--- /srv/rebuilderd/tmp/rebuilderd6HvO1E/inputs/haskell-clash-lib-utils_1.8.4-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderd6HvO1E/out/haskell-clash-lib-utils_1.8.4-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-02-13 00:38:51.000000 debian-binary │ --rw-r--r-- 0 0 0 5132 2026-02-13 00:38:51.000000 control.tar.xz │ --rw-r--r-- 0 0 0 10796160 2026-02-13 00:38:51.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 5128 2026-02-13 00:38:51.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 10794064 2026-02-13 00:38:51.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/v16-upgrade-primitives │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -4,22 +4,22 @@ │ │ │ │ There are 10 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ PHDR 0x000034 0x00008034 0x00008034 0x00140 0x00140 R 0x4 │ │ │ │ INTERP 0x000174 0x00008174 0x00008174 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00008000 0x00008000 0x3e80678 0x3e80678 R E 0x1000 │ │ │ │ - LOAD 0x3e806f0 0x03e896f0 0x03e896f0 0x2e3648 0x2e7284 RW 0x1000 │ │ │ │ + LOAD 0x000000 0x00008000 0x00008000 0x3e80668 0x3e80668 R E 0x1000 │ │ │ │ + LOAD 0x3e80700 0x03e89700 0x03e89700 0x2e3638 0x2e7274 RW 0x1000 │ │ │ │ DYNAMIC 0x3e81eec 0x03e8aeec 0x03e8aeec 0x00110 0x00110 RW 0x4 │ │ │ │ NOTE 0x000190 0x00008190 0x00008190 0x00044 0x00044 R 0x4 │ │ │ │ - GNU_EH_FRAME 0x3e80670 0x03e88670 0x03e88670 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_EH_FRAME 0x3e80660 0x03e88660 0x03e88660 0x00008 0x00008 R 0x4 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ - ARM_EXIDX 0x3c4356c 0x03c4b56c 0x03c4b56c 0x00008 0x00008 R 0x4 │ │ │ │ - GNU_RELRO 0x3e806f0 0x03e896f0 0x03e896f0 0x01910 0x01910 RW 0x10 │ │ │ │ + ARM_EXIDX 0x3c43594 0x03c4b594 0x03c4b594 0x00008 0x00008 R 0x4 │ │ │ │ + GNU_RELRO 0x3e80700 0x03e89700 0x03e89700 0x01900 0x01900 RW 0x10 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 │ │ │ │ 01 .interp │ │ │ │ 02 .interp .note.ABI-tag .note.gnu.build-id .dynsym .dynstr .gnu.hash .gnu.version .gnu.version_r .rel.dyn .rel.plt .init .plt .text .fini .ARM.exidx .rodata .eh_frame .eh_frame_hdr │ │ │ │ 03 .data.rel.ro.local .fini_array .init_array .data.rel.ro .dynamic .data .tm_clone_table .got .bss │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -11,24 +11,24 @@ │ │ │ │ [ 6] .gnu.hash GNU_HASH 0000a8d4 0028d4 00002c 04 A 4 0 4 │ │ │ │ [ 7] .gnu.version VERSYM 0000a900 002900 0002be 02 A 4 0 2 │ │ │ │ [ 8] .gnu.version_r VERNEED 0000abc0 002bc0 000160 00 A 5 4 4 │ │ │ │ [ 9] .rel.dyn REL 0000ad20 002d20 000150 08 A 4 0 4 │ │ │ │ [10] .rel.plt REL 0000ae70 002e70 000930 08 AI 4 26 4 │ │ │ │ [11] .init PROGBITS 0000b7a0 0037a0 00000c 00 AX 0 0 4 │ │ │ │ [12] .plt PROGBITS 0000b7ac 0037ac 000ddc 00 AX 0 0 4 │ │ │ │ - [13] .text PROGBITS 0000c588 004588 3c3efdc 00 AX 0 0 8 │ │ │ │ - [14] .fini PROGBITS 03c4b564 3c43564 000008 00 AX 0 0 4 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 03c4b56c 3c4356c 000008 08 AL 13 0 4 │ │ │ │ - [16] .rodata PROGBITS 03c4b580 3c43580 23d0ec 00 A 0 0 64 │ │ │ │ - [17] .eh_frame PROGBITS 03e8866c 3e8066c 000004 00 A 0 0 4 │ │ │ │ - [18] .eh_frame_hdr PROGBITS 03e88670 3e80670 000008 00 A 0 0 4 │ │ │ │ - [19] .data.rel.ro.local PROGBITS 03e896f0 3e806f0 000020 00 WA 0 0 4 │ │ │ │ - [20] .fini_array FINI_ARRAY 03e89710 3e80710 000004 04 WA 0 0 4 │ │ │ │ - [21] .init_array INIT_ARRAY 03e89714 3e80714 000004 04 WA 0 0 4 │ │ │ │ - [22] .data.rel.ro PROGBITS 03e89720 3e80720 0017cc 00 WA 0 0 16 │ │ │ │ + [13] .text PROGBITS 0000c588 004588 3c3f004 00 AX 0 0 8 │ │ │ │ + [14] .fini PROGBITS 03c4b58c 3c4358c 000008 00 AX 0 0 4 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 03c4b594 3c43594 000008 08 AL 13 0 4 │ │ │ │ + [16] .rodata PROGBITS 03c4b5c0 3c435c0 23d09c 00 A 0 0 64 │ │ │ │ + [17] .eh_frame PROGBITS 03e8865c 3e8065c 000004 00 A 0 0 4 │ │ │ │ + [18] .eh_frame_hdr PROGBITS 03e88660 3e80660 000008 00 A 0 0 4 │ │ │ │ + [19] .data.rel.ro.local PROGBITS 03e89700 3e80700 000020 00 WA 0 0 4 │ │ │ │ + [20] .fini_array FINI_ARRAY 03e89720 3e80720 000004 04 WA 0 0 4 │ │ │ │ + [21] .init_array INIT_ARRAY 03e89724 3e80724 000004 04 WA 0 0 4 │ │ │ │ + [22] .data.rel.ro PROGBITS 03e89730 3e80730 0017bc 00 WA 0 0 16 │ │ │ │ [23] .dynamic DYNAMIC 03e8aeec 3e81eec 000110 08 WA 5 0 4 │ │ │ │ [24] .data PROGBITS 03e8b000 3e82000 2daf04 00 WA 0 0 16 │ │ │ │ [25] .tm_clone_table PROGBITS 04165f04 415cf04 000000 00 WA 0 0 4 │ │ │ │ [26] .got PROGBITS 04165f04 415cf04 006e34 00 WA 0 0 4 │ │ │ │ [27] .bss NOBITS 0416cd40 4163d38 003c34 00 WA 0 0 64 │ │ │ │ [28] .note.gnu.gold-version NOTE 00000000 4163d38 00001c 00 0 0 4 │ │ │ │ [29] .ARM.attributes ARM_ATTRIBUTES 00000000 4163d54 00003b 00 0 0 1 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -180,175 +180,175 @@ │ │ │ │ 176: 00000000 0 FUNC GLOBAL DEFAULT UND calloc@GLIBC_2.4 (5) │ │ │ │ 177: 00000000 0 FUNC GLOBAL DEFAULT UND open64@GLIBC_2.4 (5) │ │ │ │ 178: 00000000 0 FUNC GLOBAL DEFAULT UND nl_langinfo@GLIBC_2.4 (5) │ │ │ │ 179: 00000000 0 FUNC GLOBAL DEFAULT UND __fstat64_time64@GLIBC_2.34 (4) │ │ │ │ 180: 00000000 0 FUNC GLOBAL DEFAULT UND __stat64_time64@GLIBC_2.34 (4) │ │ │ │ 181: 00000000 0 FUNC GLOBAL DEFAULT UND ftruncate64@GLIBC_2.4 (5) │ │ │ │ 182: 00000000 0 FUNC GLOBAL DEFAULT UND __errno_location@GLIBC_2.4 (5) │ │ │ │ - 183: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (11) │ │ │ │ - 184: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (5) │ │ │ │ - 185: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (5) │ │ │ │ - 186: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (5) │ │ │ │ - 187: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ - 188: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (5) │ │ │ │ - 189: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (5) │ │ │ │ - 190: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ - 191: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ - 192: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (17) │ │ │ │ - 193: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (17) │ │ │ │ - 194: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (17) │ │ │ │ - 195: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (17) │ │ │ │ - 196: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (17) │ │ │ │ - 197: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (17) │ │ │ │ - 198: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (17) │ │ │ │ - 199: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (17) │ │ │ │ - 200: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (17) │ │ │ │ - 201: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (18) │ │ │ │ - 202: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (18) │ │ │ │ - 203: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (17) │ │ │ │ - 204: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (17) │ │ │ │ - 205: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (17) │ │ │ │ - 206: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (19) │ │ │ │ - 207: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (17) │ │ │ │ - 208: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (17) │ │ │ │ - 209: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (17) │ │ │ │ - 210: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (17) │ │ │ │ - 211: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (17) │ │ │ │ - 212: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (17) │ │ │ │ - 213: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (17) │ │ │ │ - 214: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (17) │ │ │ │ - 215: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (17) │ │ │ │ - 216: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (17) │ │ │ │ - 217: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (19) │ │ │ │ - 218: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (18) │ │ │ │ - 219: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (17) │ │ │ │ - 220: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (17) │ │ │ │ - 221: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (17) │ │ │ │ - 222: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (17) │ │ │ │ - 223: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (19) │ │ │ │ - 224: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (17) │ │ │ │ - 225: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (17) │ │ │ │ - 226: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (18) │ │ │ │ - 227: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (17) │ │ │ │ - 228: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (17) │ │ │ │ - 229: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (17) │ │ │ │ - 230: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (17) │ │ │ │ - 231: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (5) │ │ │ │ - 232: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (5) │ │ │ │ - 233: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (5) │ │ │ │ - 234: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (5) │ │ │ │ - 235: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (5) │ │ │ │ - 236: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (5) │ │ │ │ - 237: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (4) │ │ │ │ - 238: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (4) │ │ │ │ - 239: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (4) │ │ │ │ - 240: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (4) │ │ │ │ - 241: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (4) │ │ │ │ - 242: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (4) │ │ │ │ - 243: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (12) │ │ │ │ - 244: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (13) │ │ │ │ - 245: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (4) │ │ │ │ - 246: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (4) │ │ │ │ - 247: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (4) │ │ │ │ - 248: 00000000 0 FUNC GLOBAL DEFAULT UND fdopen@GLIBC_2.4 (5) │ │ │ │ - 249: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_delete │ │ │ │ - 250: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_delete │ │ │ │ - 251: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (5) │ │ │ │ - 252: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_event_delete │ │ │ │ - 253: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_parse │ │ │ │ - 254: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_initialize │ │ │ │ - 255: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_set_input_file │ │ │ │ - 256: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_set_input_string │ │ │ │ - 257: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_alias_event_initialize │ │ │ │ - 258: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_scalar_event_initialize │ │ │ │ - 259: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_sequence_start_event_initialize │ │ │ │ - 260: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_mapping_start_event_initialize │ │ │ │ - 261: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_document_end_event_initialize │ │ │ │ - 262: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_stream_end_event_initialize │ │ │ │ - 263: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_stream_start_event_initialize │ │ │ │ - 264: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_emit │ │ │ │ - 265: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_sequence_end_event_initialize │ │ │ │ - 266: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_mapping_end_event_initialize │ │ │ │ - 267: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_initialize │ │ │ │ - 268: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_unicode │ │ │ │ - 269: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_width │ │ │ │ - 270: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_output_file │ │ │ │ - 271: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (5) │ │ │ │ - 272: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (5) │ │ │ │ - 273: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_output │ │ │ │ - 274: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_document_start_event_initialize │ │ │ │ - 275: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (5) │ │ │ │ - 276: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (5) │ │ │ │ - 277: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (5) │ │ │ │ - 278: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (5) │ │ │ │ - 279: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (5) │ │ │ │ - 280: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (5) │ │ │ │ - 281: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (5) │ │ │ │ - 282: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (5) │ │ │ │ - 283: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (5) │ │ │ │ - 284: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (5) │ │ │ │ - 285: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (5) │ │ │ │ - 286: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (5) │ │ │ │ - 287: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (5) │ │ │ │ + 183: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (5) │ │ │ │ + 184: 00000000 0 FUNC GLOBAL DEFAULT UND getentropy@GLIBC_2.25 (11) │ │ │ │ + 185: 00000000 0 FUNC GLOBAL DEFAULT UND abort@GLIBC_2.4 (5) │ │ │ │ + 186: 00000000 0 FUNC GLOBAL DEFAULT UND raise@GLIBC_2.4 (5) │ │ │ │ + 187: 00000000 0 FUNC GLOBAL DEFAULT UND fwrite@GLIBC_2.4 (5) │ │ │ │ + 188: 00000000 0 NOTYPE WEAK DEFAULT UND __gmon_start__ │ │ │ │ + 189: 00000000 0 FUNC GLOBAL DEFAULT UND qsort@GLIBC_2.4 (5) │ │ │ │ + 190: 00000000 0 FUNC GLOBAL DEFAULT UND __assert_fail@GLIBC_2.4 (5) │ │ │ │ + 191: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_deregisterTMCloneTable │ │ │ │ + 192: 00000000 0 NOTYPE WEAK DEFAULT UND _ITM_registerTMCloneTable │ │ │ │ + 193: 00000000 0 FUNC GLOBAL DEFAULT UND acoshf@GLIBC_2.4 (17) │ │ │ │ + 194: 00000000 0 FUNC GLOBAL DEFAULT UND cos@GLIBC_2.4 (17) │ │ │ │ + 195: 00000000 0 FUNC GLOBAL DEFAULT UND atanf@GLIBC_2.4 (17) │ │ │ │ + 196: 00000000 0 FUNC GLOBAL DEFAULT UND cosh@GLIBC_2.4 (17) │ │ │ │ + 197: 00000000 0 FUNC GLOBAL DEFAULT UND cosf@GLIBC_2.4 (17) │ │ │ │ + 198: 00000000 0 FUNC GLOBAL DEFAULT UND atanh@GLIBC_2.4 (17) │ │ │ │ + 199: 00000000 0 FUNC GLOBAL DEFAULT UND ldexp@GLIBC_2.4 (17) │ │ │ │ + 200: 00000000 0 FUNC GLOBAL DEFAULT UND atan@GLIBC_2.4 (17) │ │ │ │ + 201: 00000000 0 FUNC GLOBAL DEFAULT UND sincosf@GLIBC_2.4 (17) │ │ │ │ + 202: 00000000 0 FUNC GLOBAL DEFAULT UND pow@GLIBC_2.29 (18) │ │ │ │ + 203: 00000000 0 FUNC GLOBAL DEFAULT UND log2@GLIBC_2.29 (18) │ │ │ │ + 204: 00000000 0 FUNC GLOBAL DEFAULT UND expm1@GLIBC_2.4 (17) │ │ │ │ + 205: 00000000 0 FUNC GLOBAL DEFAULT UND asin@GLIBC_2.4 (17) │ │ │ │ + 206: 00000000 0 FUNC GLOBAL DEFAULT UND tan@GLIBC_2.4 (17) │ │ │ │ + 207: 00000000 0 FUNC GLOBAL DEFAULT UND logf@GLIBC_2.27 (19) │ │ │ │ + 208: 00000000 0 FUNC GLOBAL DEFAULT UND tanf@GLIBC_2.4 (17) │ │ │ │ + 209: 00000000 0 FUNC GLOBAL DEFAULT UND asinf@GLIBC_2.4 (17) │ │ │ │ + 210: 00000000 0 FUNC GLOBAL DEFAULT UND sin@GLIBC_2.4 (17) │ │ │ │ + 211: 00000000 0 FUNC GLOBAL DEFAULT UND tanh@GLIBC_2.4 (17) │ │ │ │ + 212: 00000000 0 FUNC GLOBAL DEFAULT UND sinhf@GLIBC_2.4 (17) │ │ │ │ + 213: 00000000 0 FUNC GLOBAL DEFAULT UND asinh@GLIBC_2.4 (17) │ │ │ │ + 214: 00000000 0 FUNC GLOBAL DEFAULT UND log1p@GLIBC_2.4 (17) │ │ │ │ + 215: 00000000 0 FUNC GLOBAL DEFAULT UND tanhf@GLIBC_2.4 (17) │ │ │ │ + 216: 00000000 0 FUNC GLOBAL DEFAULT UND acosf@GLIBC_2.4 (17) │ │ │ │ + 217: 00000000 0 FUNC GLOBAL DEFAULT UND sincos@GLIBC_2.4 (17) │ │ │ │ + 218: 00000000 0 FUNC GLOBAL DEFAULT UND powf@GLIBC_2.27 (19) │ │ │ │ + 219: 00000000 0 FUNC GLOBAL DEFAULT UND exp@GLIBC_2.29 (18) │ │ │ │ + 220: 00000000 0 FUNC GLOBAL DEFAULT UND acosh@GLIBC_2.4 (17) │ │ │ │ + 221: 00000000 0 FUNC GLOBAL DEFAULT UND asinhf@GLIBC_2.4 (17) │ │ │ │ + 222: 00000000 0 FUNC GLOBAL DEFAULT UND ceil@GLIBC_2.4 (17) │ │ │ │ + 223: 00000000 0 FUNC GLOBAL DEFAULT UND expm1f@GLIBC_2.4 (17) │ │ │ │ + 224: 00000000 0 FUNC GLOBAL DEFAULT UND expf@GLIBC_2.27 (19) │ │ │ │ + 225: 00000000 0 FUNC GLOBAL DEFAULT UND coshf@GLIBC_2.4 (17) │ │ │ │ + 226: 00000000 0 FUNC GLOBAL DEFAULT UND log1pf@GLIBC_2.4 (17) │ │ │ │ + 227: 00000000 0 FUNC GLOBAL DEFAULT UND log@GLIBC_2.29 (18) │ │ │ │ + 228: 00000000 0 FUNC GLOBAL DEFAULT UND sinf@GLIBC_2.4 (17) │ │ │ │ + 229: 00000000 0 FUNC GLOBAL DEFAULT UND sinh@GLIBC_2.4 (17) │ │ │ │ + 230: 00000000 0 FUNC GLOBAL DEFAULT UND acos@GLIBC_2.4 (17) │ │ │ │ + 231: 00000000 0 FUNC GLOBAL DEFAULT UND atanhf@GLIBC_2.4 (17) │ │ │ │ + 232: 00000000 0 FUNC GLOBAL DEFAULT UND memmove@GLIBC_2.4 (5) │ │ │ │ + 233: 00000000 0 FUNC GLOBAL DEFAULT UND memcpy@GLIBC_2.4 (5) │ │ │ │ + 234: 00000000 0 FUNC GLOBAL DEFAULT UND bcmp@GLIBC_2.4 (5) │ │ │ │ + 235: 00000000 0 FUNC GLOBAL DEFAULT UND memset@GLIBC_2.4 (5) │ │ │ │ + 236: 00000000 0 FUNC GLOBAL DEFAULT UND memcmp@GLIBC_2.4 (5) │ │ │ │ + 237: 00000000 0 FUNC GLOBAL DEFAULT UND malloc@GLIBC_2.4 (5) │ │ │ │ + 238: 00000000 0 FUNC GLOBAL DEFAULT UND __utimensat64@GLIBC_2.34 (4) │ │ │ │ + 239: 00000000 0 FUNC GLOBAL DEFAULT UND __futimes64@GLIBC_2.34 (4) │ │ │ │ + 240: 00000000 0 FUNC GLOBAL DEFAULT UND __futimens64@GLIBC_2.34 (4) │ │ │ │ + 241: 00000000 0 FUNC GLOBAL DEFAULT UND __utimes64@GLIBC_2.34 (4) │ │ │ │ + 242: 00000000 0 FUNC GLOBAL DEFAULT UND __lutimes64@GLIBC_2.34 (4) │ │ │ │ + 243: 00000000 0 FUNC GLOBAL DEFAULT UND __lstat64_time64@GLIBC_2.34 (4) │ │ │ │ + 244: 00000000 0 FUNC GLOBAL DEFAULT UND mknod@GLIBC_2.33 (12) │ │ │ │ + 245: 00000000 0 FUNC GLOBAL DEFAULT UND execvpe@GLIBC_2.11 (13) │ │ │ │ + 246: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_gettime64@GLIBC_2.34 (4) │ │ │ │ + 247: 00000000 0 FUNC GLOBAL DEFAULT UND __clock_getres64@GLIBC_2.34 (4) │ │ │ │ + 248: 00000000 0 FUNC GLOBAL DEFAULT UND __localtime64_r@GLIBC_2.34 (4) │ │ │ │ + 249: 00000000 0 FUNC GLOBAL DEFAULT UND fdopen@GLIBC_2.4 (5) │ │ │ │ + 250: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_delete │ │ │ │ + 251: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_delete │ │ │ │ + 252: 00000000 0 FUNC GLOBAL DEFAULT UND strlen@GLIBC_2.4 (5) │ │ │ │ + 253: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_event_delete │ │ │ │ + 254: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_parse │ │ │ │ + 255: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_initialize │ │ │ │ + 256: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_set_input_file │ │ │ │ + 257: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_parser_set_input_string │ │ │ │ + 258: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_alias_event_initialize │ │ │ │ + 259: 00000000 0 FUNC GLOBAL DEFAULT UND fclose@GLIBC_2.4 (5) │ │ │ │ + 260: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_scalar_event_initialize │ │ │ │ + 261: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_sequence_start_event_initialize │ │ │ │ + 262: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_mapping_start_event_initialize │ │ │ │ + 263: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_document_end_event_initialize │ │ │ │ + 264: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_stream_end_event_initialize │ │ │ │ + 265: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_stream_start_event_initialize │ │ │ │ + 266: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_emit │ │ │ │ + 267: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_sequence_end_event_initialize │ │ │ │ + 268: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_mapping_end_event_initialize │ │ │ │ + 269: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_initialize │ │ │ │ + 270: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_unicode │ │ │ │ + 271: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_width │ │ │ │ + 272: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_output_file │ │ │ │ + 273: 00000000 0 FUNC GLOBAL DEFAULT UND realloc@GLIBC_2.4 (5) │ │ │ │ + 274: 00000000 0 FUNC GLOBAL DEFAULT UND fopen64@GLIBC_2.4 (5) │ │ │ │ + 275: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_emitter_set_output │ │ │ │ + 276: 00000000 0 FUNC GLOBAL DEFAULT UND yaml_document_start_event_initialize │ │ │ │ + 277: 00000000 0 FUNC GLOBAL DEFAULT UND geteuid@GLIBC_2.4 (5) │ │ │ │ + 278: 00000000 0 FUNC GLOBAL DEFAULT UND realpath@GLIBC_2.4 (5) │ │ │ │ + 279: 00000000 0 FUNC GLOBAL DEFAULT UND chown@GLIBC_2.4 (5) │ │ │ │ + 280: 00000000 0 FUNC GLOBAL DEFAULT UND sigfillset@GLIBC_2.4 (5) │ │ │ │ + 281: 00000000 0 FUNC GLOBAL DEFAULT UND sigdelset@GLIBC_2.4 (5) │ │ │ │ + 282: 00000000 0 FUNC GLOBAL DEFAULT UND sigismember@GLIBC_2.4 (5) │ │ │ │ + 283: 00000000 0 FUNC GLOBAL DEFAULT UND alarm@GLIBC_2.4 (5) │ │ │ │ + 284: 00000000 0 FUNC GLOBAL DEFAULT UND sigpending@GLIBC_2.4 (5) │ │ │ │ + 285: 00000000 0 FUNC GLOBAL DEFAULT UND kill@GLIBC_2.4 (5) │ │ │ │ + 286: 00000000 0 FUNC GLOBAL DEFAULT UND killpg@GLIBC_2.4 (5) │ │ │ │ + 287: 00000000 0 FUNC GLOBAL DEFAULT UND sigsuspend@GLIBC_2.4 (5) │ │ │ │ 288: 00000000 0 FUNC GLOBAL DEFAULT UND getgrgid_r@GLIBC_2.4 (5) │ │ │ │ 289: 00000000 0 FUNC GLOBAL DEFAULT UND getgrnam_r@GLIBC_2.4 (5) │ │ │ │ 290: 00000000 0 FUNC GLOBAL DEFAULT UND getpwuid_r@GLIBC_2.4 (5) │ │ │ │ - 291: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (5) │ │ │ │ + 291: 00000000 0 FUNC GLOBAL DEFAULT UND getpwnam_r@GLIBC_2.4 (5) │ │ │ │ 292: 00000000 0 FUNC GLOBAL DEFAULT UND getgroups@GLIBC_2.4 (5) │ │ │ │ - 293: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (5) │ │ │ │ - 294: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (5) │ │ │ │ - 295: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (5) │ │ │ │ - 296: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (5) │ │ │ │ - 297: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (5) │ │ │ │ - 298: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (5) │ │ │ │ + 293: 00000000 0 FUNC GLOBAL DEFAULT UND setgroups@GLIBC_2.4 (5) │ │ │ │ + 294: 00000000 0 FUNC GLOBAL DEFAULT UND getegid@GLIBC_2.4 (5) │ │ │ │ + 295: 00000000 0 FUNC GLOBAL DEFAULT UND getuid@GLIBC_2.4 (5) │ │ │ │ + 296: 00000000 0 FUNC GLOBAL DEFAULT UND setegid@GLIBC_2.4 (5) │ │ │ │ + 297: 00000000 0 FUNC GLOBAL DEFAULT UND getgid@GLIBC_2.4 (5) │ │ │ │ + 298: 00000000 0 FUNC GLOBAL DEFAULT UND setgid@GLIBC_2.4 (5) │ │ │ │ 299: 00000000 0 FUNC GLOBAL DEFAULT UND seteuid@GLIBC_2.4 (5) │ │ │ │ 300: 00000000 0 FUNC GLOBAL DEFAULT UND endgrent@GLIBC_2.4 (5) │ │ │ │ 301: 00000000 0 FUNC GLOBAL DEFAULT UND setuid@GLIBC_2.4 (5) │ │ │ │ 302: 00000000 0 FUNC GLOBAL DEFAULT UND setgrent@GLIBC_2.4 (5) │ │ │ │ 303: 00000000 0 FUNC GLOBAL DEFAULT UND getgrent@GLIBC_2.4 (5) │ │ │ │ 304: 00000000 0 FUNC GLOBAL DEFAULT UND endpwent@GLIBC_2.4 (5) │ │ │ │ 305: 00000000 0 FUNC GLOBAL DEFAULT UND setpwent@GLIBC_2.4 (5) │ │ │ │ 306: 00000000 0 FUNC GLOBAL DEFAULT UND sysconf@GLIBC_2.4 (5) │ │ │ │ - 307: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (5) │ │ │ │ - 308: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (5) │ │ │ │ - 309: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (5) │ │ │ │ - 310: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (5) │ │ │ │ - 311: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (5) │ │ │ │ - 312: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (5) │ │ │ │ - 313: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (5) │ │ │ │ - 314: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (5) │ │ │ │ - 315: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (5) │ │ │ │ - 316: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (5) │ │ │ │ + 307: 00000000 0 FUNC GLOBAL DEFAULT UND getpwent@GLIBC_2.4 (5) │ │ │ │ + 308: 00000000 0 FUNC GLOBAL DEFAULT UND getlogin@GLIBC_2.4 (5) │ │ │ │ + 309: 00000000 0 FUNC GLOBAL DEFAULT UND opendir@GLIBC_2.4 (5) │ │ │ │ + 310: 00000000 0 FUNC GLOBAL DEFAULT UND mkdir@GLIBC_2.4 (5) │ │ │ │ + 311: 00000000 0 FUNC GLOBAL DEFAULT UND chdir@GLIBC_2.4 (5) │ │ │ │ + 312: 00000000 0 FUNC GLOBAL DEFAULT UND rmdir@GLIBC_2.4 (5) │ │ │ │ + 313: 00000000 0 FUNC GLOBAL DEFAULT UND getcwd@GLIBC_2.4 (5) │ │ │ │ + 314: 00000000 0 FUNC GLOBAL DEFAULT UND truncate64@GLIBC_2.4 (5) │ │ │ │ + 315: 00000000 0 FUNC GLOBAL DEFAULT UND symlink@GLIBC_2.4 (5) │ │ │ │ + 316: 00000000 0 FUNC GLOBAL DEFAULT UND rename@GLIBC_2.4 (5) │ │ │ │ 317: 00000000 0 FUNC GLOBAL DEFAULT UND lchown@GLIBC_2.4 (5) │ │ │ │ 318: 00000000 0 FUNC GLOBAL DEFAULT UND readlink@GLIBC_2.4 (5) │ │ │ │ - 319: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (5) │ │ │ │ + 319: 00000000 0 FUNC GLOBAL DEFAULT UND unlink@GLIBC_2.4 (5) │ │ │ │ 320: 00000000 0 FUNC GLOBAL DEFAULT UND access@GLIBC_2.4 (5) │ │ │ │ 321: 00000000 0 FUNC GLOBAL DEFAULT UND chmod@GLIBC_2.4 (5) │ │ │ │ - 322: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (5) │ │ │ │ - 323: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (5) │ │ │ │ - 324: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (5) │ │ │ │ - 325: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (5) │ │ │ │ + 322: 00000000 0 FUNC GLOBAL DEFAULT UND pathconf@GLIBC_2.4 (5) │ │ │ │ + 323: 00000000 0 FUNC GLOBAL DEFAULT UND unsetenv@GLIBC_2.4 (5) │ │ │ │ + 324: 00000000 0 FUNC GLOBAL DEFAULT UND clearenv@GLIBC_2.4 (5) │ │ │ │ + 325: 00000000 0 FUNC GLOBAL DEFAULT UND setenv@GLIBC_2.4 (5) │ │ │ │ 326: 00000000 0 FUNC GLOBAL DEFAULT UND putenv@GLIBC_2.4 (5) │ │ │ │ - 327: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (5) │ │ │ │ - 328: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (5) │ │ │ │ - 329: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (5) │ │ │ │ - 330: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (5) │ │ │ │ - 331: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (14) │ │ │ │ - 332: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (5) │ │ │ │ - 333: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (5) │ │ │ │ - 334: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (5) │ │ │ │ - 335: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (5) │ │ │ │ - 336: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (5) │ │ │ │ - 337: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (5) │ │ │ │ - 338: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (5) │ │ │ │ - 339: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (5) │ │ │ │ - 340: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (5) │ │ │ │ - 341: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (5) │ │ │ │ - 342: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (5) │ │ │ │ - 343: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (5) │ │ │ │ - 344: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (5) │ │ │ │ - 345: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (5) │ │ │ │ - 346: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (5) │ │ │ │ - 347: 00000000 0 FUNC GLOBAL DEFAULT UND memchr@GLIBC_2.4 (5) │ │ │ │ + 327: 00000000 0 FUNC GLOBAL DEFAULT UND getenv@GLIBC_2.4 (5) │ │ │ │ + 328: 00000000 0 FUNC GLOBAL DEFAULT UND fdopendir@GLIBC_2.4 (5) │ │ │ │ + 329: 00000000 0 FUNC GLOBAL DEFAULT UND fchdir@GLIBC_2.4 (5) │ │ │ │ + 330: 00000000 0 FUNC GLOBAL DEFAULT UND closedir@GLIBC_2.4 (5) │ │ │ │ + 331: 00000000 0 FUNC GLOBAL DEFAULT UND close@GLIBC_2.4 (5) │ │ │ │ + 332: 00000000 0 FUNC GLOBAL DEFAULT UND statx@GLIBC_2.28 (14) │ │ │ │ + 333: 00000000 0 FUNC GLOBAL DEFAULT UND telldir@GLIBC_2.4 (5) │ │ │ │ + 334: 00000000 0 FUNC GLOBAL DEFAULT UND seekdir@GLIBC_2.4 (5) │ │ │ │ + 335: 00000000 0 FUNC GLOBAL DEFAULT UND rewinddir@GLIBC_2.4 (5) │ │ │ │ + 336: 00000000 0 FUNC GLOBAL DEFAULT UND fpathconf@GLIBC_2.4 (5) │ │ │ │ + 337: 00000000 0 FUNC GLOBAL DEFAULT UND fchown@GLIBC_2.4 (5) │ │ │ │ + 338: 00000000 0 FUNC GLOBAL DEFAULT UND fchmod@GLIBC_2.4 (5) │ │ │ │ + 339: 00000000 0 FUNC GLOBAL DEFAULT UND openat64@GLIBC_2.4 (5) │ │ │ │ + 340: 00000000 0 FUNC GLOBAL DEFAULT UND read@GLIBC_2.4 (5) │ │ │ │ + 341: 00000000 0 FUNC GLOBAL DEFAULT UND write@GLIBC_2.4 (5) │ │ │ │ + 342: 00000000 0 FUNC GLOBAL DEFAULT UND pipe@GLIBC_2.4 (5) │ │ │ │ + 343: 00000000 0 FUNC GLOBAL DEFAULT UND dup@GLIBC_2.4 (5) │ │ │ │ + 344: 00000000 0 FUNC GLOBAL DEFAULT UND dup2@GLIBC_2.4 (5) │ │ │ │ + 345: 00000000 0 OBJECT GLOBAL DEFAULT UND environ@GLIBC_2.4 (5) │ │ │ │ + 346: 00000000 0 FUNC GLOBAL DEFAULT UND readdir64@GLIBC_2.4 (5) │ │ │ │ + 347: 00000000 0 FUNC GLOBAL DEFAULT UND tzset@GLIBC_2.4 (5) │ │ │ │ 348: 0000c474 0 FUNC GLOBAL DEFAULT UND ffi_call@LIBFFI_BASE_8.0 (2) │ │ │ │ 349: 0000b82c 0 FUNC GLOBAL DEFAULT UND free@GLIBC_2.4 (5) │ │ │ │ 350: 0000b850 0 FUNC GLOBAL DEFAULT UND ffi_prep_cif@LIBFFI_BASE_8.0 (2) │ │ │ ├── readelf --wide --relocs {} │ │ │ │ @@ -1,209 +1,209 @@ │ │ │ │ │ │ │ │ Relocation section '.rel.dyn' at offset 0x2d20 contains 42 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ -03e8a50c 00000102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ +03e8a51c 00000102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ 04165e50 00000102 R_ARM_ABS32 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ 0416a164 00000115 R_ARM_GLOB_DAT 00000000 ffi_type_sint32@LIBFFI_BASE_8.0 │ │ │ │ -03e8a518 00000202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ +03e8a528 00000202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ 04165e80 00000202 R_ARM_ABS32 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ 0416a170 00000215 R_ARM_GLOB_DAT 00000000 ffi_type_uint16@LIBFFI_BASE_8.0 │ │ │ │ -03e8a500 00000302 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ +03e8a510 00000302 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ 04165e20 00000302 R_ARM_ABS32 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ 0416a158 00000315 R_ARM_GLOB_DAT 00000000 ffi_type_double@LIBFFI_BASE_8.0 │ │ │ │ 04165eb0 00000402 R_ARM_ABS32 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ 0416a150 00000415 R_ARM_GLOB_DAT 00000000 ffi_type_pointer@LIBFFI_BASE_8.0 │ │ │ │ -03e8a510 00000502 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ +03e8a520 00000502 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ 04165e30 00000502 R_ARM_ABS32 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ 0416a168 00000515 R_ARM_GLOB_DAT 00000000 ffi_type_sint64@LIBFFI_BASE_8.0 │ │ │ │ -03e8a504 00000602 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ +03e8a514 00000602 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 04165e90 00000602 R_ARM_ABS32 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ 0416a15c 00000615 R_ARM_GLOB_DAT 00000000 ffi_type_sint8@LIBFFI_BASE_8.0 │ │ │ │ -03e8a51c 00000702 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ +03e8a52c 00000702 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 04165e60 00000702 R_ARM_ABS32 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 0416a174 00000715 R_ARM_GLOB_DAT 00000000 ffi_type_uint32@LIBFFI_BASE_8.0 │ │ │ │ 04165e10 00000802 R_ARM_ABS32 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ 0416a154 00000815 R_ARM_GLOB_DAT 00000000 ffi_type_float@LIBFFI_BASE_8.0 │ │ │ │ -03e8a514 00000902 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ +03e8a524 00000902 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ 04165ea0 00000902 R_ARM_ABS32 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ 0416a16c 00000915 R_ARM_GLOB_DAT 00000000 ffi_type_uint8@LIBFFI_BASE_8.0 │ │ │ │ -03e8a520 00000a02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ +03e8a530 00000a02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ 04165e40 00000a02 R_ARM_ABS32 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ 0416a178 00000a15 R_ARM_GLOB_DAT 00000000 ffi_type_uint64@LIBFFI_BASE_8.0 │ │ │ │ -03e8a508 00000b02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ +03e8a518 00000b02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ 04165e70 00000b02 R_ARM_ABS32 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ 0416a160 00000b15 R_ARM_GLOB_DAT 00000000 ffi_type_sint16@LIBFFI_BASE_8.0 │ │ │ │ 04165e00 00000c02 R_ARM_ABS32 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ 0416a14c 00000c15 R_ARM_GLOB_DAT 00000000 ffi_type_void@LIBFFI_BASE_8.0 │ │ │ │ 0416c3fc 00006815 R_ARM_GLOB_DAT 00000000 stderr@GLIBC_2.4 │ │ │ │ 0416c3d8 00007315 R_ARM_GLOB_DAT 00000000 stdout@GLIBC_2.4 │ │ │ │ 0416c83c 0000b315 R_ARM_GLOB_DAT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 0416c834 0000b415 R_ARM_GLOB_DAT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ -04165f08 0000bb15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ -0416c838 0000f215 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ -0416c830 0000f315 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0416a60c 00015815 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ +04165f08 0000bc15 R_ARM_GLOB_DAT 00000000 __gmon_start__ │ │ │ │ +0416c838 0000f315 R_ARM_GLOB_DAT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0416c830 0000f415 R_ARM_GLOB_DAT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0416a5e8 00015915 R_ARM_GLOB_DAT 00000000 environ@GLIBC_2.4 │ │ │ │ 0416b330 00015d15 R_ARM_GLOB_DAT 0000b82c free@GLIBC_2.4 │ │ │ │ │ │ │ │ Relocation section '.rel.plt' at offset 0x2e70 contains 294 entries: │ │ │ │ Offset Info Type Sym. Value Symbol's Name │ │ │ │ 0416c8a0 00000f16 R_ARM_JUMP_SLOT 00000000 __libc_start_main@GLIBC_2.34 │ │ │ │ -0416c8a4 0000b816 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ -0416c8a8 0000bb16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ -0416c8ac 0000e716 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ -0416c8b0 0000e816 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ +0416c8a4 0000b916 R_ARM_JUMP_SLOT 00000000 abort@GLIBC_2.4 │ │ │ │ +0416c8a8 0000bc16 R_ARM_JUMP_SLOT 00000000 __gmon_start__ │ │ │ │ +0416c8ac 0000e816 R_ARM_JUMP_SLOT 00000000 memmove@GLIBC_2.4 │ │ │ │ +0416c8b0 0000e916 R_ARM_JUMP_SLOT 00000000 memcpy@GLIBC_2.4 │ │ │ │ 0416c8b4 00000d16 R_ARM_JUMP_SLOT 00000000 __ioctl_time64@GLIBC_2.34 │ │ │ │ -0416c8b8 0000e916 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ -0416c8bc 0000ea16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ -0416c8c0 0000eb16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ +0416c8b8 0000ea16 R_ARM_JUMP_SLOT 00000000 bcmp@GLIBC_2.4 │ │ │ │ +0416c8bc 0000eb16 R_ARM_JUMP_SLOT 00000000 memset@GLIBC_2.4 │ │ │ │ +0416c8c0 0000ec16 R_ARM_JUMP_SLOT 00000000 memcmp@GLIBC_2.4 │ │ │ │ 0416c8c4 00015d16 R_ARM_JUMP_SLOT 0000b82c free@GLIBC_2.4 │ │ │ │ -0416c8c8 0000ec16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ -0416c8cc 0000e216 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ +0416c8c8 0000ed16 R_ARM_JUMP_SLOT 00000000 malloc@GLIBC_2.4 │ │ │ │ +0416c8cc 0000e316 R_ARM_JUMP_SLOT 00000000 log@GLIBC_2.29 │ │ │ │ 0416c8d0 00015e16 R_ARM_JUMP_SLOT 0000b850 ffi_prep_cif@LIBFFI_BASE_8.0 │ │ │ │ -0416c8d4 0000f816 R_ARM_JUMP_SLOT 00000000 fdopen@GLIBC_2.4 │ │ │ │ -0416c8d8 0000f916 R_ARM_JUMP_SLOT 00000000 yaml_emitter_delete │ │ │ │ -0416c8dc 0000fa16 R_ARM_JUMP_SLOT 00000000 yaml_parser_delete │ │ │ │ -0416c8e0 0000fb16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ -0416c8e4 0000fc16 R_ARM_JUMP_SLOT 00000000 yaml_event_delete │ │ │ │ -0416c8e8 0000fd16 R_ARM_JUMP_SLOT 00000000 yaml_parser_parse │ │ │ │ -0416c8ec 0000fe16 R_ARM_JUMP_SLOT 00000000 yaml_parser_initialize │ │ │ │ -0416c8f0 0000ff16 R_ARM_JUMP_SLOT 00000000 yaml_parser_set_input_file │ │ │ │ -0416c8f4 00010016 R_ARM_JUMP_SLOT 00000000 yaml_parser_set_input_string │ │ │ │ -0416c8f8 00010116 R_ARM_JUMP_SLOT 00000000 yaml_alias_event_initialize │ │ │ │ -0416c8fc 00010216 R_ARM_JUMP_SLOT 00000000 yaml_scalar_event_initialize │ │ │ │ -0416c900 00010316 R_ARM_JUMP_SLOT 00000000 yaml_sequence_start_event_initialize │ │ │ │ -0416c904 00010416 R_ARM_JUMP_SLOT 00000000 yaml_mapping_start_event_initialize │ │ │ │ -0416c908 00010516 R_ARM_JUMP_SLOT 00000000 yaml_document_end_event_initialize │ │ │ │ -0416c90c 00010616 R_ARM_JUMP_SLOT 00000000 yaml_stream_end_event_initialize │ │ │ │ -0416c910 00010716 R_ARM_JUMP_SLOT 00000000 yaml_stream_start_event_initialize │ │ │ │ -0416c914 00010816 R_ARM_JUMP_SLOT 00000000 yaml_emitter_emit │ │ │ │ -0416c918 00010916 R_ARM_JUMP_SLOT 00000000 yaml_sequence_end_event_initialize │ │ │ │ -0416c91c 00010a16 R_ARM_JUMP_SLOT 00000000 yaml_mapping_end_event_initialize │ │ │ │ -0416c920 00010b16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_initialize │ │ │ │ -0416c924 00010c16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_unicode │ │ │ │ -0416c928 00010d16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_width │ │ │ │ -0416c92c 00010e16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_output_file │ │ │ │ -0416c930 00010f16 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ -0416c934 00011016 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ -0416c938 00011116 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_output │ │ │ │ -0416c93c 00011216 R_ARM_JUMP_SLOT 00000000 yaml_document_start_event_initialize │ │ │ │ -0416c940 00011316 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ -0416c944 00011416 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ -0416c948 00011516 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ -0416c94c 00011616 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ -0416c950 0000ed16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ -0416c954 00011f16 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ +0416c8d4 0000f916 R_ARM_JUMP_SLOT 00000000 fdopen@GLIBC_2.4 │ │ │ │ +0416c8d8 0000fa16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_delete │ │ │ │ +0416c8dc 0000fb16 R_ARM_JUMP_SLOT 00000000 yaml_parser_delete │ │ │ │ +0416c8e0 0000fc16 R_ARM_JUMP_SLOT 00000000 strlen@GLIBC_2.4 │ │ │ │ +0416c8e4 0000fd16 R_ARM_JUMP_SLOT 00000000 yaml_event_delete │ │ │ │ +0416c8e8 0000fe16 R_ARM_JUMP_SLOT 00000000 yaml_parser_parse │ │ │ │ +0416c8ec 0000ff16 R_ARM_JUMP_SLOT 00000000 yaml_parser_initialize │ │ │ │ +0416c8f0 00010016 R_ARM_JUMP_SLOT 00000000 yaml_parser_set_input_file │ │ │ │ +0416c8f4 00010116 R_ARM_JUMP_SLOT 00000000 yaml_parser_set_input_string │ │ │ │ +0416c8f8 00010216 R_ARM_JUMP_SLOT 00000000 yaml_alias_event_initialize │ │ │ │ +0416c8fc 00010416 R_ARM_JUMP_SLOT 00000000 yaml_scalar_event_initialize │ │ │ │ +0416c900 00010516 R_ARM_JUMP_SLOT 00000000 yaml_sequence_start_event_initialize │ │ │ │ +0416c904 00010616 R_ARM_JUMP_SLOT 00000000 yaml_mapping_start_event_initialize │ │ │ │ +0416c908 00010716 R_ARM_JUMP_SLOT 00000000 yaml_document_end_event_initialize │ │ │ │ +0416c90c 00010816 R_ARM_JUMP_SLOT 00000000 yaml_stream_end_event_initialize │ │ │ │ +0416c910 00010916 R_ARM_JUMP_SLOT 00000000 yaml_stream_start_event_initialize │ │ │ │ +0416c914 00010a16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_emit │ │ │ │ +0416c918 00010b16 R_ARM_JUMP_SLOT 00000000 yaml_sequence_end_event_initialize │ │ │ │ +0416c91c 00010c16 R_ARM_JUMP_SLOT 00000000 yaml_mapping_end_event_initialize │ │ │ │ +0416c920 00010d16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_initialize │ │ │ │ +0416c924 00010e16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_unicode │ │ │ │ +0416c928 00010f16 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_width │ │ │ │ +0416c92c 00011016 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_output_file │ │ │ │ +0416c930 00010316 R_ARM_JUMP_SLOT 00000000 fclose@GLIBC_2.4 │ │ │ │ +0416c934 00011116 R_ARM_JUMP_SLOT 00000000 realloc@GLIBC_2.4 │ │ │ │ +0416c938 00011316 R_ARM_JUMP_SLOT 00000000 yaml_emitter_set_output │ │ │ │ +0416c93c 00011416 R_ARM_JUMP_SLOT 00000000 yaml_document_start_event_initialize │ │ │ │ +0416c940 00011216 R_ARM_JUMP_SLOT 00000000 fopen64@GLIBC_2.4 │ │ │ │ +0416c944 00011516 R_ARM_JUMP_SLOT 00000000 geteuid@GLIBC_2.4 │ │ │ │ +0416c948 00011616 R_ARM_JUMP_SLOT 00000000 realpath@GLIBC_2.4 │ │ │ │ +0416c94c 00011716 R_ARM_JUMP_SLOT 00000000 chown@GLIBC_2.4 │ │ │ │ +0416c950 0000ee16 R_ARM_JUMP_SLOT 00000000 __utimensat64@GLIBC_2.34 │ │ │ │ +0416c954 00012316 R_ARM_JUMP_SLOT 00000000 getpwnam_r@GLIBC_2.4 │ │ │ │ 0416c958 00012216 R_ARM_JUMP_SLOT 00000000 getpwuid_r@GLIBC_2.4 │ │ │ │ 0416c95c 00012116 R_ARM_JUMP_SLOT 00000000 getgrnam_r@GLIBC_2.4 │ │ │ │ 0416c960 00012016 R_ARM_JUMP_SLOT 00000000 getgrgid_r@GLIBC_2.4 │ │ │ │ 0416c964 00013216 R_ARM_JUMP_SLOT 00000000 sysconf@GLIBC_2.4 │ │ │ │ -0416c968 00013416 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ -0416c96c 00013816 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ -0416c970 00013716 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ -0416c974 00013616 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ -0416c978 00013516 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ -0416c97c 00013916 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ -0416c980 0000f316 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ -0416c984 0000f216 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ +0416c968 00013516 R_ARM_JUMP_SLOT 00000000 opendir@GLIBC_2.4 │ │ │ │ +0416c96c 00013916 R_ARM_JUMP_SLOT 00000000 getcwd@GLIBC_2.4 │ │ │ │ +0416c970 00013816 R_ARM_JUMP_SLOT 00000000 rmdir@GLIBC_2.4 │ │ │ │ +0416c974 00013716 R_ARM_JUMP_SLOT 00000000 chdir@GLIBC_2.4 │ │ │ │ +0416c978 00013616 R_ARM_JUMP_SLOT 00000000 mkdir@GLIBC_2.4 │ │ │ │ +0416c97c 00013a16 R_ARM_JUMP_SLOT 00000000 truncate64@GLIBC_2.4 │ │ │ │ +0416c980 0000f416 R_ARM_JUMP_SLOT 00000000 mknod@GLIBC_2.33 │ │ │ │ +0416c984 0000f316 R_ARM_JUMP_SLOT 00000000 __lstat64_time64@GLIBC_2.34 │ │ │ │ 0416c988 00014116 R_ARM_JUMP_SLOT 00000000 chmod@GLIBC_2.4 │ │ │ │ 0416c98c 00014016 R_ARM_JUMP_SLOT 00000000 access@GLIBC_2.4 │ │ │ │ -0416c990 00013c16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ +0416c990 00013f16 R_ARM_JUMP_SLOT 00000000 unlink@GLIBC_2.4 │ │ │ │ 0416c994 00013e16 R_ARM_JUMP_SLOT 00000000 readlink@GLIBC_2.4 │ │ │ │ -0416c998 00013b16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ -0416c99c 00013a16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ -0416c9a0 00014516 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ -0416c9a4 00014916 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ -0416c9a8 00015216 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ -0416c9ac 00015916 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ -0416c9b0 0000f616 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ -0416c9b4 0000f516 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ -0416c9b8 00015a16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ -0416c9bc 0000f716 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ -0416c9c0 00015b16 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ -0416c9c4 0000ce16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ -0416c9c8 0000b716 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ -0416c9cc 0000bc16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ -0416c9d0 0000c816 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ -0416c9d4 0000df16 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ -0416c9d8 0000d316 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ -0416c9dc 0000e016 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ -0416c9e0 0000d816 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ -0416c9e4 0000da16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ -0416c9e8 0000e416 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ -0416c9ec 0000c316 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ -0416c9f0 0000d116 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ -0416c9f4 0000cb16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ -0416c9f8 0000e316 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ -0416c9fc 0000de16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ -0416ca00 0000d516 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ -0416ca04 0000e116 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ +0416c998 00013c16 R_ARM_JUMP_SLOT 00000000 rename@GLIBC_2.4 │ │ │ │ +0416c99c 00013b16 R_ARM_JUMP_SLOT 00000000 symlink@GLIBC_2.4 │ │ │ │ +0416c9a0 00014716 R_ARM_JUMP_SLOT 00000000 getenv@GLIBC_2.4 │ │ │ │ +0416c9a4 00014a16 R_ARM_JUMP_SLOT 00000000 closedir@GLIBC_2.4 │ │ │ │ +0416c9a8 00015316 R_ARM_JUMP_SLOT 00000000 openat64@GLIBC_2.4 │ │ │ │ +0416c9ac 00015a16 R_ARM_JUMP_SLOT 00000000 readdir64@GLIBC_2.4 │ │ │ │ +0416c9b0 0000f716 R_ARM_JUMP_SLOT 00000000 __clock_getres64@GLIBC_2.34 │ │ │ │ +0416c9b4 0000f616 R_ARM_JUMP_SLOT 00000000 __clock_gettime64@GLIBC_2.34 │ │ │ │ +0416c9b8 00015b16 R_ARM_JUMP_SLOT 00000000 tzset@GLIBC_2.4 │ │ │ │ +0416c9bc 0000f816 R_ARM_JUMP_SLOT 00000000 __localtime64_r@GLIBC_2.34 │ │ │ │ +0416c9c0 0000b816 R_ARM_JUMP_SLOT 00000000 getentropy@GLIBC_2.25 │ │ │ │ +0416c9c4 0000b716 R_ARM_JUMP_SLOT 00000000 memchr@GLIBC_2.4 │ │ │ │ +0416c9c8 0000cf16 R_ARM_JUMP_SLOT 00000000 logf@GLIBC_2.27 │ │ │ │ +0416c9cc 0000bd16 R_ARM_JUMP_SLOT 00000000 qsort@GLIBC_2.4 │ │ │ │ +0416c9d0 0000c916 R_ARM_JUMP_SLOT 00000000 sincosf@GLIBC_2.4 │ │ │ │ +0416c9d4 0000e016 R_ARM_JUMP_SLOT 00000000 expf@GLIBC_2.27 │ │ │ │ +0416c9d8 0000d416 R_ARM_JUMP_SLOT 00000000 sinhf@GLIBC_2.4 │ │ │ │ +0416c9dc 0000e116 R_ARM_JUMP_SLOT 00000000 coshf@GLIBC_2.4 │ │ │ │ +0416c9e0 0000d916 R_ARM_JUMP_SLOT 00000000 sincos@GLIBC_2.4 │ │ │ │ +0416c9e4 0000db16 R_ARM_JUMP_SLOT 00000000 exp@GLIBC_2.29 │ │ │ │ +0416c9e8 0000e516 R_ARM_JUMP_SLOT 00000000 sinh@GLIBC_2.4 │ │ │ │ +0416c9ec 0000c416 R_ARM_JUMP_SLOT 00000000 cosh@GLIBC_2.4 │ │ │ │ +0416c9f0 0000d216 R_ARM_JUMP_SLOT 00000000 sin@GLIBC_2.4 │ │ │ │ +0416c9f4 0000cc16 R_ARM_JUMP_SLOT 00000000 expm1@GLIBC_2.4 │ │ │ │ +0416c9f8 0000e416 R_ARM_JUMP_SLOT 00000000 sinf@GLIBC_2.4 │ │ │ │ +0416c9fc 0000df16 R_ARM_JUMP_SLOT 00000000 expm1f@GLIBC_2.4 │ │ │ │ +0416ca00 0000d616 R_ARM_JUMP_SLOT 00000000 log1p@GLIBC_2.4 │ │ │ │ +0416ca04 0000e216 R_ARM_JUMP_SLOT 00000000 log1pf@GLIBC_2.4 │ │ │ │ 0416ca08 0000b616 R_ARM_JUMP_SLOT 00000000 __errno_location@GLIBC_2.4 │ │ │ │ 0416ca0c 0000b516 R_ARM_JUMP_SLOT 00000000 ftruncate64@GLIBC_2.4 │ │ │ │ 0416ca10 0000b416 R_ARM_JUMP_SLOT 00000000 __stat64_time64@GLIBC_2.34 │ │ │ │ 0416ca14 0000b316 R_ARM_JUMP_SLOT 00000000 __fstat64_time64@GLIBC_2.34 │ │ │ │ 0416ca18 0000b116 R_ARM_JUMP_SLOT 00000000 open64@GLIBC_2.4 │ │ │ │ 0416ca1c 0000b216 R_ARM_JUMP_SLOT 00000000 nl_langinfo@GLIBC_2.4 │ │ │ │ 0416ca20 0000b016 R_ARM_JUMP_SLOT 00000000 calloc@GLIBC_2.4 │ │ │ │ -0416ca24 0000c416 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ -0416ca28 0000cf16 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ -0416ca2c 0000d016 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ -0416ca30 0000d716 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ -0416ca34 0000c216 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ -0416ca38 0000d616 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ -0416ca3c 0000dc16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ -0416ca40 0000c016 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ -0416ca44 0000e616 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ -0416ca48 0000d916 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ -0416ca4c 0000c116 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ -0416ca50 0000cd16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ -0416ca54 0000cc16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ -0416ca58 0000e516 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ -0416ca5c 0000c716 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ -0416ca60 0000d216 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ -0416ca64 0000d416 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ -0416ca68 0000db16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ -0416ca6c 0000c516 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ -0416ca70 0000c916 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ +0416ca24 0000c516 R_ARM_JUMP_SLOT 00000000 cosf@GLIBC_2.4 │ │ │ │ +0416ca28 0000d016 R_ARM_JUMP_SLOT 00000000 tanf@GLIBC_2.4 │ │ │ │ +0416ca2c 0000d116 R_ARM_JUMP_SLOT 00000000 asinf@GLIBC_2.4 │ │ │ │ +0416ca30 0000d816 R_ARM_JUMP_SLOT 00000000 acosf@GLIBC_2.4 │ │ │ │ +0416ca34 0000c316 R_ARM_JUMP_SLOT 00000000 atanf@GLIBC_2.4 │ │ │ │ +0416ca38 0000d716 R_ARM_JUMP_SLOT 00000000 tanhf@GLIBC_2.4 │ │ │ │ +0416ca3c 0000dd16 R_ARM_JUMP_SLOT 00000000 asinhf@GLIBC_2.4 │ │ │ │ +0416ca40 0000c116 R_ARM_JUMP_SLOT 00000000 acoshf@GLIBC_2.4 │ │ │ │ +0416ca44 0000e716 R_ARM_JUMP_SLOT 00000000 atanhf@GLIBC_2.4 │ │ │ │ +0416ca48 0000da16 R_ARM_JUMP_SLOT 00000000 powf@GLIBC_2.27 │ │ │ │ +0416ca4c 0000c216 R_ARM_JUMP_SLOT 00000000 cos@GLIBC_2.4 │ │ │ │ +0416ca50 0000ce16 R_ARM_JUMP_SLOT 00000000 tan@GLIBC_2.4 │ │ │ │ +0416ca54 0000cd16 R_ARM_JUMP_SLOT 00000000 asin@GLIBC_2.4 │ │ │ │ +0416ca58 0000e616 R_ARM_JUMP_SLOT 00000000 acos@GLIBC_2.4 │ │ │ │ +0416ca5c 0000c816 R_ARM_JUMP_SLOT 00000000 atan@GLIBC_2.4 │ │ │ │ +0416ca60 0000d316 R_ARM_JUMP_SLOT 00000000 tanh@GLIBC_2.4 │ │ │ │ +0416ca64 0000d516 R_ARM_JUMP_SLOT 00000000 asinh@GLIBC_2.4 │ │ │ │ +0416ca68 0000dc16 R_ARM_JUMP_SLOT 00000000 acosh@GLIBC_2.4 │ │ │ │ +0416ca6c 0000c616 R_ARM_JUMP_SLOT 00000000 atanh@GLIBC_2.4 │ │ │ │ +0416ca70 0000ca16 R_ARM_JUMP_SLOT 00000000 pow@GLIBC_2.29 │ │ │ │ 0416ca74 0000af16 R_ARM_JUMP_SLOT 00000000 isatty@GLIBC_2.4 │ │ │ │ -0416ca78 00015716 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ -0416ca7c 00015616 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ -0416ca80 00014a16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ +0416ca78 00015816 R_ARM_JUMP_SLOT 00000000 dup2@GLIBC_2.4 │ │ │ │ +0416ca7c 00015716 R_ARM_JUMP_SLOT 00000000 dup@GLIBC_2.4 │ │ │ │ +0416ca80 00014b16 R_ARM_JUMP_SLOT 00000000 close@GLIBC_2.4 │ │ │ │ 0416ca84 00014616 R_ARM_JUMP_SLOT 00000000 putenv@GLIBC_2.4 │ │ │ │ 0416ca88 0000ae16 R_ARM_JUMP_SLOT 00000000 getpid@GLIBC_2.4 │ │ │ │ 0416ca8c 0000a616 R_ARM_JUMP_SLOT 00000000 tcsetattr@GLIBC_2.4 │ │ │ │ 0416ca90 0000a516 R_ARM_JUMP_SLOT 00000000 tcgetattr@GLIBC_2.4 │ │ │ │ 0416ca94 0000a816 R_ARM_JUMP_SLOT 00000000 sigprocmask@GLIBC_2.4 │ │ │ │ 0416ca98 0000a716 R_ARM_JUMP_SLOT 00000000 sigaddset@GLIBC_2.4 │ │ │ │ 0416ca9c 0000aa16 R_ARM_JUMP_SLOT 00000000 sigemptyset@GLIBC_2.4 │ │ │ │ 0416caa0 0000a916 R_ARM_JUMP_SLOT 00000000 mkfifo@GLIBC_2.4 │ │ │ │ 0416caa4 0000ac16 R_ARM_JUMP_SLOT 00000000 __fcntl_time64@GLIBC_2.34 │ │ │ │ 0416caa8 0000ad16 R_ARM_JUMP_SLOT 00000000 __utime64@GLIBC_2.34 │ │ │ │ 0416caac 0000ab16 R_ARM_JUMP_SLOT 00000000 lseek64@GLIBC_2.4 │ │ │ │ -0416cab0 00015416 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ -0416cab4 00015316 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ +0416cab0 00015516 R_ARM_JUMP_SLOT 00000000 write@GLIBC_2.4 │ │ │ │ +0416cab4 00015416 R_ARM_JUMP_SLOT 00000000 read@GLIBC_2.4 │ │ │ │ 0416cab8 0000a216 R_ARM_JUMP_SLOT 00000000 link@GLIBC_2.4 │ │ │ │ -0416cabc 00014216 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ +0416cabc 00014316 R_ARM_JUMP_SLOT 00000000 unsetenv@GLIBC_2.4 │ │ │ │ 0416cac0 00009b16 R_ARM_JUMP_SLOT 00000000 iconv_open@GLIBC_2.4 │ │ │ │ 0416cac4 00009f16 R_ARM_JUMP_SLOT 00000000 iconv@GLIBC_2.4 │ │ │ │ 0416cac8 00009e16 R_ARM_JUMP_SLOT 00000000 iconv_close@GLIBC_2.4 │ │ │ │ 0416cacc 00009d16 R_ARM_JUMP_SLOT 00000000 poll@GLIBC_2.4 │ │ │ │ 0416cad0 00009c16 R_ARM_JUMP_SLOT 00000000 __xpg_strerror_r@GLIBC_2.4 │ │ │ │ 0416cad4 00009a16 R_ARM_JUMP_SLOT 00000000 eventfd_write@GLIBC_2.7 │ │ │ │ -0416cad8 00015516 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ +0416cad8 00015616 R_ARM_JUMP_SLOT 00000000 pipe@GLIBC_2.4 │ │ │ │ 0416cadc 00009916 R_ARM_JUMP_SLOT 00000000 eventfd@GLIBC_2.7 │ │ │ │ 0416cae0 00009816 R_ARM_JUMP_SLOT 00000000 epoll_wait@GLIBC_2.4 │ │ │ │ 0416cae4 00009716 R_ARM_JUMP_SLOT 00000000 epoll_ctl@GLIBC_2.4 │ │ │ │ 0416cae8 00009616 R_ARM_JUMP_SLOT 00000000 epoll_create@GLIBC_2.4 │ │ │ │ 0416caec 00009516 R_ARM_JUMP_SLOT 00000000 __gmpn_rshift │ │ │ │ 0416caf0 00009416 R_ARM_JUMP_SLOT 00000000 __gmpn_lshift │ │ │ │ 0416caf4 00009316 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d │ │ │ │ 0416caf8 00009216 R_ARM_JUMP_SLOT 00000000 __gmpz_get_d_2exp │ │ │ │ -0416cafc 0000c616 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ +0416cafc 0000c716 R_ARM_JUMP_SLOT 00000000 ldexp@GLIBC_2.4 │ │ │ │ 0416cb00 00009116 R_ARM_JUMP_SLOT 00000000 __gmpn_gcd_1 │ │ │ │ -0416cb04 0000bd16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ +0416cb04 0000be16 R_ARM_JUMP_SLOT 00000000 __assert_fail@GLIBC_2.4 │ │ │ │ 0416cb08 00009016 R_ARM_JUMP_SLOT 00000000 __gmpz_init │ │ │ │ 0416cb0c 00008f16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcd │ │ │ │ 0416cb10 00008e16 R_ARM_JUMP_SLOT 00000000 __gmpz_clear │ │ │ │ 0416cb14 00008d16 R_ARM_JUMP_SLOT 00000000 __gmpz_gcdext │ │ │ │ 0416cb18 00008c16 R_ARM_JUMP_SLOT 00000000 __gmpn_tdiv_qr │ │ │ │ 0416cb1c 00008b16 R_ARM_JUMP_SLOT 00000000 __gmpz_sizeinbase │ │ │ │ 0416cb20 00008a16 R_ARM_JUMP_SLOT 00000000 __gmpz_export │ │ │ │ @@ -233,34 +233,34 @@ │ │ │ │ 0416cb80 00007116 R_ARM_JUMP_SLOT 00000000 __ctype_b_loc@GLIBC_2.4 │ │ │ │ 0416cb84 00007016 R_ARM_JUMP_SLOT 00000000 strncpy@GLIBC_2.4 │ │ │ │ 0416cb88 00006d16 R_ARM_JUMP_SLOT 00000000 vfprintf@GLIBC_2.4 │ │ │ │ 0416cb8c 00006b16 R_ARM_JUMP_SLOT 00000000 strcpy@GLIBC_2.4 │ │ │ │ 0416cb90 00006c16 R_ARM_JUMP_SLOT 00000000 strncmp@GLIBC_2.4 │ │ │ │ 0416cb94 00006a16 R_ARM_JUMP_SLOT 00000000 strdup@GLIBC_2.4 │ │ │ │ 0416cb98 00006f16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtoul@GLIBC_2.38 │ │ │ │ -0416cb9c 00012616 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ -0416cba0 00012816 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ -0416cba4 00012516 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ +0416cb9c 00012716 R_ARM_JUMP_SLOT 00000000 getuid@GLIBC_2.4 │ │ │ │ +0416cba0 00012916 R_ARM_JUMP_SLOT 00000000 getgid@GLIBC_2.4 │ │ │ │ +0416cba4 00012616 R_ARM_JUMP_SLOT 00000000 getegid@GLIBC_2.4 │ │ │ │ 0416cba8 00006e16 R_ARM_JUMP_SLOT 00000000 __isoc23_strtol@GLIBC_2.38 │ │ │ │ 0416cbac 00006916 R_ARM_JUMP_SLOT 00000000 strrchr@GLIBC_2.4 │ │ │ │ 0416cbb0 00006716 R_ARM_JUMP_SLOT 00000000 fprintf@GLIBC_2.4 │ │ │ │ 0416cbb4 00006616 R_ARM_JUMP_SLOT 00000000 fputc@GLIBC_2.4 │ │ │ │ -0416cbb8 0000ba16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ +0416cbb8 0000bb16 R_ARM_JUMP_SLOT 00000000 fwrite@GLIBC_2.4 │ │ │ │ 0416cbbc 00006516 R_ARM_JUMP_SLOT 00000000 strerror@GLIBC_2.4 │ │ │ │ 0416cbc0 00006416 R_ARM_JUMP_SLOT 00000000 sigaction@GLIBC_2.4 │ │ │ │ -0416cbc4 00011c16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ +0416cbc4 00011d16 R_ARM_JUMP_SLOT 00000000 kill@GLIBC_2.4 │ │ │ │ 0416cbc8 00006316 R_ARM_JUMP_SLOT 00000000 exit@GLIBC_2.4 │ │ │ │ 0416cbcc 00006216 R_ARM_JUMP_SLOT 00000000 setlocale@GLIBC_2.4 │ │ │ │ 0416cbd0 00006116 R_ARM_JUMP_SLOT 00000000 strnlen@GLIBC_2.4 │ │ │ │ 0416cbd4 00006016 R_ARM_JUMP_SLOT 00000000 posix_memalign@GLIBC_2.4 │ │ │ │ 0416cbd8 00005f16 R_ARM_JUMP_SLOT 00000000 __nanosleep64@GLIBC_2.34 │ │ │ │ 0416cbdc 00005e16 R_ARM_JUMP_SLOT 00000000 __time64@GLIBC_2.34 │ │ │ │ 0416cbe0 00005d16 R_ARM_JUMP_SLOT 00000000 __ctime64_r@GLIBC_2.34 │ │ │ │ 0416cbe4 00005c16 R_ARM_JUMP_SLOT 00000000 sprintf@GLIBC_2.4 │ │ │ │ -0416cbe8 0000b916 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ +0416cbe8 0000ba16 R_ARM_JUMP_SLOT 00000000 raise@GLIBC_2.4 │ │ │ │ 0416cbec 00005a16 R_ARM_JUMP_SLOT 00000000 puts@GLIBC_2.4 │ │ │ │ 0416cbf0 00005b16 R_ARM_JUMP_SLOT 00000000 printf@GLIBC_2.4 │ │ │ │ 0416cbf4 0000a316 R_ARM_JUMP_SLOT 00000000 fork@GLIBC_2.4 │ │ │ │ 0416cbf8 00005916 R_ARM_JUMP_SLOT 00000000 getppid@GLIBC_2.4 │ │ │ │ 0416cbfc 00005816 R_ARM_JUMP_SLOT 00000000 vsnprintf@GLIBC_2.4 │ │ │ │ 0416cc00 00005716 R_ARM_JUMP_SLOT 00000000 stpcpy@GLIBC_2.4 │ │ │ │ 0416cc04 00005616 R_ARM_JUMP_SLOT 00000000 ffi_closure_free@LIBFFI_CLOSURE_8.0 │ │ │ │ @@ -269,15 +269,15 @@ │ │ │ │ 0416cc10 00005316 R_ARM_JUMP_SLOT 00000000 clock_getcpuclockid@GLIBC_2.17 │ │ │ │ 0416cc14 00005216 R_ARM_JUMP_SLOT 00000000 __getrusage64@GLIBC_2.34 │ │ │ │ 0416cc18 00005116 R_ARM_JUMP_SLOT 00000000 __gettimeofday64@GLIBC_2.34 │ │ │ │ 0416cc1c 00004a16 R_ARM_JUMP_SLOT 00000000 pthread_mutex_lock@GLIBC_2.4 │ │ │ │ 0416cc20 00004716 R_ARM_JUMP_SLOT 00000000 pthread_mutex_unlock@GLIBC_2.4 │ │ │ │ 0416cc24 00005016 R_ARM_JUMP_SLOT 00000000 timerfd_create@GLIBC_2.8 │ │ │ │ 0416cc28 00004f16 R_ARM_JUMP_SLOT 00000000 __timerfd_settime64@GLIBC_2.34 │ │ │ │ -0416cc2c 00011716 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ +0416cc2c 00011816 R_ARM_JUMP_SLOT 00000000 sigfillset@GLIBC_2.4 │ │ │ │ 0416cc30 00002716 R_ARM_JUMP_SLOT 00000000 pthread_sigmask@GLIBC_2.32 │ │ │ │ 0416cc34 00004e16 R_ARM_JUMP_SLOT 00000000 pthread_join@GLIBC_2.34 │ │ │ │ 0416cc38 00004d16 R_ARM_JUMP_SLOT 00000000 pthread_detach@GLIBC_2.34 │ │ │ │ 0416cc3c 00004c16 R_ARM_JUMP_SLOT 00000000 mmap64@GLIBC_2.4 │ │ │ │ 0416cc40 00004b16 R_ARM_JUMP_SLOT 00000000 madvise@GLIBC_2.4 │ │ │ │ 0416cc44 00004916 R_ARM_JUMP_SLOT 00000000 munmap@GLIBC_2.4 │ │ │ │ 0416cc48 00004816 R_ARM_JUMP_SLOT 00000000 mbind@libnuma_1.1 │ │ │ │ @@ -308,17 +308,17 @@ │ │ │ │ 0416ccac 00002f16 R_ARM_JUMP_SLOT 00000000 sched_setaffinity@GLIBC_2.4 │ │ │ │ 0416ccb0 00002d16 R_ARM_JUMP_SLOT 00000000 numa_run_on_node@libnuma_1.1 │ │ │ │ 0416ccb4 00002c16 R_ARM_JUMP_SLOT 00000000 pthread_kill@GLIBC_2.34 │ │ │ │ 0416ccb8 00002a16 R_ARM_JUMP_SLOT 00000000 syscall@GLIBC_2.4 │ │ │ │ 0416ccbc 00002b16 R_ARM_JUMP_SLOT 00000000 __select64@GLIBC_2.34 │ │ │ │ 0416ccc0 00002916 R_ARM_JUMP_SLOT 00000000 _exit@GLIBC_2.4 │ │ │ │ 0416ccc4 00002816 R_ARM_JUMP_SLOT 00000000 pause@GLIBC_2.4 │ │ │ │ -0416ccc8 00011816 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ -0416cccc 0000ca16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ -0416ccd0 0000dd16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ +0416ccc8 00011916 R_ARM_JUMP_SLOT 00000000 sigdelset@GLIBC_2.4 │ │ │ │ +0416cccc 0000cb16 R_ARM_JUMP_SLOT 00000000 log2@GLIBC_2.29 │ │ │ │ +0416ccd0 0000de16 R_ARM_JUMP_SLOT 00000000 ceil@GLIBC_2.4 │ │ │ │ 0416ccd4 00002516 R_ARM_JUMP_SLOT 00000000 getc@GLIBC_2.4 │ │ │ │ 0416ccd8 00002616 R_ARM_JUMP_SLOT 00000000 pthread_mutex_trylock@GLIBC_2.34 │ │ │ │ 0416ccdc 00015c16 R_ARM_JUMP_SLOT 0000c474 ffi_call@LIBFFI_BASE_8.0 │ │ │ │ 0416cce0 00002416 R_ARM_JUMP_SLOT 00000000 dlerror@GLIBC_2.34 │ │ │ │ 0416cce4 00002316 R_ARM_JUMP_SLOT 00000000 dlsym@GLIBC_2.34 │ │ │ │ 0416cce8 00002216 R_ARM_JUMP_SLOT 00000000 regcomp@GLIBC_2.4 │ │ │ │ 0416ccec 00002116 R_ARM_JUMP_SLOT 00000000 regfree@GLIBC_2.4 │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -17,16 +17,16 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libyaml-0.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmp.so.10] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libffi.so.8] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libnuma.so.1] │ │ │ │ 0x0000000c (INIT) 0xb7a0 │ │ │ │ - 0x0000000d (FINI) 0x3c4b564 │ │ │ │ - 0x0000001a (FINI_ARRAY) 0x3e89710 │ │ │ │ + 0x0000000d (FINI) 0x3c4b58c │ │ │ │ + 0x0000001a (FINI_ARRAY) 0x3e89720 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ - 0x00000019 (INIT_ARRAY) 0x3e89714 │ │ │ │ + 0x00000019 (INIT_ARRAY) 0x3e89724 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffff0 (VERSYM) 0xa900 │ │ │ │ 0x6ffffffe (VERNEED) 0xabc0 │ │ │ │ 0x6fffffff (VERNEEDNUM) 4 │ │ │ │ 0x00000000 (NULL) 0x0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,12 +1,12 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: b84da7364d7ca3311fcf0e51f34f916be5cac911 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 458c7a60ffd1e17b5a3c1816edcb21b0341a79d2 │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.gold-version │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000009 NT_GNU_GOLD_VERSION (gold version) Version: gold 1.16 │ │ │ ├── readelf --wide --version-info {} │ │ │ │ @@ -42,53 +42,53 @@ │ │ │ │ 098: 5 (GLIBC_2.4) a (GLIBC_2.7) a (GLIBC_2.7) 5 (GLIBC_2.4) │ │ │ │ 09c: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 0a0: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 0a4: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 0a8: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 0ac: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 0b0: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 4 (GLIBC_2.34) │ │ │ │ - 0b4: 4 (GLIBC_2.34) 5 (GLIBC_2.4) 5 (GLIBC_2.4) b (GLIBC_2.25) │ │ │ │ - 0b8: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 0 (*local*) │ │ │ │ - 0bc: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ - 0c0: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) │ │ │ │ + 0b4: 4 (GLIBC_2.34) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ + 0b8: b (GLIBC_2.25) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ + 0bc: 0 (*local*) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 0c0: 0 (*local*) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) │ │ │ │ 0c4: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) │ │ │ │ - 0c8: 11 (GLIBC_2.4) 12 (GLIBC_2.29) 12 (GLIBC_2.29) 11 (GLIBC_2.4) │ │ │ │ - 0cc: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 13 (GLIBC_2.27) 11 (GLIBC_2.4) │ │ │ │ + 0c8: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 12 (GLIBC_2.29) 12 (GLIBC_2.29) │ │ │ │ + 0cc: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 13 (GLIBC_2.27) │ │ │ │ 0d0: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) │ │ │ │ 0d4: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) │ │ │ │ - 0d8: 11 (GLIBC_2.4) 13 (GLIBC_2.27) 12 (GLIBC_2.29) 11 (GLIBC_2.4) │ │ │ │ - 0dc: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 13 (GLIBC_2.27) │ │ │ │ - 0e0: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 12 (GLIBC_2.29) 11 (GLIBC_2.4) │ │ │ │ - 0e4: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ + 0d8: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 13 (GLIBC_2.27) 12 (GLIBC_2.29) │ │ │ │ + 0dc: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) │ │ │ │ + 0e0: 13 (GLIBC_2.27) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 12 (GLIBC_2.29) │ │ │ │ + 0e4: 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) 11 (GLIBC_2.4) │ │ │ │ 0e8: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ - 0ec: 5 (GLIBC_2.4) 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) │ │ │ │ - 0f0: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) c (GLIBC_2.33) │ │ │ │ - 0f4: d (GLIBC_2.11) 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) │ │ │ │ - 0f8: 5 (GLIBC_2.4) 0 (*local*) 0 (*local*) 5 (GLIBC_2.4) │ │ │ │ - 0fc: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 100: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 0ec: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 4 (GLIBC_2.34) 4 (GLIBC_2.34) │ │ │ │ + 0f0: 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) 4 (GLIBC_2.34) │ │ │ │ + 0f4: c (GLIBC_2.33) d (GLIBC_2.11) 4 (GLIBC_2.34) 4 (GLIBC_2.34) │ │ │ │ + 0f8: 4 (GLIBC_2.34) 5 (GLIBC_2.4) 0 (*local*) 0 (*local*) │ │ │ │ + 0fc: 5 (GLIBC_2.4) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 100: 0 (*local*) 0 (*local*) 0 (*local*) 5 (GLIBC_2.4) │ │ │ │ 104: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ 108: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ - 10c: 0 (*local*) 0 (*local*) 0 (*local*) 5 (GLIBC_2.4) │ │ │ │ - 110: 5 (GLIBC_2.4) 0 (*local*) 0 (*local*) 5 (GLIBC_2.4) │ │ │ │ - 114: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ + 10c: 0 (*local*) 0 (*local*) 0 (*local*) 0 (*local*) │ │ │ │ + 110: 0 (*local*) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 0 (*local*) │ │ │ │ + 114: 0 (*local*) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 118: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 11c: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 120: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 124: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 128: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 12c: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 130: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 134: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 138: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 13c: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 140: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 144: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ - 148: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) e (GLIBC_2.28) │ │ │ │ - 14c: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ + 148: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ + 14c: e (GLIBC_2.28) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 150: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 154: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 158: 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) 5 (GLIBC_2.4) │ │ │ │ 15c: 2 (LIBFFI_BASE_8.0) 5 (GLIBC_2.4) 2 (LIBFFI_BASE_8.0) │ │ │ │ │ │ │ │ Version needs section '.gnu.version_r' contains 4 entries: │ │ │ │ Addr: 0x000000000000abc0 Offset: 0x00002bc0 Link: 5 (.dynstr) │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -147,18 +147,18 @@ │ │ │ │ __assert_fail │ │ │ │ _ITM_deregisterTMCloneTable │ │ │ │ _ITM_registerTMCloneTable │ │ │ │ libm.so.6 │ │ │ │ GLIBC_2.29 │ │ │ │ GLIBC_2.27 │ │ │ │ __utimensat64 │ │ │ │ +__futimes64 │ │ │ │ __futimens64 │ │ │ │ __utimes64 │ │ │ │ __lutimes64 │ │ │ │ -__futimes64 │ │ │ │ __lstat64_time64 │ │ │ │ GLIBC_2.33 │ │ │ │ GLIBC_2.11 │ │ │ │ __clock_gettime64 │ │ │ │ __clock_getres64 │ │ │ │ __localtime64_r │ │ │ │ yaml_emitter_delete │ │ │ │ @@ -186,26 +186,26 @@ │ │ │ │ yaml_document_start_event_initialize │ │ │ │ realpath │ │ │ │ sigfillset │ │ │ │ sigdelset │ │ │ │ sigismember │ │ │ │ sigpending │ │ │ │ sigsuspend │ │ │ │ -getpwnam_r │ │ │ │ getgrgid_r │ │ │ │ getgrnam_r │ │ │ │ getpwuid_r │ │ │ │ -setgroups │ │ │ │ +getpwnam_r │ │ │ │ getgroups │ │ │ │ -getpwent │ │ │ │ +setgroups │ │ │ │ endgrent │ │ │ │ setgrent │ │ │ │ getgrent │ │ │ │ endpwent │ │ │ │ setpwent │ │ │ │ +getpwent │ │ │ │ getlogin │ │ │ │ truncate64 │ │ │ │ readlink │ │ │ │ pathconf │ │ │ │ unsetenv │ │ │ │ clearenv │ │ │ │ fdopendir │ │ │ │ @@ -340,15 +340,14 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ -3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -446,14 +445,15 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU33335 │ │ │ │ UUUU33335 │ │ │ │ UUUU33335 │ │ │ │ UUUU33335 │ │ │ │ +3333UUUU │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ 3333UUUU1 │ │ │ │ @@ -473,15 +473,15 @@ │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ 3333UUUU │ │ │ │ -3333UUUUP │ │ │ │ +3333UUUU0 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ @@ -19819,36 +19819,14 @@ │ │ │ │ ghc-platform-0.1.0.0-inplace:GHC.Platform.ArchOS.VFPv3 │ │ │ │ ghc-platform-0.1.0.0-inplace:GHC.Platform.ArchOS.VFPv3D16 │ │ │ │ ghc-platform-0.1.0.0-inplace:GHC.Platform.ArchOS.NEON │ │ │ │ ghc-platform-0.1.0.0-inplace:GHC.Platform.ArchOS.IWMMX2 │ │ │ │ ghc-platform-0.1.0.0-inplace:GHC.Platform.ArchOS.ARMv5 │ │ │ │ ghc-platform-0.1.0.0-inplace:GHC.Platform.ArchOS.ARMv6 │ │ │ │ ghc-platform-0.1.0.0-inplace:GHC.Platform.ArchOS.ARMv7 │ │ │ │ -Failed reading: not a valid json value │ │ │ │ -',' or '}' │ │ │ │ -object value │ │ │ │ -Failed reading: satisfyWith │ │ │ │ -object key │ │ │ │ -',' or ']' │ │ │ │ -json list value │ │ │ │ -Failed reading: satisfy │ │ │ │ -Failed reading: unescaped control character │ │ │ │ -Failed reading: │ │ │ │ -Failed reading: string without end │ │ │ │ -Failed reading: leading zero │ │ │ │ -Failed reading: takeWhile1 │ │ │ │ -. Expecting │ │ │ │ -found duplicate key: │ │ │ │ -Data.Aeson.Parser.Internal │ │ │ │ -attoparsec-aeson-2.2.2.0-KTu6iK4FIv96FctZIgxSlI │ │ │ │ -parseOnly: impossible error! │ │ │ │ -./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ -Data.Attoparsec.ByteString.Internal │ │ │ │ -attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ -attoparsec-aeson-2.2.2.0-KTu6iK4FIv96FctZIgxSlI:Data.Aeson.Parser.Internal.SP │ │ │ │ compile │ │ │ │ compile :: bad <>, expected number, got │ │ │ │ compile :: unknown character class ' │ │ │ │ compile :: path separator within [] │ │ │ │ compile :: unclosed [] in pattern │ │ │ │ compile :: unclosed <> in pattern │ │ │ │ compile :: bad <>, expected number followed by - in │ │ │ │ @@ -21942,14 +21920,36 @@ │ │ │ │ 'GroupEntry │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.GroupEntry │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.UserEntry │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.GETONE │ │ │ │ unix-2.8.7.0-inplace:System.Posix.User.Common.GETALL │ │ │ │ unix-2.8.7.0-inplace │ │ │ │ System.Posix.Env.Internal │ │ │ │ +Failed reading: not a valid json value │ │ │ │ +',' or '}' │ │ │ │ +object value │ │ │ │ +Failed reading: satisfyWith │ │ │ │ +object key │ │ │ │ +',' or ']' │ │ │ │ +json list value │ │ │ │ +Failed reading: satisfy │ │ │ │ +Failed reading: unescaped control character │ │ │ │ +Failed reading: │ │ │ │ +Failed reading: string without end │ │ │ │ +Failed reading: leading zero │ │ │ │ +Failed reading: takeWhile1 │ │ │ │ +. Expecting │ │ │ │ +found duplicate key: │ │ │ │ +Data.Aeson.Parser.Internal │ │ │ │ +attoparsec-aeson-2.2.2.0-KTu6iK4FIv96FctZIgxSlI │ │ │ │ +parseOnly: impossible error! │ │ │ │ +./Data/Attoparsec/ByteString/Internal.hs │ │ │ │ +Data.Attoparsec.ByteString.Internal │ │ │ │ +attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ +attoparsec-aeson-2.2.2.0-KTu6iK4FIv96FctZIgxSlI:Data.Aeson.Parser.Internal.SP │ │ │ │ Failed reading: satisfy │ │ │ │ letter_iso8859_15 │ │ │ │ letter_ascii │ │ │ │ Failed reading: satisfyWith │ │ │ │ Data.Attoparsec.ByteString.Char8 │ │ │ │ attoparsec-0.14.4-5fBqQ2cv8tn16iOFLbLkuW │ │ │ │ Failed reading: takeWhile1 │ │ │ │ @@ -23816,14 +23816,317 @@ │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.SP │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable2 │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable1 │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.C:Hashable │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R:Data.Hashable.Class.HashArgs0 │ │ │ │ K@~Data.Hashable.LowLevel │ │ │ │ hashable-1.5.0.0-2kNV5CKXacpGPv0OkcNC1R │ │ │ │ +libraries/filepath/System/FilePath/Internal.hs │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ +GHC.Internal.List │ │ │ │ +ghc-internal │ │ │ │ +lastError │ │ │ │ +System.FilePath.Posix │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +System.OsPath │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ +System.OsPath.Posix.Internal │ │ │ │ +filepath-1.5.4.0-inplace │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Encoding.Internal │ │ │ │ +EncodingException │ │ │ │ +Cannot decode byte '\x │ │ │ │ +Cannot decode input: │ │ │ │ +'EncodingError │ │ │ │ +UTF-16LE_b │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ +libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ +System.OsString.Internal.Exception │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +'OsString │ │ │ │ +OsString │ │ │ │ +'PosixChar │ │ │ │ +PosixChar │ │ │ │ +'WindowsChar │ │ │ │ +WindowsChar │ │ │ │ +'PosixString │ │ │ │ +'WindowsString │ │ │ │ +PosixString │ │ │ │ +System.OsString.Internal.Types │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +WindowsString │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +GHC.Types │ │ │ │ +ghc-prim │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ +illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Posix │ │ │ │ +libraries/os-string/System/OsString/Common.hs │ │ │ │ +System.OsPath.Data.ByteString.Short. │ │ │ │ +moduleError │ │ │ │ +empty ShortByteString │ │ │ │ +os-string-2.0.7-inplace │ │ │ │ +System.OsString.Data.ByteString.Short.Internal │ │ │ │ +libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ +Uneven number of bytes: │ │ │ │ +. This is not a Word16 bytestream. │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ +os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ +'Handler │ │ │ │ +MonadMask │ │ │ │ +'ExitCaseException │ │ │ │ +'ExitCaseSuccess │ │ │ │ +'ExitCaseAbort │ │ │ │ +ExitCase │ │ │ │ +MonadCatch │ │ │ │ +MonadThrow │ │ │ │ +ExitCaseAbort │ │ │ │ +ExitCaseException │ │ │ │ +ExitCaseSuccess │ │ │ │ +uninterruptibleMask │ │ │ │ +generalBracket │ │ │ │ +exceptions-0.10.9-inplace │ │ │ │ +Control.Monad.Catch │ │ │ │ +libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ +exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ +CoArbitrary │ │ │ │ +GCoArbitrary │ │ │ │ +'C:GSubtermsIncl │ │ │ │ +GSubtermsIncl │ │ │ │ +'C:GSubterms │ │ │ │ +GSubterms │ │ │ │ +RecursivelyShrink │ │ │ │ +Arbitrary2 │ │ │ │ +Arbitrary1 │ │ │ │ +'C:Arbitrary │ │ │ │ +Arbitrary │ │ │ │ +src/Test/QuickCheck/Arbitrary.hs:(1172,7)-(1173,45)|function ilog2 │ │ │ │ +frequency │ │ │ │ +src/Test/QuickCheck/Arbitrary.hs │ │ │ │ +Test.QuickCheck.Arbitrary │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +elements │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.:< │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary2 │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary1 │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary │ │ │ │ +Test.QuickCheck.resize: negative size │ │ │ │ +Uncaught exception in sample: │ │ │ │ + │ │ │ │ +fromJust │ │ │ │ +QuickCheck.oneof used with empty list │ │ │ │ +QuickCheck.frequency used with empty list │ │ │ │ +QuickCheck.pick used with empty list │ │ │ │ +QuickCheck.frequency: all weights were zero │ │ │ │ +QuickCheck.frequency: negative weight │ │ │ │ +QuickCheck.elements used with empty list │ │ │ │ +elements │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +Test.QuickCheck.Gen │ │ │ │ +src/Test/QuickCheck/Gen.hs │ │ │ │ +QuickCheck.growingElements used with empty list │ │ │ │ +'C:Splittable │ │ │ │ +Splittable │ │ │ │ +Test.QuickCheck.Random │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Random.C:Splittable │ │ │ │ +src/Test/QuickCheck/Exception.hs │ │ │ │ +Test.QuickCheck.Exception │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +DISCARD. You should not see this exception, it is internal to QuickCheck. │ │ │ │ +'NotShrunk │ │ │ │ +Function │ │ │ │ +GFunction │ │ │ │ +Test.QuickCheck.Function │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Fun │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Shrunk │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.NotShrunk │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Pair │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.:+: │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Unit │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Nil │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Table │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Map │ │ │ │ +Test.QuickCheck.Poly │ │ │ │ +QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ +System.Random │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ +StdGen {unStdGen = │ │ │ │ +StateGen {unStateGen = │ │ │ │ +'StateGen │ │ │ │ +StateGen │ │ │ │ +'C:RandomGen │ │ │ │ +RandomGen │ │ │ │ +UniformRange │ │ │ │ +GUniform │ │ │ │ +'StateGenM │ │ │ │ +StateGenM │ │ │ │ +FrozenGen │ │ │ │ +'C:StatefulGen │ │ │ │ +StatefulGen │ │ │ │ +System.Random.Internal │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ +'C:Finite │ │ │ │ +Cardinality │ │ │ │ +GFinite: V1 has no inhabitants │ │ │ │ +src/System/Random/GFinite.hs │ │ │ │ +System.Random.GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ +src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ +random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +src/System/Random/SplitMix.hs │ │ │ │ +System.Random.SplitMix │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ +bitmaskWithRejection32 0 │ │ │ │ +bitmaskWithRejection64 0 │ │ │ │ +src/System/Random/SplitMix32.hs │ │ │ │ +System.Random.SplitMix32 │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ +splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ +MonadCont │ │ │ │ +Control.Monad.Cont.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ +MonadError │ │ │ │ +Control.Monad.Error.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ +'C:MonadRWS │ │ │ │ +MonadRWS │ │ │ │ +Control.Monad.RWS.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.RWS.Class.C:MonadRWS │ │ │ │ +MonadReader │ │ │ │ +Control.Monad.Reader.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ +MonadState │ │ │ │ +Control.Monad.State.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ +MonadWriter │ │ │ │ +Control.Monad.Writer.Class │ │ │ │ +mtl-2.3.1-inplace │ │ │ │ +mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ +'Backwards │ │ │ │ +Control.Applicative.Backwards │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +Backwards │ │ │ │ +Control.Monad.Trans.Accum │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +MonadTrans │ │ │ │ +Control.Monad.Trans.Class │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ +Control.Monad.Trans.Cont │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'ExceptT │ │ │ │ +mfix (ExceptT): inner computation returned Left value │ │ │ │ +libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ +Control.Monad.Trans.Except │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'IdentityT │ │ │ │ +Control.Monad.Trans.Identity │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +IdentityT │ │ │ │ +mfix (MaybeT): inner computation returned Nothing │ │ │ │ +libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ +Control.Monad.Trans.Maybe │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Arg: lvl │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +Type: [a] -> ShowS │ │ │ │ +In module `Control.Monad.Trans.Maybe' │ │ │ │ +'ReaderT │ │ │ │ +Control.Monad.Trans.Reader │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.RWS.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'SelectT │ │ │ │ +Control.Monad.Trans.Select │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Control.Monad.Trans.State.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.CPS │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Lazy │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +'WriterT │ │ │ │ +Control.Monad.Trans.Writer.Strict │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ +GHC.Internal.Data.Data │ │ │ │ +ghc-internal │ │ │ │ +fromJust │ │ │ │ +'Constant │ │ │ │ +Data.Functor.Constant │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +Data.Functor.Constant.Constant │ │ │ │ +getConstant │ │ │ │ +stimes: positive multiplier expected │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ +foldr1: empty structure │ │ │ │ +foldl1: empty structure │ │ │ │ +Constant │ │ │ │ +'Reverse │ │ │ │ +Data.Functor.Reverse │ │ │ │ +transformers-0.6.1.1-inplace │ │ │ │ +minimum: empty structure │ │ │ │ +maximum: empty structure │ │ │ │ breakOnAll │ │ │ │ : empty input │ │ │ │ Negative index │ │ │ │ Index too large │ │ │ │ streamError │ │ │ │ libraries/text/src/Data/Text/Internal/Fusion.hs │ │ │ │ Data.Text.Internal.Fusion │ │ │ │ @@ -24187,317 +24490,14 @@ │ │ │ │ 'Partial │ │ │ │ Data.Binary.Get │ │ │ │ binary-0.8.9.3-inplace │ │ │ │ not enough bytes │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Get.Fail │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Get.Partial │ │ │ │ binary-0.8.9.3-inplace:Data.Binary.Get.Done │ │ │ │ -libraries/filepath/System/FilePath/Internal.hs │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/List.hs │ │ │ │ -GHC.Internal.List │ │ │ │ -ghc-internal │ │ │ │ -lastError │ │ │ │ -System.FilePath.Posix │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -System.OsPath │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -libraries/filepath/System/OsPath/Posix/../../FilePath/Internal.hs │ │ │ │ -System.OsPath.Posix.Internal │ │ │ │ -filepath-1.5.4.0-inplace │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Encoding.Internal │ │ │ │ -EncodingException │ │ │ │ -Cannot decode byte '\x │ │ │ │ -Cannot decode input: │ │ │ │ -'EncodingError │ │ │ │ -UTF-16LE_b │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Encoding.Internal.EncodingError │ │ │ │ -libraries/os-string/System/OsString/Internal/Exception.hs │ │ │ │ -System.OsString.Internal.Exception │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -'OsString │ │ │ │ -OsString │ │ │ │ -'PosixChar │ │ │ │ -PosixChar │ │ │ │ -'WindowsChar │ │ │ │ -WindowsChar │ │ │ │ -'PosixString │ │ │ │ -'WindowsString │ │ │ │ -PosixString │ │ │ │ -System.OsString.Internal.Types │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -WindowsString │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -GHC.Types │ │ │ │ -ghc-prim │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a type) │ │ │ │ -illegal QuasiQuote (allowed as expression or pattern only, used as a declaration) │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Posix │ │ │ │ -libraries/os-string/System/OsString/Common.hs │ │ │ │ -System.OsPath.Data.ByteString.Short. │ │ │ │ -moduleError │ │ │ │ -empty ShortByteString │ │ │ │ -os-string-2.0.7-inplace │ │ │ │ -System.OsString.Data.ByteString.Short.Internal │ │ │ │ -libraries/os-string/System/OsString/Data/ByteString/Short/Internal.hs │ │ │ │ -Uneven number of bytes: │ │ │ │ -. This is not a Word16 bytestream. │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.MBA# │ │ │ │ -os-string-2.0.7-inplace:System.OsString.Data.ByteString.Short.Internal.BA# │ │ │ │ -'Handler │ │ │ │ -MonadMask │ │ │ │ -'ExitCaseException │ │ │ │ -'ExitCaseSuccess │ │ │ │ -'ExitCaseAbort │ │ │ │ -ExitCase │ │ │ │ -MonadCatch │ │ │ │ -MonadThrow │ │ │ │ -ExitCaseAbort │ │ │ │ -ExitCaseException │ │ │ │ -ExitCaseSuccess │ │ │ │ -uninterruptibleMask │ │ │ │ -generalBracket │ │ │ │ -exceptions-0.10.9-inplace │ │ │ │ -Control.Monad.Catch │ │ │ │ -libraries/exceptions/src/Control/Monad/Catch.hs │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.Handler │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadMask │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseSuccess │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseException │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.ExitCaseAbort │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadCatch │ │ │ │ -exceptions-0.10.9-inplace:Control.Monad.Catch.C:MonadThrow │ │ │ │ -CoArbitrary │ │ │ │ -GCoArbitrary │ │ │ │ -'C:GSubtermsIncl │ │ │ │ -GSubtermsIncl │ │ │ │ -'C:GSubterms │ │ │ │ -GSubterms │ │ │ │ -RecursivelyShrink │ │ │ │ -Arbitrary2 │ │ │ │ -Arbitrary1 │ │ │ │ -'C:Arbitrary │ │ │ │ -Arbitrary │ │ │ │ -src/Test/QuickCheck/Arbitrary.hs:(1172,7)-(1173,45)|function ilog2 │ │ │ │ -frequency │ │ │ │ -src/Test/QuickCheck/Arbitrary.hs │ │ │ │ -Test.QuickCheck.Arbitrary │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -elements │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.:< │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary2 │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary1 │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Arbitrary.C:Arbitrary │ │ │ │ -Test.QuickCheck.resize: negative size │ │ │ │ -Uncaught exception in sample: │ │ │ │ - │ │ │ │ -fromJust │ │ │ │ -QuickCheck.oneof used with empty list │ │ │ │ -QuickCheck.frequency used with empty list │ │ │ │ -QuickCheck.pick used with empty list │ │ │ │ -QuickCheck.frequency: all weights were zero │ │ │ │ -QuickCheck.frequency: negative weight │ │ │ │ -QuickCheck.elements used with empty list │ │ │ │ -elements │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -Test.QuickCheck.Gen │ │ │ │ -src/Test/QuickCheck/Gen.hs │ │ │ │ -QuickCheck.growingElements used with empty list │ │ │ │ -'C:Splittable │ │ │ │ -Splittable │ │ │ │ -Test.QuickCheck.Random │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Random.C:Splittable │ │ │ │ -src/Test/QuickCheck/Exception.hs │ │ │ │ -Test.QuickCheck.Exception │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -DISCARD. You should not see this exception, it is internal to QuickCheck. │ │ │ │ -'NotShrunk │ │ │ │ -Function │ │ │ │ -GFunction │ │ │ │ -Test.QuickCheck.Function │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Fun │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Shrunk │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.NotShrunk │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Pair │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.:+: │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Unit │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Nil │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Table │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg:Test.QuickCheck.Function.Map │ │ │ │ -Test.QuickCheck.Poly │ │ │ │ -QuickCheck-2.15.0.1-77FopWYsxo3uQfuulxjpg │ │ │ │ -System.Random │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.C:Random │ │ │ │ -StdGen {unStdGen = │ │ │ │ -StateGen {unStateGen = │ │ │ │ -'StateGen │ │ │ │ -StateGen │ │ │ │ -'C:RandomGen │ │ │ │ -RandomGen │ │ │ │ -UniformRange │ │ │ │ -GUniform │ │ │ │ -'StateGenM │ │ │ │ -StateGenM │ │ │ │ -FrozenGen │ │ │ │ -'C:StatefulGen │ │ │ │ -StatefulGen │ │ │ │ -System.Random.Internal │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:RandomGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.StateGenM │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.MBA │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:FrozenGen │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.Internal.C:StatefulGen │ │ │ │ -'C:Finite │ │ │ │ -Cardinality │ │ │ │ -GFinite: V1 has no inhabitants │ │ │ │ -src/System/Random/GFinite.hs │ │ │ │ -System.Random.GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu │ │ │ │ -src/System/Random/GFinite.hs:32:13-14|case │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:Finite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.C:GFinite │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Shift │ │ │ │ -random-1.2.1.3-CVJ8L3qWNg1JRwG1WpFqPu:System.Random.GFinite.Card │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -src/System/Random/SplitMix.hs │ │ │ │ -System.Random.SplitMix │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix.SMGen │ │ │ │ -bitmaskWithRejection32 0 │ │ │ │ -bitmaskWithRejection64 0 │ │ │ │ -src/System/Random/SplitMix32.hs │ │ │ │ -System.Random.SplitMix32 │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb │ │ │ │ -splitmix-0.1.3.1-BGsvUIXPkVcIniKN76yOBb:System.Random.SplitMix32.SMGen │ │ │ │ -MonadCont │ │ │ │ -Control.Monad.Cont.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Cont.Class.C:MonadCont │ │ │ │ -MonadError │ │ │ │ -Control.Monad.Error.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Error.Class.C:MonadError │ │ │ │ -'C:MonadRWS │ │ │ │ -MonadRWS │ │ │ │ -Control.Monad.RWS.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.RWS.Class.C:MonadRWS │ │ │ │ -MonadReader │ │ │ │ -Control.Monad.Reader.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Reader.Class.C:MonadReader │ │ │ │ -MonadState │ │ │ │ -Control.Monad.State.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.State.Class.C:MonadState │ │ │ │ -MonadWriter │ │ │ │ -Control.Monad.Writer.Class │ │ │ │ -mtl-2.3.1-inplace │ │ │ │ -mtl-2.3.1-inplace:Control.Monad.Writer.Class.C:MonadWriter │ │ │ │ -'Backwards │ │ │ │ -Control.Applicative.Backwards │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -Backwards │ │ │ │ -Control.Monad.Trans.Accum │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -MonadTrans │ │ │ │ -Control.Monad.Trans.Class │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -transformers-0.6.1.1-inplace:Control.Monad.Trans.Class.C:MonadTrans │ │ │ │ -Control.Monad.Trans.Cont │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'ExceptT │ │ │ │ -mfix (ExceptT): inner computation returned Left value │ │ │ │ -libraries/transformers/Control/Monad/Trans/Except.hs │ │ │ │ -Control.Monad.Trans.Except │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'IdentityT │ │ │ │ -Control.Monad.Trans.Identity │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -IdentityT │ │ │ │ -mfix (MaybeT): inner computation returned Nothing │ │ │ │ -libraries/transformers/Control/Monad/Trans/Maybe.hs │ │ │ │ -Control.Monad.Trans.Maybe │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Arg: lvl │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -Type: [a] -> ShowS │ │ │ │ -In module `Control.Monad.Trans.Maybe' │ │ │ │ -'ReaderT │ │ │ │ -Control.Monad.Trans.Reader │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.RWS.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'SelectT │ │ │ │ -Control.Monad.Trans.Select │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Control.Monad.Trans.State.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.CPS │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Lazy │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -'WriterT │ │ │ │ -Control.Monad.Trans.Writer.Strict │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ -GHC.Internal.Data.Data │ │ │ │ -ghc-internal │ │ │ │ -fromJust │ │ │ │ -'Constant │ │ │ │ -Data.Functor.Constant │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -Data.Functor.Constant.Constant │ │ │ │ -getConstant │ │ │ │ -stimes: positive multiplier expected │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ -foldr1: empty structure │ │ │ │ -foldl1: empty structure │ │ │ │ -Constant │ │ │ │ -'Reverse │ │ │ │ -Data.Functor.Reverse │ │ │ │ -transformers-0.6.1.1-inplace │ │ │ │ -minimum: empty structure │ │ │ │ -maximum: empty structure │ │ │ │ =U7el#|67 │ │ │ │ nGV5}$ e │ │ │ │ G(SN\_T8h │ │ │ │ 00010203040506070809101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899 │ │ │ │ 000102030405060708090a0b0c0d0e0f101112131415161718191a1b1c1d1e1f202122232425262728292a2b2c2d2e2f303132333435363738393a3b3c3d3e3f404142434445464748494a4b4c4d4e4f505152535455565758595a5b5c5d5e5f606162636465666768696a6b6c6d6e6f707172737475767778797a7b7c7d7e7f808182838485868788898a8b8c8d8e8f909192939495969798999a9b9c9d9e9fa0a1a2a3a4a5a6a7a8a9aaabacadaeafb0b1b2b3b4b5b6b7b8b9babbbcbdbebfc0c1c2c3c4c5c6c7c8c9cacbcccdcecfd0d1d2d3d4d5d6d7d8d9dadbdcdddedfe0e1e2e3e4e5e6e7e8e9eaebecedeeeff0f1f2f3f4f5f6f7f8f9fafbfcfdfeff │ │ │ │ negative index: │ │ │ │ , length = │ │ │ │ @@ -25970,36 +25970,14 @@ │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.Above │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.AnnotStart │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.NoAnnot │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.AnnotEnd │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.Chr │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.Str │ │ │ │ pretty-1.1.3.6-inplace:Text.PrettyPrint.Annotated.HughesPJ.PStr │ │ │ │ -'C:NFData │ │ │ │ -'RnfArgs1 │ │ │ │ -'RnfArgs0 │ │ │ │ -Control.DeepSeq │ │ │ │ -deepseq-1.5.0.0-inplace │ │ │ │ -deepseq-1.5.0.0-inplace:Control.DeepSeq.C:NFData2 │ │ │ │ -deepseq-1.5.0.0-inplace:Control.DeepSeq.C:NFData1 │ │ │ │ -deepseq-1.5.0.0-inplace:Control.DeepSeq.RnfArgs0 │ │ │ │ -Data.Array.Base.safe_scale: Overflow; scale: │ │ │ │ - not in range [0.. │ │ │ │ -Error in array index; │ │ │ │ -'STUArray │ │ │ │ -STUArray │ │ │ │ -MArray: undefined array element │ │ │ │ -Negative range size │ │ │ │ -libraries/array/Data/Array/Base.hs │ │ │ │ -Data.Array.Base │ │ │ │ -array-0.5.8.0-inplace │ │ │ │ -array-0.5.8.0-inplace:Data.Array.Base.STUArray │ │ │ │ -array-0.5.8.0-inplace:Data.Array.Base.C:MArray │ │ │ │ -array-0.5.8.0-inplace:Data.Array.Base.UArray │ │ │ │ -array-0.5.8.0-inplace:Data.Array.Base.C:IArray │ │ │ │ 'ListTuplePuns │ │ │ │ 'ExtendedLiterals │ │ │ │ 'TypeAbstractions │ │ │ │ 'OverloadedRecordUpdate │ │ │ │ 'OverloadedRecordDot │ │ │ │ 'FieldSelectors │ │ │ │ 'LexicalNegation │ │ │ │ @@ -26383,14 +26361,36 @@ │ │ │ │ ghc-boot-th-9.10.3-inplace:GHC.LanguageExtensions.Type.TypeAbstractions │ │ │ │ ghc-boot-th-9.10.3-inplace:GHC.LanguageExtensions.Type.ExtendedLiterals │ │ │ │ ghc-boot-th-9.10.3-inplace:GHC.LanguageExtensions.Type.ListTuplePuns │ │ │ │ (),;[]`{}_"' │ │ │ │ !#$%&*+./<=>?@\^|~- │ │ │ │ GHC.Lexeme │ │ │ │ ghc-boot-th-9.10.3-inplace │ │ │ │ +'C:NFData │ │ │ │ +'RnfArgs1 │ │ │ │ +'RnfArgs0 │ │ │ │ +Control.DeepSeq │ │ │ │ +deepseq-1.5.0.0-inplace │ │ │ │ +deepseq-1.5.0.0-inplace:Control.DeepSeq.C:NFData2 │ │ │ │ +deepseq-1.5.0.0-inplace:Control.DeepSeq.C:NFData1 │ │ │ │ +deepseq-1.5.0.0-inplace:Control.DeepSeq.RnfArgs0 │ │ │ │ +Data.Array.Base.safe_scale: Overflow; scale: │ │ │ │ + not in range [0.. │ │ │ │ +Error in array index; │ │ │ │ +'STUArray │ │ │ │ +STUArray │ │ │ │ +MArray: undefined array element │ │ │ │ +Negative range size │ │ │ │ +libraries/array/Data/Array/Base.hs │ │ │ │ +Data.Array.Base │ │ │ │ +array-0.5.8.0-inplace │ │ │ │ +array-0.5.8.0-inplace:Data.Array.Base.STUArray │ │ │ │ +array-0.5.8.0-inplace:Data.Array.Base.C:MArray │ │ │ │ +array-0.5.8.0-inplace:Data.Array.Base.UArray │ │ │ │ +array-0.5.8.0-inplace:Data.Array.Base.C:IArray │ │ │ │ 'WrapArrow │ │ │ │ WrappedArrow │ │ │ │ libraries/ghc-internal/src/GHC/Internal/Data/Data.hs │ │ │ │ GHC.Internal.Data.Data │ │ │ │ ghc-internal │ │ │ │ fromJust │ │ │ │ 'WrapMonad │ │ │ ├── readelf --wide --decompress --hex-dump=.dynstr {} │ │ │ │ @@ -151,126 +151,126 @@ │ │ │ │ 0x0000a104 6d653634 005f5f75 74696d65 36340067 me64.__utime64.g │ │ │ │ 0x0000a114 65747069 64006973 61747479 0063616c etpid.isatty.cal │ │ │ │ 0x0000a124 6c6f6300 6f70656e 3634006e 6c5f6c61 loc.open64.nl_la │ │ │ │ 0x0000a134 6e67696e 666f005f 5f667374 61743634 nginfo.__fstat64 │ │ │ │ 0x0000a144 5f74696d 65363400 5f5f7374 61743634 _time64.__stat64 │ │ │ │ 0x0000a154 5f74696d 65363400 66747275 6e636174 _time64.ftruncat │ │ │ │ 0x0000a164 65363400 5f5f6572 726e6f5f 6c6f6361 e64.__errno_loca │ │ │ │ - 0x0000a174 74696f6e 00676574 656e7472 6f707900 tion.getentropy. │ │ │ │ - 0x0000a184 474c4942 435f322e 32350061 626f7274 GLIBC_2.25.abort │ │ │ │ - 0x0000a194 00726169 73650066 77726974 65005f5f .raise.fwrite.__ │ │ │ │ - 0x0000a1a4 676d6f6e 5f737461 72745f5f 0071736f gmon_start__.qso │ │ │ │ - 0x0000a1b4 7274005f 5f617373 6572745f 6661696c rt.__assert_fail │ │ │ │ - 0x0000a1c4 005f4954 4d5f6465 72656769 73746572 ._ITM_deregister │ │ │ │ - 0x0000a1d4 544d436c 6f6e6554 61626c65 005f4954 TMCloneTable._IT │ │ │ │ - 0x0000a1e4 4d5f7265 67697374 6572544d 436c6f6e M_registerTMClon │ │ │ │ - 0x0000a1f4 65546162 6c650061 636f7368 66006c69 eTable.acoshf.li │ │ │ │ - 0x0000a204 626d2e73 6f2e3600 636f7300 6174616e bm.so.6.cos.atan │ │ │ │ - 0x0000a214 6600636f 73680063 6f736600 6174616e f.cosh.cosf.atan │ │ │ │ - 0x0000a224 68006c64 65787000 6174616e 0073696e h.ldexp.atan.sin │ │ │ │ - 0x0000a234 636f7366 00706f77 00474c49 42435f32 cosf.pow.GLIBC_2 │ │ │ │ - 0x0000a244 2e323900 6c6f6732 00657870 6d310061 .29.log2.expm1.a │ │ │ │ - 0x0000a254 73696e00 74616e00 6c6f6766 00474c49 sin.tan.logf.GLI │ │ │ │ - 0x0000a264 42435f32 2e323700 74616e66 00617369 BC_2.27.tanf.asi │ │ │ │ - 0x0000a274 6e660073 696e0074 616e6800 73696e68 nf.sin.tanh.sinh │ │ │ │ - 0x0000a284 66006173 696e6800 6c6f6731 70007461 f.asinh.log1p.ta │ │ │ │ - 0x0000a294 6e686600 61636f73 66007369 6e636f73 nhf.acosf.sincos │ │ │ │ - 0x0000a2a4 00706f77 66006578 70006163 6f736800 .powf.exp.acosh. │ │ │ │ - 0x0000a2b4 6173696e 68660063 65696c00 6578706d asinhf.ceil.expm │ │ │ │ - 0x0000a2c4 31660065 78706600 636f7368 66006c6f 1f.expf.coshf.lo │ │ │ │ - 0x0000a2d4 67317066 006c6f67 0073696e 66007369 g1pf.log.sinf.si │ │ │ │ - 0x0000a2e4 6e680061 636f7300 6174616e 6866006d nh.acos.atanhf.m │ │ │ │ - 0x0000a2f4 656d6d6f 7665006d 656d6370 79006263 emmove.memcpy.bc │ │ │ │ - 0x0000a304 6d70006d 656d7365 74006d65 6d636d70 mp.memset.memcmp │ │ │ │ - 0x0000a314 00667265 65006d61 6c6c6f63 005f5f75 .free.malloc.__u │ │ │ │ - 0x0000a324 74696d65 6e736174 3634005f 5f667574 timensat64.__fut │ │ │ │ - 0x0000a334 696d656e 73363400 5f5f7574 696d6573 imens64.__utimes │ │ │ │ - 0x0000a344 3634005f 5f6c7574 696d6573 3634005f 64.__lutimes64._ │ │ │ │ - 0x0000a354 5f667574 696d6573 3634005f 5f6c7374 _futimes64.__lst │ │ │ │ - 0x0000a364 61743634 5f74696d 65363400 6d6b6e6f at64_time64.mkno │ │ │ │ - 0x0000a374 6400474c 4942435f 322e3333 00657865 d.GLIBC_2.33.exe │ │ │ │ - 0x0000a384 63767065 00474c49 42435f32 2e313100 cvpe.GLIBC_2.11. │ │ │ │ - 0x0000a394 5f5f636c 6f636b5f 67657474 696d6536 __clock_gettime6 │ │ │ │ - 0x0000a3a4 34005f5f 636c6f63 6b5f6765 74726573 4.__clock_getres │ │ │ │ - 0x0000a3b4 3634005f 5f6c6f63 616c7469 6d653634 64.__localtime64 │ │ │ │ - 0x0000a3c4 5f720066 646f7065 6e007961 6d6c5f65 _r.fdopen.yaml_e │ │ │ │ - 0x0000a3d4 6d697474 65725f64 656c6574 65007961 mitter_delete.ya │ │ │ │ - 0x0000a3e4 6d6c5f70 61727365 725f6465 6c657465 ml_parser_delete │ │ │ │ - 0x0000a3f4 00737472 6c656e00 79616d6c 5f657665 .strlen.yaml_eve │ │ │ │ - 0x0000a404 6e745f64 656c6574 65007961 6d6c5f70 nt_delete.yaml_p │ │ │ │ - 0x0000a414 61727365 725f7061 72736500 79616d6c arser_parse.yaml │ │ │ │ - 0x0000a424 5f706172 7365725f 696e6974 69616c69 _parser_initiali │ │ │ │ - 0x0000a434 7a650079 616d6c5f 70617273 65725f73 ze.yaml_parser_s │ │ │ │ - 0x0000a444 65745f69 6e707574 5f66696c 65007961 et_input_file.ya │ │ │ │ - 0x0000a454 6d6c5f70 61727365 725f7365 745f696e ml_parser_set_in │ │ │ │ - 0x0000a464 7075745f 73747269 6e670079 616d6c5f put_string.yaml_ │ │ │ │ - 0x0000a474 616c6961 735f6576 656e745f 696e6974 alias_event_init │ │ │ │ - 0x0000a484 69616c69 7a650079 616d6c5f 7363616c ialize.yaml_scal │ │ │ │ - 0x0000a494 61725f65 76656e74 5f696e69 7469616c ar_event_initial │ │ │ │ - 0x0000a4a4 697a6500 79616d6c 5f736571 75656e63 ize.yaml_sequenc │ │ │ │ - 0x0000a4b4 655f7374 6172745f 6576656e 745f696e e_start_event_in │ │ │ │ - 0x0000a4c4 69746961 6c697a65 0079616d 6c5f6d61 itialize.yaml_ma │ │ │ │ - 0x0000a4d4 7070696e 675f7374 6172745f 6576656e pping_start_even │ │ │ │ - 0x0000a4e4 745f696e 69746961 6c697a65 0079616d t_initialize.yam │ │ │ │ - 0x0000a4f4 6c5f646f 63756d65 6e745f65 6e645f65 l_document_end_e │ │ │ │ - 0x0000a504 76656e74 5f696e69 7469616c 697a6500 vent_initialize. │ │ │ │ - 0x0000a514 79616d6c 5f737472 65616d5f 656e645f yaml_stream_end_ │ │ │ │ - 0x0000a524 6576656e 745f696e 69746961 6c697a65 event_initialize │ │ │ │ - 0x0000a534 0079616d 6c5f7374 7265616d 5f737461 .yaml_stream_sta │ │ │ │ - 0x0000a544 72745f65 76656e74 5f696e69 7469616c rt_event_initial │ │ │ │ - 0x0000a554 697a6500 79616d6c 5f656d69 74746572 ize.yaml_emitter │ │ │ │ - 0x0000a564 5f656d69 74007961 6d6c5f73 65717565 _emit.yaml_seque │ │ │ │ - 0x0000a574 6e63655f 656e645f 6576656e 745f696e nce_end_event_in │ │ │ │ - 0x0000a584 69746961 6c697a65 0079616d 6c5f6d61 itialize.yaml_ma │ │ │ │ - 0x0000a594 7070696e 675f656e 645f6576 656e745f pping_end_event_ │ │ │ │ - 0x0000a5a4 696e6974 69616c69 7a650079 616d6c5f initialize.yaml_ │ │ │ │ - 0x0000a5b4 656d6974 7465725f 696e6974 69616c69 emitter_initiali │ │ │ │ - 0x0000a5c4 7a650079 616d6c5f 656d6974 7465725f ze.yaml_emitter_ │ │ │ │ - 0x0000a5d4 7365745f 756e6963 6f646500 79616d6c set_unicode.yaml │ │ │ │ - 0x0000a5e4 5f656d69 74746572 5f736574 5f776964 _emitter_set_wid │ │ │ │ - 0x0000a5f4 74680079 616d6c5f 656d6974 7465725f th.yaml_emitter_ │ │ │ │ - 0x0000a604 7365745f 6f757470 75745f66 696c6500 set_output_file. │ │ │ │ - 0x0000a614 66636c6f 73650072 65616c6c 6f630079 fclose.realloc.y │ │ │ │ - 0x0000a624 616d6c5f 656d6974 7465725f 7365745f aml_emitter_set_ │ │ │ │ - 0x0000a634 6f757470 75740079 616d6c5f 646f6375 output.yaml_docu │ │ │ │ - 0x0000a644 6d656e74 5f737461 72745f65 76656e74 ment_start_event │ │ │ │ - 0x0000a654 5f696e69 7469616c 697a6500 666f7065 _initialize.fope │ │ │ │ - 0x0000a664 6e363400 67657465 75696400 7265616c n64.geteuid.real │ │ │ │ - 0x0000a674 70617468 0063686f 776e0073 69676669 path.chown.sigfi │ │ │ │ - 0x0000a684 6c6c7365 74007369 6764656c 73657400 llset.sigdelset. │ │ │ │ - 0x0000a694 73696769 736d656d 62657200 616c6172 sigismember.alar │ │ │ │ - 0x0000a6a4 6d007369 6770656e 64696e67 006b696c m.sigpending.kil │ │ │ │ - 0x0000a6b4 6c006b69 6c6c7067 00736967 73757370 l.killpg.sigsusp │ │ │ │ - 0x0000a6c4 656e6400 67657470 776e616d 5f720067 end.getpwnam_r.g │ │ │ │ - 0x0000a6d4 65746772 6769645f 72006765 7467726e etgrgid_r.getgrn │ │ │ │ - 0x0000a6e4 616d5f72 00676574 70777569 645f7200 am_r.getpwuid_r. │ │ │ │ - 0x0000a6f4 73657467 726f7570 73006765 7467726f setgroups.getgro │ │ │ │ - 0x0000a704 75707300 67657465 67696400 67657475 ups.getegid.getu │ │ │ │ - 0x0000a714 69640073 65746567 69640067 65746769 id.setegid.getgi │ │ │ │ - 0x0000a724 64007365 74676964 00676574 7077656e d.setgid.getpwen │ │ │ │ - 0x0000a734 74007365 74657569 6400656e 64677265 t.seteuid.endgre │ │ │ │ - 0x0000a744 6e740073 65747569 64007365 74677265 nt.setuid.setgre │ │ │ │ - 0x0000a754 6e740067 65746772 656e7400 656e6470 nt.getgrent.endp │ │ │ │ - 0x0000a764 77656e74 00736574 7077656e 74007379 went.setpwent.sy │ │ │ │ - 0x0000a774 73636f6e 66006765 746c6f67 696e006f sconf.getlogin.o │ │ │ │ - 0x0000a784 70656e64 6972006d 6b646972 00636864 pendir.mkdir.chd │ │ │ │ - 0x0000a794 69720072 6d646972 00676574 63776400 ir.rmdir.getcwd. │ │ │ │ - 0x0000a7a4 7472756e 63617465 36340073 796d6c69 truncate64.symli │ │ │ │ - 0x0000a7b4 6e6b0072 656e616d 6500756e 6c696e6b nk.rename.unlink │ │ │ │ + 0x0000a174 74696f6e 006d656d 63687200 67657465 tion.memchr.gete │ │ │ │ + 0x0000a184 6e74726f 70790047 4c494243 5f322e32 ntropy.GLIBC_2.2 │ │ │ │ + 0x0000a194 35006162 6f727400 72616973 65006677 5.abort.raise.fw │ │ │ │ + 0x0000a1a4 72697465 005f5f67 6d6f6e5f 73746172 rite.__gmon_star │ │ │ │ + 0x0000a1b4 745f5f00 71736f72 74005f5f 61737365 t__.qsort.__asse │ │ │ │ + 0x0000a1c4 72745f66 61696c00 5f49544d 5f646572 rt_fail._ITM_der │ │ │ │ + 0x0000a1d4 65676973 74657254 4d436c6f 6e655461 egisterTMCloneTa │ │ │ │ + 0x0000a1e4 626c6500 5f49544d 5f726567 69737465 ble._ITM_registe │ │ │ │ + 0x0000a1f4 72544d43 6c6f6e65 5461626c 65006163 rTMCloneTable.ac │ │ │ │ + 0x0000a204 6f736866 006c6962 6d2e736f 2e360063 oshf.libm.so.6.c │ │ │ │ + 0x0000a214 6f730061 74616e66 00636f73 6800636f os.atanf.cosh.co │ │ │ │ + 0x0000a224 73660061 74616e68 006c6465 78700061 sf.atanh.ldexp.a │ │ │ │ + 0x0000a234 74616e00 73696e63 6f736600 706f7700 tan.sincosf.pow. │ │ │ │ + 0x0000a244 474c4942 435f322e 3239006c 6f673200 GLIBC_2.29.log2. │ │ │ │ + 0x0000a254 6578706d 31006173 696e0074 616e006c expm1.asin.tan.l │ │ │ │ + 0x0000a264 6f676600 474c4942 435f322e 32370074 ogf.GLIBC_2.27.t │ │ │ │ + 0x0000a274 616e6600 6173696e 66007369 6e007461 anf.asinf.sin.ta │ │ │ │ + 0x0000a284 6e680073 696e6866 00617369 6e68006c nh.sinhf.asinh.l │ │ │ │ + 0x0000a294 6f673170 0074616e 68660061 636f7366 og1p.tanhf.acosf │ │ │ │ + 0x0000a2a4 0073696e 636f7300 706f7766 00657870 .sincos.powf.exp │ │ │ │ + 0x0000a2b4 0061636f 73680061 73696e68 66006365 .acosh.asinhf.ce │ │ │ │ + 0x0000a2c4 696c0065 78706d31 66006578 70660063 il.expm1f.expf.c │ │ │ │ + 0x0000a2d4 6f736866 006c6f67 31706600 6c6f6700 oshf.log1pf.log. │ │ │ │ + 0x0000a2e4 73696e66 0073696e 68006163 6f730061 sinf.sinh.acos.a │ │ │ │ + 0x0000a2f4 74616e68 66006d65 6d6d6f76 65006d65 tanhf.memmove.me │ │ │ │ + 0x0000a304 6d637079 0062636d 70006d65 6d736574 mcpy.bcmp.memset │ │ │ │ + 0x0000a314 006d656d 636d7000 66726565 006d616c .memcmp.free.mal │ │ │ │ + 0x0000a324 6c6f6300 5f5f7574 696d656e 73617436 loc.__utimensat6 │ │ │ │ + 0x0000a334 34005f5f 66757469 6d657336 34005f5f 4.__futimes64.__ │ │ │ │ + 0x0000a344 66757469 6d656e73 3634005f 5f757469 futimens64.__uti │ │ │ │ + 0x0000a354 6d657336 34005f5f 6c757469 6d657336 mes64.__lutimes6 │ │ │ │ + 0x0000a364 34005f5f 6c737461 7436345f 74696d65 4.__lstat64_time │ │ │ │ + 0x0000a374 3634006d 6b6e6f64 00474c49 42435f32 64.mknod.GLIBC_2 │ │ │ │ + 0x0000a384 2e333300 65786563 76706500 474c4942 .33.execvpe.GLIB │ │ │ │ + 0x0000a394 435f322e 3131005f 5f636c6f 636b5f67 C_2.11.__clock_g │ │ │ │ + 0x0000a3a4 65747469 6d653634 005f5f63 6c6f636b ettime64.__clock │ │ │ │ + 0x0000a3b4 5f676574 72657336 34005f5f 6c6f6361 _getres64.__loca │ │ │ │ + 0x0000a3c4 6c74696d 6536345f 72006664 6f70656e ltime64_r.fdopen │ │ │ │ + 0x0000a3d4 0079616d 6c5f656d 69747465 725f6465 .yaml_emitter_de │ │ │ │ + 0x0000a3e4 6c657465 0079616d 6c5f7061 72736572 lete.yaml_parser │ │ │ │ + 0x0000a3f4 5f64656c 65746500 7374726c 656e0079 _delete.strlen.y │ │ │ │ + 0x0000a404 616d6c5f 6576656e 745f6465 6c657465 aml_event_delete │ │ │ │ + 0x0000a414 0079616d 6c5f7061 72736572 5f706172 .yaml_parser_par │ │ │ │ + 0x0000a424 73650079 616d6c5f 70617273 65725f69 se.yaml_parser_i │ │ │ │ + 0x0000a434 6e697469 616c697a 65007961 6d6c5f70 nitialize.yaml_p │ │ │ │ + 0x0000a444 61727365 725f7365 745f696e 7075745f arser_set_input_ │ │ │ │ + 0x0000a454 66696c65 0079616d 6c5f7061 72736572 file.yaml_parser │ │ │ │ + 0x0000a464 5f736574 5f696e70 75745f73 7472696e _set_input_strin │ │ │ │ + 0x0000a474 67007961 6d6c5f61 6c696173 5f657665 g.yaml_alias_eve │ │ │ │ + 0x0000a484 6e745f69 6e697469 616c697a 65006663 nt_initialize.fc │ │ │ │ + 0x0000a494 6c6f7365 0079616d 6c5f7363 616c6172 lose.yaml_scalar │ │ │ │ + 0x0000a4a4 5f657665 6e745f69 6e697469 616c697a _event_initializ │ │ │ │ + 0x0000a4b4 65007961 6d6c5f73 65717565 6e63655f e.yaml_sequence_ │ │ │ │ + 0x0000a4c4 73746172 745f6576 656e745f 696e6974 start_event_init │ │ │ │ + 0x0000a4d4 69616c69 7a650079 616d6c5f 6d617070 ialize.yaml_mapp │ │ │ │ + 0x0000a4e4 696e675f 73746172 745f6576 656e745f ing_start_event_ │ │ │ │ + 0x0000a4f4 696e6974 69616c69 7a650079 616d6c5f initialize.yaml_ │ │ │ │ + 0x0000a504 646f6375 6d656e74 5f656e64 5f657665 document_end_eve │ │ │ │ + 0x0000a514 6e745f69 6e697469 616c697a 65007961 nt_initialize.ya │ │ │ │ + 0x0000a524 6d6c5f73 74726561 6d5f656e 645f6576 ml_stream_end_ev │ │ │ │ + 0x0000a534 656e745f 696e6974 69616c69 7a650079 ent_initialize.y │ │ │ │ + 0x0000a544 616d6c5f 73747265 616d5f73 74617274 aml_stream_start │ │ │ │ + 0x0000a554 5f657665 6e745f69 6e697469 616c697a _event_initializ │ │ │ │ + 0x0000a564 65007961 6d6c5f65 6d697474 65725f65 e.yaml_emitter_e │ │ │ │ + 0x0000a574 6d697400 79616d6c 5f736571 75656e63 mit.yaml_sequenc │ │ │ │ + 0x0000a584 655f656e 645f6576 656e745f 696e6974 e_end_event_init │ │ │ │ + 0x0000a594 69616c69 7a650079 616d6c5f 6d617070 ialize.yaml_mapp │ │ │ │ + 0x0000a5a4 696e675f 656e645f 6576656e 745f696e ing_end_event_in │ │ │ │ + 0x0000a5b4 69746961 6c697a65 0079616d 6c5f656d itialize.yaml_em │ │ │ │ + 0x0000a5c4 69747465 725f696e 69746961 6c697a65 itter_initialize │ │ │ │ + 0x0000a5d4 0079616d 6c5f656d 69747465 725f7365 .yaml_emitter_se │ │ │ │ + 0x0000a5e4 745f756e 69636f64 65007961 6d6c5f65 t_unicode.yaml_e │ │ │ │ + 0x0000a5f4 6d697474 65725f73 65745f77 69647468 mitter_set_width │ │ │ │ + 0x0000a604 0079616d 6c5f656d 69747465 725f7365 .yaml_emitter_se │ │ │ │ + 0x0000a614 745f6f75 74707574 5f66696c 65007265 t_output_file.re │ │ │ │ + 0x0000a624 616c6c6f 6300666f 70656e36 34007961 alloc.fopen64.ya │ │ │ │ + 0x0000a634 6d6c5f65 6d697474 65725f73 65745f6f ml_emitter_set_o │ │ │ │ + 0x0000a644 75747075 74007961 6d6c5f64 6f63756d utput.yaml_docum │ │ │ │ + 0x0000a654 656e745f 73746172 745f6576 656e745f ent_start_event_ │ │ │ │ + 0x0000a664 696e6974 69616c69 7a650067 65746575 initialize.geteu │ │ │ │ + 0x0000a674 69640072 65616c70 61746800 63686f77 id.realpath.chow │ │ │ │ + 0x0000a684 6e007369 6766696c 6c736574 00736967 n.sigfillset.sig │ │ │ │ + 0x0000a694 64656c73 65740073 69676973 6d656d62 delset.sigismemb │ │ │ │ + 0x0000a6a4 65720061 6c61726d 00736967 70656e64 er.alarm.sigpend │ │ │ │ + 0x0000a6b4 696e6700 6b696c6c 006b696c 6c706700 ing.kill.killpg. │ │ │ │ + 0x0000a6c4 73696773 75737065 6e640067 65746772 sigsuspend.getgr │ │ │ │ + 0x0000a6d4 6769645f 72006765 7467726e 616d5f72 gid_r.getgrnam_r │ │ │ │ + 0x0000a6e4 00676574 70777569 645f7200 67657470 .getpwuid_r.getp │ │ │ │ + 0x0000a6f4 776e616d 5f720067 65746772 6f757073 wnam_r.getgroups │ │ │ │ + 0x0000a704 00736574 67726f75 70730067 65746567 .setgroups.geteg │ │ │ │ + 0x0000a714 69640067 65747569 64007365 74656769 id.getuid.setegi │ │ │ │ + 0x0000a724 64006765 74676964 00736574 67696400 d.getgid.setgid. │ │ │ │ + 0x0000a734 73657465 75696400 656e6467 72656e74 seteuid.endgrent │ │ │ │ + 0x0000a744 00736574 75696400 73657467 72656e74 .setuid.setgrent │ │ │ │ + 0x0000a754 00676574 6772656e 7400656e 64707765 .getgrent.endpwe │ │ │ │ + 0x0000a764 6e740073 65747077 656e7400 73797363 nt.setpwent.sysc │ │ │ │ + 0x0000a774 6f6e6600 67657470 77656e74 00676574 onf.getpwent.get │ │ │ │ + 0x0000a784 6c6f6769 6e006f70 656e6469 72006d6b login.opendir.mk │ │ │ │ + 0x0000a794 64697200 63686469 7200726d 64697200 dir.chdir.rmdir. │ │ │ │ + 0x0000a7a4 67657463 77640074 72756e63 61746536 getcwd.truncate6 │ │ │ │ + 0x0000a7b4 34007379 6d6c696e 6b007265 6e616d65 4.symlink.rename │ │ │ │ 0x0000a7c4 006c6368 6f776e00 72656164 6c696e6b .lchown.readlink │ │ │ │ - 0x0000a7d4 00706174 68636f6e 66006163 63657373 .pathconf.access │ │ │ │ - 0x0000a7e4 0063686d 6f640075 6e736574 656e7600 .chmod.unsetenv. │ │ │ │ - 0x0000a7f4 636c6561 72656e76 00736574 656e7600 clearenv.setenv. │ │ │ │ - 0x0000a804 67657465 6e760070 7574656e 76006664 getenv.putenv.fd │ │ │ │ - 0x0000a814 6f70656e 64697200 66636864 69720063 opendir.fchdir.c │ │ │ │ - 0x0000a824 6c6f7365 64697200 636c6f73 65007374 losedir.close.st │ │ │ │ - 0x0000a834 61747800 474c4942 435f322e 32380074 atx.GLIBC_2.28.t │ │ │ │ - 0x0000a844 656c6c64 69720073 65656b64 69720072 elldir.seekdir.r │ │ │ │ - 0x0000a854 6577696e 64646972 00667061 7468636f ewinddir.fpathco │ │ │ │ - 0x0000a864 6e660066 63686f77 6e006663 686d6f64 nf.fchown.fchmod │ │ │ │ - 0x0000a874 006f7065 6e617436 34007265 61640077 .openat64.read.w │ │ │ │ - 0x0000a884 72697465 00706970 65006475 70006475 rite.pipe.dup.du │ │ │ │ - 0x0000a894 70320065 6e766972 6f6e0072 65616464 p2.environ.readd │ │ │ │ - 0x0000a8a4 69723634 00747a73 6574006d 656d6368 ir64.tzset.memch │ │ │ │ - 0x0000a8b4 72006c69 6279616d 6c2d302e 736f2e32 r.libyaml-0.so.2 │ │ │ │ + 0x0000a7d4 00756e6c 696e6b00 61636365 73730063 .unlink.access.c │ │ │ │ + 0x0000a7e4 686d6f64 00706174 68636f6e 6600756e hmod.pathconf.un │ │ │ │ + 0x0000a7f4 73657465 6e760063 6c656172 656e7600 setenv.clearenv. │ │ │ │ + 0x0000a804 73657465 6e760070 7574656e 76006765 setenv.putenv.ge │ │ │ │ + 0x0000a814 74656e76 0066646f 70656e64 69720066 tenv.fdopendir.f │ │ │ │ + 0x0000a824 63686469 7200636c 6f736564 69720063 chdir.closedir.c │ │ │ │ + 0x0000a834 6c6f7365 00737461 74780047 4c494243 lose.statx.GLIBC │ │ │ │ + 0x0000a844 5f322e32 38007465 6c6c6469 72007365 _2.28.telldir.se │ │ │ │ + 0x0000a854 656b6469 72007265 77696e64 64697200 ekdir.rewinddir. │ │ │ │ + 0x0000a864 66706174 68636f6e 66006663 686f776e fpathconf.fchown │ │ │ │ + 0x0000a874 00666368 6d6f6400 6f70656e 61743634 .fchmod.openat64 │ │ │ │ + 0x0000a884 00726561 64007772 69746500 70697065 .read.write.pipe │ │ │ │ + 0x0000a894 00647570 00647570 3200656e 7669726f .dup.dup2.enviro │ │ │ │ + 0x0000a8a4 6e007265 61646469 72363400 747a7365 n.readdir64.tzse │ │ │ │ + 0x0000a8b4 74006c69 6279616d 6c2d302e 736f2e32 t.libyaml-0.so.2 │ │ │ │ 0x0000a8c4 006c6962 676d702e 736f2e31 3000 .libgmp.so.10. │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.plt {} │ │ │ │ @@ -366,25 +366,25 @@ │ │ │ │ ldr pc, [ip, #3752]! @ 0xea8 │ │ │ │ │ │ │ │ 0000bb14 <__localtime64_r@plt>: │ │ │ │ add ip, pc, #68157440 @ 0x4100000 │ │ │ │ add ip, ip, #96, 20 @ 0x60000 │ │ │ │ ldr pc, [ip, #3744]! @ 0xea0 │ │ │ │ │ │ │ │ -0000bb20 : │ │ │ │ +0000bb20 : │ │ │ │ add ip, pc, #68157440 @ 0x4100000 │ │ │ │ add ip, ip, #96, 20 @ 0x60000 │ │ │ │ ldr pc, [ip, #3736]! @ 0xe98 │ │ │ │ │ │ │ │ -0000bb2c : │ │ │ │ +0000bb2c : │ │ │ │ add ip, pc, #68157440 @ 0x4100000 │ │ │ │ add ip, ip, #96, 20 @ 0x60000 │ │ │ │ ldr pc, [ip, #3728]! @ 0xe90 │ │ │ │ │ │ │ │ -0000bb38 : │ │ │ │ +0000bb38 : │ │ │ │ add ip, pc, #68157440 @ 0x4100000 │ │ │ │ add ip, ip, #96, 20 @ 0x60000 │ │ │ │ ldr pc, [ip, #3720]! @ 0xe88 │ │ │ │ │ │ │ │ 0000bb44 : │ │ │ │ add ip, pc, #68157440 @ 0x4100000 │ │ │ │ add ip, ip, #96, 20 @ 0x60000 │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -581,18 +581,18 @@ │ │ │ │ and r3, r9, #31 │ │ │ │ lsr r9, r9, #5 │ │ │ │ b cba0 <__cxa_atexit@plt+0x624> │ │ │ │ ldr r0, [pc, #20] @ cea8 <__cxa_atexit@plt+0x92c> │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17af94 <__cxa_atexit@plt+0x16ea18> │ │ │ │ ldreq pc, [r5], #-3840 @ 0xfffff100 │ │ │ │ - mvneq sl, #136, 8 @ 0x88000000 │ │ │ │ + mvneq sl, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - bicseq sl, r1, #52, 30 @ 0xd0 │ │ │ │ + bicseq sl, r1, #188, 24 @ 0xbc00 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldr fp, [pc, #2784] @ d99c <__cxa_atexit@plt+0x1420> │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #2780] @ d9a0 <__cxa_atexit@plt+0x1424> │ │ │ │ add fp, pc, fp │ │ │ │ bic sl, r1, #3 │ │ │ │ @@ -1289,34 +1289,34 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r1, #20] │ │ │ │ b d914 <__cxa_atexit@plt+0x1398> │ │ │ │ ldreq pc, [r5], #-2508 @ 0xfffff634 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ ldreq r2, [r6], #-3312 @ 0xfffff310 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - mvneq r9, #10, 30 @ 0x28 │ │ │ │ + mvneq r9, #4000 @ 0xfa0 │ │ │ │ ldreq r5, [r5], #-1084 @ 0xfffffbc4 │ │ │ │ - mvneq r9, #3488 @ 0xda0 │ │ │ │ - mvneq r9, #22, 30 @ 0x58 │ │ │ │ + mvneq r9, #3232 @ 0xca0 │ │ │ │ + mvneq r9, #6, 30 │ │ │ │ ldreq r5, [r5], #-708 @ 0xfffffd3c │ │ │ │ ldreq r2, [r6], #-2552 @ 0xfffff608 │ │ │ │ ldreq r2, [r6], #-2524 @ 0xfffff624 │ │ │ │ ldreq r2, [r6], #-2296 @ 0xfffff708 │ │ │ │ ldreq r5, [r5], #-260 @ 0xfffffefc │ │ │ │ ldreq r2, [r6], #-2256 @ 0xfffff730 │ │ │ │ ldreq r4, [r5], #-3976 @ 0xfffff078 │ │ │ │ ldreq r4, [r5], #-3880 @ 0xfffff0d8 │ │ │ │ ldreq r4, [r5], #-3752 @ 0xfffff158 │ │ │ │ ldreq r4, [r5], #-3164 @ 0xfffff3a4 │ │ │ │ ldreq r4, [r5], #-3144 @ 0xfffff3b8 │ │ │ │ ldreq r2, [r6], #-944 @ 0xfffffc50 │ │ │ │ - bicseq sl, r1, #176, 10 @ 0x2c000000 │ │ │ │ - bicseq sl, r1, #244, 10 @ 0x3d000000 │ │ │ │ + bicseq sl, r1, #56, 6 @ 0xe0000000 │ │ │ │ + bicseq sl, r1, #124, 6 @ 0xf0000001 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - bicseq sl, r1, #120, 10 @ 0x1e000000 │ │ │ │ + bicseq sl, r1, #0, 6 │ │ │ │ ldreq r2, [r6], #-700 @ 0xfffffd44 │ │ │ │ ldreq r2, [r6], #-672 @ 0xfffffd60 │ │ │ │ ldreq r2, [r6], #-600 @ 0xfffffda8 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov r7, r0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -2514,15 +2514,15 @@ │ │ │ │ b e5e8 <__cxa_atexit@plt+0x206c> │ │ │ │ ldr r0, [pc, #212] @ ed94 <__cxa_atexit@plt+0x2818> │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 17af94 <__cxa_atexit@plt+0x16ea18> │ │ │ │ ldreq pc, [r5], #-2404 @ 0xfffff69c │ │ │ │ ldreq lr, [r5], #-1712 @ 0xfffff950 │ │ │ │ - mvneq r8, #248, 28 @ 0xf80 │ │ │ │ + mvneq r8, #232, 28 @ 0xe80 │ │ │ │ ldreq pc, [r5], #-2368 @ 0xfffff6c0 │ │ │ │ ldreq pc, [r5], #-2356 @ 0xfffff6cc │ │ │ │ ldreq pc, [r5], #-2196 @ 0xfffff76c │ │ │ │ ldreq pc, [r5], #-2052 @ 0xfffff7fc │ │ │ │ ldreq pc, [r5], #-1976 @ 0xfffff848 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ ldreq pc, [r5], #-1928 @ 0xfffff878 │ │ │ │ @@ -2563,15 +2563,15 @@ │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xffffd318 │ │ │ │ @ instruction: 0xffffd31c │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xffff96e4 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - bicseq r9, r1, #64, 4 │ │ │ │ + bicseq r8, r1, #200, 30 @ 0x320 │ │ │ │ ldr r1, [pc, #3972] @ fd24 <__cxa_atexit@plt+0x37a8> │ │ │ │ movw ip, #8160 @ 0x1fe0 │ │ │ │ ldr r3, [pc, #3968] @ fd28 <__cxa_atexit@plt+0x37ac> │ │ │ │ add r1, pc, r1 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #3960] @ fd2c <__cxa_atexit@plt+0x37b0> │ │ │ │ mov r5, r0 │ │ │ │ @@ -3561,31 +3561,31 @@ │ │ │ │ str r6, [sl, #28] │ │ │ │ ldr lr, [r1, #32]! │ │ │ │ str lr, [sl, #32]! │ │ │ │ bcc fcd4 <__cxa_atexit@plt+0x3758> │ │ │ │ b f764 <__cxa_atexit@plt+0x31e8> │ │ │ │ ldreq sp, [r5], #-2792 @ 0xfffff518 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - mvneq r9, #266338304 @ 0xfe00000 │ │ │ │ - bicseq lr, r1, #244, 28 @ 0xf40 │ │ │ │ + mvneq r9, #249561088 @ 0xee00000 │ │ │ │ + bicseq lr, r1, #124, 24 @ 0x7c00 │ │ │ │ ldreq lr, [r5], #-3284 @ 0xfffff32c │ │ │ │ ldreq lr, [r5], #-3236 @ 0xfffff35c │ │ │ │ ldreq lr, [r5], #-2936 @ 0xfffff488 │ │ │ │ ldreq lr, [r5], #-2888 @ 0xfffff4b8 │ │ │ │ ldreq lr, [r5], #-2780 @ 0xfffff524 │ │ │ │ ldreq lr, [r5], #-2732 @ 0xfffff554 │ │ │ │ ldreq lr, [r5], #-2436 @ 0xfffff67c │ │ │ │ ldreq lr, [r5], #-2388 @ 0xfffff6ac │ │ │ │ ldreq lr, [r5], #-2104 @ 0xfffff7c8 │ │ │ │ ldreq lr, [r5], #-2056 @ 0xfffff7f8 │ │ │ │ ldreq lr, [r5], #-1956 @ 0xfffff85c │ │ │ │ ldreq lr, [r5], #-1908 @ 0xfffff88c │ │ │ │ ldreq lr, [r5], #-1804 @ 0xfffff8f4 │ │ │ │ ldreq lr, [r5], #-1756 @ 0xfffff924 │ │ │ │ - bicseq lr, r1, #208, 14 @ 0x3400000 │ │ │ │ + bicseq lr, r1, #88, 10 @ 0x16000000 │ │ │ │ ldreq lr, [r5], #-1440 @ 0xfffffa60 │ │ │ │ ldreq lr, [r5], #-1392 @ 0xfffffa90 │ │ │ │ ldreq lr, [r5], #-1296 @ 0xfffffaf0 │ │ │ │ ldreq lr, [r5], #-1248 @ 0xfffffb20 │ │ │ │ ldreq lr, [r5], #-928 @ 0xfffffc60 │ │ │ │ ldreq lr, [r5], #-880 @ 0xfffffc90 │ │ │ │ ldreq lr, [r5], #-584 @ 0xfffffdb8 │ │ │ │ @@ -3614,16 +3614,16 @@ │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ ldreq sp, [r5], #-1536 @ 0xfffffa00 │ │ │ │ ldreq sp, [r5], #-1488 @ 0xfffffa30 │ │ │ │ ldreq sp, [r5], #-1344 @ 0xfffffac0 │ │ │ │ ldreq sp, [r5], #-1326 @ 0xfffffad2 │ │ │ │ - mvneq r7, #296 @ 0x128 │ │ │ │ - bicseq sp, r1, #224, 12 @ 0xe000000 │ │ │ │ + mvneq r7, #58, 30 @ 0xe8 │ │ │ │ + bicseq sp, r1, #104, 8 @ 0x68000000 │ │ │ │ ldreq r1, [r5], #-3464 @ 0xfffff278 │ │ │ │ ldreq r1, [r5], #-3420 @ 0xfffff2a4 │ │ │ │ ldreq sp, [r5], #-1216 @ 0xfffffb40 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ ldreq r1, [r5], #-3340 @ 0xfffff2f4 │ │ │ │ ldreq r1, [r5], #-3296 @ 0xfffff320 │ │ │ │ ldreq sp, [r5], #-1092 @ 0xfffffbbc │ │ │ │ @@ -6660,15 +6660,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r3, #4096000 @ 0x3e8000 │ │ │ │ + biceq r8, r3, #237568 @ 0x3a000 │ │ │ │ ldreq r3, [r5], #-416 @ 0xfffffe60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -6740,15 +6740,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r3, #11862016 @ 0xb50000 │ │ │ │ + biceq r8, r3, #16056320 @ 0xf50000 │ │ │ │ ldreq r3, [r5], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -6820,15 +6820,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r3, #13369344 @ 0xcc0000 │ │ │ │ + biceq r8, r3, #30146560 @ 0x1cc0000 │ │ │ │ ldreq r2, [r5], #-3872 @ 0xfffff0e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -6900,15 +6900,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r8, r3, #998244352 @ 0x3b800000 │ │ │ │ + biceq r8, r3, #48234496 @ 0x2e00000 │ │ │ │ ldreq r2, [r5], #-3552 @ 0xfffff220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -6977,15 +6977,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 17a774 <__cxa_atexit@plt+0x16e1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r3, #8388608 @ 0x800000 │ │ │ │ + biceq r8, r3, #276824064 @ 0x10800000 │ │ │ │ ldreq r2, [r5], #-3244 @ 0xfffff354 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 132e4 <__cxa_atexit@plt+0x6d68> │ │ │ │ mov r0, r4 │ │ │ │ @@ -7001,15 +7001,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 17a774 <__cxa_atexit@plt+0x16e1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r3, #-1660944384 @ 0x9d000000 │ │ │ │ + biceq r8, r3, #-587202560 @ 0xdd000000 │ │ │ │ ldreq r2, [r5], #-3148 @ 0xfffff3b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 13344 <__cxa_atexit@plt+0x6dc8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -7025,15 +7025,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 17a774 <__cxa_atexit@plt+0x16e1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r3, #-335544317 @ 0xec000003 │ │ │ │ + biceq r8, r3, #989855744 @ 0x3b000000 │ │ │ │ ldreq r2, [r5], #-3052 @ 0xfffff414 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 133a4 <__cxa_atexit@plt+0x6e28> │ │ │ │ mov r0, r4 │ │ │ │ @@ -7049,15 +7049,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r9 │ │ │ │ b 17a774 <__cxa_atexit@plt+0x16e1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r8, r3, #1476395010 @ 0x58000002 │ │ │ │ + biceq r8, r3, #1476395011 @ 0x58000003 │ │ │ │ ldreq r2, [r5], #-2956 @ 0xfffff474 │ │ │ │ mvneq r7, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 133f0 <__cxa_atexit@plt+0x6e74> │ │ │ │ @@ -10846,15 +10846,15 @@ │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r7, [pc, #20] @ 16f04 <__cxa_atexit@plt+0xa988> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - biceq r4, r3, #236978176 @ 0xe200000 │ │ │ │ + biceq r4, r3, #8912896 @ 0x880000 │ │ │ │ mvneq r4, #4, 18 @ 0x10000 │ │ │ │ mvneq r4, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 16f2c <__cxa_atexit@plt+0xa9b0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -10870,15 +10870,15 @@ │ │ │ │ bhi 16f64 <__cxa_atexit@plt+0xa9e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 16f6c <__cxa_atexit@plt+0xa9f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1921894 <__cxa_atexit@plt+0x1915318> │ │ │ │ + b 188f76c <__cxa_atexit@plt+0x18831f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq lr, [r4], #-4020 @ 0xfffff04c │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r6 │ │ │ │ @@ -10905,15 +10905,15 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ str sl, [r2, #20] │ │ │ │ ldr r5, [pc, #68] @ 17024 <__cxa_atexit@plt+0xaaa8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 192e560 <__cxa_atexit@plt+0x1921fe4> │ │ │ │ + b 189c438 <__cxa_atexit@plt+0x188febc> │ │ │ │ mov r6, r2 │ │ │ │ b 17000 <__cxa_atexit@plt+0xaa84> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 17010 <__cxa_atexit@plt+0xaa94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -10976,15 +10976,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ mvneq r4, #12, 14 @ 0x300000 │ │ │ │ ldreq lr, [r4], #-3768 @ 0xfffff148 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - biceq r4, r3, #-369098752 @ 0xea000000 │ │ │ │ + biceq r4, r3, #176160768 @ 0xa800000 │ │ │ │ mvneq r4, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 1712c <__cxa_atexit@plt+0xabb0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -11004,15 +11004,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ mvneq r4, #148, 12 @ 0x9400000 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - biceq r4, r3, #1912602624 @ 0x72000000 │ │ │ │ + biceq r4, r3, #-1308622848 @ 0xb2000000 │ │ │ │ mvneq r4, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -11037,15 +11037,15 @@ │ │ │ │ str r2, [r2, #16] │ │ │ │ str sl, [r2, #20] │ │ │ │ ldr r5, [pc, #68] @ 17234 <__cxa_atexit@plt+0xacb8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ sub r9, r6, #6 │ │ │ │ mov r5, r3 │ │ │ │ - b 192e560 <__cxa_atexit@plt+0x1921fe4> │ │ │ │ + b 189c438 <__cxa_atexit@plt+0x188febc> │ │ │ │ mov r6, r2 │ │ │ │ b 17210 <__cxa_atexit@plt+0xac94> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 17220 <__cxa_atexit@plt+0xaca4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -11098,15 +11098,15 @@ │ │ │ │ ldr r2, [pc, #80] @ 1732c <__cxa_atexit@plt+0xadb0> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r2, r9, sl} │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 1c1ae34 <__cxa_atexit@plt+0x1c0e8b8> │ │ │ │ + b 1c1af04 <__cxa_atexit@plt+0x1c0e988> │ │ │ │ ldr r7, [pc, #52] @ 17330 <__cxa_atexit@plt+0xadb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ str r7, [r5] │ │ │ │ b 175bc <__cxa_atexit@plt+0xb040> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ @@ -11136,15 +11136,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 1739c <__cxa_atexit@plt+0xae20> │ │ │ │ add r2, pc, r2 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r9, sl} │ │ │ │ str r8, [r5, #16] │ │ │ │ - b 1c1ae34 <__cxa_atexit@plt+0x1c0e8b8> │ │ │ │ + b 1c1af04 <__cxa_atexit@plt+0x1c0e988> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ mvneq r4, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -11153,15 +11153,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r7, #3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ ldr r2, [r5, #12] │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - b 1c1ae34 <__cxa_atexit@plt+0x1c0e8b8> │ │ │ │ + b 1c1af04 <__cxa_atexit@plt+0x1c0e988> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvneq r4, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 17414 <__cxa_atexit@plt+0xae98> │ │ │ │ @@ -11170,15 +11170,15 @@ │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r2, [r5, #16] │ │ │ │ stm r5, {r1, r3} │ │ │ │ - b 1c36a0c <__cxa_atexit@plt+0x1c2a490> │ │ │ │ + b 1c36adc <__cxa_atexit@plt+0x1c2a560> │ │ │ │ ldr r3, [pc, #36] @ 17440 <__cxa_atexit@plt+0xaec4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r5, #20]! │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ beq 17438 <__cxa_atexit@plt+0xaebc> │ │ │ │ str r7, [r5] │ │ │ │ @@ -11193,15 +11193,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r3, [pc, #16] @ 17470 <__cxa_atexit@plt+0xaef4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov sl, r7 │ │ │ │ - b 1c28400 <__cxa_atexit@plt+0x1c1be84> │ │ │ │ + b 1c284d0 <__cxa_atexit@plt+0x1c1bf54> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvneq r4, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [pc, #32] @ 174b0 <__cxa_atexit@plt+0xaf34> │ │ │ │ @@ -11768,15 +11768,15 @@ │ │ │ │ ldr r5, [pc, #64] @ 17d94 <__cxa_atexit@plt+0xb818> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #56] @ 17d98 <__cxa_atexit@plt+0xb81c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 19399a4 <__cxa_atexit@plt+0x192d428> │ │ │ │ + b 18a787c <__cxa_atexit@plt+0x189b300> │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -12071,15 +12071,15 @@ │ │ │ │ stm lr, {r5, r6, sl} │ │ │ │ ldr r6, [pc, #92] @ 18270 <__cxa_atexit@plt+0xbcf4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ sub r9, r3, #6 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b 192e560 <__cxa_atexit@plt+0x1921fe4> │ │ │ │ + b 189c438 <__cxa_atexit@plt+0x188febc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ b 18244 <__cxa_atexit@plt+0xbcc8> │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ @@ -12455,15 +12455,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - biceq r2, r3, #184, 26 @ 0x2e00 │ │ │ │ + biceq r2, r3, #248, 26 @ 0x3e00 │ │ │ │ ldreq sp, [r4], #-1820 @ 0xfffff8e4 │ │ │ │ mvneq r3, #172, 2 @ 0x2b │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ b 17a85c <__cxa_atexit@plt+0x16e2e0> │ │ │ │ @@ -13272,15 +13272,15 @@ │ │ │ │ mvneq r2, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 194ec <__cxa_atexit@plt+0xcf70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1a337c4 <__cxa_atexit@plt+0x1a27248> │ │ │ │ + b 19a1c74 <__cxa_atexit@plt+0x19956f8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvneq r2, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #36] @ 19528 <__cxa_atexit@plt+0xcfac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -13336,15 +13336,15 @@ │ │ │ │ mvneq r2, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 195ec <__cxa_atexit@plt+0xd070> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1a337c4 <__cxa_atexit@plt+0x1a27248> │ │ │ │ + b 19a1c74 <__cxa_atexit@plt+0x19956f8> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mvneq r2, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [pc, #36] @ 19628 <__cxa_atexit@plt+0xd0ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ @@ -13507,15 +13507,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 198b8 <__cxa_atexit@plt+0xd33c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #2 │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #0 │ │ │ │ - b 18e4110 <__cxa_atexit@plt+0x18d7b94> │ │ │ │ + b 1a16ee4 <__cxa_atexit@plt+0x1a0a968> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq ip, [r4], #-1728 @ 0xfffff940 │ │ │ │ ldreq ip, [r4], #-1888 @ 0xfffff8a0 │ │ │ │ ldreq ip, [r4], #-1884 @ 0xfffff8a4 │ │ │ │ @@ -13553,15 +13553,15 @@ │ │ │ │ mvneq r2, #208, 2 @ 0x34 │ │ │ │ ldreq ip, [r4], #-1560 @ 0xfffff9e8 │ │ │ │ mvneq r2, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 1b14f74 <__cxa_atexit@plt+0x1b089f8> │ │ │ │ + b 1b15044 <__cxa_atexit@plt+0x1b08ac8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b 17a894 <__cxa_atexit@plt+0x16e318> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ @@ -13578,15 +13578,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffd0 │ │ │ │ - biceq r2, r3, #1073741857 @ 0x40000021 │ │ │ │ + biceq r2, r3, #1073741873 @ 0x40000031 │ │ │ │ mvneq r2, #56, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 199d4 <__cxa_atexit@plt+0xd458> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ @@ -13652,15 +13652,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ ldreq ip, [r4], #-1148 @ 0xfffffb84 │ │ │ │ - biceq r2, r3, #149 @ 0x95 │ │ │ │ + biceq r2, r3, #213 @ 0xd5 │ │ │ │ mvneq r2, #4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 19b1c <__cxa_atexit@plt+0xd5a0> │ │ │ │ ldr r2, [pc, #40] @ 19b24 <__cxa_atexit@plt+0xd5a8> │ │ │ │ @@ -13906,15 +13906,15 @@ │ │ │ │ ldreq ip, [r4], #-248 @ 0xffffff08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 19ed0 <__cxa_atexit@plt+0xd954> │ │ │ │ add r8, pc, r8 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ - biceq r1, r3, #1280 @ 0x500 │ │ │ │ + biceq r1, r3, #17664 @ 0x4500 │ │ │ │ mvneq r1, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 19ef4 <__cxa_atexit@plt+0xd978> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ @@ -13980,15 +13980,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ ldreq fp, [r4], #-3932 @ 0xfffff0a4 │ │ │ │ - biceq r1, r3, #33792 @ 0x8400 │ │ │ │ + biceq r1, r3, #99328 @ 0x18400 │ │ │ │ mvneq r1, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1a03c <__cxa_atexit@plt+0xdac0> │ │ │ │ ldr r2, [pc, #40] @ 1a044 <__cxa_atexit@plt+0xdac8> │ │ │ │ @@ -14476,15 +14476,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r1, r3, #244, 4 @ 0x4000000f │ │ │ │ + biceq r1, r3, #52, 6 @ 0xd0000000 │ │ │ │ ldreq fp, [r4], #-1920 @ 0xfffff880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -14556,15 +14556,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r1, r3, #200 @ 0xc8 │ │ │ │ + biceq r1, r3, #8, 2 │ │ │ │ ldreq fp, [r4], #-1600 @ 0xfffff9c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -14636,15 +14636,15 @@ │ │ │ │ str r0, [r5, #8] │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - biceq r0, r3, #132, 30 @ 0x210 │ │ │ │ + biceq r0, r3, #196, 30 @ 0x310 │ │ │ │ ldreq fp, [r4], #-1280 @ 0xfffffb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -17670,15 +17670,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - biceq lr, r2, #-2147483635 @ 0x8000000d │ │ │ │ + biceq lr, r2, #-2147483619 @ 0x8000001d │ │ │ │ mvneq lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -17723,15 +17723,15 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - biceq lr, r2, #55 @ 0x37 │ │ │ │ + biceq lr, r2, #119 @ 0x77 │ │ │ │ mvneq lr, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 1da94 <__cxa_atexit@plt+0x11518> │ │ │ │ add r8, pc, r8 │ │ │ │ b 17a79c <__cxa_atexit@plt+0x16e220> │ │ │ │ @@ -17890,17 +17890,17 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - biceq sp, r2, #10944 @ 0x2ac0 │ │ │ │ + biceq sp, r2, #15040 @ 0x3ac0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ - biceq sp, r2, #63744 @ 0xf900 │ │ │ │ + biceq sp, r2, #3648 @ 0xe40 │ │ │ │ mvneq lr, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -17920,15 +17920,15 @@ │ │ │ │ stm lr, {r0, r3, sl, ip} │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #32 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - biceq sp, r2, #32, 26 @ 0x800 │ │ │ │ + biceq sp, r2, #96, 26 @ 0x1800 │ │ │ │ mvneq sp, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 1ddac <__cxa_atexit@plt+0x11830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r3, #2 │ │ │ │ @@ -18006,15 +18006,15 @@ │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ ldreq r8, [r4], #-128 @ 0xffffff80 │ │ │ │ - biceq sp, r2, #187392 @ 0x2dc00 │ │ │ │ + biceq sp, r2, #252928 @ 0x3dc00 │ │ │ │ mvneq sp, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 1df24 <__cxa_atexit@plt+0x119a8> │ │ │ │ ldr r2, [pc, #40] @ 1df2c <__cxa_atexit@plt+0x119b0> │ │ │ │ @@ -18290,15 +18290,15 @@ │ │ │ │ bhi 1e354 <__cxa_atexit@plt+0x11dd8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 1e35c <__cxa_atexit@plt+0x11de0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 1946b2c <__cxa_atexit@plt+0x193a5b0> │ │ │ │ + b 18b4a04 <__cxa_atexit@plt+0x18a8488> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldreq r7, [r4], #-3012 @ 0xfffff43c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -18707,15 +18707,15 @@ │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r0, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 193c0c8 <__cxa_atexit@plt+0x192fb4c> │ │ │ │ + b 18a9fa0 <__cxa_atexit@plt+0x189da24> │ │ │ │ mov r6, r3 │ │ │ │ b 1e9e8 <__cxa_atexit@plt+0x1246c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 1e9f8 <__cxa_atexit@plt+0x1247c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -21822,15 +21822,15 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r6, [pc, #124] @ 21aec <__cxa_atexit@plt+0x15570> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ sub r8, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 18e4110 <__cxa_atexit@plt+0x18d7b94> │ │ │ │ + b 1a16ee4 <__cxa_atexit@plt+0x1a0a968> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #60] @ 21ad0 <__cxa_atexit@plt+0x15554> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #56] @ 21ad4 <__cxa_atexit@plt+0x15558> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ @@ -21890,15 +21890,15 @@ │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r6, [pc, #112] @ 21bf0 <__cxa_atexit@plt+0x15674> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add sl, r6, #2 │ │ │ │ sub r8, r3, #23 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b 18e4110 <__cxa_atexit@plt+0x18d7b94> │ │ │ │ + b 1a16ee4 <__cxa_atexit@plt+0x1a0a968> │ │ │ │ ldr r3, [pc, #56] @ 21bd4 <__cxa_atexit@plt+0x15658> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [pc, #52] @ 21bd8 <__cxa_atexit@plt+0x1565c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #44] @ 21bdc <__cxa_atexit@plt+0x15660> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ @@ -21952,15 +21952,15 @@ │ │ │ │ str sl, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r3, [pc, #56] @ 21cb4 <__cxa_atexit@plt+0x15738> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ sub r8, r6, #23 │ │ │ │ mov r9, #0 │ │ │ │ - b 18e4110 <__cxa_atexit@plt+0x18d7b94> │ │ │ │ + b 1a16ee4 <__cxa_atexit@plt+0x1a0a968> │ │ │ │ ldr r3, [pc, #36] @ 21cb8 <__cxa_atexit@plt+0x1573c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ ldreq r4, [r4], #-1036 @ 0xfffffbf4 │ │ │ │ @@ -21973,15 +21973,15 @@ │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 21ce0 <__cxa_atexit@plt+0x15764> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ mov r8, r7 │ │ │ │ - b 1b1524c <__cxa_atexit@plt+0x1b08cd0> │ │ │ │ + b 1b1531c <__cxa_atexit@plt+0x1b08da0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ mvneq sl, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 21d74 <__cxa_atexit@plt+0x157f8> │ │ │ │ @@ -22010,15 +22010,15 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r7, [r5, #24] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ stm r5, {r0, r2, lr} │ │ │ │ ldr r3, [pc, #172] @ 21e18 <__cxa_atexit@plt+0x1589c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 1c384e4 <__cxa_atexit@plt+0x1c2bf68> │ │ │ │ + b 1c3856c <__cxa_atexit@plt+0x1c2bff0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ @@ -22076,15 +22076,15 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ ldr r3, [pc, #24] @ 21e8c <__cxa_atexit@plt+0x15910> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 1c384e4 <__cxa_atexit@plt+0x1c2bf68> │ │ │ │ + b 1c3856c <__cxa_atexit@plt+0x1c2bff0> │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ ldreq r4, [r4], #-520 @ 0xfffffdf8 │ │ │ │ ldreq r4, [r4], #-504 @ 0xfffffe08 │ │ │ │ ldreq r4, [r4], #-188 @ 0xffffff44 │ │ │ │ ldreq r4, [r4], #-468 @ 0xfffffe2c │ │ │ │ mvneq sl, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ @@ -22119,15 +22119,15 @@ │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ ldr r3, [pc, #196] @ 21fe4 <__cxa_atexit@plt+0x15a68> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 1c384e4 <__cxa_atexit@plt+0x1c2bf68> │ │ │ │ + b 1c3856c <__cxa_atexit@plt+0x1c2bff0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ str r2, [r5, #20] │ │ │ │ @@ -22191,15 +22191,15 @@ │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, r2, lr} │ │ │ │ ldr r3, [pc, #24] @ 22058 <__cxa_atexit@plt+0x15adc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b 1c384e4 <__cxa_atexit@plt+0x1c2bf68> │ │ │ │ + b 1c3856c <__cxa_atexit@plt+0x1c2bff0> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldreq r4, [r4], #-60 @ 0xffffffc4 │ │ │ │ ldreq r4, [r4], #-44 @ 0xffffffd4 │ │ │ │ ldreq r3, [r4], #-3824 @ 0xfffff110 │ │ │ │ ldreq r4, [r4], #-8 │ │ │ │ mvneq sl, #120, 2 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @@ -22502,15 +22502,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - biceq r9, r2, #1835008 @ 0x1c0000 │ │ │ │ + biceq r9, r2, #18612224 @ 0x11c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r6 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2259c <__cxa_atexit@plt+0x16020> │ │ │ │ @@ -22627,15 +22627,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - biceq r9, r2, #79691776 @ 0x4c00000 │ │ │ │ + biceq r9, r2, #348127232 @ 0x14c00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -26916,15 +26916,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - biceq r5, r2, #-1073741795 @ 0xc000001d │ │ │ │ + biceq r5, r2, #-1073741779 @ 0xc000002d │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 26a54 <__cxa_atexit@plt+0x1a4d8> │ │ │ │ @@ -26969,15 +26969,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ ldreq pc, [r3], #-1128 @ 0xfffffb98 │ │ │ │ - biceq r5, r2, #191 @ 0xbf │ │ │ │ + biceq r5, r2, #255 @ 0xff │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -27208,15 +27208,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - biceq r4, r2, #58624 @ 0xe500 │ │ │ │ + biceq r4, r2, #2368 @ 0x940 │ │ │ │ mvneq r5, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 26f04 <__cxa_atexit@plt+0x1a988> │ │ │ │ @@ -28680,30 +28680,30 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - biceq r3, r2, #192, 10 @ 0x30000000 │ │ │ │ + biceq r3, r2, #0, 12 │ │ │ │ mvneq r4, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 285e8 <__cxa_atexit@plt+0x1c06c> │ │ │ │ ldr r3, [pc, #40] @ 285f8 <__cxa_atexit@plt+0x1c07c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-4] │ │ │ │ ldr r9, [r5] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, sl │ │ │ │ - b 200df8c <__cxa_atexit@plt+0x2001a10> │ │ │ │ + b 200e014 <__cxa_atexit@plt+0x2001a98> │ │ │ │ ldr r7, [pc, #12] @ 285fc <__cxa_atexit@plt+0x1c080> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mvneq r4, #0, 12 │ │ │ │ mvneq r4, #216, 10 @ 0x36000000 │ │ │ │ @@ -28711,15 +28711,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 28628 <__cxa_atexit@plt+0x1c0ac> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 200df8c <__cxa_atexit@plt+0x2001a10> │ │ │ │ + b 200e014 <__cxa_atexit@plt+0x2001a98> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ mvneq r4, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 28650 <__cxa_atexit@plt+0x1c0d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ @@ -29152,15 +29152,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 28d50 <__cxa_atexit@plt+0x1c7d4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r7 │ │ │ │ - b 200df8c <__cxa_atexit@plt+0x2001a10> │ │ │ │ + b 200e014 <__cxa_atexit@plt+0x2001a98> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -29202,15 +29202,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 28e08 <__cxa_atexit@plt+0x1c88c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r7 │ │ │ │ - b 200df8c <__cxa_atexit@plt+0x2001a10> │ │ │ │ + b 200e014 <__cxa_atexit@plt+0x2001a98> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 28e04 <__cxa_atexit@plt+0x1c888> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -29242,15 +29242,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 28e98 <__cxa_atexit@plt+0x1c91c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r5, {r2, r9} │ │ │ │ str r8, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r7 │ │ │ │ - b 200df8c <__cxa_atexit@plt+0x2001a10> │ │ │ │ + b 200e014 <__cxa_atexit@plt+0x2001a98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 28e94 <__cxa_atexit@plt+0x1c918> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -29270,15 +29270,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 28ef8 <__cxa_atexit@plt+0x1c97c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r8, sl │ │ │ │ mov r9, r7 │ │ │ │ - b 200df8c <__cxa_atexit@plt+0x2001a10> │ │ │ │ + b 200e014 <__cxa_atexit@plt+0x2001a98> │ │ │ │ ldr r7, [pc, #16] @ 28efc <__cxa_atexit@plt+0x1c980> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ mvneq r3, #4, 26 @ 0x100 │ │ │ │ @@ -29322,21 +29322,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldreq sp, [r3], #-100 @ 0xffffff9c │ │ │ │ mvneq r3, #108, 24 @ 0x6c00 │ │ │ │ - biceq r2, r2, #45312 @ 0xb100 │ │ │ │ + biceq r2, r2, #61696 @ 0xf100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r2, r2, #55552 @ 0xd900 │ │ │ │ + biceq r2, r2, #1600 @ 0x640 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ mvneq r3, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -29619,15 +29619,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ ldreq ip, [r3], #-2848 @ 0xfffff4e0 │ │ │ │ - biceq r2, r2, #299008 @ 0x49000 │ │ │ │ + biceq r2, r2, #561152 @ 0x89000 │ │ │ │ ldreq ip, [r3], #-3020 @ 0xfffff434 │ │ │ │ ldreq ip, [r3], #-2832 @ 0xfffff4f0 │ │ │ │ mvneq r3, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ @@ -29745,15 +29745,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ ldreq ip, [r3], #-2344 @ 0xfffff6d8 │ │ │ │ - biceq r2, r2, #4521984 @ 0x450000 │ │ │ │ + biceq r2, r2, #8716288 @ 0x850000 │ │ │ │ ldreq ip, [r3], #-2516 @ 0xfffff62c │ │ │ │ ldreq ip, [r3], #-2328 @ 0xfffff6e8 │ │ │ │ mvneq r3, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r6 │ │ │ │ @@ -29839,23 +29839,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - biceq r2, r2, #252706816 @ 0xf100000 │ │ │ │ + biceq r2, r2, #12845056 @ 0xc40000 │ │ │ │ ldreq ip, [r3], #-2168 @ 0xfffff788 │ │ │ │ ldreq ip, [r3], #-1980 @ 0xfffff844 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ ldreq ip, [r3], #-2540 @ 0xfffff614 │ │ │ │ ldreq ip, [r3], #-2072 @ 0xfffff7e8 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - biceq r2, r2, #261095424 @ 0xf900000 │ │ │ │ + biceq r2, r2, #14942208 @ 0xe40000 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mvneq r3, #244, 12 @ 0xf400000 │ │ │ │ mvneq r3, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ @@ -29908,15 +29908,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ ldreq ip, [r3], #-2212 @ 0xfffff75c │ │ │ │ ldreq ip, [r3], #-1744 @ 0xfffff930 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - biceq r2, r2, #792723456 @ 0x2f400000 │ │ │ │ + biceq r2, r2, #1061158912 @ 0x3f400000 │ │ │ │ ldreq ip, [r3], #-1872 @ 0xfffff8b0 │ │ │ │ ldreq ip, [r3], #-1684 @ 0xfffff96c │ │ │ │ mvneq r3, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -29968,15 +29968,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ ldreq ip, [r3], #-1972 @ 0xfffff84c │ │ │ │ ldreq ip, [r3], #-1504 @ 0xfffffa20 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ - biceq r2, r2, #-654311424 @ 0xd9000000 │ │ │ │ + biceq r2, r2, #104857600 @ 0x6400000 │ │ │ │ ldreq ip, [r3], #-1632 @ 0xfffff9a0 │ │ │ │ ldreq ip, [r3], #-1444 @ 0xfffffa5c │ │ │ │ mvneq r3, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -30401,15 +30401,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ ldreq fp, [r3], #-3792 @ 0xfffff130 │ │ │ │ - biceq r1, r2, #13632 @ 0x3540 │ │ │ │ + biceq r1, r2, #336 @ 0x150 │ │ │ │ mvneq r2, #0, 28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 2a0d0 <__cxa_atexit@plt+0x1db54> │ │ │ │ ldr r2, [pc, #40] @ 2a0d8 <__cxa_atexit@plt+0x1db5c> │ │ │ │ @@ -30668,15 +30668,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ ldreq fp, [r3], #-2724 @ 0xfffff55c │ │ │ │ - biceq r1, r2, #2670592 @ 0x28c000 │ │ │ │ + biceq r1, r2, #3719168 @ 0x38c000 │ │ │ │ mvneq r2, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 2a504 <__cxa_atexit@plt+0x1df88> │ │ │ │ @@ -30796,24 +30796,24 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ - biceq r1, r2, #62652416 @ 0x3bc0000 │ │ │ │ + biceq r1, r2, #3080192 @ 0x2f0000 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ - biceq r1, r2, #41156608 @ 0x2740000 │ │ │ │ + biceq r1, r2, #57933824 @ 0x3740000 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ ldreq fp, [r3], #-2796 @ 0xfffff514 │ │ │ │ ldreq fp, [r3], #-2328 @ 0xfffff6e8 │ │ │ │ muleq r0, r8, r1 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ - biceq r1, r2, #45875200 @ 0x2bc0000 │ │ │ │ + biceq r1, r2, #62652416 @ 0x3bc0000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ mvneq r2, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -30855,15 +30855,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ ldreq fp, [r3], #-2500 @ 0xfffff63c │ │ │ │ ldreq fp, [r3], #-2032 @ 0xfffff810 │ │ │ │ @ instruction: 0xfffff984 │ │ │ │ - biceq r1, r2, #187695104 @ 0xb300000 │ │ │ │ + biceq r1, r2, #254803968 @ 0xf300000 │ │ │ │ mvneq r2, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 2a848 <__cxa_atexit@plt+0x1e2cc> │ │ │ │ @@ -30904,15 +30904,15 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ ldreq fp, [r3], #-2304 @ 0xfffff700 │ │ │ │ ldreq fp, [r3], #-1836 @ 0xfffff8d4 │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ - biceq r1, r2, #1027604480 @ 0x3d400000 │ │ │ │ + biceq r1, r2, #55574528 @ 0x3500000 │ │ │ │ mvneq r2, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -38910,15 +38910,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r9, r1, #32, 16 @ 0x200000 │ │ │ │ + biceq r9, r1, #96, 16 @ 0x600000 │ │ │ │ ldreq r3, [r3], #-2464 @ 0xfffff660 │ │ │ │ mvneq sl, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 325bc <__cxa_atexit@plt+0x26040> │ │ │ │ @@ -39369,15 +39369,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 32ca0 <__cxa_atexit@plt+0x26724> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mvneq sl, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - biceq r9, r1, #211 @ 0xd3 │ │ │ │ + biceq r9, r1, #-1073741820 @ 0xc0000004 │ │ │ │ mvneq sl, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 32cd4 <__cxa_atexit@plt+0x26758> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -41071,15 +41071,15 @@ │ │ │ │ bx r0 │ │ │ │ ldreq r1, [r3], #-2180 @ 0xfffff77c │ │ │ │ mvneq r8, #112, 26 @ 0x1c00 │ │ │ │ mvneq r8, #144, 28 @ 0x900 │ │ │ │ @ instruction: 0xffffe5f8 │ │ │ │ @ instruction: 0xffffe544 │ │ │ │ mvneq r8, #228, 28 @ 0xe40 │ │ │ │ - biceq r7, r1, #103809024 @ 0x6300000 │ │ │ │ + biceq r7, r1, #170917888 @ 0xa300000 │ │ │ │ mvneq r8, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -41131,15 +41131,15 @@ │ │ │ │ bx r0 │ │ │ │ ldreq r1, [r3], #-1940 @ 0xfffff86c │ │ │ │ mvneq r8, #128, 24 @ 0x8000 │ │ │ │ mvneq r8, #212, 26 @ 0x3500 │ │ │ │ @ instruction: 0xffffe508 │ │ │ │ @ instruction: 0xffffe454 │ │ │ │ mvneq r8, #40, 28 @ 0x280 │ │ │ │ - biceq r7, r1, #482344960 @ 0x1cc00000 │ │ │ │ + biceq r7, r1, #750780416 @ 0x2cc00000 │ │ │ │ mvneq r8, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -41191,15 +41191,15 @@ │ │ │ │ bx r0 │ │ │ │ ldreq r1, [r3], #-1700 @ 0xfffff95c │ │ │ │ mvneq r8, #144, 22 @ 0x24000 │ │ │ │ mvneq r8, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0xffffe418 │ │ │ │ @ instruction: 0xffffe364 │ │ │ │ mvneq r8, #108, 26 @ 0x1b00 │ │ │ │ - biceq r7, r1, #-2097152000 @ 0x83000000 │ │ │ │ + biceq r7, r1, #-1023410176 @ 0xc3000000 │ │ │ │ mvneq r8, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 34990 <__cxa_atexit@plt+0x28414> │ │ │ │ mov r0, r4 │ │ │ │ @@ -46049,15 +46049,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffcc │ │ │ │ - biceq r2, r1, #131072 @ 0x20000 │ │ │ │ + biceq r2, r1, #4325376 @ 0x420000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 39550 <__cxa_atexit@plt+0x2cfd4> │ │ │ │ @@ -46173,15 +46173,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r2, r1, #18874368 @ 0x1200000 │ │ │ │ + biceq r2, r1, #85983232 @ 0x5200000 │ │ │ │ ldreq ip, [r2], #-2084 @ 0xfffff7dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ sub r5, r5, #12 │ │ │ │ @@ -46593,15 +46593,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ - biceq r1, r1, #584 @ 0x248 │ │ │ │ + biceq r1, r1, #840 @ 0x348 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff54c │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -47060,39 +47060,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldreq fp, [r2], #-2892 @ 0xfffff4b4 │ │ │ │ mvneq r3, #164, 6 @ 0x90000002 │ │ │ │ - biceq r1, r1, #3768320 @ 0x398000 │ │ │ │ + biceq r1, r1, #155648 @ 0x26000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r1, #90112 @ 0x16000 │ │ │ │ + biceq r1, r1, #352256 @ 0x56000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r1, #282624 @ 0x45000 │ │ │ │ + biceq r1, r1, #544768 @ 0x85000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r1, #112, 20 @ 0x70000 │ │ │ │ + biceq r1, r1, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - biceq r1, r1, #647168 @ 0x9e000 │ │ │ │ + biceq r1, r1, #909312 @ 0xde000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -55989,15 +55989,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - biceq r9, r0, #144, 4 │ │ │ │ + biceq r9, r0, #208, 4 │ │ │ │ mvneq fp, #208 @ 0xd0 │ │ │ │ mvneq fp, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 43088 <__cxa_atexit@plt+0x36b0c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -56093,15 +56093,15 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ bx r0 │ │ │ │ mvneq sl, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ mvneq sl, #108, 30 @ 0x1b0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - biceq r9, r0, #64, 2 │ │ │ │ + biceq r9, r0, #128, 2 │ │ │ │ mvneq sl, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ @@ -56136,15 +56136,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mvneq sl, #140, 28 @ 0x8c0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - biceq r9, r0, #56 @ 0x38 │ │ │ │ + biceq r9, r0, #120 @ 0x78 │ │ │ │ mvneq sl, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 43334 <__cxa_atexit@plt+0x36db8> │ │ │ │ @@ -56293,15 +56293,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 43510 <__cxa_atexit@plt+0x36f94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mvneq sl, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - biceq r8, r0, #216, 26 @ 0x3600 │ │ │ │ + biceq r8, r0, #24, 28 @ 0x180 │ │ │ │ mvneq sl, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 43544 <__cxa_atexit@plt+0x36fc8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -56451,15 +56451,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mvneq sl, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ - biceq r8, r0, #144, 22 @ 0x24000 │ │ │ │ + biceq r8, r0, #208, 22 @ 0x34000 │ │ │ │ mvneq sl, #148, 18 @ 0x250000 │ │ │ │ andeq r2, r0, r9, ror #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ eor r3, r3, r1 │ │ │ │ eor r2, r2, r0 │ │ │ │ @@ -56500,15 +56500,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mvneq sl, #244, 16 @ 0xf40000 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - biceq r8, r0, #168, 20 @ 0xa8000 │ │ │ │ + biceq r8, r0, #232, 20 @ 0xe8000 │ │ │ │ mvneq sl, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r7, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -57623,15 +57623,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldreq r1, [r2], #-2000 @ 0xfffff830 │ │ │ │ mvneq r9, #232, 16 @ 0xe80000 │ │ │ │ - biceq r7, r0, #2113536 @ 0x204000 │ │ │ │ + biceq r7, r0, #3162112 @ 0x304000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -60966,15 +60966,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldreq lr, [r1], #-956 @ 0xfffffc44 │ │ │ │ mvneq r6, #120, 18 @ 0x1e0000 │ │ │ │ - biceq r4, r0, #203423744 @ 0xc200000 │ │ │ │ + biceq r4, r0, #524288 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ push {r4, lr} │ │ │ │ bl b7fc <__ioctl_time64@plt> │ │ │ │ @@ -65042,15 +65042,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, r0, #8585216 @ 0x830000 │ │ │ │ + biceq r0, r0, #12779520 @ 0xc30000 │ │ │ │ ldreq sl, [r1], #-336 @ 0xfffffeb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -65097,15 +65097,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ ldreq sl, [r1], #-168 @ 0xffffff58 │ │ │ │ - biceq r0, r0, #41418752 @ 0x2780000 │ │ │ │ + biceq r0, r0, #58195968 @ 0x3780000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 4bef0 <__cxa_atexit@plt+0x3f974> │ │ │ │ @@ -65144,15 +65144,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - biceq r0, r0, #235929600 @ 0xe100000 │ │ │ │ + biceq r0, r0, #8650752 @ 0x840000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 4bfd4 <__cxa_atexit@plt+0x3fa58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -65178,15 +65178,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - biceq r0, r0, #154140672 @ 0x9300000 │ │ │ │ + biceq r0, r0, #221249536 @ 0xd300000 │ │ │ │ ldreq r9, [r1], #-3940 @ 0xfffff09c │ │ │ │ ldreq sl, [r1], #-312 @ 0xfffffec8 │ │ │ │ ldreq r9, [r1], #-3940 @ 0xfffff09c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -65235,15 +65235,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ ldreq r9, [r1], #-3712 @ 0xfffff180 │ │ │ │ - biceq r0, r0, #494927872 @ 0x1d800000 │ │ │ │ + biceq r0, r0, #763363328 @ 0x2d800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 4c118 <__cxa_atexit@plt+0x3fb9c> │ │ │ │ @@ -65292,15 +65292,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ ldreq r9, [r1], #-3492 @ 0xfffff25c │ │ │ │ - biceq r0, r0, #-1593835520 @ 0xa1000000 │ │ │ │ + biceq r0, r0, #-520093696 @ 0xe1000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -69137,15 +69137,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ ldreq r6, [r1], #-1044 @ 0xfffffbec │ │ │ │ - @ instruction: 0x03bfc875 │ │ │ │ + @ instruction: 0x03bfc8b5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -70401,15 +70401,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 17accc <__cxa_atexit@plt+0x16e750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bfb976 │ │ │ │ + @ instruction: 0x03bfb9b6 │ │ │ │ ldreq r4, [r1], #-3500 @ 0xfffff254 │ │ │ │ mvneq sp, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -73945,32 +73945,32 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 548f4 <__cxa_atexit@plt+0x48378> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x03bf81bb │ │ │ │ - @ instruction: 0x03bf81bc │ │ │ │ + @ instruction: 0x03bf81fb │ │ │ │ + @ instruction: 0x03bf81fc │ │ │ │ mvneq sl, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 5492c <__cxa_atexit@plt+0x483b0> │ │ │ │ ldr r8, [pc, #36] @ 54930 <__cxa_atexit@plt+0x483b4> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ - @ instruction: 0x03bf8157 │ │ │ │ - @ instruction: 0x03bf8158 │ │ │ │ + @ instruction: 0x03bf8197 │ │ │ │ + @ instruction: 0x03bf8198 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 54994 <__cxa_atexit@plt+0x48418> │ │ │ │ ldr r3, [pc, #80] @ 549a4 <__cxa_atexit@plt+0x48428> │ │ │ │ @@ -73992,32 +73992,32 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 549b0 <__cxa_atexit@plt+0x48434> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - @ instruction: 0x03bf80ff │ │ │ │ - @ instruction: 0x03bf8100 │ │ │ │ + @ instruction: 0x03bf813f │ │ │ │ + @ instruction: 0x03bf8140 │ │ │ │ mvneq sl, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 549e8 <__cxa_atexit@plt+0x4846c> │ │ │ │ ldr r8, [pc, #36] @ 549ec <__cxa_atexit@plt+0x48470> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ - @ instruction: 0x03bf809b │ │ │ │ - @ instruction: 0x03bf809c │ │ │ │ + @ instruction: 0x03bf80db │ │ │ │ + @ instruction: 0x03bf80dc │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 54a14 <__cxa_atexit@plt+0x48498> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -75332,15 +75332,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 17accc <__cxa_atexit@plt+0x16e750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bf6bcd │ │ │ │ + @ instruction: 0x03bf6c0d │ │ │ │ ldreq r0, [r1], #-160 @ 0xffffff60 │ │ │ │ mvneq r9, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -83302,15 +83302,15 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - @ instruction: 0x03beeed2 │ │ │ │ + @ instruction: 0x03beef12 │ │ │ │ ldreq r8, [r0], #-1048 @ 0xfffffbe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -86779,15 +86779,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03beb81b │ │ │ │ + @ instruction: 0x03beb85b │ │ │ │ mvneq lr, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 6121c <__cxa_atexit@plt+0x54ca0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -88938,15 +88938,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03be965d │ │ │ │ + @ instruction: 0x03be969d │ │ │ │ mvneq ip, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 633d8 <__cxa_atexit@plt+0x56e5c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -91097,15 +91097,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03be749e │ │ │ │ + @ instruction: 0x03be74de │ │ │ │ mvneq sl, #84, 2 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 65594 <__cxa_atexit@plt+0x59018> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -93256,15 +93256,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03be52e0 │ │ │ │ + @ instruction: 0x03be5320 │ │ │ │ mvneq r7, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 67750 <__cxa_atexit@plt+0x5b1d4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -95415,15 +95415,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03be3121 │ │ │ │ + @ instruction: 0x03be3161 │ │ │ │ mvneq r5, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 6990c <__cxa_atexit@plt+0x5d390> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -99772,15 +99772,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03bded0a │ │ │ │ + @ instruction: 0x03bded4a │ │ │ │ mvneq r1, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 6dd20 <__cxa_atexit@plt+0x617a4> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -101931,15 +101931,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03bdcb4c │ │ │ │ + @ instruction: 0x03bdcb8c │ │ │ │ mvneq pc, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 6fedc <__cxa_atexit@plt+0x63960> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -104090,15 +104090,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03bda98d │ │ │ │ + @ instruction: 0x03bda9cd │ │ │ │ mvneq sp, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 72098 <__cxa_atexit@plt+0x65b1c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -106249,15 +106249,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03bd87cf │ │ │ │ + @ instruction: 0x03bd880f │ │ │ │ mvneq fp, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 74254 <__cxa_atexit@plt+0x67cd8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -108408,15 +108408,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03bd660d │ │ │ │ + @ instruction: 0x03bd664d │ │ │ │ mvneq r9, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 76410 <__cxa_atexit@plt+0x69e94> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -110567,15 +110567,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03bd444c │ │ │ │ + @ instruction: 0x03bd448c │ │ │ │ mvneq r7, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 785cc <__cxa_atexit@plt+0x6c050> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -112726,15 +112726,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r2} │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 17a764 <__cxa_atexit@plt+0x16e1e8> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x03bd228d │ │ │ │ + @ instruction: 0x03bd22cd │ │ │ │ mvneq r5, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ blt 7a788 <__cxa_atexit@plt+0x6e20c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -126409,15 +126409,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 87cac <__cxa_atexit@plt+0x7b730> │ │ │ │ add r8, pc, r8 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ - @ instruction: 0x03bc4a5d │ │ │ │ + @ instruction: 0x03bc4a9d │ │ │ │ mvneq r8, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 87d20 <__cxa_atexit@plt+0x7b7a4> │ │ │ │ @@ -126523,15 +126523,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x03bc48a7 │ │ │ │ + @ instruction: 0x03bc48e7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 87edc <__cxa_atexit@plt+0x7b960> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -126627,15 +126627,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ streq sp, [sp], #-3912 @ 0xfffff0b8 │ │ │ │ - @ instruction: 0x03bc4713 │ │ │ │ + @ instruction: 0x03bc4753 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -126938,15 +126938,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bc41fb │ │ │ │ + @ instruction: 0x03bc423b │ │ │ │ streq sp, [sp], #-2608 @ 0xfffff5d0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -126983,15 +126983,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x03bc4151 │ │ │ │ + @ instruction: 0x03bc4191 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 88610 <__cxa_atexit@plt+0x7c094> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -127017,15 +127017,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03bc40ef │ │ │ │ + @ instruction: 0x03bc412f │ │ │ │ streq sp, [sp], #-2340 @ 0xfffff6dc │ │ │ │ streq sp, [sp], #-2808 @ 0xfffff508 │ │ │ │ streq sp, [sp], #-2340 @ 0xfffff6dc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -127074,15 +127074,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ streq sp, [sp], #-2116 @ 0xfffff7bc │ │ │ │ - @ instruction: 0x03bc3ff1 │ │ │ │ + @ instruction: 0x03bc4031 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -127364,15 +127364,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 88b9c <__cxa_atexit@plt+0x7c620> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x03bc3b61 │ │ │ │ + @ instruction: 0x03bc3ba1 │ │ │ │ mvneq r7, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 88be4 <__cxa_atexit@plt+0x7c668> │ │ │ │ @@ -128575,23 +128575,23 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 89e84 <__cxa_atexit@plt+0x7d908> │ │ │ │ add r8, pc, r8 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ - @ instruction: 0x03bc282e │ │ │ │ + @ instruction: 0x03bc286e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 89ea4 <__cxa_atexit@plt+0x7d928> │ │ │ │ add r8, pc, r8 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ - @ instruction: 0x03bc2808 │ │ │ │ + @ instruction: 0x03bc2848 │ │ │ │ mvneq r6, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89f04 <__cxa_atexit@plt+0x7d988> │ │ │ │ ldr r2, [pc, #68] @ 89f0c <__cxa_atexit@plt+0x7d990> │ │ │ │ @@ -128846,15 +128846,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0x03bc2419 │ │ │ │ + @ instruction: 0x03bc2459 │ │ │ │ mvneq r6, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -128958,15 +128958,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ streq fp, [sp], #-2772 @ 0xfffff52c │ │ │ │ - @ instruction: 0x03bc2265 │ │ │ │ + @ instruction: 0x03bc22a5 │ │ │ │ mvneq r6, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -129179,15 +129179,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x03bc1ed2 │ │ │ │ + @ instruction: 0x03bc1f12 │ │ │ │ mvneq r6, #84 @ 0x54 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -129238,15 +129238,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ streq fp, [sp], #-1736 @ 0xfffff938 │ │ │ │ streq fp, [sp], #-2204 @ 0xfffff764 │ │ │ │ streq fp, [sp], #-1732 @ 0xfffff93c │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x03bc1e12 │ │ │ │ + @ instruction: 0x03bc1e52 │ │ │ │ mvneq r5, #100, 30 @ 0x190 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -129381,15 +129381,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x03bc1bad │ │ │ │ + @ instruction: 0x03bc1bed │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8ab84 <__cxa_atexit@plt+0x7e608> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -129485,15 +129485,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ streq fp, [sp], #-672 @ 0xfffffd60 │ │ │ │ - @ instruction: 0x03bc1a19 │ │ │ │ + @ instruction: 0x03bc1a59 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -129653,15 +129653,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03bc1788 │ │ │ │ + @ instruction: 0x03bc17c8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8afc4 <__cxa_atexit@plt+0x7ea48> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -129756,15 +129756,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ streq sl, [sp], #-3684 @ 0xfffff19c │ │ │ │ - @ instruction: 0x03bc15f8 │ │ │ │ + @ instruction: 0x03bc1638 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -129854,15 +129854,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x03bc146a │ │ │ │ + @ instruction: 0x03bc14aa │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8b2cc <__cxa_atexit@plt+0x7ed50> │ │ │ │ @@ -129912,15 +129912,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ streq sl, [sp], #-3052 @ 0xfffff414 │ │ │ │ - @ instruction: 0x03bc138e │ │ │ │ + @ instruction: 0x03bc13ce │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -130635,15 +130635,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - @ instruction: 0x03bc0825 │ │ │ │ + @ instruction: 0x03bc0865 │ │ │ │ mvneq r4, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -130747,15 +130747,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ streq r9, [sp], #-3808 @ 0xfffff120 │ │ │ │ - @ instruction: 0x03bc0671 │ │ │ │ + @ instruction: 0x03bc06b1 │ │ │ │ mvneq r4, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -130968,15 +130968,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - @ instruction: 0x03bc02de │ │ │ │ + @ instruction: 0x03bc031e │ │ │ │ mvneq r4, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ @@ -131027,15 +131027,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ streq r9, [sp], #-2772 @ 0xfffff52c │ │ │ │ streq r9, [sp], #-3240 @ 0xfffff358 │ │ │ │ streq r9, [sp], #-2768 @ 0xfffff530 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ - @ instruction: 0x03bc021e │ │ │ │ + @ instruction: 0x03bc025e │ │ │ │ mvneq r4, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -131170,15 +131170,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - @ instruction: 0x03bbffb9 │ │ │ │ + @ instruction: 0x03bbfff9 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8c778 <__cxa_atexit@plt+0x801fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -131274,15 +131274,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ streq r9, [sp], #-1708 @ 0xfffff954 │ │ │ │ - @ instruction: 0x03bbfe25 │ │ │ │ + @ instruction: 0x03bbfe65 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -131442,15 +131442,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03bbfb94 │ │ │ │ + @ instruction: 0x03bbfbd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8cbb8 <__cxa_atexit@plt+0x8063c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -131545,15 +131545,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ streq r9, [sp], #-624 @ 0xfffffd90 │ │ │ │ - @ instruction: 0x03bbfa04 │ │ │ │ + @ instruction: 0x03bbfa44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -131643,15 +131643,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - @ instruction: 0x03bbf876 │ │ │ │ + @ instruction: 0x03bbf8b6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8cec0 <__cxa_atexit@plt+0x80944> │ │ │ │ @@ -131701,15 +131701,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ streq r8, [sp], #-4088 @ 0xfffff008 │ │ │ │ - @ instruction: 0x03bbf79a │ │ │ │ + @ instruction: 0x03bbf7da │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -167065,219 +167065,219 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ streq r6, [fp], #-2660 @ 0xfffff59c │ │ │ │ bicseq r1, lr, #200, 18 @ 0x320000 │ │ │ │ - @ instruction: 0x03b9d318 │ │ │ │ + @ instruction: 0x03b9d358 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d34b │ │ │ │ + @ instruction: 0x03b9d38b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d379 │ │ │ │ + @ instruction: 0x03b9d3b9 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r1, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d3a8 │ │ │ │ + @ instruction: 0x03b9d3e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d3da │ │ │ │ + @ instruction: 0x03b9d41a │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d409 │ │ │ │ + @ instruction: 0x03b9d449 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d439 │ │ │ │ + @ instruction: 0x03b9d479 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d468 │ │ │ │ + @ instruction: 0x03b9d4a8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r3, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d497 │ │ │ │ + @ instruction: 0x03b9d4d7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d4c6 │ │ │ │ + @ instruction: 0x03b9d506 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d4f8 │ │ │ │ + @ instruction: 0x03b9d538 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r6, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d526 │ │ │ │ + @ instruction: 0x03b9d566 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r7, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d555 │ │ │ │ + @ instruction: 0x03b9d595 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r8, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d585 │ │ │ │ + @ instruction: 0x03b9d5c5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r9, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d5b6 │ │ │ │ + @ instruction: 0x03b9d5f6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, sl, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d5ee │ │ │ │ + @ instruction: 0x03b9d62e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, fp, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d620 │ │ │ │ + @ instruction: 0x03b9d660 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, ip, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d654 │ │ │ │ + @ instruction: 0x03b9d694 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d68f │ │ │ │ + @ instruction: 0x03b9d6cf │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d6c3 │ │ │ │ + @ instruction: 0x03b9d703 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d6fd │ │ │ │ + @ instruction: 0x03b9d73d │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d73a │ │ │ │ + @ instruction: 0x03b9d77a │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d76a │ │ │ │ + @ instruction: 0x03b9d7aa │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d79b │ │ │ │ + @ instruction: 0x03b9d7db │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r2, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d7cb │ │ │ │ + @ instruction: 0x03b9d80b │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r3, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d7fb │ │ │ │ + @ instruction: 0x03b9d83b │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r4, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d82b │ │ │ │ + @ instruction: 0x03b9d86b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d85e │ │ │ │ + @ instruction: 0x03b9d89e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d890 │ │ │ │ + @ instruction: 0x03b9d8d0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d8c2 │ │ │ │ + @ instruction: 0x03b9d902 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d8f1 │ │ │ │ + @ instruction: 0x03b9d931 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d922 │ │ │ │ + @ instruction: 0x03b9d962 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d957 │ │ │ │ + @ instruction: 0x03b9d997 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d98b │ │ │ │ + @ instruction: 0x03b9d9cb │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d9c1 │ │ │ │ + @ instruction: 0x03b9da01 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ bicseq r1, lr, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -167387,15 +167387,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 17ad94 <__cxa_atexit@plt+0x16e818> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b9d8c3 │ │ │ │ + @ instruction: 0x03b9d903 │ │ │ │ bicseq r1, lr, #200, 12 @ 0xc800000 │ │ │ │ streq r6, [fp], #-580 @ 0xfffffdbc │ │ │ │ bicseq r1, lr, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ @@ -200081,15 +200081,15 @@ │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 17a71c <__cxa_atexit@plt+0x16e1a0> │ │ │ │ streq r6, [r9], #-1276 @ 0xfffffb04 │ │ │ │ - @ instruction: 0x03b7dd94 │ │ │ │ + @ instruction: 0x03b7ddd4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -200194,15 +200194,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b7dd3d │ │ │ │ + @ instruction: 0x03b7dd7d │ │ │ │ streq r6, [r9], #-400 @ 0xfffffe70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -200239,15 +200239,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - @ instruction: 0x03b7dc93 │ │ │ │ + @ instruction: 0x03b7dcd3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ bhi cfeb0 <__cxa_atexit@plt+0xc3934> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -200273,15 +200273,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b7dc31 │ │ │ │ + @ instruction: 0x03b7dc71 │ │ │ │ streq r6, [r9], #-136 @ 0xffffff78 │ │ │ │ streq r6, [r9], #-604 @ 0xfffffda4 │ │ │ │ streq r6, [r9], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -200330,15 +200330,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ streq r5, [r9], #-4004 @ 0xfffff05c │ │ │ │ - @ instruction: 0x03b7db33 │ │ │ │ + @ instruction: 0x03b7db73 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -200599,15 +200599,15 @@ │ │ │ │ ldr r7, [pc, #24] @ d03e8 <__cxa_atexit@plt+0xc3e6c> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03b7d6fb │ │ │ │ + @ instruction: 0x03b7d73b │ │ │ │ bicseq r1, ip, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ @@ -200653,15 +200653,15 @@ │ │ │ │ ldr r7, [pc, #24] @ d04c0 <__cxa_atexit@plt+0xc3f44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - @ instruction: 0x03b7d623 │ │ │ │ + @ instruction: 0x03b7d663 │ │ │ │ bicseq r1, ip, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -203311,15 +203311,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc8 │ │ │ │ - @ instruction: 0x03b7ac77 │ │ │ │ + @ instruction: 0x03b7acb7 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc d2e90 <__cxa_atexit@plt+0xc6914> │ │ │ │ @@ -203369,15 +203369,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ streq r3, [r9], #-40 @ 0xffffffd8 │ │ │ │ - @ instruction: 0x03b7ab9b │ │ │ │ + @ instruction: 0x03b7abdb │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -206591,21 +206591,21 @@ │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ bicseq ip, fp, #96, 14 @ 0x1800000 │ │ │ │ - @ instruction: 0x03b77931 │ │ │ │ + @ instruction: 0x03b77971 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b77959 │ │ │ │ + @ instruction: 0x03b77999 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ bicseq ip, fp, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -212976,15 +212976,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b71892 │ │ │ │ + @ instruction: 0x03b718d2 │ │ │ │ bicseq r6, fp, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -213036,15 +213036,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dc62c <__cxa_atexit@plt+0xd00b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r7, fp, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b717a6 │ │ │ │ + @ instruction: 0x03b717e6 │ │ │ │ bicseq r7, fp, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dc660 <__cxa_atexit@plt+0xd00e4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -213132,15 +213132,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b71622 │ │ │ │ + @ instruction: 0x03b71662 │ │ │ │ bicseq r6, fp, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -213192,15 +213192,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dc89c <__cxa_atexit@plt+0xd0320> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r7, fp, #224, 4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b71536 │ │ │ │ + @ instruction: 0x03b71576 │ │ │ │ bicseq r7, fp, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dc8d0 <__cxa_atexit@plt+0xd0354> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -213288,15 +213288,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b713b2 │ │ │ │ + @ instruction: 0x03b713f2 │ │ │ │ bicseq r6, fp, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -213348,15 +213348,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dcb0c <__cxa_atexit@plt+0xd0590> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r7, fp, #128 @ 0x80 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b712c6 │ │ │ │ + @ instruction: 0x03b71306 │ │ │ │ bicseq r7, fp, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dcb40 <__cxa_atexit@plt+0xd05c4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -213493,15 +213493,15 @@ │ │ │ │ sub r9, r6, #6 │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - @ instruction: 0x03b7109e │ │ │ │ + @ instruction: 0x03b710de │ │ │ │ streq r9, [r8], #-964 @ 0xfffffc3c │ │ │ │ streq r9, [r8], #-496 @ 0xfffffe10 │ │ │ │ bicseq r6, fp, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -213552,15 +213552,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dce3c <__cxa_atexit@plt+0xd08c0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r6, fp, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - @ instruction: 0x03b70f92 │ │ │ │ + @ instruction: 0x03b70fd2 │ │ │ │ bicseq r6, fp, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dce70 <__cxa_atexit@plt+0xd08f4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -213648,15 +213648,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b70e12 │ │ │ │ + @ instruction: 0x03b70e52 │ │ │ │ bicseq r5, fp, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -213708,15 +213708,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dd0ac <__cxa_atexit@plt+0xd0b30> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r6, fp, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b70d26 │ │ │ │ + @ instruction: 0x03b70d66 │ │ │ │ bicseq r6, fp, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dd0e0 <__cxa_atexit@plt+0xd0b64> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -213804,15 +213804,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b70ba2 │ │ │ │ + @ instruction: 0x03b70be2 │ │ │ │ bicseq r5, fp, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -213864,15 +213864,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dd31c <__cxa_atexit@plt+0xd0da0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r6, fp, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b70ab6 │ │ │ │ + @ instruction: 0x03b70af6 │ │ │ │ bicseq r6, fp, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dd350 <__cxa_atexit@plt+0xd0dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -213960,15 +213960,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b70932 │ │ │ │ + @ instruction: 0x03b70972 │ │ │ │ bicseq r5, fp, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -214020,15 +214020,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dd58c <__cxa_atexit@plt+0xd1010> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r6, fp, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b70846 │ │ │ │ + @ instruction: 0x03b70886 │ │ │ │ bicseq r6, fp, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dd5c0 <__cxa_atexit@plt+0xd1044> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -214116,15 +214116,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b706c2 │ │ │ │ + @ instruction: 0x03b70702 │ │ │ │ bicseq r5, fp, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -214176,15 +214176,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dd7fc <__cxa_atexit@plt+0xd1280> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r6, fp, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b705d6 │ │ │ │ + @ instruction: 0x03b70616 │ │ │ │ bicseq r6, fp, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dd830 <__cxa_atexit@plt+0xd12b4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -214272,15 +214272,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b70452 │ │ │ │ + @ instruction: 0x03b70492 │ │ │ │ bicseq r5, fp, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -214332,15 +214332,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dda6c <__cxa_atexit@plt+0xd14f0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r6, fp, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b70366 │ │ │ │ + @ instruction: 0x03b703a6 │ │ │ │ bicseq r6, fp, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ddaa0 <__cxa_atexit@plt+0xd1524> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -214425,15 +214425,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x03b701f2 │ │ │ │ + @ instruction: 0x03b70232 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc ddc38 <__cxa_atexit@plt+0xd16bc> │ │ │ │ @@ -214481,15 +214481,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b70106 │ │ │ │ + @ instruction: 0x03b70146 │ │ │ │ bicseq r5, fp, #164, 30 @ 0x290 │ │ │ │ bicseq r5, fp, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ddcf8 <__cxa_atexit@plt+0xd177c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -214541,15 +214541,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r5, fp, #188, 28 @ 0xbc0 │ │ │ │ bicseq r5, fp, #204, 28 @ 0xcc0 │ │ │ │ streq r8, [r8], #-1576 @ 0xfffff9d8 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ bicseq r5, fp, #28, 30 @ 0x70 │ │ │ │ - @ instruction: 0x03b70042 │ │ │ │ + @ instruction: 0x03b70082 │ │ │ │ streq r8, [r8], #-1640 @ 0xfffff998 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi dde34 <__cxa_atexit@plt+0xd18b8> │ │ │ │ @@ -214819,15 +214819,15 @@ │ │ │ │ streq r8, [r8], #-508 @ 0xfffffe04 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ streq r8, [r8], #-624 @ 0xfffffd90 │ │ │ │ streq r8, [r8], #-844 @ 0xfffffcb4 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffff888 │ │ │ │ bicseq r5, fp, #76, 22 @ 0x13000 │ │ │ │ - @ instruction: 0x03b6fc72 │ │ │ │ + @ instruction: 0x03b6fcb2 │ │ │ │ streq r8, [r8], #-664 @ 0xfffffd68 │ │ │ │ bicseq r5, fp, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -214928,15 +214928,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x03b6f9aa │ │ │ │ + @ instruction: 0x03b6f9ea │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc de414 <__cxa_atexit@plt+0xd1e98> │ │ │ │ @@ -214978,15 +214978,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x03b6f904 │ │ │ │ + @ instruction: 0x03b6f944 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc de4e0 <__cxa_atexit@plt+0xd1f64> │ │ │ │ @@ -215040,15 +215040,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x03b6f85e │ │ │ │ + @ instruction: 0x03b6f89e │ │ │ │ bicseq r5, fp, #116, 14 @ 0x1d00000 │ │ │ │ bicseq r5, fp, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ de5b4 <__cxa_atexit@plt+0xd2038> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -215137,15 +215137,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6f64e │ │ │ │ + @ instruction: 0x03b6f68e │ │ │ │ bicseq r4, fp, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215197,15 +215197,15 @@ │ │ │ │ ldr r7, [pc, #8] @ de7f0 <__cxa_atexit@plt+0xd2274> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r5, fp, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6f5e2 │ │ │ │ + @ instruction: 0x03b6f622 │ │ │ │ bicseq r5, fp, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ de824 <__cxa_atexit@plt+0xd22a8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -215293,15 +215293,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6f3de │ │ │ │ + @ instruction: 0x03b6f41e │ │ │ │ bicseq r4, fp, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215353,15 +215353,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dea60 <__cxa_atexit@plt+0xd24e4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r5, fp, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6f372 │ │ │ │ + @ instruction: 0x03b6f3b2 │ │ │ │ bicseq r5, fp, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dea94 <__cxa_atexit@plt+0xd2518> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -215449,15 +215449,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6f16e │ │ │ │ + @ instruction: 0x03b6f1ae │ │ │ │ bicseq r4, fp, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215509,15 +215509,15 @@ │ │ │ │ ldr r7, [pc, #8] @ decd0 <__cxa_atexit@plt+0xd2754> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r5, fp, #140 @ 0x8c │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6f102 │ │ │ │ + @ instruction: 0x03b6f142 │ │ │ │ bicseq r5, fp, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ ded04 <__cxa_atexit@plt+0xd2788> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -215605,15 +215605,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6eefe │ │ │ │ + @ instruction: 0x03b6ef3e │ │ │ │ bicseq r3, fp, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215665,15 +215665,15 @@ │ │ │ │ ldr r7, [pc, #8] @ def40 <__cxa_atexit@plt+0xd29c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, fp, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6ee92 │ │ │ │ + @ instruction: 0x03b6eed2 │ │ │ │ bicseq r4, fp, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ def74 <__cxa_atexit@plt+0xd29f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -215761,15 +215761,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6ec8e │ │ │ │ + @ instruction: 0x03b6ecce │ │ │ │ bicseq r3, fp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -215821,15 +215821,15 @@ │ │ │ │ ldr r7, [pc, #8] @ df1b0 <__cxa_atexit@plt+0xd2c34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, fp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6ec22 │ │ │ │ + @ instruction: 0x03b6ec62 │ │ │ │ bicseq r4, fp, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ df1e4 <__cxa_atexit@plt+0xd2c68> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -215884,15 +215884,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x03b6eaa2 │ │ │ │ + @ instruction: 0x03b6eae2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc df2f4 <__cxa_atexit@plt+0xd2d78> │ │ │ │ @@ -215941,15 +215941,15 @@ │ │ │ │ ldr r7, [pc, #8] @ df390 <__cxa_atexit@plt+0xd2e14> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, fp, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03b6ea3e │ │ │ │ + @ instruction: 0x03b6ea7e │ │ │ │ bicseq r4, fp, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ df3c4 <__cxa_atexit@plt+0xd2e48> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -216037,15 +216037,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6e83e │ │ │ │ + @ instruction: 0x03b6e87e │ │ │ │ bicseq r3, fp, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216097,15 +216097,15 @@ │ │ │ │ ldr r7, [pc, #8] @ df600 <__cxa_atexit@plt+0xd3084> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, fp, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6e7d2 │ │ │ │ + @ instruction: 0x03b6e812 │ │ │ │ bicseq r4, fp, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ df634 <__cxa_atexit@plt+0xd30b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -216193,15 +216193,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6e5ce │ │ │ │ + @ instruction: 0x03b6e60e │ │ │ │ bicseq r3, fp, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216253,15 +216253,15 @@ │ │ │ │ ldr r7, [pc, #8] @ df870 <__cxa_atexit@plt+0xd32f4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, fp, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6e562 │ │ │ │ + @ instruction: 0x03b6e5a2 │ │ │ │ bicseq r4, fp, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ df8a4 <__cxa_atexit@plt+0xd3328> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -216349,15 +216349,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6e35e │ │ │ │ + @ instruction: 0x03b6e39e │ │ │ │ bicseq r3, fp, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216409,15 +216409,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dfae0 <__cxa_atexit@plt+0xd3564> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, fp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6e2f2 │ │ │ │ + @ instruction: 0x03b6e332 │ │ │ │ bicseq r4, fp, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dfb14 <__cxa_atexit@plt+0xd3598> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -216505,15 +216505,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6e0ee │ │ │ │ + @ instruction: 0x03b6e12e │ │ │ │ bicseq r3, fp, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216565,15 +216565,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dfd50 <__cxa_atexit@plt+0xd37d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r4, fp, #116 @ 0x74 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6e082 │ │ │ │ + @ instruction: 0x03b6e0c2 │ │ │ │ bicseq r3, fp, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dfd84 <__cxa_atexit@plt+0xd3808> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -216661,15 +216661,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6de7e │ │ │ │ + @ instruction: 0x03b6debe │ │ │ │ bicseq r2, fp, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216721,15 +216721,15 @@ │ │ │ │ ldr r7, [pc, #8] @ dffc0 <__cxa_atexit@plt+0xd3a44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r3, fp, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6de12 │ │ │ │ + @ instruction: 0x03b6de52 │ │ │ │ bicseq r3, fp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ dfff4 <__cxa_atexit@plt+0xd3a78> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -216817,15 +216817,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6dc0e │ │ │ │ + @ instruction: 0x03b6dc4e │ │ │ │ bicseq r2, fp, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -216877,15 +216877,15 @@ │ │ │ │ ldr r7, [pc, #8] @ e0230 <__cxa_atexit@plt+0xd3cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r3, fp, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6dba2 │ │ │ │ + @ instruction: 0x03b6dbe2 │ │ │ │ bicseq r3, fp, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e0264 <__cxa_atexit@plt+0xd3ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ add r8, r3, #2 │ │ │ │ @@ -216970,15 +216970,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x03b6d9ae │ │ │ │ + @ instruction: 0x03b6d9ee │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e03fc <__cxa_atexit@plt+0xd3e80> │ │ │ │ @@ -217026,15 +217026,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - @ instruction: 0x03b6d942 │ │ │ │ + @ instruction: 0x03b6d982 │ │ │ │ bicseq r3, fp, #116, 18 @ 0x1d0000 │ │ │ │ bicseq r3, fp, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e04bc <__cxa_atexit@plt+0xd3f40> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -217123,15 +217123,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6d733 │ │ │ │ + @ instruction: 0x03b6d773 │ │ │ │ bicseq r2, fp, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217171,15 +217171,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x03b6d67a │ │ │ │ + @ instruction: 0x03b6d6ba │ │ │ │ bicseq r2, fp, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217228,15 +217228,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03b6d61e │ │ │ │ + @ instruction: 0x03b6d65e │ │ │ │ bicseq r3, fp, #156, 12 @ 0x9c00000 │ │ │ │ bicseq r3, fp, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e07e4 <__cxa_atexit@plt+0xd4268> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -217325,15 +217325,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6d40b │ │ │ │ + @ instruction: 0x03b6d44b │ │ │ │ bicseq r2, fp, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217373,15 +217373,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x03b6d352 │ │ │ │ + @ instruction: 0x03b6d392 │ │ │ │ bicseq r2, fp, #192, 6 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217430,15 +217430,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03b6d2f6 │ │ │ │ + @ instruction: 0x03b6d336 │ │ │ │ bicseq r3, fp, #132, 6 @ 0x10000002 │ │ │ │ bicseq r3, fp, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e0b0c <__cxa_atexit@plt+0xd4590> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -217527,15 +217527,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - @ instruction: 0x03b6d0e3 │ │ │ │ + @ instruction: 0x03b6d123 │ │ │ │ bicseq r2, fp, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217575,15 +217575,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - @ instruction: 0x03b6d02a │ │ │ │ + @ instruction: 0x03b6d06a │ │ │ │ bicseq r2, fp, #24, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -217632,15 +217632,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - @ instruction: 0x03b6cfce │ │ │ │ + @ instruction: 0x03b6d00e │ │ │ │ bicseq r3, fp, #108 @ 0x6c │ │ │ │ bicseq r3, fp, #20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e0e34 <__cxa_atexit@plt+0xd48b8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -217726,15 +217726,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - @ instruction: 0x03b6cdcb │ │ │ │ + @ instruction: 0x03b6ce0b │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e0fcc <__cxa_atexit@plt+0xd4a50> │ │ │ │ @@ -217776,15 +217776,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #24 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - @ instruction: 0x03b6cd0a │ │ │ │ + @ instruction: 0x03b6cd4a │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ bcc e1098 <__cxa_atexit@plt+0xd4b1c> │ │ │ │ @@ -217838,15 +217838,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - @ instruction: 0x03b6cca6 │ │ │ │ + @ instruction: 0x03b6cce6 │ │ │ │ bicseq r2, fp, #68, 26 @ 0x1100 │ │ │ │ bicseq r2, fp, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ e116c <__cxa_atexit@plt+0xd4bf0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #4 │ │ │ │ @@ -218342,15 +218342,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r2, fp, #236, 8 @ 0xec000000 │ │ │ │ bicseq r2, fp, #148, 10 @ 0x25000000 │ │ │ │ streq r4, [r8], #-2784 @ 0xfffff520 │ │ │ │ @ instruction: 0xffffe9b0 │ │ │ │ @ instruction: 0xffffe8b8 │ │ │ │ bicseq r2, fp, #228, 10 @ 0x39000000 │ │ │ │ - @ instruction: 0x03b6c4de │ │ │ │ + @ instruction: 0x03b6c51e │ │ │ │ streq r4, [r8], #-2848 @ 0xfffff4e0 │ │ │ │ bicseq r2, fp, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e1988 <__cxa_atexit@plt+0xd540c> │ │ │ │ @@ -218788,19 +218788,19 @@ │ │ │ │ bicseq r1, fp, #176, 28 @ 0xb00 │ │ │ │ streq r4, [r8], #-1020 @ 0xfffffc04 │ │ │ │ bicseq r2, fp, #36 @ 0x24 │ │ │ │ bicseq r2, fp, #212 @ 0xd4 │ │ │ │ @ instruction: 0xffffe2d8 │ │ │ │ @ instruction: 0xffffe1e0 │ │ │ │ bicseq r1, fp, #12, 30 @ 0x30 │ │ │ │ - @ instruction: 0x03b6be06 │ │ │ │ + @ instruction: 0x03b6be46 │ │ │ │ streq r4, [r8], #-1096 @ 0xfffffbb8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - @ instruction: 0x03b6bdc0 │ │ │ │ + @ instruction: 0x03b6be00 │ │ │ │ bicseq r0, fp, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ e2058 <__cxa_atexit@plt+0xd5adc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #16] @ e205c <__cxa_atexit@plt+0xd5ae0> │ │ │ │ @@ -218987,15 +218987,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 17a824 <__cxa_atexit@plt+0x16e2a8> │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ - @ instruction: 0x03b6b9d6 │ │ │ │ + @ instruction: 0x03b6ba16 │ │ │ │ bicseq r1, fp, #28, 26 @ 0x700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi e237c <__cxa_atexit@plt+0xd5e00> │ │ │ │ @@ -219311,15 +219311,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r1, fp, #20, 8 @ 0x14000000 │ │ │ │ bicseq r1, fp, #100, 16 @ 0x640000 │ │ │ │ streq r3, [r8], #-3008 @ 0xfffff440 │ │ │ │ @ instruction: 0xffffade8 │ │ │ │ @ instruction: 0xffffacf0 │ │ │ │ bicseq r1, fp, #180, 16 @ 0xb40000 │ │ │ │ - @ instruction: 0x03b6b5ba │ │ │ │ + @ instruction: 0x03b6b5fa │ │ │ │ streq r3, [r8], #-3072 @ 0xfffff400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ @@ -219372,15 +219372,15 @@ │ │ │ │ bicseq r1, fp, #132, 14 @ 0x2100000 │ │ │ │ bicseq r1, fp, #164, 14 @ 0x2900000 │ │ │ │ bicseq r1, fp, #228, 14 @ 0x3900000 │ │ │ │ @ instruction: 0xffffe584 │ │ │ │ @ instruction: 0xffffe494 │ │ │ │ bicseq r1, fp, #220, 14 @ 0x3700000 │ │ │ │ bicseq r1, fp, #252, 14 @ 0x3f00000 │ │ │ │ - @ instruction: 0x03b6b4da │ │ │ │ + @ instruction: 0x03b6b51a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -219421,15 +219421,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r1, fp, #0, 8 │ │ │ │ bicseq r1, fp, #172, 12 @ 0xac00000 │ │ │ │ streq r3, [r8], #-2568 @ 0xfffff5f8 │ │ │ │ @ instruction: 0xffffd664 │ │ │ │ @ instruction: 0xffffd56c │ │ │ │ bicseq r1, fp, #252, 12 @ 0xfc00000 │ │ │ │ - @ instruction: 0x03b6b402 │ │ │ │ + @ instruction: 0x03b6b442 │ │ │ │ streq r3, [r8], #-2632 @ 0xfffff5b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -219471,15 +219471,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r1, fp, #164, 2 @ 0x29 │ │ │ │ bicseq r1, fp, #164, 12 @ 0xa400000 │ │ │ │ streq r3, [r8], #-2372 @ 0xfffff6bc │ │ │ │ @ instruction: 0xffffadd8 │ │ │ │ @ instruction: 0xfffface0 │ │ │ │ bicseq r1, fp, #244, 12 @ 0xf400000 │ │ │ │ - @ instruction: 0x03b6b33a │ │ │ │ + @ instruction: 0x03b6b37a │ │ │ │ streq r3, [r8], #-2436 @ 0xfffff67c │ │ │ │ bicseq r1, fp, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -219715,15 +219715,15 @@ │ │ │ │ bicseq r1, fp, #120, 6 @ 0xe0000001 │ │ │ │ bicseq r0, fp, #224, 26 @ 0x3800 │ │ │ │ bicseq r1, fp, #224, 4 │ │ │ │ streq r3, [r8], #-1408 @ 0xfffffa80 │ │ │ │ @ instruction: 0xffffaa68 │ │ │ │ @ instruction: 0xffffa970 │ │ │ │ bicseq r1, fp, #132, 6 @ 0x10000002 │ │ │ │ - @ instruction: 0x03b6afca │ │ │ │ + @ instruction: 0x03b6b00a │ │ │ │ streq r3, [r8], #-1556 @ 0xfffff9ec │ │ │ │ bicseq r1, fp, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq e2ecc <__cxa_atexit@plt+0xd6950> │ │ │ │ @@ -219793,15 +219793,15 @@ │ │ │ │ bicseq r1, fp, #60, 4 @ 0xc0000003 │ │ │ │ bicseq r0, fp, #164, 24 @ 0xa400 │ │ │ │ bicseq r1, fp, #164, 2 @ 0x29 │ │ │ │ streq r3, [r8], #-1092 @ 0xfffffbbc │ │ │ │ @ instruction: 0xffffa924 │ │ │ │ @ instruction: 0xffffa82c │ │ │ │ bicseq r1, fp, #64, 4 │ │ │ │ - @ instruction: 0x03b6ae86 │ │ │ │ + @ instruction: 0x03b6aec6 │ │ │ │ streq r3, [r8], #-1232 @ 0xfffffb30 │ │ │ │ bicseq r1, fp, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e3030 <__cxa_atexit@plt+0xd6ab4> │ │ │ │ @@ -221013,15 +221013,15 @@ │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffff0 │ │ │ │ @ instruction: 0xffffc154 │ │ │ │ @ instruction: 0xffffc05c │ │ │ │ bicseq r0, fp, #236, 2 @ 0x3b │ │ │ │ - @ instruction: 0x03b69ef2 │ │ │ │ + @ instruction: 0x03b69f32 │ │ │ │ streq r2, [r8], #-1336 @ 0xfffffac8 │ │ │ │ bicseq pc, sl, #228, 22 @ 0x39000 │ │ │ │ bicseq pc, sl, #144, 28 @ 0x900 │ │ │ │ streq r2, [r8], #-492 @ 0xfffffe14 │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ @ instruction: 0xfffff16c │ │ │ │ streq r2, [r8], #-620 @ 0xfffffd94 │ │ │ │ @@ -221059,15 +221059,15 @@ │ │ │ │ @ instruction: 0xfffff428 │ │ │ │ streq r2, [r8], #-816 @ 0xfffffcd0 │ │ │ │ streq r2, [r8], #-700 @ 0xfffffd44 │ │ │ │ @ instruction: 0xffffcf2c │ │ │ │ @ instruction: 0xffffce3c │ │ │ │ bicseq r0, fp, #132, 2 @ 0x21 │ │ │ │ bicseq r0, fp, #164, 2 @ 0x29 │ │ │ │ - @ instruction: 0x03b69e82 │ │ │ │ + @ instruction: 0x03b69ec2 │ │ │ │ bicseq pc, sl, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq e43f0 <__cxa_atexit@plt+0xd7e74> │ │ │ │ cmp r3, #3 │ │ │ │ @@ -221267,15 +221267,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq pc, sl, #40, 14 @ 0xa00000 │ │ │ │ bicseq pc, sl, #212, 18 @ 0x350000 │ │ │ │ streq r1, [r8], #-3376 @ 0xfffff2d0 │ │ │ │ @ instruction: 0xffffb998 │ │ │ │ @ instruction: 0xffffb8a0 │ │ │ │ bicseq pc, sl, #48, 20 @ 0x30000 │ │ │ │ - @ instruction: 0x03b69736 │ │ │ │ + @ instruction: 0x03b69776 │ │ │ │ streq r1, [r8], #-3452 @ 0xfffff284 │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ @ instruction: 0xfffff294 │ │ │ │ streq r1, [r8], #-3564 @ 0xfffff214 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ streq r1, [r8], #-3592 @ 0xfffff1f8 │ │ │ │ bicseq pc, sl, #120, 20 @ 0x78000 │ │ │ │ @@ -222747,15 +222747,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq sp, sl, #248, 30 @ 0x3e0 │ │ │ │ bicseq lr, sl, #88, 8 @ 0x58000000 │ │ │ │ streq r0, [r8], #-1664 @ 0xfffff980 │ │ │ │ @ instruction: 0xffff9ffc │ │ │ │ @ instruction: 0xffff9f04 │ │ │ │ bicseq lr, sl, #168, 8 @ 0xa8000000 │ │ │ │ - @ instruction: 0x03b6800a │ │ │ │ + @ instruction: 0x03b6804a │ │ │ │ streq r0, [r8], #-1728 @ 0xfffff940 │ │ │ │ bicseq lr, sl, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e5e30 <__cxa_atexit@plt+0xd98b4> │ │ │ │ @@ -223629,15 +223629,15 @@ │ │ │ │ streq pc, [r7], #-2584 @ 0xfffff5e8 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ streq pc, [r7], #-2388 @ 0xfffff6ac │ │ │ │ @ instruction: 0xffff92c8 │ │ │ │ @ instruction: 0xffff91d0 │ │ │ │ bicseq sp, sl, #116, 14 @ 0x1d00000 │ │ │ │ - @ instruction: 0x03b672d6 │ │ │ │ + @ instruction: 0x03b67316 │ │ │ │ streq pc, [r7], #-2444 @ 0xfffff674 │ │ │ │ bicseq sp, sl, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -226416,15 +226416,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq sl, sl, #76, 8 @ 0x4c000000 │ │ │ │ bicseq sl, sl, #88, 24 @ 0x5800 │ │ │ │ streq ip, [r7], #-3404 @ 0xfffff2b4 │ │ │ │ @ instruction: 0xffff2f84 │ │ │ │ @ instruction: 0xffff2e8c │ │ │ │ bicseq sl, sl, #168, 24 @ 0xa800 │ │ │ │ - @ instruction: 0x03b646b6 │ │ │ │ + @ instruction: 0x03b646f6 │ │ │ │ streq ip, [r7], #-3468 @ 0xfffff274 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -226466,15 +226466,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq sl, sl, #84, 10 @ 0x15000000 │ │ │ │ bicseq sl, sl, #184, 22 @ 0x2e000 │ │ │ │ streq ip, [r7], #-3208 @ 0xfffff378 │ │ │ │ @ instruction: 0xffff5080 │ │ │ │ @ instruction: 0xffff4f88 │ │ │ │ bicseq sl, sl, #8, 24 @ 0x800 │ │ │ │ - @ instruction: 0x03b645ee │ │ │ │ + @ instruction: 0x03b6462e │ │ │ │ streq ip, [r7], #-3272 @ 0xfffff338 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov sl, r8 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ @@ -226527,15 +226527,15 @@ │ │ │ │ bicseq sl, sl, #176, 20 @ 0xb0000 │ │ │ │ bicseq sl, sl, #248, 20 @ 0xf8000 │ │ │ │ bicseq sl, sl, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0xffff6f68 │ │ │ │ @ instruction: 0xffff6e78 │ │ │ │ bicseq sl, sl, #8, 22 @ 0x2000 │ │ │ │ bicseq sl, sl, #80, 22 @ 0x14000 │ │ │ │ - @ instruction: 0x03b6450e │ │ │ │ + @ instruction: 0x03b6454e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -226576,15 +226576,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq sl, sl, #172, 6 @ 0xb0000002 │ │ │ │ bicseq sl, sl, #216, 18 @ 0x360000 │ │ │ │ streq ip, [r7], #-2764 @ 0xfffff534 │ │ │ │ @ instruction: 0xffff5138 │ │ │ │ @ instruction: 0xffff5040 │ │ │ │ bicseq sl, sl, #40, 20 @ 0x28000 │ │ │ │ - @ instruction: 0x03b64436 │ │ │ │ + @ instruction: 0x03b64476 │ │ │ │ streq ip, [r7], #-2828 @ 0xfffff4f4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -226626,15 +226626,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq sl, sl, #244, 4 @ 0x4000000f │ │ │ │ bicseq sl, sl, #176, 18 @ 0x2c0000 │ │ │ │ streq ip, [r7], #-2572 @ 0xfffff5f4 │ │ │ │ @ instruction: 0xffff52e0 │ │ │ │ @ instruction: 0xffff51e8 │ │ │ │ bicseq sl, sl, #0, 20 │ │ │ │ - @ instruction: 0x03b6436e │ │ │ │ + @ instruction: 0x03b643ae │ │ │ │ streq ip, [r7], #-2636 @ 0xfffff5b4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -226676,15 +226676,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq sl, sl, #76 @ 0x4c │ │ │ │ bicseq sl, sl, #16, 18 @ 0x40000 │ │ │ │ streq ip, [r7], #-2376 @ 0xfffff6b8 │ │ │ │ @ instruction: 0xffff2de4 │ │ │ │ @ instruction: 0xffff2cec │ │ │ │ bicseq sl, sl, #96, 18 @ 0x180000 │ │ │ │ - @ instruction: 0x03b642a6 │ │ │ │ + @ instruction: 0x03b642e6 │ │ │ │ streq ip, [r7], #-2440 @ 0xfffff678 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -226726,15 +226726,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r9, sl, #148, 30 @ 0x250 │ │ │ │ bicseq sl, sl, #112, 16 @ 0x700000 │ │ │ │ streq ip, [r7], #-2180 @ 0xfffff77c │ │ │ │ @ instruction: 0xffff2f8c │ │ │ │ @ instruction: 0xffff2e94 │ │ │ │ bicseq sl, sl, #192, 16 @ 0xc00000 │ │ │ │ - @ instruction: 0x03b641de │ │ │ │ + @ instruction: 0x03b6421e │ │ │ │ streq ip, [r7], #-2244 @ 0xfffff73c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -226776,15 +226776,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq sl, sl, #172 @ 0xac │ │ │ │ bicseq sl, sl, #168, 14 @ 0x2a00000 │ │ │ │ streq ip, [r7], #-1980 @ 0xfffff844 │ │ │ │ @ instruction: 0xffff52f8 │ │ │ │ @ instruction: 0xffff5200 │ │ │ │ bicseq sl, sl, #248, 14 @ 0x3e00000 │ │ │ │ - @ instruction: 0x03b64116 │ │ │ │ + @ instruction: 0x03b64156 │ │ │ │ streq ip, [r7], #-2044 @ 0xfffff804 │ │ │ │ bicseq sl, sl, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi e9d50 <__cxa_atexit@plt+0xdd7d4> │ │ │ │ @@ -226878,15 +226878,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ bicseq r9, sl, #156, 26 @ 0x2700 │ │ │ │ bicseq sl, sl, #48, 14 @ 0xc00000 │ │ │ │ @ instruction: 0xffff3048 │ │ │ │ @ instruction: 0xffff2f5c │ │ │ │ bicseq sl, sl, #120, 14 @ 0x1e00000 │ │ │ │ - @ instruction: 0x03b63f6a │ │ │ │ + @ instruction: 0x03b63faa │ │ │ │ bicseq r8, sl, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi e9ec0 <__cxa_atexit@plt+0xdd944> │ │ │ │ ldr r2, [pc, #36] @ e9ec8 <__cxa_atexit@plt+0xdd94c> │ │ │ │ @@ -227064,15 +227064,15 @@ │ │ │ │ bicseq sl, sl, #104, 8 @ 0x68000000 │ │ │ │ bicseq sl, sl, #156, 8 @ 0x9c000000 │ │ │ │ bicseq sl, sl, #220, 8 @ 0xdc000000 │ │ │ │ @ instruction: 0xffff6a2c │ │ │ │ @ instruction: 0xffff693c │ │ │ │ bicseq sl, sl, #192, 8 @ 0xc0000000 │ │ │ │ bicseq sl, sl, #244, 8 @ 0xf4000000 │ │ │ │ - @ instruction: 0x03b63caa │ │ │ │ + @ instruction: 0x03b63cea │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -227113,15 +227113,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r9, sl, #120, 22 @ 0x1e000 │ │ │ │ bicseq sl, sl, #144, 6 @ 0x40000002 │ │ │ │ streq ip, [r7], #-644 @ 0xfffffd7c │ │ │ │ @ instruction: 0xffff5024 │ │ │ │ @ instruction: 0xffff4f2c │ │ │ │ bicseq sl, sl, #224, 6 @ 0x80000003 │ │ │ │ - @ instruction: 0x03b63bd2 │ │ │ │ + @ instruction: 0x03b63c12 │ │ │ │ streq ip, [r7], #-708 @ 0xfffffd3c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -227163,15 +227163,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r9, sl, #68, 18 @ 0x110000 │ │ │ │ bicseq sl, sl, #80, 6 @ 0x40000001 │ │ │ │ streq ip, [r7], #-424 @ 0xfffffe58 │ │ │ │ @ instruction: 0xffff2e58 │ │ │ │ @ instruction: 0xffff2d60 │ │ │ │ bicseq sl, sl, #160, 6 @ 0x80000002 │ │ │ │ - @ instruction: 0x03b63b0a │ │ │ │ + @ instruction: 0x03b63b4a │ │ │ │ streq ip, [r7], #-488 @ 0xfffffe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #8 │ │ │ │ cmp fp, r8 │ │ │ │ bhi ea354 <__cxa_atexit@plt+0xdddd8> │ │ │ │ mov r0, r4 │ │ │ │ @@ -227316,15 +227316,15 @@ │ │ │ │ streq fp, [r7], #-2692 @ 0xfffff57c │ │ │ │ bicseq r9, sl, #92, 16 @ 0x5c0000 │ │ │ │ bicseq sl, sl, #84, 2 │ │ │ │ bicseq sl, sl, #144, 2 @ 0x24 │ │ │ │ @ instruction: 0xffff4edc │ │ │ │ @ instruction: 0xffff4dec │ │ │ │ bicseq sl, sl, #168, 2 @ 0x2a │ │ │ │ - @ instruction: 0x03b638aa │ │ │ │ + @ instruction: 0x03b638ea │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -227365,15 +227365,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r9, sl, #160, 14 @ 0x2800000 │ │ │ │ bicseq r9, sl, #160, 30 @ 0x280 │ │ │ │ streq fp, [r7], #-3736 @ 0xfffff168 │ │ │ │ @ instruction: 0xffff5084 │ │ │ │ @ instruction: 0xffff4f8c │ │ │ │ bicseq r9, sl, #240, 30 @ 0x3c0 │ │ │ │ - @ instruction: 0x03b637e2 │ │ │ │ + @ instruction: 0x03b63822 │ │ │ │ streq fp, [r7], #-3800 @ 0xfffff128 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -227415,15 +227415,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r9, sl, #232, 12 @ 0xe800000 │ │ │ │ bicseq sl, sl, #0 │ │ │ │ streq fp, [r7], #-3540 @ 0xfffff22c │ │ │ │ @ instruction: 0xffff522c │ │ │ │ @ instruction: 0xffff5134 │ │ │ │ bicseq sl, sl, #80 @ 0x50 │ │ │ │ - @ instruction: 0x03b6371a │ │ │ │ + @ instruction: 0x03b6375a │ │ │ │ streq fp, [r7], #-3604 @ 0xfffff1ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -227465,15 +227465,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r9, sl, #156, 8 @ 0x9c000000 │ │ │ │ bicseq r9, sl, #96, 30 @ 0x180 │ │ │ │ streq fp, [r7], #-3344 @ 0xfffff2f0 │ │ │ │ @ instruction: 0xffff2c10 │ │ │ │ @ instruction: 0xffff2b18 │ │ │ │ bicseq r9, sl, #176, 30 @ 0x2c0 │ │ │ │ - @ instruction: 0x03b63652 │ │ │ │ + @ instruction: 0x03b63692 │ │ │ │ streq fp, [r7], #-3408 @ 0xfffff2b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ sub r2, r5, #4 │ │ │ │ @@ -227515,15 +227515,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r9, sl, #104, 10 @ 0x1a000000 │ │ │ │ bicseq r9, sl, #192, 28 @ 0xc00 │ │ │ │ streq fp, [r7], #-3148 @ 0xfffff3b4 │ │ │ │ @ instruction: 0xffff530c │ │ │ │ @ instruction: 0xffff5214 │ │ │ │ bicseq r9, sl, #16, 30 @ 0x40 │ │ │ │ - @ instruction: 0x03b6358a │ │ │ │ + @ instruction: 0x03b635ca │ │ │ │ streq fp, [r7], #-3212 @ 0xfffff374 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ b ea898 <__cxa_atexit@plt+0xde31c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -227775,15 +227775,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r9, sl, #232 @ 0xe8 │ │ │ │ bicseq r9, sl, #76, 14 @ 0x1300000 │ │ │ │ streq fp, [r7], #-2076 @ 0xfffff7e4 │ │ │ │ @ instruction: 0xffff3c30 │ │ │ │ @ instruction: 0xffff3b38 │ │ │ │ bicseq r9, sl, #184, 14 @ 0x2e00000 │ │ │ │ - @ instruction: 0x03b6319e │ │ │ │ + @ instruction: 0x03b631de │ │ │ │ streq fp, [r7], #-2168 @ 0xfffff788 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ streq fp, [r7], #-928 @ 0xfffffc60 │ │ │ │ bicseq r8, sl, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -228121,15 +228121,15 @@ │ │ │ │ streq fp, [r7], #-712 @ 0xfffffd38 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ streq fp, [r7], #-680 @ 0xfffffd58 │ │ │ │ @ instruction: 0xffff5768 │ │ │ │ @ instruction: 0xffff5678 │ │ │ │ bicseq r9, sl, #8, 6 @ 0x20000000 │ │ │ │ bicseq r9, sl, #80, 6 @ 0x40000001 │ │ │ │ - @ instruction: 0x03b62d0e │ │ │ │ + @ instruction: 0x03b62d4e │ │ │ │ bicseq r9, sl, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi eb24c <__cxa_atexit@plt+0xdecd0> │ │ │ │ ldr r2, [pc, #88] @ eb268 <__cxa_atexit@plt+0xdecec> │ │ │ │ @@ -229081,15 +229081,15 @@ │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ streq sl, [r7], #-428 @ 0xfffffe54 │ │ │ │ streq sl, [r7], #-1864 @ 0xfffff8b8 │ │ │ │ @ instruction: 0xffff0a64 │ │ │ │ @ instruction: 0xffff096c │ │ │ │ bicseq r8, sl, #136, 14 @ 0x2200000 │ │ │ │ - @ instruction: 0x03b62196 │ │ │ │ + @ instruction: 0x03b621d6 │ │ │ │ streq sl, [r7], #-2156 @ 0xfffff794 │ │ │ │ bicseq r8, sl, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -230513,15 +230513,15 @@ │ │ │ │ bicseq r6, sl, #36, 26 @ 0x900 │ │ │ │ streq r8, [r7], #-3420 @ 0xfffff2a4 │ │ │ │ andeq r7, r0, ip, lsr #2 │ │ │ │ bicseq r7, sl, #12, 4 @ 0xc0000000 │ │ │ │ @ instruction: 0xfffef218 │ │ │ │ @ instruction: 0xfffef120 │ │ │ │ bicseq r6, sl, #148, 26 @ 0x2500 │ │ │ │ - @ instruction: 0x03b606da │ │ │ │ + @ instruction: 0x03b6071a │ │ │ │ streq r8, [r7], #-3516 @ 0xfffff244 │ │ │ │ bicseq r7, sl, #76 @ 0x4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -231412,15 +231412,15 @@ │ │ │ │ streq r8, [r7], #-2096 @ 0xfffff7d0 │ │ │ │ @ instruction: 0xffffe580 │ │ │ │ streq r8, [r7], #-1996 @ 0xfffff834 │ │ │ │ streq r8, [r7], #-2224 @ 0xfffff750 │ │ │ │ @ instruction: 0xfffeef0c │ │ │ │ @ instruction: 0xfffeee14 │ │ │ │ bicseq r6, sl, #64, 16 @ 0x400000 │ │ │ │ - @ instruction: 0x03b6015e │ │ │ │ + @ instruction: 0x03b6019e │ │ │ │ streq r8, [r7], #-2116 @ 0xfffff7bc │ │ │ │ @ instruction: 0xffffeb08 │ │ │ │ @ instruction: 0xffffeac0 │ │ │ │ streq r7, [r7], #-3276 @ 0xfffff334 │ │ │ │ streq r8, [r7], #-456 @ 0xfffffe38 │ │ │ │ streq r7, [r7], #-3304 @ 0xfffff318 │ │ │ │ @ instruction: 0xfffff320 │ │ │ │ @@ -231672,15 +231672,15 @@ │ │ │ │ bicseq r5, sl, #136, 30 @ 0x220 │ │ │ │ bicseq r5, sl, #232, 4 @ 0x8000000e │ │ │ │ bicseq r5, sl, #172, 26 @ 0x2b00 │ │ │ │ streq r7, [r7], #-2908 @ 0xfffff4a4 │ │ │ │ @ instruction: 0xfffeeaa8 │ │ │ │ @ instruction: 0xfffee9b0 │ │ │ │ bicseq r5, sl, #72, 28 @ 0x480 │ │ │ │ - @ instruction: 0x03b5f4ea │ │ │ │ + @ instruction: 0x03b5f52a │ │ │ │ streq r7, [r7], #-3048 @ 0xfffff418 │ │ │ │ bicseq r5, sl, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -233007,15 +233007,15 @@ │ │ │ │ bicseq r4, sl, #196, 14 @ 0x3100000 │ │ │ │ bicseq r4, sl, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0xffff0d60 │ │ │ │ @ instruction: 0xffff0c70 │ │ │ │ bicseq r4, sl, #244, 14 @ 0x3d00000 │ │ │ │ bicseq r4, sl, #40, 16 @ 0x280000 │ │ │ │ - @ instruction: 0x03b5dfde │ │ │ │ + @ instruction: 0x03b5e01e │ │ │ │ bicseq r4, sl, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ and r2, r7, #3 │ │ │ │ @@ -233098,15 +233098,15 @@ │ │ │ │ bicseq r4, sl, #40, 12 @ 0x2800000 │ │ │ │ bicseq r4, sl, #92, 12 @ 0x5c00000 │ │ │ │ bicseq r4, sl, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0xffff0c54 │ │ │ │ @ instruction: 0xffff0b64 │ │ │ │ bicseq r4, sl, #232, 12 @ 0xe800000 │ │ │ │ bicseq r4, sl, #28, 14 @ 0x700000 │ │ │ │ - @ instruction: 0x03b5ded2 │ │ │ │ + @ instruction: 0x03b5df12 │ │ │ │ bicseq r4, sl, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r2, [pc, #52] @ f0008 <__cxa_atexit@plt+0xe3a8c> │ │ │ │ @@ -234855,15 +234855,15 @@ │ │ │ │ @ instruction: 0xffffe29c │ │ │ │ @ instruction: 0xffffe348 │ │ │ │ streq r5, [r7], #-60 @ 0xffffffc4 │ │ │ │ streq r5, [r7], #-56 @ 0xffffffc8 │ │ │ │ @ instruction: 0xfffed96c │ │ │ │ @ instruction: 0xfffed874 │ │ │ │ bicseq r2, sl, #40, 26 @ 0xa00 │ │ │ │ - @ instruction: 0x03b5c51a │ │ │ │ + @ instruction: 0x03b5c55a │ │ │ │ streq r4, [r7], #-3084 @ 0xfffff3f4 │ │ │ │ @ instruction: 0xffffee74 │ │ │ │ @ instruction: 0xffffef30 │ │ │ │ @ instruction: 0xffffef68 │ │ │ │ streq r4, [r7], #-3900 @ 0xfffff0c4 │ │ │ │ @ instruction: 0xfffff010 │ │ │ │ @ instruction: 0xfffff0c4 │ │ │ │ @@ -235467,15 +235467,15 @@ │ │ │ │ bicseq r1, sl, #4, 18 @ 0x10000 │ │ │ │ bicseq r2, sl, #252, 2 @ 0x3f │ │ │ │ bicseq r2, sl, #80, 4 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffecfd8 │ │ │ │ @ instruction: 0xfffecee8 │ │ │ │ bicseq r2, sl, #164, 4 @ 0x4000000a │ │ │ │ - @ instruction: 0x03b5b9a6 │ │ │ │ + @ instruction: 0x03b5b9e6 │ │ │ │ bicseq r2, sl, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f2514 <__cxa_atexit@plt+0xe5f98> │ │ │ │ ldr r2, [pc, #88] @ f2530 <__cxa_atexit@plt+0xe5fb4> │ │ │ │ @@ -236638,15 +236638,15 @@ │ │ │ │ streq r2, [r7], #-3996 @ 0xfffff064 │ │ │ │ streq r2, [r7], #-2300 @ 0xfffff704 │ │ │ │ streq r2, [r7], #-2300 @ 0xfffff704 │ │ │ │ streq r2, [r7], #-3976 @ 0xfffff078 │ │ │ │ @ instruction: 0xfffeb814 │ │ │ │ @ instruction: 0xfffeb71c │ │ │ │ bicseq r0, sl, #52, 30 @ 0xd0 │ │ │ │ - @ instruction: 0x03b5a8a2 │ │ │ │ + @ instruction: 0x03b5a8e2 │ │ │ │ streq r2, [r7], #-3968 @ 0xfffff080 │ │ │ │ bicseq r1, sl, #156 @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi f3744 <__cxa_atexit@plt+0xe71c8> │ │ │ │ @@ -237349,15 +237349,15 @@ │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xffffaec4 │ │ │ │ bicseq r0, sl, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0xfffeb750 │ │ │ │ @ instruction: 0xfffeb658 │ │ │ │ bicseq r0, sl, #116, 10 @ 0x1d000000 │ │ │ │ - @ instruction: 0x03b59c3e │ │ │ │ + @ instruction: 0x03b59c7e │ │ │ │ streq r2, [r7], #-824 @ 0xfffffcc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 17a7ec <__cxa_atexit@plt+0x16e270> │ │ │ │ @@ -237528,15 +237528,15 @@ │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xffffabf8 │ │ │ │ bicseq r0, sl, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0xfffeb214 │ │ │ │ @ instruction: 0xfffeb11c │ │ │ │ bicseq r0, sl, #128, 2 │ │ │ │ - @ instruction: 0x03b59972 │ │ │ │ + @ instruction: 0x03b599b2 │ │ │ │ streq r2, [r7], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 17a7ec <__cxa_atexit@plt+0x16e270> │ │ │ │ @@ -237826,15 +237826,15 @@ │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ streq r1, [r7], #-3360 @ 0xfffff2e0 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ streq r1, [r7], #-3216 @ 0xfffff370 │ │ │ │ @ instruction: 0xfffe88e4 │ │ │ │ @ instruction: 0xfffe87ec │ │ │ │ bicseq pc, r9, #44, 28 @ 0x2c0 │ │ │ │ - @ instruction: 0x03b59596 │ │ │ │ + @ instruction: 0x03b595d6 │ │ │ │ streq r1, [r7], #-3188 @ 0xfffff38c │ │ │ │ bicseq pc, r9, #8, 28 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -238340,15 +238340,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq lr, r9, #76, 24 @ 0x4c00 │ │ │ │ bicseq pc, r9, #164, 10 @ 0x29000000 │ │ │ │ streq r1, [r7], #-816 @ 0xfffffcd0 │ │ │ │ @ instruction: 0xfffeaa0c │ │ │ │ @ instruction: 0xfffea914 │ │ │ │ bicseq pc, r9, #16, 12 @ 0x1000000 │ │ │ │ - @ instruction: 0x03b58c8a │ │ │ │ + @ instruction: 0x03b58cca │ │ │ │ streq r1, [r7], #-908 @ 0xfffffc74 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ streq r0, [r7], #-3724 @ 0xfffff174 │ │ │ │ bicseq pc, r9, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ @@ -238824,15 +238824,15 @@ │ │ │ │ bicseq lr, r9, #196, 26 @ 0x3100 │ │ │ │ streq r0, [r7], #-2968 @ 0xfffff468 │ │ │ │ @ instruction: 0xffff9780 │ │ │ │ bicseq lr, r9, #216, 30 @ 0x360 │ │ │ │ @ instruction: 0xfffea010 │ │ │ │ @ instruction: 0xfffe9f18 │ │ │ │ bicseq lr, r9, #52, 28 @ 0x340 │ │ │ │ - @ instruction: 0x03b584fe │ │ │ │ + @ instruction: 0x03b5853e │ │ │ │ streq r0, [r7], #-3064 @ 0xfffff408 │ │ │ │ bicseq pc, r9, #0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -238921,15 +238921,15 @@ │ │ │ │ bicseq lr, r9, #24, 22 @ 0x6000 │ │ │ │ streq r0, [r7], #-2576 @ 0xfffff5f0 │ │ │ │ @ instruction: 0xffff95fc │ │ │ │ bicseq lr, r9, #84, 28 @ 0x540 │ │ │ │ @ instruction: 0xfffe9c1c │ │ │ │ @ instruction: 0xfffe9b24 │ │ │ │ bicseq lr, r9, #136, 22 @ 0x22000 │ │ │ │ - @ instruction: 0x03b5837a │ │ │ │ + @ instruction: 0x03b583ba │ │ │ │ streq r0, [r7], #-2672 @ 0xfffff590 │ │ │ │ bicseq lr, r9, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -241155,15 +241155,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ f7d9c <__cxa_atexit@plt+0xeb820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b5633d │ │ │ │ + @ instruction: 0x03b5637d │ │ │ │ streq lr, [r6], #-400 @ 0xfffffe70 │ │ │ │ streq lr, [r6], #-2140 @ 0xfffff7a4 │ │ │ │ bicseq sp, r9, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -241305,15 +241305,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ f7ff4 <__cxa_atexit@plt+0xeba78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b560e7 │ │ │ │ + @ instruction: 0x03b56127 │ │ │ │ streq sp, [r6], #-3896 @ 0xfffff0c8 │ │ │ │ streq lr, [r6], #-1540 @ 0xfffff9fc │ │ │ │ bicseq sp, r9, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -241427,15 +241427,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ f81dc <__cxa_atexit@plt+0xebc60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b55f01 │ │ │ │ + @ instruction: 0x03b55f41 │ │ │ │ streq sp, [r6], #-3408 @ 0xfffff2b0 │ │ │ │ streq lr, [r6], #-1052 @ 0xfffffbe4 │ │ │ │ bicseq sp, r9, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -241475,15 +241475,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ f829c <__cxa_atexit@plt+0xebd20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b55e43 │ │ │ │ + @ instruction: 0x03b55e83 │ │ │ │ streq sp, [r6], #-3216 @ 0xfffff370 │ │ │ │ streq lr, [r6], #-860 @ 0xfffffca4 │ │ │ │ bicseq ip, r9, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -241625,15 +241625,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ f84f4 <__cxa_atexit@plt+0xebf78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b55bed │ │ │ │ + @ instruction: 0x03b55c2d │ │ │ │ streq sp, [r6], #-2616 @ 0xfffff5c8 │ │ │ │ streq lr, [r6], #-260 @ 0xfffffefc │ │ │ │ bicseq ip, r9, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -243351,15 +243351,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ f9fec <__cxa_atexit@plt+0xeda70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b5416d │ │ │ │ + @ instruction: 0x03b541ad │ │ │ │ streq fp, [r6], #-3904 @ 0xfffff0c0 │ │ │ │ streq ip, [r6], #-1548 @ 0xfffff9f4 │ │ │ │ bicseq fp, r9, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -246303,15 +246303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fce0c <__cxa_atexit@plt+0xf0890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b51363 │ │ │ │ + @ instruction: 0x03b513a3 │ │ │ │ streq r9, [r6], #-288 @ 0xfffffee0 │ │ │ │ streq r9, [r6], #-2028 @ 0xfffff814 │ │ │ │ bicseq r8, r9, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -246582,15 +246582,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fd268 <__cxa_atexit@plt+0xf0cec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b50f0a │ │ │ │ + @ instruction: 0x03b50f4a │ │ │ │ streq r8, [r6], #-3268 @ 0xfffff33c │ │ │ │ streq r9, [r6], #-912 @ 0xfffffc70 │ │ │ │ bicseq r7, r9, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -246602,15 +246602,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fd2b8 <__cxa_atexit@plt+0xf0d3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b50ebd │ │ │ │ + @ instruction: 0x03b50efd │ │ │ │ streq r8, [r6], #-3188 @ 0xfffff38c │ │ │ │ streq r9, [r6], #-832 @ 0xfffffcc0 │ │ │ │ bicseq r7, r9, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -246622,15 +246622,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fd308 <__cxa_atexit@plt+0xf0d8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b50e70 │ │ │ │ + @ instruction: 0x03b50eb0 │ │ │ │ streq r8, [r6], #-3108 @ 0xfffff3dc │ │ │ │ streq r9, [r6], #-752 @ 0xfffffd10 │ │ │ │ bicseq r8, r9, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -247037,15 +247037,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fd984 <__cxa_atexit@plt+0xf1408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b507f7 │ │ │ │ + @ instruction: 0x03b50837 │ │ │ │ streq r8, [r6], #-1448 @ 0xfffffa58 │ │ │ │ streq r8, [r6], #-3188 @ 0xfffff38c │ │ │ │ bicseq r8, r9, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -247179,15 +247179,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fdbbc <__cxa_atexit@plt+0xf1640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b505c2 │ │ │ │ + @ instruction: 0x03b50602 │ │ │ │ streq r8, [r6], #-880 @ 0xfffffc90 │ │ │ │ streq r8, [r6], #-2620 @ 0xfffff5c4 │ │ │ │ bicseq r8, r9, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -247698,15 +247698,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fe3d8 <__cxa_atexit@plt+0xf1e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4fda9 │ │ │ │ + @ instruction: 0x03b4fde9 │ │ │ │ streq r7, [r6], #-2900 @ 0xfffff4ac │ │ │ │ streq r8, [r6], #-544 @ 0xfffffde0 │ │ │ │ bicseq r6, r9, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -247718,15 +247718,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fe428 <__cxa_atexit@plt+0xf1eac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4fd6c │ │ │ │ + @ instruction: 0x03b4fdac │ │ │ │ streq r7, [r6], #-2820 @ 0xfffff4fc │ │ │ │ streq r8, [r6], #-464 @ 0xfffffe30 │ │ │ │ bicseq r6, r9, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -247738,15 +247738,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fe478 <__cxa_atexit@plt+0xf1efc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4fd2c │ │ │ │ + @ instruction: 0x03b4fd6c │ │ │ │ streq r7, [r6], #-2740 @ 0xfffff54c │ │ │ │ streq r8, [r6], #-384 @ 0xfffffe80 │ │ │ │ bicseq r6, r9, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -247758,15 +247758,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fe4c8 <__cxa_atexit@plt+0xf1f4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4fcf0 │ │ │ │ + @ instruction: 0x03b4fd30 │ │ │ │ streq r7, [r6], #-2660 @ 0xfffff59c │ │ │ │ streq r8, [r6], #-304 @ 0xfffffed0 │ │ │ │ bicseq r6, r9, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -247778,15 +247778,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fe518 <__cxa_atexit@plt+0xf1f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4fcb1 │ │ │ │ + @ instruction: 0x03b4fcf1 │ │ │ │ streq r7, [r6], #-2580 @ 0xfffff5ec │ │ │ │ streq r8, [r6], #-224 @ 0xffffff20 │ │ │ │ bicseq r6, r9, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -247798,15 +247798,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fe568 <__cxa_atexit@plt+0xf1fec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4fc76 │ │ │ │ + @ instruction: 0x03b4fcb6 │ │ │ │ streq r7, [r6], #-2500 @ 0xfffff63c │ │ │ │ streq r8, [r6], #-144 @ 0xffffff70 │ │ │ │ bicseq r7, r9, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -248052,15 +248052,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fe960 <__cxa_atexit@plt+0xf23e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f891 │ │ │ │ + @ instruction: 0x03b4f8d1 │ │ │ │ streq r7, [r6], #-1484 @ 0xfffffa34 │ │ │ │ streq r7, [r6], #-3224 @ 0xfffff368 │ │ │ │ bicseq r7, r9, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248199,15 +248199,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ febac <__cxa_atexit@plt+0xf2630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f648 │ │ │ │ + @ instruction: 0x03b4f688 │ │ │ │ streq r7, [r6], #-896 @ 0xfffffc80 │ │ │ │ streq r7, [r6], #-2636 @ 0xfffff5b4 │ │ │ │ bicseq r6, r9, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248219,15 +248219,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ febfc <__cxa_atexit@plt+0xf2680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f600 │ │ │ │ + @ instruction: 0x03b4f640 │ │ │ │ streq r7, [r6], #-816 @ 0xfffffcd0 │ │ │ │ streq r7, [r6], #-2556 @ 0xfffff604 │ │ │ │ bicseq r6, r9, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248239,15 +248239,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fec4c <__cxa_atexit@plt+0xf26d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f5b6 │ │ │ │ + @ instruction: 0x03b4f5f6 │ │ │ │ streq r7, [r6], #-736 @ 0xfffffd20 │ │ │ │ streq r7, [r6], #-2476 @ 0xfffff654 │ │ │ │ bicseq r6, r9, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248259,15 +248259,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fec9c <__cxa_atexit@plt+0xf2720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f570 │ │ │ │ + @ instruction: 0x03b4f5b0 │ │ │ │ streq r7, [r6], #-656 @ 0xfffffd70 │ │ │ │ streq r7, [r6], #-2396 @ 0xfffff6a4 │ │ │ │ bicseq r6, r9, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248279,15 +248279,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fecec <__cxa_atexit@plt+0xf2770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f527 │ │ │ │ + @ instruction: 0x03b4f567 │ │ │ │ streq r7, [r6], #-576 @ 0xfffffdc0 │ │ │ │ streq r7, [r6], #-2316 @ 0xfffff6f4 │ │ │ │ bicseq r6, r9, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248299,15 +248299,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fed3c <__cxa_atexit@plt+0xf27c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f4db │ │ │ │ + @ instruction: 0x03b4f51b │ │ │ │ streq r7, [r6], #-496 @ 0xfffffe10 │ │ │ │ streq r7, [r6], #-2236 @ 0xfffff744 │ │ │ │ bicseq r6, r9, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248319,15 +248319,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ fed8c <__cxa_atexit@plt+0xf2810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f48e │ │ │ │ + @ instruction: 0x03b4f4ce │ │ │ │ streq r7, [r6], #-416 @ 0xfffffe60 │ │ │ │ streq r7, [r6], #-2156 @ 0xfffff794 │ │ │ │ bicseq r6, r9, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248339,15 +248339,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ feddc <__cxa_atexit@plt+0xf2860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f449 │ │ │ │ + @ instruction: 0x03b4f489 │ │ │ │ streq r7, [r6], #-336 @ 0xfffffeb0 │ │ │ │ streq r7, [r6], #-2076 @ 0xfffff7e4 │ │ │ │ bicseq r6, r9, #36, 28 @ 0x240 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -248473,15 +248473,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ feff4 <__cxa_atexit@plt+0xf2a78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f236 │ │ │ │ + @ instruction: 0x03b4f276 │ │ │ │ streq r6, [r6], #-3896 @ 0xfffff0c8 │ │ │ │ streq r7, [r6], #-1540 @ 0xfffff9fc │ │ │ │ bicseq r6, r9, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248512,16 +248512,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [pc, #20] @ ff090 <__cxa_atexit@plt+0xf2b14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, #2 │ │ │ │ moveq r8, r3 │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ - @ instruction: 0x03b4f1a6 │ │ │ │ - @ instruction: 0x03b4f199 │ │ │ │ + @ instruction: 0x03b4f1e6 │ │ │ │ + @ instruction: 0x03b4f1d9 │ │ │ │ streq r7, [r6], #-1384 @ 0xfffffa98 │ │ │ │ bicseq r6, r9, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc ff0d0 <__cxa_atexit@plt+0xf2b54> │ │ │ │ @@ -248532,15 +248532,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff0e0 <__cxa_atexit@plt+0xf2b64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4f161 │ │ │ │ + @ instruction: 0x03b4f1a1 │ │ │ │ streq r6, [r6], #-3660 @ 0xfffff1b4 │ │ │ │ streq r7, [r6], #-1304 @ 0xfffffae8 │ │ │ │ bicseq r6, r9, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -248633,15 +248633,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff274 <__cxa_atexit@plt+0xf2cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4efdb │ │ │ │ + @ instruction: 0x03b4f01b │ │ │ │ streq r6, [r6], #-3256 @ 0xfffff348 │ │ │ │ streq r7, [r6], #-900 @ 0xfffffc7c │ │ │ │ bicseq r5, r9, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248653,15 +248653,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff2c4 <__cxa_atexit@plt+0xf2d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4ef91 │ │ │ │ + @ instruction: 0x03b4efd1 │ │ │ │ streq r6, [r6], #-3176 @ 0xfffff398 │ │ │ │ streq r7, [r6], #-820 @ 0xfffffccc │ │ │ │ bicseq r5, r9, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248673,15 +248673,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff314 <__cxa_atexit@plt+0xf2d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4ef48 │ │ │ │ + @ instruction: 0x03b4ef88 │ │ │ │ streq r6, [r6], #-3096 @ 0xfffff3e8 │ │ │ │ streq r7, [r6], #-740 @ 0xfffffd1c │ │ │ │ bicseq r6, r9, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -248759,15 +248759,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff46c <__cxa_atexit@plt+0xf2ef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4edf7 │ │ │ │ + @ instruction: 0x03b4ee37 │ │ │ │ streq r6, [r6], #-2752 @ 0xfffff540 │ │ │ │ streq r7, [r6], #-396 @ 0xfffffe74 │ │ │ │ bicseq r5, r9, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248779,15 +248779,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff4bc <__cxa_atexit@plt+0xf2f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4edac │ │ │ │ + @ instruction: 0x03b4edec │ │ │ │ streq r6, [r6], #-2672 @ 0xfffff590 │ │ │ │ streq r7, [r6], #-316 @ 0xfffffec4 │ │ │ │ bicseq r6, r9, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -248857,15 +248857,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff5f4 <__cxa_atexit@plt+0xf3078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4ec7c │ │ │ │ + @ instruction: 0x03b4ecbc │ │ │ │ streq r6, [r6], #-2360 @ 0xfffff6c8 │ │ │ │ streq r7, [r6], #-4 │ │ │ │ bicseq r5, r9, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248877,15 +248877,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff644 <__cxa_atexit@plt+0xf30c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4ec34 │ │ │ │ + @ instruction: 0x03b4ec74 │ │ │ │ streq r6, [r6], #-2280 @ 0xfffff718 │ │ │ │ streq r6, [r6], #-4020 @ 0xfffff04c │ │ │ │ bicseq r5, r9, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -248897,15 +248897,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff694 <__cxa_atexit@plt+0xf3118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4ebf5 │ │ │ │ + @ instruction: 0x03b4ec35 │ │ │ │ streq r6, [r6], #-2200 @ 0xfffff768 │ │ │ │ streq r6, [r6], #-3940 @ 0xfffff09c │ │ │ │ bicseq r6, r9, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -249051,15 +249051,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ ff8fc <__cxa_atexit@plt+0xf3380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4e995 │ │ │ │ + @ instruction: 0x03b4e9d5 │ │ │ │ streq r6, [r6], #-1584 @ 0xfffff9d0 │ │ │ │ streq r6, [r6], #-3324 @ 0xfffff304 │ │ │ │ bicseq r6, r9, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -249721,15 +249721,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 100374 <__cxa_atexit@plt+0xf3df8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4df20 │ │ │ │ + @ instruction: 0x03b4df60 │ │ │ │ streq r5, [r6], #-3000 @ 0xfffff448 │ │ │ │ streq r6, [r6], #-644 @ 0xfffffd7c │ │ │ │ bicseq r5, r9, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -249820,15 +249820,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 100500 <__cxa_atexit@plt+0xf3f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4dd98 │ │ │ │ + @ instruction: 0x03b4ddd8 │ │ │ │ streq r5, [r6], #-2604 @ 0xfffff5d4 │ │ │ │ streq r6, [r6], #-248 @ 0xffffff08 │ │ │ │ bicseq r5, r9, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -250034,15 +250034,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 100858 <__cxa_atexit@plt+0xf42dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4da44 │ │ │ │ + @ instruction: 0x03b4da84 │ │ │ │ streq r5, [r6], #-1748 @ 0xfffff92c │ │ │ │ streq r5, [r6], #-3488 @ 0xfffff260 │ │ │ │ bicseq r5, r9, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -250179,15 +250179,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 100a9c <__cxa_atexit@plt+0xf4520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4d802 │ │ │ │ + @ instruction: 0x03b4d842 │ │ │ │ streq r5, [r6], #-1168 @ 0xfffffb70 │ │ │ │ streq r5, [r6], #-2908 @ 0xfffff4a4 │ │ │ │ bicseq r5, r9, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -250355,15 +250355,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 100d5c <__cxa_atexit@plt+0xf47e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4d544 │ │ │ │ + @ instruction: 0x03b4d584 │ │ │ │ streq r5, [r6], #-464 @ 0xfffffe30 │ │ │ │ streq r5, [r6], #-2204 @ 0xfffff764 │ │ │ │ bicseq r4, r9, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -250526,15 +250526,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 101008 <__cxa_atexit@plt+0xf4a8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4d29b │ │ │ │ + @ instruction: 0x03b4d2db │ │ │ │ streq r4, [r6], #-3876 @ 0xfffff0dc │ │ │ │ streq r5, [r6], #-1520 @ 0xfffffa10 │ │ │ │ bicseq r4, r9, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -250758,15 +250758,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1013a8 <__cxa_atexit@plt+0xf4e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4cefe │ │ │ │ + @ instruction: 0x03b4cf3e │ │ │ │ streq r4, [r6], #-2948 @ 0xfffff47c │ │ │ │ streq r5, [r6], #-592 @ 0xfffffdb0 │ │ │ │ bicseq r4, r9, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -250877,15 +250877,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 101584 <__cxa_atexit@plt+0xf5008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4cd25 │ │ │ │ + @ instruction: 0x03b4cd65 │ │ │ │ streq r4, [r6], #-2472 @ 0xfffff658 │ │ │ │ streq r5, [r6], #-116 @ 0xffffff8c │ │ │ │ bicseq r4, r9, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -251304,15 +251304,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 101c30 <__cxa_atexit@plt+0xf56b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4c67c │ │ │ │ + @ instruction: 0x03b4c6bc │ │ │ │ streq r4, [r6], #-764 @ 0xfffffd04 │ │ │ │ streq r4, [r6], #-2504 @ 0xfffff638 │ │ │ │ bicseq r3, r9, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -251324,15 +251324,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 101c80 <__cxa_atexit@plt+0xf5704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4c62f │ │ │ │ + @ instruction: 0x03b4c66f │ │ │ │ streq r4, [r6], #-684 @ 0xfffffd54 │ │ │ │ streq r4, [r6], #-2424 @ 0xfffff688 │ │ │ │ bicseq r3, r9, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -251344,15 +251344,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 101cd0 <__cxa_atexit@plt+0xf5754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4c5e2 │ │ │ │ + @ instruction: 0x03b4c622 │ │ │ │ streq r4, [r6], #-604 @ 0xfffffda4 │ │ │ │ streq r4, [r6], #-2344 @ 0xfffff6d8 │ │ │ │ bicseq r4, r9, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -251512,15 +251512,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 101f70 <__cxa_atexit@plt+0xf59f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4c345 │ │ │ │ + @ instruction: 0x03b4c385 │ │ │ │ streq r3, [r6], #-4028 @ 0xfffff044 │ │ │ │ streq r4, [r6], #-1672 @ 0xfffff978 │ │ │ │ bicseq r3, r9, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -251532,15 +251532,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 101fc0 <__cxa_atexit@plt+0xf5a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4c2f7 │ │ │ │ + @ instruction: 0x03b4c337 │ │ │ │ streq r3, [r6], #-3948 @ 0xfffff094 │ │ │ │ streq r4, [r6], #-1592 @ 0xfffff9c8 │ │ │ │ bicseq r3, r9, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -251552,15 +251552,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 102010 <__cxa_atexit@plt+0xf5a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4c2ad │ │ │ │ + @ instruction: 0x03b4c2ed │ │ │ │ streq r3, [r6], #-3868 @ 0xfffff0e4 │ │ │ │ streq r4, [r6], #-1512 @ 0xfffffa18 │ │ │ │ bicseq r4, r9, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -252757,15 +252757,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1032e4 <__cxa_atexit@plt+0xf6d68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4afdb │ │ │ │ + @ instruction: 0x03b4b01b │ │ │ │ streq r2, [r6], #-3144 @ 0xfffff3b8 │ │ │ │ streq r3, [r6], #-788 @ 0xfffffcec │ │ │ │ bicseq r1, r9, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -252777,15 +252777,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 103334 <__cxa_atexit@plt+0xf6db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4af9b │ │ │ │ + @ instruction: 0x03b4afdb │ │ │ │ streq r2, [r6], #-3064 @ 0xfffff408 │ │ │ │ streq r3, [r6], #-708 @ 0xfffffd3c │ │ │ │ bicseq r3, r9, #4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -252935,15 +252935,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1035ac <__cxa_atexit@plt+0xf7030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4ad35 │ │ │ │ + @ instruction: 0x03b4ad75 │ │ │ │ streq r2, [r6], #-2432 @ 0xfffff680 │ │ │ │ streq r3, [r6], #-76 @ 0xffffffb4 │ │ │ │ bicseq r1, r9, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -252955,15 +252955,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1035fc <__cxa_atexit@plt+0xf7080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4acea │ │ │ │ + @ instruction: 0x03b4ad2a │ │ │ │ streq r2, [r6], #-2352 @ 0xfffff6d0 │ │ │ │ streq r2, [r6], #-4092 @ 0xfffff004 │ │ │ │ bicseq r2, r9, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -253072,15 +253072,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1037d0 <__cxa_atexit@plt+0xf7254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4ab1e │ │ │ │ + @ instruction: 0x03b4ab5e │ │ │ │ streq r2, [r6], #-1884 @ 0xfffff8a4 │ │ │ │ streq r2, [r6], #-3624 @ 0xfffff1d8 │ │ │ │ bicseq r2, r9, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -253392,15 +253392,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 103cd0 <__cxa_atexit@plt+0xf7754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4a623 │ │ │ │ + @ instruction: 0x03b4a663 │ │ │ │ streq r2, [r6], #-604 @ 0xfffffda4 │ │ │ │ streq r2, [r6], #-2344 @ 0xfffff6d8 │ │ │ │ bicseq r2, r9, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -253612,15 +253612,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 104040 <__cxa_atexit@plt+0xf7ac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4a2ba │ │ │ │ + @ instruction: 0x03b4a2fa │ │ │ │ streq r1, [r6], #-3820 @ 0xfffff114 │ │ │ │ streq r2, [r6], #-1464 @ 0xfffffa48 │ │ │ │ bicseq r1, r9, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -253804,15 +253804,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 104340 <__cxa_atexit@plt+0xf7dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b49fbd │ │ │ │ + @ instruction: 0x03b49ffd │ │ │ │ streq r1, [r6], #-3052 @ 0xfffff414 │ │ │ │ streq r2, [r6], #-696 @ 0xfffffd48 │ │ │ │ bicseq r1, r9, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -253874,15 +253874,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 104458 <__cxa_atexit@plt+0xf7edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b49eaf │ │ │ │ + @ instruction: 0x03b49eef │ │ │ │ streq r1, [r6], #-2772 @ 0xfffff52c │ │ │ │ streq r2, [r6], #-416 @ 0xfffffe60 │ │ │ │ bicseq r1, r9, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -253944,15 +253944,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 104570 <__cxa_atexit@plt+0xf7ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b49d9c │ │ │ │ + @ instruction: 0x03b49ddc │ │ │ │ streq r1, [r6], #-2492 @ 0xfffff644 │ │ │ │ streq r2, [r6], #-136 @ 0xffffff78 │ │ │ │ bicseq r1, r9, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -254014,15 +254014,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 104688 <__cxa_atexit@plt+0xf810c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b49c93 │ │ │ │ + @ instruction: 0x03b49cd3 │ │ │ │ streq r1, [r6], #-2212 @ 0xfffff75c │ │ │ │ streq r1, [r6], #-3952 @ 0xfffff090 │ │ │ │ bicseq r1, r9, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -254287,15 +254287,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 104acc <__cxa_atexit@plt+0xf8550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b49856 │ │ │ │ + @ instruction: 0x03b49896 │ │ │ │ streq r1, [r6], #-1120 @ 0xfffffba0 │ │ │ │ streq r1, [r6], #-2860 @ 0xfffff4d4 │ │ │ │ bicseq r1, r9, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -254532,15 +254532,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 104ea0 <__cxa_atexit@plt+0xf8924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b49485 │ │ │ │ + @ instruction: 0x03b494c5 │ │ │ │ streq r1, [r6], #-140 @ 0xffffff74 │ │ │ │ streq r1, [r6], #-1880 @ 0xfffff8a8 │ │ │ │ bicseq r0, r9, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -254770,15 +254770,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 105258 <__cxa_atexit@plt+0xf8cdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b490d4 │ │ │ │ + @ instruction: 0x03b49114 │ │ │ │ streq r0, [r6], #-3284 @ 0xfffff32c │ │ │ │ streq r1, [r6], #-928 @ 0xfffffc60 │ │ │ │ bicseq r0, r9, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -254855,15 +254855,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1053ac <__cxa_atexit@plt+0xf8e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b48f86 │ │ │ │ + @ instruction: 0x03b48fc6 │ │ │ │ streq r0, [r6], #-2944 @ 0xfffff480 │ │ │ │ streq r1, [r6], #-588 @ 0xfffffdb4 │ │ │ │ bicseq r0, r9, #88, 16 @ 0x580000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -254956,15 +254956,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 105540 <__cxa_atexit@plt+0xf8fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b48df6 │ │ │ │ + @ instruction: 0x03b48e36 │ │ │ │ streq r0, [r6], #-2540 @ 0xfffff614 │ │ │ │ streq r1, [r6], #-184 @ 0xffffff48 │ │ │ │ bicseq r0, r9, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -255005,15 +255005,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 105604 <__cxa_atexit@plt+0xf9088> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b48d41 │ │ │ │ + @ instruction: 0x03b48d81 │ │ │ │ streq r0, [r6], #-2344 @ 0xfffff6d8 │ │ │ │ streq r0, [r6], #-4084 @ 0xfffff00c │ │ │ │ bicseq r0, r9, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -255106,15 +255106,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 105798 <__cxa_atexit@plt+0xf921c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b48bb1 │ │ │ │ + @ instruction: 0x03b48bf1 │ │ │ │ streq r0, [r6], #-1940 @ 0xfffff86c │ │ │ │ streq r0, [r6], #-3680 @ 0xfffff1a0 │ │ │ │ bicseq r0, r9, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -255285,15 +255285,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 105a64 <__cxa_atexit@plt+0xf94e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b488f1 │ │ │ │ + @ instruction: 0x03b48931 │ │ │ │ streq r0, [r6], #-1224 @ 0xfffffb38 │ │ │ │ streq r0, [r6], #-2964 @ 0xfffff46c │ │ │ │ bicseq r0, r9, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -256960,15 +256960,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 107490 <__cxa_atexit@plt+0xfaf14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b46ecc │ │ │ │ + @ instruction: 0x03b46f0c │ │ │ │ streq lr, [r5], #-2716 @ 0xfffff564 │ │ │ │ streq pc, [r5], #-360 @ 0xfffffe98 │ │ │ │ bicseq lr, r8, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -257341,15 +257341,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 107a84 <__cxa_atexit@plt+0xfb508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b468dc │ │ │ │ + @ instruction: 0x03b4691c │ │ │ │ streq lr, [r5], #-1192 @ 0xfffffb58 │ │ │ │ streq lr, [r5], #-2932 @ 0xfffff48c │ │ │ │ bicseq lr, r8, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -257555,15 +257555,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 107ddc <__cxa_atexit@plt+0xfb860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b46587 │ │ │ │ + @ instruction: 0x03b465c7 │ │ │ │ streq lr, [r5], #-336 @ 0xfffffeb0 │ │ │ │ streq lr, [r5], #-2076 @ 0xfffff7e4 │ │ │ │ bicseq sp, r8, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -258081,15 +258081,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 108614 <__cxa_atexit@plt+0xfc098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b45d53 │ │ │ │ + @ instruction: 0x03b45d93 │ │ │ │ streq sp, [r5], #-2328 @ 0xfffff6e8 │ │ │ │ streq sp, [r5], #-4068 @ 0xfffff01c │ │ │ │ bicseq sp, r8, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -258475,15 +258475,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 108c3c <__cxa_atexit@plt+0xfc6c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b45730 │ │ │ │ + @ instruction: 0x03b45770 │ │ │ │ streq sp, [r5], #-752 @ 0xfffffd10 │ │ │ │ streq sp, [r5], #-2492 @ 0xfffff644 │ │ │ │ bicseq ip, r8, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -258524,15 +258524,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 108d00 <__cxa_atexit@plt+0xfc784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b45673 │ │ │ │ + @ instruction: 0x03b456b3 │ │ │ │ streq sp, [r5], #-556 @ 0xfffffdd4 │ │ │ │ streq sp, [r5], #-2296 @ 0xfffff708 │ │ │ │ bicseq ip, r8, #4, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -258573,15 +258573,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 108dc4 <__cxa_atexit@plt+0xfc848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b455b4 │ │ │ │ + @ instruction: 0x03b455f4 │ │ │ │ streq sp, [r5], #-360 @ 0xfffffe98 │ │ │ │ streq sp, [r5], #-2100 @ 0xfffff7cc │ │ │ │ bicseq ip, r8, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -258709,15 +258709,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 108fe4 <__cxa_atexit@plt+0xfca68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4539a │ │ │ │ + @ instruction: 0x03b453da │ │ │ │ streq ip, [r5], #-3912 @ 0xfffff0b8 │ │ │ │ streq sp, [r5], #-1556 @ 0xfffff9ec │ │ │ │ bicseq ip, r8, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -258758,15 +258758,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1090a8 <__cxa_atexit@plt+0xfcb2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b452dd │ │ │ │ + @ instruction: 0x03b4531d │ │ │ │ streq ip, [r5], #-3716 @ 0xfffff17c │ │ │ │ streq sp, [r5], #-1360 @ 0xfffffab0 │ │ │ │ bicseq ip, r8, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -259930,15 +259930,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10a2f8 <__cxa_atexit@plt+0xfdd7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b44092 │ │ │ │ + @ instruction: 0x03b440d2 │ │ │ │ streq fp, [r5], #-3124 @ 0xfffff3cc │ │ │ │ streq ip, [r5], #-768 @ 0xfffffd00 │ │ │ │ bicseq fp, r8, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -261048,15 +261048,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10b470 <__cxa_atexit@plt+0xfeef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b42f20 │ │ │ │ + @ instruction: 0x03b42f60 │ │ │ │ streq sl, [r5], #-2748 @ 0xfffff544 │ │ │ │ streq fp, [r5], #-392 @ 0xfffffe78 │ │ │ │ bicseq sl, r8, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -261097,15 +261097,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10b534 <__cxa_atexit@plt+0xfefb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b42e63 │ │ │ │ + @ instruction: 0x03b42ea3 │ │ │ │ streq sl, [r5], #-2552 @ 0xfffff608 │ │ │ │ streq fp, [r5], #-196 @ 0xffffff3c │ │ │ │ bicseq sl, r8, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -261184,15 +261184,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10b690 <__cxa_atexit@plt+0xff114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b42d0c │ │ │ │ + @ instruction: 0x03b42d4c │ │ │ │ streq sl, [r5], #-2204 @ 0xfffff764 │ │ │ │ streq sl, [r5], #-3944 @ 0xfffff098 │ │ │ │ bicseq sl, r8, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -261233,15 +261233,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10b754 <__cxa_atexit@plt+0xff1d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b42c51 │ │ │ │ + @ instruction: 0x03b42c91 │ │ │ │ streq sl, [r5], #-2008 @ 0xfffff828 │ │ │ │ streq sl, [r5], #-3748 @ 0xfffff15c │ │ │ │ bicseq sl, r8, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -261948,15 +261948,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10c280 <__cxa_atexit@plt+0xffd04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b4212a │ │ │ │ + @ instruction: 0x03b4216a │ │ │ │ streq r9, [r5], #-3244 @ 0xfffff354 │ │ │ │ streq sl, [r5], #-888 @ 0xfffffc88 │ │ │ │ bicseq r9, r8, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -262078,15 +262078,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10c488 <__cxa_atexit@plt+0xfff0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b41f2c │ │ │ │ + @ instruction: 0x03b41f6c │ │ │ │ streq r9, [r5], #-2724 @ 0xfffff55c │ │ │ │ streq sl, [r5], #-368 @ 0xfffffe90 │ │ │ │ bicseq r9, r8, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -262207,15 +262207,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10c68c <__cxa_atexit@plt+0x100110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b41d2e │ │ │ │ + @ instruction: 0x03b41d6e │ │ │ │ streq r9, [r5], #-2208 @ 0xfffff760 │ │ │ │ streq r9, [r5], #-3948 @ 0xfffff094 │ │ │ │ bicseq r9, r8, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -263184,15 +263184,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10d5d0 <__cxa_atexit@plt+0x101054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b40df4 │ │ │ │ + @ instruction: 0x03b40e34 │ │ │ │ streq r8, [r5], #-2396 @ 0xfffff6a4 │ │ │ │ streq r9, [r5], #-40 @ 0xffffffd8 │ │ │ │ bicseq r8, r8, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -263233,15 +263233,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10d694 <__cxa_atexit@plt+0x101118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b40d36 │ │ │ │ + @ instruction: 0x03b40d76 │ │ │ │ streq r8, [r5], #-2200 @ 0xfffff768 │ │ │ │ streq r8, [r5], #-3940 @ 0xfffff09c │ │ │ │ bicseq r8, r8, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -263348,15 +263348,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10d860 <__cxa_atexit@plt+0x1012e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b40b70 │ │ │ │ + @ instruction: 0x03b40bb0 │ │ │ │ streq r8, [r5], #-1740 @ 0xfffff934 │ │ │ │ streq r8, [r5], #-3480 @ 0xfffff268 │ │ │ │ bicseq r8, r8, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -264049,15 +264049,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10e354 <__cxa_atexit@plt+0x101dd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b40082 │ │ │ │ + @ instruction: 0x03b400c2 │ │ │ │ streq r7, [r5], #-3032 @ 0xfffff428 │ │ │ │ streq r8, [r5], #-676 @ 0xfffffd5c │ │ │ │ bicseq r7, r8, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -264098,15 +264098,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10e418 <__cxa_atexit@plt+0x101e9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3ffc7 │ │ │ │ + @ instruction: 0x03b40007 │ │ │ │ streq r7, [r5], #-2836 @ 0xfffff4ec │ │ │ │ streq r8, [r5], #-480 @ 0xfffffe20 │ │ │ │ bicseq r7, r8, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -264198,15 +264198,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10e5a8 <__cxa_atexit@plt+0x10202c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3fe3d │ │ │ │ + @ instruction: 0x03b3fe7d │ │ │ │ streq r7, [r5], #-2436 @ 0xfffff67c │ │ │ │ streq r8, [r5], #-80 @ 0xffffffb0 │ │ │ │ bicseq r7, r8, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -264875,15 +264875,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10f03c <__cxa_atexit@plt+0x102ac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3f3b2 │ │ │ │ + @ instruction: 0x03b3f3f2 │ │ │ │ streq r6, [r5], #-3824 @ 0xfffff110 │ │ │ │ streq r7, [r5], #-1468 @ 0xfffffa44 │ │ │ │ bicseq r6, r8, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -264960,15 +264960,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10f190 <__cxa_atexit@plt+0x102c14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3f267 │ │ │ │ + @ instruction: 0x03b3f2a7 │ │ │ │ streq r6, [r5], #-3484 @ 0xfffff264 │ │ │ │ streq r7, [r5], #-1128 @ 0xfffffb98 │ │ │ │ bicseq r6, r8, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -265465,15 +265465,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10f974 <__cxa_atexit@plt+0x1033f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3ea8c │ │ │ │ + @ instruction: 0x03b3eacc │ │ │ │ streq r6, [r5], #-1464 @ 0xfffffa48 │ │ │ │ streq r6, [r5], #-3204 @ 0xfffff37c │ │ │ │ bicseq r6, r8, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -265533,15 +265533,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 10fa84 <__cxa_atexit@plt+0x103508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3e984 │ │ │ │ + @ instruction: 0x03b3e9c4 │ │ │ │ streq r6, [r5], #-1192 @ 0xfffffb58 │ │ │ │ streq r6, [r5], #-2932 @ 0xfffff48c │ │ │ │ bicseq r6, r8, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -266118,15 +266118,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1103a8 <__cxa_atexit@plt+0x103e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3e063 │ │ │ │ + @ instruction: 0x03b3e0a3 │ │ │ │ streq r5, [r5], #-2948 @ 0xfffff47c │ │ │ │ streq r6, [r5], #-592 @ 0xfffffdb0 │ │ │ │ bicseq r5, r8, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -266327,15 +266327,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1106ec <__cxa_atexit@plt+0x104170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3dd22 │ │ │ │ + @ instruction: 0x03b3dd62 │ │ │ │ streq r5, [r5], #-2112 @ 0xfffff7c0 │ │ │ │ streq r5, [r5], #-3852 @ 0xfffff0f4 │ │ │ │ bicseq r5, r8, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -267244,16 +267244,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [pc, #20] @ 111540 <__cxa_atexit@plt+0x104fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, #2 │ │ │ │ moveq r8, r3 │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ - @ instruction: 0x03b3ced9 │ │ │ │ - @ instruction: 0x03b3cece │ │ │ │ + @ instruction: 0x03b3cf19 │ │ │ │ + @ instruction: 0x03b3cf0e │ │ │ │ streq r5, [r5], #-184 @ 0xffffff48 │ │ │ │ bicseq r4, r8, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1115a8 <__cxa_atexit@plt+0x10502c> │ │ │ │ @@ -267313,15 +267313,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 111654 <__cxa_atexit@plt+0x1050d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3cdc7 │ │ │ │ + @ instruction: 0x03b3ce07 │ │ │ │ streq r4, [r5], #-2264 @ 0xfffff728 │ │ │ │ streq r4, [r5], #-4004 @ 0xfffff05c │ │ │ │ bicseq r4, r8, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -267439,15 +267439,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11184c <__cxa_atexit@plt+0x1052d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3cbd7 │ │ │ │ + @ instruction: 0x03b3cc17 │ │ │ │ streq r4, [r5], #-1760 @ 0xfffff920 │ │ │ │ streq r4, [r5], #-3500 @ 0xfffff254 │ │ │ │ bicseq r4, r8, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -268216,15 +268216,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 112470 <__cxa_atexit@plt+0x105ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3bfb9 │ │ │ │ + @ instruction: 0x03b3bff9 │ │ │ │ streq r3, [r5], #-2748 @ 0xfffff544 │ │ │ │ streq r4, [r5], #-392 @ 0xfffffe78 │ │ │ │ bicseq r3, r8, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -268411,15 +268411,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11277c <__cxa_atexit@plt+0x106200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3bcb0 │ │ │ │ + @ instruction: 0x03b3bcf0 │ │ │ │ streq r3, [r5], #-1968 @ 0xfffff850 │ │ │ │ streq r3, [r5], #-3708 @ 0xfffff184 │ │ │ │ bicseq r3, r8, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -268479,15 +268479,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11288c <__cxa_atexit@plt+0x106310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3bbaf │ │ │ │ + @ instruction: 0x03b3bbef │ │ │ │ streq r3, [r5], #-1696 @ 0xfffff960 │ │ │ │ streq r3, [r5], #-3436 @ 0xfffff294 │ │ │ │ bicseq r3, r8, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -268610,15 +268610,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 112a98 <__cxa_atexit@plt+0x10651c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3b9a6 │ │ │ │ + @ instruction: 0x03b3b9e6 │ │ │ │ streq r3, [r5], #-1172 @ 0xfffffb6c │ │ │ │ streq r3, [r5], #-2912 @ 0xfffff4a0 │ │ │ │ bicseq r3, r8, #108, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -268659,15 +268659,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 112b5c <__cxa_atexit@plt+0x1065e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3b8f1 │ │ │ │ + @ instruction: 0x03b3b931 │ │ │ │ streq r3, [r5], #-976 @ 0xfffffc30 │ │ │ │ streq r3, [r5], #-2716 @ 0xfffff564 │ │ │ │ bicseq r3, r8, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -268776,15 +268776,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 112d30 <__cxa_atexit@plt+0x1067b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3b722 │ │ │ │ + @ instruction: 0x03b3b762 │ │ │ │ streq r3, [r5], #-508 @ 0xfffffe04 │ │ │ │ streq r3, [r5], #-2248 @ 0xfffff738 │ │ │ │ bicseq r2, r8, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -268825,15 +268825,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 112df4 <__cxa_atexit@plt+0x106878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3b668 │ │ │ │ + @ instruction: 0x03b3b6a8 │ │ │ │ streq r3, [r5], #-312 @ 0xfffffec8 │ │ │ │ streq r3, [r5], #-2052 @ 0xfffff7fc │ │ │ │ bicseq r2, r8, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -268942,15 +268942,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 112fc8 <__cxa_atexit@plt+0x106a4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3b499 │ │ │ │ + @ instruction: 0x03b3b4d9 │ │ │ │ streq r2, [r5], #-3940 @ 0xfffff09c │ │ │ │ streq r3, [r5], #-1584 @ 0xfffff9d0 │ │ │ │ bicseq r2, r8, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -268991,15 +268991,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11308c <__cxa_atexit@plt+0x106b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3b3e4 │ │ │ │ + @ instruction: 0x03b3b424 │ │ │ │ streq r2, [r5], #-3744 @ 0xfffff160 │ │ │ │ streq r3, [r5], #-1388 @ 0xfffffa94 │ │ │ │ bicseq r2, r8, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -269108,15 +269108,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 113260 <__cxa_atexit@plt+0x106ce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3b215 │ │ │ │ + @ instruction: 0x03b3b255 │ │ │ │ streq r2, [r5], #-3276 @ 0xfffff334 │ │ │ │ streq r3, [r5], #-920 @ 0xfffffc68 │ │ │ │ bicseq r2, r8, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -269157,15 +269157,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 113324 <__cxa_atexit@plt+0x106da8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3b15d │ │ │ │ + @ instruction: 0x03b3b19d │ │ │ │ streq r2, [r5], #-3080 @ 0xfffff3f8 │ │ │ │ streq r3, [r5], #-724 @ 0xfffffd2c │ │ │ │ bicseq r2, r8, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -269276,16 +269276,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [pc, #20] @ 113500 <__cxa_atexit@plt+0x106f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, #2 │ │ │ │ moveq r8, r3 │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ - @ instruction: 0x03b3af92 │ │ │ │ - @ instruction: 0x03b3af7d │ │ │ │ + @ instruction: 0x03b3afd2 │ │ │ │ + @ instruction: 0x03b3afbd │ │ │ │ streq r3, [r5], #-248 @ 0xffffff08 │ │ │ │ bicseq r2, r8, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 113568 <__cxa_atexit@plt+0x106fec> │ │ │ │ @@ -269326,15 +269326,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1135c8 <__cxa_atexit@plt+0x10704c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3aed5 │ │ │ │ + @ instruction: 0x03b3af15 │ │ │ │ streq r2, [r5], #-2404 @ 0xfffff69c │ │ │ │ streq r3, [r5], #-48 @ 0xffffffd0 │ │ │ │ bicseq r2, r8, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -269426,15 +269426,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 113758 <__cxa_atexit@plt+0x1071dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3ad49 │ │ │ │ + @ instruction: 0x03b3ad89 │ │ │ │ streq r2, [r5], #-2004 @ 0xfffff82c │ │ │ │ streq r2, [r5], #-3744 @ 0xfffff160 │ │ │ │ bicseq r2, r8, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -269475,15 +269475,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11381c <__cxa_atexit@plt+0x1072a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3ac98 │ │ │ │ + @ instruction: 0x03b3acd8 │ │ │ │ streq r2, [r5], #-1808 @ 0xfffff8f0 │ │ │ │ streq r2, [r5], #-3548 @ 0xfffff224 │ │ │ │ bicseq r2, r8, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -269622,15 +269622,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 113a68 <__cxa_atexit@plt+0x1074ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3aa50 │ │ │ │ + @ instruction: 0x03b3aa90 │ │ │ │ streq r2, [r5], #-1220 @ 0xfffffb3c │ │ │ │ streq r2, [r5], #-2960 @ 0xfffff470 │ │ │ │ bicseq r2, r8, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -269722,15 +269722,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 113bf8 <__cxa_atexit@plt+0x10767c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3a8c3 │ │ │ │ + @ instruction: 0x03b3a903 │ │ │ │ streq r2, [r5], #-820 @ 0xfffffccc │ │ │ │ streq r2, [r5], #-2560 @ 0xfffff600 │ │ │ │ bicseq r2, r8, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -269848,15 +269848,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 113df0 <__cxa_atexit@plt+0x107874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3a6da │ │ │ │ + @ instruction: 0x03b3a71a │ │ │ │ streq r2, [r5], #-316 @ 0xfffffec4 │ │ │ │ streq r2, [r5], #-2056 @ 0xfffff7f8 │ │ │ │ bicseq r1, r8, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270009,15 +270009,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 114074 <__cxa_atexit@plt+0x107af8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3a45a │ │ │ │ + @ instruction: 0x03b3a49a │ │ │ │ streq r1, [r5], #-3768 @ 0xfffff148 │ │ │ │ streq r2, [r5], #-1412 @ 0xfffffa7c │ │ │ │ bicseq r1, r8, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270128,16 +270128,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [pc, #20] @ 114250 <__cxa_atexit@plt+0x107cd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, #2 │ │ │ │ moveq r8, r3 │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ - @ instruction: 0x03b3a28a │ │ │ │ - @ instruction: 0x03b3a279 │ │ │ │ + @ instruction: 0x03b3a2ca │ │ │ │ + @ instruction: 0x03b3a2b9 │ │ │ │ streq r2, [r5], #-936 @ 0xfffffc58 │ │ │ │ bicseq r1, r8, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 1142b8 <__cxa_atexit@plt+0x107d3c> │ │ │ │ @@ -270178,15 +270178,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 114318 <__cxa_atexit@plt+0x107d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3a1c9 │ │ │ │ + @ instruction: 0x03b3a209 │ │ │ │ streq r1, [r5], #-3092 @ 0xfffff3ec │ │ │ │ streq r2, [r5], #-736 @ 0xfffffd20 │ │ │ │ bicseq r1, r8, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270315,15 +270315,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11453c <__cxa_atexit@plt+0x107fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39fb4 │ │ │ │ + @ instruction: 0x03b39ff4 │ │ │ │ streq r1, [r5], #-2544 @ 0xfffff610 │ │ │ │ streq r2, [r5], #-188 @ 0xffffff44 │ │ │ │ bicseq r1, r8, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270379,15 +270379,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11463c <__cxa_atexit@plt+0x1080c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39eb8 │ │ │ │ + @ instruction: 0x03b39ef8 │ │ │ │ streq r1, [r5], #-2288 @ 0xfffff710 │ │ │ │ streq r1, [r5], #-4028 @ 0xfffff044 │ │ │ │ bicseq r1, r8, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270428,15 +270428,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 114700 <__cxa_atexit@plt+0x108184> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39dfd │ │ │ │ + @ instruction: 0x03b39e3d │ │ │ │ streq r1, [r5], #-2092 @ 0xfffff7d4 │ │ │ │ streq r1, [r5], #-3832 @ 0xfffff108 │ │ │ │ bicseq r1, r8, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270477,15 +270477,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1147c4 <__cxa_atexit@plt+0x108248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39d48 │ │ │ │ + @ instruction: 0x03b39d88 │ │ │ │ streq r1, [r5], #-1896 @ 0xfffff898 │ │ │ │ streq r1, [r5], #-3636 @ 0xfffff1cc │ │ │ │ bicseq r1, r8, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270541,15 +270541,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1148c4 <__cxa_atexit@plt+0x108348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39c4c │ │ │ │ + @ instruction: 0x03b39c8c │ │ │ │ streq r1, [r5], #-1640 @ 0xfffff998 │ │ │ │ streq r1, [r5], #-3380 @ 0xfffff2cc │ │ │ │ bicseq r1, r8, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270590,15 +270590,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 114988 <__cxa_atexit@plt+0x10840c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39b90 │ │ │ │ + @ instruction: 0x03b39bd0 │ │ │ │ streq r1, [r5], #-1444 @ 0xfffffa5c │ │ │ │ streq r1, [r5], #-3184 @ 0xfffff390 │ │ │ │ bicseq r1, r8, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270675,15 +270675,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 114adc <__cxa_atexit@plt+0x108560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39a40 │ │ │ │ + @ instruction: 0x03b39a80 │ │ │ │ streq r1, [r5], #-1104 @ 0xfffffbb0 │ │ │ │ streq r1, [r5], #-2844 @ 0xfffff4e4 │ │ │ │ bicseq r1, r8, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270761,15 +270761,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 114c34 <__cxa_atexit@plt+0x1086b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b398f4 │ │ │ │ + @ instruction: 0x03b39934 │ │ │ │ streq r1, [r5], #-760 @ 0xfffffd08 │ │ │ │ streq r1, [r5], #-2500 @ 0xfffff63c │ │ │ │ bicseq r0, r8, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -270810,15 +270810,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 114cf8 <__cxa_atexit@plt+0x10877c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39835 │ │ │ │ + @ instruction: 0x03b39875 │ │ │ │ streq r1, [r5], #-564 @ 0xfffffdcc │ │ │ │ streq r1, [r5], #-2304 @ 0xfffff700 │ │ │ │ bicseq r0, r8, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -271116,15 +271116,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1151c0 <__cxa_atexit@plt+0x108c44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39372 │ │ │ │ + @ instruction: 0x03b393b2 │ │ │ │ streq r0, [r5], #-3436 @ 0xfffff294 │ │ │ │ streq r1, [r5], #-1080 @ 0xfffffbc8 │ │ │ │ bicseq r0, r8, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -271180,15 +271180,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1152c0 <__cxa_atexit@plt+0x108d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b39276 │ │ │ │ + @ instruction: 0x03b392b6 │ │ │ │ streq r0, [r5], #-3180 @ 0xfffff394 │ │ │ │ streq r1, [r5], #-824 @ 0xfffffcc8 │ │ │ │ bicseq r0, r8, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -271408,15 +271408,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 115650 <__cxa_atexit@plt+0x1090d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b38ee9 │ │ │ │ + @ instruction: 0x03b38f29 │ │ │ │ streq r0, [r5], #-2268 @ 0xfffff724 │ │ │ │ streq r0, [r5], #-4008 @ 0xfffff058 │ │ │ │ bicseq r0, r8, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -273151,15 +273151,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11718c <__cxa_atexit@plt+0x10ac10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b373ba │ │ │ │ + @ instruction: 0x03b373fa │ │ │ │ streq lr, [r4], #-3488 @ 0xfffff260 │ │ │ │ streq pc, [r4], #-1132 @ 0xfffffb94 │ │ │ │ bicseq lr, r7, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -273308,15 +273308,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 117400 <__cxa_atexit@plt+0x10ae84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3714d │ │ │ │ + @ instruction: 0x03b3718d │ │ │ │ streq lr, [r4], #-2860 @ 0xfffff4d4 │ │ │ │ streq pc, [r4], #-504 @ 0xfffffe08 │ │ │ │ bicseq lr, r7, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -273678,15 +273678,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1179c8 <__cxa_atexit@plt+0x10b44c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b36b88 │ │ │ │ + @ instruction: 0x03b36bc8 │ │ │ │ streq lr, [r4], #-1380 @ 0xfffffa9c │ │ │ │ streq lr, [r4], #-3120 @ 0xfffff3d0 │ │ │ │ bicseq pc, r7, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -273717,15 +273717,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 117a64 <__cxa_atexit@plt+0x10b4e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b36aee │ │ │ │ + @ instruction: 0x03b36b2e │ │ │ │ streq lr, [r4], #-1224 @ 0xfffffb38 │ │ │ │ streq lr, [r4], #-2964 @ 0xfffff46c │ │ │ │ bicseq lr, r7, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -274233,15 +274233,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 118274 <__cxa_atexit@plt+0x10bcf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b362e1 │ │ │ │ + @ instruction: 0x03b36321 │ │ │ │ streq sp, [r4], #-3256 @ 0xfffff348 │ │ │ │ streq lr, [r4], #-900 @ 0xfffffc7c │ │ │ │ bicseq sp, r7, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -274386,15 +274386,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1184d8 <__cxa_atexit@plt+0x10bf5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b36080 │ │ │ │ + @ instruction: 0x03b360c0 │ │ │ │ streq sp, [r4], #-2644 @ 0xfffff5ac │ │ │ │ streq lr, [r4], #-288 @ 0xfffffee0 │ │ │ │ bicseq sp, r7, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -274711,15 +274711,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1189ec <__cxa_atexit@plt+0x10c470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b35b6e │ │ │ │ + @ instruction: 0x03b35bae │ │ │ │ streq sp, [r4], #-1344 @ 0xfffffac0 │ │ │ │ streq sp, [r4], #-3084 @ 0xfffff3f4 │ │ │ │ bicseq sp, r7, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -274760,15 +274760,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 118ab0 <__cxa_atexit@plt+0x10c534> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b35aad │ │ │ │ + @ instruction: 0x03b35aed │ │ │ │ streq sp, [r4], #-1148 @ 0xfffffb84 │ │ │ │ streq sp, [r4], #-2888 @ 0xfffff4b8 │ │ │ │ bicseq sp, r7, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -274846,15 +274846,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 118c08 <__cxa_atexit@plt+0x10c68c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b35957 │ │ │ │ + @ instruction: 0x03b35997 │ │ │ │ streq sp, [r4], #-804 @ 0xfffffcdc │ │ │ │ streq sp, [r4], #-2544 @ 0xfffff610 │ │ │ │ bicseq sp, r7, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -275546,15 +275546,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1196f8 <__cxa_atexit@plt+0x10d17c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b34e69 │ │ │ │ + @ instruction: 0x03b34ea9 │ │ │ │ streq ip, [r4], #-2100 @ 0xfffff7cc │ │ │ │ streq ip, [r4], #-3840 @ 0xfffff100 │ │ │ │ bicseq ip, r7, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -275637,15 +275637,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 119864 <__cxa_atexit@plt+0x10d2e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b34d00 │ │ │ │ + @ instruction: 0x03b34d40 │ │ │ │ streq ip, [r4], #-1736 @ 0xfffff938 │ │ │ │ streq ip, [r4], #-3476 @ 0xfffff26c │ │ │ │ bicseq ip, r7, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -276267,15 +276267,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11a23c <__cxa_atexit@plt+0x10dcc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3432c │ │ │ │ + @ instruction: 0x03b3436c │ │ │ │ streq fp, [r4], #-3312 @ 0xfffff310 │ │ │ │ streq ip, [r4], #-956 @ 0xfffffc44 │ │ │ │ bicseq fp, r7, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -276689,15 +276689,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11a8d4 <__cxa_atexit@plt+0x10e358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b33c97 │ │ │ │ + @ instruction: 0x03b33cd7 │ │ │ │ streq fp, [r4], #-1624 @ 0xfffff9a8 │ │ │ │ streq fp, [r4], #-3364 @ 0xfffff2dc │ │ │ │ bicseq fp, r7, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -276757,15 +276757,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11a9e4 <__cxa_atexit@plt+0x10e468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b33b8c │ │ │ │ + @ instruction: 0x03b33bcc │ │ │ │ streq fp, [r4], #-1352 @ 0xfffffab8 │ │ │ │ streq fp, [r4], #-3092 @ 0xfffff3ec │ │ │ │ bicseq fp, r7, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -276825,15 +276825,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11aaf4 <__cxa_atexit@plt+0x10e578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b33a81 │ │ │ │ + @ instruction: 0x03b33ac1 │ │ │ │ streq fp, [r4], #-1080 @ 0xfffffbc8 │ │ │ │ streq fp, [r4], #-2820 @ 0xfffff4fc │ │ │ │ bicseq fp, r7, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -277015,15 +277015,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11adec <__cxa_atexit@plt+0x10e870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3378c │ │ │ │ + @ instruction: 0x03b337cc │ │ │ │ streq fp, [r4], #-320 @ 0xfffffec0 │ │ │ │ streq fp, [r4], #-2060 @ 0xfffff7f4 │ │ │ │ bicseq sl, r7, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -277447,15 +277447,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11b4ac <__cxa_atexit@plt+0x10ef30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b330cf │ │ │ │ + @ instruction: 0x03b3310f │ │ │ │ streq sl, [r4], #-2688 @ 0xfffff580 │ │ │ │ streq fp, [r4], #-332 @ 0xfffffeb4 │ │ │ │ bicseq sl, r7, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -277496,15 +277496,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11b570 <__cxa_atexit@plt+0x10eff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3300d │ │ │ │ + @ instruction: 0x03b3304d │ │ │ │ streq sl, [r4], #-2492 @ 0xfffff644 │ │ │ │ streq fp, [r4], #-136 @ 0xffffff78 │ │ │ │ bicseq sl, r7, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -277616,15 +277616,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11b750 <__cxa_atexit@plt+0x10f1d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b32e2f │ │ │ │ + @ instruction: 0x03b32e6f │ │ │ │ streq sl, [r4], #-2012 @ 0xfffff824 │ │ │ │ streq sl, [r4], #-3752 @ 0xfffff158 │ │ │ │ bicseq sl, r7, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -277684,15 +277684,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11b860 <__cxa_atexit@plt+0x10f2e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b32d22 │ │ │ │ + @ instruction: 0x03b32d62 │ │ │ │ streq sl, [r4], #-1740 @ 0xfffff934 │ │ │ │ streq sl, [r4], #-3480 @ 0xfffff268 │ │ │ │ bicseq sl, r7, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -278374,15 +278374,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11c328 <__cxa_atexit@plt+0x10fdac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3225f │ │ │ │ + @ instruction: 0x03b3229f │ │ │ │ streq r9, [r4], #-3076 @ 0xfffff3fc │ │ │ │ streq sl, [r4], #-720 @ 0xfffffd30 │ │ │ │ bicseq r9, r7, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -278761,15 +278761,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11c934 <__cxa_atexit@plt+0x1103b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b31c56 │ │ │ │ + @ instruction: 0x03b31c96 │ │ │ │ streq r9, [r4], #-1528 @ 0xfffffa08 │ │ │ │ streq r9, [r4], #-3268 @ 0xfffff33c │ │ │ │ bicseq r9, r7, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -279863,15 +279863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11da6c <__cxa_atexit@plt+0x1114f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b30b22 │ │ │ │ + @ instruction: 0x03b30b62 │ │ │ │ streq r8, [r4], #-1216 @ 0xfffffb40 │ │ │ │ streq r8, [r4], #-2956 @ 0xfffff474 │ │ │ │ bicseq r8, r7, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -279950,15 +279950,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11dbc8 <__cxa_atexit@plt+0x11164c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b309c9 │ │ │ │ + @ instruction: 0x03b30a09 │ │ │ │ streq r8, [r4], #-868 @ 0xfffffc9c │ │ │ │ streq r8, [r4], #-2608 @ 0xfffff5d0 │ │ │ │ bicseq r8, r7, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -280018,15 +280018,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11dcd8 <__cxa_atexit@plt+0x11175c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b308bc │ │ │ │ + @ instruction: 0x03b308fc │ │ │ │ streq r8, [r4], #-596 @ 0xfffffdac │ │ │ │ streq r8, [r4], #-2336 @ 0xfffff6e0 │ │ │ │ bicseq r7, r7, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -280154,15 +280154,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11def8 <__cxa_atexit@plt+0x11197c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b3069f │ │ │ │ + @ instruction: 0x03b306df │ │ │ │ streq r8, [r4], #-52 @ 0xffffffcc │ │ │ │ streq r8, [r4], #-1792 @ 0xfffff900 │ │ │ │ bicseq r7, r7, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -280290,15 +280290,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11e118 <__cxa_atexit@plt+0x111b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b30482 │ │ │ │ + @ instruction: 0x03b304c2 │ │ │ │ streq r7, [r4], #-3604 @ 0xfffff1ec │ │ │ │ streq r8, [r4], #-1248 @ 0xfffffb20 │ │ │ │ bicseq r7, r7, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -280377,15 +280377,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11e274 <__cxa_atexit@plt+0x111cf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b30329 │ │ │ │ + @ instruction: 0x03b30369 │ │ │ │ streq r7, [r4], #-3256 @ 0xfffff348 │ │ │ │ streq r8, [r4], #-900 @ 0xfffffc7c │ │ │ │ bicseq r7, r7, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -281160,15 +281160,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11eeb0 <__cxa_atexit@plt+0x112934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2f6f0 │ │ │ │ + @ instruction: 0x03b2f730 │ │ │ │ streq r7, [r4], #-124 @ 0xffffff84 │ │ │ │ streq r7, [r4], #-1864 @ 0xfffff8b8 │ │ │ │ bicseq r6, r7, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -281355,15 +281355,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11f1bc <__cxa_atexit@plt+0x112c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2f3e7 │ │ │ │ + @ instruction: 0x03b2f427 │ │ │ │ streq r6, [r4], #-3440 @ 0xfffff290 │ │ │ │ streq r7, [r4], #-1084 @ 0xfffffbc4 │ │ │ │ bicseq r6, r7, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -281419,15 +281419,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11f2bc <__cxa_atexit@plt+0x112d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2f2e9 │ │ │ │ + @ instruction: 0x03b2f329 │ │ │ │ streq r6, [r4], #-3184 @ 0xfffff390 │ │ │ │ streq r7, [r4], #-828 @ 0xfffffcc4 │ │ │ │ bicseq r6, r7, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -281468,15 +281468,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11f380 <__cxa_atexit@plt+0x112e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2f228 │ │ │ │ + @ instruction: 0x03b2f268 │ │ │ │ streq r6, [r4], #-2988 @ 0xfffff454 │ │ │ │ streq r7, [r4], #-632 @ 0xfffffd88 │ │ │ │ bicseq r7, r7, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -281517,15 +281517,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11f444 <__cxa_atexit@plt+0x112ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2f167 │ │ │ │ + @ instruction: 0x03b2f1a7 │ │ │ │ streq r6, [r4], #-2792 @ 0xfffff518 │ │ │ │ streq r7, [r4], #-436 @ 0xfffffe4c │ │ │ │ bicseq r7, r7, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -281603,15 +281603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11f59c <__cxa_atexit@plt+0x113020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2f011 │ │ │ │ + @ instruction: 0x03b2f051 │ │ │ │ streq r6, [r4], #-2448 @ 0xfffff670 │ │ │ │ streq r7, [r4], #-92 @ 0xffffffa4 │ │ │ │ bicseq r7, r7, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -281740,15 +281740,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 11f7c0 <__cxa_atexit@plt+0x113244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2edef │ │ │ │ + @ instruction: 0x03b2ee2f │ │ │ │ streq r6, [r4], #-1900 @ 0xfffff894 │ │ │ │ streq r6, [r4], #-3640 @ 0xfffff1c8 │ │ │ │ bicseq r6, r7, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -282275,15 +282275,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12001c <__cxa_atexit@plt+0x113aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2e596 │ │ │ │ + @ instruction: 0x03b2e5d6 │ │ │ │ streq r5, [r4], #-3856 @ 0xfffff0f0 │ │ │ │ streq r6, [r4], #-1500 @ 0xfffffa24 │ │ │ │ bicseq r5, r7, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -282581,15 +282581,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1204e4 <__cxa_atexit@plt+0x113f68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2e0d1 │ │ │ │ + @ instruction: 0x03b2e111 │ │ │ │ streq r5, [r4], #-2632 @ 0xfffff5b8 │ │ │ │ streq r6, [r4], #-276 @ 0xfffffeec │ │ │ │ bicseq r5, r7, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -282649,15 +282649,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1205f4 <__cxa_atexit@plt+0x114078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2dfc4 │ │ │ │ + @ instruction: 0x03b2e004 │ │ │ │ streq r5, [r4], #-2360 @ 0xfffff6c8 │ │ │ │ streq r6, [r4], #-4 │ │ │ │ bicseq r5, r7, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -282698,15 +282698,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1206b8 <__cxa_atexit@plt+0x11413c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2df03 │ │ │ │ + @ instruction: 0x03b2df43 │ │ │ │ streq r5, [r4], #-2164 @ 0xfffff78c │ │ │ │ streq r5, [r4], #-3904 @ 0xfffff0c0 │ │ │ │ bicseq r5, r7, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -282815,15 +282815,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12088c <__cxa_atexit@plt+0x114310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2dd34 │ │ │ │ + @ instruction: 0x03b2dd74 │ │ │ │ streq r5, [r4], #-1696 @ 0xfffff960 │ │ │ │ streq r5, [r4], #-3436 @ 0xfffff294 │ │ │ │ bicseq r5, r7, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -282883,15 +282883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12099c <__cxa_atexit@plt+0x114420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2dc28 │ │ │ │ + @ instruction: 0x03b2dc68 │ │ │ │ streq r5, [r4], #-1424 @ 0xfffffa70 │ │ │ │ streq r5, [r4], #-3164 @ 0xfffff3a4 │ │ │ │ bicseq r5, r7, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -282925,15 +282925,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 120a44 <__cxa_atexit@plt+0x1144c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2db84 │ │ │ │ + @ instruction: 0x03b2dbc4 │ │ │ │ streq r5, [r4], #-1256 @ 0xfffffb18 │ │ │ │ streq r5, [r4], #-2996 @ 0xfffff44c │ │ │ │ bicseq r6, r7, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -283072,15 +283072,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 120c90 <__cxa_atexit@plt+0x114714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2d941 │ │ │ │ + @ instruction: 0x03b2d981 │ │ │ │ streq r5, [r4], #-668 @ 0xfffffd64 │ │ │ │ streq r5, [r4], #-2408 @ 0xfffff698 │ │ │ │ bicseq r5, r7, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -283114,15 +283114,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 120d38 <__cxa_atexit@plt+0x1147bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2d89d │ │ │ │ + @ instruction: 0x03b2d8dd │ │ │ │ streq r5, [r4], #-500 @ 0xfffffe0c │ │ │ │ streq r5, [r4], #-2240 @ 0xfffff740 │ │ │ │ bicseq r5, r7, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -283261,15 +283261,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 120f84 <__cxa_atexit@plt+0x114a08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2d659 │ │ │ │ + @ instruction: 0x03b2d699 │ │ │ │ streq r4, [r4], #-4008 @ 0xfffff058 │ │ │ │ streq r5, [r4], #-1652 @ 0xfffff98c │ │ │ │ bicseq r4, r7, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -283506,15 +283506,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 121358 <__cxa_atexit@plt+0x114ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2d289 │ │ │ │ + @ instruction: 0x03b2d2c9 │ │ │ │ streq r4, [r4], #-3028 @ 0xfffff42c │ │ │ │ streq r5, [r4], #-672 @ 0xfffffd60 │ │ │ │ bicseq r4, r7, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -283574,15 +283574,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 121468 <__cxa_atexit@plt+0x114eec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2d187 │ │ │ │ + @ instruction: 0x03b2d1c7 │ │ │ │ streq r4, [r4], #-2756 @ 0xfffff53c │ │ │ │ streq r5, [r4], #-400 @ 0xfffffe70 │ │ │ │ bicseq r4, r7, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -283642,15 +283642,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 121578 <__cxa_atexit@plt+0x114ffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2d07a │ │ │ │ + @ instruction: 0x03b2d0ba │ │ │ │ streq r4, [r4], #-2484 @ 0xfffff64c │ │ │ │ streq r5, [r4], #-128 @ 0xffffff80 │ │ │ │ bicseq r4, r7, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -283831,15 +283831,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12186c <__cxa_atexit@plt+0x1152f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2cd8b │ │ │ │ + @ instruction: 0x03b2cdcb │ │ │ │ streq r4, [r4], #-1728 @ 0xfffff940 │ │ │ │ streq r4, [r4], #-3468 @ 0xfffff274 │ │ │ │ bicseq r4, r7, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -284030,15 +284030,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 121b88 <__cxa_atexit@plt+0x11560c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2ca72 │ │ │ │ + @ instruction: 0x03b2cab2 │ │ │ │ streq r4, [r4], #-932 @ 0xfffffc5c │ │ │ │ streq r4, [r4], #-2672 @ 0xfffff590 │ │ │ │ bicseq r4, r7, #124 @ 0x7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -284229,15 +284229,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 121ea4 <__cxa_atexit@plt+0x115928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2c759 │ │ │ │ + @ instruction: 0x03b2c799 │ │ │ │ streq r4, [r4], #-136 @ 0xffffff78 │ │ │ │ streq r4, [r4], #-1876 @ 0xfffff8ac │ │ │ │ bicseq r3, r7, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -284428,15 +284428,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1221c0 <__cxa_atexit@plt+0x115c44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2c441 │ │ │ │ + @ instruction: 0x03b2c481 │ │ │ │ streq r3, [r4], #-3436 @ 0xfffff294 │ │ │ │ streq r4, [r4], #-1080 @ 0xfffffbc8 │ │ │ │ bicseq r3, r7, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -284608,15 +284608,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 122490 <__cxa_atexit@plt+0x115f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2c175 │ │ │ │ + @ instruction: 0x03b2c1b5 │ │ │ │ streq r3, [r4], #-2716 @ 0xfffff564 │ │ │ │ streq r4, [r4], #-360 @ 0xfffffe98 │ │ │ │ bicseq r3, r7, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -284676,15 +284676,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1225a0 <__cxa_atexit@plt+0x116024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2c068 │ │ │ │ + @ instruction: 0x03b2c0a8 │ │ │ │ streq r3, [r4], #-2444 @ 0xfffff674 │ │ │ │ streq r4, [r4], #-88 @ 0xffffffa8 │ │ │ │ bicseq r3, r7, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -284725,15 +284725,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 122664 <__cxa_atexit@plt+0x1160e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2bfa7 │ │ │ │ + @ instruction: 0x03b2bfe7 │ │ │ │ streq r3, [r4], #-2248 @ 0xfffff738 │ │ │ │ streq r3, [r4], #-3988 @ 0xfffff06c │ │ │ │ bicseq r3, r7, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -284774,15 +284774,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 122728 <__cxa_atexit@plt+0x1161ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2bee5 │ │ │ │ + @ instruction: 0x03b2bf25 │ │ │ │ streq r3, [r4], #-2052 @ 0xfffff7fc │ │ │ │ streq r3, [r4], #-3792 @ 0xfffff130 │ │ │ │ bicseq r3, r7, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -284894,15 +284894,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 122908 <__cxa_atexit@plt+0x11638c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2bd07 │ │ │ │ + @ instruction: 0x03b2bd47 │ │ │ │ streq r3, [r4], #-1572 @ 0xfffff9dc │ │ │ │ streq r3, [r4], #-3312 @ 0xfffff310 │ │ │ │ bicseq r3, r7, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -286977,15 +286977,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 124994 <__cxa_atexit@plt+0x118418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b29c81 │ │ │ │ + @ instruction: 0x03b29cc1 │ │ │ │ streq r1, [r4], #-1432 @ 0xfffffa68 │ │ │ │ streq r1, [r4], #-3172 @ 0xfffff39c │ │ │ │ bicseq r2, r7, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -287120,15 +287120,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 124bd0 <__cxa_atexit@plt+0x118654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b29a48 │ │ │ │ + @ instruction: 0x03b29a88 │ │ │ │ streq r1, [r4], #-860 @ 0xfffffca4 │ │ │ │ streq r1, [r4], #-2600 @ 0xfffff5d8 │ │ │ │ bicseq r1, r7, #52 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -287458,15 +287458,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 125118 <__cxa_atexit@plt+0x118b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b29503 │ │ │ │ + @ instruction: 0x03b29543 │ │ │ │ streq r0, [r4], #-3604 @ 0xfffff1ec │ │ │ │ streq r1, [r4], #-1248 @ 0xfffffb20 │ │ │ │ bicseq r0, r7, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -287558,15 +287558,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1252a8 <__cxa_atexit@plt+0x118d2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b29376 │ │ │ │ + @ instruction: 0x03b293b6 │ │ │ │ streq r0, [r4], #-3204 @ 0xfffff37c │ │ │ │ streq r1, [r4], #-848 @ 0xfffffcb0 │ │ │ │ bicseq r0, r7, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -288153,15 +288153,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 125bf4 <__cxa_atexit@plt+0x119678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b28a2e │ │ │ │ + @ instruction: 0x03b28a6e │ │ │ │ streq r0, [r4], #-824 @ 0xfffffcc8 │ │ │ │ streq r0, [r4], #-2564 @ 0xfffff5fc │ │ │ │ bicseq r0, r7, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -289257,15 +289257,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 126d34 <__cxa_atexit@plt+0x11a7b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b278f0 │ │ │ │ + @ instruction: 0x03b27930 │ │ │ │ streq pc, [r3], #-504 @ 0xfffffe08 │ │ │ │ streq pc, [r3], #-2244 @ 0xfffff73c │ │ │ │ bicseq lr, r6, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -289456,15 +289456,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 127050 <__cxa_atexit@plt+0x11aad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b275d7 │ │ │ │ + @ instruction: 0x03b27617 │ │ │ │ streq lr, [r3], #-3804 @ 0xfffff124 │ │ │ │ streq pc, [r3], #-1448 @ 0xfffffa58 │ │ │ │ bicseq lr, r6, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -289768,15 +289768,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 127530 <__cxa_atexit@plt+0x11afb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b270fa │ │ │ │ + @ instruction: 0x03b2713a │ │ │ │ streq lr, [r3], #-2556 @ 0xfffff604 │ │ │ │ streq pc, [r3], #-200 @ 0xffffff38 │ │ │ │ bicseq lr, r6, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -290303,15 +290303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 127d8c <__cxa_atexit@plt+0x11b810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b268a1 │ │ │ │ + @ instruction: 0x03b268e1 │ │ │ │ streq lr, [r3], #-416 @ 0xfffffe60 │ │ │ │ streq lr, [r3], #-2156 @ 0xfffff794 │ │ │ │ bicseq sp, r6, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -290609,15 +290609,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 128254 <__cxa_atexit@plt+0x11bcd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b263dc │ │ │ │ + @ instruction: 0x03b2641c │ │ │ │ streq sp, [r3], #-3288 @ 0xfffff328 │ │ │ │ streq lr, [r3], #-932 @ 0xfffffc5c │ │ │ │ bicseq sp, r6, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -290677,15 +290677,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 128364 <__cxa_atexit@plt+0x11bde8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b262cf │ │ │ │ + @ instruction: 0x03b2630f │ │ │ │ streq sp, [r3], #-3016 @ 0xfffff438 │ │ │ │ streq lr, [r3], #-660 @ 0xfffffd6c │ │ │ │ bicseq sp, r6, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -290726,15 +290726,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 128428 <__cxa_atexit@plt+0x11beac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2620e │ │ │ │ + @ instruction: 0x03b2624e │ │ │ │ streq sp, [r3], #-2820 @ 0xfffff4fc │ │ │ │ streq lr, [r3], #-464 @ 0xfffffe30 │ │ │ │ bicseq sp, r6, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -290843,15 +290843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1285fc <__cxa_atexit@plt+0x11c080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2603d │ │ │ │ + @ instruction: 0x03b2607d │ │ │ │ streq sp, [r3], #-2352 @ 0xfffff6d0 │ │ │ │ streq sp, [r3], #-4092 @ 0xfffff004 │ │ │ │ bicseq sp, r6, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -290892,15 +290892,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1286c0 <__cxa_atexit@plt+0x11c144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b25f7c │ │ │ │ + @ instruction: 0x03b25fbc │ │ │ │ streq sp, [r3], #-2156 @ 0xfffff794 │ │ │ │ streq sp, [r3], #-3896 @ 0xfffff0c8 │ │ │ │ bicseq lr, r6, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -290941,15 +290941,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 128784 <__cxa_atexit@plt+0x11c208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b25ebb │ │ │ │ + @ instruction: 0x03b25efb │ │ │ │ streq sp, [r3], #-1960 @ 0xfffff858 │ │ │ │ streq sp, [r3], #-3700 @ 0xfffff18c │ │ │ │ bicseq lr, r6, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -291027,15 +291027,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1288dc <__cxa_atexit@plt+0x11c360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b25d65 │ │ │ │ + @ instruction: 0x03b25da5 │ │ │ │ streq sp, [r3], #-1616 @ 0xfffff9b0 │ │ │ │ streq sp, [r3], #-3356 @ 0xfffff2e4 │ │ │ │ bicseq lr, r6, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -291103,15 +291103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 128a0c <__cxa_atexit@plt+0x11c490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b25c38 │ │ │ │ + @ instruction: 0x03b25c78 │ │ │ │ streq sp, [r3], #-1312 @ 0xfffffae0 │ │ │ │ streq sp, [r3], #-3052 @ 0xfffff414 │ │ │ │ bicseq sp, r6, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -291987,15 +291987,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1297dc <__cxa_atexit@plt+0x11d260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b24e6a │ │ │ │ + @ instruction: 0x03b24eaa │ │ │ │ streq ip, [r3], #-1872 @ 0xfffff8b0 │ │ │ │ streq ip, [r3], #-3612 @ 0xfffff1e4 │ │ │ │ bicseq sp, r6, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -292219,15 +292219,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 129b7c <__cxa_atexit@plt+0x11d600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b24acd │ │ │ │ + @ instruction: 0x03b24b0d │ │ │ │ streq ip, [r3], #-944 @ 0xfffffc50 │ │ │ │ streq ip, [r3], #-2684 @ 0xfffff584 │ │ │ │ bicseq ip, r6, #136 @ 0x88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292406,15 +292406,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 129e68 <__cxa_atexit@plt+0x11d8ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b247e4 │ │ │ │ + @ instruction: 0x03b24824 │ │ │ │ streq ip, [r3], #-196 @ 0xffffff3c │ │ │ │ streq ip, [r3], #-1936 @ 0xfffff870 │ │ │ │ bicseq fp, r6, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292455,15 +292455,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 129f2c <__cxa_atexit@plt+0x11d9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b24723 │ │ │ │ + @ instruction: 0x03b24763 │ │ │ │ streq ip, [r3], #-0 │ │ │ │ streq ip, [r3], #-1740 @ 0xfffff934 │ │ │ │ bicseq fp, r6, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292684,15 +292684,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12a2c0 <__cxa_atexit@plt+0x11dd44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b24392 │ │ │ │ + @ instruction: 0x03b243d2 │ │ │ │ streq fp, [r3], #-3180 @ 0xfffff394 │ │ │ │ streq ip, [r3], #-824 @ 0xfffffcc8 │ │ │ │ bicseq fp, r6, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292748,15 +292748,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12a3c0 <__cxa_atexit@plt+0x11de44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b24295 │ │ │ │ + @ instruction: 0x03b242d5 │ │ │ │ streq fp, [r3], #-2924 @ 0xfffff494 │ │ │ │ streq ip, [r3], #-568 @ 0xfffffdc8 │ │ │ │ bicseq fp, r6, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -292886,15 +292886,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12a5e8 <__cxa_atexit@plt+0x11e06c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b24070 │ │ │ │ + @ instruction: 0x03b240b0 │ │ │ │ streq fp, [r3], #-2372 @ 0xfffff6bc │ │ │ │ streq ip, [r3], #-16 │ │ │ │ bicseq fp, r6, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -293109,15 +293109,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12a964 <__cxa_atexit@plt+0x11e3e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b23cf7 │ │ │ │ + @ instruction: 0x03b23d37 │ │ │ │ streq fp, [r3], #-1480 @ 0xfffffa38 │ │ │ │ streq fp, [r3], #-3220 @ 0xfffff36c │ │ │ │ bicseq fp, r6, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -294095,15 +294095,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12b8cc <__cxa_atexit@plt+0x11f350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b22d92 │ │ │ │ + @ instruction: 0x03b22dd2 │ │ │ │ streq sl, [r3], #-1632 @ 0xfffff9a0 │ │ │ │ streq sl, [r3], #-3372 @ 0xfffff2d4 │ │ │ │ bicseq sl, r6, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -294309,15 +294309,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12bc24 <__cxa_atexit@plt+0x11f6a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b22a3d │ │ │ │ + @ instruction: 0x03b22a7d │ │ │ │ streq sl, [r3], #-776 @ 0xfffffcf8 │ │ │ │ streq sl, [r3], #-2516 @ 0xfffff62c │ │ │ │ bicseq r9, r6, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -294820,15 +294820,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12c420 <__cxa_atexit@plt+0x11fea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b22247 │ │ │ │ + @ instruction: 0x03b22287 │ │ │ │ streq r9, [r3], #-2828 @ 0xfffff4f4 │ │ │ │ streq sl, [r3], #-472 @ 0xfffffe28 │ │ │ │ bicseq r9, r6, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -295373,15 +295373,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12ccc4 <__cxa_atexit@plt+0x120748> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b219a9 │ │ │ │ + @ instruction: 0x03b219e9 │ │ │ │ streq r9, [r3], #-616 @ 0xfffffd98 │ │ │ │ streq r9, [r3], #-2356 @ 0xfffff6cc │ │ │ │ bicseq r8, r6, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -295393,15 +295393,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12cd14 <__cxa_atexit@plt+0x120798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b2195c │ │ │ │ + @ instruction: 0x03b2199c │ │ │ │ streq r9, [r3], #-536 @ 0xfffffde8 │ │ │ │ streq r9, [r3], #-2276 @ 0xfffff71c │ │ │ │ bicseq r8, r6, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -295461,15 +295461,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12ce24 <__cxa_atexit@plt+0x1208a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b21850 │ │ │ │ + @ instruction: 0x03b21890 │ │ │ │ streq r9, [r3], #-264 @ 0xfffffef8 │ │ │ │ streq r9, [r3], #-2004 @ 0xfffff82c │ │ │ │ bicseq r8, r6, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -295510,15 +295510,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12cee8 <__cxa_atexit@plt+0x12096c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b21790 │ │ │ │ + @ instruction: 0x03b217d0 │ │ │ │ streq r9, [r3], #-68 @ 0xffffffbc │ │ │ │ streq r9, [r3], #-1808 @ 0xfffff8f0 │ │ │ │ bicseq r8, r6, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -295530,15 +295530,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12cf38 <__cxa_atexit@plt+0x1209bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b21744 │ │ │ │ + @ instruction: 0x03b21784 │ │ │ │ streq r8, [r3], #-4084 @ 0xfffff00c │ │ │ │ streq r9, [r3], #-1728 @ 0xfffff940 │ │ │ │ bicseq r8, r6, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -295550,15 +295550,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12cf88 <__cxa_atexit@plt+0x120a0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b216f8 │ │ │ │ + @ instruction: 0x03b21738 │ │ │ │ streq r8, [r3], #-4004 @ 0xfffff05c │ │ │ │ streq r9, [r3], #-1648 @ 0xfffff990 │ │ │ │ bicseq r8, r6, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -295759,15 +295759,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12d2cc <__cxa_atexit@plt+0x120d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b213b7 │ │ │ │ + @ instruction: 0x03b213f7 │ │ │ │ streq r8, [r3], #-3168 @ 0xfffff3a0 │ │ │ │ streq r9, [r3], #-812 @ 0xfffffcd4 │ │ │ │ bicseq r8, r6, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296001,15 +296001,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12d694 <__cxa_atexit@plt+0x121118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b20ff3 │ │ │ │ + @ instruction: 0x03b21033 │ │ │ │ streq r8, [r3], #-2200 @ 0xfffff768 │ │ │ │ streq r8, [r3], #-3940 @ 0xfffff09c │ │ │ │ bicseq r8, r6, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296069,15 +296069,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12d7a4 <__cxa_atexit@plt+0x121228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b20ee8 │ │ │ │ + @ instruction: 0x03b20f28 │ │ │ │ streq r8, [r3], #-1928 @ 0xfffff878 │ │ │ │ streq r8, [r3], #-3668 @ 0xfffff1ac │ │ │ │ bicseq r8, r6, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296137,15 +296137,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12d8b4 <__cxa_atexit@plt+0x121338> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b20ddb │ │ │ │ + @ instruction: 0x03b20e1b │ │ │ │ streq r8, [r3], #-1656 @ 0xfffff988 │ │ │ │ streq r8, [r3], #-3396 @ 0xfffff2bc │ │ │ │ bicseq r8, r6, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296205,15 +296205,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12d9c4 <__cxa_atexit@plt+0x121448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b20cd0 │ │ │ │ + @ instruction: 0x03b20d10 │ │ │ │ streq r8, [r3], #-1384 @ 0xfffffa98 │ │ │ │ streq r8, [r3], #-3124 @ 0xfffff3cc │ │ │ │ bicseq r8, r6, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296254,15 +296254,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12da88 <__cxa_atexit@plt+0x12150c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b20c0f │ │ │ │ + @ instruction: 0x03b20c4f │ │ │ │ streq r8, [r3], #-1188 @ 0xfffffb5c │ │ │ │ streq r8, [r3], #-2928 @ 0xfffff490 │ │ │ │ bicseq r8, r6, #124, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296303,15 +296303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12db4c <__cxa_atexit@plt+0x1215d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b20b51 │ │ │ │ + @ instruction: 0x03b20b91 │ │ │ │ streq r8, [r3], #-992 @ 0xfffffc20 │ │ │ │ streq r8, [r3], #-2732 @ 0xfffff554 │ │ │ │ bicseq r8, r6, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296371,15 +296371,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12dc5c <__cxa_atexit@plt+0x1216e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b20a46 │ │ │ │ + @ instruction: 0x03b20a86 │ │ │ │ streq r8, [r3], #-720 @ 0xfffffd30 │ │ │ │ streq r8, [r3], #-2460 @ 0xfffff664 │ │ │ │ bicseq r7, r6, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296420,15 +296420,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12dd20 <__cxa_atexit@plt+0x1217a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b20988 │ │ │ │ + @ instruction: 0x03b209c8 │ │ │ │ streq r8, [r3], #-524 @ 0xfffffdf4 │ │ │ │ streq r8, [r3], #-2264 @ 0xfffff728 │ │ │ │ bicseq r7, r6, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296469,15 +296469,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12dde4 <__cxa_atexit@plt+0x121868> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b208ca │ │ │ │ + @ instruction: 0x03b2090a │ │ │ │ streq r8, [r3], #-328 @ 0xfffffeb8 │ │ │ │ streq r8, [r3], #-2068 @ 0xfffff7ec │ │ │ │ bicseq r7, r6, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296537,15 +296537,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12def4 <__cxa_atexit@plt+0x121978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b207bf │ │ │ │ + @ instruction: 0x03b207ff │ │ │ │ streq r8, [r3], #-56 @ 0xffffffc8 │ │ │ │ streq r8, [r3], #-1796 @ 0xfffff8fc │ │ │ │ bicseq r7, r6, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296605,15 +296605,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12e004 <__cxa_atexit@plt+0x121a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b206b5 │ │ │ │ + @ instruction: 0x03b206f5 │ │ │ │ streq r7, [r3], #-3880 @ 0xfffff0d8 │ │ │ │ streq r8, [r3], #-1524 @ 0xfffffa0c │ │ │ │ bicseq r7, r6, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296654,15 +296654,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12e0c8 <__cxa_atexit@plt+0x121b4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b205f4 │ │ │ │ + @ instruction: 0x03b20634 │ │ │ │ streq r7, [r3], #-3684 @ 0xfffff19c │ │ │ │ streq r8, [r3], #-1328 @ 0xfffffad0 │ │ │ │ bicseq r7, r6, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -296703,15 +296703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12e18c <__cxa_atexit@plt+0x121c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b20536 │ │ │ │ + @ instruction: 0x03b20576 │ │ │ │ streq r7, [r3], #-3488 @ 0xfffff260 │ │ │ │ streq r8, [r3], #-1132 @ 0xfffffb94 │ │ │ │ bicseq r7, r6, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -297072,15 +297072,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12e750 <__cxa_atexit@plt+0x1221d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1ff77 │ │ │ │ + @ instruction: 0x03b1ffb7 │ │ │ │ streq r7, [r3], #-2012 @ 0xfffff824 │ │ │ │ streq r7, [r3], #-3752 @ 0xfffff158 │ │ │ │ bicseq r7, r6, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -297136,15 +297136,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12e850 <__cxa_atexit@plt+0x1222d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1fe7a │ │ │ │ + @ instruction: 0x03b1feba │ │ │ │ streq r7, [r3], #-1756 @ 0xfffff924 │ │ │ │ streq r7, [r3], #-3496 @ 0xfffff258 │ │ │ │ bicseq r7, r6, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -297237,15 +297237,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12e9e4 <__cxa_atexit@plt+0x122468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1fce9 │ │ │ │ + @ instruction: 0x03b1fd29 │ │ │ │ streq r7, [r3], #-1352 @ 0xfffffab8 │ │ │ │ streq r7, [r3], #-3092 @ 0xfffff3ec │ │ │ │ bicseq r7, r6, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -297286,15 +297286,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12eaa8 <__cxa_atexit@plt+0x12252c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1fc28 │ │ │ │ + @ instruction: 0x03b1fc68 │ │ │ │ streq r7, [r3], #-1156 @ 0xfffffb7c │ │ │ │ streq r7, [r3], #-2896 @ 0xfffff4b0 │ │ │ │ bicseq r7, r6, #92, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -297467,15 +297467,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12ed7c <__cxa_atexit@plt+0x122800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1f957 │ │ │ │ + @ instruction: 0x03b1f997 │ │ │ │ streq r7, [r3], #-432 @ 0xfffffe50 │ │ │ │ streq r7, [r3], #-2172 @ 0xfffff784 │ │ │ │ bicseq r6, r6, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -297999,15 +297999,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12f5cc <__cxa_atexit@plt+0x123050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1f10a │ │ │ │ + @ instruction: 0x03b1f14a │ │ │ │ streq r6, [r3], #-2400 @ 0xfffff6a0 │ │ │ │ streq r7, [r3], #-44 @ 0xffffffd4 │ │ │ │ bicseq r6, r6, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -298263,15 +298263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12f9ec <__cxa_atexit@plt+0x123470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1eced │ │ │ │ + @ instruction: 0x03b1ed2d │ │ │ │ streq r6, [r3], #-1344 @ 0xfffffac0 │ │ │ │ streq r6, [r3], #-3084 @ 0xfffff3f4 │ │ │ │ bicseq r5, r6, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -298283,15 +298283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12fa3c <__cxa_atexit@plt+0x1234c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1eca3 │ │ │ │ + @ instruction: 0x03b1ece3 │ │ │ │ streq r6, [r3], #-1264 @ 0xfffffb10 │ │ │ │ streq r6, [r3], #-3004 @ 0xfffff444 │ │ │ │ bicseq r5, r6, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -298303,15 +298303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12fa8c <__cxa_atexit@plt+0x123510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1ec5c │ │ │ │ + @ instruction: 0x03b1ec9c │ │ │ │ streq r6, [r3], #-1184 @ 0xfffffb60 │ │ │ │ streq r6, [r3], #-2924 @ 0xfffff494 │ │ │ │ bicseq r7, r6, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -298342,15 +298342,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12fb28 <__cxa_atexit@plt+0x1235ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1ebc8 │ │ │ │ + @ instruction: 0x03b1ec08 │ │ │ │ streq r6, [r3], #-1028 @ 0xfffffbfc │ │ │ │ streq r6, [r3], #-2768 @ 0xfffff530 │ │ │ │ bicseq r6, r6, #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -298632,15 +298632,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 12ffb0 <__cxa_atexit@plt+0x123a34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1e744 │ │ │ │ + @ instruction: 0x03b1e784 │ │ │ │ streq r5, [r3], #-3964 @ 0xfffff084 │ │ │ │ streq r6, [r3], #-1608 @ 0xfffff9b8 │ │ │ │ bicseq r5, r6, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -298990,15 +298990,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 130548 <__cxa_atexit@plt+0x123fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1e1b3 │ │ │ │ + @ instruction: 0x03b1e1f3 │ │ │ │ streq r5, [r3], #-2532 @ 0xfffff61c │ │ │ │ streq r6, [r3], #-176 @ 0xffffff50 │ │ │ │ bicseq r5, r6, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -299244,15 +299244,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 130940 <__cxa_atexit@plt+0x1243c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1ddbe │ │ │ │ + @ instruction: 0x03b1ddfe │ │ │ │ streq r5, [r3], #-1516 @ 0xfffffa14 │ │ │ │ streq r5, [r3], #-3256 @ 0xfffff348 │ │ │ │ bicseq r5, r6, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -299312,15 +299312,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 130a50 <__cxa_atexit@plt+0x1244d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1dcb3 │ │ │ │ + @ instruction: 0x03b1dcf3 │ │ │ │ streq r5, [r3], #-1244 @ 0xfffffb24 │ │ │ │ streq r5, [r3], #-2984 @ 0xfffff458 │ │ │ │ bicseq r5, r6, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -300018,15 +300018,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 131558 <__cxa_atexit@plt+0x124fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1d1b2 │ │ │ │ + @ instruction: 0x03b1d1f2 │ │ │ │ streq r4, [r3], #-2516 @ 0xfffff62c │ │ │ │ streq r5, [r3], #-160 @ 0xffffff60 │ │ │ │ bicseq r4, r6, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -300285,15 +300285,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 131984 <__cxa_atexit@plt+0x125408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1cd89 │ │ │ │ + @ instruction: 0x03b1cdc9 │ │ │ │ streq r4, [r3], #-1448 @ 0xfffffa58 │ │ │ │ streq r4, [r3], #-3188 @ 0xfffff38c │ │ │ │ bicseq r4, r6, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -300368,15 +300368,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 131ad0 <__cxa_atexit@plt+0x125554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1cc40 │ │ │ │ + @ instruction: 0x03b1cc80 │ │ │ │ streq r4, [r3], #-1116 @ 0xfffffba4 │ │ │ │ streq r4, [r3], #-2856 @ 0xfffff4d8 │ │ │ │ bicseq r4, r6, #52, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -300549,15 +300549,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 131da4 <__cxa_atexit@plt+0x125828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1c96f │ │ │ │ + @ instruction: 0x03b1c9af │ │ │ │ streq r4, [r3], #-392 @ 0xfffffe78 │ │ │ │ streq r4, [r3], #-2132 @ 0xfffff7ac │ │ │ │ bicseq r3, r6, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -300823,15 +300823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1321ec <__cxa_atexit@plt+0x125c70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1c52a │ │ │ │ + @ instruction: 0x03b1c56a │ │ │ │ streq r3, [r3], #-3392 @ 0xfffff2c0 │ │ │ │ streq r4, [r3], #-1036 @ 0xfffffbf4 │ │ │ │ bicseq r3, r6, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -301502,15 +301502,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 132c88 <__cxa_atexit@plt+0x12670c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1ba91 │ │ │ │ + @ instruction: 0x03b1bad1 │ │ │ │ streq r3, [r3], #-676 @ 0xfffffd5c │ │ │ │ streq r3, [r3], #-2416 @ 0xfffff690 │ │ │ │ bicseq r2, r6, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -302052,15 +302052,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 133520 <__cxa_atexit@plt+0x126fa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1b1fc │ │ │ │ + @ instruction: 0x03b1b23c │ │ │ │ streq r2, [r3], #-2572 @ 0xfffff5f4 │ │ │ │ streq r3, [r3], #-216 @ 0xffffff28 │ │ │ │ bicseq r1, r6, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -302072,15 +302072,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 133570 <__cxa_atexit@plt+0x126ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1b1b2 │ │ │ │ + @ instruction: 0x03b1b1f2 │ │ │ │ streq r2, [r3], #-2492 @ 0xfffff644 │ │ │ │ streq r3, [r3], #-136 @ 0xffffff78 │ │ │ │ bicseq r1, r6, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -302092,15 +302092,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1335c0 <__cxa_atexit@plt+0x127044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1b16b │ │ │ │ + @ instruction: 0x03b1b1ab │ │ │ │ streq r2, [r3], #-2412 @ 0xfffff694 │ │ │ │ streq r3, [r3], #-56 @ 0xffffffc8 │ │ │ │ bicseq r2, r6, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -302234,15 +302234,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1337f8 <__cxa_atexit@plt+0x12727c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1af3b │ │ │ │ + @ instruction: 0x03b1af7b │ │ │ │ streq r2, [r3], #-1844 @ 0xfffff8cc │ │ │ │ streq r2, [r3], #-3584 @ 0xfffff200 │ │ │ │ bicseq r2, r6, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -302559,15 +302559,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 133d0c <__cxa_atexit@plt+0x127790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1aa2b │ │ │ │ + @ instruction: 0x03b1aa6b │ │ │ │ streq r2, [r3], #-544 @ 0xfffffde0 │ │ │ │ streq r2, [r3], #-2284 @ 0xfffff714 │ │ │ │ bicseq r1, r6, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -302784,15 +302784,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 134090 <__cxa_atexit@plt+0x127b14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1a6b0 │ │ │ │ + @ instruction: 0x03b1a6f0 │ │ │ │ streq r1, [r3], #-3740 @ 0xfffff164 │ │ │ │ streq r2, [r3], #-1384 @ 0xfffffa98 │ │ │ │ bicseq r1, r6, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -302920,15 +302920,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1342b0 <__cxa_atexit@plt+0x127d34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1a495 │ │ │ │ + @ instruction: 0x03b1a4d5 │ │ │ │ streq r1, [r3], #-3196 @ 0xfffff384 │ │ │ │ streq r2, [r3], #-840 @ 0xfffffcb8 │ │ │ │ bicseq r1, r6, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -302984,15 +302984,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1343b0 <__cxa_atexit@plt+0x127e34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1a39a │ │ │ │ + @ instruction: 0x03b1a3da │ │ │ │ streq r1, [r3], #-2940 @ 0xfffff484 │ │ │ │ streq r2, [r3], #-584 @ 0xfffffdb8 │ │ │ │ bicseq r1, r6, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -303052,15 +303052,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1344c0 <__cxa_atexit@plt+0x127f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1a28f │ │ │ │ + @ instruction: 0x03b1a2cf │ │ │ │ streq r1, [r3], #-2668 @ 0xfffff594 │ │ │ │ streq r2, [r3], #-312 @ 0xfffffec8 │ │ │ │ bicseq r1, r6, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -303116,15 +303116,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1345c0 <__cxa_atexit@plt+0x128044> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1a192 │ │ │ │ + @ instruction: 0x03b1a1d2 │ │ │ │ streq r1, [r3], #-2412 @ 0xfffff694 │ │ │ │ streq r2, [r3], #-56 @ 0xffffffc8 │ │ │ │ bicseq r1, r6, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -304997,15 +304997,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 136324 <__cxa_atexit@plt+0x129da8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b18436 │ │ │ │ + @ instruction: 0x03b18476 │ │ │ │ streq pc, [r2], #-3080 @ 0xfffff3f8 │ │ │ │ streq r0, [r3], #-724 @ 0xfffffd2c │ │ │ │ bicseq pc, r5, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -305784,15 +305784,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 136f70 <__cxa_atexit@plt+0x12a9f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b177ef │ │ │ │ + @ instruction: 0x03b1782f │ │ │ │ streq lr, [r2], #-4028 @ 0xfffff044 │ │ │ │ streq pc, [r2], #-1672 @ 0xfffff978 │ │ │ │ bicseq lr, r5, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -307167,15 +307167,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13850c <__cxa_atexit@plt+0x12bf90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b16259 │ │ │ │ + @ instruction: 0x03b16299 │ │ │ │ streq sp, [r2], #-2592 @ 0xfffff5e0 │ │ │ │ streq lr, [r2], #-236 @ 0xffffff14 │ │ │ │ bicseq sp, r5, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -307551,15 +307551,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 138b0c <__cxa_atexit@plt+0x12c590> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b15c5c │ │ │ │ + @ instruction: 0x03b15c9c │ │ │ │ streq sp, [r2], #-1056 @ 0xfffffbe0 │ │ │ │ streq sp, [r2], #-2796 @ 0xfffff514 │ │ │ │ bicseq lr, r5, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -307591,15 +307591,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 138bac <__cxa_atexit@plt+0x12c630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b15bbe │ │ │ │ + @ instruction: 0x03b15bfe │ │ │ │ streq sp, [r2], #-896 @ 0xfffffc80 │ │ │ │ streq sp, [r2], #-2636 @ 0xfffff5b4 │ │ │ │ bicseq sp, r5, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -308168,15 +308168,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1394b0 <__cxa_atexit@plt+0x12cf34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b152bd │ │ │ │ + @ instruction: 0x03b152fd │ │ │ │ streq ip, [r2], #-2684 @ 0xfffff584 │ │ │ │ streq sp, [r2], #-328 @ 0xfffffeb8 │ │ │ │ bicseq ip, r5, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -308325,15 +308325,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 139724 <__cxa_atexit@plt+0x12d1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1504c │ │ │ │ + @ instruction: 0x03b1508c │ │ │ │ streq ip, [r2], #-2056 @ 0xfffff7f8 │ │ │ │ streq ip, [r2], #-3796 @ 0xfffff12c │ │ │ │ bicseq ip, r5, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -308586,15 +308586,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 139b38 <__cxa_atexit@plt+0x12d5bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b14c3a │ │ │ │ + @ instruction: 0x03b14c7a │ │ │ │ streq ip, [r2], #-1012 @ 0xfffffc0c │ │ │ │ streq ip, [r2], #-2752 @ 0xfffff540 │ │ │ │ bicseq ip, r5, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -308635,15 +308635,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 139bfc <__cxa_atexit@plt+0x12d680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b14b79 │ │ │ │ + @ instruction: 0x03b14bb9 │ │ │ │ streq ip, [r2], #-816 @ 0xfffffcd0 │ │ │ │ streq ip, [r2], #-2556 @ 0xfffff604 │ │ │ │ bicseq ip, r5, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -308721,15 +308721,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 139d54 <__cxa_atexit@plt+0x12d7d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b14a23 │ │ │ │ + @ instruction: 0x03b14a63 │ │ │ │ streq ip, [r2], #-472 @ 0xfffffe28 │ │ │ │ streq ip, [r2], #-2212 @ 0xfffff75c │ │ │ │ bicseq ip, r5, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -309255,15 +309255,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13a5ac <__cxa_atexit@plt+0x12e030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b141ce │ │ │ │ + @ instruction: 0x03b1420e │ │ │ │ streq fp, [r2], #-2432 @ 0xfffff680 │ │ │ │ streq ip, [r2], #-76 @ 0xffffffb4 │ │ │ │ bicseq fp, r5, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -309320,15 +309320,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13a6b0 <__cxa_atexit@plt+0x12e134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b140cd │ │ │ │ + @ instruction: 0x03b1410d │ │ │ │ streq fp, [r2], #-2172 @ 0xfffff784 │ │ │ │ streq fp, [r2], #-3912 @ 0xfffff0b8 │ │ │ │ bicseq fp, r5, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -309439,15 +309439,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13a88c <__cxa_atexit@plt+0x12e310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b13ef4 │ │ │ │ + @ instruction: 0x03b13f34 │ │ │ │ streq fp, [r2], #-1696 @ 0xfffff960 │ │ │ │ streq fp, [r2], #-3436 @ 0xfffff294 │ │ │ │ bicseq fp, r5, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -309488,15 +309488,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13a950 <__cxa_atexit@plt+0x12e3d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b13e33 │ │ │ │ + @ instruction: 0x03b13e73 │ │ │ │ streq fp, [r2], #-1500 @ 0xfffffa24 │ │ │ │ streq fp, [r2], #-3240 @ 0xfffff358 │ │ │ │ bicseq fp, r5, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -309848,15 +309848,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13aef0 <__cxa_atexit@plt+0x12e974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b13896 │ │ │ │ + @ instruction: 0x03b138d6 │ │ │ │ streq fp, [r2], #-60 @ 0xffffffc4 │ │ │ │ streq fp, [r2], #-1800 @ 0xfffff8f8 │ │ │ │ bicseq sl, r5, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -310020,15 +310020,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13b1a0 <__cxa_atexit@plt+0x12ec24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b135ea │ │ │ │ + @ instruction: 0x03b1362a │ │ │ │ streq sl, [r2], #-3468 @ 0xfffff274 │ │ │ │ streq fp, [r2], #-1112 @ 0xfffffba8 │ │ │ │ bicseq sl, r5, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -310069,15 +310069,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13b264 <__cxa_atexit@plt+0x12ece8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b13533 │ │ │ │ + @ instruction: 0x03b13573 │ │ │ │ streq sl, [r2], #-3272 @ 0xfffff338 │ │ │ │ streq fp, [r2], #-916 @ 0xfffffc6c │ │ │ │ bicseq sl, r5, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -310198,15 +310198,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13b468 <__cxa_atexit@plt+0x12eeec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1333b │ │ │ │ + @ instruction: 0x03b1337b │ │ │ │ streq sl, [r2], #-2756 @ 0xfffff53c │ │ │ │ streq fp, [r2], #-400 @ 0xfffffe70 │ │ │ │ bicseq sl, r5, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -310279,15 +310279,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13b5ac <__cxa_atexit@plt+0x12f030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b13204 │ │ │ │ + @ instruction: 0x03b13244 │ │ │ │ streq sl, [r2], #-2432 @ 0xfffff680 │ │ │ │ streq fp, [r2], #-76 @ 0xffffffb4 │ │ │ │ bicseq sl, r5, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -310343,15 +310343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13b6ac <__cxa_atexit@plt+0x12f130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b13108 │ │ │ │ + @ instruction: 0x03b13148 │ │ │ │ streq sl, [r2], #-2176 @ 0xfffff780 │ │ │ │ streq sl, [r2], #-3916 @ 0xfffff0b4 │ │ │ │ bicseq sl, r5, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -311087,15 +311087,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13c24c <__cxa_atexit@plt+0x12fcd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b12570 │ │ │ │ + @ instruction: 0x03b125b0 │ │ │ │ streq r9, [r2], #-3296 @ 0xfffff320 │ │ │ │ streq sl, [r2], #-940 @ 0xfffffc54 │ │ │ │ bicseq r9, r5, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -311789,15 +311789,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13cd44 <__cxa_atexit@plt+0x1307c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b11a7b │ │ │ │ + @ instruction: 0x03b11abb │ │ │ │ streq r9, [r2], #-488 @ 0xfffffe18 │ │ │ │ streq r9, [r2], #-2228 @ 0xfffff74c │ │ │ │ bicseq r8, r5, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -312870,15 +312870,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13de28 <__cxa_atexit@plt+0x1318ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b1099a │ │ │ │ + @ instruction: 0x03b109da │ │ │ │ streq r8, [r2], #-260 @ 0xfffffefc │ │ │ │ streq r8, [r2], #-2000 @ 0xfffff830 │ │ │ │ bicseq r7, r5, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -313401,15 +313401,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13e674 <__cxa_atexit@plt+0x1320f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03b10151 │ │ │ │ + @ instruction: 0x03b10191 │ │ │ │ streq r7, [r2], #-2232 @ 0xfffff748 │ │ │ │ streq r7, [r2], #-3972 @ 0xfffff07c │ │ │ │ bicseq r7, r5, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -313574,15 +313574,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13e928 <__cxa_atexit@plt+0x1323ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq pc, #160, 28 @ 0xa00 │ │ │ │ + movseq pc, #224, 28 @ 0xe00 │ │ │ │ streq r7, [r2], #-1540 @ 0xfffff9fc │ │ │ │ streq r7, [r2], #-3280 @ 0xfffff330 │ │ │ │ bicseq r7, r5, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -313643,15 +313643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13ea3c <__cxa_atexit@plt+0x1324c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq pc, #9280 @ 0x2440 │ │ │ │ + movseq pc, #13376 @ 0x3440 │ │ │ │ streq r7, [r2], #-1264 @ 0xfffffb10 │ │ │ │ streq r7, [r2], #-3004 @ 0xfffff444 │ │ │ │ bicseq r7, r5, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -313712,15 +313712,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13eb50 <__cxa_atexit@plt+0x1325d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq pc, #33280 @ 0x8200 │ │ │ │ + movseq pc, #49664 @ 0xc200 │ │ │ │ streq r7, [r2], #-988 @ 0xfffffc24 │ │ │ │ streq r7, [r2], #-2728 @ 0xfffff558 │ │ │ │ bicseq r7, r5, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -313761,15 +313761,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13ec14 <__cxa_atexit@plt+0x132698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq pc, #197632 @ 0x30400 │ │ │ │ + movseq pc, #256 @ 0x100 │ │ │ │ streq r7, [r2], #-792 @ 0xfffffce8 │ │ │ │ streq r7, [r2], #-2532 @ 0xfffff61c │ │ │ │ bicseq r6, r5, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -314057,15 +314057,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13f0b4 <__cxa_atexit@plt+0x132b38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq pc, #36, 14 @ 0x900000 │ │ │ │ + movseq pc, #100, 14 @ 0x1900000 │ │ │ │ streq r6, [r2], #-3704 @ 0xfffff188 │ │ │ │ streq r7, [r2], #-1348 @ 0xfffffabc │ │ │ │ bicseq r6, r5, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -314126,15 +314126,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13f1c8 <__cxa_atexit@plt+0x132c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq pc, #19922944 @ 0x1300000 │ │ │ │ + movseq pc, #87031808 @ 0x5300000 │ │ │ │ streq r6, [r2], #-3428 @ 0xfffff29c │ │ │ │ streq r7, [r2], #-1072 @ 0xfffffbd0 │ │ │ │ bicseq r6, r5, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -314488,15 +314488,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13f770 <__cxa_atexit@plt+0x1331f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq pc, #112 @ 0x70 │ │ │ │ + movseq pc, #176 @ 0xb0 │ │ │ │ streq r6, [r2], #-1980 @ 0xfffff844 │ │ │ │ streq r6, [r2], #-3720 @ 0xfffff178 │ │ │ │ bicseq r6, r5, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -314784,15 +314784,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 13fc10 <__cxa_atexit@plt+0x133694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq lr, #216064 @ 0x34c00 │ │ │ │ + movseq lr, #4864 @ 0x1300 │ │ │ │ streq r6, [r2], #-796 @ 0xfffffce4 │ │ │ │ streq r6, [r2], #-2536 @ 0xfffff618 │ │ │ │ bicseq r5, r5, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -315698,15 +315698,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 140a58 <__cxa_atexit@plt+0x1344dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sp, #9152 @ 0x23c0 │ │ │ │ + movseq sp, #13248 @ 0x33c0 │ │ │ │ streq r5, [r2], #-1236 @ 0xfffffb2c │ │ │ │ streq r5, [r2], #-2976 @ 0xfffff460 │ │ │ │ bicseq r5, r5, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -315787,15 +315787,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 140bbc <__cxa_atexit@plt+0x134640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sp, #11776 @ 0x2e00 │ │ │ │ + movseq sp, #28160 @ 0x6e00 │ │ │ │ streq r5, [r2], #-880 @ 0xfffffc90 │ │ │ │ streq r5, [r2], #-2620 @ 0xfffff5c4 │ │ │ │ bicseq r5, r5, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -315856,15 +315856,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 140cd0 <__cxa_atexit@plt+0x134754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sp, #29696 @ 0x7400 │ │ │ │ + movseq sp, #95232 @ 0x17400 │ │ │ │ streq r5, [r2], #-604 @ 0xfffffda4 │ │ │ │ streq r5, [r2], #-2344 @ 0xfffff6d8 │ │ │ │ bicseq r4, r5, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -315997,15 +315997,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 140f04 <__cxa_atexit@plt+0x134988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sp, #236, 16 @ 0xec0000 │ │ │ │ + movseq sp, #44, 18 @ 0xb0000 │ │ │ │ streq r5, [r2], #-40 @ 0xffffffd8 │ │ │ │ streq r5, [r2], #-1780 @ 0xfffff90c │ │ │ │ bicseq r4, r5, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -316138,15 +316138,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 141138 <__cxa_atexit@plt+0x134bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sp, #196083712 @ 0xbb00000 │ │ │ │ + movseq sp, #263192576 @ 0xfb00000 │ │ │ │ streq r4, [r2], #-3572 @ 0xfffff20c │ │ │ │ streq r5, [r2], #-1216 @ 0xfffffb40 │ │ │ │ bicseq r4, r5, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -316227,15 +316227,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14129c <__cxa_atexit@plt+0x134d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sp, #377487360 @ 0x16800000 │ │ │ │ + movseq sp, #645922816 @ 0x26800000 │ │ │ │ streq r4, [r2], #-3216 @ 0xfffff370 │ │ │ │ streq r5, [r2], #-860 @ 0xfffffca4 │ │ │ │ bicseq r4, r5, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -316855,15 +316855,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 141c6c <__cxa_atexit@plt+0x1356f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq ip, #144384 @ 0x23400 │ │ │ │ + movseq ip, #209920 @ 0x33400 │ │ │ │ streq r4, [r2], #-704 @ 0xfffffd40 │ │ │ │ streq r4, [r2], #-2444 @ 0xfffff674 │ │ │ │ bicseq r3, r5, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -317295,15 +317295,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14234c <__cxa_atexit@plt+0x135dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq ip, #176, 8 @ 0xb0000000 │ │ │ │ + movseq ip, #240, 8 @ 0xf0000000 │ │ │ │ streq r3, [r2], #-3040 @ 0xfffff420 │ │ │ │ streq r4, [r2], #-684 @ 0xfffffd54 │ │ │ │ bicseq r3, r5, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -317364,15 +317364,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 142460 <__cxa_atexit@plt+0x135ee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq ip, #2080374786 @ 0x7c000002 │ │ │ │ + movseq ip, #2080374787 @ 0x7c000003 │ │ │ │ streq r3, [r2], #-2764 @ 0xfffff534 │ │ │ │ streq r4, [r2], #-408 @ 0xfffffe68 │ │ │ │ bicseq r3, r5, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -317580,15 +317580,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1427c0 <__cxa_atexit@plt+0x136244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq ip, #66 @ 0x42 │ │ │ │ + movseq ip, #130 @ 0x82 │ │ │ │ streq r3, [r2], #-1900 @ 0xfffff894 │ │ │ │ streq r3, [r2], #-3640 @ 0xfffff1c8 │ │ │ │ bicseq r3, r5, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -317629,15 +317629,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 142884 <__cxa_atexit@plt+0x136308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #516 @ 0x204 │ │ │ │ + movseq fp, #772 @ 0x304 │ │ │ │ streq r3, [r2], #-1704 @ 0xfffff958 │ │ │ │ streq r3, [r2], #-3444 @ 0xfffff28c │ │ │ │ bicseq r3, r5, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -317859,15 +317859,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 142c1c <__cxa_atexit@plt+0x1366a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #236, 22 @ 0x3b000 │ │ │ │ + movseq fp, #44, 24 @ 0x2c00 │ │ │ │ streq r3, [r2], #-784 @ 0xfffffcf0 │ │ │ │ streq r3, [r2], #-2524 @ 0xfffff624 │ │ │ │ bicseq r2, r5, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318016,15 +318016,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 142e90 <__cxa_atexit@plt+0x136914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #2015232 @ 0x1ec000 │ │ │ │ + movseq fp, #3063808 @ 0x2ec000 │ │ │ │ streq r3, [r2], #-156 @ 0xffffff64 │ │ │ │ streq r3, [r2], #-1896 @ 0xfffff898 │ │ │ │ bicseq r2, r5, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318157,15 +318157,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1430c4 <__cxa_atexit@plt+0x136b48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #19398656 @ 0x1280000 │ │ │ │ + movseq fp, #36175872 @ 0x2280000 │ │ │ │ streq r2, [r2], #-3688 @ 0xfffff198 │ │ │ │ streq r3, [r2], #-1332 @ 0xfffffacc │ │ │ │ bicseq r2, r5, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318268,15 +318268,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 143280 <__cxa_atexit@plt+0x136d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #608174080 @ 0x24400000 │ │ │ │ + movseq fp, #876609536 @ 0x34400000 │ │ │ │ streq r2, [r2], #-3244 @ 0xfffff354 │ │ │ │ streq r3, [r2], #-888 @ 0xfffffc88 │ │ │ │ bicseq r2, r5, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318332,15 +318332,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 143380 <__cxa_atexit@plt+0x136e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #-1828716544 @ 0x93000000 │ │ │ │ + movseq fp, #-754974720 @ 0xd3000000 │ │ │ │ streq r2, [r2], #-2988 @ 0xfffff454 │ │ │ │ streq r3, [r2], #-632 @ 0xfffffd88 │ │ │ │ bicseq r2, r5, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318381,15 +318381,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 143444 <__cxa_atexit@plt+0x136ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #1207959555 @ 0x48000003 │ │ │ │ + movseq fp, #301989888 @ 0x12000000 │ │ │ │ streq r2, [r2], #-2792 @ 0xfffff518 │ │ │ │ streq r3, [r2], #-436 @ 0xfffffe4c │ │ │ │ bicseq r3, r5, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318430,15 +318430,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 143508 <__cxa_atexit@plt+0x136f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #1140850688 @ 0x44000000 │ │ │ │ + movseq fp, #1140850689 @ 0x44000001 │ │ │ │ streq r2, [r2], #-2596 @ 0xfffff5dc │ │ │ │ streq r3, [r2], #-240 @ 0xffffff10 │ │ │ │ bicseq r3, r5, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318516,15 +318516,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 143660 <__cxa_atexit@plt+0x1370e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #-1073741778 @ 0xc000002e │ │ │ │ + movseq fp, #-1073741762 @ 0xc000003e │ │ │ │ streq r2, [r2], #-2252 @ 0xfffff734 │ │ │ │ streq r2, [r2], #-3992 @ 0xfffff068 │ │ │ │ bicseq r3, r5, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -318611,15 +318611,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1437dc <__cxa_atexit@plt+0x137260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq fp, #66 @ 0x42 │ │ │ │ + movseq fp, #130 @ 0x82 │ │ │ │ streq r2, [r2], #-1872 @ 0xfffff8b0 │ │ │ │ streq r2, [r2], #-3612 @ 0xfffff1e4 │ │ │ │ bicseq r2, r5, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -319210,15 +319210,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 144138 <__cxa_atexit@plt+0x137bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sl, #244318208 @ 0xe900000 │ │ │ │ + movseq sl, #10747904 @ 0xa40000 │ │ │ │ streq r1, [r2], #-3572 @ 0xfffff20c │ │ │ │ streq r2, [r2], #-1216 @ 0xfffffb40 │ │ │ │ bicseq r1, r5, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -319555,15 +319555,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14469c <__cxa_atexit@plt+0x138120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sl, #136, 2 @ 0x22 │ │ │ │ + movseq sl, #200, 2 @ 0x32 │ │ │ │ streq r1, [r2], #-2192 @ 0xfffff770 │ │ │ │ streq r1, [r2], #-3932 @ 0xfffff0a4 │ │ │ │ bicseq r1, r5, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -319624,15 +319624,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1447b0 <__cxa_atexit@plt+0x138234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq sl, #119 @ 0x77 │ │ │ │ + movseq sl, #183 @ 0xb7 │ │ │ │ streq r1, [r2], #-1916 @ 0xfffff884 │ │ │ │ streq r1, [r2], #-3656 @ 0xfffff1b8 │ │ │ │ bicseq r1, r5, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -319673,15 +319673,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 144874 <__cxa_atexit@plt+0x1382f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r9, #728 @ 0x2d8 │ │ │ │ + movseq r9, #984 @ 0x3d8 │ │ │ │ streq r1, [r2], #-1720 @ 0xfffff948 │ │ │ │ streq r1, [r2], #-3460 @ 0xfffff27c │ │ │ │ bicseq r1, r5, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -319815,15 +319815,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 144aac <__cxa_atexit@plt+0x138530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r9, #8384 @ 0x20c0 │ │ │ │ + movseq r9, #12480 @ 0x30c0 │ │ │ │ streq r1, [r2], #-1152 @ 0xfffffb80 │ │ │ │ streq r1, [r2], #-2892 @ 0xfffff4b4 │ │ │ │ bicseq r1, r5, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -319864,15 +319864,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 144b70 <__cxa_atexit@plt+0x1385f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r9, #49920 @ 0xc300 │ │ │ │ + movseq r9, #3, 26 @ 0xc0 │ │ │ │ streq r1, [r2], #-956 @ 0xfffffc44 │ │ │ │ streq r1, [r2], #-2696 @ 0xfffff578 │ │ │ │ bicseq r1, r5, #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -320006,15 +320006,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 144da8 <__cxa_atexit@plt+0x13882c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r9, #581632 @ 0x8e000 │ │ │ │ + movseq r9, #843776 @ 0xce000 │ │ │ │ streq r1, [r2], #-388 @ 0xfffffe7c │ │ │ │ streq r1, [r2], #-2128 @ 0xfffff7b0 │ │ │ │ bicseq r0, r5, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -320075,15 +320075,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 144ebc <__cxa_atexit@plt+0x138940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r9, #2048000 @ 0x1f4000 │ │ │ │ + movseq r9, #3096576 @ 0x2f4000 │ │ │ │ streq r1, [r2], #-112 @ 0xffffff90 │ │ │ │ streq r1, [r2], #-1852 @ 0xfffff8c4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 144efc <__cxa_atexit@plt+0x138980> │ │ │ │ @@ -320114,15 +320114,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 144f58 <__cxa_atexit@plt+0x1389dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r9, #15007744 @ 0xe50000 │ │ │ │ + movseq r9, #606208 @ 0x94000 │ │ │ │ streq r0, [r2], #-4052 @ 0xfffff02c │ │ │ │ streq r1, [r2], #-1696 @ 0xfffff960 │ │ │ │ bicseq r2, r5, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -320268,15 +320268,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1451c0 <__cxa_atexit@plt+0x138c44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r9, #140509184 @ 0x8600000 │ │ │ │ + movseq r9, #207618048 @ 0xc600000 │ │ │ │ streq r0, [r2], #-3436 @ 0xfffff294 │ │ │ │ streq r1, [r2], #-1080 @ 0xfffffbc8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 145200 <__cxa_atexit@plt+0x138c84> │ │ │ │ @@ -320307,15 +320307,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14525c <__cxa_atexit@plt+0x138ce0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r9, #998244352 @ 0x3b800000 │ │ │ │ + movseq r9, #48234496 @ 0x2e00000 │ │ │ │ streq r0, [r2], #-3280 @ 0xfffff330 │ │ │ │ streq r1, [r2], #-924 @ 0xfffffc64 │ │ │ │ bicseq r2, r5, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -320461,15 +320461,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1454c4 <__cxa_atexit@plt+0x138f48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r9, #939524098 @ 0x38000002 │ │ │ │ + movseq r9, #939524099 @ 0x38000003 │ │ │ │ streq r0, [r2], #-2664 @ 0xfffff598 │ │ │ │ streq r1, [r2], #-308 @ 0xfffffecc │ │ │ │ bicseq r0, r5, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -320704,15 +320704,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 145890 <__cxa_atexit@plt+0x139314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #792 @ 0x318 │ │ │ │ + movseq r9, #6 │ │ │ │ streq r0, [r2], #-1692 @ 0xfffff964 │ │ │ │ streq r0, [r2], #-3432 @ 0xfffff298 │ │ │ │ bicseq r0, r5, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -320773,15 +320773,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1459a4 <__cxa_atexit@plt+0x139428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #192, 28 @ 0xc00 │ │ │ │ + movseq r8, #0, 30 │ │ │ │ streq r0, [r2], #-1416 @ 0xfffffa78 │ │ │ │ streq r0, [r2], #-3156 @ 0xfffff3ac │ │ │ │ bicseq r0, r5, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -320842,15 +320842,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 145ab8 <__cxa_atexit@plt+0x13953c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #11136 @ 0x2b80 │ │ │ │ + movseq r8, #15232 @ 0x3b80 │ │ │ │ streq r0, [r2], #-1140 @ 0xfffffb8c │ │ │ │ streq r0, [r2], #-2880 @ 0xfffff4c0 │ │ │ │ bicseq r0, r5, #76, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -320910,15 +320910,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 145bc8 <__cxa_atexit@plt+0x13964c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #41216 @ 0xa100 │ │ │ │ + movseq r8, #57600 @ 0xe100 │ │ │ │ streq r0, [r2], #-868 @ 0xfffffc9c │ │ │ │ streq r0, [r2], #-2608 @ 0xfffff5d0 │ │ │ │ bicseq r0, r5, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -320979,15 +320979,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 145cdc <__cxa_atexit@plt+0x139760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #149504 @ 0x24800 │ │ │ │ + movseq r8, #215040 @ 0x34800 │ │ │ │ streq r0, [r2], #-592 @ 0xfffffdb0 │ │ │ │ streq r0, [r2], #-2332 @ 0xfffff6e4 │ │ │ │ bicseq pc, r4, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -321068,15 +321068,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 145e40 <__cxa_atexit@plt+0x1398c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #200704 @ 0x31000 │ │ │ │ + movseq r8, #462848 @ 0x71000 │ │ │ │ streq r0, [r2], #-236 @ 0xffffff14 │ │ │ │ streq r0, [r2], #-1976 @ 0xfffff848 │ │ │ │ bicseq pc, r4, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -321157,15 +321157,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 145fa4 <__cxa_atexit@plt+0x139a28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #208, 16 @ 0xd00000 │ │ │ │ + movseq r8, #16, 18 @ 0x40000 │ │ │ │ streq pc, [r1], #-3976 @ 0xfffff078 │ │ │ │ streq r0, [r2], #-1620 @ 0xfffff9ac │ │ │ │ bicseq pc, r4, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -321246,15 +321246,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 146108 <__cxa_atexit@plt+0x139b8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #112, 14 @ 0x1c00000 │ │ │ │ + movseq r8, #176, 14 @ 0x2c00000 │ │ │ │ streq pc, [r1], #-3620 @ 0xfffff1dc │ │ │ │ streq r0, [r2], #-1264 @ 0xfffffb10 │ │ │ │ bicseq pc, r4, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -321315,15 +321315,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14621c <__cxa_atexit@plt+0x139ca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #96, 12 @ 0x6000000 │ │ │ │ + movseq r8, #160, 12 @ 0xa000000 │ │ │ │ streq pc, [r1], #-3344 @ 0xfffff2f0 │ │ │ │ streq r0, [r2], #-988 @ 0xfffffc24 │ │ │ │ bicseq pc, r4, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -321384,15 +321384,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 146330 <__cxa_atexit@plt+0x139db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #331350016 @ 0x13c00000 │ │ │ │ + movseq r8, #599785472 @ 0x23c00000 │ │ │ │ streq pc, [r1], #-3068 @ 0xfffff404 │ │ │ │ streq r0, [r2], #-712 @ 0xfffffd38 │ │ │ │ bicseq pc, r4, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -321433,15 +321433,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1463f4 <__cxa_atexit@plt+0x139e78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r8, #-1912602624 @ 0x8e000000 │ │ │ │ + movseq r8, #-838860800 @ 0xce000000 │ │ │ │ streq pc, [r1], #-2872 @ 0xfffff4c8 │ │ │ │ streq r0, [r2], #-516 @ 0xfffffdfc │ │ │ │ bicseq pc, r4, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -324135,15 +324135,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 148e2c <__cxa_atexit@plt+0x13c8b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #92, 20 @ 0x5c000 │ │ │ │ + movseq r5, #156, 20 @ 0x9c000 │ │ │ │ streq sp, [r1], #-256 @ 0xffffff00 │ │ │ │ streq sp, [r1], #-1996 @ 0xfffff834 │ │ │ │ bicseq lr, r4, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -324454,51 +324454,51 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #1 │ │ │ │ ldr r9, [pc, #8] @ 14931c <__cxa_atexit@plt+0x13cda0> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ b f708c <__cxa_atexit@plt+0xeab10> │ │ │ │ bicseq lr, r4, #64, 12 @ 0x4000000 │ │ │ │ streq sp, [r1], #-708 @ 0xfffffd3c │ │ │ │ - movseq r5, #230686720 @ 0xdc00000 │ │ │ │ + movseq r5, #499122176 @ 0x1dc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #124, 10 @ 0x1f000000 │ │ │ │ + movseq r5, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #775946240 @ 0x2e400000 │ │ │ │ + movseq r5, #1044381696 @ 0x3e400000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #1031798784 @ 0x3d800000 │ │ │ │ + movseq r5, #56623104 @ 0x3600000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #56, 12 @ 0x3800000 │ │ │ │ + movseq r5, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #120, 12 @ 0x7800000 │ │ │ │ + movseq r5, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #189792256 @ 0xb500000 │ │ │ │ + movseq r5, #256901120 @ 0xf500000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ bicseq lr, r4, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -324746,15 +324746,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1497b8 <__cxa_atexit@plt+0x13d23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #31744 @ 0x7c00 │ │ │ │ + movseq r5, #97280 @ 0x17c00 │ │ │ │ streq ip, [r1], #-1908 @ 0xfffff88c │ │ │ │ streq ip, [r1], #-3648 @ 0xfffff1c0 │ │ │ │ bicseq lr, r4, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -324766,15 +324766,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 149808 <__cxa_atexit@plt+0x13d28c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #888832 @ 0xd9000 │ │ │ │ + movseq r5, #25600 @ 0x6400 │ │ │ │ streq ip, [r1], #-1828 @ 0xfffff8dc │ │ │ │ streq ip, [r1], #-3568 @ 0xfffff210 │ │ │ │ bicseq lr, r4, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -324786,15 +324786,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 149858 <__cxa_atexit@plt+0x13d2dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #610304 @ 0x95000 │ │ │ │ + movseq r5, #872448 @ 0xd5000 │ │ │ │ streq ip, [r1], #-1748 @ 0xfffff92c │ │ │ │ streq ip, [r1], #-3488 @ 0xfffff260 │ │ │ │ bicseq lr, r4, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -324833,15 +324833,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 149914 <__cxa_atexit@plt+0x13d398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #236, 18 @ 0x3b0000 │ │ │ │ + movseq r5, #44, 20 @ 0x2c000 │ │ │ │ streq ip, [r1], #-1560 @ 0xfffff9e8 │ │ │ │ streq ip, [r1], #-3300 @ 0xfffff31c │ │ │ │ bicseq lr, r4, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325306,15 +325306,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a078 <__cxa_atexit@plt+0x13dafc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #-1879048183 @ 0x90000009 │ │ │ │ + movseq r5, #-1879048179 @ 0x9000000d │ │ │ │ streq fp, [r1], #-3764 @ 0xfffff14c │ │ │ │ streq ip, [r1], #-1408 @ 0xfffffa80 │ │ │ │ bicseq sp, r4, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325326,15 +325326,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a0c8 <__cxa_atexit@plt+0x13db4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #-536870907 @ 0xe0000005 │ │ │ │ + movseq r5, #-536870903 @ 0xe0000009 │ │ │ │ streq fp, [r1], #-3684 @ 0xfffff19c │ │ │ │ streq ip, [r1], #-1328 @ 0xfffffad0 │ │ │ │ bicseq sp, r4, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325346,15 +325346,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a118 <__cxa_atexit@plt+0x13db9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #805306370 @ 0x30000002 │ │ │ │ + movseq r5, #805306374 @ 0x30000006 │ │ │ │ streq fp, [r1], #-3604 @ 0xfffff1ec │ │ │ │ streq ip, [r1], #-1248 @ 0xfffffb20 │ │ │ │ bicseq sp, r4, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325366,15 +325366,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a168 <__cxa_atexit@plt+0x13dbec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #-1073741767 @ 0xc0000039 │ │ │ │ + movseq r5, #1879048194 @ 0x70000002 │ │ │ │ streq fp, [r1], #-3524 @ 0xfffff23c │ │ │ │ streq ip, [r1], #-1168 @ 0xfffffb70 │ │ │ │ bicseq sp, r4, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325386,15 +325386,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a1b8 <__cxa_atexit@plt+0x13dc3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #164, 2 @ 0x29 │ │ │ │ + movseq r5, #228, 2 @ 0x39 │ │ │ │ streq fp, [r1], #-3444 @ 0xfffff28c │ │ │ │ streq ip, [r1], #-1088 @ 0xfffffbc0 │ │ │ │ bicseq sp, r4, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325406,15 +325406,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a208 <__cxa_atexit@plt+0x13dc8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #-2147483626 @ 0x80000016 │ │ │ │ + movseq r5, #-2147483610 @ 0x80000026 │ │ │ │ streq fp, [r1], #-3364 @ 0xfffff2dc │ │ │ │ streq ip, [r1], #-1008 @ 0xfffffc10 │ │ │ │ bicseq sp, r4, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325426,15 +325426,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a258 <__cxa_atexit@plt+0x13dcdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #-2147483643 @ 0x80000005 │ │ │ │ + movseq r5, #-2147483627 @ 0x80000015 │ │ │ │ streq fp, [r1], #-3284 @ 0xfffff32c │ │ │ │ streq ip, [r1], #-928 @ 0xfffffc60 │ │ │ │ bicseq sp, r4, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325446,15 +325446,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a2a8 <__cxa_atexit@plt+0x13dd2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #215 @ 0xd7 │ │ │ │ + movseq r5, #-1073741819 @ 0xc0000005 │ │ │ │ streq fp, [r1], #-3204 @ 0xfffff37c │ │ │ │ streq ip, [r1], #-848 @ 0xfffffcb0 │ │ │ │ bicseq sp, r4, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325466,15 +325466,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a2f8 <__cxa_atexit@plt+0x13dd7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #157 @ 0x9d │ │ │ │ + movseq r5, #221 @ 0xdd │ │ │ │ streq fp, [r1], #-3124 @ 0xfffff3cc │ │ │ │ streq ip, [r1], #-768 @ 0xfffffd00 │ │ │ │ bicseq sp, r4, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325486,15 +325486,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a348 <__cxa_atexit@plt+0x13ddcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #101 @ 0x65 │ │ │ │ + movseq r5, #165 @ 0xa5 │ │ │ │ streq fp, [r1], #-3044 @ 0xfffff41c │ │ │ │ streq ip, [r1], #-688 @ 0xfffffd50 │ │ │ │ bicseq sp, r4, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325506,15 +325506,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a398 <__cxa_atexit@plt+0x13de1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r5, #44 @ 0x2c │ │ │ │ + movseq r5, #108 @ 0x6c │ │ │ │ streq fp, [r1], #-2964 @ 0xfffff46c │ │ │ │ streq ip, [r1], #-608 @ 0xfffffda0 │ │ │ │ bicseq sp, r4, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325526,15 +325526,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a3e8 <__cxa_atexit@plt+0x13de6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #924 @ 0x39c │ │ │ │ + movseq r5, #39 @ 0x27 │ │ │ │ streq fp, [r1], #-2884 @ 0xfffff4bc │ │ │ │ streq ip, [r1], #-528 @ 0xfffffdf0 │ │ │ │ bicseq sp, r4, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325546,15 +325546,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a438 <__cxa_atexit@plt+0x13debc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #648 @ 0x288 │ │ │ │ + movseq r4, #904 @ 0x388 │ │ │ │ streq fp, [r1], #-2804 @ 0xfffff50c │ │ │ │ streq ip, [r1], #-448 @ 0xfffffe40 │ │ │ │ bicseq sp, r4, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325566,15 +325566,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a488 <__cxa_atexit@plt+0x13df0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #104, 30 @ 0x1a0 │ │ │ │ + movseq r4, #168, 30 @ 0x2a0 │ │ │ │ streq fp, [r1], #-2724 @ 0xfffff55c │ │ │ │ streq ip, [r1], #-368 @ 0xfffffe90 │ │ │ │ bicseq sp, r4, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325586,15 +325586,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a4d8 <__cxa_atexit@plt+0x13df5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #50, 30 @ 0xc8 │ │ │ │ + movseq r4, #456 @ 0x1c8 │ │ │ │ streq fp, [r1], #-2644 @ 0xfffff5ac │ │ │ │ streq ip, [r1], #-288 @ 0xfffffee0 │ │ │ │ bicseq sp, r4, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325606,15 +325606,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a528 <__cxa_atexit@plt+0x13dfac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #3936 @ 0xf60 │ │ │ │ + movseq r4, #54, 30 @ 0xd8 │ │ │ │ streq fp, [r1], #-2564 @ 0xfffff5fc │ │ │ │ streq ip, [r1], #-208 @ 0xffffff30 │ │ │ │ bicseq sp, r4, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325626,15 +325626,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a578 <__cxa_atexit@plt+0x13dffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #184, 28 @ 0xb80 │ │ │ │ + movseq r4, #248, 28 @ 0xf80 │ │ │ │ streq fp, [r1], #-2484 @ 0xfffff64c │ │ │ │ streq ip, [r1], #-128 @ 0xffffff80 │ │ │ │ bicseq sp, r4, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325646,15 +325646,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a5c8 <__cxa_atexit@plt+0x13e04c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #1904 @ 0x770 │ │ │ │ + movseq r4, #2928 @ 0xb70 │ │ │ │ streq fp, [r1], #-2404 @ 0xfffff69c │ │ │ │ streq ip, [r1], #-48 @ 0xffffffd0 │ │ │ │ bicseq sp, r4, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325666,15 +325666,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a618 <__cxa_atexit@plt+0x13e09c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #56, 28 @ 0x380 │ │ │ │ + movseq r4, #120, 28 @ 0x780 │ │ │ │ streq fp, [r1], #-2324 @ 0xfffff6ec │ │ │ │ streq fp, [r1], #-4064 @ 0xfffff020 │ │ │ │ bicseq sp, r4, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325686,15 +325686,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a668 <__cxa_atexit@plt+0x13e0ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #16000 @ 0x3e80 │ │ │ │ + movseq r4, #928 @ 0x3a0 │ │ │ │ streq fp, [r1], #-2244 @ 0xfffff73c │ │ │ │ streq fp, [r1], #-3984 @ 0xfffff070 │ │ │ │ bicseq sp, r4, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325706,15 +325706,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a6b8 <__cxa_atexit@plt+0x13e13c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #11840 @ 0x2e40 │ │ │ │ + movseq r4, #15936 @ 0x3e40 │ │ │ │ streq fp, [r1], #-2164 @ 0xfffff78c │ │ │ │ streq fp, [r1], #-3904 @ 0xfffff0c0 │ │ │ │ bicseq sp, r4, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325726,15 +325726,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a708 <__cxa_atexit@plt+0x13e18c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #6976 @ 0x1b40 │ │ │ │ + movseq r4, #11072 @ 0x2b40 │ │ │ │ streq fp, [r1], #-2084 @ 0xfffff7dc │ │ │ │ streq fp, [r1], #-3824 @ 0xfffff110 │ │ │ │ bicseq sp, r4, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325746,15 +325746,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a758 <__cxa_atexit@plt+0x13e1dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #44, 26 @ 0xb00 │ │ │ │ + movseq r4, #108, 26 @ 0x1b00 │ │ │ │ streq fp, [r1], #-2004 @ 0xfffff82c │ │ │ │ streq fp, [r1], #-3744 @ 0xfffff160 │ │ │ │ bicseq sp, r4, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325766,15 +325766,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a7a8 <__cxa_atexit@plt+0x13e22c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #59648 @ 0xe900 │ │ │ │ + movseq r4, #2624 @ 0xa40 │ │ │ │ streq fp, [r1], #-1924 @ 0xfffff87c │ │ │ │ streq fp, [r1], #-3664 @ 0xfffff1b0 │ │ │ │ bicseq sp, r4, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325786,15 +325786,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a7f8 <__cxa_atexit@plt+0x13e27c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #44544 @ 0xae00 │ │ │ │ + movseq r4, #60928 @ 0xee00 │ │ │ │ streq fp, [r1], #-1844 @ 0xfffff8cc │ │ │ │ streq fp, [r1], #-3584 @ 0xfffff200 │ │ │ │ bicseq sp, r4, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325806,15 +325806,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a848 <__cxa_atexit@plt+0x13e2cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #28160 @ 0x6e00 │ │ │ │ + movseq r4, #44544 @ 0xae00 │ │ │ │ streq fp, [r1], #-1764 @ 0xfffff91c │ │ │ │ streq fp, [r1], #-3504 @ 0xfffff250 │ │ │ │ bicseq sp, r4, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325826,15 +325826,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a898 <__cxa_atexit@plt+0x13e31c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #14080 @ 0x3700 │ │ │ │ + movseq r4, #30464 @ 0x7700 │ │ │ │ streq fp, [r1], #-1684 @ 0xfffff96c │ │ │ │ streq fp, [r1], #-3424 @ 0xfffff2a0 │ │ │ │ bicseq sp, r4, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325846,15 +325846,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a8e8 <__cxa_atexit@plt+0x13e36c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #243712 @ 0x3b800 │ │ │ │ + movseq r4, #11776 @ 0x2e00 │ │ │ │ streq fp, [r1], #-1604 @ 0xfffff9bc │ │ │ │ streq fp, [r1], #-3344 @ 0xfffff2f0 │ │ │ │ bicseq sp, r4, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325866,15 +325866,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a938 <__cxa_atexit@plt+0x13e3bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #171008 @ 0x29c00 │ │ │ │ + movseq r4, #236544 @ 0x39c00 │ │ │ │ streq fp, [r1], #-1524 @ 0xfffffa0c │ │ │ │ streq fp, [r1], #-3264 @ 0xfffff340 │ │ │ │ bicseq sp, r4, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325886,15 +325886,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a988 <__cxa_atexit@plt+0x13e40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #105472 @ 0x19c00 │ │ │ │ + movseq r4, #171008 @ 0x29c00 │ │ │ │ streq fp, [r1], #-1444 @ 0xfffffa5c │ │ │ │ streq fp, [r1], #-3184 @ 0xfffff390 │ │ │ │ bicseq sp, r4, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325906,15 +325906,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14a9d8 <__cxa_atexit@plt+0x13e45c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #38912 @ 0x9800 │ │ │ │ + movseq r4, #104448 @ 0x19800 │ │ │ │ streq fp, [r1], #-1364 @ 0xfffffaac │ │ │ │ streq fp, [r1], #-3104 @ 0xfffff3e0 │ │ │ │ bicseq sp, r4, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325926,15 +325926,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14aa28 <__cxa_atexit@plt+0x13e4ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #228, 20 @ 0xe4000 │ │ │ │ + movseq r4, #36, 22 @ 0x9000 │ │ │ │ streq fp, [r1], #-1284 @ 0xfffffafc │ │ │ │ streq fp, [r1], #-3024 @ 0xfffff430 │ │ │ │ bicseq ip, r4, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325946,15 +325946,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14aa78 <__cxa_atexit@plt+0x13e4fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #716800 @ 0xaf000 │ │ │ │ + movseq r4, #978944 @ 0xef000 │ │ │ │ streq fp, [r1], #-1204 @ 0xfffffb4c │ │ │ │ streq fp, [r1], #-2944 @ 0xfffff480 │ │ │ │ bicseq ip, r4, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325966,15 +325966,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14aac8 <__cxa_atexit@plt+0x13e54c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #450560 @ 0x6e000 │ │ │ │ + movseq r4, #712704 @ 0xae000 │ │ │ │ streq fp, [r1], #-1124 @ 0xfffffb9c │ │ │ │ streq fp, [r1], #-2864 @ 0xfffff4d0 │ │ │ │ bicseq ip, r4, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -325986,15 +325986,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ab18 <__cxa_atexit@plt+0x13e59c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #48, 20 @ 0x30000 │ │ │ │ + movseq r4, #112, 20 @ 0x70000 │ │ │ │ streq fp, [r1], #-1044 @ 0xfffffbec │ │ │ │ streq fp, [r1], #-2784 @ 0xfffff520 │ │ │ │ bicseq ip, r4, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326006,15 +326006,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ab68 <__cxa_atexit@plt+0x13e5ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #4046848 @ 0x3dc000 │ │ │ │ + movseq r4, #225280 @ 0x37000 │ │ │ │ streq fp, [r1], #-964 @ 0xfffffc3c │ │ │ │ streq fp, [r1], #-2704 @ 0xfffff570 │ │ │ │ bicseq ip, r4, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326026,15 +326026,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14abb8 <__cxa_atexit@plt+0x13e63c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #2965504 @ 0x2d4000 │ │ │ │ + movseq r4, #4014080 @ 0x3d4000 │ │ │ │ streq fp, [r1], #-884 @ 0xfffffc8c │ │ │ │ streq fp, [r1], #-2624 @ 0xfffff5c0 │ │ │ │ bicseq ip, r4, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326046,15 +326046,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ac08 <__cxa_atexit@plt+0x13e68c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #1818624 @ 0x1bc000 │ │ │ │ + movseq r4, #2867200 @ 0x2bc000 │ │ │ │ streq fp, [r1], #-804 @ 0xfffffcdc │ │ │ │ streq fp, [r1], #-2544 @ 0xfffff610 │ │ │ │ bicseq ip, r4, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326066,15 +326066,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ac58 <__cxa_atexit@plt+0x13e6dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #753664 @ 0xb8000 │ │ │ │ + movseq r4, #1802240 @ 0x1b8000 │ │ │ │ streq fp, [r1], #-724 @ 0xfffffd2c │ │ │ │ streq fp, [r1], #-2464 @ 0xfffff660 │ │ │ │ bicseq ip, r4, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326086,15 +326086,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14aca8 <__cxa_atexit@plt+0x13e72c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #15400960 @ 0xeb0000 │ │ │ │ + movseq r4, #704512 @ 0xac000 │ │ │ │ streq fp, [r1], #-644 @ 0xfffffd7c │ │ │ │ streq fp, [r1], #-2384 @ 0xfffff6b0 │ │ │ │ bicseq ip, r4, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326106,15 +326106,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14acf8 <__cxa_atexit@plt+0x13e77c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #11403264 @ 0xae0000 │ │ │ │ + movseq r4, #15597568 @ 0xee0000 │ │ │ │ streq fp, [r1], #-564 @ 0xfffffdcc │ │ │ │ streq fp, [r1], #-2304 @ 0xfffff700 │ │ │ │ bicseq ip, r4, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326126,15 +326126,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ad48 <__cxa_atexit@plt+0x13e7cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #108, 16 @ 0x6c0000 │ │ │ │ + movseq r4, #172, 16 @ 0xac0000 │ │ │ │ streq fp, [r1], #-484 @ 0xfffffe1c │ │ │ │ streq fp, [r1], #-2224 @ 0xfffff750 │ │ │ │ bicseq ip, r4, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326146,15 +326146,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ad98 <__cxa_atexit@plt+0x13e81c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #2949120 @ 0x2d0000 │ │ │ │ + movseq r4, #7143424 @ 0x6d0000 │ │ │ │ streq fp, [r1], #-404 @ 0xfffffe6c │ │ │ │ streq fp, [r1], #-2144 @ 0xfffff7a0 │ │ │ │ bicseq ip, r4, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326166,15 +326166,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ade8 <__cxa_atexit@plt+0x13e86c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #63176704 @ 0x3c40000 │ │ │ │ + movseq r4, #3211264 @ 0x310000 │ │ │ │ streq fp, [r1], #-324 @ 0xfffffebc │ │ │ │ streq fp, [r1], #-2064 @ 0xfffff7f0 │ │ │ │ bicseq ip, r4, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326186,15 +326186,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ae38 <__cxa_atexit@plt+0x13e8bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #45875200 @ 0x2bc0000 │ │ │ │ + movseq r4, #62652416 @ 0x3bc0000 │ │ │ │ streq fp, [r1], #-244 @ 0xffffff0c │ │ │ │ streq fp, [r1], #-1984 @ 0xfffff840 │ │ │ │ bicseq ip, r4, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326206,15 +326206,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ae88 <__cxa_atexit@plt+0x13e90c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #28835840 @ 0x1b80000 │ │ │ │ + movseq r4, #45613056 @ 0x2b80000 │ │ │ │ streq fp, [r1], #-164 @ 0xffffff5c │ │ │ │ streq fp, [r1], #-1904 @ 0xfffff890 │ │ │ │ bicseq ip, r4, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326226,15 +326226,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14aed8 <__cxa_atexit@plt+0x13e95c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #12058624 @ 0xb80000 │ │ │ │ + movseq r4, #28835840 @ 0x1b80000 │ │ │ │ streq fp, [r1], #-84 @ 0xffffffac │ │ │ │ streq fp, [r1], #-1824 @ 0xfffff8e0 │ │ │ │ bicseq ip, r4, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326246,15 +326246,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14af28 <__cxa_atexit@plt+0x13e9ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #244318208 @ 0xe900000 │ │ │ │ + movseq r4, #10747904 @ 0xa40000 │ │ │ │ streq fp, [r1], #-4 │ │ │ │ streq fp, [r1], #-1744 @ 0xfffff930 │ │ │ │ bicseq ip, r4, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326266,15 +326266,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14af78 <__cxa_atexit@plt+0x13e9fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #186646528 @ 0xb200000 │ │ │ │ + movseq r4, #253755392 @ 0xf200000 │ │ │ │ streq sl, [r1], #-4020 @ 0xfffff04c │ │ │ │ streq fp, [r1], #-1664 @ 0xfffff980 │ │ │ │ bicseq ip, r4, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326286,15 +326286,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14afc8 <__cxa_atexit@plt+0x13ea4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #116, 12 @ 0x7400000 │ │ │ │ + movseq r4, #180, 12 @ 0xb400000 │ │ │ │ streq sl, [r1], #-3940 @ 0xfffff09c │ │ │ │ streq fp, [r1], #-1584 @ 0xfffff9d0 │ │ │ │ bicseq ip, r4, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326306,15 +326306,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b018 <__cxa_atexit@plt+0x13ea9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #44040192 @ 0x2a00000 │ │ │ │ + movseq r4, #111149056 @ 0x6a00000 │ │ │ │ streq sl, [r1], #-3860 @ 0xfffff0ec │ │ │ │ streq fp, [r1], #-1504 @ 0xfffffa20 │ │ │ │ bicseq ip, r4, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326326,15 +326326,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b068 <__cxa_atexit@plt+0x13eaec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #968884224 @ 0x39c00000 │ │ │ │ + movseq r4, #40894464 @ 0x2700000 │ │ │ │ streq sl, [r1], #-3780 @ 0xfffff13c │ │ │ │ streq fp, [r1], #-1424 @ 0xfffffa70 │ │ │ │ bicseq ip, r4, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326346,15 +326346,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b0b8 <__cxa_atexit@plt+0x13eb3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #696254464 @ 0x29800000 │ │ │ │ + movseq r4, #964689920 @ 0x39800000 │ │ │ │ streq sl, [r1], #-3700 @ 0xfffff18c │ │ │ │ streq fp, [r1], #-1344 @ 0xfffffac0 │ │ │ │ bicseq ip, r4, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326366,15 +326366,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b108 <__cxa_atexit@plt+0x13eb8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #448790528 @ 0x1ac00000 │ │ │ │ + movseq r4, #717225984 @ 0x2ac00000 │ │ │ │ streq sl, [r1], #-3620 @ 0xfffff1dc │ │ │ │ streq fp, [r1], #-1264 @ 0xfffffb10 │ │ │ │ bicseq ip, r4, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326386,15 +326386,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b158 <__cxa_atexit@plt+0x13ebdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #171966464 @ 0xa400000 │ │ │ │ + movseq r4, #440401920 @ 0x1a400000 │ │ │ │ streq sl, [r1], #-3540 @ 0xfffff22c │ │ │ │ streq fp, [r1], #-1184 @ 0xfffffb60 │ │ │ │ bicseq ip, r4, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326406,15 +326406,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b1a8 <__cxa_atexit@plt+0x13ec2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #236, 8 @ 0xec000000 │ │ │ │ + movseq r4, #44, 10 @ 0xb000000 │ │ │ │ streq sl, [r1], #-3460 @ 0xfffff27c │ │ │ │ streq fp, [r1], #-1104 @ 0xfffffbb0 │ │ │ │ bicseq ip, r4, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326426,15 +326426,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b1f8 <__cxa_atexit@plt+0x13ec7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #180, 8 @ 0xb4000000 │ │ │ │ + movseq r4, #244, 8 @ 0xf4000000 │ │ │ │ streq sl, [r1], #-3380 @ 0xfffff2cc │ │ │ │ streq fp, [r1], #-1024 @ 0xfffffc00 │ │ │ │ bicseq ip, r4, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326446,15 +326446,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b248 <__cxa_atexit@plt+0x13eccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #1929379840 @ 0x73000000 │ │ │ │ + movseq r4, #-1291845632 @ 0xb3000000 │ │ │ │ streq sl, [r1], #-3300 @ 0xfffff31c │ │ │ │ streq fp, [r1], #-944 @ 0xfffffc50 │ │ │ │ bicseq ip, r4, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326466,15 +326466,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b298 <__cxa_atexit@plt+0x13ed1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #771751936 @ 0x2e000000 │ │ │ │ + movseq r4, #1845493760 @ 0x6e000000 │ │ │ │ streq sl, [r1], #-3220 @ 0xfffff36c │ │ │ │ streq fp, [r1], #-864 @ 0xfffffca0 │ │ │ │ bicseq ip, r4, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326486,15 +326486,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b2e8 <__cxa_atexit@plt+0x13ed6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #232, 6 @ 0xa0000003 │ │ │ │ + movseq r4, #40, 8 @ 0x28000000 │ │ │ │ streq sl, [r1], #-3140 @ 0xfffff3bc │ │ │ │ streq fp, [r1], #-784 @ 0xfffffcf0 │ │ │ │ bicseq ip, r4, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326506,15 +326506,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b338 <__cxa_atexit@plt+0x13edbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #-1409286142 @ 0xac000002 │ │ │ │ + movseq r4, #-1409286141 @ 0xac000003 │ │ │ │ streq sl, [r1], #-3060 @ 0xfffff40c │ │ │ │ streq fp, [r1], #-704 @ 0xfffffd40 │ │ │ │ bicseq ip, r4, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326526,15 +326526,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b388 <__cxa_atexit@plt+0x13ee0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #-1006632959 @ 0xc4000001 │ │ │ │ + movseq r4, #-1006632958 @ 0xc4000002 │ │ │ │ streq sl, [r1], #-2980 @ 0xfffff45c │ │ │ │ streq fp, [r1], #-624 @ 0xfffffd90 │ │ │ │ bicseq ip, r4, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326546,15 +326546,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b3d8 <__cxa_atexit@plt+0x13ee5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #-939524096 @ 0xc8000000 │ │ │ │ + movseq r4, #-939524095 @ 0xc8000001 │ │ │ │ streq sl, [r1], #-2900 @ 0xfffff4ac │ │ │ │ streq fp, [r1], #-544 @ 0xfffffde0 │ │ │ │ bicseq ip, r4, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326566,15 +326566,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b428 <__cxa_atexit@plt+0x13eeac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #-536870898 @ 0xe000000e │ │ │ │ + movseq r4, #-1207959552 @ 0xb8000000 │ │ │ │ streq sl, [r1], #-2820 @ 0xfffff4fc │ │ │ │ streq fp, [r1], #-464 @ 0xfffffe30 │ │ │ │ bicseq ip, r4, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326586,15 +326586,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b478 <__cxa_atexit@plt+0x13eefc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #176, 4 │ │ │ │ + movseq r4, #240, 4 │ │ │ │ streq sl, [r1], #-2740 @ 0xfffff54c │ │ │ │ streq fp, [r1], #-384 @ 0xfffffe80 │ │ │ │ bicseq ip, r4, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326606,15 +326606,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b4c8 <__cxa_atexit@plt+0x13ef4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #-805306362 @ 0xd0000006 │ │ │ │ + movseq r4, #-805306358 @ 0xd000000a │ │ │ │ streq sl, [r1], #-2660 @ 0xfffff59c │ │ │ │ streq fp, [r1], #-304 @ 0xfffffed0 │ │ │ │ bicseq ip, r4, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326626,15 +326626,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b518 <__cxa_atexit@plt+0x13ef9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #1879048194 @ 0x70000002 │ │ │ │ + movseq r4, #1879048198 @ 0x70000006 │ │ │ │ streq sl, [r1], #-2580 @ 0xfffff5ec │ │ │ │ streq fp, [r1], #-224 @ 0xffffff20 │ │ │ │ bicseq ip, r4, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326646,15 +326646,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b568 <__cxa_atexit@plt+0x13efec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #-1073741767 @ 0xc0000039 │ │ │ │ + movseq r4, #1879048194 @ 0x70000002 │ │ │ │ streq sl, [r1], #-2500 @ 0xfffff63c │ │ │ │ streq fp, [r1], #-144 @ 0xffffff70 │ │ │ │ bicseq ip, r4, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326666,15 +326666,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b5b8 <__cxa_atexit@plt+0x13f03c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #1073741865 @ 0x40000029 │ │ │ │ + movseq r4, #1073741881 @ 0x40000039 │ │ │ │ streq sl, [r1], #-2420 @ 0xfffff68c │ │ │ │ streq fp, [r1], #-64 @ 0xffffffc0 │ │ │ │ bicseq ip, r4, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326686,15 +326686,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b608 <__cxa_atexit@plt+0x13f08c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #-2147483622 @ 0x8000001a │ │ │ │ + movseq r4, #-2147483606 @ 0x8000002a │ │ │ │ streq sl, [r1], #-2340 @ 0xfffff6dc │ │ │ │ streq sl, [r1], #-4080 @ 0xfffff010 │ │ │ │ bicseq ip, r4, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326706,15 +326706,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b658 <__cxa_atexit@plt+0x13f0dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #1073741834 @ 0x4000000a │ │ │ │ + movseq r4, #1073741850 @ 0x4000001a │ │ │ │ streq sl, [r1], #-2260 @ 0xfffff72c │ │ │ │ streq sl, [r1], #-4000 @ 0xfffff060 │ │ │ │ bicseq ip, r4, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326726,15 +326726,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b6a8 <__cxa_atexit@plt+0x13f12c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #233 @ 0xe9 │ │ │ │ + movseq r4, #1073741834 @ 0x4000000a │ │ │ │ streq sl, [r1], #-2180 @ 0xfffff77c │ │ │ │ streq sl, [r1], #-3920 @ 0xfffff0b0 │ │ │ │ bicseq ip, r4, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326746,15 +326746,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b6f8 <__cxa_atexit@plt+0x13f17c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #170 @ 0xaa │ │ │ │ + movseq r4, #234 @ 0xea │ │ │ │ streq sl, [r1], #-2100 @ 0xfffff7cc │ │ │ │ streq sl, [r1], #-3840 @ 0xfffff100 │ │ │ │ bicseq ip, r4, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326766,15 +326766,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b748 <__cxa_atexit@plt+0x13f1cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #105 @ 0x69 │ │ │ │ + movseq r4, #169 @ 0xa9 │ │ │ │ streq sl, [r1], #-2020 @ 0xfffff81c │ │ │ │ streq sl, [r1], #-3760 @ 0xfffff150 │ │ │ │ bicseq ip, r4, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326786,15 +326786,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b798 <__cxa_atexit@plt+0x13f21c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r4, #42 @ 0x2a │ │ │ │ + movseq r4, #106 @ 0x6a │ │ │ │ streq sl, [r1], #-1940 @ 0xfffff86c │ │ │ │ streq sl, [r1], #-3680 @ 0xfffff1a0 │ │ │ │ bicseq ip, r4, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326806,15 +326806,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b7e8 <__cxa_atexit@plt+0x13f26c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #932 @ 0x3a4 │ │ │ │ + movseq r4, #41 @ 0x29 │ │ │ │ streq sl, [r1], #-1860 @ 0xfffff8bc │ │ │ │ streq sl, [r1], #-3600 @ 0xfffff1f0 │ │ │ │ bicseq ip, r4, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326826,15 +326826,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b838 <__cxa_atexit@plt+0x13f2bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #668 @ 0x29c │ │ │ │ + movseq r3, #924 @ 0x39c │ │ │ │ streq sl, [r1], #-1780 @ 0xfffff90c │ │ │ │ streq sl, [r1], #-3520 @ 0xfffff240 │ │ │ │ bicseq ip, r4, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326846,15 +326846,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b888 <__cxa_atexit@plt+0x13f30c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #404 @ 0x194 │ │ │ │ + movseq r3, #660 @ 0x294 │ │ │ │ streq sl, [r1], #-1700 @ 0xfffff95c │ │ │ │ streq sl, [r1], #-3440 @ 0xfffff290 │ │ │ │ bicseq ip, r4, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326866,15 +326866,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b8d8 <__cxa_atexit@plt+0x13f35c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #39, 30 @ 0x9c │ │ │ │ + movseq r3, #412 @ 0x19c │ │ │ │ streq sl, [r1], #-1620 @ 0xfffff9ac │ │ │ │ streq sl, [r1], #-3360 @ 0xfffff2e0 │ │ │ │ bicseq ip, r4, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326886,15 +326886,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b928 <__cxa_atexit@plt+0x13f3ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #3680 @ 0xe60 │ │ │ │ + movseq r3, #38, 30 @ 0x98 │ │ │ │ streq sl, [r1], #-1540 @ 0xfffff9fc │ │ │ │ streq sl, [r1], #-3280 @ 0xfffff330 │ │ │ │ bicseq ip, r4, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326906,15 +326906,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b978 <__cxa_atexit@plt+0x13f3fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #2800 @ 0xaf0 │ │ │ │ + movseq r3, #3824 @ 0xef0 │ │ │ │ streq sl, [r1], #-1460 @ 0xfffffa4c │ │ │ │ streq sl, [r1], #-3200 @ 0xfffff380 │ │ │ │ bicseq ip, r4, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326926,15 +326926,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14b9c8 <__cxa_atexit@plt+0x13f44c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #112, 28 @ 0x700 │ │ │ │ + movseq r3, #176, 28 @ 0xb00 │ │ │ │ streq sl, [r1], #-1380 @ 0xfffffa9c │ │ │ │ streq sl, [r1], #-3120 @ 0xfffff3d0 │ │ │ │ bicseq ip, r4, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326946,15 +326946,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ba18 <__cxa_atexit@plt+0x13f49c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #40, 28 @ 0x280 │ │ │ │ + movseq r3, #104, 28 @ 0x680 │ │ │ │ streq sl, [r1], #-1300 @ 0xfffffaec │ │ │ │ streq sl, [r1], #-3040 @ 0xfffff420 │ │ │ │ bicseq ip, r4, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326966,15 +326966,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14ba68 <__cxa_atexit@plt+0x13f4ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #14720 @ 0x3980 │ │ │ │ + movseq r3, #608 @ 0x260 │ │ │ │ streq sl, [r1], #-1220 @ 0xfffffb3c │ │ │ │ streq sl, [r1], #-2960 @ 0xfffff470 │ │ │ │ bicseq fp, r4, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -326986,15 +326986,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bab8 <__cxa_atexit@plt+0x13f53c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #10816 @ 0x2a40 │ │ │ │ + movseq r3, #14912 @ 0x3a40 │ │ │ │ streq sl, [r1], #-1140 @ 0xfffffb8c │ │ │ │ streq sl, [r1], #-2880 @ 0xfffff4c0 │ │ │ │ bicseq fp, r4, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327006,15 +327006,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bb08 <__cxa_atexit@plt+0x13f58c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #6336 @ 0x18c0 │ │ │ │ + movseq r3, #10432 @ 0x28c0 │ │ │ │ streq sl, [r1], #-1060 @ 0xfffffbdc │ │ │ │ streq sl, [r1], #-2800 @ 0xfffff510 │ │ │ │ bicseq fp, r4, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327026,15 +327026,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bb58 <__cxa_atexit@plt+0x13f5dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #1856 @ 0x740 │ │ │ │ + movseq r3, #5952 @ 0x1740 │ │ │ │ streq sl, [r1], #-980 @ 0xfffffc2c │ │ │ │ streq sl, [r1], #-2720 @ 0xfffff560 │ │ │ │ bicseq fp, r4, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327046,15 +327046,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bba8 <__cxa_atexit@plt+0x13f62c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #216, 24 @ 0xd800 │ │ │ │ + movseq r3, #24, 26 @ 0x600 │ │ │ │ streq sl, [r1], #-900 @ 0xfffffc7c │ │ │ │ streq sl, [r1], #-2640 @ 0xfffff5b0 │ │ │ │ bicseq fp, r4, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327066,15 +327066,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bbf8 <__cxa_atexit@plt+0x13f67c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #148, 24 @ 0x9400 │ │ │ │ + movseq r3, #212, 24 @ 0xd400 │ │ │ │ streq sl, [r1], #-820 @ 0xfffffccc │ │ │ │ streq sl, [r1], #-2560 @ 0xfffff600 │ │ │ │ bicseq fp, r4, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327086,15 +327086,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bc48 <__cxa_atexit@plt+0x13f6cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #18688 @ 0x4900 │ │ │ │ + movseq r3, #35072 @ 0x8900 │ │ │ │ streq sl, [r1], #-740 @ 0xfffffd1c │ │ │ │ streq sl, [r1], #-2480 @ 0xfffff650 │ │ │ │ bicseq fp, r4, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327106,15 +327106,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bc98 <__cxa_atexit@plt+0x13f71c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #1280 @ 0x500 │ │ │ │ + movseq r3, #17664 @ 0x4500 │ │ │ │ streq sl, [r1], #-660 @ 0xfffffd6c │ │ │ │ streq sl, [r1], #-2400 @ 0xfffff6a0 │ │ │ │ bicseq fp, r4, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327126,15 +327126,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bce8 <__cxa_atexit@plt+0x13f76c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #203776 @ 0x31c00 │ │ │ │ + movseq r3, #1792 @ 0x700 │ │ │ │ streq sl, [r1], #-580 @ 0xfffffdbc │ │ │ │ streq sl, [r1], #-2320 @ 0xfffff6f0 │ │ │ │ bicseq fp, r4, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327146,15 +327146,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bd38 <__cxa_atexit@plt+0x13f7bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #138240 @ 0x21c00 │ │ │ │ + movseq r3, #203776 @ 0x31c00 │ │ │ │ streq sl, [r1], #-500 @ 0xfffffe0c │ │ │ │ streq sl, [r1], #-2240 @ 0xfffff740 │ │ │ │ bicseq fp, r4, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327166,15 +327166,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bd88 <__cxa_atexit@plt+0x13f80c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #72704 @ 0x11c00 │ │ │ │ + movseq r3, #138240 @ 0x21c00 │ │ │ │ streq sl, [r1], #-420 @ 0xfffffe5c │ │ │ │ streq sl, [r1], #-2160 @ 0xfffff790 │ │ │ │ bicseq fp, r4, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327186,15 +327186,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bdd8 <__cxa_atexit@plt+0x13f85c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #7168 @ 0x1c00 │ │ │ │ + movseq r3, #72704 @ 0x11c00 │ │ │ │ streq sl, [r1], #-340 @ 0xfffffeac │ │ │ │ streq sl, [r1], #-2080 @ 0xfffff7e0 │ │ │ │ bicseq fp, r4, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327206,15 +327206,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14be28 <__cxa_atexit@plt+0x13f8ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #839680 @ 0xcd000 │ │ │ │ + movseq r3, #13312 @ 0x3400 │ │ │ │ streq sl, [r1], #-260 @ 0xfffffefc │ │ │ │ streq sl, [r1], #-2000 @ 0xfffff830 │ │ │ │ bicseq fp, r4, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327226,15 +327226,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14be78 <__cxa_atexit@plt+0x13f8fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #140, 20 @ 0x8c000 │ │ │ │ + movseq r3, #204, 20 @ 0xcc000 │ │ │ │ streq sl, [r1], #-180 @ 0xffffff4c │ │ │ │ streq sl, [r1], #-1920 @ 0xfffff880 │ │ │ │ bicseq fp, r4, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327246,15 +327246,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bec8 <__cxa_atexit@plt+0x13f94c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #315392 @ 0x4d000 │ │ │ │ + movseq r3, #577536 @ 0x8d000 │ │ │ │ streq sl, [r1], #-100 @ 0xffffff9c │ │ │ │ streq sl, [r1], #-1840 @ 0xfffff8d0 │ │ │ │ bicseq fp, r4, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327266,15 +327266,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bf18 <__cxa_atexit@plt+0x13f99c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #20, 20 @ 0x14000 │ │ │ │ + movseq r3, #84, 20 @ 0x54000 │ │ │ │ streq sl, [r1], #-20 @ 0xffffffec │ │ │ │ streq sl, [r1], #-1760 @ 0xfffff920 │ │ │ │ bicseq fp, r4, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327286,15 +327286,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bf68 <__cxa_atexit@plt+0x13f9ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #3489792 @ 0x354000 │ │ │ │ + movseq r3, #86016 @ 0x15000 │ │ │ │ streq r9, [r1], #-4036 @ 0xfffff03c │ │ │ │ streq sl, [r1], #-1680 @ 0xfffff970 │ │ │ │ bicseq fp, r4, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327306,15 +327306,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14bfb8 <__cxa_atexit@plt+0x13fa3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #152, 18 @ 0x260000 │ │ │ │ + movseq r3, #216, 18 @ 0x360000 │ │ │ │ streq r9, [r1], #-3956 @ 0xfffff08c │ │ │ │ streq sl, [r1], #-1600 @ 0xfffff9c0 │ │ │ │ bicseq fp, r4, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327326,15 +327326,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14c008 <__cxa_atexit@plt+0x13fa8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #84, 18 @ 0x150000 │ │ │ │ + movseq r3, #148, 18 @ 0x250000 │ │ │ │ streq r9, [r1], #-3876 @ 0xfffff0dc │ │ │ │ streq sl, [r1], #-1520 @ 0xfffffa10 │ │ │ │ bicseq fp, r4, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327346,15 +327346,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14c058 <__cxa_atexit@plt+0x13fadc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #245760 @ 0x3c000 │ │ │ │ + movseq r3, #1294336 @ 0x13c000 │ │ │ │ streq r9, [r1], #-3796 @ 0xfffff12c │ │ │ │ streq sl, [r1], #-1440 @ 0xfffffa60 │ │ │ │ bicseq fp, r4, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327366,15 +327366,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14c0a8 <__cxa_atexit@plt+0x13fb2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #12976128 @ 0xc60000 │ │ │ │ + movseq r3, #98304 @ 0x18000 │ │ │ │ streq r9, [r1], #-3716 @ 0xfffff17c │ │ │ │ streq sl, [r1], #-1360 @ 0xfffffab0 │ │ │ │ bicseq fp, r4, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327386,15 +327386,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14c0f8 <__cxa_atexit@plt+0x13fb7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #8454144 @ 0x810000 │ │ │ │ + movseq r3, #12648448 @ 0xc10000 │ │ │ │ streq r9, [r1], #-3636 @ 0xfffff1cc │ │ │ │ streq sl, [r1], #-1280 @ 0xfffffb00 │ │ │ │ bicseq fp, r4, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327406,15 +327406,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14c148 <__cxa_atexit@plt+0x13fbcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #3997696 @ 0x3d0000 │ │ │ │ + movseq r3, #8192000 @ 0x7d0000 │ │ │ │ streq r9, [r1], #-3556 @ 0xfffff21c │ │ │ │ streq sl, [r1], #-1200 @ 0xfffffb50 │ │ │ │ bicseq fp, r4, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -327426,15 +327426,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14c198 <__cxa_atexit@plt+0x13fc1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r3, #196608 @ 0x30000 │ │ │ │ + movseq r3, #4390912 @ 0x430000 │ │ │ │ streq r9, [r1], #-3476 @ 0xfffff26c │ │ │ │ streq sl, [r1], #-1120 @ 0xfffffba0 │ │ │ │ bicseq fp, r4, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -328678,15 +328678,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14d528 <__cxa_atexit@plt+0x140fac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r2, #-33554432 @ 0xfe000000 │ │ │ │ + movseq r2, #260046848 @ 0xf800000 │ │ │ │ streq r8, [r1], #-2564 @ 0xfffff5fc │ │ │ │ streq r9, [r1], #-208 @ 0xffffff30 │ │ │ │ bicseq sl, r4, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -328866,15 +328866,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14d818 <__cxa_atexit@plt+0x14129c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r2, #268435469 @ 0x1000000d │ │ │ │ + movseq r2, #1140850688 @ 0x44000000 │ │ │ │ streq r8, [r1], #-1812 @ 0xfffff8ec │ │ │ │ streq r8, [r1], #-3552 @ 0xfffff220 │ │ │ │ bicseq sl, r4, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -329108,15 +329108,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14dbe0 <__cxa_atexit@plt+0x141664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r1, #812 @ 0x32c │ │ │ │ + movseq r2, #11 │ │ │ │ streq r8, [r1], #-844 @ 0xfffffcb4 │ │ │ │ streq r8, [r1], #-2584 @ 0xfffff5e8 │ │ │ │ bicseq sl, r4, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ @@ -329169,15 +329169,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14dcd4 <__cxa_atexit@plt+0x141758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r1, #3472 @ 0xd90 │ │ │ │ + movseq r1, #25, 30 @ 0x64 │ │ │ │ streq r8, [r1], #-600 @ 0xfffffda8 │ │ │ │ streq r8, [r1], #-2340 @ 0xfffff6dc │ │ │ │ bicseq sl, r4, #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -329261,15 +329261,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 14de44 <__cxa_atexit@plt+0x1418c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movseq r1, #9280 @ 0x2440 │ │ │ │ + movseq r1, #13376 @ 0x3440 │ │ │ │ streq r8, [r1], #-232 @ 0xffffff18 │ │ │ │ streq r8, [r1], #-1972 @ 0xfffff84c │ │ │ │ bicseq r9, r4, #4, 30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -335324,15 +335324,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 153d00 <__cxa_atexit@plt+0x147784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03afc61d │ │ │ │ + @ instruction: 0x03afc65d │ │ │ │ streq r2, [r1], #-556 @ 0xfffffdd4 │ │ │ │ streq r2, [r1], #-2632 @ 0xfffff5b8 │ │ │ │ bicseq r6, r4, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -335372,15 +335372,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 153dc0 <__cxa_atexit@plt+0x147844> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03afc592 │ │ │ │ + @ instruction: 0x03afc5d2 │ │ │ │ streq r2, [r1], #-364 @ 0xfffffe94 │ │ │ │ streq r2, [r1], #-2440 @ 0xfffff678 │ │ │ │ bicseq r6, r4, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -335420,15 +335420,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 153e80 <__cxa_atexit@plt+0x147904> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03afc4e9 │ │ │ │ + @ instruction: 0x03afc529 │ │ │ │ streq r2, [r1], #-172 @ 0xffffff54 │ │ │ │ streq r2, [r1], #-2248 @ 0xfffff738 │ │ │ │ bicseq r6, r4, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -335468,15 +335468,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 153f40 <__cxa_atexit@plt+0x1479c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03afc436 │ │ │ │ + @ instruction: 0x03afc476 │ │ │ │ streq r1, [r1], #-4076 @ 0xfffff014 │ │ │ │ streq r2, [r1], #-2056 @ 0xfffff7f8 │ │ │ │ bicseq r6, r4, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -337311,15 +337311,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 155c04 <__cxa_atexit@plt+0x149688> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 155c08 <__cxa_atexit@plt+0x14968c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03afa7cf │ │ │ │ + @ instruction: 0x03afa80f │ │ │ │ streq r0, [r1], #-2924 @ 0xfffff494 │ │ │ │ bicseq r5, r4, #76, 24 @ 0x4c00 │ │ │ │ streq r0, [r1], #-1164 @ 0xfffffb74 │ │ │ │ streq r0, [r1], #-2956 @ 0xfffff474 │ │ │ │ bicseq r5, r4, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -337338,15 +337338,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 155c70 <__cxa_atexit@plt+0x1496f4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 17accc <__cxa_atexit@plt+0x16e750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03afa72d │ │ │ │ + @ instruction: 0x03afa76d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 155cac <__cxa_atexit@plt+0x149730> │ │ │ │ @@ -337400,15 +337400,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 155d68 <__cxa_atexit@plt+0x1497ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 17accc <__cxa_atexit@plt+0x16e750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - @ instruction: 0x03afa5ff │ │ │ │ + @ instruction: 0x03afa63f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 155da4 <__cxa_atexit@plt+0x149828> │ │ │ │ @@ -337815,15 +337815,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1563e4 <__cxa_atexit@plt+0x149e68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1563e8 <__cxa_atexit@plt+0x149e6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03afa025 │ │ │ │ + @ instruction: 0x03afa065 │ │ │ │ streq r0, [r1], #-908 @ 0xfffffc74 │ │ │ │ bicseq r5, r4, #108, 8 @ 0x6c000000 │ │ │ │ streq pc, [r0], #-3244 @ 0xfffff354 │ │ │ │ streq r0, [r1], #-940 @ 0xfffffc54 │ │ │ │ bicseq r5, r4, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -339987,15 +339987,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1585dc <__cxa_atexit@plt+0x14c060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af7ef6 │ │ │ │ + @ instruction: 0x03af7f36 │ │ │ │ streq sp, [r0], #-2384 @ 0xfffff6b0 │ │ │ │ streq lr, [r0], #-28 @ 0xffffffe4 │ │ │ │ bicseq pc, r3, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -340115,15 +340115,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1587dc <__cxa_atexit@plt+0x14c260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af7d07 │ │ │ │ + @ instruction: 0x03af7d47 │ │ │ │ streq sp, [r0], #-1872 @ 0xfffff8b0 │ │ │ │ streq sp, [r0], #-3612 @ 0xfffff1e4 │ │ │ │ bicseq pc, r3, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -340251,15 +340251,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1589fc <__cxa_atexit@plt+0x14c480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af7af9 │ │ │ │ + @ instruction: 0x03af7b39 │ │ │ │ streq sp, [r0], #-1328 @ 0xfffffad0 │ │ │ │ streq sp, [r0], #-3068 @ 0xfffff404 │ │ │ │ bicseq pc, r3, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -340520,15 +340520,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 158e30 <__cxa_atexit@plt+0x14c8b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af76d7 │ │ │ │ + @ instruction: 0x03af7717 │ │ │ │ streq sp, [r0], #-252 @ 0xffffff04 │ │ │ │ streq sp, [r0], #-1992 @ 0xfffff838 │ │ │ │ bicseq r2, r4, #8, 28 @ 0x80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -341468,15 +341468,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 159d00 <__cxa_atexit@plt+0x14d784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af680a │ │ │ │ + @ instruction: 0x03af684a │ │ │ │ streq ip, [r0], #-556 @ 0xfffffdd4 │ │ │ │ streq ip, [r0], #-2296 @ 0xfffff708 │ │ │ │ bicseq r2, r4, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -341517,15 +341517,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 159dc4 <__cxa_atexit@plt+0x14d848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af6769 │ │ │ │ + @ instruction: 0x03af67a9 │ │ │ │ streq ip, [r0], #-360 @ 0xfffffe98 │ │ │ │ streq ip, [r0], #-2100 @ 0xfffff7cc │ │ │ │ bicseq sp, r3, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -341537,15 +341537,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 159e14 <__cxa_atexit@plt+0x14d898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af6740 │ │ │ │ + @ instruction: 0x03af6780 │ │ │ │ streq ip, [r0], #-280 @ 0xfffffee8 │ │ │ │ streq ip, [r0], #-2020 @ 0xfffff81c │ │ │ │ bicseq sp, r3, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -341557,15 +341557,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 159e64 <__cxa_atexit@plt+0x14d8e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af6710 │ │ │ │ + @ instruction: 0x03af6750 │ │ │ │ streq ip, [r0], #-200 @ 0xffffff38 │ │ │ │ streq ip, [r0], #-1940 @ 0xfffff86c │ │ │ │ bicseq sp, r3, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -341577,15 +341577,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 159eb4 <__cxa_atexit@plt+0x14d938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af66ef │ │ │ │ + @ instruction: 0x03af672f │ │ │ │ streq ip, [r0], #-120 @ 0xffffff88 │ │ │ │ streq ip, [r0], #-1860 @ 0xfffff8bc │ │ │ │ bicseq r2, r4, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -341997,15 +341997,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15a544 <__cxa_atexit@plt+0x14dfc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af6065 │ │ │ │ + @ instruction: 0x03af60a5 │ │ │ │ streq fp, [r0], #-2536 @ 0xfffff618 │ │ │ │ streq ip, [r0], #-180 @ 0xffffff4c │ │ │ │ bicseq r1, r4, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342043,15 +342043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15a5fc <__cxa_atexit@plt+0x14e080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5fbc │ │ │ │ + @ instruction: 0x03af5ffc │ │ │ │ streq fp, [r0], #-2352 @ 0xfffff6d0 │ │ │ │ streq fp, [r0], #-4092 @ 0xfffff004 │ │ │ │ bicseq r1, r4, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342089,15 +342089,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15a6b4 <__cxa_atexit@plt+0x14e138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5f1a │ │ │ │ + @ instruction: 0x03af5f5a │ │ │ │ streq fp, [r0], #-2168 @ 0xfffff788 │ │ │ │ streq fp, [r0], #-3908 @ 0xfffff0bc │ │ │ │ bicseq r1, r4, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342135,15 +342135,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15a76c <__cxa_atexit@plt+0x14e1f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5e6e │ │ │ │ + @ instruction: 0x03af5eae │ │ │ │ streq fp, [r0], #-1984 @ 0xfffff840 │ │ │ │ streq fp, [r0], #-3724 @ 0xfffff174 │ │ │ │ bicseq r1, r4, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342181,15 +342181,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15a824 <__cxa_atexit@plt+0x14e2a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5dc1 │ │ │ │ + @ instruction: 0x03af5e01 │ │ │ │ streq fp, [r0], #-1800 @ 0xfffff8f8 │ │ │ │ streq fp, [r0], #-3540 @ 0xfffff22c │ │ │ │ bicseq r1, r4, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342227,15 +342227,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15a8dc <__cxa_atexit@plt+0x14e360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5d10 │ │ │ │ + @ instruction: 0x03af5d50 │ │ │ │ streq fp, [r0], #-1616 @ 0xfffff9b0 │ │ │ │ streq fp, [r0], #-3356 @ 0xfffff2e4 │ │ │ │ bicseq r1, r4, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342273,15 +342273,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15a994 <__cxa_atexit@plt+0x14e418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5c63 │ │ │ │ + @ instruction: 0x03af5ca3 │ │ │ │ streq fp, [r0], #-1432 @ 0xfffffa68 │ │ │ │ streq fp, [r0], #-3172 @ 0xfffff39c │ │ │ │ bicseq r1, r4, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342319,15 +342319,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15aa4c <__cxa_atexit@plt+0x14e4d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5bb7 │ │ │ │ + @ instruction: 0x03af5bf7 │ │ │ │ streq fp, [r0], #-1248 @ 0xfffffb20 │ │ │ │ streq fp, [r0], #-2988 @ 0xfffff454 │ │ │ │ bicseq r1, r4, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342365,15 +342365,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ab04 <__cxa_atexit@plt+0x14e588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5b12 │ │ │ │ + @ instruction: 0x03af5b52 │ │ │ │ streq fp, [r0], #-1064 @ 0xfffffbd8 │ │ │ │ streq fp, [r0], #-2804 @ 0xfffff50c │ │ │ │ bicseq r1, r4, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342411,15 +342411,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15abbc <__cxa_atexit@plt+0x14e640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5a6b │ │ │ │ + @ instruction: 0x03af5aab │ │ │ │ streq fp, [r0], #-880 @ 0xfffffc90 │ │ │ │ streq fp, [r0], #-2620 @ 0xfffff5c4 │ │ │ │ bicseq r1, r4, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342457,15 +342457,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ac74 <__cxa_atexit@plt+0x14e6f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af59ca │ │ │ │ + @ instruction: 0x03af5a0a │ │ │ │ streq fp, [r0], #-696 @ 0xfffffd48 │ │ │ │ streq fp, [r0], #-2436 @ 0xfffff67c │ │ │ │ bicseq r1, r4, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342503,15 +342503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ad2c <__cxa_atexit@plt+0x14e7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5923 │ │ │ │ + @ instruction: 0x03af5963 │ │ │ │ streq fp, [r0], #-512 @ 0xfffffe00 │ │ │ │ streq fp, [r0], #-2252 @ 0xfffff734 │ │ │ │ bicseq r1, r4, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342549,15 +342549,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ade4 <__cxa_atexit@plt+0x14e868> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af587a │ │ │ │ + @ instruction: 0x03af58ba │ │ │ │ streq fp, [r0], #-328 @ 0xfffffeb8 │ │ │ │ streq fp, [r0], #-2068 @ 0xfffff7ec │ │ │ │ bicseq r1, r4, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342595,15 +342595,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ae9c <__cxa_atexit@plt+0x14e920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af57d8 │ │ │ │ + @ instruction: 0x03af5818 │ │ │ │ streq fp, [r0], #-144 @ 0xffffff70 │ │ │ │ streq fp, [r0], #-1884 @ 0xfffff8a4 │ │ │ │ bicseq r1, r4, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342641,15 +342641,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15af54 <__cxa_atexit@plt+0x14e9d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5730 │ │ │ │ + @ instruction: 0x03af5770 │ │ │ │ streq sl, [r0], #-4056 @ 0xfffff028 │ │ │ │ streq fp, [r0], #-1700 @ 0xfffff95c │ │ │ │ bicseq r1, r4, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342687,15 +342687,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b00c <__cxa_atexit@plt+0x14ea90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5688 │ │ │ │ + @ instruction: 0x03af56c8 │ │ │ │ streq sl, [r0], #-3872 @ 0xfffff0e0 │ │ │ │ streq fp, [r0], #-1516 @ 0xfffffa14 │ │ │ │ bicseq r1, r4, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342733,15 +342733,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b0c4 <__cxa_atexit@plt+0x14eb48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af55e0 │ │ │ │ + @ instruction: 0x03af5620 │ │ │ │ streq sl, [r0], #-3688 @ 0xfffff198 │ │ │ │ streq fp, [r0], #-1332 @ 0xfffffacc │ │ │ │ bicseq r1, r4, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342779,15 +342779,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b17c <__cxa_atexit@plt+0x14ec00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af553a │ │ │ │ + @ instruction: 0x03af557a │ │ │ │ streq sl, [r0], #-3504 @ 0xfffff250 │ │ │ │ streq fp, [r0], #-1148 @ 0xfffffb84 │ │ │ │ bicseq r1, r4, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342825,15 +342825,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b234 <__cxa_atexit@plt+0x14ecb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af548e │ │ │ │ + @ instruction: 0x03af54ce │ │ │ │ streq sl, [r0], #-3320 @ 0xfffff308 │ │ │ │ streq fp, [r0], #-964 @ 0xfffffc3c │ │ │ │ bicseq r0, r4, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342871,15 +342871,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b2ec <__cxa_atexit@plt+0x14ed70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af53db │ │ │ │ + @ instruction: 0x03af541b │ │ │ │ streq sl, [r0], #-3136 @ 0xfffff3c0 │ │ │ │ streq fp, [r0], #-780 @ 0xfffffcf4 │ │ │ │ bicseq r0, r4, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342917,15 +342917,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b3a4 <__cxa_atexit@plt+0x14ee28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af532f │ │ │ │ + @ instruction: 0x03af536f │ │ │ │ streq sl, [r0], #-2952 @ 0xfffff478 │ │ │ │ streq fp, [r0], #-596 @ 0xfffffdac │ │ │ │ bicseq r0, r4, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -342963,15 +342963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b45c <__cxa_atexit@plt+0x14eee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5282 │ │ │ │ + @ instruction: 0x03af52c2 │ │ │ │ streq sl, [r0], #-2768 @ 0xfffff530 │ │ │ │ streq fp, [r0], #-412 @ 0xfffffe64 │ │ │ │ bicseq r0, r4, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343009,15 +343009,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b514 <__cxa_atexit@plt+0x14ef98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af51d4 │ │ │ │ + @ instruction: 0x03af5214 │ │ │ │ streq sl, [r0], #-2584 @ 0xfffff5e8 │ │ │ │ streq fp, [r0], #-228 @ 0xffffff1c │ │ │ │ bicseq r0, r4, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343055,15 +343055,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b5cc <__cxa_atexit@plt+0x14f050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5126 │ │ │ │ + @ instruction: 0x03af5166 │ │ │ │ streq sl, [r0], #-2400 @ 0xfffff6a0 │ │ │ │ streq fp, [r0], #-44 @ 0xffffffd4 │ │ │ │ bicseq r0, r4, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343101,15 +343101,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b684 <__cxa_atexit@plt+0x14f108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af5081 │ │ │ │ + @ instruction: 0x03af50c1 │ │ │ │ streq sl, [r0], #-2216 @ 0xfffff758 │ │ │ │ streq sl, [r0], #-3956 @ 0xfffff08c │ │ │ │ bicseq r0, r4, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343147,15 +343147,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b73c <__cxa_atexit@plt+0x14f1c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4fd7 │ │ │ │ + @ instruction: 0x03af5017 │ │ │ │ streq sl, [r0], #-2032 @ 0xfffff810 │ │ │ │ streq sl, [r0], #-3772 @ 0xfffff144 │ │ │ │ bicseq r0, r4, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343193,15 +343193,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b7f4 <__cxa_atexit@plt+0x14f278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4f27 │ │ │ │ + @ instruction: 0x03af4f67 │ │ │ │ streq sl, [r0], #-1848 @ 0xfffff8c8 │ │ │ │ streq sl, [r0], #-3588 @ 0xfffff1fc │ │ │ │ bicseq r0, r4, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343239,15 +343239,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b8ac <__cxa_atexit@plt+0x14f330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4e80 │ │ │ │ + @ instruction: 0x03af4ec0 │ │ │ │ streq sl, [r0], #-1664 @ 0xfffff980 │ │ │ │ streq sl, [r0], #-3404 @ 0xfffff2b4 │ │ │ │ bicseq r0, r4, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343285,15 +343285,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15b964 <__cxa_atexit@plt+0x14f3e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4de1 │ │ │ │ + @ instruction: 0x03af4e21 │ │ │ │ streq sl, [r0], #-1480 @ 0xfffffa38 │ │ │ │ streq sl, [r0], #-3220 @ 0xfffff36c │ │ │ │ bicseq r0, r4, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343331,15 +343331,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ba1c <__cxa_atexit@plt+0x14f4a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4d38 │ │ │ │ + @ instruction: 0x03af4d78 │ │ │ │ streq sl, [r0], #-1296 @ 0xfffffaf0 │ │ │ │ streq sl, [r0], #-3036 @ 0xfffff424 │ │ │ │ bicseq r0, r4, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343377,15 +343377,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15bad4 <__cxa_atexit@plt+0x14f558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4c92 │ │ │ │ + @ instruction: 0x03af4cd2 │ │ │ │ streq sl, [r0], #-1112 @ 0xfffffba8 │ │ │ │ streq sl, [r0], #-2852 @ 0xfffff4dc │ │ │ │ bicseq r0, r4, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343423,15 +343423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15bb8c <__cxa_atexit@plt+0x14f610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4be8 │ │ │ │ + @ instruction: 0x03af4c28 │ │ │ │ streq sl, [r0], #-928 @ 0xfffffc60 │ │ │ │ streq sl, [r0], #-2668 @ 0xfffff594 │ │ │ │ bicseq r0, r4, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343469,15 +343469,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15bc44 <__cxa_atexit@plt+0x14f6c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4b3e │ │ │ │ + @ instruction: 0x03af4b7e │ │ │ │ streq sl, [r0], #-744 @ 0xfffffd18 │ │ │ │ streq sl, [r0], #-2484 @ 0xfffff64c │ │ │ │ bicseq r0, r4, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343515,15 +343515,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15bcfc <__cxa_atexit@plt+0x14f780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4a95 │ │ │ │ + @ instruction: 0x03af4ad5 │ │ │ │ streq sl, [r0], #-560 @ 0xfffffdd0 │ │ │ │ streq sl, [r0], #-2300 @ 0xfffff704 │ │ │ │ bicseq r0, r4, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343561,15 +343561,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15bdb4 <__cxa_atexit@plt+0x14f838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af49ee │ │ │ │ + @ instruction: 0x03af4a2e │ │ │ │ streq sl, [r0], #-376 @ 0xfffffe88 │ │ │ │ streq sl, [r0], #-2116 @ 0xfffff7bc │ │ │ │ bicseq r0, r4, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343607,15 +343607,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15be6c <__cxa_atexit@plt+0x14f8f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4945 │ │ │ │ + @ instruction: 0x03af4985 │ │ │ │ streq sl, [r0], #-192 @ 0xffffff40 │ │ │ │ streq sl, [r0], #-1932 @ 0xfffff874 │ │ │ │ bicseq r0, r4, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343653,15 +343653,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15bf24 <__cxa_atexit@plt+0x14f9a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af489e │ │ │ │ + @ instruction: 0x03af48de │ │ │ │ streq sl, [r0], #-8 │ │ │ │ streq sl, [r0], #-1748 @ 0xfffff92c │ │ │ │ bicseq r0, r4, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343699,15 +343699,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15bfdc <__cxa_atexit@plt+0x14fa60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af47f6 │ │ │ │ + @ instruction: 0x03af4836 │ │ │ │ streq r9, [r0], #-3920 @ 0xfffff0b0 │ │ │ │ streq sl, [r0], #-1564 @ 0xfffff9e4 │ │ │ │ bicseq r0, r4, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343745,15 +343745,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c094 <__cxa_atexit@plt+0x14fb18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af474d │ │ │ │ + @ instruction: 0x03af478d │ │ │ │ streq r9, [r0], #-3736 @ 0xfffff168 │ │ │ │ streq sl, [r0], #-1380 @ 0xfffffa9c │ │ │ │ bicseq r0, r4, #72, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343791,15 +343791,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c14c <__cxa_atexit@plt+0x14fbd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af46aa │ │ │ │ + @ instruction: 0x03af46ea │ │ │ │ streq r9, [r0], #-3552 @ 0xfffff220 │ │ │ │ streq sl, [r0], #-1196 @ 0xfffffb54 │ │ │ │ bicseq r0, r4, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343837,15 +343837,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c204 <__cxa_atexit@plt+0x14fc88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4600 │ │ │ │ + @ instruction: 0x03af4640 │ │ │ │ streq r9, [r0], #-3368 @ 0xfffff2d8 │ │ │ │ streq sl, [r0], #-1012 @ 0xfffffc0c │ │ │ │ bicseq pc, r3, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343883,15 +343883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c2bc <__cxa_atexit@plt+0x14fd40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4558 │ │ │ │ + @ instruction: 0x03af4598 │ │ │ │ streq r9, [r0], #-3184 @ 0xfffff390 │ │ │ │ streq sl, [r0], #-828 @ 0xfffffcc4 │ │ │ │ bicseq pc, r3, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343929,15 +343929,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c374 <__cxa_atexit@plt+0x14fdf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af44aa │ │ │ │ + @ instruction: 0x03af44ea │ │ │ │ streq r9, [r0], #-3000 @ 0xfffff448 │ │ │ │ streq sl, [r0], #-644 @ 0xfffffd7c │ │ │ │ bicseq pc, r3, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -343975,15 +343975,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c42c <__cxa_atexit@plt+0x14feb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af43ff │ │ │ │ + @ instruction: 0x03af443f │ │ │ │ streq r9, [r0], #-2816 @ 0xfffff500 │ │ │ │ streq sl, [r0], #-460 @ 0xfffffe34 │ │ │ │ bicseq pc, r3, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344021,15 +344021,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c4e4 <__cxa_atexit@plt+0x14ff68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4359 │ │ │ │ + @ instruction: 0x03af4399 │ │ │ │ streq r9, [r0], #-2632 @ 0xfffff5b8 │ │ │ │ streq sl, [r0], #-276 @ 0xfffffeec │ │ │ │ bicseq pc, r3, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344067,15 +344067,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c59c <__cxa_atexit@plt+0x150020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af42ad │ │ │ │ + @ instruction: 0x03af42ed │ │ │ │ streq r9, [r0], #-2448 @ 0xfffff670 │ │ │ │ streq sl, [r0], #-92 @ 0xffffffa4 │ │ │ │ bicseq pc, r3, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344113,15 +344113,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c654 <__cxa_atexit@plt+0x1500d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4206 │ │ │ │ + @ instruction: 0x03af4246 │ │ │ │ streq r9, [r0], #-2264 @ 0xfffff728 │ │ │ │ streq r9, [r0], #-4004 @ 0xfffff05c │ │ │ │ bicseq pc, r3, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344159,15 +344159,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c70c <__cxa_atexit@plt+0x150190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4164 │ │ │ │ + @ instruction: 0x03af41a4 │ │ │ │ streq r9, [r0], #-2080 @ 0xfffff7e0 │ │ │ │ streq r9, [r0], #-3820 @ 0xfffff114 │ │ │ │ bicseq pc, r3, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344205,15 +344205,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c7c4 <__cxa_atexit@plt+0x150248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af40bf │ │ │ │ + @ instruction: 0x03af40ff │ │ │ │ streq r9, [r0], #-1896 @ 0xfffff898 │ │ │ │ streq r9, [r0], #-3636 @ 0xfffff1cc │ │ │ │ bicseq pc, r3, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344251,15 +344251,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c87c <__cxa_atexit@plt+0x150300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af4011 │ │ │ │ + @ instruction: 0x03af4051 │ │ │ │ streq r9, [r0], #-1712 @ 0xfffff950 │ │ │ │ streq r9, [r0], #-3452 @ 0xfffff284 │ │ │ │ bicseq pc, r3, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344297,15 +344297,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c934 <__cxa_atexit@plt+0x1503b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3f64 │ │ │ │ + @ instruction: 0x03af3fa4 │ │ │ │ streq r9, [r0], #-1528 @ 0xfffffa08 │ │ │ │ streq r9, [r0], #-3268 @ 0xfffff33c │ │ │ │ bicseq pc, r3, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344343,15 +344343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15c9ec <__cxa_atexit@plt+0x150470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3ebb │ │ │ │ + @ instruction: 0x03af3efb │ │ │ │ streq r9, [r0], #-1344 @ 0xfffffac0 │ │ │ │ streq r9, [r0], #-3084 @ 0xfffff3f4 │ │ │ │ bicseq pc, r3, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344389,15 +344389,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15caa4 <__cxa_atexit@plt+0x150528> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3e1b │ │ │ │ + @ instruction: 0x03af3e5b │ │ │ │ streq r9, [r0], #-1160 @ 0xfffffb78 │ │ │ │ streq r9, [r0], #-2900 @ 0xfffff4ac │ │ │ │ bicseq pc, r3, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344435,15 +344435,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15cb5c <__cxa_atexit@plt+0x1505e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3d76 │ │ │ │ + @ instruction: 0x03af3db6 │ │ │ │ streq r9, [r0], #-976 @ 0xfffffc30 │ │ │ │ streq r9, [r0], #-2716 @ 0xfffff564 │ │ │ │ bicseq pc, r3, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344481,15 +344481,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15cc14 <__cxa_atexit@plt+0x150698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3ccc │ │ │ │ + @ instruction: 0x03af3d0c │ │ │ │ streq r9, [r0], #-792 @ 0xfffffce8 │ │ │ │ streq r9, [r0], #-2532 @ 0xfffff61c │ │ │ │ bicseq pc, r3, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344527,15 +344527,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15cccc <__cxa_atexit@plt+0x150750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3c29 │ │ │ │ + @ instruction: 0x03af3c69 │ │ │ │ streq r9, [r0], #-608 @ 0xfffffda0 │ │ │ │ streq r9, [r0], #-2348 @ 0xfffff6d4 │ │ │ │ bicseq pc, r3, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344573,15 +344573,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15cd84 <__cxa_atexit@plt+0x150808> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3b80 │ │ │ │ + @ instruction: 0x03af3bc0 │ │ │ │ streq r9, [r0], #-424 @ 0xfffffe58 │ │ │ │ streq r9, [r0], #-2164 @ 0xfffff78c │ │ │ │ bicseq pc, r3, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344619,15 +344619,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ce3c <__cxa_atexit@plt+0x1508c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3ad5 │ │ │ │ + @ instruction: 0x03af3b15 │ │ │ │ streq r9, [r0], #-240 @ 0xffffff10 │ │ │ │ streq r9, [r0], #-1980 @ 0xfffff844 │ │ │ │ bicseq pc, r3, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344665,15 +344665,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15cef4 <__cxa_atexit@plt+0x150978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3a23 │ │ │ │ + @ instruction: 0x03af3a63 │ │ │ │ streq r9, [r0], #-56 @ 0xffffffc8 │ │ │ │ streq r9, [r0], #-1796 @ 0xfffff8fc │ │ │ │ bicseq pc, r3, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344711,15 +344711,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15cfac <__cxa_atexit@plt+0x150a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af397d │ │ │ │ + @ instruction: 0x03af39bd │ │ │ │ streq r8, [r0], #-3968 @ 0xfffff080 │ │ │ │ streq r9, [r0], #-1612 @ 0xfffff9b4 │ │ │ │ bicseq pc, r3, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344757,15 +344757,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d064 <__cxa_atexit@plt+0x150ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af38de │ │ │ │ + @ instruction: 0x03af391e │ │ │ │ streq r8, [r0], #-3784 @ 0xfffff138 │ │ │ │ streq r9, [r0], #-1428 @ 0xfffffa6c │ │ │ │ bicseq pc, r3, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344803,15 +344803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d11c <__cxa_atexit@plt+0x150ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3831 │ │ │ │ + @ instruction: 0x03af3871 │ │ │ │ streq r8, [r0], #-3600 @ 0xfffff1f0 │ │ │ │ streq r9, [r0], #-1244 @ 0xfffffb24 │ │ │ │ bicseq pc, r3, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344849,15 +344849,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d1d4 <__cxa_atexit@plt+0x150c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3789 │ │ │ │ + @ instruction: 0x03af37c9 │ │ │ │ streq r8, [r0], #-3416 @ 0xfffff2a8 │ │ │ │ streq r9, [r0], #-1060 @ 0xfffffbdc │ │ │ │ bicseq pc, r3, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344895,15 +344895,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d28c <__cxa_atexit@plt+0x150d10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af36e0 │ │ │ │ + @ instruction: 0x03af3720 │ │ │ │ streq r8, [r0], #-3232 @ 0xfffff360 │ │ │ │ streq r9, [r0], #-876 @ 0xfffffc94 │ │ │ │ bicseq lr, r3, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344941,15 +344941,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d344 <__cxa_atexit@plt+0x150dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3636 │ │ │ │ + @ instruction: 0x03af3676 │ │ │ │ streq r8, [r0], #-3048 @ 0xfffff418 │ │ │ │ streq r9, [r0], #-692 @ 0xfffffd4c │ │ │ │ bicseq lr, r3, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -344987,15 +344987,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d3fc <__cxa_atexit@plt+0x150e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3592 │ │ │ │ + @ instruction: 0x03af35d2 │ │ │ │ streq r8, [r0], #-2864 @ 0xfffff4d0 │ │ │ │ streq r9, [r0], #-508 @ 0xfffffe04 │ │ │ │ bicseq lr, r3, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345033,15 +345033,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d4b4 <__cxa_atexit@plt+0x150f38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af34eb │ │ │ │ + @ instruction: 0x03af352b │ │ │ │ streq r8, [r0], #-2680 @ 0xfffff588 │ │ │ │ streq r9, [r0], #-324 @ 0xfffffebc │ │ │ │ bicseq lr, r3, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345079,15 +345079,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d56c <__cxa_atexit@plt+0x150ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3441 │ │ │ │ + @ instruction: 0x03af3481 │ │ │ │ streq r8, [r0], #-2496 @ 0xfffff640 │ │ │ │ streq r9, [r0], #-140 @ 0xffffff74 │ │ │ │ bicseq lr, r3, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345125,15 +345125,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d624 <__cxa_atexit@plt+0x1510a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af339c │ │ │ │ + @ instruction: 0x03af33dc │ │ │ │ streq r8, [r0], #-2312 @ 0xfffff6f8 │ │ │ │ streq r8, [r0], #-4052 @ 0xfffff02c │ │ │ │ bicseq lr, r3, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345171,15 +345171,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d6dc <__cxa_atexit@plt+0x151160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af32f1 │ │ │ │ + @ instruction: 0x03af3331 │ │ │ │ streq r8, [r0], #-2128 @ 0xfffff7b0 │ │ │ │ streq r8, [r0], #-3868 @ 0xfffff0e4 │ │ │ │ bicseq lr, r3, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345217,15 +345217,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d794 <__cxa_atexit@plt+0x151218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af3248 │ │ │ │ + @ instruction: 0x03af3288 │ │ │ │ streq r8, [r0], #-1944 @ 0xfffff868 │ │ │ │ streq r8, [r0], #-3684 @ 0xfffff19c │ │ │ │ bicseq lr, r3, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345263,15 +345263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d84c <__cxa_atexit@plt+0x1512d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af319a │ │ │ │ + @ instruction: 0x03af31da │ │ │ │ streq r8, [r0], #-1760 @ 0xfffff920 │ │ │ │ streq r8, [r0], #-3500 @ 0xfffff254 │ │ │ │ bicseq lr, r3, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345309,15 +345309,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d904 <__cxa_atexit@plt+0x151388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af30f0 │ │ │ │ + @ instruction: 0x03af3130 │ │ │ │ streq r8, [r0], #-1576 @ 0xfffff9d8 │ │ │ │ streq r8, [r0], #-3316 @ 0xfffff30c │ │ │ │ bicseq lr, r3, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345355,15 +345355,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15d9bc <__cxa_atexit@plt+0x151440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af304f │ │ │ │ + @ instruction: 0x03af308f │ │ │ │ streq r8, [r0], #-1392 @ 0xfffffa90 │ │ │ │ streq r8, [r0], #-3132 @ 0xfffff3c4 │ │ │ │ bicseq lr, r3, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345401,15 +345401,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15da74 <__cxa_atexit@plt+0x1514f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2fa9 │ │ │ │ + @ instruction: 0x03af2fe9 │ │ │ │ streq r8, [r0], #-1208 @ 0xfffffb48 │ │ │ │ streq r8, [r0], #-2948 @ 0xfffff47c │ │ │ │ bicseq lr, r3, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345447,15 +345447,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15db2c <__cxa_atexit@plt+0x1515b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2f00 │ │ │ │ + @ instruction: 0x03af2f40 │ │ │ │ streq r8, [r0], #-1024 @ 0xfffffc00 │ │ │ │ streq r8, [r0], #-2764 @ 0xfffff534 │ │ │ │ bicseq lr, r3, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345493,15 +345493,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15dbe4 <__cxa_atexit@plt+0x151668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2e63 │ │ │ │ + @ instruction: 0x03af2ea3 │ │ │ │ streq r8, [r0], #-840 @ 0xfffffcb8 │ │ │ │ streq r8, [r0], #-2580 @ 0xfffff5ec │ │ │ │ bicseq lr, r3, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345539,15 +345539,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15dc9c <__cxa_atexit@plt+0x151720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2db9 │ │ │ │ + @ instruction: 0x03af2df9 │ │ │ │ streq r8, [r0], #-656 @ 0xfffffd70 │ │ │ │ streq r8, [r0], #-2396 @ 0xfffff6a4 │ │ │ │ bicseq lr, r3, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345585,15 +345585,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15dd54 <__cxa_atexit@plt+0x1517d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2d10 │ │ │ │ + @ instruction: 0x03af2d50 │ │ │ │ streq r8, [r0], #-472 @ 0xfffffe28 │ │ │ │ streq r8, [r0], #-2212 @ 0xfffff75c │ │ │ │ bicseq lr, r3, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345631,15 +345631,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15de0c <__cxa_atexit@plt+0x151890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2c68 │ │ │ │ + @ instruction: 0x03af2ca8 │ │ │ │ streq r8, [r0], #-288 @ 0xfffffee0 │ │ │ │ streq r8, [r0], #-2028 @ 0xfffff814 │ │ │ │ bicseq lr, r3, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345677,15 +345677,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15dec4 <__cxa_atexit@plt+0x151948> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2bb9 │ │ │ │ + @ instruction: 0x03af2bf9 │ │ │ │ streq r8, [r0], #-104 @ 0xffffff98 │ │ │ │ streq r8, [r0], #-1844 @ 0xfffff8cc │ │ │ │ bicseq lr, r3, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345723,15 +345723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15df7c <__cxa_atexit@plt+0x151a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2b08 │ │ │ │ + @ instruction: 0x03af2b48 │ │ │ │ streq r7, [r0], #-4016 @ 0xfffff050 │ │ │ │ streq r8, [r0], #-1660 @ 0xfffff984 │ │ │ │ bicseq lr, r3, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345769,15 +345769,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e034 <__cxa_atexit@plt+0x151ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2a69 │ │ │ │ + @ instruction: 0x03af2aa9 │ │ │ │ streq r7, [r0], #-3832 @ 0xfffff108 │ │ │ │ streq r8, [r0], #-1476 @ 0xfffffa3c │ │ │ │ bicseq lr, r3, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345815,15 +345815,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e0ec <__cxa_atexit@plt+0x151b70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af29c1 │ │ │ │ + @ instruction: 0x03af2a01 │ │ │ │ streq r7, [r0], #-3648 @ 0xfffff1c0 │ │ │ │ streq r8, [r0], #-1292 @ 0xfffffaf4 │ │ │ │ bicseq lr, r3, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345861,15 +345861,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e1a4 <__cxa_atexit@plt+0x151c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af291e │ │ │ │ + @ instruction: 0x03af295e │ │ │ │ streq r7, [r0], #-3464 @ 0xfffff278 │ │ │ │ streq r8, [r0], #-1108 @ 0xfffffbac │ │ │ │ bicseq lr, r3, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345907,15 +345907,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e25c <__cxa_atexit@plt+0x151ce0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2873 │ │ │ │ + @ instruction: 0x03af28b3 │ │ │ │ streq r7, [r0], #-3280 @ 0xfffff330 │ │ │ │ streq r8, [r0], #-924 @ 0xfffffc64 │ │ │ │ bicseq sp, r3, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345953,15 +345953,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e314 <__cxa_atexit@plt+0x151d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af27ca │ │ │ │ + @ instruction: 0x03af280a │ │ │ │ streq r7, [r0], #-3096 @ 0xfffff3e8 │ │ │ │ streq r8, [r0], #-740 @ 0xfffffd1c │ │ │ │ bicseq sp, r3, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -345999,15 +345999,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e3cc <__cxa_atexit@plt+0x151e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2716 │ │ │ │ + @ instruction: 0x03af2756 │ │ │ │ streq r7, [r0], #-2912 @ 0xfffff4a0 │ │ │ │ streq r8, [r0], #-556 @ 0xfffffdd4 │ │ │ │ bicseq sp, r3, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346045,15 +346045,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e484 <__cxa_atexit@plt+0x151f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af266d │ │ │ │ + @ instruction: 0x03af26ad │ │ │ │ streq r7, [r0], #-2728 @ 0xfffff558 │ │ │ │ streq r8, [r0], #-372 @ 0xfffffe8c │ │ │ │ bicseq sp, r3, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346091,15 +346091,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e53c <__cxa_atexit@plt+0x151fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af25c7 │ │ │ │ + @ instruction: 0x03af2607 │ │ │ │ streq r7, [r0], #-2544 @ 0xfffff610 │ │ │ │ streq r8, [r0], #-188 @ 0xffffff44 │ │ │ │ bicseq sp, r3, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346137,15 +346137,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e5f4 <__cxa_atexit@plt+0x152078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2520 │ │ │ │ + @ instruction: 0x03af2560 │ │ │ │ streq r7, [r0], #-2360 @ 0xfffff6c8 │ │ │ │ streq r8, [r0], #-4 │ │ │ │ bicseq sp, r3, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346183,15 +346183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e6ac <__cxa_atexit@plt+0x152130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2477 │ │ │ │ + @ instruction: 0x03af24b7 │ │ │ │ streq r7, [r0], #-2176 @ 0xfffff780 │ │ │ │ streq r7, [r0], #-3916 @ 0xfffff0b4 │ │ │ │ bicseq sp, r3, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346229,15 +346229,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e764 <__cxa_atexit@plt+0x1521e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af23d1 │ │ │ │ + @ instruction: 0x03af2411 │ │ │ │ streq r7, [r0], #-1992 @ 0xfffff838 │ │ │ │ streq r7, [r0], #-3732 @ 0xfffff16c │ │ │ │ bicseq sp, r3, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346275,15 +346275,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e81c <__cxa_atexit@plt+0x1522a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af232d │ │ │ │ + @ instruction: 0x03af236d │ │ │ │ streq r7, [r0], #-1808 @ 0xfffff8f0 │ │ │ │ streq r7, [r0], #-3548 @ 0xfffff224 │ │ │ │ bicseq sp, r3, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346321,15 +346321,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e8d4 <__cxa_atexit@plt+0x152358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af228f │ │ │ │ + @ instruction: 0x03af22cf │ │ │ │ streq r7, [r0], #-1624 @ 0xfffff9a8 │ │ │ │ streq r7, [r0], #-3364 @ 0xfffff2dc │ │ │ │ bicseq sp, r3, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346367,15 +346367,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15e98c <__cxa_atexit@plt+0x152410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af21ed │ │ │ │ + @ instruction: 0x03af222d │ │ │ │ streq r7, [r0], #-1440 @ 0xfffffa60 │ │ │ │ streq r7, [r0], #-3180 @ 0xfffff394 │ │ │ │ bicseq sp, r3, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346413,15 +346413,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ea44 <__cxa_atexit@plt+0x1524c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2140 │ │ │ │ + @ instruction: 0x03af2180 │ │ │ │ streq r7, [r0], #-1256 @ 0xfffffb18 │ │ │ │ streq r7, [r0], #-2996 @ 0xfffff44c │ │ │ │ bicseq sp, r3, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346459,15 +346459,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15eafc <__cxa_atexit@plt+0x152580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af2093 │ │ │ │ + @ instruction: 0x03af20d3 │ │ │ │ streq r7, [r0], #-1072 @ 0xfffffbd0 │ │ │ │ streq r7, [r0], #-2812 @ 0xfffff504 │ │ │ │ bicseq sp, r3, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346505,15 +346505,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ebb4 <__cxa_atexit@plt+0x152638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af1ff2 │ │ │ │ + @ instruction: 0x03af2032 │ │ │ │ streq r7, [r0], #-888 @ 0xfffffc88 │ │ │ │ streq r7, [r0], #-2628 @ 0xfffff5bc │ │ │ │ bicseq sp, r3, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346551,15 +346551,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ec6c <__cxa_atexit@plt+0x1526f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af1f52 │ │ │ │ + @ instruction: 0x03af1f92 │ │ │ │ streq r7, [r0], #-704 @ 0xfffffd40 │ │ │ │ streq r7, [r0], #-2444 @ 0xfffff674 │ │ │ │ bicseq sp, r3, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346597,15 +346597,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ed24 <__cxa_atexit@plt+0x1527a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af1eb0 │ │ │ │ + @ instruction: 0x03af1ef0 │ │ │ │ streq r7, [r0], #-520 @ 0xfffffdf8 │ │ │ │ streq r7, [r0], #-2260 @ 0xfffff72c │ │ │ │ bicseq sp, r3, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346643,15 +346643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15eddc <__cxa_atexit@plt+0x152860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af1e09 │ │ │ │ + @ instruction: 0x03af1e49 │ │ │ │ streq r7, [r0], #-336 @ 0xfffffeb0 │ │ │ │ streq r7, [r0], #-2076 @ 0xfffff7e4 │ │ │ │ bicseq sp, r3, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346689,15 +346689,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ee94 <__cxa_atexit@plt+0x152918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af1d5d │ │ │ │ + @ instruction: 0x03af1d9d │ │ │ │ streq r7, [r0], #-152 @ 0xffffff68 │ │ │ │ streq r7, [r0], #-1892 @ 0xfffff89c │ │ │ │ bicseq sp, r3, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346735,15 +346735,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15ef4c <__cxa_atexit@plt+0x1529d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af1cab │ │ │ │ + @ instruction: 0x03af1ceb │ │ │ │ streq r6, [r0], #-4064 @ 0xfffff020 │ │ │ │ streq r7, [r0], #-1708 @ 0xfffff954 │ │ │ │ bicseq sp, r3, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346781,15 +346781,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15f004 <__cxa_atexit@plt+0x152a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af1c00 │ │ │ │ + @ instruction: 0x03af1c40 │ │ │ │ streq r6, [r0], #-3880 @ 0xfffff0d8 │ │ │ │ streq r7, [r0], #-1524 @ 0xfffffa0c │ │ │ │ bicseq sp, r3, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346827,15 +346827,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15f0bc <__cxa_atexit@plt+0x152b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af1b5c │ │ │ │ + @ instruction: 0x03af1b9c │ │ │ │ streq r6, [r0], #-3696 @ 0xfffff190 │ │ │ │ streq r7, [r0], #-1340 @ 0xfffffac4 │ │ │ │ bicseq sp, r3, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -346873,15 +346873,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 15f174 <__cxa_atexit@plt+0x152bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03af1ab9 │ │ │ │ + @ instruction: 0x03af1af9 │ │ │ │ streq r6, [r0], #-3512 @ 0xfffff248 │ │ │ │ streq r7, [r0], #-1156 @ 0xfffffb7c │ │ │ │ bicseq sp, r3, #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -349285,15 +349285,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 161724 <__cxa_atexit@plt+0x1551a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aef51e │ │ │ │ + @ instruction: 0x03aef55e │ │ │ │ streq r4, [r0], #-2056 @ 0xfffff7f8 │ │ │ │ streq r4, [r0], #-3796 @ 0xfffff12c │ │ │ │ bicseq sl, r3, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -349498,15 +349498,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 161a78 <__cxa_atexit@plt+0x1554fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aef1db │ │ │ │ + @ instruction: 0x03aef21b │ │ │ │ streq r4, [r0], #-1204 @ 0xfffffb4c │ │ │ │ streq r4, [r0], #-2944 @ 0xfffff480 │ │ │ │ bicseq sl, r3, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -349744,15 +349744,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 161e50 <__cxa_atexit@plt+0x1558d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aeee14 │ │ │ │ + @ instruction: 0x03aeee54 │ │ │ │ streq r4, [r0], #-220 @ 0xffffff24 │ │ │ │ streq r4, [r0], #-1960 @ 0xfffff858 │ │ │ │ bicseq sl, r3, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -352820,15 +352820,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 164e60 <__cxa_atexit@plt+0x1588e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aebe14 │ │ │ │ + @ instruction: 0x03aebe54 │ │ │ │ streq r1, [r0], #-204 @ 0xffffff34 │ │ │ │ streq r1, [r0], #-2280 @ 0xfffff718 │ │ │ │ bicseq r5, r3, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -352868,15 +352868,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 164f20 <__cxa_atexit@plt+0x1589a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aebd89 │ │ │ │ + @ instruction: 0x03aebdc9 │ │ │ │ streq r1, [r0], #-12 │ │ │ │ streq r1, [r0], #-2088 @ 0xfffff7d8 │ │ │ │ bicseq r5, r3, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -352916,15 +352916,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 164fe0 <__cxa_atexit@plt+0x158a64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aebce0 │ │ │ │ + @ instruction: 0x03aebd20 │ │ │ │ streq r0, [r0], #-3916 @ 0xfffff0b4 │ │ │ │ streq r1, [r0], #-1896 @ 0xfffff898 │ │ │ │ bicseq r5, r3, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -352964,15 +352964,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1650a0 <__cxa_atexit@plt+0x158b24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aebc2d │ │ │ │ + @ instruction: 0x03aebc6d │ │ │ │ streq r0, [r0], #-3724 @ 0xfffff174 │ │ │ │ streq r1, [r0], #-1704 @ 0xfffff958 │ │ │ │ bicseq r5, r3, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -355447,15 +355447,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 16776c <__cxa_atexit@plt+0x15b1f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae956a │ │ │ │ + @ instruction: 0x03ae95aa │ │ │ │ mvnseq lr, #192, 14 @ 0x3000000 │ │ │ │ mvnseq lr, #140, 28 @ 0x8c0 │ │ │ │ bicseq r4, r3, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -355598,15 +355598,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1679c8 <__cxa_atexit@plt+0x15b44c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae931e │ │ │ │ + @ instruction: 0x03ae935e │ │ │ │ mvnseq lr, #100, 10 @ 0x19000000 │ │ │ │ mvnseq lr, #48, 24 @ 0x3000 │ │ │ │ bicseq r4, r3, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -355644,15 +355644,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 167a80 <__cxa_atexit@plt+0x15b504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9279 │ │ │ │ + @ instruction: 0x03ae92b9 │ │ │ │ mvnseq lr, #172, 8 @ 0xac000000 │ │ │ │ mvnseq lr, #120, 22 @ 0x1e000 │ │ │ │ bicseq r4, r3, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -355690,15 +355690,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 167b38 <__cxa_atexit@plt+0x15b5bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae91cd │ │ │ │ + @ instruction: 0x03ae920d │ │ │ │ mvnseq lr, #244, 6 @ 0xd0000003 │ │ │ │ mvnseq lr, #192, 20 @ 0xc0000 │ │ │ │ bicseq r4, r3, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -356210,693 +356210,693 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mvnseq lr, #52, 8 @ 0x34000000 │ │ │ │ bicseq r4, r3, #136, 6 @ 0x20000002 │ │ │ │ - @ instruction: 0x03ae898b │ │ │ │ + @ instruction: 0x03ae89cb │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae89d2 │ │ │ │ + @ instruction: 0x03ae8a12 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8a1a │ │ │ │ + @ instruction: 0x03ae8a5a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8a62 │ │ │ │ + @ instruction: 0x03ae8aa2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8aae │ │ │ │ + @ instruction: 0x03ae8aee │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8afa │ │ │ │ + @ instruction: 0x03ae8b3a │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8b45 │ │ │ │ + @ instruction: 0x03ae8b85 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8b89 │ │ │ │ + @ instruction: 0x03ae8bc9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8bc6 │ │ │ │ + @ instruction: 0x03ae8c06 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8c09 │ │ │ │ + @ instruction: 0x03ae8c49 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8c51 │ │ │ │ + @ instruction: 0x03ae8c91 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8c9e │ │ │ │ + @ instruction: 0x03ae8cde │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8ced │ │ │ │ + @ instruction: 0x03ae8d2d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8d3b │ │ │ │ + @ instruction: 0x03ae8d7b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8d7d │ │ │ │ + @ instruction: 0x03ae8dbd │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8dbf │ │ │ │ + @ instruction: 0x03ae8dff │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8e0c │ │ │ │ + @ instruction: 0x03ae8e4c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8e5d │ │ │ │ + @ instruction: 0x03ae8e9d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8ea8 │ │ │ │ + @ instruction: 0x03ae8ee8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8ef1 │ │ │ │ + @ instruction: 0x03ae8f31 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8f37 │ │ │ │ + @ instruction: 0x03ae8f77 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8f7f │ │ │ │ + @ instruction: 0x03ae8fbf │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae8fc8 │ │ │ │ + @ instruction: 0x03ae9008 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae900e │ │ │ │ + @ instruction: 0x03ae904e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9049 │ │ │ │ + @ instruction: 0x03ae9089 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae908f │ │ │ │ + @ instruction: 0x03ae90cf │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae90d3 │ │ │ │ + @ instruction: 0x03ae9113 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae911f │ │ │ │ + @ instruction: 0x03ae915f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9166 │ │ │ │ + @ instruction: 0x03ae91a6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae91b6 │ │ │ │ + @ instruction: 0x03ae91f6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae91f4 │ │ │ │ + @ instruction: 0x03ae9234 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9234 │ │ │ │ + @ instruction: 0x03ae9274 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae927b │ │ │ │ + @ instruction: 0x03ae92bb │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae92c1 │ │ │ │ + @ instruction: 0x03ae9301 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9306 │ │ │ │ + @ instruction: 0x03ae9346 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9358 │ │ │ │ + @ instruction: 0x03ae9398 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae939e │ │ │ │ + @ instruction: 0x03ae93de │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae93e7 │ │ │ │ + @ instruction: 0x03ae9427 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9435 │ │ │ │ + @ instruction: 0x03ae9475 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae947a │ │ │ │ + @ instruction: 0x03ae94ba │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae94bb │ │ │ │ + @ instruction: 0x03ae94fb │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9501 │ │ │ │ + @ instruction: 0x03ae9541 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9545 │ │ │ │ + @ instruction: 0x03ae9585 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae958f │ │ │ │ + @ instruction: 0x03ae95cf │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae95d4 │ │ │ │ + @ instruction: 0x03ae9614 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae961c │ │ │ │ + @ instruction: 0x03ae965c │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9667 │ │ │ │ + @ instruction: 0x03ae96a7 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae96ac │ │ │ │ + @ instruction: 0x03ae96ec │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae96f2 │ │ │ │ + @ instruction: 0x03ae9732 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9739 │ │ │ │ + @ instruction: 0x03ae9779 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae977b │ │ │ │ + @ instruction: 0x03ae97bb │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae97cb │ │ │ │ + @ instruction: 0x03ae980b │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9814 │ │ │ │ + @ instruction: 0x03ae9854 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9851 │ │ │ │ + @ instruction: 0x03ae9891 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9895 │ │ │ │ + @ instruction: 0x03ae98d5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae98db │ │ │ │ + @ instruction: 0x03ae991b │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9927 │ │ │ │ + @ instruction: 0x03ae9967 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae996c │ │ │ │ + @ instruction: 0x03ae99ac │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae99b6 │ │ │ │ + @ instruction: 0x03ae99f6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9a05 │ │ │ │ + @ instruction: 0x03ae9a45 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9a4b │ │ │ │ + @ instruction: 0x03ae9a8b │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9a8d │ │ │ │ + @ instruction: 0x03ae9acd │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9ace │ │ │ │ + @ instruction: 0x03ae9b0e │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9b18 │ │ │ │ + @ instruction: 0x03ae9b58 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9b65 │ │ │ │ + @ instruction: 0x03ae9ba5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9bad │ │ │ │ + @ instruction: 0x03ae9bed │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9bf0 │ │ │ │ + @ instruction: 0x03ae9c30 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9c39 │ │ │ │ + @ instruction: 0x03ae9c79 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9c7d │ │ │ │ + @ instruction: 0x03ae9cbd │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9cbe │ │ │ │ + @ instruction: 0x03ae9cfe │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9d05 │ │ │ │ + @ instruction: 0x03ae9d45 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9d4a │ │ │ │ + @ instruction: 0x03ae9d8a │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9d96 │ │ │ │ + @ instruction: 0x03ae9dd6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9ddc │ │ │ │ + @ instruction: 0x03ae9e1c │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9e23 │ │ │ │ + @ instruction: 0x03ae9e63 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9e6b │ │ │ │ + @ instruction: 0x03ae9eab │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9eb1 │ │ │ │ + @ instruction: 0x03ae9ef1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9ef9 │ │ │ │ + @ instruction: 0x03ae9f39 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9f3f │ │ │ │ + @ instruction: 0x03ae9f7f │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9f84 │ │ │ │ + @ instruction: 0x03ae9fc4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae9fc9 │ │ │ │ + @ instruction: 0x03aea009 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea012 │ │ │ │ + @ instruction: 0x03aea052 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea058 │ │ │ │ + @ instruction: 0x03aea098 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea0a8 │ │ │ │ + @ instruction: 0x03aea0e8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea0f0 │ │ │ │ + @ instruction: 0x03aea130 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea12f │ │ │ │ + @ instruction: 0x03aea16f │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea174 │ │ │ │ + @ instruction: 0x03aea1b4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea1be │ │ │ │ + @ instruction: 0x03aea1fe │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea1ff │ │ │ │ + @ instruction: 0x03aea23f │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea240 │ │ │ │ + @ instruction: 0x03aea280 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea282 │ │ │ │ + @ instruction: 0x03aea2c2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea2c5 │ │ │ │ + @ instruction: 0x03aea305 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea301 │ │ │ │ + @ instruction: 0x03aea341 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea344 │ │ │ │ + @ instruction: 0x03aea384 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea38d │ │ │ │ + @ instruction: 0x03aea3cd │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea3d4 │ │ │ │ + @ instruction: 0x03aea414 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea41b │ │ │ │ + @ instruction: 0x03aea45b │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea462 │ │ │ │ + @ instruction: 0x03aea4a2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea4af │ │ │ │ + @ instruction: 0x03aea4ef │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea4f5 │ │ │ │ + @ instruction: 0x03aea535 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea53d │ │ │ │ + @ instruction: 0x03aea57d │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea58b │ │ │ │ + @ instruction: 0x03aea5cb │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea5d3 │ │ │ │ + @ instruction: 0x03aea613 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea61d │ │ │ │ + @ instruction: 0x03aea65d │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea660 │ │ │ │ + @ instruction: 0x03aea6a0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea6a2 │ │ │ │ + @ instruction: 0x03aea6e2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea6e0 │ │ │ │ + @ instruction: 0x03aea720 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea722 │ │ │ │ + @ instruction: 0x03aea762 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea765 │ │ │ │ + @ instruction: 0x03aea7a5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea7b2 │ │ │ │ + @ instruction: 0x03aea7f2 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea7f8 │ │ │ │ + @ instruction: 0x03aea838 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea839 │ │ │ │ + @ instruction: 0x03aea879 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea87c │ │ │ │ + @ instruction: 0x03aea8bc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aea8c6 │ │ │ │ + @ instruction: 0x03aea906 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -360482,15 +360482,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 16c618 <__cxa_atexit@plt+0x16009c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae72e3 │ │ │ │ + @ instruction: 0x03ae7323 │ │ │ │ mvnseq r9, #20, 18 @ 0x50000 │ │ │ │ mvnseq sl, #48, 2 │ │ │ │ bicseq r0, r3, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -360530,15 +360530,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 16c6d8 <__cxa_atexit@plt+0x16015c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae7258 │ │ │ │ + @ instruction: 0x03ae7298 │ │ │ │ mvnseq r9, #84, 16 @ 0x540000 │ │ │ │ mvnseq sl, #112 @ 0x70 │ │ │ │ bicseq r0, r3, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -360578,15 +360578,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 16c798 <__cxa_atexit@plt+0x16021c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae71af │ │ │ │ + @ instruction: 0x03ae71ef │ │ │ │ mvnseq r9, #148, 14 @ 0x2500000 │ │ │ │ mvnseq r9, #176, 30 @ 0x2c0 │ │ │ │ bicseq r0, r3, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -360626,15 +360626,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 16c858 <__cxa_atexit@plt+0x1602dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae70fc │ │ │ │ + @ instruction: 0x03ae713c │ │ │ │ mvnseq r9, #212, 12 @ 0xd400000 │ │ │ │ mvnseq r9, #240, 28 @ 0xf00 │ │ │ │ bicseq r0, r3, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -363024,15 +363024,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 16edd0 <__cxa_atexit@plt+0x162854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae4b8d │ │ │ │ + @ instruction: 0x03ae4bcd │ │ │ │ mvnseq r7, #92, 2 │ │ │ │ mvnseq r7, #120, 18 @ 0x1e0000 │ │ │ │ bicseq lr, r2, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -363072,15 +363072,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 16ee90 <__cxa_atexit@plt+0x162914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae4b02 │ │ │ │ + @ instruction: 0x03ae4b42 │ │ │ │ mvnseq r7, #156 @ 0x9c │ │ │ │ mvnseq r7, #184, 16 @ 0xb80000 │ │ │ │ bicseq lr, r2, #52, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -363120,15 +363120,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 16ef50 <__cxa_atexit@plt+0x1629d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae4a59 │ │ │ │ + @ instruction: 0x03ae4a99 │ │ │ │ mvnseq r6, #220, 30 @ 0x370 │ │ │ │ mvnseq r7, #248, 14 @ 0x3e00000 │ │ │ │ bicseq lr, r2, #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -363168,15 +363168,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 16f010 <__cxa_atexit@plt+0x162a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae49a6 │ │ │ │ + @ instruction: 0x03ae49e6 │ │ │ │ mvnseq r6, #28, 30 @ 0x70 │ │ │ │ mvnseq r7, #56, 14 @ 0xe00000 │ │ │ │ bicseq sp, r2, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -366486,15 +366486,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1723e8 <__cxa_atexit@plt+0x165e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae15d7 │ │ │ │ + @ instruction: 0x03ae1617 │ │ │ │ mvnseq r3, #68, 22 @ 0x11000 │ │ │ │ mvnseq r4, #96, 6 @ 0x80000001 │ │ │ │ bicseq sl, r2, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -366534,15 +366534,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1724a8 <__cxa_atexit@plt+0x165f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae154c │ │ │ │ + @ instruction: 0x03ae158c │ │ │ │ mvnseq r3, #132, 20 @ 0x84000 │ │ │ │ mvnseq r4, #160, 4 │ │ │ │ bicseq sl, r2, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -366582,15 +366582,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 172568 <__cxa_atexit@plt+0x165fec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae14a3 │ │ │ │ + @ instruction: 0x03ae14e3 │ │ │ │ mvnseq r3, #196, 18 @ 0x310000 │ │ │ │ mvnseq r4, #224, 2 @ 0x38 │ │ │ │ bicseq sl, r2, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -366630,15 +366630,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 172628 <__cxa_atexit@plt+0x1660ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ae13f0 │ │ │ │ + @ instruction: 0x03ae1430 │ │ │ │ mvnseq r3, #4, 18 @ 0x10000 │ │ │ │ mvnseq r4, #32, 2 │ │ │ │ bicseq sl, r2, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -372143,15 +372143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 177c4c <__cxa_atexit@plt+0x16b6d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03adbdd5 │ │ │ │ + @ instruction: 0x03adbe15 │ │ │ │ mvnseq lr, #224, 4 │ │ │ │ mvnseq lr, #172, 18 @ 0x2b0000 │ │ │ │ bicseq r5, r2, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -372220,15 +372220,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 177d80 <__cxa_atexit@plt+0x16b804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03adbca3 │ │ │ │ + @ instruction: 0x03adbce3 │ │ │ │ mvnseq lr, #172, 2 @ 0x2b │ │ │ │ mvnseq lr, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -372420,15 +372420,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1780a0 <__cxa_atexit@plt+0x16bb24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03adb985 │ │ │ │ + @ instruction: 0x03adb9c5 │ │ │ │ mvnseq sp, #140, 28 @ 0x8c0 │ │ │ │ mvnseq lr, #88, 10 @ 0x16000000 │ │ │ │ bicseq r5, r2, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -372546,15 +372546,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 178298 <__cxa_atexit@plt+0x16bd1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03adb78f │ │ │ │ + @ instruction: 0x03adb7cf │ │ │ │ mvnseq sp, #148, 24 @ 0x9400 │ │ │ │ mvnseq lr, #96, 6 @ 0x80000001 │ │ │ │ bicseq r5, r2, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -372829,15 +372829,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 178704 <__cxa_atexit@plt+0x16c188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03adb32c │ │ │ │ + @ instruction: 0x03adb36c │ │ │ │ mvnseq sp, #40, 16 @ 0x280000 │ │ │ │ mvnseq sp, #244, 28 @ 0xf40 │ │ │ │ bicseq r5, r2, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -372936,15 +372936,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1788b0 <__cxa_atexit@plt+0x16c334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03adb182 │ │ │ │ + @ instruction: 0x03adb1c2 │ │ │ │ mvnseq sp, #124, 12 @ 0x7c00000 │ │ │ │ mvnseq sp, #72, 26 @ 0x1200 │ │ │ │ bicseq r5, r2, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -373113,15 +373113,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 178b74 <__cxa_atexit@plt+0x16c5f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03adaec7 │ │ │ │ + @ instruction: 0x03adaf07 │ │ │ │ mvnseq sp, #184, 6 @ 0xe0000002 │ │ │ │ mvnseq sp, #132, 20 @ 0x84000 │ │ │ │ bicseq r4, r2, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -373200,15 +373200,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 178cd0 <__cxa_atexit@plt+0x16c754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03adad72 │ │ │ │ + @ instruction: 0x03adadb2 │ │ │ │ mvnseq sp, #92, 4 @ 0xc0000005 │ │ │ │ mvnseq sp, #40, 18 @ 0xa0000 │ │ │ │ bicseq r4, r2, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -373526,15 +373526,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1791e8 <__cxa_atexit@plt+0x16cc6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ada860 │ │ │ │ + @ instruction: 0x03ada8a0 │ │ │ │ mvnseq ip, #68, 26 @ 0x1100 │ │ │ │ mvnseq sp, #16, 8 @ 0x10000000 │ │ │ │ bicseq r4, r2, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -373603,15 +373603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 17931c <__cxa_atexit@plt+0x16cda0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ada72e │ │ │ │ + @ instruction: 0x03ada76e │ │ │ │ mvnseq ip, #16, 24 @ 0x1000 │ │ │ │ mvnseq sp, #220, 4 @ 0xc000000d │ │ │ │ bicseq r4, r2, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -373710,15 +373710,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1794c8 <__cxa_atexit@plt+0x16cf4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ada595 │ │ │ │ + @ instruction: 0x03ada5d5 │ │ │ │ mvnseq ip, #100, 20 @ 0x64000 │ │ │ │ mvnseq sp, #48, 2 │ │ │ │ bicseq r4, r2, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -374079,15 +374079,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 179a8c <__cxa_atexit@plt+0x16d510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ad9fed │ │ │ │ + @ instruction: 0x03ada02d │ │ │ │ mvnseq ip, #160, 8 @ 0xa0000000 │ │ │ │ mvnseq ip, #108, 22 @ 0x1b000 │ │ │ │ bicseq r3, r2, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -374197,15 +374197,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 179c64 <__cxa_atexit@plt+0x16d6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 17af1c <__cxa_atexit@plt+0x16e9a0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ad9e17 │ │ │ │ + @ instruction: 0x03ad9e57 │ │ │ │ mvnseq ip, #200, 4 @ 0x8000000c │ │ │ │ mvnseq ip, #148, 18 @ 0x250000 │ │ │ │ bicseq r3, r2, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -374851,640 +374851,640 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ mvnseq ip, #144, 2 @ 0x24 │ │ │ │ bicseq r3, r2, #168, 12 @ 0xa800000 │ │ │ │ - @ instruction: 0x03ad93bb │ │ │ │ + @ instruction: 0x03ad93fb │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ad93f9 │ │ │ │ + @ instruction: 0x03ad9439 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ad9439 │ │ │ │ + @ instruction: 0x03ad9479 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ad9471 │ │ │ │ + @ instruction: 0x03ad94b1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ad94ad │ │ │ │ + @ instruction: 0x03ad94ed │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr pc, [pc, #-4] @ 17a710 <__cxa_atexit@plt+0x16e194> │ │ │ │ - rscseq r7, r9, #148, 2 @ 0x25 │ │ │ │ + rscseq r7, r9, #28, 4 @ 0xc0000001 │ │ │ │ ldr pc, [pc, #-4] @ 17a718 <__cxa_atexit@plt+0x16e19c> │ │ │ │ - rscseq r8, r9, #116, 12 @ 0x7400000 │ │ │ │ + rscseq r8, r9, #252, 12 @ 0xfc00000 │ │ │ │ ldr pc, [pc, #-4] @ 17a720 <__cxa_atexit@plt+0x16e1a4> │ │ │ │ - biceq r2, r2, #100, 30 @ 0x190 │ │ │ │ + biceq r2, r2, #140, 30 @ 0x230 │ │ │ │ ldr pc, [pc, #-4] @ 17a728 <__cxa_atexit@plt+0x16e1ac> │ │ │ │ - @ instruction: 0x03bea810 │ │ │ │ + @ instruction: 0x03bea838 │ │ │ │ ldr pc, [pc, #-4] @ 17a730 <__cxa_atexit@plt+0x16e1b4> │ │ │ │ - biceq r3, r2, #16 │ │ │ │ + biceq r3, r2, #56 @ 0x38 │ │ │ │ ldr pc, [pc, #-4] @ 17a738 <__cxa_atexit@plt+0x16e1bc> │ │ │ │ - biceq r2, r2, #124, 30 @ 0x1f0 │ │ │ │ + biceq r2, r2, #164, 30 @ 0x290 │ │ │ │ ldr pc, [pc, #-4] @ 17a740 <__cxa_atexit@plt+0x16e1c4> │ │ │ │ - rscseq pc, r8, #152, 30 @ 0x260 │ │ │ │ + rscseq r0, r9, #32 │ │ │ │ ldr pc, [pc, #-4] @ 17a748 <__cxa_atexit@plt+0x16e1cc> │ │ │ │ - rscseq r1, r9, #216, 12 @ 0xd800000 │ │ │ │ + rscseq r1, r9, #96, 14 @ 0x1800000 │ │ │ │ ldr pc, [pc, #-4] @ 17a750 <__cxa_atexit@plt+0x16e1d4> │ │ │ │ - rscseq r2, r9, #184, 22 @ 0x2e000 │ │ │ │ + rscseq r2, r9, #64, 24 @ 0x4000 │ │ │ │ ldr pc, [pc, #-4] @ 17a758 <__cxa_atexit@plt+0x16e1dc> │ │ │ │ - biceq sp, r1, #244, 24 @ 0xf400 │ │ │ │ + biceq sp, r1, #28, 26 @ 0x700 │ │ │ │ ldr pc, [pc, #-4] @ 17a760 <__cxa_atexit@plt+0x16e1e4> │ │ │ │ - cmneq fp, #152 @ 0x98 │ │ │ │ + cmneq fp, #24, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17a768 <__cxa_atexit@plt+0x16e1ec> │ │ │ │ - addseq r8, sl, #44, 24 @ 0x2c00 │ │ │ │ + sbceq r2, r5, #240, 26 @ 0x3c00 │ │ │ │ ldr pc, [pc, #-4] @ 17a770 <__cxa_atexit@plt+0x16e1f4> │ │ │ │ - biceq r2, r2, #16, 22 @ 0x4000 │ │ │ │ + biceq r2, r2, #56, 22 @ 0xe000 │ │ │ │ ldr pc, [pc, #-4] @ 17a778 <__cxa_atexit@plt+0x16e1fc> │ │ │ │ - addeq pc, ip, #160, 22 @ 0x28000 │ │ │ │ + adcseq r9, r7, #28, 26 @ 0x700 │ │ │ │ ldr pc, [pc, #-4] @ 17a780 <__cxa_atexit@plt+0x16e204> │ │ │ │ - biceq r1, r3, #184 @ 0xb8 │ │ │ │ + biceq r1, r3, #224 @ 0xe0 │ │ │ │ ldr pc, [pc, #-4] @ 17a788 <__cxa_atexit@plt+0x16e20c> │ │ │ │ - addeq ip, pc, #192, 10 @ 0x30000000 │ │ │ │ + adcseq r6, sl, #60, 14 @ 0xf00000 │ │ │ │ ldr pc, [pc, #-4] @ 17a790 <__cxa_atexit@plt+0x16e214> │ │ │ │ - addeq r3, r9, #128, 14 @ 0x2000000 │ │ │ │ + adcseq sp, r3, #252, 16 @ 0xfc0000 │ │ │ │ ldr pc, [pc, #-4] @ 17a798 <__cxa_atexit@plt+0x16e21c> │ │ │ │ - addeq lr, pc, #84, 12 @ 0x5400000 │ │ │ │ + adcseq r8, sl, #208, 14 @ 0x3400000 │ │ │ │ ldr pc, [pc, #-4] @ 17a7a0 <__cxa_atexit@plt+0x16e224> │ │ │ │ - cmneq sl, #24, 18 @ 0x60000 │ │ │ │ + cmneq sl, #152, 18 @ 0x260000 │ │ │ │ ldr pc, [pc, #-4] @ 17a7a8 <__cxa_atexit@plt+0x16e22c> │ │ │ │ - addseq r2, r2, #204, 2 @ 0x33 │ │ │ │ + adcseq ip, ip, #72, 6 @ 0x20000001 │ │ │ │ ldr pc, [pc, #-4] @ 17a7b0 <__cxa_atexit@plt+0x16e234> │ │ │ │ - addseq r5, r2, #232, 6 @ 0xa0000003 │ │ │ │ + adcseq pc, ip, #100, 10 @ 0x19000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a7b8 <__cxa_atexit@plt+0x16e23c> │ │ │ │ - orrseq r8, r2, #212, 12 @ 0xd400000 │ │ │ │ + orrseq r8, r2, #244, 14 @ 0x3d00000 │ │ │ │ ldr pc, [pc, #-4] @ 17a7c0 <__cxa_atexit@plt+0x16e244> │ │ │ │ - biceq ip, r2, #212 @ 0xd4 │ │ │ │ + biceq ip, r2, #252 @ 0xfc │ │ │ │ ldr pc, [pc, #-4] @ 17a7c8 <__cxa_atexit@plt+0x16e24c> │ │ │ │ - addeq r8, fp, #160, 30 @ 0x280 │ │ │ │ + adcseq r3, r6, #28, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17a7d0 <__cxa_atexit@plt+0x16e254> │ │ │ │ - addeq r1, ip, #24, 24 @ 0x1800 │ │ │ │ + adcseq fp, r6, #148, 26 @ 0x2500 │ │ │ │ ldr pc, [pc, #-4] @ 17a7d8 <__cxa_atexit@plt+0x16e25c> │ │ │ │ - biceq r2, r2, #228, 30 @ 0x390 │ │ │ │ + biceq r3, r2, #12 │ │ │ │ ldr pc, [pc, #-4] @ 17a7e0 <__cxa_atexit@plt+0x16e264> │ │ │ │ - addseq r0, r9, #76, 4 @ 0xc0000004 │ │ │ │ + sbceq sl, r3, #16, 8 @ 0x10000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a7e8 <__cxa_atexit@plt+0x16e26c> │ │ │ │ - addseq r0, r9, #104, 8 @ 0x68000000 │ │ │ │ + sbceq sl, r3, #44, 12 @ 0x2c00000 │ │ │ │ ldr pc, [pc, #-4] @ 17a7f0 <__cxa_atexit@plt+0x16e274> │ │ │ │ - cmneq r3, #252, 4 @ 0xc000000f │ │ │ │ + cmneq r3, #124, 6 @ 0xf0000001 │ │ │ │ ldr pc, [pc, #-4] @ 17a7f8 <__cxa_atexit@plt+0x16e27c> │ │ │ │ - cmneq r3, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq r3, #112, 12 @ 0x7000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a800 <__cxa_atexit@plt+0x16e284> │ │ │ │ - cmneq r3, #160, 16 @ 0xa00000 │ │ │ │ + cmneq r3, #32, 18 @ 0x80000 │ │ │ │ ldr pc, [pc, #-4] @ 17a808 <__cxa_atexit@plt+0x16e28c> │ │ │ │ - cmneq r3, #112, 12 @ 0x7000000 │ │ │ │ + cmneq r3, #240, 12 @ 0xf000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a810 <__cxa_atexit@plt+0x16e294> │ │ │ │ - cmneq r3, #80, 14 @ 0x1400000 │ │ │ │ + cmneq r3, #208, 14 @ 0x3400000 │ │ │ │ ldr pc, [pc, #-4] @ 17a818 <__cxa_atexit@plt+0x16e29c> │ │ │ │ - biceq r1, r2, #100, 20 @ 0x64000 │ │ │ │ + biceq r1, r2, #140, 20 @ 0x8c000 │ │ │ │ ldr pc, [pc, #-4] @ 17a820 <__cxa_atexit@plt+0x16e2a4> │ │ │ │ - cmneq r3, #32, 8 @ 0x20000000 │ │ │ │ + cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a828 <__cxa_atexit@plt+0x16e2ac> │ │ │ │ - @ instruction: 0x03b78554 │ │ │ │ + @ instruction: 0x03b78674 │ │ │ │ ldr pc, [pc, #-4] @ 17a830 <__cxa_atexit@plt+0x16e2b4> │ │ │ │ - cmneq fp, #140, 18 @ 0x230000 │ │ │ │ + cmneq fp, #12, 20 @ 0xc000 │ │ │ │ ldr pc, [pc, #-4] @ 17a838 <__cxa_atexit@plt+0x16e2bc> │ │ │ │ - biceq r3, r2, #232, 20 @ 0xe8000 │ │ │ │ + biceq r3, r2, #16, 22 @ 0x4000 │ │ │ │ ldr pc, [pc, #-4] @ 17a840 <__cxa_atexit@plt+0x16e2c4> │ │ │ │ - biceq r7, r1, #16, 26 @ 0x400 │ │ │ │ + biceq r7, r1, #56, 26 @ 0xe00 │ │ │ │ ldr pc, [pc, #-4] @ 17a848 <__cxa_atexit@plt+0x16e2cc> │ │ │ │ - orreq r0, lr, #32, 26 @ 0x800 │ │ │ │ + orreq r0, lr, #64, 28 @ 0x400 │ │ │ │ ldr pc, [pc, #-4] @ 17a850 <__cxa_atexit@plt+0x16e2d4> │ │ │ │ - sbcseq sp, sl, #196, 10 @ 0x31000000 │ │ │ │ + sbcseq sp, sl, #76, 12 @ 0x4c00000 │ │ │ │ ldr pc, [pc, #-4] @ 17a858 <__cxa_atexit@plt+0x16e2dc> │ │ │ │ - biceq r0, r3, #28, 16 @ 0x1c0000 │ │ │ │ + biceq r0, r3, #68, 16 @ 0x440000 │ │ │ │ ldr pc, [pc, #-4] @ 17a860 <__cxa_atexit@plt+0x16e2e4> │ │ │ │ - sbcseq fp, fp, #96, 14 @ 0x1800000 │ │ │ │ + sbcseq fp, fp, #232, 14 @ 0x3a00000 │ │ │ │ ldr pc, [pc, #-4] @ 17a868 <__cxa_atexit@plt+0x16e2ec> │ │ │ │ - cmneq r1, #84, 24 @ 0x5400 │ │ │ │ + cmneq r1, #212, 24 @ 0xd400 │ │ │ │ ldr pc, [pc, #-4] @ 17a870 <__cxa_atexit@plt+0x16e2f4> │ │ │ │ - orrseq r0, r0, #112, 6 @ 0xc0000001 │ │ │ │ + orrseq r0, r0, #144, 8 @ 0x90000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a878 <__cxa_atexit@plt+0x16e2fc> │ │ │ │ - orreq pc, sp, #236, 24 @ 0xec00 │ │ │ │ + orreq pc, sp, #12, 28 @ 0xc0 │ │ │ │ ldr pc, [pc, #-4] @ 17a880 <__cxa_atexit@plt+0x16e304> │ │ │ │ - adceq r7, pc, #20, 6 @ 0x50000000 │ │ │ │ + rsbseq r6, lr, #140, 26 @ 0x2300 │ │ │ │ ldr pc, [pc, #-4] @ 17a888 <__cxa_atexit@plt+0x16e30c> │ │ │ │ - @ instruction: 0x03a4dd70 │ │ │ │ + @ instruction: 0x03a4de90 │ │ │ │ ldr pc, [pc, #-4] @ 17a890 <__cxa_atexit@plt+0x16e314> │ │ │ │ - biceq r2, r0, #96 @ 0x60 │ │ │ │ + biceq r2, r0, #136 @ 0x88 │ │ │ │ ldr pc, [pc, #-4] @ 17a898 <__cxa_atexit@plt+0x16e31c> │ │ │ │ - sbcseq sp, ip, #208, 24 @ 0xd000 │ │ │ │ + sbcseq sp, ip, #88, 26 @ 0x1600 │ │ │ │ ldr pc, [pc, #-4] @ 17a8a0 <__cxa_atexit@plt+0x16e324> │ │ │ │ - @ instruction: 0x03a20f14 │ │ │ │ + @ instruction: 0x03a21034 │ │ │ │ ldr pc, [pc, #-4] @ 17a8a8 <__cxa_atexit@plt+0x16e32c> │ │ │ │ - cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r3, #32, 10 @ 0x8000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a8b0 <__cxa_atexit@plt+0x16e334> │ │ │ │ - cmneq fp, #128, 28 @ 0x800 │ │ │ │ + cmneq fp, #0, 30 │ │ │ │ ldr pc, [pc, #-4] @ 17a8b8 <__cxa_atexit@plt+0x16e33c> │ │ │ │ - sbcseq r2, sp, #188, 26 @ 0x2f00 │ │ │ │ + sbcseq r2, sp, #68, 28 @ 0x440 │ │ │ │ ldr pc, [pc, #-4] @ 17a8c0 <__cxa_atexit@plt+0x16e344> │ │ │ │ - sbcseq r6, ip, #168, 2 @ 0x2a │ │ │ │ + sbcseq r6, ip, #48, 4 │ │ │ │ ldr pc, [pc, #-4] @ 17a8c8 <__cxa_atexit@plt+0x16e34c> │ │ │ │ - addseq r9, sl, #76 @ 0x4c │ │ │ │ + sbceq r3, r5, #16, 4 │ │ │ │ ldr pc, [pc, #-4] @ 17a8d0 <__cxa_atexit@plt+0x16e354> │ │ │ │ - cmneq ip, #132, 8 @ 0x84000000 │ │ │ │ + cmneq ip, #4, 10 @ 0x1000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a8d8 <__cxa_atexit@plt+0x16e35c> │ │ │ │ - @ instruction: 0x03ac40a4 │ │ │ │ + @ instruction: 0x03ac41c4 │ │ │ │ ldr pc, [pc, #-4] @ 17a8e0 <__cxa_atexit@plt+0x16e364> │ │ │ │ - biceq r2, r2, #188, 20 @ 0xbc000 │ │ │ │ + biceq r2, r2, #228, 20 @ 0xe4000 │ │ │ │ ldr pc, [pc, #-4] @ 17a8e8 <__cxa_atexit@plt+0x16e36c> │ │ │ │ - @ instruction: 0x03bb354c │ │ │ │ + @ instruction: 0x03bb366c │ │ │ │ ldr pc, [pc, #-4] @ 17a8f0 <__cxa_atexit@plt+0x16e374> │ │ │ │ - orrseq fp, r9, #212, 28 @ 0xd40 │ │ │ │ + orrseq fp, r9, #244, 30 @ 0x3d0 │ │ │ │ ldr pc, [pc, #-4] @ 17a8f8 <__cxa_atexit@plt+0x16e37c> │ │ │ │ - cmneq r8, #176 @ 0xb0 │ │ │ │ + cmneq r8, #48, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17a900 <__cxa_atexit@plt+0x16e384> │ │ │ │ - rsbseq r9, ip, #160, 4 │ │ │ │ + adceq r3, r7, #84, 8 @ 0x54000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a908 <__cxa_atexit@plt+0x16e38c> │ │ │ │ - orrseq r6, sl, #252, 8 @ 0xfc000000 │ │ │ │ + orrseq r6, sl, #28, 12 @ 0x1c00000 │ │ │ │ ldr pc, [pc, #-4] @ 17a910 <__cxa_atexit@plt+0x16e394> │ │ │ │ - @ instruction: 0x03a206bc │ │ │ │ + @ instruction: 0x03a207dc │ │ │ │ ldr pc, [pc, #-4] @ 17a918 <__cxa_atexit@plt+0x16e39c> │ │ │ │ - addeq r2, r1, #192, 28 @ 0xc00 │ │ │ │ + adceq sp, fp, #116 @ 0x74 │ │ │ │ ldr pc, [pc, #-4] @ 17a920 <__cxa_atexit@plt+0x16e3a4> │ │ │ │ - orrseq sp, r9, #188, 28 @ 0xbc0 │ │ │ │ + orrseq sp, r9, #220, 30 @ 0x370 │ │ │ │ ldr pc, [pc, #-4] @ 17a928 <__cxa_atexit@plt+0x16e3ac> │ │ │ │ - rsbseq r8, ip, #152, 16 @ 0x980000 │ │ │ │ + adceq r2, r7, #76, 20 @ 0x4c000 │ │ │ │ ldr pc, [pc, #-4] @ 17a930 <__cxa_atexit@plt+0x16e3b4> │ │ │ │ - cmneq r9, #220, 30 @ 0x370 │ │ │ │ + cmneq r9, #92 @ 0x5c │ │ │ │ ldr pc, [pc, #-4] @ 17a938 <__cxa_atexit@plt+0x16e3bc> │ │ │ │ - addseq pc, r1, #44, 26 @ 0xb00 │ │ │ │ + adcseq r9, ip, #168, 28 @ 0xa80 │ │ │ │ ldr pc, [pc, #-4] @ 17a940 <__cxa_atexit@plt+0x16e3c4> │ │ │ │ - orrseq r9, r9, #96, 8 @ 0x60000000 │ │ │ │ + orrseq r9, r9, #128, 10 @ 0x20000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a948 <__cxa_atexit@plt+0x16e3cc> │ │ │ │ - rsceq r7, r8, #104, 30 @ 0x1a0 │ │ │ │ + rsceq r7, r8, #240, 30 @ 0x3c0 │ │ │ │ ldr pc, [pc, #-4] @ 17a950 <__cxa_atexit@plt+0x16e3d4> │ │ │ │ - addseq r8, sl, #180, 4 @ 0x4000000b │ │ │ │ + sbceq r2, r5, #120, 8 @ 0x78000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a958 <__cxa_atexit@plt+0x16e3dc> │ │ │ │ - cmneq sl, #192, 26 @ 0x3000 │ │ │ │ + cmneq sl, #64, 28 @ 0x400 │ │ │ │ ldr pc, [pc, #-4] @ 17a960 <__cxa_atexit@plt+0x16e3e4> │ │ │ │ - sbcseq lr, ip, #196, 14 @ 0x3100000 │ │ │ │ + sbcseq lr, ip, #76, 16 @ 0x4c0000 │ │ │ │ ldr pc, [pc, #-4] @ 17a968 <__cxa_atexit@plt+0x16e3ec> │ │ │ │ - cmneq fp, #48, 20 @ 0x30000 │ │ │ │ + cmneq fp, #176, 20 @ 0xb0000 │ │ │ │ ldr pc, [pc, #-4] @ 17a970 <__cxa_atexit@plt+0x16e3f4> │ │ │ │ - cmneq r3, #104, 14 @ 0x1a00000 │ │ │ │ + cmneq r3, #232, 14 @ 0x3a00000 │ │ │ │ ldr pc, [pc, #-4] @ 17a978 <__cxa_atexit@plt+0x16e3fc> │ │ │ │ - biceq r3, r2, #192, 14 @ 0x3000000 │ │ │ │ + biceq r3, r2, #232, 14 @ 0x3a00000 │ │ │ │ ldr pc, [pc, #-4] @ 17a980 <__cxa_atexit@plt+0x16e404> │ │ │ │ - biceq r3, r2, #172, 8 @ 0xac000000 │ │ │ │ + biceq r3, r2, #212, 8 @ 0xd4000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a988 <__cxa_atexit@plt+0x16e40c> │ │ │ │ - addeq ip, sp, #164, 30 @ 0x290 │ │ │ │ + adcseq r7, r8, #32, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17a990 <__cxa_atexit@plt+0x16e414> │ │ │ │ - orrseq pc, r9, #72, 6 @ 0x20000001 │ │ │ │ + orrseq pc, r9, #104, 8 @ 0x68000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a998 <__cxa_atexit@plt+0x16e41c> │ │ │ │ - orrseq ip, r9, #56, 28 @ 0x380 │ │ │ │ + orrseq ip, r9, #88, 30 @ 0x160 │ │ │ │ ldr pc, [pc, #-4] @ 17a9a0 <__cxa_atexit@plt+0x16e424> │ │ │ │ - cmpeq r4, #28, 18 @ 0x70000 │ │ │ │ + cmpeq r4, #156, 18 @ 0x270000 │ │ │ │ ldr pc, [pc, #-4] @ 17a9a8 <__cxa_atexit@plt+0x16e42c> │ │ │ │ - rsceq r0, r7, #192, 4 │ │ │ │ + rsceq r0, r7, #72, 6 @ 0x20000001 │ │ │ │ ldr pc, [pc, #-4] @ 17a9b0 <__cxa_atexit@plt+0x16e434> │ │ │ │ - biceq r2, r2, #96, 14 @ 0x1800000 │ │ │ │ + biceq r2, r2, #136, 14 @ 0x2200000 │ │ │ │ ldr pc, [pc, #-4] @ 17a9b8 <__cxa_atexit@plt+0x16e43c> │ │ │ │ - @ instruction: 0x03ac30dc │ │ │ │ + @ instruction: 0x03ac31fc │ │ │ │ ldr pc, [pc, #-4] @ 17a9c0 <__cxa_atexit@plt+0x16e444> │ │ │ │ - @ instruction: 0x03a1c7c0 │ │ │ │ + @ instruction: 0x03a1c8e0 │ │ │ │ ldr pc, [pc, #-4] @ 17a9c8 <__cxa_atexit@plt+0x16e44c> │ │ │ │ - cmneq r3, #128, 10 @ 0x20000000 │ │ │ │ + cmneq r3, #0, 12 │ │ │ │ ldr pc, [pc, #-4] @ 17a9d0 <__cxa_atexit@plt+0x16e454> │ │ │ │ - cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r3, #32, 10 @ 0x8000000 │ │ │ │ ldr pc, [pc, #-4] @ 17a9d8 <__cxa_atexit@plt+0x16e45c> │ │ │ │ - sbcseq fp, r3, #124, 24 @ 0x7c00 │ │ │ │ + adceq fp, r2, #228, 12 @ 0xe400000 │ │ │ │ ldr pc, [pc, #-4] @ 17a9e0 <__cxa_atexit@plt+0x16e464> │ │ │ │ - cmneq fp, #184, 16 @ 0xb80000 │ │ │ │ + cmneq fp, #56, 18 @ 0xe0000 │ │ │ │ ldr pc, [pc, #-4] @ 17a9e8 <__cxa_atexit@plt+0x16e46c> │ │ │ │ - @ instruction: 0x03a46ec0 │ │ │ │ + @ instruction: 0x03a46fe0 │ │ │ │ ldr pc, [pc, #-4] @ 17a9f0 <__cxa_atexit@plt+0x16e474> │ │ │ │ - subseq r3, r4, #184 @ 0xb8 │ │ │ │ + subseq r3, r4, #64, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17a9f8 <__cxa_atexit@plt+0x16e47c> │ │ │ │ - biceq r1, r3, #224, 4 │ │ │ │ + biceq r1, r3, #8, 6 @ 0x20000000 │ │ │ │ ldr pc, [pc, #-4] @ 17aa00 <__cxa_atexit@plt+0x16e484> │ │ │ │ - sbceq r6, ip, #212, 28 @ 0xd40 │ │ │ │ + addseq r6, fp, #60, 18 @ 0xf0000 │ │ │ │ ldr pc, [pc, #-4] @ 17aa08 <__cxa_atexit@plt+0x16e48c> │ │ │ │ - cmneq r3, #16, 10 @ 0x4000000 │ │ │ │ + cmneq r3, #144, 10 @ 0x24000000 │ │ │ │ ldr pc, [pc, #-4] @ 17aa10 <__cxa_atexit@plt+0x16e494> │ │ │ │ - subseq r9, r5, #152, 20 @ 0x98000 │ │ │ │ + subseq r9, r5, #32, 22 @ 0x8000 │ │ │ │ ldr pc, [pc, #-4] @ 17aa18 <__cxa_atexit@plt+0x16e49c> │ │ │ │ - sbceq lr, ip, #132, 24 @ 0x8400 │ │ │ │ + addseq lr, fp, #236, 12 @ 0xec00000 │ │ │ │ ldr pc, [pc, #-4] @ 17aa20 <__cxa_atexit@plt+0x16e4a4> │ │ │ │ - sbceq r6, ip, #116, 26 @ 0x1d00 │ │ │ │ + addseq r6, fp, #220, 14 @ 0x3700000 │ │ │ │ ldr pc, [pc, #-4] @ 17aa28 <__cxa_atexit@plt+0x16e4ac> │ │ │ │ - @ instruction: 0x03ac8838 │ │ │ │ + @ instruction: 0x03ac8958 │ │ │ │ ldr pc, [pc, #-4] @ 17aa30 <__cxa_atexit@plt+0x16e4b4> │ │ │ │ - @ instruction: 0x03abf044 │ │ │ │ + @ instruction: 0x03abf164 │ │ │ │ ldr pc, [pc, #-4] @ 17aa38 <__cxa_atexit@plt+0x16e4bc> │ │ │ │ - tstpeq r9, #180, 18 @ p-variant is OBSOLETE @ 0x2d0000 │ │ │ │ + tstpeq r9, #52, 20 @ p-variant is OBSOLETE @ 0x34000 │ │ │ │ ldr pc, [pc, #-4] @ 17aa40 <__cxa_atexit@plt+0x16e4c4> │ │ │ │ - tstpeq r9, #116, 6 @ p-variant is OBSOLETE @ 0xd0000001 │ │ │ │ + tstpeq r9, #244, 6 @ p-variant is OBSOLETE @ 0xd0000003 │ │ │ │ ldr pc, [pc, #-4] @ 17aa48 <__cxa_atexit@plt+0x16e4cc> │ │ │ │ - movteq r7, #30892 @ 0x78ac │ │ │ │ + movteq r7, #31020 @ 0x792c │ │ │ │ ldr pc, [pc, #-4] @ 17aa50 <__cxa_atexit@plt+0x16e4d4> │ │ │ │ - tsteq sl, #20, 14 @ 0x500000 │ │ │ │ + tsteq sl, #148, 14 @ 0x2500000 │ │ │ │ ldr pc, [pc, #-4] @ 17aa58 <__cxa_atexit@plt+0x16e4dc> │ │ │ │ - @ instruction: 0x03b5c3b0 │ │ │ │ + @ instruction: 0x03b5c4d0 │ │ │ │ ldr pc, [pc, #-4] @ 17aa60 <__cxa_atexit@plt+0x16e4e4> │ │ │ │ - @ instruction: 0x03b63f08 │ │ │ │ + @ instruction: 0x03b64028 │ │ │ │ ldr pc, [pc, #-4] @ 17aa68 <__cxa_atexit@plt+0x16e4ec> │ │ │ │ - @ instruction: 0x03b638cc │ │ │ │ + @ instruction: 0x03b639ec │ │ │ │ ldr pc, [pc, #-4] @ 17aa70 <__cxa_atexit@plt+0x16e4f4> │ │ │ │ - @ instruction: 0x03b5a200 │ │ │ │ + @ instruction: 0x03b5a320 │ │ │ │ ldr pc, [pc, #-4] @ 17aa78 <__cxa_atexit@plt+0x16e4fc> │ │ │ │ - andeq r8, r5, #236, 12 @ 0xec00000 │ │ │ │ + andeq r8, r5, #116, 14 @ 0x1d00000 │ │ │ │ ldr pc, [pc, #-4] @ 17aa80 <__cxa_atexit@plt+0x16e504> │ │ │ │ - @ instruction: 0x03b4d030 │ │ │ │ + @ instruction: 0x03b4d150 │ │ │ │ ldr pc, [pc, #-4] @ 17aa88 <__cxa_atexit@plt+0x16e50c> │ │ │ │ - @ instruction: 0x03b66704 │ │ │ │ + @ instruction: 0x03b66824 │ │ │ │ ldr pc, [pc, #-4] @ 17aa90 <__cxa_atexit@plt+0x16e514> │ │ │ │ - orrseq sl, lr, #64, 4 │ │ │ │ + orrseq sl, lr, #96, 6 @ 0x80000001 │ │ │ │ ldr pc, [pc, #-4] @ 17aa98 <__cxa_atexit@plt+0x16e51c> │ │ │ │ - andeq r3, r5, #140, 6 @ 0x30000002 │ │ │ │ + andeq r3, r5, #20, 8 @ 0x14000000 │ │ │ │ ldr pc, [pc, #-4] @ 17aaa0 <__cxa_atexit@plt+0x16e524> │ │ │ │ - andeq r3, sl, #52, 22 @ 0xd000 │ │ │ │ + andeq r3, sl, #188, 22 @ 0x2f000 │ │ │ │ ldr pc, [pc, #-4] @ 17aaa8 <__cxa_atexit@plt+0x16e52c> │ │ │ │ - @ instruction: 0x03b6da80 │ │ │ │ + @ instruction: 0x03b6dba0 │ │ │ │ ldr pc, [pc, #-4] @ 17aab0 <__cxa_atexit@plt+0x16e534> │ │ │ │ - @ instruction: 0x03a41768 │ │ │ │ + @ instruction: 0x03a41888 │ │ │ │ ldr pc, [pc, #-4] @ 17aab8 <__cxa_atexit@plt+0x16e53c> │ │ │ │ - orrseq r5, fp, #28, 20 @ 0x1c000 │ │ │ │ + orrseq r5, fp, #60, 22 @ 0xf000 │ │ │ │ ldr pc, [pc, #-4] @ 17aac0 <__cxa_atexit@plt+0x16e544> │ │ │ │ - @ instruction: 0x03a1c270 │ │ │ │ + @ instruction: 0x03a1c390 │ │ │ │ ldr pc, [pc, #-4] @ 17aac8 <__cxa_atexit@plt+0x16e54c> │ │ │ │ - @ instruction: 0x03a90d00 │ │ │ │ + @ instruction: 0x03a90e20 │ │ │ │ ldr pc, [pc, #-4] @ 17aad0 <__cxa_atexit@plt+0x16e554> │ │ │ │ - @ instruction: 0x03a9f74c │ │ │ │ + @ instruction: 0x03a9f86c │ │ │ │ ldr pc, [pc, #-4] @ 17aad8 <__cxa_atexit@plt+0x16e55c> │ │ │ │ - @ instruction: 0x03a21194 │ │ │ │ + @ instruction: 0x03a212b4 │ │ │ │ ldr pc, [pc, #-4] @ 17aae0 <__cxa_atexit@plt+0x16e564> │ │ │ │ - @ instruction: 0x03a228d8 │ │ │ │ + @ instruction: 0x03a229f8 │ │ │ │ ldr pc, [pc, #-4] @ 17aae8 <__cxa_atexit@plt+0x16e56c> │ │ │ │ - @ instruction: 0x03aac3d0 │ │ │ │ + @ instruction: 0x03aac4f0 │ │ │ │ ldr pc, [pc, #-4] @ 17aaf0 <__cxa_atexit@plt+0x16e574> │ │ │ │ - orrseq r5, sp, #248, 6 @ 0xe0000003 │ │ │ │ + orrseq r5, sp, #24, 10 @ 0x6000000 │ │ │ │ ldr pc, [pc, #-4] @ 17aaf8 <__cxa_atexit@plt+0x16e57c> │ │ │ │ - cmnpeq r6, #72, 18 @ p-variant is OBSOLETE @ 0x120000 │ │ │ │ + cmnpeq r6, #200, 18 @ p-variant is OBSOLETE @ 0x320000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab00 <__cxa_atexit@plt+0x16e584> │ │ │ │ - teqeq r8, #112, 28 @ 0x700 │ │ │ │ + teqeq r8, #240, 28 @ 0xf00 │ │ │ │ ldr pc, [pc, #-4] @ 17ab08 <__cxa_atexit@plt+0x16e58c> │ │ │ │ - teqeq r8, #152, 14 @ 0x2600000 │ │ │ │ + teqeq r8, #24, 16 @ 0x180000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab10 <__cxa_atexit@plt+0x16e594> │ │ │ │ - orrseq sp, r9, #232, 10 @ 0x3a000000 │ │ │ │ + orrseq sp, r9, #8, 14 @ 0x200000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab18 <__cxa_atexit@plt+0x16e59c> │ │ │ │ - orrseq sp, r9, #20, 16 @ 0x140000 │ │ │ │ + orrseq sp, r9, #52, 18 @ 0xd0000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab20 <__cxa_atexit@plt+0x16e5a4> │ │ │ │ - orrseq ip, r9, #132, 8 @ 0x84000000 │ │ │ │ + orrseq ip, r9, #164, 10 @ 0x29000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab28 <__cxa_atexit@plt+0x16e5ac> │ │ │ │ - orrseq ip, r9, #20, 12 @ 0x1400000 │ │ │ │ + orrseq ip, r9, #52, 14 @ 0xd00000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab30 <__cxa_atexit@plt+0x16e5b4> │ │ │ │ - @ instruction: 0x03a565ec │ │ │ │ + @ instruction: 0x03a5670c │ │ │ │ ldr pc, [pc, #-4] @ 17ab38 <__cxa_atexit@plt+0x16e5bc> │ │ │ │ - orrseq r1, sl, #212, 18 @ 0x350000 │ │ │ │ + orrseq r1, sl, #244, 20 @ 0xf4000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab40 <__cxa_atexit@plt+0x16e5c4> │ │ │ │ - orrseq r1, sl, #88, 22 @ 0x16000 │ │ │ │ + orrseq r1, sl, #120, 24 @ 0x7800 │ │ │ │ ldr pc, [pc, #-4] @ 17ab48 <__cxa_atexit@plt+0x16e5cc> │ │ │ │ - @ instruction: 0x03bb2b5c │ │ │ │ + @ instruction: 0x03bb2c7c │ │ │ │ ldr pc, [pc, #-4] @ 17ab50 <__cxa_atexit@plt+0x16e5d4> │ │ │ │ - @ instruction: 0x03a7f21c │ │ │ │ + @ instruction: 0x03a7f33c │ │ │ │ ldr pc, [pc, #-4] @ 17ab58 <__cxa_atexit@plt+0x16e5dc> │ │ │ │ - orrseq r1, sl, #184, 26 @ 0x2e00 │ │ │ │ + orrseq r1, sl, #216, 28 @ 0xd80 │ │ │ │ ldr pc, [pc, #-4] @ 17ab60 <__cxa_atexit@plt+0x16e5e4> │ │ │ │ - adceq r6, r9, #236, 28 @ 0xec0 │ │ │ │ + sbcseq r1, r4, #176 @ 0xb0 │ │ │ │ ldr pc, [pc, #-4] @ 17ab68 <__cxa_atexit@plt+0x16e5ec> │ │ │ │ - adceq r7, r5, #92, 14 @ 0x1700000 │ │ │ │ + sbcseq r1, r0, #32, 18 @ 0x80000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab70 <__cxa_atexit@plt+0x16e5f4> │ │ │ │ - adceq sp, r2, #192, 28 @ 0xc00 │ │ │ │ + sbceq r8, sp, #132 @ 0x84 │ │ │ │ ldr pc, [pc, #-4] @ 17ab78 <__cxa_atexit@plt+0x16e5fc> │ │ │ │ - biceq r1, r3, #184, 2 @ 0x2e │ │ │ │ + biceq r1, r3, #224, 2 @ 0x38 │ │ │ │ ldr pc, [pc, #-4] @ 17ab80 <__cxa_atexit@plt+0x16e604> │ │ │ │ - biceq r1, r3, #104, 10 @ 0x1a000000 │ │ │ │ + biceq r1, r3, #144, 10 @ 0x24000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab88 <__cxa_atexit@plt+0x16e60c> │ │ │ │ - @ instruction: 0x03b720bc │ │ │ │ + @ instruction: 0x03b721dc │ │ │ │ ldr pc, [pc, #-4] @ 17ab90 <__cxa_atexit@plt+0x16e614> │ │ │ │ - biceq r0, r3, #28, 22 @ 0x7000 │ │ │ │ + biceq r0, r3, #68, 22 @ 0x11000 │ │ │ │ ldr pc, [pc, #-4] @ 17ab98 <__cxa_atexit@plt+0x16e61c> │ │ │ │ - @ instruction: 0x03a9b0d4 │ │ │ │ + @ instruction: 0x03a9b1f4 │ │ │ │ ldr pc, [pc, #-4] @ 17aba0 <__cxa_atexit@plt+0x16e624> │ │ │ │ - orrseq r5, sp, #72, 20 @ 0x48000 │ │ │ │ + orrseq r5, sp, #104, 22 @ 0x1a000 │ │ │ │ ldr pc, [pc, #-4] @ 17aba8 <__cxa_atexit@plt+0x16e62c> │ │ │ │ - orrseq pc, sp, #248, 6 @ 0xe0000003 │ │ │ │ + orrseq pc, sp, #24, 10 @ 0x6000000 │ │ │ │ ldr pc, [pc, #-4] @ 17abb0 <__cxa_atexit@plt+0x16e634> │ │ │ │ - biceq r7, r2, #164, 2 @ 0x29 │ │ │ │ + biceq r7, r2, #204, 2 @ 0x33 │ │ │ │ ldr pc, [pc, #-4] @ 17abb8 <__cxa_atexit@plt+0x16e63c> │ │ │ │ - cmneq r0, #240, 8 @ 0xf0000000 │ │ │ │ + cmneq r0, #112, 10 @ 0x1c000000 │ │ │ │ ldr pc, [pc, #-4] @ 17abc0 <__cxa_atexit@plt+0x16e644> │ │ │ │ - orrseq fp, sl, #164, 4 @ 0x4000000a │ │ │ │ + orrseq fp, sl, #196, 6 @ 0x10000003 │ │ │ │ ldr pc, [pc, #-4] @ 17abc8 <__cxa_atexit@plt+0x16e64c> │ │ │ │ - biceq r4, r0, #152, 28 @ 0x980 │ │ │ │ + biceq r4, r0, #192, 28 @ 0xc00 │ │ │ │ ldr pc, [pc, #-4] @ 17abd0 <__cxa_atexit@plt+0x16e654> │ │ │ │ - biceq r4, r0, #112, 30 @ 0x1c0 │ │ │ │ + biceq r4, r0, #152, 30 @ 0x260 │ │ │ │ ldr pc, [pc, #-4] @ 17abd8 <__cxa_atexit@plt+0x16e65c> │ │ │ │ - cmneq pc, #48, 14 @ 0xc00000 │ │ │ │ + cmneq pc, #176, 14 @ 0x2c00000 │ │ │ │ ldr pc, [pc, #-4] @ 17abe0 <__cxa_atexit@plt+0x16e664> │ │ │ │ - orrseq r7, lr, #204, 12 @ 0xcc00000 │ │ │ │ + orrseq r7, lr, #236, 14 @ 0x3b00000 │ │ │ │ ldr pc, [pc, #-4] @ 17abe8 <__cxa_atexit@plt+0x16e66c> │ │ │ │ - orrseq r7, lr, #220, 20 @ 0xdc000 │ │ │ │ + orrseq r7, lr, #252, 22 @ 0x3f000 │ │ │ │ ldr pc, [pc, #-4] @ 17abf0 <__cxa_atexit@plt+0x16e674> │ │ │ │ - orreq r0, pc, #248, 4 @ 0x8000000f │ │ │ │ + orreq r0, pc, #24, 8 @ 0x18000000 │ │ │ │ ldr pc, [pc, #-4] @ 17abf8 <__cxa_atexit@plt+0x16e67c> │ │ │ │ - biceq r6, r2, #68, 6 @ 0x10000001 │ │ │ │ + biceq r6, r2, #108, 6 @ 0xb0000001 │ │ │ │ ldr pc, [pc, #-4] @ 17ac00 <__cxa_atexit@plt+0x16e684> │ │ │ │ - biceq r2, r2, #196, 10 @ 0x31000000 │ │ │ │ + biceq r2, r2, #236, 10 @ 0x3b000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ac08 <__cxa_atexit@plt+0x16e68c> │ │ │ │ - biceq r2, r2, #248, 4 @ 0x8000000f │ │ │ │ + biceq r2, r2, #32, 6 @ 0x80000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ac10 <__cxa_atexit@plt+0x16e694> │ │ │ │ - cmneq r3, #208, 26 @ 0x3400 │ │ │ │ + cmneq r3, #80, 28 @ 0x500 │ │ │ │ ldr pc, [pc, #-4] @ 17ac18 <__cxa_atexit@plt+0x16e69c> │ │ │ │ - @ instruction: 0x03bb292c │ │ │ │ + @ instruction: 0x03bb2a4c │ │ │ │ ldr pc, [pc, #-4] @ 17ac20 <__cxa_atexit@plt+0x16e6a4> │ │ │ │ - @ instruction: 0x03bb2a0c │ │ │ │ + @ instruction: 0x03bb2b2c │ │ │ │ ldr pc, [pc, #-4] @ 17ac28 <__cxa_atexit@plt+0x16e6ac> │ │ │ │ - cmneq ip, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq ip, #236, 12 @ 0xec00000 │ │ │ │ ldr pc, [pc, #-4] @ 17ac30 <__cxa_atexit@plt+0x16e6b4> │ │ │ │ - orrseq fp, sl, #228 @ 0xe4 │ │ │ │ + orrseq fp, sl, #4, 4 @ 0x40000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ac38 <__cxa_atexit@plt+0x16e6bc> │ │ │ │ - cmneq ip, #136, 16 @ 0x880000 │ │ │ │ + cmneq ip, #8, 18 @ 0x20000 │ │ │ │ ldr pc, [pc, #-4] @ 17ac40 <__cxa_atexit@plt+0x16e6c4> │ │ │ │ - orrseq fp, sl, #4 │ │ │ │ + orrseq fp, sl, #36, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17ac48 <__cxa_atexit@plt+0x16e6cc> │ │ │ │ - cmneq r3, #96, 26 @ 0x1800 │ │ │ │ + cmneq r3, #224, 26 @ 0x3800 │ │ │ │ ldr pc, [pc, #-4] @ 17ac50 <__cxa_atexit@plt+0x16e6d4> │ │ │ │ - cmneq r3, #224, 24 @ 0xe000 │ │ │ │ + cmneq r3, #96, 26 @ 0x1800 │ │ │ │ ldr pc, [pc, #-4] @ 17ac58 <__cxa_atexit@plt+0x16e6dc> │ │ │ │ - cmneq r3, #176, 28 @ 0xb00 │ │ │ │ + cmneq r3, #48, 30 @ 0xc0 │ │ │ │ ldr pc, [pc, #-4] @ 17ac60 <__cxa_atexit@plt+0x16e6e4> │ │ │ │ - orrseq pc, sl, #64, 26 @ 0x1000 │ │ │ │ + orrseq pc, sl, #96, 28 @ 0x600 │ │ │ │ ldr pc, [pc, #-4] @ 17ac68 <__cxa_atexit@plt+0x16e6ec> │ │ │ │ - @ instruction: 0x03aa3d3c │ │ │ │ + @ instruction: 0x03aa3e5c │ │ │ │ ldr pc, [pc, #-4] @ 17ac70 <__cxa_atexit@plt+0x16e6f4> │ │ │ │ - @ instruction: 0x03ab89b0 │ │ │ │ + @ instruction: 0x03ab8ad0 │ │ │ │ ldr pc, [pc, #-4] @ 17ac78 <__cxa_atexit@plt+0x16e6fc> │ │ │ │ - orrseq r2, fp, #40, 10 @ 0xa000000 │ │ │ │ + orrseq r2, fp, #72, 12 @ 0x4800000 │ │ │ │ ldr pc, [pc, #-4] @ 17ac80 <__cxa_atexit@plt+0x16e704> │ │ │ │ - biceq lr, r2, #12, 6 @ 0x30000000 │ │ │ │ + biceq lr, r2, #52, 6 @ 0xd0000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ac88 <__cxa_atexit@plt+0x16e70c> │ │ │ │ - orrseq r5, ip, #40, 26 @ 0xa00 │ │ │ │ + orrseq r5, ip, #72, 28 @ 0x480 │ │ │ │ ldr pc, [pc, #-4] @ 17ac90 <__cxa_atexit@plt+0x16e714> │ │ │ │ - @ instruction: 0x03a1c200 │ │ │ │ + @ instruction: 0x03a1c320 │ │ │ │ ldr pc, [pc, #-4] @ 17ac98 <__cxa_atexit@plt+0x16e71c> │ │ │ │ - biceq sp, r2, #156, 24 @ 0x9c00 │ │ │ │ + biceq sp, r2, #196, 24 @ 0xc400 │ │ │ │ ldr pc, [pc, #-4] @ 17aca0 <__cxa_atexit@plt+0x16e724> │ │ │ │ - cmpeq sl, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq sl, #76, 12 @ 0x4c00000 │ │ │ │ ldr pc, [pc, #-4] @ 17aca8 <__cxa_atexit@plt+0x16e72c> │ │ │ │ - @ instruction: 0x03abfa60 │ │ │ │ + @ instruction: 0x03abfb80 │ │ │ │ ldr pc, [pc, #-4] @ 17acb0 <__cxa_atexit@plt+0x16e734> │ │ │ │ - cmneq r9, #164, 14 @ 0x2900000 │ │ │ │ + cmneq r9, #36, 16 @ 0x240000 │ │ │ │ ldr pc, [pc, #-4] @ 17acb8 <__cxa_atexit@plt+0x16e73c> │ │ │ │ - cmneq r3, #0, 2 │ │ │ │ + cmneq r3, #128, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17acc0 <__cxa_atexit@plt+0x16e744> │ │ │ │ - cmneq r3, #112, 2 │ │ │ │ + cmneq r3, #240, 2 @ 0x3c │ │ │ │ ldr pc, [pc, #-4] @ 17acc8 <__cxa_atexit@plt+0x16e74c> │ │ │ │ - cmneq r3, #128 @ 0x80 │ │ │ │ + cmneq r3, #0, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17acd0 <__cxa_atexit@plt+0x16e754> │ │ │ │ - cmpeq sl, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq sl, #60 @ 0x3c │ │ │ │ ldr pc, [pc, #-4] @ 17acd8 <__cxa_atexit@plt+0x16e75c> │ │ │ │ - cmneq ip, #236, 2 @ 0x3b │ │ │ │ + cmneq ip, #108, 4 @ 0xc0000006 │ │ │ │ ldr pc, [pc, #-4] @ 17ace0 <__cxa_atexit@plt+0x16e764> │ │ │ │ - cmneq r9, #224, 26 @ 0x3800 │ │ │ │ + cmneq r9, #96, 28 @ 0x600 │ │ │ │ ldr pc, [pc, #-4] @ 17ace8 <__cxa_atexit@plt+0x16e76c> │ │ │ │ - @ instruction: 0x03bb27cc │ │ │ │ + @ instruction: 0x03bb28ec │ │ │ │ ldr pc, [pc, #-4] @ 17acf0 <__cxa_atexit@plt+0x16e774> │ │ │ │ - rsbseq r8, ip, #200, 18 @ 0x320000 │ │ │ │ + adceq r2, r7, #124, 22 @ 0x1f000 │ │ │ │ ldr pc, [pc, #-4] @ 17acf8 <__cxa_atexit@plt+0x16e77c> │ │ │ │ - cmneq lr, #60, 2 │ │ │ │ + cmneq lr, #92, 4 @ 0xc0000005 │ │ │ │ ldr pc, [pc, #-4] @ 17ad00 <__cxa_atexit@plt+0x16e784> │ │ │ │ - cmneq lr, #136, 10 @ 0x22000000 │ │ │ │ + cmneq lr, #168, 12 @ 0xa800000 │ │ │ │ ldr pc, [pc, #-4] @ 17ad08 <__cxa_atexit@plt+0x16e78c> │ │ │ │ - @ instruction: 0x03a1c970 │ │ │ │ + @ instruction: 0x03a1ca90 │ │ │ │ ldr pc, [pc, #-4] @ 17ad10 <__cxa_atexit@plt+0x16e794> │ │ │ │ - @ instruction: 0x03b61718 │ │ │ │ + @ instruction: 0x03b61838 │ │ │ │ ldr pc, [pc, #-4] @ 17ad18 <__cxa_atexit@plt+0x16e79c> │ │ │ │ - @ instruction: 0x03b71d9c │ │ │ │ + @ instruction: 0x03b71ebc │ │ │ │ ldr pc, [pc, #-4] @ 17ad20 <__cxa_atexit@plt+0x16e7a4> │ │ │ │ - cmneq r5, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq r5, #112, 12 @ 0x7000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ad28 <__cxa_atexit@plt+0x16e7ac> │ │ │ │ - orrseq r7, lr, #92, 22 @ 0x17000 │ │ │ │ + orrseq r7, lr, #124, 24 @ 0x7c00 │ │ │ │ ldr pc, [pc, #-4] @ 17ad30 <__cxa_atexit@plt+0x16e7b4> │ │ │ │ - orrseq r7, lr, #108, 20 @ 0x6c000 │ │ │ │ + orrseq r7, lr, #140, 22 @ 0x23000 │ │ │ │ ldr pc, [pc, #-4] @ 17ad38 <__cxa_atexit@plt+0x16e7bc> │ │ │ │ - @ instruction: 0x03b7237c │ │ │ │ + @ instruction: 0x03b7249c │ │ │ │ ldr pc, [pc, #-4] @ 17ad40 <__cxa_atexit@plt+0x16e7c4> │ │ │ │ - cmneq r5, #72, 22 @ 0x12000 │ │ │ │ + cmneq r5, #200, 22 @ 0x32000 │ │ │ │ ldr pc, [pc, #-4] @ 17ad48 <__cxa_atexit@plt+0x16e7cc> │ │ │ │ - cmneq r5, #248, 18 @ 0x3e0000 │ │ │ │ + cmneq r5, #120, 20 @ 0x78000 │ │ │ │ ldr pc, [pc, #-4] @ 17ad50 <__cxa_atexit@plt+0x16e7d4> │ │ │ │ - rsbseq pc, sp, #60, 24 @ 0x3c00 │ │ │ │ + adceq r9, r8, #240, 26 @ 0x3c00 │ │ │ │ ldr pc, [pc, #-4] @ 17ad58 <__cxa_atexit@plt+0x16e7dc> │ │ │ │ - orrseq fp, sl, #48, 12 @ 0x3000000 │ │ │ │ + orrseq fp, sl, #80, 14 @ 0x1400000 │ │ │ │ ldr pc, [pc, #-4] @ 17ad60 <__cxa_atexit@plt+0x16e7e4> │ │ │ │ - addeq r3, r1, #52, 2 │ │ │ │ + adceq sp, fp, #232, 4 @ 0x8000000e │ │ │ │ ldr pc, [pc, #-4] @ 17ad68 <__cxa_atexit@plt+0x16e7ec> │ │ │ │ - biceq r3, r2, #248, 14 @ 0x3e00000 │ │ │ │ + biceq r3, r2, #32, 16 @ 0x200000 │ │ │ │ ldr pc, [pc, #-4] @ 17ad70 <__cxa_atexit@plt+0x16e7f4> │ │ │ │ - @ instruction: 0x03bb284c │ │ │ │ + @ instruction: 0x03bb296c │ │ │ │ ldr pc, [pc, #-4] @ 17ad78 <__cxa_atexit@plt+0x16e7fc> │ │ │ │ - @ instruction: 0x03a20c5c │ │ │ │ + @ instruction: 0x03a20d7c │ │ │ │ ldr pc, [pc, #-4] @ 17ad80 <__cxa_atexit@plt+0x16e804> │ │ │ │ - orrseq ip, r9, #204, 4 @ 0xc000000c │ │ │ │ + orrseq ip, r9, #236, 6 @ 0xb0000003 │ │ │ │ ldr pc, [pc, #-4] @ 17ad88 <__cxa_atexit@plt+0x16e80c> │ │ │ │ - biceq r1, r3, #60, 16 @ 0x3c0000 │ │ │ │ + biceq r1, r3, #100, 16 @ 0x640000 │ │ │ │ ldr pc, [pc, #-4] @ 17ad90 <__cxa_atexit@plt+0x16e814> │ │ │ │ - cmneq r3, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r3, #96, 14 @ 0x1800000 │ │ │ │ ldr pc, [pc, #-4] @ 17ad98 <__cxa_atexit@plt+0x16e81c> │ │ │ │ - @ instruction: 0x03b79294 │ │ │ │ + @ instruction: 0x03b793b4 │ │ │ │ ldr pc, [pc, #-4] @ 17ada0 <__cxa_atexit@plt+0x16e824> │ │ │ │ - rscseq pc, r2, #200, 6 @ 0x20000003 │ │ │ │ + rscseq pc, r2, #80, 8 @ 0x50000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ada8 <__cxa_atexit@plt+0x16e82c> │ │ │ │ - rsbseq sp, r9, #8, 2 │ │ │ │ + rsbseq sp, r9, #144, 2 @ 0x24 │ │ │ │ ldr pc, [pc, #-4] @ 17adb0 <__cxa_atexit@plt+0x16e834> │ │ │ │ - @ instruction: 0x03a34430 │ │ │ │ + @ instruction: 0x03a34550 │ │ │ │ ldr pc, [pc, #-4] @ 17adb8 <__cxa_atexit@plt+0x16e83c> │ │ │ │ - @ instruction: 0x03bebdd4 │ │ │ │ + @ instruction: 0x03bebdfc │ │ │ │ ldr pc, [pc, #-4] @ 17adc0 <__cxa_atexit@plt+0x16e844> │ │ │ │ - @ instruction: 0x03be8358 │ │ │ │ + @ instruction: 0x03be8380 │ │ │ │ ldr pc, [pc, #-4] @ 17adc8 <__cxa_atexit@plt+0x16e84c> │ │ │ │ - @ instruction: 0x03bb475c │ │ │ │ + @ instruction: 0x03bb487c │ │ │ │ ldr pc, [pc, #-4] @ 17add0 <__cxa_atexit@plt+0x16e854> │ │ │ │ - @ instruction: 0x03bda2b0 │ │ │ │ + @ instruction: 0x03bda2d8 │ │ │ │ ldr pc, [pc, #-4] @ 17add8 <__cxa_atexit@plt+0x16e85c> │ │ │ │ - rsbseq sp, r9, #136 @ 0x88 │ │ │ │ + rsbseq sp, r9, #16, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17ade0 <__cxa_atexit@plt+0x16e864> │ │ │ │ - rscseq r8, r3, #112, 8 @ 0x70000000 │ │ │ │ + rscseq r8, r3, #248, 8 @ 0xf8000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ade8 <__cxa_atexit@plt+0x16e86c> │ │ │ │ - rscseq sl, r6, #104, 28 @ 0x680 │ │ │ │ + rscseq sl, r6, #240, 28 @ 0xf00 │ │ │ │ ldr pc, [pc, #-4] @ 17adf0 <__cxa_atexit@plt+0x16e874> │ │ │ │ - rscseq r9, r7, #192, 16 @ 0xc00000 │ │ │ │ + rscseq r9, r7, #72, 18 @ 0x120000 │ │ │ │ ldr pc, [pc, #-4] @ 17adf8 <__cxa_atexit@plt+0x16e87c> │ │ │ │ - cmneq r1, #32, 6 @ 0x80000000 │ │ │ │ + cmneq r1, #160, 6 @ 0x80000002 │ │ │ │ ldr pc, [pc, #-4] @ 17ae00 <__cxa_atexit@plt+0x16e884> │ │ │ │ - rscseq fp, r4, #56, 26 @ 0xe00 │ │ │ │ + rscseq fp, r4, #192, 26 @ 0x3000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae08 <__cxa_atexit@plt+0x16e88c> │ │ │ │ - rscseq r9, r4, #200, 16 @ 0xc80000 │ │ │ │ + rscseq r9, r4, #80, 18 @ 0x140000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae10 <__cxa_atexit@plt+0x16e894> │ │ │ │ - rscseq lr, r4, #20, 26 @ 0x500 │ │ │ │ + rscseq lr, r4, #156, 26 @ 0x2700 │ │ │ │ ldr pc, [pc, #-4] @ 17ae18 <__cxa_atexit@plt+0x16e89c> │ │ │ │ - rscseq sl, r4, #4, 18 @ 0x10000 │ │ │ │ + rscseq sl, r4, #140, 18 @ 0x230000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae20 <__cxa_atexit@plt+0x16e8a4> │ │ │ │ - rscseq pc, r4, #156, 2 @ 0x27 │ │ │ │ + rscseq pc, r4, #36, 4 @ 0x40000002 │ │ │ │ ldr pc, [pc, #-4] @ 17ae28 <__cxa_atexit@plt+0x16e8ac> │ │ │ │ - cmpeq ip, #24, 8 @ 0x18000000 │ │ │ │ + cmpeq ip, #152, 8 @ 0x98000000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae30 <__cxa_atexit@plt+0x16e8b4> │ │ │ │ - cmneq r2, #148, 14 @ 0x2500000 │ │ │ │ + cmneq r2, #20, 16 @ 0x140000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae38 <__cxa_atexit@plt+0x16e8bc> │ │ │ │ - cmneq r4, #216, 2 @ 0x36 │ │ │ │ + cmneq r4, #88, 4 @ 0x80000005 │ │ │ │ ldr pc, [pc, #-4] @ 17ae40 <__cxa_atexit@plt+0x16e8c4> │ │ │ │ - orrseq r3, sp, #152, 24 @ 0x9800 │ │ │ │ + orrseq r3, sp, #184, 26 @ 0x2e00 │ │ │ │ ldr pc, [pc, #-4] @ 17ae48 <__cxa_atexit@plt+0x16e8cc> │ │ │ │ - @ instruction: 0x03a95350 │ │ │ │ + @ instruction: 0x03a95470 │ │ │ │ ldr pc, [pc, #-4] @ 17ae50 <__cxa_atexit@plt+0x16e8d4> │ │ │ │ - rscseq fp, r5, #212, 4 @ 0x4000000d │ │ │ │ + rscseq fp, r5, #92, 6 @ 0x70000001 │ │ │ │ ldr pc, [pc, #-4] @ 17ae58 <__cxa_atexit@plt+0x16e8dc> │ │ │ │ - rscseq sp, r5, #76, 14 @ 0x1300000 │ │ │ │ + rscseq sp, r5, #212, 14 @ 0x3500000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae60 <__cxa_atexit@plt+0x16e8e4> │ │ │ │ - rscseq r1, r6, #136, 30 @ 0x220 │ │ │ │ + rscseq r2, r6, #16 │ │ │ │ ldr pc, [pc, #-4] @ 17ae68 <__cxa_atexit@plt+0x16e8ec> │ │ │ │ - orrseq fp, sl, #212, 14 @ 0x3500000 │ │ │ │ + orrseq fp, sl, #244, 16 @ 0xf40000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae70 <__cxa_atexit@plt+0x16e8f4> │ │ │ │ - rscseq r2, r6, #144, 18 @ 0x240000 │ │ │ │ + rscseq r2, r6, #24, 20 @ 0x18000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae78 <__cxa_atexit@plt+0x16e8fc> │ │ │ │ - orrseq r7, lr, #204, 14 @ 0x3300000 │ │ │ │ + orrseq r7, lr, #236, 16 @ 0xec0000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae80 <__cxa_atexit@plt+0x16e904> │ │ │ │ - orrseq r7, lr, #60, 16 @ 0x3c0000 │ │ │ │ + orrseq r7, lr, #92, 18 @ 0x170000 │ │ │ │ ldr pc, [pc, #-4] @ 17ae88 <__cxa_atexit@plt+0x16e90c> │ │ │ │ - biceq r3, r2, #60 @ 0x3c │ │ │ │ + biceq r3, r2, #100 @ 0x64 │ │ │ │ ldr pc, [pc, #-4] @ 17ae90 <__cxa_atexit@plt+0x16e914> │ │ │ │ - rscseq pc, r4, #232, 2 @ 0x3a │ │ │ │ + rscseq pc, r4, #112, 4 │ │ │ │ ldr pc, [pc, #-4] @ 17ae98 <__cxa_atexit@plt+0x16e91c> │ │ │ │ - rscseq r3, r5, #44, 6 @ 0xb0000000 │ │ │ │ + rscseq r3, r5, #180, 6 @ 0xd0000002 │ │ │ │ ldr pc, [pc, #-4] @ 17aea0 <__cxa_atexit@plt+0x16e924> │ │ │ │ - @ instruction: 0x03bb2bcc │ │ │ │ + @ instruction: 0x03bb2cec │ │ │ │ ldr pc, [pc, #-4] @ 17aea8 <__cxa_atexit@plt+0x16e92c> │ │ │ │ - @ instruction: 0x03bb2aec │ │ │ │ + @ instruction: 0x03bb2c0c │ │ │ │ ldr pc, [pc, #-4] @ 17aeb0 <__cxa_atexit@plt+0x16e934> │ │ │ │ - @ instruction: 0x03bb2a7c │ │ │ │ + @ instruction: 0x03bb2b9c │ │ │ │ ldr pc, [pc, #-4] @ 17aeb8 <__cxa_atexit@plt+0x16e93c> │ │ │ │ - @ instruction: 0x03bb299c │ │ │ │ + @ instruction: 0x03bb2abc │ │ │ │ ldr pc, [pc, #-4] @ 17aec0 <__cxa_atexit@plt+0x16e944> │ │ │ │ - @ instruction: 0x03bb28bc │ │ │ │ + @ instruction: 0x03bb29dc │ │ │ │ ldr pc, [pc, #-4] @ 17aec8 <__cxa_atexit@plt+0x16e94c> │ │ │ │ - @ instruction: 0x03a1c2e0 │ │ │ │ + @ instruction: 0x03a1c400 │ │ │ │ ldr pc, [pc, #-4] @ 17aed0 <__cxa_atexit@plt+0x16e954> │ │ │ │ - orrseq pc, sl, #176, 26 @ 0x2c00 │ │ │ │ + orrseq pc, sl, #208, 28 @ 0xd00 │ │ │ │ ldr pc, [pc, #-4] @ 17aed8 <__cxa_atexit@plt+0x16e95c> │ │ │ │ - cmneq r3, #180, 12 @ 0xb400000 │ │ │ │ + cmneq r3, #52, 14 @ 0xd00000 │ │ │ │ ldr pc, [pc, #-4] @ 17aee0 <__cxa_atexit@plt+0x16e964> │ │ │ │ - @ instruction: 0x032f1888 │ │ │ │ + @ instruction: 0x032f1908 │ │ │ │ ldr pc, [pc, #-4] @ 17aee8 <__cxa_atexit@plt+0x16e96c> │ │ │ │ - cmneq r3, #132, 30 @ 0x210 │ │ │ │ + cmneq r3, #4 │ │ │ │ ldr pc, [pc, #-4] @ 17aef0 <__cxa_atexit@plt+0x16e974> │ │ │ │ - @ instruction: 0x032f1bc4 │ │ │ │ + @ instruction: 0x032f1c44 │ │ │ │ ldr pc, [pc, #-4] @ 17aef8 <__cxa_atexit@plt+0x16e97c> │ │ │ │ - cmneq ip, #164, 24 @ 0xa400 │ │ │ │ + cmneq ip, #36, 24 @ 0x2400 │ │ │ │ ldr pc, [pc, #-4] @ 17af00 <__cxa_atexit@plt+0x16e984> │ │ │ │ - cmnpeq ip, #28 @ p-variant is OBSOLETE │ │ │ │ + cmneq ip, #156, 30 @ 0x270 │ │ │ │ ldr pc, [pc, #-4] @ 17af08 <__cxa_atexit@plt+0x16e98c> │ │ │ │ - @ instruction: 0x03a22c04 │ │ │ │ + @ instruction: 0x03a22d24 │ │ │ │ ldr pc, [pc, #-4] @ 17af10 <__cxa_atexit@plt+0x16e994> │ │ │ │ - @ instruction: 0x03b6640c │ │ │ │ + @ instruction: 0x03b6652c │ │ │ │ ldr pc, [pc, #-4] @ 17af18 <__cxa_atexit@plt+0x16e99c> │ │ │ │ - orrseq r8, lr, #76, 4 @ 0xc0000004 │ │ │ │ + orrseq r8, lr, #108, 6 @ 0xb0000001 │ │ │ │ ldr pc, [pc, #-4] @ 17af20 <__cxa_atexit@plt+0x16e9a4> │ │ │ │ - biceq r0, r3, #184, 30 @ 0x2e0 │ │ │ │ + biceq r0, r3, #224, 30 @ 0x380 │ │ │ │ ldr pc, [pc, #-4] @ 17af28 <__cxa_atexit@plt+0x16e9ac> │ │ │ │ - cmneq sp, #200, 12 @ 0xc800000 │ │ │ │ + cmneq sp, #72, 14 @ 0x1200000 │ │ │ │ ldr pc, [pc, #-4] @ 17af30 <__cxa_atexit@plt+0x16e9b4> │ │ │ │ - orrseq r7, lr, #92, 12 @ 0x5c00000 │ │ │ │ + orrseq r7, lr, #124, 14 @ 0x1f00000 │ │ │ │ ldr pc, [pc, #-4] @ 17af38 <__cxa_atexit@plt+0x16e9bc> │ │ │ │ - orrseq fp, sl, #84, 2 │ │ │ │ + orrseq fp, sl, #116, 4 @ 0x40000007 │ │ │ │ ldr pc, [pc, #-4] @ 17af40 <__cxa_atexit@plt+0x16e9c4> │ │ │ │ - orrseq fp, sl, #116 @ 0x74 │ │ │ │ + orrseq fp, sl, #148, 2 @ 0x25 │ │ │ │ ldr pc, [pc, #-4] @ 17af48 <__cxa_atexit@plt+0x16e9cc> │ │ │ │ - cmneq r5, #56, 16 @ 0x380000 │ │ │ │ + cmneq r5, #184, 16 @ 0xb80000 │ │ │ │ ldr pc, [pc, #-4] @ 17af50 <__cxa_atexit@plt+0x16e9d4> │ │ │ │ - cmneq r8, #120, 28 @ 0x780 │ │ │ │ + cmneq r8, #248, 28 @ 0xf80 │ │ │ │ ldr pc, [pc, #-4] @ 17af58 <__cxa_atexit@plt+0x16e9dc> │ │ │ │ - cmneq r8, #232, 28 @ 0xe80 │ │ │ │ + cmneq r8, #104, 30 @ 0x1a0 │ │ │ │ ldr pc, [pc, #-4] @ 17af60 <__cxa_atexit@plt+0x16e9e4> │ │ │ │ - biceq r1, r3, #180, 18 @ 0x2d0000 │ │ │ │ + biceq r1, r3, #220, 18 @ 0x370000 │ │ │ │ ldr pc, [pc, #-4] @ 17af68 <__cxa_atexit@plt+0x16e9ec> │ │ │ │ - orrseq lr, r3, #48, 10 @ 0xc000000 │ │ │ │ + orrseq lr, r3, #80, 12 @ 0x5000000 │ │ │ │ ldr pc, [pc, #-4] @ 17af70 <__cxa_atexit@plt+0x16e9f4> │ │ │ │ - cmneq r5, #40, 24 @ 0x2800 │ │ │ │ + cmneq r5, #168, 24 @ 0xa800 │ │ │ │ ldr pc, [pc, #-4] @ 17af78 <__cxa_atexit@plt+0x16e9fc> │ │ │ │ - cmneq r3, #208, 4 │ │ │ │ + cmneq r3, #80, 6 @ 0x40000001 │ │ │ │ ldr pc, [pc, #-4] @ 17af80 <__cxa_atexit@plt+0x16ea04> │ │ │ │ - biceq r8, r1, #184, 4 @ 0x8000000b │ │ │ │ + biceq r8, r1, #224, 4 │ │ │ │ ldr pc, [pc, #-4] @ 17af88 <__cxa_atexit@plt+0x16ea0c> │ │ │ │ - biceq r7, r1, #32, 12 @ 0x2000000 │ │ │ │ + biceq r7, r1, #72, 12 @ 0x4800000 │ │ │ │ ldr pc, [pc, #-4] @ 17af90 <__cxa_atexit@plt+0x16ea14> │ │ │ │ - biceq r3, r1, #0 │ │ │ │ + biceq r3, r1, #40 @ 0x28 │ │ │ │ ldr pc, [pc, #-4] @ 17af98 <__cxa_atexit@plt+0x16ea1c> │ │ │ │ - biceq r2, r0, #220, 6 @ 0x70000003 │ │ │ │ + biceq r2, r0, #4, 8 @ 0x4000000 │ │ │ │ ldr pc, [pc, #-4] @ 17afa0 <__cxa_atexit@plt+0x16ea24> │ │ │ │ - biceq r7, r1, #176, 16 @ 0xb00000 │ │ │ │ + biceq r7, r1, #216, 16 @ 0xd80000 │ │ │ │ ldr pc, [pc, #-4] @ 17afa8 <__cxa_atexit@plt+0x16ea2c> │ │ │ │ - biceq r7, r1, #200, 12 @ 0xc800000 │ │ │ │ + biceq r7, r1, #240, 12 @ 0xf000000 │ │ │ │ ldr pc, [pc, #-4] @ 17afb0 <__cxa_atexit@plt+0x16ea34> │ │ │ │ - biceq r7, r1, #224, 14 @ 0x3800000 │ │ │ │ + biceq r7, r1, #8, 16 @ 0x80000 │ │ │ │ ldr pc, [pc, #-4] @ 17afb8 <__cxa_atexit@plt+0x16ea3c> │ │ │ │ - biceq r9, r1, #116, 30 @ 0x1d0 │ │ │ │ + biceq r9, r1, #156, 30 @ 0x270 │ │ │ │ ldr pc, [pc, #-4] @ 17afc0 <__cxa_atexit@plt+0x16ea44> │ │ │ │ - biceq r8, r1, #108, 14 @ 0x1b00000 │ │ │ │ + biceq r8, r1, #148, 14 @ 0x2500000 │ │ │ │ ldr pc, [pc, #-4] @ 17afc8 <__cxa_atexit@plt+0x16ea4c> │ │ │ │ - biceq fp, r0, #16, 28 @ 0x100 │ │ │ │ + biceq fp, r0, #56, 28 @ 0x380 │ │ │ │ ldr pc, [pc, #-4] @ 17afd0 <__cxa_atexit@plt+0x16ea54> │ │ │ │ - biceq r2, r1, #124, 18 @ 0x1f0000 │ │ │ │ + biceq r2, r1, #164, 18 @ 0x290000 │ │ │ │ ldr pc, [pc, #-4] @ 17afd8 <__cxa_atexit@plt+0x16ea5c> │ │ │ │ - biceq fp, r0, #48, 28 @ 0x300 │ │ │ │ + biceq fp, r0, #88, 28 @ 0x580 │ │ │ │ ldr pc, [pc, #-4] @ 17afe0 <__cxa_atexit@plt+0x16ea64> │ │ │ │ - biceq r6, r1, #212, 4 @ 0x4000000d │ │ │ │ + biceq r6, r1, #252, 4 @ 0xc000000f │ │ │ │ ldr pc, [pc, #-4] @ 17afe8 <__cxa_atexit@plt+0x16ea6c> │ │ │ │ - biceq sl, r1, #188, 18 @ 0x2f0000 │ │ │ │ + biceq sl, r1, #228, 18 @ 0x390000 │ │ │ │ ldr pc, [pc, #-4] @ 17aff0 <__cxa_atexit@plt+0x16ea74> │ │ │ │ - biceq sl, r1, #120, 24 @ 0x7800 │ │ │ │ + biceq sl, r1, #160, 24 @ 0xa000 │ │ │ │ ldr pc, [pc, #-4] @ 17aff8 <__cxa_atexit@plt+0x16ea7c> │ │ │ │ - biceq sl, r1, #216, 20 @ 0xd8000 │ │ │ │ + biceq sl, r1, #0, 22 │ │ │ │ ldr pc, [pc, #-4] @ 17b000 <__cxa_atexit@plt+0x16ea84> │ │ │ │ - biceq sl, r1, #72, 16 @ 0x480000 │ │ │ │ + biceq sl, r1, #112, 16 @ 0x700000 │ │ │ │ ldr pc, [pc, #-4] @ 17b008 <__cxa_atexit@plt+0x16ea8c> │ │ │ │ - biceq r5, r1, #140, 10 @ 0x23000000 │ │ │ │ + biceq r5, r1, #180, 10 @ 0x2d000000 │ │ │ │ ldr pc, [pc, #-4] @ 17b010 <__cxa_atexit@plt+0x16ea94> │ │ │ │ - biceq r5, r1, #12, 12 @ 0xc00000 │ │ │ │ + biceq r5, r1, #52, 12 @ 0x3400000 │ │ │ │ ldr pc, [pc, #-4] @ 17b018 <__cxa_atexit@plt+0x16ea9c> │ │ │ │ - biceq sp, r1, #44, 20 @ 0x2c000 │ │ │ │ + biceq sp, r1, #84, 20 @ 0x54000 │ │ │ │ ldr pc, [pc, #-4] @ 17b020 <__cxa_atexit@plt+0x16eaa4> │ │ │ │ - biceq r7, r4, #16, 2 │ │ │ │ + biceq r7, r4, #56, 2 │ │ │ │ ldr pc, [pc, #-4] @ 17b028 <__cxa_atexit@plt+0x16eaac> │ │ │ │ - biceq r5, r1, #80, 16 @ 0x500000 │ │ │ │ + biceq r5, r1, #120, 16 @ 0x780000 │ │ │ │ ldr pc, [pc, #-4] @ 17b030 <__cxa_atexit@plt+0x16eab4> │ │ │ │ - biceq r7, r4, #88 @ 0x58 │ │ │ │ + biceq r7, r4, #128 @ 0x80 │ │ │ │ ldr pc, [pc, #-4] @ 17b038 <__cxa_atexit@plt+0x16eabc> │ │ │ │ - biceq r6, r4, #24, 26 @ 0x600 │ │ │ │ + biceq r6, r4, #64, 26 @ 0x1000 │ │ │ │ ldr pc, [pc, #-4] @ 17b040 <__cxa_atexit@plt+0x16eac4> │ │ │ │ - biceq r7, r1, #56, 22 @ 0xe000 │ │ │ │ + biceq r7, r1, #96, 22 @ 0x18000 │ │ │ │ ldr pc, [pc, #-4] @ 17b048 <__cxa_atexit@plt+0x16eacc> │ │ │ │ - biceq r2, r3, #136, 4 @ 0x80000008 │ │ │ │ + biceq r2, r3, #176, 4 │ │ │ │ ldr pc, [pc, #-4] @ 17b050 <__cxa_atexit@plt+0x16ead4> │ │ │ │ - biceq r7, r4, #140, 22 @ 0x23000 │ │ │ │ + biceq r7, r4, #180, 22 @ 0x2d000 │ │ │ │ ldr pc, [pc, #-4] @ 17b058 <__cxa_atexit@plt+0x16eadc> │ │ │ │ - biceq sp, r1, #64, 20 @ 0x40000 │ │ │ │ + biceq sp, r1, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 17b09c <__cxa_atexit@plt+0x16eb20> │ │ │ │ ldr r7, [pc, #48] @ 17b0ac <__cxa_atexit@plt+0x16eb30> │ │ │ │ @@ -389738,15 +389738,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 188f38 <__cxa_atexit@plt+0x17c9bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03acbe10 │ │ │ │ + @ instruction: 0x03acbe50 │ │ │ │ mvnseq ip, #244, 30 @ 0x3d0 │ │ │ │ mvnseq sp, #16, 16 @ 0x100000 │ │ │ │ bicseq r5, r1, #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -390102,15 +390102,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1894e8 <__cxa_atexit@plt+0x17cf6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03acb879 │ │ │ │ + @ instruction: 0x03acb8b9 │ │ │ │ mvnseq ip, #68, 20 @ 0x44000 │ │ │ │ mvnseq sp, #96, 4 │ │ │ │ bicseq r4, r1, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -391311,15 +391311,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 18a7cc <__cxa_atexit@plt+0x17e250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aca5ae │ │ │ │ + @ instruction: 0x03aca5ee │ │ │ │ mvnseq fp, #96, 14 @ 0x1800000 │ │ │ │ mvnseq fp, #44, 28 @ 0x2c0 │ │ │ │ bicseq r3, r1, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -393618,15 +393618,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 18cbd8 <__cxa_atexit@plt+0x18065c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ac81ae │ │ │ │ + @ instruction: 0x03ac81ee │ │ │ │ mvnseq r9, #84, 6 @ 0x50000001 │ │ │ │ mvnseq r9, #112, 22 @ 0x1c000 │ │ │ │ bicseq r1, r1, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -393844,15 +393844,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 18cf60 <__cxa_atexit@plt+0x1809e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ac7e3f │ │ │ │ + @ instruction: 0x03ac7e7f │ │ │ │ mvnseq r8, #204, 30 @ 0x330 │ │ │ │ mvnseq r9, #232, 14 @ 0x3a00000 │ │ │ │ bicseq r1, r1, #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -394966,15 +394966,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 18e0e8 <__cxa_atexit@plt+0x181b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ac6cd0 │ │ │ │ + @ instruction: 0x03ac6d10 │ │ │ │ mvnseq r7, #68, 28 @ 0x440 │ │ │ │ mvnseq r8, #16, 10 @ 0x4000000 │ │ │ │ bicseq r0, r1, #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -395202,15 +395202,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 18e498 <__cxa_atexit@plt+0x181f1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ac6927 │ │ │ │ + @ instruction: 0x03ac6967 │ │ │ │ mvnseq r7, #148, 20 @ 0x94000 │ │ │ │ mvnseq r8, #96, 2 │ │ │ │ bicseq pc, r0, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -396175,15 +396175,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 18f3c4 <__cxa_atexit@plt+0x182e48> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03ac5a1e │ │ │ │ + @ instruction: 0x03ac5a5e │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ mvnseq r7, #16, 6 @ 0x40000000 │ │ │ │ bicseq pc, r0, #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -396219,15 +396219,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #28] @ 18f480 <__cxa_atexit@plt+0x182f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03ac59a7 │ │ │ │ + @ instruction: 0x03ac59e7 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ mvnseq r7, #80, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -397825,15 +397825,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 190d94 <__cxa_atexit@plt+0x184818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ac4099 │ │ │ │ + @ instruction: 0x03ac40d9 │ │ │ │ mvnseq r5, #152, 2 @ 0x26 │ │ │ │ mvnseq r5, #180, 18 @ 0x2d0000 │ │ │ │ bicseq sp, r0, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -398051,15 +398051,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19111c <__cxa_atexit@plt+0x184ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ac3d2a │ │ │ │ + @ instruction: 0x03ac3d6a │ │ │ │ mvnseq r4, #16, 28 @ 0x100 │ │ │ │ mvnseq r5, #44, 12 @ 0x2c00000 │ │ │ │ bicseq ip, r0, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -399174,15 +399174,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1922a8 <__cxa_atexit@plt+0x185d2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ac2bb7 │ │ │ │ + @ instruction: 0x03ac2bf7 │ │ │ │ mvnseq r3, #132, 24 @ 0x8400 │ │ │ │ mvnseq r4, #80, 6 @ 0x40000001 │ │ │ │ bicseq fp, r0, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -399410,15 +399410,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 192658 <__cxa_atexit@plt+0x1860dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ac280e │ │ │ │ + @ instruction: 0x03ac284e │ │ │ │ mvnseq r3, #212, 16 @ 0xd40000 │ │ │ │ mvnseq r3, #160, 30 @ 0x280 │ │ │ │ bicseq fp, r0, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -400383,15 +400383,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 193584 <__cxa_atexit@plt+0x187008> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03ac1904 │ │ │ │ + @ instruction: 0x03ac1944 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ mvnseq r3, #80, 2 │ │ │ │ bicseq sl, r0, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -400427,15 +400427,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #28] @ 193640 <__cxa_atexit@plt+0x1870c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03ac188d │ │ │ │ + @ instruction: 0x03ac18cd │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ mvnseq r3, #144 @ 0x90 │ │ │ │ bicseq sl, r0, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -402423,15 +402423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19556c <__cxa_atexit@plt+0x188ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03abf967 │ │ │ │ + @ instruction: 0x03abf9a7 │ │ │ │ mvnseq r0, #192, 18 @ 0x300000 │ │ │ │ mvnseq r1, #220, 2 @ 0x37 │ │ │ │ bicseq r8, r0, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -402753,15 +402753,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 195a94 <__cxa_atexit@plt+0x189518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03abf458 │ │ │ │ + @ instruction: 0x03abf498 │ │ │ │ mvnseq r0, #152, 8 @ 0x98000000 │ │ │ │ mvnseq r0, #180, 24 @ 0xb400 │ │ │ │ bicseq r8, r0, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -403108,15 +403108,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 196020 <__cxa_atexit@plt+0x189aa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03abeee5 │ │ │ │ + @ instruction: 0x03abef25 │ │ │ │ mvnseq pc, #12, 30 @ 0x30 │ │ │ │ mvnseq r0, #40, 14 @ 0xa00000 │ │ │ │ bicseq r7, r0, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -403635,15 +403635,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19685c <__cxa_atexit@plt+0x18a2e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03abe6c1 │ │ │ │ + @ instruction: 0x03abe701 │ │ │ │ mvnseq pc, #208, 12 @ 0xd000000 │ │ │ │ mvnseq pc, #156, 26 @ 0x2700 │ │ │ │ bicseq r7, r0, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -403869,15 +403869,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 196c04 <__cxa_atexit@plt+0x18a688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03abe320 │ │ │ │ + @ instruction: 0x03abe360 │ │ │ │ mvnseq pc, #40, 6 @ 0xa0000000 │ │ │ │ mvnseq pc, #244, 18 @ 0x3d0000 │ │ │ │ bicseq r7, r0, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -404703,15 +404703,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 197904 <__cxa_atexit@plt+0x18b388> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03abd642 │ │ │ │ + @ instruction: 0x03abd682 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ mvnseq lr, #208, 26 @ 0x3400 │ │ │ │ bicseq r6, r0, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -404747,15 +404747,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #28] @ 1979c0 <__cxa_atexit@plt+0x18b444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03abd5cb │ │ │ │ + @ instruction: 0x03abd60b │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ mvnseq lr, #16, 26 @ 0x400 │ │ │ │ bicseq r6, r0, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -406643,15 +406643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19975c <__cxa_atexit@plt+0x18d1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03abb835 │ │ │ │ + @ instruction: 0x03abb875 │ │ │ │ mvnseq ip, #208, 14 @ 0x3400000 │ │ │ │ mvnseq ip, #236, 30 @ 0x3b0 │ │ │ │ bicseq r4, r0, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -406973,15 +406973,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 199c84 <__cxa_atexit@plt+0x18d708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03abb326 │ │ │ │ + @ instruction: 0x03abb366 │ │ │ │ mvnseq ip, #168, 4 @ 0x8000000a │ │ │ │ mvnseq ip, #196, 20 @ 0xc4000 │ │ │ │ bicseq r4, r0, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -407329,15 +407329,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19a214 <__cxa_atexit@plt+0x18dc98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03abadaf │ │ │ │ + @ instruction: 0x03abadef │ │ │ │ mvnseq fp, #24, 26 @ 0x600 │ │ │ │ mvnseq ip, #52, 10 @ 0xd000000 │ │ │ │ bicseq r3, r0, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -407858,15 +407858,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19aa58 <__cxa_atexit@plt+0x18e4dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aba583 │ │ │ │ + @ instruction: 0x03aba5c3 │ │ │ │ mvnseq fp, #212, 8 @ 0xd4000000 │ │ │ │ mvnseq fp, #160, 22 @ 0x28000 │ │ │ │ bicseq r3, r0, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -408092,15 +408092,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19ae00 <__cxa_atexit@plt+0x18e884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aba1e4 │ │ │ │ + @ instruction: 0x03aba224 │ │ │ │ mvnseq fp, #44, 2 │ │ │ │ mvnseq fp, #248, 14 @ 0x3e00000 │ │ │ │ bicseq r3, r0, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -408926,15 +408926,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 19bb00 <__cxa_atexit@plt+0x18f584> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03ab9508 │ │ │ │ + @ instruction: 0x03ab9548 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ mvnseq sl, #212, 22 @ 0x35000 │ │ │ │ bicseq r2, r0, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -408970,15 +408970,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #28] @ 19bbbc <__cxa_atexit@plt+0x18f640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03ab9491 │ │ │ │ + @ instruction: 0x03ab94d1 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ mvnseq sl, #20, 22 @ 0x5000 │ │ │ │ bicseq r2, r0, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -410474,15 +410474,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19d338 <__cxa_atexit@plt+0x190dbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab7d1b │ │ │ │ + @ instruction: 0x03ab7d5b │ │ │ │ mvnseq r8, #244, 22 @ 0x3d000 │ │ │ │ mvnseq r9, #16, 8 @ 0x10000000 │ │ │ │ bicseq r0, r0, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -410700,15 +410700,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19d6c0 <__cxa_atexit@plt+0x191144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab79ac │ │ │ │ + @ instruction: 0x03ab79ec │ │ │ │ mvnseq r8, #108, 16 @ 0x6c0000 │ │ │ │ mvnseq r9, #136 @ 0x88 │ │ │ │ bicseq r0, r0, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -411602,15 +411602,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19e4d8 <__cxa_atexit@plt+0x191f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab6bad │ │ │ │ + @ instruction: 0x03ab6bed │ │ │ │ mvnseq r7, #84, 20 @ 0x54000 │ │ │ │ mvnseq r8, #32, 2 │ │ │ │ biceq pc, pc, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -411835,15 +411835,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 19e87c <__cxa_atexit@plt+0x192300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab6815 │ │ │ │ + @ instruction: 0x03ab6855 │ │ │ │ mvnseq r7, #176, 12 @ 0xb000000 │ │ │ │ mvnseq r7, #124, 26 @ 0x1f00 │ │ │ │ biceq pc, pc, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -412577,15 +412577,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 19f40c <__cxa_atexit@plt+0x192e90> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03ab5cab │ │ │ │ + @ instruction: 0x03ab5ceb │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ mvnseq r7, #200, 4 @ 0x8000000c │ │ │ │ biceq pc, pc, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -412608,15 +412608,15 @@ │ │ │ │ ldr r0, [pc, #16] @ 19f484 <__cxa_atexit@plt+0x192f08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ mvnseq r6, #244, 22 @ 0x3d000 │ │ │ │ mvnseq r7, #244, 4 @ 0x4000000f │ │ │ │ - @ instruction: 0x03ab5c34 │ │ │ │ + @ instruction: 0x03ab5c74 │ │ │ │ mvnseq r7, #32, 6 @ 0x80000000 │ │ │ │ biceq pc, pc, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -414169,15 +414169,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a0cf4 <__cxa_atexit@plt+0x194778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab440e │ │ │ │ + @ instruction: 0x03ab444e │ │ │ │ mvnseq r5, #56, 4 @ 0x80000003 │ │ │ │ mvnseq r5, #84, 20 @ 0x54000 │ │ │ │ biceq sp, pc, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -414499,15 +414499,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a121c <__cxa_atexit@plt+0x194ca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab3eff │ │ │ │ + @ instruction: 0x03ab3f3f │ │ │ │ mvnseq r4, #16, 26 @ 0x400 │ │ │ │ mvnseq r5, #44, 10 @ 0xb000000 │ │ │ │ biceq ip, pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -415581,15 +415581,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a2304 <__cxa_atexit@plt+0x195d88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab2e30 │ │ │ │ + @ instruction: 0x03ab2e70 │ │ │ │ mvnseq r3, #40, 24 @ 0x2800 │ │ │ │ mvnseq r4, #244, 4 @ 0x4000000f │ │ │ │ biceq fp, pc, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -415715,15 +415715,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a251c <__cxa_atexit@plt+0x195fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab2c25 │ │ │ │ + @ instruction: 0x03ab2c65 │ │ │ │ mvnseq r3, #16, 20 @ 0x10000 │ │ │ │ mvnseq r4, #220 @ 0xdc │ │ │ │ biceq fp, pc, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -415849,15 +415849,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a2734 <__cxa_atexit@plt+0x1961b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab2a1c │ │ │ │ + @ instruction: 0x03ab2a5c │ │ │ │ mvnseq r3, #248, 14 @ 0x3e00000 │ │ │ │ mvnseq r3, #196, 28 @ 0xc40 │ │ │ │ biceq fp, pc, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -416509,15 +416509,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1a317c <__cxa_atexit@plt+0x196c00> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1a3180 <__cxa_atexit@plt+0x196c04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab2034 │ │ │ │ + @ instruction: 0x03ab2074 │ │ │ │ mvnseq r3, #244, 10 @ 0x3d000000 │ │ │ │ mvnseq r2, #20, 30 @ 0x50 │ │ │ │ mvnseq r3, #20, 12 @ 0x1400000 │ │ │ │ biceq fp, pc, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -416538,15 +416538,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1a31f0 <__cxa_atexit@plt+0x196c74> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1a31f4 <__cxa_atexit@plt+0x196c78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab1f8d │ │ │ │ + @ instruction: 0x03ab1fcd │ │ │ │ mvnseq r3, #128, 10 @ 0x20000000 │ │ │ │ mvnseq r2, #160, 28 @ 0xa00 │ │ │ │ mvnseq r3, #160, 10 @ 0x28000000 │ │ │ │ biceq fp, pc, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -416567,15 +416567,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1a3264 <__cxa_atexit@plt+0x196ce8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1a3268 <__cxa_atexit@plt+0x196cec> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03ab1ee6 │ │ │ │ + @ instruction: 0x03ab1f26 │ │ │ │ mvnseq r3, #12, 10 @ 0x3000000 │ │ │ │ mvnseq r2, #44, 28 @ 0x2c0 │ │ │ │ mvnseq r3, #44, 10 @ 0xb000000 │ │ │ │ biceq fp, pc, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -419456,15 +419456,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a5f90 <__cxa_atexit@plt+0x199a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aaf26b │ │ │ │ + @ instruction: 0x03aaf2ab │ │ │ │ mvnseq pc, #156, 30 @ 0x270 │ │ │ │ mvnseq r0, #184, 14 @ 0x2e00000 │ │ │ │ biceq r8, pc, #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -419883,15 +419883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a663c <__cxa_atexit@plt+0x19a0c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aaebd7 │ │ │ │ + @ instruction: 0x03aaec17 │ │ │ │ mvnseq pc, #240, 16 @ 0xf00000 │ │ │ │ mvnseq r0, #12, 2 │ │ │ │ biceq r7, pc, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -420109,15 +420109,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a69c4 <__cxa_atexit@plt+0x19a448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aae868 │ │ │ │ + @ instruction: 0x03aae8a8 │ │ │ │ mvnseq pc, #104, 10 @ 0x1a000000 │ │ │ │ mvnseq pc, #132, 26 @ 0x2100 │ │ │ │ biceq r7, pc, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -420486,15 +420486,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a6fa8 <__cxa_atexit@plt+0x19aa2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aae29d │ │ │ │ + @ instruction: 0x03aae2dd │ │ │ │ mvnseq lr, #132, 30 @ 0x210 │ │ │ │ mvnseq pc, #160, 14 @ 0x2800000 │ │ │ │ biceq r7, pc, #44 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -420953,15 +420953,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a76f4 <__cxa_atexit@plt+0x19b178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aadb69 │ │ │ │ + @ instruction: 0x03aadba9 │ │ │ │ mvnseq lr, #56, 16 @ 0x380000 │ │ │ │ mvnseq lr, #4, 30 │ │ │ │ biceq r6, pc, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -421284,15 +421284,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a7c20 <__cxa_atexit@plt+0x19b6a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aad643 │ │ │ │ + @ instruction: 0x03aad683 │ │ │ │ mvnseq lr, #12, 6 @ 0x30000000 │ │ │ │ mvnseq lr, #216, 18 @ 0x360000 │ │ │ │ biceq r6, pc, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -421520,15 +421520,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a7fd0 <__cxa_atexit@plt+0x19ba54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aad299 │ │ │ │ + @ instruction: 0x03aad2d9 │ │ │ │ mvnseq sp, #92, 30 @ 0x170 │ │ │ │ mvnseq lr, #40, 12 @ 0x2800000 │ │ │ │ biceq r6, pc, #60, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -421859,15 +421859,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1a851c <__cxa_atexit@plt+0x19bfa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aacd58 │ │ │ │ + @ instruction: 0x03aacd98 │ │ │ │ mvnseq sp, #16, 20 @ 0x10000 │ │ │ │ mvnseq lr, #220 @ 0xdc │ │ │ │ biceq r5, pc, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -423201,15 +423201,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1a9a0c <__cxa_atexit@plt+0x19d490> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03aab8f5 │ │ │ │ + @ instruction: 0x03aab935 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ mvnseq ip, #200, 24 @ 0xc800 │ │ │ │ biceq r4, pc, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -423247,15 +423247,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1a9ac4 <__cxa_atexit@plt+0x19d548> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03aab80a │ │ │ │ + @ instruction: 0x03aab84a │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ mvnseq ip, #16, 24 @ 0x1000 │ │ │ │ biceq r5, pc, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -423292,15 +423292,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1a9b78 <__cxa_atexit@plt+0x19d5fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03aab723 │ │ │ │ + @ instruction: 0x03aab763 │ │ │ │ @ instruction: 0xfffff974 │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ mvnseq ip, #92, 22 @ 0x17000 │ │ │ │ biceq r4, pc, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -423336,15 +423336,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1a9c28 <__cxa_atexit@plt+0x19d6ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03aab640 │ │ │ │ + @ instruction: 0x03aab680 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ mvnseq ip, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -425115,15 +425115,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1ab7fc <__cxa_atexit@plt+0x19f280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa9b50 │ │ │ │ + @ instruction: 0x03aa9b90 │ │ │ │ mvnseq sl, #48, 14 @ 0xc00000 │ │ │ │ mvnseq sl, #76, 30 @ 0x130 │ │ │ │ biceq r2, pc, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -425445,15 +425445,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1abd24 <__cxa_atexit@plt+0x19f7a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa9641 │ │ │ │ + @ instruction: 0x03aa9681 │ │ │ │ mvnseq sl, #8, 4 @ 0x80000000 │ │ │ │ mvnseq sl, #36, 20 @ 0x24000 │ │ │ │ biceq r2, pc, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -425889,15 +425889,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1ac414 <__cxa_atexit@plt+0x19fe98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa8f6a │ │ │ │ + @ instruction: 0x03aa8faa │ │ │ │ mvnseq r9, #24, 22 @ 0x6000 │ │ │ │ mvnseq sl, #52, 6 @ 0xd0000000 │ │ │ │ biceq r1, pc, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -426481,15 +426481,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1acd54 <__cxa_atexit@plt+0x1a07d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa8642 │ │ │ │ + @ instruction: 0x03aa8682 │ │ │ │ mvnseq r9, #216, 2 @ 0x36 │ │ │ │ mvnseq r9, #164, 16 @ 0xa40000 │ │ │ │ biceq r1, pc, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -429668,15 +429668,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1aff20 <__cxa_atexit@plt+0x1a39a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa5486 │ │ │ │ + @ instruction: 0x03aa54c6 │ │ │ │ mvnseq r6, #12 │ │ │ │ mvnseq r6, #40, 16 @ 0x280000 │ │ │ │ biceq lr, lr, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -430095,15 +430095,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b05cc <__cxa_atexit@plt+0x1a4050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa4df2 │ │ │ │ + @ instruction: 0x03aa4e32 │ │ │ │ mvnseq r5, #96, 18 @ 0x180000 │ │ │ │ mvnseq r6, #124, 2 │ │ │ │ biceq sp, lr, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -430321,15 +430321,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b0954 <__cxa_atexit@plt+0x1a43d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa4a83 │ │ │ │ + @ instruction: 0x03aa4ac3 │ │ │ │ mvnseq r5, #216, 10 @ 0x36000000 │ │ │ │ mvnseq r5, #244, 26 @ 0x3d00 │ │ │ │ biceq sp, lr, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -430698,15 +430698,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b0f38 <__cxa_atexit@plt+0x1a49bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa44b8 │ │ │ │ + @ instruction: 0x03aa44f8 │ │ │ │ mvnseq r4, #244, 30 @ 0x3d0 │ │ │ │ mvnseq r5, #16, 16 @ 0x100000 │ │ │ │ biceq sp, lr, #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -431044,15 +431044,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b14a0 <__cxa_atexit@plt+0x1a4f24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa3f68 │ │ │ │ + @ instruction: 0x03aa3fa8 │ │ │ │ mvnseq r4, #140, 20 @ 0x8c000 │ │ │ │ mvnseq r5, #88, 2 │ │ │ │ biceq ip, lr, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -431151,15 +431151,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b164c <__cxa_atexit@plt+0x1a50d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa3dbe │ │ │ │ + @ instruction: 0x03aa3dfe │ │ │ │ mvnseq r4, #224, 16 @ 0xe00000 │ │ │ │ mvnseq r4, #172, 30 @ 0x2b0 │ │ │ │ biceq ip, lr, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -431333,15 +431333,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b1924 <__cxa_atexit@plt+0x1a53a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa3af5 │ │ │ │ + @ instruction: 0x03aa3b35 │ │ │ │ mvnseq r4, #8, 12 @ 0x800000 │ │ │ │ mvnseq r4, #212, 24 @ 0xd400 │ │ │ │ biceq ip, lr, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -431527,15 +431527,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b1c2c <__cxa_atexit@plt+0x1a56b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa37f9 │ │ │ │ + @ instruction: 0x03aa3839 │ │ │ │ mvnseq r4, #0, 6 │ │ │ │ mvnseq r4, #204, 18 @ 0x330000 │ │ │ │ biceq ip, lr, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -431736,15 +431736,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b1f70 <__cxa_atexit@plt+0x1a59f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa34c2 │ │ │ │ + @ instruction: 0x03aa3502 │ │ │ │ mvnseq r3, #188, 30 @ 0x2f0 │ │ │ │ mvnseq r4, #136, 12 @ 0x8800000 │ │ │ │ biceq ip, lr, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -431952,15 +431952,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b22d0 <__cxa_atexit@plt+0x1a5d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa3170 │ │ │ │ + @ instruction: 0x03aa31b0 │ │ │ │ mvnseq r3, #92, 24 @ 0x5c00 │ │ │ │ mvnseq r4, #40, 6 @ 0xa0000000 │ │ │ │ biceq fp, lr, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -432171,15 +432171,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b263c <__cxa_atexit@plt+0x1a60c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa2e11 │ │ │ │ + @ instruction: 0x03aa2e51 │ │ │ │ mvnseq r3, #240, 16 @ 0xf00000 │ │ │ │ mvnseq r3, #188, 30 @ 0x2f0 │ │ │ │ biceq fp, lr, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -432393,15 +432393,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b29b4 <__cxa_atexit@plt+0x1a6438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa2aac │ │ │ │ + @ instruction: 0x03aa2aec │ │ │ │ mvnseq r3, #120, 10 @ 0x1e000000 │ │ │ │ mvnseq r3, #68, 24 @ 0x4400 │ │ │ │ biceq fp, lr, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -432631,15 +432631,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b2d6c <__cxa_atexit@plt+0x1a67f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa2704 │ │ │ │ + @ instruction: 0x03aa2744 │ │ │ │ mvnseq r3, #192, 2 @ 0x30 │ │ │ │ mvnseq r3, #140, 16 @ 0x8c0000 │ │ │ │ biceq fp, lr, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -432738,15 +432738,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b2f18 <__cxa_atexit@plt+0x1a699c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03aa2565 │ │ │ │ + @ instruction: 0x03aa25a5 │ │ │ │ mvnseq r3, #20 │ │ │ │ mvnseq r3, #224, 12 @ 0xe000000 │ │ │ │ biceq fp, lr, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -436399,15 +436399,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b684c <__cxa_atexit@plt+0x1aa2d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9ec3e │ │ │ │ + @ instruction: 0x03a9ec7e │ │ │ │ mvnseq pc, #224, 12 @ 0xe000000 │ │ │ │ mvnseq pc, #252, 28 @ 0xfc0 │ │ │ │ biceq r7, lr, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -436729,15 +436729,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b6d74 <__cxa_atexit@plt+0x1aa7f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9e72f │ │ │ │ + @ instruction: 0x03a9e76f │ │ │ │ mvnseq pc, #184, 2 @ 0x2e │ │ │ │ mvnseq pc, #212, 18 @ 0x350000 │ │ │ │ biceq r7, lr, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -437811,15 +437811,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b7e5c <__cxa_atexit@plt+0x1ab8e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9d660 │ │ │ │ + @ instruction: 0x03a9d6a0 │ │ │ │ mvnseq lr, #208 @ 0xd0 │ │ │ │ mvnseq lr, #156, 14 @ 0x2700000 │ │ │ │ biceq r6, lr, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -437945,15 +437945,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b8074 <__cxa_atexit@plt+0x1abaf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9d453 │ │ │ │ + @ instruction: 0x03a9d493 │ │ │ │ mvnseq sp, #184, 28 @ 0xb80 │ │ │ │ mvnseq lr, #132, 10 @ 0x21000000 │ │ │ │ biceq r6, lr, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -438079,15 +438079,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1b828c <__cxa_atexit@plt+0x1abd10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9d246 │ │ │ │ + @ instruction: 0x03a9d286 │ │ │ │ mvnseq sp, #160, 24 @ 0xa000 │ │ │ │ mvnseq lr, #108, 6 @ 0xb0000001 │ │ │ │ biceq r5, lr, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -438739,15 +438739,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1b8cd4 <__cxa_atexit@plt+0x1ac758> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1b8cd8 <__cxa_atexit@plt+0x1ac75c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9c858 │ │ │ │ + @ instruction: 0x03a9c898 │ │ │ │ mvnseq sp, #156, 20 @ 0x9c000 │ │ │ │ mvnseq sp, #188, 6 @ 0xf0000002 │ │ │ │ mvnseq sp, #188, 20 @ 0xbc000 │ │ │ │ biceq r6, lr, #100 @ 0x64 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -438768,15 +438768,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1b8d48 <__cxa_atexit@plt+0x1ac7cc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1b8d4c <__cxa_atexit@plt+0x1ac7d0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9c7b1 │ │ │ │ + @ instruction: 0x03a9c7f1 │ │ │ │ mvnseq sp, #40, 20 @ 0x28000 │ │ │ │ mvnseq sp, #72, 6 @ 0x20000001 │ │ │ │ mvnseq sp, #72, 20 @ 0x48000 │ │ │ │ biceq r5, lr, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -438797,15 +438797,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1b8dbc <__cxa_atexit@plt+0x1ac840> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1b8dc0 <__cxa_atexit@plt+0x1ac844> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9c70a │ │ │ │ + @ instruction: 0x03a9c74a │ │ │ │ mvnseq sp, #180, 18 @ 0x2d0000 │ │ │ │ mvnseq sp, #212, 4 @ 0x4000000d │ │ │ │ mvnseq sp, #212, 18 @ 0x350000 │ │ │ │ biceq r6, lr, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -441014,15 +441014,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1bb068 <__cxa_atexit@plt+0x1aeaec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9a50f │ │ │ │ + @ instruction: 0x03a9a54f │ │ │ │ mvnseq sl, #196, 28 @ 0xc40 │ │ │ │ mvnseq fp, #224, 12 @ 0xe000000 │ │ │ │ biceq r2, lr, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -441309,15 +441309,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1bb504 <__cxa_atexit@plt+0x1aef88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9a08b │ │ │ │ + @ instruction: 0x03a9a0cb │ │ │ │ mvnseq sl, #40, 20 @ 0x28000 │ │ │ │ mvnseq fp, #68, 4 @ 0x40000004 │ │ │ │ biceq r2, lr, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -441575,15 +441575,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1bb92c <__cxa_atexit@plt+0x1af3b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a99c7b │ │ │ │ + @ instruction: 0x03a99cbb │ │ │ │ mvnseq sl, #0, 12 │ │ │ │ mvnseq sl, #28, 28 @ 0x1c0 │ │ │ │ biceq r2, lr, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -441754,15 +441754,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1bbbf8 <__cxa_atexit@plt+0x1af67c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a999c8 │ │ │ │ + @ instruction: 0x03a99a08 │ │ │ │ mvnseq sl, #52, 6 @ 0xd0000000 │ │ │ │ mvnseq sl, #80, 22 @ 0x14000 │ │ │ │ biceq r2, lr, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -442636,15 +442636,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1bc9c0 <__cxa_atexit@plt+0x1b0444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a98c19 │ │ │ │ + @ instruction: 0x03a98c59 │ │ │ │ mvnseq r9, #108, 10 @ 0x1b000000 │ │ │ │ mvnseq r9, #56, 24 @ 0x3800 │ │ │ │ biceq r1, lr, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -442870,15 +442870,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1bcd68 <__cxa_atexit@plt+0x1b07ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9887d │ │ │ │ + @ instruction: 0x03a988bd │ │ │ │ mvnseq r9, #196, 2 @ 0x31 │ │ │ │ mvnseq r9, #144, 16 @ 0x900000 │ │ │ │ biceq r1, lr, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -443106,15 +443106,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1bd118 <__cxa_atexit@plt+0x1b0b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a984d9 │ │ │ │ + @ instruction: 0x03a98519 │ │ │ │ mvnseq r8, #20, 28 @ 0x140 │ │ │ │ mvnseq r9, #224, 8 @ 0xe0000000 │ │ │ │ biceq r0, lr, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -443342,15 +443342,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1bd4c8 <__cxa_atexit@plt+0x1b0f4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a98134 │ │ │ │ + @ instruction: 0x03a98174 │ │ │ │ mvnseq r8, #100, 20 @ 0x64000 │ │ │ │ mvnseq r9, #48, 2 │ │ │ │ biceq r0, lr, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -444116,15 +444116,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1be0d8 <__cxa_atexit@plt+0x1b1b5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a975b3 │ │ │ │ + @ instruction: 0x03a975f3 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ mvnseq r8, #252, 10 @ 0x3f000000 │ │ │ │ biceq r0, lr, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -444162,15 +444162,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1be190 <__cxa_atexit@plt+0x1b1c14> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a974c8 │ │ │ │ + @ instruction: 0x03a97508 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ mvnseq r8, #68, 10 @ 0x11000000 │ │ │ │ biceq r0, lr, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -444206,15 +444206,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1be240 <__cxa_atexit@plt+0x1b1cc4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a973e5 │ │ │ │ + @ instruction: 0x03a97425 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ mvnseq r8, #148, 8 @ 0x94000000 │ │ │ │ biceq r0, lr, #180, 2 @ 0x2d │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -444250,15 +444250,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1be2f0 <__cxa_atexit@plt+0x1b1d74> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a97302 │ │ │ │ + @ instruction: 0x03a97342 │ │ │ │ @ instruction: 0xfffff964 │ │ │ │ @ instruction: 0xfffff900 │ │ │ │ mvnseq r8, #228, 6 @ 0x90000003 │ │ │ │ biceq r1, lr, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -446448,15 +446448,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c0550 <__cxa_atexit@plt+0x1b3fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a95186 │ │ │ │ + @ instruction: 0x03a951c6 │ │ │ │ mvnseq r5, #220, 18 @ 0x370000 │ │ │ │ mvnseq r6, #248, 2 @ 0x3e │ │ │ │ biceq sp, sp, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -446778,15 +446778,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c0a78 <__cxa_atexit@plt+0x1b44fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a94c77 │ │ │ │ + @ instruction: 0x03a94cb7 │ │ │ │ mvnseq r5, #180, 8 @ 0xb4000000 │ │ │ │ mvnseq r5, #208, 24 @ 0xd000 │ │ │ │ biceq sp, sp, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -447994,15 +447994,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c1d78 <__cxa_atexit@plt+0x1b57fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a93990 │ │ │ │ + @ instruction: 0x03a939d0 │ │ │ │ mvnseq r4, #180, 2 @ 0x2d │ │ │ │ mvnseq r4, #128, 16 @ 0x800000 │ │ │ │ biceq ip, sp, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -448128,15 +448128,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c1f90 <__cxa_atexit@plt+0x1b5a14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a93781 │ │ │ │ + @ instruction: 0x03a937c1 │ │ │ │ mvnseq r3, #156, 30 @ 0x270 │ │ │ │ mvnseq r4, #104, 12 @ 0x6800000 │ │ │ │ biceq ip, sp, #124, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -448262,15 +448262,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c21a8 <__cxa_atexit@plt+0x1b5c2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9357b │ │ │ │ + @ instruction: 0x03a935bb │ │ │ │ mvnseq r3, #132, 26 @ 0x2100 │ │ │ │ mvnseq r4, #80, 8 @ 0x50000000 │ │ │ │ biceq fp, sp, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -448396,15 +448396,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c23c0 <__cxa_atexit@plt+0x1b5e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9336c │ │ │ │ + @ instruction: 0x03a933ac │ │ │ │ mvnseq r3, #108, 22 @ 0x1b000 │ │ │ │ mvnseq r4, #56, 4 @ 0x80000003 │ │ │ │ biceq fp, sp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -449031,15 +449031,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1c2da4 <__cxa_atexit@plt+0x1b6828> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1c2da8 <__cxa_atexit@plt+0x1b682c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a92a17 │ │ │ │ + @ instruction: 0x03a92a57 │ │ │ │ mvnseq r3, #204, 18 @ 0x330000 │ │ │ │ mvnseq r3, #236, 4 @ 0xc000000e │ │ │ │ mvnseq r3, #236, 18 @ 0x3b0000 │ │ │ │ biceq fp, sp, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -449062,15 +449062,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1c2e20 <__cxa_atexit@plt+0x1b68a4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1c2e24 <__cxa_atexit@plt+0x1b68a8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a92968 │ │ │ │ + @ instruction: 0x03a929a8 │ │ │ │ mvnseq r3, #80, 18 @ 0x140000 │ │ │ │ mvnseq r3, #112, 4 │ │ │ │ mvnseq r3, #112, 18 @ 0x1c0000 │ │ │ │ biceq fp, sp, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -449091,15 +449091,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1c2e94 <__cxa_atexit@plt+0x1b6918> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1c2e98 <__cxa_atexit@plt+0x1b691c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a928c1 │ │ │ │ + @ instruction: 0x03a92901 │ │ │ │ mvnseq r3, #220, 16 @ 0xdc0000 │ │ │ │ mvnseq r3, #252, 2 @ 0x3f │ │ │ │ mvnseq r3, #252, 16 @ 0xfc0000 │ │ │ │ biceq fp, sp, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -449120,15 +449120,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1c2f08 <__cxa_atexit@plt+0x1b698c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1c2f0c <__cxa_atexit@plt+0x1b6990> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a9281a │ │ │ │ + @ instruction: 0x03a9285a │ │ │ │ mvnseq r3, #104, 16 @ 0x680000 │ │ │ │ mvnseq r3, #136, 2 @ 0x22 │ │ │ │ mvnseq r3, #136, 16 @ 0x880000 │ │ │ │ biceq sp, sp, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -450520,15 +450520,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c44f0 <__cxa_atexit@plt+0x1b7f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a91316 │ │ │ │ + @ instruction: 0x03a91356 │ │ │ │ mvnseq r1, #60, 20 @ 0x3c000 │ │ │ │ mvnseq r2, #88, 4 @ 0x80000005 │ │ │ │ biceq r9, sp, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -450746,15 +450746,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c4878 <__cxa_atexit@plt+0x1b82fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a90fa7 │ │ │ │ + @ instruction: 0x03a90fe7 │ │ │ │ mvnseq r1, #180, 12 @ 0xb400000 │ │ │ │ mvnseq r1, #208, 28 @ 0xd00 │ │ │ │ biceq r9, sp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -451566,15 +451566,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c5548 <__cxa_atexit@plt+0x1b8fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a902f0 │ │ │ │ + @ instruction: 0x03a90330 │ │ │ │ mvnseq r0, #228, 18 @ 0x390000 │ │ │ │ mvnseq r1, #176 @ 0xb0 │ │ │ │ biceq r8, sp, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -451700,15 +451700,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c5760 <__cxa_atexit@plt+0x1b91e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a900e2 │ │ │ │ + @ instruction: 0x03a90122 │ │ │ │ mvnseq r0, #204, 14 @ 0x3300000 │ │ │ │ mvnseq r0, #152, 28 @ 0x980 │ │ │ │ biceq r8, sp, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -452271,15 +452271,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1c6044 <__cxa_atexit@plt+0x1b9ac8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1c6048 <__cxa_atexit@plt+0x1b9acc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8f822 │ │ │ │ + @ instruction: 0x03a8f862 │ │ │ │ mvnseq r0, #44, 14 @ 0xb00000 │ │ │ │ mvnseq r0, #76 @ 0x4c │ │ │ │ mvnseq r0, #76, 14 @ 0x1300000 │ │ │ │ biceq r8, sp, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -452302,15 +452302,15 @@ │ │ │ │ ldr r0, [pc, #16] @ 1c60bc <__cxa_atexit@plt+0x1b9b40> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ mvnseq pc, #188, 30 @ 0x2f0 │ │ │ │ mvnseq r0, #188, 12 @ 0xbc00000 │ │ │ │ - @ instruction: 0x03a8f7ab │ │ │ │ + @ instruction: 0x03a8f7eb │ │ │ │ mvnseq r0, #232, 12 @ 0xe800000 │ │ │ │ biceq sl, sp, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -453773,15 +453773,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c77c4 <__cxa_atexit@plt+0x1bb248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8e0ed │ │ │ │ + @ instruction: 0x03a8e12d │ │ │ │ mvnseq lr, #104, 14 @ 0x1a00000 │ │ │ │ mvnseq lr, #132, 30 @ 0x210 │ │ │ │ biceq r6, sp, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -454200,15 +454200,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c7e70 <__cxa_atexit@plt+0x1bb8f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8da59 │ │ │ │ + @ instruction: 0x03a8da99 │ │ │ │ mvnseq lr, #188 @ 0xbc │ │ │ │ mvnseq lr, #216, 16 @ 0xd80000 │ │ │ │ biceq r6, sp, #100, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -454426,15 +454426,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c81f8 <__cxa_atexit@plt+0x1bbc7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8d6ea │ │ │ │ + @ instruction: 0x03a8d72a │ │ │ │ mvnseq sp, #52, 26 @ 0xd00 │ │ │ │ mvnseq lr, #80, 10 @ 0x14000000 │ │ │ │ biceq r5, sp, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -454803,15 +454803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c87dc <__cxa_atexit@plt+0x1bc260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8d11f │ │ │ │ + @ instruction: 0x03a8d15f │ │ │ │ mvnseq sp, #80, 14 @ 0x1400000 │ │ │ │ mvnseq sp, #108, 30 @ 0x1b0 │ │ │ │ biceq r5, sp, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -455375,15 +455375,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1c90cc <__cxa_atexit@plt+0x1bcb50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8c847 │ │ │ │ + @ instruction: 0x03a8c887 │ │ │ │ mvnseq ip, #96, 28 @ 0x600 │ │ │ │ mvnseq sp, #44, 10 @ 0xb000000 │ │ │ │ biceq r5, sp, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -457926,15 +457926,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1cb8a8 <__cxa_atexit@plt+0x1bf32c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8a07c │ │ │ │ + @ instruction: 0x03a8a0bc │ │ │ │ mvnseq sl, #132, 12 @ 0x8400000 │ │ │ │ mvnseq sl, #160, 28 @ 0xa00 │ │ │ │ biceq r2, sp, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -458256,15 +458256,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1cbdd0 <__cxa_atexit@plt+0x1bf854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a89b6d │ │ │ │ + @ instruction: 0x03a89bad │ │ │ │ mvnseq sl, #92, 2 │ │ │ │ mvnseq sl, #120, 18 @ 0x1e0000 │ │ │ │ biceq r2, sp, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -459338,15 +459338,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1cceb8 <__cxa_atexit@plt+0x1c093c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a88a9e │ │ │ │ + @ instruction: 0x03a88ade │ │ │ │ mvnseq r9, #116 @ 0x74 │ │ │ │ mvnseq r9, #64, 14 @ 0x1000000 │ │ │ │ biceq r1, sp, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -459472,15 +459472,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1cd0d0 <__cxa_atexit@plt+0x1c0b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a88890 │ │ │ │ + @ instruction: 0x03a888d0 │ │ │ │ mvnseq r8, #92, 28 @ 0x5c0 │ │ │ │ mvnseq r9, #40, 10 @ 0xa000000 │ │ │ │ biceq r1, sp, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -459606,15 +459606,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1cd2e8 <__cxa_atexit@plt+0x1c0d6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a88680 │ │ │ │ + @ instruction: 0x03a886c0 │ │ │ │ mvnseq r8, #68, 24 @ 0x4400 │ │ │ │ mvnseq r9, #16, 6 @ 0x40000000 │ │ │ │ biceq r0, sp, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -460266,15 +460266,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1cdd30 <__cxa_atexit@plt+0x1c17b4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1cdd34 <__cxa_atexit@plt+0x1c17b8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a87c95 │ │ │ │ + @ instruction: 0x03a87cd5 │ │ │ │ mvnseq r8, #64, 20 @ 0x40000 │ │ │ │ mvnseq r8, #96, 6 @ 0x80000001 │ │ │ │ mvnseq r8, #96, 20 @ 0x60000 │ │ │ │ biceq r1, sp, #8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -460295,15 +460295,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1cdda4 <__cxa_atexit@plt+0x1c1828> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1cdda8 <__cxa_atexit@plt+0x1c182c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a87bee │ │ │ │ + @ instruction: 0x03a87c2e │ │ │ │ mvnseq r8, #204, 18 @ 0x330000 │ │ │ │ mvnseq r8, #236, 4 @ 0xc000000e │ │ │ │ mvnseq r8, #236, 18 @ 0x3b0000 │ │ │ │ biceq r0, sp, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -460324,15 +460324,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1cde18 <__cxa_atexit@plt+0x1c189c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1cde1c <__cxa_atexit@plt+0x1c18a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a87b47 │ │ │ │ + @ instruction: 0x03a87b87 │ │ │ │ mvnseq r8, #88, 18 @ 0x160000 │ │ │ │ mvnseq r8, #120, 4 @ 0x80000007 │ │ │ │ mvnseq r8, #120, 18 @ 0x1e0000 │ │ │ │ biceq r2, sp, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -461881,15 +461881,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1cf674 <__cxa_atexit@plt+0x1c30f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8639c │ │ │ │ + @ instruction: 0x03a863dc │ │ │ │ mvnseq r6, #184, 16 @ 0xb80000 │ │ │ │ mvnseq r7, #212 @ 0xd4 │ │ │ │ biceq lr, ip, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -462211,15 +462211,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1cfb9c <__cxa_atexit@plt+0x1c3620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a85e8d │ │ │ │ + @ instruction: 0x03a85ecd │ │ │ │ mvnseq r6, #144, 6 @ 0x40000002 │ │ │ │ mvnseq r6, #172, 22 @ 0x2b000 │ │ │ │ biceq lr, ip, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -463293,15 +463293,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d0c84 <__cxa_atexit@plt+0x1c4708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a84dbe │ │ │ │ + @ instruction: 0x03a84dfe │ │ │ │ mvnseq r5, #168, 4 @ 0x8000000a │ │ │ │ mvnseq r5, #116, 18 @ 0x1d0000 │ │ │ │ biceq sp, ip, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -463427,15 +463427,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d0e9c <__cxa_atexit@plt+0x1c4920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a84bae │ │ │ │ + @ instruction: 0x03a84bee │ │ │ │ mvnseq r5, #144 @ 0x90 │ │ │ │ mvnseq r5, #92, 14 @ 0x1700000 │ │ │ │ biceq sp, ip, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -463561,15 +463561,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d10b4 <__cxa_atexit@plt+0x1c4b38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a849a0 │ │ │ │ + @ instruction: 0x03a849e0 │ │ │ │ mvnseq r4, #120, 28 @ 0x780 │ │ │ │ mvnseq r5, #68, 10 @ 0x11000000 │ │ │ │ biceq sp, ip, #88 @ 0x58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -464221,15 +464221,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d1afc <__cxa_atexit@plt+0x1c5580> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1d1b00 <__cxa_atexit@plt+0x1c5584> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a83fb6 │ │ │ │ + @ instruction: 0x03a83ff6 │ │ │ │ mvnseq r4, #116, 24 @ 0x7400 │ │ │ │ mvnseq r4, #148, 10 @ 0x25000000 │ │ │ │ mvnseq r4, #148, 24 @ 0x9400 │ │ │ │ biceq sp, ip, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -464250,15 +464250,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d1b70 <__cxa_atexit@plt+0x1c55f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1d1b74 <__cxa_atexit@plt+0x1c55f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a83f0f │ │ │ │ + @ instruction: 0x03a83f4f │ │ │ │ mvnseq r4, #0, 24 │ │ │ │ mvnseq r4, #32, 10 @ 0x8000000 │ │ │ │ mvnseq r4, #32, 24 @ 0x2000 │ │ │ │ biceq sp, ip, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -464279,15 +464279,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d1be4 <__cxa_atexit@plt+0x1c5668> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1d1be8 <__cxa_atexit@plt+0x1c566c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a83e68 │ │ │ │ + @ instruction: 0x03a83ea8 │ │ │ │ mvnseq r4, #140, 22 @ 0x23000 │ │ │ │ mvnseq r4, #172, 8 @ 0xac000000 │ │ │ │ mvnseq r4, #172, 22 @ 0x2b000 │ │ │ │ biceq lr, ip, #52, 28 @ 0x340 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -464865,15 +464865,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d2514 <__cxa_atexit@plt+0x1c5f98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a835e9 │ │ │ │ + @ instruction: 0x03a83629 │ │ │ │ mvnseq r3, #24, 20 @ 0x18000 │ │ │ │ mvnseq r4, #228 @ 0xe4 │ │ │ │ biceq fp, ip, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -464885,15 +464885,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d2564 <__cxa_atexit@plt+0x1c5fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8359f │ │ │ │ + @ instruction: 0x03a835df │ │ │ │ mvnseq r3, #200, 18 @ 0x320000 │ │ │ │ mvnseq r4, #148 @ 0x94 │ │ │ │ biceq fp, ip, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -466903,15 +466903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d44ec <__cxa_atexit@plt+0x1c7f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a8161f │ │ │ │ + @ instruction: 0x03a8165f │ │ │ │ mvnseq r1, #64, 20 @ 0x40000 │ │ │ │ mvnseq r2, #92, 4 @ 0xc0000005 │ │ │ │ biceq r9, ip, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -467333,15 +467333,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d4ba4 <__cxa_atexit@plt+0x1c8628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a80f7f │ │ │ │ + @ instruction: 0x03a80fbf │ │ │ │ mvnseq r1, #136, 6 @ 0x20000002 │ │ │ │ mvnseq r1, #164, 22 @ 0x29000 │ │ │ │ biceq r9, ip, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -467559,15 +467559,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d4f2c <__cxa_atexit@plt+0x1c89b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a80c10 │ │ │ │ + @ instruction: 0x03a80c50 │ │ │ │ mvnseq r1, #0 │ │ │ │ mvnseq r1, #28, 16 @ 0x1c0000 │ │ │ │ biceq r9, ip, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -467936,15 +467936,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d5510 <__cxa_atexit@plt+0x1c8f94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a80645 │ │ │ │ + @ instruction: 0x03a80685 │ │ │ │ mvnseq r0, #28, 20 @ 0x1c000 │ │ │ │ mvnseq r1, #56, 4 @ 0x80000003 │ │ │ │ biceq r8, ip, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -468306,15 +468306,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d5ad8 <__cxa_atexit@plt+0x1c955c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a80095 │ │ │ │ + @ instruction: 0x03a800d5 │ │ │ │ mvnseq r0, #84, 8 @ 0x54000000 │ │ │ │ mvnseq r0, #32, 22 @ 0x8000 │ │ │ │ biceq r8, ip, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -468440,15 +468440,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d5cf0 <__cxa_atexit@plt+0x1c9774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7fe86 │ │ │ │ + @ instruction: 0x03a7fec6 │ │ │ │ mvnseq r0, #60, 4 @ 0xc0000003 │ │ │ │ mvnseq r0, #8, 18 @ 0x20000 │ │ │ │ biceq r8, ip, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -468574,15 +468574,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d5f08 <__cxa_atexit@plt+0x1c998c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7fc77 │ │ │ │ + @ instruction: 0x03a7fcb7 │ │ │ │ mvnseq r0, #36 @ 0x24 │ │ │ │ mvnseq r0, #240, 12 @ 0xf000000 │ │ │ │ biceq r8, ip, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -468898,15 +468898,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d6418 <__cxa_atexit@plt+0x1c9e9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7f76f │ │ │ │ + @ instruction: 0x03a7f7af │ │ │ │ mvnseq pc, #20, 22 @ 0x5000 │ │ │ │ mvnseq r0, #224, 2 @ 0x38 │ │ │ │ biceq r7, ip, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -469036,15 +469036,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d6640 <__cxa_atexit@plt+0x1ca0c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7f551 │ │ │ │ + @ instruction: 0x03a7f591 │ │ │ │ mvnseq pc, #236, 16 @ 0xec0000 │ │ │ │ mvnseq pc, #184, 30 @ 0x2e0 │ │ │ │ biceq r7, ip, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -469170,15 +469170,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d6858 <__cxa_atexit@plt+0x1ca2dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7f33f │ │ │ │ + @ instruction: 0x03a7f37f │ │ │ │ mvnseq pc, #212, 12 @ 0xd400000 │ │ │ │ mvnseq pc, #160, 26 @ 0x2800 │ │ │ │ biceq r7, ip, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -469304,15 +469304,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1d6a70 <__cxa_atexit@plt+0x1ca4f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7f139 │ │ │ │ + @ instruction: 0x03a7f179 │ │ │ │ mvnseq pc, #188, 8 @ 0xbc000000 │ │ │ │ mvnseq pc, #136, 22 @ 0x22000 │ │ │ │ biceq r7, ip, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -470497,15 +470497,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d7d0c <__cxa_atexit@plt+0x1cb790> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1d7d10 <__cxa_atexit@plt+0x1cb794> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7dfc1 │ │ │ │ + @ instruction: 0x03a7e001 │ │ │ │ mvnseq lr, #100, 20 @ 0x64000 │ │ │ │ mvnseq lr, #132, 6 @ 0x10000002 │ │ │ │ mvnseq lr, #132, 20 @ 0x84000 │ │ │ │ biceq r7, ip, #44 @ 0x2c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -470528,15 +470528,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d7d88 <__cxa_atexit@plt+0x1cb80c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1d7d8c <__cxa_atexit@plt+0x1cb810> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7df12 │ │ │ │ + @ instruction: 0x03a7df52 │ │ │ │ mvnseq lr, #232, 18 @ 0x3a0000 │ │ │ │ mvnseq lr, #8, 6 @ 0x20000000 │ │ │ │ mvnseq lr, #8, 20 @ 0x8000 │ │ │ │ biceq r6, ip, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -470559,15 +470559,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d7e04 <__cxa_atexit@plt+0x1cb888> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1d7e08 <__cxa_atexit@plt+0x1cb88c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7de63 │ │ │ │ + @ instruction: 0x03a7dea3 │ │ │ │ mvnseq lr, #108, 18 @ 0x1b0000 │ │ │ │ mvnseq lr, #140, 4 @ 0xc0000008 │ │ │ │ mvnseq lr, #140, 18 @ 0x230000 │ │ │ │ biceq r8, ip, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -470607,15 +470607,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d7ec4 <__cxa_atexit@plt+0x1cb948> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a7dd70 │ │ │ │ + @ instruction: 0x03a7ddb0 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ mvnseq lr, #16, 16 @ 0x100000 │ │ │ │ biceq r6, ip, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -470638,15 +470638,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d7f40 <__cxa_atexit@plt+0x1cb9c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1d7f44 <__cxa_atexit@plt+0x1cb9c8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7dcc1 │ │ │ │ + @ instruction: 0x03a7dd01 │ │ │ │ mvnseq lr, #48, 16 @ 0x300000 │ │ │ │ mvnseq lr, #80, 2 │ │ │ │ mvnseq lr, #80, 16 @ 0x500000 │ │ │ │ biceq r6, ip, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -470667,15 +470667,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d7fb4 <__cxa_atexit@plt+0x1cba38> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1d7fb8 <__cxa_atexit@plt+0x1cba3c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7dc1a │ │ │ │ + @ instruction: 0x03a7dc5a │ │ │ │ mvnseq lr, #188, 14 @ 0x2f00000 │ │ │ │ mvnseq lr, #220 @ 0xdc │ │ │ │ mvnseq lr, #220, 14 @ 0x3700000 │ │ │ │ biceq r6, ip, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -470696,15 +470696,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1d8028 <__cxa_atexit@plt+0x1cbaac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 1d802c <__cxa_atexit@plt+0x1cbab0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7db73 │ │ │ │ + @ instruction: 0x03a7dbb3 │ │ │ │ mvnseq lr, #72, 14 @ 0x1200000 │ │ │ │ mvnseq lr, #104 @ 0x68 │ │ │ │ mvnseq lr, #104, 14 @ 0x1a00000 │ │ │ │ biceq r8, ip, #24, 26 @ 0x600 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -472779,15 +472779,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1da0bc <__cxa_atexit@plt+0x1cdb40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7bc5c │ │ │ │ + @ instruction: 0x03a7bc9c │ │ │ │ mvnseq fp, #112, 28 @ 0x700 │ │ │ │ mvnseq ip, #140, 12 @ 0x8c00000 │ │ │ │ biceq r3, ip, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -473209,15 +473209,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1da774 <__cxa_atexit@plt+0x1ce1f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7b5bc │ │ │ │ + @ instruction: 0x03a7b5fc │ │ │ │ mvnseq fp, #184, 14 @ 0x2e00000 │ │ │ │ mvnseq fp, #212, 30 @ 0x350 │ │ │ │ biceq r3, ip, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -473435,15 +473435,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1daafc <__cxa_atexit@plt+0x1ce580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7b24d │ │ │ │ + @ instruction: 0x03a7b28d │ │ │ │ mvnseq fp, #48, 8 @ 0x30000000 │ │ │ │ mvnseq fp, #76, 24 @ 0x4c00 │ │ │ │ biceq r3, ip, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -473812,15 +473812,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1db0e0 <__cxa_atexit@plt+0x1ceb64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7ac82 │ │ │ │ + @ instruction: 0x03a7acc2 │ │ │ │ mvnseq sl, #76, 28 @ 0x4c0 │ │ │ │ mvnseq fp, #104, 12 @ 0x6800000 │ │ │ │ biceq r2, ip, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -474381,15 +474381,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1db9c4 <__cxa_atexit@plt+0x1cf448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7a3b6 │ │ │ │ + @ instruction: 0x03a7a3f6 │ │ │ │ mvnseq sl, #104, 10 @ 0x1a000000 │ │ │ │ mvnseq sl, #52, 24 @ 0x3400 │ │ │ │ biceq r2, ip, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -474617,15 +474617,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1dbd74 <__cxa_atexit@plt+0x1cf7f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7a00c │ │ │ │ + @ instruction: 0x03a7a04c │ │ │ │ mvnseq sl, #184, 2 @ 0x2e │ │ │ │ mvnseq sl, #132, 16 @ 0x840000 │ │ │ │ biceq r2, ip, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -474847,15 +474847,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1dc10c <__cxa_atexit@plt+0x1cfb90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a79c7c │ │ │ │ + @ instruction: 0x03a79cbc │ │ │ │ mvnseq r9, #32, 28 @ 0x200 │ │ │ │ mvnseq sl, #236, 8 @ 0xec000000 │ │ │ │ biceq r2, ip, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -476066,15 +476066,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1dd410 <__cxa_atexit@plt+0x1d0e94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a789cf │ │ │ │ + @ instruction: 0x03a78a0f │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ mvnseq r9, #196, 4 @ 0x4000000c │ │ │ │ biceq r0, ip, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -476110,15 +476110,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1dd4c0 <__cxa_atexit@plt+0x1d0f44> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a788ec │ │ │ │ + @ instruction: 0x03a7892c │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ mvnseq r9, #20, 4 @ 0x40000001 │ │ │ │ biceq r3, ip, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -476157,15 +476157,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1dd57c <__cxa_atexit@plt+0x1d1000> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a787fd │ │ │ │ + @ instruction: 0x03a7883d │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ mvnseq r9, #88, 2 │ │ │ │ biceq r3, ip, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -478161,15 +478161,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1df4d4 <__cxa_atexit@plt+0x1d2f58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a76956 │ │ │ │ + @ instruction: 0x03a76996 │ │ │ │ mvnseq r6, #88, 20 @ 0x58000 │ │ │ │ mvnseq r7, #116, 4 @ 0x40000007 │ │ │ │ biceq lr, fp, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -478491,15 +478491,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1df9fc <__cxa_atexit@plt+0x1d3480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a76447 │ │ │ │ + @ instruction: 0x03a76487 │ │ │ │ mvnseq r6, #48, 10 @ 0xc000000 │ │ │ │ mvnseq r6, #76, 26 @ 0x1300 │ │ │ │ biceq lr, fp, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -478847,15 +478847,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1dff8c <__cxa_atexit@plt+0x1d3a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a75ed0 │ │ │ │ + @ instruction: 0x03a75f10 │ │ │ │ mvnseq r5, #160, 30 @ 0x280 │ │ │ │ mvnseq r6, #188, 14 @ 0x2f00000 │ │ │ │ biceq lr, fp, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -479372,15 +479372,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e07c0 <__cxa_atexit@plt+0x1d4244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a756b4 │ │ │ │ + @ instruction: 0x03a756f4 │ │ │ │ mvnseq r5, #108, 14 @ 0x1b00000 │ │ │ │ mvnseq r5, #56, 28 @ 0x380 │ │ │ │ biceq sp, fp, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -479602,15 +479602,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e0b58 <__cxa_atexit@plt+0x1d45dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7532a │ │ │ │ + @ instruction: 0x03a7536a │ │ │ │ mvnseq r5, #212, 6 @ 0x50000003 │ │ │ │ mvnseq r5, #160, 20 @ 0xa0000 │ │ │ │ biceq sp, fp, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -480416,15 +480416,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1e1808 <__cxa_atexit@plt+0x1d528c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a746a5 │ │ │ │ + @ instruction: 0x03a746e5 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ mvnseq r4, #204, 28 @ 0xcc0 │ │ │ │ biceq pc, fp, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -480460,15 +480460,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #28] @ 1e18c4 <__cxa_atexit@plt+0x1d5348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a7462e │ │ │ │ + @ instruction: 0x03a7466e │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ mvnseq r4, #12, 28 @ 0xc0 │ │ │ │ biceq pc, fp, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -483676,15 +483676,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e4b00 <__cxa_atexit@plt+0x1d8584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a713f8 │ │ │ │ + @ instruction: 0x03a71438 │ │ │ │ mvnseq r1, #44, 8 @ 0x2c000000 │ │ │ │ mvnseq r1, #72, 24 @ 0x4800 │ │ │ │ biceq r9, fp, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -484103,15 +484103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e51ac <__cxa_atexit@plt+0x1d8c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a70d64 │ │ │ │ + @ instruction: 0x03a70da4 │ │ │ │ mvnseq r0, #128, 26 @ 0x2000 │ │ │ │ mvnseq r1, #156, 10 @ 0x27000000 │ │ │ │ biceq r8, fp, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -484329,15 +484329,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e5534 <__cxa_atexit@plt+0x1d8fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a709f5 │ │ │ │ + @ instruction: 0x03a70a35 │ │ │ │ mvnseq r0, #248, 18 @ 0x3e0000 │ │ │ │ mvnseq r1, #20, 4 @ 0x40000001 │ │ │ │ biceq r8, fp, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -484706,15 +484706,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e5b18 <__cxa_atexit@plt+0x1d959c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a7042a │ │ │ │ + @ instruction: 0x03a7046a │ │ │ │ mvnseq r0, #20, 8 @ 0x14000000 │ │ │ │ mvnseq r0, #48, 24 @ 0x3000 │ │ │ │ biceq r8, fp, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -485169,15 +485169,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e6254 <__cxa_atexit@plt+0x1d9cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a6fd06 │ │ │ │ + @ instruction: 0x03a6fd46 │ │ │ │ mvnseq pc, #216, 24 @ 0xd800 │ │ │ │ mvnseq r0, #164, 6 @ 0x90000002 │ │ │ │ biceq r7, fp, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -485496,15 +485496,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e6770 <__cxa_atexit@plt+0x1da1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a6f7f0 │ │ │ │ + @ instruction: 0x03a6f830 │ │ │ │ mvnseq pc, #188, 14 @ 0x2f00000 │ │ │ │ mvnseq pc, #136, 28 @ 0x880 │ │ │ │ biceq r7, fp, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -485938,15 +485938,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e6e58 <__cxa_atexit@plt+0x1da8dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a6f10e │ │ │ │ + @ instruction: 0x03a6f14e │ │ │ │ mvnseq pc, #212 @ 0xd4 │ │ │ │ mvnseq pc, #160, 14 @ 0x2800000 │ │ │ │ biceq r7, fp, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -486178,15 +486178,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1e7218 <__cxa_atexit@plt+0x1dac9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a6ed5a │ │ │ │ + @ instruction: 0x03a6ed9a │ │ │ │ mvnseq lr, #20, 26 @ 0x500 │ │ │ │ mvnseq pc, #224, 6 @ 0x80000003 │ │ │ │ biceq r6, fp, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -487584,15 +487584,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1e8808 <__cxa_atexit@plt+0x1dc28c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a6d7fc │ │ │ │ + @ instruction: 0x03a6d83c │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ mvnseq sp, #204, 28 @ 0xcc0 │ │ │ │ biceq r8, fp, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -487636,15 +487636,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1e88d8 <__cxa_atexit@plt+0x1dc35c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a6d6f9 │ │ │ │ + @ instruction: 0x03a6d739 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ mvnseq sp, #252, 26 @ 0x3f00 │ │ │ │ biceq r8, fp, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -487681,15 +487681,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1e898c <__cxa_atexit@plt+0x1dc410> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a6d612 │ │ │ │ + @ instruction: 0x03a6d652 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ mvnseq sp, #72, 26 @ 0x1200 │ │ │ │ biceq r8, fp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -487725,15 +487725,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1e8a3c <__cxa_atexit@plt+0x1dc4c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a6d52f │ │ │ │ + @ instruction: 0x03a6d56f │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ @ instruction: 0xfffff5f4 │ │ │ │ mvnseq sp, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -489479,15 +489479,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1ea5ac <__cxa_atexit@plt+0x1de030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a6baa3 │ │ │ │ + @ instruction: 0x03a6bae3 │ │ │ │ mvnseq fp, #128, 18 @ 0x200000 │ │ │ │ mvnseq ip, #156, 2 @ 0x27 │ │ │ │ biceq r3, fp, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -489809,15 +489809,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1eaad4 <__cxa_atexit@plt+0x1de558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a6b594 │ │ │ │ + @ instruction: 0x03a6b5d4 │ │ │ │ mvnseq fp, #88, 8 @ 0x58000000 │ │ │ │ mvnseq fp, #116, 24 @ 0x7400 │ │ │ │ biceq r3, fp, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -490253,15 +490253,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1eb1c4 <__cxa_atexit@plt+0x1dec48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a6aebd │ │ │ │ + @ instruction: 0x03a6aefd │ │ │ │ mvnseq sl, #104, 26 @ 0x1a00 │ │ │ │ mvnseq fp, #132, 10 @ 0x21000000 │ │ │ │ biceq r2, fp, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -490742,15 +490742,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1eb968 <__cxa_atexit@plt+0x1df3ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a6a731 │ │ │ │ + @ instruction: 0x03a6a771 │ │ │ │ mvnseq sl, #196, 10 @ 0x31000000 │ │ │ │ mvnseq sl, #144, 24 @ 0x9000 │ │ │ │ biceq r2, fp, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -493573,15 +493573,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1ee5a4 <__cxa_atexit@plt+0x1e2028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a67b05 │ │ │ │ + @ instruction: 0x03a67b45 │ │ │ │ mvnseq r7, #136, 18 @ 0x220000 │ │ │ │ mvnseq r8, #164, 2 @ 0x29 │ │ │ │ biceq pc, sl, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -493903,15 +493903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1eeacc <__cxa_atexit@plt+0x1e2550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a675f6 │ │ │ │ + @ instruction: 0x03a67636 │ │ │ │ mvnseq r7, #96, 8 @ 0x60000000 │ │ │ │ mvnseq r7, #124, 24 @ 0x7c00 │ │ │ │ biceq pc, sl, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -494259,15 +494259,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1ef05c <__cxa_atexit@plt+0x1e2ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a6707f │ │ │ │ + @ instruction: 0x03a670bf │ │ │ │ mvnseq r6, #208, 28 @ 0xd00 │ │ │ │ mvnseq r7, #236, 12 @ 0xec00000 │ │ │ │ biceq lr, sl, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -494784,15 +494784,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1ef890 <__cxa_atexit@plt+0x1e3314> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a66863 │ │ │ │ + @ instruction: 0x03a668a3 │ │ │ │ mvnseq r6, #156, 12 @ 0x9c00000 │ │ │ │ mvnseq r6, #104, 26 @ 0x1a00 │ │ │ │ biceq lr, sl, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -495014,15 +495014,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1efc28 <__cxa_atexit@plt+0x1e36ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a664d3 │ │ │ │ + @ instruction: 0x03a66513 │ │ │ │ mvnseq r6, #4, 6 @ 0x10000000 │ │ │ │ mvnseq r6, #208, 18 @ 0x340000 │ │ │ │ biceq lr, sl, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -495828,15 +495828,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 1f08d8 <__cxa_atexit@plt+0x1e435c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a65846 │ │ │ │ + @ instruction: 0x03a65886 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ mvnseq r5, #252, 26 @ 0x3f00 │ │ │ │ biceq r0, fp, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -495872,15 +495872,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #28] @ 1f0994 <__cxa_atexit@plt+0x1e4418> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a657cf │ │ │ │ + @ instruction: 0x03a6580f │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ mvnseq r5, #60, 26 @ 0xf00 │ │ │ │ biceq r1, fp, #240, 2 @ 0x3c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -497452,15 +497452,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1f2240 <__cxa_atexit@plt+0x1e5cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a63f29 │ │ │ │ + @ instruction: 0x03a63f69 │ │ │ │ mvnseq r3, #236, 24 @ 0xec00 │ │ │ │ mvnseq r4, #8, 10 @ 0x2000000 │ │ │ │ biceq fp, sl, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -497879,15 +497879,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1f28ec <__cxa_atexit@plt+0x1e6370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a63895 │ │ │ │ + @ instruction: 0x03a638d5 │ │ │ │ mvnseq r3, #64, 12 @ 0x4000000 │ │ │ │ mvnseq r3, #92, 28 @ 0x5c0 │ │ │ │ biceq fp, sl, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -498105,15 +498105,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1f2c74 <__cxa_atexit@plt+0x1e66f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a63526 │ │ │ │ + @ instruction: 0x03a63566 │ │ │ │ mvnseq r3, #184, 4 @ 0x8000000b │ │ │ │ mvnseq r3, #212, 20 @ 0xd4000 │ │ │ │ biceq fp, sl, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -498482,15 +498482,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1f3258 <__cxa_atexit@plt+0x1e6cdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a62f5b │ │ │ │ + @ instruction: 0x03a62f9b │ │ │ │ mvnseq r2, #212, 24 @ 0xd400 │ │ │ │ mvnseq r3, #240, 8 @ 0xf0000000 │ │ │ │ biceq sl, sl, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -499049,15 +499049,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1f3b34 <__cxa_atexit@plt+0x1e75b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a62697 │ │ │ │ + @ instruction: 0x03a626d7 │ │ │ │ mvnseq r2, #248, 6 @ 0xe0000003 │ │ │ │ mvnseq r2, #196, 20 @ 0xc4000 │ │ │ │ biceq sl, sl, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -502855,15 +502855,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1f76ac <__cxa_atexit@plt+0x1eb130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5eb27 │ │ │ │ + @ instruction: 0x03a5eb67 │ │ │ │ mvnseq lr, #128, 16 @ 0x800000 │ │ │ │ mvnseq pc, #156 @ 0x9c │ │ │ │ biceq r6, sl, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -503285,15 +503285,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1f7d64 <__cxa_atexit@plt+0x1eb7e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5e487 │ │ │ │ + @ instruction: 0x03a5e4c7 │ │ │ │ mvnseq lr, #200, 2 @ 0x32 │ │ │ │ mvnseq lr, #228, 18 @ 0x390000 │ │ │ │ biceq r6, sl, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -503511,15 +503511,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1f80ec <__cxa_atexit@plt+0x1ebb70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5e118 │ │ │ │ + @ instruction: 0x03a5e158 │ │ │ │ mvnseq sp, #64, 28 @ 0x400 │ │ │ │ mvnseq lr, #92, 12 @ 0x5c00000 │ │ │ │ biceq r5, sl, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -503888,15 +503888,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1f86d0 <__cxa_atexit@plt+0x1ec154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5db4d │ │ │ │ + @ instruction: 0x03a5db8d │ │ │ │ mvnseq sp, #92, 16 @ 0x5c0000 │ │ │ │ mvnseq lr, #120 @ 0x78 │ │ │ │ biceq r5, sl, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -506960,15 +506960,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fb6d0 <__cxa_atexit@plt+0x1ef154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5ab65 │ │ │ │ + @ instruction: 0x03a5aba5 │ │ │ │ mvnseq sl, #92, 16 @ 0x5c0000 │ │ │ │ mvnseq sl, #40, 30 @ 0xa0 │ │ │ │ biceq r2, sl, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -507298,15 +507298,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fbc18 <__cxa_atexit@plt+0x1ef69c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5a623 │ │ │ │ + @ instruction: 0x03a5a663 │ │ │ │ mvnseq sl, #20, 6 @ 0x50000000 │ │ │ │ mvnseq sl, #224, 18 @ 0x380000 │ │ │ │ biceq r2, sl, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -507639,15 +507639,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fc16c <__cxa_atexit@plt+0x1efbf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5a0d7 │ │ │ │ + @ instruction: 0x03a5a117 │ │ │ │ mvnseq r9, #192, 26 @ 0x3000 │ │ │ │ mvnseq sl, #140, 8 @ 0x8c000000 │ │ │ │ biceq r1, sl, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -507982,15 +507982,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fc6c8 <__cxa_atexit@plt+0x1f014c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a59b80 │ │ │ │ + @ instruction: 0x03a59bc0 │ │ │ │ mvnseq r9, #100, 16 @ 0x640000 │ │ │ │ mvnseq r9, #48, 30 @ 0xc0 │ │ │ │ biceq r1, sl, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -508325,15 +508325,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fcc24 <__cxa_atexit@plt+0x1f06a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a5962a │ │ │ │ + @ instruction: 0x03a5966a │ │ │ │ mvnseq r9, #8, 6 @ 0x20000000 │ │ │ │ mvnseq r9, #212, 18 @ 0x350000 │ │ │ │ biceq r1, sl, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -508666,15 +508666,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fd178 <__cxa_atexit@plt+0x1f0bfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a590df │ │ │ │ + @ instruction: 0x03a5911f │ │ │ │ mvnseq r8, #180, 26 @ 0x2d00 │ │ │ │ mvnseq r9, #128, 8 @ 0x80000000 │ │ │ │ biceq r0, sl, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -509009,15 +509009,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fd6d4 <__cxa_atexit@plt+0x1f1158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a58b8d │ │ │ │ + @ instruction: 0x03a58bcd │ │ │ │ mvnseq r8, #88, 16 @ 0x580000 │ │ │ │ mvnseq r8, #36, 30 @ 0x90 │ │ │ │ biceq r0, sl, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -509354,15 +509354,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fdc38 <__cxa_atexit@plt+0x1f16bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a58634 │ │ │ │ + @ instruction: 0x03a58674 │ │ │ │ mvnseq r8, #244, 4 @ 0x4000000f │ │ │ │ mvnseq r8, #192, 18 @ 0x300000 │ │ │ │ biceq r0, sl, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -509697,15 +509697,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fe194 <__cxa_atexit@plt+0x1f1c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a580e4 │ │ │ │ + @ instruction: 0x03a58124 │ │ │ │ mvnseq r7, #152, 26 @ 0x2600 │ │ │ │ mvnseq r8, #100, 8 @ 0x64000000 │ │ │ │ biceq pc, r9, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -510035,15 +510035,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 1fe6dc <__cxa_atexit@plt+0x1f2160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a57ba6 │ │ │ │ + @ instruction: 0x03a57be6 │ │ │ │ mvnseq r7, #80, 16 @ 0x500000 │ │ │ │ mvnseq r7, #28, 30 @ 0x70 │ │ │ │ biceq pc, r9, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -513298,15 +513298,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 2019d0 <__cxa_atexit@plt+0x1f5454> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a54a71 │ │ │ │ + @ instruction: 0x03a54ab1 │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ mvnseq r4, #4, 26 @ 0x100 │ │ │ │ biceq r0, sl, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -513345,15 +513345,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 201a8c <__cxa_atexit@plt+0x1f5510> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a54982 │ │ │ │ + @ instruction: 0x03a549c2 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ mvnseq r4, #72, 24 @ 0x4800 │ │ │ │ biceq r0, sl, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -513395,15 +513395,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 201b54 <__cxa_atexit@plt+0x1f55d8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a54887 │ │ │ │ + @ instruction: 0x03a548c7 │ │ │ │ @ instruction: 0xfffff728 │ │ │ │ @ instruction: 0xfffff640 │ │ │ │ mvnseq r4, #128, 22 @ 0x20000 │ │ │ │ biceq r0, sl, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -513445,15 +513445,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 201c1c <__cxa_atexit@plt+0x1f56a0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a5478c │ │ │ │ + @ instruction: 0x03a547cc │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ mvnseq r4, #184, 20 @ 0xb8000 │ │ │ │ biceq r0, sl, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -513492,15 +513492,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 201cd8 <__cxa_atexit@plt+0x1f575c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a5469d │ │ │ │ + @ instruction: 0x03a546dd │ │ │ │ @ instruction: 0xfffff248 │ │ │ │ @ instruction: 0xfffff190 │ │ │ │ mvnseq r4, #252, 18 @ 0x3f0000 │ │ │ │ biceq r0, sl, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -513539,15 +513539,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 201d94 <__cxa_atexit@plt+0x1f5818> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a545ae │ │ │ │ + @ instruction: 0x03a545ee │ │ │ │ @ instruction: 0xffffefdc │ │ │ │ @ instruction: 0xffffef24 │ │ │ │ mvnseq r4, #64, 18 @ 0x100000 │ │ │ │ biceq r0, sl, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -513589,15 +513589,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 201e5c <__cxa_atexit@plt+0x1f58e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a544b3 │ │ │ │ + @ instruction: 0x03a544f3 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ @ instruction: 0xffffec78 │ │ │ │ mvnseq r4, #120, 16 @ 0x780000 │ │ │ │ biceq r0, sl, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -513636,15 +513636,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 201f18 <__cxa_atexit@plt+0x1f599c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a543c4 │ │ │ │ + @ instruction: 0x03a54404 │ │ │ │ @ instruction: 0xffffeaf8 │ │ │ │ @ instruction: 0xffffea40 │ │ │ │ mvnseq r4, #188, 14 @ 0x2f00000 │ │ │ │ biceq r0, sl, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -513683,15 +513683,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 201fd4 <__cxa_atexit@plt+0x1f5a58> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a542d5 │ │ │ │ + @ instruction: 0x03a54315 │ │ │ │ @ instruction: 0xffffe88c │ │ │ │ @ instruction: 0xffffe7d0 │ │ │ │ mvnseq r4, #0, 14 │ │ │ │ biceq r0, sl, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -513728,15 +513728,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 202088 <__cxa_atexit@plt+0x1f5b0c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a541ee │ │ │ │ + @ instruction: 0x03a5422e │ │ │ │ @ instruction: 0xffffe62c │ │ │ │ @ instruction: 0xffffe574 │ │ │ │ mvnseq r4, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ @@ -515238,15 +515238,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 203828 <__cxa_atexit@plt+0x1f72ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a52c64 │ │ │ │ + @ instruction: 0x03a52ca4 │ │ │ │ mvnseq r2, #4, 14 @ 0x100000 │ │ │ │ mvnseq r2, #32, 30 @ 0x80 │ │ │ │ biceq sl, r9, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -515464,15 +515464,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 203bb0 <__cxa_atexit@plt+0x1f7634> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a528f5 │ │ │ │ + @ instruction: 0x03a52935 │ │ │ │ mvnseq r2, #124, 6 @ 0xf0000001 │ │ │ │ mvnseq r2, #152, 22 @ 0x26000 │ │ │ │ biceq sl, r9, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -516284,15 +516284,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 204880 <__cxa_atexit@plt+0x1f8304> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a51c3e │ │ │ │ + @ instruction: 0x03a51c7e │ │ │ │ mvnseq r1, #172, 12 @ 0xac00000 │ │ │ │ mvnseq r1, #120, 26 @ 0x1e00 │ │ │ │ biceq r9, r9, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -516418,15 +516418,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 204a98 <__cxa_atexit@plt+0x1f851c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a51a30 │ │ │ │ + @ instruction: 0x03a51a70 │ │ │ │ mvnseq r1, #148, 8 @ 0x94000000 │ │ │ │ mvnseq r1, #96, 22 @ 0x18000 │ │ │ │ biceq r9, r9, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -516989,15 +516989,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 20537c <__cxa_atexit@plt+0x1f8e00> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 205380 <__cxa_atexit@plt+0x1f8e04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a51171 │ │ │ │ + @ instruction: 0x03a511b1 │ │ │ │ mvnseq r1, #244, 6 @ 0xd0000003 │ │ │ │ mvnseq r0, #20, 26 @ 0x500 │ │ │ │ mvnseq r1, #20, 8 @ 0x14000000 │ │ │ │ biceq r9, r9, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -517020,15 +517020,15 @@ │ │ │ │ ldr r0, [pc, #16] @ 2053f4 <__cxa_atexit@plt+0x1f8e78> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #1 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ mvnseq r0, #132, 24 @ 0x8400 │ │ │ │ mvnseq r1, #132, 6 @ 0x10000002 │ │ │ │ - @ instruction: 0x03a510fa │ │ │ │ + @ instruction: 0x03a5113a │ │ │ │ mvnseq r1, #176, 6 @ 0xc0000002 │ │ │ │ biceq sp, r9, #68 @ 0x44 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -518560,15 +518560,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 206c10 <__cxa_atexit@plt+0x1fa694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4f928 │ │ │ │ + @ instruction: 0x03a4f968 │ │ │ │ mvnseq pc, #28, 6 @ 0x70000000 │ │ │ │ mvnseq pc, #56, 22 @ 0xe000 │ │ │ │ biceq r7, r9, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -518786,15 +518786,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 206f98 <__cxa_atexit@plt+0x1faa1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4f5b9 │ │ │ │ + @ instruction: 0x03a4f5f9 │ │ │ │ mvnseq lr, #148, 30 @ 0x250 │ │ │ │ mvnseq pc, #176, 14 @ 0x2c00000 │ │ │ │ biceq r7, r9, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -519983,15 +519983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 20824c <__cxa_atexit@plt+0x1fbcd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4e31e │ │ │ │ + @ instruction: 0x03a4e35e │ │ │ │ mvnseq sp, #224, 24 @ 0xe000 │ │ │ │ mvnseq lr, #172, 6 @ 0xb0000002 │ │ │ │ biceq r5, r9, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -520319,15 +520319,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 20878c <__cxa_atexit@plt+0x1fc210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4dde5 │ │ │ │ + @ instruction: 0x03a4de25 │ │ │ │ mvnseq sp, #160, 14 @ 0x2800000 │ │ │ │ mvnseq sp, #108, 28 @ 0x6c0 │ │ │ │ biceq r5, r9, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -521474,15 +521474,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 209990 <__cxa_atexit@plt+0x1fd414> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a4cc06 │ │ │ │ + @ instruction: 0x03a4cc46 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ mvnseq ip, #68, 26 @ 0x1100 │ │ │ │ biceq r4, r9, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -521518,15 +521518,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #28] @ 209a4c <__cxa_atexit@plt+0x1fd4d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a4cb8f │ │ │ │ + @ instruction: 0x03a4cbcf │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ mvnseq ip, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -523234,15 +523234,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 20b518 <__cxa_atexit@plt+0x1fef9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4b0c9 │ │ │ │ + @ instruction: 0x03a4b109 │ │ │ │ mvnseq sl, #20, 20 @ 0x14000 │ │ │ │ mvnseq fp, #48, 4 │ │ │ │ biceq r2, r9, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -523564,15 +523564,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 20ba40 <__cxa_atexit@plt+0x1ff4c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4abba │ │ │ │ + @ instruction: 0x03a4abfa │ │ │ │ mvnseq sl, #236, 8 @ 0xec000000 │ │ │ │ mvnseq sl, #8, 26 @ 0x200 │ │ │ │ biceq r2, r9, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -524727,15 +524727,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 20cc6c <__cxa_atexit@plt+0x2006f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a499a7 │ │ │ │ + @ instruction: 0x03a499e7 │ │ │ │ mvnseq r9, #192, 4 │ │ │ │ mvnseq r9, #140, 18 @ 0x230000 │ │ │ │ biceq r1, r9, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -524960,15 +524960,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 20d010 <__cxa_atexit@plt+0x200a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4960e │ │ │ │ + @ instruction: 0x03a4964e │ │ │ │ mvnseq r8, #28, 30 @ 0x70 │ │ │ │ mvnseq r9, #232, 10 @ 0x3a000000 │ │ │ │ biceq r1, r9, #252 @ 0xfc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -525096,15 +525096,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 20d230 <__cxa_atexit@plt+0x200cb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a493f8 │ │ │ │ + @ instruction: 0x03a49438 │ │ │ │ mvnseq r8, #252, 24 @ 0xfc00 │ │ │ │ mvnseq r9, #200, 6 @ 0x20000003 │ │ │ │ biceq r0, r9, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -525919,15 +525919,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 20df04 <__cxa_atexit@plt+0x201988> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 20df08 <__cxa_atexit@plt+0x20198c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a48785 │ │ │ │ + @ instruction: 0x03a487c5 │ │ │ │ mvnseq r8, #108, 16 @ 0x6c0000 │ │ │ │ mvnseq r8, #140, 2 @ 0x23 │ │ │ │ mvnseq r8, #140, 16 @ 0x8c0000 │ │ │ │ biceq r4, r9, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -525962,15 +525962,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 20dfb0 <__cxa_atexit@plt+0x201a34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a486a6 │ │ │ │ + @ instruction: 0x03a486e6 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ mvnseq r8, #36, 14 @ 0x900000 │ │ │ │ biceq r0, r9, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -525991,15 +525991,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 20e024 <__cxa_atexit@plt+0x201aa8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 20e028 <__cxa_atexit@plt+0x201aac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a485ff │ │ │ │ + @ instruction: 0x03a4863f │ │ │ │ mvnseq r8, #76, 14 @ 0x1300000 │ │ │ │ mvnseq r8, #108 @ 0x6c │ │ │ │ mvnseq r8, #108, 14 @ 0x1b00000 │ │ │ │ biceq r4, r9, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -527902,15 +527902,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 20fe08 <__cxa_atexit@plt+0x20388c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a468cc │ │ │ │ + @ instruction: 0x03a4690c │ │ │ │ mvnseq r6, #36, 2 │ │ │ │ mvnseq r6, #64, 18 @ 0x100000 │ │ │ │ biceq lr, r8, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -528332,15 +528332,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2104c0 <__cxa_atexit@plt+0x203f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4622c │ │ │ │ + @ instruction: 0x03a4626c │ │ │ │ mvnseq r5, #108, 20 @ 0x6c000 │ │ │ │ mvnseq r6, #136, 4 @ 0x80000008 │ │ │ │ biceq sp, r8, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -528558,15 +528558,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 210848 <__cxa_atexit@plt+0x2042cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a45ebd │ │ │ │ + @ instruction: 0x03a45efd │ │ │ │ mvnseq r5, #228, 12 @ 0xe400000 │ │ │ │ mvnseq r5, #0, 30 │ │ │ │ biceq sp, r8, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -528935,15 +528935,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 210e2c <__cxa_atexit@plt+0x2048b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a458f2 │ │ │ │ + @ instruction: 0x03a45932 │ │ │ │ mvnseq r5, #0, 2 │ │ │ │ mvnseq r5, #28, 18 @ 0x70000 │ │ │ │ biceq sp, r8, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -530197,15 +530197,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2121e4 <__cxa_atexit@plt+0x205c68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a44552 │ │ │ │ + @ instruction: 0x03a44592 │ │ │ │ mvnseq r3, #72, 26 @ 0x1200 │ │ │ │ mvnseq r4, #20, 8 @ 0x14000000 │ │ │ │ biceq fp, r8, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -530331,15 +530331,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2123fc <__cxa_atexit@plt+0x205e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a44343 │ │ │ │ + @ instruction: 0x03a44383 │ │ │ │ mvnseq r3, #48, 22 @ 0xc000 │ │ │ │ mvnseq r4, #252, 2 @ 0x3f │ │ │ │ biceq fp, r8, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -530465,15 +530465,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 212614 <__cxa_atexit@plt+0x206098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a44132 │ │ │ │ + @ instruction: 0x03a44172 │ │ │ │ mvnseq r3, #24, 18 @ 0x60000 │ │ │ │ mvnseq r3, #228, 30 @ 0x390 │ │ │ │ biceq fp, r8, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -530599,15 +530599,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 21282c <__cxa_atexit@plt+0x2062b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a43f25 │ │ │ │ + @ instruction: 0x03a43f65 │ │ │ │ mvnseq r3, #0, 14 │ │ │ │ mvnseq r3, #204, 26 @ 0x3300 │ │ │ │ biceq fp, r8, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -530733,15 +530733,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 212a44 <__cxa_atexit@plt+0x2064c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a43d15 │ │ │ │ + @ instruction: 0x03a43d55 │ │ │ │ mvnseq r3, #232, 8 @ 0xe8000000 │ │ │ │ mvnseq r3, #180, 22 @ 0x2d000 │ │ │ │ biceq fp, r8, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -530867,15 +530867,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 212c5c <__cxa_atexit@plt+0x2066e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a43b02 │ │ │ │ + @ instruction: 0x03a43b42 │ │ │ │ mvnseq r3, #208, 4 │ │ │ │ mvnseq r3, #156, 18 @ 0x270000 │ │ │ │ biceq fp, r8, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -531001,15 +531001,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 212e74 <__cxa_atexit@plt+0x2068f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a438ee │ │ │ │ + @ instruction: 0x03a4392e │ │ │ │ mvnseq r3, #184 @ 0xb8 │ │ │ │ mvnseq r3, #132, 14 @ 0x2100000 │ │ │ │ biceq fp, r8, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -531135,15 +531135,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 21308c <__cxa_atexit@plt+0x206b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a436e2 │ │ │ │ + @ instruction: 0x03a43722 │ │ │ │ mvnseq r2, #160, 28 @ 0xa00 │ │ │ │ mvnseq r3, #108, 10 @ 0x1b000000 │ │ │ │ biceq fp, r8, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -532127,15 +532127,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 214004 <__cxa_atexit@plt+0x207a88> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 214008 <__cxa_atexit@plt+0x207a8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a428bd │ │ │ │ + @ instruction: 0x03a428fd │ │ │ │ mvnseq r2, #108, 14 @ 0x1b00000 │ │ │ │ mvnseq r2, #140 @ 0x8c │ │ │ │ mvnseq r2, #140, 14 @ 0x2300000 │ │ │ │ biceq sl, r8, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -532158,15 +532158,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 214080 <__cxa_atexit@plt+0x207b04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 214084 <__cxa_atexit@plt+0x207b08> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4280e │ │ │ │ + @ instruction: 0x03a4284e │ │ │ │ mvnseq r2, #240, 12 @ 0xf000000 │ │ │ │ mvnseq r2, #16 │ │ │ │ mvnseq r2, #16, 14 @ 0x400000 │ │ │ │ biceq sl, r8, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -532189,15 +532189,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 2140fc <__cxa_atexit@plt+0x207b80> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 214100 <__cxa_atexit@plt+0x207b84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a4275f │ │ │ │ + @ instruction: 0x03a4279f │ │ │ │ mvnseq r2, #116, 12 @ 0x7400000 │ │ │ │ mvnseq r1, #148, 30 @ 0x250 │ │ │ │ mvnseq r2, #148, 12 @ 0x9400000 │ │ │ │ biceq sl, r8, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -532220,15 +532220,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 214178 <__cxa_atexit@plt+0x207bfc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 21417c <__cxa_atexit@plt+0x207c00> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a426b0 │ │ │ │ + @ instruction: 0x03a426f0 │ │ │ │ mvnseq r2, #248, 10 @ 0x3e000000 │ │ │ │ mvnseq r1, #24, 30 @ 0x60 │ │ │ │ mvnseq r2, #24, 12 @ 0x1800000 │ │ │ │ biceq sl, r8, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -532251,15 +532251,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 2141f4 <__cxa_atexit@plt+0x207c78> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 2141f8 <__cxa_atexit@plt+0x207c7c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a42601 │ │ │ │ + @ instruction: 0x03a42641 │ │ │ │ mvnseq r2, #124, 10 @ 0x1f000000 │ │ │ │ mvnseq r1, #156, 28 @ 0x9c0 │ │ │ │ mvnseq r2, #156, 10 @ 0x27000000 │ │ │ │ biceq sl, r8, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -532282,15 +532282,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 214270 <__cxa_atexit@plt+0x207cf4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 214274 <__cxa_atexit@plt+0x207cf8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a42552 │ │ │ │ + @ instruction: 0x03a42592 │ │ │ │ mvnseq r2, #0, 10 │ │ │ │ mvnseq r1, #32, 28 @ 0x200 │ │ │ │ mvnseq r2, #32, 10 @ 0x8000000 │ │ │ │ biceq sl, r8, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -532311,15 +532311,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 2142e4 <__cxa_atexit@plt+0x207d68> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 2142e8 <__cxa_atexit@plt+0x207d6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a424ab │ │ │ │ + @ instruction: 0x03a424eb │ │ │ │ mvnseq r2, #140, 8 @ 0x8c000000 │ │ │ │ mvnseq r1, #172, 26 @ 0x2b00 │ │ │ │ mvnseq r2, #172, 8 @ 0xac000000 │ │ │ │ biceq sl, r8, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -532340,15 +532340,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 214358 <__cxa_atexit@plt+0x207ddc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 21435c <__cxa_atexit@plt+0x207de0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a42404 │ │ │ │ + @ instruction: 0x03a42444 │ │ │ │ mvnseq r2, #24, 8 @ 0x18000000 │ │ │ │ mvnseq r1, #56, 26 @ 0xe00 │ │ │ │ mvnseq r2, #56, 8 @ 0x38000000 │ │ │ │ biceq lr, r8, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -533194,15 +533194,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2150b8 <__cxa_atexit@plt+0x208b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a41854 │ │ │ │ + @ instruction: 0x03a41894 │ │ │ │ mvnseq r0, #116, 28 @ 0x740 │ │ │ │ mvnseq r1, #64, 10 @ 0x10000000 │ │ │ │ biceq r9, r8, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -533214,15 +533214,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 215108 <__cxa_atexit@plt+0x208b8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a41808 │ │ │ │ + @ instruction: 0x03a41848 │ │ │ │ mvnseq r0, #36, 28 @ 0x240 │ │ │ │ mvnseq r1, #240, 8 @ 0xf0000000 │ │ │ │ biceq r8, r8, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -533234,15 +533234,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 215158 <__cxa_atexit@plt+0x208bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a417bd │ │ │ │ + @ instruction: 0x03a417fd │ │ │ │ mvnseq r0, #212, 26 @ 0x3500 │ │ │ │ mvnseq r1, #160, 8 @ 0xa0000000 │ │ │ │ biceq r8, r8, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -533254,15 +533254,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2151a8 <__cxa_atexit@plt+0x208c2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a41773 │ │ │ │ + @ instruction: 0x03a417b3 │ │ │ │ mvnseq r0, #132, 26 @ 0x2100 │ │ │ │ mvnseq r1, #80, 8 @ 0x50000000 │ │ │ │ biceq r8, r8, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -533274,15 +533274,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2151f8 <__cxa_atexit@plt+0x208c7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a41727 │ │ │ │ + @ instruction: 0x03a41767 │ │ │ │ mvnseq r0, #52, 26 @ 0xd00 │ │ │ │ mvnseq r1, #0, 8 │ │ │ │ biceq sp, r8, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -533321,15 +533321,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2152b4 <__cxa_atexit@plt+0x208d38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a41673 │ │ │ │ + @ instruction: 0x03a416b3 │ │ │ │ mvnseq r0, #120, 24 @ 0x7800 │ │ │ │ mvnseq r1, #68, 6 @ 0x10000001 │ │ │ │ biceq r8, r8, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -533902,15 +533902,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 215bc0 <__cxa_atexit@plt+0x209644> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 215bc4 <__cxa_atexit@plt+0x209648> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a40d5c │ │ │ │ + @ instruction: 0x03a40d9c │ │ │ │ mvnseq r0, #176, 22 @ 0x2c000 │ │ │ │ biceq sp, r8, #204 @ 0xcc │ │ │ │ mvnseq r0, #208, 8 @ 0xd0000000 │ │ │ │ mvnseq r0, #208, 22 @ 0x34000 │ │ │ │ biceq sp, r8, #136 @ 0x88 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -535814,15 +535814,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2179a8 <__cxa_atexit@plt+0x20b42c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3efbf │ │ │ │ + @ instruction: 0x03a3efff │ │ │ │ mvnseq lr, #132, 10 @ 0x21000000 │ │ │ │ mvnseq lr, #160, 26 @ 0x2800 │ │ │ │ biceq r6, r8, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -536244,15 +536244,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 218060 <__cxa_atexit@plt+0x20bae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3e91f │ │ │ │ + @ instruction: 0x03a3e95f │ │ │ │ mvnseq sp, #204, 28 @ 0xcc0 │ │ │ │ mvnseq lr, #232, 12 @ 0xe800000 │ │ │ │ biceq r5, r8, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -536470,15 +536470,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2183e8 <__cxa_atexit@plt+0x20be6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3e5b0 │ │ │ │ + @ instruction: 0x03a3e5f0 │ │ │ │ mvnseq sp, #68, 22 @ 0x11000 │ │ │ │ mvnseq lr, #96, 6 @ 0x80000001 │ │ │ │ biceq r5, r8, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -536828,15 +536828,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 218980 <__cxa_atexit@plt+0x20c404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3e031 │ │ │ │ + @ instruction: 0x03a3e071 │ │ │ │ mvnseq sp, #172, 10 @ 0x2b000000 │ │ │ │ mvnseq sp, #200, 26 @ 0x3200 │ │ │ │ biceq r5, r8, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -537853,15 +537853,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 219984 <__cxa_atexit@plt+0x20d408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3d045 │ │ │ │ + @ instruction: 0x03a3d085 │ │ │ │ mvnseq ip, #168, 10 @ 0x2a000000 │ │ │ │ mvnseq ip, #116, 24 @ 0x7400 │ │ │ │ biceq r4, r8, #136, 14 @ 0x2200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -537987,15 +537987,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 219b9c <__cxa_atexit@plt+0x20d620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3ce38 │ │ │ │ + @ instruction: 0x03a3ce78 │ │ │ │ mvnseq ip, #144, 6 @ 0x40000002 │ │ │ │ mvnseq ip, #92, 20 @ 0x5c000 │ │ │ │ biceq r4, r8, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -538121,15 +538121,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 219db4 <__cxa_atexit@plt+0x20d838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3cc29 │ │ │ │ + @ instruction: 0x03a3cc69 │ │ │ │ mvnseq ip, #120, 2 │ │ │ │ mvnseq ip, #68, 16 @ 0x440000 │ │ │ │ biceq r4, r8, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -538255,15 +538255,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 219fcc <__cxa_atexit@plt+0x20da50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3ca1e │ │ │ │ + @ instruction: 0x03a3ca5e │ │ │ │ mvnseq fp, #96, 30 @ 0x180 │ │ │ │ mvnseq ip, #44, 12 @ 0x2c00000 │ │ │ │ biceq r4, r8, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -538389,15 +538389,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 21a1e4 <__cxa_atexit@plt+0x20dc68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3c810 │ │ │ │ + @ instruction: 0x03a3c850 │ │ │ │ mvnseq fp, #72, 26 @ 0x1200 │ │ │ │ mvnseq ip, #20, 8 @ 0x14000000 │ │ │ │ biceq r3, r8, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -538523,15 +538523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 21a3fc <__cxa_atexit@plt+0x20de80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3c606 │ │ │ │ + @ instruction: 0x03a3c646 │ │ │ │ mvnseq fp, #48, 22 @ 0xc000 │ │ │ │ mvnseq ip, #252, 2 @ 0x3f │ │ │ │ biceq r3, r8, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -539335,15 +539335,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 21b0a4 <__cxa_atexit@plt+0x20eb28> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 21b0a8 <__cxa_atexit@plt+0x20eb2c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3ba51 │ │ │ │ + @ instruction: 0x03a3ba91 │ │ │ │ mvnseq fp, #204, 12 @ 0xcc00000 │ │ │ │ mvnseq sl, #236, 30 @ 0x3b0 │ │ │ │ mvnseq fp, #236, 12 @ 0xec00000 │ │ │ │ biceq r3, r8, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -539366,15 +539366,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 21b120 <__cxa_atexit@plt+0x20eba4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 21b124 <__cxa_atexit@plt+0x20eba8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3b9a2 │ │ │ │ + @ instruction: 0x03a3b9e2 │ │ │ │ mvnseq fp, #80, 12 @ 0x5000000 │ │ │ │ mvnseq sl, #112, 30 @ 0x1c0 │ │ │ │ mvnseq fp, #112, 12 @ 0x7000000 │ │ │ │ biceq r3, r8, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -539397,15 +539397,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 21b19c <__cxa_atexit@plt+0x20ec20> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 21b1a0 <__cxa_atexit@plt+0x20ec24> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3b8f3 │ │ │ │ + @ instruction: 0x03a3b933 │ │ │ │ mvnseq fp, #212, 10 @ 0x35000000 │ │ │ │ mvnseq sl, #244, 28 @ 0xf40 │ │ │ │ mvnseq fp, #244, 10 @ 0x3d000000 │ │ │ │ biceq r3, r8, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -539428,15 +539428,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 21b218 <__cxa_atexit@plt+0x20ec9c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 21b21c <__cxa_atexit@plt+0x20eca0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3b844 │ │ │ │ + @ instruction: 0x03a3b884 │ │ │ │ mvnseq fp, #88, 10 @ 0x16000000 │ │ │ │ mvnseq sl, #120, 28 @ 0x780 │ │ │ │ mvnseq fp, #120, 10 @ 0x1e000000 │ │ │ │ biceq r3, r8, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -539457,15 +539457,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 21b28c <__cxa_atexit@plt+0x20ed10> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 21b290 <__cxa_atexit@plt+0x20ed14> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3b79d │ │ │ │ + @ instruction: 0x03a3b7dd │ │ │ │ mvnseq fp, #228, 8 @ 0xe4000000 │ │ │ │ mvnseq sl, #4, 28 @ 0x40 │ │ │ │ mvnseq fp, #4, 10 @ 0x1000000 │ │ │ │ biceq r3, r8, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -539486,15 +539486,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 21b300 <__cxa_atexit@plt+0x20ed84> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 21b304 <__cxa_atexit@plt+0x20ed88> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3b6f6 │ │ │ │ + @ instruction: 0x03a3b736 │ │ │ │ mvnseq fp, #112, 8 @ 0x70000000 │ │ │ │ mvnseq sl, #144, 26 @ 0x2400 │ │ │ │ mvnseq fp, #144, 8 @ 0x90000000 │ │ │ │ biceq r7, r8, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -540938,15 +540938,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 21c9b8 <__cxa_atexit@plt+0x21043c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3a188 │ │ │ │ + @ instruction: 0x03a3a1c8 │ │ │ │ mvnseq r9, #116, 10 @ 0x1d000000 │ │ │ │ mvnseq r9, #144, 26 @ 0x2400 │ │ │ │ biceq r1, r8, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -541164,15 +541164,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 21cd40 <__cxa_atexit@plt+0x2107c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a39e19 │ │ │ │ + @ instruction: 0x03a39e59 │ │ │ │ mvnseq r9, #236, 2 @ 0x3b │ │ │ │ mvnseq r9, #8, 20 @ 0x8000 │ │ │ │ biceq r1, r8, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -542215,15 +542215,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 21ddac <__cxa_atexit@plt+0x211830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a38dc6 │ │ │ │ + @ instruction: 0x03a38e06 │ │ │ │ mvnseq r8, #128, 2 │ │ │ │ mvnseq r8, #76, 16 @ 0x4c0000 │ │ │ │ biceq r0, r8, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -542450,15 +542450,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 21e158 <__cxa_atexit@plt+0x211bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a38a26 │ │ │ │ + @ instruction: 0x03a38a66 │ │ │ │ mvnseq r7, #212, 26 @ 0x3500 │ │ │ │ mvnseq r8, #160, 8 @ 0xa0000000 │ │ │ │ biceq pc, r7, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -543299,15 +543299,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 21ee94 <__cxa_atexit@plt+0x212918> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a37d12 │ │ │ │ + @ instruction: 0x03a37d52 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ mvnseq r7, #64, 16 @ 0x400000 │ │ │ │ biceq pc, r7, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -543342,15 +543342,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #28] @ 21ef4c <__cxa_atexit@plt+0x2129d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a37c9b │ │ │ │ + @ instruction: 0x03a37cdb │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ mvnseq r7, #132, 14 @ 0x2100000 │ │ │ │ biceq r4, r8, #48, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -544848,15 +544848,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2206d0 <__cxa_atexit@plt+0x214154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a36521 │ │ │ │ + @ instruction: 0x03a36561 │ │ │ │ mvnseq r5, #92, 16 @ 0x5c0000 │ │ │ │ mvnseq r6, #120 @ 0x78 │ │ │ │ biceq sp, r7, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -545074,15 +545074,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 220a58 <__cxa_atexit@plt+0x2144dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a361b2 │ │ │ │ + @ instruction: 0x03a361f2 │ │ │ │ mvnseq r5, #212, 8 @ 0xd4000000 │ │ │ │ mvnseq r5, #240, 24 @ 0xf000 │ │ │ │ biceq sp, r7, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -546197,15 +546197,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 221be4 <__cxa_atexit@plt+0x215668> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3503f │ │ │ │ + @ instruction: 0x03a3507f │ │ │ │ mvnseq r4, #72, 6 @ 0x20000001 │ │ │ │ mvnseq r4, #20, 20 @ 0x14000 │ │ │ │ biceq ip, r7, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -546433,15 +546433,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 221f94 <__cxa_atexit@plt+0x215a18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a34c99 │ │ │ │ + @ instruction: 0x03a34cd9 │ │ │ │ mvnseq r3, #152, 30 @ 0x260 │ │ │ │ mvnseq r4, #100, 12 @ 0x6400000 │ │ │ │ biceq ip, r7, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -547406,15 +547406,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 222ec0 <__cxa_atexit@plt+0x216944> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a33d92 │ │ │ │ + @ instruction: 0x03a33dd2 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ mvnseq r3, #20, 16 @ 0x140000 │ │ │ │ biceq fp, r7, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -547450,15 +547450,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #28] @ 222f7c <__cxa_atexit@plt+0x216a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - @ instruction: 0x03a33d1b │ │ │ │ + @ instruction: 0x03a33d5b │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ mvnseq r3, #84, 14 @ 0x1500000 │ │ │ │ biceq fp, r7, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -549521,15 +549521,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 224fd4 <__cxa_atexit@plt+0x218a58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a31cc9 │ │ │ │ + @ instruction: 0x03a31d09 │ │ │ │ mvnseq r0, #88, 30 @ 0x160 │ │ │ │ mvnseq r1, #116, 14 @ 0x1d00000 │ │ │ │ biceq r9, r7, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -549948,15 +549948,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 225680 <__cxa_atexit@plt+0x219104> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a31635 │ │ │ │ + @ instruction: 0x03a31675 │ │ │ │ mvnseq r0, #172, 16 @ 0xac0000 │ │ │ │ mvnseq r1, #200 @ 0xc8 │ │ │ │ biceq r8, r7, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -550174,15 +550174,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 225a08 <__cxa_atexit@plt+0x21948c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a312c6 │ │ │ │ + @ instruction: 0x03a31306 │ │ │ │ mvnseq r0, #36, 10 @ 0x9000000 │ │ │ │ mvnseq r0, #64, 26 @ 0x1000 │ │ │ │ biceq r8, r7, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -550551,15 +550551,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 225fec <__cxa_atexit@plt+0x219a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a30cfb │ │ │ │ + @ instruction: 0x03a30d3b │ │ │ │ mvnseq pc, #64, 30 @ 0x100 │ │ │ │ mvnseq r0, #92, 14 @ 0x1700000 │ │ │ │ biceq r7, r7, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -551236,15 +551236,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 226aa0 <__cxa_atexit@plt+0x21a524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a3025f │ │ │ │ + @ instruction: 0x03a3029f │ │ │ │ mvnseq pc, #140, 8 @ 0x8c000000 │ │ │ │ mvnseq pc, #88, 22 @ 0x16000 │ │ │ │ biceq r7, r7, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -554127,15 +554127,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2297cc <__cxa_atexit@plt+0x21d250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2d53f │ │ │ │ + @ instruction: 0x03a2d57f │ │ │ │ mvnseq ip, #96, 14 @ 0x1800000 │ │ │ │ mvnseq ip, #124, 30 @ 0x1f0 │ │ │ │ biceq r4, r7, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -554557,15 +554557,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 229e84 <__cxa_atexit@plt+0x21d908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2ce9f │ │ │ │ + @ instruction: 0x03a2cedf │ │ │ │ mvnseq ip, #168 @ 0xa8 │ │ │ │ mvnseq ip, #196, 16 @ 0xc40000 │ │ │ │ biceq r4, r7, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -554783,15 +554783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 22a20c <__cxa_atexit@plt+0x21dc90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2cb30 │ │ │ │ + @ instruction: 0x03a2cb70 │ │ │ │ mvnseq fp, #32, 26 @ 0x800 │ │ │ │ mvnseq ip, #60, 10 @ 0xf000000 │ │ │ │ biceq r3, r7, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -555141,15 +555141,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 22a7a4 <__cxa_atexit@plt+0x21e228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2c5b1 │ │ │ │ + @ instruction: 0x03a2c5f1 │ │ │ │ mvnseq fp, #136, 14 @ 0x2200000 │ │ │ │ mvnseq fp, #164, 30 @ 0x290 │ │ │ │ biceq r3, r7, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -556166,15 +556166,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 22b7a8 <__cxa_atexit@plt+0x21f22c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2b5c5 │ │ │ │ + @ instruction: 0x03a2b605 │ │ │ │ mvnseq sl, #132, 14 @ 0x2100000 │ │ │ │ mvnseq sl, #80, 28 @ 0x500 │ │ │ │ biceq r2, r7, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -556300,15 +556300,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 22b9c0 <__cxa_atexit@plt+0x21f444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2b3b5 │ │ │ │ + @ instruction: 0x03a2b3f5 │ │ │ │ mvnseq sl, #108, 10 @ 0x1b000000 │ │ │ │ mvnseq sl, #56, 24 @ 0x3800 │ │ │ │ biceq r2, r7, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -556434,15 +556434,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 22bbd8 <__cxa_atexit@plt+0x21f65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2b1a6 │ │ │ │ + @ instruction: 0x03a2b1e6 │ │ │ │ mvnseq sl, #84, 6 @ 0x50000001 │ │ │ │ mvnseq sl, #32, 20 @ 0x20000 │ │ │ │ biceq r2, r7, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -556568,15 +556568,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 22bdf0 <__cxa_atexit@plt+0x21f874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2af96 │ │ │ │ + @ instruction: 0x03a2afd6 │ │ │ │ mvnseq sl, #60, 2 │ │ │ │ mvnseq sl, #8, 16 @ 0x80000 │ │ │ │ biceq r2, r7, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -556702,15 +556702,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 22c008 <__cxa_atexit@plt+0x21fa8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2ad87 │ │ │ │ + @ instruction: 0x03a2adc7 │ │ │ │ mvnseq r9, #36, 30 @ 0x90 │ │ │ │ mvnseq sl, #240, 10 @ 0x3c000000 │ │ │ │ biceq r2, r7, #4, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -556836,15 +556836,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 22c220 <__cxa_atexit@plt+0x21fca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a2ab76 │ │ │ │ + @ instruction: 0x03a2abb6 │ │ │ │ mvnseq r9, #12, 26 @ 0x300 │ │ │ │ mvnseq sl, #216, 6 @ 0x60000003 │ │ │ │ biceq r1, r7, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -557648,15 +557648,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 22cec8 <__cxa_atexit@plt+0x22094c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 22cecc <__cxa_atexit@plt+0x220950> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a29fbd │ │ │ │ + @ instruction: 0x03a29ffd │ │ │ │ mvnseq r9, #168, 16 @ 0xa80000 │ │ │ │ mvnseq r9, #200, 2 @ 0x32 │ │ │ │ mvnseq r9, #200, 16 @ 0xc80000 │ │ │ │ biceq r1, r7, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -557679,15 +557679,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 22cf44 <__cxa_atexit@plt+0x2209c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 22cf48 <__cxa_atexit@plt+0x2209cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a29f0e │ │ │ │ + @ instruction: 0x03a29f4e │ │ │ │ mvnseq r9, #44, 16 @ 0x2c0000 │ │ │ │ mvnseq r9, #76, 2 │ │ │ │ mvnseq r9, #76, 16 @ 0x4c0000 │ │ │ │ biceq r1, r7, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -557710,15 +557710,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 22cfc0 <__cxa_atexit@plt+0x220a44> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 22cfc4 <__cxa_atexit@plt+0x220a48> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a29e5f │ │ │ │ + @ instruction: 0x03a29e9f │ │ │ │ mvnseq r9, #176, 14 @ 0x2c00000 │ │ │ │ mvnseq r9, #208 @ 0xd0 │ │ │ │ mvnseq r9, #208, 14 @ 0x3400000 │ │ │ │ biceq r1, r7, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -557741,15 +557741,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 22d03c <__cxa_atexit@plt+0x220ac0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 22d040 <__cxa_atexit@plt+0x220ac4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a29db0 │ │ │ │ + @ instruction: 0x03a29df0 │ │ │ │ mvnseq r9, #52, 14 @ 0xd00000 │ │ │ │ mvnseq r9, #84 @ 0x54 │ │ │ │ mvnseq r9, #84, 14 @ 0x1500000 │ │ │ │ biceq r1, r7, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -557770,15 +557770,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 22d0b0 <__cxa_atexit@plt+0x220b34> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 22d0b4 <__cxa_atexit@plt+0x220b38> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a29d09 │ │ │ │ + @ instruction: 0x03a29d49 │ │ │ │ mvnseq r9, #192, 12 @ 0xc000000 │ │ │ │ mvnseq r8, #224, 30 @ 0x380 │ │ │ │ mvnseq r9, #224, 12 @ 0xe000000 │ │ │ │ biceq r1, r7, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -557799,15 +557799,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 22d124 <__cxa_atexit@plt+0x220ba8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 22d128 <__cxa_atexit@plt+0x220bac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0x03a29c62 │ │ │ │ + @ instruction: 0x03a29ca2 │ │ │ │ mvnseq r9, #76, 12 @ 0x4c00000 │ │ │ │ mvnseq r8, #108, 30 @ 0x1b0 │ │ │ │ mvnseq r9, #108, 12 @ 0x6c00000 │ │ │ │ biceq r6, r7, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -648569,15 +648569,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 285b74 <__cxa_atexit@plt+0x2795f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, sp, #92, 6 @ 0x70000001 │ │ │ │ + orrseq r1, sp, #156, 6 @ 0x70000002 │ │ │ │ mvneq r0, #184, 6 @ 0xe0000002 │ │ │ │ mvneq r0, #212, 22 @ 0x35000 │ │ │ │ biceq r8, r1, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -648974,15 +648974,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2861c8 <__cxa_atexit@plt+0x279c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, sp, #32, 26 @ 0x800 │ │ │ │ + orrseq r0, sp, #96, 26 @ 0x1800 │ │ │ │ mvneq pc, #100, 26 @ 0x1900 │ │ │ │ mvneq r0, #128, 10 @ 0x20000000 │ │ │ │ biceq r7, r1, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -649379,15 +649379,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28681c <__cxa_atexit@plt+0x27a2a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, sp, #228, 12 @ 0xe400000 │ │ │ │ + orrseq r0, sp, #36, 14 @ 0x900000 │ │ │ │ mvneq pc, #16, 14 @ 0x400000 │ │ │ │ mvneq pc, #44, 30 @ 0xb0 │ │ │ │ biceq r7, r1, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -649784,15 +649784,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 286e70 <__cxa_atexit@plt+0x27a8f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, sp, #168 @ 0xa8 │ │ │ │ + orrseq r0, sp, #232 @ 0xe8 │ │ │ │ mvneq pc, #188 @ 0xbc │ │ │ │ mvneq pc, #216, 16 @ 0xd80000 │ │ │ │ biceq r7, r1, #100, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -650189,15 +650189,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2874c4 <__cxa_atexit@plt+0x27af48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, ip, #108, 20 @ 0x6c000 │ │ │ │ + orrseq pc, ip, #172, 20 @ 0xac000 │ │ │ │ mvneq lr, #104, 20 @ 0x68000 │ │ │ │ mvneq pc, #132, 4 @ 0x40000008 │ │ │ │ biceq r6, r1, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -650594,15 +650594,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 287b18 <__cxa_atexit@plt+0x27b59c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, ip, #48, 8 @ 0x30000000 │ │ │ │ + orrseq pc, ip, #112, 8 @ 0x70000000 │ │ │ │ mvneq lr, #20, 8 @ 0x14000000 │ │ │ │ mvneq lr, #48, 24 @ 0x3000 │ │ │ │ biceq r6, r1, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -650999,15 +650999,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28816c <__cxa_atexit@plt+0x27bbf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, ip, #244, 26 @ 0x3d00 │ │ │ │ + orrseq lr, ip, #52, 28 @ 0x340 │ │ │ │ mvneq sp, #192, 26 @ 0x3000 │ │ │ │ mvneq lr, #220, 10 @ 0x37000000 │ │ │ │ biceq r5, r1, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -651404,15 +651404,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2887c0 <__cxa_atexit@plt+0x27c244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, ip, #184, 14 @ 0x2e00000 │ │ │ │ + orrseq lr, ip, #248, 14 @ 0x3e00000 │ │ │ │ mvneq sp, #108, 14 @ 0x1b00000 │ │ │ │ mvneq sp, #136, 30 @ 0x220 │ │ │ │ biceq r5, r1, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -651809,15 +651809,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 288e14 <__cxa_atexit@plt+0x27c898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, ip, #124, 2 │ │ │ │ + orrseq lr, ip, #188, 2 @ 0x2f │ │ │ │ mvneq sp, #24, 2 │ │ │ │ mvneq sp, #52, 18 @ 0xd0000 │ │ │ │ biceq r5, r1, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -652214,15 +652214,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 289468 <__cxa_atexit@plt+0x27ceec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, ip, #64, 22 @ 0x10000 │ │ │ │ + orrseq sp, ip, #128, 22 @ 0x20000 │ │ │ │ mvneq ip, #196, 20 @ 0xc4000 │ │ │ │ mvneq sp, #224, 4 │ │ │ │ biceq r4, r1, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -652619,15 +652619,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 289abc <__cxa_atexit@plt+0x27d540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, ip, #4, 10 @ 0x1000000 │ │ │ │ + orrseq sp, ip, #68, 10 @ 0x11000000 │ │ │ │ mvneq ip, #112, 8 @ 0x70000000 │ │ │ │ mvneq ip, #140, 24 @ 0x8c00 │ │ │ │ biceq r4, r1, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -653024,15 +653024,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28a110 <__cxa_atexit@plt+0x27db94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, ip, #200, 28 @ 0xc80 │ │ │ │ + orrseq ip, ip, #8, 30 │ │ │ │ mvneq fp, #28, 28 @ 0x1c0 │ │ │ │ mvneq ip, #56, 12 @ 0x3800000 │ │ │ │ biceq r3, r1, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -653429,15 +653429,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28a764 <__cxa_atexit@plt+0x27e1e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, ip, #140, 16 @ 0x8c0000 │ │ │ │ + orrseq ip, ip, #204, 16 @ 0xcc0000 │ │ │ │ mvneq fp, #200, 14 @ 0x3200000 │ │ │ │ mvneq fp, #228, 30 @ 0x390 │ │ │ │ biceq r3, r1, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -653834,15 +653834,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28adb8 <__cxa_atexit@plt+0x27e83c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, ip, #80, 4 │ │ │ │ + orrseq ip, ip, #144, 4 │ │ │ │ mvneq fp, #116, 2 │ │ │ │ mvneq fp, #144, 18 @ 0x240000 │ │ │ │ biceq r3, r1, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -654239,15 +654239,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28b40c <__cxa_atexit@plt+0x27ee90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, ip, #20, 24 @ 0x1400 │ │ │ │ + orrseq fp, ip, #84, 24 @ 0x5400 │ │ │ │ mvneq sl, #32, 22 @ 0x8000 │ │ │ │ mvneq fp, #60, 6 @ 0xf0000000 │ │ │ │ biceq r2, r1, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -654733,15 +654733,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28bbc4 <__cxa_atexit@plt+0x27f648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, ip, #116, 8 @ 0x74000000 │ │ │ │ + orrseq fp, ip, #180, 8 @ 0xb4000000 │ │ │ │ mvneq sl, #104, 6 @ 0xa0000001 │ │ │ │ mvneq sl, #132, 22 @ 0x21000 │ │ │ │ biceq r2, r1, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -655091,15 +655091,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28c15c <__cxa_atexit@plt+0x27fbe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, ip, #244, 28 @ 0xf40 │ │ │ │ + orrseq sl, ip, #52, 30 @ 0xd0 │ │ │ │ mvneq r9, #208, 26 @ 0x3400 │ │ │ │ mvneq sl, #236, 10 @ 0x3b000000 │ │ │ │ biceq r1, r1, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -655496,15 +655496,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28c7b0 <__cxa_atexit@plt+0x280234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, ip, #184, 16 @ 0xb80000 │ │ │ │ + orrseq sl, ip, #248, 16 @ 0xf80000 │ │ │ │ mvneq r9, #124, 14 @ 0x1f00000 │ │ │ │ mvneq r9, #152, 30 @ 0x260 │ │ │ │ biceq r1, r1, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -655901,15 +655901,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28ce04 <__cxa_atexit@plt+0x280888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, ip, #124, 4 @ 0xc0000007 │ │ │ │ + orrseq sl, ip, #188, 4 @ 0xc000000b │ │ │ │ mvneq r9, #40, 2 │ │ │ │ mvneq r9, #68, 18 @ 0x110000 │ │ │ │ biceq r1, r1, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -656306,15 +656306,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28d458 <__cxa_atexit@plt+0x280edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, ip, #64, 24 @ 0x4000 │ │ │ │ + orrseq r9, ip, #128, 24 @ 0x8000 │ │ │ │ mvneq r8, #212, 20 @ 0xd4000 │ │ │ │ mvneq r9, #240, 4 │ │ │ │ biceq r0, r1, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -656849,15 +656849,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28dcd4 <__cxa_atexit@plt+0x281758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, ip, #220, 6 @ 0x70000003 │ │ │ │ + orrseq r9, ip, #28, 8 @ 0x1c000000 │ │ │ │ mvneq r8, #88, 4 @ 0x80000005 │ │ │ │ mvneq r8, #116, 20 @ 0x74000 │ │ │ │ biceq r0, r1, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -657207,15 +657207,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28e26c <__cxa_atexit@plt+0x281cf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, ip, #92, 28 @ 0x5c0 │ │ │ │ + orrseq r8, ip, #156, 28 @ 0x9c0 │ │ │ │ mvneq r7, #192, 24 @ 0xc000 │ │ │ │ mvneq r8, #220, 8 @ 0xdc000000 │ │ │ │ biceq pc, r0, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -657612,15 +657612,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28e8c0 <__cxa_atexit@plt+0x282344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, ip, #32, 16 @ 0x200000 │ │ │ │ + orrseq r8, ip, #96, 16 @ 0x600000 │ │ │ │ mvneq r7, #108, 12 @ 0x6c00000 │ │ │ │ mvneq r7, #136, 28 @ 0x880 │ │ │ │ biceq pc, r0, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -658017,15 +658017,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28ef14 <__cxa_atexit@plt+0x282998> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, ip, #228, 2 @ 0x39 │ │ │ │ + orrseq r8, ip, #36, 4 @ 0x40000002 │ │ │ │ mvneq r7, #24 │ │ │ │ mvneq r7, #52, 16 @ 0x340000 │ │ │ │ biceq pc, r0, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -658422,15 +658422,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28f568 <__cxa_atexit@plt+0x282fec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, ip, #168, 22 @ 0x2a000 │ │ │ │ + orrseq r7, ip, #232, 22 @ 0x3a000 │ │ │ │ mvneq r6, #196, 18 @ 0x310000 │ │ │ │ mvneq r7, #224, 2 @ 0x38 │ │ │ │ biceq lr, r0, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -658827,15 +658827,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 28fbbc <__cxa_atexit@plt+0x283640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, ip, #108, 10 @ 0x1b000000 │ │ │ │ + orrseq r7, ip, #172, 10 @ 0x2b000000 │ │ │ │ mvneq r6, #112, 6 @ 0xc0000001 │ │ │ │ mvneq r6, #140, 22 @ 0x23000 │ │ │ │ biceq lr, r0, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -659232,15 +659232,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 290210 <__cxa_atexit@plt+0x283c94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, ip, #48, 30 @ 0xc0 │ │ │ │ + orrseq r6, ip, #112, 30 @ 0x1c0 │ │ │ │ mvneq r5, #28, 26 @ 0x700 │ │ │ │ mvneq r6, #56, 10 @ 0xe000000 │ │ │ │ biceq sp, r0, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -659637,15 +659637,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 290864 <__cxa_atexit@plt+0x2842e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, ip, #244, 16 @ 0xf40000 │ │ │ │ + orrseq r6, ip, #52, 18 @ 0xd0000 │ │ │ │ mvneq r5, #200, 12 @ 0xc800000 │ │ │ │ mvneq r5, #228, 28 @ 0xe40 │ │ │ │ biceq sp, r0, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -660143,15 +660143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 29104c <__cxa_atexit@plt+0x284ad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, ip, #36, 2 │ │ │ │ + orrseq r6, ip, #100, 2 │ │ │ │ mvneq r4, #224, 28 @ 0xe00 │ │ │ │ mvneq r5, #252, 12 @ 0xfc00000 │ │ │ │ biceq ip, r0, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -660501,15 +660501,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2915e4 <__cxa_atexit@plt+0x285068> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, ip, #164, 22 @ 0x29000 │ │ │ │ + orrseq r5, ip, #228, 22 @ 0x39000 │ │ │ │ mvneq r4, #72, 18 @ 0x120000 │ │ │ │ mvneq r5, #100, 2 │ │ │ │ biceq ip, r0, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -661009,15 +661009,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 291dd4 <__cxa_atexit@plt+0x285858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, ip, #204, 6 @ 0x30000003 │ │ │ │ + orrseq r5, ip, #12, 8 @ 0xc000000 │ │ │ │ mvneq r4, #88, 2 │ │ │ │ mvneq r4, #116, 18 @ 0x1d0000 │ │ │ │ biceq ip, r0, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -661311,15 +661311,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 29228c <__cxa_atexit@plt+0x285d10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, ip, #44, 30 @ 0xb0 │ │ │ │ + orrseq r4, ip, #108, 30 @ 0x1b0 │ │ │ │ mvneq r3, #160, 24 @ 0xa000 │ │ │ │ mvneq r4, #188, 8 @ 0xbc000000 │ │ │ │ biceq fp, r0, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -661716,15 +661716,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2928e0 <__cxa_atexit@plt+0x286364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, ip, #240, 16 @ 0xf00000 │ │ │ │ + orrseq r4, ip, #48, 18 @ 0xc0000 │ │ │ │ mvneq r3, #76, 12 @ 0x4c00000 │ │ │ │ mvneq r3, #104, 28 @ 0x680 │ │ │ │ biceq fp, r0, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -662121,15 +662121,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 292f34 <__cxa_atexit@plt+0x2869b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, ip, #180, 4 @ 0x4000000b │ │ │ │ + orrseq r4, ip, #244, 4 @ 0x4000000f │ │ │ │ mvneq r2, #248, 30 @ 0x3e0 │ │ │ │ mvneq r3, #20, 16 @ 0x140000 │ │ │ │ biceq fp, r0, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -662526,15 +662526,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 293588 <__cxa_atexit@plt+0x28700c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, ip, #120, 24 @ 0x7800 │ │ │ │ + orrseq r3, ip, #184, 24 @ 0xb800 │ │ │ │ mvneq r2, #164, 18 @ 0x290000 │ │ │ │ mvneq r3, #192, 2 @ 0x30 │ │ │ │ biceq sl, r0, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -662931,15 +662931,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 293bdc <__cxa_atexit@plt+0x287660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, ip, #60, 12 @ 0x3c00000 │ │ │ │ + orrseq r3, ip, #124, 12 @ 0x7c00000 │ │ │ │ mvneq r2, #80, 6 @ 0x40000001 │ │ │ │ mvneq r2, #108, 22 @ 0x1b000 │ │ │ │ biceq sl, r0, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -663336,15 +663336,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 294230 <__cxa_atexit@plt+0x287cb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, ip, #0 │ │ │ │ + orrseq r3, ip, #64 @ 0x40 │ │ │ │ mvneq r1, #252, 24 @ 0xfc00 │ │ │ │ mvneq r2, #24, 10 @ 0x6000000 │ │ │ │ biceq r9, r0, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -663741,15 +663741,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 294884 <__cxa_atexit@plt+0x288308> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, ip, #196, 18 @ 0x310000 │ │ │ │ + orrseq r2, ip, #4, 20 @ 0x4000 │ │ │ │ mvneq r1, #168, 12 @ 0xa800000 │ │ │ │ mvneq r1, #196, 28 @ 0xc40 │ │ │ │ biceq r9, r0, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -682934,15 +682934,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2a7468 <__cxa_atexit@plt+0x29aeec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, sl, #248, 26 @ 0x3e00 │ │ │ │ + orrseq pc, sl, #56, 28 @ 0x380 │ │ │ │ mvneq lr, #196, 20 @ 0xc4000 │ │ │ │ mvneq pc, #224, 4 │ │ │ │ @ instruction: 0x03bf6b6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -683113,15 +683113,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2a7734 <__cxa_atexit@plt+0x29b1b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, sl, #70656 @ 0x11400 │ │ │ │ + orrseq pc, sl, #136192 @ 0x21400 │ │ │ │ mvneq lr, #248, 14 @ 0x3e00000 │ │ │ │ mvneq pc, #20 │ │ │ │ @ instruction: 0x03bf68a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -683358,15 +683358,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2a7b08 <__cxa_atexit@plt+0x29b58c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, sl, #36175872 @ 0x2280000 │ │ │ │ + orrseq pc, sl, #52953088 @ 0x3280000 │ │ │ │ mvneq lr, #36, 8 @ 0x24000000 │ │ │ │ mvneq lr, #64, 24 @ 0x4000 │ │ │ │ @ instruction: 0x03bf64cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -683910,15 +683910,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2a83a8 <__cxa_atexit@plt+0x29be2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, sl, #2, 30 │ │ │ │ + orrseq lr, sl, #264 @ 0x108 │ │ │ │ mvneq sp, #132, 22 @ 0x21000 │ │ │ │ mvneq lr, #160, 6 @ 0x80000002 │ │ │ │ @ instruction: 0x03bf5c2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -684089,15 +684089,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2a8674 <__cxa_atexit@plt+0x29c0f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, sl, #20224 @ 0x4f00 │ │ │ │ + orrseq lr, sl, #36608 @ 0x8f00 │ │ │ │ mvneq sp, #184, 16 @ 0xb80000 │ │ │ │ mvneq lr, #212 @ 0xd4 │ │ │ │ @ instruction: 0x03bf5960 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -684334,15 +684334,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2a8a48 <__cxa_atexit@plt+0x29c4cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, sl, #148, 16 @ 0x940000 │ │ │ │ + orrseq lr, sl, #212, 16 @ 0xd40000 │ │ │ │ mvneq sp, #228, 8 @ 0xe4000000 │ │ │ │ mvneq sp, #0, 26 │ │ │ │ @ instruction: 0x03bf558c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -684886,15 +684886,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2a92e8 <__cxa_atexit@plt+0x29cd6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, sl, #12 │ │ │ │ + orrseq lr, sl, #76 @ 0x4c │ │ │ │ mvneq ip, #68, 24 @ 0x4400 │ │ │ │ mvneq sp, #96, 8 @ 0x60000000 │ │ │ │ @ instruction: 0x03bf4cec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -685065,15 +685065,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2a95b4 <__cxa_atexit@plt+0x29d038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, sl, #5696 @ 0x1640 │ │ │ │ + orrseq sp, sl, #9792 @ 0x2640 │ │ │ │ mvneq ip, #120, 18 @ 0x1e0000 │ │ │ │ mvneq sp, #148, 2 @ 0x25 │ │ │ │ @ instruction: 0x03bf4a20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -685310,15 +685310,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2a9988 <__cxa_atexit@plt+0x29d40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, sl, #2588672 @ 0x278000 │ │ │ │ + orrseq sp, sl, #3637248 @ 0x378000 │ │ │ │ mvneq ip, #164, 10 @ 0x29000000 │ │ │ │ mvneq ip, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0x03bf464c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -685862,15 +685862,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2aa228 <__cxa_atexit@plt+0x29dcac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, sl, #-2147483643 @ 0x80000005 │ │ │ │ + orrseq sp, sl, #-2147483627 @ 0x80000015 │ │ │ │ mvneq fp, #4, 26 @ 0x100 │ │ │ │ mvneq ip, #32, 10 @ 0x8000000 │ │ │ │ @ instruction: 0x03bf3dac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -686041,15 +686041,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2aa4f4 <__cxa_atexit@plt+0x29df78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, sl, #1584 @ 0x630 │ │ │ │ + orrseq ip, sl, #2608 @ 0xa30 │ │ │ │ mvneq fp, #56, 20 @ 0x38000 │ │ │ │ mvneq ip, #84, 4 @ 0x40000005 │ │ │ │ @ instruction: 0x03bf3ae0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -686286,15 +686286,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2aa8c8 <__cxa_atexit@plt+0x29e34c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, sl, #168, 20 @ 0xa8000 │ │ │ │ + orrseq ip, sl, #232, 20 @ 0xe8000 │ │ │ │ mvneq fp, #100, 12 @ 0x6400000 │ │ │ │ mvneq fp, #128, 28 @ 0x800 │ │ │ │ @ instruction: 0x03bf370c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -686838,15 +686838,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ab168 <__cxa_atexit@plt+0x29ebec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, sl, #32, 4 │ │ │ │ + orrseq ip, sl, #96, 4 │ │ │ │ mvneq sl, #196, 26 @ 0x3100 │ │ │ │ mvneq fp, #224, 10 @ 0x38000000 │ │ │ │ @ instruction: 0x03bf2e6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -687017,15 +687017,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ab434 <__cxa_atexit@plt+0x29eeb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, sl, #436 @ 0x1b4 │ │ │ │ + orrseq fp, sl, #692 @ 0x2b4 │ │ │ │ mvneq sl, #248, 20 @ 0xf8000 │ │ │ │ mvneq fp, #20, 6 @ 0x50000000 │ │ │ │ @ instruction: 0x03bf2ba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -687262,15 +687262,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ab808 <__cxa_atexit@plt+0x29f28c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, sl, #182272 @ 0x2c800 │ │ │ │ + orrseq fp, sl, #247808 @ 0x3c800 │ │ │ │ mvneq sl, #36, 14 @ 0x900000 │ │ │ │ mvneq sl, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0x03bf27cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -687814,15 +687814,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ac0a8 <__cxa_atexit@plt+0x29fb2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, sl, #-1476395008 @ 0xa8000000 │ │ │ │ + orrseq fp, sl, #-1476395007 @ 0xa8000001 │ │ │ │ mvneq r9, #132, 28 @ 0x840 │ │ │ │ mvneq sl, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0x03bf1f2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -687993,15 +687993,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ac374 <__cxa_atexit@plt+0x29fdf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, sl, #119 @ 0x77 │ │ │ │ + orrseq fp, sl, #183 @ 0xb7 │ │ │ │ mvneq r9, #184, 22 @ 0x2e000 │ │ │ │ mvneq sl, #212, 6 @ 0x50000003 │ │ │ │ @ instruction: 0x03bf1c60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -688238,15 +688238,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ac748 <__cxa_atexit@plt+0x2a01cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, sl, #188, 24 @ 0xbc00 │ │ │ │ + orrseq sl, sl, #252, 24 @ 0xfc00 │ │ │ │ mvneq r9, #228, 14 @ 0x3900000 │ │ │ │ mvneq sl, #0 │ │ │ │ @ instruction: 0x03bf188c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -688790,15 +688790,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2acfe8 <__cxa_atexit@plt+0x2a0a6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, sl, #52, 8 @ 0x34000000 │ │ │ │ + orrseq sl, sl, #116, 8 @ 0x74000000 │ │ │ │ mvneq r8, #68, 30 @ 0x110 │ │ │ │ mvneq r9, #96, 14 @ 0x1800000 │ │ │ │ @ instruction: 0x03bf0fec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -688969,15 +688969,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ad2b4 <__cxa_atexit@plt+0x2a0d38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, sl, #1073741856 @ 0x40000020 │ │ │ │ + orrseq sl, sl, #1073741872 @ 0x40000030 │ │ │ │ mvneq r8, #120, 24 @ 0x7800 │ │ │ │ mvneq r9, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0x03bf0d20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -689214,15 +689214,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ad688 <__cxa_atexit@plt+0x2a110c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, sl, #12672 @ 0x3180 │ │ │ │ + orrseq r9, sl, #6, 28 @ 0x60 │ │ │ │ mvneq r8, #164, 16 @ 0xa40000 │ │ │ │ mvneq r9, #192 @ 0xc0 │ │ │ │ @ instruction: 0x03bf094c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -689766,15 +689766,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2adf28 <__cxa_atexit@plt+0x2a19ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, sl, #260046848 @ 0xf800000 │ │ │ │ + orrseq r9, sl, #528482304 @ 0x1f800000 │ │ │ │ mvneq r8, #4 │ │ │ │ mvneq r8, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0x03bf00ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -689945,15 +689945,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ae1f4 <__cxa_atexit@plt+0x2a1c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, sl, #-1342177272 @ 0xb0000008 │ │ │ │ + orrseq r9, sl, #-1342177268 @ 0xb000000c │ │ │ │ mvneq r7, #56, 26 @ 0xe00 │ │ │ │ mvneq r8, #84, 10 @ 0x15000000 │ │ │ │ @ instruction: 0x03befde0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -690190,15 +690190,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ae5c8 <__cxa_atexit@plt+0x2a204c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, sl, #208, 28 @ 0xd00 │ │ │ │ + orrseq r8, sl, #16, 30 @ 0x40 │ │ │ │ mvneq r7, #100, 18 @ 0x190000 │ │ │ │ mvneq r8, #128, 2 │ │ │ │ @ instruction: 0x03befa0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -690914,15 +690914,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2af118 <__cxa_atexit@plt+0x2a2b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, sl, #152, 6 @ 0x60000002 │ │ │ │ + orrseq r8, sl, #216, 6 @ 0x60000003 │ │ │ │ mvneq r6, #20, 28 @ 0x140 │ │ │ │ mvneq r7, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0x03beeebc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -691136,15 +691136,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2af490 <__cxa_atexit@plt+0x2a2f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, sl, #57 @ 0x39 │ │ │ │ + orrseq r8, sl, #121 @ 0x79 │ │ │ │ mvneq r6, #156, 20 @ 0x9c000 │ │ │ │ mvneq r7, #184, 4 @ 0x8000000b │ │ │ │ @ instruction: 0x03beeb44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -692010,15 +692010,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b0238 <__cxa_atexit@plt+0x2a3cbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, sl, #-1610612726 @ 0xa000000a │ │ │ │ + orrseq r7, sl, #-1610612722 @ 0xa000000e │ │ │ │ mvneq r5, #244, 24 @ 0xf400 │ │ │ │ mvneq r6, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0x03bedd9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -692189,15 +692189,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b0504 <__cxa_atexit@plt+0x2a3f88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, sl, #988 @ 0x3dc │ │ │ │ + orrseq r7, sl, #55 @ 0x37 │ │ │ │ mvneq r5, #40, 20 @ 0x28000 │ │ │ │ mvneq r6, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0x03bedad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -692434,15 +692434,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b08d8 <__cxa_atexit@plt+0x2a435c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, sl, #60, 24 @ 0x3c00 │ │ │ │ + orrseq r6, sl, #124, 24 @ 0x7c00 │ │ │ │ mvneq r5, #84, 12 @ 0x5400000 │ │ │ │ mvneq r5, #112, 28 @ 0x700 │ │ │ │ @ instruction: 0x03bed6fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -692986,15 +692986,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b1178 <__cxa_atexit@plt+0x2a4bfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, sl, #180, 6 @ 0xd0000002 │ │ │ │ + orrseq r6, sl, #244, 6 @ 0xd0000003 │ │ │ │ mvneq r4, #180, 26 @ 0x2d00 │ │ │ │ mvneq r5, #208, 10 @ 0x34000000 │ │ │ │ @ instruction: 0x03bece5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -693165,15 +693165,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b1444 <__cxa_atexit@plt+0x2a4ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, sl, #1073741824 @ 0x40000000 │ │ │ │ + orrseq r6, sl, #1073741840 @ 0x40000010 │ │ │ │ mvneq r4, #232, 20 @ 0xe8000 │ │ │ │ mvneq r5, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0x03becb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -693410,15 +693410,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b1818 <__cxa_atexit@plt+0x2a529c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, sl, #4480 @ 0x1180 │ │ │ │ + orrseq r5, sl, #8576 @ 0x2180 │ │ │ │ mvneq r4, #20, 14 @ 0x500000 │ │ │ │ mvneq r4, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0x03bec7bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -693962,15 +693962,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b20b8 <__cxa_atexit@plt+0x2a5b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, sl, #-1107296256 @ 0xbe000000 │ │ │ │ + orrseq r5, sl, #-33554432 @ 0xfe000000 │ │ │ │ mvneq r3, #116, 28 @ 0x740 │ │ │ │ mvneq r4, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0x03bebf1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -694141,15 +694141,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b2384 <__cxa_atexit@plt+0x2a5e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, sl, #-1342177280 @ 0xb0000000 │ │ │ │ + orrseq r5, sl, #-1342177276 @ 0xb0000004 │ │ │ │ mvneq r3, #168, 22 @ 0x2a000 │ │ │ │ mvneq r4, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0x03bebc50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -694386,15 +694386,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b2758 <__cxa_atexit@plt+0x2a61dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, sl, #80, 28 @ 0x500 │ │ │ │ + orrseq r4, sl, #144, 28 @ 0x900 │ │ │ │ mvneq r3, #212, 14 @ 0x3500000 │ │ │ │ mvneq r3, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0x03beb87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -694938,15 +694938,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b2ff8 <__cxa_atexit@plt+0x2a6a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, sl, #200, 10 @ 0x32000000 │ │ │ │ + orrseq r4, sl, #8, 12 @ 0x800000 │ │ │ │ mvneq r2, #52, 30 @ 0xd0 │ │ │ │ mvneq r3, #80, 14 @ 0x1400000 │ │ │ │ @ instruction: 0x03beafdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -695117,15 +695117,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b32c4 <__cxa_atexit@plt+0x2a6d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, sl, #1409286144 @ 0x54000000 │ │ │ │ + orrseq r4, sl, #1409286145 @ 0x54000001 │ │ │ │ mvneq r2, #104, 24 @ 0x6800 │ │ │ │ mvneq r3, #132, 8 @ 0x84000000 │ │ │ │ @ instruction: 0x03bead10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -695362,15 +695362,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b3698 <__cxa_atexit@plt+0x2a711c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, sl, #360 @ 0x168 │ │ │ │ + orrseq r3, sl, #616 @ 0x268 │ │ │ │ mvneq r2, #148, 16 @ 0x940000 │ │ │ │ mvneq r3, #176 @ 0xb0 │ │ │ │ @ instruction: 0x03bea93c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -695914,15 +695914,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b3f38 <__cxa_atexit@plt+0x2a79bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, sl, #220200960 @ 0xd200000 │ │ │ │ + orrseq r3, sl, #4718592 @ 0x480000 │ │ │ │ mvneq r1, #244, 30 @ 0x3d0 │ │ │ │ mvneq r2, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0x03bea09c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -696093,15 +696093,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b4204 <__cxa_atexit@plt+0x2a7c88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, sl, #520093696 @ 0x1f000000 │ │ │ │ + orrseq r3, sl, #1593835520 @ 0x5f000000 │ │ │ │ mvneq r1, #40, 26 @ 0xa00 │ │ │ │ mvneq r2, #68, 10 @ 0x11000000 │ │ │ │ @ instruction: 0x03be9dd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -696338,15 +696338,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b45d8 <__cxa_atexit@plt+0x2a805c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, sl, #100 @ 0x64 │ │ │ │ + orrseq r3, sl, #164 @ 0xa4 │ │ │ │ mvneq r1, #84, 18 @ 0x150000 │ │ │ │ mvneq r2, #112, 2 │ │ │ │ @ instruction: 0x03be99fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -696890,15 +696890,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b4e78 <__cxa_atexit@plt+0x2a88fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, sl, #220, 14 @ 0x3700000 │ │ │ │ + orrseq r2, sl, #28, 16 @ 0x1c0000 │ │ │ │ mvneq r1, #180 @ 0xb4 │ │ │ │ mvneq r1, #208, 16 @ 0xd00000 │ │ │ │ @ instruction: 0x03be915c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -697069,15 +697069,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b5144 <__cxa_atexit@plt+0x2a8bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, sl, #171966464 @ 0xa400000 │ │ │ │ + orrseq r2, sl, #440401920 @ 0x1a400000 │ │ │ │ mvneq r0, #232, 26 @ 0x3a00 │ │ │ │ mvneq r1, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0x03be8e90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -697314,15 +697314,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b5518 <__cxa_atexit@plt+0x2a8f9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, sl, #-2147483621 @ 0x8000001b │ │ │ │ + orrseq r2, sl, #-2147483605 @ 0x8000002b │ │ │ │ mvneq r0, #20, 20 @ 0x14000 │ │ │ │ mvneq r1, #48, 4 │ │ │ │ @ instruction: 0x03be8abc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -697866,15 +697866,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b5db8 <__cxa_atexit@plt+0x2a983c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, sl, #15073280 @ 0xe60000 │ │ │ │ + orrseq r1, sl, #622592 @ 0x98000 │ │ │ │ mvneq r0, #116, 2 │ │ │ │ mvneq r0, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0x03be821c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -698045,15 +698045,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b6084 <__cxa_atexit@plt+0x2a9b08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, sl, #53477376 @ 0x3300000 │ │ │ │ + orrseq r1, sl, #120586240 @ 0x7300000 │ │ │ │ mvneq pc, #168, 28 @ 0xa80 │ │ │ │ mvneq r0, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0x03be7f50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -698290,15 +698290,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b6458 <__cxa_atexit@plt+0x2a9edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, sl, #120, 4 @ 0x80000007 │ │ │ │ + orrseq r1, sl, #184, 4 @ 0x8000000b │ │ │ │ mvneq pc, #212, 20 @ 0xd4000 │ │ │ │ mvneq r0, #240, 4 │ │ │ │ @ instruction: 0x03be7b7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -699057,15 +699057,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b7054 <__cxa_atexit@plt+0x2aaad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, sl, #148, 12 @ 0x9400000 │ │ │ │ + orrseq r0, sl, #212, 12 @ 0xd400000 │ │ │ │ mvneq lr, #216, 28 @ 0xd80 │ │ │ │ mvneq pc, #244, 12 @ 0xf400000 │ │ │ │ @ instruction: 0x03be6f80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -699279,15 +699279,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b73cc <__cxa_atexit@plt+0x2aae50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, sl, #-738197504 @ 0xd4000000 │ │ │ │ + orrseq r0, sl, #-738197503 @ 0xd4000001 │ │ │ │ mvneq lr, #96, 22 @ 0x18000 │ │ │ │ mvneq pc, #124, 6 @ 0xf0000001 │ │ │ │ @ instruction: 0x03be6c08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -700312,15 +700312,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b83f0 <__cxa_atexit@plt+0x2abe74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r9, #-1476395008 @ 0xa8000000 │ │ │ │ + orrseq pc, r9, #-1476395007 @ 0xa8000001 │ │ │ │ mvneq sp, #60, 22 @ 0xf000 │ │ │ │ mvneq lr, #88, 6 @ 0x60000001 │ │ │ │ @ instruction: 0x03be5be4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -700534,15 +700534,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b8768 <__cxa_atexit@plt+0x2ac1ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r9, #812 @ 0x32c │ │ │ │ + orrseq pc, r9, #11 │ │ │ │ mvneq sp, #196, 14 @ 0x3100000 │ │ │ │ mvneq sp, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0x03be586c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -701363,15 +701363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b945c <__cxa_atexit@plt+0x2acee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r9, #240, 4 │ │ │ │ + orrseq lr, r9, #48, 6 @ 0xc0000000 │ │ │ │ mvneq ip, #208, 20 @ 0xd0000 │ │ │ │ mvneq sp, #236, 4 @ 0xc000000e │ │ │ │ @ instruction: 0x03be4b78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -701542,15 +701542,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b9728 <__cxa_atexit@plt+0x2ad1ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r9, #61 @ 0x3d │ │ │ │ + orrseq lr, r9, #125 @ 0x7d │ │ │ │ mvneq ip, #4, 16 @ 0x40000 │ │ │ │ mvneq sp, #32 │ │ │ │ @ instruction: 0x03be48ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -701787,15 +701787,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2b9afc <__cxa_atexit@plt+0x2ad580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r9, #33280 @ 0x8200 │ │ │ │ + orrseq sp, r9, #49664 @ 0xc200 │ │ │ │ mvneq ip, #48, 8 @ 0x30000000 │ │ │ │ mvneq ip, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0x03be44d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -702339,15 +702339,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ba39c <__cxa_atexit@plt+0x2ade20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r9, #-402653181 @ 0xe8000003 │ │ │ │ + orrseq sp, r9, #973078528 @ 0x3a000000 │ │ │ │ mvneq fp, #144, 22 @ 0x24000 │ │ │ │ mvneq ip, #172, 6 @ 0xb0000002 │ │ │ │ @ instruction: 0x03be3c38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -702518,15 +702518,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ba668 <__cxa_atexit@plt+0x2ae0ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r9, #-1073741807 @ 0xc0000011 │ │ │ │ + orrseq sp, r9, #-1073741791 @ 0xc0000021 │ │ │ │ mvneq fp, #196, 16 @ 0xc40000 │ │ │ │ mvneq ip, #224 @ 0xe0 │ │ │ │ @ instruction: 0x03be396c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -702763,15 +702763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2baa3c <__cxa_atexit@plt+0x2ae4c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r9, #140, 26 @ 0x2300 │ │ │ │ + orrseq ip, r9, #204, 26 @ 0x3300 │ │ │ │ mvneq fp, #240, 8 @ 0xf0000000 │ │ │ │ mvneq fp, #12, 26 @ 0x300 │ │ │ │ @ instruction: 0x03be3598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -703315,15 +703315,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bb2dc <__cxa_atexit@plt+0x2aed60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r9, #4, 10 @ 0x1000000 │ │ │ │ + orrseq ip, r9, #68, 10 @ 0x11000000 │ │ │ │ mvneq sl, #80, 24 @ 0x5000 │ │ │ │ mvneq fp, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0x03be2cf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -703494,15 +703494,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bb5a8 <__cxa_atexit@plt+0x2af02c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r9, #268435461 @ 0x10000005 │ │ │ │ + orrseq ip, r9, #268435465 @ 0x10000009 │ │ │ │ mvneq sl, #132, 18 @ 0x210000 │ │ │ │ mvneq fp, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0x03be2a2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -703739,15 +703739,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bb97c <__cxa_atexit@plt+0x2af400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r9, #2400 @ 0x960 │ │ │ │ + orrseq fp, r9, #3424 @ 0xd60 │ │ │ │ mvneq sl, #176, 10 @ 0x2c000000 │ │ │ │ mvneq sl, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0x03be2658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -704291,15 +704291,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bc21c <__cxa_atexit@plt+0x2afca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r9, #14680064 @ 0xe00000 │ │ │ │ + orrseq fp, r9, #81788928 @ 0x4e00000 │ │ │ │ mvneq r9, #16, 26 @ 0x400 │ │ │ │ mvneq sl, #44, 10 @ 0xb000000 │ │ │ │ @ instruction: 0x03be1db8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -704470,15 +704470,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bc4e8 <__cxa_atexit@plt+0x2aff6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r9, #1811939329 @ 0x6c000001 │ │ │ │ + orrseq fp, r9, #1811939330 @ 0x6c000002 │ │ │ │ mvneq r9, #68, 20 @ 0x44000 │ │ │ │ mvneq sl, #96, 4 │ │ │ │ @ instruction: 0x03be1aec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -704715,15 +704715,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bc8bc <__cxa_atexit@plt+0x2b0340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r9, #160, 30 @ 0x280 │ │ │ │ + orrseq sl, r9, #224, 30 @ 0x380 │ │ │ │ mvneq r9, #112, 12 @ 0x7000000 │ │ │ │ mvneq r9, #140, 28 @ 0x8c0 │ │ │ │ @ instruction: 0x03be1718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -705267,15 +705267,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bd15c <__cxa_atexit@plt+0x2b0be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r9, #24, 14 @ 0x600000 │ │ │ │ + orrseq sl, r9, #88, 14 @ 0x1600000 │ │ │ │ mvneq r8, #208, 26 @ 0x3400 │ │ │ │ mvneq r9, #236, 10 @ 0x3b000000 │ │ │ │ @ instruction: 0x03be0e78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -705446,15 +705446,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bd428 <__cxa_atexit@plt+0x2b0eac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r9, #1694498816 @ 0x65000000 │ │ │ │ + orrseq sl, r9, #-1526726656 @ 0xa5000000 │ │ │ │ mvneq r8, #4, 22 @ 0x1000 │ │ │ │ mvneq r9, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0x03be0bac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -705691,15 +705691,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bd7fc <__cxa_atexit@plt+0x2b1280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r9, #170 @ 0xaa │ │ │ │ + orrseq sl, r9, #234 @ 0xea │ │ │ │ mvneq r8, #48, 14 @ 0xc00000 │ │ │ │ mvneq r8, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0x03be07d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -706243,15 +706243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2be09c <__cxa_atexit@plt+0x2b1b20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r9, #2228224 @ 0x220000 │ │ │ │ + orrseq r9, r9, #6422528 @ 0x620000 │ │ │ │ mvneq r7, #144, 28 @ 0x900 │ │ │ │ mvneq r8, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0x03bdff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -706422,15 +706422,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2be368 <__cxa_atexit@plt+0x2b1dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r9, #465567744 @ 0x1bc00000 │ │ │ │ + orrseq r9, r9, #734003200 @ 0x2bc00000 │ │ │ │ mvneq r7, #196, 22 @ 0x31000 │ │ │ │ mvneq r8, #224, 6 @ 0x80000003 │ │ │ │ @ instruction: 0x03bdfc6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -706667,15 +706667,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2be73c <__cxa_atexit@plt+0x2b21c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r9, #180, 2 @ 0x2d │ │ │ │ + orrseq r9, r9, #244, 2 @ 0x3d │ │ │ │ mvneq r7, #240, 14 @ 0x3c00000 │ │ │ │ mvneq r8, #12 │ │ │ │ @ instruction: 0x03bdf898 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -707219,15 +707219,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2befdc <__cxa_atexit@plt+0x2b2a60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r9, #44, 18 @ 0xb0000 │ │ │ │ + orrseq r8, r9, #108, 18 @ 0x1b0000 │ │ │ │ mvneq r6, #80, 30 @ 0x140 │ │ │ │ mvneq r7, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0x03bdeff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -707398,15 +707398,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bf2a8 <__cxa_atexit@plt+0x2b2d2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r9, #126877696 @ 0x7900000 │ │ │ │ + orrseq r8, r9, #193986560 @ 0xb900000 │ │ │ │ mvneq r6, #132, 24 @ 0x8400 │ │ │ │ mvneq r7, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0x03bded2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -707643,15 +707643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bf67c <__cxa_atexit@plt+0x2b3100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r9, #-536870901 @ 0xe000000b │ │ │ │ + orrseq r8, r9, #-536870897 @ 0xe000000f │ │ │ │ mvneq r6, #176, 16 @ 0xb00000 │ │ │ │ mvneq r7, #204 @ 0xcc │ │ │ │ @ instruction: 0x03bde958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -708195,15 +708195,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2bff1c <__cxa_atexit@plt+0x2b39a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r9, #221184 @ 0x36000 │ │ │ │ + orrseq r7, r9, #483328 @ 0x76000 │ │ │ │ mvneq r6, #16 │ │ │ │ mvneq r6, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0x03bde0b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -708374,15 +708374,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c01e8 <__cxa_atexit@plt+0x2b3c6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r9, #34340864 @ 0x20c0000 │ │ │ │ + orrseq r7, r9, #51118080 @ 0x30c0000 │ │ │ │ mvneq r5, #68, 26 @ 0x1100 │ │ │ │ mvneq r6, #96, 10 @ 0x18000000 │ │ │ │ @ instruction: 0x03bdddec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -708619,15 +708619,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c05bc <__cxa_atexit@plt+0x2b4040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r9, #200, 6 @ 0x20000003 │ │ │ │ + orrseq r7, r9, #8, 8 @ 0x8000000 │ │ │ │ mvneq r5, #112, 18 @ 0x1c0000 │ │ │ │ mvneq r6, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0x03bdda18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -709171,15 +709171,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c0e5c <__cxa_atexit@plt+0x2b48e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r9, #64, 22 @ 0x10000 │ │ │ │ + orrseq r6, r9, #128, 22 @ 0x20000 │ │ │ │ mvneq r5, #208 @ 0xd0 │ │ │ │ mvneq r5, #236, 16 @ 0xec0000 │ │ │ │ @ instruction: 0x03bdd178 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -709350,15 +709350,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c1128 <__cxa_atexit@plt+0x2b4bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r9, #9240576 @ 0x8d0000 │ │ │ │ + orrseq r6, r9, #13434880 @ 0xcd0000 │ │ │ │ mvneq r4, #4, 28 @ 0x40 │ │ │ │ mvneq r5, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0x03bdceac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -709595,15 +709595,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c14fc <__cxa_atexit@plt+0x2b4f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r9, #-771751936 @ 0xd2000000 │ │ │ │ + orrseq r6, r9, #75497472 @ 0x4800000 │ │ │ │ mvneq r4, #48, 20 @ 0x30000 │ │ │ │ mvneq r5, #76, 4 @ 0xc0000004 │ │ │ │ @ instruction: 0x03bdcad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -710286,15 +710286,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c1fc8 <__cxa_atexit@plt+0x2b5a4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r9, #122880 @ 0x1e000 │ │ │ │ + orrseq r5, r9, #385024 @ 0x5e000 │ │ │ │ mvneq r3, #100, 30 @ 0x190 │ │ │ │ mvneq r4, #128, 14 @ 0x2000000 │ │ │ │ @ instruction: 0x03bdc00c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -710508,15 +710508,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c2340 <__cxa_atexit@plt+0x2b5dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r9, #200278016 @ 0xbf00000 │ │ │ │ + orrseq r5, r9, #267386880 @ 0xff00000 │ │ │ │ mvneq r3, #236, 22 @ 0x3b000 │ │ │ │ mvneq r4, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0x03bdbc94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -710796,15 +710796,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c27c0 <__cxa_atexit@plt+0x2b6244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r9, #88, 4 @ 0x80000005 │ │ │ │ + orrseq r5, r9, #152, 4 @ 0x80000009 │ │ │ │ mvneq r3, #108, 14 @ 0x1b00000 │ │ │ │ mvneq r3, #136, 30 @ 0x220 │ │ │ │ @ instruction: 0x03bdb814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -711397,15 +711397,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c3124 <__cxa_atexit@plt+0x2b6ba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r9, #12, 18 @ 0x30000 │ │ │ │ + orrseq r4, r9, #76, 18 @ 0x130000 │ │ │ │ mvneq r2, #8, 28 @ 0x80 │ │ │ │ mvneq r3, #36, 12 @ 0x2400000 │ │ │ │ @ instruction: 0x03bdaeb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -711576,15 +711576,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c33f0 <__cxa_atexit@plt+0x2b6e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r9, #93323264 @ 0x5900000 │ │ │ │ + orrseq r4, r9, #160432128 @ 0x9900000 │ │ │ │ mvneq r2, #60, 22 @ 0xf000 │ │ │ │ mvneq r3, #88, 6 @ 0x60000001 │ │ │ │ @ instruction: 0x03bdabe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -711821,15 +711821,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c37c4 <__cxa_atexit@plt+0x2b7248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r9, #-536870903 @ 0xe0000009 │ │ │ │ + orrseq r4, r9, #-536870899 @ 0xe000000d │ │ │ │ mvneq r2, #104, 14 @ 0x1a00000 │ │ │ │ mvneq r2, #132, 30 @ 0x210 │ │ │ │ @ instruction: 0x03bda810 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -712373,15 +712373,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c4064 <__cxa_atexit@plt+0x2b7ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r9, #90112 @ 0x16000 │ │ │ │ + orrseq r3, r9, #352256 @ 0x56000 │ │ │ │ mvneq r1, #200, 28 @ 0xc80 │ │ │ │ mvneq r2, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0x03bd9f70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -712552,15 +712552,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c4330 <__cxa_atexit@plt+0x2b7db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r9, #25952256 @ 0x18c0000 │ │ │ │ + orrseq r3, r9, #42729472 @ 0x28c0000 │ │ │ │ mvneq r1, #252, 22 @ 0x3f000 │ │ │ │ mvneq r2, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0x03bd9ca4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -712797,15 +712797,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c4704 <__cxa_atexit@plt+0x2b8188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r9, #168, 6 @ 0xa0000002 │ │ │ │ + orrseq r3, r9, #232, 6 @ 0xa0000003 │ │ │ │ mvneq r1, #40, 16 @ 0x280000 │ │ │ │ mvneq r2, #68 @ 0x44 │ │ │ │ @ instruction: 0x03bd98d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -713349,15 +713349,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c4fa4 <__cxa_atexit@plt+0x2b8a28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r9, #32, 22 @ 0x8000 │ │ │ │ + orrseq r2, r9, #96, 22 @ 0x18000 │ │ │ │ mvneq r0, #136, 30 @ 0x220 │ │ │ │ mvneq r1, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0x03bd9030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -713528,15 +713528,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c5270 <__cxa_atexit@plt+0x2b8cf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r9, #7143424 @ 0x6d0000 │ │ │ │ + orrseq r2, r9, #11337728 @ 0xad0000 │ │ │ │ mvneq r0, #188, 24 @ 0xbc00 │ │ │ │ mvneq r1, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0x03bd8d64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -713773,15 +713773,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c5644 <__cxa_atexit@plt+0x2b90c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r9, #-1308622848 @ 0xb2000000 │ │ │ │ + orrseq r2, r9, #-234881024 @ 0xf2000000 │ │ │ │ mvneq r0, #232, 16 @ 0xe80000 │ │ │ │ mvneq r1, #4, 2 │ │ │ │ @ instruction: 0x03bd8990 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -714354,15 +714354,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c5f58 <__cxa_atexit@plt+0x2b99dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r9, #186368 @ 0x2d800 │ │ │ │ + orrseq r1, r9, #251904 @ 0x3d800 │ │ │ │ mvneq pc, #212, 30 @ 0x350 │ │ │ │ mvneq r0, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0x03bd807c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -714533,15 +714533,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c6224 <__cxa_atexit@plt+0x2b9ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r9, #49152 @ 0xc000 │ │ │ │ + orrseq r1, r9, #1097728 @ 0x10c000 │ │ │ │ mvneq pc, #8, 26 @ 0x200 │ │ │ │ mvneq r0, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0x03bd7db0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -714778,15 +714778,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c65f8 <__cxa_atexit@plt+0x2ba07c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r9, #72, 10 @ 0x12000000 │ │ │ │ + orrseq r1, r9, #136, 10 @ 0x22000000 │ │ │ │ mvneq pc, #52, 18 @ 0xd0000 │ │ │ │ mvneq r0, #80, 2 │ │ │ │ @ instruction: 0x03bd79dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -715450,15 +715450,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c7078 <__cxa_atexit@plt+0x2baafc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r9, #224, 20 @ 0xe0000 │ │ │ │ + orrseq r0, r9, #32, 22 @ 0x8000 │ │ │ │ mvneq lr, #180, 28 @ 0xb40 │ │ │ │ mvneq pc, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0x03bd6f5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -715672,15 +715672,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c73f0 <__cxa_atexit@plt+0x2bae74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r9, #33816576 @ 0x2040000 │ │ │ │ + orrseq r0, r9, #50593792 @ 0x3040000 │ │ │ │ mvneq lr, #60, 22 @ 0xf000 │ │ │ │ mvneq pc, #88, 6 @ 0x60000001 │ │ │ │ @ instruction: 0x03bd6be4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -716476,15 +716476,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c8080 <__cxa_atexit@plt+0x2bbb04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r8, #10240 @ 0x2800 │ │ │ │ + orrseq pc, r8, #75776 @ 0x12800 │ │ │ │ mvneq sp, #172, 28 @ 0xac0 │ │ │ │ mvneq lr, #200, 12 @ 0xc800000 │ │ │ │ @ instruction: 0x03bd5f54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -716702,15 +716702,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c8408 <__cxa_atexit@plt+0x2bbe8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r8, #40632320 @ 0x26c0000 │ │ │ │ + orrseq pc, r8, #57409536 @ 0x36c0000 │ │ │ │ mvneq sp, #36, 22 @ 0x9000 │ │ │ │ mvneq lr, #64, 6 │ │ │ │ @ instruction: 0x03bd5bcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -716947,15 +716947,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c87dc <__cxa_atexit@plt+0x2bc260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r8, #224, 6 @ 0x80000003 │ │ │ │ + orrseq pc, r8, #32, 8 @ 0x20000000 │ │ │ │ mvneq sp, #80, 14 @ 0x1400000 │ │ │ │ mvneq sp, #108, 30 @ 0x1b0 │ │ │ │ @ instruction: 0x03bd57f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -717499,15 +717499,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c907c <__cxa_atexit@plt+0x2bcb00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r8, #88, 22 @ 0x16000 │ │ │ │ + orrseq lr, r8, #152, 22 @ 0x26000 │ │ │ │ mvneq ip, #176, 28 @ 0xb00 │ │ │ │ mvneq sp, #204, 12 @ 0xcc00000 │ │ │ │ @ instruction: 0x03bd4f58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -717678,15 +717678,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c9348 <__cxa_atexit@plt+0x2bcdcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r8, #10813440 @ 0xa50000 │ │ │ │ + orrseq lr, r8, #15007744 @ 0xe50000 │ │ │ │ mvneq ip, #228, 22 @ 0x39000 │ │ │ │ mvneq sp, #0, 8 │ │ │ │ @ instruction: 0x03bd4c8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -717923,15 +717923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c971c <__cxa_atexit@plt+0x2bd1a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r8, #-369098752 @ 0xea000000 │ │ │ │ + orrseq lr, r8, #176160768 @ 0xa800000 │ │ │ │ mvneq ip, #16, 16 @ 0x100000 │ │ │ │ mvneq sp, #44 @ 0x2c │ │ │ │ @ instruction: 0x03bd48b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -718475,15 +718475,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2c9fbc <__cxa_atexit@plt+0x2bda40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r8, #25088 @ 0x6200 │ │ │ │ + orrseq sp, r8, #41472 @ 0xa200 │ │ │ │ mvneq fp, #112, 30 @ 0x1c0 │ │ │ │ mvneq ip, #140, 14 @ 0x2300000 │ │ │ │ @ instruction: 0x03bd4018 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -718654,15 +718654,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ca288 <__cxa_atexit@plt+0x2bdd0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r8, #2867200 @ 0x2bc000 │ │ │ │ + orrseq sp, r8, #3915776 @ 0x3bc000 │ │ │ │ mvneq fp, #164, 24 @ 0xa400 │ │ │ │ mvneq ip, #192, 8 @ 0xc0000000 │ │ │ │ @ instruction: 0x03bd3d4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -718899,15 +718899,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ca65c <__cxa_atexit@plt+0x2be0e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r8, #244, 10 @ 0x3d000000 │ │ │ │ + orrseq sp, r8, #52, 12 @ 0x3400000 │ │ │ │ mvneq fp, #208, 16 @ 0xd00000 │ │ │ │ mvneq ip, #236 @ 0xec │ │ │ │ @ instruction: 0x03bd3978 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -719451,15 +719451,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2caefc <__cxa_atexit@plt+0x2be980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r8, #108, 26 @ 0x1b00 │ │ │ │ + orrseq ip, r8, #172, 26 @ 0x2b00 │ │ │ │ mvneq fp, #48 @ 0x30 │ │ │ │ mvneq fp, #76, 16 @ 0x4c0000 │ │ │ │ @ instruction: 0x03bd30d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -719630,15 +719630,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cb1c8 <__cxa_atexit@plt+0x2bec4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r8, #757760 @ 0xb9000 │ │ │ │ + orrseq ip, r8, #1019904 @ 0xf9000 │ │ │ │ mvneq sl, #100, 26 @ 0x1900 │ │ │ │ mvneq fp, #128, 10 @ 0x20000000 │ │ │ │ @ instruction: 0x03bd2e0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -719875,15 +719875,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cb59c <__cxa_atexit@plt+0x2bf020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r8, #266338304 @ 0xfe00000 │ │ │ │ + orrseq ip, r8, #16252928 @ 0xf80000 │ │ │ │ mvneq sl, #144, 18 @ 0x240000 │ │ │ │ mvneq fp, #172, 2 @ 0x2b │ │ │ │ @ instruction: 0x03bd2a38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -720427,15 +720427,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cbe3c <__cxa_atexit@plt+0x2bf8c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r8, #1888 @ 0x760 │ │ │ │ + orrseq fp, r8, #2912 @ 0xb60 │ │ │ │ mvneq sl, #240 @ 0xf0 │ │ │ │ mvneq sl, #12, 18 @ 0x30000 │ │ │ │ @ instruction: 0x03bd2198 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -720606,15 +720606,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cc108 <__cxa_atexit@plt+0x2bfb8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r8, #199680 @ 0x30c00 │ │ │ │ + orrseq fp, r8, #768 @ 0x300 │ │ │ │ mvneq r9, #36, 28 @ 0x240 │ │ │ │ mvneq sl, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0x03bd1ecc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -720851,15 +720851,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cc4dc <__cxa_atexit@plt+0x2bff60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r8, #8, 16 @ 0x80000 │ │ │ │ + orrseq fp, r8, #72, 16 @ 0x480000 │ │ │ │ mvneq r9, #80, 20 @ 0x50000 │ │ │ │ mvneq sl, #108, 4 @ 0xc0000006 │ │ │ │ @ instruction: 0x03bd1af8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -721024,15 +721024,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cc790 <__cxa_atexit@plt+0x2c0214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r8, #108, 10 @ 0x1b000000 │ │ │ │ + orrseq fp, r8, #172, 10 @ 0x2b000000 │ │ │ │ mvneq r9, #156, 14 @ 0x2700000 │ │ │ │ mvneq r9, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0x03bd1844 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -721541,15 +721541,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ccfa4 <__cxa_atexit@plt+0x2c0a28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r8, #112, 26 @ 0x1c00 │ │ │ │ + orrseq sl, r8, #176, 26 @ 0x2c00 │ │ │ │ mvneq r8, #136, 30 @ 0x220 │ │ │ │ mvneq r9, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0x03bd1030 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -721786,15 +721786,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cd378 <__cxa_atexit@plt+0x2c0dfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r8, #2965504 @ 0x2d4000 │ │ │ │ + orrseq sl, r8, #4014080 @ 0x3d4000 │ │ │ │ mvneq r8, #180, 22 @ 0x2d000 │ │ │ │ mvneq r9, #208, 6 @ 0x40000003 │ │ │ │ @ instruction: 0x03bd0c5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -722066,15 +722066,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cd7d8 <__cxa_atexit@plt+0x2c125c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r8, #457179136 @ 0x1b400000 │ │ │ │ + orrseq sl, r8, #725614592 @ 0x2b400000 │ │ │ │ mvneq r8, #84, 14 @ 0x1500000 │ │ │ │ mvneq r8, #112, 30 @ 0x1c0 │ │ │ │ @ instruction: 0x03bd07fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -722405,15 +722405,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cdd24 <__cxa_atexit@plt+0x2c17a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r8, #58 @ 0x3a │ │ │ │ + orrseq sl, r8, #122 @ 0x7a │ │ │ │ mvneq r8, #8, 4 @ 0x80000000 │ │ │ │ mvneq r8, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0x03bd02b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -722921,15 +722921,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ce534 <__cxa_atexit@plt+0x2c1fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r8, #4325376 @ 0x420000 │ │ │ │ + orrseq r9, r8, #8519680 @ 0x820000 │ │ │ │ mvneq r7, #248, 18 @ 0x3e0000 │ │ │ │ mvneq r8, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0x03bcfaa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -723166,15 +723166,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ce908 <__cxa_atexit@plt+0x2c238c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r8, #-2030043136 @ 0x87000000 │ │ │ │ + orrseq r9, r8, #-956301312 @ 0xc7000000 │ │ │ │ mvneq r7, #36, 12 @ 0x2400000 │ │ │ │ mvneq r7, #64, 28 @ 0x400 │ │ │ │ @ instruction: 0x03bcf6cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -723446,15 +723446,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ced68 <__cxa_atexit@plt+0x2c27ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r8, #63 @ 0x3f │ │ │ │ + orrseq r9, r8, #127 @ 0x7f │ │ │ │ mvneq r7, #196, 2 @ 0x31 │ │ │ │ mvneq r7, #224, 18 @ 0x380000 │ │ │ │ @ instruction: 0x03bcf26c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -723974,15 +723974,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cf5a8 <__cxa_atexit@plt+0x2c302c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r8, #24, 16 @ 0x180000 │ │ │ │ + orrseq r8, r8, #88, 16 @ 0x580000 │ │ │ │ mvneq r6, #132, 18 @ 0x210000 │ │ │ │ mvneq r7, #80 @ 0x50 │ │ │ │ @ instruction: 0x03bceb64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -724206,15 +724206,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cf948 <__cxa_atexit@plt+0x2c33cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r8, #-2097152000 @ 0x83000000 │ │ │ │ + orrseq r8, r8, #-1023410176 @ 0xc3000000 │ │ │ │ mvneq r6, #228, 10 @ 0x39000000 │ │ │ │ mvneq r6, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0x03bce7c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -724342,15 +724342,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2cfb68 <__cxa_atexit@plt+0x2c35ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r8, #-536870906 @ 0xe0000006 │ │ │ │ + orrseq r8, r8, #-536870902 @ 0xe000000a │ │ │ │ mvneq r6, #196, 6 @ 0x10000003 │ │ │ │ mvneq r6, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0x03bce5a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -724740,15 +724740,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d01a0 <__cxa_atexit@plt+0x2c3c24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r8, #17920 @ 0x4600 │ │ │ │ + orrseq r7, r8, #34304 @ 0x8600 │ │ │ │ mvneq r5, #140, 26 @ 0x2300 │ │ │ │ mvneq r6, #88, 8 @ 0x58000000 │ │ │ │ @ instruction: 0x03bcdf6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -725071,15 +725071,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d06cc <__cxa_atexit@plt+0x2c4150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r8, #32, 14 @ 0x800000 │ │ │ │ + orrseq r7, r8, #96, 14 @ 0x1800000 │ │ │ │ mvneq r5, #96, 16 @ 0x600000 │ │ │ │ mvneq r5, #44, 30 @ 0xb0 │ │ │ │ @ instruction: 0x03bcda40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -725409,15 +725409,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d0c14 <__cxa_atexit@plt+0x2c4698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r8, #-2147483593 @ 0x80000037 │ │ │ │ + orrseq r7, r8, #-536870911 @ 0xe0000001 │ │ │ │ mvneq r5, #24, 6 @ 0x60000000 │ │ │ │ mvneq r5, #228, 18 @ 0x390000 │ │ │ │ @ instruction: 0x03bcd4f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -725847,15 +725847,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d12ec <__cxa_atexit@plt+0x2c4d70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r8, #15360 @ 0x3c00 │ │ │ │ + orrseq r6, r8, #80896 @ 0x13c00 │ │ │ │ mvneq r4, #64, 24 @ 0x4000 │ │ │ │ mvneq r5, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0x03bcce20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -726186,15 +726186,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d1838 <__cxa_atexit@plt+0x2c52bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r8, #864026624 @ 0x33800000 │ │ │ │ + orrseq r6, r8, #14680064 @ 0xe00000 │ │ │ │ mvneq r4, #244, 12 @ 0xf400000 │ │ │ │ mvneq r4, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0x03bcc8d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -726519,15 +726519,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d1d6c <__cxa_atexit@plt+0x2c57f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r8, #160 @ 0xa0 │ │ │ │ + orrseq r6, r8, #224 @ 0xe0 │ │ │ │ mvneq r4, #192, 2 @ 0x30 │ │ │ │ mvneq r4, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0x03bcc3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -726968,15 +726968,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d2470 <__cxa_atexit@plt+0x2c5ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r8, #164, 18 @ 0x290000 │ │ │ │ + orrseq r5, r8, #228, 18 @ 0x390000 │ │ │ │ mvneq r3, #188, 20 @ 0xbc000 │ │ │ │ mvneq r4, #136, 2 @ 0x22 │ │ │ │ @ instruction: 0x03bcbc9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -727206,15 +727206,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d2828 <__cxa_atexit@plt+0x2c62ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r8, #1044381696 @ 0x3e400000 │ │ │ │ + orrseq r5, r8, #59768832 @ 0x3900000 │ │ │ │ mvneq r3, #4, 14 @ 0x100000 │ │ │ │ mvneq r3, #208, 26 @ 0x3400 │ │ │ │ @ instruction: 0x03bcb8e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -727442,15 +727442,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d2bd8 <__cxa_atexit@plt+0x2c665c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r8, #80, 4 │ │ │ │ + orrseq r5, r8, #144, 4 │ │ │ │ mvneq r3, #84, 6 @ 0x50000001 │ │ │ │ mvneq r3, #32, 20 @ 0x20000 │ │ │ │ @ instruction: 0x03bcb534 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -727777,15 +727777,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d3114 <__cxa_atexit@plt+0x2c6b98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r8, #28, 26 @ 0x700 │ │ │ │ + orrseq r4, r8, #92, 26 @ 0x1700 │ │ │ │ mvneq r2, #24, 28 @ 0x180 │ │ │ │ mvneq r3, #228, 8 @ 0xe4000000 │ │ │ │ @ instruction: 0x03bcaff8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -728116,15 +728116,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d3660 <__cxa_atexit@plt+0x2c70e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r8, #56098816 @ 0x3580000 │ │ │ │ + orrseq r4, r8, #1441792 @ 0x160000 │ │ │ │ mvneq r2, #204, 16 @ 0xcc0000 │ │ │ │ mvneq r2, #152, 30 @ 0x260 │ │ │ │ @ instruction: 0x03bcaaac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -728254,15 +728254,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d3888 <__cxa_atexit@plt+0x2c730c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r8, #763363328 @ 0x2d800000 │ │ │ │ + orrseq r4, r8, #1031798784 @ 0x3d800000 │ │ │ │ mvneq r2, #164, 12 @ 0xa400000 │ │ │ │ mvneq r2, #112, 26 @ 0x1c00 │ │ │ │ @ instruction: 0x03bca884 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -728486,15 +728486,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d3c28 <__cxa_atexit@plt+0x2c76ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r8, #268435458 @ 0x10000002 │ │ │ │ + orrseq r4, r8, #268435462 @ 0x10000006 │ │ │ │ mvneq r2, #4, 6 @ 0x10000000 │ │ │ │ mvneq r2, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0x03bca4e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -728821,15 +728821,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d4164 <__cxa_atexit@plt+0x2c7be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r8, #60928 @ 0xee00 │ │ │ │ + orrseq r3, r8, #2944 @ 0xb80 │ │ │ │ mvneq r1, #200, 26 @ 0x3200 │ │ │ │ mvneq r2, #148, 8 @ 0x94000000 │ │ │ │ @ instruction: 0x03bc9fa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -729158,15 +729158,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d46a8 <__cxa_atexit@plt+0x2c812c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r8, #47710208 @ 0x2d80000 │ │ │ │ + orrseq r3, r8, #64487424 @ 0x3d80000 │ │ │ │ mvneq r1, #132, 16 @ 0x840000 │ │ │ │ mvneq r1, #80, 30 @ 0x140 │ │ │ │ @ instruction: 0x03bc9a64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -729394,15 +729394,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d4a58 <__cxa_atexit@plt+0x2c84dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r8, #16, 8 @ 0x10000000 │ │ │ │ + orrseq r3, r8, #80, 8 @ 0x50000000 │ │ │ │ mvneq r1, #212, 8 @ 0xd4000000 │ │ │ │ mvneq r1, #160, 22 @ 0x28000 │ │ │ │ @ instruction: 0x03bc96b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -729965,15 +729965,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d5344 <__cxa_atexit@plt+0x2c8dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r8, #44032 @ 0xac00 │ │ │ │ + orrseq r2, r8, #109568 @ 0x1ac00 │ │ │ │ mvneq r0, #232, 22 @ 0x3a000 │ │ │ │ mvneq r1, #180, 4 @ 0x4000000b │ │ │ │ @ instruction: 0x03bc8dc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -730427,15 +730427,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d5a7c <__cxa_atexit@plt+0x2c9500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r8, #-402653181 @ 0xe8000003 │ │ │ │ + orrseq r2, r8, #973078528 @ 0x3a000000 │ │ │ │ mvneq r0, #176, 8 @ 0xb0000000 │ │ │ │ mvneq r0, #124, 22 @ 0x1f000 │ │ │ │ @ instruction: 0x03bc8690 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -730669,15 +730669,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d5e44 <__cxa_atexit@plt+0x2c98c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r8, #58 @ 0x3a │ │ │ │ + orrseq r2, r8, #122 @ 0x7a │ │ │ │ mvneq r0, #232 @ 0xe8 │ │ │ │ mvneq r0, #180, 14 @ 0x2d00000 │ │ │ │ @ instruction: 0x03bc82c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -730905,15 +730905,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d61f4 <__cxa_atexit@plt+0x2c9c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r8, #148, 24 @ 0x9400 │ │ │ │ + orrseq r1, r8, #212, 24 @ 0xd400 │ │ │ │ mvneq pc, #56, 26 @ 0xe00 │ │ │ │ mvneq r0, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0x03bc7f18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -731139,15 +731139,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d659c <__cxa_atexit@plt+0x2ca020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r8, #16121856 @ 0xf60000 │ │ │ │ + orrseq r1, r8, #884736 @ 0xd8000 │ │ │ │ mvneq pc, #144, 18 @ 0x240000 │ │ │ │ mvneq r0, #92 @ 0x5c │ │ │ │ @ instruction: 0x03bc7b70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -731375,15 +731375,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d694c <__cxa_atexit@plt+0x2ca3d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r8, #331350016 @ 0x13c00000 │ │ │ │ + orrseq r1, r8, #599785472 @ 0x23c00000 │ │ │ │ mvneq pc, #224, 10 @ 0x38000000 │ │ │ │ mvneq pc, #172, 24 @ 0xac00 │ │ │ │ @ instruction: 0x03bc77c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -731709,15 +731709,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d6e84 <__cxa_atexit@plt+0x2ca908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r8, #32 │ │ │ │ + orrseq r1, r8, #96 @ 0x60 │ │ │ │ mvneq pc, #168 @ 0xa8 │ │ │ │ mvneq pc, #116, 14 @ 0x1d00000 │ │ │ │ @ instruction: 0x03bc7288 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -731947,15 +731947,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d723c <__cxa_atexit@plt+0x2cacc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r8, #29952 @ 0x7500 │ │ │ │ + orrseq r0, r8, #46336 @ 0xb500 │ │ │ │ mvneq lr, #240, 24 @ 0xf000 │ │ │ │ mvneq pc, #188, 6 @ 0xf0000002 │ │ │ │ @ instruction: 0x03bc6ed0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -733353,15 +733353,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d8834 <__cxa_atexit@plt+0x2cc2b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r7, #141557760 @ 0x8700000 │ │ │ │ + orrseq pc, r7, #208666624 @ 0xc700000 │ │ │ │ mvneq sp, #248, 12 @ 0xf800000 │ │ │ │ mvneq sp, #196, 26 @ 0x3100 │ │ │ │ @ instruction: 0x03bc58d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -733690,15 +733690,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d8d78 <__cxa_atexit@plt+0x2cc7fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r7, #1073741842 @ 0x40000012 │ │ │ │ + orrseq pc, r7, #1073741858 @ 0x40000022 │ │ │ │ mvneq sp, #180, 2 @ 0x2d │ │ │ │ mvneq sp, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0x03bc5394 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -733926,15 +733926,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d9128 <__cxa_atexit@plt+0x2ccbac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r7, #10432 @ 0x28c0 │ │ │ │ + orrseq lr, r7, #14528 @ 0x38c0 │ │ │ │ mvneq ip, #4, 28 @ 0x40 │ │ │ │ mvneq sp, #208, 8 @ 0xd0000000 │ │ │ │ @ instruction: 0x03bc4fe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -734267,15 +734267,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d967c <__cxa_atexit@plt+0x2cd100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r7, #5636096 @ 0x560000 │ │ │ │ + orrseq lr, r7, #9830400 @ 0x960000 │ │ │ │ mvneq ip, #176, 16 @ 0xb00000 │ │ │ │ mvneq ip, #124, 30 @ 0x1f0 │ │ │ │ @ instruction: 0x03bc4a90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -734606,15 +734606,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2d9bc8 <__cxa_atexit@plt+0x2cd64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r7, #1275068416 @ 0x4c000000 │ │ │ │ + orrseq lr, r7, #1275068417 @ 0x4c000001 │ │ │ │ mvneq ip, #100, 6 @ 0x90000001 │ │ │ │ mvneq ip, #48, 20 @ 0x30000 │ │ │ │ @ instruction: 0x03bc4544 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -734943,15 +734943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2da10c <__cxa_atexit@plt+0x2cdb90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r7, #13696 @ 0x3580 │ │ │ │ + orrseq sp, r7, #352 @ 0x160 │ │ │ │ mvneq fp, #32, 28 @ 0x200 │ │ │ │ mvneq ip, #236, 8 @ 0xec000000 │ │ │ │ @ instruction: 0x03bc4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -735179,15 +735179,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2da4bc <__cxa_atexit@plt+0x2cdf40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r7, #44, 20 @ 0x2c000 │ │ │ │ + orrseq sp, r7, #108, 20 @ 0x6c000 │ │ │ │ mvneq fp, #112, 20 @ 0x70000 │ │ │ │ mvneq ip, #60, 2 │ │ │ │ @ instruction: 0x03bc3c50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -735413,15 +735413,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2da864 <__cxa_atexit@plt+0x2ce2e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r7, #147849216 @ 0x8d00000 │ │ │ │ + orrseq sp, r7, #214958080 @ 0xcd00000 │ │ │ │ mvneq fp, #200, 12 @ 0xc800000 │ │ │ │ mvneq fp, #148, 26 @ 0x2500 │ │ │ │ @ instruction: 0x03bc38a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -736151,15 +736151,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2db3ec <__cxa_atexit@plt+0x2cee70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r7, #12, 22 @ 0x3000 │ │ │ │ + orrseq ip, r7, #76, 22 @ 0x13000 │ │ │ │ mvneq sl, #64, 22 @ 0x10000 │ │ │ │ mvneq fp, #12, 4 @ 0xc0000000 │ │ │ │ @ instruction: 0x03bc2d20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -736387,15 +736387,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2db79c <__cxa_atexit@plt+0x2cf220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r7, #27000832 @ 0x19c0000 │ │ │ │ + orrseq ip, r7, #43778048 @ 0x29c0000 │ │ │ │ mvneq sl, #144, 14 @ 0x2400000 │ │ │ │ mvneq sl, #92, 28 @ 0x5c0 │ │ │ │ @ instruction: 0x03bc2970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -736621,15 +736621,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2dbb44 <__cxa_atexit@plt+0x2cf5c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r7, #671088643 @ 0x28000003 │ │ │ │ + orrseq ip, r7, #167772160 @ 0xa000000 │ │ │ │ mvneq sl, #232, 6 @ 0xa0000003 │ │ │ │ mvneq sl, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0x03bc25c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -736855,15 +736855,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2dbeec <__cxa_atexit@plt+0x2cf970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r7, #43 @ 0x2b │ │ │ │ + orrseq ip, r7, #107 @ 0x6b │ │ │ │ mvneq sl, #64 @ 0x40 │ │ │ │ mvneq sl, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0x03bc2220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -737380,15 +737380,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2dc720 <__cxa_atexit@plt+0x2d01a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r7, #0, 16 │ │ │ │ + orrseq fp, r7, #64, 16 @ 0x400000 │ │ │ │ mvneq r9, #12, 16 @ 0xc0000 │ │ │ │ mvneq r9, #216, 28 @ 0xd80 │ │ │ │ @ instruction: 0x03bc19ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -737614,15 +737614,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2dcac8 <__cxa_atexit@plt+0x2d054c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r7, #1560281088 @ 0x5d000000 │ │ │ │ + orrseq fp, r7, #-1660944384 @ 0x9d000000 │ │ │ │ mvneq r9, #100, 8 @ 0x64000000 │ │ │ │ mvneq r9, #48, 22 @ 0xc000 │ │ │ │ @ instruction: 0x03bc1644 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -737850,15 +737850,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2dce78 <__cxa_atexit@plt+0x2d08fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r7, #190 @ 0xbe │ │ │ │ + orrseq fp, r7, #254 @ 0xfe │ │ │ │ mvneq r9, #180 @ 0xb4 │ │ │ │ mvneq r9, #128, 14 @ 0x2000000 │ │ │ │ @ instruction: 0x03bc1294 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -738080,15 +738080,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2dd210 <__cxa_atexit@plt+0x2d0c94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r7, #2880 @ 0xb40 │ │ │ │ + orrseq sl, r7, #6976 @ 0x1b40 │ │ │ │ mvneq r8, #28, 26 @ 0x700 │ │ │ │ mvneq r9, #232, 6 @ 0xa0000003 │ │ │ │ @ instruction: 0x03bc0efc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -738314,15 +738314,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2dd5b8 <__cxa_atexit@plt+0x2d103c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r7, #2260992 @ 0x228000 │ │ │ │ + orrseq sl, r7, #3309568 @ 0x328000 │ │ │ │ mvneq r8, #116, 18 @ 0x1d0000 │ │ │ │ mvneq r9, #64 @ 0x40 │ │ │ │ @ instruction: 0x03bc0b54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -738750,15 +738750,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ddc88 <__cxa_atexit@plt+0x2d170c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r7, #-268435445 @ 0xf000000b │ │ │ │ + orrseq sl, r7, #-268435441 @ 0xf000000f │ │ │ │ mvneq r8, #164, 4 @ 0x4000000a │ │ │ │ mvneq r8, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0x03bc0484 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -739089,15 +739089,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2de1d4 <__cxa_atexit@plt+0x2d1c58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r7, #8000 @ 0x1f40 │ │ │ │ + orrseq r9, r7, #12096 @ 0x2f40 │ │ │ │ mvneq r7, #88, 26 @ 0x1600 │ │ │ │ mvneq r8, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0x03bbff38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -739325,15 +739325,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2de584 <__cxa_atexit@plt+0x2d2008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r7, #3440640 @ 0x348000 │ │ │ │ + orrseq r9, r7, #73728 @ 0x12000 │ │ │ │ mvneq r7, #168, 18 @ 0x2a0000 │ │ │ │ mvneq r8, #116 @ 0x74 │ │ │ │ @ instruction: 0x03bbfb88 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -739664,15 +739664,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2dead0 <__cxa_atexit@plt+0x2d2554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r7, #-1912602624 @ 0x8e000000 │ │ │ │ + orrseq r9, r7, #-838860800 @ 0xce000000 │ │ │ │ mvneq r7, #92, 8 @ 0x5c000000 │ │ │ │ mvneq r7, #40, 22 @ 0xa000 │ │ │ │ @ instruction: 0x03bbf63c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -740003,15 +740003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2df01c <__cxa_atexit@plt+0x2d2aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r7, #296 @ 0x128 │ │ │ │ + orrseq r8, r7, #552 @ 0x228 │ │ │ │ mvneq r6, #16, 30 @ 0x40 │ │ │ │ mvneq r7, #220, 10 @ 0x37000000 │ │ │ │ @ instruction: 0x03bbf0f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -740445,15 +740445,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2df704 <__cxa_atexit@plt+0x2d3188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r7, #6750208 @ 0x670000 │ │ │ │ + orrseq r8, r7, #10944512 @ 0xa70000 │ │ │ │ mvneq r6, #40, 16 @ 0x280000 │ │ │ │ mvneq r6, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0x03bbea08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -740683,15 +740683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2dfabc <__cxa_atexit@plt+0x2d3540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r7, #-1291845632 @ 0xb3000000 │ │ │ │ + orrseq r8, r7, #-218103808 @ 0xf3000000 │ │ │ │ mvneq r6, #112, 8 @ 0x70000000 │ │ │ │ mvneq r6, #60, 22 @ 0xf000 │ │ │ │ @ instruction: 0x03bbe650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -741024,15 +741024,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e0010 <__cxa_atexit@plt+0x2d3a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r7, #104, 30 @ 0x1a0 │ │ │ │ + orrseq r7, r7, #168, 30 @ 0x2a0 │ │ │ │ mvneq r5, #28, 30 @ 0x70 │ │ │ │ mvneq r6, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0x03bbe0fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -741262,15 +741262,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e03c8 <__cxa_atexit@plt+0x2d3e4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r7, #186368 @ 0x2d800 │ │ │ │ + orrseq r7, r7, #251904 @ 0x3d800 │ │ │ │ mvneq r5, #100, 22 @ 0x19000 │ │ │ │ mvneq r6, #48, 4 │ │ │ │ @ instruction: 0x03bbdd44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -741498,15 +741498,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e0778 <__cxa_atexit@plt+0x2d41fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r7, #655360 @ 0xa0000 │ │ │ │ + orrseq r7, r7, #4849664 @ 0x4a0000 │ │ │ │ mvneq r5, #180, 14 @ 0x2d00000 │ │ │ │ mvneq r5, #128, 28 @ 0x800 │ │ │ │ @ instruction: 0x03bbd994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -741829,15 +741829,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e0ca4 <__cxa_atexit@plt+0x2d4728> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r7, #805306382 @ 0x3000000e │ │ │ │ + orrseq r7, r7, #-1946157056 @ 0x8c000000 │ │ │ │ mvneq r5, #136, 4 @ 0x80000008 │ │ │ │ mvneq r5, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0x03bbd468 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -742278,15 +742278,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e13a8 <__cxa_atexit@plt+0x2d4e2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r7, #235520 @ 0x39800 │ │ │ │ + orrseq r6, r7, #9728 @ 0x2600 │ │ │ │ mvneq r4, #132, 22 @ 0x21000 │ │ │ │ mvneq r5, #80, 4 │ │ │ │ @ instruction: 0x03bbcd64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -742611,15 +742611,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e18dc <__cxa_atexit@plt+0x2d5360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r7, #199229440 @ 0xbe00000 │ │ │ │ + orrseq r6, r7, #266338304 @ 0xfe00000 │ │ │ │ mvneq r4, #80, 12 @ 0x5000000 │ │ │ │ mvneq r4, #28, 26 @ 0x700 │ │ │ │ @ instruction: 0x03bbc830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -742849,15 +742849,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e1c94 <__cxa_atexit@plt+0x2d5718> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r7, #20, 6 @ 0x50000000 │ │ │ │ + orrseq r6, r7, #84, 6 @ 0x50000001 │ │ │ │ mvneq r4, #152, 4 @ 0x80000009 │ │ │ │ mvneq r4, #100, 18 @ 0x190000 │ │ │ │ @ instruction: 0x03bbc478 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -743085,15 +743085,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e2044 <__cxa_atexit@plt+0x2d5ac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r7, #424 @ 0x1a8 │ │ │ │ + orrseq r5, r7, #680 @ 0x2a8 │ │ │ │ mvneq r3, #232, 28 @ 0xe80 │ │ │ │ mvneq r4, #180, 10 @ 0x2d000000 │ │ │ │ @ instruction: 0x03bbc0c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -743321,15 +743321,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e23f4 <__cxa_atexit@plt+0x2d5e78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r7, #196, 22 @ 0x31000 │ │ │ │ + orrseq r5, r7, #4, 24 @ 0x400 │ │ │ │ mvneq r3, #56, 22 @ 0xe000 │ │ │ │ mvneq r4, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0x03bbbd18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -743652,15 +743652,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e2920 <__cxa_atexit@plt+0x2d63a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r7, #166723584 @ 0x9f00000 │ │ │ │ + orrseq r5, r7, #233832448 @ 0xdf00000 │ │ │ │ mvneq r3, #12, 12 @ 0xc00000 │ │ │ │ mvneq r3, #216, 24 @ 0xd800 │ │ │ │ @ instruction: 0x03bbb7ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -743985,15 +743985,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e2e54 <__cxa_atexit@plt+0x2d68d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r7, #120, 2 │ │ │ │ + orrseq r5, r7, #184, 2 @ 0x2e │ │ │ │ mvneq r3, #216 @ 0xd8 │ │ │ │ mvneq r3, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0x03bbb2b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -744322,15 +744322,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e3398 <__cxa_atexit@plt+0x2d6e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r7, #16896 @ 0x4200 │ │ │ │ + orrseq r4, r7, #33280 @ 0x8200 │ │ │ │ mvneq r2, #148, 22 @ 0x25000 │ │ │ │ mvneq r3, #96, 4 │ │ │ │ @ instruction: 0x03bbad74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -744665,15 +744665,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e38f4 <__cxa_atexit@plt+0x2d7378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r7, #252706816 @ 0xf100000 │ │ │ │ + orrseq r4, r7, #12845056 @ 0xc40000 │ │ │ │ mvneq r2, #56, 12 @ 0x3800000 │ │ │ │ mvneq r2, #4, 26 @ 0x100 │ │ │ │ @ instruction: 0x03bba818 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -744903,15 +744903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e3cac <__cxa_atexit@plt+0x2d7730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r7, #68, 6 @ 0x10000001 │ │ │ │ + orrseq r4, r7, #132, 6 @ 0x10000002 │ │ │ │ mvneq r2, #128, 4 │ │ │ │ mvneq r2, #76, 18 @ 0x130000 │ │ │ │ @ instruction: 0x03bba460 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -745238,15 +745238,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e41e8 <__cxa_atexit@plt+0x2d7c6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r7, #288 @ 0x120 │ │ │ │ + orrseq r3, r7, #1312 @ 0x520 │ │ │ │ mvneq r1, #68, 26 @ 0x1100 │ │ │ │ mvneq r2, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0x03bb9f24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -745575,15 +745575,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e472c <__cxa_atexit@plt+0x2d81b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r7, #14286848 @ 0xda0000 │ │ │ │ + orrseq r3, r7, #425984 @ 0x68000 │ │ │ │ mvneq r1, #0, 16 │ │ │ │ mvneq r1, #204, 28 @ 0xcc0 │ │ │ │ @ instruction: 0x03bb99e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -746017,15 +746017,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e4e14 <__cxa_atexit@plt+0x2d8898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r7, #0, 4 │ │ │ │ + orrseq r3, r7, #64, 4 │ │ │ │ mvneq r1, #24, 2 │ │ │ │ mvneq r1, #228, 14 @ 0x3900000 │ │ │ │ @ instruction: 0x03bb92f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -746356,15 +746356,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e5360 <__cxa_atexit@plt+0x2d8de4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r7, #196, 24 @ 0xc400 │ │ │ │ + orrseq r2, r7, #4, 26 @ 0x100 │ │ │ │ mvneq r0, #204, 22 @ 0x33000 │ │ │ │ mvneq r1, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0x03bb8dac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -746798,15 +746798,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e5a48 <__cxa_atexit@plt+0x2d94cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r7, #236, 10 @ 0x3b000000 │ │ │ │ + orrseq r2, r7, #44, 12 @ 0x2c00000 │ │ │ │ mvneq r0, #228, 8 @ 0xe4000000 │ │ │ │ mvneq r0, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0x03bb86c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -747141,15 +747141,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e5fa4 <__cxa_atexit@plt+0x2d9a28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r7, #164 @ 0xa4 │ │ │ │ + orrseq r2, r7, #228 @ 0xe4 │ │ │ │ mvneq pc, #136, 30 @ 0x220 │ │ │ │ mvneq r0, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0x03bb8168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -747484,15 +747484,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e6500 <__cxa_atexit@plt+0x2d9f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r7, #83968 @ 0x14800 │ │ │ │ + orrseq r1, r7, #149504 @ 0x24800 │ │ │ │ mvneq pc, #44, 20 @ 0x2c000 │ │ │ │ mvneq r0, #248 @ 0xf8 │ │ │ │ @ instruction: 0x03bb7c0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -747827,15 +747827,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e6a5c <__cxa_atexit@plt+0x2da4e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r7, #1069547520 @ 0x3fc00000 │ │ │ │ + orrseq r1, r7, #66060288 @ 0x3f00000 │ │ │ │ mvneq pc, #208, 8 @ 0xd0000000 │ │ │ │ mvneq pc, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0x03bb76b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -748166,15 +748166,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e6fa8 <__cxa_atexit@plt+0x2daa2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r7, #193 @ 0xc1 │ │ │ │ + orrseq r1, r7, #1073741824 @ 0x40000000 │ │ │ │ mvneq lr, #132, 30 @ 0x210 │ │ │ │ mvneq pc, #80, 12 @ 0x5000000 │ │ │ │ @ instruction: 0x03bb7164 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -748398,15 +748398,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e7348 <__cxa_atexit@plt+0x2dadcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r7, #2880 @ 0xb40 │ │ │ │ + orrseq r0, r7, #6976 @ 0x1b40 │ │ │ │ mvneq lr, #228, 22 @ 0x39000 │ │ │ │ mvneq pc, #176, 4 │ │ │ │ @ instruction: 0x03bb6dc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -748628,15 +748628,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e76e0 <__cxa_atexit@plt+0x2db164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r7, #2605056 @ 0x27c000 │ │ │ │ + orrseq r0, r7, #3653632 @ 0x37c000 │ │ │ │ mvneq lr, #76, 16 @ 0x4c0000 │ │ │ │ mvneq lr, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0x03bb6a2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -748862,15 +748862,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e7a88 <__cxa_atexit@plt+0x2db50c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r7, #1048576 @ 0x100000 │ │ │ │ + orrseq r0, r7, #68157440 @ 0x4100000 │ │ │ │ mvneq lr, #164, 8 @ 0xa4000000 │ │ │ │ mvneq lr, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0x03bb6684 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -749096,15 +749096,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e7e30 <__cxa_atexit@plt+0x2db8b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r7, #1342177286 @ 0x50000006 │ │ │ │ + orrseq r0, r7, #1342177290 @ 0x5000000a │ │ │ │ mvneq lr, #252 @ 0xfc │ │ │ │ mvneq lr, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0x03bb62dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -749430,15 +749430,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e8368 <__cxa_atexit@plt+0x2dbdec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r6, #56, 26 @ 0xe00 │ │ │ │ + orrseq pc, r6, #120, 26 @ 0x1e00 │ │ │ │ mvneq sp, #196, 22 @ 0x31000 │ │ │ │ mvneq lr, #144, 4 │ │ │ │ @ instruction: 0x03bb5da4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -749668,15 +749668,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e8720 <__cxa_atexit@plt+0x2dc1a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r6, #140, 18 @ 0x230000 │ │ │ │ + orrseq pc, r6, #204, 18 @ 0x330000 │ │ │ │ mvneq sp, #12, 16 @ 0xc0000 │ │ │ │ mvneq sp, #216, 28 @ 0xd80 │ │ │ │ @ instruction: 0x03bb59ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -750237,15 +750237,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e9004 <__cxa_atexit@plt+0x2dca88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r6, #177 @ 0xb1 │ │ │ │ + orrseq pc, r6, #241 @ 0xf1 │ │ │ │ mvneq ip, #40, 30 @ 0xa0 │ │ │ │ mvneq sp, #244, 10 @ 0x3d000000 │ │ │ │ @ instruction: 0x03bb5108 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -750699,15 +750699,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e973c <__cxa_atexit@plt+0x2dd1c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r6, #2080768 @ 0x1fc000 │ │ │ │ + orrseq lr, r6, #3129344 @ 0x2fc000 │ │ │ │ mvneq ip, #240, 14 @ 0x3c00000 │ │ │ │ mvneq ip, #188, 28 @ 0xbc0 │ │ │ │ @ instruction: 0x03bb49d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -750941,15 +750941,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e9b04 <__cxa_atexit@plt+0x2dd588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r6, #796917760 @ 0x2f800000 │ │ │ │ + orrseq lr, r6, #1065353216 @ 0x3f800000 │ │ │ │ mvneq ip, #40, 8 @ 0x28000000 │ │ │ │ mvneq ip, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0x03bb4608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -751177,15 +751177,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2e9eb4 <__cxa_atexit@plt+0x2dd938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r6, #1879048193 @ 0x70000001 │ │ │ │ + orrseq lr, r6, #1879048197 @ 0x70000005 │ │ │ │ mvneq ip, #120 @ 0x78 │ │ │ │ mvneq ip, #68, 14 @ 0x1100000 │ │ │ │ @ instruction: 0x03bb4258 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -751411,15 +751411,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ea25c <__cxa_atexit@plt+0x2ddce0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r6, #120, 28 @ 0x780 │ │ │ │ + orrseq sp, r6, #184, 28 @ 0xb80 │ │ │ │ mvneq fp, #208, 24 @ 0xd000 │ │ │ │ mvneq ip, #156, 6 @ 0x70000002 │ │ │ │ @ instruction: 0x03bb3eb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -751752,15 +751752,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ea7b0 <__cxa_atexit@plt+0x2de234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r6, #770048 @ 0xbc000 │ │ │ │ + orrseq sp, r6, #1818624 @ 0x1bc000 │ │ │ │ mvneq fp, #124, 14 @ 0x1f00000 │ │ │ │ mvneq fp, #72, 28 @ 0x480 │ │ │ │ @ instruction: 0x03bb395c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -752095,15 +752095,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ead0c <__cxa_atexit@plt+0x2de790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r6, #2080374787 @ 0x7c000003 │ │ │ │ + orrseq sp, r6, #520093696 @ 0x1f000000 │ │ │ │ mvneq fp, #32, 4 │ │ │ │ mvneq fp, #236, 16 @ 0xec0000 │ │ │ │ @ instruction: 0x03bb3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -752662,15 +752662,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2eb5e8 <__cxa_atexit@plt+0x2df06c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r6, #14336 @ 0x3800 │ │ │ │ + orrseq ip, r6, #79872 @ 0x13800 │ │ │ │ mvneq sl, #68, 18 @ 0x110000 │ │ │ │ mvneq fp, #16 │ │ │ │ @ instruction: 0x03bb2b24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -753007,15 +753007,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ebb4c <__cxa_atexit@plt+0x2df5d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r6, #759169024 @ 0x2d400000 │ │ │ │ + orrseq ip, r6, #1027604480 @ 0x3d400000 │ │ │ │ mvneq sl, #224, 6 @ 0x80000003 │ │ │ │ mvneq sl, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0x03bb25c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -753344,15 +753344,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ec090 <__cxa_atexit@plt+0x2dfb14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r6, #119 @ 0x77 │ │ │ │ + orrseq ip, r6, #183 @ 0xb7 │ │ │ │ mvneq r9, #156, 28 @ 0x9c0 │ │ │ │ mvneq sl, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0x03bb207c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -753681,15 +753681,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ec5d4 <__cxa_atexit@plt+0x2e0058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r6, #64512 @ 0xfc00 │ │ │ │ + orrseq fp, r6, #130048 @ 0x1fc00 │ │ │ │ mvneq r9, #88, 18 @ 0x160000 │ │ │ │ mvneq sl, #36 @ 0x24 │ │ │ │ @ instruction: 0x03bb1b38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -754018,15 +754018,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ecb18 <__cxa_atexit@plt+0x2e059c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r6, #8, 12 @ 0x800000 │ │ │ │ + orrseq fp, r6, #72, 12 @ 0x4800000 │ │ │ │ mvneq r9, #20, 8 @ 0x14000000 │ │ │ │ mvneq r9, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0x03bb15f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -754355,15 +754355,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ed05c <__cxa_atexit@plt+0x2e0ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r6, #212 @ 0xd4 │ │ │ │ + orrseq fp, r6, #20, 2 │ │ │ │ mvneq r8, #208, 28 @ 0xd00 │ │ │ │ mvneq r9, #156, 10 @ 0x27000000 │ │ │ │ @ instruction: 0x03bb10b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -754591,15 +754591,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ed40c <__cxa_atexit@plt+0x2e0e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r6, #3392 @ 0xd40 │ │ │ │ + orrseq sl, r6, #7488 @ 0x1d40 │ │ │ │ mvneq r8, #32, 22 @ 0x8000 │ │ │ │ mvneq r9, #236, 2 @ 0x3b │ │ │ │ @ instruction: 0x03bb0d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -754825,15 +754825,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ed7b4 <__cxa_atexit@plt+0x2e1238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r6, #148, 18 @ 0x250000 │ │ │ │ + orrseq sl, r6, #212, 18 @ 0x350000 │ │ │ │ mvneq r8, #120, 14 @ 0x1e00000 │ │ │ │ mvneq r8, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0x03bb0958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -756811,15 +756811,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ef6bc <__cxa_atexit@plt+0x2e3140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r6, #602112 @ 0x93000 │ │ │ │ + orrseq r8, r6, #864256 @ 0xd3000 │ │ │ │ mvneq r6, #112, 16 @ 0x700000 │ │ │ │ mvneq r6, #60, 30 @ 0xf0 │ │ │ │ @ instruction: 0x03baea50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -757263,15 +757263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2efdcc <__cxa_atexit@plt+0x2e3850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r6, #671088642 @ 0x28000002 │ │ │ │ + orrseq r8, r6, #671088643 @ 0x28000003 │ │ │ │ mvneq r6, #96, 2 │ │ │ │ mvneq r6, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0x03bae340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -757497,15 +757497,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f0174 <__cxa_atexit@plt+0x2e3bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r6, #236, 30 @ 0x3b0 │ │ │ │ + orrseq r8, r6, #44 @ 0x2c │ │ │ │ mvneq r5, #184, 26 @ 0x2e00 │ │ │ │ mvneq r6, #132, 8 @ 0x84000000 │ │ │ │ @ instruction: 0x03badf98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -757832,15 +757832,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f06b0 <__cxa_atexit@plt+0x2e4134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r6, #765952 @ 0xbb000 │ │ │ │ + orrseq r7, r6, #1028096 @ 0xfb000 │ │ │ │ mvneq r5, #124, 16 @ 0x7c0000 │ │ │ │ mvneq r5, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0x03bada5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -758068,15 +758068,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f0a60 <__cxa_atexit@plt+0x2e44e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r6, #4980736 @ 0x4c0000 │ │ │ │ + orrseq r7, r6, #21757952 @ 0x14c0000 │ │ │ │ mvneq r5, #204, 8 @ 0xcc000000 │ │ │ │ mvneq r5, #152, 22 @ 0x26000 │ │ │ │ @ instruction: 0x03bad6ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -758302,15 +758302,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f0e08 <__cxa_atexit@plt+0x2e488c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r6, #116, 6 @ 0xd0000001 │ │ │ │ + orrseq r7, r6, #180, 6 @ 0xd0000002 │ │ │ │ mvneq r5, #36, 2 │ │ │ │ mvneq r5, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0x03bad304 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -758637,15 +758637,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f1344 <__cxa_atexit@plt+0x2e4dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r6, #68, 28 @ 0x440 │ │ │ │ + orrseq r6, r6, #132, 28 @ 0x840 │ │ │ │ mvneq r4, #232, 22 @ 0x3a000 │ │ │ │ mvneq r5, #180, 4 @ 0x4000000b │ │ │ │ @ instruction: 0x03bacdc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -759244,15 +759244,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f1cc0 <__cxa_atexit@plt+0x2e5744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r6, #-704643072 @ 0xd6000000 │ │ │ │ + orrseq r6, r6, #92274688 @ 0x5800000 │ │ │ │ mvneq r4, #108, 4 @ 0xc0000006 │ │ │ │ mvneq r4, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0x03bac44c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -759476,15 +759476,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f2060 <__cxa_atexit@plt+0x2e5ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r6, #-1073741808 @ 0xc0000010 │ │ │ │ + orrseq r6, r6, #-1073741792 @ 0xc0000020 │ │ │ │ mvneq r3, #204, 28 @ 0xcc0 │ │ │ │ mvneq r4, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0x03bac0ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -759612,15 +759612,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f2280 <__cxa_atexit@plt+0x2e5d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r6, #45, 30 @ 0xb4 │ │ │ │ + orrseq r5, r6, #436 @ 0x1b4 │ │ │ │ mvneq r3, #172, 24 @ 0xac00 │ │ │ │ mvneq r4, #120, 6 @ 0xe0000001 │ │ │ │ @ instruction: 0x03babe8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -760180,15 +760180,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f2b60 <__cxa_atexit@plt+0x2e65e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r6, #92, 12 @ 0x5c00000 │ │ │ │ + orrseq r5, r6, #156, 12 @ 0x9c00000 │ │ │ │ mvneq r3, #204, 6 @ 0x30000003 │ │ │ │ mvneq r3, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0x03bab5ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -760907,15 +760907,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f36bc <__cxa_atexit@plt+0x2e7140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r6, #12, 22 @ 0x3000 │ │ │ │ + orrseq r4, r6, #76, 22 @ 0x13000 │ │ │ │ mvneq r2, #112, 16 @ 0x700000 │ │ │ │ mvneq r2, #60, 30 @ 0xf0 │ │ │ │ @ instruction: 0x03baaa50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -761388,15 +761388,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f3e40 <__cxa_atexit@plt+0x2e78c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r6, #872415234 @ 0x34000002 │ │ │ │ + orrseq r4, r6, #872415235 @ 0x34000003 │ │ │ │ mvneq r2, #236 @ 0xec │ │ │ │ mvneq r2, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0x03baa2cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -761624,15 +761624,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f41f0 <__cxa_atexit@plt+0x2e7c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r6, #916 @ 0x394 │ │ │ │ + orrseq r4, r6, #37 @ 0x25 │ │ │ │ mvneq r1, #60, 26 @ 0xf00 │ │ │ │ mvneq r2, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0x03ba9f1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -762421,15 +762421,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f4e64 <__cxa_atexit@plt+0x2e88e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r6, #-402653183 @ 0xe8000001 │ │ │ │ + orrseq r3, r6, #-402653182 @ 0xe8000002 │ │ │ │ mvneq r1, #200 @ 0xc8 │ │ │ │ mvneq r1, #148, 14 @ 0x2500000 │ │ │ │ @ instruction: 0x03ba92a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -762871,15 +762871,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f556c <__cxa_atexit@plt+0x2e8ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r6, #124, 24 @ 0x7c00 │ │ │ │ + orrseq r2, r6, #188, 24 @ 0xbc00 │ │ │ │ mvneq r0, #192, 18 @ 0x300000 │ │ │ │ mvneq r1, #140 @ 0x8c │ │ │ │ @ instruction: 0x03ba8ba0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -763444,15 +763444,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f5e60 <__cxa_atexit@plt+0x2e98e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r6, #1409286146 @ 0x54000002 │ │ │ │ + orrseq r2, r6, #1409286147 @ 0x54000003 │ │ │ │ mvneq r0, #204 @ 0xcc │ │ │ │ mvneq r0, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0x03ba82ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -764130,15 +764130,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f6918 <__cxa_atexit@plt+0x2ea39c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r6, #240, 16 @ 0xf00000 │ │ │ │ + orrseq r1, r6, #48, 18 @ 0xc0000 │ │ │ │ mvneq pc, #20, 12 @ 0x1400000 │ │ │ │ mvneq pc, #224, 24 @ 0xe000 │ │ │ │ @ instruction: 0x03ba77f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -764963,15 +764963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f761c <__cxa_atexit@plt+0x2eb0a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r6, #251904 @ 0x3d800 │ │ │ │ + orrseq r0, r6, #13824 @ 0x3600 │ │ │ │ mvneq lr, #16, 18 @ 0x40000 │ │ │ │ mvneq lr, #220, 30 @ 0x370 │ │ │ │ @ instruction: 0x03ba6af0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -765431,15 +765431,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f7d6c <__cxa_atexit@plt+0x2eb7f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r6, #-1325400064 @ 0xb1000000 │ │ │ │ + orrseq r0, r6, #-251658240 @ 0xf1000000 │ │ │ │ mvneq lr, #192, 2 @ 0x30 │ │ │ │ mvneq lr, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0x03ba63a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -765774,15 +765774,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f82c8 <__cxa_atexit@plt+0x2ebd4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r5, #392 @ 0x188 │ │ │ │ + orrseq pc, r5, #648 @ 0x288 │ │ │ │ mvneq sp, #100, 24 @ 0x6400 │ │ │ │ mvneq lr, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0x03ba5e44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -766340,15 +766340,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f8ba0 <__cxa_atexit@plt+0x2ec624> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r5, #158334976 @ 0x9700000 │ │ │ │ + orrseq pc, r5, #225443840 @ 0xd700000 │ │ │ │ mvneq sp, #140, 6 @ 0x30000002 │ │ │ │ mvneq sp, #88, 20 @ 0x58000 │ │ │ │ @ instruction: 0x03ba556c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -767038,15 +767038,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f9688 <__cxa_atexit@plt+0x2ed10c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r5, #188, 22 @ 0x2f000 │ │ │ │ + orrseq lr, r5, #252, 22 @ 0x3f000 │ │ │ │ mvneq ip, #164, 16 @ 0xa40000 │ │ │ │ mvneq ip, #112, 30 @ 0x1c0 │ │ │ │ @ instruction: 0x03ba4a84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -767611,15 +767611,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2f9f7c <__cxa_atexit@plt+0x2eda00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r5, #1610612749 @ 0x6000000d │ │ │ │ + orrseq lr, r5, #1476395008 @ 0x58000000 │ │ │ │ mvneq fp, #176, 30 @ 0x2c0 │ │ │ │ mvneq ip, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0x03ba4190 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -768073,15 +768073,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fa6b4 <__cxa_atexit@plt+0x2ee138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r5, #173056 @ 0x2a400 │ │ │ │ + orrseq sp, r5, #238592 @ 0x3a400 │ │ │ │ mvneq fp, #120, 16 @ 0x780000 │ │ │ │ mvneq fp, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0x03ba3a58 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -768533,15 +768533,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fade4 <__cxa_atexit@plt+0x2ee868> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r5, #-2097152000 @ 0x83000000 │ │ │ │ + orrseq sp, r5, #-1023410176 @ 0xc3000000 │ │ │ │ mvneq fp, #72, 2 │ │ │ │ mvneq fp, #20, 16 @ 0x140000 │ │ │ │ @ instruction: 0x03ba3328 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -768989,15 +768989,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fb504 <__cxa_atexit@plt+0x2eef88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r5, #7040 @ 0x1b80 │ │ │ │ + orrseq ip, r5, #11136 @ 0x2b80 │ │ │ │ mvneq sl, #40, 20 @ 0x28000 │ │ │ │ mvneq fp, #244 @ 0xf4 │ │ │ │ @ instruction: 0x03ba2c08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -769231,15 +769231,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fb8cc <__cxa_atexit@plt+0x2ef350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r5, #2899968 @ 0x2c4000 │ │ │ │ + orrseq ip, r5, #3948544 @ 0x3c4000 │ │ │ │ mvneq sl, #96, 12 @ 0x6000000 │ │ │ │ mvneq sl, #44, 26 @ 0xb00 │ │ │ │ @ instruction: 0x03ba2840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -769467,15 +769467,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fbc7c <__cxa_atexit@plt+0x2ef700> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r5, #14680064 @ 0xe00000 │ │ │ │ + orrseq ip, r5, #81788928 @ 0x4e00000 │ │ │ │ mvneq sl, #176, 4 │ │ │ │ mvneq sl, #124, 18 @ 0x1f0000 │ │ │ │ @ instruction: 0x03ba2490 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -769701,15 +769701,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fc024 <__cxa_atexit@plt+0x2efaa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r5, #536870919 @ 0x20000007 │ │ │ │ + orrseq ip, r5, #536870923 @ 0x2000000b │ │ │ │ mvneq r9, #8, 30 │ │ │ │ mvneq sl, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0x03ba20e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -770040,15 +770040,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fc570 <__cxa_atexit@plt+0x2efff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r5, #3264 @ 0xcc0 │ │ │ │ + orrseq fp, r5, #7360 @ 0x1cc0 │ │ │ │ mvneq r9, #188, 18 @ 0x2f0000 │ │ │ │ mvneq sl, #136 @ 0x88 │ │ │ │ @ instruction: 0x03ba1b9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -770853,15 +770853,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fd224 <__cxa_atexit@plt+0x2f0ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r5, #136 @ 0x88 │ │ │ │ + orrseq fp, r5, #200 @ 0xc8 │ │ │ │ mvneq r8, #8, 26 @ 0x200 │ │ │ │ mvneq r9, #212, 6 @ 0x50000003 │ │ │ │ @ instruction: 0x03ba0ee8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -771103,15 +771103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fd60c <__cxa_atexit@plt+0x2f1090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r5, #43776 @ 0xab00 │ │ │ │ + orrseq sl, r5, #60160 @ 0xeb00 │ │ │ │ mvneq r8, #32, 18 @ 0x80000 │ │ │ │ mvneq r8, #236, 30 @ 0x3b0 │ │ │ │ @ instruction: 0x03ba0b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -771553,15 +771553,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fdd14 <__cxa_atexit@plt+0x2f1798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r5, #172, 10 @ 0x2b000000 │ │ │ │ + orrseq sl, r5, #236, 10 @ 0x3b000000 │ │ │ │ mvneq r8, #24, 4 @ 0x80000001 │ │ │ │ mvneq r8, #228, 16 @ 0xe40000 │ │ │ │ @ instruction: 0x03ba03f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -771999,15 +771999,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2fe40c <__cxa_atexit@plt+0x2f1e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r5, #3024 @ 0xbd0 │ │ │ │ + orrseq r9, r5, #4048 @ 0xfd0 │ │ │ │ mvneq r7, #32, 22 @ 0x8000 │ │ │ │ mvneq r8, #236, 2 @ 0x3b │ │ │ │ @ instruction: 0x03b9fd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -772678,15 +772678,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2feea8 <__cxa_atexit@plt+0x2f292c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r5, #687865856 @ 0x29000000 │ │ │ │ + orrseq r9, r5, #1761607680 @ 0x69000000 │ │ │ │ mvneq r7, #132 @ 0x84 │ │ │ │ mvneq r7, #80, 14 @ 0x1400000 │ │ │ │ @ instruction: 0x03b9f264 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -773241,15 +773241,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ff774 <__cxa_atexit@plt+0x2f31f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r5, #103424 @ 0x19400 │ │ │ │ + orrseq r8, r5, #168960 @ 0x29400 │ │ │ │ mvneq r6, #184, 14 @ 0x2e00000 │ │ │ │ mvneq r6, #132, 28 @ 0x840 │ │ │ │ @ instruction: 0x03b9e998 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -773483,15 +773483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ffb3c <__cxa_atexit@plt+0x2f35c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r5, #43253760 @ 0x2940000 │ │ │ │ + orrseq r8, r5, #60030976 @ 0x3940000 │ │ │ │ mvneq r6, #240, 6 @ 0xc0000003 │ │ │ │ mvneq r6, #188, 20 @ 0xbc000 │ │ │ │ @ instruction: 0x03b9e5d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -773719,15 +773719,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 2ffeec <__cxa_atexit@plt+0x2f3970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r5, #83886080 @ 0x5000000 │ │ │ │ + orrseq r8, r5, #1157627904 @ 0x45000000 │ │ │ │ mvneq r6, #64 @ 0x40 │ │ │ │ mvneq r6, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0x03b9e220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -773955,15 +773955,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30029c <__cxa_atexit@plt+0x2f3d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r5, #101 @ 0x65 │ │ │ │ + orrseq r8, r5, #165 @ 0xa5 │ │ │ │ mvneq r5, #144, 24 @ 0x9000 │ │ │ │ mvneq r6, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0x03b9de70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -774404,15 +774404,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3009a0 <__cxa_atexit@plt+0x2f4424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r5, #1851392 @ 0x1c4000 │ │ │ │ + orrseq r7, r5, #2899968 @ 0x2c4000 │ │ │ │ mvneq r5, #140, 10 @ 0x23000000 │ │ │ │ mvneq r5, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0x03b9d76c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -774745,15 +774745,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 300ef4 <__cxa_atexit@plt+0x2f4978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r5, #40, 8 @ 0x28000000 │ │ │ │ + orrseq r7, r5, #104, 8 @ 0x68000000 │ │ │ │ mvneq r5, #56 @ 0x38 │ │ │ │ mvneq r5, #4, 14 @ 0x100000 │ │ │ │ @ instruction: 0x03b9d218 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -775197,15 +775197,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 301604 <__cxa_atexit@plt+0x2f5088> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r5, #2688 @ 0xa80 │ │ │ │ + orrseq r6, r5, #6784 @ 0x1a80 │ │ │ │ mvneq r4, #40, 18 @ 0xa0000 │ │ │ │ mvneq r4, #244, 30 @ 0x3d0 │ │ │ │ @ instruction: 0x03b9cb08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -775774,15 +775774,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 301f08 <__cxa_atexit@plt+0x2f598c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r5, #788529152 @ 0x2f000000 │ │ │ │ + orrseq r6, r5, #1862270976 @ 0x6f000000 │ │ │ │ mvneq r4, #36 @ 0x24 │ │ │ │ mvneq r4, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0x03b9c204 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -776018,15 +776018,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3022d8 <__cxa_atexit@plt+0x2f5d5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r5, #110 @ 0x6e │ │ │ │ + orrseq r6, r5, #174 @ 0xae │ │ │ │ mvneq r3, #84, 24 @ 0x5400 │ │ │ │ mvneq r4, #32, 6 @ 0x80000000 │ │ │ │ @ instruction: 0x03b9be34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -776248,15 +776248,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 302670 <__cxa_atexit@plt+0x2f60f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r5, #57088 @ 0xdf00 │ │ │ │ + orrseq r5, r5, #1984 @ 0x7c0 │ │ │ │ mvneq r3, #188, 16 @ 0xbc0000 │ │ │ │ mvneq r3, #136, 30 @ 0x220 │ │ │ │ @ instruction: 0x03b9ba9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -776482,15 +776482,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 302a18 <__cxa_atexit@plt+0x2f649c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r5, #1081344 @ 0x108000 │ │ │ │ + orrseq r5, r5, #2129920 @ 0x208000 │ │ │ │ mvneq r3, #20, 10 @ 0x5000000 │ │ │ │ mvneq r3, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0x03b9b6f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -776819,15 +776819,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 302f5c <__cxa_atexit@plt+0x2f69e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r5, #218103808 @ 0xd000000 │ │ │ │ + orrseq r5, r5, #1291845632 @ 0x4d000000 │ │ │ │ mvneq r2, #208, 30 @ 0x340 │ │ │ │ mvneq r3, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0x03b9b1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -777162,15 +777162,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3034b8 <__cxa_atexit@plt+0x2f6f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r5, #192, 28 @ 0xc00 │ │ │ │ + orrseq r4, r5, #0, 30 │ │ │ │ mvneq r2, #116, 20 @ 0x74000 │ │ │ │ mvneq r3, #64, 2 │ │ │ │ @ instruction: 0x03b9ac54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -777389,15 +777389,15 @@ │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0x03ba4784 │ │ │ │ - orrseq r4, r5, #216, 28 @ 0xd80 │ │ │ │ + orrseq r4, r5, #24, 30 @ 0x60 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r9, [r5, #104] @ 0x68 │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ and r4, r7, #3 │ │ │ │ @@ -779145,28 +779145,28 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xfffef718 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvneq r1, #44, 6 @ 0xb0000000 │ │ │ │ @ instruction: 0x03ba2c14 │ │ │ │ - orrseq r3, r5, #112, 6 @ 0xc0000001 │ │ │ │ + orrseq r3, r5, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 3053d4 <__cxa_atexit@plt+0x2f8e58> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #8] @ 3053d8 <__cxa_atexit@plt+0x2f8e5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvneq r1, #156, 4 @ 0xc0000009 │ │ │ │ @ instruction: 0x03ba2be0 │ │ │ │ - orrseq r3, r5, #68, 6 @ 0x10000001 │ │ │ │ + orrseq r3, r5, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r6, r7 │ │ │ │ bhi 305590 <__cxa_atexit@plt+0x2f9014> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -779519,15 +779519,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30598c <__cxa_atexit@plt+0x2f9410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r5, #252, 18 @ 0x3f0000 │ │ │ │ + orrseq r2, r5, #60, 20 @ 0x3c000 │ │ │ │ mvneq r0, #160, 10 @ 0x28000000 │ │ │ │ mvneq r0, #108, 24 @ 0x6c00 │ │ │ │ @ instruction: 0x03b98780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -779753,15 +779753,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 305d34 <__cxa_atexit@plt+0x2f97b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r5, #98566144 @ 0x5e00000 │ │ │ │ + orrseq r2, r5, #165675008 @ 0x9e00000 │ │ │ │ mvneq r0, #248, 2 @ 0x3e │ │ │ │ mvneq r0, #196, 16 @ 0xc40000 │ │ │ │ @ instruction: 0x03b983d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -779891,15 +779891,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 305f5c <__cxa_atexit@plt+0x2f99e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r5, #1056964608 @ 0x3f000000 │ │ │ │ + orrseq r2, r5, #2130706432 @ 0x7f000000 │ │ │ │ mvneq pc, #208, 30 @ 0x340 │ │ │ │ mvneq r0, #156, 12 @ 0x9c00000 │ │ │ │ @ instruction: 0x03b981b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -780374,15 +780374,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3066e8 <__cxa_atexit@plt+0x2fa16c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r5, #188, 24 @ 0xbc00 │ │ │ │ + orrseq r1, r5, #252, 24 @ 0xfc00 │ │ │ │ mvneq pc, #68, 16 @ 0x440000 │ │ │ │ mvneq pc, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0x03b97a24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -780709,15 +780709,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 306c24 <__cxa_atexit@plt+0x2fa6a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r5, #35389440 @ 0x21c0000 │ │ │ │ + orrseq r1, r5, #52166656 @ 0x31c0000 │ │ │ │ mvneq pc, #8, 6 @ 0x20000000 │ │ │ │ mvneq pc, #212, 18 @ 0x350000 │ │ │ │ @ instruction: 0x03b974e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -780941,15 +780941,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 306fc4 <__cxa_atexit@plt+0x2faa48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r5, #-1140850685 @ 0xbc000003 │ │ │ │ + orrseq r1, r5, #788529152 @ 0x2f000000 │ │ │ │ mvneq lr, #104, 30 @ 0x1a0 │ │ │ │ mvneq pc, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0x03b97148 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -781535,15 +781535,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30790c <__cxa_atexit@plt+0x2fb390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r5, #716800 @ 0xaf000 │ │ │ │ + orrseq r0, r5, #978944 @ 0xef000 │ │ │ │ mvneq lr, #32, 12 @ 0x2000000 │ │ │ │ mvneq lr, #236, 24 @ 0xec00 │ │ │ │ @ instruction: 0x03b96800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -781679,15 +781679,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 307b4c <__cxa_atexit@plt+0x2fb5d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r5, #7929856 @ 0x790000 │ │ │ │ + orrseq r0, r5, #12124160 @ 0xb90000 │ │ │ │ mvneq lr, #224, 6 @ 0x80000003 │ │ │ │ mvneq lr, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0x03b965c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -782012,15 +782012,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 308080 <__cxa_atexit@plt+0x2fbb04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r5, #872415233 @ 0x34000001 │ │ │ │ + orrseq r0, r5, #872415234 @ 0x34000002 │ │ │ │ mvneq sp, #172, 28 @ 0xac0 │ │ │ │ mvneq lr, #120, 10 @ 0x1e000000 │ │ │ │ @ instruction: 0x03b9608c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -782343,15 +782343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3085ac <__cxa_atexit@plt+0x2fc030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r4, #40, 28 @ 0x280 │ │ │ │ + orrseq pc, r4, #104, 28 @ 0x680 │ │ │ │ mvneq sp, #128, 18 @ 0x200000 │ │ │ │ mvneq lr, #76 @ 0x4c │ │ │ │ @ instruction: 0x03b95b60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -782581,15 +782581,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 308964 <__cxa_atexit@plt+0x2fc3e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r4, #495616 @ 0x79000 │ │ │ │ + orrseq pc, r4, #757760 @ 0xb9000 │ │ │ │ mvneq sp, #200, 10 @ 0x32000000 │ │ │ │ mvneq sp, #148, 24 @ 0x9400 │ │ │ │ @ instruction: 0x03b957a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -782817,15 +782817,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 308d14 <__cxa_atexit@plt+0x2fc798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r4, #225443840 @ 0xd700000 │ │ │ │ + orrseq pc, r4, #6029312 @ 0x5c0000 │ │ │ │ mvneq sp, #24, 4 @ 0x80000001 │ │ │ │ mvneq sp, #228, 16 @ 0xe40000 │ │ │ │ @ instruction: 0x03b953f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -783051,15 +783051,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3090bc <__cxa_atexit@plt+0x2fcb40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r4, #-603979776 @ 0xdc000000 │ │ │ │ + orrseq pc, r4, #-603979775 @ 0xdc000001 │ │ │ │ mvneq ip, #112, 28 @ 0x700 │ │ │ │ mvneq sp, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0x03b95050 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -783386,15 +783386,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3095f8 <__cxa_atexit@plt+0x2fd07c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r4, #7, 28 @ 0x70 │ │ │ │ + orrseq lr, r4, #1136 @ 0x470 │ │ │ │ mvneq ip, #52, 18 @ 0xd0000 │ │ │ │ mvneq sp, #0 │ │ │ │ @ instruction: 0x03b94b14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -783622,15 +783622,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3099a8 <__cxa_atexit@plt+0x2fd42c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r4, #385024 @ 0x5e000 │ │ │ │ + orrseq lr, r4, #647168 @ 0x9e000 │ │ │ │ mvneq ip, #132, 10 @ 0x21000000 │ │ │ │ mvneq ip, #80, 24 @ 0x5000 │ │ │ │ @ instruction: 0x03b94764 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -783852,15 +783852,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 309d40 <__cxa_atexit@plt+0x2fd7c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r4, #214958080 @ 0xcd00000 │ │ │ │ + orrseq lr, r4, #3407872 @ 0x340000 │ │ │ │ mvneq ip, #236, 2 @ 0x3b │ │ │ │ mvneq ip, #184, 16 @ 0xb80000 │ │ │ │ @ instruction: 0x03b943cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -784086,15 +784086,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30a0e8 <__cxa_atexit@plt+0x2fdb6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r4, #44, 6 @ 0xb0000000 │ │ │ │ + orrseq lr, r4, #108, 6 @ 0xb0000001 │ │ │ │ mvneq fp, #68, 28 @ 0x440 │ │ │ │ mvneq ip, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0x03b94024 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -784522,15 +784522,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30a7b8 <__cxa_atexit@plt+0x2fe23c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r4, #25856 @ 0x6500 │ │ │ │ + orrseq sp, r4, #42240 @ 0xa500 │ │ │ │ mvneq fp, #116, 14 @ 0x1d00000 │ │ │ │ mvneq fp, #64, 28 @ 0x400 │ │ │ │ @ instruction: 0x03b93954 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -784861,15 +784861,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30ad04 <__cxa_atexit@plt+0x2fe788> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r4, #8912896 @ 0x880000 │ │ │ │ + orrseq sp, r4, #25690112 @ 0x1880000 │ │ │ │ mvneq fp, #40, 4 @ 0x80000002 │ │ │ │ mvneq fp, #244, 16 @ 0xf40000 │ │ │ │ @ instruction: 0x03b93408 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -785097,15 +785097,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30b0b4 <__cxa_atexit@plt+0x2feb38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r4, #-402653183 @ 0xe8000001 │ │ │ │ + orrseq sp, r4, #-402653182 @ 0xe8000002 │ │ │ │ mvneq sl, #120, 28 @ 0x780 │ │ │ │ mvneq fp, #68, 10 @ 0x11000000 │ │ │ │ @ instruction: 0x03b93058 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -785432,15 +785432,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30b5f0 <__cxa_atexit@plt+0x2ff074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r4, #1184 @ 0x4a0 │ │ │ │ + orrseq ip, r4, #2208 @ 0x8a0 │ │ │ │ mvneq sl, #60, 18 @ 0xf0000 │ │ │ │ mvneq fp, #8 │ │ │ │ @ instruction: 0x03b92b1c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -785668,15 +785668,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30b9a0 <__cxa_atexit@plt+0x2ff424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r4, #164, 20 @ 0xa4000 │ │ │ │ + orrseq ip, r4, #228, 20 @ 0xe4000 │ │ │ │ mvneq sl, #140, 10 @ 0x23000000 │ │ │ │ mvneq sl, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0x03b9276c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -786100,15 +786100,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30c060 <__cxa_atexit@plt+0x2ffae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r4, #-1207959549 @ 0xb8000003 │ │ │ │ + orrseq ip, r4, #771751936 @ 0x2e000000 │ │ │ │ mvneq r9, #204, 28 @ 0xcc0 │ │ │ │ mvneq sl, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0x03b920ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -786338,15 +786338,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30c418 <__cxa_atexit@plt+0x2ffe9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r4, #62 @ 0x3e │ │ │ │ + orrseq ip, r4, #126 @ 0x7e │ │ │ │ mvneq r9, #20, 22 @ 0x5000 │ │ │ │ mvneq sl, #224, 2 @ 0x38 │ │ │ │ @ instruction: 0x03b91cf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -786674,15 +786674,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30c958 <__cxa_atexit@plt+0x3003dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r4, #10240 @ 0x2800 │ │ │ │ + orrseq fp, r4, #75776 @ 0x12800 │ │ │ │ mvneq r9, #212, 10 @ 0x35000000 │ │ │ │ mvneq r9, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0x03b917b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -787828,15 +787828,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30db60 <__cxa_atexit@plt+0x3015e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r4, #16, 18 @ 0x40000 │ │ │ │ + orrseq sl, r4, #80, 18 @ 0x140000 │ │ │ │ mvneq r8, #204, 6 @ 0x30000003 │ │ │ │ mvneq r8, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0x03b905ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -788064,15 +788064,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30df10 <__cxa_atexit@plt+0x301994> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r4, #448790528 @ 0x1ac00000 │ │ │ │ + orrseq sl, r4, #717225984 @ 0x2ac00000 │ │ │ │ mvneq r8, #28 │ │ │ │ mvneq r8, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0x03b901fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -788419,15 +788419,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30e49c <__cxa_atexit@plt+0x301f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r4, #236, 30 @ 0x3b0 │ │ │ │ + orrseq sl, r4, #44 @ 0x2c │ │ │ │ mvneq r7, #144, 20 @ 0x90000 │ │ │ │ mvneq r8, #92, 2 │ │ │ │ @ instruction: 0x03b8fc70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -788655,15 +788655,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30e84c <__cxa_atexit@plt+0x3022d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r4, #17920 @ 0x4600 │ │ │ │ + orrseq r9, r4, #34304 @ 0x8600 │ │ │ │ mvneq r7, #224, 12 @ 0xe000000 │ │ │ │ mvneq r7, #172, 26 @ 0x2b00 │ │ │ │ @ instruction: 0x03b8f8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -788891,15 +788891,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30ebfc <__cxa_atexit@plt+0x302680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r4, #10551296 @ 0xa10000 │ │ │ │ + orrseq r9, r4, #14745600 @ 0xe10000 │ │ │ │ mvneq r7, #48, 6 @ 0xc0000000 │ │ │ │ mvneq r7, #252, 18 @ 0x3f0000 │ │ │ │ @ instruction: 0x03b8f510 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -789125,15 +789125,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30efa4 <__cxa_atexit@plt+0x302a28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r4, #25165824 @ 0x1800000 │ │ │ │ + orrseq r9, r4, #293601280 @ 0x11800000 │ │ │ │ mvneq r6, #136, 30 @ 0x220 │ │ │ │ mvneq r7, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0x03b8f168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -789636,15 +789636,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30f7a0 <__cxa_atexit@plt+0x303224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r4, #24, 26 @ 0x600 │ │ │ │ + orrseq r8, r4, #88, 26 @ 0x1600 │ │ │ │ mvneq r6, #140, 14 @ 0x2300000 │ │ │ │ mvneq r6, #88, 28 @ 0x580 │ │ │ │ @ instruction: 0x03b8e96c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -789974,15 +789974,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 30fce8 <__cxa_atexit@plt+0x30376c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r4, #58982400 @ 0x3840000 │ │ │ │ + orrseq r8, r4, #2162688 @ 0x210000 │ │ │ │ mvneq r6, #68, 4 @ 0x40000004 │ │ │ │ mvneq r6, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0x03b8e424 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -790311,15 +790311,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31022c <__cxa_atexit@plt+0x303cb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r4, #-805306358 @ 0xd000000a │ │ │ │ + orrseq r8, r4, #-805306354 @ 0xd000000e │ │ │ │ mvneq r5, #0, 26 │ │ │ │ mvneq r6, #204, 6 @ 0x30000003 │ │ │ │ @ instruction: 0x03b8dee0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -790650,15 +790650,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 310778 <__cxa_atexit@plt+0x3041fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r4, #7040 @ 0x1b80 │ │ │ │ + orrseq r7, r4, #11136 @ 0x2b80 │ │ │ │ mvneq r5, #180, 14 @ 0x2d00000 │ │ │ │ mvneq r5, #128, 28 @ 0x800 │ │ │ │ @ instruction: 0x03b8d994 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -790888,15 +790888,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 310b30 <__cxa_atexit@plt+0x3045b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r4, #196, 18 @ 0x310000 │ │ │ │ + orrseq r7, r4, #4, 20 @ 0x4000 │ │ │ │ mvneq r5, #252, 6 @ 0xf0000003 │ │ │ │ mvneq r5, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0x03b8d5dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -791026,15 +791026,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 310d58 <__cxa_atexit@plt+0x3047dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r4, #44826624 @ 0x2ac0000 │ │ │ │ + orrseq r7, r4, #61603840 @ 0x3ac0000 │ │ │ │ mvneq r5, #212, 2 @ 0x35 │ │ │ │ mvneq r5, #160, 16 @ 0xa00000 │ │ │ │ @ instruction: 0x03b8d3b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -792152,15 +792152,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 311ef0 <__cxa_atexit@plt+0x305974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r4, #34603008 @ 0x2100000 │ │ │ │ + orrseq r6, r4, #101711872 @ 0x6100000 │ │ │ │ mvneq r4, #60 @ 0x3c │ │ │ │ mvneq r4, #8, 14 @ 0x200000 │ │ │ │ @ instruction: 0x03b8c21c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -792667,15 +792667,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3126fc <__cxa_atexit@plt+0x306180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r4, #432 @ 0x1b0 │ │ │ │ + orrseq r5, r4, #1456 @ 0x5b0 │ │ │ │ mvneq r3, #48, 16 @ 0x300000 │ │ │ │ mvneq r3, #252, 28 @ 0xfc0 │ │ │ │ @ instruction: 0x03b8ba10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -793002,15 +793002,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 312c38 <__cxa_atexit@plt+0x3066bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r4, #232, 16 @ 0xe80000 │ │ │ │ + orrseq r5, r4, #40, 18 @ 0xa0000 │ │ │ │ mvneq r3, #244, 4 @ 0x4000000f │ │ │ │ mvneq r3, #192, 18 @ 0x300000 │ │ │ │ @ instruction: 0x03b8b4d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -793402,15 +793402,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 313278 <__cxa_atexit@plt+0x306cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r4, #1610612747 @ 0x6000000b │ │ │ │ + orrseq r5, r4, #1610612751 @ 0x6000000f │ │ │ │ mvneq r2, #180, 24 @ 0xb400 │ │ │ │ mvneq r3, #128, 6 │ │ │ │ @ instruction: 0x03b8ae94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -793536,15 +793536,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 313490 <__cxa_atexit@plt+0x306f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r4, #170 @ 0xaa │ │ │ │ + orrseq r5, r4, #234 @ 0xea │ │ │ │ mvneq r2, #156, 20 @ 0x9c000 │ │ │ │ mvneq r3, #104, 2 │ │ │ │ @ instruction: 0x03b8ac7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -793670,15 +793670,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3136a8 <__cxa_atexit@plt+0x30712c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r4, #2576 @ 0xa10 │ │ │ │ + orrseq r4, r4, #3600 @ 0xe10 │ │ │ │ mvneq r2, #132, 16 @ 0x840000 │ │ │ │ mvneq r2, #80, 30 @ 0x140 │ │ │ │ @ instruction: 0x03b8aa64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -793902,15 +793902,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 313a48 <__cxa_atexit@plt+0x3074cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r4, #15360 @ 0x3c00 │ │ │ │ + orrseq r4, r4, #80896 @ 0x13c00 │ │ │ │ mvneq r2, #228, 8 @ 0xe4000000 │ │ │ │ mvneq r2, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0x03b8a6c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -794492,15 +794492,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 314380 <__cxa_atexit@plt+0x307e04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r4, #1073741880 @ 0x40000038 │ │ │ │ + orrseq r4, r4, #268435458 @ 0x10000002 │ │ │ │ mvneq r1, #172, 22 @ 0x2b000 │ │ │ │ mvneq r2, #120, 4 @ 0x80000007 │ │ │ │ @ instruction: 0x03b89d8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -795219,15 +795219,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 314edc <__cxa_atexit@plt+0x308960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r4, #149946368 @ 0x8f00000 │ │ │ │ + orrseq r3, r4, #217055232 @ 0xcf00000 │ │ │ │ mvneq r1, #80 @ 0x50 │ │ │ │ mvneq r1, #28, 14 @ 0x700000 │ │ │ │ @ instruction: 0x03b89230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -795461,15 +795461,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3152a4 <__cxa_atexit@plt+0x308d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r4, #-536870900 @ 0xe000000c │ │ │ │ + orrseq r3, r4, #939524096 @ 0x38000000 │ │ │ │ mvneq r0, #136, 24 @ 0x8800 │ │ │ │ mvneq r1, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0x03b88e68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -795871,15 +795871,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31590c <__cxa_atexit@plt+0x309390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r4, #28160 @ 0x6e00 │ │ │ │ + orrseq r2, r4, #44544 @ 0xae00 │ │ │ │ mvneq r0, #32, 12 @ 0x2000000 │ │ │ │ mvneq r0, #236, 24 @ 0xec00 │ │ │ │ @ instruction: 0x03b88800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -796202,15 +796202,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 315e38 <__cxa_atexit@plt+0x3098bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r4, #19136512 @ 0x1240000 │ │ │ │ + orrseq r2, r4, #35913728 @ 0x2240000 │ │ │ │ mvneq r0, #244 @ 0xf4 │ │ │ │ mvneq r0, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0x03b882d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -796434,15 +796434,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3161d8 <__cxa_atexit@plt+0x309c5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r4, #-939524094 @ 0xc8000002 │ │ │ │ + orrseq r2, r4, #-939524093 @ 0xc8000003 │ │ │ │ mvneq pc, #84, 26 @ 0x1500 │ │ │ │ mvneq r0, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0x03b87f34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -796765,15 +796765,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 316704 <__cxa_atexit@plt+0x30a188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r4, #2288 @ 0x8f0 │ │ │ │ + orrseq r1, r4, #3312 @ 0xcf0 │ │ │ │ mvneq pc, #40, 16 @ 0x280000 │ │ │ │ mvneq pc, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0x03b87a08 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -797561,15 +797561,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 317374 <__cxa_atexit@plt+0x30adf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r4, #1610612738 @ 0x60000002 │ │ │ │ + orrseq r1, r4, #1610612742 @ 0x60000006 │ │ │ │ mvneq lr, #184, 22 @ 0x2e000 │ │ │ │ mvneq pc, #132, 4 @ 0x40000008 │ │ │ │ @ instruction: 0x03b86d98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -798095,15 +798095,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 317bcc <__cxa_atexit@plt+0x30b650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r4, #3588096 @ 0x36c000 │ │ │ │ + orrseq r0, r4, #110592 @ 0x1b000 │ │ │ │ mvneq lr, #96, 6 @ 0x80000001 │ │ │ │ mvneq lr, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0x03b86540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -798539,15 +798539,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3182bc <__cxa_atexit@plt+0x30bd40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r4, #244, 4 @ 0x4000000f │ │ │ │ + orrseq r0, r4, #52, 6 @ 0xd0000000 │ │ │ │ mvneq sp, #112, 24 @ 0x7000 │ │ │ │ mvneq lr, #60, 6 @ 0xf0000000 │ │ │ │ @ instruction: 0x03b85e50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -798882,15 +798882,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 318818 <__cxa_atexit@plt+0x30c29c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r3, #10624 @ 0x2980 │ │ │ │ + orrseq pc, r3, #14720 @ 0x3980 │ │ │ │ mvneq sp, #20, 14 @ 0x500000 │ │ │ │ mvneq sp, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0x03b858f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -799476,15 +799476,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 319160 <__cxa_atexit@plt+0x30cbe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq pc, r3, #1728053248 @ 0x67000000 │ │ │ │ + orrseq pc, r3, #-1493172224 @ 0xa7000000 │ │ │ │ mvneq ip, #204, 26 @ 0x3300 │ │ │ │ mvneq sp, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0x03b84fac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -800572,15 +800572,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31a280 <__cxa_atexit@plt+0x30dd04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r3, #1207959553 @ 0x48000001 │ │ │ │ + orrseq lr, r3, #1207959554 @ 0x48000002 │ │ │ │ mvneq fp, #172, 24 @ 0xac00 │ │ │ │ mvneq ip, #120, 6 @ 0xe0000001 │ │ │ │ @ instruction: 0x03b83e8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -801228,15 +801228,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31acc0 <__cxa_atexit@plt+0x30e744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r3, #28, 18 @ 0x70000 │ │ │ │ + orrseq sp, r3, #92, 18 @ 0x170000 │ │ │ │ mvneq fp, #108, 4 @ 0xc0000006 │ │ │ │ mvneq fp, #56, 18 @ 0xe0000 │ │ │ │ @ instruction: 0x03b8344c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -801563,15 +801563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31b1fc <__cxa_atexit@plt+0x30ec80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sp, r3, #-1543503869 @ 0xa4000003 │ │ │ │ + orrseq sp, r3, #687865856 @ 0x29000000 │ │ │ │ mvneq sl, #48, 26 @ 0xc00 │ │ │ │ mvneq fp, #252, 6 @ 0xf0000003 │ │ │ │ @ instruction: 0x03b82f10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -802129,15 +802129,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31bad4 <__cxa_atexit@plt+0x30f558> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r3, #26624 @ 0x6800 │ │ │ │ + orrseq ip, r3, #92160 @ 0x16800 │ │ │ │ mvneq sl, #88, 8 @ 0x58000000 │ │ │ │ mvneq sl, #36, 22 @ 0x9000 │ │ │ │ @ instruction: 0x03b82638 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -802827,15 +802827,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31c5bc <__cxa_atexit@plt+0x310040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r3, #59 @ 0x3b │ │ │ │ + orrseq ip, r3, #123 @ 0x7b │ │ │ │ mvneq r9, #112, 18 @ 0x1c0000 │ │ │ │ mvneq sl, #60 @ 0x3c │ │ │ │ @ instruction: 0x03b81b50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -803588,15 +803588,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31d1a0 <__cxa_atexit@plt+0x310c24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r3, #1627389952 @ 0x61000000 │ │ │ │ + orrseq fp, r3, #-1593835520 @ 0xa1000000 │ │ │ │ mvneq r8, #140, 26 @ 0x2300 │ │ │ │ mvneq r9, #88, 8 @ 0x58000000 │ │ │ │ @ instruction: 0x03b80f6c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -804012,15 +804012,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31d840 <__cxa_atexit@plt+0x3112c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r3, #12928 @ 0x3280 │ │ │ │ + orrseq sl, r3, #10, 28 @ 0xa0 │ │ │ │ mvneq r8, #236, 12 @ 0xec00000 │ │ │ │ mvneq r8, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0x03b808cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -804242,15 +804242,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31dbd8 <__cxa_atexit@plt+0x31165c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r3, #241664 @ 0x3b000 │ │ │ │ + orrseq sl, r3, #503808 @ 0x7b000 │ │ │ │ mvneq r8, #84, 6 @ 0x50000001 │ │ │ │ mvneq r8, #32, 20 @ 0x20000 │ │ │ │ @ instruction: 0x03b80534 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -804741,15 +804741,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31e3a4 <__cxa_atexit@plt+0x311e28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq sl, r3, #-1879048185 @ 0x90000007 │ │ │ │ + orrseq sl, r3, #-1879048181 @ 0x9000000b │ │ │ │ mvneq r7, #136, 22 @ 0x22000 │ │ │ │ mvneq r8, #84, 4 @ 0x40000005 │ │ │ │ @ instruction: 0x03b7fd68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -805189,15 +805189,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31eaa4 <__cxa_atexit@plt+0x312528> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r3, #133120 @ 0x20800 │ │ │ │ + orrseq r9, r3, #198656 @ 0x30800 │ │ │ │ mvneq r7, #136, 8 @ 0x88000000 │ │ │ │ mvneq r7, #84, 22 @ 0x15000 │ │ │ │ @ instruction: 0x03b7f668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -805645,15 +805645,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31f1c4 <__cxa_atexit@plt+0x312c48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r3, #1845493760 @ 0x6e000000 │ │ │ │ + orrseq r9, r3, #-1375731712 @ 0xae000000 │ │ │ │ mvneq r6, #104, 26 @ 0x1a00 │ │ │ │ mvneq r7, #52, 8 @ 0x34000000 │ │ │ │ @ instruction: 0x03b7ef48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -805883,15 +805883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31f57c <__cxa_atexit@plt+0x313000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r3, #192 @ 0xc0 │ │ │ │ + orrseq r9, r3, #0, 2 │ │ │ │ mvneq r6, #176, 18 @ 0x2c0000 │ │ │ │ mvneq r7, #124 @ 0x7c │ │ │ │ @ instruction: 0x03b7eb90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -806218,15 +806218,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 31fab8 <__cxa_atexit@plt+0x31353c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r3, #145408 @ 0x23800 │ │ │ │ + orrseq r8, r3, #210944 @ 0x33800 │ │ │ │ mvneq r6, #116, 8 @ 0x74000000 │ │ │ │ mvneq r6, #64, 22 @ 0x10000 │ │ │ │ @ instruction: 0x03b7e654 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -806727,15 +806727,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3202ac <__cxa_atexit@plt+0x313d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r8, r3, #-1811939326 @ 0x94000002 │ │ │ │ + orrseq r8, r3, #-1811939325 @ 0x94000003 │ │ │ │ mvneq r5, #128, 24 @ 0x8000 │ │ │ │ mvneq r6, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0x03b7de60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -807058,15 +807058,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3207d8 <__cxa_atexit@plt+0x31425c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r3, #128, 28 @ 0x800 │ │ │ │ + orrseq r7, r3, #192, 28 @ 0xc00 │ │ │ │ mvneq r5, #84, 14 @ 0x1500000 │ │ │ │ mvneq r5, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0x03b7d934 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -807290,15 +807290,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 320b78 <__cxa_atexit@plt+0x3145fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r3, #954368 @ 0xe9000 │ │ │ │ + orrseq r7, r3, #41984 @ 0xa400 │ │ │ │ mvneq r5, #180, 6 @ 0xd0000002 │ │ │ │ mvneq r5, #128, 20 @ 0x80000 │ │ │ │ @ instruction: 0x03b7d594 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -807617,15 +807617,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 321094 <__cxa_atexit@plt+0x314b18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r7, r3, #897581056 @ 0x35800000 │ │ │ │ + orrseq r7, r3, #23068672 @ 0x1600000 │ │ │ │ mvneq r4, #152, 28 @ 0x980 │ │ │ │ mvneq r5, #100, 10 @ 0x19000000 │ │ │ │ @ instruction: 0x03b7d078 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -808483,15 +808483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 321e1c <__cxa_atexit@plt+0x3158a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r6, r3, #5570560 @ 0x550000 │ │ │ │ + orrseq r6, r3, #9764864 @ 0x950000 │ │ │ │ mvneq r4, #16, 2 │ │ │ │ mvneq r4, #220, 14 @ 0x3700000 │ │ │ │ @ instruction: 0x03b7c2f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -809182,15 +809182,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 322908 <__cxa_atexit@plt+0x31638c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r3, #112, 26 @ 0x1c00 │ │ │ │ + orrseq r5, r3, #176, 26 @ 0x2c00 │ │ │ │ mvneq r3, #36, 12 @ 0x2400000 │ │ │ │ mvneq r3, #240, 24 @ 0xf000 │ │ │ │ @ instruction: 0x03b7b804 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -809620,15 +809620,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 322fe0 <__cxa_atexit@plt+0x316a64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r3, #164, 12 @ 0xa400000 │ │ │ │ + orrseq r5, r3, #228, 12 @ 0xe400000 │ │ │ │ mvneq r2, #76, 30 @ 0x130 │ │ │ │ mvneq r3, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0x03b7b12c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -809854,15 +809854,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 323388 <__cxa_atexit@plt+0x316e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r5, r3, #671088640 @ 0x28000000 │ │ │ │ + orrseq r5, r3, #671088641 @ 0x28000001 │ │ │ │ mvneq r2, #164, 22 @ 0x29000 │ │ │ │ mvneq r3, #112, 4 │ │ │ │ @ instruction: 0x03b7ad84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -810167,15 +810167,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 32386c <__cxa_atexit@plt+0x3172f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r3, #816 @ 0x330 │ │ │ │ + orrseq r4, r3, #1840 @ 0x730 │ │ │ │ mvneq r2, #192, 12 @ 0xc000000 │ │ │ │ mvneq r2, #140, 26 @ 0x2300 │ │ │ │ @ instruction: 0x03b7a894 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -810187,15 +810187,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3238bc <__cxa_atexit@plt+0x317340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r3, #15488 @ 0x3c80 │ │ │ │ + orrseq r4, r3, #800 @ 0x320 │ │ │ │ mvneq r2, #112, 12 @ 0x7000000 │ │ │ │ mvneq r2, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 323908 <__cxa_atexit@plt+0x31738c> │ │ │ │ @@ -810328,15 +810328,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 323af0 <__cxa_atexit@plt+0x317574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r3, #212, 22 @ 0x35000 │ │ │ │ + orrseq r4, r3, #20, 24 @ 0x1400 │ │ │ │ mvneq r2, #60, 8 @ 0x3c000000 │ │ │ │ mvneq r2, #8, 22 @ 0x2000 │ │ │ │ @ instruction: 0x03b7a61c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -810802,15 +810802,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 324258 <__cxa_atexit@plt+0x317cdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r4, r3, #-2097152000 @ 0x83000000 │ │ │ │ + orrseq r4, r3, #-1023410176 @ 0xc3000000 │ │ │ │ mvneq r1, #212, 24 @ 0xd400 │ │ │ │ mvneq r2, #160, 6 @ 0x80000002 │ │ │ │ @ instruction: 0x03b79eb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -811139,15 +811139,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 32479c <__cxa_atexit@plt+0x318220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r3, #68, 30 @ 0x110 │ │ │ │ + orrseq r3, r3, #132, 30 @ 0x210 │ │ │ │ mvneq r1, #144, 14 @ 0x2400000 │ │ │ │ mvneq r1, #92, 28 @ 0x5c0 │ │ │ │ @ instruction: 0x03b79970 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -811375,15 +811375,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 324b4c <__cxa_atexit@plt+0x3185d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r3, #160768 @ 0x27400 │ │ │ │ + orrseq r3, r3, #226304 @ 0x37400 │ │ │ │ mvneq r1, #224, 6 @ 0x80000003 │ │ │ │ mvneq r1, #172, 20 @ 0xac000 │ │ │ │ @ instruction: 0x03b795c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -811921,15 +811921,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3253d4 <__cxa_atexit@plt+0x318e58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r3, r3, #32, 6 @ 0x80000000 │ │ │ │ + orrseq r3, r3, #96, 6 @ 0x80000001 │ │ │ │ mvneq r0, #88, 22 @ 0x16000 │ │ │ │ mvneq r1, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0x03b78d38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -812418,15 +812418,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 325b98 <__cxa_atexit@plt+0x31961c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r3, #100, 22 @ 0x19000 │ │ │ │ + orrseq r2, r3, #164, 22 @ 0x29000 │ │ │ │ mvneq r0, #148, 6 @ 0x50000002 │ │ │ │ mvneq r0, #96, 20 @ 0x60000 │ │ │ │ @ instruction: 0x03b78574 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -812652,15 +812652,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 325f40 <__cxa_atexit@plt+0x3199c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r3, #200, 14 @ 0x3200000 │ │ │ │ + orrseq r2, r3, #8, 16 @ 0x80000 │ │ │ │ mvneq pc, #236, 30 @ 0x3b0 │ │ │ │ mvneq r0, #184, 12 @ 0xb800000 │ │ │ │ @ instruction: 0x03b781cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -812886,15 +812886,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3262e8 <__cxa_atexit@plt+0x319d6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r3, #754974720 @ 0x2d000000 │ │ │ │ + orrseq r2, r3, #1828716544 @ 0x6d000000 │ │ │ │ mvneq pc, #68, 24 @ 0x4400 │ │ │ │ mvneq r0, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0x03b77e24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -813120,15 +813120,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 326690 <__cxa_atexit@plt+0x31a114> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r3, #145 @ 0x91 │ │ │ │ + orrseq r2, r3, #209 @ 0xd1 │ │ │ │ mvneq pc, #156, 16 @ 0x9c0000 │ │ │ │ mvneq pc, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0x03b77a7c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -813354,15 +813354,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 326a38 <__cxa_atexit@plt+0x31a4bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r3, #62976 @ 0xf600 │ │ │ │ + orrseq r1, r3, #3456 @ 0xd80 │ │ │ │ mvneq pc, #244, 8 @ 0xf4000000 │ │ │ │ mvneq pc, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0x03b776d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -814034,15 +814034,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3274d8 <__cxa_atexit@plt+0x31af5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orrseq r1, r3, #805306374 @ 0x30000006 │ │ │ │ + orrseq r1, r3, #805306378 @ 0x3000000a │ │ │ │ mvneq lr, #84, 20 @ 0x54000 │ │ │ │ mvneq pc, #32, 2 │ │ │ │ @ instruction: 0x03b76c34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -816137,15 +816137,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3295ac <__cxa_atexit@plt+0x31d030> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq pc, r2, #1879048201 @ 0x70000009 │ │ │ │ + orrseq pc, r2, #1879048205 @ 0x7000000d │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ mvneq sp, #40, 2 │ │ │ │ @ instruction: 0x03b7f2fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -816183,15 +816183,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 329664 <__cxa_atexit@plt+0x31d0e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq pc, r2, #172, 2 @ 0x2b │ │ │ │ + orrseq pc, r2, #236, 2 @ 0x3b │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ mvneq sp, #112 @ 0x70 │ │ │ │ @ instruction: 0x03b7f244 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -816229,15 +816229,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 32971c <__cxa_atexit@plt+0x31d1a0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq pc, r2, #193 @ 0xc1 │ │ │ │ + orrseq pc, r2, #1073741824 @ 0x40000000 │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffff8a8 │ │ │ │ mvneq ip, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0x03b7f18c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -816278,15 +816278,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3297e0 <__cxa_atexit@plt+0x31d264> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r2, #808 @ 0x328 │ │ │ │ + orrseq pc, r2, #10 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ mvneq ip, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0x03b7f0c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -816322,15 +816322,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 329890 <__cxa_atexit@plt+0x31d314> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r2, #3696 @ 0xe70 │ │ │ │ + orrseq lr, r2, #39, 30 @ 0x9c │ │ │ │ @ instruction: 0xfffff538 │ │ │ │ @ instruction: 0xfffff4d4 │ │ │ │ mvneq ip, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0x03b7f018 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -816366,15 +816366,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 329940 <__cxa_atexit@plt+0x31d3c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r2, #4, 28 @ 0x40 │ │ │ │ + orrseq lr, r2, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0xfffff3dc │ │ │ │ @ instruction: 0xfffff378 │ │ │ │ mvneq ip, #148, 26 @ 0x2500 │ │ │ │ @ instruction: 0x03b7ef68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -816793,15 +816793,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 329fec <__cxa_atexit@plt+0x31da70> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r2, #573440 @ 0x8c000 │ │ │ │ + orrseq lr, r2, #1622016 @ 0x18c000 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ mvneq ip, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0x03b7e8bc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -816839,15 +816839,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 32a0a4 <__cxa_atexit@plt+0x31db28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r2, #56, 16 @ 0x380000 │ │ │ │ + orrseq lr, r2, #120, 16 @ 0x780000 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ mvneq ip, #48, 12 @ 0x3000000 │ │ │ │ @ instruction: 0x03b7e804 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -816883,15 +816883,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 32a154 <__cxa_atexit@plt+0x31dbd8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r2, #22282240 @ 0x1540000 │ │ │ │ + orrseq lr, r2, #39059456 @ 0x2540000 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ mvneq ip, #128, 10 @ 0x20000000 │ │ │ │ @ instruction: 0x03b7e754 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -816928,15 +816928,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 32a208 <__cxa_atexit@plt+0x31dc8c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r2, #115343360 @ 0x6e00000 │ │ │ │ + orrseq lr, r2, #182452224 @ 0xae00000 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ mvneq ip, #204, 8 @ 0xcc000000 │ │ │ │ @ instruction: 0x03b7e69c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -817229,15 +817229,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 32a6bc <__cxa_atexit@plt+0x31e140> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r2, #-1879048181 @ 0x9000000b │ │ │ │ + orrseq lr, r2, #-1879048177 @ 0x9000000f │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ mvneq ip, #24 │ │ │ │ @ instruction: 0x03b73d28 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -817273,15 +817273,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, #28] @ 32a778 <__cxa_atexit@plt+0x31e1fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r2, #536870916 @ 0x20000004 │ │ │ │ + orrseq lr, r2, #536870920 @ 0x20000008 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ mvneq fp, #88, 30 @ 0x160 │ │ │ │ @ instruction: 0x03b7e138 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -823498,15 +823498,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3308b0 <__cxa_atexit@plt+0x324334> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #242688 @ 0x3b400 │ │ │ │ + orrseq r8, r2, #11520 @ 0x2d00 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ mvneq r5, #36, 28 @ 0x240 │ │ │ │ @ instruction: 0x03b77ff8 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -823544,15 +823544,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 330968 <__cxa_atexit@plt+0x3243ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #2048 @ 0x800 │ │ │ │ + orrseq r8, r2, #67584 @ 0x10800 │ │ │ │ @ instruction: 0xfffff6c0 │ │ │ │ @ instruction: 0xfffff65c │ │ │ │ mvneq r5, #108, 26 @ 0x1b00 │ │ │ │ @ instruction: 0x03b77f40 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -823593,15 +823593,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 330a2c <__cxa_atexit@plt+0x3244b0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #45056 @ 0xb000 │ │ │ │ + orrseq r8, r2, #307200 @ 0x4b000 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xfffff498 │ │ │ │ mvneq r5, #168, 24 @ 0xa800 │ │ │ │ @ instruction: 0x03b77e7c │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -823642,15 +823642,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 330af0 <__cxa_atexit@plt+0x324574> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #20, 18 @ 0x50000 │ │ │ │ + orrseq r8, r2, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0xfffff2e0 │ │ │ │ @ instruction: 0xfffff220 │ │ │ │ mvneq r5, #228, 22 @ 0x39000 │ │ │ │ @ instruction: 0x03b77db8 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -823691,15 +823691,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 330bb4 <__cxa_atexit@plt+0x324638> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #1900544 @ 0x1d0000 │ │ │ │ + orrseq r8, r2, #6094848 @ 0x5d0000 │ │ │ │ @ instruction: 0xfffff068 │ │ │ │ @ instruction: 0xffffefa8 │ │ │ │ mvneq r5, #32, 22 @ 0x8000 │ │ │ │ @ instruction: 0x03b77cf4 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -823740,15 +823740,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 330c78 <__cxa_atexit@plt+0x3246fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #9961472 @ 0x980000 │ │ │ │ + orrseq r8, r2, #26738688 @ 0x1980000 │ │ │ │ @ instruction: 0xffffedf0 │ │ │ │ @ instruction: 0xffffed30 │ │ │ │ mvneq r5, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0x03b77c30 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -823789,15 +823789,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 330d3c <__cxa_atexit@plt+0x3247c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #49283072 @ 0x2f00000 │ │ │ │ + orrseq r8, r2, #116391936 @ 0x6f00000 │ │ │ │ @ instruction: 0xffffeb78 │ │ │ │ @ instruction: 0xffffeab8 │ │ │ │ mvneq r5, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0x03b77b6c │ │ │ │ ldrdeq r7, [r0], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -823856,15 +823856,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 330e48 <__cxa_atexit@plt+0x3248cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #240, 8 @ 0xf0000000 │ │ │ │ + orrseq r8, r2, #48, 10 @ 0xc000000 │ │ │ │ @ instruction: 0xffffe890 │ │ │ │ @ instruction: 0xffffe7ac │ │ │ │ mvneq r5, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0x03b77a60 │ │ │ │ ldrdeq pc, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -823906,15 +823906,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 330f10 <__cxa_atexit@plt+0x324994> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #-738197501 @ 0xd4000003 │ │ │ │ + orrseq r8, r2, #889192448 @ 0x35000000 │ │ │ │ @ instruction: 0xffffe400 │ │ │ │ @ instruction: 0xffffe340 │ │ │ │ mvneq r5, #196, 14 @ 0x3100000 │ │ │ │ @ instruction: 0x03b77998 │ │ │ │ ldrdeq pc, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -823956,15 +823956,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 330fd8 <__cxa_atexit@plt+0x324a5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #-1610612721 @ 0xa000000f │ │ │ │ + orrseq r8, r2, #-402653184 @ 0xe8000000 │ │ │ │ @ instruction: 0xffffe184 │ │ │ │ @ instruction: 0xffffe0c4 │ │ │ │ mvneq r5, #252, 12 @ 0xfc00000 │ │ │ │ @ instruction: 0x03b6d40c │ │ │ │ ldrdeq r7, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824002,15 +824002,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331090 <__cxa_atexit@plt+0x324b14> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #-268435456 @ 0xf0000000 │ │ │ │ + orrseq r8, r2, #-268435452 @ 0xf0000004 │ │ │ │ @ instruction: 0xffffdf0c │ │ │ │ @ instruction: 0xffffdea8 │ │ │ │ mvneq r5, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0x03b77818 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824048,15 +824048,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331148 <__cxa_atexit@plt+0x324bcc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #36, 2 │ │ │ │ + orrseq r8, r2, #100, 2 │ │ │ │ @ instruction: 0xffffddb0 │ │ │ │ @ instruction: 0xffffdd4c │ │ │ │ mvneq r5, #140, 10 @ 0x23000000 │ │ │ │ @ instruction: 0x03b6d29c │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824094,15 +824094,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331200 <__cxa_atexit@plt+0x324c84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r2, #57 @ 0x39 │ │ │ │ + orrseq r8, r2, #121 @ 0x79 │ │ │ │ @ instruction: 0xffffdc48 │ │ │ │ @ instruction: 0xffffdbe4 │ │ │ │ mvneq r5, #212, 8 @ 0xd4000000 │ │ │ │ @ instruction: 0x03b71458 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824150,15 +824150,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3312e0 <__cxa_atexit@plt+0x324d64> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #38, 30 @ 0x98 │ │ │ │ + orrseq r7, r2, #408 @ 0x198 │ │ │ │ @ instruction: 0xffffdaa4 │ │ │ │ @ instruction: 0xffffd9d8 │ │ │ │ mvneq r5, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0x03b71378 │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824221,15 +824221,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3313fc <__cxa_atexit@plt+0x324e80> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #13760 @ 0x35c0 │ │ │ │ + orrseq r7, r2, #368 @ 0x170 │ │ │ │ @ instruction: 0xffffd6c0 │ │ │ │ @ instruction: 0xffffd5cc │ │ │ │ mvneq r5, #220, 4 @ 0xc000000d │ │ │ │ @ instruction: 0x03b774ac │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824267,15 +824267,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3314b4 <__cxa_atexit@plt+0x324f38> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #236, 24 @ 0xec00 │ │ │ │ + orrseq r7, r2, #44, 26 @ 0xb00 │ │ │ │ @ instruction: 0xffffd224 │ │ │ │ @ instruction: 0xffffd1c0 │ │ │ │ mvneq r5, #32, 4 │ │ │ │ @ instruction: 0x03b70cdc │ │ │ │ ldrdeq pc, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824317,15 +824317,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33157c <__cxa_atexit@plt+0x325000> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #246784 @ 0x3c400 │ │ │ │ + orrseq r7, r2, #12544 @ 0x3100 │ │ │ │ @ instruction: 0xffffd0b8 │ │ │ │ @ instruction: 0xffffcffc │ │ │ │ mvneq r5, #88, 2 │ │ │ │ @ instruction: 0x03b7732c │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824363,15 +824363,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331634 <__cxa_atexit@plt+0x3250b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #6144 @ 0x1800 │ │ │ │ + orrseq r7, r2, #71680 @ 0x11800 │ │ │ │ @ instruction: 0xffffce4c │ │ │ │ @ instruction: 0xffffcde8 │ │ │ │ mvneq r5, #160 @ 0xa0 │ │ │ │ @ instruction: 0x03b77274 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824409,15 +824409,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3316ec <__cxa_atexit@plt+0x325170> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #110592 @ 0x1b000 │ │ │ │ + orrseq r7, r2, #372736 @ 0x5b000 │ │ │ │ @ instruction: 0xffffcce8 │ │ │ │ @ instruction: 0xffffcc84 │ │ │ │ mvneq r4, #232, 30 @ 0x3a0 │ │ │ │ @ instruction: 0x03b6fb88 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824455,15 +824455,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3317a4 <__cxa_atexit@plt+0x325228> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #48, 18 @ 0xc0000 │ │ │ │ + orrseq r7, r2, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0xffffcb84 │ │ │ │ @ instruction: 0xffffcb38 │ │ │ │ mvneq r4, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0x03b6fad0 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824501,15 +824501,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33185c <__cxa_atexit@plt+0x3252e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #4521984 @ 0x450000 │ │ │ │ + orrseq r7, r2, #8716288 @ 0x850000 │ │ │ │ @ instruction: 0xffffca38 │ │ │ │ @ instruction: 0xffffc9ec │ │ │ │ mvneq r4, #120, 28 @ 0x780 │ │ │ │ @ instruction: 0x03b7704c │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824550,15 +824550,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331920 <__cxa_atexit@plt+0x3253a4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #20447232 @ 0x1380000 │ │ │ │ + orrseq r7, r2, #37224448 @ 0x2380000 │ │ │ │ @ instruction: 0xffffc8e8 │ │ │ │ @ instruction: 0xffffc828 │ │ │ │ mvneq r4, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0x03b76f88 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824600,15 +824600,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3319e8 <__cxa_atexit@plt+0x32546c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #87031808 @ 0x5300000 │ │ │ │ + orrseq r7, r2, #154140672 @ 0x9300000 │ │ │ │ @ instruction: 0xffffc66c │ │ │ │ @ instruction: 0xffffc5a8 │ │ │ │ mvneq r4, #236, 24 @ 0xec00 │ │ │ │ @ instruction: 0x03b76ec0 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824650,15 +824650,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331ab0 <__cxa_atexit@plt+0x325534> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #88, 10 @ 0x16000000 │ │ │ │ + orrseq r7, r2, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0xffffc3f0 │ │ │ │ @ instruction: 0xffffc32c │ │ │ │ mvneq r4, #36, 24 @ 0x2400 │ │ │ │ @ instruction: 0x03b76df8 │ │ │ │ andeq pc, r3, r0, asr pc @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824700,15 +824700,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331b78 <__cxa_atexit@plt+0x3255fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #1560281088 @ 0x5d000000 │ │ │ │ + orrseq r7, r2, #-1660944384 @ 0x9d000000 │ │ │ │ @ instruction: 0xffffc174 │ │ │ │ @ instruction: 0xffffc0b0 │ │ │ │ mvneq r4, #92, 22 @ 0x17000 │ │ │ │ @ instruction: 0x03b76d30 │ │ │ │ ldrdeq pc, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824752,15 +824752,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331c48 <__cxa_atexit@plt+0x3256cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #1744830465 @ 0x68000001 │ │ │ │ + orrseq r7, r2, #1744830466 @ 0x68000002 │ │ │ │ @ instruction: 0xffffbefc │ │ │ │ @ instruction: 0xffffbe04 │ │ │ │ mvneq r4, #140, 20 @ 0x8c000 │ │ │ │ @ instruction: 0x03b76c60 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824801,15 +824801,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331d0c <__cxa_atexit@plt+0x325790> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #805306374 @ 0x30000006 │ │ │ │ + orrseq r7, r2, #805306378 @ 0x3000000a │ │ │ │ @ instruction: 0xffffbb6c │ │ │ │ @ instruction: 0xffffbaac │ │ │ │ mvneq r4, #200, 18 @ 0x320000 │ │ │ │ @ instruction: 0x03b76b9c │ │ │ │ ldrdeq pc, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824853,15 +824853,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331ddc <__cxa_atexit@plt+0x325860> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #96, 2 │ │ │ │ + orrseq r7, r2, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0xffffb8f4 │ │ │ │ @ instruction: 0xffffb7fc │ │ │ │ mvneq r4, #248, 16 @ 0xf80000 │ │ │ │ @ instruction: 0x03b76acc │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824902,15 +824902,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331ea0 <__cxa_atexit@plt+0x325924> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r2, #105 @ 0x69 │ │ │ │ + orrseq r7, r2, #169 @ 0xa9 │ │ │ │ @ instruction: 0xffffb564 │ │ │ │ @ instruction: 0xffffb4a4 │ │ │ │ mvneq r4, #52, 16 @ 0x340000 │ │ │ │ @ instruction: 0x03b76a08 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824951,15 +824951,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 331f64 <__cxa_atexit@plt+0x3259e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #456 @ 0x1c8 │ │ │ │ + orrseq r6, r2, #712 @ 0x2c8 │ │ │ │ @ instruction: 0xffffb2ec │ │ │ │ @ instruction: 0xffffb22c │ │ │ │ mvneq r4, #112, 14 @ 0x1c00000 │ │ │ │ @ instruction: 0x03b76944 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -824997,15 +824997,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33201c <__cxa_atexit@plt+0x325aa0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #2160 @ 0x870 │ │ │ │ + orrseq r6, r2, #3184 @ 0xc70 │ │ │ │ @ instruction: 0xffffb078 │ │ │ │ @ instruction: 0xffffb014 │ │ │ │ mvneq r4, #184, 12 @ 0xb800000 │ │ │ │ @ instruction: 0x03b7688c │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825047,15 +825047,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3320e4 <__cxa_atexit@plt+0x325b68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #140, 26 @ 0x2300 │ │ │ │ + orrseq r6, r2, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0xffffaf0c │ │ │ │ @ instruction: 0xffffae48 │ │ │ │ mvneq r4, #240, 10 @ 0x3c000000 │ │ │ │ @ instruction: 0x03b766d8 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825097,15 +825097,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3321ac <__cxa_atexit@plt+0x325c30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #37120 @ 0x9100 │ │ │ │ + orrseq r6, r2, #53504 @ 0xd100 │ │ │ │ @ instruction: 0xffffac90 │ │ │ │ @ instruction: 0xffffabcc │ │ │ │ mvneq r4, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0x03b766fc │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825146,15 +825146,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332270 <__cxa_atexit@plt+0x325cf4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #157696 @ 0x26800 │ │ │ │ + orrseq r6, r2, #223232 @ 0x36800 │ │ │ │ @ instruction: 0xffffaa30 │ │ │ │ @ instruction: 0xffffa970 │ │ │ │ mvneq r4, #100, 8 @ 0x64000000 │ │ │ │ @ instruction: 0x03b76638 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825195,15 +825195,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332334 <__cxa_atexit@plt+0x325db8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #667648 @ 0xa3000 │ │ │ │ + orrseq r6, r2, #929792 @ 0xe3000 │ │ │ │ @ instruction: 0xffffa7d0 │ │ │ │ @ instruction: 0xffffa710 │ │ │ │ mvneq r4, #160, 6 @ 0x80000002 │ │ │ │ @ instruction: 0x03b76574 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825241,15 +825241,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3323ec <__cxa_atexit@plt+0x325e70> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #184, 18 @ 0x2e0000 │ │ │ │ + orrseq r6, r2, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0xffffa574 │ │ │ │ @ instruction: 0xffffa510 │ │ │ │ mvneq r4, #232, 4 @ 0x8000000e │ │ │ │ @ instruction: 0x03b6bff8 │ │ │ │ ldrdeq r7, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825287,15 +825287,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3324a4 <__cxa_atexit@plt+0x325f28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #13434880 @ 0xcd0000 │ │ │ │ + orrseq r6, r2, #212992 @ 0x34000 │ │ │ │ @ instruction: 0xffffa40c │ │ │ │ @ instruction: 0xffffa3a8 │ │ │ │ mvneq r4, #48, 4 │ │ │ │ @ instruction: 0x03b6bf40 │ │ │ │ ldrdeq r7, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825333,15 +825333,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33255c <__cxa_atexit@plt+0x325fe0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #59244544 @ 0x3880000 │ │ │ │ + orrseq r6, r2, #2228224 @ 0x220000 │ │ │ │ @ instruction: 0xffffa2ac │ │ │ │ @ instruction: 0xffffa248 │ │ │ │ mvneq r4, #120, 2 │ │ │ │ @ instruction: 0x03b6fc34 │ │ │ │ ldrdeq pc, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825383,15 +825383,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332624 <__cxa_atexit@plt+0x3260a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #242221056 @ 0xe700000 │ │ │ │ + orrseq r6, r2, #10223616 @ 0x9c0000 │ │ │ │ @ instruction: 0xffffa148 │ │ │ │ @ instruction: 0xffffa08c │ │ │ │ mvneq r4, #176 @ 0xb0 │ │ │ │ @ instruction: 0x03b76284 │ │ │ │ ldrdeq pc, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825436,15 +825436,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3326f8 <__cxa_atexit@plt+0x32617c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #224, 10 @ 0x38000000 │ │ │ │ + orrseq r6, r2, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xffff9e64 │ │ │ │ @ instruction: 0xffff9d70 │ │ │ │ mvneq r3, #220, 30 @ 0x370 │ │ │ │ @ instruction: 0x03b6fa98 │ │ │ │ ldrdeq r7, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825486,15 +825486,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3327c0 <__cxa_atexit@plt+0x326244> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #-452984832 @ 0xe5000000 │ │ │ │ + orrseq r6, r2, #155189248 @ 0x9400000 │ │ │ │ @ instruction: 0xffff9acc │ │ │ │ @ instruction: 0xffff9a10 │ │ │ │ mvneq r3, #20, 30 @ 0x50 │ │ │ │ @ instruction: 0x03b6bc24 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825532,15 +825532,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332878 <__cxa_atexit@plt+0x3262fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #-402653181 @ 0xe8000003 │ │ │ │ + orrseq r6, r2, #973078528 @ 0x3a000000 │ │ │ │ @ instruction: 0xffff97ec │ │ │ │ @ instruction: 0xffff9788 │ │ │ │ mvneq r3, #92, 28 @ 0x5c0 │ │ │ │ @ instruction: 0x03b6bb6c │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825578,15 +825578,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332930 <__cxa_atexit@plt+0x3263b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #1006632960 @ 0x3c000000 │ │ │ │ + orrseq r6, r2, #1006632961 @ 0x3c000001 │ │ │ │ @ instruction: 0xffff968c │ │ │ │ @ instruction: 0xffff9628 │ │ │ │ mvneq r3, #164, 26 @ 0x2900 │ │ │ │ @ instruction: 0x03b75f78 │ │ │ │ ldrdeq lr, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825628,15 +825628,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3329f8 <__cxa_atexit@plt+0x32647c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #20, 4 @ 0x40000001 │ │ │ │ + orrseq r6, r2, #84, 4 @ 0x40000005 │ │ │ │ @ instruction: 0xffff9528 │ │ │ │ @ instruction: 0xffff9464 │ │ │ │ mvneq r3, #220, 24 @ 0xdc00 │ │ │ │ @ instruction: 0x03b6b9ec │ │ │ │ ldrdeq sp, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825674,15 +825674,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332ab0 <__cxa_atexit@plt+0x326534> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #1073741834 @ 0x4000000a │ │ │ │ + orrseq r6, r2, #1073741850 @ 0x4000001a │ │ │ │ @ instruction: 0xffff92b0 │ │ │ │ @ instruction: 0xffff924c │ │ │ │ mvneq r3, #36, 24 @ 0x2400 │ │ │ │ @ instruction: 0x03b75df8 │ │ │ │ ldrdeq pc, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825726,15 +825726,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332b80 <__cxa_atexit@plt+0x326604> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r2, #38 @ 0x26 │ │ │ │ + orrseq r6, r2, #102 @ 0x66 │ │ │ │ @ instruction: 0xffff9150 │ │ │ │ @ instruction: 0xffff9058 │ │ │ │ mvneq r3, #84, 22 @ 0x15000 │ │ │ │ @ instruction: 0x03b75d28 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825775,15 +825775,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332c44 <__cxa_atexit@plt+0x3266c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #47, 30 @ 0xbc │ │ │ │ + orrseq r5, r2, #444 @ 0x1bc │ │ │ │ @ instruction: 0xffff8dc0 │ │ │ │ @ instruction: 0xffff8d00 │ │ │ │ mvneq r3, #144, 20 @ 0x90000 │ │ │ │ @ instruction: 0x03b75c64 │ │ │ │ ldrdeq fp, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825825,15 +825825,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332d0c <__cxa_atexit@plt+0x326790> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #52, 28 @ 0x340 │ │ │ │ + orrseq r5, r2, #116, 28 @ 0x740 │ │ │ │ @ instruction: 0xffff8b44 │ │ │ │ @ instruction: 0xffff8a80 │ │ │ │ mvneq r3, #200, 18 @ 0x320000 │ │ │ │ @ instruction: 0x03b75b9c │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825871,15 +825871,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332dc4 <__cxa_atexit@plt+0x326848> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #4672 @ 0x1240 │ │ │ │ + orrseq r5, r2, #8768 @ 0x2240 │ │ │ │ @ instruction: 0xffff88d0 │ │ │ │ @ instruction: 0xffff886c │ │ │ │ mvneq r3, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0x03b75ae4 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825920,15 +825920,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332e88 <__cxa_atexit@plt+0x32690c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #20992 @ 0x5200 │ │ │ │ + orrseq r5, r2, #37376 @ 0x9200 │ │ │ │ @ instruction: 0xffff8768 │ │ │ │ @ instruction: 0xffff86a8 │ │ │ │ mvneq r3, #76, 16 @ 0x4c0000 │ │ │ │ @ instruction: 0x03b75a20 │ │ │ │ ldrdeq pc, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -825972,15 +825972,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 332f58 <__cxa_atexit@plt+0x3269dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #80896 @ 0x13c00 │ │ │ │ + orrseq r5, r2, #146432 @ 0x23c00 │ │ │ │ @ instruction: 0xffff84f0 │ │ │ │ @ instruction: 0xffff83f8 │ │ │ │ mvneq r3, #124, 14 @ 0x1f00000 │ │ │ │ @ instruction: 0x03b6f2c4 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -826018,15 +826018,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 333010 <__cxa_atexit@plt+0x326a94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #100, 20 @ 0x64000 │ │ │ │ + orrseq r5, r2, #164, 20 @ 0xa4000 │ │ │ │ @ instruction: 0xffff817c │ │ │ │ @ instruction: 0xffff8118 │ │ │ │ mvneq r3, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0x03b6e264 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -826064,15 +826064,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3330c8 <__cxa_atexit@plt+0x326b4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #1982464 @ 0x1e4000 │ │ │ │ + orrseq r5, r2, #3031040 @ 0x2e4000 │ │ │ │ @ instruction: 0xffff8018 │ │ │ │ @ instruction: 0xffff7fcc │ │ │ │ mvneq r3, #12, 12 @ 0xc00000 │ │ │ │ @ instruction: 0x03b757cc │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -826110,15 +826110,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 333180 <__cxa_atexit@plt+0x326c04> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #9306112 @ 0x8e0000 │ │ │ │ + orrseq r5, r2, #13500416 @ 0xce0000 │ │ │ │ @ instruction: 0xffff7ecc │ │ │ │ @ instruction: 0xffff7e68 │ │ │ │ mvneq r3, #84, 10 @ 0x15000000 │ │ │ │ @ instruction: 0x03b6b264 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -826154,15 +826154,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 333230 <__cxa_atexit@plt+0x326cb4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #44826624 @ 0x2ac0000 │ │ │ │ + orrseq r5, r2, #61603840 @ 0x3ac0000 │ │ │ │ @ instruction: 0xffff7d6c │ │ │ │ @ instruction: 0xffff7d08 │ │ │ │ mvneq r3, #164, 8 @ 0xa4000000 │ │ │ │ @ instruction: 0x03b6e044 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -826198,15 +826198,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3332e0 <__cxa_atexit@plt+0x326d64> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r2, #200, 12 @ 0xc800000 │ │ │ │ + orrseq r5, r2, #8, 14 @ 0x200000 │ │ │ │ @ instruction: 0xffff7c18 │ │ │ │ @ instruction: 0xffff7bcc │ │ │ │ mvneq r3, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0x03b755c4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -829364,15 +829364,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336458 <__cxa_atexit@plt+0x329edc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r3, r2, #54525952 @ 0x3400000 │ │ │ │ + orrseq r3, r2, #322961408 @ 0x13400000 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ mvneq r0, #124, 4 @ 0xc0000007 │ │ │ │ @ instruction: 0x03b6bd38 │ │ │ │ andeq r0, r0, r9, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829413,15 +829413,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33651c <__cxa_atexit@plt+0x329fa0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r3, r2, #369098752 @ 0x16000000 │ │ │ │ + orrseq r3, r2, #1442840576 @ 0x56000000 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ mvneq r0, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0x03b7238c │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829459,15 +829459,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3365d4 <__cxa_atexit@plt+0x32a058> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r3, r2, #-1409286144 @ 0xac000000 │ │ │ │ + orrseq r3, r2, #-1409286143 @ 0xac000001 │ │ │ │ @ instruction: 0xfffff72c │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ mvneq r0, #0, 2 │ │ │ │ @ instruction: 0x03b67e10 │ │ │ │ andeq r0, r0, r9, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829505,15 +829505,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33668c <__cxa_atexit@plt+0x32a110> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r3, r2, #64, 4 │ │ │ │ + orrseq r3, r2, #128, 4 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ mvneq r0, #72 @ 0x48 │ │ │ │ @ instruction: 0x03b7221c │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829551,15 +829551,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336744 <__cxa_atexit@plt+0x32a1c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r3, r2, #1073741845 @ 0x40000015 │ │ │ │ + orrseq r3, r2, #1073741861 @ 0x40000025 │ │ │ │ @ instruction: 0xfffff468 │ │ │ │ @ instruction: 0xfffff404 │ │ │ │ mvneq pc, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0x03b67ca0 │ │ │ │ andeq r0, r0, r9, lsl #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829597,15 +829597,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3367fc <__cxa_atexit@plt+0x32a280> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r3, r2, #106 @ 0x6a │ │ │ │ + orrseq r3, r2, #170 @ 0xaa │ │ │ │ @ instruction: 0xfffff300 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ mvneq pc, #216, 28 @ 0xd80 │ │ │ │ @ instruction: 0x03b6be5c │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829654,15 +829654,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3368e0 <__cxa_atexit@plt+0x32a364> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #332 @ 0x14c │ │ │ │ + orrseq r2, r2, #588 @ 0x24c │ │ │ │ @ instruction: 0xfffff158 │ │ │ │ @ instruction: 0xfffff08c │ │ │ │ mvneq pc, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0x03b6bd78 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829725,15 +829725,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3369fc <__cxa_atexit@plt+0x32a480> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #4, 28 @ 0x40 │ │ │ │ + orrseq r2, r2, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0xffffed74 │ │ │ │ @ instruction: 0xffffec80 │ │ │ │ mvneq pc, #220, 24 @ 0xdc00 │ │ │ │ @ instruction: 0x03b679e8 │ │ │ │ andeq r0, r0, r9, asr #29 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829771,15 +829771,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336ab4 <__cxa_atexit@plt+0x32a538> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #1600 @ 0x640 │ │ │ │ + orrseq r2, r2, #5696 @ 0x1640 │ │ │ │ @ instruction: 0xffffe8d4 │ │ │ │ @ instruction: 0xffffe870 │ │ │ │ mvneq pc, #32, 24 @ 0x2000 │ │ │ │ @ instruction: 0x03b71df4 │ │ │ │ andeq r0, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829820,15 +829820,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336b78 <__cxa_atexit@plt+0x32a5fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #8704 @ 0x2200 │ │ │ │ + orrseq r2, r2, #25088 @ 0x6200 │ │ │ │ @ instruction: 0xffffe774 │ │ │ │ @ instruction: 0xffffe6b4 │ │ │ │ mvneq pc, #92, 22 @ 0x17000 │ │ │ │ @ instruction: 0x03b71d30 │ │ │ │ andeq r0, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829869,15 +829869,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336c3c <__cxa_atexit@plt+0x32a6c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #44032 @ 0xac00 │ │ │ │ + orrseq r2, r2, #109568 @ 0x1ac00 │ │ │ │ @ instruction: 0xffffe4fc │ │ │ │ @ instruction: 0xffffe43c │ │ │ │ mvneq pc, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0x03b71c6c │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829915,15 +829915,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336cf4 <__cxa_atexit@plt+0x32a778> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #64, 20 @ 0x40000 │ │ │ │ + orrseq r2, r2, #128, 20 @ 0x80000 │ │ │ │ @ instruction: 0xffffe288 │ │ │ │ @ instruction: 0xffffe224 │ │ │ │ mvneq pc, #224, 18 @ 0x380000 │ │ │ │ @ instruction: 0x03b68044 │ │ │ │ andeq r1, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829947,15 +829947,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336d74 <__cxa_atexit@plt+0x32a7f8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 336d78 <__cxa_atexit@plt+0x32a7fc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #10 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - orrseq r2, r2, #2310144 @ 0x234000 │ │ │ │ + orrseq r2, r2, #3358720 @ 0x334000 │ │ │ │ mvneq pc, #252, 18 @ 0x3f0000 │ │ │ │ mvneq pc, #32, 6 @ 0x80000000 │ │ │ │ mvneq pc, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0x03b71b34 │ │ │ │ andeq r0, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -829996,15 +829996,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336e38 <__cxa_atexit@plt+0x32a8bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #9830400 @ 0x960000 │ │ │ │ + orrseq r2, r2, #14024704 @ 0xd60000 │ │ │ │ @ instruction: 0xffffe0a0 │ │ │ │ @ instruction: 0xffffdfe0 │ │ │ │ mvneq pc, #156, 16 @ 0x9c0000 │ │ │ │ @ instruction: 0x03b71984 │ │ │ │ andeq r0, r0, r9, asr #11 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -830046,15 +830046,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336f00 <__cxa_atexit@plt+0x32a984> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #40632320 @ 0x26c0000 │ │ │ │ + orrseq r2, r2, #57409536 @ 0x36c0000 │ │ │ │ @ instruction: 0xffffde24 │ │ │ │ @ instruction: 0xffffdd60 │ │ │ │ mvneq pc, #212, 14 @ 0x3500000 │ │ │ │ @ instruction: 0x03b719a8 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -830092,15 +830092,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 336fb8 <__cxa_atexit@plt+0x32aa3c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #176, 12 @ 0xb000000 │ │ │ │ + orrseq r2, r2, #240, 12 @ 0xf000000 │ │ │ │ @ instruction: 0xffffdbc8 │ │ │ │ @ instruction: 0xffffdb64 │ │ │ │ mvneq pc, #28, 14 @ 0x700000 │ │ │ │ @ instruction: 0x03b6742c │ │ │ │ andeq r0, r0, r9, asr #23 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -830138,15 +830138,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 337070 <__cxa_atexit@plt+0x32aaf4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #826277888 @ 0x31400000 │ │ │ │ + orrseq r2, r2, #5242880 @ 0x500000 │ │ │ │ @ instruction: 0xffffda60 │ │ │ │ @ instruction: 0xffffd9fc │ │ │ │ mvneq pc, #100, 12 @ 0x6400000 │ │ │ │ @ instruction: 0x03b71838 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -830191,15 +830191,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 337144 <__cxa_atexit@plt+0x32abc8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #-1107296256 @ 0xbe000000 │ │ │ │ + orrseq r2, r2, #-33554432 @ 0xfe000000 │ │ │ │ @ instruction: 0xffffd8fc │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ mvneq pc, #144, 10 @ 0x24000000 │ │ │ │ @ instruction: 0x03b6b04c │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -830241,15 +830241,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33720c <__cxa_atexit@plt+0x32ac90> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #201326595 @ 0xc000003 │ │ │ │ + orrseq r2, r2, #50331648 @ 0x3000000 │ │ │ │ @ instruction: 0xffffd564 │ │ │ │ @ instruction: 0xffffd4a8 │ │ │ │ mvneq pc, #200, 8 @ 0xc8000000 │ │ │ │ @ instruction: 0x03b715b0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -830291,15 +830291,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3372d4 <__cxa_atexit@plt+0x32ad58> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #200, 4 @ 0x8000000c │ │ │ │ + orrseq r2, r2, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xffffd280 │ │ │ │ @ instruction: 0xffffd1bc │ │ │ │ mvneq pc, #0, 8 │ │ │ │ @ instruction: 0x03b715d4 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -830343,15 +830343,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3373a4 <__cxa_atexit@plt+0x32ae28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #1073741873 @ 0x40000031 │ │ │ │ + orrseq r2, r2, #1342177280 @ 0x50000000 │ │ │ │ @ instruction: 0xffffd020 │ │ │ │ @ instruction: 0xffffcf28 │ │ │ │ mvneq pc, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0x03b714d0 │ │ │ │ andeq r0, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -830392,15 +830392,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 337468 <__cxa_atexit@plt+0x32aeec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r2, #206 @ 0xce │ │ │ │ + orrseq r2, r2, #-2147483645 @ 0x80000003 │ │ │ │ @ instruction: 0xffffcca8 │ │ │ │ @ instruction: 0xffffcbec │ │ │ │ mvneq pc, #108, 4 @ 0xc0000006 │ │ │ │ @ instruction: 0x03b7141c │ │ │ │ andeq r0, r0, r9, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -830439,15 +830439,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 337524 <__cxa_atexit@plt+0x32afa8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r2, #892 @ 0x37c │ │ │ │ + orrseq r2, r2, #31 │ │ │ │ @ instruction: 0xffffca34 │ │ │ │ @ instruction: 0xffffc974 │ │ │ │ mvneq pc, #176, 2 @ 0x2c │ │ │ │ @ instruction: 0x03b66ed0 │ │ │ │ andeq r0, r0, r9, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -830483,15 +830483,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3375d4 <__cxa_atexit@plt+0x32b058> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r2, #252, 28 @ 0xfc0 │ │ │ │ + orrseq r1, r2, #60, 30 @ 0xf0 │ │ │ │ @ instruction: 0xffffc7e0 │ │ │ │ @ instruction: 0xffffc77c │ │ │ │ mvneq pc, #0, 2 │ │ │ │ @ instruction: 0x03b712d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -831647,15 +831647,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 338804 <__cxa_atexit@plt+0x32c288> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r2, #-1879048177 @ 0x9000000f │ │ │ │ + orrseq r1, r2, #-469762048 @ 0xe4000000 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ mvneq sp, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x03b700a4 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -831693,15 +831693,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3388bc <__cxa_atexit@plt+0x32c340> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r2, #-536870912 @ 0xe0000000 │ │ │ │ + orrseq r1, r2, #-536870908 @ 0xe0000004 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ mvneq sp, #24, 28 @ 0x180 │ │ │ │ @ instruction: 0x03b6ffec │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -831742,15 +831742,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 338980 <__cxa_atexit@plt+0x32c404> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r2, #-1073741819 @ 0xc0000005 │ │ │ │ + orrseq r1, r2, #-1073741803 @ 0xc0000015 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ @ instruction: 0xfffff970 │ │ │ │ mvneq sp, #84, 26 @ 0x1500 │ │ │ │ @ instruction: 0x03b6ff28 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -831791,15 +831791,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 338a44 <__cxa_atexit@plt+0x32c4c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r2, #32 │ │ │ │ + orrseq r1, r2, #96 @ 0x60 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ mvneq sp, #144, 24 @ 0x9000 │ │ │ │ @ instruction: 0x03b6fe64 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -831839,15 +831839,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 338b04 <__cxa_atexit@plt+0x32c588> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r2, #45, 30 @ 0xb4 │ │ │ │ + orrseq r0, r2, #436 @ 0x1b4 │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ mvneq sp, #208, 22 @ 0x34000 │ │ │ │ @ instruction: 0x03b658e0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -831885,15 +831885,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 338bbc <__cxa_atexit@plt+0x32c640> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r2, #1056 @ 0x420 │ │ │ │ + orrseq r0, r2, #2080 @ 0x820 │ │ │ │ @ instruction: 0xfffff2cc │ │ │ │ @ instruction: 0xfffff268 │ │ │ │ mvneq sp, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0x03b6fcec │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -831932,15 +831932,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 338c78 <__cxa_atexit@plt+0x32c6fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r2, #5312 @ 0x14c0 │ │ │ │ + orrseq r0, r2, #9408 @ 0x24c0 │ │ │ │ @ instruction: 0xfffff174 │ │ │ │ @ instruction: 0xfffff0b4 │ │ │ │ mvneq sp, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0x03b6fc30 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -831979,15 +831979,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 338d34 <__cxa_atexit@plt+0x32c7b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r2, #100, 24 @ 0x6400 │ │ │ │ + orrseq r0, r2, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0xffffef04 │ │ │ │ @ instruction: 0xffffee44 │ │ │ │ mvneq sp, #160, 18 @ 0x280000 │ │ │ │ @ instruction: 0x03b6fb70 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -832516,15 +832516,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 339598 <__cxa_atexit@plt+0x32d01c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 33959c <__cxa_atexit@plt+0x32d020> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - orrseq r0, r2, #1065353216 @ 0x3f800000 │ │ │ │ + orrseq r0, r2, #65011712 @ 0x3e00000 │ │ │ │ mvneq sp, #216, 2 @ 0x36 │ │ │ │ mvneq ip, #248, 20 @ 0xf8000 │ │ │ │ mvneq sp, #248, 2 @ 0x3e │ │ │ │ @ instruction: 0x03b67cdc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -832560,15 +832560,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 339648 <__cxa_atexit@plt+0x32d0cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r2, #113246208 @ 0x6c00000 │ │ │ │ + orrseq r0, r2, #381681664 @ 0x16c00000 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ mvneq sp, #140 @ 0x8c │ │ │ │ @ instruction: 0x03b6f260 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -832607,15 +832607,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 339704 <__cxa_atexit@plt+0x32d188> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r2, #44, 8 @ 0x2c000000 │ │ │ │ + orrseq r0, r2, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ mvneq ip, #208, 30 @ 0x340 │ │ │ │ @ instruction: 0x03b6f1a0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -833219,15 +833219,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33a094 <__cxa_atexit@plt+0x32db18> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq pc, r1, #210944 @ 0x33800 │ │ │ │ + orrseq pc, r1, #3584 @ 0xe00 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ mvneq ip, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0x03b6e814 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -833265,15 +833265,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33a14c <__cxa_atexit@plt+0x32dbd0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq pc, r1, #929792 @ 0xe3000 │ │ │ │ + orrseq pc, r1, #35840 @ 0x8c00 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ mvneq ip, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0x03b64298 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -833309,15 +833309,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33a1fc <__cxa_atexit@plt+0x32dc80> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq pc, r1, #0, 20 │ │ │ │ + orrseq pc, r1, #64, 20 @ 0x40000 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ mvneq ip, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0x03b641e8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -833353,15 +833353,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33a2ac <__cxa_atexit@plt+0x32dd30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq pc, r1, #475136 @ 0x74000 │ │ │ │ + orrseq pc, r1, #1523712 @ 0x174000 │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ mvneq ip, #40, 8 @ 0x28000000 │ │ │ │ @ instruction: 0x03b6e5f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -835283,15 +835283,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c0d4 <__cxa_atexit@plt+0x32fb58> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #348 @ 0x15c │ │ │ │ + orrseq sp, r1, #604 @ 0x25c │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ mvneq sl, #0, 12 │ │ │ │ @ instruction: 0x03b62310 │ │ │ │ andeq r0, r0, r8, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835329,15 +835329,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c18c <__cxa_atexit@plt+0x32fc10> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #108, 28 @ 0x6c0 │ │ │ │ + orrseq sp, r1, #172, 28 @ 0xac0 │ │ │ │ @ instruction: 0xfffff978 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ mvneq sl, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0x03b6c71c │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835381,15 +835381,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c25c <__cxa_atexit@plt+0x32fce0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #6720 @ 0x1a40 │ │ │ │ + orrseq sp, r1, #10816 @ 0x2a40 │ │ │ │ @ instruction: 0xfffff818 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ mvneq sl, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0x03b6c64c │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835427,15 +835427,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c314 <__cxa_atexit@plt+0x32fd98> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #32256 @ 0x7e00 │ │ │ │ + orrseq sp, r1, #48640 @ 0xbe00 │ │ │ │ @ instruction: 0xfffff4bc │ │ │ │ @ instruction: 0xfffff458 │ │ │ │ mvneq sl, #192, 6 │ │ │ │ @ instruction: 0x03b6c594 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835476,15 +835476,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c3d8 <__cxa_atexit@plt+0x32fe5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #138240 @ 0x21c00 │ │ │ │ + orrseq sp, r1, #203776 @ 0x31c00 │ │ │ │ @ instruction: 0xfffff354 │ │ │ │ @ instruction: 0xfffff294 │ │ │ │ mvneq sl, #252, 4 @ 0xc000000f │ │ │ │ @ instruction: 0x03b6c4d0 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835522,15 +835522,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c490 <__cxa_atexit@plt+0x32ff14> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #156, 20 @ 0x9c000 │ │ │ │ + orrseq sp, r1, #220, 20 @ 0xdc000 │ │ │ │ @ instruction: 0xfffff0e0 │ │ │ │ @ instruction: 0xfffff07c │ │ │ │ mvneq sl, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0x03b6c418 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835571,15 +835571,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c554 <__cxa_atexit@plt+0x32ffd8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #2703360 @ 0x294000 │ │ │ │ + orrseq sp, r1, #3751936 @ 0x394000 │ │ │ │ @ instruction: 0xffffef78 │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ mvneq sl, #128, 2 │ │ │ │ @ instruction: 0x03b6c354 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835623,15 +835623,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c624 <__cxa_atexit@plt+0x3300a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #10616832 @ 0xa20000 │ │ │ │ + orrseq sp, r1, #14811136 @ 0xe20000 │ │ │ │ @ instruction: 0xffffed00 │ │ │ │ @ instruction: 0xffffec08 │ │ │ │ mvneq sl, #176 @ 0xb0 │ │ │ │ @ instruction: 0x03b6c284 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835669,15 +835669,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c6dc <__cxa_atexit@plt+0x330160> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #47972352 @ 0x2dc0000 │ │ │ │ + orrseq sp, r1, #64749568 @ 0x3dc0000 │ │ │ │ @ instruction: 0xffffe98c │ │ │ │ @ instruction: 0xffffe928 │ │ │ │ mvneq r9, #248, 30 @ 0x3e0 │ │ │ │ @ instruction: 0x03b64b98 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835715,15 +835715,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c794 <__cxa_atexit@plt+0x330218> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #204, 12 @ 0xcc00000 │ │ │ │ + orrseq sp, r1, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0xffffe828 │ │ │ │ @ instruction: 0xffffe7dc │ │ │ │ mvneq r9, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0x03b61c60 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835761,15 +835761,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c84c <__cxa_atexit@plt+0x3302d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #943718400 @ 0x38400000 │ │ │ │ + orrseq sp, r1, #34603008 @ 0x2100000 │ │ │ │ @ instruction: 0xffffe6dc │ │ │ │ @ instruction: 0xffffe678 │ │ │ │ mvneq r9, #136, 28 @ 0x880 │ │ │ │ @ instruction: 0x03b6c05c │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835810,15 +835810,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c910 <__cxa_atexit@plt+0x330394> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #-369098752 @ 0xea000000 │ │ │ │ + orrseq sp, r1, #176160768 @ 0xa800000 │ │ │ │ @ instruction: 0xffffe574 │ │ │ │ @ instruction: 0xffffe4b4 │ │ │ │ mvneq r9, #196, 26 @ 0x3100 │ │ │ │ @ instruction: 0x03b6bf98 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835856,15 +835856,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33c9c8 <__cxa_atexit@plt+0x33044c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #-67108861 @ 0xfc000003 │ │ │ │ + orrseq sp, r1, #1056964608 @ 0x3f000000 │ │ │ │ @ instruction: 0xffffe300 │ │ │ │ @ instruction: 0xffffe29c │ │ │ │ mvneq r9, #12, 26 @ 0x300 │ │ │ │ @ instruction: 0x03b6bee0 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835902,15 +835902,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33ca80 <__cxa_atexit@plt+0x330504> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #20, 6 @ 0x50000000 │ │ │ │ + orrseq sp, r1, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0xffffe19c │ │ │ │ @ instruction: 0xffffe138 │ │ │ │ mvneq r9, #84, 24 @ 0x5400 │ │ │ │ @ instruction: 0x03b61964 │ │ │ │ andeq r0, r0, r8, asr #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835948,15 +835948,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33cb38 <__cxa_atexit@plt+0x3305bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #-1879048190 @ 0x90000002 │ │ │ │ + orrseq sp, r1, #-1879048186 @ 0x90000006 │ │ │ │ @ instruction: 0xffffe034 │ │ │ │ @ instruction: 0xffffdfd0 │ │ │ │ mvneq r9, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0x03b65658 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -835998,15 +835998,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33cc00 <__cxa_atexit@plt+0x330684> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #-2147483637 @ 0x8000000b │ │ │ │ + orrseq sp, r1, #-2147483621 @ 0x8000001b │ │ │ │ @ instruction: 0xffffded0 │ │ │ │ @ instruction: 0xffffde14 │ │ │ │ mvneq r9, #212, 20 @ 0xd4000 │ │ │ │ @ instruction: 0x03b6bca8 │ │ │ │ andeq r0, r0, r8, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -836047,15 +836047,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33ccc4 <__cxa_atexit@plt+0x330748> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r1, #55 @ 0x37 │ │ │ │ + orrseq sp, r1, #119 @ 0x77 │ │ │ │ @ instruction: 0xffffdbf0 │ │ │ │ @ instruction: 0xffffdb30 │ │ │ │ mvneq r9, #16, 20 @ 0x10000 │ │ │ │ @ instruction: 0x03b62074 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -836077,15 +836077,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33cd3c <__cxa_atexit@plt+0x3307c0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 33cd40 <__cxa_atexit@plt+0x3307c4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #9 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r1, #140, 30 @ 0x230 │ │ │ │ + orrseq ip, r1, #204, 30 @ 0x330 │ │ │ │ mvneq r9, #52, 20 @ 0x34000 │ │ │ │ mvneq r9, #88, 6 @ 0x60000001 │ │ │ │ mvneq r9, #84, 20 @ 0x54000 │ │ │ │ @ instruction: 0x03b6bb6c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -836131,15 +836131,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33ce14 <__cxa_atexit@plt+0x330898> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq ip, r1, #2064 @ 0x810 │ │ │ │ + orrseq ip, r1, #3088 @ 0xc10 │ │ │ │ @ instruction: 0xffffd8c4 │ │ │ │ @ instruction: 0xffffd7f8 │ │ │ │ mvneq r9, #196, 16 @ 0xc40000 │ │ │ │ @ instruction: 0x03b6ba90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -836707,15 +836707,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33d714 <__cxa_atexit@plt+0x331198> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 33d718 <__cxa_atexit@plt+0x33119c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #5 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - orrseq ip, r1, #176, 18 @ 0x2c0000 │ │ │ │ + orrseq ip, r1, #240, 18 @ 0x3c0000 │ │ │ │ mvneq r9, #92 @ 0x5c │ │ │ │ mvneq r8, #128, 18 @ 0x200000 │ │ │ │ mvneq r9, #124 @ 0x7c │ │ │ │ @ instruction: 0x03b60cd0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -836751,15 +836751,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33d7c4 <__cxa_atexit@plt+0x331248> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq ip, r1, #13434880 @ 0xcd0000 │ │ │ │ + orrseq ip, r1, #212992 @ 0x34000 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ mvneq r8, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0x03b6b0e4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -836795,15 +836795,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33d874 <__cxa_atexit@plt+0x3312f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq ip, r1, #61341696 @ 0x3a80000 │ │ │ │ + orrseq ip, r1, #2752512 @ 0x2a0000 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ mvneq r8, #96, 28 @ 0x600 │ │ │ │ @ instruction: 0x03b6b030 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -837274,15 +837274,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33dff0 <__cxa_atexit@plt+0x331a74> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq ip, r1, #1073741851 @ 0x4000001b │ │ │ │ + orrseq ip, r1, #1073741867 @ 0x4000002b │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ mvneq r8, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0x03b6a8b8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -837321,15 +837321,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33e0ac <__cxa_atexit@plt+0x331b30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq ip, r1, #126 @ 0x7e │ │ │ │ + orrseq ip, r1, #190 @ 0xbe │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ @ instruction: 0xfffffbb4 │ │ │ │ mvneq r8, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0x03b6a7fc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -837365,15 +837365,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33e15c <__cxa_atexit@plt+0x331be0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq fp, r1, #620 @ 0x26c │ │ │ │ + orrseq fp, r1, #876 @ 0x36c │ │ │ │ @ instruction: 0xfffffa08 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ mvneq r8, #120, 10 @ 0x1e000000 │ │ │ │ @ instruction: 0x03b6a748 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -837709,15 +837709,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33e6bc <__cxa_atexit@plt+0x332140> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq fp, r1, #7168 @ 0x1c00 │ │ │ │ + orrseq fp, r1, #72704 @ 0x11c00 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ mvneq r8, #24 │ │ │ │ @ instruction: 0x03b6a1ec │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -837756,15 +837756,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #28] @ 33e784 <__cxa_atexit@plt+0x332208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq fp, r1, #144, 20 @ 0x90000 │ │ │ │ + orrseq fp, r1, #208, 20 @ 0xd0000 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ mvneq r7, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0x03b6a12c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -838450,15 +838450,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33f250 <__cxa_atexit@plt+0x332cd4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 33f254 <__cxa_atexit@plt+0x332cd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #6 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - orrseq fp, r1, #165 @ 0xa5 │ │ │ │ + orrseq fp, r1, #229 @ 0xe5 │ │ │ │ mvneq r7, #32, 10 @ 0x8000000 │ │ │ │ mvneq r6, #68, 28 @ 0x440 │ │ │ │ mvneq r7, #64, 10 @ 0x10000000 │ │ │ │ @ instruction: 0x03b5f194 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -838496,15 +838496,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33f308 <__cxa_atexit@plt+0x332d8c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sl, r1, #744 @ 0x2e8 │ │ │ │ + orrseq sl, r1, #1000 @ 0x3e8 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ mvneq r7, #204, 6 @ 0x30000003 │ │ │ │ @ instruction: 0x03b69504 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -838544,15 +838544,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33f3c8 <__cxa_atexit@plt+0x332e4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sl, r1, #3184 @ 0xc70 │ │ │ │ + orrseq sl, r1, #7, 30 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ mvneq r7, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0x03b69468 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -838592,15 +838592,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33f488 <__cxa_atexit@plt+0x332f0c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sl, r1, #212, 26 @ 0x3500 │ │ │ │ + orrseq sl, r1, #20, 28 @ 0x140 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ @ instruction: 0xfffff81c │ │ │ │ mvneq r7, #76, 4 @ 0xc0000004 │ │ │ │ @ instruction: 0x03b62d08 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -838639,15 +838639,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33f544 <__cxa_atexit@plt+0x332fc8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sl, r1, #58624 @ 0xe500 │ │ │ │ + orrseq sl, r1, #2368 @ 0x940 │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ @ instruction: 0xfffff5c0 │ │ │ │ mvneq r7, #144, 2 @ 0x24 │ │ │ │ @ instruction: 0x03b62ca4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -838684,15 +838684,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 33f5f8 <__cxa_atexit@plt+0x33307c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sl, r1, #260096 @ 0x3f800 │ │ │ │ + orrseq sl, r1, #15872 @ 0x3e00 │ │ │ │ @ instruction: 0xfffff41c │ │ │ │ @ instruction: 0xfffff364 │ │ │ │ mvneq r7, #220 @ 0xdc │ │ │ │ @ instruction: 0x03b692ac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -839818,15 +839818,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3407b0 <__cxa_atexit@plt+0x334234> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r9, r1, #175104 @ 0x2ac00 │ │ │ │ + orrseq r9, r1, #240640 @ 0x3ac00 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ mvneq r5, #36, 30 @ 0x90 │ │ │ │ @ instruction: 0x03b680f8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -839862,15 +839862,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, #28] @ 34086c <__cxa_atexit@plt+0x3342f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r9, r1, #52, 22 @ 0xd000 │ │ │ │ + orrseq r9, r1, #116, 22 @ 0x1d000 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ mvneq r5, #100, 28 @ 0x640 │ │ │ │ @ instruction: 0x03b68044 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -840584,15 +840584,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3413a8 <__cxa_atexit@plt+0x334e2c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 3413ac <__cxa_atexit@plt+0x334e30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - orrseq r9, r1, #76 @ 0x4c │ │ │ │ + orrseq r9, r1, #140 @ 0x8c │ │ │ │ mvneq r5, #200, 6 @ 0x20000003 │ │ │ │ mvneq r4, #232, 24 @ 0xe800 │ │ │ │ mvneq r5, #232, 6 @ 0xa0000003 │ │ │ │ @ instruction: 0x03b5fecc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -840628,15 +840628,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 341458 <__cxa_atexit@plt+0x334edc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r1, #420 @ 0x1a4 │ │ │ │ + orrseq r8, r1, #676 @ 0x2a4 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ mvneq r5, #124, 4 @ 0xc0000007 │ │ │ │ @ instruction: 0x03b67450 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -840675,15 +840675,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 341514 <__cxa_atexit@plt+0x334f98> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r1, #1952 @ 0x7a0 │ │ │ │ + orrseq r8, r1, #2976 @ 0xba0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ mvneq r5, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0x03b67394 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -841081,15 +841081,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 341b6c <__cxa_atexit@plt+0x3355f0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r1, #2211840 @ 0x21c000 │ │ │ │ + orrseq r8, r1, #3260416 @ 0x31c000 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ mvneq r4, #104, 22 @ 0x1a000 │ │ │ │ @ instruction: 0x03b66d3c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -841127,15 +841127,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 341c24 <__cxa_atexit@plt+0x3356a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r1, #156, 16 @ 0x9c0000 │ │ │ │ + orrseq r8, r1, #220, 16 @ 0xdc0000 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ mvneq r4, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0x03b66c84 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -841173,15 +841173,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 341cdc <__cxa_atexit@plt+0x335760> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r1, #46399488 @ 0x2c40000 │ │ │ │ + orrseq r8, r1, #63176704 @ 0x3c40000 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mvneq r4, #248, 18 @ 0x3e0000 │ │ │ │ @ instruction: 0x03b66bcc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -841217,15 +841217,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 341d8c <__cxa_atexit@plt+0x335810> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r1, #216006656 @ 0xce00000 │ │ │ │ + orrseq r8, r1, #3670016 @ 0x380000 │ │ │ │ @ instruction: 0xfffff940 │ │ │ │ @ instruction: 0xfffff8dc │ │ │ │ mvneq r4, #72, 18 @ 0x120000 │ │ │ │ @ instruction: 0x03b66b1c │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -841261,15 +841261,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 341e3c <__cxa_atexit@plt+0x3358c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r1, #985661440 @ 0x3ac00000 │ │ │ │ + orrseq r8, r1, #45088768 @ 0x2b00000 │ │ │ │ @ instruction: 0xfffff7e4 │ │ │ │ @ instruction: 0xfffff780 │ │ │ │ mvneq r4, #152, 16 @ 0x980000 │ │ │ │ @ instruction: 0x03b66a68 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -847485,15 +847485,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr fp, [sp, #84] @ 0x54 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ @ instruction: 0x03b60940 │ │ │ │ - orrseq r3, r1, #184, 6 @ 0xe0000002 │ │ │ │ + orrseq r3, r1, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #124] @ 0x7c │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 347fb8 <__cxa_atexit@plt+0x33ba3c> │ │ │ │ sub r3, r2, #1 │ │ │ │ @@ -847506,15 +847506,15 @@ │ │ │ │ bx r0 │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ b 347f9c <__cxa_atexit@plt+0x33ba20> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @ instruction: 0x03b608ec │ │ │ │ - orrseq r3, r1, #108, 6 @ 0xb0000001 │ │ │ │ + orrseq r3, r1, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #3 │ │ │ │ beq 348008 <__cxa_atexit@plt+0x33ba8c> │ │ │ │ sub r7, r2, #1 │ │ │ │ cmp r3, r7 │ │ │ │ @@ -847537,15 +847537,15 @@ │ │ │ │ beq 348038 <__cxa_atexit@plt+0x33babc> │ │ │ │ b 348054 <__cxa_atexit@plt+0x33bad8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvneq sp, #160, 30 @ 0x280 │ │ │ │ @ instruction: 0x03b60870 │ │ │ │ - orrseq r3, r1, #248, 4 @ 0x8000000f │ │ │ │ + orrseq r3, r1, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #124] @ 0x7c │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 348138 <__cxa_atexit@plt+0x33bbbc> │ │ │ │ cmp r2, #3 │ │ │ │ @@ -847841,15 +847841,15 @@ │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ @ instruction: 0x03b59c98 │ │ │ │ - orrseq r2, r1, #64, 28 @ 0x400 │ │ │ │ + orrseq r2, r1, #128, 28 @ 0x800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ bne 3485a8 <__cxa_atexit@plt+0x33c02c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -847887,20 +847887,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 3485c4 <__cxa_atexit@plt+0x33c048> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r1, #40, 12 @ 0x2800000 │ │ │ │ + orrseq r2, r1, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0xfffff7dc │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ mvneq lr, #16, 2 │ │ │ │ @ instruction: 0x03b601f8 │ │ │ │ - orrseq r2, r1, #124, 26 @ 0x1f00 │ │ │ │ + orrseq r2, r1, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bne 34866c <__cxa_atexit@plt+0x33c0f0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -847936,20 +847936,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 348688 <__cxa_atexit@plt+0x33c10c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r1, #205520896 @ 0xc400000 │ │ │ │ + orrseq r2, r1, #473956352 @ 0x1c400000 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ mvneq lr, #76 @ 0x4c │ │ │ │ @ instruction: 0x03b55d5c │ │ │ │ - orrseq r2, r1, #192, 24 @ 0xc000 │ │ │ │ + orrseq r2, r1, #0, 26 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #32 │ │ │ │ bne 348724 <__cxa_atexit@plt+0x33c1a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -847982,20 +847982,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 348740 <__cxa_atexit@plt+0x33c1c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r1, #1174405120 @ 0x46000000 │ │ │ │ + orrseq r2, r1, #-2046820352 @ 0x86000000 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ @ instruction: 0xfffff2a4 │ │ │ │ mvneq sp, #148, 30 @ 0x250 │ │ │ │ @ instruction: 0x03b60168 │ │ │ │ - orrseq r2, r1, #16, 24 @ 0x1000 │ │ │ │ + orrseq r2, r1, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #31 │ │ │ │ bne 3487dc <__cxa_atexit@plt+0x33c260> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848028,20 +848028,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 3487f8 <__cxa_atexit@plt+0x33c27c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r1, #1811939329 @ 0x6c000001 │ │ │ │ + orrseq r2, r1, #1811939330 @ 0x6c000002 │ │ │ │ @ instruction: 0xfffff1ac │ │ │ │ @ instruction: 0xfffff160 │ │ │ │ mvneq sp, #220, 28 @ 0xdc0 │ │ │ │ @ instruction: 0x03b600b0 │ │ │ │ - orrseq r2, r1, #96, 22 @ 0x18000 │ │ │ │ + orrseq r2, r1, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #30 │ │ │ │ bne 348894 <__cxa_atexit@plt+0x33c318> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848074,20 +848074,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 3488b0 <__cxa_atexit@plt+0x33c334> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r1, #112, 4 │ │ │ │ + orrseq r2, r1, #176, 4 │ │ │ │ @ instruction: 0xfffff060 │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ mvneq sp, #36, 28 @ 0x240 │ │ │ │ @ instruction: 0x03b5ff2c │ │ │ │ - orrseq r2, r1, #176, 20 @ 0xb0000 │ │ │ │ + orrseq r2, r1, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #29 │ │ │ │ bne 34899c <__cxa_atexit@plt+0x33c420> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848140,20 +848140,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 3489b8 <__cxa_atexit@plt+0x33c43c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r1, #1073741837 @ 0x4000000d │ │ │ │ + orrseq r2, r1, #1073741853 @ 0x4000001d │ │ │ │ @ instruction: 0xffffee8c │ │ │ │ @ instruction: 0xffffeda4 │ │ │ │ mvneq sp, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0x03b5fe04 │ │ │ │ - orrseq r2, r1, #176, 18 @ 0x2c0000 │ │ │ │ + orrseq r2, r1, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #28 │ │ │ │ bne 348a88 <__cxa_atexit@plt+0x33c50c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848199,20 +848199,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 348aa4 <__cxa_atexit@plt+0x33c528> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r2, r1, #22 │ │ │ │ + orrseq r2, r1, #86 @ 0x56 │ │ │ │ @ instruction: 0xffffe9b4 │ │ │ │ @ instruction: 0xffffe8e8 │ │ │ │ mvneq sp, #52, 24 @ 0x3400 │ │ │ │ @ instruction: 0x03b5fd18 │ │ │ │ - orrseq r2, r1, #204, 16 @ 0xcc0000 │ │ │ │ + orrseq r2, r1, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #27 │ │ │ │ bne 348b50 <__cxa_atexit@plt+0x33c5d4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848249,20 +848249,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 348b6c <__cxa_atexit@plt+0x33c5f0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #27, 30 @ 0x6c │ │ │ │ + orrseq r1, r1, #364 @ 0x16c │ │ │ │ @ instruction: 0xffffe664 │ │ │ │ @ instruction: 0xffffe5a0 │ │ │ │ mvneq sp, #104, 22 @ 0x1a000 │ │ │ │ @ instruction: 0x03b5fc70 │ │ │ │ - orrseq r2, r1, #12, 16 @ 0xc0000 │ │ │ │ + orrseq r2, r1, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #26 │ │ │ │ bne 348c24 <__cxa_atexit@plt+0x33c6a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848302,20 +848302,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 348c40 <__cxa_atexit@plt+0x33c6c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #20, 28 @ 0x140 │ │ │ │ + orrseq r1, r1, #84, 28 @ 0x540 │ │ │ │ @ instruction: 0xffffe3c8 │ │ │ │ @ instruction: 0xffffe304 │ │ │ │ mvneq sp, #148, 20 @ 0x94000 │ │ │ │ @ instruction: 0x03b557a4 │ │ │ │ - orrseq r2, r1, #64, 14 @ 0x1000000 │ │ │ │ + orrseq r2, r1, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #25 │ │ │ │ bne 348cdc <__cxa_atexit@plt+0x33c760> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848348,20 +848348,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 348cf8 <__cxa_atexit@plt+0x33c77c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #2624 @ 0xa40 │ │ │ │ + orrseq r1, r1, #6720 @ 0x1a40 │ │ │ │ @ instruction: 0xffffe07c │ │ │ │ @ instruction: 0xffffe018 │ │ │ │ mvneq sp, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0x03b556ec │ │ │ │ - orrseq r2, r1, #144, 12 @ 0x9000000 │ │ │ │ + orrseq r2, r1, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #24 │ │ │ │ bne 348d94 <__cxa_atexit@plt+0x33c818> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848394,20 +848394,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 348db0 <__cxa_atexit@plt+0x33c834> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #15872 @ 0x3e00 │ │ │ │ + orrseq r1, r1, #32256 @ 0x7e00 │ │ │ │ @ instruction: 0xffffdf1c │ │ │ │ @ instruction: 0xffffdeb8 │ │ │ │ mvneq sp, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0x03b55634 │ │ │ │ - orrseq r2, r1, #224, 10 @ 0x38000000 │ │ │ │ + orrseq r2, r1, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #23 │ │ │ │ bne 348e4c <__cxa_atexit@plt+0x33c8d0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848440,20 +848440,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 348e68 <__cxa_atexit@plt+0x33c8ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #84992 @ 0x14c00 │ │ │ │ + orrseq r1, r1, #150528 @ 0x24c00 │ │ │ │ @ instruction: 0xffffddbc │ │ │ │ @ instruction: 0xffffdd58 │ │ │ │ mvneq sp, #108, 16 @ 0x6c0000 │ │ │ │ @ instruction: 0x03b5fa40 │ │ │ │ - orrseq r2, r1, #48, 10 @ 0xc000000 │ │ │ │ + orrseq r2, r1, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #22 │ │ │ │ bne 348f48 <__cxa_atexit@plt+0x33c9cc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848503,20 +848503,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 348f64 <__cxa_atexit@plt+0x33c9e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #36, 20 @ 0x24000 │ │ │ │ + orrseq r1, r1, #100, 20 @ 0x64000 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ @ instruction: 0xffffdbf4 │ │ │ │ mvneq sp, #116, 14 @ 0x1d00000 │ │ │ │ @ instruction: 0x03b5f944 │ │ │ │ - orrseq r2, r1, #60, 8 @ 0x3c000000 │ │ │ │ + orrseq r2, r1, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #21 │ │ │ │ bne 349074 <__cxa_atexit@plt+0x33caf8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848578,20 +848578,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349090 <__cxa_atexit@plt+0x33cb14> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #12910592 @ 0xc50000 │ │ │ │ + orrseq r1, r1, #81920 @ 0x14000 │ │ │ │ @ instruction: 0xffffd660 │ │ │ │ @ instruction: 0xffffd704 │ │ │ │ mvneq sp, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0x03b5f818 │ │ │ │ - orrseq r2, r1, #24, 6 @ 0x60000000 │ │ │ │ + orrseq r2, r1, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #20 │ │ │ │ bne 349144 <__cxa_atexit@plt+0x33cbc8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848630,20 +848630,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349160 <__cxa_atexit@plt+0x33cbe4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #50855936 @ 0x3080000 │ │ │ │ + orrseq r1, r1, #131072 @ 0x20000 │ │ │ │ @ instruction: 0xffffd14c │ │ │ │ @ instruction: 0xffffd054 │ │ │ │ mvneq sp, #116, 10 @ 0x1d000000 │ │ │ │ @ instruction: 0x03b5f748 │ │ │ │ - orrseq r2, r1, #80, 4 │ │ │ │ + orrseq r2, r1, #144, 4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #19 │ │ │ │ bne 349218 <__cxa_atexit@plt+0x33cc9c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848683,20 +848683,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349234 <__cxa_atexit@plt+0x33ccb8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #196083712 @ 0xbb00000 │ │ │ │ + orrseq r1, r1, #263192576 @ 0xfb00000 │ │ │ │ @ instruction: 0xffffcd80 │ │ │ │ @ instruction: 0xffffccb8 │ │ │ │ mvneq sp, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0x03b551b0 │ │ │ │ - orrseq r2, r1, #132, 2 @ 0x21 │ │ │ │ + orrseq r2, r1, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #18 │ │ │ │ bne 3492d0 <__cxa_atexit@plt+0x33cd54> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848729,20 +848729,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 3492ec <__cxa_atexit@plt+0x33cd70> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #208, 10 @ 0x34000000 │ │ │ │ + orrseq r1, r1, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0xffffca20 │ │ │ │ @ instruction: 0xffffc9bc │ │ │ │ mvneq sp, #232, 6 @ 0xa0000003 │ │ │ │ @ instruction: 0x03b5f5bc │ │ │ │ - orrseq r2, r1, #212 @ 0xd4 │ │ │ │ + orrseq r2, r1, #20, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #17 │ │ │ │ bne 349430 <__cxa_atexit@plt+0x33ceb4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848817,20 +848817,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 34944c <__cxa_atexit@plt+0x33ced0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #1023410176 @ 0x3d000000 │ │ │ │ + orrseq r1, r1, #2097152000 @ 0x7d000000 │ │ │ │ @ instruction: 0xffffc85c │ │ │ │ @ instruction: 0xffffc734 │ │ │ │ mvneq sp, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0x03b5f45c │ │ │ │ - orrseq r1, r1, #124, 30 @ 0x1f0 │ │ │ │ + orrseq r1, r1, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #16 │ │ │ │ bne 3494f8 <__cxa_atexit@plt+0x33cf7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848867,20 +848867,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349514 <__cxa_atexit@plt+0x33cf98> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #134217729 @ 0x8000001 │ │ │ │ + orrseq r1, r1, #134217730 @ 0x8000002 │ │ │ │ @ instruction: 0xffffc09c │ │ │ │ @ instruction: 0xffffbfd8 │ │ │ │ mvneq sp, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0x03b5f394 │ │ │ │ - orrseq r1, r1, #188, 28 @ 0xbc0 │ │ │ │ + orrseq r1, r1, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #15 │ │ │ │ bne 3495b0 <__cxa_atexit@plt+0x33d034> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848913,20 +848913,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 3495cc <__cxa_atexit@plt+0x33d050> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #1879048197 @ 0x70000005 │ │ │ │ + orrseq r1, r1, #1879048201 @ 0x70000009 │ │ │ │ @ instruction: 0xffffbe28 │ │ │ │ @ instruction: 0xffffbdc4 │ │ │ │ mvneq sp, #8, 2 │ │ │ │ @ instruction: 0x03b5f2dc │ │ │ │ - orrseq r1, r1, #12, 28 @ 0xc0 │ │ │ │ + orrseq r1, r1, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #14 │ │ │ │ bne 349668 <__cxa_atexit@plt+0x33d0ec> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -848959,20 +848959,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349684 <__cxa_atexit@plt+0x33d108> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #108, 2 │ │ │ │ + orrseq r1, r1, #172, 2 @ 0x2b │ │ │ │ @ instruction: 0xffffbcc4 │ │ │ │ @ instruction: 0xffffbc60 │ │ │ │ mvneq sp, #80 @ 0x50 │ │ │ │ @ instruction: 0x03b54d60 │ │ │ │ - orrseq r1, r1, #92, 26 @ 0x1700 │ │ │ │ + orrseq r1, r1, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #13 │ │ │ │ bne 349720 <__cxa_atexit@plt+0x33d1a4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849005,20 +849005,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 34973c <__cxa_atexit@plt+0x33d1c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r1, r1, #129 @ 0x81 │ │ │ │ + orrseq r1, r1, #193 @ 0xc1 │ │ │ │ @ instruction: 0xffffbb5c │ │ │ │ @ instruction: 0xffffbaf8 │ │ │ │ mvneq ip, #152, 30 @ 0x260 │ │ │ │ @ instruction: 0x03b5f0c0 │ │ │ │ - orrseq r1, r1, #172, 24 @ 0xac00 │ │ │ │ + orrseq r1, r1, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #12 │ │ │ │ bne 349808 <__cxa_atexit@plt+0x33d28c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849063,20 +849063,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349824 <__cxa_atexit@plt+0x33d2a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #408 @ 0x198 │ │ │ │ + orrseq r0, r1, #664 @ 0x298 │ │ │ │ @ instruction: 0xffffb9b0 │ │ │ │ @ instruction: 0xffffb8e4 │ │ │ │ mvneq ip, #180, 28 @ 0xb40 │ │ │ │ @ instruction: 0x03b5f084 │ │ │ │ - orrseq r1, r1, #204, 22 @ 0x33000 │ │ │ │ + orrseq r1, r1, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #11 │ │ │ │ bne 3498f0 <__cxa_atexit@plt+0x33d374> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849121,20 +849121,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 34990c <__cxa_atexit@plt+0x33d390> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #1200 @ 0x4b0 │ │ │ │ + orrseq r0, r1, #2224 @ 0x8b0 │ │ │ │ @ instruction: 0xffffb618 │ │ │ │ @ instruction: 0xffffb54c │ │ │ │ mvneq ip, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0x03b5ef9c │ │ │ │ - orrseq r1, r1, #236, 20 @ 0xec000 │ │ │ │ + orrseq r1, r1, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #10 │ │ │ │ bne 3499dc <__cxa_atexit@plt+0x33d460> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849180,20 +849180,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 3499f8 <__cxa_atexit@plt+0x33d47c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #44, 26 @ 0xb00 │ │ │ │ + orrseq r0, r1, #108, 26 @ 0x1b00 │ │ │ │ @ instruction: 0xffffb264 │ │ │ │ @ instruction: 0xffffb198 │ │ │ │ mvneq ip, #224, 24 @ 0xe000 │ │ │ │ @ instruction: 0x03b5eeb0 │ │ │ │ - orrseq r1, r1, #8, 20 @ 0x8000 │ │ │ │ + orrseq r1, r1, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ bne 349af8 <__cxa_atexit@plt+0x33d57c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849251,20 +849251,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349b14 <__cxa_atexit@plt+0x33d598> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #226304 @ 0x37400 │ │ │ │ + orrseq r0, r1, #7424 @ 0x1d00 │ │ │ │ @ instruction: 0xffffae80 │ │ │ │ @ instruction: 0xffffad8c │ │ │ │ mvneq ip, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0x03b5ed94 │ │ │ │ - orrseq r1, r1, #244, 16 @ 0xf40000 │ │ │ │ + orrseq r1, r1, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ bne 349c38 <__cxa_atexit@plt+0x33d6bc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849331,20 +849331,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349c54 <__cxa_atexit@plt+0x33d6d8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #434176 @ 0x6a000 │ │ │ │ + orrseq r0, r1, #696320 @ 0xaa000 │ │ │ │ @ instruction: 0xffffa89c │ │ │ │ @ instruction: 0xffffa94c │ │ │ │ mvneq ip, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0x03b5ec54 │ │ │ │ - orrseq r1, r1, #188, 14 @ 0x2f00000 │ │ │ │ + orrseq r1, r1, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ bne 349d44 <__cxa_atexit@plt+0x33d7c8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849398,20 +849398,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349d60 <__cxa_atexit@plt+0x33d7e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #704512 @ 0xac000 │ │ │ │ + orrseq r0, r1, #1753088 @ 0x1ac000 │ │ │ │ @ instruction: 0xffffa2f8 │ │ │ │ @ instruction: 0xffffa208 │ │ │ │ mvneq ip, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0x03b5eb48 │ │ │ │ - orrseq r1, r1, #184, 12 @ 0xb800000 │ │ │ │ + orrseq r1, r1, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ bne 349e08 <__cxa_atexit@plt+0x33d88c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849447,20 +849447,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349e24 <__cxa_atexit@plt+0x33d8a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #52, 16 @ 0x340000 │ │ │ │ + orrseq r0, r1, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xffff9e70 │ │ │ │ @ instruction: 0xffff9db0 │ │ │ │ mvneq ip, #176, 16 @ 0xb00000 │ │ │ │ @ instruction: 0x03b5ea84 │ │ │ │ - orrseq r1, r1, #252, 10 @ 0x3f000000 │ │ │ │ + orrseq r1, r1, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 349ef4 <__cxa_atexit@plt+0x33d978> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849506,20 +849506,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 349f10 <__cxa_atexit@plt+0x33d994> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #5505024 @ 0x540000 │ │ │ │ + orrseq r0, r1, #22282240 @ 0x1540000 │ │ │ │ @ instruction: 0xffff9ba8 │ │ │ │ @ instruction: 0xffff9adc │ │ │ │ mvneq ip, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0x03b5e998 │ │ │ │ - orrseq r1, r1, #24, 10 @ 0x6000000 │ │ │ │ + orrseq r1, r1, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ bne 34a054 <__cxa_atexit@plt+0x33dad8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849594,20 +849594,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 34a070 <__cxa_atexit@plt+0x33daf4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #545259520 @ 0x20800000 │ │ │ │ + orrseq r0, r1, #813694976 @ 0x30800000 │ │ │ │ @ instruction: 0xffff97f8 │ │ │ │ @ instruction: 0xffff96c4 │ │ │ │ mvneq ip, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0x03b5e838 │ │ │ │ - orrseq r1, r1, #192, 6 │ │ │ │ + orrseq r1, r1, #0, 8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 34a194 <__cxa_atexit@plt+0x33dc18> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849674,20 +849674,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 34a1b0 <__cxa_atexit@plt+0x33dc34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #251658240 @ 0xf000000 │ │ │ │ + orrseq r0, r1, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xffff8ee0 │ │ │ │ @ instruction: 0xffff8f8c │ │ │ │ mvneq ip, #40, 10 @ 0xa000000 │ │ │ │ @ instruction: 0x03b5e6f8 │ │ │ │ - orrseq r1, r1, #136, 4 @ 0x80000008 │ │ │ │ + orrseq r1, r1, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 34a2ac <__cxa_atexit@plt+0x33dd30> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -849744,20 +849744,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 34a2c8 <__cxa_atexit@plt+0x33dd4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #196, 4 @ 0x4000000c │ │ │ │ + orrseq r0, r1, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0xffff8948 │ │ │ │ @ instruction: 0xffff8854 │ │ │ │ mvneq ip, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0x03b5e5e0 │ │ │ │ - orrseq r1, r1, #120, 2 │ │ │ │ + orrseq r1, r1, #184, 2 @ 0x2e │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 34a38c <__cxa_atexit@plt+0x33de10> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r6, r3 │ │ │ │ @@ -849800,20 +849800,20 @@ │ │ │ │ ldr r8, [pc, #20] @ 34a3a8 <__cxa_atexit@plt+0x33de2c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #1073741868 @ 0x4000002c │ │ │ │ + orrseq r0, r1, #1073741884 @ 0x4000003c │ │ │ │ @ instruction: 0xffff847c │ │ │ │ @ instruction: 0xffff83b0 │ │ │ │ mvneq ip, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0x03b5e500 │ │ │ │ - orrseq r1, r1, #160 @ 0xa0 │ │ │ │ + orrseq r1, r1, #224 @ 0xe0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 34a448 <__cxa_atexit@plt+0x33decc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r6, r3 │ │ │ │ @@ -849847,15 +849847,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34a464 <__cxa_atexit@plt+0x33dee8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r0, r1, #194 @ 0xc2 │ │ │ │ + orrseq r0, r1, #-2147483648 @ 0x80000000 │ │ │ │ @ instruction: 0xffff8138 │ │ │ │ @ instruction: 0xffff8078 │ │ │ │ mvneq ip, #112, 4 │ │ │ │ @ instruction: 0x03b5e440 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -850550,28 +850550,28 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff7498 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mvneq fp, #148, 26 @ 0x2500 │ │ │ │ @ instruction: 0x03b5d95c │ │ │ │ - orrseq r0, r1, #4, 10 @ 0x1000000 │ │ │ │ + orrseq r0, r1, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 34af88 <__cxa_atexit@plt+0x33ea0c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #8] @ 34af8c <__cxa_atexit@plt+0x33ea10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ mvneq fp, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0x03b5d928 │ │ │ │ - orrseq r0, r1, #216, 8 @ 0xd8000000 │ │ │ │ + orrseq r0, r1, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r6, r7 │ │ │ │ bhi 34b144 <__cxa_atexit@plt+0x33ebc8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -851646,15 +851646,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34c080 <__cxa_atexit@plt+0x33fb04> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r0, #215040 @ 0x34800 │ │ │ │ + orrseq lr, r0, #4608 @ 0x1200 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ mvneq sl, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0x03b52374 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -851690,15 +851690,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #28] @ 34c13c <__cxa_atexit@plt+0x33fbc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r0, #93184 @ 0x16c00 │ │ │ │ + orrseq lr, r0, #158720 @ 0x26c00 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffb0c │ │ │ │ mvneq sl, #148, 10 @ 0x25000000 │ │ │ │ @ instruction: 0x03b5c774 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -852054,15 +852054,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34c6e0 <__cxa_atexit@plt+0x340164> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq lr, r0, #65011712 @ 0x3e00000 │ │ │ │ + orrseq lr, r0, #132120576 @ 0x7e00000 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ mvneq r9, #244, 30 @ 0x3d0 │ │ │ │ @ instruction: 0x03b52658 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -852085,15 +852085,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34c75c <__cxa_atexit@plt+0x3401e0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 34c760 <__cxa_atexit@plt+0x3401e4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r0, #599785472 @ 0x23c00000 │ │ │ │ + orrseq lr, r0, #868220928 @ 0x33c00000 │ │ │ │ mvneq sl, #20 │ │ │ │ mvneq r9, #52, 18 @ 0xd0000 │ │ │ │ mvneq sl, #52 @ 0x34 │ │ │ │ @ instruction: 0x03b525dc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -852114,15 +852114,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34c7d0 <__cxa_atexit@plt+0x340254> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 34c7d4 <__cxa_atexit@plt+0x340258> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r0, #232, 8 @ 0xe8000000 │ │ │ │ + orrseq lr, r0, #40, 10 @ 0xa000000 │ │ │ │ mvneq r9, #160, 30 @ 0x280 │ │ │ │ mvneq r9, #192, 16 @ 0xc00000 │ │ │ │ mvneq r9, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0x03b52568 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -852143,15 +852143,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34c844 <__cxa_atexit@plt+0x3402c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 34c848 <__cxa_atexit@plt+0x3402cc> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #4 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - orrseq lr, r0, #1090519040 @ 0x41000000 │ │ │ │ + orrseq lr, r0, #-2130706432 @ 0x81000000 │ │ │ │ mvneq r9, #44, 30 @ 0xb0 │ │ │ │ mvneq r9, #76, 16 @ 0x4c0000 │ │ │ │ mvneq r9, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0x03b5c060 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -852985,15 +852985,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34d56c <__cxa_atexit@plt+0x340ff0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r0, #24, 16 @ 0x180000 │ │ │ │ + orrseq sp, r0, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ mvneq r9, #104, 2 │ │ │ │ @ instruction: 0x03b5b33c │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -853036,15 +853036,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 34d644 <__cxa_atexit@plt+0x3410c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq sp, r0, #42205184 @ 0x2840000 │ │ │ │ + orrseq sp, r0, #58982400 @ 0x3840000 │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ mvneq r9, #144 @ 0x90 │ │ │ │ @ instruction: 0x03b5b26c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -853596,15 +853596,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34def8 <__cxa_atexit@plt+0x34197c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq ip, r0, #88, 30 @ 0x160 │ │ │ │ + orrseq ip, r0, #152, 30 @ 0x260 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ mvneq r8, #220, 14 @ 0x3700000 │ │ │ │ @ instruction: 0x03b5a9b0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -853642,15 +853642,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34dfb0 <__cxa_atexit@plt+0x341a34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq ip, r0, #1744 @ 0x6d0 │ │ │ │ + orrseq ip, r0, #2768 @ 0xad0 │ │ │ │ @ instruction: 0xfffffae0 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ mvneq r8, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0x03b5a8f8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -853689,15 +853689,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34e06c <__cxa_atexit@plt+0x341af0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq ip, r0, #8064 @ 0x1f80 │ │ │ │ + orrseq ip, r0, #12160 @ 0x2f80 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ mvneq r8, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0x03b53208 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -853733,15 +853733,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34e11c <__cxa_atexit@plt+0x341ba0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq ip, r0, #39680 @ 0x9b00 │ │ │ │ + orrseq ip, r0, #56064 @ 0xdb00 │ │ │ │ @ instruction: 0xfffff744 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ mvneq r8, #184, 10 @ 0x2e000000 │ │ │ │ @ instruction: 0x03b5a788 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -854797,15 +854797,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34f1bc <__cxa_atexit@plt+0x342c40> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq fp, r0, #2880 @ 0xb40 │ │ │ │ + orrseq fp, r0, #6976 @ 0x1b40 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ mvneq r7, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0x03b596ec │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -854845,15 +854845,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34f27c <__cxa_atexit@plt+0x342d00> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq fp, r0, #14848 @ 0x3a00 │ │ │ │ + orrseq fp, r0, #31232 @ 0x7a00 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ mvneq r7, #88, 8 @ 0x58000000 │ │ │ │ @ instruction: 0x03b4f178 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -854893,15 +854893,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 34f33c <__cxa_atexit@plt+0x342dc0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq fp, r0, #72704 @ 0x11c00 │ │ │ │ + orrseq fp, r0, #138240 @ 0x21c00 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ mvneq r7, #152, 6 @ 0x60000002 │ │ │ │ @ instruction: 0x03b59568 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -857205,15 +857205,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 35175c <__cxa_atexit@plt+0x3451e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r9, r0, #5832704 @ 0x590000 │ │ │ │ + orrseq r9, r0, #10027008 @ 0x990000 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ mvneq r4, #124, 30 @ 0x1f0 │ │ │ │ @ instruction: 0x03b5714c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -857272,15 +857272,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 351868 <__cxa_atexit@plt+0x3452ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r9, r0, #6815744 @ 0x680000 │ │ │ │ + orrseq r9, r0, #23592960 @ 0x1680000 │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ mvneq r4, #112, 28 @ 0x700 │ │ │ │ @ instruction: 0x03b57040 │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -857319,15 +857319,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 351924 <__cxa_atexit@plt+0x3453a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r9, r0, #45088768 @ 0x2b00000 │ │ │ │ + orrseq r9, r0, #112197632 @ 0x6b00000 │ │ │ │ @ instruction: 0xfffff18c │ │ │ │ @ instruction: 0xfffff0cc │ │ │ │ mvneq r4, #176, 26 @ 0x2c00 │ │ │ │ @ instruction: 0x03b56f84 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -857363,15 +857363,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3519d4 <__cxa_atexit@plt+0x345458> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r9, r0, #72, 10 @ 0x12000000 │ │ │ │ + orrseq r9, r0, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0xffffef20 │ │ │ │ @ instruction: 0xffffeebc │ │ │ │ mvneq r4, #0, 26 │ │ │ │ @ instruction: 0x03b56ed0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -858033,15 +858033,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 35244c <__cxa_atexit@plt+0x345ed0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r0, #211968 @ 0x33c00 │ │ │ │ + orrseq r8, r0, #3840 @ 0xf00 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ mvneq r4, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0x03b5645c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -858077,15 +858077,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, #28] @ 352508 <__cxa_atexit@plt+0x345f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r8, r0, #88, 22 @ 0x16000 │ │ │ │ + orrseq r8, r0, #152, 22 @ 0x26000 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ mvneq r4, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0x03b563a8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -858977,15 +858977,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 35330c <__cxa_atexit@plt+0x346d90> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r0, #14, 28 @ 0xe0 │ │ │ │ + orrseq r7, r0, #1248 @ 0x4e0 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ mvneq r3, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0x03b5559c │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -859023,15 +859023,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3533c4 <__cxa_atexit@plt+0x346e48> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r0, #2240 @ 0x8c0 │ │ │ │ + orrseq r7, r0, #6336 @ 0x18c0 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffffa2c │ │ │ │ mvneq r3, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0x03b554e4 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -859080,15 +859080,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 3534a8 <__cxa_atexit@plt+0x346f2c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r0, #12, 24 @ 0xc00 │ │ │ │ + orrseq r7, r0, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ mvneq r3, #48, 4 │ │ │ │ @ instruction: 0x03b55400 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -859134,15 +859134,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 353580 <__cxa_atexit@plt+0x347004> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r0, #1024 @ 0x400 │ │ │ │ + orrseq r7, r0, #66560 @ 0x10400 │ │ │ │ @ instruction: 0xfffff558 │ │ │ │ @ instruction: 0xfffff48c │ │ │ │ mvneq r3, #88, 2 │ │ │ │ @ instruction: 0x03b55328 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -859178,15 +859178,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 353630 <__cxa_atexit@plt+0x3470b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r0, #122880 @ 0x1e000 │ │ │ │ + orrseq r7, r0, #385024 @ 0x5e000 │ │ │ │ @ instruction: 0xfffff218 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ mvneq r3, #164 @ 0xa4 │ │ │ │ @ instruction: 0x03b55274 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -859750,15 +859750,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 353f20 <__cxa_atexit@plt+0x3479a4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r0, #1610612748 @ 0x6000000c │ │ │ │ + orrseq r7, r0, #402653184 @ 0x18000000 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ mvneq r2, #180, 14 @ 0x2d00000 │ │ │ │ @ instruction: 0x03b54988 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -859796,15 +859796,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 353fd8 <__cxa_atexit@plt+0x347a5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r0, #-1073741770 @ 0xc0000036 │ │ │ │ + orrseq r7, r0, #-1342177279 @ 0xb0000001 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ mvneq r2, #252, 12 @ 0xfc00000 │ │ │ │ @ instruction: 0x03b548d0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -859843,15 +859843,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 354094 <__cxa_atexit@plt+0x347b18> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r0, #236 @ 0xec │ │ │ │ + orrseq r7, r0, #44, 2 │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ mvneq r2, #64, 12 @ 0x4000000 │ │ │ │ @ instruction: 0x03b4a360 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -859887,15 +859887,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 354144 <__cxa_atexit@plt+0x347bc8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r7, r0, #9 │ │ │ │ + orrseq r7, r0, #73 @ 0x49 │ │ │ │ @ instruction: 0xfffff75c │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ mvneq r2, #144, 10 @ 0x24000000 │ │ │ │ @ instruction: 0x03b54760 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -860785,15 +860785,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 354f4c <__cxa_atexit@plt+0x3489d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r0, #0, 6 │ │ │ │ + orrseq r6, r0, #64, 6 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ mvneq r1, #140, 14 @ 0x2300000 │ │ │ │ @ instruction: 0x03b5395c │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -860848,15 +860848,15 @@ │ │ │ │ ldr r7, [pc, #32] @ 355054 <__cxa_atexit@plt+0x348ad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ b 535048 <__cxa_atexit@plt+0x528acc> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r6, r0, #-1879048184 @ 0x90000008 │ │ │ │ + orrseq r6, r0, #-1879048180 @ 0x9000000c │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ mvneq r1, #128, 12 @ 0x8000000 │ │ │ │ @ instruction: 0x03b5385c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -861117,15 +861117,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 35547c <__cxa_atexit@plt+0x348f00> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r0, #3, 28 @ 0x30 │ │ │ │ + orrseq r5, r0, #1072 @ 0x430 │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ mvneq r1, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0x03b53428 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -861586,15 +861586,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 355bd0 <__cxa_atexit@plt+0x349654> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r0, #72, 14 @ 0x1200000 │ │ │ │ + orrseq r5, r0, #136, 14 @ 0x2200000 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ mvneq r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0x03b52cd8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -861633,15 +861633,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 355c8c <__cxa_atexit@plt+0x349710> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r0, #93323264 @ 0x5900000 │ │ │ │ + orrseq r5, r0, #160432128 @ 0x9900000 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ mvneq r0, #72, 20 @ 0x48000 │ │ │ │ @ instruction: 0x03b52c1c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -861680,15 +861680,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 355d48 <__cxa_atexit@plt+0x3497cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orrseq r5, r0, #444596224 @ 0x1a800000 │ │ │ │ + orrseq r5, r0, #713031680 @ 0x2a800000 │ │ │ │ @ instruction: 0xfffff9e4 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ mvneq r0, #140, 18 @ 0x230000 │ │ │ │ @ instruction: 0x03b52b5c │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -890073,15 +890073,15 @@ │ │ │ │ add fp, sp, #80 @ 0x50 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0x03b37764 │ │ │ │ - orreq r9, lr, #136, 22 @ 0x22000 │ │ │ │ + orreq r9, lr, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3719f0 <__cxa_atexit@plt+0x365474> │ │ │ │ cmp r2, #3 │ │ │ │ @@ -890396,15 +890396,15 @@ │ │ │ │ andeq r0, r0, ip, ror #26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, lsl #19 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ - orreq r9, lr, #132, 12 @ 0x8400000 │ │ │ │ + orreq r9, lr, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ bne 371e54 <__cxa_atexit@plt+0x3658d8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -890489,15 +890489,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #112]! @ 0x70 │ │ │ │ bx r0 │ │ │ │ bicseq r4, pc, #212, 4 @ 0x4000000d │ │ │ │ bicseq r4, pc, #28, 2 │ │ │ │ bicseq r4, pc, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0x03b2f08c │ │ │ │ - orreq r9, lr, #24, 10 @ 0x6000000 │ │ │ │ + orreq r9, lr, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ beq 371fa4 <__cxa_atexit@plt+0x365a28> │ │ │ │ cmp r3, #34 @ 0x22 │ │ │ │ @@ -890528,15 +890528,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r4, pc, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq r4, pc, #128 @ 0x80 │ │ │ │ bicseq r4, pc, #140, 4 @ 0xc0000008 │ │ │ │ @ instruction: 0x03b2eff0 │ │ │ │ - orreq r9, lr, #132, 8 @ 0x84000000 │ │ │ │ + orreq r9, lr, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372038 <__cxa_atexit@plt+0x365abc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372054 <__cxa_atexit@plt+0x365ad8> │ │ │ │ ldr r7, [pc, #68] @ 372070 <__cxa_atexit@plt+0x365af4> │ │ │ │ @@ -890555,15 +890555,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r4, pc, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ bicseq r4, pc, #0, 4 │ │ │ │ - orreq r9, lr, #32, 8 @ 0x20000000 │ │ │ │ + orreq r9, lr, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3720a4 <__cxa_atexit@plt+0x365b28> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3720c4 <__cxa_atexit@plt+0x365b48> │ │ │ │ ldr r7, [pc, #72] @ 3720e0 <__cxa_atexit@plt+0x365b64> │ │ │ │ @@ -890583,15 +890583,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #120]! @ 0x78 │ │ │ │ bx r0 │ │ │ │ bicseq r4, pc, #88, 2 │ │ │ │ bicseq r3, pc, #160, 30 @ 0x280 │ │ │ │ bicseq r4, pc, #148, 2 @ 0x25 │ │ │ │ - orreq r9, lr, #184, 6 @ 0xe0000002 │ │ │ │ + orreq r9, lr, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 372158 <__cxa_atexit@plt+0x365bdc> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #32 │ │ │ │ @@ -890619,15 +890619,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 3720fc <__cxa_atexit@plt+0x365b80> │ │ │ │ bicseq r4, pc, #112 @ 0x70 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r4, pc, #4, 2 │ │ │ │ - orreq r9, lr, #48, 6 @ 0xc0000000 │ │ │ │ + orreq r9, lr, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #32 │ │ │ │ bne 3721c8 <__cxa_atexit@plt+0x365c4c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -890648,15 +890648,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r4, pc, #84 @ 0x54 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r3, pc, #152, 28 @ 0x980 │ │ │ │ - orreq r9, lr, #196, 4 @ 0x4000000c │ │ │ │ + orreq r9, lr, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372218 <__cxa_atexit@plt+0x365c9c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372234 <__cxa_atexit@plt+0x365cb8> │ │ │ │ ldr r7, [pc, #68] @ 372250 <__cxa_atexit@plt+0x365cd4> │ │ │ │ @@ -890676,15 +890676,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #116]! @ 0x74 │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #232, 30 @ 0x3a0 │ │ │ │ bicseq r3, pc, #48, 28 @ 0x300 │ │ │ │ bicseq r4, pc, #32 │ │ │ │ @ instruction: 0x03b36df8 │ │ │ │ - orreq r9, lr, #92, 4 @ 0xc0000005 │ │ │ │ + orreq r9, lr, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3722cc <__cxa_atexit@plt+0x365d50> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #31 │ │ │ │ @@ -890713,15 +890713,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 372270 <__cxa_atexit@plt+0x365cf4> │ │ │ │ bicseq r3, pc, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r3, pc, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0x03b36d64 │ │ │ │ - orreq r9, lr, #208, 2 @ 0x34 │ │ │ │ + orreq r9, lr, #16, 4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #31 │ │ │ │ bne 372340 <__cxa_atexit@plt+0x365dc4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -890743,15 +890743,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, pc, #32, 26 @ 0x800 │ │ │ │ @ instruction: 0x03b36cec │ │ │ │ - orreq r9, lr, #96, 2 │ │ │ │ + orreq r9, lr, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372394 <__cxa_atexit@plt+0x365e18> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3723a8 <__cxa_atexit@plt+0x365e2c> │ │ │ │ ldr r7, [pc, #56] @ 3723c0 <__cxa_atexit@plt+0x365e44> │ │ │ │ @@ -890768,15 +890768,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #116, 28 @ 0x740 │ │ │ │ bicseq r3, pc, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0x03b36c88 │ │ │ │ - orreq r9, lr, #4, 2 │ │ │ │ + orreq r9, lr, #68, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 37243c <__cxa_atexit@plt+0x365ec0> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #30 │ │ │ │ @@ -890805,15 +890805,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 3723e0 <__cxa_atexit@plt+0x365e64> │ │ │ │ bicseq r3, pc, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r3, pc, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0x03b36bf4 │ │ │ │ - orreq r9, lr, #120 @ 0x78 │ │ │ │ + orreq r9, lr, #184 @ 0xb8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #30 │ │ │ │ bne 3724b0 <__cxa_atexit@plt+0x365f34> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -890835,15 +890835,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, pc, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0x03b36b7c │ │ │ │ - orreq r9, lr, #8 │ │ │ │ + orreq r9, lr, #72 @ 0x48 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372504 <__cxa_atexit@plt+0x365f88> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372520 <__cxa_atexit@plt+0x365fa4> │ │ │ │ ldr r7, [pc, #68] @ 37253c <__cxa_atexit@plt+0x365fc0> │ │ │ │ @@ -890863,15 +890863,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #252, 24 @ 0xfc00 │ │ │ │ bicseq r3, pc, #68, 22 @ 0x11000 │ │ │ │ bicseq r3, pc, #52, 26 @ 0xd00 │ │ │ │ @ instruction: 0x03b36ac4 │ │ │ │ - orreq r8, lr, #160, 30 @ 0x280 │ │ │ │ + orreq r8, lr, #224, 30 @ 0x380 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3725b8 <__cxa_atexit@plt+0x36603c> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #29 │ │ │ │ @@ -890900,15 +890900,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 37255c <__cxa_atexit@plt+0x365fe0> │ │ │ │ bicseq r3, pc, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r3, pc, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0x03b36a30 │ │ │ │ - orreq r8, lr, #20, 30 @ 0x50 │ │ │ │ + orreq r8, lr, #84, 30 @ 0x150 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #29 │ │ │ │ bne 37263c <__cxa_atexit@plt+0x3660c0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -890934,15 +890934,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r3, pc, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0x03b369a8 │ │ │ │ - orreq r8, lr, #148, 28 @ 0x940 │ │ │ │ + orreq r8, lr, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372690 <__cxa_atexit@plt+0x366114> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3726c4 <__cxa_atexit@plt+0x366148> │ │ │ │ ldr r7, [pc, #100] @ 3726e8 <__cxa_atexit@plt+0x36616c> │ │ │ │ @@ -890970,15 +890970,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r3, pc, #164, 18 @ 0x290000 │ │ │ │ bicseq r4, pc, #252, 10 @ 0x3f000000 │ │ │ │ bicseq r3, pc, #168, 22 @ 0x2a000 │ │ │ │ @ instruction: 0x03b2e908 │ │ │ │ - orreq r8, lr, #12, 28 @ 0xc0 │ │ │ │ + orreq r8, lr, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372720 <__cxa_atexit@plt+0x3661a4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372750 <__cxa_atexit@plt+0x3661d4> │ │ │ │ ldr r7, [pc, #92] @ 372770 <__cxa_atexit@plt+0x3661f4> │ │ │ │ @@ -891004,15 +891004,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, pc, #16, 18 @ 0x40000 │ │ │ │ bicseq r3, pc, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0x03b2e880 │ │ │ │ - orreq r8, lr, #140, 26 @ 0x2300 │ │ │ │ + orreq r8, lr, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3727a8 <__cxa_atexit@plt+0x36622c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3727c4 <__cxa_atexit@plt+0x366248> │ │ │ │ ldr r7, [pc, #68] @ 3727e0 <__cxa_atexit@plt+0x366264> │ │ │ │ @@ -891060,15 +891060,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #40]! @ 0x28 │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #232, 18 @ 0x3a0000 │ │ │ │ bicseq r3, pc, #48, 16 @ 0x300000 │ │ │ │ bicseq r3, pc, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0x03b2e7a0 │ │ │ │ - orreq r8, lr, #180, 24 @ 0xb400 │ │ │ │ + orreq r8, lr, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3728cc <__cxa_atexit@plt+0x366350> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #28 │ │ │ │ @@ -891097,15 +891097,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 372870 <__cxa_atexit@plt+0x3662f4> │ │ │ │ bicseq r3, pc, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r3, pc, #144, 18 @ 0x240000 │ │ │ │ @ instruction: 0x03b2e70c │ │ │ │ - orreq r8, lr, #40, 24 @ 0x2800 │ │ │ │ + orreq r8, lr, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #28 │ │ │ │ bne 37294c <__cxa_atexit@plt+0x3663d0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -891130,15 +891130,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq r3, pc, #20, 14 @ 0x500000 │ │ │ │ @ instruction: 0x03b2e688 │ │ │ │ - orreq r8, lr, #172, 22 @ 0x2b000 │ │ │ │ + orreq r8, lr, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3729a0 <__cxa_atexit@plt+0x366424> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3729d0 <__cxa_atexit@plt+0x366454> │ │ │ │ ldr r7, [pc, #92] @ 3729f0 <__cxa_atexit@plt+0x366474> │ │ │ │ @@ -891164,15 +891164,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, pc, #144, 12 @ 0x9000000 │ │ │ │ bicseq r3, pc, #152, 16 @ 0x980000 │ │ │ │ @ instruction: 0x03b2e600 │ │ │ │ - orreq r8, lr, #44, 22 @ 0xb000 │ │ │ │ + orreq r8, lr, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372a28 <__cxa_atexit@plt+0x3664ac> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372a44 <__cxa_atexit@plt+0x3664c8> │ │ │ │ ldr r7, [pc, #68] @ 372a60 <__cxa_atexit@plt+0x3664e4> │ │ │ │ @@ -891220,15 +891220,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #104, 14 @ 0x1a00000 │ │ │ │ bicseq r3, pc, #176, 10 @ 0x2c000000 │ │ │ │ bicseq r3, pc, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0x03b2e520 │ │ │ │ - orreq r8, lr, #84, 20 @ 0x54000 │ │ │ │ + orreq r8, lr, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 372b4c <__cxa_atexit@plt+0x3665d0> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #27 │ │ │ │ @@ -891257,15 +891257,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 372af0 <__cxa_atexit@plt+0x366574> │ │ │ │ bicseq r3, pc, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r3, pc, #16, 14 @ 0x400000 │ │ │ │ @ instruction: 0x03b2e48c │ │ │ │ - orreq r8, lr, #200, 18 @ 0x320000 │ │ │ │ + orreq r8, lr, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #27 │ │ │ │ bne 372bc4 <__cxa_atexit@plt+0x366648> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -891288,15 +891288,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, pc, #156, 8 @ 0x9c000000 │ │ │ │ @ instruction: 0x03b2e410 │ │ │ │ - orreq r8, lr, #84, 18 @ 0x150000 │ │ │ │ + orreq r8, lr, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372c18 <__cxa_atexit@plt+0x36669c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372c48 <__cxa_atexit@plt+0x3666cc> │ │ │ │ ldr r7, [pc, #92] @ 372c68 <__cxa_atexit@plt+0x3666ec> │ │ │ │ @@ -891322,15 +891322,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, pc, #24, 8 @ 0x18000000 │ │ │ │ bicseq r3, pc, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0x03b2e388 │ │ │ │ - orreq r8, lr, #212, 16 @ 0xd40000 │ │ │ │ + orreq r8, lr, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372ca0 <__cxa_atexit@plt+0x366724> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372cb4 <__cxa_atexit@plt+0x366738> │ │ │ │ ldr r7, [pc, #56] @ 372ccc <__cxa_atexit@plt+0x366750> │ │ │ │ @@ -891347,15 +891347,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #104, 10 @ 0x1a000000 │ │ │ │ bicseq r3, pc, #152, 10 @ 0x26000000 │ │ │ │ @ instruction: 0x03b36334 │ │ │ │ - orreq r8, lr, #120, 16 @ 0x780000 │ │ │ │ + orreq r8, lr, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 372d48 <__cxa_atexit@plt+0x3667cc> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #26 │ │ │ │ @@ -891384,15 +891384,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 372cec <__cxa_atexit@plt+0x366770> │ │ │ │ bicseq r3, pc, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r3, pc, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0x03b362a0 │ │ │ │ - orreq r8, lr, #236, 14 @ 0x3b00000 │ │ │ │ + orreq r8, lr, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #26 │ │ │ │ bne 372dc8 <__cxa_atexit@plt+0x36684c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -891417,15 +891417,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq r3, pc, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0x03b3621c │ │ │ │ - orreq r8, lr, #112, 14 @ 0x1c00000 │ │ │ │ + orreq r8, lr, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372e1c <__cxa_atexit@plt+0x3668a0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372e50 <__cxa_atexit@plt+0x3668d4> │ │ │ │ ldr r7, [pc, #100] @ 372e74 <__cxa_atexit@plt+0x3668f8> │ │ │ │ @@ -891453,15 +891453,15 @@ │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ bicseq r3, pc, #24, 4 @ 0x80000001 │ │ │ │ bicseq r3, pc, #112, 28 @ 0x700 │ │ │ │ bicseq r3, pc, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0x03b2e17c │ │ │ │ - orreq r8, lr, #232, 12 @ 0xe800000 │ │ │ │ + orreq r8, lr, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372eac <__cxa_atexit@plt+0x366930> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372edc <__cxa_atexit@plt+0x366960> │ │ │ │ ldr r7, [pc, #92] @ 372efc <__cxa_atexit@plt+0x366980> │ │ │ │ @@ -891487,15 +891487,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #64, 6 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r3, pc, #132, 2 @ 0x21 │ │ │ │ bicseq r3, pc, #140, 6 @ 0x30000002 │ │ │ │ @ instruction: 0x03b2e0f4 │ │ │ │ - orreq r8, lr, #104, 12 @ 0x6800000 │ │ │ │ + orreq r8, lr, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 372f34 <__cxa_atexit@plt+0x3669b8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 372f48 <__cxa_atexit@plt+0x3669cc> │ │ │ │ ldr r7, [pc, #56] @ 372f60 <__cxa_atexit@plt+0x3669e4> │ │ │ │ @@ -891511,15 +891511,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 372f5c <__cxa_atexit@plt+0x3669e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #212, 4 @ 0x4000000d │ │ │ │ bicseq r3, pc, #4, 6 @ 0x10000000 │ │ │ │ - orreq r8, lr, #16, 12 @ 0x1000000 │ │ │ │ + orreq r8, lr, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 372fd8 <__cxa_atexit@plt+0x366a5c> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #25 │ │ │ │ @@ -891547,15 +891547,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 372f7c <__cxa_atexit@plt+0x366a00> │ │ │ │ bicseq r3, pc, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r3, pc, #132, 4 @ 0x40000008 │ │ │ │ - orreq r8, lr, #136, 10 @ 0x22000000 │ │ │ │ + orreq r8, lr, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #25 │ │ │ │ bne 373048 <__cxa_atexit@plt+0x366acc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -891603,15 +891603,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ bicseq r3, pc, #104, 2 │ │ │ │ bicseq r2, pc, #176, 30 @ 0x2c0 │ │ │ │ bicseq r3, pc, #160, 2 @ 0x28 │ │ │ │ - orreq r8, lr, #176, 8 @ 0xb0000000 │ │ │ │ + orreq r8, lr, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 373148 <__cxa_atexit@plt+0x366bcc> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #24 │ │ │ │ @@ -891639,15 +891639,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 3730ec <__cxa_atexit@plt+0x366b70> │ │ │ │ bicseq r3, pc, #128 @ 0x80 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r3, pc, #20, 2 │ │ │ │ - orreq r8, lr, #40, 8 @ 0x28000000 │ │ │ │ + orreq r8, lr, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #24 │ │ │ │ bne 3731b8 <__cxa_atexit@plt+0x366c3c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -891695,15 +891695,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #76]! @ 0x4c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #248, 30 @ 0x3e0 │ │ │ │ bicseq r2, pc, #64, 28 @ 0x400 │ │ │ │ bicseq r3, pc, #48 @ 0x30 │ │ │ │ - orreq r8, lr, #80, 6 @ 0x40000001 │ │ │ │ + orreq r8, lr, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3732b8 <__cxa_atexit@plt+0x366d3c> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #23 │ │ │ │ @@ -891731,15 +891731,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 37325c <__cxa_atexit@plt+0x366ce0> │ │ │ │ bicseq r2, pc, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r2, pc, #164, 30 @ 0x290 │ │ │ │ - orreq r8, lr, #200, 4 @ 0x8000000c │ │ │ │ + orreq r8, lr, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #23 │ │ │ │ bne 373328 <__cxa_atexit@plt+0x366dac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -891788,15 +891788,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #104]! @ 0x68 │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #136, 28 @ 0x880 │ │ │ │ bicseq r2, pc, #208, 24 @ 0xd000 │ │ │ │ bicseq r2, pc, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0x03b35c98 │ │ │ │ - orreq r8, lr, #236, 2 @ 0x3b │ │ │ │ + orreq r8, lr, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 37342c <__cxa_atexit@plt+0x366eb0> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #22 │ │ │ │ @@ -891825,15 +891825,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 3733d0 <__cxa_atexit@plt+0x366e54> │ │ │ │ bicseq r2, pc, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r2, pc, #48, 28 @ 0x300 │ │ │ │ @ instruction: 0x03b35c04 │ │ │ │ - orreq r8, lr, #96, 2 │ │ │ │ + orreq r8, lr, #160, 2 @ 0x28 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #22 │ │ │ │ bne 3734b0 <__cxa_atexit@plt+0x366f34> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -891859,15 +891859,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r2, pc, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0x03b35b7c │ │ │ │ - orreq r8, lr, #224 @ 0xe0 │ │ │ │ + orreq r8, lr, #32, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373504 <__cxa_atexit@plt+0x366f88> │ │ │ │ cmp r3, #3 │ │ │ │ bne 373520 <__cxa_atexit@plt+0x366fa4> │ │ │ │ ldr r7, [pc, #68] @ 37353c <__cxa_atexit@plt+0x366fc0> │ │ │ │ @@ -891887,15 +891887,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq r2, pc, #52, 26 @ 0xd00 │ │ │ │ @ instruction: 0x03b35b0c │ │ │ │ - orreq r8, lr, #120 @ 0x78 │ │ │ │ + orreq r8, lr, #184 @ 0xb8 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373574 <__cxa_atexit@plt+0x366ff8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3735a4 <__cxa_atexit@plt+0x367028> │ │ │ │ ldr r7, [pc, #92] @ 3735c4 <__cxa_atexit@plt+0x367048> │ │ │ │ @@ -891921,15 +891921,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r2, pc, #188, 20 @ 0xbc000 │ │ │ │ bicseq r2, pc, #196, 24 @ 0xc400 │ │ │ │ @ instruction: 0x03b35a84 │ │ │ │ - orreq r7, lr, #248, 30 @ 0x3e0 │ │ │ │ + orreq r8, lr, #56 @ 0x38 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3735fc <__cxa_atexit@plt+0x367080> │ │ │ │ cmp r3, #3 │ │ │ │ bne 373628 <__cxa_atexit@plt+0x3670ac> │ │ │ │ ldr r7, [pc, #88] @ 373648 <__cxa_atexit@plt+0x3670cc> │ │ │ │ @@ -891954,15 +891954,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r2, pc, #56, 20 @ 0x38000 │ │ │ │ bicseq r2, pc, #60, 24 @ 0x3c00 │ │ │ │ @ instruction: 0x03b35a00 │ │ │ │ - orreq r7, lr, #124, 30 @ 0x1f0 │ │ │ │ + orreq r7, lr, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373680 <__cxa_atexit@plt+0x367104> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3736a0 <__cxa_atexit@plt+0x367124> │ │ │ │ ldr r7, [pc, #72] @ 3736bc <__cxa_atexit@plt+0x367140> │ │ │ │ @@ -891983,15 +891983,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #124, 22 @ 0x1f000 │ │ │ │ bicseq r2, pc, #196, 18 @ 0x310000 │ │ │ │ bicseq r2, pc, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0x03b3598c │ │ │ │ - orreq r7, lr, #16, 30 @ 0x40 │ │ │ │ + orreq r7, lr, #80, 30 @ 0x140 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 373738 <__cxa_atexit@plt+0x3671bc> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #21 │ │ │ │ @@ -892020,15 +892020,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 3736dc <__cxa_atexit@plt+0x367160> │ │ │ │ bicseq r2, pc, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r2, pc, #36, 22 @ 0x9000 │ │ │ │ @ instruction: 0x03b358f8 │ │ │ │ - orreq r7, lr, #132, 28 @ 0x840 │ │ │ │ + orreq r7, lr, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #21 │ │ │ │ bne 3737c4 <__cxa_atexit@plt+0x367248> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -892056,15 +892056,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r2, pc, #156, 16 @ 0x9c0000 │ │ │ │ @ instruction: 0x03b35868 │ │ │ │ - orreq r7, lr, #252, 26 @ 0x3f00 │ │ │ │ + orreq r7, lr, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373818 <__cxa_atexit@plt+0x36729c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 373834 <__cxa_atexit@plt+0x3672b8> │ │ │ │ ldr r7, [pc, #68] @ 373850 <__cxa_atexit@plt+0x3672d4> │ │ │ │ @@ -892084,15 +892084,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq r2, pc, #32, 20 @ 0x20000 │ │ │ │ @ instruction: 0x03b357f8 │ │ │ │ - orreq r7, lr, #148, 26 @ 0x2500 │ │ │ │ + orreq r7, lr, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373888 <__cxa_atexit@plt+0x36730c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3738b8 <__cxa_atexit@plt+0x36733c> │ │ │ │ ldr r7, [pc, #92] @ 3738d8 <__cxa_atexit@plt+0x36735c> │ │ │ │ @@ -892118,15 +892118,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r2, pc, #168, 14 @ 0x2a00000 │ │ │ │ bicseq r2, pc, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0x03b35770 │ │ │ │ - orreq r7, lr, #20, 26 @ 0x500 │ │ │ │ + orreq r7, lr, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373910 <__cxa_atexit@plt+0x367394> │ │ │ │ cmp r3, #3 │ │ │ │ bne 37393c <__cxa_atexit@plt+0x3673c0> │ │ │ │ ldr r7, [pc, #88] @ 37395c <__cxa_atexit@plt+0x3673e0> │ │ │ │ @@ -892151,15 +892151,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r2, pc, #36, 14 @ 0x900000 │ │ │ │ bicseq r2, pc, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0x03b356ec │ │ │ │ - orreq r7, lr, #152, 24 @ 0x9800 │ │ │ │ + orreq r7, lr, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373994 <__cxa_atexit@plt+0x367418> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3739c0 <__cxa_atexit@plt+0x367444> │ │ │ │ ldr r7, [pc, #88] @ 3739e0 <__cxa_atexit@plt+0x367464> │ │ │ │ @@ -892184,15 +892184,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r2, pc, #160, 12 @ 0xa000000 │ │ │ │ bicseq r2, pc, #164, 16 @ 0xa40000 │ │ │ │ @ instruction: 0x03b35668 │ │ │ │ - orreq r7, lr, #28, 24 @ 0x1c00 │ │ │ │ + orreq r7, lr, #92, 24 @ 0x5c00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373a18 <__cxa_atexit@plt+0x36749c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 373a38 <__cxa_atexit@plt+0x3674bc> │ │ │ │ ldr r7, [pc, #72] @ 373a54 <__cxa_atexit@plt+0x3674d8> │ │ │ │ @@ -892213,15 +892213,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #228, 14 @ 0x3900000 │ │ │ │ bicseq r2, pc, #44, 12 @ 0x2c00000 │ │ │ │ bicseq r2, pc, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0x03b355f4 │ │ │ │ - orreq r7, lr, #176, 22 @ 0x2c000 │ │ │ │ + orreq r7, lr, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 373ad0 <__cxa_atexit@plt+0x367554> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #20 │ │ │ │ @@ -892250,15 +892250,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 373a74 <__cxa_atexit@plt+0x3674f8> │ │ │ │ bicseq r2, pc, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r2, pc, #140, 14 @ 0x2300000 │ │ │ │ @ instruction: 0x03b35560 │ │ │ │ - orreq r7, lr, #36, 22 @ 0x9000 │ │ │ │ + orreq r7, lr, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #20 │ │ │ │ bne 373b50 <__cxa_atexit@plt+0x3675d4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -892283,15 +892283,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq r2, pc, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0x03b354dc │ │ │ │ - orreq r7, lr, #168, 20 @ 0xa8000 │ │ │ │ + orreq r7, lr, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373ba4 <__cxa_atexit@plt+0x367628> │ │ │ │ cmp r3, #3 │ │ │ │ bne 373bd4 <__cxa_atexit@plt+0x367658> │ │ │ │ ldr r7, [pc, #92] @ 373bf4 <__cxa_atexit@plt+0x367678> │ │ │ │ @@ -892317,15 +892317,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r2, pc, #140, 8 @ 0x8c000000 │ │ │ │ bicseq r2, pc, #148, 12 @ 0x9400000 │ │ │ │ @ instruction: 0x03b35454 │ │ │ │ - orreq r7, lr, #40, 20 @ 0x28000 │ │ │ │ + orreq r7, lr, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373c2c <__cxa_atexit@plt+0x3676b0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 373c5c <__cxa_atexit@plt+0x3676e0> │ │ │ │ ldr r7, [pc, #92] @ 373c7c <__cxa_atexit@plt+0x367700> │ │ │ │ @@ -892351,15 +892351,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r2, pc, #4, 8 @ 0x4000000 │ │ │ │ bicseq r2, pc, #12, 12 @ 0xc00000 │ │ │ │ @ instruction: 0x03b353cc │ │ │ │ - orreq r7, lr, #168, 18 @ 0x2a0000 │ │ │ │ + orreq r7, lr, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373cb4 <__cxa_atexit@plt+0x367738> │ │ │ │ cmp r3, #3 │ │ │ │ bne 373cd4 <__cxa_atexit@plt+0x367758> │ │ │ │ ldr r7, [pc, #72] @ 373cf0 <__cxa_atexit@plt+0x367774> │ │ │ │ @@ -892380,15 +892380,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #72, 10 @ 0x12000000 │ │ │ │ bicseq r2, pc, #144, 6 @ 0x40000002 │ │ │ │ bicseq r2, pc, #132, 10 @ 0x21000000 │ │ │ │ @ instruction: 0x03b35358 │ │ │ │ - orreq r7, lr, #60, 18 @ 0xf0000 │ │ │ │ + orreq r7, lr, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 373d6c <__cxa_atexit@plt+0x3677f0> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #19 │ │ │ │ @@ -892417,15 +892417,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 373d10 <__cxa_atexit@plt+0x367794> │ │ │ │ bicseq r2, pc, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r2, pc, #240, 8 @ 0xf0000000 │ │ │ │ @ instruction: 0x03b352c4 │ │ │ │ - orreq r7, lr, #176, 16 @ 0xb00000 │ │ │ │ + orreq r7, lr, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #19 │ │ │ │ bne 373dec <__cxa_atexit@plt+0x367870> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -892450,15 +892450,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq r2, pc, #116, 4 @ 0x40000007 │ │ │ │ @ instruction: 0x03b35240 │ │ │ │ - orreq r7, lr, #52, 16 @ 0x340000 │ │ │ │ + orreq r7, lr, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373e40 <__cxa_atexit@plt+0x3678c4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 373e70 <__cxa_atexit@plt+0x3678f4> │ │ │ │ ldr r7, [pc, #92] @ 373e90 <__cxa_atexit@plt+0x367914> │ │ │ │ @@ -892484,15 +892484,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r2, pc, #240, 2 @ 0x3c │ │ │ │ bicseq r2, pc, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0x03b351b8 │ │ │ │ - orreq r7, lr, #180, 14 @ 0x2d00000 │ │ │ │ + orreq r7, lr, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373ec8 <__cxa_atexit@plt+0x36794c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 373ef8 <__cxa_atexit@plt+0x36797c> │ │ │ │ ldr r7, [pc, #92] @ 373f18 <__cxa_atexit@plt+0x36799c> │ │ │ │ @@ -892545,15 +892545,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #92]! @ 0x5c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #176, 4 │ │ │ │ bicseq r2, pc, #248 @ 0xf8 │ │ │ │ bicseq r2, pc, #236, 4 @ 0xc000000e │ │ │ │ - orreq r7, lr, #200, 12 @ 0xc800000 │ │ │ │ + orreq r7, lr, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 374000 <__cxa_atexit@plt+0x367a84> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #18 │ │ │ │ @@ -892581,15 +892581,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 373fa4 <__cxa_atexit@plt+0x367a28> │ │ │ │ bicseq r2, pc, #200, 2 @ 0x32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r2, pc, #92, 4 @ 0xc0000005 │ │ │ │ - orreq r7, lr, #64, 12 @ 0x4000000 │ │ │ │ + orreq r7, lr, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #18 │ │ │ │ bne 374070 <__cxa_atexit@plt+0x367af4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -892638,15 +892638,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #88]! @ 0x58 │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #64, 2 │ │ │ │ bicseq r1, pc, #136, 30 @ 0x220 │ │ │ │ bicseq r2, pc, #120, 2 │ │ │ │ @ instruction: 0x03b34f50 │ │ │ │ - orreq r7, lr, #100, 10 @ 0x19000000 │ │ │ │ + orreq r7, lr, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 374174 <__cxa_atexit@plt+0x367bf8> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #17 │ │ │ │ @@ -892675,15 +892675,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 374118 <__cxa_atexit@plt+0x367b9c> │ │ │ │ bicseq r2, pc, #84 @ 0x54 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r2, pc, #224 @ 0xe0 │ │ │ │ @ instruction: 0x03b34ebc │ │ │ │ - orreq r7, lr, #216, 8 @ 0xd8000000 │ │ │ │ + orreq r7, lr, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #17 │ │ │ │ bne 374204 <__cxa_atexit@plt+0x367c88> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -892712,15 +892712,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r2, pc, #32 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r1, pc, #92, 28 @ 0x5c0 │ │ │ │ @ instruction: 0x03b34e28 │ │ │ │ - orreq r7, lr, #76, 8 @ 0x4c000000 │ │ │ │ + orreq r7, lr, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374258 <__cxa_atexit@plt+0x367cdc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 374288 <__cxa_atexit@plt+0x367d0c> │ │ │ │ ldr r7, [pc, #92] @ 3742a8 <__cxa_atexit@plt+0x367d2c> │ │ │ │ @@ -892746,15 +892746,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, pc, #216, 26 @ 0x3600 │ │ │ │ bicseq r1, pc, #224, 30 @ 0x380 │ │ │ │ @ instruction: 0x03b34da0 │ │ │ │ - orreq r7, lr, #204, 6 @ 0x30000003 │ │ │ │ + orreq r7, lr, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3742e0 <__cxa_atexit@plt+0x367d64> │ │ │ │ cmp r3, #3 │ │ │ │ bne 374310 <__cxa_atexit@plt+0x367d94> │ │ │ │ ldr r7, [pc, #92] @ 374330 <__cxa_atexit@plt+0x367db4> │ │ │ │ @@ -892780,15 +892780,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #12, 30 @ 0x30 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, pc, #80, 26 @ 0x1400 │ │ │ │ bicseq r1, pc, #88, 30 @ 0x160 │ │ │ │ @ instruction: 0x03b34d18 │ │ │ │ - orreq r7, lr, #76, 6 @ 0x30000001 │ │ │ │ + orreq r7, lr, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374368 <__cxa_atexit@plt+0x367dec> │ │ │ │ cmp r3, #3 │ │ │ │ bne 374394 <__cxa_atexit@plt+0x367e18> │ │ │ │ ldr r7, [pc, #88] @ 3743b4 <__cxa_atexit@plt+0x367e38> │ │ │ │ @@ -892813,15 +892813,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r1, pc, #204, 24 @ 0xcc00 │ │ │ │ bicseq r1, pc, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0x03b34c94 │ │ │ │ - orreq r7, lr, #208, 4 │ │ │ │ + orreq r7, lr, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3743ec <__cxa_atexit@plt+0x367e70> │ │ │ │ cmp r3, #3 │ │ │ │ bne 374418 <__cxa_atexit@plt+0x367e9c> │ │ │ │ ldr r7, [pc, #88] @ 374438 <__cxa_atexit@plt+0x367ebc> │ │ │ │ @@ -892846,15 +892846,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r1, pc, #72, 24 @ 0x4800 │ │ │ │ bicseq r1, pc, #76, 28 @ 0x4c0 │ │ │ │ @ instruction: 0x03b34c10 │ │ │ │ - orreq r7, lr, #84, 4 @ 0x40000005 │ │ │ │ + orreq r7, lr, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374470 <__cxa_atexit@plt+0x367ef4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 37449c <__cxa_atexit@plt+0x367f20> │ │ │ │ ldr r7, [pc, #88] @ 3744bc <__cxa_atexit@plt+0x367f40> │ │ │ │ @@ -892879,15 +892879,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r1, pc, #196, 22 @ 0x31000 │ │ │ │ bicseq r1, pc, #200, 26 @ 0x3200 │ │ │ │ @ instruction: 0x03b34b8c │ │ │ │ - orreq r7, lr, #216, 2 @ 0x36 │ │ │ │ + orreq r7, lr, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3744f4 <__cxa_atexit@plt+0x367f78> │ │ │ │ cmp r3, #3 │ │ │ │ bne 374514 <__cxa_atexit@plt+0x367f98> │ │ │ │ ldr r7, [pc, #72] @ 374530 <__cxa_atexit@plt+0x367fb4> │ │ │ │ @@ -892908,15 +892908,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #8, 26 @ 0x200 │ │ │ │ bicseq r1, pc, #80, 22 @ 0x14000 │ │ │ │ bicseq r1, pc, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0x03b34b18 │ │ │ │ - orreq r7, lr, #108, 2 │ │ │ │ + orreq r7, lr, #172, 2 @ 0x2b │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3745ac <__cxa_atexit@plt+0x368030> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #16 │ │ │ │ @@ -892945,15 +892945,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 374550 <__cxa_atexit@plt+0x367fd4> │ │ │ │ bicseq r1, pc, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r1, pc, #168, 24 @ 0xa800 │ │ │ │ @ instruction: 0x03b34a84 │ │ │ │ - orreq r7, lr, #224 @ 0xe0 │ │ │ │ + orreq r7, lr, #32, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #16 │ │ │ │ bne 374624 <__cxa_atexit@plt+0x3680a8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -892976,15 +892976,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #0, 24 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, pc, #60, 20 @ 0x3c000 │ │ │ │ @ instruction: 0x03b34a08 │ │ │ │ - orreq r7, lr, #108 @ 0x6c │ │ │ │ + orreq r7, lr, #172 @ 0xac │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374678 <__cxa_atexit@plt+0x3680fc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3746a8 <__cxa_atexit@plt+0x36812c> │ │ │ │ ldr r7, [pc, #92] @ 3746c8 <__cxa_atexit@plt+0x36814c> │ │ │ │ @@ -893010,15 +893010,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, pc, #184, 18 @ 0x2e0000 │ │ │ │ bicseq r1, pc, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0x03b34980 │ │ │ │ - orreq r6, lr, #236, 30 @ 0x3b0 │ │ │ │ + orreq r7, lr, #44 @ 0x2c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374700 <__cxa_atexit@plt+0x368184> │ │ │ │ cmp r3, #3 │ │ │ │ bne 374724 <__cxa_atexit@plt+0x3681a8> │ │ │ │ ldr r7, [pc, #76] @ 374740 <__cxa_atexit@plt+0x3681c4> │ │ │ │ @@ -893040,15 +893040,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #248, 20 @ 0xf8000 │ │ │ │ bicseq r1, pc, #68, 18 @ 0x110000 │ │ │ │ bicseq r1, pc, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0x03b34908 │ │ │ │ - orreq r6, lr, #124, 30 @ 0x1f0 │ │ │ │ + orreq r6, lr, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3747bc <__cxa_atexit@plt+0x368240> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #15 │ │ │ │ @@ -893077,15 +893077,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 374760 <__cxa_atexit@plt+0x3681e4> │ │ │ │ bicseq r1, pc, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r1, pc, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0x03b34874 │ │ │ │ - orreq r6, lr, #240, 28 @ 0xf00 │ │ │ │ + orreq r6, lr, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #15 │ │ │ │ bne 374830 <__cxa_atexit@plt+0x3682b4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -893107,15 +893107,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, pc, #48, 16 @ 0x300000 │ │ │ │ @ instruction: 0x03b347fc │ │ │ │ - orreq r6, lr, #128, 28 @ 0x800 │ │ │ │ + orreq r6, lr, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374884 <__cxa_atexit@plt+0x368308> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3748a0 <__cxa_atexit@plt+0x368324> │ │ │ │ ldr r7, [pc, #68] @ 3748bc <__cxa_atexit@plt+0x368340> │ │ │ │ @@ -893135,15 +893135,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #124, 18 @ 0x1f0000 │ │ │ │ bicseq r1, pc, #196, 14 @ 0x3100000 │ │ │ │ bicseq r1, pc, #180, 18 @ 0x2d0000 │ │ │ │ @ instruction: 0x03b3478c │ │ │ │ - orreq r6, lr, #24, 28 @ 0x180 │ │ │ │ + orreq r6, lr, #88, 28 @ 0x580 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 374938 <__cxa_atexit@plt+0x3683bc> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #14 │ │ │ │ @@ -893172,15 +893172,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 3748dc <__cxa_atexit@plt+0x368360> │ │ │ │ bicseq r1, pc, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r1, pc, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0x03b346f8 │ │ │ │ - orreq r6, lr, #140, 26 @ 0x2300 │ │ │ │ + orreq r6, lr, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #14 │ │ │ │ bne 3749ac <__cxa_atexit@plt+0x368430> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -893202,15 +893202,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, pc, #180, 12 @ 0xb400000 │ │ │ │ @ instruction: 0x03b34680 │ │ │ │ - orreq r6, lr, #28, 26 @ 0x700 │ │ │ │ + orreq r6, lr, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374a00 <__cxa_atexit@plt+0x368484> │ │ │ │ cmp r3, #3 │ │ │ │ bne 374a1c <__cxa_atexit@plt+0x3684a0> │ │ │ │ ldr r7, [pc, #68] @ 374a38 <__cxa_atexit@plt+0x3684bc> │ │ │ │ @@ -893229,15 +893229,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #0, 16 │ │ │ │ bicseq r1, pc, #72, 12 @ 0x4800000 │ │ │ │ bicseq r1, pc, #56, 16 @ 0x380000 │ │ │ │ - orreq r6, lr, #184, 24 @ 0xb800 │ │ │ │ + orreq r6, lr, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 374ab0 <__cxa_atexit@plt+0x368534> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #13 │ │ │ │ @@ -893265,15 +893265,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 374a54 <__cxa_atexit@plt+0x3684d8> │ │ │ │ bicseq r1, pc, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r1, pc, #164, 14 @ 0x2900000 │ │ │ │ - orreq r6, lr, #48, 24 @ 0x3000 │ │ │ │ + orreq r6, lr, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #13 │ │ │ │ bne 374b20 <__cxa_atexit@plt+0x3685a4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -893321,15 +893321,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #144, 12 @ 0x9000000 │ │ │ │ bicseq r1, pc, #216, 8 @ 0xd8000000 │ │ │ │ bicseq r1, pc, #200, 12 @ 0xc800000 │ │ │ │ - orreq r6, lr, #88, 22 @ 0x16000 │ │ │ │ + orreq r6, lr, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 374c20 <__cxa_atexit@plt+0x3686a4> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #12 │ │ │ │ @@ -893357,15 +893357,15 @@ │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 374bc4 <__cxa_atexit@plt+0x368648> │ │ │ │ bicseq r1, pc, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq r1, pc, #52, 12 @ 0x3400000 │ │ │ │ - orreq r6, lr, #208, 20 @ 0xd0000 │ │ │ │ + orreq r6, lr, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #12 │ │ │ │ bne 374c9c <__cxa_atexit@plt+0x368720> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -893389,15 +893389,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, pc, #196, 6 @ 0x10000003 │ │ │ │ - orreq r6, lr, #88, 20 @ 0x58000 │ │ │ │ + orreq r6, lr, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374cec <__cxa_atexit@plt+0x368770> │ │ │ │ cmp r3, #3 │ │ │ │ bne 374d08 <__cxa_atexit@plt+0x36878c> │ │ │ │ ldr r7, [pc, #68] @ 374d24 <__cxa_atexit@plt+0x3687a8> │ │ │ │ @@ -893478,15 +893478,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #72]! @ 0x48 │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #32, 8 @ 0x20000000 │ │ │ │ bicseq r1, pc, #104, 4 @ 0x80000006 │ │ │ │ bicseq r1, pc, #92, 8 @ 0x5c000000 │ │ │ │ @ instruction: 0x03b34230 │ │ │ │ - orreq r6, lr, #252, 16 @ 0xfc0000 │ │ │ │ + orreq r6, lr, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 374e94 <__cxa_atexit@plt+0x368918> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #11 │ │ │ │ @@ -893515,15 +893515,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 374e38 <__cxa_atexit@plt+0x3688bc> │ │ │ │ bicseq r1, pc, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r1, pc, #192, 6 │ │ │ │ @ instruction: 0x03b3419c │ │ │ │ - orreq r6, lr, #112, 16 @ 0x700000 │ │ │ │ + orreq r6, lr, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #11 │ │ │ │ bne 374f14 <__cxa_atexit@plt+0x368998> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -893548,15 +893548,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq r1, pc, #76, 2 │ │ │ │ @ instruction: 0x03b34118 │ │ │ │ - orreq r6, lr, #244, 14 @ 0x3d00000 │ │ │ │ + orreq r6, lr, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374f68 <__cxa_atexit@plt+0x3689ec> │ │ │ │ cmp r3, #3 │ │ │ │ bne 374f98 <__cxa_atexit@plt+0x368a1c> │ │ │ │ ldr r7, [pc, #92] @ 374fb8 <__cxa_atexit@plt+0x368a3c> │ │ │ │ @@ -893582,15 +893582,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, pc, #200 @ 0xc8 │ │ │ │ bicseq r1, pc, #208, 4 │ │ │ │ @ instruction: 0x03b34090 │ │ │ │ - orreq r6, lr, #116, 14 @ 0x1d00000 │ │ │ │ + orreq r6, lr, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 374ff0 <__cxa_atexit@plt+0x368a74> │ │ │ │ cmp r3, #3 │ │ │ │ bne 375020 <__cxa_atexit@plt+0x368aa4> │ │ │ │ ldr r7, [pc, #92] @ 375040 <__cxa_atexit@plt+0x368ac4> │ │ │ │ @@ -893616,15 +893616,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r1, pc, #64 @ 0x40 │ │ │ │ bicseq r1, pc, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0x03b34008 │ │ │ │ - orreq r6, lr, #244, 12 @ 0xf400000 │ │ │ │ + orreq r6, lr, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 375078 <__cxa_atexit@plt+0x368afc> │ │ │ │ cmp r3, #3 │ │ │ │ bne 375098 <__cxa_atexit@plt+0x368b1c> │ │ │ │ ldr r7, [pc, #72] @ 3750b4 <__cxa_atexit@plt+0x368b38> │ │ │ │ @@ -893645,15 +893645,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #132, 2 @ 0x21 │ │ │ │ bicseq r0, pc, #204, 30 @ 0x330 │ │ │ │ bicseq r1, pc, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0x03b33f94 │ │ │ │ - orreq r6, lr, #136, 12 @ 0x8800000 │ │ │ │ + orreq r6, lr, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 375130 <__cxa_atexit@plt+0x368bb4> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #10 │ │ │ │ @@ -893682,15 +893682,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 3750d4 <__cxa_atexit@plt+0x368b58> │ │ │ │ bicseq r1, pc, #152 @ 0x98 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r1, pc, #36, 2 │ │ │ │ @ instruction: 0x03b33f00 │ │ │ │ - orreq r6, lr, #252, 10 @ 0x3f000000 │ │ │ │ + orreq r6, lr, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #10 │ │ │ │ bne 3751b0 <__cxa_atexit@plt+0x368c34> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -893715,15 +893715,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r1, pc, #116 @ 0x74 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq r0, pc, #176, 28 @ 0xb00 │ │ │ │ @ instruction: 0x03b33e7c │ │ │ │ - orreq r6, lr, #128, 10 @ 0x20000000 │ │ │ │ + orreq r6, lr, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 375204 <__cxa_atexit@plt+0x368c88> │ │ │ │ cmp r3, #3 │ │ │ │ bne 375234 <__cxa_atexit@plt+0x368cb8> │ │ │ │ ldr r7, [pc, #92] @ 375254 <__cxa_atexit@plt+0x368cd8> │ │ │ │ @@ -893749,15 +893749,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r0, pc, #44, 28 @ 0x2c0 │ │ │ │ bicseq r1, pc, #52 @ 0x34 │ │ │ │ @ instruction: 0x03b33df4 │ │ │ │ - orreq r6, lr, #0, 10 │ │ │ │ + orreq r6, lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 37528c <__cxa_atexit@plt+0x368d10> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3752bc <__cxa_atexit@plt+0x368d40> │ │ │ │ ldr r7, [pc, #92] @ 3752dc <__cxa_atexit@plt+0x368d60> │ │ │ │ @@ -893811,15 +893811,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #60]! @ 0x3c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #236, 28 @ 0xec0 │ │ │ │ bicseq r0, pc, #52, 26 @ 0xd00 │ │ │ │ bicseq r0, pc, #40, 30 @ 0xa0 │ │ │ │ @ instruction: 0x03b33cfc │ │ │ │ - orreq r6, lr, #16, 8 @ 0x10000000 │ │ │ │ + orreq r6, lr, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3753c8 <__cxa_atexit@plt+0x368e4c> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #9 │ │ │ │ @@ -893848,15 +893848,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 37536c <__cxa_atexit@plt+0x368df0> │ │ │ │ bicseq r0, pc, #0, 28 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r0, pc, #140, 28 @ 0x8c0 │ │ │ │ @ instruction: 0x03b33c68 │ │ │ │ - orreq r6, lr, #132, 6 @ 0x10000002 │ │ │ │ + orreq r6, lr, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #9 │ │ │ │ bne 37544c <__cxa_atexit@plt+0x368ed0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -893882,15 +893882,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r0, pc, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0x03b33be0 │ │ │ │ - orreq r6, lr, #4, 6 @ 0x10000000 │ │ │ │ + orreq r6, lr, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3754a0 <__cxa_atexit@plt+0x368f24> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3754d0 <__cxa_atexit@plt+0x368f54> │ │ │ │ ldr r7, [pc, #92] @ 3754f0 <__cxa_atexit@plt+0x368f74> │ │ │ │ @@ -893916,15 +893916,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq r0, pc, #144, 22 @ 0x24000 │ │ │ │ bicseq r0, pc, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0x03b33b58 │ │ │ │ - orreq r6, lr, #132, 4 @ 0x40000008 │ │ │ │ + orreq r6, lr, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 375528 <__cxa_atexit@plt+0x368fac> │ │ │ │ cmp r3, #3 │ │ │ │ bne 375544 <__cxa_atexit@plt+0x368fc8> │ │ │ │ ldr r7, [pc, #68] @ 375560 <__cxa_atexit@plt+0x368fe4> │ │ │ │ @@ -894004,15 +894004,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #52]! @ 0x34 │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #232, 22 @ 0x3a000 │ │ │ │ bicseq r0, pc, #48, 20 @ 0x30000 │ │ │ │ bicseq r0, pc, #36, 24 @ 0x2400 │ │ │ │ @ instruction: 0x03b339f8 │ │ │ │ - orreq r6, lr, #44, 2 │ │ │ │ + orreq r6, lr, #108, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3756cc <__cxa_atexit@plt+0x369150> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #8 │ │ │ │ @@ -894041,15 +894041,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 375670 <__cxa_atexit@plt+0x3690f4> │ │ │ │ bicseq r0, pc, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r0, pc, #136, 22 @ 0x22000 │ │ │ │ @ instruction: 0x03b33964 │ │ │ │ - orreq r6, lr, #160 @ 0xa0 │ │ │ │ + orreq r6, lr, #224 @ 0xe0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #8 │ │ │ │ bne 375758 <__cxa_atexit@plt+0x3691dc> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -894077,15 +894077,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r0, pc, #8, 18 @ 0x20000 │ │ │ │ @ instruction: 0x03b338d4 │ │ │ │ - orreq r6, lr, #24 │ │ │ │ + orreq r6, lr, #88 @ 0x58 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 3757ac <__cxa_atexit@plt+0x369230> │ │ │ │ cmp r7, #3 │ │ │ │ bne 3757c8 <__cxa_atexit@plt+0x36924c> │ │ │ │ ldr r7, [pc, #76] @ 3757ec <__cxa_atexit@plt+0x369270> │ │ │ │ @@ -894107,15 +894107,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ bicseq r0, pc, #140, 20 @ 0x8c000 │ │ │ │ @ instruction: 0x03b3385c │ │ │ │ - orreq r5, lr, #168, 30 @ 0x2a0 │ │ │ │ + orreq r5, lr, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 375824 <__cxa_atexit@plt+0x3692a8> │ │ │ │ @@ -894130,15 +894130,15 @@ │ │ │ │ str r3, [r5, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x03b33800 │ │ │ │ - orreq r5, lr, #84, 30 @ 0x150 │ │ │ │ + orreq r5, lr, #148, 30 @ 0x250 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 375890 <__cxa_atexit@plt+0x369314> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #52] @ 3758a8 <__cxa_atexit@plt+0x36932c> │ │ │ │ @@ -894155,15 +894155,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r0, pc, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0x03b3379c │ │ │ │ - orreq r5, lr, #248, 28 @ 0xf80 │ │ │ │ + orreq r5, lr, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3758e4 <__cxa_atexit@plt+0x369368> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3758ec <__cxa_atexit@plt+0x369370> │ │ │ │ ldr r7, [pc, #44] @ 375904 <__cxa_atexit@plt+0x369388> │ │ │ │ @@ -894177,15 +894177,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #48, 18 @ 0xc0000 │ │ │ │ bicseq r0, pc, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0x03b33744 │ │ │ │ - orreq r5, lr, #168, 28 @ 0xa80 │ │ │ │ + orreq r5, lr, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 375934 <__cxa_atexit@plt+0x3693b8> │ │ │ │ ldr r7, [pc, #64] @ 375968 <__cxa_atexit@plt+0x3693ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -894202,15 +894202,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 5350a0 <__cxa_atexit@plt+0x528b24> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq r0, pc, #0, 14 │ │ │ │ bicseq r0, pc, #252, 16 @ 0xfc0000 │ │ │ │ @ instruction: 0x03b336e0 │ │ │ │ - orreq r5, lr, #76, 28 @ 0x4c0 │ │ │ │ + orreq r5, lr, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3759a0 <__cxa_atexit@plt+0x369424> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3759a8 <__cxa_atexit@plt+0x36942c> │ │ │ │ ldr r7, [pc, #44] @ 3759c0 <__cxa_atexit@plt+0x369444> │ │ │ │ @@ -894330,15 +894330,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #208, 12 @ 0xd000000 │ │ │ │ bicseq r0, pc, #24, 10 @ 0x6000000 │ │ │ │ bicseq r0, pc, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0x03b334e0 │ │ │ │ - orreq r5, lr, #84, 24 @ 0x5400 │ │ │ │ + orreq r5, lr, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 375be4 <__cxa_atexit@plt+0x369668> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #7 │ │ │ │ @@ -894367,15 +894367,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 375b88 <__cxa_atexit@plt+0x36960c> │ │ │ │ bicseq r0, pc, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r0, pc, #112, 12 @ 0x7000000 │ │ │ │ @ instruction: 0x03b3344c │ │ │ │ - orreq r5, lr, #200, 22 @ 0x32000 │ │ │ │ + orreq r5, lr, #8, 24 @ 0x800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #7 │ │ │ │ bne 375c68 <__cxa_atexit@plt+0x3696ec> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -894401,15 +894401,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq r0, pc, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0x03b333c4 │ │ │ │ - orreq r5, lr, #72, 22 @ 0x12000 │ │ │ │ + orreq r5, lr, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 375cbc <__cxa_atexit@plt+0x369740> │ │ │ │ cmp r7, #3 │ │ │ │ bne 375cd8 <__cxa_atexit@plt+0x36975c> │ │ │ │ ldr r7, [pc, #76] @ 375cfc <__cxa_atexit@plt+0x369780> │ │ │ │ @@ -894431,15 +894431,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ bicseq r0, pc, #124, 10 @ 0x1f000000 │ │ │ │ @ instruction: 0x03b3334c │ │ │ │ - orreq r5, lr, #216, 20 @ 0xd8000 │ │ │ │ + orreq r5, lr, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 375d34 <__cxa_atexit@plt+0x3697b8> │ │ │ │ @@ -894454,15 +894454,15 @@ │ │ │ │ str r3, [r5, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x03b332f0 │ │ │ │ - orreq r5, lr, #132, 20 @ 0x84000 │ │ │ │ + orreq r5, lr, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 375da0 <__cxa_atexit@plt+0x369824> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #52] @ 375db8 <__cxa_atexit@plt+0x36983c> │ │ │ │ @@ -894479,15 +894479,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq r0, pc, #192, 4 │ │ │ │ @ instruction: 0x03b3328c │ │ │ │ - orreq r5, lr, #40, 20 @ 0x28000 │ │ │ │ + orreq r5, lr, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 375df4 <__cxa_atexit@plt+0x369878> │ │ │ │ cmp r3, #3 │ │ │ │ bne 375dfc <__cxa_atexit@plt+0x369880> │ │ │ │ ldr r7, [pc, #44] @ 375e14 <__cxa_atexit@plt+0x369898> │ │ │ │ @@ -894501,15 +894501,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #32, 8 @ 0x20000000 │ │ │ │ bicseq r0, pc, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0x03b33234 │ │ │ │ - orreq r5, lr, #216, 18 @ 0x360000 │ │ │ │ + orreq r5, lr, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 375e44 <__cxa_atexit@plt+0x3698c8> │ │ │ │ ldr r7, [pc, #64] @ 375e78 <__cxa_atexit@plt+0x3698fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -894526,15 +894526,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 5350a0 <__cxa_atexit@plt+0x528b24> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq r0, pc, #240, 2 @ 0x3c │ │ │ │ bicseq r0, pc, #236, 6 @ 0xb0000003 │ │ │ │ @ instruction: 0x03b331d0 │ │ │ │ - orreq r5, lr, #124, 18 @ 0x1f0000 │ │ │ │ + orreq r5, lr, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 375eb0 <__cxa_atexit@plt+0x369934> │ │ │ │ cmp r3, #3 │ │ │ │ bne 375eb8 <__cxa_atexit@plt+0x36993c> │ │ │ │ ldr r7, [pc, #44] @ 375ed0 <__cxa_atexit@plt+0x369954> │ │ │ │ @@ -894621,15 +894621,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #68, 4 @ 0x40000004 │ │ │ │ bicseq r0, pc, #140 @ 0x8c │ │ │ │ bicseq r0, pc, #124, 4 @ 0xc0000007 │ │ │ │ @ instruction: 0x03b33054 │ │ │ │ - orreq r5, lr, #8, 16 @ 0x80000 │ │ │ │ + orreq r5, lr, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 376070 <__cxa_atexit@plt+0x369af4> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #6 │ │ │ │ @@ -894658,15 +894658,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 376014 <__cxa_atexit@plt+0x369a98> │ │ │ │ bicseq r0, pc, #88, 2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq r0, pc, #228, 2 @ 0x39 │ │ │ │ @ instruction: 0x03b32fc0 │ │ │ │ - orreq r5, lr, #124, 14 @ 0x1f00000 │ │ │ │ + orreq r5, lr, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ bne 3760e8 <__cxa_atexit@plt+0x369b6c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -894689,15 +894689,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #60, 2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq pc, lr, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0x03b32f44 │ │ │ │ - orreq r5, lr, #8, 14 @ 0x200000 │ │ │ │ + orreq r5, lr, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 37613c <__cxa_atexit@plt+0x369bc0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 37616c <__cxa_atexit@plt+0x369bf0> │ │ │ │ ldr r7, [pc, #92] @ 37618c <__cxa_atexit@plt+0x369c10> │ │ │ │ @@ -894723,15 +894723,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq pc, lr, #244, 28 @ 0xf40 │ │ │ │ bicseq r0, pc, #252 @ 0xfc │ │ │ │ @ instruction: 0x03b32ebc │ │ │ │ - orreq r5, lr, #136, 12 @ 0x8800000 │ │ │ │ + orreq r5, lr, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3761c4 <__cxa_atexit@plt+0x369c48> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3761e8 <__cxa_atexit@plt+0x369c6c> │ │ │ │ ldr r7, [pc, #76] @ 376204 <__cxa_atexit@plt+0x369c88> │ │ │ │ @@ -894753,15 +894753,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq r0, pc, #52 @ 0x34 │ │ │ │ bicseq pc, lr, #128, 28 @ 0x800 │ │ │ │ bicseq r0, pc, #116 @ 0x74 │ │ │ │ @ instruction: 0x03b32e44 │ │ │ │ - orreq r5, lr, #24, 12 @ 0x1800000 │ │ │ │ + orreq r5, lr, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 376280 <__cxa_atexit@plt+0x369d04> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #5 │ │ │ │ @@ -894790,15 +894790,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 376224 <__cxa_atexit@plt+0x369ca8> │ │ │ │ bicseq pc, lr, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq pc, lr, #212, 30 @ 0x350 │ │ │ │ @ instruction: 0x03b32db0 │ │ │ │ - orreq r5, lr, #140, 10 @ 0x23000000 │ │ │ │ + orreq r5, lr, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #5 │ │ │ │ bne 376300 <__cxa_atexit@plt+0x369d84> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -894823,15 +894823,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ bicseq pc, lr, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0x03b32d2c │ │ │ │ - orreq r5, lr, #16, 10 @ 0x4000000 │ │ │ │ + orreq r5, lr, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 376354 <__cxa_atexit@plt+0x369dd8> │ │ │ │ cmp r3, #3 │ │ │ │ bne 376384 <__cxa_atexit@plt+0x369e08> │ │ │ │ ldr r7, [pc, #92] @ 3763a4 <__cxa_atexit@plt+0x369e28> │ │ │ │ @@ -894857,15 +894857,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq pc, lr, #220, 24 @ 0xdc00 │ │ │ │ bicseq pc, lr, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0x03b32ca4 │ │ │ │ - orreq r5, lr, #144, 8 @ 0x90000000 │ │ │ │ + orreq r5, lr, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3763dc <__cxa_atexit@plt+0x369e60> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3763f8 <__cxa_atexit@plt+0x369e7c> │ │ │ │ ldr r7, [pc, #68] @ 376414 <__cxa_atexit@plt+0x369e98> │ │ │ │ @@ -894913,15 +894913,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #180, 26 @ 0x2d00 │ │ │ │ bicseq pc, lr, #252, 22 @ 0x3f000 │ │ │ │ bicseq pc, lr, #240, 26 @ 0x3c00 │ │ │ │ @ instruction: 0x03b32bc4 │ │ │ │ - orreq r5, lr, #184, 6 @ 0xe0000002 │ │ │ │ + orreq r5, lr, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 376500 <__cxa_atexit@plt+0x369f84> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #4 │ │ │ │ @@ -894950,15 +894950,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 3764a4 <__cxa_atexit@plt+0x369f28> │ │ │ │ bicseq pc, lr, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq pc, lr, #84, 26 @ 0x1500 │ │ │ │ @ instruction: 0x03b32b30 │ │ │ │ - orreq r5, lr, #44, 6 @ 0xb0000000 │ │ │ │ + orreq r5, lr, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ bne 376590 <__cxa_atexit@plt+0x36a014> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -894987,15 +894987,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq pc, lr, #208, 20 @ 0xd0000 │ │ │ │ @ instruction: 0x03b32a9c │ │ │ │ - orreq r5, lr, #160, 4 │ │ │ │ + orreq r5, lr, #224, 4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 3765e4 <__cxa_atexit@plt+0x36a068> │ │ │ │ cmp r7, #3 │ │ │ │ bne 376600 <__cxa_atexit@plt+0x36a084> │ │ │ │ ldr r7, [pc, #76] @ 376624 <__cxa_atexit@plt+0x36a0a8> │ │ │ │ @@ -895017,15 +895017,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ bicseq pc, lr, #84, 24 @ 0x5400 │ │ │ │ @ instruction: 0x03b32a24 │ │ │ │ - orreq r5, lr, #48, 4 │ │ │ │ + orreq r5, lr, #112, 4 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 37665c <__cxa_atexit@plt+0x36a0e0> │ │ │ │ @@ -895040,15 +895040,15 @@ │ │ │ │ str r3, [r5, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x03b329c8 │ │ │ │ - orreq r5, lr, #220, 2 @ 0x37 │ │ │ │ + orreq r5, lr, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3766c8 <__cxa_atexit@plt+0x36a14c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #52] @ 3766e0 <__cxa_atexit@plt+0x36a164> │ │ │ │ @@ -895065,15 +895065,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq pc, lr, #152, 18 @ 0x260000 │ │ │ │ @ instruction: 0x03b32964 │ │ │ │ - orreq r5, lr, #128, 2 │ │ │ │ + orreq r5, lr, #192, 2 @ 0x30 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 37671c <__cxa_atexit@plt+0x36a1a0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 376724 <__cxa_atexit@plt+0x36a1a8> │ │ │ │ ldr r7, [pc, #44] @ 37673c <__cxa_atexit@plt+0x36a1c0> │ │ │ │ @@ -895087,15 +895087,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #248, 20 @ 0xf8000 │ │ │ │ bicseq pc, lr, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0x03b3290c │ │ │ │ - orreq r5, lr, #48, 2 │ │ │ │ + orreq r5, lr, #112, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 37676c <__cxa_atexit@plt+0x36a1f0> │ │ │ │ ldr r7, [pc, #64] @ 3767a0 <__cxa_atexit@plt+0x36a224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -895112,15 +895112,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 5350a0 <__cxa_atexit@plt+0x528b24> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq pc, lr, #200, 16 @ 0xc80000 │ │ │ │ bicseq pc, lr, #196, 20 @ 0xc4000 │ │ │ │ @ instruction: 0x03b328a8 │ │ │ │ - orreq r5, lr, #212 @ 0xd4 │ │ │ │ + orreq r5, lr, #20, 2 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3767d8 <__cxa_atexit@plt+0x36a25c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3767e0 <__cxa_atexit@plt+0x36a264> │ │ │ │ ldr r7, [pc, #44] @ 3767f8 <__cxa_atexit@plt+0x36a27c> │ │ │ │ @@ -895148,15 +895148,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 5350a0 <__cxa_atexit@plt+0x528b24> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq pc, lr, #76, 16 @ 0x4c0000 │ │ │ │ @ instruction: 0x03b32818 │ │ │ │ - orreq r5, lr, #76 @ 0x4c │ │ │ │ + orreq r5, lr, #140 @ 0x8c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 376868 <__cxa_atexit@plt+0x36a2ec> │ │ │ │ cmp r3, #3 │ │ │ │ bne 376884 <__cxa_atexit@plt+0x36a308> │ │ │ │ ldr r7, [pc, #68] @ 3768a0 <__cxa_atexit@plt+0x36a324> │ │ │ │ @@ -895268,15 +895268,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #68]! @ 0x44 │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #40, 16 @ 0x280000 │ │ │ │ bicseq pc, lr, #112, 12 @ 0x7000000 │ │ │ │ bicseq pc, lr, #100, 16 @ 0x640000 │ │ │ │ @ instruction: 0x03b32638 │ │ │ │ - orreq r4, lr, #116, 28 @ 0x740 │ │ │ │ + orreq r4, lr, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 376a8c <__cxa_atexit@plt+0x36a510> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -895305,15 +895305,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 376a30 <__cxa_atexit@plt+0x36a4b4> │ │ │ │ bicseq pc, lr, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq pc, lr, #200, 14 @ 0x3200000 │ │ │ │ @ instruction: 0x03b325a4 │ │ │ │ - orreq r4, lr, #232, 26 @ 0x3a00 │ │ │ │ + orreq r4, lr, #40, 28 @ 0x280 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ bne 376b18 <__cxa_atexit@plt+0x36a59c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -895341,15 +895341,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq pc, lr, #72, 10 @ 0x12000000 │ │ │ │ @ instruction: 0x03b32514 │ │ │ │ - orreq r4, lr, #96, 26 @ 0x1800 │ │ │ │ + orreq r4, lr, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ beq 376b6c <__cxa_atexit@plt+0x36a5f0> │ │ │ │ cmp r7, #3 │ │ │ │ bne 376b88 <__cxa_atexit@plt+0x36a60c> │ │ │ │ ldr r7, [pc, #76] @ 376bac <__cxa_atexit@plt+0x36a630> │ │ │ │ @@ -895371,15 +895371,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ bicseq pc, lr, #204, 12 @ 0xcc00000 │ │ │ │ @ instruction: 0x03b3249c │ │ │ │ - orreq r4, lr, #240, 24 @ 0xf000 │ │ │ │ + orreq r4, lr, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ and r2, r7, #3 │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ bne 376be4 <__cxa_atexit@plt+0x36a668> │ │ │ │ @@ -895394,15 +895394,15 @@ │ │ │ │ str r3, [r5, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldreq r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0x03b32440 │ │ │ │ - orreq r4, lr, #156, 24 @ 0x9c00 │ │ │ │ + orreq r4, lr, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 376c50 <__cxa_atexit@plt+0x36a6d4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #52] @ 376c68 <__cxa_atexit@plt+0x36a6ec> │ │ │ │ @@ -895419,15 +895419,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq pc, lr, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0x03b323dc │ │ │ │ - orreq r4, lr, #64, 24 @ 0x4000 │ │ │ │ + orreq r4, lr, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 376ca4 <__cxa_atexit@plt+0x36a728> │ │ │ │ cmp r3, #3 │ │ │ │ bne 376cac <__cxa_atexit@plt+0x36a730> │ │ │ │ ldr r7, [pc, #44] @ 376cc4 <__cxa_atexit@plt+0x36a748> │ │ │ │ @@ -895441,15 +895441,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #112, 10 @ 0x1c000000 │ │ │ │ bicseq pc, lr, #148, 10 @ 0x25000000 │ │ │ │ @ instruction: 0x03b32384 │ │ │ │ - orreq r4, lr, #240, 22 @ 0x3c000 │ │ │ │ + orreq r4, lr, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 376cf4 <__cxa_atexit@plt+0x36a778> │ │ │ │ ldr r7, [pc, #64] @ 376d28 <__cxa_atexit@plt+0x36a7ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ @@ -895466,15 +895466,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ b 5350a0 <__cxa_atexit@plt+0x528b24> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq pc, lr, #64, 6 │ │ │ │ bicseq pc, lr, #60, 10 @ 0xf000000 │ │ │ │ @ instruction: 0x03b32320 │ │ │ │ - orreq r4, lr, #148, 22 @ 0x25000 │ │ │ │ + orreq r4, lr, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 376d60 <__cxa_atexit@plt+0x36a7e4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 376d68 <__cxa_atexit@plt+0x36a7ec> │ │ │ │ ldr r7, [pc, #44] @ 376d80 <__cxa_atexit@plt+0x36a804> │ │ │ │ @@ -895502,15 +895502,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ b 5350a0 <__cxa_atexit@plt+0x528b24> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ bicseq pc, lr, #196, 4 @ 0x4000000c │ │ │ │ @ instruction: 0x03b32290 │ │ │ │ - orreq r4, lr, #12, 22 @ 0x3000 │ │ │ │ + orreq r4, lr, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 376df0 <__cxa_atexit@plt+0x36a874> │ │ │ │ cmp r3, #3 │ │ │ │ bne 376e0c <__cxa_atexit@plt+0x36a890> │ │ │ │ ldr r7, [pc, #68] @ 376e28 <__cxa_atexit@plt+0x36a8ac> │ │ │ │ @@ -895590,15 +895590,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #56]! @ 0x38 │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #32, 6 @ 0x80000000 │ │ │ │ bicseq pc, lr, #104, 2 │ │ │ │ bicseq pc, lr, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0x03b32130 │ │ │ │ - orreq r4, lr, #180, 18 @ 0x2d0000 │ │ │ │ + orreq r4, lr, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ beq 376f94 <__cxa_atexit@plt+0x36aa18> │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -895627,15 +895627,15 @@ │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ b 376f38 <__cxa_atexit@plt+0x36a9bc> │ │ │ │ bicseq pc, lr, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ bicseq pc, lr, #192, 4 │ │ │ │ @ instruction: 0x03b3209c │ │ │ │ - orreq r4, lr, #40, 18 @ 0xa0000 │ │ │ │ + orreq r4, lr, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ bne 377018 <__cxa_atexit@plt+0x36aa9c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -895661,15 +895661,15 @@ │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #12, 4 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ bicseq pc, lr, #72 @ 0x48 │ │ │ │ @ instruction: 0x03b32014 │ │ │ │ - orreq r4, lr, #168, 16 @ 0xa80000 │ │ │ │ + orreq r4, lr, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 37706c <__cxa_atexit@plt+0x36aaf0> │ │ │ │ cmp r3, #3 │ │ │ │ bne 377088 <__cxa_atexit@plt+0x36ab0c> │ │ │ │ ldr r7, [pc, #68] @ 3770a4 <__cxa_atexit@plt+0x36ab28> │ │ │ │ @@ -895782,15 +895782,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ bx r0 │ │ │ │ bicseq pc, lr, #32 │ │ │ │ bicseq lr, lr, #104, 28 @ 0x680 │ │ │ │ bicseq pc, lr, #92 @ 0x5c │ │ │ │ @ instruction: 0x03b31e30 │ │ │ │ - orreq r4, lr, #204, 12 @ 0xcc00000 │ │ │ │ + orreq r4, lr, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 377280 <__cxa_atexit@plt+0x36ad04> │ │ │ │ cmp r3, #2 │ │ │ │ bne 377294 <__cxa_atexit@plt+0x36ad18> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ @@ -895821,15 +895821,15 @@ │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq lr, lr, #136, 30 @ 0x220 │ │ │ │ bicseq lr, lr, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ bicseq lr, lr, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0x03b31d94 │ │ │ │ - orreq r4, lr, #56, 12 @ 0x3800000 │ │ │ │ + orreq r4, lr, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3772ec <__cxa_atexit@plt+0x36ad70> │ │ │ │ cmp r3, #3 │ │ │ │ bne 377308 <__cxa_atexit@plt+0x36ad8c> │ │ │ │ ldr r7, [pc, #68] @ 377324 <__cxa_atexit@plt+0x36ada8> │ │ │ │ @@ -895909,15 +895909,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ bx r0 │ │ │ │ bicseq lr, lr, #36, 28 @ 0x240 │ │ │ │ bicseq lr, lr, #108, 24 @ 0x6c00 │ │ │ │ bicseq lr, lr, #96, 28 @ 0x600 │ │ │ │ @ instruction: 0x03b31c34 │ │ │ │ - orreq r4, lr, #224, 8 @ 0xe0000000 │ │ │ │ + orreq r4, lr, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 37746c <__cxa_atexit@plt+0x36aef0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ @@ -895938,15 +895938,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq lr, lr, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ bicseq lr, lr, #244, 22 @ 0x3d000 │ │ │ │ @ instruction: 0x03b31bc0 │ │ │ │ - orreq r4, lr, #116, 8 @ 0x74000000 │ │ │ │ + orreq r4, lr, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3774c0 <__cxa_atexit@plt+0x36af44> │ │ │ │ cmp r3, #3 │ │ │ │ bne 3774dc <__cxa_atexit@plt+0x36af60> │ │ │ │ ldr r7, [pc, #68] @ 3774f8 <__cxa_atexit@plt+0x36af7c> │ │ │ │ @@ -895966,15 +895966,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5, #124]! @ 0x7c │ │ │ │ bx r0 │ │ │ │ bicseq lr, lr, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ bicseq lr, lr, #120, 26 @ 0x1e00 │ │ │ │ @ instruction: 0x03b31b50 │ │ │ │ - orreq r4, lr, #12, 8 @ 0xc000000 │ │ │ │ + orreq r4, lr, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 377530 <__cxa_atexit@plt+0x36afb4> │ │ │ │ cmp r3, #3 │ │ │ │ bne 377550 <__cxa_atexit@plt+0x36afd4> │ │ │ │ ldr r7, [pc, #72] @ 37756c <__cxa_atexit@plt+0x36aff0> │ │ │ │ @@ -896693,28 +896693,28 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff96c4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ bicseq lr, lr, #148, 24 @ 0x9400 │ │ │ │ @ instruction: 0x03b30ff4 │ │ │ │ - orreq r3, lr, #184, 16 @ 0xb80000 │ │ │ │ + orreq r3, lr, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 378084 <__cxa_atexit@plt+0x36bb08> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ ldr r7, [pc, #8] @ 378088 <__cxa_atexit@plt+0x36bb0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ bicseq lr, lr, #132, 12 @ 0x8400000 │ │ │ │ @ instruction: 0x03b30fc0 │ │ │ │ - orreq r3, lr, #140, 16 @ 0x8c0000 │ │ │ │ + orreq r3, lr, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ cmp r6, r7 │ │ │ │ bhi 37823c <__cxa_atexit@plt+0x36bcc0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -918570,15 +918570,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 38d638 <__cxa_atexit@plt+0x3810bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, ip, #28, 6 @ 0x70000000 │ │ │ │ + orreq lr, ip, #92, 6 @ 0x70000001 │ │ │ │ bicseq r8, sp, #244, 16 @ 0xf40000 │ │ │ │ bicseq r9, sp, #16, 2 │ │ │ │ @ instruction: 0x03b1099c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -918997,15 +918997,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 38dce4 <__cxa_atexit@plt+0x381768> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sp, ip, #136, 24 @ 0x8800 │ │ │ │ + orreq sp, ip, #200, 24 @ 0xc800 │ │ │ │ bicseq r8, sp, #72, 4 @ 0x80000004 │ │ │ │ bicseq r8, sp, #100, 20 @ 0x64000 │ │ │ │ @ instruction: 0x03b102f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -919223,15 +919223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 38e06c <__cxa_atexit@plt+0x381af0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sp, ip, #409600 @ 0x64000 │ │ │ │ + orreq sp, ip, #1458176 @ 0x164000 │ │ │ │ bicseq r7, sp, #192, 28 @ 0xc00 │ │ │ │ bicseq r8, sp, #220, 12 @ 0xdc00000 │ │ │ │ movseq pc, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -919600,15 +919600,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 38e650 <__cxa_atexit@plt+0x3820d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sp, ip, #939524097 @ 0x38000001 │ │ │ │ + orreq sp, ip, #939524098 @ 0x38000002 │ │ │ │ bicseq r7, sp, #220, 16 @ 0xdc0000 │ │ │ │ bicseq r8, sp, #248 @ 0xf8 │ │ │ │ movseq pc, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -920006,15 +920006,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 38eca8 <__cxa_atexit@plt+0x38272c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, ip, #896 @ 0x380 │ │ │ │ + orreq ip, ip, #4992 @ 0x1380 │ │ │ │ bicseq r7, sp, #132, 4 @ 0x40000008 │ │ │ │ bicseq r7, sp, #80, 18 @ 0x140000 │ │ │ │ movseq pc, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -920347,15 +920347,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 38f1fc <__cxa_atexit@plt+0x382c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, ip, #52953088 @ 0x3280000 │ │ │ │ + orreq ip, ip, #655360 @ 0xa0000 │ │ │ │ bicseq r6, sp, #48, 26 @ 0xc00 │ │ │ │ bicseq r7, sp, #252, 6 @ 0xf0000003 │ │ │ │ movseq lr, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -920583,15 +920583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 38f5ac <__cxa_atexit@plt+0x383030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, ip, #687865856 @ 0x29000000 │ │ │ │ + orreq ip, ip, #1761607680 @ 0x69000000 │ │ │ │ bicseq r6, sp, #128, 18 @ 0x200000 │ │ │ │ bicseq r7, sp, #76 @ 0x4c │ │ │ │ movseq lr, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -922076,15 +922076,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 390cf8 <__cxa_atexit@plt+0x38477c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orreq sl, ip, #60, 26 @ 0xf00 │ │ │ │ + orreq sl, ip, #124, 26 @ 0x1f00 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ bicseq r5, sp, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0x03b11498 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -922124,15 +922124,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 390db8 <__cxa_atexit@plt+0x38483c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orreq sl, ip, #18688 @ 0x4900 │ │ │ │ + orreq sl, ip, #35072 @ 0x8900 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ bicseq r5, sp, #28, 18 @ 0x70000 │ │ │ │ movseq sp, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -922168,15 +922168,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 390e68 <__cxa_atexit@plt+0x3848ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orreq sl, ip, #104448 @ 0x19800 │ │ │ │ + orreq sl, ip, #169984 @ 0x29800 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ @ instruction: 0xfffff9c4 │ │ │ │ bicseq r5, sp, #108, 16 @ 0x6c0000 │ │ │ │ @ instruction: 0x03b19380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -928183,15 +928183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 396c6c <__cxa_atexit@plt+0x38a6f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, ip, #304 @ 0x130 │ │ │ │ + orreq r4, ip, #1328 @ 0x530 │ │ │ │ bicseq pc, ip, #192, 4 │ │ │ │ bicseq pc, ip, #220, 20 @ 0xdc000 │ │ │ │ movseq r7, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -928610,15 +928610,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 397318 <__cxa_atexit@plt+0x38ad9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, ip, #33292288 @ 0x1fc0000 │ │ │ │ + orreq r4, ip, #50069504 @ 0x2fc0000 │ │ │ │ bicseq lr, ip, #20, 24 @ 0x1400 │ │ │ │ bicseq pc, ip, #48, 8 @ 0x30000000 │ │ │ │ movseq r6, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -928836,15 +928836,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3976a0 <__cxa_atexit@plt+0x38b124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, ip, #16, 8 @ 0x10000000 │ │ │ │ + orreq r4, ip, #80, 8 @ 0x50000000 │ │ │ │ bicseq lr, ip, #140, 16 @ 0x8c0000 │ │ │ │ bicseq pc, ip, #168 @ 0xa8 │ │ │ │ movseq r6, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -929213,15 +929213,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 397c84 <__cxa_atexit@plt+0x38b708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, ip, #1104 @ 0x450 │ │ │ │ + orreq r3, ip, #2128 @ 0x850 │ │ │ │ bicseq lr, ip, #168, 4 @ 0x8000000a │ │ │ │ bicseq lr, ip, #196, 20 @ 0xc4000 │ │ │ │ movseq r6, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -929952,15 +929952,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 398810 <__cxa_atexit@plt+0x38c294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, ip, #268435469 @ 0x1000000d │ │ │ │ + orreq r3, ip, #1140850688 @ 0x44000000 │ │ │ │ bicseq sp, ip, #28, 14 @ 0x700000 │ │ │ │ bicseq sp, ip, #232, 26 @ 0x3a00 │ │ │ │ movseq r5, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -930793,15 +930793,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 399534 <__cxa_atexit@plt+0x38cfb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, ip, #759169024 @ 0x2d400000 │ │ │ │ + orreq r2, ip, #1027604480 @ 0x3d400000 │ │ │ │ bicseq ip, ip, #248, 18 @ 0x3e0000 │ │ │ │ bicseq sp, ip, #196 @ 0xc4 │ │ │ │ movseq r4, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -931972,15 +931972,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 39a7a0 <__cxa_atexit@plt+0x38e224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, ip, #1207959553 @ 0x48000001 │ │ │ │ + orreq r1, ip, #1207959554 @ 0x48000002 │ │ │ │ bicseq fp, ip, #140, 14 @ 0x2300000 │ │ │ │ bicseq fp, ip, #88, 28 @ 0x580 │ │ │ │ movseq r3, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -936207,15 +936207,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 39e9c4 <__cxa_atexit@plt+0x392448> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orreq sp, fp, #-1073741791 @ 0xc0000021 │ │ │ │ + orreq sp, fp, #-1073741775 @ 0xc0000031 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ bicseq r7, ip, #20, 26 @ 0x500 │ │ │ │ movseq fp, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -936294,15 +936294,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 39eb20 <__cxa_atexit@plt+0x3925a4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orreq ip, fp, #248, 30 @ 0x3e0 │ │ │ │ + orreq sp, fp, #56 @ 0x38 │ │ │ │ @ instruction: 0xfffff028 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ bicseq r7, ip, #184, 22 @ 0x2e000 │ │ │ │ movseq r3, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -936366,15 +936366,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 39ec40 <__cxa_atexit@plt+0x3926c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - orreq ip, fp, #2640 @ 0xa50 │ │ │ │ + orreq ip, fp, #3664 @ 0xe50 │ │ │ │ @ instruction: 0xffffe7b0 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ bicseq r7, ip, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #32 │ │ │ │ @@ -937312,15 +937312,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 39fb10 <__cxa_atexit@plt+0x393594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, fp, #134 @ 0x86 │ │ │ │ + orreq ip, fp, #198 @ 0xc6 │ │ │ │ bicseq r6, ip, #28, 8 @ 0x1c000000 │ │ │ │ bicseq r6, ip, #232, 20 @ 0xe8000 │ │ │ │ @ instruction: 0x03afe5ec │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -937360,15 +937360,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 39fbd0 <__cxa_atexit@plt+0x393654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #824 @ 0x338 │ │ │ │ + orreq ip, fp, #14 │ │ │ │ bicseq r6, ip, #92, 6 @ 0x70000001 │ │ │ │ bicseq r6, ip, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0x03afe52c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -937408,15 +937408,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 39fc90 <__cxa_atexit@plt+0x393714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #19, 30 @ 0x4c │ │ │ │ + orreq fp, fp, #332 @ 0x14c │ │ │ │ bicseq r6, ip, #156, 4 @ 0xc0000009 │ │ │ │ bicseq r6, ip, #104, 18 @ 0x1a0000 │ │ │ │ @ instruction: 0x03afe46c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -937901,15 +937901,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0444 <__cxa_atexit@plt+0x393ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #100, 14 @ 0x1900000 │ │ │ │ + orreq fp, fp, #164, 14 @ 0x2900000 │ │ │ │ bicseq r5, ip, #232, 20 @ 0xe8000 │ │ │ │ bicseq r6, ip, #180, 2 @ 0x2d │ │ │ │ @ instruction: 0x03afdcb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -937949,15 +937949,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0504 <__cxa_atexit@plt+0x393f88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #175112192 @ 0xa700000 │ │ │ │ + orreq fp, fp, #242221056 @ 0xe700000 │ │ │ │ bicseq r5, ip, #40, 20 @ 0x28000 │ │ │ │ bicseq r6, ip, #244 @ 0xf4 │ │ │ │ @ instruction: 0x03afdbf8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -937997,15 +937997,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a05c4 <__cxa_atexit@plt+0x394048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #1010827264 @ 0x3c400000 │ │ │ │ + orreq fp, fp, #51380224 @ 0x3100000 │ │ │ │ bicseq r5, ip, #104, 18 @ 0x1a0000 │ │ │ │ bicseq r6, ip, #52 @ 0x34 │ │ │ │ @ instruction: 0x03afdb38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938045,15 +938045,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0684 <__cxa_atexit@plt+0x394108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #56, 10 @ 0xe000000 │ │ │ │ + orreq fp, fp, #120, 10 @ 0x1e000000 │ │ │ │ bicseq r5, ip, #168, 16 @ 0xa80000 │ │ │ │ bicseq r5, ip, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0x03afda78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938093,15 +938093,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0744 <__cxa_atexit@plt+0x3941c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #2046820352 @ 0x7a000000 │ │ │ │ + orreq fp, fp, #-1174405120 @ 0xba000000 │ │ │ │ bicseq r5, ip, #232, 14 @ 0x3a00000 │ │ │ │ bicseq r5, ip, #180, 28 @ 0xb40 │ │ │ │ @ instruction: 0x03afd9b8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938141,15 +938141,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0804 <__cxa_atexit@plt+0x394288> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #188, 6 @ 0xf0000002 │ │ │ │ + orreq fp, fp, #252, 6 @ 0xf0000003 │ │ │ │ bicseq r5, ip, #40, 14 @ 0xa00000 │ │ │ │ bicseq r5, ip, #244, 26 @ 0x3d00 │ │ │ │ @ instruction: 0x03afd8f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938189,15 +938189,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a08c4 <__cxa_atexit@plt+0x394348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #-536870897 @ 0xe000000f │ │ │ │ + orreq fp, fp, #-134217728 @ 0xf8000000 │ │ │ │ bicseq r5, ip, #104, 12 @ 0x6800000 │ │ │ │ bicseq r5, ip, #52, 26 @ 0xd00 │ │ │ │ @ instruction: 0x03afd838 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938265,15 +938265,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a09f4 <__cxa_atexit@plt+0x394478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #208, 2 @ 0x34 │ │ │ │ + orreq fp, fp, #16, 4 │ │ │ │ bicseq r5, ip, #56, 10 @ 0xe000000 │ │ │ │ bicseq r5, ip, #4, 24 @ 0x400 │ │ │ │ @ instruction: 0x03afd708 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938313,15 +938313,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0ab4 <__cxa_atexit@plt+0x394538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #-1073741819 @ 0xc0000005 │ │ │ │ + orreq fp, fp, #-1073741803 @ 0xc0000015 │ │ │ │ bicseq r5, ip, #120, 8 @ 0x78000000 │ │ │ │ bicseq r5, ip, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0x03afd648 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938361,15 +938361,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0b74 <__cxa_atexit@plt+0x3945f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, fp, #92 @ 0x5c │ │ │ │ + orreq fp, fp, #156 @ 0x9c │ │ │ │ bicseq r5, ip, #184, 6 @ 0xe0000002 │ │ │ │ bicseq r5, ip, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0x03afd588 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938409,15 +938409,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0c34 <__cxa_atexit@plt+0x3946b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #652 @ 0x28c │ │ │ │ + orreq sl, fp, #908 @ 0x38c │ │ │ │ bicseq r5, ip, #248, 4 @ 0x8000000f │ │ │ │ bicseq r5, ip, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0x03afd4c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938457,15 +938457,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0cf4 <__cxa_atexit@plt+0x394778> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #3856 @ 0xf10 │ │ │ │ + orreq sl, fp, #49, 30 @ 0xc4 │ │ │ │ bicseq r5, ip, #56, 4 @ 0x80000003 │ │ │ │ bicseq r5, ip, #4, 18 @ 0x10000 │ │ │ │ @ instruction: 0x03afd408 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938505,15 +938505,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0db4 <__cxa_atexit@plt+0x394838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #60, 28 @ 0x3c0 │ │ │ │ + orreq sl, fp, #124, 28 @ 0x7c0 │ │ │ │ bicseq r5, ip, #120, 2 │ │ │ │ bicseq r5, ip, #68, 16 @ 0x440000 │ │ │ │ @ instruction: 0x03afd348 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938553,15 +938553,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0e74 <__cxa_atexit@plt+0x3948f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #132, 26 @ 0x2100 │ │ │ │ + orreq sl, fp, #196, 26 @ 0x3100 │ │ │ │ bicseq r5, ip, #184 @ 0xb8 │ │ │ │ bicseq r5, ip, #132, 14 @ 0x2100000 │ │ │ │ @ instruction: 0x03afd288 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938601,15 +938601,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0f34 <__cxa_atexit@plt+0x3949b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #51712 @ 0xca00 │ │ │ │ + orreq sl, fp, #640 @ 0x280 │ │ │ │ bicseq r4, ip, #248, 30 @ 0x3e0 │ │ │ │ bicseq r5, ip, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0x03afd1c8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938649,15 +938649,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a0ff4 <__cxa_atexit@plt+0x394a78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #20, 24 @ 0x1400 │ │ │ │ + orreq sl, fp, #84, 24 @ 0x5400 │ │ │ │ bicseq r4, ip, #56, 30 @ 0xe0 │ │ │ │ bicseq r5, ip, #4, 12 @ 0x400000 │ │ │ │ @ instruction: 0x03afd108 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938697,15 +938697,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a10b4 <__cxa_atexit@plt+0x394b38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #93184 @ 0x16c00 │ │ │ │ + orreq sl, fp, #158720 @ 0x26c00 │ │ │ │ bicseq r4, ip, #120, 28 @ 0x780 │ │ │ │ bicseq r5, ip, #68, 10 @ 0x11000000 │ │ │ │ @ instruction: 0x03afd048 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938745,15 +938745,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a1174 <__cxa_atexit@plt+0x394bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #651264 @ 0x9f000 │ │ │ │ + orreq sl, fp, #913408 @ 0xdf000 │ │ │ │ bicseq r4, ip, #184, 26 @ 0x2e00 │ │ │ │ bicseq r5, ip, #132, 8 @ 0x84000000 │ │ │ │ @ instruction: 0x03afcf88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938793,15 +938793,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a1234 <__cxa_atexit@plt+0x394cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #3702784 @ 0x388000 │ │ │ │ + orreq sl, fp, #139264 @ 0x22000 │ │ │ │ bicseq r4, ip, #248, 24 @ 0xf800 │ │ │ │ bicseq r5, ip, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0x03afcec8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938841,15 +938841,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a12f4 <__cxa_atexit@plt+0x394d78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #737280 @ 0xb4000 │ │ │ │ + orreq sl, fp, #1785856 @ 0x1b4000 │ │ │ │ bicseq r4, ip, #56, 24 @ 0x3800 │ │ │ │ bicseq r5, ip, #4, 6 @ 0x10000000 │ │ │ │ @ instruction: 0x03afce08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938889,15 +938889,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a13b4 <__cxa_atexit@plt+0x394e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #7471104 @ 0x720000 │ │ │ │ + orreq sl, fp, #11665408 @ 0xb20000 │ │ │ │ bicseq r4, ip, #120, 22 @ 0x1e000 │ │ │ │ bicseq r5, ip, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0x03afcd48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938937,15 +938937,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a1474 <__cxa_atexit@plt+0x394ef8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #48496640 @ 0x2e40000 │ │ │ │ + orreq sl, fp, #65273856 @ 0x3e40000 │ │ │ │ bicseq r4, ip, #184, 20 @ 0xb8000 │ │ │ │ bicseq r5, ip, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0x03afcc88 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -938985,15 +938985,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a1534 <__cxa_atexit@plt+0x394fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #0, 14 │ │ │ │ + orreq sl, fp, #64, 14 @ 0x1000000 │ │ │ │ bicseq r4, ip, #248, 18 @ 0x3e0000 │ │ │ │ bicseq r5, ip, #196 @ 0xc4 │ │ │ │ @ instruction: 0x03afcbc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -939033,15 +939033,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a15f4 <__cxa_atexit@plt+0x395078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #72351744 @ 0x4500000 │ │ │ │ + orreq sl, fp, #139460608 @ 0x8500000 │ │ │ │ bicseq r4, ip, #56, 18 @ 0xe0000 │ │ │ │ bicseq r5, ip, #4 │ │ │ │ @ instruction: 0x03afcb08 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -939081,15 +939081,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a16b4 <__cxa_atexit@plt+0x395138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #583008256 @ 0x22c00000 │ │ │ │ + orreq sl, fp, #851443712 @ 0x32c00000 │ │ │ │ bicseq r4, ip, #120, 16 @ 0x780000 │ │ │ │ bicseq r4, ip, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0x03afca48 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -939129,15 +939129,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3a1774 <__cxa_atexit@plt+0x3951f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, fp, #212, 8 @ 0xd4000000 │ │ │ │ + orreq sl, fp, #20, 10 @ 0x5000000 │ │ │ │ bicseq r4, ip, #184, 14 @ 0x2e00000 │ │ │ │ bicseq r4, ip, #132, 28 @ 0x840 │ │ │ │ @ instruction: 0x03afc988 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ @@ -959683,15 +959683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3b589c <__cxa_atexit@plt+0x3a9320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, sl, #19712 @ 0x4d00 │ │ │ │ + orreq r7, sl, #36096 @ 0x8d00 │ │ │ │ bicseq r0, fp, #144, 12 @ 0x9000000 │ │ │ │ bicseq r0, fp, #172, 28 @ 0xac0 │ │ │ │ @ instruction: 0x03ae8738 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -959731,15 +959731,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3b595c <__cxa_atexit@plt+0x3a93e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, sl, #198656 @ 0x30800 │ │ │ │ + orreq r7, sl, #512 @ 0x200 │ │ │ │ bicseq r0, fp, #208, 10 @ 0x34000000 │ │ │ │ bicseq r0, fp, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0x03ae8678 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -959779,15 +959779,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3b5a1c <__cxa_atexit@plt+0x3a94a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, sl, #25600 @ 0x6400 │ │ │ │ + orreq r7, sl, #91136 @ 0x16400 │ │ │ │ bicseq r0, fp, #16, 10 @ 0x4000000 │ │ │ │ bicseq r0, fp, #44, 26 @ 0xb00 │ │ │ │ @ instruction: 0x03ae85b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -959827,15 +959827,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3b5adc <__cxa_atexit@plt+0x3a9560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, sl, #417792 @ 0x66000 │ │ │ │ + orreq r7, sl, #679936 @ 0xa6000 │ │ │ │ bicseq r0, fp, #80, 8 @ 0x50000000 │ │ │ │ bicseq r0, fp, #108, 24 @ 0x6c00 │ │ │ │ @ instruction: 0x03ae84f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -962297,15 +962297,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3b8174 <__cxa_atexit@plt+0x3abbf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, sl, #1543503875 @ 0x5c000003 │ │ │ │ + orreq r5, sl, #385875968 @ 0x17000000 │ │ │ │ bicseq sp, sl, #184, 26 @ 0x2e00 │ │ │ │ bicseq lr, sl, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0x03ae5e60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -962345,15 +962345,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3b8234 <__cxa_atexit@plt+0x3abcb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, sl, #76, 6 @ 0x30000001 │ │ │ │ + orreq r5, sl, #140, 6 @ 0x30000002 │ │ │ │ bicseq sp, sl, #248, 24 @ 0xf800 │ │ │ │ bicseq lr, sl, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0x03ae5da0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -962393,15 +962393,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3b82f4 <__cxa_atexit@plt+0x3abd78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, sl, #805306378 @ 0x3000000a │ │ │ │ + orreq r5, sl, #805306382 @ 0x3000000e │ │ │ │ bicseq sp, sl, #56, 24 @ 0x3800 │ │ │ │ bicseq lr, sl, #84, 8 @ 0x54000000 │ │ │ │ @ instruction: 0x03ae5ce0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -962441,15 +962441,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3b83b4 <__cxa_atexit@plt+0x3abe38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, sl, #240, 2 @ 0x3c │ │ │ │ + orreq r5, sl, #48, 4 │ │ │ │ bicseq sp, sl, #120, 22 @ 0x1e000 │ │ │ │ bicseq lr, sl, #148, 6 @ 0x50000002 │ │ │ │ @ instruction: 0x03ae5c20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -966621,15 +966621,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3bc504 <__cxa_atexit@plt+0x3aff88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, sl, #169 @ 0xa9 │ │ │ │ + orreq r1, sl, #233 @ 0xe9 │ │ │ │ bicseq r9, sl, #40, 20 @ 0x28000 │ │ │ │ bicseq sl, sl, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0x03ae1ad0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -966669,15 +966669,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3bc5c4 <__cxa_atexit@plt+0x3b0048> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, sl, #30 │ │ │ │ + orreq r1, sl, #94 @ 0x5e │ │ │ │ bicseq r9, sl, #104, 18 @ 0x1a0000 │ │ │ │ bicseq sl, sl, #132, 2 @ 0x21 │ │ │ │ @ instruction: 0x03ae1a10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -966717,15 +966717,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3bc684 <__cxa_atexit@plt+0x3b0108> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r0, sl, #468 @ 0x1d4 │ │ │ │ + orreq r0, sl, #724 @ 0x2d4 │ │ │ │ bicseq r9, sl, #168, 16 @ 0xa80000 │ │ │ │ bicseq sl, sl, #196 @ 0xc4 │ │ │ │ @ instruction: 0x03ae1950 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -966765,15 +966765,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3bc744 <__cxa_atexit@plt+0x3b01c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r0, sl, #3104 @ 0xc20 │ │ │ │ + orreq r0, sl, #2, 30 │ │ │ │ bicseq r9, sl, #232, 14 @ 0x3a00000 │ │ │ │ bicseq sl, sl, #4 │ │ │ │ @ instruction: 0x03ae1890 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -969240,15 +969240,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3bedf0 <__cxa_atexit@plt+0x3b2874> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r9, #2031616 @ 0x1f0000 │ │ │ │ + orreq lr, r9, #6225920 @ 0x5f0000 │ │ │ │ bicseq r7, sl, #60, 2 │ │ │ │ bicseq r7, sl, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0x03adf1e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -969288,15 +969288,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3beeb0 <__cxa_atexit@plt+0x3b2934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r9, #148, 14 @ 0x2500000 │ │ │ │ + orreq lr, r9, #212, 14 @ 0x3500000 │ │ │ │ bicseq r7, sl, #124 @ 0x7c │ │ │ │ bicseq r7, sl, #152, 16 @ 0x980000 │ │ │ │ @ instruction: 0x03adf124 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -969336,15 +969336,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3bef70 <__cxa_atexit@plt+0x3b29f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r9, #246415360 @ 0xeb00000 │ │ │ │ + orreq lr, r9, #11272192 @ 0xac0000 │ │ │ │ bicseq r6, sl, #188, 30 @ 0x2f0 │ │ │ │ bicseq r7, sl, #216, 14 @ 0x3600000 │ │ │ │ @ instruction: 0x03adf064 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -969384,15 +969384,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3bf030 <__cxa_atexit@plt+0x3b2ab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r9, #56, 12 @ 0x3800000 │ │ │ │ + orreq lr, r9, #120, 12 @ 0x7800000 │ │ │ │ bicseq r6, sl, #252, 28 @ 0xfc0 │ │ │ │ bicseq r7, sl, #24, 14 @ 0x600000 │ │ │ │ @ instruction: 0x03adefa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -971859,15 +971859,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c16dc <__cxa_atexit@plt+0x3b5160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r9, #596 @ 0x254 │ │ │ │ + orreq fp, r9, #852 @ 0x354 │ │ │ │ bicseq r4, sl, #80, 16 @ 0x500000 │ │ │ │ bicseq r5, sl, #108 @ 0x6c │ │ │ │ @ instruction: 0x03adc8f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -971907,15 +971907,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c179c <__cxa_atexit@plt+0x3b5220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r9, #10, 30 @ 0x28 │ │ │ │ + orreq fp, r9, #296 @ 0x128 │ │ │ │ bicseq r4, sl, #144, 14 @ 0x2400000 │ │ │ │ bicseq r4, sl, #172, 30 @ 0x2b0 │ │ │ │ @ instruction: 0x03adc838 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -971955,15 +971955,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c185c <__cxa_atexit@plt+0x3b52e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r9, #1552 @ 0x610 │ │ │ │ + orreq fp, r9, #2576 @ 0xa10 │ │ │ │ bicseq r4, sl, #208, 12 @ 0xd000000 │ │ │ │ bicseq r4, sl, #236, 28 @ 0xec0 │ │ │ │ @ instruction: 0x03adc778 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -972003,15 +972003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c191c <__cxa_atexit@plt+0x3b53a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r9, #11136 @ 0x2b80 │ │ │ │ + orreq fp, r9, #15232 @ 0x3b80 │ │ │ │ bicseq r4, sl, #16, 12 @ 0x1000000 │ │ │ │ bicseq r4, sl, #44, 28 @ 0x2c0 │ │ │ │ @ instruction: 0x03adc6b8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -974267,15 +974267,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c3c7c <__cxa_atexit@plt+0x3b7700> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r9, #356352 @ 0x57000 │ │ │ │ + orreq r9, r9, #618496 @ 0x97000 │ │ │ │ bicseq r2, sl, #176, 4 │ │ │ │ bicseq r2, sl, #204, 20 @ 0xcc000 │ │ │ │ @ instruction: 0x03ada358 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -974315,15 +974315,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c3d3c <__cxa_atexit@plt+0x3b77c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r9, #204, 18 @ 0x330000 │ │ │ │ + orreq r9, r9, #12, 20 @ 0xc000 │ │ │ │ bicseq r2, sl, #240, 2 @ 0x3c │ │ │ │ bicseq r2, sl, #12, 20 @ 0xc000 │ │ │ │ @ instruction: 0x03ada298 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -974363,15 +974363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c3dfc <__cxa_atexit@plt+0x3b7880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r9, #573440 @ 0x8c000 │ │ │ │ + orreq r9, r9, #1622016 @ 0x18c000 │ │ │ │ bicseq r2, sl, #48, 2 │ │ │ │ bicseq r2, sl, #76, 18 @ 0x130000 │ │ │ │ @ instruction: 0x03ada1d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -974411,15 +974411,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c3ebc <__cxa_atexit@plt+0x3b7940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r9, #112, 16 @ 0x700000 │ │ │ │ + orreq r9, r9, #176, 16 @ 0xb00000 │ │ │ │ bicseq r2, sl, #112 @ 0x70 │ │ │ │ bicseq r2, sl, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0x03ada118 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -977569,15 +977569,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c7014 <__cxa_atexit@plt+0x3baa98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r9, #8650752 @ 0x840000 │ │ │ │ + orreq r6, r9, #25427968 @ 0x1840000 │ │ │ │ bicseq lr, r9, #24, 30 @ 0x60 │ │ │ │ bicseq pc, r9, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0x03ad6fc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -977617,15 +977617,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c70d4 <__cxa_atexit@plt+0x3bab58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r9, #157286400 @ 0x9600000 │ │ │ │ + orreq r6, r9, #224395264 @ 0xd600000 │ │ │ │ bicseq lr, r9, #88, 28 @ 0x580 │ │ │ │ bicseq pc, r9, #116, 12 @ 0x7400000 │ │ │ │ @ instruction: 0x03ad6f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -977665,15 +977665,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c7194 <__cxa_atexit@plt+0x3bac18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r9, #994050048 @ 0x3b400000 │ │ │ │ + orreq r6, r9, #47185920 @ 0x2d00000 │ │ │ │ bicseq lr, r9, #152, 26 @ 0x2600 │ │ │ │ bicseq pc, r9, #180, 10 @ 0x2d000000 │ │ │ │ @ instruction: 0x03ad6e40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -977713,15 +977713,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3c7254 <__cxa_atexit@plt+0x3bacd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r9, #243269632 @ 0xe800000 │ │ │ │ + orreq r6, r9, #511705088 @ 0x1e800000 │ │ │ │ bicseq lr, r9, #216, 24 @ 0xd800 │ │ │ │ bicseq pc, r9, #244, 8 @ 0xf4000000 │ │ │ │ @ instruction: 0x03ad6d80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -982130,15 +982130,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3cb758 <__cxa_atexit@plt+0x3bf1dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r9, #63 @ 0x3f │ │ │ │ + orreq r2, r9, #127 @ 0x7f │ │ │ │ bicseq sl, r9, #212, 14 @ 0x3500000 │ │ │ │ bicseq sl, r9, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0x03ad287c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -982178,15 +982178,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3cb818 <__cxa_atexit@plt+0x3bf29c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r9, #180, 30 @ 0x2d0 │ │ │ │ + orreq r1, r9, #244, 30 @ 0x3d0 │ │ │ │ bicseq sl, r9, #20, 14 @ 0x500000 │ │ │ │ bicseq sl, r9, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0x03ad27bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -982226,15 +982226,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3cb8d8 <__cxa_atexit@plt+0x3bf35c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r9, #11, 30 @ 0x2c │ │ │ │ + orreq r1, r9, #300 @ 0x12c │ │ │ │ bicseq sl, r9, #84, 12 @ 0x5400000 │ │ │ │ bicseq sl, r9, #112, 28 @ 0x700 │ │ │ │ @ instruction: 0x03ad26fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -982274,15 +982274,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3cb998 <__cxa_atexit@plt+0x3bf41c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r9, #88, 28 @ 0x580 │ │ │ │ + orreq r1, r9, #152, 28 @ 0x980 │ │ │ │ bicseq sl, r9, #148, 10 @ 0x25000000 │ │ │ │ bicseq sl, r9, #176, 26 @ 0x2c00 │ │ │ │ @ instruction: 0x03ad263c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -985106,15 +985106,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ce5d8 <__cxa_atexit@plt+0x3c205c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r8, #268435458 @ 0x10000002 │ │ │ │ + orreq pc, r8, #268435462 @ 0x10000006 │ │ │ │ bicseq r7, r9, #84, 18 @ 0x150000 │ │ │ │ bicseq r8, r9, #112, 2 │ │ │ │ @ instruction: 0x03acf9fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -985154,15 +985154,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ce698 <__cxa_atexit@plt+0x3c211c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r8, #-2147483611 @ 0x80000025 │ │ │ │ + orreq pc, r8, #-2147483595 @ 0x80000035 │ │ │ │ bicseq r7, r9, #148, 16 @ 0x940000 │ │ │ │ bicseq r8, r9, #176 @ 0xb0 │ │ │ │ @ instruction: 0x03acf93c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -985202,15 +985202,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ce758 <__cxa_atexit@plt+0x3c21dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r8, #237 @ 0xed │ │ │ │ + orreq pc, r8, #1073741835 @ 0x4000000b │ │ │ │ bicseq r7, r9, #212, 14 @ 0x3500000 │ │ │ │ bicseq r7, r9, #240, 30 @ 0x3c0 │ │ │ │ @ instruction: 0x03acf87c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -985250,15 +985250,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ce818 <__cxa_atexit@plt+0x3c229c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r8, #58 @ 0x3a │ │ │ │ + orreq pc, r8, #122 @ 0x7a │ │ │ │ bicseq r7, r9, #20, 14 @ 0x500000 │ │ │ │ bicseq r7, r9, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0x03acf7bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -988676,15 +988676,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3d1da0 <__cxa_atexit@plt+0x3c5824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r8, #765952 @ 0xbb000 │ │ │ │ + orreq fp, r8, #1028096 @ 0xfb000 │ │ │ │ bicseq r4, r9, #140, 2 @ 0x23 │ │ │ │ bicseq r4, r9, #168, 18 @ 0x2a0000 │ │ │ │ @ instruction: 0x03acc234 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -988724,15 +988724,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3d1e60 <__cxa_atexit@plt+0x3c58e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r8, #48, 20 @ 0x30000 │ │ │ │ + orreq fp, r8, #112, 20 @ 0x70000 │ │ │ │ bicseq r4, r9, #204 @ 0xcc │ │ │ │ bicseq r4, r9, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0x03acc174 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -988772,15 +988772,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3d1f20 <__cxa_atexit@plt+0x3c59a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r8, #2211840 @ 0x21c000 │ │ │ │ + orreq fp, r8, #3260416 @ 0x31c000 │ │ │ │ bicseq r4, r9, #12 │ │ │ │ bicseq r4, r9, #40, 16 @ 0x280000 │ │ │ │ @ instruction: 0x03acc0b4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -988820,15 +988820,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3d1fe0 <__cxa_atexit@plt+0x3c5a64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r8, #212, 16 @ 0xd40000 │ │ │ │ + orreq fp, r8, #20, 18 @ 0x50000 │ │ │ │ bicseq r3, r9, #76, 30 @ 0x130 │ │ │ │ bicseq r4, r9, #104, 14 @ 0x1a00000 │ │ │ │ @ instruction: 0x03acbff4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -991079,15 +991079,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3d432c <__cxa_atexit@plt+0x3c7db0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r8, #608174080 @ 0x24400000 │ │ │ │ + orreq r9, r8, #876609536 @ 0x34400000 │ │ │ │ bicseq r1, r9, #0, 24 │ │ │ │ bicseq r2, r9, #28, 8 @ 0x1c000000 │ │ │ │ @ instruction: 0x03ac9ca8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -991127,15 +991127,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3d43ec <__cxa_atexit@plt+0x3c7e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r8, #25165824 @ 0x1800000 │ │ │ │ + orreq r9, r8, #293601280 @ 0x11800000 │ │ │ │ bicseq r1, r9, #64, 22 @ 0x10000 │ │ │ │ bicseq r2, r9, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0x03ac9be8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -991175,15 +991175,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3d44ac <__cxa_atexit@plt+0x3c7f30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r8, #1560281088 @ 0x5d000000 │ │ │ │ + orreq r9, r8, #-1660944384 @ 0x9d000000 │ │ │ │ bicseq r1, r9, #128, 20 @ 0x80000 │ │ │ │ bicseq r2, r9, #156, 4 @ 0xc0000009 │ │ │ │ @ instruction: 0x03ac9b28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -991223,15 +991223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3d456c <__cxa_atexit@plt+0x3c7ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r8, #-1476395006 @ 0xa8000002 │ │ │ │ + orreq r9, r8, #-1476395005 @ 0xa8000003 │ │ │ │ bicseq r1, r9, #192, 18 @ 0x300000 │ │ │ │ bicseq r2, r9, #220, 2 @ 0x37 │ │ │ │ @ instruction: 0x03ac9a68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -997408,15 +997408,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3da610 <__cxa_atexit@plt+0x3ce094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r8, #1006632960 @ 0x3c000000 │ │ │ │ + orreq r3, r8, #1006632961 @ 0x3c000001 │ │ │ │ bicseq fp, r8, #28, 18 @ 0x70000 │ │ │ │ bicseq ip, r8, #56, 2 │ │ │ │ @ instruction: 0x03ac39c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -997456,15 +997456,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3da6d0 <__cxa_atexit@plt+0x3ce154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r8, #132, 4 @ 0x40000008 │ │ │ │ + orreq r3, r8, #196, 4 @ 0x4000000c │ │ │ │ bicseq fp, r8, #92, 16 @ 0x5c0000 │ │ │ │ bicseq ip, r8, #120 @ 0x78 │ │ │ │ @ instruction: 0x03ac3904 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -997504,15 +997504,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3da790 <__cxa_atexit@plt+0x3ce214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r8, #-1073741770 @ 0xc0000036 │ │ │ │ + orreq r3, r8, #-1342177279 @ 0xb0000001 │ │ │ │ bicseq fp, r8, #156, 14 @ 0x2700000 │ │ │ │ bicseq fp, r8, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0x03ac3844 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -997552,15 +997552,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3da850 <__cxa_atexit@plt+0x3ce2d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r8, #40, 2 │ │ │ │ + orreq r3, r8, #104, 2 │ │ │ │ bicseq fp, r8, #220, 12 @ 0xdc00000 │ │ │ │ bicseq fp, r8, #248, 28 @ 0xf80 │ │ │ │ @ instruction: 0x03ac3784 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -997897,15 +997897,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3dadb4 <__cxa_atexit@plt+0x3ce838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r8, #209920 @ 0x33400 │ │ │ │ + orreq r2, r8, #3328 @ 0xd00 │ │ │ │ bicseq fp, r8, #120, 2 │ │ │ │ bicseq fp, r8, #148, 18 @ 0x250000 │ │ │ │ @ instruction: 0x03ac3220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -997945,15 +997945,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3dae74 <__cxa_atexit@plt+0x3ce8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r8, #67584 @ 0x10800 │ │ │ │ + orreq r2, r8, #133120 @ 0x20800 │ │ │ │ bicseq fp, r8, #184 @ 0xb8 │ │ │ │ bicseq fp, r8, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0x03ac3160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -997993,15 +997993,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3daf34 <__cxa_atexit@plt+0x3ce9b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r8, #626688 @ 0x99000 │ │ │ │ + orreq r2, r8, #888832 @ 0xd9000 │ │ │ │ bicseq sl, r8, #248, 30 @ 0x3e0 │ │ │ │ bicseq fp, r8, #20, 16 @ 0x140000 │ │ │ │ @ instruction: 0x03ac30a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -998041,15 +998041,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3daff4 <__cxa_atexit@plt+0x3cea78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r8, #3768320 @ 0x398000 │ │ │ │ + orreq r2, r8, #155648 @ 0x26000 │ │ │ │ bicseq sl, r8, #56, 30 @ 0xe0 │ │ │ │ bicseq fp, r8, #84, 14 @ 0x1500000 │ │ │ │ @ instruction: 0x03ac2fe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1001612,15 +1001612,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3de7c0 <__cxa_atexit@plt+0x3d2244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r7, #805306370 @ 0x30000002 │ │ │ │ + orreq pc, r7, #805306374 @ 0x30000006 │ │ │ │ bicseq r7, r8, #108, 14 @ 0x1b00000 │ │ │ │ bicseq r7, r8, #136, 30 @ 0x220 │ │ │ │ @ instruction: 0x03abf814 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1001660,15 +1001660,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3de880 <__cxa_atexit@plt+0x3d2304> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r7, #152, 2 @ 0x26 │ │ │ │ + orreq pc, r7, #216, 2 @ 0x36 │ │ │ │ bicseq r7, r8, #172, 12 @ 0xac00000 │ │ │ │ bicseq r7, r8, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0x03abf754 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1001708,15 +1001708,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3de940 <__cxa_atexit@plt+0x3d23c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r7, #239 @ 0xef │ │ │ │ + orreq pc, r7, #-1073741813 @ 0xc000000b │ │ │ │ bicseq r7, r8, #236, 10 @ 0x3b000000 │ │ │ │ bicseq r7, r8, #8, 28 @ 0x80 │ │ │ │ @ instruction: 0x03abf694 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1001756,15 +1001756,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3dea00 <__cxa_atexit@plt+0x3d2484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r7, #60 @ 0x3c │ │ │ │ + orreq pc, r7, #124 @ 0x7c │ │ │ │ bicseq r7, r8, #44, 10 @ 0xb000000 │ │ │ │ bicseq r7, r8, #72, 26 @ 0x1200 │ │ │ │ @ instruction: 0x03abf5d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1004791,15 +1004791,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e196c <__cxa_atexit@plt+0x3d53f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r7, #217 @ 0xd9 │ │ │ │ + orreq ip, r7, #1073741830 @ 0x40000006 │ │ │ │ bicseq r4, r8, #192, 10 @ 0x30000000 │ │ │ │ bicseq r4, r8, #220, 26 @ 0x3700 │ │ │ │ @ instruction: 0x03abc668 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1004839,15 +1004839,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e1a2c <__cxa_atexit@plt+0x3d54b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r7, #78 @ 0x4e │ │ │ │ + orreq ip, r7, #142 @ 0x8e │ │ │ │ bicseq r4, r8, #0, 10 │ │ │ │ bicseq r4, r8, #28, 26 @ 0x700 │ │ │ │ @ instruction: 0x03abc5a8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1004887,15 +1004887,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e1aec <__cxa_atexit@plt+0x3d5570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r7, #660 @ 0x294 │ │ │ │ + orreq fp, r7, #916 @ 0x394 │ │ │ │ bicseq r4, r8, #64, 8 @ 0x40000000 │ │ │ │ bicseq r4, r8, #92, 24 @ 0x5c00 │ │ │ │ @ instruction: 0x03abc4e8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1004935,15 +1004935,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e1bac <__cxa_atexit@plt+0x3d5630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq fp, r7, #3872 @ 0xf20 │ │ │ │ + orreq fp, r7, #50, 30 @ 0xc8 │ │ │ │ bicseq r4, r8, #128, 6 │ │ │ │ bicseq r4, r8, #156, 22 @ 0x27000 │ │ │ │ @ instruction: 0x03abc428 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1007194,15 +1007194,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e3ef8 <__cxa_atexit@plt+0x3d797c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r7, #179200 @ 0x2bc00 │ │ │ │ + orreq r9, r7, #244736 @ 0x3bc00 │ │ │ │ bicseq r2, r8, #52 @ 0x34 │ │ │ │ bicseq r2, r8, #80, 16 @ 0x500000 │ │ │ │ @ instruction: 0x03aba0dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1007242,15 +1007242,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e3fb8 <__cxa_atexit@plt+0x3d7a3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r7, #36, 22 @ 0x9000 │ │ │ │ + orreq r9, r7, #100, 22 @ 0x19000 │ │ │ │ bicseq r1, r8, #116, 30 @ 0x1d0 │ │ │ │ bicseq r2, r8, #144, 14 @ 0x2400000 │ │ │ │ @ instruction: 0x03aba01c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1007290,15 +1007290,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e4078 <__cxa_atexit@plt+0x3d7afc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r7, #503808 @ 0x7b000 │ │ │ │ + orreq r9, r7, #765952 @ 0xbb000 │ │ │ │ bicseq r1, r8, #180, 28 @ 0xb40 │ │ │ │ bicseq r2, r8, #208, 12 @ 0xd000000 │ │ │ │ @ instruction: 0x03ab9f5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1007338,15 +1007338,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e4138 <__cxa_atexit@plt+0x3d7bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r7, #200, 18 @ 0x320000 │ │ │ │ + orreq r9, r7, #8, 20 @ 0x8000 │ │ │ │ bicseq r1, r8, #244, 26 @ 0x3d00 │ │ │ │ bicseq r2, r8, #16, 12 @ 0x1000000 │ │ │ │ @ instruction: 0x03ab9e9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1010508,15 +1010508,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e72c0 <__cxa_atexit@plt+0x3dad44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r7, #4784128 @ 0x490000 │ │ │ │ + orreq r6, r7, #8978432 @ 0x890000 │ │ │ │ bicseq lr, r7, #108, 24 @ 0x6c00 │ │ │ │ bicseq pc, r7, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0x03ab6d14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1010556,15 +1010556,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e7380 <__cxa_atexit@plt+0x3dae04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r7, #49807360 @ 0x2f80000 │ │ │ │ + orreq r6, r7, #66584576 @ 0x3f80000 │ │ │ │ bicseq lr, r7, #172, 22 @ 0x2b000 │ │ │ │ bicseq pc, r7, #200, 6 @ 0x20000003 │ │ │ │ @ instruction: 0x03ab6c54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1010604,15 +1010604,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e7440 <__cxa_atexit@plt+0x3daec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r7, #5505024 @ 0x540000 │ │ │ │ + orreq r6, r7, #22282240 @ 0x1540000 │ │ │ │ bicseq lr, r7, #236, 20 @ 0xec000 │ │ │ │ bicseq pc, r7, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0x03ab6b94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1010652,15 +1010652,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3e7500 <__cxa_atexit@plt+0x3daf84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r7, #102760448 @ 0x6200000 │ │ │ │ + orreq r6, r7, #169869312 @ 0xa200000 │ │ │ │ bicseq lr, r7, #44, 20 @ 0x2c000 │ │ │ │ bicseq pc, r7, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0x03ab6ad4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1013710,15 +1013710,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ea4c8 <__cxa_atexit@plt+0x3ddf4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r7, #170917888 @ 0xa300000 │ │ │ │ + orreq r3, r7, #238026752 @ 0xe300000 │ │ │ │ bicseq fp, r7, #100, 20 @ 0x64000 │ │ │ │ bicseq ip, r7, #128, 4 │ │ │ │ @ instruction: 0x03ab3b0c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1013758,15 +1013758,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ea588 <__cxa_atexit@plt+0x3de00c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r7, #24, 12 @ 0x1800000 │ │ │ │ + orreq r3, r7, #88, 12 @ 0x5800000 │ │ │ │ bicseq fp, r7, #164, 18 @ 0x290000 │ │ │ │ bicseq ip, r7, #192, 2 @ 0x30 │ │ │ │ @ instruction: 0x03ab3a4c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1013806,15 +1013806,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ea648 <__cxa_atexit@plt+0x3de0cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r7, #465567744 @ 0x1bc00000 │ │ │ │ + orreq r3, r7, #734003200 @ 0x2bc00000 │ │ │ │ bicseq fp, r7, #228, 16 @ 0xe40000 │ │ │ │ bicseq ip, r7, #0, 2 │ │ │ │ @ instruction: 0x03ab398c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1013854,15 +1013854,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ea708 <__cxa_atexit@plt+0x3de18c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r7, #188, 8 @ 0xbc000000 │ │ │ │ + orreq r3, r7, #252, 8 @ 0xfc000000 │ │ │ │ bicseq fp, r7, #36, 16 @ 0x240000 │ │ │ │ bicseq ip, r7, #64 @ 0x40 │ │ │ │ @ instruction: 0x03ab38cc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1015445,15 +1015445,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ebfe4 <__cxa_atexit@plt+0x3dfa68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r7, #238592 @ 0x3a400 │ │ │ │ + orreq r1, r7, #10496 @ 0x2900 │ │ │ │ bicseq r9, r7, #72, 30 @ 0x120 │ │ │ │ bicseq sl, r7, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0x03ab1ff0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1015493,15 +1015493,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ec0a4 <__cxa_atexit@plt+0x3dfb28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r7, #96256 @ 0x17800 │ │ │ │ + orreq r1, r7, #161792 @ 0x27800 │ │ │ │ bicseq r9, r7, #136, 28 @ 0x880 │ │ │ │ bicseq sl, r7, #164, 12 @ 0xa400000 │ │ │ │ @ instruction: 0x03ab1f30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1015541,15 +1015541,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ec164 <__cxa_atexit@plt+0x3dfbe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r7, #741376 @ 0xb5000 │ │ │ │ + orreq r1, r7, #1003520 @ 0xf5000 │ │ │ │ bicseq r9, r7, #200, 26 @ 0x3200 │ │ │ │ bicseq sl, r7, #228, 10 @ 0x39000000 │ │ │ │ @ instruction: 0x03ab1e70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1015589,15 +1015589,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ec224 <__cxa_atexit@plt+0x3dfca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r7, #8192 @ 0x2000 │ │ │ │ + orreq r1, r7, #270336 @ 0x42000 │ │ │ │ bicseq r9, r7, #8, 26 @ 0x200 │ │ │ │ bicseq sl, r7, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0x03ab1db0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1018061,15 +1018061,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ee8c4 <__cxa_atexit@plt+0x3e2348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r6, #-1409286143 @ 0xac000001 │ │ │ │ + orreq pc, r6, #-1409286142 @ 0xac000002 │ │ │ │ bicseq r7, r7, #104, 12 @ 0x6800000 │ │ │ │ bicseq r7, r7, #132, 28 @ 0x840 │ │ │ │ @ instruction: 0x03aaf710 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1018109,15 +1018109,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ee984 <__cxa_atexit@plt+0x3e2408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r6, #224, 4 │ │ │ │ + orreq pc, r6, #32, 6 @ 0x80000000 │ │ │ │ bicseq r7, r7, #168, 10 @ 0x2a000000 │ │ │ │ bicseq r7, r7, #196, 26 @ 0x3100 │ │ │ │ @ instruction: 0x03aaf650 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1018157,15 +1018157,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3eea44 <__cxa_atexit@plt+0x3e24c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r6, #1879048195 @ 0x70000003 │ │ │ │ + orreq pc, r6, #1879048199 @ 0x70000007 │ │ │ │ bicseq r7, r7, #232, 8 @ 0xe8000000 │ │ │ │ bicseq r7, r7, #4, 26 @ 0x100 │ │ │ │ @ instruction: 0x03aaf590 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1018205,15 +1018205,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3eeb04 <__cxa_atexit@plt+0x3e2588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r6, #132, 2 @ 0x21 │ │ │ │ + orreq pc, r6, #196, 2 @ 0x31 │ │ │ │ bicseq r7, r7, #40, 8 @ 0x28000000 │ │ │ │ bicseq r7, r7, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0x03aaf4d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1020441,15 +1020441,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f0df4 <__cxa_atexit@plt+0x3e4878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r6, #2512 @ 0x9d0 │ │ │ │ + orreq ip, r6, #3536 @ 0xdd0 │ │ │ │ bicseq r5, r7, #56, 2 │ │ │ │ bicseq r5, r7, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0x03aad1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1020489,15 +1020489,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f0eb4 <__cxa_atexit@plt+0x3e4938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r6, #288 @ 0x120 │ │ │ │ + orreq ip, r6, #1312 @ 0x520 │ │ │ │ bicseq r5, r7, #120 @ 0x78 │ │ │ │ bicseq r5, r7, #148, 16 @ 0x940000 │ │ │ │ @ instruction: 0x03aad120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1020537,15 +1020537,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f0f74 <__cxa_atexit@plt+0x3e49f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r6, #6720 @ 0x1a40 │ │ │ │ + orreq ip, r6, #10816 @ 0x2a40 │ │ │ │ bicseq r4, r7, #184, 30 @ 0x2e0 │ │ │ │ bicseq r5, r7, #212, 14 @ 0x3500000 │ │ │ │ @ instruction: 0x03aad060 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1020585,15 +1020585,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f1034 <__cxa_atexit@plt+0x3e4ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r6, #46592 @ 0xb600 │ │ │ │ + orreq ip, r6, #62976 @ 0xf600 │ │ │ │ bicseq r4, r7, #248, 28 @ 0xf80 │ │ │ │ bicseq r5, r7, #20, 14 @ 0x500000 │ │ │ │ @ instruction: 0x03aacfa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1023620,15 +1023620,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f3fa0 <__cxa_atexit@plt+0x3e7a24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r6, #5312 @ 0x14c0 │ │ │ │ + orreq r9, r6, #9408 @ 0x24c0 │ │ │ │ bicseq r1, r7, #140, 30 @ 0x230 │ │ │ │ bicseq r2, r7, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0x03aaa034 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1023668,15 +1023668,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f4060 <__cxa_atexit@plt+0x3e7ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r6, #200, 24 @ 0xc800 │ │ │ │ + orreq r9, r6, #8, 26 @ 0x200 │ │ │ │ bicseq r1, r7, #204, 28 @ 0xcc0 │ │ │ │ bicseq r2, r7, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0x03aa9f74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1023716,15 +1023716,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f4120 <__cxa_atexit@plt+0x3e7ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r6, #7936 @ 0x1f00 │ │ │ │ + orreq r9, r6, #24320 @ 0x5f00 │ │ │ │ bicseq r1, r7, #12, 28 @ 0xc0 │ │ │ │ bicseq r2, r7, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0x03aa9eb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1023764,15 +1023764,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f41e0 <__cxa_atexit@plt+0x3e7c64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r6, #108, 22 @ 0x1b000 │ │ │ │ + orreq r9, r6, #172, 22 @ 0x2b000 │ │ │ │ bicseq r1, r7, #76, 26 @ 0x1300 │ │ │ │ bicseq r2, r7, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0x03aa9df4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1026028,15 +1026028,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f6540 <__cxa_atexit@plt+0x3e9fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r6, #1376256 @ 0x150000 │ │ │ │ + orreq r7, r6, #5570560 @ 0x550000 │ │ │ │ bicseq pc, r6, #236, 18 @ 0x3b0000 │ │ │ │ bicseq r0, r7, #8, 4 @ 0x80000000 │ │ │ │ @ instruction: 0x03aa7a94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1026076,15 +1026076,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f6600 <__cxa_atexit@plt+0x3ea084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r6, #36175872 @ 0x2280000 │ │ │ │ + orreq r7, r6, #52953088 @ 0x3280000 │ │ │ │ bicseq pc, r6, #44, 18 @ 0xb0000 │ │ │ │ bicseq r0, r7, #72, 2 │ │ │ │ @ instruction: 0x03aa79d4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1026124,15 +1026124,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f66c0 <__cxa_atexit@plt+0x3ea144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r6, #235929600 @ 0xe100000 │ │ │ │ + orreq r7, r6, #8650752 @ 0x840000 │ │ │ │ bicseq pc, r6, #108, 16 @ 0x6c0000 │ │ │ │ bicseq r0, r7, #136 @ 0x88 │ │ │ │ @ instruction: 0x03aa7914 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1026172,15 +1026172,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f6780 <__cxa_atexit@plt+0x3ea204> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r6, #48234496 @ 0x2e00000 │ │ │ │ + orreq r7, r6, #115343360 @ 0x6e00000 │ │ │ │ bicseq pc, r6, #172, 14 @ 0x2b00000 │ │ │ │ bicseq pc, r6, #200, 30 @ 0x320 │ │ │ │ @ instruction: 0x03aa7854 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1029736,15 +1029736,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f9f30 <__cxa_atexit@plt+0x3ed9b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r6, #2160 @ 0x870 │ │ │ │ + orreq r3, r6, #3184 @ 0xc70 │ │ │ │ bicseq fp, r6, #252, 30 @ 0x3f0 │ │ │ │ bicseq ip, r6, #24, 16 @ 0x180000 │ │ │ │ @ instruction: 0x03aa40a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1029784,15 +1029784,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3f9ff0 <__cxa_atexit@plt+0x3eda74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r6, #252, 26 @ 0x3f00 │ │ │ │ + orreq r3, r6, #60, 28 @ 0x3c0 │ │ │ │ bicseq fp, r6, #60, 30 @ 0xf0 │ │ │ │ bicseq ip, r6, #88, 14 @ 0x1600000 │ │ │ │ @ instruction: 0x03aa3fe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1029832,15 +1029832,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3fa0b0 <__cxa_atexit@plt+0x3edb34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r6, #5312 @ 0x14c0 │ │ │ │ + orreq r3, r6, #9408 @ 0x24c0 │ │ │ │ bicseq fp, r6, #124, 28 @ 0x7c0 │ │ │ │ bicseq ip, r6, #152, 12 @ 0x9800000 │ │ │ │ @ instruction: 0x03aa3f24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1029880,15 +1029880,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3fa170 <__cxa_atexit@plt+0x3edbf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r6, #160, 24 @ 0xa000 │ │ │ │ + orreq r3, r6, #224, 24 @ 0xe000 │ │ │ │ bicseq fp, r6, #188, 26 @ 0x2f00 │ │ │ │ bicseq ip, r6, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0x03aa3e64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1034422,15 +1034422,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3fe868 <__cxa_atexit@plt+0x3f22ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r5, #742391808 @ 0x2c400000 │ │ │ │ + orreq pc, r5, #1010827264 @ 0x3c400000 │ │ │ │ bicseq r7, r6, #196, 12 @ 0xc400000 │ │ │ │ bicseq r7, r6, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0x03a9f76c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1034470,15 +1034470,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3fe928 <__cxa_atexit@plt+0x3f23ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r5, #159383552 @ 0x9800000 │ │ │ │ + orreq pc, r5, #427819008 @ 0x19800000 │ │ │ │ bicseq r7, r6, #4, 12 @ 0x400000 │ │ │ │ bicseq r7, r6, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0x03a9f6ac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1034518,15 +1034518,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3fe9e8 <__cxa_atexit@plt+0x3f246c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r5, #2097152000 @ 0x7d000000 │ │ │ │ + orreq pc, r5, #-1124073472 @ 0xbd000000 │ │ │ │ bicseq r7, r6, #68, 10 @ 0x11000000 │ │ │ │ bicseq r7, r6, #96, 26 @ 0x1800 │ │ │ │ @ instruction: 0x03a9f5ec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1034566,15 +1034566,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3feaa8 <__cxa_atexit@plt+0x3f252c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r5, #671088643 @ 0x28000003 │ │ │ │ + orreq pc, r5, #167772160 @ 0xa000000 │ │ │ │ bicseq r7, r6, #132, 8 @ 0x84000000 │ │ │ │ bicseq r7, r6, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0x03a9f52c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1035384,15 +1035384,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ff770 <__cxa_atexit@plt+0x3f31f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r5, #2883584 @ 0x2c0000 │ │ │ │ + orreq lr, r5, #19660800 @ 0x12c0000 │ │ │ │ bicseq r6, r6, #188, 14 @ 0x2f00000 │ │ │ │ bicseq r6, r6, #216, 30 @ 0x360 │ │ │ │ @ instruction: 0x03a9e864 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1035432,15 +1035432,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ff830 <__cxa_atexit@plt+0x3f32b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r5, #128, 12 @ 0x8000000 │ │ │ │ + orreq lr, r5, #192, 12 @ 0xc000000 │ │ │ │ bicseq r6, r6, #252, 12 @ 0xfc00000 │ │ │ │ bicseq r6, r6, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0x03a9e7a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1035480,15 +1035480,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ff8f0 <__cxa_atexit@plt+0x3f3374> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r5, #901775360 @ 0x35c00000 │ │ │ │ + orreq lr, r5, #24117248 @ 0x1700000 │ │ │ │ bicseq r6, r6, #60, 12 @ 0x3c00000 │ │ │ │ bicseq r6, r6, #88, 28 @ 0x580 │ │ │ │ @ instruction: 0x03a9e6e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1035528,15 +1035528,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 3ff9b0 <__cxa_atexit@plt+0x3f3434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq lr, r5, #36, 10 @ 0x9000000 │ │ │ │ + orreq lr, r5, #100, 10 @ 0x19000000 │ │ │ │ bicseq r6, r6, #124, 10 @ 0x1f000000 │ │ │ │ bicseq r6, r6, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0x03a9e624 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1039515,15 +1039515,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4037fc <__cxa_atexit@plt+0x3f7280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r5, #235929600 @ 0xe100000 │ │ │ │ + orreq sl, r5, #8650752 @ 0x840000 │ │ │ │ bicseq r2, r6, #48, 14 @ 0xc00000 │ │ │ │ bicseq r2, r6, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0x03a9a7d8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1039563,15 +1039563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4038bc <__cxa_atexit@plt+0x3f7340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r5, #90177536 @ 0x5600000 │ │ │ │ + orreq sl, r5, #157286400 @ 0x9600000 │ │ │ │ bicseq r2, r6, #112, 12 @ 0x7000000 │ │ │ │ bicseq r2, r6, #140, 28 @ 0x8c0 │ │ │ │ @ instruction: 0x03a9a718 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1039611,15 +1039611,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 40397c <__cxa_atexit@plt+0x3f7400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r5, #725614592 @ 0x2b400000 │ │ │ │ + orreq sl, r5, #994050048 @ 0x3b400000 │ │ │ │ bicseq r2, r6, #176, 10 @ 0x2c000000 │ │ │ │ bicseq r2, r6, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0x03a9a658 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1039659,15 +1039659,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 403a3c <__cxa_atexit@plt+0x3f74c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r5, #-100663296 @ 0xfa000000 │ │ │ │ + orreq sl, r5, #243269632 @ 0xe800000 │ │ │ │ bicseq r2, r6, #240, 8 @ 0xf0000000 │ │ │ │ bicseq r2, r6, #12, 26 @ 0x300 │ │ │ │ @ instruction: 0x03a9a598 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1043283,15 +1043283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4072dc <__cxa_atexit@plt+0x3fad60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r5, #25344 @ 0x6300 │ │ │ │ + orreq r6, r5, #41728 @ 0xa300 │ │ │ │ bicseq lr, r5, #80, 24 @ 0x5000 │ │ │ │ bicseq pc, r5, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0x03a96cf8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1043331,15 +1043331,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 40739c <__cxa_atexit@plt+0x3fae20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r5, #216, 22 @ 0x36000 │ │ │ │ + orreq r6, r5, #24, 24 @ 0x1800 │ │ │ │ bicseq lr, r5, #144, 22 @ 0x24000 │ │ │ │ bicseq pc, r5, #172, 6 @ 0xb0000002 │ │ │ │ @ instruction: 0x03a96c38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1043379,15 +1043379,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 40745c <__cxa_atexit@plt+0x3faee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r5, #48128 @ 0xbc00 │ │ │ │ + orreq r6, r5, #113664 @ 0x1bc00 │ │ │ │ bicseq lr, r5, #208, 20 @ 0xd0000 │ │ │ │ bicseq pc, r5, #236, 4 @ 0xc000000e │ │ │ │ @ instruction: 0x03a96b78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1043427,15 +1043427,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 40751c <__cxa_atexit@plt+0x3fafa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r5, #124, 20 @ 0x7c000 │ │ │ │ + orreq r6, r5, #188, 20 @ 0xbc000 │ │ │ │ bicseq lr, r5, #16, 20 @ 0x10000 │ │ │ │ bicseq pc, r5, #44, 4 @ 0xc0000002 │ │ │ │ @ instruction: 0x03a96ab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1045853,15 +1045853,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 409b04 <__cxa_atexit@plt+0x3fd588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #-1660944384 @ 0x9d000000 │ │ │ │ + orreq r4, r5, #-587202560 @ 0xdd000000 │ │ │ │ bicseq ip, r5, #40, 8 @ 0x28000000 │ │ │ │ bicseq ip, r5, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0x03a944d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1045901,15 +1045901,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 409bc4 <__cxa_atexit@plt+0x3fd648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #301989888 @ 0x12000000 │ │ │ │ + orreq r4, r5, #1375731712 @ 0x52000000 │ │ │ │ bicseq ip, r5, #104, 6 @ 0xa0000001 │ │ │ │ bicseq ip, r5, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0x03a94410 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1045949,15 +1045949,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 409c84 <__cxa_atexit@plt+0x3fd708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #-1543503871 @ 0xa4000001 │ │ │ │ + orreq r4, r5, #-1543503870 @ 0xa4000002 │ │ │ │ bicseq ip, r5, #168, 4 @ 0x8000000a │ │ │ │ bicseq ip, r5, #196, 20 @ 0xc4000 │ │ │ │ @ instruction: 0x03a94350 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1045997,15 +1045997,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 409d44 <__cxa_atexit@plt+0x3fd7c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r5, #1610612747 @ 0x6000000b │ │ │ │ + orreq r4, r5, #1610612751 @ 0x6000000f │ │ │ │ bicseq ip, r5, #232, 2 @ 0x3a │ │ │ │ bicseq ip, r5, #4, 20 @ 0x4000 │ │ │ │ @ instruction: 0x03a94290 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1107820,15 +1107820,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 446340 <__cxa_atexit@plt+0x439dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r1, #49920 @ 0xc300 │ │ │ │ + orreq r7, r1, #3, 26 @ 0xc0 │ │ │ │ bicseq pc, r1, #236, 22 @ 0x3b000 │ │ │ │ bicseq r0, r2, #8, 8 @ 0x8000000 │ │ │ │ @ instruction: 0x03a57c94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1107868,15 +1107868,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 446400 <__cxa_atexit@plt+0x439e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r1, #56, 24 @ 0x3800 │ │ │ │ + orreq r7, r1, #120, 24 @ 0x7800 │ │ │ │ bicseq pc, r1, #44, 22 @ 0xb000 │ │ │ │ bicseq r0, r2, #72, 6 @ 0x20000001 │ │ │ │ @ instruction: 0x03a57bd4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1107916,15 +1107916,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4464c0 <__cxa_atexit@plt+0x439f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r1, #146432 @ 0x23c00 │ │ │ │ + orreq r7, r1, #211968 @ 0x33c00 │ │ │ │ bicseq pc, r1, #108, 20 @ 0x6c000 │ │ │ │ bicseq r0, r2, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0x03a57b14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1107964,15 +1107964,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 446580 <__cxa_atexit@plt+0x43a004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r1, #220, 20 @ 0xdc000 │ │ │ │ + orreq r7, r1, #28, 22 @ 0x7000 │ │ │ │ bicseq pc, r1, #172, 18 @ 0x2b0000 │ │ │ │ bicseq r0, r2, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0x03a57a54 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1112963,15 +1112963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 44b39c <__cxa_atexit@plt+0x43ee20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r1, #51456 @ 0xc900 │ │ │ │ + orreq r2, r1, #576 @ 0x240 │ │ │ │ bicseq sl, r1, #144, 22 @ 0x24000 │ │ │ │ bicseq fp, r1, #172, 6 @ 0xb0000002 │ │ │ │ @ instruction: 0x03a52c38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1113011,15 +1113011,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 44b45c <__cxa_atexit@plt+0x43eee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r1, #15872 @ 0x3e00 │ │ │ │ + orreq r2, r1, #32256 @ 0x7e00 │ │ │ │ bicseq sl, r1, #208, 20 @ 0xd0000 │ │ │ │ bicseq fp, r1, #236, 4 @ 0xc000000e │ │ │ │ @ instruction: 0x03a52b78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1113059,15 +1113059,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 44b51c <__cxa_atexit@plt+0x43efa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r1, #152576 @ 0x25400 │ │ │ │ + orreq r2, r1, #218112 @ 0x35400 │ │ │ │ bicseq sl, r1, #16, 20 @ 0x10000 │ │ │ │ bicseq fp, r1, #44, 4 @ 0xc0000002 │ │ │ │ @ instruction: 0x03a52ab8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1113107,15 +1113107,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 44b5dc <__cxa_atexit@plt+0x43f060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r1, #925696 @ 0xe2000 │ │ │ │ + orreq r2, r1, #34816 @ 0x8800 │ │ │ │ bicseq sl, r1, #80, 18 @ 0x140000 │ │ │ │ bicseq fp, r1, #108, 2 │ │ │ │ @ instruction: 0x03a529f8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1115901,15 +1115901,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 44e184 <__cxa_atexit@plt+0x441c08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r0, #268 @ 0x10c │ │ │ │ + orreq pc, r0, #524 @ 0x20c │ │ │ │ bicseq r7, r1, #168, 26 @ 0x2a00 │ │ │ │ bicseq r8, r1, #196, 10 @ 0x31000000 │ │ │ │ @ instruction: 0x03a4fe50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1115949,15 +1115949,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 44e244 <__cxa_atexit@plt+0x441cc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r0, #184, 28 @ 0xb80 │ │ │ │ + orreq pc, r0, #248, 28 @ 0xf80 │ │ │ │ bicseq r7, r1, #232, 24 @ 0xe800 │ │ │ │ bicseq r8, r1, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0x03a4fd90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1115997,15 +1115997,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 44e304 <__cxa_atexit@plt+0x441d88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r0, #15, 28 @ 0xf0 │ │ │ │ + orreq pc, r0, #1264 @ 0x4f0 │ │ │ │ bicseq r7, r1, #40, 24 @ 0x2800 │ │ │ │ bicseq r8, r1, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0x03a4fcd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1116045,15 +1116045,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 44e3c4 <__cxa_atexit@plt+0x441e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq pc, r0, #92, 26 @ 0x1700 │ │ │ │ + orreq pc, r0, #156, 26 @ 0x2700 │ │ │ │ bicseq r7, r1, #104, 22 @ 0x1a000 │ │ │ │ bicseq r8, r1, #132, 6 @ 0x10000002 │ │ │ │ @ instruction: 0x03a4fc10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1119538,15 +1119538,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 451a58 <__cxa_atexit@plt+0x4454dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, #219152384 @ 0xd100000 │ │ │ │ + orreq ip, r0, #4456448 @ 0x440000 │ │ │ │ bicseq r4, r1, #212, 8 @ 0xd4000000 │ │ │ │ bicseq r4, r1, #240, 24 @ 0xf000 │ │ │ │ @ instruction: 0x03a4c57c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1119586,15 +1119586,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 451b18 <__cxa_atexit@plt+0x44559c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, #73400320 @ 0x4600000 │ │ │ │ + orreq ip, r0, #140509184 @ 0x8600000 │ │ │ │ bicseq r4, r1, #20, 8 @ 0x14000000 │ │ │ │ bicseq r4, r1, #48, 24 @ 0x3000 │ │ │ │ @ instruction: 0x03a4c4bc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1119634,15 +1119634,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 451bd8 <__cxa_atexit@plt+0x44565c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, #658505728 @ 0x27400000 │ │ │ │ + orreq ip, r0, #926941184 @ 0x37400000 │ │ │ │ bicseq r4, r1, #84, 6 @ 0x50000001 │ │ │ │ bicseq r4, r1, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0x03a4c3fc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1119682,15 +1119682,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 451c98 <__cxa_atexit@plt+0x44571c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, #-369098752 @ 0xea000000 │ │ │ │ + orreq ip, r0, #176160768 @ 0xa800000 │ │ │ │ bicseq r4, r1, #148, 4 @ 0x40000009 │ │ │ │ bicseq r4, r1, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0x03a4c33c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1122276,15 +1122276,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 454520 <__cxa_atexit@plt+0x447fa4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #27392 @ 0x6b00 │ │ │ │ + orreq r9, r0, #43776 @ 0xab00 │ │ │ │ bicseq r1, r1, #12, 20 @ 0xc000 │ │ │ │ bicseq r2, r1, #40, 4 @ 0x80000002 │ │ │ │ @ instruction: 0x03a49ab4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1122324,15 +1122324,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4545e0 <__cxa_atexit@plt+0x448064> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #224, 22 @ 0x38000 │ │ │ │ + orreq r9, r0, #32, 24 @ 0x2000 │ │ │ │ bicseq r1, r1, #76, 18 @ 0x130000 │ │ │ │ bicseq r2, r1, #104, 2 │ │ │ │ @ instruction: 0x03a499f4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1122372,15 +1122372,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4546a0 <__cxa_atexit@plt+0x448124> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #56320 @ 0xdc00 │ │ │ │ + orreq r9, r0, #121856 @ 0x1dc00 │ │ │ │ bicseq r1, r1, #140, 16 @ 0x8c0000 │ │ │ │ bicseq r2, r1, #168 @ 0xa8 │ │ │ │ @ instruction: 0x03a49934 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1122420,15 +1122420,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 454760 <__cxa_atexit@plt+0x4481e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #132, 20 @ 0x84000 │ │ │ │ + orreq r9, r0, #196, 20 @ 0xc4000 │ │ │ │ bicseq r1, r1, #204, 14 @ 0x3300000 │ │ │ │ bicseq r1, r1, #232, 30 @ 0x3a0 │ │ │ │ @ instruction: 0x03a49874 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1125256,15 +1125256,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4573b0 <__cxa_atexit@plt+0x44ae34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #976 @ 0x3d0 │ │ │ │ + orreq r6, r0, #2000 @ 0x7d0 │ │ │ │ bicseq lr, r0, #124, 22 @ 0x1f000 │ │ │ │ bicseq pc, r0, #152, 6 @ 0x60000002 │ │ │ │ @ instruction: 0x03a46c24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1125304,15 +1125304,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 457470 <__cxa_atexit@plt+0x44aef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #11392 @ 0x2c80 │ │ │ │ + orreq r6, r0, #15488 @ 0x3c80 │ │ │ │ bicseq lr, r0, #188, 20 @ 0xbc000 │ │ │ │ bicseq pc, r0, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0x03a46b64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1125352,15 +1125352,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 457530 <__cxa_atexit@plt+0x44afb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #576 @ 0x240 │ │ │ │ + orreq r6, r0, #4672 @ 0x1240 │ │ │ │ bicseq lr, r0, #252, 18 @ 0x3f0000 │ │ │ │ bicseq pc, r0, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0x03a46aa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1125400,15 +1125400,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4575f0 <__cxa_atexit@plt+0x44b074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #22016 @ 0x5600 │ │ │ │ + orreq r6, r0, #38400 @ 0x9600 │ │ │ │ bicseq lr, r0, #60, 18 @ 0xf0000 │ │ │ │ bicseq pc, r0, #88, 2 │ │ │ │ @ instruction: 0x03a469e4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1128184,15 +1128184,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 45a170 <__cxa_atexit@plt+0x44dbf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #223 @ 0xdf │ │ │ │ + orreq r4, r0, #-1073741817 @ 0xc0000007 │ │ │ │ bicseq fp, r0, #188, 26 @ 0x2f00 │ │ │ │ bicseq ip, r0, #216, 10 @ 0x36000000 │ │ │ │ @ instruction: 0x03a43e64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1128232,15 +1128232,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 45a230 <__cxa_atexit@plt+0x44dcb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #84 @ 0x54 │ │ │ │ + orreq r4, r0, #148 @ 0x94 │ │ │ │ bicseq fp, r0, #252, 24 @ 0xfc00 │ │ │ │ bicseq ip, r0, #24, 10 @ 0x6000000 │ │ │ │ @ instruction: 0x03a43da4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1128280,15 +1128280,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 45a2f0 <__cxa_atexit@plt+0x44dd74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #684 @ 0x2ac │ │ │ │ + orreq r3, r0, #940 @ 0x3ac │ │ │ │ bicseq fp, r0, #60, 24 @ 0x3c00 │ │ │ │ bicseq ip, r0, #88, 8 @ 0x58000000 │ │ │ │ @ instruction: 0x03a43ce4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1128328,15 +1128328,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 45a3b0 <__cxa_atexit@plt+0x44de34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #248, 28 @ 0xf80 │ │ │ │ + orreq r3, r0, #56, 30 @ 0xe0 │ │ │ │ bicseq fp, r0, #124, 22 @ 0x1f000 │ │ │ │ bicseq ip, r0, #152, 6 @ 0x60000002 │ │ │ │ @ instruction: 0x03a43c24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1142336,15 +1142336,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 467e90 <__cxa_atexit@plt+0x45b914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #553648128 @ 0x21000000 │ │ │ │ + cmneq pc, #1627389952 @ 0x61000000 │ │ │ │ biceq lr, pc, #156 @ 0x9c │ │ │ │ biceq lr, pc, #184, 16 @ 0xb80000 │ │ │ │ @ instruction: 0x03a36144 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1142384,15 +1142384,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 467f50 <__cxa_atexit@plt+0x45b9d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #1476395010 @ 0x58000002 │ │ │ │ + cmneq pc, #1476395011 @ 0x58000003 │ │ │ │ biceq sp, pc, #220, 30 @ 0x370 │ │ │ │ biceq lr, pc, #248, 14 @ 0x3e00000 │ │ │ │ @ instruction: 0x03a36084 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1142432,15 +1142432,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 468010 <__cxa_atexit@plt+0x45ba94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #-805306354 @ 0xd000000e │ │ │ │ + cmneq pc, #-1275068416 @ 0xb4000000 │ │ │ │ biceq sp, pc, #28, 30 @ 0x70 │ │ │ │ biceq lr, pc, #56, 14 @ 0xe00000 │ │ │ │ @ instruction: 0x03a35fc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1142480,15 +1142480,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4680d0 <__cxa_atexit@plt+0x45bb54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #-1610612733 @ 0xa0000003 │ │ │ │ + cmneq pc, #-1610612729 @ 0xa0000007 │ │ │ │ biceq sp, pc, #92, 28 @ 0x5c0 │ │ │ │ biceq lr, pc, #120, 12 @ 0x7800000 │ │ │ │ @ instruction: 0x03a35f04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1147007,15 +1147007,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 46c78c <__cxa_atexit@plt+0x460210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #138240 @ 0x21c00 │ │ │ │ + cmneq pc, #203776 @ 0x31c00 │ │ │ │ biceq r9, pc, #160, 14 @ 0x2800000 │ │ │ │ biceq r9, pc, #188, 30 @ 0x2f0 │ │ │ │ @ instruction: 0x03a31848 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1147055,15 +1147055,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 46c84c <__cxa_atexit@plt+0x4602d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #252, 20 @ 0xfc000 │ │ │ │ + cmneq pc, #60, 22 @ 0xf000 │ │ │ │ biceq r9, pc, #224, 12 @ 0xe000000 │ │ │ │ biceq r9, pc, #252, 28 @ 0xfc0 │ │ │ │ @ instruction: 0x03a31788 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1147103,15 +1147103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 46c90c <__cxa_atexit@plt+0x460390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #339968 @ 0x53000 │ │ │ │ + cmneq pc, #602112 @ 0x93000 │ │ │ │ biceq r9, pc, #32, 12 @ 0x2000000 │ │ │ │ biceq r9, pc, #60, 28 @ 0x3c0 │ │ │ │ @ instruction: 0x03a316c8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1147151,15 +1147151,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 46c9cc <__cxa_atexit@plt+0x460450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #160, 18 @ 0x280000 │ │ │ │ + cmneq pc, #224, 18 @ 0x380000 │ │ │ │ biceq r9, pc, #96, 10 @ 0x18000000 │ │ │ │ biceq r9, pc, #124, 26 @ 0x1f00 │ │ │ │ @ instruction: 0x03a31608 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1147545,15 +1147545,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 46cff4 <__cxa_atexit@plt+0x460a78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #67108866 @ 0x4000002 │ │ │ │ + cmneq pc, #67108867 @ 0x4000003 │ │ │ │ biceq r8, pc, #56, 30 @ 0xe0 │ │ │ │ biceq r9, pc, #84, 14 @ 0x1500000 │ │ │ │ @ instruction: 0x03a30fe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1147593,15 +1147593,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 46d0b4 <__cxa_atexit@plt+0x460b38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #1610612751 @ 0x6000000f │ │ │ │ + cmneq pc, #-671088640 @ 0xd8000000 │ │ │ │ biceq r8, pc, #120, 28 @ 0x780 │ │ │ │ biceq r9, pc, #148, 12 @ 0x9400000 │ │ │ │ @ instruction: 0x03a30f20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1147641,15 +1147641,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 46d174 <__cxa_atexit@plt+0x460bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #-805306364 @ 0xd0000004 │ │ │ │ + cmneq pc, #-805306360 @ 0xd0000008 │ │ │ │ biceq r8, pc, #184, 26 @ 0x2e00 │ │ │ │ biceq r9, pc, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0x03a30e60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1147689,15 +1147689,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 46d234 <__cxa_atexit@plt+0x460cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #-2147483610 @ 0x80000026 │ │ │ │ + cmneq pc, #-2147483594 @ 0x80000036 │ │ │ │ biceq r8, pc, #248, 24 @ 0xf800 │ │ │ │ biceq r9, pc, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0x03a30da0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1150637,15 +1150637,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 470044 <__cxa_atexit@plt+0x463ac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #1275068418 @ 0x4c000002 │ │ │ │ + cmneq lr, #1275068419 @ 0x4c000003 │ │ │ │ biceq r5, pc, #232, 28 @ 0xe80 │ │ │ │ biceq r6, pc, #4, 14 @ 0x100000 │ │ │ │ @ instruction: 0x03a2df90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1150685,15 +1150685,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 470104 <__cxa_atexit@plt+0x463b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #8, 6 @ 0x20000000 │ │ │ │ + cmneq lr, #72, 6 @ 0x20000001 │ │ │ │ biceq r5, pc, #40, 28 @ 0x280 │ │ │ │ biceq r6, pc, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0x03a2ded0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1150733,15 +1150733,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4701c4 <__cxa_atexit@plt+0x463c48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #-268435451 @ 0xf0000005 │ │ │ │ + cmneq lr, #-268435447 @ 0xf0000009 │ │ │ │ biceq r5, pc, #104, 26 @ 0x1a00 │ │ │ │ biceq r6, pc, #132, 10 @ 0x21000000 │ │ │ │ @ instruction: 0x03a2de10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1150781,15 +1150781,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 470284 <__cxa_atexit@plt+0x463d08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #172, 2 @ 0x2b │ │ │ │ + cmneq lr, #236, 2 @ 0x3b │ │ │ │ biceq r5, pc, #168, 24 @ 0xa800 │ │ │ │ biceq r6, pc, #196, 8 @ 0xc4000000 │ │ │ │ @ instruction: 0x03a2dd50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1154133,15 +1154133,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4736e4 <__cxa_atexit@plt+0x467168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #5440 @ 0x1540 │ │ │ │ + cmneq lr, #9536 @ 0x2540 │ │ │ │ biceq r2, pc, #72, 16 @ 0x480000 │ │ │ │ biceq r3, pc, #100 @ 0x64 │ │ │ │ @ instruction: 0x03a2a8f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1154181,15 +1154181,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4737a4 <__cxa_atexit@plt+0x467228> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #51712 @ 0xca00 │ │ │ │ + cmneq lr, #640 @ 0x280 │ │ │ │ biceq r2, pc, #136, 14 @ 0x2200000 │ │ │ │ biceq r2, pc, #164, 30 @ 0x290 │ │ │ │ @ instruction: 0x03a2a830 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1154229,15 +1154229,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 473864 <__cxa_atexit@plt+0x4672e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #8448 @ 0x2100 │ │ │ │ + cmneq lr, #24832 @ 0x6100 │ │ │ │ biceq r2, pc, #200, 12 @ 0xc800000 │ │ │ │ biceq r2, pc, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0x03a2a770 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1154277,15 +1154277,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 473924 <__cxa_atexit@plt+0x4673a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #112640 @ 0x1b800 │ │ │ │ + cmneq lr, #178176 @ 0x2b800 │ │ │ │ biceq r2, pc, #8, 12 @ 0x800000 │ │ │ │ biceq r2, pc, #36, 28 @ 0x240 │ │ │ │ @ instruction: 0x03a2a6b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1163264,15 +1163264,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 47c590 <__cxa_atexit@plt+0x470014> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #11, 30 @ 0x2c │ │ │ │ + cmneq lr, #300 @ 0x12c │ │ │ │ biceq r9, lr, #156, 18 @ 0x270000 │ │ │ │ biceq sl, lr, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0x03a21a44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1163312,15 +1163312,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 47c650 <__cxa_atexit@plt+0x4700d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #128, 28 @ 0x800 │ │ │ │ + cmneq lr, #192, 28 @ 0xc00 │ │ │ │ biceq r9, lr, #220, 16 @ 0xdc0000 │ │ │ │ biceq sl, lr, #248 @ 0xf8 │ │ │ │ @ instruction: 0x03a21984 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1163360,15 +1163360,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 47c710 <__cxa_atexit@plt+0x470194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #13760 @ 0x35c0 │ │ │ │ + cmneq lr, #368 @ 0x170 │ │ │ │ biceq r9, lr, #28, 16 @ 0x1c0000 │ │ │ │ biceq sl, lr, #56 @ 0x38 │ │ │ │ @ instruction: 0x03a218c4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1163408,15 +1163408,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 47c7d0 <__cxa_atexit@plt+0x470254> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #36, 26 @ 0x900 │ │ │ │ + cmneq lr, #100, 26 @ 0x1900 │ │ │ │ biceq r9, lr, #92, 14 @ 0x1700000 │ │ │ │ biceq r9, lr, #120, 30 @ 0x1e0 │ │ │ │ @ instruction: 0x03a21804 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1169304,15 +1169304,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4823f0 <__cxa_atexit@plt+0x475e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #1073741827 @ 0x40000003 │ │ │ │ + cmneq sp, #1073741843 @ 0x40000013 │ │ │ │ biceq r3, lr, #60, 22 @ 0xf000 │ │ │ │ biceq r4, lr, #88, 6 @ 0x60000001 │ │ │ │ @ instruction: 0x03a1bbe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1169352,15 +1169352,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4824b0 <__cxa_atexit@plt+0x475f34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #130 @ 0x82 │ │ │ │ + cmneq sp, #194 @ 0xc2 │ │ │ │ biceq r3, lr, #124, 20 @ 0x7c000 │ │ │ │ biceq r4, lr, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0x03a1bb24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1169400,15 +1169400,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 482570 <__cxa_atexit@plt+0x475ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #868 @ 0x364 │ │ │ │ + cmneq sp, #25 │ │ │ │ biceq r3, lr, #188, 18 @ 0x2f0000 │ │ │ │ biceq r4, lr, #216, 2 @ 0x36 │ │ │ │ @ instruction: 0x03a1ba64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1169448,15 +1169448,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 482630 <__cxa_atexit@plt+0x4760b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #38, 30 @ 0x98 │ │ │ │ + cmneq sp, #408 @ 0x198 │ │ │ │ biceq r3, lr, #252, 16 @ 0xfc0000 │ │ │ │ biceq r4, lr, #24, 2 │ │ │ │ @ instruction: 0x03a1b9a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1171371,15 +1171371,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 48443c <__cxa_atexit@plt+0x477ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #-1073741816 @ 0xc0000008 │ │ │ │ + cmneq sp, #-1073741800 @ 0xc0000018 │ │ │ │ biceq r1, lr, #240, 20 @ 0xf0000 │ │ │ │ biceq r2, lr, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0x03a19b98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1171419,15 +1171419,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4844fc <__cxa_atexit@plt+0x477f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #152 @ 0x98 │ │ │ │ + cmneq sp, #216 @ 0xd8 │ │ │ │ biceq r1, lr, #48, 20 @ 0x30000 │ │ │ │ biceq r2, lr, #76, 4 @ 0xc0000004 │ │ │ │ @ instruction: 0x03a19ad8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1171467,15 +1171467,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4845bc <__cxa_atexit@plt+0x478040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #956 @ 0x3bc │ │ │ │ + cmneq sp, #47 @ 0x2f │ │ │ │ biceq r1, lr, #112, 18 @ 0x1c0000 │ │ │ │ biceq r2, lr, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0x03a19a18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1171515,15 +1171515,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 48467c <__cxa_atexit@plt+0x478100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #60, 30 @ 0xf0 │ │ │ │ + cmneq sp, #124, 30 @ 0x1f0 │ │ │ │ biceq r1, lr, #176, 16 @ 0xb00000 │ │ │ │ biceq r2, lr, #204 @ 0xcc │ │ │ │ @ instruction: 0x03a19958 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1177030,15 +1177030,15 @@ │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ ldr fp, [sp, #140] @ 0x8c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @ instruction: 0x03a18ba4 │ │ │ │ - cmneq sp, #52, 10 @ 0xd000000 │ │ │ │ + cmneq sp, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r7, [r5, #172] @ 0xac │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ ldr r2, [r5, #148] @ 0x94 │ │ │ │ ldr ip, [r5, #152] @ 0x98 │ │ │ │ @@ -1178483,27 +1178483,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 3ee0c4 <__cxa_atexit@plt+0x3e1b48> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x03a34370 │ │ │ │ - cmneq sp, #140, 28 @ 0x8c0 │ │ │ │ + cmneq sp, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 48b378 <__cxa_atexit@plt+0x47edfc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 48b37c <__cxa_atexit@plt+0x47ee00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq fp, sp, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0x03a34340 │ │ │ │ - cmneq sp, #100, 28 @ 0x640 │ │ │ │ + cmneq sp, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 48b3d0 <__cxa_atexit@plt+0x47ee54> │ │ │ │ ldr r3, [r5, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #52] @ 48b3dc <__cxa_atexit@plt+0x47ee60> │ │ │ │ @@ -1178521,27 +1178521,27 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff983c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq fp, sp, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0x03a342d8 │ │ │ │ - cmneq sp, #4, 28 @ 0x40 │ │ │ │ + cmneq sp, #68, 28 @ 0x440 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 48b410 <__cxa_atexit@plt+0x47ee94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 48b414 <__cxa_atexit@plt+0x47ee98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq fp, sp, #12, 20 @ 0xc000 │ │ │ │ @ instruction: 0x03a342a8 │ │ │ │ - cmneq sp, #220, 26 @ 0x3700 │ │ │ │ + cmneq sp, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 48b468 <__cxa_atexit@plt+0x47eeec> │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #52] @ 48b474 <__cxa_atexit@plt+0x47eef8> │ │ │ │ @@ -1178559,25 +1178559,25 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff97e0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq fp, sp, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0x03a34240 │ │ │ │ - cmneq sp, #124, 26 @ 0x1f00 │ │ │ │ + cmneq sp, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 48b4a4 <__cxa_atexit@plt+0x47ef28> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 3e116c <__cxa_atexit@plt+0x3d4bf0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x03a34218 │ │ │ │ - cmneq sp, #92, 26 @ 0x1700 │ │ │ │ + cmneq sp, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 48b4f8 <__cxa_atexit@plt+0x47ef7c> │ │ │ │ ldr r3, [r5, #124] @ 0x7c │ │ │ │ ldr r2, [pc, #52] @ 48b504 <__cxa_atexit@plt+0x47ef88> │ │ │ │ @@ -1178595,15 +1178595,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff978c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq fp, sp, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0x03a341b0 │ │ │ │ - cmneq sp, #252, 24 @ 0xfc00 │ │ │ │ + cmneq sp, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 48b560 <__cxa_atexit@plt+0x47efe4> │ │ │ │ ldr r3, [r5, #128] @ 0x80 │ │ │ │ ldr r2, [pc, #52] @ 48b56c <__cxa_atexit@plt+0x47eff0> │ │ │ │ @@ -1178621,15 +1178621,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff9760 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq fp, sp, #160, 2 @ 0x28 │ │ │ │ @ instruction: 0x03a34148 │ │ │ │ - cmneq sp, #156, 24 @ 0x9c00 │ │ │ │ + cmneq sp, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 48b5c8 <__cxa_atexit@plt+0x47f04c> │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ ldr r2, [pc, #52] @ 48b5d4 <__cxa_atexit@plt+0x47f058> │ │ │ │ @@ -1178647,15 +1178647,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff9734 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq fp, sp, #56, 2 │ │ │ │ @ instruction: 0x03a340e0 │ │ │ │ - cmneq sp, #64, 24 @ 0x4000 │ │ │ │ + cmneq sp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 48b630 <__cxa_atexit@plt+0x47f0b4> │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [pc, #52] @ 48b63c <__cxa_atexit@plt+0x47f0c0> │ │ │ │ @@ -1178673,15 +1178673,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff9708 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq fp, sp, #208 @ 0xd0 │ │ │ │ @ instruction: 0x03a34078 │ │ │ │ - cmneq sp, #228, 22 @ 0x39000 │ │ │ │ + cmneq sp, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 48b698 <__cxa_atexit@plt+0x47f11c> │ │ │ │ ldr r3, [r5, #140] @ 0x8c │ │ │ │ ldr r2, [pc, #52] @ 48b6a4 <__cxa_atexit@plt+0x47f128> │ │ │ │ @@ -1178699,37 +1178699,37 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff96dc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq fp, sp, #132, 14 @ 0x2100000 │ │ │ │ @ instruction: 0x03a34010 │ │ │ │ - cmneq sp, #136, 22 @ 0x22000 │ │ │ │ + cmneq sp, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 48b6d4 <__cxa_atexit@plt+0x47f158> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #144] @ 0x90 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 3e3a44 <__cxa_atexit@plt+0x3d74c8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ @ instruction: 0x03a33fe8 │ │ │ │ - cmneq sp, #108, 22 @ 0x1b000 │ │ │ │ + cmneq sp, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 48b700 <__cxa_atexit@plt+0x47f184> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 48b704 <__cxa_atexit@plt+0x47f188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq fp, sp, #28, 14 @ 0x700000 │ │ │ │ @ instruction: 0x03a33fb8 │ │ │ │ - cmneq sp, #72, 22 @ 0x12000 │ │ │ │ + cmneq sp, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 48b774 <__cxa_atexit@plt+0x47f1f8> │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #80] @ 48b780 <__cxa_atexit@plt+0x47f204> │ │ │ │ @@ -1178755,28 +1178755,28 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff9658 │ │ │ │ @ instruction: 0xffff968c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ biceq fp, sp, #168, 12 @ 0xa800000 │ │ │ │ @ instruction: 0x03a27e00 │ │ │ │ - cmneq sp, #204, 20 @ 0xcc000 │ │ │ │ + cmneq sp, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 48b7bc <__cxa_atexit@plt+0x47f240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #8] @ 48b7c0 <__cxa_atexit@plt+0x47f244> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq sl, sp, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0x03a1707c │ │ │ │ - cmneq sp, #164, 20 @ 0xa4000 │ │ │ │ + cmneq sp, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #172 @ 0xac │ │ │ │ cmp r6, r3 │ │ │ │ bhi 48ba38 <__cxa_atexit@plt+0x47f4bc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -1182282,15 +1182282,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 48eeb8 <__cxa_atexit@plt+0x48293c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq ip, #2359296 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ + cmnpeq ip, #19136512 @ p-variant is OBSOLETE @ 0x1240000 │ │ │ │ biceq r7, sp, #116 @ 0x74 │ │ │ │ biceq r7, sp, #144, 16 @ 0x900000 │ │ │ │ moveq pc, #28, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1182330,15 +1182330,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 48ef78 <__cxa_atexit@plt+0x4829fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq ip, #132120576 @ p-variant is OBSOLETE @ 0x7e00000 │ │ │ │ + cmnpeq ip, #199229440 @ p-variant is OBSOLETE @ 0xbe00000 │ │ │ │ biceq r6, sp, #180, 30 @ 0x2d0 │ │ │ │ biceq r7, sp, #208, 14 @ 0x3400000 │ │ │ │ moveq pc, #92 @ 0x5c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1182378,15 +1182378,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 48f038 <__cxa_atexit@plt+0x482abc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq ip, #893386752 @ p-variant is OBSOLETE @ 0x35400000 │ │ │ │ + cmnpeq ip, #22020096 @ p-variant is OBSOLETE @ 0x1500000 │ │ │ │ biceq r6, sp, #244, 28 @ 0xf40 │ │ │ │ biceq r7, sp, #16, 14 @ 0x400000 │ │ │ │ moveq lr, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1182426,15 +1182426,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 48f0f8 <__cxa_atexit@plt+0x482b7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq ip, #142606336 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ + cmnpeq ip, #411041792 @ p-variant is OBSOLETE @ 0x18800000 │ │ │ │ biceq r6, sp, #52, 28 @ 0x340 │ │ │ │ biceq r7, sp, #80, 12 @ 0x5000000 │ │ │ │ moveq lr, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1184931,15 +1184931,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49181c <__cxa_atexit@plt+0x4852a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #7, 28 @ 0x70 │ │ │ │ + cmneq ip, #1136 @ 0x470 │ │ │ │ biceq r4, sp, #16, 14 @ 0x400000 │ │ │ │ biceq r4, sp, #44, 30 @ 0xb0 │ │ │ │ moveq ip, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1184979,15 +1184979,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4918dc <__cxa_atexit@plt+0x485360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #124, 26 @ 0x1f00 │ │ │ │ + cmneq ip, #188, 26 @ 0x2f00 │ │ │ │ biceq r4, sp, #80, 12 @ 0x5000000 │ │ │ │ biceq r4, sp, #108, 28 @ 0x6c0 │ │ │ │ moveq ip, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1185027,15 +1185027,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49199c <__cxa_atexit@plt+0x485420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #54016 @ 0xd300 │ │ │ │ + cmneq ip, #1216 @ 0x4c0 │ │ │ │ biceq r4, sp, #144, 10 @ 0x24000000 │ │ │ │ biceq r4, sp, #172, 26 @ 0x2b00 │ │ │ │ moveq ip, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1185075,15 +1185075,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 491a5c <__cxa_atexit@plt+0x4854e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #32, 24 @ 0x2000 │ │ │ │ + cmneq ip, #96, 24 @ 0x6000 │ │ │ │ biceq r4, sp, #208, 8 @ 0xd0000000 │ │ │ │ biceq r4, sp, #236, 24 @ 0xec00 │ │ │ │ moveq ip, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1189140,15 +1189140,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4959e0 <__cxa_atexit@plt+0x489464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #42240 @ 0xa500 │ │ │ │ + cmneq ip, #58624 @ 0xe500 │ │ │ │ biceq r0, sp, #76, 10 @ 0x13000000 │ │ │ │ biceq r0, sp, #104, 26 @ 0x1a00 │ │ │ │ moveq r8, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1189188,15 +1189188,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 495aa0 <__cxa_atexit@plt+0x489524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #6656 @ 0x1a00 │ │ │ │ + cmneq ip, #23040 @ 0x5a00 │ │ │ │ biceq r0, sp, #140, 8 @ 0x8c000000 │ │ │ │ biceq r0, sp, #168, 24 @ 0xa800 │ │ │ │ moveq r8, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1189236,15 +1189236,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 495b60 <__cxa_atexit@plt+0x4895e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #115712 @ 0x1c400 │ │ │ │ + cmneq ip, #181248 @ 0x2c400 │ │ │ │ biceq r0, sp, #204, 6 @ 0x30000003 │ │ │ │ biceq r0, sp, #232, 22 @ 0x3a000 │ │ │ │ moveq r8, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1189284,15 +1189284,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 495c20 <__cxa_atexit@plt+0x4896a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #778240 @ 0xbe000 │ │ │ │ + cmneq ip, #1040384 @ 0xfe000 │ │ │ │ biceq r0, sp, #12, 6 @ 0x30000000 │ │ │ │ biceq r0, sp, #40, 22 @ 0xa000 │ │ │ │ moveq r8, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1191603,15 +1191603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49805c <__cxa_atexit@plt+0x48bae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #145752064 @ 0x8b00000 │ │ │ │ + cmneq ip, #212860928 @ 0xcb00000 │ │ │ │ biceq sp, ip, #208, 28 @ 0xd00 │ │ │ │ biceq lr, ip, #236, 12 @ 0xec00000 │ │ │ │ moveq r5, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1191651,15 +1191651,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49811c <__cxa_atexit@plt+0x48bba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #0, 12 │ │ │ │ + cmneq ip, #64, 12 @ 0x4000000 │ │ │ │ biceq sp, ip, #16, 28 @ 0x100 │ │ │ │ biceq lr, ip, #44, 12 @ 0x2c00000 │ │ │ │ moveq r5, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1191699,15 +1191699,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4981dc <__cxa_atexit@plt+0x48bc60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #364904448 @ 0x15c00000 │ │ │ │ + cmneq ip, #633339904 @ 0x25c00000 │ │ │ │ biceq sp, ip, #80, 26 @ 0x1400 │ │ │ │ biceq lr, ip, #108, 10 @ 0x1b000000 │ │ │ │ moveq r5, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1191747,15 +1191747,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49829c <__cxa_atexit@plt+0x48bd20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #164, 8 @ 0xa4000000 │ │ │ │ + cmneq ip, #228, 8 @ 0xe4000000 │ │ │ │ biceq sp, ip, #144, 24 @ 0x9000 │ │ │ │ biceq lr, ip, #172, 8 @ 0xac000000 │ │ │ │ moveq r5, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1194689,15 +1194689,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49b094 <__cxa_atexit@plt+0x48eb18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #189792256 @ 0xb500000 │ │ │ │ + cmneq ip, #256901120 @ 0xf500000 │ │ │ │ biceq sl, ip, #152, 28 @ 0x980 │ │ │ │ biceq fp, ip, #180, 12 @ 0xb400000 │ │ │ │ moveq r2, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1194737,15 +1194737,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49b154 <__cxa_atexit@plt+0x48ebd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #44040192 @ 0x2a00000 │ │ │ │ + cmneq ip, #111149056 @ 0x6a00000 │ │ │ │ biceq sl, ip, #216, 26 @ 0x3600 │ │ │ │ biceq fp, ip, #244, 10 @ 0x3d000000 │ │ │ │ moveq r2, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1194785,15 +1194785,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49b214 <__cxa_atexit@plt+0x48ec98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #541065216 @ 0x20400000 │ │ │ │ + cmneq ip, #809500672 @ 0x30400000 │ │ │ │ biceq sl, ip, #24, 26 @ 0x600 │ │ │ │ biceq fp, ip, #52, 10 @ 0xd000000 │ │ │ │ moveq r2, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1194833,15 +1194833,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49b2d4 <__cxa_atexit@plt+0x48ed58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #-838860800 @ 0xce000000 │ │ │ │ + cmneq ip, #58720256 @ 0x3800000 │ │ │ │ biceq sl, ip, #88, 24 @ 0x5800 │ │ │ │ biceq fp, ip, #116, 8 @ 0x74000000 │ │ │ │ moveq r2, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1196529,15 +1196529,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49cd54 <__cxa_atexit@plt+0x4907d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #356352 @ 0x57000 │ │ │ │ + cmneq ip, #618496 @ 0x97000 │ │ │ │ biceq r9, ip, #216, 2 @ 0x36 │ │ │ │ biceq r9, ip, #244, 18 @ 0x3d0000 │ │ │ │ moveq r1, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1196577,15 +1196577,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49ce14 <__cxa_atexit@plt+0x490898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #204, 18 @ 0x330000 │ │ │ │ + cmneq ip, #12, 20 @ 0xc000 │ │ │ │ biceq r9, ip, #24, 2 │ │ │ │ biceq r9, ip, #52, 18 @ 0xd0000 │ │ │ │ moveq r1, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1196625,15 +1196625,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49ced4 <__cxa_atexit@plt+0x490958> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #573440 @ 0x8c000 │ │ │ │ + cmneq ip, #1622016 @ 0x18c000 │ │ │ │ biceq r9, ip, #88 @ 0x58 │ │ │ │ biceq r9, ip, #116, 16 @ 0x740000 │ │ │ │ moveq r1, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1196673,15 +1196673,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 49cf94 <__cxa_atexit@plt+0x490a18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq ip, #112, 16 @ 0x700000 │ │ │ │ + cmneq ip, #176, 16 @ 0xb00000 │ │ │ │ biceq r8, ip, #152, 30 @ 0x260 │ │ │ │ biceq r9, ip, #180, 14 @ 0x2d00000 │ │ │ │ moveq r1, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1201514,15 +1201514,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a1b38 <__cxa_atexit@plt+0x4955bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #54528 @ 0xd500 │ │ │ │ + cmneq fp, #1344 @ 0x540 │ │ │ │ biceq r4, ip, #244, 6 @ 0xd0000003 │ │ │ │ biceq r4, ip, #16, 24 @ 0x1000 │ │ │ │ orrseq ip, pc, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1201562,15 +1201562,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a1bf8 <__cxa_atexit@plt+0x49567c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #18944 @ 0x4a00 │ │ │ │ + cmneq fp, #35328 @ 0x8a00 │ │ │ │ biceq r4, ip, #52, 6 @ 0xd0000000 │ │ │ │ biceq r4, ip, #80, 22 @ 0x14000 │ │ │ │ orrseq ip, pc, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1201610,15 +1201610,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a1cb8 <__cxa_atexit@plt+0x49573c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #164864 @ 0x28400 │ │ │ │ + cmneq fp, #230400 @ 0x38400 │ │ │ │ biceq r4, ip, #116, 4 @ 0x40000007 │ │ │ │ biceq r4, ip, #144, 20 @ 0x90000 │ │ │ │ orrseq ip, pc, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1201658,15 +1201658,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a1d78 <__cxa_atexit@plt+0x4957fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #974848 @ 0xee000 │ │ │ │ + cmneq fp, #47104 @ 0xb800 │ │ │ │ biceq r4, ip, #180, 2 @ 0x2d │ │ │ │ biceq r4, ip, #208, 18 @ 0x340000 │ │ │ │ orrseq ip, pc, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1204466,15 +1204466,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a4958 <__cxa_atexit@plt+0x4983dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #23, 30 @ 0x5c │ │ │ │ + cmneq fp, #348 @ 0x15c │ │ │ │ biceq r1, ip, #212, 10 @ 0x35000000 │ │ │ │ biceq r1, ip, #240, 26 @ 0x3c00 │ │ │ │ orrseq r9, pc, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1204514,15 +1204514,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a4a18 <__cxa_atexit@plt+0x49849c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #140, 28 @ 0x8c0 │ │ │ │ + cmneq fp, #204, 28 @ 0xcc0 │ │ │ │ biceq r1, ip, #20, 10 @ 0x5000000 │ │ │ │ biceq r1, ip, #48, 26 @ 0xc00 │ │ │ │ orrseq r9, pc, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1204562,15 +1204562,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a4ad8 <__cxa_atexit@plt+0x49855c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #14528 @ 0x38c0 │ │ │ │ + cmneq fp, #560 @ 0x230 │ │ │ │ biceq r1, ip, #84, 8 @ 0x54000000 │ │ │ │ biceq r1, ip, #112, 24 @ 0x7000 │ │ │ │ orrseq r9, pc, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1204610,15 +1204610,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a4b98 <__cxa_atexit@plt+0x49861c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #48, 26 @ 0xc00 │ │ │ │ + cmneq fp, #112, 26 @ 0x1c00 │ │ │ │ biceq r1, ip, #148, 6 @ 0x50000002 │ │ │ │ biceq r1, ip, #176, 22 @ 0x2c000 │ │ │ │ orrseq r9, pc, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1207897,15 +1207897,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a7ef4 <__cxa_atexit@plt+0x49b978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #3620864 @ 0x374000 │ │ │ │ + cmneq fp, #118784 @ 0x1d000 │ │ │ │ biceq lr, fp, #56 @ 0x38 │ │ │ │ biceq lr, fp, #84, 16 @ 0x540000 │ │ │ │ orrseq r6, pc, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1207945,15 +1207945,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a7fb4 <__cxa_atexit@plt+0x49ba38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #1343488 @ 0x148000 │ │ │ │ + cmneq fp, #2392064 @ 0x248000 │ │ │ │ biceq sp, fp, #120, 30 @ 0x1e0 │ │ │ │ biceq lr, fp, #148, 14 @ 0x2500000 │ │ │ │ orrseq r6, pc, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1207993,15 +1207993,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a8074 <__cxa_atexit@plt+0x49baf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #11075584 @ 0xa90000 │ │ │ │ + cmneq fp, #15269888 @ 0xe90000 │ │ │ │ biceq sp, fp, #184, 28 @ 0xb80 │ │ │ │ biceq lr, fp, #212, 12 @ 0xd400000 │ │ │ │ orrseq r5, pc, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1208041,15 +1208041,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a8134 <__cxa_atexit@plt+0x49bbb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #64487424 @ 0x3d80000 │ │ │ │ + cmneq fp, #3538944 @ 0x360000 │ │ │ │ biceq sp, fp, #248, 26 @ 0x3e00 │ │ │ │ biceq lr, fp, #20, 12 @ 0x1400000 │ │ │ │ orrseq r5, pc, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1209654,15 +1209654,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a9a68 <__cxa_atexit@plt+0x49d4ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #3248 @ 0xcb0 │ │ │ │ + cmneq fp, #11, 30 @ 0x2c │ │ │ │ biceq ip, fp, #196, 8 @ 0xc4000000 │ │ │ │ biceq ip, fp, #224, 24 @ 0xe000 │ │ │ │ orrseq r4, pc, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1209702,15 +1209702,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a9b28 <__cxa_atexit@plt+0x49d5ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #64, 28 @ 0x400 │ │ │ │ + cmneq fp, #128, 28 @ 0x800 │ │ │ │ biceq ip, fp, #4, 8 @ 0x4000000 │ │ │ │ biceq ip, fp, #32, 24 @ 0x2000 │ │ │ │ orrseq r4, pc, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1209750,15 +1209750,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a9be8 <__cxa_atexit@plt+0x49d66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #9664 @ 0x25c0 │ │ │ │ + cmneq fp, #13760 @ 0x35c0 │ │ │ │ biceq ip, fp, #68, 6 @ 0x10000001 │ │ │ │ biceq ip, fp, #96, 22 @ 0x18000 │ │ │ │ orrseq r4, pc, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1209798,15 +1209798,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4a9ca8 <__cxa_atexit@plt+0x49d72c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq fp, #228, 24 @ 0xe400 │ │ │ │ + cmneq fp, #36, 26 @ 0x900 │ │ │ │ biceq ip, fp, #132, 4 @ 0x40000008 │ │ │ │ biceq ip, fp, #160, 20 @ 0xa0000 │ │ │ │ orrseq r4, pc, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1215312,15 +1215312,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4af2d0 <__cxa_atexit@plt+0x4a2d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sl, #206569472 @ p-variant is OBSOLETE @ 0xc500000 │ │ │ │ + cmnpeq sl, #1310720 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ biceq r6, fp, #92, 24 @ 0x5c00 │ │ │ │ biceq r7, fp, #120, 8 @ 0x78000000 │ │ │ │ orrseq lr, lr, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1215360,15 +1215360,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4af390 <__cxa_atexit@plt+0x4a2e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sl, #60817408 @ p-variant is OBSOLETE @ 0x3a00000 │ │ │ │ + cmnpeq sl, #127926272 @ p-variant is OBSOLETE @ 0x7a00000 │ │ │ │ biceq r6, fp, #156, 22 @ 0x27000 │ │ │ │ biceq r7, fp, #184, 6 @ 0xe0000002 │ │ │ │ orrseq lr, lr, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1215408,15 +1215408,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4af450 <__cxa_atexit@plt+0x4a2ed4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sl, #608174080 @ p-variant is OBSOLETE @ 0x24400000 │ │ │ │ + cmnpeq sl, #876609536 @ p-variant is OBSOLETE @ 0x34400000 │ │ │ │ biceq r6, fp, #220, 20 @ 0xdc000 │ │ │ │ biceq r7, fp, #248, 4 @ 0x8000000f │ │ │ │ orrseq lr, lr, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1215456,15 +1215456,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4af510 <__cxa_atexit@plt+0x4a2f94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sl, #-570425344 @ p-variant is OBSOLETE @ 0xde000000 │ │ │ │ + cmnpeq sl, #125829120 @ p-variant is OBSOLETE @ 0x7800000 │ │ │ │ biceq r6, fp, #28, 20 @ 0x1c000 │ │ │ │ biceq r7, fp, #56, 4 @ 0x80000003 │ │ │ │ orrseq lr, lr, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1218132,15 +1218132,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b1ee0 <__cxa_atexit@plt+0x4a5964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #23552 @ 0x5c00 │ │ │ │ + cmneq sl, #89088 @ 0x15c00 │ │ │ │ biceq r4, fp, #76 @ 0x4c │ │ │ │ biceq r4, fp, #104, 16 @ 0x680000 │ │ │ │ orrseq ip, lr, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1218180,15 +1218180,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b1fa0 <__cxa_atexit@plt+0x4a5a24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #140, 20 @ 0x8c000 │ │ │ │ + cmneq sl, #204, 20 @ 0xcc000 │ │ │ │ biceq r3, fp, #140, 30 @ 0x230 │ │ │ │ biceq r4, fp, #168, 14 @ 0x2a00000 │ │ │ │ orrseq ip, lr, #52 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1218228,15 +1218228,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b2060 <__cxa_atexit@plt+0x4a5ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #3719168 @ 0x38c000 │ │ │ │ + cmneq sl, #143360 @ 0x23000 │ │ │ │ biceq r3, fp, #204, 28 @ 0xcc0 │ │ │ │ biceq r4, fp, #232, 12 @ 0xe800000 │ │ │ │ orrseq fp, lr, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1218276,15 +1218276,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b2120 <__cxa_atexit@plt+0x4a5ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #48, 18 @ 0xc0000 │ │ │ │ + cmneq sl, #112, 18 @ 0x1c0000 │ │ │ │ biceq r3, fp, #12, 28 @ 0xc0 │ │ │ │ biceq r4, fp, #40, 12 @ 0x2800000 │ │ │ │ orrseq fp, lr, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1221517,15 +1221517,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b53c4 <__cxa_atexit@plt+0x4a8e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #156237824 @ 0x9500000 │ │ │ │ + cmneq sl, #223346688 @ 0xd500000 │ │ │ │ biceq r0, fp, #104, 22 @ 0x1a000 │ │ │ │ biceq r1, fp, #132, 6 @ 0x10000002 │ │ │ │ orrseq r8, lr, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1221565,15 +1221565,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b5484 <__cxa_atexit@plt+0x4a8f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #10485760 @ 0xa00000 │ │ │ │ + cmneq sl, #77594624 @ 0x4a00000 │ │ │ │ biceq r0, fp, #168, 20 @ 0xa8000 │ │ │ │ biceq r1, fp, #196, 4 @ 0x4000000c │ │ │ │ orrseq r8, lr, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1221613,15 +1221613,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b5544 <__cxa_atexit@plt+0x4a8fc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #406847488 @ 0x18400000 │ │ │ │ + cmneq sl, #675282944 @ 0x28400000 │ │ │ │ biceq r0, fp, #232, 18 @ 0x3a0000 │ │ │ │ biceq r1, fp, #4, 4 @ 0x40000000 │ │ │ │ orrseq r8, lr, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1221661,15 +1221661,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b5604 <__cxa_atexit@plt+0x4a9088> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #-1375731712 @ 0xae000000 │ │ │ │ + cmneq sl, #-301989888 @ 0xee000000 │ │ │ │ biceq r0, fp, #40, 18 @ 0xa0000 │ │ │ │ biceq r1, fp, #68, 2 │ │ │ │ orrseq r8, lr, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1225274,15 +1225274,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b8e78 <__cxa_atexit@plt+0x4ac8fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #17152 @ 0x4300 │ │ │ │ + cmneq sl, #33536 @ 0x8300 │ │ │ │ biceq sp, sl, #180 @ 0xb4 │ │ │ │ biceq sp, sl, #208, 16 @ 0xd00000 │ │ │ │ orrseq r5, lr, #92, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1225322,15 +1225322,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b8f38 <__cxa_atexit@plt+0x4ac9bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #184, 22 @ 0x2e000 │ │ │ │ + cmneq sl, #248, 22 @ 0x3e000 │ │ │ │ biceq ip, sl, #244, 30 @ 0x3d0 │ │ │ │ biceq sp, sl, #16, 16 @ 0x100000 │ │ │ │ orrseq r5, lr, #156 @ 0x9c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1225370,15 +1225370,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b8ff8 <__cxa_atexit@plt+0x4aca7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #15360 @ 0x3c00 │ │ │ │ + cmneq sl, #80896 @ 0x13c00 │ │ │ │ biceq ip, sl, #52, 30 @ 0xd0 │ │ │ │ biceq sp, sl, #80, 14 @ 0x1400000 │ │ │ │ orrseq r4, lr, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1225418,15 +1225418,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4b90b8 <__cxa_atexit@plt+0x4acb3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #92, 20 @ 0x5c000 │ │ │ │ + cmneq sl, #156, 20 @ 0x9c000 │ │ │ │ biceq ip, sl, #116, 28 @ 0x740 │ │ │ │ biceq sp, sl, #144, 12 @ 0x9000000 │ │ │ │ orrseq r4, lr, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1226582,15 +1226582,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4ba2e8 <__cxa_atexit@plt+0x4add6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #3473408 @ 0x350000 │ │ │ │ + cmneq sl, #7667712 @ 0x750000 │ │ │ │ biceq fp, sl, #68, 24 @ 0x4400 │ │ │ │ biceq ip, sl, #96, 8 @ 0x60000000 │ │ │ │ orrseq r3, lr, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1226630,15 +1226630,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4ba3a8 <__cxa_atexit@plt+0x4ade2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #44564480 @ 0x2a80000 │ │ │ │ + cmneq sl, #61341696 @ 0x3a80000 │ │ │ │ biceq fp, sl, #132, 22 @ 0x21000 │ │ │ │ biceq ip, sl, #160, 6 @ 0x80000002 │ │ │ │ orrseq r3, lr, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1226678,15 +1226678,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4ba468 <__cxa_atexit@plt+0x4adeec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #262144 @ 0x40000 │ │ │ │ + cmneq sl, #17039360 @ 0x1040000 │ │ │ │ biceq fp, sl, #196, 20 @ 0xc4000 │ │ │ │ biceq ip, sl, #224, 4 │ │ │ │ orrseq r3, lr, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1226726,15 +1226726,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4ba528 <__cxa_atexit@plt+0x4adfac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #81788928 @ 0x4e00000 │ │ │ │ + cmneq sl, #148897792 @ 0x8e00000 │ │ │ │ biceq fp, sl, #4, 20 @ 0x4000 │ │ │ │ biceq ip, sl, #32, 4 │ │ │ │ orrseq r3, lr, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1232438,15 +1232438,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4bfe68 <__cxa_atexit@plt+0x4b38ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #1472 @ 0x5c0 │ │ │ │ + cmneq r9, #5568 @ 0x15c0 │ │ │ │ biceq r6, sl, #196 @ 0xc4 │ │ │ │ biceq r6, sl, #224, 16 @ 0xe00000 │ │ │ │ orrseq lr, sp, #108, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1232486,15 +1232486,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4bff28 <__cxa_atexit@plt+0x4b39ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #140, 24 @ 0x8c00 │ │ │ │ + cmneq r9, #204, 24 @ 0xcc00 │ │ │ │ biceq r6, sl, #4 │ │ │ │ biceq r6, sl, #32, 16 @ 0x200000 │ │ │ │ orrseq lr, sp, #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1232534,15 +1232534,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4bffe8 <__cxa_atexit@plt+0x4b3a6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #232448 @ 0x38c00 │ │ │ │ + cmneq r9, #8960 @ 0x2300 │ │ │ │ biceq r5, sl, #68, 30 @ 0x110 │ │ │ │ biceq r6, sl, #96, 14 @ 0x1800000 │ │ │ │ orrseq sp, sp, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1232582,15 +1232582,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c00a8 <__cxa_atexit@plt+0x4b3b2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #48, 22 @ 0xc000 │ │ │ │ + cmneq r9, #112, 22 @ 0x1c000 │ │ │ │ biceq r5, sl, #132, 28 @ 0x840 │ │ │ │ biceq r6, sl, #160, 12 @ 0xa000000 │ │ │ │ orrseq sp, sp, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1232976,15 +1232976,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c06d0 <__cxa_atexit@plt+0x4b4154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #71303168 @ 0x4400000 │ │ │ │ + cmneq r9, #339738624 @ 0x14400000 │ │ │ │ biceq r5, sl, #92, 16 @ 0x5c0000 │ │ │ │ biceq r6, sl, #120 @ 0x78 │ │ │ │ orrseq sp, sp, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1233024,15 +1233024,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c0790 <__cxa_atexit@plt+0x4b4214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #-2046820352 @ 0x86000000 │ │ │ │ + cmneq r9, #-973078528 @ 0xc6000000 │ │ │ │ biceq r5, sl, #156, 14 @ 0x2700000 │ │ │ │ biceq r5, sl, #184, 30 @ 0x2e0 │ │ │ │ orrseq sp, sp, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1233072,15 +1233072,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c0850 <__cxa_atexit@plt+0x4b42d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #1946157059 @ 0x74000003 │ │ │ │ + cmneq r9, #486539264 @ 0x1d000000 │ │ │ │ biceq r5, sl, #220, 12 @ 0xdc00000 │ │ │ │ biceq r5, sl, #248, 28 @ 0xf80 │ │ │ │ orrseq sp, sp, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1233120,15 +1233120,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c0910 <__cxa_atexit@plt+0x4b4394> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #-1476395008 @ 0xa8000000 │ │ │ │ + cmneq r9, #-1476395007 @ 0xa8000001 │ │ │ │ biceq r5, sl, #28, 12 @ 0x1c00000 │ │ │ │ biceq r5, sl, #56, 28 @ 0x380 │ │ │ │ orrseq sp, sp, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1236701,15 +1236701,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c4104 <__cxa_atexit@plt+0x4b7b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #64512 @ 0xfc00 │ │ │ │ + cmneq r9, #130048 @ 0x1fc00 │ │ │ │ biceq r1, sl, #40, 28 @ 0x280 │ │ │ │ biceq r2, sl, #68, 12 @ 0x4400000 │ │ │ │ orrseq r9, sp, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1236749,15 +1236749,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c41c4 <__cxa_atexit@plt+0x4b7c48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #180, 20 @ 0xb4000 │ │ │ │ + cmneq r9, #244, 20 @ 0xf4000 │ │ │ │ biceq r1, sl, #104, 26 @ 0x1a00 │ │ │ │ biceq r2, sl, #132, 10 @ 0x21000000 │ │ │ │ orrseq r9, sp, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1236797,15 +1236797,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c4284 <__cxa_atexit@plt+0x4b7d08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #45056 @ 0xb000 │ │ │ │ + cmneq r9, #307200 @ 0x4b000 │ │ │ │ biceq r1, sl, #168, 24 @ 0xa800 │ │ │ │ biceq r2, sl, #196, 8 @ 0xc4000000 │ │ │ │ orrseq r9, sp, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1236845,15 +1236845,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c4344 <__cxa_atexit@plt+0x4b7dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #88, 18 @ 0x160000 │ │ │ │ + cmneq r9, #152, 18 @ 0x260000 │ │ │ │ biceq r1, sl, #232, 22 @ 0x3a000 │ │ │ │ biceq r2, sl, #4, 8 @ 0x4000000 │ │ │ │ orrseq r9, sp, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1239035,15 +1239035,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c657c <__cxa_atexit@plt+0x4ba000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #10747904 @ 0xa40000 │ │ │ │ + cmneq r9, #27525120 @ 0x1a40000 │ │ │ │ biceq pc, r9, #176, 18 @ 0x2c0000 │ │ │ │ biceq r0, sl, #204, 2 @ 0x33 │ │ │ │ orrseq r7, sp, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1239083,15 +1239083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c663c <__cxa_atexit@plt+0x4ba0c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #165675008 @ 0x9e00000 │ │ │ │ + cmneq r9, #232783872 @ 0xde00000 │ │ │ │ biceq pc, r9, #240, 16 @ 0xf00000 │ │ │ │ biceq r0, sl, #12, 2 │ │ │ │ orrseq r7, sp, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1239131,15 +1239131,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c66fc <__cxa_atexit@plt+0x4ba180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #1027604480 @ 0x3d400000 │ │ │ │ + cmneq r9, #55574528 @ 0x3500000 │ │ │ │ biceq pc, r9, #48, 16 @ 0x300000 │ │ │ │ biceq r0, sl, #76 @ 0x4c │ │ │ │ orrseq r7, sp, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1239179,15 +1239179,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4c67bc <__cxa_atexit@plt+0x4ba240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #276824064 @ 0x10800000 │ │ │ │ + cmneq r9, #545259520 @ 0x20800000 │ │ │ │ biceq pc, r9, #112, 14 @ 0x1c00000 │ │ │ │ biceq pc, r9, #140, 30 @ 0x230 │ │ │ │ orrseq r7, sp, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1244057,15 +1244057,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4cb3f4 <__cxa_atexit@plt+0x4bee78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #311296 @ 0x4c000 │ │ │ │ + cmneq r9, #1359872 @ 0x14c000 │ │ │ │ biceq sl, r9, #56, 22 @ 0xe000 │ │ │ │ biceq fp, r9, #84, 6 @ 0x50000001 │ │ │ │ orrseq r2, sp, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1244105,15 +1244105,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4cb4b4 <__cxa_atexit@plt+0x4bef38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #136, 16 @ 0x880000 │ │ │ │ + cmneq r9, #200, 16 @ 0xc80000 │ │ │ │ biceq sl, r9, #120, 20 @ 0x78000 │ │ │ │ biceq fp, r9, #148, 4 @ 0x40000009 │ │ │ │ orrseq r2, sp, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1244153,15 +1244153,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4cb574 <__cxa_atexit@plt+0x4beff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #58458112 @ 0x37c0000 │ │ │ │ + cmneq r9, #2031616 @ 0x1f0000 │ │ │ │ biceq sl, r9, #184, 18 @ 0x2e0000 │ │ │ │ biceq fp, r9, #212, 2 @ 0x35 │ │ │ │ orrseq r2, sp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1244201,15 +1244201,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4cb634 <__cxa_atexit@plt+0x4bf0b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #44, 14 @ 0xb00000 │ │ │ │ + cmneq r9, #108, 14 @ 0x1b00000 │ │ │ │ biceq sl, r9, #248, 16 @ 0xf80000 │ │ │ │ biceq fp, r9, #20, 2 │ │ │ │ orrseq r2, sp, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1251620,15 +1251620,15 @@ │ │ │ │ ldr r2, [r1, #-8] │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ biceq r3, r9, #8, 28 @ 0x80 │ │ │ │ orrseq pc, ip, #44, 28 @ 0x2c0 │ │ │ │ - cmneq r8, #96, 16 @ 0x600000 │ │ │ │ + cmneq r8, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #40 @ 0x28 │ │ │ │ cmp r9, r7 │ │ │ │ bhi 4d3300 <__cxa_atexit@plt+0x4c6d84> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -1252752,27 +1252752,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #108] @ 0x6c │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 3ee0c4 <__cxa_atexit@plt+0x3e1b48> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ orrseq fp, lr, #252, 20 @ 0xfc000 │ │ │ │ - cmneq r8, #188, 12 @ 0xbc00000 │ │ │ │ + cmneq r8, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 4d3bec <__cxa_atexit@plt+0x4c7670> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 4d3bf0 <__cxa_atexit@plt+0x4c7674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq r2, r9, #20, 22 @ 0x5000 │ │ │ │ orrseq fp, lr, #204, 20 @ 0xcc000 │ │ │ │ - cmneq r8, #148, 12 @ 0x9400000 │ │ │ │ + cmneq r8, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 4d3c44 <__cxa_atexit@plt+0x4c76c8> │ │ │ │ ldr r3, [r5, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #52] @ 4d3c50 <__cxa_atexit@plt+0x4c76d4> │ │ │ │ @@ -1252790,27 +1252790,27 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffffa1d4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r2, r9, #188, 20 @ 0xbc000 │ │ │ │ orrseq fp, lr, #100, 20 @ 0x64000 │ │ │ │ - cmneq r8, #52, 12 @ 0x3400000 │ │ │ │ + cmneq r8, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 4d3c84 <__cxa_atexit@plt+0x4c7708> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 4d3c88 <__cxa_atexit@plt+0x4c770c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq r3, r9, #152, 2 @ 0x26 │ │ │ │ orrseq fp, lr, #52, 20 @ 0x34000 │ │ │ │ - cmneq r8, #12, 12 @ 0xc00000 │ │ │ │ + cmneq r8, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 4d3cdc <__cxa_atexit@plt+0x4c7760> │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #52] @ 4d3ce8 <__cxa_atexit@plt+0x4c776c> │ │ │ │ @@ -1252828,25 +1252828,25 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffffa178 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r2, r9, #36, 20 @ 0x24000 │ │ │ │ orrseq fp, lr, #204, 18 @ 0x330000 │ │ │ │ - cmneq r8, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq r8, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4d3d18 <__cxa_atexit@plt+0x4c779c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #120] @ 0x78 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 3e116c <__cxa_atexit@plt+0x3d4bf0> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ orrseq fp, lr, #164, 18 @ 0x290000 │ │ │ │ - cmneq r8, #140, 10 @ 0x23000000 │ │ │ │ + cmneq r8, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 4d3d6c <__cxa_atexit@plt+0x4c77f0> │ │ │ │ ldr r3, [r5, #124] @ 0x7c │ │ │ │ ldr r2, [pc, #52] @ 4d3d78 <__cxa_atexit@plt+0x4c77fc> │ │ │ │ @@ -1252864,15 +1252864,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffffa124 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r3, r9, #176 @ 0xb0 │ │ │ │ orrseq fp, lr, #60, 18 @ 0xf0000 │ │ │ │ - cmneq r8, #44, 10 @ 0xb000000 │ │ │ │ + cmneq r8, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 4d3dd4 <__cxa_atexit@plt+0x4c7858> │ │ │ │ ldr r3, [r5, #128] @ 0x80 │ │ │ │ ldr r2, [pc, #52] @ 4d3de0 <__cxa_atexit@plt+0x4c7864> │ │ │ │ @@ -1252890,15 +1252890,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffffa0f8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r2, r9, #44, 18 @ 0xb0000 │ │ │ │ orrseq fp, lr, #212, 16 @ 0xd40000 │ │ │ │ - cmneq r8, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq r8, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 4d3e3c <__cxa_atexit@plt+0x4c78c0> │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ ldr r2, [pc, #52] @ 4d3e48 <__cxa_atexit@plt+0x4c78cc> │ │ │ │ @@ -1252916,15 +1252916,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffffa0cc │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r2, r9, #196, 16 @ 0xc40000 │ │ │ │ orrseq fp, lr, #108, 16 @ 0x6c0000 │ │ │ │ - cmneq r8, #112, 8 @ 0x70000000 │ │ │ │ + cmneq r8, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 4d3ea4 <__cxa_atexit@plt+0x4c7928> │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [pc, #52] @ 4d3eb0 <__cxa_atexit@plt+0x4c7934> │ │ │ │ @@ -1252942,15 +1252942,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffffa0a0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r2, r9, #92, 16 @ 0x5c0000 │ │ │ │ orrseq fp, lr, #4, 16 @ 0x40000 │ │ │ │ - cmneq r8, #20, 8 @ 0x14000000 │ │ │ │ + cmneq r8, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 4d3f0c <__cxa_atexit@plt+0x4c7990> │ │ │ │ ldr r3, [r5, #140] @ 0x8c │ │ │ │ ldr r2, [pc, #52] @ 4d3f18 <__cxa_atexit@plt+0x4c799c> │ │ │ │ @@ -1252968,37 +1252968,37 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffffa074 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ biceq r2, r9, #16, 30 @ 0x40 │ │ │ │ orrseq fp, lr, #156, 14 @ 0x2700000 │ │ │ │ - cmneq r8, #184, 6 @ 0xe0000002 │ │ │ │ + cmneq r8, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 4d3f48 <__cxa_atexit@plt+0x4c79cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #144] @ 0x90 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 3e3a44 <__cxa_atexit@plt+0x3d74c8> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ orrseq fp, lr, #116, 14 @ 0x1d00000 │ │ │ │ - cmneq r8, #156, 6 @ 0x70000002 │ │ │ │ + cmneq r8, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #16] @ 4d3f74 <__cxa_atexit@plt+0x4c79f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #8] @ 4d3f78 <__cxa_atexit@plt+0x4c79fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ biceq r2, r9, #168, 28 @ 0xa80 │ │ │ │ orrseq fp, lr, #68, 14 @ 0x1100000 │ │ │ │ - cmneq r8, #120, 6 @ 0xe0000001 │ │ │ │ + cmneq r8, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 4d3fe8 <__cxa_atexit@plt+0x4c7a6c> │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #80] @ 4d3ff4 <__cxa_atexit@plt+0x4c7a78> │ │ │ │ @@ -1253024,28 +1253024,28 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ @ instruction: 0xffff9ff0 │ │ │ │ @ instruction: 0xffffa024 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ biceq r2, r9, #52, 28 @ 0x340 │ │ │ │ orrseq sl, lr, #24, 16 @ 0x180000 │ │ │ │ - cmneq r8, #252, 4 @ 0xc000000f │ │ │ │ + cmneq r8, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 4d4030 <__cxa_atexit@plt+0x4c7ab4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r7, [pc, #8] @ 4d4034 <__cxa_atexit@plt+0x4c7ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535030 <__cxa_atexit@plt+0x528ab4> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ biceq r2, r9, #208, 12 @ 0xd000000 │ │ │ │ orrseq lr, ip, #20, 16 @ 0x140000 │ │ │ │ - cmneq r8, #212, 4 @ 0x4000000d │ │ │ │ + cmneq r8, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #172 @ 0xac │ │ │ │ cmp r6, r7 │ │ │ │ bhi 4d42c0 <__cxa_atexit@plt+0x4c7d44> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -1255747,15 +1255747,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4d6a9c <__cxa_atexit@plt+0x4ca520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-805306356 @ 0xd000000c │ │ │ │ + cmneq r8, #872415232 @ 0x34000000 │ │ │ │ biceq pc, r8, #144, 8 @ 0x90000000 │ │ │ │ biceq pc, r8, #172, 24 @ 0xac00 │ │ │ │ orrseq r7, ip, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1255795,15 +1255795,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4d6b5c <__cxa_atexit@plt+0x4ca5e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #536870916 @ 0x20000004 │ │ │ │ + cmneq r8, #536870920 @ 0x20000008 │ │ │ │ biceq pc, r8, #208, 6 @ 0x40000003 │ │ │ │ biceq pc, r8, #236, 22 @ 0x3b000 │ │ │ │ orrseq r7, ip, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1255843,15 +1255843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4d6c1c <__cxa_atexit@plt+0x4ca6a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1073741862 @ 0x40000026 │ │ │ │ + cmneq r8, #1073741878 @ 0x40000036 │ │ │ │ biceq pc, r8, #16, 6 @ 0x40000000 │ │ │ │ biceq pc, r8, #44, 22 @ 0xb000 │ │ │ │ orrseq r7, ip, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1255891,15 +1255891,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4d6cdc <__cxa_atexit@plt+0x4ca760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #230 @ 0xe6 │ │ │ │ + cmneq r8, #-2147483639 @ 0x80000009 │ │ │ │ biceq pc, r8, #80, 4 │ │ │ │ biceq pc, r8, #108, 20 @ 0x6c000 │ │ │ │ orrseq r7, ip, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1258185,15 +1258185,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4d90b4 <__cxa_atexit@plt+0x4ccb38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1472 @ 0x5c0 │ │ │ │ + cmneq r8, #5568 @ 0x15c0 │ │ │ │ biceq ip, r8, #120, 28 @ 0x780 │ │ │ │ biceq sp, r8, #148, 12 @ 0x9400000 │ │ │ │ orrseq r4, ip, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1258233,15 +1258233,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4d9174 <__cxa_atexit@plt+0x4ccbf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #140, 24 @ 0x8c00 │ │ │ │ + cmneq r8, #204, 24 @ 0xcc00 │ │ │ │ biceq ip, r8, #184, 26 @ 0x2e00 │ │ │ │ biceq sp, r8, #212, 10 @ 0x35000000 │ │ │ │ orrseq r4, ip, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1258281,15 +1258281,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4d9234 <__cxa_atexit@plt+0x4cccb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #232448 @ 0x38c00 │ │ │ │ + cmneq r8, #8960 @ 0x2300 │ │ │ │ biceq ip, r8, #248, 24 @ 0xf800 │ │ │ │ biceq sp, r8, #20, 10 @ 0x5000000 │ │ │ │ orrseq r4, ip, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1258329,15 +1258329,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4d92f4 <__cxa_atexit@plt+0x4ccd78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #48, 22 @ 0xc000 │ │ │ │ + cmneq r8, #112, 22 @ 0x1c000 │ │ │ │ biceq ip, r8, #56, 24 @ 0x3800 │ │ │ │ biceq sp, r8, #84, 8 @ 0x54000000 │ │ │ │ orrseq r4, ip, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1261953,15 +1261953,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4dcb94 <__cxa_atexit@plt+0x4d0618> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-1879048183 @ 0x90000009 │ │ │ │ + cmneq r8, #-1879048179 @ 0x9000000d │ │ │ │ biceq r9, r8, #152, 6 @ 0x60000002 │ │ │ │ biceq r9, r8, #180, 22 @ 0x2d000 │ │ │ │ orrseq r1, ip, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1262001,15 +1262001,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4dcc54 <__cxa_atexit@plt+0x4d06d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-536870912 @ 0xe0000000 │ │ │ │ + cmneq r8, #-536870908 @ 0xe0000004 │ │ │ │ biceq r9, r8, #216, 4 @ 0x8000000d │ │ │ │ biceq r9, r8, #244, 20 @ 0xf4000 │ │ │ │ orrseq r1, ip, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1262049,15 +1262049,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4dcd14 <__cxa_atexit@plt+0x4d0798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1073741849 @ 0x40000019 │ │ │ │ + cmneq r8, #1073741865 @ 0x40000029 │ │ │ │ biceq r9, r8, #24, 4 @ 0x80000001 │ │ │ │ biceq r9, r8, #52, 20 @ 0x34000 │ │ │ │ orrseq r1, ip, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1262097,15 +1262097,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4dcdd4 <__cxa_atexit@plt+0x4d0858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #178 @ 0xb2 │ │ │ │ + cmneq r8, #242 @ 0xf2 │ │ │ │ biceq r9, r8, #88, 2 │ │ │ │ biceq r9, r8, #116, 18 @ 0x1d0000 │ │ │ │ orrseq r1, ip, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1265824,15 +1265824,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4e0810 <__cxa_atexit@plt+0x4d4294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #133169152 @ 0x7f00000 │ │ │ │ + cmneq r7, #200278016 @ 0xbf00000 │ │ │ │ biceq r5, r8, #28, 14 @ 0x700000 │ │ │ │ biceq r5, r8, #56, 30 @ 0xe0 │ │ │ │ orrseq sp, fp, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1265872,15 +1265872,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4e08d0 <__cxa_atexit@plt+0x4d4354> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #244, 10 @ 0x3d000000 │ │ │ │ + cmneq r7, #52, 12 @ 0x3400000 │ │ │ │ biceq r5, r8, #92, 12 @ 0x5c00000 │ │ │ │ biceq r5, r8, #120, 28 @ 0x780 │ │ │ │ orrseq sp, fp, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1265920,15 +1265920,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4e0990 <__cxa_atexit@plt+0x4d4414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #314572800 @ 0x12c00000 │ │ │ │ + cmneq r7, #583008256 @ 0x22c00000 │ │ │ │ biceq r5, r8, #156, 10 @ 0x27000000 │ │ │ │ biceq r5, r8, #184, 26 @ 0x2e00 │ │ │ │ orrseq sp, fp, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1265968,15 +1265968,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4e0a50 <__cxa_atexit@plt+0x4d44d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #152, 8 @ 0x98000000 │ │ │ │ + cmneq r7, #216, 8 @ 0xd8000000 │ │ │ │ biceq r5, r8, #220, 8 @ 0xdc000000 │ │ │ │ biceq r5, r8, #248, 24 @ 0xf800 │ │ │ │ orrseq sp, fp, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1269012,15 +1269012,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4e39e0 <__cxa_atexit@plt+0x4d7464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #71303168 @ 0x4400000 │ │ │ │ + cmneq r7, #339738624 @ 0x14400000 │ │ │ │ biceq r2, r8, #76, 10 @ 0x13000000 │ │ │ │ biceq r2, r8, #104, 26 @ 0x1a00 │ │ │ │ orrseq sl, fp, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1269060,15 +1269060,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4e3aa0 <__cxa_atexit@plt+0x4d7524> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #-2046820352 @ 0x86000000 │ │ │ │ + cmneq r7, #-973078528 @ 0xc6000000 │ │ │ │ biceq r2, r8, #140, 8 @ 0x8c000000 │ │ │ │ biceq r2, r8, #168, 24 @ 0xa800 │ │ │ │ orrseq sl, fp, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1269108,15 +1269108,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4e3b60 <__cxa_atexit@plt+0x4d75e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #1946157059 @ 0x74000003 │ │ │ │ + cmneq r7, #486539264 @ 0x1d000000 │ │ │ │ biceq r2, r8, #204, 6 @ 0x30000003 │ │ │ │ biceq r2, r8, #232, 22 @ 0x3a000 │ │ │ │ orrseq sl, fp, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1269156,15 +1269156,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4e3c20 <__cxa_atexit@plt+0x4d76a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #-1476395008 @ 0xa8000000 │ │ │ │ + cmneq r7, #-1476395007 @ 0xa8000001 │ │ │ │ biceq r2, r8, #12, 6 @ 0x30000000 │ │ │ │ biceq r2, r8, #40, 22 @ 0xa000 │ │ │ │ orrseq sl, fp, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1276757,15 +1276757,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4eb2e4 <__cxa_atexit@plt+0x4ded68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #28416 @ 0x6f00 │ │ │ │ + cmneq r7, #44800 @ 0xaf00 │ │ │ │ biceq sl, r7, #72, 24 @ 0x4800 │ │ │ │ biceq fp, r7, #100, 8 @ 0x64000000 │ │ │ │ orrseq r2, fp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1276805,15 +1276805,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4eb3a4 <__cxa_atexit@plt+0x4dee28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #228, 22 @ 0x39000 │ │ │ │ + cmneq r7, #36, 24 @ 0x2400 │ │ │ │ biceq sl, r7, #136, 22 @ 0x22000 │ │ │ │ biceq fp, r7, #164, 6 @ 0x90000002 │ │ │ │ orrseq r2, fp, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1276853,15 +1276853,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4eb464 <__cxa_atexit@plt+0x4deee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #60416 @ 0xec00 │ │ │ │ + cmneq r7, #125952 @ 0x1ec00 │ │ │ │ biceq sl, r7, #200, 20 @ 0xc8000 │ │ │ │ biceq fp, r7, #228, 4 @ 0x4000000e │ │ │ │ orrseq r2, fp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1276901,15 +1276901,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4eb524 <__cxa_atexit@plt+0x4defa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #136, 20 @ 0x88000 │ │ │ │ + cmneq r7, #200, 20 @ 0xc8000 │ │ │ │ biceq sl, r7, #8, 20 @ 0x8000 │ │ │ │ biceq fp, r7, #36, 4 @ 0x40000002 │ │ │ │ orrseq r2, fp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1280438,15 +1280438,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4eec68 <__cxa_atexit@plt+0x4e26ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #872415233 @ 0x34000001 │ │ │ │ + cmneq r7, #872415234 @ 0x34000002 │ │ │ │ biceq r7, r7, #196, 4 @ 0x4000000c │ │ │ │ biceq r7, r7, #224, 20 @ 0xe0000 │ │ │ │ orrseq pc, sl, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1280486,15 +1280486,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4eed28 <__cxa_atexit@plt+0x4e27ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #536870924 @ 0x2000000c │ │ │ │ + cmneq r7, #134217728 @ 0x8000000 │ │ │ │ biceq r7, r7, #4, 4 @ 0x40000000 │ │ │ │ biceq r7, r7, #32, 20 @ 0x20000 │ │ │ │ orrseq pc, sl, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1280534,15 +1280534,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4eede8 <__cxa_atexit@plt+0x4e286c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #-1879048191 @ 0x90000001 │ │ │ │ + cmneq r7, #-1879048187 @ 0x90000005 │ │ │ │ biceq r7, r7, #68, 2 │ │ │ │ biceq r7, r7, #96, 18 @ 0x180000 │ │ │ │ orrseq pc, sl, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1280582,15 +1280582,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4eeea8 <__cxa_atexit@plt+0x4e292c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #-2147483623 @ 0x80000019 │ │ │ │ + cmneq r7, #-2147483607 @ 0x80000029 │ │ │ │ biceq r7, r7, #132 @ 0x84 │ │ │ │ biceq r7, r7, #160, 16 @ 0xa00000 │ │ │ │ orrseq pc, sl, #44, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1284203,15 +1284203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f273c <__cxa_atexit@plt+0x4e61c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #14352384 @ 0xdb0000 │ │ │ │ + cmneq r6, #442368 @ 0x6c000 │ │ │ │ biceq r3, r7, #240, 14 @ 0x3c00000 │ │ │ │ biceq r4, r7, #12 │ │ │ │ orrseq fp, sl, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1284251,15 +1284251,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f27fc <__cxa_atexit@plt+0x4e6280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #80, 16 @ 0x500000 │ │ │ │ + cmneq r6, #144, 16 @ 0x900000 │ │ │ │ biceq r3, r7, #48, 14 @ 0xc00000 │ │ │ │ biceq r3, r7, #76, 30 @ 0x130 │ │ │ │ orrseq fp, sl, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1284299,15 +1284299,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f28bc <__cxa_atexit@plt+0x4e6340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #43778048 @ 0x29c0000 │ │ │ │ + cmneq r6, #60555264 @ 0x39c0000 │ │ │ │ biceq r3, r7, #112, 12 @ 0x7000000 │ │ │ │ biceq r3, r7, #140, 28 @ 0x8c0 │ │ │ │ orrseq fp, sl, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1284347,15 +1284347,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f297c <__cxa_atexit@plt+0x4e6400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #244, 12 @ 0xf400000 │ │ │ │ + cmneq r6, #52, 14 @ 0xd00000 │ │ │ │ biceq r3, r7, #176, 10 @ 0x2c000000 │ │ │ │ biceq r3, r7, #204, 26 @ 0x3300 │ │ │ │ orrseq fp, sl, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1287056,15 +1287056,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f53d0 <__cxa_atexit@plt+0x4e8e54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #43264 @ 0xa900 │ │ │ │ + cmneq r6, #59648 @ 0xe900 │ │ │ │ biceq r0, r7, #92, 22 @ 0x17000 │ │ │ │ biceq r1, r7, #120, 6 @ 0xe0000001 │ │ │ │ orrseq r8, sl, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1287104,15 +1287104,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f5490 <__cxa_atexit@plt+0x4e8f14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #7680 @ 0x1e00 │ │ │ │ + cmneq r6, #24064 @ 0x5e00 │ │ │ │ biceq r0, r7, #156, 20 @ 0x9c000 │ │ │ │ biceq r1, r7, #184, 4 @ 0x8000000b │ │ │ │ orrseq r8, sl, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1287152,15 +1287152,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f5550 <__cxa_atexit@plt+0x4e8fd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #119808 @ 0x1d400 │ │ │ │ + cmneq r6, #185344 @ 0x2d400 │ │ │ │ biceq r0, r7, #220, 18 @ 0x370000 │ │ │ │ biceq r1, r7, #248, 2 @ 0x3e │ │ │ │ orrseq r8, sl, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1287200,15 +1287200,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f5610 <__cxa_atexit@plt+0x4e9094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #794624 @ 0xc2000 │ │ │ │ + cmneq r6, #2048 @ 0x800 │ │ │ │ biceq r0, r7, #28, 18 @ 0x70000 │ │ │ │ biceq r1, r7, #56, 2 │ │ │ │ orrseq r8, sl, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1288245,15 +1288245,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f6664 <__cxa_atexit@plt+0x4ea0e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #487424 @ 0x77000 │ │ │ │ + cmneq r6, #749568 @ 0xb7000 │ │ │ │ biceq pc, r6, #200, 16 @ 0xc80000 │ │ │ │ biceq r0, r7, #228 @ 0xe4 │ │ │ │ orrseq r7, sl, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1288293,15 +1288293,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f6724 <__cxa_atexit@plt+0x4ea1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #236, 18 @ 0x3b0000 │ │ │ │ + cmneq r6, #44, 20 @ 0x2c000 │ │ │ │ biceq pc, r6, #8, 16 @ 0x80000 │ │ │ │ biceq r0, r7, #36 @ 0x24 │ │ │ │ orrseq r7, sl, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1288341,15 +1288341,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f67e4 <__cxa_atexit@plt+0x4ea268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1097728 @ 0x10c000 │ │ │ │ + cmneq r6, #2146304 @ 0x20c000 │ │ │ │ biceq pc, r6, #72, 14 @ 0x1200000 │ │ │ │ biceq pc, r6, #100, 30 @ 0x190 │ │ │ │ orrseq r7, sl, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1288389,15 +1288389,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f68a4 <__cxa_atexit@plt+0x4ea328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #144, 16 @ 0x900000 │ │ │ │ + cmneq r6, #208, 16 @ 0xd00000 │ │ │ │ biceq pc, r6, #136, 12 @ 0x8800000 │ │ │ │ biceq pc, r6, #164, 28 @ 0xa40 │ │ │ │ orrseq r7, sl, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1290642,15 +1290642,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f8bd8 <__cxa_atexit@plt+0x4ec65c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #423624704 @ 0x19400000 │ │ │ │ + cmneq r6, #692060160 @ 0x29400000 │ │ │ │ biceq sp, r6, #84, 6 @ 0x50000001 │ │ │ │ biceq sp, r6, #112, 22 @ 0x1c000 │ │ │ │ orrseq r5, sl, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1290690,15 +1290690,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f8c98 <__cxa_atexit@plt+0x4ec71c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-637534208 @ 0xda000000 │ │ │ │ + cmneq r6, #109051904 @ 0x6800000 │ │ │ │ biceq sp, r6, #148, 4 @ 0x40000009 │ │ │ │ biceq sp, r6, #176, 20 @ 0xb0000 │ │ │ │ orrseq r5, sl, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1290738,15 +1290738,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f8d58 <__cxa_atexit@plt+0x4ec7dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #822083584 @ 0x31000000 │ │ │ │ + cmneq r6, #1895825408 @ 0x71000000 │ │ │ │ biceq sp, r6, #212, 2 @ 0x35 │ │ │ │ biceq sp, r6, #240, 18 @ 0x3c0000 │ │ │ │ orrseq r5, sl, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1290786,15 +1290786,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4f8e18 <__cxa_atexit@plt+0x4ec89c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-134217727 @ 0xf8000001 │ │ │ │ + cmneq r6, #-134217726 @ 0xf8000002 │ │ │ │ biceq sp, r6, #20, 2 │ │ │ │ biceq sp, r6, #48, 18 @ 0xc0000 │ │ │ │ orrseq r5, sl, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1294312,15 +1294312,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4fc530 <__cxa_atexit@plt+0x4effb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #28416 @ 0x6f00 │ │ │ │ + cmneq r6, #44800 @ 0xaf00 │ │ │ │ biceq r9, r6, #252, 18 @ 0x3f0000 │ │ │ │ biceq sl, r6, #24, 4 @ 0x80000001 │ │ │ │ orrseq r1, sl, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1294360,15 +1294360,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4fc5f0 <__cxa_atexit@plt+0x4f0074> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #228, 22 @ 0x39000 │ │ │ │ + cmneq r6, #36, 24 @ 0x2400 │ │ │ │ biceq r9, r6, #60, 18 @ 0xf0000 │ │ │ │ biceq sl, r6, #88, 2 │ │ │ │ orrseq r1, sl, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1294408,15 +1294408,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4fc6b0 <__cxa_atexit@plt+0x4f0134> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #60416 @ 0xec00 │ │ │ │ + cmneq r6, #125952 @ 0x1ec00 │ │ │ │ biceq r9, r6, #124, 16 @ 0x7c0000 │ │ │ │ biceq sl, r6, #152 @ 0x98 │ │ │ │ orrseq r1, sl, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1294456,15 +1294456,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 4fc770 <__cxa_atexit@plt+0x4f01f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #136, 20 @ 0x88000 │ │ │ │ + cmneq r6, #200, 20 @ 0xc8000 │ │ │ │ biceq r9, r6, #188, 14 @ 0x2f00000 │ │ │ │ biceq r9, r6, #216, 30 @ 0x360 │ │ │ │ orrseq r1, sl, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1299527,15 +1299527,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5016ac <__cxa_atexit@plt+0x4f5130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #160, 24 @ 0xa000 │ │ │ │ + cmneq r5, #224, 24 @ 0xe000 │ │ │ │ biceq r4, r6, #128, 16 @ 0x800000 │ │ │ │ biceq r5, r6, #156 @ 0x9c │ │ │ │ orrseq ip, r9, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1299575,15 +1299575,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 50176c <__cxa_atexit@plt+0x4f51f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #5376 @ 0x1500 │ │ │ │ + cmneq r5, #21760 @ 0x5500 │ │ │ │ biceq r4, r6, #192, 14 @ 0x3000000 │ │ │ │ biceq r4, r6, #220, 30 @ 0x370 │ │ │ │ orrseq ip, r9, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1299623,15 +1299623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 50182c <__cxa_atexit@plt+0x4f52b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #108, 22 @ 0x1b000 │ │ │ │ + cmneq r5, #172, 22 @ 0x2b000 │ │ │ │ biceq r4, r6, #0, 14 │ │ │ │ biceq r4, r6, #28, 30 @ 0x70 │ │ │ │ orrseq ip, r9, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1299671,15 +1299671,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5018ec <__cxa_atexit@plt+0x4f5370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #757760 @ 0xb9000 │ │ │ │ + cmneq r5, #1019904 @ 0xf9000 │ │ │ │ biceq r4, r6, #64, 12 @ 0x4000000 │ │ │ │ biceq r4, r6, #92, 28 @ 0x5c0 │ │ │ │ orrseq ip, r9, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1304446,15 +1304446,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 506388 <__cxa_atexit@plt+0x4f9e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #38 @ 0x26 │ │ │ │ + cmneq r5, #102 @ 0x66 │ │ │ │ biceq pc, r5, #164, 22 @ 0x29000 │ │ │ │ biceq r0, r6, #192, 6 │ │ │ │ orrseq r7, r9, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1304494,15 +1304494,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 506448 <__cxa_atexit@plt+0x4f9ecc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #620 @ 0x26c │ │ │ │ + cmneq r5, #876 @ 0x36c │ │ │ │ biceq pc, r5, #228, 20 @ 0xe4000 │ │ │ │ biceq r0, r6, #0, 6 │ │ │ │ orrseq r7, r9, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1304542,15 +1304542,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 506508 <__cxa_atexit@plt+0x4f9f8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3872 @ 0xf20 │ │ │ │ + cmneq r5, #50, 30 @ 0xc8 │ │ │ │ biceq pc, r5, #36, 20 @ 0x24000 │ │ │ │ biceq r0, r6, #64, 4 │ │ │ │ orrseq r7, r9, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1304590,15 +1304590,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5065c8 <__cxa_atexit@plt+0x4fa04c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1008 @ 0x3f0 │ │ │ │ + cmneq r5, #2032 @ 0x7f0 │ │ │ │ biceq pc, r5, #100, 18 @ 0x190000 │ │ │ │ biceq r0, r6, #128, 2 │ │ │ │ orrseq r7, r9, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1305958,2115 +1305958,2115 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq lr, r5, #44, 16 @ 0x2c0000 │ │ │ │ orrseq r8, fp, #204, 18 @ 0x330000 │ │ │ │ - cmneq r5, #188, 16 @ 0xbc0000 │ │ │ │ + cmneq r5, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #252, 16 @ 0xfc0000 │ │ │ │ + cmneq r5, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #901120 @ 0xdc000 │ │ │ │ + cmneq r5, #1949696 @ 0x1dc000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1884160 @ 0x1cc000 │ │ │ │ + cmneq r5, #2932736 @ 0x2cc000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2899968 @ 0x2c4000 │ │ │ │ + cmneq r5, #3948544 @ 0x3c4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq r5, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #221184 @ 0x36000 │ │ │ │ + cmneq r5, #483328 @ 0x76000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #499712 @ 0x7a000 │ │ │ │ + cmneq r5, #761856 @ 0xba000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #729088 @ 0xb2000 │ │ │ │ + cmneq r5, #991232 @ 0xf2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #962560 @ 0xeb000 │ │ │ │ + cmneq r5, #44032 @ 0xac00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #36, 22 @ 0x9000 │ │ │ │ + cmneq r5, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #96, 22 @ 0x18000 │ │ │ │ + cmneq r5, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #161792 @ 0x27800 │ │ │ │ + cmneq r5, #227328 @ 0x37800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #220160 @ 0x35c00 │ │ │ │ + cmneq r5, #5888 @ 0x1700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4608 @ 0x1200 │ │ │ │ + cmneq r5, #20992 @ 0x5200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #20992 @ 0x5200 │ │ │ │ + cmneq r5, #37376 @ 0x9200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r7, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #140, 24 @ 0x8c00 │ │ │ │ + cmneq r5, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r8, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #50944 @ 0xc700 │ │ │ │ + cmneq r5, #448 @ 0x1c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #0, 26 │ │ │ │ + cmneq r5, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3776 @ 0xec0 │ │ │ │ + cmneq r5, #7872 @ 0x1ec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, fp, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #7744 @ 0x1e40 │ │ │ │ + cmneq r5, #11840 @ 0x2e40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, ip, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #11584 @ 0x2d40 │ │ │ │ + cmneq r5, #15680 @ 0x3d40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, sp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r5, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, lr, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #784 @ 0x310 │ │ │ │ + cmneq r5, #1808 @ 0x710 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, pc, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1712 @ 0x6b0 │ │ │ │ + cmneq r5, #2736 @ 0xab0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andseq r0, r0, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2640 @ 0xa50 │ │ │ │ + cmneq r5, #3664 @ 0xe50 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r1, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #224, 28 @ 0xe00 │ │ │ │ + cmneq r5, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #29, 30 @ 0x74 │ │ │ │ + cmneq r5, #372 @ 0x174 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #360 @ 0x168 │ │ │ │ + cmneq r5, #616 @ 0x268 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #600 @ 0x258 │ │ │ │ + cmneq r5, #856 @ 0x358 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #840 @ 0x348 │ │ │ │ + cmneq r5, #18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #18 │ │ │ │ + cmneq r5, #82 @ 0x52 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r7, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #79 @ 0x4f │ │ │ │ + cmneq r5, #143 @ 0x8f │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #141 @ 0x8d │ │ │ │ + cmneq r5, #205 @ 0xcd │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #203 @ 0xcb │ │ │ │ + cmneq r5, #-1073741822 @ 0xc0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483645 @ 0x80000003 │ │ │ │ + cmneq r5, #-2147483629 @ 0x80000013 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1073741807 @ 0xc0000011 │ │ │ │ + cmneq r5, #-1073741791 @ 0xc0000021 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #132, 2 @ 0x21 │ │ │ │ + cmneq r5, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483601 @ 0x8000002f │ │ │ │ + cmneq r5, #-2147483585 @ 0x8000003f │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483586 @ 0x8000003e │ │ │ │ + cmneq r5, #-1610612733 @ 0xa0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #52, 4 @ 0x40000003 │ │ │ │ + cmneq r5, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-805306362 @ 0xd0000006 │ │ │ │ + cmneq r5, #-805306358 @ 0xd000000a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r6, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1879048182 @ 0x9000000a │ │ │ │ + cmneq r5, #-1879048178 @ 0x9000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r7, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #805306382 @ 0x3000000e │ │ │ │ + cmneq r5, #-1946157056 @ 0x8c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2080374784 @ 0x84000000 │ │ │ │ + cmneq r5, #-2080374783 @ 0x84000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2080374785 @ 0x7c000001 │ │ │ │ + cmneq r5, #2080374786 @ 0x7c000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1811939330 @ 0x6c000002 │ │ │ │ + cmneq r5, #1811939331 @ 0x6c000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1543503875 @ 0x5c000003 │ │ │ │ + cmneq r5, #385875968 @ 0x17000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #251658240 @ 0xf000000 │ │ │ │ + cmneq r5, #1325400064 @ 0x4f000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1392508928 @ 0x53000000 │ │ │ │ + cmneq r5, #-1828716544 @ 0x93000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1929379840 @ 0x8d000000 │ │ │ │ + cmneq r5, #-855638016 @ 0xcd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-989855744 @ 0xc5000000 │ │ │ │ + cmneq r5, #20971520 @ 0x1400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-50331648 @ 0xfd000000 │ │ │ │ + cmneq r5, #255852544 @ 0xf400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #243269632 @ 0xe800000 │ │ │ │ + cmneq r5, #511705088 @ 0x1e800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #478150656 @ 0x1c800000 │ │ │ │ + cmneq r5, #746586112 @ 0x2c800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r7, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #725614592 @ 0x2b400000 │ │ │ │ + cmneq r5, #994050048 @ 0x3b400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq r5, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #32, 12 @ 0x2000000 │ │ │ │ + cmneq r5, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #91226112 @ 0x5700000 │ │ │ │ + cmneq r5, #158334976 @ 0x9700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, fp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #154140672 @ 0x9300000 │ │ │ │ + cmneq r5, #221249536 @ 0xd300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204, 12 @ 0xcc00000 │ │ │ │ + cmneq r5, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #786432 @ 0xc0000 │ │ │ │ + cmneq r5, #17563648 @ 0x10c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, lr, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #15466496 @ 0xec0000 │ │ │ │ + cmneq r5, #32243712 @ 0x1ec0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, pc, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #30670848 @ 0x1d40000 │ │ │ │ + cmneq r5, #47448064 @ 0x2d40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r0, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #180, 14 @ 0x2d00000 │ │ │ │ + cmneq r5, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r1, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #64225280 @ 0x3d40000 │ │ │ │ + cmneq r5, #3473408 @ 0x350000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3014656 @ 0x2e0000 │ │ │ │ + cmneq r5, #7208960 @ 0x6e0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #7012352 @ 0x6b0000 │ │ │ │ + cmneq r5, #11206656 @ 0xab0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #10813440 @ 0xa50000 │ │ │ │ + cmneq r5, #15007744 @ 0xe50000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #15007744 @ 0xe50000 │ │ │ │ + cmneq r5, #606208 @ 0x94000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #622592 @ 0x98000 │ │ │ │ + cmneq r5, #1671168 @ 0x198000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100, 18 @ 0x190000 │ │ │ │ + cmneq r5, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2654208 @ 0x288000 │ │ │ │ + cmneq r5, #3702784 @ 0x388000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r9, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3653632 @ 0x37c000 │ │ │ │ + cmneq r5, #126976 @ 0x1f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #122880 @ 0x1e000 │ │ │ │ + cmneq r5, #385024 @ 0x5e000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #389120 @ 0x5f000 │ │ │ │ + cmneq r5, #651264 @ 0x9f000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #663552 @ 0xa2000 │ │ │ │ + cmneq r5, #925696 @ 0xe2000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, sp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #937984 @ 0xe5000 │ │ │ │ + cmneq r5, #37888 @ 0x9400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, lr, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #44, 22 @ 0xb000 │ │ │ │ + cmneq r5, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, pc, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #107520 @ 0x1a400 │ │ │ │ + cmneq r5, #173056 @ 0x2a400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #168960 @ 0x29400 │ │ │ │ + cmneq r5, #234496 @ 0x39400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r1, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #235520 @ 0x39800 │ │ │ │ + cmneq r5, #9728 @ 0x2600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #9472 @ 0x2500 │ │ │ │ + cmneq r5, #25856 @ 0x6500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #25088 @ 0x6200 │ │ │ │ + cmneq r5, #41472 @ 0xa200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40704 @ 0x9f00 │ │ │ │ + cmneq r5, #57088 @ 0xdf00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56832 @ 0xde00 │ │ │ │ + cmneq r5, #1920 @ 0x780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, r6, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 26 @ 0x700 │ │ │ │ + cmneq r5, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #5824 @ 0x16c0 │ │ │ │ + cmneq r5, #9920 @ 0x26c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, r8, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #9664 @ 0x25c0 │ │ │ │ + cmneq r5, #13760 @ 0x35c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ eoreq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #208, 26 @ 0x3400 │ │ │ │ + cmneq r5, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r4 │ │ │ │ eoreq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #10, 28 @ 0xa0 │ │ │ │ + cmneq r5, #1184 @ 0x4a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, fp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1120 @ 0x460 │ │ │ │ + cmneq r5, #2144 @ 0x860 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, ip, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2080 @ 0x820 │ │ │ │ + cmneq r5, #3104 @ 0xc20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, sp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #192, 28 @ 0xc00 │ │ │ │ + cmneq r5, #0, 30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, lr, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4080 @ 0xff0 │ │ │ │ + cmneq r5, #63, 30 @ 0xfc │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, pc, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #61, 30 @ 0xf4 │ │ │ │ + cmneq r5, #500 @ 0x1f4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ eorseq r0, r0, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #492 @ 0x1ec │ │ │ │ + cmneq r5, #748 @ 0x2ec │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, r1, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #180, 30 @ 0x2d0 │ │ │ │ + cmneq r5, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #972 @ 0x3cc │ │ │ │ + cmneq r5, #51 @ 0x33 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #51 @ 0x33 │ │ │ │ + cmneq r5, #115 @ 0x73 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #118 @ 0x76 │ │ │ │ + cmneq r5, #182 @ 0xb6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #186 @ 0xba │ │ │ │ + cmneq r5, #250 @ 0xfa │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, r6, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244 @ 0xf4 │ │ │ │ + cmneq r5, #52, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, r7, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483637 @ 0x8000000b │ │ │ │ + cmneq r5, #-2147483621 @ 0x8000001b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483621 @ 0x8000001b │ │ │ │ + cmneq r5, #-2147483605 @ 0x8000002b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1073741782 @ 0xc000002a │ │ │ │ + cmneq r5, #-1073741766 @ 0xc000003a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1073741883 @ 0x4000003b │ │ │ │ + cmneq r5, #-805306366 @ 0xd0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1610612734 @ 0xa0000002 │ │ │ │ + cmneq r5, #-1610612730 @ 0xa0000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #104, 4 @ 0x80000006 │ │ │ │ + cmneq r5, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #805306378 @ 0x3000000a │ │ │ │ + cmneq r5, #805306382 @ 0x3000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-268435443 @ 0xf000000d │ │ │ │ + cmneq r5, #2080374784 @ 0x7c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2013265920 @ 0x78000000 │ │ │ │ + cmneq r5, #2013265921 @ 0x78000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2080374785 @ 0x7c000001 │ │ │ │ + cmneq r5, #2080374786 @ 0x7c000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #156, 6 @ 0x70000002 │ │ │ │ + cmneq r5, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1744830467 @ 0x68000003 │ │ │ │ + cmneq r5, #436207616 @ 0x1a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #436207616 @ 0x1a000000 │ │ │ │ + cmneq r5, #1509949440 @ 0x5a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1526726656 @ 0x5b000000 │ │ │ │ + cmneq r5, #-1694498816 @ 0x9b000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1711276032 @ 0x9a000000 │ │ │ │ + cmneq r5, #-637534208 @ 0xda000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-637534208 @ 0xda000000 │ │ │ │ + cmneq r5, #109051904 @ 0x6800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #104857600 @ 0x6400000 │ │ │ │ + cmneq r5, #373293056 @ 0x16400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #373293056 @ 0x16400000 │ │ │ │ + cmneq r5, #641728512 @ 0x26400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #641728512 @ 0x26400000 │ │ │ │ + cmneq r5, #910163968 @ 0x36400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #897581056 @ 0x35800000 │ │ │ │ + cmneq r5, #23068672 @ 0x1600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #17825792 @ 0x1100000 │ │ │ │ + cmneq r5, #84934656 @ 0x5100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #78643200 @ 0x4b00000 │ │ │ │ + cmneq r5, #145752064 @ 0x8b00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #141557760 @ 0x8700000 │ │ │ │ + cmneq r5, #208666624 @ 0xc700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #200, 12 @ 0xc800000 │ │ │ │ + cmneq r5, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #786432 @ 0xc0000 │ │ │ │ + cmneq r5, #17563648 @ 0x10c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r6, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #17301504 @ 0x1080000 │ │ │ │ + cmneq r5, #34078720 @ 0x2080000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124, 14 @ 0x1f00000 │ │ │ │ + cmneq r5, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r8, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #47710208 @ 0x2d80000 │ │ │ │ + cmneq r5, #64487424 @ 0x3d80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r9, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #240, 14 @ 0x3c00000 │ │ │ │ + cmneq r5, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sl, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq r5, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #104, 16 @ 0x680000 │ │ │ │ + cmneq r5, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #10682368 @ 0xa30000 │ │ │ │ + cmneq r5, #14876672 @ 0xe30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #14811136 @ 0xe20000 │ │ │ │ + cmneq r5, #557056 @ 0x88000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, lr, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #507904 @ 0x7c000 │ │ │ │ + cmneq r5, #1556480 @ 0x17c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, pc, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #92, 18 @ 0x170000 │ │ │ │ + cmneq r5, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r0, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2473984 @ 0x25c000 │ │ │ │ + cmneq r5, #3522560 @ 0x35c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r1, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3506176 @ 0x358000 │ │ │ │ + cmneq r5, #90112 @ 0x16000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #94208 @ 0x17000 │ │ │ │ + cmneq r5, #356352 @ 0x57000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #84, 20 @ 0x54000 │ │ │ │ + cmneq r5, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #144, 20 @ 0x90000 │ │ │ │ + cmneq r5, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204, 20 @ 0xcc000 │ │ │ │ + cmneq r5, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #6144 @ 0x1800 │ │ │ │ + cmneq r5, #71680 @ 0x11800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #66560 @ 0x10400 │ │ │ │ + cmneq r5, #132096 @ 0x20400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r5, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #190464 @ 0x2e800 │ │ │ │ + cmneq r5, #256000 @ 0x3e800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #256000 @ 0x3e800 │ │ │ │ + cmneq r5, #14848 @ 0x3a00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #15872 @ 0x3e00 │ │ │ │ + cmneq r5, #32256 @ 0x7e00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #33024 @ 0x8100 │ │ │ │ + cmneq r5, #49408 @ 0xc100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #49408 @ 0xc100 │ │ │ │ + cmneq r5, #1, 26 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2, 26 @ 0x80 │ │ │ │ + cmneq r5, #4224 @ 0x1080 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #68, 26 @ 0x1100 │ │ │ │ + cmneq r5, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #8512 @ 0x2140 │ │ │ │ + cmneq r5, #12608 @ 0x3140 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #12416 @ 0x3080 │ │ │ │ + cmneq r5, #2, 28 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2, 28 │ │ │ │ + cmneq r5, #1056 @ 0x420 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #72, 28 @ 0x480 │ │ │ │ + cmneq r5, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2128 @ 0x850 │ │ │ │ + cmneq r5, #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3120 @ 0xc30 │ │ │ │ + cmneq r5, #3, 30 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3, 30 │ │ │ │ + cmneq r5, #268 @ 0x10c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #268 @ 0x10c │ │ │ │ + cmneq r5, #524 @ 0x20c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #524 @ 0x20c │ │ │ │ + cmneq r5, #780 @ 0x30c │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196, 30 @ 0x310 │ │ │ │ + cmneq r5, #4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2 │ │ │ │ + cmneq r5, #66 @ 0x42 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #63 @ 0x3f │ │ │ │ + cmneq r5, #127 @ 0x7f │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #125 @ 0x7d │ │ │ │ + cmneq r5, #189 @ 0xbd │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #187 @ 0xbb │ │ │ │ + cmneq r5, #251 @ 0xfb │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #251 @ 0xfb │ │ │ │ + cmneq r5, #-1073741810 @ 0xc000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, lr, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483634 @ 0x8000000e │ │ │ │ + cmneq r5, #-2147483618 @ 0x8000001e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, pc, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483618 @ 0x8000001e │ │ │ │ + cmneq r5, #-2147483602 @ 0x8000002e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r0, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483603 @ 0x8000002d │ │ │ │ + cmneq r5, #-2147483587 @ 0x8000003d │ │ │ │ andeq r0, r0, r7 │ │ │ │ andseq r0, r1, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 2 @ 0x3d │ │ │ │ + cmneq r5, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #48, 4 │ │ │ │ + cmneq r5, #112, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #108, 4 @ 0xc0000006 │ │ │ │ + cmneq r5, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1879048202 @ 0x7000000a │ │ │ │ + cmneq r5, #1879048206 @ 0x7000000e │ │ │ │ andeq r0, r0, r6 │ │ │ │ andseq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #536870926 @ 0x2000000e │ │ │ │ + cmneq r5, #-2013265920 @ 0x88000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andseq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1946157056 @ 0x74000000 │ │ │ │ + cmneq r5, #1946157057 @ 0x74000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r7, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #96, 6 @ 0x80000001 │ │ │ │ + cmneq r5, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r8, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1946157054 @ 0x8c000002 │ │ │ │ + cmneq r5, #-1946157053 @ 0x8c000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r9, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1744830461 @ 0x98000003 │ │ │ │ + cmneq r5, #637534208 @ 0x26000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r5, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1761607680 @ 0x69000000 │ │ │ │ + cmneq r5, #-1459617792 @ 0xa9000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1526726656 @ 0xa5000000 │ │ │ │ + cmneq r5, #-452984832 @ 0xe5000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andseq r0, sp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-419430400 @ 0xe7000000 │ │ │ │ + cmneq r5, #163577856 @ 0x9c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, lr, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #146800640 @ 0x8c00000 │ │ │ │ + cmneq r5, #415236096 @ 0x18c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, pc, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #406847488 @ 0x18400000 │ │ │ │ + cmneq r5, #675282944 @ 0x28400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #683671552 @ 0x28c00000 │ │ │ │ + cmneq r5, #952107008 @ 0x38c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r1, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #960495616 @ 0x39400000 │ │ │ │ + cmneq r5, #38797312 @ 0x2500000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40, 12 @ 0x2800000 │ │ │ │ + cmneq r5, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #101711872 @ 0x6100000 │ │ │ │ + cmneq r5, #168820736 @ 0xa100000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #164626432 @ 0x9d00000 │ │ │ │ + cmneq r5, #231735296 @ 0xdd00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232783872 @ 0xde00000 │ │ │ │ + cmneq r5, #7864320 @ 0x780000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #8126464 @ 0x7c0000 │ │ │ │ + cmneq r5, #24903680 @ 0x17c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #24903680 @ 0x17c0000 │ │ │ │ + cmneq r5, #41680896 @ 0x27c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #41418752 @ 0x2780000 │ │ │ │ + cmneq r5, #58195968 @ 0x3780000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #57147392 @ 0x3680000 │ │ │ │ + cmneq r5, #1703936 @ 0x1a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1441792 @ 0x160000 │ │ │ │ + cmneq r5, #5636096 @ 0x560000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #5373952 @ 0x520000 │ │ │ │ + cmneq r5, #9568256 @ 0x920000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #9371648 @ 0x8f0000 │ │ │ │ + cmneq r5, #13565952 @ 0xcf0000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq r5, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #163840 @ 0x28000 │ │ │ │ + cmneq r5, #1212416 @ 0x128000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1212416 @ 0x128000 │ │ │ │ + cmneq r5, #2260992 @ 0x228000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2195456 @ 0x218000 │ │ │ │ + cmneq r5, #3244032 @ 0x318000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3260416 @ 0x31c000 │ │ │ │ + cmneq r5, #28672 @ 0x7000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #12288 @ 0x3000 │ │ │ │ + cmneq r5, #274432 @ 0x43000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #64, 20 @ 0x40000 │ │ │ │ + cmneq r5, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #520192 @ 0x7f000 │ │ │ │ + cmneq r5, #782336 @ 0xbf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #790528 @ 0xc1000 │ │ │ │ + cmneq r5, #1024 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2048 @ 0x800 │ │ │ │ + cmneq r5, #67584 @ 0x10800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #64512 @ 0xfc00 │ │ │ │ + cmneq r5, #130048 @ 0x1fc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #123904 @ 0x1e400 │ │ │ │ + cmneq r5, #189440 @ 0x2e400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r5, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #243712 @ 0x3b800 │ │ │ │ + cmneq r5, #11776 @ 0x2e00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #10752 @ 0x2a00 │ │ │ │ + cmneq r5, #27136 @ 0x6a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #26112 @ 0x6600 │ │ │ │ + cmneq r5, #42496 @ 0xa600 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #160, 24 @ 0xa000 │ │ │ │ + cmneq r5, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #220, 24 @ 0xdc00 │ │ │ │ + cmneq r5, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1728 @ 0x6c0 │ │ │ │ + cmneq r5, #5824 @ 0x16c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #88, 26 @ 0x1600 │ │ │ │ + cmneq r5, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #9536 @ 0x2540 │ │ │ │ + cmneq r5, #13632 @ 0x3540 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #13504 @ 0x34c0 │ │ │ │ + cmneq r5, #304 @ 0x130 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #13, 28 @ 0xd0 │ │ │ │ + cmneq r5, #1232 @ 0x4d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1168 @ 0x490 │ │ │ │ + cmneq r5, #2192 @ 0x890 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2128 @ 0x850 │ │ │ │ + cmneq r5, #3152 @ 0xc50 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3056 @ 0xbf0 │ │ │ │ + cmneq r5, #4080 @ 0xff0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4016 @ 0xfb0 │ │ │ │ + cmneq r5, #59, 30 @ 0xec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56, 30 @ 0xe0 │ │ │ │ + cmneq r5, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116, 30 @ 0x1d0 │ │ │ │ + cmneq r5, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #696 @ 0x2b8 │ │ │ │ + cmneq r5, #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #948 @ 0x3b4 │ │ │ │ + cmneq r5, #45 @ 0x2d │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40 @ 0x28 │ │ │ │ + cmneq r5, #104 @ 0x68 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100 @ 0x64 │ │ │ │ + cmneq r5, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #159 @ 0x9f │ │ │ │ + cmneq r5, #223 @ 0xdf │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #215 @ 0xd7 │ │ │ │ + cmneq r5, #-1073741819 @ 0xc0000005 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1073741820 @ 0xc0000004 │ │ │ │ + cmneq r5, #-1073741804 @ 0xc0000014 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1073741844 @ 0x40000014 │ │ │ │ + cmneq r5, #1073741860 @ 0x40000024 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #148, 2 @ 0x25 │ │ │ │ + cmneq r5, #212, 2 @ 0x35 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483593 @ 0x80000037 │ │ │ │ + cmneq r5, #-536870911 @ 0xe0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40, 4 @ 0x80000002 │ │ │ │ + cmneq r5, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #536870918 @ 0x20000006 │ │ │ │ + cmneq r5, #536870922 @ 0x2000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-805306359 @ 0xd0000009 │ │ │ │ + cmneq r5, #-805306355 @ 0xd000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 4 @ 0x8000000d │ │ │ │ + cmneq r5, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #20, 6 @ 0x50000000 │ │ │ │ + cmneq r5, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1006632961 @ 0x3c000001 │ │ │ │ + cmneq r5, #1006632962 @ 0x3c000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #738197506 @ 0x2c000002 │ │ │ │ + cmneq r5, #738197507 @ 0x2c000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #335544323 @ 0x14000003 │ │ │ │ + cmneq r5, #83886080 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #0, 8 │ │ │ │ + cmneq r5, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1056964608 @ 0x3f000000 │ │ │ │ + cmneq r5, #2130706432 @ 0x7f000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124, 8 @ 0x7c000000 │ │ │ │ + cmneq r5, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1191182336 @ 0xb9000000 │ │ │ │ + cmneq r5, #-117440512 @ 0xf9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq r5, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56, 10 @ 0xe000000 │ │ │ │ + cmneq r5, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #494927872 @ 0x1d800000 │ │ │ │ + cmneq r5, #763363328 @ 0x2d800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #746586112 @ 0x2c800000 │ │ │ │ + cmneq r5, #1015021568 @ 0x3c800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1015021568 @ 0x3c800000 │ │ │ │ + cmneq r5, #52428800 @ 0x3200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #49283072 @ 0x2f00000 │ │ │ │ + cmneq r5, #116391936 @ 0x6f00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #112, 12 @ 0x7000000 │ │ │ │ + cmneq r5, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #183500800 @ 0xaf00000 │ │ │ │ + cmneq r5, #250609664 @ 0xef00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #242221056 @ 0xe700000 │ │ │ │ + cmneq r5, #10223616 @ 0x9c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #32, 14 @ 0x800000 │ │ │ │ + cmneq r5, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #23592960 @ 0x1680000 │ │ │ │ + cmneq r5, #40370176 @ 0x2680000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #38273024 @ 0x2480000 │ │ │ │ + cmneq r5, #55050240 @ 0x3480000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #54001664 @ 0x3380000 │ │ │ │ + cmneq r5, #917504 @ 0xe0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #917504 @ 0xe0000 │ │ │ │ + cmneq r5, #5111808 @ 0x4e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4849664 @ 0x4a0000 │ │ │ │ + cmneq r5, #9043968 @ 0x8a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #132, 16 @ 0x840000 │ │ │ │ + cmneq r5, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #12713984 @ 0xc20000 │ │ │ │ + cmneq r5, #32768 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16580608 @ 0xfd0000 │ │ │ │ + cmneq r5, #999424 @ 0xf4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #868352 @ 0xd4000 │ │ │ │ + cmneq r5, #1916928 @ 0x1d4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r5, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2801664 @ 0x2ac000 │ │ │ │ + cmneq r5, #3850240 @ 0x3ac000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r7, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #228, 18 @ 0x390000 │ │ │ │ + cmneq r5, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #139264 @ 0x22000 │ │ │ │ + cmneq r5, #401408 @ 0x62000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #389120 @ 0x5f000 │ │ │ │ + cmneq r5, #651264 @ 0x9f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #675840 @ 0xa5000 │ │ │ │ + cmneq r5, #937984 @ 0xe5000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #913408 @ 0xdf000 │ │ │ │ + cmneq r5, #31744 @ 0x7c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 22 @ 0x7000 │ │ │ │ + cmneq r5, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #91136 @ 0x16400 │ │ │ │ + cmneq r5, #156672 @ 0x26400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #153600 @ 0x25800 │ │ │ │ + cmneq r5, #219136 @ 0x35800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #211968 @ 0x33c00 │ │ │ │ + cmneq r5, #3840 @ 0xf00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2560 @ 0xa00 │ │ │ │ + cmneq r5, #18944 @ 0x4a00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16896 @ 0x4200 │ │ │ │ + cmneq r5, #33280 @ 0x8200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #31488 @ 0x7b00 │ │ │ │ + cmneq r5, #47872 @ 0xbb00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #46848 @ 0xb700 │ │ │ │ + cmneq r5, #63232 @ 0xf700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 24 @ 0xf400 │ │ │ │ + cmneq r5, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3200 @ 0xc80 │ │ │ │ + cmneq r5, #7296 @ 0x1c80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #7232 @ 0x1c40 │ │ │ │ + cmneq r5, #11328 @ 0x2c40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #11136 @ 0x2b80 │ │ │ │ + cmneq r5, #15232 @ 0x3b80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #15168 @ 0x3b40 │ │ │ │ + cmneq r5, #720 @ 0x2d0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40, 28 @ 0x280 │ │ │ │ + cmneq r5, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1584 @ 0x630 │ │ │ │ + cmneq r5, #2608 @ 0xa30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2528 @ 0x9e0 │ │ │ │ + cmneq r5, #3552 @ 0xde0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3600 @ 0xe10 │ │ │ │ + cmneq r5, #33, 30 @ 0x84 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #26, 30 @ 0x68 │ │ │ │ + cmneq r5, #360 @ 0x168 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #332 @ 0x14c │ │ │ │ + cmneq r5, #588 @ 0x24c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #584 @ 0x248 │ │ │ │ + cmneq r5, #840 @ 0x348 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #856 @ 0x358 │ │ │ │ + cmneq r5, #22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #23 │ │ │ │ + cmneq r5, #87 @ 0x57 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #90 @ 0x5a │ │ │ │ + cmneq r5, #154 @ 0x9a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #147 @ 0x93 │ │ │ │ + cmneq r5, #211 @ 0xd3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #206 @ 0xce │ │ │ │ + cmneq r5, #-2147483645 @ 0x80000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483646 @ 0x80000002 │ │ │ │ + cmneq r5, #-2147483630 @ 0x80000012 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483631 @ 0x80000011 │ │ │ │ + cmneq r5, #-2147483615 @ 0x80000021 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483616 @ 0x80000020 │ │ │ │ + cmneq r5, #-2147483600 @ 0x80000030 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1073741871 @ 0x4000002f │ │ │ │ + cmneq r5, #1073741887 @ 0x4000003f │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483586 @ 0x8000003e │ │ │ │ + cmneq r5, #-1610612733 @ 0xa0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #805306371 @ 0x30000003 │ │ │ │ + cmneq r5, #805306375 @ 0x30000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #120, 4 @ 0x80000007 │ │ │ │ + cmneq r5, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1342177291 @ 0x5000000b │ │ │ │ + cmneq r5, #1342177295 @ 0x5000000f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-268435442 @ 0xf000000e │ │ │ │ + cmneq r5, #-1140850688 @ 0xbc000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1409286144 @ 0xac000000 │ │ │ │ + cmneq r5, #-1409286143 @ 0xac000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1744830463 @ 0x98000001 │ │ │ │ + cmneq r5, #-1744830462 @ 0x98000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1946157054 @ 0x8c000002 │ │ │ │ + cmneq r5, #-1946157053 @ 0x8c000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1744830461 @ 0x98000003 │ │ │ │ + cmneq r5, #637534208 @ 0x26000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #587202560 @ 0x23000000 │ │ │ │ + cmneq r5, #1660944384 @ 0x63000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1577058304 @ 0x5e000000 │ │ │ │ + cmneq r5, #-1644167168 @ 0x9e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r5, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq r5, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #138412032 @ 0x8400000 │ │ │ │ + cmneq r5, #406847488 @ 0x18400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #390070272 @ 0x17400000 │ │ │ │ + cmneq r5, #658505728 @ 0x27400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #641728512 @ 0x26400000 │ │ │ │ + cmneq r5, #910163968 @ 0x36400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #931135488 @ 0x37800000 │ │ │ │ + cmneq r5, #31457280 @ 0x1e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #27262976 @ 0x1a00000 │ │ │ │ + cmneq r5, #94371840 @ 0x5a00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #95420416 @ 0x5b00000 │ │ │ │ + cmneq r5, #162529280 @ 0x9b00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #161480704 @ 0x9a00000 │ │ │ │ + cmneq r5, #228589568 @ 0xda00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #227540992 @ 0xd900000 │ │ │ │ + cmneq r5, #6553600 @ 0x640000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #6029312 @ 0x5c0000 │ │ │ │ + cmneq r5, #22806528 @ 0x15c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #88, 14 @ 0x1600000 │ │ │ │ + cmneq r5, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #39321600 @ 0x2580000 │ │ │ │ + cmneq r5, #56098816 @ 0x3580000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #212, 14 @ 0x3500000 │ │ │ │ + cmneq r5, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1245184 @ 0x130000 │ │ │ │ + cmneq r5, #5439488 @ 0x530000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #5373952 @ 0x520000 │ │ │ │ + cmneq r5, #9568256 @ 0x920000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #9764864 @ 0x950000 │ │ │ │ + cmneq r5, #13959168 @ 0xd50000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #13500416 @ 0xce0000 │ │ │ │ + cmneq r5, #229376 @ 0x38000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #114688 @ 0x1c000 │ │ │ │ + cmneq r5, #1163264 @ 0x11c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1130496 @ 0x114000 │ │ │ │ + cmneq r5, #2179072 @ 0x214000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #132, 18 @ 0x210000 │ │ │ │ + cmneq r5, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196, 18 @ 0x310000 │ │ │ │ + cmneq r5, #4, 20 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #24576 @ 0x6000 │ │ │ │ + cmneq r5, #286720 @ 0x46000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #307200 @ 0x4b000 │ │ │ │ + cmneq r5, #569344 @ 0x8b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #565248 @ 0x8a000 │ │ │ │ + cmneq r5, #827392 @ 0xca000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #200, 20 @ 0xc8000 │ │ │ │ + cmneq r5, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4, 22 @ 0x1000 │ │ │ │ + cmneq r5, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #64, 22 @ 0x10000 │ │ │ │ + cmneq r5, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124928 @ 0x1e800 │ │ │ │ + cmneq r5, #190464 @ 0x2e800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #180, 22 @ 0x2d000 │ │ │ │ + cmneq r5, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #243712 @ 0x3b800 │ │ │ │ + cmneq r5, #11776 @ 0x2e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40, 24 @ 0x2800 │ │ │ │ + cmneq r5, #104, 24 @ 0x6800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #25088 @ 0x6200 │ │ │ │ + cmneq r5, #41472 @ 0xa200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40192 @ 0x9d00 │ │ │ │ + cmneq r5, #56576 @ 0xdd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orrseq r6, fp, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1310641,15 +1310641,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 50c454 <__cxa_atexit@plt+0x4ffed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #759169024 @ 0x2d400000 │ │ │ │ + cmneq r5, #1027604480 @ 0x3d400000 │ │ │ │ biceq r9, r5, #216, 20 @ 0xd8000 │ │ │ │ biceq sl, r5, #164, 2 @ 0x29 │ │ │ │ orrseq r4, fp, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1312889,15 +1312889,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 50e774 <__cxa_atexit@plt+0x5021f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1342177270 @ 0xb000000a │ │ │ │ + cmneq r5, #-1342177266 @ 0xb000000e │ │ │ │ biceq r7, r5, #184, 14 @ 0x2e00000 │ │ │ │ biceq r7, r5, #132, 28 @ 0x840 │ │ │ │ orrseq r2, fp, #56, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1315384,15 +1315384,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 510e70 <__cxa_atexit@plt+0x5048f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #201728 @ 0x31400 │ │ │ │ + cmneq r5, #1280 @ 0x500 │ │ │ │ biceq r5, r5, #188 @ 0xbc │ │ │ │ biceq r5, r5, #136, 14 @ 0x2200000 │ │ │ │ orrseq pc, sl, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1317353,15 +1317353,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 512d34 <__cxa_atexit@plt+0x5067b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1472 @ 0x5c0 │ │ │ │ + cmneq r5, #5568 @ 0x15c0 │ │ │ │ biceq r3, r5, #248, 2 @ 0x3e │ │ │ │ biceq r3, r5, #196, 16 @ 0xc40000 │ │ │ │ orrseq sp, sl, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1317460,15 +1317460,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 512ee0 <__cxa_atexit@plt+0x506964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #111616 @ 0x1b400 │ │ │ │ + cmneq r5, #177152 @ 0x2b400 │ │ │ │ biceq r3, r5, #76 @ 0x4c │ │ │ │ biceq r3, r5, #24, 14 @ 0x600000 │ │ │ │ orrseq sp, sl, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1317545,15 +1317545,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 513034 <__cxa_atexit@plt+0x506ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40, 20 @ 0x28000 │ │ │ │ + cmneq r5, #104, 20 @ 0x68000 │ │ │ │ biceq r2, r5, #248, 28 @ 0xf80 │ │ │ │ biceq r3, r5, #196, 10 @ 0x31000000 │ │ │ │ orrseq sp, sl, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1318653,15 +1318653,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 514184 <__cxa_atexit@plt+0x507c08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #228, 16 @ 0xe40000 │ │ │ │ + cmneq r5, #36, 18 @ 0x90000 │ │ │ │ biceq r1, r5, #168, 26 @ 0x2a00 │ │ │ │ biceq r2, r5, #116, 8 @ 0x74000000 │ │ │ │ orrseq ip, sl, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1321082,15 +1321082,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 516778 <__cxa_atexit@plt+0x50a1fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #889192448 @ 0x35000000 │ │ │ │ + cmneq r5, #1962934272 @ 0x75000000 │ │ │ │ biceq pc, r4, #180, 14 @ 0x2d00000 │ │ │ │ biceq pc, r4, #208, 30 @ 0x340 │ │ │ │ orrseq sl, sl, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1321130,15 +1321130,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 516838 <__cxa_atexit@plt+0x50a2bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1476395006 @ 0xa8000002 │ │ │ │ + cmneq r5, #-1476395005 @ 0xa8000003 │ │ │ │ biceq pc, r4, #244, 12 @ 0xf400000 │ │ │ │ biceq pc, r4, #16, 30 @ 0x40 │ │ │ │ orrseq sl, sl, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1321178,15 +1321178,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5168f8 <__cxa_atexit@plt+0x50a37c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #67108864 @ 0x4000000 │ │ │ │ + cmneq r5, #67108865 @ 0x4000001 │ │ │ │ biceq pc, r4, #52, 12 @ 0x3400000 │ │ │ │ biceq pc, r4, #80, 28 @ 0x500 │ │ │ │ orrseq sl, sl, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1321226,15 +1321226,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5169b8 <__cxa_atexit@plt+0x50a43c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-536870908 @ 0xe0000004 │ │ │ │ + cmneq r5, #-536870904 @ 0xe0000008 │ │ │ │ biceq pc, r4, #116, 10 @ 0x1d000000 │ │ │ │ biceq pc, r4, #144, 26 @ 0x2400 │ │ │ │ orrseq sl, sl, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1323696,15 +1323696,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 519050 <__cxa_atexit@plt+0x50cad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #195584 @ 0x2fc00 │ │ │ │ + cmneq r4, #261120 @ 0x3fc00 │ │ │ │ biceq ip, r4, #220, 28 @ 0xdc0 │ │ │ │ biceq sp, r4, #248, 12 @ 0xf800000 │ │ │ │ orrseq r8, sl, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1323744,15 +1323744,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 519110 <__cxa_atexit@plt+0x50cb94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #52, 22 @ 0xd000 │ │ │ │ + cmneq r4, #116, 22 @ 0x1d000 │ │ │ │ biceq ip, r4, #28, 28 @ 0x1c0 │ │ │ │ biceq sp, r4, #56, 12 @ 0x3800000 │ │ │ │ orrseq r8, sl, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1323792,15 +1323792,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5191d0 <__cxa_atexit@plt+0x50cc54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #569344 @ 0x8b000 │ │ │ │ + cmneq r4, #831488 @ 0xcb000 │ │ │ │ biceq ip, r4, #92, 26 @ 0x1700 │ │ │ │ biceq sp, r4, #120, 10 @ 0x1e000000 │ │ │ │ orrseq r8, sl, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1323840,15 +1323840,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 519290 <__cxa_atexit@plt+0x50cd14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #216, 18 @ 0x360000 │ │ │ │ + cmneq r4, #24, 20 @ 0x18000 │ │ │ │ biceq ip, r4, #156, 24 @ 0x9c00 │ │ │ │ biceq sp, r4, #184, 8 @ 0xb8000000 │ │ │ │ orrseq r8, sl, #248, 2 @ 0x3e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1326310,15 +1326310,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 51b928 <__cxa_atexit@plt+0x50f3ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #603979777 @ 0x24000001 │ │ │ │ + cmneq r4, #603979778 @ 0x24000002 │ │ │ │ biceq sl, r4, #4, 12 @ 0x400000 │ │ │ │ biceq sl, r4, #32, 28 @ 0x200 │ │ │ │ orrseq r5, sl, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1326358,15 +1326358,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 51b9e8 <__cxa_atexit@plt+0x50f46c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-536870901 @ 0xe000000b │ │ │ │ + cmneq r4, #-536870897 @ 0xe000000f │ │ │ │ biceq sl, r4, #68, 10 @ 0x11000000 │ │ │ │ biceq sl, r4, #96, 26 @ 0x1800 │ │ │ │ orrseq r5, sl, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1326406,15 +1326406,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 51baa8 <__cxa_atexit@plt+0x50f52c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1342177281 @ 0x50000001 │ │ │ │ + cmneq r4, #1342177285 @ 0x50000005 │ │ │ │ biceq sl, r4, #132, 8 @ 0x84000000 │ │ │ │ biceq sl, r4, #160, 24 @ 0xa000 │ │ │ │ orrseq r5, sl, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1326454,15 +1326454,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 51bb68 <__cxa_atexit@plt+0x50f5ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-2147483624 @ 0x80000018 │ │ │ │ + cmneq r4, #-2147483608 @ 0x80000028 │ │ │ │ biceq sl, r4, #196, 6 @ 0x10000003 │ │ │ │ biceq sl, r4, #224, 22 @ 0x38000 │ │ │ │ orrseq r5, sl, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1328713,15 +1328713,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 51deb4 <__cxa_atexit@plt+0x511938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #496 @ 0x1f0 │ │ │ │ + cmneq r4, #1520 @ 0x5f0 │ │ │ │ biceq r8, r4, #120 @ 0x78 │ │ │ │ biceq r8, r4, #148, 16 @ 0x940000 │ │ │ │ orrseq r3, sl, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1328761,15 +1328761,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 51df74 <__cxa_atexit@plt+0x5119f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #148, 26 @ 0x2500 │ │ │ │ + cmneq r4, #212, 26 @ 0x3500 │ │ │ │ biceq r7, r4, #184, 30 @ 0x2e0 │ │ │ │ biceq r8, r4, #212, 14 @ 0x3500000 │ │ │ │ orrseq r3, sl, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1328809,15 +1328809,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 51e034 <__cxa_atexit@plt+0x511ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #60160 @ 0xeb00 │ │ │ │ + cmneq r4, #2752 @ 0xac0 │ │ │ │ biceq r7, r4, #248, 28 @ 0xf80 │ │ │ │ biceq r8, r4, #20, 14 @ 0x500000 │ │ │ │ orrseq r3, sl, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1328857,15 +1328857,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 51e0f4 <__cxa_atexit@plt+0x511b78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #56, 24 @ 0x3800 │ │ │ │ + cmneq r4, #120, 24 @ 0x7800 │ │ │ │ biceq r7, r4, #56, 28 @ 0x380 │ │ │ │ biceq r8, r4, #84, 12 @ 0x5400000 │ │ │ │ orrseq r3, sl, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1330980,15 +1330980,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 520220 <__cxa_atexit@plt+0x513ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #21504 @ 0x5400 │ │ │ │ + cmneq r4, #87040 @ 0x15400 │ │ │ │ biceq r5, r4, #12, 26 @ 0x300 │ │ │ │ biceq r6, r4, #40, 10 @ 0xa000000 │ │ │ │ orrseq r1, sl, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1331028,15 +1331028,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5202e0 <__cxa_atexit@plt+0x513d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #565248 @ 0x8a000 │ │ │ │ + cmneq r4, #827392 @ 0xca000 │ │ │ │ biceq r5, r4, #76, 24 @ 0x4c00 │ │ │ │ biceq r6, r4, #104, 8 @ 0x68000000 │ │ │ │ orrseq r1, sl, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1331076,15 +1331076,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5203a0 <__cxa_atexit@plt+0x513e24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #3686400 @ 0x384000 │ │ │ │ + cmneq r4, #135168 @ 0x21000 │ │ │ │ biceq r5, r4, #140, 22 @ 0x23000 │ │ │ │ biceq r6, r4, #168, 6 @ 0xa0000002 │ │ │ │ orrseq r1, sl, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1331124,15 +1331124,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 520460 <__cxa_atexit@plt+0x513ee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #753664 @ 0xb8000 │ │ │ │ + cmneq r4, #1802240 @ 0x1b8000 │ │ │ │ biceq r5, r4, #204, 20 @ 0xcc000 │ │ │ │ biceq r6, r4, #232, 4 @ 0x8000000e │ │ │ │ orrseq r1, sl, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1335702,33 +1335702,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq r2, r4, #132, 4 @ 0x40000008 │ │ │ │ orrseq sp, r9, #16, 10 @ 0x4000000 │ │ │ │ - cmneq r4, #-1073741792 @ 0xc0000020 │ │ │ │ + cmneq r4, #-1073741776 @ 0xc0000030 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-2147483601 @ 0x8000002f │ │ │ │ + cmneq r4, #-2147483585 @ 0x8000003f │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1879048192 @ 0x70000000 │ │ │ │ + cmneq r4, #1879048196 @ 0x70000004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #80, 4 │ │ │ │ + cmneq r4, #144, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1337319,15 +1337319,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52652c <__cxa_atexit@plt+0x519fb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #60416 @ 0xec00 │ │ │ │ + cmneq r4, #125952 @ 0x1ec00 │ │ │ │ biceq pc, r3, #0, 20 │ │ │ │ biceq r0, r4, #28, 4 @ 0xc0000001 │ │ │ │ orrseq fp, r9, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1338638,15 +1338638,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5279c0 <__cxa_atexit@plt+0x51b444> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - cmnpeq r3, #245366784 @ p-variant is OBSOLETE @ 0xea00000 │ │ │ │ + cmnpeq r3, #11010048 @ p-variant is OBSOLETE @ 0xa80000 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ biceq lr, r3, #20, 26 @ 0x500 │ │ │ │ orrseq sl, r9, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1338670,15 +1338670,15 @@ │ │ │ │ ldr r0, [pc, #16] @ 527a3c <__cxa_atexit@plt+0x51b4c0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ biceq lr, r3, #64, 12 @ 0x4000000 │ │ │ │ biceq lr, r3, #60, 26 @ 0xf00 │ │ │ │ - cmnpeq r3, #112, 12 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ + cmnpeq r3, #176, 12 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ biceq lr, r3, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ bcc 527a84 <__cxa_atexit@plt+0x51b508> │ │ │ │ @@ -1339684,15 +1339684,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 528a18 <__cxa_atexit@plt+0x51c49c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 528a1c <__cxa_atexit@plt+0x51c4a0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #200, 12 @ 0xc800000 │ │ │ │ + cmneq r3, #8, 14 @ 0x200000 │ │ │ │ biceq sp, r3, #88, 26 @ 0x1600 │ │ │ │ biceq sp, r3, #128, 12 @ 0x8000000 │ │ │ │ biceq sp, r3, #128, 26 @ 0x2000 │ │ │ │ biceq sp, r3, #24, 12 @ 0x1800000 │ │ │ │ orrseq r9, r9, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1339739,15 +1339739,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 528afc <__cxa_atexit@plt+0x51c580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #53477376 @ 0x3300000 │ │ │ │ + cmneq r3, #120586240 @ 0x7300000 │ │ │ │ biceq sp, r3, #48, 8 @ 0x30000000 │ │ │ │ biceq sp, r3, #252, 20 @ 0xfc000 │ │ │ │ orrseq r9, r9, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1339759,15 +1339759,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 528b4c <__cxa_atexit@plt+0x51c5d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #236, 10 @ 0x3b000000 │ │ │ │ + cmneq r3, #44, 12 @ 0x2c00000 │ │ │ │ biceq sp, r3, #224, 6 @ 0x80000003 │ │ │ │ biceq sp, r3, #172, 20 @ 0xac000 │ │ │ │ orrseq r9, r9, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1339779,15 +1339779,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 528b9c <__cxa_atexit@plt+0x51c620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #692060160 @ 0x29400000 │ │ │ │ + cmneq r3, #960495616 @ 0x39400000 │ │ │ │ biceq sp, r3, #144, 6 @ 0x40000002 │ │ │ │ biceq sp, r3, #92, 20 @ 0x5c000 │ │ │ │ orrseq r9, r9, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1339799,15 +1339799,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 528bec <__cxa_atexit@plt+0x51c670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #390070272 @ 0x17400000 │ │ │ │ + cmneq r3, #658505728 @ 0x27400000 │ │ │ │ biceq sp, r3, #64, 6 │ │ │ │ biceq sp, r3, #12, 20 @ 0xc000 │ │ │ │ orrseq r9, r9, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1339819,15 +1339819,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 528c3c <__cxa_atexit@plt+0x51c6c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #96468992 @ 0x5c00000 │ │ │ │ + cmneq r3, #364904448 @ 0x15c00000 │ │ │ │ biceq sp, r3, #240, 4 │ │ │ │ biceq sp, r3, #188, 18 @ 0x2f0000 │ │ │ │ orrseq r9, r9, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1339839,15 +1339839,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 528c8c <__cxa_atexit@plt+0x51c710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #212, 8 @ 0xd4000000 │ │ │ │ + cmneq r3, #20, 10 @ 0x5000000 │ │ │ │ biceq sp, r3, #160, 4 │ │ │ │ biceq sp, r3, #108, 18 @ 0x1b0000 │ │ │ │ orrseq r9, r9, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -1341472,15 +1341472,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52a610 <__cxa_atexit@plt+0x51e094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #223232 @ 0x36800 │ │ │ │ + cmneq r3, #6656 @ 0x1a00 │ │ │ │ biceq fp, r3, #28, 18 @ 0x70000 │ │ │ │ biceq fp, r3, #232, 30 @ 0x3a0 │ │ │ │ orrseq r8, r9, #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1341610,15 +1341610,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52a838 <__cxa_atexit@plt+0x51e2bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #2981888 @ 0x2d8000 │ │ │ │ + cmneq r3, #4030464 @ 0x3d8000 │ │ │ │ biceq fp, r3, #244, 12 @ 0xf400000 │ │ │ │ biceq fp, r3, #192, 26 @ 0x3000 │ │ │ │ orrseq r7, r9, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1341757,15 +1341757,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52aa84 <__cxa_atexit@plt+0x51e508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #108, 14 @ 0x1b00000 │ │ │ │ + cmneq r3, #172, 14 @ 0x2b00000 │ │ │ │ biceq fp, r3, #168, 8 @ 0xa8000000 │ │ │ │ biceq fp, r3, #116, 22 @ 0x1d000 │ │ │ │ orrseq r7, r9, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1341870,15 +1341870,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52ac48 <__cxa_atexit@plt+0x51e6cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq r3, #236, 10 @ 0x3b000000 │ │ │ │ biceq fp, r3, #228, 4 @ 0x4000000e │ │ │ │ biceq fp, r3, #176, 18 @ 0x2c0000 │ │ │ │ orrseq r7, r9, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1342857,15 +1342857,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52bbb4 <__cxa_atexit@plt+0x51f638> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #103809024 @ 0x6300000 │ │ │ │ + cmneq r3, #170917888 @ 0xa300000 │ │ │ │ biceq sl, r3, #120, 6 @ 0xe0000001 │ │ │ │ biceq sl, r3, #68, 20 @ 0x44000 │ │ │ │ orrseq r6, r9, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1342877,15 +1342877,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52bc04 <__cxa_atexit@plt+0x51f688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #61865984 @ 0x3b00000 │ │ │ │ + cmneq r3, #128974848 @ 0x7b00000 │ │ │ │ biceq sl, r3, #40, 6 @ 0xa0000000 │ │ │ │ biceq sl, r3, #244, 18 @ 0x3d0000 │ │ │ │ orrseq r6, r9, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1342897,15 +1342897,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52bc54 <__cxa_atexit@plt+0x51f6d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #12, 12 @ 0xc00000 │ │ │ │ + cmneq r3, #76, 12 @ 0x4c00000 │ │ │ │ biceq sl, r3, #216, 4 @ 0x8000000d │ │ │ │ biceq sl, r3, #164, 18 @ 0x290000 │ │ │ │ orrseq r6, r9, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1342917,15 +1342917,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52bca4 <__cxa_atexit@plt+0x51f728> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #985661440 @ 0x3ac00000 │ │ │ │ + cmneq r3, #45088768 @ 0x2b00000 │ │ │ │ biceq sl, r3, #136, 4 @ 0x80000008 │ │ │ │ biceq sl, r3, #84, 18 @ 0x150000 │ │ │ │ orrseq r6, r9, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1343430,15 +1343430,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52c4a8 <__cxa_atexit@plt+0x51ff2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #236, 26 @ 0x3b00 │ │ │ │ + cmneq r3, #44, 28 @ 0x2c0 │ │ │ │ biceq r9, r3, #132, 20 @ 0x84000 │ │ │ │ biceq sl, r3, #80, 2 │ │ │ │ orrseq r6, r9, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1343601,15 +1343601,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52c754 <__cxa_atexit@plt+0x5201d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #67584 @ 0x10800 │ │ │ │ + cmneq r3, #133120 @ 0x20800 │ │ │ │ biceq r9, r3, #216, 14 @ 0x3600000 │ │ │ │ biceq r9, r3, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r7 │ │ │ │ orrseq r5, r9, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1345670,15 +1345670,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52e7a8 <__cxa_atexit@plt+0x52222c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1028096 @ 0xfb000 │ │ │ │ + cmneq r3, #60416 @ 0xec00 │ │ │ │ biceq r7, r3, #132, 14 @ 0x2100000 │ │ │ │ biceq r7, r3, #80, 28 @ 0x500 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r7 │ │ │ │ orrseq r3, r9, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1346555,15 +1346555,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 52f57c <__cxa_atexit@plt+0x523000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #52, 26 @ 0xd00 │ │ │ │ + cmneq r3, #116, 26 @ 0x1d00 │ │ │ │ biceq r6, r3, #176, 18 @ 0x2c0000 │ │ │ │ biceq r7, r3, #124 @ 0x7c │ │ │ │ orrseq r3, r9, #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1347364,15 +1347364,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 530220 <__cxa_atexit@plt+0x523ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #182 @ 0xb6 │ │ │ │ + cmneq r3, #246 @ 0xf6 │ │ │ │ biceq r5, r3, #12, 26 @ 0x300 │ │ │ │ biceq r6, r3, #216, 6 @ 0x60000003 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r7 │ │ │ │ orrseq r2, r9, #68, 2 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1348619,15 +1348619,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5315bc <__cxa_atexit@plt+0x525040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #64, 26 @ 0x1000 │ │ │ │ + cmneq r3, #128, 26 @ 0x2000 │ │ │ │ biceq r4, r3, #112, 18 @ 0x1c0000 │ │ │ │ biceq r5, r3, #60 @ 0x3c │ │ │ │ orrseq r2, r9, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1348666,15 +1348666,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 531678 <__cxa_atexit@plt+0x5250fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #36096 @ 0x8d00 │ │ │ │ + cmneq r3, #52480 @ 0xcd00 │ │ │ │ biceq r4, r3, #180, 16 @ 0xb40000 │ │ │ │ biceq r4, r3, #128, 30 @ 0x200 │ │ │ │ orrseq r0, r9, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1349035,15 +1349035,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 531c3c <__cxa_atexit@plt+0x5256c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #219152384 @ 0xd100000 │ │ │ │ + cmneq r3, #4456448 @ 0x440000 │ │ │ │ biceq r4, r3, #240, 4 │ │ │ │ biceq r4, r3, #188, 18 @ 0x2f0000 │ │ │ │ orrseq r0, r9, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1349273,15 +1349273,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 531ff4 <__cxa_atexit@plt+0x525a78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1946157056 @ 0x74000000 │ │ │ │ + cmneq r3, #1946157057 @ 0x74000001 │ │ │ │ biceq r3, r3, #56, 30 @ 0xe0 │ │ │ │ biceq r4, r3, #4, 12 @ 0x400000 │ │ │ │ orrseq r0, r9, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1349792,15 +1349792,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 532810 <__cxa_atexit@plt+0x526294> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #9216 @ 0x2400 │ │ │ │ + cmneq r3, #74752 @ 0x12400 │ │ │ │ biceq r3, r3, #28, 14 @ 0x700000 │ │ │ │ biceq r3, r3, #232, 26 @ 0x3a00 │ │ │ │ orrseq pc, r8, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1350026,15 +1350026,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 532bb8 <__cxa_atexit@plt+0x52663c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #27787264 @ 0x1a80000 │ │ │ │ + cmneq r3, #44564480 @ 0x2a80000 │ │ │ │ biceq r3, r3, #116, 6 @ 0xd0000001 │ │ │ │ biceq r3, r3, #64, 20 @ 0x40000 │ │ │ │ orrseq pc, r8, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1350691,15 +1350691,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53361c <__cxa_atexit@plt+0x5270a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #9280 @ 0x2440 │ │ │ │ + cmneq r3, #13376 @ 0x3440 │ │ │ │ biceq r2, r3, #16, 18 @ 0x40000 │ │ │ │ biceq r2, r3, #220, 30 @ 0x370 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ andeq r0, r0, r7 │ │ │ │ orrseq r0, r9, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1351337,15 +1351337,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 534034 <__cxa_atexit@plt+0x527ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 535070 <__cxa_atexit@plt+0x528af4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-1811939326 @ 0x94000002 │ │ │ │ + cmneq r3, #-1811939325 @ 0x94000003 │ │ │ │ biceq r1, r3, #248, 28 @ 0xf80 │ │ │ │ biceq r2, r3, #196, 10 @ 0x31000000 │ │ │ │ orrseq lr, r8, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1351664,15 +1351664,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 534548 <__cxa_atexit@plt+0x527fcc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - cmneq r3, #2336 @ 0x920 │ │ │ │ + cmneq r3, #3360 @ 0xd20 │ │ │ │ biceq r1, r3, #16, 20 @ 0x10000 │ │ │ │ orrseq lr, r8, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 53459c <__cxa_atexit@plt+0x528020> │ │ │ │ @@ -1352002,15 +1352002,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 534a90 <__cxa_atexit@plt+0x528514> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 5350b8 <__cxa_atexit@plt+0x528b3c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 535038 <__cxa_atexit@plt+0x528abc> │ │ │ │ - cmneq r3, #2244608 @ 0x224000 │ │ │ │ + cmneq r3, #3293184 @ 0x324000 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ biceq r1, r3, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ mov r7, r8 │ │ │ │ b 535028 <__cxa_atexit@plt+0x528aac> │ │ │ │ @@ -1352270,210 +1352270,210 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ biceq r2, r3, #116 @ 0x74 │ │ │ │ orrseq lr, r8, #36, 26 @ 0x900 │ │ │ │ - cmneq r3, #494927872 @ 0x1d800000 │ │ │ │ + cmneq r3, #763363328 @ 0x2d800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #780140544 @ 0x2e800000 │ │ │ │ + cmneq r3, #1048576000 @ 0x3e800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1061158912 @ 0x3f400000 │ │ │ │ + cmneq r3, #63963136 @ 0x3d00000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #66060288 @ 0x3f00000 │ │ │ │ + cmneq r3, #133169152 @ 0x7f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #127926272 @ 0x7a00000 │ │ │ │ + cmneq r3, #195035136 @ 0xba00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #193986560 @ 0xb900000 │ │ │ │ + cmneq r3, #261095424 @ 0xf900000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #262144000 @ 0xfa00000 │ │ │ │ + cmneq r3, #15204352 @ 0xe80000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #15466496 @ 0xec0000 │ │ │ │ + cmneq r3, #32243712 @ 0x1ec0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #32243712 @ 0x1ec0000 │ │ │ │ + cmneq r3, #49020928 @ 0x2ec0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #49545216 @ 0x2f40000 │ │ │ │ + cmneq r3, #66322432 @ 0x3f40000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #131072 @ 0x20000 │ │ │ │ + cmneq r3, #4325376 @ 0x420000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #4587520 @ 0x460000 │ │ │ │ + cmneq r3, #8781824 @ 0x860000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #8847360 @ 0x870000 │ │ │ │ + cmneq r3, #13041664 @ 0xc70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #12976128 @ 0xc60000 │ │ │ │ + cmneq r3, #98304 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #98304 @ 0x18000 │ │ │ │ + cmneq r3, #1146880 @ 0x118000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr pc, [pc, #-4] @ 53502c <__cxa_atexit@plt+0x528ab0> │ │ │ │ - biceq r1, r2, #100, 20 @ 0x64000 │ │ │ │ + biceq r1, r2, #140, 20 @ 0x8c000 │ │ │ │ ldr pc, [pc, #-4] @ 535034 <__cxa_atexit@plt+0x528ab8> │ │ │ │ - biceq r1, r3, #184 @ 0xb8 │ │ │ │ + biceq r1, r3, #224 @ 0xe0 │ │ │ │ ldr pc, [pc, #-4] @ 53503c <__cxa_atexit@plt+0x528ac0> │ │ │ │ - biceq r2, r2, #100, 30 @ 0x190 │ │ │ │ + biceq r2, r2, #140, 30 @ 0x230 │ │ │ │ ldr pc, [pc, #-4] @ 535044 <__cxa_atexit@plt+0x528ac8> │ │ │ │ - cmneq r3, #160, 16 @ 0xa00000 │ │ │ │ + cmneq r3, #32, 18 @ 0x80000 │ │ │ │ ldr pc, [pc, #-4] @ 53504c <__cxa_atexit@plt+0x528ad0> │ │ │ │ - biceq r1, r3, #224, 4 │ │ │ │ + biceq r1, r3, #8, 6 @ 0x20000000 │ │ │ │ ldr pc, [pc, #-4] @ 535054 <__cxa_atexit@plt+0x528ad8> │ │ │ │ - @ instruction: 0x03bb2b5c │ │ │ │ + @ instruction: 0x03bb2c7c │ │ │ │ ldr pc, [pc, #-4] @ 53505c <__cxa_atexit@plt+0x528ae0> │ │ │ │ - cmneq r3, #224, 24 @ 0xe000 │ │ │ │ + cmneq r3, #96, 26 @ 0x1800 │ │ │ │ ldr pc, [pc, #-4] @ 535064 <__cxa_atexit@plt+0x528ae8> │ │ │ │ - cmneq r3, #176, 28 @ 0xb00 │ │ │ │ + cmneq r3, #48, 30 @ 0xc0 │ │ │ │ ldr pc, [pc, #-4] @ 53506c <__cxa_atexit@plt+0x528af0> │ │ │ │ - cmneq r3, #96, 26 @ 0x1800 │ │ │ │ + cmneq r3, #224, 26 @ 0x3800 │ │ │ │ ldr pc, [pc, #-4] @ 535074 <__cxa_atexit@plt+0x528af8> │ │ │ │ - biceq r0, r3, #184, 30 @ 0x2e0 │ │ │ │ + biceq r0, r3, #224, 30 @ 0x380 │ │ │ │ ldr pc, [pc, #-4] @ 53507c <__cxa_atexit@plt+0x528b00> │ │ │ │ - cmneq r3, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq r3, #112, 12 @ 0x7000000 │ │ │ │ ldr pc, [pc, #-4] @ 535084 <__cxa_atexit@plt+0x528b08> │ │ │ │ - cmneq r3, #32, 8 @ 0x20000000 │ │ │ │ + cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ ldr pc, [pc, #-4] @ 53508c <__cxa_atexit@plt+0x528b10> │ │ │ │ - biceq r1, r3, #104, 10 @ 0x1a000000 │ │ │ │ + biceq r1, r3, #144, 10 @ 0x24000000 │ │ │ │ ldr pc, [pc, #-4] @ 535094 <__cxa_atexit@plt+0x528b18> │ │ │ │ - @ instruction: 0x03a1c200 │ │ │ │ + @ instruction: 0x03a1c320 │ │ │ │ ldr pc, [pc, #-4] @ 53509c <__cxa_atexit@plt+0x528b20> │ │ │ │ - @ instruction: 0x03bb2a0c │ │ │ │ + @ instruction: 0x03bb2b2c │ │ │ │ ldr pc, [pc, #-4] @ 5350a4 <__cxa_atexit@plt+0x528b28> │ │ │ │ - @ instruction: 0x03bb284c │ │ │ │ + @ instruction: 0x03bb296c │ │ │ │ ldr pc, [pc, #-4] @ 5350ac <__cxa_atexit@plt+0x528b30> │ │ │ │ - @ instruction: 0x03bb28bc │ │ │ │ + @ instruction: 0x03bb29dc │ │ │ │ ldr pc, [pc, #-4] @ 5350b4 <__cxa_atexit@plt+0x528b38> │ │ │ │ - @ instruction: 0x03bb27cc │ │ │ │ + @ instruction: 0x03bb28ec │ │ │ │ ldr pc, [pc, #-4] @ 5350bc <__cxa_atexit@plt+0x528b40> │ │ │ │ - cmpeq sl, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq sl, #60 @ 0x3c │ │ │ │ ldr pc, [pc, #-4] @ 5350c4 <__cxa_atexit@plt+0x528b48> │ │ │ │ - cmneq r3, #80, 14 @ 0x1400000 │ │ │ │ + cmneq r3, #208, 14 @ 0x3400000 │ │ │ │ ldr pc, [pc, #-4] @ 5350cc <__cxa_atexit@plt+0x528b50> │ │ │ │ - cmneq sp, #120, 10 @ 0x1e000000 │ │ │ │ + cmneq sp, #248, 10 @ 0x3e000000 │ │ │ │ ldr pc, [pc, #-4] @ 5350d4 <__cxa_atexit@plt+0x528b58> │ │ │ │ - cmneq r3, #224, 12 @ 0xe000000 │ │ │ │ + cmneq r3, #96, 14 @ 0x1800000 │ │ │ │ ldr pc, [pc, #-4] @ 5350dc <__cxa_atexit@plt+0x528b60> │ │ │ │ - cmneq r5, #56, 16 @ 0x380000 │ │ │ │ + cmneq r5, #184, 16 @ 0xb80000 │ │ │ │ ldr pc, [pc, #-4] @ 5350e4 <__cxa_atexit@plt+0x528b68> │ │ │ │ - cmneq r3, #208, 26 @ 0x3400 │ │ │ │ + cmneq r3, #80, 28 @ 0x500 │ │ │ │ ldr pc, [pc, #-4] @ 5350ec <__cxa_atexit@plt+0x528b70> │ │ │ │ - cmneq r5, #88, 14 @ 0x1600000 │ │ │ │ + cmneq r5, #216, 14 @ 0x3600000 │ │ │ │ ldr pc, [pc, #-4] @ 5350f4 <__cxa_atexit@plt+0x528b78> │ │ │ │ - biceq sp, r1, #244, 24 @ 0xf400 │ │ │ │ + biceq sp, r1, #28, 26 @ 0x700 │ │ │ │ ldr pc, [pc, #-4] @ 5350fc <__cxa_atexit@plt+0x528b80> │ │ │ │ - orrseq fp, sl, #4 │ │ │ │ + orrseq fp, sl, #36, 2 │ │ │ │ ldr pc, [pc, #-4] @ 535104 <__cxa_atexit@plt+0x528b88> │ │ │ │ - biceq r1, r3, #180, 18 @ 0x2d0000 │ │ │ │ + biceq r1, r3, #220, 18 @ 0x370000 │ │ │ │ ldr pc, [pc, #-4] @ 53510c <__cxa_atexit@plt+0x528b90> │ │ │ │ - cmpeq sl, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq sl, #76, 12 @ 0x4c00000 │ │ │ │ ldr pc, [pc, #-4] @ 535114 <__cxa_atexit@plt+0x528b98> │ │ │ │ - cmneq r3, #128, 10 @ 0x20000000 │ │ │ │ + cmneq r3, #0, 12 │ │ │ │ ldr pc, [pc, #-4] @ 53511c <__cxa_atexit@plt+0x528ba0> │ │ │ │ - cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r3, #32, 10 @ 0x8000000 │ │ │ │ ldr pc, [pc, #-4] @ 535124 <__cxa_atexit@plt+0x528ba8> │ │ │ │ - cmneq r3, #112, 2 │ │ │ │ + cmneq r3, #240, 2 @ 0x3c │ │ │ │ ldr pc, [pc, #-4] @ 53512c <__cxa_atexit@plt+0x528bb0> │ │ │ │ - cmneq r3, #128 @ 0x80 │ │ │ │ + cmneq r3, #0, 2 │ │ │ │ ldr pc, [pc, #-4] @ 535134 <__cxa_atexit@plt+0x528bb8> │ │ │ │ - cmneq r3, #112, 12 @ 0x7000000 │ │ │ │ + cmneq r3, #240, 12 @ 0xf000000 │ │ │ │ ldr pc, [pc, #-4] @ 53513c <__cxa_atexit@plt+0x528bc0> │ │ │ │ - @ instruction: 0x03bb2bcc │ │ │ │ + @ instruction: 0x03bb2cec │ │ │ │ ldr pc, [pc, #-4] @ 535144 <__cxa_atexit@plt+0x528bc8> │ │ │ │ - @ instruction: 0x03bb2aec │ │ │ │ + @ instruction: 0x03bb2c0c │ │ │ │ ldr pc, [pc, #-4] @ 53514c <__cxa_atexit@plt+0x528bd0> │ │ │ │ - @ instruction: 0x03bb2a7c │ │ │ │ + @ instruction: 0x03bb2b9c │ │ │ │ ldr pc, [pc, #-4] @ 535154 <__cxa_atexit@plt+0x528bd8> │ │ │ │ - @ instruction: 0x03bb299c │ │ │ │ + @ instruction: 0x03bb2abc │ │ │ │ ldr pc, [pc, #-4] @ 53515c <__cxa_atexit@plt+0x528be0> │ │ │ │ - @ instruction: 0x03bb292c │ │ │ │ + @ instruction: 0x03bb2a4c │ │ │ │ ldr pc, [pc, #-4] @ 535164 <__cxa_atexit@plt+0x528be8> │ │ │ │ - cmneq r3, #16, 18 @ 0x40000 │ │ │ │ + cmneq r3, #144, 18 @ 0x240000 │ │ │ │ ldr pc, [pc, #-4] @ 53516c <__cxa_atexit@plt+0x528bf0> │ │ │ │ - orrseq r7, lr, #220, 20 @ 0xdc000 │ │ │ │ + orrseq r7, lr, #252, 22 @ 0x3f000 │ │ │ │ ldr pc, [pc, #-4] @ 535174 <__cxa_atexit@plt+0x528bf8> │ │ │ │ - orrseq fp, sl, #164, 4 @ 0x4000000a │ │ │ │ + orrseq fp, sl, #196, 6 @ 0x10000003 │ │ │ │ ldr pc, [pc, #-4] @ 53517c <__cxa_atexit@plt+0x528c00> │ │ │ │ - orrseq r7, lr, #60, 16 @ 0x3c0000 │ │ │ │ + orrseq r7, lr, #92, 18 @ 0x170000 │ │ │ │ ldr pc, [pc, #-4] @ 535184 <__cxa_atexit@plt+0x528c08> │ │ │ │ - orrseq r7, lr, #204, 14 @ 0x3300000 │ │ │ │ + orrseq r7, lr, #236, 16 @ 0xec0000 │ │ │ │ ldr pc, [pc, #-4] @ 53518c <__cxa_atexit@plt+0x528c10> │ │ │ │ - orrseq r7, lr, #204, 12 @ 0xcc00000 │ │ │ │ + orrseq r7, lr, #236, 14 @ 0x3b00000 │ │ │ │ ldr pc, [pc, #-4] @ 535194 <__cxa_atexit@plt+0x528c18> │ │ │ │ - orrseq r7, lr, #92, 22 @ 0x17000 │ │ │ │ + orrseq r7, lr, #124, 24 @ 0x7c00 │ │ │ │ ldr pc, [pc, #-4] @ 53519c <__cxa_atexit@plt+0x528c20> │ │ │ │ - biceq r2, r2, #228, 30 @ 0x390 │ │ │ │ + biceq r3, r2, #12 │ │ │ │ ldr pc, [pc, #-4] @ 5351a4 <__cxa_atexit@plt+0x528c28> │ │ │ │ - biceq r3, r2, #16 │ │ │ │ + biceq r3, r2, #56 @ 0x38 │ │ │ │ ldr pc, [pc, #-4] @ 5351ac <__cxa_atexit@plt+0x528c30> │ │ │ │ - biceq r1, r3, #88, 22 @ 0x16000 │ │ │ │ + biceq r1, r3, #128, 22 @ 0x20000 │ │ │ │ ldr pc, [pc, #-4] @ 5351b4 <__cxa_atexit@plt+0x528c38> │ │ │ │ - @ instruction: 0x03a1c270 │ │ │ │ + @ instruction: 0x03a1c390 │ │ │ │ ldr pc, [pc, #-4] @ 5351bc <__cxa_atexit@plt+0x528c40> │ │ │ │ - biceq r1, r3, #60, 16 @ 0x3c0000 │ │ │ │ + biceq r1, r3, #100, 16 @ 0x640000 │ │ │ │ ldr pc, [pc, #-4] @ 5351c4 <__cxa_atexit@plt+0x528c48> │ │ │ │ - orrseq fp, sl, #116 @ 0x74 │ │ │ │ + orrseq fp, sl, #148, 2 @ 0x25 │ │ │ │ ldr pc, [pc, #-4] @ 5351cc <__cxa_atexit@plt+0x528c50> │ │ │ │ - orrseq r7, lr, #28, 18 @ 0x70000 │ │ │ │ + orrseq r7, lr, #60, 20 @ 0x3c000 │ │ │ │ orrseq lr, r8, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 53520c <__cxa_atexit@plt+0x528c90> │ │ │ │ ldr r8, [pc, #36] @ 535214 <__cxa_atexit@plt+0x528c98> │ │ │ │ @@ -1352483,15 +1352483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53521c <__cxa_atexit@plt+0x528ca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #234496 @ 0x39400 │ │ │ │ + cmneq r6, #9472 @ 0x2500 │ │ │ │ biceq r0, r3, #16, 26 @ 0x400 │ │ │ │ biceq r1, r3, #220, 6 @ 0x70000003 │ │ │ │ orrseq lr, r8, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352503,15 +1352503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53526c <__cxa_atexit@plt+0x528cf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #158720 @ 0x26c00 │ │ │ │ + cmneq r6, #224256 @ 0x36c00 │ │ │ │ biceq r0, r3, #192, 24 @ 0xc000 │ │ │ │ biceq r1, r3, #140, 6 @ 0x30000002 │ │ │ │ orrseq lr, r8, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352523,15 +1352523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5352bc <__cxa_atexit@plt+0x528d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #83968 @ 0x14800 │ │ │ │ + cmneq r6, #149504 @ 0x24800 │ │ │ │ biceq r0, r3, #112, 24 @ 0x7000 │ │ │ │ biceq r1, r3, #60, 6 @ 0xf0000000 │ │ │ │ orrseq lr, r8, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352543,15 +1352543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53530c <__cxa_atexit@plt+0x528d90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #22528 @ 0x5800 │ │ │ │ + cmneq r6, #88064 @ 0x15800 │ │ │ │ biceq r0, r3, #32, 24 @ 0x2000 │ │ │ │ biceq r1, r3, #236, 4 @ 0xc000000e │ │ │ │ orrseq lr, r8, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352563,15 +1352563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53535c <__cxa_atexit@plt+0x528de0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #880640 @ 0xd7000 │ │ │ │ + cmneq r6, #23552 @ 0x5c00 │ │ │ │ biceq r0, r3, #208, 22 @ 0x34000 │ │ │ │ biceq r1, r3, #156, 4 @ 0xc0000009 │ │ │ │ orrseq lr, r8, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352583,15 +1352583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5353ac <__cxa_atexit@plt+0x528e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #152, 20 @ 0x98000 │ │ │ │ + cmneq r6, #216, 20 @ 0xd8000 │ │ │ │ biceq r0, r3, #128, 22 @ 0x20000 │ │ │ │ biceq r1, r3, #76, 4 @ 0xc0000004 │ │ │ │ orrseq lr, r8, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352603,15 +1352603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5353fc <__cxa_atexit@plt+0x528e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #380928 @ 0x5d000 │ │ │ │ + cmneq r6, #643072 @ 0x9d000 │ │ │ │ biceq r0, r3, #48, 22 @ 0xc000 │ │ │ │ biceq r1, r3, #252, 2 @ 0x3f │ │ │ │ orrseq lr, r8, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352623,15 +1352623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53544c <__cxa_atexit@plt+0x528ed0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #126976 @ 0x1f000 │ │ │ │ + cmneq r6, #389120 @ 0x5f000 │ │ │ │ biceq r0, r3, #224, 20 @ 0xe0000 │ │ │ │ biceq r1, r3, #172, 2 @ 0x2b │ │ │ │ orrseq lr, r8, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352643,15 +1352643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53549c <__cxa_atexit@plt+0x528f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #3686400 @ 0x384000 │ │ │ │ + cmneq r6, #135168 @ 0x21000 │ │ │ │ biceq r0, r3, #144, 20 @ 0x90000 │ │ │ │ biceq r1, r3, #92, 2 │ │ │ │ orrseq lr, r8, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352663,15 +1352663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5354ec <__cxa_atexit@plt+0x528f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2768896 @ 0x2a4000 │ │ │ │ + cmneq r6, #3817472 @ 0x3a4000 │ │ │ │ biceq r0, r3, #64, 20 @ 0x40000 │ │ │ │ biceq r1, r3, #12, 2 │ │ │ │ orrseq lr, r8, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352683,15 +1352683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53553c <__cxa_atexit@plt+0x528fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1916928 @ 0x1d4000 │ │ │ │ + cmneq r6, #2965504 @ 0x2d4000 │ │ │ │ biceq r0, r3, #240, 18 @ 0x3c0000 │ │ │ │ biceq r1, r3, #188 @ 0xbc │ │ │ │ orrseq lr, r8, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352703,15 +1352703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53558c <__cxa_atexit@plt+0x529010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #72, 18 @ 0x120000 │ │ │ │ + cmneq r6, #136, 18 @ 0x220000 │ │ │ │ biceq r0, r3, #160, 18 @ 0x280000 │ │ │ │ biceq r1, r3, #108 @ 0x6c │ │ │ │ orrseq lr, r8, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352723,15 +1352723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5355dc <__cxa_atexit@plt+0x529060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #442368 @ 0x6c000 │ │ │ │ + cmneq r6, #1490944 @ 0x16c000 │ │ │ │ biceq r0, r3, #80, 18 @ 0x140000 │ │ │ │ biceq r1, r3, #28 │ │ │ │ orrseq lr, r8, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352743,15 +1352743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53562c <__cxa_atexit@plt+0x5290b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #15597568 @ 0xee0000 │ │ │ │ + cmneq r6, #753664 @ 0xb8000 │ │ │ │ biceq r0, r3, #0, 18 │ │ │ │ biceq r0, r3, #204, 30 @ 0x330 │ │ │ │ orrseq lr, r8, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352763,15 +1352763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53567c <__cxa_atexit@plt+0x529100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #10878976 @ 0xa60000 │ │ │ │ + cmneq r6, #15073280 @ 0xe60000 │ │ │ │ biceq r0, r3, #176, 16 @ 0xb00000 │ │ │ │ biceq r0, r3, #124, 30 @ 0x1f0 │ │ │ │ orrseq lr, r8, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352783,15 +1352783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5356cc <__cxa_atexit@plt+0x529150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #6225920 @ 0x5f0000 │ │ │ │ + cmneq r6, #10420224 @ 0x9f0000 │ │ │ │ biceq r0, r3, #96, 16 @ 0x600000 │ │ │ │ biceq r0, r3, #44, 30 @ 0xb0 │ │ │ │ orrseq lr, r8, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352803,15 +1352803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53571c <__cxa_atexit@plt+0x5291a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #20, 16 @ 0x140000 │ │ │ │ + cmneq r6, #84, 16 @ 0x540000 │ │ │ │ biceq r0, r3, #16, 16 @ 0x100000 │ │ │ │ biceq r0, r3, #220, 28 @ 0xdc0 │ │ │ │ orrseq lr, r8, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352823,15 +1352823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53576c <__cxa_atexit@plt+0x5291f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #53215232 @ 0x32c0000 │ │ │ │ + cmneq r6, #720896 @ 0xb0000 │ │ │ │ biceq r0, r3, #192, 14 @ 0x3000000 │ │ │ │ biceq r0, r3, #140, 28 @ 0x8c0 │ │ │ │ orrseq lr, r8, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352843,15 +1352843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5357bc <__cxa_atexit@plt+0x529240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #35127296 @ 0x2180000 │ │ │ │ + cmneq r6, #51904512 @ 0x3180000 │ │ │ │ biceq r0, r3, #112, 14 @ 0x1c00000 │ │ │ │ biceq r0, r3, #60, 28 @ 0x3c0 │ │ │ │ orrseq lr, r8, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352863,15 +1352863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53580c <__cxa_atexit@plt+0x529290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #68, 14 @ 0x1100000 │ │ │ │ + cmneq r6, #132, 14 @ 0x2100000 │ │ │ │ biceq r0, r3, #32, 14 @ 0x800000 │ │ │ │ biceq r0, r3, #236, 26 @ 0x3b00 │ │ │ │ orrseq lr, r8, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352883,15 +1352883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53585c <__cxa_atexit@plt+0x5292e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #266338304 @ 0xfe00000 │ │ │ │ + cmneq r6, #16252928 @ 0xf80000 │ │ │ │ biceq r0, r3, #208, 12 @ 0xd000000 │ │ │ │ biceq r0, r3, #156, 26 @ 0x2700 │ │ │ │ orrseq lr, r8, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352903,15 +1352903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5358ac <__cxa_atexit@plt+0x529330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #189792256 @ 0xb500000 │ │ │ │ + cmneq r6, #256901120 @ 0xf500000 │ │ │ │ biceq r0, r3, #128, 12 @ 0x8000000 │ │ │ │ biceq r0, r3, #76, 26 @ 0x1300 │ │ │ │ orrseq lr, r8, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352923,15 +1352923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5358fc <__cxa_atexit@plt+0x529380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq r6, #172, 12 @ 0xac00000 │ │ │ │ biceq r0, r3, #48, 12 @ 0x3000000 │ │ │ │ biceq r0, r3, #252, 24 @ 0xfc00 │ │ │ │ orrseq lr, r8, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352943,15 +1352943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53594c <__cxa_atexit@plt+0x5293d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #44040192 @ 0x2a00000 │ │ │ │ + cmneq r6, #111149056 @ 0x6a00000 │ │ │ │ biceq r0, r3, #224, 10 @ 0x38000000 │ │ │ │ biceq r0, r3, #172, 24 @ 0xac00 │ │ │ │ orrseq lr, r8, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352963,15 +1352963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53599c <__cxa_atexit@plt+0x529420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #981467136 @ 0x3a800000 │ │ │ │ + cmneq r6, #44040192 @ 0x2a00000 │ │ │ │ biceq r0, r3, #144, 10 @ 0x24000000 │ │ │ │ biceq r0, r3, #92, 24 @ 0x5c00 │ │ │ │ orrseq lr, r8, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1352983,15 +1352983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5359ec <__cxa_atexit@plt+0x529470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #666894336 @ 0x27c00000 │ │ │ │ + cmneq r6, #935329792 @ 0x37c00000 │ │ │ │ biceq r0, r3, #64, 10 @ 0x10000000 │ │ │ │ biceq r0, r3, #12, 24 @ 0xc00 │ │ │ │ orrseq lr, r8, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353003,15 +1353003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535a3c <__cxa_atexit@plt+0x5294c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #364904448 @ 0x15c00000 │ │ │ │ + cmneq r6, #633339904 @ 0x25c00000 │ │ │ │ biceq r0, r3, #240, 8 @ 0xf0000000 │ │ │ │ biceq r0, r3, #188, 22 @ 0x2f000 │ │ │ │ orrseq lr, r8, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353023,15 +1353023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535a8c <__cxa_atexit@plt+0x529510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #54525952 @ 0x3400000 │ │ │ │ + cmneq r6, #322961408 @ 0x13400000 │ │ │ │ biceq r0, r3, #160, 8 @ 0xa0000000 │ │ │ │ biceq r0, r3, #108, 22 @ 0x1b000 │ │ │ │ orrseq lr, r8, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353043,15 +1353043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535adc <__cxa_atexit@plt+0x529560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-973078528 @ 0xc6000000 │ │ │ │ + cmneq r6, #25165824 @ 0x1800000 │ │ │ │ biceq r0, r3, #80, 8 @ 0x50000000 │ │ │ │ biceq r0, r3, #28, 22 @ 0x7000 │ │ │ │ orrseq lr, r8, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353063,15 +1353063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535b2c <__cxa_atexit@plt+0x5295b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-2097152000 @ 0x83000000 │ │ │ │ + cmneq r6, #-1023410176 @ 0xc3000000 │ │ │ │ biceq r0, r3, #0, 8 │ │ │ │ biceq r0, r3, #204, 20 @ 0xcc000 │ │ │ │ orrseq lr, r8, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353083,15 +1353083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535b7c <__cxa_atexit@plt+0x529600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #989855744 @ 0x3b000000 │ │ │ │ + cmneq r6, #2063597568 @ 0x7b000000 │ │ │ │ biceq r0, r3, #176, 6 @ 0xc0000002 │ │ │ │ biceq r0, r3, #124, 20 @ 0x7c000 │ │ │ │ orrseq lr, r8, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353103,15 +1353103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535bcc <__cxa_atexit@plt+0x529650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq r6, #52, 8 @ 0x34000000 │ │ │ │ biceq r0, r3, #96, 6 @ 0x80000001 │ │ │ │ biceq r0, r3, #44, 20 @ 0x2c000 │ │ │ │ orrseq lr, r8, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353123,15 +1353123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535c1c <__cxa_atexit@plt+0x5296a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1140850686 @ 0xbc000002 │ │ │ │ + cmneq r6, #-1140850685 @ 0xbc000003 │ │ │ │ biceq r0, r3, #16, 6 @ 0x40000000 │ │ │ │ biceq r0, r3, #220, 18 @ 0x370000 │ │ │ │ orrseq lr, r8, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353143,15 +1353143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535c6c <__cxa_atexit@plt+0x5296f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1744830463 @ 0x98000001 │ │ │ │ + cmneq r6, #-1744830462 @ 0x98000002 │ │ │ │ biceq r0, r3, #192, 4 │ │ │ │ biceq r0, r3, #140, 18 @ 0x230000 │ │ │ │ orrseq sp, r8, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353163,15 +1353163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535cbc <__cxa_atexit@plt+0x529740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1946157056 @ 0x8c000000 │ │ │ │ + cmneq r6, #-1946157055 @ 0x8c000001 │ │ │ │ biceq r0, r3, #112, 4 │ │ │ │ biceq r0, r3, #60, 18 @ 0xf0000 │ │ │ │ orrseq sp, r8, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353183,15 +1353183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535d0c <__cxa_atexit@plt+0x529790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #228, 4 @ 0x4000000e │ │ │ │ + cmneq r6, #36, 6 @ 0x90000000 │ │ │ │ biceq r0, r3, #32, 4 │ │ │ │ biceq r0, r3, #236, 16 @ 0xec0000 │ │ │ │ orrseq sp, r8, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353203,15 +1353203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535d5c <__cxa_atexit@plt+0x5297e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1342177271 @ 0xb0000009 │ │ │ │ + cmneq r6, #-1342177267 @ 0xb000000d │ │ │ │ biceq r0, r3, #208, 2 @ 0x34 │ │ │ │ biceq r0, r3, #156, 16 @ 0x9c0000 │ │ │ │ orrseq sp, r8, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353223,15 +1353223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535dac <__cxa_atexit@plt+0x529830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #84, 4 @ 0x40000005 │ │ │ │ + cmneq r6, #148, 4 @ 0x40000009 │ │ │ │ biceq r0, r3, #128, 2 │ │ │ │ biceq r0, r3, #76, 16 @ 0x4c0000 │ │ │ │ orrseq sp, r8, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353243,15 +1353243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535dfc <__cxa_atexit@plt+0x529880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq r6, #76, 4 @ 0xc0000004 │ │ │ │ biceq r0, r3, #48, 2 │ │ │ │ biceq r0, r3, #252, 14 @ 0x3f00000 │ │ │ │ orrseq sp, r8, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353263,15 +1353263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535e4c <__cxa_atexit@plt+0x5298d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1073741776 @ 0xc0000030 │ │ │ │ + cmneq r6, #805306368 @ 0x30000000 │ │ │ │ biceq r0, r3, #224 @ 0xe0 │ │ │ │ biceq r0, r3, #172, 14 @ 0x2b00000 │ │ │ │ orrseq sp, r8, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353283,15 +1353283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535e9c <__cxa_atexit@plt+0x529920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1073741794 @ 0xc000001e │ │ │ │ + cmneq r6, #-1073741778 @ 0xc000002e │ │ │ │ biceq r0, r3, #144 @ 0x90 │ │ │ │ biceq r0, r3, #92, 14 @ 0x1700000 │ │ │ │ orrseq sp, r8, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353303,15 +1353303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535eec <__cxa_atexit@plt+0x529970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #56, 2 │ │ │ │ + cmneq r6, #120, 2 │ │ │ │ biceq r0, r3, #64 @ 0x40 │ │ │ │ biceq r0, r3, #12, 14 @ 0x300000 │ │ │ │ orrseq sp, r8, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353323,15 +1353323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535f3c <__cxa_atexit@plt+0x5299c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #241 @ 0xf1 │ │ │ │ + cmneq r6, #1073741836 @ 0x4000000c │ │ │ │ biceq pc, r2, #240, 30 @ 0x3c0 │ │ │ │ biceq r0, r3, #188, 12 @ 0xbc00000 │ │ │ │ orrseq sp, r8, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353343,15 +1353343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535f8c <__cxa_atexit@plt+0x529a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #169 @ 0xa9 │ │ │ │ + cmneq r6, #233 @ 0xe9 │ │ │ │ biceq pc, r2, #160, 30 @ 0x280 │ │ │ │ biceq r0, r3, #108, 12 @ 0x6c00000 │ │ │ │ orrseq sp, r8, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353363,15 +1353363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 535fdc <__cxa_atexit@plt+0x529a60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #102 @ 0x66 │ │ │ │ + cmneq r6, #166 @ 0xa6 │ │ │ │ biceq pc, r2, #80, 30 @ 0x140 │ │ │ │ biceq r0, r3, #28, 12 @ 0x1c00000 │ │ │ │ orrseq sp, r8, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353383,15 +1353383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53602c <__cxa_atexit@plt+0x529ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #30 │ │ │ │ + cmneq r6, #94 @ 0x5e │ │ │ │ biceq pc, r2, #0, 30 │ │ │ │ biceq r0, r3, #204, 10 @ 0x33000000 │ │ │ │ orrseq sp, r8, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353403,15 +1353403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53607c <__cxa_atexit@plt+0x529b00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #216, 30 @ 0x360 │ │ │ │ + cmneq r6, #24 │ │ │ │ biceq pc, r2, #176, 28 @ 0xb00 │ │ │ │ biceq r0, r3, #124, 10 @ 0x1f000000 │ │ │ │ orrseq sp, r8, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353423,15 +1353423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5360cc <__cxa_atexit@plt+0x529b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #588 @ 0x24c │ │ │ │ + cmneq r6, #844 @ 0x34c │ │ │ │ biceq pc, r2, #96, 28 @ 0x600 │ │ │ │ biceq r0, r3, #44, 10 @ 0xb000000 │ │ │ │ orrseq sp, r8, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353443,15 +1353443,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53611c <__cxa_atexit@plt+0x529ba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #312 @ 0x138 │ │ │ │ + cmneq r6, #568 @ 0x238 │ │ │ │ biceq pc, r2, #16, 28 @ 0x100 │ │ │ │ biceq r0, r3, #220, 8 @ 0xdc000000 │ │ │ │ orrseq sp, r8, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353463,15 +1353463,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53616c <__cxa_atexit@plt+0x529bf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #11, 30 @ 0x2c │ │ │ │ + cmneq r6, #300 @ 0x12c │ │ │ │ biceq pc, r2, #192, 26 @ 0x3000 │ │ │ │ biceq r0, r3, #140, 8 @ 0x8c000000 │ │ │ │ orrseq sp, r8, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353483,15 +1353483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5361bc <__cxa_atexit@plt+0x529c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #3088 @ 0xc10 │ │ │ │ + cmneq r6, #1, 30 │ │ │ │ biceq pc, r2, #112, 26 @ 0x1c00 │ │ │ │ biceq r0, r3, #60, 8 @ 0x3c000000 │ │ │ │ orrseq sp, r8, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353503,15 +1353503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53620c <__cxa_atexit@plt+0x529c90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1936 @ 0x790 │ │ │ │ + cmneq r6, #2960 @ 0xb90 │ │ │ │ biceq pc, r2, #32, 26 @ 0x800 │ │ │ │ biceq r0, r3, #236, 6 @ 0xb0000003 │ │ │ │ orrseq sp, r8, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353523,15 +1353523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53625c <__cxa_atexit@plt+0x529ce0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #736 @ 0x2e0 │ │ │ │ + cmneq r6, #1760 @ 0x6e0 │ │ │ │ biceq pc, r2, #208, 24 @ 0xd000 │ │ │ │ biceq r0, r3, #156, 6 @ 0x70000002 │ │ │ │ orrseq sp, r8, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353543,15 +1353543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5362ac <__cxa_atexit@plt+0x529d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #228, 26 @ 0x3900 │ │ │ │ + cmneq r6, #36, 28 @ 0x240 │ │ │ │ biceq pc, r2, #128, 24 @ 0x8000 │ │ │ │ biceq r0, r3, #76, 6 @ 0x30000001 │ │ │ │ orrseq sp, r8, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353563,15 +1353563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5362fc <__cxa_atexit@plt+0x529d80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #152, 26 @ 0x2600 │ │ │ │ + cmneq r6, #216, 26 @ 0x3600 │ │ │ │ biceq pc, r2, #48, 24 @ 0x3000 │ │ │ │ biceq r0, r3, #252, 4 @ 0xc000000f │ │ │ │ orrseq sp, r8, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353583,15 +1353583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53634c <__cxa_atexit@plt+0x529dd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #5952 @ 0x1740 │ │ │ │ + cmneq r6, #10048 @ 0x2740 │ │ │ │ biceq pc, r2, #224, 22 @ 0x38000 │ │ │ │ biceq r0, r3, #172, 4 @ 0xc000000a │ │ │ │ orrseq sp, r8, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353603,15 +1353603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53639c <__cxa_atexit@plt+0x529e20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1920 @ 0x780 │ │ │ │ + cmneq r6, #6016 @ 0x1780 │ │ │ │ biceq pc, r2, #144, 22 @ 0x24000 │ │ │ │ biceq r0, r3, #92, 4 @ 0xc0000005 │ │ │ │ orrseq sp, r8, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353623,15 +1353623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5363ec <__cxa_atexit@plt+0x529e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #55552 @ 0xd900 │ │ │ │ + cmneq r6, #1600 @ 0x640 │ │ │ │ biceq pc, r2, #64, 22 @ 0x10000 │ │ │ │ biceq r0, r3, #12, 4 @ 0xc0000000 │ │ │ │ orrseq sp, r8, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353643,15 +1353643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53643c <__cxa_atexit@plt+0x529ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #37376 @ 0x9200 │ │ │ │ + cmneq r6, #53760 @ 0xd200 │ │ │ │ biceq pc, r2, #240, 20 @ 0xf0000 │ │ │ │ biceq r0, r3, #188, 2 @ 0x2f │ │ │ │ orrseq sp, r8, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353663,15 +1353663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53648c <__cxa_atexit@plt+0x529f10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #76, 24 @ 0x4c00 │ │ │ │ + cmneq r6, #140, 24 @ 0x8c00 │ │ │ │ biceq pc, r2, #160, 20 @ 0xa0000 │ │ │ │ biceq r0, r3, #108, 2 │ │ │ │ orrseq sp, r8, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353683,15 +1353683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5364dc <__cxa_atexit@plt+0x529f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4, 24 @ 0x400 │ │ │ │ + cmneq r6, #68, 24 @ 0x4400 │ │ │ │ biceq pc, r2, #80, 20 @ 0x50000 │ │ │ │ biceq r0, r3, #28, 2 │ │ │ │ orrseq sp, r8, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353703,15 +1353703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53652c <__cxa_atexit@plt+0x529fb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #205824 @ 0x32400 │ │ │ │ + cmneq r6, #2304 @ 0x900 │ │ │ │ biceq pc, r2, #0, 20 │ │ │ │ biceq r0, r3, #204 @ 0xcc │ │ │ │ orrseq sp, r8, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353723,15 +1353723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53657c <__cxa_atexit@plt+0x52a000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #140, 22 @ 0x23000 │ │ │ │ + cmneq r6, #204, 22 @ 0x33000 │ │ │ │ biceq pc, r2, #176, 18 @ 0x2c0000 │ │ │ │ biceq r0, r3, #124 @ 0x7c │ │ │ │ orrseq sp, r8, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353743,15 +1353743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5365cc <__cxa_atexit@plt+0x52a050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #80, 22 @ 0x14000 │ │ │ │ + cmneq r6, #144, 22 @ 0x24000 │ │ │ │ biceq pc, r2, #96, 18 @ 0x180000 │ │ │ │ biceq r0, r3, #44 @ 0x2c │ │ │ │ orrseq sp, r8, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353763,15 +1353763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53661c <__cxa_atexit@plt+0x52a0a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #21504 @ 0x5400 │ │ │ │ + cmneq r6, #87040 @ 0x15400 │ │ │ │ biceq pc, r2, #16, 18 @ 0x40000 │ │ │ │ biceq pc, r2, #220, 30 @ 0x370 │ │ │ │ orrseq sp, r8, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353783,15 +1353783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53666c <__cxa_atexit@plt+0x52a0f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 20 @ 0xd0000 │ │ │ │ + cmneq r6, #16, 22 @ 0x4000 │ │ │ │ biceq pc, r2, #192, 16 @ 0xc00000 │ │ │ │ biceq pc, r2, #140, 30 @ 0x230 │ │ │ │ orrseq sp, r8, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353803,15 +1353803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5366bc <__cxa_atexit@plt+0x52a140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #548864 @ 0x86000 │ │ │ │ + cmneq r6, #811008 @ 0xc6000 │ │ │ │ biceq pc, r2, #112, 16 @ 0x700000 │ │ │ │ biceq pc, r2, #60, 30 @ 0xf0 │ │ │ │ orrseq sp, r8, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353823,15 +1353823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53670c <__cxa_atexit@plt+0x52a190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #241664 @ 0x3b000 │ │ │ │ + cmneq r6, #503808 @ 0x7b000 │ │ │ │ biceq pc, r2, #32, 16 @ 0x200000 │ │ │ │ biceq pc, r2, #236, 28 @ 0xec0 │ │ │ │ orrseq sp, r8, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353843,15 +1353843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53675c <__cxa_atexit@plt+0x52a1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4030464 @ 0x3d8000 │ │ │ │ + cmneq r6, #221184 @ 0x36000 │ │ │ │ biceq pc, r2, #208, 14 @ 0x3400000 │ │ │ │ biceq pc, r2, #156, 28 @ 0x9c0 │ │ │ │ orrseq sp, r8, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353863,15 +1353863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5367ac <__cxa_atexit@plt+0x52a230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq r6, #248, 18 @ 0x3e0000 │ │ │ │ biceq pc, r2, #128, 14 @ 0x2000000 │ │ │ │ biceq pc, r2, #76, 28 @ 0x4c0 │ │ │ │ orrseq sp, r8, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353883,15 +1353883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5367fc <__cxa_atexit@plt+0x52a280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2048000 @ 0x1f4000 │ │ │ │ + cmneq r6, #3096576 @ 0x2f4000 │ │ │ │ biceq pc, r2, #48, 14 @ 0xc00000 │ │ │ │ biceq pc, r2, #252, 26 @ 0x3f00 │ │ │ │ orrseq sp, r8, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353903,15 +1353903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53684c <__cxa_atexit@plt+0x52a2d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1015808 @ 0xf8000 │ │ │ │ + cmneq r6, #2064384 @ 0x1f8000 │ │ │ │ biceq pc, r2, #224, 12 @ 0xe000000 │ │ │ │ biceq pc, r2, #172, 26 @ 0x2b00 │ │ │ │ orrseq sp, r8, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353923,15 +1353923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53689c <__cxa_atexit@plt+0x52a320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #16646144 @ 0xfe0000 │ │ │ │ + cmneq r6, #1015808 @ 0xf8000 │ │ │ │ biceq pc, r2, #144, 12 @ 0x9000000 │ │ │ │ biceq pc, r2, #92, 26 @ 0x1700 │ │ │ │ orrseq sp, r8, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353943,15 +1353943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5368ec <__cxa_atexit@plt+0x52a370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #12451840 @ 0xbe0000 │ │ │ │ + cmneq r6, #16646144 @ 0xfe0000 │ │ │ │ biceq pc, r2, #64, 12 @ 0x4000000 │ │ │ │ biceq pc, r2, #12, 26 @ 0x300 │ │ │ │ orrseq sp, r8, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353963,15 +1353963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53693c <__cxa_atexit@plt+0x52a3c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #7798784 @ 0x770000 │ │ │ │ + cmneq r6, #11993088 @ 0xb70000 │ │ │ │ biceq pc, r2, #240, 10 @ 0x3c000000 │ │ │ │ biceq pc, r2, #188, 24 @ 0xbc00 │ │ │ │ orrseq sp, r8, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1353983,15 +1353983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53698c <__cxa_atexit@plt+0x52a410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2949120 @ 0x2d0000 │ │ │ │ + cmneq r6, #7143424 @ 0x6d0000 │ │ │ │ biceq pc, r2, #160, 10 @ 0x28000000 │ │ │ │ biceq pc, r2, #108, 24 @ 0x6c00 │ │ │ │ orrseq sp, r8, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354003,15 +1354003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5369dc <__cxa_atexit@plt+0x52a460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #228, 14 @ 0x3900000 │ │ │ │ + cmneq r6, #36, 16 @ 0x240000 │ │ │ │ biceq pc, r2, #80, 10 @ 0x14000000 │ │ │ │ biceq pc, r2, #28, 24 @ 0x1c00 │ │ │ │ orrseq sp, r8, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354023,15 +1354023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536a2c <__cxa_atexit@plt+0x52a4b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #40108032 @ 0x2640000 │ │ │ │ + cmneq r6, #56885248 @ 0x3640000 │ │ │ │ biceq pc, r2, #0, 10 │ │ │ │ biceq pc, r2, #204, 22 @ 0x33000 │ │ │ │ orrseq sp, r8, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354043,15 +1354043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536a7c <__cxa_atexit@plt+0x52a500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #21495808 @ 0x1480000 │ │ │ │ + cmneq r6, #38273024 @ 0x2480000 │ │ │ │ biceq pc, r2, #176, 8 @ 0xb0000000 │ │ │ │ biceq pc, r2, #124, 22 @ 0x1f000 │ │ │ │ orrseq sp, r8, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354063,15 +1354063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536acc <__cxa_atexit@plt+0x52a550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2883584 @ 0x2c0000 │ │ │ │ + cmneq r6, #19660800 @ 0x12c0000 │ │ │ │ biceq pc, r2, #96, 8 @ 0x60000000 │ │ │ │ biceq pc, r2, #44, 22 @ 0xb000 │ │ │ │ orrseq sp, r8, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354083,15 +1354083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536b1c <__cxa_atexit@plt+0x52a5a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #206569472 @ 0xc500000 │ │ │ │ + cmneq r6, #1310720 @ 0x140000 │ │ │ │ biceq pc, r2, #16, 8 @ 0x10000000 │ │ │ │ biceq pc, r2, #220, 20 @ 0xdc000 │ │ │ │ orrseq sp, r8, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354103,15 +1354103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536b6c <__cxa_atexit@plt+0x52a5f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #135266304 @ 0x8100000 │ │ │ │ + cmneq r6, #202375168 @ 0xc100000 │ │ │ │ biceq pc, r2, #192, 6 │ │ │ │ biceq pc, r2, #140, 20 @ 0x8c000 │ │ │ │ orrseq sp, r8, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354123,15 +1354123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536bbc <__cxa_atexit@plt+0x52a640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #60817408 @ 0x3a00000 │ │ │ │ + cmneq r6, #127926272 @ 0x7a00000 │ │ │ │ biceq pc, r2, #112, 6 @ 0xc0000001 │ │ │ │ biceq pc, r2, #60, 20 @ 0x3c000 │ │ │ │ orrseq sp, r8, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354143,15 +1354143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536c0c <__cxa_atexit@plt+0x52a690> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1015021568 @ 0x3c800000 │ │ │ │ + cmneq r6, #52428800 @ 0x3200000 │ │ │ │ biceq pc, r2, #32, 6 @ 0x80000000 │ │ │ │ biceq pc, r2, #236, 18 @ 0x3b0000 │ │ │ │ orrseq sp, r8, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354163,15 +1354163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536c5c <__cxa_atexit@plt+0x52a6e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #750780416 @ 0x2cc00000 │ │ │ │ + cmneq r6, #1019215872 @ 0x3cc00000 │ │ │ │ biceq pc, r2, #208, 4 │ │ │ │ biceq pc, r2, #156, 18 @ 0x270000 │ │ │ │ orrseq ip, r8, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354183,15 +1354183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536cac <__cxa_atexit@plt+0x52a730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #490733568 @ 0x1d400000 │ │ │ │ + cmneq r6, #759169024 @ 0x2d400000 │ │ │ │ biceq pc, r2, #128, 4 │ │ │ │ biceq pc, r2, #76, 18 @ 0x130000 │ │ │ │ orrseq ip, r8, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354203,15 +1354203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536cfc <__cxa_atexit@plt+0x52a780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #243269632 @ 0xe800000 │ │ │ │ + cmneq r6, #511705088 @ 0x1e800000 │ │ │ │ biceq pc, r2, #48, 4 │ │ │ │ biceq pc, r2, #252, 16 @ 0xfc0000 │ │ │ │ orrseq ip, r8, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354223,15 +1354223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536d4c <__cxa_atexit@plt+0x52a7d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #0, 10 │ │ │ │ + cmneq r6, #64, 10 @ 0x10000000 │ │ │ │ biceq pc, r2, #224, 2 @ 0x38 │ │ │ │ biceq pc, r2, #172, 16 @ 0xac0000 │ │ │ │ orrseq ip, r8, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354243,15 +1354243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536d9c <__cxa_atexit@plt+0x52a820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1241513984 @ 0xb6000000 │ │ │ │ + cmneq r6, #-167772160 @ 0xf6000000 │ │ │ │ biceq pc, r2, #144, 2 @ 0x24 │ │ │ │ biceq pc, r2, #92, 16 @ 0x5c0000 │ │ │ │ orrseq ip, r8, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354263,15 +1354263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536dec <__cxa_atexit@plt+0x52a870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1795162112 @ 0x6b000000 │ │ │ │ + cmneq r6, #-1426063360 @ 0xab000000 │ │ │ │ biceq pc, r2, #64, 2 │ │ │ │ biceq pc, r2, #12, 16 @ 0xc0000 │ │ │ │ orrseq ip, r8, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354283,15 +1354283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536e3c <__cxa_atexit@plt+0x52a8c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r6, #100, 8 @ 0x64000000 │ │ │ │ biceq pc, r2, #240 @ 0xf0 │ │ │ │ biceq pc, r2, #188, 14 @ 0x2f00000 │ │ │ │ orrseq ip, r8, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354303,15 +1354303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536e8c <__cxa_atexit@plt+0x52a910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1811939331 @ 0x6c000003 │ │ │ │ + cmneq r6, #452984832 @ 0x1b000000 │ │ │ │ biceq pc, r2, #160 @ 0xa0 │ │ │ │ biceq pc, r2, #108, 14 @ 0x1b00000 │ │ │ │ orrseq ip, r8, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354323,15 +1354323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536edc <__cxa_atexit@plt+0x52a960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1140850690 @ 0x44000002 │ │ │ │ + cmneq r6, #1140850691 @ 0x44000003 │ │ │ │ biceq pc, r2, #80 @ 0x50 │ │ │ │ biceq pc, r2, #28, 14 @ 0x700000 │ │ │ │ orrseq ip, r8, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354343,15 +1354343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536f2c <__cxa_atexit@plt+0x52a9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #469762049 @ 0x1c000001 │ │ │ │ + cmneq r6, #469762050 @ 0x1c000002 │ │ │ │ biceq pc, r2, #0 │ │ │ │ biceq pc, r2, #204, 12 @ 0xcc00000 │ │ │ │ orrseq ip, r8, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354363,15 +1354363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536f7c <__cxa_atexit@plt+0x52aa00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #252, 4 @ 0xc000000f │ │ │ │ + cmneq r6, #60, 6 @ 0xf0000000 │ │ │ │ biceq lr, r2, #176, 30 @ 0x2c0 │ │ │ │ biceq pc, r2, #124, 12 @ 0x7c00000 │ │ │ │ orrseq ip, r8, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354383,15 +1354383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 536fcc <__cxa_atexit@plt+0x52aa50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1879048203 @ 0x7000000b │ │ │ │ + cmneq r6, #1879048207 @ 0x7000000f │ │ │ │ biceq lr, r2, #96, 30 @ 0x180 │ │ │ │ biceq pc, r2, #44, 12 @ 0x2c00000 │ │ │ │ orrseq ip, r8, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354403,15 +1354403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53701c <__cxa_atexit@plt+0x52aaa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #536870919 @ 0x20000007 │ │ │ │ + cmneq r6, #536870923 @ 0x2000000b │ │ │ │ biceq lr, r2, #16, 30 @ 0x40 │ │ │ │ biceq pc, r2, #220, 10 @ 0x37000000 │ │ │ │ orrseq ip, r8, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354423,15 +1354423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53706c <__cxa_atexit@plt+0x52aaf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1342177278 @ 0xb0000002 │ │ │ │ + cmneq r6, #-1342177274 @ 0xb0000006 │ │ │ │ biceq lr, r2, #192, 28 @ 0xc00 │ │ │ │ biceq pc, r2, #140, 10 @ 0x23000000 │ │ │ │ orrseq ip, r8, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354443,15 +1354443,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5370bc <__cxa_atexit@plt+0x52ab40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1073741768 @ 0xc0000038 │ │ │ │ + cmneq r6, #805306370 @ 0x30000002 │ │ │ │ biceq lr, r2, #112, 28 @ 0x700 │ │ │ │ biceq pc, r2, #60, 10 @ 0xf000000 │ │ │ │ orrseq ip, r8, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354463,15 +1354463,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53710c <__cxa_atexit@plt+0x52ab90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1073741863 @ 0x40000027 │ │ │ │ + cmneq r6, #1073741879 @ 0x40000037 │ │ │ │ biceq lr, r2, #32, 28 @ 0x200 │ │ │ │ biceq pc, r2, #236, 8 @ 0xec000000 │ │ │ │ orrseq ip, r8, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354483,15 +1354483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53715c <__cxa_atexit@plt+0x52abe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-2147483627 @ 0x80000015 │ │ │ │ + cmneq r6, #-2147483611 @ 0x80000025 │ │ │ │ biceq lr, r2, #208, 26 @ 0x3400 │ │ │ │ biceq pc, r2, #156, 8 @ 0x9c000000 │ │ │ │ orrseq ip, r8, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354503,15 +1354503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5371ac <__cxa_atexit@plt+0x52ac30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1073741821 @ 0xc0000003 │ │ │ │ + cmneq r6, #-1073741805 @ 0xc0000013 │ │ │ │ biceq lr, r2, #128, 26 @ 0x2000 │ │ │ │ biceq pc, r2, #76, 8 @ 0x4c000000 │ │ │ │ orrseq ip, r8, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354523,15 +1354523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5371fc <__cxa_atexit@plt+0x52ac80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #199 @ 0xc7 │ │ │ │ + cmneq r6, #-1073741823 @ 0xc0000001 │ │ │ │ biceq lr, r2, #48, 26 @ 0xc00 │ │ │ │ biceq pc, r2, #252, 6 @ 0xf0000003 │ │ │ │ orrseq ip, r8, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354543,15 +1354543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53724c <__cxa_atexit@plt+0x52acd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #130 @ 0x82 │ │ │ │ + cmneq r6, #194 @ 0xc2 │ │ │ │ biceq lr, r2, #224, 24 @ 0xe000 │ │ │ │ biceq pc, r2, #172, 6 @ 0xb0000002 │ │ │ │ orrseq ip, r8, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354563,15 +1354563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53729c <__cxa_atexit@plt+0x52ad20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #60 @ 0x3c │ │ │ │ + cmneq r6, #124 @ 0x7c │ │ │ │ biceq lr, r2, #144, 24 @ 0x9000 │ │ │ │ biceq pc, r2, #92, 6 @ 0x70000001 │ │ │ │ orrseq ip, r8, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354583,15 +1354583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5372ec <__cxa_atexit@plt+0x52ad70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #968 @ 0x3c8 │ │ │ │ + cmneq r6, #50 @ 0x32 │ │ │ │ biceq lr, r2, #64, 24 @ 0x4000 │ │ │ │ biceq pc, r2, #12, 6 @ 0x30000000 │ │ │ │ orrseq ip, r8, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354603,15 +1354603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53733c <__cxa_atexit@plt+0x52adc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #684 @ 0x2ac │ │ │ │ + cmneq r6, #940 @ 0x3ac │ │ │ │ biceq lr, r2, #240, 22 @ 0x3c000 │ │ │ │ biceq pc, r2, #188, 4 @ 0xc000000b │ │ │ │ orrseq ip, r8, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354623,15 +1354623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53738c <__cxa_atexit@plt+0x52ae10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #96, 30 @ 0x180 │ │ │ │ + cmneq r6, #160, 30 @ 0x280 │ │ │ │ biceq lr, r2, #160, 22 @ 0x28000 │ │ │ │ biceq pc, r2, #108, 4 @ 0xc0000006 │ │ │ │ orrseq ip, r8, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354643,15 +1354643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5373dc <__cxa_atexit@plt+0x52ae60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #26, 30 @ 0x68 │ │ │ │ + cmneq r6, #360 @ 0x168 │ │ │ │ biceq lr, r2, #80, 22 @ 0x14000 │ │ │ │ biceq pc, r2, #28, 4 @ 0xc0000001 │ │ │ │ orrseq ip, r8, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354663,15 +1354663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53742c <__cxa_atexit@plt+0x52aeb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #212, 28 @ 0xd40 │ │ │ │ + cmneq r6, #20, 30 @ 0x50 │ │ │ │ biceq lr, r2, #0, 22 │ │ │ │ biceq pc, r2, #204, 2 @ 0x33 │ │ │ │ orrseq ip, r8, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354683,15 +1354683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53747c <__cxa_atexit@plt+0x52af00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2208 @ 0x8a0 │ │ │ │ + cmneq r6, #3232 @ 0xca0 │ │ │ │ biceq lr, r2, #176, 20 @ 0xb0000 │ │ │ │ biceq pc, r2, #124, 2 │ │ │ │ orrseq ip, r8, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354703,15 +1354703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5374cc <__cxa_atexit@plt+0x52af50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #64, 28 @ 0x400 │ │ │ │ + cmneq r6, #128, 28 @ 0x800 │ │ │ │ biceq lr, r2, #96, 20 @ 0x60000 │ │ │ │ biceq pc, r2, #44, 2 │ │ │ │ orrseq ip, r8, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354723,15 +1354723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53751c <__cxa_atexit@plt+0x52afa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #252, 26 @ 0x3f00 │ │ │ │ + cmneq r6, #60, 28 @ 0x3c0 │ │ │ │ biceq lr, r2, #16, 20 @ 0x10000 │ │ │ │ biceq pc, r2, #220 @ 0xdc │ │ │ │ orrseq ip, r8, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354743,15 +1354743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53756c <__cxa_atexit@plt+0x52aff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #11712 @ 0x2dc0 │ │ │ │ + cmneq r6, #15808 @ 0x3dc0 │ │ │ │ biceq lr, r2, #192, 18 @ 0x300000 │ │ │ │ biceq pc, r2, #140 @ 0x8c │ │ │ │ orrseq ip, r8, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354763,15 +1354763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5375bc <__cxa_atexit@plt+0x52b040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #116, 26 @ 0x1d00 │ │ │ │ + cmneq r6, #180, 26 @ 0x2d00 │ │ │ │ biceq lr, r2, #112, 18 @ 0x1c0000 │ │ │ │ biceq pc, r2, #60 @ 0x3c │ │ │ │ orrseq ip, r8, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354783,15 +1354783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53760c <__cxa_atexit@plt+0x52b090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2752 @ 0xac0 │ │ │ │ + cmneq r6, #6848 @ 0x1ac0 │ │ │ │ biceq lr, r2, #32, 18 @ 0x80000 │ │ │ │ biceq lr, r2, #236, 30 @ 0x3b0 │ │ │ │ orrseq ip, r8, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354803,15 +1354803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53765c <__cxa_atexit@plt+0x52b0e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #57856 @ 0xe200 │ │ │ │ + cmneq r6, #2176 @ 0x880 │ │ │ │ biceq lr, r2, #208, 16 @ 0xd00000 │ │ │ │ biceq lr, r2, #156, 30 @ 0x270 │ │ │ │ orrseq ip, r8, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354823,15 +1354823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5376ac <__cxa_atexit@plt+0x52b130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #39680 @ 0x9b00 │ │ │ │ + cmneq r6, #56064 @ 0xdb00 │ │ │ │ biceq lr, r2, #128, 16 @ 0x800000 │ │ │ │ biceq lr, r2, #76, 30 @ 0x130 │ │ │ │ orrseq ip, r8, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354843,15 +1354843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5376fc <__cxa_atexit@plt+0x52b180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #21760 @ 0x5500 │ │ │ │ + cmneq r6, #38144 @ 0x9500 │ │ │ │ biceq lr, r2, #48, 16 @ 0x300000 │ │ │ │ biceq lr, r2, #252, 28 @ 0xfc0 │ │ │ │ orrseq ip, r8, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354863,15 +1354863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53774c <__cxa_atexit@plt+0x52b1d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2816 @ 0xb00 │ │ │ │ + cmneq r6, #19200 @ 0x4b00 │ │ │ │ biceq lr, r2, #224, 14 @ 0x3800000 │ │ │ │ biceq lr, r2, #172, 28 @ 0xac0 │ │ │ │ orrseq ip, r8, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354883,15 +1354883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53779c <__cxa_atexit@plt+0x52b220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #199680 @ 0x30c00 │ │ │ │ + cmneq r6, #768 @ 0x300 │ │ │ │ biceq lr, r2, #144, 14 @ 0x2400000 │ │ │ │ biceq lr, r2, #92, 28 @ 0x5c0 │ │ │ │ orrseq ip, r8, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354903,15 +1354903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5377ec <__cxa_atexit@plt+0x52b270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #123904 @ 0x1e400 │ │ │ │ + cmneq r6, #189440 @ 0x2e400 │ │ │ │ biceq lr, r2, #64, 14 @ 0x1000000 │ │ │ │ biceq lr, r2, #12, 28 @ 0xc0 │ │ │ │ orrseq ip, r8, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354923,15 +1354923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53783c <__cxa_atexit@plt+0x52b2c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #48, 22 @ 0xc000 │ │ │ │ + cmneq r6, #112, 22 @ 0x1c000 │ │ │ │ biceq lr, r2, #240, 12 @ 0xf000000 │ │ │ │ biceq lr, r2, #188, 26 @ 0x2f00 │ │ │ │ orrseq ip, r8, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354943,15 +1354943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53788c <__cxa_atexit@plt+0x52b310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #232, 20 @ 0xe8000 │ │ │ │ + cmneq r6, #40, 22 @ 0xa000 │ │ │ │ biceq lr, r2, #160, 12 @ 0xa000000 │ │ │ │ biceq lr, r2, #108, 26 @ 0x1b00 │ │ │ │ orrseq ip, r8, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354963,15 +1354963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5378dc <__cxa_atexit@plt+0x52b360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #651264 @ 0x9f000 │ │ │ │ + cmneq r6, #913408 @ 0xdf000 │ │ │ │ biceq lr, r2, #80, 12 @ 0x5000000 │ │ │ │ biceq lr, r2, #28, 26 @ 0x700 │ │ │ │ orrseq ip, r8, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1354983,15 +1354983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53792c <__cxa_atexit@plt+0x52b3b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #352256 @ 0x56000 │ │ │ │ + cmneq r6, #614400 @ 0x96000 │ │ │ │ biceq lr, r2, #0, 12 │ │ │ │ biceq lr, r2, #204, 24 @ 0xcc00 │ │ │ │ orrseq ip, r8, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355003,15 +1355003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53797c <__cxa_atexit@plt+0x52b400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #57344 @ 0xe000 │ │ │ │ + cmneq r6, #319488 @ 0x4e000 │ │ │ │ biceq lr, r2, #176, 10 @ 0x2c000000 │ │ │ │ biceq lr, r2, #124, 24 @ 0x7c00 │ │ │ │ orrseq ip, r8, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355023,15 +1355023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5379cc <__cxa_atexit@plt+0x52b450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #3178496 @ 0x308000 │ │ │ │ + cmneq r6, #8192 @ 0x2000 │ │ │ │ biceq lr, r2, #96, 10 @ 0x18000000 │ │ │ │ biceq lr, r2, #44, 24 @ 0x2c00 │ │ │ │ orrseq ip, r8, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355043,15 +1355043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537a1c <__cxa_atexit@plt+0x52b4a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1949696 @ 0x1dc000 │ │ │ │ + cmneq r6, #2998272 @ 0x2dc000 │ │ │ │ biceq lr, r2, #16, 10 @ 0x4000000 │ │ │ │ biceq lr, r2, #220, 22 @ 0x37000 │ │ │ │ orrseq ip, r8, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355063,15 +1355063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537a6c <__cxa_atexit@plt+0x52b4f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #688128 @ 0xa8000 │ │ │ │ + cmneq r6, #1736704 @ 0x1a8000 │ │ │ │ biceq lr, r2, #192, 8 @ 0xc0000000 │ │ │ │ biceq lr, r2, #140, 22 @ 0x23000 │ │ │ │ orrseq ip, r8, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355083,15 +1355083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537abc <__cxa_atexit@plt+0x52b540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #14876672 @ 0xe30000 │ │ │ │ + cmneq r6, #573440 @ 0x8c000 │ │ │ │ biceq lr, r2, #112, 8 @ 0x70000000 │ │ │ │ biceq lr, r2, #60, 22 @ 0xf000 │ │ │ │ orrseq ip, r8, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355103,15 +1355103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537b0c <__cxa_atexit@plt+0x52b590> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #160, 16 @ 0xa00000 │ │ │ │ + cmneq r6, #224, 16 @ 0xe00000 │ │ │ │ biceq lr, r2, #32, 8 @ 0x20000000 │ │ │ │ biceq lr, r2, #236, 20 @ 0xec000 │ │ │ │ orrseq ip, r8, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355123,15 +1355123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537b5c <__cxa_atexit@plt+0x52b5e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #92, 16 @ 0x5c0000 │ │ │ │ + cmneq r6, #156, 16 @ 0x9c0000 │ │ │ │ biceq lr, r2, #208, 6 @ 0x40000003 │ │ │ │ biceq lr, r2, #156, 20 @ 0x9c000 │ │ │ │ orrseq ip, r8, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355143,15 +1355143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537bac <__cxa_atexit@plt+0x52b630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1507328 @ 0x170000 │ │ │ │ + cmneq r6, #5701632 @ 0x570000 │ │ │ │ biceq lr, r2, #128, 6 │ │ │ │ biceq lr, r2, #76, 20 @ 0x4c000 │ │ │ │ orrseq ip, r8, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355163,15 +1355163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537bfc <__cxa_atexit@plt+0x52b680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 14 @ 0x3400000 │ │ │ │ + cmneq r6, #16, 16 @ 0x100000 │ │ │ │ biceq lr, r2, #48, 6 @ 0xc0000000 │ │ │ │ biceq lr, r2, #252, 18 @ 0x3f0000 │ │ │ │ orrseq ip, r8, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355183,15 +1355183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537c4c <__cxa_atexit@plt+0x52b6d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #136, 14 @ 0x2200000 │ │ │ │ + cmneq r6, #200, 14 @ 0x3200000 │ │ │ │ biceq lr, r2, #224, 4 │ │ │ │ biceq lr, r2, #172, 18 @ 0x2b0000 │ │ │ │ orrseq fp, r8, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355203,15 +1355203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537c9c <__cxa_atexit@plt+0x52b720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #16515072 @ 0xfc0000 │ │ │ │ + cmneq r6, #33292288 @ 0x1fc0000 │ │ │ │ biceq lr, r2, #144, 4 │ │ │ │ biceq lr, r2, #92, 18 @ 0x170000 │ │ │ │ orrseq fp, r8, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355223,15 +1355223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537cec <__cxa_atexit@plt+0x52b770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #257949696 @ 0xf600000 │ │ │ │ + cmneq r6, #14155776 @ 0xd80000 │ │ │ │ biceq lr, r2, #64, 4 │ │ │ │ biceq lr, r2, #12, 18 @ 0x30000 │ │ │ │ orrseq fp, r8, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355243,15 +1355243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537d3c <__cxa_atexit@plt+0x52b7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #182452224 @ 0xae00000 │ │ │ │ + cmneq r6, #249561088 @ 0xee00000 │ │ │ │ biceq lr, r2, #240, 2 @ 0x3c │ │ │ │ biceq lr, r2, #188, 16 @ 0xbc0000 │ │ │ │ orrseq fp, r8, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355263,15 +1355263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537d8c <__cxa_atexit@plt+0x52b810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #108003328 @ 0x6700000 │ │ │ │ + cmneq r6, #175112192 @ 0xa700000 │ │ │ │ biceq lr, r2, #160, 2 @ 0x28 │ │ │ │ biceq lr, r2, #108, 16 @ 0x6c0000 │ │ │ │ orrseq fp, r8, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355283,15 +1355283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537ddc <__cxa_atexit@plt+0x52b860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #35651584 @ 0x2200000 │ │ │ │ + cmneq r6, #102760448 @ 0x6200000 │ │ │ │ biceq lr, r2, #80, 2 │ │ │ │ biceq lr, r2, #28, 16 @ 0x1c0000 │ │ │ │ orrseq fp, r8, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355303,15 +1355303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537e2c <__cxa_atexit@plt+0x52b8b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #220, 10 @ 0x37000000 │ │ │ │ + cmneq r6, #28, 12 @ 0x1c00000 │ │ │ │ biceq lr, r2, #0, 2 │ │ │ │ biceq lr, r2, #204, 14 @ 0x3300000 │ │ │ │ orrseq fp, r8, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355323,15 +1355323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537e7c <__cxa_atexit@plt+0x52b900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #156, 10 @ 0x27000000 │ │ │ │ + cmneq r6, #220, 10 @ 0x37000000 │ │ │ │ biceq lr, r2, #176 @ 0xb0 │ │ │ │ biceq lr, r2, #124, 14 @ 0x1f00000 │ │ │ │ orrseq fp, r8, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355343,15 +1355343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537ecc <__cxa_atexit@plt+0x52b950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #360710144 @ 0x15800000 │ │ │ │ + cmneq r6, #629145600 @ 0x25800000 │ │ │ │ biceq lr, r2, #96 @ 0x60 │ │ │ │ biceq lr, r2, #44, 14 @ 0xb00000 │ │ │ │ orrseq fp, r8, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355363,15 +1355363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537f1c <__cxa_atexit@plt+0x52b9a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #62914560 @ 0x3c00000 │ │ │ │ + cmneq r6, #331350016 @ 0x13c00000 │ │ │ │ biceq lr, r2, #16 │ │ │ │ biceq lr, r2, #220, 12 @ 0xdc00000 │ │ │ │ orrseq fp, r8, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355383,15 +1355383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537f6c <__cxa_atexit@plt+0x52b9f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq r6, #8, 10 @ 0x2000000 │ │ │ │ biceq sp, r2, #192, 30 @ 0x300 │ │ │ │ biceq lr, r2, #140, 12 @ 0x8c00000 │ │ │ │ orrseq fp, r8, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355403,15 +1355403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 537fbc <__cxa_atexit@plt+0x52ba40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #128, 8 @ 0x80000000 │ │ │ │ + cmneq r6, #192, 8 @ 0xc0000000 │ │ │ │ biceq sp, r2, #112, 30 @ 0x1c0 │ │ │ │ biceq lr, r2, #60, 12 @ 0x3c00000 │ │ │ │ orrseq fp, r8, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355423,15 +1355423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53800c <__cxa_atexit@plt+0x52ba90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1124073472 @ 0x43000000 │ │ │ │ + cmneq r6, #-2097152000 @ 0x83000000 │ │ │ │ biceq sp, r2, #32, 30 @ 0x80 │ │ │ │ biceq lr, r2, #236, 10 @ 0x3b000000 │ │ │ │ orrseq fp, r8, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355443,15 +1355443,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53805c <__cxa_atexit@plt+0x52bae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #248, 6 @ 0xe0000003 │ │ │ │ + cmneq r6, #56, 8 @ 0x38000000 │ │ │ │ biceq sp, r2, #208, 28 @ 0xd00 │ │ │ │ biceq lr, r2, #156, 10 @ 0x27000000 │ │ │ │ orrseq fp, r8, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355463,15 +1355463,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5380ac <__cxa_atexit@plt+0x52bb30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1207959550 @ 0xb8000002 │ │ │ │ + cmneq r6, #-1207959549 @ 0xb8000003 │ │ │ │ biceq sp, r2, #128, 28 @ 0x800 │ │ │ │ biceq lr, r2, #76, 10 @ 0x13000000 │ │ │ │ orrseq fp, r8, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355483,15 +1355483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5380fc <__cxa_atexit@plt+0x52bb80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1744830463 @ 0x98000001 │ │ │ │ + cmneq r6, #-1744830462 @ 0x98000002 │ │ │ │ biceq sp, r2, #48, 28 @ 0x300 │ │ │ │ biceq lr, r2, #252, 8 @ 0xfc000000 │ │ │ │ orrseq fp, r8, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355503,15 +1355503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53814c <__cxa_atexit@plt+0x52bbd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1946157056 @ 0x8c000000 │ │ │ │ + cmneq r6, #-1946157055 @ 0x8c000001 │ │ │ │ biceq sp, r2, #224, 26 @ 0x3800 │ │ │ │ biceq lr, r2, #172, 8 @ 0xac000000 │ │ │ │ orrseq fp, r8, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355523,15 +1355523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53819c <__cxa_atexit@plt+0x52bc20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #220, 4 @ 0xc000000d │ │ │ │ + cmneq r6, #28, 6 @ 0x70000000 │ │ │ │ biceq sp, r2, #144, 26 @ 0x2400 │ │ │ │ biceq lr, r2, #92, 8 @ 0x5c000000 │ │ │ │ orrseq fp, r8, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355543,15 +1355543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5381ec <__cxa_atexit@plt+0x52bc70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #148, 4 @ 0x40000009 │ │ │ │ + cmneq r6, #212, 4 @ 0x4000000d │ │ │ │ biceq sp, r2, #64, 26 @ 0x1000 │ │ │ │ biceq lr, r2, #12, 8 @ 0xc000000 │ │ │ │ orrseq fp, r8, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355563,15 +1355563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53823c <__cxa_atexit@plt+0x52bcc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-805306364 @ 0xd0000004 │ │ │ │ + cmneq r6, #-805306360 @ 0xd0000008 │ │ │ │ biceq sp, r2, #240, 24 @ 0xf000 │ │ │ │ biceq lr, r2, #188, 6 @ 0xf0000002 │ │ │ │ orrseq fp, r8, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355583,15 +1355583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53828c <__cxa_atexit@plt+0x52bd10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4, 4 @ 0x40000000 │ │ │ │ + cmneq r6, #68, 4 @ 0x40000004 │ │ │ │ biceq sp, r2, #160, 24 @ 0xa000 │ │ │ │ biceq lr, r2, #108, 6 @ 0xb0000001 │ │ │ │ orrseq fp, r8, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355603,15 +1355603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5382dc <__cxa_atexit@plt+0x52bd60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1073741777 @ 0xc000002f │ │ │ │ + cmneq r6, #-1073741761 @ 0xc000003f │ │ │ │ biceq sp, r2, #80, 24 @ 0x5000 │ │ │ │ biceq lr, r2, #28, 6 @ 0x70000000 │ │ │ │ orrseq fp, r8, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355623,15 +1355623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53832c <__cxa_atexit@plt+0x52bdb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-2147483619 @ 0x8000001d │ │ │ │ + cmneq r6, #-2147483603 @ 0x8000002d │ │ │ │ biceq sp, r2, #0, 24 │ │ │ │ biceq lr, r2, #204, 4 @ 0xc000000c │ │ │ │ orrseq fp, r8, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355643,15 +1355643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53837c <__cxa_atexit@plt+0x52be00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1073741836 @ 0x4000000c │ │ │ │ + cmneq r6, #1073741852 @ 0x4000001c │ │ │ │ biceq sp, r2, #176, 22 @ 0x2c000 │ │ │ │ biceq lr, r2, #124, 4 @ 0xc0000007 │ │ │ │ orrseq fp, r8, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355663,15 +1355663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5383cc <__cxa_atexit@plt+0x52be50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #233 @ 0xe9 │ │ │ │ + cmneq r6, #1073741834 @ 0x4000000a │ │ │ │ biceq sp, r2, #96, 22 @ 0x18000 │ │ │ │ biceq lr, r2, #44, 4 @ 0xc0000002 │ │ │ │ orrseq fp, r8, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355683,15 +1355683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53841c <__cxa_atexit@plt+0x52bea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #162 @ 0xa2 │ │ │ │ + cmneq r6, #226 @ 0xe2 │ │ │ │ biceq sp, r2, #16, 22 @ 0x4000 │ │ │ │ biceq lr, r2, #220, 2 @ 0x37 │ │ │ │ orrseq fp, r8, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355703,15 +1355703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53846c <__cxa_atexit@plt+0x52bef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #92 @ 0x5c │ │ │ │ + cmneq r6, #156 @ 0x9c │ │ │ │ biceq sp, r2, #192, 20 @ 0xc0000 │ │ │ │ biceq lr, r2, #140, 2 @ 0x23 │ │ │ │ orrseq fp, r8, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355723,15 +1355723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5384bc <__cxa_atexit@plt+0x52bf40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #19 │ │ │ │ + cmneq r6, #83 @ 0x53 │ │ │ │ biceq sp, r2, #112, 20 @ 0x70000 │ │ │ │ biceq lr, r2, #60, 2 │ │ │ │ orrseq fp, r8, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355743,15 +1355743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53850c <__cxa_atexit@plt+0x52bf90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #808 @ 0x328 │ │ │ │ + cmneq r6, #10 │ │ │ │ biceq sp, r2, #32, 20 @ 0x20000 │ │ │ │ biceq lr, r2, #236 @ 0xec │ │ │ │ orrseq fp, r8, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355763,15 +1355763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53855c <__cxa_atexit@plt+0x52bfe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #524 @ 0x20c │ │ │ │ + cmneq r6, #780 @ 0x30c │ │ │ │ biceq sp, r2, #208, 18 @ 0x340000 │ │ │ │ biceq lr, r2, #156 @ 0x9c │ │ │ │ orrseq fp, r8, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355783,15 +1355783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5385ac <__cxa_atexit@plt+0x52c030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #58, 30 @ 0xe8 │ │ │ │ + cmneq r6, #488 @ 0x1e8 │ │ │ │ biceq sp, r2, #128, 18 @ 0x200000 │ │ │ │ biceq lr, r2, #76 @ 0x4c │ │ │ │ orrseq fp, r8, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355803,15 +1355803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5385fc <__cxa_atexit@plt+0x52c080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #3808 @ 0xee0 │ │ │ │ + cmneq r6, #46, 30 @ 0xb8 │ │ │ │ biceq sp, r2, #48, 18 @ 0xc0000 │ │ │ │ biceq sp, r2, #252, 30 @ 0x3f0 │ │ │ │ orrseq fp, r8, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355823,15 +1355823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53864c <__cxa_atexit@plt+0x52c0d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #164, 28 @ 0xa40 │ │ │ │ + cmneq r6, #228, 28 @ 0xe40 │ │ │ │ biceq sp, r2, #224, 16 @ 0xe00000 │ │ │ │ biceq sp, r2, #172, 30 @ 0x2b0 │ │ │ │ orrseq fp, r8, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355843,15 +1355843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53869c <__cxa_atexit@plt+0x52c120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1424 @ 0x590 │ │ │ │ + cmneq r6, #2448 @ 0x990 │ │ │ │ biceq sp, r2, #144, 16 @ 0x900000 │ │ │ │ biceq sp, r2, #92, 30 @ 0x170 │ │ │ │ orrseq fp, r8, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355863,15 +1355863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5386ec <__cxa_atexit@plt+0x52c170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #272 @ 0x110 │ │ │ │ + cmneq r6, #1296 @ 0x510 │ │ │ │ biceq sp, r2, #64, 16 @ 0x400000 │ │ │ │ biceq sp, r2, #12, 30 @ 0x30 │ │ │ │ orrseq fp, r8, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355883,15 +1355883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53873c <__cxa_atexit@plt+0x52c1c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #12608 @ 0x3140 │ │ │ │ + cmneq r6, #5, 28 @ 0x50 │ │ │ │ biceq sp, r2, #240, 14 @ 0x3c00000 │ │ │ │ biceq sp, r2, #188, 28 @ 0xbc0 │ │ │ │ orrseq fp, r8, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355903,15 +1355903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53878c <__cxa_atexit@plt+0x52c210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #7808 @ 0x1e80 │ │ │ │ + cmneq r6, #11904 @ 0x2e80 │ │ │ │ biceq sp, r2, #160, 14 @ 0x2800000 │ │ │ │ biceq sp, r2, #108, 28 @ 0x6c0 │ │ │ │ orrseq fp, r8, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355923,15 +1355923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5387dc <__cxa_atexit@plt+0x52c260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #48, 26 @ 0xc00 │ │ │ │ + cmneq r6, #112, 26 @ 0x1c00 │ │ │ │ biceq sp, r2, #80, 14 @ 0x1400000 │ │ │ │ biceq sp, r2, #28, 28 @ 0x1c0 │ │ │ │ orrseq fp, r8, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355943,15 +1355943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53882c <__cxa_atexit@plt+0x52c2b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #58880 @ 0xe600 │ │ │ │ + cmneq r6, #2432 @ 0x980 │ │ │ │ biceq sp, r2, #0, 14 │ │ │ │ biceq sp, r2, #204, 26 @ 0x3300 │ │ │ │ orrseq fp, r8, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355963,15 +1355963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53887c <__cxa_atexit@plt+0x52c300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #40192 @ 0x9d00 │ │ │ │ + cmneq r6, #56576 @ 0xdd00 │ │ │ │ biceq sp, r2, #176, 12 @ 0xb000000 │ │ │ │ biceq sp, r2, #124, 26 @ 0x1f00 │ │ │ │ orrseq fp, r8, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1355983,15 +1355983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5388cc <__cxa_atexit@plt+0x52c350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #22272 @ 0x5700 │ │ │ │ + cmneq r6, #38656 @ 0x9700 │ │ │ │ biceq sp, r2, #96, 12 @ 0x6000000 │ │ │ │ biceq sp, r2, #44, 26 @ 0xb00 │ │ │ │ orrseq fp, r8, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356003,15 +1356003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53891c <__cxa_atexit@plt+0x52c3a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #5376 @ 0x1500 │ │ │ │ + cmneq r6, #21760 @ 0x5500 │ │ │ │ biceq sp, r2, #16, 12 @ 0x1000000 │ │ │ │ biceq sp, r2, #220, 24 @ 0xdc00 │ │ │ │ orrseq fp, r8, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356023,15 +1356023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53896c <__cxa_atexit@plt+0x52c3f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 22 @ 0x34000 │ │ │ │ + cmneq r6, #16, 24 @ 0x1000 │ │ │ │ biceq sp, r2, #192, 10 @ 0x30000000 │ │ │ │ biceq sp, r2, #140, 24 @ 0x8c00 │ │ │ │ orrseq fp, r8, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356043,15 +1356043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5389bc <__cxa_atexit@plt+0x52c440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #138240 @ 0x21c00 │ │ │ │ + cmneq r6, #203776 @ 0x31c00 │ │ │ │ biceq sp, r2, #112, 10 @ 0x1c000000 │ │ │ │ biceq sp, r2, #60, 24 @ 0x3c00 │ │ │ │ orrseq fp, r8, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356063,15 +1356063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538a0c <__cxa_atexit@plt+0x52c490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #66560 @ 0x10400 │ │ │ │ + cmneq r6, #132096 @ 0x20400 │ │ │ │ biceq sp, r2, #32, 10 @ 0x8000000 │ │ │ │ biceq sp, r2, #236, 22 @ 0x3b000 │ │ │ │ orrseq fp, r8, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356083,15 +1356083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538a5c <__cxa_atexit@plt+0x52c4e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1028096 @ 0xfb000 │ │ │ │ + cmneq r6, #60416 @ 0xec00 │ │ │ │ biceq sp, r2, #208, 8 @ 0xd0000000 │ │ │ │ biceq sp, r2, #156, 22 @ 0x27000 │ │ │ │ orrseq fp, r8, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356103,15 +1356103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538aac <__cxa_atexit@plt+0x52c530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #176, 20 @ 0xb0000 │ │ │ │ + cmneq r6, #240, 20 @ 0xf0000 │ │ │ │ biceq sp, r2, #128, 8 @ 0x80000000 │ │ │ │ biceq sp, r2, #76, 22 @ 0x13000 │ │ │ │ orrseq fp, r8, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356123,15 +1356123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538afc <__cxa_atexit@plt+0x52c580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #417792 @ 0x66000 │ │ │ │ + cmneq r6, #679936 @ 0xa6000 │ │ │ │ biceq sp, r2, #48, 8 @ 0x30000000 │ │ │ │ biceq sp, r2, #252, 20 @ 0xfc000 │ │ │ │ orrseq fp, r8, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356143,15 +1356143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538b4c <__cxa_atexit@plt+0x52c5d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #110592 @ 0x1b000 │ │ │ │ + cmneq r6, #372736 @ 0x5b000 │ │ │ │ biceq sp, r2, #224, 6 @ 0x80000003 │ │ │ │ biceq sp, r2, #172, 20 @ 0xac000 │ │ │ │ orrseq fp, r8, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356163,15 +1356163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538b9c <__cxa_atexit@plt+0x52c620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #208, 18 @ 0x340000 │ │ │ │ + cmneq r6, #16, 20 @ 0x10000 │ │ │ │ biceq sp, r2, #144, 6 @ 0x40000002 │ │ │ │ biceq sp, r2, #92, 20 @ 0x5c000 │ │ │ │ orrseq fp, r8, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356183,15 +1356183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538bec <__cxa_atexit@plt+0x52c670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2195456 @ 0x218000 │ │ │ │ + cmneq r6, #3244032 @ 0x318000 │ │ │ │ biceq sp, r2, #64, 6 │ │ │ │ biceq sp, r2, #12, 20 @ 0xc000 │ │ │ │ orrseq fp, r8, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356203,15 +1356203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538c3c <__cxa_atexit@plt+0x52c6c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #60, 18 @ 0xf0000 │ │ │ │ + cmneq r6, #124, 18 @ 0x1f0000 │ │ │ │ biceq sp, r2, #240, 4 │ │ │ │ biceq sp, r2, #188, 18 @ 0x2f0000 │ │ │ │ orrseq sl, r8, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356223,15 +1356223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538c8c <__cxa_atexit@plt+0x52c710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #16121856 @ 0xf60000 │ │ │ │ + cmneq r6, #884736 @ 0xd8000 │ │ │ │ biceq sp, r2, #160, 4 │ │ │ │ biceq sp, r2, #108, 18 @ 0x1b0000 │ │ │ │ orrseq sl, r8, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356243,15 +1356243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538cdc <__cxa_atexit@plt+0x52c760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #11927552 @ 0xb60000 │ │ │ │ + cmneq r6, #16121856 @ 0xf60000 │ │ │ │ biceq sp, r2, #80, 4 │ │ │ │ biceq sp, r2, #28, 18 @ 0x70000 │ │ │ │ orrseq sl, r8, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356263,15 +1356263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538d2c <__cxa_atexit@plt+0x52c7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #7274496 @ 0x6f0000 │ │ │ │ + cmneq r6, #11468800 @ 0xaf0000 │ │ │ │ biceq sp, r2, #0, 4 │ │ │ │ biceq sp, r2, #204, 16 @ 0xcc0000 │ │ │ │ orrseq sl, r8, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356283,15 +1356283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538d7c <__cxa_atexit@plt+0x52c800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2490368 @ 0x260000 │ │ │ │ + cmneq r6, #6684672 @ 0x660000 │ │ │ │ biceq sp, r2, #176, 2 @ 0x2c │ │ │ │ biceq sp, r2, #124, 16 @ 0x7c0000 │ │ │ │ orrseq sl, r8, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356303,15 +1356303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538dcc <__cxa_atexit@plt+0x52c850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #57409536 @ 0x36c0000 │ │ │ │ + cmneq r6, #1769472 @ 0x1b0000 │ │ │ │ biceq sp, r2, #96, 2 │ │ │ │ biceq sp, r2, #44, 16 @ 0x2c0000 │ │ │ │ orrseq sl, r8, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356323,15 +1356323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538e1c <__cxa_atexit@plt+0x52c8a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #38010880 @ 0x2440000 │ │ │ │ + cmneq r6, #54788096 @ 0x3440000 │ │ │ │ biceq sp, r2, #16, 2 │ │ │ │ biceq sp, r2, #220, 14 @ 0x3700000 │ │ │ │ orrseq sl, r8, #0, 28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356343,15 +1356343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538e6c <__cxa_atexit@plt+0x52c8f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #18350080 @ 0x1180000 │ │ │ │ + cmneq r6, #35127296 @ 0x2180000 │ │ │ │ biceq sp, r2, #192 @ 0xc0 │ │ │ │ biceq sp, r2, #140, 14 @ 0x2300000 │ │ │ │ orrseq sl, r8, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356363,15 +1356363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538ebc <__cxa_atexit@plt+0x52c940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r6, #60, 14 @ 0xf00000 │ │ │ │ biceq sp, r2, #112 @ 0x70 │ │ │ │ biceq sp, r2, #60, 14 @ 0xf00000 │ │ │ │ orrseq sl, r8, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356383,15 +1356383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538f0c <__cxa_atexit@plt+0x52c990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #187695104 @ 0xb300000 │ │ │ │ + cmneq r6, #254803968 @ 0xf300000 │ │ │ │ biceq sp, r2, #32 │ │ │ │ biceq sp, r2, #236, 12 @ 0xec00000 │ │ │ │ orrseq sl, r8, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356403,15 +1356403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538f5c <__cxa_atexit@plt+0x52c9e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #108003328 @ 0x6700000 │ │ │ │ + cmneq r6, #175112192 @ 0xa700000 │ │ │ │ biceq ip, r2, #208, 30 @ 0x340 │ │ │ │ biceq sp, r2, #156, 12 @ 0x9c00000 │ │ │ │ orrseq sl, r8, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356423,15 +1356423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538fac <__cxa_atexit@plt+0x52ca30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #32, 12 @ 0x2000000 │ │ │ │ + cmneq r6, #96, 12 @ 0x6000000 │ │ │ │ biceq ip, r2, #128, 30 @ 0x200 │ │ │ │ biceq sp, r2, #76, 12 @ 0x4c00000 │ │ │ │ orrseq sl, r8, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356443,15 +1356443,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 538ffc <__cxa_atexit@plt+0x52ca80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #897581056 @ 0x35800000 │ │ │ │ + cmneq r6, #23068672 @ 0x1600000 │ │ │ │ biceq ip, r2, #48, 30 @ 0xc0 │ │ │ │ biceq sp, r2, #252, 10 @ 0x3f000000 │ │ │ │ orrseq sl, r8, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356463,15 +1356463,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53904c <__cxa_atexit@plt+0x52cad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #583008256 @ 0x22c00000 │ │ │ │ + cmneq r6, #851443712 @ 0x32c00000 │ │ │ │ biceq ip, r2, #224, 28 @ 0xe00 │ │ │ │ biceq sp, r2, #172, 10 @ 0x2b000000 │ │ │ │ orrseq sl, r8, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356483,15 +1356483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53909c <__cxa_atexit@plt+0x52cb20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #281018368 @ 0x10c00000 │ │ │ │ + cmneq r6, #549453824 @ 0x20c00000 │ │ │ │ biceq ip, r2, #144, 28 @ 0x900 │ │ │ │ biceq sp, r2, #92, 10 @ 0x17000000 │ │ │ │ orrseq sl, r8, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356503,15 +1356503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5390ec <__cxa_atexit@plt+0x52cb70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-33554432 @ 0xfe000000 │ │ │ │ + cmneq r6, #260046848 @ 0xf800000 │ │ │ │ biceq ip, r2, #64, 28 @ 0x400 │ │ │ │ biceq sp, r2, #12, 10 @ 0x3000000 │ │ │ │ orrseq sl, r8, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356523,15 +1356523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53913c <__cxa_atexit@plt+0x52cbc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #180, 8 @ 0xb4000000 │ │ │ │ + cmneq r6, #244, 8 @ 0xf4000000 │ │ │ │ biceq ip, r2, #240, 26 @ 0x3c00 │ │ │ │ biceq sp, r2, #188, 8 @ 0xbc000000 │ │ │ │ orrseq sl, r8, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356543,15 +1356543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53918c <__cxa_atexit@plt+0x52cc10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1761607680 @ 0x69000000 │ │ │ │ + cmneq r6, #-1459617792 @ 0xa9000000 │ │ │ │ biceq ip, r2, #160, 26 @ 0x2800 │ │ │ │ biceq sp, r2, #108, 8 @ 0x6c000000 │ │ │ │ orrseq sl, r8, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356563,15 +1356563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5391dc <__cxa_atexit@plt+0x52cc60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #520093696 @ 0x1f000000 │ │ │ │ + cmneq r6, #1593835520 @ 0x5f000000 │ │ │ │ biceq ip, r2, #80, 26 @ 0x1400 │ │ │ │ biceq sp, r2, #28, 8 @ 0x1c000000 │ │ │ │ orrseq sl, r8, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356583,15 +1356583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53922c <__cxa_atexit@plt+0x52ccb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #212, 6 @ 0x50000003 │ │ │ │ + cmneq r6, #20, 8 @ 0x14000000 │ │ │ │ biceq ip, r2, #0, 26 │ │ │ │ biceq sp, r2, #204, 6 @ 0x30000003 │ │ │ │ orrseq sl, r8, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356603,15 +1356603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53927c <__cxa_atexit@plt+0x52cd00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #671088642 @ 0x28000002 │ │ │ │ + cmneq r6, #671088643 @ 0x28000003 │ │ │ │ biceq ip, r2, #176, 24 @ 0xb000 │ │ │ │ biceq sp, r2, #124, 6 @ 0xf0000001 │ │ │ │ orrseq sl, r8, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356623,15 +1356623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5392cc <__cxa_atexit@plt+0x52cd50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #335544321 @ 0x14000001 │ │ │ │ + cmneq r6, #335544322 @ 0x14000002 │ │ │ │ biceq ip, r2, #96, 24 @ 0x6000 │ │ │ │ biceq sp, r2, #44, 6 @ 0xb0000000 │ │ │ │ orrseq sl, r8, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356643,15 +1356643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53931c <__cxa_atexit@plt+0x52cda0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-268435441 @ 0xf000000f │ │ │ │ + cmneq r6, #-67108864 @ 0xfc000000 │ │ │ │ biceq ip, r2, #16, 24 @ 0x1000 │ │ │ │ biceq sp, r2, #220, 4 @ 0xc000000d │ │ │ │ orrseq sl, r8, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356663,15 +1356663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53936c <__cxa_atexit@plt+0x52cdf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #184, 4 @ 0x8000000b │ │ │ │ + cmneq r6, #248, 4 @ 0x8000000f │ │ │ │ biceq ip, r2, #192, 22 @ 0x30000 │ │ │ │ biceq sp, r2, #140, 4 @ 0xc0000008 │ │ │ │ orrseq sl, r8, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356683,15 +1356683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5393bc <__cxa_atexit@plt+0x52ce40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1610612743 @ 0x60000007 │ │ │ │ + cmneq r6, #1610612747 @ 0x6000000b │ │ │ │ biceq ip, r2, #112, 22 @ 0x1c000 │ │ │ │ biceq sp, r2, #60, 4 @ 0xc0000003 │ │ │ │ orrseq sl, r8, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356703,15 +1356703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53940c <__cxa_atexit@plt+0x52ce90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq r6, #108, 4 @ 0xc0000006 │ │ │ │ biceq ip, r2, #32, 22 @ 0x8000 │ │ │ │ biceq sp, r2, #236, 2 @ 0x3b │ │ │ │ orrseq sl, r8, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356723,15 +1356723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53945c <__cxa_atexit@plt+0x52cee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1073741880 @ 0x40000038 │ │ │ │ + cmneq r6, #268435458 @ 0x10000002 │ │ │ │ biceq ip, r2, #208, 20 @ 0xd0000 │ │ │ │ biceq sp, r2, #156, 2 @ 0x27 │ │ │ │ orrseq sl, r8, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356743,15 +1356743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5394ac <__cxa_atexit@plt+0x52cf30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-2147483611 @ 0x80000025 │ │ │ │ + cmneq r6, #-2147483595 @ 0x80000035 │ │ │ │ biceq ip, r2, #128, 20 @ 0x80000 │ │ │ │ biceq sp, r2, #76, 2 │ │ │ │ orrseq sl, r8, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356763,15 +1356763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5394fc <__cxa_atexit@plt+0x52cf80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1073741805 @ 0xc0000013 │ │ │ │ + cmneq r6, #-1073741789 @ 0xc0000023 │ │ │ │ biceq ip, r2, #48, 20 @ 0x30000 │ │ │ │ biceq sp, r2, #252 @ 0xfc │ │ │ │ orrseq sl, r8, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356783,15 +1356783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53954c <__cxa_atexit@plt+0x52cfd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #4, 2 │ │ │ │ + cmneq r6, #68, 2 │ │ │ │ biceq ip, r2, #224, 18 @ 0x380000 │ │ │ │ biceq sp, r2, #172 @ 0xac │ │ │ │ orrseq sl, r8, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356803,15 +1356803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53959c <__cxa_atexit@plt+0x52d020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #186 @ 0xba │ │ │ │ + cmneq r6, #250 @ 0xfa │ │ │ │ biceq ip, r2, #144, 18 @ 0x240000 │ │ │ │ biceq sp, r2, #92 @ 0x5c │ │ │ │ orrseq sl, r8, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356823,15 +1356823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5395ec <__cxa_atexit@plt+0x52d070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #110 @ 0x6e │ │ │ │ + cmneq r6, #174 @ 0xae │ │ │ │ biceq ip, r2, #64, 18 @ 0x100000 │ │ │ │ biceq sp, r2, #12 │ │ │ │ orrseq sl, r8, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356843,15 +1356843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53963c <__cxa_atexit@plt+0x52d0c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #35 @ 0x23 │ │ │ │ + cmneq r6, #99 @ 0x63 │ │ │ │ biceq ip, r2, #240, 16 @ 0xf00000 │ │ │ │ biceq ip, r2, #188, 30 @ 0x2f0 │ │ │ │ orrseq sl, r8, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356863,15 +1356863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53968c <__cxa_atexit@plt+0x52d110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #872 @ p-variant is OBSOLETE @ 0x368 │ │ │ │ + cmneq r6, #26 │ │ │ │ biceq ip, r2, #160, 16 @ 0xa00000 │ │ │ │ biceq ip, r2, #108, 30 @ 0x1b0 │ │ │ │ orrseq sl, r8, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356883,15 +1356883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5396dc <__cxa_atexit@plt+0x52d160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ + cmnpeq r5, #208, 30 @ p-variant is OBSOLETE @ 0x340 │ │ │ │ biceq ip, r2, #80, 16 @ 0x500000 │ │ │ │ biceq ip, r2, #28, 30 @ 0x70 │ │ │ │ orrseq sl, r8, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356903,15 +1356903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53972c <__cxa_atexit@plt+0x52d1b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #68, 30 @ p-variant is OBSOLETE @ 0x110 │ │ │ │ + cmnpeq r5, #132, 30 @ p-variant is OBSOLETE @ 0x210 │ │ │ │ biceq ip, r2, #0, 16 │ │ │ │ biceq ip, r2, #204, 28 @ 0xcc0 │ │ │ │ orrseq sl, r8, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356923,15 +1356923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53977c <__cxa_atexit@plt+0x52d200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #4080 @ p-variant is OBSOLETE @ 0xff0 │ │ │ │ + cmnpeq r5, #63, 30 @ p-variant is OBSOLETE @ 0xfc │ │ │ │ biceq ip, r2, #176, 14 @ 0x2c00000 │ │ │ │ biceq ip, r2, #124, 28 @ 0x7c0 │ │ │ │ orrseq sl, r8, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356943,15 +1356943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5397cc <__cxa_atexit@plt+0x52d250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #2912 @ p-variant is OBSOLETE @ 0xb60 │ │ │ │ + cmnpeq r5, #3936 @ p-variant is OBSOLETE @ 0xf60 │ │ │ │ biceq ip, r2, #96, 14 @ 0x1800000 │ │ │ │ biceq ip, r2, #44, 28 @ 0x2c0 │ │ │ │ orrseq sl, r8, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356963,15 +1356963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53981c <__cxa_atexit@plt+0x52d2a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #1760 @ p-variant is OBSOLETE @ 0x6e0 │ │ │ │ + cmnpeq r5, #2784 @ p-variant is OBSOLETE @ 0xae0 │ │ │ │ biceq ip, r2, #16, 14 @ 0x400000 │ │ │ │ biceq ip, r2, #220, 26 @ 0x3700 │ │ │ │ orrseq sl, r8, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1356983,15 +1356983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53986c <__cxa_atexit@plt+0x52d2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #624 @ p-variant is OBSOLETE @ 0x270 │ │ │ │ + cmnpeq r5, #1648 @ p-variant is OBSOLETE @ 0x670 │ │ │ │ biceq ip, r2, #192, 12 @ 0xc000000 │ │ │ │ biceq ip, r2, #140, 26 @ 0x2300 │ │ │ │ orrseq sl, r8, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357003,15 +1357003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5398bc <__cxa_atexit@plt+0x52d340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #14144 @ p-variant is OBSOLETE @ 0x3740 │ │ │ │ + cmnpeq r5, #464 @ p-variant is OBSOLETE @ 0x1d0 │ │ │ │ biceq ip, r2, #112, 12 @ 0x7000000 │ │ │ │ biceq ip, r2, #60, 26 @ 0xf00 │ │ │ │ orrseq sl, r8, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357023,15 +1357023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53990c <__cxa_atexit@plt+0x52d390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ + cmnpeq r5, #212, 26 @ p-variant is OBSOLETE @ 0x3500 │ │ │ │ biceq ip, r2, #32, 12 @ 0x2000000 │ │ │ │ biceq ip, r2, #236, 24 @ 0xec00 │ │ │ │ orrseq sl, r8, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357043,15 +1357043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53995c <__cxa_atexit@plt+0x52d3e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #4672 @ p-variant is OBSOLETE @ 0x1240 │ │ │ │ + cmnpeq r5, #8768 @ p-variant is OBSOLETE @ 0x2240 │ │ │ │ biceq ip, r2, #208, 10 @ 0x34000000 │ │ │ │ biceq ip, r2, #156, 24 @ 0x9c00 │ │ │ │ orrseq sl, r8, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357063,15 +1357063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5399ac <__cxa_atexit@plt+0x52d430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #0, 26 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r5, #64, 26 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ biceq ip, r2, #128, 10 @ 0x20000000 │ │ │ │ biceq ip, r2, #76, 24 @ 0x4c00 │ │ │ │ orrseq sl, r8, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357083,15 +1357083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5399fc <__cxa_atexit@plt+0x52d480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #46592 @ p-variant is OBSOLETE @ 0xb600 │ │ │ │ + cmnpeq r5, #62976 @ p-variant is OBSOLETE @ 0xf600 │ │ │ │ biceq ip, r2, #48, 10 @ 0xc000000 │ │ │ │ biceq ip, r2, #252, 22 @ 0x3f000 │ │ │ │ orrseq sl, r8, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357103,15 +1357103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539a4c <__cxa_atexit@plt+0x52d4d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #28160 @ p-variant is OBSOLETE @ 0x6e00 │ │ │ │ + cmnpeq r5, #44544 @ p-variant is OBSOLETE @ 0xae00 │ │ │ │ biceq ip, r2, #224, 8 @ 0xe0000000 │ │ │ │ biceq ip, r2, #172, 22 @ 0x2b000 │ │ │ │ orrseq sl, r8, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357123,15 +1357123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539a9c <__cxa_atexit@plt+0x52d520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #9984 @ p-variant is OBSOLETE @ 0x2700 │ │ │ │ + cmnpeq r5, #26368 @ p-variant is OBSOLETE @ 0x6700 │ │ │ │ biceq ip, r2, #144, 8 @ 0x90000000 │ │ │ │ biceq ip, r2, #92, 22 @ 0x17000 │ │ │ │ orrseq sl, r8, #128, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357143,15 +1357143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539aec <__cxa_atexit@plt+0x52d570> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #227328 @ p-variant is OBSOLETE @ 0x37800 │ │ │ │ + cmnpeq r5, #7680 @ p-variant is OBSOLETE @ 0x1e00 │ │ │ │ biceq ip, r2, #64, 8 @ 0x40000000 │ │ │ │ biceq ip, r2, #12, 22 @ 0x3000 │ │ │ │ orrseq sl, r8, #48, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357163,15 +1357163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539b3c <__cxa_atexit@plt+0x52d5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #150528 @ p-variant is OBSOLETE @ 0x24c00 │ │ │ │ + cmnpeq r5, #216064 @ p-variant is OBSOLETE @ 0x34c00 │ │ │ │ biceq ip, r2, #240, 6 @ 0xc0000003 │ │ │ │ biceq ip, r2, #188, 20 @ 0xbc000 │ │ │ │ orrseq sl, r8, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357183,15 +1357183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539b8c <__cxa_atexit@plt+0x52d610> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #80896 @ p-variant is OBSOLETE @ 0x13c00 │ │ │ │ + cmnpeq r5, #146432 @ p-variant is OBSOLETE @ 0x23c00 │ │ │ │ biceq ip, r2, #160, 6 @ 0x80000002 │ │ │ │ biceq ip, r2, #108, 20 @ 0x6c000 │ │ │ │ orrseq sl, r8, #144 @ 0x90 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357203,15 +1357203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539bdc <__cxa_atexit@plt+0x52d660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #14336 @ p-variant is OBSOLETE @ 0x3800 │ │ │ │ + cmnpeq r5, #79872 @ p-variant is OBSOLETE @ 0x13800 │ │ │ │ biceq ip, r2, #80, 6 @ 0x40000001 │ │ │ │ biceq ip, r2, #28, 20 @ 0x1c000 │ │ │ │ orrseq sl, r8, #64 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357223,15 +1357223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539c2c <__cxa_atexit@plt+0x52d6b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #811008 @ p-variant is OBSOLETE @ 0xc6000 │ │ │ │ + cmnpeq r5, #6144 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ biceq ip, r2, #0, 6 │ │ │ │ biceq ip, r2, #204, 18 @ 0x330000 │ │ │ │ orrseq r9, r8, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357243,15 +1357243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539c7c <__cxa_atexit@plt+0x52d700> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #499712 @ p-variant is OBSOLETE @ 0x7a000 │ │ │ │ + cmnpeq r5, #761856 @ p-variant is OBSOLETE @ 0xba000 │ │ │ │ biceq ip, r2, #176, 4 │ │ │ │ biceq ip, r2, #124, 18 @ 0x1f0000 │ │ │ │ orrseq r9, r8, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357263,15 +1357263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539ccc <__cxa_atexit@plt+0x52d750> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #56, 20 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ + cmnpeq r5, #120, 20 @ p-variant is OBSOLETE @ 0x78000 │ │ │ │ biceq ip, r2, #96, 4 │ │ │ │ biceq ip, r2, #44, 18 @ 0xb0000 │ │ │ │ orrseq r9, r8, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357283,15 +1357283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539d1c <__cxa_atexit@plt+0x52d7a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #3883008 @ p-variant is OBSOLETE @ 0x3b4000 │ │ │ │ + cmnpeq r5, #184320 @ p-variant is OBSOLETE @ 0x2d000 │ │ │ │ biceq ip, r2, #16, 4 │ │ │ │ biceq ip, r2, #220, 16 @ 0xdc0000 │ │ │ │ orrseq r9, r8, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357303,15 +1357303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539d6c <__cxa_atexit@plt+0x52d7f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #2654208 @ p-variant is OBSOLETE @ 0x288000 │ │ │ │ + cmnpeq r5, #3702784 @ p-variant is OBSOLETE @ 0x388000 │ │ │ │ biceq ip, r2, #192, 2 @ 0x30 │ │ │ │ biceq ip, r2, #140, 16 @ 0x8c0000 │ │ │ │ orrseq r9, r8, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357323,15 +1357323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539dbc <__cxa_atexit@plt+0x52d840> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #1409024 @ p-variant is OBSOLETE @ 0x158000 │ │ │ │ + cmnpeq r5, #2457600 @ p-variant is OBSOLETE @ 0x258000 │ │ │ │ biceq ip, r2, #112, 2 │ │ │ │ biceq ip, r2, #60, 16 @ 0x3c0000 │ │ │ │ orrseq r9, r8, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357343,15 +1357343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539e0c <__cxa_atexit@plt+0x52d890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #245760 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ + cmnpeq r5, #1294336 @ p-variant is OBSOLETE @ 0x13c000 │ │ │ │ biceq ip, r2, #32, 2 │ │ │ │ biceq ip, r2, #236, 14 @ 0x3b00000 │ │ │ │ orrseq r9, r8, #16, 28 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357363,15 +1357363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539e5c <__cxa_atexit@plt+0x52d8e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #196, 16 @ p-variant is OBSOLETE @ 0xc40000 │ │ │ │ + cmnpeq r5, #4, 18 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ biceq ip, r2, #208 @ 0xd0 │ │ │ │ biceq ip, r2, #156, 14 @ 0x2700000 │ │ │ │ orrseq r9, r8, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357383,15 +1357383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539eac <__cxa_atexit@plt+0x52d930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #7995392 @ p-variant is OBSOLETE @ 0x7a0000 │ │ │ │ + cmnpeq r5, #12189696 @ p-variant is OBSOLETE @ 0xba0000 │ │ │ │ biceq ip, r2, #128 @ 0x80 │ │ │ │ biceq ip, r2, #76, 14 @ 0x1300000 │ │ │ │ orrseq r9, r8, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357403,15 +1357403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539efc <__cxa_atexit@plt+0x52d980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #3211264 @ p-variant is OBSOLETE @ 0x310000 │ │ │ │ + cmnpeq r5, #7405568 @ p-variant is OBSOLETE @ 0x710000 │ │ │ │ biceq ip, r2, #48 @ 0x30 │ │ │ │ biceq ip, r2, #252, 12 @ 0xfc00000 │ │ │ │ orrseq r9, r8, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357423,15 +1357423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539f4c <__cxa_atexit@plt+0x52d9d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #61079552 @ p-variant is OBSOLETE @ 0x3a40000 │ │ │ │ + cmnpeq r5, #2686976 @ p-variant is OBSOLETE @ 0x290000 │ │ │ │ biceq fp, r2, #224, 30 @ 0x380 │ │ │ │ biceq ip, r2, #172, 12 @ 0xac00000 │ │ │ │ orrseq r9, r8, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357443,15 +1357443,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539f9c <__cxa_atexit@plt+0x52da20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #41680896 @ p-variant is OBSOLETE @ 0x27c0000 │ │ │ │ + cmnpeq r5, #58458112 @ p-variant is OBSOLETE @ 0x37c0000 │ │ │ │ biceq fp, r2, #144, 30 @ 0x240 │ │ │ │ biceq ip, r2, #92, 12 @ 0x5c00000 │ │ │ │ orrseq r9, r8, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357463,15 +1357463,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 539fec <__cxa_atexit@plt+0x52da70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #22544384 @ p-variant is OBSOLETE @ 0x1580000 │ │ │ │ + cmnpeq r5, #39321600 @ p-variant is OBSOLETE @ 0x2580000 │ │ │ │ biceq fp, r2, #64, 30 @ 0x100 │ │ │ │ biceq ip, r2, #12, 12 @ 0xc00000 │ │ │ │ orrseq r9, r8, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357483,15 +1357483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a03c <__cxa_atexit@plt+0x52dac0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #2359296 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ + cmnpeq r5, #19136512 @ p-variant is OBSOLETE @ 0x1240000 │ │ │ │ biceq fp, r2, #240, 28 @ 0xf00 │ │ │ │ biceq ip, r2, #188, 10 @ 0x2f000000 │ │ │ │ orrseq r9, r8, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357503,15 +1357503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a08c <__cxa_atexit@plt+0x52db10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #198180864 @ p-variant is OBSOLETE @ 0xbd00000 │ │ │ │ + cmnpeq r5, #265289728 @ p-variant is OBSOLETE @ 0xfd00000 │ │ │ │ biceq fp, r2, #160, 28 @ 0xa00 │ │ │ │ biceq ip, r2, #108, 10 @ 0x1b000000 │ │ │ │ orrseq r9, r8, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357523,15 +1357523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a0dc <__cxa_atexit@plt+0x52db60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #119537664 @ p-variant is OBSOLETE @ 0x7200000 │ │ │ │ + cmnpeq r5, #186646528 @ p-variant is OBSOLETE @ 0xb200000 │ │ │ │ biceq fp, r2, #80, 28 @ 0x500 │ │ │ │ biceq ip, r2, #28, 10 @ 0x7000000 │ │ │ │ orrseq r9, r8, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357543,15 +1357543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a12c <__cxa_atexit@plt+0x52dbb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #44040192 @ p-variant is OBSOLETE @ 0x2a00000 │ │ │ │ + cmnpeq r5, #111149056 @ p-variant is OBSOLETE @ 0x6a00000 │ │ │ │ biceq fp, r2, #0, 28 │ │ │ │ biceq ip, r2, #204, 8 @ 0xcc000000 │ │ │ │ orrseq r9, r8, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357563,15 +1357563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a17c <__cxa_atexit@plt+0x52dc00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #985661440 @ p-variant is OBSOLETE @ 0x3ac00000 │ │ │ │ + cmnpeq r5, #45088768 @ p-variant is OBSOLETE @ 0x2b00000 │ │ │ │ biceq fp, r2, #176, 26 @ 0x2c00 │ │ │ │ biceq ip, r2, #124, 8 @ 0x7c000000 │ │ │ │ orrseq r9, r8, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357583,15 +1357583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a1cc <__cxa_atexit@plt+0x52dc50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #679477248 @ p-variant is OBSOLETE @ 0x28800000 │ │ │ │ + cmnpeq r5, #947912704 @ p-variant is OBSOLETE @ 0x38800000 │ │ │ │ biceq fp, r2, #96, 26 @ 0x1800 │ │ │ │ biceq ip, r2, #44, 8 @ 0x2c000000 │ │ │ │ orrseq r9, r8, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357603,15 +1357603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a21c <__cxa_atexit@plt+0x52dca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #411041792 @ p-variant is OBSOLETE @ 0x18800000 │ │ │ │ + cmnpeq r5, #679477248 @ p-variant is OBSOLETE @ 0x28800000 │ │ │ │ biceq fp, r2, #16, 26 @ 0x400 │ │ │ │ biceq ip, r2, #220, 6 @ 0x70000003 │ │ │ │ orrseq r9, r8, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357623,15 +1357623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a26c <__cxa_atexit@plt+0x52dcf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #24, 10 @ p-variant is OBSOLETE @ 0x6000000 │ │ │ │ + cmnpeq r5, #88, 10 @ p-variant is OBSOLETE @ 0x16000000 │ │ │ │ biceq fp, r2, #192, 24 @ 0xc000 │ │ │ │ biceq ip, r2, #140, 6 @ 0x30000002 │ │ │ │ orrseq r9, r8, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357643,15 +1357643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a2bc <__cxa_atexit@plt+0x52dd40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #-822083584 @ p-variant is OBSOLETE @ 0xcf000000 │ │ │ │ + cmnpeq r5, #62914560 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ biceq fp, r2, #112, 24 @ 0x7000 │ │ │ │ biceq ip, r2, #60, 6 @ 0xf0000000 │ │ │ │ orrseq r9, r8, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357663,15 +1357663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a30c <__cxa_atexit@plt+0x52dd90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #-2046820352 @ p-variant is OBSOLETE @ 0x86000000 │ │ │ │ + cmnpeq r5, #-973078528 @ p-variant is OBSOLETE @ 0xc6000000 │ │ │ │ biceq fp, r2, #32, 24 @ 0x2000 │ │ │ │ biceq ip, r2, #236, 4 @ 0xc000000e │ │ │ │ orrseq r9, r8, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357683,15 +1357683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a35c <__cxa_atexit@plt+0x52dde0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #60, 8 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + cmnpeq r5, #124, 8 @ p-variant is OBSOLETE @ 0x7c000000 │ │ │ │ biceq fp, r2, #208, 22 @ 0x34000 │ │ │ │ biceq ip, r2, #156, 4 @ 0xc0000009 │ │ │ │ orrseq r9, r8, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357703,15 +1357703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a3ac <__cxa_atexit@plt+0x52de30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #244, 6 @ p-variant is OBSOLETE @ 0xd0000003 │ │ │ │ + cmnpeq r5, #52, 8 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ biceq fp, r2, #128, 22 @ 0x20000 │ │ │ │ biceq ip, r2, #76, 4 @ 0xc0000004 │ │ │ │ orrseq r9, r8, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357723,15 +1357723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a3fc <__cxa_atexit@plt+0x52de80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #-1409286142 @ p-variant is OBSOLETE @ 0xac000002 │ │ │ │ + cmnpeq r5, #-1409286141 @ p-variant is OBSOLETE @ 0xac000003 │ │ │ │ biceq fp, r2, #48, 22 @ 0xc000 │ │ │ │ biceq ip, r2, #252, 2 @ 0x3f │ │ │ │ orrseq r9, r8, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357743,15 +1357743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a44c <__cxa_atexit@plt+0x52ded0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #-1946157055 @ p-variant is OBSOLETE @ 0x8c000001 │ │ │ │ + cmnpeq r5, #-1946157054 @ p-variant is OBSOLETE @ 0x8c000002 │ │ │ │ biceq fp, r2, #224, 20 @ 0xe0000 │ │ │ │ biceq ip, r2, #172, 2 @ 0x2b │ │ │ │ orrseq r9, r8, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357763,15 +1357763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a49c <__cxa_atexit@plt+0x52df20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #28, 6 @ p-variant is OBSOLETE @ 0x70000000 │ │ │ │ + cmnpeq r5, #92, 6 @ p-variant is OBSOLETE @ 0x70000001 │ │ │ │ biceq fp, r2, #144, 20 @ 0x90000 │ │ │ │ biceq ip, r2, #92, 2 │ │ │ │ orrseq r9, r8, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357783,15 +1357783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a4ec <__cxa_atexit@plt+0x52df70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #805306381 @ p-variant is OBSOLETE @ 0x3000000d │ │ │ │ + cmnpeq r5, #1275068416 @ p-variant is OBSOLETE @ 0x4c000000 │ │ │ │ biceq fp, r2, #64, 20 @ 0x40000 │ │ │ │ biceq ip, r2, #12, 2 │ │ │ │ orrseq r9, r8, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357803,15 +1357803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a53c <__cxa_atexit@plt+0x52dfc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #-1342177272 @ p-variant is OBSOLETE @ 0xb0000008 │ │ │ │ + cmnpeq r5, #-1342177268 @ p-variant is OBSOLETE @ 0xb000000c │ │ │ │ biceq fp, r2, #240, 18 @ 0x3c0000 │ │ │ │ biceq ip, r2, #188 @ 0xbc │ │ │ │ orrseq r9, r8, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357823,15 +1357823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a58c <__cxa_atexit@plt+0x52e010> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #68, 4 @ p-variant is OBSOLETE @ 0x40000004 │ │ │ │ + cmnpeq r5, #132, 4 @ p-variant is OBSOLETE @ 0x40000008 │ │ │ │ biceq fp, r2, #160, 18 @ 0x280000 │ │ │ │ biceq ip, r2, #108 @ 0x6c │ │ │ │ orrseq r9, r8, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357843,15 +1357843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a5dc <__cxa_atexit@plt+0x52e060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #252, 2 @ p-variant is OBSOLETE @ 0x3f │ │ │ │ + cmnpeq r5, #60, 4 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ biceq fp, r2, #80, 18 @ 0x140000 │ │ │ │ biceq ip, r2, #28 │ │ │ │ orrseq r9, r8, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357863,15 +1357863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a62c <__cxa_atexit@plt+0x52e0b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #1073741868 @ p-variant is OBSOLETE @ 0x4000002c │ │ │ │ + cmnpeq r5, #1073741884 @ p-variant is OBSOLETE @ 0x4000003c │ │ │ │ biceq fp, r2, #0, 18 │ │ │ │ biceq fp, r2, #204, 30 @ 0x330 │ │ │ │ orrseq r9, r8, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357883,15 +1357883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a67c <__cxa_atexit@plt+0x52e100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #-1073741799 @ p-variant is OBSOLETE @ 0xc0000019 │ │ │ │ + cmnpeq r5, #-1073741783 @ p-variant is OBSOLETE @ 0xc0000029 │ │ │ │ biceq fp, r2, #176, 16 @ 0xb00000 │ │ │ │ biceq fp, r2, #124, 30 @ 0x1f0 │ │ │ │ orrseq r9, r8, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357903,15 +1357903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a6cc <__cxa_atexit@plt+0x52e150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #-1073741817 @ p-variant is OBSOLETE @ 0xc0000007 │ │ │ │ + cmnpeq r5, #-1073741801 @ p-variant is OBSOLETE @ 0xc0000017 │ │ │ │ biceq fp, r2, #96, 16 @ 0x600000 │ │ │ │ biceq fp, r2, #44, 30 @ 0xb0 │ │ │ │ orrseq r9, r8, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357923,15 +1357923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a71c <__cxa_atexit@plt+0x52e1a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #228 @ p-variant is OBSOLETE @ 0xe4 │ │ │ │ + cmnpeq r5, #36, 2 @ p-variant is OBSOLETE │ │ │ │ biceq fp, r2, #16, 16 @ 0x100000 │ │ │ │ biceq fp, r2, #220, 28 @ 0xdc0 │ │ │ │ orrseq r9, r8, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357943,15 +1357943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a76c <__cxa_atexit@plt+0x52e1f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #168 @ p-variant is OBSOLETE @ 0xa8 │ │ │ │ + cmnpeq r5, #232 @ p-variant is OBSOLETE @ 0xe8 │ │ │ │ biceq fp, r2, #192, 14 @ 0x3000000 │ │ │ │ biceq fp, r2, #140, 28 @ 0x8c0 │ │ │ │ orrseq r9, r8, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357963,15 +1357963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a7bc <__cxa_atexit@plt+0x52e240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #94 @ p-variant is OBSOLETE @ 0x5e │ │ │ │ + cmnpeq r5, #158 @ p-variant is OBSOLETE @ 0x9e │ │ │ │ biceq fp, r2, #112, 14 @ 0x1c00000 │ │ │ │ biceq fp, r2, #60, 28 @ 0x3c0 │ │ │ │ orrseq r9, r8, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1357983,15 +1357983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a80c <__cxa_atexit@plt+0x52e290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r5, #24 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r5, #88 @ p-variant is OBSOLETE @ 0x58 │ │ │ │ biceq fp, r2, #32, 14 @ 0x800000 │ │ │ │ biceq fp, r2, #236, 26 @ 0x3b00 │ │ │ │ orrseq r9, r8, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358003,15 +1358003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a85c <__cxa_atexit@plt+0x52e2e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #212, 30 @ 0x350 │ │ │ │ + cmnpeq r5, #20 @ p-variant is OBSOLETE │ │ │ │ biceq fp, r2, #208, 12 @ 0xd000000 │ │ │ │ biceq fp, r2, #156, 26 @ 0x2700 │ │ │ │ orrseq r9, r8, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358023,15 +1358023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a8ac <__cxa_atexit@plt+0x52e330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #152, 30 @ 0x260 │ │ │ │ + cmneq r5, #216, 30 @ 0x360 │ │ │ │ biceq fp, r2, #128, 12 @ 0x8000000 │ │ │ │ biceq fp, r2, #76, 26 @ 0x1300 │ │ │ │ orrseq r9, r8, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358043,15 +1358043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a8fc <__cxa_atexit@plt+0x52e380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #316 @ 0x13c │ │ │ │ + cmneq r5, #572 @ 0x23c │ │ │ │ biceq fp, r2, #48, 12 @ 0x3000000 │ │ │ │ biceq fp, r2, #252, 24 @ 0xfc00 │ │ │ │ orrseq r9, r8, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358063,15 +1358063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a94c <__cxa_atexit@plt+0x52e3d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #21, 30 @ 0x54 │ │ │ │ + cmneq r5, #340 @ 0x154 │ │ │ │ biceq fp, r2, #224, 10 @ 0x38000000 │ │ │ │ biceq fp, r2, #172, 24 @ 0xac00 │ │ │ │ orrseq r9, r8, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358083,15 +1358083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a99c <__cxa_atexit@plt+0x52e420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #216, 28 @ 0xd80 │ │ │ │ + cmneq r5, #24, 30 @ 0x60 │ │ │ │ biceq fp, r2, #144, 10 @ 0x24000000 │ │ │ │ biceq fp, r2, #92, 24 @ 0x5c00 │ │ │ │ orrseq r9, r8, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358103,15 +1358103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53a9ec <__cxa_atexit@plt+0x52e470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2592 @ 0xa20 │ │ │ │ + cmneq r5, #3616 @ 0xe20 │ │ │ │ biceq fp, r2, #64, 10 @ 0x10000000 │ │ │ │ biceq fp, r2, #12, 24 @ 0xc00 │ │ │ │ orrseq r9, r8, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358123,15 +1358123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53aa3c <__cxa_atexit@plt+0x52e4c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #88, 28 @ 0x580 │ │ │ │ + cmneq r5, #152, 28 @ 0x980 │ │ │ │ biceq fp, r2, #240, 8 @ 0xf0000000 │ │ │ │ biceq fp, r2, #188, 22 @ 0x2f000 │ │ │ │ orrseq r9, r8, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358143,15 +1358143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53aa8c <__cxa_atexit@plt+0x52e510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #304 @ 0x130 │ │ │ │ + cmneq r5, #1328 @ 0x530 │ │ │ │ biceq fp, r2, #160, 8 @ 0xa0000000 │ │ │ │ biceq fp, r2, #108, 22 @ 0x1b000 │ │ │ │ orrseq r9, r8, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358163,15 +1358163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53aadc <__cxa_atexit@plt+0x52e560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #13248 @ 0x33c0 │ │ │ │ + cmneq r5, #15, 28 @ 0xf0 │ │ │ │ biceq fp, r2, #80, 8 @ 0x50000000 │ │ │ │ biceq fp, r2, #28, 22 @ 0x7000 │ │ │ │ orrseq r9, r8, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358183,15 +1358183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ab2c <__cxa_atexit@plt+0x52e5b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #8512 @ 0x2140 │ │ │ │ + cmneq r5, #12608 @ 0x3140 │ │ │ │ biceq fp, r2, #0, 8 │ │ │ │ biceq fp, r2, #204, 20 @ 0xcc000 │ │ │ │ orrseq r9, r8, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358203,15 +1358203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ab7c <__cxa_atexit@plt+0x52e600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3904 @ 0xf40 │ │ │ │ + cmneq r5, #8000 @ 0x1f40 │ │ │ │ biceq fp, r2, #176, 6 @ 0xc0000002 │ │ │ │ biceq fp, r2, #124, 20 @ 0x7c000 │ │ │ │ orrseq r9, r8, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358223,15 +1358223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53abcc <__cxa_atexit@plt+0x52e650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #64256 @ 0xfb00 │ │ │ │ + cmneq r5, #3776 @ 0xec0 │ │ │ │ biceq fp, r2, #96, 6 @ 0x80000001 │ │ │ │ biceq fp, r2, #44, 20 @ 0x2c000 │ │ │ │ orrseq r9, r8, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358243,15 +1358243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ac1c <__cxa_atexit@plt+0x52e6a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #47360 @ 0xb900 │ │ │ │ + cmneq r5, #63744 @ 0xf900 │ │ │ │ biceq fp, r2, #16, 6 @ 0x40000000 │ │ │ │ biceq fp, r2, #220, 18 @ 0x370000 │ │ │ │ orrseq r9, r8, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358263,15 +1358263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ac6c <__cxa_atexit@plt+0x52e6f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #30464 @ 0x7700 │ │ │ │ + cmneq r5, #46848 @ 0xb700 │ │ │ │ biceq fp, r2, #192, 4 │ │ │ │ biceq fp, r2, #140, 18 @ 0x230000 │ │ │ │ orrseq r8, r8, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358283,15 +1358283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53acbc <__cxa_atexit@plt+0x52e740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #13568 @ 0x3500 │ │ │ │ + cmneq r5, #29952 @ 0x7500 │ │ │ │ biceq fp, r2, #112, 4 │ │ │ │ biceq fp, r2, #60, 18 @ 0xf0000 │ │ │ │ orrseq r8, r8, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358303,15 +1358303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ad0c <__cxa_atexit@plt+0x52e790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #256000 @ 0x3e800 │ │ │ │ + cmneq r5, #14848 @ 0x3a00 │ │ │ │ biceq fp, r2, #32, 4 │ │ │ │ biceq fp, r2, #236, 16 @ 0xec0000 │ │ │ │ orrseq r8, r8, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358323,15 +1358323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ad5c <__cxa_atexit@plt+0x52e7e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #195584 @ 0x2fc00 │ │ │ │ + cmneq r5, #261120 @ 0x3fc00 │ │ │ │ biceq fp, r2, #208, 2 @ 0x34 │ │ │ │ biceq fp, r2, #156, 16 @ 0x9c0000 │ │ │ │ orrseq r8, r8, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358343,15 +1358343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53adac <__cxa_atexit@plt+0x52e830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #137216 @ 0x21800 │ │ │ │ + cmneq r5, #202752 @ 0x31800 │ │ │ │ biceq fp, r2, #128, 2 │ │ │ │ biceq fp, r2, #76, 16 @ 0x4c0000 │ │ │ │ orrseq r8, r8, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358363,15 +1358363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53adfc <__cxa_atexit@plt+0x52e880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #76800 @ 0x12c00 │ │ │ │ + cmneq r5, #142336 @ 0x22c00 │ │ │ │ biceq fp, r2, #48, 2 │ │ │ │ biceq fp, r2, #252, 14 @ 0x3f00000 │ │ │ │ orrseq r8, r8, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358383,15 +1358383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ae4c <__cxa_atexit@plt+0x52e8d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16, 22 @ 0x4000 │ │ │ │ + cmneq r5, #80, 22 @ 0x14000 │ │ │ │ biceq fp, r2, #224 @ 0xe0 │ │ │ │ biceq fp, r2, #172, 14 @ 0x2b00000 │ │ │ │ orrseq r8, r8, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358403,15 +1358403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ae9c <__cxa_atexit@plt+0x52e920> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #872448 @ 0xd5000 │ │ │ │ + cmneq r5, #21504 @ 0x5400 │ │ │ │ biceq fp, r2, #144 @ 0x90 │ │ │ │ biceq fp, r2, #92, 14 @ 0x1700000 │ │ │ │ orrseq r8, r8, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358423,15 +1358423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53aeec <__cxa_atexit@plt+0x52e970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #148, 20 @ 0x94000 │ │ │ │ + cmneq r5, #212, 20 @ 0xd4000 │ │ │ │ biceq fp, r2, #64 @ 0x40 │ │ │ │ biceq fp, r2, #12, 14 @ 0x300000 │ │ │ │ orrseq r8, r8, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358443,15 +1358443,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53af3c <__cxa_atexit@plt+0x52e9c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #339968 @ 0x53000 │ │ │ │ + cmneq r5, #602112 @ 0x93000 │ │ │ │ biceq sl, r2, #240, 30 @ 0x3c0 │ │ │ │ biceq fp, r2, #188, 12 @ 0xbc00000 │ │ │ │ orrseq r8, r8, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358463,15 +1358463,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53af8c <__cxa_atexit@plt+0x52ea10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #77824 @ 0x13000 │ │ │ │ + cmneq r5, #339968 @ 0x53000 │ │ │ │ biceq sl, r2, #160, 30 @ 0x280 │ │ │ │ biceq fp, r2, #108, 12 @ 0x6c00000 │ │ │ │ orrseq r8, r8, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358483,15 +1358483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53afdc <__cxa_atexit@plt+0x52ea60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3522560 @ 0x35c000 │ │ │ │ + cmneq r5, #94208 @ 0x17000 │ │ │ │ biceq sl, r2, #80, 30 @ 0x140 │ │ │ │ biceq fp, r2, #28, 12 @ 0x1c00000 │ │ │ │ orrseq r8, r8, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358503,15 +1358503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b02c <__cxa_atexit@plt+0x52eab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2572288 @ 0x274000 │ │ │ │ + cmneq r5, #3620864 @ 0x374000 │ │ │ │ biceq sl, r2, #0, 30 │ │ │ │ biceq fp, r2, #204, 10 @ 0x33000000 │ │ │ │ orrseq r8, r8, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358523,15 +1358523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b07c <__cxa_atexit@plt+0x52eb00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1605632 @ 0x188000 │ │ │ │ + cmneq r5, #2654208 @ 0x288000 │ │ │ │ biceq sl, r2, #176, 28 @ 0xb00 │ │ │ │ biceq fp, r2, #124, 10 @ 0x1f000000 │ │ │ │ orrseq r8, r8, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358543,15 +1358543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b0cc <__cxa_atexit@plt+0x52eb50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #540672 @ 0x84000 │ │ │ │ + cmneq r5, #1589248 @ 0x184000 │ │ │ │ biceq sl, r2, #96, 28 @ 0x600 │ │ │ │ biceq fp, r2, #44, 10 @ 0xb000000 │ │ │ │ orrseq r8, r8, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358563,15 +1358563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b11c <__cxa_atexit@plt+0x52eba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #14745600 @ 0xe10000 │ │ │ │ + cmneq r5, #540672 @ 0x84000 │ │ │ │ biceq sl, r2, #16, 28 @ 0x100 │ │ │ │ biceq fp, r2, #220, 8 @ 0xdc000000 │ │ │ │ orrseq r8, r8, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358583,15 +1358583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b16c <__cxa_atexit@plt+0x52ebf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #168, 16 @ 0xa80000 │ │ │ │ + cmneq r5, #232, 16 @ 0xe80000 │ │ │ │ biceq sl, r2, #192, 26 @ 0x3000 │ │ │ │ biceq fp, r2, #140, 8 @ 0x8c000000 │ │ │ │ orrseq r8, r8, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358603,15 +1358603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b1bc <__cxa_atexit@plt+0x52ec40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #7143424 @ 0x6d0000 │ │ │ │ + cmneq r5, #11337728 @ 0xad0000 │ │ │ │ biceq sl, r2, #112, 26 @ 0x1c00 │ │ │ │ biceq fp, r2, #60, 8 @ 0x3c000000 │ │ │ │ orrseq r8, r8, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358623,15 +1358623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b20c <__cxa_atexit@plt+0x52ec90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3014656 @ 0x2e0000 │ │ │ │ + cmneq r5, #7208960 @ 0x6e0000 │ │ │ │ biceq sl, r2, #32, 26 @ 0x800 │ │ │ │ biceq fp, r2, #236, 6 @ 0xb0000003 │ │ │ │ orrseq r8, r8, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358643,15 +1358643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b25c <__cxa_atexit@plt+0x52ece0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #63438848 @ 0x3c80000 │ │ │ │ + cmneq r5, #3276800 @ 0x320000 │ │ │ │ biceq sl, r2, #208, 24 @ 0xd000 │ │ │ │ biceq fp, r2, #156, 6 @ 0x70000002 │ │ │ │ orrseq r8, r8, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358663,15 +1358663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b2ac <__cxa_atexit@plt+0x52ed30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #188, 14 @ 0x2f00000 │ │ │ │ + cmneq r5, #252, 14 @ 0x3f00000 │ │ │ │ biceq sl, r2, #128, 24 @ 0x8000 │ │ │ │ biceq fp, r2, #76, 6 @ 0x30000001 │ │ │ │ orrseq r8, r8, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358683,15 +1358683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b2fc <__cxa_atexit@plt+0x52ed80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #33816576 @ 0x2040000 │ │ │ │ + cmneq r5, #50593792 @ 0x3040000 │ │ │ │ biceq sl, r2, #48, 24 @ 0x3000 │ │ │ │ biceq fp, r2, #252, 4 @ 0xc000000f │ │ │ │ orrseq r8, r8, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358703,15 +1358703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b34c <__cxa_atexit@plt+0x52edd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #18350080 @ 0x1180000 │ │ │ │ + cmneq r5, #35127296 @ 0x2180000 │ │ │ │ biceq sl, r2, #224, 22 @ 0x38000 │ │ │ │ biceq fp, r2, #172, 4 @ 0xc000000a │ │ │ │ orrseq r8, r8, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358723,15 +1358723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b39c <__cxa_atexit@plt+0x52ee20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1835008 @ 0x1c0000 │ │ │ │ + cmneq r5, #18612224 @ 0x11c0000 │ │ │ │ biceq sl, r2, #144, 22 @ 0x24000 │ │ │ │ biceq fp, r2, #92, 4 @ 0xc0000005 │ │ │ │ orrseq r8, r8, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358743,15 +1358743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b3ec <__cxa_atexit@plt+0x52ee70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #204, 12 @ 0xcc00000 │ │ │ │ + cmneq r5, #12, 14 @ 0x300000 │ │ │ │ biceq sl, r2, #64, 22 @ 0x10000 │ │ │ │ biceq fp, r2, #12, 4 @ 0xc0000000 │ │ │ │ orrseq r8, r8, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358763,15 +1358763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b43c <__cxa_atexit@plt+0x52eec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #149946368 @ 0x8f00000 │ │ │ │ + cmneq r5, #217055232 @ 0xcf00000 │ │ │ │ biceq sl, r2, #240, 20 @ 0xf0000 │ │ │ │ biceq fp, r2, #188, 2 @ 0x2f │ │ │ │ orrseq r8, r8, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358783,15 +1358783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b48c <__cxa_atexit@plt+0x52ef10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #80, 12 @ 0x5000000 │ │ │ │ + cmneq r5, #144, 12 @ 0x9000000 │ │ │ │ biceq sl, r2, #160, 20 @ 0xa0000 │ │ │ │ biceq fp, r2, #108, 2 │ │ │ │ orrseq r8, r8, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358803,15 +1358803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b4dc <__cxa_atexit@plt+0x52ef60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #22020096 @ 0x1500000 │ │ │ │ + cmneq r5, #89128960 @ 0x5500000 │ │ │ │ biceq sl, r2, #80, 20 @ 0x50000 │ │ │ │ biceq fp, r2, #28, 2 │ │ │ │ orrseq r8, r8, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358823,15 +1358823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b52c <__cxa_atexit@plt+0x52efb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #918552576 @ 0x36c00000 │ │ │ │ + cmneq r5, #28311552 @ 0x1b00000 │ │ │ │ biceq sl, r2, #0, 20 │ │ │ │ biceq fp, r2, #204 @ 0xcc │ │ │ │ orrseq r8, r8, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358843,15 +1358843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b57c <__cxa_atexit@plt+0x52f000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #160, 10 @ 0x28000000 │ │ │ │ + cmneq r5, #224, 10 @ 0x38000000 │ │ │ │ biceq sl, r2, #176, 18 @ 0x2c0000 │ │ │ │ biceq fp, r2, #124 @ 0x7c │ │ │ │ orrseq r8, r8, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358863,15 +1358863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b5cc <__cxa_atexit@plt+0x52f050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #444596224 @ 0x1a800000 │ │ │ │ + cmneq r5, #713031680 @ 0x2a800000 │ │ │ │ biceq sl, r2, #96, 18 @ 0x180000 │ │ │ │ biceq fp, r2, #44 @ 0x2c │ │ │ │ orrseq r8, r8, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358883,15 +1358883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b61c <__cxa_atexit@plt+0x52f0a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #188743680 @ 0xb400000 │ │ │ │ + cmneq r5, #457179136 @ 0x1b400000 │ │ │ │ biceq sl, r2, #16, 18 @ 0x40000 │ │ │ │ biceq sl, r2, #220, 30 @ 0x370 │ │ │ │ orrseq r8, r8, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358903,15 +1358903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b66c <__cxa_atexit@plt+0x52f0f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-301989888 @ 0xee000000 │ │ │ │ + cmneq r5, #192937984 @ 0xb800000 │ │ │ │ biceq sl, r2, #192, 16 @ 0xc00000 │ │ │ │ biceq sl, r2, #140, 30 @ 0x230 │ │ │ │ orrseq r8, r8, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358923,15 +1358923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b6bc <__cxa_atexit@plt+0x52f140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #176, 8 @ 0xb0000000 │ │ │ │ + cmneq r5, #240, 8 @ 0xf0000000 │ │ │ │ biceq sl, r2, #112, 16 @ 0x700000 │ │ │ │ biceq sl, r2, #60, 30 @ 0xf0 │ │ │ │ orrseq r8, r8, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358943,15 +1358943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b70c <__cxa_atexit@plt+0x52f190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1895825408 @ 0x71000000 │ │ │ │ + cmneq r5, #-1325400064 @ 0xb1000000 │ │ │ │ biceq sl, r2, #32, 16 @ 0x200000 │ │ │ │ biceq sl, r2, #236, 28 @ 0xec0 │ │ │ │ orrseq r8, r8, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358963,15 +1358963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b75c <__cxa_atexit@plt+0x52f1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #855638016 @ 0x33000000 │ │ │ │ + cmneq r5, #1929379840 @ 0x73000000 │ │ │ │ biceq sl, r2, #208, 14 @ 0x3400000 │ │ │ │ biceq sl, r2, #156, 28 @ 0x9c0 │ │ │ │ orrseq r8, r8, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1358983,15 +1358983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b7ac <__cxa_atexit@plt+0x52f230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1543503869 @ 0xa4000003 │ │ │ │ + cmneq r5, #687865856 @ 0x29000000 │ │ │ │ biceq sl, r2, #128, 14 @ 0x2000000 │ │ │ │ biceq sl, r2, #76, 28 @ 0x4c0 │ │ │ │ orrseq r8, r8, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359003,15 +1359003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b7fc <__cxa_atexit@plt+0x52f280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #164, 6 @ 0x90000002 │ │ │ │ + cmneq r5, #228, 6 @ 0x90000003 │ │ │ │ biceq sl, r2, #48, 14 @ 0xc00000 │ │ │ │ biceq sl, r2, #252, 26 @ 0x3f00 │ │ │ │ orrseq r8, r8, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359023,15 +1359023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b84c <__cxa_atexit@plt+0x52f2d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1811939329 @ 0x6c000001 │ │ │ │ + cmneq r5, #1811939330 @ 0x6c000002 │ │ │ │ biceq sl, r2, #224, 12 @ 0xe000000 │ │ │ │ biceq sl, r2, #172, 26 @ 0x2b00 │ │ │ │ orrseq r8, r8, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359043,15 +1359043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b89c <__cxa_atexit@plt+0x52f320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1207959552 @ 0x48000000 │ │ │ │ + cmneq r5, #1207959553 @ 0x48000001 │ │ │ │ biceq sl, r2, #144, 12 @ 0x9000000 │ │ │ │ biceq sl, r2, #92, 26 @ 0x1700 │ │ │ │ orrseq r8, r8, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359063,15 +1359063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b8ec <__cxa_atexit@plt+0x52f370> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1879048180 @ 0x9000000c │ │ │ │ + cmneq r5, #603979776 @ 0x24000000 │ │ │ │ biceq sl, r2, #64, 12 @ 0x4000000 │ │ │ │ biceq sl, r2, #12, 26 @ 0x300 │ │ │ │ orrseq r8, r8, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359083,15 +1359083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b93c <__cxa_atexit@plt+0x52f3c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-268435449 @ 0xf0000007 │ │ │ │ + cmneq r5, #-268435445 @ 0xf000000b │ │ │ │ biceq sl, r2, #240, 10 @ 0x3c000000 │ │ │ │ biceq sl, r2, #188, 24 @ 0xbc00 │ │ │ │ orrseq r8, r8, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359103,15 +1359103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b98c <__cxa_atexit@plt+0x52f410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1610612739 @ 0x60000003 │ │ │ │ + cmneq r5, #1610612743 @ 0x60000007 │ │ │ │ biceq sl, r2, #160, 10 @ 0x28000000 │ │ │ │ biceq sl, r2, #108, 24 @ 0x6c00 │ │ │ │ orrseq r8, r8, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359123,15 +1359123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53b9dc <__cxa_atexit@plt+0x52f460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1073741883 @ 0x4000003b │ │ │ │ + cmneq r5, #-805306366 @ 0xd0000002 │ │ │ │ biceq sl, r2, #80, 10 @ 0x14000000 │ │ │ │ biceq sl, r2, #28, 24 @ 0x1c00 │ │ │ │ orrseq r8, r8, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359143,15 +1359143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ba2c <__cxa_atexit@plt+0x52f4b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #164, 2 @ 0x29 │ │ │ │ + cmneq r5, #228, 2 @ 0x39 │ │ │ │ biceq sl, r2, #0, 10 │ │ │ │ biceq sl, r2, #204, 22 @ 0x33000 │ │ │ │ orrseq r8, r8, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359163,15 +1359163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ba7c <__cxa_atexit@plt+0x52f500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1073741802 @ 0xc0000016 │ │ │ │ + cmneq r5, #-1073741786 @ 0xc0000026 │ │ │ │ biceq sl, r2, #176, 8 @ 0xb0000000 │ │ │ │ biceq sl, r2, #124, 22 @ 0x1f000 │ │ │ │ orrseq r8, r8, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359183,15 +1359183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bacc <__cxa_atexit@plt+0x52f550> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1073741820 @ 0xc0000004 │ │ │ │ + cmneq r5, #-1073741804 @ 0xc0000014 │ │ │ │ biceq sl, r2, #96, 8 @ 0x60000000 │ │ │ │ biceq sl, r2, #44, 22 @ 0xb000 │ │ │ │ orrseq r8, r8, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359203,15 +1359203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bb1c <__cxa_atexit@plt+0x52f5a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #203 @ 0xcb │ │ │ │ + cmneq r5, #-1073741822 @ 0xc0000002 │ │ │ │ biceq sl, r2, #16, 8 @ 0x10000000 │ │ │ │ biceq sl, r2, #220, 20 @ 0xdc000 │ │ │ │ orrseq r8, r8, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359223,15 +1359223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bb6c <__cxa_atexit@plt+0x52f5f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #127 @ 0x7f │ │ │ │ + cmneq r5, #191 @ 0xbf │ │ │ │ biceq sl, r2, #192, 6 │ │ │ │ biceq sl, r2, #140, 20 @ 0x8c000 │ │ │ │ orrseq r8, r8, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359243,15 +1359243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bbbc <__cxa_atexit@plt+0x52f640> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56 @ 0x38 │ │ │ │ + cmneq r5, #120 @ 0x78 │ │ │ │ biceq sl, r2, #112, 6 @ 0xc0000001 │ │ │ │ biceq sl, r2, #60, 20 @ 0x3c000 │ │ │ │ orrseq r8, r8, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359263,15 +1359263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bc0c <__cxa_atexit@plt+0x52f690> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #948 @ 0x3b4 │ │ │ │ + cmneq r5, #45 @ 0x2d │ │ │ │ biceq sl, r2, #32, 6 @ 0x80000000 │ │ │ │ biceq sl, r2, #236, 18 @ 0x3b0000 │ │ │ │ orrseq r8, r8, #16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359283,15 +1359283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bc5c <__cxa_atexit@plt+0x52f6e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #164, 30 @ 0x290 │ │ │ │ + cmneq r5, #228, 30 @ 0x390 │ │ │ │ biceq sl, r2, #208, 4 │ │ │ │ biceq sl, r2, #156, 18 @ 0x270000 │ │ │ │ orrseq r7, r8, #192, 30 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359303,15 +1359303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bcac <__cxa_atexit@plt+0x52f730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #92, 30 @ 0x170 │ │ │ │ + cmneq r5, #156, 30 @ 0x270 │ │ │ │ biceq sl, r2, #128, 4 │ │ │ │ biceq sl, r2, #76, 18 @ 0x130000 │ │ │ │ orrseq r7, r8, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359323,15 +1359323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bcfc <__cxa_atexit@plt+0x52f780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #21, 30 @ 0x54 │ │ │ │ + cmneq r5, #340 @ 0x154 │ │ │ │ biceq sl, r2, #48, 4 │ │ │ │ biceq sl, r2, #252, 16 @ 0xfc0000 │ │ │ │ orrseq r7, r8, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359343,15 +1359343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bd4c <__cxa_atexit@plt+0x52f7d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3312 @ 0xcf0 │ │ │ │ + cmneq r5, #15, 30 @ 0x3c │ │ │ │ biceq sl, r2, #224, 2 @ 0x38 │ │ │ │ biceq sl, r2, #172, 16 @ 0xac0000 │ │ │ │ orrseq r7, r8, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359363,15 +1359363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bd9c <__cxa_atexit@plt+0x52f820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2208 @ 0x8a0 │ │ │ │ + cmneq r5, #3232 @ 0xca0 │ │ │ │ biceq sl, r2, #144, 2 @ 0x24 │ │ │ │ biceq sl, r2, #92, 16 @ 0x5c0000 │ │ │ │ orrseq r7, r8, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359383,15 +1359383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bdec <__cxa_atexit@plt+0x52f870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1072 @ 0x430 │ │ │ │ + cmneq r5, #2096 @ 0x830 │ │ │ │ biceq sl, r2, #64, 2 │ │ │ │ biceq sl, r2, #12, 16 @ 0xc0000 │ │ │ │ orrseq r7, r8, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359403,15 +1359403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53be3c <__cxa_atexit@plt+0x52f8c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16256 @ 0x3f80 │ │ │ │ + cmneq r5, #992 @ 0x3e0 │ │ │ │ biceq sl, r2, #240 @ 0xf0 │ │ │ │ biceq sl, r2, #188, 14 @ 0x2f00000 │ │ │ │ orrseq r7, r8, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359423,15 +1359423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53be8c <__cxa_atexit@plt+0x52f910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #11392 @ 0x2c80 │ │ │ │ + cmneq r5, #15488 @ 0x3c80 │ │ │ │ biceq sl, r2, #160 @ 0xa0 │ │ │ │ biceq sl, r2, #108, 14 @ 0x1b00000 │ │ │ │ orrseq r7, r8, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359443,15 +1359443,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bedc <__cxa_atexit@plt+0x52f960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #6528 @ 0x1980 │ │ │ │ + cmneq r5, #10624 @ 0x2980 │ │ │ │ biceq sl, r2, #80 @ 0x50 │ │ │ │ biceq sl, r2, #28, 14 @ 0x700000 │ │ │ │ orrseq r7, r8, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359463,15 +1359463,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bf2c <__cxa_atexit@plt+0x52f9b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1728 @ 0x6c0 │ │ │ │ + cmneq r5, #5824 @ 0x16c0 │ │ │ │ biceq sl, r2, #0 │ │ │ │ biceq sl, r2, #204, 12 @ 0xcc00000 │ │ │ │ orrseq r7, r8, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359483,15 +1359483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bf7c <__cxa_atexit@plt+0x52fa00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #208, 24 @ 0xd000 │ │ │ │ + cmneq r5, #16, 26 @ 0x400 │ │ │ │ biceq r9, r2, #176, 30 @ 0x2c0 │ │ │ │ biceq sl, r2, #124, 12 @ 0x7c00000 │ │ │ │ orrseq r7, r8, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359503,15 +1359503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53bfcc <__cxa_atexit@plt+0x52fa50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #132, 24 @ 0x8400 │ │ │ │ + cmneq r5, #196, 24 @ 0xc400 │ │ │ │ biceq r9, r2, #96, 30 @ 0x180 │ │ │ │ biceq sl, r2, #44, 12 @ 0x2c00000 │ │ │ │ orrseq r7, r8, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359523,15 +1359523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c01c <__cxa_atexit@plt+0x52faa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #56, 24 @ 0x3800 │ │ │ │ + cmneq r5, #120, 24 @ 0x7800 │ │ │ │ biceq r9, r2, #16, 30 @ 0x40 │ │ │ │ biceq sl, r2, #220, 10 @ 0x37000000 │ │ │ │ orrseq r7, r8, #0, 24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359543,15 +1359543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c06c <__cxa_atexit@plt+0x52faf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #236, 22 @ 0x3b000 │ │ │ │ + cmneq r5, #44, 24 @ 0x2c00 │ │ │ │ biceq r9, r2, #192, 28 @ 0xc00 │ │ │ │ biceq sl, r2, #140, 10 @ 0x23000000 │ │ │ │ orrseq r7, r8, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359563,15 +1359563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c0bc <__cxa_atexit@plt+0x52fb40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #164, 22 @ 0x29000 │ │ │ │ + cmneq r5, #228, 22 @ 0x39000 │ │ │ │ biceq r9, r2, #112, 28 @ 0x700 │ │ │ │ biceq sl, r2, #60, 10 @ 0xf000000 │ │ │ │ orrseq r7, r8, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359583,15 +1359583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c10c <__cxa_atexit@plt+0x52fb90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #88, 22 @ 0x16000 │ │ │ │ + cmneq r5, #152, 22 @ 0x26000 │ │ │ │ biceq r9, r2, #32, 28 @ 0x200 │ │ │ │ biceq sl, r2, #236, 8 @ 0xec000000 │ │ │ │ orrseq r7, r8, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359603,15 +1359603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c15c <__cxa_atexit@plt+0x52fbe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #12, 22 @ 0x3000 │ │ │ │ + cmneq r5, #76, 22 @ 0x13000 │ │ │ │ biceq r9, r2, #208, 26 @ 0x3400 │ │ │ │ biceq sl, r2, #156, 8 @ 0x9c000000 │ │ │ │ orrseq r7, r8, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359623,15 +1359623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c1ac <__cxa_atexit@plt+0x52fc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #790528 @ 0xc1000 │ │ │ │ + cmneq r5, #1024 @ 0x400 │ │ │ │ biceq r9, r2, #128, 26 @ 0x2000 │ │ │ │ biceq sl, r2, #76, 8 @ 0x4c000000 │ │ │ │ orrseq r7, r8, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359643,15 +1359643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c1fc <__cxa_atexit@plt+0x52fc80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #483328 @ 0x76000 │ │ │ │ + cmneq r5, #745472 @ 0xb6000 │ │ │ │ biceq r9, r2, #48, 26 @ 0xc00 │ │ │ │ biceq sl, r2, #252, 6 @ 0xf0000003 │ │ │ │ orrseq r7, r8, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359663,15 +1359663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c24c <__cxa_atexit@plt+0x52fcd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #172032 @ 0x2a000 │ │ │ │ + cmneq r5, #434176 @ 0x6a000 │ │ │ │ biceq r9, r2, #224, 24 @ 0xe000 │ │ │ │ biceq sl, r2, #172, 6 @ 0xb0000002 │ │ │ │ orrseq r7, r8, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359683,15 +1359683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c29c <__cxa_atexit@plt+0x52fd20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3637248 @ 0x378000 │ │ │ │ + cmneq r5, #122880 @ 0x1e000 │ │ │ │ biceq r9, r2, #144, 24 @ 0x9000 │ │ │ │ biceq sl, r2, #92, 6 @ 0x70000001 │ │ │ │ orrseq r7, r8, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359703,15 +1359703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c2ec <__cxa_atexit@plt+0x52fd70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2392064 @ 0x248000 │ │ │ │ + cmneq r5, #3440640 @ 0x348000 │ │ │ │ biceq r9, r2, #64, 24 @ 0x4000 │ │ │ │ biceq sl, r2, #12, 6 @ 0x30000000 │ │ │ │ orrseq r7, r8, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359723,15 +1359723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c33c <__cxa_atexit@plt+0x52fdc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1146880 @ 0x118000 │ │ │ │ + cmneq r5, #2195456 @ 0x218000 │ │ │ │ biceq r9, r2, #240, 22 @ 0x3c000 │ │ │ │ biceq sl, r2, #188, 4 @ 0xc000000b │ │ │ │ orrseq r7, r8, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359743,15 +1359743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c38c <__cxa_atexit@plt+0x52fe10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #16449536 @ 0xfb0000 │ │ │ │ + cmneq r5, #966656 @ 0xec000 │ │ │ │ biceq r9, r2, #160, 22 @ 0x28000 │ │ │ │ biceq sl, r2, #108, 4 @ 0xc0000006 │ │ │ │ orrseq r7, r8, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359763,15 +1359763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c3dc <__cxa_atexit@plt+0x52fe60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #11468800 @ 0xaf0000 │ │ │ │ + cmneq r5, #15663104 @ 0xef0000 │ │ │ │ biceq r9, r2, #80, 22 @ 0x14000 │ │ │ │ biceq sl, r2, #28, 4 @ 0xc0000001 │ │ │ │ orrseq r7, r8, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359783,15 +1359783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c42c <__cxa_atexit@plt+0x52feb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #100, 16 @ 0x640000 │ │ │ │ + cmneq r5, #164, 16 @ 0xa40000 │ │ │ │ biceq r9, r2, #0, 22 │ │ │ │ biceq sl, r2, #204, 2 @ 0x33 │ │ │ │ orrseq r7, r8, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359803,15 +1359803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c47c <__cxa_atexit@plt+0x52ff00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #24, 16 @ 0x180000 │ │ │ │ + cmneq r5, #88, 16 @ 0x580000 │ │ │ │ biceq r9, r2, #176, 20 @ 0xb0000 │ │ │ │ biceq sl, r2, #124, 2 │ │ │ │ orrseq r7, r8, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359823,15 +1359823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c4cc <__cxa_atexit@plt+0x52ff50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #53739520 @ 0x3340000 │ │ │ │ + cmneq r5, #851968 @ 0xd0000 │ │ │ │ biceq r9, r2, #96, 20 @ 0x60000 │ │ │ │ biceq sl, r2, #44, 2 │ │ │ │ orrseq r7, r8, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359843,15 +1359843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c51c <__cxa_atexit@plt+0x52ffa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #33816576 @ 0x2040000 │ │ │ │ + cmneq r5, #50593792 @ 0x3040000 │ │ │ │ biceq r9, r2, #16, 20 @ 0x10000 │ │ │ │ biceq sl, r2, #220 @ 0xdc │ │ │ │ orrseq r7, r8, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359863,15 +1359863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c56c <__cxa_atexit@plt+0x52fff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #14155776 @ 0xd80000 │ │ │ │ + cmneq r5, #30932992 @ 0x1d80000 │ │ │ │ biceq r9, r2, #192, 18 @ 0x300000 │ │ │ │ biceq sl, r2, #140 @ 0x8c │ │ │ │ orrseq r7, r8, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359883,15 +1359883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c5bc <__cxa_atexit@plt+0x530040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #246415360 @ 0xeb00000 │ │ │ │ + cmneq r5, #11272192 @ 0xac0000 │ │ │ │ biceq r9, r2, #112, 18 @ 0x1c0000 │ │ │ │ biceq sl, r2, #60 @ 0x3c │ │ │ │ orrseq r7, r8, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359903,15 +1359903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c60c <__cxa_atexit@plt+0x530090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #166723584 @ 0x9f00000 │ │ │ │ + cmneq r5, #233832448 @ 0xdf00000 │ │ │ │ biceq r9, r2, #32, 18 @ 0x80000 │ │ │ │ biceq r9, r2, #236, 30 @ 0x3b0 │ │ │ │ orrseq r7, r8, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359923,15 +1359923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c65c <__cxa_atexit@plt+0x5300e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #91226112 @ 0x5700000 │ │ │ │ + cmneq r5, #158334976 @ 0x9700000 │ │ │ │ biceq r9, r2, #208, 16 @ 0xd00000 │ │ │ │ biceq r9, r2, #156, 30 @ 0x270 │ │ │ │ orrseq r7, r8, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359943,15 +1359943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c6ac <__cxa_atexit@plt+0x530130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #11534336 @ 0xb00000 │ │ │ │ + cmneq r5, #78643200 @ 0x4b00000 │ │ │ │ biceq r9, r2, #128, 16 @ 0x800000 │ │ │ │ biceq r9, r2, #76, 30 @ 0x130 │ │ │ │ orrseq r7, r8, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359963,15 +1359963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c6fc <__cxa_atexit@plt+0x530180> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #192, 10 @ 0x30000000 │ │ │ │ + cmneq r5, #0, 12 │ │ │ │ biceq r9, r2, #48, 16 @ 0x300000 │ │ │ │ biceq r9, r2, #252, 28 @ 0xfc0 │ │ │ │ orrseq r7, r8, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1359983,15 +1359983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c74c <__cxa_atexit@plt+0x5301d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116, 10 @ 0x1d000000 │ │ │ │ + cmneq r5, #180, 10 @ 0x2d000000 │ │ │ │ biceq r9, r2, #224, 14 @ 0x3800000 │ │ │ │ biceq r9, r2, #172, 28 @ 0xac0 │ │ │ │ orrseq r7, r8, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360003,15 +1360003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c79c <__cxa_atexit@plt+0x530220> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #40, 10 @ 0xa000000 │ │ │ │ + cmneq r5, #104, 10 @ 0x1a000000 │ │ │ │ biceq r9, r2, #144, 14 @ 0x2400000 │ │ │ │ biceq r9, r2, #92, 28 @ 0x5c0 │ │ │ │ orrseq r7, r8, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360023,15 +1360023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c7ec <__cxa_atexit@plt+0x530270> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #220, 8 @ 0xdc000000 │ │ │ │ + cmneq r5, #28, 10 @ 0x7000000 │ │ │ │ biceq r9, r2, #64, 14 @ 0x1000000 │ │ │ │ biceq r9, r2, #12, 28 @ 0xc0 │ │ │ │ orrseq r7, r8, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360043,15 +1360043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c83c <__cxa_atexit@plt+0x5302c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1862270976 @ 0x91000000 │ │ │ │ + cmneq r5, #-788529152 @ 0xd1000000 │ │ │ │ biceq r9, r2, #240, 12 @ 0xf000000 │ │ │ │ biceq r9, r2, #188, 26 @ 0x2f00 │ │ │ │ orrseq r7, r8, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360063,15 +1360063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c88c <__cxa_atexit@plt+0x530310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1174405120 @ 0x46000000 │ │ │ │ + cmneq r5, #-2046820352 @ 0x86000000 │ │ │ │ biceq r9, r2, #160, 12 @ 0xa000000 │ │ │ │ biceq r9, r2, #108, 26 @ 0x1b00 │ │ │ │ orrseq r7, r8, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360083,15 +1360083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c8dc <__cxa_atexit@plt+0x530360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #252, 6 @ 0xf0000003 │ │ │ │ + cmneq r5, #60, 8 @ 0x3c000000 │ │ │ │ biceq r9, r2, #80, 12 @ 0x5000000 │ │ │ │ biceq r9, r2, #28, 26 @ 0x700 │ │ │ │ orrseq r7, r8, #64, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360103,15 +1360103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c92c <__cxa_atexit@plt+0x5303b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-939524094 @ 0xc8000002 │ │ │ │ + cmneq r5, #-939524093 @ 0xc8000003 │ │ │ │ biceq r9, r2, #0, 12 │ │ │ │ biceq r9, r2, #204, 24 @ 0xcc00 │ │ │ │ orrseq r7, r8, #240, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360123,15 +1360123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c97c <__cxa_atexit@plt+0x530400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1677721599 @ 0x9c000001 │ │ │ │ + cmneq r5, #-1677721598 @ 0x9c000002 │ │ │ │ biceq r9, r2, #176, 10 @ 0x2c000000 │ │ │ │ biceq r9, r2, #124, 24 @ 0x7c00 │ │ │ │ orrseq r7, r8, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360143,15 +1360143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53c9cc <__cxa_atexit@plt+0x530450> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #28, 6 @ 0x70000000 │ │ │ │ + cmneq r5, #92, 6 @ 0x70000001 │ │ │ │ biceq r9, r2, #96, 10 @ 0x18000000 │ │ │ │ biceq r9, r2, #44, 24 @ 0x2c00 │ │ │ │ orrseq r7, r8, #80, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360163,15 +1360163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ca1c <__cxa_atexit@plt+0x5304a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #268435469 @ 0x1000000d │ │ │ │ + cmneq r5, #1140850688 @ 0x44000000 │ │ │ │ biceq r9, r2, #16, 10 @ 0x4000000 │ │ │ │ biceq r9, r2, #220, 22 @ 0x37000 │ │ │ │ orrseq r7, r8, #0, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360183,15 +1360183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ca6c <__cxa_atexit@plt+0x5304f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1610612744 @ 0x60000008 │ │ │ │ + cmneq r5, #1610612748 @ 0x6000000c │ │ │ │ biceq r9, r2, #192, 8 @ 0xc0000000 │ │ │ │ biceq r9, r2, #140, 22 @ 0x23000 │ │ │ │ orrseq r7, r8, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360203,15 +1360203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cabc <__cxa_atexit@plt+0x530540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1342177277 @ 0xb0000003 │ │ │ │ + cmneq r5, #-1342177273 @ 0xb0000007 │ │ │ │ biceq r9, r2, #112, 8 @ 0x70000000 │ │ │ │ biceq r9, r2, #60, 22 @ 0xf000 │ │ │ │ orrseq r7, r8, #96, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360223,15 +1360223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cb0c <__cxa_atexit@plt+0x530590> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 2 @ 0x3d │ │ │ │ + cmneq r5, #52, 4 @ 0x40000003 │ │ │ │ biceq r9, r2, #32, 8 @ 0x20000000 │ │ │ │ biceq r9, r2, #236, 20 @ 0xec000 │ │ │ │ orrseq r7, r8, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360243,15 +1360243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cb5c <__cxa_atexit@plt+0x5305e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-2147483605 @ 0x8000002b │ │ │ │ + cmneq r5, #-2147483589 @ 0x8000003b │ │ │ │ biceq r9, r2, #208, 6 @ 0x40000003 │ │ │ │ biceq r9, r2, #156, 20 @ 0x9c000 │ │ │ │ orrseq r7, r8, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360263,15 +1360263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cbac <__cxa_atexit@plt+0x530630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1073741800 @ 0xc0000018 │ │ │ │ + cmneq r5, #-1073741784 @ 0xc0000028 │ │ │ │ biceq r9, r2, #128, 6 │ │ │ │ biceq r9, r2, #76, 20 @ 0x4c000 │ │ │ │ orrseq r7, r8, #112 @ 0x70 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360283,15 +1360283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cbfc <__cxa_atexit@plt+0x530680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1073741830 @ 0x40000006 │ │ │ │ + cmneq r5, #1073741846 @ 0x40000016 │ │ │ │ biceq r9, r2, #48, 6 @ 0xc0000000 │ │ │ │ biceq r9, r2, #252, 18 @ 0x3f0000 │ │ │ │ orrseq r7, r8, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360303,15 +1360303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cc4c <__cxa_atexit@plt+0x5306d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #206 @ 0xce │ │ │ │ + cmneq r5, #-2147483645 @ 0x80000003 │ │ │ │ biceq r9, r2, #224, 4 │ │ │ │ biceq r9, r2, #172, 18 @ 0x2b0000 │ │ │ │ orrseq r6, r8, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360323,15 +1360323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cc9c <__cxa_atexit@plt+0x530720> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #132 @ 0x84 │ │ │ │ + cmneq r5, #196 @ 0xc4 │ │ │ │ biceq r9, r2, #144, 4 │ │ │ │ biceq r9, r2, #92, 18 @ 0x170000 │ │ │ │ orrseq r6, r8, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360343,15 +1360343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ccec <__cxa_atexit@plt+0x530770> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #58 @ 0x3a │ │ │ │ + cmneq r5, #122 @ 0x7a │ │ │ │ biceq r9, r2, #64, 4 │ │ │ │ biceq r9, r2, #12, 18 @ 0x30000 │ │ │ │ orrseq r6, r8, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360363,15 +1360363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cd3c <__cxa_atexit@plt+0x5307c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #240, 30 @ 0x3c0 │ │ │ │ + cmneq r5, #48 @ 0x30 │ │ │ │ biceq r9, r2, #240, 2 @ 0x3c │ │ │ │ biceq r9, r2, #188, 16 @ 0xbc0000 │ │ │ │ orrseq r6, r8, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360383,15 +1360383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cd8c <__cxa_atexit@plt+0x530810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #664 @ 0x298 │ │ │ │ + cmneq r5, #920 @ 0x398 │ │ │ │ biceq r9, r2, #160, 2 @ 0x28 │ │ │ │ biceq r9, r2, #108, 16 @ 0x6c0000 │ │ │ │ orrseq r6, r8, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360403,15 +1360403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cddc <__cxa_atexit@plt+0x530860> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #364 @ 0x16c │ │ │ │ + cmneq r5, #620 @ 0x26c │ │ │ │ biceq r9, r2, #80, 2 │ │ │ │ biceq r9, r2, #28, 16 @ 0x1c0000 │ │ │ │ orrseq r6, r8, #64, 28 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360423,15 +1360423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ce2c <__cxa_atexit@plt+0x5308b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #17, 30 @ 0x44 │ │ │ │ + cmneq r5, #324 @ 0x144 │ │ │ │ biceq r9, r2, #0, 2 │ │ │ │ biceq r9, r2, #204, 14 @ 0x3300000 │ │ │ │ orrseq r6, r8, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360443,15 +1360443,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ce7c <__cxa_atexit@plt+0x530900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3232 @ 0xca0 │ │ │ │ + cmneq r5, #10, 30 @ 0x28 │ │ │ │ biceq r9, r2, #176 @ 0xb0 │ │ │ │ biceq r9, r2, #124, 14 @ 0x1f00000 │ │ │ │ orrseq r6, r8, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360463,15 +1360463,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cecc <__cxa_atexit@plt+0x530950> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2096 @ 0x830 │ │ │ │ + cmneq r5, #3120 @ 0xc30 │ │ │ │ biceq r9, r2, #96 @ 0x60 │ │ │ │ biceq r9, r2, #44, 14 @ 0xb00000 │ │ │ │ orrseq r6, r8, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360483,15 +1360483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cf1c <__cxa_atexit@plt+0x5309a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #992 @ 0x3e0 │ │ │ │ + cmneq r5, #2016 @ 0x7e0 │ │ │ │ biceq r9, r2, #16 │ │ │ │ biceq r9, r2, #220, 12 @ 0xdc00000 │ │ │ │ orrseq r6, r8, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360503,15 +1360503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cf6c <__cxa_atexit@plt+0x5309f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #15680 @ 0x3d40 │ │ │ │ + cmneq r5, #848 @ 0x350 │ │ │ │ biceq r8, r2, #192, 30 @ 0x300 │ │ │ │ biceq r9, r2, #140, 12 @ 0x8c00000 │ │ │ │ orrseq r6, r8, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360523,15 +1360523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53cfbc <__cxa_atexit@plt+0x530a40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #10816 @ 0x2a40 │ │ │ │ + cmneq r5, #14912 @ 0x3a40 │ │ │ │ biceq r8, r2, #112, 30 @ 0x1c0 │ │ │ │ biceq r9, r2, #60, 12 @ 0x3c00000 │ │ │ │ orrseq r6, r8, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360543,15 +1360543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d00c <__cxa_atexit@plt+0x530a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #6016 @ 0x1780 │ │ │ │ + cmneq r5, #10112 @ 0x2780 │ │ │ │ biceq r8, r2, #32, 30 @ 0x80 │ │ │ │ biceq r9, r2, #236, 10 @ 0x3b000000 │ │ │ │ orrseq r6, r8, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360563,15 +1360563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d05c <__cxa_atexit@plt+0x530ae0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1216 @ 0x4c0 │ │ │ │ + cmneq r5, #5312 @ 0x14c0 │ │ │ │ biceq r8, r2, #208, 28 @ 0xd00 │ │ │ │ biceq r9, r2, #156, 10 @ 0x27000000 │ │ │ │ orrseq r6, r8, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360583,15 +1360583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d0ac <__cxa_atexit@plt+0x530b30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #51456 @ 0xc900 │ │ │ │ + cmneq r5, #576 @ 0x240 │ │ │ │ biceq r8, r2, #128, 28 @ 0x800 │ │ │ │ biceq r9, r2, #76, 10 @ 0x13000000 │ │ │ │ orrseq r6, r8, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360603,15 +1360603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d0fc <__cxa_atexit@plt+0x530b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #32000 @ 0x7d00 │ │ │ │ + cmneq r5, #48384 @ 0xbd00 │ │ │ │ biceq r8, r2, #48, 28 @ 0x300 │ │ │ │ biceq r9, r2, #252, 8 @ 0xfc000000 │ │ │ │ orrseq r6, r8, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360623,15 +1360623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d14c <__cxa_atexit@plt+0x530bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #12800 @ 0x3200 │ │ │ │ + cmneq r5, #29184 @ 0x7200 │ │ │ │ biceq r8, r2, #224, 26 @ 0x3800 │ │ │ │ biceq r9, r2, #172, 8 @ 0xac000000 │ │ │ │ orrseq r6, r8, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360643,15 +1360643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d19c <__cxa_atexit@plt+0x530c20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #236544 @ 0x39c00 │ │ │ │ + cmneq r5, #9984 @ 0x2700 │ │ │ │ biceq r8, r2, #144, 26 @ 0x2400 │ │ │ │ biceq r9, r2, #92, 8 @ 0x5c000000 │ │ │ │ orrseq r6, r8, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360663,15 +1360663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d1ec <__cxa_atexit@plt+0x530c70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #156, 22 @ 0x27000 │ │ │ │ + cmneq r5, #220, 22 @ 0x37000 │ │ │ │ biceq r8, r2, #64, 26 @ 0x1000 │ │ │ │ biceq r9, r2, #12, 8 @ 0xc000000 │ │ │ │ orrseq r6, r8, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360683,15 +1360683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d23c <__cxa_atexit@plt+0x530cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #82944 @ 0x14400 │ │ │ │ + cmneq r5, #148480 @ 0x24400 │ │ │ │ biceq r8, r2, #240, 24 @ 0xf000 │ │ │ │ biceq r9, r2, #188, 6 @ 0xf0000002 │ │ │ │ orrseq r6, r8, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360703,15 +1360703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d28c <__cxa_atexit@plt+0x530d10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #11264 @ 0x2c00 │ │ │ │ + cmneq r5, #76800 @ 0x12c00 │ │ │ │ biceq r8, r2, #160, 24 @ 0xa000 │ │ │ │ biceq r9, r2, #108, 6 @ 0xb0000001 │ │ │ │ orrseq r6, r8, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360723,15 +1360723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d2dc <__cxa_atexit@plt+0x530d60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196, 20 @ 0xc4000 │ │ │ │ + cmneq r5, #4, 22 @ 0x1000 │ │ │ │ biceq r8, r2, #80, 24 @ 0x5000 │ │ │ │ biceq r9, r2, #28, 6 @ 0x70000000 │ │ │ │ orrseq r6, r8, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360743,15 +1360743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d32c <__cxa_atexit@plt+0x530db0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #503808 @ 0x7b000 │ │ │ │ + cmneq r5, #765952 @ 0xbb000 │ │ │ │ biceq r8, r2, #0, 24 │ │ │ │ biceq r9, r2, #204, 4 @ 0xc000000c │ │ │ │ orrseq r6, r8, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360763,15 +1360763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d37c <__cxa_atexit@plt+0x530e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #52, 20 @ 0x34000 │ │ │ │ + cmneq r5, #116, 20 @ 0x74000 │ │ │ │ biceq r8, r2, #176, 22 @ 0x2c000 │ │ │ │ biceq r9, r2, #124, 4 @ 0xc0000007 │ │ │ │ orrseq r6, r8, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360783,15 +1360783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d3cc <__cxa_atexit@plt+0x530e50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #3948544 @ 0x3c4000 │ │ │ │ + cmneq r5, #200704 @ 0x31000 │ │ │ │ biceq r8, r2, #96, 22 @ 0x18000 │ │ │ │ biceq r9, r2, #44, 4 @ 0xc0000002 │ │ │ │ orrseq r6, r8, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360803,15 +1360803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d41c <__cxa_atexit@plt+0x530ea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2899968 @ 0x2c4000 │ │ │ │ + cmneq r5, #3948544 @ 0x3c4000 │ │ │ │ biceq r8, r2, #16, 22 @ 0x4000 │ │ │ │ biceq r9, r2, #220, 2 @ 0x37 │ │ │ │ orrseq r6, r8, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360823,15 +1360823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d46c <__cxa_atexit@plt+0x530ef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1753088 @ 0x1ac000 │ │ │ │ + cmneq r5, #2801664 @ 0x2ac000 │ │ │ │ biceq r8, r2, #192, 20 @ 0xc0000 │ │ │ │ biceq r9, r2, #140, 2 @ 0x23 │ │ │ │ orrseq r6, r8, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360843,15 +1360843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d4bc <__cxa_atexit@plt+0x530f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #573440 @ 0x8c000 │ │ │ │ + cmneq r5, #1622016 @ 0x18c000 │ │ │ │ biceq r8, r2, #112, 20 @ 0x70000 │ │ │ │ biceq r9, r2, #60, 2 │ │ │ │ orrseq r6, r8, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360863,15 +1360863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d50c <__cxa_atexit@plt+0x530f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #14614528 @ 0xdf0000 │ │ │ │ + cmneq r5, #507904 @ 0x7c000 │ │ │ │ biceq r8, r2, #32, 20 @ 0x20000 │ │ │ │ biceq r9, r2, #236 @ 0xec │ │ │ │ orrseq r6, r8, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360883,15 +1360883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d55c <__cxa_atexit@plt+0x530fe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #152, 16 @ 0x980000 │ │ │ │ + cmneq r5, #216, 16 @ 0xd80000 │ │ │ │ biceq r8, r2, #208, 18 @ 0x340000 │ │ │ │ biceq r9, r2, #156 @ 0x9c │ │ │ │ orrseq r6, r8, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360903,15 +1360903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d5ac <__cxa_atexit@plt+0x531030> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #5111808 @ 0x4e0000 │ │ │ │ + cmneq r5, #9306112 @ 0x8e0000 │ │ │ │ biceq r8, r2, #128, 18 @ 0x200000 │ │ │ │ biceq r9, r2, #76 @ 0x4c │ │ │ │ orrseq r6, r8, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360923,15 +1360923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d5fc <__cxa_atexit@plt+0x531080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #196608 @ 0x30000 │ │ │ │ + cmneq r5, #4390912 @ 0x430000 │ │ │ │ biceq r8, r2, #48, 18 @ 0xc0000 │ │ │ │ biceq r8, r2, #252, 30 @ 0x3f0 │ │ │ │ orrseq r6, r8, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360943,15 +1360943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d64c <__cxa_atexit@plt+0x5310d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #192, 14 @ 0x3000000 │ │ │ │ + cmneq r5, #0, 16 │ │ │ │ biceq r8, r2, #224, 16 @ 0xe00000 │ │ │ │ biceq r8, r2, #172, 30 @ 0x2b0 │ │ │ │ orrseq r6, r8, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360963,15 +1360963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d69c <__cxa_atexit@plt+0x531120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #31195136 @ 0x1dc0000 │ │ │ │ + cmneq r5, #47972352 @ 0x2dc0000 │ │ │ │ biceq r8, r2, #144, 16 @ 0x900000 │ │ │ │ biceq r8, r2, #92, 30 @ 0x170 │ │ │ │ orrseq r6, r8, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1360983,15 +1360983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d6ec <__cxa_atexit@plt+0x531170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #44, 14 @ 0xb00000 │ │ │ │ + cmneq r5, #108, 14 @ 0x1b00000 │ │ │ │ biceq r8, r2, #64, 16 @ 0x400000 │ │ │ │ biceq r8, r2, #12, 30 @ 0x30 │ │ │ │ orrseq r6, r8, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361003,15 +1361003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d73c <__cxa_atexit@plt+0x5311c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #235929600 @ 0xe100000 │ │ │ │ + cmneq r5, #8650752 @ 0x840000 │ │ │ │ biceq r8, r2, #240, 14 @ 0x3c00000 │ │ │ │ biceq r8, r2, #188, 28 @ 0xbc0 │ │ │ │ orrseq r6, r8, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361023,15 +1361023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d78c <__cxa_atexit@plt+0x531210> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #152, 12 @ 0x9800000 │ │ │ │ + cmneq r5, #216, 12 @ 0xd800000 │ │ │ │ biceq r8, r2, #160, 14 @ 0x2800000 │ │ │ │ biceq r8, r2, #108, 28 @ 0x6c0 │ │ │ │ orrseq r6, r8, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361043,15 +1361043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d7dc <__cxa_atexit@plt+0x531260> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #80, 12 @ 0x5000000 │ │ │ │ + cmneq r5, #144, 12 @ 0x9000000 │ │ │ │ biceq r8, r2, #80, 14 @ 0x1400000 │ │ │ │ biceq r8, r2, #28, 28 @ 0x1c0 │ │ │ │ orrseq r6, r8, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361063,15 +1361063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d82c <__cxa_atexit@plt+0x5312b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #7340032 @ 0x700000 │ │ │ │ + cmneq r5, #74448896 @ 0x4700000 │ │ │ │ biceq r8, r2, #0, 14 │ │ │ │ biceq r8, r2, #204, 26 @ 0x3300 │ │ │ │ orrseq r6, r8, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361083,15 +1361083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d87c <__cxa_atexit@plt+0x531300> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #809500672 @ 0x30400000 │ │ │ │ + cmneq r5, #1048576 @ 0x100000 │ │ │ │ biceq r8, r2, #176, 12 @ 0xb000000 │ │ │ │ biceq r8, r2, #124, 26 @ 0x1f00 │ │ │ │ orrseq r6, r8, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361103,15 +1361103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d8cc <__cxa_atexit@plt+0x531350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq r5, #188, 10 @ 0x2f000000 │ │ │ │ biceq r8, r2, #96, 12 @ 0x6000000 │ │ │ │ biceq r8, r2, #44, 26 @ 0xb00 │ │ │ │ orrseq r6, r8, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361123,15 +1361123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d91c <__cxa_atexit@plt+0x5313a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #205520896 @ 0xc400000 │ │ │ │ + cmneq r5, #473956352 @ 0x1c400000 │ │ │ │ biceq r8, r2, #16, 12 @ 0x1000000 │ │ │ │ biceq r8, r2, #220, 24 @ 0xdc00 │ │ │ │ orrseq r6, r8, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361143,15 +1361143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d96c <__cxa_atexit@plt+0x5313f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #232, 8 @ 0xe8000000 │ │ │ │ + cmneq r5, #40, 10 @ 0xa000000 │ │ │ │ biceq r8, r2, #192, 10 @ 0x30000000 │ │ │ │ biceq r8, r2, #140, 24 @ 0x8c00 │ │ │ │ orrseq r6, r8, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361163,15 +1361163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53d9bc <__cxa_atexit@plt+0x531440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1593835520 @ 0xa1000000 │ │ │ │ + cmneq r5, #-520093696 @ 0xe1000000 │ │ │ │ biceq r8, r2, #112, 10 @ 0x1c000000 │ │ │ │ biceq r8, r2, #60, 24 @ 0x3c00 │ │ │ │ orrseq r6, r8, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361183,15 +1361183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53da0c <__cxa_atexit@plt+0x531490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1509949440 @ 0x5a000000 │ │ │ │ + cmneq r5, #-1711276032 @ 0x9a000000 │ │ │ │ biceq r8, r2, #32, 10 @ 0x8000000 │ │ │ │ biceq r8, r2, #236, 22 @ 0x3b000 │ │ │ │ orrseq r6, r8, #16, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361203,15 +1361203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53da5c <__cxa_atexit@plt+0x5314e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #301989888 @ 0x12000000 │ │ │ │ + cmneq r5, #1375731712 @ 0x52000000 │ │ │ │ biceq r8, r2, #208, 8 @ 0xd0000000 │ │ │ │ biceq r8, r2, #156, 22 @ 0x27000 │ │ │ │ orrseq r6, r8, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361223,15 +1361223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53daac <__cxa_atexit@plt+0x531530> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #738197507 @ 0x2c000003 │ │ │ │ + cmneq r5, #184549376 @ 0xb000000 │ │ │ │ biceq r8, r2, #128, 8 @ 0x80000000 │ │ │ │ biceq r8, r2, #76, 22 @ 0x13000 │ │ │ │ orrseq r6, r8, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361243,15 +1361243,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53dafc <__cxa_atexit@plt+0x531580> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #128, 6 │ │ │ │ + cmneq r5, #192, 6 │ │ │ │ biceq r8, r2, #48, 8 @ 0x30000000 │ │ │ │ biceq r8, r2, #252, 20 @ 0xfc000 │ │ │ │ orrseq r6, r8, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361263,15 +1361263,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53db4c <__cxa_atexit@plt+0x5315d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-469762048 @ 0xe4000000 │ │ │ │ + cmneq r5, #-469762047 @ 0xe4000001 │ │ │ │ biceq r8, r2, #224, 6 @ 0x80000003 │ │ │ │ biceq r8, r2, #172, 20 @ 0xac000 │ │ │ │ orrseq r6, r8, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361283,15 +1361283,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53db9c <__cxa_atexit@plt+0x531620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-536870898 @ 0xe000000e │ │ │ │ + cmneq r5, #-1207959552 @ 0xb8000000 │ │ │ │ biceq r8, r2, #144, 6 @ 0x40000002 │ │ │ │ biceq r8, r2, #92, 20 @ 0x5c000 │ │ │ │ orrseq r6, r8, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361303,15 +1361303,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53dbec <__cxa_atexit@plt+0x531670> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1610612746 @ 0x6000000a │ │ │ │ + cmneq r5, #1610612750 @ 0x6000000e │ │ │ │ biceq r8, r2, #64, 6 │ │ │ │ biceq r8, r2, #12, 20 @ 0xc000 │ │ │ │ orrseq r6, r8, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361323,15 +1361323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53dc3c <__cxa_atexit@plt+0x5316c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-268435451 @ 0xf0000005 │ │ │ │ + cmneq r5, #-268435447 @ 0xf0000009 │ │ │ │ biceq r8, r2, #240, 4 │ │ │ │ biceq r8, r2, #188, 18 @ 0x2f0000 │ │ │ │ orrseq r5, r8, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361343,15 +1361343,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53dc8c <__cxa_atexit@plt+0x531710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r5, #88, 4 @ 0x80000005 │ │ │ │ biceq r8, r2, #160, 4 │ │ │ │ biceq r8, r2, #108, 18 @ 0x1b0000 │ │ │ │ orrseq r5, r8, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361363,15 +1361363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53dcdc <__cxa_atexit@plt+0x531760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1073741772 @ 0xc0000034 │ │ │ │ + cmneq r5, #805306369 @ 0x30000001 │ │ │ │ biceq r8, r2, #80, 4 │ │ │ │ biceq r8, r2, #28, 18 @ 0x70000 │ │ │ │ orrseq r5, r8, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361383,15 +1361383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53dd2c <__cxa_atexit@plt+0x5317b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1073741858 @ 0x40000022 │ │ │ │ + cmneq r5, #1073741874 @ 0x40000032 │ │ │ │ biceq r8, r2, #0, 4 │ │ │ │ biceq r8, r2, #204, 16 @ 0xcc0000 │ │ │ │ orrseq r5, r8, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361403,15 +1361403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53dd7c <__cxa_atexit@plt+0x531800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #-1073741809 @ 0xc000000f │ │ │ │ + cmneq r5, #-1073741793 @ 0xc000001f │ │ │ │ biceq r8, r2, #176, 2 @ 0x2c │ │ │ │ biceq r8, r2, #124, 16 @ 0x7c0000 │ │ │ │ orrseq r5, r8, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361423,15 +1361423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ddcc <__cxa_atexit@plt+0x531850> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #248 @ 0xf8 │ │ │ │ + cmneq r5, #56, 2 │ │ │ │ biceq r8, r2, #96, 2 │ │ │ │ biceq r8, r2, #44, 16 @ 0x2c0000 │ │ │ │ orrseq r5, r8, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361443,15 +1361443,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53de1c <__cxa_atexit@plt+0x5318a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #178 @ 0xb2 │ │ │ │ + cmneq r5, #242 @ 0xf2 │ │ │ │ biceq r8, r2, #16, 2 │ │ │ │ biceq r8, r2, #220, 14 @ 0x3700000 │ │ │ │ orrseq r5, r8, #0, 28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361463,15 +1361463,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53de6c <__cxa_atexit@plt+0x5318f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #103 @ 0x67 │ │ │ │ + cmneq r5, #167 @ 0xa7 │ │ │ │ biceq r8, r2, #192 @ 0xc0 │ │ │ │ biceq r8, r2, #140, 14 @ 0x2300000 │ │ │ │ orrseq r5, r8, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361483,15 +1361483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53debc <__cxa_atexit@plt+0x531940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #30 │ │ │ │ + cmneq r5, #94 @ 0x5e │ │ │ │ biceq r8, r2, #112 @ 0x70 │ │ │ │ biceq r8, r2, #60, 14 @ 0xf00000 │ │ │ │ orrseq r5, r8, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361503,15 +1361503,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53df0c <__cxa_atexit@plt+0x531990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #212, 30 @ 0x350 │ │ │ │ + cmneq r5, #20 │ │ │ │ biceq r8, r2, #32 │ │ │ │ biceq r8, r2, #236, 12 @ 0xec00000 │ │ │ │ orrseq r5, r8, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361523,15 +1361523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53df5c <__cxa_atexit@plt+0x5319e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #556 @ 0x22c │ │ │ │ + cmneq r5, #812 @ 0x32c │ │ │ │ biceq r7, r2, #208, 30 @ 0x340 │ │ │ │ biceq r8, r2, #156, 12 @ 0x9c00000 │ │ │ │ orrseq r5, r8, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361543,15 +1361543,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53dfac <__cxa_atexit@plt+0x531a30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #264 @ 0x108 │ │ │ │ + cmneq r5, #520 @ 0x208 │ │ │ │ biceq r7, r2, #128, 30 @ 0x200 │ │ │ │ biceq r8, r2, #76, 12 @ 0x4c00000 │ │ │ │ orrseq r5, r8, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361563,15 +1361563,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53dffc <__cxa_atexit@plt+0x531a80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4000 @ 0xfa0 │ │ │ │ + cmneq r5, #58, 30 @ 0xe8 │ │ │ │ biceq r7, r2, #48, 30 @ 0xc0 │ │ │ │ biceq r8, r2, #252, 10 @ 0x3f000000 │ │ │ │ orrseq r5, r8, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361583,15 +1361583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e04c <__cxa_atexit@plt+0x531ad0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2848 @ 0xb20 │ │ │ │ + cmneq r5, #3872 @ 0xf20 │ │ │ │ biceq r7, r2, #224, 28 @ 0xe00 │ │ │ │ biceq r8, r2, #172, 10 @ 0x2b000000 │ │ │ │ orrseq r5, r8, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361603,15 +1361603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e09c <__cxa_atexit@plt+0x531b20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1760 @ 0x6e0 │ │ │ │ + cmneq r5, #2784 @ 0xae0 │ │ │ │ biceq r7, r2, #144, 28 @ 0x900 │ │ │ │ biceq r8, r2, #92, 10 @ 0x17000000 │ │ │ │ orrseq r5, r8, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361623,15 +1361623,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e0ec <__cxa_atexit@plt+0x531b70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #592 @ 0x250 │ │ │ │ + cmneq r5, #1616 @ 0x650 │ │ │ │ biceq r7, r2, #64, 28 @ 0x400 │ │ │ │ biceq r8, r2, #12, 10 @ 0x3000000 │ │ │ │ orrseq r5, r8, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361643,15 +1361643,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e13c <__cxa_atexit@plt+0x531bc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #14272 @ 0x37c0 │ │ │ │ + cmneq r5, #496 @ 0x1f0 │ │ │ │ biceq r7, r2, #240, 26 @ 0x3c00 │ │ │ │ biceq r8, r2, #188, 8 @ 0xbc000000 │ │ │ │ orrseq r5, r8, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361663,15 +1361663,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e18c <__cxa_atexit@plt+0x531c10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #9664 @ 0x25c0 │ │ │ │ + cmneq r5, #13760 @ 0x35c0 │ │ │ │ biceq r7, r2, #160, 26 @ 0x2800 │ │ │ │ biceq r8, r2, #108, 8 @ 0x6c000000 │ │ │ │ orrseq r5, r8, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361683,15 +1361683,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e1dc <__cxa_atexit@plt+0x531c60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #5248 @ 0x1480 │ │ │ │ + cmneq r5, #9344 @ 0x2480 │ │ │ │ biceq r7, r2, #80, 26 @ 0x1400 │ │ │ │ biceq r8, r2, #28, 8 @ 0x1c000000 │ │ │ │ orrseq r5, r8, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361703,15 +1361703,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e22c <__cxa_atexit@plt+0x531cb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #8, 26 @ 0x200 │ │ │ │ + cmneq r5, #72, 26 @ 0x1200 │ │ │ │ biceq r7, r2, #0, 26 │ │ │ │ biceq r8, r2, #204, 6 @ 0x30000003 │ │ │ │ orrseq r5, r8, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361723,15 +1361723,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e27c <__cxa_atexit@plt+0x531d00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #50432 @ 0xc500 │ │ │ │ + cmneq r5, #320 @ 0x140 │ │ │ │ biceq r7, r2, #176, 24 @ 0xb000 │ │ │ │ biceq r8, r2, #124, 6 @ 0xf0000001 │ │ │ │ orrseq r5, r8, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361743,15 +1361743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e2cc <__cxa_atexit@plt+0x531d50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #35328 @ 0x8a00 │ │ │ │ + cmneq r5, #51712 @ 0xca00 │ │ │ │ biceq r7, r2, #96, 24 @ 0x6000 │ │ │ │ biceq r8, r2, #44, 6 @ 0xb0000000 │ │ │ │ orrseq r5, r8, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361763,15 +1361763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e31c <__cxa_atexit@plt+0x531da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #19200 @ 0x4b00 │ │ │ │ + cmneq r5, #35584 @ 0x8b00 │ │ │ │ biceq r7, r2, #16, 24 @ 0x1000 │ │ │ │ biceq r8, r2, #220, 4 @ 0xc000000d │ │ │ │ orrseq r5, r8, #0, 18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361783,15 +1361783,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e36c <__cxa_atexit@plt+0x531df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4864 @ 0x1300 │ │ │ │ + cmneq r5, #21248 @ 0x5300 │ │ │ │ biceq r7, r2, #192, 22 @ 0x30000 │ │ │ │ biceq r8, r2, #140, 4 @ 0xc0000008 │ │ │ │ orrseq r5, r8, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361803,15 +1361803,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e3bc <__cxa_atexit@plt+0x531e40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #208, 22 @ 0x34000 │ │ │ │ + cmneq r5, #16, 24 @ 0x1000 │ │ │ │ biceq r7, r2, #112, 22 @ 0x1c000 │ │ │ │ biceq r8, r2, #60, 4 @ 0xc0000003 │ │ │ │ orrseq r5, r8, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361823,15 +1361823,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e40c <__cxa_atexit@plt+0x531e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #140, 22 @ 0x23000 │ │ │ │ + cmneq r5, #204, 22 @ 0x33000 │ │ │ │ biceq r7, r2, #32, 22 @ 0x8000 │ │ │ │ biceq r8, r2, #236, 2 @ 0x3b │ │ │ │ orrseq r5, r8, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361843,15 +1361843,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e45c <__cxa_atexit@plt+0x531ee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #72704 @ 0x11c00 │ │ │ │ + cmneq r5, #138240 @ 0x21c00 │ │ │ │ biceq r7, r2, #208, 20 @ 0xd0000 │ │ │ │ biceq r8, r2, #156, 2 @ 0x27 │ │ │ │ orrseq r5, r8, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361863,15 +1361863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e4ac <__cxa_atexit@plt+0x531f30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1024 @ 0x400 │ │ │ │ + cmneq r5, #66560 @ 0x10400 │ │ │ │ biceq r7, r2, #128, 20 @ 0x80000 │ │ │ │ biceq r8, r2, #76, 2 │ │ │ │ orrseq r5, r8, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361883,15 +1361883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e4fc <__cxa_atexit@plt+0x531f80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #790528 @ 0xc1000 │ │ │ │ + cmneq r5, #1024 @ 0x400 │ │ │ │ biceq r7, r2, #48, 20 @ 0x30000 │ │ │ │ biceq r8, r2, #252 @ 0xfc │ │ │ │ orrseq r5, r8, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361903,15 +1361903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e54c <__cxa_atexit@plt+0x531fd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #532480 @ 0x82000 │ │ │ │ + cmneq r5, #794624 @ 0xc2000 │ │ │ │ biceq r7, r2, #224, 18 @ 0x380000 │ │ │ │ biceq r8, r2, #172 @ 0xac │ │ │ │ orrseq r5, r8, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361923,15 +1361923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e59c <__cxa_atexit@plt+0x532020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #64, 20 @ 0x40000 │ │ │ │ + cmneq r5, #128, 20 @ 0x80000 │ │ │ │ biceq r7, r2, #144, 18 @ 0x240000 │ │ │ │ biceq r8, r2, #92 @ 0x5c │ │ │ │ orrseq r5, r8, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361943,15 +1361943,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e5ec <__cxa_atexit@plt+0x532070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #4145152 @ 0x3f4000 │ │ │ │ + cmneq r5, #249856 @ 0x3d000 │ │ │ │ biceq r7, r2, #64, 18 @ 0x100000 │ │ │ │ biceq r8, r2, #12 │ │ │ │ orrseq r5, r8, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361963,15 +1361963,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e63c <__cxa_atexit@plt+0x5320c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #188, 18 @ 0x2f0000 │ │ │ │ + cmneq r5, #252, 18 @ 0x3f0000 │ │ │ │ biceq r7, r2, #240, 16 @ 0xf00000 │ │ │ │ biceq r7, r2, #188, 30 @ 0x2f0 │ │ │ │ orrseq r5, r8, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1361983,15 +1361983,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e68c <__cxa_atexit@plt+0x532110> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1998848 @ 0x1e8000 │ │ │ │ + cmneq r5, #3047424 @ 0x2e8000 │ │ │ │ biceq r7, r2, #160, 16 @ 0xa00000 │ │ │ │ biceq r7, r2, #108, 30 @ 0x1b0 │ │ │ │ orrseq r5, r8, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362003,15 +1362003,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e6dc <__cxa_atexit@plt+0x532160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #933888 @ 0xe4000 │ │ │ │ + cmneq r5, #1982464 @ 0x1e4000 │ │ │ │ biceq r7, r2, #80, 16 @ 0x500000 │ │ │ │ biceq r7, r2, #28, 30 @ 0x70 │ │ │ │ orrseq r5, r8, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362023,15 +1362023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e72c <__cxa_atexit@plt+0x5321b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #15925248 @ 0xf30000 │ │ │ │ + cmneq r5, #835584 @ 0xcc000 │ │ │ │ biceq r7, r2, #0, 16 │ │ │ │ biceq r7, r2, #204, 28 @ 0xcc0 │ │ │ │ orrseq r5, r8, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362043,15 +1362043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e77c <__cxa_atexit@plt+0x532200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #11599872 @ 0xb10000 │ │ │ │ + cmneq r5, #15794176 @ 0xf10000 │ │ │ │ biceq r7, r2, #176, 14 @ 0x2c00000 │ │ │ │ biceq r7, r2, #124, 28 @ 0x7c0 │ │ │ │ orrseq r5, r8, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362063,15 +1362063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e7cc <__cxa_atexit@plt+0x532250> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #7471104 @ 0x720000 │ │ │ │ + cmneq r5, #11665408 @ 0xb20000 │ │ │ │ biceq r7, r2, #96, 14 @ 0x1800000 │ │ │ │ biceq r7, r2, #44, 28 @ 0x2c0 │ │ │ │ orrseq r5, r8, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362083,15 +1362083,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e81c <__cxa_atexit@plt+0x5322a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #48, 16 @ 0x300000 │ │ │ │ + cmneq r5, #112, 16 @ 0x700000 │ │ │ │ biceq r7, r2, #16, 14 @ 0x400000 │ │ │ │ biceq r7, r2, #220, 26 @ 0x3700 │ │ │ │ orrseq r5, r8, #0, 8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362103,15 +1362103,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e86c <__cxa_atexit@plt+0x5322f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #62652416 @ 0x3bc0000 │ │ │ │ + cmneq r5, #3080192 @ 0x2f0000 │ │ │ │ biceq r7, r2, #192, 12 @ 0xc000000 │ │ │ │ biceq r7, r2, #140, 26 @ 0x2300 │ │ │ │ orrseq r5, r8, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362123,15 +1362123,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e8bc <__cxa_atexit@plt+0x532340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #46399488 @ 0x2c40000 │ │ │ │ + cmneq r5, #63176704 @ 0x3c40000 │ │ │ │ biceq r7, r2, #112, 12 @ 0x7000000 │ │ │ │ biceq r7, r2, #60, 26 @ 0xf00 │ │ │ │ orrseq r5, r8, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362143,15 +1362143,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e90c <__cxa_atexit@plt+0x532390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq r5, #180, 14 @ 0x2d00000 │ │ │ │ biceq r7, r2, #32, 12 @ 0x2000000 │ │ │ │ biceq r7, r2, #236, 24 @ 0xec00 │ │ │ │ orrseq r5, r8, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362163,15 +1362163,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e95c <__cxa_atexit@plt+0x5323e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #13893632 @ 0xd40000 │ │ │ │ + cmneq r5, #30670848 @ 0x1d40000 │ │ │ │ biceq r7, r2, #208, 10 @ 0x34000000 │ │ │ │ biceq r7, r2, #156, 24 @ 0x9c00 │ │ │ │ orrseq r5, r8, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362183,15 +1362183,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e9ac <__cxa_atexit@plt+0x532430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #244, 12 @ 0xf400000 │ │ │ │ + cmneq r5, #52, 14 @ 0xd00000 │ │ │ │ biceq r7, r2, #128, 10 @ 0x20000000 │ │ │ │ biceq r7, r2, #76, 24 @ 0x4c00 │ │ │ │ orrseq r5, r8, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362203,15 +1362203,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53e9fc <__cxa_atexit@plt+0x532480> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #178257920 @ 0xaa00000 │ │ │ │ + cmneq r5, #245366784 @ 0xea00000 │ │ │ │ biceq r7, r2, #48, 10 @ 0xc000000 │ │ │ │ biceq r7, r2, #252, 22 @ 0x3f000 │ │ │ │ orrseq r5, r8, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362223,15 +1362223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53ea4c <__cxa_atexit@plt+0x5324d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #96, 12 @ 0x6000000 │ │ │ │ + cmneq r5, #160, 12 @ 0xa000000 │ │ │ │ biceq r7, r2, #224, 8 @ 0xe0000000 │ │ │ │ biceq r7, r2, #172, 22 @ 0x2b000 │ │ │ │ orrseq r5, r8, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362532,15 +1362532,15 @@ │ │ │ │ sxth r7, r7 │ │ │ │ stmda r6, {r3, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ - cmneq r4, #152, 4 @ 0x80000009 │ │ │ │ + cmneq r4, #216, 4 @ 0x8000000d │ │ │ │ biceq r7, r2, #8, 2 │ │ │ │ orrseq r4, r8, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362658,15 +1362658,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53f118 <__cxa_atexit@plt+0x532b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #612 @ 0x264 │ │ │ │ + cmneq r5, #868 @ 0x364 │ │ │ │ biceq r6, r2, #20, 28 @ 0x140 │ │ │ │ biceq r7, r2, #224, 8 @ 0xe0000000 │ │ │ │ orrseq r4, r8, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362678,15 +1362678,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53f168 <__cxa_atexit@plt+0x532bec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #128, 30 @ 0x200 │ │ │ │ + cmneq r5, #192, 30 @ 0x300 │ │ │ │ biceq r6, r2, #196, 26 @ 0x3100 │ │ │ │ biceq r7, r2, #144, 8 @ 0x90000000 │ │ │ │ orrseq r4, r8, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362698,15 +1362698,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53f1b8 <__cxa_atexit@plt+0x532c3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #340 @ 0x154 │ │ │ │ + cmneq r5, #596 @ 0x254 │ │ │ │ biceq r6, r2, #116, 26 @ 0x1d00 │ │ │ │ biceq r7, r2, #64, 8 @ 0x40000000 │ │ │ │ orrseq r4, r8, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1362718,15 +1362718,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 53f208 <__cxa_atexit@plt+0x532c8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #52, 30 @ 0xd0 │ │ │ │ + cmneq r5, #116, 30 @ 0x1d0 │ │ │ │ biceq r6, r2, #36, 26 @ 0x900 │ │ │ │ biceq r7, r2, #240, 6 @ 0xc0000003 │ │ │ │ orrseq r4, r8, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1369772,15 +1369772,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 546040 <__cxa_atexit@plt+0x539ac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #255 @ 0xff │ │ │ │ + cmneq r5, #-1073741809 @ 0xc000000f │ │ │ │ biceq pc, r1, #236, 28 @ 0xec0 │ │ │ │ biceq r0, r2, #184, 10 @ 0x2e000000 │ │ │ │ orrseq sp, r7, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1369792,15 +1369792,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 546090 <__cxa_atexit@plt+0x539b14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #197 @ 0xc5 │ │ │ │ + cmneq r5, #1073741825 @ 0x40000001 │ │ │ │ biceq pc, r1, #156, 28 @ 0x9c0 │ │ │ │ biceq r0, r2, #104, 10 @ 0x1a000000 │ │ │ │ orrseq sp, r7, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1369812,15 +1369812,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5460e0 <__cxa_atexit@plt+0x539b64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #172 @ 0xac │ │ │ │ + cmneq r5, #236 @ 0xec │ │ │ │ biceq pc, r1, #76, 28 @ 0x4c0 │ │ │ │ biceq r0, r2, #24, 10 @ 0x6000000 │ │ │ │ orrseq sp, r7, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1369832,15 +1369832,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 546130 <__cxa_atexit@plt+0x539bb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #129 @ 0x81 │ │ │ │ + cmneq r5, #193 @ 0xc1 │ │ │ │ biceq pc, r1, #252, 26 @ 0x3f00 │ │ │ │ biceq r0, r2, #200, 8 @ 0xc8000000 │ │ │ │ orrseq sp, r7, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1369852,15 +1369852,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 546180 <__cxa_atexit@plt+0x539c04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #96 @ 0x60 │ │ │ │ + cmneq r5, #160 @ 0xa0 │ │ │ │ biceq pc, r1, #172, 26 @ 0x2b00 │ │ │ │ biceq r0, r2, #120, 8 @ 0x78000000 │ │ │ │ orrseq sp, r7, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1370043,15 +1370043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 54647c <__cxa_atexit@plt+0x539f00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #6784 @ 0x1a80 │ │ │ │ + cmneq r5, #10880 @ 0x2a80 │ │ │ │ biceq pc, r1, #176, 20 @ 0xb0000 │ │ │ │ biceq r0, r2, #124, 2 │ │ │ │ orrseq r9, r8, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1370283,15 +1370283,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 9290dc <__cxa_atexit@plt+0x91cb60> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ biceq r0, r2, #100, 14 @ 0x1900000 │ │ │ │ - cmneq r5, #220, 18 @ 0x370000 │ │ │ │ + cmneq r5, #28, 20 @ 0x1c000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 546858 <__cxa_atexit@plt+0x53a2dc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r8, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1370383,15 +1370383,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5469c4 <__cxa_atexit@plt+0x53a448> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #6946816 @ 0x6a0000 │ │ │ │ + cmneq r5, #11141120 @ 0xaa0000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r0, r2, #224, 10 @ 0x38000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5469f0 <__cxa_atexit@plt+0x53a474> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r8, #48, 22 @ 0xc000 │ │ │ │ @@ -1370485,15 +1370485,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 546b5c <__cxa_atexit@plt+0x53a5e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #36, 14 @ 0x900000 │ │ │ │ + cmneq r5, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r0, r2, #76, 8 @ 0x4c000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 546b88 <__cxa_atexit@plt+0x53a60c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r8, #152, 18 @ 0x260000 │ │ │ │ @@ -1370570,15 +1370570,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 546cb0 <__cxa_atexit@plt+0x53a734> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #35651584 @ 0x2200000 │ │ │ │ + cmneq r5, #102760448 @ 0x6200000 │ │ │ │ biceq pc, r1, #152, 4 @ 0x80000009 │ │ │ │ orrseq r9, r8, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 546d1c <__cxa_atexit@plt+0x53a7a0> │ │ │ │ @@ -1370739,15 +1370739,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 546f54 <__cxa_atexit@plt+0x53a9d8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #419430400 @ 0x19000000 │ │ │ │ + cmneq r5, #1493172224 @ 0x59000000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r0, r2, #88 @ 0x58 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 546f80 <__cxa_atexit@plt+0x53aa04> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r8, #160, 10 @ 0x28000000 │ │ │ │ @@ -1371068,15 +1371068,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 547478 <__cxa_atexit@plt+0x53aefc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r5, #59, 30 @ 0xec │ │ │ │ + cmneq r5, #492 @ 0x1ec │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r8, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5474b0 <__cxa_atexit@plt+0x53af34> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1371115,15 +1371115,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 547534 <__cxa_atexit@plt+0x53afb8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #3536 @ 0xdd0 │ │ │ │ + cmneq r5, #29, 30 @ 0x74 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ biceq pc, r1, #136, 20 @ 0x88000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 547560 <__cxa_atexit@plt+0x53afe4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r8, #48 @ 0x30 │ │ │ │ @@ -1371316,15 +1371316,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 547858 <__cxa_atexit@plt+0x53b2dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r5, #260096 @ 0x3f800 │ │ │ │ + cmneq r5, #15872 @ 0x3e00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sl, r8, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 547890 <__cxa_atexit@plt+0x53b314> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1371363,15 +1371363,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 547914 <__cxa_atexit@plt+0x53b398> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #160, 22 @ 0x28000 │ │ │ │ + cmneq r5, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ biceq pc, r1, #168, 12 @ 0xa800000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 547940 <__cxa_atexit@plt+0x53b3c4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq fp, r8, #80, 24 @ 0x5000 │ │ │ │ @@ -1371436,15 +1371436,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 547a40 <__cxa_atexit@plt+0x53b4c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #48128 @ 0xbc00 │ │ │ │ + cmneq r5, #113664 @ 0x1bc00 │ │ │ │ biceq lr, r1, #236, 8 @ 0xec000000 │ │ │ │ biceq lr, r1, #184, 22 @ 0x2e000 │ │ │ │ orrseq r8, r8, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1371535,15 +1371535,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ biceq pc, r1, #16, 2 │ │ │ │ - cmneq r5, #2506752 @ 0x264000 │ │ │ │ + cmneq r5, #3555328 @ 0x364000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 547be8 <__cxa_atexit@plt+0x53b66c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq fp, r8, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1371577,15 +1371577,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 547c74 <__cxa_atexit@plt+0x53b6f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1294336 @ 0x13c000 │ │ │ │ + cmneq r5, #2342912 @ 0x23c000 │ │ │ │ biceq lr, r1, #184, 4 @ 0x8000000b │ │ │ │ biceq lr, r1, #132, 18 @ 0x210000 │ │ │ │ orrseq r8, r8, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1371663,15 +1371663,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 547dc4 <__cxa_atexit@plt+0x53b848> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #39059456 @ 0x2540000 │ │ │ │ + cmneq r5, #55836672 @ 0x3540000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ biceq lr, r1, #20, 30 @ 0x50 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 547df4 <__cxa_atexit@plt+0x53b878> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1371749,15 +1371749,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 547f1c <__cxa_atexit@plt+0x53b9a0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #152043520 @ 0x9100000 │ │ │ │ + cmneq r5, #219152384 @ 0xd100000 │ │ │ │ biceq lr, r1, #44 @ 0x2c │ │ │ │ orrseq r8, r8, #128, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 547f88 <__cxa_atexit@plt+0x53ba0c> │ │ │ │ @@ -1371958,15 +1371958,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 548260 <__cxa_atexit@plt+0x53bce4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq r5, #40, 8 @ 0x28000000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq sp, r1, #52, 26 @ 0xd00 │ │ │ │ biceq sp, r1, #40, 26 @ 0xa00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 548294 <__cxa_atexit@plt+0x53bd18> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1372061,15 +1372061,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5483fc <__cxa_atexit@plt+0x53be80> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #-805306359 @ 0xd0000009 │ │ │ │ + cmneq r5, #-805306355 @ 0xd000000d │ │ │ │ biceq sp, r1, #148, 22 @ 0x25000 │ │ │ │ biceq sp, r1, #140, 22 @ 0x23000 │ │ │ │ biceq sp, r1, #116, 22 @ 0x1d000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54842c <__cxa_atexit@plt+0x53beb0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1372204,15 +1372204,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 548638 <__cxa_atexit@plt+0x53c0bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #178 @ 0xb2 │ │ │ │ + cmneq r5, #242 @ 0xf2 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq sp, r1, #92, 18 @ 0x170000 │ │ │ │ biceq sp, r1, #80, 18 @ 0x140000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54866c <__cxa_atexit@plt+0x53c0f0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1372347,15 +1372347,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 548874 <__cxa_atexit@plt+0x53c2f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #3184 @ 0xc70 │ │ │ │ + cmneq r5, #7, 30 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq sp, r1, #32, 14 @ 0x800000 │ │ │ │ biceq sp, r1, #20, 14 @ 0x500000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5488a8 <__cxa_atexit@plt+0x53c32c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1372483,15 +1372483,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 548a94 <__cxa_atexit@plt+0x53c518> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r5, #248, 24 @ 0xf800 │ │ │ │ + cmneq r5, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 548adc <__cxa_atexit@plt+0x53c560> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1372657,15 +1372657,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 548d4c <__cxa_atexit@plt+0x53c7d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r5, #937984 @ 0xe5000 │ │ │ │ + cmneq r5, #37888 @ 0x9400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 548d94 <__cxa_atexit@plt+0x53c818> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1373076,15 +1373076,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5493d8 <__cxa_atexit@plt+0x53ce5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r5, #-285212672 @ 0xef000000 │ │ │ │ + cmneq r5, #197132288 @ 0xbc00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r9, r8, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 549410 <__cxa_atexit@plt+0x53ce94> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1373131,15 +1373131,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5494b4 <__cxa_atexit@plt+0x53cf38> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #1912602624 @ 0x72000000 │ │ │ │ + cmneq r5, #-1308622848 @ 0xb2000000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ biceq sp, r1, #56, 4 @ 0x80000003 │ │ │ │ biceq sp, r1, #100, 20 @ 0x64000 │ │ │ │ orrseq r9, r8, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1373358,15 +1373358,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 549840 <__cxa_atexit@plt+0x53d2c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r5, #44, 2 │ │ │ │ + cmneq r5, #108, 2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r8, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 549878 <__cxa_atexit@plt+0x53d2fc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1373415,15 +1373415,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 549924 <__cxa_atexit@plt+0x53d3a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #166 @ 0xa6 │ │ │ │ + cmneq r5, #230 @ 0xe6 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq ip, r1, #80, 12 @ 0x5000000 │ │ │ │ biceq ip, r1, #204, 12 @ 0xcc00000 │ │ │ │ biceq sp, r1, #120, 6 @ 0xe0000001 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 549958 <__cxa_atexit@plt+0x53d3dc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1373748,15 +1373748,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 549e58 <__cxa_atexit@plt+0x53d8dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r5, #187392 @ 0x2dc00 │ │ │ │ + cmneq r5, #252928 @ 0x3dc00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r9, r8, #100, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 549e90 <__cxa_atexit@plt+0x53d914> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1373803,15 +1373803,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 549f34 <__cxa_atexit@plt+0x53d9b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #59392 @ 0xe800 │ │ │ │ + cmneq r5, #124928 @ 0x1e800 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ biceq ip, r1, #184, 14 @ 0x2e00000 │ │ │ │ biceq ip, r1, #228, 30 @ 0x390 │ │ │ │ orrseq r9, r8, #148 @ 0x94 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1374212,15 +1374212,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54a598 <__cxa_atexit@plt+0x53e01c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r5, #28, 10 @ 0x7000000 │ │ │ │ + cmneq r5, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r8, r8, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54a5d0 <__cxa_atexit@plt+0x53e054> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1374267,15 +1374267,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54a674 <__cxa_atexit@plt+0x53e0f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #-1627389952 @ 0x9f000000 │ │ │ │ + cmneq r5, #-553648128 @ 0xdf000000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ biceq ip, r1, #120 @ 0x78 │ │ │ │ biceq ip, r1, #164, 16 @ 0xa40000 │ │ │ │ orrseq r8, r8, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1374630,15 +1374630,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54ac20 <__cxa_atexit@plt+0x53e6a4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r4, #276 @ p-variant is OBSOLETE @ 0x114 │ │ │ │ + cmnpeq r4, #532 @ p-variant is OBSOLETE @ 0x214 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ biceq fp, r1, #136, 8 @ 0x88000000 │ │ │ │ biceq ip, r1, #248, 4 @ 0x8000000f │ │ │ │ orrseq r8, r8, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -1374915,15 +1374915,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54b094 <__cxa_atexit@plt+0x53eb18> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r4, #24, 22 @ p-variant is OBSOLETE @ 0x6000 │ │ │ │ + cmnpeq r4, #88, 22 @ p-variant is OBSOLETE @ 0x16000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r8, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54b0cc <__cxa_atexit@plt+0x53eb50> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1374971,15 +1374971,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54b174 <__cxa_atexit@plt+0x53ebf8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r4, #614400 @ p-variant is OBSOLETE @ 0x96000 │ │ │ │ + cmnpeq r4, #876544 @ p-variant is OBSOLETE @ 0xd6000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ biceq fp, r1, #84, 10 @ 0x15000000 │ │ │ │ biceq fp, r1, #92, 28 @ 0x5c0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54b1a8 <__cxa_atexit@plt+0x53ec2c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1375111,15 +1375111,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54b3a4 <__cxa_atexit@plt+0x53ee28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r4, #11206656 @ p-variant is OBSOLETE @ 0xab0000 │ │ │ │ + cmnpeq r4, #15400960 @ p-variant is OBSOLETE @ 0xeb0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r8, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54b3dc <__cxa_atexit@plt+0x53ee60> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1375157,15 +1375157,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54b45c <__cxa_atexit@plt+0x53eee0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r4, #5308416 @ p-variant is OBSOLETE @ 0x510000 │ │ │ │ + cmnpeq r4, #9502720 @ p-variant is OBSOLETE @ 0x910000 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq fp, r1, #120, 22 @ 0x1e000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54b488 <__cxa_atexit@plt+0x53ef0c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r8, #24, 2 │ │ │ │ @@ -1375378,15 +1375378,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54b7d0 <__cxa_atexit@plt+0x53f254> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r4, #142606336 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ + cmnpeq r4, #411041792 @ p-variant is OBSOLETE @ 0x18800000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r8, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54b808 <__cxa_atexit@plt+0x53f28c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1375434,15 +1375434,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54b8b0 <__cxa_atexit@plt+0x53f334> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r4, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ + cmnpeq r4, #224, 8 @ p-variant is OBSOLETE @ 0xe0000000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ biceq fp, r1, #116, 8 @ 0x74000000 │ │ │ │ biceq fp, r1, #32, 14 @ 0x800000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54b8e4 <__cxa_atexit@plt+0x53f368> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1375574,15 +1375574,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54bae0 <__cxa_atexit@plt+0x53f564> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r4, #1342177291 @ p-variant is OBSOLETE @ 0x5000000b │ │ │ │ + cmnpeq r4, #1342177295 @ p-variant is OBSOLETE @ 0x5000000f │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r8, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54bb18 <__cxa_atexit@plt+0x53f59c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1375620,15 +1375620,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54bb98 <__cxa_atexit@plt+0x53f61c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r4, #-1342177275 @ p-variant is OBSOLETE @ 0xb0000005 │ │ │ │ + cmnpeq r4, #-1342177271 @ p-variant is OBSOLETE @ 0xb0000009 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq fp, r1, #64, 8 @ 0x40000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54bbc4 <__cxa_atexit@plt+0x53f648> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r7, r8, #220, 18 @ 0x370000 │ │ │ │ @@ -1375762,15 +1375762,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54bdd0 <__cxa_atexit@plt+0x53f854> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r4, #104 @ p-variant is OBSOLETE @ 0x68 │ │ │ │ + cmnpeq r4, #168 @ p-variant is OBSOLETE @ 0xa8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r8, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54be08 <__cxa_atexit@plt+0x53f88c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1375794,15 +1375794,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54be50 <__cxa_atexit@plt+0x53f8d4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r4, #58 @ p-variant is OBSOLETE @ 0x3a │ │ │ │ + cmnpeq r4, #122 @ p-variant is OBSOLETE @ 0x7a │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r8, #72 @ 0x48 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54be88 <__cxa_atexit@plt+0x53f90c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1375842,15 +1375842,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54bf10 <__cxa_atexit@plt+0x53f994> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #860 @ 0x35c │ │ │ │ + cmnpeq r4, #23 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ biceq fp, r1, #204 @ 0xcc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54bf3c <__cxa_atexit@plt+0x53f9c0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r7, r8, #84, 12 @ 0x5400000 │ │ │ │ @@ -1375980,15 +1375980,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54c138 <__cxa_atexit@plt+0x53fbbc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #244, 26 @ 0x3d00 │ │ │ │ + cmneq r4, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r8, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54c170 <__cxa_atexit@plt+0x53fbf4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1376026,15 +1376026,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54c1f0 <__cxa_atexit@plt+0x53fc74> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #9856 @ 0x2680 │ │ │ │ + cmneq r4, #13952 @ 0x3680 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq sl, r1, #240, 26 @ 0x3c00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54c21c <__cxa_atexit@plt+0x53fca0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r7, r8, #132, 6 @ 0x10000002 │ │ │ │ @@ -1376327,15 +1376327,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54c6a4 <__cxa_atexit@plt+0x540128> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #704512 @ 0xac000 │ │ │ │ + cmneq r4, #1753088 @ 0x1ac000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r8, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54c6dc <__cxa_atexit@plt+0x540160> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1376379,15 +1376379,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54c774 <__cxa_atexit@plt+0x5401f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #12124160 @ 0xb90000 │ │ │ │ + cmneq r4, #16318464 @ 0xf90000 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ biceq sl, r1, #0, 2 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54c7a0 <__cxa_atexit@plt+0x540224> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r8, #240, 26 @ 0x3c00 │ │ │ │ @@ -1376665,15 +1376665,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54cbec <__cxa_atexit@plt+0x540670> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r4, #-1845493760 @ 0x92000000 │ │ │ │ + cmneq r4, #-771751936 @ 0xd2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 54cc34 <__cxa_atexit@plt+0x5406b8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1376868,15 +1376868,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54cf18 <__cxa_atexit@plt+0x54099c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq r4, #76, 4 @ 0xc0000004 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r9, r1, #20, 2 │ │ │ │ biceq sl, r1, #0, 2 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54cf48 <__cxa_atexit@plt+0x5409cc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1376954,15 +1376954,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54d070 <__cxa_atexit@plt+0x540af4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #-2147483647 @ 0x80000001 │ │ │ │ + cmneq r4, #-2147483631 @ 0x80000011 │ │ │ │ biceq r8, r1, #216, 28 @ 0xd80 │ │ │ │ orrseq r3, r8, #44 @ 0x2c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 54d0b0 <__cxa_atexit@plt+0x540b34> │ │ │ │ @@ -1377151,15 +1377151,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54d384 <__cxa_atexit@plt+0x540e08> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #2336 @ 0x920 │ │ │ │ + cmneq r4, #3360 @ 0xd20 │ │ │ │ biceq r8, r1, #196, 22 @ 0x31000 │ │ │ │ orrseq r2, r8, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 54d3c4 <__cxa_atexit@plt+0x540e48> │ │ │ │ @@ -1377420,15 +1377420,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54d7b8 <__cxa_atexit@plt+0x54123c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #987136 @ 0xf1000 │ │ │ │ + cmneq r4, #50176 @ 0xc400 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r8, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54d7f0 <__cxa_atexit@plt+0x541274> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1377476,15 +1377476,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54d898 <__cxa_atexit@plt+0x54131c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #454656 @ 0x6f000 │ │ │ │ + cmneq r4, #716800 @ 0xaf000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ biceq r9, r1, #48, 6 @ 0xc0000000 │ │ │ │ biceq r8, r1, #84, 26 @ 0x1500 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54d8cc <__cxa_atexit@plt+0x541350> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1377635,15 +1377635,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54db14 <__cxa_atexit@plt+0x541598> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #56, 16 @ 0x380000 │ │ │ │ + cmneq r4, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r8, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54db4c <__cxa_atexit@plt+0x5415d0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1377691,15 +1377691,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54dbf4 <__cxa_atexit@plt+0x541678> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #47710208 @ 0x2d80000 │ │ │ │ + cmneq r4, #64487424 @ 0x3d80000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ biceq r8, r1, #208, 30 @ 0x340 │ │ │ │ biceq r8, r1, #248, 18 @ 0x3e0000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54dc28 <__cxa_atexit@plt+0x5416ac> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1377903,15 +1377903,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54df44 <__cxa_atexit@plt+0x5419c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #-1426063360 @ 0xab000000 │ │ │ │ + cmneq r4, #-352321536 @ 0xeb000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r8, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54df7c <__cxa_atexit@plt+0x541a00> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1377935,15 +1377935,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54dfc4 <__cxa_atexit@plt+0x541a48> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #2097152000 @ 0x7d000000 │ │ │ │ + cmneq r4, #-1124073472 @ 0xbd000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r8, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54dffc <__cxa_atexit@plt+0x541a80> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1377997,15 +1377997,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54e0bc <__cxa_atexit@plt+0x541b40> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #-2013265917 @ 0x88000003 │ │ │ │ + cmneq r4, #570425344 @ 0x22000000 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ biceq r8, r1, #136, 30 @ 0x220 │ │ │ │ biceq r8, r1, #120, 30 @ 0x1e0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54e0ec <__cxa_atexit@plt+0x541b70> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1378135,15 +1378135,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54e2e4 <__cxa_atexit@plt+0x541d68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #-1073741761 @ 0xc000003f │ │ │ │ + cmneq r4, #-268435453 @ 0xf0000003 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r8, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54e31c <__cxa_atexit@plt+0x541da0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1378186,15 +1378186,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54e3b0 <__cxa_atexit@plt+0x541e34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #1073741860 @ 0x40000024 │ │ │ │ + cmneq r4, #1073741876 @ 0x40000034 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ biceq r8, r1, #124, 24 @ 0x7c00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54e3dc <__cxa_atexit@plt+0x541e60> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r8, #180, 2 @ 0x2d │ │ │ │ @@ -1378324,15 +1378324,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54e5d8 <__cxa_atexit@plt+0x54205c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #696 @ 0x2b8 │ │ │ │ + cmneq r4, #952 @ 0x3b8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r8, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54e610 <__cxa_atexit@plt+0x542094> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1378375,15 +1378375,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54e6a4 <__cxa_atexit@plt+0x542128> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #64, 30 @ 0x100 │ │ │ │ + cmneq r4, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ biceq r8, r1, #140, 18 @ 0x230000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54e6d0 <__cxa_atexit@plt+0x542154> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r8, #192, 28 @ 0xc00 │ │ │ │ @@ -1378513,15 +1378513,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54e8cc <__cxa_atexit@plt+0x542350> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #5952 @ 0x1740 │ │ │ │ + cmneq r4, #10048 @ 0x2740 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r8, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54e904 <__cxa_atexit@plt+0x542388> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1378564,15 +1378564,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54e998 <__cxa_atexit@plt+0x54241c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #61184 @ 0xef00 │ │ │ │ + cmneq r4, #3008 @ 0xbc0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ biceq r8, r1, #156, 12 @ 0x9c00000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54e9c4 <__cxa_atexit@plt+0x542448> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r8, #204, 22 @ 0x33000 │ │ │ │ @@ -1378806,15 +1378806,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54ed60 <__cxa_atexit@plt+0x5427e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq r4, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r8, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54ed98 <__cxa_atexit@plt+0x54281c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1378867,15 +1378867,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54ee54 <__cxa_atexit@plt+0x5428d8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #14024704 @ 0xd60000 │ │ │ │ + cmneq r4, #360448 @ 0x58000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ biceq r7, r1, #168, 16 @ 0xa80000 │ │ │ │ biceq r8, r1, #248, 2 @ 0x3e │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54ee88 <__cxa_atexit@plt+0x54290c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1379111,15 +1379111,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54f224 <__cxa_atexit@plt+0x542ca8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #314572800 @ 0x12c00000 │ │ │ │ + cmneq r4, #583008256 @ 0x22c00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r8, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54f25c <__cxa_atexit@plt+0x542ce0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1379168,15 +1379168,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54f308 <__cxa_atexit@plt+0x542d8c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #-989855744 @ 0xc5000000 │ │ │ │ + cmneq r4, #20971520 @ 0x1400000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ biceq r7, r1, #72, 26 @ 0x1200 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54f338 <__cxa_atexit@plt+0x542dbc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1379411,15 +1379411,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 54f6d4 <__cxa_atexit@plt+0x543158> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #-2147483633 @ 0x8000000f │ │ │ │ + cmneq r4, #-2147483617 @ 0x8000001f │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r8, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 54f70c <__cxa_atexit@plt+0x543190> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1379472,15 +1379472,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54f7c8 <__cxa_atexit@plt+0x54324c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #168 @ 0xa8 │ │ │ │ + cmneq r4, #232 @ 0xe8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ biceq r7, r1, #144, 10 @ 0x24000000 │ │ │ │ biceq r7, r1, #132, 16 @ 0x840000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54f7fc <__cxa_atexit@plt+0x543280> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1379801,15 +1379801,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54fcec <__cxa_atexit@plt+0x543770> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #218112 @ 0x35400 │ │ │ │ + cmneq r4, #5376 @ 0x1500 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r7, r1, #92, 6 @ 0x70000001 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54fd18 <__cxa_atexit@plt+0x54379c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r8, #8, 16 @ 0x80000 │ │ │ │ @@ -1379845,15 +1379845,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 54fda4 <__cxa_atexit@plt+0x543828> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #222208 @ 0x36400 │ │ │ │ + cmneq r4, #6400 @ 0x1900 │ │ │ │ biceq r6, r1, #136, 2 @ 0x22 │ │ │ │ biceq r6, r1, #84, 16 @ 0x540000 │ │ │ │ orrseq r0, r8, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1379931,15 +1379931,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 54fef4 <__cxa_atexit@plt+0x543978> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #126976 @ 0x1f000 │ │ │ │ + cmneq r4, #389120 @ 0x5f000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ biceq r6, r1, #228, 26 @ 0x3900 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 54ff24 <__cxa_atexit@plt+0x5439a8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1379976,15 +1379976,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 54ffb0 <__cxa_atexit@plt+0x543a34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #135168 @ 0x21000 │ │ │ │ + cmneq r4, #397312 @ 0x61000 │ │ │ │ biceq r5, r1, #124, 30 @ 0x1f0 │ │ │ │ biceq r6, r1, #72, 12 @ 0x4800000 │ │ │ │ orrseq r0, r8, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1380062,15 +1380062,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 550100 <__cxa_atexit@plt+0x543b84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #6750208 @ 0x670000 │ │ │ │ + cmneq r4, #10944512 @ 0xa70000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ biceq r6, r1, #216, 22 @ 0x36000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 550130 <__cxa_atexit@plt+0x543bb4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1380148,15 +1380148,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 550258 <__cxa_atexit@plt+0x543cdc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #25952256 @ 0x18c0000 │ │ │ │ + cmneq r4, #42729472 @ 0x28c0000 │ │ │ │ biceq r5, r1, #240, 24 @ 0xf000 │ │ │ │ orrseq pc, r7, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5502c4 <__cxa_atexit@plt+0x543d48> │ │ │ │ @@ -1380456,15 +1380456,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 550728 <__cxa_atexit@plt+0x5441ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #-1207959552 @ 0xb8000000 │ │ │ │ + cmneq r4, #-1207959551 @ 0xb8000001 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ biceq r6, r1, #64, 18 @ 0x100000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 550758 <__cxa_atexit@plt+0x5441dc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1381094,15 +1381094,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 551120 <__cxa_atexit@plt+0x544ba4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #2211840 @ 0x21c000 │ │ │ │ + cmneq r4, #3260416 @ 0x31c000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq r4, r1, #116, 28 @ 0x740 │ │ │ │ biceq r4, r1, #104, 28 @ 0x680 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 551154 <__cxa_atexit@plt+0x544bd8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1381197,15 +1381197,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5512bc <__cxa_atexit@plt+0x544d40> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #60, 16 @ 0x3c0000 │ │ │ │ + cmneq r4, #124, 16 @ 0x7c0000 │ │ │ │ biceq r4, r1, #212, 24 @ 0xd400 │ │ │ │ biceq r4, r1, #204, 24 @ 0xcc00 │ │ │ │ biceq r4, r1, #180, 24 @ 0xb400 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5512ec <__cxa_atexit@plt+0x544d70> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1381467,15 +1381467,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5516f4 <__cxa_atexit@plt+0x545178> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #1426063360 @ 0x55000000 │ │ │ │ + cmneq r4, #-1795162112 @ 0x95000000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ biceq r5, r1, #132, 18 @ 0x210000 │ │ │ │ biceq r4, r1, #248, 28 @ 0xf80 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 551728 <__cxa_atexit@plt+0x5451ac> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1381742,15 +1381742,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 551b40 <__cxa_atexit@plt+0x5455c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #78 @ 0x4e │ │ │ │ + cmneq r4, #142 @ 0x8e │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r8, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 551b78 <__cxa_atexit@plt+0x5455fc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1381794,15 +1381794,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 551c10 <__cxa_atexit@plt+0x545694> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #220, 30 @ 0x370 │ │ │ │ + cmneq r4, #28 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ biceq r4, r1, #100, 24 @ 0x6400 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 551c3c <__cxa_atexit@plt+0x5456c0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r8, #84, 18 @ 0x150000 │ │ │ │ @@ -1381874,15 +1381874,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 551d50 <__cxa_atexit@plt+0x5457d4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r4, #3792 @ 0xed0 │ │ │ │ + cmneq r4, #45, 30 @ 0xb4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 551d98 <__cxa_atexit@plt+0x54581c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1382047,15 +1382047,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 552004 <__cxa_atexit@plt+0x545a88> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r4, #56832 @ 0xde00 │ │ │ │ + cmneq r4, #1920 @ 0x780 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 55204c <__cxa_atexit@plt+0x545ad0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1382465,15 +1382465,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55268c <__cxa_atexit@plt+0x546110> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #236, 12 @ 0xec00000 │ │ │ │ + cmneq r4, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r0, r8, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5526c4 <__cxa_atexit@plt+0x546148> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1382520,15 +1382520,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 552768 <__cxa_atexit@plt+0x5461ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #116391936 @ 0x6f00000 │ │ │ │ + cmneq r4, #183500800 @ 0xaf00000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ biceq r3, r1, #132, 30 @ 0x210 │ │ │ │ biceq r4, r1, #176, 14 @ 0x2c00000 │ │ │ │ orrseq r0, r8, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1382746,15 +1382746,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 552af0 <__cxa_atexit@plt+0x546574> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #-1275068416 @ 0xb4000000 │ │ │ │ + cmneq r4, #-1275068415 @ 0xb4000001 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r7, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 552b28 <__cxa_atexit@plt+0x5465ac> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1382803,15 +1382803,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 552bd4 <__cxa_atexit@plt+0x546658> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #1879048202 @ 0x7000000a │ │ │ │ + cmneq r4, #1879048206 @ 0x7000000e │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq r3, r1, #160, 6 @ 0x80000002 │ │ │ │ biceq r3, r1, #28, 8 @ 0x1c000000 │ │ │ │ biceq r4, r1, #200 @ 0xc8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 552c08 <__cxa_atexit@plt+0x54668c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1383135,15 +1383135,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 553104 <__cxa_atexit@plt+0x546b88> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #188, 26 @ 0x2f00 │ │ │ │ + cmneq r4, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq pc, r7, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55313c <__cxa_atexit@plt+0x546bc0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1383190,15 +1383190,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5531e0 <__cxa_atexit@plt+0x546c64> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #4032 @ 0xfc0 │ │ │ │ + cmneq r4, #8128 @ 0x1fc0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ biceq r3, r1, #12, 10 @ 0x3000000 │ │ │ │ biceq r3, r1, #56, 26 @ 0xe00 │ │ │ │ orrseq pc, r7, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1383598,15 +1383598,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 553840 <__cxa_atexit@plt+0x5472c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #9699328 @ 0x940000 │ │ │ │ + cmneq r4, #26476544 @ 0x1940000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq pc, r7, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 553878 <__cxa_atexit@plt+0x5472fc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1383653,15 +1383653,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55391c <__cxa_atexit@plt+0x5473a0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #168, 12 @ 0xa800000 │ │ │ │ + cmneq r4, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ biceq r2, r1, #208, 26 @ 0x3400 │ │ │ │ biceq r3, r1, #252, 10 @ 0x3f000000 │ │ │ │ orrseq pc, r7, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1384015,15 +1384015,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 553ec4 <__cxa_atexit@plt+0x547948> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #-2147483628 @ 0x80000014 │ │ │ │ + cmneq r4, #-2147483612 @ 0x80000024 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ biceq r2, r1, #228, 2 @ 0x39 │ │ │ │ biceq r3, r1, #84 @ 0x54 │ │ │ │ orrseq pc, r7, #192 @ 0xc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ @@ -1384377,15 +1384377,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55446c <__cxa_atexit@plt+0x547ef0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #259072 @ 0x3f400 │ │ │ │ + cmneq r4, #15616 @ 0x3d00 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ biceq r2, r1, #136, 2 @ 0x22 │ │ │ │ biceq r2, r1, #232, 22 @ 0x3a000 │ │ │ │ orrseq lr, r7, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -1384542,15 +1384542,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 554700 <__cxa_atexit@plt+0x548184> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #3063808 @ 0x2ec000 │ │ │ │ + cmneq r4, #4112384 @ 0x3ec000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r2, r1, #160, 16 @ 0xa00000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55472c <__cxa_atexit@plt+0x5481b0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq lr, r7, #244, 26 @ 0x3d00 │ │ │ │ @@ -1384644,15 +1384644,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 554898 <__cxa_atexit@plt+0x54831c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #7667712 @ 0x750000 │ │ │ │ + cmneq r4, #11862016 @ 0xb50000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r2, r1, #12, 14 @ 0x300000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5548c4 <__cxa_atexit@plt+0x548348> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq lr, r7, #92, 24 @ 0x5c00 │ │ │ │ @@ -1384746,15 +1384746,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 554a30 <__cxa_atexit@plt+0x5484b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #12320768 @ 0xbc0000 │ │ │ │ + cmneq r4, #29097984 @ 0x1bc0000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r2, r1, #120, 10 @ 0x1e000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 554a5c <__cxa_atexit@plt+0x5484e0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq lr, r7, #196, 20 @ 0xc4000 │ │ │ │ @@ -1384831,15 +1384831,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 554b84 <__cxa_atexit@plt+0x548608> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #47185920 @ 0x2d00000 │ │ │ │ + cmneq r4, #114294784 @ 0x6d00000 │ │ │ │ biceq r1, r1, #196, 6 @ 0x10000003 │ │ │ │ orrseq fp, r7, #24, 10 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 554bf0 <__cxa_atexit@plt+0x548674> │ │ │ │ @@ -1385000,15 +1385000,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 554e28 <__cxa_atexit@plt+0x5488ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r4, #100, 8 @ 0x64000000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r2, r1, #132, 2 @ 0x21 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 554e54 <__cxa_atexit@plt+0x5488d8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq lr, r7, #204, 12 @ 0xcc00000 │ │ │ │ @@ -1385171,15 +1385171,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5550d4 <__cxa_atexit@plt+0x548b58> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #-2147483598 @ 0x80000032 │ │ │ │ + cmneq r4, #-1610612736 @ 0xa0000000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq r0, r1, #192, 28 @ 0xc00 │ │ │ │ biceq r0, r1, #180, 28 @ 0xb40 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 555108 <__cxa_atexit@plt+0x548b8c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1385314,15 +1385314,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 555310 <__cxa_atexit@plt+0x548d94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #892 @ 0x37c │ │ │ │ + cmneq r4, #31 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ biceq r0, r1, #132, 24 @ 0x8400 │ │ │ │ biceq r0, r1, #120, 24 @ 0x7800 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 555344 <__cxa_atexit@plt+0x548dc8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1385639,15 +1385639,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 555824 <__cxa_atexit@plt+0x5492a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #28, 22 @ 0x7000 │ │ │ │ + cmneq r4, #92, 22 @ 0x17000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ biceq r1, r1, #84, 16 @ 0x540000 │ │ │ │ biceq r0, r1, #200, 26 @ 0x3200 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 555858 <__cxa_atexit@plt+0x5492dc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1385943,15 +1385943,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 555ce4 <__cxa_atexit@plt+0x549768> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #168820736 @ 0xa100000 │ │ │ │ + cmneq r4, #235929600 @ 0xe100000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r7, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 555d1c <__cxa_atexit@plt+0x5497a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1385990,15 +1385990,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 555da0 <__cxa_atexit@plt+0x549824> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #70254592 @ 0x4300000 │ │ │ │ + cmneq r4, #137363456 @ 0x8300000 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ biceq r1, r1, #28, 4 @ 0xc0000001 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 555dcc <__cxa_atexit@plt+0x549850> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r7, #196, 14 @ 0x3100000 │ │ │ │ @@ -1386190,15 +1386190,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5560c0 <__cxa_atexit@plt+0x549b44> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq r4, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r7, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5560f8 <__cxa_atexit@plt+0x549b7c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1386237,15 +1386237,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55617c <__cxa_atexit@plt+0x549c00> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #671088640 @ 0x28000000 │ │ │ │ + cmneq r4, #671088641 @ 0x28000001 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ biceq r0, r1, #64, 28 @ 0x400 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5561a8 <__cxa_atexit@plt+0x549c2c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r7, #232, 6 @ 0xa0000003 │ │ │ │ @@ -1386485,15 +1386485,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55655c <__cxa_atexit@plt+0x549fe0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #444 @ 0x1bc │ │ │ │ + cmneq r4, #700 @ 0x2bc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r7, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 556594 <__cxa_atexit@plt+0x54a018> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1386541,15 +1386541,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55663c <__cxa_atexit@plt+0x54a0c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #3792 @ 0xed0 │ │ │ │ + cmneq r4, #45, 30 @ 0xb4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ biceq r0, r1, #140 @ 0x8c │ │ │ │ biceq r0, r1, #148, 18 @ 0x250000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 556670 <__cxa_atexit@plt+0x54a0f4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1386681,15 +1386681,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55686c <__cxa_atexit@plt+0x54a2f0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #2, 26 @ 0x80 │ │ │ │ + cmneq r4, #4224 @ 0x1080 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r7, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5568a4 <__cxa_atexit@plt+0x54a328> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1386727,15 +1386727,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 556924 <__cxa_atexit@plt+0x54a3a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #168, 24 @ 0xa800 │ │ │ │ + cmneq r4, #232, 24 @ 0xe800 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq r0, r1, #176, 12 @ 0xb000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 556950 <__cxa_atexit@plt+0x54a3d4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r7, #80, 24 @ 0x5000 │ │ │ │ @@ -1386948,15 +1386948,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 556c98 <__cxa_atexit@plt+0x54a71c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #1982464 @ 0x1e4000 │ │ │ │ + cmneq r4, #3031040 @ 0x2e4000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r7, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 556cd0 <__cxa_atexit@plt+0x54a754> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1387004,15 +1387004,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 556d78 <__cxa_atexit@plt+0x54a7fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #16187392 @ 0xf70000 │ │ │ │ + cmneq r4, #901120 @ 0xdc000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ biceq pc, r0, #172, 30 @ 0x2b0 │ │ │ │ biceq r0, r1, #88, 4 @ 0x80000005 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 556dac <__cxa_atexit@plt+0x54a830> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1387144,15 +1387144,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 556fa8 <__cxa_atexit@plt+0x54aa2c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #12, 14 @ 0x300000 │ │ │ │ + cmneq r4, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r7, #4, 30 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 556fe0 <__cxa_atexit@plt+0x54aa64> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1387190,15 +1387190,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 557060 <__cxa_atexit@plt+0x54aae4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #186646528 @ 0xb200000 │ │ │ │ + cmneq r4, #253755392 @ 0xf200000 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq pc, r0, #120, 30 @ 0x1e0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55708c <__cxa_atexit@plt+0x54ab10> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r7, #20, 10 @ 0x5000000 │ │ │ │ @@ -1387332,15 +1387332,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 557298 <__cxa_atexit@plt+0x54ad1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #-1090519040 @ 0xbf000000 │ │ │ │ + cmneq r4, #-16777216 @ 0xff000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r7, #0, 24 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5572d0 <__cxa_atexit@plt+0x54ad54> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1387364,15 +1387364,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 557318 <__cxa_atexit@plt+0x54ad9c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #-1862270976 @ 0x91000000 │ │ │ │ + cmneq r4, #-788529152 @ 0xd1000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r7, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 557350 <__cxa_atexit@plt+0x54add4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1387412,15 +1387412,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5573d8 <__cxa_atexit@plt+0x54ae5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #771751936 @ 0x2e000000 │ │ │ │ + cmneq r4, #1845493760 @ 0x6e000000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ biceq pc, r0, #4, 24 @ 0x400 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 557404 <__cxa_atexit@plt+0x54ae88> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r7, #140, 2 @ 0x23 │ │ │ │ @@ -1387550,15 +1387550,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 557600 <__cxa_atexit@plt+0x54b084> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #-1342177276 @ 0xb0000004 │ │ │ │ + cmneq r4, #-1342177272 @ 0xb0000008 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r7, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 557638 <__cxa_atexit@plt+0x54b0bc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1387596,15 +1387596,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5576b8 <__cxa_atexit@plt+0x54b13c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #1073741884 @ 0x4000003c │ │ │ │ + cmneq r4, #268435459 @ 0x10000003 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ biceq pc, r0, #40, 18 @ 0xa0000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5576e4 <__cxa_atexit@plt+0x54b168> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq fp, r7, #188, 28 @ 0xbc0 │ │ │ │ @@ -1387866,15 +1387866,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 557af0 <__cxa_atexit@plt+0x54b574> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #10, 28 @ 0xa0 │ │ │ │ + cmneq r4, #1184 @ 0x4a0 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ biceq pc, r0, #120, 10 @ 0x1e000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 557b20 <__cxa_atexit@plt+0x54b5a4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1388725,15 +1388725,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55885c <__cxa_atexit@plt+0x54c2e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #227 @ 0xe3 │ │ │ │ + cmneq r4, #-1073741816 @ 0xc0000008 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sl, r7, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 558894 <__cxa_atexit@plt+0x54c318> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1388778,15 +1388778,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 558930 <__cxa_atexit@plt+0x54c3b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #109 @ 0x6d │ │ │ │ + cmneq r4, #173 @ 0xad │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ biceq lr, r0, #244, 12 @ 0xf400000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55895c <__cxa_atexit@plt+0x54c3e0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r7, #36, 24 @ 0x2400 │ │ │ │ @@ -1389298,15 +1389298,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 559150 <__cxa_atexit@plt+0x54cbd4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #9568256 @ 0x920000 │ │ │ │ + cmneq r4, #13762560 @ 0xd20000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r9, r7, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 559188 <__cxa_atexit@plt+0x54cc0c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1389351,15 +1389351,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 559224 <__cxa_atexit@plt+0x54cca8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq r4, #92, 16 @ 0x5c0000 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ biceq sp, r0, #0, 28 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 559250 <__cxa_atexit@plt+0x54ccd4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r7, #48, 6 @ 0xc0000000 │ │ │ │ @@ -1389648,15 +1389648,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5596c8 <__cxa_atexit@plt+0x54d14c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #603979779 @ 0x24000003 │ │ │ │ + cmneq r4, #150994944 @ 0x9000000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ biceq ip, r0, #44, 30 @ 0xb0 │ │ │ │ biceq sp, r0, #140, 18 @ 0x230000 │ │ │ │ orrseq r9, r7, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -1390160,15 +1390160,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 559ec8 <__cxa_atexit@plt+0x54d94c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r4, #6912 @ 0x1b00 │ │ │ │ + cmneq r4, #23296 @ 0x5b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 559f10 <__cxa_atexit@plt+0x54d994> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1390363,15 +1390363,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55a1f4 <__cxa_atexit@plt+0x54dc78> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #2441216 @ 0x254000 │ │ │ │ + cmneq r4, #3489792 @ 0x354000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq fp, r0, #56, 28 @ 0x380 │ │ │ │ biceq ip, r0, #36, 28 @ 0x240 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55a224 <__cxa_atexit@plt+0x54dca8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1390449,15 +1390449,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55a34c <__cxa_atexit@plt+0x54ddd0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #9371648 @ 0x8f0000 │ │ │ │ + cmneq r4, #13565952 @ 0xcf0000 │ │ │ │ biceq fp, r0, #252, 22 @ 0x3f000 │ │ │ │ orrseq r5, r7, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 55a38c <__cxa_atexit@plt+0x54de10> │ │ │ │ @@ -1390646,15 +1390646,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55a660 <__cxa_atexit@plt+0x54e0e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #28311552 @ 0x1b00000 │ │ │ │ + cmneq r4, #95420416 @ 0x5b00000 │ │ │ │ biceq fp, r0, #232, 16 @ 0xe80000 │ │ │ │ orrseq r5, r7, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 55a6a0 <__cxa_atexit@plt+0x54e124> │ │ │ │ @@ -1390915,15 +1390915,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55aa94 <__cxa_atexit@plt+0x54e518> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #-1610612729 @ 0xa0000007 │ │ │ │ + cmneq r4, #-1610612725 @ 0xa000000b │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r7, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55aacc <__cxa_atexit@plt+0x54e550> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1390971,15 +1390971,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55ab74 <__cxa_atexit@plt+0x54e5f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #248, 2 @ 0x3e │ │ │ │ + cmneq r4, #56, 4 @ 0x80000003 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ biceq ip, r0, #84 @ 0x54 │ │ │ │ biceq fp, r0, #120, 20 @ 0x78000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55aba8 <__cxa_atexit@plt+0x54e62c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1391130,15 +1391130,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55adf0 <__cxa_atexit@plt+0x54e874> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #772 @ 0x304 │ │ │ │ + cmneq r4, #1 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r7, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55ae28 <__cxa_atexit@plt+0x54e8ac> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1391186,15 +1391186,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55aed0 <__cxa_atexit@plt+0x54e954> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #63, 30 @ 0xfc │ │ │ │ + cmneq r4, #508 @ 0x1fc │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ biceq fp, r0, #244, 24 @ 0xf400 │ │ │ │ biceq fp, r0, #28, 14 @ 0x700000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55af04 <__cxa_atexit@plt+0x54e988> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1391398,15 +1391398,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55b220 <__cxa_atexit@plt+0x54eca4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #52, 24 @ 0x3400 │ │ │ │ + cmneq r4, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r7, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55b258 <__cxa_atexit@plt+0x54ecdc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1391430,15 +1391430,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55b2a0 <__cxa_atexit@plt+0x54ed24> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #1536 @ 0x600 │ │ │ │ + cmneq r4, #17920 @ 0x4600 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r7, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55b2d8 <__cxa_atexit@plt+0x54ed5c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1391492,15 +1391492,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55b398 <__cxa_atexit@plt+0x54ee1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #109568 @ 0x1ac00 │ │ │ │ + cmneq r4, #175104 @ 0x2ac00 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ biceq fp, r0, #172, 24 @ 0xac00 │ │ │ │ biceq fp, r0, #156, 24 @ 0x9c00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55b3c8 <__cxa_atexit@plt+0x54ee4c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1391630,15 +1391630,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55b5c0 <__cxa_atexit@plt+0x54f044> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #136, 18 @ 0x220000 │ │ │ │ + cmneq r4, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r7, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55b5f8 <__cxa_atexit@plt+0x54f07c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1391681,15 +1391681,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55b68c <__cxa_atexit@plt+0x54f110> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #425984 @ 0x68000 │ │ │ │ + cmneq r4, #1474560 @ 0x168000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ biceq fp, r0, #160, 18 @ 0x280000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55b6b8 <__cxa_atexit@plt+0x54f13c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r7, r7, #216, 28 @ 0xd80 │ │ │ │ @@ -1391819,15 +1391819,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55b8b4 <__cxa_atexit@plt+0x54f338> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #14417920 @ 0xdc0000 │ │ │ │ + cmneq r4, #31195136 @ 0x1dc0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r7, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55b8ec <__cxa_atexit@plt+0x54f370> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1391870,15 +1391870,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55b980 <__cxa_atexit@plt+0x54f404> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #210763776 @ 0xc900000 │ │ │ │ + cmneq r4, #2359296 @ 0x240000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ biceq fp, r0, #176, 12 @ 0xb000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55b9ac <__cxa_atexit@plt+0x54f430> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r7, r7, #228, 22 @ 0x39000 │ │ │ │ @@ -1392008,15 +1392008,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55bba8 <__cxa_atexit@plt+0x54f62c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #-436207616 @ 0xe6000000 │ │ │ │ + cmneq r4, #159383552 @ 0x9800000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r7, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55bbe0 <__cxa_atexit@plt+0x54f664> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1392059,15 +1392059,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55bc74 <__cxa_atexit@plt+0x54f6f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #120, 8 @ 0x78000000 │ │ │ │ + cmneq r4, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ biceq fp, r0, #192, 6 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55bca0 <__cxa_atexit@plt+0x54f724> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r7, r7, #240, 16 @ 0xf00000 │ │ │ │ @@ -1392301,15 +1392301,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55c03c <__cxa_atexit@plt+0x54fac0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #245 @ 0xf5 │ │ │ │ + cmneq r4, #1073741837 @ 0x4000000d │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r7, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55c074 <__cxa_atexit@plt+0x54faf8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1392362,15 +1392362,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55c130 <__cxa_atexit@plt+0x54fbb4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #95 @ 0x5f │ │ │ │ + cmneq r4, #159 @ 0x9f │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ biceq sl, r0, #204, 10 @ 0x33000000 │ │ │ │ biceq sl, r0, #28, 30 @ 0x70 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55c164 <__cxa_atexit@plt+0x54fbe8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1392606,15 +1392606,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55c500 <__cxa_atexit@plt+0x54ff84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #212, 24 @ 0xd400 │ │ │ │ + cmneq r4, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r7, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55c538 <__cxa_atexit@plt+0x54ffbc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1392663,15 +1392663,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55c5e4 <__cxa_atexit@plt+0x550068> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #19968 @ 0x4e00 │ │ │ │ + cmneq r4, #36352 @ 0x8e00 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ biceq sl, r0, #108, 20 @ 0x6c000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55c614 <__cxa_atexit@plt+0x550098> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1392906,15 +1392906,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55c9b0 <__cxa_atexit@plt+0x550434> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r4, #13041664 @ 0xc70000 │ │ │ │ + cmneq r4, #114688 @ 0x1c000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r7, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55c9e8 <__cxa_atexit@plt+0x55046c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1392967,15 +1392967,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55caa4 <__cxa_atexit@plt+0x550528> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #3211264 @ 0x310000 │ │ │ │ + cmneq r4, #7405568 @ 0x710000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ biceq sl, r0, #180, 4 @ 0x4000000b │ │ │ │ biceq sl, r0, #168, 10 @ 0x2a000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55cad8 <__cxa_atexit@plt+0x55055c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1393308,15 +1393308,15 @@ │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ biceq sl, r0, #72 @ 0x48 │ │ │ │ - cmneq r4, #-1207959551 @ 0xb8000001 │ │ │ │ + cmneq r4, #-1207959550 @ 0xb8000002 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55d01c <__cxa_atexit@plt+0x550aa0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r7, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1394204,15 +1394204,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 55ddf8 <__cxa_atexit@plt+0x55187c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r3, #116, 10 @ p-variant is OBSOLETE @ 0x1d000000 │ │ │ │ + cmnpeq r3, #180, 10 @ p-variant is OBSOLETE @ 0x2d000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r7, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 55de30 <__cxa_atexit@plt+0x5518b4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1394285,15 +1394285,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55df3c <__cxa_atexit@plt+0x5519c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #92 @ 0x5c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r3, #-1912602624 @ p-variant is OBSOLETE @ 0x8e000000 │ │ │ │ + cmnpeq r3, #-838860800 @ p-variant is OBSOLETE @ 0xce000000 │ │ │ │ biceq r8, r0, #164 @ 0xa4 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ biceq r8, r0, #156, 10 @ 0x27000000 │ │ │ │ biceq r9, r0, #16, 2 │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ biceq r8, r0, #28 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1394390,15 +1394390,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55e0e0 <__cxa_atexit@plt+0x551b64> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r3, #-335544320 @ p-variant is OBSOLETE @ 0xec000000 │ │ │ │ + cmnpeq r3, #-335544319 @ p-variant is OBSOLETE @ 0xec000001 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r8, r0, #128, 30 @ 0x200 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55e10c <__cxa_atexit@plt+0x551b90> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r7, #20, 8 @ 0x14000000 │ │ │ │ @@ -1394491,15 +1394491,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55e274 <__cxa_atexit@plt+0x551cf8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r3, #1073741886 @ p-variant is OBSOLETE @ 0x4000003e │ │ │ │ + cmnpeq r3, #-1879048189 @ p-variant is OBSOLETE @ 0x90000003 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r8, r0, #240, 26 @ 0x3c00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55e2a0 <__cxa_atexit@plt+0x551d24> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r7, #128, 4 │ │ │ │ @@ -1394592,15 +1394592,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55e408 <__cxa_atexit@plt+0x551e8c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r3, #183 @ p-variant is OBSOLETE @ 0xb7 │ │ │ │ + cmnpeq r3, #247 @ p-variant is OBSOLETE @ 0xf7 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ biceq r8, r0, #96, 24 @ 0x6000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 55e434 <__cxa_atexit@plt+0x551eb8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r7, #236 @ 0xec │ │ │ │ @@ -1394791,15 +1394791,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55e724 <__cxa_atexit@plt+0x5521a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #15168 @ 0x3b40 │ │ │ │ + cmneq r3, #720 @ 0x2d0 │ │ │ │ biceq r7, r0, #36, 16 @ 0x240000 │ │ │ │ orrseq r1, r7, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 55e764 <__cxa_atexit@plt+0x5521e8> │ │ │ │ @@ -1395032,15 +1395032,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55eae8 <__cxa_atexit@plt+0x55256c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #196, 20 @ 0xc4000 │ │ │ │ + cmneq r3, #4, 22 @ 0x1000 │ │ │ │ biceq r7, r0, #96, 8 @ 0x60000000 │ │ │ │ orrseq r1, r7, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 55eb54 <__cxa_atexit@plt+0x5525d8> │ │ │ │ @@ -1395401,15 +1395401,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55f0ac <__cxa_atexit@plt+0x552b30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #645922816 @ 0x26800000 │ │ │ │ + cmneq r3, #914358272 @ 0x36800000 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ biceq r6, r0, #240, 30 @ 0x3c0 │ │ │ │ biceq r7, r0, #172, 26 @ 0x2b00 │ │ │ │ orrseq r3, r7, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1395718,15 +1395718,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55f5a0 <__cxa_atexit@plt+0x553024> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #248 @ 0xf8 │ │ │ │ + cmneq r3, #56, 2 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ biceq r6, r0, #228, 20 @ 0xe4000 │ │ │ │ biceq r7, r0, #184, 16 @ 0xb80000 │ │ │ │ orrseq r3, r7, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1396020,15 +1396020,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55fa58 <__cxa_atexit@plt+0x5534dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #37376 @ 0x9200 │ │ │ │ + cmneq r3, #53760 @ 0xd200 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ biceq r6, r0, #44, 12 @ 0x2c00000 │ │ │ │ biceq r7, r0, #0, 8 │ │ │ │ orrseq r3, r7, #32, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1396255,15 +1396255,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 55fe04 <__cxa_atexit@plt+0x553888> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #56, 18 @ 0xe0000 │ │ │ │ + cmneq r3, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ biceq r6, r0, #128, 4 │ │ │ │ biceq r7, r0, #84 @ 0x54 │ │ │ │ orrseq r2, r7, #64, 28 @ 0x400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1397820,15 +1397820,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 561678 <__cxa_atexit@plt+0x5550fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #-2147483646 @ 0x80000002 │ │ │ │ + cmneq r3, #-2147483630 @ 0x80000012 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r7, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5616b0 <__cxa_atexit@plt+0x555134> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1397923,15 +1397923,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 561814 <__cxa_atexit@plt+0x555298> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #204, 30 @ 0x330 │ │ │ │ + cmneq r3, #12 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ biceq r5, r0, #216, 16 @ 0xd80000 │ │ │ │ biceq r5, r0, #68, 18 @ 0x110000 │ │ │ │ biceq r4, r0, #0, 18 │ │ │ │ biceq r4, r0, #232, 14 @ 0x3a00000 │ │ │ │ biceq r5, r0, #216, 12 @ 0xd800000 │ │ │ │ biceq r5, r0, #140 @ 0x8c │ │ │ │ @@ -1398418,15 +1398418,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 561fd0 <__cxa_atexit@plt+0x555a54> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #5570560 @ 0x550000 │ │ │ │ + cmneq r3, #9764864 @ 0x950000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r0, r7, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 562008 <__cxa_atexit@plt+0x555a8c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1398476,15 +1398476,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5620b8 <__cxa_atexit@plt+0x555b3c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #53215232 @ 0x32c0000 │ │ │ │ + cmneq r3, #720896 @ 0xb0000 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ biceq r3, r0, #228, 30 @ 0x390 │ │ │ │ biceq r4, r0, #160, 26 @ 0x2800 │ │ │ │ orrseq r0, r7, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1398659,15 +1398659,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 562398 <__cxa_atexit@plt+0x555e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92912c <__cxa_atexit@plt+0x91cbb0> │ │ │ │ ldr r8, [pc, #8] @ 562394 <__cxa_atexit@plt+0x555e18> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #52, 10 @ 0xd000000 │ │ │ │ + cmneq r3, #116, 10 @ 0x1d000000 │ │ │ │ biceq r4, r0, #236, 24 @ 0xec00 │ │ │ │ orrseq r0, r7, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1398837,15 +1398837,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56265c <__cxa_atexit@plt+0x5560e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #-536870901 @ 0xe000000b │ │ │ │ + cmneq r3, #-536870897 @ 0xe000000f │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r0, r7, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 562694 <__cxa_atexit@plt+0x556118> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1398869,15 +1398869,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5626dc <__cxa_atexit@plt+0x556160> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #144, 4 │ │ │ │ + cmneq r3, #208, 4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r0, r7, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 562714 <__cxa_atexit@plt+0x556198> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1398904,15 +1398904,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 56276c <__cxa_atexit@plt+0x5561f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92912c <__cxa_atexit@plt+0x91cbb0> │ │ │ │ ldr r8, [pc, #8] @ 562768 <__cxa_atexit@plt+0x5561ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #1342177285 @ 0x50000005 │ │ │ │ + cmneq r3, #1342177289 @ 0x50000009 │ │ │ │ biceq r4, r0, #24, 18 @ 0x60000 │ │ │ │ orrseq r0, r7, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1399099,15 +1399099,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 562a74 <__cxa_atexit@plt+0x5564f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #664 @ 0x298 │ │ │ │ + cmneq r3, #920 @ 0x398 │ │ │ │ biceq r3, r0, #48, 10 @ 0xc000000 │ │ │ │ biceq r3, r0, #36, 10 @ 0x9000000 │ │ │ │ biceq r3, r0, #12, 10 @ 0x3000000 │ │ │ │ biceq r3, r0, #208, 10 @ 0x34000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 562aa8 <__cxa_atexit@plt+0x55652c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1399739,15 +1399739,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 563474 <__cxa_atexit@plt+0x556ef8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #985661440 @ 0x3ac00000 │ │ │ │ + cmneq r3, #45088768 @ 0x2b00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq pc, r6, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5634ac <__cxa_atexit@plt+0x556f30> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1399817,15 +1399817,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5635ac <__cxa_atexit@plt+0x557030> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #16, 10 @ 0x4000000 │ │ │ │ + cmneq r3, #80, 10 @ 0x14000000 │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ biceq r3, r0, #212, 20 @ 0xd4000 │ │ │ │ biceq r3, r0, #140, 12 @ 0x8c00000 │ │ │ │ biceq r3, r0, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1400087,15 +1400087,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5639ec <__cxa_atexit@plt+0x557470> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1073741838 @ 0x4000000e │ │ │ │ + cmneq r3, #1073741854 @ 0x4000001e │ │ │ │ biceq r2, r0, #64, 10 @ 0x10000000 │ │ │ │ biceq r2, r0, #12, 24 @ 0xc00 │ │ │ │ orrseq r0, r6, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1400107,15 +1400107,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 563a3c <__cxa_atexit@plt+0x5574c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #32, 2 │ │ │ │ + cmneq r3, #96, 2 │ │ │ │ biceq r2, r0, #240, 8 @ 0xf0000000 │ │ │ │ biceq r2, r0, #188, 22 @ 0x2f000 │ │ │ │ orrseq r0, r6, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1400127,15 +1400127,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 563a8c <__cxa_atexit@plt+0x557510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #245 @ 0xf5 │ │ │ │ + cmneq r3, #1073741837 @ 0x4000000d │ │ │ │ biceq r2, r0, #160, 8 @ 0xa0000000 │ │ │ │ biceq r2, r0, #108, 22 @ 0x1b000 │ │ │ │ orrseq r0, r6, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1400147,15 +1400147,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 563adc <__cxa_atexit@plt+0x557560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #212 @ 0xd4 │ │ │ │ + cmneq r3, #20, 2 │ │ │ │ biceq r2, r0, #80, 8 @ 0x50000000 │ │ │ │ biceq r2, r0, #28, 22 @ 0x7000 │ │ │ │ orrseq r0, r6, #76, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1400699,15 +1400699,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 564374 <__cxa_atexit@plt+0x557df8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #1900544 @ 0x1d0000 │ │ │ │ + cmneq r3, #6094848 @ 0x5d0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r6, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5643ac <__cxa_atexit@plt+0x557e30> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1400761,15 +1400761,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56446c <__cxa_atexit@plt+0x557ef0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #34340864 @ 0x20c0000 │ │ │ │ + cmneq r3, #51118080 @ 0x30c0000 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ biceq r2, r0, #216, 22 @ 0x36000 │ │ │ │ biceq r2, r0, #216, 8 @ 0xd8000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56449c <__cxa_atexit@plt+0x557f20> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1401014,15 +1401014,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 564860 <__cxa_atexit@plt+0x5582e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #212, 6 @ 0x50000003 │ │ │ │ + cmneq r3, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r6, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 564898 <__cxa_atexit@plt+0x55831c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1401078,15 +1401078,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 564960 <__cxa_atexit@plt+0x5583e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #-939524096 @ 0xc8000000 │ │ │ │ + cmneq r3, #-939524095 @ 0xc8000001 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ biceq r2, r0, #240, 12 @ 0xf000000 │ │ │ │ biceq r2, r0, #252, 8 @ 0xfc000000 │ │ │ │ biceq r1, r0, #228, 30 @ 0x390 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 564994 <__cxa_atexit@plt+0x558418> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1401332,15 +1401332,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 564d58 <__cxa_atexit@plt+0x5587dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #508 @ 0x1fc │ │ │ │ + cmneq r3, #764 @ 0x2fc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r6, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 564d90 <__cxa_atexit@plt+0x558814> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1401396,15 +1401396,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 564e58 <__cxa_atexit@plt+0x5588dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #3536 @ 0xdd0 │ │ │ │ + cmneq r3, #29, 30 @ 0x74 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ biceq r2, r0, #248, 2 @ 0x3e │ │ │ │ biceq r2, r0, #0 │ │ │ │ biceq r1, r0, #236, 20 @ 0xec000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 564e8c <__cxa_atexit@plt+0x558910> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1401839,15 +1401839,15 @@ │ │ │ │ ldr r7, [r3, #4] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #4] @ 565544 <__cxa_atexit@plt+0x558fc8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #3276800 @ 0x320000 │ │ │ │ + cmneq r3, #7471104 @ 0x720000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 565568 <__cxa_atexit@plt+0x558fec> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r6, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -1402100,15 +1402100,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 565958 <__cxa_atexit@plt+0x5593dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #128, 8 @ 0x80000000 │ │ │ │ + cmneq r3, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5659a0 <__cxa_atexit@plt+0x559424> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1402273,15 +1402273,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 565c0c <__cxa_atexit@plt+0x559690> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #536870919 @ 0x20000007 │ │ │ │ + cmneq r3, #536870923 @ 0x2000000b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 565c54 <__cxa_atexit@plt+0x5596d8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1402446,15 +1402446,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 565ec0 <__cxa_atexit@plt+0x559944> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #103 @ 0x67 │ │ │ │ + cmneq r3, #167 @ 0xa7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 565f08 <__cxa_atexit@plt+0x55998c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1402619,15 +1402619,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 566174 <__cxa_atexit@plt+0x559bf8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #92, 28 @ 0x5c0 │ │ │ │ + cmneq r3, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5661bc <__cxa_atexit@plt+0x559c40> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1402792,15 +1402792,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 566428 <__cxa_atexit@plt+0x559eac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #80, 24 @ 0x5000 │ │ │ │ + cmneq r3, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 566470 <__cxa_atexit@plt+0x559ef4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1402965,15 +1402965,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5666dc <__cxa_atexit@plt+0x55a160> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #274432 @ 0x43000 │ │ │ │ + cmneq r3, #536576 @ 0x83000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 566724 <__cxa_atexit@plt+0x55a1a8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1403138,15 +1403138,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 566990 <__cxa_atexit@plt+0x55a414> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #3473408 @ 0x350000 │ │ │ │ + cmneq r3, #7667712 @ 0x750000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5669d8 <__cxa_atexit@plt+0x55a45c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1403311,15 +1403311,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 566c44 <__cxa_atexit@plt+0x55a6c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #39845888 @ 0x2600000 │ │ │ │ + cmneq r3, #106954752 @ 0x6600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 566c8c <__cxa_atexit@plt+0x55a710> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1403484,15 +1403484,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 566ef8 <__cxa_atexit@plt+0x55a97c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #369098752 @ 0x16000000 │ │ │ │ + cmneq r3, #1442840576 @ 0x56000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 566f40 <__cxa_atexit@plt+0x55a9c4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1403657,15 +1403657,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5671ac <__cxa_atexit@plt+0x55ac30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r3, #1879048192 @ 0x70000000 │ │ │ │ + cmneq r3, #1879048196 @ 0x70000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5671f4 <__cxa_atexit@plt+0x55ac78> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1403835,15 +1403835,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 567474 <__cxa_atexit@plt+0x55aef8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #900 @ 0x384 │ │ │ │ + cmneq r3, #33 @ 0x21 │ │ │ │ @ instruction: 0x03bfead4 │ │ │ │ orrseq r8, r6, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5674e0 <__cxa_atexit@plt+0x55af64> │ │ │ │ @@ -1404231,15 +1404231,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 567aa4 <__cxa_atexit@plt+0x55b528> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #315392 @ 0x4d000 │ │ │ │ + cmneq r3, #577536 @ 0x8d000 │ │ │ │ @ instruction: 0x03bfe4a4 │ │ │ │ orrseq r8, r6, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 567b10 <__cxa_atexit@plt+0x55b594> │ │ │ │ @@ -1404382,15 +1404382,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 567d00 <__cxa_atexit@plt+0x55b784> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #140, 16 @ 0x8c0000 │ │ │ │ + cmneq r3, #204, 16 @ 0xcc0000 │ │ │ │ @ instruction: 0x03bfe248 │ │ │ │ orrseq r8, r6, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 567d6c <__cxa_atexit@plt+0x55b7f0> │ │ │ │ @@ -1404666,15 +1404666,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 568170 <__cxa_atexit@plt+0x55bbf4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #-1241513984 @ 0xb6000000 │ │ │ │ + cmneq r3, #-167772160 @ 0xf6000000 │ │ │ │ @ instruction: 0x03bfddd8 │ │ │ │ orrseq r7, r6, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5681dc <__cxa_atexit@plt+0x55bc60> │ │ │ │ @@ -1404817,15 +1404817,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5683cc <__cxa_atexit@plt+0x55be50> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #536870927 @ 0x2000000f │ │ │ │ + cmneq r3, #-939524096 @ 0xc8000000 │ │ │ │ @ instruction: 0x03bfdb7c │ │ │ │ orrseq r7, r6, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 568438 <__cxa_atexit@plt+0x55bebc> │ │ │ │ @@ -1405101,15 +1405101,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56883c <__cxa_atexit@plt+0x55c2c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #27, 30 @ 0x6c │ │ │ │ + cmneq r3, #364 @ 0x16c │ │ │ │ @ instruction: 0x03bfd70c │ │ │ │ orrseq r7, r6, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5688a8 <__cxa_atexit@plt+0x55c32c> │ │ │ │ @@ -1405252,15 +1405252,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 568a98 <__cxa_atexit@plt+0x55c51c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #5824 @ 0x16c0 │ │ │ │ + cmneq r3, #9920 @ 0x26c0 │ │ │ │ @ instruction: 0x03bfd4b0 │ │ │ │ orrseq r7, r6, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 568b04 <__cxa_atexit@plt+0x55c588> │ │ │ │ @@ -1405420,15 +1405420,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 568d38 <__cxa_atexit@plt+0x55c7bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #89088 @ 0x15c00 │ │ │ │ + cmneq r3, #154624 @ 0x25c00 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfe36c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 568d64 <__cxa_atexit@plt+0x55c7e8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r6, #188, 14 @ 0x2f00000 │ │ │ │ @@ -1405521,15 +1405521,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 568ecc <__cxa_atexit@plt+0x55c950> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #77824 @ 0x13000 │ │ │ │ + cmneq r3, #339968 @ 0x53000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfe1dc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 568ef8 <__cxa_atexit@plt+0x55c97c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r6, #40, 12 @ 0x2800000 │ │ │ │ @@ -1405622,15 +1405622,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 569060 <__cxa_atexit@plt+0x55cae4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #13565952 @ 0xcf0000 │ │ │ │ + cmneq r3, #245760 @ 0x3c000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfe04c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56908c <__cxa_atexit@plt+0x55cb10> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r6, #148, 8 @ 0x94000000 │ │ │ │ @@ -1405723,15 +1405723,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5691f4 <__cxa_atexit@plt+0x55cc78> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #36438016 @ 0x22c0000 │ │ │ │ + cmneq r3, #53215232 @ 0x32c0000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfde6c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 569220 <__cxa_atexit@plt+0x55cca4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r6, #0, 6 │ │ │ │ @@ -1405824,15 +1405824,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 569388 <__cxa_atexit@plt+0x55ce0c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #74448896 @ 0x4700000 │ │ │ │ + cmneq r3, #141557760 @ 0x8700000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfdd28 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5693b4 <__cxa_atexit@plt+0x55ce38> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r6, #108, 2 │ │ │ │ @@ -1405925,15 +1405925,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56951c <__cxa_atexit@plt+0x55cfa0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #12582912 @ 0xc00000 │ │ │ │ + cmneq r3, #281018368 @ 0x10c00000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfdb48 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 569548 <__cxa_atexit@plt+0x55cfcc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #216, 30 @ 0x360 │ │ │ │ @@ -1406026,15 +1406026,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5696b0 <__cxa_atexit@plt+0x55d134> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #-67108862 @ 0xfc000002 │ │ │ │ + cmneq r3, #-67108861 @ 0xfc000003 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfd9b8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5696dc <__cxa_atexit@plt+0x55d160> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #68, 28 @ 0x440 │ │ │ │ @@ -1406155,15 +1406155,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5698b4 <__cxa_atexit@plt+0x55d338> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #-1342177280 @ 0xb0000000 │ │ │ │ + cmneq r3, #-1342177276 @ 0xb0000004 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfd800 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5698e0 <__cxa_atexit@plt+0x55d364> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #64, 24 @ 0x4000 │ │ │ │ @@ -1406256,15 +1406256,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 569a48 <__cxa_atexit@plt+0x55d4cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #199 @ 0xc7 │ │ │ │ + cmneq r3, #-1073741823 @ 0xc0000001 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfd670 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 569a74 <__cxa_atexit@plt+0x55d4f8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #172, 20 @ 0xac000 │ │ │ │ @@ -1406357,15 +1406357,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 569bdc <__cxa_atexit@plt+0x55d660> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #524 @ 0x20c │ │ │ │ + cmneq r3, #780 @ 0x30c │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfd4e0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 569c08 <__cxa_atexit@plt+0x55d68c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #24, 18 @ 0x60000 │ │ │ │ @@ -1406458,15 +1406458,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 569d70 <__cxa_atexit@plt+0x55d7f4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #1008 @ 0x3f0 │ │ │ │ + cmneq r3, #2032 @ 0x7f0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfd350 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 569d9c <__cxa_atexit@plt+0x55d820> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #132, 14 @ 0x2100000 │ │ │ │ @@ -1406559,15 +1406559,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 569f04 <__cxa_atexit@plt+0x55d988> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #64256 @ 0xfb00 │ │ │ │ + cmneq r3, #3776 @ 0xec0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfd1c0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 569f30 <__cxa_atexit@plt+0x55d9b4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #240, 10 @ 0x3c000000 │ │ │ │ @@ -1406660,15 +1406660,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56a098 <__cxa_atexit@plt+0x55db1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #187392 @ 0x2dc00 │ │ │ │ + cmneq r3, #252928 @ 0x3dc00 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfd030 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56a0c4 <__cxa_atexit@plt+0x55db48> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #92, 8 @ 0x5c000000 │ │ │ │ @@ -1406761,15 +1406761,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56a22c <__cxa_atexit@plt+0x55dcb0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #471040 @ 0x73000 │ │ │ │ + cmneq r3, #733184 @ 0xb3000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfcea0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56a258 <__cxa_atexit@plt+0x55dcdc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #200, 4 @ 0x8000000c │ │ │ │ @@ -1406862,15 +1406862,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56a3c0 <__cxa_atexit@plt+0x55de44> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #770048 @ 0xbc000 │ │ │ │ + cmneq r3, #1818624 @ 0x1bc000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfcd10 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56a3ec <__cxa_atexit@plt+0x55de70> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r6, #52, 2 │ │ │ │ @@ -1406963,15 +1406963,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56a554 <__cxa_atexit@plt+0x55dfd8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #61603840 @ 0x3ac0000 │ │ │ │ + cmneq r3, #2818048 @ 0x2b0000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfcb80 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56a580 <__cxa_atexit@plt+0x55e004> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r6, #160, 30 @ 0x280 │ │ │ │ @@ -1407064,15 +1407064,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56a6e8 <__cxa_atexit@plt+0x55e16c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #175112192 @ 0xa700000 │ │ │ │ + cmneq r3, #242221056 @ 0xe700000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfc9f0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56a714 <__cxa_atexit@plt+0x55e198> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r6, #12, 28 @ 0xc0 │ │ │ │ @@ -1407165,15 +1407165,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56a87c <__cxa_atexit@plt+0x55e300> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #415236096 @ 0x18c00000 │ │ │ │ + cmneq r3, #683671552 @ 0x28c00000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfc860 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56a8a8 <__cxa_atexit@plt+0x55e32c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r6, #120, 24 @ 0x7800 │ │ │ │ @@ -1407266,15 +1407266,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56aa10 <__cxa_atexit@plt+0x55e494> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #520093696 @ 0x1f000000 │ │ │ │ + cmneq r3, #1593835520 @ 0x5f000000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfc6d0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56aa3c <__cxa_atexit@plt+0x55e4c0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r6, #228, 20 @ 0xe4000 │ │ │ │ @@ -1407367,15 +1407367,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56aba4 <__cxa_atexit@plt+0x55e628> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #-1342177267 @ 0xb000000d │ │ │ │ + cmneq r3, #1811939328 @ 0x6c000000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfc540 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56abd0 <__cxa_atexit@plt+0x55e654> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r6, #80, 18 @ 0x140000 │ │ │ │ @@ -1407468,15 +1407468,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56ad38 <__cxa_atexit@plt+0x55e7bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #-1073741787 @ 0xc0000025 │ │ │ │ + cmneq r3, #-1073741771 @ 0xc0000035 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfc3b0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56ad64 <__cxa_atexit@plt+0x55e7e8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r6, #188, 14 @ 0x2f00000 │ │ │ │ @@ -1407550,15 +1407550,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56ae80 <__cxa_atexit@plt+0x55e904> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #159 @ 0x9f │ │ │ │ + cmneq r3, #223 @ 0xdf │ │ │ │ @ instruction: 0x03bfb0c8 │ │ │ │ orrseq r5, r6, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56aeec <__cxa_atexit@plt+0x55e970> │ │ │ │ @@ -1407718,15 +1407718,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56b120 <__cxa_atexit@plt+0x55eba4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #2416 @ 0x970 │ │ │ │ + cmneq r3, #3440 @ 0xd70 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfbfcc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56b14c <__cxa_atexit@plt+0x55ebd0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r6, #212, 6 @ 0x50000003 │ │ │ │ @@ -1407802,15 +1407802,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56b270 <__cxa_atexit@plt+0x55ecf4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #9664 @ 0x25c0 │ │ │ │ + cmneq r3, #13760 @ 0x35c0 │ │ │ │ @ instruction: 0x03bfacd8 │ │ │ │ orrseq r4, r6, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56b2dc <__cxa_atexit@plt+0x55ed60> │ │ │ │ @@ -1408084,15 +1408084,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56b6d8 <__cxa_atexit@plt+0x55f15c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #200, 18 @ 0x320000 │ │ │ │ + cmneq r3, #8, 20 @ 0x8000 │ │ │ │ @ instruction: 0x03bfa870 │ │ │ │ orrseq r4, r6, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 56b744 <__cxa_atexit@plt+0x55f1c8> │ │ │ │ @@ -1408280,15 +1408280,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56b9e8 <__cxa_atexit@plt+0x55f46c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #22282240 @ 0x1540000 │ │ │ │ + cmneq r3, #39059456 @ 0x2540000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bfb70c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56ba14 <__cxa_atexit@plt+0x55f498> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r7, r6, #12, 22 @ 0x3000 │ │ │ │ @@ -1408906,15 +1408906,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56c3b0 <__cxa_atexit@plt+0x55fe34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #13376 @ 0x3440 │ │ │ │ + cmneq r3, #272 @ 0x110 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r6, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56c3e8 <__cxa_atexit@plt+0x55fe6c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1408953,15 +1408953,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56c46c <__cxa_atexit@plt+0x55fef0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #7232 @ 0x1c40 │ │ │ │ + cmneq r3, #11328 @ 0x2c40 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0x03bfab50 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56c498 <__cxa_atexit@plt+0x55ff1c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r7, r6, #248 @ 0xf8 │ │ │ │ @@ -1409214,15 +1409214,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56c880 <__cxa_atexit@plt+0x560304> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #160, 18 @ 0x280000 │ │ │ │ + cmneq r3, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r6, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56c8b8 <__cxa_atexit@plt+0x56033c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1409265,15 +1409265,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56c94c <__cxa_atexit@plt+0x5603d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r3, #112, 18 @ 0x1c0000 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x03bf9744 │ │ │ │ @ instruction: 0x03bfa7ac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56c97c <__cxa_atexit@plt+0x560400> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1409494,15 +1409494,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56cce0 <__cxa_atexit@plt+0x560764> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #935329792 @ 0x37c00000 │ │ │ │ + cmneq r3, #32505856 @ 0x1f00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r6, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56cd18 <__cxa_atexit@plt+0x56079c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1409541,15 +1409541,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56cd9c <__cxa_atexit@plt+0x560820> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #532676608 @ 0x1fc00000 │ │ │ │ + cmneq r3, #801112064 @ 0x2fc00000 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0x03bfa220 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56cdc8 <__cxa_atexit@plt+0x56084c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r6, #200, 14 @ 0x3200000 │ │ │ │ @@ -1409769,15 +1409769,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56d12c <__cxa_atexit@plt+0x560bb0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #536870915 @ 0x20000003 │ │ │ │ + cmneq r3, #536870919 @ 0x20000007 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r6, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56d164 <__cxa_atexit@plt+0x560be8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1409816,15 +1409816,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56d1e8 <__cxa_atexit@plt+0x560c6c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #-2147483596 @ 0x80000034 │ │ │ │ + cmneq r3, #536870913 @ 0x20000001 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0x03bf9dd4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56d214 <__cxa_atexit@plt+0x560c98> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r6, #124, 6 @ 0xf0000001 │ │ │ │ @@ -1410077,15 +1410077,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56d5fc <__cxa_atexit@plt+0x561080> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #1, 28 │ │ │ │ + cmneq r3, #1040 @ 0x410 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r6, #104, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56d634 <__cxa_atexit@plt+0x5610b8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1410128,15 +1410128,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56d6c8 <__cxa_atexit@plt+0x56114c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #9280 @ 0x2440 │ │ │ │ + cmneq r3, #13376 @ 0x3440 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x03bf89c8 │ │ │ │ @ instruction: 0x03bf9a30 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56d6f8 <__cxa_atexit@plt+0x56117c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1410357,15 +1410357,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56da5c <__cxa_atexit@plt+0x5614e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #64, 20 @ 0x40000 │ │ │ │ + cmneq r3, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r6, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56da94 <__cxa_atexit@plt+0x561518> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1410404,15 +1410404,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56db18 <__cxa_atexit@plt+0x56159c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #224, 18 @ 0x380000 │ │ │ │ + cmneq r3, #32, 20 @ 0x20000 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0x03bf94a4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56db44 <__cxa_atexit@plt+0x5615c8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r6, #76, 20 @ 0x4c000 │ │ │ │ @@ -1410537,15 +1410537,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56dd2c <__cxa_atexit@plt+0x5617b0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #1769472 @ 0x1b0000 │ │ │ │ + cmneq r3, #5963776 @ 0x5b0000 │ │ │ │ @ instruction: 0x03bf8278 │ │ │ │ @ instruction: 0x03bf826c │ │ │ │ @ instruction: 0x03bf8254 │ │ │ │ @ instruction: 0x03bf8318 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56dd60 <__cxa_atexit@plt+0x5617e4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1410825,15 +1410825,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56e1ac <__cxa_atexit@plt+0x561c30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #2013265923 @ 0x78000003 │ │ │ │ + cmneq r3, #503316480 @ 0x1e000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r6, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56e1e4 <__cxa_atexit@plt+0x561c68> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1410876,15 +1410876,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56e278 <__cxa_atexit@plt+0x561cfc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #-1207959551 @ 0xb8000001 │ │ │ │ + cmneq r3, #-1207959550 @ 0xb8000002 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x03bf7e18 │ │ │ │ @ instruction: 0x03bf8e80 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56e2a8 <__cxa_atexit@plt+0x561d2c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1411133,15 +1411133,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56e67c <__cxa_atexit@plt+0x562100> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #692 @ 0x2b4 │ │ │ │ + cmneq r3, #948 @ 0x3b4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r6, #16, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56e6b4 <__cxa_atexit@plt+0x562138> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1411180,15 +1411180,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56e738 <__cxa_atexit@plt+0x5621bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #308 @ 0x134 │ │ │ │ + cmneq r3, #564 @ 0x234 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0x03bf8884 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56e764 <__cxa_atexit@plt+0x5621e8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r6, #44, 28 @ 0x2c0 │ │ │ │ @@ -1411441,15 +1411441,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56eb4c <__cxa_atexit@plt+0x5625d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #124, 22 @ 0x1f000 │ │ │ │ + cmneq r3, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r6, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56eb84 <__cxa_atexit@plt+0x562608> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1411492,15 +1411492,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56ec18 <__cxa_atexit@plt+0x56269c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #12, 22 @ 0x3000 │ │ │ │ + cmneq r3, #76, 22 @ 0x13000 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x03bf7478 │ │ │ │ @ instruction: 0x03bf84e0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56ec48 <__cxa_atexit@plt+0x5626cc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1411754,15 +1411754,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56f030 <__cxa_atexit@plt+0x562ab4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #14417920 @ 0xdc0000 │ │ │ │ + cmneq r3, #31195136 @ 0x1dc0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r6, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56f068 <__cxa_atexit@plt+0x562aec> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1411805,15 +1411805,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56f0fc <__cxa_atexit@plt+0x562b80> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #208666624 @ 0xc700000 │ │ │ │ + cmneq r3, #1835008 @ 0x1c0000 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x03bf6f94 │ │ │ │ @ instruction: 0x03bf7ffc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56f12c <__cxa_atexit@plt+0x562bb0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1411999,15 +1411999,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56f404 <__cxa_atexit@plt+0x562e88> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #33554432 @ 0x2000000 │ │ │ │ + cmneq r3, #1107296256 @ 0x42000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r0, r6, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56f43c <__cxa_atexit@plt+0x562ec0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1412052,15 +1412052,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56f4d8 <__cxa_atexit@plt+0x562f5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #671088642 @ 0x28000002 │ │ │ │ + cmneq r3, #671088643 @ 0x28000003 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0x03bf6a8c │ │ │ │ @ instruction: 0x03bf7c44 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56f508 <__cxa_atexit@plt+0x562f8c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1412243,15 +1412243,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56f7d4 <__cxa_atexit@plt+0x563258> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r3, #209 @ 0xd1 │ │ │ │ + cmneq r3, #1073741828 @ 0x40000004 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r2, r6, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56f80c <__cxa_atexit@plt+0x563290> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1412299,15 +1412299,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56f8b4 <__cxa_atexit@plt+0x563338> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r3, #77 @ 0x4d │ │ │ │ + cmneq r3, #141 @ 0x8d │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0x03bf7470 │ │ │ │ @ instruction: 0x03bf784c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56f8e8 <__cxa_atexit@plt+0x56336c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1412491,15 +1412491,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56fbb4 <__cxa_atexit@plt+0x563638> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r2, #144, 26 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ + cmnpeq r2, #208, 26 @ p-variant is OBSOLETE @ 0x3400 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r2, r6, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56fbec <__cxa_atexit@plt+0x563670> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1412547,15 +1412547,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56fc94 <__cxa_atexit@plt+0x563718> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r2, #12, 26 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ + cmnpeq r2, #76, 26 @ p-variant is OBSOLETE @ 0x1300 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0x03bf6a34 │ │ │ │ @ instruction: 0x03bf746c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56fcc8 <__cxa_atexit@plt+0x56374c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1412686,15 +1412686,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 56fec0 <__cxa_atexit@plt+0x563944> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r2, #35840 @ p-variant is OBSOLETE @ 0x8c00 │ │ │ │ + cmnpeq r2, #101376 @ p-variant is OBSOLETE @ 0x18c00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r2, r6, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 56fef8 <__cxa_atexit@plt+0x56397c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1412732,15 +1412732,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 56ff78 <__cxa_atexit@plt+0x5639fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r2, #815104 @ p-variant is OBSOLETE @ 0xc7000 │ │ │ │ + cmnpeq r2, #7168 @ p-variant is OBSOLETE @ 0x1c00 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0x03bf718c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 56ffa4 <__cxa_atexit@plt+0x563a28> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r6, #252, 10 @ 0x3f000000 │ │ │ │ @@ -1412869,15 +1412869,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 57019c <__cxa_atexit@plt+0x563c20> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r2, #15073280 @ p-variant is OBSOLETE @ 0xe60000 │ │ │ │ + cmnpeq r2, #622592 @ p-variant is OBSOLETE @ 0x98000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r2, r6, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5701d4 <__cxa_atexit@plt+0x563c58> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1412915,15 +1412915,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 570254 <__cxa_atexit@plt+0x563cd8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r2, #9043968 @ p-variant is OBSOLETE @ 0x8a0000 │ │ │ │ + cmnpeq r2, #13238272 @ p-variant is OBSOLETE @ 0xca0000 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0x03bf6eb4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 570280 <__cxa_atexit@plt+0x563d04> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r6, #32, 6 @ 0x80000000 │ │ │ │ @@ -1413329,15 +1413329,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5708cc <__cxa_atexit@plt+0x564350> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r2, #268435462 @ p-variant is OBSOLETE @ 0x10000006 │ │ │ │ + cmnpeq r2, #268435466 @ p-variant is OBSOLETE @ 0x1000000a │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bf6110 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5708f8 <__cxa_atexit@plt+0x56437c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r6, #152, 24 @ 0x9800 │ │ │ │ @@ -1414289,15 +1414289,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5717cc <__cxa_atexit@plt+0x565250> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #176, 6 @ 0xc0000002 │ │ │ │ + cmneq r2, #240, 6 @ 0xc0000003 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bf5974 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5717f8 <__cxa_atexit@plt+0x56527c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r6, #152, 26 @ 0x2600 │ │ │ │ @@ -1414550,15 +1414550,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 571be0 <__cxa_atexit@plt+0x565664> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #940 @ 0x3ac │ │ │ │ + cmneq r2, #43 @ 0x2b │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0x03bf44a4 │ │ │ │ @ instruction: 0x03bf5278 │ │ │ │ orrseq r0, r6, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1414756,15 +1414756,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 571f18 <__cxa_atexit@plt+0x56599c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #3, 26 @ 0xc0 │ │ │ │ + cmneq r2, #4288 @ 0x10c0 │ │ │ │ @ instruction: 0x03bf408c │ │ │ │ @ instruction: 0x03bf4080 │ │ │ │ @ instruction: 0x03bf4068 │ │ │ │ @ instruction: 0x03bf412c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 571f4c <__cxa_atexit@plt+0x5659d0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1414951,15 +1414951,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 572224 <__cxa_atexit@plt+0x565ca8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #286720 @ 0x46000 │ │ │ │ + cmneq r2, #548864 @ 0x86000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0x03bf4a54 │ │ │ │ @ instruction: 0x03bf3d58 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 572254 <__cxa_atexit@plt+0x565cd8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1415239,15 +1415239,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5726a4 <__cxa_atexit@plt+0x566128> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #23068672 @ 0x1600000 │ │ │ │ + cmneq r2, #90177536 @ 0x5600000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bf45c0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5726d0 <__cxa_atexit@plt+0x566154> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r0, r6, #192, 28 @ 0xc00 │ │ │ │ @@ -1415447,15 +1415447,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5729e4 <__cxa_atexit@plt+0x566468> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-1811939328 @ 0x94000000 │ │ │ │ + cmneq r2, #-1811939327 @ 0x94000001 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bf4278 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 572a10 <__cxa_atexit@plt+0x566494> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r0, r6, #144, 22 @ 0x24000 │ │ │ │ @@ -1415606,15 +1415606,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 572c60 <__cxa_atexit@plt+0x5666e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #249 @ 0xf9 │ │ │ │ + cmneq r2, #1073741838 @ 0x4000000e │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x03bf3324 │ │ │ │ @ instruction: 0x03bf3314 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 572c94 <__cxa_atexit@plt+0x566718> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1415767,15 +1415767,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 572ee4 <__cxa_atexit@plt+0x566968> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #3152 @ 0xc50 │ │ │ │ + cmneq r2, #5, 30 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0x03bf30a0 │ │ │ │ @ instruction: 0x03bf3090 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 572f18 <__cxa_atexit@plt+0x56699c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1415988,15 +1415988,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 573260 <__cxa_atexit@plt+0x566ce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #181248 @ 0x2c400 │ │ │ │ + cmneq r2, #246784 @ 0x3c400 │ │ │ │ @ instruction: 0x03bf2ccc │ │ │ │ @ instruction: 0x03bf3398 │ │ │ │ orrseq r0, r5, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1416008,15 +1416008,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5732b0 <__cxa_atexit@plt+0x566d34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #152, 22 @ 0x26000 │ │ │ │ + cmneq r2, #216, 22 @ 0x36000 │ │ │ │ @ instruction: 0x03bf2c7c │ │ │ │ @ instruction: 0x03bf3348 │ │ │ │ orrseq r0, r5, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1416028,15 +1416028,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 573300 <__cxa_atexit@plt+0x566d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #111616 @ 0x1b400 │ │ │ │ + cmneq r2, #177152 @ 0x2b400 │ │ │ │ @ instruction: 0x03bf2c2c │ │ │ │ @ instruction: 0x03bf32f8 │ │ │ │ orrseq r0, r5, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1416048,15 +1416048,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 573350 <__cxa_atexit@plt+0x566dd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #76, 22 @ 0x13000 │ │ │ │ + cmneq r2, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0x03bf2bdc │ │ │ │ @ instruction: 0x03bf32a8 │ │ │ │ orrseq r0, r5, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1416533,15 +1416533,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 573adc <__cxa_atexit@plt+0x567560> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #-2080374782 @ 0x84000002 │ │ │ │ + cmneq r2, #-2080374781 @ 0x84000003 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r5, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 573b14 <__cxa_atexit@plt+0x567598> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1416602,15 +1416602,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 573bf0 <__cxa_atexit@plt+0x567674> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-1879048178 @ 0x9000000e │ │ │ │ + cmneq r2, #-1543503872 @ 0xa4000000 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x03bf28e4 │ │ │ │ @ instruction: 0x03bf2394 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 573c28 <__cxa_atexit@plt+0x5676ac> │ │ │ │ @@ -1417098,15 +1417098,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5743b8 <__cxa_atexit@plt+0x567e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #136, 22 @ 0x22000 │ │ │ │ + cmneq r2, #200, 22 @ 0x32000 │ │ │ │ @ instruction: 0x03bf1b74 │ │ │ │ @ instruction: 0x03bf2240 │ │ │ │ orrseq pc, r4, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1417118,15 +1417118,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 574408 <__cxa_atexit@plt+0x567e8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #113664 @ 0x1bc00 │ │ │ │ + cmneq r2, #179200 @ 0x2bc00 │ │ │ │ @ instruction: 0x03bf1b24 │ │ │ │ @ instruction: 0x03bf21f0 │ │ │ │ orrseq pc, r4, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1417138,15 +1417138,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 574458 <__cxa_atexit@plt+0x567edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #68, 22 @ 0x11000 │ │ │ │ + cmneq r2, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0x03bf1ad4 │ │ │ │ @ instruction: 0x03bf21a0 │ │ │ │ orrseq pc, r4, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1417158,15 +1417158,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5744a8 <__cxa_atexit@plt+0x567f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #35840 @ 0x8c00 │ │ │ │ + cmneq r2, #101376 @ 0x18c00 │ │ │ │ @ instruction: 0x03bf1a84 │ │ │ │ @ instruction: 0x03bf2150 │ │ │ │ orrseq pc, r4, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1417643,15 +1417643,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 574c34 <__cxa_atexit@plt+0x5686b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #120, 6 @ 0xe0000001 │ │ │ │ + cmneq r2, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r5, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 574c6c <__cxa_atexit@plt+0x5686f0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1417712,15 +1417712,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 574d48 <__cxa_atexit@plt+0x5687cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #192, 4 │ │ │ │ + cmneq r2, #0, 6 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x03bf178c │ │ │ │ @ instruction: 0x03bf123c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 574d80 <__cxa_atexit@plt+0x568804> │ │ │ │ @@ -1417936,15 +1417936,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5750c8 <__cxa_atexit@plt+0x568b4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #572 @ 0x23c │ │ │ │ + cmneq r2, #828 @ 0x33c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bf209c │ │ │ │ @ instruction: 0x03bf2078 │ │ │ │ orrseq ip, r5, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -1418513,15 +1418513,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5759cc <__cxa_atexit@plt+0x569450> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #208, 12 @ 0xd000000 │ │ │ │ + cmneq r2, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r5, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 575a04 <__cxa_atexit@plt+0x569488> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1418572,15 +1418572,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 575ab8 <__cxa_atexit@plt+0x56953c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #68157440 @ 0x4100000 │ │ │ │ + cmneq r2, #135266304 @ 0x8100000 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x03bf05e4 │ │ │ │ @ instruction: 0x03bf13a0 │ │ │ │ orrseq ip, r5, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1419237,15 +1419237,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57651c <__cxa_atexit@plt+0x569fa0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #11520 @ 0x2d00 │ │ │ │ + cmneq r2, #27904 @ 0x6d00 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bf051c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 576548 <__cxa_atexit@plt+0x569fcc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r5, #88 @ 0x58 │ │ │ │ @@ -1420125,15 +1420125,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5772fc <__cxa_atexit@plt+0x56ad80> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #2320 @ 0x910 │ │ │ │ + cmneq r2, #3344 @ 0xd10 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r5, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 577334 <__cxa_atexit@plt+0x56adb8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1420179,15 +1420179,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5773d4 <__cxa_atexit@plt+0x56ae58> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #352 @ 0x160 │ │ │ │ + cmneq r2, #1376 @ 0x560 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0x03beecc8 │ │ │ │ @ instruction: 0x03befa84 │ │ │ │ orrseq fp, r5, #12, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1420363,15 +1420363,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5776bc <__cxa_atexit@plt+0x56b140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #153600 @ 0x25800 │ │ │ │ + cmneq r2, #219136 @ 0x35800 │ │ │ │ @ instruction: 0x03bee870 │ │ │ │ @ instruction: 0x03beef3c │ │ │ │ orrseq ip, r4, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1420383,15 +1420383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57770c <__cxa_atexit@plt+0x56b190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #128000 @ 0x1f400 │ │ │ │ + cmneq r2, #193536 @ 0x2f400 │ │ │ │ @ instruction: 0x03bee820 │ │ │ │ @ instruction: 0x03beeeec │ │ │ │ orrseq ip, r4, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1420403,15 +1420403,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57775c <__cxa_atexit@plt+0x56b1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #83968 @ 0x14800 │ │ │ │ + cmneq r2, #149504 @ 0x24800 │ │ │ │ @ instruction: 0x03bee7d0 │ │ │ │ @ instruction: 0x03beee9c │ │ │ │ orrseq ip, r4, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1420423,15 +1420423,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5777ac <__cxa_atexit@plt+0x56b230> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #50176 @ 0xc400 │ │ │ │ + cmneq r2, #115712 @ 0x1c400 │ │ │ │ @ instruction: 0x03bee780 │ │ │ │ @ instruction: 0x03beee4c │ │ │ │ orrseq ip, r4, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1420908,15 +1420908,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 577f38 <__cxa_atexit@plt+0x56b9bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #402653186 @ 0x18000002 │ │ │ │ + cmneq r2, #402653187 @ 0x18000003 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sl, r5, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 577f70 <__cxa_atexit@plt+0x56b9f4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1420977,15 +1420977,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57804c <__cxa_atexit@plt+0x56bad0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-536870900 @ 0xe000000c │ │ │ │ + cmneq r2, #939524096 @ 0x38000000 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x03bee488 │ │ │ │ @ instruction: 0x03bedf38 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 578084 <__cxa_atexit@plt+0x56bb08> │ │ │ │ @@ -1421171,15 +1421171,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 578354 <__cxa_atexit@plt+0x56bdd8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #21 │ │ │ │ + cmneq r2, #85 @ 0x55 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57837c <__cxa_atexit@plt+0x56be00> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq fp, r5, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -1421416,15 +1421416,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 578728 <__cxa_atexit@plt+0x56c1ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #132, 24 @ 0x8400 │ │ │ │ + cmneq r2, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r9, r5, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 578760 <__cxa_atexit@plt+0x56c1e4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1421473,15 +1421473,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57880c <__cxa_atexit@plt+0x56c290> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #257024 @ 0x3ec00 │ │ │ │ + cmneq r2, #15104 @ 0x3b00 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0x03bee824 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 578838 <__cxa_atexit@plt+0x56c2bc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r5, #72, 26 @ 0x1200 │ │ │ │ @@ -1421623,15 +1421623,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 578a64 <__cxa_atexit@plt+0x56c4e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #3964928 @ 0x3c8000 │ │ │ │ + cmneq r2, #204800 @ 0x32000 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 578a8c <__cxa_atexit@plt+0x56c510> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r5, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -1422140,15 +1422140,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 579278 <__cxa_atexit@plt+0x56ccfc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-805306366 @ 0xd0000002 │ │ │ │ + cmneq r2, #-805306362 @ 0xd0000006 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bed9e4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5792a4 <__cxa_atexit@plt+0x56cd28> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r5, #252, 4 @ 0xc000000f │ │ │ │ @@ -1422427,15 +1422427,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5796f4 <__cxa_atexit@plt+0x56d178> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #1, 28 │ │ │ │ + cmneq r2, #1040 @ 0x410 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bed570 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 579720 <__cxa_atexit@plt+0x56d1a4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r5, #112, 28 @ 0x700 │ │ │ │ @@ -1422584,15 +1422584,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 579968 <__cxa_atexit@plt+0x56d3ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #220, 22 @ 0x37000 │ │ │ │ + cmneq r2, #28, 24 @ 0x1c00 │ │ │ │ @ instruction: 0x03bec638 │ │ │ │ @ instruction: 0x03bec62c │ │ │ │ @ instruction: 0x03bec618 │ │ │ │ @ instruction: 0x03bec6dc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57999c <__cxa_atexit@plt+0x56d420> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1422871,15 +1422871,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 579de4 <__cxa_atexit@plt+0x56d868> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #42729472 @ 0x28c0000 │ │ │ │ + cmneq r2, #59506688 @ 0x38c0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r5, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 579e1c <__cxa_atexit@plt+0x56d8a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1422903,15 +1422903,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 579e64 <__cxa_atexit@plt+0x56d8e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #30146560 @ 0x1cc0000 │ │ │ │ + cmneq r2, #46923776 @ 0x2cc0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r5, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 579e9c <__cxa_atexit@plt+0x56d920> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1422935,15 +1422935,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 579ee4 <__cxa_atexit@plt+0x56d968> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #17301504 @ 0x1080000 │ │ │ │ + cmneq r2, #34078720 @ 0x2080000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r5, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 579f1c <__cxa_atexit@plt+0x56d9a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1422999,15 +1422999,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 579fe4 <__cxa_atexit@plt+0x56da68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #164626432 @ 0x9d00000 │ │ │ │ + cmneq r2, #231735296 @ 0xdd00000 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0x03bed064 │ │ │ │ @ instruction: 0x03beccac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57a014 <__cxa_atexit@plt+0x56da98> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1423256,15 +1423256,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 57a3e8 <__cxa_atexit@plt+0x56de6c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #220, 4 @ 0xc000000d │ │ │ │ + cmneq r2, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r5, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 57a420 <__cxa_atexit@plt+0x56dea4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1423288,15 +1423288,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 57a468 <__cxa_atexit@plt+0x56deec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #172, 4 @ 0xc000000a │ │ │ │ + cmneq r2, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r5, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 57a4a0 <__cxa_atexit@plt+0x56df24> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1423349,15 +1423349,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57a55c <__cxa_atexit@plt+0x56dfe0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #805306369 @ 0x30000001 │ │ │ │ + cmneq r2, #805306373 @ 0x30000005 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0x03becae8 │ │ │ │ @ instruction: 0x03bec72c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57a58c <__cxa_atexit@plt+0x56e010> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1423606,15 +1423606,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 57a960 <__cxa_atexit@plt+0x56e3e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #1312 @ 0x520 │ │ │ │ + cmneq r2, #2336 @ 0x920 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r5, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 57a998 <__cxa_atexit@plt+0x56e41c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1423638,15 +1423638,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 57a9e0 <__cxa_atexit@plt+0x56e464> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #544 @ 0x220 │ │ │ │ + cmneq r2, #1568 @ 0x620 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r5, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 57aa18 <__cxa_atexit@plt+0x56e49c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1423699,15 +1423699,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57aad4 <__cxa_atexit@plt+0x56e558> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #8768 @ 0x2240 │ │ │ │ + cmneq r2, #12864 @ 0x3240 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0x03bec570 │ │ │ │ @ instruction: 0x03bec1b0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57ab04 <__cxa_atexit@plt+0x56e588> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1423951,15 +1423951,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 57aec4 <__cxa_atexit@plt+0x56e948> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #220, 18 @ 0x370000 │ │ │ │ + cmneq r2, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r5, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 57aefc <__cxa_atexit@plt+0x56e980> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1424011,15 +1424011,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57afb4 <__cxa_atexit@plt+0x56ea38> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #72, 18 @ 0x120000 │ │ │ │ + cmneq r2, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0x03bec08c │ │ │ │ @ instruction: 0x03bebcc4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57afe4 <__cxa_atexit@plt+0x56ea68> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1424219,15 +1424219,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57b2f4 <__cxa_atexit@plt+0x56ed78> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #91226112 @ 0x5700000 │ │ │ │ + cmneq r2, #158334976 @ 0x9700000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03beb978 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57b320 <__cxa_atexit@plt+0x56eda4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r5, #128, 4 │ │ │ │ @@ -1424475,15 +1424475,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57b6f4 <__cxa_atexit@plt+0x56f178> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #1879048202 @ 0x7000000a │ │ │ │ + cmneq r2, #1879048206 @ 0x7000000e │ │ │ │ @ instruction: 0x03bea8ac │ │ │ │ @ instruction: 0x03bea8a0 │ │ │ │ @ instruction: 0x03bea88c │ │ │ │ @ instruction: 0x03bea950 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57b728 <__cxa_atexit@plt+0x56f1ac> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1424851,15 +1424851,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57bcd4 <__cxa_atexit@plt+0x56f758> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #1408 @ 0x580 │ │ │ │ + cmneq r2, #5504 @ 0x1580 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0x03bea2cc │ │ │ │ @ instruction: 0x03bea2c4 │ │ │ │ @ instruction: 0x03bea2b0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57bd0c <__cxa_atexit@plt+0x56f790> │ │ │ │ @@ -1424954,15 +1424954,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57be70 <__cxa_atexit@plt+0x56f8f4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #205824 @ 0x32400 │ │ │ │ + cmneq r2, #2304 @ 0x900 │ │ │ │ @ instruction: 0x03bea120 │ │ │ │ @ instruction: 0x03bea118 │ │ │ │ @ instruction: 0x03bea100 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57bea0 <__cxa_atexit@plt+0x56f924> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1425059,15 +1425059,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57c014 <__cxa_atexit@plt+0x56fa98> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #116, 20 @ 0x74000 │ │ │ │ + cmneq r2, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0x03be9f8c │ │ │ │ @ instruction: 0x03be9f80 │ │ │ │ @ instruction: 0x03be9f6c │ │ │ │ @ instruction: 0x03bea030 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57c048 <__cxa_atexit@plt+0x56facc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1425252,15 +1425252,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57c318 <__cxa_atexit@plt+0x56fd9c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #50069504 @ 0x2fc0000 │ │ │ │ + cmneq r2, #66846720 @ 0x3fc0000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57c340 <__cxa_atexit@plt+0x56fdc4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r7, r5, #80, 4 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -1425497,15 +1425497,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 57c6ec <__cxa_atexit@plt+0x570170> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #771751936 @ 0x2e000000 │ │ │ │ + cmneq r2, #1845493760 @ 0x6e000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r5, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 57c724 <__cxa_atexit@plt+0x5701a8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1425554,15 +1425554,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57c7d0 <__cxa_atexit@plt+0x570254> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-1811939326 @ 0x94000002 │ │ │ │ + cmneq r2, #-1811939325 @ 0x94000003 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0x03bea860 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57c7fc <__cxa_atexit@plt+0x570280> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r5, #132, 26 @ 0x2100 │ │ │ │ @@ -1425704,15 +1425704,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57ca28 <__cxa_atexit@plt+0x5704ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #156, 2 @ 0x27 │ │ │ │ + cmneq r2, #220, 2 @ 0x37 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57ca50 <__cxa_atexit@plt+0x5704d4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r5, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -1425930,15 +1425930,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 57cdb0 <__cxa_atexit@plt+0x570834> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r2, #1392 @ 0x570 │ │ │ │ + cmneq r2, #2416 @ 0x970 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r5, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 57cde8 <__cxa_atexit@plt+0x57086c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1425985,15 +1425985,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57ce8c <__cxa_atexit@plt+0x570910> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #13696 @ 0x3580 │ │ │ │ + cmneq r2, #352 @ 0x160 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0x03bea1a0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57ceb8 <__cxa_atexit@plt+0x57093c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r5, #200, 12 @ 0xc800000 │ │ │ │ @@ -1426132,15 +1426132,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57d0d8 <__cxa_atexit@plt+0x570b5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #222208 @ 0x36400 │ │ │ │ + cmneq r2, #6400 @ 0x1900 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57d100 <__cxa_atexit@plt+0x570b84> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r5, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -1426653,15 +1426653,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57d8fc <__cxa_atexit@plt+0x571380> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #4, 8 @ 0x4000000 │ │ │ │ + cmneq r2, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03be98a4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57d928 <__cxa_atexit@plt+0x5713ac> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r5, #104, 24 @ 0x6800 │ │ │ │ @@ -1426762,15 +1426762,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57dab8 <__cxa_atexit@plt+0x57153c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #-268435441 @ 0xf000000f │ │ │ │ + cmneq r2, #-67108864 @ 0xfc000000 │ │ │ │ @ instruction: 0x03be8474 │ │ │ │ @ instruction: 0x03be8b40 │ │ │ │ orrseq r4, r5, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1426825,15 +1426825,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57dbac <__cxa_atexit@plt+0x571630> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-1073741784 @ 0xc0000028 │ │ │ │ + cmneq r2, #-1073741768 @ 0xc0000038 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be8c8c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57dbd8 <__cxa_atexit@plt+0x57165c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r5, #72, 18 @ 0x120000 │ │ │ │ @@ -1426868,15 +1426868,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57dc60 <__cxa_atexit@plt+0x5716e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #1073741868 @ 0x4000002c │ │ │ │ + cmneq r2, #1073741884 @ 0x4000003c │ │ │ │ @ instruction: 0x03be82cc │ │ │ │ @ instruction: 0x03be8998 │ │ │ │ orrseq r4, r5, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1426931,15 +1426931,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57dd54 <__cxa_atexit@plt+0x5717d8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #85 @ 0x55 │ │ │ │ + cmneq r2, #149 @ 0x95 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be8ae4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57dd80 <__cxa_atexit@plt+0x571804> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r5, #160, 14 @ 0x2800000 │ │ │ │ @@ -1426974,15 +1426974,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57de08 <__cxa_atexit@plt+0x57188c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #95 @ 0x5f │ │ │ │ + cmneq r2, #159 @ 0x9f │ │ │ │ @ instruction: 0x03be8124 │ │ │ │ @ instruction: 0x03be87f0 │ │ │ │ orrseq r4, r5, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427037,15 +1427037,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57defc <__cxa_atexit@plt+0x571980> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #3, 30 │ │ │ │ + cmneq r2, #268 @ 0x10c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be893c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57df28 <__cxa_atexit@plt+0x5719ac> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r5, #248, 10 @ 0x3e000000 │ │ │ │ @@ -1427080,15 +1427080,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57dfb0 <__cxa_atexit@plt+0x571a34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #13, 30 @ 0x34 │ │ │ │ + cmneq r2, #308 @ 0x134 │ │ │ │ @ instruction: 0x03be7f7c │ │ │ │ @ instruction: 0x03be8648 │ │ │ │ orrseq r4, r5, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427143,15 +1427143,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57e0a4 <__cxa_atexit@plt+0x571b28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #11328 @ 0x2c40 │ │ │ │ + cmneq r2, #15424 @ 0x3c40 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be8794 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57e0d0 <__cxa_atexit@plt+0x571b54> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r5, #80, 8 @ 0x50000000 │ │ │ │ @@ -1427186,15 +1427186,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57e158 <__cxa_atexit@plt+0x571bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #11904 @ 0x2e80 │ │ │ │ + cmneq r2, #16000 @ 0x3e80 │ │ │ │ @ instruction: 0x03be7dd4 │ │ │ │ @ instruction: 0x03be84a0 │ │ │ │ orrseq r4, r5, #252, 2 @ 0x3f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427249,15 +1427249,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57e24c <__cxa_atexit@plt+0x571cd0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #24064 @ 0x5e00 │ │ │ │ + cmneq r2, #40448 @ 0x9e00 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be85ec │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57e278 <__cxa_atexit@plt+0x571cfc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r5, #168, 4 @ 0x8000000a │ │ │ │ @@ -1427292,15 +1427292,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57e300 <__cxa_atexit@plt+0x571d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #26112 @ 0x6600 │ │ │ │ + cmneq r2, #42496 @ 0xa600 │ │ │ │ @ instruction: 0x03be7c2c │ │ │ │ @ instruction: 0x03be82f8 │ │ │ │ orrseq r4, r5, #84 @ 0x54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427355,15 +1427355,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57e3f4 <__cxa_atexit@plt+0x571e78> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #10240 @ 0x2800 │ │ │ │ + cmneq r2, #75776 @ 0x12800 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be8444 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57e420 <__cxa_atexit@plt+0x571ea4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r5, r5, #0, 2 │ │ │ │ @@ -1427398,15 +1427398,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57e4a8 <__cxa_atexit@plt+0x571f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #19456 @ 0x4c00 │ │ │ │ + cmneq r2, #84992 @ 0x14c00 │ │ │ │ @ instruction: 0x03be7a84 │ │ │ │ @ instruction: 0x03be8150 │ │ │ │ orrseq r3, r5, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427461,15 +1427461,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57e59c <__cxa_atexit@plt+0x572020> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #2998272 @ 0x2dc000 │ │ │ │ + cmneq r2, #4046848 @ 0x3dc000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be829c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57e5c8 <__cxa_atexit@plt+0x57204c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #88, 30 @ 0x160 │ │ │ │ @@ -1427504,15 +1427504,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57e650 <__cxa_atexit@plt+0x5720d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #3112960 @ 0x2f8000 │ │ │ │ + cmneq r2, #4161536 @ 0x3f8000 │ │ │ │ @ instruction: 0x03be78dc │ │ │ │ @ instruction: 0x03be7fa8 │ │ │ │ orrseq r3, r5, #4, 26 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427567,15 +1427567,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57e744 <__cxa_atexit@plt+0x5721c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #6422528 @ 0x620000 │ │ │ │ + cmneq r2, #10616832 @ 0xa20000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be80f4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57e770 <__cxa_atexit@plt+0x5721f4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #176, 26 @ 0x2c00 │ │ │ │ @@ -1427610,15 +1427610,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57e7f8 <__cxa_atexit@plt+0x57227c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #7208960 @ 0x6e0000 │ │ │ │ + cmneq r2, #11403264 @ 0xae0000 │ │ │ │ @ instruction: 0x03be7734 │ │ │ │ @ instruction: 0x03be7e00 │ │ │ │ orrseq r3, r5, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427673,15 +1427673,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57e8ec <__cxa_atexit@plt+0x572370> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #4718592 @ 0x480000 │ │ │ │ + cmneq r2, #21495808 @ 0x1480000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be7f4c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57e918 <__cxa_atexit@plt+0x57239c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #8, 24 @ 0x800 │ │ │ │ @@ -1427716,15 +1427716,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57e9a0 <__cxa_atexit@plt+0x572424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #7602176 @ 0x740000 │ │ │ │ + cmneq r2, #24379392 @ 0x1740000 │ │ │ │ @ instruction: 0x03be758c │ │ │ │ @ instruction: 0x03be7c58 │ │ │ │ orrseq r3, r5, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427779,15 +1427779,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57ea94 <__cxa_atexit@plt+0x572518> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #809500672 @ 0x30400000 │ │ │ │ + cmneq r2, #1048576 @ 0x100000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be7da4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57eac0 <__cxa_atexit@plt+0x572544> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #96, 20 @ 0x60000 │ │ │ │ @@ -1427822,15 +1427822,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57eb48 <__cxa_atexit@plt+0x5725cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #843055104 @ 0x32400000 │ │ │ │ + cmneq r2, #9437184 @ 0x900000 │ │ │ │ @ instruction: 0x03be73e4 │ │ │ │ @ instruction: 0x03be7ab0 │ │ │ │ orrseq r3, r5, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427885,15 +1427885,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57ec3c <__cxa_atexit@plt+0x5726c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #1828716544 @ 0x6d000000 │ │ │ │ + cmneq r2, #-1392508928 @ 0xad000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be7bfc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57ec68 <__cxa_atexit@plt+0x5726ec> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #184, 16 @ 0xb80000 │ │ │ │ @@ -1427928,15 +1427928,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57ecf0 <__cxa_atexit@plt+0x572774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #1962934272 @ 0x75000000 │ │ │ │ + cmneq r2, #-1258291200 @ 0xb5000000 │ │ │ │ @ instruction: 0x03be723c │ │ │ │ @ instruction: 0x03be7908 │ │ │ │ orrseq r3, r5, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1427991,15 +1427991,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57ede4 <__cxa_atexit@plt+0x572868> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #1677721600 @ 0x64000000 │ │ │ │ + cmneq r2, #1677721601 @ 0x64000001 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be7a54 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57ee10 <__cxa_atexit@plt+0x572894> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #16, 14 @ 0x400000 │ │ │ │ @@ -1428034,15 +1428034,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57ee98 <__cxa_atexit@plt+0x57291c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #-1744830464 @ 0x98000000 │ │ │ │ + cmneq r2, #-1744830463 @ 0x98000001 │ │ │ │ @ instruction: 0x03be7094 │ │ │ │ @ instruction: 0x03be7760 │ │ │ │ orrseq r3, r5, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1428097,15 +1428097,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57ef8c <__cxa_atexit@plt+0x572a10> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-2147483598 @ 0x80000032 │ │ │ │ + cmneq r2, #-1610612736 @ 0xa0000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be78ac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57efb8 <__cxa_atexit@plt+0x572a3c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #104, 10 @ 0x1a000000 │ │ │ │ @@ -1428140,15 +1428140,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57f040 <__cxa_atexit@plt+0x572ac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #1073741877 @ 0x40000035 │ │ │ │ + cmneq r2, #1342177281 @ 0x50000001 │ │ │ │ @ instruction: 0x03be6eec │ │ │ │ @ instruction: 0x03be75b8 │ │ │ │ orrseq r3, r5, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1428203,15 +1428203,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57f134 <__cxa_atexit@plt+0x572bb8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #121 @ 0x79 │ │ │ │ + cmneq r2, #185 @ 0xb9 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be7704 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57f160 <__cxa_atexit@plt+0x572be4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #192, 6 │ │ │ │ @@ -1428246,15 +1428246,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57f1e8 <__cxa_atexit@plt+0x572c6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #132 @ 0x84 │ │ │ │ + cmneq r2, #196 @ 0xc4 │ │ │ │ @ instruction: 0x03be6d44 │ │ │ │ @ instruction: 0x03be7410 │ │ │ │ orrseq r3, r5, #108, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1428309,15 +1428309,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57f2dc <__cxa_atexit@plt+0x572d60> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #40, 30 @ 0xa0 │ │ │ │ + cmneq r2, #104, 30 @ 0x1a0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be755c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57f308 <__cxa_atexit@plt+0x572d8c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #24, 4 @ 0x80000001 │ │ │ │ @@ -1428352,15 +1428352,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57f390 <__cxa_atexit@plt+0x572e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #50, 30 @ 0xc8 │ │ │ │ + cmneq r2, #456 @ 0x1c8 │ │ │ │ @ instruction: 0x03be6b9c │ │ │ │ @ instruction: 0x03be7268 │ │ │ │ orrseq r2, r5, #196, 30 @ 0x310 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1428415,15 +1428415,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57f484 <__cxa_atexit@plt+0x572f08> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #13696 @ 0x3580 │ │ │ │ + cmneq r2, #352 @ 0x160 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be73b4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57f4b0 <__cxa_atexit@plt+0x572f34> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r5, #112 @ 0x70 │ │ │ │ @@ -1428458,15 +1428458,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57f538 <__cxa_atexit@plt+0x572fbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #14144 @ 0x3740 │ │ │ │ + cmneq r2, #464 @ 0x1d0 │ │ │ │ @ instruction: 0x03be69f4 │ │ │ │ @ instruction: 0x03be70c0 │ │ │ │ orrseq r2, r5, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1428521,15 +1428521,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57f62c <__cxa_atexit@plt+0x5730b0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #33024 @ 0x8100 │ │ │ │ + cmneq r2, #49408 @ 0xc100 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be720c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57f658 <__cxa_atexit@plt+0x5730dc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r5, #200, 28 @ 0xc80 │ │ │ │ @@ -1428564,15 +1428564,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57f6e0 <__cxa_atexit@plt+0x573164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #140, 24 @ 0x8c00 │ │ │ │ + cmneq r2, #204, 24 @ 0xcc00 │ │ │ │ @ instruction: 0x03be684c │ │ │ │ @ instruction: 0x03be6f18 │ │ │ │ orrseq r2, r5, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1428627,15 +1428627,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57f7d4 <__cxa_atexit@plt+0x573258> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #48, 22 @ 0xc000 │ │ │ │ + cmneq r2, #112, 22 @ 0x1c000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be7064 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57f800 <__cxa_atexit@plt+0x573284> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r5, #32, 26 @ 0x800 │ │ │ │ @@ -1428670,15 +1428670,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57f888 <__cxa_atexit@plt+0x57330c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #56320 @ 0xdc00 │ │ │ │ + cmneq r2, #121856 @ 0x1dc00 │ │ │ │ @ instruction: 0x03be66a4 │ │ │ │ @ instruction: 0x03be6d70 │ │ │ │ orrseq r2, r5, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1428733,15 +1428733,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57f97c <__cxa_atexit@plt+0x573400> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #3588096 @ 0x36c000 │ │ │ │ + cmneq r2, #110592 @ 0x1b000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be6ebc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57f9a8 <__cxa_atexit@plt+0x57342c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r5, #120, 22 @ 0x1e000 │ │ │ │ @@ -1428776,15 +1428776,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57fa30 <__cxa_atexit@plt+0x5734b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #3768320 @ 0x398000 │ │ │ │ + cmneq r2, #155648 @ 0x26000 │ │ │ │ @ instruction: 0x03be64fc │ │ │ │ @ instruction: 0x03be6bc8 │ │ │ │ orrseq r2, r5, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1428839,15 +1428839,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57fb24 <__cxa_atexit@plt+0x5735a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #9043968 @ 0x8a0000 │ │ │ │ + cmneq r2, #13238272 @ 0xca0000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be6d14 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57fb50 <__cxa_atexit@plt+0x5735d4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r5, #208, 18 @ 0x340000 │ │ │ │ @@ -1428882,15 +1428882,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57fbd8 <__cxa_atexit@plt+0x57365c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #148, 16 @ 0x940000 │ │ │ │ + cmneq r2, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0x03be6354 │ │ │ │ @ instruction: 0x03be6a20 │ │ │ │ orrseq r2, r5, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1428945,15 +1428945,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57fccc <__cxa_atexit@plt+0x573750> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #56, 14 @ 0xe00000 │ │ │ │ + cmneq r2, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be6b6c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57fcf8 <__cxa_atexit@plt+0x57377c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r5, #40, 16 @ 0x280000 │ │ │ │ @@ -1428988,15 +1428988,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57fd80 <__cxa_atexit@plt+0x573804> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #17563648 @ 0x10c0000 │ │ │ │ + cmneq r2, #34340864 @ 0x20c0000 │ │ │ │ @ instruction: 0x03be61ac │ │ │ │ @ instruction: 0x03be6878 │ │ │ │ orrseq r2, r5, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1429051,15 +1429051,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 57fe74 <__cxa_atexit@plt+0x5738f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #968884224 @ 0x39c00000 │ │ │ │ + cmneq r2, #40894464 @ 0x2700000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be69c4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 57fea0 <__cxa_atexit@plt+0x573924> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r5, #128, 12 @ 0x8000000 │ │ │ │ @@ -1429094,15 +1429094,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 57ff28 <__cxa_atexit@plt+0x5739ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #1015021568 @ 0x3c800000 │ │ │ │ + cmneq r2, #52428800 @ 0x3200000 │ │ │ │ @ instruction: 0x03be6004 │ │ │ │ @ instruction: 0x03be66d0 │ │ │ │ orrseq r2, r5, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1429157,15 +1429157,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58001c <__cxa_atexit@plt+0x573aa0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-1778384896 @ 0x96000000 │ │ │ │ + cmneq r2, #-704643072 @ 0xd6000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be681c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 580048 <__cxa_atexit@plt+0x573acc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r5, #216, 8 @ 0xd8000000 │ │ │ │ @@ -1429200,15 +1429200,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5800d0 <__cxa_atexit@plt+0x573b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #-1627389952 @ 0x9f000000 │ │ │ │ + cmneq r2, #-553648128 @ 0xdf000000 │ │ │ │ @ instruction: 0x03be5e5c │ │ │ │ @ instruction: 0x03be6528 │ │ │ │ orrseq r2, r5, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1429263,15 +1429263,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5801c4 <__cxa_atexit@plt+0x573c48> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #201326593 @ 0xc000001 │ │ │ │ + cmneq r2, #201326594 @ 0xc000002 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be6674 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5801f0 <__cxa_atexit@plt+0x573c74> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r5, #48, 6 @ 0xc0000000 │ │ │ │ @@ -1429306,15 +1429306,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 580278 <__cxa_atexit@plt+0x573cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #671088641 @ 0x28000001 │ │ │ │ + cmneq r2, #671088642 @ 0x28000002 │ │ │ │ @ instruction: 0x03be5cb4 │ │ │ │ @ instruction: 0x03be6380 │ │ │ │ orrseq r2, r5, #220 @ 0xdc │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1429369,15 +1429369,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58036c <__cxa_atexit@plt+0x573df0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-2147483589 @ 0x8000003b │ │ │ │ + cmneq r2, #-536870910 @ 0xe0000002 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be64cc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 580398 <__cxa_atexit@plt+0x573e1c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r5, #136, 2 @ 0x22 │ │ │ │ @@ -1429412,15 +1429412,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 580420 <__cxa_atexit@plt+0x573ea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #-1073741762 @ 0xc000003e │ │ │ │ + cmneq r2, #-1342177277 @ 0xb0000003 │ │ │ │ @ instruction: 0x03be5b0c │ │ │ │ @ instruction: 0x03be61d8 │ │ │ │ orrseq r1, r5, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1429475,15 +1429475,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 580514 <__cxa_atexit@plt+0x573f98> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #159 @ 0x9f │ │ │ │ + cmneq r2, #223 @ 0xdf │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be6324 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 580540 <__cxa_atexit@plt+0x573fc4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #224, 30 @ 0x380 │ │ │ │ @@ -1429518,15 +1429518,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5805c8 <__cxa_atexit@plt+0x57404c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #171 @ 0xab │ │ │ │ + cmneq r2, #235 @ 0xeb │ │ │ │ @ instruction: 0x03be5964 │ │ │ │ @ instruction: 0x03be6030 │ │ │ │ orrseq r1, r5, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1429581,15 +1429581,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5806bc <__cxa_atexit@plt+0x574140> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #316 @ 0x13c │ │ │ │ + cmneq r2, #572 @ 0x23c │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be617c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5806e8 <__cxa_atexit@plt+0x57416c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #56, 28 @ 0x380 │ │ │ │ @@ -1429624,15 +1429624,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 580770 <__cxa_atexit@plt+0x5741f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #88, 30 @ 0x160 │ │ │ │ + cmneq r2, #152, 30 @ 0x260 │ │ │ │ @ instruction: 0x03be57bc │ │ │ │ @ instruction: 0x03be5e88 │ │ │ │ orrseq r1, r5, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1429687,15 +1429687,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 580864 <__cxa_atexit@plt+0x5742e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #252, 26 @ 0x3f00 │ │ │ │ + cmneq r2, #60, 28 @ 0x3c0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be5fd4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 580890 <__cxa_atexit@plt+0x574314> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #144, 24 @ 0x9000 │ │ │ │ @@ -1429730,15 +1429730,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 580918 <__cxa_atexit@plt+0x57439c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #3, 28 @ 0x30 │ │ │ │ + cmneq r2, #1072 @ 0x430 │ │ │ │ @ instruction: 0x03be5614 │ │ │ │ @ instruction: 0x03be5ce0 │ │ │ │ orrseq r1, r5, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1429793,15 +1429793,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 580a0c <__cxa_atexit@plt+0x574490> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #42752 @ 0xa700 │ │ │ │ + cmneq r2, #59136 @ 0xe700 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be5e2c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 580a38 <__cxa_atexit@plt+0x5744bc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #232, 20 @ 0xe8000 │ │ │ │ @@ -1429836,15 +1429836,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 580ac0 <__cxa_atexit@plt+0x574544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #44544 @ 0xae00 │ │ │ │ + cmneq r2, #60928 @ 0xee00 │ │ │ │ @ instruction: 0x03be546c │ │ │ │ @ instruction: 0x03be5b38 │ │ │ │ orrseq r1, r5, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1429899,15 +1429899,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 580bb4 <__cxa_atexit@plt+0x574638> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #83968 @ 0x14800 │ │ │ │ + cmneq r2, #149504 @ 0x24800 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be5c84 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 580be0 <__cxa_atexit@plt+0x574664> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #64, 18 @ 0x100000 │ │ │ │ @@ -1429942,15 +1429942,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 580c68 <__cxa_atexit@plt+0x5746ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #93184 @ 0x16c00 │ │ │ │ + cmneq r2, #158720 @ 0x26c00 │ │ │ │ @ instruction: 0x03be52c4 │ │ │ │ @ instruction: 0x03be5990 │ │ │ │ orrseq r1, r5, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430005,15 +1430005,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 580d5c <__cxa_atexit@plt+0x5747e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #4177920 @ 0x3fc000 │ │ │ │ + cmneq r2, #258048 @ 0x3f000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be5adc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 580d88 <__cxa_atexit@plt+0x57480c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #152, 14 @ 0x2600000 │ │ │ │ @@ -1430048,15 +1430048,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 580e10 <__cxa_atexit@plt+0x574894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #57344 @ 0xe000 │ │ │ │ + cmneq r2, #319488 @ 0x4e000 │ │ │ │ @ instruction: 0x03be511c │ │ │ │ @ instruction: 0x03be57e8 │ │ │ │ orrseq r1, r5, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430111,15 +1430111,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 580f04 <__cxa_atexit@plt+0x574988> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #11665408 @ 0xb20000 │ │ │ │ + cmneq r2, #15859712 @ 0xf20000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be5934 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 580f30 <__cxa_atexit@plt+0x5749b4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #240, 10 @ 0x3c000000 │ │ │ │ @@ -1430154,15 +1430154,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 580fb8 <__cxa_atexit@plt+0x574a3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #12124160 @ 0xb90000 │ │ │ │ + cmneq r2, #16318464 @ 0xf90000 │ │ │ │ @ instruction: 0x03be4f74 │ │ │ │ @ instruction: 0x03be5640 │ │ │ │ orrseq r1, r5, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430217,15 +1430217,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5810ac <__cxa_atexit@plt+0x574b30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #24379392 @ 0x1740000 │ │ │ │ + cmneq r2, #41156608 @ 0x2740000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be578c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5810d8 <__cxa_atexit@plt+0x574b5c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #72, 8 @ 0x48000000 │ │ │ │ @@ -1430260,15 +1430260,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 581160 <__cxa_atexit@plt+0x574be4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #26476544 @ 0x1940000 │ │ │ │ + cmneq r2, #43253760 @ 0x2940000 │ │ │ │ @ instruction: 0x03be4dcc │ │ │ │ @ instruction: 0x03be5498 │ │ │ │ orrseq r1, r5, #244, 2 @ 0x3d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430323,15 +1430323,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 581254 <__cxa_atexit@plt+0x574cd8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #9437184 @ 0x900000 │ │ │ │ + cmneq r2, #76546048 @ 0x4900000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be55e4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 581280 <__cxa_atexit@plt+0x574d04> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #160, 4 │ │ │ │ @@ -1430366,15 +1430366,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 581308 <__cxa_atexit@plt+0x574d8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #20, 12 @ 0x1400000 │ │ │ │ + cmneq r2, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0x03be4c24 │ │ │ │ @ instruction: 0x03be52f0 │ │ │ │ orrseq r1, r5, #76 @ 0x4c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430429,15 +1430429,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5813fc <__cxa_atexit@plt+0x574e80> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #184, 8 @ 0xb8000000 │ │ │ │ + cmneq r2, #248, 8 @ 0xf8000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be543c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 581428 <__cxa_atexit@plt+0x574eac> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r5, #248 @ 0xf8 │ │ │ │ @@ -1430472,15 +1430472,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5814b0 <__cxa_atexit@plt+0x574f34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #-973078528 @ 0xc6000000 │ │ │ │ + cmneq r2, #25165824 @ 0x1800000 │ │ │ │ @ instruction: 0x03be4a7c │ │ │ │ @ instruction: 0x03be5148 │ │ │ │ orrseq r0, r5, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430535,15 +1430535,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5815a4 <__cxa_atexit@plt+0x575028> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #-1476395007 @ 0xa8000001 │ │ │ │ + cmneq r2, #-1476395006 @ 0xa8000002 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be5294 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5815d0 <__cxa_atexit@plt+0x575054> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #80, 30 @ 0x140 │ │ │ │ @@ -1430578,15 +1430578,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 581658 <__cxa_atexit@plt+0x5750dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #116, 6 @ 0xd0000001 │ │ │ │ + cmneq r2, #180, 6 @ 0xd0000002 │ │ │ │ @ instruction: 0x03be48d4 │ │ │ │ @ instruction: 0x03be4fa0 │ │ │ │ orrseq r0, r5, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430641,15 +1430641,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58174c <__cxa_atexit@plt+0x5751d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r2, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be50ec │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 581778 <__cxa_atexit@plt+0x5751fc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #168, 26 @ 0x2a00 │ │ │ │ @@ -1430684,15 +1430684,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 581800 <__cxa_atexit@plt+0x575284> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #36, 4 @ 0x40000002 │ │ │ │ + cmneq r2, #100, 4 @ 0x40000006 │ │ │ │ @ instruction: 0x03be472c │ │ │ │ @ instruction: 0x03be4df8 │ │ │ │ orrseq r0, r5, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430747,15 +1430747,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5818f4 <__cxa_atexit@plt+0x575378> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r2, #200 @ 0xc8 │ │ │ │ + cmneq r2, #8, 2 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be4f44 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 581920 <__cxa_atexit@plt+0x5753a4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #0, 24 │ │ │ │ @@ -1430790,15 +1430790,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5819a8 <__cxa_atexit@plt+0x57542c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #215 @ 0xd7 │ │ │ │ + cmneq r2, #-1073741819 @ 0xc0000005 │ │ │ │ @ instruction: 0x03be4584 │ │ │ │ @ instruction: 0x03be4c50 │ │ │ │ orrseq r0, r5, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430853,15 +1430853,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 581a9c <__cxa_atexit@plt+0x575520> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #492 @ p-variant is OBSOLETE @ 0x1ec │ │ │ │ + cmnpeq r1, #748 @ p-variant is OBSOLETE @ 0x2ec │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be4d9c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 581ac8 <__cxa_atexit@plt+0x57554c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #88, 20 @ 0x58000 │ │ │ │ @@ -1430896,15 +1430896,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 581b50 <__cxa_atexit@plt+0x5755d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r1, #564 @ p-variant is OBSOLETE @ 0x234 │ │ │ │ + cmnpeq r1, #820 @ p-variant is OBSOLETE @ 0x334 │ │ │ │ @ instruction: 0x03be43dc │ │ │ │ @ instruction: 0x03be4aa8 │ │ │ │ orrseq r0, r5, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1430959,15 +1430959,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 581c44 <__cxa_atexit@plt+0x5756c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #784 @ p-variant is OBSOLETE @ 0x310 │ │ │ │ + cmnpeq r1, #1808 @ p-variant is OBSOLETE @ 0x710 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be4bf4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 581c70 <__cxa_atexit@plt+0x5756f4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #176, 16 @ 0xb00000 │ │ │ │ @@ -1431002,15 +1431002,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 581cf8 <__cxa_atexit@plt+0x57577c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r1, #60, 28 @ p-variant is OBSOLETE @ 0x3c0 │ │ │ │ + cmnpeq r1, #124, 28 @ p-variant is OBSOLETE @ 0x7c0 │ │ │ │ @ instruction: 0x03be4234 │ │ │ │ @ instruction: 0x03be4900 │ │ │ │ orrseq r0, r5, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1431065,15 +1431065,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 581dec <__cxa_atexit@plt+0x575870> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #224, 24 @ p-variant is OBSOLETE @ 0xe000 │ │ │ │ + cmnpeq r1, #32, 26 @ p-variant is OBSOLETE @ 0x800 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be4a4c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 581e18 <__cxa_atexit@plt+0x57589c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #8, 14 @ 0x200000 │ │ │ │ @@ -1431108,15 +1431108,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 581ea0 <__cxa_atexit@plt+0x575924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r1, #59648 @ p-variant is OBSOLETE @ 0xe900 │ │ │ │ + cmnpeq r1, #2624 @ p-variant is OBSOLETE @ 0xa40 │ │ │ │ @ instruction: 0x03be408c │ │ │ │ @ instruction: 0x03be4758 │ │ │ │ orrseq r0, r5, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1431171,15 +1431171,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 581f94 <__cxa_atexit@plt+0x575a18> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #144384 @ p-variant is OBSOLETE @ 0x23400 │ │ │ │ + cmnpeq r1, #209920 @ p-variant is OBSOLETE @ 0x33400 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be48a4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 581fc0 <__cxa_atexit@plt+0x575a44> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #96, 10 @ 0x18000000 │ │ │ │ @@ -1431214,15 +1431214,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 582048 <__cxa_atexit@plt+0x575acc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r1, #152, 22 @ p-variant is OBSOLETE @ 0x26000 │ │ │ │ + cmnpeq r1, #216, 22 @ p-variant is OBSOLETE @ 0x36000 │ │ │ │ @ instruction: 0x03be3ee4 │ │ │ │ @ instruction: 0x03be45b0 │ │ │ │ orrseq r0, r5, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1431277,15 +1431277,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58213c <__cxa_atexit@plt+0x575bc0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #60, 20 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ + cmnpeq r1, #124, 20 @ p-variant is OBSOLETE @ 0x7c000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be46fc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 582168 <__cxa_atexit@plt+0x575bec> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #184, 6 @ 0xe0000002 │ │ │ │ @@ -1431320,15 +1431320,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5821f0 <__cxa_atexit@plt+0x575c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r1, #72, 20 @ p-variant is OBSOLETE @ 0x48000 │ │ │ │ + cmnpeq r1, #136, 20 @ p-variant is OBSOLETE @ 0x88000 │ │ │ │ @ instruction: 0x03be3d3c │ │ │ │ @ instruction: 0x03be4408 │ │ │ │ orrseq r0, r5, #100, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1431383,15 +1431383,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5822e4 <__cxa_atexit@plt+0x575d68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #236, 16 @ p-variant is OBSOLETE @ 0xec0000 │ │ │ │ + cmnpeq r1, #44, 18 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be4554 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 582310 <__cxa_atexit@plt+0x575d94> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #16, 4 │ │ │ │ @@ -1431426,15 +1431426,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 582398 <__cxa_atexit@plt+0x575e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r1, #16056320 @ p-variant is OBSOLETE @ 0xf50000 │ │ │ │ + cmnpeq r1, #868352 @ p-variant is OBSOLETE @ 0xd4000 │ │ │ │ @ instruction: 0x03be3b94 │ │ │ │ @ instruction: 0x03be4260 │ │ │ │ orrseq pc, r4, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1431489,15 +1431489,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58248c <__cxa_atexit@plt+0x575f10> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #40108032 @ p-variant is OBSOLETE @ 0x2640000 │ │ │ │ + cmnpeq r1, #56885248 @ p-variant is OBSOLETE @ 0x3640000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be43ac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5824b8 <__cxa_atexit@plt+0x575f3c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r5, #104 @ 0x68 │ │ │ │ @@ -1431532,15 +1431532,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 582540 <__cxa_atexit@plt+0x575fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq r1, #42729472 @ p-variant is OBSOLETE @ 0x28c0000 │ │ │ │ + cmnpeq r1, #59506688 @ p-variant is OBSOLETE @ 0x38c0000 │ │ │ │ @ instruction: 0x03be39ec │ │ │ │ @ instruction: 0x03be40b8 │ │ │ │ orrseq pc, r4, #20, 28 @ 0x140 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1431595,15 +1431595,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 582634 <__cxa_atexit@plt+0x5760b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #74448896 @ p-variant is OBSOLETE @ 0x4700000 │ │ │ │ + cmnpeq r1, #141557760 @ p-variant is OBSOLETE @ 0x8700000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03be4204 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 582660 <__cxa_atexit@plt+0x5760e4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r0, r5, #192, 28 @ 0xc00 │ │ │ │ @@ -1431707,15 +1431707,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5827f4 <__cxa_atexit@plt+0x576278> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #220, 8 @ p-variant is OBSOLETE @ 0xdc000000 │ │ │ │ + cmnpeq r1, #28, 10 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ @ instruction: 0x03be3754 │ │ │ │ orrseq pc, r4, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 582860 <__cxa_atexit@plt+0x5762e4> │ │ │ │ @@ -1431878,15 +1431878,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 582aa0 <__cxa_atexit@plt+0x576524> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #-1879048180 @ p-variant is OBSOLETE @ 0x9000000c │ │ │ │ + cmnpeq r1, #603979776 @ p-variant is OBSOLETE @ 0x24000000 │ │ │ │ @ instruction: 0x03be34a8 │ │ │ │ orrseq sp, r4, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -1431998,15 +1431998,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 582c80 <__cxa_atexit@plt+0x576704> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r1, #1073741856 @ p-variant is OBSOLETE @ 0x40000020 │ │ │ │ + cmnpeq r1, #1073741872 @ p-variant is OBSOLETE @ 0x40000030 │ │ │ │ @ instruction: 0x03be32c8 │ │ │ │ orrseq sp, r4, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -1432354,15 +1432354,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 583210 <__cxa_atexit@plt+0x576c94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #35072 @ 0x8900 │ │ │ │ + cmneq r1, #51456 @ 0xc900 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0x03be3be0 │ │ │ │ @ instruction: 0x03be2e70 │ │ │ │ @ instruction: 0x03be2d74 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 583244 <__cxa_atexit@plt+0x576cc8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1432647,15 +1432647,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5836a4 <__cxa_atexit@plt+0x577128> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #56, 16 @ 0x380000 │ │ │ │ + cmneq r1, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r4, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5836dc <__cxa_atexit@plt+0x577160> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1432704,15 +1432704,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 583788 <__cxa_atexit@plt+0x57720c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #176, 14 @ 0x2c00000 │ │ │ │ + cmneq r1, #240, 14 @ 0x3c00000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ @ instruction: 0x03be2e64 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5837bc <__cxa_atexit@plt+0x577240> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1432790,15 +1432790,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5838e0 <__cxa_atexit@plt+0x577364> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #175112192 @ 0xa700000 │ │ │ │ + cmneq r1, #242221056 @ 0xe700000 │ │ │ │ @ instruction: 0x03be2668 │ │ │ │ orrseq ip, r4, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 58394c <__cxa_atexit@plt+0x5773d0> │ │ │ │ @@ -1433188,15 +1433188,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 583f18 <__cxa_atexit@plt+0x57799c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #255 @ 0xff │ │ │ │ + cmneq r1, #-1073741809 @ 0xc000000f │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r4, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 583f50 <__cxa_atexit@plt+0x5779d4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1433220,15 +1433220,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 583f98 <__cxa_atexit@plt+0x577a1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #207 @ 0xcf │ │ │ │ + cmneq r1, #-1073741821 @ 0xc0000003 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r4, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 583fd0 <__cxa_atexit@plt+0x577a54> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1433286,15 +1433286,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5840a0 <__cxa_atexit@plt+0x577b24> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #34 @ 0x22 │ │ │ │ + cmneq r1, #98 @ 0x62 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0x03be2fac │ │ │ │ @ instruction: 0x03be312c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5840d4 <__cxa_atexit@plt+0x577b58> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1433424,15 +1433424,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5842c8 <__cxa_atexit@plt+0x577d4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #976 @ 0x3d0 │ │ │ │ + cmneq r1, #2000 @ 0x7d0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r4, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 584300 <__cxa_atexit@plt+0x577d84> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1433475,15 +1433475,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 584394 <__cxa_atexit@plt+0x577e18> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #13120 @ 0x3340 │ │ │ │ + cmneq r1, #13, 28 @ 0xd0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x03be2e20 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5843c0 <__cxa_atexit@plt+0x577e44> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq pc, r4, #208, 2 @ 0x34 │ │ │ │ @@ -1433698,15 +1433698,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 584710 <__cxa_atexit@plt+0x578194> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #148, 20 @ 0x94000 │ │ │ │ + cmneq r1, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r4, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 584748 <__cxa_atexit@plt+0x5781cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1433765,15 +1433765,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58481c <__cxa_atexit@plt+0x5782a0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #228, 18 @ 0x390000 │ │ │ │ + cmneq r1, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0x03be2834 │ │ │ │ @ instruction: 0x03be29b4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 584850 <__cxa_atexit@plt+0x5782d4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1434228,15 +1434228,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 584f58 <__cxa_atexit@plt+0x5789dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #-1342177266 @ 0xb000000e │ │ │ │ + cmneq r1, #-1409286144 @ 0xac000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r4, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 584f90 <__cxa_atexit@plt+0x578a14> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1434260,15 +1434260,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 584fd8 <__cxa_atexit@plt+0x578a5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #188, 4 @ 0xc000000b │ │ │ │ + cmneq r1, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r4, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 585010 <__cxa_atexit@plt+0x578a94> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1434292,15 +1434292,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 585058 <__cxa_atexit@plt+0x578adc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #140, 4 @ 0xc0000008 │ │ │ │ + cmneq r1, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r4, #160, 4 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 585090 <__cxa_atexit@plt+0x578b14> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1434363,15 +1434363,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 585174 <__cxa_atexit@plt+0x578bf8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #204, 2 @ 0x33 │ │ │ │ + cmneq r1, #12, 4 @ 0xc0000000 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ @ instruction: 0x03be0f30 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0x03be1ce8 │ │ │ │ orrseq sp, r4, #136, 2 @ 0x22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1434759,15 +1434759,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5857a4 <__cxa_atexit@plt+0x579228> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #236, 22 @ 0x3b000 │ │ │ │ + cmneq r1, #44, 24 @ 0x2c00 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03be1a20 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5857d0 <__cxa_atexit@plt+0x579254> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r4, #192, 26 @ 0x3000 │ │ │ │ @@ -1434975,15 +1434975,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 585b04 <__cxa_atexit@plt+0x579588> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #14352384 @ 0xdb0000 │ │ │ │ + cmneq r1, #442368 @ 0x6c000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03be16c0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 585b30 <__cxa_atexit@plt+0x5795b4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r4, #96, 20 @ 0x60000 │ │ │ │ @@ -1435169,15 +1435169,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 585e0c <__cxa_atexit@plt+0x579890> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #35651584 @ 0x2200000 │ │ │ │ + cmneq r1, #102760448 @ 0x6200000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03be0188 │ │ │ │ @ instruction: 0x03be017c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 585e40 <__cxa_atexit@plt+0x5798c4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1435495,15 +1435495,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 586324 <__cxa_atexit@plt+0x579da8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #1073741846 @ 0x40000016 │ │ │ │ + cmneq r1, #1073741862 @ 0x40000026 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0x03bdfd78 │ │ │ │ @ instruction: 0x03be0b34 │ │ │ │ orrseq fp, r4, #88, 30 @ 0x160 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1435870,15 +1435870,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 586900 <__cxa_atexit@plt+0x57a384> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #209920 @ 0x33400 │ │ │ │ + cmneq r1, #3328 @ 0xd00 │ │ │ │ @ instruction: 0x03bdf650 │ │ │ │ @ instruction: 0x03bdf654 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58692c <__cxa_atexit@plt+0x57a3b0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r4, #244, 22 @ 0x3d000 │ │ │ │ @@ -1435953,15 +1435953,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 586a4c <__cxa_atexit@plt+0x57a4d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #856064 @ 0xd1000 │ │ │ │ + cmneq r1, #17408 @ 0x4400 │ │ │ │ @ instruction: 0x03bdf508 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 586a74 <__cxa_atexit@plt+0x57a4f8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r4, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -1436036,15 +1436036,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 586b98 <__cxa_atexit@plt+0x57a61c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #212, 18 @ 0x350000 │ │ │ │ + cmneq r1, #20, 20 @ 0x14000 │ │ │ │ @ instruction: 0x03bdf3b8 │ │ │ │ @ instruction: 0x03bdf3bc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 586bc4 <__cxa_atexit@plt+0x57a648> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r4, #92, 18 @ 0x170000 │ │ │ │ @@ -1436119,15 +1436119,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 586ce4 <__cxa_atexit@plt+0x57a768> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #216, 16 @ 0xd80000 │ │ │ │ + cmneq r1, #24, 18 @ 0x60000 │ │ │ │ @ instruction: 0x03bdf270 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 586d0c <__cxa_atexit@plt+0x57a790> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r4, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -1436346,15 +1436346,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 587078 <__cxa_atexit@plt+0x57aafc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #717225984 @ 0x2ac00000 │ │ │ │ + cmneq r1, #985661440 @ 0x3ac00000 │ │ │ │ @ instruction: 0x03bdeeb4 │ │ │ │ @ instruction: 0x03bdf580 │ │ │ │ orrseq ip, r3, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1436366,15 +1436366,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5870c8 <__cxa_atexit@plt+0x57ab4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #612368384 @ 0x24800000 │ │ │ │ + cmneq r1, #880803840 @ 0x34800000 │ │ │ │ @ instruction: 0x03bdee64 │ │ │ │ @ instruction: 0x03bdf530 │ │ │ │ orrseq ip, r3, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1436386,15 +1436386,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 587118 <__cxa_atexit@plt+0x57ab9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #432013312 @ 0x19c00000 │ │ │ │ + cmneq r1, #700448768 @ 0x29c00000 │ │ │ │ @ instruction: 0x03bdee14 │ │ │ │ @ instruction: 0x03bdf4e0 │ │ │ │ orrseq ip, r3, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1436406,15 +1436406,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 587168 <__cxa_atexit@plt+0x57abec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #293601280 @ 0x11800000 │ │ │ │ + cmneq r1, #562036736 @ 0x21800000 │ │ │ │ @ instruction: 0x03bdedc4 │ │ │ │ @ instruction: 0x03bdf490 │ │ │ │ orrseq ip, r3, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1437355,15 +1437355,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 588034 <__cxa_atexit@plt+0x57bab8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r1, #108003328 @ 0x6700000 │ │ │ │ + cmneq r1, #175112192 @ 0xa700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 58807c <__cxa_atexit@plt+0x57bb00> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1437657,15 +1437657,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5884ec <__cxa_atexit@plt+0x57bf70> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #805306373 @ 0x30000005 │ │ │ │ + cmneq r1, #805306377 @ 0x30000009 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bdecf8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 588518 <__cxa_atexit@plt+0x57bf9c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq fp, r4, #136 @ 0x88 │ │ │ │ @@ -1437898,15 +1437898,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5888b0 <__cxa_atexit@plt+0x57c334> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #3568 @ 0xdf0 │ │ │ │ + cmneq r1, #31, 30 @ 0x7c │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0x03bde95c │ │ │ │ @ instruction: 0x03bddfd0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5888e4 <__cxa_atexit@plt+0x57c368> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1438108,15 +1438108,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 588bf8 <__cxa_atexit@plt+0x57c67c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #236544 @ 0x39c00 │ │ │ │ + cmneq r1, #9984 @ 0x2700 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bde5f0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 588c24 <__cxa_atexit@plt+0x57c6a8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r4, #124, 18 @ 0x1f0000 │ │ │ │ @@ -1438316,15 +1438316,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 588f38 <__cxa_atexit@plt+0x57c9bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #16187392 @ 0xf70000 │ │ │ │ + cmneq r1, #901120 @ 0xdc000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bde2b0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 588f64 <__cxa_atexit@plt+0x57c9e8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r4, #60, 12 @ 0x3c00000 │ │ │ │ @@ -1438544,15 +1438544,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5892c8 <__cxa_atexit@plt+0x57cd4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #717225984 @ 0x2ac00000 │ │ │ │ + cmneq r1, #985661440 @ 0x3ac00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r8, r4, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 589300 <__cxa_atexit@plt+0x57cd84> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1438576,15 +1438576,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 589348 <__cxa_atexit@plt+0x57cdcc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #515899392 @ 0x1ec00000 │ │ │ │ + cmneq r1, #784334848 @ 0x2ec00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r8, r4, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 589380 <__cxa_atexit@plt+0x57ce04> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1438633,15 +1438633,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58942c <__cxa_atexit@plt+0x57ceb0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #-234881024 @ 0xf2000000 │ │ │ │ + cmneq r1, #209715200 @ 0xc800000 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0x03bdddd0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58945c <__cxa_atexit@plt+0x57cee0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1438862,15 +1438862,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5897c0 <__cxa_atexit@plt+0x57d244> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #1073741864 @ 0x40000028 │ │ │ │ + cmneq r1, #1073741880 @ 0x40000038 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r8, r4, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5897f8 <__cxa_atexit@plt+0x57d27c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1438894,15 +1438894,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 589840 <__cxa_atexit@plt+0x57d2c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #1073741852 @ 0x4000001c │ │ │ │ + cmneq r1, #1073741868 @ 0x4000002c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r8, r4, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 589878 <__cxa_atexit@plt+0x57d2fc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1438951,15 +1438951,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 589924 <__cxa_atexit@plt+0x57d3a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #232 @ 0xe8 │ │ │ │ + cmneq r1, #40, 2 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0x03bdd8d8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 589954 <__cxa_atexit@plt+0x57d3d8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1439451,15 +1439451,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58a0f4 <__cxa_atexit@plt+0x57db78> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #1490944 @ 0x16c000 │ │ │ │ + cmneq r1, #2539520 @ 0x26c000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r8, r4, #56 @ 0x38 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58a12c <__cxa_atexit@plt+0x57dbb0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1439507,15 +1439507,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58a1d4 <__cxa_atexit@plt+0x57dc58> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #14090240 @ 0xd70000 │ │ │ │ + cmneq r1, #376832 @ 0x5c000 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0x03bdce58 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58a200 <__cxa_atexit@plt+0x57dc84> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r4, #128, 6 │ │ │ │ @@ -1439662,15 +1439662,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58a440 <__cxa_atexit@plt+0x57dec4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #182452224 @ 0xae00000 │ │ │ │ + cmneq r1, #249561088 @ 0xee00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r4, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58a478 <__cxa_atexit@plt+0x57defc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1439718,15 +1439718,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58a520 <__cxa_atexit@plt+0x57dfa4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #44040192 @ 0x2a00000 │ │ │ │ + cmneq r1, #111149056 @ 0x6a00000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x03bdc694 │ │ │ │ @ instruction: 0x03bdc0cc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58a554 <__cxa_atexit@plt+0x57dfd8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1439998,15 +1439998,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58a980 <__cxa_atexit@plt+0x57e404> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #-805306368 @ 0xd0000000 │ │ │ │ + cmneq r1, #-805306364 @ 0xd0000004 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r4, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58a9b8 <__cxa_atexit@plt+0x57e43c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1440054,15 +1440054,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58aa60 <__cxa_atexit@plt+0x57e4e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #1073741858 @ 0x40000022 │ │ │ │ + cmneq r1, #1073741874 @ 0x40000032 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0x03bdb638 │ │ │ │ @ instruction: 0x03bdc3f8 │ │ │ │ orrseq r7, r4, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1440288,15 +1440288,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58ae08 <__cxa_atexit@plt+0x57e88c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #36, 28 @ 0x240 │ │ │ │ + cmneq r1, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r4, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58ae40 <__cxa_atexit@plt+0x57e8c4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1440344,15 +1440344,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58aee8 <__cxa_atexit@plt+0x57e96c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #160, 26 @ 0x2800 │ │ │ │ + cmneq r1, #224, 26 @ 0x3800 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x03bdbcc4 │ │ │ │ @ instruction: 0x03bdb704 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58af1c <__cxa_atexit@plt+0x57e9a0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1440502,15 +1440502,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58b160 <__cxa_atexit@plt+0x57ebe4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #109568 @ 0x1ac00 │ │ │ │ + cmneq r1, #175104 @ 0x2ac00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r4, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58b198 <__cxa_atexit@plt+0x57ec1c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1440558,15 +1440558,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58b240 <__cxa_atexit@plt+0x57ecc4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #946176 @ 0xe7000 │ │ │ │ + cmneq r1, #39936 @ 0x9c00 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x03bdb97c │ │ │ │ @ instruction: 0x03bdb3ac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58b274 <__cxa_atexit@plt+0x57ecf8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1440716,15 +1440716,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58b4b8 <__cxa_atexit@plt+0x57ef3c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #11665408 @ 0xb20000 │ │ │ │ + cmneq r1, #15859712 @ 0xf20000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r4, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58b4f0 <__cxa_atexit@plt+0x57ef74> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1440772,15 +1440772,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58b598 <__cxa_atexit@plt+0x57f01c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #3014656 @ 0x2e0000 │ │ │ │ + cmneq r1, #7208960 @ 0x6e0000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x03bdb630 │ │ │ │ @ instruction: 0x03bdb054 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58b5cc <__cxa_atexit@plt+0x57f050> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1440930,15 +1440930,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58b810 <__cxa_atexit@plt+0x57f294> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #1044381696 @ 0x3e400000 │ │ │ │ + cmneq r1, #59768832 @ 0x3900000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r4, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58b848 <__cxa_atexit@plt+0x57f2cc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1440986,15 +1440986,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58b8f0 <__cxa_atexit@plt+0x57f374> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #490733568 @ 0x1d400000 │ │ │ │ + cmneq r1, #759169024 @ 0x2d400000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x03bdb2d4 │ │ │ │ @ instruction: 0x03bdacfc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58b924 <__cxa_atexit@plt+0x57f3a8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1441072,15 +1441072,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58ba48 <__cxa_atexit@plt+0x57f4cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #108, 8 @ 0x6c000000 │ │ │ │ + cmneq r1, #172, 8 @ 0xac000000 │ │ │ │ @ instruction: 0x03bda500 │ │ │ │ orrseq r4, r4, #84, 12 @ 0x5400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 58ba88 <__cxa_atexit@plt+0x57f50c> │ │ │ │ @@ -1441268,15 +1441268,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58bd58 <__cxa_atexit@plt+0x57f7dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #-2147483586 @ 0x8000003e │ │ │ │ + cmneq r1, #-1610612733 @ 0xa0000003 │ │ │ │ @ instruction: 0x03bda1f0 │ │ │ │ orrseq r4, r4, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 58bd98 <__cxa_atexit@plt+0x57f81c> │ │ │ │ @@ -1441796,15 +1441796,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58c598 <__cxa_atexit@plt+0x58001c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #307200 @ 0x4b000 │ │ │ │ + cmneq r1, #569344 @ 0x8b000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r4, #0, 22 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58c5d0 <__cxa_atexit@plt+0x580054> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1441828,15 +1441828,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58c618 <__cxa_atexit@plt+0x58009c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #110592 @ 0x1b000 │ │ │ │ + cmneq r1, #372736 @ 0x5b000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r4, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58c650 <__cxa_atexit@plt+0x5800d4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1441884,15 +1441884,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58c6f8 <__cxa_atexit@plt+0x58017c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #2457600 @ 0x258000 │ │ │ │ + cmneq r1, #3506176 @ 0x358000 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0x03bda934 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58c724 <__cxa_atexit@plt+0x5801a8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r4, #92, 28 @ 0x5c0 │ │ │ │ @@ -1442178,15 +1442178,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58cb90 <__cxa_atexit@plt+0x580614> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #272629760 @ 0x10400000 │ │ │ │ + cmneq r1, #541065216 @ 0x20400000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r4, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58cbc8 <__cxa_atexit@plt+0x58064c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1442235,15 +1442235,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58cc74 <__cxa_atexit@plt+0x5806f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #-1191182336 @ 0xb9000000 │ │ │ │ + cmneq r1, #-117440512 @ 0xf9000000 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0x03bd9978 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58cca8 <__cxa_atexit@plt+0x58072c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1442374,15 +1442374,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58cea0 <__cxa_atexit@plt+0x580924> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #208, 4 │ │ │ │ + cmneq r1, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r4, #108 @ 0x6c │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58ced8 <__cxa_atexit@plt+0x58095c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1442425,15 +1442425,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58cf6c <__cxa_atexit@plt+0x5809f0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #96, 4 │ │ │ │ + cmneq r1, #160, 4 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x03bda298 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58cf98 <__cxa_atexit@plt+0x580a1c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r6, r4, #248, 10 @ 0x3e000000 │ │ │ │ @@ -1442646,15 +1442646,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58d2e0 <__cxa_atexit@plt+0x580d64> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #47, 30 @ 0xbc │ │ │ │ + cmneq r1, #444 @ 0x1bc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r4, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58d318 <__cxa_atexit@plt+0x580d9c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1442702,15 +1442702,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58d3c0 <__cxa_atexit@plt+0x580e44> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #172, 28 @ 0xac0 │ │ │ │ + cmneq r1, #236, 28 @ 0xec0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0x03bd8cdc │ │ │ │ @ instruction: 0x03bd9a98 │ │ │ │ orrseq r4, r4, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1443003,15 +1443003,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58d874 <__cxa_atexit@plt+0x5812f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #60, 20 @ 0x3c000 │ │ │ │ + cmneq r1, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r4, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58d8ac <__cxa_atexit@plt+0x581330> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1443056,15 +1443056,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58d948 <__cxa_atexit@plt+0x5813cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #196, 18 @ 0x310000 │ │ │ │ + cmneq r1, #4, 20 @ 0x4000 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0x03bd8ca4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58d978 <__cxa_atexit@plt+0x5813fc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1443280,15 +1443280,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58dcc8 <__cxa_atexit@plt+0x58174c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #141557760 @ 0x8700000 │ │ │ │ + cmneq r1, #208666624 @ 0xc700000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r4, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58dd00 <__cxa_atexit@plt+0x581784> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1443333,15 +1443333,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58dd9c <__cxa_atexit@plt+0x581820> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #15728640 @ 0xf00000 │ │ │ │ + cmneq r1, #82837504 @ 0x4f00000 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0x03bd8850 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58ddcc <__cxa_atexit@plt+0x581850> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1443715,15 +1443715,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58e394 <__cxa_atexit@plt+0x581e18> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #90 @ 0x5a │ │ │ │ + cmneq r1, #154 @ 0x9a │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r4, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58e3cc <__cxa_atexit@plt+0x581e50> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1443772,15 +1443772,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58e478 <__cxa_atexit@plt+0x581efc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #844 @ 0x34c │ │ │ │ + cmneq r1, #19 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0x03bd7c20 │ │ │ │ @ instruction: 0x03bd89e0 │ │ │ │ orrseq r3, r4, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1443987,15 +1443987,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58e7d4 <__cxa_atexit@plt+0x582258> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #47872 @ 0xbb00 │ │ │ │ + cmneq r1, #64256 @ 0xfb00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r4, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58e80c <__cxa_atexit@plt+0x582290> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1444056,15 +1444056,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58e8e8 <__cxa_atexit@plt+0x58236c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #768 @ 0x300 │ │ │ │ + cmneq r1, #17152 @ 0x4300 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x03bd7e3c │ │ │ │ @ instruction: 0x03bd8968 │ │ │ │ @ instruction: 0x03bd7694 │ │ │ │ @ instruction: 0x03bd7694 │ │ │ │ @ instruction: 0x03bd7784 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1444441,15 +1444441,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58eeec <__cxa_atexit@plt+0x582970> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #69206016 @ 0x4200000 │ │ │ │ + cmneq r1, #136314880 @ 0x8200000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r4, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58ef24 <__cxa_atexit@plt+0x5829a8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1444498,15 +1444498,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58efd0 <__cxa_atexit@plt+0x582a54> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #784334848 @ 0x2ec00000 │ │ │ │ + cmneq r1, #1052770304 @ 0x3ec00000 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0x03bd70c8 │ │ │ │ @ instruction: 0x03bd7e88 │ │ │ │ orrseq r3, r4, #8 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1444713,15 +1444713,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58f32c <__cxa_atexit@plt+0x582db0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #805306378 @ 0x3000000a │ │ │ │ + cmneq r1, #805306382 @ 0x3000000e │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r0, r4, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58f364 <__cxa_atexit@plt+0x582de8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1444764,15 +1444764,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 58f3f8 <__cxa_atexit@plt+0x582e7c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #805306371 @ 0x30000003 │ │ │ │ + cmneq r1, #805306375 @ 0x30000007 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x03bd7e10 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 58f424 <__cxa_atexit@plt+0x582ea8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r4, #108, 2 │ │ │ │ @@ -1445494,15 +1445494,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 58ff60 <__cxa_atexit@plt+0x5839e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #3670016 @ 0x380000 │ │ │ │ + cmneq r1, #20447232 @ 0x1380000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r4, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 58ff98 <__cxa_atexit@plt+0x583a1c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1445548,15 +1445548,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 590038 <__cxa_atexit@plt+0x583abc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #153092096 @ 0x9200000 │ │ │ │ + cmneq r1, #220200960 @ 0xd200000 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ @ instruction: 0x03bd65b4 │ │ │ │ orrseq r1, r4, #28, 30 @ 0x70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -1445978,15 +1445978,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5906f0 <__cxa_atexit@plt+0x584174> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #29 │ │ │ │ + cmneq r1, #93 @ 0x5d │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r4, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 590728 <__cxa_atexit@plt+0x5841ac> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1446029,15 +1446029,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5907bc <__cxa_atexit@plt+0x584240> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #692 @ 0x2b4 │ │ │ │ + cmneq r1, #948 @ 0x3b4 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0x03bd5e30 │ │ │ │ orrseq r1, r4, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -1446342,15 +1446342,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 590ca0 <__cxa_atexit@plt+0x584724> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #25600 @ 0x6400 │ │ │ │ + cmneq r1, #91136 @ 0x16400 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bd658c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 590ccc <__cxa_atexit@plt+0x584750> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r4, #212, 16 @ 0xd40000 │ │ │ │ @@ -1446550,15 +1446550,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 590fe0 <__cxa_atexit@plt+0x584a64> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #2686976 @ 0x290000 │ │ │ │ + cmneq r1, #6881280 @ 0x690000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bd6250 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 59100c <__cxa_atexit@plt+0x584a90> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r4, #148, 10 @ 0x25000000 │ │ │ │ @@ -1446843,15 +1446843,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 591474 <__cxa_atexit@plt+0x584ef8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #-1811939325 @ 0x94000003 │ │ │ │ + cmneq r1, #620756992 @ 0x25000000 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03bd4c24 │ │ │ │ @ instruction: 0x03bd59e4 │ │ │ │ orrseq r0, r4, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1447214,15 +1447214,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 591a40 <__cxa_atexit@plt+0x5854c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #1680 @ 0x690 │ │ │ │ + cmneq r1, #2704 @ 0xa90 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03bd4658 │ │ │ │ @ instruction: 0x03bd5418 │ │ │ │ orrseq r0, r4, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1447513,15 +1447513,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 591eec <__cxa_atexit@plt+0x585970> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r1, #53248 @ 0xd000 │ │ │ │ + cmneq r1, #315392 @ 0x4d000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bd5278 │ │ │ │ @ instruction: 0x03bd5254 │ │ │ │ orrseq pc, r3, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -1448283,15 +1448283,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 592af4 <__cxa_atexit@plt+0x586578> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r1, #904 @ 0x388 │ │ │ │ + cmneq r1, #34 @ 0x22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 592b30 <__cxa_atexit@plt+0x5865b4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1448355,15 +1448355,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 592c14 <__cxa_atexit@plt+0x586698> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r1, #392 @ 0x188 │ │ │ │ + cmneq r1, #648 @ 0x288 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 592c50 <__cxa_atexit@plt+0x5866d4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1448427,15 +1448427,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 592d34 <__cxa_atexit@plt+0x5867b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r1, #3616 @ 0xe20 │ │ │ │ + cmneq r1, #34, 30 @ 0x88 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 592d70 <__cxa_atexit@plt+0x5867f4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1448499,15 +1448499,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 592e54 <__cxa_atexit@plt+0x5868d8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r1, #1568 @ 0x620 │ │ │ │ + cmneq r1, #2592 @ 0xa20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 592e90 <__cxa_atexit@plt+0x586914> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1448571,15 +1448571,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 592f74 <__cxa_atexit@plt+0x5869f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r1, #14464 @ 0x3880 │ │ │ │ + cmneq r1, #544 @ 0x220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 592fb0 <__cxa_atexit@plt+0x586a34> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1449108,15 +1449108,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5937d8 <__cxa_atexit@plt+0x58725c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #-2147483623 @ 0x80000019 │ │ │ │ + cmneq r1, #-2147483607 @ 0x80000029 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r3, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 593810 <__cxa_atexit@plt+0x587294> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1449140,15 +1449140,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 593858 <__cxa_atexit@plt+0x5872dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #-2147483635 @ 0x8000000d │ │ │ │ + cmneq r1, #-2147483619 @ 0x8000001d │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r3, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 593890 <__cxa_atexit@plt+0x587314> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1449172,15 +1449172,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5938d8 <__cxa_atexit@plt+0x58735c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #1073741825 @ 0x40000001 │ │ │ │ + cmneq r1, #1073741841 @ 0x40000011 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r3, #20, 10 @ 0x5000000 │ │ │ │ andeq r2, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 593910 <__cxa_atexit@plt+0x587394> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1449204,15 +1449204,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 593958 <__cxa_atexit@plt+0x5873dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r1, #212 @ 0xd4 │ │ │ │ + cmneq r1, #20, 2 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r3, #148, 8 @ 0x94000000 │ │ │ │ andeq r8, r0, ip │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 593990 <__cxa_atexit@plt+0x587414> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1449348,15 +1449348,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, sl │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r4, #232 @ 0xe8 │ │ │ │ str r4, [sl, #828] @ 0x33c │ │ │ │ mov r4, sl │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r0, #3952 @ p-variant is OBSOLETE @ 0xf70 │ │ │ │ + cmnpeq r0, #55, 30 @ p-variant is OBSOLETE @ 0xdc │ │ │ │ @ instruction: 0x03bd35e0 │ │ │ │ @ instruction: 0x03bd37f4 │ │ │ │ @ instruction: 0x03bd24e8 │ │ │ │ @ instruction: 0x03bd259c │ │ │ │ @ instruction: 0xffffefa0 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xfffff6bc │ │ │ │ @@ -1449438,15 +1449438,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 593d00 <__cxa_atexit@plt+0x587784> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq r1, #-1073741787 @ 0xc0000025 │ │ │ │ + cmneq r1, #-1073741771 @ 0xc0000035 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 593d3c <__cxa_atexit@plt+0x5877c0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1449690,15 +1449690,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5940f0 <__cxa_atexit@plt+0x587b74> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r0, #252, 24 @ p-variant is OBSOLETE @ 0xfc00 │ │ │ │ + cmnpeq r0, #60, 26 @ p-variant is OBSOLETE @ 0xf00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r3, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 594128 <__cxa_atexit@plt+0x587bac> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1449762,15 +1449762,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 594210 <__cxa_atexit@plt+0x587c94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r0, #56, 24 @ p-variant is OBSOLETE @ 0x3800 │ │ │ │ + cmnpeq r0, #120, 24 @ p-variant is OBSOLETE @ 0x7800 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0x03bd2e58 │ │ │ │ @ instruction: 0x03bd3070 │ │ │ │ @ instruction: 0x03bd1e50 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 594248 <__cxa_atexit@plt+0x587ccc> │ │ │ │ @@ -1449843,15 +1449843,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 594354 <__cxa_atexit@plt+0x587dd8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmnpeq r0, #33536 @ p-variant is OBSOLETE @ 0x8300 │ │ │ │ + cmnpeq r0, #49920 @ p-variant is OBSOLETE @ 0xc300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 594390 <__cxa_atexit@plt+0x587e14> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1450095,15 +1450095,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 594744 <__cxa_atexit@plt+0x5881c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmnpeq r0, #232, 14 @ p-variant is OBSOLETE @ 0x3a00000 │ │ │ │ + cmnpeq r0, #40, 16 @ p-variant is OBSOLETE @ 0x280000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r3, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 59477c <__cxa_atexit@plt+0x588200> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1450167,15 +1450167,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 594864 <__cxa_atexit@plt+0x5882e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r0, #36, 14 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ + cmnpeq r0, #100, 14 @ p-variant is OBSOLETE @ 0x1900000 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0x03bd2804 │ │ │ │ @ instruction: 0x03bd2a20 │ │ │ │ @ instruction: 0x03bd17fc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 59489c <__cxa_atexit@plt+0x588320> │ │ │ │ @@ -1450362,15 +1450362,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 594b70 <__cxa_atexit@plt+0x5885f4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r0, #8, 10 @ p-variant is OBSOLETE @ 0x2000000 │ │ │ │ + cmnpeq r0, #72, 10 @ p-variant is OBSOLETE @ 0x12000000 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0x03bd26fc │ │ │ │ @ instruction: 0x03bd140c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 594ba0 <__cxa_atexit@plt+0x588624> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1450556,15 +1450556,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 594e78 <__cxa_atexit@plt+0x5888fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmnpeq r0, #80, 4 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq r0, #144, 4 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0x03bd23f8 │ │ │ │ @ instruction: 0x03bd1104 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 594ea8 <__cxa_atexit@plt+0x58892c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1450825,15 +1450825,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5952ac <__cxa_atexit@plt+0x588d30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #96, 28 @ 0x600 │ │ │ │ + cmneq r0, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r3, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5952e4 <__cxa_atexit@plt+0x588d68> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1450881,15 +1450881,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 59538c <__cxa_atexit@plt+0x588e10> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #14144 @ 0x3740 │ │ │ │ + cmneq r0, #464 @ 0x1d0 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0x03bd0d10 │ │ │ │ @ instruction: 0x03bd1acc │ │ │ │ orrseq ip, r3, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1451190,15 +1451190,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 595860 <__cxa_atexit@plt+0x5892e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #1261568 @ 0x134000 │ │ │ │ + cmneq r0, #2310144 @ 0x234000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r3, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 595898 <__cxa_atexit@plt+0x58931c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1451255,15 +1451255,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 595964 <__cxa_atexit@plt+0x5893e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #10813440 @ 0xa50000 │ │ │ │ + cmneq r0, #15007744 @ 0xe50000 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0x03bd16f0 │ │ │ │ @ instruction: 0x03bd1920 │ │ │ │ @ instruction: 0x03bd0614 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 595998 <__cxa_atexit@plt+0x58941c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1451492,15 +1451492,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 595d18 <__cxa_atexit@plt+0x58979c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #64, 10 @ 0x10000000 │ │ │ │ + cmneq r0, #128, 10 @ 0x20000000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bd1550 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 595d44 <__cxa_atexit@plt+0x5897c8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r3, #92, 16 @ 0x5c0000 │ │ │ │ @@ -1451629,15 +1451629,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 595f3c <__cxa_atexit@plt+0x5899c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #108, 6 @ 0xb0000001 │ │ │ │ + cmneq r0, #172, 6 @ 0xb0000002 │ │ │ │ @ instruction: 0x03bd0014 │ │ │ │ @ instruction: 0x03bd0018 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 595f68 <__cxa_atexit@plt+0x5899ec> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r3, #184, 10 @ 0x2e000000 │ │ │ │ @@ -1451820,15 +1451820,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 596238 <__cxa_atexit@plt+0x589cbc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #192 @ 0xc0 │ │ │ │ + cmneq r0, #0, 2 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0x03bcfe4c │ │ │ │ @ instruction: 0x03bd0c20 │ │ │ │ orrseq fp, r3, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1452148,15 +1452148,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 596758 <__cxa_atexit@plt+0x58a1dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #228, 22 @ 0x39000 │ │ │ │ + cmneq r0, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r3, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 596790 <__cxa_atexit@plt+0x58a214> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1452208,15 +1452208,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 596848 <__cxa_atexit@plt+0x58a2cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #80, 22 @ 0x14000 │ │ │ │ + cmneq r0, #144, 22 @ 0x24000 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0x03bd07f8 │ │ │ │ @ instruction: 0x03bd0a30 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 596878 <__cxa_atexit@plt+0x58a2fc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1452488,15 +1452488,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 596ca8 <__cxa_atexit@plt+0x58a72c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #16515072 @ 0xfc0000 │ │ │ │ + cmneq r0, #33292288 @ 0x1fc0000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0x03bcf3f4 │ │ │ │ @ instruction: 0x03bd01b0 │ │ │ │ orrseq fp, r3, #16, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1452932,15 +1452932,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 597398 <__cxa_atexit@plt+0x58ae1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #148 @ 0x94 │ │ │ │ + cmneq r0, #212 @ 0xd4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sl, r3, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r9, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5973d0 <__cxa_atexit@plt+0x58ae54> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1452964,15 +1452964,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 597418 <__cxa_atexit@plt+0x58ae9c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #100 @ 0x64 │ │ │ │ + cmneq r0, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sl, r3, #124, 18 @ 0x1f0000 │ │ │ │ andeq r1, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 597450 <__cxa_atexit@plt+0x58aed4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1453032,15 +1453032,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 597528 <__cxa_atexit@plt+0x58afac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #700 @ 0x2bc │ │ │ │ + cmneq r0, #956 @ 0x3bc │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ @ instruction: 0x03bcfb28 │ │ │ │ @ instruction: 0x03bcfd68 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 597558 <__cxa_atexit@plt+0x58afdc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1453284,15 +1453284,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 597918 <__cxa_atexit@plt+0x58b39c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #512 @ 0x200 │ │ │ │ + cmneq r0, #16896 @ 0x4200 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sl, r3, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 597950 <__cxa_atexit@plt+0x58b3d4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1453344,15 +1453344,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 597a08 <__cxa_atexit@plt+0x58b48c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #112640 @ 0x1b800 │ │ │ │ + cmneq r0, #178176 @ 0x2b800 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0x03bcf638 │ │ │ │ @ instruction: 0x03bcf880 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 597a38 <__cxa_atexit@plt+0x58b4bc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1453614,15 +1453614,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 597e40 <__cxa_atexit@plt+0x58b8c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #31719424 @ 0x1e40000 │ │ │ │ + cmneq r0, #48496640 @ 0x2e40000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r9, r3, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 597e78 <__cxa_atexit@plt+0x58b8fc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1453679,15 +1453679,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 597f44 <__cxa_atexit@plt+0x58b9c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #219152384 @ 0xd100000 │ │ │ │ + cmneq r0, #4456448 @ 0x440000 │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0x03bcf108 │ │ │ │ @ instruction: 0x03bcf358 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 597f78 <__cxa_atexit@plt+0x58b9fc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1454591,15 +1454591,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 598d84 <__cxa_atexit@plt+0x58c808> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #224, 16 @ 0xe00000 │ │ │ │ + cmneq r0, #32, 18 @ 0x80000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bce508 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 598db0 <__cxa_atexit@plt+0x58c834> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r3, #224, 14 @ 0x3800000 │ │ │ │ @@ -1454807,15 +1454807,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5990e4 <__cxa_atexit@plt+0x58cb68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #868220928 @ 0x33c00000 │ │ │ │ + cmneq r0, #15728640 @ 0xf00000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bce1ac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 599110 <__cxa_atexit@plt+0x58cb94> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r3, #128, 8 @ 0x80000000 │ │ │ │ @@ -1455023,15 +1455023,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 599444 <__cxa_atexit@plt+0x58cec8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #-536870901 @ 0xe000000b │ │ │ │ + cmneq r0, #-536870897 @ 0xe000000f │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bcde50 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 599470 <__cxa_atexit@plt+0x58cef4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r3, #32, 2 │ │ │ │ @@ -1455239,15 +1455239,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5997a4 <__cxa_atexit@plt+0x58d228> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #692 @ 0x2b4 │ │ │ │ + cmneq r0, #948 @ 0x3b4 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bcdaf4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5997d0 <__cxa_atexit@plt+0x58d254> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r3, #192, 26 @ 0x3000 │ │ │ │ @@ -1455615,15 +1455615,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 599d84 <__cxa_atexit@plt+0x58d808> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #28, 20 @ 0x1c000 │ │ │ │ + cmneq r0, #92, 20 @ 0x5c000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bcd51c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 599db0 <__cxa_atexit@plt+0x58d834> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r9, r3, #224, 14 @ 0x3800000 │ │ │ │ @@ -1456149,15 +1456149,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 59a5dc <__cxa_atexit@plt+0x58e060> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #1879048192 @ 0x70000000 │ │ │ │ + cmneq r0, #1879048196 @ 0x70000004 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r3, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 59a614 <__cxa_atexit@plt+0x58e098> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1456208,15 +1456208,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 59a6c8 <__cxa_atexit@plt+0x58e14c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #120, 2 │ │ │ │ + cmneq r0, #184, 2 @ 0x2e │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ @ instruction: 0x03bcb9d4 │ │ │ │ @ instruction: 0x03bcc790 │ │ │ │ orrseq r7, r3, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1456873,15 +1456873,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 59b12c <__cxa_atexit@plt+0x58ebb0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #100, 14 @ 0x1900000 │ │ │ │ + cmneq r0, #164, 14 @ 0x2900000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bcb90c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 59b158 <__cxa_atexit@plt+0x58ebdc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r8, r3, #72, 8 @ 0x48000000 │ │ │ │ @@ -1457072,15 +1457072,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 59b448 <__cxa_atexit@plt+0x58eecc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #152, 8 @ 0x98000000 │ │ │ │ + cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0x03bcac54 │ │ │ │ @ instruction: 0x03bcba10 │ │ │ │ orrseq r6, r3, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1457256,15 +1457256,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 59b728 <__cxa_atexit@plt+0x58f1ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #8, 4 @ 0x80000000 │ │ │ │ + cmneq r0, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0x03bca864 │ │ │ │ @ instruction: 0x03bca958 │ │ │ │ @ instruction: 0x03bca83c │ │ │ │ @ instruction: 0x03bca838 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 59b75c <__cxa_atexit@plt+0x58f1e0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1457930,15 +1457930,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 59c1b0 <__cxa_atexit@plt+0x58fc34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #208, 14 @ 0x3400000 │ │ │ │ + cmneq r0, #16, 16 @ 0x100000 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0x03bc9eec │ │ │ │ @ instruction: 0x03bcaca8 │ │ │ │ orrseq r5, r3, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1459869,15 +1459869,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 59dffc <__cxa_atexit@plt+0x591a80> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #200, 18 @ 0x320000 │ │ │ │ + cmneq r0, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r3, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 59e034 <__cxa_atexit@plt+0x591ab8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1459927,15 +1459927,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 59e0e4 <__cxa_atexit@plt+0x591b68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #999424 @ 0xf4000 │ │ │ │ + cmneq r0, #2048000 @ 0x1f4000 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0x03bc8950 │ │ │ │ @ instruction: 0x03bc7e98 │ │ │ │ @ instruction: 0x03bc8d74 │ │ │ │ orrseq r3, r3, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1461520,15 +1461520,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 59f9c8 <__cxa_atexit@plt+0x59344c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #169 @ 0xa9 │ │ │ │ + cmneq r0, #233 @ 0xe9 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0x03bc66d0 │ │ │ │ @ instruction: 0x03bc7490 │ │ │ │ orrseq r1, r3, #200, 30 @ 0x320 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1461901,15 +1461901,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 59ffbc <__cxa_atexit@plt+0x593a40> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #1024000 @ 0xfa000 │ │ │ │ + cmneq r0, #59392 @ 0xe800 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r3, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 59fff4 <__cxa_atexit@plt+0x593a78> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1461933,15 +1461933,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5a003c <__cxa_atexit@plt+0x593ac0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #831488 @ 0xcb000 │ │ │ │ + cmneq r0, #11264 @ 0x2c00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r3, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5a0074 <__cxa_atexit@plt+0x593af8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1461991,15 +1461991,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a0124 <__cxa_atexit@plt+0x593ba8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #258048 @ 0x3f000 │ │ │ │ + cmneq r0, #520192 @ 0x7f000 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x03bc5f74 │ │ │ │ @ instruction: 0x03bc6d34 │ │ │ │ orrseq r1, r3, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1462280,15 +1462280,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5a05a8 <__cxa_atexit@plt+0x59402c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #1069547520 @ 0x3fc00000 │ │ │ │ + cmneq r0, #66060288 @ 0x3f00000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r3, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5a05e0 <__cxa_atexit@plt+0x594064> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1462332,15 +1462332,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a0678 <__cxa_atexit@plt+0x5940fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #583008256 @ 0x22c00000 │ │ │ │ + cmneq r0, #851443712 @ 0x32c00000 │ │ │ │ @ instruction: 0xfffffe10 │ │ │ │ @ instruction: 0x03bc6390 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a06a4 <__cxa_atexit@plt+0x594128> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r2, r3, #236, 28 @ 0xec0 │ │ │ │ @@ -1462899,15 +1462899,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a0f54 <__cxa_atexit@plt+0x5949d8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #65024 @ 0xfe00 │ │ │ │ + cmneq r0, #3968 @ 0xf80 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03bc5144 │ │ │ │ @ instruction: 0x03bc5f04 │ │ │ │ orrseq r0, r3, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1463074,15 +1463074,15 @@ │ │ │ │ ldr r9, [r3, #12] │ │ │ │ ldr r7, [pc, #20] @ 5a1214 <__cxa_atexit@plt+0x594c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 9290c4 <__cxa_atexit@plt+0x91cb48> │ │ │ │ ldr r8, [pc, #4] @ 5a1210 <__cxa_atexit@plt+0x594c94> │ │ │ │ add r8, pc, r8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #536576 @ 0x83000 │ │ │ │ + cmneq r0, #798720 @ 0xc3000 │ │ │ │ @ instruction: 0x03bc60ac │ │ │ │ orrseq r0, r3, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1463551,15 +1463551,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a1984 <__cxa_atexit@plt+0x595408> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #-1140850687 @ 0xbc000001 │ │ │ │ + cmneq r0, #-1140850686 @ 0xbc000002 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03bc4714 │ │ │ │ @ instruction: 0x03bc54d4 │ │ │ │ orrseq lr, r2, #36, 30 @ 0x90 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1463724,15 +1463724,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a1c38 <__cxa_atexit@plt+0x5956bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #12, 2 │ │ │ │ + cmneq r0, #76, 2 │ │ │ │ @ instruction: 0x03bc4318 │ │ │ │ @ instruction: 0x03bc431c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a1c64 <__cxa_atexit@plt+0x5956e8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r3, #188, 16 @ 0xbc0000 │ │ │ │ @@ -1464128,15 +1464128,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a2288 <__cxa_atexit@plt+0x595d0c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #12, 22 @ 0x3000 │ │ │ │ + cmneq r0, #76, 22 @ 0x13000 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0x03bc3e14 │ │ │ │ @ instruction: 0x03bc4bd0 │ │ │ │ orrseq pc, r2, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1465188,15 +1465188,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5a3320 <__cxa_atexit@plt+0x596da4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #47104 @ 0xb800 │ │ │ │ + cmneq r0, #112640 @ 0x1b800 │ │ │ │ @ instruction: 0x03bc2c0c │ │ │ │ @ instruction: 0x03bc32d8 │ │ │ │ orrseq r0, r2, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1465208,15 +1465208,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5a3370 <__cxa_atexit@plt+0x596df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #21504 @ 0x5400 │ │ │ │ + cmneq r0, #87040 @ 0x15400 │ │ │ │ @ instruction: 0x03bc2bbc │ │ │ │ @ instruction: 0x03bc3288 │ │ │ │ orrseq r0, r2, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1465228,15 +1465228,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5a33c0 <__cxa_atexit@plt+0x596e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #958464 @ 0xea000 │ │ │ │ + cmneq r0, #43008 @ 0xa800 │ │ │ │ @ instruction: 0x03bc2b6c │ │ │ │ @ instruction: 0x03bc3238 │ │ │ │ orrseq r0, r2, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1465248,15 +1465248,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5a3410 <__cxa_atexit@plt+0x596e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #823296 @ 0xc9000 │ │ │ │ + cmneq r0, #9216 @ 0x2400 │ │ │ │ @ instruction: 0x03bc2b1c │ │ │ │ @ instruction: 0x03bc31e8 │ │ │ │ orrseq r0, r2, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1465806,15 +1465806,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a3cc0 <__cxa_atexit@plt+0x597744> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #1073741833 @ 0x40000009 │ │ │ │ + cmneq r0, #1073741849 @ 0x40000019 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bc23d8 │ │ │ │ @ instruction: 0x03bc3198 │ │ │ │ orrseq sp, r2, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1466186,15 +1466186,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5a42b0 <__cxa_atexit@plt+0x597d34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #2560 @ 0xa00 │ │ │ │ + cmneq r0, #18944 @ 0x4a00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r2, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5a42e8 <__cxa_atexit@plt+0x597d6c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1466218,15 +1466218,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5a4330 <__cxa_atexit@plt+0x597db4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #224256 @ 0x36c00 │ │ │ │ + cmneq r0, #6912 @ 0x1b00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r2, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5a4368 <__cxa_atexit@plt+0x597dec> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1466276,15 +1466276,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a4418 <__cxa_atexit@plt+0x597e9c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #80896 @ 0x13c00 │ │ │ │ + cmneq r0, #146432 @ 0x23c00 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x03bc1c80 │ │ │ │ @ instruction: 0x03bc2a40 │ │ │ │ orrseq sp, r2, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1466457,15 +1466457,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a46ec <__cxa_atexit@plt+0x598170> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #13303808 @ 0xcb0000 │ │ │ │ + cmneq r0, #180224 @ 0x2c000 │ │ │ │ @ instruction: 0x03bc1980 │ │ │ │ @ instruction: 0x03bc1868 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a4718 <__cxa_atexit@plt+0x59819c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq lr, r2, #136, 28 @ 0x880 │ │ │ │ @@ -1466580,15 +1466580,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a48d8 <__cxa_atexit@plt+0x59835c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #12320768 @ 0xbc0000 │ │ │ │ + cmneq r0, #29097984 @ 0x1bc0000 │ │ │ │ @ instruction: 0x03bc16b4 │ │ │ │ @ instruction: 0x03bc17a8 │ │ │ │ @ instruction: 0x03bc168c │ │ │ │ @ instruction: 0x03bc1688 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a490c <__cxa_atexit@plt+0x598390> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1467129,15 +1467129,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5a516c <__cxa_atexit@plt+0x598bf0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - msreq SPSR_fsxc, #3568 @ 0xdf0 │ │ │ │ + msreq SPSR_fsxc, #31, 30 @ 0x7c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r2, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5a51a4 <__cxa_atexit@plt+0x598c28> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1467180,15 +1467180,15 @@ │ │ │ │ ldr r0, [r6, #-8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - msreq SPSR_fsxc, #2032 @ 0x7f0 │ │ │ │ + msreq SPSR_fsxc, #3056 @ 0xbf0 │ │ │ │ orrseq ip, r2, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 5a5278 <__cxa_atexit@plt+0x598cfc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -1467370,15 +1467370,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5a5530 <__cxa_atexit@plt+0x598fb4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - msreq SPSR_fsxc, #190464 @ 0x2e800 │ │ │ │ + msreq SPSR_fsxc, #256000 @ 0x3e800 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sl, r2, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5a5568 <__cxa_atexit@plt+0x598fec> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1467428,15 +1467428,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a5618 <__cxa_atexit@plt+0x59909c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - msreq SPSR_fsxc, #47104 @ 0xb800 │ │ │ │ + msreq SPSR_fsxc, #112640 @ 0x1b800 │ │ │ │ @ instruction: 0x03bc0964 │ │ │ │ @ instruction: 0x03bc0e98 │ │ │ │ @ instruction: 0x03bc0954 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a5648 <__cxa_atexit@plt+0x5990cc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1468052,15 +1468052,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a5fd8 <__cxa_atexit@plt+0x599a5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - msreq SPSR_fsxc, #1073741871 @ 0x4000002f │ │ │ │ + msreq SPSR_fsxc, #1073741887 @ 0x4000003f │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bc092c │ │ │ │ @ instruction: 0x03bc00a8 │ │ │ │ @ instruction: 0x03bbffac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a600c <__cxa_atexit@plt+0x599a90> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1468231,15 +1468231,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a62a4 <__cxa_atexit@plt+0x599d28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #260 @ 0x104 │ │ │ │ + cmneq pc, #516 @ 0x204 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bc0660 │ │ │ │ @ instruction: 0x03bbfddc │ │ │ │ @ instruction: 0x03bbfce0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a62d8 <__cxa_atexit@plt+0x599d5c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1468407,15 +1468407,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a6564 <__cxa_atexit@plt+0x599fe8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #53504 @ 0xd100 │ │ │ │ + cmneq pc, #1088 @ 0x440 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0x03bbfae4 │ │ │ │ @ instruction: 0x03bc0388 │ │ │ │ @ instruction: 0x03bbfa18 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a6598 <__cxa_atexit@plt+0x59a01c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1468847,15 +1468847,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a6c44 <__cxa_atexit@plt+0x59a6c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #68157440 @ 0x4100000 │ │ │ │ + cmneq pc, #135266304 @ 0x8100000 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0x03bbfdc4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a6c74 <__cxa_atexit@plt+0x59a6f8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1469042,15 +1469042,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a6f50 <__cxa_atexit@plt+0x59a9d4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #132, 6 @ 0x10000002 │ │ │ │ + cmneq pc, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03bbf044 │ │ │ │ @ instruction: 0x03bbf038 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a6f84 <__cxa_atexit@plt+0x59aa08> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1469697,15 +1469697,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5a798c <__cxa_atexit@plt+0x59b410> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #2277376 @ 0x22c000 │ │ │ │ + cmneq pc, #3325952 @ 0x32c000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r9, r2, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5a79c4 <__cxa_atexit@plt+0x59b448> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1469755,15 +1469755,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a7a74 <__cxa_atexit@plt+0x59b4f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #16711680 @ 0xff0000 │ │ │ │ + cmneq pc, #1032192 @ 0xfc000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0x03bbe624 │ │ │ │ @ instruction: 0x03bbf3e4 │ │ │ │ orrseq r9, r2, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1470133,15 +1470133,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5a805c <__cxa_atexit@plt+0x59bae0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #1811939329 @ 0x6c000001 │ │ │ │ + cmneq pc, #1811939330 @ 0x6c000002 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r9, r2, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5a8094 <__cxa_atexit@plt+0x59bb18> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1470188,15 +1470188,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a8138 <__cxa_atexit@plt+0x59bbbc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #-1342177267 @ 0xb000000d │ │ │ │ + cmneq pc, #1811939328 @ 0x6c000000 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ @ instruction: 0x03bbdf60 │ │ │ │ @ instruction: 0x03bbed20 │ │ │ │ orrseq r9, r2, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1470765,15 +1470765,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5a8a3c <__cxa_atexit@plt+0x59c4c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #110592 @ 0x1b000 │ │ │ │ + cmneq pc, #372736 @ 0x5b000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r8, r2, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5a8a74 <__cxa_atexit@plt+0x59c4f8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1470821,15 +1470821,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a8b1c <__cxa_atexit@plt+0x59c5a0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #152, 18 @ 0x260000 │ │ │ │ + cmneq pc, #216, 18 @ 0x360000 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ @ instruction: 0x03bbd580 │ │ │ │ @ instruction: 0x03bbe33c │ │ │ │ orrseq r8, r2, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1471715,15 +1471715,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a9914 <__cxa_atexit@plt+0x59d398> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #240, 22 @ 0x3c000 │ │ │ │ + cmneq pc, #48, 24 @ 0x3000 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0x03bbcbdc │ │ │ │ @ instruction: 0x03bbc698 │ │ │ │ @ instruction: 0x03bbc678 │ │ │ │ @ instruction: 0x03bbc73c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a994c <__cxa_atexit@plt+0x59d3d0> │ │ │ │ @@ -1471965,15 +1471965,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5a9cfc <__cxa_atexit@plt+0x59d780> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #5701632 @ 0x570000 │ │ │ │ + cmneq pc, #9895936 @ 0x970000 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0x03bbc7dc │ │ │ │ @ instruction: 0x03bbc294 │ │ │ │ @ instruction: 0x03bbc288 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5a9d34 <__cxa_atexit@plt+0x59d7b8> │ │ │ │ @@ -1472417,15 +1472417,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5aa40c <__cxa_atexit@plt+0x59de90> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #-1073741790 @ 0xc0000022 │ │ │ │ + cmneq pc, #-1073741774 @ 0xc0000032 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r2, #80 @ 0x50 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5aa444 <__cxa_atexit@plt+0x59dec8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1472449,15 +1472449,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5aa48c <__cxa_atexit@plt+0x59df10> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #-1073741802 @ 0xc0000016 │ │ │ │ + cmneq pc, #-1073741786 @ 0xc0000026 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r2, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5aa4c4 <__cxa_atexit@plt+0x59df48> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1472481,15 +1472481,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5aa50c <__cxa_atexit@plt+0x59df90> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #-1073741814 @ 0xc000000a │ │ │ │ + cmneq pc, #-1073741798 @ 0xc000001a │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r2, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r7, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5aa544 <__cxa_atexit@plt+0x59dfc8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1472544,15 +1472544,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5aa608 <__cxa_atexit@plt+0x59e08c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #139 @ 0x8b │ │ │ │ + cmneq pc, #203 @ 0xcb │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0x03bbba90 │ │ │ │ @ instruction: 0x03bbc850 │ │ │ │ orrseq r6, r2, #88, 28 @ 0x580 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1473214,15 +1473214,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ab080 <__cxa_atexit@plt+0x59eb04> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #91226112 @ 0x5700000 │ │ │ │ + cmneq pc, #158334976 @ 0x9700000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r2, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ab0b8 <__cxa_atexit@plt+0x59eb3c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1473246,15 +1473246,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ab100 <__cxa_atexit@plt+0x59eb84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #40894464 @ 0x2700000 │ │ │ │ + cmneq pc, #108003328 @ 0x6700000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r2, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ab138 <__cxa_atexit@plt+0x59ebbc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1473278,15 +1473278,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ab180 <__cxa_atexit@plt+0x59ec04> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #1035993088 @ 0x3dc00000 │ │ │ │ + cmneq pc, #57671680 @ 0x3700000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r2, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ab1b8 <__cxa_atexit@plt+0x59ec3c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1473342,15 +1473342,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ab280 <__cxa_atexit@plt+0x59ed04> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #348127232 @ 0x14c00000 │ │ │ │ + cmneq pc, #616562688 @ 0x24c00000 │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ @ instruction: 0x03bbae20 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ @ instruction: 0x03bbbbd8 │ │ │ │ orrseq r6, r2, #184, 2 @ 0x2e │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1473805,15 +1473805,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ab9bc <__cxa_atexit@plt+0x59f440> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #1648 @ 0x670 │ │ │ │ + cmneq pc, #2672 @ 0xa70 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03bba6dc │ │ │ │ @ instruction: 0x03bbb49c │ │ │ │ orrseq r5, r2, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1474763,15 +1474763,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ mov fp, ip │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, ip │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #796 @ 0x31c │ │ │ │ + cmneq pc, #7 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0x03bb9c28 │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ @ instruction: 0x03bb96c8 │ │ │ │ @ instruction: 0x03bb96d4 │ │ │ │ @ instruction: 0x03bba5b0 │ │ │ │ @@ -1475098,15 +1475098,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5acdf0 <__cxa_atexit@plt+0x5a0874> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #200, 20 @ 0xc8000 │ │ │ │ + cmneq pc, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r2, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ace28 <__cxa_atexit@plt+0x5a08ac> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1475130,15 +1475130,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ace70 <__cxa_atexit@plt+0x5a08f4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #626688 @ 0x99000 │ │ │ │ + cmneq pc, #888832 @ 0xd9000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r2, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5acea8 <__cxa_atexit@plt+0x5a092c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1475210,15 +1475210,15 @@ │ │ │ │ add r5, r5, #20 │ │ │ │ mov fp, ip │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, ip │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #3096576 @ 0x2f4000 │ │ │ │ + cmneq pc, #4145152 @ 0x3f4000 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ @ instruction: 0x03bb952c │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0x03bb8fcc │ │ │ │ @ instruction: 0x03bb8fd8 │ │ │ │ @ instruction: 0x03bb9eb4 │ │ │ │ @@ -1475678,15 +1475678,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ad700 <__cxa_atexit@plt+0x5a1184> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #1342177291 @ 0x5000000b │ │ │ │ + cmneq pc, #1342177295 @ 0x5000000f │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @ instruction: 0x03bb93c0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5ad734 <__cxa_atexit@plt+0x5a11b8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1475933,15 +1475933,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5adafc <__cxa_atexit@plt+0x5a1580> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #8, 30 │ │ │ │ + cmneq pc, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0x03bb89f4 │ │ │ │ @ instruction: 0x03bb84b0 │ │ │ │ @ instruction: 0x03bb8490 │ │ │ │ @ instruction: 0x03bb8554 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5adb34 <__cxa_atexit@plt+0x5a15b8> │ │ │ │ @@ -1476254,15 +1476254,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ae000 <__cxa_atexit@plt+0x5a1a84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #339968 @ 0x53000 │ │ │ │ + cmneq pc, #602112 @ 0x93000 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0x03bb809c │ │ │ │ @ instruction: 0x03bb8e58 │ │ │ │ orrseq r3, r2, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1476893,15 +1476893,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ae9fc <__cxa_atexit@plt+0x5a2480> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #156 @ 0x9c │ │ │ │ + cmneq pc, #220 @ 0xdc │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r2, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5aea34 <__cxa_atexit@plt+0x5a24b8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1476925,15 +1476925,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5aea7c <__cxa_atexit@plt+0x5a2500> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #108 @ 0x6c │ │ │ │ + cmneq pc, #172 @ 0xac │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r2, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5aeab4 <__cxa_atexit@plt+0x5a2538> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1476987,15 +1476987,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5aeb74 <__cxa_atexit@plt+0x5a25f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #828 @ 0x33c │ │ │ │ + cmneq pc, #15 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0x03bb84d0 │ │ │ │ @ instruction: 0x03bb7f2c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5aeba4 <__cxa_atexit@plt+0x5a2628> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1477659,15 +1477659,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5af5f4 <__cxa_atexit@plt+0x5a3078> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #662700032 @ 0x27800000 │ │ │ │ + cmneq pc, #931135488 @ 0x37800000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03bb749c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5af620 <__cxa_atexit@plt+0x5a30a4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r2, #128, 30 @ 0x200 │ │ │ │ @@ -1477977,15 +1477977,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5afaec <__cxa_atexit@plt+0x5a3570> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #234 @ 0xea │ │ │ │ + cmneq pc, #-2147483638 @ 0x8000000a │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r2, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5afb24 <__cxa_atexit@plt+0x5a35a8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1478026,15 +1478026,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5afbb0 <__cxa_atexit@plt+0x5a3634> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #130 @ 0x82 │ │ │ │ + cmneq pc, #194 @ 0xc2 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0x03bb7180 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5afbdc <__cxa_atexit@plt+0x5a3660> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r2, #196, 18 @ 0x310000 │ │ │ │ @@ -1478217,15 +1478217,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5afeac <__cxa_atexit@plt+0x5a3930> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #12864 @ 0x3240 │ │ │ │ + cmneq pc, #9, 28 @ 0x90 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r2, #128, 6 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5afee4 <__cxa_atexit@plt+0x5a3968> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1478266,15 +1478266,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5aff70 <__cxa_atexit@plt+0x5a39f4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #6208 @ 0x1840 │ │ │ │ + cmneq pc, #10304 @ 0x2840 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0x03bb6ac0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5aff9c <__cxa_atexit@plt+0x5a3a20> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r2, #4, 12 @ 0x400000 │ │ │ │ @@ -1478370,15 +1478370,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b0110 <__cxa_atexit@plt+0x5a3b94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #16, 24 @ 0x1000 │ │ │ │ + cmneq pc, #80, 24 @ 0x5000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb5e48 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b013c <__cxa_atexit@plt+0x5a3bc0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r2, #228, 6 @ 0x90000003 │ │ │ │ @@ -1478474,15 +1478474,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b02b0 <__cxa_atexit@plt+0x5a3d34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #192, 20 @ 0xc0000 │ │ │ │ + cmneq pc, #0, 22 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb5ca8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b02dc <__cxa_atexit@plt+0x5a3d60> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r3, r2, #68, 4 @ 0x40000004 │ │ │ │ @@ -1479703,15 +1479703,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b15e4 <__cxa_atexit@plt+0x5a5068> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #220, 14 @ 0x3700000 │ │ │ │ + cmneq pc, #28, 16 @ 0x1c0000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ @ instruction: 0x03bb4ab8 │ │ │ │ @ instruction: 0x03bb5874 │ │ │ │ orrseq pc, r1, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1480049,15 +1480049,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b1b4c <__cxa_atexit@plt+0x5a55d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #1342177292 @ 0x5000000c │ │ │ │ + cmneq pc, #335544320 @ 0x14000000 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03bb454c │ │ │ │ @ instruction: 0x03bb530c │ │ │ │ orrseq pc, r1, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1480324,15 +1480324,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b1f98 <__cxa_atexit@plt+0x5a5a1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #3232 @ 0xca0 │ │ │ │ + cmneq pc, #10, 30 @ 0x28 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03bb3ffc │ │ │ │ @ instruction: 0x03bb3ff0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b1fcc <__cxa_atexit@plt+0x5a5a50> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1480458,15 +1480458,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b21b0 <__cxa_atexit@plt+0x5a5c34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, #1, 26 @ 0x40 │ │ │ │ + cmneq pc, #4160 @ 0x1040 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5b21ec <__cxa_atexit@plt+0x5a5c70> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1480906,15 +1480906,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b28b0 <__cxa_atexit@plt+0x5a6334> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #169869312 @ 0xa200000 │ │ │ │ + cmneq pc, #236978176 @ 0xe200000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0x03bb36c0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b28e0 <__cxa_atexit@plt+0x5a6364> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1481132,15 +1481132,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b2c38 <__cxa_atexit@plt+0x5a66bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #-1543503871 @ 0xa4000001 │ │ │ │ + cmneq pc, #-1543503870 @ 0xa4000002 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0x03bb3360 │ │ │ │ @ instruction: 0x03bb3358 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b2c70 <__cxa_atexit@plt+0x5a66f4> │ │ │ │ @@ -1481344,15 +1481344,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b2f88 <__cxa_atexit@plt+0x5a6a0c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #92 @ 0x5c │ │ │ │ + cmneq pc, #156 @ 0x9c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r1, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b2fc0 <__cxa_atexit@plt+0x5a6a44> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1481376,15 +1481376,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b3008 <__cxa_atexit@plt+0x5a6a8c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #44 @ 0x2c │ │ │ │ + cmneq pc, #108 @ 0x6c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r1, #4, 30 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b3040 <__cxa_atexit@plt+0x5a6ac4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1481438,15 +1481438,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b3100 <__cxa_atexit@plt+0x5a6b84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #572 @ 0x23c │ │ │ │ + cmneq pc, #828 @ 0x33c │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0x03bb3f44 │ │ │ │ @ instruction: 0x03bb3ad4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b3130 <__cxa_atexit@plt+0x5a6bb4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1481669,15 +1481669,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b349c <__cxa_atexit@plt+0x5a6f20> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #13824 @ 0x3600 │ │ │ │ + cmneq pc, #30208 @ 0x7600 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r1, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b34d4 <__cxa_atexit@plt+0x5a6f58> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1481732,15 +1481732,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b3598 <__cxa_atexit@plt+0x5a701c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #153600 @ 0x25800 │ │ │ │ + cmneq pc, #219136 @ 0x35800 │ │ │ │ @ instruction: 0x03bb2a04 │ │ │ │ @ instruction: 0x03bb2af8 │ │ │ │ @ instruction: 0x03bb29e8 │ │ │ │ @ instruction: 0x03bb29cc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b35cc <__cxa_atexit@plt+0x5a7050> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1481836,15 +1481836,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b3738 <__cxa_atexit@plt+0x5a71bc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, #52224 @ 0xcc00 │ │ │ │ + cmneq pc, #117760 @ 0x1cc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5b3774 <__cxa_atexit@plt+0x5a71f8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1482148,15 +1482148,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b3c18 <__cxa_atexit@plt+0x5a769c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #373293056 @ 0x16400000 │ │ │ │ + cmneq pc, #641728512 @ 0x26400000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r1, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b3c50 <__cxa_atexit@plt+0x5a76d4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1482180,15 +1482180,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b3c98 <__cxa_atexit@plt+0x5a771c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #171966464 @ 0xa400000 │ │ │ │ + cmneq pc, #440401920 @ 0x1a400000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r1, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b3cd0 <__cxa_atexit@plt+0x5a7754> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1482235,15 +1482235,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b3d74 <__cxa_atexit@plt+0x5a77f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq pc, #232, 8 @ 0xe8000000 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0x03bb32b8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b3da0 <__cxa_atexit@plt+0x5a7824> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq pc, r1, #224, 14 @ 0x3800000 │ │ │ │ @@ -1482313,15 +1482313,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b3eac <__cxa_atexit@plt+0x5a7930> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, #252, 8 @ 0xfc000000 │ │ │ │ + cmneq pc, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5b3ee8 <__cxa_atexit@plt+0x5a796c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1482506,15 +1482506,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b41b0 <__cxa_atexit@plt+0x5a7c34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq pc, #1073741843 @ 0x40000013 │ │ │ │ + cmneq pc, #1073741859 @ 0x40000023 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r1, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b41e8 <__cxa_atexit@plt+0x5a7c6c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1482572,15 +1482572,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b42b8 <__cxa_atexit@plt+0x5a7d3c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #161 @ 0xa1 │ │ │ │ + cmneq pc, #225 @ 0xe1 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0x03bb2b80 │ │ │ │ @ instruction: 0x03bb2334 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1482688,15 +1482688,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b4488 <__cxa_atexit@plt+0x5a7f0c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, #14 │ │ │ │ + cmneq pc, #78 @ 0x4e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5b44c4 <__cxa_atexit@plt+0x5a7f48> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1483098,15 +1483098,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b4af0 <__cxa_atexit@plt+0x5a8574> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #1409024 @ 0x158000 │ │ │ │ + cmneq pc, #2457600 @ 0x258000 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ @ instruction: 0x03bb15b4 │ │ │ │ @ instruction: 0x03bb14cc │ │ │ │ @ instruction: 0x03bb15b0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0x03bb2368 │ │ │ │ @@ -1483462,15 +1483462,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b50a0 <__cxa_atexit@plt+0x5a8b24> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #-1761607680 @ 0x97000000 │ │ │ │ + cmneq pc, #-687865856 @ 0xd7000000 │ │ │ │ @ instruction: 0x03bb0fa4 │ │ │ │ @ instruction: 0x03bb22b0 │ │ │ │ @ instruction: 0x03bb0ebc │ │ │ │ @ instruction: 0x03bb0eb8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b50d4 <__cxa_atexit@plt+0x5a8b58> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1483543,15 +1483543,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b51e4 <__cxa_atexit@plt+0x5a8c68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, #-1006632957 @ 0xc4000003 │ │ │ │ + cmneq pc, #822083584 @ 0x31000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5b5220 <__cxa_atexit@plt+0x5a8ca4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1483717,15 +1483717,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b549c <__cxa_atexit@plt+0x5a8f20> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #100 @ 0x64 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #234 @ 0xea │ │ │ │ + cmneq pc, #-2147483638 @ 0x8000000a │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0x03bb1c08 │ │ │ │ @ instruction: 0x03bb1f14 │ │ │ │ @ instruction: 0x03bb0c34 │ │ │ │ @ instruction: 0x03bb0b2c │ │ │ │ @ instruction: 0x03bb0b10 │ │ │ │ @ instruction: 0x03bb0bec │ │ │ │ @@ -1483874,15 +1483874,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b5710 <__cxa_atexit@plt+0x5a9194> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #408 @ 0x198 │ │ │ │ + cmneq pc, #664 @ 0x298 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03bb16a8 │ │ │ │ @ instruction: 0x03bb0edc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b5744 <__cxa_atexit@plt+0x5a91c8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1484007,15 +1484007,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b5924 <__cxa_atexit@plt+0x5a93a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #10368 @ 0x2880 │ │ │ │ + cmneq pc, #14464 @ 0x3880 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03bb06d4 │ │ │ │ @ instruction: 0x03bb149c │ │ │ │ @ instruction: 0x03bb0cc8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b595c <__cxa_atexit@plt+0x5a93e0> │ │ │ │ @@ -1484137,15 +1484137,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b5b2c <__cxa_atexit@plt+0x5a95b0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #239616 @ 0x3a800 │ │ │ │ + cmneq pc, #10752 @ 0x2a00 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03bb1288 │ │ │ │ @ instruction: 0x03bb0ac0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b5b60 <__cxa_atexit@plt+0x5a95e4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1484270,15 +1484270,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b5d40 <__cxa_atexit@plt+0x5a97c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #155648 @ 0x26000 │ │ │ │ + cmneq pc, #417792 @ 0x66000 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03bb02b4 │ │ │ │ @ instruction: 0x03bb1080 │ │ │ │ @ instruction: 0x03bb08ac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b5d78 <__cxa_atexit@plt+0x5a97fc> │ │ │ │ @@ -1484377,15 +1484377,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b5eec <__cxa_atexit@plt+0x5a9970> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #13238272 @ 0xca0000 │ │ │ │ + cmneq pc, #163840 @ 0x28000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb0ed0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b5f18 <__cxa_atexit@plt+0x5a999c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r1, #8, 12 @ 0x800000 │ │ │ │ @@ -1484481,15 +1484481,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b608c <__cxa_atexit@plt+0x5a9b10> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #31981568 @ 0x1e80000 │ │ │ │ + cmneq pc, #48758784 @ 0x2e80000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb0d2c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b60b8 <__cxa_atexit@plt+0x5a9b3c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r1, #104, 8 @ 0x68000000 │ │ │ │ @@ -1484585,15 +1484585,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b622c <__cxa_atexit@plt+0x5a9cb0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #44040192 @ 0x2a00000 │ │ │ │ + cmneq pc, #111149056 @ 0x6a00000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb0b98 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b6258 <__cxa_atexit@plt+0x5a9cdc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r1, #200, 4 @ 0x8000000c │ │ │ │ @@ -1484689,15 +1484689,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b63cc <__cxa_atexit@plt+0x5a9e50> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #-637534208 @ 0xda000000 │ │ │ │ + cmneq pc, #109051904 @ 0x6800000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb09f4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b63f8 <__cxa_atexit@plt+0x5a9e7c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sp, r1, #40, 2 │ │ │ │ @@ -1484793,15 +1484793,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b656c <__cxa_atexit@plt+0x5a9ff0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #671088642 @ 0x28000002 │ │ │ │ + cmneq pc, #671088643 @ 0x28000003 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb0860 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b6598 <__cxa_atexit@plt+0x5aa01c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r1, #136, 30 @ 0x220 │ │ │ │ @@ -1484897,15 +1484897,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b670c <__cxa_atexit@plt+0x5aa190> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #-1610612733 @ 0xa0000003 │ │ │ │ + cmneq pc, #-1610612729 @ 0xa0000007 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb06bc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b6738 <__cxa_atexit@plt+0x5aa1bc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r1, #232, 26 @ 0x3a00 │ │ │ │ @@ -1485001,15 +1485001,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b68ac <__cxa_atexit@plt+0x5aa330> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq pc, #234 @ 0xea │ │ │ │ + cmneq pc, #-2147483638 @ 0x8000000a │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb0524 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b68d8 <__cxa_atexit@plt+0x5aa35c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r1, #72, 24 @ 0x4800 │ │ │ │ @@ -1485105,15 +1485105,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b6a4c <__cxa_atexit@plt+0x5aa4d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - msreq SPSR_fsx, #616 @ 0x268 │ │ │ │ + msreq SPSR_fsx, #872 @ 0x368 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03bb0388 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b6a78 <__cxa_atexit@plt+0x5aa4fc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq ip, r1, #168, 20 @ 0xa8000 │ │ │ │ @@ -1485480,15 +1485480,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b7028 <__cxa_atexit@plt+0x5aaaac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - msreq SPSR_fsx, #57344 @ 0xe000 │ │ │ │ + msreq SPSR_fsx, #319488 @ 0x4e000 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0x03baf4c8 │ │ │ │ @ instruction: 0x03baef84 │ │ │ │ @ instruction: 0x03baef64 │ │ │ │ @ instruction: 0x03baf028 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b7060 <__cxa_atexit@plt+0x5aaae4> │ │ │ │ @@ -1485580,15 +1485580,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5b71c0 <__cxa_atexit@plt+0x5aac44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fsx, #14483456 @ 0xdd0000 │ │ │ │ + msreq SPSR_fsx, #475136 @ 0x74000 │ │ │ │ @ instruction: 0x03baed6c │ │ │ │ @ instruction: 0x03baf438 │ │ │ │ orrseq ip, r0, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1485600,15 +1485600,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5b7210 <__cxa_atexit@plt+0x5aac94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fsx, #196, 16 @ 0xc40000 │ │ │ │ + msreq SPSR_fsx, #4, 18 @ 0x10000 │ │ │ │ @ instruction: 0x03baed1c │ │ │ │ @ instruction: 0x03baf3e8 │ │ │ │ orrseq ip, r0, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1485620,15 +1485620,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5b7260 <__cxa_atexit@plt+0x5aace4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fsx, #10027008 @ 0x990000 │ │ │ │ + msreq SPSR_fsx, #14221312 @ 0xd90000 │ │ │ │ @ instruction: 0x03baeccc │ │ │ │ @ instruction: 0x03baf398 │ │ │ │ orrseq ip, r0, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1485640,15 +1485640,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5b72b0 <__cxa_atexit@plt+0x5aad34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fsx, #120, 16 @ 0x780000 │ │ │ │ + msreq SPSR_fsx, #184, 16 @ 0xb80000 │ │ │ │ @ instruction: 0x03baec7c │ │ │ │ @ instruction: 0x03baf348 │ │ │ │ orrseq ip, r0, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1486127,15 +1486127,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b7a44 <__cxa_atexit@plt+0x5ab4c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - msreq SPSR_fsx, #197 @ 0xc5 │ │ │ │ + msreq SPSR_fsx, #1073741825 @ 0x40000001 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r9, r1, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b7a7c <__cxa_atexit@plt+0x5ab500> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1486184,15 +1486184,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b7b28 <__cxa_atexit@plt+0x5ab5ac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - msreq SPSR_fsx, #61 @ 0x3d │ │ │ │ + msreq SPSR_fsx, #125 @ 0x7d │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ @ instruction: 0x03baeec0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b7b58 <__cxa_atexit@plt+0x5ab5dc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1486421,15 +1486421,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b7edc <__cxa_atexit@plt+0x5ab960> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #204, 24 @ 0xcc00 │ │ │ │ + cmneq lr, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r8, r1, #48 @ 0x30 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b7f14 <__cxa_atexit@plt+0x5ab998> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1486472,15 +1486472,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b7fa8 <__cxa_atexit@plt+0x5aba2c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #92, 24 @ 0x5c00 │ │ │ │ + cmneq lr, #156, 24 @ 0x9c00 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x03bae9fc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b7fd4 <__cxa_atexit@plt+0x5aba58> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq fp, r1, #188, 10 @ 0x2f000000 │ │ │ │ @@ -1486701,15 +1486701,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b833c <__cxa_atexit@plt+0x5abdc0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #376832 @ 0x5c000 │ │ │ │ + cmneq lr, #1425408 @ 0x15c000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bae698 │ │ │ │ @ instruction: 0x03badc48 │ │ │ │ @ instruction: 0x03badc2c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b8370 <__cxa_atexit@plt+0x5abdf4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1486960,15 +1486960,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b8748 <__cxa_atexit@plt+0x5ac1cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #377487360 @ 0x16800000 │ │ │ │ + cmneq lr, #645922816 @ 0x26800000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0x03bae290 │ │ │ │ @ instruction: 0x03bad83c │ │ │ │ @ instruction: 0x03bad820 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b877c <__cxa_atexit@plt+0x5ac200> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1487364,15 +1487364,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b8d98 <__cxa_atexit@plt+0x5ac81c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #356 @ 0x164 │ │ │ │ + cmneq lr, #612 @ 0x264 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03bad1fc │ │ │ │ @ instruction: 0x03bad1f0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b8dcc <__cxa_atexit@plt+0x5ac850> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1487556,15 +1487556,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b9098 <__cxa_atexit@plt+0x5acb1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #156, 24 @ 0x9c00 │ │ │ │ + cmneq lr, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r1, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b90d0 <__cxa_atexit@plt+0x5acb54> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1487607,15 +1487607,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b9164 <__cxa_atexit@plt+0x5acbe8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #44, 24 @ 0x2c00 │ │ │ │ + cmneq lr, #108, 24 @ 0x6c00 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x03bad808 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5b9190 <__cxa_atexit@plt+0x5acc14> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq sl, r1, #0, 8 │ │ │ │ @@ -1487836,15 +1487836,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b94f8 <__cxa_atexit@plt+0x5acf7c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #14352384 @ 0xdb0000 │ │ │ │ + cmneq lr, #442368 @ 0x6c000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r1, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b9530 <__cxa_atexit@plt+0x5acfb4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1487868,15 +1487868,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b9578 <__cxa_atexit@plt+0x5acffc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #11206656 @ 0xab0000 │ │ │ │ + cmneq lr, #15400960 @ 0xeb0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r1, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b95b0 <__cxa_atexit@plt+0x5ad034> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1487926,15 +1487926,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b9660 <__cxa_atexit@plt+0x5ad0e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #1966080 @ 0x1e0000 │ │ │ │ + cmneq lr, #6160384 @ 0x5e0000 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0x03baca38 │ │ │ │ @ instruction: 0x03bad7f8 │ │ │ │ orrseq r7, r1, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1488102,15 +1488102,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b9920 <__cxa_atexit@plt+0x5ad3a4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #78643200 @ 0x4b00000 │ │ │ │ + cmneq lr, #145752064 @ 0x8b00000 │ │ │ │ @ instruction: 0x03bac628 │ │ │ │ orrseq r6, r1, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5b9960 <__cxa_atexit@plt+0x5ad3e4> │ │ │ │ @@ -1488380,15 +1488380,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5b9d78 <__cxa_atexit@plt+0x5ad7fc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #1073741842 @ 0x40000012 │ │ │ │ + cmneq lr, #1073741858 @ 0x40000022 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r7, r1, #72, 2 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5b9db0 <__cxa_atexit@plt+0x5ad834> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1488463,15 +1488463,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5b9ec4 <__cxa_atexit@plt+0x5ad948> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #108 @ 0x6c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #88 @ 0x58 │ │ │ │ + cmneq lr, #152 @ 0x98 │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ @ instruction: 0x03bad1cc │ │ │ │ @ instruction: 0x03bacaf8 │ │ │ │ @ instruction: 0x03bac1d4 │ │ │ │ @ instruction: 0x03bac0ec │ │ │ │ @ instruction: 0xfffff9b0 │ │ │ │ @@ -1488768,15 +1488768,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ba388 <__cxa_atexit@plt+0x5ade0c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #31488 @ 0x7b00 │ │ │ │ + cmneq lr, #47872 @ 0xbb00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r1, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ba3c0 <__cxa_atexit@plt+0x5ade44> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1488800,15 +1488800,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ba408 <__cxa_atexit@plt+0x5ade8c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #19200 @ 0x4b00 │ │ │ │ + cmneq lr, #35584 @ 0x8b00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r1, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ba440 <__cxa_atexit@plt+0x5adec4> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1488870,15 +1488870,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ba520 <__cxa_atexit@plt+0x5adfa4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #32 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #68 @ 0x44 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #145408 @ 0x23800 │ │ │ │ + cmneq lr, #210944 @ 0x33800 │ │ │ │ @ instruction: 0xfffffaac │ │ │ │ @ instruction: 0xfffffc28 │ │ │ │ @ instruction: 0x03bacb38 │ │ │ │ @ instruction: 0x03bac45c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5ba554 <__cxa_atexit@plt+0x5adfd8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1489063,15 +1489063,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ba824 <__cxa_atexit@plt+0x5ae2a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #13434880 @ 0xcd0000 │ │ │ │ + cmneq lr, #212992 @ 0x34000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r1, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ba85c <__cxa_atexit@plt+0x5ae2e0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1489123,15 +1489123,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ba914 <__cxa_atexit@plt+0x5ae398> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #3735552 @ 0x390000 │ │ │ │ + cmneq lr, #7929856 @ 0x790000 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ @ instruction: 0x03bac72c │ │ │ │ @ instruction: 0x03bac04c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5ba944 <__cxa_atexit@plt+0x5ae3c8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1489207,15 +1489207,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5baa64 <__cxa_atexit@plt+0x5ae4e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #35389440 @ 0x21c0000 │ │ │ │ + cmneq lr, #52166656 @ 0x31c0000 │ │ │ │ @ instruction: 0x03bab4e4 │ │ │ │ orrseq r5, r1, #0, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 5baaa8 <__cxa_atexit@plt+0x5ae52c> │ │ │ │ @@ -1489420,15 +1489420,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5badb8 <__cxa_atexit@plt+0x5ae83c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #228, 6 @ 0x90000003 │ │ │ │ + cmneq lr, #36, 8 @ 0x24000000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ @ instruction: 0x03bac2c0 │ │ │ │ @ instruction: 0x03babbdc │ │ │ │ @ instruction: 0x03bab2bc │ │ │ │ @ instruction: 0x03bab1d0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1489833,15 +1489833,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5bb42c <__cxa_atexit@plt+0x5aeeb0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #76, 28 @ 0x4c0 │ │ │ │ + cmneq lr, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r1, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5bb464 <__cxa_atexit@plt+0x5aeee8> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1489893,15 +1489893,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bb51c <__cxa_atexit@plt+0x5aefa0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #184, 26 @ 0x2e00 │ │ │ │ + cmneq lr, #248, 26 @ 0x3e00 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0x03baab7c │ │ │ │ @ instruction: 0x03bab93c │ │ │ │ orrseq r5, r1, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1490319,15 +1490319,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bbbc4 <__cxa_atexit@plt+0x5af648> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #96, 14 @ 0x1800000 │ │ │ │ + cmneq lr, #160, 14 @ 0x2800000 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03baa4d4 │ │ │ │ @ instruction: 0x03bab294 │ │ │ │ orrseq r5, r1, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1490610,15 +1490610,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5bc058 <__cxa_atexit@plt+0x5afadc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #52, 6 @ 0xd0000000 │ │ │ │ + cmneq lr, #116, 6 @ 0xd0000001 │ │ │ │ @ instruction: 0x03ba9ed4 │ │ │ │ @ instruction: 0x03baa5a0 │ │ │ │ orrseq r7, r0, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1490630,15 +1490630,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5bc0a8 <__cxa_atexit@plt+0x5afb2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #1811939328 @ 0x6c000000 │ │ │ │ + cmneq lr, #1811939329 @ 0x6c000001 │ │ │ │ @ instruction: 0x03ba9e84 │ │ │ │ @ instruction: 0x03baa550 │ │ │ │ orrseq r7, r0, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1490650,15 +1490650,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5bc0f8 <__cxa_atexit@plt+0x5afb7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #240, 4 │ │ │ │ + cmneq lr, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0x03ba9e34 │ │ │ │ @ instruction: 0x03baa500 │ │ │ │ orrseq r7, r0, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1490670,15 +1490670,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5bc148 <__cxa_atexit@plt+0x5afbcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #-268435444 @ 0xf000000c │ │ │ │ + cmneq lr, #1006632960 @ 0x3c000000 │ │ │ │ @ instruction: 0x03ba9de4 │ │ │ │ @ instruction: 0x03baa4b0 │ │ │ │ orrseq r7, r0, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1491261,15 +1491261,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5bca7c <__cxa_atexit@plt+0x5b0500> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq lr, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r1, #72 @ 0x48 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5bcab4 <__cxa_atexit@plt+0x5b0538> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1491318,15 +1491318,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bcb60 <__cxa_atexit@plt+0x5b05e4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #244, 16 @ 0xf40000 │ │ │ │ + cmneq lr, #52, 18 @ 0xd0000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0x03ba9e8c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5bcb90 <__cxa_atexit@plt+0x5b0614> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1492607,15 +1492607,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bdf84 <__cxa_atexit@plt+0x5b1a08> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #130023424 @ 0x7c00000 │ │ │ │ + cmneq lr, #398458880 @ 0x17c00000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03ba8668 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5bdfb4 <__cxa_atexit@plt+0x5b1a38> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1492731,15 +1492731,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5be174 <__cxa_atexit@plt+0x5b1bf8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #-67108863 @ 0xfc000001 │ │ │ │ + cmneq lr, #-67108862 @ 0xfc000002 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03ba8478 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5be1a4 <__cxa_atexit@plt+0x5b1c28> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1493038,15 +1493038,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5be640 <__cxa_atexit@plt+0x5b20c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #3, 30 │ │ │ │ + cmneq lr, #268 @ 0x10c │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0x03ba7a5c │ │ │ │ @ instruction: 0x03ba8818 │ │ │ │ orrseq r2, r1, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1493410,15 +1493410,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bec10 <__cxa_atexit@plt+0x5b2694> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #2146304 @ 0x20c000 │ │ │ │ + cmneq lr, #3194880 @ 0x30c000 │ │ │ │ @ instruction: 0x03ba745c │ │ │ │ @ instruction: 0x03ba7344 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5bec3c <__cxa_atexit@plt+0x5b26c0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r4, r1, #100, 18 @ 0x190000 │ │ │ │ @@ -1493569,15 +1493569,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bee8c <__cxa_atexit@plt+0x5b2910> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #22806528 @ 0x15c0000 │ │ │ │ + cmneq lr, #39583744 @ 0x25c0000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03ba71e8 │ │ │ │ @ instruction: 0x03ba7f78 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5beebc <__cxa_atexit@plt+0x5b2940> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1493679,15 +1493679,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bf044 <__cxa_atexit@plt+0x5b2ac8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #1002438656 @ 0x3bc00000 │ │ │ │ + cmneq lr, #49283072 @ 0x2f00000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03ba7030 │ │ │ │ @ instruction: 0x03ba7dbc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5bf074 <__cxa_atexit@plt+0x5b2af8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1493789,15 +1493789,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bf1fc <__cxa_atexit@plt+0x5b2c80> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #-2030043136 @ 0x87000000 │ │ │ │ + cmneq lr, #-956301312 @ 0xc7000000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03ba6e78 │ │ │ │ @ instruction: 0x03ba7c00 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5bf22c <__cxa_atexit@plt+0x5b2cb0> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1493899,15 +1493899,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bf3b4 <__cxa_atexit@plt+0x5b2e38> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #2080374784 @ 0x7c000000 │ │ │ │ + cmneq lr, #2080374785 @ 0x7c000001 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03ba6cc0 │ │ │ │ @ instruction: 0x03ba7a54 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5bf3e4 <__cxa_atexit@plt+0x5b2e68> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1494009,15 +1494009,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bf56c <__cxa_atexit@plt+0x5b2ff0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #-1073741779 @ 0xc000002d │ │ │ │ + cmneq lr, #-1073741763 @ 0xc000003d │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03ba6b08 │ │ │ │ @ instruction: 0x03ba788c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5bf59c <__cxa_atexit@plt+0x5b3020> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1494119,15 +1494119,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bf724 <__cxa_atexit@plt+0x5b31a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #79 @ 0x4f │ │ │ │ + cmneq lr, #143 @ 0x8f │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03ba6950 │ │ │ │ @ instruction: 0x03ba76e8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5bf754 <__cxa_atexit@plt+0x5b31d8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1494228,15 +1494228,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bf8d8 <__cxa_atexit@plt+0x5b335c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #3760 @ 0xeb0 │ │ │ │ + cmneq lr, #43, 30 @ 0xac │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03ba6754 │ │ │ │ @ instruction: 0x03ba6684 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5bf908 <__cxa_atexit@plt+0x5b338c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1494342,15 +1494342,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 5bfaa0 <__cxa_atexit@plt+0x5b3524> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #6592 @ 0x19c0 │ │ │ │ + cmneq lr, #10688 @ 0x29c0 │ │ │ │ orrseq r1, r1, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r6, r3 │ │ │ │ @@ -1494548,15 +1494548,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5bfdd8 <__cxa_atexit@plt+0x5b385c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #495616 @ 0x79000 │ │ │ │ + cmneq lr, #757760 @ 0xb9000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r0, r1, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5bfe10 <__cxa_atexit@plt+0x5b3894> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1494595,15 +1494595,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5bfe94 <__cxa_atexit@plt+0x5b3918> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #102400 @ 0x19000 │ │ │ │ + cmneq lr, #364544 @ 0x59000 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ @ instruction: 0x03ba74a4 │ │ │ │ orrseq r0, r1, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #16 │ │ │ │ @@ -1494785,15 +1494785,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c018c <__cxa_atexit@plt+0x5b3c10> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #112, 14 @ 0x1c00000 │ │ │ │ + cmneq lr, #176, 14 @ 0x2c00000 │ │ │ │ @ instruction: 0x03ba5ec0 │ │ │ │ @ instruction: 0x03ba6328 │ │ │ │ @ instruction: 0x03ba5ee8 │ │ │ │ @ instruction: 0x03ba5dd0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c01c0 <__cxa_atexit@plt+0x5b3c44> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1495010,15 +1495010,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c0510 <__cxa_atexit@plt+0x5b3f94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #60, 8 @ 0x3c000000 │ │ │ │ + cmneq lr, #124, 8 @ 0x7c000000 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03ba5b50 │ │ │ │ @ instruction: 0x03ba5fb4 │ │ │ │ @ instruction: 0x03ba5b74 │ │ │ │ @ instruction: 0x03ba63f4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c0548 <__cxa_atexit@plt+0x5b3fcc> │ │ │ │ @@ -1495259,15 +1495259,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c08f4 <__cxa_atexit@plt+0x5b4378> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #168 @ 0xa8 │ │ │ │ + cmneq lr, #232 @ 0xe8 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0x03ba56a8 │ │ │ │ @ instruction: 0x03ba57a0 │ │ │ │ @ instruction: 0x03ba601c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c0928 <__cxa_atexit@plt+0x5b43ac> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1495483,15 +1495483,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c0c74 <__cxa_atexit@plt+0x5b46f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #120, 26 @ 0x1e00 │ │ │ │ + cmneq lr, #184, 26 @ 0x2e00 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03ba53e8 │ │ │ │ @ instruction: 0x03ba5318 │ │ │ │ @ instruction: 0x03ba5410 │ │ │ │ @ instruction: 0x03ba5c90 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c0cac <__cxa_atexit@plt+0x5b4730> │ │ │ │ @@ -1495738,15 +1495738,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c1070 <__cxa_atexit@plt+0x5b4af4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #204, 18 @ 0x330000 │ │ │ │ + cmneq lr, #12, 20 @ 0xc000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0x03ba5888 │ │ │ │ @ instruction: 0x03ba557c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c10a4 <__cxa_atexit@plt+0x5b4b28> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1495969,15 +1495969,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c140c <__cxa_atexit@plt+0x5b4e90> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #128, 12 @ 0x8000000 │ │ │ │ + cmneq lr, #192, 12 @ 0xc000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0x03ba54f0 │ │ │ │ @ instruction: 0x03ba51e0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c1440 <__cxa_atexit@plt+0x5b4ec4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1496225,15 +1496225,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c180c <__cxa_atexit@plt+0x5b5290> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #208, 4 │ │ │ │ + cmneq lr, #16, 6 @ 0x40000000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0x03ba50f0 │ │ │ │ @ instruction: 0x03ba4de0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c1840 <__cxa_atexit@plt+0x5b52c4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1496743,15 +1496743,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c2024 <__cxa_atexit@plt+0x5b5aa8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #252, 20 @ 0xfc000 │ │ │ │ + cmneq lr, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r0, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c205c <__cxa_atexit@plt+0x5b5ae0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1496814,15 +1496814,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c2140 <__cxa_atexit@plt+0x5b5bc4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #60, 20 @ 0x3c000 │ │ │ │ + cmneq lr, #124, 20 @ 0x7c000 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ @ instruction: 0xfffff90c │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0x03ba4f1c │ │ │ │ @ instruction: 0x03ba4860 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c2178 <__cxa_atexit@plt+0x5b5bfc> │ │ │ │ @@ -1496953,15 +1496953,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c236c <__cxa_atexit@plt+0x5b5df0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #5439488 @ 0x530000 │ │ │ │ + cmneq lr, #9633792 @ 0x930000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r0, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c23a4 <__cxa_atexit@plt+0x5b5e28> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1497004,15 +1497004,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c2438 <__cxa_atexit@plt+0x5b5ebc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #59506688 @ 0x38c0000 │ │ │ │ + cmneq lr, #2293760 @ 0x230000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x03ba4530 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c2464 <__cxa_atexit@plt+0x5b5ee8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orrseq r1, r1, #44, 2 │ │ │ │ @@ -1497269,15 +1497269,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c285c <__cxa_atexit@plt+0x5b62e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #33554432 @ 0x2000000 │ │ │ │ + cmneq lr, #1107296256 @ 0x42000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq lr, r0, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c2894 <__cxa_atexit@plt+0x5b6318> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1497326,15 +1497326,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c2940 <__cxa_atexit@plt+0x5b63c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #-402653183 @ 0xe8000001 │ │ │ │ + cmneq lr, #-402653182 @ 0xe8000002 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0x03ba3cac │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c2974 <__cxa_atexit@plt+0x5b63f8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1497593,15 +1497593,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c2d6c <__cxa_atexit@plt+0x5b67f0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #580 @ 0x244 │ │ │ │ + cmneq lr, #836 @ 0x344 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r0, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c2da4 <__cxa_atexit@plt+0x5b6828> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1497650,15 +1497650,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c2e50 <__cxa_atexit@plt+0x5b68d4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #9, 30 @ 0x24 │ │ │ │ + cmneq lr, #292 @ 0x124 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ @ instruction: 0x03ba379c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c2e84 <__cxa_atexit@plt+0x5b6908> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1497826,15 +1497826,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c3110 <__cxa_atexit@plt+0x5b6b94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #140, 24 @ 0x8c00 │ │ │ │ + cmneq lr, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r0, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c3148 <__cxa_atexit@plt+0x5b6bcc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1497882,15 +1497882,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c31f0 <__cxa_atexit@plt+0x5b6c74> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #8, 24 @ 0x800 │ │ │ │ + cmneq lr, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0x03ba33fc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c3224 <__cxa_atexit@plt+0x5b6ca8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1498139,15 +1498139,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c35f4 <__cxa_atexit@plt+0x5b7078> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #4653056 @ 0x470000 │ │ │ │ + cmneq lr, #8847360 @ 0x870000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq sp, r0, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c362c <__cxa_atexit@plt+0x5b70b0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1498218,15 +1498218,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #28049408 @ 0x1ac0000 │ │ │ │ + cmneq lr, #44826624 @ 0x2ac0000 │ │ │ │ @ instruction: 0x03ba396c │ │ │ │ @ instruction: 0x03ba3178 │ │ │ │ @ instruction: 0x03ba2974 │ │ │ │ @ instruction: 0x03ba2878 │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0x03ba3210 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1498489,15 +1498489,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c3b6c <__cxa_atexit@plt+0x5b75f0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #-1207959551 @ 0xb8000001 │ │ │ │ + cmneq lr, #-1207959550 @ 0xb8000002 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r0, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c3ba4 <__cxa_atexit@plt+0x5b7628> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1498573,15 +1498573,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r6, #100 @ 0x64 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r0 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #-536870905 @ 0xe0000007 │ │ │ │ + cmneq lr, #-536870901 @ 0xe000000b │ │ │ │ @ instruction: 0x03ba2bfc │ │ │ │ @ instruction: 0x03ba23f8 │ │ │ │ @ instruction: 0x03ba2310 │ │ │ │ @ instruction: 0x03ba339c │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0x03ba2c88 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1499103,15 +1499103,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c4504 <__cxa_atexit@plt+0x5b7f88> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #479232 @ 0x75000 │ │ │ │ + cmneq lr, #741376 @ 0xb5000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r0, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c453c <__cxa_atexit@plt+0x5b7fc0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1499135,15 +1499135,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c4584 <__cxa_atexit@plt+0x5b8008> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #282624 @ 0x45000 │ │ │ │ + cmneq lr, #544768 @ 0x85000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq ip, r0, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c45bc <__cxa_atexit@plt+0x5b8040> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1499201,15 +1499201,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c468c <__cxa_atexit@plt+0x5b8110> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #152, 18 @ 0x260000 │ │ │ │ + cmneq lr, #216, 18 @ 0x360000 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0x03ba29c4 │ │ │ │ @ instruction: 0x03ba22b4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5c46c0 <__cxa_atexit@plt+0x5b8144> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1499551,15 +1499551,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c4c04 <__cxa_atexit@plt+0x5b8688> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #1660944384 @ 0x63000000 │ │ │ │ + cmneq lr, #-1560281088 @ 0xa3000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq fp, r0, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c4c3c <__cxa_atexit@plt+0x5b86c0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1499610,15 +1499610,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c4cf0 <__cxa_atexit@plt+0x5b8774> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #1275068419 @ 0x4c000003 │ │ │ │ + cmneq lr, #318767104 @ 0x13000000 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0x03ba13ac │ │ │ │ @ instruction: 0x03ba2168 │ │ │ │ orrseq fp, r0, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1500062,15 +1500062,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c5400 <__cxa_atexit@plt+0x5b8e84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #1152 @ 0x480 │ │ │ │ + cmneq lr, #5248 @ 0x1480 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0x03ba0c98 │ │ │ │ @ instruction: 0x03ba1a58 │ │ │ │ orrseq fp, r0, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1500606,15 +1500606,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c5c80 <__cxa_atexit@plt+0x5b9704> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #-486539264 @ 0xe3000000 │ │ │ │ + cmneq lr, #146800640 @ 0x8c00000 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0x03ba0418 │ │ │ │ @ instruction: 0x03ba11d8 │ │ │ │ orrseq sl, r0, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1501331,15 +1501331,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c67d4 <__cxa_atexit@plt+0x5ba258> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #3653632 @ 0x37c000 │ │ │ │ + cmneq lr, #126976 @ 0x1f000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @ instruction: 0x03b9f8c8 │ │ │ │ @ instruction: 0x03ba0684 │ │ │ │ orrseq sl, r0, #180, 2 @ 0x2d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1502055,15 +1502055,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c7324 <__cxa_atexit@plt+0x5bada8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #3568 @ 0xdf0 │ │ │ │ + cmneq lr, #31, 30 @ 0x7c │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0x03b9ed78 │ │ │ │ @ instruction: 0x03b9fb34 │ │ │ │ orrseq r9, r0, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1502551,15 +1502551,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c7ae4 <__cxa_atexit@plt+0x5bb568> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq lr, #25952256 @ 0x18c0000 │ │ │ │ + cmneq lr, #42729472 @ 0x28c0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r8, r0, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c7b1c <__cxa_atexit@plt+0x5bb5a0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1502610,15 +1502610,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c7bd0 <__cxa_atexit@plt+0x5bb654> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq lr, #221249536 @ 0xd300000 │ │ │ │ + cmneq lr, #4980736 @ 0x4c0000 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0x03b9e4c8 │ │ │ │ @ instruction: 0x03b9f288 │ │ │ │ orrseq r8, r0, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1504555,15 +1504555,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c9a34 <__cxa_atexit@plt+0x5bd4b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #11665408 @ 0xb20000 │ │ │ │ + cmneq sp, #15859712 @ 0xf20000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r0, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c9a6c <__cxa_atexit@plt+0x5bd4f0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1504587,15 +1504587,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5c9ab4 <__cxa_atexit@plt+0x5bd538> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #8519680 @ 0x820000 │ │ │ │ + cmneq sp, #12713984 @ 0xc20000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r0, #0, 24 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5c9aec <__cxa_atexit@plt+0x5bd570> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1504646,15 +1504646,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5c9ba0 <__cxa_atexit@plt+0x5bd624> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #63176704 @ 0x3c40000 │ │ │ │ + cmneq sp, #3211264 @ 0x310000 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0x03b9c4fc │ │ │ │ @ instruction: 0x03b9d2b8 │ │ │ │ orrseq r6, r0, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1505137,15 +1505137,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ca34c <__cxa_atexit@plt+0x5bddd0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #136 @ 0x88 │ │ │ │ + cmneq sp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r6, r0, #64, 6 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ca384 <__cxa_atexit@plt+0x5bde08> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1505198,15 +1505198,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ca440 <__cxa_atexit@plt+0x5bdec4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #964 @ 0x3c4 │ │ │ │ + cmneq sp, #49 @ 0x31 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ @ instruction: 0x03b9bc58 │ │ │ │ @ instruction: 0x03b9ca18 │ │ │ │ orrseq r6, r0, #80, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1505594,15 +1505594,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5caa70 <__cxa_atexit@plt+0x5be4f4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #20480 @ 0x5000 │ │ │ │ + cmneq sp, #282624 @ 0x45000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r5, r0, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5caaa8 <__cxa_atexit@plt+0x5be52c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1505652,15 +1505652,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5cab58 <__cxa_atexit@plt+0x5be5dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #1982464 @ 0x1e4000 │ │ │ │ + cmneq sp, #3031040 @ 0x2e4000 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0x03b9b540 │ │ │ │ @ instruction: 0x03b9c300 │ │ │ │ orrseq r5, r0, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1506545,15 +1506545,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5cb954 <__cxa_atexit@plt+0x5bf3d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #228, 22 @ 0x39000 │ │ │ │ + cmneq sp, #36, 24 @ 0x2400 │ │ │ │ @ instruction: 0x03b9a5d8 │ │ │ │ @ instruction: 0x03b9aca4 │ │ │ │ orreq r8, pc, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1506565,15 +1506565,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5cb9a4 <__cxa_atexit@plt+0x5bf428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #207872 @ 0x32c00 │ │ │ │ + cmneq sp, #2816 @ 0xb00 │ │ │ │ @ instruction: 0x03b9a588 │ │ │ │ @ instruction: 0x03b9ac54 │ │ │ │ orreq r8, pc, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1506585,15 +1506585,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5cb9f4 <__cxa_atexit@plt+0x5bf478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #160, 22 @ 0x28000 │ │ │ │ + cmneq sp, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0x03b9a538 │ │ │ │ @ instruction: 0x03b9ac04 │ │ │ │ orreq r8, pc, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1506605,15 +1506605,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5cba44 <__cxa_atexit@plt+0x5bf4c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #130048 @ 0x1fc00 │ │ │ │ + cmneq sp, #195584 @ 0x2fc00 │ │ │ │ @ instruction: 0x03b9a4e8 │ │ │ │ @ instruction: 0x03b9abb4 │ │ │ │ orreq r8, pc, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1506974,15 +1506974,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5cc000 <__cxa_atexit@plt+0x5bfa84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #164, 10 @ 0x29000000 │ │ │ │ + cmneq sp, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r4, r0, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5cc038 <__cxa_atexit@plt+0x5bfabc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1507041,15 +1507041,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5cc10c <__cxa_atexit@plt+0x5bfb90> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #244, 8 @ 0xf4000000 │ │ │ │ + cmneq sp, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ @ instruction: 0x03b9af44 │ │ │ │ @ instruction: 0x03b9a7fc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5cc140 <__cxa_atexit@plt+0x5bfbc4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1507361,15 +1507361,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5cc60c <__cxa_atexit@plt+0x5c0090> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #67 @ 0x43 │ │ │ │ + cmneq sp, #131 @ 0x83 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0x03b99ee4 │ │ │ │ @ instruction: 0x03b999a0 │ │ │ │ @ instruction: 0x03b99980 │ │ │ │ @ instruction: 0x03b99a44 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5cc644 <__cxa_atexit@plt+0x5c00c8> │ │ │ │ @@ -1507487,15 +1507487,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5cc804 <__cxa_atexit@plt+0x5c0288> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #2464 @ 0x9a0 │ │ │ │ + cmneq sp, #3488 @ 0xda0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03b99de8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5cc834 <__cxa_atexit@plt+0x5c02b8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1507611,15 +1507611,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5cc9f4 <__cxa_atexit@plt+0x5c0478> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #64000 @ 0xfa00 │ │ │ │ + cmneq sp, #3712 @ 0xe80 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03b99bf8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5cca24 <__cxa_atexit@plt+0x5c04a8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1507735,15 +1507735,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ccbe4 <__cxa_atexit@plt+0x5c0668> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #92160 @ 0x16800 │ │ │ │ + cmneq sp, #157696 @ 0x26800 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ @ instruction: 0x03b99a08 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5ccc14 <__cxa_atexit@plt+0x5c0698> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1507823,15 +1507823,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ccd44 <__cxa_atexit@plt+0x5c07c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq sp, #303104 @ 0x4a000 │ │ │ │ + cmneq sp, #565248 @ 0x8a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5ccd80 <__cxa_atexit@plt+0x5c0804> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1508672,15 +1508672,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5cda88 <__cxa_atexit@plt+0x5c150c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #164, 26 @ 0x2900 │ │ │ │ + cmneq sp, #228, 26 @ 0x3900 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b9850c │ │ │ │ @ instruction: 0x03b98500 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5cdabc <__cxa_atexit@plt+0x5c1540> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1509064,15 +1509064,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ce0a8 <__cxa_atexit@plt+0x5c1b2c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #52166656 @ 0x31c0000 │ │ │ │ + cmneq sp, #458752 @ 0x70000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r2, r0, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ce0e0 <__cxa_atexit@plt+0x5c1b64> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1509131,15 +1509131,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ce1b4 <__cxa_atexit@plt+0x5c1c38> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #5767168 @ 0x580000 │ │ │ │ + cmneq sp, #22544384 @ 0x1580000 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ @ instruction: 0x03b98ea0 │ │ │ │ @ instruction: 0x03b98734 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5ce1e8 <__cxa_atexit@plt+0x5c1c6c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1509328,15 +1509328,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ce4c8 <__cxa_atexit@plt+0x5c1f4c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #1157627904 @ 0x45000000 │ │ │ │ + cmneq sp, #-2063597568 @ 0x85000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r0, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ce500 <__cxa_atexit@plt+0x5c1f84> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1509383,15 +1509383,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ce5a4 <__cxa_atexit@plt+0x5c2028> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #196, 6 @ 0x10000003 │ │ │ │ + cmneq sp, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x03b979c4 │ │ │ │ @ instruction: 0x03b98324 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5ce5d4 <__cxa_atexit@plt+0x5c2058> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1509639,15 +1509639,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5ce9a4 <__cxa_atexit@plt+0x5c2428> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #7 │ │ │ │ + cmneq sp, #71 @ 0x47 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r0, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5ce9dc <__cxa_atexit@plt+0x5c2460> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1509671,15 +1509671,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5cea24 <__cxa_atexit@plt+0x5c24a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #856 @ 0x358 │ │ │ │ + cmneq sp, #22 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r1, r0, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5cea5c <__cxa_atexit@plt+0x5c24e0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1509732,15 +1509732,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5ceb18 <__cxa_atexit@plt+0x5c259c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #61, 30 @ 0xf4 │ │ │ │ + cmneq sp, #500 @ 0x1f4 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ @ instruction: 0x03b9852c │ │ │ │ @ instruction: 0x03b97dbc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5ceb48 <__cxa_atexit@plt+0x5c25cc> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1510265,15 +1510265,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5cf36c <__cxa_atexit@plt+0x5c2df0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #56, 14 @ 0xe00000 │ │ │ │ + cmneq sp, #120, 14 @ 0x1e00000 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0x03b96d30 │ │ │ │ @ instruction: 0x03b97aec │ │ │ │ orrseq r1, r0, #116 @ 0x74 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1510755,15 +1510755,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5cfb14 <__cxa_atexit@plt+0x5c3598> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #900 @ 0x384 │ │ │ │ + cmneq sp, #33 @ 0x21 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0x03b96588 │ │ │ │ @ instruction: 0x03b97344 │ │ │ │ orrseq r0, r0, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1511083,15 +1511083,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d0034 <__cxa_atexit@plt+0x5c3ab8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #18432 @ 0x4800 │ │ │ │ + cmneq sp, #83968 @ 0x14800 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b95f60 │ │ │ │ @ instruction: 0x03b95f54 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d0068 <__cxa_atexit@plt+0x5c3aec> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1511231,15 +1511231,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d0284 <__cxa_atexit@plt+0x5c3d08> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #278528 @ 0x44000 │ │ │ │ + cmneq sp, #1327104 @ 0x144000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0x03b95da4 │ │ │ │ @ instruction: 0x03b9624c │ │ │ │ @ instruction: 0x03b95e0c │ │ │ │ @ instruction: 0x03b95cec │ │ │ │ @ instruction: 0x03b95cf0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1511544,15 +1511544,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d0768 <__cxa_atexit@plt+0x5c41ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #1895825408 @ 0x71000000 │ │ │ │ + cmneq sp, #-1325400064 @ 0xb1000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq pc, pc, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d07a0 <__cxa_atexit@plt+0x5c4224> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1511614,15 +1511614,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d0880 <__cxa_atexit@plt+0x5c4304> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #180, 6 @ 0xd0000002 │ │ │ │ + cmneq sp, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ @ instruction: 0x03b967e8 │ │ │ │ @ instruction: 0x03b9570c │ │ │ │ @ instruction: 0x03b96068 │ │ │ │ @ instruction: 0x03b956f8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d08b8 <__cxa_atexit@plt+0x5c433c> │ │ │ │ @@ -1512078,15 +1512078,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d0fc0 <__cxa_atexit@plt+0x5c4a44> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #46848 @ 0xb700 │ │ │ │ + cmneq sp, #63232 @ 0xf700 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq pc, pc, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d0ff8 <__cxa_atexit@plt+0x5c4a7c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1512152,15 +1512152,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d10e8 <__cxa_atexit@plt+0x5c4b6c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #239616 @ 0x3a800 │ │ │ │ + cmneq sp, #10752 @ 0x2a00 │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0x03b95f84 │ │ │ │ @ instruction: 0x03b95814 │ │ │ │ @ instruction: 0x03b94e9c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d1120 <__cxa_atexit@plt+0x5c4ba4> │ │ │ │ @@ -1512428,15 +1512428,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d1538 <__cxa_atexit@plt+0x5c4fbc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #61079552 @ 0x3a40000 │ │ │ │ + cmneq sp, #2686976 @ 0x290000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0x03b94fac │ │ │ │ @ instruction: 0x03b94b68 │ │ │ │ @ instruction: 0x03b94a4c │ │ │ │ @ instruction: 0x03b94a48 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d1570 <__cxa_atexit@plt+0x5c4ff4> │ │ │ │ @@ -1512541,15 +1512541,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d16fc <__cxa_atexit@plt+0x5c5180> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq sp, #122683392 @ 0x7500000 │ │ │ │ + cmneq sp, #189792256 @ 0xb500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5d1738 <__cxa_atexit@plt+0x5c51bc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1512874,15 +1512874,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d1c30 <__cxa_atexit@plt+0x5c56b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #-2147483592 @ 0x80000038 │ │ │ │ + cmneq sp, #536870914 @ 0x20000002 │ │ │ │ @ instruction: 0x03b943d4 │ │ │ │ @ instruction: 0x03b94344 │ │ │ │ @ instruction: 0x03b9432c │ │ │ │ @ instruction: 0x03b94328 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d1c64 <__cxa_atexit@plt+0x5c56e8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1513107,15 +1513107,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d1fd4 <__cxa_atexit@plt+0x5c5a58> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #2272 @ 0x8e0 │ │ │ │ + cmneq sp, #3296 @ 0xce0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ @ instruction: 0x03b940b0 │ │ │ │ @ instruction: 0x03b94e84 │ │ │ │ orreq lr, pc, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1513250,15 +1513250,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d2210 <__cxa_atexit@plt+0x5c5c94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #38400 @ 0x9600 │ │ │ │ + cmneq sp, #54784 @ 0xd600 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq sp, pc, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d2248 <__cxa_atexit@plt+0x5c5ccc> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1513310,15 +1513310,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d2300 <__cxa_atexit@plt+0x5c5d84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #512 @ 0x200 │ │ │ │ + cmneq sp, #16896 @ 0x4200 │ │ │ │ @ instruction: 0x03b93d14 │ │ │ │ @ instruction: 0x03b93c84 │ │ │ │ @ instruction: 0x03b93c78 │ │ │ │ @ instruction: 0x03b93c5c │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d2334 <__cxa_atexit@plt+0x5c5db8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1514126,15 +1514126,15 @@ │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ mov fp, ip │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov fp, ip │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #612 @ 0x264 │ │ │ │ + cmneq sp, #868 @ 0x364 │ │ │ │ @ instruction: 0x03b94114 │ │ │ │ @ instruction: 0x03b9399c │ │ │ │ @ instruction: 0x03b9301c │ │ │ │ @ instruction: 0xfffff444 │ │ │ │ @ instruction: 0xfffff47c │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ @ instruction: 0xfffff4ec │ │ │ │ @@ -1514515,15 +1514515,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d35d4 <__cxa_atexit@plt+0x5c7058> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #3358720 @ 0x334000 │ │ │ │ + cmneq sp, #53248 @ 0xd000 │ │ │ │ @ instruction: 0x03b92a54 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d35fc <__cxa_atexit@plt+0x5c7080> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orreq pc, pc, #36, 30 @ 0x90 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -1514708,15 +1514708,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d38d8 <__cxa_atexit@plt+0x5c735c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #6553600 @ 0x640000 │ │ │ │ + cmneq sp, #23330816 @ 0x1640000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b926bc │ │ │ │ @ instruction: 0x03b926b0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d390c <__cxa_atexit@plt+0x5c7390> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1515051,15 +1515051,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d3e34 <__cxa_atexit@plt+0x5c78b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq sp, #76, 4 @ 0xc0000004 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0x03b92268 │ │ │ │ @ instruction: 0x03b93024 │ │ │ │ orreq ip, pc, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1515322,15 +1515322,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d4270 <__cxa_atexit@plt+0x5c7cf4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #528 @ 0x210 │ │ │ │ + cmneq sp, #1552 @ 0x610 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0x03b92628 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d429c <__cxa_atexit@plt+0x5c7d20> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orreq pc, pc, #4, 6 @ 0x10000000 │ │ │ │ @@ -1515674,15 +1515674,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d47f0 <__cxa_atexit@plt+0x5c8274> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #15007744 @ 0xe50000 │ │ │ │ + cmneq sp, #606208 @ 0x94000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq fp, pc, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d4828 <__cxa_atexit@plt+0x5c82ac> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1515728,15 +1515728,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d48c8 <__cxa_atexit@plt+0x5c834c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #6881280 @ 0x690000 │ │ │ │ + cmneq sp, #11075584 @ 0xa90000 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0x03b92ab0 │ │ │ │ orreq fp, pc, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ @@ -1516016,15 +1516016,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d4d48 <__cxa_atexit@plt+0x5c87cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #754974720 @ 0x2d000000 │ │ │ │ + cmneq sp, #1828716544 @ 0x6d000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq fp, pc, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d4d80 <__cxa_atexit@plt+0x5c8804> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1516079,15 +1516079,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d4e44 <__cxa_atexit@plt+0x5c88c8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #140, 6 @ 0x30000002 │ │ │ │ + cmneq sp, #204, 6 @ 0x30000003 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x03b91144 │ │ │ │ @ instruction: 0x03b91a80 │ │ │ │ @ instruction: 0x03b92564 │ │ │ │ @ instruction: 0x03b91a68 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d4e7c <__cxa_atexit@plt+0x5c8900> │ │ │ │ @@ -1516615,15 +1516615,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d56a4 <__cxa_atexit@plt+0x5c9128> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #125952 @ 0x1ec00 │ │ │ │ + cmneq sp, #191488 @ 0x2ec00 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ @ instruction: 0x03b909f8 │ │ │ │ @ instruction: 0x03b917b4 │ │ │ │ orreq sl, pc, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1516943,15 +1516943,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d5bc4 <__cxa_atexit@plt+0x5c9648> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #172, 12 @ 0xac00000 │ │ │ │ + cmneq sp, #236, 12 @ 0xec00000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0x03b903d0 │ │ │ │ @ instruction: 0x03b903c4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d5bf8 <__cxa_atexit@plt+0x5c967c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1517054,15 +1517054,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d5d80 <__cxa_atexit@plt+0x5c9804> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #264241152 @ 0xfc00000 │ │ │ │ + cmneq sp, #532676608 @ 0x1fc00000 │ │ │ │ @ instruction: 0x03b901d0 │ │ │ │ @ instruction: 0x03b901d4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d5dac <__cxa_atexit@plt+0x5c9830> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orreq sp, pc, #116, 14 @ 0x1d00000 │ │ │ │ @@ -1517227,15 +1517227,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d6034 <__cxa_atexit@plt+0x5c9ab8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #-268435444 @ 0xf000000c │ │ │ │ + cmneq sp, #1006632960 @ 0x3c000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq sl, pc, #36 @ 0x24 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d606c <__cxa_atexit@plt+0x5c9af0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1517282,15 +1517282,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d6110 <__cxa_atexit@plt+0x5c9b94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #-268435452 @ 0xf0000004 │ │ │ │ + cmneq sp, #-268435448 @ 0xf0000008 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0x03b8fe58 │ │ │ │ @ instruction: 0x03b90788 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d6140 <__cxa_atexit@plt+0x5c9bc4> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1517646,15 +1517646,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d66c0 <__cxa_atexit@plt+0x5ca144> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #57856 @ 0xe200 │ │ │ │ + cmneq sp, #2176 @ 0x880 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r9, pc, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d66f8 <__cxa_atexit@plt+0x5ca17c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1517710,15 +1517710,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d67c0 <__cxa_atexit@plt+0x5ca244> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #15872 @ 0x3e00 │ │ │ │ + cmneq sp, #32256 @ 0x7e00 │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0x03b90888 │ │ │ │ @ instruction: 0x03b900ec │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d67f4 <__cxa_atexit@plt+0x5ca278> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1517913,15 +1517913,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d6aec <__cxa_atexit@plt+0x5ca570> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #1589248 @ 0x184000 │ │ │ │ + cmneq sp, #2637824 @ 0x284000 │ │ │ │ @ instruction: 0x03b8f468 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d6b14 <__cxa_atexit@plt+0x5ca598> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orreq ip, pc, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r5, r0 │ │ │ │ @@ -1519099,15 +1519099,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d7d74 <__cxa_atexit@plt+0x5cb7f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #28, 14 @ 0x700000 │ │ │ │ + cmneq sp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r8, pc, #48, 4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d7dac <__cxa_atexit@plt+0x5cb830> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1519174,15 +1519174,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d7ea0 <__cxa_atexit@plt+0x5cb924> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #76, 12 @ 0x4c00000 │ │ │ │ + cmneq sp, #140, 12 @ 0x8c00000 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0x03b8f4f8 │ │ │ │ @ instruction: 0x03b8e108 │ │ │ │ @ instruction: 0x03b8e1d0 │ │ │ │ @ instruction: 0x03b8e0e4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1519282,15 +1519282,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d8050 <__cxa_atexit@plt+0x5cbad4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq sp, #578813952 @ 0x22800000 │ │ │ │ + cmneq sp, #847249408 @ 0x32800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5d808c <__cxa_atexit@plt+0x5cbb10> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1519441,15 +1519441,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d82cc <__cxa_atexit@plt+0x5cbd50> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #805306374 @ 0x30000006 │ │ │ │ + cmneq sp, #805306378 @ 0x3000000a │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r7, pc, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d8304 <__cxa_atexit@plt+0x5cbd88> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1519508,15 +1519508,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d83d8 <__cxa_atexit@plt+0x5cbe5c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #-1073741780 @ 0xc000002c │ │ │ │ + cmneq sp, #-1073741764 @ 0xc000003c │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0x03b8ea70 │ │ │ │ @ instruction: 0x03b8dca4 │ │ │ │ @ instruction: 0x03b8e214 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1519591,15 +1519591,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d8524 <__cxa_atexit@plt+0x5cbfa8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq sp, #-2147483587 @ 0x8000003d │ │ │ │ + cmneq sp, #1610612739 @ 0x60000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5d8560 <__cxa_atexit@plt+0x5cbfe4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1519750,15 +1519750,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d87a0 <__cxa_atexit@plt+0x5cc224> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #3312 @ 0xcf0 │ │ │ │ + cmneq sp, #15, 30 @ 0x3c │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r7, pc, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d87d8 <__cxa_atexit@plt+0x5cc25c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1519817,15 +1519817,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d88ac <__cxa_atexit@plt+0x5cc330> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #496 @ 0x1f0 │ │ │ │ + cmneq sp, #1520 @ 0x5f0 │ │ │ │ @ instruction: 0xfffffda4 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ @ instruction: 0x03b8e5a0 │ │ │ │ @ instruction: 0x03b8d7d0 │ │ │ │ @ instruction: 0x03b8dd40 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1520116,15 +1520116,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d8d58 <__cxa_atexit@plt+0x5cc7dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #356352 @ 0x57000 │ │ │ │ + cmneq sp, #618496 @ 0x97000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r7, pc, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d8d90 <__cxa_atexit@plt+0x5cc814> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1520173,15 +1520173,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d8e3c <__cxa_atexit@plt+0x5cc8c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #3391488 @ 0x33c000 │ │ │ │ + cmneq sp, #61440 @ 0xf000 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0x03b8e1f4 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d8e68 <__cxa_atexit@plt+0x5cc8ec> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orreq sl, pc, #24, 14 @ 0x600000 │ │ │ │ @@ -1520627,15 +1520627,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d9554 <__cxa_atexit@plt+0x5ccfd8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #402653184 @ 0x18000000 │ │ │ │ + cmneq sp, #402653185 @ 0x18000001 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ @ instruction: 0x03b8ca20 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d9584 <__cxa_atexit@plt+0x5cd008> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ @@ -1520765,15 +1520765,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5d977c <__cxa_atexit@plt+0x5cd200> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq sp, #1073741832 @ 0x40000008 │ │ │ │ + cmneq sp, #1073741848 @ 0x40000018 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r6, pc, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5d97b4 <__cxa_atexit@plt+0x5cd238> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1520816,15 +1520816,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d9848 <__cxa_atexit@plt+0x5cd2cc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq sp, #177 @ 0xb1 │ │ │ │ + cmneq sp, #241 @ 0xf1 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ @ instruction: 0x03b8d5fc │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5d9874 <__cxa_atexit@plt+0x5cd2f8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r5, lsr #1 │ │ │ │ orreq r9, pc, #28, 26 @ 0x700 │ │ │ │ @@ -1520895,15 +1520895,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d9984 <__cxa_atexit@plt+0x5cd408> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq sp, #19 │ │ │ │ + cmneq sp, #83 @ 0x53 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r6, r3 │ │ │ │ bhi 5d99cc <__cxa_atexit@plt+0x5cd450> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -1521160,15 +1521160,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5d9da8 <__cxa_atexit@plt+0x5cd82c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #16 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - msreq SPSR_fs, #160, 22 @ 0x28000 │ │ │ │ + msreq SPSR_fs, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ @ instruction: 0x03b8d0ec │ │ │ │ @ instruction: 0x03b8cad4 │ │ │ │ @ instruction: 0x03b8c1f0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ @@ -1521494,15 +1521494,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5da2e0 <__cxa_atexit@plt+0x5cdd64> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - msreq SPSR_fs, #19660800 @ 0x12c0000 │ │ │ │ + msreq SPSR_fs, #36438016 @ 0x22c0000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r5, pc, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5da318 <__cxa_atexit@plt+0x5cdd9c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1521559,15 +1521559,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5da3e4 <__cxa_atexit@plt+0x5cde68> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - msreq SPSR_fs, #170917888 @ 0xa300000 │ │ │ │ + msreq SPSR_fs, #238026752 @ 0xe300000 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ @ instruction: 0x03b8cc68 │ │ │ │ @ instruction: 0x03b8ca84 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5da418 <__cxa_atexit@plt+0x5cde9c> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1521626,15 +1521626,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5da4f8 <__cxa_atexit@plt+0x5cdf7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fs, #1031798784 @ 0x3d800000 │ │ │ │ + msreq SPSR_fs, #56623104 @ 0x3600000 │ │ │ │ @ instruction: 0x03b8ba34 │ │ │ │ @ instruction: 0x03b8c100 │ │ │ │ orreq r9, lr, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1521646,15 +1521646,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5da548 <__cxa_atexit@plt+0x5cdfcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fs, #926941184 @ 0x37400000 │ │ │ │ + msreq SPSR_fs, #30408704 @ 0x1d00000 │ │ │ │ @ instruction: 0x03b8b9e4 │ │ │ │ @ instruction: 0x03b8c0b0 │ │ │ │ orreq r9, lr, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1521666,15 +1521666,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5da598 <__cxa_atexit@plt+0x5ce01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fs, #746586112 @ 0x2c800000 │ │ │ │ + msreq SPSR_fs, #1015021568 @ 0x3c800000 │ │ │ │ @ instruction: 0x03b8b994 │ │ │ │ @ instruction: 0x03b8c060 │ │ │ │ orreq r9, lr, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1521686,15 +1521686,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 5da5e8 <__cxa_atexit@plt+0x5ce06c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_fs, #608174080 @ 0x24400000 │ │ │ │ + msreq SPSR_fs, #876609536 @ 0x34400000 │ │ │ │ @ instruction: 0x03b8b944 │ │ │ │ @ instruction: 0x03b8c010 │ │ │ │ orreq r9, lr, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1522463,15 +1522463,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5db204 <__cxa_atexit@plt+0x5cec88> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq ip, #1409024 @ 0x158000 │ │ │ │ + cmneq ip, #2457600 @ 0x258000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r4, pc, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5db23c <__cxa_atexit@plt+0x5cecc0> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1522530,15 +1522530,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5db310 <__cxa_atexit@plt+0x5ced94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq ip, #10878976 @ 0xa60000 │ │ │ │ + cmneq ip, #15073280 @ 0xe60000 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0x03b8bd40 │ │ │ │ @ instruction: 0x03b8bec0 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 5db344 <__cxa_atexit@plt+0x5cedc8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ @@ -1522833,15 +1522833,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5db7cc <__cxa_atexit@plt+0x5cf250> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq ip, #754974720 @ 0x2d000000 │ │ │ │ + cmneq ip, #1828716544 @ 0x6d000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r4, pc, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r9, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5db804 <__cxa_atexit@plt+0x5cf288> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1522865,15 +1522865,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5db84c <__cxa_atexit@plt+0x5cf2d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq ip, #-134217725 @ 0xf8000003 │ │ │ │ + cmneq ip, #1040187392 @ 0x3e000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r4, pc, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5db884 <__cxa_atexit@plt+0x5cf308> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1522897,15 +1522897,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5db8cc <__cxa_atexit@plt+0x5cf350> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq ip, #939524099 @ 0x38000003 │ │ │ │ + cmneq ip, #234881024 @ 0xe000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r4, pc, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r9, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5db904 <__cxa_atexit@plt+0x5cf388> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1522963,15 +1522963,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5db9d4 <__cxa_atexit@plt+0x5cf458> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq ip, #-2013265920 @ 0x88000000 │ │ │ │ + cmneq ip, #-2013265919 @ 0x88000001 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ @ instruction: 0x03b8a6cc │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0x03b8b484 │ │ │ │ orreq r4, pc, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -1523313,15 +1523313,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r8, [pc, #8] @ 5dbf4c <__cxa_atexit@plt+0x5cf9d0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq ip, #15232 @ 0x3b80 │ │ │ │ + cmneq ip, #736 @ 0x2e0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r3, pc, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [pc, #28] @ 5dbf84 <__cxa_atexit@plt+0x5cfa08> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -1523362,15 +1523362,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 5dc010 <__cxa_atexit@plt+0x5cfa94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq ip, #8576 @ 0x2180 │ │ │ │ + cmneq ip, #12672 @ 0x3180 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ @ instruction: 0x03b8b378 │ │ │ │ orreq r3, pc, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #20 │ │ │ │ @@ -1565642,15 +1565642,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6054b8 <__cxa_atexit@plt+0x5f8f3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #1146880 @ 0x118000 │ │ │ │ + cmneq sl, #2195456 @ 0x218000 │ │ │ │ @ instruction: 0x03b60a74 │ │ │ │ @ instruction: 0x03b61140 │ │ │ │ orreq sl, ip, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1566498,27 +1566498,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b6119c │ │ │ │ orreq sp, ip, #216, 12 @ 0xd800000 │ │ │ │ - cmneq sl, #240, 22 @ 0x3c000 │ │ │ │ + cmneq sl, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #52, 24 @ 0x3400 │ │ │ │ + cmneq sl, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #30976 @ 0x7900 │ │ │ │ + cmneq sl, #47360 @ 0xb900 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1567217,15 +1567217,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 606d54 <__cxa_atexit@plt+0x5fa7d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq sl, #156, 4 @ 0xc0000009 │ │ │ │ @ instruction: 0x03b5f1d8 │ │ │ │ @ instruction: 0x03b5f8a4 │ │ │ │ orreq ip, ip, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1568615,15 +1568615,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 60832c <__cxa_atexit@plt+0x5fbdb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #140, 24 @ 0x8c00 │ │ │ │ + cmneq sl, #204, 24 @ 0xcc00 │ │ │ │ @ instruction: 0x03b5dc00 │ │ │ │ @ instruction: 0x03b5e2cc │ │ │ │ orreq fp, ip, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1568795,15 +1568795,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6085fc <__cxa_atexit@plt+0x5fc080> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #3112960 @ 0x2f8000 │ │ │ │ + cmneq sl, #4161536 @ 0x3f8000 │ │ │ │ @ instruction: 0x03b5d930 │ │ │ │ @ instruction: 0x03b5dffc │ │ │ │ orreq fp, ip, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1568939,15 +1568939,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 60883c <__cxa_atexit@plt+0x5fc2c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #128, 14 @ 0x2000000 │ │ │ │ + cmneq sl, #192, 14 @ 0x3000000 │ │ │ │ @ instruction: 0x03b5d6f0 │ │ │ │ @ instruction: 0x03b5ddbc │ │ │ │ orreq fp, ip, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1568959,15 +1568959,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 60888c <__cxa_atexit@plt+0x5fc310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #84, 14 @ 0x1500000 │ │ │ │ + cmneq sl, #148, 14 @ 0x2500000 │ │ │ │ @ instruction: 0x03b5d6a0 │ │ │ │ @ instruction: 0x03b5dd6c │ │ │ │ orreq fp, ip, #52, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1568979,15 +1568979,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6088dc <__cxa_atexit@plt+0x5fc360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #8650752 @ 0x840000 │ │ │ │ + cmneq sl, #25427968 @ 0x1840000 │ │ │ │ @ instruction: 0x03b5d650 │ │ │ │ @ instruction: 0x03b5dd1c │ │ │ │ orreq fp, ip, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1568999,15 +1568999,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 60892c <__cxa_atexit@plt+0x5fc3b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #0, 14 │ │ │ │ + cmneq sl, #64, 14 @ 0x1000000 │ │ │ │ @ instruction: 0x03b5d600 │ │ │ │ @ instruction: 0x03b5dccc │ │ │ │ orreq fp, ip, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1569669,15 +1569669,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6093a4 <__cxa_atexit@plt+0x5fce28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #184, 24 @ 0xb800 │ │ │ │ + cmneq sl, #248, 24 @ 0xf800 │ │ │ │ @ instruction: 0x03b5cb88 │ │ │ │ @ instruction: 0x03b5d3a4 │ │ │ │ orreq sl, ip, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1569717,15 +1569717,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 609464 <__cxa_atexit@plt+0x5fcee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #11520 @ 0x2d00 │ │ │ │ + cmneq sl, #27904 @ 0x6d00 │ │ │ │ @ instruction: 0x03b5cac8 │ │ │ │ @ instruction: 0x03b5d2e4 │ │ │ │ orreq sl, ip, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1569765,15 +1569765,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 609524 <__cxa_atexit@plt+0x5fcfa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #132, 22 @ 0x21000 │ │ │ │ + cmneq sl, #196, 22 @ 0x31000 │ │ │ │ @ instruction: 0x03b5ca08 │ │ │ │ @ instruction: 0x03b5d224 │ │ │ │ orreq sl, ip, #36, 20 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1569813,15 +1569813,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6095e4 <__cxa_atexit@plt+0x5fd068> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sl, #856064 @ 0xd1000 │ │ │ │ + cmneq sl, #17408 @ 0x4400 │ │ │ │ @ instruction: 0x03b5c948 │ │ │ │ @ instruction: 0x03b5d164 │ │ │ │ orreq sl, ip, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1573224,15 +1573224,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 60cb30 <__cxa_atexit@plt+0x6005b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #595591168 @ 0x23800000 │ │ │ │ + cmneq r9, #864026624 @ 0x33800000 │ │ │ │ @ instruction: 0x03b593fc │ │ │ │ @ instruction: 0x03b59ac8 │ │ │ │ orreq r6, ip, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1576615,15 +1576615,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61002c <__cxa_atexit@plt+0x603ab0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r9, #173 @ 0xad │ │ │ │ + cmneq r9, #237 @ 0xed │ │ │ │ @ instruction: 0x03b55f00 │ │ │ │ @ instruction: 0x03b565cc │ │ │ │ orreq r3, ip, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590023,15 +1590023,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d1ac <__cxa_atexit@plt+0x610c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #72, 30 @ 0x120 │ │ │ │ + cmneq r8, #136, 30 @ 0x220 │ │ │ │ @ instruction: 0x03b48d80 │ │ │ │ @ instruction: 0x03b4944c │ │ │ │ orreq r6, fp, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590043,15 +1590043,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d1fc <__cxa_atexit@plt+0x610c80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #4064 @ 0xfe0 │ │ │ │ + cmneq r8, #62, 30 @ 0xf8 │ │ │ │ @ instruction: 0x03b48d30 │ │ │ │ @ instruction: 0x03b493fc │ │ │ │ orreq r6, fp, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590063,15 +1590063,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d24c <__cxa_atexit@plt+0x610cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #2832 @ 0xb10 │ │ │ │ + cmneq r8, #3856 @ 0xf10 │ │ │ │ @ instruction: 0x03b48ce0 │ │ │ │ @ instruction: 0x03b493ac │ │ │ │ orreq r6, fp, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590157,15 +1590157,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d3c4 <__cxa_atexit@plt+0x610e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #3776 @ 0xec0 │ │ │ │ + cmneq r8, #7872 @ 0x1ec0 │ │ │ │ @ instruction: 0x03b48b68 │ │ │ │ @ instruction: 0x03b49234 │ │ │ │ orreq r6, fp, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590233,15 +1590233,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d4f4 <__cxa_atexit@plt+0x610f78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #3840 @ 0xf00 │ │ │ │ + cmneq r8, #20224 @ 0x4f00 │ │ │ │ @ instruction: 0x03b48a38 │ │ │ │ @ instruction: 0x03b49104 │ │ │ │ orreq r6, fp, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590253,15 +1590253,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d544 <__cxa_atexit@plt+0x610fc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #199680 @ 0x30c00 │ │ │ │ + cmneq r8, #768 @ 0x300 │ │ │ │ @ instruction: 0x03b489e8 │ │ │ │ @ instruction: 0x03b490b4 │ │ │ │ orreq r6, fp, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590338,15 +1590338,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d698 <__cxa_atexit@plt+0x61111c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #466944 @ 0x72000 │ │ │ │ + cmneq r8, #729088 @ 0xb2000 │ │ │ │ @ instruction: 0x03b48894 │ │ │ │ @ instruction: 0x03b48f60 │ │ │ │ orreq r6, fp, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590414,15 +1590414,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d7c8 <__cxa_atexit@plt+0x61124c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1130496 @ 0x114000 │ │ │ │ + cmneq r8, #2179072 @ 0x214000 │ │ │ │ @ instruction: 0x03b48764 │ │ │ │ @ instruction: 0x03b48e30 │ │ │ │ orreq r6, fp, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590490,15 +1590490,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d8f8 <__cxa_atexit@plt+0x61137c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #24, 16 @ 0x180000 │ │ │ │ + cmneq r8, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0x03b48634 │ │ │ │ @ instruction: 0x03b48d00 │ │ │ │ orreq r6, fp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590510,15 +1590510,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d948 <__cxa_atexit@plt+0x6113cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #53215232 @ 0x32c0000 │ │ │ │ + cmneq r8, #720896 @ 0xb0000 │ │ │ │ @ instruction: 0x03b485e4 │ │ │ │ @ instruction: 0x03b48cb0 │ │ │ │ orreq r6, fp, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590530,15 +1590530,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d998 <__cxa_atexit@plt+0x61141c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #33030144 @ 0x1f80000 │ │ │ │ + cmneq r8, #49807360 @ 0x2f80000 │ │ │ │ @ instruction: 0x03b48594 │ │ │ │ @ instruction: 0x03b48c60 │ │ │ │ orreq r6, fp, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590550,15 +1590550,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61d9e8 <__cxa_atexit@plt+0x61146c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #13107200 @ 0xc80000 │ │ │ │ + cmneq r8, #29884416 @ 0x1c80000 │ │ │ │ @ instruction: 0x03b48544 │ │ │ │ @ instruction: 0x03b48c10 │ │ │ │ orreq r5, fp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590570,15 +1590570,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61da38 <__cxa_atexit@plt+0x6114bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #240123904 @ 0xe500000 │ │ │ │ + cmneq r8, #9699328 @ 0x940000 │ │ │ │ @ instruction: 0x03b484f4 │ │ │ │ @ instruction: 0x03b48bc0 │ │ │ │ orreq r6, fp, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590682,15 +1590682,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61dbf8 <__cxa_atexit@plt+0x61167c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #171966464 @ 0xa400000 │ │ │ │ + cmneq r8, #440401920 @ 0x1a400000 │ │ │ │ @ instruction: 0x03b48334 │ │ │ │ @ instruction: 0x03b48a00 │ │ │ │ orreq r5, fp, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590702,15 +1590702,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61dc48 <__cxa_atexit@plt+0x6116cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-486539264 @ 0xe3000000 │ │ │ │ + cmneq r8, #146800640 @ 0x8c00000 │ │ │ │ @ instruction: 0x03b482e4 │ │ │ │ @ instruction: 0x03b489b0 │ │ │ │ orreq r5, fp, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590722,15 +1590722,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61dc98 <__cxa_atexit@plt+0x61171c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-1711276032 @ 0x9a000000 │ │ │ │ + cmneq r8, #-637534208 @ 0xda000000 │ │ │ │ @ instruction: 0x03b48294 │ │ │ │ @ instruction: 0x03b48960 │ │ │ │ orreq r5, fp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590742,15 +1590742,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61dce8 <__cxa_atexit@plt+0x61176c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq r8, #140, 8 @ 0x8c000000 │ │ │ │ @ instruction: 0x03b48244 │ │ │ │ @ instruction: 0x03b48910 │ │ │ │ orreq r5, fp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590762,15 +1590762,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61dd38 <__cxa_atexit@plt+0x6117bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-67108861 @ 0xfc000003 │ │ │ │ + cmneq r8, #1056964608 @ 0x3f000000 │ │ │ │ @ instruction: 0x03b481f4 │ │ │ │ @ instruction: 0x03b488c0 │ │ │ │ orreq r5, fp, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590782,15 +1590782,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61dd88 <__cxa_atexit@plt+0x61180c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-939524094 @ 0xc8000002 │ │ │ │ + cmneq r8, #-939524093 @ 0xc8000003 │ │ │ │ @ instruction: 0x03b481a4 │ │ │ │ @ instruction: 0x03b48870 │ │ │ │ orreq r5, fp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590802,15 +1590802,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61ddd8 <__cxa_atexit@plt+0x61185c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #100, 6 @ 0x90000001 │ │ │ │ + cmneq r8, #164, 6 @ 0x90000002 │ │ │ │ @ instruction: 0x03b48154 │ │ │ │ @ instruction: 0x03b48820 │ │ │ │ orreq r5, fp, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590822,15 +1590822,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61de28 <__cxa_atexit@plt+0x6118ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1543503872 @ 0x5c000000 │ │ │ │ + cmneq r8, #1543503873 @ 0x5c000001 │ │ │ │ @ instruction: 0x03b48104 │ │ │ │ @ instruction: 0x03b487d0 │ │ │ │ orreq r5, fp, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590961,15 +1590961,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e054 <__cxa_atexit@plt+0x611ad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #238 @ 0xee │ │ │ │ + cmneq r8, #-2147483637 @ 0x8000000b │ │ │ │ @ instruction: 0x03b47ed8 │ │ │ │ @ instruction: 0x03b485a4 │ │ │ │ orreq r5, fp, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1590981,15 +1590981,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e0a4 <__cxa_atexit@plt+0x611b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #161 @ 0xa1 │ │ │ │ + cmneq r8, #225 @ 0xe1 │ │ │ │ @ instruction: 0x03b47e88 │ │ │ │ @ instruction: 0x03b48554 │ │ │ │ orreq r5, fp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591066,15 +1591066,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e1f8 <__cxa_atexit@plt+0x611c7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #316 @ 0x13c │ │ │ │ + cmneq r8, #572 @ 0x23c │ │ │ │ @ instruction: 0x03b47d34 │ │ │ │ @ instruction: 0x03b48400 │ │ │ │ orreq r5, fp, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591086,15 +1591086,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e248 <__cxa_atexit@plt+0x611ccc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1, 30 │ │ │ │ + cmneq r8, #260 @ 0x104 │ │ │ │ @ instruction: 0x03b47ce4 │ │ │ │ @ instruction: 0x03b483b0 │ │ │ │ orreq r5, fp, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591171,15 +1591171,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e39c <__cxa_atexit@plt+0x611e20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #11200 @ 0x2bc0 │ │ │ │ + cmneq r8, #15296 @ 0x3bc0 │ │ │ │ @ instruction: 0x03b47b90 │ │ │ │ @ instruction: 0x03b4825c │ │ │ │ orreq r5, fp, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591191,15 +1591191,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e3ec <__cxa_atexit@plt+0x611e70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #6464 @ 0x1940 │ │ │ │ + cmneq r8, #10560 @ 0x2940 │ │ │ │ @ instruction: 0x03b47b40 │ │ │ │ @ instruction: 0x03b4820c │ │ │ │ orreq r5, fp, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591211,15 +1591211,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e43c <__cxa_atexit@plt+0x611ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1728 @ 0x6c0 │ │ │ │ + cmneq r8, #5824 @ 0x16c0 │ │ │ │ @ instruction: 0x03b47af0 │ │ │ │ @ instruction: 0x03b481bc │ │ │ │ orreq r5, fp, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591231,15 +1591231,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e48c <__cxa_atexit@plt+0x611f10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #53504 @ 0xd100 │ │ │ │ + cmneq r8, #1088 @ 0x440 │ │ │ │ @ instruction: 0x03b47aa0 │ │ │ │ @ instruction: 0x03b4816c │ │ │ │ orreq r5, fp, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591251,15 +1591251,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e4dc <__cxa_atexit@plt+0x611f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #136, 24 @ 0x8800 │ │ │ │ + cmneq r8, #200, 24 @ 0xc800 │ │ │ │ @ instruction: 0x03b47a50 │ │ │ │ @ instruction: 0x03b4811c │ │ │ │ orreq r5, fp, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591271,15 +1591271,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e52c <__cxa_atexit@plt+0x611fb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #14848 @ 0x3a00 │ │ │ │ + cmneq r8, #31232 @ 0x7a00 │ │ │ │ @ instruction: 0x03b47a00 │ │ │ │ @ instruction: 0x03b480cc │ │ │ │ orreq r5, fp, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591392,15 +1591392,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e710 <__cxa_atexit@plt+0x612194> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #88, 20 @ 0x58000 │ │ │ │ + cmneq r8, #152, 20 @ 0x98000 │ │ │ │ @ instruction: 0x03b4781c │ │ │ │ @ instruction: 0x03b47ee8 │ │ │ │ orreq r5, fp, #176, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591412,15 +1591412,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e760 <__cxa_atexit@plt+0x6121e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #45056 @ 0xb000 │ │ │ │ + cmneq r8, #307200 @ 0x4b000 │ │ │ │ @ instruction: 0x03b477cc │ │ │ │ @ instruction: 0x03b47e98 │ │ │ │ orreq r5, fp, #96, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591432,15 +1591432,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e7b0 <__cxa_atexit@plt+0x612234> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #3112960 @ 0x2f8000 │ │ │ │ + cmneq r8, #4161536 @ 0x3f8000 │ │ │ │ @ instruction: 0x03b4777c │ │ │ │ @ instruction: 0x03b47e48 │ │ │ │ orreq r5, fp, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591526,15 +1591526,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61e928 <__cxa_atexit@plt+0x6123ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #72, 16 @ 0x480000 │ │ │ │ + cmneq r8, #136, 16 @ 0x880000 │ │ │ │ @ instruction: 0x03b47604 │ │ │ │ @ instruction: 0x03b47cd0 │ │ │ │ orreq r5, fp, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591602,15 +1591602,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61ea58 <__cxa_atexit@plt+0x6124dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #7077888 @ 0x6c0000 │ │ │ │ + cmneq r8, #23855104 @ 0x16c0000 │ │ │ │ @ instruction: 0x03b474d4 │ │ │ │ @ instruction: 0x03b47ba0 │ │ │ │ orreq r5, fp, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591709,15 +1591709,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61ec04 <__cxa_atexit@plt+0x612688> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #473956352 @ 0x1c400000 │ │ │ │ + cmneq r8, #742391808 @ 0x2c400000 │ │ │ │ @ instruction: 0x03b47328 │ │ │ │ @ instruction: 0x03b479f4 │ │ │ │ orreq r4, fp, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591729,15 +1591729,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61ec54 <__cxa_atexit@plt+0x6126d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #40, 10 @ 0xa000000 │ │ │ │ + cmneq r8, #104, 10 @ 0x1a000000 │ │ │ │ @ instruction: 0x03b472d8 │ │ │ │ @ instruction: 0x03b479a4 │ │ │ │ orreq r5, fp, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591807,15 +1591807,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61ed8c <__cxa_atexit@plt+0x612810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-671088637 @ 0xd8000003 │ │ │ │ + cmneq r8, #905969664 @ 0x36000000 │ │ │ │ @ instruction: 0x03b471a0 │ │ │ │ @ instruction: 0x03b4786c │ │ │ │ orreq r4, fp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591876,15 +1591876,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61eea0 <__cxa_atexit@plt+0x612924> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1879048206 @ 0x7000000e │ │ │ │ + cmneq r8, #-1677721600 @ 0x9c000000 │ │ │ │ @ instruction: 0x03b4708c │ │ │ │ @ instruction: 0x03b47758 │ │ │ │ orreq r4, fp, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591945,15 +1591945,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61efb4 <__cxa_atexit@plt+0x612a38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1073741877 @ 0x40000035 │ │ │ │ + cmneq r8, #1342177281 @ 0x50000001 │ │ │ │ @ instruction: 0x03b46f78 │ │ │ │ @ instruction: 0x03b47644 │ │ │ │ orreq r4, fp, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591965,15 +1591965,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f004 <__cxa_atexit@plt+0x612a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1073741858 @ 0x40000022 │ │ │ │ + cmneq r8, #1073741874 @ 0x40000032 │ │ │ │ @ instruction: 0x03b46f28 │ │ │ │ @ instruction: 0x03b475f4 │ │ │ │ orreq r4, fp, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1591985,15 +1591985,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f054 <__cxa_atexit@plt+0x612ad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1073741839 @ 0x4000000f │ │ │ │ + cmneq r8, #1073741855 @ 0x4000001f │ │ │ │ @ instruction: 0x03b46ed8 │ │ │ │ @ instruction: 0x03b475a4 │ │ │ │ orreq r4, fp, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592005,15 +1592005,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f0a4 <__cxa_atexit@plt+0x612b28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #241 @ 0xf1 │ │ │ │ + cmneq r8, #1073741836 @ 0x4000000c │ │ │ │ @ instruction: 0x03b46e88 │ │ │ │ @ instruction: 0x03b47554 │ │ │ │ orreq r4, fp, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592025,15 +1592025,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f0f4 <__cxa_atexit@plt+0x612b78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #165 @ 0xa5 │ │ │ │ + cmneq r8, #229 @ 0xe5 │ │ │ │ @ instruction: 0x03b46e38 │ │ │ │ @ instruction: 0x03b47504 │ │ │ │ orreq r4, fp, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592045,15 +1592045,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f144 <__cxa_atexit@plt+0x612bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #89 @ 0x59 │ │ │ │ + cmneq r8, #153 @ 0x99 │ │ │ │ @ instruction: 0x03b46de8 │ │ │ │ @ instruction: 0x03b474b4 │ │ │ │ orreq r4, fp, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592065,15 +1592065,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f194 <__cxa_atexit@plt+0x612c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #13 │ │ │ │ + cmneq r8, #77 @ 0x4d │ │ │ │ @ instruction: 0x03b46d98 │ │ │ │ @ instruction: 0x03b47464 │ │ │ │ orreq r4, fp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592085,15 +1592085,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f1e4 <__cxa_atexit@plt+0x612c68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #772 @ 0x304 │ │ │ │ + cmneq r8, #1 │ │ │ │ @ instruction: 0x03b46d48 │ │ │ │ @ instruction: 0x03b47414 │ │ │ │ orreq r4, fp, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592217,15 +1592217,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f3f4 <__cxa_atexit@plt+0x612e78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #11584 @ 0x2d40 │ │ │ │ + cmneq r8, #15680 @ 0x3d40 │ │ │ │ @ instruction: 0x03b46b38 │ │ │ │ @ instruction: 0x03b47204 │ │ │ │ orreq r4, fp, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592237,15 +1592237,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f444 <__cxa_atexit@plt+0x612ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #6720 @ 0x1a40 │ │ │ │ + cmneq r8, #10816 @ 0x2a40 │ │ │ │ @ instruction: 0x03b46ae8 │ │ │ │ @ instruction: 0x03b471b4 │ │ │ │ orreq r4, fp, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592315,15 +1592315,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f57c <__cxa_atexit@plt+0x613000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #13568 @ 0x3500 │ │ │ │ + cmneq r8, #29952 @ 0x7500 │ │ │ │ @ instruction: 0x03b469b0 │ │ │ │ @ instruction: 0x03b4707c │ │ │ │ orreq r4, fp, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592335,15 +1592335,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f5cc <__cxa_atexit@plt+0x613050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #238592 @ 0x3a400 │ │ │ │ + cmneq r8, #10496 @ 0x2900 │ │ │ │ @ instruction: 0x03b46960 │ │ │ │ @ instruction: 0x03b4702c │ │ │ │ orreq r4, fp, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592413,15 +1592413,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f704 <__cxa_atexit@plt+0x613188> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #741376 @ 0xb5000 │ │ │ │ + cmneq r8, #1003520 @ 0xf5000 │ │ │ │ @ instruction: 0x03b46828 │ │ │ │ @ instruction: 0x03b46ef4 │ │ │ │ orreq r4, fp, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592482,15 +1592482,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f818 <__cxa_atexit@plt+0x61329c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #2703360 @ 0x294000 │ │ │ │ + cmneq r8, #3751936 @ 0x394000 │ │ │ │ @ instruction: 0x03b46714 │ │ │ │ @ instruction: 0x03b46de0 │ │ │ │ orreq r4, fp, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592502,15 +1592502,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f868 <__cxa_atexit@plt+0x6132ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1474560 @ 0x168000 │ │ │ │ + cmneq r8, #2523136 @ 0x268000 │ │ │ │ @ instruction: 0x03b466c4 │ │ │ │ @ instruction: 0x03b46d90 │ │ │ │ orreq r4, fp, #88, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592522,15 +1592522,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f8b8 <__cxa_atexit@plt+0x61333c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #229376 @ 0x38000 │ │ │ │ + cmneq r8, #1277952 @ 0x138000 │ │ │ │ @ instruction: 0x03b46674 │ │ │ │ @ instruction: 0x03b46d40 │ │ │ │ orreq r4, fp, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592542,15 +1592542,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61f908 <__cxa_atexit@plt+0x61338c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #13172736 @ 0xc90000 │ │ │ │ + cmneq r8, #147456 @ 0x24000 │ │ │ │ @ instruction: 0x03b46624 │ │ │ │ @ instruction: 0x03b46cf0 │ │ │ │ orreq r4, fp, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592638,15 +1592638,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61fa88 <__cxa_atexit@plt+0x61350c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #21233664 @ 0x1440000 │ │ │ │ + cmneq r8, #38010880 @ 0x2440000 │ │ │ │ @ instruction: 0x03b464a4 │ │ │ │ @ instruction: 0x03b46b70 │ │ │ │ orreq r3, fp, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592658,15 +1592658,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61fad8 <__cxa_atexit@plt+0x61355c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1572864 @ 0x180000 │ │ │ │ + cmneq r8, #18350080 @ 0x1180000 │ │ │ │ @ instruction: 0x03b46454 │ │ │ │ @ instruction: 0x03b46b20 │ │ │ │ orreq r3, fp, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592678,15 +1592678,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61fb28 <__cxa_atexit@plt+0x6135ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #193986560 @ 0xb900000 │ │ │ │ + cmneq r8, #261095424 @ 0xf900000 │ │ │ │ @ instruction: 0x03b46404 │ │ │ │ @ instruction: 0x03b46ad0 │ │ │ │ orreq r3, fp, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592698,15 +1592698,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61fb78 <__cxa_atexit@plt+0x6135fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq r8, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0x03b463b4 │ │ │ │ @ instruction: 0x03b46a80 │ │ │ │ orreq r4, fp, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592794,15 +1592794,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61fcf8 <__cxa_atexit@plt+0x61377c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-251658240 @ 0xf1000000 │ │ │ │ + cmneq r8, #205520896 @ 0xc400000 │ │ │ │ @ instruction: 0x03b46234 │ │ │ │ @ instruction: 0x03b46900 │ │ │ │ orreq r4, fp, #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592863,15 +1592863,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61fe0c <__cxa_atexit@plt+0x613890> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #224, 6 @ 0x80000003 │ │ │ │ + cmneq r8, #32, 8 @ 0x20000000 │ │ │ │ @ instruction: 0x03b46120 │ │ │ │ @ instruction: 0x03b467ec │ │ │ │ orreq r3, fp, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592883,15 +1592883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61fe5c <__cxa_atexit@plt+0x6138e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1275068418 @ 0x4c000002 │ │ │ │ + cmneq r8, #1275068419 @ 0x4c000003 │ │ │ │ @ instruction: 0x03b460d0 │ │ │ │ @ instruction: 0x03b4679c │ │ │ │ orreq r3, fp, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592903,15 +1592903,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61feac <__cxa_atexit@plt+0x613930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #469762049 @ 0x1c000001 │ │ │ │ + cmneq r8, #469762050 @ 0x1c000002 │ │ │ │ @ instruction: 0x03b46080 │ │ │ │ @ instruction: 0x03b4674c │ │ │ │ orreq r3, fp, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1592923,15 +1592923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 61fefc <__cxa_atexit@plt+0x613980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-1342177265 @ 0xb000000f │ │ │ │ + cmneq r8, #-335544320 @ 0xec000000 │ │ │ │ @ instruction: 0x03b46030 │ │ │ │ @ instruction: 0x03b466fc │ │ │ │ orreq r3, fp, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593019,15 +1593019,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 62007c <__cxa_atexit@plt+0x613b00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-1073741793 @ 0xc000001f │ │ │ │ + cmneq r8, #-1073741777 @ 0xc000002f │ │ │ │ @ instruction: 0x03b45eb0 │ │ │ │ @ instruction: 0x03b4657c │ │ │ │ orreq r3, fp, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593088,15 +1593088,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 620190 <__cxa_atexit@plt+0x613c14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #111 @ 0x6f │ │ │ │ + cmneq r8, #175 @ 0xaf │ │ │ │ @ instruction: 0x03b45d9c │ │ │ │ @ instruction: 0x03b46468 │ │ │ │ orreq r3, fp, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593157,15 +1593157,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6202a4 <__cxa_atexit@plt+0x613d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #376 @ 0x178 │ │ │ │ + cmneq r8, #632 @ 0x278 │ │ │ │ @ instruction: 0x03b45c88 │ │ │ │ @ instruction: 0x03b46354 │ │ │ │ orreq r3, fp, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593226,15 +1593226,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6203b8 <__cxa_atexit@plt+0x613e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #80, 28 @ 0x500 │ │ │ │ + cmneq r8, #144, 28 @ 0x900 │ │ │ │ @ instruction: 0x03b45b74 │ │ │ │ @ instruction: 0x03b46240 │ │ │ │ orreq r3, fp, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593295,15 +1593295,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6204cc <__cxa_atexit@plt+0x613f50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #4032 @ 0xfc0 │ │ │ │ + cmneq r8, #8128 @ 0x1fc0 │ │ │ │ @ instruction: 0x03b45a60 │ │ │ │ @ instruction: 0x03b4612c │ │ │ │ orreq r3, fp, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593315,15 +1593315,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 62051c <__cxa_atexit@plt+0x613fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #61696 @ 0xf100 │ │ │ │ + cmneq r8, #3136 @ 0xc40 │ │ │ │ @ instruction: 0x03b45a10 │ │ │ │ @ instruction: 0x03b460dc │ │ │ │ orreq r3, fp, #0, 16 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593393,15 +1593393,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 620654 <__cxa_atexit@plt+0x6140d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #193536 @ 0x2f400 │ │ │ │ + cmneq r8, #259072 @ 0x3f400 │ │ │ │ @ instruction: 0x03b458d8 │ │ │ │ @ instruction: 0x03b45fa4 │ │ │ │ orreq r3, fp, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593413,15 +1593413,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6206a4 <__cxa_atexit@plt+0x614128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #121856 @ 0x1dc00 │ │ │ │ + cmneq r8, #187392 @ 0x2dc00 │ │ │ │ @ instruction: 0x03b45888 │ │ │ │ @ instruction: 0x03b45f54 │ │ │ │ orreq r3, fp, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593433,15 +1593433,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6206f4 <__cxa_atexit@plt+0x614178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #50176 @ 0xc400 │ │ │ │ + cmneq r8, #115712 @ 0x1c400 │ │ │ │ @ instruction: 0x03b45838 │ │ │ │ @ instruction: 0x03b45f04 │ │ │ │ orreq r3, fp, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593453,15 +1593453,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 620744 <__cxa_atexit@plt+0x6141c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #958464 @ 0xea000 │ │ │ │ + cmneq r8, #43008 @ 0xa800 │ │ │ │ @ instruction: 0x03b457e8 │ │ │ │ @ instruction: 0x03b45eb4 │ │ │ │ orreq r3, fp, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593473,15 +1593473,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 620794 <__cxa_atexit@plt+0x614218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #667648 @ 0xa3000 │ │ │ │ + cmneq r8, #929792 @ 0xe3000 │ │ │ │ @ instruction: 0x03b45798 │ │ │ │ @ instruction: 0x03b45e64 │ │ │ │ orreq r3, fp, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593493,15 +1593493,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6207e4 <__cxa_atexit@plt+0x614268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #92, 20 @ 0x5c000 │ │ │ │ + cmneq r8, #156, 20 @ 0x9c000 │ │ │ │ @ instruction: 0x03b45748 │ │ │ │ @ instruction: 0x03b45e14 │ │ │ │ orreq r3, fp, #56, 10 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593607,15 +1593607,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6209ac <__cxa_atexit@plt+0x614430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #156, 16 @ 0x9c0000 │ │ │ │ + cmneq r8, #220, 16 @ 0xdc0000 │ │ │ │ @ instruction: 0x03b45580 │ │ │ │ @ instruction: 0x03b45c4c │ │ │ │ orreq r3, fp, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593676,15 +1593676,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 620ac0 <__cxa_atexit@plt+0x614544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #38273024 @ 0x2480000 │ │ │ │ + cmneq r8, #55050240 @ 0x3480000 │ │ │ │ @ instruction: 0x03b4546c │ │ │ │ @ instruction: 0x03b45b38 │ │ │ │ orreq r2, fp, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593696,15 +1593696,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 620b10 <__cxa_atexit@plt+0x614594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #18087936 @ 0x1140000 │ │ │ │ + cmneq r8, #34865152 @ 0x2140000 │ │ │ │ @ instruction: 0x03b4541c │ │ │ │ @ instruction: 0x03b45ae8 │ │ │ │ orreq r2, fp, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1593716,15 +1593716,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 620b60 <__cxa_atexit@plt+0x6145e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #248, 12 @ 0xf800000 │ │ │ │ + cmneq r8, #56, 14 @ 0xe00000 │ │ │ │ @ instruction: 0x03b453cc │ │ │ │ @ instruction: 0x03b45a98 │ │ │ │ orreq r3, fp, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1594054,15 +1594054,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b46328 │ │ │ │ orreq r3, fp, #4, 14 @ 0x100000 │ │ │ │ - cmneq r8, #-2147483615 @ 0x80000021 │ │ │ │ + cmneq r8, #-2147483599 @ 0x80000031 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq r3, fp, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1594675,15 +1594675,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 621a5c <__cxa_atexit@plt+0x6154e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #20, 18 @ 0x50000 │ │ │ │ + cmneq r8, #84, 18 @ 0x150000 │ │ │ │ @ instruction: 0x03b444d0 │ │ │ │ @ instruction: 0x03b44b9c │ │ │ │ orreq r2, fp, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1595592,15 +1595592,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6228b0 <__cxa_atexit@plt+0x616334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #823296 @ 0xc9000 │ │ │ │ + cmneq r8, #9216 @ 0x2400 │ │ │ │ @ instruction: 0x03b4367c │ │ │ │ @ instruction: 0x03b43d48 │ │ │ │ orreq r1, fp, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1596502,15 +1596502,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6236e8 <__cxa_atexit@plt+0x61716c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #640 @ 0x280 │ │ │ │ + cmneq r8, #4736 @ 0x1280 │ │ │ │ @ instruction: 0x03b42844 │ │ │ │ @ instruction: 0x03b43060 │ │ │ │ orreq r1, fp, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1596550,15 +1596550,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6237a8 <__cxa_atexit@plt+0x61722c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #32512 @ 0x7f00 │ │ │ │ + cmneq r8, #48896 @ 0xbf00 │ │ │ │ @ instruction: 0x03b42784 │ │ │ │ @ instruction: 0x03b42fa0 │ │ │ │ orreq r1, fp, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1596598,15 +1596598,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 623868 <__cxa_atexit@plt+0x6172ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #219136 @ 0x35800 │ │ │ │ + cmneq r8, #5632 @ 0x1600 │ │ │ │ @ instruction: 0x03b426c4 │ │ │ │ @ instruction: 0x03b42ee0 │ │ │ │ orreq r1, fp, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1596646,15 +1596646,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 623928 <__cxa_atexit@plt+0x6173ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #35840 @ 0x8c00 │ │ │ │ + cmneq r8, #101376 @ 0x18c00 │ │ │ │ @ instruction: 0x03b42604 │ │ │ │ @ instruction: 0x03b42e20 │ │ │ │ orreq r1, fp, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1599041,15 +1599041,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 625e94 <__cxa_atexit@plt+0x619918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #192, 10 @ 0x30000000 │ │ │ │ + cmneq r8, #0, 12 │ │ │ │ @ instruction: 0x03b40098 │ │ │ │ @ instruction: 0x03b408b4 │ │ │ │ orreq lr, sl, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1599089,15 +1599089,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 625f54 <__cxa_atexit@plt+0x6199d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #222298112 @ 0xd400000 │ │ │ │ + cmneq r8, #490733568 @ 0x1d400000 │ │ │ │ @ instruction: 0x03b3ffd8 │ │ │ │ @ instruction: 0x03b407f4 │ │ │ │ orreq lr, sl, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1599137,15 +1599137,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 626014 <__cxa_atexit@plt+0x619a98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #140, 8 @ 0x8c000000 │ │ │ │ + cmneq r8, #204, 8 @ 0xcc000000 │ │ │ │ @ instruction: 0x03b3ff18 │ │ │ │ @ instruction: 0x03b40734 │ │ │ │ orreq lr, sl, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1599185,15 +1599185,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6260d4 <__cxa_atexit@plt+0x619b58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1677721603 @ 0x64000003 │ │ │ │ + cmneq r8, #419430400 @ 0x19000000 │ │ │ │ @ instruction: 0x03b3fe58 │ │ │ │ @ instruction: 0x03b40674 │ │ │ │ orreq lr, sl, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1601621,15 +1601621,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6286e4 <__cxa_atexit@plt+0x61c168> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #3152 @ 0xc50 │ │ │ │ + cmneq r8, #5, 30 │ │ │ │ @ instruction: 0x03b3d848 │ │ │ │ @ instruction: 0x03b3df14 │ │ │ │ orreq ip, sl, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1601664,15 +1601664,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 628790 <__cxa_atexit@plt+0x61c214> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1520 @ 0x5f0 │ │ │ │ + cmneq r8, #2544 @ 0x9f0 │ │ │ │ @ instruction: 0x03b3d79c │ │ │ │ @ instruction: 0x03b3de68 │ │ │ │ orreq ip, sl, #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1601684,15 +1601684,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6287e0 <__cxa_atexit@plt+0x61c264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #848 @ 0x350 │ │ │ │ + cmneq r8, #1872 @ 0x750 │ │ │ │ @ instruction: 0x03b3d74c │ │ │ │ @ instruction: 0x03b3de18 │ │ │ │ orreq ip, sl, #68 @ 0x44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1601704,15 +1601704,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 628830 <__cxa_atexit@plt+0x61c2b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #4, 28 @ 0x40 │ │ │ │ + cmneq r8, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0x03b3d6fc │ │ │ │ @ instruction: 0x03b3ddc8 │ │ │ │ orreq fp, sl, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1601724,15 +1601724,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 628880 <__cxa_atexit@plt+0x61c304> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #14528 @ 0x38c0 │ │ │ │ + cmneq r8, #560 @ 0x230 │ │ │ │ @ instruction: 0x03b3d6ac │ │ │ │ @ instruction: 0x03b3dd78 │ │ │ │ orreq ip, sl, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1603547,45 +1603547,45 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b3cf20 │ │ │ │ orreq fp, sl, #216 @ 0xd8 │ │ │ │ - cmneq r8, #64, 2 │ │ │ │ + cmneq r8, #128, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #1073741858 @ 0x40000022 │ │ │ │ + cmneq r8, #1073741874 @ 0x40000032 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-1073741776 @ 0xc0000030 │ │ │ │ + cmneq r8, #805306368 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-2147483585 @ 0x8000003f │ │ │ │ + cmneq r8, #-536870909 @ 0xe0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-1879048189 @ 0x90000003 │ │ │ │ + cmneq r8, #-1879048185 @ 0x90000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r8, #-805306361 @ 0xd0000007 │ │ │ │ + cmneq r8, #-805306357 @ 0xd000000b │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1603883,15 +1603883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 62aa3c <__cxa_atexit@plt+0x61e4c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sxc, #2768 @ 0xad0 │ │ │ │ + msreq SPSR_sxc, #3792 @ 0xed0 │ │ │ │ @ instruction: 0x03b3b4f0 │ │ │ │ @ instruction: 0x03b3bbbc │ │ │ │ orreq sl, sl, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1604019,15 +1604019,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 62ac5c <__cxa_atexit@plt+0x61e6e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sxc, #37376 @ 0x9200 │ │ │ │ + msreq SPSR_sxc, #53760 @ 0xd200 │ │ │ │ @ instruction: 0x03b3b2d0 │ │ │ │ @ instruction: 0x03b3b99c │ │ │ │ orreq sl, sl, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1604383,15 +1604383,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 62b204 <__cxa_atexit@plt+0x61ec88> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 62b208 <__cxa_atexit@plt+0x61ec8c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sxc, #12, 14 @ 0x300000 │ │ │ │ + msreq SPSR_sxc, #76, 14 @ 0x1300000 │ │ │ │ @ instruction: 0x03b3b56c │ │ │ │ orreq sl, sl, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0x03b3ae8c │ │ │ │ @ instruction: 0x03b3b58c │ │ │ │ orreq sl, sl, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1604417,15 +1604417,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mvn r3, #0 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ orreq sl, sl, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0x03b3adf4 │ │ │ │ @ instruction: 0x03b3b4f4 │ │ │ │ - msreq SPSR_sxc, #149946368 @ 0x8f00000 │ │ │ │ + msreq SPSR_sxc, #217055232 @ 0xcf00000 │ │ │ │ @ instruction: 0x03b3b524 │ │ │ │ orreq sl, sl, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1604494,21 +1604494,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03b3c098 │ │ │ │ orreq sl, sl, #68, 10 @ 0x11000000 │ │ │ │ - msreq SPSR_sxc, #440401920 @ 0x1a400000 │ │ │ │ + msreq SPSR_sxc, #708837376 @ 0x2a400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sxc, #164, 10 @ 0x29000000 │ │ │ │ + msreq SPSR_sxc, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -1617173,15 +1617173,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6379e4 <__cxa_atexit@plt+0x62b468> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #620756992 @ 0x25000000 │ │ │ │ + cmneq r7, #1694498816 @ 0x65000000 │ │ │ │ @ instruction: 0x03b2e548 │ │ │ │ @ instruction: 0x03b2ec14 │ │ │ │ orreq lr, r9, #120, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1617409,15 +1617409,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 637d94 <__cxa_atexit@plt+0x62b818> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #122 @ 0x7a │ │ │ │ + cmneq r7, #186 @ 0xba │ │ │ │ @ instruction: 0x03b2e198 │ │ │ │ @ instruction: 0x03b2e864 │ │ │ │ orreq sp, r9, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1617645,15 +1617645,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 638144 <__cxa_atexit@plt+0x62bbc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #56064 @ 0xdb00 │ │ │ │ + cmneq r7, #1728 @ 0x6c0 │ │ │ │ @ instruction: 0x03b2dde8 │ │ │ │ @ instruction: 0x03b2e4b4 │ │ │ │ orreq sp, r9, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1617881,15 +1617881,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6384f4 <__cxa_atexit@plt+0x62bf78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #819200 @ 0xc8000 │ │ │ │ + cmneq r7, #1867776 @ 0x1c8000 │ │ │ │ @ instruction: 0x03b2da38 │ │ │ │ @ instruction: 0x03b2e104 │ │ │ │ orreq sp, r9, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1618117,15 +1618117,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6388a4 <__cxa_atexit@plt+0x62c328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #566231040 @ 0x21c00000 │ │ │ │ + cmneq r7, #834666496 @ 0x31c00000 │ │ │ │ @ instruction: 0x03b2d688 │ │ │ │ @ instruction: 0x03b2dd54 │ │ │ │ orreq sp, r9, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1618567,15 +1618567,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 638fac <__cxa_atexit@plt+0x62ca30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #132, 28 @ 0x840 │ │ │ │ + cmneq r7, #196, 28 @ 0xc40 │ │ │ │ @ instruction: 0x03b2cf80 │ │ │ │ @ instruction: 0x03b2d64c │ │ │ │ orreq ip, r9, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1618908,15 +1618908,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 639500 <__cxa_atexit@plt+0x62cf84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #950272 @ 0xe8000 │ │ │ │ + cmneq r7, #1998848 @ 0x1e8000 │ │ │ │ @ instruction: 0x03b2ca2c │ │ │ │ @ instruction: 0x03b2d0f8 │ │ │ │ orreq ip, r9, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1619144,15 +1619144,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6398b0 <__cxa_atexit@plt+0x62d334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #599785472 @ 0x23c00000 │ │ │ │ + cmneq r7, #868220928 @ 0x33c00000 │ │ │ │ @ instruction: 0x03b2c67c │ │ │ │ @ instruction: 0x03b2cd48 │ │ │ │ orreq ip, r9, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1619483,15 +1619483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 639dfc <__cxa_atexit@plt+0x62d880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #75 @ 0x4b │ │ │ │ + cmneq r7, #139 @ 0x8b │ │ │ │ @ instruction: 0x03b2c130 │ │ │ │ @ instruction: 0x03b2c7fc │ │ │ │ orreq fp, r9, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1619826,15 +1619826,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63a358 <__cxa_atexit@plt+0x62dddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #1011712 @ 0xf7000 │ │ │ │ + cmneq r7, #56320 @ 0xdc00 │ │ │ │ @ instruction: 0x03b2bbd4 │ │ │ │ @ instruction: 0x03b2c2a0 │ │ │ │ orreq fp, r9, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1620270,15 +1620270,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63aa48 <__cxa_atexit@plt+0x62e4cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #12, 8 @ 0xc000000 │ │ │ │ + cmneq r7, #76, 8 @ 0x4c000000 │ │ │ │ @ instruction: 0x03b2b4e4 │ │ │ │ @ instruction: 0x03b2bbb0 │ │ │ │ orreq fp, r9, #20, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1620508,15 +1620508,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63ae00 <__cxa_atexit@plt+0x62e884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r7, #88 @ 0x58 │ │ │ │ + cmneq r7, #152 @ 0x98 │ │ │ │ @ instruction: 0x03b2b12c │ │ │ │ @ instruction: 0x03b2b7f8 │ │ │ │ orreq sl, r9, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1620849,15 +1620849,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63b354 <__cxa_atexit@plt+0x62edd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sx, #13312 @ 0x3400 │ │ │ │ + msreq SPSR_sx, #78848 @ 0x13400 │ │ │ │ @ instruction: 0x03b2abd8 │ │ │ │ @ instruction: 0x03b2b2a4 │ │ │ │ orreq sl, r9, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1621087,15 +1621087,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63b70c <__cxa_atexit@plt+0x62f190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sx, #23855104 @ 0x16c0000 │ │ │ │ + msreq SPSR_sx, #40632320 @ 0x26c0000 │ │ │ │ @ instruction: 0x03b2a820 │ │ │ │ @ instruction: 0x03b2aeec │ │ │ │ orreq sl, r9, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1621323,15 +1621323,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63babc <__cxa_atexit@plt+0x62f540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_sx, #-1140850686 @ 0xbc000002 │ │ │ │ + msreq SPSR_sx, #-1140850685 @ 0xbc000003 │ │ │ │ @ instruction: 0x03b2a470 │ │ │ │ @ instruction: 0x03b2ab3c │ │ │ │ orreq sl, r9, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1621662,15 +1621662,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63c008 <__cxa_atexit@plt+0x62fa8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #104, 28 @ 0x680 │ │ │ │ + cmneq r6, #168, 28 @ 0xa80 │ │ │ │ @ instruction: 0x03b29f24 │ │ │ │ @ instruction: 0x03b2a5f0 │ │ │ │ orreq r9, r9, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1622111,15 +1622111,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63c70c <__cxa_atexit@plt+0x630190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #29884416 @ 0x1c80000 │ │ │ │ + cmneq r6, #46661632 @ 0x2c80000 │ │ │ │ @ instruction: 0x03b29820 │ │ │ │ @ instruction: 0x03b29eec │ │ │ │ orreq r9, r9, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1622349,15 +1622349,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63cac4 <__cxa_atexit@plt+0x630548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #402653187 @ 0x18000003 │ │ │ │ + cmneq r6, #100663296 @ 0x6000000 │ │ │ │ @ instruction: 0x03b29468 │ │ │ │ @ instruction: 0x03b29b34 │ │ │ │ orreq r9, r9, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1622585,15 +1622585,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63ce74 <__cxa_atexit@plt+0x6308f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #28 │ │ │ │ + cmneq r6, #92 @ 0x5c │ │ │ │ @ instruction: 0x03b290b8 │ │ │ │ @ instruction: 0x03b29784 │ │ │ │ orreq r8, r9, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1622821,15 +1622821,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63d224 <__cxa_atexit@plt+0x630ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #30208 @ 0x7600 │ │ │ │ + cmneq r6, #46592 @ 0xb600 │ │ │ │ @ instruction: 0x03b28d08 │ │ │ │ @ instruction: 0x03b293d4 │ │ │ │ orreq r8, r9, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1623160,15 +1623160,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63d770 <__cxa_atexit@plt+0x6311f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #12845056 @ 0xc40000 │ │ │ │ + cmneq r6, #29622272 @ 0x1c40000 │ │ │ │ @ instruction: 0x03b287bc │ │ │ │ @ instruction: 0x03b28e88 │ │ │ │ orreq r8, r9, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1623505,15 +1623505,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63dcd4 <__cxa_atexit@plt+0x631758> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #216, 2 @ 0x36 │ │ │ │ + cmneq r6, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0x03b28258 │ │ │ │ @ instruction: 0x03b28924 │ │ │ │ orreq r7, r9, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1623743,15 +1623743,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63e08c <__cxa_atexit@plt+0x631b10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #688 @ 0x2b0 │ │ │ │ + cmneq r6, #1712 @ 0x6b0 │ │ │ │ @ instruction: 0x03b27ea0 │ │ │ │ @ instruction: 0x03b2856c │ │ │ │ orreq r7, r9, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1624078,15 +1624078,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63e5c8 <__cxa_atexit@plt+0x63204c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #16318464 @ 0xf90000 │ │ │ │ + cmneq r6, #933888 @ 0xe4000 │ │ │ │ @ instruction: 0x03b27964 │ │ │ │ @ instruction: 0x03b28030 │ │ │ │ orreq r7, r9, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1624415,15 +1624415,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63eb0c <__cxa_atexit@plt+0x632590> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #67108867 @ 0x4000003 │ │ │ │ + cmneq r6, #16777216 @ 0x1000000 │ │ │ │ @ instruction: 0x03b27420 │ │ │ │ @ instruction: 0x03b27aec │ │ │ │ orreq r7, r9, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1624857,15 +1624857,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63f1f4 <__cxa_atexit@plt+0x632c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #59136 @ 0xe700 │ │ │ │ + cmneq r6, #2496 @ 0x9c0 │ │ │ │ @ instruction: 0x03b26d38 │ │ │ │ @ instruction: 0x03b27404 │ │ │ │ orreq r6, r9, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1625196,15 +1625196,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63f740 <__cxa_atexit@plt+0x6331c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #44826624 @ 0x2ac0000 │ │ │ │ + cmneq r6, #61603840 @ 0x3ac0000 │ │ │ │ @ instruction: 0x03b267ec │ │ │ │ @ instruction: 0x03b26eb8 │ │ │ │ orreq r6, r9, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1625638,15 +1625638,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 63fe28 <__cxa_atexit@plt+0x6338ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #211 @ 0xd3 │ │ │ │ + cmneq r6, #-1073741820 @ 0xc0000004 │ │ │ │ @ instruction: 0x03b26104 │ │ │ │ @ instruction: 0x03b267d0 │ │ │ │ orreq r5, r9, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1625981,15 +1625981,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 640384 <__cxa_atexit@plt+0x633e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #142336 @ 0x22c00 │ │ │ │ + cmneq r6, #207872 @ 0x32c00 │ │ │ │ @ instruction: 0x03b25ba8 │ │ │ │ @ instruction: 0x03b26274 │ │ │ │ orreq r5, r9, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1626324,15 +1626324,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6408e0 <__cxa_atexit@plt+0x634364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #56, 12 @ 0x3800000 │ │ │ │ + cmneq r6, #120, 12 @ 0x7800000 │ │ │ │ @ instruction: 0x03b2564c │ │ │ │ @ instruction: 0x03b25d18 │ │ │ │ orreq r5, r9, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1626667,15 +1626667,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 640e3c <__cxa_atexit@plt+0x6348c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #234 @ 0xea │ │ │ │ + cmneq r6, #-2147483638 @ 0x8000000a │ │ │ │ @ instruction: 0x03b250f0 │ │ │ │ @ instruction: 0x03b257bc │ │ │ │ orreq r4, r9, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1627010,15 +1627010,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 641398 <__cxa_atexit@plt+0x634e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #157696 @ 0x26800 │ │ │ │ + cmneq r6, #223232 @ 0x36800 │ │ │ │ @ instruction: 0x03b24b94 │ │ │ │ @ instruction: 0x03b25260 │ │ │ │ orreq r4, r9, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1627150,15 +1627150,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6415c8 <__cxa_atexit@plt+0x63504c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1851392 @ 0x1c4000 │ │ │ │ + cmneq r6, #2899968 @ 0x2c4000 │ │ │ │ @ instruction: 0x03b24964 │ │ │ │ @ instruction: 0x03b25030 │ │ │ │ orreq r4, r9, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1627382,15 +1627382,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 641968 <__cxa_atexit@plt+0x6353ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #918552576 @ 0x36c00000 │ │ │ │ + cmneq r6, #28311552 @ 0x1b00000 │ │ │ │ @ instruction: 0x03b245c4 │ │ │ │ @ instruction: 0x03b24c90 │ │ │ │ orreq r4, r9, #244, 2 @ 0x3d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1627721,15 +1627721,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 641eb4 <__cxa_atexit@plt+0x635938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #151 @ 0x97 │ │ │ │ + cmneq r6, #215 @ 0xd7 │ │ │ │ @ instruction: 0x03b24078 │ │ │ │ @ instruction: 0x03b24744 │ │ │ │ orreq r3, r9, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1628064,15 +1628064,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 642410 <__cxa_atexit@plt+0x635e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #68608 @ 0x10c00 │ │ │ │ + cmneq r6, #134144 @ 0x20c00 │ │ │ │ @ instruction: 0x03b23b1c │ │ │ │ @ instruction: 0x03b241e8 │ │ │ │ orreq r3, r9, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1628407,15 +1628407,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64296c <__cxa_atexit@plt+0x6363f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #998244352 @ 0x3b800000 │ │ │ │ + cmneq r6, #48234496 @ 0x2e00000 │ │ │ │ @ instruction: 0x03b235c0 │ │ │ │ @ instruction: 0x03b23c8c │ │ │ │ orreq r3, r9, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1628645,15 +1628645,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 642d24 <__cxa_atexit@plt+0x6367a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-268435453 @ 0xf0000003 │ │ │ │ + cmneq r6, #-268435449 @ 0xf0000007 │ │ │ │ @ instruction: 0x03b23208 │ │ │ │ @ instruction: 0x03b238d4 │ │ │ │ orreq r2, r9, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1628986,15 +1628986,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 643278 <__cxa_atexit@plt+0x636cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #61952 @ 0xf200 │ │ │ │ + cmneq r6, #3200 @ 0xc80 │ │ │ │ @ instruction: 0x03b22cb4 │ │ │ │ @ instruction: 0x03b23380 │ │ │ │ orreq r2, r9, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1629325,15 +1629325,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6437c4 <__cxa_atexit@plt+0x637248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #45875200 @ 0x2bc0000 │ │ │ │ + cmneq r6, #62652416 @ 0x3bc0000 │ │ │ │ @ instruction: 0x03b22768 │ │ │ │ @ instruction: 0x03b22e34 │ │ │ │ orreq r2, r9, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1629666,15 +1629666,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 643d18 <__cxa_atexit@plt+0x63779c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1342177286 @ 0x50000006 │ │ │ │ + cmneq r6, #1342177290 @ 0x5000000a │ │ │ │ @ instruction: 0x03b22214 │ │ │ │ @ instruction: 0x03b228e0 │ │ │ │ orreq r1, r9, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1629904,15 +1629904,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6440d0 <__cxa_atexit@plt+0x637b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #180, 28 @ 0xb40 │ │ │ │ + cmneq r6, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0x03b21e5c │ │ │ │ @ instruction: 0x03b22528 │ │ │ │ orreq r1, r9, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1630140,15 +1630140,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 644480 <__cxa_atexit@plt+0x637f04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #14336 @ 0x3800 │ │ │ │ + cmneq r6, #79872 @ 0x13800 │ │ │ │ @ instruction: 0x03b21aac │ │ │ │ @ instruction: 0x03b22178 │ │ │ │ orreq r1, r9, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1630376,15 +1630376,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 644830 <__cxa_atexit@plt+0x6382b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #104, 14 @ 0x1a00000 │ │ │ │ + cmneq r6, #168, 14 @ 0x2a00000 │ │ │ │ @ instruction: 0x03b216fc │ │ │ │ @ instruction: 0x03b21dc8 │ │ │ │ orreq r1, r9, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1630612,15 +1630612,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 644be0 <__cxa_atexit@plt+0x638664> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #196, 6 @ 0x10000003 │ │ │ │ + cmneq r6, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0x03b2134c │ │ │ │ @ instruction: 0x03b21a18 │ │ │ │ orreq r0, r9, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1630948,15 +1630948,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 645120 <__cxa_atexit@plt+0x638ba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2288 @ 0x8f0 │ │ │ │ + cmneq r6, #3312 @ 0xcf0 │ │ │ │ @ instruction: 0x03b20e0c │ │ │ │ @ instruction: 0x03b214d8 │ │ │ │ orreq r0, r9, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1631519,15 +1631519,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 645a0c <__cxa_atexit@plt+0x639490> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #734003200 @ 0x2bc00000 │ │ │ │ + cmneq r6, #1002438656 @ 0x3bc00000 │ │ │ │ @ instruction: 0x03b20520 │ │ │ │ @ instruction: 0x03b20bec │ │ │ │ orreq r0, r9, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1631979,15 +1631979,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64613c <__cxa_atexit@plt+0x639bc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #2128 @ 0x850 │ │ │ │ + cmneq r6, #3152 @ 0xc50 │ │ │ │ @ instruction: 0x03b1fdf0 │ │ │ │ @ instruction: 0x03b204bc │ │ │ │ orreq pc, r8, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1632223,15 +1632223,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64650c <__cxa_atexit@plt+0x639f90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #188, 20 @ 0xbc000 │ │ │ │ + cmneq r6, #252, 20 @ 0xfc000 │ │ │ │ @ instruction: 0x03b1fa20 │ │ │ │ @ instruction: 0x03b200ec │ │ │ │ orreq pc, r8, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1632459,15 +1632459,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6468bc <__cxa_atexit@plt+0x63a340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #5505024 @ 0x540000 │ │ │ │ + cmneq r6, #22282240 @ 0x1540000 │ │ │ │ @ instruction: 0x03b1f670 │ │ │ │ @ instruction: 0x03b1fd3c │ │ │ │ orreq pc, r8, #160, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1632693,15 +1632693,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 646c64 <__cxa_atexit@plt+0x63a6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-671088639 @ 0xd8000001 │ │ │ │ + cmneq r6, #-671088638 @ 0xd8000002 │ │ │ │ @ instruction: 0x03b1f2c8 │ │ │ │ @ instruction: 0x03b1f994 │ │ │ │ orreq lr, r8, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1632929,15 +1632929,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 647014 <__cxa_atexit@plt+0x63aa98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #836 @ 0x344 │ │ │ │ + cmneq r6, #17 │ │ │ │ @ instruction: 0x03b1ef18 │ │ │ │ @ instruction: 0x03b1f5e4 │ │ │ │ orreq lr, r8, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1633270,15 +1633270,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 647568 <__cxa_atexit@plt+0x63afec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #544768 @ 0x85000 │ │ │ │ + cmneq r6, #806912 @ 0xc5000 │ │ │ │ @ instruction: 0x03b1e9c4 │ │ │ │ @ instruction: 0x03b1f090 │ │ │ │ orreq lr, r8, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1633613,15 +1633613,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 647ac4 <__cxa_atexit@plt+0x63b548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #222298112 @ 0xd400000 │ │ │ │ + cmneq r6, #490733568 @ 0x1d400000 │ │ │ │ @ instruction: 0x03b1e468 │ │ │ │ @ instruction: 0x03b1eb34 │ │ │ │ orreq lr, r8, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1634180,15 +1634180,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6483a0 <__cxa_atexit@plt+0x63be24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #100, 24 @ 0x6400 │ │ │ │ + cmneq r6, #164, 24 @ 0xa400 │ │ │ │ @ instruction: 0x03b1db8c │ │ │ │ @ instruction: 0x03b1e258 │ │ │ │ orreq sp, r8, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1634424,15 +1634424,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 648770 <__cxa_atexit@plt+0x63c1f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #10420224 @ 0x9f0000 │ │ │ │ + cmneq r6, #14614528 @ 0xdf0000 │ │ │ │ @ instruction: 0x03b1d7bc │ │ │ │ @ instruction: 0x03b1de88 │ │ │ │ orreq sp, r8, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1634763,15 +1634763,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 648cbc <__cxa_atexit@plt+0x63c740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r6, #156, 6 @ 0x70000002 │ │ │ │ @ instruction: 0x03b1d270 │ │ │ │ @ instruction: 0x03b1d93c │ │ │ │ orreq ip, r8, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1635102,15 +1635102,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 649208 <__cxa_atexit@plt+0x63cc8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #352 @ 0x160 │ │ │ │ + cmneq r6, #1376 @ 0x560 │ │ │ │ @ instruction: 0x03b1cd24 │ │ │ │ @ instruction: 0x03b1d3f0 │ │ │ │ orreq ip, r8, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1635439,15 +1635439,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64974c <__cxa_atexit@plt+0x63d1d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #14548992 @ 0xde0000 │ │ │ │ + cmneq r6, #491520 @ 0x78000 │ │ │ │ @ instruction: 0x03b1c7e0 │ │ │ │ @ instruction: 0x03b1ceac │ │ │ │ orreq ip, r8, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1635776,15 +1635776,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 649c90 <__cxa_atexit@plt+0x63d714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #-1677721598 @ 0x9c000002 │ │ │ │ + cmneq r6, #-1677721597 @ 0x9c000003 │ │ │ │ @ instruction: 0x03b1c29c │ │ │ │ @ instruction: 0x03b1c968 │ │ │ │ orreq fp, r8, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1636113,15 +1636113,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64a1d4 <__cxa_atexit@plt+0x63dc58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #1840 @ 0x730 │ │ │ │ + cmneq r6, #2864 @ 0xb30 │ │ │ │ @ instruction: 0x03b1bd58 │ │ │ │ @ instruction: 0x03b1c424 │ │ │ │ orreq fp, r8, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1636349,15 +1636349,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64a584 <__cxa_atexit@plt+0x63e008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #212, 20 @ 0xd4000 │ │ │ │ + cmneq r6, #20, 22 @ 0x5000 │ │ │ │ @ instruction: 0x03b1b9a8 │ │ │ │ @ instruction: 0x03b1c074 │ │ │ │ orreq fp, r8, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1636583,15 +1636583,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64a92c <__cxa_atexit@plt+0x63e3b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #13369344 @ 0xcc0000 │ │ │ │ + cmneq r6, #30146560 @ 0x1cc0000 │ │ │ │ @ instruction: 0x03b1b600 │ │ │ │ @ instruction: 0x03b1bccc │ │ │ │ orreq fp, r8, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1636819,15 +1636819,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64acdc <__cxa_atexit@plt+0x63e760> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r6, #671088642 @ 0x28000002 │ │ │ │ + cmneq r6, #671088643 @ 0x28000003 │ │ │ │ @ instruction: 0x03b1b250 │ │ │ │ @ instruction: 0x03b1b91c │ │ │ │ orreq sl, r8, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1639251,15 +1639251,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64d2dc <__cxa_atexit@plt+0x640d60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #9408 @ 0x24c0 │ │ │ │ + cmneq r5, #13504 @ 0x34c0 │ │ │ │ @ instruction: 0x03b18c50 │ │ │ │ @ instruction: 0x03b1931c │ │ │ │ orreq r8, r8, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1639842,15 +1639842,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64dc18 <__cxa_atexit@plt+0x64169c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #1577058304 @ 0x5e000000 │ │ │ │ + cmneq r5, #-1644167168 @ 0x9e000000 │ │ │ │ @ instruction: 0x03b18314 │ │ │ │ @ instruction: 0x03b189e0 │ │ │ │ orreq r7, r8, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1640080,15 +1640080,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64dfd0 <__cxa_atexit@plt+0x641a54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #179 @ 0xb3 │ │ │ │ + cmneq r5, #243 @ 0xf3 │ │ │ │ @ instruction: 0x03b17f5c │ │ │ │ @ instruction: 0x03b18628 │ │ │ │ orreq r7, r8, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1640218,15 +1640218,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 64e1f8 <__cxa_atexit@plt+0x641c7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #2384 @ 0x950 │ │ │ │ + cmneq r5, #3408 @ 0xd50 │ │ │ │ @ instruction: 0x03b17d34 │ │ │ │ @ instruction: 0x03b18400 │ │ │ │ orreq r7, r8, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1647174,15 +1647174,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 654ea0 <__cxa_atexit@plt+0x648924> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #172, 30 @ 0x2b0 │ │ │ │ + cmneq r5, #236, 30 @ 0x3b0 │ │ │ │ @ instruction: 0xfffff580 │ │ │ │ @ instruction: 0xfffff51c │ │ │ │ @ instruction: 0x03b11834 │ │ │ │ orreq r0, r8, #40, 28 @ 0x280 │ │ │ │ svcne 0x00feffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647220,15 +1647220,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 654f58 <__cxa_atexit@plt+0x6489dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #188, 28 @ 0xbc0 │ │ │ │ + cmneq r5, #252, 28 @ 0xfc0 │ │ │ │ @ instruction: 0xfffff420 │ │ │ │ @ instruction: 0xfffff3bc │ │ │ │ @ instruction: 0x03b1177c │ │ │ │ orreq r0, r8, #212, 26 @ 0x3500 │ │ │ │ svcne 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647266,15 +1647266,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655010 <__cxa_atexit@plt+0x648a94> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #204, 26 @ 0x3300 │ │ │ │ + cmneq r5, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xfffff2c4 │ │ │ │ @ instruction: 0xfffff260 │ │ │ │ @ instruction: 0x03b116c4 │ │ │ │ orreq r0, r8, #28, 26 @ 0x700 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647315,15 +1647315,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6550d4 <__cxa_atexit@plt+0x648b58> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #208, 24 @ 0xd000 │ │ │ │ + cmneq r5, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffff15c │ │ │ │ @ instruction: 0xfffff09c │ │ │ │ @ instruction: 0x03b11600 │ │ │ │ orreq r0, r8, #88, 24 @ 0x5800 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647364,15 +1647364,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655198 <__cxa_atexit@plt+0x648c1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #212, 22 @ 0x35000 │ │ │ │ + cmneq r5, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xffffeee4 │ │ │ │ @ instruction: 0xffffee24 │ │ │ │ @ instruction: 0x03b1153c │ │ │ │ orreq r0, r8, #148, 22 @ 0x25000 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647413,15 +1647413,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 65525c <__cxa_atexit@plt+0x648ce0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #216, 20 @ 0xd8000 │ │ │ │ + cmneq r5, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ @ instruction: 0xffffebac │ │ │ │ @ instruction: 0x03b11478 │ │ │ │ orreq r0, r8, #208, 20 @ 0xd0000 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647462,15 +1647462,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655320 <__cxa_atexit@plt+0x648da4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #220, 18 @ 0x370000 │ │ │ │ + cmneq r5, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0xffffe9f4 │ │ │ │ @ instruction: 0xffffe934 │ │ │ │ @ instruction: 0x03b113b4 │ │ │ │ orreq r0, r8, #12, 20 @ 0xc000 │ │ │ │ svceq 0x00f7ffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647512,15 +1647512,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6553e8 <__cxa_atexit@plt+0x648e6c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #220, 16 @ 0xdc0000 │ │ │ │ + cmneq r5, #28, 18 @ 0x70000 │ │ │ │ @ instruction: 0xffffe778 │ │ │ │ @ instruction: 0xffffe6b4 │ │ │ │ @ instruction: 0x03b112ec │ │ │ │ orreq r0, r8, #68, 18 @ 0x110000 │ │ │ │ svcne 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647558,15 +1647558,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6554a0 <__cxa_atexit@plt+0x648f24> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #236, 14 @ 0x3b00000 │ │ │ │ + cmneq r5, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xffffe504 │ │ │ │ @ instruction: 0xffffe4a0 │ │ │ │ @ instruction: 0x03b11234 │ │ │ │ orreq r0, r8, #140, 16 @ 0x8c0000 │ │ │ │ ldrsbeq fp, [pc, #250] @ 6555b6 <__cxa_atexit@plt+0x64903a> │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647625,15 +1647625,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6555ac <__cxa_atexit@plt+0x649030> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #72 @ 0x48 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #168, 12 @ 0xa800000 │ │ │ │ + cmneq r5, #232, 12 @ 0xe800000 │ │ │ │ @ instruction: 0xffffe32c │ │ │ │ @ instruction: 0xffffe248 │ │ │ │ @ instruction: 0x03b1112c │ │ │ │ orreq r0, r8, #128, 14 @ 0x2000000 │ │ │ │ ubfxeq pc, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647675,15 +1647675,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655674 <__cxa_atexit@plt+0x6490f8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #168, 10 @ 0x2a000000 │ │ │ │ + cmneq r5, #232, 10 @ 0x3a000000 │ │ │ │ @ instruction: 0xffffde9c │ │ │ │ @ instruction: 0xffffddd8 │ │ │ │ @ instruction: 0x03b11060 │ │ │ │ orreq r0, r8, #184, 12 @ 0xb800000 │ │ │ │ ubfxeq pc, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647725,15 +1647725,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 65573c <__cxa_atexit@plt+0x6491c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #168, 8 @ 0xa8000000 │ │ │ │ + cmneq r5, #232, 8 @ 0xe8000000 │ │ │ │ @ instruction: 0xffffdc20 │ │ │ │ @ instruction: 0xffffdb5c │ │ │ │ @ instruction: 0x03b10f98 │ │ │ │ orreq r0, r8, #140, 10 @ 0x23000000 │ │ │ │ mrcne 15, 7, APSR_nzcv, cr15, cr10, {6} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647771,15 +1647771,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6557f4 <__cxa_atexit@plt+0x649278> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #184, 6 @ 0xe0000002 │ │ │ │ + cmneq r5, #248, 6 @ 0xe0000003 │ │ │ │ @ instruction: 0xffffd9a8 │ │ │ │ @ instruction: 0xffffd944 │ │ │ │ @ instruction: 0x03b10ee0 │ │ │ │ orreq r0, r8, #212, 8 @ 0xd4000000 │ │ │ │ mrcne 15, 7, APSR_nzcv, cr15, cr10, {6} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647817,15 +1647817,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6558ac <__cxa_atexit@plt+0x649330> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #200, 4 @ 0x8000000c │ │ │ │ + cmneq r5, #8, 6 @ 0x20000000 │ │ │ │ @ instruction: 0xffffd848 │ │ │ │ @ instruction: 0xffffd7e4 │ │ │ │ @ instruction: 0x03b10e28 │ │ │ │ orreq r0, r8, #128, 8 @ 0x80000000 │ │ │ │ svcne 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647863,15 +1647863,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655964 <__cxa_atexit@plt+0x6493e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #216, 2 @ 0x36 │ │ │ │ + cmneq r5, #24, 4 @ 0x80000001 │ │ │ │ @ instruction: 0xffffd6ec │ │ │ │ @ instruction: 0xffffd688 │ │ │ │ @ instruction: 0x03b10d70 │ │ │ │ orreq r0, r8, #100, 6 @ 0x90000001 │ │ │ │ ubfxne pc, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647909,15 +1647909,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655a1c <__cxa_atexit@plt+0x6494a0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #232 @ 0xe8 │ │ │ │ + cmneq r5, #40, 2 │ │ │ │ @ instruction: 0xffffd584 │ │ │ │ @ instruction: 0xffffd520 │ │ │ │ @ instruction: 0x03b10cb8 │ │ │ │ orreq r0, r8, #200, 4 @ 0x8000000c │ │ │ │ @ instruction: 0x07bfff1a │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1647969,15 +1647969,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655b0c <__cxa_atexit@plt+0x649590> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #192, 30 @ 0x300 │ │ │ │ + cmneq r5, #0 │ │ │ │ @ instruction: 0xffffd3d0 │ │ │ │ @ instruction: 0xffffd304 │ │ │ │ @ instruction: 0x03b10bcc │ │ │ │ orreq r0, r8, #216, 2 @ 0x36 │ │ │ │ adcseq pc, pc, #26, 30 @ 0x68 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648043,15 +1648043,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655c34 <__cxa_atexit@plt+0x6496b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #96, 28 @ 0x600 │ │ │ │ + cmneq r5, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xffffcfe4 │ │ │ │ @ instruction: 0xffffcef0 │ │ │ │ @ instruction: 0x03b10aa4 │ │ │ │ orreq r0, r8, #176 @ 0xb0 │ │ │ │ ubfxeq pc, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648093,15 +1648093,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655cfc <__cxa_atexit@plt+0x649780> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #96, 26 @ 0x1800 │ │ │ │ + cmneq r5, #160, 26 @ 0x2800 │ │ │ │ @ instruction: 0xffffcb44 │ │ │ │ @ instruction: 0xffffca84 │ │ │ │ @ instruction: 0x03b109d8 │ │ │ │ orreq pc, r7, #204, 30 @ 0x330 │ │ │ │ svcne 0x00fffeda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648139,15 +1648139,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655db4 <__cxa_atexit@plt+0x649838> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #112, 24 @ 0x7000 │ │ │ │ + cmneq r5, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0xffffc8d4 │ │ │ │ @ instruction: 0xffffc870 │ │ │ │ @ instruction: 0x03b10920 │ │ │ │ orreq pc, r7, #20, 30 @ 0x50 │ │ │ │ svcne 0x00fffdda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648185,15 +1648185,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655e6c <__cxa_atexit@plt+0x6498f0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #128, 22 @ 0x20000 │ │ │ │ + cmneq r5, #192, 22 @ 0x30000 │ │ │ │ @ instruction: 0xffffc774 │ │ │ │ @ instruction: 0xffffc710 │ │ │ │ @ instruction: 0x03b10868 │ │ │ │ orreq pc, r7, #92, 28 @ 0x5c0 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648231,15 +1648231,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655f24 <__cxa_atexit@plt+0x6499a8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #144, 20 @ 0x90000 │ │ │ │ + cmneq r5, #208, 20 @ 0xd0000 │ │ │ │ @ instruction: 0xffffc614 │ │ │ │ @ instruction: 0xffffc5b0 │ │ │ │ @ instruction: 0x03b107b0 │ │ │ │ orreq pc, r7, #164, 26 @ 0x2900 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648277,15 +1648277,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 655fdc <__cxa_atexit@plt+0x649a60> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #160, 18 @ 0x280000 │ │ │ │ + cmneq r5, #224, 18 @ 0x380000 │ │ │ │ @ instruction: 0xffffc4b4 │ │ │ │ @ instruction: 0xffffc450 │ │ │ │ @ instruction: 0x03b106f8 │ │ │ │ orreq pc, r7, #80, 26 @ 0x1400 │ │ │ │ svceq 0x00fffbda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648327,15 +1648327,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6560a4 <__cxa_atexit@plt+0x649b28> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #160, 16 @ 0xa00000 │ │ │ │ + cmneq r5, #224, 16 @ 0xe00000 │ │ │ │ @ instruction: 0xffffc350 │ │ │ │ @ instruction: 0xffffc28c │ │ │ │ @ instruction: 0x03b10630 │ │ │ │ orreq pc, r7, #136, 24 @ 0x8800 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648376,15 +1648376,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656168 <__cxa_atexit@plt+0x649bec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #164, 14 @ 0x2900000 │ │ │ │ + cmneq r5, #228, 14 @ 0x3900000 │ │ │ │ @ instruction: 0xffffc0d8 │ │ │ │ @ instruction: 0xffffc018 │ │ │ │ @ instruction: 0x03b1056c │ │ │ │ orreq pc, r7, #196, 22 @ 0x31000 │ │ │ │ svceq 0x00ff7fda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648426,15 +1648426,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656230 <__cxa_atexit@plt+0x649cb4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #164, 12 @ 0xa400000 │ │ │ │ + cmneq r5, #228, 12 @ 0xe400000 │ │ │ │ @ instruction: 0xffffbe5c │ │ │ │ @ instruction: 0xffffbd98 │ │ │ │ @ instruction: 0x03b104a4 │ │ │ │ orreq pc, r7, #152, 20 @ 0x98000 │ │ │ │ mrcne 15, 7, APSR_nzcv, cr15, cr10, {6} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648472,15 +1648472,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6562e8 <__cxa_atexit@plt+0x649d6c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #180, 10 @ 0x2d000000 │ │ │ │ + cmneq r5, #244, 10 @ 0x3d000000 │ │ │ │ @ instruction: 0xffffbbe4 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0x03b103ec │ │ │ │ orreq pc, r7, #68, 20 @ 0x44000 │ │ │ │ svceq 0x00f7ffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648522,15 +1648522,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6563b0 <__cxa_atexit@plt+0x649e34> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #180, 8 @ 0xb4000000 │ │ │ │ + cmneq r5, #244, 8 @ 0xf4000000 │ │ │ │ @ instruction: 0xffffba80 │ │ │ │ @ instruction: 0xffffb9bc │ │ │ │ @ instruction: 0x03b10324 │ │ │ │ orreq pc, r7, #124, 18 @ 0x1f0000 │ │ │ │ svceq 0x00dfffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648572,15 +1648572,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656478 <__cxa_atexit@plt+0x649efc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #180, 6 @ 0xd0000002 │ │ │ │ + cmneq r5, #244, 6 @ 0xd0000003 │ │ │ │ @ instruction: 0xffffb804 │ │ │ │ @ instruction: 0xffffb740 │ │ │ │ @ instruction: 0x03b1025c │ │ │ │ orreq pc, r7, #180, 16 @ 0xb40000 │ │ │ │ svceq 0x00dfffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648622,15 +1648622,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656540 <__cxa_atexit@plt+0x649fc4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #180, 4 @ 0x4000000b │ │ │ │ + cmneq r5, #244, 4 @ 0x4000000f │ │ │ │ @ instruction: 0xffffb588 │ │ │ │ @ instruction: 0xffffb4c4 │ │ │ │ @ instruction: 0x03b10194 │ │ │ │ orreq pc, r7, #236, 14 @ 0x3b00000 │ │ │ │ svcne 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648668,15 +1648668,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6565f8 <__cxa_atexit@plt+0x64a07c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #196, 2 @ 0x31 │ │ │ │ + cmneq r5, #4, 4 @ 0x40000000 │ │ │ │ @ instruction: 0xffffb314 │ │ │ │ @ instruction: 0xffffb2b0 │ │ │ │ @ instruction: 0x03b100dc │ │ │ │ orreq pc, r7, #196, 12 @ 0xc400000 │ │ │ │ svccc 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648700,15 +1648700,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656678 <__cxa_atexit@plt+0x64a0fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 65667c <__cxa_atexit@plt+0x64a100> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #27 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #12, 2 │ │ │ │ + cmneq r5, #76, 2 │ │ │ │ @ instruction: 0x03b100f8 │ │ │ │ movseq pc, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0x03b10118 │ │ │ │ orreq pc, r7, #180, 12 @ 0xb400000 │ │ │ │ svceq 0x00fffbda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648750,15 +1648750,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656740 <__cxa_atexit@plt+0x64a1c4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #12 │ │ │ │ + cmneq r5, #76 @ 0x4c │ │ │ │ @ instruction: 0xffffb128 │ │ │ │ @ instruction: 0xffffb064 │ │ │ │ movseq pc, #148, 30 @ 0x250 │ │ │ │ orreq pc, r7, #236, 10 @ 0x3b000000 │ │ │ │ svceq 0x00fff7da │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648800,15 +1648800,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656808 <__cxa_atexit@plt+0x64a28c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #12, 30 @ 0x30 │ │ │ │ + cmneq r5, #76, 30 @ 0x130 │ │ │ │ @ instruction: 0xffffaeac │ │ │ │ @ instruction: 0xffffade8 │ │ │ │ movseq pc, #204, 28 @ 0xcc0 │ │ │ │ orreq pc, r7, #36, 10 @ 0x9000000 │ │ │ │ svceq 0x00ffefda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648850,15 +1648850,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6568d0 <__cxa_atexit@plt+0x64a354> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #12, 28 @ 0xc0 │ │ │ │ + cmneq r5, #76, 28 @ 0x4c0 │ │ │ │ @ instruction: 0xffffac30 │ │ │ │ @ instruction: 0xffffab6c │ │ │ │ movseq pc, #4, 28 @ 0x40 │ │ │ │ orreq pc, r7, #92, 8 @ 0x5c000000 │ │ │ │ svceq 0x00ffefda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648900,15 +1648900,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656998 <__cxa_atexit@plt+0x64a41c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #12, 26 @ 0x300 │ │ │ │ + cmneq r5, #76, 26 @ 0x1300 │ │ │ │ @ instruction: 0xffffa9b4 │ │ │ │ @ instruction: 0xffffa8f0 │ │ │ │ movseq pc, #60, 26 @ 0xf00 │ │ │ │ orreq pc, r7, #148, 6 @ 0x50000002 │ │ │ │ ubfxeq pc, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1648952,15 +1648952,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656a68 <__cxa_atexit@plt+0x64a4ec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #4, 24 @ 0x400 │ │ │ │ + cmneq r5, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xffffa73c │ │ │ │ @ instruction: 0xffffa644 │ │ │ │ movseq pc, #108, 24 @ 0x6c00 │ │ │ │ orreq pc, r7, #196, 4 @ 0x4000000c │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649001,15 +1649001,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656b2c <__cxa_atexit@plt+0x64a5b0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #8, 22 @ 0x2000 │ │ │ │ + cmneq r5, #72, 22 @ 0x12000 │ │ │ │ @ instruction: 0xffffa3ac │ │ │ │ @ instruction: 0xffffa2ec │ │ │ │ movseq pc, #168, 22 @ 0x2a000 │ │ │ │ orreq pc, r7, #0, 4 │ │ │ │ ubfxeq pc, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649053,15 +1649053,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656bfc <__cxa_atexit@plt+0x64a680> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #0, 20 │ │ │ │ + cmneq r5, #64, 20 @ 0x40000 │ │ │ │ @ instruction: 0xffffa134 │ │ │ │ @ instruction: 0xffffa03c │ │ │ │ movseq pc, #216, 20 @ 0xd8000 │ │ │ │ orreq pc, r7, #48, 2 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649102,15 +1649102,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656cc0 <__cxa_atexit@plt+0x64a744> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #4, 18 @ 0x10000 │ │ │ │ + cmneq r5, #68, 18 @ 0x110000 │ │ │ │ @ instruction: 0xffff9da4 │ │ │ │ @ instruction: 0xffff9ce4 │ │ │ │ movseq pc, #20, 20 @ 0x14000 │ │ │ │ orreq pc, r7, #108 @ 0x6c │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649151,15 +1649151,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656d84 <__cxa_atexit@plt+0x64a808> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #8, 16 @ 0x80000 │ │ │ │ + cmneq r5, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xffff9b2c │ │ │ │ @ instruction: 0xffff9a6c │ │ │ │ movseq pc, #80, 18 @ 0x140000 │ │ │ │ orreq lr, r7, #168, 30 @ 0x2a0 │ │ │ │ svcne 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649197,15 +1649197,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656e3c <__cxa_atexit@plt+0x64a8c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #24, 14 @ 0x600000 │ │ │ │ + cmneq r5, #88, 14 @ 0x1600000 │ │ │ │ @ instruction: 0xffff98b8 │ │ │ │ @ instruction: 0xffff9854 │ │ │ │ movseq pc, #152, 16 @ 0x980000 │ │ │ │ orreq lr, r7, #240, 28 @ 0xf00 │ │ │ │ svceq 0x00ffdfda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649247,15 +1649247,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656f04 <__cxa_atexit@plt+0x64a988> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #24, 12 @ 0x1800000 │ │ │ │ + cmneq r5, #88, 12 @ 0x5800000 │ │ │ │ @ instruction: 0xffff974c │ │ │ │ @ instruction: 0xffff9688 │ │ │ │ movseq pc, #208, 14 @ 0x3400000 │ │ │ │ orreq lr, r7, #224, 26 @ 0x3800 │ │ │ │ ubfxeq sp, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649298,15 +1649298,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 656fd0 <__cxa_atexit@plt+0x64aa54> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #20, 10 @ 0x5000000 │ │ │ │ + cmneq r5, #84, 10 @ 0x15000000 │ │ │ │ @ instruction: 0xffff94cc │ │ │ │ @ instruction: 0xffff93e0 │ │ │ │ movseq pc, #4, 14 @ 0x100000 │ │ │ │ orreq lr, r7, #92, 26 @ 0x1700 │ │ │ │ svcne 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649344,15 +1649344,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657088 <__cxa_atexit@plt+0x64ab0c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #36, 8 @ 0x24000000 │ │ │ │ + cmneq r5, #100, 8 @ 0x64000000 │ │ │ │ @ instruction: 0xffff925c │ │ │ │ @ instruction: 0xffff91f8 │ │ │ │ movseq pc, #76, 12 @ 0x4c00000 │ │ │ │ orreq lr, r7, #64, 24 @ 0x4000 │ │ │ │ mrcne 15, 7, APSR_nzcv, cr15, cr10, {6} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649390,15 +1649390,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657140 <__cxa_atexit@plt+0x64abc4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #52, 6 @ 0xd0000000 │ │ │ │ + cmneq r5, #116, 6 @ 0xd0000001 │ │ │ │ @ instruction: 0xffff90f4 │ │ │ │ @ instruction: 0xffff9090 │ │ │ │ movseq pc, #148, 10 @ 0x25000000 │ │ │ │ orreq lr, r7, #136, 22 @ 0x22000 │ │ │ │ mrcne 15, 7, APSR_nzcv, cr15, cr10, {6} │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649436,15 +1649436,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6571f8 <__cxa_atexit@plt+0x64ac7c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #68, 4 @ 0x40000004 │ │ │ │ + cmneq r5, #132, 4 @ 0x40000008 │ │ │ │ @ instruction: 0xffff8f94 │ │ │ │ @ instruction: 0xffff8f30 │ │ │ │ movseq pc, #220, 8 @ 0xdc000000 │ │ │ │ orreq lr, r7, #52, 22 @ 0xd000 │ │ │ │ ubfxeq pc, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649489,15 +1649489,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6572cc <__cxa_atexit@plt+0x64ad50> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #56, 2 │ │ │ │ + cmneq r5, #120, 2 │ │ │ │ @ instruction: 0xffff8e30 │ │ │ │ @ instruction: 0xffff8d3c │ │ │ │ movseq pc, #8, 8 @ 0x8000000 │ │ │ │ orreq lr, r7, #80, 20 @ 0x50000 │ │ │ │ svceq 0x007fffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649538,15 +1649538,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657390 <__cxa_atexit@plt+0x64ae14> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #60 @ 0x3c │ │ │ │ + cmneq r5, #124 @ 0x7c │ │ │ │ @ instruction: 0xffff8a98 │ │ │ │ @ instruction: 0xffff89e4 │ │ │ │ movseq pc, #68, 6 @ 0x10000001 │ │ │ │ orreq lr, r7, #56, 18 @ 0xe0000 │ │ │ │ svcne 0x00ff7fda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649584,15 +1649584,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657448 <__cxa_atexit@plt+0x64aecc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #76, 30 @ 0x130 │ │ │ │ + cmneq r5, #140, 30 @ 0x230 │ │ │ │ @ instruction: 0xffff8828 │ │ │ │ @ instruction: 0xffff87c4 │ │ │ │ movseq pc, #140, 4 @ 0xc0000008 │ │ │ │ orreq lr, r7, #128, 16 @ 0x800000 │ │ │ │ svcne 0x00ff7fda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649630,15 +1649630,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657500 <__cxa_atexit@plt+0x64af84> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #92, 28 @ 0x5c0 │ │ │ │ + cmneq r5, #156, 28 @ 0x9c0 │ │ │ │ @ instruction: 0xffff86c8 │ │ │ │ @ instruction: 0xffff8664 │ │ │ │ movseq pc, #212, 2 @ 0x35 │ │ │ │ orreq lr, r7, #44, 16 @ 0x2c0000 │ │ │ │ svceq 0x00feffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649680,15 +1649680,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6575c8 <__cxa_atexit@plt+0x64b04c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #92, 26 @ 0x1700 │ │ │ │ + cmneq r5, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xffff8564 │ │ │ │ @ instruction: 0xffff84a0 │ │ │ │ movseq pc, #12, 2 │ │ │ │ orreq lr, r7, #0, 14 │ │ │ │ svcne 0x00fdffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649726,15 +1649726,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657680 <__cxa_atexit@plt+0x64b104> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #108, 24 @ 0x6c00 │ │ │ │ + cmneq r5, #172, 24 @ 0xac00 │ │ │ │ @ instruction: 0xffff82ec │ │ │ │ @ instruction: 0xffff8288 │ │ │ │ movseq pc, #84 @ 0x54 │ │ │ │ orreq lr, r7, #172, 12 @ 0xac00000 │ │ │ │ ubfxeq pc, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649778,15 +1649778,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657750 <__cxa_atexit@plt+0x64b1d4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #100, 22 @ 0x19000 │ │ │ │ + cmneq r5, #164, 22 @ 0x29000 │ │ │ │ @ instruction: 0xffff818c │ │ │ │ @ instruction: 0xffff8094 │ │ │ │ movseq lr, #132, 30 @ 0x210 │ │ │ │ orreq lr, r7, #220, 10 @ 0x37000000 │ │ │ │ svceq 0x00fbffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649828,15 +1649828,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657818 <__cxa_atexit@plt+0x64b29c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #100, 20 @ 0x64000 │ │ │ │ + cmneq r5, #164, 20 @ 0xa4000 │ │ │ │ @ instruction: 0xffff7df8 │ │ │ │ @ instruction: 0xffff7d34 │ │ │ │ movseq lr, #188, 28 @ 0xbc0 │ │ │ │ orreq lr, r7, #20, 10 @ 0x5000000 │ │ │ │ svceq 0x00efffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649878,15 +1649878,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6578e0 <__cxa_atexit@plt+0x64b364> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #100, 18 @ 0x190000 │ │ │ │ + cmneq r5, #164, 18 @ 0x290000 │ │ │ │ @ instruction: 0xffff7b7c │ │ │ │ @ instruction: 0xffff7ab8 │ │ │ │ movseq lr, #244, 26 @ 0x3d00 │ │ │ │ orreq lr, r7, #76, 8 @ 0x4c000000 │ │ │ │ svcne 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649924,15 +1649924,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657998 <__cxa_atexit@plt+0x64b41c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #116, 16 @ 0x740000 │ │ │ │ + cmneq r5, #180, 16 @ 0xb40000 │ │ │ │ @ instruction: 0xffff7908 │ │ │ │ @ instruction: 0xffff78a4 │ │ │ │ movseq lr, #60, 26 @ 0xf00 │ │ │ │ orreq lr, r7, #148, 6 @ 0x50000002 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1649973,15 +1649973,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657a5c <__cxa_atexit@plt+0x64b4e0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #120, 14 @ 0x1e00000 │ │ │ │ + cmneq r5, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xffff77a0 │ │ │ │ @ instruction: 0xffff76e0 │ │ │ │ movseq lr, #120, 24 @ 0x7800 │ │ │ │ orreq lr, r7, #208, 4 │ │ │ │ @ instruction: 0x07dfffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1650026,15 +1650026,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657b30 <__cxa_atexit@plt+0x64b5b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq r5, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0xffff74ec │ │ │ │ @ instruction: 0xffff7420 │ │ │ │ movseq lr, #164, 22 @ 0x29000 │ │ │ │ orreq lr, r7, #152, 2 @ 0x26 │ │ │ │ ldclne 15, cr15, [pc, #872]! @ 657eb4 <__cxa_atexit@plt+0x64b938> │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1650072,15 +1650072,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657be8 <__cxa_atexit@plt+0x64b66c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq r5, #188, 10 @ 0x2f000000 │ │ │ │ @ instruction: 0xffff7188 │ │ │ │ @ instruction: 0xffff7124 │ │ │ │ movseq lr, #236, 20 @ 0xec000 │ │ │ │ orreq lr, r7, #224 @ 0xe0 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1650118,15 +1650118,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657ca0 <__cxa_atexit@plt+0x64b724> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #140, 8 @ 0x8c000000 │ │ │ │ + cmneq r5, #204, 8 @ 0xcc000000 │ │ │ │ @ instruction: 0xffff7028 │ │ │ │ @ instruction: 0xffff6fc4 │ │ │ │ movseq lr, #52, 20 @ 0x34000 │ │ │ │ orreq lr, r7, #40 @ 0x28 │ │ │ │ blne 657c24 <__cxa_atexit@plt+0x64b6a8> │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1650164,15 +1650164,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657d58 <__cxa_atexit@plt+0x64b7dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #156, 6 @ 0x70000002 │ │ │ │ + cmneq r5, #220, 6 @ 0x70000003 │ │ │ │ @ instruction: 0xffff6ec8 │ │ │ │ @ instruction: 0xffff6e64 │ │ │ │ movseq lr, #124, 18 @ 0x1f0000 │ │ │ │ orreq sp, r7, #112, 30 @ 0x1c0 │ │ │ │ ubfxne pc, sl, #31, #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1650208,15 +1650208,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657e08 <__cxa_atexit@plt+0x64b88c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #180, 4 @ 0x4000000b │ │ │ │ + cmneq r5, #244, 4 @ 0x4000000f │ │ │ │ @ instruction: 0xffff6d70 │ │ │ │ @ instruction: 0xffff6d0c │ │ │ │ movseq lr, #204, 16 @ 0xcc0000 │ │ │ │ orreq sp, r7, #192, 28 @ 0xc00 │ │ │ │ svceq 0x00ffffda │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1650252,15 +1650252,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 657eb8 <__cxa_atexit@plt+0x64b93c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #108 @ 0x6c │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #204, 2 @ 0x33 │ │ │ │ + cmneq r5, #12, 4 @ 0xc0000000 │ │ │ │ @ instruction: 0xffff6c18 │ │ │ │ @ instruction: 0xffff6bb4 │ │ │ │ movseq lr, #28, 16 @ 0x1c0000 │ │ │ │ orreq sp, r7, #112, 28 @ 0x700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -1651485,15 +1651485,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6591fc <__cxa_atexit@plt+0x64cc80> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 659200 <__cxa_atexit@plt+0x64cc84> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #5 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r5, #248, 24 @ 0xf800 │ │ │ │ + cmneq r5, #56, 26 @ 0xe00 │ │ │ │ movseq sp, #116, 10 @ 0x1d000000 │ │ │ │ movseq ip, #152, 28 @ 0x980 │ │ │ │ movseq sp, #148, 10 @ 0x25000000 │ │ │ │ orreq ip, r7, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1651529,15 +1651529,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6592ac <__cxa_atexit@plt+0x64cd30> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #16, 24 @ 0x1000 │ │ │ │ + cmneq r5, #80, 24 @ 0x5000 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ movseq sp, #40, 8 @ 0x28000000 │ │ │ │ orreq ip, r7, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1651576,15 +1651576,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 659368 <__cxa_atexit@plt+0x64cdec> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r5, #28, 22 @ 0x7000 │ │ │ │ + cmneq r5, #92, 22 @ 0x17000 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ movseq sp, #108, 6 @ 0xb0000001 │ │ │ │ orreq ip, r7, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -1655310,15 +1655310,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65cdc8 <__cxa_atexit@plt+0x65084c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_s, #124, 2 │ │ │ │ + msreq SPSR_s, #188, 2 @ 0x2f │ │ │ │ movseq r9, #100, 2 │ │ │ │ movseq r9, #48, 16 @ 0x300000 │ │ │ │ orreq r8, r7, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1655649,15 +1655649,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65d314 <__cxa_atexit@plt+0x650d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #14080 @ 0x3700 │ │ │ │ + cmneq r4, #30464 @ 0x7700 │ │ │ │ movseq r8, #24, 24 @ 0x1800 │ │ │ │ movseq r9, #228, 4 @ 0x4000000e │ │ │ │ orreq r8, r7, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1655887,15 +1655887,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65d6cc <__cxa_atexit@plt+0x651150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #8847360 @ 0x870000 │ │ │ │ + cmneq r4, #13041664 @ 0xc70000 │ │ │ │ movseq r8, #96, 16 @ 0x600000 │ │ │ │ movseq r8, #44, 30 @ 0xb0 │ │ │ │ orreq r8, r7, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1656508,15 +1656508,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65e080 <__cxa_atexit@plt+0x651b04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #3504 @ 0xdb0 │ │ │ │ + cmneq r4, #27, 30 @ 0x6c │ │ │ │ movseq r7, #172, 28 @ 0xac0 │ │ │ │ movseq r8, #120, 10 @ 0x1e000000 │ │ │ │ orreq r7, r7, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1656652,15 +1656652,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65e2c0 <__cxa_atexit@plt+0x651d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #42240 @ 0xa500 │ │ │ │ + cmneq r4, #58624 @ 0xe500 │ │ │ │ movseq r7, #108, 24 @ 0x6c00 │ │ │ │ movseq r8, #56, 6 @ 0xe0000000 │ │ │ │ orreq r7, r7, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1656985,15 +1656985,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65e7f4 <__cxa_atexit@plt+0x652278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #31719424 @ 0x1e40000 │ │ │ │ + cmneq r4, #48496640 @ 0x2e40000 │ │ │ │ movseq r7, #56, 14 @ 0xe00000 │ │ │ │ movseq r7, #4, 28 @ 0x40 │ │ │ │ orreq r7, r7, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1657324,15 +1657324,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65ed40 <__cxa_atexit@plt+0x6527c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #52, 4 @ 0x40000003 │ │ │ │ + cmneq r4, #116, 4 @ 0x40000007 │ │ │ │ movseq r7, #236, 2 @ 0x3b │ │ │ │ movseq r7, #184, 16 @ 0xb80000 │ │ │ │ orreq r6, r7, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1657562,15 +1657562,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65f0f8 <__cxa_atexit@plt+0x652b7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #2128 @ 0x850 │ │ │ │ + cmneq r4, #3152 @ 0xc50 │ │ │ │ movseq r6, #52, 28 @ 0x340 │ │ │ │ movseq r7, #0, 10 │ │ │ │ orreq r6, r7, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1657798,15 +1657798,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65f4a8 <__cxa_atexit@plt+0x652f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #929792 @ 0xe3000 │ │ │ │ + cmneq r4, #35840 @ 0x8c00 │ │ │ │ movseq r6, #132, 20 @ 0x84000 │ │ │ │ movseq r7, #80, 2 │ │ │ │ orreq r6, r7, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1658032,15 +1658032,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65f850 <__cxa_atexit@plt+0x6532d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #17563648 @ 0x10c0000 │ │ │ │ + cmneq r4, #34340864 @ 0x20c0000 │ │ │ │ movseq r6, #220, 12 @ 0xdc00000 │ │ │ │ movseq r6, #168, 26 @ 0x2a00 │ │ │ │ orreq r6, r7, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1658367,15 +1658367,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 65fd8c <__cxa_atexit@plt+0x653810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #805306369 @ 0x30000001 │ │ │ │ + cmneq r4, #805306373 @ 0x30000005 │ │ │ │ movseq r6, #160, 2 @ 0x28 │ │ │ │ movseq r6, #108, 16 @ 0x6c0000 │ │ │ │ orreq r5, r7, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1658603,15 +1658603,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66013c <__cxa_atexit@plt+0x653bc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1696 @ 0x6a0 │ │ │ │ + cmneq r4, #2720 @ 0xaa0 │ │ │ │ movseq r5, #240, 26 @ 0x3c00 │ │ │ │ movseq r6, #188, 8 @ 0xbc000000 │ │ │ │ orreq r5, r7, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1658839,15 +1658839,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6604ec <__cxa_atexit@plt+0x653f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #790528 @ 0xc1000 │ │ │ │ + cmneq r4, #1024 @ 0x400 │ │ │ │ movseq r5, #64, 20 @ 0x40000 │ │ │ │ movseq r6, #12, 2 │ │ │ │ orreq r5, r7, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1659075,15 +1659075,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66089c <__cxa_atexit@plt+0x654320> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #24, 14 @ 0x600000 │ │ │ │ + cmneq r4, #88, 14 @ 0x1600000 │ │ │ │ movseq r5, #144, 12 @ 0x9000000 │ │ │ │ movseq r5, #92, 26 @ 0x1700 │ │ │ │ orreq r5, r7, #192, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1659309,15 +1659309,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 660c44 <__cxa_atexit@plt+0x6546c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-469762047 @ 0xe4000001 │ │ │ │ + cmneq r4, #-469762046 @ 0xe4000002 │ │ │ │ movseq r5, #232, 4 @ 0x8000000e │ │ │ │ movseq r5, #180, 18 @ 0x2d0000 │ │ │ │ orreq r4, r7, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1659757,15 +1659757,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 661344 <__cxa_atexit@plt+0x654dc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #33024 @ 0x8100 │ │ │ │ + cmneq r4, #49408 @ 0xc100 │ │ │ │ movseq r4, #232, 22 @ 0x3a000 │ │ │ │ movseq r5, #180, 4 @ 0x4000000b │ │ │ │ orreq r4, r7, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1660102,15 +1660102,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6618a8 <__cxa_atexit@plt+0x65532c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #9961472 @ 0x980000 │ │ │ │ + cmneq r4, #26738688 @ 0x1980000 │ │ │ │ movseq r4, #132, 12 @ 0x8400000 │ │ │ │ movseq r4, #80, 26 @ 0x1400 │ │ │ │ orreq r4, r7, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1660340,15 +1660340,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 661c60 <__cxa_atexit@plt+0x6556e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-671088639 @ 0xd8000001 │ │ │ │ + cmneq r4, #-671088638 @ 0xd8000002 │ │ │ │ movseq r4, #204, 4 @ 0xc000000c │ │ │ │ movseq r4, #152, 18 @ 0x260000 │ │ │ │ orreq r3, r7, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1660677,15 +1660677,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6621a4 <__cxa_atexit@plt+0x655c28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #992 @ 0x3e0 │ │ │ │ + cmneq r4, #2016 @ 0x7e0 │ │ │ │ movseq r3, #136, 26 @ 0x2200 │ │ │ │ movseq r4, #84, 8 @ 0x54000000 │ │ │ │ orreq r3, r7, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1660913,15 +1660913,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 662554 <__cxa_atexit@plt+0x655fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #152, 20 @ 0x98000 │ │ │ │ + cmneq r4, #216, 20 @ 0xd8000 │ │ │ │ movseq r3, #216, 18 @ 0x360000 │ │ │ │ movseq r4, #164 @ 0xa4 │ │ │ │ orreq r3, r7, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1661367,15 +1661367,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 662c6c <__cxa_atexit@plt+0x6566f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #671088642 @ 0x28000002 │ │ │ │ + cmneq r4, #671088643 @ 0x28000003 │ │ │ │ movseq r3, #192, 4 │ │ │ │ movseq r3, #140, 18 @ 0x230000 │ │ │ │ orreq r2, r7, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1661609,15 +1661609,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 663034 <__cxa_atexit@plt+0x656ab8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #808 @ 0x328 │ │ │ │ + cmneq r4, #10 │ │ │ │ movseq r2, #248, 28 @ 0xf80 │ │ │ │ movseq r3, #196, 10 @ 0x31000000 │ │ │ │ orreq r2, r7, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1661945,15 +1661945,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 663574 <__cxa_atexit@plt+0x656ff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #614400 @ 0x96000 │ │ │ │ + cmneq r4, #876544 @ 0xd6000 │ │ │ │ movseq r2, #184, 18 @ 0x2e0000 │ │ │ │ movseq r3, #132 @ 0x84 │ │ │ │ orreq r2, r7, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1663034,15 +1663034,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 664678 <__cxa_atexit@plt+0x6580fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #160, 18 @ 0x280000 │ │ │ │ + cmneq r4, #224, 18 @ 0x380000 │ │ │ │ movseq r1, #180, 16 @ 0xb40000 │ │ │ │ movseq r1, #128, 30 @ 0x200 │ │ │ │ orreq r1, r7, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1663268,15 +1663268,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 664a20 <__cxa_atexit@plt+0x6584a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #2097152 @ 0x200000 │ │ │ │ + cmneq r4, #69206016 @ 0x4200000 │ │ │ │ movseq r1, #12, 10 @ 0x3000000 │ │ │ │ movseq r1, #216, 22 @ 0x36000 │ │ │ │ orreq r1, r7, #60, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1663406,15 +1663406,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 664c48 <__cxa_atexit@plt+0x6586cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-1946157053 @ 0x8c000003 │ │ │ │ + cmneq r4, #587202560 @ 0x23000000 │ │ │ │ movseq r1, #228, 4 @ 0x4000000e │ │ │ │ movseq r1, #176, 18 @ 0x2c0000 │ │ │ │ orreq r0, r7, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1664362,15 +1664362,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 665b30 <__cxa_atexit@plt+0x6595b4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #92, 10 @ 0x17000000 │ │ │ │ + cmneq r4, #156, 10 @ 0x27000000 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ movseq r0, #164, 22 @ 0x29000 │ │ │ │ orreq r0, r7, #4, 10 @ 0x1000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1664409,15 +1664409,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 665bec <__cxa_atexit@plt+0x659670> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #24 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #104, 8 @ 0x68000000 │ │ │ │ + cmneq r4, #168, 8 @ 0xa8000000 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ movseq r0, #232, 20 @ 0xe8000 │ │ │ │ orreq r0, r7, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1664453,15 +1664453,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 665c9c <__cxa_atexit@plt+0x659720> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #128, 6 │ │ │ │ + cmneq r4, #192, 6 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ @ instruction: 0xfffff988 │ │ │ │ movseq r0, #56, 20 @ 0x38000 │ │ │ │ orreq r0, r7, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -1666444,15 +1666444,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 667bb8 <__cxa_atexit@plt+0x65b63c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #52, 18 @ 0xd0000 │ │ │ │ + cmneq r4, #116, 18 @ 0x1d0000 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0x03afeb1c │ │ │ │ orreq lr, r6, #16, 2 │ │ │ │ ldrdeq r7, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666490,15 +1666490,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 667c70 <__cxa_atexit@plt+0x65b6f4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #68, 16 @ 0x440000 │ │ │ │ + cmneq r4, #132, 16 @ 0x840000 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ @ instruction: 0xfffff880 │ │ │ │ @ instruction: 0x03afea64 │ │ │ │ orreq lr, r6, #196, 6 @ 0x10000003 │ │ │ │ andeq pc, r1, r0, asr lr @ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666548,15 +1666548,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 667d58 <__cxa_atexit@plt+0x65b7dc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #36, 14 @ 0x900000 │ │ │ │ + cmneq r4, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ @ instruction: 0xfffff66c │ │ │ │ @ instruction: 0x03afe980 │ │ │ │ orreq sp, r6, #112, 30 @ 0x1c0 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666594,15 +1666594,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 667e10 <__cxa_atexit@plt+0x65b894> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #52, 12 @ 0x3400000 │ │ │ │ + cmneq r4, #116, 12 @ 0x7400000 │ │ │ │ @ instruction: 0xfffff3d4 │ │ │ │ @ instruction: 0xfffff370 │ │ │ │ @ instruction: 0x03afe8c4 │ │ │ │ orreq lr, r6, #36, 4 @ 0x40000002 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666643,15 +1666643,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 667ed4 <__cxa_atexit@plt+0x65b958> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #56, 10 @ 0xe000000 │ │ │ │ + cmneq r4, #120, 10 @ 0x1e000000 │ │ │ │ @ instruction: 0xfffff274 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ @ instruction: 0x03afe800 │ │ │ │ orreq sp, r6, #244, 26 @ 0x3d00 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666689,15 +1666689,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 667f8c <__cxa_atexit@plt+0x65ba10> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #72, 8 @ 0x48000000 │ │ │ │ + cmneq r4, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ @ instruction: 0xffffef98 │ │ │ │ @ instruction: 0x03afe748 │ │ │ │ orreq lr, r6, #168 @ 0xa8 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666739,15 +1666739,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 668054 <__cxa_atexit@plt+0x65bad8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #72, 6 @ 0x20000001 │ │ │ │ + cmneq r4, #136, 6 @ 0x20000002 │ │ │ │ @ instruction: 0xffffee98 │ │ │ │ @ instruction: 0xffffedd4 │ │ │ │ @ instruction: 0x03afe680 │ │ │ │ orreq sp, r6, #224, 30 @ 0x380 │ │ │ │ ldrdeq lr, [r1], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666792,15 +1666792,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 668128 <__cxa_atexit@plt+0x65bbac> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #60, 4 @ 0xc0000003 │ │ │ │ + cmneq r4, #124, 4 @ 0xc0000007 │ │ │ │ @ instruction: 0xffffebe4 │ │ │ │ @ instruction: 0xffffeb18 │ │ │ │ @ instruction: 0x03afe5ac │ │ │ │ orreq sp, r6, #12, 30 @ 0x30 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666838,15 +1666838,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6681e0 <__cxa_atexit@plt+0x65bc64> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #76, 2 │ │ │ │ + cmneq r4, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xffffe884 │ │ │ │ @ instruction: 0xffffe820 │ │ │ │ @ instruction: 0x03afe4f4 │ │ │ │ orreq sp, r6, #84, 28 @ 0x540 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666884,15 +1666884,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 668298 <__cxa_atexit@plt+0x65bd1c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #92 @ 0x5c │ │ │ │ + cmneq r4, #156 @ 0x9c │ │ │ │ @ instruction: 0xffffe720 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ @ instruction: 0x03afe43c │ │ │ │ orreq sp, r6, #48, 20 @ 0x30000 │ │ │ │ ldrdeq sp, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666930,15 +1666930,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 668350 <__cxa_atexit@plt+0x65bdd4> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #108, 30 @ 0x1b0 │ │ │ │ + cmneq r4, #172, 30 @ 0x2b0 │ │ │ │ @ instruction: 0xffffe5b8 │ │ │ │ @ instruction: 0xffffe554 │ │ │ │ @ instruction: 0x03afe384 │ │ │ │ orreq sp, r6, #120, 18 @ 0x1e0000 │ │ │ │ ldrdeq fp, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1666976,15 +1666976,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 668408 <__cxa_atexit@plt+0x65be8c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #124, 28 @ 0x7c0 │ │ │ │ + cmneq r4, #188, 28 @ 0xbc0 │ │ │ │ @ instruction: 0xffffe458 │ │ │ │ @ instruction: 0xffffe3f4 │ │ │ │ @ instruction: 0x03afe2cc │ │ │ │ orreq sp, r6, #44, 24 @ 0x2c00 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1667025,15 +1667025,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6684cc <__cxa_atexit@plt+0x65bf50> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #128, 26 @ 0x2000 │ │ │ │ + cmneq r4, #192, 26 @ 0x3000 │ │ │ │ @ instruction: 0xffffe2f8 │ │ │ │ @ instruction: 0xffffe238 │ │ │ │ @ instruction: 0x03afe208 │ │ │ │ orreq sp, r6, #104, 22 @ 0x1a000 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1667071,15 +1667071,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 668584 <__cxa_atexit@plt+0x65c008> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #144, 24 @ 0x9000 │ │ │ │ + cmneq r4, #208, 24 @ 0xd000 │ │ │ │ @ instruction: 0xffffe084 │ │ │ │ @ instruction: 0xffffe020 │ │ │ │ @ instruction: 0x03afe150 │ │ │ │ orreq sp, r6, #176, 20 @ 0xb0000 │ │ │ │ ldrdeq pc, [r7], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1667117,15 +1667117,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 66863c <__cxa_atexit@plt+0x65c0c0> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #160, 22 @ 0x28000 │ │ │ │ + cmneq r4, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0xffffdf20 │ │ │ │ @ instruction: 0xffffdebc │ │ │ │ @ instruction: 0x03afe098 │ │ │ │ orreq sp, r6, #140, 12 @ 0x8c00000 │ │ │ │ ldrdeq pc, [r6], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1667163,15 +1667163,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6686f4 <__cxa_atexit@plt+0x65c178> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #176, 20 @ 0xb0000 │ │ │ │ + cmneq r4, #240, 20 @ 0xf0000 │ │ │ │ @ instruction: 0xffffddb8 │ │ │ │ @ instruction: 0xffffdd54 │ │ │ │ @ instruction: 0x03afdfe0 │ │ │ │ orreq sp, r6, #40, 12 @ 0x2800000 │ │ │ │ ldrdeq pc, [r2], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1667212,15 +1667212,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6687b8 <__cxa_atexit@plt+0x65c23c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq r4, #244, 18 @ 0x3d0000 │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ @ instruction: 0xffffdba0 │ │ │ │ @ instruction: 0x03afdf1c │ │ │ │ orreq sp, r6, #124, 16 @ 0x7c0000 │ │ │ │ ldrdeq pc, [r3], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ @@ -1667261,15 +1667261,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 66887c <__cxa_atexit@plt+0x65c300> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #184, 16 @ 0xb80000 │ │ │ │ + cmneq r4, #248, 16 @ 0xf80000 │ │ │ │ @ instruction: 0xffffd9e4 │ │ │ │ @ instruction: 0xffffd924 │ │ │ │ @ instruction: 0x03afde58 │ │ │ │ orreq sp, r6, #64, 8 @ 0x40000000 │ │ │ │ ldrdeq pc, [pc], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1667291,15 +1667291,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6688f4 <__cxa_atexit@plt+0x65c378> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 6688f8 <__cxa_atexit@plt+0x65c37c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #17 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #8, 16 @ 0x80000 │ │ │ │ + cmneq r4, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0x03afde7c │ │ │ │ @ instruction: 0x03afd7a0 │ │ │ │ @ instruction: 0x03afde9c │ │ │ │ orreq sp, r6, #64, 14 @ 0x1000000 │ │ │ │ ldrdeq r7, [r0], -r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1667345,15 +1667345,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6689cc <__cxa_atexit@plt+0x65c450> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #248, 12 @ 0xf800000 │ │ │ │ + cmneq r4, #56, 14 @ 0xe00000 │ │ │ │ @ instruction: 0xffffd6b8 │ │ │ │ @ instruction: 0xffffd5ec │ │ │ │ @ instruction: 0x03afdd0c │ │ │ │ orreq sp, r6, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -1667912,15 +1667912,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6692a8 <__cxa_atexit@plt+0x65cd2c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 6692ac <__cxa_atexit@plt+0x65cd30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #5 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r4, #44, 6 @ 0xb0000000 │ │ │ │ @ instruction: 0x03afd4c8 │ │ │ │ @ instruction: 0x03afcdec │ │ │ │ @ instruction: 0x03afd4e8 │ │ │ │ orreq ip, r6, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1667956,15 +1667956,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 669358 <__cxa_atexit@plt+0x65cddc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #4, 4 @ 0x40000000 │ │ │ │ + cmneq r4, #68, 4 @ 0x40000004 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0x03afd37c │ │ │ │ orreq ip, r6, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -1668000,15 +1668000,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 669408 <__cxa_atexit@plt+0x65ce8c> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #20 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r4, #28, 2 │ │ │ │ + cmneq r4, #92, 2 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0x03afd2cc │ │ │ │ orreq ip, r6, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -1670393,573 +1670393,573 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03afb7c8 │ │ │ │ orreq ip, r6, #204, 20 @ 0xcc000 │ │ │ │ - cmneq r4, #68, 24 @ 0x4400 │ │ │ │ + cmneq r4, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #33536 @ 0x8300 │ │ │ │ + cmneq r4, #49920 @ 0xc300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #49920 @ 0xc300 │ │ │ │ + cmneq r4, #3, 26 @ 0xc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #3, 26 @ 0xc0 │ │ │ │ + cmneq r4, #4288 @ 0x10c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #4416 @ 0x1140 │ │ │ │ + cmneq r4, #8512 @ 0x2140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #8512 @ 0x2140 │ │ │ │ + cmneq r4, #12608 @ 0x3140 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #196, 26 @ 0x3100 │ │ │ │ + cmneq r4, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #5, 28 @ 0x50 │ │ │ │ + cmneq r4, #1104 @ 0x450 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1200 @ 0x4b0 │ │ │ │ + cmneq r4, #2224 @ 0x8b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #2224 @ 0x8b0 │ │ │ │ + cmneq r4, #3248 @ 0xcb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r6, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #3312 @ 0xcf0 │ │ │ │ + cmneq r4, #15, 30 @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #14, 30 @ 0x38 │ │ │ │ + cmneq r4, #312 @ 0x138 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r8, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #308 @ 0x134 │ │ │ │ + cmneq r4, #564 @ 0x234 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r9, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #140, 30 @ 0x230 │ │ │ │ + cmneq r4, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sl, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #820 @ 0x334 │ │ │ │ + cmneq r4, #13 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, fp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #13 │ │ │ │ + cmneq r4, #77 @ 0x4d │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #78 @ 0x4e │ │ │ │ + cmneq r4, #142 @ 0x8e │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, sp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #142 @ 0x8e │ │ │ │ + cmneq r4, #206 @ 0xce │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, lr, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #210 @ 0xd2 │ │ │ │ + cmneq r4, #-2147483644 @ 0x80000004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, pc, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #20, 2 │ │ │ │ + cmneq r4, #84, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r0, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-2147483627 @ 0x80000015 │ │ │ │ + cmneq r4, #-2147483611 @ 0x80000025 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r1, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-2147483611 @ 0x80000025 │ │ │ │ + cmneq r4, #-2147483595 @ 0x80000035 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-2147483594 @ 0x80000036 │ │ │ │ + cmneq r4, #-1610612735 @ 0xa0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #32, 4 │ │ │ │ + cmneq r4, #96, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #536870918 @ 0x20000006 │ │ │ │ + cmneq r4, #536870922 @ 0x2000000a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #805306378 @ 0x3000000a │ │ │ │ + cmneq r4, #805306382 @ 0x3000000e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #228, 4 @ 0x4000000e │ │ │ │ + cmneq r4, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-1946157056 @ 0x8c000000 │ │ │ │ + cmneq r4, #-1946157055 @ 0x8c000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #96, 6 @ 0x80000001 │ │ │ │ + cmneq r4, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-1543503870 @ 0xa4000002 │ │ │ │ + cmneq r4, #-1543503869 @ 0xa4000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq r4, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #620756992 @ 0x25000000 │ │ │ │ + cmneq r4, #1694498816 @ 0x65000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1644167168 @ 0x62000000 │ │ │ │ + cmneq r4, #-1577058304 @ 0xa2000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #164, 8 @ 0xa4000000 │ │ │ │ + cmneq r4, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-520093696 @ 0xe1000000 │ │ │ │ + cmneq r4, #138412032 @ 0x8400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r7, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #138412032 @ 0x8400000 │ │ │ │ + cmneq r4, #406847488 @ 0x18400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #406847488 @ 0x18400000 │ │ │ │ + cmneq r4, #675282944 @ 0x28400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #662700032 @ 0x27800000 │ │ │ │ + cmneq r4, #931135488 @ 0x37800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #914358272 @ 0x36800000 │ │ │ │ + cmneq r4, #27262976 @ 0x1a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, fp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #28311552 @ 0x1b00000 │ │ │ │ + cmneq r4, #95420416 @ 0x5b00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #93323264 @ 0x5900000 │ │ │ │ + cmneq r4, #160432128 @ 0x9900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, sp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #156237824 @ 0x9500000 │ │ │ │ + cmneq r4, #223346688 @ 0xd500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, lr, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #220200960 @ 0xd200000 │ │ │ │ + cmneq r4, #4718592 @ 0x480000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, pc, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #24, 14 @ 0x600000 │ │ │ │ + cmneq r4, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r0, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #92, 14 @ 0x1700000 │ │ │ │ + cmneq r4, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r1, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #40370176 @ 0x2680000 │ │ │ │ + cmneq r4, #57147392 @ 0x3680000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #220, 14 @ 0x3700000 │ │ │ │ + cmneq r4, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1769472 @ 0x1b0000 │ │ │ │ + cmneq r4, #5963776 @ 0x5b0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #6160384 @ 0x5e0000 │ │ │ │ + cmneq r4, #10354688 @ 0x9e0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #10551296 @ 0xa10000 │ │ │ │ + cmneq r4, #14745600 @ 0xe10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andseq r0, r6, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #14876672 @ 0xe30000 │ │ │ │ + cmneq r4, #573440 @ 0x8c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #638976 @ 0x9c000 │ │ │ │ + cmneq r4, #1687552 @ 0x19c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1785856 @ 0x1b4000 │ │ │ │ + cmneq r4, #2834432 @ 0x2b4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #2965504 @ 0x2d4000 │ │ │ │ + cmneq r4, #4014080 @ 0x3d4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #4145152 @ 0x3f4000 │ │ │ │ + cmneq r4, #249856 @ 0x3d000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andseq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #299008 @ 0x49000 │ │ │ │ + cmneq r4, #561152 @ 0x89000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #565248 @ 0x8a000 │ │ │ │ + cmneq r4, #827392 @ 0xca000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, sp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #208, 20 @ 0xd0000 │ │ │ │ + cmneq r4, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, lr, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #20, 22 @ 0x5000 │ │ │ │ + cmneq r4, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andseq r0, pc, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #84992 @ 0x14c00 │ │ │ │ + cmneq r4, #150528 @ 0x24c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #152576 @ 0x25400 │ │ │ │ + cmneq r4, #218112 @ 0x35400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, r1, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #218112 @ 0x35400 │ │ │ │ + cmneq r4, #5376 @ 0x1500 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r2, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #5376 @ 0x1500 │ │ │ │ + cmneq r4, #21760 @ 0x5500 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r3, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #84, 24 @ 0x5400 │ │ │ │ + cmneq r4, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #38144 @ 0x9500 │ │ │ │ + cmneq r4, #54528 @ 0xd500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, r5, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #212, 24 @ 0xd400 │ │ │ │ + cmneq r4, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1344 @ 0x540 │ │ │ │ + cmneq r4, #5440 @ 0x1540 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r7, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #5568 @ 0x15c0 │ │ │ │ + cmneq r4, #9664 @ 0x25c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #9600 @ 0x2580 │ │ │ │ + cmneq r4, #13696 @ 0x3580 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, r9, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #216, 26 @ 0x3600 │ │ │ │ + cmneq r4, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, sl, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #416 @ 0x1a0 │ │ │ │ + cmneq r4, #1440 @ 0x5a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, fp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1504 @ 0x5e0 │ │ │ │ + cmneq r4, #2528 @ 0x9e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eoreq r0, ip, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #2576 @ 0xa10 │ │ │ │ + cmneq r4, #3600 @ 0xe10 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eoreq r0, sp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #3664 @ 0xe50 │ │ │ │ + cmneq r4, #37, 30 @ 0x94 │ │ │ │ andeq r0, r0, r5 │ │ │ │ eoreq r0, lr, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #35, 30 @ 0x8c │ │ │ │ + cmneq r4, #396 @ 0x18c │ │ │ │ andeq r0, r0, r4 │ │ │ │ eoreq r0, pc, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #392 @ 0x188 │ │ │ │ + cmneq r4, #648 @ 0x288 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, r0, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #652 @ 0x28c │ │ │ │ + cmneq r4, #908 @ 0x38c │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, r1, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #228, 30 @ 0x390 │ │ │ │ + cmneq r4, #36 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, r2, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #39 @ 0x27 │ │ │ │ + cmneq r4, #103 @ 0x67 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, r3, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #103 @ 0x67 │ │ │ │ + cmneq r4, #167 @ 0xa7 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, r4, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #171 @ 0xab │ │ │ │ + cmneq r4, #235 @ 0xeb │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, r5, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #238 @ 0xee │ │ │ │ + cmneq r4, #-2147483637 @ 0x8000000b │ │ │ │ andeq r0, r0, r5 │ │ │ │ eorseq r0, r6, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1073741836 @ 0x4000000c │ │ │ │ + cmneq r4, #1073741852 @ 0x4000001c │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, r7, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-2147483620 @ 0x8000001c │ │ │ │ + cmneq r4, #-2147483604 @ 0x8000002c │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, r8, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #176, 2 @ 0x2c │ │ │ │ + cmneq r4, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, r9, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #244, 2 @ 0x3d │ │ │ │ + cmneq r4, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, sl, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-1879048189 @ 0x90000003 │ │ │ │ + cmneq r4, #-1879048185 @ 0x90000007 │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, fp, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #268435464 @ 0x10000008 │ │ │ │ + cmneq r4, #268435468 @ 0x1000000c │ │ │ │ andeq r0, r0, r3 │ │ │ │ eorseq r0, ip, r1 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-1610612724 @ 0xa000000c │ │ │ │ + cmneq r4, #671088640 @ 0x28000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, sp, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #603979776 @ 0x24000000 │ │ │ │ + cmneq r4, #603979777 @ 0x24000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, lr, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #72, 6 @ 0x20000001 │ │ │ │ + cmneq r4, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ eorseq r0, pc, r4 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #603979778 @ 0x24000002 │ │ │ │ + cmneq r4, #603979779 @ 0x24000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #939524099 @ 0x38000003 │ │ │ │ + cmneq r4, #234881024 @ 0xe000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #16, 8 @ 0x10000000 │ │ │ │ + cmneq r4, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ orreq ip, r6, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1671257,15 +1671257,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66c6f4 <__cxa_atexit@plt+0x660178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #3129344 @ 0x2fc000 │ │ │ │ + cmneq r4, #4177920 @ 0x3fc000 │ │ │ │ @ instruction: 0x03af9838 │ │ │ │ @ instruction: 0x03af9f04 │ │ │ │ orreq fp, r6, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1671393,15 +1671393,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66c914 <__cxa_atexit@plt+0x660398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #43515904 @ 0x2980000 │ │ │ │ + cmneq r4, #60293120 @ 0x3980000 │ │ │ │ @ instruction: 0x03af9618 │ │ │ │ @ instruction: 0x03af9ce4 │ │ │ │ orreq fp, r6, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1671529,15 +1671529,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66cb34 <__cxa_atexit@plt+0x6605b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #612368384 @ 0x24800000 │ │ │ │ + cmneq r4, #880803840 @ 0x34800000 │ │ │ │ @ instruction: 0x03af93f8 │ │ │ │ @ instruction: 0x03af9ac4 │ │ │ │ orreq fp, r6, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1671665,15 +1671665,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66cd54 <__cxa_atexit@plt+0x6607d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-402653183 @ 0xe8000001 │ │ │ │ + cmneq r4, #-402653182 @ 0xe8000002 │ │ │ │ @ instruction: 0x03af91d8 │ │ │ │ @ instruction: 0x03af98a4 │ │ │ │ orreq fp, r6, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1671801,15 +1671801,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66cf74 <__cxa_atexit@plt+0x6609f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #1073741849 @ 0x40000019 │ │ │ │ + cmneq r4, #1073741865 @ 0x40000029 │ │ │ │ @ instruction: 0x03af8fb8 │ │ │ │ @ instruction: 0x03af9684 │ │ │ │ orreq fp, r6, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1671937,15 +1671937,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66d194 <__cxa_atexit@plt+0x660c18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #80, 30 @ 0x140 │ │ │ │ + cmneq r4, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0x03af8d98 │ │ │ │ @ instruction: 0x03af9464 │ │ │ │ orreq fp, r6, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1672073,15 +1672073,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66d3b4 <__cxa_atexit@plt+0x660e38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #3520 @ 0xdc0 │ │ │ │ + cmneq r4, #7616 @ 0x1dc0 │ │ │ │ @ instruction: 0x03af8b78 │ │ │ │ @ instruction: 0x03af9244 │ │ │ │ orreq fp, r6, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1672209,15 +1672209,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66d5d4 <__cxa_atexit@plt+0x661058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #31744 @ 0x7c00 │ │ │ │ + cmneq r4, #97280 @ 0x17c00 │ │ │ │ @ instruction: 0x03af8958 │ │ │ │ @ instruction: 0x03af9024 │ │ │ │ orreq sl, r6, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1672345,15 +1672345,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66d7f4 <__cxa_atexit@plt+0x661278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #114688 @ 0x1c000 │ │ │ │ + cmneq r4, #1163264 @ 0x11c000 │ │ │ │ @ instruction: 0x03af8738 │ │ │ │ @ instruction: 0x03af8e04 │ │ │ │ orreq sl, r6, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1672481,15 +1672481,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66da14 <__cxa_atexit@plt+0x661498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #250609664 @ 0xef00000 │ │ │ │ + cmneq r4, #12320768 @ 0xbc0000 │ │ │ │ @ instruction: 0x03af8518 │ │ │ │ @ instruction: 0x03af8be4 │ │ │ │ orreq sl, r6, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1672617,15 +1672617,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66dc34 <__cxa_atexit@plt+0x6616b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #-687865856 @ 0xd7000000 │ │ │ │ + cmneq r4, #96468992 @ 0x5c00000 │ │ │ │ @ instruction: 0x03af82f8 │ │ │ │ @ instruction: 0x03af89c4 │ │ │ │ orreq sl, r6, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1672753,15 +1672753,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66de54 <__cxa_atexit@plt+0x6618d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #192, 4 │ │ │ │ + cmneq r4, #0, 6 │ │ │ │ @ instruction: 0x03af80d8 │ │ │ │ @ instruction: 0x03af87a4 │ │ │ │ orreq sl, r6, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1672889,15 +1672889,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66e074 <__cxa_atexit@plt+0x661af8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #169 @ 0xa9 │ │ │ │ + cmneq r4, #233 @ 0xe9 │ │ │ │ @ instruction: 0x03af7eb8 │ │ │ │ @ instruction: 0x03af8584 │ │ │ │ orreq sl, r6, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1673025,15 +1673025,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66e294 <__cxa_atexit@plt+0x661d18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #2320 @ 0x910 │ │ │ │ + cmneq r4, #3344 @ 0xd10 │ │ │ │ @ instruction: 0x03af7c98 │ │ │ │ @ instruction: 0x03af8364 │ │ │ │ orreq sl, r6, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1673161,15 +1673161,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66e4b4 <__cxa_atexit@plt+0x661f38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #31488 @ 0x7b00 │ │ │ │ + cmneq r4, #47872 @ 0xbb00 │ │ │ │ @ instruction: 0x03af7a78 │ │ │ │ @ instruction: 0x03af8144 │ │ │ │ orreq sl, r6, #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1673297,15 +1673297,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66e6d4 <__cxa_atexit@plt+0x662158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #417792 @ 0x66000 │ │ │ │ + cmneq r4, #679936 @ 0xa6000 │ │ │ │ @ instruction: 0x03af7858 │ │ │ │ @ instruction: 0x03af7f24 │ │ │ │ orreq r9, r6, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1673433,15 +1673433,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66e8f4 <__cxa_atexit@plt+0x662378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #5308416 @ 0x510000 │ │ │ │ + cmneq r4, #9502720 @ 0x910000 │ │ │ │ @ instruction: 0x03af7638 │ │ │ │ @ instruction: 0x03af7d04 │ │ │ │ orreq r9, r6, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1673569,15 +1673569,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66eb14 <__cxa_atexit@plt+0x662598> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #63963136 @ 0x3d00000 │ │ │ │ + cmneq r4, #131072000 @ 0x7d00000 │ │ │ │ @ instruction: 0x03af7418 │ │ │ │ @ instruction: 0x03af7ae4 │ │ │ │ orreq r9, r6, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1673705,15 +1673705,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66ed34 <__cxa_atexit@plt+0x6627b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #704643072 @ 0x2a000000 │ │ │ │ + cmneq r4, #1778384896 @ 0x6a000000 │ │ │ │ @ instruction: 0x03af71f8 │ │ │ │ @ instruction: 0x03af78c4 │ │ │ │ orreq r9, r6, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1673841,15 +1673841,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66ef54 <__cxa_atexit@plt+0x6629d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #24, 4 @ 0x80000001 │ │ │ │ + cmneq r4, #88, 4 @ 0x80000005 │ │ │ │ @ instruction: 0x03af6fd8 │ │ │ │ @ instruction: 0x03af76a4 │ │ │ │ orreq r9, r6, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1673977,15 +1673977,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f174 <__cxa_atexit@plt+0x662bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r4, #7 │ │ │ │ + cmneq r4, #71 @ 0x47 │ │ │ │ @ instruction: 0x03af6db8 │ │ │ │ @ instruction: 0x03af7484 │ │ │ │ orreq r9, r6, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674113,15 +1674113,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f394 <__cxa_atexit@plt+0x662e18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #15744 @ 0x3d80 │ │ │ │ + msreq SPSR_xc, #864 @ 0x360 │ │ │ │ @ instruction: 0x03af6b98 │ │ │ │ @ instruction: 0x03af7264 │ │ │ │ orreq r9, r6, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674222,15 +1674222,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f548 <__cxa_atexit@plt+0x662fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #19968 @ 0x4e00 │ │ │ │ + msreq SPSR_xc, #36352 @ 0x8e00 │ │ │ │ @ instruction: 0x03af69e4 │ │ │ │ @ instruction: 0x03af70b0 │ │ │ │ orreq r9, r6, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674242,15 +1674242,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f598 <__cxa_atexit@plt+0x66301c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #8, 24 @ 0x800 │ │ │ │ + msreq SPSR_xc, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0x03af6994 │ │ │ │ @ instruction: 0x03af7060 │ │ │ │ orreq r8, r6, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674262,15 +1674262,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f5e8 <__cxa_atexit@plt+0x66306c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #199680 @ 0x30c00 │ │ │ │ + msreq SPSR_xc, #768 @ 0x300 │ │ │ │ @ instruction: 0x03af6944 │ │ │ │ @ instruction: 0x03af7010 │ │ │ │ orreq r8, r6, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674282,15 +1674282,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f638 <__cxa_atexit@plt+0x6630bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #132096 @ 0x20400 │ │ │ │ + msreq SPSR_xc, #197632 @ 0x30400 │ │ │ │ @ instruction: 0x03af68f4 │ │ │ │ @ instruction: 0x03af6fc0 │ │ │ │ orreq r8, r6, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674302,15 +1674302,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f688 <__cxa_atexit@plt+0x66310c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #64, 22 @ 0x10000 │ │ │ │ + msreq SPSR_xc, #128, 22 @ 0x20000 │ │ │ │ @ instruction: 0x03af68a4 │ │ │ │ @ instruction: 0x03af6f70 │ │ │ │ orreq r8, r6, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674322,15 +1674322,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f6d8 <__cxa_atexit@plt+0x66315c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #1024000 @ 0xfa000 │ │ │ │ + msreq SPSR_xc, #59392 @ 0xe800 │ │ │ │ @ instruction: 0x03af6854 │ │ │ │ @ instruction: 0x03af6f20 │ │ │ │ orreq r8, r6, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674342,15 +1674342,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f728 <__cxa_atexit@plt+0x6631ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #180, 20 @ 0xb4000 │ │ │ │ + msreq SPSR_xc, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0x03af6804 │ │ │ │ @ instruction: 0x03af6ed0 │ │ │ │ orreq r8, r6, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674362,15 +1674362,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f778 <__cxa_atexit@plt+0x6631fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #454656 @ 0x6f000 │ │ │ │ + msreq SPSR_xc, #716800 @ 0xaf000 │ │ │ │ @ instruction: 0x03af67b4 │ │ │ │ @ instruction: 0x03af6e80 │ │ │ │ orreq r8, r6, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674382,15 +1674382,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f7c8 <__cxa_atexit@plt+0x66324c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #176128 @ 0x2b000 │ │ │ │ + msreq SPSR_xc, #438272 @ 0x6b000 │ │ │ │ @ instruction: 0x03af6764 │ │ │ │ @ instruction: 0x03af6e30 │ │ │ │ orreq r8, r6, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674402,15 +1674402,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f818 <__cxa_atexit@plt+0x66329c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #3768320 @ 0x398000 │ │ │ │ + msreq SPSR_xc, #155648 @ 0x26000 │ │ │ │ @ instruction: 0x03af6714 │ │ │ │ @ instruction: 0x03af6de0 │ │ │ │ orreq r8, r6, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674422,15 +1674422,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f868 <__cxa_atexit@plt+0x6632ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #2654208 @ 0x288000 │ │ │ │ + msreq SPSR_xc, #3702784 @ 0x388000 │ │ │ │ @ instruction: 0x03af66c4 │ │ │ │ @ instruction: 0x03af6d90 │ │ │ │ orreq r8, r6, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674442,15 +1674442,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f8b8 <__cxa_atexit@plt+0x66333c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #1654784 @ 0x194000 │ │ │ │ + msreq SPSR_xc, #2703360 @ 0x294000 │ │ │ │ @ instruction: 0x03af6674 │ │ │ │ @ instruction: 0x03af6d40 │ │ │ │ orreq r8, r6, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674462,15 +1674462,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f908 <__cxa_atexit@plt+0x66338c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #671744 @ 0xa4000 │ │ │ │ + msreq SPSR_xc, #1720320 @ 0x1a4000 │ │ │ │ @ instruction: 0x03af6624 │ │ │ │ @ instruction: 0x03af6cf0 │ │ │ │ orreq r8, r6, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674482,15 +1674482,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f958 <__cxa_atexit@plt+0x6633dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #14614528 @ 0xdf0000 │ │ │ │ + msreq SPSR_xc, #507904 @ 0x7c000 │ │ │ │ @ instruction: 0x03af65d4 │ │ │ │ @ instruction: 0x03af6ca0 │ │ │ │ orreq r8, r6, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674502,15 +1674502,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f9a8 <__cxa_atexit@plt+0x66342c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #10092544 @ 0x9a0000 │ │ │ │ + msreq SPSR_xc, #14286848 @ 0xda0000 │ │ │ │ @ instruction: 0x03af6584 │ │ │ │ @ instruction: 0x03af6c50 │ │ │ │ orreq r8, r6, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674522,15 +1674522,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66f9f8 <__cxa_atexit@plt+0x66347c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #84, 16 @ 0x540000 │ │ │ │ + msreq SPSR_xc, #148, 16 @ 0x940000 │ │ │ │ @ instruction: 0x03af6534 │ │ │ │ @ instruction: 0x03af6c00 │ │ │ │ orreq r8, r6, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674542,15 +1674542,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fa48 <__cxa_atexit@plt+0x6634cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #8, 16 @ 0x80000 │ │ │ │ + msreq SPSR_xc, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0x03af64e4 │ │ │ │ @ instruction: 0x03af6bb0 │ │ │ │ orreq r8, r6, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674562,15 +1674562,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fa98 <__cxa_atexit@plt+0x66351c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #50069504 @ 0x2fc0000 │ │ │ │ + msreq SPSR_xc, #66846720 @ 0x3fc0000 │ │ │ │ @ instruction: 0x03af6494 │ │ │ │ @ instruction: 0x03af6b60 │ │ │ │ orreq r8, r6, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674582,15 +1674582,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fae8 <__cxa_atexit@plt+0x66356c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #30670848 @ 0x1d40000 │ │ │ │ + msreq SPSR_xc, #47448064 @ 0x2d40000 │ │ │ │ @ instruction: 0x03af6444 │ │ │ │ @ instruction: 0x03af6b10 │ │ │ │ orreq r8, r6, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674602,15 +1674602,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fb38 <__cxa_atexit@plt+0x6635bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #48, 14 @ 0xc00000 │ │ │ │ + msreq SPSR_xc, #112, 14 @ 0x1c00000 │ │ │ │ @ instruction: 0x03af63f4 │ │ │ │ @ instruction: 0x03af6ac0 │ │ │ │ orreq r8, r6, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674622,15 +1674622,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fb88 <__cxa_atexit@plt+0x66360c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #236, 12 @ 0xec00000 │ │ │ │ + msreq SPSR_xc, #44, 14 @ 0xb00000 │ │ │ │ @ instruction: 0x03af63a4 │ │ │ │ @ instruction: 0x03af6a70 │ │ │ │ orreq r8, r6, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674642,15 +1674642,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fbd8 <__cxa_atexit@plt+0x66365c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #170917888 @ 0xa300000 │ │ │ │ + msreq SPSR_xc, #238026752 @ 0xe300000 │ │ │ │ @ instruction: 0x03af6354 │ │ │ │ @ instruction: 0x03af6a20 │ │ │ │ orreq r8, r6, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674662,15 +1674662,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fc28 <__cxa_atexit@plt+0x6636ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #97517568 @ 0x5d00000 │ │ │ │ + msreq SPSR_xc, #164626432 @ 0x9d00000 │ │ │ │ @ instruction: 0x03af6304 │ │ │ │ @ instruction: 0x03af69d0 │ │ │ │ orreq r8, r6, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674682,15 +1674682,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fc78 <__cxa_atexit@plt+0x6636fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #17825792 @ 0x1100000 │ │ │ │ + msreq SPSR_xc, #84934656 @ 0x5100000 │ │ │ │ @ instruction: 0x03af62b4 │ │ │ │ @ instruction: 0x03af6980 │ │ │ │ orreq r8, r6, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674702,15 +1674702,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fcc8 <__cxa_atexit@plt+0x66374c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #851443712 @ 0x32c00000 │ │ │ │ + msreq SPSR_xc, #11534336 @ 0xb00000 │ │ │ │ @ instruction: 0x03af6264 │ │ │ │ @ instruction: 0x03af6930 │ │ │ │ orreq r8, r6, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674722,15 +1674722,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fd18 <__cxa_atexit@plt+0x66379c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #562036736 @ 0x21800000 │ │ │ │ + msreq SPSR_xc, #830472192 @ 0x31800000 │ │ │ │ @ instruction: 0x03af6214 │ │ │ │ @ instruction: 0x03af68e0 │ │ │ │ orreq r8, r6, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674742,15 +1674742,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fd68 <__cxa_atexit@plt+0x6637ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #239075328 @ 0xe400000 │ │ │ │ + msreq SPSR_xc, #507510784 @ 0x1e400000 │ │ │ │ @ instruction: 0x03af61c4 │ │ │ │ @ instruction: 0x03af6890 │ │ │ │ orreq r8, r6, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674762,15 +1674762,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fdb8 <__cxa_atexit@plt+0x66383c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #-301989888 @ 0xee000000 │ │ │ │ + msreq SPSR_xc, #192937984 @ 0xb800000 │ │ │ │ @ instruction: 0x03af6174 │ │ │ │ @ instruction: 0x03af6840 │ │ │ │ orreq r8, r6, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674782,15 +1674782,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fe08 <__cxa_atexit@plt+0x66388c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #164, 8 @ 0xa4000000 │ │ │ │ + msreq SPSR_xc, #228, 8 @ 0xe4000000 │ │ │ │ @ instruction: 0x03af6124 │ │ │ │ @ instruction: 0x03af67f0 │ │ │ │ orreq r8, r6, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674802,15 +1674802,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fe58 <__cxa_atexit@plt+0x6638dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #96, 8 @ 0x60000000 │ │ │ │ + msreq SPSR_xc, #160, 8 @ 0xa0000000 │ │ │ │ @ instruction: 0x03af60d4 │ │ │ │ @ instruction: 0x03af67a0 │ │ │ │ orreq r8, r6, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674822,15 +1674822,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fea8 <__cxa_atexit@plt+0x66392c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #369098752 @ 0x16000000 │ │ │ │ + msreq SPSR_xc, #1442840576 @ 0x56000000 │ │ │ │ @ instruction: 0x03af6084 │ │ │ │ @ instruction: 0x03af6750 │ │ │ │ orreq r8, r6, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674842,15 +1674842,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66fef8 <__cxa_atexit@plt+0x66397c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #1207959555 @ 0x48000003 │ │ │ │ + msreq SPSR_xc, #301989888 @ 0x12000000 │ │ │ │ @ instruction: 0x03af6034 │ │ │ │ @ instruction: 0x03af6700 │ │ │ │ orreq r8, r6, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674862,15 +1674862,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66ff48 <__cxa_atexit@plt+0x6639cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #469762050 @ 0x1c000002 │ │ │ │ + msreq SPSR_xc, #469762051 @ 0x1c000003 │ │ │ │ @ instruction: 0x03af5fe4 │ │ │ │ @ instruction: 0x03af66b0 │ │ │ │ orreq r8, r6, #0, 12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674882,15 +1674882,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66ff98 <__cxa_atexit@plt+0x663a1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #335544321 @ 0x14000001 │ │ │ │ + msreq SPSR_xc, #335544322 @ 0x14000002 │ │ │ │ @ instruction: 0x03af5f94 │ │ │ │ @ instruction: 0x03af6660 │ │ │ │ orreq r8, r6, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674902,15 +1674902,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 66ffe8 <__cxa_atexit@plt+0x663a6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #4, 6 @ 0x10000000 │ │ │ │ + msreq SPSR_xc, #68, 6 @ 0x10000001 │ │ │ │ @ instruction: 0x03af5f44 │ │ │ │ @ instruction: 0x03af6610 │ │ │ │ orreq r8, r6, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674922,15 +1674922,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670038 <__cxa_atexit@plt+0x663abc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #1342177292 @ 0x5000000c │ │ │ │ + msreq SPSR_xc, #335544320 @ 0x14000000 │ │ │ │ @ instruction: 0x03af5ef4 │ │ │ │ @ instruction: 0x03af65c0 │ │ │ │ orreq r8, r6, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674942,15 +1674942,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670088 <__cxa_atexit@plt+0x663b0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #1879048200 @ 0x70000008 │ │ │ │ + msreq SPSR_xc, #1879048204 @ 0x7000000c │ │ │ │ @ instruction: 0x03af5ea4 │ │ │ │ @ instruction: 0x03af6570 │ │ │ │ orreq r8, r6, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674962,15 +1674962,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6700d8 <__cxa_atexit@plt+0x663b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #72, 4 @ 0x80000004 │ │ │ │ + msreq SPSR_xc, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0x03af5e54 │ │ │ │ @ instruction: 0x03af6520 │ │ │ │ orreq r8, r6, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1674982,15 +1674982,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670128 <__cxa_atexit@plt+0x663bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #-1610612736 @ 0xa0000000 │ │ │ │ + msreq SPSR_xc, #-1610612732 @ 0xa0000004 │ │ │ │ @ instruction: 0x03af5e04 │ │ │ │ @ instruction: 0x03af64d0 │ │ │ │ orreq r8, r6, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675002,15 +1675002,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670178 <__cxa_atexit@plt+0x663bfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #1073741873 @ 0x40000031 │ │ │ │ + msreq SPSR_xc, #1342177280 @ 0x50000000 │ │ │ │ @ instruction: 0x03af5db4 │ │ │ │ @ instruction: 0x03af6480 │ │ │ │ orreq r8, r6, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675022,15 +1675022,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6701c8 <__cxa_atexit@plt+0x663c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #1073741856 @ 0x40000020 │ │ │ │ + msreq SPSR_xc, #1073741872 @ 0x40000030 │ │ │ │ @ instruction: 0x03af5d64 │ │ │ │ @ instruction: 0x03af6430 │ │ │ │ orreq r8, r6, #128, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675042,15 +1675042,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670218 <__cxa_atexit@plt+0x663c9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #60, 2 │ │ │ │ + msreq SPSR_xc, #124, 2 │ │ │ │ @ instruction: 0x03af5d14 │ │ │ │ @ instruction: 0x03af63e0 │ │ │ │ orreq r8, r6, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675062,15 +1675062,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670268 <__cxa_atexit@plt+0x663cec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #247 @ 0xf7 │ │ │ │ + msreq SPSR_xc, #-1073741811 @ 0xc000000d │ │ │ │ @ instruction: 0x03af5cc4 │ │ │ │ @ instruction: 0x03af6390 │ │ │ │ orreq r8, r6, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675082,15 +1675082,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6702b8 <__cxa_atexit@plt+0x663d3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #178 @ 0xb2 │ │ │ │ + msreq SPSR_xc, #242 @ 0xf2 │ │ │ │ @ instruction: 0x03af5c74 │ │ │ │ @ instruction: 0x03af6340 │ │ │ │ orreq r8, r6, #144, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675102,15 +1675102,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670308 <__cxa_atexit@plt+0x663d8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_xc, #111 @ 0x6f │ │ │ │ + msreq SPSR_xc, #175 @ 0xaf │ │ │ │ @ instruction: 0x03af5c24 │ │ │ │ @ instruction: 0x03af62f0 │ │ │ │ orreq r8, r6, #64, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675149,15 +1675149,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6703c4 <__cxa_atexit@plt+0x663e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #772 @ 0x304 │ │ │ │ + msreq SPSR_xc, #1 │ │ │ │ @ instruction: 0x03af5b68 │ │ │ │ @ instruction: 0x03af6234 │ │ │ │ orreq r8, r6, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675258,15 +1675258,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670578 <__cxa_atexit@plt+0x663ffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #400 @ 0x190 │ │ │ │ + cmneq r3, #1424 @ 0x590 │ │ │ │ @ instruction: 0x03af59b4 │ │ │ │ @ instruction: 0x03af6080 │ │ │ │ orreq r7, r6, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675305,15 +1675305,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670634 <__cxa_atexit@plt+0x6640b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #6848 @ 0x1ac0 │ │ │ │ + cmneq r3, #10944 @ 0x2ac0 │ │ │ │ @ instruction: 0x03af58f8 │ │ │ │ @ instruction: 0x03af5fc4 │ │ │ │ orreq r7, r6, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675414,15 +1675414,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6707e8 <__cxa_atexit@plt+0x66426c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #196, 22 @ 0x31000 │ │ │ │ + cmneq r3, #4, 24 @ 0x400 │ │ │ │ @ instruction: 0x03af5744 │ │ │ │ @ instruction: 0x03af5e10 │ │ │ │ orreq r7, r6, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675434,15 +1675434,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670838 <__cxa_atexit@plt+0x6642bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #134144 @ 0x20c00 │ │ │ │ + cmneq r3, #199680 @ 0x30c00 │ │ │ │ @ instruction: 0x03af56f4 │ │ │ │ @ instruction: 0x03af5dc0 │ │ │ │ orreq r7, r6, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675454,15 +1675454,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670888 <__cxa_atexit@plt+0x66430c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #63488 @ 0xf800 │ │ │ │ + cmneq r3, #129024 @ 0x1f800 │ │ │ │ @ instruction: 0x03af56a4 │ │ │ │ @ instruction: 0x03af5d70 │ │ │ │ orreq r7, r6, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675501,15 +1675501,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670944 <__cxa_atexit@plt+0x6643c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #140, 20 @ 0x8c000 │ │ │ │ + cmneq r3, #204, 20 @ 0xcc000 │ │ │ │ @ instruction: 0x03af55e8 │ │ │ │ @ instruction: 0x03af5cb4 │ │ │ │ orreq r7, r6, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675610,15 +1675610,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670af8 <__cxa_atexit@plt+0x66457c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #15073280 @ 0xe60000 │ │ │ │ + cmneq r3, #622592 @ 0x98000 │ │ │ │ @ instruction: 0x03af5434 │ │ │ │ @ instruction: 0x03af5b00 │ │ │ │ orreq r7, r6, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675630,15 +1675630,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670b48 <__cxa_atexit@plt+0x6645cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #10616832 @ 0xa20000 │ │ │ │ + cmneq r3, #14811136 @ 0xe20000 │ │ │ │ @ instruction: 0x03af53e4 │ │ │ │ @ instruction: 0x03af5ab0 │ │ │ │ orreq r7, r6, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675650,15 +1675650,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670b98 <__cxa_atexit@plt+0x66461c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #6225920 @ 0x5f0000 │ │ │ │ + cmneq r3, #10420224 @ 0x9f0000 │ │ │ │ @ instruction: 0x03af5394 │ │ │ │ @ instruction: 0x03af5a60 │ │ │ │ orreq r7, r6, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675670,15 +1675670,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670be8 <__cxa_atexit@plt+0x66466c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1376256 @ 0x150000 │ │ │ │ + cmneq r3, #5570560 @ 0x550000 │ │ │ │ @ instruction: 0x03af5344 │ │ │ │ @ instruction: 0x03af5a10 │ │ │ │ orreq r7, r6, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675690,15 +1675690,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670c38 <__cxa_atexit@plt+0x6646bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #55050240 @ 0x3480000 │ │ │ │ + cmneq r3, #1179648 @ 0x120000 │ │ │ │ @ instruction: 0x03af52f4 │ │ │ │ @ instruction: 0x03af59c0 │ │ │ │ orreq r7, r6, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675710,15 +1675710,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670c88 <__cxa_atexit@plt+0x66470c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #144, 14 @ 0x2400000 │ │ │ │ + cmneq r3, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0x03af52a4 │ │ │ │ @ instruction: 0x03af5970 │ │ │ │ orreq r7, r6, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675730,15 +1675730,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670cd8 <__cxa_atexit@plt+0x66475c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r3, #140, 14 @ 0x2300000 │ │ │ │ @ instruction: 0x03af5254 │ │ │ │ @ instruction: 0x03af5920 │ │ │ │ orreq r7, r6, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675750,15 +1675750,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670d28 <__cxa_atexit@plt+0x6647ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #2359296 @ 0x240000 │ │ │ │ + cmneq r3, #19136512 @ 0x1240000 │ │ │ │ @ instruction: 0x03af5204 │ │ │ │ @ instruction: 0x03af58d0 │ │ │ │ orreq r7, r6, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675770,15 +1675770,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670d78 <__cxa_atexit@plt+0x6647fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #208666624 @ 0xc700000 │ │ │ │ + cmneq r3, #1835008 @ 0x1c0000 │ │ │ │ @ instruction: 0x03af51b4 │ │ │ │ @ instruction: 0x03af5880 │ │ │ │ orreq r7, r6, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675790,15 +1675790,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670dc8 <__cxa_atexit@plt+0x66484c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #140509184 @ 0x8600000 │ │ │ │ + cmneq r3, #207618048 @ 0xc600000 │ │ │ │ @ instruction: 0x03af5164 │ │ │ │ @ instruction: 0x03af5830 │ │ │ │ orreq r7, r6, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675837,15 +1675837,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 670e84 <__cxa_atexit@plt+0x664908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #216, 10 @ 0x36000000 │ │ │ │ + cmneq r3, #24, 12 @ 0x1800000 │ │ │ │ @ instruction: 0x03af50a8 │ │ │ │ @ instruction: 0x03af5774 │ │ │ │ orreq r7, r6, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675946,15 +1675946,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671038 <__cxa_atexit@plt+0x664abc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #754974720 @ 0x2d000000 │ │ │ │ + cmneq r3, #1828716544 @ 0x6d000000 │ │ │ │ @ instruction: 0x03af4ef4 │ │ │ │ @ instruction: 0x03af55c0 │ │ │ │ orreq r7, r6, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675966,15 +1675966,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671088 <__cxa_atexit@plt+0x664b0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-1677721597 @ 0x9c000003 │ │ │ │ + cmneq r3, #654311424 @ 0x27000000 │ │ │ │ @ instruction: 0x03af4ea4 │ │ │ │ @ instruction: 0x03af5570 │ │ │ │ orreq r7, r6, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1675986,15 +1675986,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6710d8 <__cxa_atexit@plt+0x664b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-2013265918 @ 0x88000002 │ │ │ │ + cmneq r3, #-2013265917 @ 0x88000003 │ │ │ │ @ instruction: 0x03af4e54 │ │ │ │ @ instruction: 0x03af5520 │ │ │ │ orreq r7, r6, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676006,15 +1676006,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671128 <__cxa_atexit@plt+0x664bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r3, #156, 6 @ 0x70000002 │ │ │ │ @ instruction: 0x03af4e04 │ │ │ │ @ instruction: 0x03af54d0 │ │ │ │ orreq r7, r6, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676053,15 +1676053,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6711e4 <__cxa_atexit@plt+0x664c68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1610612746 @ 0x6000000a │ │ │ │ + cmneq r3, #1610612750 @ 0x6000000e │ │ │ │ @ instruction: 0x03af4d48 │ │ │ │ @ instruction: 0x03af5414 │ │ │ │ orreq r7, r6, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676162,15 +1676162,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671398 <__cxa_atexit@plt+0x664e1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #250 @ 0xfa │ │ │ │ + cmneq r3, #-2147483634 @ 0x8000000e │ │ │ │ @ instruction: 0x03af4b94 │ │ │ │ @ instruction: 0x03af5260 │ │ │ │ orreq r7, r6, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676182,15 +1676182,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6713e8 <__cxa_atexit@plt+0x664e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #185 @ 0xb9 │ │ │ │ + cmneq r3, #249 @ 0xf9 │ │ │ │ @ instruction: 0x03af4b44 │ │ │ │ @ instruction: 0x03af5210 │ │ │ │ orreq r7, r6, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676229,15 +1676229,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6714a4 <__cxa_atexit@plt+0x664f28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #8 │ │ │ │ + cmneq r3, #72 @ 0x48 │ │ │ │ @ instruction: 0x03af4a88 │ │ │ │ @ instruction: 0x03af5154 │ │ │ │ orreq r7, r6, #188 @ 0xbc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676338,15 +1676338,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671658 <__cxa_atexit@plt+0x6650dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1648 @ 0x670 │ │ │ │ + cmneq r3, #2672 @ 0xa70 │ │ │ │ @ instruction: 0x03af48d4 │ │ │ │ @ instruction: 0x03af4fa0 │ │ │ │ orreq r6, r6, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676358,15 +1676358,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6716a8 <__cxa_atexit@plt+0x66512c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #480 @ 0x1e0 │ │ │ │ + cmneq r3, #1504 @ 0x5e0 │ │ │ │ @ instruction: 0x03af4884 │ │ │ │ @ instruction: 0x03af4f50 │ │ │ │ orreq r6, r6, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676378,15 +1676378,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6716f8 <__cxa_atexit@plt+0x66517c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #13888 @ 0x3640 │ │ │ │ + cmneq r3, #400 @ 0x190 │ │ │ │ @ instruction: 0x03af4834 │ │ │ │ @ instruction: 0x03af4f00 │ │ │ │ orreq r6, r6, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676398,15 +1676398,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671748 <__cxa_atexit@plt+0x6651cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #9280 @ 0x2440 │ │ │ │ + cmneq r3, #13376 @ 0x3440 │ │ │ │ @ instruction: 0x03af47e4 │ │ │ │ @ instruction: 0x03af4eb0 │ │ │ │ orreq r6, r6, #0, 28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676418,15 +1676418,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671798 <__cxa_atexit@plt+0x66521c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #4416 @ 0x1140 │ │ │ │ + cmneq r3, #8512 @ 0x2140 │ │ │ │ @ instruction: 0x03af4794 │ │ │ │ @ instruction: 0x03af4e60 │ │ │ │ orreq r6, r6, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676438,15 +1676438,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6717e8 <__cxa_atexit@plt+0x66526c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #65280 @ 0xff00 │ │ │ │ + cmneq r3, #4032 @ 0xfc0 │ │ │ │ @ instruction: 0x03af4744 │ │ │ │ @ instruction: 0x03af4e10 │ │ │ │ orreq r6, r6, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676458,15 +1676458,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671838 <__cxa_atexit@plt+0x6652bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #180, 24 @ 0xb400 │ │ │ │ + cmneq r3, #244, 24 @ 0xf400 │ │ │ │ @ instruction: 0x03af46f4 │ │ │ │ @ instruction: 0x03af4dc0 │ │ │ │ orreq r6, r6, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676478,15 +1676478,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671888 <__cxa_atexit@plt+0x66530c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #27392 @ 0x6b00 │ │ │ │ + cmneq r3, #43776 @ 0xab00 │ │ │ │ @ instruction: 0x03af46a4 │ │ │ │ @ instruction: 0x03af4d70 │ │ │ │ orreq r6, r6, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676525,15 +1676525,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671944 <__cxa_atexit@plt+0x6653c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #184, 22 @ 0x2e000 │ │ │ │ + cmneq r3, #248, 22 @ 0x3e000 │ │ │ │ @ instruction: 0x03af45e8 │ │ │ │ @ instruction: 0x03af4cb4 │ │ │ │ orreq r6, r6, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676634,15 +1676634,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671af8 <__cxa_atexit@plt+0x66557c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #53248 @ 0xd000 │ │ │ │ + cmneq r3, #315392 @ 0x4d000 │ │ │ │ @ instruction: 0x03af4434 │ │ │ │ @ instruction: 0x03af4b00 │ │ │ │ orreq r6, r6, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676654,15 +1676654,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671b48 <__cxa_atexit@plt+0x6655cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #3244032 @ 0x318000 │ │ │ │ + cmneq r3, #24576 @ 0x6000 │ │ │ │ @ instruction: 0x03af43e4 │ │ │ │ @ instruction: 0x03af4ab0 │ │ │ │ orreq r6, r6, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676674,15 +1676674,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671b98 <__cxa_atexit@plt+0x66561c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1998848 @ 0x1e8000 │ │ │ │ + cmneq r3, #3047424 @ 0x2e8000 │ │ │ │ @ instruction: 0x03af4394 │ │ │ │ @ instruction: 0x03af4a60 │ │ │ │ orreq r6, r6, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676694,15 +1676694,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671be8 <__cxa_atexit@plt+0x66566c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #819200 @ 0xc8000 │ │ │ │ + cmneq r3, #1867776 @ 0x1c8000 │ │ │ │ @ instruction: 0x03af4344 │ │ │ │ @ instruction: 0x03af4a10 │ │ │ │ orreq r6, r6, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676714,15 +1676714,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671c38 <__cxa_atexit@plt+0x6656bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #15532032 @ 0xed0000 │ │ │ │ + cmneq r3, #737280 @ 0xb4000 │ │ │ │ @ instruction: 0x03af42f4 │ │ │ │ @ instruction: 0x03af49c0 │ │ │ │ orreq r6, r6, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676734,15 +1676734,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671c88 <__cxa_atexit@plt+0x66570c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #10813440 @ 0xa50000 │ │ │ │ + cmneq r3, #15007744 @ 0xe50000 │ │ │ │ @ instruction: 0x03af42a4 │ │ │ │ @ instruction: 0x03af4970 │ │ │ │ orreq r6, r6, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676754,15 +1676754,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671cd8 <__cxa_atexit@plt+0x66575c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #6356992 @ 0x610000 │ │ │ │ + cmneq r3, #10551296 @ 0xa10000 │ │ │ │ @ instruction: 0x03af4254 │ │ │ │ @ instruction: 0x03af4920 │ │ │ │ orreq r6, r6, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676774,15 +1676774,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671d28 <__cxa_atexit@plt+0x6657ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1966080 @ 0x1e0000 │ │ │ │ + cmneq r3, #6160384 @ 0x5e0000 │ │ │ │ @ instruction: 0x03af4204 │ │ │ │ @ instruction: 0x03af48d0 │ │ │ │ orreq r6, r6, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676794,15 +1676794,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671d78 <__cxa_atexit@plt+0x6657fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #56360960 @ 0x35c0000 │ │ │ │ + cmneq r3, #1507328 @ 0x170000 │ │ │ │ @ instruction: 0x03af41b4 │ │ │ │ @ instruction: 0x03af4880 │ │ │ │ orreq r6, r6, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676814,15 +1676814,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671dc8 <__cxa_atexit@plt+0x66584c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #38273024 @ 0x2480000 │ │ │ │ + cmneq r3, #55050240 @ 0x3480000 │ │ │ │ @ instruction: 0x03af4164 │ │ │ │ @ instruction: 0x03af4830 │ │ │ │ orreq r6, r6, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676834,15 +1676834,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671e18 <__cxa_atexit@plt+0x66589c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #19660800 @ 0x12c0000 │ │ │ │ + cmneq r3, #36438016 @ 0x22c0000 │ │ │ │ @ instruction: 0x03af4114 │ │ │ │ @ instruction: 0x03af47e0 │ │ │ │ orreq r6, r6, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676854,15 +1676854,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671e68 <__cxa_atexit@plt+0x6658ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #262144 @ 0x40000 │ │ │ │ + cmneq r3, #17039360 @ 0x1040000 │ │ │ │ @ instruction: 0x03af40c4 │ │ │ │ @ instruction: 0x03af4790 │ │ │ │ orreq r6, r6, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676874,15 +1676874,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671eb8 <__cxa_atexit@plt+0x66593c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #191889408 @ 0xb700000 │ │ │ │ + cmneq r3, #258998272 @ 0xf700000 │ │ │ │ @ instruction: 0x03af4074 │ │ │ │ @ instruction: 0x03af4740 │ │ │ │ orreq r6, r6, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676894,15 +1676894,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671f08 <__cxa_atexit@plt+0x66598c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #116391936 @ 0x6f00000 │ │ │ │ + cmneq r3, #183500800 @ 0xaf00000 │ │ │ │ @ instruction: 0x03af4024 │ │ │ │ @ instruction: 0x03af46f0 │ │ │ │ orreq r6, r6, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676914,15 +1676914,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671f58 <__cxa_atexit@plt+0x6659dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #40, 12 @ 0x2800000 │ │ │ │ + cmneq r3, #104, 12 @ 0x6800000 │ │ │ │ @ instruction: 0x03af3fd4 │ │ │ │ @ instruction: 0x03af46a0 │ │ │ │ orreq r6, r6, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676934,15 +1676934,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671fa8 <__cxa_atexit@plt+0x665a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #224, 10 @ 0x38000000 │ │ │ │ + cmneq r3, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0x03af3f84 │ │ │ │ @ instruction: 0x03af4650 │ │ │ │ orreq r6, r6, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676954,15 +1676954,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 671ff8 <__cxa_atexit@plt+0x665a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #650117120 @ 0x26c00000 │ │ │ │ + cmneq r3, #918552576 @ 0x36c00000 │ │ │ │ @ instruction: 0x03af3f34 │ │ │ │ @ instruction: 0x03af4600 │ │ │ │ orreq r6, r6, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676974,15 +1676974,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672048 <__cxa_atexit@plt+0x665acc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #364904448 @ 0x15c00000 │ │ │ │ + cmneq r3, #633339904 @ 0x25c00000 │ │ │ │ @ instruction: 0x03af3ee4 │ │ │ │ @ instruction: 0x03af45b0 │ │ │ │ orreq r6, r6, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1676994,15 +1676994,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672098 <__cxa_atexit@plt+0x665b1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #54525952 @ 0x3400000 │ │ │ │ + cmneq r3, #322961408 @ 0x13400000 │ │ │ │ @ instruction: 0x03af3e94 │ │ │ │ @ instruction: 0x03af4560 │ │ │ │ orreq r6, r6, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677014,15 +1677014,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6720e8 <__cxa_atexit@plt+0x665b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #196, 8 @ 0xc4000000 │ │ │ │ + cmneq r3, #4, 10 @ 0x1000000 │ │ │ │ @ instruction: 0x03af3e44 │ │ │ │ @ instruction: 0x03af4510 │ │ │ │ orreq r6, r6, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677034,15 +1677034,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672138 <__cxa_atexit@plt+0x665bbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #124, 8 @ 0x7c000000 │ │ │ │ + cmneq r3, #188, 8 @ 0xbc000000 │ │ │ │ @ instruction: 0x03af3df4 │ │ │ │ @ instruction: 0x03af44c0 │ │ │ │ orreq r6, r6, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677054,15 +1677054,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672188 <__cxa_atexit@plt+0x665c0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #905969664 @ 0x36000000 │ │ │ │ + cmneq r3, #1979711488 @ 0x76000000 │ │ │ │ @ instruction: 0x03af3da4 │ │ │ │ @ instruction: 0x03af4470 │ │ │ │ orreq r6, r6, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677074,15 +1677074,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6721d8 <__cxa_atexit@plt+0x665c5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #240, 6 @ 0xc0000003 │ │ │ │ + cmneq r3, #48, 8 @ 0x30000000 │ │ │ │ @ instruction: 0x03af3d54 │ │ │ │ @ instruction: 0x03af4420 │ │ │ │ orreq r6, r6, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677094,15 +1677094,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672228 <__cxa_atexit@plt+0x665cac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-1543503870 @ 0xa4000002 │ │ │ │ + cmneq r3, #-1543503869 @ 0xa4000003 │ │ │ │ @ instruction: 0x03af3d04 │ │ │ │ @ instruction: 0x03af43d0 │ │ │ │ orreq r6, r6, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677114,15 +1677114,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672278 <__cxa_atexit@plt+0x665cfc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-1946157055 @ 0x8c000001 │ │ │ │ + cmneq r3, #-1946157054 @ 0x8c000002 │ │ │ │ @ instruction: 0x03af3cb4 │ │ │ │ @ instruction: 0x03af4380 │ │ │ │ orreq r6, r6, #208, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677134,15 +1677134,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6722c8 <__cxa_atexit@plt+0x665d4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1677721600 @ 0x64000000 │ │ │ │ + cmneq r3, #1677721601 @ 0x64000001 │ │ │ │ @ instruction: 0x03af3c64 │ │ │ │ @ instruction: 0x03af4330 │ │ │ │ orreq r6, r6, #128, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677154,15 +1677154,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672318 <__cxa_atexit@plt+0x665d9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #805306381 @ 0x3000000d │ │ │ │ + cmneq r3, #1275068416 @ 0x4c000000 │ │ │ │ @ instruction: 0x03af3c14 │ │ │ │ @ instruction: 0x03af42e0 │ │ │ │ orreq r6, r6, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677174,15 +1677174,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672368 <__cxa_atexit@plt+0x665dec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-1879048184 @ 0x90000008 │ │ │ │ + cmneq r3, #-1879048180 @ 0x9000000c │ │ │ │ @ instruction: 0x03af3bc4 │ │ │ │ @ instruction: 0x03af4290 │ │ │ │ orreq r6, r6, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677194,15 +1677194,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6723b8 <__cxa_atexit@plt+0x665e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #536870916 @ 0x20000004 │ │ │ │ + cmneq r3, #536870920 @ 0x20000008 │ │ │ │ @ instruction: 0x03af3b74 │ │ │ │ @ instruction: 0x03af4240 │ │ │ │ orreq r6, r6, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677214,15 +1677214,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672408 <__cxa_atexit@plt+0x665e8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #252, 2 @ 0x3f │ │ │ │ + cmneq r3, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0x03af3b24 │ │ │ │ @ instruction: 0x03af41f0 │ │ │ │ orreq r6, r6, #64, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677234,15 +1677234,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672458 <__cxa_atexit@plt+0x665edc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-2147483603 @ 0x8000002d │ │ │ │ + cmneq r3, #-2147483587 @ 0x8000003d │ │ │ │ @ instruction: 0x03af3ad4 │ │ │ │ @ instruction: 0x03af41a0 │ │ │ │ orreq r6, r6, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677254,15 +1677254,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6724a8 <__cxa_atexit@plt+0x665f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-2147483620 @ 0x8000001c │ │ │ │ + cmneq r3, #-2147483604 @ 0x8000002c │ │ │ │ @ instruction: 0x03af3a84 │ │ │ │ @ instruction: 0x03af4150 │ │ │ │ orreq r6, r6, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677274,15 +1677274,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6724f8 <__cxa_atexit@plt+0x665f7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1073741834 @ 0x4000000a │ │ │ │ + cmneq r3, #1073741850 @ 0x4000001a │ │ │ │ @ instruction: 0x03af3a34 │ │ │ │ @ instruction: 0x03af4100 │ │ │ │ orreq r6, r6, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677294,15 +1677294,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672548 <__cxa_atexit@plt+0x665fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #227 @ 0xe3 │ │ │ │ + cmneq r3, #-1073741816 @ 0xc0000008 │ │ │ │ @ instruction: 0x03af39e4 │ │ │ │ @ instruction: 0x03af40b0 │ │ │ │ orreq r6, r6, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677314,15 +1677314,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672598 <__cxa_atexit@plt+0x66601c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #158 @ 0x9e │ │ │ │ + cmneq r3, #222 @ 0xde │ │ │ │ @ instruction: 0x03af3994 │ │ │ │ @ instruction: 0x03af4060 │ │ │ │ orreq r5, r6, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677334,15 +1677334,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6725e8 <__cxa_atexit@plt+0x66606c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #84 @ 0x54 │ │ │ │ + cmneq r3, #148 @ 0x94 │ │ │ │ @ instruction: 0x03af3944 │ │ │ │ @ instruction: 0x03af4010 │ │ │ │ orreq r5, r6, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677354,15 +1677354,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672638 <__cxa_atexit@plt+0x6660bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #12 │ │ │ │ + cmneq r3, #76 @ 0x4c │ │ │ │ @ instruction: 0x03af38f4 │ │ │ │ @ instruction: 0x03af3fc0 │ │ │ │ orreq r5, r6, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677374,15 +1677374,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672688 <__cxa_atexit@plt+0x66610c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #780 @ 0x30c │ │ │ │ + cmneq r3, #3 │ │ │ │ @ instruction: 0x03af38a4 │ │ │ │ @ instruction: 0x03af3f70 │ │ │ │ orreq r5, r6, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677394,15 +1677394,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6726d8 <__cxa_atexit@plt+0x66615c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #492 @ 0x1ec │ │ │ │ + cmneq r3, #748 @ 0x2ec │ │ │ │ @ instruction: 0x03af3854 │ │ │ │ @ instruction: 0x03af3f20 │ │ │ │ orreq r5, r6, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677414,15 +1677414,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672728 <__cxa_atexit@plt+0x6661ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #51, 30 @ 0xcc │ │ │ │ + cmneq r3, #460 @ 0x1cc │ │ │ │ @ instruction: 0x03af3804 │ │ │ │ @ instruction: 0x03af3ed0 │ │ │ │ orreq r5, r6, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677434,15 +1677434,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672778 <__cxa_atexit@plt+0x6661fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #3760 @ 0xeb0 │ │ │ │ + cmneq r3, #43, 30 @ 0xac │ │ │ │ @ instruction: 0x03af37b4 │ │ │ │ @ instruction: 0x03af3e80 │ │ │ │ orreq r5, r6, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677454,15 +1677454,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6727c8 <__cxa_atexit@plt+0x66624c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #164, 28 @ 0xa40 │ │ │ │ + cmneq r3, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0x03af3764 │ │ │ │ @ instruction: 0x03af3e30 │ │ │ │ orreq r5, r6, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677474,15 +1677474,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672818 <__cxa_atexit@plt+0x66629c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1488 @ 0x5d0 │ │ │ │ + cmneq r3, #2512 @ 0x9d0 │ │ │ │ @ instruction: 0x03af3714 │ │ │ │ @ instruction: 0x03af3de0 │ │ │ │ orreq r5, r6, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677494,15 +1677494,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672868 <__cxa_atexit@plt+0x6662ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #416 @ 0x1a0 │ │ │ │ + cmneq r3, #1440 @ 0x5a0 │ │ │ │ @ instruction: 0x03af36c4 │ │ │ │ @ instruction: 0x03af3d90 │ │ │ │ orreq r5, r6, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677514,15 +1677514,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6728b8 <__cxa_atexit@plt+0x66633c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #13632 @ 0x3540 │ │ │ │ + cmneq r3, #336 @ 0x150 │ │ │ │ @ instruction: 0x03af3674 │ │ │ │ @ instruction: 0x03af3d40 │ │ │ │ orreq r5, r6, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677534,15 +1677534,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672908 <__cxa_atexit@plt+0x66638c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #9088 @ 0x2380 │ │ │ │ + cmneq r3, #13184 @ 0x3380 │ │ │ │ @ instruction: 0x03af3624 │ │ │ │ @ instruction: 0x03af3cf0 │ │ │ │ orreq r5, r6, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677554,15 +1677554,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672958 <__cxa_atexit@plt+0x6663dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #4736 @ 0x1280 │ │ │ │ + cmneq r3, #8832 @ 0x2280 │ │ │ │ @ instruction: 0x03af35d4 │ │ │ │ @ instruction: 0x03af3ca0 │ │ │ │ orreq r5, r6, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677574,15 +1677574,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6729a8 <__cxa_atexit@plt+0x66642c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1, 26 @ 0x40 │ │ │ │ + cmneq r3, #4160 @ 0x1040 │ │ │ │ @ instruction: 0x03af3584 │ │ │ │ @ instruction: 0x03af3c50 │ │ │ │ orreq r5, r6, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677594,15 +1677594,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6729f8 <__cxa_atexit@plt+0x66647c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #188, 24 @ 0xbc00 │ │ │ │ + cmneq r3, #252, 24 @ 0xfc00 │ │ │ │ @ instruction: 0x03af3534 │ │ │ │ @ instruction: 0x03af3c00 │ │ │ │ orreq r5, r6, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677614,15 +1677614,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672a48 <__cxa_atexit@plt+0x6664cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #30208 @ 0x7600 │ │ │ │ + cmneq r3, #46592 @ 0xb600 │ │ │ │ @ instruction: 0x03af34e4 │ │ │ │ @ instruction: 0x03af3bb0 │ │ │ │ orreq r5, r6, #0, 22 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677634,15 +1677634,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672a98 <__cxa_atexit@plt+0x66651c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #11776 @ 0x2e00 │ │ │ │ + cmneq r3, #28160 @ 0x6e00 │ │ │ │ @ instruction: 0x03af3494 │ │ │ │ @ instruction: 0x03af3b60 │ │ │ │ orreq r5, r6, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677654,15 +1677654,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672ae8 <__cxa_atexit@plt+0x66656c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #232, 22 @ 0x3a000 │ │ │ │ + cmneq r3, #40, 24 @ 0x2800 │ │ │ │ @ instruction: 0x03af3444 │ │ │ │ @ instruction: 0x03af3b10 │ │ │ │ orreq r5, r6, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677674,15 +1677674,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672b38 <__cxa_atexit@plt+0x6665bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #169984 @ 0x29800 │ │ │ │ + cmneq r3, #235520 @ 0x39800 │ │ │ │ @ instruction: 0x03af33f4 │ │ │ │ @ instruction: 0x03af3ac0 │ │ │ │ orreq r5, r6, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677694,15 +1677694,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672b88 <__cxa_atexit@plt+0x66660c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #105472 @ 0x19c00 │ │ │ │ + cmneq r3, #171008 @ 0x29c00 │ │ │ │ @ instruction: 0x03af33a4 │ │ │ │ @ instruction: 0x03af3a70 │ │ │ │ orreq r5, r6, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677714,15 +1677714,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672bd8 <__cxa_atexit@plt+0x66665c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #34816 @ 0x8800 │ │ │ │ + cmneq r3, #100352 @ 0x18800 │ │ │ │ @ instruction: 0x03af3354 │ │ │ │ @ instruction: 0x03af3a20 │ │ │ │ orreq r5, r6, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677734,15 +1677734,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672c28 <__cxa_atexit@plt+0x6666ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #897024 @ 0xdb000 │ │ │ │ + cmneq r3, #27648 @ 0x6c00 │ │ │ │ @ instruction: 0x03af3304 │ │ │ │ @ instruction: 0x03af39d0 │ │ │ │ orreq r5, r6, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677754,15 +1677754,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672c78 <__cxa_atexit@plt+0x6666fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #152, 20 @ 0x98000 │ │ │ │ + cmneq r3, #216, 20 @ 0xd8000 │ │ │ │ @ instruction: 0x03af32b4 │ │ │ │ @ instruction: 0x03af3980 │ │ │ │ orreq r5, r6, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677774,15 +1677774,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672cc8 <__cxa_atexit@plt+0x66674c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #335872 @ 0x52000 │ │ │ │ + cmneq r3, #598016 @ 0x92000 │ │ │ │ @ instruction: 0x03af3264 │ │ │ │ @ instruction: 0x03af3930 │ │ │ │ orreq r5, r6, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677794,15 +1677794,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672d18 <__cxa_atexit@plt+0x66679c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #36864 @ 0x9000 │ │ │ │ + cmneq r3, #299008 @ 0x49000 │ │ │ │ @ instruction: 0x03af3214 │ │ │ │ @ instruction: 0x03af38e0 │ │ │ │ orreq r5, r6, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677814,15 +1677814,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672d68 <__cxa_atexit@plt+0x6667ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #3129344 @ 0x2fc000 │ │ │ │ + cmneq r3, #4177920 @ 0x3fc000 │ │ │ │ @ instruction: 0x03af31c4 │ │ │ │ @ instruction: 0x03af3890 │ │ │ │ orreq r5, r6, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677834,15 +1677834,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672db8 <__cxa_atexit@plt+0x66683c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #2048000 @ 0x1f4000 │ │ │ │ + cmneq r3, #3096576 @ 0x2f4000 │ │ │ │ @ instruction: 0x03af3174 │ │ │ │ @ instruction: 0x03af3840 │ │ │ │ orreq r5, r6, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1677854,15 +1677854,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 672e08 <__cxa_atexit@plt+0x66688c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #868352 @ 0xd4000 │ │ │ │ + cmneq r3, #1916928 @ 0x1d4000 │ │ │ │ @ instruction: 0x03af3124 │ │ │ │ @ instruction: 0x03af37f0 │ │ │ │ orreq r5, r6, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -1679439,15 +1679439,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6746cc <__cxa_atexit@plt+0x668150> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #117 @ 0x75 │ │ │ │ + cmneq r3, #181 @ 0xb5 │ │ │ │ @ instruction: 0x03af1860 │ │ │ │ @ instruction: 0x03af1f2c │ │ │ │ orreq r4, r6, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1679682,15 +1679682,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 674a98 <__cxa_atexit@plt+0x66851c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #50432 @ 0xc500 │ │ │ │ + cmneq r3, #320 @ 0x140 │ │ │ │ @ instruction: 0x03af1494 │ │ │ │ @ instruction: 0x03af1b60 │ │ │ │ orreq r4, r6, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1679771,15 +1679771,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 674bfc <__cxa_atexit@plt+0x668680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #100, 22 @ 0x19000 │ │ │ │ + cmneq r3, #164, 22 @ 0x29000 │ │ │ │ @ instruction: 0x03af1330 │ │ │ │ @ instruction: 0x03af19fc │ │ │ │ orreq r4, r6, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1680407,15 +1680407,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6755ec <__cxa_atexit@plt+0x669070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-1073741795 @ 0xc000001d │ │ │ │ + cmneq r3, #-1073741779 @ 0xc000002d │ │ │ │ @ instruction: 0x03af0940 │ │ │ │ @ instruction: 0x03af100c │ │ │ │ orreq r3, r6, #200, 30 @ 0x320 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -1680761,15 +1680761,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 675b74 <__cxa_atexit@plt+0x6695f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #2304 @ 0x900 │ │ │ │ + cmneq r3, #18688 @ 0x4900 │ │ │ │ @ instruction: 0x03af03b8 │ │ │ │ @ instruction: 0x03af0a84 │ │ │ │ orreq r2, r6, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1680781,15 +1680781,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 675bc4 <__cxa_atexit@plt+0x669648> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #191488 @ 0x2ec00 │ │ │ │ + cmneq r3, #257024 @ 0x3ec00 │ │ │ │ @ instruction: 0x03af0368 │ │ │ │ @ instruction: 0x03af0a34 │ │ │ │ orreq r3, r6, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1680830,15 +1680830,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 675c88 <__cxa_atexit@plt+0x66970c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1019904 @ 0xf9000 │ │ │ │ + cmneq r3, #58368 @ 0xe400 │ │ │ │ @ instruction: 0x03af02a4 │ │ │ │ @ instruction: 0x03af0970 │ │ │ │ orreq r3, r6, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1680879,15 +1680879,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 675d4c <__cxa_atexit@plt+0x6697d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #225280 @ 0x37000 │ │ │ │ + cmneq r3, #487424 @ 0x77000 │ │ │ │ @ instruction: 0x03af01e0 │ │ │ │ @ instruction: 0x03af08ac │ │ │ │ orreq r2, r6, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1680899,15 +1680899,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 675d9c <__cxa_atexit@plt+0x669820> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #3817472 @ 0x3a4000 │ │ │ │ + cmneq r3, #167936 @ 0x29000 │ │ │ │ @ instruction: 0x03af0190 │ │ │ │ @ instruction: 0x03af085c │ │ │ │ orreq r2, r6, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1680919,15 +1680919,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 675dec <__cxa_atexit@plt+0x669870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #156, 18 @ 0x270000 │ │ │ │ + cmneq r3, #220, 18 @ 0x370000 │ │ │ │ @ instruction: 0x03af0140 │ │ │ │ @ instruction: 0x03af080c │ │ │ │ orreq r2, r6, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1680939,15 +1680939,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 675e3c <__cxa_atexit@plt+0x6698c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1277952 @ 0x138000 │ │ │ │ + cmneq r3, #2326528 @ 0x238000 │ │ │ │ @ instruction: 0x03af00f0 │ │ │ │ @ instruction: 0x03af07bc │ │ │ │ orreq r2, r6, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1680959,15 +1680959,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 675e8c <__cxa_atexit@plt+0x669910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #16384 @ 0x4000 │ │ │ │ + cmneq r3, #1064960 @ 0x104000 │ │ │ │ @ instruction: 0x03af00a0 │ │ │ │ @ instruction: 0x03af076c │ │ │ │ orreq r3, r6, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681008,15 +1681008,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 675f50 <__cxa_atexit@plt+0x6699d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #64, 16 @ 0x400000 │ │ │ │ + cmneq r3, #128, 16 @ 0x800000 │ │ │ │ @ instruction: 0x03aeffdc │ │ │ │ @ instruction: 0x03af06a8 │ │ │ │ orreq r3, r6, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681057,15 +1681057,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 676014 <__cxa_atexit@plt+0x669a98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #131072 @ 0x20000 │ │ │ │ + cmneq r3, #4325376 @ 0x420000 │ │ │ │ @ instruction: 0x03aeff18 │ │ │ │ @ instruction: 0x03af05e4 │ │ │ │ orreq r2, r6, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681077,15 +1681077,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 676064 <__cxa_atexit@plt+0x669ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #49807360 @ 0x2f80000 │ │ │ │ + cmneq r3, #66584576 @ 0x3f80000 │ │ │ │ @ instruction: 0x03aefec8 │ │ │ │ @ instruction: 0x03af0594 │ │ │ │ orreq r3, r6, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681126,15 +1681126,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 676128 <__cxa_atexit@plt+0x669bac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq r3, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0x03aefe04 │ │ │ │ @ instruction: 0x03af04d0 │ │ │ │ orreq r3, r6, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681212,15 +1681212,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 676280 <__cxa_atexit@plt+0x669d04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #696254464 @ 0x29800000 │ │ │ │ + cmneq r3, #964689920 @ 0x39800000 │ │ │ │ @ instruction: 0x03aefcac │ │ │ │ @ instruction: 0x03af0378 │ │ │ │ orreq r2, r6, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681232,15 +1681232,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6762d0 <__cxa_atexit@plt+0x669d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #494927872 @ 0x1d800000 │ │ │ │ + cmneq r3, #763363328 @ 0x2d800000 │ │ │ │ @ instruction: 0x03aefc5c │ │ │ │ @ instruction: 0x03af0328 │ │ │ │ orreq r2, r6, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681271,16 +1681271,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [pc, #20] @ 67636c <__cxa_atexit@plt+0x669df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, #2 │ │ │ │ moveq r8, r3 │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ - cmneq r3, #-16777216 @ 0xff000000 │ │ │ │ - cmneq r3, #-301989888 @ 0xee000000 │ │ │ │ + cmneq r3, #264241152 @ 0xfc00000 │ │ │ │ + cmneq r3, #192937984 @ 0xb800000 │ │ │ │ @ instruction: 0x03af028c │ │ │ │ orreq r2, r6, #220, 2 @ 0x37 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6763ac <__cxa_atexit@plt+0x669e30> │ │ │ │ @@ -1681291,15 +1681291,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6763bc <__cxa_atexit@plt+0x669e40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-1241513984 @ 0xb6000000 │ │ │ │ + cmneq r3, #-167772160 @ 0xf6000000 │ │ │ │ @ instruction: 0x03aefb70 │ │ │ │ @ instruction: 0x03af023c │ │ │ │ orreq r2, r6, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681311,15 +1681311,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67640c <__cxa_atexit@plt+0x669e90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1795162112 @ 0x6b000000 │ │ │ │ + cmneq r3, #-1426063360 @ 0xab000000 │ │ │ │ @ instruction: 0x03aefb20 │ │ │ │ @ instruction: 0x03af01ec │ │ │ │ orreq r2, r6, #60, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681331,15 +1681331,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67645c <__cxa_atexit@plt+0x669ee0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #704643072 @ 0x2a000000 │ │ │ │ + cmneq r3, #1778384896 @ 0x6a000000 │ │ │ │ @ instruction: 0x03aefad0 │ │ │ │ @ instruction: 0x03af019c │ │ │ │ orreq r2, r6, #236 @ 0xec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681370,16 +1681370,16 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r7, [pc, #20] @ 6764f8 <__cxa_atexit@plt+0x669f7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ cmp r2, #2 │ │ │ │ moveq r8, r3 │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ - cmneq r3, #-1409286142 @ 0xac000002 │ │ │ │ - cmneq r3, #1744830466 @ 0x68000002 │ │ │ │ + cmneq r3, #-1409286141 @ 0xac000003 │ │ │ │ + cmneq r3, #1744830467 @ 0x68000003 │ │ │ │ @ instruction: 0x03af0100 │ │ │ │ orreq r2, r6, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 676538 <__cxa_atexit@plt+0x669fbc> │ │ │ │ @@ -1681390,15 +1681390,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 676548 <__cxa_atexit@plt+0x669fcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-2013265919 @ 0x88000001 │ │ │ │ + cmneq r3, #-2013265918 @ 0x88000002 │ │ │ │ @ instruction: 0x03aef9e4 │ │ │ │ @ instruction: 0x03af00b0 │ │ │ │ orreq r2, r6, #0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1681410,15 +1681410,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 676598 <__cxa_atexit@plt+0x66a01c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-67108863 @ 0xfc000001 │ │ │ │ + cmneq r3, #-67108862 @ 0xfc000002 │ │ │ │ @ instruction: 0x03aef994 │ │ │ │ @ instruction: 0x03af0060 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -1681523,15 +1681523,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67675c <__cxa_atexit@plt+0x66a1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #192, 2 @ 0x30 │ │ │ │ + cmneq r3, #0, 4 │ │ │ │ @ instruction: 0x03aef7d0 │ │ │ │ @ instruction: 0x03aefe9c │ │ │ │ orreq r2, r6, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ @@ -1682398,161 +1682398,161 @@ │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ andeq r0, r0, ip, asr #14 │ │ │ │ andeq r0, r0, r0, lsl r8 │ │ │ │ andeq r0, r0, r8, lsr #23 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - cmneq r3, #2080374785 @ 0x7c000001 │ │ │ │ + cmneq r3, #2080374786 @ 0x7c000002 │ │ │ │ @ instruction: 0x03aef184 │ │ │ │ - cmneq r3, #1409286144 @ 0x54000000 │ │ │ │ - cmneq r3, #2342912 @ 0x23c000 │ │ │ │ - cmneq r3, #6656 @ 0x1a00 │ │ │ │ - cmneq r3, #209920 @ 0x33400 │ │ │ │ - cmneq r3, #130023424 @ 0x7c00000 │ │ │ │ - cmneq r3, #1261568 @ 0x134000 │ │ │ │ - cmneq r3, #-1946157054 @ 0x8c000002 │ │ │ │ - cmneq r3, #335544321 @ 0x14000001 │ │ │ │ - cmneq r3, #32512 @ 0x7f00 │ │ │ │ - cmneq r3, #39168 @ 0x9900 │ │ │ │ - cmneq r3, #84, 18 @ 0x150000 │ │ │ │ - cmneq r3, #15400960 @ 0xeb0000 │ │ │ │ - cmneq r3, #84934656 @ 0x5100000 │ │ │ │ - cmneq r3, #9371648 @ 0x8f0000 │ │ │ │ - cmneq r3, #101711872 @ 0x6100000 │ │ │ │ - cmneq r3, #62652416 @ 0x3bc0000 │ │ │ │ - cmneq r3, #125829120 @ 0x7800000 │ │ │ │ - cmneq r3, #160, 24 @ 0xa000 │ │ │ │ + cmneq r3, #1409286145 @ 0x54000001 │ │ │ │ + cmneq r3, #3391488 @ 0x33c000 │ │ │ │ + cmneq r3, #23040 @ 0x5a00 │ │ │ │ + cmneq r3, #3328 @ 0xd00 │ │ │ │ + cmneq r3, #398458880 @ 0x17c00000 │ │ │ │ + cmneq r3, #2310144 @ 0x234000 │ │ │ │ + cmneq r3, #-1946157053 @ 0x8c000003 │ │ │ │ + cmneq r3, #335544322 @ 0x14000002 │ │ │ │ + cmneq r3, #48896 @ 0xbf00 │ │ │ │ + cmneq r3, #55552 @ 0xd900 │ │ │ │ + cmneq r3, #148, 18 @ 0x250000 │ │ │ │ + cmneq r3, #704512 @ 0xac000 │ │ │ │ + cmneq r3, #152043520 @ 0x9100000 │ │ │ │ + cmneq r3, #13565952 @ 0xcf0000 │ │ │ │ + cmneq r3, #168820736 @ 0xa100000 │ │ │ │ + cmneq r3, #3080192 @ 0x2f0000 │ │ │ │ + cmneq r3, #394264576 @ 0x17800000 │ │ │ │ + cmneq r3, #224, 24 @ 0xe000 │ │ │ │ + cmneq r3, #31488 @ 0x7b00 │ │ │ │ + cmneq r3, #425984 @ 0x68000 │ │ │ │ + cmneq r3, #208, 22 @ 0x34000 │ │ │ │ + cmneq r3, #111149056 @ 0x6a00000 │ │ │ │ + cmneq r3, #84, 12 @ 0x5400000 │ │ │ │ + cmneq r3, #1556480 @ 0x17c000 │ │ │ │ + cmneq r3, #998244352 @ 0x3b800000 │ │ │ │ + cmneq r3, #128, 12 @ 0x8000000 │ │ │ │ + cmneq r3, #991232 @ 0xf2000 │ │ │ │ + cmneq r3, #192, 20 @ 0xc0000 │ │ │ │ + cmneq r3, #116391936 @ 0x6f00000 │ │ │ │ + cmneq r3, #725614592 @ 0x2b400000 │ │ │ │ + cmneq r3, #44800 @ 0xaf00 │ │ │ │ + cmneq r3, #33024 @ 0x8100 │ │ │ │ + cmneq r3, #216, 20 @ 0xd8000 │ │ │ │ + cmneq r3, #438272 @ 0x6b000 │ │ │ │ cmneq r3, #15104 @ 0x3b00 │ │ │ │ - cmneq r3, #14286848 @ 0xda0000 │ │ │ │ - cmneq r3, #144, 22 @ 0x24000 │ │ │ │ - cmneq r3, #44040192 @ 0x2a00000 │ │ │ │ - cmneq r3, #20, 12 @ 0x1400000 │ │ │ │ - cmneq r3, #507904 @ 0x7c000 │ │ │ │ - cmneq r3, #729808896 @ 0x2b800000 │ │ │ │ - cmneq r3, #64, 12 @ 0x4000000 │ │ │ │ - cmneq r3, #729088 @ 0xb2000 │ │ │ │ - cmneq r3, #128, 20 @ 0x80000 │ │ │ │ - cmneq r3, #49283072 @ 0x2f00000 │ │ │ │ - cmneq r3, #457179136 @ 0x1b400000 │ │ │ │ - cmneq r3, #28416 @ 0x6f00 │ │ │ │ - cmneq r3, #16640 @ 0x4100 │ │ │ │ - cmneq r3, #152, 20 @ 0x98000 │ │ │ │ - cmneq r3, #176128 @ 0x2b000 │ │ │ │ - cmneq r3, #257024 @ 0x3ec00 │ │ │ │ - cmneq r3, #130048 @ 0x1fc00 │ │ │ │ - cmneq r3, #-1979711488 @ 0x8a000000 │ │ │ │ - cmneq r3, #1962934272 @ 0x75000000 │ │ │ │ - cmneq r3, #252, 20 @ 0xfc000 │ │ │ │ - cmneq r3, #100, 8 @ 0x64000000 │ │ │ │ - cmneq r3, #16, 8 @ 0x10000000 │ │ │ │ - cmneq r3, #148, 6 @ 0x50000002 │ │ │ │ - cmneq r3, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq r3, #-872415230 @ 0xcc000002 │ │ │ │ + cmneq r3, #195584 @ 0x2fc00 │ │ │ │ + cmneq r3, #-905969664 @ 0xca000000 │ │ │ │ + cmneq r3, #-1258291200 @ 0xb5000000 │ │ │ │ + cmneq r3, #60, 22 @ 0xf000 │ │ │ │ + cmneq r3, #164, 8 @ 0xa4000000 │ │ │ │ + cmneq r3, #80, 8 @ 0x50000000 │ │ │ │ + cmneq r3, #212, 6 @ 0x50000003 │ │ │ │ + cmneq r3, #40, 16 @ 0x280000 │ │ │ │ + cmneq r3, #-872415229 @ 0xcc000003 │ │ │ │ @ instruction: 0x03aef3dc │ │ │ │ - cmneq r3, #721420288 @ 0x2b000000 │ │ │ │ + cmneq r3, #1795162112 @ 0x6b000000 │ │ │ │ @ instruction: 0xffffefa4 │ │ │ │ @ instruction: 0x03aef344 │ │ │ │ - cmneq r3, #74752 @ 0x12400 │ │ │ │ - cmneq r3, #327680 @ 0x50000 │ │ │ │ - cmneq r3, #14080 @ 0x3700 │ │ │ │ + cmneq r3, #140288 @ 0x22400 │ │ │ │ + cmneq r3, #4521984 @ 0x450000 │ │ │ │ + cmneq r3, #30464 @ 0x7700 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - cmneq r3, #16777216 @ 0x1000000 │ │ │ │ - cmneq r3, #68, 22 @ 0x11000 │ │ │ │ - cmneq r3, #96468992 @ 0x5c00000 │ │ │ │ - cmneq r3, #174063616 @ 0xa600000 │ │ │ │ - cmneq r3, #202375168 @ 0xc100000 │ │ │ │ - cmneq r3, #160, 24 @ 0xa000 │ │ │ │ - cmneq r3, #24064 @ 0x5e00 │ │ │ │ - cmneq r3, #100, 18 @ 0x190000 │ │ │ │ - cmneq r3, #1097728 @ 0x10c000 │ │ │ │ - cmneq r3, #843776 @ 0xce000 │ │ │ │ + cmneq r3, #1090519040 @ 0x41000000 │ │ │ │ + cmneq r3, #132, 22 @ 0x21000 │ │ │ │ + cmneq r3, #364904448 @ 0x15c00000 │ │ │ │ + cmneq r3, #241172480 @ 0xe600000 │ │ │ │ + cmneq r3, #262144 @ 0x40000 │ │ │ │ + cmneq r3, #224, 24 @ 0xe000 │ │ │ │ + cmneq r3, #40448 @ 0x9e00 │ │ │ │ + cmneq r3, #164, 18 @ 0x290000 │ │ │ │ + cmneq r3, #2146304 @ 0x20c000 │ │ │ │ + cmneq r3, #14336 @ 0x3800 │ │ │ │ @ instruction: 0xfffff688 │ │ │ │ - cmneq r3, #-1107296256 @ 0xbe000000 │ │ │ │ - cmneq r3, #173056 @ 0x2a400 │ │ │ │ - cmneq r3, #216, 14 @ 0x3600000 │ │ │ │ - cmneq r3, #116, 20 @ 0x74000 │ │ │ │ + cmneq r3, #-33554432 @ 0xfe000000 │ │ │ │ + cmneq r3, #238592 @ 0x3a400 │ │ │ │ + cmneq r3, #24, 16 @ 0x180000 │ │ │ │ + cmneq r3, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ @ instruction: 0xffffefc8 │ │ │ │ @ instruction: 0xfffff16c │ │ │ │ @ instruction: 0xfffff114 │ │ │ │ - cmneq r3, #1069547520 @ 0x3fc00000 │ │ │ │ + cmneq r3, #66060288 @ 0x3f00000 │ │ │ │ @ instruction: 0xfffff7a0 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ - cmneq r3, #14848 @ 0x3a00 │ │ │ │ - cmneq r3, #610304 @ 0x95000 │ │ │ │ - cmneq r3, #44, 10 @ 0xb000000 │ │ │ │ - cmneq r3, #104, 20 @ 0x68000 │ │ │ │ - cmneq r3, #128, 22 @ 0x20000 │ │ │ │ - cmneq r3, #4849664 @ 0x4a0000 │ │ │ │ - cmneq r3, #3063808 @ 0x2ec000 │ │ │ │ - cmneq r3, #753664 @ 0xb8000 │ │ │ │ + cmneq r3, #31232 @ 0x7a00 │ │ │ │ + cmneq r3, #872448 @ 0xd5000 │ │ │ │ + cmneq r3, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq r3, #168, 20 @ 0xa8000 │ │ │ │ + cmneq r3, #192, 22 @ 0x30000 │ │ │ │ + cmneq r3, #9043968 @ 0x8a0000 │ │ │ │ + cmneq r3, #4112384 @ 0x3ec000 │ │ │ │ + cmneq r3, #1802240 @ 0x1b8000 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmneq r3, #148, 16 @ 0x940000 │ │ │ │ - cmneq r3, #4145152 @ 0x3f4000 │ │ │ │ - cmneq r3, #18087936 @ 0x1140000 │ │ │ │ - cmneq r3, #561152 @ 0x89000 │ │ │ │ - cmneq r3, #120, 14 @ 0x1e00000 │ │ │ │ - cmneq r3, #140, 22 @ 0x23000 │ │ │ │ - cmneq r3, #220, 12 @ 0xdc00000 │ │ │ │ - cmneq r3, #14942208 @ 0xe40000 │ │ │ │ - cmneq r3, #227328 @ 0x37800 │ │ │ │ - cmneq r3, #252706816 @ 0xf100000 │ │ │ │ - cmneq r3, #56623104 @ 0x3600000 │ │ │ │ - cmneq r3, #54528 @ 0xd500 │ │ │ │ - cmneq r3, #172, 20 @ 0xac000 │ │ │ │ - cmneq r3, #17408 @ 0x4400 │ │ │ │ - cmneq r3, #248832 @ 0x3cc00 │ │ │ │ - cmneq r3, #8, 14 @ 0x200000 │ │ │ │ - cmneq r3, #152, 16 @ 0x980000 │ │ │ │ + cmneq r3, #212, 16 @ 0xd40000 │ │ │ │ + cmneq r3, #249856 @ 0x3d000 │ │ │ │ + cmneq r3, #34865152 @ 0x2140000 │ │ │ │ + cmneq r3, #823296 @ 0xc9000 │ │ │ │ + cmneq r3, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq r3, #204, 22 @ 0x33000 │ │ │ │ + cmneq r3, #28, 14 @ 0x700000 │ │ │ │ + cmneq r3, #31719424 @ 0x1e40000 │ │ │ │ + cmneq r3, #7680 @ 0x1e00 │ │ │ │ + cmneq r3, #12845056 @ 0xc40000 │ │ │ │ + cmneq r3, #123731968 @ 0x7600000 │ │ │ │ + cmneq r3, #1344 @ 0x540 │ │ │ │ + cmneq r3, #236, 20 @ 0xec000 │ │ │ │ cmneq r3, #82944 @ 0x14400 │ │ │ │ - cmneq r3, #228, 24 @ 0xe400 │ │ │ │ - cmneq r3, #240, 14 @ 0x3c00000 │ │ │ │ - cmneq r3, #1851392 @ 0x1c4000 │ │ │ │ - cmneq r3, #200, 20 @ 0xc8000 │ │ │ │ - cmneq r3, #2555904 @ 0x270000 │ │ │ │ - cmneq r3, #50593792 @ 0x3040000 │ │ │ │ - cmneq r3, #84, 24 @ 0x5400 │ │ │ │ - cmneq r3, #768 @ 0x300 │ │ │ │ - cmneq r3, #5632 @ 0x1600 │ │ │ │ - cmneq r3, #197632 @ 0x30400 │ │ │ │ - cmneq r3, #117760 @ 0x1cc00 │ │ │ │ - cmneq r3, #15597568 @ 0xee0000 │ │ │ │ + cmneq r3, #13056 @ 0x3300 │ │ │ │ + cmneq r3, #72, 14 @ 0x1200000 │ │ │ │ + cmneq r3, #216, 16 @ 0xd80000 │ │ │ │ + cmneq r3, #148480 @ 0x24400 │ │ │ │ + cmneq r3, #36, 26 @ 0x900 │ │ │ │ + cmneq r3, #48, 16 @ 0x300000 │ │ │ │ + cmneq r3, #2899968 @ 0x2c4000 │ │ │ │ + cmneq r3, #8, 22 @ 0x2000 │ │ │ │ + cmneq r3, #6750208 @ 0x670000 │ │ │ │ + cmneq r3, #65536 @ 0x10000 │ │ │ │ + cmneq r3, #148, 24 @ 0x9400 │ │ │ │ + cmneq r3, #17152 @ 0x4300 │ │ │ │ + cmneq r3, #22016 @ 0x5600 │ │ │ │ + cmneq r3, #256 @ 0x100 │ │ │ │ + cmneq r3, #183296 @ 0x2cc00 │ │ │ │ + cmneq r3, #753664 @ 0xb8000 │ │ │ │ + cmneq r3, #184320 @ 0x2d000 │ │ │ │ + cmneq r3, #1212416 @ 0x128000 │ │ │ │ + cmneq r3, #5111808 @ 0x4e0000 │ │ │ │ + cmneq r3, #6356992 @ 0x610000 │ │ │ │ + cmneq r3, #15616 @ 0x3d00 │ │ │ │ + cmneq r3, #60, 16 @ 0x3c0000 │ │ │ │ + cmneq r3, #25600 @ 0x6400 │ │ │ │ + cmneq r3, #17408 @ 0x4400 │ │ │ │ + cmneq r3, #8781824 @ 0x860000 │ │ │ │ + cmneq r3, #245760 @ 0x3c000 │ │ │ │ + cmneq r3, #192, 18 @ 0x300000 │ │ │ │ + cmneq r3, #73728 @ 0x12000 │ │ │ │ + cmneq r3, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq r3, #2916352 @ 0x2c8000 │ │ │ │ + cmneq r3, #483328 @ 0x76000 │ │ │ │ + cmneq r3, #76, 24 @ 0x4c00 │ │ │ │ + cmneq r3, #1036288 @ 0xfd000 │ │ │ │ + cmneq r3, #13568 @ 0x3500 │ │ │ │ cmneq r3, #3883008 @ 0x3b4000 │ │ │ │ - cmneq r3, #163840 @ 0x28000 │ │ │ │ - cmneq r3, #917504 @ 0xe0000 │ │ │ │ - cmneq r3, #2162688 @ 0x210000 │ │ │ │ - cmneq r3, #259072 @ 0x3f400 │ │ │ │ - cmneq r3, #252, 14 @ 0x3f00000 │ │ │ │ - cmneq r3, #888832 @ 0xd9000 │ │ │ │ - cmneq r3, #856064 @ 0xd1000 │ │ │ │ - cmneq r3, #4587520 @ 0x460000 │ │ │ │ - cmneq r3, #13565952 @ 0xcf0000 │ │ │ │ - cmneq r3, #128, 18 @ 0x200000 │ │ │ │ - cmneq r3, #3440640 @ 0x348000 │ │ │ │ - cmneq r3, #140, 16 @ 0x8c0000 │ │ │ │ - cmneq r3, #1867776 @ 0x1c8000 │ │ │ │ - cmneq r3, #221184 @ 0x36000 │ │ │ │ - cmneq r3, #12, 24 @ 0xc00 │ │ │ │ - cmneq r3, #774144 @ 0xbd000 │ │ │ │ + cmneq r3, #132, 22 @ 0x21000 │ │ │ │ cmneq r3, #250880 @ 0x3d400 │ │ │ │ - cmneq r3, #2834432 @ 0x2b4000 │ │ │ │ - cmneq r3, #68, 22 @ 0x11000 │ │ │ │ - cmneq r3, #185344 @ 0x2d400 │ │ │ │ - cmneq r3, #156, 18 @ 0x270000 │ │ │ │ - cmneq r3, #80896 @ 0x13c00 │ │ │ │ - cmneq r3, #2768896 @ 0x2a4000 │ │ │ │ - cmneq r3, #839680 @ 0xcd000 │ │ │ │ - cmneq r3, #3588096 @ 0x36c000 │ │ │ │ - cmneq r3, #200704 @ 0x31000 │ │ │ │ - cmneq r3, #196, 22 @ 0x31000 │ │ │ │ - cmneq r3, #244, 20 @ 0xf4000 │ │ │ │ - cmneq r3, #97280 @ 0x17c00 │ │ │ │ - cmneq r3, #958464 @ 0xea000 │ │ │ │ - cmneq r3, #929792 @ 0xe3000 │ │ │ │ + cmneq r3, #220, 18 @ 0x370000 │ │ │ │ + cmneq r3, #146432 @ 0x23c00 │ │ │ │ + cmneq r3, #3817472 @ 0x3a4000 │ │ │ │ + cmneq r3, #13312 @ 0x3400 │ │ │ │ + cmneq r3, #110592 @ 0x1b000 │ │ │ │ + cmneq r3, #462848 @ 0x71000 │ │ │ │ + cmneq r3, #4, 24 @ 0x400 │ │ │ │ + cmneq r3, #52, 22 @ 0xd000 │ │ │ │ + cmneq r3, #162816 @ 0x27c00 │ │ │ │ + cmneq r3, #43008 @ 0xa800 │ │ │ │ + cmneq r3, #35840 @ 0x8c00 │ │ │ │ @ instruction: 0xffffe798 │ │ │ │ @ instruction: 0x03aefb90 │ │ │ │ orreq r1, r6, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -1684239,15 +1684239,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6791c4 <__cxa_atexit@plt+0x66cc48> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 6791c8 <__cxa_atexit@plt+0x66cc4c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-1073741823 @ 0xc0000001 │ │ │ │ + cmneq r3, #-1073741807 @ 0xc0000011 │ │ │ │ @ instruction: 0x03aed5ac │ │ │ │ orreq r2, r6, #204, 22 @ 0x33000 │ │ │ │ @ instruction: 0x03aececc │ │ │ │ @ instruction: 0x03aed5cc │ │ │ │ orreq r2, r6, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684272,15 +1684272,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679248 <__cxa_atexit@plt+0x66cccc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 67924c <__cxa_atexit@plt+0x66ccd0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #73 @ 0x49 │ │ │ │ + cmneq r3, #137 @ 0x89 │ │ │ │ @ instruction: 0x03aed528 │ │ │ │ @ instruction: 0x03aece50 │ │ │ │ @ instruction: 0x03aed550 │ │ │ │ @ instruction: 0x03aeda9c │ │ │ │ orreq r2, r6, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684305,15 +1684305,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6792cc <__cxa_atexit@plt+0x66cd50> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 6792d0 <__cxa_atexit@plt+0x66cd54> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #556 @ 0x22c │ │ │ │ + cmneq r3, #812 @ 0x32c │ │ │ │ @ instruction: 0x03aed4a4 │ │ │ │ @ instruction: 0x03aecdcc │ │ │ │ @ instruction: 0x03aed4cc │ │ │ │ @ instruction: 0x03aeda18 │ │ │ │ orreq r2, r6, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684338,15 +1684338,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679350 <__cxa_atexit@plt+0x66cdd4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679354 <__cxa_atexit@plt+0x66cdd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #3280 @ 0xcd0 │ │ │ │ + cmneq r3, #13, 30 @ 0x34 │ │ │ │ @ instruction: 0x03aed420 │ │ │ │ orreq r2, r6, #252, 18 @ 0x3f0000 │ │ │ │ @ instruction: 0x03aecd40 │ │ │ │ @ instruction: 0x03aed440 │ │ │ │ orreq r2, r6, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684371,15 +1684371,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6793d4 <__cxa_atexit@plt+0x66ce58> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 6793d8 <__cxa_atexit@plt+0x66ce5c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #15, 28 @ 0xf0 │ │ │ │ + cmneq r3, #1264 @ 0x4f0 │ │ │ │ @ instruction: 0x03aed39c │ │ │ │ orreq r2, r6, #136, 20 @ 0x88000 │ │ │ │ @ instruction: 0x03aeccbc │ │ │ │ @ instruction: 0x03aed3bc │ │ │ │ orreq r2, r6, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684404,15 +1684404,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679458 <__cxa_atexit@plt+0x66cedc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 67945c <__cxa_atexit@plt+0x66cee0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #5184 @ 0x1440 │ │ │ │ + cmneq r3, #9280 @ 0x2440 │ │ │ │ @ instruction: 0x03aed318 │ │ │ │ orreq r2, r6, #244, 16 @ 0xf40000 │ │ │ │ @ instruction: 0x03aecc38 │ │ │ │ @ instruction: 0x03aed338 │ │ │ │ orreq r2, r6, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684437,15 +1684437,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6794dc <__cxa_atexit@plt+0x66cf60> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 6794e0 <__cxa_atexit@plt+0x66cf64> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #37632 @ 0x9300 │ │ │ │ + cmneq r3, #54016 @ 0xd300 │ │ │ │ @ instruction: 0x03aed294 │ │ │ │ orreq r2, r6, #112, 16 @ 0x700000 │ │ │ │ @ instruction: 0x03aecbb4 │ │ │ │ @ instruction: 0x03aed2b4 │ │ │ │ orreq r2, r6, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684470,15 +1684470,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679560 <__cxa_atexit@plt+0x66cfe4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679564 <__cxa_atexit@plt+0x66cfe8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #218112 @ 0x35400 │ │ │ │ + cmneq r3, #5376 @ 0x1500 │ │ │ │ @ instruction: 0x03aed210 │ │ │ │ orreq r2, r6, #252, 16 @ 0xfc0000 │ │ │ │ @ instruction: 0x03aecb30 │ │ │ │ @ instruction: 0x03aed230 │ │ │ │ orreq r2, r6, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684503,15 +1684503,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6795e4 <__cxa_atexit@plt+0x66d068> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 6795e8 <__cxa_atexit@plt+0x66d06c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #23552 @ 0x5c00 │ │ │ │ + cmneq r3, #89088 @ 0x15c00 │ │ │ │ @ instruction: 0x03aed18c │ │ │ │ orreq r2, r6, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0x03aecaac │ │ │ │ @ instruction: 0x03aed1ac │ │ │ │ orreq r2, r6, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684536,15 +1684536,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679668 <__cxa_atexit@plt+0x66d0ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 67966c <__cxa_atexit@plt+0x66d0f0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #364544 @ 0x59000 │ │ │ │ + cmneq r3, #626688 @ 0x99000 │ │ │ │ @ instruction: 0x03aed108 │ │ │ │ orreq r2, r6, #144, 14 @ 0x2400000 │ │ │ │ @ instruction: 0x03aeca28 │ │ │ │ @ instruction: 0x03aed128 │ │ │ │ orreq r2, r6, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684569,15 +1684569,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6796ec <__cxa_atexit@plt+0x66d170> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 6796f0 <__cxa_atexit@plt+0x66d174> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #2539520 @ 0x26c000 │ │ │ │ + cmneq r3, #3588096 @ 0x36c000 │ │ │ │ @ instruction: 0x03aed084 │ │ │ │ orreq r2, r6, #12, 14 @ 0x300000 │ │ │ │ @ instruction: 0x03aec9a4 │ │ │ │ @ instruction: 0x03aed0a4 │ │ │ │ orreq r2, r6, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684602,15 +1684602,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679770 <__cxa_atexit@plt+0x66d1f4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679774 <__cxa_atexit@plt+0x66d1f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #14483456 @ 0xdd0000 │ │ │ │ + cmneq r3, #475136 @ 0x74000 │ │ │ │ @ instruction: 0x03aed000 │ │ │ │ orreq r2, r6, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0x03aec920 │ │ │ │ @ instruction: 0x03aed020 │ │ │ │ orreq r2, r6, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684635,15 +1684635,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6797f4 <__cxa_atexit@plt+0x66d278> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 6797f8 <__cxa_atexit@plt+0x66d27c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #2031616 @ 0x1f0000 │ │ │ │ + cmneq r3, #6225920 @ 0x5f0000 │ │ │ │ @ instruction: 0x03aecf7c │ │ │ │ orreq r2, r6, #40, 12 @ 0x2800000 │ │ │ │ @ instruction: 0x03aec89c │ │ │ │ @ instruction: 0x03aecf9c │ │ │ │ orreq r2, r6, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684668,15 +1684668,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679878 <__cxa_atexit@plt+0x66d2fc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 67987c <__cxa_atexit@plt+0x66d300> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #25427968 @ 0x1840000 │ │ │ │ + cmneq r3, #42205184 @ 0x2840000 │ │ │ │ @ instruction: 0x03aecef8 │ │ │ │ orreq r2, r6, #228, 10 @ 0x39000000 │ │ │ │ @ instruction: 0x03aec818 │ │ │ │ @ instruction: 0x03aecf18 │ │ │ │ orreq r2, r6, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684701,15 +1684701,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6798fc <__cxa_atexit@plt+0x66d380> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679900 <__cxa_atexit@plt+0x66d384> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #170917888 @ 0xa300000 │ │ │ │ + cmneq r3, #238026752 @ 0xe300000 │ │ │ │ @ instruction: 0x03aece74 │ │ │ │ orreq r2, r6, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0x03aec794 │ │ │ │ @ instruction: 0x03aece94 │ │ │ │ orreq r2, r6, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684734,15 +1684734,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679980 <__cxa_atexit@plt+0x66d404> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679984 <__cxa_atexit@plt+0x66d408> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #960495616 @ 0x39400000 │ │ │ │ + cmneq r3, #38797312 @ 0x2500000 │ │ │ │ @ instruction: 0x03aecdf0 │ │ │ │ orreq r2, r6, #120, 8 @ 0x78000000 │ │ │ │ @ instruction: 0x03aec710 │ │ │ │ @ instruction: 0x03aece10 │ │ │ │ orreq r2, r6, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684767,15 +1684767,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679a04 <__cxa_atexit@plt+0x66d488> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679a08 <__cxa_atexit@plt+0x66d48c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #163577856 @ 0x9c00000 │ │ │ │ + cmneq r3, #432013312 @ 0x19c00000 │ │ │ │ @ instruction: 0x03aecd6c │ │ │ │ orreq r2, r6, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0x03aec68c │ │ │ │ @ instruction: 0x03aecd8c │ │ │ │ orreq r2, r6, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684800,15 +1684800,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679a88 <__cxa_atexit@plt+0x66d50c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679a8c <__cxa_atexit@plt+0x66d510> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1761607680 @ 0x69000000 │ │ │ │ + cmneq r3, #-1459617792 @ 0xa9000000 │ │ │ │ @ instruction: 0x03aecce8 │ │ │ │ orreq r2, r6, #212, 6 @ 0x50000003 │ │ │ │ @ instruction: 0x03aec608 │ │ │ │ @ instruction: 0x03aecd08 │ │ │ │ orreq r2, r6, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684833,15 +1684833,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679b0c <__cxa_atexit@plt+0x66d590> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679b10 <__cxa_atexit@plt+0x66d594> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-1409286142 @ 0xac000002 │ │ │ │ + cmneq r3, #-1409286141 @ 0xac000003 │ │ │ │ @ instruction: 0x03aecc64 │ │ │ │ orreq r2, r6, #80, 6 @ 0x40000001 │ │ │ │ @ instruction: 0x03aec584 │ │ │ │ @ instruction: 0x03aecc84 │ │ │ │ orreq r2, r6, #0, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684866,15 +1684866,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679b90 <__cxa_atexit@plt+0x66d614> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679b94 <__cxa_atexit@plt+0x66d618> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-805306354 @ 0xd000000e │ │ │ │ + cmneq r3, #-1275068416 @ 0xb4000000 │ │ │ │ @ instruction: 0x03aecbe0 │ │ │ │ orreq r2, r6, #188, 2 @ 0x2f │ │ │ │ @ instruction: 0x03aec500 │ │ │ │ @ instruction: 0x03aecc00 │ │ │ │ orreq r2, r6, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684899,15 +1684899,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679c14 <__cxa_atexit@plt+0x66d698> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679c18 <__cxa_atexit@plt+0x66d69c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-268435454 @ 0xf0000002 │ │ │ │ + cmneq r3, #-268435450 @ 0xf0000006 │ │ │ │ @ instruction: 0x03aecb5c │ │ │ │ orreq r2, r6, #56, 2 │ │ │ │ @ instruction: 0x03aec47c │ │ │ │ @ instruction: 0x03aecb7c │ │ │ │ orreq r2, r6, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684932,15 +1684932,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679c98 <__cxa_atexit@plt+0x66d71c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679c9c <__cxa_atexit@plt+0x66d720> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1073741852 @ 0x4000001c │ │ │ │ + cmneq r3, #1073741868 @ 0x4000002c │ │ │ │ @ instruction: 0x03aecad8 │ │ │ │ orreq r2, r6, #164, 2 @ 0x29 │ │ │ │ @ instruction: 0x03aec3f8 │ │ │ │ @ instruction: 0x03aecaf8 │ │ │ │ orreq r2, r6, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684965,15 +1684965,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679d1c <__cxa_atexit@plt+0x66d7a0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679d20 <__cxa_atexit@plt+0x66d7a4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #179 @ 0xb3 │ │ │ │ + cmneq r3, #243 @ 0xf3 │ │ │ │ @ instruction: 0x03aeca54 │ │ │ │ orreq r2, r6, #64, 2 │ │ │ │ @ instruction: 0x03aec374 │ │ │ │ @ instruction: 0x03aeca74 │ │ │ │ orreq r2, r6, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1684998,15 +1684998,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679da0 <__cxa_atexit@plt+0x66d824> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679da4 <__cxa_atexit@plt+0x66d828> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #980 @ 0x3d4 │ │ │ │ + cmneq r3, #53 @ 0x35 │ │ │ │ @ instruction: 0x03aec9d0 │ │ │ │ orreq r1, r6, #172, 30 @ 0x2b0 │ │ │ │ @ instruction: 0x03aec2f0 │ │ │ │ @ instruction: 0x03aec9f0 │ │ │ │ orreq r2, r6, #108 @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1685031,15 +1685031,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679e24 <__cxa_atexit@plt+0x66d8a8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679e28 <__cxa_atexit@plt+0x66d8ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #55, 30 @ 0xdc │ │ │ │ + cmneq r3, #476 @ 0x1dc │ │ │ │ @ instruction: 0x03aec94c │ │ │ │ orreq r1, r6, #40, 30 @ 0xa0 │ │ │ │ @ instruction: 0x03aec26c │ │ │ │ @ instruction: 0x03aec96c │ │ │ │ orreq r1, r6, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1685064,15 +1685064,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679ea8 <__cxa_atexit@plt+0x66d92c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679eac <__cxa_atexit@plt+0x66d930> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1936 @ 0x790 │ │ │ │ + cmneq r3, #2960 @ 0xb90 │ │ │ │ @ instruction: 0x03aec8c8 │ │ │ │ orreq r1, r6, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0x03aec1e8 │ │ │ │ @ instruction: 0x03aec8e8 │ │ │ │ orreq r1, r6, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1685097,15 +1685097,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679f2c <__cxa_atexit@plt+0x66d9b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679f30 <__cxa_atexit@plt+0x66d9b4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #11968 @ 0x2ec0 │ │ │ │ + cmneq r3, #16064 @ 0x3ec0 │ │ │ │ @ instruction: 0x03aec844 │ │ │ │ orreq r1, r6, #48, 30 @ 0xc0 │ │ │ │ @ instruction: 0x03aec164 │ │ │ │ @ instruction: 0x03aec864 │ │ │ │ orreq r1, r6, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1685128,15 +1685128,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 679fa8 <__cxa_atexit@plt+0x66da2c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 679fac <__cxa_atexit@plt+0x66da30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #320 @ 0x140 │ │ │ │ + cmneq r3, #4416 @ 0x1140 │ │ │ │ @ instruction: 0x03aec7c8 │ │ │ │ orreq r1, r6, #164, 26 @ 0x2900 │ │ │ │ @ instruction: 0x03aec0e8 │ │ │ │ @ instruction: 0x03aec7e8 │ │ │ │ orreq r1, r6, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -1685159,15 +1685159,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 67a024 <__cxa_atexit@plt+0x66daa8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, #16] @ 67a028 <__cxa_atexit@plt+0x66daac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r3, #2 │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #20224 @ 0x4f00 │ │ │ │ + cmneq r3, #36608 @ 0x8f00 │ │ │ │ @ instruction: 0x03aec74c │ │ │ │ orreq r1, r6, #40, 26 @ 0xa00 │ │ │ │ @ instruction: 0x03aec06c │ │ │ │ @ instruction: 0x03aec76c │ │ │ │ orreq r1, r6, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1686285,15 +1686285,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67b1c4 <__cxa_atexit@plt+0x66ec48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1073741846 @ 0x40000016 │ │ │ │ + cmneq r3, #1073741862 @ 0x40000026 │ │ │ │ @ instruction: 0x03aead68 │ │ │ │ @ instruction: 0x03aeb434 │ │ │ │ orreq sp, r5, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1686305,15 +1686305,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67b214 <__cxa_atexit@plt+0x66ec98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #1073741849 @ 0x40000019 │ │ │ │ + cmneq r3, #1073741865 @ 0x40000029 │ │ │ │ @ instruction: 0x03aead18 │ │ │ │ @ instruction: 0x03aeb3e4 │ │ │ │ orreq lr, r5, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1689594,15 +1689594,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67e578 <__cxa_atexit@plt+0x671ffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #160, 28 @ 0xa00 │ │ │ │ + cmneq r3, #224, 28 @ 0xe00 │ │ │ │ @ instruction: 0x03ae79b4 │ │ │ │ @ instruction: 0x03ae8080 │ │ │ │ orreq r9, r5, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1689614,15 +1689614,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67e5c8 <__cxa_atexit@plt+0x67204c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #84, 28 @ 0x540 │ │ │ │ + cmneq r3, #148, 28 @ 0x940 │ │ │ │ @ instruction: 0x03ae7964 │ │ │ │ @ instruction: 0x03ae8030 │ │ │ │ orreq sp, r5, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1689809,15 +1689809,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67e8d4 <__cxa_atexit@plt+0x672358> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #107520 @ 0x1a400 │ │ │ │ + cmneq r3, #173056 @ 0x2a400 │ │ │ │ @ instruction: 0x03ae7658 │ │ │ │ @ instruction: 0x03ae7d24 │ │ │ │ orreq sp, r5, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1690000,15 +1690000,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67ebd0 <__cxa_atexit@plt+0x672654> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #136, 16 @ 0x880000 │ │ │ │ + cmneq r3, #200, 16 @ 0xc80000 │ │ │ │ @ instruction: 0x03ae735c │ │ │ │ @ instruction: 0x03ae7a28 │ │ │ │ orreq sp, r5, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1690150,15 +1690150,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67ee28 <__cxa_atexit@plt+0x6728ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #84934656 @ 0x5100000 │ │ │ │ + cmneq r3, #152043520 @ 0x9100000 │ │ │ │ @ instruction: 0x03ae7104 │ │ │ │ @ instruction: 0x03ae77d0 │ │ │ │ orreq sp, r5, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1690724,15 +1690724,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67f720 <__cxa_atexit@plt+0x6731a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #7808 @ 0x1e80 │ │ │ │ + cmneq r3, #11904 @ 0x2e80 │ │ │ │ @ instruction: 0x03ae680c │ │ │ │ @ instruction: 0x03ae6ed8 │ │ │ │ orreq ip, r5, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1690920,15 +1690920,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67fa30 <__cxa_atexit@plt+0x6734b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #487424 @ 0x77000 │ │ │ │ + cmneq r3, #749568 @ 0xb7000 │ │ │ │ @ instruction: 0x03ae64fc │ │ │ │ @ instruction: 0x03ae6bc8 │ │ │ │ orreq ip, r5, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1691098,15 +1691098,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67fcf8 <__cxa_atexit@plt+0x67377c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #12713984 @ 0xc20000 │ │ │ │ + cmneq r3, #32768 @ 0x8000 │ │ │ │ @ instruction: 0x03ae6234 │ │ │ │ @ instruction: 0x03ae6900 │ │ │ │ orreq ip, r5, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1691260,15 +1691260,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 67ff80 <__cxa_atexit@plt+0x673a04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #94371840 @ 0x5a00000 │ │ │ │ + cmneq r3, #161480704 @ 0x9a00000 │ │ │ │ @ instruction: 0x03ae5fac │ │ │ │ @ instruction: 0x03ae6678 │ │ │ │ orreq r9, r5, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1691383,15 +1691383,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68016c <__cxa_atexit@plt+0x673bf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-2046820352 @ 0x86000000 │ │ │ │ + cmneq r3, #-973078528 @ 0xc6000000 │ │ │ │ @ instruction: 0x03ae5dc0 │ │ │ │ @ instruction: 0x03ae648c │ │ │ │ orreq ip, r5, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1691469,15 +1691469,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6802c4 <__cxa_atexit@plt+0x673d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq r3, #112, 6 @ 0xc0000001 │ │ │ │ @ instruction: 0x03ae5c68 │ │ │ │ @ instruction: 0x03ae6334 │ │ │ │ orreq ip, r5, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1691555,15 +1691555,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68041c <__cxa_atexit@plt+0x673ea0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #-2147483594 @ 0x80000036 │ │ │ │ + cmneq r3, #-1610612735 @ 0xa0000001 │ │ │ │ @ instruction: 0x03ae5b10 │ │ │ │ @ instruction: 0x03ae61dc │ │ │ │ orreq ip, r5, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1691640,15 +1691640,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 680570 <__cxa_atexit@plt+0x673ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r3, #138 @ 0x8a │ │ │ │ + cmneq r3, #202 @ 0xca │ │ │ │ @ instruction: 0x03ae59bc │ │ │ │ @ instruction: 0x03ae6088 │ │ │ │ orreq ip, r5, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1691725,15 +1691725,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6806c4 <__cxa_atexit@plt+0x674148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #58, 30 @ 0xe8 │ │ │ │ + msreq SPSR_x, #488 @ 0x1e8 │ │ │ │ @ instruction: 0x03ae5868 │ │ │ │ @ instruction: 0x03ae5f34 │ │ │ │ orreq ip, r5, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1691810,15 +1691810,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 680818 <__cxa_atexit@plt+0x67429c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #14912 @ 0x3a40 │ │ │ │ + msreq SPSR_x, #656 @ 0x290 │ │ │ │ @ instruction: 0x03ae5714 │ │ │ │ @ instruction: 0x03ae5de0 │ │ │ │ orreq fp, r5, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1691895,15 +1691895,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68096c <__cxa_atexit@plt+0x6743f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #39168 @ 0x9900 │ │ │ │ + msreq SPSR_x, #55552 @ 0xd900 │ │ │ │ @ instruction: 0x03ae55c0 │ │ │ │ @ instruction: 0x03ae5c8c │ │ │ │ orreq fp, r5, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1691980,15 +1691980,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 680ac0 <__cxa_atexit@plt+0x674544> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #72, 22 @ 0x12000 │ │ │ │ + msreq SPSR_x, #136, 22 @ 0x22000 │ │ │ │ @ instruction: 0x03ae546c │ │ │ │ @ instruction: 0x03ae5b38 │ │ │ │ orreq fp, r5, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692065,15 +1692065,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 680c14 <__cxa_atexit@plt+0x674698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #248, 18 @ 0x3e0000 │ │ │ │ + msreq SPSR_x, #56, 20 @ 0x38000 │ │ │ │ @ instruction: 0x03ae5318 │ │ │ │ @ instruction: 0x03ae59e4 │ │ │ │ orreq fp, r5, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692150,15 +1692150,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 680d68 <__cxa_atexit@plt+0x6747ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #168, 16 @ 0xa80000 │ │ │ │ + msreq SPSR_x, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0x03ae51c4 │ │ │ │ @ instruction: 0x03ae5890 │ │ │ │ orreq fp, r5, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692235,15 +1692235,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 680ebc <__cxa_atexit@plt+0x674940> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #88, 14 @ 0x1600000 │ │ │ │ + msreq SPSR_x, #152, 14 @ 0x2600000 │ │ │ │ @ instruction: 0x03ae5070 │ │ │ │ @ instruction: 0x03ae573c │ │ │ │ orreq fp, r5, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692320,15 +1692320,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 681010 <__cxa_atexit@plt+0x674a94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #8, 12 @ 0x800000 │ │ │ │ + msreq SPSR_x, #72, 12 @ 0x4800000 │ │ │ │ @ instruction: 0x03ae4f1c │ │ │ │ @ instruction: 0x03ae55e8 │ │ │ │ orreq fp, r5, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692406,15 +1692406,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 681168 <__cxa_atexit@plt+0x674bec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #180, 8 @ 0xb4000000 │ │ │ │ + msreq SPSR_x, #244, 8 @ 0xf4000000 │ │ │ │ @ instruction: 0x03ae4dc4 │ │ │ │ @ instruction: 0x03ae5490 │ │ │ │ orreq fp, r5, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692491,15 +1692491,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6812bc <__cxa_atexit@plt+0x674d40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #100, 6 @ 0x90000001 │ │ │ │ + msreq SPSR_x, #164, 6 @ 0x90000002 │ │ │ │ @ instruction: 0x03ae4c70 │ │ │ │ @ instruction: 0x03ae533c │ │ │ │ orreq fp, r5, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692576,15 +1692576,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 681410 <__cxa_atexit@plt+0x674e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #805306369 @ 0x30000001 │ │ │ │ + msreq SPSR_x, #805306373 @ 0x30000005 │ │ │ │ @ instruction: 0x03ae4b1c │ │ │ │ @ instruction: 0x03ae51e8 │ │ │ │ orreq fp, r5, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692661,15 +1692661,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 681564 <__cxa_atexit@plt+0x674fe8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_x, #195 @ 0xc3 │ │ │ │ + msreq SPSR_x, #-1073741824 @ 0xc0000000 │ │ │ │ @ instruction: 0x03ae49c8 │ │ │ │ @ instruction: 0x03ae5094 │ │ │ │ orreq fp, r5, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692746,15 +1692746,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6816b8 <__cxa_atexit@plt+0x67513c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #460 @ 0x1cc │ │ │ │ + cmneq r2, #716 @ 0x2cc │ │ │ │ @ instruction: 0x03ae4874 │ │ │ │ @ instruction: 0x03ae4f40 │ │ │ │ orreq fp, r5, #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692831,15 +1692831,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68180c <__cxa_atexit@plt+0x675290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #560 @ 0x230 │ │ │ │ + cmneq r2, #1584 @ 0x630 │ │ │ │ @ instruction: 0x03ae4720 │ │ │ │ @ instruction: 0x03ae4dec │ │ │ │ orreq sl, r5, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1692916,15 +1692916,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 681960 <__cxa_atexit@plt+0x6753e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #54016 @ 0xd300 │ │ │ │ + cmneq r2, #1216 @ 0x4c0 │ │ │ │ @ instruction: 0x03ae45cc │ │ │ │ @ instruction: 0x03ae4c98 │ │ │ │ orreq sl, r5, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693001,15 +1693001,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 681ab4 <__cxa_atexit@plt+0x675538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #134144 @ 0x20c00 │ │ │ │ + cmneq r2, #199680 @ 0x30c00 │ │ │ │ @ instruction: 0x03ae4478 │ │ │ │ @ instruction: 0x03ae4b44 │ │ │ │ orreq sl, r5, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693086,15 +1693086,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 681c08 <__cxa_atexit@plt+0x67568c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #204800 @ 0x32000 │ │ │ │ + cmneq r2, #466944 @ 0x72000 │ │ │ │ @ instruction: 0x03ae4324 │ │ │ │ @ instruction: 0x03ae49f0 │ │ │ │ orreq sl, r5, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693171,15 +1693171,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 681d5c <__cxa_atexit@plt+0x6757e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #14745600 @ 0xe10000 │ │ │ │ + cmneq r2, #540672 @ 0x84000 │ │ │ │ @ instruction: 0x03ae41d0 │ │ │ │ @ instruction: 0x03ae489c │ │ │ │ orreq sl, r5, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693256,15 +1693256,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 681eb0 <__cxa_atexit@plt+0x675934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #144, 14 @ 0x2400000 │ │ │ │ + cmneq r2, #208, 14 @ 0x3400000 │ │ │ │ @ instruction: 0x03ae407c │ │ │ │ @ instruction: 0x03ae4748 │ │ │ │ orreq sl, r5, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693341,15 +1693341,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682004 <__cxa_atexit@plt+0x675a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #66060288 @ 0x3f00000 │ │ │ │ + cmneq r2, #133169152 @ 0x7f00000 │ │ │ │ @ instruction: 0x03ae3f28 │ │ │ │ @ instruction: 0x03ae45f4 │ │ │ │ orreq sl, r5, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693426,15 +1693426,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682158 <__cxa_atexit@plt+0x675bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #-301989888 @ 0xee000000 │ │ │ │ + cmneq r2, #192937984 @ 0xb800000 │ │ │ │ @ instruction: 0x03ae3dd4 │ │ │ │ @ instruction: 0x03ae44a0 │ │ │ │ orreq sl, r5, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693511,15 +1693511,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6822ac <__cxa_atexit@plt+0x675d30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #2013265922 @ 0x78000002 │ │ │ │ + cmneq r2, #2013265923 @ 0x78000003 │ │ │ │ @ instruction: 0x03ae3c80 │ │ │ │ @ instruction: 0x03ae434c │ │ │ │ orreq sl, r5, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693596,15 +1693596,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682400 <__cxa_atexit@plt+0x675e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #-536870908 @ 0xe0000004 │ │ │ │ + cmneq r2, #-536870904 @ 0xe0000008 │ │ │ │ @ instruction: 0x03ae3b2c │ │ │ │ @ instruction: 0x03ae41f8 │ │ │ │ orreq sl, r5, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693681,15 +1693681,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682554 <__cxa_atexit@plt+0x675fd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #253 @ 0xfd │ │ │ │ + cmneq r2, #1073741839 @ 0x4000000f │ │ │ │ @ instruction: 0x03ae39d8 │ │ │ │ @ instruction: 0x03ae40a4 │ │ │ │ orreq sl, r5, #48, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693766,15 +1693766,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6826a8 <__cxa_atexit@plt+0x67612c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #172, 30 @ 0x2b0 │ │ │ │ + cmneq r2, #236, 30 @ 0x3b0 │ │ │ │ @ instruction: 0x03ae3884 │ │ │ │ @ instruction: 0x03ae3f50 │ │ │ │ orreq sl, r5, #220 @ 0xdc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693851,15 +1693851,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6827fc <__cxa_atexit@plt+0x676280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #1456 @ 0x5b0 │ │ │ │ + cmneq r2, #2480 @ 0x9b0 │ │ │ │ @ instruction: 0x03ae3730 │ │ │ │ @ instruction: 0x03ae3dfc │ │ │ │ orreq r9, r5, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1693936,15 +1693936,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682950 <__cxa_atexit@plt+0x6763d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #704 @ 0x2c0 │ │ │ │ + cmneq r2, #4800 @ 0x12c0 │ │ │ │ @ instruction: 0x03ae35dc │ │ │ │ @ instruction: 0x03ae3ca8 │ │ │ │ orreq r9, r5, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1694022,15 +1694022,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682aa8 <__cxa_atexit@plt+0x67652c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #186368 @ 0x2d800 │ │ │ │ + cmneq r2, #251904 @ 0x3d800 │ │ │ │ @ instruction: 0x03ae3484 │ │ │ │ @ instruction: 0x03ae3b50 │ │ │ │ orreq r9, r5, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1694107,15 +1694107,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682bfc <__cxa_atexit@plt+0x676680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #417792 @ 0x66000 │ │ │ │ + cmneq r2, #679936 @ 0xa6000 │ │ │ │ @ instruction: 0x03ae3330 │ │ │ │ @ instruction: 0x03ae39fc │ │ │ │ orreq r9, r5, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1694192,15 +1694192,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682d50 <__cxa_atexit@plt+0x6767d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #360448 @ 0x58000 │ │ │ │ + cmneq r2, #1409024 @ 0x158000 │ │ │ │ @ instruction: 0x03ae31dc │ │ │ │ @ instruction: 0x03ae38a8 │ │ │ │ orreq r9, r5, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1694277,15 +1694277,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682ea4 <__cxa_atexit@plt+0x676928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #51904512 @ 0x3180000 │ │ │ │ + cmneq r2, #393216 @ 0x60000 │ │ │ │ @ instruction: 0x03ae3088 │ │ │ │ @ instruction: 0x03ae3754 │ │ │ │ orreq r9, r5, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1694362,15 +1694362,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 682ff8 <__cxa_atexit@plt+0x676a7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #122683392 @ 0x7500000 │ │ │ │ + cmneq r2, #189792256 @ 0xb500000 │ │ │ │ @ instruction: 0x03ae2f34 │ │ │ │ @ instruction: 0x03ae3600 │ │ │ │ orreq r9, r5, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1694447,15 +1694447,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68314c <__cxa_atexit@plt+0x676bd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #36, 10 @ 0x9000000 │ │ │ │ + cmneq r2, #100, 10 @ 0x19000000 │ │ │ │ @ instruction: 0x03ae2de0 │ │ │ │ @ instruction: 0x03ae34ac │ │ │ │ orreq r9, r5, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1694587,15 +1694587,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68337c <__cxa_atexit@plt+0x676e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #1610612751 @ 0x6000000f │ │ │ │ + cmneq r2, #-671088640 @ 0xd8000000 │ │ │ │ @ instruction: 0x03ae2bb0 │ │ │ │ @ instruction: 0x03ae327c │ │ │ │ orreq r9, r5, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1694854,15 +1694854,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6837a8 <__cxa_atexit@plt+0x67722c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #228, 28 @ 0xe40 │ │ │ │ + cmneq r2, #36, 30 @ 0x90 │ │ │ │ @ instruction: 0x03ae2784 │ │ │ │ @ instruction: 0x03ae2e50 │ │ │ │ orreq r8, r5, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1694939,15 +1694939,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6838fc <__cxa_atexit@plt+0x677380> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #9344 @ 0x2480 │ │ │ │ + cmneq r2, #13440 @ 0x3480 │ │ │ │ @ instruction: 0x03ae2630 │ │ │ │ @ instruction: 0x03ae2cfc │ │ │ │ orreq r8, r5, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1695024,15 +1695024,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 683a50 <__cxa_atexit@plt+0x6774d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #64, 24 @ 0x4000 │ │ │ │ + cmneq r2, #128, 24 @ 0x8000 │ │ │ │ @ instruction: 0x03ae24dc │ │ │ │ @ instruction: 0x03ae2ba8 │ │ │ │ orreq r8, r5, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1695109,15 +1695109,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 683ba4 <__cxa_atexit@plt+0x677628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #974848 @ 0xee000 │ │ │ │ + cmneq r2, #47104 @ 0xb800 │ │ │ │ @ instruction: 0x03ae2388 │ │ │ │ @ instruction: 0x03ae2a54 │ │ │ │ orreq r8, r5, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1695366,15 +1695366,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 683fa8 <__cxa_atexit@plt+0x677a2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #236, 12 @ 0xec00000 │ │ │ │ + cmneq r2, #44, 14 @ 0xb00000 │ │ │ │ @ instruction: 0x03ae1f84 │ │ │ │ @ instruction: 0x03ae2650 │ │ │ │ orreq r8, r5, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1695451,15 +1695451,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6840fc <__cxa_atexit@plt+0x677b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #645922816 @ 0x26800000 │ │ │ │ + cmneq r2, #914358272 @ 0x36800000 │ │ │ │ @ instruction: 0x03ae1e30 │ │ │ │ @ instruction: 0x03ae24fc │ │ │ │ orreq r8, r5, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1695536,15 +1695536,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 684250 <__cxa_atexit@plt+0x677cd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #72, 8 @ 0x48000000 │ │ │ │ + cmneq r2, #136, 8 @ 0x88000000 │ │ │ │ @ instruction: 0x03ae1cdc │ │ │ │ @ instruction: 0x03ae23a8 │ │ │ │ orreq r8, r5, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1698318,15 +1698318,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 686dc8 <__cxa_atexit@plt+0x67a84c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #13762560 @ 0xd20000 │ │ │ │ + cmneq r2, #294912 @ 0x48000 │ │ │ │ @ instruction: 0x03adf164 │ │ │ │ @ instruction: 0x03adf830 │ │ │ │ orreq r5, r5, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1698835,15 +1698835,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6875dc <__cxa_atexit@plt+0x67b060> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #231 @ 0xe7 │ │ │ │ + cmneq r2, #-1073741815 @ 0xc0000009 │ │ │ │ @ instruction: 0x03ade950 │ │ │ │ @ instruction: 0x03adf01c │ │ │ │ orreq r5, r5, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1699360,15 +1699360,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 687e10 <__cxa_atexit@plt+0x67b894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #208, 16 @ 0xd00000 │ │ │ │ + cmneq r2, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0x03ade11c │ │ │ │ @ instruction: 0x03ade7e8 │ │ │ │ orreq r4, r5, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1700347,15 +1700347,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 688d7c <__cxa_atexit@plt+0x67c800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #132, 18 @ 0x210000 │ │ │ │ + cmneq r2, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0x03add1b0 │ │ │ │ @ instruction: 0x03add87c │ │ │ │ orreq r0, r5, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1700472,15 +1700472,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 688f70 <__cxa_atexit@plt+0x67c9f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #50855936 @ 0x3080000 │ │ │ │ + cmneq r2, #131072 @ 0x20000 │ │ │ │ @ instruction: 0x03adcfbc │ │ │ │ @ instruction: 0x03add688 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -1702786,15 +1702786,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68b398 <__cxa_atexit@plt+0x67ee1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #2013265922 @ 0x78000002 │ │ │ │ + cmneq r2, #2013265923 @ 0x78000003 │ │ │ │ @ instruction: 0x03adab94 │ │ │ │ @ instruction: 0x03adb260 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 68b420 <__cxa_atexit@plt+0x67eea4> │ │ │ │ @@ -1702876,15 +1702876,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68b500 <__cxa_atexit@plt+0x67ef84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #268435462 @ 0x10000006 │ │ │ │ + cmneq r2, #268435466 @ 0x1000000a │ │ │ │ @ instruction: 0x03adaa2c │ │ │ │ @ instruction: 0x03adb0f8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -1703155,15 +1703155,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68b95c <__cxa_atexit@plt+0x67f3e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #864 @ 0x360 │ │ │ │ + cmneq r2, #1888 @ 0x760 │ │ │ │ @ instruction: 0x03ada5d0 │ │ │ │ @ instruction: 0x03adac9c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -1703844,15 +1703844,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68c420 <__cxa_atexit@plt+0x67fea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #-1946157054 @ 0x8c000002 │ │ │ │ + cmneq r2, #-1946157053 @ 0x8c000003 │ │ │ │ @ instruction: 0x03ad9b0c │ │ │ │ @ instruction: 0x03ada1d8 │ │ │ │ orreq ip, r4, #40, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1703864,15 +1703864,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68c470 <__cxa_atexit@plt+0x67fef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #92, 6 @ 0x70000001 │ │ │ │ + cmneq r2, #156, 6 @ 0x70000002 │ │ │ │ @ instruction: 0x03ad9abc │ │ │ │ @ instruction: 0x03ada188 │ │ │ │ orreq r1, r5, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1705955,15 +1705955,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68e51c <__cxa_atexit@plt+0x681fa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #184, 4 @ 0x8000000b │ │ │ │ + cmneq r2, #248, 4 @ 0x8000000f │ │ │ │ @ instruction: 0x03ad7a10 │ │ │ │ @ instruction: 0x03ad80dc │ │ │ │ orreq pc, r4, #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1706923,15 +1706923,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 68f43c <__cxa_atexit@plt+0x682ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r2, #1946157058 @ 0x74000002 │ │ │ │ + cmneq r2, #1946157059 @ 0x74000003 │ │ │ │ @ instruction: 0x03ad6af0 │ │ │ │ @ instruction: 0x03ad71bc │ │ │ │ orreq sl, r4, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1709771,15 +1709771,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6920bc <__cxa_atexit@plt+0x685b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #76, 14 @ 0x1300000 │ │ │ │ + cmneq r1, #140, 14 @ 0x2300000 │ │ │ │ @ instruction: 0x03ad3e70 │ │ │ │ @ instruction: 0x03ad453c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp r3, fp │ │ │ │ bcc 692104 <__cxa_atexit@plt+0x685b88> │ │ │ │ @@ -1710953,15 +1710953,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 693334 <__cxa_atexit@plt+0x686db8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #-318767104 @ 0xed000000 │ │ │ │ + cmneq r1, #188743680 @ 0xb400000 │ │ │ │ @ instruction: 0x03ad2bf8 │ │ │ │ @ instruction: 0x03ad32c4 │ │ │ │ orreq sl, r4, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1711025,15 +1711025,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 693454 <__cxa_atexit@plt+0x686ed8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #240, 6 @ 0xc0000003 │ │ │ │ + cmneq r1, #48, 8 @ 0x30000000 │ │ │ │ @ instruction: 0x03ad2ad8 │ │ │ │ @ instruction: 0x03ad31a4 │ │ │ │ orreq r6, r4, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1711144,15 +1711144,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 693630 <__cxa_atexit@plt+0x6870b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #1610612737 @ 0x60000001 │ │ │ │ + cmneq r1, #1610612741 @ 0x60000005 │ │ │ │ @ instruction: 0x03ad28fc │ │ │ │ @ instruction: 0x03ad2fc8 │ │ │ │ orreq r5, r4, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1711825,15 +1711825,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6940d4 <__cxa_atexit@plt+0x687b58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq r1, #180, 14 @ 0x2d00000 │ │ │ │ @ instruction: 0x03ad1e58 │ │ │ │ @ instruction: 0x03ad2524 │ │ │ │ orreq r5, r4, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1712924,15 +1712924,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 695200 <__cxa_atexit@plt+0x688c84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #77594624 @ 0x4a00000 │ │ │ │ + cmneq r1, #144703488 @ 0x8a00000 │ │ │ │ @ instruction: 0x03ad0d2c │ │ │ │ @ instruction: 0x03ad13f8 │ │ │ │ orreq r7, r4, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1713010,15 +1713010,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 695358 <__cxa_atexit@plt+0x688ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #62914560 @ 0x3c00000 │ │ │ │ + cmneq r1, #331350016 @ 0x13c00000 │ │ │ │ @ instruction: 0x03ad0bd4 │ │ │ │ @ instruction: 0x03ad12a0 │ │ │ │ orreq r4, r4, #32, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1713473,15 +1713473,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 695a94 <__cxa_atexit@plt+0x689518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #240, 26 @ 0x3c00 │ │ │ │ + cmneq r1, #48, 28 @ 0x300 │ │ │ │ @ instruction: 0x03ad0498 │ │ │ │ @ instruction: 0x03ad0b64 │ │ │ │ orreq r8, r4, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1713550,15 +1713550,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 695bc8 <__cxa_atexit@plt+0x68964c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #48896 @ 0xbf00 │ │ │ │ + cmneq r1, #65280 @ 0xff00 │ │ │ │ @ instruction: 0x03ad0364 │ │ │ │ @ instruction: 0x03ad0a30 │ │ │ │ orreq r8, r4, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1713678,15 +1713678,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 695dc8 <__cxa_atexit@plt+0x68984c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #864256 @ 0xd3000 │ │ │ │ + cmneq r1, #19456 @ 0x4c00 │ │ │ │ @ instruction: 0x03ad0164 │ │ │ │ @ instruction: 0x03ad0830 │ │ │ │ orreq r8, r4, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1714826,15 +1714826,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 696fb8 <__cxa_atexit@plt+0x68aa3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #15663104 @ 0xef0000 │ │ │ │ + cmneq r1, #770048 @ 0xbc000 │ │ │ │ @ instruction: 0x03acef74 │ │ │ │ @ instruction: 0x03acf640 │ │ │ │ orreq r2, r4, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1717831,15 +1717831,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 699eac <__cxa_atexit@plt+0x68d930> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #356352 @ 0x57000 │ │ │ │ + cmneq r1, #618496 @ 0x97000 │ │ │ │ @ instruction: 0x03acc080 │ │ │ │ @ instruction: 0x03acc74c │ │ │ │ orreq r2, r4, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1722672,15 +1722672,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 69ea50 <__cxa_atexit@plt+0x6924d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #3184 @ 0xc70 │ │ │ │ + cmneq r1, #7, 30 │ │ │ │ @ instruction: 0x03ac74dc │ │ │ │ @ instruction: 0x03ac7ba8 │ │ │ │ orreq r0, r4, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1722973,15 +1722973,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 69ef04 <__cxa_atexit@plt+0x692988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #32, 20 @ 0x20000 │ │ │ │ + cmneq r1, #96, 20 @ 0x60000 │ │ │ │ @ instruction: 0x03ac7028 │ │ │ │ @ instruction: 0x03ac76f4 │ │ │ │ orreq pc, r3, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1723167,15 +1723167,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 69f20c <__cxa_atexit@plt+0x692c90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #12058624 @ 0xb80000 │ │ │ │ + cmneq r1, #28835840 @ 0x1b80000 │ │ │ │ @ instruction: 0x03ac6d20 │ │ │ │ @ instruction: 0x03ac73ec │ │ │ │ orreq pc, r3, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1723499,15 +1723499,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 69f73c <__cxa_atexit@plt+0x6931c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #1879048193 @ 0x70000001 │ │ │ │ + cmneq r1, #1879048197 @ 0x70000005 │ │ │ │ @ instruction: 0x03ac67f0 │ │ │ │ @ instruction: 0x03ac6ebc │ │ │ │ orreq pc, r3, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1723633,15 +1723633,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 69f954 <__cxa_atexit@plt+0x6933d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #15 │ │ │ │ + cmneq r1, #79 @ 0x4f │ │ │ │ @ instruction: 0x03ac65d8 │ │ │ │ @ instruction: 0x03ac6ca4 │ │ │ │ orreq pc, r3, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1723965,15 +1723965,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 69fe84 <__cxa_atexit@plt+0x693908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #978944 @ 0xef000 │ │ │ │ + cmneq r1, #48128 @ 0xbc00 │ │ │ │ @ instruction: 0x03ac60a8 │ │ │ │ @ instruction: 0x03ac6774 │ │ │ │ orreq lr, r3, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1724240,15 +1724240,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a02d0 <__cxa_atexit@plt+0x693d54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #189792256 @ 0xb500000 │ │ │ │ + cmneq r1, #256901120 @ 0xf500000 │ │ │ │ @ instruction: 0x03ac5c5c │ │ │ │ @ instruction: 0x03ac6328 │ │ │ │ orreq lr, r3, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ mov sl, r8 │ │ │ │ @@ -1724349,15 +1724349,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a0484 <__cxa_atexit@plt+0x693f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #4, 10 @ 0x1000000 │ │ │ │ + cmneq r1, #68, 10 @ 0x11000000 │ │ │ │ @ instruction: 0x03ac5aa8 │ │ │ │ @ instruction: 0x03ac6174 │ │ │ │ orreq sp, r3, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1724717,15 +1724717,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a0a44 <__cxa_atexit@plt+0x6944c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #392 @ 0x188 │ │ │ │ + msreq SPSR_, #648 @ 0x288 │ │ │ │ @ instruction: 0x03ac54e8 │ │ │ │ @ instruction: 0x03ac5bb4 │ │ │ │ orreq sp, r3, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1725572,15 +1725572,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a17a0 <__cxa_atexit@plt+0x695224> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #36, 4 @ 0x40000002 │ │ │ │ + msreq SPSR_, #100, 4 @ 0x40000006 │ │ │ │ @ instruction: 0x03ac478c │ │ │ │ @ instruction: 0x03ac4e58 │ │ │ │ orreq sp, r3, #76, 8 @ 0x4c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1726245,15 +1726245,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a2224 <__cxa_atexit@plt+0x695ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #45350912 @ 0x2b40000 │ │ │ │ + cmneq r0, #62128128 @ 0x3b40000 │ │ │ │ @ instruction: 0x03ac3d08 │ │ │ │ @ instruction: 0x03ac43d4 │ │ │ │ orreq ip, r3, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1726681,15 +1726681,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a28f4 <__cxa_atexit@plt+0x696378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #228 @ 0xe4 │ │ │ │ + cmneq r0, #36, 2 │ │ │ │ @ instruction: 0x03ac3638 │ │ │ │ @ instruction: 0x03ac3d04 │ │ │ │ orreq sl, r3, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1727281,993 +1727281,993 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq fp, r3, #76, 26 @ 0x1300 │ │ │ │ @ instruction: 0x03ac2cfc │ │ │ │ @ instruction: 0x03ac4494 │ │ │ │ - cmneq r0, #23592960 @ 0x1680000 │ │ │ │ + cmneq r0, #40370176 @ 0x2680000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #40632320 @ 0x26c0000 │ │ │ │ + cmneq r0, #57409536 @ 0x36c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #58982400 @ 0x3840000 │ │ │ │ + cmneq r0, #2162688 @ 0x210000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #2293760 @ 0x230000 │ │ │ │ + cmneq r0, #6488064 @ 0x630000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #104, 16 @ 0x680000 │ │ │ │ + cmneq r0, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #11337728 @ 0xad0000 │ │ │ │ + cmneq r0, #15532032 @ 0xed0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #15597568 @ 0xee0000 │ │ │ │ + cmneq r0, #753664 @ 0xb8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #48, 18 @ 0xc0000 │ │ │ │ + cmneq r0, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r7, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1867776 @ 0x1c8000 │ │ │ │ + cmneq r0, #2916352 @ 0x2c8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r8, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #180, 18 @ 0x2d0000 │ │ │ │ + cmneq r0, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r9, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #4030464 @ 0x3d8000 │ │ │ │ + cmneq r0, #221184 @ 0x36000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, sl, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #233472 @ 0x39000 │ │ │ │ + cmneq r0, #495616 @ 0x79000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, fp, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #124, 20 @ 0x7c000 │ │ │ │ + cmneq r0, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, ip, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #778240 @ 0xbe000 │ │ │ │ + cmneq r0, #1040384 @ 0xfe000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, sp, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #2048 @ 0x800 │ │ │ │ + cmneq r0, #67584 @ 0x10800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, lr, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #72704 @ 0x11c00 │ │ │ │ + cmneq r0, #138240 @ 0x21c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, pc, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #140, 22 @ 0x23000 │ │ │ │ + cmneq r0, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r0, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #215040 @ 0x34800 │ │ │ │ + cmneq r0, #4608 @ 0x1200 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r1, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #6400 @ 0x1900 │ │ │ │ + cmneq r0, #22784 @ 0x5900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r2, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #24832 @ 0x6100 │ │ │ │ + cmneq r0, #41216 @ 0xa100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #43520 @ 0xaa00 │ │ │ │ + cmneq r0, #59904 @ 0xea00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #62208 @ 0xf300 │ │ │ │ + cmneq r0, #3264 @ 0xcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andseq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #3648 @ 0xe40 │ │ │ │ + cmneq r0, #7744 @ 0x1e40 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #8064 @ 0x1f80 │ │ │ │ + cmneq r0, #12160 @ 0x2f80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #196, 26 @ 0x3100 │ │ │ │ + cmneq r0, #4, 28 @ 0x40 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #13, 28 @ 0xd0 │ │ │ │ + cmneq r0, #1232 @ 0x4d0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1392 @ 0x570 │ │ │ │ + cmneq r0, #2416 @ 0x970 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #156, 28 @ 0x9c0 │ │ │ │ + cmneq r0, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #3600 @ 0xe10 │ │ │ │ + cmneq r0, #33, 30 @ 0x84 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #39, 30 @ 0x9c │ │ │ │ + cmneq r0, #412 @ 0x19c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #440 @ 0x1b8 │ │ │ │ + cmneq r0, #696 @ 0x2b8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #180, 30 @ 0x2d0 │ │ │ │ + cmneq r0, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andseq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1004 @ 0x3ec │ │ │ │ + cmneq r0, #59 @ 0x3b │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #73 @ 0x49 │ │ │ │ + cmneq r0, #137 @ 0x89 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #152 @ 0x98 │ │ │ │ + cmneq r0, #216 @ 0xd8 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #217 @ 0xd9 │ │ │ │ + cmneq r0, #1073741830 @ 0x40000006 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-1073741817 @ 0xc0000007 │ │ │ │ + cmneq r0, #-1073741801 @ 0xc0000017 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #100, 2 │ │ │ │ + cmneq r0, #164, 2 @ 0x29 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-1073741784 @ 0xc0000028 │ │ │ │ + cmneq r0, #-1073741768 @ 0xc0000038 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1073741881 @ 0x40000039 │ │ │ │ + cmneq r0, #1342177282 @ 0x50000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1610612738 @ 0x60000002 │ │ │ │ + cmneq r0, #1610612742 @ 0x60000006 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #108, 4 @ 0xc0000006 │ │ │ │ + cmneq r0, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #805306379 @ 0x3000000b │ │ │ │ + cmneq r0, #805306383 @ 0x3000000f │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1342177295 @ 0x5000000f │ │ │ │ + cmneq r0, #-738197504 @ 0xd4000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-402653184 @ 0xe8000000 │ │ │ │ + cmneq r0, #-402653183 @ 0xe8000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-469762047 @ 0xe4000001 │ │ │ │ + cmneq r0, #-469762046 @ 0xe4000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-134217726 @ 0xf8000002 │ │ │ │ + cmneq r0, #-134217725 @ 0xf8000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ + cmneq r0, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1107296256 @ 0x42000000 │ │ │ │ + cmneq r0, #-2113929216 @ 0x82000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-2113929216 @ 0x82000000 │ │ │ │ + cmneq r0, #-1040187392 @ 0xc2000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-1023410176 @ 0xc3000000 │ │ │ │ + cmneq r0, #12582912 @ 0xc00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #41943040 @ 0x2800000 │ │ │ │ + cmneq r0, #310378496 @ 0x12800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #314572800 @ 0x12c00000 │ │ │ │ + cmneq r0, #583008256 @ 0x22c00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #612368384 @ 0x24800000 │ │ │ │ + cmneq r0, #880803840 @ 0x34800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #880803840 @ 0x34800000 │ │ │ │ + cmneq r0, #18874368 @ 0x1200000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #28311552 @ 0x1b00000 │ │ │ │ + cmneq r0, #95420416 @ 0x5b00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #105906176 @ 0x6500000 │ │ │ │ + cmneq r0, #173015040 @ 0xa500000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #185597952 @ 0xb100000 │ │ │ │ + cmneq r0, #252706816 @ 0xf100000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #266338304 @ 0xfe00000 │ │ │ │ + cmneq r0, #16252928 @ 0xf80000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #19398656 @ 0x1280000 │ │ │ │ + cmneq r0, #36175872 @ 0x2280000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #39583744 @ 0x25c0000 │ │ │ │ + cmneq r0, #56360960 @ 0x35c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #57933824 @ 0x3740000 │ │ │ │ + cmneq r0, #1900544 @ 0x1d0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #36, 16 @ 0x240000 │ │ │ │ + cmneq r0, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #6946816 @ 0x6a0000 │ │ │ │ + cmneq r0, #11141120 @ 0xaa0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ eorseq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #176, 16 @ 0xb00000 │ │ │ │ + cmneq r0, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #16121856 @ 0xf60000 │ │ │ │ + cmneq r0, #884736 @ 0xd8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1015808 @ 0xf8000 │ │ │ │ + cmneq r0, #2064384 @ 0x1f8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #2211840 @ 0x21c000 │ │ │ │ + cmneq r0, #3260416 @ 0x31c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subeq r0, r3, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #3358720 @ 0x334000 │ │ │ │ + cmneq r0, #53248 @ 0xd000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #90112 @ 0x16000 │ │ │ │ + cmneq r0, #352256 @ 0x56000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #380928 @ 0x5d000 │ │ │ │ + cmneq r0, #643072 @ 0x9d000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #684032 @ 0xa7000 │ │ │ │ + cmneq r0, #946176 @ 0xe7000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #970752 @ 0xed000 │ │ │ │ + cmneq r0, #46080 @ 0xb400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #51200 @ 0xc800 │ │ │ │ + cmneq r0, #116736 @ 0x1c800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subeq r0, r9, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #124928 @ 0x1e800 │ │ │ │ + cmneq r0, #190464 @ 0x2e800 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #197632 @ 0x30400 │ │ │ │ + cmneq r0, #256 @ 0x100 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #2304 @ 0x900 │ │ │ │ + cmneq r0, #18688 @ 0x4900 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #18944 @ 0x4a00 │ │ │ │ + cmneq r0, #35328 @ 0x8a00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #37376 @ 0x9200 │ │ │ │ + cmneq r0, #53760 @ 0xd200 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #56064 @ 0xdb00 │ │ │ │ + cmneq r0, #1728 @ 0x6c0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subeq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #2176 @ 0x880 │ │ │ │ + cmneq r0, #6272 @ 0x1880 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #6784 @ 0x1a80 │ │ │ │ + cmneq r0, #10880 @ 0x2a80 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #11456 @ 0x2cc0 │ │ │ │ + cmneq r0, #15552 @ 0x3cc0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #16192 @ 0x3f40 │ │ │ │ + cmneq r0, #976 @ 0x3d0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1120 @ 0x460 │ │ │ │ + cmneq r0, #2144 @ 0x860 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r4, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #2192 @ 0x890 │ │ │ │ + cmneq r0, #3216 @ 0xc90 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #3296 @ 0xce0 │ │ │ │ + cmneq r0, #14, 30 @ 0x38 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #20, 30 @ 0x50 │ │ │ │ + cmneq r0, #84, 30 @ 0x150 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #356 @ 0x164 │ │ │ │ + cmneq r0, #612 @ 0x264 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #616 @ 0x268 │ │ │ │ + cmneq r0, #872 @ 0x368 │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, r9, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #220, 30 @ 0x370 │ │ │ │ + msreq SPSR_, #28 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #38 @ 0x26 │ │ │ │ + msreq SPSR_, #102 @ 0x66 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #108 @ 0x6c │ │ │ │ + msreq SPSR_, #172 @ 0xac │ │ │ │ andeq r0, r0, r1 │ │ │ │ subseq r0, ip, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #185 @ 0xb9 │ │ │ │ + msreq SPSR_, #249 @ 0xf9 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #251 @ 0xfb │ │ │ │ + msreq SPSR_, #-1073741810 @ 0xc000000e │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #1073741840 @ 0x40000010 │ │ │ │ + msreq SPSR_, #1073741856 @ 0x40000020 │ │ │ │ andeq r0, r1, r0 │ │ │ │ subseq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #132, 2 @ 0x21 │ │ │ │ + msreq SPSR_, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #-1073741776 @ 0xc0000030 │ │ │ │ + msreq SPSR_, #805306368 @ 0x30000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #8, 4 @ 0x80000000 │ │ │ │ + msreq SPSR_, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #72, 4 @ 0x80000004 │ │ │ │ + msreq SPSR_, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #-1610612728 @ 0xa0000008 │ │ │ │ + msreq SPSR_, #-1610612724 @ 0xa000000c │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #-536870900 @ 0xe000000c │ │ │ │ + msreq SPSR_, #939524096 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ rsbeq r0, r5, r2 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #1140850688 @ 0x44000000 │ │ │ │ + msreq SPSR_, #1140850689 @ 0x44000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #1409286145 @ 0x54000001 │ │ │ │ + msreq SPSR_, #1409286146 @ 0x54000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #148, 6 @ 0x50000002 │ │ │ │ + msreq SPSR_, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #1543503875 @ 0x5c000003 │ │ │ │ + msreq SPSR_, #385875968 @ 0x17000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #486539264 @ 0x1d000000 │ │ │ │ + msreq SPSR_, #1560281088 @ 0x5d000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #96, 8 @ 0x60000000 │ │ │ │ + msreq SPSR_, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #-1493172224 @ 0xa7000000 │ │ │ │ + msreq SPSR_, #-419430400 @ 0xe7000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #-285212672 @ 0xef000000 │ │ │ │ + msreq SPSR_, #197132288 @ 0xbc00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #213909504 @ 0xcc00000 │ │ │ │ + msreq SPSR_, #482344960 @ 0x1cc00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #507510784 @ 0x1e400000 │ │ │ │ + msreq SPSR_, #775946240 @ 0x2e400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbeq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #792723456 @ 0x2f400000 │ │ │ │ + msreq SPSR_, #1061158912 @ 0x3f400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #1065353216 @ 0x3f800000 │ │ │ │ + msreq SPSR_, #65011712 @ 0x3e00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #66060288 @ 0x3f00000 │ │ │ │ + msreq SPSR_, #133169152 @ 0x7f00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #136314880 @ 0x8200000 │ │ │ │ + msreq SPSR_, #203423744 @ 0xc200000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #207618048 @ 0xc600000 │ │ │ │ + msreq SPSR_, #1572864 @ 0x180000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #2359296 @ 0x240000 │ │ │ │ + msreq SPSR_, #19136512 @ 0x1240000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #20709376 @ 0x13c0000 │ │ │ │ + msreq SPSR_, #37486592 @ 0x23c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #39321600 @ 0x2580000 │ │ │ │ + msreq SPSR_, #56098816 @ 0x3580000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #56360960 @ 0x35c0000 │ │ │ │ + msreq SPSR_, #1507328 @ 0x170000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #1638400 @ 0x190000 │ │ │ │ + msreq SPSR_, #5832704 @ 0x590000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #92, 16 @ 0x5c0000 │ │ │ │ + msreq SPSR_, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #10551296 @ 0xa10000 │ │ │ │ + msreq SPSR_, #14745600 @ 0xe10000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #15073280 @ 0xe60000 │ │ │ │ + msreq SPSR_, #622592 @ 0x98000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #688128 @ 0xa8000 │ │ │ │ + msreq SPSR_, #1736704 @ 0x1a8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #1818624 @ 0x1bc000 │ │ │ │ + msreq SPSR_, #2867200 @ 0x2bc000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #176, 18 @ 0x2c0000 │ │ │ │ + msreq SPSR_, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ rsbseq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #4014080 @ 0x3d4000 │ │ │ │ + msreq SPSR_, #217088 @ 0x35000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #221184 @ 0x36000 │ │ │ │ + msreq SPSR_, #483328 @ 0x76000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #499712 @ 0x7a000 │ │ │ │ + msreq SPSR_, #761856 @ 0xba000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #782336 @ 0xbf000 │ │ │ │ + msreq SPSR_, #1044480 @ 0xff000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #4, 22 @ 0x1000 │ │ │ │ + msreq SPSR_, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #76800 @ 0x12c00 │ │ │ │ + msreq SPSR_, #142336 @ 0x22c00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #144384 @ 0x23400 │ │ │ │ + msreq SPSR_, #209920 @ 0x33400 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #215040 @ 0x34800 │ │ │ │ + msreq SPSR_, #4608 @ 0x1200 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #24, 24 @ 0x1800 │ │ │ │ + msreq SPSR_, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #22784 @ 0x5900 │ │ │ │ + msreq SPSR_, #39168 @ 0x9900 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #156, 24 @ 0x9c00 │ │ │ │ + msreq SPSR_, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #56832 @ 0xde00 │ │ │ │ + msreq SPSR_, #1920 @ 0x780 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #2112 @ 0x840 │ │ │ │ + msreq SPSR_, #6208 @ 0x1840 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #100, 26 @ 0x1900 │ │ │ │ + msreq SPSR_, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #10688 @ 0x29c0 │ │ │ │ + msreq SPSR_, #14784 @ 0x39c0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #15040 @ 0x3ac0 │ │ │ │ + msreq SPSR_, #688 @ 0x2b0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addeq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #752 @ 0x2f0 │ │ │ │ + msreq SPSR_, #1776 @ 0x6f0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #1904 @ 0x770 │ │ │ │ + msreq SPSR_, #2928 @ 0xb70 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #3024 @ 0xbd0 │ │ │ │ + msreq SPSR_, #4048 @ 0xfd0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #1, 30 │ │ │ │ + msreq SPSR_, #260 @ 0x104 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #72, 30 @ 0x120 │ │ │ │ + msreq SPSR_, #136, 30 @ 0x220 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r4, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #552 @ 0x228 │ │ │ │ + msreq SPSR_, #808 @ 0x328 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r5, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #208, 30 @ 0x340 │ │ │ │ + cmneq r1, #16 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r6, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #21 │ │ │ │ + cmneq r1, #85 @ 0x55 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r7, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #88 @ 0x58 │ │ │ │ + cmneq r1, #152 @ 0x98 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r8, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #157 @ 0x9d │ │ │ │ + cmneq r1, #221 @ 0xdd │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, r9, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #230 @ 0xe6 │ │ │ │ + cmneq r1, #-2147483639 @ 0x80000009 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, sl, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #-2147483636 @ 0x8000000c │ │ │ │ + cmneq r1, #-2147483620 @ 0x8000001c │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, fp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #120, 2 │ │ │ │ + cmneq r1, #184, 2 @ 0x2e │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, ip, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #188, 2 @ 0x2f │ │ │ │ + cmneq r1, #252, 2 @ 0x3f │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, sp, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #4, 4 @ 0x40000000 │ │ │ │ + cmneq r1, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, lr, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #-1879048188 @ 0x90000004 │ │ │ │ + cmneq r1, #-1879048184 @ 0x90000008 │ │ │ │ andeq r0, r1, r0 │ │ │ │ addseq r0, pc, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #-1342177272 @ 0xb0000008 │ │ │ │ + cmneq r1, #-1342177268 @ 0xb000000c │ │ │ │ andeq r0, r1, r0 │ │ │ │ adceq r0, r0, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #204, 4 @ 0xc000000c │ │ │ │ + cmneq r1, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ adceq r0, r1, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #1409286144 @ 0x54000000 │ │ │ │ + cmneq r1, #1409286145 @ 0x54000001 │ │ │ │ andeq r0, r1, r0 │ │ │ │ adceq r0, r2, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmneq r1, #88, 6 @ 0x60000001 │ │ │ │ + cmneq r1, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ adceq r0, r3, r3 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1729406,15 +1729406,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a5388 <__cxa_atexit@plt+0x698e0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #-805306363 @ 0xd0000005 │ │ │ │ + msreq SPSR_, #-805306359 @ 0xd0000009 │ │ │ │ @ instruction: 0x03ac0ba4 │ │ │ │ @ instruction: 0x03ac1270 │ │ │ │ orreq r9, r3, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1729483,15 +1729483,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a54bc <__cxa_atexit@plt+0x698f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - msreq SPSR_, #-1073741814 @ 0xc000000a │ │ │ │ + msreq SPSR_, #-1073741798 @ 0xc000001a │ │ │ │ @ instruction: 0x03ac0a70 │ │ │ │ @ instruction: 0x03ac113c │ │ │ │ orreq r9, r3, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1730598,15 +1730598,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a6628 <__cxa_atexit@plt+0x69a0ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #212, 30 @ 0x350 │ │ │ │ + cmneq r0, #20 │ │ │ │ @ instruction: 0x03abf904 │ │ │ │ @ instruction: 0x03abffd0 │ │ │ │ orreq r8, r3, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1730675,15 +1730675,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a675c <__cxa_atexit@plt+0x69a1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #2592 @ 0xa20 │ │ │ │ + cmneq r0, #3616 @ 0xe20 │ │ │ │ @ instruction: 0x03abf7d0 │ │ │ │ @ instruction: 0x03abfe9c │ │ │ │ orreq r8, r3, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1732864,15 +1732864,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a8990 <__cxa_atexit@plt+0x69c414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #2096 @ 0x830 │ │ │ │ + cmneq r0, #3120 @ 0xc30 │ │ │ │ @ instruction: 0x03abd59c │ │ │ │ @ instruction: 0x03abdc68 │ │ │ │ orreq r6, r3, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1732884,15 +1732884,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a89e0 <__cxa_atexit@plt+0x69c464> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #880 @ 0x370 │ │ │ │ + cmneq r0, #1904 @ 0x770 │ │ │ │ @ instruction: 0x03abd54c │ │ │ │ @ instruction: 0x03abdc18 │ │ │ │ orreq r6, r3, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1732904,15 +1732904,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a8a30 <__cxa_atexit@plt+0x69c4b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #15296 @ 0x3bc0 │ │ │ │ + cmneq r0, #752 @ 0x2f0 │ │ │ │ @ instruction: 0x03abd4fc │ │ │ │ @ instruction: 0x03abdbc8 │ │ │ │ orreq r6, r3, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1732924,15 +1732924,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a8a80 <__cxa_atexit@plt+0x69c504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #164, 26 @ 0x2900 │ │ │ │ + cmneq r0, #228, 26 @ 0x3900 │ │ │ │ @ instruction: 0x03abd4ac │ │ │ │ @ instruction: 0x03abdb78 │ │ │ │ orreq r6, r3, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1732944,15 +1732944,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a8ad0 <__cxa_atexit@plt+0x69c554> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #5760 @ 0x1680 │ │ │ │ + cmneq r0, #9856 @ 0x2680 │ │ │ │ @ instruction: 0x03abd45c │ │ │ │ @ instruction: 0x03abdb28 │ │ │ │ orreq r6, r3, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -1733670,15 +1733670,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a9628 <__cxa_atexit@plt+0x69d0ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1610612736 @ 0x60000000 │ │ │ │ + cmneq r0, #1610612740 @ 0x60000004 │ │ │ │ @ instruction: 0x03abc904 │ │ │ │ @ instruction: 0x03abcfd0 │ │ │ │ orreq r6, r3, #104, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1733774,15 +1733774,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a97c8 <__cxa_atexit@plt+0x69d24c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #142 @ 0x8e │ │ │ │ + cmneq r0, #206 @ 0xce │ │ │ │ @ instruction: 0x03abc764 │ │ │ │ @ instruction: 0x03abce30 │ │ │ │ orreq r5, r3, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1733869,15 +1733869,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a9944 <__cxa_atexit@plt+0x69d3c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #43, 30 @ 0xac │ │ │ │ + cmneq r0, #428 @ 0x1ac │ │ │ │ @ instruction: 0x03abc5e8 │ │ │ │ @ instruction: 0x03abccb4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp r7, fp │ │ │ │ @@ -1734078,15 +1734078,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a9c88 <__cxa_atexit@plt+0x69d70c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #9984 @ 0x2700 │ │ │ │ + cmneq r0, #26368 @ 0x6700 │ │ │ │ @ instruction: 0x03abc2a4 │ │ │ │ @ instruction: 0x03abc970 │ │ │ │ orreq r5, r3, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1734245,15 +1734245,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a9f24 <__cxa_atexit@plt+0x69d9a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #144, 18 @ 0x240000 │ │ │ │ + cmneq r0, #208, 18 @ 0x340000 │ │ │ │ @ instruction: 0x03abc008 │ │ │ │ @ instruction: 0x03abc6d4 │ │ │ │ orreq r5, r3, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1734265,15 +1734265,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6a9f74 <__cxa_atexit@plt+0x69d9f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1753088 @ 0x1ac000 │ │ │ │ + cmneq r0, #2801664 @ 0x2ac000 │ │ │ │ @ instruction: 0x03abbfb8 │ │ │ │ @ instruction: 0x03abc684 │ │ │ │ orreq r5, r3, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1734314,15 +1734314,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6aa038 <__cxa_atexit@plt+0x69dabc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #172, 16 @ 0xac0000 │ │ │ │ + cmneq r0, #236, 16 @ 0xec0000 │ │ │ │ @ instruction: 0x03abbef4 │ │ │ │ @ instruction: 0x03abc5c0 │ │ │ │ orreq r5, r3, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1734387,15 +1734387,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6aa15c <__cxa_atexit@plt+0x69dbe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #39321600 @ 0x2580000 │ │ │ │ + cmneq r0, #56098816 @ 0x3580000 │ │ │ │ @ instruction: 0x03abbdd0 │ │ │ │ @ instruction: 0x03abc49c │ │ │ │ orreq r4, r3, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1734407,15 +1734407,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6aa1ac <__cxa_atexit@plt+0x69dc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #21495808 @ 0x1480000 │ │ │ │ + cmneq r0, #38273024 @ 0x2480000 │ │ │ │ @ instruction: 0x03abbd80 │ │ │ │ @ instruction: 0x03abc44c │ │ │ │ orreq r5, r3, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1734445,15 +1734445,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6aa244 <__cxa_atexit@plt+0x69dcc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #238026752 @ 0xe300000 │ │ │ │ + cmneq r0, #9175040 @ 0x8c0000 │ │ │ │ @ instruction: 0x03abbce8 │ │ │ │ @ instruction: 0x03abc3b4 │ │ │ │ orreq r5, r3, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1734731,15 +1734731,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6aa6bc <__cxa_atexit@plt+0x69e140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-1342177273 @ 0xb0000007 │ │ │ │ + cmneq r0, #-1342177269 @ 0xb000000b │ │ │ │ @ instruction: 0x03abb870 │ │ │ │ @ instruction: 0x03abbf3c │ │ │ │ orreq r4, r3, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1734751,15 +1734751,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6aa70c <__cxa_atexit@plt+0x69e190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-805306364 @ 0xd0000004 │ │ │ │ + cmneq r0, #-805306360 @ 0xd0000008 │ │ │ │ @ instruction: 0x03abb820 │ │ │ │ @ instruction: 0x03abbeec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6aa74c <__cxa_atexit@plt+0x69e1d0> │ │ │ │ @@ -1734826,15 +1734826,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6aa838 <__cxa_atexit@plt+0x69e2bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-2147483639 @ 0x80000009 │ │ │ │ + cmneq r0, #-2147483623 @ 0x80000019 │ │ │ │ @ instruction: 0x03abb6f4 │ │ │ │ @ instruction: 0x03abbdc0 │ │ │ │ orreq r4, r3, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1734883,15 +1734883,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6aa91c <__cxa_atexit@plt+0x69e3a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #91 @ 0x5b │ │ │ │ + cmneq r0, #155 @ 0x9b │ │ │ │ @ instruction: 0x03abb610 │ │ │ │ @ instruction: 0x03abbcdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6aa95c <__cxa_atexit@plt+0x69e3e0> │ │ │ │ @@ -1735370,15 +1735370,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ab0b8 <__cxa_atexit@plt+0x69eb3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #14811136 @ 0xe20000 │ │ │ │ + cmneq r0, #557056 @ 0x88000 │ │ │ │ @ instruction: 0x03abae74 │ │ │ │ @ instruction: 0x03abb540 │ │ │ │ orreq r4, r3, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -1735697,15 +1735697,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ab5d4 <__cxa_atexit@plt+0x69f058> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1140850691 @ 0x44000003 │ │ │ │ + cmneq r0, #285212672 @ 0x11000000 │ │ │ │ @ instruction: 0x03aba958 │ │ │ │ @ instruction: 0x03abb024 │ │ │ │ orreq r4, r3, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1735734,15 +1735734,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ab668 <__cxa_atexit@plt+0x69f0ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #671088641 @ 0x28000001 │ │ │ │ + cmneq r0, #671088642 @ 0x28000002 │ │ │ │ @ instruction: 0x03aba8c4 │ │ │ │ @ instruction: 0x03abaf90 │ │ │ │ orreq r4, r3, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -1735887,15 +1735887,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ab8cc <__cxa_atexit@plt+0x69f350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #243 @ 0xf3 │ │ │ │ + cmneq r0, #-1073741812 @ 0xc000000c │ │ │ │ @ instruction: 0x03aba660 │ │ │ │ @ instruction: 0x03abad2c │ │ │ │ orreq r4, r3, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1736065,15 +1736065,15 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r8, [pc, #28] @ 6abb98 <__cxa_atexit@plt+0x69f61c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ b 9290e4 <__cxa_atexit@plt+0x91cb68> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmneq r0, #1888 @ 0x760 │ │ │ │ + cmneq r0, #2912 @ 0xb60 │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0x03aba3d8 │ │ │ │ @ instruction: 0x03abb338 │ │ │ │ orreq r3, r3, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1736086,15 +1736086,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6abbe8 <__cxa_atexit@plt+0x69f66c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1136 @ 0x470 │ │ │ │ + cmneq r0, #2160 @ 0x870 │ │ │ │ @ instruction: 0x03aba344 │ │ │ │ @ instruction: 0x03abaa10 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -1736124,15 +1736124,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6abc80 <__cxa_atexit@plt+0x69f704> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #11712 @ 0x2dc0 │ │ │ │ + cmneq r0, #15808 @ 0x3dc0 │ │ │ │ @ instruction: 0x03aba2ac │ │ │ │ @ instruction: 0x03aba978 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -1736162,15 +1736162,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6abd18 <__cxa_atexit@plt+0x69f79c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #48, 26 @ 0xc00 │ │ │ │ + cmneq r0, #112, 26 @ 0x1c00 │ │ │ │ @ instruction: 0x03aba214 │ │ │ │ @ instruction: 0x03aba8e0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -1736612,15 +1736612,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ac420 <__cxa_atexit@plt+0x69fea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #48, 12 @ 0x3000000 │ │ │ │ + cmneq r0, #112, 12 @ 0x7000000 │ │ │ │ @ instruction: 0x03ab9b0c │ │ │ │ @ instruction: 0x03aba1d8 │ │ │ │ orreq r3, r3, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1737569,15 +1737569,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ad314 <__cxa_atexit@plt+0x6a0d98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #20709376 @ 0x13c0000 │ │ │ │ + cmneq r0, #37486592 @ 0x23c0000 │ │ │ │ @ instruction: 0x03ab8c18 │ │ │ │ @ instruction: 0x03ab92e4 │ │ │ │ orreq r2, r3, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -1737706,15 +1737706,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ad538 <__cxa_atexit@plt+0x6a0fbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #411041792 @ 0x18800000 │ │ │ │ + cmneq r0, #679477248 @ 0x28800000 │ │ │ │ @ instruction: 0x03ab89f4 │ │ │ │ @ instruction: 0x03ab90c0 │ │ │ │ orreq r2, r3, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1737750,15 +1737750,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ad5e8 <__cxa_atexit@plt+0x6a106c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-385875968 @ 0xe9000000 │ │ │ │ + cmneq r0, #171966464 @ 0xa400000 │ │ │ │ @ instruction: 0x03ab8944 │ │ │ │ @ instruction: 0x03ab9010 │ │ │ │ orreq r2, r3, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1738200,15 +1738200,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6adcf0 <__cxa_atexit@plt+0x6a1774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #544 @ 0x220 │ │ │ │ + cmneq r0, #1568 @ 0x620 │ │ │ │ @ instruction: 0x03ab823c │ │ │ │ @ instruction: 0x03ab8908 │ │ │ │ orreq r1, r3, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1738277,15 +1738277,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ade24 <__cxa_atexit@plt+0x6a18a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #240, 24 @ 0xf000 │ │ │ │ + cmneq r0, #48, 26 @ 0xc00 │ │ │ │ @ instruction: 0x03ab8108 │ │ │ │ @ instruction: 0x03ab87d4 │ │ │ │ orreq r1, r3, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1739556,15 +1739556,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6af220 <__cxa_atexit@plt+0x6a2ca4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #147456 @ 0x24000 │ │ │ │ + cmneq r0, #1196032 @ 0x124000 │ │ │ │ @ instruction: 0x03ab6d0c │ │ │ │ @ instruction: 0x03ab73d8 │ │ │ │ orreq r0, r3, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1739726,15 +1739726,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6af4c8 <__cxa_atexit@plt+0x6a2f4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #141557760 @ 0x8700000 │ │ │ │ + cmneq r0, #208666624 @ 0xc700000 │ │ │ │ @ instruction: 0x03ab6a64 │ │ │ │ @ instruction: 0x03ab7130 │ │ │ │ orreq r0, r3, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1739982,15 +1739982,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6af8c8 <__cxa_atexit@plt+0x6a334c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-1342177271 @ 0xb0000009 │ │ │ │ + cmneq r0, #-1342177267 @ 0xb000000d │ │ │ │ @ instruction: 0x03ab6664 │ │ │ │ @ instruction: 0x03ab6d30 │ │ │ │ orreq r0, r3, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1740152,15 +1740152,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6afb70 <__cxa_atexit@plt+0x6a35f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #7 │ │ │ │ + cmneq r0, #71 @ 0x47 │ │ │ │ @ instruction: 0x03ab63bc │ │ │ │ @ instruction: 0x03ab6a88 │ │ │ │ orreq pc, r2, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1740252,15 +1740252,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6afd00 <__cxa_atexit@plt+0x6a3784> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1936 @ 0x790 │ │ │ │ + cmneq r0, #2960 @ 0xb90 │ │ │ │ @ instruction: 0x03ab622c │ │ │ │ @ instruction: 0x03ab68f8 │ │ │ │ orreq pc, r2, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1740324,15 +1740324,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6afe20 <__cxa_atexit@plt+0x6a38a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #5824 @ 0x16c0 │ │ │ │ + cmneq r0, #9920 @ 0x26c0 │ │ │ │ @ instruction: 0x03ab610c │ │ │ │ @ instruction: 0x03ab67d8 │ │ │ │ orreq pc, r2, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1740437,15 +1740437,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6affe4 <__cxa_atexit@plt+0x6a3a68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #186368 @ 0x2d800 │ │ │ │ + cmneq r0, #251904 @ 0x3d800 │ │ │ │ @ instruction: 0x03ab5f48 │ │ │ │ @ instruction: 0x03ab6614 │ │ │ │ orreq pc, r2, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1740779,15 +1740779,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b053c <__cxa_atexit@plt+0x6a3fc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq r0, #172, 12 @ 0xac00000 │ │ │ │ @ instruction: 0x03ab59f0 │ │ │ │ @ instruction: 0x03ab60bc │ │ │ │ orreq pc, r2, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -1740858,15 +1740858,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b0678 <__cxa_atexit@plt+0x6a40fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #289406976 @ 0x11400000 │ │ │ │ + cmneq r0, #557842432 @ 0x21400000 │ │ │ │ @ instruction: 0x03ab58b4 │ │ │ │ @ instruction: 0x03ab5f80 │ │ │ │ orreq pc, r2, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1740949,15 +1740949,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b07e4 <__cxa_atexit@plt+0x6a4268> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #240, 6 @ 0xc0000003 │ │ │ │ + cmneq r0, #48, 8 @ 0x30000000 │ │ │ │ @ instruction: 0x03ab5748 │ │ │ │ @ instruction: 0x03ab5e14 │ │ │ │ orreq pc, r2, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -1741052,15 +1741052,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b0980 <__cxa_atexit@plt+0x6a4404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #-1879048186 @ 0x90000006 │ │ │ │ + cmneq r0, #-1879048182 @ 0x9000000a │ │ │ │ @ instruction: 0x03ab55ac │ │ │ │ @ instruction: 0x03ab5c78 │ │ │ │ orreq lr, r2, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1741072,15 +1741072,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b09d0 <__cxa_atexit@plt+0x6a4454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #68, 4 @ 0x40000004 │ │ │ │ + cmneq r0, #132, 4 @ 0x40000008 │ │ │ │ @ instruction: 0x03ab555c │ │ │ │ @ instruction: 0x03ab5c28 │ │ │ │ orreq pc, r2, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1741111,15 +1741111,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, r5, #4 │ │ │ │ bx r0 │ │ │ │ ldr r8, [pc, #8] @ 6b0a64 <__cxa_atexit@plt+0x6a44e8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #184, 2 @ 0x2e │ │ │ │ + cmneq r0, #248, 2 @ 0x3e │ │ │ │ orreq pc, r2, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp r7, fp │ │ │ │ bcc 6b0aac <__cxa_atexit@plt+0x6a4530> │ │ │ │ @@ -1741307,15 +1741307,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b0d7c <__cxa_atexit@plt+0x6a4800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #4016 @ 0xfb0 │ │ │ │ + cmneq r0, #59, 30 @ 0xec │ │ │ │ @ instruction: 0x03ab51b0 │ │ │ │ @ instruction: 0x03ab587c │ │ │ │ orreq lr, r2, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1741751,15 +1741751,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b146c <__cxa_atexit@plt+0x6a4ef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #2424832 @ 0x250000 │ │ │ │ + cmneq r0, #6619136 @ 0x650000 │ │ │ │ @ instruction: 0x03ab4ac0 │ │ │ │ @ instruction: 0x03ab518c │ │ │ │ orreq sp, r2, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1741771,15 +1741771,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b14bc <__cxa_atexit@plt+0x6a4f40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #720896 @ 0xb0000 │ │ │ │ + cmneq r0, #4915200 @ 0x4b0000 │ │ │ │ @ instruction: 0x03ab4a70 │ │ │ │ @ instruction: 0x03ab513c │ │ │ │ orreq lr, r2, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1742176,15 +1742176,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b1b10 <__cxa_atexit@plt+0x6a5594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #1073741880 @ 0x40000038 │ │ │ │ + cmneq r0, #268435458 @ 0x10000002 │ │ │ │ @ instruction: 0x03ab441c │ │ │ │ @ instruction: 0x03ab4ae8 │ │ │ │ orreq lr, r2, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1742424,15 +1742424,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b1ef0 <__cxa_atexit@plt+0x6a5974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #864 @ 0x360 │ │ │ │ + cmneq r0, #1888 @ 0x760 │ │ │ │ @ instruction: 0x03ab403c │ │ │ │ @ instruction: 0x03ab4708 │ │ │ │ orreq sp, r2, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1742594,15 +1742594,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b2198 <__cxa_atexit@plt+0x6a5c1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #186368 @ 0x2d800 │ │ │ │ + cmneq r0, #251904 @ 0x3d800 │ │ │ │ @ instruction: 0x03ab3d94 │ │ │ │ @ instruction: 0x03ab4460 │ │ │ │ orreq ip, r2, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1743095,15 +1743095,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0x03ab35e8 │ │ │ │ ldr r8, [pc, #4] @ 6b2964 <__cxa_atexit@plt+0x6a63e8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ - cmneq r0, #196, 6 @ 0x10000003 │ │ │ │ + cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ orreq ip, r2, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6b29f0 <__cxa_atexit@plt+0x6a6474> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -1743958,15 +1743958,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b36e8 <__cxa_atexit@plt+0x6a716c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq r0, #168820736 @ 0xa100000 │ │ │ │ + cmneq r0, #235929600 @ 0xe100000 │ │ │ │ @ instruction: 0x03ab2844 │ │ │ │ @ instruction: 0x03ab2f10 │ │ │ │ orreq ip, r2, #252, 14 @ 0x3f00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ @@ -1746287,15 +1746287,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b5b4c <__cxa_atexit@plt+0x6a95d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #-268435453 @ p-variant is OBSOLETE @ 0xf0000003 │ │ │ │ + cmppeq pc, #-268435449 @ p-variant is OBSOLETE @ 0xf0000007 │ │ │ │ @ instruction: 0x03ab03e0 │ │ │ │ @ instruction: 0x03ab0aac │ │ │ │ orreq r9, r2, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1746336,15 +1746336,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b5c10 <__cxa_atexit@plt+0x6a9694> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq pc, #136, 2 @ p-variant is OBSOLETE @ 0x22 │ │ │ │ + cmppeq pc, #200, 2 @ p-variant is OBSOLETE @ 0x32 │ │ │ │ @ instruction: 0x03ab031c │ │ │ │ @ instruction: 0x03ab09e8 │ │ │ │ orreq r9, r2, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1746826,15 +1746826,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b63b8 <__cxa_atexit@plt+0x6a9e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #3817472 @ 0x3a4000 │ │ │ │ + cmpeq pc, #167936 @ 0x29000 │ │ │ │ @ instruction: 0x03aafb74 │ │ │ │ @ instruction: 0x03ab0240 │ │ │ │ orreq r9, r2, #0, 8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1746875,15 +1746875,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b647c <__cxa_atexit@plt+0x6a9f00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #819200 @ 0xc8000 │ │ │ │ + cmpeq pc, #1867776 @ 0x1c8000 │ │ │ │ @ instruction: 0x03aafab0 │ │ │ │ @ instruction: 0x03ab017c │ │ │ │ orreq r9, r2, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1747884,15 +1747884,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b7440 <__cxa_atexit@plt+0x6aaec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #1949696 @ 0x1dc000 │ │ │ │ + cmpeq pc, #2998272 @ 0x2dc000 │ │ │ │ @ instruction: 0x03aaeaec │ │ │ │ @ instruction: 0x03aaf1b8 │ │ │ │ orreq r8, r2, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1748221,15 +1748221,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6b7984 <__cxa_atexit@plt+0x6ab408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #1325400064 @ 0x4f000000 │ │ │ │ + cmpeq pc, #-1895825408 @ 0x8f000000 │ │ │ │ @ instruction: 0x03aae5a8 │ │ │ │ @ instruction: 0x03aaec74 │ │ │ │ orreq r8, r2, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1753427,15 +1753427,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6bcadc <__cxa_atexit@plt+0x6b0560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #-1744830464 @ 0x98000000 │ │ │ │ + cmpeq pc, #-1744830463 @ 0x98000001 │ │ │ │ @ instruction: 0x03aa9450 │ │ │ │ @ instruction: 0x03aa9b1c │ │ │ │ orreq r2, r2, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1753447,15 +1753447,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6bcb2c <__cxa_atexit@plt+0x6b05b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #-536870897 @ 0xe000000f │ │ │ │ + cmpeq pc, #-134217728 @ 0xf8000000 │ │ │ │ @ instruction: 0x03aa9400 │ │ │ │ @ instruction: 0x03aa9acc │ │ │ │ orreq r2, r2, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1753467,15 +1753467,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6bcb7c <__cxa_atexit@plt+0x6b0600> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #-268435444 @ 0xf000000c │ │ │ │ + cmpeq pc, #1006632960 @ 0x3c000000 │ │ │ │ @ instruction: 0x03aa93b0 │ │ │ │ @ instruction: 0x03aa9a7c │ │ │ │ orreq r2, r2, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1753487,15 +1753487,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6bcbcc <__cxa_atexit@plt+0x6b0650> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #-536870902 @ 0xe000000a │ │ │ │ + cmpeq pc, #-536870898 @ 0xe000000e │ │ │ │ @ instruction: 0x03aa9360 │ │ │ │ @ instruction: 0x03aa9a2c │ │ │ │ orreq r3, r2, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1753908,15 +1753908,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6bd260 <__cxa_atexit@plt+0x6b0ce4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #7936 @ 0x1f00 │ │ │ │ + cmpeq pc, #24320 @ 0x5f00 │ │ │ │ @ instruction: 0x03aa8ccc │ │ │ │ @ instruction: 0x03aa9398 │ │ │ │ orreq r2, r2, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #8 │ │ │ │ @@ -1754098,15 +1754098,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6bd558 <__cxa_atexit@plt+0x6b0fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #72, 18 @ 0x120000 │ │ │ │ + cmpeq pc, #136, 18 @ 0x220000 │ │ │ │ @ instruction: 0x03aa89d4 │ │ │ │ @ instruction: 0x03aa90a0 │ │ │ │ orreq r2, r2, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1756912,15 +1756912,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c0150 <__cxa_atexit@plt+0x6b3bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #8512 @ 0x2140 │ │ │ │ + cmpeq pc, #12608 @ 0x3140 │ │ │ │ @ instruction: 0x03aa5ddc │ │ │ │ @ instruction: 0x03aa64a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6c018c <__cxa_atexit@plt+0x6b3c10> │ │ │ │ @@ -1759313,15 +1759313,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c26d4 <__cxa_atexit@plt+0x6b6158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #196608 @ 0x30000 │ │ │ │ + cmpeq pc, #4390912 @ 0x430000 │ │ │ │ @ instruction: 0x03aa3858 │ │ │ │ @ instruction: 0x03aa3f24 │ │ │ │ orreq ip, r1, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1759333,15 +1759333,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c2724 <__cxa_atexit@plt+0x6b61a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #47710208 @ 0x2d80000 │ │ │ │ + cmpeq pc, #64487424 @ 0x3d80000 │ │ │ │ @ instruction: 0x03aa3808 │ │ │ │ @ instruction: 0x03aa3ed4 │ │ │ │ orreq ip, r1, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1759353,15 +1759353,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c2774 <__cxa_atexit@plt+0x6b61f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #27525120 @ 0x1a40000 │ │ │ │ + cmpeq pc, #44302336 @ 0x2a40000 │ │ │ │ @ instruction: 0x03aa37b8 │ │ │ │ @ instruction: 0x03aa3e84 │ │ │ │ orreq sp, r1, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1760803,15 +1760803,15 @@ │ │ │ │ ldr r8, [pc, #20] @ 6c3e14 <__cxa_atexit@plt+0x6b7898> │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #4 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmpeq pc, #180 @ 0xb4 │ │ │ │ + cmpeq pc, #244 @ 0xf4 │ │ │ │ @ instruction: 0x03aa2144 │ │ │ │ orreq fp, r1, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6c3e58 <__cxa_atexit@plt+0x6b78dc> │ │ │ │ @@ -1761173,15 +1761173,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c43e4 <__cxa_atexit@plt+0x6b7e68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #54272 @ 0xd400 │ │ │ │ + cmpeq pc, #119808 @ 0x1d400 │ │ │ │ @ instruction: 0x03aa1b48 │ │ │ │ @ instruction: 0x03aa2214 │ │ │ │ orreq ip, r1, #172 @ 0xac │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ @@ -1761519,15 +1761519,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c494c <__cxa_atexit@plt+0x6b83d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq pc, #10485760 @ 0xa00000 │ │ │ │ + cmpeq pc, #77594624 @ 0x4a00000 │ │ │ │ @ instruction: 0x03aa15e0 │ │ │ │ @ instruction: 0x03aa1cac │ │ │ │ orreq sl, r1, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1762068,15 +1762068,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c51e0 <__cxa_atexit@plt+0x6b8c64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, #10048 @ p-variant is OBSOLETE @ 0x2740 │ │ │ │ + cmppeq lr, #14144 @ p-variant is OBSOLETE @ 0x3740 │ │ │ │ @ instruction: 0x03aa0d4c │ │ │ │ @ instruction: 0x03aa1418 │ │ │ │ orreq r9, r1, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1762088,15 +1762088,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c5230 <__cxa_atexit@plt+0x6b8cb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq lr, #100, 26 @ p-variant is OBSOLETE @ 0x1900 │ │ │ │ + cmppeq lr, #164, 26 @ p-variant is OBSOLETE @ 0x2900 │ │ │ │ @ instruction: 0x03aa0cfc │ │ │ │ @ instruction: 0x03aa13c8 │ │ │ │ orreq r9, r1, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1763853,15 +1763853,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c6dc4 <__cxa_atexit@plt+0x6ba848> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #-1073741763 @ 0xc000003d │ │ │ │ + cmpeq lr, #1879048195 @ 0x70000003 │ │ │ │ @ instruction: 0x03a9f168 │ │ │ │ @ instruction: 0x03a9f834 │ │ │ │ orreq r9, r1, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1766507,15 +1766507,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c973c <__cxa_atexit@plt+0x6bd1c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #9764864 @ 0x950000 │ │ │ │ + cmpeq lr, #13959168 @ 0xd50000 │ │ │ │ @ instruction: 0x03a9c7f0 │ │ │ │ @ instruction: 0x03a9cebc │ │ │ │ orreq r6, r1, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1766696,15 +1766696,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c9a30 <__cxa_atexit@plt+0x6bd4b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #700448768 @ 0x29c00000 │ │ │ │ + cmpeq lr, #968884224 @ 0x39c00000 │ │ │ │ @ instruction: 0x03a9c4fc │ │ │ │ @ instruction: 0x03a9cbc8 │ │ │ │ orreq r6, r1, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1766959,15 +1766959,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6c9e4c <__cxa_atexit@plt+0x6bd8d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #1073741860 @ 0x40000024 │ │ │ │ + cmpeq lr, #1073741876 @ 0x40000034 │ │ │ │ @ instruction: 0x03a9c0e0 │ │ │ │ @ instruction: 0x03a9c7ac │ │ │ │ orreq r6, r1, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1767089,15 +1767089,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ca054 <__cxa_atexit@plt+0x6bdad8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #600 @ 0x258 │ │ │ │ + cmpeq lr, #856 @ 0x358 │ │ │ │ @ instruction: 0x03a9bed8 │ │ │ │ @ instruction: 0x03a9c5a4 │ │ │ │ orreq r6, r1, #96 @ 0x60 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1767256,15 +1767256,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ca2f0 <__cxa_atexit@plt+0x6bdd74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #448 @ 0x1c0 │ │ │ │ + cmpeq lr, #4544 @ 0x11c0 │ │ │ │ @ instruction: 0x03a9bc3c │ │ │ │ @ instruction: 0x03a9c308 │ │ │ │ orreq r4, r1, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1767276,15 +1767276,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ca340 <__cxa_atexit@plt+0x6bddc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #49920 @ 0xc300 │ │ │ │ + cmpeq lr, #3, 26 @ 0xc0 │ │ │ │ @ instruction: 0x03a9bbec │ │ │ │ @ instruction: 0x03a9c2b8 │ │ │ │ orreq r6, r1, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1767538,15 +1767538,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ca758 <__cxa_atexit@plt+0x6be1dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #11993088 @ 0xb70000 │ │ │ │ + cmpeq lr, #16187392 @ 0xf70000 │ │ │ │ @ instruction: 0x03a9b7d4 │ │ │ │ @ instruction: 0x03a9bea0 │ │ │ │ orreq r4, r1, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1769001,15 +1769001,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6cbe34 <__cxa_atexit@plt+0x6bf8b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #-1879048192 @ 0x90000000 │ │ │ │ + cmpeq lr, #-1879048188 @ 0x90000004 │ │ │ │ @ instruction: 0x03a9a0f8 │ │ │ │ @ instruction: 0x03a9a7c4 │ │ │ │ orreq r3, r1, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1769296,15 +1769296,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6cc2d0 <__cxa_atexit@plt+0x6bfd54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #8832 @ 0x2280 │ │ │ │ + cmpeq lr, #12928 @ 0x3280 │ │ │ │ @ instruction: 0x03a99c5c │ │ │ │ @ instruction: 0x03a9a328 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6cc318 <__cxa_atexit@plt+0x6bfd9c> │ │ │ │ @@ -1770897,15 +1770897,15 @@ │ │ │ │ str r7, [r6, #-12] │ │ │ │ stmda r6, {r1, r2, r3} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ - cmpeq lr, #75497472 @ 0x4800000 │ │ │ │ + cmpeq lr, #343932928 @ 0x14800000 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x03a98cc4 │ │ │ │ orreq r2, r1, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp r3, fp │ │ │ │ @@ -1771270,15 +1771270,15 @@ │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r7, [pc, #20] @ 6ce1a8 <__cxa_atexit@plt+0x6c1c2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 92907c <__cxa_atexit@plt+0x91cb00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #68, 30 @ 0x110 │ │ │ │ + cmpeq lr, #132, 30 @ 0x210 │ │ │ │ @ instruction: 0x03a97d84 │ │ │ │ @ instruction: 0x03a98450 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r3, fp │ │ │ │ bcc 6ce1f0 <__cxa_atexit@plt+0x6c1c74> │ │ │ │ @@ -1771687,21 +1771687,21 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a989a8 │ │ │ │ orreq r2, r1, #96, 4 │ │ │ │ - cmpeq lr, #11862016 @ 0xb50000 │ │ │ │ + cmpeq lr, #16056320 @ 0xf50000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ - cmpeq lr, #15859712 @ 0xf20000 │ │ │ │ + cmpeq lr, #819200 @ 0xc8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1772222,15 +1772222,15 @@ │ │ │ │ orreq r1, r1, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 6cf084 <__cxa_atexit@plt+0x6c2b08> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 1866660 <__cxa_atexit@plt+0x185a0e4> │ │ │ │ + b 1866628 <__cxa_atexit@plt+0x185a0ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ orreq r1, r1, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6cf0ac <__cxa_atexit@plt+0x6c2b30> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -1784927,33 +1784927,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x03a8c088 │ │ │ │ orreq r6, r0, #136, 4 @ 0x80000008 │ │ │ │ - cmpeq sp, #152, 24 @ 0x9800 │ │ │ │ + cmpeq sp, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #45312 @ 0xb100 │ │ │ │ + cmpeq sp, #61696 @ 0xf100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #208, 24 @ 0xd000 │ │ │ │ + cmpeq sp, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sp, #62976 @ 0xf600 │ │ │ │ + cmpeq sp, #3456 @ 0xd80 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1792817,15 +1792817,15 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq sp, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq sp, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 6e329c <__cxa_atexit@plt+0x6d6d20> │ │ │ │ @@ -1792878,15 +1792878,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0x03a82c1c │ │ │ │ - cmpeq sp, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq sp, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1813042,15 +1813042,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq fp, #31981568 @ 0x1e80000 │ │ │ │ + cmpeq fp, #48758784 @ 0x2e80000 │ │ │ │ cmneq lr, #116, 28 @ 0x740 │ │ │ │ cmneq lr, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 6f6e7c <__cxa_atexit@plt+0x6ea900> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -1813122,15 +1813122,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ cmneq lr, #64, 26 @ 0x1000 │ │ │ │ cmneq lr, #104, 26 @ 0x1a00 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - cmpeq fp, #132120576 @ 0x7e00000 │ │ │ │ + cmpeq fp, #199229440 @ 0xbe00000 │ │ │ │ cmneq lr, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r6 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ ldr r2, [r3, #-8] │ │ │ │ @@ -1813164,15 +1813164,15 @@ │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmneq lr, #144, 24 @ 0x9000 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - cmpeq fp, #612368384 @ 0x24800000 │ │ │ │ + cmpeq fp, #880803840 @ 0x34800000 │ │ │ │ cmneq lr, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 6f70b0 <__cxa_atexit@plt+0x6eab34> │ │ │ │ @@ -1854625,15 +1854625,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #5248 @ 0x1480 │ │ │ │ + cmpeq r9, #9344 @ 0x2480 │ │ │ │ @ instruction: 0x03a4672c │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 71f874 <__cxa_atexit@plt+0x7132f8> │ │ │ │ @@ -1856691,15 +1856691,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #50944 @ 0xc700 │ │ │ │ + cmpeq r9, #448 @ 0x1c0 │ │ │ │ @ instruction: 0x03a446e4 │ │ │ │ b 721878 <__cxa_atexit@plt+0x7152fc> │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1895913,15 +1895913,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #59506688 @ 0x38c0000 │ │ │ │ + cmpeq r6, #2293760 @ 0x230000 │ │ │ │ @ instruction: 0x03a1e1f4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1896919,15 +1896919,15 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ - cmpeq r6, #184, 14 @ 0x2e00000 │ │ │ │ + cmpeq r6, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 748d20 <__cxa_atexit@plt+0x73c7a4> │ │ │ │ ldr r8, [pc, #36] @ 748d28 <__cxa_atexit@plt+0x73c7ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -1896936,15 +1896936,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #32243712 @ 0x1ec0000 │ │ │ │ + cmpeq r6, #49020928 @ 0x2ec0000 │ │ │ │ @ instruction: 0x03a1d1f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 748da0 <__cxa_atexit@plt+0x73c824> │ │ │ │ @@ -1897011,15 +1897011,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0x03a1d108 │ │ │ │ - cmpeq r6, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq r6, #164, 12 @ 0xa400000 │ │ │ │ cmneq r9, #4, 28 @ 0x40 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 748ecc <__cxa_atexit@plt+0x73c950> │ │ │ │ @@ -1897085,22 +1897085,22 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq r6, #159383552 @ 0x9800000 │ │ │ │ + cmpeq r6, #427819008 @ 0x19800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 748f98 <__cxa_atexit@plt+0x73ca1c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r6, #-352321536 @ 0xeb000000 │ │ │ │ + cmpeq r6, #180355072 @ 0xac00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74908c <__cxa_atexit@plt+0x73cb10> │ │ │ │ @@ -1897508,15 +1897508,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0x03a1c94c │ │ │ │ - cmpeq r6, #2544 @ 0x9f0 │ │ │ │ + cmpeq r6, #3568 @ 0xdf0 │ │ │ │ cmneq r9, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 749690 <__cxa_atexit@plt+0x73d114> │ │ │ │ @@ -1897633,15 +1897633,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0x03a1c750 │ │ │ │ - cmpeq r6, #41728 @ 0xa300 │ │ │ │ + cmpeq r6, #58112 @ 0xe300 │ │ │ │ cmneq r9, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 749884 <__cxa_atexit@plt+0x73d308> │ │ │ │ @@ -1897706,15 +1897706,15 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmpeq r6, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq r6, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74996c <__cxa_atexit@plt+0x73d3f0> │ │ │ │ ldr r8, [pc, #36] @ 749974 <__cxa_atexit@plt+0x73d3f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -1897723,15 +1897723,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #48128 @ 0xbc00 │ │ │ │ + cmpeq r6, #113664 @ 0x1bc00 │ │ │ │ @ instruction: 0x03a1c5ac │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7499ec <__cxa_atexit@plt+0x73d470> │ │ │ │ @@ -1897798,15 +1897798,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0x03a1c4bc │ │ │ │ - cmpeq r6, #24, 20 @ 0x18000 │ │ │ │ + cmpeq r6, #88, 20 @ 0x58000 │ │ │ │ cmneq r9, #184, 2 @ 0x2e │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 749b18 <__cxa_atexit@plt+0x73d59c> │ │ │ │ @@ -1897872,22 +1897872,22 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq r6, #14286848 @ 0xda0000 │ │ │ │ + cmpeq r6, #425984 @ 0x68000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 749be4 <__cxa_atexit@plt+0x73d668> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r6, #10420224 @ 0x9f0000 │ │ │ │ + cmpeq r6, #14614528 @ 0xdf0000 │ │ │ │ cmneq r9, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1898407,15 +1898407,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0x03a1bb38 │ │ │ │ - cmpeq r6, #139 @ 0x8b │ │ │ │ + cmpeq r6, #203 @ 0xcb │ │ │ │ cmneq r9, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov ip, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1898501,15 +1898501,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0x03a1b9c0 │ │ │ │ - cmpeq r6, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq r6, #164, 6 @ 0x90000002 │ │ │ │ cmneq r9, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 74a61c <__cxa_atexit@plt+0x73e0a0> │ │ │ │ @@ -1898587,15 +1898587,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0x03a1b868 │ │ │ │ - cmpeq r6, #11968 @ 0x2ec0 │ │ │ │ + cmpeq r6, #16064 @ 0x3ec0 │ │ │ │ cmneq r9, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 74a774 <__cxa_atexit@plt+0x73e1f8> │ │ │ │ @@ -1898651,15 +1898651,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #44800 @ 0xaf00 │ │ │ │ + cmpeq r6, #61184 @ 0xef00 │ │ │ │ @ instruction: 0x03a1b72c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74a86c <__cxa_atexit@plt+0x73e2f0> │ │ │ │ @@ -1898726,15 +1898726,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0x03a1b63c │ │ │ │ - cmpeq r6, #152, 22 @ 0x26000 │ │ │ │ + cmpeq r6, #216, 22 @ 0x36000 │ │ │ │ cmneq r9, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74a998 <__cxa_atexit@plt+0x73e41c> │ │ │ │ @@ -1898800,22 +1898800,22 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq r6, #368640 @ 0x5a000 │ │ │ │ + cmpeq r6, #630784 @ 0x9a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 74aa64 <__cxa_atexit@plt+0x73e4e8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r6, #126976 @ 0x1f000 │ │ │ │ + cmpeq r6, #389120 @ 0x5f000 │ │ │ │ cmneq r9, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74aa94 <__cxa_atexit@plt+0x73e518> │ │ │ │ @@ -1899418,15 +1899418,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0x03a1ab6c │ │ │ │ - cmpeq r6, #191 @ 0xbf │ │ │ │ + cmpeq r6, #255 @ 0xff │ │ │ │ cmneq r9, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 74b450 <__cxa_atexit@plt+0x73eed4> │ │ │ │ @@ -1899586,15 +1899586,15 @@ │ │ │ │ mov r5, #32 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ @ instruction: 0x03a1a8cc │ │ │ │ - cmpeq r6, #1610612743 @ 0x60000007 │ │ │ │ + cmpeq r6, #1610612747 @ 0x6000000b │ │ │ │ cmneq r9, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r0, fp │ │ │ │ sub fp, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp r0, fp │ │ │ │ @@ -1899654,15 +1899654,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #64256 @ 0xfb00 │ │ │ │ + cmpeq r6, #3776 @ 0xec0 │ │ │ │ @ instruction: 0x03a1a780 │ │ │ │ cmneq r9, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, lr │ │ │ │ @@ -1899799,15 +1899799,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #782336 @ 0xbf000 │ │ │ │ + cmpeq r6, #1044480 @ 0xff000 │ │ │ │ @ instruction: 0x03a1a53c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74ba5c <__cxa_atexit@plt+0x73f4e0> │ │ │ │ @@ -1899874,15 +1899874,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0x03a1a44c │ │ │ │ - cmpeq r6, #168, 18 @ 0x2a0000 │ │ │ │ + cmpeq r6, #232, 18 @ 0x3a0000 │ │ │ │ cmneq r9, #72, 2 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74bb88 <__cxa_atexit@plt+0x73f60c> │ │ │ │ @@ -1899948,22 +1899948,22 @@ │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq r6, #6946816 @ 0x6a0000 │ │ │ │ + cmpeq r6, #11141120 @ 0xaa0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 74bc54 <__cxa_atexit@plt+0x73f6d8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r6, #3080192 @ 0x2f0000 │ │ │ │ + cmpeq r6, #7274496 @ 0x6f0000 │ │ │ │ @ instruction: 0xfffff5f0 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -1900646,15 +1900646,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ @ instruction: 0x03a19834 │ │ │ │ - cmpeq r6, #9152 @ 0x23c0 │ │ │ │ + cmpeq r6, #13248 @ 0x33c0 │ │ │ │ cmneq r9, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74c770 <__cxa_atexit@plt+0x7401f4> │ │ │ │ ldr r3, [pc, #52] @ 74c778 <__cxa_atexit@plt+0x7401fc> │ │ │ │ @@ -1900778,15 +1900778,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe28 │ │ │ │ - cmpeq r6, #112, 22 @ 0x1c000 │ │ │ │ + cmpeq r6, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74c96c <__cxa_atexit@plt+0x7403f0> │ │ │ │ ldr r8, [pc, #36] @ 74c974 <__cxa_atexit@plt+0x7403f8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -1900795,15 +1900795,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #39936 @ 0x9c00 │ │ │ │ + cmpeq r6, #105472 @ 0x19c00 │ │ │ │ @ instruction: 0x03a195ac │ │ │ │ cmneq r9, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -1900887,15 +1900887,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - cmpeq r6, #204, 18 @ 0x330000 │ │ │ │ + cmpeq r6, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0x03a194a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -1900911,15 +1900911,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 92949c <__cxa_atexit@plt+0x91cf20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #1490944 @ 0x16c000 │ │ │ │ + cmpeq r6, #2539520 @ 0x26c000 │ │ │ │ @ instruction: 0x03a193d8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74cbac <__cxa_atexit@plt+0x740630> │ │ │ │ @@ -1900980,15 +1900980,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0x03a192fc │ │ │ │ - cmpeq r6, #92, 16 @ 0x5c0000 │ │ │ │ + cmpeq r6, #156, 16 @ 0x9c0000 │ │ │ │ cmneq r9, #0 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74ccc4 <__cxa_atexit@plt+0x740748> │ │ │ │ @@ -1901051,21 +1901051,21 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq r6, #14155776 @ 0xd80000 │ │ │ │ + cmpeq r6, #30932992 @ 0x1d80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r8, [pc, #4] @ 74cd8c <__cxa_atexit@plt+0x740810> │ │ │ │ add r8, pc, r8 │ │ │ │ b 92949c <__cxa_atexit@plt+0x91cf20> │ │ │ │ - cmpeq r6, #258998272 @ 0xf700000 │ │ │ │ + cmpeq r6, #14417920 @ 0xdc0000 │ │ │ │ cmneq r9, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1901162,15 +1901162,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ @ instruction: 0x03a19024 │ │ │ │ - cmpeq r6, #532676608 @ 0x1fc00000 │ │ │ │ + cmpeq r6, #801112064 @ 0x2fc00000 │ │ │ │ cmneq r9, #88, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74cfa4 <__cxa_atexit@plt+0x740a28> │ │ │ │ @@ -1901286,15 +1901286,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ @ instruction: 0x03a18e3c │ │ │ │ - cmpeq r6, #1275068418 @ 0x4c000002 │ │ │ │ + cmpeq r6, #1275068419 @ 0x4c000003 │ │ │ │ cmneq r9, #136, 30 @ 0x220 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 74d174 <__cxa_atexit@plt+0x740bf8> │ │ │ │ @@ -1901415,30 +1901415,30 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe38 │ │ │ │ - cmpeq r6, #128, 2 │ │ │ │ + cmpeq r6, #192, 2 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 74d358 <__cxa_atexit@plt+0x740ddc> │ │ │ │ ldr r8, [pc, #28] @ 74d360 <__cxa_atexit@plt+0x740de4> │ │ │ │ ldr r2, [pc, #28] @ 74d364 <__cxa_atexit@plt+0x740de8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 92949c <__cxa_atexit@plt+0x91cf20> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #-1073741809 @ 0xc000000f │ │ │ │ + cmpeq r6, #-1073741793 @ 0xc000001f │ │ │ │ @ instruction: 0x03a18bbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74d3c8 <__cxa_atexit@plt+0x740e4c> │ │ │ │ @@ -1901499,15 +1901499,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ @ instruction: 0x03a18ae0 │ │ │ │ - cmpeq r6, #64 @ 0x40 │ │ │ │ + cmpeq r6, #128 @ 0x80 │ │ │ │ cmneq r9, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 74d4e0 <__cxa_atexit@plt+0x740f64> │ │ │ │ @@ -1901570,21 +1901570,21 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmpeq r6, #26, 30 @ 0x68 │ │ │ │ + cmpeq r6, #360 @ 0x168 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r8, [pc, #4] @ 74d5a8 <__cxa_atexit@plt+0x74102c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 92949c <__cxa_atexit@plt+0x91cf20> │ │ │ │ - cmpeq r6, #3504 @ 0xdb0 │ │ │ │ + cmpeq r6, #27, 30 @ 0x6c │ │ │ │ cmneq r9, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -1924722,63 +1924722,63 @@ │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ moveq r2, #244, 4 @ 0x4000000f │ │ │ │ cmnpeq r7, #168, 10 @ p-variant is OBSOLETE @ 0x2a000000 │ │ │ │ - cmpeq r5, #132, 18 @ 0x210000 │ │ │ │ + cmpeq r5, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r5, #164, 18 @ 0x290000 │ │ │ │ + cmpeq r5, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r5, #3260416 @ 0x31c000 │ │ │ │ + cmpeq r5, #28672 @ 0x7000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r5, #3784704 @ 0x39c000 │ │ │ │ + cmpeq r5, #159744 @ 0x27000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r5, #40960 @ 0xa000 │ │ │ │ + cmpeq r5, #303104 @ 0x4a000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r5, #155648 @ 0x26000 │ │ │ │ + cmpeq r5, #417792 @ 0x66000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r5, #299008 @ 0x49000 │ │ │ │ + cmpeq r5, #561152 @ 0x89000 │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r5, #100, 20 @ 0x64000 │ │ │ │ + cmpeq r5, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r5, #520192 @ 0x7f000 │ │ │ │ + cmpeq r5, #782336 @ 0xbf000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1938253,15 +1938253,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r4, #1081344 @ 0x108000 │ │ │ │ + cmpeq r4, #2129920 @ 0x208000 │ │ │ │ orrseq r4, pc, #124, 24 @ 0x7c00 │ │ │ │ cmneq r7, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ @@ -1940237,15 +1940237,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r4, #4096000 @ 0x3e8000 │ │ │ │ + cmpeq r4, #237568 @ 0x3a000 │ │ │ │ orrseq r2, pc, #124, 26 @ 0x1f00 │ │ │ │ b 7731e0 <__cxa_atexit@plt+0x766c64> │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -1961779,27 +1961779,27 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ orrseq pc, sp, #140, 10 @ 0x23000000 │ │ │ │ - cmpeq r2, #3112960 @ 0x2f8000 │ │ │ │ + cmpeq r2, #4161536 @ 0x3f8000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #3751936 @ 0x394000 │ │ │ │ + cmpeq r2, #151552 @ 0x25000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #61440 @ 0xf000 │ │ │ │ + cmpeq r2, #323584 @ 0x4f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -1964454,15 +1964454,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #25690112 @ 0x1880000 │ │ │ │ + cmpeq r2, #42467328 @ 0x2880000 │ │ │ │ orrseq fp, sp, #24, 6 @ 0x60000000 │ │ │ │ cmneq r5, #88, 28 @ 0x580 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1965259,15 +1965259,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - cmpeq r2, #368640 @ 0x5a000 │ │ │ │ + cmpeq r2, #630784 @ 0x9a000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 78b91c <__cxa_atexit@plt+0x77f3a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -1965323,15 +1965323,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - cmpeq r2, #1540096 @ 0x178000 │ │ │ │ + cmpeq r2, #2588672 @ 0x278000 │ │ │ │ cmneq r5, #0, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 78ba08 <__cxa_atexit@plt+0x77f48c> │ │ │ │ @@ -1965426,15 +1965426,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 78bb54 <__cxa_atexit@plt+0x77f5d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmpeq r2, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq r2, #16, 16 @ 0x100000 │ │ │ │ cmneq r5, #136, 2 @ 0x22 │ │ │ │ cmneq r5, #104, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1965478,15 +1965478,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ cmneq r5, #200 @ 0xc8 │ │ │ │ cmneq r5, #232 @ 0xe8 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmpeq r2, #60, 14 @ 0xf00000 │ │ │ │ + cmpeq r2, #124, 14 @ 0x1f00000 │ │ │ │ cmneq r5, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -1965507,15 +1965507,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 78bc98 <__cxa_atexit@plt+0x77f71c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - cmpeq r2, #140, 12 @ 0x8c00000 │ │ │ │ + cmpeq r2, #204, 12 @ 0xcc00000 │ │ │ │ cmneq r5, #68 @ 0x44 │ │ │ │ cmneq r5, #36 @ 0x24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -1965567,15 +1965567,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ cmneq r5, #104, 30 @ 0x1a0 │ │ │ │ cmneq r5, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - cmpeq r2, #232, 10 @ 0x3a000000 │ │ │ │ + cmpeq r2, #40, 12 @ 0x2800000 │ │ │ │ cmneq r5, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #92] @ 78bdfc <__cxa_atexit@plt+0x77f880> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1965599,15 +1965599,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - cmpeq r2, #32, 10 @ 0x8000000 │ │ │ │ + cmpeq r2, #96, 10 @ 0x18000000 │ │ │ │ cmneq r5, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 929474 <__cxa_atexit@plt+0x91cef8> │ │ │ │ @@ -1965662,15 +1965662,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ cmneq r5, #236, 26 @ 0x3b00 │ │ │ │ cmneq r5, #28, 28 @ 0x1c0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - cmpeq r2, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq r2, #160, 8 @ 0xa0000000 │ │ │ │ cmneq r5, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [pc, #92] @ 78bf78 <__cxa_atexit@plt+0x77f9fc> │ │ │ │ add sl, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -1965694,15 +1965694,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffb2c │ │ │ │ - cmpeq r2, #164, 6 @ 0x90000002 │ │ │ │ + cmpeq r2, #228, 6 @ 0x90000003 │ │ │ │ cmneq r5, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 929474 <__cxa_atexit@plt+0x91cef8> │ │ │ │ @@ -1969604,24 +1969604,24 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 78fc9c <__cxa_atexit@plt+0x783720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq r2, #228589568 @ 0xda00000 │ │ │ │ + cmpeq r2, #6815744 @ 0x680000 │ │ │ │ cmneq r5, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 78fcbc <__cxa_atexit@plt+0x783740> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r2, #153092096 @ 0x9200000 │ │ │ │ + cmpeq r2, #220200960 @ 0xd200000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 78fd10 <__cxa_atexit@plt+0x783794> │ │ │ │ ldr r3, [pc, #64] @ 78fd20 <__cxa_atexit@plt+0x7837a4> │ │ │ │ @@ -1969639,24 +1969639,24 @@ │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 78fd28 <__cxa_atexit@plt+0x7837ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq r2, #85983232 @ 0x5200000 │ │ │ │ + cmpeq r2, #153092096 @ 0x9200000 │ │ │ │ cmneq r5, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [pc, #12] @ 78fd48 <__cxa_atexit@plt+0x7837cc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r2, #6291456 @ 0x600000 │ │ │ │ + cmpeq r2, #73400320 @ 0x4600000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 78fd70 <__cxa_atexit@plt+0x7837f4> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -1970995,15 +1970995,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 92952c <__cxa_atexit@plt+0x91cfb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #114 @ 0x72 │ │ │ │ + cmpeq r2, #178 @ 0xb2 │ │ │ │ orrseq r4, sp, #228, 24 @ 0xe400 │ │ │ │ cmneq r5, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1971368,15 +1971368,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #18 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #585728 @ 0x8f000 │ │ │ │ + cmpeq r2, #847872 @ 0xcf000 │ │ │ │ orrseq r4, sp, #20, 14 @ 0x500000 │ │ │ │ cmneq r5, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 791898 <__cxa_atexit@plt+0x78531c> │ │ │ │ @@ -1971486,15 +1971486,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #25 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #10289152 @ 0x9d0000 │ │ │ │ + cmpeq r2, #14483456 @ 0xdd0000 │ │ │ │ orrseq r4, sp, #60, 10 @ 0xf000000 │ │ │ │ cmneq r5, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 791a70 <__cxa_atexit@plt+0x7854f4> │ │ │ │ @@ -1971604,15 +1971604,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #13 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #191889408 @ 0xb700000 │ │ │ │ + cmpeq r2, #258998272 @ 0xf700000 │ │ │ │ orrseq r4, sp, #100, 6 @ 0x90000001 │ │ │ │ cmneq r5, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 791c48 <__cxa_atexit@plt+0x7856cc> │ │ │ │ @@ -1973382,15 +1973382,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #21 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #888832 @ 0xd9000 │ │ │ │ + cmpeq r2, #25600 @ 0x6400 │ │ │ │ orrseq r2, sp, #156, 14 @ 0x2700000 │ │ │ │ cmneq r5, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 793800 <__cxa_atexit@plt+0x787284> │ │ │ │ @@ -1973408,15 +1973408,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #11 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r2, #413696 @ 0x65000 │ │ │ │ + cmpeq r2, #675840 @ 0xa5000 │ │ │ │ orrseq r2, sp, #52, 14 @ 0xd00000 │ │ │ │ cmneq r5, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ @@ -1996778,15 +1996778,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #56, 20 @ 0x38000 │ │ │ │ + cmpeq r0, #120, 20 @ 0x78000 │ │ │ │ orrseq fp, fp, #8, 20 @ 0x8000 │ │ │ │ cmneq r3, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -1997172,15 +1997172,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #-1275068413 @ 0xb4000003 │ │ │ │ + cmpeq r0, #754974720 @ 0x2d000000 │ │ │ │ orrseq fp, fp, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -1997227,15 +1997227,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #67108865 @ 0x4000001 │ │ │ │ + cmpeq r0, #67108866 @ 0x4000002 │ │ │ │ orrseq fp, fp, #28, 6 @ 0x70000000 │ │ │ │ orrseq fp, fp, #240, 8 @ 0xf0000000 │ │ │ │ orrseq fp, fp, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -1997284,15 +1997284,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orrseq fp, fp, #60, 4 @ 0xc0000003 │ │ │ │ - cmpeq r0, #805306372 @ 0x30000004 │ │ │ │ + cmpeq r0, #805306376 @ 0x30000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7aad54 <__cxa_atexit@plt+0x79e7d8> │ │ │ │ ldr r8, [pc, #36] @ 7aad5c <__cxa_atexit@plt+0x79e7e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -1997301,15 +1997301,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #1073741882 @ 0x4000003a │ │ │ │ + cmpeq r0, #-1879048190 @ 0x90000002 │ │ │ │ orrseq fp, fp, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -1997356,15 +1997356,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orrseq fp, fp, #28, 2 │ │ │ │ - cmpeq r0, #244 @ 0xf4 │ │ │ │ + cmpeq r0, #52, 2 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7aae80 <__cxa_atexit@plt+0x79e904> │ │ │ │ @@ -1997412,15 +1997412,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #93 @ 0x5d │ │ │ │ + cmpeq r0, #157 @ 0x9d │ │ │ │ orrseq fp, fp, #56 @ 0x38 │ │ │ │ orrseq fp, fp, #12, 4 @ 0xc0000000 │ │ │ │ orrseq fp, fp, #56 @ 0x38 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -1997469,15 +1997469,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orrseq sl, fp, #88, 30 @ 0x160 │ │ │ │ - cmpeq r0, #48, 30 @ 0xc0 │ │ │ │ + cmpeq r0, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7ab044 <__cxa_atexit@plt+0x79eac8> │ │ │ │ @@ -1997527,15 +1997527,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ orrseq sl, fp, #120, 28 @ 0x780 │ │ │ │ - cmpeq r0, #1488 @ 0x5d0 │ │ │ │ + cmpeq r0, #2512 @ 0x9d0 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ab224 <__cxa_atexit@plt+0x79eca8> │ │ │ │ and r2, r9, #3 │ │ │ │ @@ -1997625,21 +1997625,21 @@ │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffff958 │ │ │ │ - cmpeq r0, #1728 @ 0x6c0 │ │ │ │ + cmpeq r0, #5824 @ 0x16c0 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ orrseq sl, fp, #64, 30 @ 0x100 │ │ │ │ orrseq sl, fp, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - cmpeq r0, #2112 @ 0x840 │ │ │ │ + cmpeq r0, #6208 @ 0x1840 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ orrseq sl, fp, #156, 30 @ 0x270 │ │ │ │ orrseq sl, fp, #200, 26 @ 0x3200 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r3, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -1997690,15 +1997690,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ orrseq sl, fp, #4, 28 @ 0x40 │ │ │ │ orrseq sl, fp, #48, 24 @ 0x3000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - cmpeq r0, #226304 @ 0x37400 │ │ │ │ + cmpeq r0, #7424 @ 0x1d00 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ @@ -1997740,15 +1997740,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ orrseq sl, fp, #48, 26 @ 0xc00 │ │ │ │ orrseq sl, fp, #92, 22 @ 0x17000 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ - cmpeq r0, #52224 @ 0xcc00 │ │ │ │ + cmpeq r0, #117760 @ 0x1cc00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7ab4ac <__cxa_atexit@plt+0x79ef30> │ │ │ │ ldr r3, [pc, #96] @ 7ab4bc <__cxa_atexit@plt+0x79ef40> │ │ │ │ @@ -1998322,15 +1998322,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq r0, #1073741876 @ 0x40000034 │ │ │ │ + cmpeq r0, #268435457 @ 0x10000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7abdb8 <__cxa_atexit@plt+0x79f83c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -1998425,15 +1998425,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ orrseq sl, fp, #112 @ 0x70 │ │ │ │ - cmpeq r0, #65 @ 0x41 │ │ │ │ + cmpeq r0, #129 @ 0x81 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1998994,39 +1998994,39 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 7ac7d0 <__cxa_atexit@plt+0x7a0254> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r0, #5505024 @ 0x540000 │ │ │ │ + cmpeq r0, #22282240 @ 0x1540000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 7ac7f0 <__cxa_atexit@plt+0x7a0274> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r0, #228, 12 @ 0xe400000 │ │ │ │ + cmpeq r0, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 7ac810 <__cxa_atexit@plt+0x7a0294> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r0, #183500800 @ 0xaf00000 │ │ │ │ + cmpeq r0, #250609664 @ 0xef00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 7ac830 <__cxa_atexit@plt+0x7a02b4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - cmpeq r0, #124, 12 @ 0x7c00000 │ │ │ │ + cmpeq r0, #188, 12 @ 0xbc00000 │ │ │ │ cmneq r3, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ac874 <__cxa_atexit@plt+0x7a02f8> │ │ │ │ ldr r2, [pc, #40] @ 7ac87c <__cxa_atexit@plt+0x7a0300> │ │ │ │ @@ -1999081,15 +1999081,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq r0, #144, 10 @ 0x24000000 │ │ │ │ + cmpeq r0, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ac984 <__cxa_atexit@plt+0x7a0408> │ │ │ │ @@ -1999143,15 +1999143,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ orrseq r9, fp, #48, 10 @ 0xc000000 │ │ │ │ - cmpeq r0, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq r0, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -1999505,15 +1999505,15 @@ │ │ │ │ cmneq r3, #132, 18 @ 0x210000 │ │ │ │ cmneq r3, #124, 18 @ 0x1f0000 │ │ │ │ cmneq r3, #72, 18 @ 0x120000 │ │ │ │ cmneq r3, #64, 18 @ 0x100000 │ │ │ │ cmneq r3, #124, 18 @ 0x1f0000 │ │ │ │ cmneq r3, #116, 18 @ 0x1d0000 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq r0, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq r0, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ad008 <__cxa_atexit@plt+0x7a0a8c> │ │ │ │ ldr r8, [pc, #36] @ 7ad010 <__cxa_atexit@plt+0x7a0a94> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -1999522,15 +1999522,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #53, 30 @ 0xd4 │ │ │ │ + cmpeq r0, #468 @ 0x1d4 │ │ │ │ orrseq r8, fp, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ad08c <__cxa_atexit@plt+0x7a0b10> │ │ │ │ @@ -1999615,15 +1999615,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #15424 @ 0x3c40 │ │ │ │ + cmpeq r0, #784 @ 0x310 │ │ │ │ orrseq r8, fp, #204, 26 @ 0x3300 │ │ │ │ orrseq r8, fp, #160, 30 @ 0x280 │ │ │ │ orrseq r8, fp, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ @@ -1999710,15 +1999710,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ orrseq r8, fp, #84, 24 @ 0x5400 │ │ │ │ - cmpeq r0, #186368 @ 0x2d800 │ │ │ │ + cmpeq r0, #251904 @ 0x3d800 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -1999758,15 +1999758,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ orrseq r8, fp, #168, 26 @ 0x2a00 │ │ │ │ orrseq r8, fp, #212, 22 @ 0x35000 │ │ │ │ cmneq r3, #180, 10 @ 0x2d000000 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - cmpeq r0, #6144 @ 0x1800 │ │ │ │ + cmpeq r0, #71680 @ 0x11800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7ad494 <__cxa_atexit@plt+0x7a0f18> │ │ │ │ ldr r3, [pc, #224] @ 7ad4c4 <__cxa_atexit@plt+0x7a0f48> │ │ │ │ @@ -1999830,15 +1999830,15 @@ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ orrseq r8, fp, #200, 24 @ 0xc800 │ │ │ │ orrseq r8, fp, #244, 20 @ 0xf4000 │ │ │ │ cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ cmneq r3, #188, 8 @ 0xbc000000 │ │ │ │ @ instruction: 0xfffffbac │ │ │ │ - cmpeq r0, #73728 @ 0x12000 │ │ │ │ + cmpeq r0, #335872 @ 0x52000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -1999883,15 +1999883,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ orrseq r8, fp, #192, 22 @ 0x30000 │ │ │ │ orrseq r8, fp, #236, 18 @ 0x3b0000 │ │ │ │ cmneq r3, #192, 6 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ - cmpeq r0, #360448 @ 0x58000 │ │ │ │ + cmpeq r0, #1409024 @ 0x158000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -1999912,15 +1999912,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - cmpeq r0, #9306112 @ 0x8e0000 │ │ │ │ + cmpeq r0, #13500416 @ 0xce0000 │ │ │ │ cmneq r3, #64, 6 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 7ad654 <__cxa_atexit@plt+0x7a10d8> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -1999982,15 +1999982,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 7ad744 <__cxa_atexit@plt+0x7a11c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq r0, #28835840 @ 0x1b80000 │ │ │ │ + cmpeq r0, #45613056 @ 0x2b80000 │ │ │ │ cmneq r3, #72, 4 @ 0x80000004 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 7ad7f8 <__cxa_atexit@plt+0x7a127c> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr lr, [r5, #16] │ │ │ │ @@ -2000040,15 +2000040,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ orrseq r8, fp, #104, 18 @ 0x1a0000 │ │ │ │ orrseq r8, fp, #148, 14 @ 0x2500000 │ │ │ │ cmneq r3, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq r0, #165675008 @ 0x9e00000 │ │ │ │ + cmpeq r0, #232783872 @ 0xde00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ad864 <__cxa_atexit@plt+0x7a12e8> │ │ │ │ ldr r8, [pc, #36] @ 7ad86c <__cxa_atexit@plt+0x7a12f0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -2000057,15 +2000057,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #59392 @ 0xe800 │ │ │ │ + cmpeq r0, #124928 @ 0x1e800 │ │ │ │ orrseq r8, fp, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -2000101,15 +2000101,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq r0, #593920 @ 0x91000 │ │ │ │ + cmpeq r0, #856064 @ 0xd1000 │ │ │ │ cmneq r3, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2000162,15 +2000162,15 @@ │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ muleq r0, r0, r0 │ │ │ │ cmneq r3, #216, 4 @ 0x8000000d │ │ │ │ @ instruction: 0xfffde0cc │ │ │ │ - cmpeq r0, #72, 18 @ 0x120000 │ │ │ │ + cmpeq r0, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 929474 <__cxa_atexit@plt+0x91cef8> │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -2000202,15 +2000202,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #72, 18 @ 0x120000 │ │ │ │ + cmpeq r0, #136, 18 @ 0x220000 │ │ │ │ orrseq r8, fp, #160, 8 @ 0xa0000000 │ │ │ │ orrseq r8, fp, #116, 12 @ 0x7400000 │ │ │ │ orrseq r8, fp, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -2000248,15 +2000248,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq r0, #6750208 @ 0x670000 │ │ │ │ + cmpeq r0, #10944512 @ 0xa70000 │ │ │ │ cmneq r3, #88, 2 │ │ │ │ andeq r0, r3, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2000309,15 +2000309,15 @@ │ │ │ │ mov r0, #20 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ muleq r0, r0, r0 │ │ │ │ cmneq r3, #140 @ 0x8c │ │ │ │ @ instruction: 0xfffdde80 │ │ │ │ - cmpeq r0, #252, 12 @ 0xfc00000 │ │ │ │ + cmpeq r0, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 929474 <__cxa_atexit@plt+0x91cef8> │ │ │ │ cmneq r3, #76 @ 0x4c │ │ │ │ @@ -2000354,15 +2000354,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ orrseq r8, fp, #76, 4 @ 0xc0000004 │ │ │ │ - cmpeq r0, #-2147483612 @ 0x80000024 │ │ │ │ + cmpeq r0, #-2147483596 @ 0x80000034 │ │ │ │ @ instruction: 0xfffffa1c │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ cmneq r3, #164, 30 @ 0x290 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -2000415,15 +2000415,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ orrseq r8, fp, #140, 6 @ 0x30000002 │ │ │ │ orrseq r8, fp, #184, 2 @ 0x2e │ │ │ │ cmneq r3, #184, 22 @ 0x2e000 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ - cmpeq r0, #198 @ 0xc6 │ │ │ │ + cmpeq r0, #-2147483647 @ 0x80000001 │ │ │ │ cmneq r3, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2000534,15 +2000534,15 @@ │ │ │ │ stmib r5, {sl, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd54 │ │ │ │ orrseq r8, fp, #188, 2 @ 0x2f │ │ │ │ orrseq r7, fp, #232, 30 @ 0x3a0 │ │ │ │ cmneq r3, #216, 18 @ 0x360000 │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - cmpeq r0, #3808 @ 0xee0 │ │ │ │ + cmpeq r0, #46, 30 @ 0xb8 │ │ │ │ cmneq r3, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ae098 <__cxa_atexit@plt+0x7a1b1c> │ │ │ │ @@ -2000598,15 +2000598,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {sl, lr} │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ cmneq r3, #212, 16 @ 0xd40000 │ │ │ │ cmneq r3, #4, 18 @ 0x10000 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ - cmpeq r0, #288 @ 0x120 │ │ │ │ + cmpeq r0, #1312 @ 0x520 │ │ │ │ cmneq r3, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -2000636,15 +2000636,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r2, lr} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7fc │ │ │ │ - cmpeq r0, #3200 @ 0xc80 │ │ │ │ + cmpeq r0, #7296 @ 0x1c80 │ │ │ │ cmneq r3, #44, 16 @ 0x2c0000 │ │ │ │ cmneq r3, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 7ae1a8 <__cxa_atexit@plt+0x7a1c2c> │ │ │ │ mov sl, r9 │ │ │ │ @@ -2000716,15 +2000716,15 @@ │ │ │ │ stmib r5, {r1, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ orrseq r7, fp, #32, 26 @ 0x800 │ │ │ │ cmneq r3, #252, 12 @ 0xfc00000 │ │ │ │ cmneq r3, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ - cmpeq r0, #14848 @ 0x3a00 │ │ │ │ + cmpeq r0, #31232 @ 0x7a00 │ │ │ │ cmneq r3, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r6, [pc, #132] @ 7ae360 <__cxa_atexit@plt+0x7a1de4> │ │ │ │ @@ -2000760,15 +2000760,15 @@ │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {sl, lr} │ │ │ │ bx r0 │ │ │ │ orrseq r7, fp, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ - cmpeq r0, #79872 @ 0x13800 │ │ │ │ + cmpeq r0, #145408 @ 0x23800 │ │ │ │ cmneq r3, #64, 12 @ 0x4000000 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7ae400 <__cxa_atexit@plt+0x7a1e84> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -2000809,15 +2000809,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ orrseq r7, fp, #60, 26 @ 0xf00 │ │ │ │ orrseq r7, fp, #104, 22 @ 0x1a000 │ │ │ │ cmneq r3, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - cmpeq r0, #7 │ │ │ │ + cmpeq r0, #71 @ 0x47 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7ae468 <__cxa_atexit@plt+0x7a1eec> │ │ │ │ ldr r8, [pc, #36] @ 7ae470 <__cxa_atexit@plt+0x7a1ef4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -2000826,15 +2000826,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #488 @ 0x1e8 │ │ │ │ + cmpeq r0, #744 @ 0x2e8 │ │ │ │ orrseq r7, fp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -2000881,15 +2000881,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orrseq r7, fp, #8, 20 @ 0x8000 │ │ │ │ - cmpeq r0, #2896 @ 0xb50 │ │ │ │ + cmpeq r0, #3920 @ 0xf50 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7ae594 <__cxa_atexit@plt+0x7a2018> │ │ │ │ @@ -2000937,15 +2000937,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #976 @ 0x3d0 │ │ │ │ + cmpeq r0, #2000 @ 0x7d0 │ │ │ │ orrseq r7, fp, #36, 18 @ 0x90000 │ │ │ │ orrseq r7, fp, #248, 20 @ 0xf8000 │ │ │ │ orrseq r7, fp, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -2000994,15 +2000994,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orrseq r7, fp, #68, 16 @ 0x440000 │ │ │ │ - cmpeq r0, #64, 26 @ 0x1000 │ │ │ │ + cmpeq r0, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7ae758 <__cxa_atexit@plt+0x7a21dc> │ │ │ │ @@ -2001052,15 +2001052,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ orrseq r7, fp, #100, 14 @ 0x1900000 │ │ │ │ - cmpeq r0, #32256 @ 0x7e00 │ │ │ │ + cmpeq r0, #48640 @ 0xbe00 │ │ │ │ @ instruction: 0xfffffb5c │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ @@ -2001110,15 +2001110,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ orrseq r7, fp, #164, 16 @ 0xa40000 │ │ │ │ orrseq r7, fp, #208, 12 @ 0xd000000 │ │ │ │ cmneq r3, #24, 2 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - cmpeq r0, #101376 @ 0x18c00 │ │ │ │ + cmpeq r0, #166912 @ 0x28c00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7ae928 <__cxa_atexit@plt+0x7a23ac> │ │ │ │ @@ -2001202,15 +2001202,15 @@ │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ orrseq r7, fp, #72, 14 @ 0x1200000 │ │ │ │ orrseq r7, fp, #116, 10 @ 0x1d000000 │ │ │ │ cmneq r3, #168, 30 @ 0x2a0 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - cmpeq r0, #4177920 @ 0x3fc000 │ │ │ │ + cmpeq r0, #258048 @ 0x3f000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2001258,15 +2001258,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ orrseq r7, fp, #80, 12 @ 0x5000000 │ │ │ │ orrseq r7, fp, #124, 8 @ 0x7c000000 │ │ │ │ cmneq r3, #200, 28 @ 0xc80 │ │ │ │ @ instruction: 0xfffffa70 │ │ │ │ - cmpeq r0, #311296 @ 0x4c000 │ │ │ │ + cmpeq r0, #1359872 @ 0x14c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7aebc0 <__cxa_atexit@plt+0x7a2644> │ │ │ │ ldr r3, [pc, #168] @ 7aebfc <__cxa_atexit@plt+0x7a2680> │ │ │ │ @@ -2001313,15 +2001313,15 @@ │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ cmneq r3, #232, 26 @ 0x3a00 │ │ │ │ cmneq r3, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0xfffff9d0 │ │ │ │ - cmpeq r0, #6488064 @ 0x630000 │ │ │ │ + cmpeq r0, #10682368 @ 0xa30000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ @@ -2001346,15 +2001346,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff910 │ │ │ │ - cmpeq r0, #42729472 @ 0x28c0000 │ │ │ │ + cmpeq r0, #59506688 @ 0x38c0000 │ │ │ │ cmneq r3, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 7aecbc <__cxa_atexit@plt+0x7a2740> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -2001417,15 +2001417,15 @@ │ │ │ │ str r1, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ orrseq r7, fp, #28, 4 @ 0xc0000001 │ │ │ │ cmneq r3, #72, 24 @ 0x4800 │ │ │ │ cmneq r3, #120, 24 @ 0x7800 │ │ │ │ @ instruction: 0xfffff830 │ │ │ │ - cmpeq r0, #204472320 @ 0xc300000 │ │ │ │ + cmpeq r0, #786432 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #116] @ 7aee38 <__cxa_atexit@plt+0x7a28bc> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ @@ -2001454,15 +2001454,15 @@ │ │ │ │ str r1, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ orrseq r7, fp, #80, 2 │ │ │ │ @ instruction: 0xfffff760 │ │ │ │ - cmpeq r0, #1019215872 @ 0x3cc00000 │ │ │ │ + cmpeq r0, #53477376 @ 0x3300000 │ │ │ │ cmneq r3, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2001493,15 +2001493,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ b 7aeed0 <__cxa_atexit@plt+0x7a2954> │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #165 @ 0xa5 │ │ │ │ + cmpeq r0, #229 @ 0xe5 │ │ │ │ orrseq r7, fp, #128 @ 0x80 │ │ │ │ orrseq r7, fp, #76, 4 @ 0xc0000004 │ │ │ │ orrseq r7, fp, #124 @ 0x7c │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ @@ -2001550,15 +2001550,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orrseq r6, fp, #148, 30 @ 0x250 │ │ │ │ - cmpeq r0, #3936 @ 0xf60 │ │ │ │ + cmpeq r0, #54, 30 @ 0xd8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7af048 <__cxa_atexit@plt+0x7a2acc> │ │ │ │ @@ -2001728,15 +2001728,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r6, fp, #244, 24 @ 0xf400 │ │ │ │ cmneq r3, #88, 20 @ 0x58000 │ │ │ │ @ instruction: 0xfffdc838 │ │ │ │ - cmpeq r0, #176 @ 0xb0 │ │ │ │ + cmpeq r0, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7af2bc <__cxa_atexit@plt+0x7a2d40> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ @@ -2001801,15 +2001801,15 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq r0, #925696 @ 0xe2000 │ │ │ │ + cmpeq r0, #34816 @ 0x8800 │ │ │ │ cmneq r3, #20, 18 @ 0x50000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2001842,15 +2001842,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r6, fp, #44, 22 @ 0xb000 │ │ │ │ cmneq r3, #144, 16 @ 0x900000 │ │ │ │ @ instruction: 0xfffdc670 │ │ │ │ - cmpeq r0, #232, 28 @ 0xe80 │ │ │ │ + cmpeq r0, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7af4b8 <__cxa_atexit@plt+0x7a2f3c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -2001945,15 +2001945,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ orrseq r6, fp, #112, 18 @ 0x1c0000 │ │ │ │ - cmpeq r0, #11403264 @ 0xae0000 │ │ │ │ + cmpeq r0, #15597568 @ 0xee0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2002042,15 +2002042,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq r0, #12, 14 @ 0x300000 │ │ │ │ + cmpeq r0, #76, 14 @ 0x1300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7af7c8 <__cxa_atexit@plt+0x7a324c> │ │ │ │ @@ -2002104,15 +2002104,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ orrseq r6, fp, #236, 12 @ 0xec00000 │ │ │ │ - cmpeq r0, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq r0, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2006399,15 +2006399,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #204, 4 @ 0xc000000c │ │ │ │ + cmpeq r0, #12, 6 @ 0x30000000 │ │ │ │ orrseq r2, fp, #180, 6 @ 0xd0000002 │ │ │ │ cmneq r3, #228 @ 0xe4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2006747,15 +2006747,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #48, 26 @ 0xc00 │ │ │ │ + cmpeq r0, #112, 26 @ 0x1c00 │ │ │ │ orrseq r1, fp, #68, 28 @ 0x440 │ │ │ │ cmneq r3, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2007260,15 +2007260,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #31 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r0, #16, 10 @ 0x4000000 │ │ │ │ + cmpeq r0, #80, 10 @ 0x14000000 │ │ │ │ orrseq r1, fp, #68, 12 @ 0x4400000 │ │ │ │ cmneq r3, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7b4968 <__cxa_atexit@plt+0x7a83ec> │ │ │ │ @@ -2010984,15 +2010984,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #64110 @ 0xfa6e │ │ │ │ + movteq sp, #64174 @ 0xfaae │ │ │ │ orrseq sp, sl, #16, 24 @ 0x1000 │ │ │ │ cmneq r2, #4, 24 @ 0x400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2018156,15 +2018156,15 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - movteq r6, #65506 @ 0xffe2 │ │ │ │ + movteq r7, #61474 @ 0xf022 │ │ │ │ cmneq r2, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7bf36c <__cxa_atexit@plt+0x7b2df0> │ │ │ │ @@ -2018366,15 +2018366,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - movteq r6, #64662 @ 0xfc96 │ │ │ │ + movteq r6, #64726 @ 0xfcd6 │ │ │ │ cmneq r2, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7bf6b4 <__cxa_atexit@plt+0x7b3138> │ │ │ │ @@ -2018543,15 +2018543,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movteq r6, #63950 @ 0xf9ce │ │ │ │ + movteq r6, #64014 @ 0xfa0e │ │ │ │ cmneq r2, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7bf978 <__cxa_atexit@plt+0x7b33fc> │ │ │ │ @@ -2018685,20 +2018685,20 @@ │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ b 92914c <__cxa_atexit@plt+0x91cbd0> │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ - movteq r6, #62080 @ 0xf280 │ │ │ │ + movteq r6, #62144 @ 0xf2c0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - movteq r6, #61992 @ 0xf228 │ │ │ │ + movteq r6, #62056 @ 0xf268 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - movteq r6, #62106 @ 0xf29a │ │ │ │ + movteq r6, #62170 @ 0xf2da │ │ │ │ cmneq r2, #36, 12 @ 0x2400000 │ │ │ │ cmneq r2, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #28 │ │ │ │ cmp r0, lr │ │ │ │ @@ -2018736,17 +2018736,17 @@ │ │ │ │ mov r6, lr │ │ │ │ mov r1, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5] │ │ │ │ b 92914c <__cxa_atexit@plt+0x91cbd0> │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ - movteq r6, #61764 @ 0xf144 │ │ │ │ + movteq r6, #61828 @ 0xf184 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - movteq r6, #61788 @ 0xf15c │ │ │ │ + movteq r6, #61852 @ 0xf19c │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmneq r2, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2018930,15 +2018930,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r5, #65525 @ 0xfff5 │ │ │ │ + movteq r6, #61493 @ 0xf035 │ │ │ │ orrseq r5, sl, #208, 30 @ 0x340 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r1, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r1 │ │ │ │ bhi 7bffd8 <__cxa_atexit@plt+0x7b3a5c> │ │ │ │ @@ -2018984,15 +2018984,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ cmneq r2, #196, 18 @ 0x310000 │ │ │ │ @ instruction: 0xfffee598 │ │ │ │ - movteq r6, #62507 @ 0xf42b │ │ │ │ + movteq r6, #62571 @ 0xf46b │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7c0078 <__cxa_atexit@plt+0x7b3afc> │ │ │ │ @@ -2019009,15 +2019009,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - movteq r5, #64673 @ 0xfca1 │ │ │ │ + movteq r5, #64737 @ 0xfce1 │ │ │ │ cmneq r2, #224 @ 0xe0 │ │ │ │ andeq r0, r6, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7c0118 <__cxa_atexit@plt+0x7b3b9c> │ │ │ │ @@ -2019092,15 +2019092,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - movteq r5, #64925 @ 0xfd9d │ │ │ │ + movteq r5, #64989 @ 0xfddd │ │ │ │ orrseq r5, sl, #120, 26 @ 0x1e00 │ │ │ │ orrseq r5, sl, #76, 30 @ 0x130 │ │ │ │ orrseq r5, sl, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r1, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ @@ -2019148,15 +2019148,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ cmneq r2, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0xfffee308 │ │ │ │ - movteq r6, #61851 @ 0xf19b │ │ │ │ + movteq r6, #61915 @ 0xf1db │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 7c0308 <__cxa_atexit@plt+0x7b3d8c> │ │ │ │ @@ -2019173,15 +2019173,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - movteq r5, #64017 @ 0xfa11 │ │ │ │ + movteq r5, #64081 @ 0xfa51 │ │ │ │ cmneq r2, #80, 28 @ 0x500 │ │ │ │ andeq r0, r6, r2 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 7c03a8 <__cxa_atexit@plt+0x7b3e2c> │ │ │ │ @@ -2019265,15 +2019265,15 @@ │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ orrseq r5, sl, #224, 20 @ 0xe0000 │ │ │ │ - movteq r5, #63684 @ 0xf8c4 │ │ │ │ + movteq r5, #63748 @ 0xf904 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ andeq r1, r0, r9, lsr #31 │ │ │ │ cmneq r2, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r9, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -2019342,15 +2019342,15 @@ │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ orrseq r5, sl, #8, 24 @ 0x800 │ │ │ │ orrseq r5, sl, #52, 20 @ 0x34000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ cmneq r2, #20, 24 @ 0x1400 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ - movteq r5, #63384 @ 0xf798 │ │ │ │ + movteq r5, #63448 @ 0xf7d8 │ │ │ │ cmneq r2, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7c0684 <__cxa_atexit@plt+0x7b4108> │ │ │ │ @@ -2019519,15 +2019519,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str fp, [r5, #8] │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5, #4] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff87c │ │ │ │ - movteq r5, #62708 @ 0xf4f4 │ │ │ │ + movteq r5, #62772 @ 0xf534 │ │ │ │ cmneq r2, #60, 18 @ 0xf0000 │ │ │ │ cmneq r2, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [pc, #16] @ 7c08b4 <__cxa_atexit@plt+0x7b4338> │ │ │ │ mov sl, r9 │ │ │ │ @@ -2019613,15 +2019613,15 @@ │ │ │ │ ldr fp, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ orrseq r5, sl, #220, 10 @ 0x37000000 │ │ │ │ @ instruction: 0xfffff708 │ │ │ │ - movteq r5, #62324 @ 0xf374 │ │ │ │ + movteq r5, #62388 @ 0xf3b4 │ │ │ │ cmneq r2, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7c0aa4 <__cxa_atexit@plt+0x7b4528> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -2019901,15 +2019901,15 @@ │ │ │ │ str r0, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - movteq r4, #65177 @ 0xfe99 │ │ │ │ + movteq r4, #65241 @ 0xfed9 │ │ │ │ cmneq r2, #240, 4 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7c0ec8 <__cxa_atexit@plt+0x7b494c> │ │ │ │ add sl, r7, #8 │ │ │ │ @@ -2020025,15 +2020025,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ orrseq r4, sl, #240, 28 @ 0xf00 │ │ │ │ - movteq r4, #64693 @ 0xfcb5 │ │ │ │ + movteq r4, #64757 @ 0xfcf5 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2020132,15 +2020132,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - movteq r4, #64262 @ 0xfb06 │ │ │ │ + movteq r4, #64326 @ 0xfb46 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c1264 <__cxa_atexit@plt+0x7b4ce8> │ │ │ │ @@ -2020190,15 +2020190,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orrseq r4, sl, #84, 24 @ 0x5400 │ │ │ │ - movteq r4, #64042 @ 0xfa2a │ │ │ │ + movteq r4, #64106 @ 0xfa6a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2020590,15 +2020590,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - movteq r4, #62408 @ 0xf3c8 │ │ │ │ + movteq r4, #62472 @ 0xf408 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 7c198c <__cxa_atexit@plt+0x7b5410> │ │ │ │ @@ -2020648,15 +2020648,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orrseq r4, sl, #44, 10 @ 0xb000000 │ │ │ │ - movteq r4, #62188 @ 0xf2ec │ │ │ │ + movteq r4, #62252 @ 0xf32c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2020780,15 +2020780,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - movteq r4, #61642 @ 0xf0ca │ │ │ │ + movteq r4, #61706 @ 0xf10a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7c1ca0 <__cxa_atexit@plt+0x7b5724> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -2020884,15 +2020884,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ orrseq r4, sl, #132, 2 @ 0x21 │ │ │ │ - movteq r3, #65334 @ 0xff36 │ │ │ │ + movteq r3, #65398 @ 0xff76 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2026501,129 +2026501,129 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r0, sl, #124, 4 @ 0xc0000007 │ │ │ │ cmneq r1, #52, 30 @ 0xd0 │ │ │ │ - movteq lr, #61128 @ 0xeec8 │ │ │ │ + movteq lr, #61192 @ 0xef08 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61148 @ 0xeedc │ │ │ │ + movteq lr, #61212 @ 0xef1c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61169 @ 0xeef1 │ │ │ │ + movteq lr, #61233 @ 0xef31 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61190 @ 0xef06 │ │ │ │ + movteq lr, #61254 @ 0xef46 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61216 @ 0xef20 │ │ │ │ + movteq lr, #61280 @ 0xef60 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61239 @ 0xef37 │ │ │ │ + movteq lr, #61303 @ 0xef77 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61258 @ 0xef4a │ │ │ │ + movteq lr, #61322 @ 0xef8a │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61276 @ 0xef5c │ │ │ │ + movteq lr, #61340 @ 0xef9c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61290 @ 0xef6a │ │ │ │ + movteq lr, #61354 @ 0xefaa │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61314 @ 0xef82 │ │ │ │ + movteq lr, #61378 @ 0xefc2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61340 @ 0xef9c │ │ │ │ + movteq lr, #61404 @ 0xefdc │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61376 @ 0xefc0 │ │ │ │ + movteq pc, #57344 @ 0xe000 @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61405 @ 0xefdd │ │ │ │ + movteq pc, #57373 @ 0xe01d @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #61438 @ 0xeffe │ │ │ │ + movteq pc, #57406 @ 0xe03e @ │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq pc, #57373 @ 0xe01d @ │ │ │ │ + movteq pc, #57437 @ 0xe05d @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq pc, #57400 @ 0xe038 @ │ │ │ │ + movteq pc, #57464 @ 0xe078 @ │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq pc, #57420 @ 0xe04c @ │ │ │ │ + movteq pc, #57484 @ 0xe08c @ │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq pc, #57445 @ 0xe065 @ │ │ │ │ + movteq pc, #57509 @ 0xe0a5 @ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq pc, #57468 @ 0xe07c @ │ │ │ │ + movteq pc, #57532 @ 0xe0bc @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq pc, #57493 @ 0xe095 @ │ │ │ │ + movteq pc, #57557 @ 0xe0d5 @ │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2027522,19 +2027522,19 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r7, [r9, #-8] │ │ │ │ str r6, [r9, #-4] │ │ │ │ sub r7, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #58200 @ 0xe358 │ │ │ │ + movteq lr, #58264 @ 0xe398 │ │ │ │ orrseq sp, r9, #52, 20 @ 0x34000 │ │ │ │ orrseq sp, r9, #28, 20 @ 0x1c000 │ │ │ │ cmneq r1, #96, 2 │ │ │ │ - movteq lr, #58076 @ 0xe2dc │ │ │ │ + movteq lr, #58140 @ 0xe31c │ │ │ │ orrseq sp, r9, #196, 18 @ 0x310000 │ │ │ │ orrseq sp, r9, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2027603,19 +2027603,19 @@ │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r7, [r9, #-8] │ │ │ │ str r6, [r9, #-4] │ │ │ │ sub r7, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - movteq lr, #57876 @ 0xe214 │ │ │ │ + movteq lr, #57940 @ 0xe254 │ │ │ │ orrseq sp, r9, #240, 16 @ 0xf00000 │ │ │ │ orrseq sp, r9, #216, 16 @ 0xd80000 │ │ │ │ cmneq r1, #28 │ │ │ │ - movteq lr, #57752 @ 0xe198 │ │ │ │ + movteq lr, #57816 @ 0xe1d8 │ │ │ │ orrseq sp, r9, #128, 16 @ 0x800000 │ │ │ │ orrseq sp, r9, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r2, r5 │ │ │ │ sub r6, r5, #20 │ │ │ │ @@ -2027721,19 +2027721,19 @@ │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ orrseq sp, r9, #232, 14 @ 0x3a00000 │ │ │ │ orrseq sp, r9, #208, 14 @ 0x3400000 │ │ │ │ - movteq lr, #57464 @ 0xe078 │ │ │ │ + movteq lr, #57528 @ 0xe0b8 │ │ │ │ orrseq sp, r9, #84, 14 @ 0x1500000 │ │ │ │ orrseq sp, r9, #64, 14 @ 0x1000000 │ │ │ │ cmneq r1, #112, 28 @ 0x700 │ │ │ │ - movteq sp, #61424 @ 0xeff0 │ │ │ │ + movteq lr, #57392 @ 0xe030 │ │ │ │ orrseq sp, r9, #216, 12 @ 0xd800000 │ │ │ │ orrseq sp, r9, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #316] @ 7c8a18 <__cxa_atexit@plt+0x7bc49c> │ │ │ │ mov r2, r5 │ │ │ │ @@ -2027813,19 +2027813,19 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r7, [r9, #-8] │ │ │ │ str r6, [r9, #-4] │ │ │ │ sub r7, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ orrseq sp, r9, #48, 12 @ 0x3000000 │ │ │ │ - movteq sp, #61152 @ 0xeee0 │ │ │ │ + movteq sp, #61216 @ 0xef20 │ │ │ │ orrseq sp, r9, #184, 10 @ 0x2e000000 │ │ │ │ orrseq sp, r9, #164, 10 @ 0x29000000 │ │ │ │ cmneq r1, #220, 24 @ 0xdc00 │ │ │ │ - movteq sp, #61016 @ 0xee58 │ │ │ │ + movteq sp, #61080 @ 0xee98 │ │ │ │ orrseq sp, r9, #64, 10 @ 0x10000000 │ │ │ │ orrseq sp, r9, #40, 10 @ 0xa000000 │ │ │ │ cmneq r1, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ @@ -2028125,19 +2028125,19 @@ │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ orrseq sp, r9, #152, 2 @ 0x26 │ │ │ │ orrseq sp, r9, #128, 2 │ │ │ │ - movteq sp, #59944 @ 0xea28 │ │ │ │ + movteq sp, #60008 @ 0xea68 │ │ │ │ orrseq sp, r9, #4, 2 │ │ │ │ orrseq sp, r9, #240 @ 0xf0 │ │ │ │ cmneq r1, #32, 16 @ 0x200000 │ │ │ │ - movteq sp, #59808 @ 0xe9a0 │ │ │ │ + movteq sp, #59872 @ 0xe9e0 │ │ │ │ orrseq sp, r9, #136 @ 0x88 │ │ │ │ orrseq sp, r9, #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #316] @ 7c9068 <__cxa_atexit@plt+0x7bcaec> │ │ │ │ mov r2, r5 │ │ │ │ @@ -2028217,19 +2028217,19 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r7, [r9, #-8] │ │ │ │ str r6, [r9, #-4] │ │ │ │ sub r7, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ orrseq ip, r9, #224, 30 @ 0x380 │ │ │ │ - movteq sp, #59536 @ 0xe890 │ │ │ │ + movteq sp, #59600 @ 0xe8d0 │ │ │ │ orrseq ip, r9, #104, 30 @ 0x1a0 │ │ │ │ orrseq ip, r9, #84, 30 @ 0x150 │ │ │ │ cmneq r1, #140, 12 @ 0x8c00000 │ │ │ │ - movteq sp, #59400 @ 0xe808 │ │ │ │ + movteq sp, #59464 @ 0xe848 │ │ │ │ orrseq ip, r9, #240, 28 @ 0xf00 │ │ │ │ orrseq ip, r9, #216, 28 @ 0xd80 │ │ │ │ cmneq r1, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ @@ -2028503,19 +2028503,19 @@ │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ orrseq ip, r9, #176, 22 @ 0x2c000 │ │ │ │ orrseq ip, r9, #152, 22 @ 0x26000 │ │ │ │ - movteq sp, #58432 @ 0xe440 │ │ │ │ + movteq sp, #58496 @ 0xe480 │ │ │ │ orrseq ip, r9, #28, 22 @ 0x7000 │ │ │ │ orrseq ip, r9, #8, 22 @ 0x2000 │ │ │ │ cmneq r1, #56, 4 @ 0x80000003 │ │ │ │ - movteq sp, #58296 @ 0xe3b8 │ │ │ │ + movteq sp, #58360 @ 0xe3f8 │ │ │ │ orrseq ip, r9, #160, 20 @ 0xa0000 │ │ │ │ orrseq ip, r9, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #316] @ 7c9650 <__cxa_atexit@plt+0x7bd0d4> │ │ │ │ mov r2, r5 │ │ │ │ @@ -2028595,19 +2028595,19 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r7, [r9, #-8] │ │ │ │ str r6, [r9, #-4] │ │ │ │ sub r7, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ orrseq ip, r9, #248, 18 @ 0x3e0000 │ │ │ │ - movteq sp, #58024 @ 0xe2a8 │ │ │ │ + movteq sp, #58088 @ 0xe2e8 │ │ │ │ orrseq ip, r9, #128, 18 @ 0x200000 │ │ │ │ orrseq ip, r9, #108, 18 @ 0x1b0000 │ │ │ │ cmneq r1, #164 @ 0xa4 │ │ │ │ - movteq sp, #57888 @ 0xe220 │ │ │ │ + movteq sp, #57952 @ 0xe260 │ │ │ │ orrseq ip, r9, #8, 18 @ 0x20000 │ │ │ │ orrseq ip, r9, #240, 16 @ 0xf00000 │ │ │ │ cmneq r1, #8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ @@ -2028872,19 +2028872,19 @@ │ │ │ │ bx r1 │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ orrseq ip, r9, #204, 10 @ 0x33000000 │ │ │ │ - movteq ip, #61048 @ 0xee78 │ │ │ │ + movteq ip, #61112 @ 0xeeb8 │ │ │ │ orrseq ip, r9, #84, 10 @ 0x15000000 │ │ │ │ orrseq ip, r9, #64, 10 @ 0x10000000 │ │ │ │ cmneq r1, #112, 24 @ 0x7000 │ │ │ │ - movteq ip, #60908 @ 0xedec │ │ │ │ + movteq ip, #60972 @ 0xee2c │ │ │ │ orrseq ip, r9, #208, 8 @ 0xd0000000 │ │ │ │ orrseq ip, r9, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #316] @ 7c9c14 <__cxa_atexit@plt+0x7bd698> │ │ │ │ mov r2, r5 │ │ │ │ @@ -2028964,19 +2028964,19 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r7, [r9, #-8] │ │ │ │ str r6, [r9, #-4] │ │ │ │ sub r7, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ orrseq ip, r9, #52, 8 @ 0x34000000 │ │ │ │ - movteq ip, #60644 @ 0xece4 │ │ │ │ + movteq ip, #60708 @ 0xed24 │ │ │ │ orrseq ip, r9, #188, 6 @ 0xf0000002 │ │ │ │ orrseq ip, r9, #168, 6 @ 0xa0000002 │ │ │ │ cmneq r1, #224, 20 @ 0xe0000 │ │ │ │ - movteq ip, #60508 @ 0xec5c │ │ │ │ + movteq ip, #60572 @ 0xec9c │ │ │ │ orrseq ip, r9, #68, 6 @ 0x10000001 │ │ │ │ orrseq ip, r9, #44, 6 @ 0xb0000000 │ │ │ │ cmneq r1, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ @@ -2029167,19 +2029167,19 @@ │ │ │ │ bx r1 │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r9 │ │ │ │ bx r1 │ │ │ │ muleq r0, r8, r1 │ │ │ │ orrseq ip, r9, #48, 2 │ │ │ │ - movteq ip, #59868 @ 0xe9dc │ │ │ │ + movteq ip, #59932 @ 0xea1c │ │ │ │ orrseq ip, r9, #184 @ 0xb8 │ │ │ │ orrseq ip, r9, #164 @ 0xa4 │ │ │ │ cmneq r1, #212, 14 @ 0x3500000 │ │ │ │ - movteq ip, #59728 @ 0xe950 │ │ │ │ + movteq ip, #59792 @ 0xe990 │ │ │ │ orrseq ip, r9, #52 @ 0x34 │ │ │ │ orrseq ip, r9, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [pc, #316] @ 7ca0b0 <__cxa_atexit@plt+0x7bdb34> │ │ │ │ mov r2, r5 │ │ │ │ @@ -2029259,19 +2029259,19 @@ │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r7, [r9, #-8] │ │ │ │ str r6, [r9, #-4] │ │ │ │ sub r7, r9, #6 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ orrseq fp, r9, #152, 30 @ 0x260 │ │ │ │ - movteq ip, #59464 @ 0xe848 │ │ │ │ + movteq ip, #59528 @ 0xe888 │ │ │ │ orrseq fp, r9, #32, 30 @ 0x80 │ │ │ │ orrseq fp, r9, #12, 30 @ 0x30 │ │ │ │ cmneq r1, #68, 12 @ 0x4400000 │ │ │ │ - movteq ip, #59328 @ 0xe7c0 │ │ │ │ + movteq ip, #59392 @ 0xe800 │ │ │ │ orrseq fp, r9, #168, 28 @ 0xa80 │ │ │ │ orrseq fp, r9, #144, 28 @ 0x900 │ │ │ │ cmneq r1, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ @@ -2032480,15 +2032480,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq sl, r9, #84, 10 @ 0x15000000 │ │ │ │ cmneq r1, #104, 12 @ 0x6800000 │ │ │ │ - movteq r9, #58851 @ 0xe5e3 │ │ │ │ + movteq r9, #58915 @ 0xe623 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2032646,15 +2032646,15 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ orrseq sl, r9, #52, 4 @ 0x40000003 │ │ │ │ - movteq r9, #58312 @ 0xe3c8 │ │ │ │ + movteq r9, #58376 @ 0xe408 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2033165,27 +2033165,27 @@ │ │ │ │ str r3, [r9, #8] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ @ instruction: 0xfffffdb8 │ │ │ │ - movteq r8, #60633 @ 0xecd9 │ │ │ │ + movteq r8, #60697 @ 0xed19 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - movteq r8, #60494 @ 0xec4e │ │ │ │ + movteq r8, #60558 @ 0xec8e │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - movteq r8, #60551 @ 0xec87 │ │ │ │ + movteq r8, #60615 @ 0xecc7 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - movteq r8, #60508 @ 0xec5c │ │ │ │ + movteq r8, #60572 @ 0xec9c │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - movteq r8, #60465 @ 0xec31 │ │ │ │ + movteq r8, #60529 @ 0xec71 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - movteq r8, #60522 @ 0xec6a │ │ │ │ + movteq r8, #60586 @ 0xecaa │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - movteq r8, #60587 @ 0xecab │ │ │ │ + movteq r8, #60651 @ 0xeceb │ │ │ │ cmneq r1, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 7cde14 <__cxa_atexit@plt+0x7c1898> │ │ │ │ @@ -2033241,15 +2033241,15 @@ │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ orrseq r8, r9, #108 @ 0x6c │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffa50 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ - movteq r8, #60228 @ 0xeb44 │ │ │ │ + movteq r8, #60292 @ 0xeb84 │ │ │ │ cmneq r1, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -2033276,15 +2033276,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 92914c <__cxa_atexit@plt+0x91cbd0> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - movteq r8, #60032 @ 0xea80 │ │ │ │ + movteq r8, #60096 @ 0xeac0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 929474 <__cxa_atexit@plt+0x91cef8> │ │ │ │ @@ -2034965,45 +2034965,45 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r7, r9, #72, 28 @ 0x480 │ │ │ │ cmneq r1, #144, 10 @ 0x24000000 │ │ │ │ - movteq r7, #57443 @ 0xe063 │ │ │ │ + movteq r7, #57507 @ 0xe0a3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r7, #57460 @ 0xe074 │ │ │ │ + movteq r7, #57524 @ 0xe0b4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq r7, #57477 @ 0xe085 │ │ │ │ + movteq r7, #57541 @ 0xe0c5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r7, #57493 @ 0xe095 │ │ │ │ + movteq r7, #57557 @ 0xe0d5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r7, #57512 @ 0xe0a8 │ │ │ │ + movteq r7, #57576 @ 0xe0e8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r7, #57530 @ 0xe0ba │ │ │ │ + movteq r7, #57594 @ 0xe0fa │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ cmneq r1, #0, 10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2039909,15 +2039909,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r2, #58805 @ 0xe5b5 │ │ │ │ + movteq r2, #58869 @ 0xe5f5 │ │ │ │ orrseq r1, r9, #4, 16 @ 0x40000 │ │ │ │ cmneq r1, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d47b8 <__cxa_atexit@plt+0x7c823c> │ │ │ │ @@ -2040491,15 +2040491,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #60545 @ 0xec81 │ │ │ │ + movteq r1, #60609 @ 0xecc1 │ │ │ │ orrseq r0, r9, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -2044391,24 +2044391,24 @@ │ │ │ │ bhi 7d8d28 <__cxa_atexit@plt+0x7cc7ac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7d8d30 <__cxa_atexit@plt+0x7cc7b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 92962c <__cxa_atexit@plt+0x91d0b0> │ │ │ │ + b 27cda54 <__cxa_atexit@plt+0x27c14d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq sp, r8, #240, 2 @ 0x3c │ │ │ │ cmneq r0, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 19e7010 <__cxa_atexit@plt+0x19daa94> │ │ │ │ + b 19554c0 <__cxa_atexit@plt+0x1948f44> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7d8dac <__cxa_atexit@plt+0x7cc830> │ │ │ │ @@ -2044424,15 +2044424,15 @@ │ │ │ │ str r5, [r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r5, [pc, #60] @ 7d8dd8 <__cxa_atexit@plt+0x7cc85c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 929634 <__cxa_atexit@plt+0x91d0b8> │ │ │ │ + b 92962c <__cxa_atexit@plt+0x91d0b0> │ │ │ │ mov r6, r3 │ │ │ │ b 7d8dbc <__cxa_atexit@plt+0x7cc840> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7d8dcc <__cxa_atexit@plt+0x7cc850> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2044483,15 +2044483,15 @@ │ │ │ │ str r5, [r2] │ │ │ │ str r8, [r3, #8] │ │ │ │ ldr r5, [pc, #60] @ 7d8ec4 <__cxa_atexit@plt+0x7cc948> │ │ │ │ mov r8, r3 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r2 │ │ │ │ - b 929634 <__cxa_atexit@plt+0x91d0b8> │ │ │ │ + b 92962c <__cxa_atexit@plt+0x91d0b0> │ │ │ │ mov r6, r3 │ │ │ │ b 7d8ea8 <__cxa_atexit@plt+0x7cc92c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7d8eb8 <__cxa_atexit@plt+0x7cc93c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2044499,41 +2044499,41 @@ │ │ │ │ cmneq r0, #48, 10 @ 0xc000000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ orrseq sp, r8, #36, 2 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 19dbd9c <__cxa_atexit@plt+0x19cf820> │ │ │ │ + b 194a24c <__cxa_atexit@plt+0x193dcd0> │ │ │ │ cmneq r0, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d8f14 <__cxa_atexit@plt+0x7cc998> │ │ │ │ ldr r9, [pc, #36] @ 7d8f1c <__cxa_atexit@plt+0x7cc9a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #32] @ 7d8f20 <__cxa_atexit@plt+0x7cc9a4> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 92963c <__cxa_atexit@plt+0x91d0c0> │ │ │ │ + b 27cf7dc <__cxa_atexit@plt+0x27c3260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r0, #16, 10 @ 0x4000000 │ │ │ │ orrseq sp, r8, #4 │ │ │ │ cmneq r0, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 19df90c <__cxa_atexit@plt+0x19d3390> │ │ │ │ + b 194ddbc <__cxa_atexit@plt+0x1941840> │ │ │ │ cmneq r0, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7d8fb8 <__cxa_atexit@plt+0x7cca3c> │ │ │ │ @@ -2044555,15 +2044555,15 @@ │ │ │ │ ldr r0, [pc, #60] @ 7d8fdc <__cxa_atexit@plt+0x7cca60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ + b 929634 <__cxa_atexit@plt+0x91d0b8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2044647,15 +2044647,15 @@ │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7d9128 <__cxa_atexit@plt+0x7ccbac> │ │ │ │ ldr r2, [pc, #28] @ 7d9138 <__cxa_atexit@plt+0x7ccbbc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 92964c <__cxa_atexit@plt+0x91d0d0> │ │ │ │ + b 92963c <__cxa_atexit@plt+0x91d0c0> │ │ │ │ ldr r7, [pc, #12] @ 7d913c <__cxa_atexit@plt+0x7ccbc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq r0, #12, 6 @ 0x30000000 │ │ │ │ cmneq r0, #232, 4 @ 0x8000000e │ │ │ │ @@ -2044763,15 +2044763,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7d92f8 <__cxa_atexit@plt+0x7ccd7c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7d9330 <__cxa_atexit@plt+0x7ccdb4> │ │ │ │ tst r8, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2045787,45 +2045787,45 @@ │ │ │ │ bhi 7da2f8 <__cxa_atexit@plt+0x7cdd7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7da300 <__cxa_atexit@plt+0x7cdd84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ + b 27cc82c <__cxa_atexit@plt+0x27c02b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r8, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7da334 <__cxa_atexit@plt+0x7cddb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7da33c <__cxa_atexit@plt+0x7cddc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ + b 27cc82c <__cxa_atexit@plt+0x27c02b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r8, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7da370 <__cxa_atexit@plt+0x7cddf4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 7da378 <__cxa_atexit@plt+0x7cddfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ + b 27cc82c <__cxa_atexit@plt+0x27c02b0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq fp, r8, #168, 22 @ 0x2a000 │ │ │ │ cmneq r0, #68, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -2045842,15 +2045842,15 @@ │ │ │ │ ldr r3, [pc, #44] @ 7da3e8 <__cxa_atexit@plt+0x7cde6c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #32] @ 7da3ec <__cxa_atexit@plt+0x7cde70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ + b 92964c <__cxa_atexit@plt+0x91d0d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ orrseq sp, r8, #116, 8 @ 0x74000000 │ │ │ │ @@ -2045860,15 +2045860,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7da41c <__cxa_atexit@plt+0x7cdea0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7da420 <__cxa_atexit@plt+0x7cdea4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ + b 92964c <__cxa_atexit@plt+0x91d0d0> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orrseq sp, r8, #44, 8 @ 0x2c000000 │ │ │ │ cmneq r0, #156 @ 0x9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 7da454 <__cxa_atexit@plt+0x7cded8> │ │ │ │ str r8, [r5] │ │ │ │ @@ -2045911,20 +2045911,20 @@ │ │ │ │ str r2, [r2, #20] │ │ │ │ beq 7da4fc <__cxa_atexit@plt+0x7cdf80> │ │ │ │ ldr r7, [pc, #72] @ 7da520 <__cxa_atexit@plt+0x7cdfa4> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 92966c <__cxa_atexit@plt+0x91d0f0> │ │ │ │ + b 27cd198 <__cxa_atexit@plt+0x27c0c1c> │ │ │ │ ldr r5, [pc, #52] @ 7da524 <__cxa_atexit@plt+0x7cdfa8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ + b 27cc82c <__cxa_atexit@plt+0x27c02b0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ @@ -2045942,27 +2045942,27 @@ │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 7da564 <__cxa_atexit@plt+0x7cdfe8> │ │ │ │ ldr r3, [pc, #24] @ 7da570 <__cxa_atexit@plt+0x7cdff4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92966c <__cxa_atexit@plt+0x91d0f0> │ │ │ │ + b 27cd198 <__cxa_atexit@plt+0x27c0c1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r0, #76, 30 @ 0x130 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7da594 <__cxa_atexit@plt+0x7ce018> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92966c <__cxa_atexit@plt+0x91d0f0> │ │ │ │ + b 27cd198 <__cxa_atexit@plt+0x27c0c1c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 7da5fc <__cxa_atexit@plt+0x7ce080> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2045978,15 +2045978,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ moveq r1, r2 │ │ │ │ add r8, r0, #1 │ │ │ │ ldr r0, [pc, #36] @ 7da60c <__cxa_atexit@plt+0x7ce090> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5] │ │ │ │ addne r9, r0, #2 │ │ │ │ - b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ + b 92964c <__cxa_atexit@plt+0x91d0d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ orrseq sp, r8, #108, 4 @ 0xc0000006 │ │ │ │ orrseq sp, r8, #92, 4 @ 0xc0000005 │ │ │ │ @@ -2046004,15 +2046004,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r1, [pc, #28] @ 7da668 <__cxa_atexit@plt+0x7ce0ec> │ │ │ │ moveq r2, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5] │ │ │ │ addne r9, r1, #2 │ │ │ │ - b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ + b 92964c <__cxa_atexit@plt+0x91d0d0> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ orrseq sp, r8, #8, 4 @ 0x80000000 │ │ │ │ orrseq sp, r8, #244, 2 @ 0x3d │ │ │ │ cmneq r0, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -2046044,15 +2046044,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 7da70c <__cxa_atexit@plt+0x7ce190> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ + b 27cc82c <__cxa_atexit@plt+0x27c02b0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @@ -2046080,26 +2046080,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 7d9e40 <__cxa_atexit@plt+0x7cd8c4> │ │ │ │ ldr r6, [pc, #24] @ 7da798 <__cxa_atexit@plt+0x7ce21c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ + b 27cc82c <__cxa_atexit@plt+0x27c02b0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ + b 27d0864 <__cxa_atexit@plt+0x27c42e8> │ │ │ │ cmneq r0, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #152] @ 7da868 <__cxa_atexit@plt+0x7ce2ec> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2046144,15 +2046144,15 @@ │ │ │ │ @ instruction: 0xfffff310 │ │ │ │ cmneq r0, #56, 24 @ 0x3800 │ │ │ │ @ instruction: 0xfffff53c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ + b 27d0864 <__cxa_atexit@plt+0x27c42e8> │ │ │ │ cmneq r0, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ ldr r6, [pc, #132] @ 7da928 <__cxa_atexit@plt+0x7ce3ac> │ │ │ │ mov r3, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -2046180,15 +2046180,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #28] @ 7da92c <__cxa_atexit@plt+0x7ce3b0> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ + b 27cc82c <__cxa_atexit@plt+0x27c02b0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffff9e8 │ │ │ │ @@ -2046216,26 +2046216,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r7 │ │ │ │ b 7d9e40 <__cxa_atexit@plt+0x7cd8c4> │ │ │ │ ldr r6, [pc, #24] @ 7da9b8 <__cxa_atexit@plt+0x7ce43c> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r9 │ │ │ │ - b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ + b 27cc82c <__cxa_atexit@plt+0x27c02b0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ + b 27d0864 <__cxa_atexit@plt+0x27c42e8> │ │ │ │ cmneq r0, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [pc, #152] @ 7daa88 <__cxa_atexit@plt+0x7ce50c> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2046280,15 +2046280,15 @@ │ │ │ │ @ instruction: 0xfffff0f0 │ │ │ │ cmneq r0, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0xfffff31c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ + b 27d0864 <__cxa_atexit@plt+0x27c42e8> │ │ │ │ cmneq r0, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7dab00 <__cxa_atexit@plt+0x7ce584> │ │ │ │ @@ -2046298,15 +2046298,15 @@ │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ beq 7daaf4 <__cxa_atexit@plt+0x7ce578> │ │ │ │ ldr r7, [pc, #44] @ 7dab14 <__cxa_atexit@plt+0x7ce598> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 92966c <__cxa_atexit@plt+0x91d0f0> │ │ │ │ + b 27cd198 <__cxa_atexit@plt+0x27c0c1c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7dab18 <__cxa_atexit@plt+0x7ce59c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -2046316,15 +2046316,15 @@ │ │ │ │ cmneq r0, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7dab3c <__cxa_atexit@plt+0x7ce5c0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92966c <__cxa_atexit@plt+0x91d0f0> │ │ │ │ + b 27cd198 <__cxa_atexit@plt+0x27c0c1c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 7dab70 <__cxa_atexit@plt+0x7ce5f4> │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2046369,15 +2046369,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r7, r9 │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 92967c <__cxa_atexit@plt+0x91d100> │ │ │ │ + b 27cffb0 <__cxa_atexit@plt+0x27c3a34> │ │ │ │ ldr r0, [r9] │ │ │ │ b 7dac20 <__cxa_atexit@plt+0x7ce6a4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @@ -2046410,15 +2046410,15 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r7, r9 │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 92967c <__cxa_atexit@plt+0x91d100> │ │ │ │ + b 27cffb0 <__cxa_atexit@plt+0x27c3a34> │ │ │ │ ldr r5, [pc, #28] @ 7dacd8 <__cxa_atexit@plt+0x7ce75c> │ │ │ │ mov r8, r9 │ │ │ │ mov r2, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ @@ -2046443,15 +2046443,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r7, r9 │ │ │ │ str r2, [r8, #8] │ │ │ │ - b 92967c <__cxa_atexit@plt+0x91d100> │ │ │ │ + b 27cffb0 <__cxa_atexit@plt+0x27c3a34> │ │ │ │ ldr r3, [pc, #28] @ 7dad5c <__cxa_atexit@plt+0x7ce7e0> │ │ │ │ mov r8, r9 │ │ │ │ mov r2, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 9292e4 <__cxa_atexit@plt+0x91cd68> │ │ │ │ @@ -2046472,15 +2046472,15 @@ │ │ │ │ ldr r3, [pc, #52] @ 7dadc8 <__cxa_atexit@plt+0x7ce84c> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ str r2, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ - b 92967c <__cxa_atexit@plt+0x91d100> │ │ │ │ + b 27cffb0 <__cxa_atexit@plt+0x27c3a34> │ │ │ │ ldr r3, [pc, #24] @ 7dadcc <__cxa_atexit@plt+0x7ce850> │ │ │ │ mov r8, r9 │ │ │ │ mov r2, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ b 9292e4 <__cxa_atexit@plt+0x91cd68> │ │ │ │ @@ -2046521,15 +2046521,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - movteq fp, #56904 @ 0xde48 │ │ │ │ + movteq fp, #56968 @ 0xde88 │ │ │ │ orrseq fp, r8, #212 @ 0xd4 │ │ │ │ cmneq r0, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -2046844,15 +2046844,15 @@ │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r2, {r1, r9} │ │ │ │ sub r1, r6, #2 │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 929684 <__cxa_atexit@plt+0x91d108> │ │ │ │ + b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ mov r6, r2 │ │ │ │ b 7db38c <__cxa_atexit@plt+0x7cee10> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 7db39c <__cxa_atexit@plt+0x7cee20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2046878,15 +2046878,15 @@ │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r7, [pc, #20] @ 7db404 <__cxa_atexit@plt+0x7cee88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq fp, #55387 @ 0xd85b │ │ │ │ + movteq fp, #55451 @ 0xd89b │ │ │ │ cmneq r0, #124, 4 @ 0xc0000007 │ │ │ │ cmneq r0, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7db42c <__cxa_atexit@plt+0x7ceeb0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -2046911,15 +2046911,15 @@ │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r7, [pc, #20] @ 7db488 <__cxa_atexit@plt+0x7cef0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq fp, #55228 @ 0xd7bc │ │ │ │ + movteq fp, #55292 @ 0xd7fc │ │ │ │ cmneq r0, #208, 4 │ │ │ │ cmneq r0, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7db4b0 <__cxa_atexit@plt+0x7cef34> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -2047307,15 +2047307,15 @@ │ │ │ │ orrseq sl, r8, #100, 10 @ 0x19000000 │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ orrseq sl, r8, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 92968c <__cxa_atexit@plt+0x91d110> │ │ │ │ + b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7dbb54 <__cxa_atexit@plt+0x7cf5d8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -2047342,15 +2047342,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 7dbb44 <__cxa_atexit@plt+0x7cf5c8> │ │ │ │ ldr r7, [pc, #92] @ 7dbb90 <__cxa_atexit@plt+0x7cf614> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @@ -2047391,15 +2047391,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ beq 7dbc08 <__cxa_atexit@plt+0x7cf68c> │ │ │ │ ldr r7, [pc, #72] @ 7dbc40 <__cxa_atexit@plt+0x7cf6c4> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 7dbc28 <__cxa_atexit@plt+0x7cf6ac> │ │ │ │ mov r7, #8 │ │ │ │ @@ -2047415,15 +2047415,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7dbc68 <__cxa_atexit@plt+0x7cf6ec> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7dbca0 <__cxa_atexit@plt+0x7cf724> │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2047493,15 +2047493,15 @@ │ │ │ │ ldr r2, [r8, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 929694 <__cxa_atexit@plt+0x91d118> │ │ │ │ + b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ ldr r7, [pc, #12] @ 7dbdb4 <__cxa_atexit@plt+0x7cf838> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r0, #20, 20 @ 0x14000 │ │ │ │ cmneq r0, #236, 18 @ 0x3b0000 │ │ │ │ @@ -2047525,15 +2047525,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7dbe20 <__cxa_atexit@plt+0x7cf8a4> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 92969c <__cxa_atexit@plt+0x91d120> │ │ │ │ + b 92966c <__cxa_atexit@plt+0x91d0f0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 7dbe7c <__cxa_atexit@plt+0x7cf900> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -2047548,27 +2047548,27 @@ │ │ │ │ bne 7dbe74 <__cxa_atexit@plt+0x7cf8f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r0, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7dbea0 <__cxa_atexit@plt+0x7cf924> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ cmneq r0, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7dbf30 <__cxa_atexit@plt+0x7cf9b4> │ │ │ │ @@ -2047589,15 +2047589,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 929694 <__cxa_atexit@plt+0x91d118> │ │ │ │ + b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 7dbf60 <__cxa_atexit@plt+0x7cf9e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2047627,15 +2047627,15 @@ │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 929694 <__cxa_atexit@plt+0x91d118> │ │ │ │ + b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ ldr r7, [pc, #20] @ 7dbfd4 <__cxa_atexit@plt+0x7cfa58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @@ -2047662,15 +2047662,15 @@ │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 7dc054 <__cxa_atexit@plt+0x7cfad8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ ldr r3, [pc, #28] @ 7dc058 <__cxa_atexit@plt+0x7cfadc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #2 │ │ │ │ - b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ + b 92967c <__cxa_atexit@plt+0x91d100> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orrseq r9, r8, #104, 30 @ 0x1a0 │ │ │ │ orrseq fp, r8, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2047753,15 +2047753,15 @@ │ │ │ │ ldr r2, [r8, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 929694 <__cxa_atexit@plt+0x91d118> │ │ │ │ + b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ ldr r7, [pc, #12] @ 7dc1c4 <__cxa_atexit@plt+0x7cfc48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r0, #60, 12 @ 0x3c00000 │ │ │ │ cmneq r0, #220, 10 @ 0x37000000 │ │ │ │ @@ -2047785,15 +2047785,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7dc230 <__cxa_atexit@plt+0x7cfcb4> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 92969c <__cxa_atexit@plt+0x91d120> │ │ │ │ + b 92966c <__cxa_atexit@plt+0x91d0f0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #68] @ 7dc28c <__cxa_atexit@plt+0x7cfd10> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ @@ -2047808,27 +2047808,27 @@ │ │ │ │ bne 7dc284 <__cxa_atexit@plt+0x7cfd08> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r0, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7dc2b0 <__cxa_atexit@plt+0x7cfd34> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ cmneq r0, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 7dc340 <__cxa_atexit@plt+0x7cfdc4> │ │ │ │ @@ -2047849,15 +2047849,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b 929694 <__cxa_atexit@plt+0x91d118> │ │ │ │ + b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #40] @ 7dc370 <__cxa_atexit@plt+0x7cfdf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2047887,15 +2047887,15 @@ │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 929694 <__cxa_atexit@plt+0x91d118> │ │ │ │ + b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ ldr r7, [pc, #20] @ 7dc3e4 <__cxa_atexit@plt+0x7cfe68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ @@ -2047919,28 +2047919,28 @@ │ │ │ │ ldr r3, [pc, #36] @ 7dc454 <__cxa_atexit@plt+0x7cfed8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #24] @ 7dc458 <__cxa_atexit@plt+0x7cfedc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b 929634 <__cxa_atexit@plt+0x91d0b8> │ │ │ │ + b 92962c <__cxa_atexit@plt+0x91d0b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ orrseq r9, r8, #112, 22 @ 0x1c000 │ │ │ │ cmneq r0, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7dc47c <__cxa_atexit@plt+0x7cff00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 19e52a8 <__cxa_atexit@plt+0x19d8d2c> │ │ │ │ + b 1953758 <__cxa_atexit@plt+0x19471dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2050064,15 +2050064,15 @@ │ │ │ │ beq 7de5cc <__cxa_atexit@plt+0x7d2050> │ │ │ │ ldr r5, [pc, #72] @ 7de600 <__cxa_atexit@plt+0x7d2084> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r1] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296b4 <__cxa_atexit@plt+0x91d138> │ │ │ │ + b 929684 <__cxa_atexit@plt+0x91d108> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ @@ -2050112,15 +2050112,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2] │ │ │ │ beq 7de68c <__cxa_atexit@plt+0x7d2110> │ │ │ │ ldr r3, [pc, #48] @ 7de6b0 <__cxa_atexit@plt+0x7d2134> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 9296b4 <__cxa_atexit@plt+0x91d138> │ │ │ │ + b 929684 <__cxa_atexit@plt+0x91d108> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ @@ -2050132,15 +2050132,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7de6dc <__cxa_atexit@plt+0x7d2160> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9296b4 <__cxa_atexit@plt+0x91d138> │ │ │ │ + b 929684 <__cxa_atexit@plt+0x91d108> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7de708 <__cxa_atexit@plt+0x7d218c> │ │ │ │ ldr r7, [pc, #96] @ 7de75c <__cxa_atexit@plt+0x7d21e0> │ │ │ │ @@ -2050182,15 +2050182,15 @@ │ │ │ │ bhi 7de7a4 <__cxa_atexit@plt+0x7d2228> │ │ │ │ ldr r3, [pc, #44] @ 7de7bc <__cxa_atexit@plt+0x7d2240> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #36] @ 7de7c0 <__cxa_atexit@plt+0x7d2244> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ + b 92968c <__cxa_atexit@plt+0x91d110> │ │ │ │ ldr r7, [pc, #24] @ 7de7c4 <__cxa_atexit@plt+0x7d2248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ @@ -2050253,15 +2050253,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 7de8d4 <__cxa_atexit@plt+0x7d2358> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ + b 929694 <__cxa_atexit@plt+0x91d118> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq r0, #176 @ 0xb0 │ │ │ │ orrseq r7, r8, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -2052224,15 +2052224,15 @@ │ │ │ │ beq 7e07b0 <__cxa_atexit@plt+0x7d4234> │ │ │ │ ldr r2, [pc, #88] @ 7e07d0 <__cxa_atexit@plt+0x7d4254> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 9296b4 <__cxa_atexit@plt+0x91d138> │ │ │ │ + b 929684 <__cxa_atexit@plt+0x91d108> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 7e07d8 <__cxa_atexit@plt+0x7d425c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -2052266,15 +2052266,15 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ beq 7e0848 <__cxa_atexit@plt+0x7d42cc> │ │ │ │ ldr r3, [pc, #52] @ 7e0858 <__cxa_atexit@plt+0x7d42dc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 9296b4 <__cxa_atexit@plt+0x91d138> │ │ │ │ + b 929684 <__cxa_atexit@plt+0x91d108> │ │ │ │ ldr r7, [pc, #32] @ 7e085c <__cxa_atexit@plt+0x7d42e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2052286,15 +2052286,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e0884 <__cxa_atexit@plt+0x7d4308> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9296b4 <__cxa_atexit@plt+0x91d138> │ │ │ │ + b 929684 <__cxa_atexit@plt+0x91d108> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ @@ -2052669,15 +2052669,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ str r3, [r5, #-4] │ │ │ │ beq 7e0e80 <__cxa_atexit@plt+0x7d4904> │ │ │ │ ldr r7, [pc, #120] @ 7e0eec <__cxa_atexit@plt+0x7d4970> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #96] @ 7e0ef8 <__cxa_atexit@plt+0x7d497c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ @@ -2052746,15 +2052746,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ str r3, [r5, #-4] │ │ │ │ beq 7e0fb4 <__cxa_atexit@plt+0x7d4a38> │ │ │ │ ldr r7, [pc, #120] @ 7e1020 <__cxa_atexit@plt+0x7d4aa4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #96] @ 7e102c <__cxa_atexit@plt+0x7d4ab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r1 │ │ │ │ @@ -2052783,15 +2052783,15 @@ │ │ │ │ orrseq r5, r8, #12 │ │ │ │ cmneq r0, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ + b 92969c <__cxa_atexit@plt+0x91d120> │ │ │ │ cmneq r0, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub lr, r5, #12 │ │ │ │ cmp fp, lr │ │ │ │ bhi 7e1174 <__cxa_atexit@plt+0x7d4bf8> │ │ │ │ ldr r0, [pc, #296] @ 7e1190 <__cxa_atexit@plt+0x7d4c14> │ │ │ │ @@ -2052938,15 +2052938,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r1, [r5, #-8]! │ │ │ │ add r9, lr, #3 │ │ │ │ str r0, [sl, #8] │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ @@ -2052977,15 +2052977,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r9, lr, #3 │ │ │ │ str r0, [sl, #8] │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ cmneq r0, #216, 12 @ 0xd800000 │ │ │ │ cmneq r0, #20, 24 @ 0x1400 │ │ │ │ @@ -2053087,15 +2053087,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add sl, r2, #1 │ │ │ │ add r0, r0, #3 │ │ │ │ str r0, [r5, #-12]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -2053135,15 +2053135,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ add r1, r3, #3 │ │ │ │ mov r3, r5 │ │ │ │ add r9, r2, #3 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ add sl, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r0, #116, 8 @ 0x74000000 │ │ │ │ @@ -2053165,15 +2053165,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ add r1, r3, #3 │ │ │ │ mov r3, r5 │ │ │ │ add r9, r2, #3 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ add sl, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ cmneq r0, #252, 6 @ 0xf0000003 │ │ │ │ cmneq r0, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r4, r8, #28, 20 @ 0x1c000 │ │ │ │ cmneq r0, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -2054557,15 +2054557,15 @@ │ │ │ │ orrseq r3, r8, #68, 8 @ 0x44000000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ cmneq r0, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7e2c70 <__cxa_atexit@plt+0x7d66f4> │ │ │ │ @@ -2054576,15 +2054576,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ bmi 7e2c4c <__cxa_atexit@plt+0x7d66d0> │ │ │ │ beq 7e2c60 <__cxa_atexit@plt+0x7d66e4> │ │ │ │ ldr r3, [pc, #72] @ 7e2c8c <__cxa_atexit@plt+0x7d6710> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296e4 <__cxa_atexit@plt+0x91d168> │ │ │ │ + b 9296b4 <__cxa_atexit@plt+0x91d138> │ │ │ │ ldr r7, [pc, #48] @ 7e2c84 <__cxa_atexit@plt+0x7d6708> │ │ │ │ ldr r0, [pc, #48] @ 7e2c88 <__cxa_atexit@plt+0x7d670c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #24] @ 7e2c80 <__cxa_atexit@plt+0x7d6704> │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2054643,15 +2054643,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r1, [r5, #-8]! │ │ │ │ add r9, lr, #3 │ │ │ │ str r0, [sl, #8] │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ @@ -2054682,15 +2054682,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [sl, #4]! │ │ │ │ str r1, [r5, #-4]! │ │ │ │ add r9, lr, #3 │ │ │ │ str r0, [sl, #8] │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ cmneq r0, #104, 24 @ 0x6800 │ │ │ │ cmneq r0, #80, 24 @ 0x5000 │ │ │ │ @@ -2054728,68 +2054728,68 @@ │ │ │ │ bhi 7e2eac <__cxa_atexit@plt+0x7d6930> │ │ │ │ ldr r2, [pc, #28] @ 7e2eb4 <__cxa_atexit@plt+0x7d6938> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e2edc <__cxa_atexit@plt+0x7d6960> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e2f04 <__cxa_atexit@plt+0x7d6988> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e2f58 <__cxa_atexit@plt+0x7d69dc> │ │ │ │ ldr r2, [pc, #28] @ 7e2f60 <__cxa_atexit@plt+0x7d69e4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e2fc8 <__cxa_atexit@plt+0x7d6a4c> │ │ │ │ ldr r2, [pc, #48] @ 7e2fd0 <__cxa_atexit@plt+0x7d6a54> │ │ │ │ @@ -2054799,132 +2054799,132 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orrseq r2, r8, #84, 30 @ 0x150 │ │ │ │ cmneq r0, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7e3004 <__cxa_atexit@plt+0x7d6a88> │ │ │ │ ldr r2, [pc, #24] @ 7e3008 <__cxa_atexit@plt+0x7d6a8c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #180, 30 @ 0x2d0 │ │ │ │ cmneq r0, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ cmneq r0, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e3060 <__cxa_atexit@plt+0x7d6ae4> │ │ │ │ ldr r2, [pc, #32] @ 7e3068 <__cxa_atexit@plt+0x7d6aec> │ │ │ │ add r9, r7, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e30c4 <__cxa_atexit@plt+0x7d6b48> │ │ │ │ ldr r2, [pc, #36] @ 7e30cc <__cxa_atexit@plt+0x7d6b50> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e30f4 <__cxa_atexit@plt+0x7d6b78> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e311c <__cxa_atexit@plt+0x7d6ba0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e3174 <__cxa_atexit@plt+0x7d6bf8> │ │ │ │ ldr r2, [pc, #32] @ 7e317c <__cxa_atexit@plt+0x7d6c00> │ │ │ │ add r9, r7, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e31e4 <__cxa_atexit@plt+0x7d6c68> │ │ │ │ ldr r2, [pc, #48] @ 7e31ec <__cxa_atexit@plt+0x7d6c70> │ │ │ │ @@ -2054934,132 +2054934,132 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orrseq r2, r8, #56, 26 @ 0xe00 │ │ │ │ cmneq r0, #168, 16 @ 0xa80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7e3220 <__cxa_atexit@plt+0x7d6ca4> │ │ │ │ ldr r2, [pc, #24] @ 7e3224 <__cxa_atexit@plt+0x7d6ca8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #152, 26 @ 0x2600 │ │ │ │ cmneq r0, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ cmneq r0, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e327c <__cxa_atexit@plt+0x7d6d00> │ │ │ │ ldr r2, [pc, #32] @ 7e3284 <__cxa_atexit@plt+0x7d6d08> │ │ │ │ add r9, r7, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e32e0 <__cxa_atexit@plt+0x7d6d64> │ │ │ │ ldr r2, [pc, #36] @ 7e32e8 <__cxa_atexit@plt+0x7d6d6c> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e3310 <__cxa_atexit@plt+0x7d6d94> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e3338 <__cxa_atexit@plt+0x7d6dbc> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e3390 <__cxa_atexit@plt+0x7d6e14> │ │ │ │ ldr r2, [pc, #32] @ 7e3398 <__cxa_atexit@plt+0x7d6e1c> │ │ │ │ add r9, r7, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e3400 <__cxa_atexit@plt+0x7d6e84> │ │ │ │ ldr r2, [pc, #48] @ 7e3408 <__cxa_atexit@plt+0x7d6e8c> │ │ │ │ @@ -2055069,132 +2055069,132 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orrseq r2, r8, #28, 22 @ 0x7000 │ │ │ │ cmneq r0, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7e343c <__cxa_atexit@plt+0x7d6ec0> │ │ │ │ ldr r2, [pc, #24] @ 7e3440 <__cxa_atexit@plt+0x7d6ec4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #124, 22 @ 0x1f000 │ │ │ │ cmneq r0, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ cmneq r0, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e3498 <__cxa_atexit@plt+0x7d6f1c> │ │ │ │ ldr r2, [pc, #32] @ 7e34a0 <__cxa_atexit@plt+0x7d6f24> │ │ │ │ add r9, r7, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e34fc <__cxa_atexit@plt+0x7d6f80> │ │ │ │ ldr r2, [pc, #36] @ 7e3504 <__cxa_atexit@plt+0x7d6f88> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e352c <__cxa_atexit@plt+0x7d6fb0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e3554 <__cxa_atexit@plt+0x7d6fd8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e35ac <__cxa_atexit@plt+0x7d7030> │ │ │ │ ldr r2, [pc, #32] @ 7e35b4 <__cxa_atexit@plt+0x7d7038> │ │ │ │ add r9, r7, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e361c <__cxa_atexit@plt+0x7d70a0> │ │ │ │ ldr r2, [pc, #48] @ 7e3624 <__cxa_atexit@plt+0x7d70a8> │ │ │ │ @@ -2055204,132 +2055204,132 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orrseq r2, r8, #0, 18 │ │ │ │ cmneq r0, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7e3658 <__cxa_atexit@plt+0x7d70dc> │ │ │ │ ldr r2, [pc, #24] @ 7e365c <__cxa_atexit@plt+0x7d70e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #96, 18 @ 0x180000 │ │ │ │ cmneq r0, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ cmneq r0, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e36b4 <__cxa_atexit@plt+0x7d7138> │ │ │ │ ldr r2, [pc, #32] @ 7e36bc <__cxa_atexit@plt+0x7d7140> │ │ │ │ add r9, r7, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e3718 <__cxa_atexit@plt+0x7d719c> │ │ │ │ ldr r2, [pc, #36] @ 7e3720 <__cxa_atexit@plt+0x7d71a4> │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e3748 <__cxa_atexit@plt+0x7d71cc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e3770 <__cxa_atexit@plt+0x7d71f4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #0, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #240, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e37c8 <__cxa_atexit@plt+0x7d724c> │ │ │ │ ldr r2, [pc, #32] @ 7e37d0 <__cxa_atexit@plt+0x7d7254> │ │ │ │ add r9, r7, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #160, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e3838 <__cxa_atexit@plt+0x7d72bc> │ │ │ │ ldr r2, [pc, #48] @ 7e3840 <__cxa_atexit@plt+0x7d72c4> │ │ │ │ @@ -2055339,63 +2055339,63 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r9, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ orrseq r2, r8, #228, 12 @ 0xe400000 │ │ │ │ cmneq r0, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7e3874 <__cxa_atexit@plt+0x7d72f8> │ │ │ │ ldr r2, [pc, #24] @ 7e3878 <__cxa_atexit@plt+0x7d72fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #68, 14 @ 0x1100000 │ │ │ │ cmneq r0, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ cmneq r0, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7e38d0 <__cxa_atexit@plt+0x7d7354> │ │ │ │ ldr r2, [pc, #32] @ 7e38d8 <__cxa_atexit@plt+0x7d735c> │ │ │ │ add r9, r7, #8 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ cmneq r0, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7e3968 <__cxa_atexit@plt+0x7d73ec> │ │ │ │ @@ -2055461,15 +2055461,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add sl, r2, #1 │ │ │ │ add r0, r0, #3 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -2055509,15 +2055509,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ add r1, r3, #3 │ │ │ │ mov r3, r5 │ │ │ │ add r9, r2, #3 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ add sl, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ cmneq r0, #144, 30 @ 0x240 │ │ │ │ @@ -2055539,15 +2055539,15 @@ │ │ │ │ str r0, [r5] │ │ │ │ add r1, r3, #3 │ │ │ │ mov r3, r5 │ │ │ │ add r9, r2, #3 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ add sl, lr, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ + b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ cmneq r0, #24, 30 @ 0x60 │ │ │ │ cmneq r0, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r2, r8, #4, 10 @ 0x1000000 │ │ │ │ cmneq r0, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -2055612,15 +2055612,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ sub r9, r1, #1 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r0, #68, 6 @ 0x10000001 │ │ │ │ cmneq r0, #124, 28 @ 0x7c0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ cmp r9, #0 │ │ │ │ @@ -2055630,15 +2055630,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 7e3d2c <__cxa_atexit@plt+0x7d77b0> │ │ │ │ sub r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 9296e4 <__cxa_atexit@plt+0x91d168> │ │ │ │ + b 9296b4 <__cxa_atexit@plt+0x91d138> │ │ │ │ ldr r7, [pc, #84] @ 7e3d20 <__cxa_atexit@plt+0x7d77a4> │ │ │ │ ldr r0, [pc, #84] @ 7e3d24 <__cxa_atexit@plt+0x7d77a8> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r2, [pc, #52] @ 7e3d18 <__cxa_atexit@plt+0x7d779c> │ │ │ │ @@ -2055668,15 +2055668,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7e3d5c <__cxa_atexit@plt+0x7d77e0> │ │ │ │ ldr r2, [pc, #24] @ 7e3d60 <__cxa_atexit@plt+0x7d77e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ + b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #92, 4 @ 0xc0000005 │ │ │ │ cmneq r0, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #32] @ 7e3d98 <__cxa_atexit@plt+0x7d781c> │ │ │ │ str r7, [r5] │ │ │ │ @@ -2055725,24 +2055725,24 @@ │ │ │ │ ldr r2, [pc, #84] @ 7e3e7c <__cxa_atexit@plt+0x7d7900> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r3, [pc, #36] @ 7e3e6c <__cxa_atexit@plt+0x7d78f0> │ │ │ │ ldr r2, [pc, #36] @ 7e3e70 <__cxa_atexit@plt+0x7d78f4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ cmneq r0, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ cmneq r0, #28, 24 @ 0x1c00 │ │ │ │ @@ -2055753,26 +2055753,26 @@ │ │ │ │ ldr r2, [pc, #28] @ 7e3eb4 <__cxa_atexit@plt+0x7d7938> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r7, [r5, #24] │ │ │ │ str r3, [r5] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq r0, #172, 22 @ 0x2b000 │ │ │ │ cmneq r0, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e3edc <__cxa_atexit@plt+0x7d7960> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -2055787,15 +2055787,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #1 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffef70 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmneq r0, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ @@ -2055803,60 +2055803,60 @@ │ │ │ │ ldr r3, [pc, #24] @ 7e3f78 <__cxa_atexit@plt+0x7d79fc> │ │ │ │ ldr r2, [pc, #24] @ 7e3f7c <__cxa_atexit@plt+0x7d7a00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #224, 20 @ 0xe0000 │ │ │ │ cmneq r0, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e3fa4 <__cxa_atexit@plt+0x7d7a28> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e3fcc <__cxa_atexit@plt+0x7d7a50> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7e3ffc <__cxa_atexit@plt+0x7d7a80> │ │ │ │ ldr r2, [pc, #24] @ 7e4000 <__cxa_atexit@plt+0x7d7a84> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #92, 20 @ 0x5c000 │ │ │ │ cmneq r0, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e402c <__cxa_atexit@plt+0x7d7ab0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -2055871,15 +2055871,15 @@ │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r7, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ add r8, lr, #1 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r0, [r9, #12] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffeecc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq r0, #228, 18 @ 0x390000 │ │ │ │ cmneq r0, #60, 20 @ 0x3c000 │ │ │ │ @@ -2055907,62 +2055907,62 @@ │ │ │ │ str lr, [r5, #-12]! │ │ │ │ mov r9, #1 │ │ │ │ str r0, [r1, #8] │ │ │ │ str r7, [r1, #12] │ │ │ │ str r0, [r1, #24] │ │ │ │ str r2, [r1, #28] │ │ │ │ str r1, [r1, #32] │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffeeb8 │ │ │ │ @ instruction: 0xffffef54 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq r0, #172, 18 @ 0x2b0000 │ │ │ │ andeq r1, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4154 <__cxa_atexit@plt+0x7d7bd8> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #132, 18 @ 0x210000 │ │ │ │ andeq r1, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e417c <__cxa_atexit@plt+0x7d7c00> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e41a8 <__cxa_atexit@plt+0x7d7c2c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e41d4 <__cxa_atexit@plt+0x7d7c58> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, sl, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ @@ -2055973,15 +2055973,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ ldr r1, [pc, #16] @ 7e4220 <__cxa_atexit@plt+0x7d7ca4> │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #28] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ @@ -2056158,25 +2056158,25 @@ │ │ │ │ beq 7e452c <__cxa_atexit@plt+0x7d7fb0> │ │ │ │ ldr r3, [pc, #80] @ 7e4540 <__cxa_atexit@plt+0x7d7fc4> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r3, [pc, #40] @ 7e4534 <__cxa_atexit@plt+0x7d7fb8> │ │ │ │ ldr r2, [pc, #40] @ 7e4538 <__cxa_atexit@plt+0x7d7fbc> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r0, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r0, #152, 10 @ 0x26000000 │ │ │ │ @@ -2056184,25 +2056184,25 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e456c <__cxa_atexit@plt+0x7d7ff0> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4594 <__cxa_atexit@plt+0x7d8018> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -2056218,70 +2056218,70 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #1 │ │ │ │ add r3, r3, #8 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffff11c │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r0, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e462c <__cxa_atexit@plt+0x7d80b0> │ │ │ │ ldr r9, [r5, #32] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #172, 8 @ 0xac000000 │ │ │ │ andeq r1, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4654 <__cxa_atexit@plt+0x7d80d8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e467c <__cxa_atexit@plt+0x7d8100> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e46a4 <__cxa_atexit@plt+0x7d8128> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e46d0 <__cxa_atexit@plt+0x7d8154> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -2056297,15 +2056297,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffff090 │ │ │ │ cmneq r0, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ @@ -2056333,61 +2056333,61 @@ │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r9, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffff084 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r0, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e47fc <__cxa_atexit@plt+0x7d8280> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4824 <__cxa_atexit@plt+0x7d82a8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, fp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e4850 <__cxa_atexit@plt+0x7d82d4> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, fp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4878 <__cxa_atexit@plt+0x7d82fc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #96, 4 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ @@ -2056398,15 +2056398,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ ldr r1, [pc, #16] @ 7e48c4 <__cxa_atexit@plt+0x7d8348> │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ @@ -2056648,25 +2056648,25 @@ │ │ │ │ beq 7e4cd4 <__cxa_atexit@plt+0x7d8758> │ │ │ │ ldr r3, [pc, #80] @ 7e4ce8 <__cxa_atexit@plt+0x7d876c> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r3, [pc, #40] @ 7e4cdc <__cxa_atexit@plt+0x7d8760> │ │ │ │ ldr r2, [pc, #40] @ 7e4ce0 <__cxa_atexit@plt+0x7d8764> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r0, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r0, #240, 26 @ 0x3c00 │ │ │ │ @@ -2056674,25 +2056674,25 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e4d14 <__cxa_atexit@plt+0x7d8798> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4d3c <__cxa_atexit@plt+0x7d87c0> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -2056708,70 +2056708,70 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #1 │ │ │ │ add r3, r3, #8 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffe758 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r0, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4dd4 <__cxa_atexit@plt+0x7d8858> │ │ │ │ ldr r9, [r5, #32] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #4, 26 @ 0x100 │ │ │ │ andeq r1, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4dfc <__cxa_atexit@plt+0x7d8880> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4e24 <__cxa_atexit@plt+0x7d88a8> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4e4c <__cxa_atexit@plt+0x7d88d0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e4e78 <__cxa_atexit@plt+0x7d88fc> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -2056787,15 +2056787,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffe6cc │ │ │ │ cmneq r0, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ @@ -2056823,61 +2056823,61 @@ │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r9, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffe6c0 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r0, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4fa4 <__cxa_atexit@plt+0x7d8a28> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e4fcc <__cxa_atexit@plt+0x7d8a50> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, fp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e4ff8 <__cxa_atexit@plt+0x7d8a7c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, fp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5020 <__cxa_atexit@plt+0x7d8aa4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ @@ -2056888,15 +2056888,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ ldr r1, [pc, #16] @ 7e506c <__cxa_atexit@plt+0x7d8af0> │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ @@ -2057138,25 +2057138,25 @@ │ │ │ │ beq 7e547c <__cxa_atexit@plt+0x7d8f00> │ │ │ │ ldr r3, [pc, #80] @ 7e5490 <__cxa_atexit@plt+0x7d8f14> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r3, [pc, #40] @ 7e5484 <__cxa_atexit@plt+0x7d8f08> │ │ │ │ ldr r2, [pc, #40] @ 7e5488 <__cxa_atexit@plt+0x7d8f0c> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r0, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r0, #72, 12 @ 0x4800000 │ │ │ │ @@ -2057164,25 +2057164,25 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e54bc <__cxa_atexit@plt+0x7d8f40> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e54e4 <__cxa_atexit@plt+0x7d8f68> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #244, 10 @ 0x3d000000 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -2057198,70 +2057198,70 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #1 │ │ │ │ add r3, r3, #8 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffdd94 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r0, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e557c <__cxa_atexit@plt+0x7d9000> │ │ │ │ ldr r9, [r5, #32] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #92, 10 @ 0x17000000 │ │ │ │ andeq r1, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e55a4 <__cxa_atexit@plt+0x7d9028> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e55cc <__cxa_atexit@plt+0x7d9050> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #12, 10 @ 0x3000000 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e55f4 <__cxa_atexit@plt+0x7d9078> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e5620 <__cxa_atexit@plt+0x7d90a4> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -2057277,15 +2057277,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffdd08 │ │ │ │ cmneq r0, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ @@ -2057313,61 +2057313,61 @@ │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r9, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffdcfc │ │ │ │ @ instruction: 0xffffdd98 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r0, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e574c <__cxa_atexit@plt+0x7d91d0> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5774 <__cxa_atexit@plt+0x7d91f8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, fp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e57a0 <__cxa_atexit@plt+0x7d9224> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #56, 6 @ 0xe0000000 │ │ │ │ andeq r0, r0, fp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e57c8 <__cxa_atexit@plt+0x7d924c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ @@ -2057378,15 +2057378,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ ldr r1, [pc, #16] @ 7e5814 <__cxa_atexit@plt+0x7d9298> │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ @@ -2057628,25 +2057628,25 @@ │ │ │ │ beq 7e5c24 <__cxa_atexit@plt+0x7d96a8> │ │ │ │ ldr r3, [pc, #80] @ 7e5c38 <__cxa_atexit@plt+0x7d96bc> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r3, [pc, #40] @ 7e5c2c <__cxa_atexit@plt+0x7d96b0> │ │ │ │ ldr r2, [pc, #40] @ 7e5c30 <__cxa_atexit@plt+0x7d96b4> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r0, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq r0, #160, 28 @ 0xa00 │ │ │ │ @@ -2057654,25 +2057654,25 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e5c64 <__cxa_atexit@plt+0x7d96e8> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #24] │ │ │ │ - b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ + b 9296cc <__cxa_atexit@plt+0x91d150> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5c8c <__cxa_atexit@plt+0x7d9710> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -2057688,70 +2057688,70 @@ │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #1 │ │ │ │ add r3, r3, #8 │ │ │ │ stm r3, {r0, r1, r2} │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffd3d0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq r0, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5d24 <__cxa_atexit@plt+0x7d97a8> │ │ │ │ ldr r9, [r5, #32] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #180, 26 @ 0x2d00 │ │ │ │ andeq r1, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5d4c <__cxa_atexit@plt+0x7d97d0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5d74 <__cxa_atexit@plt+0x7d97f8> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5d9c <__cxa_atexit@plt+0x7d9820> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r9, lsr #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e5dc8 <__cxa_atexit@plt+0x7d984c> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #28] │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ @@ -2057767,15 +2057767,15 @@ │ │ │ │ str lr, [r9, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xffffd344 │ │ │ │ cmneq r0, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r9, rrx │ │ │ │ @@ -2057803,61 +2057803,61 @@ │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r9, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ - b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ + b 9296d4 <__cxa_atexit@plt+0x91d158> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffd338 │ │ │ │ @ instruction: 0xffffd3d4 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq r0, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5ef4 <__cxa_atexit@plt+0x7d9978> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, fp, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5f1c <__cxa_atexit@plt+0x7d99a0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296dc <__cxa_atexit@plt+0x91d160> │ │ │ │ + b 9296ac <__cxa_atexit@plt+0x91d130> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, fp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7e5f48 <__cxa_atexit@plt+0x7d99cc> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #36] @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq r0, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, fp, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7e5f70 <__cxa_atexit@plt+0x7d99f4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ @@ -2057868,15 +2057868,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ ldr r1, [pc, #16] @ 7e5fbc <__cxa_atexit@plt+0x7d9a40> │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ + b 9296bc <__cxa_atexit@plt+0x91d140> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, sl, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ @@ -2058065,15 +2058065,15 @@ │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r2, r3 │ │ │ │ blt 7e6264 <__cxa_atexit@plt+0x7d9ce8> │ │ │ │ bne 7e62d0 <__cxa_atexit@plt+0x7d9d54> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, sl │ │ │ │ - b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ + b 9296e4 <__cxa_atexit@plt+0x91d168> │ │ │ │ ldr r7, [pc, #80] @ 7e6328 <__cxa_atexit@plt+0x7d9dac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2058113,15 +2058113,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ bne 7e6390 <__cxa_atexit@plt+0x7d9e14> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ + b 9296e4 <__cxa_atexit@plt+0x91d168> │ │ │ │ ldr r7, [pc, #20] @ 7e63ac <__cxa_atexit@plt+0x7d9e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ orrseq pc, r7, #188, 28 @ 0xbc0 │ │ │ │ @@ -2058137,15 +2058137,15 @@ │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ bne 7e63f0 <__cxa_atexit@plt+0x7d9e74> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ + b 9296e4 <__cxa_atexit@plt+0x91d168> │ │ │ │ ldr r7, [pc, #16] @ 7e6408 <__cxa_atexit@plt+0x7d9e8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ orrseq pc, r7, #84, 28 @ 0x540 │ │ │ │ orrseq pc, r7, #52, 28 @ 0x340 │ │ │ │ @@ -2058598,15 +2058598,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ ldr r3, [pc, #40] @ 7e6b44 <__cxa_atexit@plt+0x7da5c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ ldr r3, [pc, #28] @ 7e6b48 <__cxa_atexit@plt+0x7da5cc> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @@ -2058619,28 +2058619,28 @@ │ │ │ │ ldr r3, [pc, #24] @ 7e6b78 <__cxa_atexit@plt+0x7da5fc> │ │ │ │ ldr r2, [pc, #24] @ 7e6b7c <__cxa_atexit@plt+0x7da600> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #64, 8 @ 0x40000000 │ │ │ │ cmneq r0, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 7e6bac <__cxa_atexit@plt+0x7da630> │ │ │ │ ldr r2, [pc, #24] @ 7e6bb0 <__cxa_atexit@plt+0x7da634> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 929724 <__cxa_atexit@plt+0x91d1a8> │ │ │ │ + b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq r0, #176, 30 @ 0x2c0 │ │ │ │ cmneq r0, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #112] @ 7e6c38 <__cxa_atexit@plt+0x7da6bc> │ │ │ │ mov r9, r7 │ │ │ │ @@ -2058659,15 +2058659,15 @@ │ │ │ │ ldr r7, [pc, #64] @ 7e6c40 <__cxa_atexit@plt+0x7da6c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #56] @ 7e6c44 <__cxa_atexit@plt+0x7da6c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b 92972c <__cxa_atexit@plt+0x91d1b0> │ │ │ │ + b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ @@ -2058691,15 +2058691,15 @@ │ │ │ │ ldr r3, [pc, #40] @ 7e6ca8 <__cxa_atexit@plt+0x7da72c> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #28] @ 7e6cac <__cxa_atexit@plt+0x7da730> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 92972c <__cxa_atexit@plt+0x91d1b0> │ │ │ │ + b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ orrseq r0, r8, #208, 4 │ │ │ │ cmneq r0, #176, 28 @ 0xb00 │ │ │ │ @@ -2058709,15 +2058709,15 @@ │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 7e6ce4 <__cxa_atexit@plt+0x7da768> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 92972c <__cxa_atexit@plt+0x91d1b0> │ │ │ │ + b 9296fc <__cxa_atexit@plt+0x91d180> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orrseq r0, r8, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -2065828,15 +2065828,15 @@ │ │ │ │ bcs 7edc14 <__cxa_atexit@plt+0x7e1698> │ │ │ │ ldr r7, [pc, #52] @ 7edc3c <__cxa_atexit@plt+0x7e16c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r3, {r7, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ b 92947c <__cxa_atexit@plt+0x91cf00> │ │ │ │ mov r6, r3 │ │ │ │ - b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ + b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ mov r6, r3 │ │ │ │ b 7edc2c <__cxa_atexit@plt+0x7e16b0> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -2066099,15 +2066099,15 @@ │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r7, [pc, #20] @ 7ee058 <__cxa_atexit@plt+0x7e1adc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq r8, #52100 @ 0xcb84 │ │ │ │ + movteq r8, #52164 @ 0xcbc4 │ │ │ │ cmneq pc, #232, 22 @ 0x3a000 │ │ │ │ cmneq pc, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7ee080 <__cxa_atexit@plt+0x7e1b04> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -2066690,15 +2066690,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 7ee9c4 <__cxa_atexit@plt+0x7e2448> │ │ │ │ ldr r7, [pc, #112] @ 7ee9f4 <__cxa_atexit@plt+0x7e2478> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 7ee9d0 <__cxa_atexit@plt+0x7e2454> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #68] @ 7ee9f8 <__cxa_atexit@plt+0x7e247c> │ │ │ │ @@ -2066724,15 +2066724,15 @@ │ │ │ │ cmneq pc, #64, 4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7eea1c <__cxa_atexit@plt+0x7e24a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -2066786,15 +2066786,15 @@ │ │ │ │ bhi 7eeb14 <__cxa_atexit@plt+0x7e2598> │ │ │ │ ldr r2, [pc, #36] @ 7eeb24 <__cxa_atexit@plt+0x7e25a8> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r7, [pc, #12] @ 7eeb28 <__cxa_atexit@plt+0x7e25ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq pc, #56, 2 │ │ │ │ cmneq pc, #28, 2 │ │ │ │ @@ -2066849,15 +2066849,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -2066893,15 +2066893,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7eece8 <__cxa_atexit@plt+0x7e276c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2066923,15 +2066923,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r7, [pc, #20] @ 7eed54 <__cxa_atexit@plt+0x7e27d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @@ -2067132,15 +2067132,15 @@ │ │ │ │ str r2, [r5, #-4]! │ │ │ │ beq 7ef0b0 <__cxa_atexit@plt+0x7e2b34> │ │ │ │ ldr r7, [pc, #116] @ 7ef0e0 <__cxa_atexit@plt+0x7e2b64> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 7ef0bc <__cxa_atexit@plt+0x7e2b40> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #72] @ 7ef0e4 <__cxa_atexit@plt+0x7e2b68> │ │ │ │ @@ -2067167,15 +2067167,15 @@ │ │ │ │ cmneq pc, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7ef108 <__cxa_atexit@plt+0x7e2b8c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -2067230,15 +2067230,15 @@ │ │ │ │ bhi 7ef204 <__cxa_atexit@plt+0x7e2c88> │ │ │ │ ldr r2, [pc, #36] @ 7ef214 <__cxa_atexit@plt+0x7e2c98> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r7, [pc, #12] @ 7ef218 <__cxa_atexit@plt+0x7e2c9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq pc, #104, 20 @ 0x68000 │ │ │ │ cmneq pc, #76, 20 @ 0x4c000 │ │ │ │ @@ -2067293,15 +2067293,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -2067337,15 +2067337,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7ef3d8 <__cxa_atexit@plt+0x7e2e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2067367,15 +2067367,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r7, [pc, #20] @ 7ef444 <__cxa_atexit@plt+0x7e2ec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @@ -2067674,15 +2067674,15 @@ │ │ │ │ str r9, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ beq 7ef904 <__cxa_atexit@plt+0x7e3388> │ │ │ │ ldr r3, [pc, #60] @ 7ef924 <__cxa_atexit@plt+0x7e33a8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 7ef928 <__cxa_atexit@plt+0x7e33ac> │ │ │ │ @@ -2067696,15 +2067696,15 @@ │ │ │ │ cmneq pc, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7ef94c <__cxa_atexit@plt+0x7e33d0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2067717,30 +2067717,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #28, 6 @ 0x70000000 │ │ │ │ orrseq r6, r7, #40, 16 @ 0x280000 │ │ │ │ cmneq pc, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7ef9dc <__cxa_atexit@plt+0x7e3460> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #192, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #120] @ 7efa6c <__cxa_atexit@plt+0x7e34f0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2067760,15 +2067760,15 @@ │ │ │ │ tst r3, #3 │ │ │ │ beq 7efa60 <__cxa_atexit@plt+0x7e34e4> │ │ │ │ ldr r7, [pc, #56] @ 7efa74 <__cxa_atexit@plt+0x7e34f8> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ @@ -2067794,15 +2067794,15 @@ │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 7efae0 <__cxa_atexit@plt+0x7e3564> │ │ │ │ ldr r3, [pc, #36] @ 7efaec <__cxa_atexit@plt+0x7e3570> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ @@ -2067814,15 +2067814,15 @@ │ │ │ │ bhi 7efb24 <__cxa_atexit@plt+0x7e35a8> │ │ │ │ ldr r2, [pc, #36] @ 7efb34 <__cxa_atexit@plt+0x7e35b8> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r7, [pc, #12] @ 7efb38 <__cxa_atexit@plt+0x7e35bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ cmneq pc, #180, 2 @ 0x2d │ │ │ │ cmneq pc, #144, 2 @ 0x24 │ │ │ │ @@ -2067841,30 +2067841,30 @@ │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq pc, #48, 2 │ │ │ │ orrseq r6, r7, #60, 12 @ 0x3c00000 │ │ │ │ cmneq pc, #20, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7efbcc <__cxa_atexit@plt+0x7e3650> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #228 @ 0xe4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ @@ -2067962,15 +2067962,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ add r3, r2, #1 │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -2068012,15 +2068012,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r3, r2, #1 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 7efe6c <__cxa_atexit@plt+0x7e38f0> │ │ │ │ ldr r7, [pc, #28] @ 7efe70 <__cxa_atexit@plt+0x7e38f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2068048,15 +2068048,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r3, r2, #1 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r3, [pc, #32] @ 7efef4 <__cxa_atexit@plt+0x7e3978> │ │ │ │ ldr r7, [pc, #32] @ 7efef8 <__cxa_atexit@plt+0x7e397c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ add sl, r3, #1 │ │ │ │ @@ -2068097,15 +2068097,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ add r3, r1, #1 │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ @@ -2068130,15 +2068130,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 7f0024 <__cxa_atexit@plt+0x7e3aa8> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq pc, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ cmneq pc, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -2068148,15 +2068148,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r1, #3] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ cmneq pc, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq pc, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2068170,30 +2068170,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #8, 24 @ 0x800 │ │ │ │ orrseq r6, r7, #20, 2 │ │ │ │ cmneq pc, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f00f0 <__cxa_atexit@plt+0x7e3b74> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 7f010c <__cxa_atexit@plt+0x7e3b90> │ │ │ │ @@ -2068211,15 +2068211,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 7f01bc <__cxa_atexit@plt+0x7e3c40> │ │ │ │ ldr r3, [pc, #188] @ 7f0208 <__cxa_atexit@plt+0x7e3c8c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r3, [pc, #152] @ 7f01f8 <__cxa_atexit@plt+0x7e3c7c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ beq 7f01c4 <__cxa_atexit@plt+0x7e3c48> │ │ │ │ @@ -2068236,15 +2068236,15 @@ │ │ │ │ ldr r8, [r8, #3] │ │ │ │ str sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ @@ -2068265,15 +2068265,15 @@ │ │ │ │ cmneq pc, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f0230 <__cxa_atexit@plt+0x7e3cb4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2068286,30 +2068286,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #56, 20 @ 0x38000 │ │ │ │ orrseq r5, r7, #68, 30 @ 0x110 │ │ │ │ cmneq pc, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f02c0 <__cxa_atexit@plt+0x7e3d44> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 7f0300 <__cxa_atexit@plt+0x7e3d84> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -2068346,15 +2068346,15 @@ │ │ │ │ bhi 7f0380 <__cxa_atexit@plt+0x7e3e04> │ │ │ │ ldr r7, [pc, #60] @ 7f039c <__cxa_atexit@plt+0x7e3e20> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7f0398 <__cxa_atexit@plt+0x7e3e1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2068372,15 +2068372,15 @@ │ │ │ │ bhi 7f03dc <__cxa_atexit@plt+0x7e3e60> │ │ │ │ ldr r7, [pc, #40] @ 7f03f0 <__cxa_atexit@plt+0x7e3e74> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r7, [pc, #16] @ 7f03f4 <__cxa_atexit@plt+0x7e3e78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff774 │ │ │ │ cmneq pc, #248, 16 @ 0xf80000 │ │ │ │ @@ -2068600,15 +2068600,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xffffd94c │ │ │ │ - movteq r6, #50328 @ 0xc498 │ │ │ │ + movteq r6, #50392 @ 0xc4d8 │ │ │ │ cmneq pc, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ bne 7f07a0 <__cxa_atexit@plt+0x7e4224> │ │ │ │ ldr r3, [pc, #100] @ 7f07f0 <__cxa_atexit@plt+0x7e4274> │ │ │ │ @@ -2068636,15 +2068636,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffd8a8 │ │ │ │ - movteq r6, #50164 @ 0xc3f4 │ │ │ │ + movteq r6, #50228 @ 0xc434 │ │ │ │ cmneq pc, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f083c <__cxa_atexit@plt+0x7e42c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -2068676,15 +2068676,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffd80c │ │ │ │ - movteq r6, #50008 @ 0xc358 │ │ │ │ + movteq r6, #50072 @ 0xc398 │ │ │ │ cmneq pc, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ orr r3, r3, #32 │ │ │ │ cmp r3, #120 @ 0x78 │ │ │ │ bne 7f08e0 <__cxa_atexit@plt+0x7e4364> │ │ │ │ @@ -2068718,15 +2068718,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffd768 │ │ │ │ - movteq r6, #49844 @ 0xc2b4 │ │ │ │ + movteq r6, #49908 @ 0xc2f4 │ │ │ │ cmneq pc, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f0964 <__cxa_atexit@plt+0x7e43e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2068768,15 +2068768,15 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #64, 4 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffd69c │ │ │ │ - movteq r6, #49640 @ 0xc1e8 │ │ │ │ + movteq r6, #49704 @ 0xc228 │ │ │ │ cmneq pc, #16, 6 @ 0x40000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f0a4c <__cxa_atexit@plt+0x7e44d0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -2068808,15 +2068808,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ - movteq r6, #49480 @ 0xc148 │ │ │ │ + movteq r6, #49544 @ 0xc188 │ │ │ │ cmneq pc, #112, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ @@ -2068857,15 +2068857,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #228 @ 0xe4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffd53c │ │ │ │ - movteq r6, #49292 @ 0xc08c │ │ │ │ + movteq r6, #49356 @ 0xc0cc │ │ │ │ cmneq pc, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f0b90 <__cxa_atexit@plt+0x7e4614> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2068934,15 +2068934,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #176, 30 @ 0x2c0 │ │ │ │ @ instruction: 0xfffff328 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffd430 │ │ │ │ - movteq r5, #53116 @ 0xcf7c │ │ │ │ + movteq r5, #53180 @ 0xcfbc │ │ │ │ cmneq pc, #88 @ 0x58 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2069136,15 +2069136,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #124, 24 @ 0x7c00 │ │ │ │ @ instruction: 0xffffd0dc │ │ │ │ - movteq r5, #52264 @ 0xcc28 │ │ │ │ + movteq r5, #52328 @ 0xcc68 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ orrseq r4, r7, #212, 30 @ 0x350 │ │ │ │ cmneq pc, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -2069193,15 +2069193,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #152, 22 @ 0x26000 │ │ │ │ @ instruction: 0xffffcff8 │ │ │ │ - movteq r5, #52036 @ 0xcb44 │ │ │ │ + movteq r5, #52100 @ 0xcb84 │ │ │ │ @ instruction: 0xffffebe4 │ │ │ │ @ instruction: 0xffffecb4 │ │ │ │ orrseq r4, r7, #240, 28 @ 0xf00 │ │ │ │ cmneq pc, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ @@ -2069215,29 +2069215,29 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r2, #3 │ │ │ │ beq 7f1108 <__cxa_atexit@plt+0x7e4b8c> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ mov r7, r2 │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ orrseq r4, r7, #36, 28 @ 0x240 │ │ │ │ cmneq pc, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f11b8 <__cxa_atexit@plt+0x7e4c3c> │ │ │ │ ldr r1, [pc, #120] @ 7f11d8 <__cxa_atexit@plt+0x7e4c5c> │ │ │ │ @@ -2069327,15 +2069327,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ add r3, r2, #1 │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ @@ -2069377,15 +2069377,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r3, r2, #1 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #28] @ 7f13c0 <__cxa_atexit@plt+0x7e4e44> │ │ │ │ ldr r7, [pc, #28] @ 7f13c4 <__cxa_atexit@plt+0x7e4e48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2069413,15 +2069413,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r3, r2, #1 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r3, [pc, #32] @ 7f1448 <__cxa_atexit@plt+0x7e4ecc> │ │ │ │ ldr r7, [pc, #32] @ 7f144c <__cxa_atexit@plt+0x7e4ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ add sl, r3, #1 │ │ │ │ @@ -2069465,15 +2069465,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r3, r1, #1 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r5, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r1, [r2] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r2 │ │ │ │ bx r1 │ │ │ │ ldr r1, [r7] │ │ │ │ mov r5, r0 │ │ │ │ bx r1 │ │ │ │ @@ -2069499,15 +2069499,15 @@ │ │ │ │ ldr r1, [pc, #40] @ 7f1588 <__cxa_atexit@plt+0x7e500c> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq pc, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ cmneq pc, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ @@ -2069517,15 +2069517,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r1, #3] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ cmneq pc, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq pc, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2069539,30 +2069539,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #164, 12 @ 0xa400000 │ │ │ │ orrseq r4, r7, #176, 22 @ 0x2c000 │ │ │ │ cmneq pc, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f1654 <__cxa_atexit@plt+0x7e50d8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 7f1670 <__cxa_atexit@plt+0x7e50f4> │ │ │ │ @@ -2069580,15 +2069580,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 7f1720 <__cxa_atexit@plt+0x7e51a4> │ │ │ │ ldr r3, [pc, #188] @ 7f176c <__cxa_atexit@plt+0x7e51f0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r3, [pc, #152] @ 7f175c <__cxa_atexit@plt+0x7e51e0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ beq 7f1728 <__cxa_atexit@plt+0x7e51ac> │ │ │ │ @@ -2069605,15 +2069605,15 @@ │ │ │ │ ldr r8, [r8, #3] │ │ │ │ str sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #8] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ @@ -2069634,15 +2069634,15 @@ │ │ │ │ cmneq pc, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f1794 <__cxa_atexit@plt+0x7e5218> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2069655,30 +2069655,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #212, 8 @ 0xd4000000 │ │ │ │ orrseq r4, r7, #224, 18 @ 0x380000 │ │ │ │ cmneq pc, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f1824 <__cxa_atexit@plt+0x7e52a8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 7f1864 <__cxa_atexit@plt+0x7e52e8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -2069715,15 +2069715,15 @@ │ │ │ │ bhi 7f18e4 <__cxa_atexit@plt+0x7e5368> │ │ │ │ ldr r7, [pc, #60] @ 7f1900 <__cxa_atexit@plt+0x7e5384> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7f18fc <__cxa_atexit@plt+0x7e5380> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2069741,15 +2069741,15 @@ │ │ │ │ bhi 7f1940 <__cxa_atexit@plt+0x7e53c4> │ │ │ │ ldr r7, [pc, #40] @ 7f1954 <__cxa_atexit@plt+0x7e53d8> │ │ │ │ ldr r8, [r8, #3] │ │ │ │ stmib r5, {r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r7, [pc, #16] @ 7f1958 <__cxa_atexit@plt+0x7e53dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe210 │ │ │ │ cmneq pc, #148, 6 @ 0x50000002 │ │ │ │ @@ -2069942,15 +2069942,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #248, 30 @ 0x3e0 │ │ │ │ orrseq r4, r7, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ cmneq pc, #36, 2 │ │ │ │ @ instruction: 0xffffc468 │ │ │ │ - movteq r4, #53168 @ 0xcfb0 │ │ │ │ + movteq r4, #53232 @ 0xcff0 │ │ │ │ orrseq r4, r7, #8, 6 @ 0x20000000 │ │ │ │ cmneq pc, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -2070015,15 +2070015,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq pc, #212, 28 @ 0xd40 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ @ instruction: 0xfffff3e0 │ │ │ │ orrseq r4, r7, #20, 6 @ 0x50000000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffc340 │ │ │ │ - movteq r4, #52876 @ 0xce8c │ │ │ │ + movteq r4, #52940 @ 0xcecc │ │ │ │ cmneq pc, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f1dc8 <__cxa_atexit@plt+0x7e584c> │ │ │ │ ldr r2, [pc, #116] @ 7f1e1c <__cxa_atexit@plt+0x7e58a0> │ │ │ │ @@ -2070055,15 +2070055,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffc280 │ │ │ │ - movteq r4, #52684 @ 0xcdcc │ │ │ │ + movteq r4, #52748 @ 0xce0c │ │ │ │ cmneq pc, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ orr r2, r2, #32 │ │ │ │ @@ -2070097,15 +2070097,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffc1dc │ │ │ │ - movteq r4, #52520 @ 0xcd28 │ │ │ │ + movteq r4, #52584 @ 0xcd68 │ │ │ │ cmneq pc, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f1ef0 <__cxa_atexit@plt+0x7e5974> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2070147,15 +2070147,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffffc110 │ │ │ │ - movteq r4, #52316 @ 0xcc5c │ │ │ │ + movteq r4, #52380 @ 0xcc9c │ │ │ │ cmneq pc, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f1fd8 <__cxa_atexit@plt+0x7e5a5c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -2070187,15 +2070187,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #20, 24 @ 0x1400 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xffffc070 │ │ │ │ - movteq r4, #52156 @ 0xcbbc │ │ │ │ + movteq r4, #52220 @ 0xcbfc │ │ │ │ cmneq pc, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ @@ -2070236,15 +2070236,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffbfb0 │ │ │ │ - movteq r4, #51968 @ 0xcb00 │ │ │ │ + movteq r4, #52032 @ 0xcb40 │ │ │ │ cmneq pc, #0, 24 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f211c <__cxa_atexit@plt+0x7e5ba0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2070313,15 +2070313,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #36, 20 @ 0x24000 │ │ │ │ @ instruction: 0xfffff2f0 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xffffbea4 │ │ │ │ - movteq r4, #51696 @ 0xc9f0 │ │ │ │ + movteq r4, #51760 @ 0xca30 │ │ │ │ cmneq pc, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2070487,15 +2070487,15 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #100, 14 @ 0x1900000 │ │ │ │ @ instruction: 0xffffbbc4 │ │ │ │ - movteq r4, #50956 @ 0xc70c │ │ │ │ + movteq r4, #51020 @ 0xc74c │ │ │ │ @ instruction: 0xfffff594 │ │ │ │ cmneq pc, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -2070540,15 +2070540,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0xffffbaf0 │ │ │ │ - movteq r4, #50744 @ 0xc638 │ │ │ │ + movteq r4, #50808 @ 0xc678 │ │ │ │ @ instruction: 0xffffec1c │ │ │ │ @ instruction: 0xffffecf8 │ │ │ │ cmneq pc, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -2070622,15 +2070622,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 7f2724 <__cxa_atexit@plt+0x7e61a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ ldr r7, [pc, #28] @ 7f2728 <__cxa_atexit@plt+0x7e61ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq pc, #80, 6 @ 0x40000001 │ │ │ │ @@ -2070644,35 +2070644,35 @@ │ │ │ │ str r7, [r5] │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #12] @ 7f2760 <__cxa_atexit@plt+0x7e61e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ orrseq r3, r7, #108, 18 @ 0x1b0000 │ │ │ │ cmneq pc, #0, 12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7f278c <__cxa_atexit@plt+0x7e6210> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq pc, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 929724 <__cxa_atexit@plt+0x91d1a8> │ │ │ │ + b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f27ec <__cxa_atexit@plt+0x7e6270> │ │ │ │ ldr r2, [pc, #44] @ 7f27f4 <__cxa_atexit@plt+0x7e6278> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -2071000,15 +2071000,15 @@ │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #136, 20 @ 0x88000 │ │ │ │ orrseq r3, r7, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ cmneq pc, #196, 2 @ 0x31 │ │ │ │ @ instruction: 0xfffe8810 │ │ │ │ - movteq r3, #53136 @ 0xcf90 │ │ │ │ + movteq r3, #53200 @ 0xcfd0 │ │ │ │ orrseq r3, r7, #128, 4 │ │ │ │ cmneq pc, #112, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ @@ -2071048,15 +2071048,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #188, 18 @ 0x2f0000 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffe872c │ │ │ │ - movteq r3, #52912 @ 0xceb0 │ │ │ │ + movteq r3, #52976 @ 0xcef0 │ │ │ │ cmneq pc, #92 @ 0x5c │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f2dec <__cxa_atexit@plt+0x7e6870> │ │ │ │ ldr r2, [pc, #116] @ 7f2e40 <__cxa_atexit@plt+0x7e68c4> │ │ │ │ @@ -2071088,15 +2071088,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffe868c │ │ │ │ - movteq r3, #52752 @ 0xce10 │ │ │ │ + movteq r3, #52816 @ 0xce50 │ │ │ │ cmneq pc, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ orr r2, r2, #32 │ │ │ │ @@ -2071130,15 +2071130,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffe85e8 │ │ │ │ - movteq r3, #52588 @ 0xcd6c │ │ │ │ + movteq r3, #52652 @ 0xcdac │ │ │ │ cmneq pc, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f2f14 <__cxa_atexit@plt+0x7e6998> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2071180,15 +2071180,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffe851c │ │ │ │ - movteq r3, #52384 @ 0xcca0 │ │ │ │ + movteq r3, #52448 @ 0xcce0 │ │ │ │ cmneq pc, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f2ffc <__cxa_atexit@plt+0x7e6a80> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -2071220,15 +2071220,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffe847c │ │ │ │ - movteq r3, #52224 @ 0xcc00 │ │ │ │ + movteq r3, #52288 @ 0xcc40 │ │ │ │ cmneq pc, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ @@ -2071269,15 +2071269,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #76, 12 @ 0x4c00000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffe83bc │ │ │ │ - movteq r3, #52036 @ 0xcb44 │ │ │ │ + movteq r3, #52100 @ 0xcb84 │ │ │ │ cmneq pc, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f3140 <__cxa_atexit@plt+0x7e6bc4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2071313,15 +2071313,15 @@ │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r1, #1 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f3218 <__cxa_atexit@plt+0x7e6c9c> │ │ │ │ ldr r5, [pc, #92] @ 7f3244 <__cxa_atexit@plt+0x7e6cc8> │ │ │ │ ldr r8, [pc, #92] @ 7f3248 <__cxa_atexit@plt+0x7e6ccc> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -2071344,15 +2071344,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq pc, #36, 10 @ 0x9000000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ cmneq pc, #140, 16 @ 0x8c0000 │ │ │ │ @ instruction: 0xfffe82a8 │ │ │ │ - movteq r3, #51756 @ 0xca2c │ │ │ │ + movteq r3, #51820 @ 0xca6c │ │ │ │ cmneq pc, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 7f32a8 <__cxa_atexit@plt+0x7e6d2c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -2071365,15 +2071365,15 @@ │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq pc, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ cmneq pc, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -2071384,15 +2071384,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r1, #3] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ cmneq pc, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq pc, #0, 22 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2071406,30 +2071406,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #120, 18 @ 0x1e0000 │ │ │ │ orrseq r2, r7, #132, 28 @ 0x840 │ │ │ │ cmneq pc, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f3380 <__cxa_atexit@plt+0x7e6e04> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 7f339c <__cxa_atexit@plt+0x7e6e20> │ │ │ │ @@ -2071446,15 +2071446,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #20] │ │ │ │ beq 7f3440 <__cxa_atexit@plt+0x7e6ec4> │ │ │ │ ldr r3, [pc, #156] @ 7f3474 <__cxa_atexit@plt+0x7e6ef8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #116] @ 7f3464 <__cxa_atexit@plt+0x7e6ee8> │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2071469,15 +2071469,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 7f346c <__cxa_atexit@plt+0x7e6ef0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2071491,15 +2071491,15 @@ │ │ │ │ cmneq pc, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f3498 <__cxa_atexit@plt+0x7e6f1c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2071512,30 +2071512,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #208, 14 @ 0x3400000 │ │ │ │ orrseq r2, r7, #220, 24 @ 0xdc00 │ │ │ │ cmneq pc, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f3528 <__cxa_atexit@plt+0x7e6fac> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 7f3570 <__cxa_atexit@plt+0x7e6ff4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -2071571,15 +2071571,15 @@ │ │ │ │ beq 7f35d8 <__cxa_atexit@plt+0x7e705c> │ │ │ │ ldr r2, [pc, #32] @ 7f35e4 <__cxa_atexit@plt+0x7e7068> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #12] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq pc, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -2071587,15 +2071587,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r8, [r2, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq pc, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2071608,30 +2071608,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #80, 12 @ 0x5000000 │ │ │ │ orrseq r2, r7, #92, 22 @ 0x17000 │ │ │ │ cmneq pc, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f36a8 <__cxa_atexit@plt+0x7e712c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 7f36c4 <__cxa_atexit@plt+0x7e7148> │ │ │ │ @@ -2071648,15 +2071648,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ beq 7f3730 <__cxa_atexit@plt+0x7e71b4> │ │ │ │ ldr r3, [pc, #64] @ 7f3740 <__cxa_atexit@plt+0x7e71c4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r3, [pc, #36] @ 7f3738 <__cxa_atexit@plt+0x7e71bc> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ @@ -2071670,15 +2071670,15 @@ │ │ │ │ cmneq pc, #176, 12 @ 0xb000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f3764 <__cxa_atexit@plt+0x7e71e8> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2071691,30 +2071691,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #4, 10 @ 0x1000000 │ │ │ │ orrseq r2, r7, #16, 20 @ 0x10000 │ │ │ │ cmneq pc, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f37f4 <__cxa_atexit@plt+0x7e7278> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 7f383c <__cxa_atexit@plt+0x7e72c0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -2071780,15 +2071780,15 @@ │ │ │ │ add r9, r1, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #84] @ 7f3964 <__cxa_atexit@plt+0x7e73e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @@ -2071842,15 +2071842,15 @@ │ │ │ │ add r9, r1, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #68] @ 7f3a4c <__cxa_atexit@plt+0x7e74d0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ ldr r7, [pc, #16] @ 7f3a38 <__cxa_atexit@plt+0x7e74bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2071895,15 +2071895,15 @@ │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #156] @ 7f3b78 <__cxa_atexit@plt+0x7e75fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 7f3b24 <__cxa_atexit@plt+0x7e75a8> │ │ │ │ ldr r5, [pc, #100] @ 7f3b64 <__cxa_atexit@plt+0x7e75e8> │ │ │ │ ldr r8, [pc, #100] @ 7f3b68 <__cxa_atexit@plt+0x7e75ec> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -2071928,15 +2071928,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xffffeff8 │ │ │ │ cmneq pc, #44, 4 @ 0xc0000002 │ │ │ │ @ instruction: 0xfffe7990 │ │ │ │ - movteq r3, #49424 @ 0xc110 │ │ │ │ + movteq r3, #49488 @ 0xc150 │ │ │ │ @ instruction: 0xffffec7c │ │ │ │ cmneq pc, #112, 30 @ 0x1c0 │ │ │ │ orrseq r3, r7, #144, 8 @ 0x90000000 │ │ │ │ orrseq r2, r7, #228, 10 @ 0x39000000 │ │ │ │ cmneq pc, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -2071964,15 +2071964,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r1, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f3c40 <__cxa_atexit@plt+0x7e76c4> │ │ │ │ ldr r5, [pc, #88] @ 7f3c6c <__cxa_atexit@plt+0x7e76f0> │ │ │ │ ldr r8, [pc, #88] @ 7f3c70 <__cxa_atexit@plt+0x7e76f4> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -2071994,15 +2071994,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq pc, #252, 20 @ 0xfc000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ cmneq pc, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0xfffe787c │ │ │ │ - movteq r3, #49152 @ 0xc000 │ │ │ │ + movteq r3, #49216 @ 0xc040 │ │ │ │ cmneq pc, #60, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ ldr r1, [pc, #56] @ 7f3ccc <__cxa_atexit@plt+0x7e7750> │ │ │ │ @@ -2072013,15 +2072013,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 7f3cd0 <__cxa_atexit@plt+0x7e7754> │ │ │ │ ldr r1, [pc, #40] @ 7f3cd4 <__cxa_atexit@plt+0x7e7758> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r1, #1 │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ cmneq pc, #152, 26 @ 0x2600 │ │ │ │ cmneq pc, #216 @ 0xd8 │ │ │ │ @@ -2072032,15 +2072032,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r1, #3] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ cmneq pc, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq pc, #156 @ 0x9c │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2072054,30 +2072054,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #88, 30 @ 0x160 │ │ │ │ orrseq r2, r7, #100, 8 @ 0x64000000 │ │ │ │ cmneq pc, #52 @ 0x34 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f3da0 <__cxa_atexit@plt+0x7e7824> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 7f3dbc <__cxa_atexit@plt+0x7e7840> │ │ │ │ @@ -2072094,15 +2072094,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 7f3e4c <__cxa_atexit@plt+0x7e78d0> │ │ │ │ ldr r3, [pc, #120] @ 7f3e70 <__cxa_atexit@plt+0x7e78f4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp fp, r5 │ │ │ │ bhi 7f3e54 <__cxa_atexit@plt+0x7e78d8> │ │ │ │ ldr r3, [pc, #88] @ 7f3e74 <__cxa_atexit@plt+0x7e78f8> │ │ │ │ ldr r2, [pc, #88] @ 7f3e78 <__cxa_atexit@plt+0x7e78fc> │ │ │ │ str r9, [r5] │ │ │ │ @@ -2072112,15 +2072112,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #60] @ 7f3e80 <__cxa_atexit@plt+0x7e7904> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 7f3e68 <__cxa_atexit@plt+0x7e78ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -2072134,15 +2072134,15 @@ │ │ │ │ cmneq pc, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f3ea4 <__cxa_atexit@plt+0x7e7928> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #8, 30 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2072155,30 +2072155,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #196, 26 @ 0x3100 │ │ │ │ orrseq r2, r7, #208, 4 │ │ │ │ cmneq pc, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f3f34 <__cxa_atexit@plt+0x7e79b8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 7f3f74 <__cxa_atexit@plt+0x7e79f8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -2072256,18 +2072256,18 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffe744c │ │ │ │ - movteq r2, #52176 @ 0xcbd0 │ │ │ │ + movteq r2, #52240 @ 0xcc10 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ @ instruction: 0xfffe747c │ │ │ │ - movteq r2, #52224 @ 0xcc00 │ │ │ │ + movteq r2, #52288 @ 0xcc40 │ │ │ │ cmneq pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ bne 7f40cc <__cxa_atexit@plt+0x7e7b50> │ │ │ │ ldr r3, [pc, #100] @ 7f411c <__cxa_atexit@plt+0x7e7ba0> │ │ │ │ @@ -2072295,15 +2072295,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @ instruction: 0xfffe73ac │ │ │ │ - movteq r2, #52016 @ 0xcb30 │ │ │ │ + movteq r2, #52080 @ 0xcb70 │ │ │ │ cmneq pc, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f4168 <__cxa_atexit@plt+0x7e7bec> │ │ │ │ ldr r2, [pc, #116] @ 7f41bc <__cxa_atexit@plt+0x7e7c40> │ │ │ │ @@ -2072335,15 +2072335,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffe7310 │ │ │ │ - movteq r2, #51860 @ 0xca94 │ │ │ │ + movteq r2, #51924 @ 0xcad4 │ │ │ │ cmneq pc, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ orr r2, r2, #32 │ │ │ │ @@ -2072377,15 +2072377,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffe726c │ │ │ │ - movteq r2, #51696 @ 0xc9f0 │ │ │ │ + movteq r2, #51760 @ 0xca30 │ │ │ │ cmneq pc, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f4290 <__cxa_atexit@plt+0x7e7d14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2072427,15 +2072427,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffe71a0 │ │ │ │ - movteq r2, #51492 @ 0xc924 │ │ │ │ + movteq r2, #51556 @ 0xc964 │ │ │ │ cmneq pc, #24, 22 @ 0x6000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f4378 <__cxa_atexit@plt+0x7e7dfc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ @@ -2072467,15 +2072467,15 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffe7100 │ │ │ │ - movteq r2, #51332 @ 0xc884 │ │ │ │ + movteq r2, #51396 @ 0xc8c4 │ │ │ │ cmneq pc, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ @@ -2072516,15 +2072516,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #208, 4 │ │ │ │ @ instruction: 0x00000cbc │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffe7040 │ │ │ │ - movteq r2, #51144 @ 0xc7c8 │ │ │ │ + movteq r2, #51208 @ 0xc808 │ │ │ │ cmneq pc, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f44bc <__cxa_atexit@plt+0x7e7f40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2072560,15 +2072560,15 @@ │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r1, #1 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f4594 <__cxa_atexit@plt+0x7e8018> │ │ │ │ ldr r5, [pc, #92] @ 7f45c0 <__cxa_atexit@plt+0x7e8044> │ │ │ │ ldr r8, [pc, #92] @ 7f45c4 <__cxa_atexit@plt+0x7e8048> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -2072591,15 +2072591,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq pc, #168, 2 @ 0x2a │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ cmneq pc, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0xfffe6f2c │ │ │ │ - movteq r2, #50864 @ 0xc6b0 │ │ │ │ + movteq r2, #50928 @ 0xc6f0 │ │ │ │ cmneq pc, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #72] @ 7f4624 <__cxa_atexit@plt+0x7e80a8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -2072612,15 +2072612,15 @@ │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq pc, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ cmneq pc, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ @@ -2072631,15 +2072631,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r1, #3] │ │ │ │ str r7, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ cmneq pc, #0, 8 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq pc, #204, 14 @ 0x3300000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2072653,30 +2072653,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #252, 10 @ 0x3f000000 │ │ │ │ orrseq r1, r7, #8, 22 @ 0x2000 │ │ │ │ cmneq pc, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f46fc <__cxa_atexit@plt+0x7e8180> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 7f4718 <__cxa_atexit@plt+0x7e819c> │ │ │ │ @@ -2072693,15 +2072693,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #20] │ │ │ │ beq 7f47bc <__cxa_atexit@plt+0x7e8240> │ │ │ │ ldr r3, [pc, #156] @ 7f47f0 <__cxa_atexit@plt+0x7e8274> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [pc, #116] @ 7f47e0 <__cxa_atexit@plt+0x7e8264> │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2072716,15 +2072716,15 @@ │ │ │ │ ldr r0, [pc, #68] @ 7f47e8 <__cxa_atexit@plt+0x7e826c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r2, [r5, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r5, {r0, r1} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2072738,15 +2072738,15 @@ │ │ │ │ cmneq pc, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f4814 <__cxa_atexit@plt+0x7e8298> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2072759,30 +2072759,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #84, 8 @ 0x54000000 │ │ │ │ orrseq r1, r7, #96, 18 @ 0x180000 │ │ │ │ cmneq pc, #188, 10 @ 0x2f000000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f48a4 <__cxa_atexit@plt+0x7e8328> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 7f48ec <__cxa_atexit@plt+0x7e8370> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ @@ -2072818,15 +2072818,15 @@ │ │ │ │ beq 7f4954 <__cxa_atexit@plt+0x7e83d8> │ │ │ │ ldr r2, [pc, #32] @ 7f4960 <__cxa_atexit@plt+0x7e83e4> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #12] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ cmneq pc, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -2072834,15 +2072834,15 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r8, [r2, #3] │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq pc, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2072855,30 +2072855,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #212, 4 @ 0x4000000d │ │ │ │ orrseq r1, r7, #224, 14 @ 0x3800000 │ │ │ │ cmneq pc, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f4a24 <__cxa_atexit@plt+0x7e84a8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ b 7f4a40 <__cxa_atexit@plt+0x7e84c4> │ │ │ │ @@ -2072895,15 +2072895,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ beq 7f4aac <__cxa_atexit@plt+0x7e8530> │ │ │ │ ldr r3, [pc, #64] @ 7f4abc <__cxa_atexit@plt+0x7e8540> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r3, [pc, #36] @ 7f4ab4 <__cxa_atexit@plt+0x7e8538> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r2, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #16] │ │ │ │ @@ -2072917,15 +2072917,15 @@ │ │ │ │ cmneq pc, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f4ae0 <__cxa_atexit@plt+0x7e8564> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2072938,30 +2072938,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #136, 2 @ 0x22 │ │ │ │ orrseq r1, r7, #148, 12 @ 0x9400000 │ │ │ │ cmneq pc, #240, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f4b70 <__cxa_atexit@plt+0x7e85f4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #48] @ 7f4bb8 <__cxa_atexit@plt+0x7e863c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ @@ -2073031,15 +2073031,15 @@ │ │ │ │ add r9, r1, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #88] @ 7f4cf4 <__cxa_atexit@plt+0x7e8778> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @@ -2073098,15 +2073098,15 @@ │ │ │ │ add r9, r1, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #72] @ 7f4df0 <__cxa_atexit@plt+0x7e8874> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ ldr r7, [pc, #20] @ 7f4ddc <__cxa_atexit@plt+0x7e8860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2073156,15 +2073156,15 @@ │ │ │ │ add r9, r0, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #160] @ 7f4f30 <__cxa_atexit@plt+0x7e89b4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r6, r5, #16 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 7f4ed8 <__cxa_atexit@plt+0x7e895c> │ │ │ │ ldr r5, [pc, #104] @ 7f4f1c <__cxa_atexit@plt+0x7e89a0> │ │ │ │ ldr r8, [pc, #104] @ 7f4f20 <__cxa_atexit@plt+0x7e89a4> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -2073190,15 +2073190,15 @@ │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ cmneq pc, #100, 16 @ 0x640000 │ │ │ │ @ instruction: 0xffffda18 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ cmneq pc, #120, 28 @ 0x780 │ │ │ │ @ instruction: 0xfffe65dc │ │ │ │ - movteq r1, #52572 @ 0xcd5c │ │ │ │ + movteq r1, #52636 @ 0xcd9c │ │ │ │ @ instruction: 0xffffd8c8 │ │ │ │ cmneq pc, #188, 22 @ 0x2f000 │ │ │ │ orrseq r2, r7, #220 @ 0xdc │ │ │ │ orrseq r1, r7, #48, 4 │ │ │ │ cmneq pc, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ @@ -2073211,30 +2073211,30 @@ │ │ │ │ beq 7f4f78 <__cxa_atexit@plt+0x7e89fc> │ │ │ │ ldr r3, [pc, #36] @ 7f4f88 <__cxa_atexit@plt+0x7e8a0c> │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ cmneq pc, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #16] @ 7f4fb4 <__cxa_atexit@plt+0x7e8a38> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ cmneq pc, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 7f5008 <__cxa_atexit@plt+0x7e8a8c> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ @@ -2073244,30 +2073244,30 @@ │ │ │ │ beq 7f4ffc <__cxa_atexit@plt+0x7e8a80> │ │ │ │ ldr r3, [pc, #36] @ 7f500c <__cxa_atexit@plt+0x7e8a90> │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ cmneq pc, #28, 26 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #16] @ 7f5038 <__cxa_atexit@plt+0x7e8abc> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ andeq r0, r0, r0, asr r5 │ │ │ │ cmneq pc, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 7f508c <__cxa_atexit@plt+0x7e8b10> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ @@ -2073277,30 +2073277,30 @@ │ │ │ │ beq 7f5080 <__cxa_atexit@plt+0x7e8b04> │ │ │ │ ldr r3, [pc, #36] @ 7f5090 <__cxa_atexit@plt+0x7e8b14> │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, lsl #10 │ │ │ │ cmneq pc, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #16] @ 7f50bc <__cxa_atexit@plt+0x7e8b40> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ cmneq pc, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f5140 <__cxa_atexit@plt+0x7e8bc4> │ │ │ │ @@ -2073325,15 +2073325,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r1, #1 │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7f5184 <__cxa_atexit@plt+0x7e8c08> │ │ │ │ ldr r5, [pc, #88] @ 7f51b0 <__cxa_atexit@plt+0x7e8c34> │ │ │ │ ldr r8, [pc, #88] @ 7f51b4 <__cxa_atexit@plt+0x7e8c38> │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -2073355,15 +2073355,15 @@ │ │ │ │ bx r0 │ │ │ │ cmneq pc, #184, 10 @ 0x2e000000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ cmneq pc, #36, 18 @ 0x90000 │ │ │ │ @ instruction: 0xfffe6338 │ │ │ │ - movteq r1, #51900 @ 0xcabc │ │ │ │ + movteq r1, #51964 @ 0xcafc │ │ │ │ cmneq pc, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ ldr r1, [pc, #56] @ 7f5210 <__cxa_atexit@plt+0x7e8c94> │ │ │ │ @@ -2073374,15 +2073374,15 @@ │ │ │ │ ldr r2, [pc, #40] @ 7f5214 <__cxa_atexit@plt+0x7e8c98> │ │ │ │ ldr r1, [pc, #40] @ 7f5218 <__cxa_atexit@plt+0x7e8c9c> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r1, #1 │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ cmneq pc, #84, 16 @ 0x540000 │ │ │ │ cmneq pc, #108, 22 @ 0x1b000 │ │ │ │ @@ -2073393,15 +2073393,15 @@ │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r1, #3] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ cmneq pc, #20, 16 @ 0x140000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq pc, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2073415,30 +2073415,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #20, 20 @ 0x14000 │ │ │ │ orrseq r0, r7, #32, 30 @ 0x80 │ │ │ │ cmneq pc, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f52e4 <__cxa_atexit@plt+0x7e8d68> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ b 7f5300 <__cxa_atexit@plt+0x7e8d84> │ │ │ │ @@ -2073455,15 +2073455,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ beq 7f53a8 <__cxa_atexit@plt+0x7e8e2c> │ │ │ │ ldr r3, [pc, #148] @ 7f53d0 <__cxa_atexit@plt+0x7e8e54> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ ldr r8, [r5] │ │ │ │ ldr r3, [pc, #112] @ 7f53c4 <__cxa_atexit@plt+0x7e8e48> │ │ │ │ mov r2, r5 │ │ │ │ ldr r9, [r2, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2] │ │ │ │ sub r3, r2, #12 │ │ │ │ @@ -2073479,15 +2073479,15 @@ │ │ │ │ add r9, r1, #1 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #68] @ 7f53e0 <__cxa_atexit@plt+0x7e8e64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 7f53c8 <__cxa_atexit@plt+0x7e8e4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -2073502,15 +2073502,15 @@ │ │ │ │ cmneq pc, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f5404 <__cxa_atexit@plt+0x7e8e88> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ + b 92970c <__cxa_atexit@plt+0x91d190> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ @@ -2073523,30 +2073523,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r3, r6, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ cmneq pc, #100, 16 @ 0x640000 │ │ │ │ orrseq r0, r7, #112, 26 @ 0x1c00 │ │ │ │ cmneq pc, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7f5494 <__cxa_atexit@plt+0x7e8f18> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ + b 9296c4 <__cxa_atexit@plt+0x91d148> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [pc, #40] @ 7f54d4 <__cxa_atexit@plt+0x7e8f58> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -2073579,30 +2073579,30 @@ │ │ │ │ beq 7f5538 <__cxa_atexit@plt+0x7e8fbc> │ │ │ │ ldr r3, [pc, #36] @ 7f5548 <__cxa_atexit@plt+0x7e8fcc> │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r7 │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ cmneq pc, #224, 14 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [pc, #16] @ 7f5574 <__cxa_atexit@plt+0x7e8ff8> │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ cmneq pc, #224, 16 @ 0xe00000 │ │ │ │ @@ -2074169,15 +2074169,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 7f5e90 <__cxa_atexit@plt+0x7e9914> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 929754 <__cxa_atexit@plt+0x91d1d8> │ │ │ │ + b 929724 <__cxa_atexit@plt+0x91d1a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ orrseq r0, r7, #228 @ 0xe4 │ │ │ │ orrseq r0, r7, #72, 6 @ 0x20000001 │ │ │ │ @@ -2074350,15 +2074350,15 @@ │ │ │ │ cmneq pc, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f6144 <__cxa_atexit@plt+0x7e9bc8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92975c <__cxa_atexit@plt+0x91d1e0> │ │ │ │ + b 92972c <__cxa_atexit@plt+0x91d1b0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f619c <__cxa_atexit@plt+0x7e9c20> │ │ │ │ @@ -2074477,15 +2074477,15 @@ │ │ │ │ cmneq pc, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f6340 <__cxa_atexit@plt+0x7e9dc4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92975c <__cxa_atexit@plt+0x91d1e0> │ │ │ │ + b 92972c <__cxa_atexit@plt+0x91d1b0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq pc, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f6398 <__cxa_atexit@plt+0x7e9e1c> │ │ │ │ @@ -2076811,15 +2076811,15 @@ │ │ │ │ msreq SPSR_fsx, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 7f87b8 <__cxa_atexit@plt+0x7ec23c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 92975c <__cxa_atexit@plt+0x91d1e0> │ │ │ │ + b 92972c <__cxa_atexit@plt+0x91d1b0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ msreq SPSR_fsx, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7f8810 <__cxa_atexit@plt+0x7ec294> │ │ │ │ @@ -2079348,15 +2079348,15 @@ │ │ │ │ ldr r0, [r7, #1]! │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xffffb410 │ │ │ │ @ instruction: 0xffffb5b0 │ │ │ │ - movteq fp, #48357 @ 0xbce5 │ │ │ │ + movteq fp, #48421 @ 0xbd25 │ │ │ │ andeq r0, r0, r0, lsl lr │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ orrseq fp, r6, #140 @ 0x8c │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ cmneq lr, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -2079504,15 +2079504,15 @@ │ │ │ │ beq 7fb1c0 <__cxa_atexit@plt+0x7eec44> │ │ │ │ mov r7, r3 │ │ │ │ b 7fb1e4 <__cxa_atexit@plt+0x7eec68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7, #1]! │ │ │ │ bx r0 │ │ │ │ - movteq fp, #47689 @ 0xba49 │ │ │ │ + movteq fp, #47753 @ 0xba89 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ orrseq sl, r6, #248, 26 @ 0x3e00 │ │ │ │ cmneq lr, #24, 26 @ 0x600 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ @@ -2080705,15 +2080705,15 @@ │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r7, [pc, #20] @ 7fc490 <__cxa_atexit@plt+0x7eff14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq sl, #46882 @ 0xb722 │ │ │ │ + movteq sl, #46946 @ 0xb762 │ │ │ │ cmneq lr, #200, 20 @ 0xc8000 │ │ │ │ cmneq lr, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7fc4b8 <__cxa_atexit@plt+0x7eff3c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -2080738,15 +2080738,15 @@ │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r7, [pc, #20] @ 7fc514 <__cxa_atexit@plt+0x7eff98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq sl, #46704 @ 0xb670 │ │ │ │ + movteq sl, #46768 @ 0xb6b0 │ │ │ │ cmneq lr, #92, 20 @ 0x5c000 │ │ │ │ cmneq lr, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7fc53c <__cxa_atexit@plt+0x7effc0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -2081038,19 +2081038,19 @@ │ │ │ │ ldr r7, [pc, #40] @ 7fc9d4 <__cxa_atexit@plt+0x7f0458> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ - movteq sl, #45598 @ 0xb21e │ │ │ │ + movteq sl, #45662 @ 0xb25e │ │ │ │ cmneq lr, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - movteq sl, #45588 @ 0xb214 │ │ │ │ + movteq sl, #45652 @ 0xb254 │ │ │ │ cmneq lr, #184, 10 @ 0x2e000000 │ │ │ │ cmneq lr, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7fca1c <__cxa_atexit@plt+0x7f04a0> │ │ │ │ @@ -2081074,15 +2081074,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq lr, #36, 10 @ 0x9000000 │ │ │ │ @ instruction: 0xfffffb14 │ │ │ │ - movteq sl, #45388 @ 0xb14c │ │ │ │ + movteq sl, #45452 @ 0xb18c │ │ │ │ cmneq lr, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 7fcae4 <__cxa_atexit@plt+0x7f0568> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -2081147,29 +2081147,29 @@ │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r2, #3 │ │ │ │ beq 7fcb78 <__cxa_atexit@plt+0x7f05fc> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ mov r7, r2 │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ orrseq r9, r6, #180, 6 @ 0xd0000002 │ │ │ │ cmneq lr, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ cmneq lr, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7fcbf8 <__cxa_atexit@plt+0x7f067c> │ │ │ │ @@ -2081403,15 +2081403,15 @@ │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r7, [pc, #20] @ 7fcf78 <__cxa_atexit@plt+0x7f09fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - movteq r9, #48109 @ 0xbbed │ │ │ │ + movteq r9, #48173 @ 0xbc2d │ │ │ │ cmneq lr, #76 @ 0x4c │ │ │ │ cmneq lr, #36 @ 0x24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7fcfa0 <__cxa_atexit@plt+0x7f0a24> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ @@ -2081457,15 +2081457,15 @@ │ │ │ │ str r3, [r5, #-16]! │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r3, [pc, #32] @ 7fd060 <__cxa_atexit@plt+0x7f0ae4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmneq lr, #108, 30 @ 0x1b0 │ │ │ │ orrseq r8, r6, #192, 28 @ 0xc00 │ │ │ │ cmneq lr, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -2081473,15 +2081473,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 7fd090 <__cxa_atexit@plt+0x7f0b14> │ │ │ │ ldr r2, [pc, #24] @ 7fd094 <__cxa_atexit@plt+0x7f0b18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 929724 <__cxa_atexit@plt+0x91d1a8> │ │ │ │ + b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq lr, #40, 30 @ 0xa0 │ │ │ │ cmneq lr, #40, 30 @ 0xa0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #60] @ 7fd0e8 <__cxa_atexit@plt+0x7f0b6c> │ │ │ │ ldr r2, [pc, #60] @ 7fd0ec <__cxa_atexit@plt+0x7f0b70> │ │ │ │ @@ -2081495,50 +2081495,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #20] @ 7fd0f4 <__cxa_atexit@plt+0x7f0b78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ + b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ cmneq lr, #244, 28 @ 0xf40 │ │ │ │ orrseq r8, r6, #228, 30 @ 0x390 │ │ │ │ orrseq r8, r6, #224, 30 @ 0x380 │ │ │ │ cmneq lr, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7fd120 <__cxa_atexit@plt+0x7f0ba4> │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7fd14c <__cxa_atexit@plt+0x7f0bd0> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 92971c <__cxa_atexit@plt+0x91d1a0> │ │ │ │ + b 9296ec <__cxa_atexit@plt+0x91d170> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ cmneq lr, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 7fd174 <__cxa_atexit@plt+0x7f0bf8> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929724 <__cxa_atexit@plt+0x91d1a8> │ │ │ │ + b 9296f4 <__cxa_atexit@plt+0x91d178> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [pc, #136] @ 7fd210 <__cxa_atexit@plt+0x7f0c94> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -2082052,19 +2082052,19 @@ │ │ │ │ ldr r7, [pc, #40] @ 7fd9ac <__cxa_atexit@plt+0x7f1430> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffddacc │ │ │ │ - movteq r9, #45811 @ 0xb2f3 │ │ │ │ + movteq r9, #45875 @ 0xb333 │ │ │ │ cmneq lr, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ - movteq r9, #45597 @ 0xb21d │ │ │ │ + movteq r9, #45661 @ 0xb25d │ │ │ │ cmneq lr, #52, 12 @ 0x3400000 │ │ │ │ cmneq lr, #0, 12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 7fd9f4 <__cxa_atexit@plt+0x7f1478> │ │ │ │ @@ -2082088,15 +2082088,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ cmneq lr, #160, 10 @ 0x28000000 │ │ │ │ @ instruction: 0xfffff5a0 │ │ │ │ - movteq r9, #45397 @ 0xb155 │ │ │ │ + movteq r9, #45461 @ 0xb195 │ │ │ │ cmneq lr, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 7fda74 <__cxa_atexit@plt+0x7f14f8> │ │ │ │ @@ -2082317,15 +2082317,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #12] @ 7fddc0 <__cxa_atexit@plt+0x7f1844> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ + b 929714 <__cxa_atexit@plt+0x91d198> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2082363,15 +2082363,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ blt 7fde88 <__cxa_atexit@plt+0x7f190c> │ │ │ │ ldr r5, [pc, #104] @ 7fded0 <__cxa_atexit@plt+0x7f1954> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 929764 <__cxa_atexit@plt+0x91d1e8> │ │ │ │ + b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #76] @ 7fdedc <__cxa_atexit@plt+0x7f1960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -2082425,15 +2082425,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #20] @ 7fdf74 <__cxa_atexit@plt+0x7f19f8> │ │ │ │ mov r8, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 929764 <__cxa_atexit@plt+0x91d1e8> │ │ │ │ + b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ orrseq r8, r6, #148 @ 0x94 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -2082443,15 +2082443,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #12] @ 7fdfb8 <__cxa_atexit@plt+0x7f1a3c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929764 <__cxa_atexit@plt+0x91d1e8> │ │ │ │ + b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ orrseq r8, r6, #72 @ 0x48 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -2082671,21 +2082671,21 @@ │ │ │ │ ldr r7, [pc, #16] @ 7fe340 <__cxa_atexit@plt+0x7f1dc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ stclcc 3, cr15, [lr], #-456 @ 0xfffffe38 │ │ │ │ cmneq lr, #0, 26 │ │ │ │ - movteq r8, #47574 @ 0xb9d6 │ │ │ │ + movteq r8, #47638 @ 0xba16 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r8, #47593 @ 0xb9e9 │ │ │ │ + movteq r8, #47657 @ 0xba29 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2083538,15 +2083538,15 @@ │ │ │ │ ldr r7, [pc, #12] @ 7ff0c8 <__cxa_atexit@plt+0x7f2b4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ cmneq lr, #0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - movteq r8, #45508 @ 0xb1c4 │ │ │ │ + movteq r8, #45572 @ 0xb204 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r0, r6, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2083564,15 +2083564,15 @@ │ │ │ │ ldr r7, [pc, #16] @ 7ff134 <__cxa_atexit@plt+0x7f2bb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ cmneq lr, #148, 30 @ 0x250 │ │ │ │ - movteq r8, #45428 @ 0xb174 │ │ │ │ + movteq r8, #45492 @ 0xb1b4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 7ff1ac <__cxa_atexit@plt+0x7f2c30> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083596,15 +2083596,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r8, #45312 @ 0xb100 │ │ │ │ + movteq r8, #45376 @ 0xb140 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ff218 <__cxa_atexit@plt+0x7f2c9c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083622,29 +2083622,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r8, #45220 @ 0xb0a4 │ │ │ │ + movteq r8, #45284 @ 0xb0e4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ff254 <__cxa_atexit@plt+0x7f2cd8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ beq 7ff24c <__cxa_atexit@plt+0x7f2cd0> │ │ │ │ b 7ff260 <__cxa_atexit@plt+0x7f2ce4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r8, #45176 @ 0xb078 │ │ │ │ + movteq r8, #45240 @ 0xb0b8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #100] @ 7ff2cc <__cxa_atexit@plt+0x7f2d50> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083668,15 +2083668,15 @@ │ │ │ │ beq 7ff2c4 <__cxa_atexit@plt+0x7f2d48> │ │ │ │ b 7ff374 <__cxa_atexit@plt+0x7f2df8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - movteq r8, #45060 @ 0xb004 │ │ │ │ + movteq r8, #45124 @ 0xb044 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #68] @ 7ff32c <__cxa_atexit@plt+0x7f2db0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083691,29 +2083691,29 @@ │ │ │ │ str r2, [r5, #24] │ │ │ │ beq 7ff324 <__cxa_atexit@plt+0x7f2da8> │ │ │ │ b 7ff374 <__cxa_atexit@plt+0x7f2df8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - movteq r7, #49076 @ 0xbfb4 │ │ │ │ + movteq r7, #49140 @ 0xbff4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 7ff368 <__cxa_atexit@plt+0x7f2dec> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #24] │ │ │ │ beq 7ff360 <__cxa_atexit@plt+0x7f2de4> │ │ │ │ b 7ff374 <__cxa_atexit@plt+0x7f2df8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #49032 @ 0xbf88 │ │ │ │ + movteq r7, #49096 @ 0xbfc8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 7ff3e4 <__cxa_atexit@plt+0x7f2e68> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083738,15 +2083738,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r7, #48912 @ 0xbf10 │ │ │ │ + movteq r7, #48976 @ 0xbf50 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ff450 <__cxa_atexit@plt+0x7f2ed4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083764,29 +2083764,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r7, #48820 @ 0xbeb4 │ │ │ │ + movteq r7, #48884 @ 0xbef4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ff48c <__cxa_atexit@plt+0x7f2f10> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ beq 7ff484 <__cxa_atexit@plt+0x7f2f08> │ │ │ │ b 7ff498 <__cxa_atexit@plt+0x7f2f1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #48776 @ 0xbe88 │ │ │ │ + movteq r7, #48840 @ 0xbec8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 7ff508 <__cxa_atexit@plt+0x7f2f8c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083811,15 +2083811,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r7, #48656 @ 0xbe10 │ │ │ │ + movteq r7, #48720 @ 0xbe50 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ff574 <__cxa_atexit@plt+0x7f2ff8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083837,29 +2083837,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r7, #48564 @ 0xbdb4 │ │ │ │ + movteq r7, #48628 @ 0xbdf4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ff5b0 <__cxa_atexit@plt+0x7f3034> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ beq 7ff5a8 <__cxa_atexit@plt+0x7f302c> │ │ │ │ b 7ff5bc <__cxa_atexit@plt+0x7f3040> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #48520 @ 0xbd88 │ │ │ │ + movteq r7, #48584 @ 0xbdc8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 7ff62c <__cxa_atexit@plt+0x7f30b0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083884,15 +2083884,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r7, #48400 @ 0xbd10 │ │ │ │ + movteq r7, #48464 @ 0xbd50 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ff698 <__cxa_atexit@plt+0x7f311c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083910,29 +2083910,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r7, #48308 @ 0xbcb4 │ │ │ │ + movteq r7, #48372 @ 0xbcf4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ff6d4 <__cxa_atexit@plt+0x7f3158> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ beq 7ff6cc <__cxa_atexit@plt+0x7f3150> │ │ │ │ b 7ff6e0 <__cxa_atexit@plt+0x7f3164> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #48264 @ 0xbc88 │ │ │ │ + movteq r7, #48328 @ 0xbcc8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 7ff750 <__cxa_atexit@plt+0x7f31d4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083957,15 +2083957,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r7, #48144 @ 0xbc10 │ │ │ │ + movteq r7, #48208 @ 0xbc50 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ff7bc <__cxa_atexit@plt+0x7f3240> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #68] @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2083983,29 +2083983,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r7, #48052 @ 0xbbb4 │ │ │ │ + movteq r7, #48116 @ 0xbbf4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ff7f8 <__cxa_atexit@plt+0x7f327c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ beq 7ff7f0 <__cxa_atexit@plt+0x7f3274> │ │ │ │ b 7ff804 <__cxa_atexit@plt+0x7f3288> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #48008 @ 0xbb88 │ │ │ │ + movteq r7, #48072 @ 0xbbc8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 7ff874 <__cxa_atexit@plt+0x7f32f8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084030,15 +2084030,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r7, #47888 @ 0xbb10 │ │ │ │ + movteq r7, #47952 @ 0xbb50 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ff8e0 <__cxa_atexit@plt+0x7f3364> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084056,29 +2084056,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r7, #47796 @ 0xbab4 │ │ │ │ + movteq r7, #47860 @ 0xbaf4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ff91c <__cxa_atexit@plt+0x7f33a0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ beq 7ff914 <__cxa_atexit@plt+0x7f3398> │ │ │ │ b 7ff928 <__cxa_atexit@plt+0x7f33ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #47752 @ 0xba88 │ │ │ │ + movteq r7, #47816 @ 0xbac8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 7ff998 <__cxa_atexit@plt+0x7f341c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084103,15 +2084103,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r7, #47632 @ 0xba10 │ │ │ │ + movteq r7, #47696 @ 0xba50 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ffa04 <__cxa_atexit@plt+0x7f3488> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #92] @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084129,29 +2084129,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r7, #47540 @ 0xb9b4 │ │ │ │ + movteq r7, #47604 @ 0xb9f4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ffa40 <__cxa_atexit@plt+0x7f34c4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #96] @ 0x60 │ │ │ │ beq 7ffa38 <__cxa_atexit@plt+0x7f34bc> │ │ │ │ b 7ffa4c <__cxa_atexit@plt+0x7f34d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #47496 @ 0xb988 │ │ │ │ + movteq r7, #47560 @ 0xb9c8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 7ffabc <__cxa_atexit@plt+0x7f3540> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #100] @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084176,15 +2084176,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r7, #47376 @ 0xb910 │ │ │ │ + movteq r7, #47440 @ 0xb950 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ffb28 <__cxa_atexit@plt+0x7f35ac> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084202,29 +2084202,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r7, #47284 @ 0xb8b4 │ │ │ │ + movteq r7, #47348 @ 0xb8f4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ffb64 <__cxa_atexit@plt+0x7f35e8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ beq 7ffb5c <__cxa_atexit@plt+0x7f35e0> │ │ │ │ b 7ffb70 <__cxa_atexit@plt+0x7f35f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #47240 @ 0xb888 │ │ │ │ + movteq r7, #47304 @ 0xb8c8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 7ffbe0 <__cxa_atexit@plt+0x7f3664> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #112] @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084249,15 +2084249,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r7, #47120 @ 0xb810 │ │ │ │ + movteq r7, #47184 @ 0xb850 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ffc4c <__cxa_atexit@plt+0x7f36d0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084275,29 +2084275,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r7, #47028 @ 0xb7b4 │ │ │ │ + movteq r7, #47092 @ 0xb7f4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ffc88 <__cxa_atexit@plt+0x7f370c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #120] @ 0x78 │ │ │ │ beq 7ffc80 <__cxa_atexit@plt+0x7f3704> │ │ │ │ b 7ffc94 <__cxa_atexit@plt+0x7f3718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #46984 @ 0xb788 │ │ │ │ + movteq r7, #47048 @ 0xb7c8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 7ffd04 <__cxa_atexit@plt+0x7f3788> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #124] @ 0x7c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084322,15 +2084322,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq r7, #46864 @ 0xb710 │ │ │ │ + movteq r7, #46928 @ 0xb750 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 7ffd70 <__cxa_atexit@plt+0x7f37f4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084348,29 +2084348,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq r7, #46772 @ 0xb6b4 │ │ │ │ + movteq r7, #46836 @ 0xb6f4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 7ffdac <__cxa_atexit@plt+0x7f3830> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #132] @ 0x84 │ │ │ │ beq 7ffda4 <__cxa_atexit@plt+0x7f3828> │ │ │ │ b 7ffdb8 <__cxa_atexit@plt+0x7f383c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r7, #46728 @ 0xb688 │ │ │ │ + movteq r7, #46792 @ 0xb6c8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 7ffe40 <__cxa_atexit@plt+0x7f38c4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #136] @ 0x88 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084402,15 +2084402,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - movteq r7, #46580 @ 0xb5f4 │ │ │ │ + movteq r7, #46644 @ 0xb634 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 7ffec0 <__cxa_atexit@plt+0x7f3944> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #140] @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084433,15 +2084433,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - movteq r7, #46468 @ 0xb584 │ │ │ │ + movteq r7, #46532 @ 0xb5c4 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 7fff18 <__cxa_atexit@plt+0x7f399c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #144] @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2084454,25 +2084454,25 @@ │ │ │ │ str r7, [r5, #148] @ 0x94 │ │ │ │ mov r7, r3 │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movteq r7, #46396 @ 0xb53c │ │ │ │ + movteq r7, #46460 @ 0xb57c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 7fff44 <__cxa_atexit@plt+0x7f39c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ str r7, [r5, #148] @ 0x94 │ │ │ │ mov r7, r3 │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq r7, #46368 @ 0xb520 │ │ │ │ + movteq r7, #46432 @ 0xb560 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 8000d0 <__cxa_atexit@plt+0x7f3b54> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ @@ -2089417,15 +2089417,15 @@ │ │ │ │ b 804cb4 <__cxa_atexit@plt+0x7f8738> │ │ │ │ add fp, sp, #108 @ 0x6c │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ - movteq r2, #47048 @ 0xb7c8 │ │ │ │ + movteq r2, #47112 @ 0xb808 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ mov r9, r7 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 804e38 <__cxa_atexit@plt+0x7f88bc> │ │ │ │ @@ -2089770,15 +2089770,15 @@ │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ orrseq r2, r6, #172, 14 @ 0x2b00000 │ │ │ │ orrseq r2, r6, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - movteq r2, #45648 @ 0xb250 │ │ │ │ + movteq r2, #45712 @ 0xb290 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ str r7, [r5, #148] @ 0x94 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 8050ac <__cxa_atexit@plt+0x7f8b30> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2092375,15 +2092375,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 807b00 <__cxa_atexit@plt+0x7fb584> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 807b04 <__cxa_atexit@plt+0x7fb588> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 92976c <__cxa_atexit@plt+0x91d1f0> │ │ │ │ + b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orrseq lr, r5, #88, 8 @ 0x58000000 │ │ │ │ orrseq lr, r5, #92, 8 @ 0x5c000000 │ │ │ │ orrseq lr, r5, #132, 8 @ 0x84000000 │ │ │ │ orrseq lr, r5, #144, 14 @ 0x2400000 │ │ │ │ @@ -2092458,15 +2092458,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 807c4c <__cxa_atexit@plt+0x7fb6d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r3, [pc, #40] @ 807c50 <__cxa_atexit@plt+0x7fb6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r7, #8] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ + b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orrseq lr, r5, #12, 6 @ 0x30000000 │ │ │ │ orrseq lr, r5, #16, 6 @ 0x40000000 │ │ │ │ orrseq lr, r5, #56, 6 @ 0xe0000000 │ │ │ │ orrseq lr, r5, #60, 12 @ 0x3c00000 │ │ │ │ @@ -2095568,15 +2095568,15 @@ │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ b 929474 <__cxa_atexit@plt+0x91cef8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ orrseq fp, r5, #112, 6 @ 0xc0000001 │ │ │ │ - movteq ip, #42948 @ 0xa7c4 │ │ │ │ + movteq ip, #43012 @ 0xa804 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bcc 80ae58 <__cxa_atexit@plt+0x7fe8dc> │ │ │ │ @@ -2095889,15 +2095889,15 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ b 9290dc <__cxa_atexit@plt+0x91cb60> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ cmneq sp, #60, 18 @ 0xf0000 │ │ │ │ - movteq ip, #41676 @ 0xa2cc │ │ │ │ + movteq ip, #41740 @ 0xa30c │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 80b378 <__cxa_atexit@plt+0x7fedfc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #160 @ 0xa0 │ │ │ │ @@ -2096007,15 +2096007,15 @@ │ │ │ │ b 9290dc <__cxa_atexit@plt+0x91cb60> │ │ │ │ mov r3, #160 @ 0xa0 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffff95c │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmneq sp, #100, 14 @ 0x1900000 │ │ │ │ - movteq ip, #41216 @ 0xa100 │ │ │ │ + movteq ip, #41280 @ 0xa140 │ │ │ │ andeq r0, r1, pc, lsl r0 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #152] @ 0x98 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ bne 80b470 <__cxa_atexit@plt+0x7feef4> │ │ │ │ @@ -2096988,15 +2096988,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #44272 @ 0xacf0 │ │ │ │ + movteq sl, #44336 @ 0xad30 │ │ │ │ orrseq r9, r5, #64, 24 @ 0x4000 │ │ │ │ cmneq sp, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ @@ -2098177,15 +2098177,15 @@ │ │ │ │ cmneq sp, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 80d590 <__cxa_atexit@plt+0x801014> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929544 <__cxa_atexit@plt+0x91cfc8> │ │ │ │ + b 27d3698 <__cxa_atexit@plt+0x27c711c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq sp, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [pc, #72] @ 80d5f4 <__cxa_atexit@plt+0x801078> │ │ │ │ mov r3, r5 │ │ │ │ @@ -2099291,15 +2099291,15 @@ │ │ │ │ b 9290dc <__cxa_atexit@plt+0x91cb60> │ │ │ │ add fp, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - movteq r8, #44476 @ 0xadbc │ │ │ │ + movteq r8, #44540 @ 0xadfc │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 80e8ec <__cxa_atexit@plt+0x802370> │ │ │ │ cmp r3, #3 │ │ │ │ bne 80e908 <__cxa_atexit@plt+0x80238c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -2099445,15 +2099445,15 @@ │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ cmneq sp, #148, 6 @ 0x50000002 │ │ │ │ orrseq r9, r5, #124, 2 │ │ │ │ orrseq r7, r5, #184, 16 @ 0xb80000 │ │ │ │ orrseq r9, r5, #16, 2 │ │ │ │ orrseq r9, r5, #8, 2 │ │ │ │ - movteq r8, #43872 @ 0xab60 │ │ │ │ + movteq r8, #43936 @ 0xaba0 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #188 @ 0xbc │ │ │ │ cmp r2, r6 │ │ │ │ bcc 80eb40 <__cxa_atexit@plt+0x8025c4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ @@ -2101001,15 +2101001,15 @@ │ │ │ │ cmneq sp, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8101b0 <__cxa_atexit@plt+0x803c34> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929544 <__cxa_atexit@plt+0x91cfc8> │ │ │ │ + b 27d3698 <__cxa_atexit@plt+0x27c711c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 8101d8 <__cxa_atexit@plt+0x803c5c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2102165,15 +2102165,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 8113f0 <__cxa_atexit@plt+0x804e74> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r5, #68, 22 @ 0x11000 │ │ │ │ orrseq r4, r5, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ @@ -2102197,15 +2102197,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mvn r5, #7 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, sl │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ @@ -2102333,15 +2102333,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - b 929784 <__cxa_atexit@plt+0x91d208> │ │ │ │ + b 929754 <__cxa_atexit@plt+0x91d1d8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2102692,15 +2102692,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 811c2c <__cxa_atexit@plt+0x8056b0> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r5, #8, 6 @ 0x20000000 │ │ │ │ orrseq r4, r5, #0, 6 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ @@ -2102712,15 +2102712,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 811c7c <__cxa_atexit@plt+0x805700> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r5, #184, 4 @ 0x8000000b │ │ │ │ orrseq r4, r5, #176, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -2102979,15 +2102979,15 @@ │ │ │ │ cmneq sp, #244, 30 @ 0x3d0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 812098 <__cxa_atexit@plt+0x805b1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929764 <__cxa_atexit@plt+0x91d1e8> │ │ │ │ + b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq sp, #208, 30 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -2102997,15 +2102997,15 @@ │ │ │ │ ldr r3, [pc, #168] @ 812170 <__cxa_atexit@plt+0x805bf4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #156] @ 812174 <__cxa_atexit@plt+0x805bf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ bne 812108 <__cxa_atexit@plt+0x805b8c> │ │ │ │ ldr r3, [pc, #116] @ 812164 <__cxa_atexit@plt+0x805be8> │ │ │ │ ldr r7, [pc, #116] @ 812168 <__cxa_atexit@plt+0x805bec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #108] @ 81216c <__cxa_atexit@plt+0x805bf0> │ │ │ │ @@ -2103147,15 +2103147,15 @@ │ │ │ │ cmneq sp, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 812338 <__cxa_atexit@plt+0x805dbc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929764 <__cxa_atexit@plt+0x91d1e8> │ │ │ │ + b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq sp, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ @@ -2103184,15 +2103184,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r6, [pc, #176] @ 81246c <__cxa_atexit@plt+0x805ef0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ bne 812400 <__cxa_atexit@plt+0x805e84> │ │ │ │ ldr r0, [pc, #128] @ 81245c <__cxa_atexit@plt+0x805ee0> │ │ │ │ ldr r7, [pc, #128] @ 812460 <__cxa_atexit@plt+0x805ee4> │ │ │ │ str lr, [r5, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #16] │ │ │ │ @@ -2106634,15 +2106634,15 @@ │ │ │ │ ldr r7, [pc, #56] @ 8159d4 <__cxa_atexit@plt+0x809458> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ 8159d8 <__cxa_atexit@plt+0x80945c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 92978c <__cxa_atexit@plt+0x91d210> │ │ │ │ + b 92975c <__cxa_atexit@plt+0x91d1e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8159dc <__cxa_atexit@plt+0x809460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -2106655,15 +2106655,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 815a08 <__cxa_atexit@plt+0x80948c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 815a0c <__cxa_atexit@plt+0x809490> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 92978c <__cxa_atexit@plt+0x91d210> │ │ │ │ + b 92975c <__cxa_atexit@plt+0x91d1e0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orrseq r0, r5, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 815a34 <__cxa_atexit@plt+0x8094b8> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -2106716,15 +2106716,15 @@ │ │ │ │ ldr r7, [pc, #56] @ 815b1c <__cxa_atexit@plt+0x8095a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [pc, #48] @ 815b20 <__cxa_atexit@plt+0x8095a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b 92978c <__cxa_atexit@plt+0x91d210> │ │ │ │ + b 92975c <__cxa_atexit@plt+0x91d1e0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 815b24 <__cxa_atexit@plt+0x8095a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -2106742,15 +2106742,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 815b74 <__cxa_atexit@plt+0x8095f8> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orrseq r0, r5, #192, 6 │ │ │ │ orrseq r0, r5, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ @@ -2106770,15 +2106770,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r9, [r8, #3] │ │ │ │ str r1, [r5, #-16] │ │ │ │ ldr r5, [pc, #40] @ 815bf0 <__cxa_atexit@plt+0x809674> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 929794 <__cxa_atexit@plt+0x91d218> │ │ │ │ + b 929764 <__cxa_atexit@plt+0x91d1e8> │ │ │ │ ldr r7, [pc, #24] @ 815bf4 <__cxa_atexit@plt+0x809678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ orrseq r0, r5, #112, 6 @ 0xc0000001 │ │ │ │ orrseq r0, r5, #148, 6 @ 0x50000002 │ │ │ │ @@ -2106818,15 +2106818,15 @@ │ │ │ │ ldr r3, [pc, #168] @ 815d24 <__cxa_atexit@plt+0x8097a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #156] @ 815d28 <__cxa_atexit@plt+0x8097ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ cmp r7, #-2147483648 @ 0x80000000 │ │ │ │ bne 815cbc <__cxa_atexit@plt+0x809740> │ │ │ │ ldr r3, [pc, #116] @ 815d18 <__cxa_atexit@plt+0x80979c> │ │ │ │ ldr r7, [pc, #116] @ 815d1c <__cxa_atexit@plt+0x8097a0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r0, [pc, #108] @ 815d20 <__cxa_atexit@plt+0x8097a4> │ │ │ │ @@ -2107129,15 +2107129,15 @@ │ │ │ │ ldr r9, [r8, #3] │ │ │ │ str r1, [r5, #-12] │ │ │ │ ldr r5, [pc, #96] @ 8161c0 <__cxa_atexit@plt+0x809c44> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 929794 <__cxa_atexit@plt+0x91d218> │ │ │ │ + b 929764 <__cxa_atexit@plt+0x91d1e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ @@ -2107181,15 +2107181,15 @@ │ │ │ │ ldr r9, [r8, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #72] @ 816278 <__cxa_atexit@plt+0x809cfc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 929794 <__cxa_atexit@plt+0x91d218> │ │ │ │ + b 929764 <__cxa_atexit@plt+0x91d1e8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 816268 <__cxa_atexit@plt+0x809cec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2107222,15 +2107222,15 @@ │ │ │ │ ldr r9, [r8, #3] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r5, [pc, #52] @ 816308 <__cxa_atexit@plt+0x809d8c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ - b 929794 <__cxa_atexit@plt+0x91d218> │ │ │ │ + b 929764 <__cxa_atexit@plt+0x91d1e8> │ │ │ │ ldr r7, [pc, #32] @ 81630c <__cxa_atexit@plt+0x809d90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ @@ -2107280,15 +2107280,15 @@ │ │ │ │ stmib r3, {r0, ip} │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r3, [pc, #48] @ 8163f0 <__cxa_atexit@plt+0x809e74> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 92979c <__cxa_atexit@plt+0x91d220> │ │ │ │ + b 92976c <__cxa_atexit@plt+0x91d1f0> │ │ │ │ ldr r7, [pc, #32] @ 8163f4 <__cxa_atexit@plt+0x809e78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r5 │ │ │ │ @@ -2107351,15 +2107351,15 @@ │ │ │ │ stmdb r5, {r8, sl} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ - b 9297a4 <__cxa_atexit@plt+0x91d228> │ │ │ │ + b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -2107379,15 +2107379,15 @@ │ │ │ │ mov sl, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ stm r5, {r1, lr} │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 9297a4 <__cxa_atexit@plt+0x91d228> │ │ │ │ + b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq sp, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ @@ -2107395,15 +2107395,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ stm r5, {r1, r3} │ │ │ │ add r1, r5, #8 │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 9297a4 <__cxa_atexit@plt+0x91d228> │ │ │ │ + b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ cmneq sp, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8165e4 <__cxa_atexit@plt+0x80a068> │ │ │ │ @@ -2107455,15 +2107455,15 @@ │ │ │ │ stmdb r5, {r8, sl} │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ - b 9297a4 <__cxa_atexit@plt+0x91d228> │ │ │ │ + b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -2107483,15 +2107483,15 @@ │ │ │ │ mov sl, r7 │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ stm r5, {r1, lr} │ │ │ │ add lr, r5, #8 │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - b 9297a4 <__cxa_atexit@plt+0x91d228> │ │ │ │ + b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq sp, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ @@ -2107499,15 +2107499,15 @@ │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldmib r5, {r0, r2, r9} │ │ │ │ stm r5, {r1, r3} │ │ │ │ add r1, r5, #8 │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ stm r1, {r0, r2, lr} │ │ │ │ - b 9297a4 <__cxa_atexit@plt+0x91d228> │ │ │ │ + b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ cmneq sp, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2107614,15 +2107614,15 @@ │ │ │ │ stmib r3, {r0, ip} │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r9, #4]! │ │ │ │ ldr r3, [pc, #48] @ 816928 <__cxa_atexit@plt+0x80a3ac> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 92979c <__cxa_atexit@plt+0x91d220> │ │ │ │ + b 92976c <__cxa_atexit@plt+0x91d1f0> │ │ │ │ ldr r7, [pc, #32] @ 81692c <__cxa_atexit@plt+0x80a3b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @@ -2107710,15 +2107710,15 @@ │ │ │ │ ldr r0, [pc, #116] @ 816ae0 <__cxa_atexit@plt+0x80a564> │ │ │ │ add lr, pc, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ mov r9, r3 │ │ │ │ add sl, r0, #1 │ │ │ │ - b 92979c <__cxa_atexit@plt+0x91d220> │ │ │ │ + b 92976c <__cxa_atexit@plt+0x91d1f0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #52] @ 816ad0 <__cxa_atexit@plt+0x80a554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ @@ -2107764,15 +2107764,15 @@ │ │ │ │ stm r3, {r0, r1, r2, lr} │ │ │ │ str sl, [r5] │ │ │ │ str ip, [r9, #4]! │ │ │ │ ldr r3, [pc, #52] @ 816b84 <__cxa_atexit@plt+0x80a608> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 92979c <__cxa_atexit@plt+0x91d220> │ │ │ │ + b 92976c <__cxa_atexit@plt+0x91d1f0> │ │ │ │ ldr r7, [pc, #36] @ 816b88 <__cxa_atexit@plt+0x80a60c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -2113338,15 +2113338,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r5, [pc, #36] @ 81c288 <__cxa_atexit@plt+0x80fd0c> │ │ │ │ mov r9, sl │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 9297ac <__cxa_atexit@plt+0x91d230> │ │ │ │ + b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ ldr r7, [pc, #16] @ 81c28c <__cxa_atexit@plt+0x80fd10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r9, r4, #172, 24 @ 0xac00 │ │ │ │ cmneq ip, #220, 8 @ 0xdc000000 │ │ │ │ @@ -2113449,15 +2113449,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ ldr r5, [pc, #36] @ 81c444 <__cxa_atexit@plt+0x80fec8> │ │ │ │ mov r9, sl │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 9297ac <__cxa_atexit@plt+0x91d230> │ │ │ │ + b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ ldr r7, [pc, #16] @ 81c448 <__cxa_atexit@plt+0x80fecc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ orrseq r9, r4, #240, 20 @ 0xf0000 │ │ │ │ cmneq ip, #32, 6 @ 0x80000000 │ │ │ │ @@ -2113642,15 +2113642,15 @@ │ │ │ │ ldr r5, [pc, #56] @ 81c754 <__cxa_atexit@plt+0x8101d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 81c758 <__cxa_atexit@plt+0x8101dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ + b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ ldr r7, [pc, #32] @ 81c75c <__cxa_atexit@plt+0x8101e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orrseq r9, r4, #16, 16 @ 0x100000 │ │ │ │ @@ -2113717,15 +2113717,15 @@ │ │ │ │ ldr r5, [pc, #56] @ 81c880 <__cxa_atexit@plt+0x810304> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 81c884 <__cxa_atexit@plt+0x810308> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ + b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ ldr r7, [pc, #32] @ 81c888 <__cxa_atexit@plt+0x81030c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ orrseq r9, r4, #228, 12 @ 0xe400000 │ │ │ │ @@ -2113752,15 +2113752,15 @@ │ │ │ │ ldr r5, [pc, #56] @ 81c90c <__cxa_atexit@plt+0x810390> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 81c910 <__cxa_atexit@plt+0x810394> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92976c <__cxa_atexit@plt+0x91d1f0> │ │ │ │ + b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ ldr r7, [pc, #32] @ 81c914 <__cxa_atexit@plt+0x810398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orrseq r9, r4, #88, 12 @ 0x5800000 │ │ │ │ @@ -2113827,15 +2113827,15 @@ │ │ │ │ ldr r5, [pc, #56] @ 81ca38 <__cxa_atexit@plt+0x8104bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 81ca3c <__cxa_atexit@plt+0x8104c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92976c <__cxa_atexit@plt+0x91d1f0> │ │ │ │ + b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ ldr r7, [pc, #32] @ 81ca40 <__cxa_atexit@plt+0x8104c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ orrseq r9, r4, #44, 10 @ 0xb000000 │ │ │ │ @@ -2113848,15 +2113848,15 @@ │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81ca6c <__cxa_atexit@plt+0x8104f0> │ │ │ │ ldr r3, [pc, #24] @ 81ca7c <__cxa_atexit@plt+0x810500> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ + b 929784 <__cxa_atexit@plt+0x91d208> │ │ │ │ ldr r7, [pc, #12] @ 81ca80 <__cxa_atexit@plt+0x810504> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq ip, #36, 26 @ 0x900 │ │ │ │ cmneq ip, #44, 22 @ 0xb000 │ │ │ │ @@ -2113931,15 +2113931,15 @@ │ │ │ │ bhi 81cbd8 <__cxa_atexit@plt+0x81065c> │ │ │ │ ldr r5, [pc, #84] @ 81cbf8 <__cxa_atexit@plt+0x81067c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ + b 929784 <__cxa_atexit@plt+0x91d208> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 81cbf4 <__cxa_atexit@plt+0x810678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2113959,15 +2113959,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81cc28 <__cxa_atexit@plt+0x8106ac> │ │ │ │ ldr r3, [pc, #28] @ 81cc3c <__cxa_atexit@plt+0x8106c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ + b 929784 <__cxa_atexit@plt+0x91d208> │ │ │ │ ldr r7, [pc, #16] @ 81cc40 <__cxa_atexit@plt+0x8106c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ cmneq ip, #100, 22 @ 0x19000 │ │ │ │ @@ -2113989,15 +2113989,15 @@ │ │ │ │ bhi 81ccc0 <__cxa_atexit@plt+0x810744> │ │ │ │ ldr r5, [pc, #84] @ 81cce0 <__cxa_atexit@plt+0x810764> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ + b 929784 <__cxa_atexit@plt+0x91d208> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 81ccdc <__cxa_atexit@plt+0x810760> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2114475,15 +2114475,15 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81d438 <__cxa_atexit@plt+0x810ebc> │ │ │ │ ldr r3, [pc, #24] @ 81d448 <__cxa_atexit@plt+0x810ecc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ + b 929784 <__cxa_atexit@plt+0x91d208> │ │ │ │ ldr r7, [pc, #12] @ 81d44c <__cxa_atexit@plt+0x810ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq ip, #176, 6 @ 0xc0000002 │ │ │ │ cmneq ip, #96, 2 │ │ │ │ @@ -2114558,15 +2114558,15 @@ │ │ │ │ bhi 81d5a4 <__cxa_atexit@plt+0x811028> │ │ │ │ ldr r5, [pc, #84] @ 81d5c4 <__cxa_atexit@plt+0x811048> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ + b 929784 <__cxa_atexit@plt+0x91d208> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 81d5c0 <__cxa_atexit@plt+0x811044> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2114586,15 +2114586,15 @@ │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81d5f4 <__cxa_atexit@plt+0x811078> │ │ │ │ ldr r3, [pc, #28] @ 81d608 <__cxa_atexit@plt+0x81108c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ + b 929784 <__cxa_atexit@plt+0x91d208> │ │ │ │ ldr r7, [pc, #16] @ 81d60c <__cxa_atexit@plt+0x811090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ cmneq ip, #240, 2 @ 0x3c │ │ │ │ @@ -2114616,15 +2114616,15 @@ │ │ │ │ bhi 81d68c <__cxa_atexit@plt+0x811110> │ │ │ │ ldr r5, [pc, #84] @ 81d6ac <__cxa_atexit@plt+0x811130> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ + b 929784 <__cxa_atexit@plt+0x91d208> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 81d6a8 <__cxa_atexit@plt+0x81112c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2115632,15 +2115632,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81e64c <__cxa_atexit@plt+0x8120d0> │ │ │ │ ldr r2, [pc, #32] @ 81e65c <__cxa_atexit@plt+0x8120e0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 9297bc <__cxa_atexit@plt+0x91d240> │ │ │ │ + b 92978c <__cxa_atexit@plt+0x91d210> │ │ │ │ ldr r7, [pc, #12] @ 81e660 <__cxa_atexit@plt+0x8120e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq ip, #88, 4 @ 0x80000005 │ │ │ │ cmneq ip, #52, 4 @ 0x40000003 │ │ │ │ @@ -2115735,15 +2115735,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 81e7e8 <__cxa_atexit@plt+0x81226c> │ │ │ │ ldr r2, [pc, #32] @ 81e7f8 <__cxa_atexit@plt+0x81227c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, sl} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 9297bc <__cxa_atexit@plt+0x91d240> │ │ │ │ + b 92978c <__cxa_atexit@plt+0x91d210> │ │ │ │ ldr r7, [pc, #12] @ 81e7fc <__cxa_atexit@plt+0x812280> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ cmneq ip, #188 @ 0xbc │ │ │ │ andeq r0, r1, r8 │ │ │ │ @@ -2115754,15 +2115754,15 @@ │ │ │ │ bhi 81e834 <__cxa_atexit@plt+0x8122b8> │ │ │ │ ldr r2, [pc, #36] @ 81e844 <__cxa_atexit@plt+0x8122c8> │ │ │ │ ldrd r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ strd r0, [r3] │ │ │ │ - b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ + b 929794 <__cxa_atexit@plt+0x91d218> │ │ │ │ ldr r7, [pc, #12] @ 81e848 <__cxa_atexit@plt+0x8122cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ cmneq ip, #128 @ 0x80 │ │ │ │ cmneq ip, #100, 26 @ 0x1900 │ │ │ │ @@ -2115840,15 +2115840,15 @@ │ │ │ │ bhi 81e9b0 <__cxa_atexit@plt+0x812434> │ │ │ │ ldr r5, [pc, #84] @ 81e9cc <__cxa_atexit@plt+0x812450> │ │ │ │ strd r0, [r3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ + b 929794 <__cxa_atexit@plt+0x91d218> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 81e9c8 <__cxa_atexit@plt+0x81244c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2115873,15 +2115873,15 @@ │ │ │ │ cmp fp, r2 │ │ │ │ bhi 81ea10 <__cxa_atexit@plt+0x812494> │ │ │ │ ldr r3, [pc, #36] @ 81ea24 <__cxa_atexit@plt+0x8124a8> │ │ │ │ strd r0, [r2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r2 │ │ │ │ - b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ + b 929794 <__cxa_atexit@plt+0x91d218> │ │ │ │ ldr r7, [pc, #16] @ 81ea28 <__cxa_atexit@plt+0x8124ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ cmneq ip, #160, 28 @ 0xa00 │ │ │ │ @@ -2115906,15 +2115906,15 @@ │ │ │ │ bhi 81eab8 <__cxa_atexit@plt+0x81253c> │ │ │ │ ldr r5, [pc, #84] @ 81ead4 <__cxa_atexit@plt+0x812558> │ │ │ │ strd r0, [r3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ + b 929794 <__cxa_atexit@plt+0x91d218> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 81ead0 <__cxa_atexit@plt+0x812554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2117235,15 +2117235,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 81ff58 <__cxa_atexit@plt+0x8139dc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 81ff5c <__cxa_atexit@plt+0x8139e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9297cc <__cxa_atexit@plt+0x91d250> │ │ │ │ + b 92979c <__cxa_atexit@plt+0x91d220> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orrseq r6, r4, #132 @ 0x84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 81ff7c <__cxa_atexit@plt+0x813a00> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2117683,15 +2117683,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 820658 <__cxa_atexit@plt+0x8140dc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #12] @ 82065c <__cxa_atexit@plt+0x8140e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9297cc <__cxa_atexit@plt+0x91d250> │ │ │ │ + b 92979c <__cxa_atexit@plt+0x91d220> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ orrseq r5, r4, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 82067c <__cxa_atexit@plt+0x814100> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2117888,15 +2117888,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [pc, #28] @ 820998 <__cxa_atexit@plt+0x81441c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ + b 9297a4 <__cxa_atexit@plt+0x91d228> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r5, r4, #152, 10 @ 0x26000000 │ │ │ │ orrseq r6, r4, #96, 30 @ 0x180 │ │ │ │ cmneq ip, #196, 2 @ 0x31 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2118753,15 +2118753,15 @@ │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 821710 <__cxa_atexit@plt+0x815194> │ │ │ │ ldr r3, [pc, #24] @ 821720 <__cxa_atexit@plt+0x8151a4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 929544 <__cxa_atexit@plt+0x91cfc8> │ │ │ │ + b 27d3698 <__cxa_atexit@plt+0x27c711c> │ │ │ │ ldr r7, [pc, #12] @ 821724 <__cxa_atexit@plt+0x8151a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ cmneq ip, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2118866,15 +2118866,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8218f4 <__cxa_atexit@plt+0x815378> │ │ │ │ ldr r5, [pc, #76] @ 821910 <__cxa_atexit@plt+0x815394> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 929544 <__cxa_atexit@plt+0x91cfc8> │ │ │ │ + b 27d3698 <__cxa_atexit@plt+0x27c711c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 82190c <__cxa_atexit@plt+0x815390> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2118894,15 +2118894,15 @@ │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 821944 <__cxa_atexit@plt+0x8153c8> │ │ │ │ ldr r7, [pc, #32] @ 821958 <__cxa_atexit@plt+0x8153dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 929544 <__cxa_atexit@plt+0x91cfc8> │ │ │ │ + b 27d3698 <__cxa_atexit@plt+0x27c711c> │ │ │ │ ldr r7, [pc, #16] @ 82195c <__cxa_atexit@plt+0x8153e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ cmneq ip, #116, 4 @ 0x40000007 │ │ │ │ @@ -2118962,15 +2118962,15 @@ │ │ │ │ ldr r1, [pc, #36] @ 821a60 <__cxa_atexit@plt+0x8154e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 929544 <__cxa_atexit@plt+0x91cfc8> │ │ │ │ + b 27d3698 <__cxa_atexit@plt+0x27c711c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orrseq r4, r4, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ @@ -2119369,15 +2119369,15 @@ │ │ │ │ ldr r5, [pc, #72] @ 8220e0 <__cxa_atexit@plt+0x815b64> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #64] @ 8220e4 <__cxa_atexit@plt+0x815b68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 9297dc <__cxa_atexit@plt+0x91d260> │ │ │ │ + b 9297ac <__cxa_atexit@plt+0x91d230> │ │ │ │ mov r6, r2 │ │ │ │ b 8220c0 <__cxa_atexit@plt+0x815b44> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 8220d0 <__cxa_atexit@plt+0x815b54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2119455,15 +2119455,15 @@ │ │ │ │ ldr r5, [pc, #72] @ 822238 <__cxa_atexit@plt+0x815cbc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #64] @ 82223c <__cxa_atexit@plt+0x815cc0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 9297dc <__cxa_atexit@plt+0x91d260> │ │ │ │ + b 9297ac <__cxa_atexit@plt+0x91d230> │ │ │ │ mov r6, r2 │ │ │ │ b 822218 <__cxa_atexit@plt+0x815c9c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 822228 <__cxa_atexit@plt+0x815cac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2119501,15 +2119501,15 @@ │ │ │ │ ldr r5, [pc, #72] @ 8222f0 <__cxa_atexit@plt+0x815d74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #64] @ 8222f4 <__cxa_atexit@plt+0x815d78> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 9297dc <__cxa_atexit@plt+0x91d260> │ │ │ │ + b 9297ac <__cxa_atexit@plt+0x91d230> │ │ │ │ mov r6, r2 │ │ │ │ b 8222d0 <__cxa_atexit@plt+0x815d54> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 8222e0 <__cxa_atexit@plt+0x815d64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2119540,15 +2119540,15 @@ │ │ │ │ ldr sl, [r8, #7] │ │ │ │ add r2, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, #0 │ │ │ │ - b 9297e4 <__cxa_atexit@plt+0x91d268> │ │ │ │ + b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 822384 <__cxa_atexit@plt+0x815e08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -2119565,15 +2119565,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 8223c4 <__cxa_atexit@plt+0x815e48> │ │ │ │ mov r8, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9297e4 <__cxa_atexit@plt+0x91d268> │ │ │ │ + b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r3, r4, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 8223ec <__cxa_atexit@plt+0x815e70> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -2120563,15 +2120563,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 823368 <__cxa_atexit@plt+0x816dec> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orrseq r2, r4, #204, 22 @ 0x33000 │ │ │ │ orrseq r2, r4, #196, 22 @ 0x31000 │ │ │ │ cmneq ip, #0, 26 │ │ │ │ andeq r0, r1, r0 │ │ │ │ @@ -2120591,15 +2120591,15 @@ │ │ │ │ bmi 8233c8 <__cxa_atexit@plt+0x816e4c> │ │ │ │ ldr r3, [pc, #188] @ 823470 <__cxa_atexit@plt+0x816ef4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r3, [pc, #180] @ 823474 <__cxa_atexit@plt+0x816ef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ bne 8233f0 <__cxa_atexit@plt+0x816e74> │ │ │ │ ldr r3, [pc, #140] @ 823464 <__cxa_atexit@plt+0x816ee8> │ │ │ │ ldr r7, [pc, #140] @ 823468 <__cxa_atexit@plt+0x816eec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r0, [pc, #132] @ 82346c <__cxa_atexit@plt+0x816ef0> │ │ │ │ @@ -2120977,15 +2120977,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [pc, #28] @ 8239e0 <__cxa_atexit@plt+0x817464> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ orrseq r2, r4, #84, 10 @ 0x15000000 │ │ │ │ orrseq r2, r4, #76, 10 @ 0x13000000 │ │ │ │ cmneq ip, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ @@ -2121026,15 +2121026,15 @@ │ │ │ │ bmi 823ac0 <__cxa_atexit@plt+0x817544> │ │ │ │ ldr r3, [pc, #264] @ 823b88 <__cxa_atexit@plt+0x81760c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ldr r3, [pc, #256] @ 823b8c <__cxa_atexit@plt+0x817610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b 92977c <__cxa_atexit@plt+0x91d200> │ │ │ │ + b 92974c <__cxa_atexit@plt+0x91d1d0> │ │ │ │ ldr r7, [pc, #208] @ 823b6c <__cxa_atexit@plt+0x8175f0> │ │ │ │ add r7, pc, r7 │ │ │ │ b 823ab4 <__cxa_atexit@plt+0x817538> │ │ │ │ ldr r7, [pc, #212] @ 823b7c <__cxa_atexit@plt+0x817600> │ │ │ │ add r7, pc, r7 │ │ │ │ b 823ab4 <__cxa_atexit@plt+0x817538> │ │ │ │ ldr r7, [pc, #204] @ 823b80 <__cxa_atexit@plt+0x817604> │ │ │ │ @@ -2122125,15 +2122125,15 @@ │ │ │ │ b 9290bc <__cxa_atexit@plt+0x91cb40> │ │ │ │ add fp, sp, #112 @ 0x70 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp, #108] @ 0x6c │ │ │ │ ldm fp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - movteq r2, #39180 @ 0x990c │ │ │ │ + movteq r2, #39244 @ 0x994c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 824dc8 <__cxa_atexit@plt+0x81884c> │ │ │ │ cmp r3, #3 │ │ │ │ bne 824dfc <__cxa_atexit@plt+0x818880> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -2122297,15 +2122297,15 @@ │ │ │ │ muleq r0, r8, r0 │ │ │ │ cmneq ip, #136, 28 @ 0x880 │ │ │ │ orrseq r1, r4, #4, 8 @ 0x4000000 │ │ │ │ orrseq r2, r4, #132, 24 @ 0x8400 │ │ │ │ orrseq r2, r4, #176, 24 @ 0xb000 │ │ │ │ orrseq r2, r4, #76, 24 @ 0x4c00 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - movteq r2, #38504 @ 0x9668 │ │ │ │ + movteq r2, #38568 @ 0x96a8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ beq 824e9c <__cxa_atexit@plt+0x818920> │ │ │ │ ldr r7, [r5, #176] @ 0xb0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ @@ -2122460,15 +2122460,15 @@ │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ orrseq r2, r4, #136, 18 @ 0x220000 │ │ │ │ orrseq r2, r4, #168, 18 @ 0x2a0000 │ │ │ │ orrseq r2, r4, #64, 18 @ 0x100000 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq r2, #37864 @ 0x93e8 │ │ │ │ + movteq r2, #37928 @ 0x9428 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ str r7, [r5, #176] @ 0xb0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ b 824ecc <__cxa_atexit@plt+0x818950> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2125385,15 +2125385,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 827ec4 <__cxa_atexit@plt+0x81b948> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 9297ec <__cxa_atexit@plt+0x91d270> │ │ │ │ + b 9297bc <__cxa_atexit@plt+0x91d240> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #20, 12 @ 0x1400000 │ │ │ │ orrseq lr, r3, #120 @ 0x78 │ │ │ │ cmneq ip, #148, 8 @ 0x94000000 │ │ │ │ @@ -2125604,20 +2125604,20 @@ │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #1 │ │ │ │ bne 82821c <__cxa_atexit@plt+0x81bca0> │ │ │ │ ldr r2, [pc, #32] @ 828230 <__cxa_atexit@plt+0x81bcb4> │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 9297f4 <__cxa_atexit@plt+0x91d278> │ │ │ │ + b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ ldr r2, [pc, #16] @ 828234 <__cxa_atexit@plt+0x81bcb8> │ │ │ │ str r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 9297f4 <__cxa_atexit@plt+0x91d278> │ │ │ │ + b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ cmneq ip, #40, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ @@ -2125814,15 +2125814,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 828578 <__cxa_atexit@plt+0x81bffc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 9297ec <__cxa_atexit@plt+0x91d270> │ │ │ │ + b 9297bc <__cxa_atexit@plt+0x91d240> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #4 │ │ │ │ orrseq sp, r3, #196, 18 @ 0x310000 │ │ │ │ cmneq ip, #224, 26 @ 0x3800 │ │ │ │ @@ -2126033,20 +2126033,20 @@ │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #1 │ │ │ │ bne 8288d0 <__cxa_atexit@plt+0x81c354> │ │ │ │ ldr r2, [pc, #32] @ 8288e4 <__cxa_atexit@plt+0x81c368> │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 9297f4 <__cxa_atexit@plt+0x91d278> │ │ │ │ + b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ ldr r2, [pc, #16] @ 8288e8 <__cxa_atexit@plt+0x81c36c> │ │ │ │ str r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 9297f4 <__cxa_atexit@plt+0x91d278> │ │ │ │ + b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ cmneq ip, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ @@ -2126243,15 +2126243,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 828c2c <__cxa_atexit@plt+0x81c6b0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 9297ec <__cxa_atexit@plt+0x91d270> │ │ │ │ + b 9297bc <__cxa_atexit@plt+0x91d240> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq ip, #244, 18 @ 0x3d0000 │ │ │ │ orrseq sp, r3, #16, 6 @ 0x40000000 │ │ │ │ cmneq ip, #44, 14 @ 0xb00000 │ │ │ │ @@ -2126462,20 +2126462,20 @@ │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #1 │ │ │ │ bne 828f84 <__cxa_atexit@plt+0x81ca08> │ │ │ │ ldr r2, [pc, #32] @ 828f98 <__cxa_atexit@plt+0x81ca1c> │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 9297f4 <__cxa_atexit@plt+0x91d278> │ │ │ │ + b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ ldr r2, [pc, #16] @ 828f9c <__cxa_atexit@plt+0x81ca20> │ │ │ │ str r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 9297f4 <__cxa_atexit@plt+0x91d278> │ │ │ │ + b 9297c4 <__cxa_atexit@plt+0x91d248> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ cmneq ip, #192, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ @@ -2127191,15 +2127191,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ beq 829af0 <__cxa_atexit@plt+0x81d574> │ │ │ │ ldr r7, [pc, #52] @ 829b10 <__cxa_atexit@plt+0x81d594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #161 @ 0xa1 │ │ │ │ add r7, r7, #768 @ 0x300 │ │ │ │ - b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ + b 9297cc <__cxa_atexit@plt+0x91d250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ @@ -2127549,15 +2127549,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq sp, r3, #28, 16 @ 0x1c0000 │ │ │ │ cmneq ip, #228, 12 @ 0xe400000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ b 82a090 <__cxa_atexit@plt+0x81db14> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - movteq sp, #33892 @ 0x8464 │ │ │ │ + movteq sp, #33956 @ 0x84a4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ eoreq r0, r6, r1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2127585,28 +2127585,28 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ cmneq ip, #96, 12 @ 0x6000000 │ │ │ │ - movteq sp, #33772 @ 0x83ec │ │ │ │ + movteq sp, #33836 @ 0x842c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #32] @ 82a13c <__cxa_atexit@plt+0x81dbc0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ beq 82a134 <__cxa_atexit@plt+0x81dbb8> │ │ │ │ b 82a148 <__cxa_atexit@plt+0x81dbcc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - movteq sp, #33732 @ 0x83c4 │ │ │ │ + movteq sp, #33796 @ 0x8404 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82a1b8 <__cxa_atexit@plt+0x81dc3c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127631,15 +2127631,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq sp, #33612 @ 0x834c │ │ │ │ + movteq sp, #33676 @ 0x838c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82a224 <__cxa_atexit@plt+0x81dca8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127657,29 +2127657,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq sp, #33520 @ 0x82f0 │ │ │ │ + movteq sp, #33584 @ 0x8330 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82a260 <__cxa_atexit@plt+0x81dce4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #24] │ │ │ │ beq 82a258 <__cxa_atexit@plt+0x81dcdc> │ │ │ │ b 82a26c <__cxa_atexit@plt+0x81dcf0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq sp, #33476 @ 0x82c4 │ │ │ │ + movteq sp, #33540 @ 0x8304 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82a2dc <__cxa_atexit@plt+0x81dd60> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127704,15 +2127704,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq sp, #33356 @ 0x824c │ │ │ │ + movteq sp, #33420 @ 0x828c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82a348 <__cxa_atexit@plt+0x81ddcc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127730,29 +2127730,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq sp, #33264 @ 0x81f0 │ │ │ │ + movteq sp, #33328 @ 0x8230 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82a384 <__cxa_atexit@plt+0x81de08> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #36] @ 0x24 │ │ │ │ beq 82a37c <__cxa_atexit@plt+0x81de00> │ │ │ │ b 82a390 <__cxa_atexit@plt+0x81de14> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq sp, #33220 @ 0x81c4 │ │ │ │ + movteq sp, #33284 @ 0x8204 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82a400 <__cxa_atexit@plt+0x81de84> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127777,15 +2127777,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq sp, #33100 @ 0x814c │ │ │ │ + movteq sp, #33164 @ 0x818c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82a46c <__cxa_atexit@plt+0x81def0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127803,29 +2127803,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq sp, #33008 @ 0x80f0 │ │ │ │ + movteq sp, #33072 @ 0x8130 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82a4a8 <__cxa_atexit@plt+0x81df2c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ beq 82a4a0 <__cxa_atexit@plt+0x81df24> │ │ │ │ b 82a4b4 <__cxa_atexit@plt+0x81df38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq sp, #32964 @ 0x80c4 │ │ │ │ + movteq sp, #33028 @ 0x8104 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82a524 <__cxa_atexit@plt+0x81dfa8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #52] @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127850,15 +2127850,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq sp, #32844 @ 0x804c │ │ │ │ + movteq sp, #32908 @ 0x808c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82a590 <__cxa_atexit@plt+0x81e014> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127876,29 +2127876,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq ip, #36848 @ 0x8ff0 │ │ │ │ + movteq sp, #32816 @ 0x8030 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82a5cc <__cxa_atexit@plt+0x81e050> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #60] @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #60] @ 0x3c │ │ │ │ beq 82a5c4 <__cxa_atexit@plt+0x81e048> │ │ │ │ b 82a5d8 <__cxa_atexit@plt+0x81e05c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq ip, #36804 @ 0x8fc4 │ │ │ │ + movteq sp, #32772 @ 0x8004 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82a648 <__cxa_atexit@plt+0x81e0cc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127923,15 +2127923,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq ip, #36684 @ 0x8f4c │ │ │ │ + movteq ip, #36748 @ 0x8f8c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82a6b4 <__cxa_atexit@plt+0x81e138> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #68] @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127949,29 +2127949,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq ip, #36592 @ 0x8ef0 │ │ │ │ + movteq ip, #36656 @ 0x8f30 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82a6f0 <__cxa_atexit@plt+0x81e174> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ beq 82a6e8 <__cxa_atexit@plt+0x81e16c> │ │ │ │ b 82a6fc <__cxa_atexit@plt+0x81e180> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq ip, #36548 @ 0x8ec4 │ │ │ │ + movteq ip, #36612 @ 0x8f04 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82a76c <__cxa_atexit@plt+0x81e1f0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2127996,15 +2127996,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq ip, #36428 @ 0x8e4c │ │ │ │ + movteq ip, #36492 @ 0x8e8c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82a7d8 <__cxa_atexit@plt+0x81e25c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128022,29 +2128022,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq ip, #36336 @ 0x8df0 │ │ │ │ + movteq ip, #36400 @ 0x8e30 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82a814 <__cxa_atexit@plt+0x81e298> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ beq 82a80c <__cxa_atexit@plt+0x81e290> │ │ │ │ b 82a820 <__cxa_atexit@plt+0x81e2a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq ip, #36292 @ 0x8dc4 │ │ │ │ + movteq ip, #36356 @ 0x8e04 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82a890 <__cxa_atexit@plt+0x81e314> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128069,15 +2128069,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq ip, #36172 @ 0x8d4c │ │ │ │ + movteq ip, #36236 @ 0x8d8c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82a8fc <__cxa_atexit@plt+0x81e380> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #92] @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128095,29 +2128095,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq ip, #36080 @ 0x8cf0 │ │ │ │ + movteq ip, #36144 @ 0x8d30 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82a938 <__cxa_atexit@plt+0x81e3bc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #96] @ 0x60 │ │ │ │ beq 82a930 <__cxa_atexit@plt+0x81e3b4> │ │ │ │ b 82a944 <__cxa_atexit@plt+0x81e3c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq ip, #36036 @ 0x8cc4 │ │ │ │ + movteq ip, #36100 @ 0x8d04 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82a9b4 <__cxa_atexit@plt+0x81e438> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #100] @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128142,15 +2128142,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq ip, #35916 @ 0x8c4c │ │ │ │ + movteq ip, #35980 @ 0x8c8c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82aa20 <__cxa_atexit@plt+0x81e4a4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128168,29 +2128168,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq ip, #35824 @ 0x8bf0 │ │ │ │ + movteq ip, #35888 @ 0x8c30 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82aa5c <__cxa_atexit@plt+0x81e4e0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ beq 82aa54 <__cxa_atexit@plt+0x81e4d8> │ │ │ │ b 82aa68 <__cxa_atexit@plt+0x81e4ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq ip, #35780 @ 0x8bc4 │ │ │ │ + movteq ip, #35844 @ 0x8c04 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82aad8 <__cxa_atexit@plt+0x81e55c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #112] @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128215,15 +2128215,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq ip, #35660 @ 0x8b4c │ │ │ │ + movteq ip, #35724 @ 0x8b8c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82ab44 <__cxa_atexit@plt+0x81e5c8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128241,29 +2128241,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq ip, #35568 @ 0x8af0 │ │ │ │ + movteq ip, #35632 @ 0x8b30 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82ab80 <__cxa_atexit@plt+0x81e604> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #120] @ 0x78 │ │ │ │ beq 82ab78 <__cxa_atexit@plt+0x81e5fc> │ │ │ │ b 82ab8c <__cxa_atexit@plt+0x81e610> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq ip, #35524 @ 0x8ac4 │ │ │ │ + movteq ip, #35588 @ 0x8b04 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #104] @ 82abfc <__cxa_atexit@plt+0x81e680> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #124] @ 0x7c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128288,15 +2128288,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - movteq ip, #35404 @ 0x8a4c │ │ │ │ + movteq ip, #35468 @ 0x8a8c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #80] @ 82ac68 <__cxa_atexit@plt+0x81e6ec> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128314,29 +2128314,29 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - movteq ip, #35312 @ 0x89f0 │ │ │ │ + movteq ip, #35376 @ 0x8a30 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #36] @ 82aca4 <__cxa_atexit@plt+0x81e728> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #132] @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #132] @ 0x84 │ │ │ │ beq 82ac9c <__cxa_atexit@plt+0x81e720> │ │ │ │ b 82acb0 <__cxa_atexit@plt+0x81e734> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - movteq ip, #35268 @ 0x89c4 │ │ │ │ + movteq ip, #35332 @ 0x8a04 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #128] @ 82ad38 <__cxa_atexit@plt+0x81e7bc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #136] @ 0x88 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128368,15 +2128368,15 @@ │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, lsr #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - movteq ip, #35120 @ 0x8930 │ │ │ │ + movteq ip, #35184 @ 0x8970 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #96] @ 82adb8 <__cxa_atexit@plt+0x81e83c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #140] @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128399,15 +2128399,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - movteq ip, #35008 @ 0x88c0 │ │ │ │ + movteq ip, #35072 @ 0x8900 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [pc, #60] @ 82ae10 <__cxa_atexit@plt+0x81e894> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #144] @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ @@ -2128420,25 +2128420,25 @@ │ │ │ │ str r7, [r5, #148] @ 0x94 │ │ │ │ mov r7, r3 │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - movteq ip, #34936 @ 0x8878 │ │ │ │ + movteq ip, #35000 @ 0x88b8 │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 82ae3c <__cxa_atexit@plt+0x81e8c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ str r7, [r5, #148] @ 0x94 │ │ │ │ mov r7, r3 │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - movteq ip, #34908 @ 0x885c │ │ │ │ + movteq ip, #34972 @ 0x889c │ │ │ │ andeq r0, r0, pc, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #156 @ 0x9c │ │ │ │ cmp r2, r6 │ │ │ │ bcc 82afc8 <__cxa_atexit@plt+0x81ea4c> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ @@ -2129522,177 +2129522,177 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ msreq SPSR_fxc, #148, 16 @ 0x940000 │ │ │ │ msreq SPSR_fxc, #212, 16 @ 0xd40000 │ │ │ │ orrseq fp, r3, #124, 18 @ 0x1f0000 │ │ │ │ msreq SPSR_fxc, #192, 16 @ 0xc00000 │ │ │ │ - movteq fp, #34644 @ 0x8754 │ │ │ │ + movteq fp, #34708 @ 0x8794 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34668 @ 0x876c │ │ │ │ + movteq fp, #34732 @ 0x87ac │ │ │ │ andeq r0, r0, ip │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34693 @ 0x8785 │ │ │ │ + movteq fp, #34757 @ 0x87c5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34720 @ 0x87a0 │ │ │ │ + movteq fp, #34784 @ 0x87e0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34753 @ 0x87c1 │ │ │ │ + movteq fp, #34817 @ 0x8801 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34779 @ 0x87db │ │ │ │ + movteq fp, #34843 @ 0x881b │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34808 @ 0x87f8 │ │ │ │ + movteq fp, #34872 @ 0x8838 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34835 @ 0x8813 │ │ │ │ + movteq fp, #34899 @ 0x8853 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34860 @ 0x882c │ │ │ │ + movteq fp, #34924 @ 0x886c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34888 @ 0x8848 │ │ │ │ + movteq fp, #34952 @ 0x8888 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34912 @ 0x8860 │ │ │ │ + movteq fp, #34976 @ 0x88a0 │ │ │ │ andeq r0, r2, r4, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34932 @ 0x8874 │ │ │ │ + movteq fp, #34996 @ 0x88b4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34956 @ 0x888c │ │ │ │ + movteq fp, #35020 @ 0x88cc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #34980 @ 0x88a4 │ │ │ │ + movteq fp, #35044 @ 0x88e4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35004 @ 0x88bc │ │ │ │ + movteq fp, #35068 @ 0x88fc │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35033 @ 0x88d9 │ │ │ │ + movteq fp, #35097 @ 0x8919 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35060 @ 0x88f4 │ │ │ │ + movteq fp, #35124 @ 0x8934 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35085 @ 0x890d │ │ │ │ + movteq fp, #35149 @ 0x894d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35117 @ 0x892d │ │ │ │ + movteq fp, #35181 @ 0x896d │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35149 @ 0x894d │ │ │ │ + movteq fp, #35213 @ 0x898d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35188 @ 0x8974 │ │ │ │ + movteq fp, #35252 @ 0x89b4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35228 @ 0x899c │ │ │ │ + movteq fp, #35292 @ 0x89dc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35264 @ 0x89c0 │ │ │ │ + movteq fp, #35328 @ 0x8a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35292 @ 0x89dc │ │ │ │ + movteq fp, #35356 @ 0x8a1c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35319 @ 0x89f7 │ │ │ │ + movteq fp, #35383 @ 0x8a37 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35344 @ 0x8a10 │ │ │ │ + movteq fp, #35408 @ 0x8a50 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35370 @ 0x8a2a │ │ │ │ + movteq fp, #35434 @ 0x8a6a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35394 @ 0x8a42 │ │ │ │ + movteq fp, #35458 @ 0x8a82 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2129750,15 +2129750,15 @@ │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 929694 <__cxa_atexit@plt+0x91d118> │ │ │ │ + b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 82c308 <__cxa_atexit@plt+0x81fd8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -2129770,15 +2129770,15 @@ │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [pc, #12] @ 82c334 <__cxa_atexit@plt+0x81fdb8> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 929694 <__cxa_atexit@plt+0x91d118> │ │ │ │ + b 929664 <__cxa_atexit@plt+0x91d0e8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ msreq SPSR_fxc, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 82c360 <__cxa_atexit@plt+0x81fde4> │ │ │ │ ldr r9, [pc, #20] @ 82c364 <__cxa_atexit@plt+0x81fde8> │ │ │ │ mov r8, r7 │ │ │ │ @@ -2129856,23 +2129856,23 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #35188 @ 0x8974 │ │ │ │ + movteq fp, #35252 @ 0x89b4 │ │ │ │ orrseq r9, r3, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 82c4a8 <__cxa_atexit@plt+0x81ff2c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq fp, #34997 @ 0x88b5 │ │ │ │ + movteq fp, #35061 @ 0x88f5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 82c4e4 <__cxa_atexit@plt+0x81ff68> │ │ │ │ @@ -2129890,15 +2129890,15 @@ │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 82c510 <__cxa_atexit@plt+0x81ff94> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq fp, #34823 @ 0x8807 │ │ │ │ + movteq fp, #34887 @ 0x8847 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 82c54c <__cxa_atexit@plt+0x81ffd0> │ │ │ │ @@ -2130023,19 +2130023,19 @@ │ │ │ │ mov r6, #16 │ │ │ │ b 82c714 <__cxa_atexit@plt+0x820198> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ - movteq fp, #34687 @ 0x877f │ │ │ │ + movteq fp, #34751 @ 0x87bf │ │ │ │ @ instruction: 0xfffffdf0 │ │ │ │ - movteq fp, #34529 @ 0x86e1 │ │ │ │ + movteq fp, #34593 @ 0x8721 │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - movteq fp, #34349 @ 0x862d │ │ │ │ + movteq fp, #34413 @ 0x866d │ │ │ │ @ instruction: 0xfffffe0c │ │ │ │ orrseq r9, r3, #184, 18 @ 0x2e0000 │ │ │ │ orrseq r9, r3, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -2130209,15 +2130209,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ - movteq fp, #33386 @ 0x826a │ │ │ │ + movteq fp, #33450 @ 0x82aa │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 82ca48 <__cxa_atexit@plt+0x8204cc> │ │ │ │ @@ -2130266,27 +2130266,27 @@ │ │ │ │ ldr r7, [pc, #8] @ 82cae4 <__cxa_atexit@plt+0x820568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ msreq SPSR_fxc, #108 @ 0x6c │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - movteq fp, #33210 @ 0x81ba │ │ │ │ + movteq fp, #33274 @ 0x81fa │ │ │ │ msreq SPSR_fxc, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #28] @ 82cb24 <__cxa_atexit@plt+0x8205a8> │ │ │ │ ldr r2, [pc, #28] @ 82cb28 <__cxa_atexit@plt+0x8205ac> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ mov sl, r7 │ │ │ │ add r9, r2, #1 │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ msreq SPSR_fxc, #20 │ │ │ │ orrseq sl, r3, #252, 26 @ 0x3f00 │ │ │ │ msreq SPSR_fxc, #20 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ @@ -2130342,15 +2130342,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ bx r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ cmneq fp, #72, 30 @ 0x120 │ │ │ │ cmneq fp, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - movteq fp, #32966 @ 0x80c6 │ │ │ │ + movteq fp, #33030 @ 0x8106 │ │ │ │ cmneq fp, #32, 30 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2130380,27 +2130380,27 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ cmneq fp, #164, 28 @ 0xa40 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - movteq sl, #36850 @ 0x8ff2 │ │ │ │ + movteq fp, #32818 @ 0x8032 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 82ccec <__cxa_atexit@plt+0x820770> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 82ccf4 <__cxa_atexit@plt+0x820778> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 92980c <__cxa_atexit@plt+0x91d290> │ │ │ │ + b 9297dc <__cxa_atexit@plt+0x91d260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r3, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -2130460,15 +2130460,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r8, r1, #2 │ │ │ │ add r9, r0, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #32] @ 82ce24 <__cxa_atexit@plt+0x8208a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @@ -2130479,15 +2130479,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 82ce44 <__cxa_atexit@plt+0x8208c8> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq sl, #36375 @ 0x8e17 │ │ │ │ + movteq sl, #36439 @ 0x8e57 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 82ce9c <__cxa_atexit@plt+0x820920> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -2130498,15 +2130498,15 @@ │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r5, [pc, #32] @ 82cea8 <__cxa_atexit@plt+0x82092c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b 929814 <__cxa_atexit@plt+0x91d298> │ │ │ │ + b 9297e4 <__cxa_atexit@plt+0x91d268> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r9, r3, #160 @ 0xa0 │ │ │ │ orrseq r9, r3, #140 @ 0x8c │ │ │ │ cmneq fp, #248, 24 @ 0xf800 │ │ │ │ @@ -2130552,15 +2130552,15 @@ │ │ │ │ ldr r8, [pc, #40] @ 82cf7c <__cxa_atexit@plt+0x820a00> │ │ │ │ ldr r3, [pc, #40] @ 82cf80 <__cxa_atexit@plt+0x820a04> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ + b 9297ec <__cxa_atexit@plt+0x91d270> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ cmneq fp, #100, 24 @ 0x6400 │ │ │ │ orrseq r8, r3, #188, 30 @ 0x2f0 │ │ │ │ cmneq fp, #80, 24 @ 0x5000 │ │ │ │ @@ -2130608,15 +2130608,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ beq 82d04c <__cxa_atexit@plt+0x820ad0> │ │ │ │ ldr r3, [pc, #40] @ 82d068 <__cxa_atexit@plt+0x820aec> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929824 <__cxa_atexit@plt+0x91d2a8> │ │ │ │ + b 9297f4 <__cxa_atexit@plt+0x91d278> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orrseq r8, r3, #216, 28 @ 0xd80 │ │ │ │ @@ -2130624,15 +2130624,15 @@ │ │ │ │ cmneq fp, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 82d08c <__cxa_atexit@plt+0x820b10> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929824 <__cxa_atexit@plt+0x91d2a8> │ │ │ │ + b 9297f4 <__cxa_atexit@plt+0x91d278> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq fp, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ @@ -2130692,15 +2130692,15 @@ │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 82d19c <__cxa_atexit@plt+0x820c20> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929814 <__cxa_atexit@plt+0x91d298> │ │ │ │ + b 9297e4 <__cxa_atexit@plt+0x91d268> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 82d1c8 <__cxa_atexit@plt+0x820c4c> │ │ │ │ ldr r2, [pc, #24] @ 82d1cc <__cxa_atexit@plt+0x820c50> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2130710,15 +2130710,15 @@ │ │ │ │ b 92937c <__cxa_atexit@plt+0x91ce00> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq fp, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ + b 9297ec <__cxa_atexit@plt+0x91d270> │ │ │ │ cmneq fp, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2130776,15 +2130776,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r8, r1, #2 │ │ │ │ add r9, r0, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #32] @ 82d314 <__cxa_atexit@plt+0x820d98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @@ -2130803,15 +2130803,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r8, r9} │ │ │ │ ldr r5, [pc, #36] @ 82d36c <__cxa_atexit@plt+0x820df0> │ │ │ │ mov r8, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92982c <__cxa_atexit@plt+0x91d2b0> │ │ │ │ + b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ ldr r7, [pc, #16] @ 82d370 <__cxa_atexit@plt+0x820df4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r8, r3, #200, 22 @ 0x32000 │ │ │ │ cmneq fp, #192, 16 @ 0xc00000 │ │ │ │ @@ -2130873,15 +2130873,15 @@ │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub sl, r1, #1 │ │ │ │ add r8, r0, #2 │ │ │ │ add r9, lr, #1 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #96] @ 82d4d8 <__cxa_atexit@plt+0x820f5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ @@ -2130920,15 +2130920,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ sub sl, r6, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r1, #1 │ │ │ │ stmib r3, {r0, r8} │ │ │ │ add r8, r2, #2 │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #28] @ 82d550 <__cxa_atexit@plt+0x820fd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ cmneq fp, #112, 12 @ 0x7000000 │ │ │ │ @@ -2130950,15 +2130950,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ sub sl, r6, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r2, #2 │ │ │ │ stmib r3, {r0, r9} │ │ │ │ add r9, r1, #1 │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #32] @ 82d5cc <__cxa_atexit@plt+0x821050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2130981,15 +2130981,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ sub sl, r6, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r1, #1 │ │ │ │ stmib r3, {r0, r8} │ │ │ │ add r8, r2, #2 │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #28] @ 82d644 <__cxa_atexit@plt+0x8210c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ cmneq fp, #124, 10 @ 0x1f000000 │ │ │ │ @@ -2131011,15 +2131011,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ sub sl, r6, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r2, #2 │ │ │ │ stmib r3, {r0, r9} │ │ │ │ add r9, r1, #1 │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #32] @ 82d6c0 <__cxa_atexit@plt+0x821144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2131034,15 +2131034,15 @@ │ │ │ │ bhi 82d6f4 <__cxa_atexit@plt+0x821178> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 82d6fc <__cxa_atexit@plt+0x821180> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 92980c <__cxa_atexit@plt+0x91d290> │ │ │ │ + b 9297dc <__cxa_atexit@plt+0x91d260> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orrseq r8, r3, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ @@ -2131103,15 +2131103,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r8, r1, #2 │ │ │ │ add r9, r0, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #32] @ 82d830 <__cxa_atexit@plt+0x8212b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @@ -2131134,15 +2131134,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ sub sl, r6, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r9, r1, #1 │ │ │ │ stmib r3, {r0, r8} │ │ │ │ add r8, r2, #2 │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #28] @ 82d8a8 <__cxa_atexit@plt+0x82132c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ cmneq fp, #24, 6 @ 0x60000000 │ │ │ │ @@ -2131160,15 +2131160,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ ldr r5, [pc, #36] @ 82d900 <__cxa_atexit@plt+0x821384> │ │ │ │ mov r8, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92982c <__cxa_atexit@plt+0x91d2b0> │ │ │ │ + b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ ldr r7, [pc, #16] @ 82d904 <__cxa_atexit@plt+0x821388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ orrseq r8, r3, #52, 12 @ 0x3400000 │ │ │ │ cmneq fp, #124, 6 @ 0xf0000001 │ │ │ │ @@ -2131227,15 +2131227,15 @@ │ │ │ │ sub sl, r2, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r7, #2 │ │ │ │ stmib r6, {r0, r9} │ │ │ │ add r9, r1, #1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ + b 9297d4 <__cxa_atexit@plt+0x91d258> │ │ │ │ ldr r7, [pc, #88] @ 82da58 <__cxa_atexit@plt+0x8214dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ @@ -2131269,15 +2131269,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ ldr r5, [pc, #36] @ 82dab4 <__cxa_atexit@plt+0x821538> │ │ │ │ mov r8, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92982c <__cxa_atexit@plt+0x91d2b0> │ │ │ │ + b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ ldr r7, [pc, #16] @ 82dab8 <__cxa_atexit@plt+0x82153c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ orrseq r8, r3, #128, 8 @ 0x80000000 │ │ │ │ cmneq fp, #200, 2 @ 0x32 │ │ │ │ @@ -2131293,15 +2131293,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ ldr r5, [pc, #36] @ 82db14 <__cxa_atexit@plt+0x821598> │ │ │ │ mov r8, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92982c <__cxa_atexit@plt+0x91d2b0> │ │ │ │ + b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ ldr r7, [pc, #16] @ 82db18 <__cxa_atexit@plt+0x82159c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ orrseq r8, r3, #32, 8 @ 0x20000000 │ │ │ │ cmneq fp, #104, 2 │ │ │ │ @@ -2131455,51 +2131455,51 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r9, r3, #204, 22 @ 0x33000 │ │ │ │ cmneq fp, #56, 30 @ 0xe0 │ │ │ │ - movteq sl, #32975 @ 0x80cf │ │ │ │ + movteq sl, #33039 @ 0x810f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq sl, #33004 @ 0x80ec │ │ │ │ + movteq sl, #33068 @ 0x812c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq sl, #33037 @ 0x810d │ │ │ │ + movteq sl, #33101 @ 0x814d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq sl, #33072 @ 0x8130 │ │ │ │ + movteq sl, #33136 @ 0x8170 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq sl, #33100 @ 0x814c │ │ │ │ + movteq sl, #33164 @ 0x818c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r4, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq sl, #33128 @ 0x8168 │ │ │ │ + movteq sl, #33192 @ 0x81a8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r5, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq sl, #33168 @ 0x8190 │ │ │ │ + movteq sl, #33232 @ 0x81d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r6, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2131939,15 +2131939,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 92952c <__cxa_atexit@plt+0x91cfb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #36466 @ 0x8e72 │ │ │ │ + movteq r9, #36530 @ 0x8eb2 │ │ │ │ orrseq r7, r3, #36, 20 @ 0x24000 │ │ │ │ cmneq fp, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2145834,15 +2145834,15 @@ │ │ │ │ str r2, [r5, #-8] │ │ │ │ ldr r5, [pc, #68] @ 83be64 <__cxa_atexit@plt+0x82f8e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str r3, [r8, #12] │ │ │ │ stmib r8, {r5, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r9 │ │ │ │ - b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ + b 9297cc <__cxa_atexit@plt+0x91d250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ @@ -2153820,15 +2153820,15 @@ │ │ │ │ vmov s0, sl │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r7, r5 │ │ │ │ ldr r4, [r7, #-8]! │ │ │ │ str r7, [sp] │ │ │ │ vcvt.f32.s32 s0, s0 │ │ │ │ vdiv.f32 s0, s0, s2 │ │ │ │ - bl 929834 <__cxa_atexit@plt+0x91d2b8> │ │ │ │ + bl 929804 <__cxa_atexit@plt+0x91d288> │ │ │ │ ldr r3, [pc, #376] @ 843c7c <__cxa_atexit@plt+0x837700> │ │ │ │ vcvt.s32.f32 s0, s0 │ │ │ │ sub lr, r8, #34 @ 0x22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ ldr ip, [pc, #360] @ 843c80 <__cxa_atexit@plt+0x837704> │ │ │ │ mov r7, r6 │ │ │ │ @@ -2154638,27 +2154638,27 @@ │ │ │ │ ldr r3, [pc, #516] @ 8449b0 <__cxa_atexit@plt+0x838434> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r3, [pc, #504] @ 8449b4 <__cxa_atexit@plt+0x838438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ + b 92980c <__cxa_atexit@plt+0x91d290> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [pc, #472] @ 8449a8 <__cxa_atexit@plt+0x83842c> │ │ │ │ tst r8, #3 │ │ │ │ str r9, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ beq 8447f4 <__cxa_atexit@plt+0x838278> │ │ │ │ ldr r7, [pc, #452] @ 8449ac <__cxa_atexit@plt+0x838430> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 929844 <__cxa_atexit@plt+0x91d2c8> │ │ │ │ + b 929814 <__cxa_atexit@plt+0x91d298> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ @@ -2154742,23 +2154742,23 @@ │ │ │ │ str lr, [r5, #8]! │ │ │ │ b 8447b4 <__cxa_atexit@plt+0x838238> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r2 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ mov r6, r3 │ │ │ │ mov r8, fp │ │ │ │ str r2, [r5] │ │ │ │ b 844aac <__cxa_atexit@plt+0x838530> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ mov r3, #12 │ │ │ │ @@ -2154824,15 +2154824,15 @@ │ │ │ │ cmneq sl, #224, 10 @ 0x38000000 │ │ │ │ orrseq r1, r2, #188, 10 @ 0x2f000000 │ │ │ │ orrseq r1, r2, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r8 │ │ │ │ and r6, r2, #3 │ │ │ │ cmp r6, #1 │ │ │ │ bne 844b50 <__cxa_atexit@plt+0x8385d4> │ │ │ │ @@ -2154901,15 +2154901,15 @@ │ │ │ │ str r2, [r1, #4]! │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r1, #8] │ │ │ │ ldr r3, [pc, #84] @ 844c28 <__cxa_atexit@plt+0x8386ac> │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ + b 92980c <__cxa_atexit@plt+0x91d290> │ │ │ │ ldr r7, [pc, #48] @ 844c18 <__cxa_atexit@plt+0x83869c> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ @@ -2154975,15 +2154975,15 @@ │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r0, [r5, #12]! │ │ │ │ str r2, [r3, #8] │ │ │ │ ldr r2, [pc, #32] @ 844d1c <__cxa_atexit@plt+0x8387a0> │ │ │ │ mov r9, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ - b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ + b 92980c <__cxa_atexit@plt+0x91d290> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffff7f8 │ │ │ │ andeq r0, r0, r4, ror r3 │ │ │ │ orrseq r1, r2, #156, 4 @ 0xc0000009 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ @@ -2155115,15 +2155115,15 @@ │ │ │ │ cmneq sl, #84, 2 │ │ │ │ orrseq r1, r2, #216 @ 0xd8 │ │ │ │ orrseq r1, r2, #44, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ cmneq sl, #48, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ sub r3, r3, #100 @ 0x64 │ │ │ │ @@ -2155182,20 +2155182,20 @@ │ │ │ │ cmneq sl, #76 @ 0x4c │ │ │ │ orrseq r0, r2, #208, 30 @ 0x340 │ │ │ │ orrseq r1, r2, #36 @ 0x24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ cmneq sl, #32 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -2155210,40 +2155210,40 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr r5, [pc, #44] @ 8450d4 <__cxa_atexit@plt+0x838b58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ + b 92980c <__cxa_atexit@plt+0x91d290> │ │ │ │ ldr r3, [pc, #28] @ 8450d8 <__cxa_atexit@plt+0x838b5c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffff348 │ │ │ │ orrseq r0, r2, #244, 28 @ 0xf40 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ cmneq sl, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2155270,52 +2155270,52 @@ │ │ │ │ sub sl, r6, #11 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r1, [r3, #16] │ │ │ │ b 92939c <__cxa_atexit@plt+0x91ce20> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r3 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ orrseq r0, r2, #76, 28 @ 0x4c0 │ │ │ │ orrseq r2, r2, #232, 10 @ 0x3a000000 │ │ │ │ orrseq r0, r2, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ cmneq sl, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 845220 <__cxa_atexit@plt+0x838ca4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929844 <__cxa_atexit@plt+0x91d2c8> │ │ │ │ + b 929814 <__cxa_atexit@plt+0x91d298> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ + b 92981c <__cxa_atexit@plt+0x91d2a0> │ │ │ │ cmneq sl, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 845280 <__cxa_atexit@plt+0x838d04> │ │ │ │ @@ -2155430,15 +2155430,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 845430 <__cxa_atexit@plt+0x838eb4> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #20] @ 845434 <__cxa_atexit@plt+0x838eb8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 929854 <__cxa_atexit@plt+0x91d2d8> │ │ │ │ + b 929824 <__cxa_atexit@plt+0x91d2a8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ orrseq r2, r2, #72, 10 @ 0x12000000 │ │ │ │ orrseq r2, r2, #60, 10 @ 0xf000000 │ │ │ │ cmneq sl, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2155451,23 +2155451,23 @@ │ │ │ │ ldr sl, [r7, r2] │ │ │ │ ldr r3, [pc, #20] @ 845478 <__cxa_atexit@plt+0x838efc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [pc, #8] @ 84547c <__cxa_atexit@plt+0x838f00> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 929854 <__cxa_atexit@plt+0x91d2d8> │ │ │ │ + b 929824 <__cxa_atexit@plt+0x91d2a8> │ │ │ │ orrseq r2, r2, #244, 8 @ 0xf4000000 │ │ │ │ orrseq r2, r2, #232, 8 @ 0xe8000000 │ │ │ │ cmneq sl, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 92985c <__cxa_atexit@plt+0x91d2e0> │ │ │ │ + b 92982c <__cxa_atexit@plt+0x91d2b0> │ │ │ │ cmneq sl, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8454e0 <__cxa_atexit@plt+0x838f64> │ │ │ │ @@ -2155838,15 +2155838,15 @@ │ │ │ │ str r2, [r3, #12] │ │ │ │ beq 845aa0 <__cxa_atexit@plt+0x839524> │ │ │ │ ldr r3, [pc, #232] @ 845b5c <__cxa_atexit@plt+0x8395e0> │ │ │ │ str r8, [r5] │ │ │ │ mov r8, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ + b 929834 <__cxa_atexit@plt+0x91d2b8> │ │ │ │ ldr r7, [pc, #196] @ 845b50 <__cxa_atexit@plt+0x8395d4> │ │ │ │ ldr r0, [pc, #196] @ 845b54 <__cxa_atexit@plt+0x8395d8> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ @@ -2156058,15 +2156058,15 @@ │ │ │ │ ldr sl, [r8, #7] │ │ │ │ add r2, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, #0 │ │ │ │ - b 9297e4 <__cxa_atexit@plt+0x91d268> │ │ │ │ + b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 845e1c <__cxa_atexit@plt+0x8398a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @@ -2156083,15 +2156083,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [pc, #20] @ 845e5c <__cxa_atexit@plt+0x8398e0> │ │ │ │ mov r8, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9297e4 <__cxa_atexit@plt+0x91d268> │ │ │ │ + b 9297b4 <__cxa_atexit@plt+0x91d238> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orrseq r0, r2, #200 @ 0xc8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 845e84 <__cxa_atexit@plt+0x839908> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ @@ -2156149,15 +2156149,15 @@ │ │ │ │ ldr r5, [pc, #56] @ 845f80 <__cxa_atexit@plt+0x839a04> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 845f84 <__cxa_atexit@plt+0x839a08> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 929774 <__cxa_atexit@plt+0x91d1f8> │ │ │ │ + b 929744 <__cxa_atexit@plt+0x91d1c8> │ │ │ │ ldr r7, [pc, #32] @ 845f88 <__cxa_atexit@plt+0x839a0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orrseq pc, r1, #228, 30 @ 0x390 │ │ │ │ @@ -2156224,15 +2156224,15 @@ │ │ │ │ ldr r5, [pc, #56] @ 8460ac <__cxa_atexit@plt+0x839b30> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ ldr r5, [pc, #48] @ 8460b0 <__cxa_atexit@plt+0x839b34> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92976c <__cxa_atexit@plt+0x91d1f0> │ │ │ │ + b 92973c <__cxa_atexit@plt+0x91d1c0> │ │ │ │ ldr r7, [pc, #32] @ 8460b4 <__cxa_atexit@plt+0x839b38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ orrseq pc, r1, #184, 28 @ 0xb80 │ │ │ │ @@ -2158198,123 +2158198,123 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq pc, r1, #16, 20 @ 0x10000 │ │ │ │ cmneq sl, #108, 8 @ 0x6c000000 │ │ │ │ - movteq r0, #29719 @ 0x7417 │ │ │ │ + movteq r0, #29783 @ 0x7457 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29734 @ 0x7426 │ │ │ │ + movteq r0, #29798 @ 0x7466 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29752 @ 0x7438 │ │ │ │ + movteq r0, #29816 @ 0x7478 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29772 @ 0x744c │ │ │ │ + movteq r0, #29836 @ 0x748c │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29790 @ 0x745e │ │ │ │ + movteq r0, #29854 @ 0x749e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29811 @ 0x7473 │ │ │ │ + movteq r0, #29875 @ 0x74b3 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29826 @ 0x7482 │ │ │ │ + movteq r0, #29890 @ 0x74c2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29844 @ 0x7494 │ │ │ │ + movteq r0, #29908 @ 0x74d4 │ │ │ │ andeq r0, r1, r2 │ │ │ │ andeq r0, r2, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29864 @ 0x74a8 │ │ │ │ + movteq r0, #29928 @ 0x74e8 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r3, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29878 @ 0x74b6 │ │ │ │ + movteq r0, #29942 @ 0x74f6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29893 @ 0x74c5 │ │ │ │ + movteq r0, #29957 @ 0x7505 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r5, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29908 @ 0x74d4 │ │ │ │ + movteq r0, #29972 @ 0x7514 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r6, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29924 @ 0x74e4 │ │ │ │ + movteq r0, #29988 @ 0x7524 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r7, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29939 @ 0x74f3 │ │ │ │ + movteq r0, #30003 @ 0x7533 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29952 @ 0x7500 │ │ │ │ + movteq r0, #30016 @ 0x7540 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29965 @ 0x750d │ │ │ │ + movteq r0, #30029 @ 0x754d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29979 @ 0x751b │ │ │ │ + movteq r0, #30043 @ 0x755b │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #29993 @ 0x7529 │ │ │ │ + movteq r0, #30057 @ 0x7569 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r4, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r0, #30007 @ 0x7537 │ │ │ │ + movteq r0, #30071 @ 0x7577 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r5, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -2159732,15 +2159732,15 @@ │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ cmneq sl, #240, 28 @ 0xf00 │ │ │ │ orrseq ip, r1, #0, 16 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - movteq lr, #28643 @ 0x6fe3 │ │ │ │ + movteq pc, #24611 @ 0x6023 @ │ │ │ │ cmneq sl, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 8497b4 <__cxa_atexit@plt+0x83d238> │ │ │ │ @@ -2159766,15 +2159766,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ orrseq ip, r1, #84, 14 @ 0x1500000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - movteq lr, #28447 @ 0x6f1f │ │ │ │ + movteq lr, #28511 @ 0x6f5f │ │ │ │ cmneq sl, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ bhi 849858 <__cxa_atexit@plt+0x83d2dc> │ │ │ │ mov r0, r4 │ │ │ │ @@ -2159827,15 +2159827,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #28183 @ 0x6e17 │ │ │ │ + movteq lr, #28247 @ 0x6e57 │ │ │ │ cmneq sl, #128, 26 @ 0x2000 │ │ │ │ orrseq ip, r1, #100, 12 @ 0x6400000 │ │ │ │ cmneq sl, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -2159889,15 +2159889,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #27935 @ 0x6d1f │ │ │ │ + movteq lr, #27999 @ 0x6d5f │ │ │ │ cmneq sl, #212, 24 @ 0xd400 │ │ │ │ orrseq ip, r1, #108, 10 @ 0x1b000000 │ │ │ │ cmneq sl, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -2159951,15 +2159951,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #27687 @ 0x6c27 │ │ │ │ + movteq lr, #27751 @ 0x6c67 │ │ │ │ cmneq sl, #40, 24 @ 0x2800 │ │ │ │ orrseq ip, r1, #116, 8 @ 0x74000000 │ │ │ │ cmneq sl, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -2160013,15 +2160013,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #27439 @ 0x6b2f │ │ │ │ + movteq lr, #27503 @ 0x6b6f │ │ │ │ cmneq sl, #80, 22 @ 0x14000 │ │ │ │ orrseq ip, r1, #124, 6 @ 0xf0000001 │ │ │ │ cmneq sl, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -2160075,15 +2160075,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #27191 @ 0x6a37 │ │ │ │ + movteq lr, #27255 @ 0x6a77 │ │ │ │ cmneq sl, #156, 20 @ 0x9c000 │ │ │ │ orrseq ip, r1, #132, 4 @ 0x40000008 │ │ │ │ cmneq sl, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -2160137,15 +2160137,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #26943 @ 0x693f │ │ │ │ + movteq lr, #27007 @ 0x697f │ │ │ │ cmneq sl, #232, 18 @ 0x3a0000 │ │ │ │ orrseq ip, r1, #140, 2 @ 0x23 │ │ │ │ cmneq sl, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -2160199,15 +2160199,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #26695 @ 0x6847 │ │ │ │ + movteq lr, #26759 @ 0x6887 │ │ │ │ cmneq sl, #52, 18 @ 0xd0000 │ │ │ │ orrseq ip, r1, #148 @ 0x94 │ │ │ │ cmneq sl, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -2160261,15 +2160261,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #26447 @ 0x674f │ │ │ │ + movteq lr, #26511 @ 0x678f │ │ │ │ cmneq sl, #128, 16 @ 0x800000 │ │ │ │ orrseq fp, r1, #156, 30 @ 0x270 │ │ │ │ cmneq sl, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -2160323,15 +2160323,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #26199 @ 0x6657 │ │ │ │ + movteq lr, #26263 @ 0x6697 │ │ │ │ cmneq sl, #204, 14 @ 0x3300000 │ │ │ │ orrseq fp, r1, #164, 28 @ 0xa40 │ │ │ │ cmneq sl, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ @@ -2160385,22 +2160385,22 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #25951 @ 0x655f │ │ │ │ + movteq lr, #26015 @ 0x659f │ │ │ │ cmneq sl, #24, 14 @ 0x600000 │ │ │ │ orrseq fp, r1, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - b 92968c <__cxa_atexit@plt+0x91d110> │ │ │ │ + b 92965c <__cxa_atexit@plt+0x91d0e0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 84a248 <__cxa_atexit@plt+0x83dccc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ @@ -2160427,15 +2160427,15 @@ │ │ │ │ str r0, [r5, #-4] │ │ │ │ beq 84a238 <__cxa_atexit@plt+0x83dcbc> │ │ │ │ ldr r7, [pc, #92] @ 84a284 <__cxa_atexit@plt+0x83dd08> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @@ -2160476,15 +2160476,15 @@ │ │ │ │ str r1, [r5, #-4] │ │ │ │ beq 84a2fc <__cxa_atexit@plt+0x83dd80> │ │ │ │ ldr r7, [pc, #72] @ 84a334 <__cxa_atexit@plt+0x83ddb8> │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r3 │ │ │ │ b 84a31c <__cxa_atexit@plt+0x83dda0> │ │ │ │ mov r7, #8 │ │ │ │ @@ -2160500,15 +2160500,15 @@ │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 84a35c <__cxa_atexit@plt+0x83dde0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 84a394 <__cxa_atexit@plt+0x83de18> │ │ │ │ str r7, [r5] │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2160671,15 +2160671,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 84a64c <__cxa_atexit@plt+0x83e0d0> │ │ │ │ ldr r2, [pc, #92] @ 84a650 <__cxa_atexit@plt+0x83e0d4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #56] @ 84a658 <__cxa_atexit@plt+0x83e0dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -2160715,15 +2160715,15 @@ │ │ │ │ ldr r3, [pc, #56] @ 84a6d8 <__cxa_atexit@plt+0x83e15c> │ │ │ │ ldr r2, [pc, #56] @ 84a6dc <__cxa_atexit@plt+0x83e160> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r7, [pc, #32] @ 84a6e0 <__cxa_atexit@plt+0x83e164> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -2160737,15 +2160737,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 84a710 <__cxa_atexit@plt+0x83e194> │ │ │ │ ldr r2, [pc, #24] @ 84a714 <__cxa_atexit@plt+0x83e198> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ cmneq sl, #160, 2 @ 0x28 │ │ │ │ cmneq sl, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #36] @ 84a750 <__cxa_atexit@plt+0x83e1d4> │ │ │ │ str r7, [r5] │ │ │ │ @@ -2160795,15 +2160795,15 @@ │ │ │ │ ldr r3, [pc, #76] @ 84a82c <__cxa_atexit@plt+0x83e2b0> │ │ │ │ ldr r2, [pc, #76] @ 84a830 <__cxa_atexit@plt+0x83e2b4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #32] @ 84a838 <__cxa_atexit@plt+0x83e2bc> │ │ │ │ @@ -2160872,15 +2160872,15 @@ │ │ │ │ ldr r3, [pc, #92] @ 84a970 <__cxa_atexit@plt+0x83e3f4> │ │ │ │ ldr r2, [pc, #92] @ 84a974 <__cxa_atexit@plt+0x83e3f8> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #68] @ 84a988 <__cxa_atexit@plt+0x83e40c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -2160939,15 +2160939,15 @@ │ │ │ │ str r0, [r5, #4] │ │ │ │ str r3, [r5, #-4] │ │ │ │ beq 84aa38 <__cxa_atexit@plt+0x83e4bc> │ │ │ │ ldr r7, [pc, #112] @ 84aa9c <__cxa_atexit@plt+0x83e520> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b 929654 <__cxa_atexit@plt+0x91d0d8> │ │ │ │ + b 929644 <__cxa_atexit@plt+0x91d0c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @@ -2160995,15 +2160995,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #32] @ 84ab2c <__cxa_atexit@plt+0x83e5b0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92986c <__cxa_atexit@plt+0x91d2f0> │ │ │ │ + b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq sl, #32, 28 @ 0x200 │ │ │ │ orrseq fp, r1, #16, 8 @ 0x10000000 │ │ │ │ orrseq ip, r1, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -2161053,15 +2161053,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #32] @ 84ac14 <__cxa_atexit@plt+0x83e698> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92986c <__cxa_atexit@plt+0x91d2f0> │ │ │ │ + b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq sl, #36, 26 @ 0x900 │ │ │ │ orrseq fp, r1, #40, 6 @ 0xa0000000 │ │ │ │ orrseq ip, r1, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -2161111,15 +2161111,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #32] @ 84acfc <__cxa_atexit@plt+0x83e780> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92986c <__cxa_atexit@plt+0x91d2f0> │ │ │ │ + b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq sl, #40, 24 @ 0x2800 │ │ │ │ orrseq fp, r1, #64, 4 │ │ │ │ orrseq ip, r1, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -2161169,15 +2161169,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #32] @ 84ade4 <__cxa_atexit@plt+0x83e868> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92986c <__cxa_atexit@plt+0x91d2f0> │ │ │ │ + b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq sl, #44, 22 @ 0xb000 │ │ │ │ orrseq fp, r1, #88, 2 │ │ │ │ orrseq ip, r1, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -2161227,15 +2161227,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #32] @ 84aecc <__cxa_atexit@plt+0x83e950> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92986c <__cxa_atexit@plt+0x91d2f0> │ │ │ │ + b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq sl, #48, 20 @ 0x30000 │ │ │ │ orrseq fp, r1, #112 @ 0x70 │ │ │ │ orrseq ip, r1, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -2161285,15 +2161285,15 @@ │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r5, [pc, #32] @ 84afb4 <__cxa_atexit@plt+0x83ea38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 92986c <__cxa_atexit@plt+0x91d2f0> │ │ │ │ + b 92983c <__cxa_atexit@plt+0x91d2c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ cmneq sl, #52, 18 @ 0xd0000 │ │ │ │ orrseq sl, r1, #136, 30 @ 0x220 │ │ │ │ orrseq ip, r1, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ @@ -2161756,15 +2161756,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq ip, r1, #200, 4 @ 0x8000000c │ │ │ │ cmneq sl, #104, 6 @ 0xa0000001 │ │ │ │ - movteq sp, #24631 @ 0x6037 │ │ │ │ + movteq sp, #24695 @ 0x6077 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ cmneq sl, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2161992,15 +2161992,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - movteq ip, #27987 @ 0x6d53 │ │ │ │ + movteq ip, #28051 @ 0x6d93 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 84bb00 <__cxa_atexit@plt+0x83f584> │ │ │ │ @@ -2162054,15 +2162054,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ orrseq sl, r1, #180, 6 @ 0xd0000002 │ │ │ │ - movteq ip, #27751 @ 0x6c67 │ │ │ │ + movteq ip, #27815 @ 0x6ca7 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2162369,15 +2162369,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 84c090 <__cxa_atexit@plt+0x83fb14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ - movteq ip, #26483 @ 0x6773 │ │ │ │ + movteq ip, #26547 @ 0x67b3 │ │ │ │ cmneq sl, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -2164020,15 +2164020,15 @@ │ │ │ │ ldr r7, [pc, #28] @ 84da60 <__cxa_atexit@plt+0x8414e4> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #27974 @ 0x6d46 │ │ │ │ + movteq sl, #28038 @ 0x6d86 │ │ │ │ orrseq r8, r1, #156, 10 @ 0x27000000 │ │ │ │ orrseq r8, r1, #84, 10 @ 0x15000000 │ │ │ │ cmneq sl, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ @@ -2164196,15 +2164196,15 @@ │ │ │ │ str r3, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r9, r2, #7 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 929874 <__cxa_atexit@plt+0x91d2f8> │ │ │ │ + b 929844 <__cxa_atexit@plt+0x91d2c8> │ │ │ │ ldr r1, [pc, #144] @ 84ddb4 <__cxa_atexit@plt+0x841838> │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, #95 @ 0x5f │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ cmp r2, r0 │ │ │ │ @@ -2164235,15 +2164235,15 @@ │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ b 92914c <__cxa_atexit@plt+0x91cbd0> │ │ │ │ - movteq sl, #27194 @ 0x6a3a │ │ │ │ + movteq sl, #27258 @ 0x6a7a │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ orrseq r8, r1, #64, 4 │ │ │ │ orrseq r8, r1, #16, 8 @ 0x10000000 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ cmneq sl, #72, 2 │ │ │ │ @@ -2164268,15 +2164268,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r9, r3, #7 │ │ │ │ add r8, lr, #1 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b 929874 <__cxa_atexit@plt+0x91d2f8> │ │ │ │ + b 929844 <__cxa_atexit@plt+0x91d2c8> │ │ │ │ ldr r7, [pc, #44] @ 84de70 <__cxa_atexit@plt+0x8418f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #20] @ 84de6c <__cxa_atexit@plt+0x8418f0> │ │ │ │ mov r2, #12 │ │ │ │ @@ -2164308,15 +2164308,15 @@ │ │ │ │ str r8, [r3, #4] │ │ │ │ sub r9, r6, #7 │ │ │ │ add r8, lr, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b 929874 <__cxa_atexit@plt+0x91d2f8> │ │ │ │ + b 929844 <__cxa_atexit@plt+0x91d2c8> │ │ │ │ ldr r3, [pc, #28] @ 84df00 <__cxa_atexit@plt+0x841984> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 92914c <__cxa_atexit@plt+0x91cbd0> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @@ -2165369,17 +2165369,17 @@ │ │ │ │ mov r9, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r7, [pc, #24] @ 84ef78 <__cxa_atexit@plt+0x8429fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - movteq r9, #27286 @ 0x6a96 │ │ │ │ - movteq r9, #27236 @ 0x6a64 │ │ │ │ - movteq r9, #27217 @ 0x6a51 │ │ │ │ + movteq r9, #27350 @ 0x6ad6 │ │ │ │ + movteq r9, #27300 @ 0x6aa4 │ │ │ │ + movteq r9, #27281 @ 0x6a91 │ │ │ │ cmneq r9, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 84efac <__cxa_atexit@plt+0x842a30> │ │ │ │ @@ -2165393,17 +2165393,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r8, [pc, #8] @ 84efcc <__cxa_atexit@plt+0x842a50> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq r9, #27106 @ 0x69e2 │ │ │ │ - movteq r9, #27116 @ 0x69ec │ │ │ │ - movteq r9, #27125 @ 0x69f5 │ │ │ │ + movteq r9, #27170 @ 0x6a22 │ │ │ │ + movteq r9, #27180 @ 0x6a2c │ │ │ │ + movteq r9, #27189 @ 0x6a35 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 84f054 <__cxa_atexit@plt+0x842ad8> │ │ │ │ ldr r2, [pc, #108] @ 84f064 <__cxa_atexit@plt+0x842ae8> │ │ │ │ @@ -2165432,17 +2165432,17 @@ │ │ │ │ mov r8, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r7, [pc, #24] @ 84f074 <__cxa_atexit@plt+0x842af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - movteq r9, #27034 @ 0x699a │ │ │ │ - movteq r9, #26984 @ 0x6968 │ │ │ │ - movteq r9, #26965 @ 0x6955 │ │ │ │ + movteq r9, #27098 @ 0x69da │ │ │ │ + movteq r9, #27048 @ 0x69a8 │ │ │ │ + movteq r9, #27029 @ 0x6995 │ │ │ │ cmneq r9, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 84f0a8 <__cxa_atexit@plt+0x842b2c> │ │ │ │ @@ -2165456,17 +2165456,17 @@ │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r8, [pc, #8] @ 84f0c8 <__cxa_atexit@plt+0x842b4c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq r9, #26854 @ 0x68e6 │ │ │ │ - movteq r9, #26864 @ 0x68f0 │ │ │ │ - movteq r9, #26873 @ 0x68f9 │ │ │ │ + movteq r9, #26918 @ 0x6926 │ │ │ │ + movteq r9, #26928 @ 0x6930 │ │ │ │ + movteq r9, #26937 @ 0x6939 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 84f0f8 <__cxa_atexit@plt+0x842b7c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2165822,15 +2165822,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #25167 @ 0x624f │ │ │ │ + movteq r9, #25231 @ 0x628f │ │ │ │ cmneq r9, #56, 20 @ 0x38000 │ │ │ │ orrseq r6, r1, #184, 16 @ 0xb80000 │ │ │ │ cmneq r9, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ ldr sl, [pc, #12] @ 84f6ac <__cxa_atexit@plt+0x843130> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ @@ -2165868,15 +2165868,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 84f72c <__cxa_atexit@plt+0x8431b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ cmneq r9, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - movteq r9, #24975 @ 0x618f │ │ │ │ + movteq r9, #25039 @ 0x61cf │ │ │ │ cmneq r9, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 84f760 <__cxa_atexit@plt+0x8431e4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2165933,15 +2165933,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ cmneq r9, #168, 16 @ 0xa80000 │ │ │ │ cmneq r9, #212, 16 @ 0xd40000 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - movteq r9, #24767 @ 0x60bf │ │ │ │ + movteq r9, #24831 @ 0x60ff │ │ │ │ cmneq r9, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 84f898 <__cxa_atexit@plt+0x84331c> │ │ │ │ @@ -2165968,15 +2165968,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ cmneq r9, #12, 16 @ 0xc0000 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ - movteq r8, #28671 @ 0x6fff │ │ │ │ + movteq r9, #24639 @ 0x603f │ │ │ │ cmneq r9, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2166032,15 +2166032,15 @@ │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ cmneq r9, #32, 14 @ 0x800000 │ │ │ │ orrseq r8, r1, #108 @ 0x6c │ │ │ │ cmneq r9, #76, 14 @ 0x1300000 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffd34 │ │ │ │ - movteq r8, #28451 @ 0x6f23 │ │ │ │ + movteq r8, #28515 @ 0x6f63 │ │ │ │ cmneq r9, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r9, r6 │ │ │ │ cmp r8, #3 │ │ │ │ bcs 84fa04 <__cxa_atexit@plt+0x843488> │ │ │ │ @@ -2166077,15 +2166077,15 @@ │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ cmneq r9, #92, 12 @ 0x5c00000 │ │ │ │ orrseq r7, r1, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffc64 │ │ │ │ - movteq r8, #28239 @ 0x6e4f │ │ │ │ + movteq r8, #28303 @ 0x6e8f │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 84fb1c <__cxa_atexit@plt+0x8435a0> │ │ │ │ str r7, [r3, #-4] │ │ │ │ @@ -2167401,15 +2167401,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orrseq r5, r1, #140 @ 0x8c │ │ │ │ cmneq r9, #176, 2 @ 0x2c │ │ │ │ orrseq r6, r1, #244, 20 @ 0xf4000 │ │ │ │ @ instruction: 0xffffe87c │ │ │ │ @ instruction: 0xffffe7c8 │ │ │ │ - movteq r7, #27059 @ 0x69b3 │ │ │ │ + movteq r7, #27123 @ 0x69f3 │ │ │ │ cmneq r9, #140, 2 @ 0x23 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2167459,15 +2167459,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r1, #164, 30 @ 0x290 │ │ │ │ cmneq r9, #200 @ 0xc8 │ │ │ │ orrseq r6, r1, #12, 20 @ 0xc000 │ │ │ │ @ instruction: 0xffffe794 │ │ │ │ @ instruction: 0xffffe6e0 │ │ │ │ - movteq r7, #26827 @ 0x68cb │ │ │ │ + movteq r7, #26891 @ 0x690b │ │ │ │ cmneq r9, #160 @ 0xa0 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -2167639,15 +2167639,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r1, #212, 24 @ 0xd400 │ │ │ │ cmneq r9, #248, 26 @ 0x3e00 │ │ │ │ orrseq r6, r1, #60, 14 @ 0xf00000 │ │ │ │ @ instruction: 0xffffe4c4 │ │ │ │ @ instruction: 0xffffe410 │ │ │ │ - movteq r7, #26107 @ 0x65fb │ │ │ │ + movteq r7, #26171 @ 0x663b │ │ │ │ cmneq r9, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2167697,15 +2167697,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r1, #236, 22 @ 0x3b000 │ │ │ │ cmneq r9, #16, 26 @ 0x400 │ │ │ │ orrseq r6, r1, #84, 12 @ 0x5400000 │ │ │ │ @ instruction: 0xffffe3dc │ │ │ │ @ instruction: 0xffffe328 │ │ │ │ - movteq r7, #25875 @ 0x6513 │ │ │ │ + movteq r7, #25939 @ 0x6553 │ │ │ │ cmneq r9, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ @@ -2167878,15 +2167878,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r1, #24, 18 @ 0x60000 │ │ │ │ cmneq r9, #60, 20 @ 0x3c000 │ │ │ │ orrseq r6, r1, #128, 6 │ │ │ │ @ instruction: 0xffffe108 │ │ │ │ @ instruction: 0xffffe054 │ │ │ │ - movteq r7, #25151 @ 0x623f │ │ │ │ + movteq r7, #25215 @ 0x627f │ │ │ │ cmneq r9, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2167936,15 +2167936,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r1, #48, 16 @ 0x300000 │ │ │ │ cmneq r9, #84, 18 @ 0x150000 │ │ │ │ orrseq r6, r1, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0xffffe020 │ │ │ │ @ instruction: 0xffffdf6c │ │ │ │ - movteq r7, #24919 @ 0x6157 │ │ │ │ + movteq r7, #24983 @ 0x6197 │ │ │ │ cmneq r9, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r3, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 851854 <__cxa_atexit@plt+0x8452d8> │ │ │ │ @@ -2168062,15 +2168062,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r1, #56, 12 @ 0x3800000 │ │ │ │ cmneq r9, #92, 14 @ 0x1700000 │ │ │ │ orrseq r6, r1, #160 @ 0xa0 │ │ │ │ @ instruction: 0xffffde28 │ │ │ │ @ instruction: 0xffffdd74 │ │ │ │ - movteq r6, #28511 @ 0x6f5f │ │ │ │ + movteq r6, #28575 @ 0x6f9f │ │ │ │ cmneq r9, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2168120,15 +2168120,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r1, #80, 10 @ 0x14000000 │ │ │ │ cmneq r9, #116, 12 @ 0x7400000 │ │ │ │ orrseq r5, r1, #184, 30 @ 0x2e0 │ │ │ │ @ instruction: 0xffffdd40 │ │ │ │ @ instruction: 0xffffdc8c │ │ │ │ - movteq r6, #28279 @ 0x6e77 │ │ │ │ + movteq r6, #28343 @ 0x6eb7 │ │ │ │ cmneq r9, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2168430,15 +2168430,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ orrseq r4, r1, #120 @ 0x78 │ │ │ │ cmneq r9, #156, 2 @ 0x27 │ │ │ │ orrseq r5, r1, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xffffd868 │ │ │ │ @ instruction: 0xffffd7b4 │ │ │ │ - movteq r6, #27039 @ 0x699f │ │ │ │ + movteq r6, #27103 @ 0x69df │ │ │ │ cmneq r9, #116, 2 │ │ │ │ andeq r0, r2, ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ @@ -2168632,15 +2168632,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #12] @ 85226c <__cxa_atexit@plt+0x845cf0> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 92987c <__cxa_atexit@plt+0x91d300> │ │ │ │ + b 92984c <__cxa_atexit@plt+0x91d2d0> │ │ │ │ cmneq r9, #88 @ 0x58 │ │ │ │ cmneq r9, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 8522c8 <__cxa_atexit@plt+0x845d4c> │ │ │ │ @@ -2168818,27 +2168818,27 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 85254c <__cxa_atexit@plt+0x845fd0> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9294dc <__cxa_atexit@plt+0x91cf60> │ │ │ │ cmneq r9, #212, 26 @ 0x3500 │ │ │ │ - movteq r6, #25687 @ 0x6457 │ │ │ │ + movteq r6, #25751 @ 0x6497 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r6, #25701 @ 0x6465 │ │ │ │ + movteq r6, #25765 @ 0x64a5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq r6, #25716 @ 0x6474 │ │ │ │ + movteq r6, #25780 @ 0x64b4 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2169289,15 +2169289,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ orrseq r4, r1, #224, 20 @ 0xe0000 │ │ │ │ cmneq r9, #176, 14 @ 0x2c00000 │ │ │ │ - movteq r5, #28078 @ 0x6dae │ │ │ │ + movteq r5, #28142 @ 0x6dee │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2174415,15 +2174415,15 @@ │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [pc, #4] @ 857cc4 <__cxa_atexit@plt+0x84b748> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq r0, #28388 @ 0x6ee4 │ │ │ │ + movteq r0, #28452 @ 0x6f24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 857d18 <__cxa_atexit@plt+0x84b79c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ @@ -2174469,15 +2174469,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - movteq r0, #28198 @ 0x6e26 │ │ │ │ + movteq r0, #28262 @ 0x6e66 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ bcc 857de8 <__cxa_atexit@plt+0x84b86c> │ │ │ │ @@ -2174527,15 +2174527,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orrseq lr, r0, #208 @ 0xd0 │ │ │ │ - movteq r0, #27978 @ 0x6d4a │ │ │ │ + movteq r0, #28042 @ 0x6d8a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2174812,15 +2174812,15 @@ │ │ │ │ mov r7, r9 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ cmneq r9, #0, 8 │ │ │ │ cmneq r9, #236, 6 @ 0xb0000003 │ │ │ │ cmneq r9, #232, 6 @ 0xa0000003 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - movteq r0, #26918 @ 0x6926 │ │ │ │ + movteq r0, #26982 @ 0x6966 │ │ │ │ cmneq r9, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ bne 858354 <__cxa_atexit@plt+0x84bdd8> │ │ │ │ @@ -2174848,15 +2174848,15 @@ │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ cmneq r9, #60, 6 @ 0xf0000000 │ │ │ │ cmneq r9, #52, 6 @ 0xd0000000 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - movteq r0, #26714 @ 0x685a │ │ │ │ + movteq r0, #26778 @ 0x689a │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -2175200,15 +2175200,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #25232 @ 0x6290 │ │ │ │ + movteq r0, #25296 @ 0x62d0 │ │ │ │ orrseq sp, r0, #48, 12 @ 0x3000000 │ │ │ │ cmneq r9, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ @@ -2178168,15 +2178168,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ orrseq sl, r0, #236, 14 @ 0x3b00000 │ │ │ │ - movteq sp, #21556 @ 0x5434 │ │ │ │ + movteq sp, #21620 @ 0x5474 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2178248,15 +2178248,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orrseq sl, r0, #172, 12 @ 0xac00000 │ │ │ │ - movteq sp, #21236 @ 0x52f4 │ │ │ │ + movteq sp, #21300 @ 0x5334 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 85b908 <__cxa_atexit@plt+0x84f38c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ @@ -2187745,27 +2187745,27 @@ │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ orrseq r2, r0, #24, 22 @ 0x6000 │ │ │ │ - movteq r3, #24351 @ 0x5f1f │ │ │ │ + movteq r3, #24415 @ 0x5f5f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r3, #24366 @ 0x5f2e │ │ │ │ + movteq r3, #24430 @ 0x5f6e │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r3, #24385 @ 0x5f41 │ │ │ │ + movteq r3, #24449 @ 0x5f81 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2194250,15 +2194250,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sp, #19373 @ 0x4bad │ │ │ │ + movteq sp, #19437 @ 0x4bed │ │ │ │ orreq sl, pc, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2194727,22 +2194727,22 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - movteq sp, #17463 @ 0x4437 │ │ │ │ + movteq sp, #17527 @ 0x4477 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 86ba40 <__cxa_atexit@plt+0x85f4c4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq sp, #17411 @ 0x4403 │ │ │ │ + movteq sp, #17475 @ 0x4443 │ │ │ │ cmneq r8, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov ip, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 86bc04 <__cxa_atexit@plt+0x85f688> │ │ │ │ @@ -2194923,15 +2194923,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ orreq sl, pc, #40, 4 @ 0x80000002 │ │ │ │ - movteq sp, #16699 @ 0x413b │ │ │ │ + movteq sp, #16763 @ 0x417b │ │ │ │ cmneq r8, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 86bdac <__cxa_atexit@plt+0x85f830> │ │ │ │ @@ -2194995,22 +2194995,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - movteq ip, #20477 @ 0x4ffd │ │ │ │ + movteq sp, #16445 @ 0x403d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 86be70 <__cxa_atexit@plt+0x85f8f4> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq ip, #20426 @ 0x4fca │ │ │ │ + movteq sp, #16394 @ 0x400a │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86bf58 <__cxa_atexit@plt+0x85f9dc> │ │ │ │ @@ -2195403,15 +2195403,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ orreq r9, pc, #168, 20 @ 0xa8000 │ │ │ │ - movteq ip, #18870 @ 0x49b6 │ │ │ │ + movteq ip, #18934 @ 0x49f6 │ │ │ │ cmneq r8, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 86c52c <__cxa_atexit@plt+0x85ffb0> │ │ │ │ @@ -2195520,15 +2195520,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ orreq r9, pc, #220, 16 @ 0xdc0000 │ │ │ │ - movteq ip, #18406 @ 0x47e6 │ │ │ │ + movteq ip, #18470 @ 0x4826 │ │ │ │ cmneq r8, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 86c708 <__cxa_atexit@plt+0x86018c> │ │ │ │ @@ -2195595,22 +2195595,22 @@ │ │ │ │ str r3, [r9, #20] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - movteq ip, #18087 @ 0x46a7 │ │ │ │ + movteq ip, #18151 @ 0x46e7 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 86c7d0 <__cxa_atexit@plt+0x860254> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq ip, #18035 @ 0x4673 │ │ │ │ + movteq ip, #18099 @ 0x46b3 │ │ │ │ cmneq r8, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov ip, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 86c994 <__cxa_atexit@plt+0x860418> │ │ │ │ @@ -2195791,15 +2195791,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ orreq r9, pc, #152, 8 @ 0x98000000 │ │ │ │ - movteq ip, #17323 @ 0x43ab │ │ │ │ + movteq ip, #17387 @ 0x43eb │ │ │ │ cmneq r8, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 86cb3c <__cxa_atexit@plt+0x8605c0> │ │ │ │ @@ -2195863,22 +2195863,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - movteq ip, #17005 @ 0x426d │ │ │ │ + movteq ip, #17069 @ 0x42ad │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 86cc00 <__cxa_atexit@plt+0x860684> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq ip, #16954 @ 0x423a │ │ │ │ + movteq ip, #17018 @ 0x427a │ │ │ │ cmneq r8, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -2196390,15 +2196390,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ orreq r8, pc, #68, 22 @ 0x11000 │ │ │ │ - movteq fp, #19022 @ 0x4a4e │ │ │ │ + movteq fp, #19086 @ 0x4a8e │ │ │ │ cmneq r8, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 86d4b8 <__cxa_atexit@plt+0x860f3c> │ │ │ │ @@ -2196483,15 +2196483,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ orreq r8, pc, #208, 18 @ 0x340000 │ │ │ │ - movteq fp, #18807 @ 0x4977 │ │ │ │ + movteq fp, #18871 @ 0x49b7 │ │ │ │ cmneq r8, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 86d60c <__cxa_atexit@plt+0x861090> │ │ │ │ @@ -2196567,15 +2196567,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ orreq r8, pc, #128, 16 @ 0x800000 │ │ │ │ - movteq fp, #18314 @ 0x478a │ │ │ │ + movteq fp, #18378 @ 0x47ca │ │ │ │ cmneq r8, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 86d760 <__cxa_atexit@plt+0x8611e4> │ │ │ │ @@ -2196620,15 +2196620,15 @@ │ │ │ │ b 86d178 <__cxa_atexit@plt+0x860bfc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 86d7b8 <__cxa_atexit@plt+0x86123c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq fp, #18059 @ 0x468b │ │ │ │ + movteq fp, #18123 @ 0x46cb │ │ │ │ cmneq r8, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov ip, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 86d97c <__cxa_atexit@plt+0x861400> │ │ │ │ @@ -2196809,15 +2196809,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ orreq r8, pc, #176, 8 @ 0xb0000000 │ │ │ │ - movteq fp, #17347 @ 0x43c3 │ │ │ │ + movteq fp, #17411 @ 0x4403 │ │ │ │ cmneq r8, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 86db24 <__cxa_atexit@plt+0x8615a8> │ │ │ │ @@ -2196881,22 +2196881,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - movteq fp, #17029 @ 0x4285 │ │ │ │ + movteq fp, #17093 @ 0x42c5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 86dbe8 <__cxa_atexit@plt+0x86166c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq fp, #16978 @ 0x4252 │ │ │ │ + movteq fp, #17042 @ 0x4292 │ │ │ │ cmneq r8, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86dc18 <__cxa_atexit@plt+0x86169c> │ │ │ │ @@ -2197488,15 +2197488,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ orreq r7, pc, #28, 20 @ 0x1c000 │ │ │ │ - movteq sl, #18726 @ 0x4926 │ │ │ │ + movteq sl, #18790 @ 0x4966 │ │ │ │ cmneq r8, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 86e5a8 <__cxa_atexit@plt+0x86202c> │ │ │ │ @@ -2197660,15 +2197660,15 @@ │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ orreq r7, pc, #100, 14 @ 0x1900000 │ │ │ │ - movteq sl, #18193 @ 0x4711 │ │ │ │ + movteq sl, #18257 @ 0x4751 │ │ │ │ cmneq r8, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, sl │ │ │ │ bhi 86e870 <__cxa_atexit@plt+0x8622f4> │ │ │ │ @@ -2197722,15 +2197722,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq sl, #17762 @ 0x4562 │ │ │ │ + movteq sl, #17826 @ 0x45a2 │ │ │ │ orreq r7, pc, #48, 12 @ 0x3000000 │ │ │ │ cmneq r8, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r8, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r8 │ │ │ │ @@ -2197852,15 +2197852,15 @@ │ │ │ │ b 86e2a0 <__cxa_atexit@plt+0x861d24> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 86eaf8 <__cxa_atexit@plt+0x86257c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq sl, #17227 @ 0x434b │ │ │ │ + movteq sl, #17291 @ 0x438b │ │ │ │ cmneq r8, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov ip, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 86ecbc <__cxa_atexit@plt+0x862740> │ │ │ │ @@ -2198041,15 +2198041,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ orreq r7, pc, #112, 2 │ │ │ │ - movteq sl, #16515 @ 0x4083 │ │ │ │ + movteq sl, #16579 @ 0x40c3 │ │ │ │ cmneq r8, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r4, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 86ee64 <__cxa_atexit@plt+0x8628e8> │ │ │ │ @@ -2198113,22 +2198113,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - movteq r9, #20293 @ 0x4f45 │ │ │ │ + movteq r9, #20357 @ 0x4f85 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r8, [pc, #4] @ 86ef28 <__cxa_atexit@plt+0x8629ac> │ │ │ │ add r8, pc, r8 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ - movteq r9, #20242 @ 0x4f12 │ │ │ │ + movteq r9, #20306 @ 0x4f52 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86ef54 <__cxa_atexit@plt+0x8629d8> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ @@ -2198794,15 +2198794,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - movteq r9, #17602 @ 0x44c2 │ │ │ │ + movteq r9, #17666 @ 0x4502 │ │ │ │ orreq r6, pc, #144, 10 @ 0x24000000 │ │ │ │ msreq SPSR_sxc, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86f9fc <__cxa_atexit@plt+0x863480> │ │ │ │ @@ -2198920,15 +2198920,15 @@ │ │ │ │ str r1, [r9, #12] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - movteq r9, #17067 @ 0x42ab │ │ │ │ + movteq r9, #17131 @ 0x42eb │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 86fbe4 <__cxa_atexit@plt+0x863668> │ │ │ │ ldr r8, [pc, #36] @ 86fbec <__cxa_atexit@plt+0x863670> │ │ │ │ str r7, [r5, #-4] │ │ │ │ @@ -2198937,15 +2198937,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r9, #16998 @ 0x4266 │ │ │ │ + movteq r9, #17062 @ 0x42a6 │ │ │ │ orreq r6, pc, #52, 6 @ 0xd0000000 │ │ │ │ msreq SPSR_sxc, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -2199029,30 +2199029,30 @@ │ │ │ │ mov r7, r3 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - movteq r9, #16647 @ 0x4107 │ │ │ │ + movteq r9, #16711 @ 0x4147 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ orreq r6, pc, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 86f494 <__cxa_atexit@plt+0x862f18> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r8, [pc, #4] @ 86fd98 <__cxa_atexit@plt+0x86381c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 92949c <__cxa_atexit@plt+0x91cf20> │ │ │ │ - movteq r9, #16555 @ 0x40ab │ │ │ │ + movteq r9, #16619 @ 0x40eb │ │ │ │ msreq SPSR_sxc, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 86ff50 <__cxa_atexit@plt+0x8639d4> │ │ │ │ @@ -2199226,15 +2199226,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ orreq r5, pc, #220, 28 @ 0xdc0 │ │ │ │ - movteq r8, #19959 @ 0x4df7 │ │ │ │ + movteq r8, #20023 @ 0x4e37 │ │ │ │ msreq SPSR_sxc, #0, 2 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8700e4 <__cxa_atexit@plt+0x863b68> │ │ │ │ @@ -2199297,21 +2199297,21 @@ │ │ │ │ stmib r3, {r0, r2, sl} │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - movteq r8, #19665 @ 0x4cd1 │ │ │ │ + movteq r8, #19729 @ 0x4d11 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r8, [pc, #4] @ 8701a4 <__cxa_atexit@plt+0x863c28> │ │ │ │ add r8, pc, r8 │ │ │ │ b 92949c <__cxa_atexit@plt+0x91cf20> │ │ │ │ - movteq r8, #19606 @ 0x4c96 │ │ │ │ + movteq r8, #19670 @ 0x4cd6 │ │ │ │ cmneq r7, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2199391,15 +2199391,15 @@ │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - movteq r8, #19310 @ 0x4b6e │ │ │ │ + movteq r8, #19374 @ 0x4bae │ │ │ │ orreq r5, pc, #60, 24 @ 0x3c00 │ │ │ │ cmneq r7, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ @@ -2199502,15 +2199502,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ orreq r5, pc, #148, 20 @ 0x94000 │ │ │ │ - movteq r8, #18854 @ 0x49a6 │ │ │ │ + movteq r8, #18918 @ 0x49e6 │ │ │ │ cmneq r7, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 870514 <__cxa_atexit@plt+0x863f98> │ │ │ │ @@ -2199618,21 +2199618,21 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - movteq r8, #18375 @ 0x47c7 │ │ │ │ + movteq r8, #18439 @ 0x4807 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r8, [pc, #4] @ 8706a8 <__cxa_atexit@plt+0x86412c> │ │ │ │ add r8, pc, r8 │ │ │ │ b 92949c <__cxa_atexit@plt+0x91cf20> │ │ │ │ - movteq r8, #18331 @ 0x479b │ │ │ │ + movteq r8, #18395 @ 0x47db │ │ │ │ cmneq r7, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov sl, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ bhi 870860 <__cxa_atexit@plt+0x8642e4> │ │ │ │ @@ -2199806,15 +2199806,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ orreq r5, pc, #204, 10 @ 0x33000000 │ │ │ │ - movteq r8, #17639 @ 0x44e7 │ │ │ │ + movteq r8, #17703 @ 0x4527 │ │ │ │ cmneq r7, #240, 14 @ 0x3c00000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8709f4 <__cxa_atexit@plt+0x864478> │ │ │ │ @@ -2199877,21 +2199877,21 @@ │ │ │ │ stmib r3, {r0, r2, sl} │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - movteq r8, #17345 @ 0x43c1 │ │ │ │ + movteq r8, #17409 @ 0x4401 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r8, [pc, #4] @ 870ab4 <__cxa_atexit@plt+0x864538> │ │ │ │ add r8, pc, r8 │ │ │ │ b 92949c <__cxa_atexit@plt+0x91cf20> │ │ │ │ - movteq r8, #17286 @ 0x4386 │ │ │ │ + movteq r8, #17350 @ 0x43c6 │ │ │ │ cmneq r7, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2208168,15 +2208168,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ - movteq r0, #16879 @ 0x41ef │ │ │ │ + movteq r0, #16943 @ 0x422f │ │ │ │ cmneq r7, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2208232,15 +2208232,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ orreq sp, lr, #44, 4 @ 0xc0000002 │ │ │ │ - movteq r0, #16635 @ 0x40fb │ │ │ │ + movteq r0, #16699 @ 0x413b │ │ │ │ cmneq r7, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -2208649,15 +2208649,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 8793b0 <__cxa_atexit@plt+0x86ce34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - movteq pc, #14959 @ 0x3a6f @ │ │ │ │ + movteq pc, #15023 @ 0x3aaf @ │ │ │ │ cmneq r7, #112 @ 0x70 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [pc, #12] @ 8793d4 <__cxa_atexit@plt+0x86ce58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ @@ -2234501,33 +2234501,33 @@ │ │ │ │ ldr r7, [pc, #16] @ 892798 <__cxa_atexit@plt+0x88621c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ cmneq r5, #172, 8 @ 0xac000000 │ │ │ │ cmneq r5, #188, 8 @ 0xbc000000 │ │ │ │ - movteq r6, #10043 @ 0x273b │ │ │ │ + movteq r6, #10107 @ 0x277b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r6, #10075 @ 0x275b │ │ │ │ + movteq r6, #10139 @ 0x279b │ │ │ │ andeq r0, r4, r2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r6, #10102 @ 0x2776 │ │ │ │ + movteq r6, #10166 @ 0x27b6 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r1, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq r6, #10129 @ 0x2791 │ │ │ │ + movteq r6, #10193 @ 0x27d1 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2234706,15 +2234706,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r6, #10063 @ 0x274f │ │ │ │ + movteq r6, #10127 @ 0x278f │ │ │ │ orreq r3, sp, #104, 8 @ 0x68000000 │ │ │ │ cmneq r5, #148, 2 @ 0x25 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2239599,15 +2239599,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 92952c <__cxa_atexit@plt+0x91cfb0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r1, #10846 @ 0x2a5e │ │ │ │ + movteq r1, #10910 @ 0x2a9e │ │ │ │ orreq lr, ip, #244, 14 @ 0x3d00000 │ │ │ │ cmneq r5, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2240771,15 +2240771,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #4 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r0, #10253 @ 0x280d │ │ │ │ + movteq r0, #10317 @ 0x284d │ │ │ │ orreq sp, ip, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 8989dc <__cxa_atexit@plt+0x88c460> │ │ │ │ @@ -2240901,15 +2240901,15 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ orreq sp, ip, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 9530bc <__cxa_atexit@plt+0x946b40> │ │ │ │ + b 95308c <__cxa_atexit@plt+0x946b10> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 898bd8 <__cxa_atexit@plt+0x88c65c> │ │ │ │ ldr r2, [pc, #36] @ 898be0 <__cxa_atexit@plt+0x88c664> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ @@ -2244158,15 +2244158,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 89be94 <__cxa_atexit@plt+0x88f918> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 929884 <__cxa_atexit@plt+0x91d308> │ │ │ │ + b 929854 <__cxa_atexit@plt+0x91d2d8> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ orreq fp, ip, #136, 22 @ 0x22000 │ │ │ │ orreq sl, ip, #84, 2 │ │ │ │ orreq sl, ip, #60, 2 │ │ │ │ orreq fp, ip, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -2244177,15 +2244177,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 89bed0 <__cxa_atexit@plt+0x88f954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 929884 <__cxa_atexit@plt+0x91d308> │ │ │ │ + b 929854 <__cxa_atexit@plt+0x91d2d8> │ │ │ │ orreq sl, ip, #232 @ 0xe8 │ │ │ │ cmneq r5, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2244214,15 +2244214,15 @@ │ │ │ │ b 929204 <__cxa_atexit@plt+0x91cc88> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ ldr r7, [pc, #16] @ 89bf7c <__cxa_atexit@plt+0x88fa00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ cmneq r5, #84, 6 @ 0x50000001 │ │ │ │ @@ -2244241,15 +2244241,15 @@ │ │ │ │ ldr r3, [pc, #24] @ 89bfd0 <__cxa_atexit@plt+0x88fa54> │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 929204 <__cxa_atexit@plt+0x91cc88> │ │ │ │ add r5, r5, #4 │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ cmneq r5, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ bne 89c03c <__cxa_atexit@plt+0x88fac0> │ │ │ │ @@ -2244279,15 +2244279,15 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 89c078 <__cxa_atexit@plt+0x88fafc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 929884 <__cxa_atexit@plt+0x91d308> │ │ │ │ + b 929854 <__cxa_atexit@plt+0x91d2d8> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ orreq fp, ip, #164, 18 @ 0x290000 │ │ │ │ orreq r9, ip, #112, 30 @ 0x1c0 │ │ │ │ orreq r9, ip, #88, 30 @ 0x160 │ │ │ │ orreq fp, ip, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -2244298,15 +2244298,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 89c0b4 <__cxa_atexit@plt+0x88fb38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 929884 <__cxa_atexit@plt+0x91d308> │ │ │ │ + b 929854 <__cxa_atexit@plt+0x91d2d8> │ │ │ │ orreq r9, ip, #4, 30 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2245074,15 +2245074,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #5 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #5102 @ 0x13ee │ │ │ │ + movteq ip, #5166 @ 0x142e │ │ │ │ orreq r9, ip, #108, 4 @ 0xc0000006 │ │ │ │ cmneq r5, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89cd30 <__cxa_atexit@plt+0x8907b4> │ │ │ │ @@ -2245100,15 +2245100,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #1 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #4996 @ 0x1384 │ │ │ │ + movteq ip, #5060 @ 0x13c4 │ │ │ │ orreq r9, ip, #4, 4 @ 0x40000000 │ │ │ │ cmneq r5, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2245254,15 +2245254,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #4377 @ 0x1119 │ │ │ │ + movteq ip, #4441 @ 0x1159 │ │ │ │ orreq r8, ip, #156, 30 @ 0x270 │ │ │ │ cmneq r5, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d000 <__cxa_atexit@plt+0x890a84> │ │ │ │ @@ -2245280,15 +2245280,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #4270 @ 0x10ae │ │ │ │ + movteq ip, #4334 @ 0x10ee │ │ │ │ orreq r8, ip, #52, 30 @ 0xd0 │ │ │ │ cmneq r5, #0, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d068 <__cxa_atexit@plt+0x890aec> │ │ │ │ @@ -2245306,15 +2245306,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq ip, #4163 @ 0x1043 │ │ │ │ + movteq ip, #4227 @ 0x1083 │ │ │ │ orreq r8, ip, #204, 28 @ 0xcc0 │ │ │ │ cmneq r5, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d0d0 <__cxa_atexit@plt+0x890b54> │ │ │ │ @@ -2245332,15 +2245332,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #8152 @ 0x1fd8 │ │ │ │ + movteq ip, #4120 @ 0x1018 │ │ │ │ orreq r8, ip, #100, 28 @ 0x640 │ │ │ │ cmneq r5, #48 @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d138 <__cxa_atexit@plt+0x890bbc> │ │ │ │ @@ -2245358,15 +2245358,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #3 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #8044 @ 0x1f6c │ │ │ │ + movteq fp, #8108 @ 0x1fac │ │ │ │ orreq r8, ip, #252, 26 @ 0x3f00 │ │ │ │ cmneq r5, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d1a0 <__cxa_atexit@plt+0x890c24> │ │ │ │ @@ -2245384,15 +2245384,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #7937 @ 0x1f01 │ │ │ │ + movteq fp, #8001 @ 0x1f41 │ │ │ │ orreq r8, ip, #148, 26 @ 0x2500 │ │ │ │ cmneq r5, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d208 <__cxa_atexit@plt+0x890c8c> │ │ │ │ @@ -2245410,15 +2245410,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #7830 @ 0x1e96 │ │ │ │ + movteq fp, #7894 @ 0x1ed6 │ │ │ │ orreq r8, ip, #44, 26 @ 0xb00 │ │ │ │ cmneq r5, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d270 <__cxa_atexit@plt+0x890cf4> │ │ │ │ @@ -2245436,15 +2245436,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #7723 @ 0x1e2b │ │ │ │ + movteq fp, #7787 @ 0x1e6b │ │ │ │ orreq r8, ip, #196, 24 @ 0xc400 │ │ │ │ cmneq r5, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d2d8 <__cxa_atexit@plt+0x890d5c> │ │ │ │ @@ -2245462,15 +2245462,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #7616 @ 0x1dc0 │ │ │ │ + movteq fp, #7680 @ 0x1e00 │ │ │ │ orreq r8, ip, #92, 24 @ 0x5c00 │ │ │ │ cmneq r5, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d340 <__cxa_atexit@plt+0x890dc4> │ │ │ │ @@ -2245488,15 +2245488,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #7509 @ 0x1d55 │ │ │ │ + movteq fp, #7573 @ 0x1d95 │ │ │ │ orreq r8, ip, #244, 22 @ 0x3d000 │ │ │ │ cmneq r5, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d3a8 <__cxa_atexit@plt+0x890e2c> │ │ │ │ @@ -2245514,15 +2245514,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #9 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #7395 @ 0x1ce3 │ │ │ │ + movteq fp, #7459 @ 0x1d23 │ │ │ │ orreq r8, ip, #140, 22 @ 0x23000 │ │ │ │ cmneq r5, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d410 <__cxa_atexit@plt+0x890e94> │ │ │ │ @@ -2245540,15 +2245540,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #9 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #7281 @ 0x1c71 │ │ │ │ + movteq fp, #7345 @ 0x1cb1 │ │ │ │ orreq r8, ip, #36, 22 @ 0x9000 │ │ │ │ cmneq r5, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d478 <__cxa_atexit@plt+0x890efc> │ │ │ │ @@ -2245566,15 +2245566,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #8 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #7168 @ 0x1c00 │ │ │ │ + movteq fp, #7232 @ 0x1c40 │ │ │ │ orreq r8, ip, #188, 20 @ 0xbc000 │ │ │ │ cmneq r5, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d4e0 <__cxa_atexit@plt+0x890f64> │ │ │ │ @@ -2245592,15 +2245592,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #7061 @ 0x1b95 │ │ │ │ + movteq fp, #7125 @ 0x1bd5 │ │ │ │ orreq r8, ip, #84, 20 @ 0x54000 │ │ │ │ cmneq r5, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d548 <__cxa_atexit@plt+0x890fcc> │ │ │ │ @@ -2245618,15 +2245618,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #3 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #6953 @ 0x1b29 │ │ │ │ + movteq fp, #7017 @ 0x1b69 │ │ │ │ orreq r8, ip, #236, 18 @ 0x3b0000 │ │ │ │ cmneq r5, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d5b0 <__cxa_atexit@plt+0x891034> │ │ │ │ @@ -2245644,15 +2245644,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #4 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #6844 @ 0x1abc │ │ │ │ + movteq fp, #6908 @ 0x1afc │ │ │ │ orreq r8, ip, #132, 18 @ 0x210000 │ │ │ │ cmneq r5, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d618 <__cxa_atexit@plt+0x89109c> │ │ │ │ @@ -2245670,15 +2245670,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #6737 @ 0x1a51 │ │ │ │ + movteq fp, #6801 @ 0x1a91 │ │ │ │ orreq r8, ip, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ bhi 89d690 <__cxa_atexit@plt+0x891114> │ │ │ │ @@ -2245889,15 +2245889,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #5858 @ 0x16e2 │ │ │ │ + movteq fp, #5922 @ 0x1722 │ │ │ │ orreq r8, ip, #176, 10 @ 0x2c000000 │ │ │ │ cmneq r5, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89d9ec <__cxa_atexit@plt+0x891470> │ │ │ │ @@ -2245915,15 +2245915,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #5751 @ 0x1677 │ │ │ │ + movteq fp, #5815 @ 0x16b7 │ │ │ │ orreq r8, ip, #72, 10 @ 0x12000000 │ │ │ │ cmneq r5, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89da54 <__cxa_atexit@plt+0x8914d8> │ │ │ │ @@ -2245941,15 +2245941,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #5644 @ 0x160c │ │ │ │ + movteq fp, #5708 @ 0x164c │ │ │ │ orreq r8, ip, #224, 8 @ 0xe0000000 │ │ │ │ cmneq r5, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89dabc <__cxa_atexit@plt+0x891540> │ │ │ │ @@ -2245967,15 +2245967,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #5537 @ 0x15a1 │ │ │ │ + movteq fp, #5601 @ 0x15e1 │ │ │ │ orreq r8, ip, #120, 8 @ 0x78000000 │ │ │ │ cmneq r5, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89db24 <__cxa_atexit@plt+0x8915a8> │ │ │ │ @@ -2245993,15 +2245993,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #3 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #5429 @ 0x1535 │ │ │ │ + movteq fp, #5493 @ 0x1575 │ │ │ │ orreq r8, ip, #16, 8 @ 0x10000000 │ │ │ │ cmneq r5, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89db8c <__cxa_atexit@plt+0x891610> │ │ │ │ @@ -2246019,15 +2246019,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #4 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #5320 @ 0x14c8 │ │ │ │ + movteq fp, #5384 @ 0x1508 │ │ │ │ orreq r8, ip, #168, 6 @ 0xa0000002 │ │ │ │ cmneq r5, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ bhi 89dbf4 <__cxa_atexit@plt+0x891678> │ │ │ │ @@ -2246045,15 +2246045,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #5 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq fp, #5210 @ 0x145a │ │ │ │ + movteq fp, #5274 @ 0x149a │ │ │ │ orreq r8, ip, #64, 6 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr lr, [pc, #124] @ 89dc94 <__cxa_atexit@plt+0x891718> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ and r2, r8, #3 │ │ │ │ @@ -2251350,15 +2251350,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r5, [pc, #48] @ 8a2f00 <__cxa_atexit@plt+0x896984> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ ldr r7, [pc, #16] @ 8a2efc <__cxa_atexit@plt+0x896980> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ cmneq r4, #248, 22 @ 0x3e000 │ │ │ │ @@ -2251380,15 +2251380,15 @@ │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ b 929204 <__cxa_atexit@plt+0x91cc88> │ │ │ │ ldr r3, [pc, #8] @ 8a2f5c <__cxa_atexit@plt+0x8969e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmneq r4, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -2253924,15 +2253924,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #1 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r3, #6374 @ 0x18e6 │ │ │ │ + movteq r3, #6438 @ 0x1926 │ │ │ │ orreq r0, ip, #36, 16 @ 0x240000 │ │ │ │ cmneq r4, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -2255643,15 +2255643,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 8a71f8 <__cxa_atexit@plt+0x89ac7c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 92988c <__cxa_atexit@plt+0x91d310> │ │ │ │ + b 92985c <__cxa_atexit@plt+0x91d2e0> │ │ │ │ cmneq r4, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r8, sl │ │ │ │ b 9290bc <__cxa_atexit@plt+0x91cb40> │ │ │ │ @@ -2256264,15 +2256264,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 8a7bac <__cxa_atexit@plt+0x89b630> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 92988c <__cxa_atexit@plt+0x91d310> │ │ │ │ + b 92985c <__cxa_atexit@plt+0x91d2e0> │ │ │ │ cmneq r4, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8a7bf4 <__cxa_atexit@plt+0x89b678> │ │ │ │ @@ -2259215,15 +2259215,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #3 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #1559 @ 0x617 │ │ │ │ + movteq lr, #1623 @ 0x657 │ │ │ │ orreq fp, fp, #120, 10 @ 0x1e000000 │ │ │ │ cmneq r4, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2259342,15 +2259342,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq lr, #1048 @ 0x418 │ │ │ │ + movteq lr, #1112 @ 0x458 │ │ │ │ orreq fp, fp, #124, 6 @ 0xf0000001 │ │ │ │ cmneq r4, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ @@ -2259754,16 +2259754,16 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - movteq sp, #3539 @ 0xdd3 │ │ │ │ - movteq sp, #3725 @ 0xe8d │ │ │ │ + movteq sp, #3603 @ 0xe13 │ │ │ │ + movteq sp, #3789 @ 0xecd │ │ │ │ cmneq r4, #164, 24 @ 0xa400 │ │ │ │ cmneq r4, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 8ab284 <__cxa_atexit@plt+0x89ed08> │ │ │ │ ldr r2, [pc, #52] @ 8ab288 <__cxa_atexit@plt+0x89ed0c> │ │ │ │ ldr r1, [pc, #52] @ 8ab28c <__cxa_atexit@plt+0x89ed10> │ │ │ │ @@ -2259777,16 +2259777,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ moveq r2, r3 │ │ │ │ str r2, [r5] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - movteq sp, #3411 @ 0xd53 │ │ │ │ - movteq sp, #3597 @ 0xe0d │ │ │ │ + movteq sp, #3475 @ 0xd93 │ │ │ │ + movteq sp, #3661 @ 0xe4d │ │ │ │ cmneq r4, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [pc, #92] @ 8ab30c <__cxa_atexit@plt+0x89ed90> │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ @@ -2262451,15 +2262451,15 @@ │ │ │ │ stmda r5, {r8, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, lr │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ ldr r7, [pc, #12] @ 8adc6c <__cxa_atexit@plt+0x8a16f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r4, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ @@ -2262777,15 +2262777,15 @@ │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r8, sl} │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, lr │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ ldr r7, [pc, #20] @ 8ae18c <__cxa_atexit@plt+0x8a1c10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ @@ -2262823,15 +2262823,15 @@ │ │ │ │ stmda r5, {r0, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, sl} │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, lr │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ ldr r7, [pc, #16] @ 8ae240 <__cxa_atexit@plt+0x8a1cc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ cmneq r4, #68, 28 @ 0x440 │ │ │ │ @@ -2262866,15 +2262866,15 @@ │ │ │ │ stmda r5, {r8, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, lr │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ ldr r7, [pc, #12] @ 8ae2e8 <__cxa_atexit@plt+0x8a1d6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ cmneq r4, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ @@ -2263204,15 +2263204,15 @@ │ │ │ │ stmdb r5, {r0, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r8, sl} │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, lr │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ ldr r7, [pc, #20] @ 8ae838 <__cxa_atexit@plt+0x8a22bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ @@ -2263250,15 +2263250,15 @@ │ │ │ │ stmda r5, {r0, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r8, sl} │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, lr │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ ldr r7, [pc, #16] @ 8ae8ec <__cxa_atexit@plt+0x8a2370> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ cmneq r4, #168, 14 @ 0x2a00000 │ │ │ │ @@ -2264637,15 +2264637,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 8afe80 <__cxa_atexit@plt+0x8a3904> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 92988c <__cxa_atexit@plt+0x91d310> │ │ │ │ + b 92985c <__cxa_atexit@plt+0x91d2e0> │ │ │ │ cmneq r4, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r3, r6 │ │ │ │ @@ -2265011,15 +2265011,15 @@ │ │ │ │ ldr r0, [pc, #36] @ 8b0464 <__cxa_atexit@plt+0x8a3ee8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 9416a4 <__cxa_atexit@plt+0x935128> │ │ │ │ + b 941674 <__cxa_atexit@plt+0x9350f8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r5, fp, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -2265543,15 +2265543,15 @@ │ │ │ │ cmp r0, r7 │ │ │ │ ble 8b0cb8 <__cxa_atexit@plt+0x8a473c> │ │ │ │ ldr r7, [pc, #128] @ 8b0d18 <__cxa_atexit@plt+0x8a479c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #15] │ │ │ │ ldr r0, [r8, #3] │ │ │ │ ldr lr, [pc, #76] @ 8b0d14 <__cxa_atexit@plt+0x8a4798> │ │ │ │ @@ -2265588,15 +2265588,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ ble 8b0d5c <__cxa_atexit@plt+0x8a47e0> │ │ │ │ ldr r3, [pc, #88] @ 8b0da8 <__cxa_atexit@plt+0x8a482c> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [pc, #56] @ 8b0da4 <__cxa_atexit@plt+0x8a4828> │ │ │ │ mov r8, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ @@ -2265654,15 +2265654,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq 8b0e64 <__cxa_atexit@plt+0x8a48e8> │ │ │ │ ldr r3, [pc, #32] @ 8b0e74 <__cxa_atexit@plt+0x8a48f8> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ cmneq r4, #172 @ 0xac │ │ │ │ cmneq r4, #76, 4 @ 0xc0000004 │ │ │ │ @@ -2265671,15 +2265671,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8b0ea8 <__cxa_atexit@plt+0x8a492c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2265744,15 +2265744,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ beq 8b0fd8 <__cxa_atexit@plt+0x8a4a5c> │ │ │ │ ldr r3, [pc, #44] @ 8b0fec <__cxa_atexit@plt+0x8a4a70> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @@ -2265769,28 +2265769,28 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8b1030 <__cxa_atexit@plt+0x8a4ab4> │ │ │ │ ldr r3, [pc, #28] @ 8b1040 <__cxa_atexit@plt+0x8a4ac4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8b1064 <__cxa_atexit@plt+0x8a4ae8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2265804,45 +2265804,45 @@ │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - movteq r8, #368 @ 0x170 │ │ │ │ + movteq r8, #432 @ 0x1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r8, #397 @ 0x18d │ │ │ │ + movteq r8, #461 @ 0x1cd │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - movteq r8, #426 @ 0x1aa │ │ │ │ + movteq r8, #490 @ 0x1ea │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - movteq r8, #455 @ 0x1c7 │ │ │ │ + movteq r8, #519 @ 0x207 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r8, #485 @ 0x1e5 │ │ │ │ + movteq r8, #549 @ 0x225 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r3, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - movteq r8, #513 @ 0x201 │ │ │ │ + movteq r8, #577 @ 0x241 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r4, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2269737,15 +2269737,15 @@ │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 929104 <__cxa_atexit@plt+0x91cb88> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - movteq r4, #1662 @ 0x67e │ │ │ │ + movteq r4, #1726 @ 0x6be │ │ │ │ orreq r1, fp, #12, 2 │ │ │ │ cmneq r3, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2271003,15 +2271003,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 8b61f8 <__cxa_atexit@plt+0x8a9c7c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 92988c <__cxa_atexit@plt+0x91d310> │ │ │ │ + b 92985c <__cxa_atexit@plt+0x91d2e0> │ │ │ │ cmneq r3, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 8b6240 <__cxa_atexit@plt+0x8a9cc4> │ │ │ │ @@ -2272373,15 +2272373,15 @@ │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 8b7760 <__cxa_atexit@plt+0x8ab1e4> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b 92988c <__cxa_atexit@plt+0x91d310> │ │ │ │ + b 92985c <__cxa_atexit@plt+0x91d2e0> │ │ │ │ cmneq r3, #0, 28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ @@ -2310892,15 +2310892,15 @@ │ │ │ │ bcs 8dd134 <__cxa_atexit@plt+0x8d0bb8> │ │ │ │ ldr r7, [pc, #52] @ 8dd15c <__cxa_atexit@plt+0x8d0be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stmib r3, {r7, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ b 92947c <__cxa_atexit@plt+0x91cf00> │ │ │ │ mov r6, r3 │ │ │ │ - b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ + b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ mov r6, r3 │ │ │ │ b 8dd14c <__cxa_atexit@plt+0x8d0bd0> │ │ │ │ mov r5, #8 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @@ -2314691,27 +2314691,27 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ orreq r6, r8, #104, 26 @ 0x1a00 │ │ │ │ - teqeq sp, #8519680 @ 0x820000 │ │ │ │ + teqeq sp, #12713984 @ 0xc20000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #10027008 @ 0x990000 │ │ │ │ + teqeq sp, #14221312 @ 0xd90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #11403264 @ 0xae0000 │ │ │ │ + teqeq sp, #15597568 @ 0xee0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ cmneq r1, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2315950,19 +2315950,19 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 729650 <__cxa_atexit@plt+0x71d0d4> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b cbf7d8 <__cxa_atexit@plt+0xcb325c> │ │ │ │ + b cbf7a8 <__cxa_atexit@plt+0xcb322c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b cbf7d8 <__cxa_atexit@plt+0xcb325c> │ │ │ │ + b cbf7a8 <__cxa_atexit@plt+0xcb322c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 8da5bc <__cxa_atexit@plt+0x8ce040> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -2320308,15 +2320308,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #6 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq sp, #1560281088 @ 0x5d000000 │ │ │ │ + teqeq sp, #-1660944384 @ 0x9d000000 │ │ │ │ orreq pc, r7, #228, 20 @ 0xe4000 │ │ │ │ cmneq r0, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8e64c8 <__cxa_atexit@plt+0x8d9f4c> │ │ │ │ @@ -2321240,15 +2321240,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 8e72f8 <__cxa_atexit@plt+0x8dad7c> │ │ │ │ ldr r3, [pc, #60] @ 8e731c <__cxa_atexit@plt+0x8dada0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 8e7320 <__cxa_atexit@plt+0x8dada4> │ │ │ │ @@ -2321270,28 +2321270,28 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8e7364 <__cxa_atexit@plt+0x8dade8> │ │ │ │ ldr r3, [pc, #28] @ 8e7374 <__cxa_atexit@plt+0x8dadf8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8e7398 <__cxa_atexit@plt+0x8dae1c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2322709,15 +2322709,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ beq 8e89ec <__cxa_atexit@plt+0x8dc470> │ │ │ │ ldr r3, [pc, #44] @ 8e8a00 <__cxa_atexit@plt+0x8dc484> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @@ -2322734,28 +2322734,28 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 8e8a44 <__cxa_atexit@plt+0x8dc4c8> │ │ │ │ ldr r3, [pc, #28] @ 8e8a54 <__cxa_atexit@plt+0x8dc4d8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 8e8a78 <__cxa_atexit@plt+0x8dc4fc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 8e8aa0 <__cxa_atexit@plt+0x8dc524> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -2322951,15 +2322951,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r3, [pc, #68] @ 8e8dd8 <__cxa_atexit@plt+0x8dc85c> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r5, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r9 │ │ │ │ - b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ + b 9297cc <__cxa_atexit@plt+0x91d250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ @@ -2323049,15 +2323049,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r3, [pc, #68] @ 8e8f60 <__cxa_atexit@plt+0x8dc9e4> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r5, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r9 │ │ │ │ - b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ + b 9297cc <__cxa_atexit@plt+0x91d250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ @@ -2323147,15 +2323147,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r3, [pc, #68] @ 8e90e8 <__cxa_atexit@plt+0x8dcb6c> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r5, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r9 │ │ │ │ - b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ + b 9297cc <__cxa_atexit@plt+0x91d250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ @@ -2323245,15 +2323245,15 @@ │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r3, [pc, #68] @ 8e9270 <__cxa_atexit@plt+0x8dccf4> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r8, {r3, r5, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ mov r5, r9 │ │ │ │ - b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ + b 9297cc <__cxa_atexit@plt+0x91d250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ @@ -2323901,15 +2323901,15 @@ │ │ │ │ cmneq r0, #152, 16 @ 0x980000 │ │ │ │ cmneq r0, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 92989c <__cxa_atexit@plt+0x91d320> │ │ │ │ + b 92986c <__cxa_atexit@plt+0x91d2f0> │ │ │ │ cmneq r0, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 8e9ce4 <__cxa_atexit@plt+0x8dd768> │ │ │ │ @@ -2323926,15 +2323926,15 @@ │ │ │ │ ldrd r0, [r7, #8] │ │ │ │ ldr r2, [pc, #56] @ 8e9d08 <__cxa_atexit@plt+0x8dd78c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 18676c4 <__cxa_atexit@plt+0x185b148> │ │ │ │ + b 186768c <__cxa_atexit@plt+0x185b110> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2324041,15 +2324041,15 @@ │ │ │ │ ldrd r0, [r7, #8] │ │ │ │ ldr r2, [pc, #56] @ 8e9ed4 <__cxa_atexit@plt+0x8dd958> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 18676c4 <__cxa_atexit@plt+0x185b148> │ │ │ │ + b 186768c <__cxa_atexit@plt+0x185b110> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2324173,15 +2324173,15 @@ │ │ │ │ cmneq r0, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8ea0c0 <__cxa_atexit@plt+0x8ddb44> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9298a4 <__cxa_atexit@plt+0x91d328> │ │ │ │ + b 929874 <__cxa_atexit@plt+0x91d2f8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -2324291,15 +2324291,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #40]! @ 0x28 │ │ │ │ str r2, [r6, #56] @ 0x38 │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 9298a4 <__cxa_atexit@plt+0x91d328> │ │ │ │ + b 929874 <__cxa_atexit@plt+0x91d2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #92 @ 0x5c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @@ -2324358,15 +2324358,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #40]! @ 0x28 │ │ │ │ str r3, [r6, #-8] │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r8, lr, #6 │ │ │ │ mov r6, lr │ │ │ │ - b 9298a4 <__cxa_atexit@plt+0x91d328> │ │ │ │ + b 929874 <__cxa_atexit@plt+0x91d2f8> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #92 @ 0x5c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ orreq fp, r7, #244, 22 @ 0x3d000 │ │ │ │ @@ -2324885,15 +2324885,15 @@ │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ cmneq r0, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r0, sp │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - b 92989c <__cxa_atexit@plt+0x91d320> │ │ │ │ + b 92986c <__cxa_atexit@plt+0x91d2f0> │ │ │ │ cmneq r0, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #24 │ │ │ │ cmp fp, r6 │ │ │ │ bhi 8eac44 <__cxa_atexit@plt+0x8de6c8> │ │ │ │ @@ -2324910,15 +2324910,15 @@ │ │ │ │ ldrd r0, [r7, #8] │ │ │ │ ldr r2, [pc, #56] @ 8eac68 <__cxa_atexit@plt+0x8de6ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 18676c4 <__cxa_atexit@plt+0x185b148> │ │ │ │ + b 186768c <__cxa_atexit@plt+0x185b110> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2325025,15 +2325025,15 @@ │ │ │ │ ldrd r0, [r7, #8] │ │ │ │ ldr r2, [pc, #56] @ 8eae34 <__cxa_atexit@plt+0x8de8b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r5, #-12]! │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b 18676c4 <__cxa_atexit@plt+0x185b148> │ │ │ │ + b 186768c <__cxa_atexit@plt+0x185b110> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2325230,15 +2325230,15 @@ │ │ │ │ cmneq r0, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 8eb144 <__cxa_atexit@plt+0x8debc8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9298a4 <__cxa_atexit@plt+0x91d328> │ │ │ │ + b 929874 <__cxa_atexit@plt+0x91d2f8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmneq r0, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -2325354,15 +2325354,15 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ str sl, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ str r2, [r6, #64] @ 0x40 │ │ │ │ sub r8, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b 9298a4 <__cxa_atexit@plt+0x91d328> │ │ │ │ + b 929874 <__cxa_atexit@plt+0x91d2f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @@ -2325427,15 +2325427,15 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ str sl, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ str r0, [r6, #64] @ 0x40 │ │ │ │ mov r6, lr │ │ │ │ - b 9298a4 <__cxa_atexit@plt+0x91d328> │ │ │ │ + b 929874 <__cxa_atexit@plt+0x91d2f8> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ orreq sl, r7, #80, 22 @ 0x14000 │ │ │ │ @@ -2325631,15 +2325631,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ ble 8eb788 <__cxa_atexit@plt+0x8df20c> │ │ │ │ ldr r3, [pc, #168] @ 8eb824 <__cxa_atexit@plt+0x8df2a8> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr lr, [pc, #128] @ 8eb814 <__cxa_atexit@plt+0x8df298> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -2326598,15 +2326598,15 @@ │ │ │ │ add r0, r2, #1 │ │ │ │ cmp r0, r1 │ │ │ │ ble 8ec6a4 <__cxa_atexit@plt+0x8e0128> │ │ │ │ ldr r3, [pc, #72] @ 8ec6e0 <__cxa_atexit@plt+0x8e0164> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r1, [pc, #44] @ 8ec6dc <__cxa_atexit@plt+0x8e0160> │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -2326629,15 +2326629,15 @@ │ │ │ │ add r0, r2, #1 │ │ │ │ cmp r0, r1 │ │ │ │ ble 8ec720 <__cxa_atexit@plt+0x8e01a4> │ │ │ │ ldr r3, [pc, #68] @ 8ec758 <__cxa_atexit@plt+0x8e01dc> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r1, [pc, #40] @ 8ec754 <__cxa_atexit@plt+0x8e01d8> │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -2330322,15 +2330322,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #35127296 @ 0x2180000 │ │ │ │ + teqeq ip, #51904512 @ 0x3180000 │ │ │ │ orreq r5, r7, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -2330377,15 +2330377,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orreq r5, r7, #168, 26 @ 0x2a00 │ │ │ │ - teqeq ip, #192, 12 @ 0xc000000 │ │ │ │ + teqeq ip, #0, 14 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 8f01f0 <__cxa_atexit@plt+0x8e3c74> │ │ │ │ @@ -2330424,15 +2330424,15 @@ │ │ │ │ str r0, [r9, #16] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - teqeq ip, #13631488 @ 0xd00000 │ │ │ │ + teqeq ip, #80740352 @ 0x4d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 8f02d4 <__cxa_atexit@plt+0x8e3d58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -2330458,15 +2330458,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #629145600 @ 0x25800000 │ │ │ │ + teqeq ip, #897581056 @ 0x35800000 │ │ │ │ orreq r5, r7, #96, 24 @ 0x6000 │ │ │ │ orreq r5, r7, #52, 28 @ 0x340 │ │ │ │ orreq r5, r7, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -2330515,15 +2330515,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orreq r5, r7, #128, 22 @ 0x20000 │ │ │ │ - teqeq ip, #152, 8 @ 0x98000000 │ │ │ │ + teqeq ip, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ bcc 8f0418 <__cxa_atexit@plt+0x8e3e9c> │ │ │ │ @@ -2330572,15 +2330572,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ orreq r5, r7, #164, 20 @ 0xa4000 │ │ │ │ - teqeq ip, #603979779 @ 0x24000003 │ │ │ │ + teqeq ip, #150994944 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2334833,15 +2334833,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #8 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #1073741827 @ 0x40000003 │ │ │ │ + teqeq ip, #1073741843 @ 0x40000013 │ │ │ │ orreq r1, r7, #240, 14 @ 0x3c00000 │ │ │ │ cmpeq pc, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8f47bc <__cxa_atexit@plt+0x8e8240> │ │ │ │ @@ -2334951,15 +2334951,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #10 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #42, 30 @ 0xa8 │ │ │ │ + teqeq ip, #424 @ 0x1a8 │ │ │ │ orreq r1, r7, #24, 12 @ 0x1800000 │ │ │ │ cmpeq pc, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8f4994 <__cxa_atexit@plt+0x8e8418> │ │ │ │ @@ -2335069,15 +2335069,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #12 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #4416 @ 0x1140 │ │ │ │ + teqeq ip, #8512 @ 0x2140 │ │ │ │ orreq r1, r7, #64, 8 @ 0x40000000 │ │ │ │ cmpeq pc, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8f4b6c <__cxa_atexit@plt+0x8e85f0> │ │ │ │ @@ -2335187,15 +2335187,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #4 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #104, 22 @ 0x1a000 │ │ │ │ + teqeq ip, #168, 22 @ 0x2a000 │ │ │ │ orreq r1, r7, #104, 4 @ 0x80000006 │ │ │ │ cmpeq pc, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8f4d44 <__cxa_atexit@plt+0x8e87c8> │ │ │ │ @@ -2335305,15 +2335305,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #3 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #140, 18 @ 0x230000 │ │ │ │ + teqeq ip, #204, 18 @ 0x330000 │ │ │ │ orreq r1, r7, #144 @ 0x90 │ │ │ │ cmpeq pc, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8f4f1c <__cxa_atexit@plt+0x8e89a0> │ │ │ │ @@ -2335541,15 +2335541,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #11 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #208, 10 @ 0x34000000 │ │ │ │ + teqeq ip, #16, 12 @ 0x1000000 │ │ │ │ orreq r0, r7, #224, 24 @ 0xe000 │ │ │ │ cmpeq pc, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8f52cc <__cxa_atexit@plt+0x8e8d50> │ │ │ │ @@ -2335659,15 +2335659,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #16 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #-1677721597 @ 0x9c000003 │ │ │ │ + teqeq ip, #654311424 @ 0x27000000 │ │ │ │ orreq r0, r7, #8, 22 @ 0x2000 │ │ │ │ cmpeq pc, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8f54a4 <__cxa_atexit@plt+0x8e8f28> │ │ │ │ @@ -2335777,15 +2335777,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #16 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #-2147483585 @ 0x8000003f │ │ │ │ + teqeq ip, #-536870909 @ 0xe0000003 │ │ │ │ orreq r0, r7, #48, 18 @ 0xc0000 │ │ │ │ cmpeq pc, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8f567c <__cxa_atexit@plt+0x8e9100> │ │ │ │ @@ -2335895,15 +2335895,15 @@ │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #4 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq ip, #33 @ 0x21 │ │ │ │ + teqeq ip, #97 @ 0x61 │ │ │ │ orreq r0, r7, #88, 14 @ 0x1600000 │ │ │ │ cmpeq pc, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ bhi 8f5854 <__cxa_atexit@plt+0x8e92d8> │ │ │ │ @@ -2343323,15 +2343323,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 8fcc0c <__cxa_atexit@plt+0x8f0690> │ │ │ │ ldr r3, [pc, #52] @ 8fcc1c <__cxa_atexit@plt+0x8f06a0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ccacb0 <__cxa_atexit@plt+0xcbe734> │ │ │ │ + b ccac80 <__cxa_atexit@plt+0xcbe704> │ │ │ │ ldr r7, [pc, #32] @ 8fcc20 <__cxa_atexit@plt+0x8f06a4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2343343,15 +2343343,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 8fcc48 <__cxa_atexit@plt+0x8f06cc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ccacb0 <__cxa_atexit@plt+0xcbe734> │ │ │ │ + b ccac80 <__cxa_atexit@plt+0xcbe704> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 8fccbc <__cxa_atexit@plt+0x8f0740> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2352931,15 +2352931,15 @@ │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, r3 │ │ │ │ ble 906218 <__cxa_atexit@plt+0x8f9c9c> │ │ │ │ ldr r3, [pc, #92] @ 906268 <__cxa_atexit@plt+0x8f9cec> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [pc, #60] @ 906264 <__cxa_atexit@plt+0x8f9ce8> │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r9, pc, r9 │ │ │ │ mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ @@ -2352997,26 +2352997,26 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r6, #20] │ │ │ │ sub r8, r3, #15 │ │ │ │ str lr, [r5] │ │ │ │ stmib r6, {r0, r1, r9, sl} │ │ │ │ mov r6, r3 │ │ │ │ str r8, [r2] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r7, [pc, #136] @ 9063b0 <__cxa_atexit@plt+0x8f9e34> │ │ │ │ tst r1, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ beq 906370 <__cxa_atexit@plt+0x8f9df4> │ │ │ │ ldr r3, [pc, #120] @ 9063b4 <__cxa_atexit@plt+0x8f9e38> │ │ │ │ ldr r8, [r5, #24]! │ │ │ │ ldr r7, [r1, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r7, [pc, #88] @ 9063ac <__cxa_atexit@plt+0x8f9e30> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2353070,15 +2353070,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r2, #20] │ │ │ │ str lr, [r3] │ │ │ │ stmib r2, {r0, r8, r9, sl} │ │ │ │ sub r8, r6, #15 │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ mov r6, r2 │ │ │ │ b 906454 <__cxa_atexit@plt+0x8f9ed8> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #12] @ 906468 <__cxa_atexit@plt+0x8f9eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2353148,15 +2353148,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 90657c <__cxa_atexit@plt+0x8fa000> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #80] @ 9065e0 <__cxa_atexit@plt+0x8fa064> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2353234,15 +2353234,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9066e8 <__cxa_atexit@plt+0x8fa16c> │ │ │ │ ldr r3, [pc, #52] @ 9066f8 <__cxa_atexit@plt+0x8fa17c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ccacb0 <__cxa_atexit@plt+0xcbe734> │ │ │ │ + b ccac80 <__cxa_atexit@plt+0xcbe704> │ │ │ │ ldr r7, [pc, #32] @ 9066fc <__cxa_atexit@plt+0x8fa180> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2353254,15 +2353254,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 906724 <__cxa_atexit@plt+0x8fa1a8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ccacb0 <__cxa_atexit@plt+0xcbe734> │ │ │ │ + b ccac80 <__cxa_atexit@plt+0xcbe704> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 906798 <__cxa_atexit@plt+0x8fa21c> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2353329,15 +2353329,15 @@ │ │ │ │ sub r2, r6, #15 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ str r0, [r3, #20] │ │ │ │ stmib r3, {r1, r8, r9, sl} │ │ │ │ mov r8, r2 │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ mov r6, r3 │ │ │ │ b 906860 <__cxa_atexit@plt+0x8fa2e4> │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [pc, #8] @ 906870 <__cxa_atexit@plt+0x8fa2f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2353520,15 +2353520,15 @@ │ │ │ │ str r1, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ sub r7, r3, #11 │ │ │ │ mov r6, r3 │ │ │ │ - b 9297fc <__cxa_atexit@plt+0x91d280> │ │ │ │ + b 9297cc <__cxa_atexit@plt+0x91d250> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #36] @ 906b90 <__cxa_atexit@plt+0x8fa614> │ │ │ │ @@ -2355201,15 +2355201,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ beq 9085a4 <__cxa_atexit@plt+0x8fc028> │ │ │ │ ldr r3, [pc, #52] @ 9085b4 <__cxa_atexit@plt+0x8fc038> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ccacb0 <__cxa_atexit@plt+0xcbe734> │ │ │ │ + b ccac80 <__cxa_atexit@plt+0xcbe704> │ │ │ │ ldr r7, [pc, #32] @ 9085b8 <__cxa_atexit@plt+0x8fc03c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2355221,15 +2355221,15 @@ │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #20] @ 9085e0 <__cxa_atexit@plt+0x8fc064> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b ccacb0 <__cxa_atexit@plt+0xcbe734> │ │ │ │ + b ccac80 <__cxa_atexit@plt+0xcbe704> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #96] @ 908654 <__cxa_atexit@plt+0x8fc0d8> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2355290,15 +2355290,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #4] │ │ │ │ beq 9086f4 <__cxa_atexit@plt+0x8fc178> │ │ │ │ ldr r3, [pc, #40] @ 908710 <__cxa_atexit@plt+0x8fc194> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 908714 <__cxa_atexit@plt+0x8fc198> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @@ -2355308,15 +2355308,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 90873c <__cxa_atexit@plt+0x8fc1c0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmpeq lr, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #24] @ 90876c <__cxa_atexit@plt+0x8fc1f0> │ │ │ │ ldr r8, [pc, #24] @ 908770 <__cxa_atexit@plt+0x8fc1f4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ @@ -2355444,15 +2355444,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #4] │ │ │ │ beq 90896c <__cxa_atexit@plt+0x8fc3f0> │ │ │ │ ldr r3, [pc, #84] @ 9089a4 <__cxa_atexit@plt+0x8fc428> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #48] @ 9089ac <__cxa_atexit@plt+0x8fc430> │ │ │ │ @@ -2355487,15 +2355487,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #4] │ │ │ │ beq 908a08 <__cxa_atexit@plt+0x8fc48c> │ │ │ │ ldr r3, [pc, #44] @ 908a28 <__cxa_atexit@plt+0x8fc4ac> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 908a2c <__cxa_atexit@plt+0x8fc4b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @@ -2355750,45 +2355750,45 @@ │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ orreq lr, r5, #0, 24 │ │ │ │ - teqeq fp, #643072 @ 0x9d000 │ │ │ │ + teqeq fp, #905216 @ 0xdd000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #172, 20 @ 0xac000 │ │ │ │ + teqeq fp, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #782336 @ 0xbf000 │ │ │ │ + teqeq fp, #1044480 @ 0xff000 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #860160 @ 0xd2000 │ │ │ │ + teqeq fp, #18432 @ 0x4800 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #937984 @ 0xe5000 │ │ │ │ + teqeq fp, #37888 @ 0x9400 │ │ │ │ andeq r0, r2, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq fp, #0, 22 │ │ │ │ + teqeq fp, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2357278,15 +2357278,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq sl, #81788928 @ p-variant is OBSOLETE @ 0x4e00000 │ │ │ │ + teqpeq sl, #148897792 @ p-variant is OBSOLETE @ 0x8e00000 │ │ │ │ orreq fp, r5, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -2357662,15 +2357662,15 @@ │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq sl, #24, 30 @ 0x60 │ │ │ │ + teqeq sl, #88, 30 @ 0x160 │ │ │ │ orreq fp, r5, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -2357707,15 +2357707,15 @@ │ │ │ │ str r1, [r9, #8] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - teqeq sl, #1760 @ 0x6e0 │ │ │ │ + teqeq sl, #2784 @ 0xae0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 90ad20 <__cxa_atexit@plt+0x8fe7a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ @@ -2357741,15 +2357741,15 @@ │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - teqeq sl, #12, 28 @ 0xc0 │ │ │ │ + teqeq sl, #76, 28 @ 0x4c0 │ │ │ │ orreq fp, r5, #20, 4 @ 0x40000001 │ │ │ │ orreq fp, r5, #232, 6 @ 0xa0000003 │ │ │ │ orreq fp, r5, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ @@ -2357798,15 +2357798,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ orreq fp, r5, #52, 2 │ │ │ │ - teqeq sl, #896 @ 0x380 │ │ │ │ + teqeq sl, #4992 @ 0x1380 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2358066,15 +2358066,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 90b254 <__cxa_atexit@plt+0x8fecd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - teqeq sl, #14548992 @ 0xde0000 │ │ │ │ + teqeq sl, #491520 @ 0x78000 │ │ │ │ cmpeq lr, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -2358120,15 +2358120,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 90b32c <__cxa_atexit@plt+0x8fedb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - teqeq sl, #393216 @ 0x60000 │ │ │ │ + teqeq sl, #4587520 @ 0x460000 │ │ │ │ cmpeq lr, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ @@ -2358387,15 +2358387,15 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ orreq sl, r5, #0, 16 │ │ │ │ - teqeq sl, #208, 6 @ 0x40000003 │ │ │ │ + teqeq sl, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ @@ -2358435,15 +2358435,15 @@ │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ orreq sl, r5, #84, 18 @ 0x150000 │ │ │ │ orreq sl, r5, #128, 14 @ 0x2000000 │ │ │ │ cmpeq lr, #104, 2 │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - teqeq sl, #32, 6 @ 0x80000000 │ │ │ │ + teqeq sl, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ bhi 90b8e8 <__cxa_atexit@plt+0x8ff36c> │ │ │ │ ldr r3, [pc, #224] @ 90b918 <__cxa_atexit@plt+0x8ff39c> │ │ │ │ @@ -2358507,15 +2358507,15 @@ │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ orreq sl, r5, #116, 16 @ 0x740000 │ │ │ │ orreq sl, r5, #160, 12 @ 0xa000000 │ │ │ │ cmpeq lr, #84 @ 0x54 │ │ │ │ cmpeq lr, #112 @ 0x70 │ │ │ │ @ instruction: 0xfffffc94 │ │ │ │ - teqeq sl, #44, 4 @ 0xc0000002 │ │ │ │ + teqeq sl, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ add r3, r6, #28 │ │ │ │ @@ -2358560,15 +2358560,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ orreq sl, r5, #108, 14 @ 0x1b00000 │ │ │ │ orreq sl, r5, #152, 10 @ 0x26000000 │ │ │ │ cmpeq lr, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - teqeq sl, #48, 2 │ │ │ │ + teqeq sl, #112, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov sl, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ @@ -2358589,15 +2358589,15 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - teqeq sl, #168 @ 0xa8 │ │ │ │ + teqeq sl, #232 @ 0xe8 │ │ │ │ cmpeq lr, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [pc, #16] @ 90baa8 <__cxa_atexit@plt+0x8ff52c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ @@ -2358658,15 +2358658,15 @@ │ │ │ │ ldr r7, [pc, #24] @ 90bb94 <__cxa_atexit@plt+0x8ff618> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - teqeq sl, #140, 30 @ 0x230 │ │ │ │ + teqeq sl, #204, 30 @ 0x330 │ │ │ │ cmpeq lr, #236, 26 @ 0x3b00 │ │ │ │ cmpeq lr, #32, 28 @ 0x200 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ @@ -2358697,15 +2358697,15 @@ │ │ │ │ add r0, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ ble 90bc30 <__cxa_atexit@plt+0x8ff6b4> │ │ │ │ ldr r3, [pc, #156] @ 90bcc0 <__cxa_atexit@plt+0x8ff744> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr lr, [pc, #128] @ 90bcbc <__cxa_atexit@plt+0x8ff740> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -2358820,15 +2358820,15 @@ │ │ │ │ add r0, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ ble 90be1c <__cxa_atexit@plt+0x8ff8a0> │ │ │ │ ldr r3, [pc, #156] @ 90beac <__cxa_atexit@plt+0x8ff930> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr lr, [pc, #128] @ 90bea8 <__cxa_atexit@plt+0x8ff92c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -2358901,15 +2358901,15 @@ │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r9, r1, r2 │ │ │ │ cmp r9, r0 │ │ │ │ ble 90bf60 <__cxa_atexit@plt+0x8ff9e4> │ │ │ │ ldr r3, [pc, #124] @ 90bfd4 <__cxa_atexit@plt+0x8ffa58> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr sl, [pc, #92] @ 90bfcc <__cxa_atexit@plt+0x8ffa50> │ │ │ │ mov ip, #0 │ │ │ │ ldr r7, [lr, #4] │ │ │ │ add sl, pc, sl │ │ │ │ mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ @@ -2358984,15 +2358984,15 @@ │ │ │ │ cmp r7, #0 │ │ │ │ bmi 90c0cc <__cxa_atexit@plt+0x8ffb50> │ │ │ │ ldr r5, [pc, #92] @ 90c0f8 <__cxa_atexit@plt+0x8ffb7c> │ │ │ │ str r7, [r3] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 9298ac <__cxa_atexit@plt+0x91d330> │ │ │ │ + b 92987c <__cxa_atexit@plt+0x91d300> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -2359027,15 +2359027,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi 90c164 <__cxa_atexit@plt+0x8ffbe8> │ │ │ │ ldr r3, [pc, #48] @ 90c17c <__cxa_atexit@plt+0x8ffc00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 9298ac <__cxa_atexit@plt+0x91d330> │ │ │ │ + b 92987c <__cxa_atexit@plt+0x91d300> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #12] @ 90c178 <__cxa_atexit@plt+0x8ffbfc> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ @@ -2359048,15 +2359048,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi 90c1ac <__cxa_atexit@plt+0x8ffc30> │ │ │ │ ldr r3, [pc, #28] @ 90c1bc <__cxa_atexit@plt+0x8ffc40> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9298ac <__cxa_atexit@plt+0x91d330> │ │ │ │ + b 92987c <__cxa_atexit@plt+0x91d300> │ │ │ │ ldr r7, [pc, #12] @ 90c1c0 <__cxa_atexit@plt+0x8ffc44> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq fp, r5, #168, 16 @ 0xa80000 │ │ │ │ cmpeq lr, #248, 14 @ 0x3e00000 │ │ │ │ @@ -2359213,15 +2359213,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ ble 90c3bc <__cxa_atexit@plt+0x8ffe40> │ │ │ │ ldr r3, [pc, #112] @ 90c4a4 <__cxa_atexit@plt+0x8fff28> │ │ │ │ add r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ orr r7, r3, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ str r7, [r8] │ │ │ │ @@ -2359422,15 +2359422,15 @@ │ │ │ │ ldr r6, [pc, #204] @ 90c838 <__cxa_atexit@plt+0x9002bc> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ add r5, r9, #24 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ ldmib sp, {r5, r6} │ │ │ │ bx r0 │ │ │ │ asr r0, r8, #31 │ │ │ │ lsr r1, r8, fp │ │ │ │ @@ -2359661,15 +2359661,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ ble 90cabc <__cxa_atexit@plt+0x900540> │ │ │ │ ldr r3, [pc, #112] @ 90cba4 <__cxa_atexit@plt+0x900628> │ │ │ │ add r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ orr r7, r3, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ str r7, [r8] │ │ │ │ @@ -2359853,15 +2359853,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r2 │ │ │ │ ble 90cdbc <__cxa_atexit@plt+0x900840> │ │ │ │ ldr r3, [pc, #116] @ 90cea8 <__cxa_atexit@plt+0x90092c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ orr r0, r0, r3, lsl r2 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ strh r0, [r5, #16] │ │ │ │ @@ -2360048,15 +2360048,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ ble 90d0c8 <__cxa_atexit@plt+0x900b4c> │ │ │ │ ldr r3, [pc, #112] @ 90d1b0 <__cxa_atexit@plt+0x900c34> │ │ │ │ add r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ orr r7, r3, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ str r7, [r8] │ │ │ │ @@ -2360257,15 +2360257,15 @@ │ │ │ │ ldr r6, [pc, #204] @ 90d544 <__cxa_atexit@plt+0x900fc8> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ add r5, r9, #24 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ ldmib sp, {r5, r6} │ │ │ │ bx r0 │ │ │ │ asr r0, r8, #31 │ │ │ │ lsr r1, r8, fp │ │ │ │ @@ -2360496,15 +2360496,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ ble 90d7c8 <__cxa_atexit@plt+0x90124c> │ │ │ │ ldr r3, [pc, #112] @ 90d8b0 <__cxa_atexit@plt+0x901334> │ │ │ │ add r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ orr r7, r3, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ str r7, [r8] │ │ │ │ @@ -2360687,15 +2360687,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r2 │ │ │ │ ble 90dac8 <__cxa_atexit@plt+0x90154c> │ │ │ │ ldr r3, [pc, #116] @ 90dbb0 <__cxa_atexit@plt+0x901634> │ │ │ │ add r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r8 │ │ │ │ bx r0 │ │ │ │ orr r0, r0, r3, lsl r2 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ strh r0, [r5, #16] │ │ │ │ @@ -2360879,15 +2360879,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ strb r0, [r3, #12] │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 9298b4 <__cxa_atexit@plt+0x91d338> │ │ │ │ + b 929884 <__cxa_atexit@plt+0x91d308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2360925,15 +2360925,15 @@ │ │ │ │ strb r0, [r3, #16] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ ldr r0, [pc, #52] @ 90df28 <__cxa_atexit@plt+0x9019ac> │ │ │ │ mov r5, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, lr} │ │ │ │ - b 9298bc <__cxa_atexit@plt+0x91d340> │ │ │ │ + b 92988c <__cxa_atexit@plt+0x91d310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2361005,15 +2361005,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ strb r0, [r3, #12] │ │ │ │ str sl, [r3, #8] │ │ │ │ - b 9298b4 <__cxa_atexit@plt+0x91d338> │ │ │ │ + b 929884 <__cxa_atexit@plt+0x91d308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2361051,15 +2361051,15 @@ │ │ │ │ strb r0, [r3, #16] │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ ldr r0, [pc, #52] @ 90e120 <__cxa_atexit@plt+0x901ba4> │ │ │ │ mov r5, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r3, {r0, lr} │ │ │ │ - b 9298bc <__cxa_atexit@plt+0x91d340> │ │ │ │ + b 92988c <__cxa_atexit@plt+0x91d310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2361098,15 +2361098,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 90e1b4 <__cxa_atexit@plt+0x901c38> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9298c4 <__cxa_atexit@plt+0x91d348> │ │ │ │ + b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmpeq lr, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -2361127,15 +2361127,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ stmda r5, {r1, r7} │ │ │ │ ble 90e228 <__cxa_atexit@plt+0x901cac> │ │ │ │ ldr r3, [pc, #80] @ 90e26c <__cxa_atexit@plt+0x901cf0> │ │ │ │ add r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r3, [pc, #52] @ 90e268 <__cxa_atexit@plt+0x901cec> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ @@ -2361184,15 +2361184,15 @@ │ │ │ │ str r2, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r5, #32] │ │ │ │ str r1, [r5, #28] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, ip │ │ │ │ - b 9298cc <__cxa_atexit@plt+0x91d350> │ │ │ │ + b 92989c <__cxa_atexit@plt+0x91d320> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ strb lr, [r1] │ │ │ │ cmp r0, r3 │ │ │ │ bcc 90e390 <__cxa_atexit@plt+0x901e14> │ │ │ │ ldr r9, [pc, #144] @ 90e3b8 <__cxa_atexit@plt+0x901e3c> │ │ │ │ ldr sl, [pc, #144] @ 90e3bc <__cxa_atexit@plt+0x901e40> │ │ │ │ @@ -2361208,15 +2361208,15 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ str r0, [r6, #20] │ │ │ │ stm r5, {r2, r6, r9} │ │ │ │ ldr r6, [pc, #96] @ 90e3c0 <__cxa_atexit@plt+0x901e44> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b 9298cc <__cxa_atexit@plt+0x91d350> │ │ │ │ + b 92989c <__cxa_atexit@plt+0x91d320> │ │ │ │ ldr r7, [pc, #64] @ 90e3b4 <__cxa_atexit@plt+0x901e38> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, ip │ │ │ │ @@ -2361258,15 +2361258,15 @@ │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r8, [r3, #12] │ │ │ │ strb r2, [r3, #16] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 9298cc <__cxa_atexit@plt+0x91d350> │ │ │ │ + b 92989c <__cxa_atexit@plt+0x91d320> │ │ │ │ ldr r3, [pc, #24] @ 90e454 <__cxa_atexit@plt+0x901ed8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @@ -2361296,15 +2361296,15 @@ │ │ │ │ str r8, [r3, #12] │ │ │ │ strb r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r9, [r5] │ │ │ │ ldr r3, [pc, #40] @ 90e4ec <__cxa_atexit@plt+0x901f70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9298cc <__cxa_atexit@plt+0x91d350> │ │ │ │ + b 92989c <__cxa_atexit@plt+0x91d320> │ │ │ │ ldr r3, [pc, #28] @ 90e4f0 <__cxa_atexit@plt+0x901f74> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ @@ -2361325,15 +2361325,15 @@ │ │ │ │ add r1, r3, #1 │ │ │ │ cmp r1, r2 │ │ │ │ ble 90e540 <__cxa_atexit@plt+0x901fc4> │ │ │ │ ldr r3, [pc, #68] @ 90e578 <__cxa_atexit@plt+0x901ffc> │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r2, [pc, #40] @ 90e574 <__cxa_atexit@plt+0x901ff8> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ @@ -2361439,15 +2361439,15 @@ │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r2, r1, #1 │ │ │ │ cmp r2, r0 │ │ │ │ ble 90e708 <__cxa_atexit@plt+0x90218c> │ │ │ │ ldr r3, [pc, #80] @ 90e750 <__cxa_atexit@plt+0x9021d4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [pc, #60] @ 90e74c <__cxa_atexit@plt+0x9021d0> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ add r0, pc, r0 │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -2361520,15 +2361520,15 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #176] @ 90e8f0 <__cxa_atexit@plt+0x902374> │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ strb r0, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ bcc 90e8cc <__cxa_atexit@plt+0x902350> │ │ │ │ ldr r7, [pc, #140] @ 90e8f4 <__cxa_atexit@plt+0x902378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -2361687,15 +2361687,15 @@ │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r3, r1, #1 │ │ │ │ cmp r3, r0 │ │ │ │ ble 90eae8 <__cxa_atexit@plt+0x90256c> │ │ │ │ ldr r3, [pc, #80] @ 90eb30 <__cxa_atexit@plt+0x9025b4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [pc, #60] @ 90eb2c <__cxa_atexit@plt+0x9025b0> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add r0, pc, r0 │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -2361800,15 +2361800,15 @@ │ │ │ │ ldr r6, [pc, #92] @ 90ecf0 <__cxa_atexit@plt+0x902774> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ strb lr, [r5, #16] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldm sp, {r5, r6} │ │ │ │ b 90ed90 <__cxa_atexit@plt+0x902814> │ │ │ │ ldr r7, [pc, #40] @ 90ecf4 <__cxa_atexit@plt+0x902778> │ │ │ │ @@ -2361977,15 +2361977,15 @@ │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r2, r1, #1 │ │ │ │ cmp r2, r0 │ │ │ │ ble 90ef70 <__cxa_atexit@plt+0x9029f4> │ │ │ │ ldr r3, [pc, #80] @ 90efb8 <__cxa_atexit@plt+0x902a3c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [pc, #60] @ 90efb4 <__cxa_atexit@plt+0x902a38> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ add r0, pc, r0 │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -2362058,15 +2362058,15 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #176] @ 90f158 <__cxa_atexit@plt+0x902bdc> │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ strb r0, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ bcc 90f134 <__cxa_atexit@plt+0x902bb8> │ │ │ │ ldr r7, [pc, #140] @ 90f15c <__cxa_atexit@plt+0x902be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -2362224,15 +2362224,15 @@ │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r2, r1, #1 │ │ │ │ cmp r2, r0 │ │ │ │ ble 90f34c <__cxa_atexit@plt+0x902dd0> │ │ │ │ ldr r3, [pc, #80] @ 90f394 <__cxa_atexit@plt+0x902e18> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [pc, #60] @ 90f390 <__cxa_atexit@plt+0x902e14> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ add r0, pc, r0 │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -2362306,15 +2362306,15 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #180] @ 90f53c <__cxa_atexit@plt+0x902fc0> │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ strb r0, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ bcc 90f518 <__cxa_atexit@plt+0x902f9c> │ │ │ │ ldr r7, [pc, #144] @ 90f540 <__cxa_atexit@plt+0x902fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -2362473,15 +2362473,15 @@ │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r2, r1, #1 │ │ │ │ cmp r2, r0 │ │ │ │ ble 90f730 <__cxa_atexit@plt+0x9031b4> │ │ │ │ ldr r3, [pc, #80] @ 90f778 <__cxa_atexit@plt+0x9031fc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [pc, #60] @ 90f774 <__cxa_atexit@plt+0x9031f8> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ add r0, pc, r0 │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -2362554,15 +2362554,15 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #176] @ 90f918 <__cxa_atexit@plt+0x90339c> │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ strb r0, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ bcc 90f8f4 <__cxa_atexit@plt+0x903378> │ │ │ │ ldr r7, [pc, #140] @ 90f91c <__cxa_atexit@plt+0x9033a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -2362721,15 +2362721,15 @@ │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r3, r1, #1 │ │ │ │ cmp r3, r0 │ │ │ │ ble 90fb10 <__cxa_atexit@plt+0x903594> │ │ │ │ ldr r3, [pc, #80] @ 90fb58 <__cxa_atexit@plt+0x9035dc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [pc, #60] @ 90fb54 <__cxa_atexit@plt+0x9035d8> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ add r0, pc, r0 │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ @@ -2362834,15 +2362834,15 @@ │ │ │ │ ldr r6, [pc, #92] @ 90fd18 <__cxa_atexit@plt+0x90379c> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ add r5, r5, #32 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ strb lr, [r5, #16] │ │ │ │ str r0, [r5, #12] │ │ │ │ ldm sp, {r5, r6} │ │ │ │ b 90fdb8 <__cxa_atexit@plt+0x90383c> │ │ │ │ ldr r7, [pc, #40] @ 90fd1c <__cxa_atexit@plt+0x9037a0> │ │ │ │ @@ -2363011,15 +2363011,15 @@ │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r2, r1, #1 │ │ │ │ cmp r2, r0 │ │ │ │ ble 90ff98 <__cxa_atexit@plt+0x903a1c> │ │ │ │ ldr r3, [pc, #80] @ 90ffe0 <__cxa_atexit@plt+0x903a64> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [pc, #60] @ 90ffdc <__cxa_atexit@plt+0x903a60> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ add r0, pc, r0 │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -2363092,15 +2363092,15 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #176] @ 910180 <__cxa_atexit@plt+0x903c04> │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ strb r0, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ bcc 91015c <__cxa_atexit@plt+0x903be0> │ │ │ │ ldr r7, [pc, #140] @ 910184 <__cxa_atexit@plt+0x903c08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ @@ -2363258,15 +2363258,15 @@ │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r2, r1, #1 │ │ │ │ cmp r2, r0 │ │ │ │ ble 910374 <__cxa_atexit@plt+0x903df8> │ │ │ │ ldr r3, [pc, #80] @ 9103bc <__cxa_atexit@plt+0x903e40> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [pc, #60] @ 9103b8 <__cxa_atexit@plt+0x903e3c> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ add r0, pc, r0 │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ @@ -2363341,15 +2363341,15 @@ │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r3, [pc, #184] @ 91056c <__cxa_atexit@plt+0x903ff0> │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ strb ip, [r5, #16] │ │ │ │ cmp r2, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ bcc 910548 <__cxa_atexit@plt+0x903fcc> │ │ │ │ ldr r7, [pc, #144] @ 910570 <__cxa_atexit@plt+0x903ff4> │ │ │ │ @@ -2363563,15 +2363563,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 91085c <__cxa_atexit@plt+0x9042e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 9298d4 <__cxa_atexit@plt+0x91d358> │ │ │ │ + b 9298a4 <__cxa_atexit@plt+0x91d328> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2363606,15 +2363606,15 @@ │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r5, [pc, #52] @ 91090c <__cxa_atexit@plt+0x904390> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmdb r3, {r5, r9} │ │ │ │ mov r5, r2 │ │ │ │ - b 9298bc <__cxa_atexit@plt+0x91d340> │ │ │ │ + b 92988c <__cxa_atexit@plt+0x91d310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2363646,15 +2363646,15 @@ │ │ │ │ ldr r1, [pc, #60] @ 9109a8 <__cxa_atexit@plt+0x90442c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r9, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 9298bc <__cxa_atexit@plt+0x91d340> │ │ │ │ + b 92988c <__cxa_atexit@plt+0x91d310> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @@ -2363692,15 +2363692,15 @@ │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 910a3c <__cxa_atexit@plt+0x9044c0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9298c4 <__cxa_atexit@plt+0x91d348> │ │ │ │ + b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmpeq lr, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ @@ -2363728,15 +2363728,15 @@ │ │ │ │ add r1, r0, #1 │ │ │ │ cmp r1, r3 │ │ │ │ ble 910acc <__cxa_atexit@plt+0x904550> │ │ │ │ ldr r3, [pc, #188] @ 910b7c <__cxa_atexit@plt+0x904600> │ │ │ │ add r5, r5, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ ldr r3, [pc, #160] @ 910b78 <__cxa_atexit@plt+0x9045fc> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2363834,15 +2363834,15 @@ │ │ │ │ stmda r5, {r0, r3, lr} │ │ │ │ str r8, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r3, [pc, #28] @ 910c88 <__cxa_atexit@plt+0x90470c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 9298cc <__cxa_atexit@plt+0x91d350> │ │ │ │ + b 92989c <__cxa_atexit@plt+0x91d320> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ orreq r5, r5, #236, 6 @ 0xb0000003 │ │ │ │ cmpeq lr, #48, 26 @ 0xc00 │ │ │ │ @@ -2363870,15 +2363870,15 @@ │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5, #32] │ │ │ │ stmib r5, {r0, r7} │ │ │ │ str r7, [r5, #36] @ 0x24 │ │ │ │ mov r5, r3 │ │ │ │ - b 9298dc <__cxa_atexit@plt+0x91d360> │ │ │ │ + b 9298ac <__cxa_atexit@plt+0x91d330> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ orreq r5, r5, #96, 4 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -2363896,15 +2363896,15 @@ │ │ │ │ str r1, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r6, [r5, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b 9298cc <__cxa_atexit@plt+0x91d350> │ │ │ │ + b 92989c <__cxa_atexit@plt+0x91d320> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @@ -2364110,15 +2364110,15 @@ │ │ │ │ mov r9, r7 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9298e4 <__cxa_atexit@plt+0x91d368> │ │ │ │ + b 9298b4 <__cxa_atexit@plt+0x91d338> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmpeq lr, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #8] @ 9110e4 <__cxa_atexit@plt+0x904b68> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ @@ -2364186,15 +2364186,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 9298e4 <__cxa_atexit@plt+0x91d368> │ │ │ │ + b 9298b4 <__cxa_atexit@plt+0x91d338> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r6, r5, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r6, ror #1 │ │ │ │ @@ -2364322,15 +2364322,15 @@ │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 9298e4 <__cxa_atexit@plt+0x91d368> │ │ │ │ + b 9298b4 <__cxa_atexit@plt+0x91d338> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r6, r5, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ @@ -2364649,15 +2364649,15 @@ │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r1, [r6, #4]! │ │ │ │ mov r8, r6 │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #36] @ 91196c <__cxa_atexit@plt+0x9053f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -2364687,15 +2364687,15 @@ │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r1, [r8, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ @@ -2364993,15 +2364993,15 @@ │ │ │ │ cmp r0, r7 │ │ │ │ ble 911ea0 <__cxa_atexit@plt+0x905924> │ │ │ │ ldr r7, [pc, #128] @ 911f00 <__cxa_atexit@plt+0x905984> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #15] │ │ │ │ ldr r0, [r8, #3] │ │ │ │ ldr lr, [pc, #76] @ 911efc <__cxa_atexit@plt+0x905980> │ │ │ │ @@ -2365038,15 +2365038,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ ble 911f44 <__cxa_atexit@plt+0x9059c8> │ │ │ │ ldr r3, [pc, #88] @ 911f90 <__cxa_atexit@plt+0x905a14> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr lr, [pc, #56] @ 911f8c <__cxa_atexit@plt+0x905a10> │ │ │ │ mov r8, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ @@ -2365106,15 +2365106,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ beq 912054 <__cxa_atexit@plt+0x905ad8> │ │ │ │ ldr r3, [pc, #32] @ 912064 <__cxa_atexit@plt+0x905ae8> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ orreq r5, r5, #132, 20 @ 0x84000 │ │ │ │ orreq r5, r5, #84, 20 @ 0x54000 │ │ │ │ @@ -2365123,15 +2365123,15 @@ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 912098 <__cxa_atexit@plt+0x905b1c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ @@ -2365165,15 +2365165,15 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ beq 91214c <__cxa_atexit@plt+0x905bd0> │ │ │ │ ldr r3, [pc, #60] @ 912170 <__cxa_atexit@plt+0x905bf4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 912174 <__cxa_atexit@plt+0x905bf8> │ │ │ │ @@ -2365195,28 +2365195,28 @@ │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ beq 9121b8 <__cxa_atexit@plt+0x905c3c> │ │ │ │ ldr r3, [pc, #28] @ 9121c8 <__cxa_atexit@plt+0x905c4c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9121ec <__cxa_atexit@plt+0x905c70> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -2365445,15 +2365445,15 @@ │ │ │ │ bhi 9125a0 <__cxa_atexit@plt+0x906024> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r2, [pc, #20] @ 9125a8 <__cxa_atexit@plt+0x90602c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 9298ec <__cxa_atexit@plt+0x91d370> │ │ │ │ + b 9298bc <__cxa_atexit@plt+0x91d340> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r3, r5, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ @@ -2365848,15 +2365848,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r7 │ │ │ │ ble 912bfc <__cxa_atexit@plt+0x906680> │ │ │ │ ldr r7, [pc, #120] @ 912c58 <__cxa_atexit@plt+0x9066dc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r7, [sl, #15] │ │ │ │ ldr lr, [pc, #76] @ 912c54 <__cxa_atexit@plt+0x9066d8> │ │ │ │ mov r0, #0 │ │ │ │ @@ -2365892,15 +2365892,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ ble 912c9c <__cxa_atexit@plt+0x906720> │ │ │ │ ldr r3, [pc, #80] @ 912ce0 <__cxa_atexit@plt+0x906764> │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr lr, [pc, #52] @ 912cdc <__cxa_atexit@plt+0x906760> │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -2366051,15 +2366051,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r7 │ │ │ │ ble 912f28 <__cxa_atexit@plt+0x9069ac> │ │ │ │ ldr r7, [pc, #120] @ 912f84 <__cxa_atexit@plt+0x906a08> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r9, #15] │ │ │ │ ldr lr, [pc, #76] @ 912f80 <__cxa_atexit@plt+0x906a04> │ │ │ │ mov r0, #0 │ │ │ │ @@ -2366095,15 +2366095,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ ble 912fc8 <__cxa_atexit@plt+0x906a4c> │ │ │ │ ldr r3, [pc, #80] @ 91300c <__cxa_atexit@plt+0x906a90> │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr lr, [pc, #52] @ 913008 <__cxa_atexit@plt+0x906a8c> │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -2366205,15 +2366205,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r7 │ │ │ │ ble 913190 <__cxa_atexit@plt+0x906c14> │ │ │ │ ldr r7, [pc, #120] @ 9131ec <__cxa_atexit@plt+0x906c70> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r9, #15] │ │ │ │ ldr lr, [pc, #76] @ 9131e8 <__cxa_atexit@plt+0x906c6c> │ │ │ │ mov r0, #0 │ │ │ │ @@ -2366249,15 +2366249,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ ble 913230 <__cxa_atexit@plt+0x906cb4> │ │ │ │ ldr r3, [pc, #80] @ 913274 <__cxa_atexit@plt+0x906cf8> │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr lr, [pc, #52] @ 913270 <__cxa_atexit@plt+0x906cf4> │ │ │ │ mov r0, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-8] │ │ │ │ @@ -2371134,15 +2371134,15 @@ │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ ble 917e84 <__cxa_atexit@plt+0x90b908> │ │ │ │ ldr r3, [pc, #168] @ 917f20 <__cxa_atexit@plt+0x90b9a4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr lr, [pc, #128] @ 917f10 <__cxa_atexit@plt+0x90b994> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -2371389,15 +2371389,15 @@ │ │ │ │ add r0, r3, #2 │ │ │ │ cmp r0, r2 │ │ │ │ ble 918280 <__cxa_atexit@plt+0x90bd04> │ │ │ │ ldr r3, [pc, #164] @ 918318 <__cxa_atexit@plt+0x90bd9c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr lr, [pc, #136] @ 918314 <__cxa_atexit@plt+0x90bd98> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -2371493,15 +2371493,15 @@ │ │ │ │ add r0, r3, #4 │ │ │ │ cmp r0, r2 │ │ │ │ ble 918420 <__cxa_atexit@plt+0x90bea4> │ │ │ │ ldr r3, [pc, #184] @ 9184cc <__cxa_atexit@plt+0x90bf50> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr lr, [pc, #156] @ 9184c8 <__cxa_atexit@plt+0x90bf4c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -2371605,15 +2371605,15 @@ │ │ │ │ add r0, r3, #4 │ │ │ │ cmp r0, r2 │ │ │ │ ble 9185e0 <__cxa_atexit@plt+0x90c064> │ │ │ │ ldr r3, [pc, #184] @ 91868c <__cxa_atexit@plt+0x90c110> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr lr, [pc, #156] @ 918688 <__cxa_atexit@plt+0x90c10c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -2371705,15 +2371705,15 @@ │ │ │ │ cmp r0, r7 │ │ │ │ ble 918780 <__cxa_atexit@plt+0x90c204> │ │ │ │ ldr r7, [pc, #116] @ 9187d4 <__cxa_atexit@plt+0x90c258> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #15] │ │ │ │ ldr lr, [pc, #68] @ 9187d0 <__cxa_atexit@plt+0x90c254> │ │ │ │ mov r0, #0 │ │ │ │ @@ -2371747,15 +2371747,15 @@ │ │ │ │ add r0, r2, #8 │ │ │ │ cmp r0, r1 │ │ │ │ ble 918818 <__cxa_atexit@plt+0x90c29c> │ │ │ │ ldr r3, [pc, #68] @ 918850 <__cxa_atexit@plt+0x90c2d4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldr r1, [pc, #40] @ 91884c <__cxa_atexit@plt+0x90c2d0> │ │ │ │ mov r0, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ stmda r5, {r2, r3} │ │ │ │ @@ -2371886,15 +2371886,15 @@ │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 918a44 <__cxa_atexit@plt+0x90c4c8> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9298ac <__cxa_atexit@plt+0x91d330> │ │ │ │ + b 92987c <__cxa_atexit@plt+0x91d300> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r6, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [pc, #172] @ 918b04 <__cxa_atexit@plt+0x90c588> │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2376462,15 +2376462,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r1, r1, #185 @ 0xb9 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9298f4 <__cxa_atexit@plt+0x91d378> │ │ │ │ + b 9298c4 <__cxa_atexit@plt+0x91d348> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r4, #116, 26 @ 0x1d00 │ │ │ │ orreq r8, r4, #188, 28 @ 0xbc0 │ │ │ │ orreq r8, r4, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ @@ -2376488,15 +2376488,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r1, r1, #185 @ 0xb9 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9298f4 <__cxa_atexit@plt+0x91d378> │ │ │ │ + b 9298c4 <__cxa_atexit@plt+0x91d348> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r8, r4, #12, 26 @ 0x300 │ │ │ │ orreq r8, r4, #84, 28 @ 0x540 │ │ │ │ orreq r8, r4, #248, 26 @ 0x3e00 │ │ │ │ cmpeq sp, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r7, sl, lsl r0 │ │ │ │ @@ -2376540,15 +2376540,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b 9298c4 <__cxa_atexit@plt+0x91d348> │ │ │ │ + b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ cmpeq sp, #0, 20 │ │ │ │ andeq r0, r0, r7 │ │ │ │ @@ -2376598,15 +2376598,15 @@ │ │ │ │ cmpeq sp, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 91d3e4 <__cxa_atexit@plt+0x910e68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9298fc <__cxa_atexit@plt+0x91d380> │ │ │ │ + b 9298cc <__cxa_atexit@plt+0x91d350> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmpeq sp, #40, 18 @ 0xa0000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r3, r8, r9} │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ @@ -2376725,15 +2376725,15 @@ │ │ │ │ cmpeq sp, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 91d5e0 <__cxa_atexit@plt+0x911064> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9298fc <__cxa_atexit@plt+0x91d380> │ │ │ │ + b 9298cc <__cxa_atexit@plt+0x91d350> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmpeq sp, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r5, #20 │ │ │ │ mov r3, r7 │ │ │ │ ldm r9, {r7, r8, r9} │ │ │ │ @@ -2377494,15 +2377494,15 @@ │ │ │ │ str r1, [fp, #4] │ │ │ │ ble 91e140 <__cxa_atexit@plt+0x911bc4> │ │ │ │ ldr r6, [pc, #104] @ 91e23c <__cxa_atexit@plt+0x911cc0> │ │ │ │ add r5, r5, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp] │ │ │ │ ldmib sp, {r4, r6, fp} │ │ │ │ bx r0 │ │ │ │ mov r2, #0 │ │ │ │ asr r1, r3, #31 │ │ │ │ lsr r6, r3, lr │ │ │ │ @@ -2377630,15 +2377630,15 @@ │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ add r5, r5, #32 │ │ │ │ mov r7, ip │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [ip] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r7, ip │ │ │ │ bx r0 │ │ │ │ @@ -2378085,15 +2378085,15 @@ │ │ │ │ ldr r5, [pc, #44] @ 91eb34 <__cxa_atexit@plt+0x9125b8> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 929904 <__cxa_atexit@plt+0x91d388> │ │ │ │ + b 9298d4 <__cxa_atexit@plt+0x91d358> │ │ │ │ ldr r7, [pc, #16] @ 91eb38 <__cxa_atexit@plt+0x9125bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ cmpeq sp, #140, 6 @ 0x30000002 │ │ │ │ cmpeq sp, #128, 6 │ │ │ │ @@ -2378114,15 +2378114,15 @@ │ │ │ │ add r2, r1, #1 │ │ │ │ cmp r2, r0 │ │ │ │ ble 91eb94 <__cxa_atexit@plt+0x912618> │ │ │ │ ldr r2, [pc, #84] @ 91ebdc <__cxa_atexit@plt+0x912660> │ │ │ │ add r5, r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [pc, #56] @ 91ebd8 <__cxa_atexit@plt+0x91265c> │ │ │ │ ldr r7, [r0, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3, #-28] @ 0xffffffe4 │ │ │ │ @@ -2378211,15 +2378211,15 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #132] @ 91ed8c <__cxa_atexit@plt+0x912810> │ │ │ │ add r5, r5, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [ip] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ mov r5, r8 │ │ │ │ mov r7, ip │ │ │ │ bx r0 │ │ │ │ @@ -2378230,15 +2378230,15 @@ │ │ │ │ ldr r6, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r8, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, ip │ │ │ │ mov r9, r2 │ │ │ │ - b 929904 <__cxa_atexit@plt+0x91d388> │ │ │ │ + b 9298d4 <__cxa_atexit@plt+0x91d358> │ │ │ │ ldr r7, [pc, #40] @ 91ed94 <__cxa_atexit@plt+0x912818> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #32 │ │ │ │ @@ -2378276,15 +2378276,15 @@ │ │ │ │ bhi 91ee1c <__cxa_atexit@plt+0x9128a0> │ │ │ │ ldr r5, [pc, #52] @ 91ee3c <__cxa_atexit@plt+0x9128c0> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b 929904 <__cxa_atexit@plt+0x91d388> │ │ │ │ + b 9298d4 <__cxa_atexit@plt+0x91d358> │ │ │ │ ldr r7, [pc, #20] @ 91ee38 <__cxa_atexit@plt+0x9128bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @@ -2379046,15 +2379046,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r0, [r5, #12] │ │ │ │ ble 91f9a0 <__cxa_atexit@plt+0x913424> │ │ │ │ ldr r3, [pc, #132] @ 91fa9c <__cxa_atexit@plt+0x913520> │ │ │ │ add r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r5, [sp] │ │ │ │ bx r0 │ │ │ │ orr r8, r3, r2, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ str r8, [r9] │ │ │ │ @@ -2379066,15 +2379066,15 @@ │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ stmib r6, {r7, r8} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ - b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ + b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ ldr r7, [pc, #40] @ 91faa4 <__cxa_atexit@plt+0x913528> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r9] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ @@ -2379120,15 +2379120,15 @@ │ │ │ │ add r2, r1, #7 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, fp │ │ │ │ b 91f968 <__cxa_atexit@plt+0x9133ec> │ │ │ │ add r5, r5, #28 │ │ │ │ - b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ + b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ ldr r7, [pc, #32] @ 91fb74 <__cxa_atexit@plt+0x9135f8> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -2379152,15 +2379152,15 @@ │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r7 │ │ │ │ - b 929734 <__cxa_atexit@plt+0x91d1b8> │ │ │ │ + b 929704 <__cxa_atexit@plt+0x91d188> │ │ │ │ ldr r3, [pc, #20] @ 91fbe8 <__cxa_atexit@plt+0x91366c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 9290ac <__cxa_atexit@plt+0x91cb30> │ │ │ │ orreq r6, r4, #124, 6 @ 0xf0000001 │ │ │ │ @@ -2383821,15 +2383821,15 @@ │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-16] │ │ │ │ add r1, r1, #185 @ 0xb9 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9298b4 <__cxa_atexit@plt+0x91d338> │ │ │ │ + b 929884 <__cxa_atexit@plt+0x91d308> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq r1, r4, #120, 20 @ 0x78000 │ │ │ │ orreq r1, r4, #192, 22 @ 0x30000 │ │ │ │ orreq r1, r4, #100, 22 @ 0x19000 │ │ │ │ cmpeq sp, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r7, sl, lsl r0 │ │ │ │ @@ -2383877,15 +2383877,15 @@ │ │ │ │ str r1, [r3, #12]! │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ str r7, [r0, #20] │ │ │ │ str r7, [r0, #8] │ │ │ │ - b 92990c <__cxa_atexit@plt+0x91d390> │ │ │ │ + b 9298dc <__cxa_atexit@plt+0x91d360> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 9290cc <__cxa_atexit@plt+0x91cb50> │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ cmpeq sp, #88, 14 @ 0x1600000 │ │ │ │ @@ -2383962,15 +2383962,15 @@ │ │ │ │ cmpeq sp, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #12] @ 9246f4 <__cxa_atexit@plt+0x918178> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9298fc <__cxa_atexit@plt+0x91d380> │ │ │ │ + b 9298cc <__cxa_atexit@plt+0x91d350> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmpeq sp, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #44] @ 924738 <__cxa_atexit@plt+0x9181bc> │ │ │ │ ldr r2, [pc, #44] @ 92473c <__cxa_atexit@plt+0x9181c0> │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2383979,15 +2383979,15 @@ │ │ │ │ strb r7, [r5, #4] │ │ │ │ add r2, r2, #185 @ 0xb9 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ stmda r5, {r1, r2, r3} │ │ │ │ ldr r3, [pc, #16] @ 924740 <__cxa_atexit@plt+0x9181c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 9298f4 <__cxa_atexit@plt+0x91d378> │ │ │ │ + b 9298c4 <__cxa_atexit@plt+0x91d348> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ orreq r1, r4, #240, 16 @ 0xf00000 │ │ │ │ orreq r1, r4, #40, 18 @ 0xa0000 │ │ │ │ cmpeq sp, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r9, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #52] @ 92478c <__cxa_atexit@plt+0x918210> │ │ │ │ @@ -2385462,15 +2385462,15 @@ │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r9, r1, r2 │ │ │ │ cmp r9, r0 │ │ │ │ ble 925e64 <__cxa_atexit@plt+0x9198e8> │ │ │ │ ldr r3, [pc, #124] @ 925ed8 <__cxa_atexit@plt+0x91995c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ ldr sl, [pc, #92] @ 925ed0 <__cxa_atexit@plt+0x919954> │ │ │ │ mov ip, #0 │ │ │ │ ldr r7, [lr, #4] │ │ │ │ add sl, pc, sl │ │ │ │ mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ @@ -2385538,15 +2385538,15 @@ │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ bmi 925f94 <__cxa_atexit@plt+0x919a18> │ │ │ │ ldr r3, [pc, #28] @ 925fa4 <__cxa_atexit@plt+0x919a28> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9298ac <__cxa_atexit@plt+0x91d330> │ │ │ │ + b 92987c <__cxa_atexit@plt+0x91d300> │ │ │ │ ldr r7, [pc, #12] @ 925fa8 <__cxa_atexit@plt+0x919a2c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ b 9290fc <__cxa_atexit@plt+0x91cb80> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ orreq r1, r4, #192, 20 @ 0xc0000 │ │ │ │ cmpeq ip, #16, 20 @ 0x10000 │ │ │ │ @@ -2385770,15 +2385770,15 @@ │ │ │ │ str r2, [r9, #8] │ │ │ │ b 9293fc <__cxa_atexit@plt+0x91ce80> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - teqeq r9, #13107200 @ 0xc80000 │ │ │ │ + teqeq r9, #29884416 @ 0x1c80000 │ │ │ │ cmpeq ip, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ bhi 92639c <__cxa_atexit@plt+0x919e20> │ │ │ │ @@ -2385849,15 +2385849,15 @@ │ │ │ │ ldr r7, [pc, #8] @ 926460 <__cxa_atexit@plt+0x919ee4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ cmpeq ip, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - teqeq r9, #55574528 @ 0x3500000 │ │ │ │ + teqeq r9, #122683392 @ 0x7500000 │ │ │ │ cmpeq ip, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 926494 <__cxa_atexit@plt+0x919f18> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2385874,15 +2385874,15 @@ │ │ │ │ cmp fp, r3 │ │ │ │ bhi 9264d4 <__cxa_atexit@plt+0x919f58> │ │ │ │ ldr r5, [pc, #40] @ 9264ec <__cxa_atexit@plt+0x919f70> │ │ │ │ mov r8, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b 929904 <__cxa_atexit@plt+0x91d388> │ │ │ │ + b 9298d4 <__cxa_atexit@plt+0x91d358> │ │ │ │ ldr r7, [pc, #20] @ 9264f0 <__cxa_atexit@plt+0x919f74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ cmpeq ip, #212, 18 @ 0x350000 │ │ │ │ @@ -2385964,15 +2385964,15 @@ │ │ │ │ add r1, r2, r9 │ │ │ │ cmp r1, r3 │ │ │ │ ble 92663c <__cxa_atexit@plt+0x91a0c0> │ │ │ │ ldr r3, [pc, #112] @ 9266a0 <__cxa_atexit@plt+0x91a124> │ │ │ │ add r5, r5, #32 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ ldr r1, [pc, #80] @ 926698 <__cxa_atexit@plt+0x91a11c> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -2386032,15 +2386032,15 @@ │ │ │ │ bhi 926854 <__cxa_atexit@plt+0x91a2d8> │ │ │ │ ldr r5, [pc, #448] @ 9268f8 <__cxa_atexit@plt+0x91a37c> │ │ │ │ mov r8, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, lr │ │ │ │ - b 929904 <__cxa_atexit@plt+0x91d388> │ │ │ │ + b 9298d4 <__cxa_atexit@plt+0x91d358> │ │ │ │ cmp sl, ip │ │ │ │ bge 9267d4 <__cxa_atexit@plt+0x91a258> │ │ │ │ ldr r3, [pc, #384] @ 9268dc <__cxa_atexit@plt+0x91a360> │ │ │ │ add r1, r0, #12 │ │ │ │ add r8, r1, sl, lsl #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -2386138,15 +2386138,15 @@ │ │ │ │ cmpeq ip, #176, 16 @ 0xb00000 │ │ │ │ cmpeq ip, #60, 16 @ 0x3c0000 │ │ │ │ orreq pc, r3, #12, 16 @ 0xc0000 │ │ │ │ orreq pc, r3, #216, 14 @ 0x3600000 │ │ │ │ orreq pc, r3, #184, 14 @ 0x2e00000 │ │ │ │ @ instruction: 0xfffffc78 │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - teqeq r9, #-1879048188 @ 0x90000004 │ │ │ │ + teqeq r9, #-1879048184 @ 0x90000008 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ cmpeq ip, #96, 14 @ 0x1800000 │ │ │ │ cmpeq ip, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ @@ -2386701,15 +2386701,15 @@ │ │ │ │ str r0, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ beq 9271d0 <__cxa_atexit@plt+0x91ac54> │ │ │ │ ldr r3, [pc, #60] @ 9271f0 <__cxa_atexit@plt+0x91ac74> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #20] @ 9271f4 <__cxa_atexit@plt+0x91ac78> │ │ │ │ @@ -2386736,28 +2386736,28 @@ │ │ │ │ str r0, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ beq 92724c <__cxa_atexit@plt+0x91acd0> │ │ │ │ ldr r3, [pc, #24] @ 927258 <__cxa_atexit@plt+0x91acdc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmpeq ip, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 927280 <__cxa_atexit@plt+0x91ad04> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ cmpeq ip, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [pc, #16] @ 9272a8 <__cxa_atexit@plt+0x91ad2c> │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -2386908,15 +2386908,15 @@ │ │ │ │ ldr r2, [r9, #8] │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r2 │ │ │ │ ble 9274fc <__cxa_atexit@plt+0x91af80> │ │ │ │ ldr r3, [pc, #148] @ 927588 <__cxa_atexit@plt+0x91b00c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ mov r2, #0 │ │ │ │ ldr lr, [pc, #120] @ 927580 <__cxa_atexit@plt+0x91b004> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r2, #-4]! │ │ │ │ @@ -2387468,15 +2387468,15 @@ │ │ │ │ ldr r7, [pc, #48] @ 927dd4 <__cxa_atexit@plt+0x91b858> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ b 92914c <__cxa_atexit@plt+0x91cbd0> │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ @@ -2387495,15 +2387495,15 @@ │ │ │ │ ldr r3, [pc, #48] @ 927e40 <__cxa_atexit@plt+0x91b8c4> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ @@ -2387516,15 +2387516,15 @@ │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r2, [pc, #24] @ 927e84 <__cxa_atexit@plt+0x91b908> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 929894 <__cxa_atexit@plt+0x91d318> │ │ │ │ + b 929864 <__cxa_atexit@plt+0x91d2e8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ cmpeq ip, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ @@ -2387751,15 +2387751,15 @@ │ │ │ │ ldmib sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ ldr r6, [pc, #40] @ 928240 <__cxa_atexit@plt+0x91bcc4> │ │ │ │ add r5, r3, #4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ ldm sp, {r4, r6, fp} │ │ │ │ - b 9296a4 <__cxa_atexit@plt+0x91d128> │ │ │ │ + b 929674 <__cxa_atexit@plt+0x91d0f8> │ │ │ │ add r5, fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ ldmib sp, {r6, fp} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ cmpeq ip, #136, 14 @ 0x2200000 │ │ │ │ @@ -2388243,15 +2388243,15 @@ │ │ │ │ ldr r2, [pc, #32] @ 9289e0 <__cxa_atexit@plt+0x91c464> │ │ │ │ ldr r1, [r7, #1] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b 9297bc <__cxa_atexit@plt+0x91d240> │ │ │ │ + b 92978c <__cxa_atexit@plt+0x91d210> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ cmpeq ip, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -2388451,15 +2388451,15 @@ │ │ │ │ bhi 928d18 <__cxa_atexit@plt+0x91c79c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r2, [pc, #24] @ 928d20 <__cxa_atexit@plt+0x91c7a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 929914 <__cxa_atexit@plt+0x91d398> │ │ │ │ + b 9298e4 <__cxa_atexit@plt+0x91d368> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ orreq sp, r3, #0, 4 │ │ │ │ cmpeq ip, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ @@ -2388644,609 +2388644,597 @@ │ │ │ │ mov r8, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 9297bc <__cxa_atexit@plt+0x91d240> │ │ │ │ + b 92978c <__cxa_atexit@plt+0x91d210> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r7, [pc, #16] @ 929044 <__cxa_atexit@plt+0x91cac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - andeq r0, r0, ip, lsl r9 │ │ │ │ + andeq r0, r0, ip, ror #17 │ │ │ │ cmpeq ip, #8, 4 @ 0x80000000 │ │ │ │ cmpeq ip, #208, 2 @ 0x34 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [pc, #24] @ 929078 <__cxa_atexit@plt+0x91cafc> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 9297bc <__cxa_atexit@plt+0x91d240> │ │ │ │ - @ instruction: 0x000008b8 │ │ │ │ + b 92978c <__cxa_atexit@plt+0x91d210> │ │ │ │ + andeq r0, r0, r8, lsl #17 │ │ │ │ ldr pc, [pc, #-4] @ 929080 <__cxa_atexit@plt+0x91cb04> │ │ │ │ - biceq r0, r3, #184, 30 @ 0x2e0 │ │ │ │ + biceq r0, r3, #224, 30 @ 0x380 │ │ │ │ ldr pc, [pc, #-4] @ 929088 <__cxa_atexit@plt+0x91cb0c> │ │ │ │ - cmneq r8, #120, 28 @ 0x780 │ │ │ │ + cmneq r8, #248, 28 @ 0xf80 │ │ │ │ ldr pc, [pc, #-4] @ 929090 <__cxa_atexit@plt+0x91cb14> │ │ │ │ - orrseq fp, sl, #4 │ │ │ │ + orrseq fp, sl, #36, 2 │ │ │ │ ldr pc, [pc, #-4] @ 929098 <__cxa_atexit@plt+0x91cb1c> │ │ │ │ - orrseq fp, sl, #228 @ 0xe4 │ │ │ │ + orrseq fp, sl, #4, 4 @ 0x40000000 │ │ │ │ ldr pc, [pc, #-4] @ 9290a0 <__cxa_atexit@plt+0x91cb24> │ │ │ │ - orrseq fp, sl, #116 @ 0x74 │ │ │ │ + orrseq fp, sl, #148, 2 @ 0x25 │ │ │ │ ldr pc, [pc, #-4] @ 9290a8 <__cxa_atexit@plt+0x91cb2c> │ │ │ │ - orrseq r7, lr, #28, 18 @ 0x70000 │ │ │ │ + orrseq r7, lr, #60, 20 @ 0x3c000 │ │ │ │ ldr pc, [pc, #-4] @ 9290b0 <__cxa_atexit@plt+0x91cb34> │ │ │ │ - biceq r2, r2, #124, 30 @ 0x1f0 │ │ │ │ + biceq r2, r2, #164, 30 @ 0x290 │ │ │ │ ldr pc, [pc, #-4] @ 9290b8 <__cxa_atexit@plt+0x91cb3c> │ │ │ │ - cmneq r6, #104, 24 @ 0x6800 │ │ │ │ + cmneq r6, #232, 24 @ 0xe800 │ │ │ │ ldr pc, [pc, #-4] @ 9290c0 <__cxa_atexit@plt+0x91cb44> │ │ │ │ - biceq r1, r3, #224, 4 │ │ │ │ + biceq r1, r3, #8, 6 @ 0x20000000 │ │ │ │ ldr pc, [pc, #-4] @ 9290c8 <__cxa_atexit@plt+0x91cb4c> │ │ │ │ - biceq r1, r3, #104, 10 @ 0x1a000000 │ │ │ │ + biceq r1, r3, #144, 10 @ 0x24000000 │ │ │ │ ldr pc, [pc, #-4] @ 9290d0 <__cxa_atexit@plt+0x91cb54> │ │ │ │ - biceq r2, r2, #100, 30 @ 0x190 │ │ │ │ + biceq r2, r2, #140, 30 @ 0x230 │ │ │ │ ldr pc, [pc, #-4] @ 9290d8 <__cxa_atexit@plt+0x91cb5c> │ │ │ │ - biceq sp, r1, #244, 24 @ 0xf400 │ │ │ │ + biceq sp, r1, #28, 26 @ 0x700 │ │ │ │ ldr pc, [pc, #-4] @ 9290e0 <__cxa_atexit@plt+0x91cb64> │ │ │ │ - biceq r1, r3, #184 @ 0xb8 │ │ │ │ + biceq r1, r3, #224 @ 0xe0 │ │ │ │ ldr pc, [pc, #-4] @ 9290e8 <__cxa_atexit@plt+0x91cb6c> │ │ │ │ - cmpeq sl, #192, 30 @ 0x300 │ │ │ │ + cmpeq sl, #64 @ 0x40 │ │ │ │ ldr pc, [pc, #-4] @ 9290f0 <__cxa_atexit@plt+0x91cb74> │ │ │ │ - cmneq r3, #128, 10 @ 0x20000000 │ │ │ │ + cmneq r3, #0, 12 │ │ │ │ ldr pc, [pc, #-4] @ 9290f8 <__cxa_atexit@plt+0x91cb7c> │ │ │ │ - cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r3, #32, 10 @ 0x8000000 │ │ │ │ ldr pc, [pc, #-4] @ 929100 <__cxa_atexit@plt+0x91cb84> │ │ │ │ - biceq r1, r2, #100, 20 @ 0x64000 │ │ │ │ + biceq r1, r2, #140, 20 @ 0x8c000 │ │ │ │ ldr pc, [pc, #-4] @ 929108 <__cxa_atexit@plt+0x91cb8c> │ │ │ │ - cmpeq sl, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq sl, #60 @ 0x3c │ │ │ │ ldr pc, [pc, #-4] @ 929110 <__cxa_atexit@plt+0x91cb94> │ │ │ │ - cmneq sp, #88, 12 @ 0x5800000 │ │ │ │ + cmneq sp, #216, 12 @ 0xd800000 │ │ │ │ ldr pc, [pc, #-4] @ 929118 <__cxa_atexit@plt+0x91cb9c> │ │ │ │ - cmneq r3, #160, 16 @ 0xa00000 │ │ │ │ + cmneq r3, #32, 18 @ 0x80000 │ │ │ │ ldr pc, [pc, #-4] @ 929120 <__cxa_atexit@plt+0x91cba4> │ │ │ │ - cmneq r5, #184, 22 @ 0x2e000 │ │ │ │ + cmneq r5, #56, 24 @ 0x3800 │ │ │ │ ldr pc, [pc, #-4] @ 929128 <__cxa_atexit@plt+0x91cbac> │ │ │ │ - cmneq r3, #16, 10 @ 0x4000000 │ │ │ │ + cmneq r3, #144, 10 @ 0x24000000 │ │ │ │ ldr pc, [pc, #-4] @ 929130 <__cxa_atexit@plt+0x91cbb4> │ │ │ │ - biceq r1, r3, #60, 16 @ 0x3c0000 │ │ │ │ + biceq r1, r3, #100, 16 @ 0x640000 │ │ │ │ ldr pc, [pc, #-4] @ 929138 <__cxa_atexit@plt+0x91cbbc> │ │ │ │ - orrseq fp, sl, #164, 4 @ 0x4000000a │ │ │ │ + orrseq fp, sl, #196, 6 @ 0x10000003 │ │ │ │ ldr pc, [pc, #-4] @ 929140 <__cxa_atexit@plt+0x91cbc4> │ │ │ │ - biceq r1, r3, #180, 18 @ 0x2d0000 │ │ │ │ + biceq r1, r3, #220, 18 @ 0x370000 │ │ │ │ ldr pc, [pc, #-4] @ 929148 <__cxa_atexit@plt+0x91cbcc> │ │ │ │ - cmneq r5, #72, 22 @ 0x12000 │ │ │ │ + cmneq r5, #200, 22 @ 0x32000 │ │ │ │ ldr pc, [pc, #-4] @ 929150 <__cxa_atexit@plt+0x91cbd4> │ │ │ │ - biceq r2, r2, #16, 22 @ 0x4000 │ │ │ │ + biceq r2, r2, #56, 22 @ 0xe000 │ │ │ │ ldr pc, [pc, #-4] @ 929158 <__cxa_atexit@plt+0x91cbdc> │ │ │ │ - @ instruction: 0x03a1c200 │ │ │ │ + @ instruction: 0x03a1c320 │ │ │ │ ldr pc, [pc, #-4] @ 929160 <__cxa_atexit@plt+0x91cbe4> │ │ │ │ - @ instruction: 0x03bb2a0c │ │ │ │ + @ instruction: 0x03bb2b2c │ │ │ │ ldr pc, [pc, #-4] @ 929168 <__cxa_atexit@plt+0x91cbec> │ │ │ │ - @ instruction: 0x03bb284c │ │ │ │ + @ instruction: 0x03bb296c │ │ │ │ ldr pc, [pc, #-4] @ 929170 <__cxa_atexit@plt+0x91cbf4> │ │ │ │ - @ instruction: 0x03bb28bc │ │ │ │ + @ instruction: 0x03bb29dc │ │ │ │ ldr pc, [pc, #-4] @ 929178 <__cxa_atexit@plt+0x91cbfc> │ │ │ │ - @ instruction: 0x03bb2b5c │ │ │ │ + @ instruction: 0x03bb2c7c │ │ │ │ ldr pc, [pc, #-4] @ 929180 <__cxa_atexit@plt+0x91cc04> │ │ │ │ - cmneq r3, #16, 18 @ 0x40000 │ │ │ │ + cmneq r3, #144, 18 @ 0x240000 │ │ │ │ ldr pc, [pc, #-4] @ 929188 <__cxa_atexit@plt+0x91cc0c> │ │ │ │ - cmneq r3, #112, 2 │ │ │ │ + cmneq r3, #240, 2 @ 0x3c │ │ │ │ ldr pc, [pc, #-4] @ 929190 <__cxa_atexit@plt+0x91cc14> │ │ │ │ - cmneq r3, #128 @ 0x80 │ │ │ │ + cmneq r3, #0, 2 │ │ │ │ ldr pc, [pc, #-4] @ 929198 <__cxa_atexit@plt+0x91cc1c> │ │ │ │ - @ instruction: 0x03bb299c │ │ │ │ + @ instruction: 0x03bb2abc │ │ │ │ ldr pc, [pc, #-4] @ 9291a0 <__cxa_atexit@plt+0x91cc24> │ │ │ │ - @ instruction: 0x03bb2bcc │ │ │ │ + @ instruction: 0x03bb2cec │ │ │ │ ldr pc, [pc, #-4] @ 9291a8 <__cxa_atexit@plt+0x91cc2c> │ │ │ │ - @ instruction: 0x03bb27cc │ │ │ │ + @ instruction: 0x03bb28ec │ │ │ │ ldr pc, [pc, #-4] @ 9291b0 <__cxa_atexit@plt+0x91cc34> │ │ │ │ - cmpeq sl, #64, 30 @ 0x100 │ │ │ │ + cmpeq sl, #192, 30 @ 0x300 │ │ │ │ ldr pc, [pc, #-4] @ 9291b8 <__cxa_atexit@plt+0x91cc3c> │ │ │ │ - cmneq r3, #32, 8 @ 0x20000000 │ │ │ │ + cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ ldr pc, [pc, #-4] @ 9291c0 <__cxa_atexit@plt+0x91cc44> │ │ │ │ - biceq r1, r3, #88, 22 @ 0x16000 │ │ │ │ + biceq r1, r3, #128, 22 @ 0x20000 │ │ │ │ ldr pc, [pc, #-4] @ 9291c8 <__cxa_atexit@plt+0x91cc4c> │ │ │ │ - cmneq r5, #40, 24 @ 0x2800 │ │ │ │ + cmneq r5, #168, 24 @ 0xa800 │ │ │ │ ldr pc, [pc, #-4] @ 9291d0 <__cxa_atexit@plt+0x91cc54> │ │ │ │ - orrseq r7, lr, #108, 20 @ 0x6c000 │ │ │ │ + orrseq r7, lr, #140, 22 @ 0x23000 │ │ │ │ ldr pc, [pc, #-4] @ 9291d8 <__cxa_atexit@plt+0x91cc5c> │ │ │ │ - cmneq r5, #104, 20 @ 0x68000 │ │ │ │ + cmneq r5, #232, 20 @ 0xe8000 │ │ │ │ ldr pc, [pc, #-4] @ 9291e0 <__cxa_atexit@plt+0x91cc64> │ │ │ │ - orrseq fp, sl, #84, 2 │ │ │ │ + orrseq fp, sl, #116, 4 @ 0x40000007 │ │ │ │ ldr pc, [pc, #-4] @ 9291e8 <__cxa_atexit@plt+0x91cc6c> │ │ │ │ - @ instruction: 0x03bb292c │ │ │ │ + @ instruction: 0x03bb2a4c │ │ │ │ ldr pc, [pc, #-4] @ 9291f0 <__cxa_atexit@plt+0x91cc74> │ │ │ │ - @ instruction: 0x03a1c270 │ │ │ │ + @ instruction: 0x03a1c390 │ │ │ │ ldr pc, [pc, #-4] @ 9291f8 <__cxa_atexit@plt+0x91cc7c> │ │ │ │ - cmneq r5, #24, 18 @ 0x60000 │ │ │ │ + cmneq r5, #152, 18 @ 0x260000 │ │ │ │ ldr pc, [pc, #-4] @ 929200 <__cxa_atexit@plt+0x91cc84> │ │ │ │ - biceq r7, r2, #164, 2 @ 0x29 │ │ │ │ + biceq r7, r2, #204, 2 @ 0x33 │ │ │ │ ldr pc, [pc, #-4] @ 929208 <__cxa_atexit@plt+0x91cc8c> │ │ │ │ - cmneq r8, #108, 2 │ │ │ │ + cmneq r8, #236, 2 @ 0x3b │ │ │ │ ldr pc, [pc, #-4] @ 929210 <__cxa_atexit@plt+0x91cc94> │ │ │ │ - orrseq r9, r9, #88, 16 @ 0x580000 │ │ │ │ + orrseq r9, r9, #120, 18 @ 0x1e0000 │ │ │ │ ldr pc, [pc, #-4] @ 929218 <__cxa_atexit@plt+0x91cc9c> │ │ │ │ - rsceq sp, r4, #108, 6 @ 0xb0000001 │ │ │ │ + rsceq sp, r4, #244, 6 @ 0xd0000003 │ │ │ │ ldr pc, [pc, #-4] @ 929220 <__cxa_atexit@plt+0x91cca4> │ │ │ │ - cmneq r8, #8 │ │ │ │ + cmneq r8, #136 @ 0x88 │ │ │ │ ldr pc, [pc, #-4] @ 929228 <__cxa_atexit@plt+0x91ccac> │ │ │ │ - biceq r5, r2, #124, 30 @ 0x1f0 │ │ │ │ + biceq r5, r2, #164, 30 @ 0x290 │ │ │ │ ldr pc, [pc, #-4] @ 929230 <__cxa_atexit@plt+0x91ccb4> │ │ │ │ - biceq r6, r2, #68, 6 @ 0x10000001 │ │ │ │ + biceq r6, r2, #108, 6 @ 0xb0000001 │ │ │ │ ldr pc, [pc, #-4] @ 929238 <__cxa_atexit@plt+0x91ccbc> │ │ │ │ - biceq r3, r2, #232, 20 @ 0xe8000 │ │ │ │ + biceq r3, r2, #16, 22 @ 0x4000 │ │ │ │ ldr pc, [pc, #-4] @ 929240 <__cxa_atexit@plt+0x91ccc4> │ │ │ │ - biceq r4, r2, #140, 22 @ 0x23000 │ │ │ │ + biceq r4, r2, #180, 22 @ 0x2d000 │ │ │ │ ldr pc, [pc, #-4] @ 929248 <__cxa_atexit@plt+0x91cccc> │ │ │ │ - biceq r7, r1, #16, 26 @ 0x400 │ │ │ │ + biceq r7, r1, #56, 26 @ 0xe00 │ │ │ │ ldr pc, [pc, #-4] @ 929250 <__cxa_atexit@plt+0x91ccd4> │ │ │ │ - @ instruction: 0x03bfd544 │ │ │ │ + @ instruction: 0x03bfd56c │ │ │ │ ldr pc, [pc, #-4] @ 929258 <__cxa_atexit@plt+0x91ccdc> │ │ │ │ - cmneq r7, #240, 4 │ │ │ │ + cmneq r7, #112, 6 @ 0xc0000001 │ │ │ │ ldr pc, [pc, #-4] @ 929260 <__cxa_atexit@plt+0x91cce4> │ │ │ │ - biceq sl, r4, #893386752 @ 0x35400000 │ │ │ │ + biceq sl, r4, #1061158912 @ 0x3f400000 │ │ │ │ ldr pc, [pc, #-4] @ 929268 <__cxa_atexit@plt+0x91ccec> │ │ │ │ - biceq lr, r1, #164, 6 @ 0x90000002 │ │ │ │ + biceq lr, r1, #204, 6 @ 0x30000003 │ │ │ │ ldr pc, [pc, #-4] @ 929270 <__cxa_atexit@plt+0x91ccf4> │ │ │ │ - cmpeq sl, #184, 22 @ 0x2e000 │ │ │ │ + cmpeq sl, #56, 24 @ 0x3800 │ │ │ │ ldr pc, [pc, #-4] @ 929278 <__cxa_atexit@plt+0x91ccfc> │ │ │ │ - biceq r2, r2, #248, 4 @ 0x8000000f │ │ │ │ + biceq r2, r2, #32, 6 @ 0x80000000 │ │ │ │ ldr pc, [pc, #-4] @ 929280 <__cxa_atexit@plt+0x91cd04> │ │ │ │ - biceq r2, r2, #52, 8 @ 0x34000000 │ │ │ │ + biceq r2, r2, #92, 8 @ 0x5c000000 │ │ │ │ ldr pc, [pc, #-4] @ 929288 <__cxa_atexit@plt+0x91cd0c> │ │ │ │ - biceq r5, r2, #216, 30 @ 0x360 │ │ │ │ + biceq r6, r2, #0 │ │ │ │ ldr pc, [pc, #-4] @ 929290 <__cxa_atexit@plt+0x91cd14> │ │ │ │ - biceq r2, r2, #96, 14 @ 0x1800000 │ │ │ │ + biceq r2, r2, #136, 14 @ 0x2200000 │ │ │ │ ldr pc, [pc, #-4] @ 929298 <__cxa_atexit@plt+0x91cd1c> │ │ │ │ - biceq r2, r2, #148, 6 @ 0x50000002 │ │ │ │ + biceq r2, r2, #188, 6 @ 0xf0000002 │ │ │ │ ldr pc, [pc, #-4] @ 9292a0 <__cxa_atexit@plt+0x91cd24> │ │ │ │ - biceq r1, r3, #20, 8 @ 0x14000000 │ │ │ │ + biceq r1, r3, #60, 8 @ 0x3c000000 │ │ │ │ ldr pc, [pc, #-4] @ 9292a8 <__cxa_atexit@plt+0x91cd2c> │ │ │ │ - biceq r2, r2, #196, 10 @ 0x31000000 │ │ │ │ + biceq r2, r2, #236, 10 @ 0x3b000000 │ │ │ │ ldr pc, [pc, #-4] @ 9292b0 <__cxa_atexit@plt+0x91cd34> │ │ │ │ - biceq r3, r2, #172, 8 @ 0xac000000 │ │ │ │ + biceq r3, r2, #212, 8 @ 0xd4000000 │ │ │ │ ldr pc, [pc, #-4] @ 9292b8 <__cxa_atexit@plt+0x91cd3c> │ │ │ │ - cmneq fp, #48, 20 @ 0x30000 │ │ │ │ + cmneq fp, #176, 20 @ 0xb0000 │ │ │ │ ldr pc, [pc, #-4] @ 9292c0 <__cxa_atexit@plt+0x91cd44> │ │ │ │ - orrseq r7, lr, #220, 20 @ 0xdc000 │ │ │ │ + orrseq r7, lr, #252, 22 @ 0x3f000 │ │ │ │ ldr pc, [pc, #-4] @ 9292c8 <__cxa_atexit@plt+0x91cd4c> │ │ │ │ - orrseq r7, lr, #204, 14 @ 0x3300000 │ │ │ │ + orrseq r7, lr, #236, 16 @ 0xec0000 │ │ │ │ ldr pc, [pc, #-4] @ 9292d0 <__cxa_atexit@plt+0x91cd54> │ │ │ │ - orrseq r7, lr, #60, 16 @ 0x3c0000 │ │ │ │ + orrseq r7, lr, #92, 18 @ 0x170000 │ │ │ │ ldr pc, [pc, #-4] @ 9292d8 <__cxa_atexit@plt+0x91cd5c> │ │ │ │ - orrseq r7, lr, #204, 12 @ 0xcc00000 │ │ │ │ + orrseq r7, lr, #236, 14 @ 0x3b00000 │ │ │ │ ldr pc, [pc, #-4] @ 9292e0 <__cxa_atexit@plt+0x91cd64> │ │ │ │ - orrseq r7, lr, #92, 22 @ 0x17000 │ │ │ │ + orrseq r7, lr, #124, 24 @ 0x7c00 │ │ │ │ ldr pc, [pc, #-4] @ 9292e8 <__cxa_atexit@plt+0x91cd6c> │ │ │ │ - biceq r2, r2, #228, 30 @ 0x390 │ │ │ │ + biceq r3, r2, #12 │ │ │ │ ldr pc, [pc, #-4] @ 9292f0 <__cxa_atexit@plt+0x91cd74> │ │ │ │ - biceq r3, r2, #16 │ │ │ │ + biceq r3, r2, #56 @ 0x38 │ │ │ │ ldr pc, [pc, #-4] @ 9292f8 <__cxa_atexit@plt+0x91cd7c> │ │ │ │ - @ instruction: 0x03ac30dc │ │ │ │ + @ instruction: 0x03ac31fc │ │ │ │ ldr pc, [pc, #-4] @ 929300 <__cxa_atexit@plt+0x91cd84> │ │ │ │ - cmneq fp, #140, 18 @ 0x230000 │ │ │ │ + cmneq fp, #12, 20 @ 0xc000 │ │ │ │ ldr pc, [pc, #-4] @ 929308 <__cxa_atexit@plt+0x91cd8c> │ │ │ │ - rsceq r1, r4, #84, 4 @ 0x40000005 │ │ │ │ + rsceq r1, r4, #220, 4 @ 0xc000000d │ │ │ │ ldr pc, [pc, #-4] @ 929310 <__cxa_atexit@plt+0x91cd94> │ │ │ │ - rsceq sp, r4, #164, 14 @ 0x2900000 │ │ │ │ + rsceq sp, r4, #44, 16 @ 0x2c0000 │ │ │ │ ldr pc, [pc, #-4] @ 929318 <__cxa_atexit@plt+0x91cd9c> │ │ │ │ - sbcseq r9, r8, #76, 14 @ 0x1300000 │ │ │ │ + sbcseq r9, r8, #212, 14 @ 0x3500000 │ │ │ │ ldr pc, [pc, #-4] @ 929320 <__cxa_atexit@plt+0x91cda4> │ │ │ │ - cmneq pc, #4, 22 @ 0x1000 │ │ │ │ + cmneq pc, #132, 22 @ 0x21000 │ │ │ │ ldr pc, [pc, #-4] @ 929328 <__cxa_atexit@plt+0x91cdac> │ │ │ │ - biceq r7, r2, #180, 6 @ 0xd0000002 │ │ │ │ + biceq r7, r2, #220, 6 @ 0x70000003 │ │ │ │ ldr pc, [pc, #-4] @ 929330 <__cxa_atexit@plt+0x91cdb4> │ │ │ │ - sbcseq fp, r9, #84, 10 @ 0x15000000 │ │ │ │ + sbcseq fp, r9, #220, 10 @ 0x37000000 │ │ │ │ ldr pc, [pc, #-4] @ 929338 <__cxa_atexit@plt+0x91cdbc> │ │ │ │ - @ instruction: 0x03a20f14 │ │ │ │ + @ instruction: 0x03a21034 │ │ │ │ ldr pc, [pc, #-4] @ 929340 <__cxa_atexit@plt+0x91cdc4> │ │ │ │ - cmneq r3, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq r3, #32, 10 @ 0x8000000 │ │ │ │ ldr pc, [pc, #-4] @ 929348 <__cxa_atexit@plt+0x91cdcc> │ │ │ │ - @ instruction: 0x03a1c7c0 │ │ │ │ + @ instruction: 0x03a1c8e0 │ │ │ │ ldr pc, [pc, #-4] @ 929350 <__cxa_atexit@plt+0x91cdd4> │ │ │ │ - @ instruction: 0x03b789e0 │ │ │ │ + @ instruction: 0x03b78b00 │ │ │ │ ldr pc, [pc, #-4] @ 929358 <__cxa_atexit@plt+0x91cddc> │ │ │ │ - @ instruction: 0x03b7992c │ │ │ │ + @ instruction: 0x03b79a4c │ │ │ │ ldr pc, [pc, #-4] @ 929360 <__cxa_atexit@plt+0x91cde4> │ │ │ │ - cmneq r9, #164, 14 @ 0x2900000 │ │ │ │ + cmneq r9, #36, 16 @ 0x240000 │ │ │ │ ldr pc, [pc, #-4] @ 929368 <__cxa_atexit@plt+0x91cdec> │ │ │ │ - cmneq r3, #0, 2 │ │ │ │ + cmneq r3, #128, 2 │ │ │ │ ldr pc, [pc, #-4] @ 929370 <__cxa_atexit@plt+0x91cdf4> │ │ │ │ - cmneq r8, #36, 16 @ 0x240000 │ │ │ │ + cmneq r8, #164, 16 @ 0xa40000 │ │ │ │ ldr pc, [pc, #-4] @ 929378 <__cxa_atexit@plt+0x91cdfc> │ │ │ │ - sbcseq ip, sp, #44, 10 @ 0xb000000 │ │ │ │ + sbcseq ip, sp, #180, 10 @ 0x2d000000 │ │ │ │ ldr pc, [pc, #-4] @ 929380 <__cxa_atexit@plt+0x91ce04> │ │ │ │ - cmneq r3, #104, 14 @ 0x1a00000 │ │ │ │ + cmneq r3, #232, 14 @ 0x3a00000 │ │ │ │ ldr pc, [pc, #-4] @ 929388 <__cxa_atexit@plt+0x91ce0c> │ │ │ │ - sbcseq r4, sp, #188, 8 @ 0xbc000000 │ │ │ │ + sbcseq r4, sp, #68, 10 @ 0x11000000 │ │ │ │ ldr pc, [pc, #-4] @ 929390 <__cxa_atexit@plt+0x91ce14> │ │ │ │ - cmneq r8, #152, 20 @ 0x98000 │ │ │ │ + cmneq r8, #24, 22 @ 0x6000 │ │ │ │ ldr pc, [pc, #-4] @ 929398 <__cxa_atexit@plt+0x91ce1c> │ │ │ │ - sbcseq r6, sp, #176, 30 @ 0x2c0 │ │ │ │ + sbcseq r7, sp, #56 @ 0x38 │ │ │ │ ldr pc, [pc, #-4] @ 9293a0 <__cxa_atexit@plt+0x91ce24> │ │ │ │ - orreq sl, pc, #100 @ 0x64 │ │ │ │ + orreq sl, pc, #132, 2 @ 0x21 │ │ │ │ ldr pc, [pc, #-4] @ 9293a8 <__cxa_atexit@plt+0x91ce2c> │ │ │ │ - @ instruction: 0x03bcb904 │ │ │ │ + @ instruction: 0x03bcb6d4 │ │ │ │ ldr pc, [pc, #-4] @ 9293b0 <__cxa_atexit@plt+0x91ce34> │ │ │ │ - biceq r2, r2, #196, 30 @ 0x310 │ │ │ │ + biceq r2, r2, #236, 30 @ 0x3b0 │ │ │ │ ldr pc, [pc, #-4] @ 9293b8 <__cxa_atexit@plt+0x91ce3c> │ │ │ │ - cmneq r3, #176, 28 @ 0xb00 │ │ │ │ + cmneq r3, #48, 30 @ 0xc0 │ │ │ │ ldr pc, [pc, #-4] @ 9293c0 <__cxa_atexit@plt+0x91ce44> │ │ │ │ - cmneq r3, #224, 24 @ 0xe000 │ │ │ │ - ldr pc, [pc, #-4] @ 9293c8 <__cxa_atexit@plt+0x91ce4c> │ │ │ │ cmneq r3, #96, 26 @ 0x1800 │ │ │ │ + ldr pc, [pc, #-4] @ 9293c8 <__cxa_atexit@plt+0x91ce4c> │ │ │ │ + cmneq r3, #224, 26 @ 0x3800 │ │ │ │ ldr pc, [pc, #-4] @ 9293d0 <__cxa_atexit@plt+0x91ce54> │ │ │ │ - cmneq r3, #208, 26 @ 0x3400 │ │ │ │ + cmneq r3, #80, 28 @ 0x500 │ │ │ │ ldr pc, [pc, #-4] @ 9293d8 <__cxa_atexit@plt+0x91ce5c> │ │ │ │ - @ instruction: 0x03bb2a7c │ │ │ │ + @ instruction: 0x03bb2b9c │ │ │ │ ldr pc, [pc, #-4] @ 9293e0 <__cxa_atexit@plt+0x91ce64> │ │ │ │ - @ instruction: 0x03bb2aec │ │ │ │ + @ instruction: 0x03bb2c0c │ │ │ │ ldr pc, [pc, #-4] @ 9293e8 <__cxa_atexit@plt+0x91ce6c> │ │ │ │ - @ instruction: 0x03a22c04 │ │ │ │ + @ instruction: 0x03a22d24 │ │ │ │ ldr pc, [pc, #-4] @ 9293f0 <__cxa_atexit@plt+0x91ce74> │ │ │ │ - @ instruction: 0x03b720bc │ │ │ │ + @ instruction: 0x03b721dc │ │ │ │ ldr pc, [pc, #-4] @ 9293f8 <__cxa_atexit@plt+0x91ce7c> │ │ │ │ - @ instruction: 0x03a41768 │ │ │ │ + @ instruction: 0x03a41888 │ │ │ │ ldr pc, [pc, #-4] @ 929400 <__cxa_atexit@plt+0x91ce84> │ │ │ │ - @ instruction: 0x03b78554 │ │ │ │ + @ instruction: 0x03b78674 │ │ │ │ ldr pc, [pc, #-4] @ 929408 <__cxa_atexit@plt+0x91ce8c> │ │ │ │ - biceq sp, r2, #156, 24 @ 0x9c00 │ │ │ │ + biceq sp, r2, #196, 24 @ 0xc400 │ │ │ │ ldr pc, [pc, #-4] @ 929410 <__cxa_atexit@plt+0x91ce94> │ │ │ │ - @ instruction: 0x03bebdd4 │ │ │ │ + @ instruction: 0x03bebdfc │ │ │ │ ldr pc, [pc, #-4] @ 929418 <__cxa_atexit@plt+0x91ce9c> │ │ │ │ - @ instruction: 0x03be8358 │ │ │ │ + @ instruction: 0x03be8380 │ │ │ │ ldr pc, [pc, #-4] @ 929420 <__cxa_atexit@plt+0x91cea4> │ │ │ │ - cmneq r3, #132, 30 @ 0x210 │ │ │ │ + cmneq r3, #4 │ │ │ │ ldr pc, [pc, #-4] @ 929428 <__cxa_atexit@plt+0x91ceac> │ │ │ │ - cmneq r1, #32, 6 @ 0x80000000 │ │ │ │ + cmneq r1, #160, 6 @ 0x80000002 │ │ │ │ ldr pc, [pc, #-4] @ 929430 <__cxa_atexit@plt+0x91ceb4> │ │ │ │ - cmneq r3, #8, 24 @ 0x800 │ │ │ │ + cmneq r3, #136, 24 @ 0x8800 │ │ │ │ ldr pc, [pc, #-4] @ 929438 <__cxa_atexit@plt+0x91cebc> │ │ │ │ - cmneq r3, #240, 10 @ 0x3c000000 │ │ │ │ - ldr pc, [pc, #-4] @ 929440 <__cxa_atexit@plt+0x91cec4> │ │ │ │ cmneq r3, #112, 12 @ 0x7000000 │ │ │ │ + ldr pc, [pc, #-4] @ 929440 <__cxa_atexit@plt+0x91cec4> │ │ │ │ + cmneq r3, #240, 12 @ 0xf000000 │ │ │ │ ldr pc, [pc, #-4] @ 929448 <__cxa_atexit@plt+0x91cecc> │ │ │ │ - cmpeq sl, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq sl, #76, 12 @ 0x4c00000 │ │ │ │ ldr pc, [pc, #-4] @ 929450 <__cxa_atexit@plt+0x91ced4> │ │ │ │ - @ instruction: 0x03abfa60 │ │ │ │ + @ instruction: 0x03abfb80 │ │ │ │ ldr pc, [pc, #-4] @ 929458 <__cxa_atexit@plt+0x91cedc> │ │ │ │ - @ instruction: 0x03ac40a4 │ │ │ │ + @ instruction: 0x03ac41c4 │ │ │ │ ldr pc, [pc, #-4] @ 929460 <__cxa_atexit@plt+0x91cee4> │ │ │ │ - @ instruction: 0x03a5d390 │ │ │ │ + @ instruction: 0x03a5d4b0 │ │ │ │ ldr pc, [pc, #-4] @ 929468 <__cxa_atexit@plt+0x91ceec> │ │ │ │ - movteq sp, #56620 @ 0xdd2c │ │ │ │ + movteq sp, #56748 @ 0xddac │ │ │ │ ldr pc, [pc, #-4] @ 929470 <__cxa_atexit@plt+0x91cef4> │ │ │ │ - movteq r9, #59756 @ 0xe96c │ │ │ │ + movteq r9, #59884 @ 0xe9ec │ │ │ │ ldr pc, [pc, #-4] @ 929478 <__cxa_atexit@plt+0x91cefc> │ │ │ │ - cmneq r3, #252, 4 @ 0xc000000f │ │ │ │ + cmneq r3, #124, 6 @ 0xf0000001 │ │ │ │ ldr pc, [pc, #-4] @ 929480 <__cxa_atexit@plt+0x91cf04> │ │ │ │ - biceq ip, r2, #212 @ 0xd4 │ │ │ │ + biceq ip, r2, #252 @ 0xfc │ │ │ │ ldr pc, [pc, #-4] @ 929488 <__cxa_atexit@plt+0x91cf0c> │ │ │ │ - cmneq r3, #80, 14 @ 0x1400000 │ │ │ │ + cmneq r3, #208, 14 @ 0x3400000 │ │ │ │ ldr pc, [pc, #-4] @ 929490 <__cxa_atexit@plt+0x91cf14> │ │ │ │ - orrseq sp, r9, #232, 10 @ 0x3a000000 │ │ │ │ + orrseq sp, r9, #8, 14 @ 0x200000 │ │ │ │ ldr pc, [pc, #-4] @ 929498 <__cxa_atexit@plt+0x91cf1c> │ │ │ │ - movteq r4, #57912 @ 0xe238 │ │ │ │ + movteq r4, #58040 @ 0xe2b8 │ │ │ │ ldr pc, [pc, #-4] @ 9294a0 <__cxa_atexit@plt+0x91cf24> │ │ │ │ - @ instruction: 0x03b783a8 │ │ │ │ + @ instruction: 0x03b784c8 │ │ │ │ ldr pc, [pc, #-4] @ 9294a8 <__cxa_atexit@plt+0x91cf2c> │ │ │ │ - cmneq ip, #96, 10 @ 0x18000000 │ │ │ │ + cmneq ip, #224, 10 @ 0x38000000 │ │ │ │ ldr pc, [pc, #-4] @ 9294b0 <__cxa_atexit@plt+0x91cf34> │ │ │ │ - cmneq r5, #136, 18 @ 0x220000 │ │ │ │ + cmneq r5, #8, 20 @ 0x8000 │ │ │ │ ldr pc, [pc, #-4] @ 9294b8 <__cxa_atexit@plt+0x91cf3c> │ │ │ │ - cmpeq ip, #24, 8 @ 0x18000000 │ │ │ │ + cmpeq ip, #152, 8 @ 0x98000000 │ │ │ │ ldr pc, [pc, #-4] @ 9294c0 <__cxa_atexit@plt+0x91cf44> │ │ │ │ - cmneq r2, #148, 14 @ 0x2500000 │ │ │ │ + cmneq r2, #20, 16 @ 0x140000 │ │ │ │ ldr pc, [pc, #-4] @ 9294c8 <__cxa_atexit@plt+0x91cf4c> │ │ │ │ - cmneq r4, #216, 2 @ 0x36 │ │ │ │ + cmneq r4, #88, 4 @ 0x80000005 │ │ │ │ ldr pc, [pc, #-4] @ 9294d0 <__cxa_atexit@plt+0x91cf54> │ │ │ │ - @ instruction: 0x03a95350 │ │ │ │ + @ instruction: 0x03a95470 │ │ │ │ ldr pc, [pc, #-4] @ 9294d8 <__cxa_atexit@plt+0x91cf5c> │ │ │ │ - cmneq r3, #180, 12 @ 0xb400000 │ │ │ │ + cmneq r3, #52, 14 @ 0xd00000 │ │ │ │ ldr pc, [pc, #-4] @ 9294e0 <__cxa_atexit@plt+0x91cf64> │ │ │ │ - @ instruction: 0x03a90d00 │ │ │ │ + @ instruction: 0x03a90e20 │ │ │ │ ldr pc, [pc, #-4] @ 9294e8 <__cxa_atexit@plt+0x91cf6c> │ │ │ │ - orrseq r5, ip, #40, 26 @ 0xa00 │ │ │ │ + orrseq r5, ip, #72, 28 @ 0x480 │ │ │ │ ldr pc, [pc, #-4] @ 9294f0 <__cxa_atexit@plt+0x91cf74> │ │ │ │ - @ instruction: 0x03a9f38c │ │ │ │ + @ instruction: 0x03a9f4ac │ │ │ │ ldr pc, [pc, #-4] @ 9294f8 <__cxa_atexit@plt+0x91cf7c> │ │ │ │ - orrseq r4, ip, #88, 24 @ 0x5800 │ │ │ │ + orrseq r4, ip, #120, 26 @ 0x1e00 │ │ │ │ ldr pc, [pc, #-4] @ 929500 <__cxa_atexit@plt+0x91cf84> │ │ │ │ - @ instruction: 0x03ab89b0 │ │ │ │ + @ instruction: 0x03ab8ad0 │ │ │ │ ldr pc, [pc, #-4] @ 929508 <__cxa_atexit@plt+0x91cf8c> │ │ │ │ - @ instruction: 0x03a9b0d4 │ │ │ │ + @ instruction: 0x03a9b1f4 │ │ │ │ ldr pc, [pc, #-4] @ 929510 <__cxa_atexit@plt+0x91cf94> │ │ │ │ - orrseq r5, fp, #28, 20 @ 0x1c000 │ │ │ │ + orrseq r5, fp, #60, 22 @ 0xf000 │ │ │ │ ldr pc, [pc, #-4] @ 929518 <__cxa_atexit@plt+0x91cf9c> │ │ │ │ - @ instruction: 0x03a206bc │ │ │ │ + @ instruction: 0x03a207dc │ │ │ │ ldr pc, [pc, #-4] @ 929520 <__cxa_atexit@plt+0x91cfa4> │ │ │ │ - cmneq ip, #136, 16 @ 0x880000 │ │ │ │ + cmneq ip, #8, 18 @ 0x20000 │ │ │ │ ldr pc, [pc, #-4] @ 929528 <__cxa_atexit@plt+0x91cfac> │ │ │ │ - cmneq ip, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq ip, #236, 12 @ 0xec00000 │ │ │ │ ldr pc, [pc, #-4] @ 929530 <__cxa_atexit@plt+0x91cfb4> │ │ │ │ - cmpeq sl, #224 @ 0xe0 │ │ │ │ + cmpeq sl, #96, 2 │ │ │ │ ldr pc, [pc, #-4] @ 929538 <__cxa_atexit@plt+0x91cfbc> │ │ │ │ - @ instruction: 0x03a228d8 │ │ │ │ + @ instruction: 0x03a229f8 │ │ │ │ ldr pc, [pc, #-4] @ 929540 <__cxa_atexit@plt+0x91cfc4> │ │ │ │ - orrseq r9, r9, #96, 8 @ 0x60000000 │ │ │ │ + orrseq r9, r9, #128, 10 @ 0x20000000 │ │ │ │ ldr pc, [pc, #-4] @ 929548 <__cxa_atexit@plt+0x91cfcc> │ │ │ │ - adceq r3, lr, #32, 24 @ 0x2000 │ │ │ │ + rsbseq r3, sp, #152, 12 @ 0x9800000 │ │ │ │ ldr pc, [pc, #-4] @ 929550 <__cxa_atexit@plt+0x91cfd4> │ │ │ │ - cmneq fp, #208, 8 @ 0xd0000000 │ │ │ │ + cmneq fp, #80, 10 @ 0x14000000 │ │ │ │ ldr pc, [pc, #-4] @ 929558 <__cxa_atexit@plt+0x91cfdc> │ │ │ │ - cmneq sl, #24, 18 @ 0x60000 │ │ │ │ + cmneq sl, #152, 18 @ 0x260000 │ │ │ │ ldr pc, [pc, #-4] @ 929560 <__cxa_atexit@plt+0x91cfe4> │ │ │ │ - cmneq sl, #192, 26 @ 0x3000 │ │ │ │ + cmneq sl, #64, 28 @ 0x400 │ │ │ │ ldr pc, [pc, #-4] @ 929568 <__cxa_atexit@plt+0x91cfec> │ │ │ │ - @ instruction: 0x03a6ed4c │ │ │ │ + @ instruction: 0x03a6ee6c │ │ │ │ ldr pc, [pc, #-4] @ 929570 <__cxa_atexit@plt+0x91cff4> │ │ │ │ - biceq sl, r4, #331776 @ 0x51000 │ │ │ │ + biceq sl, r4, #495616 @ 0x79000 │ │ │ │ ldr pc, [pc, #-4] @ 929578 <__cxa_atexit@plt+0x91cffc> │ │ │ │ - @ instruction: 0x03a5d0f0 │ │ │ │ + @ instruction: 0x03a5d210 │ │ │ │ ldr pc, [pc, #-4] @ 929580 <__cxa_atexit@plt+0x91d004> │ │ │ │ - @ instruction: 0x03a5e450 │ │ │ │ + @ instruction: 0x03a5e570 │ │ │ │ ldr pc, [pc, #-4] @ 929588 <__cxa_atexit@plt+0x91d00c> │ │ │ │ - cmneq r1, #160, 6 @ 0x80000002 │ │ │ │ + cmneq r1, #32, 8 @ 0x20000000 │ │ │ │ ldr pc, [pc, #-4] @ 929590 <__cxa_atexit@plt+0x91d014> │ │ │ │ - @ instruction: 0x03a7ae5c │ │ │ │ + @ instruction: 0x03a7af7c │ │ │ │ ldr pc, [pc, #-4] @ 929598 <__cxa_atexit@plt+0x91d01c> │ │ │ │ - @ instruction: 0x03a550b4 │ │ │ │ + @ instruction: 0x03a551d4 │ │ │ │ ldr pc, [pc, #-4] @ 9295a0 <__cxa_atexit@plt+0x91d024> │ │ │ │ - orrseq r9, r9, #220, 22 @ 0x37000 │ │ │ │ + orrseq r9, r9, #252, 24 @ 0xfc00 │ │ │ │ ldr pc, [pc, #-4] @ 9295a8 <__cxa_atexit@plt+0x91d02c> │ │ │ │ - orrseq pc, r9, #72, 6 @ 0x20000001 │ │ │ │ + orrseq pc, r9, #104, 8 @ 0x68000000 │ │ │ │ ldr pc, [pc, #-4] @ 9295b0 <__cxa_atexit@plt+0x91d034> │ │ │ │ - orrseq lr, r9, #120, 30 @ 0x1e0 │ │ │ │ + orrseq pc, r9, #152 @ 0x98 │ │ │ │ ldr pc, [pc, #-4] @ 9295b8 <__cxa_atexit@plt+0x91d03c> │ │ │ │ - orrseq pc, r9, #0, 18 │ │ │ │ + orrseq pc, r9, #32, 20 @ 0x20000 │ │ │ │ ldr pc, [pc, #-4] @ 9295c0 <__cxa_atexit@plt+0x91d044> │ │ │ │ - cmneq fp, #100, 26 @ 0x1900 │ │ │ │ + cmneq fp, #228, 26 @ 0x3900 │ │ │ │ ldr pc, [pc, #-4] @ 9295c8 <__cxa_atexit@plt+0x91d04c> │ │ │ │ - orrseq sp, r9, #20, 16 @ 0x140000 │ │ │ │ + orrseq sp, r9, #52, 18 @ 0xd0000 │ │ │ │ ldr pc, [pc, #-4] @ 9295d0 <__cxa_atexit@plt+0x91d054> │ │ │ │ - movteq fp, #36656 @ 0x8f30 │ │ │ │ + movteq fp, #36784 @ 0x8fb0 │ │ │ │ ldr pc, [pc, #-4] @ 9295d8 <__cxa_atexit@plt+0x91d05c> │ │ │ │ - movteq ip, #32824 @ 0x8038 │ │ │ │ + movteq ip, #32952 @ 0x80b8 │ │ │ │ ldr pc, [pc, #-4] @ 9295e0 <__cxa_atexit@plt+0x91d064> │ │ │ │ - biceq r3, r2, #60 @ 0x3c │ │ │ │ + biceq r3, r2, #100 @ 0x64 │ │ │ │ ldr pc, [pc, #-4] @ 9295e8 <__cxa_atexit@plt+0x91d06c> │ │ │ │ - rscseq r9, r9, #204, 26 @ 0x3300 │ │ │ │ + rscseq r9, r9, #84, 28 @ 0x540 │ │ │ │ ldr pc, [pc, #-4] @ 9295f0 <__cxa_atexit@plt+0x91d074> │ │ │ │ - rscseq ip, r7, #16, 22 @ 0x4000 │ │ │ │ + rscseq ip, r7, #152, 22 @ 0x26000 │ │ │ │ ldr pc, [pc, #-4] @ 9295f8 <__cxa_atexit@plt+0x91d07c> │ │ │ │ - rscseq r2, r9, #16, 20 @ 0x10000 │ │ │ │ + rscseq r2, r9, #152, 20 @ 0x98000 │ │ │ │ ldr pc, [pc, #-4] @ 929600 <__cxa_atexit@plt+0x91d084> │ │ │ │ - orrseq ip, r9, #36, 16 @ 0x240000 │ │ │ │ + orrseq ip, r9, #68, 18 @ 0x110000 │ │ │ │ ldr pc, [pc, #-4] @ 929608 <__cxa_atexit@plt+0x91d08c> │ │ │ │ - cmpeq r4, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq r4, #12, 12 @ 0xc00000 │ │ │ │ ldr pc, [pc, #-4] @ 929610 <__cxa_atexit@plt+0x91d094> │ │ │ │ - @ instruction: 0x03af8fdc │ │ │ │ + @ instruction: 0x03af90fc │ │ │ │ ldr pc, [pc, #-4] @ 929618 <__cxa_atexit@plt+0x91d09c> │ │ │ │ - cmneq lr, #124, 4 @ 0xc0000007 │ │ │ │ + cmneq lr, #252, 4 @ 0xc000000f │ │ │ │ ldr pc, [pc, #-4] @ 929620 <__cxa_atexit@plt+0x91d0a4> │ │ │ │ - @ instruction: 0x03a55568 │ │ │ │ + @ instruction: 0x03a55688 │ │ │ │ ldr pc, [pc, #-4] @ 929628 <__cxa_atexit@plt+0x91d0ac> │ │ │ │ - @ instruction: 0x03a55c70 │ │ │ │ + @ instruction: 0x03a55d90 │ │ │ │ ldr pc, [pc, #-4] @ 929630 <__cxa_atexit@plt+0x91d0b4> │ │ │ │ - adceq sp, sp, #220, 30 @ 0x370 │ │ │ │ + rsbseq r6, lr, #140, 26 @ 0x2300 │ │ │ │ ldr pc, [pc, #-4] @ 929638 <__cxa_atexit@plt+0x91d0bc> │ │ │ │ - adceq r7, pc, #20, 6 @ 0x50000000 │ │ │ │ + movteq r7, #31148 @ 0x79ac │ │ │ │ ldr pc, [pc, #-4] @ 929640 <__cxa_atexit@plt+0x91d0c4> │ │ │ │ - adceq pc, sp, #100, 26 @ 0x1900 │ │ │ │ - ldr pc, [pc, #-4] @ 929648 <__cxa_atexit@plt+0x91d0cc> │ │ │ │ movteq r7, #31020 @ 0x792c │ │ │ │ + ldr pc, [pc, #-4] @ 929648 <__cxa_atexit@plt+0x91d0cc> │ │ │ │ + orrseq sp, r9, #12, 8 @ 0xc000000 │ │ │ │ ldr pc, [pc, #-4] @ 929650 <__cxa_atexit@plt+0x91d0d4> │ │ │ │ - movteq r7, #30892 @ 0x78ac │ │ │ │ + orrseq ip, r9, #88, 30 @ 0x160 │ │ │ │ ldr pc, [pc, #-4] @ 929658 <__cxa_atexit@plt+0x91d0dc> │ │ │ │ - orrseq sp, r9, #236, 4 @ 0xc000000e │ │ │ │ + cmneq r5, #184, 16 @ 0xb80000 │ │ │ │ ldr pc, [pc, #-4] @ 929660 <__cxa_atexit@plt+0x91d0e4> │ │ │ │ - adceq ip, sp, #180, 26 @ 0x2d00 │ │ │ │ + @ instruction: 0x03bb3e64 │ │ │ │ ldr pc, [pc, #-4] @ 929668 <__cxa_atexit@plt+0x91d0ec> │ │ │ │ - orrseq ip, r9, #56, 28 @ 0x380 │ │ │ │ + cmneq ip, #4, 10 @ 0x1000000 │ │ │ │ ldr pc, [pc, #-4] @ 929670 <__cxa_atexit@plt+0x91d0f4> │ │ │ │ - adceq sp, sp, #32, 14 @ 0x800000 │ │ │ │ + biceq r2, r2, #228, 20 @ 0xe4000 │ │ │ │ ldr pc, [pc, #-4] @ 929678 <__cxa_atexit@plt+0x91d0fc> │ │ │ │ - adceq r0, lr, #236, 26 @ 0x3b00 │ │ │ │ + orreq ip, fp, #244, 18 @ 0x3d0000 │ │ │ │ ldr pc, [pc, #-4] @ 929680 <__cxa_atexit@plt+0x91d104> │ │ │ │ - adceq r0, lr, #56, 10 @ 0xe000000 │ │ │ │ + orreq pc, sp, #12, 28 @ 0xc0 │ │ │ │ ldr pc, [pc, #-4] @ 929688 <__cxa_atexit@plt+0x91d10c> │ │ │ │ - cmneq r5, #56, 16 @ 0x380000 │ │ │ │ + @ instruction: 0x03a5670c │ │ │ │ ldr pc, [pc, #-4] @ 929690 <__cxa_atexit@plt+0x91d114> │ │ │ │ - @ instruction: 0x03bb3d44 │ │ │ │ + orrseq ip, r9, #52, 14 @ 0xd00000 │ │ │ │ ldr pc, [pc, #-4] @ 929698 <__cxa_atexit@plt+0x91d11c> │ │ │ │ - cmneq ip, #132, 8 @ 0x84000000 │ │ │ │ + orrseq r3, sl, #144, 4 │ │ │ │ ldr pc, [pc, #-4] @ 9296a0 <__cxa_atexit@plt+0x91d124> │ │ │ │ - biceq r2, r2, #188, 20 @ 0xbc000 │ │ │ │ + @ instruction: 0x03a6f764 │ │ │ │ ldr pc, [pc, #-4] @ 9296a8 <__cxa_atexit@plt+0x91d12c> │ │ │ │ - orreq ip, fp, #212, 16 @ 0xd40000 │ │ │ │ + rsceq r3, r9, #200, 22 @ 0x32000 │ │ │ │ ldr pc, [pc, #-4] @ 9296b0 <__cxa_atexit@plt+0x91d134> │ │ │ │ - orreq pc, sp, #236, 24 @ 0xec00 │ │ │ │ + @ instruction: 0x03b5f394 │ │ │ │ ldr pc, [pc, #-4] @ 9296b8 <__cxa_atexit@plt+0x91d13c> │ │ │ │ - @ instruction: 0x03a565ec │ │ │ │ + moveq lr, #172, 22 @ 0x2b000 │ │ │ │ ldr pc, [pc, #-4] @ 9296c0 <__cxa_atexit@plt+0x91d144> │ │ │ │ - orrseq ip, r9, #20, 12 @ 0x1400000 │ │ │ │ + @ instruction: 0x03b61ea0 │ │ │ │ ldr pc, [pc, #-4] @ 9296c8 <__cxa_atexit@plt+0x91d14c> │ │ │ │ - orrseq r3, sl, #112, 2 │ │ │ │ + @ instruction: 0x03b5dd98 │ │ │ │ ldr pc, [pc, #-4] @ 9296d0 <__cxa_atexit@plt+0x91d154> │ │ │ │ - @ instruction: 0x03a6f644 │ │ │ │ + @ instruction: 0x03b6fd78 │ │ │ │ ldr pc, [pc, #-4] @ 9296d8 <__cxa_atexit@plt+0x91d15c> │ │ │ │ - rsceq r3, r9, #64, 22 @ 0x10000 │ │ │ │ + @ instruction: 0x03b6f060 │ │ │ │ ldr pc, [pc, #-4] @ 9296e0 <__cxa_atexit@plt+0x91d164> │ │ │ │ - @ instruction: 0x03b5f274 │ │ │ │ + @ instruction: 0x03b5c4d0 │ │ │ │ ldr pc, [pc, #-4] @ 9296e8 <__cxa_atexit@plt+0x91d16c> │ │ │ │ - moveq lr, #140, 20 @ 0x8c000 │ │ │ │ + @ instruction: 0x03bea838 │ │ │ │ ldr pc, [pc, #-4] @ 9296f0 <__cxa_atexit@plt+0x91d174> │ │ │ │ - @ instruction: 0x03b61d80 │ │ │ │ + @ instruction: 0x03b66824 │ │ │ │ ldr pc, [pc, #-4] @ 9296f8 <__cxa_atexit@plt+0x91d17c> │ │ │ │ - @ instruction: 0x03b5dc78 │ │ │ │ + orrseq sl, lr, #96, 6 @ 0x80000001 │ │ │ │ ldr pc, [pc, #-4] @ 929700 <__cxa_atexit@plt+0x91d184> │ │ │ │ - @ instruction: 0x03b6fc58 │ │ │ │ + orrseq lr, pc, #16, 24 @ 0x1000 │ │ │ │ ldr pc, [pc, #-4] @ 929708 <__cxa_atexit@plt+0x91d18c> │ │ │ │ - @ instruction: 0x03b6ef40 │ │ │ │ + cmnpeq r6, #200, 18 @ p-variant is OBSOLETE @ 0x320000 │ │ │ │ ldr pc, [pc, #-4] @ 929710 <__cxa_atexit@plt+0x91d194> │ │ │ │ - @ instruction: 0x03b5c3b0 │ │ │ │ + movteq lr, #35260 @ 0x89bc │ │ │ │ ldr pc, [pc, #-4] @ 929718 <__cxa_atexit@plt+0x91d19c> │ │ │ │ - @ instruction: 0x03bea810 │ │ │ │ + @ instruction: 0x03b6652c │ │ │ │ ldr pc, [pc, #-4] @ 929720 <__cxa_atexit@plt+0x91d1a4> │ │ │ │ - @ instruction: 0x03b66704 │ │ │ │ + @ instruction: 0x03a132e8 │ │ │ │ ldr pc, [pc, #-4] @ 929728 <__cxa_atexit@plt+0x91d1ac> │ │ │ │ - orrseq sl, lr, #64, 4 │ │ │ │ + orrseq r5, sp, #104, 22 @ 0x1a000 │ │ │ │ ldr pc, [pc, #-4] @ 929730 <__cxa_atexit@plt+0x91d1b4> │ │ │ │ - orrseq lr, pc, #240, 20 @ 0xf0000 │ │ │ │ + @ instruction: 0x03a9f86c │ │ │ │ ldr pc, [pc, #-4] @ 929738 <__cxa_atexit@plt+0x91d1bc> │ │ │ │ - cmnpeq r6, #72, 18 @ p-variant is OBSOLETE @ 0x120000 │ │ │ │ + @ instruction: 0x03b7249c │ │ │ │ ldr pc, [pc, #-4] @ 929740 <__cxa_atexit@plt+0x91d1c4> │ │ │ │ - movteq lr, #35132 @ 0x893c │ │ │ │ + cmneq lr, #168, 12 @ 0xa800000 │ │ │ │ ldr pc, [pc, #-4] @ 929748 <__cxa_atexit@plt+0x91d1cc> │ │ │ │ - @ instruction: 0x03b6640c │ │ │ │ + cmneq lr, #92, 4 @ 0xc0000005 │ │ │ │ ldr pc, [pc, #-4] @ 929750 <__cxa_atexit@plt+0x91d1d4> │ │ │ │ - @ instruction: 0x03a131c8 │ │ │ │ + @ instruction: 0x03a20204 │ │ │ │ ldr pc, [pc, #-4] @ 929758 <__cxa_atexit@plt+0x91d1dc> │ │ │ │ - orrseq r5, sp, #72, 20 @ 0x48000 │ │ │ │ + orrseq r7, lr, #172, 20 @ 0xac000 │ │ │ │ ldr pc, [pc, #-4] @ 929760 <__cxa_atexit@plt+0x91d1e4> │ │ │ │ - @ instruction: 0x03a9f74c │ │ │ │ + teqeq pc, #108, 14 @ 0x1b00000 │ │ │ │ ldr pc, [pc, #-4] @ 929768 <__cxa_atexit@plt+0x91d1ec> │ │ │ │ - @ instruction: 0x03b7237c │ │ │ │ + @ instruction: 0x03ac5b18 │ │ │ │ ldr pc, [pc, #-4] @ 929770 <__cxa_atexit@plt+0x91d1f4> │ │ │ │ - cmneq lr, #136, 10 @ 0x22000000 │ │ │ │ + cmpeq r8, #48, 20 @ 0x30000 │ │ │ │ ldr pc, [pc, #-4] @ 929778 <__cxa_atexit@plt+0x91d1fc> │ │ │ │ - cmneq lr, #60, 2 │ │ │ │ + cmpeq r8, #112, 16 @ 0x700000 │ │ │ │ ldr pc, [pc, #-4] @ 929780 <__cxa_atexit@plt+0x91d204> │ │ │ │ - @ instruction: 0x03a200e4 │ │ │ │ + rscseq pc, r2, #128, 4 │ │ │ │ ldr pc, [pc, #-4] @ 929788 <__cxa_atexit@plt+0x91d20c> │ │ │ │ - orrseq r7, lr, #140, 18 @ 0x230000 │ │ │ │ + @ instruction: 0x03b61838 │ │ │ │ ldr pc, [pc, #-4] @ 929790 <__cxa_atexit@plt+0x91d214> │ │ │ │ - movteq r9, #26524 @ 0x679c │ │ │ │ + rsceq r6, r7, #48, 6 @ 0xc0000000 │ │ │ │ ldr pc, [pc, #-4] @ 929798 <__cxa_atexit@plt+0x91d21c> │ │ │ │ - @ instruction: 0x03ac59f8 │ │ │ │ + @ instruction: 0x03b71ebc │ │ │ │ ldr pc, [pc, #-4] @ 9297a0 <__cxa_atexit@plt+0x91d224> │ │ │ │ - cmpeq r8, #176, 18 @ 0x2c0000 │ │ │ │ + @ instruction: 0x03a353a0 │ │ │ │ ldr pc, [pc, #-4] @ 9297a8 <__cxa_atexit@plt+0x91d22c> │ │ │ │ - cmpeq r8, #240, 14 @ 0x3c00000 │ │ │ │ + @ instruction: 0x03a20d7c │ │ │ │ ldr pc, [pc, #-4] @ 9297b0 <__cxa_atexit@plt+0x91d234> │ │ │ │ - rscseq pc, r2, #248, 2 @ 0x3e │ │ │ │ + orreq r0, r2, #180, 24 @ 0xb400 │ │ │ │ ldr pc, [pc, #-4] @ 9297b8 <__cxa_atexit@plt+0x91d23c> │ │ │ │ - @ instruction: 0x03b61718 │ │ │ │ + orrseq pc, pc, #88, 16 @ 0x580000 │ │ │ │ ldr pc, [pc, #-4] @ 9297c0 <__cxa_atexit@plt+0x91d244> │ │ │ │ - rsceq r6, r7, #168, 4 @ 0x8000000a │ │ │ │ + orrseq r1, sl, #216, 28 @ 0xd80 │ │ │ │ ldr pc, [pc, #-4] @ 9297c8 <__cxa_atexit@plt+0x91d24c> │ │ │ │ - @ instruction: 0x03b71d9c │ │ │ │ + orrseq r1, sl, #120, 24 @ 0x7800 │ │ │ │ ldr pc, [pc, #-4] @ 9297d0 <__cxa_atexit@plt+0x91d254> │ │ │ │ - @ instruction: 0x03a35280 │ │ │ │ + biceq ip, r2, #108, 6 @ 0xb0000001 │ │ │ │ ldr pc, [pc, #-4] @ 9297d8 <__cxa_atexit@plt+0x91d25c> │ │ │ │ - @ instruction: 0x03a20c5c │ │ │ │ + cmneq fp, #0, 30 │ │ │ │ ldr pc, [pc, #-4] @ 9297e0 <__cxa_atexit@plt+0x91d264> │ │ │ │ - orreq r0, r2, #148, 22 @ 0x25000 │ │ │ │ + @ instruction: 0x03a44fbc │ │ │ │ ldr pc, [pc, #-4] @ 9297e8 <__cxa_atexit@plt+0x91d26c> │ │ │ │ - orrseq pc, pc, #56, 14 @ 0xe00000 │ │ │ │ + cmneq fp, #56, 18 @ 0xe0000 │ │ │ │ ldr pc, [pc, #-4] @ 9297f0 <__cxa_atexit@plt+0x91d274> │ │ │ │ - orrseq r1, sl, #184, 26 @ 0x2e00 │ │ │ │ + cmneq fp, #24, 2 │ │ │ │ ldr pc, [pc, #-4] @ 9297f8 <__cxa_atexit@plt+0x91d27c> │ │ │ │ - orrseq r1, sl, #88, 22 @ 0x16000 │ │ │ │ + @ instruction: 0x03a46fe0 │ │ │ │ ldr pc, [pc, #-4] @ 929800 <__cxa_atexit@plt+0x91d284> │ │ │ │ - biceq ip, r2, #68, 6 @ 0x10000001 │ │ │ │ + @ instruction: 0x03a459c8 │ │ │ │ ldr pc, [pc, #-4] @ 929808 <__cxa_atexit@plt+0x91d28c> │ │ │ │ - cmneq fp, #128, 28 @ 0x800 │ │ │ │ + cmpeq r8, #140, 22 @ 0x23000 │ │ │ │ ldr pc, [pc, #-4] @ 929810 <__cxa_atexit@plt+0x91d294> │ │ │ │ - @ instruction: 0x03a44e9c │ │ │ │ + orrseq r0, r0, #144, 8 @ 0x90000000 │ │ │ │ ldr pc, [pc, #-4] @ 929818 <__cxa_atexit@plt+0x91d29c> │ │ │ │ - cmneq fp, #184, 16 @ 0xb80000 │ │ │ │ + orreq lr, pc, #112, 30 @ 0x1c0 │ │ │ │ ldr pc, [pc, #-4] @ 929820 <__cxa_atexit@plt+0x91d2a4> │ │ │ │ - cmneq fp, #152 @ 0x98 │ │ │ │ + biceq r0, r3, #68, 16 @ 0x440000 │ │ │ │ ldr pc, [pc, #-4] @ 929828 <__cxa_atexit@plt+0x91d2ac> │ │ │ │ - @ instruction: 0x03a46ec0 │ │ │ │ + orreq r3, pc, #232, 26 @ 0x3a00 │ │ │ │ ldr pc, [pc, #-4] @ 929830 <__cxa_atexit@plt+0x91d2b4> │ │ │ │ - @ instruction: 0x03a458a8 │ │ │ │ + orreq fp, ip, #132, 28 @ 0x840 │ │ │ │ ldr pc, [pc, #-4] @ 929838 <__cxa_atexit@plt+0x91d2bc> │ │ │ │ - cmpeq r8, #12, 22 @ 0x3000 │ │ │ │ + moveq lr, #64, 30 @ 0x100 │ │ │ │ ldr pc, [pc, #-4] @ 929840 <__cxa_atexit@plt+0x91d2c4> │ │ │ │ - orrseq r0, r0, #112, 6 @ 0xc0000001 │ │ │ │ + orrseq lr, r9, #124, 6 @ 0xf0000001 │ │ │ │ ldr pc, [pc, #-4] @ 929848 <__cxa_atexit@plt+0x91d2cc> │ │ │ │ - orreq lr, pc, #80, 28 @ 0x500 │ │ │ │ + @ instruction: 0x03a9ab44 │ │ │ │ ldr pc, [pc, #-4] @ 929850 <__cxa_atexit@plt+0x91d2d4> │ │ │ │ - biceq r0, r3, #28, 16 @ 0x1c0000 │ │ │ │ + orrseq r2, fp, #28, 2 │ │ │ │ ldr pc, [pc, #-4] @ 929858 <__cxa_atexit@plt+0x91d2dc> │ │ │ │ - orreq r3, pc, #200, 24 @ 0xc800 │ │ │ │ + teqeq pc, #184, 30 @ 0x2e0 │ │ │ │ ldr pc, [pc, #-4] @ 929860 <__cxa_atexit@plt+0x91d2e4> │ │ │ │ - orreq fp, ip, #100, 26 @ 0x1900 │ │ │ │ + orrseq sl, r9, #132, 12 @ 0x8400000 │ │ │ │ ldr pc, [pc, #-4] @ 929868 <__cxa_atexit@plt+0x91d2ec> │ │ │ │ - moveq lr, #32, 28 @ 0x200 │ │ │ │ + biceq r1, r3, #224, 2 @ 0x38 │ │ │ │ ldr pc, [pc, #-4] @ 929870 <__cxa_atexit@plt+0x91d2f4> │ │ │ │ - orrseq lr, r9, #92, 4 @ 0xc0000005 │ │ │ │ + cmneq ip, #212, 8 @ 0xd4000000 │ │ │ │ ldr pc, [pc, #-4] @ 929878 <__cxa_atexit@plt+0x91d2fc> │ │ │ │ - @ instruction: 0x03a9aa24 │ │ │ │ + rsceq r0, r4, #136, 30 @ 0x220 │ │ │ │ ldr pc, [pc, #-4] @ 929880 <__cxa_atexit@plt+0x91d304> │ │ │ │ - orrseq r1, fp, #252, 30 @ 0x3f0 │ │ │ │ + biceq r3, r2, #112, 10 @ 0x1c000000 │ │ │ │ ldr pc, [pc, #-4] @ 929888 <__cxa_atexit@plt+0x91d30c> │ │ │ │ - movteq lr, #28648 @ 0x6fe8 │ │ │ │ + cmneq r6, #8, 24 @ 0x800 │ │ │ │ ldr pc, [pc, #-4] @ 929890 <__cxa_atexit@plt+0x91d314> │ │ │ │ - orrseq sl, r9, #100, 10 @ 0x19000000 │ │ │ │ + cmneq r6, #24, 30 @ 0x60 │ │ │ │ ldr pc, [pc, #-4] @ 929898 <__cxa_atexit@plt+0x91d31c> │ │ │ │ - biceq r1, r3, #184, 2 @ 0x2e │ │ │ │ + cmneq r6, #200, 10 @ 0x32000000 │ │ │ │ ldr pc, [pc, #-4] @ 9298a0 <__cxa_atexit@plt+0x91d324> │ │ │ │ - cmneq ip, #84, 8 @ 0x54000000 │ │ │ │ + cmneq r6, #136, 16 @ 0x880000 │ │ │ │ ldr pc, [pc, #-4] @ 9298a8 <__cxa_atexit@plt+0x91d32c> │ │ │ │ - rsceq r0, r4, #0, 30 │ │ │ │ + cmneq r6, #104, 18 @ 0x1a0000 │ │ │ │ ldr pc, [pc, #-4] @ 9298b0 <__cxa_atexit@plt+0x91d334> │ │ │ │ - biceq r3, r2, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r6, #72, 12 @ 0x4800000 │ │ │ │ ldr pc, [pc, #-4] @ 9298b8 <__cxa_atexit@plt+0x91d33c> │ │ │ │ - cmneq r6, #136, 22 @ 0x22000 │ │ │ │ + biceq r1, r3, #244, 12 @ 0xf400000 │ │ │ │ ldr pc, [pc, #-4] @ 9298c0 <__cxa_atexit@plt+0x91d344> │ │ │ │ - cmneq r6, #152, 28 @ 0x980 │ │ │ │ + orrseq r7, lr, #108, 26 @ 0x1b00 │ │ │ │ ldr pc, [pc, #-4] @ 9298c8 <__cxa_atexit@plt+0x91d34c> │ │ │ │ - cmneq r6, #72, 10 @ 0x12000000 │ │ │ │ + cmneq r6, #248, 30 @ 0x3e0 │ │ │ │ ldr pc, [pc, #-4] @ 9298d0 <__cxa_atexit@plt+0x91d354> │ │ │ │ - cmneq r6, #8, 16 @ 0x80000 │ │ │ │ + @ instruction: 0x03b722c0 │ │ │ │ ldr pc, [pc, #-4] @ 9298d8 <__cxa_atexit@plt+0x91d35c> │ │ │ │ - cmneq r6, #232, 16 @ 0xe80000 │ │ │ │ + orrseq pc, r3, #216 @ 0xd8 │ │ │ │ ldr pc, [pc, #-4] @ 9298e0 <__cxa_atexit@plt+0x91d364> │ │ │ │ - cmneq r6, #200, 10 @ 0x32000000 │ │ │ │ + cmneq r6, #152, 14 @ 0x2600000 │ │ │ │ ldr pc, [pc, #-4] @ 9298e8 <__cxa_atexit@plt+0x91d36c> │ │ │ │ - biceq r1, r3, #204, 12 @ 0xcc00000 │ │ │ │ - ldr pc, [pc, #-4] @ 9298f0 <__cxa_atexit@plt+0x91d374> │ │ │ │ - orrseq r7, lr, #76, 24 @ 0x4c00 │ │ │ │ - ldr pc, [pc, #-4] @ 9298f8 <__cxa_atexit@plt+0x91d37c> │ │ │ │ - cmneq r6, #120, 30 @ 0x1e0 │ │ │ │ - ldr pc, [pc, #-4] @ 929900 <__cxa_atexit@plt+0x91d384> │ │ │ │ - @ instruction: 0x03b721a0 │ │ │ │ - ldr pc, [pc, #-4] @ 929908 <__cxa_atexit@plt+0x91d38c> │ │ │ │ - orrseq lr, r3, #184, 30 @ 0x2e0 │ │ │ │ - ldr pc, [pc, #-4] @ 929910 <__cxa_atexit@plt+0x91d394> │ │ │ │ - cmneq r6, #24, 14 @ 0x600000 │ │ │ │ - ldr pc, [pc, #-4] @ 929918 <__cxa_atexit@plt+0x91d39c> │ │ │ │ - rsceq sp, lr, #232, 12 @ 0xe800000 │ │ │ │ - cmpeq ip, #252, 16 @ 0xfc0000 │ │ │ │ + rsceq sp, lr, #112, 14 @ 0x1c00000 │ │ │ │ + cmpeq ip, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov ip, r7 │ │ │ │ mov r7, r6 │ │ │ │ - ldr r6, [pc, #284] @ 929a54 <__cxa_atexit@plt+0x91d4d8> │ │ │ │ + ldr r6, [pc, #284] @ 929a24 <__cxa_atexit@plt+0x91d4a8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ add r6, r7, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ str ip, [r5, #8] │ │ │ │ - bcc 929a18 <__cxa_atexit@plt+0x91d49c> │ │ │ │ - ldr r8, [pc, #252] @ 929a58 <__cxa_atexit@plt+0x91d4dc> │ │ │ │ - ldr r0, [pc, #252] @ 929a5c <__cxa_atexit@plt+0x91d4e0> │ │ │ │ - ldr r2, [pc, #252] @ 929a60 <__cxa_atexit@plt+0x91d4e4> │ │ │ │ - ldr r3, [pc, #252] @ 929a64 <__cxa_atexit@plt+0x91d4e8> │ │ │ │ + bcc 9299e8 <__cxa_atexit@plt+0x91d46c> │ │ │ │ + ldr r8, [pc, #252] @ 929a28 <__cxa_atexit@plt+0x91d4ac> │ │ │ │ + ldr r0, [pc, #252] @ 929a2c <__cxa_atexit@plt+0x91d4b0> │ │ │ │ + ldr r2, [pc, #252] @ 929a30 <__cxa_atexit@plt+0x91d4b4> │ │ │ │ + ldr r3, [pc, #252] @ 929a34 <__cxa_atexit@plt+0x91d4b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ sub r1, r6, #46 @ 0x2e │ │ │ │ sub lr, r6, #33 @ 0x21 │ │ │ │ sub sl, r6, #21 │ │ │ │ @@ -2389257,1868 +2389245,1868 @@ │ │ │ │ str r9, [r7, #36] @ 0x24 │ │ │ │ str sl, [r7, #44] @ 0x2c │ │ │ │ str r1, [r7, #52] @ 0x34 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ - ldr r1, [pc, #180] @ 929a68 <__cxa_atexit@plt+0x91d4ec> │ │ │ │ + ldr r1, [pc, #180] @ 929a38 <__cxa_atexit@plt+0x91d4bc> │ │ │ │ add lr, r7, #16 │ │ │ │ sub r8, r6, #11 │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r1, r2, r9} │ │ │ │ - ldr r1, [pc, #164] @ 929a6c <__cxa_atexit@plt+0x91d4f0> │ │ │ │ + ldr r1, [pc, #164] @ 929a3c <__cxa_atexit@plt+0x91d4c0> │ │ │ │ str r2, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #28] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 929a3c <__cxa_atexit@plt+0x91d4c0> │ │ │ │ - ldr r7, [pc, #152] @ 929a7c <__cxa_atexit@plt+0x91d500> │ │ │ │ + bhi 929a0c <__cxa_atexit@plt+0x91d490> │ │ │ │ + ldr r7, [pc, #152] @ 929a4c <__cxa_atexit@plt+0x91d4d0> │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r0, [r3, #15] │ │ │ │ stmib r5, {r8, ip} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, ip │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r3, [pc, #84] @ 929a74 <__cxa_atexit@plt+0x91d4f8> │ │ │ │ - ldr r7, [pc, #84] @ 929a78 <__cxa_atexit@plt+0x91d4fc> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r3, [pc, #84] @ 929a44 <__cxa_atexit@plt+0x91d4c8> │ │ │ │ + ldr r7, [pc, #84] @ 929a48 <__cxa_atexit@plt+0x91d4cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r3, #1 │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 929a70 <__cxa_atexit@plt+0x91d4f4> │ │ │ │ + ldr r7, [pc, #44] @ 929a40 <__cxa_atexit@plt+0x91d4c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - @ instruction: 0xfffee250 │ │ │ │ + @ instruction: 0xfffee280 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - cmpeq ip, #212, 12 @ 0xd400000 │ │ │ │ - orreq lr, r3, #148 @ 0x94 │ │ │ │ - @ instruction: 0xfffee2b0 │ │ │ │ - @ instruction: 0xfffee330 │ │ │ │ - cmpeq ip, #132, 14 @ 0x2100000 │ │ │ │ - cmpeq ip, #24, 12 @ 0x1800000 │ │ │ │ - cmpeq ip, #128, 4 │ │ │ │ - @ instruction: 0xffffe2ec │ │ │ │ - cmpeq ip, #72, 14 @ 0x1200000 │ │ │ │ + cmpeq ip, #4, 14 @ 0x100000 │ │ │ │ + orreq lr, r3, #196 @ 0xc4 │ │ │ │ + @ instruction: 0xfffee2e0 │ │ │ │ + @ instruction: 0xfffee360 │ │ │ │ + cmpeq ip, #180, 14 @ 0x2d00000 │ │ │ │ + cmpeq ip, #72, 12 @ 0x4800000 │ │ │ │ + cmpeq ip, #176, 4 │ │ │ │ + @ instruction: 0xffffe31c │ │ │ │ + cmpeq ip, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #100] @ 929afc <__cxa_atexit@plt+0x91d580> │ │ │ │ + ldr r7, [pc, #100] @ 929acc <__cxa_atexit@plt+0x91d550> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 929aec <__cxa_atexit@plt+0x91d570> │ │ │ │ - ldr r7, [pc, #72] @ 929b00 <__cxa_atexit@plt+0x91d584> │ │ │ │ + bhi 929abc <__cxa_atexit@plt+0x91d540> │ │ │ │ + ldr r7, [pc, #72] @ 929ad0 <__cxa_atexit@plt+0x91d554> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r1, [r9, #15] │ │ │ │ str r9, [r5, #12] │ │ │ │ stmib r5, {r8, sl} │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #16] @ 929b04 <__cxa_atexit@plt+0x91d588> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #16] @ 929ad4 <__cxa_atexit@plt+0x91d558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffe218 │ │ │ │ - cmpeq ip, #216, 12 @ 0xd800000 │ │ │ │ + @ instruction: 0xffffe248 │ │ │ │ + cmpeq ip, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 929b40 <__cxa_atexit@plt+0x91d5c4> │ │ │ │ + bcc 929b10 <__cxa_atexit@plt+0x91d594> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #24] @ 929b4c <__cxa_atexit@plt+0x91d5d0> │ │ │ │ + ldr r2, [pc, #24] @ 929b1c <__cxa_atexit@plt+0x91d5a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq ip, r3, #204, 8 @ 0xcc000000 │ │ │ │ - cmpeq ip, #216, 12 @ 0xd800000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq ip, r3, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq ip, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 929b84 <__cxa_atexit@plt+0x91d608> │ │ │ │ + bhi 929b54 <__cxa_atexit@plt+0x91d5d8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 929b8c <__cxa_atexit@plt+0x91d610> │ │ │ │ + ldr r2, [pc, #24] @ 929b5c <__cxa_atexit@plt+0x91d5e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 928e30 <__cxa_atexit@plt+0x91c8b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r3, #148, 6 @ 0x50000002 │ │ │ │ - cmpeq ip, #164, 12 @ 0xa400000 │ │ │ │ + orreq ip, r3, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq ip, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 929c10 <__cxa_atexit@plt+0x91d694> │ │ │ │ - ldr r2, [pc, #96] @ 929c20 <__cxa_atexit@plt+0x91d6a4> │ │ │ │ + bhi 929be0 <__cxa_atexit@plt+0x91d664> │ │ │ │ + ldr r2, [pc, #96] @ 929bf0 <__cxa_atexit@plt+0x91d674> │ │ │ │ mov r3, r5 │ │ │ │ tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r8, sl} │ │ │ │ - beq 929c00 <__cxa_atexit@plt+0x91d684> │ │ │ │ + beq 929bd0 <__cxa_atexit@plt+0x91d654> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ - ldr r2, [pc, #68] @ 929c24 <__cxa_atexit@plt+0x91d6a8> │ │ │ │ + ldr r2, [pc, #68] @ 929bf4 <__cxa_atexit@plt+0x91d678> │ │ │ │ str r9, [r5, #-4] │ │ │ │ mov r8, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d908 <__cxa_atexit@plt+0xd1138c> │ │ │ │ + b d1d8d8 <__cxa_atexit@plt+0xd1135c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 929c28 <__cxa_atexit@plt+0x91d6ac> │ │ │ │ + ldr r7, [pc, #16] @ 929bf8 <__cxa_atexit@plt+0x91d67c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xfffff488 │ │ │ │ + @ instruction: 0xfffff4b8 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - cmpeq ip, #36, 12 @ 0x2400000 │ │ │ │ - cmpeq ip, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq ip, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq ip, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 929c60 <__cxa_atexit@plt+0x91d6e4> │ │ │ │ + bhi 929c30 <__cxa_atexit@plt+0x91d6b4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 929c68 <__cxa_atexit@plt+0x91d6ec> │ │ │ │ + ldr r2, [pc, #24] @ 929c38 <__cxa_atexit@plt+0x91d6bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ b 928b60 <__cxa_atexit@plt+0x91c5e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r3, #184, 4 @ 0x8000000b │ │ │ │ + orreq ip, r3, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 929ce0 <__cxa_atexit@plt+0x91d764> │ │ │ │ - ldr r3, [pc, #100] @ 929cf8 <__cxa_atexit@plt+0x91d77c> │ │ │ │ - ldr r2, [pc, #100] @ 929cfc <__cxa_atexit@plt+0x91d780> │ │ │ │ - ldr lr, [pc, #100] @ 929d00 <__cxa_atexit@plt+0x91d784> │ │ │ │ + bcc 929cb0 <__cxa_atexit@plt+0x91d734> │ │ │ │ + ldr r3, [pc, #100] @ 929cc8 <__cxa_atexit@plt+0x91d74c> │ │ │ │ + ldr r2, [pc, #100] @ 929ccc <__cxa_atexit@plt+0x91d750> │ │ │ │ + ldr lr, [pc, #100] @ 929cd0 <__cxa_atexit@plt+0x91d754> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r1, [pc, #88] @ 929d04 <__cxa_atexit@plt+0x91d788> │ │ │ │ + ldr r1, [pc, #88] @ 929cd4 <__cxa_atexit@plt+0x91d758> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ sub r3, r6, #29 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r7, #12] │ │ │ │ mov r2, r7 │ │ │ │ str r8, [r7, #8] │ │ │ │ str lr, [r2, #20]! │ │ │ │ add lr, r7, #32 │ │ │ │ str r8, [r7, #16] │ │ │ │ str r8, [r7, #28] │ │ │ │ stm lr, {r1, r2, r3, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 929d08 <__cxa_atexit@plt+0x91d78c> │ │ │ │ + ldr r7, [pc, #32] @ 929cd8 <__cxa_atexit@plt+0x91d75c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq sp, r3, #80, 26 @ 0x1400 │ │ │ │ - cmpeq ip, #88, 10 @ 0x16000000 │ │ │ │ + orreq sp, r3, #128, 26 @ 0x2000 │ │ │ │ + cmpeq ip, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 929db4 <__cxa_atexit@plt+0x91d838> │ │ │ │ + bhi 929d84 <__cxa_atexit@plt+0x91d808> │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r2, [r7, #16] │ │ │ │ - ldr r1, [pc, #168] @ 929ddc <__cxa_atexit@plt+0x91d860> │ │ │ │ + ldr r1, [pc, #168] @ 929dac <__cxa_atexit@plt+0x91d830> │ │ │ │ cmp r2, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ - bne 929d50 <__cxa_atexit@plt+0x91d7d4> │ │ │ │ - ldr r7, [pc, #156] @ 929de4 <__cxa_atexit@plt+0x91d868> │ │ │ │ + bne 929d20 <__cxa_atexit@plt+0x91d7a4> │ │ │ │ + ldr r7, [pc, #156] @ 929db4 <__cxa_atexit@plt+0x91d838> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ add sl, r2, #1 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 929dc0 <__cxa_atexit@plt+0x91d844> │ │ │ │ - ldr r2, [pc, #120] @ 929de8 <__cxa_atexit@plt+0x91d86c> │ │ │ │ + bcc 929d90 <__cxa_atexit@plt+0x91d814> │ │ │ │ + ldr r2, [pc, #120] @ 929db8 <__cxa_atexit@plt+0x91d83c> │ │ │ │ add r7, r9, sl, lsl #2 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #92] @ 929dec <__cxa_atexit@plt+0x91d870> │ │ │ │ + ldr r2, [pc, #92] @ 929dbc <__cxa_atexit@plt+0x91d840> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 929de0 <__cxa_atexit@plt+0x91d864> │ │ │ │ + ldr r7, [pc, #24] @ 929db0 <__cxa_atexit@plt+0x91d834> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r3, #208, 2 @ 0x34 │ │ │ │ - cmpeq ip, #136, 8 @ 0x88000000 │ │ │ │ - orreq ip, r3, #204, 2 @ 0x33 │ │ │ │ + orreq ip, r3, #0, 4 │ │ │ │ + cmpeq ip, #184, 8 @ 0xb8000000 │ │ │ │ + orreq ip, r3, #252, 2 @ 0x3f │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - orreq ip, r3, #148, 2 @ 0x25 │ │ │ │ + orreq ip, r3, #196, 2 @ 0x31 │ │ │ │ andeq r0, r3, r2, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 929e54 <__cxa_atexit@plt+0x91d8d8> │ │ │ │ - ldr r2, [pc, #84] @ 929e6c <__cxa_atexit@plt+0x91d8f0> │ │ │ │ + bcc 929e24 <__cxa_atexit@plt+0x91d8a8> │ │ │ │ + ldr r2, [pc, #84] @ 929e3c <__cxa_atexit@plt+0x91d8c0> │ │ │ │ add r3, r9, sl, lsl #2 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r2, [pc, #56] @ 929e70 <__cxa_atexit@plt+0x91d8f4> │ │ │ │ + ldr r2, [pc, #56] @ 929e40 <__cxa_atexit@plt+0x91d8c4> │ │ │ │ add lr, r7, #20 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r9, [r7, #8] │ │ │ │ str r8, [r7, #12] │ │ │ │ str sl, [r7, #16] │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 929e74 <__cxa_atexit@plt+0x91d8f8> │ │ │ │ + ldr r7, [pc, #24] @ 929e44 <__cxa_atexit@plt+0x91d8c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - orreq ip, r3, #232 @ 0xe8 │ │ │ │ - cmpeq ip, #248, 6 @ 0xe0000003 │ │ │ │ + orreq ip, r3, #24, 2 │ │ │ │ + cmpeq ip, #40, 8 @ 0x28000000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 929e98 <__cxa_atexit@plt+0x91d91c> │ │ │ │ + b 929e68 <__cxa_atexit@plt+0x91d8ec> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ - cmpeq ip, #60, 6 @ 0xf0000000 │ │ │ │ + cmpeq ip, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 929f14 <__cxa_atexit@plt+0x91d998> │ │ │ │ - ldr r7, [pc, #140] @ 929f3c <__cxa_atexit@plt+0x91d9c0> │ │ │ │ + bhi 929ee4 <__cxa_atexit@plt+0x91d968> │ │ │ │ + ldr r7, [pc, #140] @ 929f0c <__cxa_atexit@plt+0x91d990> │ │ │ │ str sl, [r3, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #136] @ 929f40 <__cxa_atexit@plt+0x91d9c4> │ │ │ │ + ldr r2, [pc, #136] @ 929f10 <__cxa_atexit@plt+0x91d994> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #-12] │ │ │ │ ldr r7, [r3] │ │ │ │ str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r7, [r3, #-16] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str sl, [r3, #-8] │ │ │ │ str r8, [r3, #4] │ │ │ │ stmda r3, {r2, r9} │ │ │ │ - bhi 929f2c <__cxa_atexit@plt+0x91d9b0> │ │ │ │ - ldr r3, [pc, #84] @ 929f44 <__cxa_atexit@plt+0x91d9c8> │ │ │ │ + bhi 929efc <__cxa_atexit@plt+0x91d980> │ │ │ │ + ldr r3, [pc, #84] @ 929f14 <__cxa_atexit@plt+0x91d998> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 929f04 <__cxa_atexit@plt+0x91d988> │ │ │ │ + beq 929ed4 <__cxa_atexit@plt+0x91d958> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 929f4c <__cxa_atexit@plt+0x91d9d0> │ │ │ │ + ldr r7, [pc, #48] @ 929f1c <__cxa_atexit@plt+0x91d9a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub r5, r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 929f48 <__cxa_atexit@plt+0x91d9cc> │ │ │ │ + ldr r7, [pc, #20] @ 929f18 <__cxa_atexit@plt+0x91d99c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq sp, r3, #68, 22 @ 0x11000 │ │ │ │ - @ instruction: 0xfffdf1b8 │ │ │ │ - cmpeq ip, #240, 26 @ 0x3c00 │ │ │ │ - cmpeq ip, #60, 6 @ 0xf0000000 │ │ │ │ - cmpeq ip, #120, 4 @ 0x80000007 │ │ │ │ + orreq sp, r3, #116, 22 @ 0x1d000 │ │ │ │ + @ instruction: 0xfffdf1e8 │ │ │ │ + cmpeq ip, #32, 28 @ 0x200 │ │ │ │ + cmpeq ip, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq ip, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #104] @ 929fcc <__cxa_atexit@plt+0x91da50> │ │ │ │ + ldr r7, [pc, #104] @ 929f9c <__cxa_atexit@plt+0x91da20> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r3, [pc, #80] @ 929fd0 <__cxa_atexit@plt+0x91da54> │ │ │ │ + ldr r3, [pc, #80] @ 929fa0 <__cxa_atexit@plt+0x91da24> │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - bhi 929fbc <__cxa_atexit@plt+0x91da40> │ │ │ │ - ldr r3, [pc, #60] @ 929fd4 <__cxa_atexit@plt+0x91da58> │ │ │ │ + bhi 929f8c <__cxa_atexit@plt+0x91da10> │ │ │ │ + ldr r3, [pc, #60] @ 929fa4 <__cxa_atexit@plt+0x91da28> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 929fac <__cxa_atexit@plt+0x91da30> │ │ │ │ + beq 929f7c <__cxa_atexit@plt+0x91da00> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 929fd8 <__cxa_atexit@plt+0x91da5c> │ │ │ │ + ldr r7, [pc, #20] @ 929fa8 <__cxa_atexit@plt+0x91da2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq sp, r3, #120, 20 @ 0x78000 │ │ │ │ - @ instruction: 0xfffdf110 │ │ │ │ - cmpeq ip, #96, 26 @ 0x1800 │ │ │ │ - cmpeq ip, #236, 2 @ 0x3b │ │ │ │ + orreq sp, r3, #168, 20 @ 0xa8000 │ │ │ │ + @ instruction: 0xfffdf140 │ │ │ │ + cmpeq ip, #144, 26 @ 0x2400 │ │ │ │ + cmpeq ip, #28, 4 @ 0xc0000001 │ │ │ │ andeq r0, r0, r6, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ subs r8, r7, #1 │ │ │ │ - bmi 92a05c <__cxa_atexit@plt+0x91dae0> │ │ │ │ - ldr r7, [pc, #292] @ 92a120 <__cxa_atexit@plt+0x91dba4> │ │ │ │ + bmi 92a02c <__cxa_atexit@plt+0x91dab0> │ │ │ │ + ldr r7, [pc, #292] @ 92a0f0 <__cxa_atexit@plt+0x91db74> │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, r3 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 92a0e0 <__cxa_atexit@plt+0x91db64> │ │ │ │ - ldr r7, [pc, #280] @ 92a134 <__cxa_atexit@plt+0x91dbb8> │ │ │ │ + bcc 92a0b0 <__cxa_atexit@plt+0x91db34> │ │ │ │ + ldr r7, [pc, #280] @ 92a104 <__cxa_atexit@plt+0x91db88> │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [r9, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [pc, #256] @ 92a138 <__cxa_atexit@plt+0x91dbbc> │ │ │ │ + ldr r7, [pc, #256] @ 92a108 <__cxa_atexit@plt+0x91db8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r9, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #196] @ 92a128 <__cxa_atexit@plt+0x91dbac> │ │ │ │ + ldr r3, [pc, #196] @ 92a0f8 <__cxa_atexit@plt+0x91db7c> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #8]! │ │ │ │ ldr r9, [r7, #-4] │ │ │ │ tst r9, #3 │ │ │ │ - beq 92a0d0 <__cxa_atexit@plt+0x91db54> │ │ │ │ + beq 92a0a0 <__cxa_atexit@plt+0x91db24> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92a100 <__cxa_atexit@plt+0x91db84> │ │ │ │ - ldr r7, [pc, #172] @ 92a13c <__cxa_atexit@plt+0x91dbc0> │ │ │ │ + bhi 92a0d0 <__cxa_atexit@plt+0x91db54> │ │ │ │ + ldr r7, [pc, #172] @ 92a10c <__cxa_atexit@plt+0x91db90> │ │ │ │ ldr r2, [r9, #7] │ │ │ │ ldr r1, [r9, #11] │ │ │ │ ldr r0, [r9, #15] │ │ │ │ - ldr r3, [pc, #160] @ 92a140 <__cxa_atexit@plt+0x91dbc4> │ │ │ │ + ldr r3, [pc, #160] @ 92a110 <__cxa_atexit@plt+0x91db94> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stm r5, {r7, r8} │ │ │ │ add r3, r3, #1 │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 92a124 <__cxa_atexit@plt+0x91dba8> │ │ │ │ + ldr r7, [pc, #60] @ 92a0f4 <__cxa_atexit@plt+0x91db78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov sl, #0 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 92a12c <__cxa_atexit@plt+0x91dbb0> │ │ │ │ - ldr r3, [pc, #36] @ 92a130 <__cxa_atexit@plt+0x91dbb4> │ │ │ │ + ldr r7, [pc, #36] @ 92a0fc <__cxa_atexit@plt+0x91db80> │ │ │ │ + ldr r3, [pc, #36] @ 92a100 <__cxa_atexit@plt+0x91db84> │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq ip, #104, 2 │ │ │ │ + cmpeq ip, #152, 2 @ 0x26 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq ip, #192 @ 0xc0 │ │ │ │ - orreq fp, r3, #0, 28 │ │ │ │ + cmpeq ip, #240 @ 0xf0 │ │ │ │ + orreq fp, r3, #48, 28 @ 0x300 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ - orreq fp, r3, #236, 28 @ 0xec0 │ │ │ │ - @ instruction: 0xffffdc38 │ │ │ │ - orreq fp, r3, #112, 28 @ 0x700 │ │ │ │ - cmpeq ip, #132 @ 0x84 │ │ │ │ + orreq fp, r3, #28, 30 @ 0x70 │ │ │ │ + @ instruction: 0xffffdc68 │ │ │ │ + orreq fp, r3, #160, 28 @ 0xa00 │ │ │ │ + cmpeq ip, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92a1ac <__cxa_atexit@plt+0x91dc30> │ │ │ │ - ldr r7, [pc, #96] @ 92a1cc <__cxa_atexit@plt+0x91dc50> │ │ │ │ + bhi 92a17c <__cxa_atexit@plt+0x91dc00> │ │ │ │ + ldr r7, [pc, #96] @ 92a19c <__cxa_atexit@plt+0x91dc20> │ │ │ │ ldr r2, [r9, #7] │ │ │ │ ldr r1, [r9, #11] │ │ │ │ ldr r0, [r9, #15] │ │ │ │ - ldr r3, [pc, #84] @ 92a1d0 <__cxa_atexit@plt+0x91dc54> │ │ │ │ + ldr r3, [pc, #84] @ 92a1a0 <__cxa_atexit@plt+0x91dc24> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r2, [r5, #8] │ │ │ │ add r3, r3, #1 │ │ │ │ stm r5, {r3, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #32] @ 92a1d4 <__cxa_atexit@plt+0x91dc58> │ │ │ │ - ldr r3, [pc, #32] @ 92a1d8 <__cxa_atexit@plt+0x91dc5c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #32] @ 92a1a4 <__cxa_atexit@plt+0x91dc28> │ │ │ │ + ldr r3, [pc, #32] @ 92a1a8 <__cxa_atexit@plt+0x91dc2c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add sl, r3, #1 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffdb5c │ │ │ │ - orreq fp, r3, #148, 26 @ 0x2500 │ │ │ │ - cmpeq ip, #20 │ │ │ │ - orreq fp, r3, #84, 26 @ 0x1500 │ │ │ │ - cmpeq ip, #236, 30 @ 0x3b0 │ │ │ │ + @ instruction: 0xffffdb8c │ │ │ │ + orreq fp, r3, #196, 26 @ 0x3100 │ │ │ │ + cmpeq ip, #68 @ 0x44 │ │ │ │ + orreq fp, r3, #132, 26 @ 0x2100 │ │ │ │ + cmpeq ip, #28 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 92a278 <__cxa_atexit@plt+0x91dcfc> │ │ │ │ + ldr r3, [pc, #136] @ 92a248 <__cxa_atexit@plt+0x91dccc> │ │ │ │ mov sl, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #8]! │ │ │ │ ldr r9, [r7, #-4] │ │ │ │ str sl, [r7, #16] │ │ │ │ tst r9, #3 │ │ │ │ - beq 92a254 <__cxa_atexit@plt+0x91dcd8> │ │ │ │ + beq 92a224 <__cxa_atexit@plt+0x91dca8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92a264 <__cxa_atexit@plt+0x91dce8> │ │ │ │ - ldr r7, [pc, #92] @ 92a280 <__cxa_atexit@plt+0x91dd04> │ │ │ │ + bhi 92a234 <__cxa_atexit@plt+0x91dcb8> │ │ │ │ + ldr r7, [pc, #92] @ 92a250 <__cxa_atexit@plt+0x91dcd4> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r9, #15] │ │ │ │ stm r5, {r7, r8, sl} │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 92a27c <__cxa_atexit@plt+0x91dd00> │ │ │ │ + ldr r7, [pc, #16] @ 92a24c <__cxa_atexit@plt+0x91dcd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq ip, #92, 30 @ 0x170 │ │ │ │ - @ instruction: 0xffffdaac │ │ │ │ - cmpeq ip, #68, 30 @ 0x110 │ │ │ │ + cmpeq ip, #140, 30 @ 0x230 │ │ │ │ + @ instruction: 0xffffdadc │ │ │ │ + cmpeq ip, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92a2e4 <__cxa_atexit@plt+0x91dd68> │ │ │ │ - ldr r7, [pc, #72] @ 92a2f8 <__cxa_atexit@plt+0x91dd7c> │ │ │ │ + bhi 92a2b4 <__cxa_atexit@plt+0x91dd38> │ │ │ │ + ldr r7, [pc, #72] @ 92a2c8 <__cxa_atexit@plt+0x91dd4c> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ ldr r1, [r9, #15] │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r8, sl} │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #16] @ 92a2fc <__cxa_atexit@plt+0x91dd80> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #16] @ 92a2cc <__cxa_atexit@plt+0x91dd50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffffda1c │ │ │ │ - cmpeq ip, #220, 28 @ 0xdc0 │ │ │ │ - cmpeq ip, #84, 30 @ 0x150 │ │ │ │ + @ instruction: 0xffffda4c │ │ │ │ + cmpeq ip, #12, 30 @ 0x30 │ │ │ │ + cmpeq ip, #132, 30 @ 0x210 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 92a3c0 <__cxa_atexit@plt+0x91de44> │ │ │ │ - ldr r7, [pc, #172] @ 92a3d0 <__cxa_atexit@plt+0x91de54> │ │ │ │ + bhi 92a390 <__cxa_atexit@plt+0x91de14> │ │ │ │ + ldr r7, [pc, #172] @ 92a3a0 <__cxa_atexit@plt+0x91de24> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ ldr r7, [r3, #12] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r9, [r3, #12] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92a3a4 <__cxa_atexit@plt+0x91de28> │ │ │ │ + beq 92a374 <__cxa_atexit@plt+0x91ddf8> │ │ │ │ add lr, r7, #3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ - ldr r8, [pc, #128] @ 92a3d4 <__cxa_atexit@plt+0x91de58> │ │ │ │ + ldr r8, [pc, #128] @ 92a3a4 <__cxa_atexit@plt+0x91de28> │ │ │ │ mov r3, r5 │ │ │ │ tst r9, #3 │ │ │ │ str lr, [r3, #-12]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ - beq 92a3b0 <__cxa_atexit@plt+0x91de34> │ │ │ │ - ldr r1, [pc, #92] @ 92a3d8 <__cxa_atexit@plt+0x91de5c> │ │ │ │ + beq 92a380 <__cxa_atexit@plt+0x91de04> │ │ │ │ + ldr r1, [pc, #92] @ 92a3a8 <__cxa_atexit@plt+0x91de2c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ ldr r7, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r1, [r5, #4] │ │ │ │ str lr, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r7 │ │ │ │ - b 929e98 <__cxa_atexit@plt+0x91d91c> │ │ │ │ + b 929e68 <__cxa_atexit@plt+0x91d8ec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92a3dc <__cxa_atexit@plt+0x91de60> │ │ │ │ + ldr r7, [pc, #20] @ 92a3ac <__cxa_atexit@plt+0x91de30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmpeq ip, #156, 28 @ 0x9c0 │ │ │ │ - cmpeq ip, #120, 28 @ 0x780 │ │ │ │ + cmpeq ip, #204, 28 @ 0xcc0 │ │ │ │ + cmpeq ip, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ - ldr r7, [pc, #88] @ 92a45c <__cxa_atexit@plt+0x91dee0> │ │ │ │ + ldr r7, [pc, #88] @ 92a42c <__cxa_atexit@plt+0x91deb0> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r3, #-12]! │ │ │ │ mov r7, r5 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r2, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ - beq 92a44c <__cxa_atexit@plt+0x91ded0> │ │ │ │ - ldr r3, [pc, #44] @ 92a460 <__cxa_atexit@plt+0x91dee4> │ │ │ │ + beq 92a41c <__cxa_atexit@plt+0x91dea0> │ │ │ │ + ldr r3, [pc, #44] @ 92a430 <__cxa_atexit@plt+0x91deb4> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #12] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r7 │ │ │ │ - b 929e98 <__cxa_atexit@plt+0x91d91c> │ │ │ │ + b 929e68 <__cxa_atexit@plt+0x91d8ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq ip, #244, 26 @ 0x3d00 │ │ │ │ + cmpeq ip, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r6, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #40] @ 92a4a4 <__cxa_atexit@plt+0x91df28> │ │ │ │ + ldr r2, [pc, #40] @ 92a474 <__cxa_atexit@plt+0x91def8> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ - b 929e98 <__cxa_atexit@plt+0x91d91c> │ │ │ │ + b 929e68 <__cxa_atexit@plt+0x91d8ec> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 92a4c4 <__cxa_atexit@plt+0x91df48> │ │ │ │ + ldr r7, [pc, #12] @ 92a494 <__cxa_atexit@plt+0x91df18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #244, 20 @ 0xf4000 │ │ │ │ - cmpeq ip, #160, 26 @ 0x2800 │ │ │ │ + orreq fp, r3, #36, 22 @ 0x9000 │ │ │ │ + cmpeq ip, #208, 26 @ 0x3400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub sl, r5, #32 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 92a558 <__cxa_atexit@plt+0x91dfdc> │ │ │ │ + bhi 92a528 <__cxa_atexit@plt+0x91dfac> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 92a564 <__cxa_atexit@plt+0x91dfe8> │ │ │ │ + bcc 92a534 <__cxa_atexit@plt+0x91dfb8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #116] @ 92a574 <__cxa_atexit@plt+0x91dff8> │ │ │ │ + ldr r1, [pc, #116] @ 92a544 <__cxa_atexit@plt+0x91dfc8> │ │ │ │ add r8, r7, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldm r8, {r0, r1, r8} │ │ │ │ - ldr r9, [pc, #96] @ 92a578 <__cxa_atexit@plt+0x91dffc> │ │ │ │ + ldr r9, [pc, #96] @ 92a548 <__cxa_atexit@plt+0x91dfcc> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r3, [pc, #92] @ 92a57c <__cxa_atexit@plt+0x91e000> │ │ │ │ + ldr r3, [pc, #92] @ 92a54c <__cxa_atexit@plt+0x91dfd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r3, r6, #7 │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ - ldr r3, [pc, #76] @ 92a580 <__cxa_atexit@plt+0x91e004> │ │ │ │ + ldr r3, [pc, #76] @ 92a550 <__cxa_atexit@plt+0x91dfd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r3, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, sl │ │ │ │ str r9, [r2, #4] │ │ │ │ str r1, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ - b d1d920 <__cxa_atexit@plt+0xd113a4> │ │ │ │ + b d1d8f0 <__cxa_atexit@plt+0xd11374> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r3, #4, 20 @ 0x4000 │ │ │ │ - orreq fp, r3, #8, 20 @ 0x8000 │ │ │ │ + orreq fp, r3, #52, 20 @ 0x34000 │ │ │ │ + orreq fp, r3, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq fp, r3, #20, 20 @ 0x14000 │ │ │ │ - cmpeq ip, #228, 24 @ 0xe400 │ │ │ │ + orreq fp, r3, #68, 20 @ 0x44000 │ │ │ │ + cmpeq ip, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 92a5b8 <__cxa_atexit@plt+0x91e03c> │ │ │ │ - ldr r3, [pc, #40] @ 92a5cc <__cxa_atexit@plt+0x91e050> │ │ │ │ + bmi 92a588 <__cxa_atexit@plt+0x91e00c> │ │ │ │ + ldr r3, [pc, #40] @ 92a59c <__cxa_atexit@plt+0x91e020> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #28] @ 92a5d0 <__cxa_atexit@plt+0x91e054> │ │ │ │ + ldr r8, [pc, #28] @ 92a5a0 <__cxa_atexit@plt+0x91e024> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b d1d928 <__cxa_atexit@plt+0xd113ac> │ │ │ │ - ldr r7, [pc, #20] @ 92a5d4 <__cxa_atexit@plt+0x91e058> │ │ │ │ + b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + ldr r7, [pc, #20] @ 92a5a4 <__cxa_atexit@plt+0x91e028> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq sp, r3, #232, 8 @ 0xe8000000 │ │ │ │ - orreq sp, r3, #208, 8 @ 0xd0000000 │ │ │ │ + orreq sp, r3, #24, 10 @ 0x6000000 │ │ │ │ + orreq sp, r3, #0, 10 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ - beq 92a608 <__cxa_atexit@plt+0x91e08c> │ │ │ │ + beq 92a5d8 <__cxa_atexit@plt+0x91e05c> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 92a6bc <__cxa_atexit@plt+0x91e140> │ │ │ │ - ldr r2, [pc, #32] @ 92a630 <__cxa_atexit@plt+0x91e0b4> │ │ │ │ - ldr r1, [pc, #32] @ 92a634 <__cxa_atexit@plt+0x91e0b8> │ │ │ │ + b 92a68c <__cxa_atexit@plt+0x91e110> │ │ │ │ + ldr r2, [pc, #32] @ 92a600 <__cxa_atexit@plt+0x91e084> │ │ │ │ + ldr r1, [pc, #32] @ 92a604 <__cxa_atexit@plt+0x91e088> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ str r1, [r7] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq fp, r3, #96, 18 @ 0x180000 │ │ │ │ + orreq fp, r3, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 92a65c <__cxa_atexit@plt+0x91e0e0> │ │ │ │ + ldr r3, [pc, #20] @ 92a62c <__cxa_atexit@plt+0x91e0b0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ mov r7, r3 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92a6ac <__cxa_atexit@plt+0x91e130> │ │ │ │ - ldr lr, [pc, #52] @ 92a6b8 <__cxa_atexit@plt+0x91e13c> │ │ │ │ + bcc 92a67c <__cxa_atexit@plt+0x91e100> │ │ │ │ + ldr lr, [pc, #52] @ 92a688 <__cxa_atexit@plt+0x91e10c> │ │ │ │ mov r8, #0 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r3, #12] │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ sub r7, r6, #15 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sp, r3, #16, 8 @ 0x10000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sp, r3, #64, 8 @ 0x40000000 │ │ │ │ mov ip, r5 │ │ │ │ mov lr, r7 │ │ │ │ ldr r2, [ip, #4]! │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [ip, #8] │ │ │ │ ldr sl, [ip, #16] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 92a7b4 <__cxa_atexit@plt+0x91e238> │ │ │ │ + bne 92a784 <__cxa_atexit@plt+0x91e208> │ │ │ │ ldr fp, [r5] │ │ │ │ - ldr r1, [pc, #264] @ 92a7f4 <__cxa_atexit@plt+0x91e278> │ │ │ │ + ldr r1, [pc, #264] @ 92a7c4 <__cxa_atexit@plt+0x91e248> │ │ │ │ add r4, sl, #12 │ │ │ │ add r8, r4, fp, lsl #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bne 92a788 <__cxa_atexit@plt+0x91e20c> │ │ │ │ + bne 92a758 <__cxa_atexit@plt+0x91e1dc> │ │ │ │ mov r1, #0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ ldrex r3, [r8] │ │ │ │ strex r3, r9, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ - bne 92a718 <__cxa_atexit@plt+0x91e19c> │ │ │ │ + bne 92a6e8 <__cxa_atexit@plt+0x91e16c> │ │ │ │ add r1, r4, fp, lsr #7 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ - ldr r4, [pc, #192] @ 92a7f8 <__cxa_atexit@plt+0x91e27c> │ │ │ │ + ldr r4, [pc, #192] @ 92a7c8 <__cxa_atexit@plt+0x91e24c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r4, [sl] │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [r1, r3, lsl #2] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp fp, r1 │ │ │ │ - beq 92a7b4 <__cxa_atexit@plt+0x91e238> │ │ │ │ - ldr r1, [pc, #160] @ 92a7fc <__cxa_atexit@plt+0x91e280> │ │ │ │ + beq 92a784 <__cxa_atexit@plt+0x91e208> │ │ │ │ + ldr r1, [pc, #160] @ 92a7cc <__cxa_atexit@plt+0x91e250> │ │ │ │ add fp, fp, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r1, fp} │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 92a7e0 <__cxa_atexit@plt+0x91e264> │ │ │ │ + beq 92a7b0 <__cxa_atexit@plt+0x91e234> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ cmp r1, #2 │ │ │ │ str fp, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 92a6e4 <__cxa_atexit@plt+0x91e168> │ │ │ │ - b 92a7b4 <__cxa_atexit@plt+0x91e238> │ │ │ │ + beq 92a6b4 <__cxa_atexit@plt+0x91e138> │ │ │ │ + b 92a784 <__cxa_atexit@plt+0x91e208> │ │ │ │ ldr r1, [r8] │ │ │ │ str lr, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r7, ip} │ │ │ │ mov r7, r2 │ │ │ │ - bl d1d938 <__cxa_atexit@plt+0xd113bc> │ │ │ │ + bl d1d908 <__cxa_atexit@plt+0xd1138c> │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ ldmib sp, {r7, ip} │ │ │ │ - b 92a710 <__cxa_atexit@plt+0x91e194> │ │ │ │ - ldr r1, [pc, #68] @ 92a800 <__cxa_atexit@plt+0x91e284> │ │ │ │ + b 92a6e0 <__cxa_atexit@plt+0x91e164> │ │ │ │ + ldr r1, [pc, #68] @ 92a7d0 <__cxa_atexit@plt+0x91e254> │ │ │ │ str sl, [r5, #20] │ │ │ │ - ldr r3, [pc, #64] @ 92a804 <__cxa_atexit@plt+0x91e288> │ │ │ │ + ldr r3, [pc, #64] @ 92a7d4 <__cxa_atexit@plt+0x91e258> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, lr │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r5, #4] │ │ │ │ mov r5, ip │ │ │ │ str r3, [sl] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r1, [r2] │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r2 │ │ │ │ mov fp, lr │ │ │ │ bx r1 │ │ │ │ - orreq fp, r3, #124, 16 @ 0x7c0000 │ │ │ │ - orreq fp, r3, #60, 16 @ 0x3c0000 │ │ │ │ + orreq fp, r3, #172, 16 @ 0xac0000 │ │ │ │ + orreq fp, r3, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq fp, r3, #168, 14 @ 0x2a00000 │ │ │ │ + orreq fp, r3, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 92a6bc <__cxa_atexit@plt+0x91e140> │ │ │ │ + b 92a68c <__cxa_atexit@plt+0x91e110> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 92a844 <__cxa_atexit@plt+0x91e2c8> │ │ │ │ + ldr r3, [pc, #20] @ 92a814 <__cxa_atexit@plt+0x91e298> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #12] │ │ │ │ mov r7, r3 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92a898 <__cxa_atexit@plt+0x91e31c> │ │ │ │ + bcc 92a868 <__cxa_atexit@plt+0x91e2ec> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #52] @ 92a8a4 <__cxa_atexit@plt+0x91e328> │ │ │ │ + ldr lr, [pc, #52] @ 92a874 <__cxa_atexit@plt+0x91e2f8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #15 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sp, r3, #40, 4 @ 0x80000002 │ │ │ │ - cmpeq ip, #204, 18 @ 0x330000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sp, r3, #88, 4 @ 0x80000005 │ │ │ │ + cmpeq ip, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 92a91c <__cxa_atexit@plt+0x91e3a0> │ │ │ │ - ldr r7, [pc, #116] @ 92a944 <__cxa_atexit@plt+0x91e3c8> │ │ │ │ - ldr r2, [pc, #116] @ 92a948 <__cxa_atexit@plt+0x91e3cc> │ │ │ │ + bhi 92a8ec <__cxa_atexit@plt+0x91e370> │ │ │ │ + ldr r7, [pc, #116] @ 92a914 <__cxa_atexit@plt+0x91e398> │ │ │ │ + ldr r2, [pc, #116] @ 92a918 <__cxa_atexit@plt+0x91e39c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r3] │ │ │ │ str r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ stmdb r3, {r1, r7, r8, r9, sl} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92a930 <__cxa_atexit@plt+0x91e3b4> │ │ │ │ - ldr r3, [pc, #84] @ 92a94c <__cxa_atexit@plt+0x91e3d0> │ │ │ │ + bhi 92a900 <__cxa_atexit@plt+0x91e384> │ │ │ │ + ldr r3, [pc, #84] @ 92a91c <__cxa_atexit@plt+0x91e3a0> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 92a90c <__cxa_atexit@plt+0x91e390> │ │ │ │ + beq 92a8dc <__cxa_atexit@plt+0x91e360> │ │ │ │ ldr r7, [r9, #11] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 92a954 <__cxa_atexit@plt+0x91e3d8> │ │ │ │ + ldr r7, [pc, #48] @ 92a924 <__cxa_atexit@plt+0x91e3a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92a950 <__cxa_atexit@plt+0x91e3d4> │ │ │ │ + ldr r7, [pc, #24] @ 92a920 <__cxa_atexit@plt+0x91e3a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq sp, r3, #44, 2 │ │ │ │ - @ instruction: 0xfffde890 │ │ │ │ - cmpeq ip, #240, 6 @ 0xc0000003 │ │ │ │ - cmpeq ip, #100, 18 @ 0x190000 │ │ │ │ - cmpeq ip, #32, 18 @ 0x80000 │ │ │ │ + orreq sp, r3, #92, 2 │ │ │ │ + @ instruction: 0xfffde8c0 │ │ │ │ + cmpeq ip, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq ip, #148, 18 @ 0x250000 │ │ │ │ + cmpeq ip, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 92a9d0 <__cxa_atexit@plt+0x91e454> │ │ │ │ + ldr r3, [pc, #100] @ 92a9a0 <__cxa_atexit@plt+0x91e424> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ - ldr r3, [pc, #80] @ 92a9d4 <__cxa_atexit@plt+0x91e458> │ │ │ │ + ldr r3, [pc, #80] @ 92a9a4 <__cxa_atexit@plt+0x91e428> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - bhi 92a9c0 <__cxa_atexit@plt+0x91e444> │ │ │ │ - ldr r3, [pc, #60] @ 92a9d8 <__cxa_atexit@plt+0x91e45c> │ │ │ │ + bhi 92a990 <__cxa_atexit@plt+0x91e414> │ │ │ │ + ldr r3, [pc, #60] @ 92a9a8 <__cxa_atexit@plt+0x91e42c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 92a9b0 <__cxa_atexit@plt+0x91e434> │ │ │ │ + beq 92a980 <__cxa_atexit@plt+0x91e404> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92a9dc <__cxa_atexit@plt+0x91e460> │ │ │ │ + ldr r7, [pc, #20] @ 92a9ac <__cxa_atexit@plt+0x91e430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq sp, r3, #120 @ 0x78 │ │ │ │ - @ instruction: 0xfffde7ec │ │ │ │ - cmpeq ip, #100, 6 @ 0x90000001 │ │ │ │ - cmpeq ip, #152, 16 @ 0x980000 │ │ │ │ + orreq sp, r3, #168 @ 0xa8 │ │ │ │ + @ instruction: 0xfffde81c │ │ │ │ + cmpeq ip, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq ip, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #120] @ 92aa6c <__cxa_atexit@plt+0x91e4f0> │ │ │ │ + ldr r3, [pc, #120] @ 92aa3c <__cxa_atexit@plt+0x91e4c0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92aa58 <__cxa_atexit@plt+0x91e4dc> │ │ │ │ - ldr r2, [pc, #88] @ 92aa70 <__cxa_atexit@plt+0x91e4f4> │ │ │ │ + bhi 92aa28 <__cxa_atexit@plt+0x91e4ac> │ │ │ │ + ldr r2, [pc, #88] @ 92aa40 <__cxa_atexit@plt+0x91e4c4> │ │ │ │ tst r3, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92aa4c <__cxa_atexit@plt+0x91e4d0> │ │ │ │ - ldr r2, [pc, #68] @ 92aa74 <__cxa_atexit@plt+0x91e4f8> │ │ │ │ + beq 92aa1c <__cxa_atexit@plt+0x91e4a0> │ │ │ │ + ldr r2, [pc, #68] @ 92aa44 <__cxa_atexit@plt+0x91e4c8> │ │ │ │ add sl, r3, #7 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ b 90fac8 <__cxa_atexit@plt+0x90354c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92aa78 <__cxa_atexit@plt+0x91e4fc> │ │ │ │ + ldr r7, [pc, #24] @ 92aa48 <__cxa_atexit@plt+0x91e4cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - @ instruction: 0xffffdb24 │ │ │ │ - @ instruction: 0xffffdb30 │ │ │ │ - cmpeq ip, #148, 14 @ 0x2500000 │ │ │ │ - cmpeq ip, #236, 14 @ 0x3b00000 │ │ │ │ + @ instruction: 0xffffdb54 │ │ │ │ + @ instruction: 0xffffdb60 │ │ │ │ + cmpeq ip, #196, 14 @ 0x3100000 │ │ │ │ + cmpeq ip, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92aad0 <__cxa_atexit@plt+0x91e554> │ │ │ │ + bcc 92aaa0 <__cxa_atexit@plt+0x91e524> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ - ldr lr, [pc, #52] @ 92aadc <__cxa_atexit@plt+0x91e560> │ │ │ │ + ldr lr, [pc, #52] @ 92aaac <__cxa_atexit@plt+0x91e530> │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffa20 │ │ │ │ - cmpeq ip, #116, 14 @ 0x1d00000 │ │ │ │ + cmpeq ip, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92ab28 <__cxa_atexit@plt+0x91e5ac> │ │ │ │ - ldr r3, [pc, #52] @ 92ab38 <__cxa_atexit@plt+0x91e5bc> │ │ │ │ + bhi 92aaf8 <__cxa_atexit@plt+0x91e57c> │ │ │ │ + ldr r3, [pc, #52] @ 92ab08 <__cxa_atexit@plt+0x91e58c> │ │ │ │ ldr r7, [r5] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 92ab20 <__cxa_atexit@plt+0x91e5a4> │ │ │ │ - b 92ab4c <__cxa_atexit@plt+0x91e5d0> │ │ │ │ + beq 92aaf0 <__cxa_atexit@plt+0x91e574> │ │ │ │ + b 92ab1c <__cxa_atexit@plt+0x91e5a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 92ab3c <__cxa_atexit@plt+0x91e5c0> │ │ │ │ + ldr r7, [pc, #12] @ 92ab0c <__cxa_atexit@plt+0x91e590> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq ip, #100, 14 @ 0x1900000 │ │ │ │ - cmpeq ip, #24, 14 @ 0x600000 │ │ │ │ + cmpeq ip, #148, 14 @ 0x2500000 │ │ │ │ + cmpeq ip, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r1, [pc, #156] @ 92abf4 <__cxa_atexit@plt+0x91e678> │ │ │ │ + ldr r1, [pc, #156] @ 92abc4 <__cxa_atexit@plt+0x91e648> │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 92abd4 <__cxa_atexit@plt+0x91e658> │ │ │ │ - ldr lr, [pc, #120] @ 92abf8 <__cxa_atexit@plt+0x91e67c> │ │ │ │ + beq 92aba4 <__cxa_atexit@plt+0x91e628> │ │ │ │ + ldr lr, [pc, #120] @ 92abc8 <__cxa_atexit@plt+0x91e64c> │ │ │ │ ldr r1, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-16]! │ │ │ │ ldr r8, [r3, #24] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ tst r8, #3 │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #24] │ │ │ │ - beq 92abe4 <__cxa_atexit@plt+0x91e668> │ │ │ │ - ldr r3, [pc, #64] @ 92abfc <__cxa_atexit@plt+0x91e680> │ │ │ │ + beq 92abb4 <__cxa_atexit@plt+0x91e638> │ │ │ │ + ldr r3, [pc, #64] @ 92abcc <__cxa_atexit@plt+0x91e650> │ │ │ │ str r1, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r9, [r5, #24] │ │ │ │ str sl, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 929e98 <__cxa_atexit@plt+0x91d91c> │ │ │ │ + b 929e68 <__cxa_atexit@plt+0x91d8ec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq ip, #88, 12 @ 0x5800000 │ │ │ │ + cmpeq ip, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr r0, [pc, #80] @ 92ac74 <__cxa_atexit@plt+0x91e6f8> │ │ │ │ + ldr r0, [pc, #80] @ 92ac44 <__cxa_atexit@plt+0x91e6c8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r7, [r5, #-8] │ │ │ │ mov r7, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 92ac64 <__cxa_atexit@plt+0x91e6e8> │ │ │ │ - ldr r7, [pc, #44] @ 92ac78 <__cxa_atexit@plt+0x91e6fc> │ │ │ │ + beq 92ac34 <__cxa_atexit@plt+0x91e6b8> │ │ │ │ + ldr r7, [pc, #44] @ 92ac48 <__cxa_atexit@plt+0x91e6cc> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b 929e98 <__cxa_atexit@plt+0x91d91c> │ │ │ │ + b 929e68 <__cxa_atexit@plt+0x91d8ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq ip, #220, 10 @ 0x37000000 │ │ │ │ + cmpeq ip, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 92acb4 <__cxa_atexit@plt+0x91e738> │ │ │ │ + ldr r3, [pc, #36] @ 92ac84 <__cxa_atexit@plt+0x91e708> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr sl, [r5, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b 929e98 <__cxa_atexit@plt+0x91d91c> │ │ │ │ + b 929e68 <__cxa_atexit@plt+0x91d8ec> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92acf0 <__cxa_atexit@plt+0x91e774> │ │ │ │ + bcc 92acc0 <__cxa_atexit@plt+0x91e744> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ - ldr r2, [pc, #36] @ 92ad08 <__cxa_atexit@plt+0x91e78c> │ │ │ │ + ldr r2, [pc, #36] @ 92acd8 <__cxa_atexit@plt+0x91e75c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 92ad0c <__cxa_atexit@plt+0x91e790> │ │ │ │ + ldr r3, [pc, #20] @ 92acdc <__cxa_atexit@plt+0x91e760> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq fp, r3, #28, 6 @ 0x70000000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq fp, r3, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq ip, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq ip, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r1, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 92ada4 <__cxa_atexit@plt+0x91e828> │ │ │ │ + bhi 92ad74 <__cxa_atexit@plt+0x91e7f8> │ │ │ │ add sl, r7, #2 │ │ │ │ sub r5, r1, #28 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ cmp fp, r5 │ │ │ │ str r8, [r1, #-4] │ │ │ │ - bhi 92adb0 <__cxa_atexit@plt+0x91e834> │ │ │ │ - ldr r7, [pc, #140] @ 92addc <__cxa_atexit@plt+0x91e860> │ │ │ │ - ldr r2, [pc, #140] @ 92ade0 <__cxa_atexit@plt+0x91e864> │ │ │ │ + bhi 92ad80 <__cxa_atexit@plt+0x91e804> │ │ │ │ + ldr r7, [pc, #140] @ 92adac <__cxa_atexit@plt+0x91e830> │ │ │ │ + ldr r2, [pc, #140] @ 92adb0 <__cxa_atexit@plt+0x91e834> │ │ │ │ sub lr, r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r1, #-20] @ 0xffffffec │ │ │ │ sub r7, r1, #32 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r1, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r1, #-24] @ 0xffffffe8 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - bhi 92adc8 <__cxa_atexit@plt+0x91e84c> │ │ │ │ - ldr r3, [pc, #100] @ 92ade4 <__cxa_atexit@plt+0x91e868> │ │ │ │ + bhi 92ad98 <__cxa_atexit@plt+0x91e81c> │ │ │ │ + ldr r3, [pc, #100] @ 92adb4 <__cxa_atexit@plt+0x91e838> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 92ad94 <__cxa_atexit@plt+0x91e818> │ │ │ │ + beq 92ad64 <__cxa_atexit@plt+0x91e7e8> │ │ │ │ ldr r7, [r9, #11] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 92adec <__cxa_atexit@plt+0x91e870> │ │ │ │ + ldr r7, [pc, #52] @ 92adbc <__cxa_atexit@plt+0x91e840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92ade8 <__cxa_atexit@plt+0x91e86c> │ │ │ │ + ldr r7, [pc, #24] @ 92adb8 <__cxa_atexit@plt+0x91e83c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - orreq ip, r3, #168, 24 @ 0xa800 │ │ │ │ - @ instruction: 0xfffde408 │ │ │ │ - cmpeq ip, #88, 30 @ 0x160 │ │ │ │ - cmpeq ip, #208, 8 @ 0xd0000000 │ │ │ │ - cmpeq ip, #156, 8 @ 0x9c000000 │ │ │ │ + orreq ip, r3, #216, 24 @ 0xd800 │ │ │ │ + @ instruction: 0xfffde438 │ │ │ │ + cmpeq ip, #136, 30 @ 0x220 │ │ │ │ + cmpeq ip, #0, 10 │ │ │ │ + cmpeq ip, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 92ae54 <__cxa_atexit@plt+0x91e8d8> │ │ │ │ + bhi 92ae24 <__cxa_atexit@plt+0x91e8a8> │ │ │ │ add sl, r7, #1 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ ldm sl, {r1, r3, sl} │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ - bhi 92ae5c <__cxa_atexit@plt+0x91e8e0> │ │ │ │ - ldr r7, [pc, #76] @ 92ae78 <__cxa_atexit@plt+0x91e8fc> │ │ │ │ + bhi 92ae2c <__cxa_atexit@plt+0x91e8b0> │ │ │ │ + ldr r7, [pc, #76] @ 92ae48 <__cxa_atexit@plt+0x91e8cc> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str sl, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - beq 92ae48 <__cxa_atexit@plt+0x91e8cc> │ │ │ │ + beq 92ae18 <__cxa_atexit@plt+0x91e89c> │ │ │ │ mov r7, r8 │ │ │ │ - b 92ab4c <__cxa_atexit@plt+0x91e5d0> │ │ │ │ + b 92ab1c <__cxa_atexit@plt+0x91e5a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92ae7c <__cxa_atexit@plt+0x91e900> │ │ │ │ + ldr r7, [pc, #24] @ 92ae4c <__cxa_atexit@plt+0x91e8d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - cmpeq ip, #44, 8 @ 0x2c000000 │ │ │ │ - cmpeq ip, #220, 6 @ 0x70000003 │ │ │ │ + cmpeq ip, #92, 8 @ 0x5c000000 │ │ │ │ + cmpeq ip, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92aebc <__cxa_atexit@plt+0x91e940> │ │ │ │ + bhi 92ae8c <__cxa_atexit@plt+0x91e910> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr sl, [r7, #9] │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r1 │ │ │ │ - b 92a310 <__cxa_atexit@plt+0x91dd94> │ │ │ │ + b 92a2e0 <__cxa_atexit@plt+0x91dd64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ mov ip, fp │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 92af50 <__cxa_atexit@plt+0x91e9d4> │ │ │ │ - ldr r3, [pc, #124] @ 92af6c <__cxa_atexit@plt+0x91e9f0> │ │ │ │ - ldr fp, [pc, #124] @ 92af70 <__cxa_atexit@plt+0x91e9f4> │ │ │ │ + bcc 92af20 <__cxa_atexit@plt+0x91e9a4> │ │ │ │ + ldr r3, [pc, #124] @ 92af3c <__cxa_atexit@plt+0x91e9c0> │ │ │ │ + ldr fp, [pc, #124] @ 92af40 <__cxa_atexit@plt+0x91e9c4> │ │ │ │ sub r2, r6, #58 @ 0x3a │ │ │ │ add r3, pc, r3 │ │ │ │ sub r0, r6, #41 @ 0x29 │ │ │ │ ldr fp, [pc, fp] │ │ │ │ sub lr, r6, #25 │ │ │ │ str lr, [r7, #56] @ 0x38 │ │ │ │ str fp, [r7, #52] @ 0x34 │ │ │ │ str r3, [r7, #36] @ 0x24 │ │ │ │ str r8, [r7, #40] @ 0x28 │ │ │ │ str r9, [r7, #44] @ 0x2c │ │ │ │ str sl, [r7, #48] @ 0x30 │ │ │ │ str r0, [r7, #60] @ 0x3c │ │ │ │ str r2, [r7, #64] @ 0x40 │ │ │ │ ldr r1, [r5] │ │ │ │ - ldr r3, [pc, #68] @ 92af74 <__cxa_atexit@plt+0x91e9f8> │ │ │ │ + ldr r3, [pc, #68] @ 92af44 <__cxa_atexit@plt+0x91e9c8> │ │ │ │ add lr, r7, #20 │ │ │ │ mov fp, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ - ldr r3, [pc, #52] @ 92af78 <__cxa_atexit@plt+0x91e9fc> │ │ │ │ + ldr r3, [pc, #52] @ 92af48 <__cxa_atexit@plt+0x91e9cc> │ │ │ │ sub r7, r6, #11 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r8, r9, sl} │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #36] @ 92af7c <__cxa_atexit@plt+0x91ea00> │ │ │ │ + ldr r7, [pc, #36] @ 92af4c <__cxa_atexit@plt+0x91e9d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - orreq ip, r3, #8, 22 @ 0x2000 │ │ │ │ + orreq ip, r3, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmpeq ip, #64, 6 │ │ │ │ - cmpeq ip, #68, 4 @ 0x40000004 │ │ │ │ + cmpeq ip, #112, 6 @ 0xc0000001 │ │ │ │ + cmpeq ip, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92b070 <__cxa_atexit@plt+0x91eaf4> │ │ │ │ + bhi 92b040 <__cxa_atexit@plt+0x91eac4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 92b078 <__cxa_atexit@plt+0x91eafc> │ │ │ │ - ldr r0, [pc, #240] @ 92b0a8 <__cxa_atexit@plt+0x91eb2c> │ │ │ │ - ldr r3, [pc, #240] @ 92b0ac <__cxa_atexit@plt+0x91eb30> │ │ │ │ + bcc 92b048 <__cxa_atexit@plt+0x91eacc> │ │ │ │ + ldr r0, [pc, #240] @ 92b078 <__cxa_atexit@plt+0x91eafc> │ │ │ │ + ldr r3, [pc, #240] @ 92b07c <__cxa_atexit@plt+0x91eb00> │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ tst r9, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r2, #4]! │ │ │ │ - ldr lr, [pc, #220] @ 92b0b0 <__cxa_atexit@plt+0x91eb34> │ │ │ │ + ldr lr, [pc, #220] @ 92b080 <__cxa_atexit@plt+0x91eb04> │ │ │ │ sub r3, r6, #6 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r8, [r1, #-4]! │ │ │ │ stmdb r1, {r0, r3} │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr ip, [pc, #200] @ 92b0b4 <__cxa_atexit@plt+0x91eb38> │ │ │ │ + ldr ip, [pc, #200] @ 92b084 <__cxa_atexit@plt+0x91eb08> │ │ │ │ mov r0, r2 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str sl, [r2, #20] │ │ │ │ str lr, [r2, #24] │ │ │ │ str ip, [r0, #12]! │ │ │ │ str r0, [r2, #28] │ │ │ │ str r2, [r2, #32] │ │ │ │ - beq 92b060 <__cxa_atexit@plt+0x91eae4> │ │ │ │ - ldr r7, [pc, #168] @ 92b0b8 <__cxa_atexit@plt+0x91eb3c> │ │ │ │ + beq 92b030 <__cxa_atexit@plt+0x91eab4> │ │ │ │ + ldr r7, [pc, #168] @ 92b088 <__cxa_atexit@plt+0x91eb0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92b090 <__cxa_atexit@plt+0x91eb14> │ │ │ │ - ldr r7, [pc, #156] @ 92b0c4 <__cxa_atexit@plt+0x91eb48> │ │ │ │ + bhi 92b060 <__cxa_atexit@plt+0x91eae4> │ │ │ │ + ldr r7, [pc, #156] @ 92b094 <__cxa_atexit@plt+0x91eb18> │ │ │ │ ldr r2, [r9, #7] │ │ │ │ ldr r1, [r9, #11] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ ldr r0, [r9, #15] │ │ │ │ str r8, [r5, #4] │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 92b080 <__cxa_atexit@plt+0x91eb04> │ │ │ │ + b 92b050 <__cxa_atexit@plt+0x91ead4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #56] @ 92b0c0 <__cxa_atexit@plt+0x91eb44> │ │ │ │ + ldr r7, [pc, #56] @ 92b090 <__cxa_atexit@plt+0x91eb14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 92b0bc <__cxa_atexit@plt+0x91eb40> │ │ │ │ + ldr r7, [pc, #36] @ 92b08c <__cxa_atexit@plt+0x91eb10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - orreq fp, r3, #76 @ 0x4c │ │ │ │ - orreq sl, r3, #76, 30 @ 0x130 │ │ │ │ - orreq sl, r3, #76, 30 @ 0x130 │ │ │ │ + orreq fp, r3, #124 @ 0x7c │ │ │ │ + orreq sl, r3, #124, 30 @ 0x1f0 │ │ │ │ + orreq sl, r3, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ + cmpeq ip, #96, 2 │ │ │ │ + cmpeq ip, #88, 4 @ 0x80000005 │ │ │ │ + @ instruction: 0xffffccd8 │ │ │ │ cmpeq ip, #48, 2 │ │ │ │ - cmpeq ip, #40, 4 @ 0x80000002 │ │ │ │ - @ instruction: 0xffffcca8 │ │ │ │ - cmpeq ip, #0, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #108] @ 92b150 <__cxa_atexit@plt+0x91ebd4> │ │ │ │ + ldr r7, [pc, #108] @ 92b120 <__cxa_atexit@plt+0x91eba4> │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92b13c <__cxa_atexit@plt+0x91ebc0> │ │ │ │ - ldr r7, [pc, #80] @ 92b154 <__cxa_atexit@plt+0x91ebd8> │ │ │ │ + bhi 92b10c <__cxa_atexit@plt+0x91eb90> │ │ │ │ + ldr r7, [pc, #80] @ 92b124 <__cxa_atexit@plt+0x91eba8> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ ldr r1, [r9, #15] │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #20] @ 92b158 <__cxa_atexit@plt+0x91ebdc> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #20] @ 92b128 <__cxa_atexit@plt+0x91ebac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffcbc8 │ │ │ │ - cmpeq ip, #132 @ 0x84 │ │ │ │ + @ instruction: 0xffffcbf8 │ │ │ │ + cmpeq ip, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 92b178 <__cxa_atexit@plt+0x91ebfc> │ │ │ │ + ldr r7, [pc, #12] @ 92b148 <__cxa_atexit@plt+0x91ebcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r3, #64, 28 @ 0x400 │ │ │ │ - cmpeq ip, #140, 2 @ 0x23 │ │ │ │ + orreq sl, r3, #112, 28 @ 0x700 │ │ │ │ + cmpeq ip, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 92b1d4 <__cxa_atexit@plt+0x91ec58> │ │ │ │ + bhi 92b1a4 <__cxa_atexit@plt+0x91ec28> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 92b1cc <__cxa_atexit@plt+0x91ec50> │ │ │ │ - ldr r3, [pc, #44] @ 92b1dc <__cxa_atexit@plt+0x91ec60> │ │ │ │ - ldr r2, [pc, #44] @ 92b1e0 <__cxa_atexit@plt+0x91ec64> │ │ │ │ + beq 92b19c <__cxa_atexit@plt+0x91ec20> │ │ │ │ + ldr r3, [pc, #44] @ 92b1ac <__cxa_atexit@plt+0x91ec30> │ │ │ │ + ldr r2, [pc, #44] @ 92b1b0 <__cxa_atexit@plt+0x91ec34> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ + b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #72, 2 │ │ │ │ - orreq sl, r3, #92, 26 @ 0x1700 │ │ │ │ - cmpeq ip, #52, 2 │ │ │ │ + cmpeq ip, #120, 2 │ │ │ │ + orreq sl, r3, #140, 26 @ 0x2300 │ │ │ │ + cmpeq ip, #100, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92b268 <__cxa_atexit@plt+0x91ecec> │ │ │ │ - ldr r1, [pc, #140] @ 92b294 <__cxa_atexit@plt+0x91ed18> │ │ │ │ + bhi 92b238 <__cxa_atexit@plt+0x91ecbc> │ │ │ │ + ldr r1, [pc, #140] @ 92b264 <__cxa_atexit@plt+0x91ece8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 92b254 <__cxa_atexit@plt+0x91ecd8> │ │ │ │ + bne 92b224 <__cxa_atexit@plt+0x91eca8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ str r7, [r3] │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 92b274 <__cxa_atexit@plt+0x91ecf8> │ │ │ │ + bcc 92b244 <__cxa_atexit@plt+0x91ecc8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #96] @ 92b2a4 <__cxa_atexit@plt+0x91ed28> │ │ │ │ + ldr r1, [pc, #96] @ 92b274 <__cxa_atexit@plt+0x91ecf8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r6, {r1, r3, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ - ldr r7, [pc, #64] @ 92b29c <__cxa_atexit@plt+0x91ed20> │ │ │ │ - ldr r0, [pc, #64] @ 92b2a0 <__cxa_atexit@plt+0x91ed24> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ + ldr r7, [pc, #64] @ 92b26c <__cxa_atexit@plt+0x91ecf0> │ │ │ │ + ldr r0, [pc, #64] @ 92b270 <__cxa_atexit@plt+0x91ecf4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #28] @ 92b298 <__cxa_atexit@plt+0x91ed1c> │ │ │ │ + ldr r6, [pc, #28] @ 92b268 <__cxa_atexit@plt+0x91ecec> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sl, r3, #0, 26 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sl, r3, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #192 @ 0xc0 │ │ │ │ - cmpeq ip, #188 @ 0xbc │ │ │ │ - orreq sl, r3, #204, 26 @ 0x3300 │ │ │ │ + cmpeq ip, #240 @ 0xf0 │ │ │ │ + cmpeq ip, #236 @ 0xec │ │ │ │ + orreq sl, r3, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 92b2f0 <__cxa_atexit@plt+0x91ed74> │ │ │ │ - ldr r2, [pc, #56] @ 92b308 <__cxa_atexit@plt+0x91ed8c> │ │ │ │ + bcc 92b2c0 <__cxa_atexit@plt+0x91ed44> │ │ │ │ + ldr r2, [pc, #56] @ 92b2d8 <__cxa_atexit@plt+0x91ed5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 92b30c <__cxa_atexit@plt+0x91ed90> │ │ │ │ + ldr r3, [pc, #20] @ 92b2dc <__cxa_atexit@plt+0x91ed60> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sl, r3, #64, 26 @ 0x1000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sl, r3, #112, 26 @ 0x1c00 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92b390 <__cxa_atexit@plt+0x91ee14> │ │ │ │ - ldr r7, [pc, #132] @ 92b3b4 <__cxa_atexit@plt+0x91ee38> │ │ │ │ + bhi 92b360 <__cxa_atexit@plt+0x91ede4> │ │ │ │ + ldr r7, [pc, #132] @ 92b384 <__cxa_atexit@plt+0x91ee08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92b3a0 <__cxa_atexit@plt+0x91ee24> │ │ │ │ - ldr r3, [pc, #112] @ 92b3b8 <__cxa_atexit@plt+0x91ee3c> │ │ │ │ + bhi 92b370 <__cxa_atexit@plt+0x91edf4> │ │ │ │ + ldr r3, [pc, #112] @ 92b388 <__cxa_atexit@plt+0x91ee0c> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92b384 <__cxa_atexit@plt+0x91ee08> │ │ │ │ - ldr r2, [pc, #92] @ 92b3bc <__cxa_atexit@plt+0x91ee40> │ │ │ │ + beq 92b354 <__cxa_atexit@plt+0x91edd8> │ │ │ │ + ldr r2, [pc, #92] @ 92b38c <__cxa_atexit@plt+0x91ee10> │ │ │ │ ldr r3, [r9, #11] │ │ │ │ ldr r8, [r9, #7] │ │ │ │ ldr sl, [r9, #15] │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ b 90fac8 <__cxa_atexit@plt+0x90354c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 92b3c4 <__cxa_atexit@plt+0x91ee48> │ │ │ │ + ldr r7, [pc, #44] @ 92b394 <__cxa_atexit@plt+0x91ee18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92b3c0 <__cxa_atexit@plt+0x91ee44> │ │ │ │ + ldr r7, [pc, #24] @ 92b390 <__cxa_atexit@plt+0x91ee14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - @ instruction: 0xffffd1f4 │ │ │ │ - @ instruction: 0xffffd1fc │ │ │ │ - cmpeq ip, #76, 28 @ 0x4c0 │ │ │ │ - cmpeq ip, #148, 30 @ 0x250 │ │ │ │ - cmpeq ip, #80, 30 @ 0x140 │ │ │ │ + @ instruction: 0xffffd224 │ │ │ │ + @ instruction: 0xffffd22c │ │ │ │ + cmpeq ip, #124, 28 @ 0x7c0 │ │ │ │ + cmpeq ip, #196, 30 @ 0x310 │ │ │ │ + cmpeq ip, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92b404 <__cxa_atexit@plt+0x91ee88> │ │ │ │ - ldr r2, [pc, #32] @ 92b410 <__cxa_atexit@plt+0x91ee94> │ │ │ │ + bcc 92b3d4 <__cxa_atexit@plt+0x91ee58> │ │ │ │ + ldr r2, [pc, #32] @ 92b3e0 <__cxa_atexit@plt+0x91ee64> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmpeq ip, #176, 26 @ 0x2c00 │ │ │ │ + cmpeq ip, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 92b45c <__cxa_atexit@plt+0x91eee0> │ │ │ │ - ldr r7, [pc, #52] @ 92b470 <__cxa_atexit@plt+0x91eef4> │ │ │ │ + bhi 92b42c <__cxa_atexit@plt+0x91eeb0> │ │ │ │ + ldr r7, [pc, #52] @ 92b440 <__cxa_atexit@plt+0x91eec4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, sl} │ │ │ │ - beq 92b450 <__cxa_atexit@plt+0x91eed4> │ │ │ │ + beq 92b420 <__cxa_atexit@plt+0x91eea4> │ │ │ │ mov r7, r9 │ │ │ │ - b 92b484 <__cxa_atexit@plt+0x91ef08> │ │ │ │ + b 92b454 <__cxa_atexit@plt+0x91eed8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 92b474 <__cxa_atexit@plt+0x91eef8> │ │ │ │ + ldr r7, [pc, #16] @ 92b444 <__cxa_atexit@plt+0x91eec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #212, 28 @ 0xd40 │ │ │ │ - cmpeq ip, #80, 26 @ 0x1400 │ │ │ │ + cmpeq ip, #4, 30 │ │ │ │ + cmpeq ip, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 92b544 <__cxa_atexit@plt+0x91efc8> │ │ │ │ + bcc 92b514 <__cxa_atexit@plt+0x91ef98> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r9, #7] │ │ │ │ - ldr r1, [pc, #188] @ 92b568 <__cxa_atexit@plt+0x91efec> │ │ │ │ + ldr r1, [pc, #188] @ 92b538 <__cxa_atexit@plt+0x91efbc> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ sub sl, r6, #6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ ldr r0, [r3, #4] │ │ │ │ stm r3, {r1, r2} │ │ │ │ - ldr r2, [pc, #164] @ 92b56c <__cxa_atexit@plt+0x91eff0> │ │ │ │ + ldr r2, [pc, #164] @ 92b53c <__cxa_atexit@plt+0x91efc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r7, #4]! │ │ │ │ - ldr lr, [pc, #156] @ 92b570 <__cxa_atexit@plt+0x91eff4> │ │ │ │ + ldr lr, [pc, #156] @ 92b540 <__cxa_atexit@plt+0x91efc4> │ │ │ │ mov r2, r7 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r7, #8] │ │ │ │ - ldr r1, [pc, #144] @ 92b574 <__cxa_atexit@plt+0x91eff8> │ │ │ │ + ldr r1, [pc, #144] @ 92b544 <__cxa_atexit@plt+0x91efc8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r7, #20] │ │ │ │ str lr, [r7, #24] │ │ │ │ str r1, [r2, #12]! │ │ │ │ str r2, [r7, #28] │ │ │ │ str r7, [r7, #32] │ │ │ │ sub r7, r3, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92b554 <__cxa_atexit@plt+0x91efd8> │ │ │ │ - ldr r7, [pc, #112] @ 92b57c <__cxa_atexit@plt+0x91f000> │ │ │ │ + bhi 92b524 <__cxa_atexit@plt+0x91efa8> │ │ │ │ + ldr r7, [pc, #112] @ 92b54c <__cxa_atexit@plt+0x91efd0> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ ldr r1, [r9, #15] │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r7, [pc, #28] @ 92b578 <__cxa_atexit@plt+0x91effc> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r7, [pc, #28] @ 92b548 <__cxa_atexit@plt+0x91efcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq sl, r3, #76, 22 @ 0x13000 │ │ │ │ - orreq sl, r3, #76, 20 @ 0x4c000 │ │ │ │ - orreq sl, r3, #88, 20 @ 0x58000 │ │ │ │ - cmpeq ip, #108, 24 @ 0x6c00 │ │ │ │ - @ instruction: 0xffffc7c0 │ │ │ │ + orreq sl, r3, #124, 22 @ 0x1f000 │ │ │ │ + orreq sl, r3, #124, 20 @ 0x7c000 │ │ │ │ + orreq sl, r3, #136, 20 @ 0x88000 │ │ │ │ + cmpeq ip, #156, 24 @ 0x9c00 │ │ │ │ + @ instruction: 0xffffc7f0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92b5b8 <__cxa_atexit@plt+0x91f03c> │ │ │ │ + bcc 92b588 <__cxa_atexit@plt+0x91f00c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 92b5c4 <__cxa_atexit@plt+0x91f048> │ │ │ │ + ldr r2, [pc, #24] @ 92b594 <__cxa_atexit@plt+0x91f018> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq sl, r3, #84, 20 @ 0x54000 │ │ │ │ - cmpeq ip, #92, 26 @ 0x1700 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq sl, r3, #132, 20 @ 0x84000 │ │ │ │ + cmpeq ip, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ - b 92b31c <__cxa_atexit@plt+0x91eda0> │ │ │ │ - cmpeq ip, #80, 26 @ 0x1400 │ │ │ │ + b 92b2ec <__cxa_atexit@plt+0x91ed70> │ │ │ │ + cmpeq ip, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 92b638 <__cxa_atexit@plt+0x91f0bc> │ │ │ │ - ldr r7, [pc, #52] @ 92b64c <__cxa_atexit@plt+0x91f0d0> │ │ │ │ + bhi 92b608 <__cxa_atexit@plt+0x91f08c> │ │ │ │ + ldr r7, [pc, #52] @ 92b61c <__cxa_atexit@plt+0x91f0a0> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, sl} │ │ │ │ - beq 92b62c <__cxa_atexit@plt+0x91f0b0> │ │ │ │ + beq 92b5fc <__cxa_atexit@plt+0x91f080> │ │ │ │ mov r7, r9 │ │ │ │ - b 92b484 <__cxa_atexit@plt+0x91ef08> │ │ │ │ + b 92b454 <__cxa_atexit@plt+0x91eed8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 92b650 <__cxa_atexit@plt+0x91f0d4> │ │ │ │ + ldr r7, [pc, #16] @ 92b620 <__cxa_atexit@plt+0x91f0a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - cmpeq ip, #248, 24 @ 0xf800 │ │ │ │ - cmpeq ip, #84, 24 @ 0x5400 │ │ │ │ + cmpeq ip, #40, 26 @ 0xa00 │ │ │ │ + cmpeq ip, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ - b 92af90 <__cxa_atexit@plt+0x91ea14> │ │ │ │ + b 92af60 <__cxa_atexit@plt+0x91e9e4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 92b6ec <__cxa_atexit@plt+0x91f170> │ │ │ │ - ldr sl, [pc, #104] @ 92b704 <__cxa_atexit@plt+0x91f188> │ │ │ │ - ldr r2, [pc, #104] @ 92b708 <__cxa_atexit@plt+0x91f18c> │ │ │ │ - ldr r9, [pc, #104] @ 92b70c <__cxa_atexit@plt+0x91f190> │ │ │ │ - ldr lr, [pc, #104] @ 92b710 <__cxa_atexit@plt+0x91f194> │ │ │ │ + bcc 92b6bc <__cxa_atexit@plt+0x91f140> │ │ │ │ + ldr sl, [pc, #104] @ 92b6d4 <__cxa_atexit@plt+0x91f158> │ │ │ │ + ldr r2, [pc, #104] @ 92b6d8 <__cxa_atexit@plt+0x91f15c> │ │ │ │ + ldr r9, [pc, #104] @ 92b6dc <__cxa_atexit@plt+0x91f160> │ │ │ │ + ldr lr, [pc, #104] @ 92b6e0 <__cxa_atexit@plt+0x91f164> │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r3, r6, #25 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ @@ -2391129,399 +2391117,399 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 92b714 <__cxa_atexit@plt+0x91f198> │ │ │ │ + ldr r7, [pc, #32] @ 92b6e4 <__cxa_atexit@plt+0x91f168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - orreq ip, r3, #84, 6 @ 0x50000001 │ │ │ │ - cmpeq ip, #76, 24 @ 0x4c00 │ │ │ │ - cmpeq ip, #60, 24 @ 0x3c00 │ │ │ │ + orreq ip, r3, #132, 6 @ 0x10000002 │ │ │ │ + cmpeq ip, #124, 24 @ 0x7c00 │ │ │ │ + cmpeq ip, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92b74c <__cxa_atexit@plt+0x91f1d0> │ │ │ │ + bhi 92b71c <__cxa_atexit@plt+0x91f1a0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 92b754 <__cxa_atexit@plt+0x91f1d8> │ │ │ │ + ldr r2, [pc, #20] @ 92b724 <__cxa_atexit@plt+0x91f1a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d1d950 <__cxa_atexit@plt+0xd113d4> │ │ │ │ + b d1d920 <__cxa_atexit@plt+0xd113a4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r3, #200, 14 @ 0x3200000 │ │ │ │ + orreq sl, r3, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92b7d8 <__cxa_atexit@plt+0x91f25c> │ │ │ │ - ldr r7, [pc, #136] @ 92b800 <__cxa_atexit@plt+0x91f284> │ │ │ │ + bhi 92b7a8 <__cxa_atexit@plt+0x91f22c> │ │ │ │ + ldr r7, [pc, #136] @ 92b7d0 <__cxa_atexit@plt+0x91f254> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92b7e8 <__cxa_atexit@plt+0x91f26c> │ │ │ │ - ldr r3, [pc, #116] @ 92b804 <__cxa_atexit@plt+0x91f288> │ │ │ │ + bhi 92b7b8 <__cxa_atexit@plt+0x91f23c> │ │ │ │ + ldr r3, [pc, #116] @ 92b7d4 <__cxa_atexit@plt+0x91f258> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92b7cc <__cxa_atexit@plt+0x91f250> │ │ │ │ - ldr r2, [pc, #96] @ 92b808 <__cxa_atexit@plt+0x91f28c> │ │ │ │ + beq 92b79c <__cxa_atexit@plt+0x91f220> │ │ │ │ + ldr r2, [pc, #96] @ 92b7d8 <__cxa_atexit@plt+0x91f25c> │ │ │ │ ldr r3, [sl, #15] │ │ │ │ ldr r8, [sl, #7] │ │ │ │ ldr r9, [sl, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ mov sl, r3 │ │ │ │ b 90fac8 <__cxa_atexit@plt+0x90354c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 92b810 <__cxa_atexit@plt+0x91f294> │ │ │ │ + ldr r7, [pc, #48] @ 92b7e0 <__cxa_atexit@plt+0x91f264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 92b80c <__cxa_atexit@plt+0x91f290> │ │ │ │ + ldr r7, [pc, #28] @ 92b7dc <__cxa_atexit@plt+0x91f260> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - @ instruction: 0xffffcdac │ │ │ │ - @ instruction: 0xffffcdb4 │ │ │ │ - cmpeq ip, #4, 20 @ 0x4000 │ │ │ │ - cmpeq ip, #132, 22 @ 0x21000 │ │ │ │ - cmpeq ip, #64, 22 @ 0x10000 │ │ │ │ + @ instruction: 0xffffcddc │ │ │ │ + @ instruction: 0xffffcde4 │ │ │ │ + cmpeq ip, #52, 20 @ 0x34000 │ │ │ │ + cmpeq ip, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq ip, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92b858 <__cxa_atexit@plt+0x91f2dc> │ │ │ │ + bcc 92b828 <__cxa_atexit@plt+0x91f2ac> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 92b864 <__cxa_atexit@plt+0x91f2e8> │ │ │ │ + ldr r2, [pc, #36] @ 92b834 <__cxa_atexit@plt+0x91f2b8> │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmpeq ip, #92, 18 @ 0x170000 │ │ │ │ + cmpeq ip, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92b8e8 <__cxa_atexit@plt+0x91f36c> │ │ │ │ - ldr r2, [pc, #108] @ 92b8f8 <__cxa_atexit@plt+0x91f37c> │ │ │ │ + bhi 92b8b8 <__cxa_atexit@plt+0x91f33c> │ │ │ │ + ldr r2, [pc, #108] @ 92b8c8 <__cxa_atexit@plt+0x91f34c> │ │ │ │ mov r3, r5 │ │ │ │ tst sl, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r8, [r3, #4] │ │ │ │ - beq 92b8d8 <__cxa_atexit@plt+0x91f35c> │ │ │ │ + beq 92b8a8 <__cxa_atexit@plt+0x91f32c> │ │ │ │ ldr r3, [sl, #7] │ │ │ │ - ldr r2, [pc, #80] @ 92b8fc <__cxa_atexit@plt+0x91f380> │ │ │ │ + ldr r2, [pc, #80] @ 92b8cc <__cxa_atexit@plt+0x91f350> │ │ │ │ ldr r9, [r5] │ │ │ │ str sl, [r5] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #56] @ 92b900 <__cxa_atexit@plt+0x91f384> │ │ │ │ + ldr r5, [pc, #56] @ 92b8d0 <__cxa_atexit@plt+0x91f354> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + b d1d928 <__cxa_atexit@plt+0xd113ac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92b904 <__cxa_atexit@plt+0x91f388> │ │ │ │ + ldr r7, [pc, #20] @ 92b8d4 <__cxa_atexit@plt+0x91f358> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - orreq sl, r3, #76, 12 @ 0x4c00000 │ │ │ │ - cmpeq ip, #132, 20 @ 0x84000 │ │ │ │ - cmpeq ip, #192, 16 @ 0xc00000 │ │ │ │ + orreq sl, r3, #124, 12 @ 0x7c00000 │ │ │ │ + cmpeq ip, #180, 20 @ 0xb4000 │ │ │ │ + cmpeq ip, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #36] @ 92b944 <__cxa_atexit@plt+0x91f3c8> │ │ │ │ + ldr r2, [pc, #36] @ 92b914 <__cxa_atexit@plt+0x91f398> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 92b948 <__cxa_atexit@plt+0x91f3cc> │ │ │ │ + ldr r3, [pc, #12] @ 92b918 <__cxa_atexit@plt+0x91f39c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + b d1d928 <__cxa_atexit@plt+0xd113ac> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq sl, r3, #216, 10 @ 0x36000000 │ │ │ │ - cmpeq ip, #124, 16 @ 0x7c0000 │ │ │ │ + orreq sl, r3, #8, 12 @ 0x800000 │ │ │ │ + cmpeq ip, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #100] @ 92b9c8 <__cxa_atexit@plt+0x91f44c> │ │ │ │ + ldr r7, [pc, #100] @ 92b998 <__cxa_atexit@plt+0x91f41c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92b9b8 <__cxa_atexit@plt+0x91f43c> │ │ │ │ - ldr r7, [pc, #72] @ 92b9cc <__cxa_atexit@plt+0x91f450> │ │ │ │ + bhi 92b988 <__cxa_atexit@plt+0x91f40c> │ │ │ │ + ldr r7, [pc, #72] @ 92b99c <__cxa_atexit@plt+0x91f420> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ ldr r1, [r9, #15] │ │ │ │ stmib r5, {r8, sl} │ │ │ │ str r9, [r5, #12] │ │ │ │ mov r7, sl │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #16] @ 92b9d0 <__cxa_atexit@plt+0x91f454> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #16] @ 92b9a0 <__cxa_atexit@plt+0x91f424> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - @ instruction: 0xffffc34c │ │ │ │ - cmpeq ip, #12, 16 @ 0xc0000 │ │ │ │ + @ instruction: 0xffffc37c │ │ │ │ + cmpeq ip, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92ba0c <__cxa_atexit@plt+0x91f490> │ │ │ │ + bcc 92b9dc <__cxa_atexit@plt+0x91f460> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #24] @ 92ba18 <__cxa_atexit@plt+0x91f49c> │ │ │ │ + ldr r2, [pc, #24] @ 92b9e8 <__cxa_atexit@plt+0x91f46c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq sl, r3, #0, 12 │ │ │ │ - cmpeq ip, #64, 18 @ 0x100000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq sl, r3, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq ip, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ - b 92b764 <__cxa_atexit@plt+0x91f1e8> │ │ │ │ - cmpeq ip, #48, 18 @ 0xc0000 │ │ │ │ + b 92b734 <__cxa_atexit@plt+0x91f1b8> │ │ │ │ + cmpeq ip, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 92bacc <__cxa_atexit@plt+0x91f550> │ │ │ │ + bhi 92ba9c <__cxa_atexit@plt+0x91f520> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ str r9, [r5, #-4] │ │ │ │ - bhi 92bad8 <__cxa_atexit@plt+0x91f55c> │ │ │ │ - ldr r7, [pc, #116] @ 92baf0 <__cxa_atexit@plt+0x91f574> │ │ │ │ + bhi 92baa8 <__cxa_atexit@plt+0x91f52c> │ │ │ │ + ldr r7, [pc, #116] @ 92bac0 <__cxa_atexit@plt+0x91f544> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92bac0 <__cxa_atexit@plt+0x91f544> │ │ │ │ + beq 92ba90 <__cxa_atexit@plt+0x91f514> │ │ │ │ ldr r7, [sl, #7] │ │ │ │ - ldr r1, [pc, #92] @ 92baf4 <__cxa_atexit@plt+0x91f578> │ │ │ │ + ldr r1, [pc, #92] @ 92bac4 <__cxa_atexit@plt+0x91f548> │ │ │ │ str sl, [r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #72] @ 92baf8 <__cxa_atexit@plt+0x91f57c> │ │ │ │ + ldr r7, [pc, #72] @ 92bac8 <__cxa_atexit@plt+0x91f54c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, sl │ │ │ │ - b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + b d1d928 <__cxa_atexit@plt+0xd113ac> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 92bafc <__cxa_atexit@plt+0x91f580> │ │ │ │ + ldr r7, [pc, #28] @ 92bacc <__cxa_atexit@plt+0x91f550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - orreq sl, r3, #96, 8 @ 0x60000000 │ │ │ │ - cmpeq ip, #144, 16 @ 0x900000 │ │ │ │ - cmpeq ip, #196, 12 @ 0xc400000 │ │ │ │ + orreq sl, r3, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq ip, #192, 16 @ 0xc00000 │ │ │ │ + cmpeq ip, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92bb44 <__cxa_atexit@plt+0x91f5c8> │ │ │ │ - ldr r2, [pc, #40] @ 92bb4c <__cxa_atexit@plt+0x91f5d0> │ │ │ │ + bhi 92bb14 <__cxa_atexit@plt+0x91f598> │ │ │ │ + ldr r2, [pc, #40] @ 92bb1c <__cxa_atexit@plt+0x91f5a0> │ │ │ │ ldr r1, [r7, #1] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmdb r5, {r1, r8} │ │ │ │ - ldr r5, [pc, #24] @ 92bb50 <__cxa_atexit@plt+0x91f5d4> │ │ │ │ + ldr r5, [pc, #24] @ 92bb20 <__cxa_atexit@plt+0x91f5a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + b d1d928 <__cxa_atexit@plt+0xd113ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq sl, r3, #220, 6 @ 0x70000003 │ │ │ │ - cmpeq ip, #116, 12 @ 0x7400000 │ │ │ │ + orreq sl, r3, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq ip, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #144] @ 92bc00 <__cxa_atexit@plt+0x91f684> │ │ │ │ + ldr r7, [pc, #144] @ 92bbd0 <__cxa_atexit@plt+0x91f654> │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5] │ │ │ │ str sl, [r3] │ │ │ │ - beq 92bbe0 <__cxa_atexit@plt+0x91f664> │ │ │ │ - ldr r7, [pc, #120] @ 92bc04 <__cxa_atexit@plt+0x91f688> │ │ │ │ + beq 92bbb0 <__cxa_atexit@plt+0x91f634> │ │ │ │ + ldr r7, [pc, #120] @ 92bbd4 <__cxa_atexit@plt+0x91f658> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92bbec <__cxa_atexit@plt+0x91f670> │ │ │ │ - ldr r7, [pc, #100] @ 92bc0c <__cxa_atexit@plt+0x91f690> │ │ │ │ + bhi 92bbbc <__cxa_atexit@plt+0x91f640> │ │ │ │ + ldr r7, [pc, #100] @ 92bbdc <__cxa_atexit@plt+0x91f660> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ ldr r1, [r9, #15] │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92bc08 <__cxa_atexit@plt+0x91f68c> │ │ │ │ + ldr r7, [pc, #20] @ 92bbd8 <__cxa_atexit@plt+0x91f65c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - cmpeq ip, #212, 10 @ 0x35000000 │ │ │ │ - @ instruction: 0xffffc124 │ │ │ │ - cmpeq ip, #184, 10 @ 0x2e000000 │ │ │ │ + cmpeq ip, #4, 12 @ 0x400000 │ │ │ │ + @ instruction: 0xffffc154 │ │ │ │ + cmpeq ip, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #108] @ 92bc98 <__cxa_atexit@plt+0x91f71c> │ │ │ │ + ldr r7, [pc, #108] @ 92bc68 <__cxa_atexit@plt+0x91f6ec> │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92bc84 <__cxa_atexit@plt+0x91f708> │ │ │ │ - ldr r7, [pc, #80] @ 92bc9c <__cxa_atexit@plt+0x91f720> │ │ │ │ + bhi 92bc54 <__cxa_atexit@plt+0x91f6d8> │ │ │ │ + ldr r7, [pc, #80] @ 92bc6c <__cxa_atexit@plt+0x91f6f0> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ ldr r2, [r9, #11] │ │ │ │ ldr r1, [r9, #15] │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #20] @ 92bca0 <__cxa_atexit@plt+0x91f724> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #20] @ 92bc70 <__cxa_atexit@plt+0x91f6f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0xffffc080 │ │ │ │ - cmpeq ip, #60, 10 @ 0xf000000 │ │ │ │ + @ instruction: 0xffffc0b0 │ │ │ │ + cmpeq ip, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 92bcc0 <__cxa_atexit@plt+0x91f744> │ │ │ │ + ldr r7, [pc, #12] @ 92bc90 <__cxa_atexit@plt+0x91f714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r3, #248, 4 @ 0x8000000f │ │ │ │ + orreq sl, r3, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 92bd48 <__cxa_atexit@plt+0x91f7cc> │ │ │ │ - ldr sl, [pc, #116] @ 92bd60 <__cxa_atexit@plt+0x91f7e4> │ │ │ │ - ldr ip, [pc, #116] @ 92bd64 <__cxa_atexit@plt+0x91f7e8> │ │ │ │ - ldr r1, [pc, #116] @ 92bd68 <__cxa_atexit@plt+0x91f7ec> │ │ │ │ + bcc 92bd18 <__cxa_atexit@plt+0x91f79c> │ │ │ │ + ldr sl, [pc, #116] @ 92bd30 <__cxa_atexit@plt+0x91f7b4> │ │ │ │ + ldr ip, [pc, #116] @ 92bd34 <__cxa_atexit@plt+0x91f7b8> │ │ │ │ + ldr r1, [pc, #116] @ 92bd38 <__cxa_atexit@plt+0x91f7bc> │ │ │ │ sub lr, r6, #17 │ │ │ │ add ip, pc, ip │ │ │ │ sub r3, r6, #42 @ 0x2a │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r2, r6, #29 │ │ │ │ str lr, [r7, #40] @ 0x28 │ │ │ │ add lr, r7, #8 │ │ │ │ @@ -2391530,125 +2391518,125 @@ │ │ │ │ str r2, [r7, #44] @ 0x2c │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ str ip, [r7, #4] │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r8, [r7, #20] │ │ │ │ str r9, [r7, #24] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #52] @ 92bd6c <__cxa_atexit@plt+0x91f7f0> │ │ │ │ + ldr r3, [pc, #52] @ 92bd3c <__cxa_atexit@plt+0x91f7c0> │ │ │ │ str r8, [r7, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 92bd70 <__cxa_atexit@plt+0x91f7f4> │ │ │ │ + ldr r7, [pc, #32] @ 92bd40 <__cxa_atexit@plt+0x91f7c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ - orreq fp, r3, #8, 26 @ 0x200 │ │ │ │ + orreq fp, r3, #56, 26 @ 0xe00 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - cmpeq ip, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq ip, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92bda0 <__cxa_atexit@plt+0x91f824> │ │ │ │ - ldr r3, [pc, #28] @ 92bdb0 <__cxa_atexit@plt+0x91f834> │ │ │ │ + bhi 92bd70 <__cxa_atexit@plt+0x91f7f4> │ │ │ │ + ldr r3, [pc, #28] @ 92bd80 <__cxa_atexit@plt+0x91f804> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 90fac8 <__cxa_atexit@plt+0x90354c> │ │ │ │ - ldr r7, [pc, #12] @ 92bdb4 <__cxa_atexit@plt+0x91f838> │ │ │ │ + ldr r7, [pc, #12] @ 92bd84 <__cxa_atexit@plt+0x91f808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, #248, 10 @ 0x3e000000 │ │ │ │ - cmpeq ip, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq ip, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq ip, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 92bdf0 <__cxa_atexit@plt+0x91f874> │ │ │ │ - ldr r3, [pc, #40] @ 92be00 <__cxa_atexit@plt+0x91f884> │ │ │ │ + bmi 92bdc0 <__cxa_atexit@plt+0x91f844> │ │ │ │ + ldr r3, [pc, #40] @ 92bdd0 <__cxa_atexit@plt+0x91f854> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 92be04 <__cxa_atexit@plt+0x91f888> │ │ │ │ + ldr r7, [pc, #28] @ 92bdd4 <__cxa_atexit@plt+0x91f858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #16] @ 92be08 <__cxa_atexit@plt+0x91f88c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #16] @ 92bdd8 <__cxa_atexit@plt+0x91f85c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq fp, r3, #156, 24 @ 0x9c00 │ │ │ │ - orreq fp, r3, #132, 24 @ 0x8400 │ │ │ │ - cmpeq ip, #176, 22 @ 0x2c000 │ │ │ │ + orreq fp, r3, #204, 24 @ 0xcc00 │ │ │ │ + orreq fp, r3, #180, 24 @ 0xb400 │ │ │ │ + cmpeq ip, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 92be30 <__cxa_atexit@plt+0x91f8b4> │ │ │ │ + ldr r3, [pc, #16] @ 92be00 <__cxa_atexit@plt+0x91f884> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1d968 <__cxa_atexit@plt+0xd113ec> │ │ │ │ + b d1d938 <__cxa_atexit@plt+0xd113bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, #136, 22 @ 0x22000 │ │ │ │ + cmpeq ip, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r3, [r2, #8] │ │ │ │ add r7, r7, r8 │ │ │ │ cmp r7, r3 │ │ │ │ - ble 92be7c <__cxa_atexit@plt+0x91f900> │ │ │ │ - ldr r7, [pc, #196] @ 92bf30 <__cxa_atexit@plt+0x91f9b4> │ │ │ │ + ble 92be4c <__cxa_atexit@plt+0x91f8d0> │ │ │ │ + ldr r7, [pc, #196] @ 92bf00 <__cxa_atexit@plt+0x91f984> │ │ │ │ add r5, r5, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #164] @ 92bf2c <__cxa_atexit@plt+0x91f9b0> │ │ │ │ + ldr r3, [pc, #164] @ 92befc <__cxa_atexit@plt+0x91f980> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #16] │ │ │ │ str r9, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - beq 92bf14 <__cxa_atexit@plt+0x91f998> │ │ │ │ + beq 92bee4 <__cxa_atexit@plt+0x91f968> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #12 │ │ │ │ cmp r3, lr │ │ │ │ - bcc 92bf1c <__cxa_atexit@plt+0x91f9a0> │ │ │ │ + bcc 92beec <__cxa_atexit@plt+0x91f970> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r0, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ add fp, r9, #8 │ │ │ │ add r1, r3, r8 │ │ │ │ mov r0, fp │ │ │ │ mov r2, r7 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str lr, [sp, #4] │ │ │ │ bl b7f0 │ │ │ │ - ldr r3, [pc, #68] @ 92bf34 <__cxa_atexit@plt+0x91f9b8> │ │ │ │ + ldr r3, [pc, #68] @ 92bf04 <__cxa_atexit@plt+0x91f988> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ stmib r6, {r3, r9, sl} │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r6, r7, r8 │ │ │ │ mov r8, fp │ │ │ │ ldr fp, [sp, #12] │ │ │ │ @@ -2391656,3935 +2391644,3935 @@ │ │ │ │ ldr r6, [sp, #4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, lr │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq ip, #52, 22 @ 0xd000 │ │ │ │ - orreq fp, r3, #152, 22 @ 0x26000 │ │ │ │ + cmpeq ip, #100, 22 @ 0x19000 │ │ │ │ + orreq fp, r3, #200, 22 @ 0x32000 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 92bfb4 <__cxa_atexit@plt+0x91fa38> │ │ │ │ + bcc 92bf84 <__cxa_atexit@plt+0x91fa08> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ ldr fp, [r5, #16] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r0, r9, #8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r3, fp │ │ │ │ ldr sl, [r5, #4] │ │ │ │ str r0, [sp, #4] │ │ │ │ bl b7f0 │ │ │ │ - ldr r3, [pc, #48] @ 92bfc4 <__cxa_atexit@plt+0x91fa48> │ │ │ │ + ldr r3, [pc, #48] @ 92bf94 <__cxa_atexit@plt+0x91fa18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stmib r8, {r3, r9, sl} │ │ │ │ add r3, fp, r7 │ │ │ │ ldr r8, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r3, [r2, #8] │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq fp, r3, #244, 20 @ 0xf4000 │ │ │ │ - cmpeq ip, #208, 6 @ 0x40000003 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq fp, r3, #36, 22 @ 0x9000 │ │ │ │ + cmpeq ip, #0, 8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92c04c <__cxa_atexit@plt+0x91fad0> │ │ │ │ - ldr r3, [pc, #136] @ 92c074 <__cxa_atexit@plt+0x91faf8> │ │ │ │ + bhi 92c01c <__cxa_atexit@plt+0x91faa0> │ │ │ │ + ldr r3, [pc, #136] @ 92c044 <__cxa_atexit@plt+0x91fac8> │ │ │ │ mov r2, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ - beq 92c03c <__cxa_atexit@plt+0x91fac0> │ │ │ │ - ldr r1, [pc, #116] @ 92c078 <__cxa_atexit@plt+0x91fafc> │ │ │ │ + beq 92c00c <__cxa_atexit@plt+0x91fa90> │ │ │ │ + ldr r1, [pc, #116] @ 92c048 <__cxa_atexit@plt+0x91facc> │ │ │ │ add sl, r8, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r1, [r5, #-4] │ │ │ │ sub r1, r5, #28 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 92c05c <__cxa_atexit@plt+0x91fae0> │ │ │ │ - ldr r2, [pc, #96] @ 92c084 <__cxa_atexit@plt+0x91fb08> │ │ │ │ + bhi 92c02c <__cxa_atexit@plt+0x91fab0> │ │ │ │ + ldr r2, [pc, #96] @ 92c054 <__cxa_atexit@plt+0x91fad8> │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r3, r9, sl} │ │ │ │ b 90fac8 <__cxa_atexit@plt+0x90354c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 92c080 <__cxa_atexit@plt+0x91fb04> │ │ │ │ + ldr r7, [pc, #44] @ 92c050 <__cxa_atexit@plt+0x91fad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92c07c <__cxa_atexit@plt+0x91fb00> │ │ │ │ + ldr r7, [pc, #24] @ 92c04c <__cxa_atexit@plt+0x91fad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq ip, #56, 6 @ 0xe0000000 │ │ │ │ - cmpeq ip, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq ip, #104, 6 @ 0xa0000001 │ │ │ │ + cmpeq ip, #140, 6 @ 0x30000002 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - cmpeq ip, #20, 6 @ 0x50000000 │ │ │ │ + cmpeq ip, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 92c0d8 <__cxa_atexit@plt+0x91fb5c> │ │ │ │ + ldr r3, [pc, #60] @ 92c0a8 <__cxa_atexit@plt+0x91fb2c> │ │ │ │ add sl, r7, #7 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r2], #-24 @ 0xffffffe8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 92c0c8 <__cxa_atexit@plt+0x91fb4c> │ │ │ │ - ldr r3, [pc, #32] @ 92c0dc <__cxa_atexit@plt+0x91fb60> │ │ │ │ + bhi 92c098 <__cxa_atexit@plt+0x91fb1c> │ │ │ │ + ldr r3, [pc, #32] @ 92c0ac <__cxa_atexit@plt+0x91fb30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ b 90fac8 <__cxa_atexit@plt+0x90354c> │ │ │ │ - ldr r7, [pc, #16] @ 92c0e0 <__cxa_atexit@plt+0x91fb64> │ │ │ │ + ldr r7, [pc, #16] @ 92c0b0 <__cxa_atexit@plt+0x91fb34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - cmpeq ip, #208, 4 │ │ │ │ + cmpeq ip, #0, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ - bcc 92c15c <__cxa_atexit@plt+0x91fbe0> │ │ │ │ - ldr r2, [pc, #100] @ 92c174 <__cxa_atexit@plt+0x91fbf8> │ │ │ │ + bcc 92c12c <__cxa_atexit@plt+0x91fbb0> │ │ │ │ + ldr r2, [pc, #100] @ 92c144 <__cxa_atexit@plt+0x91fbc8> │ │ │ │ sub r1, r6, #27 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ - ldr lr, [pc, #88] @ 92c178 <__cxa_atexit@plt+0x91fbfc> │ │ │ │ + ldr lr, [pc, #88] @ 92c148 <__cxa_atexit@plt+0x91fbcc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr ip, [pc, #84] @ 92c17c <__cxa_atexit@plt+0x91fc00> │ │ │ │ + ldr ip, [pc, #84] @ 92c14c <__cxa_atexit@plt+0x91fbd0> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ - ldr r2, [pc, #80] @ 92c180 <__cxa_atexit@plt+0x91fc04> │ │ │ │ + ldr r2, [pc, #80] @ 92c150 <__cxa_atexit@plt+0x91fbd4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ sub r1, r6, #15 │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #40] @ 0x28 │ │ │ │ stmib r3, {r2, r9, sl, ip} │ │ │ │ sub r1, r6, #37 @ 0x25 │ │ │ │ add r2, r3, #20 │ │ │ │ stm r2, {r1, r8, lr} │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 92c184 <__cxa_atexit@plt+0x91fc08> │ │ │ │ + ldr r3, [pc, #32] @ 92c154 <__cxa_atexit@plt+0x91fbd8> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq fp, r3, #72, 18 @ 0x120000 │ │ │ │ - orreq r9, r3, #224, 28 @ 0xe00 │ │ │ │ - orreq fp, r3, #236, 16 @ 0xec0000 │ │ │ │ - orreq fp, r3, #88, 18 @ 0x160000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq fp, r3, #120, 18 @ 0x1e0000 │ │ │ │ + orreq r9, r3, #16, 30 @ 0x40 │ │ │ │ + orreq fp, r3, #28, 18 @ 0x70000 │ │ │ │ + orreq fp, r3, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov r9, fp │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92c220 <__cxa_atexit@plt+0x91fca4> │ │ │ │ - ldr sl, [pc, #140] @ 92c23c <__cxa_atexit@plt+0x91fcc0> │ │ │ │ + bcc 92c1f0 <__cxa_atexit@plt+0x91fc74> │ │ │ │ + ldr sl, [pc, #140] @ 92c20c <__cxa_atexit@plt+0x91fc90> │ │ │ │ sub r7, r6, #27 │ │ │ │ sub r8, r6, #15 │ │ │ │ sub fp, r6, #37 @ 0x25 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ str r8, [r3, #40] @ 0x28 │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #92] @ 92c240 <__cxa_atexit@plt+0x91fcc4> │ │ │ │ + ldr r7, [pc, #92] @ 92c210 <__cxa_atexit@plt+0x91fc94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ - ldr r7, [pc, #76] @ 92c244 <__cxa_atexit@plt+0x91fcc8> │ │ │ │ + ldr r7, [pc, #76] @ 92c214 <__cxa_atexit@plt+0x91fc98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str fp, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ str r7, [r3, #16] │ │ │ │ - ldr r7, [pc, #60] @ 92c248 <__cxa_atexit@plt+0x91fccc> │ │ │ │ + ldr r7, [pc, #60] @ 92c218 <__cxa_atexit@plt+0x91fc9c> │ │ │ │ mov fp, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r3, #32] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #36] @ 92c24c <__cxa_atexit@plt+0x91fcd0> │ │ │ │ + ldr r3, [pc, #36] @ 92c21c <__cxa_atexit@plt+0x91fca0> │ │ │ │ mov fp, r9 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq fp, r3, #160, 16 @ 0xa00000 │ │ │ │ - orreq fp, r3, #164, 16 @ 0xa40000 │ │ │ │ - orreq fp, r3, #28, 16 @ 0x1c0000 │ │ │ │ - orreq r9, r3, #240, 26 @ 0x3c00 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq fp, r3, #208, 16 @ 0xd00000 │ │ │ │ + orreq fp, r3, #212, 16 @ 0xd40000 │ │ │ │ + orreq fp, r3, #76, 16 @ 0x4c0000 │ │ │ │ + orreq r9, r3, #32, 28 @ 0x200 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ - cmpeq ip, #112, 26 @ 0x1c00 │ │ │ │ + cmpeq ip, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92c298 <__cxa_atexit@plt+0x91fd1c> │ │ │ │ - ldr r7, [pc, #52] @ 92c2a8 <__cxa_atexit@plt+0x91fd2c> │ │ │ │ + bhi 92c268 <__cxa_atexit@plt+0x91fcec> │ │ │ │ + ldr r7, [pc, #52] @ 92c278 <__cxa_atexit@plt+0x91fcfc> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 92c28c <__cxa_atexit@plt+0x91fd10> │ │ │ │ + beq 92c25c <__cxa_atexit@plt+0x91fce0> │ │ │ │ mov r7, r8 │ │ │ │ - b 92c2bc <__cxa_atexit@plt+0x91fd40> │ │ │ │ + b 92c28c <__cxa_atexit@plt+0x91fd10> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 92c2ac <__cxa_atexit@plt+0x91fd30> │ │ │ │ + ldr r7, [pc, #12] @ 92c27c <__cxa_atexit@plt+0x91fd00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #24, 2 │ │ │ │ - cmpeq ip, #20, 26 @ 0x500 │ │ │ │ + cmpeq ip, #72, 2 │ │ │ │ + cmpeq ip, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ - ldr lr, [pc, #144] @ 92c360 <__cxa_atexit@plt+0x91fde4> │ │ │ │ + ldr lr, [pc, #144] @ 92c330 <__cxa_atexit@plt+0x91fdb4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r5, #-8] │ │ │ │ str lr, [r3, #-12]! │ │ │ │ ldr r1, [r2, #8] │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r0, r2} │ │ │ │ str r1, [r5, #-4] │ │ │ │ - beq 92c334 <__cxa_atexit@plt+0x91fdb8> │ │ │ │ - ldr r3, [pc, #104] @ 92c364 <__cxa_atexit@plt+0x91fde8> │ │ │ │ + beq 92c304 <__cxa_atexit@plt+0x91fd88> │ │ │ │ + ldr r3, [pc, #104] @ 92c334 <__cxa_atexit@plt+0x91fdb8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r1, r5, #36 @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r1 │ │ │ │ str r7, [r5, #-12] │ │ │ │ - bhi 92c340 <__cxa_atexit@plt+0x91fdc4> │ │ │ │ + bhi 92c310 <__cxa_atexit@plt+0x91fd94> │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 923220 <__cxa_atexit@plt+0x916ca4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 92c368 <__cxa_atexit@plt+0x91fdec> │ │ │ │ + ldr r7, [pc, #32] @ 92c338 <__cxa_atexit@plt+0x91fdbc> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ str r8, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ bx r1 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq ip, #124, 24 @ 0x7c00 │ │ │ │ - cmpeq ip, #88, 24 @ 0x5800 │ │ │ │ + cmpeq ip, #172, 24 @ 0xac00 │ │ │ │ + cmpeq ip, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 92c3d8 <__cxa_atexit@plt+0x91fe5c> │ │ │ │ + ldr r3, [pc, #88] @ 92c3a8 <__cxa_atexit@plt+0x91fe2c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #12 │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ str r7, [r5] │ │ │ │ - bhi 92c3bc <__cxa_atexit@plt+0x91fe40> │ │ │ │ + bhi 92c38c <__cxa_atexit@plt+0x91fe10> │ │ │ │ stmdb r5, {r0, r2, r7} │ │ │ │ str r1, [r5] │ │ │ │ mov r5, lr │ │ │ │ mov r7, fp │ │ │ │ b 923220 <__cxa_atexit@plt+0x916ca4> │ │ │ │ - ldr r7, [pc, #24] @ 92c3dc <__cxa_atexit@plt+0x91fe60> │ │ │ │ + ldr r7, [pc, #24] @ 92c3ac <__cxa_atexit@plt+0x91fe30> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r2} │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, lr │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #252, 22 @ 0x3f000 │ │ │ │ + cmpeq ip, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92c418 <__cxa_atexit@plt+0x91fe9c> │ │ │ │ + bcc 92c3e8 <__cxa_atexit@plt+0x91fe6c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #24] @ 92c424 <__cxa_atexit@plt+0x91fea8> │ │ │ │ + ldr r2, [pc, #24] @ 92c3f4 <__cxa_atexit@plt+0x91fe78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r9, r3, #244, 22 @ 0x3d000 │ │ │ │ - cmpeq ip, #168, 22 @ 0x2a000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r9, r3, #36, 24 @ 0x2400 │ │ │ │ + cmpeq ip, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92c470 <__cxa_atexit@plt+0x91fef4> │ │ │ │ - ldr r7, [pc, #52] @ 92c480 <__cxa_atexit@plt+0x91ff04> │ │ │ │ + bhi 92c440 <__cxa_atexit@plt+0x91fec4> │ │ │ │ + ldr r7, [pc, #52] @ 92c450 <__cxa_atexit@plt+0x91fed4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 92c464 <__cxa_atexit@plt+0x91fee8> │ │ │ │ + beq 92c434 <__cxa_atexit@plt+0x91feb8> │ │ │ │ mov r7, r8 │ │ │ │ - b 92c494 <__cxa_atexit@plt+0x91ff18> │ │ │ │ + b 92c464 <__cxa_atexit@plt+0x91fee8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 92c484 <__cxa_atexit@plt+0x91ff08> │ │ │ │ + ldr r7, [pc, #12] @ 92c454 <__cxa_atexit@plt+0x91fed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #92, 30 @ 0x170 │ │ │ │ - cmpeq ip, #76, 22 @ 0x13000 │ │ │ │ + cmpeq ip, #140, 30 @ 0x230 │ │ │ │ + cmpeq ip, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r8, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm r8, {r0, r1, r8} │ │ │ │ - ldr lr, [pc, #140] @ 92c534 <__cxa_atexit@plt+0x91ffb8> │ │ │ │ + ldr lr, [pc, #140] @ 92c504 <__cxa_atexit@plt+0x91ff88> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r8, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-12]! │ │ │ │ ldr r2, [r0, #8] │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #4] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - beq 92c508 <__cxa_atexit@plt+0x91ff8c> │ │ │ │ - ldr r3, [pc, #100] @ 92c538 <__cxa_atexit@plt+0x91ffbc> │ │ │ │ + beq 92c4d8 <__cxa_atexit@plt+0x91ff5c> │ │ │ │ + ldr r3, [pc, #100] @ 92c508 <__cxa_atexit@plt+0x91ff8c> │ │ │ │ sub lr, r5, #24 │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 92c514 <__cxa_atexit@plt+0x91ff98> │ │ │ │ + bhi 92c4e4 <__cxa_atexit@plt+0x91ff68> │ │ │ │ str r0, [r5, #-12] │ │ │ │ strh r3, [r5, #-16] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, lr │ │ │ │ mov r7, fp │ │ │ │ b 923adc <__cxa_atexit@plt+0x917560> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 92c53c <__cxa_atexit@plt+0x91ffc0> │ │ │ │ + ldr r7, [pc, #32] @ 92c50c <__cxa_atexit@plt+0x91ff90> │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ sub r9, r5, #24 │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, lr │ │ │ │ stm r9, {r0, r1, r8} │ │ │ │ bx r2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq ip, #180, 20 @ 0xb4000 │ │ │ │ - cmpeq ip, #148, 20 @ 0x94000 │ │ │ │ + cmpeq ip, #228, 20 @ 0xe4000 │ │ │ │ + cmpeq ip, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r0, [pc, #96] @ 92c5b4 <__cxa_atexit@plt+0x920038> │ │ │ │ + ldr r0, [pc, #96] @ 92c584 <__cxa_atexit@plt+0x920008> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrh r0, [r7, #3] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ sub lr, r5, #12 │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92c594 <__cxa_atexit@plt+0x920018> │ │ │ │ + bhi 92c564 <__cxa_atexit@plt+0x91ffe8> │ │ │ │ str r3, [r5] │ │ │ │ strh r0, [r5, #-4] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, lr │ │ │ │ mov r7, fp │ │ │ │ b 923adc <__cxa_atexit@plt+0x917560> │ │ │ │ - ldr r7, [pc, #28] @ 92c5b8 <__cxa_atexit@plt+0x92003c> │ │ │ │ + ldr r7, [pc, #28] @ 92c588 <__cxa_atexit@plt+0x92000c> │ │ │ │ ldr ip, [r4, #-8] │ │ │ │ str r3, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ str r0, [r5] │ │ │ │ mov r5, lr │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq ip, #56, 20 @ 0x38000 │ │ │ │ + cmpeq ip, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92c5f4 <__cxa_atexit@plt+0x920078> │ │ │ │ + bcc 92c5c4 <__cxa_atexit@plt+0x920048> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #24] @ 92c600 <__cxa_atexit@plt+0x920084> │ │ │ │ + ldr r2, [pc, #24] @ 92c5d0 <__cxa_atexit@plt+0x920054> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r9, r3, #24, 20 @ 0x18000 │ │ │ │ - cmpeq ip, #8, 14 @ 0x200000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r9, r3, #72, 20 @ 0x48000 │ │ │ │ + cmpeq ip, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92c64c <__cxa_atexit@plt+0x9200d0> │ │ │ │ - ldr r7, [pc, #52] @ 92c65c <__cxa_atexit@plt+0x9200e0> │ │ │ │ + bhi 92c61c <__cxa_atexit@plt+0x9200a0> │ │ │ │ + ldr r7, [pc, #52] @ 92c62c <__cxa_atexit@plt+0x9200b0> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92c640 <__cxa_atexit@plt+0x9200c4> │ │ │ │ + beq 92c610 <__cxa_atexit@plt+0x920094> │ │ │ │ mov r7, r9 │ │ │ │ - b 92c670 <__cxa_atexit@plt+0x9200f4> │ │ │ │ + b 92c640 <__cxa_atexit@plt+0x9200c4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 92c660 <__cxa_atexit@plt+0x9200e4> │ │ │ │ + ldr r7, [pc, #12] @ 92c630 <__cxa_atexit@plt+0x9200b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #156, 26 @ 0x2700 │ │ │ │ - cmpeq ip, #172, 12 @ 0xac00000 │ │ │ │ + cmpeq ip, #204, 26 @ 0x3300 │ │ │ │ + cmpeq ip, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 92c6d0 <__cxa_atexit@plt+0x920154> │ │ │ │ + beq 92c6a0 <__cxa_atexit@plt+0x920124> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 92c6e8 <__cxa_atexit@plt+0x92016c> │ │ │ │ + bne 92c6b8 <__cxa_atexit@plt+0x92013c> │ │ │ │ bic r1, r2, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r1, #3 │ │ │ │ - beq 92c700 <__cxa_atexit@plt+0x920184> │ │ │ │ + beq 92c6d0 <__cxa_atexit@plt+0x920154> │ │ │ │ cmp r1, #4 │ │ │ │ - bne 92c718 <__cxa_atexit@plt+0x92019c> │ │ │ │ - ldr r5, [pc, #160] @ 92c754 <__cxa_atexit@plt+0x9201d8> │ │ │ │ + bne 92c6e8 <__cxa_atexit@plt+0x92016c> │ │ │ │ + ldr r5, [pc, #160] @ 92c724 <__cxa_atexit@plt+0x9201a8> │ │ │ │ ldr r2, [r2, #1] │ │ │ │ tst r7, #3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ - beq 92c738 <__cxa_atexit@plt+0x9201bc> │ │ │ │ + beq 92c708 <__cxa_atexit@plt+0x92018c> │ │ │ │ mov r5, r3 │ │ │ │ - b 92c764 <__cxa_atexit@plt+0x9201e8> │ │ │ │ - ldr r3, [pc, #112] @ 92c748 <__cxa_atexit@plt+0x9201cc> │ │ │ │ + b 92c734 <__cxa_atexit@plt+0x9201b8> │ │ │ │ + ldr r3, [pc, #112] @ 92c718 <__cxa_atexit@plt+0x92019c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92c730 <__cxa_atexit@plt+0x9201b4> │ │ │ │ - b 92ceb8 <__cxa_atexit@plt+0x92093c> │ │ │ │ - ldr r3, [pc, #84] @ 92c744 <__cxa_atexit@plt+0x9201c8> │ │ │ │ + beq 92c700 <__cxa_atexit@plt+0x920184> │ │ │ │ + b 92ce88 <__cxa_atexit@plt+0x92090c> │ │ │ │ + ldr r3, [pc, #84] @ 92c714 <__cxa_atexit@plt+0x920198> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92c730 <__cxa_atexit@plt+0x9201b4> │ │ │ │ - b 92d0dc <__cxa_atexit@plt+0x920b60> │ │ │ │ - ldr r3, [pc, #72] @ 92c750 <__cxa_atexit@plt+0x9201d4> │ │ │ │ + beq 92c700 <__cxa_atexit@plt+0x920184> │ │ │ │ + b 92d0ac <__cxa_atexit@plt+0x920b30> │ │ │ │ + ldr r3, [pc, #72] @ 92c720 <__cxa_atexit@plt+0x9201a4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92c730 <__cxa_atexit@plt+0x9201b4> │ │ │ │ - b 92ca70 <__cxa_atexit@plt+0x9204f4> │ │ │ │ - ldr r3, [pc, #44] @ 92c74c <__cxa_atexit@plt+0x9201d0> │ │ │ │ + beq 92c700 <__cxa_atexit@plt+0x920184> │ │ │ │ + b 92ca40 <__cxa_atexit@plt+0x9204c4> │ │ │ │ + ldr r3, [pc, #44] @ 92c71c <__cxa_atexit@plt+0x9201a0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92c730 <__cxa_atexit@plt+0x9201b4> │ │ │ │ - b 92cc94 <__cxa_atexit@plt+0x920718> │ │ │ │ + beq 92c700 <__cxa_atexit@plt+0x920184> │ │ │ │ + b 92cc64 <__cxa_atexit@plt+0x9206e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #19 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ andeq r0, r0, r0, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq ip, #184, 10 @ 0x2e000000 │ │ │ │ + cmpeq ip, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r2, [r8, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ cmp sl, r2 │ │ │ │ - ble 92c804 <__cxa_atexit@plt+0x920288> │ │ │ │ - ldr r0, [pc, #312] @ 92c8c4 <__cxa_atexit@plt+0x920348> │ │ │ │ + ble 92c7d4 <__cxa_atexit@plt+0x920258> │ │ │ │ + ldr r0, [pc, #312] @ 92c894 <__cxa_atexit@plt+0x920318> │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-20]! @ 0xffffffec │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ str ip, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 92c8a8 <__cxa_atexit@plt+0x92032c> │ │ │ │ + bhi 92c878 <__cxa_atexit@plt+0x9202fc> │ │ │ │ mov r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92c7b4 <__cxa_atexit@plt+0x920238> │ │ │ │ + ble 92c784 <__cxa_atexit@plt+0x920208> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 92c888 <__cxa_atexit@plt+0x92030c> │ │ │ │ - ldr r7, [pc, #240] @ 92c8d0 <__cxa_atexit@plt+0x920354> │ │ │ │ + bmi 92c858 <__cxa_atexit@plt+0x9202dc> │ │ │ │ + ldr r7, [pc, #240] @ 92c8a0 <__cxa_atexit@plt+0x920324> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-44]! @ 0xffffffd4 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #216] @ 92c8d4 <__cxa_atexit@plt+0x920358> │ │ │ │ + ldr r7, [pc, #216] @ 92c8a4 <__cxa_atexit@plt+0x920328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r8, [pc, #176] @ 92c8bc <__cxa_atexit@plt+0x920340> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r8, [pc, #176] @ 92c88c <__cxa_atexit@plt+0x920310> │ │ │ │ mov r0, #0 │ │ │ │ ldr lr, [r9, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r8, [r0, #-16]! │ │ │ │ tst lr, #3 │ │ │ │ str r7, [r5] │ │ │ │ str ip, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - beq 92c878 <__cxa_atexit@plt+0x9202fc> │ │ │ │ + beq 92c848 <__cxa_atexit@plt+0x9202cc> │ │ │ │ ldr r8, [lr, #7] │ │ │ │ - ldr lr, [pc, #120] @ 92c8c0 <__cxa_atexit@plt+0x920344> │ │ │ │ + ldr lr, [pc, #120] @ 92c890 <__cxa_atexit@plt+0x920314> │ │ │ │ mov r0, #4 │ │ │ │ strb r0, [r8, r3] │ │ │ │ add lr, pc, lr │ │ │ │ tst ip, #3 │ │ │ │ str lr, [r2] │ │ │ │ str sl, [r1, #8] │ │ │ │ - beq 92c898 <__cxa_atexit@plt+0x92031c> │ │ │ │ + beq 92c868 <__cxa_atexit@plt+0x9202ec> │ │ │ │ ldr r3, [ip, #19] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, r3 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r1, [lr] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, lr │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #56] @ 92c8c8 <__cxa_atexit@plt+0x92034c> │ │ │ │ + ldr r7, [pc, #56] @ 92c898 <__cxa_atexit@plt+0x92031c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [ip] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, ip │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 92c8cc <__cxa_atexit@plt+0x920350> │ │ │ │ + ldr r7, [pc, #28] @ 92c89c <__cxa_atexit@plt+0x920320> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - orreq fp, r3, #236, 2 @ 0x3b │ │ │ │ - cmpeq ip, #96, 8 @ 0x60000000 │ │ │ │ - @ instruction: 0xfffec248 │ │ │ │ - orreq fp, r3, #136, 4 @ 0x80000008 │ │ │ │ + orreq fp, r3, #28, 4 @ 0xc0000001 │ │ │ │ + cmpeq ip, #144, 8 @ 0x90000000 │ │ │ │ + @ instruction: 0xfffec278 │ │ │ │ + orreq fp, r3, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #120] @ 92c964 <__cxa_atexit@plt+0x9203e8> │ │ │ │ + ldr r3, [pc, #120] @ 92c934 <__cxa_atexit@plt+0x9203b8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92c950 <__cxa_atexit@plt+0x9203d4> │ │ │ │ + beq 92c920 <__cxa_atexit@plt+0x9203a4> │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, #88] @ 92c968 <__cxa_atexit@plt+0x9203ec> │ │ │ │ + ldr lr, [pc, #88] @ 92c938 <__cxa_atexit@plt+0x9203bc> │ │ │ │ ldr r1, [r3, #16]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #-12] │ │ │ │ ldr r2, [r3, #-8] │ │ │ │ mov r8, #4 │ │ │ │ add lr, pc, lr │ │ │ │ strb r8, [r0, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r1, [r2, #8] │ │ │ │ - beq 92c958 <__cxa_atexit@plt+0x9203dc> │ │ │ │ + beq 92c928 <__cxa_atexit@plt+0x9203ac> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #28 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r6, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, #76] @ 92c9cc <__cxa_atexit@plt+0x920450> │ │ │ │ + ldr lr, [pc, #76] @ 92c99c <__cxa_atexit@plt+0x920420> │ │ │ │ ldr r1, [r3, #16]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #-12] │ │ │ │ ldr r2, [r3, #-8] │ │ │ │ mov r8, #4 │ │ │ │ add lr, pc, lr │ │ │ │ strb r8, [r0, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r1, [r2, #8] │ │ │ │ - beq 92c9c0 <__cxa_atexit@plt+0x920444> │ │ │ │ + beq 92c990 <__cxa_atexit@plt+0x920414> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #28 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, #76] @ 92ca48 <__cxa_atexit@plt+0x9204cc> │ │ │ │ + ldr lr, [pc, #76] @ 92ca18 <__cxa_atexit@plt+0x92049c> │ │ │ │ ldr r1, [r3, #12]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ mov r8, #4 │ │ │ │ add lr, pc, lr │ │ │ │ strb r8, [r0, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r1, [r2, #8] │ │ │ │ - beq 92ca3c <__cxa_atexit@plt+0x9204c0> │ │ │ │ + beq 92ca0c <__cxa_atexit@plt+0x920490> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #24 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ - cmpeq ip, #172, 4 @ 0xc000000a │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ + cmpeq ip, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92cb04 <__cxa_atexit@plt+0x920588> │ │ │ │ - ldr r0, [pc, #244] @ 92cb88 <__cxa_atexit@plt+0x92060c> │ │ │ │ + ble 92cad4 <__cxa_atexit@plt+0x920558> │ │ │ │ + ldr r0, [pc, #244] @ 92cb58 <__cxa_atexit@plt+0x9205dc> │ │ │ │ mov r3, r5 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 92cb6c <__cxa_atexit@plt+0x9205f0> │ │ │ │ + bhi 92cb3c <__cxa_atexit@plt+0x9205c0> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92cab4 <__cxa_atexit@plt+0x920538> │ │ │ │ + ble 92ca84 <__cxa_atexit@plt+0x920508> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 92cb5c <__cxa_atexit@plt+0x9205e0> │ │ │ │ - ldr r3, [pc, #180] @ 92cb94 <__cxa_atexit@plt+0x920618> │ │ │ │ + bmi 92cb2c <__cxa_atexit@plt+0x9205b0> │ │ │ │ + ldr r3, [pc, #180] @ 92cb64 <__cxa_atexit@plt+0x9205e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #156] @ 92cb98 <__cxa_atexit@plt+0x92061c> │ │ │ │ + ldr r7, [pc, #156] @ 92cb68 <__cxa_atexit@plt+0x9205ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r0, [pc, #116] @ 92cb80 <__cxa_atexit@plt+0x920604> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r0, [pc, #116] @ 92cb50 <__cxa_atexit@plt+0x9205d4> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 92cb50 <__cxa_atexit@plt+0x9205d4> │ │ │ │ + beq 92cb20 <__cxa_atexit@plt+0x9205a4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, #3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ strb r3, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #60] @ 92cb84 <__cxa_atexit@plt+0x920608> │ │ │ │ + ldr r7, [pc, #60] @ 92cb54 <__cxa_atexit@plt+0x9205d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 92cb8c <__cxa_atexit@plt+0x920610> │ │ │ │ + ldr r7, [pc, #40] @ 92cb5c <__cxa_atexit@plt+0x9205e0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 92cb90 <__cxa_atexit@plt+0x920614> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 92cb60 <__cxa_atexit@plt+0x9205e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - orreq r9, r3, #100, 8 @ 0x64000000 │ │ │ │ + orreq r9, r3, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - orreq sl, r3, #24, 30 @ 0x60 │ │ │ │ - cmpeq ip, #156, 2 @ 0x27 │ │ │ │ - @ instruction: 0xfffebf48 │ │ │ │ - orreq sl, r3, #136, 30 @ 0x220 │ │ │ │ + orreq sl, r3, #72, 30 @ 0x120 │ │ │ │ + cmpeq ip, #204, 2 @ 0x33 │ │ │ │ + @ instruction: 0xfffebf78 │ │ │ │ + orreq sl, r3, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 92cc08 <__cxa_atexit@plt+0x92068c> │ │ │ │ + ldr r2, [pc, #80] @ 92cbd8 <__cxa_atexit@plt+0x92065c> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 92cbfc <__cxa_atexit@plt+0x920680> │ │ │ │ + beq 92cbcc <__cxa_atexit@plt+0x920650> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #3 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #24] @ 92cc0c <__cxa_atexit@plt+0x920690> │ │ │ │ + ldr r7, [pc, #24] @ 92cbdc <__cxa_atexit@plt+0x920660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - orreq r9, r3, #184, 6 @ 0xe0000002 │ │ │ │ + orreq r9, r3, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #3 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92cc48 <__cxa_atexit@plt+0x9206cc> │ │ │ │ + ldr r7, [pc, #8] @ 92cc18 <__cxa_atexit@plt+0x92069c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r3, #108, 6 @ 0xb0000001 │ │ │ │ + orreq r9, r3, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #3 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92cc84 <__cxa_atexit@plt+0x920708> │ │ │ │ + ldr r7, [pc, #8] @ 92cc54 <__cxa_atexit@plt+0x9206d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r3, #48, 6 @ 0xc0000000 │ │ │ │ - cmpeq ip, #136 @ 0x88 │ │ │ │ + orreq r9, r3, #96, 6 @ 0x80000001 │ │ │ │ + cmpeq ip, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92cd28 <__cxa_atexit@plt+0x9207ac> │ │ │ │ - ldr r0, [pc, #244] @ 92cdac <__cxa_atexit@plt+0x920830> │ │ │ │ + ble 92ccf8 <__cxa_atexit@plt+0x92077c> │ │ │ │ + ldr r0, [pc, #244] @ 92cd7c <__cxa_atexit@plt+0x920800> │ │ │ │ mov r3, r5 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 92cd90 <__cxa_atexit@plt+0x920814> │ │ │ │ + bhi 92cd60 <__cxa_atexit@plt+0x9207e4> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92ccd8 <__cxa_atexit@plt+0x92075c> │ │ │ │ + ble 92cca8 <__cxa_atexit@plt+0x92072c> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 92cd80 <__cxa_atexit@plt+0x920804> │ │ │ │ - ldr r3, [pc, #180] @ 92cdb8 <__cxa_atexit@plt+0x92083c> │ │ │ │ + bmi 92cd50 <__cxa_atexit@plt+0x9207d4> │ │ │ │ + ldr r3, [pc, #180] @ 92cd88 <__cxa_atexit@plt+0x92080c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #156] @ 92cdbc <__cxa_atexit@plt+0x920840> │ │ │ │ + ldr r7, [pc, #156] @ 92cd8c <__cxa_atexit@plt+0x920810> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r0, [pc, #116] @ 92cda4 <__cxa_atexit@plt+0x920828> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r0, [pc, #116] @ 92cd74 <__cxa_atexit@plt+0x9207f8> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 92cd74 <__cxa_atexit@plt+0x9207f8> │ │ │ │ + beq 92cd44 <__cxa_atexit@plt+0x9207c8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ strb r3, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #60] @ 92cda8 <__cxa_atexit@plt+0x92082c> │ │ │ │ + ldr r7, [pc, #60] @ 92cd78 <__cxa_atexit@plt+0x9207fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 92cdb0 <__cxa_atexit@plt+0x920834> │ │ │ │ + ldr r7, [pc, #40] @ 92cd80 <__cxa_atexit@plt+0x920804> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 92cdb4 <__cxa_atexit@plt+0x920838> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 92cd84 <__cxa_atexit@plt+0x920808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - orreq r9, r3, #64, 4 │ │ │ │ + orreq r9, r3, #112, 4 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - orreq sl, r3, #244, 24 @ 0xf400 │ │ │ │ - cmpeq ip, #120, 30 @ 0x1e0 │ │ │ │ - @ instruction: 0xfffebd24 │ │ │ │ - orreq sl, r3, #100, 26 @ 0x1900 │ │ │ │ + orreq sl, r3, #36, 26 @ 0x900 │ │ │ │ + cmpeq ip, #168, 30 @ 0x2a0 │ │ │ │ + @ instruction: 0xfffebd54 │ │ │ │ + orreq sl, r3, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 92ce2c <__cxa_atexit@plt+0x9208b0> │ │ │ │ + ldr r2, [pc, #80] @ 92cdfc <__cxa_atexit@plt+0x920880> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 92ce20 <__cxa_atexit@plt+0x9208a4> │ │ │ │ + beq 92cdf0 <__cxa_atexit@plt+0x920874> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #2 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #24] @ 92ce30 <__cxa_atexit@plt+0x9208b4> │ │ │ │ + ldr r7, [pc, #24] @ 92ce00 <__cxa_atexit@plt+0x920884> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - orreq r9, r3, #148, 2 @ 0x25 │ │ │ │ + orreq r9, r3, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #2 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92ce6c <__cxa_atexit@plt+0x9208f0> │ │ │ │ + ldr r7, [pc, #8] @ 92ce3c <__cxa_atexit@plt+0x9208c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r3, #72, 2 │ │ │ │ + orreq r9, r3, #120, 2 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #2 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92cea8 <__cxa_atexit@plt+0x92092c> │ │ │ │ + ldr r7, [pc, #8] @ 92ce78 <__cxa_atexit@plt+0x9208fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r3, #12, 2 │ │ │ │ - cmpeq ip, #100, 28 @ 0x640 │ │ │ │ + orreq r9, r3, #60, 2 │ │ │ │ + cmpeq ip, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92cf4c <__cxa_atexit@plt+0x9209d0> │ │ │ │ - ldr r0, [pc, #244] @ 92cfd0 <__cxa_atexit@plt+0x920a54> │ │ │ │ + ble 92cf1c <__cxa_atexit@plt+0x9209a0> │ │ │ │ + ldr r0, [pc, #244] @ 92cfa0 <__cxa_atexit@plt+0x920a24> │ │ │ │ mov r3, r5 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 92cfb4 <__cxa_atexit@plt+0x920a38> │ │ │ │ + bhi 92cf84 <__cxa_atexit@plt+0x920a08> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92cefc <__cxa_atexit@plt+0x920980> │ │ │ │ + ble 92cecc <__cxa_atexit@plt+0x920950> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 92cfa4 <__cxa_atexit@plt+0x920a28> │ │ │ │ - ldr r3, [pc, #180] @ 92cfdc <__cxa_atexit@plt+0x920a60> │ │ │ │ + bmi 92cf74 <__cxa_atexit@plt+0x9209f8> │ │ │ │ + ldr r3, [pc, #180] @ 92cfac <__cxa_atexit@plt+0x920a30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #156] @ 92cfe0 <__cxa_atexit@plt+0x920a64> │ │ │ │ + ldr r7, [pc, #156] @ 92cfb0 <__cxa_atexit@plt+0x920a34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r0, [pc, #116] @ 92cfc8 <__cxa_atexit@plt+0x920a4c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r0, [pc, #116] @ 92cf98 <__cxa_atexit@plt+0x920a1c> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 92cf98 <__cxa_atexit@plt+0x920a1c> │ │ │ │ + beq 92cf68 <__cxa_atexit@plt+0x9209ec> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ strb r3, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #60] @ 92cfcc <__cxa_atexit@plt+0x920a50> │ │ │ │ + ldr r7, [pc, #60] @ 92cf9c <__cxa_atexit@plt+0x920a20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 92cfd4 <__cxa_atexit@plt+0x920a58> │ │ │ │ + ldr r7, [pc, #40] @ 92cfa4 <__cxa_atexit@plt+0x920a28> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 92cfd8 <__cxa_atexit@plt+0x920a5c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 92cfa8 <__cxa_atexit@plt+0x920a2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - orreq r9, r3, #28 │ │ │ │ + orreq r9, r3, #76 @ 0x4c │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - orreq sl, r3, #208, 20 @ 0xd0000 │ │ │ │ - cmpeq ip, #84, 26 @ 0x1500 │ │ │ │ - @ instruction: 0xfffebb00 │ │ │ │ - orreq sl, r3, #64, 22 @ 0x10000 │ │ │ │ + orreq sl, r3, #0, 22 │ │ │ │ + cmpeq ip, #132, 26 @ 0x2100 │ │ │ │ + @ instruction: 0xfffebb30 │ │ │ │ + orreq sl, r3, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 92d050 <__cxa_atexit@plt+0x920ad4> │ │ │ │ + ldr r2, [pc, #80] @ 92d020 <__cxa_atexit@plt+0x920aa4> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 92d044 <__cxa_atexit@plt+0x920ac8> │ │ │ │ + beq 92d014 <__cxa_atexit@plt+0x920a98> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #24] @ 92d054 <__cxa_atexit@plt+0x920ad8> │ │ │ │ + ldr r7, [pc, #24] @ 92d024 <__cxa_atexit@plt+0x920aa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - orreq r8, r3, #112, 30 @ 0x1c0 │ │ │ │ + orreq r8, r3, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92d090 <__cxa_atexit@plt+0x920b14> │ │ │ │ + ldr r7, [pc, #8] @ 92d060 <__cxa_atexit@plt+0x920ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #36, 30 @ 0x90 │ │ │ │ + orreq r8, r3, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92d0cc <__cxa_atexit@plt+0x920b50> │ │ │ │ + ldr r7, [pc, #8] @ 92d09c <__cxa_atexit@plt+0x920b20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #232, 28 @ 0xe80 │ │ │ │ - cmpeq ip, #64, 24 @ 0x4000 │ │ │ │ + orreq r8, r3, #24, 30 @ 0x60 │ │ │ │ + cmpeq ip, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92d170 <__cxa_atexit@plt+0x920bf4> │ │ │ │ - ldr r0, [pc, #240] @ 92d1f0 <__cxa_atexit@plt+0x920c74> │ │ │ │ + ble 92d140 <__cxa_atexit@plt+0x920bc4> │ │ │ │ + ldr r0, [pc, #240] @ 92d1c0 <__cxa_atexit@plt+0x920c44> │ │ │ │ mov r3, r5 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 92d1d4 <__cxa_atexit@plt+0x920c58> │ │ │ │ + bhi 92d1a4 <__cxa_atexit@plt+0x920c28> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92d120 <__cxa_atexit@plt+0x920ba4> │ │ │ │ + ble 92d0f0 <__cxa_atexit@plt+0x920b74> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 92d1c4 <__cxa_atexit@plt+0x920c48> │ │ │ │ - ldr r3, [pc, #176] @ 92d1fc <__cxa_atexit@plt+0x920c80> │ │ │ │ + bmi 92d194 <__cxa_atexit@plt+0x920c18> │ │ │ │ + ldr r3, [pc, #176] @ 92d1cc <__cxa_atexit@plt+0x920c50> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #152] @ 92d200 <__cxa_atexit@plt+0x920c84> │ │ │ │ + ldr r7, [pc, #152] @ 92d1d0 <__cxa_atexit@plt+0x920c54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #112] @ 92d1e8 <__cxa_atexit@plt+0x920c6c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #112] @ 92d1b8 <__cxa_atexit@plt+0x920c3c> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 92d1b8 <__cxa_atexit@plt+0x920c3c> │ │ │ │ + beq 92d188 <__cxa_atexit@plt+0x920c0c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ strb r0, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #60] @ 92d1ec <__cxa_atexit@plt+0x920c70> │ │ │ │ + ldr r7, [pc, #60] @ 92d1bc <__cxa_atexit@plt+0x920c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 92d1f4 <__cxa_atexit@plt+0x920c78> │ │ │ │ + ldr r7, [pc, #40] @ 92d1c4 <__cxa_atexit@plt+0x920c48> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 92d1f8 <__cxa_atexit@plt+0x920c7c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 92d1c8 <__cxa_atexit@plt+0x920c4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq r8, r3, #252, 26 @ 0x3f00 │ │ │ │ + orreq r8, r3, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq sl, r3, #176, 16 @ 0xb00000 │ │ │ │ - cmpeq ip, #52, 22 @ 0xd000 │ │ │ │ - @ instruction: 0xfffeb8dc │ │ │ │ - orreq sl, r3, #28, 18 @ 0x70000 │ │ │ │ + orreq sl, r3, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq ip, #100, 22 @ 0x19000 │ │ │ │ + @ instruction: 0xfffeb90c │ │ │ │ + orreq sl, r3, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 92d26c <__cxa_atexit@plt+0x920cf0> │ │ │ │ + ldr r1, [pc, #76] @ 92d23c <__cxa_atexit@plt+0x920cc0> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3] │ │ │ │ - beq 92d260 <__cxa_atexit@plt+0x920ce4> │ │ │ │ + beq 92d230 <__cxa_atexit@plt+0x920cb4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ strb r2, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r1, #8] │ │ │ │ - ldr r7, [pc, #24] @ 92d270 <__cxa_atexit@plt+0x920cf4> │ │ │ │ + ldr r7, [pc, #24] @ 92d240 <__cxa_atexit@plt+0x920cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r8, r3, #84, 26 @ 0x1500 │ │ │ │ + orreq r8, r3, #132, 26 @ 0x2100 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92d2ac <__cxa_atexit@plt+0x920d30> │ │ │ │ + ldr r7, [pc, #8] @ 92d27c <__cxa_atexit@plt+0x920d00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #8, 26 @ 0x200 │ │ │ │ + orreq r8, r3, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92d2e8 <__cxa_atexit@plt+0x920d6c> │ │ │ │ + ldr r7, [pc, #8] @ 92d2b8 <__cxa_atexit@plt+0x920d3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #204, 24 @ 0xcc00 │ │ │ │ - cmpeq ip, #252 @ 0xfc │ │ │ │ + orreq r8, r3, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq ip, #44, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92d378 <__cxa_atexit@plt+0x920dfc> │ │ │ │ - ldr r7, [pc, #140] @ 92d39c <__cxa_atexit@plt+0x920e20> │ │ │ │ + bhi 92d348 <__cxa_atexit@plt+0x920dcc> │ │ │ │ + ldr r7, [pc, #140] @ 92d36c <__cxa_atexit@plt+0x920df0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ - beq 92d35c <__cxa_atexit@plt+0x920de0> │ │ │ │ + beq 92d32c <__cxa_atexit@plt+0x920db0> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - ldr r2, [pc, #120] @ 92d3a0 <__cxa_atexit@plt+0x920e24> │ │ │ │ + ldr r2, [pc, #120] @ 92d370 <__cxa_atexit@plt+0x920df4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92d388 <__cxa_atexit@plt+0x920e0c> │ │ │ │ - ldr r7, [pc, #96] @ 92d3a4 <__cxa_atexit@plt+0x920e28> │ │ │ │ + bhi 92d358 <__cxa_atexit@plt+0x920ddc> │ │ │ │ + ldr r7, [pc, #96] @ 92d374 <__cxa_atexit@plt+0x920df8> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92d36c <__cxa_atexit@plt+0x920df0> │ │ │ │ + beq 92d33c <__cxa_atexit@plt+0x920dc0> │ │ │ │ mov r7, r9 │ │ │ │ - b 92c670 <__cxa_atexit@plt+0x9200f4> │ │ │ │ + b 92c640 <__cxa_atexit@plt+0x9200c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 92d3ac <__cxa_atexit@plt+0x920e30> │ │ │ │ + ldr r7, [pc, #44] @ 92d37c <__cxa_atexit@plt+0x920e00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92d3a8 <__cxa_atexit@plt+0x920e2c> │ │ │ │ + ldr r7, [pc, #24] @ 92d378 <__cxa_atexit@plt+0x920dfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffff324 │ │ │ │ - cmpeq ip, #92 @ 0x5c │ │ │ │ - cmpeq ip, #120 @ 0x78 │ │ │ │ - cmpeq ip, #60 @ 0x3c │ │ │ │ + cmpeq ip, #140 @ 0x8c │ │ │ │ + cmpeq ip, #168 @ 0xa8 │ │ │ │ + cmpeq ip, #108 @ 0x6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #84] @ 92d420 <__cxa_atexit@plt+0x920ea4> │ │ │ │ + ldr r3, [pc, #84] @ 92d3f0 <__cxa_atexit@plt+0x920e74> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stm r5, {r3, r7} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92d410 <__cxa_atexit@plt+0x920e94> │ │ │ │ - ldr r7, [pc, #56] @ 92d424 <__cxa_atexit@plt+0x920ea8> │ │ │ │ + bhi 92d3e0 <__cxa_atexit@plt+0x920e64> │ │ │ │ + ldr r7, [pc, #56] @ 92d3f4 <__cxa_atexit@plt+0x920e78> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92d404 <__cxa_atexit@plt+0x920e88> │ │ │ │ + beq 92d3d4 <__cxa_atexit@plt+0x920e58> │ │ │ │ mov r7, r9 │ │ │ │ - b 92c670 <__cxa_atexit@plt+0x9200f4> │ │ │ │ + b 92c640 <__cxa_atexit@plt+0x9200c4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 92d428 <__cxa_atexit@plt+0x920eac> │ │ │ │ + ldr r7, [pc, #16] @ 92d3f8 <__cxa_atexit@plt+0x920e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff27c │ │ │ │ - cmpeq ip, #216, 30 @ 0x360 │ │ │ │ + cmpeq ip, #8 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92d464 <__cxa_atexit@plt+0x920ee8> │ │ │ │ + bcc 92d434 <__cxa_atexit@plt+0x920eb8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 92d470 <__cxa_atexit@plt+0x920ef4> │ │ │ │ + ldr r2, [pc, #24] @ 92d440 <__cxa_atexit@plt+0x920ec4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r8, r3, #168, 22 @ 0x2a000 │ │ │ │ - cmpeq ip, #152, 30 @ 0x260 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r8, r3, #216, 22 @ 0x36000 │ │ │ │ + cmpeq ip, #200, 30 @ 0x320 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92d4bc <__cxa_atexit@plt+0x920f40> │ │ │ │ - ldr r7, [pc, #52] @ 92d4cc <__cxa_atexit@plt+0x920f50> │ │ │ │ + bhi 92d48c <__cxa_atexit@plt+0x920f10> │ │ │ │ + ldr r7, [pc, #52] @ 92d49c <__cxa_atexit@plt+0x920f20> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92d4b0 <__cxa_atexit@plt+0x920f34> │ │ │ │ + beq 92d480 <__cxa_atexit@plt+0x920f04> │ │ │ │ mov r7, r9 │ │ │ │ - b 92d4e0 <__cxa_atexit@plt+0x920f64> │ │ │ │ + b 92d4b0 <__cxa_atexit@plt+0x920f34> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 92d4d0 <__cxa_atexit@plt+0x920f54> │ │ │ │ + ldr r7, [pc, #12] @ 92d4a0 <__cxa_atexit@plt+0x920f24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #96, 30 @ 0x180 │ │ │ │ - cmpeq ip, #60, 30 @ 0xf0 │ │ │ │ + cmpeq ip, #144, 30 @ 0x240 │ │ │ │ + cmpeq ip, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ - bne 92d514 <__cxa_atexit@plt+0x920f98> │ │ │ │ - ldr r1, [pc, #60] @ 92d53c <__cxa_atexit@plt+0x920fc0> │ │ │ │ + bne 92d4e4 <__cxa_atexit@plt+0x920f68> │ │ │ │ + ldr r1, [pc, #60] @ 92d50c <__cxa_atexit@plt+0x920f90> │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r3, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r1, r3} │ │ │ │ - beq 92d530 <__cxa_atexit@plt+0x920fb4> │ │ │ │ - b 92d54c <__cxa_atexit@plt+0x920fd0> │ │ │ │ - ldr r1, [pc, #28] @ 92d538 <__cxa_atexit@plt+0x920fbc> │ │ │ │ + beq 92d500 <__cxa_atexit@plt+0x920f84> │ │ │ │ + b 92d51c <__cxa_atexit@plt+0x920fa0> │ │ │ │ + ldr r1, [pc, #28] @ 92d508 <__cxa_atexit@plt+0x920f8c> │ │ │ │ cmp r2, #0 │ │ │ │ ldr r3, [r3, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r1, r3} │ │ │ │ - beq 92d530 <__cxa_atexit@plt+0x920fb4> │ │ │ │ - b 92e970 <__cxa_atexit@plt+0x9223f4> │ │ │ │ + beq 92d500 <__cxa_atexit@plt+0x920f84> │ │ │ │ + b 92e940 <__cxa_atexit@plt+0x9223c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r1, r0, r8, asr #8 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq ip, #0, 16 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldm r9, {r0, r8, r9} │ │ │ │ ldr r1, [r0, #8] │ │ │ │ ldr r2, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r2 │ │ │ │ - ble 92d5ec <__cxa_atexit@plt+0x921070> │ │ │ │ - ldr lr, [pc, #228] @ 92d658 <__cxa_atexit@plt+0x9210dc> │ │ │ │ + ble 92d5bc <__cxa_atexit@plt+0x921040> │ │ │ │ + ldr lr, [pc, #228] @ 92d628 <__cxa_atexit@plt+0x9210ac> │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ sub r3, r5, #16 │ │ │ │ stm r3, {r0, r8, r9} │ │ │ │ mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ stmda r5, {r1, r7} │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92d640 <__cxa_atexit@plt+0x9210c4> │ │ │ │ + bhi 92d610 <__cxa_atexit@plt+0x921094> │ │ │ │ mov r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92d59c <__cxa_atexit@plt+0x921020> │ │ │ │ + ble 92d56c <__cxa_atexit@plt+0x920ff0> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 92d630 <__cxa_atexit@plt+0x9210b4> │ │ │ │ - ldr r7, [pc, #156] @ 92d664 <__cxa_atexit@plt+0x9210e8> │ │ │ │ + bmi 92d600 <__cxa_atexit@plt+0x921084> │ │ │ │ + ldr r7, [pc, #156] @ 92d634 <__cxa_atexit@plt+0x9210b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-48]! @ 0xffffffd0 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #132] @ 92d668 <__cxa_atexit@plt+0x9210ec> │ │ │ │ + ldr r7, [pc, #132] @ 92d638 <__cxa_atexit@plt+0x9210bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #96] @ 92d654 <__cxa_atexit@plt+0x9210d8> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #96] @ 92d624 <__cxa_atexit@plt+0x9210a8> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov sl, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ sub r3, r5, #16 │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ tst r2, #3 │ │ │ │ stm r3, {r0, r8, r9} │ │ │ │ - beq 92d624 <__cxa_atexit@plt+0x9210a8> │ │ │ │ + beq 92d5f4 <__cxa_atexit@plt+0x921078> │ │ │ │ mov r7, r2 │ │ │ │ - b 92e014 <__cxa_atexit@plt+0x921a98> │ │ │ │ + b 92dfe4 <__cxa_atexit@plt+0x921a68> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 92d65c <__cxa_atexit@plt+0x9210e0> │ │ │ │ + ldr r7, [pc, #36] @ 92d62c <__cxa_atexit@plt+0x9210b0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #24] @ 92d660 <__cxa_atexit@plt+0x9210e4> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #24] @ 92d630 <__cxa_atexit@plt+0x9210b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - orreq sl, r3, #68, 8 @ 0x44000000 │ │ │ │ - cmpeq ip, #200, 12 @ 0xc800000 │ │ │ │ - @ instruction: 0xfffeb460 │ │ │ │ - orreq sl, r3, #160, 8 @ 0xa0000000 │ │ │ │ - cmpeq ip, #164, 12 @ 0xa400000 │ │ │ │ + orreq sl, r3, #116, 8 @ 0x74000000 │ │ │ │ + cmpeq ip, #248, 12 @ 0xf800000 │ │ │ │ + @ instruction: 0xfffeb490 │ │ │ │ + orreq sl, r3, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq ip, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #36] @ 92d6a8 <__cxa_atexit@plt+0x92112c> │ │ │ │ + ldr r3, [pc, #36] @ 92d678 <__cxa_atexit@plt+0x9210fc> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92d6a0 <__cxa_atexit@plt+0x921124> │ │ │ │ - b 92d6b8 <__cxa_atexit@plt+0x92113c> │ │ │ │ + beq 92d670 <__cxa_atexit@plt+0x9210f4> │ │ │ │ + b 92d688 <__cxa_atexit@plt+0x92110c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq ip, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r0, [r2, #20]! │ │ │ │ mov r7, #1 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ ldmdb r2, {r1, r8, r9} │ │ │ │ strb r7, [r3, r0] │ │ │ │ add lr, r0, #1 │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str lr, [r1, #8] │ │ │ │ - beq 92d788 <__cxa_atexit@plt+0x92120c> │ │ │ │ + beq 92d758 <__cxa_atexit@plt+0x9211dc> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 92d7d0 <__cxa_atexit@plt+0x921254> │ │ │ │ + bne 92d7a0 <__cxa_atexit@plt+0x921224> │ │ │ │ bic r1, sl, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r3, [r1, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 92d884 <__cxa_atexit@plt+0x921308> │ │ │ │ + beq 92d854 <__cxa_atexit@plt+0x9212d8> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 92d8cc <__cxa_atexit@plt+0x921350> │ │ │ │ + bne 92d89c <__cxa_atexit@plt+0x921320> │ │ │ │ ldr r3, [sl, #1] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92d964 <__cxa_atexit@plt+0x9213e8> │ │ │ │ - ldr r0, [pc, #952] @ 92dae0 <__cxa_atexit@plt+0x921564> │ │ │ │ + ble 92d934 <__cxa_atexit@plt+0x9213b8> │ │ │ │ + ldr r0, [pc, #952] @ 92dab0 <__cxa_atexit@plt+0x921534> │ │ │ │ str r3, [r5, #28] │ │ │ │ sub r3, r5, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp fp, r3 │ │ │ │ str lr, [r5, #20] │ │ │ │ str r0, [r5] │ │ │ │ - bhi 92da94 <__cxa_atexit@plt+0x921518> │ │ │ │ + bhi 92da64 <__cxa_atexit@plt+0x9214e8> │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r3 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 92d744 <__cxa_atexit@plt+0x9211c8> │ │ │ │ + ble 92d714 <__cxa_atexit@plt+0x921198> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bmi 92da68 <__cxa_atexit@plt+0x9214ec> │ │ │ │ - ldr r3, [pc, #884] @ 92dae4 <__cxa_atexit@plt+0x921568> │ │ │ │ + bmi 92da38 <__cxa_atexit@plt+0x9214bc> │ │ │ │ + ldr r3, [pc, #884] @ 92dab4 <__cxa_atexit@plt+0x921538> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 92d944 <__cxa_atexit@plt+0x9213c8> │ │ │ │ + b 92d914 <__cxa_atexit@plt+0x921398> │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92d818 <__cxa_atexit@plt+0x92129c> │ │ │ │ - ldr r0, [pc, #796] @ 92dabc <__cxa_atexit@plt+0x921540> │ │ │ │ + ble 92d7e8 <__cxa_atexit@plt+0x92126c> │ │ │ │ + ldr r0, [pc, #796] @ 92da8c <__cxa_atexit@plt+0x921510> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str lr, [r3, #24] │ │ │ │ - bhi 92da80 <__cxa_atexit@plt+0x921504> │ │ │ │ + bhi 92da50 <__cxa_atexit@plt+0x9214d4> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92d7bc <__cxa_atexit@plt+0x921240> │ │ │ │ - b 92d910 <__cxa_atexit@plt+0x921394> │ │ │ │ + ble 92d78c <__cxa_atexit@plt+0x921210> │ │ │ │ + b 92d8e0 <__cxa_atexit@plt+0x921364> │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92d850 <__cxa_atexit@plt+0x9212d4> │ │ │ │ - ldr r0, [pc, #708] @ 92daac <__cxa_atexit@plt+0x921530> │ │ │ │ + ble 92d820 <__cxa_atexit@plt+0x9212a4> │ │ │ │ + ldr r0, [pc, #708] @ 92da7c <__cxa_atexit@plt+0x921500> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str lr, [r3, #24] │ │ │ │ - bhi 92da80 <__cxa_atexit@plt+0x921504> │ │ │ │ + bhi 92da50 <__cxa_atexit@plt+0x9214d4> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92d804 <__cxa_atexit@plt+0x921288> │ │ │ │ - b 92d910 <__cxa_atexit@plt+0x921394> │ │ │ │ - ldr r0, [pc, #664] @ 92dab8 <__cxa_atexit@plt+0x92153c> │ │ │ │ + ble 92d7d4 <__cxa_atexit@plt+0x921258> │ │ │ │ + b 92d8e0 <__cxa_atexit@plt+0x921364> │ │ │ │ + ldr r0, [pc, #664] @ 92da88 <__cxa_atexit@plt+0x92150c> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r0, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3, #24] │ │ │ │ - beq 92da54 <__cxa_atexit@plt+0x9214d8> │ │ │ │ + beq 92da24 <__cxa_atexit@plt+0x9214a8> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r2, #1 │ │ │ │ - b 92da38 <__cxa_atexit@plt+0x9214bc> │ │ │ │ - ldr r0, [pc, #588] @ 92daa4 <__cxa_atexit@plt+0x921528> │ │ │ │ + b 92da08 <__cxa_atexit@plt+0x92148c> │ │ │ │ + ldr r0, [pc, #588] @ 92da74 <__cxa_atexit@plt+0x9214f8> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3, #24] │ │ │ │ - beq 92da54 <__cxa_atexit@plt+0x9214d8> │ │ │ │ + beq 92da24 <__cxa_atexit@plt+0x9214a8> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ - b 92da38 <__cxa_atexit@plt+0x9214bc> │ │ │ │ + b 92da08 <__cxa_atexit@plt+0x92148c> │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92d9cc <__cxa_atexit@plt+0x921450> │ │ │ │ - ldr r0, [pc, #560] @ 92dacc <__cxa_atexit@plt+0x921550> │ │ │ │ + ble 92d99c <__cxa_atexit@plt+0x921420> │ │ │ │ + ldr r0, [pc, #560] @ 92da9c <__cxa_atexit@plt+0x921520> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str lr, [r3, #24] │ │ │ │ - bhi 92da80 <__cxa_atexit@plt+0x921504> │ │ │ │ + bhi 92da50 <__cxa_atexit@plt+0x9214d4> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92d8b8 <__cxa_atexit@plt+0x92133c> │ │ │ │ - b 92d910 <__cxa_atexit@plt+0x921394> │ │ │ │ + ble 92d888 <__cxa_atexit@plt+0x92130c> │ │ │ │ + b 92d8e0 <__cxa_atexit@plt+0x921364> │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92da04 <__cxa_atexit@plt+0x921488> │ │ │ │ - ldr r0, [pc, #480] @ 92dac4 <__cxa_atexit@plt+0x921548> │ │ │ │ + ble 92d9d4 <__cxa_atexit@plt+0x921458> │ │ │ │ + ldr r0, [pc, #480] @ 92da94 <__cxa_atexit@plt+0x921518> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str lr, [r3, #24] │ │ │ │ - bhi 92da80 <__cxa_atexit@plt+0x921504> │ │ │ │ + bhi 92da50 <__cxa_atexit@plt+0x9214d4> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92d900 <__cxa_atexit@plt+0x921384> │ │ │ │ + ble 92d8d0 <__cxa_atexit@plt+0x921354> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 92d954 <__cxa_atexit@plt+0x9213d8> │ │ │ │ - ldr r3, [pc, #388] @ 92dab0 <__cxa_atexit@plt+0x921534> │ │ │ │ + bmi 92d924 <__cxa_atexit@plt+0x9213a8> │ │ │ │ + ldr r3, [pc, #388] @ 92da80 <__cxa_atexit@plt+0x921504> │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #360] @ 92dab4 <__cxa_atexit@plt+0x921538> │ │ │ │ + ldr r7, [pc, #360] @ 92da84 <__cxa_atexit@plt+0x921508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #372] @ 92dad0 <__cxa_atexit@plt+0x921554> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #372] @ 92daa0 <__cxa_atexit@plt+0x921524> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r0, [pc, #364] @ 92dad8 <__cxa_atexit@plt+0x92155c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r0, [pc, #364] @ 92daa8 <__cxa_atexit@plt+0x92152c> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #28] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r0, [r5] │ │ │ │ - beq 92da60 <__cxa_atexit@plt+0x9214e4> │ │ │ │ - ldr r8, [pc, #328] @ 92dadc <__cxa_atexit@plt+0x921560> │ │ │ │ + beq 92da30 <__cxa_atexit@plt+0x9214b4> │ │ │ │ + ldr r8, [pc, #328] @ 92daac <__cxa_atexit@plt+0x921530> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, #4 │ │ │ │ strb r9, [r1, lr] │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #20] │ │ │ │ str sl, [r0, #8] │ │ │ │ - beq 92da74 <__cxa_atexit@plt+0x9214f8> │ │ │ │ + beq 92da44 <__cxa_atexit@plt+0x9214c8> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #32 │ │ │ │ mov r9, r3 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ - ldr r0, [pc, #244] @ 92dac8 <__cxa_atexit@plt+0x92154c> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ + ldr r0, [pc, #244] @ 92da98 <__cxa_atexit@plt+0x92151c> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r0, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3, #24] │ │ │ │ - beq 92da54 <__cxa_atexit@plt+0x9214d8> │ │ │ │ + beq 92da24 <__cxa_atexit@plt+0x9214a8> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r2, #3 │ │ │ │ - b 92da38 <__cxa_atexit@plt+0x9214bc> │ │ │ │ - ldr r0, [pc, #180] @ 92dac0 <__cxa_atexit@plt+0x921544> │ │ │ │ + b 92da08 <__cxa_atexit@plt+0x92148c> │ │ │ │ + ldr r0, [pc, #180] @ 92da90 <__cxa_atexit@plt+0x921514> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r0, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3, #24] │ │ │ │ - beq 92da54 <__cxa_atexit@plt+0x9214d8> │ │ │ │ + beq 92da24 <__cxa_atexit@plt+0x9214a8> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r2, #2 │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ strb r2, [r1, lr] │ │ │ │ str sl, [r3, #8] │ │ │ │ - ldr r7, [pc, #92] @ 92daa8 <__cxa_atexit@plt+0x92152c> │ │ │ │ + ldr r7, [pc, #92] @ 92da78 <__cxa_atexit@plt+0x9214fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 92dae8 <__cxa_atexit@plt+0x92156c> │ │ │ │ + ldr r7, [pc, #120] @ 92dab8 <__cxa_atexit@plt+0x92153c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 92dad4 <__cxa_atexit@plt+0x921558> │ │ │ │ + ldr r7, [pc, #76] @ 92daa4 <__cxa_atexit@plt+0x921528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 92daec <__cxa_atexit@plt+0x921570> │ │ │ │ + ldr r7, [pc, #80] @ 92dabc <__cxa_atexit@plt+0x921540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #14 │ │ │ │ - orreq r8, r3, #96, 10 @ 0x18000000 │ │ │ │ + orreq r8, r3, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r0, asr #14 │ │ │ │ - @ instruction: 0xfffeb0f4 │ │ │ │ - orreq sl, r3, #56, 2 │ │ │ │ + @ instruction: 0xfffeb124 │ │ │ │ + orreq sl, r3, #104, 2 │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - orreq sl, r3, #32, 2 │ │ │ │ - cmpeq ip, #136, 4 @ 0x80000008 │ │ │ │ + orreq sl, r3, #80, 2 │ │ │ │ + cmpeq ip, #184, 4 @ 0x8000000b │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - @ instruction: 0xfffeb2b8 │ │ │ │ - orreq sl, r3, #16 │ │ │ │ - cmpeq ip, #120, 4 @ 0x80000007 │ │ │ │ + @ instruction: 0xfffeb2e8 │ │ │ │ + orreq sl, r3, #64 @ 0x40 │ │ │ │ + cmpeq ip, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #120] @ 92db7c <__cxa_atexit@plt+0x921600> │ │ │ │ + ldr r3, [pc, #120] @ 92db4c <__cxa_atexit@plt+0x9215d0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92db68 <__cxa_atexit@plt+0x9215ec> │ │ │ │ + beq 92db38 <__cxa_atexit@plt+0x9215bc> │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, #88] @ 92db80 <__cxa_atexit@plt+0x921604> │ │ │ │ + ldr lr, [pc, #88] @ 92db50 <__cxa_atexit@plt+0x9215d4> │ │ │ │ ldr r1, [r3, #20]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ ldr r2, [r3, #-12] │ │ │ │ mov r8, #4 │ │ │ │ add lr, pc, lr │ │ │ │ strb r8, [r0, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r1, [r2, #8] │ │ │ │ - beq 92db70 <__cxa_atexit@plt+0x9215f4> │ │ │ │ + beq 92db40 <__cxa_atexit@plt+0x9215c4> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #32 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, #76] @ 92dbe4 <__cxa_atexit@plt+0x921668> │ │ │ │ + ldr lr, [pc, #76] @ 92dbb4 <__cxa_atexit@plt+0x921638> │ │ │ │ ldr r1, [r3, #20]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ ldr r2, [r3, #-12] │ │ │ │ mov r8, #4 │ │ │ │ add lr, pc, lr │ │ │ │ strb r8, [r0, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r1, [r2, #8] │ │ │ │ - beq 92dbd8 <__cxa_atexit@plt+0x92165c> │ │ │ │ + beq 92dba8 <__cxa_atexit@plt+0x92162c> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #32 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, #76] @ 92dc60 <__cxa_atexit@plt+0x9216e4> │ │ │ │ + ldr lr, [pc, #76] @ 92dc30 <__cxa_atexit@plt+0x9216b4> │ │ │ │ ldr r1, [r3, #20]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ ldr r2, [r3, #-12] │ │ │ │ mov r8, #4 │ │ │ │ add lr, pc, lr │ │ │ │ strb r8, [r0, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r1, [r2, #8] │ │ │ │ - beq 92dc54 <__cxa_atexit@plt+0x9216d8> │ │ │ │ + beq 92dc24 <__cxa_atexit@plt+0x9216a8> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #32 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 92dce0 <__cxa_atexit@plt+0x921764> │ │ │ │ + ldr r3, [pc, #80] @ 92dcb0 <__cxa_atexit@plt+0x921734> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92dcd8 <__cxa_atexit@plt+0x92175c> │ │ │ │ + beq 92dca8 <__cxa_atexit@plt+0x92172c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #3 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #20] @ 92dce4 <__cxa_atexit@plt+0x921768> │ │ │ │ + ldr r7, [pc, #20] @ 92dcb4 <__cxa_atexit@plt+0x921738> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r8, r3, #220, 4 @ 0xc000000d │ │ │ │ + orreq r8, r3, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #3 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92dd20 <__cxa_atexit@plt+0x9217a4> │ │ │ │ + ldr r7, [pc, #8] @ 92dcf0 <__cxa_atexit@plt+0x921774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #148, 4 @ 0x40000009 │ │ │ │ + orreq r8, r3, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #3 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92dd5c <__cxa_atexit@plt+0x9217e0> │ │ │ │ + ldr r7, [pc, #8] @ 92dd2c <__cxa_atexit@plt+0x9217b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #88, 4 @ 0x80000005 │ │ │ │ + orreq r8, r3, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 92ddc4 <__cxa_atexit@plt+0x921848> │ │ │ │ + ldr r3, [pc, #80] @ 92dd94 <__cxa_atexit@plt+0x921818> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92ddbc <__cxa_atexit@plt+0x921840> │ │ │ │ + beq 92dd8c <__cxa_atexit@plt+0x921810> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #2 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #20] @ 92ddc8 <__cxa_atexit@plt+0x92184c> │ │ │ │ + ldr r7, [pc, #20] @ 92dd98 <__cxa_atexit@plt+0x92181c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r8, r3, #248, 2 @ 0x3e │ │ │ │ + orreq r8, r3, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #2 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92de04 <__cxa_atexit@plt+0x921888> │ │ │ │ + ldr r7, [pc, #8] @ 92ddd4 <__cxa_atexit@plt+0x921858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #176, 2 @ 0x2c │ │ │ │ + orreq r8, r3, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #2 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92de40 <__cxa_atexit@plt+0x9218c4> │ │ │ │ + ldr r7, [pc, #8] @ 92de10 <__cxa_atexit@plt+0x921894> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #116, 2 │ │ │ │ + orreq r8, r3, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 92dea8 <__cxa_atexit@plt+0x92192c> │ │ │ │ + ldr r3, [pc, #80] @ 92de78 <__cxa_atexit@plt+0x9218fc> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92dea0 <__cxa_atexit@plt+0x921924> │ │ │ │ + beq 92de70 <__cxa_atexit@plt+0x9218f4> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #20] @ 92deac <__cxa_atexit@plt+0x921930> │ │ │ │ + ldr r7, [pc, #20] @ 92de7c <__cxa_atexit@plt+0x921900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r8, r3, #20, 2 │ │ │ │ + orreq r8, r3, #68, 2 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92dee8 <__cxa_atexit@plt+0x92196c> │ │ │ │ + ldr r7, [pc, #8] @ 92deb8 <__cxa_atexit@plt+0x92193c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #204 @ 0xcc │ │ │ │ + orreq r8, r3, #252 @ 0xfc │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92df24 <__cxa_atexit@plt+0x9219a8> │ │ │ │ + ldr r7, [pc, #8] @ 92def4 <__cxa_atexit@plt+0x921978> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #144 @ 0x90 │ │ │ │ + orreq r8, r3, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r2, [pc, #76] @ 92df88 <__cxa_atexit@plt+0x921a0c> │ │ │ │ + ldr r2, [pc, #76] @ 92df58 <__cxa_atexit@plt+0x9219dc> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 92df80 <__cxa_atexit@plt+0x921a04> │ │ │ │ + beq 92df50 <__cxa_atexit@plt+0x9219d4> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ strb r3, [r7, r1] │ │ │ │ add r7, r1, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #20] @ 92df8c <__cxa_atexit@plt+0x921a10> │ │ │ │ + ldr r7, [pc, #20] @ 92df5c <__cxa_atexit@plt+0x9219e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r8, r3, #52 @ 0x34 │ │ │ │ + orreq r8, r3, #100 @ 0x64 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92dfc8 <__cxa_atexit@plt+0x921a4c> │ │ │ │ + ldr r7, [pc, #8] @ 92df98 <__cxa_atexit@plt+0x921a1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #236, 30 @ 0x3b0 │ │ │ │ + orreq r8, r3, #28 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92e004 <__cxa_atexit@plt+0x921a88> │ │ │ │ + ldr r7, [pc, #8] @ 92dfd4 <__cxa_atexit@plt+0x921a58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #176, 30 @ 0x2c0 │ │ │ │ - cmpeq ip, #8, 26 @ 0x200 │ │ │ │ + orreq r7, r3, #224, 30 @ 0x380 │ │ │ │ + cmpeq ip, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r0, [r2, #20]! │ │ │ │ mov r7, #1 │ │ │ │ ldr sl, [r2, #8] │ │ │ │ ldmdb r2, {r1, r8, r9} │ │ │ │ strb r7, [r3, r0] │ │ │ │ add lr, r0, #1 │ │ │ │ and r3, sl, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str lr, [r1, #8] │ │ │ │ - beq 92e0e4 <__cxa_atexit@plt+0x921b68> │ │ │ │ + beq 92e0b4 <__cxa_atexit@plt+0x921b38> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 92e12c <__cxa_atexit@plt+0x921bb0> │ │ │ │ + bne 92e0fc <__cxa_atexit@plt+0x921b80> │ │ │ │ bic r1, sl, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r3, [r1, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 92e1e0 <__cxa_atexit@plt+0x921c64> │ │ │ │ + beq 92e1b0 <__cxa_atexit@plt+0x921c34> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 92e228 <__cxa_atexit@plt+0x921cac> │ │ │ │ + bne 92e1f8 <__cxa_atexit@plt+0x921c7c> │ │ │ │ ldr r3, [sl, #1] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92e2c0 <__cxa_atexit@plt+0x921d44> │ │ │ │ - ldr r0, [pc, #952] @ 92e43c <__cxa_atexit@plt+0x921ec0> │ │ │ │ + ble 92e290 <__cxa_atexit@plt+0x921d14> │ │ │ │ + ldr r0, [pc, #952] @ 92e40c <__cxa_atexit@plt+0x921e90> │ │ │ │ str r3, [r5, #28] │ │ │ │ sub r3, r5, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp fp, r3 │ │ │ │ str lr, [r5, #20] │ │ │ │ str r0, [r5] │ │ │ │ - bhi 92e3f0 <__cxa_atexit@plt+0x921e74> │ │ │ │ + bhi 92e3c0 <__cxa_atexit@plt+0x921e44> │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r3 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 92e0a0 <__cxa_atexit@plt+0x921b24> │ │ │ │ + ble 92e070 <__cxa_atexit@plt+0x921af4> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bmi 92e3c4 <__cxa_atexit@plt+0x921e48> │ │ │ │ - ldr r3, [pc, #884] @ 92e440 <__cxa_atexit@plt+0x921ec4> │ │ │ │ + bmi 92e394 <__cxa_atexit@plt+0x921e18> │ │ │ │ + ldr r3, [pc, #884] @ 92e410 <__cxa_atexit@plt+0x921e94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - b 92e2a0 <__cxa_atexit@plt+0x921d24> │ │ │ │ + b 92e270 <__cxa_atexit@plt+0x921cf4> │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92e174 <__cxa_atexit@plt+0x921bf8> │ │ │ │ - ldr r0, [pc, #796] @ 92e418 <__cxa_atexit@plt+0x921e9c> │ │ │ │ + ble 92e144 <__cxa_atexit@plt+0x921bc8> │ │ │ │ + ldr r0, [pc, #796] @ 92e3e8 <__cxa_atexit@plt+0x921e6c> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str lr, [r3, #24] │ │ │ │ - bhi 92e3dc <__cxa_atexit@plt+0x921e60> │ │ │ │ + bhi 92e3ac <__cxa_atexit@plt+0x921e30> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92e118 <__cxa_atexit@plt+0x921b9c> │ │ │ │ - b 92e26c <__cxa_atexit@plt+0x921cf0> │ │ │ │ + ble 92e0e8 <__cxa_atexit@plt+0x921b6c> │ │ │ │ + b 92e23c <__cxa_atexit@plt+0x921cc0> │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92e1ac <__cxa_atexit@plt+0x921c30> │ │ │ │ - ldr r0, [pc, #708] @ 92e408 <__cxa_atexit@plt+0x921e8c> │ │ │ │ + ble 92e17c <__cxa_atexit@plt+0x921c00> │ │ │ │ + ldr r0, [pc, #708] @ 92e3d8 <__cxa_atexit@plt+0x921e5c> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str lr, [r3, #24] │ │ │ │ - bhi 92e3dc <__cxa_atexit@plt+0x921e60> │ │ │ │ + bhi 92e3ac <__cxa_atexit@plt+0x921e30> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92e160 <__cxa_atexit@plt+0x921be4> │ │ │ │ - b 92e26c <__cxa_atexit@plt+0x921cf0> │ │ │ │ - ldr r0, [pc, #664] @ 92e414 <__cxa_atexit@plt+0x921e98> │ │ │ │ + ble 92e130 <__cxa_atexit@plt+0x921bb4> │ │ │ │ + b 92e23c <__cxa_atexit@plt+0x921cc0> │ │ │ │ + ldr r0, [pc, #664] @ 92e3e4 <__cxa_atexit@plt+0x921e68> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r0, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3, #24] │ │ │ │ - beq 92e3b0 <__cxa_atexit@plt+0x921e34> │ │ │ │ + beq 92e380 <__cxa_atexit@plt+0x921e04> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r2, #1 │ │ │ │ - b 92e394 <__cxa_atexit@plt+0x921e18> │ │ │ │ - ldr r0, [pc, #588] @ 92e400 <__cxa_atexit@plt+0x921e84> │ │ │ │ + b 92e364 <__cxa_atexit@plt+0x921de8> │ │ │ │ + ldr r0, [pc, #588] @ 92e3d0 <__cxa_atexit@plt+0x921e54> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3, #24] │ │ │ │ - beq 92e3b0 <__cxa_atexit@plt+0x921e34> │ │ │ │ + beq 92e380 <__cxa_atexit@plt+0x921e04> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ - b 92e394 <__cxa_atexit@plt+0x921e18> │ │ │ │ + b 92e364 <__cxa_atexit@plt+0x921de8> │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92e328 <__cxa_atexit@plt+0x921dac> │ │ │ │ - ldr r0, [pc, #560] @ 92e428 <__cxa_atexit@plt+0x921eac> │ │ │ │ + ble 92e2f8 <__cxa_atexit@plt+0x921d7c> │ │ │ │ + ldr r0, [pc, #560] @ 92e3f8 <__cxa_atexit@plt+0x921e7c> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str lr, [r3, #24] │ │ │ │ - bhi 92e3dc <__cxa_atexit@plt+0x921e60> │ │ │ │ + bhi 92e3ac <__cxa_atexit@plt+0x921e30> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92e214 <__cxa_atexit@plt+0x921c98> │ │ │ │ - b 92e26c <__cxa_atexit@plt+0x921cf0> │ │ │ │ + ble 92e1e4 <__cxa_atexit@plt+0x921c68> │ │ │ │ + b 92e23c <__cxa_atexit@plt+0x921cc0> │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r0, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 92e360 <__cxa_atexit@plt+0x921de4> │ │ │ │ - ldr r0, [pc, #480] @ 92e420 <__cxa_atexit@plt+0x921ea4> │ │ │ │ + ble 92e330 <__cxa_atexit@plt+0x921db4> │ │ │ │ + ldr r0, [pc, #480] @ 92e3f0 <__cxa_atexit@plt+0x921e74> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str lr, [r3, #24] │ │ │ │ - bhi 92e3dc <__cxa_atexit@plt+0x921e60> │ │ │ │ + bhi 92e3ac <__cxa_atexit@plt+0x921e30> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92e25c <__cxa_atexit@plt+0x921ce0> │ │ │ │ + ble 92e22c <__cxa_atexit@plt+0x921cb0> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 92e2b0 <__cxa_atexit@plt+0x921d34> │ │ │ │ - ldr r3, [pc, #388] @ 92e40c <__cxa_atexit@plt+0x921e90> │ │ │ │ + bmi 92e280 <__cxa_atexit@plt+0x921d04> │ │ │ │ + ldr r3, [pc, #388] @ 92e3dc <__cxa_atexit@plt+0x921e60> │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #360] @ 92e410 <__cxa_atexit@plt+0x921e94> │ │ │ │ + ldr r7, [pc, #360] @ 92e3e0 <__cxa_atexit@plt+0x921e64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #372] @ 92e42c <__cxa_atexit@plt+0x921eb0> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #372] @ 92e3fc <__cxa_atexit@plt+0x921e80> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r0, [pc, #364] @ 92e434 <__cxa_atexit@plt+0x921eb8> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r0, [pc, #364] @ 92e404 <__cxa_atexit@plt+0x921e88> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #28] │ │ │ │ str lr, [r5, #20] │ │ │ │ str r0, [r5] │ │ │ │ - beq 92e3bc <__cxa_atexit@plt+0x921e40> │ │ │ │ - ldr r8, [pc, #328] @ 92e438 <__cxa_atexit@plt+0x921ebc> │ │ │ │ + beq 92e38c <__cxa_atexit@plt+0x921e10> │ │ │ │ + ldr r8, [pc, #328] @ 92e408 <__cxa_atexit@plt+0x921e8c> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, #4 │ │ │ │ strb r9, [r1, lr] │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #20] │ │ │ │ str sl, [r0, #8] │ │ │ │ - beq 92e3d0 <__cxa_atexit@plt+0x921e54> │ │ │ │ + beq 92e3a0 <__cxa_atexit@plt+0x921e24> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #32 │ │ │ │ mov r9, r3 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ - ldr r0, [pc, #244] @ 92e424 <__cxa_atexit@plt+0x921ea8> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ + ldr r0, [pc, #244] @ 92e3f4 <__cxa_atexit@plt+0x921e78> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r0, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3, #24] │ │ │ │ - beq 92e3b0 <__cxa_atexit@plt+0x921e34> │ │ │ │ + beq 92e380 <__cxa_atexit@plt+0x921e04> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r2, #3 │ │ │ │ - b 92e394 <__cxa_atexit@plt+0x921e18> │ │ │ │ - ldr r0, [pc, #180] @ 92e41c <__cxa_atexit@plt+0x921ea0> │ │ │ │ + b 92e364 <__cxa_atexit@plt+0x921de8> │ │ │ │ + ldr r0, [pc, #180] @ 92e3ec <__cxa_atexit@plt+0x921e70> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r0, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3, #24] │ │ │ │ - beq 92e3b0 <__cxa_atexit@plt+0x921e34> │ │ │ │ + beq 92e380 <__cxa_atexit@plt+0x921e04> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ mov r2, #2 │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ strb r2, [r1, lr] │ │ │ │ str sl, [r3, #8] │ │ │ │ - ldr r7, [pc, #92] @ 92e404 <__cxa_atexit@plt+0x921e88> │ │ │ │ + ldr r7, [pc, #92] @ 92e3d4 <__cxa_atexit@plt+0x921e58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 92e444 <__cxa_atexit@plt+0x921ec8> │ │ │ │ + ldr r7, [pc, #120] @ 92e414 <__cxa_atexit@plt+0x921e98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 92e430 <__cxa_atexit@plt+0x921eb4> │ │ │ │ + ldr r7, [pc, #76] @ 92e400 <__cxa_atexit@plt+0x921e84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 92e448 <__cxa_atexit@plt+0x921ecc> │ │ │ │ + ldr r7, [pc, #80] @ 92e418 <__cxa_atexit@plt+0x921e9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #14 │ │ │ │ - orreq r7, r3, #4, 24 @ 0x400 │ │ │ │ + orreq r7, r3, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r0, asr #14 │ │ │ │ - @ instruction: 0xfffea798 │ │ │ │ - orreq r9, r3, #220, 14 @ 0x3700000 │ │ │ │ + @ instruction: 0xfffea7c8 │ │ │ │ + orreq r9, r3, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r4, asr #13 │ │ │ │ andeq r0, r0, r4, lsr #13 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror r4 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ - orreq r9, r3, #196, 14 @ 0x3100000 │ │ │ │ - cmpeq ip, #44, 18 @ 0xb0000 │ │ │ │ + orreq r9, r3, #244, 14 @ 0x3d00000 │ │ │ │ + cmpeq ip, #92, 18 @ 0x170000 │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - @ instruction: 0xfffea95c │ │ │ │ - orreq r9, r3, #180, 12 @ 0xb400000 │ │ │ │ - cmpeq ip, #28, 18 @ 0x70000 │ │ │ │ + @ instruction: 0xfffea98c │ │ │ │ + orreq r9, r3, #228, 12 @ 0xe400000 │ │ │ │ + cmpeq ip, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r3, [pc, #120] @ 92e4d8 <__cxa_atexit@plt+0x921f5c> │ │ │ │ + ldr r3, [pc, #120] @ 92e4a8 <__cxa_atexit@plt+0x921f2c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92e4c4 <__cxa_atexit@plt+0x921f48> │ │ │ │ + beq 92e494 <__cxa_atexit@plt+0x921f18> │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, #88] @ 92e4dc <__cxa_atexit@plt+0x921f60> │ │ │ │ + ldr lr, [pc, #88] @ 92e4ac <__cxa_atexit@plt+0x921f30> │ │ │ │ ldr r1, [r3, #20]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ ldr r2, [r3, #-12] │ │ │ │ mov r8, #4 │ │ │ │ add lr, pc, lr │ │ │ │ strb r8, [r0, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r1, [r2, #8] │ │ │ │ - beq 92e4cc <__cxa_atexit@plt+0x921f50> │ │ │ │ + beq 92e49c <__cxa_atexit@plt+0x921f20> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #32 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, #76] @ 92e540 <__cxa_atexit@plt+0x921fc4> │ │ │ │ + ldr lr, [pc, #76] @ 92e510 <__cxa_atexit@plt+0x921f94> │ │ │ │ ldr r1, [r3, #20]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ ldr r2, [r3, #-12] │ │ │ │ mov r8, #4 │ │ │ │ add lr, pc, lr │ │ │ │ strb r8, [r0, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r1, [r2, #8] │ │ │ │ - beq 92e534 <__cxa_atexit@plt+0x921fb8> │ │ │ │ + beq 92e504 <__cxa_atexit@plt+0x921f88> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #32 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ andeq r0, r0, r7, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr lr, [pc, #76] @ 92e5bc <__cxa_atexit@plt+0x922040> │ │ │ │ + ldr lr, [pc, #76] @ 92e58c <__cxa_atexit@plt+0x922010> │ │ │ │ ldr r1, [r3, #20]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ ldr r2, [r3, #-12] │ │ │ │ mov r8, #4 │ │ │ │ add lr, pc, lr │ │ │ │ strb r8, [r0, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3] │ │ │ │ str r1, [r2, #8] │ │ │ │ - beq 92e5b0 <__cxa_atexit@plt+0x922034> │ │ │ │ + beq 92e580 <__cxa_atexit@plt+0x922004> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #28] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #32 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ + b d1d948 <__cxa_atexit@plt+0xd113cc> │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 92e63c <__cxa_atexit@plt+0x9220c0> │ │ │ │ + ldr r3, [pc, #80] @ 92e60c <__cxa_atexit@plt+0x922090> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92e634 <__cxa_atexit@plt+0x9220b8> │ │ │ │ + beq 92e604 <__cxa_atexit@plt+0x922088> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #3 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #20] @ 92e640 <__cxa_atexit@plt+0x9220c4> │ │ │ │ + ldr r7, [pc, #20] @ 92e610 <__cxa_atexit@plt+0x922094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r7, r3, #128, 18 @ 0x200000 │ │ │ │ + orreq r7, r3, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #3 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92e67c <__cxa_atexit@plt+0x922100> │ │ │ │ + ldr r7, [pc, #8] @ 92e64c <__cxa_atexit@plt+0x9220d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #56, 18 @ 0xe0000 │ │ │ │ + orreq r7, r3, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #3 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92e6b8 <__cxa_atexit@plt+0x92213c> │ │ │ │ + ldr r7, [pc, #8] @ 92e688 <__cxa_atexit@plt+0x92210c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #252, 16 @ 0xfc0000 │ │ │ │ + orreq r7, r3, #44, 18 @ 0xb0000 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 92e720 <__cxa_atexit@plt+0x9221a4> │ │ │ │ + ldr r3, [pc, #80] @ 92e6f0 <__cxa_atexit@plt+0x922174> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92e718 <__cxa_atexit@plt+0x92219c> │ │ │ │ + beq 92e6e8 <__cxa_atexit@plt+0x92216c> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #2 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #20] @ 92e724 <__cxa_atexit@plt+0x9221a8> │ │ │ │ + ldr r7, [pc, #20] @ 92e6f4 <__cxa_atexit@plt+0x922178> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r7, r3, #156, 16 @ 0x9c0000 │ │ │ │ + orreq r7, r3, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #2 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92e760 <__cxa_atexit@plt+0x9221e4> │ │ │ │ + ldr r7, [pc, #8] @ 92e730 <__cxa_atexit@plt+0x9221b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #84, 16 @ 0x540000 │ │ │ │ + orreq r7, r3, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #2 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92e79c <__cxa_atexit@plt+0x922220> │ │ │ │ + ldr r7, [pc, #8] @ 92e76c <__cxa_atexit@plt+0x9221f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #24, 16 @ 0x180000 │ │ │ │ + orreq r7, r3, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 92e804 <__cxa_atexit@plt+0x922288> │ │ │ │ + ldr r3, [pc, #80] @ 92e7d4 <__cxa_atexit@plt+0x922258> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 92e7fc <__cxa_atexit@plt+0x922280> │ │ │ │ + beq 92e7cc <__cxa_atexit@plt+0x922250> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #20] @ 92e808 <__cxa_atexit@plt+0x92228c> │ │ │ │ + ldr r7, [pc, #20] @ 92e7d8 <__cxa_atexit@plt+0x92225c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r7, r3, #184, 14 @ 0x2e00000 │ │ │ │ + orreq r7, r3, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92e844 <__cxa_atexit@plt+0x9222c8> │ │ │ │ + ldr r7, [pc, #8] @ 92e814 <__cxa_atexit@plt+0x922298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #112, 14 @ 0x1c00000 │ │ │ │ + orreq r7, r3, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92e880 <__cxa_atexit@plt+0x922304> │ │ │ │ + ldr r7, [pc, #8] @ 92e850 <__cxa_atexit@plt+0x9222d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #52, 14 @ 0xd00000 │ │ │ │ + orreq r7, r3, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r6, asr #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r2, [pc, #76] @ 92e8e4 <__cxa_atexit@plt+0x922368> │ │ │ │ + ldr r2, [pc, #76] @ 92e8b4 <__cxa_atexit@plt+0x922338> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 92e8dc <__cxa_atexit@plt+0x922360> │ │ │ │ + beq 92e8ac <__cxa_atexit@plt+0x922330> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ strb r3, [r7, r1] │ │ │ │ add r7, r1, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #20] @ 92e8e8 <__cxa_atexit@plt+0x92236c> │ │ │ │ + ldr r7, [pc, #20] @ 92e8b8 <__cxa_atexit@plt+0x92233c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r7, r3, #216, 12 @ 0xd800000 │ │ │ │ + orreq r7, r3, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92e924 <__cxa_atexit@plt+0x9223a8> │ │ │ │ + ldr r7, [pc, #8] @ 92e8f4 <__cxa_atexit@plt+0x922378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #144, 12 @ 0x9000000 │ │ │ │ + orreq r7, r3, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #8] @ 92e960 <__cxa_atexit@plt+0x9223e4> │ │ │ │ + ldr r7, [pc, #8] @ 92e930 <__cxa_atexit@plt+0x9223b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #84, 12 @ 0x5400000 │ │ │ │ - cmpeq ip, #172, 20 @ 0xac000 │ │ │ │ + orreq r7, r3, #132, 12 @ 0x8400000 │ │ │ │ + cmpeq ip, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr r2, [r8, #8] │ │ │ │ add sl, r0, #1 │ │ │ │ cmp sl, r2 │ │ │ │ - ble 92ea08 <__cxa_atexit@plt+0x92248c> │ │ │ │ - ldr lr, [pc, #256] @ 92ea94 <__cxa_atexit@plt+0x922518> │ │ │ │ + ble 92e9d8 <__cxa_atexit@plt+0x92245c> │ │ │ │ + ldr lr, [pc, #256] @ 92ea64 <__cxa_atexit@plt+0x9224e8> │ │ │ │ mov r3, r5 │ │ │ │ stmda r5, {r0, r7} │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-16]! │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 92ea78 <__cxa_atexit@plt+0x9224fc> │ │ │ │ + bhi 92ea48 <__cxa_atexit@plt+0x9224cc> │ │ │ │ mov r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 92e9b8 <__cxa_atexit@plt+0x92243c> │ │ │ │ + ble 92e988 <__cxa_atexit@plt+0x92240c> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 92ea68 <__cxa_atexit@plt+0x9224ec> │ │ │ │ - ldr r7, [pc, #188] @ 92eaa0 <__cxa_atexit@plt+0x922524> │ │ │ │ + bmi 92ea38 <__cxa_atexit@plt+0x9224bc> │ │ │ │ + ldr r7, [pc, #188] @ 92ea70 <__cxa_atexit@plt+0x9224f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #164] @ 92eaa4 <__cxa_atexit@plt+0x922528> │ │ │ │ + ldr r7, [pc, #164] @ 92ea74 <__cxa_atexit@plt+0x9224f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r8, [pc, #124] @ 92ea8c <__cxa_atexit@plt+0x922510> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r8, [pc, #124] @ 92ea5c <__cxa_atexit@plt+0x9224e0> │ │ │ │ ldr r3, [r9, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov lr, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ str r8, [r2, #-12]! │ │ │ │ tst r3, #3 │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r7} │ │ │ │ - beq 92ea58 <__cxa_atexit@plt+0x9224dc> │ │ │ │ - ldr r2, [pc, #84] @ 92ea90 <__cxa_atexit@plt+0x922514> │ │ │ │ + beq 92ea28 <__cxa_atexit@plt+0x9224ac> │ │ │ │ + ldr r2, [pc, #84] @ 92ea60 <__cxa_atexit@plt+0x9224e4> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r3, [r3, #7] │ │ │ │ mov r8, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ strb lr, [r3, r0] │ │ │ │ str r2, [r5] │ │ │ │ str sl, [r1, #8] │ │ │ │ b 926b5c <__cxa_atexit@plt+0x91a5e0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 92ea98 <__cxa_atexit@plt+0x92251c> │ │ │ │ + ldr r7, [pc, #40] @ 92ea68 <__cxa_atexit@plt+0x9224ec> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 92ea9c <__cxa_atexit@plt+0x922520> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 92ea6c <__cxa_atexit@plt+0x9224f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - orreq r9, r3, #12 │ │ │ │ - cmpeq ip, #144, 4 │ │ │ │ - @ instruction: 0xfffea044 │ │ │ │ - orreq r9, r3, #132 @ 0x84 │ │ │ │ - cmpeq ip, #184, 12 @ 0xb800000 │ │ │ │ + orreq r9, r3, #60 @ 0x3c │ │ │ │ + cmpeq ip, #192, 4 │ │ │ │ + @ instruction: 0xfffea074 │ │ │ │ + orreq r9, r3, #180 @ 0xb4 │ │ │ │ + cmpeq ip, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r2, [pc, #76] @ 92eb0c <__cxa_atexit@plt+0x922590> │ │ │ │ + ldr r2, [pc, #76] @ 92eadc <__cxa_atexit@plt+0x922560> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 92eb04 <__cxa_atexit@plt+0x922588> │ │ │ │ + beq 92ead4 <__cxa_atexit@plt+0x922558> │ │ │ │ ldr r9, [r5, #20]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldmdb r5, {r1, r8} │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ - ldr r0, [pc, #32] @ 92eb10 <__cxa_atexit@plt+0x922594> │ │ │ │ + ldr r0, [pc, #32] @ 92eae0 <__cxa_atexit@plt+0x922564> │ │ │ │ strb r3, [r7, r1] │ │ │ │ add r7, r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ str r7, [r2, #8] │ │ │ │ b 926b5c <__cxa_atexit@plt+0x91a5e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq ip, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq ip, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #20]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldmdb r5, {r2, r8} │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ - ldr r1, [pc, #24] @ 92eb50 <__cxa_atexit@plt+0x9225d4> │ │ │ │ + ldr r1, [pc, #24] @ 92eb20 <__cxa_atexit@plt+0x9225a4> │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ b 926b5c <__cxa_atexit@plt+0x91a5e0> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #12, 12 @ 0xc00000 │ │ │ │ + cmpeq ip, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldmdb r5, {r2, r8} │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ - ldr r1, [pc, #24] @ 92eb90 <__cxa_atexit@plt+0x922614> │ │ │ │ + ldr r1, [pc, #24] @ 92eb60 <__cxa_atexit@plt+0x9225e4> │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ b 926b5c <__cxa_atexit@plt+0x91a5e0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 92ebb0 <__cxa_atexit@plt+0x922634> │ │ │ │ + ldr r7, [pc, #12] @ 92eb80 <__cxa_atexit@plt+0x922604> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #8, 8 @ 0x8000000 │ │ │ │ + orreq r7, r3, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92ec3c <__cxa_atexit@plt+0x9226c0> │ │ │ │ - ldr r1, [pc, #136] @ 92ec5c <__cxa_atexit@plt+0x9226e0> │ │ │ │ - ldr r7, [pc, #136] @ 92ec60 <__cxa_atexit@plt+0x9226e4> │ │ │ │ + bhi 92ec0c <__cxa_atexit@plt+0x922690> │ │ │ │ + ldr r1, [pc, #136] @ 92ec2c <__cxa_atexit@plt+0x9226b0> │ │ │ │ + ldr r7, [pc, #136] @ 92ec30 <__cxa_atexit@plt+0x9226b4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92ec30 <__cxa_atexit@plt+0x9226b4> │ │ │ │ + beq 92ec00 <__cxa_atexit@plt+0x922684> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 92ec48 <__cxa_atexit@plt+0x9226cc> │ │ │ │ - ldr r3, [pc, #88] @ 92ec64 <__cxa_atexit@plt+0x9226e8> │ │ │ │ + bcc 92ec18 <__cxa_atexit@plt+0x92269c> │ │ │ │ + ldr r3, [pc, #88] @ 92ec34 <__cxa_atexit@plt+0x9226b8> │ │ │ │ sub r0, r2, #9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #80] @ 92ec68 <__cxa_atexit@plt+0x9226ec> │ │ │ │ + ldr r1, [pc, #80] @ 92ec38 <__cxa_atexit@plt+0x9226bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r8, r0 │ │ │ │ - orreq r7, r3, #44, 6 @ 0xb0000000 │ │ │ │ - orreq r7, r3, #200, 6 @ 0x20000003 │ │ │ │ - orreq r7, r3, #196, 6 @ 0x10000003 │ │ │ │ + orreq r7, r3, #92, 6 @ 0x70000001 │ │ │ │ + orreq r7, r3, #248, 6 @ 0xe0000003 │ │ │ │ + orreq r7, r3, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92ecb0 <__cxa_atexit@plt+0x922734> │ │ │ │ - ldr lr, [pc, #44] @ 92ecbc <__cxa_atexit@plt+0x922740> │ │ │ │ + bcc 92ec80 <__cxa_atexit@plt+0x922704> │ │ │ │ + ldr lr, [pc, #44] @ 92ec8c <__cxa_atexit@plt+0x922710> │ │ │ │ sub r2, r6, #9 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #36] @ 92ecc0 <__cxa_atexit@plt+0x922744> │ │ │ │ + ldr r1, [pc, #36] @ 92ec90 <__cxa_atexit@plt+0x922714> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r1, r7, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r7, r3, #68, 6 @ 0x10000001 │ │ │ │ - orreq r7, r3, #64, 6 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r7, r3, #116, 6 @ 0xd0000001 │ │ │ │ + orreq r7, r3, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92ed48 <__cxa_atexit@plt+0x9227cc> │ │ │ │ - ldr r1, [pc, #132] @ 92ed68 <__cxa_atexit@plt+0x9227ec> │ │ │ │ - ldr r7, [pc, #132] @ 92ed6c <__cxa_atexit@plt+0x9227f0> │ │ │ │ + bhi 92ed18 <__cxa_atexit@plt+0x92279c> │ │ │ │ + ldr r1, [pc, #132] @ 92ed38 <__cxa_atexit@plt+0x9227bc> │ │ │ │ + ldr r7, [pc, #132] @ 92ed3c <__cxa_atexit@plt+0x9227c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 92ed3c <__cxa_atexit@plt+0x9227c0> │ │ │ │ + beq 92ed0c <__cxa_atexit@plt+0x922790> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 92ed54 <__cxa_atexit@plt+0x9227d8> │ │ │ │ - ldr r3, [pc, #84] @ 92ed70 <__cxa_atexit@plt+0x9227f4> │ │ │ │ + bcc 92ed24 <__cxa_atexit@plt+0x9227a8> │ │ │ │ + ldr r3, [pc, #84] @ 92ed40 <__cxa_atexit@plt+0x9227c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #80] @ 92ed74 <__cxa_atexit@plt+0x9227f8> │ │ │ │ + ldr r1, [pc, #80] @ 92ed44 <__cxa_atexit@plt+0x9227c8> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - orreq r7, r3, #28, 4 @ 0xc0000001 │ │ │ │ - orreq r8, r3, #228, 20 @ 0xe4000 │ │ │ │ - orreq r8, r3, #172, 20 @ 0xac000 │ │ │ │ + orreq r7, r3, #76, 4 @ 0xc0000004 │ │ │ │ + orreq r8, r3, #20, 22 @ 0x5000 │ │ │ │ + orreq r8, r3, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92edbc <__cxa_atexit@plt+0x922840> │ │ │ │ - ldr r2, [pc, #44] @ 92edc8 <__cxa_atexit@plt+0x92284c> │ │ │ │ + bcc 92ed8c <__cxa_atexit@plt+0x922810> │ │ │ │ + ldr r2, [pc, #44] @ 92ed98 <__cxa_atexit@plt+0x92281c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #40] @ 92edcc <__cxa_atexit@plt+0x922850> │ │ │ │ + ldr r1, [pc, #40] @ 92ed9c <__cxa_atexit@plt+0x922820> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r8, r3, #100, 20 @ 0x64000 │ │ │ │ - orreq r8, r3, #44, 20 @ 0x2c000 │ │ │ │ - cmpeq ip, #84, 12 @ 0x5400000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r8, r3, #148, 20 @ 0x94000 │ │ │ │ + orreq r8, r3, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq ip, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92ee14 <__cxa_atexit@plt+0x922898> │ │ │ │ - ldr r7, [pc, #48] @ 92ee24 <__cxa_atexit@plt+0x9228a8> │ │ │ │ + bhi 92ede4 <__cxa_atexit@plt+0x922868> │ │ │ │ + ldr r7, [pc, #48] @ 92edf4 <__cxa_atexit@plt+0x922878> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 92ee08 <__cxa_atexit@plt+0x92288c> │ │ │ │ + beq 92edd8 <__cxa_atexit@plt+0x92285c> │ │ │ │ mov r7, r8 │ │ │ │ - b 92ee38 <__cxa_atexit@plt+0x9228bc> │ │ │ │ + b 92ee08 <__cxa_atexit@plt+0x92288c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 92ee28 <__cxa_atexit@plt+0x9228ac> │ │ │ │ + ldr r7, [pc, #12] @ 92edf8 <__cxa_atexit@plt+0x92287c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq ip, #36, 12 @ 0x2400000 │ │ │ │ - cmpeq ip, #252, 10 @ 0x3f000000 │ │ │ │ + cmpeq ip, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq ip, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - ble 92ee68 <__cxa_atexit@plt+0x9228ec> │ │ │ │ - ldr r3, [pc, #92] @ 92eeb8 <__cxa_atexit@plt+0x92293c> │ │ │ │ + ble 92ee38 <__cxa_atexit@plt+0x9228bc> │ │ │ │ + ldr r3, [pc, #92] @ 92ee88 <__cxa_atexit@plt+0x92290c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r9, [pc, #60] @ 92eeb4 <__cxa_atexit@plt+0x922938> │ │ │ │ + ldr r9, [pc, #60] @ 92ee84 <__cxa_atexit@plt+0x922908> │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r9, pc, r9 │ │ │ │ mcr 15, 0, sl, cr7, cr10, {5} │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ stmdb r5, {r0, r2, lr} │ │ │ │ str r7, [r5] │ │ │ │ str r9, [r5, #-24]! @ 0xffffffe8 │ │ │ │ tst r3, #3 │ │ │ │ - beq 92eea8 <__cxa_atexit@plt+0x92292c> │ │ │ │ + beq 92ee78 <__cxa_atexit@plt+0x9228fc> │ │ │ │ mov r7, r3 │ │ │ │ - b 92eec8 <__cxa_atexit@plt+0x92294c> │ │ │ │ + b 92ee98 <__cxa_atexit@plt+0x92291c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq ip, #68, 22 @ 0x11000 │ │ │ │ - cmpeq ip, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq ip, #116, 22 @ 0x1d000 │ │ │ │ + cmpeq ip, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r6, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r3, #24]! │ │ │ │ sub lr, r3, #16 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ ldm lr, {r0, r9, lr} │ │ │ │ ldrb r1, [r1, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ str sl, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ - beq 92ef18 <__cxa_atexit@plt+0x92299c> │ │ │ │ + beq 92eee8 <__cxa_atexit@plt+0x92296c> │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r1, r2, #2 │ │ │ │ cmp r1, r0 │ │ │ │ - ble 92ef2c <__cxa_atexit@plt+0x9229b0> │ │ │ │ - ldr r3, [pc, #84] @ 92ef60 <__cxa_atexit@plt+0x9229e4> │ │ │ │ + ble 92eefc <__cxa_atexit@plt+0x922980> │ │ │ │ + ldr r3, [pc, #84] @ 92ef30 <__cxa_atexit@plt+0x9229b4> │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ - ldr r7, [pc, #68] @ 92ef64 <__cxa_atexit@plt+0x9229e8> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + ldr r7, [pc, #68] @ 92ef34 <__cxa_atexit@plt+0x9229b8> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ b 927154 <__cxa_atexit@plt+0x91abd8> │ │ │ │ - ldr r0, [pc, #40] @ 92ef5c <__cxa_atexit@plt+0x9229e0> │ │ │ │ + ldr r0, [pc, #40] @ 92ef2c <__cxa_atexit@plt+0x9229b0> │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r5, #20] │ │ │ │ str r0, [r5] │ │ │ │ - beq 92ef54 <__cxa_atexit@plt+0x9229d8> │ │ │ │ - b 92efb8 <__cxa_atexit@plt+0x922a3c> │ │ │ │ + beq 92ef24 <__cxa_atexit@plt+0x9229a8> │ │ │ │ + b 92ef88 <__cxa_atexit@plt+0x922a0c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq ip, #148, 20 @ 0x94000 │ │ │ │ + cmpeq ip, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92efa0 <__cxa_atexit@plt+0x922a24> │ │ │ │ - ldr r2, [pc, #32] @ 92efac <__cxa_atexit@plt+0x922a30> │ │ │ │ + bcc 92ef70 <__cxa_atexit@plt+0x9229f4> │ │ │ │ + ldr r2, [pc, #32] @ 92ef7c <__cxa_atexit@plt+0x922a00> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ andeq r0, r0, r6, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r3, #20]! │ │ │ │ ldr r7, [r3, #-16] │ │ │ │ ldr r0, [r3, #-12] │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ cmp r2, #3 │ │ │ │ - bhi 92f0c4 <__cxa_atexit@plt+0x922b48> │ │ │ │ + bhi 92f094 <__cxa_atexit@plt+0x922b18> │ │ │ │ add r7, pc, #4 │ │ │ │ ldr r3, [r7, r2, lsl #2] │ │ │ │ add pc, r7, r3 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ mov r3, r5 │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r3, #24]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 92f144 <__cxa_atexit@plt+0x922bc8> │ │ │ │ - ldr r7, [pc, #372] @ 92f194 <__cxa_atexit@plt+0x922c18> │ │ │ │ + bcc 92f114 <__cxa_atexit@plt+0x922b98> │ │ │ │ + ldr r7, [pc, #372] @ 92f164 <__cxa_atexit@plt+0x922be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b 92f0a4 <__cxa_atexit@plt+0x922b28> │ │ │ │ + b 92f074 <__cxa_atexit@plt+0x922af8> │ │ │ │ mov r3, r5 │ │ │ │ mov r7, #2 │ │ │ │ str r7, [r3, #24]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 92f0fc <__cxa_atexit@plt+0x922b80> │ │ │ │ - ldr r7, [pc, #344] @ 92f1a4 <__cxa_atexit@plt+0x922c28> │ │ │ │ + bcc 92f0cc <__cxa_atexit@plt+0x922b50> │ │ │ │ + ldr r7, [pc, #344] @ 92f174 <__cxa_atexit@plt+0x922bf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 92f074 <__cxa_atexit@plt+0x922af8> │ │ │ │ + b 92f044 <__cxa_atexit@plt+0x922ac8> │ │ │ │ mov r3, r5 │ │ │ │ mov r7, #3 │ │ │ │ str r7, [r3, #24]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 92f120 <__cxa_atexit@plt+0x922ba4> │ │ │ │ - ldr r7, [pc, #316] @ 92f1b0 <__cxa_atexit@plt+0x922c34> │ │ │ │ + bcc 92f0f0 <__cxa_atexit@plt+0x922b74> │ │ │ │ + ldr r7, [pc, #316] @ 92f180 <__cxa_atexit@plt+0x922c04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b 92f0a4 <__cxa_atexit@plt+0x922b28> │ │ │ │ + b 92f074 <__cxa_atexit@plt+0x922af8> │ │ │ │ mov r3, r5 │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r3, #24]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 92f168 <__cxa_atexit@plt+0x922bec> │ │ │ │ - ldr r7, [pc, #252] @ 92f19c <__cxa_atexit@plt+0x922c20> │ │ │ │ + bcc 92f138 <__cxa_atexit@plt+0x922bbc> │ │ │ │ + ldr r7, [pc, #252] @ 92f16c <__cxa_atexit@plt+0x922bf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ - ldr r3, [pc, #252] @ 92f1a8 <__cxa_atexit@plt+0x922c2c> │ │ │ │ + ldr r3, [pc, #252] @ 92f178 <__cxa_atexit@plt+0x922bfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r3, [r6, #4] │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #192] @ 92f18c <__cxa_atexit@plt+0x922c10> │ │ │ │ + ldr r2, [pc, #192] @ 92f15c <__cxa_atexit@plt+0x922be0> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 92f0f0 <__cxa_atexit@plt+0x922b74> │ │ │ │ - ldr r3, [pc, #176] @ 92f190 <__cxa_atexit@plt+0x922c14> │ │ │ │ + beq 92f0c0 <__cxa_atexit@plt+0x922b44> │ │ │ │ + ldr r3, [pc, #176] @ 92f160 <__cxa_atexit@plt+0x922be4> │ │ │ │ ldr r8, [r5, #24]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ + b d1d950 <__cxa_atexit@plt+0xd113d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #168] @ 92f1ac <__cxa_atexit@plt+0x922c30> │ │ │ │ + ldr r7, [pc, #168] @ 92f17c <__cxa_atexit@plt+0x922c00> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #2 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r7, [pc, #140] @ 92f1b4 <__cxa_atexit@plt+0x922c38> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r7, [pc, #140] @ 92f184 <__cxa_atexit@plt+0x922c08> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #3 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r7, [pc, #76] @ 92f198 <__cxa_atexit@plt+0x922c1c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r7, [pc, #76] @ 92f168 <__cxa_atexit@plt+0x922bec> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #0 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r7, [pc, #48] @ 92f1a0 <__cxa_atexit@plt+0x922c24> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r7, [pc, #48] @ 92f170 <__cxa_atexit@plt+0x922bf4> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ muleq r0, r8, r2 │ │ │ │ - orreq r8, r3, #76, 20 @ 0x4c000 │ │ │ │ + orreq r8, r3, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - orreq r8, r3, #208, 18 @ 0x340000 │ │ │ │ + orreq r8, r3, #0, 20 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - orreq r8, r3, #40, 20 @ 0x28000 │ │ │ │ - orreq r6, r3, #44, 30 @ 0xb0 │ │ │ │ + orreq r8, r3, #88, 20 @ 0x58000 │ │ │ │ + orreq r6, r3, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - orreq r8, r3, #4, 20 @ 0x4000 │ │ │ │ + orreq r8, r3, #52, 20 @ 0x34000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 92f1fc <__cxa_atexit@plt+0x922c80> │ │ │ │ - ldr r7, [pc, #52] @ 92f214 <__cxa_atexit@plt+0x922c98> │ │ │ │ + bcc 92f1cc <__cxa_atexit@plt+0x922c50> │ │ │ │ + ldr r7, [pc, #52] @ 92f1e4 <__cxa_atexit@plt+0x922c68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #48] @ 92f218 <__cxa_atexit@plt+0x922c9c> │ │ │ │ + ldr r2, [pc, #48] @ 92f1e8 <__cxa_atexit@plt+0x922c6c> │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 92f21c <__cxa_atexit@plt+0x922ca0> │ │ │ │ + ldr r3, [pc, #24] @ 92f1ec <__cxa_atexit@plt+0x922c70> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r8, r3, #152, 16 @ 0x980000 │ │ │ │ - orreq r6, r3, #236, 26 @ 0x3b00 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r8, r3, #200, 16 @ 0xc80000 │ │ │ │ + orreq r6, r3, #28, 28 @ 0x1c0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 92f264 <__cxa_atexit@plt+0x922ce8> │ │ │ │ - ldr r7, [pc, #52] @ 92f27c <__cxa_atexit@plt+0x922d00> │ │ │ │ + bcc 92f234 <__cxa_atexit@plt+0x922cb8> │ │ │ │ + ldr r7, [pc, #52] @ 92f24c <__cxa_atexit@plt+0x922cd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #48] @ 92f280 <__cxa_atexit@plt+0x922d04> │ │ │ │ + ldr r2, [pc, #48] @ 92f250 <__cxa_atexit@plt+0x922cd4> │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 92f284 <__cxa_atexit@plt+0x922d08> │ │ │ │ + ldr r3, [pc, #24] @ 92f254 <__cxa_atexit@plt+0x922cd8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r8, r3, #44, 16 @ 0x2c0000 │ │ │ │ - orreq r6, r3, #132, 26 @ 0x2100 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r8, r3, #92, 16 @ 0x5c0000 │ │ │ │ + orreq r6, r3, #180, 26 @ 0x2d00 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 92f2cc <__cxa_atexit@plt+0x922d50> │ │ │ │ - ldr r7, [pc, #52] @ 92f2e4 <__cxa_atexit@plt+0x922d68> │ │ │ │ + bcc 92f29c <__cxa_atexit@plt+0x922d20> │ │ │ │ + ldr r7, [pc, #52] @ 92f2b4 <__cxa_atexit@plt+0x922d38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #48] @ 92f2e8 <__cxa_atexit@plt+0x922d6c> │ │ │ │ + ldr r2, [pc, #48] @ 92f2b8 <__cxa_atexit@plt+0x922d3c> │ │ │ │ add r7, r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 92f2ec <__cxa_atexit@plt+0x922d70> │ │ │ │ + ldr r3, [pc, #24] @ 92f2bc <__cxa_atexit@plt+0x922d40> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r8, r3, #192, 14 @ 0x3000000 │ │ │ │ - orreq r6, r3, #28, 26 @ 0x700 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r8, r3, #240, 14 @ 0x3c00000 │ │ │ │ + orreq r6, r3, #76, 26 @ 0x1300 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 92f334 <__cxa_atexit@plt+0x922db8> │ │ │ │ - ldr r7, [pc, #52] @ 92f34c <__cxa_atexit@plt+0x922dd0> │ │ │ │ + bcc 92f304 <__cxa_atexit@plt+0x922d88> │ │ │ │ + ldr r7, [pc, #52] @ 92f31c <__cxa_atexit@plt+0x922da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r2, [pc, #48] @ 92f350 <__cxa_atexit@plt+0x922dd4> │ │ │ │ + ldr r2, [pc, #48] @ 92f320 <__cxa_atexit@plt+0x922da4> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 92f354 <__cxa_atexit@plt+0x922dd8> │ │ │ │ + ldr r3, [pc, #24] @ 92f324 <__cxa_atexit@plt+0x922da8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r8, r3, #84, 14 @ 0x1500000 │ │ │ │ - orreq r6, r3, #180, 24 @ 0xb400 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r8, r3, #132, 14 @ 0x2100000 │ │ │ │ + orreq r6, r3, #228, 24 @ 0xe400 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 92f378 <__cxa_atexit@plt+0x922dfc> │ │ │ │ + ldr r3, [pc, #16] @ 92f348 <__cxa_atexit@plt+0x922dcc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ + b d1d950 <__cxa_atexit@plt+0xd113d4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92f3b4 <__cxa_atexit@plt+0x922e38> │ │ │ │ - ldr r2, [pc, #32] @ 92f3c0 <__cxa_atexit@plt+0x922e44> │ │ │ │ + bcc 92f384 <__cxa_atexit@plt+0x922e08> │ │ │ │ + ldr r2, [pc, #32] @ 92f390 <__cxa_atexit@plt+0x922e14> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffff814 │ │ │ │ - cmpeq ip, #88 @ 0x58 │ │ │ │ + cmpeq ip, #136 @ 0x88 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92f450 <__cxa_atexit@plt+0x922ed4> │ │ │ │ - ldr r7, [pc, #140] @ 92f474 <__cxa_atexit@plt+0x922ef8> │ │ │ │ + bhi 92f420 <__cxa_atexit@plt+0x922ea4> │ │ │ │ + ldr r7, [pc, #140] @ 92f444 <__cxa_atexit@plt+0x922ec8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ - beq 92f434 <__cxa_atexit@plt+0x922eb8> │ │ │ │ + beq 92f404 <__cxa_atexit@plt+0x922e88> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - ldr r2, [pc, #120] @ 92f478 <__cxa_atexit@plt+0x922efc> │ │ │ │ + ldr r2, [pc, #120] @ 92f448 <__cxa_atexit@plt+0x922ecc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92f460 <__cxa_atexit@plt+0x922ee4> │ │ │ │ - ldr r7, [pc, #96] @ 92f47c <__cxa_atexit@plt+0x922f00> │ │ │ │ + bhi 92f430 <__cxa_atexit@plt+0x922eb4> │ │ │ │ + ldr r7, [pc, #96] @ 92f44c <__cxa_atexit@plt+0x922ed0> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92f444 <__cxa_atexit@plt+0x922ec8> │ │ │ │ + beq 92f414 <__cxa_atexit@plt+0x922e98> │ │ │ │ mov r7, r9 │ │ │ │ - b 92d4e0 <__cxa_atexit@plt+0x920f64> │ │ │ │ + b 92d4b0 <__cxa_atexit@plt+0x920f34> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 92f484 <__cxa_atexit@plt+0x922f08> │ │ │ │ + ldr r7, [pc, #44] @ 92f454 <__cxa_atexit@plt+0x922ed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92f480 <__cxa_atexit@plt+0x922f04> │ │ │ │ + ldr r7, [pc, #24] @ 92f450 <__cxa_atexit@plt+0x922ed4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xffffe0bc │ │ │ │ - cmpeq ip, #184, 30 @ 0x2e0 │ │ │ │ - cmpeq ip, #240, 30 @ 0x3c0 │ │ │ │ - cmpeq ip, #152, 30 @ 0x260 │ │ │ │ + cmpeq ip, #232, 30 @ 0x3a0 │ │ │ │ + cmpeq ip, #32 │ │ │ │ + cmpeq ip, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #84] @ 92f4f8 <__cxa_atexit@plt+0x922f7c> │ │ │ │ + ldr r3, [pc, #84] @ 92f4c8 <__cxa_atexit@plt+0x922f4c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stm r5, {r3, r7} │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92f4e8 <__cxa_atexit@plt+0x922f6c> │ │ │ │ - ldr r7, [pc, #56] @ 92f4fc <__cxa_atexit@plt+0x922f80> │ │ │ │ + bhi 92f4b8 <__cxa_atexit@plt+0x922f3c> │ │ │ │ + ldr r7, [pc, #56] @ 92f4cc <__cxa_atexit@plt+0x922f50> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92f4dc <__cxa_atexit@plt+0x922f60> │ │ │ │ + beq 92f4ac <__cxa_atexit@plt+0x922f30> │ │ │ │ mov r7, r9 │ │ │ │ - b 92d4e0 <__cxa_atexit@plt+0x920f64> │ │ │ │ + b 92d4b0 <__cxa_atexit@plt+0x920f34> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 92f500 <__cxa_atexit@plt+0x922f84> │ │ │ │ + ldr r7, [pc, #16] @ 92f4d0 <__cxa_atexit@plt+0x922f54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xffffe014 │ │ │ │ - cmpeq ip, #52, 30 @ 0xd0 │ │ │ │ + cmpeq ip, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92f53c <__cxa_atexit@plt+0x922fc0> │ │ │ │ + bcc 92f50c <__cxa_atexit@plt+0x922f90> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 92f548 <__cxa_atexit@plt+0x922fcc> │ │ │ │ + ldr r2, [pc, #24] @ 92f518 <__cxa_atexit@plt+0x922f9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r6, r3, #208, 20 @ 0xd0000 │ │ │ │ - cmpeq ip, #208, 28 @ 0xd00 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r6, r3, #0, 22 │ │ │ │ + cmpeq ip, #0, 30 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 92f5dc <__cxa_atexit@plt+0x923060> │ │ │ │ - ldr r2, [pc, #160] @ 92f610 <__cxa_atexit@plt+0x923094> │ │ │ │ + bhi 92f5ac <__cxa_atexit@plt+0x923030> │ │ │ │ + ldr r2, [pc, #160] @ 92f5e0 <__cxa_atexit@plt+0x923064> │ │ │ │ mov r7, r5 │ │ │ │ tst sl, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-12]! │ │ │ │ stmib r7, {r8, r9} │ │ │ │ - beq 92f5c4 <__cxa_atexit@plt+0x923048> │ │ │ │ - ldr r2, [pc, #136] @ 92f614 <__cxa_atexit@plt+0x923098> │ │ │ │ + beq 92f594 <__cxa_atexit@plt+0x923018> │ │ │ │ + ldr r2, [pc, #136] @ 92f5e4 <__cxa_atexit@plt+0x923068> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ ldr r1, [sl, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ sub r2, r5, #48 @ 0x30 │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-12] │ │ │ │ - bhi 92f5ec <__cxa_atexit@plt+0x923070> │ │ │ │ - ldr r3, [pc, #104] @ 92f618 <__cxa_atexit@plt+0x92309c> │ │ │ │ + bhi 92f5bc <__cxa_atexit@plt+0x923040> │ │ │ │ + ldr r3, [pc, #104] @ 92f5e8 <__cxa_atexit@plt+0x92306c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 92f5d4 <__cxa_atexit@plt+0x923058> │ │ │ │ - b 92d4e0 <__cxa_atexit@plt+0x920f64> │ │ │ │ + beq 92f5a4 <__cxa_atexit@plt+0x923028> │ │ │ │ + b 92d4b0 <__cxa_atexit@plt+0x920f34> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 92f620 <__cxa_atexit@plt+0x9230a4> │ │ │ │ + ldr r7, [pc, #60] @ 92f5f0 <__cxa_atexit@plt+0x923074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 92f61c <__cxa_atexit@plt+0x9230a0> │ │ │ │ + ldr r2, [pc, #40] @ 92f5ec <__cxa_atexit@plt+0x923070> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xffffdf28 │ │ │ │ + cmpeq ip, #92, 28 @ 0x5c0 │ │ │ │ + cmpeq ip, #176, 28 @ 0xb00 │ │ │ │ cmpeq ip, #44, 28 @ 0x2c0 │ │ │ │ - cmpeq ip, #128, 28 @ 0x800 │ │ │ │ - cmpeq ip, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 92f69c <__cxa_atexit@plt+0x923120> │ │ │ │ + ldr r2, [pc, #92] @ 92f66c <__cxa_atexit@plt+0x9230f0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92f688 <__cxa_atexit@plt+0x92310c> │ │ │ │ - ldr r7, [pc, #60] @ 92f6a0 <__cxa_atexit@plt+0x923124> │ │ │ │ + bhi 92f658 <__cxa_atexit@plt+0x9230dc> │ │ │ │ + ldr r7, [pc, #60] @ 92f670 <__cxa_atexit@plt+0x9230f4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92f67c <__cxa_atexit@plt+0x923100> │ │ │ │ + beq 92f64c <__cxa_atexit@plt+0x9230d0> │ │ │ │ mov r7, r9 │ │ │ │ - b 92d4e0 <__cxa_atexit@plt+0x920f64> │ │ │ │ + b 92d4b0 <__cxa_atexit@plt+0x920f34> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92f6a4 <__cxa_atexit@plt+0x923128> │ │ │ │ + ldr r7, [pc, #20] @ 92f674 <__cxa_atexit@plt+0x9230f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffde74 │ │ │ │ - cmpeq ip, #144, 26 @ 0x2400 │ │ │ │ + cmpeq ip, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 92f718 <__cxa_atexit@plt+0x92319c> │ │ │ │ + ldr r3, [pc, #96] @ 92f6e8 <__cxa_atexit@plt+0x92316c> │ │ │ │ mov r7, r5 │ │ │ │ cmp fp, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r7, #12] │ │ │ │ str r1, [r7, #8] │ │ │ │ - bhi 92f708 <__cxa_atexit@plt+0x92318c> │ │ │ │ - ldr r3, [pc, #56] @ 92f71c <__cxa_atexit@plt+0x9231a0> │ │ │ │ + bhi 92f6d8 <__cxa_atexit@plt+0x92315c> │ │ │ │ + ldr r3, [pc, #56] @ 92f6ec <__cxa_atexit@plt+0x923170> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 92f6f8 <__cxa_atexit@plt+0x92317c> │ │ │ │ + beq 92f6c8 <__cxa_atexit@plt+0x92314c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 92f720 <__cxa_atexit@plt+0x9231a4> │ │ │ │ + ldr r7, [pc, #16] @ 92f6f0 <__cxa_atexit@plt+0x923174> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r3, #64, 6 │ │ │ │ - @ instruction: 0xfffd99c4 │ │ │ │ - cmpeq ip, #20, 12 @ 0x1400000 │ │ │ │ - cmpeq ip, #20, 26 @ 0x500 │ │ │ │ + orreq r8, r3, #112, 6 @ 0xc0000001 │ │ │ │ + @ instruction: 0xfffd99f4 │ │ │ │ + cmpeq ip, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq ip, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 92f788 <__cxa_atexit@plt+0x92320c> │ │ │ │ - ldr r7, [pc, #104] @ 92f7b4 <__cxa_atexit@plt+0x923238> │ │ │ │ + bhi 92f758 <__cxa_atexit@plt+0x9231dc> │ │ │ │ + ldr r7, [pc, #104] @ 92f784 <__cxa_atexit@plt+0x923208> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ stmib r3, {r8, r9} │ │ │ │ - bhi 92f79c <__cxa_atexit@plt+0x923220> │ │ │ │ - ldr r7, [pc, #80] @ 92f7b8 <__cxa_atexit@plt+0x92323c> │ │ │ │ + bhi 92f76c <__cxa_atexit@plt+0x9231f0> │ │ │ │ + ldr r7, [pc, #80] @ 92f788 <__cxa_atexit@plt+0x92320c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 92f77c <__cxa_atexit@plt+0x923200> │ │ │ │ + beq 92f74c <__cxa_atexit@plt+0x9231d0> │ │ │ │ mov r7, r9 │ │ │ │ - b 92ee38 <__cxa_atexit@plt+0x9228bc> │ │ │ │ + b 92ee08 <__cxa_atexit@plt+0x92288c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 92f7c0 <__cxa_atexit@plt+0x923244> │ │ │ │ + ldr r7, [pc, #48] @ 92f790 <__cxa_atexit@plt+0x923214> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92f7bc <__cxa_atexit@plt+0x923240> │ │ │ │ + ldr r7, [pc, #24] @ 92f78c <__cxa_atexit@plt+0x923210> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff6c8 │ │ │ │ - cmpeq ip, #152, 24 @ 0x9800 │ │ │ │ - cmpeq ip, #216, 24 @ 0xd800 │ │ │ │ + cmpeq ip, #200, 24 @ 0xc800 │ │ │ │ + cmpeq ip, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 92f834 <__cxa_atexit@plt+0x9232b8> │ │ │ │ + ldr r3, [pc, #96] @ 92f804 <__cxa_atexit@plt+0x923288> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - ldr r3, [pc, #80] @ 92f838 <__cxa_atexit@plt+0x9232bc> │ │ │ │ + ldr r3, [pc, #80] @ 92f808 <__cxa_atexit@plt+0x92328c> │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - bhi 92f824 <__cxa_atexit@plt+0x9232a8> │ │ │ │ - ldr r3, [pc, #60] @ 92f83c <__cxa_atexit@plt+0x9232c0> │ │ │ │ + bhi 92f7f4 <__cxa_atexit@plt+0x923278> │ │ │ │ + ldr r3, [pc, #60] @ 92f80c <__cxa_atexit@plt+0x923290> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 92f814 <__cxa_atexit@plt+0x923298> │ │ │ │ + beq 92f7e4 <__cxa_atexit@plt+0x923268> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92f840 <__cxa_atexit@plt+0x9232c4> │ │ │ │ + ldr r7, [pc, #20] @ 92f810 <__cxa_atexit@plt+0x923294> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r8, r3, #20, 4 @ 0x40000001 │ │ │ │ - @ instruction: 0xfffd9988 │ │ │ │ - cmpeq ip, #0, 10 │ │ │ │ + orreq r8, r3, #68, 4 @ 0x40000004 │ │ │ │ + @ instruction: 0xfffd99b8 │ │ │ │ + cmpeq ip, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92f884 <__cxa_atexit@plt+0x923308> │ │ │ │ + bcc 92f854 <__cxa_atexit@plt+0x9232d8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 92f890 <__cxa_atexit@plt+0x923314> │ │ │ │ + ldr r2, [pc, #36] @ 92f860 <__cxa_atexit@plt+0x9232e4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r7, r3, #144, 30 @ 0x240 │ │ │ │ - cmpeq ip, #136, 22 @ 0x22000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r7, r3, #192, 30 @ 0x300 │ │ │ │ + cmpeq ip, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92f8dc <__cxa_atexit@plt+0x923360> │ │ │ │ - ldr r7, [pc, #52] @ 92f8ec <__cxa_atexit@plt+0x923370> │ │ │ │ + bhi 92f8ac <__cxa_atexit@plt+0x923330> │ │ │ │ + ldr r7, [pc, #52] @ 92f8bc <__cxa_atexit@plt+0x923340> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ - beq 92f8d0 <__cxa_atexit@plt+0x923354> │ │ │ │ + beq 92f8a0 <__cxa_atexit@plt+0x923324> │ │ │ │ mov r7, r9 │ │ │ │ - b 92f900 <__cxa_atexit@plt+0x923384> │ │ │ │ + b 92f8d0 <__cxa_atexit@plt+0x923354> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 92f8f0 <__cxa_atexit@plt+0x923374> │ │ │ │ + ldr r7, [pc, #12] @ 92f8c0 <__cxa_atexit@plt+0x923344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #144, 22 @ 0x24000 │ │ │ │ - cmpeq ip, #44, 22 @ 0xb000 │ │ │ │ + cmpeq ip, #192, 22 @ 0x30000 │ │ │ │ + cmpeq ip, #92, 22 @ 0x17000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ - ldr r2, [pc, #140] @ 92f9a4 <__cxa_atexit@plt+0x923428> │ │ │ │ + ldr r2, [pc, #140] @ 92f974 <__cxa_atexit@plt+0x9233f8> │ │ │ │ str r8, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 92f978 <__cxa_atexit@plt+0x9233fc> │ │ │ │ - ldr r2, [pc, #112] @ 92f9a8 <__cxa_atexit@plt+0x92342c> │ │ │ │ + beq 92f948 <__cxa_atexit@plt+0x9233cc> │ │ │ │ + ldr r2, [pc, #112] @ 92f978 <__cxa_atexit@plt+0x9233fc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r3, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92f990 <__cxa_atexit@plt+0x923414> │ │ │ │ - ldr r7, [pc, #76] @ 92f9ac <__cxa_atexit@plt+0x923430> │ │ │ │ + bhi 92f960 <__cxa_atexit@plt+0x9233e4> │ │ │ │ + ldr r7, [pc, #76] @ 92f97c <__cxa_atexit@plt+0x923400> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92f984 <__cxa_atexit@plt+0x923408> │ │ │ │ + beq 92f954 <__cxa_atexit@plt+0x9233d8> │ │ │ │ mov r7, r9 │ │ │ │ - b 92d4e0 <__cxa_atexit@plt+0x920f64> │ │ │ │ + b 92d4b0 <__cxa_atexit@plt+0x920f34> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92f9b0 <__cxa_atexit@plt+0x923434> │ │ │ │ + ldr r7, [pc, #24] @ 92f980 <__cxa_atexit@plt+0x923404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffdb78 │ │ │ │ - cmpeq ip, #136, 20 @ 0x88000 │ │ │ │ - cmpeq ip, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq ip, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq ip, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 92fa2c <__cxa_atexit@plt+0x9234b0> │ │ │ │ + ldr r2, [pc, #92] @ 92f9fc <__cxa_atexit@plt+0x923480> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92fa18 <__cxa_atexit@plt+0x92349c> │ │ │ │ - ldr r7, [pc, #60] @ 92fa30 <__cxa_atexit@plt+0x9234b4> │ │ │ │ + bhi 92f9e8 <__cxa_atexit@plt+0x92346c> │ │ │ │ + ldr r7, [pc, #60] @ 92fa00 <__cxa_atexit@plt+0x923484> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 92fa0c <__cxa_atexit@plt+0x923490> │ │ │ │ + beq 92f9dc <__cxa_atexit@plt+0x923460> │ │ │ │ mov r7, r9 │ │ │ │ - b 92d4e0 <__cxa_atexit@plt+0x920f64> │ │ │ │ + b 92d4b0 <__cxa_atexit@plt+0x920f34> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92fa34 <__cxa_atexit@plt+0x9234b8> │ │ │ │ + ldr r7, [pc, #20] @ 92fa04 <__cxa_atexit@plt+0x923488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xffffdae4 │ │ │ │ - cmpeq ip, #0, 20 │ │ │ │ + cmpeq ip, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #104] @ 92fab0 <__cxa_atexit@plt+0x923534> │ │ │ │ + ldr r7, [pc, #104] @ 92fa80 <__cxa_atexit@plt+0x923504> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm lr, {r2, r3, r7} │ │ │ │ ldr r8, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 92fab4 <__cxa_atexit@plt+0x923538> │ │ │ │ + ldr r3, [pc, #80] @ 92fa84 <__cxa_atexit@plt+0x923508> │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - bhi 92faa0 <__cxa_atexit@plt+0x923524> │ │ │ │ - ldr r3, [pc, #60] @ 92fab8 <__cxa_atexit@plt+0x92353c> │ │ │ │ + bhi 92fa70 <__cxa_atexit@plt+0x9234f4> │ │ │ │ + ldr r3, [pc, #60] @ 92fa88 <__cxa_atexit@plt+0x92350c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 92fa90 <__cxa_atexit@plt+0x923514> │ │ │ │ + beq 92fa60 <__cxa_atexit@plt+0x9234e4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 92fabc <__cxa_atexit@plt+0x923540> │ │ │ │ + ldr r7, [pc, #20] @ 92fa8c <__cxa_atexit@plt+0x923510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r7, r3, #148, 30 @ 0x250 │ │ │ │ - @ instruction: 0xfffd962c │ │ │ │ - cmpeq ip, #124, 4 @ 0xc0000007 │ │ │ │ + orreq r7, r3, #196, 30 @ 0x310 │ │ │ │ + @ instruction: 0xfffd965c │ │ │ │ + cmpeq ip, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 92faf8 <__cxa_atexit@plt+0x92357c> │ │ │ │ + bcc 92fac8 <__cxa_atexit@plt+0x92354c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #24] @ 92fb04 <__cxa_atexit@plt+0x923588> │ │ │ │ + ldr r2, [pc, #24] @ 92fad4 <__cxa_atexit@plt+0x923558> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r6, r3, #20, 10 @ 0x5000000 │ │ │ │ - cmpeq ip, #92, 18 @ 0x170000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r6, r3, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq ip, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 92fb74 <__cxa_atexit@plt+0x9235f8> │ │ │ │ - ldr r7, [pc, #104] @ 92fba0 <__cxa_atexit@plt+0x923624> │ │ │ │ + bhi 92fb44 <__cxa_atexit@plt+0x9235c8> │ │ │ │ + ldr r7, [pc, #104] @ 92fb70 <__cxa_atexit@plt+0x9235f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ stmib r3, {r8, r9} │ │ │ │ - bhi 92fb88 <__cxa_atexit@plt+0x92360c> │ │ │ │ - ldr r7, [pc, #80] @ 92fba4 <__cxa_atexit@plt+0x923628> │ │ │ │ + bhi 92fb58 <__cxa_atexit@plt+0x9235dc> │ │ │ │ + ldr r7, [pc, #80] @ 92fb74 <__cxa_atexit@plt+0x9235f8> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 92fb68 <__cxa_atexit@plt+0x9235ec> │ │ │ │ + beq 92fb38 <__cxa_atexit@plt+0x9235bc> │ │ │ │ mov r7, r9 │ │ │ │ - b 92ee38 <__cxa_atexit@plt+0x9228bc> │ │ │ │ + b 92ee08 <__cxa_atexit@plt+0x92288c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 92fbac <__cxa_atexit@plt+0x923630> │ │ │ │ + ldr r7, [pc, #48] @ 92fb7c <__cxa_atexit@plt+0x923600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 92fba8 <__cxa_atexit@plt+0x92362c> │ │ │ │ + ldr r7, [pc, #24] @ 92fb78 <__cxa_atexit@plt+0x9235fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ - cmpeq ip, #172, 16 @ 0xac0000 │ │ │ │ + cmpeq ip, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq ip, #28, 18 @ 0x70000 │ │ │ │ cmpeq ip, #236, 16 @ 0xec0000 │ │ │ │ - cmpeq ip, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 92fc04 <__cxa_atexit@plt+0x923688> │ │ │ │ - ldr r7, [pc, #52] @ 92fc14 <__cxa_atexit@plt+0x923698> │ │ │ │ + bhi 92fbd4 <__cxa_atexit@plt+0x923658> │ │ │ │ + ldr r7, [pc, #52] @ 92fbe4 <__cxa_atexit@plt+0x923668> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ - beq 92fbf8 <__cxa_atexit@plt+0x92367c> │ │ │ │ + beq 92fbc8 <__cxa_atexit@plt+0x92364c> │ │ │ │ mov r7, r9 │ │ │ │ - b 92f900 <__cxa_atexit@plt+0x923384> │ │ │ │ + b 92f8d0 <__cxa_atexit@plt+0x923354> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 92fc18 <__cxa_atexit@plt+0x92369c> │ │ │ │ + ldr r7, [pc, #12] @ 92fbe8 <__cxa_atexit@plt+0x92366c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ - cmpeq ip, #104, 16 @ 0x680000 │ │ │ │ - cmpeq ip, #64, 16 @ 0x400000 │ │ │ │ + cmpeq ip, #152, 16 @ 0x980000 │ │ │ │ + cmpeq ip, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ - b 92f55c <__cxa_atexit@plt+0x922fe0> │ │ │ │ + b 92f52c <__cxa_atexit@plt+0x922fb0> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 92fcb4 <__cxa_atexit@plt+0x923738> │ │ │ │ - ldr sl, [pc, #104] @ 92fccc <__cxa_atexit@plt+0x923750> │ │ │ │ - ldr r2, [pc, #104] @ 92fcd0 <__cxa_atexit@plt+0x923754> │ │ │ │ - ldr r9, [pc, #104] @ 92fcd4 <__cxa_atexit@plt+0x923758> │ │ │ │ - ldr lr, [pc, #104] @ 92fcd8 <__cxa_atexit@plt+0x92375c> │ │ │ │ + bcc 92fc84 <__cxa_atexit@plt+0x923708> │ │ │ │ + ldr sl, [pc, #104] @ 92fc9c <__cxa_atexit@plt+0x923720> │ │ │ │ + ldr r2, [pc, #104] @ 92fca0 <__cxa_atexit@plt+0x923724> │ │ │ │ + ldr r9, [pc, #104] @ 92fca4 <__cxa_atexit@plt+0x923728> │ │ │ │ + ldr lr, [pc, #104] @ 92fca8 <__cxa_atexit@plt+0x92372c> │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r3, r6, #25 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ @@ -2395595,145 +2395583,145 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 92fcdc <__cxa_atexit@plt+0x923760> │ │ │ │ + ldr r7, [pc, #32] @ 92fcac <__cxa_atexit@plt+0x923730> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - orreq r7, r3, #140, 26 @ 0x2300 │ │ │ │ - cmpeq ip, #188, 14 @ 0x2f00000 │ │ │ │ - cmpeq ip, #204, 8 @ 0xcc000000 │ │ │ │ + orreq r7, r3, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq ip, #236, 14 @ 0x3b00000 │ │ │ │ + cmpeq ip, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #20 │ │ │ │ mov ip, r4 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 92ff30 <__cxa_atexit@plt+0x9239b4> │ │ │ │ + bhi 92ff00 <__cxa_atexit@plt+0x923984> │ │ │ │ ldr r7, [r5] │ │ │ │ and r4, r7, #3 │ │ │ │ cmp r4, #2 │ │ │ │ - bne 92fd80 <__cxa_atexit@plt+0x923804> │ │ │ │ + bne 92fd50 <__cxa_atexit@plt+0x9237d4> │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr r7, [r9, #8] │ │ │ │ add r3, r1, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - ble 92fe14 <__cxa_atexit@plt+0x923898> │ │ │ │ - ldr r4, [pc, #664] @ 92ffc4 <__cxa_atexit@plt+0x923a48> │ │ │ │ + ble 92fde4 <__cxa_atexit@plt+0x923868> │ │ │ │ + ldr r4, [pc, #664] @ 92ff94 <__cxa_atexit@plt+0x923a18> │ │ │ │ mov r2, r5 │ │ │ │ str sl, [r5, #-8] │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r2, #-12]! │ │ │ │ sub r4, r5, #40 @ 0x28 │ │ │ │ cmp fp, r4 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - bhi 92ff44 <__cxa_atexit@plt+0x9239c8> │ │ │ │ + bhi 92ff14 <__cxa_atexit@plt+0x923998> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 92fd4c <__cxa_atexit@plt+0x9237d0> │ │ │ │ + ble 92fd1c <__cxa_atexit@plt+0x9237a0> │ │ │ │ ldr r3, [sl, #4] │ │ │ │ mov r4, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - bmi 92ff08 <__cxa_atexit@plt+0x92398c> │ │ │ │ - ldr r4, [pc, #592] @ 92ffc8 <__cxa_atexit@plt+0x923a4c> │ │ │ │ + bmi 92fed8 <__cxa_atexit@plt+0x92395c> │ │ │ │ + ldr r4, [pc, #592] @ 92ff98 <__cxa_atexit@plt+0x923a1c> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-36]! @ 0xffffffdc │ │ │ │ - b 92fdec <__cxa_atexit@plt+0x923870> │ │ │ │ + b 92fdbc <__cxa_atexit@plt+0x923840> │ │ │ │ ldr r2, [r8, #8] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r7, [r9, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - ble 92fe54 <__cxa_atexit@plt+0x9238d8> │ │ │ │ - ldr r4, [pc, #524] @ 92ffac <__cxa_atexit@plt+0x923a30> │ │ │ │ + ble 92fe24 <__cxa_atexit@plt+0x9238a8> │ │ │ │ + ldr r4, [pc, #524] @ 92ff7c <__cxa_atexit@plt+0x923a00> │ │ │ │ sub lr, r5, #20 │ │ │ │ stmda r5, {r0, r2, r8} │ │ │ │ add r4, pc, r4 │ │ │ │ stm lr, {r4, r9, sl} │ │ │ │ sub r4, r5, #48 @ 0x30 │ │ │ │ cmp fp, r4 │ │ │ │ - bhi 92ff5c <__cxa_atexit@plt+0x9239e0> │ │ │ │ + bhi 92ff2c <__cxa_atexit@plt+0x9239b0> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 92fdbc <__cxa_atexit@plt+0x923840> │ │ │ │ + ble 92fd8c <__cxa_atexit@plt+0x923810> │ │ │ │ ldr r3, [sl, #4] │ │ │ │ mov r4, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r4, cr7, cr10, {5} │ │ │ │ - bmi 92ff1c <__cxa_atexit@plt+0x9239a0> │ │ │ │ - ldr r4, [pc, #456] @ 92ffb0 <__cxa_atexit@plt+0x923a34> │ │ │ │ + bmi 92feec <__cxa_atexit@plt+0x923970> │ │ │ │ + ldr r4, [pc, #456] @ 92ff80 <__cxa_atexit@plt+0x923a04> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-44]! @ 0xffffffd4 │ │ │ │ str r9, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #428] @ 92ffb4 <__cxa_atexit@plt+0x923a38> │ │ │ │ + ldr r7, [pc, #428] @ 92ff84 <__cxa_atexit@plt+0x923a08> │ │ │ │ mov r4, ip │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r4, [pc, #420] @ 92ffc0 <__cxa_atexit@plt+0x923a44> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r4, [pc, #420] @ 92ff90 <__cxa_atexit@plt+0x923a14> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov lr, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ str r4, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 92fee4 <__cxa_atexit@plt+0x923968> │ │ │ │ + beq 92feb4 <__cxa_atexit@plt+0x923938> │ │ │ │ ldr r4, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ strb lr, [r4, r1] │ │ │ │ mov r4, ip │ │ │ │ str r3, [r8, #8] │ │ │ │ bx r0 │ │ │ │ str ip, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - ldr lr, [pc, #320] @ 92ffa4 <__cxa_atexit@plt+0x923a28> │ │ │ │ + ldr lr, [pc, #320] @ 92ff74 <__cxa_atexit@plt+0x9239f8> │ │ │ │ mov r6, #0 │ │ │ │ ldr r7, [sl, #4] │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r6, cr7, cr10, {5} │ │ │ │ mov ip, r5 │ │ │ │ mov r6, r5 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ mov lr, r5 │ │ │ │ str sl, [ip, #-12]! │ │ │ │ str r2, [lr, #-4]! │ │ │ │ str r9, [r6, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - beq 92fef4 <__cxa_atexit@plt+0x923978> │ │ │ │ + beq 92fec4 <__cxa_atexit@plt+0x923948> │ │ │ │ ldr r4, [r7, #7] │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r4, r2] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ strd r0, [lr] │ │ │ │ str r3, [r8, #8] │ │ │ │ - bhi 92ff80 <__cxa_atexit@plt+0x923a04> │ │ │ │ + bhi 92ff50 <__cxa_atexit@plt+0x9239d4> │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r6 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r7, fp │ │ │ │ @@ -2395744,78 +2395732,78 @@ │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #188] @ 92ffcc <__cxa_atexit@plt+0x923a50> │ │ │ │ + ldr r7, [pc, #188] @ 92ff9c <__cxa_atexit@plt+0x923a20> │ │ │ │ mov r4, ip │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #148] @ 92ffb8 <__cxa_atexit@plt+0x923a3c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #148] @ 92ff88 <__cxa_atexit@plt+0x923a0c> │ │ │ │ mov r4, ip │ │ │ │ mov r5, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #156] @ 92ffd4 <__cxa_atexit@plt+0x923a58> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #156] @ 92ffa4 <__cxa_atexit@plt+0x923a28> │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ mov r4, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ 92ffd0 <__cxa_atexit@plt+0x923a54> │ │ │ │ + ldr r7, [pc, #132] @ 92ffa0 <__cxa_atexit@plt+0x923a24> │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ mov r4, ip │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ - b 92ff70 <__cxa_atexit@plt+0x9239f4> │ │ │ │ - ldr r7, [pc, #88] @ 92ffbc <__cxa_atexit@plt+0x923a40> │ │ │ │ + b 92ff40 <__cxa_atexit@plt+0x9239c4> │ │ │ │ + ldr r7, [pc, #88] @ 92ff8c <__cxa_atexit@plt+0x923a10> │ │ │ │ ldr r0, [ip, #-8] │ │ │ │ mov r4, ip │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 92ffa8 <__cxa_atexit@plt+0x923a2c> │ │ │ │ + ldr r7, [pc, #32] @ 92ff78 <__cxa_atexit@plt+0x9239fc> │ │ │ │ ldr r4, [sp] │ │ │ │ sub lr, r5, #16 │ │ │ │ mov r5, r6 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r3 │ │ │ │ - cmpeq ip, #32 │ │ │ │ + cmpeq ip, #80 @ 0x50 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - @ instruction: 0xfffe8c40 │ │ │ │ - orreq r7, r3, #120, 24 @ 0x7800 │ │ │ │ - orreq r7, r3, #84, 22 @ 0x15000 │ │ │ │ - cmpeq ip, #172, 26 @ 0x2b00 │ │ │ │ + @ instruction: 0xfffe8c70 │ │ │ │ + orreq r7, r3, #168, 24 @ 0xa800 │ │ │ │ + orreq r7, r3, #132, 22 @ 0x21000 │ │ │ │ + cmpeq ip, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r4, asr #4 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0xfffe8cb0 │ │ │ │ - orreq r7, r3, #104, 22 @ 0x1a000 │ │ │ │ - cmpeq ip, #196, 26 @ 0x3100 │ │ │ │ - cmpeq ip, #84, 10 @ 0x15000000 │ │ │ │ + @ instruction: 0xfffe8ce0 │ │ │ │ + orreq r7, r3, #152, 22 @ 0x26000 │ │ │ │ + cmpeq ip, #244, 26 @ 0x3d00 │ │ │ │ + cmpeq ip, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 930038 <__cxa_atexit@plt+0x923abc> │ │ │ │ + ldr r1, [pc, #72] @ 930008 <__cxa_atexit@plt+0x923a8c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ - beq 930030 <__cxa_atexit@plt+0x923ab4> │ │ │ │ + beq 930000 <__cxa_atexit@plt+0x923a84> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ add r3, r3, #16 │ │ │ │ strb r2, [r0, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r1, #8] │ │ │ │ @@ -2395843,27 +2395831,27 @@ │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r1, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ - cmpeq ip, #32, 30 @ 0x80 │ │ │ │ + cmpeq ip, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r2, #8]! │ │ │ │ - ldr r3, [pc, #148] @ 930148 <__cxa_atexit@plt+0x923bcc> │ │ │ │ + ldr r3, [pc, #148] @ 930118 <__cxa_atexit@plt+0x923b9c> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 930124 <__cxa_atexit@plt+0x923ba8> │ │ │ │ + beq 9300f4 <__cxa_atexit@plt+0x923b78> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ mov r1, #1 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r0, [r3, #12] │ │ │ │ ldr ip, [r3, #16] │ │ │ │ @@ -2395871,34 +2395859,34 @@ │ │ │ │ asr r9, r8, #31 │ │ │ │ strb r1, [r7, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ str r0, [ip, #8] │ │ │ │ sub r0, r3, #12 │ │ │ │ cmp fp, r0 │ │ │ │ strd r8, [r2, #8] │ │ │ │ - bhi 93012c <__cxa_atexit@plt+0x923bb0> │ │ │ │ + bhi 9300fc <__cxa_atexit@plt+0x923b80> │ │ │ │ str sl, [r5, #4] │ │ │ │ str lr, [r5, #16] │ │ │ │ str ip, [r5, #20] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ strd r8, [r2] │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93014c <__cxa_atexit@plt+0x923bd0> │ │ │ │ + ldr r7, [pc, #24] @ 93011c <__cxa_atexit@plt+0x923ba0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmib r5, {ip, lr} │ │ │ │ str sl, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq ip, #124, 28 @ 0x7c0 │ │ │ │ - cmpeq ip, #100, 28 @ 0x640 │ │ │ │ + cmpeq ip, #172, 28 @ 0xac0 │ │ │ │ + cmpeq ip, #148, 28 @ 0x940 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [r3, #8]! │ │ │ │ mov r1, r3 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ @@ -2395909,32 +2395897,32 @@ │ │ │ │ asr r9, r8, #31 │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [ip, #8] │ │ │ │ sub r0, r3, #16 │ │ │ │ cmp fp, r0 │ │ │ │ strd r8, [r3, #8] │ │ │ │ - bhi 9301bc <__cxa_atexit@plt+0x923c40> │ │ │ │ + bhi 93018c <__cxa_atexit@plt+0x923c10> │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #16] │ │ │ │ str ip, [r5, #20] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, fp │ │ │ │ strd r8, [r3] │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #24] @ 9301dc <__cxa_atexit@plt+0x923c60> │ │ │ │ + ldr r7, [pc, #24] @ 9301ac <__cxa_atexit@plt+0x923c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str ip, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #240, 26 @ 0x3c00 │ │ │ │ - cmpeq ip, #212, 26 @ 0x3500 │ │ │ │ + cmpeq ip, #32, 28 @ 0x200 │ │ │ │ + cmpeq ip, #4, 28 @ 0x40 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr lr, [r3, #8]! │ │ │ │ mov r1, r3 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ @@ -2395945,905 +2395933,905 @@ │ │ │ │ asr r9, r8, #31 │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [ip, #8] │ │ │ │ sub r0, r3, #16 │ │ │ │ cmp fp, r0 │ │ │ │ strd r8, [r3, #8] │ │ │ │ - bhi 93024c <__cxa_atexit@plt+0x923cd0> │ │ │ │ + bhi 93021c <__cxa_atexit@plt+0x923ca0> │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #16] │ │ │ │ str ip, [r5, #20] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, fp │ │ │ │ strd r8, [r3] │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #24] @ 93026c <__cxa_atexit@plt+0x923cf0> │ │ │ │ + ldr r7, [pc, #24] @ 93023c <__cxa_atexit@plt+0x923cc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str ip, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #96, 26 @ 0x1800 │ │ │ │ - cmpeq ip, #24, 4 @ 0x80000001 │ │ │ │ + cmpeq ip, #144, 26 @ 0x2400 │ │ │ │ + cmpeq ip, #72, 4 @ 0x80000004 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 930310 <__cxa_atexit@plt+0x923d94> │ │ │ │ - ldr r2, [pc, #140] @ 930320 <__cxa_atexit@plt+0x923da4> │ │ │ │ + bhi 9302e0 <__cxa_atexit@plt+0x923d64> │ │ │ │ + ldr r2, [pc, #140] @ 9302f0 <__cxa_atexit@plt+0x923d74> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 9302f0 <__cxa_atexit@plt+0x923d74> │ │ │ │ - ldr r0, [pc, #116] @ 930324 <__cxa_atexit@plt+0x923da8> │ │ │ │ + beq 9302c0 <__cxa_atexit@plt+0x923d44> │ │ │ │ + ldr r0, [pc, #116] @ 9302f4 <__cxa_atexit@plt+0x923d78> │ │ │ │ ldr sl, [r8, #15] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r9, #3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - beq 930300 <__cxa_atexit@plt+0x923d84> │ │ │ │ - ldr r7, [pc, #80] @ 930328 <__cxa_atexit@plt+0x923dac> │ │ │ │ + beq 9302d0 <__cxa_atexit@plt+0x923d54> │ │ │ │ + ldr r7, [pc, #80] @ 9302f8 <__cxa_atexit@plt+0x923d7c> │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 92fcf0 <__cxa_atexit@plt+0x923774> │ │ │ │ + b 92fcc0 <__cxa_atexit@plt+0x923744> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93032c <__cxa_atexit@plt+0x923db0> │ │ │ │ + ldr r7, [pc, #20] @ 9302fc <__cxa_atexit@plt+0x923d80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmpeq ip, #128, 2 │ │ │ │ - cmpeq ip, #92, 2 │ │ │ │ + cmpeq ip, #176, 2 @ 0x2c │ │ │ │ + cmpeq ip, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #60] @ 93038c <__cxa_atexit@plt+0x923e10> │ │ │ │ + ldr r2, [pc, #60] @ 93035c <__cxa_atexit@plt+0x923de0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 930380 <__cxa_atexit@plt+0x923e04> │ │ │ │ - ldr r3, [pc, #28] @ 930390 <__cxa_atexit@plt+0x923e14> │ │ │ │ + beq 930350 <__cxa_atexit@plt+0x923dd4> │ │ │ │ + ldr r3, [pc, #28] @ 930360 <__cxa_atexit@plt+0x923de4> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 92fcf0 <__cxa_atexit@plt+0x923774> │ │ │ │ + b 92fcc0 <__cxa_atexit@plt+0x923744> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #248 @ 0xf8 │ │ │ │ + cmpeq ip, #40, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 9303c0 <__cxa_atexit@plt+0x923e44> │ │ │ │ + ldr r3, [pc, #20] @ 930390 <__cxa_atexit@plt+0x923e14> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 92fcf0 <__cxa_atexit@plt+0x923774> │ │ │ │ + b 92fcc0 <__cxa_atexit@plt+0x923744> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9303e0 <__cxa_atexit@plt+0x923e64> │ │ │ │ + ldr r7, [pc, #12] @ 9303b0 <__cxa_atexit@plt+0x923e34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #216, 22 @ 0x36000 │ │ │ │ - cmpeq ip, #164 @ 0xa4 │ │ │ │ + orreq r5, r3, #8, 24 @ 0x800 │ │ │ │ + cmpeq ip, #212 @ 0xd4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 930488 <__cxa_atexit@plt+0x923f0c> │ │ │ │ - ldr r2, [pc, #144] @ 930498 <__cxa_atexit@plt+0x923f1c> │ │ │ │ + bhi 930458 <__cxa_atexit@plt+0x923edc> │ │ │ │ + ldr r2, [pc, #144] @ 930468 <__cxa_atexit@plt+0x923eec> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 930468 <__cxa_atexit@plt+0x923eec> │ │ │ │ - ldr r1, [pc, #120] @ 93049c <__cxa_atexit@plt+0x923f20> │ │ │ │ + beq 930438 <__cxa_atexit@plt+0x923ebc> │ │ │ │ + ldr r1, [pc, #120] @ 93046c <__cxa_atexit@plt+0x923ef0> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ - beq 930478 <__cxa_atexit@plt+0x923efc> │ │ │ │ - ldr r1, [pc, #80] @ 9304a0 <__cxa_atexit@plt+0x923f24> │ │ │ │ + beq 930448 <__cxa_atexit@plt+0x923ecc> │ │ │ │ + ldr r1, [pc, #80] @ 930470 <__cxa_atexit@plt+0x923ef4> │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r9, r2 │ │ │ │ - b 92fcf0 <__cxa_atexit@plt+0x923774> │ │ │ │ + b 92fcc0 <__cxa_atexit@plt+0x923744> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9304a4 <__cxa_atexit@plt+0x923f28> │ │ │ │ + ldr r7, [pc, #20] @ 930474 <__cxa_atexit@plt+0x923ef8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq ip, #16 │ │ │ │ - cmpeq ip, #228, 30 @ 0x390 │ │ │ │ + cmpeq ip, #64 @ 0x40 │ │ │ │ + cmpeq ip, #20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #72] @ 93050c <__cxa_atexit@plt+0x923f90> │ │ │ │ + ldr r2, [pc, #72] @ 9304dc <__cxa_atexit@plt+0x923f60> │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 930500 <__cxa_atexit@plt+0x923f84> │ │ │ │ - ldr r2, [pc, #32] @ 930510 <__cxa_atexit@plt+0x923f94> │ │ │ │ + beq 9304d0 <__cxa_atexit@plt+0x923f54> │ │ │ │ + ldr r2, [pc, #32] @ 9304e0 <__cxa_atexit@plt+0x923f64> │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 92fcf0 <__cxa_atexit@plt+0x923774> │ │ │ │ + b 92fcc0 <__cxa_atexit@plt+0x923744> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #120, 30 @ 0x1e0 │ │ │ │ + cmpeq ip, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 930540 <__cxa_atexit@plt+0x923fc4> │ │ │ │ + ldr r3, [pc, #24] @ 930510 <__cxa_atexit@plt+0x923f94> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 92fcf0 <__cxa_atexit@plt+0x923774> │ │ │ │ + b 92fcc0 <__cxa_atexit@plt+0x923744> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93057c <__cxa_atexit@plt+0x924000> │ │ │ │ + bcc 93054c <__cxa_atexit@plt+0x923fd0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #36] @ 930594 <__cxa_atexit@plt+0x924018> │ │ │ │ + ldr r2, [pc, #36] @ 930564 <__cxa_atexit@plt+0x923fe8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 930598 <__cxa_atexit@plt+0x92401c> │ │ │ │ + ldr r3, [pc, #20] @ 930568 <__cxa_atexit@plt+0x923fec> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r5, r3, #144, 20 @ 0x90000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r5, r3, #192, 20 @ 0xc0000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq ip, #112, 14 @ 0x1c00000 │ │ │ │ + cmpeq ip, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9305e4 <__cxa_atexit@plt+0x924068> │ │ │ │ - ldr r3, [pc, #52] @ 9305f4 <__cxa_atexit@plt+0x924078> │ │ │ │ + bhi 9305b4 <__cxa_atexit@plt+0x924038> │ │ │ │ + ldr r3, [pc, #52] @ 9305c4 <__cxa_atexit@plt+0x924048> │ │ │ │ ldr r7, [r5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9305dc <__cxa_atexit@plt+0x924060> │ │ │ │ - b 930608 <__cxa_atexit@plt+0x92408c> │ │ │ │ + beq 9305ac <__cxa_atexit@plt+0x924030> │ │ │ │ + b 9305d8 <__cxa_atexit@plt+0x92405c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9305f8 <__cxa_atexit@plt+0x92407c> │ │ │ │ + ldr r7, [pc, #12] @ 9305c8 <__cxa_atexit@plt+0x92404c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq ip, #208, 28 @ 0xd00 │ │ │ │ - cmpeq ip, #20, 14 @ 0x500000 │ │ │ │ + cmpeq ip, #0, 30 │ │ │ │ + cmpeq ip, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #2 │ │ │ │ and r2, r7, #3 │ │ │ │ - bne 930640 <__cxa_atexit@plt+0x9240c4> │ │ │ │ - ldr r1, [pc, #68] @ 93066c <__cxa_atexit@plt+0x9240f0> │ │ │ │ + bne 930610 <__cxa_atexit@plt+0x924094> │ │ │ │ + ldr r1, [pc, #68] @ 93063c <__cxa_atexit@plt+0x9240c0> │ │ │ │ ldr r3, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 930660 <__cxa_atexit@plt+0x9240e4> │ │ │ │ - b 93067c <__cxa_atexit@plt+0x924100> │ │ │ │ - ldr r1, [pc, #32] @ 930668 <__cxa_atexit@plt+0x9240ec> │ │ │ │ + beq 930630 <__cxa_atexit@plt+0x9240b4> │ │ │ │ + b 93064c <__cxa_atexit@plt+0x9240d0> │ │ │ │ + ldr r1, [pc, #32] @ 930638 <__cxa_atexit@plt+0x9240bc> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - beq 930660 <__cxa_atexit@plt+0x9240e4> │ │ │ │ - b 9309d8 <__cxa_atexit@plt+0x92445c> │ │ │ │ + beq 930630 <__cxa_atexit@plt+0x9240b4> │ │ │ │ + b 9309a8 <__cxa_atexit@plt+0x92442c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq ip, #160, 12 @ 0xa000000 │ │ │ │ + cmpeq ip, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr r2, [r8, #8] │ │ │ │ add sl, r0, #1 │ │ │ │ cmp sl, r2 │ │ │ │ - ble 930714 <__cxa_atexit@plt+0x924198> │ │ │ │ - ldr lr, [pc, #328] @ 9307e8 <__cxa_atexit@plt+0x92426c> │ │ │ │ + ble 9306e4 <__cxa_atexit@plt+0x924168> │ │ │ │ + ldr lr, [pc, #328] @ 9307b8 <__cxa_atexit@plt+0x92423c> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5, #8] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-12]! │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ str r9, [r5, #-8] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ - bhi 9307b8 <__cxa_atexit@plt+0x92423c> │ │ │ │ + bhi 930788 <__cxa_atexit@plt+0x92420c> │ │ │ │ mov r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 9306c4 <__cxa_atexit@plt+0x924148> │ │ │ │ + ble 930694 <__cxa_atexit@plt+0x924118> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 93079c <__cxa_atexit@plt+0x924220> │ │ │ │ - ldr r7, [pc, #260] @ 9307f4 <__cxa_atexit@plt+0x924278> │ │ │ │ + bmi 93076c <__cxa_atexit@plt+0x9241f0> │ │ │ │ + ldr r7, [pc, #260] @ 9307c4 <__cxa_atexit@plt+0x924248> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #236] @ 9307f8 <__cxa_atexit@plt+0x92427c> │ │ │ │ + ldr r7, [pc, #236] @ 9307c8 <__cxa_atexit@plt+0x92424c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #188] @ 9307d8 <__cxa_atexit@plt+0x92425c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #188] @ 9307a8 <__cxa_atexit@plt+0x92422c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r7, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ stmda r5, {r0, r1} │ │ │ │ - beq 93078c <__cxa_atexit@plt+0x924210> │ │ │ │ + beq 93075c <__cxa_atexit@plt+0x9241e0> │ │ │ │ ldr r7, [r3, #7] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r7, r0] │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ - ldr r7, [pc, #128] @ 9307dc <__cxa_atexit@plt+0x924260> │ │ │ │ + ldr r7, [pc, #128] @ 9307ac <__cxa_atexit@plt+0x924230> │ │ │ │ cmp fp, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str sl, [r1, #8] │ │ │ │ str r7, [r3] │ │ │ │ - bhi 9307c4 <__cxa_atexit@plt+0x924248> │ │ │ │ - ldr r7, [pc, #108] @ 9307e0 <__cxa_atexit@plt+0x924264> │ │ │ │ + bhi 930794 <__cxa_atexit@plt+0x924218> │ │ │ │ + ldr r7, [pc, #108] @ 9307b0 <__cxa_atexit@plt+0x924234> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 9307ac <__cxa_atexit@plt+0x924230> │ │ │ │ + beq 93077c <__cxa_atexit@plt+0x924200> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ mov r5, r3 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 9307ec <__cxa_atexit@plt+0x924270> │ │ │ │ + ldr r7, [pc, #72] @ 9307bc <__cxa_atexit@plt+0x924240> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 9307f0 <__cxa_atexit@plt+0x924274> │ │ │ │ + ldr r7, [pc, #48] @ 9307c0 <__cxa_atexit@plt+0x924244> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 9307cc <__cxa_atexit@plt+0x924250> │ │ │ │ - ldr r7, [pc, #24] @ 9307e4 <__cxa_atexit@plt+0x924268> │ │ │ │ + b 93079c <__cxa_atexit@plt+0x924220> │ │ │ │ + ldr r7, [pc, #24] @ 9307b4 <__cxa_atexit@plt+0x924238> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r2 │ │ │ │ - orreq r7, r3, #160, 4 │ │ │ │ - @ instruction: 0xfffd8934 │ │ │ │ - cmpeq ip, #92, 10 @ 0x17000000 │ │ │ │ + orreq r7, r3, #208, 4 │ │ │ │ + @ instruction: 0xfffd8964 │ │ │ │ + cmpeq ip, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - orreq r7, r3, #216, 4 @ 0x8000000d │ │ │ │ - cmpeq ip, #88, 10 @ 0x16000000 │ │ │ │ - @ instruction: 0xfffe8338 │ │ │ │ - orreq r7, r3, #120, 6 @ 0xe0000001 │ │ │ │ + orreq r7, r3, #8, 6 @ 0x20000000 │ │ │ │ + cmpeq ip, #136, 10 @ 0x22000000 │ │ │ │ + @ instruction: 0xfffe8368 │ │ │ │ + orreq r7, r3, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r6, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [pc, #148] @ 9308ac <__cxa_atexit@plt+0x924330> │ │ │ │ + ldr r2, [pc, #148] @ 93087c <__cxa_atexit@plt+0x924300> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 930880 <__cxa_atexit@plt+0x924304> │ │ │ │ + beq 930850 <__cxa_atexit@plt+0x9242d4> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ mov r7, r5 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r7, #-4]! │ │ │ │ strb r1, [r2, r3] │ │ │ │ - ldr r2, [pc, #96] @ 9308b0 <__cxa_atexit@plt+0x924334> │ │ │ │ + ldr r2, [pc, #96] @ 930880 <__cxa_atexit@plt+0x924304> │ │ │ │ add r3, r3, #1 │ │ │ │ cmp fp, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r2, [r5] │ │ │ │ - bhi 93089c <__cxa_atexit@plt+0x924320> │ │ │ │ - ldr r3, [pc, #72] @ 9308b4 <__cxa_atexit@plt+0x924338> │ │ │ │ + bhi 93086c <__cxa_atexit@plt+0x9242f0> │ │ │ │ + ldr r3, [pc, #72] @ 930884 <__cxa_atexit@plt+0x924308> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 93088c <__cxa_atexit@plt+0x924310> │ │ │ │ + beq 93085c <__cxa_atexit@plt+0x9242e0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9308b8 <__cxa_atexit@plt+0x92433c> │ │ │ │ + ldr r7, [pc, #20] @ 930888 <__cxa_atexit@plt+0x92430c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r7, r3, #168, 2 @ 0x2a │ │ │ │ - @ instruction: 0xfffd883c │ │ │ │ - cmpeq ip, #128, 8 @ 0x80000000 │ │ │ │ + orreq r7, r3, #216, 2 @ 0x36 │ │ │ │ + @ instruction: 0xfffd886c │ │ │ │ + cmpeq ip, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r1, [r7, #-4]! │ │ │ │ mov r0, #1 │ │ │ │ cmp fp, r7 │ │ │ │ strb r0, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r1, #8] │ │ │ │ - ldr r3, [pc, #68] @ 930938 <__cxa_atexit@plt+0x9243bc> │ │ │ │ + ldr r3, [pc, #68] @ 930908 <__cxa_atexit@plt+0x92438c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - bhi 930928 <__cxa_atexit@plt+0x9243ac> │ │ │ │ - ldr r3, [pc, #56] @ 93093c <__cxa_atexit@plt+0x9243c0> │ │ │ │ + bhi 9308f8 <__cxa_atexit@plt+0x92437c> │ │ │ │ + ldr r3, [pc, #56] @ 93090c <__cxa_atexit@plt+0x924390> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 930918 <__cxa_atexit@plt+0x92439c> │ │ │ │ + beq 9308e8 <__cxa_atexit@plt+0x92436c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 930940 <__cxa_atexit@plt+0x9243c4> │ │ │ │ + ldr r7, [pc, #16] @ 930910 <__cxa_atexit@plt+0x924394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #12, 2 │ │ │ │ - @ instruction: 0xfffd87a4 │ │ │ │ - cmpeq ip, #244, 6 @ 0xd0000003 │ │ │ │ + orreq r7, r3, #60, 2 │ │ │ │ + @ instruction: 0xfffd87d4 │ │ │ │ + cmpeq ip, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov r7, r5 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r1, [r7, #-4]! │ │ │ │ mov r0, #1 │ │ │ │ cmp fp, r7 │ │ │ │ strb r0, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r1, #8] │ │ │ │ - ldr r3, [pc, #68] @ 9309c0 <__cxa_atexit@plt+0x924444> │ │ │ │ + ldr r3, [pc, #68] @ 930990 <__cxa_atexit@plt+0x924414> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5] │ │ │ │ - bhi 9309b0 <__cxa_atexit@plt+0x924434> │ │ │ │ - ldr r3, [pc, #56] @ 9309c4 <__cxa_atexit@plt+0x924448> │ │ │ │ + bhi 930980 <__cxa_atexit@plt+0x924404> │ │ │ │ + ldr r3, [pc, #56] @ 930994 <__cxa_atexit@plt+0x924418> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9309a0 <__cxa_atexit@plt+0x924424> │ │ │ │ + beq 930970 <__cxa_atexit@plt+0x9243f4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9309c8 <__cxa_atexit@plt+0x92444c> │ │ │ │ + ldr r7, [pc, #16] @ 930998 <__cxa_atexit@plt+0x92441c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r3, #132 @ 0x84 │ │ │ │ - @ instruction: 0xfffd871c │ │ │ │ - cmpeq ip, #108, 6 @ 0xb0000001 │ │ │ │ - cmpeq ip, #68, 6 @ 0x10000001 │ │ │ │ + orreq r7, r3, #180 @ 0xb4 │ │ │ │ + @ instruction: 0xfffd874c │ │ │ │ + cmpeq ip, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq ip, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r0, r8, r9} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [r8, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ cmp sl, r2 │ │ │ │ - ble 930a70 <__cxa_atexit@plt+0x9244f4> │ │ │ │ - ldr r1, [pc, #336] @ 930b4c <__cxa_atexit@plt+0x9245d0> │ │ │ │ + ble 930a40 <__cxa_atexit@plt+0x9244c4> │ │ │ │ + ldr r1, [pc, #336] @ 930b1c <__cxa_atexit@plt+0x9245a0> │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 930b18 <__cxa_atexit@plt+0x92459c> │ │ │ │ + bhi 930ae8 <__cxa_atexit@plt+0x92456c> │ │ │ │ mov r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 930a20 <__cxa_atexit@plt+0x9244a4> │ │ │ │ + ble 9309f0 <__cxa_atexit@plt+0x924474> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 930af8 <__cxa_atexit@plt+0x92457c> │ │ │ │ - ldr r7, [pc, #268] @ 930b58 <__cxa_atexit@plt+0x9245dc> │ │ │ │ + bmi 930ac8 <__cxa_atexit@plt+0x92454c> │ │ │ │ + ldr r7, [pc, #268] @ 930b28 <__cxa_atexit@plt+0x9245ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #244] @ 930b5c <__cxa_atexit@plt+0x9245e0> │ │ │ │ + ldr r7, [pc, #244] @ 930b2c <__cxa_atexit@plt+0x9245b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r8, [pc, #196] @ 930b3c <__cxa_atexit@plt+0x9245c0> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r8, [pc, #196] @ 930b0c <__cxa_atexit@plt+0x924590> │ │ │ │ ldr lr, [r9, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov ip, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r8, [r1, #-12]! │ │ │ │ tst lr, #3 │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - beq 930ae8 <__cxa_atexit@plt+0x92456c> │ │ │ │ + beq 930ab8 <__cxa_atexit@plt+0x92453c> │ │ │ │ ldr r1, [lr, #7] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ strb ip, [r1, r3] │ │ │ │ - ldr r1, [pc, #132] @ 930b40 <__cxa_atexit@plt+0x9245c4> │ │ │ │ + ldr r1, [pc, #132] @ 930b10 <__cxa_atexit@plt+0x924594> │ │ │ │ cmp fp, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r0, #8] │ │ │ │ stm r5, {r1, r7, lr} │ │ │ │ - bhi 930b2c <__cxa_atexit@plt+0x9245b0> │ │ │ │ - ldr r7, [pc, #112] @ 930b44 <__cxa_atexit@plt+0x9245c8> │ │ │ │ + bhi 930afc <__cxa_atexit@plt+0x924580> │ │ │ │ + ldr r7, [pc, #112] @ 930b14 <__cxa_atexit@plt+0x924598> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ - beq 930b08 <__cxa_atexit@plt+0x92458c> │ │ │ │ + beq 930ad8 <__cxa_atexit@plt+0x92455c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 930b50 <__cxa_atexit@plt+0x9245d4> │ │ │ │ + ldr r7, [pc, #80] @ 930b20 <__cxa_atexit@plt+0x9245a4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 930b54 <__cxa_atexit@plt+0x9245d8> │ │ │ │ + ldr r7, [pc, #52] @ 930b24 <__cxa_atexit@plt+0x9245a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 930b48 <__cxa_atexit@plt+0x9245cc> │ │ │ │ + ldr r7, [pc, #20] @ 930b18 <__cxa_atexit@plt+0x92459c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ - orreq r6, r3, #64, 30 @ 0x100 │ │ │ │ - @ instruction: 0xfffd85d4 │ │ │ │ - cmpeq ip, #240, 2 @ 0x3c │ │ │ │ + orreq r6, r3, #112, 30 @ 0x1c0 │ │ │ │ + @ instruction: 0xfffd8604 │ │ │ │ + cmpeq ip, #32, 4 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - orreq r6, r3, #124, 30 @ 0x1f0 │ │ │ │ - cmpeq ip, #240, 2 @ 0x3c │ │ │ │ - @ instruction: 0xfffe7fdc │ │ │ │ - orreq r7, r3, #28 │ │ │ │ + orreq r6, r3, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq ip, #32, 4 │ │ │ │ + @ instruction: 0xfffe800c │ │ │ │ + orreq r7, r3, #76 @ 0x4c │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #156] @ 930c10 <__cxa_atexit@plt+0x924694> │ │ │ │ + ldr r3, [pc, #156] @ 930be0 <__cxa_atexit@plt+0x924664> │ │ │ │ mov lr, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 930be8 <__cxa_atexit@plt+0x92466c> │ │ │ │ + beq 930bb8 <__cxa_atexit@plt+0x92463c> │ │ │ │ ldr r9, [r5, #16]! │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r3, #-4]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ strb lr, [r7, r0] │ │ │ │ - ldr r7, [pc, #100] @ 930c14 <__cxa_atexit@plt+0x924698> │ │ │ │ + ldr r7, [pc, #100] @ 930be4 <__cxa_atexit@plt+0x924668> │ │ │ │ cmp fp, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r7, r0, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - bhi 930c00 <__cxa_atexit@plt+0x924684> │ │ │ │ - ldr r7, [pc, #68] @ 930c18 <__cxa_atexit@plt+0x92469c> │ │ │ │ + bhi 930bd0 <__cxa_atexit@plt+0x924654> │ │ │ │ + ldr r7, [pc, #68] @ 930be8 <__cxa_atexit@plt+0x92466c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 930bf0 <__cxa_atexit@plt+0x924674> │ │ │ │ + beq 930bc0 <__cxa_atexit@plt+0x924644> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 930c1c <__cxa_atexit@plt+0x9246a0> │ │ │ │ + ldr r7, [pc, #20] @ 930bec <__cxa_atexit@plt+0x924670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r6, r3, #76, 28 @ 0x4c0 │ │ │ │ - @ instruction: 0xfffd84d4 │ │ │ │ - cmpeq ip, #28, 2 │ │ │ │ + orreq r6, r3, #124, 28 @ 0x7c0 │ │ │ │ + @ instruction: 0xfffd8504 │ │ │ │ + cmpeq ip, #76, 2 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #16]! │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r3, #-4]! │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ strb r2, [r7, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ - ldr r0, [pc, #76] @ 930ca8 <__cxa_atexit@plt+0x92472c> │ │ │ │ + ldr r0, [pc, #76] @ 930c78 <__cxa_atexit@plt+0x9246fc> │ │ │ │ cmp fp, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #8] │ │ │ │ stm r5, {r0, lr} │ │ │ │ - bhi 930c98 <__cxa_atexit@plt+0x92471c> │ │ │ │ - ldr r7, [pc, #56] @ 930cac <__cxa_atexit@plt+0x924730> │ │ │ │ + bhi 930c68 <__cxa_atexit@plt+0x9246ec> │ │ │ │ + ldr r7, [pc, #56] @ 930c7c <__cxa_atexit@plt+0x924700> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 930c88 <__cxa_atexit@plt+0x92470c> │ │ │ │ + beq 930c58 <__cxa_atexit@plt+0x9246dc> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 930cb0 <__cxa_atexit@plt+0x924734> │ │ │ │ + ldr r7, [pc, #16] @ 930c80 <__cxa_atexit@plt+0x924704> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #160, 26 @ 0x2800 │ │ │ │ - @ instruction: 0xfffd8434 │ │ │ │ - cmpeq ip, #132 @ 0x84 │ │ │ │ + orreq r6, r3, #208, 26 @ 0x3400 │ │ │ │ + @ instruction: 0xfffd8464 │ │ │ │ + cmpeq ip, #180 @ 0xb4 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #12]! │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r3, #-4]! │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ mov r2, #0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ strb r2, [r7, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ - ldr r0, [pc, #76] @ 930d3c <__cxa_atexit@plt+0x9247c0> │ │ │ │ + ldr r0, [pc, #76] @ 930d0c <__cxa_atexit@plt+0x924790> │ │ │ │ cmp fp, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r9, [r5, #8] │ │ │ │ stm r5, {r0, lr} │ │ │ │ - bhi 930d2c <__cxa_atexit@plt+0x9247b0> │ │ │ │ - ldr r7, [pc, #56] @ 930d40 <__cxa_atexit@plt+0x9247c4> │ │ │ │ + bhi 930cfc <__cxa_atexit@plt+0x924780> │ │ │ │ + ldr r7, [pc, #56] @ 930d10 <__cxa_atexit@plt+0x924794> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 930d1c <__cxa_atexit@plt+0x9247a0> │ │ │ │ + beq 930cec <__cxa_atexit@plt+0x924770> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 930d44 <__cxa_atexit@plt+0x9247c8> │ │ │ │ + ldr r7, [pc, #16] @ 930d14 <__cxa_atexit@plt+0x924798> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #12, 26 @ 0x300 │ │ │ │ - @ instruction: 0xfffd83a0 │ │ │ │ - cmpeq ip, #240, 30 @ 0x3c0 │ │ │ │ - cmpeq ip, #108, 14 @ 0x1b00000 │ │ │ │ + orreq r6, r3, #60, 26 @ 0xf00 │ │ │ │ + @ instruction: 0xfffd83d0 │ │ │ │ + cmpeq ip, #32 │ │ │ │ + cmpeq ip, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 930de4 <__cxa_atexit@plt+0x924868> │ │ │ │ - ldr r2, [pc, #156] @ 930e08 <__cxa_atexit@plt+0x92488c> │ │ │ │ + bhi 930db4 <__cxa_atexit@plt+0x924838> │ │ │ │ + ldr r2, [pc, #156] @ 930dd8 <__cxa_atexit@plt+0x92485c> │ │ │ │ mov r3, r5 │ │ │ │ tst sl, #3 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - beq 930dcc <__cxa_atexit@plt+0x924850> │ │ │ │ + beq 930d9c <__cxa_atexit@plt+0x924820> │ │ │ │ ldr r2, [sl, #7] │ │ │ │ - ldr r1, [pc, #124] @ 930e0c <__cxa_atexit@plt+0x924890> │ │ │ │ + ldr r1, [pc, #124] @ 930ddc <__cxa_atexit@plt+0x924860> │ │ │ │ ldr r7, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ stmda r5, {r1, r2} │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5, #-8] │ │ │ │ - bhi 930df4 <__cxa_atexit@plt+0x924878> │ │ │ │ - ldr r3, [pc, #92] @ 930e10 <__cxa_atexit@plt+0x924894> │ │ │ │ + bhi 930dc4 <__cxa_atexit@plt+0x924848> │ │ │ │ + ldr r3, [pc, #92] @ 930de0 <__cxa_atexit@plt+0x924864> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 930ddc <__cxa_atexit@plt+0x924860> │ │ │ │ - b 930608 <__cxa_atexit@plt+0x92408c> │ │ │ │ + beq 930dac <__cxa_atexit@plt+0x924830> │ │ │ │ + b 9305d8 <__cxa_atexit@plt+0x92405c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 930e18 <__cxa_atexit@plt+0x92489c> │ │ │ │ + ldr r7, [pc, #44] @ 930de8 <__cxa_atexit@plt+0x92486c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 930e14 <__cxa_atexit@plt+0x924898> │ │ │ │ + ldr r7, [pc, #24] @ 930de4 <__cxa_atexit@plt+0x924868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ - cmpeq ip, #188, 12 @ 0xbc00000 │ │ │ │ - cmpeq ip, #216, 12 @ 0xd800000 │ │ │ │ - cmpeq ip, #156, 12 @ 0x9c00000 │ │ │ │ + cmpeq ip, #236, 12 @ 0xec00000 │ │ │ │ + cmpeq ip, #8, 14 @ 0x200000 │ │ │ │ + cmpeq ip, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ - ldr r1, [pc, #96] @ 930e9c <__cxa_atexit@plt+0x924920> │ │ │ │ + ldr r1, [pc, #96] @ 930e6c <__cxa_atexit@plt+0x9248f0> │ │ │ │ mov sl, r7 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r3] │ │ │ │ - bhi 930e88 <__cxa_atexit@plt+0x92490c> │ │ │ │ - ldr r3, [pc, #56] @ 930ea0 <__cxa_atexit@plt+0x924924> │ │ │ │ + bhi 930e58 <__cxa_atexit@plt+0x9248dc> │ │ │ │ + ldr r3, [pc, #56] @ 930e70 <__cxa_atexit@plt+0x9248f4> │ │ │ │ stmda r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 930e80 <__cxa_atexit@plt+0x924904> │ │ │ │ - b 930608 <__cxa_atexit@plt+0x92408c> │ │ │ │ + beq 930e50 <__cxa_atexit@plt+0x9248d4> │ │ │ │ + b 9305d8 <__cxa_atexit@plt+0x92405c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 930ea4 <__cxa_atexit@plt+0x924928> │ │ │ │ + ldr r7, [pc, #20] @ 930e74 <__cxa_atexit@plt+0x9248f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffff798 │ │ │ │ - cmpeq ip, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq ip, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 930ee0 <__cxa_atexit@plt+0x924964> │ │ │ │ + bcc 930eb0 <__cxa_atexit@plt+0x924934> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 930eec <__cxa_atexit@plt+0x924970> │ │ │ │ + ldr r2, [pc, #24] @ 930ebc <__cxa_atexit@plt+0x924940> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r5, r3, #44, 2 │ │ │ │ - cmpeq ip, #36, 26 @ 0x900 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r5, r3, #92, 2 │ │ │ │ + cmpeq ip, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov sl, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ b 912b94 <__cxa_atexit@plt+0x906618> │ │ │ │ - cmpeq ip, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq ip, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 930f48 <__cxa_atexit@plt+0x9249cc> │ │ │ │ + bhi 930f18 <__cxa_atexit@plt+0x92499c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ str r9, [r5] │ │ │ │ mov r9, r7 │ │ │ │ - b 930d58 <__cxa_atexit@plt+0x9247dc> │ │ │ │ + b 930d28 <__cxa_atexit@plt+0x9247ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #92, 10 @ 0x17000000 │ │ │ │ + cmpeq ip, #140, 10 @ 0x23000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r2, r5, #4 │ │ │ │ mov sl, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 930fc0 <__cxa_atexit@plt+0x924a44> │ │ │ │ + bhi 930f90 <__cxa_atexit@plt+0x924a14> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r3, [r7, #5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r9, [r5, #-4] │ │ │ │ - bhi 930fcc <__cxa_atexit@plt+0x924a50> │ │ │ │ - ldr r7, [pc, #76] @ 930fe4 <__cxa_atexit@plt+0x924a68> │ │ │ │ + bhi 930f9c <__cxa_atexit@plt+0x924a20> │ │ │ │ + ldr r7, [pc, #76] @ 930fb4 <__cxa_atexit@plt+0x924a38> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r3, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 930fb4 <__cxa_atexit@plt+0x924a38> │ │ │ │ + beq 930f84 <__cxa_atexit@plt+0x924a08> │ │ │ │ mov r7, r9 │ │ │ │ - b 930608 <__cxa_atexit@plt+0x92408c> │ │ │ │ + b 9305d8 <__cxa_atexit@plt+0x92405c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 930fe8 <__cxa_atexit@plt+0x924a6c> │ │ │ │ + ldr r7, [pc, #20] @ 930fb8 <__cxa_atexit@plt+0x924a3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ - cmpeq ip, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq ip, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 931074 <__cxa_atexit@plt+0x924af8> │ │ │ │ - ldr sl, [pc, #120] @ 93108c <__cxa_atexit@plt+0x924b10> │ │ │ │ - ldr ip, [pc, #120] @ 931090 <__cxa_atexit@plt+0x924b14> │ │ │ │ - ldr r1, [pc, #120] @ 931094 <__cxa_atexit@plt+0x924b18> │ │ │ │ + bcc 931044 <__cxa_atexit@plt+0x924ac8> │ │ │ │ + ldr sl, [pc, #120] @ 93105c <__cxa_atexit@plt+0x924ae0> │ │ │ │ + ldr ip, [pc, #120] @ 931060 <__cxa_atexit@plt+0x924ae4> │ │ │ │ + ldr r1, [pc, #120] @ 931064 <__cxa_atexit@plt+0x924ae8> │ │ │ │ sub lr, r6, #21 │ │ │ │ add ip, pc, ip │ │ │ │ sub r3, r6, #46 @ 0x2e │ │ │ │ ldr r1, [pc, r1] │ │ │ │ sub r2, r6, #33 @ 0x21 │ │ │ │ str lr, [r7, #44] @ 0x2c │ │ │ │ add lr, r7, #8 │ │ │ │ @@ -2396853,599 +2396841,599 @@ │ │ │ │ str r2, [r7, #48] @ 0x30 │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ str ip, [r7, #4] │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r8, [r7, #20] │ │ │ │ str r9, [r7, #24] │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #52] @ 931098 <__cxa_atexit@plt+0x924b1c> │ │ │ │ + ldr r3, [pc, #52] @ 931068 <__cxa_atexit@plt+0x924aec> │ │ │ │ str r8, [r7, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #28] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 93109c <__cxa_atexit@plt+0x924b20> │ │ │ │ + ldr r7, [pc, #32] @ 93106c <__cxa_atexit@plt+0x924af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - orreq r6, r3, #224, 18 @ 0x380000 │ │ │ │ + orreq r6, r3, #16, 20 @ 0x10000 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmpeq ip, #76, 8 @ 0x4c000000 │ │ │ │ - cmpeq ip, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq ip, #124, 8 @ 0x7c000000 │ │ │ │ + cmpeq ip, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9310e8 <__cxa_atexit@plt+0x924b6c> │ │ │ │ - ldr r7, [pc, #52] @ 9310f8 <__cxa_atexit@plt+0x924b7c> │ │ │ │ + bhi 9310b8 <__cxa_atexit@plt+0x924b3c> │ │ │ │ + ldr r7, [pc, #52] @ 9310c8 <__cxa_atexit@plt+0x924b4c> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 9310dc <__cxa_atexit@plt+0x924b60> │ │ │ │ + beq 9310ac <__cxa_atexit@plt+0x924b30> │ │ │ │ mov r7, sl │ │ │ │ - b 93110c <__cxa_atexit@plt+0x924b90> │ │ │ │ + b 9310dc <__cxa_atexit@plt+0x924b60> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9310fc <__cxa_atexit@plt+0x924b80> │ │ │ │ + ldr r7, [pc, #12] @ 9310cc <__cxa_atexit@plt+0x924b50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #240, 6 @ 0xc0000003 │ │ │ │ - cmpeq ip, #16, 24 @ 0x1000 │ │ │ │ + cmpeq ip, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq ip, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 931144 <__cxa_atexit@plt+0x924bc8> │ │ │ │ - ldr r3, [pc, #76] @ 931178 <__cxa_atexit@plt+0x924bfc> │ │ │ │ + bne 931114 <__cxa_atexit@plt+0x924b98> │ │ │ │ + ldr r3, [pc, #76] @ 931148 <__cxa_atexit@plt+0x924bcc> │ │ │ │ ldr r2, [r2, #2] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 931160 <__cxa_atexit@plt+0x924be4> │ │ │ │ - b 931188 <__cxa_atexit@plt+0x924c0c> │ │ │ │ - ldr r5, [pc, #40] @ 931174 <__cxa_atexit@plt+0x924bf8> │ │ │ │ + beq 931130 <__cxa_atexit@plt+0x924bb4> │ │ │ │ + b 931158 <__cxa_atexit@plt+0x924bdc> │ │ │ │ + ldr r5, [pc, #40] @ 931144 <__cxa_atexit@plt+0x924bc8> │ │ │ │ tst r7, #3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - beq 931168 <__cxa_atexit@plt+0x924bec> │ │ │ │ + beq 931138 <__cxa_atexit@plt+0x924bbc> │ │ │ │ mov r5, r3 │ │ │ │ - b 9314f8 <__cxa_atexit@plt+0x924f7c> │ │ │ │ + b 9314c8 <__cxa_atexit@plt+0x924f4c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #148, 22 @ 0x25000 │ │ │ │ + cmpeq ip, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r0, r8, r9} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [r8, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ cmp sl, r2 │ │ │ │ - ble 931220 <__cxa_atexit@plt+0x924ca4> │ │ │ │ - ldr r1, [pc, #340] @ 931300 <__cxa_atexit@plt+0x924d84> │ │ │ │ + ble 9311f0 <__cxa_atexit@plt+0x924c74> │ │ │ │ + ldr r1, [pc, #340] @ 9312d0 <__cxa_atexit@plt+0x924d54> │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 9312cc <__cxa_atexit@plt+0x924d50> │ │ │ │ + bhi 93129c <__cxa_atexit@plt+0x924d20> │ │ │ │ mov r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 9311d0 <__cxa_atexit@plt+0x924c54> │ │ │ │ + ble 9311a0 <__cxa_atexit@plt+0x924c24> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 9312ac <__cxa_atexit@plt+0x924d30> │ │ │ │ - ldr r7, [pc, #272] @ 93130c <__cxa_atexit@plt+0x924d90> │ │ │ │ + bmi 93127c <__cxa_atexit@plt+0x924d00> │ │ │ │ + ldr r7, [pc, #272] @ 9312dc <__cxa_atexit@plt+0x924d60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #248] @ 931310 <__cxa_atexit@plt+0x924d94> │ │ │ │ + ldr r7, [pc, #248] @ 9312e0 <__cxa_atexit@plt+0x924d64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r8, [pc, #200] @ 9312f0 <__cxa_atexit@plt+0x924d74> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r8, [pc, #200] @ 9312c0 <__cxa_atexit@plt+0x924d44> │ │ │ │ mov r1, #0 │ │ │ │ ldr lr, [r9, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r8, [r1, #-12]! │ │ │ │ tst lr, #3 │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - beq 93129c <__cxa_atexit@plt+0x924d20> │ │ │ │ + beq 93126c <__cxa_atexit@plt+0x924cf0> │ │ │ │ ldr lr, [lr, #7] │ │ │ │ mov r1, #1 │ │ │ │ cmp fp, r2 │ │ │ │ strb r1, [lr, r3] │ │ │ │ - ldr r3, [pc, #136] @ 9312f4 <__cxa_atexit@plt+0x924d78> │ │ │ │ + ldr r3, [pc, #136] @ 9312c4 <__cxa_atexit@plt+0x924d48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str sl, [r0, #8] │ │ │ │ - bhi 9312e0 <__cxa_atexit@plt+0x924d64> │ │ │ │ - ldr r7, [pc, #112] @ 9312f8 <__cxa_atexit@plt+0x924d7c> │ │ │ │ + bhi 9312b0 <__cxa_atexit@plt+0x924d34> │ │ │ │ + ldr r7, [pc, #112] @ 9312c8 <__cxa_atexit@plt+0x924d4c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ - beq 9312bc <__cxa_atexit@plt+0x924d40> │ │ │ │ + beq 93128c <__cxa_atexit@plt+0x924d10> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 931304 <__cxa_atexit@plt+0x924d88> │ │ │ │ + ldr r7, [pc, #80] @ 9312d4 <__cxa_atexit@plt+0x924d58> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 931308 <__cxa_atexit@plt+0x924d8c> │ │ │ │ + ldr r7, [pc, #52] @ 9312d8 <__cxa_atexit@plt+0x924d5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9312fc <__cxa_atexit@plt+0x924d80> │ │ │ │ + ldr r7, [pc, #20] @ 9312cc <__cxa_atexit@plt+0x924d50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - orreq r6, r3, #148, 14 @ 0x2500000 │ │ │ │ - @ instruction: 0xfffd7e20 │ │ │ │ - cmpeq ip, #60, 20 @ 0x3c000 │ │ │ │ + orreq r6, r3, #196, 14 @ 0x3100000 │ │ │ │ + @ instruction: 0xfffd7e50 │ │ │ │ + cmpeq ip, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - orreq r6, r3, #200, 14 @ 0x3200000 │ │ │ │ - cmpeq ip, #60, 20 @ 0x3c000 │ │ │ │ - @ instruction: 0xfffe782c │ │ │ │ - orreq r6, r3, #108, 16 @ 0x6c0000 │ │ │ │ + orreq r6, r3, #248, 14 @ 0x3e00000 │ │ │ │ + cmpeq ip, #108, 20 @ 0x6c000 │ │ │ │ + @ instruction: 0xfffe785c │ │ │ │ + orreq r6, r3, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #156] @ 9313c4 <__cxa_atexit@plt+0x924e48> │ │ │ │ + ldr r3, [pc, #156] @ 931394 <__cxa_atexit@plt+0x924e18> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93139c <__cxa_atexit@plt+0x924e20> │ │ │ │ + beq 93136c <__cxa_atexit@plt+0x924df0> │ │ │ │ ldr r2, [r5, #16]! │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r3, #-4]! │ │ │ │ mov lr, #1 │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ strb lr, [r7, r1] │ │ │ │ - ldr r7, [pc, #96] @ 9313c8 <__cxa_atexit@plt+0x924e4c> │ │ │ │ + ldr r7, [pc, #96] @ 931398 <__cxa_atexit@plt+0x924e1c> │ │ │ │ cmp fp, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r7, r1, #1 │ │ │ │ str r7, [r0, #8] │ │ │ │ - bhi 9313b4 <__cxa_atexit@plt+0x924e38> │ │ │ │ - ldr r7, [pc, #68] @ 9313cc <__cxa_atexit@plt+0x924e50> │ │ │ │ + bhi 931384 <__cxa_atexit@plt+0x924e08> │ │ │ │ + ldr r7, [pc, #68] @ 93139c <__cxa_atexit@plt+0x924e20> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 9313a4 <__cxa_atexit@plt+0x924e28> │ │ │ │ + beq 931374 <__cxa_atexit@plt+0x924df8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9313d0 <__cxa_atexit@plt+0x924e54> │ │ │ │ + ldr r7, [pc, #20] @ 9313a0 <__cxa_atexit@plt+0x924e24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r6, r3, #148, 12 @ 0x9400000 │ │ │ │ - @ instruction: 0xfffd7d20 │ │ │ │ - cmpeq ip, #104, 18 @ 0x1a0000 │ │ │ │ + orreq r6, r3, #196, 12 @ 0xc400000 │ │ │ │ + @ instruction: 0xfffd7d50 │ │ │ │ + cmpeq ip, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #16]! │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r3, #-4]! │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ mov r2, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ strb r2, [r7, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ - ldr r0, [pc, #72] @ 931454 <__cxa_atexit@plt+0x924ed8> │ │ │ │ + ldr r0, [pc, #72] @ 931424 <__cxa_atexit@plt+0x924ea8> │ │ │ │ cmp fp, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r5, {r0, lr} │ │ │ │ - bhi 931444 <__cxa_atexit@plt+0x924ec8> │ │ │ │ - ldr r7, [pc, #56] @ 931458 <__cxa_atexit@plt+0x924edc> │ │ │ │ + bhi 931414 <__cxa_atexit@plt+0x924e98> │ │ │ │ + ldr r7, [pc, #56] @ 931428 <__cxa_atexit@plt+0x924eac> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 931434 <__cxa_atexit@plt+0x924eb8> │ │ │ │ + beq 931404 <__cxa_atexit@plt+0x924e88> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93145c <__cxa_atexit@plt+0x924ee0> │ │ │ │ + ldr r7, [pc, #16] @ 93142c <__cxa_atexit@plt+0x924eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #240, 10 @ 0x3c000000 │ │ │ │ - @ instruction: 0xfffd7c88 │ │ │ │ - cmpeq ip, #216, 16 @ 0xd80000 │ │ │ │ + orreq r6, r3, #32, 12 @ 0x2000000 │ │ │ │ + @ instruction: 0xfffd7cb8 │ │ │ │ + cmpeq ip, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #12]! │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r3, #-4]! │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ mov r2, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ strb r2, [r7, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ - ldr r0, [pc, #72] @ 9314e0 <__cxa_atexit@plt+0x924f64> │ │ │ │ + ldr r0, [pc, #72] @ 9314b0 <__cxa_atexit@plt+0x924f34> │ │ │ │ cmp fp, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r5, {r0, lr} │ │ │ │ - bhi 9314d0 <__cxa_atexit@plt+0x924f54> │ │ │ │ - ldr r7, [pc, #56] @ 9314e4 <__cxa_atexit@plt+0x924f68> │ │ │ │ + bhi 9314a0 <__cxa_atexit@plt+0x924f24> │ │ │ │ + ldr r7, [pc, #56] @ 9314b4 <__cxa_atexit@plt+0x924f38> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 9314c0 <__cxa_atexit@plt+0x924f44> │ │ │ │ + beq 931490 <__cxa_atexit@plt+0x924f14> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9314e8 <__cxa_atexit@plt+0x924f6c> │ │ │ │ + ldr r7, [pc, #16] @ 9314b8 <__cxa_atexit@plt+0x924f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r3, #100, 10 @ 0x19000000 │ │ │ │ - @ instruction: 0xfffd7bfc │ │ │ │ - cmpeq ip, #76, 16 @ 0x4c0000 │ │ │ │ - cmpeq ip, #36, 16 @ 0x240000 │ │ │ │ + orreq r6, r3, #148, 10 @ 0x25000000 │ │ │ │ + @ instruction: 0xfffd7c2c │ │ │ │ + cmpeq ip, #124, 16 @ 0x7c0000 │ │ │ │ + cmpeq ip, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93158c <__cxa_atexit@plt+0x925010> │ │ │ │ - ldr r0, [pc, #240] @ 93160c <__cxa_atexit@plt+0x925090> │ │ │ │ + ble 93155c <__cxa_atexit@plt+0x924fe0> │ │ │ │ + ldr r0, [pc, #240] @ 9315dc <__cxa_atexit@plt+0x925060> │ │ │ │ mov r3, r5 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 9315f0 <__cxa_atexit@plt+0x925074> │ │ │ │ + bhi 9315c0 <__cxa_atexit@plt+0x925044> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 93153c <__cxa_atexit@plt+0x924fc0> │ │ │ │ + ble 93150c <__cxa_atexit@plt+0x924f90> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 9315e0 <__cxa_atexit@plt+0x925064> │ │ │ │ - ldr r3, [pc, #176] @ 931618 <__cxa_atexit@plt+0x92509c> │ │ │ │ + bmi 9315b0 <__cxa_atexit@plt+0x925034> │ │ │ │ + ldr r3, [pc, #176] @ 9315e8 <__cxa_atexit@plt+0x92506c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #152] @ 93161c <__cxa_atexit@plt+0x9250a0> │ │ │ │ + ldr r7, [pc, #152] @ 9315ec <__cxa_atexit@plt+0x925070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #112] @ 931604 <__cxa_atexit@plt+0x925088> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #112] @ 9315d4 <__cxa_atexit@plt+0x925058> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 9315d4 <__cxa_atexit@plt+0x925058> │ │ │ │ + beq 9315a4 <__cxa_atexit@plt+0x925028> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ strb r0, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #60] @ 931608 <__cxa_atexit@plt+0x92508c> │ │ │ │ + ldr r7, [pc, #60] @ 9315d8 <__cxa_atexit@plt+0x92505c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 931610 <__cxa_atexit@plt+0x925094> │ │ │ │ + ldr r7, [pc, #40] @ 9315e0 <__cxa_atexit@plt+0x925064> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 931614 <__cxa_atexit@plt+0x925098> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 9315e4 <__cxa_atexit@plt+0x925068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq r4, r3, #224, 18 @ 0x380000 │ │ │ │ + orreq r4, r3, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r6, r3, #148, 8 @ 0x94000000 │ │ │ │ - cmpeq ip, #24, 14 @ 0x600000 │ │ │ │ - @ instruction: 0xfffe74c0 │ │ │ │ - orreq r6, r3, #0, 10 │ │ │ │ + orreq r6, r3, #196, 8 @ 0xc4000000 │ │ │ │ + cmpeq ip, #72, 14 @ 0x1200000 │ │ │ │ + @ instruction: 0xfffe74f0 │ │ │ │ + orreq r6, r3, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 931688 <__cxa_atexit@plt+0x92510c> │ │ │ │ + ldr r1, [pc, #76] @ 931658 <__cxa_atexit@plt+0x9250dc> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3] │ │ │ │ - beq 93167c <__cxa_atexit@plt+0x925100> │ │ │ │ + beq 93164c <__cxa_atexit@plt+0x9250d0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ strb r2, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r1, #8] │ │ │ │ - ldr r7, [pc, #24] @ 93168c <__cxa_atexit@plt+0x925110> │ │ │ │ + ldr r7, [pc, #24] @ 93165c <__cxa_atexit@plt+0x9250e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r4, r3, #56, 18 @ 0xe0000 │ │ │ │ + orreq r4, r3, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 9316c8 <__cxa_atexit@plt+0x92514c> │ │ │ │ + ldr r7, [pc, #8] @ 931698 <__cxa_atexit@plt+0x92511c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, #236, 16 @ 0xec0000 │ │ │ │ + orreq r4, r3, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 931704 <__cxa_atexit@plt+0x925188> │ │ │ │ + ldr r7, [pc, #8] @ 9316d4 <__cxa_atexit@plt+0x925158> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r3, #176, 16 @ 0xb00000 │ │ │ │ - cmpeq ip, #208, 26 @ 0x3400 │ │ │ │ + orreq r4, r3, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq ip, #0, 28 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9317a0 <__cxa_atexit@plt+0x925224> │ │ │ │ - ldr r7, [pc, #152] @ 9317c4 <__cxa_atexit@plt+0x925248> │ │ │ │ + bhi 931770 <__cxa_atexit@plt+0x9251f4> │ │ │ │ + ldr r7, [pc, #152] @ 931794 <__cxa_atexit@plt+0x925218> │ │ │ │ mov r2, r5 │ │ │ │ tst r9, #3 │ │ │ │ str r8, [r2, #-8]! │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r2, #4] │ │ │ │ str r7, [r2, #-4] │ │ │ │ - beq 931784 <__cxa_atexit@plt+0x925208> │ │ │ │ + beq 931754 <__cxa_atexit@plt+0x9251d8> │ │ │ │ ldr r7, [r9, #7] │ │ │ │ - ldr r3, [pc, #120] @ 9317c8 <__cxa_atexit@plt+0x92524c> │ │ │ │ + ldr r3, [pc, #120] @ 931798 <__cxa_atexit@plt+0x92521c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9317b0 <__cxa_atexit@plt+0x925234> │ │ │ │ - ldr r7, [pc, #96] @ 9317cc <__cxa_atexit@plt+0x925250> │ │ │ │ + bhi 931780 <__cxa_atexit@plt+0x925204> │ │ │ │ + ldr r7, [pc, #96] @ 93179c <__cxa_atexit@plt+0x925220> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 931794 <__cxa_atexit@plt+0x925218> │ │ │ │ + beq 931764 <__cxa_atexit@plt+0x9251e8> │ │ │ │ mov r7, sl │ │ │ │ - b 93110c <__cxa_atexit@plt+0x924b90> │ │ │ │ + b 9310dc <__cxa_atexit@plt+0x924b60> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 9317d4 <__cxa_atexit@plt+0x925258> │ │ │ │ + ldr r7, [pc, #44] @ 9317a4 <__cxa_atexit@plt+0x925228> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9317d0 <__cxa_atexit@plt+0x925254> │ │ │ │ + ldr r7, [pc, #24] @ 9317a0 <__cxa_atexit@plt+0x925224> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ - cmpeq ip, #36, 26 @ 0x900 │ │ │ │ - cmpeq ip, #64, 26 @ 0x1000 │ │ │ │ - cmpeq ip, #4, 26 @ 0x100 │ │ │ │ + cmpeq ip, #84, 26 @ 0x1500 │ │ │ │ + cmpeq ip, #112, 26 @ 0x1c00 │ │ │ │ + cmpeq ip, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 931854 <__cxa_atexit@plt+0x9252d8> │ │ │ │ + ldr r2, [pc, #92] @ 931824 <__cxa_atexit@plt+0x9252a8> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stm r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 931840 <__cxa_atexit@plt+0x9252c4> │ │ │ │ - ldr r7, [pc, #60] @ 931858 <__cxa_atexit@plt+0x9252dc> │ │ │ │ + bhi 931810 <__cxa_atexit@plt+0x925294> │ │ │ │ + ldr r7, [pc, #60] @ 931828 <__cxa_atexit@plt+0x9252ac> │ │ │ │ stmda r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 931834 <__cxa_atexit@plt+0x9252b8> │ │ │ │ + beq 931804 <__cxa_atexit@plt+0x925288> │ │ │ │ mov r7, sl │ │ │ │ - b 93110c <__cxa_atexit@plt+0x924b90> │ │ │ │ + b 9310dc <__cxa_atexit@plt+0x924b60> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93185c <__cxa_atexit@plt+0x9252e0> │ │ │ │ + ldr r7, [pc, #20] @ 93182c <__cxa_atexit@plt+0x9252b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - cmpeq ip, #148, 24 @ 0x9400 │ │ │ │ + cmpeq ip, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 931898 <__cxa_atexit@plt+0x92531c> │ │ │ │ + bcc 931868 <__cxa_atexit@plt+0x9252ec> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9318a4 <__cxa_atexit@plt+0x925328> │ │ │ │ + ldr r2, [pc, #24] @ 931874 <__cxa_atexit@plt+0x9252f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r3, #116, 14 @ 0x1d00000 │ │ │ │ - cmpeq ip, #116, 6 @ 0xd0000001 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r3, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq ip, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 912ec0 <__cxa_atexit@plt+0x906944> │ │ │ │ - cmpeq ip, #28, 24 @ 0x1c00 │ │ │ │ + cmpeq ip, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ - b 931718 <__cxa_atexit@plt+0x92519c> │ │ │ │ - cmpeq ip, #244, 22 @ 0x3d000 │ │ │ │ + b 9316e8 <__cxa_atexit@plt+0x92516c> │ │ │ │ + cmpeq ip, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 931938 <__cxa_atexit@plt+0x9253bc> │ │ │ │ - ldr r7, [pc, #52] @ 931948 <__cxa_atexit@plt+0x9253cc> │ │ │ │ + bhi 931908 <__cxa_atexit@plt+0x92538c> │ │ │ │ + ldr r7, [pc, #52] @ 931918 <__cxa_atexit@plt+0x92539c> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 93192c <__cxa_atexit@plt+0x9253b0> │ │ │ │ + beq 9318fc <__cxa_atexit@plt+0x925380> │ │ │ │ mov r7, sl │ │ │ │ - b 93110c <__cxa_atexit@plt+0x924b90> │ │ │ │ + b 9310dc <__cxa_atexit@plt+0x924b60> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 93194c <__cxa_atexit@plt+0x9253d0> │ │ │ │ + ldr r7, [pc, #12] @ 93191c <__cxa_atexit@plt+0x9253a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - cmpeq ip, #160, 22 @ 0x28000 │ │ │ │ + cmpeq ip, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9319c8 <__cxa_atexit@plt+0x92544c> │ │ │ │ - ldr sl, [pc, #104] @ 9319e0 <__cxa_atexit@plt+0x925464> │ │ │ │ - ldr r2, [pc, #104] @ 9319e4 <__cxa_atexit@plt+0x925468> │ │ │ │ - ldr r9, [pc, #104] @ 9319e8 <__cxa_atexit@plt+0x92546c> │ │ │ │ - ldr lr, [pc, #104] @ 9319ec <__cxa_atexit@plt+0x925470> │ │ │ │ + bcc 931998 <__cxa_atexit@plt+0x92541c> │ │ │ │ + ldr sl, [pc, #104] @ 9319b0 <__cxa_atexit@plt+0x925434> │ │ │ │ + ldr r2, [pc, #104] @ 9319b4 <__cxa_atexit@plt+0x925438> │ │ │ │ + ldr r9, [pc, #104] @ 9319b8 <__cxa_atexit@plt+0x92543c> │ │ │ │ + ldr lr, [pc, #104] @ 9319bc <__cxa_atexit@plt+0x925440> │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r3, r6, #25 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ @@ -2397456,593 +2397444,593 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9319f0 <__cxa_atexit@plt+0x925474> │ │ │ │ + ldr r7, [pc, #32] @ 9319c0 <__cxa_atexit@plt+0x925444> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - orreq r6, r3, #120 @ 0x78 │ │ │ │ - cmpeq ip, #28, 22 @ 0x7000 │ │ │ │ - cmpeq ip, #24, 6 @ 0x60000000 │ │ │ │ + orreq r6, r3, #168 @ 0xa8 │ │ │ │ + cmpeq ip, #76, 22 @ 0x13000 │ │ │ │ + cmpeq ip, #72, 6 @ 0x20000001 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 931a3c <__cxa_atexit@plt+0x9254c0> │ │ │ │ - ldr r7, [pc, #52] @ 931a4c <__cxa_atexit@plt+0x9254d0> │ │ │ │ + bhi 931a0c <__cxa_atexit@plt+0x925490> │ │ │ │ + ldr r7, [pc, #52] @ 931a1c <__cxa_atexit@plt+0x9254a0> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 931a30 <__cxa_atexit@plt+0x9254b4> │ │ │ │ + beq 931a00 <__cxa_atexit@plt+0x925484> │ │ │ │ mov r7, sl │ │ │ │ - b 931a60 <__cxa_atexit@plt+0x9254e4> │ │ │ │ + b 931a30 <__cxa_atexit@plt+0x9254b4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 931a50 <__cxa_atexit@plt+0x9254d4> │ │ │ │ + ldr r7, [pc, #12] @ 931a20 <__cxa_atexit@plt+0x9254a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq ip, #192, 20 @ 0xc0000 │ │ │ │ - cmpeq ip, #188, 4 @ 0xc000000b │ │ │ │ + cmpeq ip, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq ip, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 931a98 <__cxa_atexit@plt+0x92551c> │ │ │ │ - ldr r3, [pc, #76] @ 931acc <__cxa_atexit@plt+0x925550> │ │ │ │ + bne 931a68 <__cxa_atexit@plt+0x9254ec> │ │ │ │ + ldr r3, [pc, #76] @ 931a9c <__cxa_atexit@plt+0x925520> │ │ │ │ ldr r2, [r2, #2] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 931ab4 <__cxa_atexit@plt+0x925538> │ │ │ │ - b 931adc <__cxa_atexit@plt+0x925560> │ │ │ │ - ldr r5, [pc, #40] @ 931ac8 <__cxa_atexit@plt+0x92554c> │ │ │ │ + beq 931a84 <__cxa_atexit@plt+0x925508> │ │ │ │ + b 931aac <__cxa_atexit@plt+0x925530> │ │ │ │ + ldr r5, [pc, #40] @ 931a98 <__cxa_atexit@plt+0x92551c> │ │ │ │ tst r7, #3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - beq 931abc <__cxa_atexit@plt+0x925540> │ │ │ │ + beq 931a8c <__cxa_atexit@plt+0x925510> │ │ │ │ mov r5, r3 │ │ │ │ - b 931e4c <__cxa_atexit@plt+0x9258d0> │ │ │ │ + b 931e1c <__cxa_atexit@plt+0x9258a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #64, 4 │ │ │ │ + cmpeq ip, #112, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r0, r8, r9} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r2, [r8, #8] │ │ │ │ add sl, r3, #1 │ │ │ │ cmp sl, r2 │ │ │ │ - ble 931b74 <__cxa_atexit@plt+0x9255f8> │ │ │ │ - ldr r1, [pc, #340] @ 931c54 <__cxa_atexit@plt+0x9256d8> │ │ │ │ + ble 931b44 <__cxa_atexit@plt+0x9255c8> │ │ │ │ + ldr r1, [pc, #340] @ 931c24 <__cxa_atexit@plt+0x9256a8> │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 931c20 <__cxa_atexit@plt+0x9256a4> │ │ │ │ + bhi 931bf0 <__cxa_atexit@plt+0x925674> │ │ │ │ mov r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 931b24 <__cxa_atexit@plt+0x9255a8> │ │ │ │ + ble 931af4 <__cxa_atexit@plt+0x925578> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 931c00 <__cxa_atexit@plt+0x925684> │ │ │ │ - ldr r7, [pc, #272] @ 931c60 <__cxa_atexit@plt+0x9256e4> │ │ │ │ + bmi 931bd0 <__cxa_atexit@plt+0x925654> │ │ │ │ + ldr r7, [pc, #272] @ 931c30 <__cxa_atexit@plt+0x9256b4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #248] @ 931c64 <__cxa_atexit@plt+0x9256e8> │ │ │ │ + ldr r7, [pc, #248] @ 931c34 <__cxa_atexit@plt+0x9256b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r8, [pc, #200] @ 931c44 <__cxa_atexit@plt+0x9256c8> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r8, [pc, #200] @ 931c14 <__cxa_atexit@plt+0x925698> │ │ │ │ mov r1, #0 │ │ │ │ ldr lr, [r9, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ str r8, [r1, #-12]! │ │ │ │ tst lr, #3 │ │ │ │ str r7, [r5] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - beq 931bf0 <__cxa_atexit@plt+0x925674> │ │ │ │ + beq 931bc0 <__cxa_atexit@plt+0x925644> │ │ │ │ ldr lr, [lr, #7] │ │ │ │ mov r1, #1 │ │ │ │ cmp fp, r2 │ │ │ │ strb r1, [lr, r3] │ │ │ │ - ldr r3, [pc, #136] @ 931c48 <__cxa_atexit@plt+0x9256cc> │ │ │ │ + ldr r3, [pc, #136] @ 931c18 <__cxa_atexit@plt+0x92569c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ str sl, [r0, #8] │ │ │ │ - bhi 931c34 <__cxa_atexit@plt+0x9256b8> │ │ │ │ - ldr r7, [pc, #112] @ 931c4c <__cxa_atexit@plt+0x9256d0> │ │ │ │ + bhi 931c04 <__cxa_atexit@plt+0x925688> │ │ │ │ + ldr r7, [pc, #112] @ 931c1c <__cxa_atexit@plt+0x9256a0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ - beq 931c10 <__cxa_atexit@plt+0x925694> │ │ │ │ + beq 931be0 <__cxa_atexit@plt+0x925664> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 931c58 <__cxa_atexit@plt+0x9256dc> │ │ │ │ + ldr r7, [pc, #80] @ 931c28 <__cxa_atexit@plt+0x9256ac> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 931c5c <__cxa_atexit@plt+0x9256e0> │ │ │ │ + ldr r7, [pc, #52] @ 931c2c <__cxa_atexit@plt+0x9256b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 931c50 <__cxa_atexit@plt+0x9256d4> │ │ │ │ + ldr r7, [pc, #20] @ 931c20 <__cxa_atexit@plt+0x9256a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - orreq r5, r3, #64, 28 @ 0x400 │ │ │ │ - @ instruction: 0xfffd74cc │ │ │ │ - cmpeq ip, #232 @ 0xe8 │ │ │ │ + orreq r5, r3, #112, 28 @ 0x700 │ │ │ │ + @ instruction: 0xfffd74fc │ │ │ │ + cmpeq ip, #24, 2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - orreq r5, r3, #116, 28 @ 0x740 │ │ │ │ - cmpeq ip, #232 @ 0xe8 │ │ │ │ - @ instruction: 0xfffe6ed8 │ │ │ │ - orreq r5, r3, #24, 30 @ 0x60 │ │ │ │ + orreq r5, r3, #164, 28 @ 0xa40 │ │ │ │ + cmpeq ip, #24, 2 │ │ │ │ + @ instruction: 0xfffe6f08 │ │ │ │ + orreq r5, r3, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r6, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #156] @ 931d18 <__cxa_atexit@plt+0x92579c> │ │ │ │ + ldr r3, [pc, #156] @ 931ce8 <__cxa_atexit@plt+0x92576c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 931cf0 <__cxa_atexit@plt+0x925774> │ │ │ │ + beq 931cc0 <__cxa_atexit@plt+0x925744> │ │ │ │ ldr r2, [r5, #16]! │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r3, #-4]! │ │ │ │ mov lr, #1 │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ strb lr, [r7, r1] │ │ │ │ - ldr r7, [pc, #96] @ 931d1c <__cxa_atexit@plt+0x9257a0> │ │ │ │ + ldr r7, [pc, #96] @ 931cec <__cxa_atexit@plt+0x925770> │ │ │ │ cmp fp, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ add r7, r1, #1 │ │ │ │ str r7, [r0, #8] │ │ │ │ - bhi 931d08 <__cxa_atexit@plt+0x92578c> │ │ │ │ - ldr r7, [pc, #68] @ 931d20 <__cxa_atexit@plt+0x9257a4> │ │ │ │ + bhi 931cd8 <__cxa_atexit@plt+0x92575c> │ │ │ │ + ldr r7, [pc, #68] @ 931cf0 <__cxa_atexit@plt+0x925774> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 931cf8 <__cxa_atexit@plt+0x92577c> │ │ │ │ + beq 931cc8 <__cxa_atexit@plt+0x92574c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 931d24 <__cxa_atexit@plt+0x9257a8> │ │ │ │ + ldr r7, [pc, #20] @ 931cf4 <__cxa_atexit@plt+0x925778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r5, r3, #64, 26 @ 0x1000 │ │ │ │ - @ instruction: 0xfffd73cc │ │ │ │ - cmpeq ip, #20 │ │ │ │ + orreq r5, r3, #112, 26 @ 0x1c00 │ │ │ │ + @ instruction: 0xfffd73fc │ │ │ │ + cmpeq ip, #68 @ 0x44 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #16]! │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r3, #-4]! │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ mov r2, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ strb r2, [r7, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ - ldr r0, [pc, #72] @ 931da8 <__cxa_atexit@plt+0x92582c> │ │ │ │ + ldr r0, [pc, #72] @ 931d78 <__cxa_atexit@plt+0x9257fc> │ │ │ │ cmp fp, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r5, {r0, lr} │ │ │ │ - bhi 931d98 <__cxa_atexit@plt+0x92581c> │ │ │ │ - ldr r7, [pc, #56] @ 931dac <__cxa_atexit@plt+0x925830> │ │ │ │ + bhi 931d68 <__cxa_atexit@plt+0x9257ec> │ │ │ │ + ldr r7, [pc, #56] @ 931d7c <__cxa_atexit@plt+0x925800> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 931d88 <__cxa_atexit@plt+0x92580c> │ │ │ │ + beq 931d58 <__cxa_atexit@plt+0x9257dc> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 931db0 <__cxa_atexit@plt+0x925834> │ │ │ │ + ldr r7, [pc, #16] @ 931d80 <__cxa_atexit@plt+0x925804> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #156, 24 @ 0x9c00 │ │ │ │ - @ instruction: 0xfffd7334 │ │ │ │ - cmpeq ip, #132, 30 @ 0x210 │ │ │ │ + orreq r5, r3, #204, 24 @ 0xcc00 │ │ │ │ + @ instruction: 0xfffd7364 │ │ │ │ + cmpeq ip, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #12]! │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r3, #-4]! │ │ │ │ ldr r0, [r5, #-8] │ │ │ │ mov r2, #1 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ strb r2, [r7, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r0, #8] │ │ │ │ - ldr r0, [pc, #72] @ 931e34 <__cxa_atexit@plt+0x9258b8> │ │ │ │ + ldr r0, [pc, #72] @ 931e04 <__cxa_atexit@plt+0x925888> │ │ │ │ cmp fp, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r5, {r0, lr} │ │ │ │ - bhi 931e24 <__cxa_atexit@plt+0x9258a8> │ │ │ │ - ldr r7, [pc, #56] @ 931e38 <__cxa_atexit@plt+0x9258bc> │ │ │ │ + bhi 931df4 <__cxa_atexit@plt+0x925878> │ │ │ │ + ldr r7, [pc, #56] @ 931e08 <__cxa_atexit@plt+0x92588c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 931e14 <__cxa_atexit@plt+0x925898> │ │ │ │ + beq 931de4 <__cxa_atexit@plt+0x925868> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 931e3c <__cxa_atexit@plt+0x9258c0> │ │ │ │ + ldr r7, [pc, #16] @ 931e0c <__cxa_atexit@plt+0x925890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r3, #16, 24 @ 0x1000 │ │ │ │ - @ instruction: 0xfffd72a8 │ │ │ │ - cmpeq ip, #248, 28 @ 0xf80 │ │ │ │ - cmpeq ip, #208, 28 @ 0xd00 │ │ │ │ + orreq r5, r3, #64, 24 @ 0x4000 │ │ │ │ + @ instruction: 0xfffd72d8 │ │ │ │ + cmpeq ip, #40, 30 @ 0xa0 │ │ │ │ + cmpeq ip, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 931ee0 <__cxa_atexit@plt+0x925964> │ │ │ │ - ldr r0, [pc, #240] @ 931f60 <__cxa_atexit@plt+0x9259e4> │ │ │ │ + ble 931eb0 <__cxa_atexit@plt+0x925934> │ │ │ │ + ldr r0, [pc, #240] @ 931f30 <__cxa_atexit@plt+0x9259b4> │ │ │ │ mov r3, r5 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 931f44 <__cxa_atexit@plt+0x9259c8> │ │ │ │ + bhi 931f14 <__cxa_atexit@plt+0x925998> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 931e90 <__cxa_atexit@plt+0x925914> │ │ │ │ + ble 931e60 <__cxa_atexit@plt+0x9258e4> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 931f34 <__cxa_atexit@plt+0x9259b8> │ │ │ │ - ldr r3, [pc, #176] @ 931f6c <__cxa_atexit@plt+0x9259f0> │ │ │ │ + bmi 931f04 <__cxa_atexit@plt+0x925988> │ │ │ │ + ldr r3, [pc, #176] @ 931f3c <__cxa_atexit@plt+0x9259c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #152] @ 931f70 <__cxa_atexit@plt+0x9259f4> │ │ │ │ + ldr r7, [pc, #152] @ 931f40 <__cxa_atexit@plt+0x9259c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #112] @ 931f58 <__cxa_atexit@plt+0x9259dc> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #112] @ 931f28 <__cxa_atexit@plt+0x9259ac> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 931f28 <__cxa_atexit@plt+0x9259ac> │ │ │ │ + beq 931ef8 <__cxa_atexit@plt+0x92597c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ strb r0, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #60] @ 931f5c <__cxa_atexit@plt+0x9259e0> │ │ │ │ + ldr r7, [pc, #60] @ 931f2c <__cxa_atexit@plt+0x9259b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 931f64 <__cxa_atexit@plt+0x9259e8> │ │ │ │ + ldr r7, [pc, #40] @ 931f34 <__cxa_atexit@plt+0x9259b8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 931f68 <__cxa_atexit@plt+0x9259ec> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 931f38 <__cxa_atexit@plt+0x9259bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq r4, r3, #140 @ 0x8c │ │ │ │ + orreq r4, r3, #188 @ 0xbc │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq r5, r3, #64, 22 @ 0x10000 │ │ │ │ - cmpeq ip, #196, 26 @ 0x3100 │ │ │ │ - @ instruction: 0xfffe6b6c │ │ │ │ - orreq r5, r3, #172, 22 @ 0x2b000 │ │ │ │ + orreq r5, r3, #112, 22 @ 0x1c000 │ │ │ │ + cmpeq ip, #244, 26 @ 0x3d00 │ │ │ │ + @ instruction: 0xfffe6b9c │ │ │ │ + orreq r5, r3, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [pc, #76] @ 931fdc <__cxa_atexit@plt+0x925a60> │ │ │ │ + ldr r1, [pc, #76] @ 931fac <__cxa_atexit@plt+0x925a30> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3] │ │ │ │ - beq 931fd0 <__cxa_atexit@plt+0x925a54> │ │ │ │ + beq 931fa0 <__cxa_atexit@plt+0x925a24> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ strb r2, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r1, #8] │ │ │ │ - ldr r7, [pc, #24] @ 931fe0 <__cxa_atexit@plt+0x925a64> │ │ │ │ + ldr r7, [pc, #24] @ 931fb0 <__cxa_atexit@plt+0x925a34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r3, r3, #228, 30 @ 0x390 │ │ │ │ + orreq r4, r3, #20 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 93201c <__cxa_atexit@plt+0x925aa0> │ │ │ │ + ldr r7, [pc, #8] @ 931fec <__cxa_atexit@plt+0x925a70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r3, #152, 30 @ 0x260 │ │ │ │ + orreq r3, r3, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 932058 <__cxa_atexit@plt+0x925adc> │ │ │ │ + ldr r7, [pc, #8] @ 932028 <__cxa_atexit@plt+0x925aac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r3, #92, 30 @ 0x170 │ │ │ │ - cmpeq ip, #160, 8 @ 0xa0000000 │ │ │ │ + orreq r3, r3, #140, 30 @ 0x230 │ │ │ │ + cmpeq ip, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9320f4 <__cxa_atexit@plt+0x925b78> │ │ │ │ - ldr r7, [pc, #152] @ 932118 <__cxa_atexit@plt+0x925b9c> │ │ │ │ + bhi 9320c4 <__cxa_atexit@plt+0x925b48> │ │ │ │ + ldr r7, [pc, #152] @ 9320e8 <__cxa_atexit@plt+0x925b6c> │ │ │ │ mov r2, r5 │ │ │ │ tst r9, #3 │ │ │ │ str r8, [r2, #-8]! │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r2, #4] │ │ │ │ str r7, [r2, #-4] │ │ │ │ - beq 9320d8 <__cxa_atexit@plt+0x925b5c> │ │ │ │ + beq 9320a8 <__cxa_atexit@plt+0x925b2c> │ │ │ │ ldr r7, [r9, #7] │ │ │ │ - ldr r3, [pc, #120] @ 93211c <__cxa_atexit@plt+0x925ba0> │ │ │ │ + ldr r3, [pc, #120] @ 9320ec <__cxa_atexit@plt+0x925b70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stmdb r5, {r3, r7} │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 932104 <__cxa_atexit@plt+0x925b88> │ │ │ │ - ldr r7, [pc, #96] @ 932120 <__cxa_atexit@plt+0x925ba4> │ │ │ │ + bhi 9320d4 <__cxa_atexit@plt+0x925b58> │ │ │ │ + ldr r7, [pc, #96] @ 9320f0 <__cxa_atexit@plt+0x925b74> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 9320e8 <__cxa_atexit@plt+0x925b6c> │ │ │ │ + beq 9320b8 <__cxa_atexit@plt+0x925b3c> │ │ │ │ mov r7, sl │ │ │ │ - b 931a60 <__cxa_atexit@plt+0x9254e4> │ │ │ │ + b 931a30 <__cxa_atexit@plt+0x9254b4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 932128 <__cxa_atexit@plt+0x925bac> │ │ │ │ + ldr r7, [pc, #44] @ 9320f8 <__cxa_atexit@plt+0x925b7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 932124 <__cxa_atexit@plt+0x925ba8> │ │ │ │ + ldr r7, [pc, #24] @ 9320f4 <__cxa_atexit@plt+0x925b78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ - cmpeq ip, #244, 6 @ 0xd0000003 │ │ │ │ - cmpeq ip, #16, 8 @ 0x10000000 │ │ │ │ - cmpeq ip, #212, 6 @ 0x50000003 │ │ │ │ + cmpeq ip, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq ip, #64, 8 @ 0x40000000 │ │ │ │ + cmpeq ip, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #92] @ 9321a8 <__cxa_atexit@plt+0x925c2c> │ │ │ │ + ldr r2, [pc, #92] @ 932178 <__cxa_atexit@plt+0x925bfc> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #8] │ │ │ │ stm r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 932194 <__cxa_atexit@plt+0x925c18> │ │ │ │ - ldr r7, [pc, #60] @ 9321ac <__cxa_atexit@plt+0x925c30> │ │ │ │ + bhi 932164 <__cxa_atexit@plt+0x925be8> │ │ │ │ + ldr r7, [pc, #60] @ 93217c <__cxa_atexit@plt+0x925c00> │ │ │ │ stmda r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ tst sl, #3 │ │ │ │ - beq 932188 <__cxa_atexit@plt+0x925c0c> │ │ │ │ + beq 932158 <__cxa_atexit@plt+0x925bdc> │ │ │ │ mov r7, sl │ │ │ │ - b 931a60 <__cxa_atexit@plt+0x9254e4> │ │ │ │ + b 931a30 <__cxa_atexit@plt+0x9254b4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9321b0 <__cxa_atexit@plt+0x925c34> │ │ │ │ + ldr r7, [pc, #20] @ 932180 <__cxa_atexit@plt+0x925c04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - cmpeq ip, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq ip, #148, 6 @ 0x50000002 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9321ec <__cxa_atexit@plt+0x925c70> │ │ │ │ + bcc 9321bc <__cxa_atexit@plt+0x925c40> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9321f8 <__cxa_atexit@plt+0x925c7c> │ │ │ │ + ldr r2, [pc, #24] @ 9321c8 <__cxa_atexit@plt+0x925c4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r3, r3, #32, 28 @ 0x200 │ │ │ │ - cmpeq ip, #40, 20 @ 0x28000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r3, r3, #80, 28 @ 0x500 │ │ │ │ + cmpeq ip, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ b 913128 <__cxa_atexit@plt+0x906bac> │ │ │ │ - cmpeq ip, #236, 4 @ 0xc000000e │ │ │ │ + cmpeq ip, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ - b 93206c <__cxa_atexit@plt+0x925af0> │ │ │ │ - cmpeq ip, #196, 4 @ 0x4000000c │ │ │ │ + b 93203c <__cxa_atexit@plt+0x925ac0> │ │ │ │ + cmpeq ip, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93228c <__cxa_atexit@plt+0x925d10> │ │ │ │ - ldr r7, [pc, #52] @ 93229c <__cxa_atexit@plt+0x925d20> │ │ │ │ + bhi 93225c <__cxa_atexit@plt+0x925ce0> │ │ │ │ + ldr r7, [pc, #52] @ 93226c <__cxa_atexit@plt+0x925cf0> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 932280 <__cxa_atexit@plt+0x925d04> │ │ │ │ + beq 932250 <__cxa_atexit@plt+0x925cd4> │ │ │ │ mov r7, sl │ │ │ │ - b 931a60 <__cxa_atexit@plt+0x9254e4> │ │ │ │ + b 931a30 <__cxa_atexit@plt+0x9254b4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9322a0 <__cxa_atexit@plt+0x925d24> │ │ │ │ + ldr r7, [pc, #12] @ 932270 <__cxa_atexit@plt+0x925cf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ - cmpeq ip, #112, 4 │ │ │ │ + cmpeq ip, #160, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 93231c <__cxa_atexit@plt+0x925da0> │ │ │ │ - ldr sl, [pc, #104] @ 932334 <__cxa_atexit@plt+0x925db8> │ │ │ │ - ldr r2, [pc, #104] @ 932338 <__cxa_atexit@plt+0x925dbc> │ │ │ │ - ldr r9, [pc, #104] @ 93233c <__cxa_atexit@plt+0x925dc0> │ │ │ │ - ldr lr, [pc, #104] @ 932340 <__cxa_atexit@plt+0x925dc4> │ │ │ │ + bcc 9322ec <__cxa_atexit@plt+0x925d70> │ │ │ │ + ldr sl, [pc, #104] @ 932304 <__cxa_atexit@plt+0x925d88> │ │ │ │ + ldr r2, [pc, #104] @ 932308 <__cxa_atexit@plt+0x925d8c> │ │ │ │ + ldr r9, [pc, #104] @ 93230c <__cxa_atexit@plt+0x925d90> │ │ │ │ + ldr lr, [pc, #104] @ 932310 <__cxa_atexit@plt+0x925d94> │ │ │ │ sub r1, r6, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r3, r6, #25 │ │ │ │ str r1, [r7, #40] @ 0x28 │ │ │ │ @@ -2398053,158 +2398041,158 @@ │ │ │ │ str r8, [r7, #16] │ │ │ │ str r9, [r7, #20] │ │ │ │ str r8, [r7, #24] │ │ │ │ str lr, [r7, #28] │ │ │ │ str r1, [r7, #32] │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 932344 <__cxa_atexit@plt+0x925dc8> │ │ │ │ + ldr r7, [pc, #32] @ 932314 <__cxa_atexit@plt+0x925d98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ - orreq r5, r3, #36, 14 @ 0x900000 │ │ │ │ - cmpeq ip, #236, 2 @ 0x3b │ │ │ │ - cmpeq ip, #196, 18 @ 0x310000 │ │ │ │ + orreq r5, r3, #84, 14 @ 0x1500000 │ │ │ │ + cmpeq ip, #28, 4 @ 0xc0000001 │ │ │ │ + cmpeq ip, #244, 18 @ 0x3d0000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9324d8 <__cxa_atexit@plt+0x925f5c> │ │ │ │ + bhi 9324a8 <__cxa_atexit@plt+0x925f2c> │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r9, #8] │ │ │ │ add r3, r1, #1 │ │ │ │ and r0, r0, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 9323c0 <__cxa_atexit@plt+0x925e44> │ │ │ │ + bne 932390 <__cxa_atexit@plt+0x925e14> │ │ │ │ cmp r3, r7 │ │ │ │ - ble 932440 <__cxa_atexit@plt+0x925ec4> │ │ │ │ - ldr r0, [pc, #392] @ 932518 <__cxa_atexit@plt+0x925f9c> │ │ │ │ + ble 932410 <__cxa_atexit@plt+0x925e94> │ │ │ │ + ldr r0, [pc, #392] @ 9324e8 <__cxa_atexit@plt+0x925f6c> │ │ │ │ stmda r5, {r1, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r5, #40 @ 0x28 │ │ │ │ cmp fp, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ - bhi 9324e8 <__cxa_atexit@plt+0x925f6c> │ │ │ │ + bhi 9324b8 <__cxa_atexit@plt+0x925f3c> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 9323ac <__cxa_atexit@plt+0x925e30> │ │ │ │ - b 9323fc <__cxa_atexit@plt+0x925e80> │ │ │ │ + ble 93237c <__cxa_atexit@plt+0x925e00> │ │ │ │ + b 9323cc <__cxa_atexit@plt+0x925e50> │ │ │ │ cmp r3, r7 │ │ │ │ - ble 932480 <__cxa_atexit@plt+0x925f04> │ │ │ │ - ldr r0, [pc, #316] @ 93250c <__cxa_atexit@plt+0x925f90> │ │ │ │ + ble 932450 <__cxa_atexit@plt+0x925ed4> │ │ │ │ + ldr r0, [pc, #316] @ 9324dc <__cxa_atexit@plt+0x925f60> │ │ │ │ stmda r5, {r1, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ sub r1, r5, #40 @ 0x28 │ │ │ │ cmp fp, r1 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ - bhi 9324e8 <__cxa_atexit@plt+0x925f6c> │ │ │ │ + bhi 9324b8 <__cxa_atexit@plt+0x925f3c> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 9323ec <__cxa_atexit@plt+0x925e70> │ │ │ │ + ble 9323bc <__cxa_atexit@plt+0x925e40> │ │ │ │ ldr r3, [sl, #4] │ │ │ │ mov r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - bmi 9324c8 <__cxa_atexit@plt+0x925f4c> │ │ │ │ - ldr r2, [pc, #260] @ 93251c <__cxa_atexit@plt+0x925fa0> │ │ │ │ + bmi 932498 <__cxa_atexit@plt+0x925f1c> │ │ │ │ + ldr r2, [pc, #260] @ 9324ec <__cxa_atexit@plt+0x925f70> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ str r9, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #232] @ 932520 <__cxa_atexit@plt+0x925fa4> │ │ │ │ + ldr r7, [pc, #232] @ 9324f0 <__cxa_atexit@plt+0x925f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r0, [pc, #204] @ 932514 <__cxa_atexit@plt+0x925f98> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r0, [pc, #204] @ 9324e4 <__cxa_atexit@plt+0x925f68> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 9324bc <__cxa_atexit@plt+0x925f40> │ │ │ │ + beq 93248c <__cxa_atexit@plt+0x925f10> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r2, [r7, #7] │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [r2, r1] │ │ │ │ str r3, [r8, #8] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #128] @ 932508 <__cxa_atexit@plt+0x925f8c> │ │ │ │ + ldr lr, [pc, #128] @ 9324d8 <__cxa_atexit@plt+0x925f5c> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r9, cr7, cr10, {5} │ │ │ │ str lr, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 9324bc <__cxa_atexit@plt+0x925f40> │ │ │ │ + beq 93248c <__cxa_atexit@plt+0x925f10> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r2, [r7, #7] │ │ │ │ strb r9, [r2, r1] │ │ │ │ str r3, [r8, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 932510 <__cxa_atexit@plt+0x925f94> │ │ │ │ + ldr r7, [pc, #64] @ 9324e0 <__cxa_atexit@plt+0x925f64> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #72] @ 932528 <__cxa_atexit@plt+0x925fac> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #72] @ 9324f8 <__cxa_atexit@plt+0x925f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 932524 <__cxa_atexit@plt+0x925fa8> │ │ │ │ + ldr r7, [pc, #52] @ 9324f4 <__cxa_atexit@plt+0x925f78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ - orreq r5, r3, #172, 10 @ 0x2b000000 │ │ │ │ + orreq r5, r3, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - @ instruction: 0xfffe6610 │ │ │ │ - orreq r5, r3, #76, 12 @ 0x4c00000 │ │ │ │ - cmpeq ip, #28, 16 @ 0x1c0000 │ │ │ │ - cmpeq ip, #72 @ 0x48 │ │ │ │ + @ instruction: 0xfffe6640 │ │ │ │ + orreq r5, r3, #124, 12 @ 0x7c00000 │ │ │ │ + cmpeq ip, #76, 16 @ 0x4c0000 │ │ │ │ + cmpeq ip, #120 @ 0x78 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 932590 <__cxa_atexit@plt+0x926014> │ │ │ │ + ldr r2, [pc, #76] @ 932560 <__cxa_atexit@plt+0x925fe4> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 932588 <__cxa_atexit@plt+0x92600c> │ │ │ │ + beq 932558 <__cxa_atexit@plt+0x925fdc> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r0, #1 │ │ │ │ add r3, r3, #16 │ │ │ │ strb r0, [r1, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -2398237,22 +2398225,22 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 93264c <__cxa_atexit@plt+0x9260d0> │ │ │ │ + ldr r1, [pc, #72] @ 93261c <__cxa_atexit@plt+0x9260a0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ - beq 932644 <__cxa_atexit@plt+0x9260c8> │ │ │ │ + beq 932614 <__cxa_atexit@plt+0x926098> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ add r3, r3, #16 │ │ │ │ strb r2, [r0, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r1, #8] │ │ │ │ @@ -2398280,245 +2398268,245 @@ │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r1, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ - cmpeq ip, #120, 28 @ 0x780 │ │ │ │ + cmpeq ip, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 932748 <__cxa_atexit@plt+0x9261cc> │ │ │ │ - ldr r2, [pc, #140] @ 932758 <__cxa_atexit@plt+0x9261dc> │ │ │ │ + bhi 932718 <__cxa_atexit@plt+0x92619c> │ │ │ │ + ldr r2, [pc, #140] @ 932728 <__cxa_atexit@plt+0x9261ac> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 932728 <__cxa_atexit@plt+0x9261ac> │ │ │ │ - ldr r0, [pc, #116] @ 93275c <__cxa_atexit@plt+0x9261e0> │ │ │ │ + beq 9326f8 <__cxa_atexit@plt+0x92617c> │ │ │ │ + ldr r0, [pc, #116] @ 93272c <__cxa_atexit@plt+0x9261b0> │ │ │ │ ldr sl, [r8, #15] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r9, #3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - beq 932738 <__cxa_atexit@plt+0x9261bc> │ │ │ │ - ldr r7, [pc, #80] @ 932760 <__cxa_atexit@plt+0x9261e4> │ │ │ │ + beq 932708 <__cxa_atexit@plt+0x92618c> │ │ │ │ + ldr r7, [pc, #80] @ 932730 <__cxa_atexit@plt+0x9261b4> │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 932358 <__cxa_atexit@plt+0x925ddc> │ │ │ │ + b 932328 <__cxa_atexit@plt+0x925dac> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 932764 <__cxa_atexit@plt+0x9261e8> │ │ │ │ + ldr r7, [pc, #20] @ 932734 <__cxa_atexit@plt+0x9261b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmpeq ip, #224, 26 @ 0x3800 │ │ │ │ - cmpeq ip, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq ip, #16, 28 @ 0x100 │ │ │ │ + cmpeq ip, #236, 26 @ 0x3b00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #60] @ 9327c4 <__cxa_atexit@plt+0x926248> │ │ │ │ + ldr r2, [pc, #60] @ 932794 <__cxa_atexit@plt+0x926218> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 9327b8 <__cxa_atexit@plt+0x92623c> │ │ │ │ - ldr r3, [pc, #28] @ 9327c8 <__cxa_atexit@plt+0x92624c> │ │ │ │ + beq 932788 <__cxa_atexit@plt+0x92620c> │ │ │ │ + ldr r3, [pc, #28] @ 932798 <__cxa_atexit@plt+0x92621c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 932358 <__cxa_atexit@plt+0x925ddc> │ │ │ │ + b 932328 <__cxa_atexit@plt+0x925dac> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #88, 26 @ 0x1600 │ │ │ │ + cmpeq ip, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 9327f8 <__cxa_atexit@plt+0x92627c> │ │ │ │ + ldr r3, [pc, #20] @ 9327c8 <__cxa_atexit@plt+0x92624c> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 932358 <__cxa_atexit@plt+0x925ddc> │ │ │ │ + b 932328 <__cxa_atexit@plt+0x925dac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 932818 <__cxa_atexit@plt+0x92629c> │ │ │ │ + ldr r7, [pc, #12] @ 9327e8 <__cxa_atexit@plt+0x92626c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r3, #160, 14 @ 0x2800000 │ │ │ │ - cmpeq ip, #240, 8 @ 0xf0000000 │ │ │ │ + orreq r3, r3, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq ip, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9329c0 <__cxa_atexit@plt+0x926444> │ │ │ │ + bhi 932990 <__cxa_atexit@plt+0x926414> │ │ │ │ ldr r7, [r8, #8] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r3, r7, #1 │ │ │ │ and r0, r0, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 932898 <__cxa_atexit@plt+0x92631c> │ │ │ │ + bne 932868 <__cxa_atexit@plt+0x9262ec> │ │ │ │ cmp r3, r1 │ │ │ │ - ble 93291c <__cxa_atexit@plt+0x9263a0> │ │ │ │ - ldr r0, [pc, #412] @ 932a00 <__cxa_atexit@plt+0x926484> │ │ │ │ + ble 9328ec <__cxa_atexit@plt+0x926370> │ │ │ │ + ldr r0, [pc, #412] @ 9329d0 <__cxa_atexit@plt+0x926454> │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ - bhi 9329d0 <__cxa_atexit@plt+0x926454> │ │ │ │ + bhi 9329a0 <__cxa_atexit@plt+0x926424> │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 932884 <__cxa_atexit@plt+0x926308> │ │ │ │ - b 9328d8 <__cxa_atexit@plt+0x92635c> │ │ │ │ + ble 932854 <__cxa_atexit@plt+0x9262d8> │ │ │ │ + b 9328a8 <__cxa_atexit@plt+0x92632c> │ │ │ │ cmp r3, r1 │ │ │ │ - ble 932960 <__cxa_atexit@plt+0x9263e4> │ │ │ │ - ldr r0, [pc, #332] @ 9329f4 <__cxa_atexit@plt+0x926478> │ │ │ │ + ble 932930 <__cxa_atexit@plt+0x9263b4> │ │ │ │ + ldr r0, [pc, #332] @ 9329c4 <__cxa_atexit@plt+0x926448> │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ add r0, pc, r0 │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ - bhi 9329d0 <__cxa_atexit@plt+0x926454> │ │ │ │ + bhi 9329a0 <__cxa_atexit@plt+0x926424> │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 9328c8 <__cxa_atexit@plt+0x92634c> │ │ │ │ + ble 932898 <__cxa_atexit@plt+0x92631c> │ │ │ │ ldr r3, [sl, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 9329b0 <__cxa_atexit@plt+0x926434> │ │ │ │ - ldr r7, [pc, #272] @ 932a04 <__cxa_atexit@plt+0x926488> │ │ │ │ + bmi 932980 <__cxa_atexit@plt+0x926404> │ │ │ │ + ldr r7, [pc, #272] @ 9329d4 <__cxa_atexit@plt+0x926458> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r9, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #244] @ 932a08 <__cxa_atexit@plt+0x92648c> │ │ │ │ + ldr r7, [pc, #244] @ 9329d8 <__cxa_atexit@plt+0x92645c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r0, [pc, #216] @ 9329fc <__cxa_atexit@plt+0x926480> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r0, [pc, #216] @ 9329cc <__cxa_atexit@plt+0x926450> │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [sl, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #-12]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ - beq 9329a0 <__cxa_atexit@plt+0x926424> │ │ │ │ + beq 932970 <__cxa_atexit@plt+0x9263f4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r2, [r2, #7] │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r2, r7] │ │ │ │ str r3, [r8, #8] │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #136] @ 9329f0 <__cxa_atexit@plt+0x926474> │ │ │ │ + ldr lr, [pc, #136] @ 9329c0 <__cxa_atexit@plt+0x926444> │ │ │ │ ldr r2, [sl, #4] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r1, #-12]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #-8] │ │ │ │ stmda r5, {r7, r8} │ │ │ │ - beq 9329a0 <__cxa_atexit@plt+0x926424> │ │ │ │ + beq 932970 <__cxa_atexit@plt+0x9263f4> │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ ldr r2, [r2, #7] │ │ │ │ strb r0, [r2, r7] │ │ │ │ str r3, [r8, #8] │ │ │ │ bx r1 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 9329f8 <__cxa_atexit@plt+0x92647c> │ │ │ │ + ldr r7, [pc, #64] @ 9329c8 <__cxa_atexit@plt+0x92644c> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #72] @ 932a10 <__cxa_atexit@plt+0x926494> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #72] @ 9329e0 <__cxa_atexit@plt+0x926464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 932a0c <__cxa_atexit@plt+0x926490> │ │ │ │ + ldr r7, [pc, #52] @ 9329dc <__cxa_atexit@plt+0x926460> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - orreq r5, r3, #196 @ 0xc4 │ │ │ │ + orreq r5, r3, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - @ instruction: 0xfffe6134 │ │ │ │ - orreq r5, r3, #112, 2 │ │ │ │ - cmpeq ip, #52, 6 @ 0xd0000000 │ │ │ │ - cmpeq ip, #112, 22 @ 0x1c000 │ │ │ │ + @ instruction: 0xfffe6164 │ │ │ │ + orreq r5, r3, #160, 2 @ 0x28 │ │ │ │ + cmpeq ip, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq ip, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 932a7c <__cxa_atexit@plt+0x926500> │ │ │ │ + ldr r2, [pc, #76] @ 932a4c <__cxa_atexit@plt+0x9264d0> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 932a70 <__cxa_atexit@plt+0x9264f4> │ │ │ │ + beq 932a40 <__cxa_atexit@plt+0x9264c4> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r7, r2] │ │ │ │ @@ -2398557,21 +2398545,21 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 932b4c <__cxa_atexit@plt+0x9265d0> │ │ │ │ + ldr r1, [pc, #72] @ 932b1c <__cxa_atexit@plt+0x9265a0> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3] │ │ │ │ - beq 932b40 <__cxa_atexit@plt+0x9265c4> │ │ │ │ + beq 932b10 <__cxa_atexit@plt+0x926594> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ strb r2, [r7, r1] │ │ │ │ add r7, r1, #1 │ │ │ │ @@ -2398604,466 +2398592,466 @@ │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ str r7, [r1, #8] │ │ │ │ mov r7, r3 │ │ │ │ bx ip │ │ │ │ - cmpeq ip, #120, 18 @ 0x1e0000 │ │ │ │ + cmpeq ip, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 932c58 <__cxa_atexit@plt+0x9266dc> │ │ │ │ - ldr r2, [pc, #140] @ 932c68 <__cxa_atexit@plt+0x9266ec> │ │ │ │ + bhi 932c28 <__cxa_atexit@plt+0x9266ac> │ │ │ │ + ldr r2, [pc, #140] @ 932c38 <__cxa_atexit@plt+0x9266bc> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 932c38 <__cxa_atexit@plt+0x9266bc> │ │ │ │ - ldr r0, [pc, #116] @ 932c6c <__cxa_atexit@plt+0x9266f0> │ │ │ │ + beq 932c08 <__cxa_atexit@plt+0x92668c> │ │ │ │ + ldr r0, [pc, #116] @ 932c3c <__cxa_atexit@plt+0x9266c0> │ │ │ │ ldr sl, [r8, #15] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r9, #3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - beq 932c48 <__cxa_atexit@plt+0x9266cc> │ │ │ │ - ldr r7, [pc, #80] @ 932c70 <__cxa_atexit@plt+0x9266f4> │ │ │ │ + beq 932c18 <__cxa_atexit@plt+0x92669c> │ │ │ │ + ldr r7, [pc, #80] @ 932c40 <__cxa_atexit@plt+0x9266c4> │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 93282c <__cxa_atexit@plt+0x9262b0> │ │ │ │ + b 9327fc <__cxa_atexit@plt+0x926280> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 932c74 <__cxa_atexit@plt+0x9266f8> │ │ │ │ + ldr r7, [pc, #20] @ 932c44 <__cxa_atexit@plt+0x9266c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmpeq ip, #224, 16 @ 0xe00000 │ │ │ │ - cmpeq ip, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq ip, #16, 18 @ 0x40000 │ │ │ │ + cmpeq ip, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #60] @ 932cd4 <__cxa_atexit@plt+0x926758> │ │ │ │ + ldr r2, [pc, #60] @ 932ca4 <__cxa_atexit@plt+0x926728> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 932cc8 <__cxa_atexit@plt+0x92674c> │ │ │ │ - ldr r3, [pc, #28] @ 932cd8 <__cxa_atexit@plt+0x92675c> │ │ │ │ + beq 932c98 <__cxa_atexit@plt+0x92671c> │ │ │ │ + ldr r3, [pc, #28] @ 932ca8 <__cxa_atexit@plt+0x92672c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 93282c <__cxa_atexit@plt+0x9262b0> │ │ │ │ + b 9327fc <__cxa_atexit@plt+0x926280> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #88, 16 @ 0x580000 │ │ │ │ + cmpeq ip, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 932d08 <__cxa_atexit@plt+0x92678c> │ │ │ │ + ldr r3, [pc, #20] @ 932cd8 <__cxa_atexit@plt+0x92675c> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 93282c <__cxa_atexit@plt+0x9262b0> │ │ │ │ + b 9327fc <__cxa_atexit@plt+0x926280> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 932d40 <__cxa_atexit@plt+0x9267c4> │ │ │ │ - ldr r2, [pc, #40] @ 932d58 <__cxa_atexit@plt+0x9267dc> │ │ │ │ + bcc 932d10 <__cxa_atexit@plt+0x926794> │ │ │ │ + ldr r2, [pc, #40] @ 932d28 <__cxa_atexit@plt+0x9267ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 932d5c <__cxa_atexit@plt+0x9267e0> │ │ │ │ + ldr r3, [pc, #20] @ 932d2c <__cxa_atexit@plt+0x9267b0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r3, r3, #208, 4 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r3, r3, #0, 6 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq ip, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq ip, #220, 30 @ 0x370 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 932de0 <__cxa_atexit@plt+0x926864> │ │ │ │ - ldr r3, [pc, #108] @ 932df0 <__cxa_atexit@plt+0x926874> │ │ │ │ + bhi 932db0 <__cxa_atexit@plt+0x926834> │ │ │ │ + ldr r3, [pc, #108] @ 932dc0 <__cxa_atexit@plt+0x926844> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 932dc4 <__cxa_atexit@plt+0x926848> │ │ │ │ - ldr r7, [pc, #84] @ 932df4 <__cxa_atexit@plt+0x926878> │ │ │ │ + beq 932d94 <__cxa_atexit@plt+0x926818> │ │ │ │ + ldr r7, [pc, #84] @ 932dc4 <__cxa_atexit@plt+0x926848> │ │ │ │ ldr r1, [r8, #15] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r2, [r8, #11] │ │ │ │ tst r9, #3 │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - beq 932dd4 <__cxa_atexit@plt+0x926858> │ │ │ │ + beq 932da4 <__cxa_atexit@plt+0x926828> │ │ │ │ mov r7, r9 │ │ │ │ - b 932e50 <__cxa_atexit@plt+0x9268d4> │ │ │ │ + b 932e20 <__cxa_atexit@plt+0x9268a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 932df8 <__cxa_atexit@plt+0x92687c> │ │ │ │ + ldr r7, [pc, #16] @ 932dc8 <__cxa_atexit@plt+0x92684c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq ip, #116, 14 @ 0x1d00000 │ │ │ │ - cmpeq ip, #20, 30 @ 0x50 │ │ │ │ + cmpeq ip, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq ip, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ - ldr r0, [pc, #36] @ 932e40 <__cxa_atexit@plt+0x9268c4> │ │ │ │ + ldr r0, [pc, #36] @ 932e10 <__cxa_atexit@plt+0x926894> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - beq 932e38 <__cxa_atexit@plt+0x9268bc> │ │ │ │ - b 932e50 <__cxa_atexit@plt+0x9268d4> │ │ │ │ + beq 932e08 <__cxa_atexit@plt+0x92688c> │ │ │ │ + b 932e20 <__cxa_atexit@plt+0x9268a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq ip, #204, 28 @ 0xcc0 │ │ │ │ + cmpeq ip, #252, 28 @ 0xfc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldrb r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 932ef0 <__cxa_atexit@plt+0x926974> │ │ │ │ - ldr r2, [pc, #300] @ 932fa8 <__cxa_atexit@plt+0x926a2c> │ │ │ │ + ble 932ec0 <__cxa_atexit@plt+0x926944> │ │ │ │ + ldr r2, [pc, #300] @ 932f78 <__cxa_atexit@plt+0x9269fc> │ │ │ │ mov r3, r5 │ │ │ │ strb r0, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ - bhi 932f7c <__cxa_atexit@plt+0x926a00> │ │ │ │ + bhi 932f4c <__cxa_atexit@plt+0x9269d0> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 932ea0 <__cxa_atexit@plt+0x926924> │ │ │ │ + ble 932e70 <__cxa_atexit@plt+0x9268f4> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 932f6c <__cxa_atexit@plt+0x9269f0> │ │ │ │ - ldr r3, [pc, #236] @ 932fb8 <__cxa_atexit@plt+0x926a3c> │ │ │ │ + bmi 932f3c <__cxa_atexit@plt+0x9269c0> │ │ │ │ + ldr r3, [pc, #236] @ 932f88 <__cxa_atexit@plt+0x926a0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #212] @ 932fbc <__cxa_atexit@plt+0x926a40> │ │ │ │ + ldr r7, [pc, #212] @ 932f8c <__cxa_atexit@plt+0x926a10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r3, [pc, #172] @ 932fa4 <__cxa_atexit@plt+0x926a28> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r3, [pc, #172] @ 932f74 <__cxa_atexit@plt+0x9269f8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ strb r0, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 932f60 <__cxa_atexit@plt+0x9269e4> │ │ │ │ + beq 932f30 <__cxa_atexit@plt+0x9269b4> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 932f90 <__cxa_atexit@plt+0x926a14> │ │ │ │ + bcc 932f60 <__cxa_atexit@plt+0x9269e4> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ strb r0, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #104] @ 932fb4 <__cxa_atexit@plt+0x926a38> │ │ │ │ + ldr r7, [pc, #104] @ 932f84 <__cxa_atexit@plt+0x926a08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 932fac <__cxa_atexit@plt+0x926a30> │ │ │ │ + ldr r7, [pc, #56] @ 932f7c <__cxa_atexit@plt+0x926a00> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #44] @ 932fb0 <__cxa_atexit@plt+0x926a34> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #44] @ 932f80 <__cxa_atexit@plt+0x926a04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - orreq r4, r3, #8, 22 @ 0x2000 │ │ │ │ - cmpeq ip, #140, 26 @ 0x2300 │ │ │ │ - orreq r3, r3, #180 @ 0xb4 │ │ │ │ - @ instruction: 0xfffe5b5c │ │ │ │ - orreq r4, r3, #156, 22 @ 0x27000 │ │ │ │ + orreq r4, r3, #56, 22 @ 0xe000 │ │ │ │ + cmpeq ip, #188, 26 @ 0x2f00 │ │ │ │ + orreq r3, r3, #228 @ 0xe4 │ │ │ │ + @ instruction: 0xfffe5b8c │ │ │ │ + orreq r4, r3, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #124] @ 933050 <__cxa_atexit@plt+0x926ad4> │ │ │ │ + ldr r3, [pc, #124] @ 933020 <__cxa_atexit@plt+0x926aa4> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 933038 <__cxa_atexit@plt+0x926abc> │ │ │ │ + beq 933008 <__cxa_atexit@plt+0x926a8c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 933040 <__cxa_atexit@plt+0x926ac4> │ │ │ │ + bcc 933010 <__cxa_atexit@plt+0x926a94> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldrb r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [r1, #8] │ │ │ │ - ldr r0, [pc, #44] @ 933054 <__cxa_atexit@plt+0x926ad8> │ │ │ │ + ldr r0, [pc, #44] @ 933024 <__cxa_atexit@plt+0x926aa8> │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r2, r3, #212, 30 @ 0x350 │ │ │ │ + orreq r3, r3, #4 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9330ac <__cxa_atexit@plt+0x926b30> │ │ │ │ + bcc 93307c <__cxa_atexit@plt+0x926b00> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldrb r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [r1, #8] │ │ │ │ - ldr r0, [pc, #24] @ 9330b8 <__cxa_atexit@plt+0x926b3c> │ │ │ │ + ldr r0, [pc, #24] @ 933088 <__cxa_atexit@plt+0x926b0c> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r3, #92, 30 @ 0x170 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r3, #140, 30 @ 0x230 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 933110 <__cxa_atexit@plt+0x926b94> │ │ │ │ + bcc 9330e0 <__cxa_atexit@plt+0x926b64> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldrb r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [r1, #8] │ │ │ │ - ldr r0, [pc, #24] @ 93311c <__cxa_atexit@plt+0x926ba0> │ │ │ │ + ldr r0, [pc, #24] @ 9330ec <__cxa_atexit@plt+0x926b70> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r3, #248, 28 @ 0xf80 │ │ │ │ - cmpeq ip, #84, 8 @ 0x54000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r3, #40, 30 @ 0xa0 │ │ │ │ + cmpeq ip, #132, 8 @ 0x84000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 933184 <__cxa_atexit@plt+0x926c08> │ │ │ │ - ldr r2, [pc, #76] @ 933190 <__cxa_atexit@plt+0x926c14> │ │ │ │ + bhi 933154 <__cxa_atexit@plt+0x926bd8> │ │ │ │ + ldr r2, [pc, #76] @ 933160 <__cxa_atexit@plt+0x926be4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 933194 <__cxa_atexit@plt+0x926c18> │ │ │ │ + ldr r1, [pc, #72] @ 933164 <__cxa_atexit@plt+0x926be8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93317c <__cxa_atexit@plt+0x926c00> │ │ │ │ - ldr r3, [pc, #44] @ 933198 <__cxa_atexit@plt+0x926c1c> │ │ │ │ + beq 93314c <__cxa_atexit@plt+0x926bd0> │ │ │ │ + ldr r3, [pc, #44] @ 933168 <__cxa_atexit@plt+0x926bec> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ + b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - orreq r2, r3, #184, 26 @ 0x2e00 │ │ │ │ + orreq r2, r3, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq ip, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq ip, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9331c0 <__cxa_atexit@plt+0x926c44> │ │ │ │ + ldr r3, [pc, #16] @ 933190 <__cxa_atexit@plt+0x926c14> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ + b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, #176, 6 @ 0xc0000002 │ │ │ │ + cmpeq ip, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 93327c <__cxa_atexit@plt+0x926d00> │ │ │ │ + b 93324c <__cxa_atexit@plt+0x926cd0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 933218 <__cxa_atexit@plt+0x926c9c> │ │ │ │ - ldr r2, [pc, #40] @ 933220 <__cxa_atexit@plt+0x926ca4> │ │ │ │ + bhi 9331e8 <__cxa_atexit@plt+0x926c6c> │ │ │ │ + ldr r2, [pc, #40] @ 9331f0 <__cxa_atexit@plt+0x926c74> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #36] @ 933224 <__cxa_atexit@plt+0x926ca8> │ │ │ │ + ldr r1, [pc, #36] @ 9331f4 <__cxa_atexit@plt+0x926c78> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1d998 <__cxa_atexit@plt+0xd1141c> │ │ │ │ + b d1d968 <__cxa_atexit@plt+0xd113ec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r2, r3, #4, 26 @ 0x100 │ │ │ │ + orreq r2, r3, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 933260 <__cxa_atexit@plt+0x926ce4> │ │ │ │ + bcc 933230 <__cxa_atexit@plt+0x926cb4> │ │ │ │ strb r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #28] @ 93326c <__cxa_atexit@plt+0x926cf0> │ │ │ │ + ldr r7, [pc, #28] @ 93323c <__cxa_atexit@plt+0x926cc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r2, r3, #156, 26 @ 0x2700 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r2, r3, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 933324 <__cxa_atexit@plt+0x926da8> │ │ │ │ - ldr r3, [pc, #200] @ 933358 <__cxa_atexit@plt+0x926ddc> │ │ │ │ + bhi 9332f4 <__cxa_atexit@plt+0x926d78> │ │ │ │ + ldr r3, [pc, #200] @ 933328 <__cxa_atexit@plt+0x926dac> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 933300 <__cxa_atexit@plt+0x926d84> │ │ │ │ + beq 9332d0 <__cxa_atexit@plt+0x926d54> │ │ │ │ tst r8, #2 │ │ │ │ ldreq r3, [r8, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 933310 <__cxa_atexit@plt+0x926d94> │ │ │ │ + beq 9332e0 <__cxa_atexit@plt+0x926d64> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 933334 <__cxa_atexit@plt+0x926db8> │ │ │ │ - ldr r7, [pc, #164] @ 933368 <__cxa_atexit@plt+0x926dec> │ │ │ │ - ldr r2, [pc, #164] @ 93336c <__cxa_atexit@plt+0x926df0> │ │ │ │ - ldr r1, [pc, #164] @ 933370 <__cxa_atexit@plt+0x926df4> │ │ │ │ + bcc 933304 <__cxa_atexit@plt+0x926d88> │ │ │ │ + ldr r7, [pc, #164] @ 933338 <__cxa_atexit@plt+0x926dbc> │ │ │ │ + ldr r2, [pc, #164] @ 93333c <__cxa_atexit@plt+0x926dc0> │ │ │ │ + ldr r1, [pc, #164] @ 933340 <__cxa_atexit@plt+0x926dc4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r5] │ │ │ │ add lr, r6, #24 │ │ │ │ @@ -2399074,1067 +2399062,1067 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 933360 <__cxa_atexit@plt+0x926de4> │ │ │ │ + ldr r7, [pc, #72] @ 933330 <__cxa_atexit@plt+0x926db4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 933364 <__cxa_atexit@plt+0x926de8> │ │ │ │ + ldr r7, [pc, #56] @ 933334 <__cxa_atexit@plt+0x926db8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 93335c <__cxa_atexit@plt+0x926de0> │ │ │ │ + ldr r6, [pc, #32] @ 93332c <__cxa_atexit@plt+0x926db0> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - orreq r2, r3, #252, 22 @ 0x3f000 │ │ │ │ - cmpeq ip, #76, 4 @ 0xc0000004 │ │ │ │ + orreq r2, r3, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq ip, #124, 4 @ 0xc0000007 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - orreq r2, r3, #80, 24 @ 0x5000 │ │ │ │ - cmpeq ip, #0, 4 │ │ │ │ + orreq r2, r3, #128, 24 @ 0x8000 │ │ │ │ + cmpeq ip, #48, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ tst r7, #2 │ │ │ │ ldreq r3, [r7, #3] │ │ │ │ cmpeq r3, #0 │ │ │ │ - beq 9333ec <__cxa_atexit@plt+0x926e70> │ │ │ │ + beq 9333bc <__cxa_atexit@plt+0x926e40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 933400 <__cxa_atexit@plt+0x926e84> │ │ │ │ - ldr r7, [pc, #124] @ 933424 <__cxa_atexit@plt+0x926ea8> │ │ │ │ - ldr lr, [pc, #124] @ 933428 <__cxa_atexit@plt+0x926eac> │ │ │ │ + bcc 9333d0 <__cxa_atexit@plt+0x926e54> │ │ │ │ + ldr r7, [pc, #124] @ 9333f4 <__cxa_atexit@plt+0x926e78> │ │ │ │ + ldr lr, [pc, #124] @ 9333f8 <__cxa_atexit@plt+0x926e7c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr r7, [pc, #112] @ 93342c <__cxa_atexit@plt+0x926eb0> │ │ │ │ + ldr r7, [pc, #112] @ 9333fc <__cxa_atexit@plt+0x926e80> │ │ │ │ mov r2, r6 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 933420 <__cxa_atexit@plt+0x926ea4> │ │ │ │ + ldr r7, [pc, #44] @ 9333f0 <__cxa_atexit@plt+0x926e74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 93341c <__cxa_atexit@plt+0x926ea0> │ │ │ │ + ldr r6, [pc, #20] @ 9333ec <__cxa_atexit@plt+0x926e70> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r2, r3, #32, 22 @ 0x8000 │ │ │ │ + orreq r2, r3, #80, 22 @ 0x14000 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - orreq r2, r3, #96, 22 @ 0x18000 │ │ │ │ - cmpeq ip, #68, 2 │ │ │ │ + orreq r2, r3, #144, 22 @ 0x24000 │ │ │ │ + cmpeq ip, #116, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 933498 <__cxa_atexit@plt+0x926f1c> │ │ │ │ - ldr r7, [pc, #88] @ 9334b0 <__cxa_atexit@plt+0x926f34> │ │ │ │ - ldr lr, [pc, #88] @ 9334b4 <__cxa_atexit@plt+0x926f38> │ │ │ │ + bcc 933468 <__cxa_atexit@plt+0x926eec> │ │ │ │ + ldr r7, [pc, #88] @ 933480 <__cxa_atexit@plt+0x926f04> │ │ │ │ + ldr lr, [pc, #88] @ 933484 <__cxa_atexit@plt+0x926f08> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ - ldr r7, [pc, #76] @ 9334b8 <__cxa_atexit@plt+0x926f3c> │ │ │ │ + ldr r7, [pc, #76] @ 933488 <__cxa_atexit@plt+0x926f0c> │ │ │ │ mov r2, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str lr, [r2, #12]! │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 9334bc <__cxa_atexit@plt+0x926f40> │ │ │ │ + ldr r3, [pc, #28] @ 93348c <__cxa_atexit@plt+0x926f10> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ - orreq r2, r3, #176, 20 @ 0xb0000 │ │ │ │ + orreq r2, r3, #224, 20 @ 0xe0000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq ip, #220 @ 0xdc │ │ │ │ + cmpeq ip, #12, 2 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9335cc <__cxa_atexit@plt+0x927050> │ │ │ │ + bhi 93359c <__cxa_atexit@plt+0x927020> │ │ │ │ ldr r3, [r6] │ │ │ │ and r1, r3, #3 │ │ │ │ cmp r1, #3 │ │ │ │ - bne 933544 <__cxa_atexit@plt+0x926fc8> │ │ │ │ + bne 933514 <__cxa_atexit@plt+0x926f98> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ sub lr, r6, #16 │ │ │ │ str r3, [r6, #-4] │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ - bcc 9335e4 <__cxa_atexit@plt+0x927068> │ │ │ │ - ldr r1, [pc, #264] @ 933620 <__cxa_atexit@plt+0x9270a4> │ │ │ │ + bcc 9335b4 <__cxa_atexit@plt+0x927038> │ │ │ │ + ldr r1, [pc, #264] @ 9335f0 <__cxa_atexit@plt+0x927074> │ │ │ │ ldr r9, [r3, #1] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, #12]! │ │ │ │ strb r1, [r2, #4]! │ │ │ │ - ldr r3, [pc, #240] @ 933624 <__cxa_atexit@plt+0x9270a8> │ │ │ │ + ldr r3, [pc, #240] @ 9335f4 <__cxa_atexit@plt+0x927078> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r2, #-12]! │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ mov r8, r2 │ │ │ │ - b 93359c <__cxa_atexit@plt+0x927020> │ │ │ │ + b 93356c <__cxa_atexit@plt+0x926ff0> │ │ │ │ mov r5, r6 │ │ │ │ cmp r1, #2 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - bne 9335c0 <__cxa_atexit@plt+0x927044> │ │ │ │ + bne 933590 <__cxa_atexit@plt+0x927014> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ sub r5, r6, #16 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9335f0 <__cxa_atexit@plt+0x927074> │ │ │ │ - ldr r1, [pc, #164] @ 933618 <__cxa_atexit@plt+0x92709c> │ │ │ │ + bcc 9335c0 <__cxa_atexit@plt+0x927044> │ │ │ │ + ldr r1, [pc, #164] @ 9335e8 <__cxa_atexit@plt+0x92706c> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ strb r1, [r2, #12]! │ │ │ │ strb r1, [r2, #4]! │ │ │ │ - ldr r3, [pc, #140] @ 93361c <__cxa_atexit@plt+0x9270a0> │ │ │ │ + ldr r3, [pc, #140] @ 9335ec <__cxa_atexit@plt+0x927070> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r2, #-12]! │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ mov r9, r2 │ │ │ │ strb r3, [r2, #15] │ │ │ │ mov r3, #8 │ │ │ │ strb r1, [r2, #14] │ │ │ │ strb r1, [r2, #13] │ │ │ │ strb r1, [r2, #11] │ │ │ │ strb r1, [r2, #10] │ │ │ │ strb r1, [r2, #9] │ │ │ │ str r3, [r2, #4] │ │ │ │ - b d1d9a0 <__cxa_atexit@plt+0xd11424> │ │ │ │ + b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, fp │ │ │ │ - b 933e64 <__cxa_atexit@plt+0x9278e8> │ │ │ │ - ldr r7, [pc, #64] @ 933614 <__cxa_atexit@plt+0x927098> │ │ │ │ + b 933e34 <__cxa_atexit@plt+0x9278b8> │ │ │ │ + ldr r7, [pc, #64] @ 9335e4 <__cxa_atexit@plt+0x927068> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 933610 <__cxa_atexit@plt+0x927094> │ │ │ │ + ldr r7, [pc, #36] @ 9335e0 <__cxa_atexit@plt+0x927064> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 9335f8 <__cxa_atexit@plt+0x92707c> │ │ │ │ - ldr r7, [pc, #20] @ 93360c <__cxa_atexit@plt+0x927090> │ │ │ │ + b 9335c8 <__cxa_atexit@plt+0x92704c> │ │ │ │ + ldr r7, [pc, #20] @ 9335dc <__cxa_atexit@plt+0x927060> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq ip, #224, 30 @ 0x380 │ │ │ │ + cmpeq ip, #16 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq r2, r3, #156, 20 @ 0x9c000 │ │ │ │ + orreq r2, r3, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ - orreq r2, r3, #248, 20 @ 0xf8000 │ │ │ │ - cmpeq ip, #120, 30 @ 0x1e0 │ │ │ │ + orreq r2, r3, #40, 22 @ 0xa000 │ │ │ │ + cmpeq ip, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ - bcc 93369c <__cxa_atexit@plt+0x927120> │ │ │ │ - ldr r3, [pc, #96] @ 9336b4 <__cxa_atexit@plt+0x927138> │ │ │ │ + bcc 93366c <__cxa_atexit@plt+0x9270f0> │ │ │ │ + ldr r3, [pc, #96] @ 933684 <__cxa_atexit@plt+0x927108> │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r8, #12]! │ │ │ │ strb r3, [r8, #4]! │ │ │ │ - ldr r2, [pc, #72] @ 9336b8 <__cxa_atexit@plt+0x92713c> │ │ │ │ + ldr r2, [pc, #72] @ 933688 <__cxa_atexit@plt+0x92710c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8, #-12]! │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ strb r3, [r8, #14] │ │ │ │ strb r3, [r8, #13] │ │ │ │ strb r3, [r8, #11] │ │ │ │ strb r3, [r8, #10] │ │ │ │ strb r3, [r8, #9] │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [r8, #15] │ │ │ │ str r3, [r8, #4] │ │ │ │ - b d1d9a0 <__cxa_atexit@plt+0xd11424> │ │ │ │ - ldr r3, [pc, #24] @ 9336bc <__cxa_atexit@plt+0x927140> │ │ │ │ + b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + ldr r3, [pc, #24] @ 93368c <__cxa_atexit@plt+0x927110> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r2, r3, #188, 18 @ 0x2f0000 │ │ │ │ + orreq r2, r3, #236, 18 @ 0x3b0000 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmpeq ip, #224, 28 @ 0xe00 │ │ │ │ + cmpeq ip, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r5 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #1 │ │ │ │ - bne 9336f0 <__cxa_atexit@plt+0x927174> │ │ │ │ + bne 9336c0 <__cxa_atexit@plt+0x927144> │ │ │ │ add r5, r6, #4 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ - b 933888 <__cxa_atexit@plt+0x92730c> │ │ │ │ + b 933858 <__cxa_atexit@plt+0x9272dc> │ │ │ │ ldr r2, [r6, #8]! │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r1, [r5, #-4]! │ │ │ │ ldr r0, [r6, #4] │ │ │ │ stm r6, {r1, r2} │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r0, [r6, #8] │ │ │ │ - bne 933778 <__cxa_atexit@plt+0x9271fc> │ │ │ │ + bne 933748 <__cxa_atexit@plt+0x9271cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 933788 <__cxa_atexit@plt+0x92720c> │ │ │ │ - ldr r2, [pc, #120] @ 9337a8 <__cxa_atexit@plt+0x92722c> │ │ │ │ + bcc 933758 <__cxa_atexit@plt+0x9271dc> │ │ │ │ + ldr r2, [pc, #120] @ 933778 <__cxa_atexit@plt+0x9271fc> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ strb r2, [r9, #12]! │ │ │ │ strb r2, [r9, #4]! │ │ │ │ - ldr r3, [pc, #96] @ 9337ac <__cxa_atexit@plt+0x927230> │ │ │ │ + ldr r3, [pc, #96] @ 93377c <__cxa_atexit@plt+0x927200> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r9, #-12]! │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #15] │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [r9, #14] │ │ │ │ strb r2, [r9, #13] │ │ │ │ strb r2, [r9, #11] │ │ │ │ strb r2, [r9, #10] │ │ │ │ strb r2, [r9, #9] │ │ │ │ str r3, [r9, #4] │ │ │ │ - b d1d9a0 <__cxa_atexit@plt+0xd11424> │ │ │ │ + b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, fp │ │ │ │ - b 933e64 <__cxa_atexit@plt+0x9278e8> │ │ │ │ - ldr r7, [pc, #20] @ 9337a4 <__cxa_atexit@plt+0x927228> │ │ │ │ + b 933e34 <__cxa_atexit@plt+0x9278b8> │ │ │ │ + ldr r7, [pc, #20] @ 933774 <__cxa_atexit@plt+0x9271f8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ - orreq r2, r3, #224, 16 @ 0xe00000 │ │ │ │ - cmpeq ip, #240, 26 @ 0x3c00 │ │ │ │ + orreq r2, r3, #16, 18 @ 0x40000 │ │ │ │ + cmpeq ip, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 933820 <__cxa_atexit@plt+0x9272a4> │ │ │ │ - ldr r3, [pc, #96] @ 933838 <__cxa_atexit@plt+0x9272bc> │ │ │ │ + bcc 9337f0 <__cxa_atexit@plt+0x927274> │ │ │ │ + ldr r3, [pc, #96] @ 933808 <__cxa_atexit@plt+0x92728c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ strb r3, [r9, #12]! │ │ │ │ strb r3, [r9, #4]! │ │ │ │ - ldr r2, [pc, #72] @ 93383c <__cxa_atexit@plt+0x9272c0> │ │ │ │ + ldr r2, [pc, #72] @ 93380c <__cxa_atexit@plt+0x927290> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r9, #-12]! │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ strb r3, [r9, #14] │ │ │ │ strb r3, [r9, #13] │ │ │ │ strb r3, [r9, #11] │ │ │ │ strb r3, [r9, #10] │ │ │ │ strb r3, [r9, #9] │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [r9, #15] │ │ │ │ str r3, [r9, #4] │ │ │ │ - b d1d9a0 <__cxa_atexit@plt+0xd11424> │ │ │ │ - ldr r3, [pc, #24] @ 933840 <__cxa_atexit@plt+0x9272c4> │ │ │ │ + b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + ldr r3, [pc, #24] @ 933810 <__cxa_atexit@plt+0x927294> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r2, r3, #56, 16 @ 0x380000 │ │ │ │ + orreq r2, r3, #104, 16 @ 0x680000 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq ip, #92, 26 @ 0x1700 │ │ │ │ + cmpeq ip, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - bne 93387c <__cxa_atexit@plt+0x927300> │ │ │ │ + bne 93384c <__cxa_atexit@plt+0x9272d0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 933888 <__cxa_atexit@plt+0x92730c> │ │ │ │ + b 933858 <__cxa_atexit@plt+0x9272dc> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 933e64 <__cxa_atexit@plt+0x9278e8> │ │ │ │ + b 933e34 <__cxa_atexit@plt+0x9278b8> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r7, r8, r9} │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 9338b4 <__cxa_atexit@plt+0x927338> │ │ │ │ + beq 933884 <__cxa_atexit@plt+0x927308> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 933900 <__cxa_atexit@plt+0x927384> │ │ │ │ + beq 9338d0 <__cxa_atexit@plt+0x927354> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #0 │ │ │ │ - bmi 933900 <__cxa_atexit@plt+0x927384> │ │ │ │ + bmi 9338d0 <__cxa_atexit@plt+0x927354> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r2, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93398c <__cxa_atexit@plt+0x927410> │ │ │ │ - ldr r1, [pc, #388] @ 933a54 <__cxa_atexit@plt+0x9274d8> │ │ │ │ + ble 93395c <__cxa_atexit@plt+0x9273e0> │ │ │ │ + ldr r1, [pc, #388] @ 933a24 <__cxa_atexit@plt+0x9274a8> │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 933a38 <__cxa_atexit@plt+0x9274bc> │ │ │ │ + bhi 933a08 <__cxa_atexit@plt+0x92748c> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 9338ec <__cxa_atexit@plt+0x927370> │ │ │ │ - b 933948 <__cxa_atexit@plt+0x9273cc> │ │ │ │ + ble 9338bc <__cxa_atexit@plt+0x927340> │ │ │ │ + b 933918 <__cxa_atexit@plt+0x92739c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r2, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 9339c8 <__cxa_atexit@plt+0x92744c> │ │ │ │ - ldr r1, [pc, #328] @ 933a64 <__cxa_atexit@plt+0x9274e8> │ │ │ │ + ble 933998 <__cxa_atexit@plt+0x92741c> │ │ │ │ + ldr r1, [pc, #328] @ 933a34 <__cxa_atexit@plt+0x9274b8> │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ str r2, [r3, #16] │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 933a38 <__cxa_atexit@plt+0x9274bc> │ │ │ │ + bhi 933a08 <__cxa_atexit@plt+0x92748c> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 933938 <__cxa_atexit@plt+0x9273bc> │ │ │ │ + ble 933908 <__cxa_atexit@plt+0x92738c> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 933a28 <__cxa_atexit@plt+0x9274ac> │ │ │ │ - ldr r3, [pc, #260] @ 933a68 <__cxa_atexit@plt+0x9274ec> │ │ │ │ + bmi 9339f8 <__cxa_atexit@plt+0x92747c> │ │ │ │ + ldr r3, [pc, #260] @ 933a38 <__cxa_atexit@plt+0x9274bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #232] @ 933a6c <__cxa_atexit@plt+0x9274f0> │ │ │ │ + ldr r7, [pc, #232] @ 933a3c <__cxa_atexit@plt+0x9274c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r1, [pc, #184] @ 933a4c <__cxa_atexit@plt+0x9274d0> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r1, [pc, #184] @ 933a1c <__cxa_atexit@plt+0x9274a0> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - beq 933a1c <__cxa_atexit@plt+0x9274a0> │ │ │ │ - ldr lr, [pc, #148] @ 933a50 <__cxa_atexit@plt+0x9274d4> │ │ │ │ + beq 9339ec <__cxa_atexit@plt+0x927470> │ │ │ │ + ldr lr, [pc, #148] @ 933a20 <__cxa_atexit@plt+0x9274a4> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r9, #2 │ │ │ │ add lr, pc, lr │ │ │ │ - b 933a00 <__cxa_atexit@plt+0x927484> │ │ │ │ - ldr r1, [pc, #140] @ 933a5c <__cxa_atexit@plt+0x9274e0> │ │ │ │ + b 9339d0 <__cxa_atexit@plt+0x927454> │ │ │ │ + ldr r1, [pc, #140] @ 933a2c <__cxa_atexit@plt+0x9274b0> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - beq 933a1c <__cxa_atexit@plt+0x9274a0> │ │ │ │ - ldr lr, [pc, #104] @ 933a60 <__cxa_atexit@plt+0x9274e4> │ │ │ │ + beq 9339ec <__cxa_atexit@plt+0x927470> │ │ │ │ + ldr lr, [pc, #104] @ 933a30 <__cxa_atexit@plt+0x9274b4> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r9, #1 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ strb r9, [r0, r2] │ │ │ │ str lr, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ str sl, [r1, #8] │ │ │ │ - b d1d9a8 <__cxa_atexit@plt+0xd1142c> │ │ │ │ + b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 933a58 <__cxa_atexit@plt+0x9274dc> │ │ │ │ + ldr r7, [pc, #40] @ 933a28 <__cxa_atexit@plt+0x9274ac> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #48] @ 933a70 <__cxa_atexit@plt+0x9274f4> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #48] @ 933a40 <__cxa_atexit@plt+0x9274c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, r4, lsr #8 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ - orreq r4, r3, #76 @ 0x4c │ │ │ │ + orreq r4, r3, #124 @ 0x7c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ - @ instruction: 0xfffe50c4 │ │ │ │ - orreq r4, r3, #0, 2 │ │ │ │ - cmpeq ip, #208, 4 │ │ │ │ - cmpeq ip, #28, 22 @ 0x7000 │ │ │ │ + @ instruction: 0xfffe50f4 │ │ │ │ + orreq r4, r3, #48, 2 │ │ │ │ + cmpeq ip, #0, 6 │ │ │ │ + cmpeq ip, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 933adc <__cxa_atexit@plt+0x927560> │ │ │ │ + ldr r3, [pc, #80] @ 933aac <__cxa_atexit@plt+0x927530> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 933ad4 <__cxa_atexit@plt+0x927558> │ │ │ │ + beq 933aa4 <__cxa_atexit@plt+0x927528> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #36] @ 933ae0 <__cxa_atexit@plt+0x927564> │ │ │ │ + ldr lr, [pc, #36] @ 933ab0 <__cxa_atexit@plt+0x927534> │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r1, r2] │ │ │ │ add lr, pc, lr │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b d1d9a8 <__cxa_atexit@plt+0xd1142c> │ │ │ │ + b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq ip, #172, 20 @ 0xac000 │ │ │ │ + cmpeq ip, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #24] @ 933b20 <__cxa_atexit@plt+0x9275a4> │ │ │ │ + ldr lr, [pc, #24] @ 933af0 <__cxa_atexit@plt+0x927574> │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r1, r2] │ │ │ │ add lr, pc, lr │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b d1d9a8 <__cxa_atexit@plt+0xd1142c> │ │ │ │ + b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq ip, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq ip, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 933b44 <__cxa_atexit@plt+0x9275c8> │ │ │ │ + ldr r3, [pc, #12] @ 933b14 <__cxa_atexit@plt+0x927598> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 93327c <__cxa_atexit@plt+0x926d00> │ │ │ │ + b 93324c <__cxa_atexit@plt+0x926cd0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, #120, 12 @ 0x7800000 │ │ │ │ + cmpeq ip, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r2, r5 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ str r7, [r2, #16]! │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 933b8c <__cxa_atexit@plt+0x927610> │ │ │ │ - ldr r2, [pc, #36] @ 933ba0 <__cxa_atexit@plt+0x927624> │ │ │ │ + bhi 933b5c <__cxa_atexit@plt+0x9275e0> │ │ │ │ + ldr r2, [pc, #36] @ 933b70 <__cxa_atexit@plt+0x9275f4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8, r9, sl} │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #16] @ 933ba4 <__cxa_atexit@plt+0x927628> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #16] @ 933b74 <__cxa_atexit@plt+0x9275f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff3ba0 │ │ │ │ - cmpeq ip, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq ip, #232, 18 @ 0x3a0000 │ │ │ │ + @ instruction: 0xffff3bd0 │ │ │ │ + cmpeq ip, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq ip, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #24] @ 933be4 <__cxa_atexit@plt+0x927668> │ │ │ │ + ldr lr, [pc, #24] @ 933bb4 <__cxa_atexit@plt+0x927638> │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r1, r2] │ │ │ │ add lr, pc, lr │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b d1d9a8 <__cxa_atexit@plt+0xd1142c> │ │ │ │ + b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq ip, #152, 18 @ 0x260000 │ │ │ │ + cmpeq ip, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 933c08 <__cxa_atexit@plt+0x92768c> │ │ │ │ + ldr r3, [pc, #12] @ 933bd8 <__cxa_atexit@plt+0x92765c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 93327c <__cxa_atexit@plt+0x926d00> │ │ │ │ + b 93324c <__cxa_atexit@plt+0x926cd0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, #180, 10 @ 0x2d000000 │ │ │ │ + cmpeq ip, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r2, r5 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ str r7, [r2, #16]! │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 933c50 <__cxa_atexit@plt+0x9276d4> │ │ │ │ - ldr r2, [pc, #36] @ 933c64 <__cxa_atexit@plt+0x9276e8> │ │ │ │ + bhi 933c20 <__cxa_atexit@plt+0x9276a4> │ │ │ │ + ldr r2, [pc, #36] @ 933c34 <__cxa_atexit@plt+0x9276b8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8, r9, sl} │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #16] @ 933c68 <__cxa_atexit@plt+0x9276ec> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #16] @ 933c38 <__cxa_atexit@plt+0x9276bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff3adc │ │ │ │ - cmpeq ip, #104, 10 @ 0x1a000000 │ │ │ │ - cmpeq ip, #36, 18 @ 0x90000 │ │ │ │ + @ instruction: 0xffff3b0c │ │ │ │ + cmpeq ip, #152, 10 @ 0x26000000 │ │ │ │ + cmpeq ip, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #80] @ 933cd4 <__cxa_atexit@plt+0x927758> │ │ │ │ + ldr r3, [pc, #80] @ 933ca4 <__cxa_atexit@plt+0x927728> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 933ccc <__cxa_atexit@plt+0x927750> │ │ │ │ + beq 933c9c <__cxa_atexit@plt+0x927720> │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #36] @ 933cd8 <__cxa_atexit@plt+0x92775c> │ │ │ │ + ldr lr, [pc, #36] @ 933ca8 <__cxa_atexit@plt+0x92772c> │ │ │ │ mov r0, #2 │ │ │ │ strb r0, [r1, r2] │ │ │ │ add lr, pc, lr │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b d1d9a8 <__cxa_atexit@plt+0xd1142c> │ │ │ │ + b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq ip, #180, 16 @ 0xb40000 │ │ │ │ + cmpeq ip, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #24] @ 933d18 <__cxa_atexit@plt+0x92779c> │ │ │ │ + ldr lr, [pc, #24] @ 933ce8 <__cxa_atexit@plt+0x92776c> │ │ │ │ mov r0, #2 │ │ │ │ strb r0, [r1, r2] │ │ │ │ add lr, pc, lr │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b d1d9a8 <__cxa_atexit@plt+0xd1142c> │ │ │ │ + b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq ip, #100, 16 @ 0x640000 │ │ │ │ + cmpeq ip, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 933d3c <__cxa_atexit@plt+0x9277c0> │ │ │ │ + ldr r3, [pc, #12] @ 933d0c <__cxa_atexit@plt+0x927790> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 93327c <__cxa_atexit@plt+0x926d00> │ │ │ │ + b 93324c <__cxa_atexit@plt+0x926cd0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, #128, 8 @ 0x80000000 │ │ │ │ + cmpeq ip, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r2, r5 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ str r7, [r2, #16]! │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 933d84 <__cxa_atexit@plt+0x927808> │ │ │ │ - ldr r2, [pc, #36] @ 933d98 <__cxa_atexit@plt+0x92781c> │ │ │ │ + bhi 933d54 <__cxa_atexit@plt+0x9277d8> │ │ │ │ + ldr r2, [pc, #36] @ 933d68 <__cxa_atexit@plt+0x9277ec> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8, r9, sl} │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #16] @ 933d9c <__cxa_atexit@plt+0x927820> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #16] @ 933d6c <__cxa_atexit@plt+0x9277f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff39a8 │ │ │ │ - cmpeq ip, #52, 8 @ 0x34000000 │ │ │ │ - cmpeq ip, #240, 14 @ 0x3c00000 │ │ │ │ + @ instruction: 0xffff39d8 │ │ │ │ + cmpeq ip, #100, 8 @ 0x64000000 │ │ │ │ + cmpeq ip, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr lr, [pc, #24] @ 933ddc <__cxa_atexit@plt+0x927860> │ │ │ │ + ldr lr, [pc, #24] @ 933dac <__cxa_atexit@plt+0x927830> │ │ │ │ mov r0, #2 │ │ │ │ strb r0, [r1, r2] │ │ │ │ add lr, pc, lr │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b d1d9a8 <__cxa_atexit@plt+0xd1142c> │ │ │ │ + b d1d978 <__cxa_atexit@plt+0xd113fc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq ip, #160, 14 @ 0x2800000 │ │ │ │ + cmpeq ip, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 933e00 <__cxa_atexit@plt+0x927884> │ │ │ │ + ldr r3, [pc, #12] @ 933dd0 <__cxa_atexit@plt+0x927854> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 93327c <__cxa_atexit@plt+0x926d00> │ │ │ │ + b 93324c <__cxa_atexit@plt+0x926cd0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq ip, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r2, r5 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ str r7, [r2, #16]! │ │ │ │ sub r1, r5, #8 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 933e48 <__cxa_atexit@plt+0x9278cc> │ │ │ │ - ldr r2, [pc, #36] @ 933e5c <__cxa_atexit@plt+0x9278e0> │ │ │ │ + bhi 933e18 <__cxa_atexit@plt+0x92789c> │ │ │ │ + ldr r2, [pc, #36] @ 933e2c <__cxa_atexit@plt+0x9278b0> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8, r9, sl} │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ - ldr r7, [pc, #16] @ 933e60 <__cxa_atexit@plt+0x9278e4> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ + ldr r7, [pc, #16] @ 933e30 <__cxa_atexit@plt+0x9278b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - @ instruction: 0xffff38e4 │ │ │ │ - cmpeq ip, #112, 6 @ 0xc0000001 │ │ │ │ + @ instruction: 0xffff3914 │ │ │ │ + cmpeq ip, #160, 6 @ 0x80000002 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r7, r8, r9} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 933ef4 <__cxa_atexit@plt+0x927978> │ │ │ │ - ldr r2, [pc, #248] @ 933f80 <__cxa_atexit@plt+0x927a04> │ │ │ │ + ble 933ec4 <__cxa_atexit@plt+0x927948> │ │ │ │ + ldr r2, [pc, #248] @ 933f50 <__cxa_atexit@plt+0x9279d4> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r3, #4] │ │ │ │ - bhi 933f64 <__cxa_atexit@plt+0x9279e8> │ │ │ │ + bhi 933f34 <__cxa_atexit@plt+0x9279b8> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 933ea4 <__cxa_atexit@plt+0x927928> │ │ │ │ + ble 933e74 <__cxa_atexit@plt+0x9278f8> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 933f54 <__cxa_atexit@plt+0x9279d8> │ │ │ │ - ldr r3, [pc, #188] @ 933f8c <__cxa_atexit@plt+0x927a10> │ │ │ │ + bmi 933f24 <__cxa_atexit@plt+0x9279a8> │ │ │ │ + ldr r3, [pc, #188] @ 933f5c <__cxa_atexit@plt+0x9279e0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #164] @ 933f90 <__cxa_atexit@plt+0x927a14> │ │ │ │ + ldr r7, [pc, #164] @ 933f60 <__cxa_atexit@plt+0x9279e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r2, [pc, #124] @ 933f78 <__cxa_atexit@plt+0x9279fc> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r2, [pc, #124] @ 933f48 <__cxa_atexit@plt+0x9279cc> │ │ │ │ mov r3, r5 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, ip, cr7, cr10, {5} │ │ │ │ str r2, [r3, #-8]! │ │ │ │ mov r2, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r2, #4]! │ │ │ │ - beq 933f48 <__cxa_atexit@plt+0x9279cc> │ │ │ │ - ldr lr, [pc, #84] @ 933f7c <__cxa_atexit@plt+0x927a00> │ │ │ │ + beq 933f18 <__cxa_atexit@plt+0x92799c> │ │ │ │ + ldr lr, [pc, #84] @ 933f4c <__cxa_atexit@plt+0x9279d0> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ strb ip, [r3, r1] │ │ │ │ str sl, [r0, #8] │ │ │ │ - b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ + b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 933f84 <__cxa_atexit@plt+0x927a08> │ │ │ │ + ldr r7, [pc, #40] @ 933f54 <__cxa_atexit@plt+0x9279d8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 933f88 <__cxa_atexit@plt+0x927a0c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 933f58 <__cxa_atexit@plt+0x9279dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - orreq r3, r3, #32, 22 @ 0x8000 │ │ │ │ - cmpeq ip, #164, 26 @ 0x2900 │ │ │ │ - @ instruction: 0xfffe4b58 │ │ │ │ - orreq r3, r3, #152, 22 @ 0x26000 │ │ │ │ - cmpeq ip, #32 │ │ │ │ + orreq r3, r3, #80, 22 @ 0x14000 │ │ │ │ + cmpeq ip, #212, 26 @ 0x3500 │ │ │ │ + @ instruction: 0xfffe4b88 │ │ │ │ + orreq r3, r3, #200, 22 @ 0x32000 │ │ │ │ + cmpeq ip, #80 @ 0x50 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ - ldr r2, [pc, #76] @ 933ff8 <__cxa_atexit@plt+0x927a7c> │ │ │ │ + ldr r2, [pc, #76] @ 933fc8 <__cxa_atexit@plt+0x927a4c> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 933ff0 <__cxa_atexit@plt+0x927a74> │ │ │ │ - ldr lr, [pc, #48] @ 933ffc <__cxa_atexit@plt+0x927a80> │ │ │ │ + beq 933fc0 <__cxa_atexit@plt+0x927a44> │ │ │ │ + ldr lr, [pc, #48] @ 933fcc <__cxa_atexit@plt+0x927a50> │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add lr, pc, lr │ │ │ │ strb r3, [r0, r1] │ │ │ │ add r3, r1, #1 │ │ │ │ str lr, [r5] │ │ │ │ str r3, [r2, #8] │ │ │ │ - b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ + b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq ip, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq ip, #228, 30 @ 0x390 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #40] @ 93403c <__cxa_atexit@plt+0x927ac0> │ │ │ │ + ldr lr, [pc, #40] @ 93400c <__cxa_atexit@plt+0x927a90> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ strb r0, [r1, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ + b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq ip, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq ip, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ ldr lr, [r7, #4]! │ │ │ │ ldr r1, [r4, #788] @ 0x314 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #4] │ │ │ │ sub r2, r7, #16 │ │ │ │ cmp fp, r2 │ │ │ │ strd r0, [r7, #8] │ │ │ │ - bhi 93408c <__cxa_atexit@plt+0x927b10> │ │ │ │ + bhi 93405c <__cxa_atexit@plt+0x927ae0> │ │ │ │ strd r0, [r7] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #20] @ 9340a8 <__cxa_atexit@plt+0x927b2c> │ │ │ │ + ldr r7, [pc, #20] @ 934078 <__cxa_atexit@plt+0x927afc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #32, 30 @ 0x80 │ │ │ │ - cmpeq ip, #8, 30 │ │ │ │ + cmpeq ip, #80, 30 @ 0x140 │ │ │ │ + cmpeq ip, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #40] @ 9340e8 <__cxa_atexit@plt+0x927b6c> │ │ │ │ + ldr lr, [pc, #40] @ 9340b8 <__cxa_atexit@plt+0x927b3c> │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ strb r0, [r1, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str lr, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ - b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ + b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq ip, #200, 28 @ 0xc80 │ │ │ │ + cmpeq ip, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ ldr lr, [r7, #4]! │ │ │ │ ldr r1, [r4, #788] @ 0x314 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r8, [r7, #4] │ │ │ │ sub r2, r7, #16 │ │ │ │ cmp fp, r2 │ │ │ │ strd r0, [r7, #8] │ │ │ │ - bhi 934138 <__cxa_atexit@plt+0x927bbc> │ │ │ │ + bhi 934108 <__cxa_atexit@plt+0x927b8c> │ │ │ │ strd r0, [r7] │ │ │ │ mov r7, fp │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #12] │ │ │ │ str lr, [r5, #16] │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #20] @ 934154 <__cxa_atexit@plt+0x927bd8> │ │ │ │ + ldr r7, [pc, #20] @ 934124 <__cxa_atexit@plt+0x927ba8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #116, 28 @ 0x740 │ │ │ │ - cmpeq ip, #88, 8 @ 0x58000000 │ │ │ │ + cmpeq ip, #164, 28 @ 0xa40 │ │ │ │ + cmpeq ip, #136, 8 @ 0x88000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9341fc <__cxa_atexit@plt+0x927c80> │ │ │ │ - ldr r2, [pc, #144] @ 93420c <__cxa_atexit@plt+0x927c90> │ │ │ │ + bhi 9341cc <__cxa_atexit@plt+0x927c50> │ │ │ │ + ldr r2, [pc, #144] @ 9341dc <__cxa_atexit@plt+0x927c60> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 9341dc <__cxa_atexit@plt+0x927c60> │ │ │ │ - ldr r0, [pc, #120] @ 934210 <__cxa_atexit@plt+0x927c94> │ │ │ │ + beq 9341ac <__cxa_atexit@plt+0x927c30> │ │ │ │ + ldr r0, [pc, #120] @ 9341e0 <__cxa_atexit@plt+0x927c64> │ │ │ │ ldr sl, [r8, #15] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r9, #3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - beq 9341ec <__cxa_atexit@plt+0x927c70> │ │ │ │ - ldr r7, [pc, #84] @ 934214 <__cxa_atexit@plt+0x927c98> │ │ │ │ + beq 9341bc <__cxa_atexit@plt+0x927c40> │ │ │ │ + ldr r7, [pc, #84] @ 9341e4 <__cxa_atexit@plt+0x927c68> │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 934218 <__cxa_atexit@plt+0x927c9c> │ │ │ │ + ldr r7, [pc, #20] @ 9341e8 <__cxa_atexit@plt+0x927c6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq ip, #188, 6 @ 0xf0000002 │ │ │ │ - cmpeq ip, #152, 6 @ 0x60000002 │ │ │ │ + cmpeq ip, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq ip, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #60] @ 934278 <__cxa_atexit@plt+0x927cfc> │ │ │ │ + ldr r2, [pc, #60] @ 934248 <__cxa_atexit@plt+0x927ccc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 93426c <__cxa_atexit@plt+0x927cf0> │ │ │ │ - ldr r3, [pc, #28] @ 93427c <__cxa_atexit@plt+0x927d00> │ │ │ │ + beq 93423c <__cxa_atexit@plt+0x927cc0> │ │ │ │ + ldr r3, [pc, #28] @ 93424c <__cxa_atexit@plt+0x927cd0> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq ip, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 9342ac <__cxa_atexit@plt+0x927d30> │ │ │ │ + ldr r3, [pc, #20] @ 93427c <__cxa_atexit@plt+0x927d00> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9342cc <__cxa_atexit@plt+0x927d50> │ │ │ │ + ldr r7, [pc, #12] @ 93429c <__cxa_atexit@plt+0x927d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r3, #236, 24 @ 0xec00 │ │ │ │ - cmpeq ip, #72, 6 @ 0x20000001 │ │ │ │ + orreq r1, r3, #28, 26 @ 0x700 │ │ │ │ + cmpeq ip, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 934330 <__cxa_atexit@plt+0x927db4> │ │ │ │ + bhi 934300 <__cxa_atexit@plt+0x927d84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 934328 <__cxa_atexit@plt+0x927dac> │ │ │ │ - ldr r3, [pc, #52] @ 934338 <__cxa_atexit@plt+0x927dbc> │ │ │ │ - ldr r9, [pc, #52] @ 93433c <__cxa_atexit@plt+0x927dc0> │ │ │ │ - ldr r2, [pc, #52] @ 934340 <__cxa_atexit@plt+0x927dc4> │ │ │ │ + beq 9342f8 <__cxa_atexit@plt+0x927d7c> │ │ │ │ + ldr r3, [pc, #52] @ 934308 <__cxa_atexit@plt+0x927d8c> │ │ │ │ + ldr r9, [pc, #52] @ 93430c <__cxa_atexit@plt+0x927d90> │ │ │ │ + ldr r2, [pc, #52] @ 934310 <__cxa_atexit@plt+0x927d94> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #236, 4 @ 0xc000000e │ │ │ │ - cmpeq ip, #252, 4 @ 0xc000000f │ │ │ │ - orreq r1, r3, #0, 24 │ │ │ │ + cmpeq ip, #28, 6 @ 0x70000000 │ │ │ │ + cmpeq ip, #44, 6 @ 0xb0000000 │ │ │ │ + orreq r1, r3, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9343ac <__cxa_atexit@plt+0x927e30> │ │ │ │ - ldr r2, [pc, #104] @ 9343c8 <__cxa_atexit@plt+0x927e4c> │ │ │ │ + bhi 93437c <__cxa_atexit@plt+0x927e00> │ │ │ │ + ldr r2, [pc, #104] @ 934398 <__cxa_atexit@plt+0x927e1c> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 9343a0 <__cxa_atexit@plt+0x927e24> │ │ │ │ + beq 934370 <__cxa_atexit@plt+0x927df4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 9343b4 <__cxa_atexit@plt+0x927e38> │ │ │ │ - ldr r3, [pc, #68] @ 9343cc <__cxa_atexit@plt+0x927e50> │ │ │ │ + bcc 934384 <__cxa_atexit@plt+0x927e08> │ │ │ │ + ldr r3, [pc, #68] @ 93439c <__cxa_atexit@plt+0x927e20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -2400143,51 +2400131,51 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r1, r3, #44, 28 @ 0x2c0 │ │ │ │ + orreq r1, r3, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 934408 <__cxa_atexit@plt+0x927e8c> │ │ │ │ - ldr r2, [pc, #32] @ 934414 <__cxa_atexit@plt+0x927e98> │ │ │ │ + bcc 9343d8 <__cxa_atexit@plt+0x927e5c> │ │ │ │ + ldr r2, [pc, #32] @ 9343e4 <__cxa_atexit@plt+0x927e68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r1, r3, #192, 26 @ 0x3000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r1, r3, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 934480 <__cxa_atexit@plt+0x927f04> │ │ │ │ - ldr r2, [pc, #104] @ 93449c <__cxa_atexit@plt+0x927f20> │ │ │ │ + bhi 934450 <__cxa_atexit@plt+0x927ed4> │ │ │ │ + ldr r2, [pc, #104] @ 93446c <__cxa_atexit@plt+0x927ef0> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 934474 <__cxa_atexit@plt+0x927ef8> │ │ │ │ + beq 934444 <__cxa_atexit@plt+0x927ec8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 934488 <__cxa_atexit@plt+0x927f0c> │ │ │ │ - ldr r3, [pc, #68] @ 9344a0 <__cxa_atexit@plt+0x927f24> │ │ │ │ + bcc 934458 <__cxa_atexit@plt+0x927edc> │ │ │ │ + ldr r3, [pc, #68] @ 934470 <__cxa_atexit@plt+0x927ef4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ @@ -2400196,2509 +2400184,2509 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq r1, r3, #88, 26 @ 0x1600 │ │ │ │ + orreq r1, r3, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9344dc <__cxa_atexit@plt+0x927f60> │ │ │ │ - ldr r2, [pc, #32] @ 9344e8 <__cxa_atexit@plt+0x927f6c> │ │ │ │ + bcc 9344ac <__cxa_atexit@plt+0x927f30> │ │ │ │ + ldr r2, [pc, #32] @ 9344b8 <__cxa_atexit@plt+0x927f3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldrb r7, [r7, #3] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r1, r3, #236, 24 @ 0xec00 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r1, r3, #28, 26 @ 0x700 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 934564 <__cxa_atexit@plt+0x927fe8> │ │ │ │ + bhi 934534 <__cxa_atexit@plt+0x927fb8> │ │ │ │ ldr r2, [r8, #8] │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r2, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - ble 934528 <__cxa_atexit@plt+0x927fac> │ │ │ │ - ldr r3, [pc, #88] @ 934578 <__cxa_atexit@plt+0x927ffc> │ │ │ │ + ble 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + ldr r3, [pc, #88] @ 934548 <__cxa_atexit@plt+0x927fcc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ - ldr r1, [pc, #68] @ 934574 <__cxa_atexit@plt+0x927ff8> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + ldr r1, [pc, #68] @ 934544 <__cxa_atexit@plt+0x927fc8> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r5, #20 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ stm lr, {r1, r8, r9, sl} │ │ │ │ str r2, [r5, #-4] │ │ │ │ - beq 934558 <__cxa_atexit@plt+0x927fdc> │ │ │ │ + beq 934528 <__cxa_atexit@plt+0x927fac> │ │ │ │ mov r5, r3 │ │ │ │ - b 93458c <__cxa_atexit@plt+0x928010> │ │ │ │ + b 93455c <__cxa_atexit@plt+0x927fe0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93457c <__cxa_atexit@plt+0x928000> │ │ │ │ + ldr r7, [pc, #16] @ 93454c <__cxa_atexit@plt+0x927fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq ip, #132, 8 @ 0x84000000 │ │ │ │ - cmpeq ip, #32, 2 │ │ │ │ - cmpeq ip, #236 @ 0xec │ │ │ │ + cmpeq ip, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq ip, #80, 2 │ │ │ │ + cmpeq ip, #28, 2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r5, #16]! │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldmdb r5, {r8, r9, sl} │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ str r1, [r8, #8] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 9345f4 <__cxa_atexit@plt+0x928078> │ │ │ │ + beq 9345c4 <__cxa_atexit@plt+0x928048> │ │ │ │ cmp r2, #1 │ │ │ │ - beq 9345cc <__cxa_atexit@plt+0x928050> │ │ │ │ + beq 93459c <__cxa_atexit@plt+0x928020> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 934604 <__cxa_atexit@plt+0x928088> │ │ │ │ - ldr r2, [pc, #108] @ 934634 <__cxa_atexit@plt+0x9280b8> │ │ │ │ + bne 9345d4 <__cxa_atexit@plt+0x928058> │ │ │ │ + ldr r2, [pc, #108] @ 934604 <__cxa_atexit@plt+0x928088> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 9345d4 <__cxa_atexit@plt+0x928058> │ │ │ │ - ldr r2, [pc, #88] @ 93462c <__cxa_atexit@plt+0x9280b0> │ │ │ │ + b 9345a4 <__cxa_atexit@plt+0x928028> │ │ │ │ + ldr r2, [pc, #88] @ 9345fc <__cxa_atexit@plt+0x928080> │ │ │ │ add r2, pc, r2 │ │ │ │ cmp fp, r3 │ │ │ │ str r2, [r3, #16] │ │ │ │ - bhi 934614 <__cxa_atexit@plt+0x928098> │ │ │ │ - ldr r5, [pc, #80] @ 934638 <__cxa_atexit@plt+0x9280bc> │ │ │ │ + bhi 9345e4 <__cxa_atexit@plt+0x928068> │ │ │ │ + ldr r5, [pc, #80] @ 934608 <__cxa_atexit@plt+0x92808c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ b 90fac8 <__cxa_atexit@plt+0x90354c> │ │ │ │ - ldr r3, [pc, #44] @ 934628 <__cxa_atexit@plt+0x9280ac> │ │ │ │ + ldr r3, [pc, #44] @ 9345f8 <__cxa_atexit@plt+0x92807c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 90fac8 <__cxa_atexit@plt+0x90354c> │ │ │ │ - ldr r7, [pc, #24] @ 934624 <__cxa_atexit@plt+0x9280a8> │ │ │ │ + ldr r7, [pc, #24] @ 9345f4 <__cxa_atexit@plt+0x928078> │ │ │ │ add r5, r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #20] @ 934630 <__cxa_atexit@plt+0x9280b4> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #20] @ 934600 <__cxa_atexit@plt+0x928084> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq ip, #36 @ 0x24 │ │ │ │ + cmpeq ip, #84 @ 0x54 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ - cmpeq ip, #200, 22 @ 0x32000 │ │ │ │ + cmpeq ip, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - @ instruction: 0xffff3d68 │ │ │ │ - cmpeq ip, #12 │ │ │ │ + @ instruction: 0xffff3d98 │ │ │ │ + cmpeq ip, #60 @ 0x3c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 934668 <__cxa_atexit@plt+0x9280ec> │ │ │ │ + ldr r3, [pc, #24] @ 934638 <__cxa_atexit@plt+0x9280bc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 93466c <__cxa_atexit@plt+0x9280f0> │ │ │ │ + ldr r3, [pc, #12] @ 93463c <__cxa_atexit@plt+0x9280c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9b8 <__cxa_atexit@plt+0xd1143c> │ │ │ │ + b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r3, #180, 16 @ 0xb40000 │ │ │ │ - cmpeq ip, #216, 30 @ 0x360 │ │ │ │ + orreq r1, r3, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq ip, #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 934708 <__cxa_atexit@plt+0x92818c> │ │ │ │ + ldr r3, [pc, #132] @ 9346d8 <__cxa_atexit@plt+0x92815c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 9346e0 <__cxa_atexit@plt+0x928164> │ │ │ │ + bne 9346b0 <__cxa_atexit@plt+0x928134> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9346ec <__cxa_atexit@plt+0x928170> │ │ │ │ - ldr r2, [pc, #92] @ 934710 <__cxa_atexit@plt+0x928194> │ │ │ │ - ldr lr, [pc, #92] @ 934714 <__cxa_atexit@plt+0x928198> │ │ │ │ + bcc 9346bc <__cxa_atexit@plt+0x928140> │ │ │ │ + ldr r2, [pc, #92] @ 9346e0 <__cxa_atexit@plt+0x928164> │ │ │ │ + ldr lr, [pc, #92] @ 9346e4 <__cxa_atexit@plt+0x928168> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r1, r6} │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 93470c <__cxa_atexit@plt+0x928190> │ │ │ │ + ldr r6, [pc, #24] @ 9346dc <__cxa_atexit@plt+0x928160> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq ip, #0, 6 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq ip, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq ip, #48, 30 @ 0xc0 │ │ │ │ + cmpeq ip, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 934770 <__cxa_atexit@plt+0x9281f4> │ │ │ │ - ldr lr, [pc, #68] @ 934788 <__cxa_atexit@plt+0x92820c> │ │ │ │ - ldr r1, [pc, #68] @ 93478c <__cxa_atexit@plt+0x928210> │ │ │ │ + bcc 934740 <__cxa_atexit@plt+0x9281c4> │ │ │ │ + ldr lr, [pc, #68] @ 934758 <__cxa_atexit@plt+0x9281dc> │ │ │ │ + ldr r1, [pc, #68] @ 93475c <__cxa_atexit@plt+0x9281e0> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ mov r9, #8 │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ - ldr r3, [pc, #24] @ 934790 <__cxa_atexit@plt+0x928214> │ │ │ │ + b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ + ldr r3, [pc, #24] @ 934760 <__cxa_atexit@plt+0x9281e4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq ip, #180, 28 @ 0xb40 │ │ │ │ + cmpeq ip, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9347b8 <__cxa_atexit@plt+0x92823c> │ │ │ │ + ldr r3, [pc, #16] @ 934788 <__cxa_atexit@plt+0x92820c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + b d1d998 <__cxa_atexit@plt+0xd1141c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, #140, 28 @ 0x8c0 │ │ │ │ + cmpeq ip, #188, 28 @ 0xbc0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [pc, #148] @ 934870 <__cxa_atexit@plt+0x9282f4> │ │ │ │ + ldr r2, [pc, #148] @ 934840 <__cxa_atexit@plt+0x9282c4> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r3, {r2, r8} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 93483c <__cxa_atexit@plt+0x9282c0> │ │ │ │ + beq 93480c <__cxa_atexit@plt+0x928290> │ │ │ │ cmp r2, #2 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ - bne 934848 <__cxa_atexit@plt+0x9282cc> │ │ │ │ + bne 934818 <__cxa_atexit@plt+0x92829c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 934854 <__cxa_atexit@plt+0x9282d8> │ │ │ │ - ldr lr, [pc, #104] @ 934878 <__cxa_atexit@plt+0x9282fc> │ │ │ │ - ldr r1, [pc, #104] @ 93487c <__cxa_atexit@plt+0x928300> │ │ │ │ + bcc 934824 <__cxa_atexit@plt+0x9282a8> │ │ │ │ + ldr lr, [pc, #104] @ 934848 <__cxa_atexit@plt+0x9282cc> │ │ │ │ + ldr r1, [pc, #104] @ 93484c <__cxa_atexit@plt+0x9282d0> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r0, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ stmib r5, {r2, r6} │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ - b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #24] @ 934874 <__cxa_atexit@plt+0x9282f8> │ │ │ │ + ldr r6, [pc, #24] @ 934844 <__cxa_atexit@plt+0x9282c8> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - cmpeq ip, #200, 26 @ 0x3200 │ │ │ │ + cmpeq ip, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - bne 9348e8 <__cxa_atexit@plt+0x92836c> │ │ │ │ + bne 9348b8 <__cxa_atexit@plt+0x92833c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9348f4 <__cxa_atexit@plt+0x928378> │ │ │ │ - ldr r2, [pc, #88] @ 934914 <__cxa_atexit@plt+0x928398> │ │ │ │ + bcc 9348c4 <__cxa_atexit@plt+0x928348> │ │ │ │ + ldr r2, [pc, #88] @ 9348e4 <__cxa_atexit@plt+0x928368> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ - ldr lr, [pc, #80] @ 934918 <__cxa_atexit@plt+0x92839c> │ │ │ │ + ldr lr, [pc, #80] @ 9348e8 <__cxa_atexit@plt+0x92836c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r6} │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 934910 <__cxa_atexit@plt+0x928394> │ │ │ │ + ldr r6, [pc, #20] @ 9348e0 <__cxa_atexit@plt+0x928364> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - cmpeq ip, #60, 26 @ 0xf00 │ │ │ │ + cmpeq ip, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 934948 <__cxa_atexit@plt+0x9283cc> │ │ │ │ + ldr r3, [pc, #24] @ 934918 <__cxa_atexit@plt+0x92839c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 93494c <__cxa_atexit@plt+0x9283d0> │ │ │ │ + ldr r3, [pc, #12] @ 93491c <__cxa_atexit@plt+0x9283a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9b8 <__cxa_atexit@plt+0xd1143c> │ │ │ │ + b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r3, #212, 10 @ 0x35000000 │ │ │ │ - cmpeq ip, #8, 26 @ 0x200 │ │ │ │ + orreq r1, r3, #4, 12 @ 0x400000 │ │ │ │ + cmpeq ip, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #128] @ 9349e4 <__cxa_atexit@plt+0x928468> │ │ │ │ + ldr r3, [pc, #128] @ 9349b4 <__cxa_atexit@plt+0x928438> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bne 9349c0 <__cxa_atexit@plt+0x928444> │ │ │ │ + bne 934990 <__cxa_atexit@plt+0x928414> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9349c8 <__cxa_atexit@plt+0x92844c> │ │ │ │ - ldr r2, [pc, #88] @ 9349ec <__cxa_atexit@plt+0x928470> │ │ │ │ - ldr lr, [pc, #88] @ 9349f0 <__cxa_atexit@plt+0x928474> │ │ │ │ + bcc 934998 <__cxa_atexit@plt+0x92841c> │ │ │ │ + ldr r2, [pc, #88] @ 9349bc <__cxa_atexit@plt+0x928440> │ │ │ │ + ldr lr, [pc, #88] @ 9349c0 <__cxa_atexit@plt+0x928444> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r1, r6} │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ add r5, r5, #4 │ │ │ │ - b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ - ldr r6, [pc, #24] @ 9349e8 <__cxa_atexit@plt+0x92846c> │ │ │ │ + b d1d9a0 <__cxa_atexit@plt+0xd11424> │ │ │ │ + ldr r6, [pc, #24] @ 9349b8 <__cxa_atexit@plt+0x92843c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq ip, #32 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq ip, #80 @ 0x50 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq ip, #100, 24 @ 0x6400 │ │ │ │ + cmpeq ip, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 934a4c <__cxa_atexit@plt+0x9284d0> │ │ │ │ - ldr lr, [pc, #68] @ 934a64 <__cxa_atexit@plt+0x9284e8> │ │ │ │ - ldr r1, [pc, #68] @ 934a68 <__cxa_atexit@plt+0x9284ec> │ │ │ │ + bcc 934a1c <__cxa_atexit@plt+0x9284a0> │ │ │ │ + ldr lr, [pc, #68] @ 934a34 <__cxa_atexit@plt+0x9284b8> │ │ │ │ + ldr r1, [pc, #68] @ 934a38 <__cxa_atexit@plt+0x9284bc> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ str r1, [r3, #4]! │ │ │ │ mov r9, #8 │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ - ldr r3, [pc, #24] @ 934a6c <__cxa_atexit@plt+0x9284f0> │ │ │ │ + b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ + ldr r3, [pc, #24] @ 934a3c <__cxa_atexit@plt+0x9284c0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq ip, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq ip, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 934a94 <__cxa_atexit@plt+0x928518> │ │ │ │ + ldr r3, [pc, #16] @ 934a64 <__cxa_atexit@plt+0x9284e8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + b d1d998 <__cxa_atexit@plt+0xd1141c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, #192, 22 @ 0x30000 │ │ │ │ + cmpeq ip, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [pc, #144] @ 934b48 <__cxa_atexit@plt+0x9285cc> │ │ │ │ + ldr r2, [pc, #144] @ 934b18 <__cxa_atexit@plt+0x92859c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r3, {r2, r8} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 934b18 <__cxa_atexit@plt+0x92859c> │ │ │ │ + beq 934ae8 <__cxa_atexit@plt+0x92856c> │ │ │ │ cmp r2, #2 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ - bne 934b24 <__cxa_atexit@plt+0x9285a8> │ │ │ │ + bne 934af4 <__cxa_atexit@plt+0x928578> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 934b2c <__cxa_atexit@plt+0x9285b0> │ │ │ │ - ldr lr, [pc, #100] @ 934b50 <__cxa_atexit@plt+0x9285d4> │ │ │ │ - ldr r1, [pc, #100] @ 934b54 <__cxa_atexit@plt+0x9285d8> │ │ │ │ + bcc 934afc <__cxa_atexit@plt+0x928580> │ │ │ │ + ldr lr, [pc, #100] @ 934b20 <__cxa_atexit@plt+0x9285a4> │ │ │ │ + ldr r1, [pc, #100] @ 934b24 <__cxa_atexit@plt+0x9285a8> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r0, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ stmib r5, {r2, r6} │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ - b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ - ldr r6, [pc, #24] @ 934b4c <__cxa_atexit@plt+0x9285d0> │ │ │ │ + b d1d9a0 <__cxa_atexit@plt+0xd11424> │ │ │ │ + ldr r6, [pc, #24] @ 934b1c <__cxa_atexit@plt+0x9285a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ - cmpeq ip, #0, 22 │ │ │ │ + cmpeq ip, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - bne 934bc0 <__cxa_atexit@plt+0x928644> │ │ │ │ + bne 934b90 <__cxa_atexit@plt+0x928614> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 934bc8 <__cxa_atexit@plt+0x92864c> │ │ │ │ - ldr r2, [pc, #84] @ 934be8 <__cxa_atexit@plt+0x92866c> │ │ │ │ + bcc 934b98 <__cxa_atexit@plt+0x92861c> │ │ │ │ + ldr r2, [pc, #84] @ 934bb8 <__cxa_atexit@plt+0x92863c> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ - ldr lr, [pc, #76] @ 934bec <__cxa_atexit@plt+0x928670> │ │ │ │ + ldr lr, [pc, #76] @ 934bbc <__cxa_atexit@plt+0x928640> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ stm r5, {r0, r6} │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r9, #8 │ │ │ │ - b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + b d1d990 <__cxa_atexit@plt+0xd11414> │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ - ldr r6, [pc, #20] @ 934be4 <__cxa_atexit@plt+0x928668> │ │ │ │ + b d1d9a0 <__cxa_atexit@plt+0xd11424> │ │ │ │ + ldr r6, [pc, #20] @ 934bb4 <__cxa_atexit@plt+0x928638> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ @ instruction: 0xfffff7a8 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq ip, #76, 20 @ 0x4c000 │ │ │ │ + cmpeq ip, #124, 20 @ 0x7c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ - cmpeq ip, #124, 20 @ 0x7c000 │ │ │ │ + b d1d9a8 <__cxa_atexit@plt+0xd1142c> │ │ │ │ + cmpeq ip, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 934c5c <__cxa_atexit@plt+0x9286e0> │ │ │ │ - ldr r3, [pc, #64] @ 934c6c <__cxa_atexit@plt+0x9286f0> │ │ │ │ + bhi 934c2c <__cxa_atexit@plt+0x9286b0> │ │ │ │ + ldr r3, [pc, #64] @ 934c3c <__cxa_atexit@plt+0x9286c0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 934c4c <__cxa_atexit@plt+0x9286d0> │ │ │ │ + beq 934c1c <__cxa_atexit@plt+0x9286a0> │ │ │ │ add sl, r8, #7 │ │ │ │ mov r7, r8 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ mov r8, r3 │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 934c70 <__cxa_atexit@plt+0x9286f4> │ │ │ │ + ldr r7, [pc, #12] @ 934c40 <__cxa_atexit@plt+0x9286c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq ip, #60, 20 @ 0x3c000 │ │ │ │ - cmpeq ip, #20, 20 @ 0x14000 │ │ │ │ + cmpeq ip, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq ip, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ - cmpeq ip, #32, 18 @ 0x80000 │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ + cmpeq ip, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 934d38 <__cxa_atexit@plt+0x9287bc> │ │ │ │ - ldr r2, [pc, #148] @ 934d48 <__cxa_atexit@plt+0x9287cc> │ │ │ │ + bhi 934d08 <__cxa_atexit@plt+0x92878c> │ │ │ │ + ldr r2, [pc, #148] @ 934d18 <__cxa_atexit@plt+0x92879c> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 934d18 <__cxa_atexit@plt+0x92879c> │ │ │ │ - ldr r1, [pc, #124] @ 934d4c <__cxa_atexit@plt+0x9287d0> │ │ │ │ + beq 934ce8 <__cxa_atexit@plt+0x92876c> │ │ │ │ + ldr r1, [pc, #124] @ 934d1c <__cxa_atexit@plt+0x9287a0> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ - beq 934d28 <__cxa_atexit@plt+0x9287ac> │ │ │ │ - ldr r1, [pc, #84] @ 934d50 <__cxa_atexit@plt+0x9287d4> │ │ │ │ + beq 934cf8 <__cxa_atexit@plt+0x92877c> │ │ │ │ + ldr r1, [pc, #84] @ 934d20 <__cxa_atexit@plt+0x9287a4> │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 934d54 <__cxa_atexit@plt+0x9287d8> │ │ │ │ + ldr r7, [pc, #20] @ 934d24 <__cxa_atexit@plt+0x9287a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq ip, #104, 18 @ 0x1a0000 │ │ │ │ - cmpeq ip, #92, 16 @ 0x5c0000 │ │ │ │ + cmpeq ip, #152, 18 @ 0x260000 │ │ │ │ + cmpeq ip, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #72] @ 934dbc <__cxa_atexit@plt+0x928840> │ │ │ │ + ldr r2, [pc, #72] @ 934d8c <__cxa_atexit@plt+0x928810> │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 934db0 <__cxa_atexit@plt+0x928834> │ │ │ │ - ldr r2, [pc, #32] @ 934dc0 <__cxa_atexit@plt+0x928844> │ │ │ │ + beq 934d80 <__cxa_atexit@plt+0x928804> │ │ │ │ + ldr r2, [pc, #32] @ 934d90 <__cxa_atexit@plt+0x928814> │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #240, 14 @ 0x3c00000 │ │ │ │ + cmpeq ip, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 934df0 <__cxa_atexit@plt+0x928874> │ │ │ │ + ldr r3, [pc, #24] @ 934dc0 <__cxa_atexit@plt+0x928844> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 934e2c <__cxa_atexit@plt+0x9288b0> │ │ │ │ + bcc 934dfc <__cxa_atexit@plt+0x928880> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #36] @ 934e44 <__cxa_atexit@plt+0x9288c8> │ │ │ │ + ldr r2, [pc, #36] @ 934e14 <__cxa_atexit@plt+0x928898> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 934e48 <__cxa_atexit@plt+0x9288cc> │ │ │ │ + ldr r3, [pc, #20] @ 934e18 <__cxa_atexit@plt+0x92889c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r1, r3, #224, 2 @ 0x38 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r1, r3, #16, 4 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq ip, #144, 16 @ 0x900000 │ │ │ │ + cmpeq ip, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 934e94 <__cxa_atexit@plt+0x928918> │ │ │ │ - ldr r2, [pc, #52] @ 934ea4 <__cxa_atexit@plt+0x928928> │ │ │ │ + bhi 934e64 <__cxa_atexit@plt+0x9288e8> │ │ │ │ + ldr r2, [pc, #52] @ 934e74 <__cxa_atexit@plt+0x9288f8> │ │ │ │ ldr r3, [r5] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r2, [r5, #-12]! │ │ │ │ - ldr r2, [pc, #32] @ 934ea8 <__cxa_atexit@plt+0x92892c> │ │ │ │ + ldr r2, [pc, #32] @ 934e78 <__cxa_atexit@plt+0x9288fc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ - ldr r7, [pc, #16] @ 934eac <__cxa_atexit@plt+0x928930> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ + ldr r7, [pc, #16] @ 934e7c <__cxa_atexit@plt+0x928900> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r1, r3, #52, 4 @ 0x40000003 │ │ │ │ - cmpeq ip, #88, 16 @ 0x580000 │ │ │ │ - cmpeq ip, #48, 16 @ 0x300000 │ │ │ │ + orreq r1, r3, #100, 4 @ 0x40000006 │ │ │ │ + cmpeq ip, #136, 16 @ 0x880000 │ │ │ │ + cmpeq ip, #96, 16 @ 0x600000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 934edc <__cxa_atexit@plt+0x928960> │ │ │ │ + ldr r3, [pc, #24] @ 934eac <__cxa_atexit@plt+0x928930> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 934ee0 <__cxa_atexit@plt+0x928964> │ │ │ │ + ldr r3, [pc, #12] @ 934eb0 <__cxa_atexit@plt+0x928934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r1, r3, #236, 2 @ 0x3b │ │ │ │ - cmpeq ip, #236, 14 @ 0x3b00000 │ │ │ │ + orreq r1, r3, #28, 4 @ 0xc0000001 │ │ │ │ + cmpeq ip, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #68] @ 934f40 <__cxa_atexit@plt+0x9289c4> │ │ │ │ + ldr r7, [pc, #68] @ 934f10 <__cxa_atexit@plt+0x928994> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #52] @ 934f44 <__cxa_atexit@plt+0x9289c8> │ │ │ │ + ldr r7, [pc, #52] @ 934f14 <__cxa_atexit@plt+0x928998> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 934f34 <__cxa_atexit@plt+0x9289b8> │ │ │ │ - ldr r7, [pc, #40] @ 934f48 <__cxa_atexit@plt+0x9289cc> │ │ │ │ + beq 934f04 <__cxa_atexit@plt+0x928988> │ │ │ │ + ldr r7, [pc, #40] @ 934f18 <__cxa_atexit@plt+0x92899c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 934f4c <__cxa_atexit@plt+0x9289d0> │ │ │ │ + ldr r7, [pc, #32] @ 934f1c <__cxa_atexit@plt+0x9289a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ - b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ + b d1d9b8 <__cxa_atexit@plt+0xd1143c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r2, r3, #144, 22 @ 0x24000 │ │ │ │ + orreq r2, r3, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq r2, r3, #116, 22 @ 0x1d000 │ │ │ │ - cmpeq ip, #112, 14 @ 0x1c00000 │ │ │ │ + orreq r2, r3, #164, 22 @ 0x29000 │ │ │ │ + cmpeq ip, #160, 14 @ 0x2800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 934f74 <__cxa_atexit@plt+0x9289f8> │ │ │ │ + ldr r3, [pc, #16] @ 934f44 <__cxa_atexit@plt+0x9289c8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ + b d1d9b8 <__cxa_atexit@plt+0xd1143c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq ip, #60, 12 @ 0x3c00000 │ │ │ │ + cmpeq ip, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 934fcc <__cxa_atexit@plt+0x928a50> │ │ │ │ + ldr r2, [pc, #64] @ 934f9c <__cxa_atexit@plt+0x928a20> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 934fc0 <__cxa_atexit@plt+0x928a44> │ │ │ │ - ldr r3, [pc, #40] @ 934fd0 <__cxa_atexit@plt+0x928a54> │ │ │ │ + beq 934f90 <__cxa_atexit@plt+0x928a14> │ │ │ │ + ldr r3, [pc, #40] @ 934fa0 <__cxa_atexit@plt+0x928a24> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq ip, #224, 10 @ 0x38000000 │ │ │ │ + cmpeq ip, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 935000 <__cxa_atexit@plt+0x928a84> │ │ │ │ + ldr r3, [pc, #24] @ 934fd0 <__cxa_atexit@plt+0x928a54> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq ip, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq ip, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #44] @ 935048 <__cxa_atexit@plt+0x928acc> │ │ │ │ + ldr r2, [pc, #44] @ 935018 <__cxa_atexit@plt+0x928a9c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 93503c <__cxa_atexit@plt+0x928ac0> │ │ │ │ + beq 93500c <__cxa_atexit@plt+0x928a90> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq ip, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq ip, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldmdb r5, {r9, sl} │ │ │ │ str r7, [r5] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ - cmpeq ip, #132, 12 @ 0x8400000 │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ + cmpeq ip, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r1, r5, #16 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 935134 <__cxa_atexit@plt+0x928bb8> │ │ │ │ - ldr r7, [pc, #212] @ 935160 <__cxa_atexit@plt+0x928be4> │ │ │ │ + bhi 935104 <__cxa_atexit@plt+0x928b88> │ │ │ │ + ldr r7, [pc, #212] @ 935130 <__cxa_atexit@plt+0x928bb4> │ │ │ │ mov r0, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r0, #-8]! │ │ │ │ str r9, [r0, #4] │ │ │ │ - beq 935114 <__cxa_atexit@plt+0x928b98> │ │ │ │ - ldr r7, [pc, #188] @ 935164 <__cxa_atexit@plt+0x928be8> │ │ │ │ + beq 9350e4 <__cxa_atexit@plt+0x928b68> │ │ │ │ + ldr r7, [pc, #188] @ 935134 <__cxa_atexit@plt+0x928bb8> │ │ │ │ add sl, r8, #7 │ │ │ │ tst r9, #3 │ │ │ │ ldm sl, {r2, r3, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - beq 935124 <__cxa_atexit@plt+0x928ba8> │ │ │ │ - ldr r7, [pc, #152] @ 935168 <__cxa_atexit@plt+0x928bec> │ │ │ │ + beq 9350f4 <__cxa_atexit@plt+0x928b78> │ │ │ │ + ldr r7, [pc, #152] @ 935138 <__cxa_atexit@plt+0x928bbc> │ │ │ │ str r9, [r5, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 935144 <__cxa_atexit@plt+0x928bc8> │ │ │ │ - ldr r7, [pc, #136] @ 935174 <__cxa_atexit@plt+0x928bf8> │ │ │ │ + bhi 935114 <__cxa_atexit@plt+0x928b98> │ │ │ │ + ldr r7, [pc, #136] @ 935144 <__cxa_atexit@plt+0x928bc8> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r7, [pc, #116] @ 935178 <__cxa_atexit@plt+0x928bfc> │ │ │ │ + ldr r7, [pc, #116] @ 935148 <__cxa_atexit@plt+0x928bcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ ldr r1, [r8] │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r8 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 935170 <__cxa_atexit@plt+0x928bf4> │ │ │ │ + ldr r7, [pc, #52] @ 935140 <__cxa_atexit@plt+0x928bc4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 93516c <__cxa_atexit@plt+0x928bf0> │ │ │ │ + ldr r7, [pc, #32] @ 93513c <__cxa_atexit@plt+0x928bc0> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - cmpeq ip, #164, 10 @ 0x29000000 │ │ │ │ - cmpeq ip, #192, 10 @ 0x30000000 │ │ │ │ + cmpeq ip, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq ip, #240, 10 @ 0x3c000000 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - orreq r0, r3, #188, 30 @ 0x2f0 │ │ │ │ - cmpeq ip, #116, 10 @ 0x1d000000 │ │ │ │ + orreq r0, r3, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq ip, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #124] @ 935218 <__cxa_atexit@plt+0x928c9c> │ │ │ │ + ldr r2, [pc, #124] @ 9351e8 <__cxa_atexit@plt+0x928c6c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 9351fc <__cxa_atexit@plt+0x928c80> │ │ │ │ - ldr r3, [pc, #92] @ 93521c <__cxa_atexit@plt+0x928ca0> │ │ │ │ + beq 9351cc <__cxa_atexit@plt+0x928c50> │ │ │ │ + ldr r3, [pc, #92] @ 9351ec <__cxa_atexit@plt+0x928c70> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 935208 <__cxa_atexit@plt+0x928c8c> │ │ │ │ - ldr r3, [pc, #72] @ 935224 <__cxa_atexit@plt+0x928ca8> │ │ │ │ + bhi 9351d8 <__cxa_atexit@plt+0x928c5c> │ │ │ │ + ldr r3, [pc, #72] @ 9351f4 <__cxa_atexit@plt+0x928c78> │ │ │ │ str r8, [r5] │ │ │ │ str r9, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #56] @ 935228 <__cxa_atexit@plt+0x928cac> │ │ │ │ + ldr r3, [pc, #56] @ 9351f8 <__cxa_atexit@plt+0x928c7c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 935220 <__cxa_atexit@plt+0x928ca4> │ │ │ │ + ldr r7, [pc, #16] @ 9351f0 <__cxa_atexit@plt+0x928c74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq ip, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq ip, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ - orreq r0, r3, #204, 28 @ 0xcc0 │ │ │ │ - cmpeq ip, #196, 8 @ 0xc4000000 │ │ │ │ + orreq r0, r3, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq ip, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r2, [pc, #88] @ 9352a0 <__cxa_atexit@plt+0x928d24> │ │ │ │ + ldr r2, [pc, #88] @ 935270 <__cxa_atexit@plt+0x928cf4> │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #20 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r3] │ │ │ │ - bhi 93528c <__cxa_atexit@plt+0x928d10> │ │ │ │ - ldr r3, [pc, #56] @ 9352a4 <__cxa_atexit@plt+0x928d28> │ │ │ │ + bhi 93525c <__cxa_atexit@plt+0x928ce0> │ │ │ │ + ldr r3, [pc, #56] @ 935274 <__cxa_atexit@plt+0x928cf8> │ │ │ │ str r8, [r5, #8] │ │ │ │ stm r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #40] @ 9352a8 <__cxa_atexit@plt+0x928d2c> │ │ │ │ + ldr r3, [pc, #40] @ 935278 <__cxa_atexit@plt+0x928cfc> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ - ldr r7, [pc, #24] @ 9352ac <__cxa_atexit@plt+0x928d30> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ + ldr r7, [pc, #24] @ 93527c <__cxa_atexit@plt+0x928d00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - orreq r0, r3, #60, 28 @ 0x3c0 │ │ │ │ - cmpeq ip, #92, 8 @ 0x5c000000 │ │ │ │ + orreq r0, r3, #108, 28 @ 0x6c0 │ │ │ │ + cmpeq ip, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9352cc <__cxa_atexit@plt+0x928d50> │ │ │ │ + ldr r7, [pc, #12] @ 93529c <__cxa_atexit@plt+0x928d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r3, #236, 24 @ 0xec00 │ │ │ │ - cmpeq ip, #48, 8 @ 0x30000000 │ │ │ │ + orreq r0, r3, #28, 26 @ 0x700 │ │ │ │ + cmpeq ip, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 93535c <__cxa_atexit@plt+0x928de0> │ │ │ │ - ldr lr, [pc, #116] @ 93536c <__cxa_atexit@plt+0x928df0> │ │ │ │ - ldr r0, [pc, #116] @ 935370 <__cxa_atexit@plt+0x928df4> │ │ │ │ + bhi 93532c <__cxa_atexit@plt+0x928db0> │ │ │ │ + ldr lr, [pc, #116] @ 93533c <__cxa_atexit@plt+0x928dc0> │ │ │ │ + ldr r0, [pc, #116] @ 935340 <__cxa_atexit@plt+0x928dc4> │ │ │ │ mov r3, r1 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r2, #12] │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ - beq 935348 <__cxa_atexit@plt+0x928dcc> │ │ │ │ - ldr r2, [pc, #72] @ 935374 <__cxa_atexit@plt+0x928df8> │ │ │ │ + beq 935318 <__cxa_atexit@plt+0x928d9c> │ │ │ │ + ldr r2, [pc, #72] @ 935344 <__cxa_atexit@plt+0x928dc8> │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r1, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r1, #-16] │ │ │ │ - beq 935354 <__cxa_atexit@plt+0x928dd8> │ │ │ │ + beq 935324 <__cxa_atexit@plt+0x928da8> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 205338c <__cxa_atexit@plt+0x2046e10> │ │ │ │ + b 2053414 <__cxa_atexit@plt+0x2046e98> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r0, r3, #4, 24 @ 0x400 │ │ │ │ + orreq r0, r3, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq ip, #136, 6 @ 0x20000002 │ │ │ │ + cmpeq ip, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 9353b4 <__cxa_atexit@plt+0x928e38> │ │ │ │ + ldr r3, [pc, #40] @ 935384 <__cxa_atexit@plt+0x928e08> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 9353ac <__cxa_atexit@plt+0x928e30> │ │ │ │ + beq 93537c <__cxa_atexit@plt+0x928e00> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 205338c <__cxa_atexit@plt+0x2046e10> │ │ │ │ + b 2053414 <__cxa_atexit@plt+0x2046e98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq ip, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq ip, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 205338c <__cxa_atexit@plt+0x2046e10> │ │ │ │ - cmpeq ip, #52, 6 @ 0xd0000000 │ │ │ │ + b 2053414 <__cxa_atexit@plt+0x2046e98> │ │ │ │ + cmpeq ip, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 935444 <__cxa_atexit@plt+0x928ec8> │ │ │ │ - ldr r2, [pc, #92] @ 935454 <__cxa_atexit@plt+0x928ed8> │ │ │ │ + bhi 935414 <__cxa_atexit@plt+0x928e98> │ │ │ │ + ldr r2, [pc, #92] @ 935424 <__cxa_atexit@plt+0x928ea8> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 935434 <__cxa_atexit@plt+0x928eb8> │ │ │ │ + beq 935404 <__cxa_atexit@plt+0x928e88> │ │ │ │ add sl, r8, #7 │ │ │ │ - ldr r2, [pc, #68] @ 935458 <__cxa_atexit@plt+0x928edc> │ │ │ │ + ldr r2, [pc, #68] @ 935428 <__cxa_atexit@plt+0x928eac> │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ sub lr, r5, #16 │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r2, r9, sl} │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93545c <__cxa_atexit@plt+0x928ee0> │ │ │ │ + ldr r7, [pc, #16] @ 93542c <__cxa_atexit@plt+0x928eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq ip, #212, 4 @ 0x4000000d │ │ │ │ - cmpeq ip, #172, 4 @ 0xc000000a │ │ │ │ + cmpeq ip, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq ip, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #16] @ 93548c <__cxa_atexit@plt+0x928f10> │ │ │ │ + ldr r3, [pc, #16] @ 93545c <__cxa_atexit@plt+0x928ee0> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq ip, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq ip, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9354bc <__cxa_atexit@plt+0x928f40> │ │ │ │ + ldr r3, [pc, #24] @ 93548c <__cxa_atexit@plt+0x928f10> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq ip, #64, 4 │ │ │ │ + cmpeq ip, #112, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 935504 <__cxa_atexit@plt+0x928f88> │ │ │ │ + bcc 9354d4 <__cxa_atexit@plt+0x928f58> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r2, [pc, #36] @ 935510 <__cxa_atexit@plt+0x928f94> │ │ │ │ + ldr r2, [pc, #36] @ 9354e0 <__cxa_atexit@plt+0x928f64> │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ - cmpeq ip, #200, 2 @ 0x32 │ │ │ │ + cmpeq ip, #248, 2 @ 0x3e │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 935564 <__cxa_atexit@plt+0x928fe8> │ │ │ │ - ldr r2, [pc, #60] @ 935574 <__cxa_atexit@plt+0x928ff8> │ │ │ │ + bhi 935534 <__cxa_atexit@plt+0x928fb8> │ │ │ │ + ldr r2, [pc, #60] @ 935544 <__cxa_atexit@plt+0x928fc8> │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r1, r8} │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #32] @ 935578 <__cxa_atexit@plt+0x928ffc> │ │ │ │ + ldr r2, [pc, #32] @ 935548 <__cxa_atexit@plt+0x928fcc> │ │ │ │ mov r8, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ - ldr r7, [pc, #16] @ 93557c <__cxa_atexit@plt+0x929000> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ + ldr r7, [pc, #16] @ 93554c <__cxa_atexit@plt+0x928fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r0, r3, #100, 22 @ 0x19000 │ │ │ │ - cmpeq ip, #188, 2 @ 0x2f │ │ │ │ - cmpeq ip, #96, 2 │ │ │ │ + orreq r0, r3, #148, 22 @ 0x25000 │ │ │ │ + cmpeq ip, #236, 2 @ 0x3b │ │ │ │ + cmpeq ip, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9355ac <__cxa_atexit@plt+0x929030> │ │ │ │ + ldr r3, [pc, #24] @ 93557c <__cxa_atexit@plt+0x929000> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9355b0 <__cxa_atexit@plt+0x929034> │ │ │ │ + ldr r3, [pc, #12] @ 935580 <__cxa_atexit@plt+0x929004> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r3, #28, 22 @ 0x7000 │ │ │ │ - cmpeq ip, #28, 2 │ │ │ │ + orreq r0, r3, #76, 22 @ 0x13000 │ │ │ │ + cmpeq ip, #76, 2 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #68] @ 935610 <__cxa_atexit@plt+0x929094> │ │ │ │ + ldr r7, [pc, #68] @ 9355e0 <__cxa_atexit@plt+0x929064> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ - ldr r7, [pc, #52] @ 935614 <__cxa_atexit@plt+0x929098> │ │ │ │ + ldr r7, [pc, #52] @ 9355e4 <__cxa_atexit@plt+0x929068> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 935604 <__cxa_atexit@plt+0x929088> │ │ │ │ - ldr r7, [pc, #40] @ 935618 <__cxa_atexit@plt+0x92909c> │ │ │ │ + beq 9355d4 <__cxa_atexit@plt+0x929058> │ │ │ │ + ldr r7, [pc, #40] @ 9355e8 <__cxa_atexit@plt+0x92906c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 93561c <__cxa_atexit@plt+0x9290a0> │ │ │ │ + ldr r7, [pc, #32] @ 9355ec <__cxa_atexit@plt+0x929070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ - b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ + b d1d9b8 <__cxa_atexit@plt+0xd1143c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r2, r3, #192, 8 @ 0xc0000000 │ │ │ │ + orreq r2, r3, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq r2, r3, #164, 8 @ 0xa4000000 │ │ │ │ - cmpeq ip, #160 @ 0xa0 │ │ │ │ + orreq r2, r3, #212, 8 @ 0xd4000000 │ │ │ │ + cmpeq ip, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 935644 <__cxa_atexit@plt+0x9290c8> │ │ │ │ + ldr r3, [pc, #16] @ 935614 <__cxa_atexit@plt+0x929098> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ + b d1d9b8 <__cxa_atexit@plt+0xd1143c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmppeq fp, #108, 30 @ p-variant is OBSOLETE @ 0x1b0 │ │ │ │ + cmppeq fp, #156, 30 @ p-variant is OBSOLETE @ 0x270 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #64] @ 93569c <__cxa_atexit@plt+0x929120> │ │ │ │ + ldr r2, [pc, #64] @ 93566c <__cxa_atexit@plt+0x9290f0> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 935690 <__cxa_atexit@plt+0x929114> │ │ │ │ - ldr r3, [pc, #40] @ 9356a0 <__cxa_atexit@plt+0x929124> │ │ │ │ + beq 935660 <__cxa_atexit@plt+0x9290e4> │ │ │ │ + ldr r3, [pc, #40] @ 935670 <__cxa_atexit@plt+0x9290f4> │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmppeq fp, #16, 30 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ + cmppeq fp, #64, 30 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9356d0 <__cxa_atexit@plt+0x929154> │ │ │ │ + ldr r3, [pc, #24] @ 9356a0 <__cxa_atexit@plt+0x929124> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmppeq fp, #224, 28 @ p-variant is OBSOLETE @ 0xe00 │ │ │ │ + cmppeq fp, #16, 30 @ p-variant is OBSOLETE @ 0x40 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #60] @ 935728 <__cxa_atexit@plt+0x9291ac> │ │ │ │ + ldr r2, [pc, #60] @ 9356f8 <__cxa_atexit@plt+0x92917c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 93571c <__cxa_atexit@plt+0x9291a0> │ │ │ │ + beq 9356ec <__cxa_atexit@plt+0x929170> │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #36] @ 93572c <__cxa_atexit@plt+0x9291b0> │ │ │ │ + ldr r3, [pc, #36] @ 9356fc <__cxa_atexit@plt+0x929180> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmppeq fp, #132, 28 @ p-variant is OBSOLETE @ 0x840 │ │ │ │ + cmppeq fp, #180, 28 @ p-variant is OBSOLETE @ 0xb40 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ - ldr r3, [pc, #20] @ 93575c <__cxa_atexit@plt+0x9291e0> │ │ │ │ + ldr r3, [pc, #20] @ 93572c <__cxa_atexit@plt+0x9291b0> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ - cmppeq fp, #172, 30 @ p-variant is OBSOLETE @ 0x2b0 │ │ │ │ + cmppeq fp, #220, 30 @ p-variant is OBSOLETE @ 0x370 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93584c <__cxa_atexit@plt+0x9292d0> │ │ │ │ - ldr r7, [pc, #220] @ 935874 <__cxa_atexit@plt+0x9292f8> │ │ │ │ + bhi 93581c <__cxa_atexit@plt+0x9292a0> │ │ │ │ + ldr r7, [pc, #220] @ 935844 <__cxa_atexit@plt+0x9292c8> │ │ │ │ mov r1, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1, #-8]! │ │ │ │ str r9, [r1, #4] │ │ │ │ - beq 93582c <__cxa_atexit@plt+0x9292b0> │ │ │ │ + beq 9357fc <__cxa_atexit@plt+0x929280> │ │ │ │ mov r0, r8 │ │ │ │ - ldr r7, [pc, #192] @ 935878 <__cxa_atexit@plt+0x9292fc> │ │ │ │ + ldr r7, [pc, #192] @ 935848 <__cxa_atexit@plt+0x9292cc> │ │ │ │ ldr sl, [r0, #15] │ │ │ │ ldr r8, [r8, #7] │ │ │ │ ldr r3, [r0, #11] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 93583c <__cxa_atexit@plt+0x9292c0> │ │ │ │ - ldr r7, [pc, #156] @ 93587c <__cxa_atexit@plt+0x929300> │ │ │ │ + beq 93580c <__cxa_atexit@plt+0x929290> │ │ │ │ + ldr r7, [pc, #156] @ 93584c <__cxa_atexit@plt+0x9292d0> │ │ │ │ str r9, [r5, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93585c <__cxa_atexit@plt+0x9292e0> │ │ │ │ - ldr r7, [pc, #140] @ 935888 <__cxa_atexit@plt+0x92930c> │ │ │ │ + bhi 93582c <__cxa_atexit@plt+0x9292b0> │ │ │ │ + ldr r7, [pc, #140] @ 935858 <__cxa_atexit@plt+0x9292dc> │ │ │ │ ldr r2, [r8, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r3, sl} │ │ │ │ str r8, [r5, #16] │ │ │ │ str r2, [r5, #12] │ │ │ │ - ldr r7, [pc, #116] @ 93588c <__cxa_atexit@plt+0x929310> │ │ │ │ + ldr r7, [pc, #116] @ 93585c <__cxa_atexit@plt+0x9292e0> │ │ │ │ mov r8, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 935884 <__cxa_atexit@plt+0x929308> │ │ │ │ + ldr r7, [pc, #48] @ 935854 <__cxa_atexit@plt+0x9292d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 935880 <__cxa_atexit@plt+0x929304> │ │ │ │ + ldr r7, [pc, #28] @ 935850 <__cxa_atexit@plt+0x9292d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmppeq fp, #192, 28 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ - cmppeq fp, #220, 28 @ p-variant is OBSOLETE @ 0xdc0 │ │ │ │ + cmppeq fp, #240, 28 @ p-variant is OBSOLETE @ 0xf00 │ │ │ │ + cmppeq fp, #12, 30 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - orreq r0, r3, #164, 16 @ 0xa40000 │ │ │ │ - cmppeq fp, #148, 28 @ p-variant is OBSOLETE @ 0x940 │ │ │ │ + orreq r0, r3, #212, 16 @ 0xd40000 │ │ │ │ + cmppeq fp, #196, 28 @ p-variant is OBSOLETE @ 0xc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #136] @ 935938 <__cxa_atexit@plt+0x9293bc> │ │ │ │ + ldr r2, [pc, #136] @ 935908 <__cxa_atexit@plt+0x92938c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 93591c <__cxa_atexit@plt+0x9293a0> │ │ │ │ - ldr r3, [pc, #104] @ 93593c <__cxa_atexit@plt+0x9293c0> │ │ │ │ + beq 9358ec <__cxa_atexit@plt+0x929370> │ │ │ │ + ldr r3, [pc, #104] @ 93590c <__cxa_atexit@plt+0x929390> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 935928 <__cxa_atexit@plt+0x9293ac> │ │ │ │ - ldr r3, [pc, #84] @ 935944 <__cxa_atexit@plt+0x9293c8> │ │ │ │ + bhi 9358f8 <__cxa_atexit@plt+0x92937c> │ │ │ │ + ldr r3, [pc, #84] @ 935914 <__cxa_atexit@plt+0x929398> │ │ │ │ ldr r2, [r8, #8] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - ldr r3, [pc, #56] @ 935948 <__cxa_atexit@plt+0x9293cc> │ │ │ │ + ldr r3, [pc, #56] @ 935918 <__cxa_atexit@plt+0x92939c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 935940 <__cxa_atexit@plt+0x9293c4> │ │ │ │ + ldr r7, [pc, #16] @ 935910 <__cxa_atexit@plt+0x929394> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - cmppeq fp, #248, 26 @ p-variant is OBSOLETE @ 0x3e00 │ │ │ │ + cmppeq fp, #40, 28 @ p-variant is OBSOLETE @ 0x280 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ - orreq r0, r3, #172, 14 @ 0x2b00000 │ │ │ │ - cmppeq fp, #216, 26 @ p-variant is OBSOLETE @ 0x3600 │ │ │ │ + orreq r0, r3, #220, 14 @ 0x3700000 │ │ │ │ + cmppeq fp, #8, 28 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r2, [pc, #96] @ 9359c8 <__cxa_atexit@plt+0x92944c> │ │ │ │ + ldr r2, [pc, #96] @ 935998 <__cxa_atexit@plt+0x92941c> │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r3] │ │ │ │ - bhi 9359b4 <__cxa_atexit@plt+0x929438> │ │ │ │ - ldr r3, [pc, #64] @ 9359cc <__cxa_atexit@plt+0x929450> │ │ │ │ + bhi 935984 <__cxa_atexit@plt+0x929408> │ │ │ │ + ldr r3, [pc, #64] @ 93599c <__cxa_atexit@plt+0x929420> │ │ │ │ ldr r2, [r8, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r9, sl} │ │ │ │ str r2, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #40] @ 9359d0 <__cxa_atexit@plt+0x929454> │ │ │ │ + ldr r3, [pc, #40] @ 9359a0 <__cxa_atexit@plt+0x929424> │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ - ldr r7, [pc, #24] @ 9359d4 <__cxa_atexit@plt+0x929458> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ + ldr r7, [pc, #24] @ 9359a4 <__cxa_atexit@plt+0x929428> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ - orreq r0, r3, #20, 14 @ 0x500000 │ │ │ │ - cmppeq fp, #104, 26 @ p-variant is OBSOLETE @ 0x1a00 │ │ │ │ + orreq r0, r3, #68, 14 @ 0x1100000 │ │ │ │ + cmppeq fp, #152, 26 @ p-variant is OBSOLETE @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 935a0c <__cxa_atexit@plt+0x929490> │ │ │ │ - ldr r2, [pc, #40] @ 935a24 <__cxa_atexit@plt+0x9294a8> │ │ │ │ + bcc 9359dc <__cxa_atexit@plt+0x929460> │ │ │ │ + ldr r2, [pc, #40] @ 9359f4 <__cxa_atexit@plt+0x929478> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 935a28 <__cxa_atexit@plt+0x9294ac> │ │ │ │ + ldr r3, [pc, #20] @ 9359f8 <__cxa_atexit@plt+0x92947c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r0, r3, #4, 12 @ 0x400000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r0, r3, #52, 12 @ 0x3400000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmppeq fp, #88, 24 @ p-variant is OBSOLETE @ 0x5800 │ │ │ │ + cmppeq fp, #136, 24 @ p-variant is OBSOLETE @ 0x8800 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 935a8c <__cxa_atexit@plt+0x929510> │ │ │ │ - ldr r7, [pc, #76] @ 935aa0 <__cxa_atexit@plt+0x929524> │ │ │ │ + bhi 935a5c <__cxa_atexit@plt+0x9294e0> │ │ │ │ + ldr r7, [pc, #76] @ 935a70 <__cxa_atexit@plt+0x9294f4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 935a80 <__cxa_atexit@plt+0x929504> │ │ │ │ - ldr r7, [pc, #60] @ 935aa4 <__cxa_atexit@plt+0x929528> │ │ │ │ + beq 935a50 <__cxa_atexit@plt+0x9294d4> │ │ │ │ + ldr r7, [pc, #60] @ 935a74 <__cxa_atexit@plt+0x9294f8> │ │ │ │ add sl, r8, #7 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 935aa8 <__cxa_atexit@plt+0x92952c> │ │ │ │ + ldr r7, [pc, #20] @ 935a78 <__cxa_atexit@plt+0x9294fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmppeq fp, #180, 24 @ p-variant is OBSOLETE @ 0xb400 │ │ │ │ - cmppeq fp, #220, 22 @ p-variant is OBSOLETE @ 0x37000 │ │ │ │ + cmppeq fp, #228, 24 @ p-variant is OBSOLETE @ 0xe400 │ │ │ │ + cmppeq fp, #12, 24 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 935ad0 <__cxa_atexit@plt+0x929554> │ │ │ │ + ldr r3, [pc, #16] @ 935aa0 <__cxa_atexit@plt+0x929524> │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ - cmppeq fp, #204, 20 @ p-variant is OBSOLETE @ 0xcc000 │ │ │ │ + cmppeq fp, #252, 20 @ p-variant is OBSOLETE @ 0xfc000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 935b8c <__cxa_atexit@plt+0x929610> │ │ │ │ - ldr r2, [pc, #148] @ 935b9c <__cxa_atexit@plt+0x929620> │ │ │ │ + bhi 935b5c <__cxa_atexit@plt+0x9295e0> │ │ │ │ + ldr r2, [pc, #148] @ 935b6c <__cxa_atexit@plt+0x9295f0> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 935b6c <__cxa_atexit@plt+0x9295f0> │ │ │ │ - ldr r1, [pc, #124] @ 935ba0 <__cxa_atexit@plt+0x929624> │ │ │ │ + beq 935b3c <__cxa_atexit@plt+0x9295c0> │ │ │ │ + ldr r1, [pc, #124] @ 935b70 <__cxa_atexit@plt+0x9295f4> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ - beq 935b7c <__cxa_atexit@plt+0x929600> │ │ │ │ - ldr r1, [pc, #84] @ 935ba4 <__cxa_atexit@plt+0x929628> │ │ │ │ + beq 935b4c <__cxa_atexit@plt+0x9295d0> │ │ │ │ + ldr r1, [pc, #84] @ 935b74 <__cxa_atexit@plt+0x9295f8> │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 935ba8 <__cxa_atexit@plt+0x92962c> │ │ │ │ + ldr r7, [pc, #20] @ 935b78 <__cxa_atexit@plt+0x9295fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmppeq fp, #192, 22 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ - cmppeq fp, #8, 20 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ + cmppeq fp, #240, 22 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ + cmppeq fp, #56, 20 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #72] @ 935c10 <__cxa_atexit@plt+0x929694> │ │ │ │ + ldr r2, [pc, #72] @ 935be0 <__cxa_atexit@plt+0x929664> │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 935c04 <__cxa_atexit@plt+0x929688> │ │ │ │ - ldr r2, [pc, #32] @ 935c14 <__cxa_atexit@plt+0x929698> │ │ │ │ + beq 935bd4 <__cxa_atexit@plt+0x929658> │ │ │ │ + ldr r2, [pc, #32] @ 935be4 <__cxa_atexit@plt+0x929668> │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmppeq fp, #156, 18 @ p-variant is OBSOLETE @ 0x270000 │ │ │ │ + cmppeq fp, #204, 18 @ p-variant is OBSOLETE @ 0x330000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 935c44 <__cxa_atexit@plt+0x9296c8> │ │ │ │ + ldr r3, [pc, #24] @ 935c14 <__cxa_atexit@plt+0x929698> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 935c80 <__cxa_atexit@plt+0x929704> │ │ │ │ + bcc 935c50 <__cxa_atexit@plt+0x9296d4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #36] @ 935c98 <__cxa_atexit@plt+0x92971c> │ │ │ │ + ldr r2, [pc, #36] @ 935c68 <__cxa_atexit@plt+0x9296ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 935c9c <__cxa_atexit@plt+0x929720> │ │ │ │ + ldr r3, [pc, #20] @ 935c6c <__cxa_atexit@plt+0x9296f0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r0, r3, #140, 6 @ 0x30000002 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r0, r3, #188, 6 @ 0xf0000002 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmppeq fp, #60, 20 @ p-variant is OBSOLETE @ 0x3c000 │ │ │ │ + cmppeq fp, #108, 20 @ p-variant is OBSOLETE @ 0x6c000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 935ce0 <__cxa_atexit@plt+0x929764> │ │ │ │ - ldr r2, [pc, #44] @ 935cf0 <__cxa_atexit@plt+0x929774> │ │ │ │ + bhi 935cb0 <__cxa_atexit@plt+0x929734> │ │ │ │ + ldr r2, [pc, #44] @ 935cc0 <__cxa_atexit@plt+0x929744> │ │ │ │ ldr r1, [r5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ - ldr r7, [pc, #12] @ 935cf4 <__cxa_atexit@plt+0x929778> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ + ldr r7, [pc, #12] @ 935cc4 <__cxa_atexit@plt+0x929748> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmppeq fp, #136, 20 @ p-variant is OBSOLETE @ 0x88000 │ │ │ │ - cmppeq fp, #232, 18 @ p-variant is OBSOLETE @ 0x3a0000 │ │ │ │ + cmppeq fp, #184, 20 @ p-variant is OBSOLETE @ 0xb8000 │ │ │ │ + cmppeq fp, #24, 20 @ p-variant is OBSOLETE @ 0x18000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 935d44 <__cxa_atexit@plt+0x9297c8> │ │ │ │ + ldr r3, [pc, #56] @ 935d14 <__cxa_atexit@plt+0x929798> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 935d3c <__cxa_atexit@plt+0x9297c0> │ │ │ │ - ldr r3, [pc, #36] @ 935d48 <__cxa_atexit@plt+0x9297cc> │ │ │ │ + beq 935d0c <__cxa_atexit@plt+0x929790> │ │ │ │ + ldr r3, [pc, #36] @ 935d18 <__cxa_atexit@plt+0x92979c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 935d4c <__cxa_atexit@plt+0x9297d0> │ │ │ │ + ldr r3, [pc, #24] @ 935d1c <__cxa_atexit@plt+0x9297a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r0, r3, #140, 6 @ 0x30000002 │ │ │ │ - cmppeq fp, #144, 18 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ + orreq r0, r3, #188, 6 @ 0xf0000002 │ │ │ │ + cmppeq fp, #192, 18 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 935d7c <__cxa_atexit@plt+0x929800> │ │ │ │ + ldr r3, [pc, #24] @ 935d4c <__cxa_atexit@plt+0x9297d0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 935d80 <__cxa_atexit@plt+0x929804> │ │ │ │ + ldr r3, [pc, #12] @ 935d50 <__cxa_atexit@plt+0x9297d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r3, #76, 6 @ 0x30000001 │ │ │ │ - cmppeq fp, #92, 18 @ p-variant is OBSOLETE @ 0x170000 │ │ │ │ + orreq r0, r3, #124, 6 @ 0xf0000001 │ │ │ │ + cmppeq fp, #140, 18 @ p-variant is OBSOLETE @ 0x230000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 935db0 <__cxa_atexit@plt+0x929834> │ │ │ │ + ldr r3, [pc, #24] @ 935d80 <__cxa_atexit@plt+0x929804> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 935db4 <__cxa_atexit@plt+0x929838> │ │ │ │ + ldr r3, [pc, #12] @ 935d84 <__cxa_atexit@plt+0x929808> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ + b d1d9b0 <__cxa_atexit@plt+0xd11434> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r0, r3, #24, 6 @ 0x60000000 │ │ │ │ - cmppeq fp, #24, 18 @ p-variant is OBSOLETE @ 0x60000 │ │ │ │ + orreq r0, r3, #72, 6 @ 0x20000001 │ │ │ │ + cmppeq fp, #72, 18 @ p-variant is OBSOLETE @ 0x120000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #60] @ 935e0c <__cxa_atexit@plt+0x929890> │ │ │ │ + ldr r7, [pc, #60] @ 935ddc <__cxa_atexit@plt+0x929860> │ │ │ │ str r8, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #48] @ 935e10 <__cxa_atexit@plt+0x929894> │ │ │ │ + ldr r7, [pc, #48] @ 935de0 <__cxa_atexit@plt+0x929864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 935e04 <__cxa_atexit@plt+0x929888> │ │ │ │ - ldr r7, [pc, #36] @ 935e14 <__cxa_atexit@plt+0x929898> │ │ │ │ + beq 935dd4 <__cxa_atexit@plt+0x929858> │ │ │ │ + ldr r7, [pc, #36] @ 935de4 <__cxa_atexit@plt+0x929868> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #28] @ 935e18 <__cxa_atexit@plt+0x92989c> │ │ │ │ + ldr r7, [pc, #28] @ 935de8 <__cxa_atexit@plt+0x92986c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r9, r7 │ │ │ │ - b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ + b d1d9b8 <__cxa_atexit@plt+0xd1143c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r1, r3, #192, 24 @ 0xc000 │ │ │ │ + orreq r1, r3, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r1, r3, #164, 24 @ 0xa400 │ │ │ │ - cmppeq fp, #164, 16 @ p-variant is OBSOLETE @ 0xa40000 │ │ │ │ + orreq r1, r3, #212, 24 @ 0xd400 │ │ │ │ + cmppeq fp, #212, 16 @ p-variant is OBSOLETE @ 0xd40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 935e40 <__cxa_atexit@plt+0x9298c4> │ │ │ │ + ldr r3, [pc, #16] @ 935e10 <__cxa_atexit@plt+0x929894> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ + b d1d9b8 <__cxa_atexit@plt+0xd1143c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmppeq fp, #112, 14 @ p-variant is OBSOLETE @ 0x1c00000 │ │ │ │ + cmppeq fp, #160, 14 @ p-variant is OBSOLETE @ 0x2800000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 935e8c <__cxa_atexit@plt+0x929910> │ │ │ │ + ldr r3, [pc, #52] @ 935e5c <__cxa_atexit@plt+0x9298e0> │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 935e84 <__cxa_atexit@plt+0x929908> │ │ │ │ - ldr r3, [pc, #32] @ 935e90 <__cxa_atexit@plt+0x929914> │ │ │ │ + beq 935e54 <__cxa_atexit@plt+0x9298d8> │ │ │ │ + ldr r3, [pc, #32] @ 935e60 <__cxa_atexit@plt+0x9298e4> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq fp, #32, 14 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ + cmppeq fp, #80, 14 @ p-variant is OBSOLETE @ 0x1400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 935ebc <__cxa_atexit@plt+0x929940> │ │ │ │ + ldr r3, [pc, #20] @ 935e8c <__cxa_atexit@plt+0x929910> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmppeq fp, #244, 12 @ p-variant is OBSOLETE @ 0xf400000 │ │ │ │ + cmppeq fp, #36, 14 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #40] @ 935f00 <__cxa_atexit@plt+0x929984> │ │ │ │ + ldr r2, [pc, #40] @ 935ed0 <__cxa_atexit@plt+0x929954> │ │ │ │ ldr r7, [r3, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 935ef8 <__cxa_atexit@plt+0x92997c> │ │ │ │ + beq 935ec8 <__cxa_atexit@plt+0x92994c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmppeq fp, #176, 12 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ + cmppeq fp, #224, 12 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r9, [r5, #-12] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ - cmppeq fp, #68, 16 @ p-variant is OBSOLETE @ 0x440000 │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ + cmppeq fp, #116, 16 @ p-variant is OBSOLETE @ 0x740000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 935f6c <__cxa_atexit@plt+0x9299f0> │ │ │ │ - ldr r7, [pc, #52] @ 935f7c <__cxa_atexit@plt+0x929a00> │ │ │ │ + bhi 935f3c <__cxa_atexit@plt+0x9299c0> │ │ │ │ + ldr r7, [pc, #52] @ 935f4c <__cxa_atexit@plt+0x9299d0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 935f60 <__cxa_atexit@plt+0x9299e4> │ │ │ │ + beq 935f30 <__cxa_atexit@plt+0x9299b4> │ │ │ │ mov r7, r8 │ │ │ │ - b 935f90 <__cxa_atexit@plt+0x929a14> │ │ │ │ + b 935f60 <__cxa_atexit@plt+0x9299e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 935f80 <__cxa_atexit@plt+0x929a04> │ │ │ │ + ldr r7, [pc, #12] @ 935f50 <__cxa_atexit@plt+0x9299d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmppeq fp, #4, 16 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ - cmppeq fp, #232, 14 @ p-variant is OBSOLETE @ 0x3a00000 │ │ │ │ + cmppeq fp, #52, 16 @ p-variant is OBSOLETE @ 0x340000 │ │ │ │ + cmppeq fp, #24, 16 @ p-variant is OBSOLETE @ 0x180000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r3, [pc, #176] @ 936054 <__cxa_atexit@plt+0x929ad8> │ │ │ │ + ldr r3, [pc, #176] @ 936024 <__cxa_atexit@plt+0x929aa8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5, #4] │ │ │ │ str sl, [r3, #-4]! │ │ │ │ tst r2, #3 │ │ │ │ - beq 936024 <__cxa_atexit@plt+0x929aa8> │ │ │ │ - ldr r0, [pc, #140] @ 936058 <__cxa_atexit@plt+0x929adc> │ │ │ │ + beq 935ff4 <__cxa_atexit@plt+0x929a78> │ │ │ │ + ldr r0, [pc, #140] @ 936028 <__cxa_atexit@plt+0x929aac> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r2, #4] │ │ │ │ - beq 936034 <__cxa_atexit@plt+0x929ab8> │ │ │ │ - ldr r2, [pc, #108] @ 93605c <__cxa_atexit@plt+0x929ae0> │ │ │ │ + beq 936004 <__cxa_atexit@plt+0x929a88> │ │ │ │ + ldr r2, [pc, #108] @ 93602c <__cxa_atexit@plt+0x929ab0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r1, r2} │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 936040 <__cxa_atexit@plt+0x929ac4> │ │ │ │ - ldr r3, [pc, #88] @ 936064 <__cxa_atexit@plt+0x929ae8> │ │ │ │ + bhi 936010 <__cxa_atexit@plt+0x929a94> │ │ │ │ + ldr r3, [pc, #88] @ 936034 <__cxa_atexit@plt+0x929ab8> │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ sub lr, r5, #16 │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 936060 <__cxa_atexit@plt+0x929ae4> │ │ │ │ + ldr r7, [pc, #24] @ 936030 <__cxa_atexit@plt+0x929ab4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - cmppeq fp, #36, 14 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ + cmppeq fp, #84, 14 @ p-variant is OBSOLETE @ 0x1500000 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - cmppeq fp, #4, 14 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ + cmppeq fp, #52, 14 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ - ldr r1, [pc, #128] @ 936108 <__cxa_atexit@plt+0x929b8c> │ │ │ │ + ldr r1, [pc, #128] @ 9360d8 <__cxa_atexit@plt+0x929b5c> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9360e8 <__cxa_atexit@plt+0x929b6c> │ │ │ │ + beq 9360b8 <__cxa_atexit@plt+0x929b3c> │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ - ldr r1, [pc, #96] @ 93610c <__cxa_atexit@plt+0x929b90> │ │ │ │ + ldr r1, [pc, #96] @ 9360dc <__cxa_atexit@plt+0x929b60> │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldr r8, [r3, #8] │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r3] │ │ │ │ str r1, [r3, #8] │ │ │ │ - bhi 9360f4 <__cxa_atexit@plt+0x929b78> │ │ │ │ - ldr r3, [pc, #64] @ 936114 <__cxa_atexit@plt+0x929b98> │ │ │ │ + bhi 9360c4 <__cxa_atexit@plt+0x929b48> │ │ │ │ + ldr r3, [pc, #64] @ 9360e4 <__cxa_atexit@plt+0x929b68> │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 936110 <__cxa_atexit@plt+0x929b94> │ │ │ │ + ldr r7, [pc, #20] @ 9360e0 <__cxa_atexit@plt+0x929b64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmppeq fp, #112, 12 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ + cmppeq fp, #160, 12 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ - cmppeq fp, #84, 12 @ p-variant is OBSOLETE @ 0x5400000 │ │ │ │ + cmppeq fp, #132, 12 @ p-variant is OBSOLETE @ 0x8400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ - ldr r2, [pc, #84] @ 936188 <__cxa_atexit@plt+0x929c0c> │ │ │ │ + ldr r2, [pc, #84] @ 936158 <__cxa_atexit@plt+0x929bdc> │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldr r8, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r2, r3, #16 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r3] │ │ │ │ - bhi 936174 <__cxa_atexit@plt+0x929bf8> │ │ │ │ - ldr r3, [pc, #48] @ 93618c <__cxa_atexit@plt+0x929c10> │ │ │ │ + bhi 936144 <__cxa_atexit@plt+0x929bc8> │ │ │ │ + ldr r3, [pc, #48] @ 93615c <__cxa_atexit@plt+0x929be0> │ │ │ │ str r7, [r5, #-8] │ │ │ │ sub lr, r5, #4 │ │ │ │ str r8, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ - ldr r7, [pc, #20] @ 936190 <__cxa_atexit@plt+0x929c14> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ + ldr r7, [pc, #20] @ 936160 <__cxa_atexit@plt+0x929be4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xfffffb94 │ │ │ │ - cmppeq fp, #240, 10 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ + cmppeq fp, #32, 12 @ p-variant is OBSOLETE @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9361b0 <__cxa_atexit@plt+0x929c34> │ │ │ │ + ldr r7, [pc, #12] @ 936180 <__cxa_atexit@plt+0x929c04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r2, #8, 28 @ 0x80 │ │ │ │ - cmppeq fp, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ + orreq pc, r2, #56, 28 @ 0x380 │ │ │ │ + cmppeq fp, #124, 10 @ p-variant is OBSOLETE @ 0x1f000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 936240 <__cxa_atexit@plt+0x929cc4> │ │ │ │ - ldr lr, [pc, #116] @ 936250 <__cxa_atexit@plt+0x929cd4> │ │ │ │ - ldr r0, [pc, #116] @ 936254 <__cxa_atexit@plt+0x929cd8> │ │ │ │ + bhi 936210 <__cxa_atexit@plt+0x929c94> │ │ │ │ + ldr lr, [pc, #116] @ 936220 <__cxa_atexit@plt+0x929ca4> │ │ │ │ + ldr r0, [pc, #116] @ 936224 <__cxa_atexit@plt+0x929ca8> │ │ │ │ mov r3, r1 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r8, [r2, #12] │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ - beq 93622c <__cxa_atexit@plt+0x929cb0> │ │ │ │ - ldr r2, [pc, #72] @ 936258 <__cxa_atexit@plt+0x929cdc> │ │ │ │ + beq 9361fc <__cxa_atexit@plt+0x929c80> │ │ │ │ + ldr r2, [pc, #72] @ 936228 <__cxa_atexit@plt+0x929cac> │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r1, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r1, #-16] │ │ │ │ - beq 936238 <__cxa_atexit@plt+0x929cbc> │ │ │ │ + beq 936208 <__cxa_atexit@plt+0x929c8c> │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r7 │ │ │ │ - b 205338c <__cxa_atexit@plt+0x2046e10> │ │ │ │ + b 2053414 <__cxa_atexit@plt+0x2046e98> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq pc, r2, #32, 26 @ 0x800 │ │ │ │ + orreq pc, r2, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmppeq fp, #164, 8 @ p-variant is OBSOLETE @ 0xa4000000 │ │ │ │ + cmppeq fp, #212, 8 @ p-variant is OBSOLETE @ 0xd4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 936298 <__cxa_atexit@plt+0x929d1c> │ │ │ │ + ldr r3, [pc, #40] @ 936268 <__cxa_atexit@plt+0x929cec> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 936290 <__cxa_atexit@plt+0x929d14> │ │ │ │ + beq 936260 <__cxa_atexit@plt+0x929ce4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 205338c <__cxa_atexit@plt+0x2046e10> │ │ │ │ + b 2053414 <__cxa_atexit@plt+0x2046e98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmppeq fp, #100, 8 @ p-variant is OBSOLETE @ 0x64000000 │ │ │ │ + cmppeq fp, #148, 8 @ p-variant is OBSOLETE @ 0x94000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 205338c <__cxa_atexit@plt+0x2046e10> │ │ │ │ - cmppeq fp, #80, 8 @ p-variant is OBSOLETE @ 0x50000000 │ │ │ │ + b 2053414 <__cxa_atexit@plt+0x2046e98> │ │ │ │ + cmppeq fp, #128, 8 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9362e8 <__cxa_atexit@plt+0x929d6c> │ │ │ │ - ldr r3, [pc, #28] @ 9362f8 <__cxa_atexit@plt+0x929d7c> │ │ │ │ + bhi 9362b8 <__cxa_atexit@plt+0x929d3c> │ │ │ │ + ldr r3, [pc, #28] @ 9362c8 <__cxa_atexit@plt+0x929d4c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ - ldr r7, [pc, #12] @ 9362fc <__cxa_atexit@plt+0x929d80> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ + ldr r7, [pc, #12] @ 9362cc <__cxa_atexit@plt+0x929d50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmppeq fp, #144, 8 @ p-variant is OBSOLETE @ 0x90000000 │ │ │ │ - cmppeq fp, #12, 8 @ p-variant is OBSOLETE @ 0xc000000 │ │ │ │ + cmppeq fp, #192, 8 @ p-variant is OBSOLETE @ 0xc0000000 │ │ │ │ + cmppeq fp, #60, 8 @ p-variant is OBSOLETE @ 0x3c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 936324 <__cxa_atexit@plt+0x929da8> │ │ │ │ + ldr r3, [pc, #16] @ 9362f4 <__cxa_atexit@plt+0x929d78> │ │ │ │ ldmib r5, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmppeq fp, #228, 6 @ p-variant is OBSOLETE @ 0x90000003 │ │ │ │ + cmppeq fp, #20, 8 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 936350 <__cxa_atexit@plt+0x929dd4> │ │ │ │ + ldr r3, [pc, #20] @ 936320 <__cxa_atexit@plt+0x929da4> │ │ │ │ add sl, r5, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #16] │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmppeq fp, #172, 6 @ p-variant is OBSOLETE @ 0xb0000002 │ │ │ │ + cmppeq fp, #220, 6 @ p-variant is OBSOLETE @ 0x70000003 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 93639c <__cxa_atexit@plt+0x929e20> │ │ │ │ + bcc 93636c <__cxa_atexit@plt+0x929df0> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ - ldr r2, [pc, #40] @ 9363a8 <__cxa_atexit@plt+0x929e2c> │ │ │ │ + ldr r2, [pc, #40] @ 936378 <__cxa_atexit@plt+0x929dfc> │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe34 │ │ │ │ - cmppeq fp, #204, 6 @ p-variant is OBSOLETE @ 0x30000003 │ │ │ │ + cmppeq fp, #252, 6 @ p-variant is OBSOLETE @ 0xf0000003 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 936428 <__cxa_atexit@plt+0x929eac> │ │ │ │ - ldr r7, [pc, #128] @ 936450 <__cxa_atexit@plt+0x929ed4> │ │ │ │ + bhi 9363f8 <__cxa_atexit@plt+0x929e7c> │ │ │ │ + ldr r7, [pc, #128] @ 936420 <__cxa_atexit@plt+0x929ea4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ - beq 936418 <__cxa_atexit@plt+0x929e9c> │ │ │ │ - ldr r7, [pc, #112] @ 936454 <__cxa_atexit@plt+0x929ed8> │ │ │ │ + beq 9363e8 <__cxa_atexit@plt+0x929e6c> │ │ │ │ + ldr r7, [pc, #112] @ 936424 <__cxa_atexit@plt+0x929ea8> │ │ │ │ add sl, r8, #7 │ │ │ │ add r7, pc, r7 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 936438 <__cxa_atexit@plt+0x929ebc> │ │ │ │ - ldr r7, [pc, #92] @ 936460 <__cxa_atexit@plt+0x929ee4> │ │ │ │ + bhi 936408 <__cxa_atexit@plt+0x929e8c> │ │ │ │ + ldr r7, [pc, #92] @ 936430 <__cxa_atexit@plt+0x929eb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 93645c <__cxa_atexit@plt+0x929ee0> │ │ │ │ + ldr r7, [pc, #44] @ 93642c <__cxa_atexit@plt+0x929eb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 936458 <__cxa_atexit@plt+0x929edc> │ │ │ │ + ldr r7, [pc, #24] @ 936428 <__cxa_atexit@plt+0x929eac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmppeq fp, #60, 6 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ - cmppeq fp, #88, 6 @ p-variant is OBSOLETE @ 0x60000001 │ │ │ │ + cmppeq fp, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ + cmppeq fp, #136, 6 @ p-variant is OBSOLETE @ 0x20000002 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmppeq fp, #24, 6 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ + cmppeq fp, #72, 6 @ p-variant is OBSOLETE @ 0x20000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #60] @ 9364b4 <__cxa_atexit@plt+0x929f38> │ │ │ │ + ldr r3, [pc, #60] @ 936484 <__cxa_atexit@plt+0x929f08> │ │ │ │ add sl, r7, #7 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ str r3, [r2], #-20 @ 0xffffffec │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9364a4 <__cxa_atexit@plt+0x929f28> │ │ │ │ - ldr r3, [pc, #32] @ 9364b8 <__cxa_atexit@plt+0x929f3c> │ │ │ │ + bhi 936474 <__cxa_atexit@plt+0x929ef8> │ │ │ │ + ldr r3, [pc, #32] @ 936488 <__cxa_atexit@plt+0x929f0c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - b 9344f8 <__cxa_atexit@plt+0x927f7c> │ │ │ │ - ldr r7, [pc, #16] @ 9364bc <__cxa_atexit@plt+0x929f40> │ │ │ │ + b 9344c8 <__cxa_atexit@plt+0x927f4c> │ │ │ │ + ldr r7, [pc, #16] @ 93648c <__cxa_atexit@plt+0x929f10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - cmppeq fp, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ + cmppeq fp, #4, 6 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9364f4 <__cxa_atexit@plt+0x929f78> │ │ │ │ - ldr r2, [pc, #28] @ 936500 <__cxa_atexit@plt+0x929f84> │ │ │ │ + bcc 9364c4 <__cxa_atexit@plt+0x929f48> │ │ │ │ + ldr r2, [pc, #28] @ 9364d0 <__cxa_atexit@plt+0x929f54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - orreq pc, r2, #228, 22 @ 0x39000 │ │ │ │ - cmppeq fp, #100, 4 @ p-variant is OBSOLETE @ 0x40000006 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + orreq pc, r2, #20, 24 @ 0x1400 │ │ │ │ + cmppeq fp, #148, 4 @ p-variant is OBSOLETE @ 0x40000009 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93654c <__cxa_atexit@plt+0x929fd0> │ │ │ │ - ldr r7, [pc, #52] @ 93655c <__cxa_atexit@plt+0x929fe0> │ │ │ │ + bhi 93651c <__cxa_atexit@plt+0x929fa0> │ │ │ │ + ldr r7, [pc, #52] @ 93652c <__cxa_atexit@plt+0x929fb0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 936540 <__cxa_atexit@plt+0x929fc4> │ │ │ │ + beq 936510 <__cxa_atexit@plt+0x929f94> │ │ │ │ mov r7, r8 │ │ │ │ - b 936570 <__cxa_atexit@plt+0x929ff4> │ │ │ │ + b 936540 <__cxa_atexit@plt+0x929fc4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 936560 <__cxa_atexit@plt+0x929fe4> │ │ │ │ + ldr r7, [pc, #12] @ 936530 <__cxa_atexit@plt+0x929fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmppeq fp, #60, 4 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ - cmppeq fp, #8, 4 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ + cmppeq fp, #108, 4 @ p-variant is OBSOLETE @ 0xc0000006 │ │ │ │ + cmppeq fp, #56, 4 @ p-variant is OBSOLETE @ 0x80000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r7, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #176] @ 936634 <__cxa_atexit@plt+0x92a0b8> │ │ │ │ + ldr r2, [pc, #176] @ 936604 <__cxa_atexit@plt+0x92a088> │ │ │ │ str sl, [r5, #-8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-12]! │ │ │ │ ldr r2, [r8, #8] │ │ │ │ tst r3, #3 │ │ │ │ str r8, [r5, #4] │ │ │ │ stmda r5, {r2, r9} │ │ │ │ - beq 936604 <__cxa_atexit@plt+0x92a088> │ │ │ │ - ldr r2, [pc, #140] @ 936638 <__cxa_atexit@plt+0x92a0bc> │ │ │ │ + beq 9365d4 <__cxa_atexit@plt+0x92a058> │ │ │ │ + ldr r2, [pc, #140] @ 936608 <__cxa_atexit@plt+0x92a08c> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #4] │ │ │ │ - beq 936614 <__cxa_atexit@plt+0x92a098> │ │ │ │ - ldr r2, [pc, #108] @ 93663c <__cxa_atexit@plt+0x92a0c0> │ │ │ │ + beq 9365e4 <__cxa_atexit@plt+0x92a068> │ │ │ │ + ldr r2, [pc, #108] @ 93660c <__cxa_atexit@plt+0x92a090> │ │ │ │ str r7, [r5, #-16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub r2, r5, #32 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 936620 <__cxa_atexit@plt+0x92a0a4> │ │ │ │ - ldr r3, [pc, #88] @ 936644 <__cxa_atexit@plt+0x92a0c8> │ │ │ │ + bhi 9365f0 <__cxa_atexit@plt+0x92a074> │ │ │ │ + ldr r3, [pc, #88] @ 936614 <__cxa_atexit@plt+0x92a098> │ │ │ │ str r7, [r5, #-32] @ 0xffffffe0 │ │ │ │ sub lr, r5, #28 │ │ │ │ str r8, [r5, #-16] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 936640 <__cxa_atexit@plt+0x92a0c4> │ │ │ │ + ldr r7, [pc, #24] @ 936610 <__cxa_atexit@plt+0x92a094> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ muleq r0, r0, r1 │ │ │ │ - cmppeq fp, #68, 2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq fp, #116, 2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffff704 │ │ │ │ - cmppeq fp, #36, 2 @ p-variant is OBSOLETE │ │ │ │ + cmppeq fp, #84, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #124] @ 9366e4 <__cxa_atexit@plt+0x92a168> │ │ │ │ + ldr r2, [pc, #124] @ 9366b4 <__cxa_atexit@plt+0x92a138> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 9366c4 <__cxa_atexit@plt+0x92a148> │ │ │ │ - ldr r2, [pc, #100] @ 9366e8 <__cxa_atexit@plt+0x92a16c> │ │ │ │ + beq 936694 <__cxa_atexit@plt+0x92a118> │ │ │ │ + ldr r2, [pc, #100] @ 9366b8 <__cxa_atexit@plt+0x92a13c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - bhi 9366d0 <__cxa_atexit@plt+0x92a154> │ │ │ │ - ldr r3, [pc, #68] @ 9366f0 <__cxa_atexit@plt+0x92a174> │ │ │ │ + bhi 9366a0 <__cxa_atexit@plt+0x92a124> │ │ │ │ + ldr r3, [pc, #68] @ 9366c0 <__cxa_atexit@plt+0x92a144> │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ sub lr, r5, #16 │ │ │ │ str r8, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9366ec <__cxa_atexit@plt+0x92a170> │ │ │ │ + ldr r7, [pc, #20] @ 9366bc <__cxa_atexit@plt+0x92a140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmppeq fp, #148 @ p-variant is OBSOLETE @ 0x94 │ │ │ │ + cmppeq fp, #196 @ p-variant is OBSOLETE @ 0xc4 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ - cmppeq fp, #120 @ p-variant is OBSOLETE @ 0x78 │ │ │ │ + cmppeq fp, #168 @ p-variant is OBSOLETE @ 0xa8 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 936754 <__cxa_atexit@plt+0x92a1d8> │ │ │ │ + ldr r3, [pc, #76] @ 936724 <__cxa_atexit@plt+0x92a1a8> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ str r7, [r5] │ │ │ │ - bhi 936744 <__cxa_atexit@plt+0x92a1c8> │ │ │ │ - ldr r2, [pc, #40] @ 936758 <__cxa_atexit@plt+0x92a1dc> │ │ │ │ + bhi 936714 <__cxa_atexit@plt+0x92a198> │ │ │ │ + ldr r2, [pc, #40] @ 936728 <__cxa_atexit@plt+0x92a1ac> │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r9, sl} │ │ │ │ mov r5, r3 │ │ │ │ - b 9334d0 <__cxa_atexit@plt+0x926f54> │ │ │ │ - ldr r7, [pc, #16] @ 93675c <__cxa_atexit@plt+0x92a1e0> │ │ │ │ + b 9334a0 <__cxa_atexit@plt+0x926f24> │ │ │ │ + ldr r7, [pc, #16] @ 93672c <__cxa_atexit@plt+0x92a1b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffff5c8 │ │ │ │ - cmppeq fp, #36 @ p-variant is OBSOLETE @ 0x24 │ │ │ │ + cmppeq fp, #84 @ p-variant is OBSOLETE @ 0x54 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 936798 <__cxa_atexit@plt+0x92a21c> │ │ │ │ + bcc 936768 <__cxa_atexit@plt+0x92a1ec> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #36] @ 9367b0 <__cxa_atexit@plt+0x92a234> │ │ │ │ + ldr r2, [pc, #36] @ 936780 <__cxa_atexit@plt+0x92a204> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9367b4 <__cxa_atexit@plt+0x92a238> │ │ │ │ + ldr r3, [pc, #20] @ 936784 <__cxa_atexit@plt+0x92a208> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq pc, r2, #116, 16 @ 0x740000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq pc, r2, #164, 16 @ 0xa40000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq fp, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq fp, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 936830 <__cxa_atexit@plt+0x92a2b4> │ │ │ │ - ldr r7, [pc, #100] @ 936844 <__cxa_atexit@plt+0x92a2c8> │ │ │ │ + bhi 936800 <__cxa_atexit@plt+0x92a284> │ │ │ │ + ldr r7, [pc, #100] @ 936814 <__cxa_atexit@plt+0x92a298> │ │ │ │ mov r5, r3 │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 936818 <__cxa_atexit@plt+0x92a29c> │ │ │ │ - ldr r7, [pc, #76] @ 936848 <__cxa_atexit@plt+0x92a2cc> │ │ │ │ + beq 9367e8 <__cxa_atexit@plt+0x92a26c> │ │ │ │ + ldr r7, [pc, #76] @ 936818 <__cxa_atexit@plt+0x92a29c> │ │ │ │ ldrb r2, [r9, #3] │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-8] │ │ │ │ strb r2, [r3, #-4] │ │ │ │ - beq 936824 <__cxa_atexit@plt+0x92a2a8> │ │ │ │ + beq 9367f4 <__cxa_atexit@plt+0x92a278> │ │ │ │ mov r7, r8 │ │ │ │ - b 936898 <__cxa_atexit@plt+0x92a31c> │ │ │ │ + b 936868 <__cxa_atexit@plt+0x92a2ec> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93684c <__cxa_atexit@plt+0x92a2d0> │ │ │ │ + ldr r7, [pc, #20] @ 93681c <__cxa_atexit@plt+0x92a2a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq fp, #112, 30 @ 0x1c0 │ │ │ │ - cmpeq fp, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq fp, #160, 30 @ 0x280 │ │ │ │ + cmpeq fp, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 936888 <__cxa_atexit@plt+0x92a30c> │ │ │ │ + ldr r3, [pc, #36] @ 936858 <__cxa_atexit@plt+0x92a2dc> │ │ │ │ ldrb r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ strb r2, [r5, #4] │ │ │ │ - beq 936880 <__cxa_atexit@plt+0x92a304> │ │ │ │ - b 936898 <__cxa_atexit@plt+0x92a31c> │ │ │ │ + beq 936850 <__cxa_atexit@plt+0x92a2d4> │ │ │ │ + b 936868 <__cxa_atexit@plt+0x92a2ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #132, 8 @ 0x84000000 │ │ │ │ + cmpeq fp, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93692c <__cxa_atexit@plt+0x92a3b0> │ │ │ │ - ldr r0, [pc, #244] @ 9369b0 <__cxa_atexit@plt+0x92a434> │ │ │ │ + ble 9368fc <__cxa_atexit@plt+0x92a380> │ │ │ │ + ldr r0, [pc, #244] @ 936980 <__cxa_atexit@plt+0x92a404> │ │ │ │ mov r3, r5 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 936994 <__cxa_atexit@plt+0x92a418> │ │ │ │ + bhi 936964 <__cxa_atexit@plt+0x92a3e8> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 9368dc <__cxa_atexit@plt+0x92a360> │ │ │ │ + ble 9368ac <__cxa_atexit@plt+0x92a330> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 936984 <__cxa_atexit@plt+0x92a408> │ │ │ │ - ldr r3, [pc, #180] @ 9369bc <__cxa_atexit@plt+0x92a440> │ │ │ │ + bmi 936954 <__cxa_atexit@plt+0x92a3d8> │ │ │ │ + ldr r3, [pc, #180] @ 93698c <__cxa_atexit@plt+0x92a410> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #156] @ 9369c0 <__cxa_atexit@plt+0x92a444> │ │ │ │ + ldr r7, [pc, #156] @ 936990 <__cxa_atexit@plt+0x92a414> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r0, [pc, #116] @ 9369a8 <__cxa_atexit@plt+0x92a42c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r0, [pc, #116] @ 936978 <__cxa_atexit@plt+0x92a3fc> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 936978 <__cxa_atexit@plt+0x92a3fc> │ │ │ │ + beq 936948 <__cxa_atexit@plt+0x92a3cc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldrb r3, [r5, #-4] │ │ │ │ strb r3, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #60] @ 9369ac <__cxa_atexit@plt+0x92a430> │ │ │ │ + ldr r7, [pc, #60] @ 93697c <__cxa_atexit@plt+0x92a400> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9369b4 <__cxa_atexit@plt+0x92a438> │ │ │ │ + ldr r7, [pc, #40] @ 936984 <__cxa_atexit@plt+0x92a408> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 9369b8 <__cxa_atexit@plt+0x92a43c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 936988 <__cxa_atexit@plt+0x92a40c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - orreq pc, r2, #60, 12 @ 0x3c00000 │ │ │ │ + orreq pc, r2, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - orreq r1, r3, #240 @ 0xf0 │ │ │ │ - cmpeq fp, #116, 6 @ 0xd0000001 │ │ │ │ - @ instruction: 0xfffe2120 │ │ │ │ - orreq r1, r3, #96, 2 │ │ │ │ + orreq r1, r3, #32, 2 │ │ │ │ + cmpeq fp, #164, 6 @ 0x90000002 │ │ │ │ + @ instruction: 0xfffe2150 │ │ │ │ + orreq r1, r3, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 936a30 <__cxa_atexit@plt+0x92a4b4> │ │ │ │ + ldr r2, [pc, #80] @ 936a00 <__cxa_atexit@plt+0x92a484> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 936a24 <__cxa_atexit@plt+0x92a4a8> │ │ │ │ + beq 9369f4 <__cxa_atexit@plt+0x92a478> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldrb r1, [r5, #-4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #24] @ 936a34 <__cxa_atexit@plt+0x92a4b8> │ │ │ │ + ldr r7, [pc, #24] @ 936a04 <__cxa_atexit@plt+0x92a488> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - orreq pc, r2, #144, 10 @ 0x24000000 │ │ │ │ + orreq pc, r2, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldrb r1, [r5, #-4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 936a70 <__cxa_atexit@plt+0x92a4f4> │ │ │ │ + ldr r7, [pc, #8] @ 936a40 <__cxa_atexit@plt+0x92a4c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r2, #68, 10 @ 0x11000000 │ │ │ │ + orreq pc, r2, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ ldrb r1, [r5, #-4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ strb r1, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ str r7, [r2, #8] │ │ │ │ - ldr r7, [pc, #8] @ 936aac <__cxa_atexit@plt+0x92a530> │ │ │ │ + ldr r7, [pc, #8] @ 936a7c <__cxa_atexit@plt+0x92a500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r2, #8, 10 @ 0x2000000 │ │ │ │ - cmpeq fp, #8, 30 │ │ │ │ + orreq pc, r2, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq fp, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 936af4 <__cxa_atexit@plt+0x92a578> │ │ │ │ - ldr r7, [pc, #48] @ 936b04 <__cxa_atexit@plt+0x92a588> │ │ │ │ + bhi 936ac4 <__cxa_atexit@plt+0x92a548> │ │ │ │ + ldr r7, [pc, #48] @ 936ad4 <__cxa_atexit@plt+0x92a558> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 936ae8 <__cxa_atexit@plt+0x92a56c> │ │ │ │ + beq 936ab8 <__cxa_atexit@plt+0x92a53c> │ │ │ │ mov r7, r8 │ │ │ │ - b 936b18 <__cxa_atexit@plt+0x92a59c> │ │ │ │ + b 936ae8 <__cxa_atexit@plt+0x92a56c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 936b08 <__cxa_atexit@plt+0x92a58c> │ │ │ │ + ldr r7, [pc, #12] @ 936ad8 <__cxa_atexit@plt+0x92a55c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq fp, #184, 24 @ 0xb800 │ │ │ │ - cmpeq fp, #176, 28 @ 0xb00 │ │ │ │ + cmpeq fp, #232, 24 @ 0xe800 │ │ │ │ + cmpeq fp, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, r3, #1 │ │ │ │ cmp r0, r2 │ │ │ │ - ble 936b48 <__cxa_atexit@plt+0x92a5cc> │ │ │ │ - ldr r3, [pc, #156] @ 936bd8 <__cxa_atexit@plt+0x92a65c> │ │ │ │ + ble 936b18 <__cxa_atexit@plt+0x92a59c> │ │ │ │ + ldr r3, [pc, #156] @ 936ba8 <__cxa_atexit@plt+0x92a62c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr lr, [pc, #128] @ 936bd4 <__cxa_atexit@plt+0x92a658> │ │ │ │ + ldr lr, [pc, #128] @ 936ba4 <__cxa_atexit@plt+0x92a628> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ - beq 936bb4 <__cxa_atexit@plt+0x92a638> │ │ │ │ + beq 936b84 <__cxa_atexit@plt+0x92a608> │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #8 │ │ │ │ cmp r8, lr │ │ │ │ - bcc 936bc0 <__cxa_atexit@plt+0x92a644> │ │ │ │ + bcc 936b90 <__cxa_atexit@plt+0x92a614> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ - ldr r7, [pc, #68] @ 936bdc <__cxa_atexit@plt+0x92a660> │ │ │ │ + ldr r7, [pc, #68] @ 936bac <__cxa_atexit@plt+0x92a630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ str r0, [r1, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ strb r2, [r6, #8] │ │ │ │ sub r7, lr, #3 │ │ │ │ mov r6, lr │ │ │ │ @@ -2402706,827 +2402694,827 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #8 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq fp, #100, 28 @ 0x640 │ │ │ │ - orreq r0, r3, #12, 30 @ 0x30 │ │ │ │ + cmpeq fp, #148, 28 @ 0x940 │ │ │ │ + orreq r0, r3, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 936c30 <__cxa_atexit@plt+0x92a6b4> │ │ │ │ + bcc 936c00 <__cxa_atexit@plt+0x92a684> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldrb r7, [r7, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r1, #8] │ │ │ │ - ldr r2, [pc, #28] @ 936c3c <__cxa_atexit@plt+0x92a6c0> │ │ │ │ + ldr r2, [pc, #28] @ 936c0c <__cxa_atexit@plt+0x92a690> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ strb r7, [r3, #8] │ │ │ │ sub r7, r6, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r0, r3, #132, 28 @ 0x840 │ │ │ │ - cmpeq fp, #204 @ 0xcc │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r0, r3, #180, 28 @ 0xb40 │ │ │ │ + cmpeq fp, #252 @ 0xfc │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 936cc0 <__cxa_atexit@plt+0x92a744> │ │ │ │ - ldr r3, [pc, #108] @ 936cd0 <__cxa_atexit@plt+0x92a754> │ │ │ │ + bhi 936c90 <__cxa_atexit@plt+0x92a714> │ │ │ │ + ldr r3, [pc, #108] @ 936ca0 <__cxa_atexit@plt+0x92a724> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 936ca4 <__cxa_atexit@plt+0x92a728> │ │ │ │ - ldr r7, [pc, #84] @ 936cd4 <__cxa_atexit@plt+0x92a758> │ │ │ │ + beq 936c74 <__cxa_atexit@plt+0x92a6f8> │ │ │ │ + ldr r7, [pc, #84] @ 936ca4 <__cxa_atexit@plt+0x92a728> │ │ │ │ ldr r1, [r8, #15] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r2, [r8, #11] │ │ │ │ tst r9, #3 │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - beq 936cb4 <__cxa_atexit@plt+0x92a738> │ │ │ │ + beq 936c84 <__cxa_atexit@plt+0x92a708> │ │ │ │ mov r7, r9 │ │ │ │ - b 936d30 <__cxa_atexit@plt+0x92a7b4> │ │ │ │ + b 936d00 <__cxa_atexit@plt+0x92a784> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 936cd8 <__cxa_atexit@plt+0x92a75c> │ │ │ │ + ldr r7, [pc, #16] @ 936ca8 <__cxa_atexit@plt+0x92a72c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq fp, #244, 20 @ 0xf4000 │ │ │ │ - cmpeq fp, #52 @ 0x34 │ │ │ │ + cmpeq fp, #36, 22 @ 0x9000 │ │ │ │ + cmpeq fp, #100 @ 0x64 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ - ldr r0, [pc, #36] @ 936d20 <__cxa_atexit@plt+0x92a7a4> │ │ │ │ + ldr r0, [pc, #36] @ 936cf0 <__cxa_atexit@plt+0x92a774> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - beq 936d18 <__cxa_atexit@plt+0x92a79c> │ │ │ │ - b 936d30 <__cxa_atexit@plt+0x92a7b4> │ │ │ │ + beq 936ce8 <__cxa_atexit@plt+0x92a76c> │ │ │ │ + b 936d00 <__cxa_atexit@plt+0x92a784> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq fp, #28 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldrb r0, [r7, #3] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 936dd0 <__cxa_atexit@plt+0x92a854> │ │ │ │ - ldr r2, [pc, #300] @ 936e88 <__cxa_atexit@plt+0x92a90c> │ │ │ │ + ble 936da0 <__cxa_atexit@plt+0x92a824> │ │ │ │ + ldr r2, [pc, #300] @ 936e58 <__cxa_atexit@plt+0x92a8dc> │ │ │ │ mov r3, r5 │ │ │ │ strb r0, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ - bhi 936e5c <__cxa_atexit@plt+0x92a8e0> │ │ │ │ + bhi 936e2c <__cxa_atexit@plt+0x92a8b0> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 936d80 <__cxa_atexit@plt+0x92a804> │ │ │ │ + ble 936d50 <__cxa_atexit@plt+0x92a7d4> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 936e4c <__cxa_atexit@plt+0x92a8d0> │ │ │ │ - ldr r3, [pc, #236] @ 936e98 <__cxa_atexit@plt+0x92a91c> │ │ │ │ + bmi 936e1c <__cxa_atexit@plt+0x92a8a0> │ │ │ │ + ldr r3, [pc, #236] @ 936e68 <__cxa_atexit@plt+0x92a8ec> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-32]! @ 0xffffffe0 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #212] @ 936e9c <__cxa_atexit@plt+0x92a920> │ │ │ │ + ldr r7, [pc, #212] @ 936e6c <__cxa_atexit@plt+0x92a8f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r3, [pc, #172] @ 936e84 <__cxa_atexit@plt+0x92a908> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r3, [pc, #172] @ 936e54 <__cxa_atexit@plt+0x92a8d8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ strb r0, [r5, #8] │ │ │ │ str r1, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 936e40 <__cxa_atexit@plt+0x92a8c4> │ │ │ │ + beq 936e10 <__cxa_atexit@plt+0x92a894> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 936e70 <__cxa_atexit@plt+0x92a8f4> │ │ │ │ + bcc 936e40 <__cxa_atexit@plt+0x92a8c4> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ strb r0, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #104] @ 936e94 <__cxa_atexit@plt+0x92a918> │ │ │ │ + ldr r7, [pc, #104] @ 936e64 <__cxa_atexit@plt+0x92a8e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 936e8c <__cxa_atexit@plt+0x92a910> │ │ │ │ + ldr r7, [pc, #56] @ 936e5c <__cxa_atexit@plt+0x92a8e0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #44] @ 936e90 <__cxa_atexit@plt+0x92a914> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #44] @ 936e60 <__cxa_atexit@plt+0x92a8e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - orreq r0, r3, #40, 24 @ 0x2800 │ │ │ │ - cmpeq fp, #172, 28 @ 0xac0 │ │ │ │ - orreq pc, r2, #212, 2 @ 0x35 │ │ │ │ - @ instruction: 0xfffe1c7c │ │ │ │ - orreq r0, r3, #188, 24 @ 0xbc00 │ │ │ │ + orreq r0, r3, #88, 24 @ 0x5800 │ │ │ │ + cmpeq fp, #220, 28 @ 0xdc0 │ │ │ │ + orreq pc, r2, #4, 4 @ 0x40000000 │ │ │ │ + @ instruction: 0xfffe1cac │ │ │ │ + orreq r0, r3, #236, 24 @ 0xec00 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #124] @ 936f30 <__cxa_atexit@plt+0x92a9b4> │ │ │ │ + ldr r3, [pc, #124] @ 936f00 <__cxa_atexit@plt+0x92a984> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 936f18 <__cxa_atexit@plt+0x92a99c> │ │ │ │ + beq 936ee8 <__cxa_atexit@plt+0x92a96c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 936f20 <__cxa_atexit@plt+0x92a9a4> │ │ │ │ + bcc 936ef0 <__cxa_atexit@plt+0x92a974> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldrb r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [r1, #8] │ │ │ │ - ldr r0, [pc, #44] @ 936f34 <__cxa_atexit@plt+0x92a9b8> │ │ │ │ + ldr r0, [pc, #44] @ 936f04 <__cxa_atexit@plt+0x92a988> │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq pc, r2, #244 @ 0xf4 │ │ │ │ + orreq pc, r2, #36, 2 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 936f8c <__cxa_atexit@plt+0x92aa10> │ │ │ │ + bcc 936f5c <__cxa_atexit@plt+0x92a9e0> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldrb r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [r1, #8] │ │ │ │ - ldr r0, [pc, #24] @ 936f98 <__cxa_atexit@plt+0x92aa1c> │ │ │ │ + ldr r0, [pc, #24] @ 936f68 <__cxa_atexit@plt+0x92a9ec> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq pc, r2, #124 @ 0x7c │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq pc, r2, #172 @ 0xac │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 936ff0 <__cxa_atexit@plt+0x92aa74> │ │ │ │ + bcc 936fc0 <__cxa_atexit@plt+0x92aa44> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ ldrb r0, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ strb r0, [r7, r2] │ │ │ │ add r0, r2, #1 │ │ │ │ str r0, [r1, #8] │ │ │ │ - ldr r0, [pc, #24] @ 936ffc <__cxa_atexit@plt+0x92aa80> │ │ │ │ + ldr r0, [pc, #24] @ 936fcc <__cxa_atexit@plt+0x92aa50> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq pc, r2, #24 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq pc, r2, #72 @ 0x48 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 937054 <__cxa_atexit@plt+0x92aad8> │ │ │ │ + bcc 937024 <__cxa_atexit@plt+0x92aaa8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r2, [pc, #56] @ 93706c <__cxa_atexit@plt+0x92aaf0> │ │ │ │ + ldr r2, [pc, #56] @ 93703c <__cxa_atexit@plt+0x92aac0> │ │ │ │ str r8, [r3, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r9} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r7, [pc, #20] @ 937070 <__cxa_atexit@plt+0x92aaf4> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r7, [pc, #20] @ 937040 <__cxa_atexit@plt+0x92aac4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #120, 14 @ 0x1e00000 │ │ │ │ - cmpeq fp, #152, 24 @ 0x9800 │ │ │ │ + cmpeq fp, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq fp, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub lr, r5, #24 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 9371ac <__cxa_atexit@plt+0x92ac30> │ │ │ │ + bhi 93717c <__cxa_atexit@plt+0x92ac00> │ │ │ │ add ip, r7, #3 │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldm ip, {r8, r9, ip} │ │ │ │ ldr r0, [r8, #8] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r7, [ip, #8] │ │ │ │ add sl, r0, r2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 937138 <__cxa_atexit@plt+0x92abbc> │ │ │ │ - ldr r3, [pc, #280] @ 9371d4 <__cxa_atexit@plt+0x92ac58> │ │ │ │ + ble 937108 <__cxa_atexit@plt+0x92ab8c> │ │ │ │ + ldr r3, [pc, #280] @ 9371a4 <__cxa_atexit@plt+0x92ac28> │ │ │ │ str r0, [r5, #-4] │ │ │ │ sub r0, r5, #52 @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r0 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - bhi 9371b4 <__cxa_atexit@plt+0x92ac38> │ │ │ │ + bhi 937184 <__cxa_atexit@plt+0x92ac08> │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 9370e4 <__cxa_atexit@plt+0x92ab68> │ │ │ │ + ble 9370b4 <__cxa_atexit@plt+0x92ab38> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r0, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ - bmi 93719c <__cxa_atexit@plt+0x92ac20> │ │ │ │ - ldr r3, [pc, #208] @ 9371e0 <__cxa_atexit@plt+0x92ac64> │ │ │ │ + bmi 93716c <__cxa_atexit@plt+0x92abf0> │ │ │ │ + ldr r3, [pc, #208] @ 9371b0 <__cxa_atexit@plt+0x92ac34> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-48]! @ 0xffffffd0 │ │ │ │ str ip, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - ldr r7, [pc, #180] @ 9371e4 <__cxa_atexit@plt+0x92ac68> │ │ │ │ + ldr r7, [pc, #180] @ 9371b4 <__cxa_atexit@plt+0x92ac38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #140] @ 9371cc <__cxa_atexit@plt+0x92ac50> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #140] @ 93719c <__cxa_atexit@plt+0x92ac20> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - beq 937190 <__cxa_atexit@plt+0x92ac14> │ │ │ │ + beq 937160 <__cxa_atexit@plt+0x92abe4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r0, r7, r0 │ │ │ │ bl b7f0 │ │ │ │ str sl, [r8, #8] │ │ │ │ - ldr r7, [pc, #76] @ 9371d0 <__cxa_atexit@plt+0x92ac54> │ │ │ │ + ldr r7, [pc, #76] @ 9371a0 <__cxa_atexit@plt+0x92ac24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 9371d8 <__cxa_atexit@plt+0x92ac5c> │ │ │ │ + ldr r7, [pc, #52] @ 9371a8 <__cxa_atexit@plt+0x92ac2c> │ │ │ │ mov r5, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9371dc <__cxa_atexit@plt+0x92ac60> │ │ │ │ + ldr r7, [pc, #32] @ 9371ac <__cxa_atexit@plt+0x92ac30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, lr │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, ip │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - orreq lr, r2, #40, 28 @ 0x280 │ │ │ │ + orreq lr, r2, #88, 28 @ 0x580 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - orreq r0, r3, #216, 16 @ 0xd80000 │ │ │ │ - cmpeq fp, #84, 22 @ 0x15000 │ │ │ │ - @ instruction: 0xfffe1918 │ │ │ │ - orreq r0, r3, #84, 18 @ 0x150000 │ │ │ │ + orreq r0, r3, #8, 18 @ 0x20000 │ │ │ │ + cmpeq fp, #132, 22 @ 0x21000 │ │ │ │ + @ instruction: 0xfffe1948 │ │ │ │ + orreq r0, r3, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #88] @ 937254 <__cxa_atexit@plt+0x92acd8> │ │ │ │ + ldr r3, [pc, #88] @ 937224 <__cxa_atexit@plt+0x92aca8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93724c <__cxa_atexit@plt+0x92acd0> │ │ │ │ + beq 93721c <__cxa_atexit@plt+0x92aca0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r5, #12 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldm sl, {r1, r8, sl} │ │ │ │ add r0, r7, sl │ │ │ │ mov r2, r8 │ │ │ │ bl b7f0 │ │ │ │ add r7, sl, r8 │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #24] @ 937258 <__cxa_atexit@plt+0x92acdc> │ │ │ │ + ldr r7, [pc, #24] @ 937228 <__cxa_atexit@plt+0x92acac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq lr, r2, #108, 26 @ 0x1b00 │ │ │ │ + orreq lr, r2, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r5, #12 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldm sl, {r1, r8, sl} │ │ │ │ add r0, r7, sl │ │ │ │ mov r2, r8 │ │ │ │ bl b7f0 │ │ │ │ add r7, sl, r8 │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #12] @ 93729c <__cxa_atexit@plt+0x92ad20> │ │ │ │ + ldr r7, [pc, #12] @ 93726c <__cxa_atexit@plt+0x92acf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r2, #28, 26 @ 0x700 │ │ │ │ + orreq lr, r2, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add sl, r5, #8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldm sl, {r1, r8, sl} │ │ │ │ add r0, r7, sl │ │ │ │ mov r2, r8 │ │ │ │ bl b7f0 │ │ │ │ add r7, sl, r8 │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #12] @ 9372e0 <__cxa_atexit@plt+0x92ad64> │ │ │ │ + ldr r7, [pc, #12] @ 9372b0 <__cxa_atexit@plt+0x92ad34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r2, #216, 24 @ 0xd800 │ │ │ │ + orreq lr, r2, #8, 26 @ 0x200 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ - cmpeq fp, #32, 20 @ 0x20000 │ │ │ │ + cmpeq fp, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 93733c <__cxa_atexit@plt+0x92adc0> │ │ │ │ - ldr r2, [pc, #68] @ 93735c <__cxa_atexit@plt+0x92ade0> │ │ │ │ + bcc 93730c <__cxa_atexit@plt+0x92ad90> │ │ │ │ + ldr r2, [pc, #68] @ 93732c <__cxa_atexit@plt+0x92adb0> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldm r5, {r1, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #19 │ │ │ │ str r9, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r7, [pc, #28] @ 937360 <__cxa_atexit@plt+0x92ade4> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r7, [pc, #28] @ 937330 <__cxa_atexit@plt+0x92adb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ - cmpeq fp, #144, 8 @ 0x90000000 │ │ │ │ - cmpeq fp, #108, 8 @ 0x6c000000 │ │ │ │ + cmpeq fp, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq fp, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9373ac <__cxa_atexit@plt+0x92ae30> │ │ │ │ - ldr r7, [pc, #52] @ 9373bc <__cxa_atexit@plt+0x92ae40> │ │ │ │ + bhi 93737c <__cxa_atexit@plt+0x92ae00> │ │ │ │ + ldr r7, [pc, #52] @ 93738c <__cxa_atexit@plt+0x92ae10> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 9373a0 <__cxa_atexit@plt+0x92ae24> │ │ │ │ + beq 937370 <__cxa_atexit@plt+0x92adf4> │ │ │ │ mov r7, r8 │ │ │ │ - b 9373d0 <__cxa_atexit@plt+0x92ae54> │ │ │ │ + b 9373a0 <__cxa_atexit@plt+0x92ae24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9373c0 <__cxa_atexit@plt+0x92ae44> │ │ │ │ + ldr r7, [pc, #12] @ 937390 <__cxa_atexit@plt+0x92ae14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #44, 8 @ 0x2c000000 │ │ │ │ - cmpeq fp, #16, 8 @ 0x10000000 │ │ │ │ + cmpeq fp, #92, 8 @ 0x5c000000 │ │ │ │ + cmpeq fp, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ - ldr r1, [pc, #168] @ 93748c <__cxa_atexit@plt+0x92af10> │ │ │ │ + ldr r1, [pc, #168] @ 93745c <__cxa_atexit@plt+0x92aee0> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ stmda r5, {r8, lr} │ │ │ │ str r0, [r5, #4] │ │ │ │ - beq 937454 <__cxa_atexit@plt+0x92aed8> │ │ │ │ + beq 937424 <__cxa_atexit@plt+0x92aea8> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ str sl, [r5, #-4] │ │ │ │ cmp r9, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - bcc 937464 <__cxa_atexit@plt+0x92aee8> │ │ │ │ - ldr r2, [pc, #100] @ 937494 <__cxa_atexit@plt+0x92af18> │ │ │ │ + bcc 937434 <__cxa_atexit@plt+0x92aeb8> │ │ │ │ + ldr r2, [pc, #100] @ 937464 <__cxa_atexit@plt+0x92aee8> │ │ │ │ str r1, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4] │ │ │ │ add r2, r6, #8 │ │ │ │ stm r2, {r0, r8, lr} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 937490 <__cxa_atexit@plt+0x92af14> │ │ │ │ + ldr r7, [pc, #36] @ 937460 <__cxa_atexit@plt+0x92aee4> │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r1, #24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq fp, #104, 6 @ 0xa0000001 │ │ │ │ + cmpeq fp, #152, 6 @ 0x60000002 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ - cmpeq fp, #60, 6 @ 0xf0000000 │ │ │ │ + cmpeq fp, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r8, r9, lr} │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r0, [r5, #12] │ │ │ │ - bcc 9374fc <__cxa_atexit@plt+0x92af80> │ │ │ │ - ldr r2, [pc, #68] @ 937520 <__cxa_atexit@plt+0x92afa4> │ │ │ │ + bcc 9374cc <__cxa_atexit@plt+0x92af50> │ │ │ │ + ldr r2, [pc, #68] @ 9374f0 <__cxa_atexit@plt+0x92af74> │ │ │ │ str r8, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r9, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r7, [pc, #32] @ 937524 <__cxa_atexit@plt+0x92afa8> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r7, [pc, #32] @ 9374f4 <__cxa_atexit@plt+0x92af78> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - cmpeq fp, #204, 4 @ 0xc000000c │ │ │ │ - cmpeq fp, #176, 4 │ │ │ │ + cmpeq fp, #252, 4 @ 0xc000000f │ │ │ │ + cmpeq fp, #224, 4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 937570 <__cxa_atexit@plt+0x92aff4> │ │ │ │ - ldr r7, [pc, #52] @ 937580 <__cxa_atexit@plt+0x92b004> │ │ │ │ + bhi 937540 <__cxa_atexit@plt+0x92afc4> │ │ │ │ + ldr r7, [pc, #52] @ 937550 <__cxa_atexit@plt+0x92afd4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 937564 <__cxa_atexit@plt+0x92afe8> │ │ │ │ + beq 937534 <__cxa_atexit@plt+0x92afb8> │ │ │ │ mov r7, r8 │ │ │ │ - b 9373d0 <__cxa_atexit@plt+0x92ae54> │ │ │ │ + b 9373a0 <__cxa_atexit@plt+0x92ae24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 937584 <__cxa_atexit@plt+0x92b008> │ │ │ │ + ldr r7, [pc, #12] @ 937554 <__cxa_atexit@plt+0x92afd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmpeq fp, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq fp, #152, 4 @ 0x80000009 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9375e8 <__cxa_atexit@plt+0x92b06c> │ │ │ │ + bhi 9375b8 <__cxa_atexit@plt+0x92b03c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #108] @ 937618 <__cxa_atexit@plt+0x92b09c> │ │ │ │ + ldr r3, [pc, #108] @ 9375e8 <__cxa_atexit@plt+0x92b06c> │ │ │ │ asr r9, r8, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r3, r5, #24 │ │ │ │ strd r8, [r7] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9375f8 <__cxa_atexit@plt+0x92b07c> │ │ │ │ + bhi 9375c8 <__cxa_atexit@plt+0x92b04c> │ │ │ │ sub r7, r5, #20 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ strd r8, [r7] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #48] @ 937620 <__cxa_atexit@plt+0x92b0a4> │ │ │ │ + ldr r7, [pc, #48] @ 9375f0 <__cxa_atexit@plt+0x92b074> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 93761c <__cxa_atexit@plt+0x92b0a0> │ │ │ │ + ldr r7, [pc, #28] @ 9375ec <__cxa_atexit@plt+0x92b070> │ │ │ │ ldr ip, [r4, #-8] │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmpeq fp, #180, 18 @ 0x2d0000 │ │ │ │ - cmpeq fp, #0, 4 │ │ │ │ + cmpeq fp, #228, 18 @ 0x390000 │ │ │ │ + cmpeq fp, #48, 4 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - cmpeq fp, #128, 22 @ 0x20000 │ │ │ │ + cmpeq fp, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 937690 <__cxa_atexit@plt+0x92b114> │ │ │ │ + bhi 937660 <__cxa_atexit@plt+0x92b0e4> │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #112] @ 9376c4 <__cxa_atexit@plt+0x92b148> │ │ │ │ + ldr r3, [pc, #112] @ 937694 <__cxa_atexit@plt+0x92b118> │ │ │ │ asr r1, r0, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9, sl} │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ strd r0, [r7] │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9376a8 <__cxa_atexit@plt+0x92b12c> │ │ │ │ + bhi 937678 <__cxa_atexit@plt+0x92b0fc> │ │ │ │ sub r7, r5, #32 │ │ │ │ str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ strd r0, [r7] │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #52] @ 9376cc <__cxa_atexit@plt+0x92b150> │ │ │ │ + ldr r7, [pc, #52] @ 93769c <__cxa_atexit@plt+0x92b120> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9376c8 <__cxa_atexit@plt+0x92b14c> │ │ │ │ + ldr r7, [pc, #24] @ 937698 <__cxa_atexit@plt+0x92b11c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq fp, #4, 18 @ 0x10000 │ │ │ │ - cmpeq fp, #84, 2 │ │ │ │ - cmpeq fp, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq fp, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq fp, #132, 2 @ 0x21 │ │ │ │ + cmpeq fp, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r9, r3 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 937770 <__cxa_atexit@plt+0x92b1f4> │ │ │ │ - ldr r3, [pc, #280] @ 93781c <__cxa_atexit@plt+0x92b2a0> │ │ │ │ + ble 937740 <__cxa_atexit@plt+0x92b1c4> │ │ │ │ + ldr r3, [pc, #280] @ 9377ec <__cxa_atexit@plt+0x92b270> │ │ │ │ str r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 937800 <__cxa_atexit@plt+0x92b284> │ │ │ │ + bhi 9377d0 <__cxa_atexit@plt+0x92b254> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 93771c <__cxa_atexit@plt+0x92b1a0> │ │ │ │ + ble 9376ec <__cxa_atexit@plt+0x92b170> │ │ │ │ ldr r3, [r0, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 9377f4 <__cxa_atexit@plt+0x92b278> │ │ │ │ - ldr r2, [pc, #224] @ 937828 <__cxa_atexit@plt+0x92b2ac> │ │ │ │ + bmi 9377c4 <__cxa_atexit@plt+0x92b248> │ │ │ │ + ldr r2, [pc, #224] @ 9377f8 <__cxa_atexit@plt+0x92b27c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #196] @ 93782c <__cxa_atexit@plt+0x92b2b0> │ │ │ │ + ldr r7, [pc, #196] @ 9377fc <__cxa_atexit@plt+0x92b280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r3, [pc, #156] @ 937814 <__cxa_atexit@plt+0x92b298> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r3, [pc, #156] @ 9377e4 <__cxa_atexit@plt+0x92b268> │ │ │ │ ldr r7, [r0, #4] │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - beq 9377ec <__cxa_atexit@plt+0x92b270> │ │ │ │ - ldr r2, [pc, #124] @ 937818 <__cxa_atexit@plt+0x92b29c> │ │ │ │ + beq 9377bc <__cxa_atexit@plt+0x92b240> │ │ │ │ + ldr r2, [pc, #124] @ 9377e8 <__cxa_atexit@plt+0x92b26c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 9377ec <__cxa_atexit@plt+0x92b270> │ │ │ │ + beq 9377bc <__cxa_atexit@plt+0x92b240> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ bl b7f0 │ │ │ │ add r3, r8, r9 │ │ │ │ str r3, [sl, #8] │ │ │ │ add r3, r5, #24 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 937820 <__cxa_atexit@plt+0x92b2a4> │ │ │ │ + ldr r7, [pc, #36] @ 9377f0 <__cxa_atexit@plt+0x92b274> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 937824 <__cxa_atexit@plt+0x92b2a8> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 9377f4 <__cxa_atexit@plt+0x92b278> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - orreq r0, r3, #132, 4 @ 0x40000008 │ │ │ │ - cmpeq fp, #8, 10 @ 0x2000000 │ │ │ │ - @ instruction: 0xfffe12e0 │ │ │ │ - orreq r0, r3, #28, 6 @ 0x70000000 │ │ │ │ + orreq r0, r3, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq fp, #56, 10 @ 0xe000000 │ │ │ │ + @ instruction: 0xfffe1310 │ │ │ │ + orreq r0, r3, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #120] @ 9378bc <__cxa_atexit@plt+0x92b340> │ │ │ │ + ldr r3, [pc, #120] @ 93788c <__cxa_atexit@plt+0x92b310> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9378b4 <__cxa_atexit@plt+0x92b338> │ │ │ │ - ldr r2, [pc, #92] @ 9378c0 <__cxa_atexit@plt+0x92b344> │ │ │ │ + beq 937884 <__cxa_atexit@plt+0x92b308> │ │ │ │ + ldr r2, [pc, #92] @ 937890 <__cxa_atexit@plt+0x92b314> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5, #12] │ │ │ │ - beq 9378b4 <__cxa_atexit@plt+0x92b338> │ │ │ │ + beq 937884 <__cxa_atexit@plt+0x92b308> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r0, sl, r3 │ │ │ │ mov r2, r8 │ │ │ │ bl b7f0 │ │ │ │ add r3, sl, r8 │ │ │ │ @@ -2403537,24 +2403525,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 93792c <__cxa_atexit@plt+0x92b3b0> │ │ │ │ + ldr r2, [pc, #88] @ 9378fc <__cxa_atexit@plt+0x92b380> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5, #12] │ │ │ │ - beq 937924 <__cxa_atexit@plt+0x92b3a8> │ │ │ │ + beq 9378f4 <__cxa_atexit@plt+0x92b378> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r0, sl, r3 │ │ │ │ mov r2, r8 │ │ │ │ bl b7f0 │ │ │ │ add r3, sl, r8 │ │ │ │ @@ -2403577,24 +2403565,24 @@ │ │ │ │ bl b7f0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r3, sl, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #92] @ 9379d0 <__cxa_atexit@plt+0x92b454> │ │ │ │ + ldr r2, [pc, #92] @ 9379a0 <__cxa_atexit@plt+0x92b424> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 9379c8 <__cxa_atexit@plt+0x92b44c> │ │ │ │ + beq 937998 <__cxa_atexit@plt+0x92b41c> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r0, sl, r3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b7f0 │ │ │ │ @@ -2403617,439 +2403605,439 @@ │ │ │ │ add r0, r3, sl │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b7f0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r3, sl, r8 │ │ │ │ str r3, [r9, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #220, 26 @ 0x3700 │ │ │ │ + cmpeq fp, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 937ab8 <__cxa_atexit@plt+0x92b53c> │ │ │ │ - ldr r2, [pc, #152] @ 937ac8 <__cxa_atexit@plt+0x92b54c> │ │ │ │ + bhi 937a88 <__cxa_atexit@plt+0x92b50c> │ │ │ │ + ldr r2, [pc, #152] @ 937a98 <__cxa_atexit@plt+0x92b51c> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 937a90 <__cxa_atexit@plt+0x92b514> │ │ │ │ - ldr r7, [pc, #128] @ 937acc <__cxa_atexit@plt+0x92b550> │ │ │ │ + beq 937a60 <__cxa_atexit@plt+0x92b4e4> │ │ │ │ + ldr r7, [pc, #128] @ 937a9c <__cxa_atexit@plt+0x92b520> │ │ │ │ ldr r0, [r8, #15] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r1, [r8, #11] │ │ │ │ tst r9, #3 │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ - beq 937aa0 <__cxa_atexit@plt+0x92b524> │ │ │ │ - ldr r2, [pc, #96] @ 937ad0 <__cxa_atexit@plt+0x92b554> │ │ │ │ + beq 937a70 <__cxa_atexit@plt+0x92b4f4> │ │ │ │ + ldr r2, [pc, #96] @ 937aa0 <__cxa_atexit@plt+0x92b524> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ ldr r1, [r9, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ - beq 937aac <__cxa_atexit@plt+0x92b530> │ │ │ │ + beq 937a7c <__cxa_atexit@plt+0x92b500> │ │ │ │ mov r5, r3 │ │ │ │ - b 937ba8 <__cxa_atexit@plt+0x92b62c> │ │ │ │ + b 937b78 <__cxa_atexit@plt+0x92b5fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 937ad4 <__cxa_atexit@plt+0x92b558> │ │ │ │ + ldr r7, [pc, #20] @ 937aa4 <__cxa_atexit@plt+0x92b528> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmpeq fp, #56, 26 @ 0xe00 │ │ │ │ - cmpeq fp, #20, 26 @ 0x500 │ │ │ │ + cmpeq fp, #104, 26 @ 0x1a00 │ │ │ │ + cmpeq fp, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ - ldr r0, [pc, #92] @ 937b54 <__cxa_atexit@plt+0x92b5d8> │ │ │ │ + ldr r0, [pc, #92] @ 937b24 <__cxa_atexit@plt+0x92b5a8> │ │ │ │ sub lr, r5, #4 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 937b3c <__cxa_atexit@plt+0x92b5c0> │ │ │ │ - ldr r2, [pc, #60] @ 937b58 <__cxa_atexit@plt+0x92b5dc> │ │ │ │ + beq 937b0c <__cxa_atexit@plt+0x92b590> │ │ │ │ + ldr r2, [pc, #60] @ 937b28 <__cxa_atexit@plt+0x92b5ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ - beq 937b48 <__cxa_atexit@plt+0x92b5cc> │ │ │ │ + beq 937b18 <__cxa_atexit@plt+0x92b59c> │ │ │ │ mov r7, r3 │ │ │ │ - b 937ba8 <__cxa_atexit@plt+0x92b62c> │ │ │ │ + b 937b78 <__cxa_atexit@plt+0x92b5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq fp, #144, 24 @ 0x9000 │ │ │ │ + cmpeq fp, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 937b98 <__cxa_atexit@plt+0x92b61c> │ │ │ │ + ldr r2, [pc, #28] @ 937b68 <__cxa_atexit@plt+0x92b5ec> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 937b90 <__cxa_atexit@plt+0x92b614> │ │ │ │ - b 937ba8 <__cxa_atexit@plt+0x92b62c> │ │ │ │ + beq 937b60 <__cxa_atexit@plt+0x92b5e4> │ │ │ │ + b 937b78 <__cxa_atexit@plt+0x92b5fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq fp, #80, 24 @ 0x5000 │ │ │ │ + cmpeq fp, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #176] @ 937c60 <__cxa_atexit@plt+0x92b6e4> │ │ │ │ + ldr r3, [pc, #176] @ 937c30 <__cxa_atexit@plt+0x92b6b4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ - bhi 937c28 <__cxa_atexit@plt+0x92b6ac> │ │ │ │ - ldr r3, [pc, #128] @ 937c64 <__cxa_atexit@plt+0x92b6e8> │ │ │ │ + bhi 937bf8 <__cxa_atexit@plt+0x92b67c> │ │ │ │ + ldr r3, [pc, #128] @ 937c34 <__cxa_atexit@plt+0x92b6b8> │ │ │ │ asr r9, r8, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ sub r3, r5, #28 │ │ │ │ strd r8, [r7] │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bhi 937c40 <__cxa_atexit@plt+0x92b6c4> │ │ │ │ + bhi 937c10 <__cxa_atexit@plt+0x92b694> │ │ │ │ sub r7, r5, #24 │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ strd r8, [r7] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #60] @ 937c6c <__cxa_atexit@plt+0x92b6f0> │ │ │ │ + ldr r7, [pc, #60] @ 937c3c <__cxa_atexit@plt+0x92b6c0> │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 937c68 <__cxa_atexit@plt+0x92b6ec> │ │ │ │ + ldr r7, [pc, #32] @ 937c38 <__cxa_atexit@plt+0x92b6bc> │ │ │ │ ldr ip, [r4, #-8] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffaf0 │ │ │ │ - cmpeq fp, #108, 6 @ 0xb0000001 │ │ │ │ - cmpeq fp, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq fp, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq fp, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 937c8c <__cxa_atexit@plt+0x92b710> │ │ │ │ + ldr r7, [pc, #12] @ 937c5c <__cxa_atexit@plt+0x92b6e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r2, #44, 6 @ 0xb0000000 │ │ │ │ - cmpeq fp, #88, 22 @ 0x16000 │ │ │ │ + orreq lr, r2, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq fp, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 937cd8 <__cxa_atexit@plt+0x92b75c> │ │ │ │ - ldr r7, [pc, #52] @ 937ce8 <__cxa_atexit@plt+0x92b76c> │ │ │ │ + bhi 937ca8 <__cxa_atexit@plt+0x92b72c> │ │ │ │ + ldr r7, [pc, #52] @ 937cb8 <__cxa_atexit@plt+0x92b73c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 937ccc <__cxa_atexit@plt+0x92b750> │ │ │ │ + beq 937c9c <__cxa_atexit@plt+0x92b720> │ │ │ │ mov r7, r8 │ │ │ │ - b 937cfc <__cxa_atexit@plt+0x92b780> │ │ │ │ + b 937ccc <__cxa_atexit@plt+0x92b750> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 937cec <__cxa_atexit@plt+0x92b770> │ │ │ │ + ldr r7, [pc, #12] @ 937cbc <__cxa_atexit@plt+0x92b740> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #32, 22 @ 0x8000 │ │ │ │ - cmpeq fp, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq fp, #80, 22 @ 0x14000 │ │ │ │ + cmpeq fp, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ - ldr lr, [pc, #100] @ 937d74 <__cxa_atexit@plt+0x92b7f8> │ │ │ │ + ldr lr, [pc, #100] @ 937d44 <__cxa_atexit@plt+0x92b7c8> │ │ │ │ ldr r0, [r3, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r5, #4 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r1, {r0, r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 937d5c <__cxa_atexit@plt+0x92b7e0> │ │ │ │ - ldr r2, [pc, #60] @ 937d78 <__cxa_atexit@plt+0x92b7fc> │ │ │ │ + beq 937d2c <__cxa_atexit@plt+0x92b7b0> │ │ │ │ + ldr r2, [pc, #60] @ 937d48 <__cxa_atexit@plt+0x92b7cc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ - beq 937d68 <__cxa_atexit@plt+0x92b7ec> │ │ │ │ + beq 937d38 <__cxa_atexit@plt+0x92b7bc> │ │ │ │ mov r7, r3 │ │ │ │ - b 937dc8 <__cxa_atexit@plt+0x92b84c> │ │ │ │ + b 937d98 <__cxa_atexit@plt+0x92b81c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq fp, #112, 20 @ 0x70000 │ │ │ │ + cmpeq fp, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 937db8 <__cxa_atexit@plt+0x92b83c> │ │ │ │ + ldr r2, [pc, #28] @ 937d88 <__cxa_atexit@plt+0x92b80c> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 937db0 <__cxa_atexit@plt+0x92b834> │ │ │ │ - b 937dc8 <__cxa_atexit@plt+0x92b84c> │ │ │ │ + beq 937d80 <__cxa_atexit@plt+0x92b804> │ │ │ │ + b 937d98 <__cxa_atexit@plt+0x92b81c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq fp, #48, 20 @ 0x30000 │ │ │ │ + cmpeq fp, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #160] @ 937e70 <__cxa_atexit@plt+0x92b8f4> │ │ │ │ + ldr r3, [pc, #160] @ 937e40 <__cxa_atexit@plt+0x92b8c4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ sub r7, r5, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5] │ │ │ │ - bhi 937e3c <__cxa_atexit@plt+0x92b8c0> │ │ │ │ - ldr r3, [pc, #120] @ 937e74 <__cxa_atexit@plt+0x92b8f8> │ │ │ │ + bhi 937e0c <__cxa_atexit@plt+0x92b890> │ │ │ │ + ldr r3, [pc, #120] @ 937e44 <__cxa_atexit@plt+0x92b8c8> │ │ │ │ asr r9, r8, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16] │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ strd r8, [r7] │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r5, {r0, r1, r2} │ │ │ │ - bhi 937e54 <__cxa_atexit@plt+0x92b8d8> │ │ │ │ + bhi 937e24 <__cxa_atexit@plt+0x92b8a8> │ │ │ │ sub r7, r5, #32 │ │ │ │ str r2, [r5, #-36] @ 0xffffffdc │ │ │ │ strd r8, [r7] │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #56] @ 937e7c <__cxa_atexit@plt+0x92b900> │ │ │ │ + ldr r7, [pc, #56] @ 937e4c <__cxa_atexit@plt+0x92b8d0> │ │ │ │ str r0, [r5, #-12]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 937e78 <__cxa_atexit@plt+0x92b8fc> │ │ │ │ + ldr r7, [pc, #28] @ 937e48 <__cxa_atexit@plt+0x92b8cc> │ │ │ │ ldr ip, [r4, #-8] │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff8d8 │ │ │ │ - cmpeq fp, #88, 2 │ │ │ │ - cmpeq fp, #168, 18 @ 0x2a0000 │ │ │ │ + cmpeq fp, #136, 2 @ 0x22 │ │ │ │ + cmpeq fp, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 937eb8 <__cxa_atexit@plt+0x92b93c> │ │ │ │ + bcc 937e88 <__cxa_atexit@plt+0x92b90c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #24] @ 937ec4 <__cxa_atexit@plt+0x92b948> │ │ │ │ + ldr r2, [pc, #24] @ 937e94 <__cxa_atexit@plt+0x92b918> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq lr, r2, #84, 2 │ │ │ │ - cmpeq fp, #68, 28 @ 0x440 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq lr, r2, #132, 2 @ 0x21 │ │ │ │ + cmpeq fp, #116, 28 @ 0x740 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93800c <__cxa_atexit@plt+0x92ba90> │ │ │ │ + bhi 937fdc <__cxa_atexit@plt+0x92ba60> │ │ │ │ ldr r0, [r8, #8] │ │ │ │ ldr r7, [r9, #8] │ │ │ │ add r3, r0, #2 │ │ │ │ cmp r3, r7 │ │ │ │ - ble 937f6c <__cxa_atexit@plt+0x92b9f0> │ │ │ │ - ldr r1, [pc, #324] @ 938044 <__cxa_atexit@plt+0x92bac8> │ │ │ │ + ble 937f3c <__cxa_atexit@plt+0x92b9c0> │ │ │ │ + ldr r1, [pc, #324] @ 938014 <__cxa_atexit@plt+0x92ba98> │ │ │ │ sub lr, r5, #16 │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 93801c <__cxa_atexit@plt+0x92baa0> │ │ │ │ + bhi 937fec <__cxa_atexit@plt+0x92ba70> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 937f1c <__cxa_atexit@plt+0x92b9a0> │ │ │ │ + ble 937eec <__cxa_atexit@plt+0x92b970> │ │ │ │ ldr r3, [sl, #4] │ │ │ │ mov r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - bmi 937fec <__cxa_atexit@plt+0x92ba70> │ │ │ │ - ldr r2, [pc, #268] @ 938054 <__cxa_atexit@plt+0x92bad8> │ │ │ │ + bmi 937fbc <__cxa_atexit@plt+0x92ba40> │ │ │ │ + ldr r2, [pc, #268] @ 938024 <__cxa_atexit@plt+0x92baa8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #244] @ 938058 <__cxa_atexit@plt+0x92badc> │ │ │ │ + ldr r7, [pc, #244] @ 938028 <__cxa_atexit@plt+0x92baac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #200] @ 93803c <__cxa_atexit@plt+0x92bac0> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #200] @ 93800c <__cxa_atexit@plt+0x92ba90> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ mov r1, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ - beq 937fe0 <__cxa_atexit@plt+0x92ba64> │ │ │ │ - ldr lr, [pc, #160] @ 938040 <__cxa_atexit@plt+0x92bac4> │ │ │ │ + beq 937fb0 <__cxa_atexit@plt+0x92ba34> │ │ │ │ + ldr lr, [pc, #160] @ 938010 <__cxa_atexit@plt+0x92ba94> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ - beq 937ffc <__cxa_atexit@plt+0x92ba80> │ │ │ │ + beq 937fcc <__cxa_atexit@plt+0x92ba50> │ │ │ │ ldrh lr, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ lsr r2, lr, #8 │ │ │ │ strb r2, [r0, r1]! │ │ │ │ mov r2, r5 │ │ │ │ strb lr, [r0, #1] │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 938000 <__cxa_atexit@plt+0x92ba84> │ │ │ │ + b 937fd0 <__cxa_atexit@plt+0x92ba54> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 938048 <__cxa_atexit@plt+0x92bacc> │ │ │ │ + ldr r7, [pc, #84] @ 938018 <__cxa_atexit@plt+0x92ba9c> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ mov r5, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 938050 <__cxa_atexit@plt+0x92bad4> │ │ │ │ + ldr r7, [pc, #60] @ 938020 <__cxa_atexit@plt+0x92baa4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 93804c <__cxa_atexit@plt+0x92bad0> │ │ │ │ + ldr r7, [pc, #40] @ 93801c <__cxa_atexit@plt+0x92baa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #4 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - orreq pc, r2, #136, 20 @ 0x88000 │ │ │ │ - cmpeq fp, #232, 24 @ 0xe800 │ │ │ │ - cmpeq fp, #8, 16 @ 0x80000 │ │ │ │ - @ instruction: 0xfffe0ae0 │ │ │ │ - orreq pc, r2, #32, 22 @ 0x8000 │ │ │ │ + orreq pc, r2, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq fp, #24, 26 @ 0x600 │ │ │ │ + cmpeq fp, #56, 16 @ 0x380000 │ │ │ │ + @ instruction: 0xfffe0b10 │ │ │ │ + orreq pc, r2, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #120] @ 9380e8 <__cxa_atexit@plt+0x92bb6c> │ │ │ │ + ldr r3, [pc, #120] @ 9380b8 <__cxa_atexit@plt+0x92bb3c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9380e0 <__cxa_atexit@plt+0x92bb64> │ │ │ │ - ldr r2, [pc, #92] @ 9380ec <__cxa_atexit@plt+0x92bb70> │ │ │ │ + beq 9380b0 <__cxa_atexit@plt+0x92bb34> │ │ │ │ + ldr r2, [pc, #92] @ 9380bc <__cxa_atexit@plt+0x92bb40> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 9380e0 <__cxa_atexit@plt+0x92bb64> │ │ │ │ + beq 9380b0 <__cxa_atexit@plt+0x92bb34> │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ lsr r1, r2, #8 │ │ │ │ add r8, r0, #2 │ │ │ │ strb r1, [r0, r3]! │ │ │ │ add r3, r5, #20 │ │ │ │ @@ -2404060,24 +2404048,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 938158 <__cxa_atexit@plt+0x92bbdc> │ │ │ │ + ldr r2, [pc, #88] @ 938128 <__cxa_atexit@plt+0x92bbac> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 938150 <__cxa_atexit@plt+0x92bbd4> │ │ │ │ + beq 938120 <__cxa_atexit@plt+0x92bba4> │ │ │ │ ldrh r2, [r7, #3] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ lsr r1, r2, #8 │ │ │ │ add r8, r0, #2 │ │ │ │ strb r1, [r0, r3]! │ │ │ │ add r3, r5, #20 │ │ │ │ @@ -2404102,23 +2404090,23 @@ │ │ │ │ add r0, r1, #2 │ │ │ │ str r0, [lr, #8] │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #92] @ 938204 <__cxa_atexit@plt+0x92bc88> │ │ │ │ + ldr r1, [pc, #92] @ 9381d4 <__cxa_atexit@plt+0x92bc58> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 9381f4 <__cxa_atexit@plt+0x92bc78> │ │ │ │ + beq 9381c4 <__cxa_atexit@plt+0x92bc48> │ │ │ │ ldrh r3, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ lsr r1, r3, #8 │ │ │ │ strb r1, [r2, r0]! │ │ │ │ add r0, r0, #2 │ │ │ │ strb r3, [r2, #1] │ │ │ │ @@ -2404141,441 +2404129,441 @@ │ │ │ │ lsr r2, r3, #8 │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ strb r2, [r0, r1]! │ │ │ │ strb r3, [r0, #1] │ │ │ │ add r0, r1, #2 │ │ │ │ str r0, [lr, #8] │ │ │ │ bx ip │ │ │ │ - cmpeq fp, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq fp, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9382a8 <__cxa_atexit@plt+0x92bd2c> │ │ │ │ - ldr r3, [pc, #88] @ 9382b8 <__cxa_atexit@plt+0x92bd3c> │ │ │ │ + bhi 938278 <__cxa_atexit@plt+0x92bcfc> │ │ │ │ + ldr r3, [pc, #88] @ 938288 <__cxa_atexit@plt+0x92bd0c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq 938298 <__cxa_atexit@plt+0x92bd1c> │ │ │ │ - ldr r1, [pc, #72] @ 9382bc <__cxa_atexit@plt+0x92bd40> │ │ │ │ + beq 938268 <__cxa_atexit@plt+0x92bcec> │ │ │ │ + ldr r1, [pc, #72] @ 93828c <__cxa_atexit@plt+0x92bd10> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 937ed8 <__cxa_atexit@plt+0x92b95c> │ │ │ │ + b 937ea8 <__cxa_atexit@plt+0x92b92c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9382c0 <__cxa_atexit@plt+0x92bd44> │ │ │ │ + ldr r7, [pc, #16] @ 938290 <__cxa_atexit@plt+0x92bd14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq fp, #116, 10 @ 0x1d000000 │ │ │ │ - cmpeq fp, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq fp, #164, 10 @ 0x29000000 │ │ │ │ + cmpeq fp, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9382ec <__cxa_atexit@plt+0x92bd70> │ │ │ │ + ldr r3, [pc, #20] @ 9382bc <__cxa_atexit@plt+0x92bd40> │ │ │ │ add sl, r7, #7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 937ed8 <__cxa_atexit@plt+0x92b95c> │ │ │ │ + b 937ea8 <__cxa_atexit@plt+0x92b92c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 93830c <__cxa_atexit@plt+0x92bd90> │ │ │ │ + ldr r7, [pc, #12] @ 9382dc <__cxa_atexit@plt+0x92bd60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r2, #172, 24 @ 0xac00 │ │ │ │ - cmpeq fp, #252, 18 @ 0x3f0000 │ │ │ │ + orreq sp, r2, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq fp, #44, 20 @ 0x2c000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 938358 <__cxa_atexit@plt+0x92bddc> │ │ │ │ - ldr r7, [pc, #52] @ 938368 <__cxa_atexit@plt+0x92bdec> │ │ │ │ + bhi 938328 <__cxa_atexit@plt+0x92bdac> │ │ │ │ + ldr r7, [pc, #52] @ 938338 <__cxa_atexit@plt+0x92bdbc> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 93834c <__cxa_atexit@plt+0x92bdd0> │ │ │ │ + beq 93831c <__cxa_atexit@plt+0x92bda0> │ │ │ │ mov r7, r8 │ │ │ │ - b 93837c <__cxa_atexit@plt+0x92be00> │ │ │ │ + b 93834c <__cxa_atexit@plt+0x92bdd0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 93836c <__cxa_atexit@plt+0x92bdf0> │ │ │ │ + ldr r7, [pc, #12] @ 93833c <__cxa_atexit@plt+0x92bdc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #204, 8 @ 0xcc000000 │ │ │ │ - cmpeq fp, #160, 18 @ 0x280000 │ │ │ │ + cmpeq fp, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq fp, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r3, r8, r9} │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r2, #2 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 938414 <__cxa_atexit@plt+0x92be98> │ │ │ │ - ldr r1, [pc, #208] @ 938470 <__cxa_atexit@plt+0x92bef4> │ │ │ │ + ble 9383e4 <__cxa_atexit@plt+0x92be68> │ │ │ │ + ldr r1, [pc, #208] @ 938440 <__cxa_atexit@plt+0x92bec4> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-12] │ │ │ │ - bhi 938458 <__cxa_atexit@plt+0x92bedc> │ │ │ │ + bhi 938428 <__cxa_atexit@plt+0x92beac> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 9383c4 <__cxa_atexit@plt+0x92be48> │ │ │ │ + ble 938394 <__cxa_atexit@plt+0x92be18> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 938448 <__cxa_atexit@plt+0x92becc> │ │ │ │ - ldr r3, [pc, #140] @ 93847c <__cxa_atexit@plt+0x92bf00> │ │ │ │ + bmi 938418 <__cxa_atexit@plt+0x92be9c> │ │ │ │ + ldr r3, [pc, #140] @ 93844c <__cxa_atexit@plt+0x92bed0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #116] @ 938480 <__cxa_atexit@plt+0x92bf04> │ │ │ │ + ldr r7, [pc, #116] @ 938450 <__cxa_atexit@plt+0x92bed4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r1, [pc, #80] @ 93846c <__cxa_atexit@plt+0x92bef0> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r1, [pc, #80] @ 93843c <__cxa_atexit@plt+0x92bec0> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 938440 <__cxa_atexit@plt+0x92bec4> │ │ │ │ - b 9385e0 <__cxa_atexit@plt+0x92c064> │ │ │ │ + beq 938410 <__cxa_atexit@plt+0x92be94> │ │ │ │ + b 9385b0 <__cxa_atexit@plt+0x92c034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 938474 <__cxa_atexit@plt+0x92bef8> │ │ │ │ + ldr r7, [pc, #36] @ 938444 <__cxa_atexit@plt+0x92bec8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #24] @ 938478 <__cxa_atexit@plt+0x92befc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #24] @ 938448 <__cxa_atexit@plt+0x92becc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq pc, r2, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq fp, #176, 16 @ 0xb00000 │ │ │ │ - @ instruction: 0xfffe0638 │ │ │ │ - orreq pc, r2, #120, 12 @ 0x7800000 │ │ │ │ + orreq pc, r2, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq fp, #224, 16 @ 0xe00000 │ │ │ │ + @ instruction: 0xfffe0668 │ │ │ │ + orreq pc, r2, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #36] @ 9384bc <__cxa_atexit@plt+0x92bf40> │ │ │ │ + ldr r3, [pc, #36] @ 93848c <__cxa_atexit@plt+0x92bf10> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9384b4 <__cxa_atexit@plt+0x92bf38> │ │ │ │ - b 9384c8 <__cxa_atexit@plt+0x92bf4c> │ │ │ │ + beq 938484 <__cxa_atexit@plt+0x92bf08> │ │ │ │ + b 938498 <__cxa_atexit@plt+0x92bf1c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #140] @ 938564 <__cxa_atexit@plt+0x92bfe8> │ │ │ │ + ldr r0, [pc, #140] @ 938534 <__cxa_atexit@plt+0x92bfb8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - beq 938544 <__cxa_atexit@plt+0x92bfc8> │ │ │ │ + beq 938514 <__cxa_atexit@plt+0x92bf98> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 938550 <__cxa_atexit@plt+0x92bfd4> │ │ │ │ + bcc 938520 <__cxa_atexit@plt+0x92bfa4> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ lsr r2, r7, #8 │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r2, [r1, r0]! │ │ │ │ add r0, r0, #2 │ │ │ │ strb r7, [r1, #1] │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #52] @ 938568 <__cxa_atexit@plt+0x92bfec> │ │ │ │ + ldr r0, [pc, #52] @ 938538 <__cxa_atexit@plt+0x92bfbc> │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq sp, r2, #200, 20 @ 0xc8000 │ │ │ │ + orreq sp, r2, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9385c8 <__cxa_atexit@plt+0x92c04c> │ │ │ │ + bcc 938598 <__cxa_atexit@plt+0x92c01c> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ lsr r0, r7, #8 │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r0, [r2, r1]! │ │ │ │ add r0, r1, #2 │ │ │ │ strb r7, [r2, #1] │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #24] @ 9385d4 <__cxa_atexit@plt+0x92c058> │ │ │ │ + ldr r0, [pc, #24] @ 9385a4 <__cxa_atexit@plt+0x92c028> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sp, r2, #64, 20 @ 0x40000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sp, r2, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #140] @ 93867c <__cxa_atexit@plt+0x92c100> │ │ │ │ + ldr r0, [pc, #140] @ 93864c <__cxa_atexit@plt+0x92c0d0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - beq 93865c <__cxa_atexit@plt+0x92c0e0> │ │ │ │ + beq 93862c <__cxa_atexit@plt+0x92c0b0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 938668 <__cxa_atexit@plt+0x92c0ec> │ │ │ │ + bcc 938638 <__cxa_atexit@plt+0x92c0bc> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ lsr r2, r7, #8 │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r2, [r1, r0]! │ │ │ │ add r0, r0, #2 │ │ │ │ strb r7, [r1, #1] │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #52] @ 938680 <__cxa_atexit@plt+0x92c104> │ │ │ │ + ldr r0, [pc, #52] @ 938650 <__cxa_atexit@plt+0x92c0d4> │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq sp, r2, #176, 18 @ 0x2c0000 │ │ │ │ + orreq sp, r2, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9386e0 <__cxa_atexit@plt+0x92c164> │ │ │ │ + bcc 9386b0 <__cxa_atexit@plt+0x92c134> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldrh r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ lsr r0, r7, #8 │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r0, [r2, r1]! │ │ │ │ add r0, r1, #2 │ │ │ │ strb r7, [r2, #1] │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #24] @ 9386ec <__cxa_atexit@plt+0x92c170> │ │ │ │ + ldr r0, [pc, #24] @ 9386bc <__cxa_atexit@plt+0x92c140> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sp, r2, #40, 18 @ 0xa0000 │ │ │ │ - cmpeq fp, #28, 12 @ 0x1c00000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sp, r2, #88, 18 @ 0x160000 │ │ │ │ + cmpeq fp, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 938844 <__cxa_atexit@plt+0x92c2c8> │ │ │ │ + bhi 938814 <__cxa_atexit@plt+0x92c298> │ │ │ │ ldr r0, [r8, #8] │ │ │ │ ldr r7, [r9, #8] │ │ │ │ add r3, r0, #4 │ │ │ │ cmp r3, r7 │ │ │ │ - ble 938794 <__cxa_atexit@plt+0x92c218> │ │ │ │ - ldr r1, [pc, #340] @ 93887c <__cxa_atexit@plt+0x92c300> │ │ │ │ + ble 938764 <__cxa_atexit@plt+0x92c1e8> │ │ │ │ + ldr r1, [pc, #340] @ 93884c <__cxa_atexit@plt+0x92c2d0> │ │ │ │ sub lr, r5, #16 │ │ │ │ str r0, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 938854 <__cxa_atexit@plt+0x92c2d8> │ │ │ │ + bhi 938824 <__cxa_atexit@plt+0x92c2a8> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 938744 <__cxa_atexit@plt+0x92c1c8> │ │ │ │ + ble 938714 <__cxa_atexit@plt+0x92c198> │ │ │ │ ldr r3, [sl, #4] │ │ │ │ mov r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - bmi 938824 <__cxa_atexit@plt+0x92c2a8> │ │ │ │ - ldr r2, [pc, #284] @ 93888c <__cxa_atexit@plt+0x92c310> │ │ │ │ + bmi 9387f4 <__cxa_atexit@plt+0x92c278> │ │ │ │ + ldr r2, [pc, #284] @ 93885c <__cxa_atexit@plt+0x92c2e0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #260] @ 938890 <__cxa_atexit@plt+0x92c314> │ │ │ │ + ldr r7, [pc, #260] @ 938860 <__cxa_atexit@plt+0x92c2e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #216] @ 938874 <__cxa_atexit@plt+0x92c2f8> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #216] @ 938844 <__cxa_atexit@plt+0x92c2c8> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ mov r1, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r1, #4] │ │ │ │ str r0, [r1, #8] │ │ │ │ - beq 938818 <__cxa_atexit@plt+0x92c29c> │ │ │ │ - ldr lr, [pc, #176] @ 938878 <__cxa_atexit@plt+0x92c2fc> │ │ │ │ + beq 9387e8 <__cxa_atexit@plt+0x92c26c> │ │ │ │ + ldr lr, [pc, #176] @ 938848 <__cxa_atexit@plt+0x92c2cc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r5] │ │ │ │ add lr, pc, lr │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ - beq 938834 <__cxa_atexit@plt+0x92c2b8> │ │ │ │ + beq 938804 <__cxa_atexit@plt+0x92c288> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ lsr lr, r2, #24 │ │ │ │ strb lr, [r0, r1]! │ │ │ │ lsr r9, r2, #8 │ │ │ │ strb r2, [r0, #3] │ │ │ │ lsr sl, r2, #16 │ │ │ │ mov r2, r5 │ │ │ │ strb r9, [r0, #2] │ │ │ │ strb sl, [r0, #1] │ │ │ │ str r3, [r8, #8] │ │ │ │ - b 938838 <__cxa_atexit@plt+0x92c2bc> │ │ │ │ + b 938808 <__cxa_atexit@plt+0x92c28c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 938880 <__cxa_atexit@plt+0x92c304> │ │ │ │ + ldr r7, [pc, #84] @ 938850 <__cxa_atexit@plt+0x92c2d4> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ mov r5, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 938888 <__cxa_atexit@plt+0x92c30c> │ │ │ │ + ldr r7, [pc, #60] @ 938858 <__cxa_atexit@plt+0x92c2dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 938884 <__cxa_atexit@plt+0x92c308> │ │ │ │ + ldr r7, [pc, #40] @ 938854 <__cxa_atexit@plt+0x92c2d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - orreq pc, r2, #80, 4 │ │ │ │ - cmpeq fp, #176, 8 @ 0xb0000000 │ │ │ │ - cmpeq fp, #252, 30 @ 0x3f0 │ │ │ │ - @ instruction: 0xfffe02b8 │ │ │ │ - orreq pc, r2, #248, 4 @ 0x8000000f │ │ │ │ + orreq pc, r2, #128, 4 │ │ │ │ + cmpeq fp, #224, 8 @ 0xe0000000 │ │ │ │ + cmpeq fp, #44 @ 0x2c │ │ │ │ + @ instruction: 0xfffe02e8 │ │ │ │ + orreq pc, r2, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #136] @ 938930 <__cxa_atexit@plt+0x92c3b4> │ │ │ │ + ldr r3, [pc, #136] @ 938900 <__cxa_atexit@plt+0x92c384> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 938928 <__cxa_atexit@plt+0x92c3ac> │ │ │ │ - ldr r2, [pc, #108] @ 938934 <__cxa_atexit@plt+0x92c3b8> │ │ │ │ + beq 9388f8 <__cxa_atexit@plt+0x92c37c> │ │ │ │ + ldr r2, [pc, #108] @ 938904 <__cxa_atexit@plt+0x92c388> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 938928 <__cxa_atexit@plt+0x92c3ac> │ │ │ │ + beq 9388f8 <__cxa_atexit@plt+0x92c37c> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ lsr r8, r2, #24 │ │ │ │ add sl, r0, #4 │ │ │ │ strb r8, [r0, r3]! │ │ │ │ lsr r1, r2, #8 │ │ │ │ @@ -2404590,24 +2404578,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #104] @ 9389b0 <__cxa_atexit@plt+0x92c434> │ │ │ │ + ldr r2, [pc, #104] @ 938980 <__cxa_atexit@plt+0x92c404> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 9389a8 <__cxa_atexit@plt+0x92c42c> │ │ │ │ + beq 938978 <__cxa_atexit@plt+0x92c3fc> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ lsr r8, r2, #24 │ │ │ │ add sl, r0, #4 │ │ │ │ strb r8, [r0, r3]! │ │ │ │ lsr r1, r2, #8 │ │ │ │ @@ -2404640,23 +2404628,23 @@ │ │ │ │ add r0, r1, #4 │ │ │ │ str r0, [lr, #8] │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #108] @ 938a7c <__cxa_atexit@plt+0x92c500> │ │ │ │ + ldr r1, [pc, #108] @ 938a4c <__cxa_atexit@plt+0x92c4d0> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 938a6c <__cxa_atexit@plt+0x92c4f0> │ │ │ │ + beq 938a3c <__cxa_atexit@plt+0x92c4c0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ lsr r8, r3, #24 │ │ │ │ strb r8, [r2, r0]! │ │ │ │ lsr r1, r3, #8 │ │ │ │ lsr r9, r3, #16 │ │ │ │ @@ -2404687,268 +2404675,268 @@ │ │ │ │ lsr r2, r3, #16 │ │ │ │ strb r3, [r0, #3] │ │ │ │ strb r8, [r0, #2] │ │ │ │ strb r2, [r0, #1] │ │ │ │ add r0, r1, #4 │ │ │ │ str r0, [lr, #8] │ │ │ │ bx ip │ │ │ │ - cmpeq fp, #124, 26 @ 0x1f00 │ │ │ │ + cmpeq fp, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 938b30 <__cxa_atexit@plt+0x92c5b4> │ │ │ │ - ldr r3, [pc, #88] @ 938b40 <__cxa_atexit@plt+0x92c5c4> │ │ │ │ + bhi 938b00 <__cxa_atexit@plt+0x92c584> │ │ │ │ + ldr r3, [pc, #88] @ 938b10 <__cxa_atexit@plt+0x92c594> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq 938b20 <__cxa_atexit@plt+0x92c5a4> │ │ │ │ - ldr r1, [pc, #72] @ 938b44 <__cxa_atexit@plt+0x92c5c8> │ │ │ │ + beq 938af0 <__cxa_atexit@plt+0x92c574> │ │ │ │ + ldr r1, [pc, #72] @ 938b14 <__cxa_atexit@plt+0x92c598> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 938700 <__cxa_atexit@plt+0x92c184> │ │ │ │ + b 9386d0 <__cxa_atexit@plt+0x92c154> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 938b48 <__cxa_atexit@plt+0x92c5cc> │ │ │ │ + ldr r7, [pc, #16] @ 938b18 <__cxa_atexit@plt+0x92c59c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq fp, #24, 26 @ 0x600 │ │ │ │ - cmpeq fp, #248, 24 @ 0xf800 │ │ │ │ + cmpeq fp, #72, 26 @ 0x1200 │ │ │ │ + cmpeq fp, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 938b74 <__cxa_atexit@plt+0x92c5f8> │ │ │ │ + ldr r3, [pc, #20] @ 938b44 <__cxa_atexit@plt+0x92c5c8> │ │ │ │ add sl, r7, #7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 938700 <__cxa_atexit@plt+0x92c184> │ │ │ │ + b 9386d0 <__cxa_atexit@plt+0x92c154> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 938b94 <__cxa_atexit@plt+0x92c618> │ │ │ │ + ldr r7, [pc, #12] @ 938b64 <__cxa_atexit@plt+0x92c5e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r2, #36, 8 @ 0x24000000 │ │ │ │ - cmpeq fp, #116, 2 │ │ │ │ + orreq sp, r2, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq fp, #164, 2 @ 0x29 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 938be0 <__cxa_atexit@plt+0x92c664> │ │ │ │ - ldr r7, [pc, #52] @ 938bf0 <__cxa_atexit@plt+0x92c674> │ │ │ │ + bhi 938bb0 <__cxa_atexit@plt+0x92c634> │ │ │ │ + ldr r7, [pc, #52] @ 938bc0 <__cxa_atexit@plt+0x92c644> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 938bd4 <__cxa_atexit@plt+0x92c658> │ │ │ │ + beq 938ba4 <__cxa_atexit@plt+0x92c628> │ │ │ │ mov r7, r8 │ │ │ │ - b 938c04 <__cxa_atexit@plt+0x92c688> │ │ │ │ + b 938bd4 <__cxa_atexit@plt+0x92c658> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 938bf4 <__cxa_atexit@plt+0x92c678> │ │ │ │ + ldr r7, [pc, #12] @ 938bc4 <__cxa_atexit@plt+0x92c648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #112, 24 @ 0x7000 │ │ │ │ - cmpeq fp, #24, 2 │ │ │ │ + cmpeq fp, #160, 24 @ 0xa000 │ │ │ │ + cmpeq fp, #72, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #4 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 938c98 <__cxa_atexit@plt+0x92c71c> │ │ │ │ - ldr r0, [pc, #312] @ 938d60 <__cxa_atexit@plt+0x92c7e4> │ │ │ │ + ble 938c68 <__cxa_atexit@plt+0x92c6ec> │ │ │ │ + ldr r0, [pc, #312] @ 938d30 <__cxa_atexit@plt+0x92c7b4> │ │ │ │ mov r3, r5 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-12]! │ │ │ │ sub r2, r5, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 938d40 <__cxa_atexit@plt+0x92c7c4> │ │ │ │ + bhi 938d10 <__cxa_atexit@plt+0x92c794> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 938c48 <__cxa_atexit@plt+0x92c6cc> │ │ │ │ + ble 938c18 <__cxa_atexit@plt+0x92c69c> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 938d30 <__cxa_atexit@plt+0x92c7b4> │ │ │ │ - ldr r3, [pc, #248] @ 938d6c <__cxa_atexit@plt+0x92c7f0> │ │ │ │ + bmi 938d00 <__cxa_atexit@plt+0x92c784> │ │ │ │ + ldr r3, [pc, #248] @ 938d3c <__cxa_atexit@plt+0x92c7c0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-36]! @ 0xffffffdc │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #224] @ 938d70 <__cxa_atexit@plt+0x92c7f4> │ │ │ │ + ldr r7, [pc, #224] @ 938d40 <__cxa_atexit@plt+0x92c7c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r0, [pc, #180] @ 938d54 <__cxa_atexit@plt+0x92c7d8> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r0, [pc, #180] @ 938d24 <__cxa_atexit@plt+0x92c7a8> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 938d24 <__cxa_atexit@plt+0x92c7a8> │ │ │ │ - ldr lr, [pc, #144] @ 938d58 <__cxa_atexit@plt+0x92c7dc> │ │ │ │ + beq 938cf4 <__cxa_atexit@plt+0x92c778> │ │ │ │ + ldr lr, [pc, #144] @ 938d28 <__cxa_atexit@plt+0x92c7ac> │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-12]! │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r3, #16] │ │ │ │ str r0, [r3, #4] │ │ │ │ str r8, [r3, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 938d24 <__cxa_atexit@plt+0x92c7a8> │ │ │ │ + beq 938cf4 <__cxa_atexit@plt+0x92c778> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ lsr r0, r7, #24 │ │ │ │ strb r0, [r1, r8]! │ │ │ │ lsr r3, r7, #8 │ │ │ │ lsr lr, r7, #16 │ │ │ │ strb r7, [r1, #3] │ │ │ │ strb r3, [r1, #2] │ │ │ │ strb lr, [r1, #1] │ │ │ │ str sl, [r2, #8] │ │ │ │ - ldr r7, [pc, #64] @ 938d5c <__cxa_atexit@plt+0x92c7e0> │ │ │ │ + ldr r7, [pc, #64] @ 938d2c <__cxa_atexit@plt+0x92c7b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 938d64 <__cxa_atexit@plt+0x92c7e8> │ │ │ │ + ldr r7, [pc, #44] @ 938d34 <__cxa_atexit@plt+0x92c7b8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #32] @ 938d68 <__cxa_atexit@plt+0x92c7ec> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #32] @ 938d38 <__cxa_atexit@plt+0x92c7bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq sp, r2, #144, 4 │ │ │ │ + orreq sp, r2, #192, 4 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - orreq lr, r2, #68, 26 @ 0x1100 │ │ │ │ - cmpeq fp, #200, 30 @ 0x320 │ │ │ │ - @ instruction: 0xfffdfdb4 │ │ │ │ - orreq lr, r2, #244, 26 @ 0x3d00 │ │ │ │ + orreq lr, r2, #116, 26 @ 0x1d00 │ │ │ │ + cmpeq fp, #248, 30 @ 0x3e0 │ │ │ │ + @ instruction: 0xfffdfde4 │ │ │ │ + orreq lr, r2, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r2, [pc, #148] @ 938e24 <__cxa_atexit@plt+0x92c8a8> │ │ │ │ + ldr r2, [pc, #148] @ 938df4 <__cxa_atexit@plt+0x92c878> │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 938e10 <__cxa_atexit@plt+0x92c894> │ │ │ │ - ldr r2, [pc, #124] @ 938e28 <__cxa_atexit@plt+0x92c8ac> │ │ │ │ + beq 938de0 <__cxa_atexit@plt+0x92c864> │ │ │ │ + ldr r2, [pc, #124] @ 938df8 <__cxa_atexit@plt+0x92c87c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 938e1c <__cxa_atexit@plt+0x92c8a0> │ │ │ │ + beq 938dec <__cxa_atexit@plt+0x92c870> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ lsr r8, r7, #24 │ │ │ │ add r9, r1, #4 │ │ │ │ strb r8, [r1, r3]! │ │ │ │ lsr r0, r7, #8 │ │ │ │ lsr r2, r7, #16 │ │ │ │ strb r7, [r1, #3] │ │ │ │ strb r0, [r1, #2] │ │ │ │ strb r2, [r1, #1] │ │ │ │ str r9, [lr, #8] │ │ │ │ - ldr r7, [pc, #36] @ 938e2c <__cxa_atexit@plt+0x92c8b0> │ │ │ │ + ldr r7, [pc, #36] @ 938dfc <__cxa_atexit@plt+0x92c880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - orreq sp, r2, #164, 2 @ 0x29 │ │ │ │ + orreq sp, r2, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #108] @ 938eb4 <__cxa_atexit@plt+0x92c938> │ │ │ │ + ldr r1, [pc, #108] @ 938e84 <__cxa_atexit@plt+0x92c908> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 938ea8 <__cxa_atexit@plt+0x92c92c> │ │ │ │ + beq 938e78 <__cxa_atexit@plt+0x92c8fc> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ lsr r8, r7, #24 │ │ │ │ strb r8, [r2, r1]! │ │ │ │ lsr r0, r7, #8 │ │ │ │ lsr r3, r7, #16 │ │ │ │ strb r7, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ add r0, r1, #4 │ │ │ │ strb r3, [r2, #1] │ │ │ │ str r0, [lr, #8] │ │ │ │ - ldr r7, [pc, #24] @ 938eb8 <__cxa_atexit@plt+0x92c93c> │ │ │ │ + ldr r7, [pc, #24] @ 938e88 <__cxa_atexit@plt+0x92c90c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq sp, r2, #12, 2 │ │ │ │ + orreq sp, r2, #60, 2 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ lsr r8, r7, #24 │ │ │ │ @@ -2404957,54 +2404945,54 @@ │ │ │ │ lsr r1, r7, #8 │ │ │ │ lsr r3, r7, #16 │ │ │ │ strb r7, [r0, #3] │ │ │ │ strb r1, [r0, #2] │ │ │ │ strb r3, [r0, #1] │ │ │ │ add r0, r2, #4 │ │ │ │ str r0, [lr, #8] │ │ │ │ - ldr r7, [pc, #8] @ 938f0c <__cxa_atexit@plt+0x92c990> │ │ │ │ + ldr r7, [pc, #8] @ 938edc <__cxa_atexit@plt+0x92c960> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - orreq sp, r2, #168 @ 0xa8 │ │ │ │ + orreq sp, r2, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #108] @ 938f94 <__cxa_atexit@plt+0x92ca18> │ │ │ │ + ldr r1, [pc, #108] @ 938f64 <__cxa_atexit@plt+0x92c9e8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 938f88 <__cxa_atexit@plt+0x92ca0c> │ │ │ │ + beq 938f58 <__cxa_atexit@plt+0x92c9dc> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr lr, [r5, #-8] │ │ │ │ lsr r8, r7, #24 │ │ │ │ strb r8, [r2, r1]! │ │ │ │ lsr r0, r7, #8 │ │ │ │ lsr r3, r7, #16 │ │ │ │ strb r7, [r2, #3] │ │ │ │ strb r0, [r2, #2] │ │ │ │ add r0, r1, #4 │ │ │ │ strb r3, [r2, #1] │ │ │ │ str r0, [lr, #8] │ │ │ │ - ldr r7, [pc, #24] @ 938f98 <__cxa_atexit@plt+0x92ca1c> │ │ │ │ + ldr r7, [pc, #24] @ 938f68 <__cxa_atexit@plt+0x92c9ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq sp, r2, #44 @ 0x2c │ │ │ │ + orreq sp, r2, #92 @ 0x5c │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ lsr r8, r7, #24 │ │ │ │ @@ -2405013,181 +2405001,181 @@ │ │ │ │ lsr r1, r7, #8 │ │ │ │ lsr r3, r7, #16 │ │ │ │ strb r7, [r0, #3] │ │ │ │ strb r1, [r0, #2] │ │ │ │ strb r3, [r0, #1] │ │ │ │ add r0, r2, #4 │ │ │ │ str r0, [lr, #8] │ │ │ │ - ldr r7, [pc, #8] @ 938fec <__cxa_atexit@plt+0x92ca70> │ │ │ │ + ldr r7, [pc, #8] @ 938fbc <__cxa_atexit@plt+0x92ca40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx ip │ │ │ │ - orreq ip, r2, #200, 30 @ 0x320 │ │ │ │ - cmpeq fp, #28, 26 @ 0x700 │ │ │ │ + orreq ip, r2, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq fp, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 939038 <__cxa_atexit@plt+0x92cabc> │ │ │ │ - ldr r7, [pc, #52] @ 939048 <__cxa_atexit@plt+0x92cacc> │ │ │ │ + bhi 939008 <__cxa_atexit@plt+0x92ca8c> │ │ │ │ + ldr r7, [pc, #52] @ 939018 <__cxa_atexit@plt+0x92ca9c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 93902c <__cxa_atexit@plt+0x92cab0> │ │ │ │ + beq 938ffc <__cxa_atexit@plt+0x92ca80> │ │ │ │ mov r7, r8 │ │ │ │ - b 93905c <__cxa_atexit@plt+0x92cae0> │ │ │ │ + b 93902c <__cxa_atexit@plt+0x92cab0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 93904c <__cxa_atexit@plt+0x92cad0> │ │ │ │ + ldr r7, [pc, #12] @ 93901c <__cxa_atexit@plt+0x92caa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #32, 16 @ 0x200000 │ │ │ │ - cmpeq fp, #192, 24 @ 0xc000 │ │ │ │ + cmpeq fp, #80, 16 @ 0x500000 │ │ │ │ + cmpeq fp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r3, r8, r9} │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r2, #4 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 9390f4 <__cxa_atexit@plt+0x92cb78> │ │ │ │ - ldr r1, [pc, #208] @ 939150 <__cxa_atexit@plt+0x92cbd4> │ │ │ │ + ble 9390c4 <__cxa_atexit@plt+0x92cb48> │ │ │ │ + ldr r1, [pc, #208] @ 939120 <__cxa_atexit@plt+0x92cba4> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-12] │ │ │ │ - bhi 939138 <__cxa_atexit@plt+0x92cbbc> │ │ │ │ + bhi 939108 <__cxa_atexit@plt+0x92cb8c> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 9390a4 <__cxa_atexit@plt+0x92cb28> │ │ │ │ + ble 939074 <__cxa_atexit@plt+0x92caf8> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 939128 <__cxa_atexit@plt+0x92cbac> │ │ │ │ - ldr r3, [pc, #140] @ 93915c <__cxa_atexit@plt+0x92cbe0> │ │ │ │ + bmi 9390f8 <__cxa_atexit@plt+0x92cb7c> │ │ │ │ + ldr r3, [pc, #140] @ 93912c <__cxa_atexit@plt+0x92cbb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #116] @ 939160 <__cxa_atexit@plt+0x92cbe4> │ │ │ │ + ldr r7, [pc, #116] @ 939130 <__cxa_atexit@plt+0x92cbb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r1, [pc, #80] @ 93914c <__cxa_atexit@plt+0x92cbd0> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r1, [pc, #80] @ 93911c <__cxa_atexit@plt+0x92cba0> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 939120 <__cxa_atexit@plt+0x92cba4> │ │ │ │ - b 9392e0 <__cxa_atexit@plt+0x92cd64> │ │ │ │ + beq 9390f0 <__cxa_atexit@plt+0x92cb74> │ │ │ │ + b 9392b0 <__cxa_atexit@plt+0x92cd34> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 939154 <__cxa_atexit@plt+0x92cbd8> │ │ │ │ + ldr r7, [pc, #36] @ 939124 <__cxa_atexit@plt+0x92cba8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #24] @ 939158 <__cxa_atexit@plt+0x92cbdc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #24] @ 939128 <__cxa_atexit@plt+0x92cbac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq lr, r2, #76, 18 @ 0x130000 │ │ │ │ - cmpeq fp, #208, 22 @ 0x34000 │ │ │ │ - @ instruction: 0xfffdf958 │ │ │ │ - orreq lr, r2, #152, 18 @ 0x260000 │ │ │ │ + orreq lr, r2, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq fp, #0, 24 │ │ │ │ + @ instruction: 0xfffdf988 │ │ │ │ + orreq lr, r2, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #36] @ 93919c <__cxa_atexit@plt+0x92cc20> │ │ │ │ + ldr r3, [pc, #36] @ 93916c <__cxa_atexit@plt+0x92cbf0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 939194 <__cxa_atexit@plt+0x92cc18> │ │ │ │ - b 9391a8 <__cxa_atexit@plt+0x92cc2c> │ │ │ │ + beq 939164 <__cxa_atexit@plt+0x92cbe8> │ │ │ │ + b 939178 <__cxa_atexit@plt+0x92cbfc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #156] @ 939254 <__cxa_atexit@plt+0x92ccd8> │ │ │ │ + ldr r0, [pc, #156] @ 939224 <__cxa_atexit@plt+0x92cca8> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - beq 939234 <__cxa_atexit@plt+0x92ccb8> │ │ │ │ + beq 939204 <__cxa_atexit@plt+0x92cc88> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 939240 <__cxa_atexit@plt+0x92ccc4> │ │ │ │ + bcc 939210 <__cxa_atexit@plt+0x92cc94> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ lsr r2, r7, #24 │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r2, [r1, r0]! │ │ │ │ lsr r9, r7, #8 │ │ │ │ lsr r2, r7, #16 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r7, [r1, #3] │ │ │ │ strb r9, [r1, #2] │ │ │ │ strb r2, [r1, #1] │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #52] @ 939258 <__cxa_atexit@plt+0x92ccdc> │ │ │ │ + ldr r0, [pc, #52] @ 939228 <__cxa_atexit@plt+0x92ccac> │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq ip, r2, #216, 26 @ 0x3600 │ │ │ │ + orreq ip, r2, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9392c8 <__cxa_atexit@plt+0x92cd4c> │ │ │ │ + bcc 939298 <__cxa_atexit@plt+0x92cd1c> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r0, r7, #24 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ @@ -2405195,77 +2405183,77 @@ │ │ │ │ lsr r9, r7, #8 │ │ │ │ lsr r0, r7, #16 │ │ │ │ strb r7, [r2, #3] │ │ │ │ strb r9, [r2, #2] │ │ │ │ strb r0, [r2, #1] │ │ │ │ add r0, r1, #4 │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #24] @ 9392d4 <__cxa_atexit@plt+0x92cd58> │ │ │ │ + ldr r0, [pc, #24] @ 9392a4 <__cxa_atexit@plt+0x92cd28> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq ip, r2, #64, 26 @ 0x1000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq ip, r2, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #156] @ 93938c <__cxa_atexit@plt+0x92ce10> │ │ │ │ + ldr r0, [pc, #156] @ 93935c <__cxa_atexit@plt+0x92cde0> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - beq 93936c <__cxa_atexit@plt+0x92cdf0> │ │ │ │ + beq 93933c <__cxa_atexit@plt+0x92cdc0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 939378 <__cxa_atexit@plt+0x92cdfc> │ │ │ │ + bcc 939348 <__cxa_atexit@plt+0x92cdcc> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ lsr r2, r7, #24 │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r2, [r1, r0]! │ │ │ │ lsr r9, r7, #8 │ │ │ │ lsr r2, r7, #16 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r7, [r1, #3] │ │ │ │ strb r9, [r1, #2] │ │ │ │ strb r2, [r1, #1] │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #52] @ 939390 <__cxa_atexit@plt+0x92ce14> │ │ │ │ + ldr r0, [pc, #52] @ 939360 <__cxa_atexit@plt+0x92cde4> │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq ip, r2, #160, 24 @ 0xa000 │ │ │ │ + orreq ip, r2, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 939400 <__cxa_atexit@plt+0x92ce84> │ │ │ │ + bcc 9393d0 <__cxa_atexit@plt+0x92ce54> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r0, r7, #24 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ @@ -2405273,88 +2405261,88 @@ │ │ │ │ lsr r9, r7, #8 │ │ │ │ lsr r0, r7, #16 │ │ │ │ strb r7, [r2, #3] │ │ │ │ strb r9, [r2, #2] │ │ │ │ strb r0, [r2, #1] │ │ │ │ add r0, r1, #4 │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #24] @ 93940c <__cxa_atexit@plt+0x92ce90> │ │ │ │ + ldr r0, [pc, #24] @ 9393dc <__cxa_atexit@plt+0x92ce60> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq ip, r2, #8, 24 @ 0x800 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq ip, r2, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9394ec <__cxa_atexit@plt+0x92cf70> │ │ │ │ + bhi 9394bc <__cxa_atexit@plt+0x92cf40> │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add r2, r1, #4 │ │ │ │ cmp r2, r0 │ │ │ │ - ble 939450 <__cxa_atexit@plt+0x92ced4> │ │ │ │ - ldr r3, [pc, #192] @ 939504 <__cxa_atexit@plt+0x92cf88> │ │ │ │ + ble 939420 <__cxa_atexit@plt+0x92cea4> │ │ │ │ + ldr r3, [pc, #192] @ 9394d4 <__cxa_atexit@plt+0x92cf58> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ - ldr lr, [pc, #164] @ 9394fc <__cxa_atexit@plt+0x92cf80> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + ldr lr, [pc, #164] @ 9394cc <__cxa_atexit@plt+0x92cf50> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - beq 9394c4 <__cxa_atexit@plt+0x92cf48> │ │ │ │ + beq 939494 <__cxa_atexit@plt+0x92cf18> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldrb r1, [r7, r1]! │ │ │ │ ldrb r0, [r7, #1] │ │ │ │ ldrb sl, [r7, #3] │ │ │ │ ldrb lr, [r7, #2] │ │ │ │ lsl r0, r0, #16 │ │ │ │ orr r1, r0, r1, lsl #24 │ │ │ │ orr r1, r1, sl │ │ │ │ str r2, [r8, #8] │ │ │ │ ldr r7, [r5] │ │ │ │ ldr r0, [r9, #8] │ │ │ │ orr r1, r1, lr, lsl #8 │ │ │ │ cmp r1, r0 │ │ │ │ - ble 9394d0 <__cxa_atexit@plt+0x92cf54> │ │ │ │ - ldr r7, [pc, #68] @ 939500 <__cxa_atexit@plt+0x92cf84> │ │ │ │ + ble 9394a0 <__cxa_atexit@plt+0x92cf24> │ │ │ │ + ldr r7, [pc, #68] @ 9394d0 <__cxa_atexit@plt+0x92cf54> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #52] @ 93950c <__cxa_atexit@plt+0x92cf90> │ │ │ │ + ldr r0, [pc, #52] @ 9394dc <__cxa_atexit@plt+0x92cf60> │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r8, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ - ldr r7, [pc, #20] @ 939508 <__cxa_atexit@plt+0x92cf8c> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ + ldr r7, [pc, #20] @ 9394d8 <__cxa_atexit@plt+0x92cf5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmpeq fp, #196, 12 @ 0xc400000 │ │ │ │ - cmpeq fp, #92, 10 @ 0x17000000 │ │ │ │ - cmpeq fp, #136, 6 @ 0x20000002 │ │ │ │ + cmpeq fp, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq fp, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq fp, #184, 6 @ 0xe0000002 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq fp, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq fp, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ @@ -2405367,383 +2405355,383 @@ │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ add r3, r0, #4 │ │ │ │ orr r1, r1, sl │ │ │ │ str r3, [lr, #8] │ │ │ │ ldr r0, [r8, #8] │ │ │ │ orr r1, r1, r9, lsl #8 │ │ │ │ cmp r1, r0 │ │ │ │ - ble 939578 <__cxa_atexit@plt+0x92cffc> │ │ │ │ - ldr r7, [pc, #36] @ 939594 <__cxa_atexit@plt+0x92d018> │ │ │ │ + ble 939548 <__cxa_atexit@plt+0x92cfcc> │ │ │ │ + ldr r7, [pc, #36] @ 939564 <__cxa_atexit@plt+0x92cfe8> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r0, [pc, #16] @ 939590 <__cxa_atexit@plt+0x92d014> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r0, [pc, #16] @ 939560 <__cxa_atexit@plt+0x92cfe4> │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [lr, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq fp, #16, 12 @ 0x1000000 │ │ │ │ - cmpeq fp, #228, 10 @ 0x39000000 │ │ │ │ + cmpeq fp, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq fp, #20, 12 @ 0x1400000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cmp r3, r2 │ │ │ │ - ble 9395c8 <__cxa_atexit@plt+0x92d04c> │ │ │ │ - ldr r7, [pc, #24] @ 9395d8 <__cxa_atexit@plt+0x92d05c> │ │ │ │ + ble 939598 <__cxa_atexit@plt+0x92d01c> │ │ │ │ + ldr r7, [pc, #24] @ 9395a8 <__cxa_atexit@plt+0x92d02c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r2, [r5, #-16] │ │ │ │ str r3, [r2, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #192, 10 @ 0x30000000 │ │ │ │ - cmpeq fp, #152, 4 @ 0x80000009 │ │ │ │ + cmpeq fp, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq fp, #200, 4 @ 0x8000000c │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 939634 <__cxa_atexit@plt+0x92d0b8> │ │ │ │ - ldr r3, [pc, #68] @ 939644 <__cxa_atexit@plt+0x92d0c8> │ │ │ │ + bhi 939604 <__cxa_atexit@plt+0x92d088> │ │ │ │ + ldr r3, [pc, #68] @ 939614 <__cxa_atexit@plt+0x92d098> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - beq 939624 <__cxa_atexit@plt+0x92d0a8> │ │ │ │ + beq 9395f4 <__cxa_atexit@plt+0x92d078> │ │ │ │ add sl, r8, #7 │ │ │ │ mov r7, r8 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ mov r8, r3 │ │ │ │ - b 93941c <__cxa_atexit@plt+0x92cea0> │ │ │ │ + b 9393ec <__cxa_atexit@plt+0x92ce70> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 939648 <__cxa_atexit@plt+0x92d0cc> │ │ │ │ + ldr r7, [pc, #12] @ 939618 <__cxa_atexit@plt+0x92d09c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq fp, #84, 4 @ 0x40000005 │ │ │ │ - cmpeq fp, #44, 4 @ 0xc0000002 │ │ │ │ + cmpeq fp, #132, 4 @ 0x40000008 │ │ │ │ + cmpeq fp, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ add r5, r5, #4 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - b 93941c <__cxa_atexit@plt+0x92cea0> │ │ │ │ - cmpeq fp, #32, 4 │ │ │ │ + b 9393ec <__cxa_atexit@plt+0x92ce70> │ │ │ │ + cmpeq fp, #80, 4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9396c0 <__cxa_atexit@plt+0x92d144> │ │ │ │ - ldr r3, [pc, #68] @ 9396d0 <__cxa_atexit@plt+0x92d154> │ │ │ │ + bhi 939690 <__cxa_atexit@plt+0x92d114> │ │ │ │ + ldr r3, [pc, #68] @ 9396a0 <__cxa_atexit@plt+0x92d124> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - beq 9396b0 <__cxa_atexit@plt+0x92d134> │ │ │ │ + beq 939680 <__cxa_atexit@plt+0x92d104> │ │ │ │ add sl, r8, #7 │ │ │ │ mov r7, r8 │ │ │ │ ldm sl, {r3, r9, sl} │ │ │ │ mov r8, r3 │ │ │ │ - b 93941c <__cxa_atexit@plt+0x92cea0> │ │ │ │ + b 9393ec <__cxa_atexit@plt+0x92ce70> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9396d4 <__cxa_atexit@plt+0x92d158> │ │ │ │ + ldr r7, [pc, #12] @ 9396a4 <__cxa_atexit@plt+0x92d128> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq fp, #200, 2 @ 0x32 │ │ │ │ - cmpeq fp, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq fp, #248, 2 @ 0x3e │ │ │ │ + cmpeq fp, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93972c <__cxa_atexit@plt+0x92d1b0> │ │ │ │ - ldr lr, [pc, #56] @ 939734 <__cxa_atexit@plt+0x92d1b8> │ │ │ │ + bhi 9396fc <__cxa_atexit@plt+0x92d180> │ │ │ │ + ldr lr, [pc, #56] @ 939704 <__cxa_atexit@plt+0x92d188> │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r3, [r7, #15] │ │ │ │ ldr r0, [r7, #19] │ │ │ │ str lr, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq fp, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq fp, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 93989c <__cxa_atexit@plt+0x92d320> │ │ │ │ - ldr r7, [pc, #368] @ 9398d0 <__cxa_atexit@plt+0x92d354> │ │ │ │ + bcc 93986c <__cxa_atexit@plt+0x92d2f0> │ │ │ │ + ldr r7, [pc, #368] @ 9398a0 <__cxa_atexit@plt+0x92d324> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ mov r2, r3 │ │ │ │ str r7, [r0, #4]! │ │ │ │ ldr r8, [r2, #-4]! │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r0, #8] │ │ │ │ mov r7, #4 │ │ │ │ str r7, [r0, #4] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ cmp sl, r7 │ │ │ │ - ble 939810 <__cxa_atexit@plt+0x92d294> │ │ │ │ - ldr r6, [pc, #324] @ 9398e4 <__cxa_atexit@plt+0x92d368> │ │ │ │ + ble 9397e0 <__cxa_atexit@plt+0x92d264> │ │ │ │ + ldr r6, [pc, #324] @ 9398b4 <__cxa_atexit@plt+0x92d338> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r3, #-4]! │ │ │ │ add r6, r1, #12 │ │ │ │ str r0, [r2], #-32 @ 0xffffffe0 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9398a8 <__cxa_atexit@plt+0x92d32c> │ │ │ │ + bhi 939878 <__cxa_atexit@plt+0x92d2fc> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 9397c0 <__cxa_atexit@plt+0x92d244> │ │ │ │ + ble 939790 <__cxa_atexit@plt+0x92d214> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 939880 <__cxa_atexit@plt+0x92d304> │ │ │ │ - ldr r3, [pc, #260] @ 9398f0 <__cxa_atexit@plt+0x92d374> │ │ │ │ + bmi 939850 <__cxa_atexit@plt+0x92d2d4> │ │ │ │ + ldr r3, [pc, #260] @ 9398c0 <__cxa_atexit@plt+0x92d344> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #236] @ 9398f4 <__cxa_atexit@plt+0x92d378> │ │ │ │ + ldr r7, [pc, #236] @ 9398c4 <__cxa_atexit@plt+0x92d348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ str r4, [sp] │ │ │ │ mov r4, fp │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ - ldr ip, [pc, #172] @ 9398d4 <__cxa_atexit@plt+0x92d358> │ │ │ │ + ldr ip, [pc, #172] @ 9398a4 <__cxa_atexit@plt+0x92d328> │ │ │ │ sub lr, r6, #15 │ │ │ │ cmp r4, r2 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str lr, [r5, #20] │ │ │ │ str sl, [r1, #12] │ │ │ │ str ip, [r5, #16] │ │ │ │ - ldr r5, [pc, #148] @ 9398d8 <__cxa_atexit@plt+0x92d35c> │ │ │ │ + ldr r5, [pc, #148] @ 9398a8 <__cxa_atexit@plt+0x92d32c> │ │ │ │ add lr, r1, #24 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ str fp, [r1, #20] │ │ │ │ mov fp, r4 │ │ │ │ str r5, [r1, #16] │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ - bhi 9398b4 <__cxa_atexit@plt+0x92d338> │ │ │ │ - ldr r5, [pc, #120] @ 9398dc <__cxa_atexit@plt+0x92d360> │ │ │ │ + bhi 939884 <__cxa_atexit@plt+0x92d308> │ │ │ │ + ldr r5, [pc, #120] @ 9398ac <__cxa_atexit@plt+0x92d330> │ │ │ │ ldr r4, [sp] │ │ │ │ tst r7, #3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ - beq 939890 <__cxa_atexit@plt+0x92d314> │ │ │ │ + beq 939860 <__cxa_atexit@plt+0x92d2e4> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r5, r3 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #96] @ 9398e8 <__cxa_atexit@plt+0x92d36c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #96] @ 9398b8 <__cxa_atexit@plt+0x92d33c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - ldr r7, [pc, #60] @ 9398ec <__cxa_atexit@plt+0x92d370> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + ldr r7, [pc, #60] @ 9398bc <__cxa_atexit@plt+0x92d340> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 9398c4 <__cxa_atexit@plt+0x92d348> │ │ │ │ + b 939894 <__cxa_atexit@plt+0x92d318> │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #32] @ 9398e0 <__cxa_atexit@plt+0x92d364> │ │ │ │ + ldr r7, [pc, #32] @ 9398b0 <__cxa_atexit@plt+0x92d334> │ │ │ │ ldr r4, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r2, #196, 16 @ 0xc40000 │ │ │ │ - orreq lr, r2, #212, 2 @ 0x35 │ │ │ │ + orreq ip, r2, #244, 16 @ 0xf40000 │ │ │ │ orreq lr, r2, #4, 4 @ 0x40000000 │ │ │ │ - @ instruction: 0xfffcf920 │ │ │ │ - cmpeq fp, #108, 8 @ 0x6c000000 │ │ │ │ + orreq lr, r2, #52, 4 @ 0x40000003 │ │ │ │ + @ instruction: 0xfffcf950 │ │ │ │ + cmpeq fp, #156, 8 @ 0x9c000000 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - orreq lr, r2, #244, 2 @ 0x3d │ │ │ │ - cmpeq fp, #104, 8 @ 0x68000000 │ │ │ │ - @ instruction: 0xfffdf23c │ │ │ │ - orreq lr, r2, #124, 4 @ 0xc0000007 │ │ │ │ + orreq lr, r2, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq fp, #152, 8 @ 0x98000000 │ │ │ │ + @ instruction: 0xfffdf26c │ │ │ │ + orreq lr, r2, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 939998 <__cxa_atexit@plt+0x92d41c> │ │ │ │ + bcc 939968 <__cxa_atexit@plt+0x92d3ec> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r3, [r7, #8] │ │ │ │ - ldr lr, [pc, #140] @ 9399b4 <__cxa_atexit@plt+0x92d438> │ │ │ │ + ldr lr, [pc, #140] @ 939984 <__cxa_atexit@plt+0x92d408> │ │ │ │ sub r3, r6, #15 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r3, [r5, #24] │ │ │ │ ldr r9, [r5, #20]! │ │ │ │ - ldr r3, [pc, #124] @ 9399b8 <__cxa_atexit@plt+0x92d43c> │ │ │ │ + ldr r3, [pc, #124] @ 939988 <__cxa_atexit@plt+0x92d40c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str lr, [r2, #4] │ │ │ │ ldr r0, [r3, #-4]! │ │ │ │ cmp fp, r3 │ │ │ │ str r1, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ str r0, [r2, #16] │ │ │ │ str r9, [r2, #20] │ │ │ │ - bhi 9399a4 <__cxa_atexit@plt+0x92d428> │ │ │ │ - ldr r7, [pc, #72] @ 9399bc <__cxa_atexit@plt+0x92d440> │ │ │ │ + bhi 939974 <__cxa_atexit@plt+0x92d3f8> │ │ │ │ + ldr r7, [pc, #72] @ 93998c <__cxa_atexit@plt+0x92d410> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 939988 <__cxa_atexit@plt+0x92d40c> │ │ │ │ + beq 939958 <__cxa_atexit@plt+0x92d3dc> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - ldr r7, [pc, #20] @ 9399c0 <__cxa_atexit@plt+0x92d444> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + ldr r7, [pc, #20] @ 939990 <__cxa_atexit@plt+0x92d414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r2, #32, 2 │ │ │ │ - orreq lr, r2, #200 @ 0xc8 │ │ │ │ - @ instruction: 0xfffcf814 │ │ │ │ - cmpeq fp, #128, 6 │ │ │ │ + orreq lr, r2, #80, 2 │ │ │ │ + orreq lr, r2, #248 @ 0xf8 │ │ │ │ + @ instruction: 0xfffcf844 │ │ │ │ + cmpeq fp, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 939ad0 <__cxa_atexit@plt+0x92d554> │ │ │ │ + bhi 939aa0 <__cxa_atexit@plt+0x92d524> │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r2, [sl, #8] │ │ │ │ ldr r1, [r1, #8] │ │ │ │ add r0, r2, #4 │ │ │ │ cmp r0, r1 │ │ │ │ - ble 939a08 <__cxa_atexit@plt+0x92d48c> │ │ │ │ - ldr r3, [pc, #252] @ 939af8 <__cxa_atexit@plt+0x92d57c> │ │ │ │ + ble 9399d8 <__cxa_atexit@plt+0x92d45c> │ │ │ │ + ldr r3, [pc, #252] @ 939ac8 <__cxa_atexit@plt+0x92d54c> │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr lr, [pc, #224] @ 939af4 <__cxa_atexit@plt+0x92d578> │ │ │ │ + ldr lr, [pc, #224] @ 939ac4 <__cxa_atexit@plt+0x92d548> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ mov r1, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ stmib r1, {r8, r9, sl} │ │ │ │ str r2, [r1, #16] │ │ │ │ - beq 939ac4 <__cxa_atexit@plt+0x92d548> │ │ │ │ + beq 939a94 <__cxa_atexit@plt+0x92d518> │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #24 │ │ │ │ cmp ip, lr │ │ │ │ - bcc 939ae0 <__cxa_atexit@plt+0x92d564> │ │ │ │ + bcc 939ab0 <__cxa_atexit@plt+0x92d534> │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldrb r2, [r1, r2]! │ │ │ │ ldrb ip, [r1, #2] │ │ │ │ str r2, [sp] │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ str r2, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ ldrb ip, [r1, #3] │ │ │ │ - ldr r1, [pc, #144] @ 939b00 <__cxa_atexit@plt+0x92d584> │ │ │ │ + ldr r1, [pc, #144] @ 939ad0 <__cxa_atexit@plt+0x92d554> │ │ │ │ str r0, [sl, #8] │ │ │ │ ldm r5, {r2, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [sp] │ │ │ │ strb r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #120] @ 939b04 <__cxa_atexit@plt+0x92d588> │ │ │ │ + ldr r1, [pc, #120] @ 939ad4 <__cxa_atexit@plt+0x92d558> │ │ │ │ str r0, [r6, #24] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r6, #20] │ │ │ │ strb r0, [r5, #-12] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ stmib r6, {r1, r9} │ │ │ │ str r2, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ strb r0, [r5, #-16] │ │ │ │ strb ip, [r5, #-20] @ 0xffffffec │ │ │ │ sub r8, lr, #19 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, lr │ │ │ │ - b d1da10 <__cxa_atexit@plt+0xd11494> │ │ │ │ + b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 939afc <__cxa_atexit@plt+0x92d580> │ │ │ │ + ldr r7, [pc, #36] @ 939acc <__cxa_atexit@plt+0x92d550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq fp, #164, 30 @ 0x290 │ │ │ │ - cmpeq fp, #200, 26 @ 0x3200 │ │ │ │ + cmpeq fp, #212, 30 @ 0x350 │ │ │ │ + cmpeq fp, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - cmpeq fp, #8, 4 @ 0x80000000 │ │ │ │ + cmpeq fp, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 939ba8 <__cxa_atexit@plt+0x92d62c> │ │ │ │ + bcc 939b78 <__cxa_atexit@plt+0x92d5fc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldrb r0, [r1, r2]! │ │ │ │ @@ -2405751,618 +2405739,618 @@ │ │ │ │ ldrb sl, [r1, #1] │ │ │ │ strb r0, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldrb ip, [r1, #2] │ │ │ │ ldrb r1, [r1, #3] │ │ │ │ str r2, [r9, #8] │ │ │ │ ldr r9, [r5, #24] │ │ │ │ - ldr lr, [pc, #72] @ 939bb4 <__cxa_atexit@plt+0x92d638> │ │ │ │ + ldr lr, [pc, #72] @ 939b84 <__cxa_atexit@plt+0x92d608> │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r0, [sp] │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ strb sl, [r5, #8] │ │ │ │ strb ip, [r5, #4] │ │ │ │ strb r1, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 939bb8 <__cxa_atexit@plt+0x92d63c> │ │ │ │ + ldr r3, [pc, #28] @ 939b88 <__cxa_atexit@plt+0x92d60c> │ │ │ │ sub r8, r6, #19 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1da10 <__cxa_atexit@plt+0xd11494> │ │ │ │ + b d1d9e0 <__cxa_atexit@plt+0xd11464> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq fp, #84, 2 │ │ │ │ + cmpeq fp, #132, 2 @ 0x21 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldrb r2, [r3, #12]! │ │ │ │ ldrb r0, [r3, #8] │ │ │ │ ldr r8, [r3, #12] │ │ │ │ lsl r2, r2, #16 │ │ │ │ ldrb r1, [r3, #-8] │ │ │ │ ldrb lr, [r3, #-4] │ │ │ │ orr r0, r2, r0, lsl #24 │ │ │ │ ldr r2, [r8, #8] │ │ │ │ orr r0, r0, r1 │ │ │ │ orr sl, r0, lr, lsl #8 │ │ │ │ cmp sl, r2 │ │ │ │ - ble 939c70 <__cxa_atexit@plt+0x92d6f4> │ │ │ │ - ldr r1, [pc, #168] @ 939cac <__cxa_atexit@plt+0x92d730> │ │ │ │ + ble 939c40 <__cxa_atexit@plt+0x92d6c4> │ │ │ │ + ldr r1, [pc, #168] @ 939c7c <__cxa_atexit@plt+0x92d700> │ │ │ │ ldr r9, [r5, #28] │ │ │ │ str r7, [r5, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ str sl, [r5, #24] │ │ │ │ str r1, [r5, #12] │ │ │ │ - bhi 939c98 <__cxa_atexit@plt+0x92d71c> │ │ │ │ + bhi 939c68 <__cxa_atexit@plt+0x92d6ec> │ │ │ │ mov r7, r2 │ │ │ │ mov r0, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 939c24 <__cxa_atexit@plt+0x92d6a8> │ │ │ │ + ble 939bf4 <__cxa_atexit@plt+0x92d678> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 939c88 <__cxa_atexit@plt+0x92d70c> │ │ │ │ - ldr r7, [pc, #104] @ 939cb8 <__cxa_atexit@plt+0x92d73c> │ │ │ │ + bmi 939c58 <__cxa_atexit@plt+0x92d6dc> │ │ │ │ + ldr r7, [pc, #104] @ 939c88 <__cxa_atexit@plt+0x92d70c> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r0, r1} │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #84] @ 939cbc <__cxa_atexit@plt+0x92d740> │ │ │ │ + ldr r7, [pc, #84] @ 939c8c <__cxa_atexit@plt+0x92d710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ str sl, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 939cb0 <__cxa_atexit@plt+0x92d734> │ │ │ │ + ldr r7, [pc, #32] @ 939c80 <__cxa_atexit@plt+0x92d704> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #20] @ 939cb4 <__cxa_atexit@plt+0x92d738> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #20] @ 939c84 <__cxa_atexit@plt+0x92d708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - orreq sp, r2, #236, 26 @ 0x3b00 │ │ │ │ - cmpeq fp, #112 @ 0x70 │ │ │ │ - @ instruction: 0xfffdedd4 │ │ │ │ orreq sp, r2, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq fp, #160 @ 0xa0 │ │ │ │ + @ instruction: 0xfffdee04 │ │ │ │ + orreq sp, r2, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldmdb r5, {r2, r7} │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq fp, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 939d44 <__cxa_atexit@plt+0x92d7c8> │ │ │ │ - ldr r3, [pc, #84] @ 939d54 <__cxa_atexit@plt+0x92d7d8> │ │ │ │ + bhi 939d14 <__cxa_atexit@plt+0x92d798> │ │ │ │ + ldr r3, [pc, #84] @ 939d24 <__cxa_atexit@plt+0x92d7a8> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 939d34 <__cxa_atexit@plt+0x92d7b8> │ │ │ │ + beq 939d04 <__cxa_atexit@plt+0x92d788> │ │ │ │ ldr r2, [r9, #11] │ │ │ │ ldr r1, [r9, #15] │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 9399d0 <__cxa_atexit@plt+0x92d454> │ │ │ │ + b 9399a0 <__cxa_atexit@plt+0x92d424> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 939d58 <__cxa_atexit@plt+0x92d7dc> │ │ │ │ + ldr r7, [pc, #12] @ 939d28 <__cxa_atexit@plt+0x92d7ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq fp, #104, 22 @ 0x1a000 │ │ │ │ - cmpeq fp, #64, 22 @ 0x10000 │ │ │ │ + cmpeq fp, #152, 22 @ 0x26000 │ │ │ │ + cmpeq fp, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r7, #15] │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9399d0 <__cxa_atexit@plt+0x92d454> │ │ │ │ - cmpeq fp, #36, 22 @ 0x9000 │ │ │ │ + b 9399a0 <__cxa_atexit@plt+0x92d424> │ │ │ │ + cmpeq fp, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 939df0 <__cxa_atexit@plt+0x92d874> │ │ │ │ - ldr r3, [pc, #84] @ 939e00 <__cxa_atexit@plt+0x92d884> │ │ │ │ + bhi 939dc0 <__cxa_atexit@plt+0x92d844> │ │ │ │ + ldr r3, [pc, #84] @ 939dd0 <__cxa_atexit@plt+0x92d854> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 939de0 <__cxa_atexit@plt+0x92d864> │ │ │ │ + beq 939db0 <__cxa_atexit@plt+0x92d834> │ │ │ │ ldr r2, [r9, #11] │ │ │ │ ldr r1, [r9, #15] │ │ │ │ ldr r3, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b 9399d0 <__cxa_atexit@plt+0x92d454> │ │ │ │ + b 9399a0 <__cxa_atexit@plt+0x92d424> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 939e04 <__cxa_atexit@plt+0x92d888> │ │ │ │ + ldr r7, [pc, #12] @ 939dd4 <__cxa_atexit@plt+0x92d858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq fp, #188, 20 @ 0xbc000 │ │ │ │ - cmpeq fp, #144, 20 @ 0x90000 │ │ │ │ + cmpeq fp, #236, 20 @ 0xec000 │ │ │ │ + cmpeq fp, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 939e50 <__cxa_atexit@plt+0x92d8d4> │ │ │ │ - ldr r7, [pc, #52] @ 939e60 <__cxa_atexit@plt+0x92d8e4> │ │ │ │ + bhi 939e20 <__cxa_atexit@plt+0x92d8a4> │ │ │ │ + ldr r7, [pc, #52] @ 939e30 <__cxa_atexit@plt+0x92d8b4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 939e44 <__cxa_atexit@plt+0x92d8c8> │ │ │ │ + beq 939e14 <__cxa_atexit@plt+0x92d898> │ │ │ │ mov r7, r9 │ │ │ │ - b 939e74 <__cxa_atexit@plt+0x92d8f8> │ │ │ │ + b 939e44 <__cxa_atexit@plt+0x92d8c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 939e64 <__cxa_atexit@plt+0x92d8e8> │ │ │ │ + ldr r7, [pc, #12] @ 939e34 <__cxa_atexit@plt+0x92d8b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #108, 20 @ 0x6c000 │ │ │ │ - cmpeq fp, #52, 20 @ 0x34000 │ │ │ │ + cmpeq fp, #156, 20 @ 0x9c000 │ │ │ │ + cmpeq fp, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ ldr r2, [r1, #8] │ │ │ │ add r3, r0, #1 │ │ │ │ cmp r3, r2 │ │ │ │ - ble 939ea4 <__cxa_atexit@plt+0x92d928> │ │ │ │ - ldr r3, [pc, #168] @ 939f40 <__cxa_atexit@plt+0x92d9c4> │ │ │ │ + ble 939e74 <__cxa_atexit@plt+0x92d8f8> │ │ │ │ + ldr r3, [pc, #168] @ 939f10 <__cxa_atexit@plt+0x92d994> │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ ldr lr, [r7, #15] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ - ldr r8, [pc, #132] @ 939f38 <__cxa_atexit@plt+0x92d9bc> │ │ │ │ + ldr r8, [pc, #132] @ 939f08 <__cxa_atexit@plt+0x92d98c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov ip, r5 │ │ │ │ mov r2, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [ip, #-4]! │ │ │ │ str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ - beq 939f18 <__cxa_atexit@plt+0x92d99c> │ │ │ │ + beq 939ee8 <__cxa_atexit@plt+0x92d96c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldrb r0, [r2, r0] │ │ │ │ str r3, [sl, #8] │ │ │ │ cmp r0, #0 │ │ │ │ - beq 939f24 <__cxa_atexit@plt+0x92d9a8> │ │ │ │ - ldr r0, [pc, #60] @ 939f44 <__cxa_atexit@plt+0x92d9c8> │ │ │ │ + beq 939ef4 <__cxa_atexit@plt+0x92d978> │ │ │ │ + ldr r0, [pc, #60] @ 939f14 <__cxa_atexit@plt+0x92d998> │ │ │ │ stmda r5, {r1, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, ip │ │ │ │ - b 9399d0 <__cxa_atexit@plt+0x92d454> │ │ │ │ + b 9399a0 <__cxa_atexit@plt+0x92d424> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 939f3c <__cxa_atexit@plt+0x92d9c0> │ │ │ │ + ldr r7, [pc, #16] @ 939f0c <__cxa_atexit@plt+0x92d990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq ip, r2, #180 @ 0xb4 │ │ │ │ - cmpeq fp, #8, 22 @ 0x2000 │ │ │ │ + orreq ip, r2, #228 @ 0xe4 │ │ │ │ + cmpeq fp, #56, 22 @ 0xe000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq fp, #84, 18 @ 0x150000 │ │ │ │ + cmpeq fp, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ ldr sl, [r3, #-12] │ │ │ │ ldr r9, [r3, #4] │ │ │ │ ldrb r1, [r1, r0] │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldmdb r3, {r2, lr} │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sl, #8] │ │ │ │ - beq 939fa0 <__cxa_atexit@plt+0x92da24> │ │ │ │ - ldr r0, [pc, #40] @ 939fb4 <__cxa_atexit@plt+0x92da38> │ │ │ │ + beq 939f70 <__cxa_atexit@plt+0x92d9f4> │ │ │ │ + ldr r0, [pc, #40] @ 939f84 <__cxa_atexit@plt+0x92da08> │ │ │ │ str r2, [r5, #16] │ │ │ │ str lr, [r5, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ - b 9399d0 <__cxa_atexit@plt+0x92d454> │ │ │ │ - ldr r7, [pc, #16] @ 939fb8 <__cxa_atexit@plt+0x92da3c> │ │ │ │ + b 9399a0 <__cxa_atexit@plt+0x92d424> │ │ │ │ + ldr r7, [pc, #16] @ 939f88 <__cxa_atexit@plt+0x92da0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq ip, r2, #56 @ 0x38 │ │ │ │ + orreq ip, r2, #104 @ 0x68 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 939ff0 <__cxa_atexit@plt+0x92da74> │ │ │ │ - ldr r2, [pc, #28] @ 939ffc <__cxa_atexit@plt+0x92da80> │ │ │ │ + bcc 939fc0 <__cxa_atexit@plt+0x92da44> │ │ │ │ + ldr r2, [pc, #28] @ 939fcc <__cxa_atexit@plt+0x92da50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq ip, r2, #68 @ 0x44 │ │ │ │ - cmpeq fp, #188, 16 @ 0xbc0000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq ip, r2, #116 @ 0x74 │ │ │ │ + cmpeq fp, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93a048 <__cxa_atexit@plt+0x92dacc> │ │ │ │ - ldr r7, [pc, #52] @ 93a058 <__cxa_atexit@plt+0x92dadc> │ │ │ │ + bhi 93a018 <__cxa_atexit@plt+0x92da9c> │ │ │ │ + ldr r7, [pc, #52] @ 93a028 <__cxa_atexit@plt+0x92daac> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 93a03c <__cxa_atexit@plt+0x92dac0> │ │ │ │ + beq 93a00c <__cxa_atexit@plt+0x92da90> │ │ │ │ mov r7, r9 │ │ │ │ - b 939e74 <__cxa_atexit@plt+0x92d8f8> │ │ │ │ + b 939e44 <__cxa_atexit@plt+0x92d8c8> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 93a05c <__cxa_atexit@plt+0x92dae0> │ │ │ │ + ldr r7, [pc, #12] @ 93a02c <__cxa_atexit@plt+0x92dab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - cmpeq fp, #116, 16 @ 0x740000 │ │ │ │ - cmpeq fp, #108, 16 @ 0x6c0000 │ │ │ │ + cmpeq fp, #164, 16 @ 0xa40000 │ │ │ │ + cmpeq fp, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r6, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93a198 <__cxa_atexit@plt+0x92dc1c> │ │ │ │ + bhi 93a168 <__cxa_atexit@plt+0x92dbec> │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr r7, [r9, #8] │ │ │ │ add r3, r1, #4 │ │ │ │ cmp r3, r7 │ │ │ │ - ble 93a10c <__cxa_atexit@plt+0x92db90> │ │ │ │ - ldr r0, [pc, #312] @ 93a1d0 <__cxa_atexit@plt+0x92dc54> │ │ │ │ + ble 93a0dc <__cxa_atexit@plt+0x92db60> │ │ │ │ + ldr r0, [pc, #312] @ 93a1a0 <__cxa_atexit@plt+0x92dc24> │ │ │ │ sub lr, r5, #28 │ │ │ │ str r1, [r5, #-12] │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ sub r1, r5, #56 @ 0x38 │ │ │ │ cmp fp, r1 │ │ │ │ stm lr, {r0, r8, r9, sl} │ │ │ │ - bhi 93a1a8 <__cxa_atexit@plt+0x92dc2c> │ │ │ │ + bhi 93a178 <__cxa_atexit@plt+0x92dbfc> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 93a0bc <__cxa_atexit@plt+0x92db40> │ │ │ │ + ble 93a08c <__cxa_atexit@plt+0x92db10> │ │ │ │ ldr r3, [sl, #4] │ │ │ │ mov r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ - bmi 93a188 <__cxa_atexit@plt+0x92dc0c> │ │ │ │ - ldr r2, [pc, #248] @ 93a1e0 <__cxa_atexit@plt+0x92dc64> │ │ │ │ + bmi 93a158 <__cxa_atexit@plt+0x92dbdc> │ │ │ │ + ldr r2, [pc, #248] @ 93a1b0 <__cxa_atexit@plt+0x92dc34> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-52]! @ 0xffffffcc │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #224] @ 93a1e4 <__cxa_atexit@plt+0x92dc68> │ │ │ │ + ldr r7, [pc, #224] @ 93a1b4 <__cxa_atexit@plt+0x92dc38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #180] @ 93a1c8 <__cxa_atexit@plt+0x92dc4c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #180] @ 93a198 <__cxa_atexit@plt+0x92dc1c> │ │ │ │ ldr r7, [sl, #4] │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub lr, r5, #24 │ │ │ │ tst r7, #3 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - beq 93a17c <__cxa_atexit@plt+0x92dc00> │ │ │ │ + beq 93a14c <__cxa_atexit@plt+0x92dbd0> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ - ldr ip, [pc, #128] @ 93a1cc <__cxa_atexit@plt+0x92dc50> │ │ │ │ + ldr ip, [pc, #128] @ 93a19c <__cxa_atexit@plt+0x92dc20> │ │ │ │ lsr sl, r1, #24 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ lsr r9, r1, #16 │ │ │ │ add ip, pc, ip │ │ │ │ strb sl, [r0, r1]! │ │ │ │ str ip, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r2 │ │ │ │ lsr lr, r1, #8 │ │ │ │ strb r1, [r0, #3] │ │ │ │ strb lr, [r0, #2] │ │ │ │ strb r9, [r0, #1] │ │ │ │ str r3, [r8, #8] │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 93a1d4 <__cxa_atexit@plt+0x92dc58> │ │ │ │ + ldr r7, [pc, #68] @ 93a1a4 <__cxa_atexit@plt+0x92dc28> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #60] @ 93a1dc <__cxa_atexit@plt+0x92dc60> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #60] @ 93a1ac <__cxa_atexit@plt+0x92dc30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 93a1d8 <__cxa_atexit@plt+0x92dc5c> │ │ │ │ + ldr r7, [pc, #40] @ 93a1a8 <__cxa_atexit@plt+0x92dc2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - orreq sp, r2, #236, 16 @ 0xec0000 │ │ │ │ - cmpeq fp, #92, 22 @ 0x17000 │ │ │ │ - cmpeq fp, #68, 14 @ 0x1100000 │ │ │ │ - @ instruction: 0xfffde940 │ │ │ │ - orreq sp, r2, #128, 18 @ 0x200000 │ │ │ │ - cmpeq fp, #232, 12 @ 0xe800000 │ │ │ │ + orreq sp, r2, #28, 18 @ 0x70000 │ │ │ │ + cmpeq fp, #140, 22 @ 0x23000 │ │ │ │ + cmpeq fp, #116, 14 @ 0x1d00000 │ │ │ │ + @ instruction: 0xfffde970 │ │ │ │ + orreq sp, r2, #176, 18 @ 0x2c0000 │ │ │ │ + cmpeq fp, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #108] @ 93a26c <__cxa_atexit@plt+0x92dcf0> │ │ │ │ + ldr r3, [pc, #108] @ 93a23c <__cxa_atexit@plt+0x92dcc0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93a264 <__cxa_atexit@plt+0x92dce8> │ │ │ │ + beq 93a234 <__cxa_atexit@plt+0x92dcb8> │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ - ldr lr, [pc, #64] @ 93a270 <__cxa_atexit@plt+0x92dcf4> │ │ │ │ + ldr lr, [pc, #64] @ 93a240 <__cxa_atexit@plt+0x92dcc4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ lsr r3, r0, #24 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strb r3, [r7, r1]! │ │ │ │ lsr r2, r0, #8 │ │ │ │ lsr r3, r0, #16 │ │ │ │ strb r0, [r7, #3] │ │ │ │ strb r2, [r7, #2] │ │ │ │ strb r3, [r7, #1] │ │ │ │ add r7, r1, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmpeq fp, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq fp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ - ldr lr, [pc, #52] @ 93a2cc <__cxa_atexit@plt+0x92dd50> │ │ │ │ + ldr lr, [pc, #52] @ 93a29c <__cxa_atexit@plt+0x92dd20> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ lsr r3, r0, #24 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strb r3, [r7, r1]! │ │ │ │ lsr r2, r0, #8 │ │ │ │ lsr r3, r0, #16 │ │ │ │ strb r0, [r7, #3] │ │ │ │ strb r2, [r7, #2] │ │ │ │ strb r3, [r7, #1] │ │ │ │ add r7, r1, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq fp, #0, 12 │ │ │ │ + cmpeq fp, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r8, [r5, #32] │ │ │ │ - ldr lr, [pc, #52] @ 93a328 <__cxa_atexit@plt+0x92ddac> │ │ │ │ + ldr lr, [pc, #52] @ 93a2f8 <__cxa_atexit@plt+0x92dd7c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ lsr r3, r0, #24 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5] │ │ │ │ strb r3, [r7, r1]! │ │ │ │ lsr r2, r0, #8 │ │ │ │ lsr r3, r0, #16 │ │ │ │ strb r0, [r7, #3] │ │ │ │ strb r2, [r7, #2] │ │ │ │ strb r3, [r7, #1] │ │ │ │ add r7, r1, #4 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r8 │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq fp, #164, 10 @ 0x29000000 │ │ │ │ + cmpeq fp, #212, 10 @ 0x35000000 │ │ │ │ andeq r1, r0, r8, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r2, r8} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cmp sl, r3 │ │ │ │ - ble 93a3c8 <__cxa_atexit@plt+0x92de4c> │ │ │ │ - ldr r1, [pc, #152] @ 93a3f0 <__cxa_atexit@plt+0x92de74> │ │ │ │ + ble 93a398 <__cxa_atexit@plt+0x92de1c> │ │ │ │ + ldr r1, [pc, #152] @ 93a3c0 <__cxa_atexit@plt+0x92de44> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r7, [r5, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r5, #24] │ │ │ │ str r1, [r5] │ │ │ │ - bhi 93a3e0 <__cxa_atexit@plt+0x92de64> │ │ │ │ + bhi 93a3b0 <__cxa_atexit@plt+0x92de34> │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 93a378 <__cxa_atexit@plt+0x92ddfc> │ │ │ │ + ble 93a348 <__cxa_atexit@plt+0x92ddcc> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 93a3d4 <__cxa_atexit@plt+0x92de58> │ │ │ │ - ldr r7, [pc, #88] @ 93a3fc <__cxa_atexit@plt+0x92de80> │ │ │ │ + bmi 93a3a4 <__cxa_atexit@plt+0x92de28> │ │ │ │ + ldr r7, [pc, #88] @ 93a3cc <__cxa_atexit@plt+0x92de50> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - ldr r7, [pc, #64] @ 93a400 <__cxa_atexit@plt+0x92de84> │ │ │ │ + ldr r7, [pc, #64] @ 93a3d0 <__cxa_atexit@plt+0x92de54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ str r7, [r5, #32] │ │ │ │ str r2, [r5, #24] │ │ │ │ - b 93a410 <__cxa_atexit@plt+0x92de94> │ │ │ │ - ldr r7, [pc, #24] @ 93a3f4 <__cxa_atexit@plt+0x92de78> │ │ │ │ + b 93a3e0 <__cxa_atexit@plt+0x92de64> │ │ │ │ + ldr r7, [pc, #24] @ 93a3c4 <__cxa_atexit@plt+0x92de48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 93a3f8 <__cxa_atexit@plt+0x92de7c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 93a3c8 <__cxa_atexit@plt+0x92de4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq sp, r2, #164, 12 @ 0xa400000 │ │ │ │ - cmpeq fp, #44, 18 @ 0xb0000 │ │ │ │ - @ instruction: 0xfffde684 │ │ │ │ - orreq sp, r2, #196, 12 @ 0xc400000 │ │ │ │ - cmpeq fp, #204, 8 @ 0xcc000000 │ │ │ │ + orreq sp, r2, #212, 12 @ 0xd400000 │ │ │ │ + cmpeq fp, #92, 18 @ 0x170000 │ │ │ │ + @ instruction: 0xfffde6b4 │ │ │ │ + orreq sp, r2, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq fp, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r2, [r7, #8] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add sl, r2, #4 │ │ │ │ ldr r7, [r8, #8] │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93a4ac <__cxa_atexit@plt+0x92df30> │ │ │ │ - ldr r3, [pc, #304] @ 93a570 <__cxa_atexit@plt+0x92dff4> │ │ │ │ + ble 93a47c <__cxa_atexit@plt+0x92df00> │ │ │ │ + ldr r3, [pc, #304] @ 93a540 <__cxa_atexit@plt+0x92dfc4> │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93a558 <__cxa_atexit@plt+0x92dfdc> │ │ │ │ + bhi 93a528 <__cxa_atexit@plt+0x92dfac> │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r3 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 93a45c <__cxa_atexit@plt+0x92dee0> │ │ │ │ + ble 93a42c <__cxa_atexit@plt+0x92deb0> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bmi 93a534 <__cxa_atexit@plt+0x92dfb8> │ │ │ │ - ldr r3, [pc, #248] @ 93a580 <__cxa_atexit@plt+0x92e004> │ │ │ │ + bmi 93a504 <__cxa_atexit@plt+0x92df88> │ │ │ │ + ldr r3, [pc, #248] @ 93a550 <__cxa_atexit@plt+0x92dfd4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - ldr r7, [pc, #224] @ 93a584 <__cxa_atexit@plt+0x92e008> │ │ │ │ + ldr r7, [pc, #224] @ 93a554 <__cxa_atexit@plt+0x92dfd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r3, [pc, #180] @ 93a568 <__cxa_atexit@plt+0x92dfec> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r3, [pc, #180] @ 93a538 <__cxa_atexit@plt+0x92dfbc> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ str r3, [r5] │ │ │ │ - beq 93a52c <__cxa_atexit@plt+0x92dfb0> │ │ │ │ + beq 93a4fc <__cxa_atexit@plt+0x92df80> │ │ │ │ ldr r0, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ lsr r8, r1, #24 │ │ │ │ ldr r7, [r3, #28]! │ │ │ │ strb r8, [r0, r2]! │ │ │ │ ldr r2, [r3, #-24] @ 0xffffffe8 │ │ │ │ ldr ip, [r3, #-20] @ 0xffffffec │ │ │ │ @@ -2406372,54 +2406360,54 @@ │ │ │ │ strb lr, [r0, #2] │ │ │ │ strb r9, [r0, #1] │ │ │ │ str sl, [r2, #8] │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ ldr r0, [ip, #8] │ │ │ │ cmp r1, r0 │ │ │ │ - ble 93a540 <__cxa_atexit@plt+0x92dfc4> │ │ │ │ - ldr r7, [pc, #72] @ 93a56c <__cxa_atexit@plt+0x92dff0> │ │ │ │ + ble 93a510 <__cxa_atexit@plt+0x92df94> │ │ │ │ + ldr r7, [pc, #72] @ 93a53c <__cxa_atexit@plt+0x92dfc0> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 93a574 <__cxa_atexit@plt+0x92dff8> │ │ │ │ + ldr r7, [pc, #56] @ 93a544 <__cxa_atexit@plt+0x92dfc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r5, [pc, #52] @ 93a57c <__cxa_atexit@plt+0x92e000> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r5, [pc, #52] @ 93a54c <__cxa_atexit@plt+0x92dfd0> │ │ │ │ str r1, [r2, #8] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ - ldr r7, [pc, #24] @ 93a578 <__cxa_atexit@plt+0x92dffc> │ │ │ │ + b d1d950 <__cxa_atexit@plt+0xd113d4> │ │ │ │ + ldr r7, [pc, #24] @ 93a548 <__cxa_atexit@plt+0x92dfcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ - cmpeq fp, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq fp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - orreq sp, r2, #68, 10 @ 0x11000000 │ │ │ │ - cmpeq fp, #180, 14 @ 0x2d00000 │ │ │ │ + orreq sp, r2, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq fp, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ - @ instruction: 0xfffde5a0 │ │ │ │ - orreq sp, r2, #224, 10 @ 0x38000000 │ │ │ │ - cmpeq fp, #244, 10 @ 0x3d000000 │ │ │ │ + @ instruction: 0xfffde5d0 │ │ │ │ + orreq sp, r2, #16, 12 @ 0x1000000 │ │ │ │ + cmpeq fp, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r8, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #160] @ 93a640 <__cxa_atexit@plt+0x92e0c4> │ │ │ │ + ldr r3, [pc, #160] @ 93a610 <__cxa_atexit@plt+0x92e094> │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r2, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93a618 <__cxa_atexit@plt+0x92e09c> │ │ │ │ + beq 93a5e8 <__cxa_atexit@plt+0x92e06c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r2, #7] │ │ │ │ ldr r7, [r3, #28]! │ │ │ │ ldr r0, [r3, #-12] │ │ │ │ ldr r1, [r3, #-8] │ │ │ │ ldr r9, [r3, #-24] @ 0xffffffe8 │ │ │ │ lsr r8, r0, #24 │ │ │ │ @@ -2406431,33 +2406419,33 @@ │ │ │ │ strb r0, [r2, #3] │ │ │ │ add r0, r1, #4 │ │ │ │ strb r8, [r2, #1] │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr sl, [r3, #-4] │ │ │ │ ldr r2, [lr, #8] │ │ │ │ cmp sl, r2 │ │ │ │ - ble 93a624 <__cxa_atexit@plt+0x92e0a8> │ │ │ │ - ldr r7, [pc, #52] @ 93a644 <__cxa_atexit@plt+0x92e0c8> │ │ │ │ + ble 93a5f4 <__cxa_atexit@plt+0x92e078> │ │ │ │ + ldr r7, [pc, #52] @ 93a614 <__cxa_atexit@plt+0x92e098> │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ - ldr r5, [pc, #24] @ 93a648 <__cxa_atexit@plt+0x92e0cc> │ │ │ │ + ldr r5, [pc, #24] @ 93a618 <__cxa_atexit@plt+0x92e09c> │ │ │ │ str sl, [r9, #8] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ + b d1d950 <__cxa_atexit@plt+0xd113d4> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq fp, #112, 10 @ 0x1c000000 │ │ │ │ + cmpeq fp, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq fp, #48, 10 @ 0xc000000 │ │ │ │ + cmpeq fp, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov lr, r5 │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ ldr r1, [r2, #7] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ @@ -2406472,33 +2406460,33 @@ │ │ │ │ strb sl, [r1, #2] │ │ │ │ strb r3, [r1, #3] │ │ │ │ strb r2, [r1, #1] │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r0, [r8, #8] │ │ │ │ cmp sl, r0 │ │ │ │ - ble 93a6bc <__cxa_atexit@plt+0x92e140> │ │ │ │ - ldr r7, [pc, #36] @ 93a6d8 <__cxa_atexit@plt+0x92e15c> │ │ │ │ + ble 93a68c <__cxa_atexit@plt+0x92e110> │ │ │ │ + ldr r7, [pc, #36] @ 93a6a8 <__cxa_atexit@plt+0x92e12c> │ │ │ │ add r5, lr, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 93a6d4 <__cxa_atexit@plt+0x92e158> │ │ │ │ + ldr r3, [pc, #12] @ 93a6a4 <__cxa_atexit@plt+0x92e128> │ │ │ │ str sl, [r9, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ + b d1d950 <__cxa_atexit@plt+0xd113d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq fp, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq fp, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov lr, r5 │ │ │ │ ldr r7, [r5, #28]! │ │ │ │ ldr r1, [r2, #7] │ │ │ │ ldr r3, [r5, #-12] │ │ │ │ @@ -2406513,575 +2406501,575 @@ │ │ │ │ strb sl, [r1, #2] │ │ │ │ strb r3, [r1, #3] │ │ │ │ strb r2, [r1, #1] │ │ │ │ str r0, [r9, #8] │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r0, [r8, #8] │ │ │ │ cmp sl, r0 │ │ │ │ - ble 93a760 <__cxa_atexit@plt+0x92e1e4> │ │ │ │ - ldr r7, [pc, #36] @ 93a77c <__cxa_atexit@plt+0x92e200> │ │ │ │ + ble 93a730 <__cxa_atexit@plt+0x92e1b4> │ │ │ │ + ldr r7, [pc, #36] @ 93a74c <__cxa_atexit@plt+0x92e1d0> │ │ │ │ add r5, lr, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r3, [pc, #12] @ 93a778 <__cxa_atexit@plt+0x92e1fc> │ │ │ │ + ldr r3, [pc, #12] @ 93a748 <__cxa_atexit@plt+0x92e1cc> │ │ │ │ str sl, [r9, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ + b d1d950 <__cxa_atexit@plt+0xd113d4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #40, 8 @ 0x28000000 │ │ │ │ + cmpeq fp, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #72, 2 │ │ │ │ + cmpeq fp, #120, 2 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93a808 <__cxa_atexit@plt+0x92e28c> │ │ │ │ - ldr r3, [pc, #96] @ 93a818 <__cxa_atexit@plt+0x92e29c> │ │ │ │ + bhi 93a7d8 <__cxa_atexit@plt+0x92e25c> │ │ │ │ + ldr r3, [pc, #96] @ 93a7e8 <__cxa_atexit@plt+0x92e26c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ - beq 93a7f8 <__cxa_atexit@plt+0x92e27c> │ │ │ │ - ldr r0, [pc, #80] @ 93a81c <__cxa_atexit@plt+0x92e2a0> │ │ │ │ + beq 93a7c8 <__cxa_atexit@plt+0x92e24c> │ │ │ │ + ldr r0, [pc, #80] @ 93a7ec <__cxa_atexit@plt+0x92e270> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r8, #15] │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r1 │ │ │ │ - b 93a070 <__cxa_atexit@plt+0x92daf4> │ │ │ │ + b 93a040 <__cxa_atexit@plt+0x92dac4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93a820 <__cxa_atexit@plt+0x92e2a4> │ │ │ │ + ldr r7, [pc, #16] @ 93a7f0 <__cxa_atexit@plt+0x92e274> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #220 @ 0xdc │ │ │ │ - cmpeq fp, #188 @ 0xbc │ │ │ │ + cmpeq fp, #12, 2 │ │ │ │ + cmpeq fp, #236 @ 0xec │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 93a854 <__cxa_atexit@plt+0x92e2d8> │ │ │ │ + ldr r3, [pc, #28] @ 93a824 <__cxa_atexit@plt+0x92e2a8> │ │ │ │ add sl, r7, #7 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 93a070 <__cxa_atexit@plt+0x92daf4> │ │ │ │ + b 93a040 <__cxa_atexit@plt+0x92dac4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93a88c <__cxa_atexit@plt+0x92e310> │ │ │ │ - ldr r2, [pc, #28] @ 93a898 <__cxa_atexit@plt+0x92e31c> │ │ │ │ + bcc 93a85c <__cxa_atexit@plt+0x92e2e0> │ │ │ │ + ldr r2, [pc, #28] @ 93a868 <__cxa_atexit@plt+0x92e2ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - orreq fp, r2, #164, 12 @ 0xa400000 │ │ │ │ - cmpeq fp, #72 @ 0x48 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + orreq fp, r2, #212, 12 @ 0xd400000 │ │ │ │ + cmpeq fp, #120 @ 0x78 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93a910 <__cxa_atexit@plt+0x92e394> │ │ │ │ - ldr r3, [pc, #96] @ 93a920 <__cxa_atexit@plt+0x92e3a4> │ │ │ │ + bhi 93a8e0 <__cxa_atexit@plt+0x92e364> │ │ │ │ + ldr r3, [pc, #96] @ 93a8f0 <__cxa_atexit@plt+0x92e374> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ - beq 93a900 <__cxa_atexit@plt+0x92e384> │ │ │ │ - ldr r0, [pc, #80] @ 93a924 <__cxa_atexit@plt+0x92e3a8> │ │ │ │ + beq 93a8d0 <__cxa_atexit@plt+0x92e354> │ │ │ │ + ldr r0, [pc, #80] @ 93a8f4 <__cxa_atexit@plt+0x92e378> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r8, #15] │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r1 │ │ │ │ - b 93a070 <__cxa_atexit@plt+0x92daf4> │ │ │ │ + b 93a040 <__cxa_atexit@plt+0x92dac4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93a928 <__cxa_atexit@plt+0x92e3ac> │ │ │ │ + ldr r7, [pc, #16] @ 93a8f8 <__cxa_atexit@plt+0x92e37c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq fp, #212, 30 @ 0x350 │ │ │ │ - cmpeq fp, #176, 30 @ 0x2c0 │ │ │ │ + cmpeq fp, #4 │ │ │ │ + cmpeq fp, #224, 30 @ 0x380 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93a9a0 <__cxa_atexit@plt+0x92e424> │ │ │ │ - ldr r3, [pc, #96] @ 93a9b0 <__cxa_atexit@plt+0x92e434> │ │ │ │ + bhi 93a970 <__cxa_atexit@plt+0x92e3f4> │ │ │ │ + ldr r3, [pc, #96] @ 93a980 <__cxa_atexit@plt+0x92e404> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ - beq 93a990 <__cxa_atexit@plt+0x92e414> │ │ │ │ - ldr r0, [pc, #80] @ 93a9b4 <__cxa_atexit@plt+0x92e438> │ │ │ │ + beq 93a960 <__cxa_atexit@plt+0x92e3e4> │ │ │ │ + ldr r0, [pc, #80] @ 93a984 <__cxa_atexit@plt+0x92e408> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r8, #15] │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r1 │ │ │ │ - b 93a070 <__cxa_atexit@plt+0x92daf4> │ │ │ │ + b 93a040 <__cxa_atexit@plt+0x92dac4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93a9b8 <__cxa_atexit@plt+0x92e43c> │ │ │ │ + ldr r7, [pc, #16] @ 93a988 <__cxa_atexit@plt+0x92e40c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ + cmpeq fp, #132, 30 @ 0x210 │ │ │ │ cmpeq fp, #84, 30 @ 0x150 │ │ │ │ - cmpeq fp, #36, 30 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 93a9ec <__cxa_atexit@plt+0x92e470> │ │ │ │ + ldr r3, [pc, #28] @ 93a9bc <__cxa_atexit@plt+0x92e440> │ │ │ │ add sl, r7, #7 │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3} │ │ │ │ - b 93a070 <__cxa_atexit@plt+0x92daf4> │ │ │ │ + b 93a040 <__cxa_atexit@plt+0x92dac4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 93aa0c <__cxa_atexit@plt+0x92e490> │ │ │ │ + ldr r7, [pc, #12] @ 93a9dc <__cxa_atexit@plt+0x92e460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r2, #172, 10 @ 0x2b000000 │ │ │ │ - cmpeq fp, #228, 28 @ 0xe40 │ │ │ │ + orreq fp, r2, #220, 10 @ 0x37000000 │ │ │ │ + cmpeq fp, #20, 30 @ 0x50 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93aa84 <__cxa_atexit@plt+0x92e508> │ │ │ │ - ldr r3, [pc, #96] @ 93aa94 <__cxa_atexit@plt+0x92e518> │ │ │ │ + bhi 93aa54 <__cxa_atexit@plt+0x92e4d8> │ │ │ │ + ldr r3, [pc, #96] @ 93aa64 <__cxa_atexit@plt+0x92e4e8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ - beq 93aa74 <__cxa_atexit@plt+0x92e4f8> │ │ │ │ - ldr r0, [pc, #80] @ 93aa98 <__cxa_atexit@plt+0x92e51c> │ │ │ │ + beq 93aa44 <__cxa_atexit@plt+0x92e4c8> │ │ │ │ + ldr r0, [pc, #80] @ 93aa68 <__cxa_atexit@plt+0x92e4ec> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r8, #15] │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r1 │ │ │ │ - b 93a070 <__cxa_atexit@plt+0x92daf4> │ │ │ │ + b 93a040 <__cxa_atexit@plt+0x92dac4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93aa9c <__cxa_atexit@plt+0x92e520> │ │ │ │ + ldr r7, [pc, #16] @ 93aa6c <__cxa_atexit@plt+0x92e4f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq fp, #112, 28 @ 0x700 │ │ │ │ - cmpeq fp, #108, 4 @ 0xc0000006 │ │ │ │ + cmpeq fp, #160, 28 @ 0xa00 │ │ │ │ + cmpeq fp, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub lr, r5, #40 @ 0x28 │ │ │ │ mov r3, r9 │ │ │ │ mov ip, r8 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 93abe4 <__cxa_atexit@plt+0x92e668> │ │ │ │ + bhi 93abb4 <__cxa_atexit@plt+0x92e638> │ │ │ │ add r9, r3, #7 │ │ │ │ str r6, [sp] │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add r1, r0, #4 │ │ │ │ cmp r1, r7 │ │ │ │ - ble 93ab74 <__cxa_atexit@plt+0x92e5f8> │ │ │ │ - ldr r6, [pc, #304] @ 93ac1c <__cxa_atexit@plt+0x92e6a0> │ │ │ │ + ble 93ab44 <__cxa_atexit@plt+0x92e5c8> │ │ │ │ + ldr r6, [pc, #304] @ 93abec <__cxa_atexit@plt+0x92e670> │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ sub r3, r5, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r0, [r5, #-12] │ │ │ │ sub r0, r5, #68 @ 0x44 │ │ │ │ cmp fp, r0 │ │ │ │ str r6, [r5, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r5, #-36] @ 0xffffffdc │ │ │ │ str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ stm r3, {r2, r8, r9} │ │ │ │ - bhi 93abfc <__cxa_atexit@plt+0x92e680> │ │ │ │ + bhi 93abcc <__cxa_atexit@plt+0x92e650> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, r1 │ │ │ │ - ble 93ab20 <__cxa_atexit@plt+0x92e5a4> │ │ │ │ + ble 93aaf0 <__cxa_atexit@plt+0x92e574> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 93abd0 <__cxa_atexit@plt+0x92e654> │ │ │ │ - ldr r6, [pc, #224] @ 93ac2c <__cxa_atexit@plt+0x92e6b0> │ │ │ │ + bmi 93aba0 <__cxa_atexit@plt+0x92e624> │ │ │ │ + ldr r6, [pc, #224] @ 93abfc <__cxa_atexit@plt+0x92e680> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-64]! @ 0xffffffc0 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #200] @ 93ac30 <__cxa_atexit@plt+0x92e6b4> │ │ │ │ + ldr r7, [pc, #200] @ 93ac00 <__cxa_atexit@plt+0x92e684> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r6, [sp] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r6, [pc, #156] @ 93ac18 <__cxa_atexit@plt+0x92e69c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r6, [pc, #156] @ 93abe8 <__cxa_atexit@plt+0x92e66c> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r1, #0 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ add r6, pc, r6 │ │ │ │ sub r1, r5, #24 │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r6, [r5, #-40] @ 0xffffffd8 │ │ │ │ str ip, [r5, #-36] @ 0xffffffdc │ │ │ │ str sl, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r3, [r5, #-28] @ 0xffffffe4 │ │ │ │ stm r1, {r2, r8, r9} │ │ │ │ str r0, [r5, #-12] │ │ │ │ - beq 93abc0 <__cxa_atexit@plt+0x92e644> │ │ │ │ + beq 93ab90 <__cxa_atexit@plt+0x92e614> │ │ │ │ ldr r6, [sp] │ │ │ │ mov r5, lr │ │ │ │ - b 93ad3c <__cxa_atexit@plt+0x92e7c0> │ │ │ │ + b 93ad0c <__cxa_atexit@plt+0x92e790> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r6, [sp] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 93ac20 <__cxa_atexit@plt+0x92e6a4> │ │ │ │ + ldr r7, [pc, #72] @ 93abf0 <__cxa_atexit@plt+0x92e674> │ │ │ │ mov r5, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r6, [sp] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #60] @ 93ac28 <__cxa_atexit@plt+0x92e6ac> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #60] @ 93abf8 <__cxa_atexit@plt+0x92e67c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, ip │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 93ac24 <__cxa_atexit@plt+0x92e6a8> │ │ │ │ + ldr r7, [pc, #32] @ 93abf4 <__cxa_atexit@plt+0x92e678> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, lr │ │ │ │ mov sl, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - orreq ip, r2, #164, 28 @ 0xa40 │ │ │ │ + orreq ip, r2, #212, 28 @ 0xd40 │ │ │ │ + cmpeq fp, #60, 2 │ │ │ │ + cmpeq fp, #76, 26 @ 0x1300 │ │ │ │ + @ instruction: 0xfffddf0c │ │ │ │ + orreq ip, r2, #76, 30 @ 0x130 │ │ │ │ cmpeq fp, #12, 2 │ │ │ │ - cmpeq fp, #28, 26 @ 0x700 │ │ │ │ - @ instruction: 0xfffddedc │ │ │ │ - orreq ip, r2, #28, 30 @ 0x70 │ │ │ │ - cmpeq fp, #220 @ 0xdc │ │ │ │ andeq r3, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ - ldr r3, [pc, #36] @ 93ac70 <__cxa_atexit@plt+0x92e6f4> │ │ │ │ + ldr r3, [pc, #36] @ 93ac40 <__cxa_atexit@plt+0x92e6c4> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93ac68 <__cxa_atexit@plt+0x92e6ec> │ │ │ │ - b 93ac80 <__cxa_atexit@plt+0x92e704> │ │ │ │ + beq 93ac38 <__cxa_atexit@plt+0x92e6bc> │ │ │ │ + b 93ac50 <__cxa_atexit@plt+0x92e6d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #156 @ 0x9c │ │ │ │ + cmpeq fp, #204 @ 0xcc │ │ │ │ andeq r3, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ lsr r0, r1, #24 │ │ │ │ ldr lr, [r5, #16] │ │ │ │ strb r0, [r7, r2]! │ │ │ │ lsr r3, r1, #8 │ │ │ │ lsr r8, r1, #16 │ │ │ │ - ldr r0, [pc, #120] @ 93ad20 <__cxa_atexit@plt+0x92e7a4> │ │ │ │ + ldr r0, [pc, #120] @ 93acf0 <__cxa_atexit@plt+0x92e774> │ │ │ │ strb r1, [r7, #3] │ │ │ │ add r1, r2, #4 │ │ │ │ strb r3, [r7, #2] │ │ │ │ strb r8, [r7, #1] │ │ │ │ str r1, [lr, #8] │ │ │ │ - ldr r7, [pc, #100] @ 93ad24 <__cxa_atexit@plt+0x92e7a8> │ │ │ │ + ldr r7, [pc, #100] @ 93acf4 <__cxa_atexit@plt+0x92e778> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - bhi 93ad10 <__cxa_atexit@plt+0x92e794> │ │ │ │ - ldr r3, [pc, #60] @ 93ad28 <__cxa_atexit@plt+0x92e7ac> │ │ │ │ + bhi 93ace0 <__cxa_atexit@plt+0x92e764> │ │ │ │ + ldr r3, [pc, #60] @ 93acf8 <__cxa_atexit@plt+0x92e77c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 93ad00 <__cxa_atexit@plt+0x92e784> │ │ │ │ + beq 93acd0 <__cxa_atexit@plt+0x92e754> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93ad2c <__cxa_atexit@plt+0x92e7b0> │ │ │ │ + ldr r7, [pc, #20] @ 93acfc <__cxa_atexit@plt+0x92e780> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - orreq ip, r2, #60, 26 @ 0xf00 │ │ │ │ - @ instruction: 0xfffce3bc │ │ │ │ - cmpeq fp, #12 │ │ │ │ - cmpeq fp, #224, 30 @ 0x380 │ │ │ │ + orreq ip, r2, #108, 26 @ 0x1b00 │ │ │ │ + @ instruction: 0xfffce3ec │ │ │ │ + cmpeq fp, #60 @ 0x3c │ │ │ │ + cmpeq fp, #16 │ │ │ │ andeq r3, r0, r9, lsl #16 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ lsr r0, r1, #24 │ │ │ │ ldr lr, [r5, #16] │ │ │ │ strb r0, [r7, r2]! │ │ │ │ lsr r3, r1, #8 │ │ │ │ lsr r8, r1, #16 │ │ │ │ - ldr r0, [pc, #120] @ 93addc <__cxa_atexit@plt+0x92e860> │ │ │ │ + ldr r0, [pc, #120] @ 93adac <__cxa_atexit@plt+0x92e830> │ │ │ │ strb r1, [r7, #3] │ │ │ │ add r1, r2, #4 │ │ │ │ strb r3, [r7, #2] │ │ │ │ strb r8, [r7, #1] │ │ │ │ str r1, [lr, #8] │ │ │ │ - ldr r7, [pc, #100] @ 93ade0 <__cxa_atexit@plt+0x92e864> │ │ │ │ + ldr r7, [pc, #100] @ 93adb0 <__cxa_atexit@plt+0x92e834> │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ str r0, [r5, #12] │ │ │ │ str r3, [r5, #4] │ │ │ │ - bhi 93adcc <__cxa_atexit@plt+0x92e850> │ │ │ │ - ldr r3, [pc, #60] @ 93ade4 <__cxa_atexit@plt+0x92e868> │ │ │ │ + bhi 93ad9c <__cxa_atexit@plt+0x92e820> │ │ │ │ + ldr r3, [pc, #60] @ 93adb4 <__cxa_atexit@plt+0x92e838> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 93adbc <__cxa_atexit@plt+0x92e840> │ │ │ │ + beq 93ad8c <__cxa_atexit@plt+0x92e810> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93ade8 <__cxa_atexit@plt+0x92e86c> │ │ │ │ + ldr r7, [pc, #20] @ 93adb8 <__cxa_atexit@plt+0x92e83c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq ip, r2, #128, 24 @ 0x8000 │ │ │ │ - @ instruction: 0xfffce300 │ │ │ │ - cmpeq fp, #80, 30 @ 0x140 │ │ │ │ - cmpeq fp, #36, 30 @ 0x90 │ │ │ │ + orreq ip, r2, #176, 24 @ 0xb000 │ │ │ │ + @ instruction: 0xfffce330 │ │ │ │ + cmpeq fp, #128, 30 @ 0x200 │ │ │ │ + cmpeq fp, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r3, r8} │ │ │ │ ldr sl, [r5, #16] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93ae84 <__cxa_atexit@plt+0x92e908> │ │ │ │ - ldr r2, [pc, #144] @ 93aea8 <__cxa_atexit@plt+0x92e92c> │ │ │ │ + ble 93ae54 <__cxa_atexit@plt+0x92e8d8> │ │ │ │ + ldr r2, [pc, #144] @ 93ae78 <__cxa_atexit@plt+0x92e8fc> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r3, [r5, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ str r2, [r5] │ │ │ │ - bhi 93ae98 <__cxa_atexit@plt+0x92e91c> │ │ │ │ + bhi 93ae68 <__cxa_atexit@plt+0x92e8ec> │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r3 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 93ae34 <__cxa_atexit@plt+0x92e8b8> │ │ │ │ + ble 93ae04 <__cxa_atexit@plt+0x92e888> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bmi 93ae8c <__cxa_atexit@plt+0x92e910> │ │ │ │ - ldr r3, [pc, #84] @ 93aeb4 <__cxa_atexit@plt+0x92e938> │ │ │ │ + bmi 93ae5c <__cxa_atexit@plt+0x92e8e0> │ │ │ │ + ldr r3, [pc, #84] @ 93ae84 <__cxa_atexit@plt+0x92e908> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - ldr r7, [pc, #60] @ 93aeb8 <__cxa_atexit@plt+0x92e93c> │ │ │ │ + ldr r7, [pc, #60] @ 93ae88 <__cxa_atexit@plt+0x92e90c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ str r3, [r5, #24] │ │ │ │ - b 93aec8 <__cxa_atexit@plt+0x92e94c> │ │ │ │ - ldr r7, [pc, #24] @ 93aeac <__cxa_atexit@plt+0x92e930> │ │ │ │ + b 93ae98 <__cxa_atexit@plt+0x92e91c> │ │ │ │ + ldr r7, [pc, #24] @ 93ae7c <__cxa_atexit@plt+0x92e900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 93aeb0 <__cxa_atexit@plt+0x92e934> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 93ae80 <__cxa_atexit@plt+0x92e904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq ip, r2, #236, 22 @ 0x3b000 │ │ │ │ - cmpeq fp, #116, 28 @ 0x740 │ │ │ │ - @ instruction: 0xfffddbc8 │ │ │ │ - orreq ip, r2, #8, 24 @ 0x800 │ │ │ │ - cmpeq fp, #84, 28 @ 0x540 │ │ │ │ + orreq ip, r2, #28, 24 @ 0x1c00 │ │ │ │ + cmpeq fp, #164, 28 @ 0xa40 │ │ │ │ + @ instruction: 0xfffddbf8 │ │ │ │ + orreq ip, r2, #56, 24 @ 0x3800 │ │ │ │ + cmpeq fp, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ str r3, [r7, #8] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add sl, r3, #4 │ │ │ │ ldr r7, [r8, #8] │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93af64 <__cxa_atexit@plt+0x92e9e8> │ │ │ │ - ldr r1, [pc, #192] @ 93afb8 <__cxa_atexit@plt+0x92ea3c> │ │ │ │ + ble 93af34 <__cxa_atexit@plt+0x92e9b8> │ │ │ │ + ldr r1, [pc, #192] @ 93af88 <__cxa_atexit@plt+0x92ea0c> │ │ │ │ str r3, [r5, #20] │ │ │ │ sub r3, r5, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp fp, r3 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ - bhi 93afa4 <__cxa_atexit@plt+0x92ea28> │ │ │ │ + bhi 93af74 <__cxa_atexit@plt+0x92e9f8> │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r3 │ │ │ │ lsl r3, r3, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 93af14 <__cxa_atexit@plt+0x92e998> │ │ │ │ + ble 93aee4 <__cxa_atexit@plt+0x92e968> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ - bmi 93af98 <__cxa_atexit@plt+0x92ea1c> │ │ │ │ - ldr r3, [pc, #132] @ 93afc4 <__cxa_atexit@plt+0x92ea48> │ │ │ │ + bmi 93af68 <__cxa_atexit@plt+0x92e9ec> │ │ │ │ + ldr r3, [pc, #132] @ 93af94 <__cxa_atexit@plt+0x92ea18> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - ldr r7, [pc, #108] @ 93afc8 <__cxa_atexit@plt+0x92ea4c> │ │ │ │ + ldr r7, [pc, #108] @ 93af98 <__cxa_atexit@plt+0x92ea1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r1, [pc, #72] @ 93afb4 <__cxa_atexit@plt+0x92ea38> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r1, [pc, #72] @ 93af84 <__cxa_atexit@plt+0x92ea08> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ str r1, [r5] │ │ │ │ - beq 93af90 <__cxa_atexit@plt+0x92ea14> │ │ │ │ - b 93b118 <__cxa_atexit@plt+0x92eb9c> │ │ │ │ + beq 93af60 <__cxa_atexit@plt+0x92e9e4> │ │ │ │ + b 93b0e8 <__cxa_atexit@plt+0x92eb6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 93afbc <__cxa_atexit@plt+0x92ea40> │ │ │ │ + ldr r7, [pc, #28] @ 93af8c <__cxa_atexit@plt+0x92ea10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #20] @ 93afc0 <__cxa_atexit@plt+0x92ea44> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #20] @ 93af90 <__cxa_atexit@plt+0x92ea14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq ip, r2, #224, 20 @ 0xe0000 │ │ │ │ - cmpeq fp, #104, 26 @ 0x1a00 │ │ │ │ - @ instruction: 0xfffddae8 │ │ │ │ - orreq ip, r2, #40, 22 @ 0xa000 │ │ │ │ - cmpeq fp, #68, 26 @ 0x1100 │ │ │ │ + orreq ip, r2, #16, 22 @ 0x4000 │ │ │ │ + cmpeq fp, #152, 26 @ 0x2600 │ │ │ │ + @ instruction: 0xfffddb18 │ │ │ │ + orreq ip, r2, #88, 22 @ 0x16000 │ │ │ │ + cmpeq fp, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #36] @ 93b008 <__cxa_atexit@plt+0x92ea8c> │ │ │ │ + ldr r3, [pc, #36] @ 93afd8 <__cxa_atexit@plt+0x92ea5c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93b000 <__cxa_atexit@plt+0x92ea84> │ │ │ │ - b 93b018 <__cxa_atexit@plt+0x92ea9c> │ │ │ │ + beq 93afd0 <__cxa_atexit@plt+0x92ea54> │ │ │ │ + b 93afe8 <__cxa_atexit@plt+0x92ea6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #4, 26 @ 0x100 │ │ │ │ + cmpeq fp, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ lsr r0, r3, #24 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ @@ -2407093,59 +2407081,59 @@ │ │ │ │ strb r3, [r2, #3] │ │ │ │ strb r9, [r2, #2] │ │ │ │ strb r0, [r2, #1] │ │ │ │ add r0, r1, #4 │ │ │ │ str r0, [lr, #8] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp sl, r3 │ │ │ │ - ble 93b0d0 <__cxa_atexit@plt+0x92eb54> │ │ │ │ - ldr r7, [pc, #144] @ 93b0f8 <__cxa_atexit@plt+0x92eb7c> │ │ │ │ + ble 93b0a0 <__cxa_atexit@plt+0x92eb24> │ │ │ │ + ldr r7, [pc, #144] @ 93b0c8 <__cxa_atexit@plt+0x92eb4c> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93b0e8 <__cxa_atexit@plt+0x92eb6c> │ │ │ │ + bhi 93b0b8 <__cxa_atexit@plt+0x92eb3c> │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 93b080 <__cxa_atexit@plt+0x92eb04> │ │ │ │ + ble 93b050 <__cxa_atexit@plt+0x92ead4> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 93b0dc <__cxa_atexit@plt+0x92eb60> │ │ │ │ - ldr r7, [pc, #88] @ 93b104 <__cxa_atexit@plt+0x92eb88> │ │ │ │ + bmi 93b0ac <__cxa_atexit@plt+0x92eb30> │ │ │ │ + ldr r7, [pc, #88] @ 93b0d4 <__cxa_atexit@plt+0x92eb58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - ldr r7, [pc, #64] @ 93b108 <__cxa_atexit@plt+0x92eb8c> │ │ │ │ + ldr r7, [pc, #64] @ 93b0d8 <__cxa_atexit@plt+0x92eb5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str sl, [lr, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93b0fc <__cxa_atexit@plt+0x92eb80> │ │ │ │ + ldr r7, [pc, #24] @ 93b0cc <__cxa_atexit@plt+0x92eb50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 93b100 <__cxa_atexit@plt+0x92eb84> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 93b0d0 <__cxa_atexit@plt+0x92eb54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - orreq ip, r2, #156, 18 @ 0x270000 │ │ │ │ - cmpeq fp, #36, 24 @ 0x2400 │ │ │ │ - @ instruction: 0xfffdd97c │ │ │ │ - orreq ip, r2, #188, 18 @ 0x2f0000 │ │ │ │ - cmpeq fp, #4, 24 @ 0x400 │ │ │ │ + orreq ip, r2, #204, 18 @ 0x330000 │ │ │ │ + cmpeq fp, #84, 24 @ 0x5400 │ │ │ │ + @ instruction: 0xfffdd9ac │ │ │ │ + orreq ip, r2, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq fp, #52, 24 @ 0x3400 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ lsr r0, r3, #24 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ @@ -2407157,379 +2407145,379 @@ │ │ │ │ strb r3, [r2, #3] │ │ │ │ strb r9, [r2, #2] │ │ │ │ strb r0, [r2, #1] │ │ │ │ add r0, r1, #4 │ │ │ │ str r0, [lr, #8] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ cmp sl, r3 │ │ │ │ - ble 93b1d0 <__cxa_atexit@plt+0x92ec54> │ │ │ │ - ldr r7, [pc, #144] @ 93b1f8 <__cxa_atexit@plt+0x92ec7c> │ │ │ │ + ble 93b1a0 <__cxa_atexit@plt+0x92ec24> │ │ │ │ + ldr r7, [pc, #144] @ 93b1c8 <__cxa_atexit@plt+0x92ec4c> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93b1e8 <__cxa_atexit@plt+0x92ec6c> │ │ │ │ + bhi 93b1b8 <__cxa_atexit@plt+0x92ec3c> │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ lsl r7, r7, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 93b180 <__cxa_atexit@plt+0x92ec04> │ │ │ │ + ble 93b150 <__cxa_atexit@plt+0x92ebd4> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r7, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r7, cr7, cr10, {5} │ │ │ │ - bmi 93b1dc <__cxa_atexit@plt+0x92ec60> │ │ │ │ - ldr r7, [pc, #88] @ 93b204 <__cxa_atexit@plt+0x92ec88> │ │ │ │ + bmi 93b1ac <__cxa_atexit@plt+0x92ec30> │ │ │ │ + ldr r7, [pc, #88] @ 93b1d4 <__cxa_atexit@plt+0x92ec58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ - ldr r7, [pc, #64] @ 93b208 <__cxa_atexit@plt+0x92ec8c> │ │ │ │ + ldr r7, [pc, #64] @ 93b1d8 <__cxa_atexit@plt+0x92ec5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ str sl, [lr, #8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93b1fc <__cxa_atexit@plt+0x92ec80> │ │ │ │ + ldr r7, [pc, #24] @ 93b1cc <__cxa_atexit@plt+0x92ec50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 93b200 <__cxa_atexit@plt+0x92ec84> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 93b1d0 <__cxa_atexit@plt+0x92ec54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq ip, r2, #156, 16 @ 0x9c0000 │ │ │ │ - cmpeq fp, #36, 22 @ 0x9000 │ │ │ │ - @ instruction: 0xfffdd87c │ │ │ │ - orreq ip, r2, #188, 16 @ 0xbc0000 │ │ │ │ + orreq ip, r2, #204, 16 @ 0xcc0000 │ │ │ │ + cmpeq fp, #84, 22 @ 0x15000 │ │ │ │ + @ instruction: 0xfffdd8ac │ │ │ │ + orreq ip, r2, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r6, asr #15 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r2, [r3, #8] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #220, 12 @ 0xdc00000 │ │ │ │ + cmpeq fp, #12, 14 @ 0x300000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93b27c <__cxa_atexit@plt+0x92ed00> │ │ │ │ - ldr r3, [pc, #64] @ 93b28c <__cxa_atexit@plt+0x92ed10> │ │ │ │ + bhi 93b24c <__cxa_atexit@plt+0x92ecd0> │ │ │ │ + ldr r3, [pc, #64] @ 93b25c <__cxa_atexit@plt+0x92ece0> │ │ │ │ str sl, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 93b26c <__cxa_atexit@plt+0x92ecf0> │ │ │ │ - ldr r7, [pc, #44] @ 93b290 <__cxa_atexit@plt+0x92ed14> │ │ │ │ + beq 93b23c <__cxa_atexit@plt+0x92ecc0> │ │ │ │ + ldr r7, [pc, #44] @ 93b260 <__cxa_atexit@plt+0x92ece4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 93aab0 <__cxa_atexit@plt+0x92e534> │ │ │ │ + b 93aa80 <__cxa_atexit@plt+0x92e504> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93b294 <__cxa_atexit@plt+0x92ed18> │ │ │ │ + ldr r7, [pc, #16] @ 93b264 <__cxa_atexit@plt+0x92ece8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq fp, #144, 12 @ 0x9000000 │ │ │ │ - cmpeq fp, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq fp, #192, 12 @ 0xc000000 │ │ │ │ + cmpeq fp, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 93b2c0 <__cxa_atexit@plt+0x92ed44> │ │ │ │ + ldr r3, [pc, #16] @ 93b290 <__cxa_atexit@plt+0x92ed14> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 93aab0 <__cxa_atexit@plt+0x92e534> │ │ │ │ + b 93aa80 <__cxa_atexit@plt+0x92e504> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 93b2e0 <__cxa_atexit@plt+0x92ed64> │ │ │ │ + ldr r7, [pc, #12] @ 93b2b0 <__cxa_atexit@plt+0x92ed34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, #216, 24 @ 0xd800 │ │ │ │ - cmpeq fp, #40, 12 @ 0x2800000 │ │ │ │ + orreq sl, r2, #8, 26 @ 0x200 │ │ │ │ + cmpeq fp, #88, 12 @ 0x5800000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93b338 <__cxa_atexit@plt+0x92edbc> │ │ │ │ - ldr r3, [pc, #64] @ 93b348 <__cxa_atexit@plt+0x92edcc> │ │ │ │ + bhi 93b308 <__cxa_atexit@plt+0x92ed8c> │ │ │ │ + ldr r3, [pc, #64] @ 93b318 <__cxa_atexit@plt+0x92ed9c> │ │ │ │ str sl, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 93b328 <__cxa_atexit@plt+0x92edac> │ │ │ │ - ldr r7, [pc, #44] @ 93b34c <__cxa_atexit@plt+0x92edd0> │ │ │ │ + beq 93b2f8 <__cxa_atexit@plt+0x92ed7c> │ │ │ │ + ldr r7, [pc, #44] @ 93b31c <__cxa_atexit@plt+0x92eda0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 93aab0 <__cxa_atexit@plt+0x92e534> │ │ │ │ + b 93aa80 <__cxa_atexit@plt+0x92e504> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93b350 <__cxa_atexit@plt+0x92edd4> │ │ │ │ + ldr r7, [pc, #16] @ 93b320 <__cxa_atexit@plt+0x92eda4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq fp, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq fp, #4, 12 @ 0x400000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r0, r5, #28 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 93b594 <__cxa_atexit@plt+0x92f018> │ │ │ │ + bhi 93b564 <__cxa_atexit@plt+0x92efe8> │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 93b430 <__cxa_atexit@plt+0x92eeb4> │ │ │ │ + bne 93b400 <__cxa_atexit@plt+0x92ee84> │ │ │ │ str fp, [sp, #4] │ │ │ │ add fp, r9, #7 │ │ │ │ ldr ip, [sl, #2] │ │ │ │ ldm fp, {r2, r3, fp} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93b4c4 <__cxa_atexit@plt+0x92ef48> │ │ │ │ + ble 93b494 <__cxa_atexit@plt+0x92ef18> │ │ │ │ str r3, [sp] │ │ │ │ - ldr lr, [pc, #580] @ 93b5ec <__cxa_atexit@plt+0x92f070> │ │ │ │ + ldr lr, [pc, #580] @ 93b5bc <__cxa_atexit@plt+0x92f040> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r2, [r5, #-12] │ │ │ │ add lr, pc, lr │ │ │ │ sub r2, r5, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ str lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [r5, #-24] @ 0xffffffe8 │ │ │ │ str ip, [r5, #-20] @ 0xffffffec │ │ │ │ str r9, [r5, #-16] │ │ │ │ str fp, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - bhi 93b5a4 <__cxa_atexit@plt+0x92f028> │ │ │ │ + bhi 93b574 <__cxa_atexit@plt+0x92eff8> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 93b3d8 <__cxa_atexit@plt+0x92ee5c> │ │ │ │ + ble 93b3a8 <__cxa_atexit@plt+0x92ee2c> │ │ │ │ ldr r2, [fp, #4] │ │ │ │ mov lr, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - bmi 93b570 <__cxa_atexit@plt+0x92eff4> │ │ │ │ - ldr r0, [pc, #512] @ 93b604 <__cxa_atexit@plt+0x92f088> │ │ │ │ + bmi 93b540 <__cxa_atexit@plt+0x92efc4> │ │ │ │ + ldr r0, [pc, #512] @ 93b5d4 <__cxa_atexit@plt+0x92f058> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-52]! @ 0xffffffcc │ │ │ │ ldr r0, [sp] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #20] │ │ │ │ stmib r5, {r0, fp} │ │ │ │ - ldr r7, [pc, #484] @ 93b608 <__cxa_atexit@plt+0x92f08c> │ │ │ │ + ldr r7, [pc, #484] @ 93b5d8 <__cxa_atexit@plt+0x92f05c> │ │ │ │ mov fp, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ add r9, r9, #7 │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93b514 <__cxa_atexit@plt+0x92ef98> │ │ │ │ - ldr r0, [pc, #392] @ 93b5dc <__cxa_atexit@plt+0x92f060> │ │ │ │ + ble 93b4e4 <__cxa_atexit@plt+0x92ef68> │ │ │ │ + ldr r0, [pc, #392] @ 93b5ac <__cxa_atexit@plt+0x92f030> │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ stmib r3, {r2, r9} │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r3, #12] │ │ │ │ - bhi 93b5c4 <__cxa_atexit@plt+0x92f048> │ │ │ │ + bhi 93b594 <__cxa_atexit@plt+0x92f018> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 93b474 <__cxa_atexit@plt+0x92eef8> │ │ │ │ + ble 93b444 <__cxa_atexit@plt+0x92eec8> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 93b584 <__cxa_atexit@plt+0x92f008> │ │ │ │ - ldr r3, [pc, #348] @ 93b5fc <__cxa_atexit@plt+0x92f080> │ │ │ │ + bmi 93b554 <__cxa_atexit@plt+0x92efd8> │ │ │ │ + ldr r3, [pc, #348] @ 93b5cc <__cxa_atexit@plt+0x92f050> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #324] @ 93b600 <__cxa_atexit@plt+0x92f084> │ │ │ │ + ldr r7, [pc, #324] @ 93b5d0 <__cxa_atexit@plt+0x92f054> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #284] @ 93b5e8 <__cxa_atexit@plt+0x92f06c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #284] @ 93b5b8 <__cxa_atexit@plt+0x92f03c> │ │ │ │ ldr r7, [fp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #-24]! @ 0xffffffe8 │ │ │ │ tst r7, #3 │ │ │ │ stmib r3, {r8, ip} │ │ │ │ str r9, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ - beq 93b554 <__cxa_atexit@plt+0x92efd8> │ │ │ │ + beq 93b524 <__cxa_atexit@plt+0x92efa8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r7, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ mov sl, ip │ │ │ │ - b 93aab0 <__cxa_atexit@plt+0x92e534> │ │ │ │ - ldr lr, [pc, #188] @ 93b5d8 <__cxa_atexit@plt+0x92f05c> │ │ │ │ + b 93aa80 <__cxa_atexit@plt+0x92e504> │ │ │ │ + ldr lr, [pc, #188] @ 93b5a8 <__cxa_atexit@plt+0x92f02c> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r8, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r8, cr7, cr10, {5} │ │ │ │ str lr, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - beq 93b564 <__cxa_atexit@plt+0x92efe8> │ │ │ │ + beq 93b534 <__cxa_atexit@plt+0x92efb8> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ strb r8, [r3, r1] │ │ │ │ str sl, [r2, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 93b5f0 <__cxa_atexit@plt+0x92f074> │ │ │ │ + ldr r7, [pc, #120] @ 93b5c0 <__cxa_atexit@plt+0x92f044> │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #84] @ 93b5e0 <__cxa_atexit@plt+0x92f064> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #84] @ 93b5b0 <__cxa_atexit@plt+0x92f034> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #92] @ 93b5f8 <__cxa_atexit@plt+0x92f07c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #92] @ 93b5c8 <__cxa_atexit@plt+0x92f04c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 93b5f4 <__cxa_atexit@plt+0x92f078> │ │ │ │ + ldr r7, [pc, #72] @ 93b5c4 <__cxa_atexit@plt+0x92f048> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ ldr r8, [sp] │ │ │ │ mov r9, fp │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r3 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #24] @ 93b5e4 <__cxa_atexit@plt+0x92f068> │ │ │ │ + ldr r7, [pc, #24] @ 93b5b4 <__cxa_atexit@plt+0x92f038> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ muleq r0, r0, r2 │ │ │ │ - orreq ip, r2, #240, 8 @ 0xf0000000 │ │ │ │ - cmpeq fp, #68, 14 @ 0x1100000 │ │ │ │ + orreq ip, r2, #32, 10 @ 0x8000000 │ │ │ │ + cmpeq fp, #116, 14 @ 0x1d00000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ - orreq ip, r2, #0, 10 │ │ │ │ - cmpeq fp, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq fp, #136, 6 @ 0x20000002 │ │ │ │ - @ instruction: 0xfffdd588 │ │ │ │ - orreq ip, r2, #200, 10 @ 0x32000000 │ │ │ │ - @ instruction: 0xfffdd624 │ │ │ │ - orreq ip, r2, #92, 12 @ 0x5c00000 │ │ │ │ - cmpeq fp, #252, 4 @ 0xc000000f │ │ │ │ + orreq ip, r2, #48, 10 @ 0xc000000 │ │ │ │ + cmpeq fp, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq fp, #184, 6 @ 0xe0000002 │ │ │ │ + @ instruction: 0xfffdd5b8 │ │ │ │ + orreq ip, r2, #248, 10 @ 0x3e000000 │ │ │ │ + @ instruction: 0xfffdd654 │ │ │ │ + orreq ip, r2, #140, 12 @ 0x8c00000 │ │ │ │ + cmpeq fp, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ - ldr r3, [pc, #76] @ 93b670 <__cxa_atexit@plt+0x92f0f4> │ │ │ │ + ldr r3, [pc, #76] @ 93b640 <__cxa_atexit@plt+0x92f0c4> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93b668 <__cxa_atexit@plt+0x92f0ec> │ │ │ │ + beq 93b638 <__cxa_atexit@plt+0x92f0bc> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ mov r2, #1 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ strb r2, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ add r5, r5, #28 │ │ │ │ str r7, [r1, #8] │ │ │ │ - b 93aab0 <__cxa_atexit@plt+0x92e534> │ │ │ │ + b 93aa80 <__cxa_atexit@plt+0x92e504> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq fp, #148, 4 @ 0x40000009 │ │ │ │ + cmpeq fp, #196, 4 @ 0x4000000c │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ mov r2, #1 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ strb r2, [r7, r3] │ │ │ │ add r7, r3, #1 │ │ │ │ add r5, r5, #28 │ │ │ │ str r7, [r1, #8] │ │ │ │ - b 93aab0 <__cxa_atexit@plt+0x92e534> │ │ │ │ - cmpeq fp, #92, 4 @ 0xc0000005 │ │ │ │ + b 93aa80 <__cxa_atexit@plt+0x92e504> │ │ │ │ + cmpeq fp, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ mov r1, #1 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ strb r1, [r7, r2] │ │ │ │ add r7, r2, #1 │ │ │ │ add r5, r5, #24 │ │ │ │ str r7, [r3, #8] │ │ │ │ - b 93aab0 <__cxa_atexit@plt+0x92e534> │ │ │ │ + b 93aa80 <__cxa_atexit@plt+0x92e504> │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r2, [pc, #72] @ 93b740 <__cxa_atexit@plt+0x92f1c4> │ │ │ │ + ldr r2, [pc, #72] @ 93b710 <__cxa_atexit@plt+0x92f194> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 93b738 <__cxa_atexit@plt+0x92f1bc> │ │ │ │ + beq 93b708 <__cxa_atexit@plt+0x92f18c> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ strb r3, [r0, r1] │ │ │ │ add r3, r1, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ add r3, r5, #16 │ │ │ │ @@ -2407557,296 +2407545,296 @@ │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r1, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #8] │ │ │ │ bx ip │ │ │ │ - cmpeq fp, #128, 2 │ │ │ │ + cmpeq fp, #176, 2 @ 0x2c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93b818 <__cxa_atexit@plt+0x92f29c> │ │ │ │ - ldr r3, [pc, #104] @ 93b828 <__cxa_atexit@plt+0x92f2ac> │ │ │ │ + bhi 93b7e8 <__cxa_atexit@plt+0x92f26c> │ │ │ │ + ldr r3, [pc, #104] @ 93b7f8 <__cxa_atexit@plt+0x92f27c> │ │ │ │ str sl, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 93b7f8 <__cxa_atexit@plt+0x92f27c> │ │ │ │ - ldr r3, [pc, #84] @ 93b82c <__cxa_atexit@plt+0x92f2b0> │ │ │ │ + beq 93b7c8 <__cxa_atexit@plt+0x92f24c> │ │ │ │ + ldr r3, [pc, #84] @ 93b7fc <__cxa_atexit@plt+0x92f280> │ │ │ │ tst sl, #3 │ │ │ │ str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 93b808 <__cxa_atexit@plt+0x92f28c> │ │ │ │ - ldr r7, [pc, #64] @ 93b830 <__cxa_atexit@plt+0x92f2b4> │ │ │ │ + beq 93b7d8 <__cxa_atexit@plt+0x92f25c> │ │ │ │ + ldr r7, [pc, #64] @ 93b800 <__cxa_atexit@plt+0x92f284> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 93b360 <__cxa_atexit@plt+0x92ede4> │ │ │ │ + b 93b330 <__cxa_atexit@plt+0x92edb4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93b834 <__cxa_atexit@plt+0x92f2b8> │ │ │ │ + ldr r7, [pc, #20] @ 93b804 <__cxa_atexit@plt+0x92f288> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq fp, #20, 2 │ │ │ │ - cmpeq fp, #232 @ 0xe8 │ │ │ │ + cmpeq fp, #68, 2 │ │ │ │ + cmpeq fp, #24, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #60] @ 93b88c <__cxa_atexit@plt+0x92f310> │ │ │ │ + ldr r2, [pc, #60] @ 93b85c <__cxa_atexit@plt+0x92f2e0> │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst sl, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r3] │ │ │ │ - beq 93b880 <__cxa_atexit@plt+0x92f304> │ │ │ │ - ldr r2, [pc, #36] @ 93b890 <__cxa_atexit@plt+0x92f314> │ │ │ │ + beq 93b850 <__cxa_atexit@plt+0x92f2d4> │ │ │ │ + ldr r2, [pc, #36] @ 93b860 <__cxa_atexit@plt+0x92f2e4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b 93b360 <__cxa_atexit@plt+0x92ede4> │ │ │ │ + b 93b330 <__cxa_atexit@plt+0x92edb4> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq fp, #140 @ 0x8c │ │ │ │ + cmpeq fp, #188 @ 0xbc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 93b8bc <__cxa_atexit@plt+0x92f340> │ │ │ │ + ldr r3, [pc, #16] @ 93b88c <__cxa_atexit@plt+0x92f310> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 93b360 <__cxa_atexit@plt+0x92ede4> │ │ │ │ + b 93b330 <__cxa_atexit@plt+0x92edb4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 93b8dc <__cxa_atexit@plt+0x92f360> │ │ │ │ + ldr r7, [pc, #12] @ 93b8ac <__cxa_atexit@plt+0x92f330> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r2, #220, 12 @ 0xdc00000 │ │ │ │ - cmpeq fp, #76 @ 0x4c │ │ │ │ + orreq sl, r2, #12, 14 @ 0x300000 │ │ │ │ + cmpeq fp, #124 @ 0x7c │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93b95c <__cxa_atexit@plt+0x92f3e0> │ │ │ │ - ldr r3, [pc, #104] @ 93b96c <__cxa_atexit@plt+0x92f3f0> │ │ │ │ + bhi 93b92c <__cxa_atexit@plt+0x92f3b0> │ │ │ │ + ldr r3, [pc, #104] @ 93b93c <__cxa_atexit@plt+0x92f3c0> │ │ │ │ str sl, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 93b93c <__cxa_atexit@plt+0x92f3c0> │ │ │ │ - ldr r3, [pc, #84] @ 93b970 <__cxa_atexit@plt+0x92f3f4> │ │ │ │ + beq 93b90c <__cxa_atexit@plt+0x92f390> │ │ │ │ + ldr r3, [pc, #84] @ 93b940 <__cxa_atexit@plt+0x92f3c4> │ │ │ │ tst sl, #3 │ │ │ │ str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 93b94c <__cxa_atexit@plt+0x92f3d0> │ │ │ │ - ldr r7, [pc, #64] @ 93b974 <__cxa_atexit@plt+0x92f3f8> │ │ │ │ + beq 93b91c <__cxa_atexit@plt+0x92f3a0> │ │ │ │ + ldr r7, [pc, #64] @ 93b944 <__cxa_atexit@plt+0x92f3c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 93b360 <__cxa_atexit@plt+0x92ede4> │ │ │ │ + b 93b330 <__cxa_atexit@plt+0x92edb4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93b978 <__cxa_atexit@plt+0x92f3fc> │ │ │ │ + ldr r7, [pc, #20] @ 93b948 <__cxa_atexit@plt+0x92f3cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq fp, #208, 30 @ 0x340 │ │ │ │ - cmpeq fp, #144, 6 @ 0x40000002 │ │ │ │ + cmpeq fp, #0 │ │ │ │ + cmpeq fp, #192, 6 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93b9c4 <__cxa_atexit@plt+0x92f448> │ │ │ │ - ldr r7, [pc, #52] @ 93b9d4 <__cxa_atexit@plt+0x92f458> │ │ │ │ + bhi 93b994 <__cxa_atexit@plt+0x92f418> │ │ │ │ + ldr r7, [pc, #52] @ 93b9a4 <__cxa_atexit@plt+0x92f428> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 93b9b8 <__cxa_atexit@plt+0x92f43c> │ │ │ │ + beq 93b988 <__cxa_atexit@plt+0x92f40c> │ │ │ │ mov r7, r8 │ │ │ │ - b 93b9e8 <__cxa_atexit@plt+0x92f46c> │ │ │ │ + b 93b9b8 <__cxa_atexit@plt+0x92f43c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 93b9d8 <__cxa_atexit@plt+0x92f45c> │ │ │ │ + ldr r7, [pc, #12] @ 93b9a8 <__cxa_atexit@plt+0x92f42c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #120, 30 @ 0x1e0 │ │ │ │ - cmpeq fp, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq fp, #168, 30 @ 0x2a0 │ │ │ │ + cmpeq fp, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r9, r7, #7 │ │ │ │ ldm r9, {r3, r8, r9} │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r2, #4 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93ba80 <__cxa_atexit@plt+0x92f504> │ │ │ │ - ldr r1, [pc, #208] @ 93badc <__cxa_atexit@plt+0x92f560> │ │ │ │ + ble 93ba50 <__cxa_atexit@plt+0x92f4d4> │ │ │ │ + ldr r1, [pc, #208] @ 93baac <__cxa_atexit@plt+0x92f530> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-16]! │ │ │ │ str r2, [r5, #-8] │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ str r9, [r5, #-12] │ │ │ │ - bhi 93bac4 <__cxa_atexit@plt+0x92f548> │ │ │ │ + bhi 93ba94 <__cxa_atexit@plt+0x92f518> │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 93ba30 <__cxa_atexit@plt+0x92f4b4> │ │ │ │ + ble 93ba00 <__cxa_atexit@plt+0x92f484> │ │ │ │ ldr r1, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 93bab4 <__cxa_atexit@plt+0x92f538> │ │ │ │ - ldr r3, [pc, #140] @ 93bae8 <__cxa_atexit@plt+0x92f56c> │ │ │ │ + bmi 93ba84 <__cxa_atexit@plt+0x92f508> │ │ │ │ + ldr r3, [pc, #140] @ 93bab8 <__cxa_atexit@plt+0x92f53c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-40]! @ 0xffffffd8 │ │ │ │ stmib r5, {r8, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #116] @ 93baec <__cxa_atexit@plt+0x92f570> │ │ │ │ + ldr r7, [pc, #116] @ 93babc <__cxa_atexit@plt+0x92f540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r1, [pc, #80] @ 93bad8 <__cxa_atexit@plt+0x92f55c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r1, [pc, #80] @ 93baa8 <__cxa_atexit@plt+0x92f52c> │ │ │ │ ldr r7, [r9, #4] │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 93baac <__cxa_atexit@plt+0x92f530> │ │ │ │ - b 93bc6c <__cxa_atexit@plt+0x92f6f0> │ │ │ │ + beq 93ba7c <__cxa_atexit@plt+0x92f500> │ │ │ │ + b 93bc3c <__cxa_atexit@plt+0x92f6c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 93bae0 <__cxa_atexit@plt+0x92f564> │ │ │ │ + ldr r7, [pc, #36] @ 93bab0 <__cxa_atexit@plt+0x92f534> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #24] @ 93bae4 <__cxa_atexit@plt+0x92f568> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #24] @ 93bab4 <__cxa_atexit@plt+0x92f538> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq fp, r2, #192, 30 @ 0x300 │ │ │ │ - cmpeq fp, #68, 4 @ 0x40000004 │ │ │ │ - @ instruction: 0xfffdcfcc │ │ │ │ - orreq ip, r2, #12 │ │ │ │ + orreq fp, r2, #240, 30 @ 0x3c0 │ │ │ │ + cmpeq fp, #116, 4 @ 0x40000007 │ │ │ │ + @ instruction: 0xfffdcffc │ │ │ │ + orreq ip, r2, #60 @ 0x3c │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #36] @ 93bb28 <__cxa_atexit@plt+0x92f5ac> │ │ │ │ + ldr r3, [pc, #36] @ 93baf8 <__cxa_atexit@plt+0x92f57c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93bb20 <__cxa_atexit@plt+0x92f5a4> │ │ │ │ - b 93bb34 <__cxa_atexit@plt+0x92f5b8> │ │ │ │ + beq 93baf0 <__cxa_atexit@plt+0x92f574> │ │ │ │ + b 93bb04 <__cxa_atexit@plt+0x92f588> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #156] @ 93bbe0 <__cxa_atexit@plt+0x92f664> │ │ │ │ + ldr r0, [pc, #156] @ 93bbb0 <__cxa_atexit@plt+0x92f634> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - beq 93bbc0 <__cxa_atexit@plt+0x92f644> │ │ │ │ + beq 93bb90 <__cxa_atexit@plt+0x92f614> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 93bbcc <__cxa_atexit@plt+0x92f650> │ │ │ │ + bcc 93bb9c <__cxa_atexit@plt+0x92f620> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ lsr r2, r7, #24 │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r2, [r1, r0]! │ │ │ │ lsr r9, r7, #8 │ │ │ │ lsr r2, r7, #16 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r7, [r1, #3] │ │ │ │ strb r9, [r1, #2] │ │ │ │ strb r2, [r1, #1] │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #52] @ 93bbe4 <__cxa_atexit@plt+0x92f668> │ │ │ │ + ldr r0, [pc, #52] @ 93bbb4 <__cxa_atexit@plt+0x92f638> │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq sl, r2, #76, 8 @ 0x4c000000 │ │ │ │ + orreq sl, r2, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93bc54 <__cxa_atexit@plt+0x92f6d8> │ │ │ │ + bcc 93bc24 <__cxa_atexit@plt+0x92f6a8> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r0, r7, #24 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ @@ -2407854,77 +2407842,77 @@ │ │ │ │ lsr r9, r7, #8 │ │ │ │ lsr r0, r7, #16 │ │ │ │ strb r7, [r2, #3] │ │ │ │ strb r9, [r2, #2] │ │ │ │ strb r0, [r2, #1] │ │ │ │ add r0, r1, #4 │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #24] @ 93bc60 <__cxa_atexit@plt+0x92f6e4> │ │ │ │ + ldr r0, [pc, #24] @ 93bc30 <__cxa_atexit@plt+0x92f6b4> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sl, r2, #180, 6 @ 0xd0000002 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sl, r2, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r0, [pc, #156] @ 93bd18 <__cxa_atexit@plt+0x92f79c> │ │ │ │ + ldr r0, [pc, #156] @ 93bce8 <__cxa_atexit@plt+0x92f76c> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5] │ │ │ │ - beq 93bcf8 <__cxa_atexit@plt+0x92f77c> │ │ │ │ + beq 93bcc8 <__cxa_atexit@plt+0x92f74c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 93bd04 <__cxa_atexit@plt+0x92f788> │ │ │ │ + bcc 93bcd4 <__cxa_atexit@plt+0x92f758> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #-12] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ lsr r2, r7, #24 │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ strb r2, [r1, r0]! │ │ │ │ lsr r9, r7, #8 │ │ │ │ lsr r2, r7, #16 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r7, [r1, #3] │ │ │ │ strb r9, [r1, #2] │ │ │ │ strb r2, [r1, #1] │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #52] @ 93bd1c <__cxa_atexit@plt+0x92f7a0> │ │ │ │ + ldr r0, [pc, #52] @ 93bcec <__cxa_atexit@plt+0x92f770> │ │ │ │ sub r7, r3, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r6, {r0, lr} │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq sl, r2, #20, 6 @ 0x50000000 │ │ │ │ + orreq sl, r2, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93bd8c <__cxa_atexit@plt+0x92f810> │ │ │ │ + bcc 93bd5c <__cxa_atexit@plt+0x92f7e0> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ lsr r0, r7, #24 │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr lr, [r5, #-16] │ │ │ │ @@ -2407932,88 +2407920,88 @@ │ │ │ │ lsr r9, r7, #8 │ │ │ │ lsr r0, r7, #16 │ │ │ │ strb r7, [r2, #3] │ │ │ │ strb r9, [r2, #2] │ │ │ │ strb r0, [r2, #1] │ │ │ │ add r0, r1, #4 │ │ │ │ str r0, [r8, #8] │ │ │ │ - ldr r0, [pc, #24] @ 93bd98 <__cxa_atexit@plt+0x92f81c> │ │ │ │ + ldr r0, [pc, #24] @ 93bd68 <__cxa_atexit@plt+0x92f7ec> │ │ │ │ sub r7, r6, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r3, {r0, lr} │ │ │ │ bx ip │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sl, r2, #124, 4 @ 0xc0000007 │ │ │ │ - cmpeq fp, #112, 30 @ 0x1c0 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sl, r2, #172, 4 @ 0xc000000a │ │ │ │ + cmpeq fp, #160, 30 @ 0x280 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93bf3c <__cxa_atexit@plt+0x92f9c0> │ │ │ │ + bhi 93bf0c <__cxa_atexit@plt+0x92f990> │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr r7, [r9, #8] │ │ │ │ add sl, r1, #8 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93be4c <__cxa_atexit@plt+0x92f8d0> │ │ │ │ - ldr r0, [pc, #412] @ 93bf74 <__cxa_atexit@plt+0x92f9f8> │ │ │ │ + ble 93be1c <__cxa_atexit@plt+0x92f8a0> │ │ │ │ + ldr r0, [pc, #412] @ 93bf44 <__cxa_atexit@plt+0x92f9c8> │ │ │ │ str r1, [r5, #-4] │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ cmp fp, r1 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - bhi 93bf50 <__cxa_atexit@plt+0x92f9d4> │ │ │ │ + bhi 93bf20 <__cxa_atexit@plt+0x92f9a4> │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r1 │ │ │ │ lsl r1, r1, #1 │ │ │ │ cmp r0, sl │ │ │ │ - ble 93bdf8 <__cxa_atexit@plt+0x92f87c> │ │ │ │ + ble 93bdc8 <__cxa_atexit@plt+0x92f84c> │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov lr, #0 │ │ │ │ cmp r0, #0 │ │ │ │ mcr 15, 0, lr, cr7, cr10, {5} │ │ │ │ - bmi 93bf1c <__cxa_atexit@plt+0x92f9a0> │ │ │ │ - ldr r2, [pc, #352] @ 93bf84 <__cxa_atexit@plt+0x92fa08> │ │ │ │ + bmi 93beec <__cxa_atexit@plt+0x92f970> │ │ │ │ + ldr r2, [pc, #352] @ 93bf54 <__cxa_atexit@plt+0x92f9d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-40]! @ 0xffffffd8 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ - ldr r7, [pc, #324] @ 93bf88 <__cxa_atexit@plt+0x92fa0c> │ │ │ │ + ldr r7, [pc, #324] @ 93bf58 <__cxa_atexit@plt+0x92f9dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr lr, [pc, #280] @ 93bf6c <__cxa_atexit@plt+0x92f9f0> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr lr, [pc, #280] @ 93bf3c <__cxa_atexit@plt+0x92f9c0> │ │ │ │ ldr r7, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str lr, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ - beq 93bf10 <__cxa_atexit@plt+0x92f994> │ │ │ │ - ldr lr, [pc, #240] @ 93bf70 <__cxa_atexit@plt+0x92f9f4> │ │ │ │ + beq 93bee0 <__cxa_atexit@plt+0x92f964> │ │ │ │ + ldr lr, [pc, #240] @ 93bf40 <__cxa_atexit@plt+0x92f9c4> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5] │ │ │ │ add lr, pc, lr │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ - beq 93bf2c <__cxa_atexit@plt+0x92f9b0> │ │ │ │ + beq 93befc <__cxa_atexit@plt+0x92f980> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ lsr r2, r0, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ lsr r2, r0, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -2408033,67 +2408021,67 @@ │ │ │ │ strb r3, [r1, #4] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb r9, [r1, #3] │ │ │ │ strb r3, [r1, #2] │ │ │ │ strb r2, [r1, #1] │ │ │ │ mov r2, r5 │ │ │ │ str sl, [r8, #8] │ │ │ │ - b 93bf30 <__cxa_atexit@plt+0x92f9b4> │ │ │ │ + b 93bf00 <__cxa_atexit@plt+0x92f984> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 93bf78 <__cxa_atexit@plt+0x92f9fc> │ │ │ │ + ldr r7, [pc, #84] @ 93bf48 <__cxa_atexit@plt+0x92f9cc> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ mov r5, r7 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 93bf80 <__cxa_atexit@plt+0x92fa04> │ │ │ │ + ldr r7, [pc, #60] @ 93bf50 <__cxa_atexit@plt+0x92f9d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 93bf7c <__cxa_atexit@plt+0x92fa00> │ │ │ │ + ldr r7, [pc, #36] @ 93bf4c <__cxa_atexit@plt+0x92f9d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - orreq fp, r2, #88, 22 @ 0x16000 │ │ │ │ - cmpeq fp, #184, 26 @ 0x2e00 │ │ │ │ - cmpeq fp, #24, 20 @ 0x18000 │ │ │ │ - @ instruction: 0xfffdcc04 │ │ │ │ - orreq fp, r2, #64, 24 @ 0x4000 │ │ │ │ + orreq fp, r2, #136, 22 @ 0x22000 │ │ │ │ + cmpeq fp, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq fp, #72, 20 @ 0x48000 │ │ │ │ + @ instruction: 0xfffdcc34 │ │ │ │ + orreq fp, r2, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ - ldr r3, [pc, #168] @ 93c048 <__cxa_atexit@plt+0x92facc> │ │ │ │ + ldr r3, [pc, #168] @ 93c018 <__cxa_atexit@plt+0x92fa9c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93c040 <__cxa_atexit@plt+0x92fac4> │ │ │ │ - ldr r2, [pc, #140] @ 93c04c <__cxa_atexit@plt+0x92fad0> │ │ │ │ + beq 93c010 <__cxa_atexit@plt+0x92fa94> │ │ │ │ + ldr r2, [pc, #140] @ 93c01c <__cxa_atexit@plt+0x92faa0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 93c040 <__cxa_atexit@plt+0x92fac4> │ │ │ │ + beq 93c010 <__cxa_atexit@plt+0x92fa94> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ lsr r8, r1, #24 │ │ │ │ mov r2, sl │ │ │ │ ldr lr, [r5, #4] │ │ │ │ strb r8, [r2, r3]! │ │ │ │ lsr r9, r0, #8 │ │ │ │ @@ -2408116,24 +2408104,24 @@ │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ 93c0e8 <__cxa_atexit@plt+0x92fb6c> │ │ │ │ + ldr r2, [pc, #136] @ 93c0b8 <__cxa_atexit@plt+0x92fb3c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 93c0e0 <__cxa_atexit@plt+0x92fb64> │ │ │ │ + beq 93c0b0 <__cxa_atexit@plt+0x92fb34> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ lsr r8, r1, #24 │ │ │ │ mov r2, sl │ │ │ │ ldr lr, [r5, #4] │ │ │ │ strb r8, [r2, r3]! │ │ │ │ lsr r9, r0, #8 │ │ │ │ @@ -2408181,23 +2408169,23 @@ │ │ │ │ add r0, r8, #8 │ │ │ │ str r0, [lr, #8] │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #136] @ 93c1ec <__cxa_atexit@plt+0x92fc70> │ │ │ │ + ldr r1, [pc, #136] @ 93c1bc <__cxa_atexit@plt+0x92fc40> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 93c1dc <__cxa_atexit@plt+0x92fc60> │ │ │ │ + beq 93c1ac <__cxa_atexit@plt+0x92fc30> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ lsr r8, r1, #24 │ │ │ │ ldr lr, [r5, #4] │ │ │ │ strb r8, [r2, r3]! │ │ │ │ lsr r9, r0, #8 │ │ │ │ lsr r8, r0, #16 │ │ │ │ @@ -2408242,778 +2408230,778 @@ │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r3, [r1, #3] │ │ │ │ strb r2, [r1, #2] │ │ │ │ strb r0, [r1, #1] │ │ │ │ add r0, r8, #8 │ │ │ │ str r0, [lr, #8] │ │ │ │ bx ip │ │ │ │ - cmpeq fp, #8, 14 @ 0x200000 │ │ │ │ + cmpeq fp, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93c2bc <__cxa_atexit@plt+0x92fd40> │ │ │ │ - ldr r3, [pc, #88] @ 93c2cc <__cxa_atexit@plt+0x92fd50> │ │ │ │ + bhi 93c28c <__cxa_atexit@plt+0x92fd10> │ │ │ │ + ldr r3, [pc, #88] @ 93c29c <__cxa_atexit@plt+0x92fd20> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq 93c2ac <__cxa_atexit@plt+0x92fd30> │ │ │ │ - ldr r1, [pc, #72] @ 93c2d0 <__cxa_atexit@plt+0x92fd54> │ │ │ │ + beq 93c27c <__cxa_atexit@plt+0x92fd00> │ │ │ │ + ldr r1, [pc, #72] @ 93c2a0 <__cxa_atexit@plt+0x92fd24> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 93bdac <__cxa_atexit@plt+0x92f830> │ │ │ │ + b 93bd7c <__cxa_atexit@plt+0x92f800> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93c2d4 <__cxa_atexit@plt+0x92fd58> │ │ │ │ + ldr r7, [pc, #16] @ 93c2a4 <__cxa_atexit@plt+0x92fd28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq fp, #164, 12 @ 0xa400000 │ │ │ │ - cmpeq fp, #132, 12 @ 0x8400000 │ │ │ │ + cmpeq fp, #212, 12 @ 0xd400000 │ │ │ │ + cmpeq fp, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 93c300 <__cxa_atexit@plt+0x92fd84> │ │ │ │ + ldr r3, [pc, #20] @ 93c2d0 <__cxa_atexit@plt+0x92fd54> │ │ │ │ add sl, r7, #7 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - b 93bdac <__cxa_atexit@plt+0x92f830> │ │ │ │ + b 93bd7c <__cxa_atexit@plt+0x92f800> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 93c320 <__cxa_atexit@plt+0x92fda4> │ │ │ │ + ldr r7, [pc, #12] @ 93c2f0 <__cxa_atexit@plt+0x92fd74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #152, 24 @ 0x9800 │ │ │ │ - cmpeq fp, #52, 12 @ 0x3400000 │ │ │ │ + orreq r9, r2, #200, 24 @ 0xc800 │ │ │ │ + cmpeq fp, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93c3a0 <__cxa_atexit@plt+0x92fe24> │ │ │ │ - ldr r2, [pc, #104] @ 93c3b0 <__cxa_atexit@plt+0x92fe34> │ │ │ │ + bhi 93c370 <__cxa_atexit@plt+0x92fdf4> │ │ │ │ + ldr r2, [pc, #104] @ 93c380 <__cxa_atexit@plt+0x92fe04> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 93c390 <__cxa_atexit@plt+0x92fe14> │ │ │ │ + beq 93c360 <__cxa_atexit@plt+0x92fde4> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ - ldr r1, [pc, #68] @ 93c3b4 <__cxa_atexit@plt+0x92fe38> │ │ │ │ + ldr r1, [pc, #68] @ 93c384 <__cxa_atexit@plt+0x92fe08> │ │ │ │ ldr r0, [r3, #8] │ │ │ │ str r9, [r5, #-12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r7 │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b 93bdac <__cxa_atexit@plt+0x92f830> │ │ │ │ + b 93bd7c <__cxa_atexit@plt+0x92f800> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 93c3b8 <__cxa_atexit@plt+0x92fe3c> │ │ │ │ + ldr r7, [pc, #16] @ 93c388 <__cxa_atexit@plt+0x92fe0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq fp, #200, 10 @ 0x32000000 │ │ │ │ - cmpeq fp, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq fp, #248, 10 @ 0x3e000000 │ │ │ │ + cmpeq fp, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r7, [pc, #24] @ 93c3f0 <__cxa_atexit@plt+0x92fe74> │ │ │ │ + ldr r7, [pc, #24] @ 93c3c0 <__cxa_atexit@plt+0x92fe44> │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 93bdac <__cxa_atexit@plt+0x92f830> │ │ │ │ + b 93bd7c <__cxa_atexit@plt+0x92f800> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93c42c <__cxa_atexit@plt+0x92feb0> │ │ │ │ + bcc 93c3fc <__cxa_atexit@plt+0x92fe80> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 93c438 <__cxa_atexit@plt+0x92febc> │ │ │ │ + ldr r2, [pc, #24] @ 93c408 <__cxa_atexit@plt+0x92fe8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r9, r2, #224, 22 @ 0x38000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r9, r2, #16, 24 @ 0x1000 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 93c490 <__cxa_atexit@plt+0x92ff14> │ │ │ │ + bcc 93c460 <__cxa_atexit@plt+0x92fee4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ - ldr r2, [pc, #56] @ 93c4a8 <__cxa_atexit@plt+0x92ff2c> │ │ │ │ + ldr r2, [pc, #56] @ 93c478 <__cxa_atexit@plt+0x92fefc> │ │ │ │ str r8, [r3, #16] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r6, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r9} │ │ │ │ str r0, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r7, [pc, #20] @ 93c4ac <__cxa_atexit@plt+0x92ff30> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r7, [pc, #20] @ 93c47c <__cxa_atexit@plt+0x92ff00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #240, 8 @ 0xf0000000 │ │ │ │ - cmpeq fp, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq fp, #32, 10 @ 0x8000000 │ │ │ │ + cmpeq fp, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93c52c <__cxa_atexit@plt+0x92ffb0> │ │ │ │ + bhi 93c4fc <__cxa_atexit@plt+0x92ff80> │ │ │ │ ldr r8, [r7, #15] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ asr r9, r8, #31 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - ldr lr, [pc, #104] @ 93c554 <__cxa_atexit@plt+0x92ffd8> │ │ │ │ + ldr lr, [pc, #104] @ 93c524 <__cxa_atexit@plt+0x92ffa8> │ │ │ │ strd r8, [r3] │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r5, {r0, r1, r7, r8} │ │ │ │ sub r7, r5, #56 @ 0x38 │ │ │ │ cmp fp, r7 │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - bhi 93c534 <__cxa_atexit@plt+0x92ffb8> │ │ │ │ + bhi 93c504 <__cxa_atexit@plt+0x92ff88> │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ str r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ strd r8, [r7] │ │ │ │ str r0, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 93c558 <__cxa_atexit@plt+0x92ffdc> │ │ │ │ + ldr r7, [pc, #28] @ 93c528 <__cxa_atexit@plt+0x92ffac> │ │ │ │ ldr ip, [r4, #-8] │ │ │ │ str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r5, #-36] @ 0xffffffdc │ │ │ │ mov r5, r3 │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq fp, #120, 20 @ 0x78000 │ │ │ │ - cmpeq fp, #180, 14 @ 0x2d00000 │ │ │ │ + cmpeq fp, #168, 20 @ 0xa8000 │ │ │ │ + cmpeq fp, #228, 14 @ 0x3900000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r7, r8} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r7, [r8, #8] │ │ │ │ add sl, r9, r3 │ │ │ │ cmp sl, r7 │ │ │ │ - ble 93c5fc <__cxa_atexit@plt+0x930080> │ │ │ │ - ldr r3, [pc, #248] @ 93c688 <__cxa_atexit@plt+0x93010c> │ │ │ │ + ble 93c5cc <__cxa_atexit@plt+0x930050> │ │ │ │ + ldr r3, [pc, #248] @ 93c658 <__cxa_atexit@plt+0x9300dc> │ │ │ │ str r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93c66c <__cxa_atexit@plt+0x9300f0> │ │ │ │ + bhi 93c63c <__cxa_atexit@plt+0x9300c0> │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r2 │ │ │ │ lsl r2, r2, #1 │ │ │ │ cmp r1, sl │ │ │ │ - ble 93c5a8 <__cxa_atexit@plt+0x93002c> │ │ │ │ + ble 93c578 <__cxa_atexit@plt+0x92fffc> │ │ │ │ ldr r3, [r0, #4] │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ - bmi 93c660 <__cxa_atexit@plt+0x9300e4> │ │ │ │ - ldr r2, [pc, #192] @ 93c694 <__cxa_atexit@plt+0x930118> │ │ │ │ + bmi 93c630 <__cxa_atexit@plt+0x9300b4> │ │ │ │ + ldr r2, [pc, #192] @ 93c664 <__cxa_atexit@plt+0x9300e8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r3, [r5, #20] │ │ │ │ - ldr r7, [pc, #164] @ 93c698 <__cxa_atexit@plt+0x93011c> │ │ │ │ + ldr r7, [pc, #164] @ 93c668 <__cxa_atexit@plt+0x9300ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r3, [pc, #124] @ 93c680 <__cxa_atexit@plt+0x930104> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r3, [pc, #124] @ 93c650 <__cxa_atexit@plt+0x9300d4> │ │ │ │ ldr r7, [r0, #4] │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - beq 93c658 <__cxa_atexit@plt+0x9300dc> │ │ │ │ + beq 93c628 <__cxa_atexit@plt+0x9300ac> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r0, r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ bl b7f0 │ │ │ │ add r7, r7, r9 │ │ │ │ str r7, [r8, #8] │ │ │ │ - ldr r7, [pc, #56] @ 93c684 <__cxa_atexit@plt+0x930108> │ │ │ │ + ldr r7, [pc, #56] @ 93c654 <__cxa_atexit@plt+0x9300d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 93c68c <__cxa_atexit@plt+0x930110> │ │ │ │ + ldr r7, [pc, #36] @ 93c65c <__cxa_atexit@plt+0x9300e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #28] @ 93c690 <__cxa_atexit@plt+0x930114> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #28] @ 93c660 <__cxa_atexit@plt+0x9300e4> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - orreq r9, r2, #96, 18 @ 0x180000 │ │ │ │ + orreq r9, r2, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - orreq fp, r2, #24, 8 @ 0x18000000 │ │ │ │ - cmpeq fp, #156, 12 @ 0x9c00000 │ │ │ │ - @ instruction: 0xfffdc454 │ │ │ │ - orreq fp, r2, #144, 8 @ 0x90000000 │ │ │ │ + orreq fp, r2, #72, 8 @ 0x48000000 │ │ │ │ + cmpeq fp, #204, 12 @ 0xcc00000 │ │ │ │ + @ instruction: 0xfffdc484 │ │ │ │ + orreq fp, r2, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr r3, [pc, #88] @ 93c708 <__cxa_atexit@plt+0x93018c> │ │ │ │ + ldr r3, [pc, #88] @ 93c6d8 <__cxa_atexit@plt+0x93015c> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93c700 <__cxa_atexit@plt+0x930184> │ │ │ │ + beq 93c6d0 <__cxa_atexit@plt+0x930154> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r0, r7, sl │ │ │ │ mov r2, r8 │ │ │ │ bl b7f0 │ │ │ │ add r7, sl, r8 │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #24] @ 93c70c <__cxa_atexit@plt+0x930190> │ │ │ │ + ldr r7, [pc, #24] @ 93c6dc <__cxa_atexit@plt+0x930160> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - orreq r9, r2, #184, 16 @ 0xb80000 │ │ │ │ + orreq r9, r2, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r0, r7, sl │ │ │ │ mov r2, r8 │ │ │ │ bl b7f0 │ │ │ │ add r7, sl, r8 │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #12] @ 93c750 <__cxa_atexit@plt+0x9301d4> │ │ │ │ + ldr r7, [pc, #12] @ 93c720 <__cxa_atexit@plt+0x9301a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #104, 16 @ 0x680000 │ │ │ │ + orreq r9, r2, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ mov r2, r8 │ │ │ │ add r0, r7, sl │ │ │ │ ldr r9, [r5, #4] │ │ │ │ bl b7f0 │ │ │ │ add r7, sl, r8 │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #12] @ 93c798 <__cxa_atexit@plt+0x93021c> │ │ │ │ + ldr r7, [pc, #12] @ 93c768 <__cxa_atexit@plt+0x9301ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #32, 16 @ 0x200000 │ │ │ │ + orreq r9, r2, #80, 16 @ 0x500000 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ andeq r0, r0, r6, lsl #10 │ │ │ │ - cmpeq fp, #8, 20 @ 0x8000 │ │ │ │ + cmpeq fp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 93c7f4 <__cxa_atexit@plt+0x930278> │ │ │ │ - ldr r2, [pc, #68] @ 93c814 <__cxa_atexit@plt+0x930298> │ │ │ │ + bcc 93c7c4 <__cxa_atexit@plt+0x930248> │ │ │ │ + ldr r2, [pc, #68] @ 93c7e4 <__cxa_atexit@plt+0x930268> │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldm r5, {r1, r7} │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #19 │ │ │ │ str r9, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r7, [pc, #28] @ 93c818 <__cxa_atexit@plt+0x93029c> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r7, [pc, #28] @ 93c7e8 <__cxa_atexit@plt+0x93026c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce4 │ │ │ │ - cmpeq fp, #140, 2 @ 0x23 │ │ │ │ - cmpeq fp, #104, 2 │ │ │ │ + cmpeq fp, #188, 2 @ 0x2f │ │ │ │ + cmpeq fp, #152, 2 @ 0x26 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93c864 <__cxa_atexit@plt+0x9302e8> │ │ │ │ - ldr r7, [pc, #52] @ 93c874 <__cxa_atexit@plt+0x9302f8> │ │ │ │ + bhi 93c834 <__cxa_atexit@plt+0x9302b8> │ │ │ │ + ldr r7, [pc, #52] @ 93c844 <__cxa_atexit@plt+0x9302c8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 93c858 <__cxa_atexit@plt+0x9302dc> │ │ │ │ + beq 93c828 <__cxa_atexit@plt+0x9302ac> │ │ │ │ mov r7, r8 │ │ │ │ - b 93c888 <__cxa_atexit@plt+0x93030c> │ │ │ │ + b 93c858 <__cxa_atexit@plt+0x9302dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 93c878 <__cxa_atexit@plt+0x9302fc> │ │ │ │ + ldr r7, [pc, #12] @ 93c848 <__cxa_atexit@plt+0x9302cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #40, 2 │ │ │ │ - cmpeq fp, #12, 2 │ │ │ │ + cmpeq fp, #88, 2 │ │ │ │ + cmpeq fp, #60, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ - ldr r1, [pc, #168] @ 93c944 <__cxa_atexit@plt+0x9303c8> │ │ │ │ + ldr r1, [pc, #168] @ 93c914 <__cxa_atexit@plt+0x930398> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ stmda r5, {r8, lr} │ │ │ │ str r0, [r5, #4] │ │ │ │ - beq 93c90c <__cxa_atexit@plt+0x930390> │ │ │ │ + beq 93c8dc <__cxa_atexit@plt+0x930360> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr sl, [r3, #7] │ │ │ │ ldr r1, [r3, #11] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ str sl, [r5, #-4] │ │ │ │ cmp r9, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - bcc 93c91c <__cxa_atexit@plt+0x9303a0> │ │ │ │ - ldr r2, [pc, #100] @ 93c94c <__cxa_atexit@plt+0x9303d0> │ │ │ │ + bcc 93c8ec <__cxa_atexit@plt+0x930370> │ │ │ │ + ldr r2, [pc, #100] @ 93c91c <__cxa_atexit@plt+0x9303a0> │ │ │ │ str r1, [r6, #20] │ │ │ │ str sl, [r6, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4] │ │ │ │ add r2, r6, #8 │ │ │ │ stm r2, {r0, r8, lr} │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 93c948 <__cxa_atexit@plt+0x9303cc> │ │ │ │ + ldr r7, [pc, #36] @ 93c918 <__cxa_atexit@plt+0x93039c> │ │ │ │ str r0, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r1, #24 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq fp, #100 @ 0x64 │ │ │ │ + cmpeq fp, #148 @ 0x94 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - cmpeq fp, #56 @ 0x38 │ │ │ │ + cmpeq fp, #104 @ 0x68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r1, [r2, #7] │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r8, r9, lr} │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r0, [r5, #12] │ │ │ │ - bcc 93c9b4 <__cxa_atexit@plt+0x930438> │ │ │ │ - ldr r2, [pc, #68] @ 93c9d8 <__cxa_atexit@plt+0x93045c> │ │ │ │ + bcc 93c984 <__cxa_atexit@plt+0x930408> │ │ │ │ + ldr r2, [pc, #68] @ 93c9a8 <__cxa_atexit@plt+0x93042c> │ │ │ │ str r8, [r3, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, lr} │ │ │ │ str r9, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r7, [pc, #32] @ 93c9dc <__cxa_atexit@plt+0x930460> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r7, [pc, #32] @ 93c9ac <__cxa_atexit@plt+0x930430> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ str lr, [r5, #-8]! │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ - cmpeq fp, #200, 30 @ 0x320 │ │ │ │ - cmpeq fp, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq fp, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq fp, #228, 30 @ 0x390 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93ca70 <__cxa_atexit@plt+0x9304f4> │ │ │ │ - ldr r3, [pc, #124] @ 93ca80 <__cxa_atexit@plt+0x930504> │ │ │ │ + bhi 93ca40 <__cxa_atexit@plt+0x9304c4> │ │ │ │ + ldr r3, [pc, #124] @ 93ca50 <__cxa_atexit@plt+0x9304d4> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 93ca54 <__cxa_atexit@plt+0x9304d8> │ │ │ │ - ldr r7, [pc, #100] @ 93ca84 <__cxa_atexit@plt+0x930508> │ │ │ │ + beq 93ca24 <__cxa_atexit@plt+0x9304a8> │ │ │ │ + ldr r7, [pc, #100] @ 93ca54 <__cxa_atexit@plt+0x9304d8> │ │ │ │ ldr r1, [r8, #15] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ ldr r2, [r8, #11] │ │ │ │ tst r9, #3 │ │ │ │ stmib r5, {r1, r2, r3} │ │ │ │ - beq 93ca64 <__cxa_atexit@plt+0x9304e8> │ │ │ │ - ldr r7, [pc, #68] @ 93ca88 <__cxa_atexit@plt+0x93050c> │ │ │ │ + beq 93ca34 <__cxa_atexit@plt+0x9304b8> │ │ │ │ + ldr r7, [pc, #68] @ 93ca58 <__cxa_atexit@plt+0x9304dc> │ │ │ │ ldr r8, [r9, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ + b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93ca8c <__cxa_atexit@plt+0x930510> │ │ │ │ + ldr r7, [pc, #20] @ 93ca5c <__cxa_atexit@plt+0x9304e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, #52, 30 @ 0xd0 │ │ │ │ - cmpeq fp, #8, 30 │ │ │ │ + cmpeq fp, #100, 30 @ 0x190 │ │ │ │ + cmpeq fp, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ - ldr r0, [pc, #52] @ 93cae4 <__cxa_atexit@plt+0x930568> │ │ │ │ + ldr r0, [pc, #52] @ 93cab4 <__cxa_atexit@plt+0x930538> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - beq 93cadc <__cxa_atexit@plt+0x930560> │ │ │ │ - ldr r3, [pc, #24] @ 93cae8 <__cxa_atexit@plt+0x93056c> │ │ │ │ + beq 93caac <__cxa_atexit@plt+0x930530> │ │ │ │ + ldr r3, [pc, #24] @ 93cab8 <__cxa_atexit@plt+0x93053c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ + b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #172, 28 @ 0xac0 │ │ │ │ + cmpeq fp, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 93cb0c <__cxa_atexit@plt+0x930590> │ │ │ │ + ldr r3, [pc, #12] @ 93cadc <__cxa_atexit@plt+0x930560> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ + b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #120, 28 @ 0x780 │ │ │ │ + cmpeq fp, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ str r8, [r3, #-8]! │ │ │ │ cmp r0, r2 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - bcc 93cba0 <__cxa_atexit@plt+0x930624> │ │ │ │ - ldr r1, [pc, #160] @ 93cbe4 <__cxa_atexit@plt+0x930668> │ │ │ │ + bcc 93cb70 <__cxa_atexit@plt+0x9305f4> │ │ │ │ + ldr r1, [pc, #160] @ 93cbb4 <__cxa_atexit@plt+0x930638> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r7, [r5, #4] │ │ │ │ stmib r6, {r1, r8} │ │ │ │ ldr r8, [r5, #8] │ │ │ │ sub r1, r2, #1 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r0, r2 │ │ │ │ str r1, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - bcc 93cbbc <__cxa_atexit@plt+0x930640> │ │ │ │ - ldr r0, [pc, #120] @ 93cbf0 <__cxa_atexit@plt+0x930674> │ │ │ │ + bcc 93cb8c <__cxa_atexit@plt+0x930610> │ │ │ │ + ldr r0, [pc, #120] @ 93cbc0 <__cxa_atexit@plt+0x930644> │ │ │ │ str r8, [r6, #24] │ │ │ │ str r7, [r6, #32] │ │ │ │ add r3, r6, #12 │ │ │ │ str r9, [r6, #28] │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm r3, {r0, sl, lr} │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r6, [pc, #68] @ 93cbec <__cxa_atexit@plt+0x930670> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r6, [pc, #68] @ 93cbbc <__cxa_atexit@plt+0x930640> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - ldr r7, [pc, #36] @ 93cbe8 <__cxa_atexit@plt+0x93066c> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + ldr r7, [pc, #36] @ 93cbb8 <__cxa_atexit@plt+0x93063c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r8, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #220, 8 @ 0xdc000000 │ │ │ │ - cmpeq fp, #192, 26 @ 0x3000 │ │ │ │ + orreq r9, r2, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq fp, #240, 26 @ 0x3c00 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff924 │ │ │ │ - cmpeq fp, #148, 26 @ 0x2500 │ │ │ │ + cmpeq fp, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #8 │ │ │ │ cmp r8, r1 │ │ │ │ - bcc 93cc78 <__cxa_atexit@plt+0x9306fc> │ │ │ │ + bcc 93cc48 <__cxa_atexit@plt+0x9306cc> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ - ldr r6, [pc, #152] @ 93ccbc <__cxa_atexit@plt+0x930740> │ │ │ │ + ldr r6, [pc, #152] @ 93cc8c <__cxa_atexit@plt+0x930710> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r9, [r3, #16] │ │ │ │ ldr sl, [r3, #20] │ │ │ │ stmib r2, {r6, r7} │ │ │ │ sub r7, r1, #1 │ │ │ │ ldmib r3, {r0, r1, lr} │ │ │ │ add r6, r2, #32 │ │ │ │ cmp r8, r6 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ - bcc 93cc94 <__cxa_atexit@plt+0x930718> │ │ │ │ - ldr r3, [pc, #112] @ 93ccc8 <__cxa_atexit@plt+0x93074c> │ │ │ │ + bcc 93cc64 <__cxa_atexit@plt+0x9306e8> │ │ │ │ + ldr r3, [pc, #112] @ 93cc98 <__cxa_atexit@plt+0x93071c> │ │ │ │ add r8, r2, #12 │ │ │ │ add r5, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ stm r8, {r3, sl, lr} │ │ │ │ sub r8, r6, #19 │ │ │ │ str r9, [r2, #24] │ │ │ │ str r0, [r2, #28] │ │ │ │ str r1, [r2, #32] │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r6, [pc, #68] @ 93ccc4 <__cxa_atexit@plt+0x930748> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r6, [pc, #68] @ 93cc94 <__cxa_atexit@plt+0x930718> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r1 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - ldr r7, [pc, #36] @ 93ccc0 <__cxa_atexit@plt+0x930744> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + ldr r7, [pc, #36] @ 93cc90 <__cxa_atexit@plt+0x930714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ str lr, [r5, #12] │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #252, 6 @ 0xf0000003 │ │ │ │ - cmpeq fp, #220, 24 @ 0xdc00 │ │ │ │ + orreq r9, r2, #44, 8 @ 0x2c000000 │ │ │ │ + cmpeq fp, #12, 26 @ 0x300 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - cmpeq fp, #216, 24 @ 0xd800 │ │ │ │ + cmpeq fp, #8, 26 @ 0x200 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 93c9f0 <__cxa_atexit@plt+0x930474> │ │ │ │ - cmpeq fp, #164, 24 @ 0xa400 │ │ │ │ + b 93c9c0 <__cxa_atexit@plt+0x930444> │ │ │ │ + cmpeq fp, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93cd28 <__cxa_atexit@plt+0x9307ac> │ │ │ │ - ldr r7, [pc, #52] @ 93cd38 <__cxa_atexit@plt+0x9307bc> │ │ │ │ + bhi 93ccf8 <__cxa_atexit@plt+0x93077c> │ │ │ │ + ldr r7, [pc, #52] @ 93cd08 <__cxa_atexit@plt+0x93078c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 93cd1c <__cxa_atexit@plt+0x9307a0> │ │ │ │ + beq 93ccec <__cxa_atexit@plt+0x930770> │ │ │ │ mov r7, r8 │ │ │ │ - b 93cd4c <__cxa_atexit@plt+0x9307d0> │ │ │ │ + b 93cd1c <__cxa_atexit@plt+0x9307a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 93cd3c <__cxa_atexit@plt+0x9307c0> │ │ │ │ + ldr r7, [pc, #12] @ 93cd0c <__cxa_atexit@plt+0x930790> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #140, 24 @ 0x8c00 │ │ │ │ - cmpeq fp, #72, 24 @ 0x4800 │ │ │ │ + cmpeq fp, #188, 24 @ 0xbc00 │ │ │ │ + cmpeq fp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ ldr r8, [r7, #15] │ │ │ │ - ldr r0, [pc, #192] @ 93ce20 <__cxa_atexit@plt+0x9308a4> │ │ │ │ + ldr r0, [pc, #192] @ 93cdf0 <__cxa_atexit@plt+0x930874> │ │ │ │ ldr r2, [r1, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r7, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r2, lr} │ │ │ │ mov r2, r5 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ str r8, [r2, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 93cde8 <__cxa_atexit@plt+0x93086c> │ │ │ │ - ldr sl, [pc, #148] @ 93ce24 <__cxa_atexit@plt+0x9308a8> │ │ │ │ + beq 93cdb8 <__cxa_atexit@plt+0x93083c> │ │ │ │ + ldr sl, [pc, #148] @ 93cdf4 <__cxa_atexit@plt+0x930878> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r9, [r3, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ add sl, pc, sl │ │ │ │ cmp ip, r3 │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ - bcc 93cdf8 <__cxa_atexit@plt+0x93087c> │ │ │ │ - ldr r5, [pc, #104] @ 93ce2c <__cxa_atexit@plt+0x9308b0> │ │ │ │ + bcc 93cdc8 <__cxa_atexit@plt+0x93084c> │ │ │ │ + ldr r5, [pc, #104] @ 93cdfc <__cxa_atexit@plt+0x930880> │ │ │ │ str r0, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #4] │ │ │ │ add r5, r6, #8 │ │ │ │ stm r5, {r1, r8, lr} │ │ │ │ sub r8, r3, #19 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 93ce28 <__cxa_atexit@plt+0x9308ac> │ │ │ │ + ldr r7, [pc, #40] @ 93cdf8 <__cxa_atexit@plt+0x93087c> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-32]! @ 0xffffffe0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - cmpeq fp, #128, 22 @ 0x20000 │ │ │ │ + cmpeq fp, #176, 22 @ 0x2c000 │ │ │ │ @ instruction: 0xfffff6f0 │ │ │ │ - cmpeq fp, #88, 22 @ 0x16000 │ │ │ │ + cmpeq fp, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r8, [pc, #140] @ 93ced0 <__cxa_atexit@plt+0x930954> │ │ │ │ + ldr r8, [pc, #140] @ 93cea0 <__cxa_atexit@plt+0x930924> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr lr, [r3, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr sl, [r2, #7] │ │ │ │ ldr r0, [r2, #11] │ │ │ │ @@ -2409022,172 +2409010,172 @@ │ │ │ │ ldr r9, [r5, #16] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str sl, [r5, #-8] │ │ │ │ cmp r1, r2 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ - bcc 93ceac <__cxa_atexit@plt+0x930930> │ │ │ │ - ldr r1, [pc, #72] @ 93ced4 <__cxa_atexit@plt+0x930958> │ │ │ │ + bcc 93ce7c <__cxa_atexit@plt+0x930900> │ │ │ │ + ldr r1, [pc, #72] @ 93cea4 <__cxa_atexit@plt+0x930928> │ │ │ │ str r8, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r9, lr} │ │ │ │ str sl, [r6, #24] │ │ │ │ sub r8, r2, #19 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r7, [pc, #36] @ 93ced8 <__cxa_atexit@plt+0x93095c> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r7, [pc, #36] @ 93cea8 <__cxa_atexit@plt+0x93092c> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #-20]! @ 0xffffffec │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ stmib r5, {r8, lr} │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ @ instruction: 0xfffff628 │ │ │ │ - cmpeq fp, #204, 20 @ 0xcc000 │ │ │ │ + cmpeq fp, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93cf14 <__cxa_atexit@plt+0x930998> │ │ │ │ + bcc 93cee4 <__cxa_atexit@plt+0x930968> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #24] @ 93cf20 <__cxa_atexit@plt+0x9309a4> │ │ │ │ + ldr r2, [pc, #24] @ 93cef0 <__cxa_atexit@plt+0x930974> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r9, r2, #248 @ 0xf8 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r9, r2, #40, 2 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93cf84 <__cxa_atexit@plt+0x930a08> │ │ │ │ + bhi 93cf54 <__cxa_atexit@plt+0x9309d8> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr lr, [r5] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - ldr r3, [pc, #108] @ 93cfb4 <__cxa_atexit@plt+0x930a38> │ │ │ │ + ldr r3, [pc, #108] @ 93cf84 <__cxa_atexit@plt+0x930a08> │ │ │ │ asr r9, r8, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r3, r5, #24 │ │ │ │ sub r2, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r9, [r5, #-8] │ │ │ │ - bhi 93cf94 <__cxa_atexit@plt+0x930a18> │ │ │ │ + bhi 93cf64 <__cxa_atexit@plt+0x9309e8> │ │ │ │ strd r8, [r7] │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #48] @ 93cfbc <__cxa_atexit@plt+0x930a40> │ │ │ │ + ldr r7, [pc, #48] @ 93cf8c <__cxa_atexit@plt+0x930a10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 93cfb8 <__cxa_atexit@plt+0x930a3c> │ │ │ │ + ldr r7, [pc, #28] @ 93cf88 <__cxa_atexit@plt+0x930a0c> │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ bx r2 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ - cmpeq fp, #24 │ │ │ │ - cmpeq fp, #112, 20 @ 0x70000 │ │ │ │ - cmpeq fp, #72, 2 │ │ │ │ + cmpeq fp, #72 @ 0x48 │ │ │ │ + cmpeq fp, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq fp, #120, 2 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 93d028 <__cxa_atexit@plt+0x930aac> │ │ │ │ - ldr r2, [pc, #64] @ 93d034 <__cxa_atexit@plt+0x930ab8> │ │ │ │ + bhi 93cff8 <__cxa_atexit@plt+0x930a7c> │ │ │ │ + ldr r2, [pc, #64] @ 93d004 <__cxa_atexit@plt+0x930a88> │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r9, #3 │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r1, [r3, #-16] │ │ │ │ - beq 93d01c <__cxa_atexit@plt+0x930aa0> │ │ │ │ + beq 93cfec <__cxa_atexit@plt+0x930a70> │ │ │ │ mov r7, r9 │ │ │ │ - b 93d0b0 <__cxa_atexit@plt+0x930b34> │ │ │ │ + b 93d080 <__cxa_atexit@plt+0x930b04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq fp, #208 @ 0xd0 │ │ │ │ + cmpeq fp, #0, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, ip │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 93d094 <__cxa_atexit@plt+0x930b18> │ │ │ │ - ldr r2, [pc, #64] @ 93d0a0 <__cxa_atexit@plt+0x930b24> │ │ │ │ + bhi 93d064 <__cxa_atexit@plt+0x930ae8> │ │ │ │ + ldr r2, [pc, #64] @ 93d070 <__cxa_atexit@plt+0x930af4> │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r9, #3 │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r1, [r3, #-16] │ │ │ │ - beq 93d088 <__cxa_atexit@plt+0x930b0c> │ │ │ │ + beq 93d058 <__cxa_atexit@plt+0x930adc> │ │ │ │ mov r7, r9 │ │ │ │ - b 93d0b0 <__cxa_atexit@plt+0x930b34> │ │ │ │ + b 93d080 <__cxa_atexit@plt+0x930b04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #104 @ 0x68 │ │ │ │ + cmpeq fp, #152 @ 0x98 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ - ldr lr, [pc, #276] @ 93d1d4 <__cxa_atexit@plt+0x930c58> │ │ │ │ - ldr r8, [pc, #276] @ 93d1d8 <__cxa_atexit@plt+0x930c5c> │ │ │ │ + ldr lr, [pc, #276] @ 93d1a4 <__cxa_atexit@plt+0x930c28> │ │ │ │ + ldr r8, [pc, #276] @ 93d1a8 <__cxa_atexit@plt+0x930c2c> │ │ │ │ mov ip, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r6 │ │ │ │ and r2, r9, #3 │ │ │ │ add r3, r6, ip │ │ │ │ cmp r2, #2 │ │ │ │ - beq 93d164 <__cxa_atexit@plt+0x930be8> │ │ │ │ + beq 93d134 <__cxa_atexit@plt+0x930bb8> │ │ │ │ cmp r2, #3 │ │ │ │ - beq 93d158 <__cxa_atexit@plt+0x930bdc> │ │ │ │ + beq 93d128 <__cxa_atexit@plt+0x930bac> │ │ │ │ ldr sl, [r4, #804] @ 0x324 │ │ │ │ add r2, r3, #16 │ │ │ │ cmp sl, r2 │ │ │ │ - bcc 93d1c0 <__cxa_atexit@plt+0x930c44> │ │ │ │ + bcc 93d190 <__cxa_atexit@plt+0x930c14> │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r9, [r9, #7] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #16] │ │ │ │ @@ -2409199,232 +2409187,232 @@ │ │ │ │ sub r7, r1, #11 │ │ │ │ mov r9, r2 │ │ │ │ add r3, r3, #5 │ │ │ │ tst r2, #3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r0, [r5, #16] │ │ │ │ - bne 93d0d0 <__cxa_atexit@plt+0x930b54> │ │ │ │ + bne 93d0a0 <__cxa_atexit@plt+0x930b24> │ │ │ │ ldr r0, [r2] │ │ │ │ add r6, r6, ip │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, r3 │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ - ldr r7, [pc, #112] @ 93d1dc <__cxa_atexit@plt+0x930c60> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ + ldr r7, [pc, #112] @ 93d1ac <__cxa_atexit@plt+0x930c30> │ │ │ │ ldr r2, [r9, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 93d1a4 <__cxa_atexit@plt+0x930c28> │ │ │ │ - ldr r6, [pc, #92] @ 93d1e0 <__cxa_atexit@plt+0x930c64> │ │ │ │ + beq 93d174 <__cxa_atexit@plt+0x930bf8> │ │ │ │ + ldr r6, [pc, #92] @ 93d1b0 <__cxa_atexit@plt+0x930c34> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ add r6, pc, r6 │ │ │ │ tst r7, #3 │ │ │ │ str r6, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 93d1b4 <__cxa_atexit@plt+0x930c38> │ │ │ │ + beq 93d184 <__cxa_atexit@plt+0x930c08> │ │ │ │ mov r6, r3 │ │ │ │ - b 93d230 <__cxa_atexit@plt+0x930cb4> │ │ │ │ + b 93d200 <__cxa_atexit@plt+0x930c84> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq fp, #40, 30 @ 0xa0 │ │ │ │ + cmpeq fp, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #36] @ 93d220 <__cxa_atexit@plt+0x930ca4> │ │ │ │ + ldr r2, [pc, #36] @ 93d1f0 <__cxa_atexit@plt+0x930c74> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ - beq 93d218 <__cxa_atexit@plt+0x930c9c> │ │ │ │ - b 93d230 <__cxa_atexit@plt+0x930cb4> │ │ │ │ + beq 93d1e8 <__cxa_atexit@plt+0x930c6c> │ │ │ │ + b 93d200 <__cxa_atexit@plt+0x930c84> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #232, 28 @ 0xe80 │ │ │ │ + cmpeq fp, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r3, #16]! │ │ │ │ cmp sl, #0 │ │ │ │ - bmi 93d2b0 <__cxa_atexit@plt+0x930d34> │ │ │ │ + bmi 93d280 <__cxa_atexit@plt+0x930d04> │ │ │ │ cmp sl, r9 │ │ │ │ - bgt 93d2b0 <__cxa_atexit@plt+0x930d34> │ │ │ │ - ldr r7, [pc, #184] @ 93d30c <__cxa_atexit@plt+0x930d90> │ │ │ │ + bgt 93d280 <__cxa_atexit@plt+0x930d04> │ │ │ │ + ldr r7, [pc, #184] @ 93d2dc <__cxa_atexit@plt+0x930d60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldmib r5, {r8, r9, lr} │ │ │ │ ldr r3, [r7] │ │ │ │ lsl r7, sl, #2 │ │ │ │ cmp r3, #0 │ │ │ │ - bne 93d2ec <__cxa_atexit@plt+0x930d70> │ │ │ │ + bne 93d2bc <__cxa_atexit@plt+0x930d40> │ │ │ │ mov r3, #0 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ add r3, r8, #12 │ │ │ │ add r1, r3, r7 │ │ │ │ ldrex r2, [r1] │ │ │ │ strex r2, r9, [r1] │ │ │ │ cmp r2, #0 │ │ │ │ - bne 93d278 <__cxa_atexit@plt+0x930cfc> │ │ │ │ + bne 93d248 <__cxa_atexit@plt+0x930ccc> │ │ │ │ add r1, r3, sl, lsr #7 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ - ldr r2, [pc, #120] @ 93d310 <__cxa_atexit@plt+0x930d94> │ │ │ │ + ldr r2, [pc, #120] @ 93d2e0 <__cxa_atexit@plt+0x930d64> │ │ │ │ add r5, r5, #20 │ │ │ │ mov r7, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r8] │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r1, r3, lsl #2] │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93d2d0 <__cxa_atexit@plt+0x930d54> │ │ │ │ - ldr r5, [pc, #84] @ 93d314 <__cxa_atexit@plt+0x930d98> │ │ │ │ + bhi 93d2a0 <__cxa_atexit@plt+0x930d24> │ │ │ │ + ldr r5, [pc, #84] @ 93d2e4 <__cxa_atexit@plt+0x930d68> │ │ │ │ mov r8, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b d1da20 <__cxa_atexit@plt+0xd114a4> │ │ │ │ - ldr r7, [pc, #48] @ 93d308 <__cxa_atexit@plt+0x930d8c> │ │ │ │ + b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ + ldr r7, [pc, #48] @ 93d2d8 <__cxa_atexit@plt+0x930d5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #20 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ add r3, r7, r8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ str lr, [sp, #4] │ │ │ │ - bl d1d938 <__cxa_atexit@plt+0xd113bc> │ │ │ │ + bl d1d908 <__cxa_atexit@plt+0xd1138c> │ │ │ │ ldr lr, [sp, #4] │ │ │ │ - b 93d268 <__cxa_atexit@plt+0x930cec> │ │ │ │ - cmpeq fp, #52, 28 @ 0x340 │ │ │ │ - orreq r8, r2, #28, 26 @ 0x700 │ │ │ │ - orreq r8, r2, #212, 24 @ 0xd400 │ │ │ │ - cmpeq fp, #216, 22 @ 0x36000 │ │ │ │ + b 93d238 <__cxa_atexit@plt+0x930cbc> │ │ │ │ + cmpeq fp, #100, 28 @ 0x640 │ │ │ │ + orreq r8, r2, #76, 26 @ 0x1300 │ │ │ │ + orreq r8, r2, #4, 26 @ 0x100 │ │ │ │ + cmpeq fp, #8, 24 @ 0x800 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93d390 <__cxa_atexit@plt+0x930e14> │ │ │ │ + bcc 93d360 <__cxa_atexit@plt+0x930de4> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #88] @ 93d3a4 <__cxa_atexit@plt+0x930e28> │ │ │ │ + ldr r0, [pc, #88] @ 93d374 <__cxa_atexit@plt+0x930df8> │ │ │ │ sub r9, r6, #23 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r2] │ │ │ │ - ldr r1, [pc, #76] @ 93d3a8 <__cxa_atexit@plt+0x930e2c> │ │ │ │ + ldr r1, [pc, #76] @ 93d378 <__cxa_atexit@plt+0x930dfc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #72] @ 93d3ac <__cxa_atexit@plt+0x930e30> │ │ │ │ + ldr r8, [pc, #72] @ 93d37c <__cxa_atexit@plt+0x930e00> │ │ │ │ add r1, r1, #129 @ 0x81 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #64] @ 93d3b0 <__cxa_atexit@plt+0x930e34> │ │ │ │ + ldr r0, [pc, #64] @ 93d380 <__cxa_atexit@plt+0x930e04> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ stmib r3, {r0, r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #15 │ │ │ │ str lr, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r2, #40, 24 @ 0x2800 │ │ │ │ - orreq r8, r2, #168, 24 @ 0xa800 │ │ │ │ - orreq sl, r2, #48, 14 @ 0xc00000 │ │ │ │ - orreq r8, r2, #144, 24 @ 0x9000 │ │ │ │ + orreq r8, r2, #88, 24 @ 0x5800 │ │ │ │ + orreq r8, r2, #216, 24 @ 0xd800 │ │ │ │ + orreq sl, r2, #96, 14 @ 0x1800000 │ │ │ │ + orreq r8, r2, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93d42c <__cxa_atexit@plt+0x930eb0> │ │ │ │ + bcc 93d3fc <__cxa_atexit@plt+0x930e80> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr lr, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r0, [pc, #88] @ 93d440 <__cxa_atexit@plt+0x930ec4> │ │ │ │ + ldr r0, [pc, #88] @ 93d410 <__cxa_atexit@plt+0x930e94> │ │ │ │ sub r9, r6, #23 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r2] │ │ │ │ - ldr r1, [pc, #76] @ 93d444 <__cxa_atexit@plt+0x930ec8> │ │ │ │ + ldr r1, [pc, #76] @ 93d414 <__cxa_atexit@plt+0x930e98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #72] @ 93d448 <__cxa_atexit@plt+0x930ecc> │ │ │ │ + ldr r8, [pc, #72] @ 93d418 <__cxa_atexit@plt+0x930e9c> │ │ │ │ add r1, r1, #129 @ 0x81 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #64] @ 93d44c <__cxa_atexit@plt+0x930ed0> │ │ │ │ + ldr r0, [pc, #64] @ 93d41c <__cxa_atexit@plt+0x930ea0> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r9, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ stmib r3, {r0, r7, r8} │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r6, #15 │ │ │ │ str lr, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ sub r3, r4, #8 │ │ │ │ ldr r0, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r2, #140, 22 @ 0x23000 │ │ │ │ - orreq r8, r2, #12, 24 @ 0xc00 │ │ │ │ - orreq sl, r2, #148, 12 @ 0x9400000 │ │ │ │ - orreq r8, r2, #244, 22 @ 0x3d000 │ │ │ │ - cmpeq fp, #184, 24 @ 0xb800 │ │ │ │ + orreq r8, r2, #188, 22 @ 0x2f000 │ │ │ │ + orreq r8, r2, #60, 24 @ 0x3c00 │ │ │ │ + orreq sl, r2, #196, 12 @ 0xc400000 │ │ │ │ + orreq r8, r2, #36, 24 @ 0x2400 │ │ │ │ + cmpeq fp, #232, 24 @ 0xe800 │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 93d4b8 <__cxa_atexit@plt+0x930f3c> │ │ │ │ - ldr r2, [pc, #64] @ 93d4c4 <__cxa_atexit@plt+0x930f48> │ │ │ │ + bhi 93d488 <__cxa_atexit@plt+0x930f0c> │ │ │ │ + ldr r2, [pc, #64] @ 93d494 <__cxa_atexit@plt+0x930f18> │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r9, #3 │ │ │ │ str r2, [r3, #-20] @ 0xffffffec │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r1, [r3, #-16] │ │ │ │ - beq 93d4ac <__cxa_atexit@plt+0x930f30> │ │ │ │ + beq 93d47c <__cxa_atexit@plt+0x930f00> │ │ │ │ mov r7, r9 │ │ │ │ - b 93d0b0 <__cxa_atexit@plt+0x930b34> │ │ │ │ + b 93d080 <__cxa_atexit@plt+0x930b04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ @@ -2409432,420 +2409420,420 @@ │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r6, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93d52c <__cxa_atexit@plt+0x930fb0> │ │ │ │ + bhi 93d4fc <__cxa_atexit@plt+0x930f80> │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r3, [pc, #104] @ 93d560 <__cxa_atexit@plt+0x930fe4> │ │ │ │ + ldr r3, [pc, #104] @ 93d530 <__cxa_atexit@plt+0x930fb4> │ │ │ │ sub r2, r5, #48 @ 0x30 │ │ │ │ asr r1, r0, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r0, r1, r3, r8, r9, sl} │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93d544 <__cxa_atexit@plt+0x930fc8> │ │ │ │ + bhi 93d514 <__cxa_atexit@plt+0x930f98> │ │ │ │ strd r0, [r7] │ │ │ │ str sl, [r5, #-36] @ 0xffffffdc │ │ │ │ str r9, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #52] @ 93d568 <__cxa_atexit@plt+0x930fec> │ │ │ │ + ldr r7, [pc, #52] @ 93d538 <__cxa_atexit@plt+0x930fbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93d564 <__cxa_atexit@plt+0x930fe8> │ │ │ │ + ldr r7, [pc, #24] @ 93d534 <__cxa_atexit@plt+0x930fb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub lr, r5, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq fp, #104, 20 @ 0x68000 │ │ │ │ - cmpeq fp, #196, 8 @ 0xc4000000 │ │ │ │ - cmpeq fp, #120, 8 @ 0x78000000 │ │ │ │ + cmpeq fp, #152, 20 @ 0x98000 │ │ │ │ + cmpeq fp, #244, 8 @ 0xf4000000 │ │ │ │ + cmpeq fp, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ subs r3, r7, #1 │ │ │ │ movmi r7, #0 │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 93d5ac <__cxa_atexit@plt+0x931030> │ │ │ │ - ldr r2, [pc, #44] @ 93d5c0 <__cxa_atexit@plt+0x931044> │ │ │ │ + bmi 93d57c <__cxa_atexit@plt+0x931000> │ │ │ │ + ldr r2, [pc, #44] @ 93d590 <__cxa_atexit@plt+0x931014> │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r8, [pc, #28] @ 93d5c4 <__cxa_atexit@plt+0x931048> │ │ │ │ + ldr r8, [pc, #28] @ 93d594 <__cxa_atexit@plt+0x931018> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b d1d928 <__cxa_atexit@plt+0xd113ac> │ │ │ │ - ldr r7, [pc, #20] @ 93d5c8 <__cxa_atexit@plt+0x93104c> │ │ │ │ + b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + ldr r7, [pc, #20] @ 93d598 <__cxa_atexit@plt+0x93101c> │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq sl, r2, #244, 8 @ 0xf4000000 │ │ │ │ - orreq sl, r2, #220, 8 @ 0xdc000000 │ │ │ │ - cmpeq fp, #8, 8 @ 0x8000000 │ │ │ │ + orreq sl, r2, #36, 10 @ 0x9000000 │ │ │ │ + orreq sl, r2, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq fp, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 93d63c <__cxa_atexit@plt+0x9310c0> │ │ │ │ - ldr r8, [pc, #84] @ 93d648 <__cxa_atexit@plt+0x9310cc> │ │ │ │ - ldr lr, [pc, #84] @ 93d64c <__cxa_atexit@plt+0x9310d0> │ │ │ │ + bcc 93d60c <__cxa_atexit@plt+0x931090> │ │ │ │ + ldr r8, [pc, #84] @ 93d618 <__cxa_atexit@plt+0x93109c> │ │ │ │ + ldr lr, [pc, #84] @ 93d61c <__cxa_atexit@plt+0x9310a0> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ sub r1, r6, #5 │ │ │ │ add lr, pc, lr │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #24] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ add r8, pc, r8 │ │ │ │ tst r3, #3 │ │ │ │ str r8, [r2, #4] │ │ │ │ str r7, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ - beq 93d630 <__cxa_atexit@plt+0x9310b4> │ │ │ │ + beq 93d600 <__cxa_atexit@plt+0x931084> │ │ │ │ mov r7, r3 │ │ │ │ - b 93d65c <__cxa_atexit@plt+0x9310e0> │ │ │ │ + b 93d62c <__cxa_atexit@plt+0x9310b0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq fp, #132, 6 @ 0x10000002 │ │ │ │ + cmpeq fp, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r7 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr ip, [r3, #-4] │ │ │ │ ldr sl, [r3, #16] │ │ │ │ ldr r7, [r3, #20] │ │ │ │ and r0, r9, #3 │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ - bne 93d720 <__cxa_atexit@plt+0x9311a4> │ │ │ │ + bne 93d6f0 <__cxa_atexit@plt+0x931174> │ │ │ │ add r6, r1, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93d7b4 <__cxa_atexit@plt+0x931238> │ │ │ │ + bcc 93d784 <__cxa_atexit@plt+0x931208> │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r9, [r9, #7] │ │ │ │ - ldr r0, [pc, #336] @ 93d7f4 <__cxa_atexit@plt+0x931278> │ │ │ │ + ldr r0, [pc, #336] @ 93d7c4 <__cxa_atexit@plt+0x931248> │ │ │ │ sub lr, r6, #27 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #8] │ │ │ │ - ldr r0, [pc, #324] @ 93d7f8 <__cxa_atexit@plt+0x93127c> │ │ │ │ + ldr r0, [pc, #324] @ 93d7c8 <__cxa_atexit@plt+0x93124c> │ │ │ │ str r8, [r1, #12] │ │ │ │ str sl, [r1, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ stmib r1, {r0, ip} │ │ │ │ - ldr r0, [pc, #308] @ 93d7fc <__cxa_atexit@plt+0x931280> │ │ │ │ + ldr r0, [pc, #308] @ 93d7cc <__cxa_atexit@plt+0x931250> │ │ │ │ str lr, [r1, #24] │ │ │ │ str r9, [r1, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20] │ │ │ │ str r7, [r1, #32] │ │ │ │ sub r1, r5, #12 │ │ │ │ sub r8, r6, #11 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 93d7cc <__cxa_atexit@plt+0x931250> │ │ │ │ - ldr r3, [pc, #272] @ 93d800 <__cxa_atexit@plt+0x931284> │ │ │ │ + bhi 93d79c <__cxa_atexit@plt+0x931220> │ │ │ │ + ldr r3, [pc, #272] @ 93d7d0 <__cxa_atexit@plt+0x931254> │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r2, #3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r0, [r5, #-8] │ │ │ │ - beq 93d794 <__cxa_atexit@plt+0x931218> │ │ │ │ + beq 93d764 <__cxa_atexit@plt+0x9311e8> │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ - b 93d0b0 <__cxa_atexit@plt+0x930b34> │ │ │ │ + b 93d080 <__cxa_atexit@plt+0x930b04> │ │ │ │ add r6, r1, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93d7bc <__cxa_atexit@plt+0x931240> │ │ │ │ - ldr r2, [pc, #180] @ 93d7e8 <__cxa_atexit@plt+0x93126c> │ │ │ │ - ldr lr, [pc, #180] @ 93d7ec <__cxa_atexit@plt+0x931270> │ │ │ │ + bcc 93d78c <__cxa_atexit@plt+0x931210> │ │ │ │ + ldr r2, [pc, #180] @ 93d7b8 <__cxa_atexit@plt+0x93123c> │ │ │ │ + ldr lr, [pc, #180] @ 93d7bc <__cxa_atexit@plt+0x931240> │ │ │ │ str r8, [r1, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r1, {r2, ip} │ │ │ │ sub r2, r5, #12 │ │ │ │ sub r8, r6, #11 │ │ │ │ add lr, pc, lr │ │ │ │ cmp fp, r2 │ │ │ │ str sl, [r1, #16] │ │ │ │ str lr, [r5, #8] │ │ │ │ - bhi 93d7dc <__cxa_atexit@plt+0x931260> │ │ │ │ + bhi 93d7ac <__cxa_atexit@plt+0x931230> │ │ │ │ sub lr, r5, #4 │ │ │ │ - ldr r3, [pc, #136] @ 93d7f0 <__cxa_atexit@plt+0x931274> │ │ │ │ + ldr r3, [pc, #136] @ 93d7c0 <__cxa_atexit@plt+0x931244> │ │ │ │ stm lr, {r7, r8, r9} │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - beq 93d7a4 <__cxa_atexit@plt+0x931228> │ │ │ │ + beq 93d774 <__cxa_atexit@plt+0x9311f8> │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b 93d0b0 <__cxa_atexit@plt+0x930b34> │ │ │ │ + b 93d080 <__cxa_atexit@plt+0x930b04> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #32 │ │ │ │ - b 93d7c0 <__cxa_atexit@plt+0x931244> │ │ │ │ + b 93d790 <__cxa_atexit@plt+0x931214> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ @ instruction: 0xfffff9ac │ │ │ │ - cmpeq fp, #148, 2 @ 0x25 │ │ │ │ + cmpeq fp, #196, 2 @ 0x31 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 93d888 <__cxa_atexit@plt+0x93130c> │ │ │ │ + ldr r3, [pc, #112] @ 93d858 <__cxa_atexit@plt+0x9312dc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93d878 <__cxa_atexit@plt+0x9312fc> │ │ │ │ + beq 93d848 <__cxa_atexit@plt+0x9312cc> │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r7, [r5, #20] │ │ │ │ subs r3, r3, #1 │ │ │ │ - bmi 93d880 <__cxa_atexit@plt+0x931304> │ │ │ │ - ldr r2, [pc, #80] @ 93d88c <__cxa_atexit@plt+0x931310> │ │ │ │ + bmi 93d850 <__cxa_atexit@plt+0x9312d4> │ │ │ │ + ldr r2, [pc, #80] @ 93d85c <__cxa_atexit@plt+0x9312e0> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 93d878 <__cxa_atexit@plt+0x9312fc> │ │ │ │ - ldr r3, [pc, #36] @ 93d890 <__cxa_atexit@plt+0x931314> │ │ │ │ + beq 93d848 <__cxa_atexit@plt+0x9312cc> │ │ │ │ + ldr r3, [pc, #36] @ 93d860 <__cxa_atexit@plt+0x9312e4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ + b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, #4, 2 │ │ │ │ + cmpeq fp, #52, 2 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r7, [r5, #20] │ │ │ │ subs r3, r3, #1 │ │ │ │ - bmi 93d8f4 <__cxa_atexit@plt+0x931378> │ │ │ │ - ldr r2, [pc, #76] @ 93d904 <__cxa_atexit@plt+0x931388> │ │ │ │ + bmi 93d8c4 <__cxa_atexit@plt+0x931348> │ │ │ │ + ldr r2, [pc, #76] @ 93d8d4 <__cxa_atexit@plt+0x931358> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 93d8fc <__cxa_atexit@plt+0x931380> │ │ │ │ - ldr r3, [pc, #32] @ 93d908 <__cxa_atexit@plt+0x93138c> │ │ │ │ + beq 93d8cc <__cxa_atexit@plt+0x931350> │ │ │ │ + ldr r3, [pc, #32] @ 93d8d8 <__cxa_atexit@plt+0x93135c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ + b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - cmpeq fp, #140 @ 0x8c │ │ │ │ + cmpeq fp, #188 @ 0xbc │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 93d990 <__cxa_atexit@plt+0x931414> │ │ │ │ + ldr r3, [pc, #112] @ 93d960 <__cxa_atexit@plt+0x9313e4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 93d980 <__cxa_atexit@plt+0x931404> │ │ │ │ + beq 93d950 <__cxa_atexit@plt+0x9313d4> │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r7, [r5, #20] │ │ │ │ subs r3, r3, #1 │ │ │ │ - bmi 93d988 <__cxa_atexit@plt+0x93140c> │ │ │ │ - ldr r2, [pc, #80] @ 93d994 <__cxa_atexit@plt+0x931418> │ │ │ │ + bmi 93d958 <__cxa_atexit@plt+0x9313dc> │ │ │ │ + ldr r2, [pc, #80] @ 93d964 <__cxa_atexit@plt+0x9313e8> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 93d980 <__cxa_atexit@plt+0x931404> │ │ │ │ - ldr r3, [pc, #36] @ 93d998 <__cxa_atexit@plt+0x93141c> │ │ │ │ + beq 93d950 <__cxa_atexit@plt+0x9313d4> │ │ │ │ + ldr r3, [pc, #36] @ 93d968 <__cxa_atexit@plt+0x9313ec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ + b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq fp, #252, 30 @ 0x3f0 │ │ │ │ + cmpeq fp, #44 @ 0x2c │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #15] │ │ │ │ str r7, [r5, #20] │ │ │ │ subs r3, r3, #1 │ │ │ │ - bmi 93d9fc <__cxa_atexit@plt+0x931480> │ │ │ │ - ldr r2, [pc, #76] @ 93da0c <__cxa_atexit@plt+0x931490> │ │ │ │ + bmi 93d9cc <__cxa_atexit@plt+0x931450> │ │ │ │ + ldr r2, [pc, #76] @ 93d9dc <__cxa_atexit@plt+0x931460> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5] │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #20] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 93da04 <__cxa_atexit@plt+0x931488> │ │ │ │ - ldr r3, [pc, #32] @ 93da10 <__cxa_atexit@plt+0x931494> │ │ │ │ + beq 93d9d4 <__cxa_atexit@plt+0x931458> │ │ │ │ + ldr r3, [pc, #32] @ 93d9e0 <__cxa_atexit@plt+0x931464> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ + b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq fp, #132, 30 @ 0x210 │ │ │ │ + cmpeq fp, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 93da34 <__cxa_atexit@plt+0x9314b8> │ │ │ │ + ldr r3, [pc, #12] @ 93da04 <__cxa_atexit@plt+0x931488> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ + b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #96, 30 @ 0x180 │ │ │ │ + cmpeq fp, #144, 30 @ 0x240 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ cmp r0, r3 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 93dac0 <__cxa_atexit@plt+0x931544> │ │ │ │ - ldr ip, [pc, #164] @ 93db08 <__cxa_atexit@plt+0x93158c> │ │ │ │ + bcc 93da90 <__cxa_atexit@plt+0x931514> │ │ │ │ + ldr ip, [pc, #164] @ 93dad8 <__cxa_atexit@plt+0x93155c> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ - ldr r2, [pc, #152] @ 93db0c <__cxa_atexit@plt+0x931590> │ │ │ │ + ldr r2, [pc, #152] @ 93dadc <__cxa_atexit@plt+0x931560> │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str ip, [r5] │ │ │ │ str r7, [r5, #-12] │ │ │ │ stmib r6, {r2, r8} │ │ │ │ sub r2, r3, #1 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r0, r3 │ │ │ │ str r2, [r5, #-8] │ │ │ │ - bcc 93dae0 <__cxa_atexit@plt+0x931564> │ │ │ │ - ldr r0, [pc, #120] @ 93db18 <__cxa_atexit@plt+0x93159c> │ │ │ │ + bcc 93dab0 <__cxa_atexit@plt+0x931534> │ │ │ │ + ldr r0, [pc, #120] @ 93dae8 <__cxa_atexit@plt+0x93156c> │ │ │ │ add r8, r6, #12 │ │ │ │ str r7, [r6, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ stm r8, {r0, r1, sl, lr} │ │ │ │ str r9, [r6, #28] │ │ │ │ sub r8, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r6, [pc, #76] @ 93db14 <__cxa_atexit@plt+0x931598> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r6, [pc, #76] @ 93dae4 <__cxa_atexit@plt+0x931568> │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r2, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - ldr r7, [pc, #40] @ 93db10 <__cxa_atexit@plt+0x931594> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + ldr r7, [pc, #40] @ 93dae0 <__cxa_atexit@plt+0x931564> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - orreq r8, r2, #168, 10 @ 0x2a000000 │ │ │ │ - cmpeq fp, #152, 28 @ 0x980 │ │ │ │ + orreq r8, r2, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq fp, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffffea14 │ │ │ │ - cmpeq fp, #124, 28 @ 0x7c0 │ │ │ │ + cmpeq fp, #172, 28 @ 0xac0 │ │ │ │ andeq r1, r0, r9, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 93dbb4 <__cxa_atexit@plt+0x931638> │ │ │ │ - ldr r7, [pc, #184] @ 93dbf8 <__cxa_atexit@plt+0x93167c> │ │ │ │ - ldr sl, [pc, #184] @ 93dbfc <__cxa_atexit@plt+0x931680> │ │ │ │ + bcc 93db84 <__cxa_atexit@plt+0x931608> │ │ │ │ + ldr r7, [pc, #184] @ 93dbc8 <__cxa_atexit@plt+0x93164c> │ │ │ │ + ldr sl, [pc, #184] @ 93dbcc <__cxa_atexit@plt+0x931650> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr r1, [r3, #12]! │ │ │ │ ldr r9, [r5, #20] │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ @@ -2409853,1996 +2409841,1996 @@ │ │ │ │ ldr r8, [r5, #28] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r2, #1 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r0, r2 │ │ │ │ str sl, [r6, #4] │ │ │ │ stm r5, {r1, r7} │ │ │ │ - bcc 93dbd0 <__cxa_atexit@plt+0x931654> │ │ │ │ - ldr r0, [pc, #128] @ 93dc08 <__cxa_atexit@plt+0x93168c> │ │ │ │ + bcc 93dba0 <__cxa_atexit@plt+0x931624> │ │ │ │ + ldr r0, [pc, #128] @ 93dbd8 <__cxa_atexit@plt+0x93165c> │ │ │ │ ldr r5, [r5, #8] │ │ │ │ str r8, [r6, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [r6, #28] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r1, [r6, #32] │ │ │ │ sub r8, r2, #19 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ - ldr r6, [pc, #72] @ 93dc04 <__cxa_atexit@plt+0x931688> │ │ │ │ + b d1d9c8 <__cxa_atexit@plt+0xd1144c> │ │ │ │ + ldr r6, [pc, #72] @ 93dbd4 <__cxa_atexit@plt+0x931658> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r2 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - ldr r7, [pc, #40] @ 93dc00 <__cxa_atexit@plt+0x931684> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + ldr r7, [pc, #40] @ 93dbd0 <__cxa_atexit@plt+0x931654> │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r9, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ str lr, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - orreq r8, r2, #212, 8 @ 0xd4000000 │ │ │ │ - cmpeq fp, #168, 26 @ 0x2a00 │ │ │ │ + orreq r8, r2, #4, 10 @ 0x1000000 │ │ │ │ + cmpeq fp, #216, 26 @ 0x3600 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ @ instruction: 0xffffe92c │ │ │ │ - cmpeq fp, #140, 26 @ 0x2300 │ │ │ │ + cmpeq fp, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ cmp r3, r2 │ │ │ │ - bne 93dc30 <__cxa_atexit@plt+0x9316b4> │ │ │ │ + bne 93dc00 <__cxa_atexit@plt+0x931684> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ add r3, r3, #1 │ │ │ │ add r7, r7, r3, lsl #2 │ │ │ │ - ldr r2, [pc, #56] @ 93dc7c <__cxa_atexit@plt+0x931700> │ │ │ │ + ldr r2, [pc, #56] @ 93dc4c <__cxa_atexit@plt+0x9316d0> │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 93dc74 <__cxa_atexit@plt+0x9316f8> │ │ │ │ - ldr r3, [pc, #24] @ 93dc80 <__cxa_atexit@plt+0x931704> │ │ │ │ + beq 93dc44 <__cxa_atexit@plt+0x9316c8> │ │ │ │ + ldr r3, [pc, #24] @ 93dc50 <__cxa_atexit@plt+0x9316d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ + b d1d9e8 <__cxa_atexit@plt+0xd1146c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmpeq fp, #112, 26 @ 0x1c00 │ │ │ │ + cmpeq fp, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 93dd0c <__cxa_atexit@plt+0x931790> │ │ │ │ - ldr r2, [pc, #116] @ 93dd20 <__cxa_atexit@plt+0x9317a4> │ │ │ │ + bhi 93dcdc <__cxa_atexit@plt+0x931760> │ │ │ │ + ldr r2, [pc, #116] @ 93dcf0 <__cxa_atexit@plt+0x931774> │ │ │ │ mov r7, r3 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-12]! │ │ │ │ stmib r7, {r9, sl} │ │ │ │ - beq 93dcf0 <__cxa_atexit@plt+0x931774> │ │ │ │ - ldr r7, [pc, #92] @ 93dd24 <__cxa_atexit@plt+0x9317a8> │ │ │ │ + beq 93dcc0 <__cxa_atexit@plt+0x931744> │ │ │ │ + ldr r7, [pc, #92] @ 93dcf4 <__cxa_atexit@plt+0x931778> │ │ │ │ ldr r0, [r8, #15] │ │ │ │ sub lr, r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ tst r9, #3 │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ str r7, [r3, #-20] @ 0xffffffec │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - beq 93dd00 <__cxa_atexit@plt+0x931784> │ │ │ │ + beq 93dcd0 <__cxa_atexit@plt+0x931754> │ │ │ │ mov r7, r9 │ │ │ │ - b 93dd80 <__cxa_atexit@plt+0x931804> │ │ │ │ + b 93dd50 <__cxa_atexit@plt+0x9317d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93dd28 <__cxa_atexit@plt+0x9317ac> │ │ │ │ + ldr r7, [pc, #20] @ 93dcf8 <__cxa_atexit@plt+0x93177c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq fp, #244, 24 @ 0xf400 │ │ │ │ - cmpeq fp, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq fp, #36, 26 @ 0x900 │ │ │ │ + cmpeq fp, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r1, [r7, #15] │ │ │ │ - ldr r0, [pc, #36] @ 93dd70 <__cxa_atexit@plt+0x9317f4> │ │ │ │ + ldr r0, [pc, #36] @ 93dd40 <__cxa_atexit@plt+0x9317c4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - beq 93dd68 <__cxa_atexit@plt+0x9317ec> │ │ │ │ - b 93dd80 <__cxa_atexit@plt+0x931804> │ │ │ │ + beq 93dd38 <__cxa_atexit@plt+0x9317bc> │ │ │ │ + b 93dd50 <__cxa_atexit@plt+0x9317d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #132, 24 @ 0x8400 │ │ │ │ + cmpeq fp, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #172] @ 93de34 <__cxa_atexit@plt+0x9318b8> │ │ │ │ + ldr r3, [pc, #172] @ 93de04 <__cxa_atexit@plt+0x931888> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r7, r5, #8 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ str r7, [r5, #12] │ │ │ │ sub r7, r5, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r7 │ │ │ │ str r8, [r5, #8] │ │ │ │ str r3, [r5, #16] │ │ │ │ - bhi 93ddfc <__cxa_atexit@plt+0x931880> │ │ │ │ - ldr r3, [pc, #128] @ 93de38 <__cxa_atexit@plt+0x9318bc> │ │ │ │ + bhi 93ddcc <__cxa_atexit@plt+0x931850> │ │ │ │ + ldr r3, [pc, #128] @ 93de08 <__cxa_atexit@plt+0x93188c> │ │ │ │ asr r9, r8, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #28 │ │ │ │ str r3, [r5, #-8] │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp fp, r3 │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-4] │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bhi 93de14 <__cxa_atexit@plt+0x931898> │ │ │ │ + bhi 93dde4 <__cxa_atexit@plt+0x931868> │ │ │ │ strd r8, [r7] │ │ │ │ str r1, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, lr │ │ │ │ mov r7, fp │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #60] @ 93de40 <__cxa_atexit@plt+0x9318c4> │ │ │ │ + ldr r7, [pc, #60] @ 93de10 <__cxa_atexit@plt+0x931894> │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 93de3c <__cxa_atexit@plt+0x9318c0> │ │ │ │ + ldr r7, [pc, #32] @ 93de0c <__cxa_atexit@plt+0x931890> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ str r2, [r5, #-28] @ 0xffffffe4 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, lr │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffff7b8 │ │ │ │ - cmpeq fp, #152, 2 @ 0x26 │ │ │ │ - cmpeq fp, #244, 22 @ 0x3d000 │ │ │ │ + cmpeq fp, #200, 2 @ 0x32 │ │ │ │ + cmpeq fp, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 93de60 <__cxa_atexit@plt+0x9318e4> │ │ │ │ + ldr r7, [pc, #12] @ 93de30 <__cxa_atexit@plt+0x9318b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r8, r2, #88, 2 │ │ │ │ - cmpeq fp, #160, 22 @ 0x28000 │ │ │ │ + orreq r8, r2, #136, 2 @ 0x22 │ │ │ │ + cmpeq fp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 93dc94 <__cxa_atexit@plt+0x931718> │ │ │ │ - cmpeq fp, #160, 22 @ 0x28000 │ │ │ │ + b 93dc64 <__cxa_atexit@plt+0x9316e8> │ │ │ │ + cmpeq fp, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 93deb4 <__cxa_atexit@plt+0x931938> │ │ │ │ - ldr r3, [pc, #36] @ 93dec0 <__cxa_atexit@plt+0x931944> │ │ │ │ + bhi 93de84 <__cxa_atexit@plt+0x931908> │ │ │ │ + ldr r3, [pc, #36] @ 93de90 <__cxa_atexit@plt+0x931914> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 93dec4 <__cxa_atexit@plt+0x931948> │ │ │ │ + ldr r3, [pc, #24] @ 93de94 <__cxa_atexit@plt+0x931918> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - orreq r8, r2, #104 @ 0x68 │ │ │ │ - cmpeq fp, #80, 22 @ 0x14000 │ │ │ │ + orreq r8, r2, #152 @ 0x98 │ │ │ │ + cmpeq fp, #128, 22 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r9, [pc, #12] @ 93dee8 <__cxa_atexit@plt+0x93196c> │ │ │ │ + ldr r9, [pc, #12] @ 93deb8 <__cxa_atexit@plt+0x93193c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ - cmpeq fp, #60, 22 @ 0xf000 │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ + cmpeq fp, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93df48 <__cxa_atexit@plt+0x9319cc> │ │ │ │ + bhi 93df18 <__cxa_atexit@plt+0x93199c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93df50 <__cxa_atexit@plt+0x9319d4> │ │ │ │ - ldr r5, [pc, #76] @ 93df6c <__cxa_atexit@plt+0x9319f0> │ │ │ │ - ldr r1, [pc, #76] @ 93df70 <__cxa_atexit@plt+0x9319f4> │ │ │ │ - ldr r2, [pc, #76] @ 93df74 <__cxa_atexit@plt+0x9319f8> │ │ │ │ + bcc 93df20 <__cxa_atexit@plt+0x9319a4> │ │ │ │ + ldr r5, [pc, #76] @ 93df3c <__cxa_atexit@plt+0x9319c0> │ │ │ │ + ldr r1, [pc, #76] @ 93df40 <__cxa_atexit@plt+0x9319c4> │ │ │ │ + ldr r2, [pc, #76] @ 93df44 <__cxa_atexit@plt+0x9319c8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ mov r6, r9 │ │ │ │ - b 93df58 <__cxa_atexit@plt+0x9319dc> │ │ │ │ + b 93df28 <__cxa_atexit@plt+0x9319ac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 93df68 <__cxa_atexit@plt+0x9319ec> │ │ │ │ + ldr r7, [pc, #8] @ 93df38 <__cxa_atexit@plt+0x9319bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #224, 20 @ 0xe0000 │ │ │ │ + cmpeq fp, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - teqeq r7, #831488 @ 0xcb000 │ │ │ │ - cmpeq fp, #180, 20 @ 0xb4000 │ │ │ │ + teqeq r7, #60416 @ 0xec00 │ │ │ │ + cmpeq fp, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 93df9c <__cxa_atexit@plt+0x931a20> │ │ │ │ + ldr r3, [pc, #16] @ 93df6c <__cxa_atexit@plt+0x9319f0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b d1da40 <__cxa_atexit@plt+0xd114c4> │ │ │ │ - cmpeq fp, #64, 18 @ 0x100000 │ │ │ │ + b d1da10 <__cxa_atexit@plt+0xd11494> │ │ │ │ + cmpeq fp, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93dff8 <__cxa_atexit@plt+0x931a7c> │ │ │ │ + bhi 93dfc8 <__cxa_atexit@plt+0x931a4c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 93dfec <__cxa_atexit@plt+0x931a70> │ │ │ │ - ldr r3, [pc, #68] @ 93e010 <__cxa_atexit@plt+0x931a94> │ │ │ │ + bmi 93dfbc <__cxa_atexit@plt+0x931a40> │ │ │ │ + ldr r3, [pc, #68] @ 93dfe0 <__cxa_atexit@plt+0x931a64> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #48] @ 93e014 <__cxa_atexit@plt+0x931a98> │ │ │ │ + ldr r7, [pc, #48] @ 93dfe4 <__cxa_atexit@plt+0x931a68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #20] @ 93e008 <__cxa_atexit@plt+0x931a8c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #20] @ 93dfd8 <__cxa_atexit@plt+0x931a5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #12] @ 93e00c <__cxa_atexit@plt+0x931a90> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #12] @ 93dfdc <__cxa_atexit@plt+0x931a60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r2, #140, 20 @ 0x8c000 │ │ │ │ - cmpeq fp, #140, 20 @ 0x8c000 │ │ │ │ + orreq r9, r2, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq fp, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r9, r2, #160, 20 @ 0xa0000 │ │ │ │ - cmpeq fp, #96, 20 @ 0x60000 │ │ │ │ + orreq r9, r2, #208, 20 @ 0xd0000 │ │ │ │ + cmpeq fp, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 93e03c <__cxa_atexit@plt+0x931ac0> │ │ │ │ + ldr r3, [pc, #16] @ 93e00c <__cxa_atexit@plt+0x931a90> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1d968 <__cxa_atexit@plt+0xd113ec> │ │ │ │ + b d1d938 <__cxa_atexit@plt+0xd113bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #56, 20 @ 0x38000 │ │ │ │ + cmpeq fp, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93e098 <__cxa_atexit@plt+0x931b1c> │ │ │ │ - ldr r2, [pc, #60] @ 93e0a4 <__cxa_atexit@plt+0x931b28> │ │ │ │ - ldr r1, [pc, #60] @ 93e0a8 <__cxa_atexit@plt+0x931b2c> │ │ │ │ + bcc 93e068 <__cxa_atexit@plt+0x931aec> │ │ │ │ + ldr r2, [pc, #60] @ 93e074 <__cxa_atexit@plt+0x931af8> │ │ │ │ + ldr r1, [pc, #60] @ 93e078 <__cxa_atexit@plt+0x931afc> │ │ │ │ sub r9, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - b d1da48 <__cxa_atexit@plt+0xd114cc> │ │ │ │ + b d1da18 <__cxa_atexit@plt+0xd1149c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq r9, r2, #220, 12 @ 0xdc00000 │ │ │ │ - cmpeq fp, #188, 18 @ 0x2f0000 │ │ │ │ + orreq r9, r2, #12, 14 @ 0x300000 │ │ │ │ + cmpeq fp, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr ip, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp ip, r6 │ │ │ │ - bcc 93e1a8 <__cxa_atexit@plt+0x931c2c> │ │ │ │ - ldr lr, [pc, #264] @ 93e1dc <__cxa_atexit@plt+0x931c60> │ │ │ │ - ldr r8, [pc, #264] @ 93e1e0 <__cxa_atexit@plt+0x931c64> │ │ │ │ + bcc 93e178 <__cxa_atexit@plt+0x931bfc> │ │ │ │ + ldr lr, [pc, #264] @ 93e1ac <__cxa_atexit@plt+0x931c30> │ │ │ │ + ldr r8, [pc, #264] @ 93e1b0 <__cxa_atexit@plt+0x931c34> │ │ │ │ mov r1, r5 │ │ │ │ sub sl, r6, #5 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r1, #12]! │ │ │ │ mov r2, r1 │ │ │ │ str sl, [r1] │ │ │ │ ldr r3, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r2] │ │ │ │ str r8, [r9, #4] │ │ │ │ str r0, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ - beq 93e160 <__cxa_atexit@plt+0x931be4> │ │ │ │ + beq 93e130 <__cxa_atexit@plt+0x931bb4> │ │ │ │ add lr, r9, #24 │ │ │ │ cmp ip, lr │ │ │ │ - bcc 93e1b4 <__cxa_atexit@plt+0x931c38> │ │ │ │ + bcc 93e184 <__cxa_atexit@plt+0x931c08> │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r0, [r2, #16]! │ │ │ │ cmp r8, r0 │ │ │ │ - bne 93e16c <__cxa_atexit@plt+0x931bf0> │ │ │ │ - ldr r0, [pc, #180] @ 93e1e8 <__cxa_atexit@plt+0x931c6c> │ │ │ │ - ldr r2, [pc, #180] @ 93e1ec <__cxa_atexit@plt+0x931c70> │ │ │ │ + bne 93e13c <__cxa_atexit@plt+0x931bc0> │ │ │ │ + ldr r0, [pc, #180] @ 93e1b8 <__cxa_atexit@plt+0x931c3c> │ │ │ │ + ldr r2, [pc, #180] @ 93e1bc <__cxa_atexit@plt+0x931c40> │ │ │ │ sub r7, lr, #7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ mov r5, r1 │ │ │ │ str r2, [r9, #16] │ │ │ │ str sl, [r9, #20] │ │ │ │ str r3, [r9, #24] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93e1c8 <__cxa_atexit@plt+0x931c4c> │ │ │ │ - ldr r0, [pc, #116] @ 93e1f0 <__cxa_atexit@plt+0x931c74> │ │ │ │ - ldr r3, [pc, #116] @ 93e1f4 <__cxa_atexit@plt+0x931c78> │ │ │ │ - ldr r1, [pc, #116] @ 93e1f8 <__cxa_atexit@plt+0x931c7c> │ │ │ │ + bhi 93e198 <__cxa_atexit@plt+0x931c1c> │ │ │ │ + ldr r0, [pc, #116] @ 93e1c0 <__cxa_atexit@plt+0x931c44> │ │ │ │ + ldr r3, [pc, #116] @ 93e1c4 <__cxa_atexit@plt+0x931c48> │ │ │ │ + ldr r1, [pc, #116] @ 93e1c8 <__cxa_atexit@plt+0x931c4c> │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #16]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r6, lr │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2] │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #12 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r7, [pc, #20] @ 93e1e4 <__cxa_atexit@plt+0x931c68> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r7, [pc, #20] @ 93e1b4 <__cxa_atexit@plt+0x931c38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - orreq r9, r2, #164, 18 @ 0x290000 │ │ │ │ - cmpeq fp, #108, 16 @ 0x6c0000 │ │ │ │ + orreq r9, r2, #212, 18 @ 0x350000 │ │ │ │ + cmpeq fp, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - orreq r9, r2, #208, 16 @ 0xd00000 │ │ │ │ + orreq r9, r2, #0, 18 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - teqeq r7, #7274496 @ 0x6f0000 │ │ │ │ - cmpeq fp, #108, 16 @ 0x6c0000 │ │ │ │ + teqeq r7, #14614528 @ 0xdf0000 │ │ │ │ + cmpeq fp, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r3, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 93e298 <__cxa_atexit@plt+0x931d1c> │ │ │ │ + bcc 93e268 <__cxa_atexit@plt+0x931cec> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ cmp r8, r2 │ │ │ │ - bne 93e260 <__cxa_atexit@plt+0x931ce4> │ │ │ │ - ldr r7, [pc, #136] @ 93e2c0 <__cxa_atexit@plt+0x931d44> │ │ │ │ - ldr r3, [pc, #136] @ 93e2c4 <__cxa_atexit@plt+0x931d48> │ │ │ │ + bne 93e230 <__cxa_atexit@plt+0x931cb4> │ │ │ │ + ldr r7, [pc, #136] @ 93e290 <__cxa_atexit@plt+0x931d14> │ │ │ │ + ldr r3, [pc, #136] @ 93e294 <__cxa_atexit@plt+0x931d18> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r3, [r9, #4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93e2a4 <__cxa_atexit@plt+0x931d28> │ │ │ │ - ldr r5, [pc, #88] @ 93e2c8 <__cxa_atexit@plt+0x931d4c> │ │ │ │ - ldr r1, [pc, #88] @ 93e2cc <__cxa_atexit@plt+0x931d50> │ │ │ │ - ldr r2, [pc, #88] @ 93e2d0 <__cxa_atexit@plt+0x931d54> │ │ │ │ + bhi 93e274 <__cxa_atexit@plt+0x931cf8> │ │ │ │ + ldr r5, [pc, #88] @ 93e298 <__cxa_atexit@plt+0x931d1c> │ │ │ │ + ldr r1, [pc, #88] @ 93e29c <__cxa_atexit@plt+0x931d20> │ │ │ │ + ldr r2, [pc, #88] @ 93e2a0 <__cxa_atexit@plt+0x931d24> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3] │ │ │ │ str r8, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r7, [pc, #16] @ 93e2bc <__cxa_atexit@plt+0x931d40> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r7, [pc, #16] @ 93e28c <__cxa_atexit@plt+0x931d10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq fp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq r9, r2, #212, 14 @ 0x3500000 │ │ │ │ + orreq r9, r2, #4, 16 @ 0x40000 │ │ │ │ @ instruction: 0xfffffd08 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - teqeq r7, #32243712 @ 0x1ec0000 │ │ │ │ - cmpeq fp, #120, 14 @ 0x1e00000 │ │ │ │ + teqeq r7, #61603840 @ 0x3ac0000 │ │ │ │ + cmpeq fp, #168, 14 @ 0x2a00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93e364 <__cxa_atexit@plt+0x931de8> │ │ │ │ - ldr ip, [pc, #116] @ 93e370 <__cxa_atexit@plt+0x931df4> │ │ │ │ - ldr lr, [pc, #116] @ 93e374 <__cxa_atexit@plt+0x931df8> │ │ │ │ + bcc 93e334 <__cxa_atexit@plt+0x931db8> │ │ │ │ + ldr ip, [pc, #116] @ 93e340 <__cxa_atexit@plt+0x931dc4> │ │ │ │ + ldr lr, [pc, #116] @ 93e344 <__cxa_atexit@plt+0x931dc8> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - ldr r7, [pc, #104] @ 93e378 <__cxa_atexit@plt+0x931dfc> │ │ │ │ + ldr r7, [pc, #104] @ 93e348 <__cxa_atexit@plt+0x931dcc> │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r1, [r3, #8] │ │ │ │ mov r1, #4 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r1, [r3, #4] │ │ │ │ - ldr r8, [pc, #68] @ 93e37c <__cxa_atexit@plt+0x931e00> │ │ │ │ + ldr r8, [pc, #68] @ 93e34c <__cxa_atexit@plt+0x931dd0> │ │ │ │ str r2, [r3, #20] │ │ │ │ - ldr r9, [pc, #64] @ 93e380 <__cxa_atexit@plt+0x931e04> │ │ │ │ + ldr r9, [pc, #64] @ 93e350 <__cxa_atexit@plt+0x931dd4> │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r7, [r3, #12]! │ │ │ │ - ldr sl, [pc, #56] @ 93e384 <__cxa_atexit@plt+0x931e08> │ │ │ │ + ldr sl, [pc, #56] @ 93e354 <__cxa_atexit@plt+0x931dd8> │ │ │ │ str r3, [r5] │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ str ip, [r5, #-8]! │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq fp, #64, 24 @ 0x4000 │ │ │ │ - cmpeq fp, #108, 22 @ 0x1b000 │ │ │ │ - orreq r7, r2, #16, 26 @ 0x400 │ │ │ │ - cmpeq fp, #104, 22 @ 0x1a000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq fp, #112, 24 @ 0x7000 │ │ │ │ + cmpeq fp, #156, 22 @ 0x27000 │ │ │ │ + orreq r7, r2, #64, 26 @ 0x1000 │ │ │ │ cmpeq fp, #152, 22 @ 0x26000 │ │ │ │ cmpeq fp, #200, 22 @ 0x32000 │ │ │ │ - cmpeq fp, #252, 12 @ 0xfc00000 │ │ │ │ + cmpeq fp, #248, 22 @ 0x3e000 │ │ │ │ + cmpeq fp, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93e430 <__cxa_atexit@plt+0x931eb4> │ │ │ │ - ldr r3, [pc, #168] @ 93e454 <__cxa_atexit@plt+0x931ed8> │ │ │ │ + bhi 93e400 <__cxa_atexit@plt+0x931e84> │ │ │ │ + ldr r3, [pc, #168] @ 93e424 <__cxa_atexit@plt+0x931ea8> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ mov r3, r7 │ │ │ │ str r9, [r3, #4]! │ │ │ │ - beq 93e410 <__cxa_atexit@plt+0x931e94> │ │ │ │ - ldr r7, [pc, #140] @ 93e458 <__cxa_atexit@plt+0x931edc> │ │ │ │ + beq 93e3e0 <__cxa_atexit@plt+0x931e64> │ │ │ │ + ldr r7, [pc, #140] @ 93e428 <__cxa_atexit@plt+0x931eac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93e440 <__cxa_atexit@plt+0x931ec4> │ │ │ │ + bhi 93e410 <__cxa_atexit@plt+0x931e94> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 93e420 <__cxa_atexit@plt+0x931ea4> │ │ │ │ - ldr r3, [pc, #120] @ 93e468 <__cxa_atexit@plt+0x931eec> │ │ │ │ + bmi 93e3f0 <__cxa_atexit@plt+0x931e74> │ │ │ │ + ldr r3, [pc, #120] @ 93e438 <__cxa_atexit@plt+0x931ebc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r9, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - ldr r7, [pc, #100] @ 93e46c <__cxa_atexit@plt+0x931ef0> │ │ │ │ + ldr r7, [pc, #100] @ 93e43c <__cxa_atexit@plt+0x931ec0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 93e45c <__cxa_atexit@plt+0x931ee0> │ │ │ │ + ldr r7, [pc, #52] @ 93e42c <__cxa_atexit@plt+0x931eb0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #44] @ 93e464 <__cxa_atexit@plt+0x931ee8> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #44] @ 93e434 <__cxa_atexit@plt+0x931eb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93e460 <__cxa_atexit@plt+0x931ee4> │ │ │ │ + ldr r7, [pc, #24] @ 93e430 <__cxa_atexit@plt+0x931eb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - orreq r9, r2, #84, 12 @ 0x5400000 │ │ │ │ - cmpeq fp, #64, 12 @ 0x4000000 │ │ │ │ - cmpeq fp, #100, 12 @ 0x6400000 │ │ │ │ + orreq r9, r2, #132, 12 @ 0x8400000 │ │ │ │ + cmpeq fp, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq fp, #148, 12 @ 0x9400000 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - orreq r9, r2, #124, 12 @ 0x7c00000 │ │ │ │ - cmpeq fp, #24, 12 @ 0x1800000 │ │ │ │ + orreq r9, r2, #172, 12 @ 0xac00000 │ │ │ │ + cmpeq fp, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #108] @ 93e4f8 <__cxa_atexit@plt+0x931f7c> │ │ │ │ + ldr r7, [pc, #108] @ 93e4c8 <__cxa_atexit@plt+0x931f4c> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93e4e4 <__cxa_atexit@plt+0x931f68> │ │ │ │ + bhi 93e4b4 <__cxa_atexit@plt+0x931f38> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 93e4d4 <__cxa_atexit@plt+0x931f58> │ │ │ │ - ldr r3, [pc, #80] @ 93e504 <__cxa_atexit@plt+0x931f88> │ │ │ │ + bmi 93e4a4 <__cxa_atexit@plt+0x931f28> │ │ │ │ + ldr r3, [pc, #80] @ 93e4d4 <__cxa_atexit@plt+0x931f58> │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #60] @ 93e508 <__cxa_atexit@plt+0x931f8c> │ │ │ │ + ldr r7, [pc, #60] @ 93e4d8 <__cxa_atexit@plt+0x931f5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #32] @ 93e4fc <__cxa_atexit@plt+0x931f80> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #32] @ 93e4cc <__cxa_atexit@plt+0x931f50> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #20] @ 93e500 <__cxa_atexit@plt+0x931f84> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #20] @ 93e4d0 <__cxa_atexit@plt+0x931f54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r9, r2, #160, 10 @ 0x28000000 │ │ │ │ - cmpeq fp, #156, 10 @ 0x27000000 │ │ │ │ + orreq r9, r2, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq fp, #204, 10 @ 0x33000000 │ │ │ │ @ instruction: 0xfffffb64 │ │ │ │ - orreq r9, r2, #184, 10 @ 0x2e000000 │ │ │ │ + orreq r9, r2, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov fp, r4 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 93e588 <__cxa_atexit@plt+0x93200c> │ │ │ │ + bcc 93e558 <__cxa_atexit@plt+0x931fdc> │ │ │ │ ldm r5, {r1, r2, r4, ip} │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r0, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - ldr r0, [pc, #88] @ 93e5a8 <__cxa_atexit@plt+0x93202c> │ │ │ │ + ldr r0, [pc, #88] @ 93e578 <__cxa_atexit@plt+0x931ffc> │ │ │ │ sub lr, r6, #39 @ 0x27 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #24] │ │ │ │ stmib r3, {r0, r7, r8, r9, sl} │ │ │ │ - ldr r1, [pc, #72] @ 93e5ac <__cxa_atexit@plt+0x932030> │ │ │ │ + ldr r1, [pc, #72] @ 93e57c <__cxa_atexit@plt+0x932000> │ │ │ │ sub r7, r6, #15 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #32] │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r2, r4, ip} │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #32] @ 93e5b0 <__cxa_atexit@plt+0x932034> │ │ │ │ + ldr r4, [pc, #32] @ 93e580 <__cxa_atexit@plt+0x932004> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-16]! │ │ │ │ mov r4, fp │ │ │ │ mov fp, lr │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r9, r2, #4, 10 @ 0x1000000 │ │ │ │ - orreq r9, r2, #228, 8 @ 0xe4000000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r9, r2, #52, 10 @ 0xd000000 │ │ │ │ + orreq r9, r2, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93e628 <__cxa_atexit@plt+0x9320ac> │ │ │ │ + bcc 93e5f8 <__cxa_atexit@plt+0x93207c> │ │ │ │ add lr, r5, #12 │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldm lr, {r2, r7, r9, sl, ip, lr} │ │ │ │ - ldr r8, [pc, #84] @ 93e640 <__cxa_atexit@plt+0x9320c4> │ │ │ │ + ldr r8, [pc, #84] @ 93e610 <__cxa_atexit@plt+0x932094> │ │ │ │ sub r0, r6, #39 @ 0x27 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str fp, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmib r3, {r8, lr} │ │ │ │ str r7, [r3, #24] │ │ │ │ - ldr r7, [pc, #56] @ 93e644 <__cxa_atexit@plt+0x9320c8> │ │ │ │ + ldr r7, [pc, #56] @ 93e614 <__cxa_atexit@plt+0x932098> │ │ │ │ add lr, r3, #32 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stm lr, {r0, r9, sl, ip} │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 93e648 <__cxa_atexit@plt+0x9320cc> │ │ │ │ + ldr r3, [pc, #24] @ 93e618 <__cxa_atexit@plt+0x93209c> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r9, r2, #104, 8 @ 0x68000000 │ │ │ │ - orreq r9, r2, #60, 8 @ 0x3c000000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r9, r2, #152, 8 @ 0x98000000 │ │ │ │ + orreq r9, r2, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ - cmpeq fp, #80, 8 @ 0x50000000 │ │ │ │ + cmpeq fp, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93e680 <__cxa_atexit@plt+0x932104> │ │ │ │ - ldr r3, [pc, #24] @ 93e688 <__cxa_atexit@plt+0x93210c> │ │ │ │ + bhi 93e650 <__cxa_atexit@plt+0x9320d4> │ │ │ │ + ldr r3, [pc, #24] @ 93e658 <__cxa_atexit@plt+0x9320dc> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - b d1da50 <__cxa_atexit@plt+0xd114d4> │ │ │ │ + b d1da20 <__cxa_atexit@plt+0xd114a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq fp, #252, 6 @ 0xf0000003 │ │ │ │ + cmpeq fp, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 93e6ac <__cxa_atexit@plt+0x932130> │ │ │ │ + ldr r3, [pc, #12] @ 93e67c <__cxa_atexit@plt+0x932100> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da58 <__cxa_atexit@plt+0xd114dc> │ │ │ │ + b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq fp, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #176] @ 93e774 <__cxa_atexit@plt+0x9321f8> │ │ │ │ + ldr r3, [pc, #176] @ 93e744 <__cxa_atexit@plt+0x9321c8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - beq 93e6f4 <__cxa_atexit@plt+0x932178> │ │ │ │ + beq 93e6c4 <__cxa_atexit@plt+0x932148> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ cmp r7, r2 │ │ │ │ - bge 93e700 <__cxa_atexit@plt+0x932184> │ │ │ │ - ldr r7, [pc, #156] @ 93e784 <__cxa_atexit@plt+0x932208> │ │ │ │ + bge 93e6d0 <__cxa_atexit@plt+0x932154> │ │ │ │ + ldr r7, [pc, #156] @ 93e754 <__cxa_atexit@plt+0x9321d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #108] @ 93e778 <__cxa_atexit@plt+0x9321fc> │ │ │ │ + ldr r7, [pc, #108] @ 93e748 <__cxa_atexit@plt+0x9321cc> │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93e760 <__cxa_atexit@plt+0x9321e4> │ │ │ │ + bhi 93e730 <__cxa_atexit@plt+0x9321b4> │ │ │ │ cmp r2, #0 │ │ │ │ - bmi 93e750 <__cxa_atexit@plt+0x9321d4> │ │ │ │ - ldr r7, [pc, #88] @ 93e788 <__cxa_atexit@plt+0x93220c> │ │ │ │ + bmi 93e720 <__cxa_atexit@plt+0x9321a4> │ │ │ │ + ldr r7, [pc, #88] @ 93e758 <__cxa_atexit@plt+0x9321dc> │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #68] @ 93e78c <__cxa_atexit@plt+0x932210> │ │ │ │ + ldr r7, [pc, #68] @ 93e75c <__cxa_atexit@plt+0x9321e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #36] @ 93e77c <__cxa_atexit@plt+0x932200> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #36] @ 93e74c <__cxa_atexit@plt+0x9321d0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #24] @ 93e780 <__cxa_atexit@plt+0x932204> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #24] @ 93e750 <__cxa_atexit@plt+0x9321d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - orreq r9, r2, #36, 6 @ 0x90000000 │ │ │ │ - cmpeq fp, #32, 6 @ 0x80000000 │ │ │ │ - orreq r7, r2, #248, 16 @ 0xf80000 │ │ │ │ + orreq r9, r2, #84, 6 @ 0x50000001 │ │ │ │ + cmpeq fp, #80, 6 @ 0x40000001 │ │ │ │ + orreq r7, r2, #40, 18 @ 0xa0000 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ - orreq r9, r2, #60, 6 @ 0xf0000000 │ │ │ │ - cmpeq fp, #248, 4 @ 0x8000000f │ │ │ │ + orreq r9, r2, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq fp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, r7 │ │ │ │ - bge 93e7c4 <__cxa_atexit@plt+0x932248> │ │ │ │ - ldr r7, [pc, #140] @ 93e844 <__cxa_atexit@plt+0x9322c8> │ │ │ │ + bge 93e794 <__cxa_atexit@plt+0x932218> │ │ │ │ + ldr r7, [pc, #140] @ 93e814 <__cxa_atexit@plt+0x932298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #104] @ 93e838 <__cxa_atexit@plt+0x9322bc> │ │ │ │ + ldr r2, [pc, #104] @ 93e808 <__cxa_atexit@plt+0x93228c> │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ sub r2, r3, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93e824 <__cxa_atexit@plt+0x9322a8> │ │ │ │ + bhi 93e7f4 <__cxa_atexit@plt+0x932278> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 93e814 <__cxa_atexit@plt+0x932298> │ │ │ │ - ldr r3, [pc, #84] @ 93e848 <__cxa_atexit@plt+0x9322cc> │ │ │ │ + bmi 93e7e4 <__cxa_atexit@plt+0x932268> │ │ │ │ + ldr r3, [pc, #84] @ 93e818 <__cxa_atexit@plt+0x93229c> │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r7, [pc, #64] @ 93e84c <__cxa_atexit@plt+0x9322d0> │ │ │ │ + ldr r7, [pc, #64] @ 93e81c <__cxa_atexit@plt+0x9322a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #32] @ 93e83c <__cxa_atexit@plt+0x9322c0> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #32] @ 93e80c <__cxa_atexit@plt+0x932290> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #20] @ 93e840 <__cxa_atexit@plt+0x9322c4> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #20] @ 93e810 <__cxa_atexit@plt+0x932294> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r9, r2, #96, 4 │ │ │ │ - cmpeq fp, #92, 4 @ 0xc0000005 │ │ │ │ - orreq r7, r2, #40, 16 @ 0x280000 │ │ │ │ + orreq r9, r2, #144, 4 │ │ │ │ + cmpeq fp, #140, 4 @ 0xc0000008 │ │ │ │ + orreq r7, r2, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ - orreq r9, r2, #120, 4 @ 0x80000007 │ │ │ │ + orreq r9, r2, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov lr, fp │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 93e8e8 <__cxa_atexit@plt+0x93236c> │ │ │ │ - ldr r1, [pc, #132] @ 93e904 <__cxa_atexit@plt+0x932388> │ │ │ │ + bcc 93e8b8 <__cxa_atexit@plt+0x93233c> │ │ │ │ + ldr r1, [pc, #132] @ 93e8d4 <__cxa_atexit@plt+0x932358> │ │ │ │ sub ip, r6, #23 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str ip, [r3, #52] @ 0x34 │ │ │ │ str r1, [r3, #48] @ 0x30 │ │ │ │ ldm r5, {r1, r2, fp} │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r0, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - ldr r0, [pc, #92] @ 93e908 <__cxa_atexit@plt+0x93238c> │ │ │ │ + ldr r0, [pc, #92] @ 93e8d8 <__cxa_atexit@plt+0x93235c> │ │ │ │ sub lr, r6, #47 @ 0x2f │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #24] │ │ │ │ stmib r3, {r0, r7, r8, r9, sl} │ │ │ │ - ldr r1, [pc, #76] @ 93e90c <__cxa_atexit@plt+0x932390> │ │ │ │ + ldr r1, [pc, #76] @ 93e8dc <__cxa_atexit@plt+0x932360> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str fp, [r3, #40] @ 0x28 │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #32] @ 93e910 <__cxa_atexit@plt+0x932394> │ │ │ │ + ldr r0, [pc, #32] @ 93e8e0 <__cxa_atexit@plt+0x932364> │ │ │ │ mov fp, lr │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r7, r2, #160, 14 @ 0x2800000 │ │ │ │ - orreq r9, r2, #168, 2 @ 0x2a │ │ │ │ - orreq r9, r2, #140, 2 @ 0x23 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r7, r2, #208, 14 @ 0x3400000 │ │ │ │ + orreq r9, r2, #216, 2 @ 0x36 │ │ │ │ + orreq r9, r2, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93e994 <__cxa_atexit@plt+0x932418> │ │ │ │ + bcc 93e964 <__cxa_atexit@plt+0x9323e8> │ │ │ │ str fp, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldmib r5, {r0, r1, r2, r7, sl, ip} │ │ │ │ ldr fp, [r5, #28] │ │ │ │ ldr lr, [r5, #32] │ │ │ │ - ldr r9, [pc, #96] @ 93e9ac <__cxa_atexit@plt+0x932430> │ │ │ │ + ldr r9, [pc, #96] @ 93e97c <__cxa_atexit@plt+0x932400> │ │ │ │ sub r8, r6, #47 @ 0x2f │ │ │ │ sub r4, r6, #23 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ stmib r3, {r9, lr} │ │ │ │ add lr, r3, #12 │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ - ldr r7, [pc, #72] @ 93e9b0 <__cxa_atexit@plt+0x932434> │ │ │ │ + ldr r7, [pc, #72] @ 93e980 <__cxa_atexit@plt+0x932404> │ │ │ │ add lr, r3, #28 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str fp, [r3, #44] @ 0x2c │ │ │ │ stm lr, {r7, r8, sl, ip} │ │ │ │ - ldr r7, [pc, #56] @ 93e9b4 <__cxa_atexit@plt+0x932438> │ │ │ │ + ldr r7, [pc, #56] @ 93e984 <__cxa_atexit@plt+0x932408> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ str r4, [r3, #52] @ 0x34 │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #2 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #28] @ 93e9b8 <__cxa_atexit@plt+0x93243c> │ │ │ │ + ldr r2, [pc, #28] @ 93e988 <__cxa_atexit@plt+0x93240c> │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r9, r2, #4, 2 │ │ │ │ - orreq r9, r2, #224 @ 0xe0 │ │ │ │ - orreq r7, r2, #168, 12 @ 0xa800000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r9, r2, #52, 2 │ │ │ │ + orreq r9, r2, #16, 2 │ │ │ │ + orreq r7, r2, #216, 12 @ 0xd800000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93ea04 <__cxa_atexit@plt+0x932488> │ │ │ │ - ldr r2, [pc, #56] @ 93ea1c <__cxa_atexit@plt+0x9324a0> │ │ │ │ + bcc 93e9d4 <__cxa_atexit@plt+0x932458> │ │ │ │ + ldr r2, [pc, #56] @ 93e9ec <__cxa_atexit@plt+0x932470> │ │ │ │ sub sl, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #44] @ 93ea20 <__cxa_atexit@plt+0x9324a4> │ │ │ │ + ldr r3, [pc, #44] @ 93e9f0 <__cxa_atexit@plt+0x932474> │ │ │ │ mov r8, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b d1da60 <__cxa_atexit@plt+0xd114e4> │ │ │ │ - ldr r7, [pc, #24] @ 93ea24 <__cxa_atexit@plt+0x9324a8> │ │ │ │ + b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + ldr r7, [pc, #24] @ 93e9f4 <__cxa_atexit@plt+0x932478> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc70 │ │ │ │ - orreq r7, r2, #160, 10 @ 0x28000000 │ │ │ │ - cmpeq fp, #164 @ 0xa4 │ │ │ │ - cmpeq fp, #132 @ 0x84 │ │ │ │ + orreq r7, r2, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq fp, #212 @ 0xd4 │ │ │ │ + cmpeq fp, #180 @ 0xb4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93ea74 <__cxa_atexit@plt+0x9324f8> │ │ │ │ - ldr r2, [pc, #56] @ 93ea8c <__cxa_atexit@plt+0x932510> │ │ │ │ + bcc 93ea44 <__cxa_atexit@plt+0x9324c8> │ │ │ │ + ldr r2, [pc, #56] @ 93ea5c <__cxa_atexit@plt+0x9324e0> │ │ │ │ sub sl, r6, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ - ldr r3, [pc, #44] @ 93ea90 <__cxa_atexit@plt+0x932514> │ │ │ │ + ldr r3, [pc, #44] @ 93ea60 <__cxa_atexit@plt+0x9324e4> │ │ │ │ mov r8, r9 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ mov r9, r3 │ │ │ │ - b d1da60 <__cxa_atexit@plt+0xd114e4> │ │ │ │ - ldr r7, [pc, #24] @ 93ea94 <__cxa_atexit@plt+0x932518> │ │ │ │ + b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + ldr r7, [pc, #24] @ 93ea64 <__cxa_atexit@plt+0x9324e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - orreq r7, r2, #48, 10 @ 0xc000000 │ │ │ │ + orreq r7, r2, #96, 10 @ 0x18000000 │ │ │ │ + cmpeq fp, #100 @ 0x64 │ │ │ │ cmpeq fp, #52 @ 0x34 │ │ │ │ - cmpeq fp, #4 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93eac8 <__cxa_atexit@plt+0x93254c> │ │ │ │ - ldr r3, [pc, #28] @ 93ead8 <__cxa_atexit@plt+0x93255c> │ │ │ │ + bhi 93ea98 <__cxa_atexit@plt+0x93251c> │ │ │ │ + ldr r3, [pc, #28] @ 93eaa8 <__cxa_atexit@plt+0x93252c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b d1da50 <__cxa_atexit@plt+0xd114d4> │ │ │ │ - ldr r7, [pc, #12] @ 93eadc <__cxa_atexit@plt+0x932560> │ │ │ │ + b d1da20 <__cxa_atexit@plt+0xd114a4> │ │ │ │ + ldr r7, [pc, #12] @ 93eaac <__cxa_atexit@plt+0x932530> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #252, 30 @ 0x3f0 │ │ │ │ - cmpeq fp, #168, 30 @ 0x2a0 │ │ │ │ + cmpeq fp, #44 @ 0x2c │ │ │ │ + cmpeq fp, #216, 30 @ 0x360 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 93eb00 <__cxa_atexit@plt+0x932584> │ │ │ │ + ldr r3, [pc, #12] @ 93ead0 <__cxa_atexit@plt+0x932554> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da58 <__cxa_atexit@plt+0xd114dc> │ │ │ │ + b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #132, 30 @ 0x210 │ │ │ │ + cmpeq fp, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 93eb94 <__cxa_atexit@plt+0x932618> │ │ │ │ - ldr r1, [pc, #136] @ 93ebb4 <__cxa_atexit@plt+0x932638> │ │ │ │ - ldr r0, [pc, #136] @ 93ebb8 <__cxa_atexit@plt+0x93263c> │ │ │ │ + bcc 93eb64 <__cxa_atexit@plt+0x9325e8> │ │ │ │ + ldr r1, [pc, #136] @ 93eb84 <__cxa_atexit@plt+0x932608> │ │ │ │ + ldr r0, [pc, #136] @ 93eb88 <__cxa_atexit@plt+0x93260c> │ │ │ │ mov r3, r5 │ │ │ │ sub r8, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ str r1, [r3] │ │ │ │ stmib r2, {r0, r7} │ │ │ │ sub r2, r3, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93eba0 <__cxa_atexit@plt+0x932624> │ │ │ │ + bhi 93eb70 <__cxa_atexit@plt+0x9325f4> │ │ │ │ cmp r7, #0 │ │ │ │ - bmi 93eb84 <__cxa_atexit@plt+0x932608> │ │ │ │ - ldr r3, [pc, #96] @ 93ebc4 <__cxa_atexit@plt+0x932648> │ │ │ │ + bmi 93eb54 <__cxa_atexit@plt+0x9325d8> │ │ │ │ + ldr r3, [pc, #96] @ 93eb94 <__cxa_atexit@plt+0x932618> │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r7, [pc, #76] @ 93ebc8 <__cxa_atexit@plt+0x93264c> │ │ │ │ + ldr r7, [pc, #76] @ 93eb98 <__cxa_atexit@plt+0x93261c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #48] @ 93ebbc <__cxa_atexit@plt+0x932640> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #48] @ 93eb8c <__cxa_atexit@plt+0x932610> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r7, [pc, #24] @ 93ebc0 <__cxa_atexit@plt+0x932644> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r7, [pc, #24] @ 93eb90 <__cxa_atexit@plt+0x932614> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - orreq r7, r2, #196, 8 @ 0xc4000000 │ │ │ │ - orreq r8, r2, #240, 28 @ 0xf00 │ │ │ │ - cmpeq fp, #224, 28 @ 0xe00 │ │ │ │ + orreq r7, r2, #244, 8 @ 0xf4000000 │ │ │ │ + orreq r8, r2, #32, 30 @ 0x80 │ │ │ │ + cmpeq fp, #16, 30 @ 0x40 │ │ │ │ @ instruction: 0xfffff4b4 │ │ │ │ - orreq r8, r2, #8, 30 │ │ │ │ + orreq r8, r2, #56, 30 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov lr, fp │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ mov fp, r4 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 93ec48 <__cxa_atexit@plt+0x9326cc> │ │ │ │ + bcc 93ec18 <__cxa_atexit@plt+0x93269c> │ │ │ │ ldm r5, {r1, r2, r4, ip} │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ str r0, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - ldr r0, [pc, #88] @ 93ec68 <__cxa_atexit@plt+0x9326ec> │ │ │ │ + ldr r0, [pc, #88] @ 93ec38 <__cxa_atexit@plt+0x9326bc> │ │ │ │ sub lr, r6, #39 @ 0x27 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #24] │ │ │ │ stmib r3, {r0, r7, r8, r9, sl} │ │ │ │ - ldr r1, [pc, #72] @ 93ec6c <__cxa_atexit@plt+0x9326f0> │ │ │ │ + ldr r1, [pc, #72] @ 93ec3c <__cxa_atexit@plt+0x9326c0> │ │ │ │ sub r7, r6, #15 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r3, #32] │ │ │ │ add lr, r3, #36 @ 0x24 │ │ │ │ stm lr, {r2, r4, ip} │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r1, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #32] @ 93ec70 <__cxa_atexit@plt+0x9326f4> │ │ │ │ + ldr r4, [pc, #32] @ 93ec40 <__cxa_atexit@plt+0x9326c4> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5, #-16]! │ │ │ │ mov r4, fp │ │ │ │ mov fp, lr │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r8, r2, #68, 28 @ 0x440 │ │ │ │ - orreq r8, r2, #36, 28 @ 0x240 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r8, r2, #116, 28 @ 0x740 │ │ │ │ + orreq r8, r2, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93ece8 <__cxa_atexit@plt+0x93276c> │ │ │ │ + bcc 93ecb8 <__cxa_atexit@plt+0x93273c> │ │ │ │ add lr, r5, #12 │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldm lr, {r2, r7, r9, sl, ip, lr} │ │ │ │ - ldr r8, [pc, #84] @ 93ed00 <__cxa_atexit@plt+0x932784> │ │ │ │ + ldr r8, [pc, #84] @ 93ecd0 <__cxa_atexit@plt+0x932754> │ │ │ │ sub r0, r6, #39 @ 0x27 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str fp, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmib r3, {r8, lr} │ │ │ │ str r7, [r3, #24] │ │ │ │ - ldr r7, [pc, #56] @ 93ed04 <__cxa_atexit@plt+0x932788> │ │ │ │ + ldr r7, [pc, #56] @ 93ecd4 <__cxa_atexit@plt+0x932758> │ │ │ │ add lr, r3, #32 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ stm lr, {r0, r9, sl, ip} │ │ │ │ ldr r0, [r5, #36]! @ 0x24 │ │ │ │ ldr fp, [sp] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 93ed08 <__cxa_atexit@plt+0x93278c> │ │ │ │ + ldr r3, [pc, #24] @ 93ecd8 <__cxa_atexit@plt+0x93275c> │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r8, r2, #168, 26 @ 0x2a00 │ │ │ │ - orreq r8, r2, #124, 26 @ 0x1f00 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r8, r2, #216, 26 @ 0x3600 │ │ │ │ + orreq r8, r2, #172, 26 @ 0x2b00 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #20] @ 93ed34 <__cxa_atexit@plt+0x9327b8> │ │ │ │ - ldr r2, [pc, #20] @ 93ed38 <__cxa_atexit@plt+0x9327bc> │ │ │ │ + ldr r3, [pc, #20] @ 93ed04 <__cxa_atexit@plt+0x932788> │ │ │ │ + ldr r2, [pc, #20] @ 93ed08 <__cxa_atexit@plt+0x93278c> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b d1da60 <__cxa_atexit@plt+0xd114e4> │ │ │ │ - cmpeq fp, #172, 26 @ 0x2b00 │ │ │ │ - orreq r7, r2, #108, 4 @ 0xc0000006 │ │ │ │ - cmpeq fp, #144, 26 @ 0x2400 │ │ │ │ + b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + cmpeq fp, #220, 26 @ 0x3700 │ │ │ │ + orreq r7, r2, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq fp, #192, 26 @ 0x3000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #20] @ 93ed68 <__cxa_atexit@plt+0x9327ec> │ │ │ │ - ldr r2, [pc, #20] @ 93ed6c <__cxa_atexit@plt+0x9327f0> │ │ │ │ + ldr r3, [pc, #20] @ 93ed38 <__cxa_atexit@plt+0x9327bc> │ │ │ │ + ldr r2, [pc, #20] @ 93ed3c <__cxa_atexit@plt+0x9327c0> │ │ │ │ add r3, pc, r3 │ │ │ │ add sl, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b d1da60 <__cxa_atexit@plt+0xd114e4> │ │ │ │ - cmpeq fp, #120, 26 @ 0x1e00 │ │ │ │ - orreq r7, r2, #56, 4 @ 0x80000003 │ │ │ │ + b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + cmpeq fp, #168, 26 @ 0x2a00 │ │ │ │ + orreq r7, r2, #104, 4 @ 0x80000006 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93ede8 <__cxa_atexit@plt+0x93286c> │ │ │ │ - ldr r1, [pc, #120] @ 93ee08 <__cxa_atexit@plt+0x93288c> │ │ │ │ - ldr r7, [pc, #120] @ 93ee0c <__cxa_atexit@plt+0x932890> │ │ │ │ + bhi 93edb8 <__cxa_atexit@plt+0x93283c> │ │ │ │ + ldr r1, [pc, #120] @ 93edd8 <__cxa_atexit@plt+0x93285c> │ │ │ │ + ldr r7, [pc, #120] @ 93eddc <__cxa_atexit@plt+0x932860> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 93eddc <__cxa_atexit@plt+0x932860> │ │ │ │ + beq 93edac <__cxa_atexit@plt+0x932830> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 93edf4 <__cxa_atexit@plt+0x932878> │ │ │ │ + bcc 93edc4 <__cxa_atexit@plt+0x932848> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r3, [pc, #68] @ 93ee10 <__cxa_atexit@plt+0x932894> │ │ │ │ + ldr r3, [pc, #68] @ 93ede0 <__cxa_atexit@plt+0x932864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq r7, r2, #112, 2 │ │ │ │ - orreq r8, r2, #136, 18 @ 0x220000 │ │ │ │ + orreq r7, r2, #160, 2 @ 0x28 │ │ │ │ + orreq r8, r2, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93ee4c <__cxa_atexit@plt+0x9328d0> │ │ │ │ - ldr r2, [pc, #32] @ 93ee58 <__cxa_atexit@plt+0x9328dc> │ │ │ │ + bcc 93ee1c <__cxa_atexit@plt+0x9328a0> │ │ │ │ + ldr r2, [pc, #32] @ 93ee28 <__cxa_atexit@plt+0x9328ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r8, r2, #28, 18 @ 0x70000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r8, r2, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r4, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93ee98 <__cxa_atexit@plt+0x93291c> │ │ │ │ - ldr r3, [pc, #44] @ 93eea8 <__cxa_atexit@plt+0x93292c> │ │ │ │ + bhi 93ee68 <__cxa_atexit@plt+0x9328ec> │ │ │ │ + ldr r3, [pc, #44] @ 93ee78 <__cxa_atexit@plt+0x9328fc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - ldr r3, [pc, #32] @ 93eeac <__cxa_atexit@plt+0x932930> │ │ │ │ + ldr r3, [pc, #32] @ 93ee7c <__cxa_atexit@plt+0x932900> │ │ │ │ mov r8, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b d1da68 <__cxa_atexit@plt+0xd114ec> │ │ │ │ - ldr r7, [pc, #16] @ 93eeb0 <__cxa_atexit@plt+0x932934> │ │ │ │ + b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + ldr r7, [pc, #16] @ 93ee80 <__cxa_atexit@plt+0x932904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r7, r2, #36, 2 │ │ │ │ - cmpeq fp, #104, 24 @ 0x6800 │ │ │ │ - cmpeq fp, #64, 24 @ 0x4000 │ │ │ │ + orreq r7, r2, #84, 2 │ │ │ │ + cmpeq fp, #152, 24 @ 0x9800 │ │ │ │ + cmpeq fp, #112, 24 @ 0x7000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 93ef38 <__cxa_atexit@plt+0x9329bc> │ │ │ │ - ldr r3, [pc, #104] @ 93ef44 <__cxa_atexit@plt+0x9329c8> │ │ │ │ + bcc 93ef08 <__cxa_atexit@plt+0x93298c> │ │ │ │ + ldr r3, [pc, #104] @ 93ef14 <__cxa_atexit@plt+0x932998> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr lr, [pc, #96] @ 93ef48 <__cxa_atexit@plt+0x9329cc> │ │ │ │ + ldr lr, [pc, #96] @ 93ef18 <__cxa_atexit@plt+0x93299c> │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r2, #8] │ │ │ │ str lr, [r9, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r1, [r9, #8] │ │ │ │ - ldr r3, [pc, #56] @ 93ef4c <__cxa_atexit@plt+0x9329d0> │ │ │ │ + ldr r3, [pc, #56] @ 93ef1c <__cxa_atexit@plt+0x9329a0> │ │ │ │ sub sl, r6, #15 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r9, #-4] │ │ │ │ str r3, [r9, #-8] │ │ │ │ - ldr r3, [pc, #36] @ 93ef50 <__cxa_atexit@plt+0x9329d4> │ │ │ │ + ldr r3, [pc, #36] @ 93ef20 <__cxa_atexit@plt+0x9329a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1da70 <__cxa_atexit@plt+0xd114f4> │ │ │ │ + b d1da40 <__cxa_atexit@plt+0xd114c4> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - orreq r7, r2, #228 @ 0xe4 │ │ │ │ - orreq r7, r2, #116 @ 0x74 │ │ │ │ - cmpeq fp, #148, 22 @ 0x25000 │ │ │ │ + orreq r7, r2, #20, 2 │ │ │ │ + orreq r7, r2, #164 @ 0xa4 │ │ │ │ + cmpeq fp, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #68] @ 93efb0 <__cxa_atexit@plt+0x932a34> │ │ │ │ + ldr r2, [pc, #68] @ 93ef80 <__cxa_atexit@plt+0x932a04> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 93efa4 <__cxa_atexit@plt+0x932a28> │ │ │ │ + beq 93ef74 <__cxa_atexit@plt+0x9329f8> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #44] @ 93efb4 <__cxa_atexit@plt+0x932a38> │ │ │ │ + ldr r2, [pc, #44] @ 93ef84 <__cxa_atexit@plt+0x932a08> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 93efa4 <__cxa_atexit@plt+0x932a28> │ │ │ │ + beq 93ef74 <__cxa_atexit@plt+0x9329f8> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b d1da78 <__cxa_atexit@plt+0xd114fc> │ │ │ │ + b d1da48 <__cxa_atexit@plt+0xd114cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq fp, #48, 22 @ 0xc000 │ │ │ │ + cmpeq fp, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #40] @ 93eff8 <__cxa_atexit@plt+0x932a7c> │ │ │ │ + ldr r2, [pc, #40] @ 93efc8 <__cxa_atexit@plt+0x932a4c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 93efec <__cxa_atexit@plt+0x932a70> │ │ │ │ + beq 93efbc <__cxa_atexit@plt+0x932a40> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b d1da78 <__cxa_atexit@plt+0xd114fc> │ │ │ │ + b d1da48 <__cxa_atexit@plt+0xd114cc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #236, 20 @ 0xec000 │ │ │ │ + cmpeq fp, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b d1da78 <__cxa_atexit@plt+0xd114fc> │ │ │ │ - cmpeq fp, #236, 20 @ 0xec000 │ │ │ │ + b d1da48 <__cxa_atexit@plt+0xd114cc> │ │ │ │ + cmpeq fp, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r9 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93f0a8 <__cxa_atexit@plt+0x932b2c> │ │ │ │ - ldr r7, [pc, #152] @ 93f0d4 <__cxa_atexit@plt+0x932b58> │ │ │ │ + bhi 93f078 <__cxa_atexit@plt+0x932afc> │ │ │ │ + ldr r7, [pc, #152] @ 93f0a4 <__cxa_atexit@plt+0x932b28> │ │ │ │ mov r2, r5 │ │ │ │ tst r8, #3 │ │ │ │ str sl, [r2, #-4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-4] │ │ │ │ - beq 93f098 <__cxa_atexit@plt+0x932b1c> │ │ │ │ - ldr r7, [pc, #128] @ 93f0d8 <__cxa_atexit@plt+0x932b5c> │ │ │ │ + beq 93f068 <__cxa_atexit@plt+0x932aec> │ │ │ │ + ldr r7, [pc, #128] @ 93f0a8 <__cxa_atexit@plt+0x932b2c> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r9, [r8, #15] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93f0bc <__cxa_atexit@plt+0x932b40> │ │ │ │ - ldr r7, [pc, #108] @ 93f0e4 <__cxa_atexit@plt+0x932b68> │ │ │ │ + bhi 93f08c <__cxa_atexit@plt+0x932b10> │ │ │ │ + ldr r7, [pc, #108] @ 93f0b4 <__cxa_atexit@plt+0x932b38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r3, r9} │ │ │ │ - ldr r7, [pc, #96] @ 93f0e8 <__cxa_atexit@plt+0x932b6c> │ │ │ │ + ldr r7, [pc, #96] @ 93f0b8 <__cxa_atexit@plt+0x932b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ - b d1da68 <__cxa_atexit@plt+0xd114ec> │ │ │ │ + b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 93f0e0 <__cxa_atexit@plt+0x932b64> │ │ │ │ + ldr r7, [pc, #48] @ 93f0b0 <__cxa_atexit@plt+0x932b34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93f0dc <__cxa_atexit@plt+0x932b60> │ │ │ │ + ldr r7, [pc, #24] @ 93f0ac <__cxa_atexit@plt+0x932b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmpeq fp, #64, 20 @ 0x40000 │ │ │ │ - cmpeq fp, #100, 20 @ 0x64000 │ │ │ │ + cmpeq fp, #112, 20 @ 0x70000 │ │ │ │ + cmpeq fp, #148, 20 @ 0x94000 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ - orreq r6, r2, #44, 30 @ 0xb0 │ │ │ │ - cmpeq fp, #24, 20 @ 0x18000 │ │ │ │ + orreq r6, r2, #92, 30 @ 0x170 │ │ │ │ + cmpeq fp, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #84] @ 93f158 <__cxa_atexit@plt+0x932bdc> │ │ │ │ + ldr r2, [pc, #84] @ 93f128 <__cxa_atexit@plt+0x932bac> │ │ │ │ ldr sl, [r3, #4]! │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #15] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ sub r2, r3, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93f144 <__cxa_atexit@plt+0x932bc8> │ │ │ │ - ldr r3, [pc, #52] @ 93f15c <__cxa_atexit@plt+0x932be0> │ │ │ │ + bhi 93f114 <__cxa_atexit@plt+0x932b98> │ │ │ │ + ldr r3, [pc, #52] @ 93f12c <__cxa_atexit@plt+0x932bb0> │ │ │ │ stmda r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #40] @ 93f160 <__cxa_atexit@plt+0x932be4> │ │ │ │ + ldr r3, [pc, #40] @ 93f130 <__cxa_atexit@plt+0x932bb4> │ │ │ │ mov r8, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ - b d1da68 <__cxa_atexit@plt+0xd114ec> │ │ │ │ - ldr r7, [pc, #24] @ 93f164 <__cxa_atexit@plt+0x932be8> │ │ │ │ + b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + ldr r7, [pc, #24] @ 93f134 <__cxa_atexit@plt+0x932bb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ - orreq r6, r2, #120, 28 @ 0x780 │ │ │ │ - cmpeq fp, #184, 18 @ 0x2e0000 │ │ │ │ + orreq r6, r2, #168, 28 @ 0xa80 │ │ │ │ + cmpeq fp, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 93f184 <__cxa_atexit@plt+0x932c08> │ │ │ │ + ldr r7, [pc, #12] @ 93f154 <__cxa_atexit@plt+0x932bd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #52, 28 @ 0x340 │ │ │ │ - cmpeq fp, #136, 18 @ 0x220000 │ │ │ │ + orreq r6, r2, #100, 28 @ 0x640 │ │ │ │ + cmpeq fp, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ mov sl, r9 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93f21c <__cxa_atexit@plt+0x932ca0> │ │ │ │ - ldr r7, [pc, #152] @ 93f248 <__cxa_atexit@plt+0x932ccc> │ │ │ │ + bhi 93f1ec <__cxa_atexit@plt+0x932c70> │ │ │ │ + ldr r7, [pc, #152] @ 93f218 <__cxa_atexit@plt+0x932c9c> │ │ │ │ mov r2, r5 │ │ │ │ tst r8, #3 │ │ │ │ str sl, [r2, #-4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-4] │ │ │ │ - beq 93f20c <__cxa_atexit@plt+0x932c90> │ │ │ │ - ldr r7, [pc, #128] @ 93f24c <__cxa_atexit@plt+0x932cd0> │ │ │ │ + beq 93f1dc <__cxa_atexit@plt+0x932c60> │ │ │ │ + ldr r7, [pc, #128] @ 93f21c <__cxa_atexit@plt+0x932ca0> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr r9, [r8, #15] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93f230 <__cxa_atexit@plt+0x932cb4> │ │ │ │ - ldr r7, [pc, #108] @ 93f258 <__cxa_atexit@plt+0x932cdc> │ │ │ │ + bhi 93f200 <__cxa_atexit@plt+0x932c84> │ │ │ │ + ldr r7, [pc, #108] @ 93f228 <__cxa_atexit@plt+0x932cac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r3, r9} │ │ │ │ - ldr r7, [pc, #96] @ 93f25c <__cxa_atexit@plt+0x932ce0> │ │ │ │ + ldr r7, [pc, #96] @ 93f22c <__cxa_atexit@plt+0x932cb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, sl │ │ │ │ - b d1da68 <__cxa_atexit@plt+0xd114ec> │ │ │ │ + b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 93f254 <__cxa_atexit@plt+0x932cd8> │ │ │ │ + ldr r7, [pc, #48] @ 93f224 <__cxa_atexit@plt+0x932ca8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93f250 <__cxa_atexit@plt+0x932cd4> │ │ │ │ + ldr r7, [pc, #24] @ 93f220 <__cxa_atexit@plt+0x932ca4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ - cmpeq fp, #204, 16 @ 0xcc0000 │ │ │ │ - cmpeq fp, #240, 16 @ 0xf00000 │ │ │ │ + cmpeq fp, #252, 16 @ 0xfc0000 │ │ │ │ + cmpeq fp, #32, 18 @ 0x80000 │ │ │ │ @ instruction: 0xfffffcd0 │ │ │ │ - orreq r6, r2, #184, 26 @ 0x2e00 │ │ │ │ - cmpeq fp, #16, 18 @ 0x40000 │ │ │ │ + orreq r6, r2, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq fp, #64, 18 @ 0x100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 93f2c0 <__cxa_atexit@plt+0x932d44> │ │ │ │ + bhi 93f290 <__cxa_atexit@plt+0x932d14> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 93f2b8 <__cxa_atexit@plt+0x932d3c> │ │ │ │ - ldr r3, [pc, #52] @ 93f2c8 <__cxa_atexit@plt+0x932d4c> │ │ │ │ - ldr r9, [pc, #52] @ 93f2cc <__cxa_atexit@plt+0x932d50> │ │ │ │ - ldr r2, [pc, #52] @ 93f2d0 <__cxa_atexit@plt+0x932d54> │ │ │ │ + beq 93f288 <__cxa_atexit@plt+0x932d0c> │ │ │ │ + ldr r3, [pc, #52] @ 93f298 <__cxa_atexit@plt+0x932d1c> │ │ │ │ + ldr r9, [pc, #52] @ 93f29c <__cxa_atexit@plt+0x932d20> │ │ │ │ + ldr r2, [pc, #52] @ 93f2a0 <__cxa_atexit@plt+0x932d24> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ - b d1da40 <__cxa_atexit@plt+0xd114c4> │ │ │ │ + b d1da10 <__cxa_atexit@plt+0xd11494> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #180, 16 @ 0xb40000 │ │ │ │ - cmpeq fp, #196, 16 @ 0xc40000 │ │ │ │ - orreq r6, r2, #112, 24 @ 0x7000 │ │ │ │ - cmpeq fp, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq fp, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq fp, #244, 16 @ 0xf40000 │ │ │ │ + orreq r6, r2, #160, 24 @ 0xa000 │ │ │ │ + cmpeq fp, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93f350 <__cxa_atexit@plt+0x932dd4> │ │ │ │ - ldr r3, [pc, #104] @ 93f360 <__cxa_atexit@plt+0x932de4> │ │ │ │ + bhi 93f320 <__cxa_atexit@plt+0x932da4> │ │ │ │ + ldr r3, [pc, #104] @ 93f330 <__cxa_atexit@plt+0x932db4> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ - beq 93f334 <__cxa_atexit@plt+0x932db8> │ │ │ │ + beq 93f304 <__cxa_atexit@plt+0x932d88> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 93f344 <__cxa_atexit@plt+0x932dc8> │ │ │ │ - ldr r3, [pc, #80] @ 93f36c <__cxa_atexit@plt+0x932df0> │ │ │ │ + blt 93f314 <__cxa_atexit@plt+0x932d98> │ │ │ │ + ldr r3, [pc, #80] @ 93f33c <__cxa_atexit@plt+0x932dc0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #68] @ 93f370 <__cxa_atexit@plt+0x932df4> │ │ │ │ + ldr r7, [pc, #68] @ 93f340 <__cxa_atexit@plt+0x932dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93f364 <__cxa_atexit@plt+0x932de8> │ │ │ │ + ldr r7, [pc, #24] @ 93f334 <__cxa_atexit@plt+0x932db8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 93f368 <__cxa_atexit@plt+0x932dec> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 93f338 <__cxa_atexit@plt+0x932dbc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq fp, #64, 16 @ 0x400000 │ │ │ │ - cmpeq fp, #84, 16 @ 0x540000 │ │ │ │ + cmpeq fp, #112, 16 @ 0x700000 │ │ │ │ + cmpeq fp, #132, 16 @ 0x840000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - orreq r8, r2, #88, 14 @ 0x1600000 │ │ │ │ - cmpeq fp, #32, 16 @ 0x200000 │ │ │ │ + orreq r8, r2, #136, 14 @ 0x2200000 │ │ │ │ + cmpeq fp, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 93f3ac <__cxa_atexit@plt+0x932e30> │ │ │ │ - ldr r3, [pc, #40] @ 93f3bc <__cxa_atexit@plt+0x932e40> │ │ │ │ + blt 93f37c <__cxa_atexit@plt+0x932e00> │ │ │ │ + ldr r3, [pc, #40] @ 93f38c <__cxa_atexit@plt+0x932e10> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #28] @ 93f3c0 <__cxa_atexit@plt+0x932e44> │ │ │ │ + ldr r7, [pc, #28] @ 93f390 <__cxa_atexit@plt+0x932e14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #16] @ 93f3c4 <__cxa_atexit@plt+0x932e48> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #16] @ 93f394 <__cxa_atexit@plt+0x932e18> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r8, r2, #224, 12 @ 0xe000000 │ │ │ │ - cmpeq fp, #212, 14 @ 0x3500000 │ │ │ │ - cmpeq fp, #148, 22 @ 0x25000 │ │ │ │ + orreq r8, r2, #16, 14 @ 0x400000 │ │ │ │ + cmpeq fp, #4, 16 @ 0x40000 │ │ │ │ + cmpeq fp, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 93f3ec <__cxa_atexit@plt+0x932e70> │ │ │ │ + ldr r3, [pc, #16] @ 93f3bc <__cxa_atexit@plt+0x932e40> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1d968 <__cxa_atexit@plt+0xd113ec> │ │ │ │ + b d1d938 <__cxa_atexit@plt+0xd113bc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq fp, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93f458 <__cxa_atexit@plt+0x932edc> │ │ │ │ - ldr r9, [pc, #76] @ 93f464 <__cxa_atexit@plt+0x932ee8> │ │ │ │ - ldr r8, [pc, #76] @ 93f468 <__cxa_atexit@plt+0x932eec> │ │ │ │ + bcc 93f428 <__cxa_atexit@plt+0x932eac> │ │ │ │ + ldr r9, [pc, #76] @ 93f434 <__cxa_atexit@plt+0x932eb8> │ │ │ │ + ldr r8, [pc, #76] @ 93f438 <__cxa_atexit@plt+0x932ebc> │ │ │ │ add r1, r7, #8 │ │ │ │ add r9, pc, r9 │ │ │ │ sub r2, r6, #17 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #60] @ 93f46c <__cxa_atexit@plt+0x932ef0> │ │ │ │ + ldr lr, [pc, #60] @ 93f43c <__cxa_atexit@plt+0x932ec0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - orreq r8, r2, #96, 12 @ 0x6000000 │ │ │ │ - orreq r8, r2, #228, 10 @ 0x39000000 │ │ │ │ - cmpeq fp, #236, 20 @ 0xec000 │ │ │ │ + orreq r8, r2, #144, 12 @ 0x9000000 │ │ │ │ + orreq r8, r2, #20, 12 @ 0x1400000 │ │ │ │ + cmpeq fp, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93f4f0 <__cxa_atexit@plt+0x932f74> │ │ │ │ - ldr lr, [pc, #100] @ 93f4fc <__cxa_atexit@plt+0x932f80> │ │ │ │ - ldr r8, [pc, #100] @ 93f500 <__cxa_atexit@plt+0x932f84> │ │ │ │ + bcc 93f4c0 <__cxa_atexit@plt+0x932f44> │ │ │ │ + ldr lr, [pc, #100] @ 93f4cc <__cxa_atexit@plt+0x932f50> │ │ │ │ + ldr r8, [pc, #100] @ 93f4d0 <__cxa_atexit@plt+0x932f54> │ │ │ │ mov r2, #4 │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r1, #4]! │ │ │ │ str r2, [r1, #16] │ │ │ │ stmib r1, {r2, r3} │ │ │ │ str r7, [r1, #40] @ 0x28 │ │ │ │ add r7, lr, #1 │ │ │ │ str r7, [r1, #28] │ │ │ │ - ldr r7, [pc, #56] @ 93f504 <__cxa_atexit@plt+0x932f88> │ │ │ │ + ldr r7, [pc, #56] @ 93f4d4 <__cxa_atexit@plt+0x932f58> │ │ │ │ mov r3, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r3, #12]! │ │ │ │ str r3, [r1, #36] @ 0x24 │ │ │ │ str r7, [r1, #24] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r7, [r1, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ str r1, [r1, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq fp, #196, 20 @ 0xc4000 │ │ │ │ - orreq r6, r2, #132, 22 @ 0x21000 │ │ │ │ - orreq r8, r2, #124, 10 @ 0x1f000000 │ │ │ │ - cmpeq fp, #156, 12 @ 0x9c00000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq fp, #244, 20 @ 0xf4000 │ │ │ │ + orreq r6, r2, #180, 22 @ 0x2d000 │ │ │ │ + orreq r8, r2, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq fp, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93f584 <__cxa_atexit@plt+0x933008> │ │ │ │ - ldr r3, [pc, #104] @ 93f594 <__cxa_atexit@plt+0x933018> │ │ │ │ + bhi 93f554 <__cxa_atexit@plt+0x932fd8> │ │ │ │ + ldr r3, [pc, #104] @ 93f564 <__cxa_atexit@plt+0x932fe8> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ - beq 93f568 <__cxa_atexit@plt+0x932fec> │ │ │ │ + beq 93f538 <__cxa_atexit@plt+0x932fbc> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #1 │ │ │ │ - blt 93f578 <__cxa_atexit@plt+0x932ffc> │ │ │ │ - ldr r3, [pc, #80] @ 93f5a0 <__cxa_atexit@plt+0x933024> │ │ │ │ + blt 93f548 <__cxa_atexit@plt+0x932fcc> │ │ │ │ + ldr r3, [pc, #80] @ 93f570 <__cxa_atexit@plt+0x932ff4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #68] @ 93f5a4 <__cxa_atexit@plt+0x933028> │ │ │ │ + ldr r7, [pc, #68] @ 93f574 <__cxa_atexit@plt+0x932ff8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 93f598 <__cxa_atexit@plt+0x93301c> │ │ │ │ + ldr r7, [pc, #24] @ 93f568 <__cxa_atexit@plt+0x932fec> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 93f59c <__cxa_atexit@plt+0x933020> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 93f56c <__cxa_atexit@plt+0x932ff0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ - cmpeq fp, #12, 12 @ 0xc00000 │ │ │ │ - cmpeq fp, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq fp, #60, 12 @ 0x3c00000 │ │ │ │ + cmpeq fp, #80, 12 @ 0x5000000 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - orreq r8, r2, #36, 10 @ 0x9000000 │ │ │ │ - cmpeq fp, #176, 18 @ 0x2c0000 │ │ │ │ + orreq r8, r2, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq fp, #224, 18 @ 0x380000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 93f634 <__cxa_atexit@plt+0x9330b8> │ │ │ │ - ldr r7, [pc, #140] @ 93f658 <__cxa_atexit@plt+0x9330dc> │ │ │ │ + bhi 93f604 <__cxa_atexit@plt+0x933088> │ │ │ │ + ldr r7, [pc, #140] @ 93f628 <__cxa_atexit@plt+0x9330ac> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 93f628 <__cxa_atexit@plt+0x9330ac> │ │ │ │ + beq 93f5f8 <__cxa_atexit@plt+0x93307c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 93f644 <__cxa_atexit@plt+0x9330c8> │ │ │ │ - ldr lr, [pc, #112] @ 93f660 <__cxa_atexit@plt+0x9330e4> │ │ │ │ + bcc 93f614 <__cxa_atexit@plt+0x933098> │ │ │ │ + ldr lr, [pc, #112] @ 93f630 <__cxa_atexit@plt+0x9330b4> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ ldr r0, [r8, #7] │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - ldr r8, [pc, #100] @ 93f664 <__cxa_atexit@plt+0x9330e8> │ │ │ │ + ldr r8, [pc, #100] @ 93f634 <__cxa_atexit@plt+0x9330b8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r0, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r2] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 93f65c <__cxa_atexit@plt+0x9330e0> │ │ │ │ + ldr r7, [pc, #32] @ 93f62c <__cxa_atexit@plt+0x9330b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq fp, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq fp, #176, 10 @ 0x2c000000 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - orreq r8, r2, #16, 8 @ 0x10000000 │ │ │ │ - cmpeq fp, #244, 16 @ 0xf40000 │ │ │ │ + orreq r8, r2, #64, 8 @ 0x40000000 │ │ │ │ + cmpeq fp, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93f6c0 <__cxa_atexit@plt+0x933144> │ │ │ │ - ldr lr, [pc, #60] @ 93f6cc <__cxa_atexit@plt+0x933150> │ │ │ │ + bcc 93f690 <__cxa_atexit@plt+0x933114> │ │ │ │ + ldr lr, [pc, #60] @ 93f69c <__cxa_atexit@plt+0x933120> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r2, [pc, #48] @ 93f6d0 <__cxa_atexit@plt+0x933154> │ │ │ │ + ldr r2, [pc, #48] @ 93f6a0 <__cxa_atexit@plt+0x933124> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r5] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r8, r2, #112, 6 @ 0xc0000001 │ │ │ │ - cmpeq fp, #136, 16 @ 0x880000 │ │ │ │ + orreq r8, r2, #160, 6 @ 0x80000002 │ │ │ │ + cmpeq fp, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93f754 <__cxa_atexit@plt+0x9331d8> │ │ │ │ - ldr lr, [pc, #100] @ 93f760 <__cxa_atexit@plt+0x9331e4> │ │ │ │ - ldr r8, [pc, #100] @ 93f764 <__cxa_atexit@plt+0x9331e8> │ │ │ │ + bcc 93f724 <__cxa_atexit@plt+0x9331a8> │ │ │ │ + ldr lr, [pc, #100] @ 93f730 <__cxa_atexit@plt+0x9331b4> │ │ │ │ + ldr r8, [pc, #100] @ 93f734 <__cxa_atexit@plt+0x9331b8> │ │ │ │ mov r2, #4 │ │ │ │ add lr, pc, lr │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r8, [r1, #4]! │ │ │ │ str r2, [r1, #16] │ │ │ │ stmib r1, {r2, r3} │ │ │ │ str r7, [r1, #40] @ 0x28 │ │ │ │ add r7, lr, #1 │ │ │ │ str r7, [r1, #28] │ │ │ │ - ldr r7, [pc, #56] @ 93f768 <__cxa_atexit@plt+0x9331ec> │ │ │ │ + ldr r7, [pc, #56] @ 93f738 <__cxa_atexit@plt+0x9331bc> │ │ │ │ mov r3, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r3, #12]! │ │ │ │ str r3, [r1, #36] @ 0x24 │ │ │ │ str r7, [r1, #24] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r7, [r1, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ str r1, [r1, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq fp, #96, 16 @ 0x600000 │ │ │ │ - orreq r6, r2, #32, 18 @ 0x80000 │ │ │ │ - orreq r8, r2, #24, 6 @ 0x60000000 │ │ │ │ - cmpeq fp, #72, 8 @ 0x48000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq fp, #144, 16 @ 0x900000 │ │ │ │ + orreq r6, r2, #80, 18 @ 0x140000 │ │ │ │ + orreq r8, r2, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq fp, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 93f5b8 <__cxa_atexit@plt+0x93303c> │ │ │ │ - cmpeq fp, #116, 4 @ 0x40000007 │ │ │ │ + b 93f588 <__cxa_atexit@plt+0x93300c> │ │ │ │ + cmpeq fp, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r1, r3 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 93f7e4 <__cxa_atexit@plt+0x933268> │ │ │ │ + bhi 93f7b4 <__cxa_atexit@plt+0x933238> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldr r3, [r3, #11] │ │ │ │ - ldr r1, [pc, #60] @ 93f7f0 <__cxa_atexit@plt+0x933274> │ │ │ │ + ldr r1, [pc, #60] @ 93f7c0 <__cxa_atexit@plt+0x933244> │ │ │ │ mov r0, #0 │ │ │ │ tst r7, #3 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 93f7dc <__cxa_atexit@plt+0x933260> │ │ │ │ - b 93f800 <__cxa_atexit@plt+0x933284> │ │ │ │ + beq 93f7ac <__cxa_atexit@plt+0x933230> │ │ │ │ + b 93f7d0 <__cxa_atexit@plt+0x933254> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq fp, #4, 4 @ 0x40000000 │ │ │ │ + cmpeq fp, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #164] @ 93f8ac <__cxa_atexit@plt+0x933330> │ │ │ │ + ldr lr, [pc, #164] @ 93f87c <__cxa_atexit@plt+0x933300> │ │ │ │ add r2, r7, #7 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ add lr, pc, lr │ │ │ │ cmp fp, r7 │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r3, lr} │ │ │ │ - bhi 93f878 <__cxa_atexit@plt+0x9332fc> │ │ │ │ - ldr r3, [pc, #124] @ 93f8b0 <__cxa_atexit@plt+0x933334> │ │ │ │ + bhi 93f848 <__cxa_atexit@plt+0x9332cc> │ │ │ │ + ldr r3, [pc, #124] @ 93f880 <__cxa_atexit@plt+0x933304> │ │ │ │ asr r9, r8, #31 │ │ │ │ sub lr, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub lr, r5, #44 @ 0x2c │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ sub r3, r5, #56 @ 0x38 │ │ │ │ cmp fp, r3 │ │ │ │ str r8, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r9, [r5, #-28] @ 0xffffffe4 │ │ │ │ - bhi 93f890 <__cxa_atexit@plt+0x933314> │ │ │ │ + bhi 93f860 <__cxa_atexit@plt+0x9332e4> │ │ │ │ strd r8, [r7] │ │ │ │ str r2, [r5, #-44] @ 0xffffffd4 │ │ │ │ str r1, [r5, #-32] @ 0xffffffe0 │ │ │ │ str r0, [r5, #-28] @ 0xffffffe4 │ │ │ │ mov r5, lr │ │ │ │ mov r7, fp │ │ │ │ b 9228ac <__cxa_atexit@plt+0x916330> │ │ │ │ - ldr r7, [pc, #56] @ 93f8b8 <__cxa_atexit@plt+0x93333c> │ │ │ │ + ldr r7, [pc, #56] @ 93f888 <__cxa_atexit@plt+0x93330c> │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 93f8b4 <__cxa_atexit@plt+0x933338> │ │ │ │ + ldr r7, [pc, #28] @ 93f884 <__cxa_atexit@plt+0x933308> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ sub r5, r5, #44 @ 0x2c │ │ │ │ stm r5, {r0, r1, r2} │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, lr │ │ │ │ bx r3 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffdd38 │ │ │ │ - cmpeq fp, #24, 14 @ 0x600000 │ │ │ │ - cmpeq fp, #120, 2 │ │ │ │ + cmpeq fp, #72, 14 @ 0x1200000 │ │ │ │ + cmpeq fp, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93f8f4 <__cxa_atexit@plt+0x933378> │ │ │ │ + bcc 93f8c4 <__cxa_atexit@plt+0x933348> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #24] @ 93f900 <__cxa_atexit@plt+0x933384> │ │ │ │ + ldr r2, [pc, #24] @ 93f8d0 <__cxa_atexit@plt+0x933354> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r6, r2, #24, 14 @ 0x600000 │ │ │ │ - cmpeq fp, #220, 10 @ 0x37000000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r6, r2, #72, 14 @ 0x1200000 │ │ │ │ + cmpeq fp, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93f954 <__cxa_atexit@plt+0x9333d8> │ │ │ │ - ldr r3, [pc, #52] @ 93f95c <__cxa_atexit@plt+0x9333e0> │ │ │ │ + bhi 93f924 <__cxa_atexit@plt+0x9333a8> │ │ │ │ + ldr r3, [pc, #52] @ 93f92c <__cxa_atexit@plt+0x9333b0> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ tst r8, #3 │ │ │ │ stmib r5, {r2, r7, r9} │ │ │ │ - beq 93f948 <__cxa_atexit@plt+0x9333cc> │ │ │ │ + beq 93f918 <__cxa_atexit@plt+0x93339c> │ │ │ │ mov r7, r8 │ │ │ │ - b 93f96c <__cxa_atexit@plt+0x9333f0> │ │ │ │ + b 93f93c <__cxa_atexit@plt+0x9333c0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq fp, #132, 10 @ 0x21000000 │ │ │ │ + cmpeq fp, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r1, [pc, #168] @ 93fa28 <__cxa_atexit@plt+0x9334ac> │ │ │ │ + ldr r1, [pc, #168] @ 93f9f8 <__cxa_atexit@plt+0x93347c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ stmda r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r5, #12] │ │ │ │ - beq 93fa00 <__cxa_atexit@plt+0x933484> │ │ │ │ - ldr r1, [pc, #136] @ 93fa2c <__cxa_atexit@plt+0x9334b0> │ │ │ │ + beq 93f9d0 <__cxa_atexit@plt+0x933454> │ │ │ │ + ldr r1, [pc, #136] @ 93f9fc <__cxa_atexit@plt+0x933480> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r5, {r2, r7} │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r5, #12] │ │ │ │ - bhi 93fa18 <__cxa_atexit@plt+0x93349c> │ │ │ │ - ldr r1, [pc, #108] @ 93fa30 <__cxa_atexit@plt+0x9334b4> │ │ │ │ + bhi 93f9e8 <__cxa_atexit@plt+0x93346c> │ │ │ │ + ldr r1, [pc, #108] @ 93fa00 <__cxa_atexit@plt+0x933484> │ │ │ │ ldr r2, [r9, #4] │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r0, cr7, cr10, {5} │ │ │ │ str r1, [r5, #-28]! @ 0xffffffe4 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r2, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ tst r2, #3 │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ asr r1, r0, #31 │ │ │ │ strd r0, [r3] │ │ │ │ - beq 93fa0c <__cxa_atexit@plt+0x933490> │ │ │ │ + beq 93f9dc <__cxa_atexit@plt+0x933460> │ │ │ │ mov r7, r2 │ │ │ │ b 91efec <__cxa_atexit@plt+0x912a70> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93fa34 <__cxa_atexit@plt+0x9334b8> │ │ │ │ + ldr r7, [pc, #20] @ 93fa04 <__cxa_atexit@plt+0x933488> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - @ instruction: 0xfffdf61c │ │ │ │ - cmpeq fp, #200, 8 @ 0xc8000000 │ │ │ │ - cmpeq fp, #172, 8 @ 0xac000000 │ │ │ │ + @ instruction: 0xfffdf64c │ │ │ │ + cmpeq fp, #248, 8 @ 0xf8000000 │ │ │ │ + cmpeq fp, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #152] @ 93fae4 <__cxa_atexit@plt+0x933568> │ │ │ │ + ldr r3, [pc, #152] @ 93fab4 <__cxa_atexit@plt+0x933538> │ │ │ │ add sl, r5, #12 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ cmp fp, r3 │ │ │ │ str r2, [r5, #12] │ │ │ │ str r7, [r5, #16] │ │ │ │ - bhi 93fad0 <__cxa_atexit@plt+0x933554> │ │ │ │ - ldr r1, [pc, #112] @ 93fae8 <__cxa_atexit@plt+0x93356c> │ │ │ │ + bhi 93faa0 <__cxa_atexit@plt+0x933524> │ │ │ │ + ldr r1, [pc, #112] @ 93fab8 <__cxa_atexit@plt+0x93353c> │ │ │ │ ldr r3, [r9, #4] │ │ │ │ mov r2, #0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r9, [r5, #-16] │ │ │ │ @@ -2411850,273 +2411838,273 @@ │ │ │ │ str r1, [r2, #-20]! @ 0xffffffec │ │ │ │ ldr r7, [r7, #11] │ │ │ │ tst r3, #3 │ │ │ │ str r8, [r5, #16] │ │ │ │ asr r1, r7, #31 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 93fac0 <__cxa_atexit@plt+0x933544> │ │ │ │ + beq 93fa90 <__cxa_atexit@plt+0x933514> │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ b 91efec <__cxa_atexit@plt+0x912a70> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 93faec <__cxa_atexit@plt+0x933570> │ │ │ │ + ldr r7, [pc, #20] @ 93fabc <__cxa_atexit@plt+0x933540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - @ instruction: 0xfffdf560 │ │ │ │ - cmpeq fp, #12, 8 @ 0xc000000 │ │ │ │ + @ instruction: 0xfffdf590 │ │ │ │ + cmpeq fp, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 93fb0c <__cxa_atexit@plt+0x933590> │ │ │ │ + ldr r7, [pc, #12] @ 93fadc <__cxa_atexit@plt+0x933560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r6, r2, #172, 8 @ 0xac000000 │ │ │ │ - cmpeq fp, #212, 6 @ 0x50000003 │ │ │ │ + orreq r6, r2, #220, 8 @ 0xdc000000 │ │ │ │ + cmpeq fp, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 93fbd0 <__cxa_atexit@plt+0x933654> │ │ │ │ - ldr lr, [pc, #188] @ 93fbf0 <__cxa_atexit@plt+0x933674> │ │ │ │ - ldr r8, [pc, #188] @ 93fbf4 <__cxa_atexit@plt+0x933678> │ │ │ │ + bhi 93fba0 <__cxa_atexit@plt+0x933624> │ │ │ │ + ldr lr, [pc, #188] @ 93fbc0 <__cxa_atexit@plt+0x933644> │ │ │ │ + ldr r8, [pc, #188] @ 93fbc4 <__cxa_atexit@plt+0x933648> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r7, [r2, #16] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r0, [r2, #12] │ │ │ │ str r8, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - beq 93fbc4 <__cxa_atexit@plt+0x933648> │ │ │ │ + beq 93fb94 <__cxa_atexit@plt+0x933618> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 93fbdc <__cxa_atexit@plt+0x933660> │ │ │ │ + bcc 93fbac <__cxa_atexit@plt+0x933630> │ │ │ │ sub r3, r2, #29 │ │ │ │ - ldr lr, [pc, #120] @ 93fbf8 <__cxa_atexit@plt+0x93367c> │ │ │ │ + ldr lr, [pc, #120] @ 93fbc8 <__cxa_atexit@plt+0x93364c> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r3, [r6, #36] @ 0x24 │ │ │ │ - ldr r3, [pc, #100] @ 93fbfc <__cxa_atexit@plt+0x933680> │ │ │ │ + ldr r3, [pc, #100] @ 93fbcc <__cxa_atexit@plt+0x933650> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #12 │ │ │ │ str r7, [r6, #32] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r9, [r6, #28] │ │ │ │ sub r7, r2, #19 │ │ │ │ mov r6, r2 │ │ │ │ stm lr, {r0, r3, sl} │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r6, r2, #204, 6 @ 0x30000003 │ │ │ │ + orreq r6, r2, #252, 6 @ 0xf0000003 │ │ │ │ @ instruction: 0xfffffd78 │ │ │ │ - orreq r7, r2, #188, 28 @ 0xbc0 │ │ │ │ - cmpeq fp, #228, 4 @ 0x4000000e │ │ │ │ + orreq r7, r2, #236, 28 @ 0xec0 │ │ │ │ + cmpeq fp, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93fc70 <__cxa_atexit@plt+0x9336f4> │ │ │ │ + bcc 93fc40 <__cxa_atexit@plt+0x9336c4> │ │ │ │ sub r0, r6, #29 │ │ │ │ - ldr lr, [pc, #80] @ 93fc7c <__cxa_atexit@plt+0x933700> │ │ │ │ + ldr lr, [pc, #80] @ 93fc4c <__cxa_atexit@plt+0x9336d0> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - ldr r9, [pc, #56] @ 93fc80 <__cxa_atexit@plt+0x933704> │ │ │ │ + ldr r9, [pc, #56] @ 93fc50 <__cxa_atexit@plt+0x9336d4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ str r7, [r3, #32] │ │ │ │ sub r7, r6, #19 │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r0, r1, r9, sl} │ │ │ │ str r2, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - orreq r7, r2, #12, 28 @ 0xc0 │ │ │ │ - cmpeq fp, #96, 4 │ │ │ │ + orreq r7, r2, #60, 28 @ 0x3c0 │ │ │ │ + cmpeq fp, #144, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 93fd38 <__cxa_atexit@plt+0x9337bc> │ │ │ │ - ldr lr, [pc, #176] @ 93fd58 <__cxa_atexit@plt+0x9337dc> │ │ │ │ - ldr r8, [pc, #176] @ 93fd5c <__cxa_atexit@plt+0x9337e0> │ │ │ │ + bhi 93fd08 <__cxa_atexit@plt+0x93378c> │ │ │ │ + ldr lr, [pc, #176] @ 93fd28 <__cxa_atexit@plt+0x9337ac> │ │ │ │ + ldr r8, [pc, #176] @ 93fd2c <__cxa_atexit@plt+0x9337b0> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r7, [r2, #16] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r0, [r2, #12] │ │ │ │ str r8, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - beq 93fd2c <__cxa_atexit@plt+0x9337b0> │ │ │ │ + beq 93fcfc <__cxa_atexit@plt+0x933780> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 93fd44 <__cxa_atexit@plt+0x9337c8> │ │ │ │ - ldr lr, [pc, #112] @ 93fd60 <__cxa_atexit@plt+0x9337e4> │ │ │ │ + bcc 93fd14 <__cxa_atexit@plt+0x933798> │ │ │ │ + ldr lr, [pc, #112] @ 93fd30 <__cxa_atexit@plt+0x9337b4> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add lr, pc, lr │ │ │ │ ldm r9, {r3, r8, r9} │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #92] @ 93fd64 <__cxa_atexit@plt+0x9337e8> │ │ │ │ + ldr lr, [pc, #92] @ 93fd34 <__cxa_atexit@plt+0x9337b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r3, lr} │ │ │ │ add lr, r6, #24 │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ stm lr, {r6, r8, r9} │ │ │ │ sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - orreq r6, r2, #88, 4 @ 0x80000005 │ │ │ │ + orreq r6, r2, #136, 4 @ 0x80000008 │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - orreq r7, r2, #68, 26 @ 0x1100 │ │ │ │ - cmpeq fp, #124, 2 │ │ │ │ + orreq r7, r2, #116, 26 @ 0x1d00 │ │ │ │ + cmpeq fp, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93fddc <__cxa_atexit@plt+0x933860> │ │ │ │ - ldr lr, [pc, #88] @ 93fde8 <__cxa_atexit@plt+0x93386c> │ │ │ │ + bcc 93fdac <__cxa_atexit@plt+0x933830> │ │ │ │ + ldr lr, [pc, #88] @ 93fdb8 <__cxa_atexit@plt+0x93383c> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldmdb r5, {r0, r2} │ │ │ │ - ldr lr, [pc, #56] @ 93fdec <__cxa_atexit@plt+0x933870> │ │ │ │ + ldr lr, [pc, #56] @ 93fdbc <__cxa_atexit@plt+0x933840> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ sub r7, r6, #15 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str r9, [r3, #28] │ │ │ │ str r8, [r3, #32] │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ - orreq r7, r2, #152, 24 @ 0x9800 │ │ │ │ - cmpeq fp, #212, 26 @ 0x3500 │ │ │ │ + orreq r7, r2, #200, 24 @ 0xc800 │ │ │ │ + cmpeq fp, #4, 28 @ 0x40 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93fe60 <__cxa_atexit@plt+0x9338e4> │ │ │ │ + bhi 93fe30 <__cxa_atexit@plt+0x9338b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 93fe68 <__cxa_atexit@plt+0x9338ec> │ │ │ │ - ldr r2, [pc, #92] @ 93fe84 <__cxa_atexit@plt+0x933908> │ │ │ │ - ldr r1, [pc, #92] @ 93fe88 <__cxa_atexit@plt+0x93390c> │ │ │ │ + bcc 93fe38 <__cxa_atexit@plt+0x9338bc> │ │ │ │ + ldr r2, [pc, #92] @ 93fe54 <__cxa_atexit@plt+0x9338d8> │ │ │ │ + ldr r1, [pc, #92] @ 93fe58 <__cxa_atexit@plt+0x9338dc> │ │ │ │ mov r0, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ str r1, [r7, #4]! │ │ │ │ mov r1, #0 │ │ │ │ str r7, [r5, #-4] │ │ │ │ stmib r7, {r0, r1} │ │ │ │ - ldr r7, [pc, #56] @ 93fe8c <__cxa_atexit@plt+0x933910> │ │ │ │ + ldr r7, [pc, #56] @ 93fe5c <__cxa_atexit@plt+0x9338e0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ mov r6, r7 │ │ │ │ - b 93fe70 <__cxa_atexit@plt+0x9338f4> │ │ │ │ + b 93fe40 <__cxa_atexit@plt+0x9338c4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 93fe80 <__cxa_atexit@plt+0x933904> │ │ │ │ + ldr r7, [pc, #8] @ 93fe50 <__cxa_atexit@plt+0x9338d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #100, 26 @ 0x1900 │ │ │ │ + cmpeq fp, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq r6, r2, #248, 2 @ 0x3e │ │ │ │ - orreq r6, r2, #4, 6 @ 0x10000000 │ │ │ │ - cmpeq fp, #56, 26 @ 0xe00 │ │ │ │ + orreq r6, r2, #40, 4 @ 0x80000002 │ │ │ │ + orreq r6, r2, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq fp, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r7 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 93fef0 <__cxa_atexit@plt+0x933974> │ │ │ │ - ldr r3, [pc, #68] @ 93ff00 <__cxa_atexit@plt+0x933984> │ │ │ │ - ldr r2, [pc, #68] @ 93ff04 <__cxa_atexit@plt+0x933988> │ │ │ │ + bcc 93fec0 <__cxa_atexit@plt+0x933944> │ │ │ │ + ldr r3, [pc, #68] @ 93fed0 <__cxa_atexit@plt+0x933954> │ │ │ │ + ldr r2, [pc, #68] @ 93fed4 <__cxa_atexit@plt+0x933958> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #20]! │ │ │ │ ldmdb r5, {r3, r8} │ │ │ │ sub sl, r6, #31 │ │ │ │ add r2, pc, r2 │ │ │ │ sub lr, r7, #16 │ │ │ │ @@ -2412125,1011 +2412113,1011 @@ │ │ │ │ str r3, [r7, #16] │ │ │ │ stm lr, {r2, r3, r9} │ │ │ │ str r8, [r7, #-4] │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ @ instruction: 0xfffff8b8 │ │ │ │ - cmpeq fp, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq fp, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 93ff90 <__cxa_atexit@plt+0x933a14> │ │ │ │ - ldr r7, [pc, #156] @ 93ffc8 <__cxa_atexit@plt+0x933a4c> │ │ │ │ + bhi 93ff60 <__cxa_atexit@plt+0x9339e4> │ │ │ │ + ldr r7, [pc, #156] @ 93ff98 <__cxa_atexit@plt+0x933a1c> │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - bhi 93ffa0 <__cxa_atexit@plt+0x933a24> │ │ │ │ + bhi 93ff70 <__cxa_atexit@plt+0x9339f4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #12 │ │ │ │ cmp r7, r1 │ │ │ │ - bcc 93ffa8 <__cxa_atexit@plt+0x933a2c> │ │ │ │ - ldr r7, [pc, #128] @ 93ffd4 <__cxa_atexit@plt+0x933a58> │ │ │ │ - ldr r3, [pc, #128] @ 93ffd8 <__cxa_atexit@plt+0x933a5c> │ │ │ │ + bcc 93ff78 <__cxa_atexit@plt+0x9339fc> │ │ │ │ + ldr r7, [pc, #128] @ 93ffa4 <__cxa_atexit@plt+0x933a28> │ │ │ │ + ldr r3, [pc, #128] @ 93ffa8 <__cxa_atexit@plt+0x933a2c> │ │ │ │ mov r0, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, #0 │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ - ldr r7, [pc, #92] @ 93ffdc <__cxa_atexit@plt+0x933a60> │ │ │ │ + ldr r7, [pc, #92] @ 93ffac <__cxa_atexit@plt+0x933a30> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #56] @ 93ffd0 <__cxa_atexit@plt+0x933a54> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #56] @ 93ffa0 <__cxa_atexit@plt+0x933a24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r1, r6 │ │ │ │ - b 93ffb0 <__cxa_atexit@plt+0x933a34> │ │ │ │ + b 93ff80 <__cxa_atexit@plt+0x933a04> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 93ffcc <__cxa_atexit@plt+0x933a50> │ │ │ │ + ldr r7, [pc, #20] @ 93ff9c <__cxa_atexit@plt+0x933a20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq fp, #32, 24 @ 0x2000 │ │ │ │ - cmpeq fp, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq fp, #80, 24 @ 0x5000 │ │ │ │ + cmpeq fp, #124, 24 @ 0x7c00 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - orreq r6, r2, #204 @ 0xcc │ │ │ │ - orreq r6, r2, #212, 2 @ 0x35 │ │ │ │ + orreq r6, r2, #252 @ 0xfc │ │ │ │ + orreq r6, r2, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94002c <__cxa_atexit@plt+0x933ab0> │ │ │ │ - ldr lr, [pc, #52] @ 940038 <__cxa_atexit@plt+0x933abc> │ │ │ │ + bcc 93fffc <__cxa_atexit@plt+0x933a80> │ │ │ │ + ldr lr, [pc, #52] @ 940008 <__cxa_atexit@plt+0x933a8c> │ │ │ │ sub r2, r6, #23 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #44] @ 94003c <__cxa_atexit@plt+0x933ac0> │ │ │ │ + ldr r1, [pc, #44] @ 94000c <__cxa_atexit@plt+0x933a90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r3, {r1, r8, r9, lr} │ │ │ │ str r2, [r3, #24] │ │ │ │ str sl, [r3, #28] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ - orreq r6, r2, #80, 8 @ 0x50000000 │ │ │ │ - orreq r7, r2, #68, 20 @ 0x44000 │ │ │ │ - cmpeq fp, #156, 22 @ 0x27000 │ │ │ │ + b d1da50 <__cxa_atexit@plt+0xd114d4> │ │ │ │ + orreq r6, r2, #128, 8 @ 0x80000000 │ │ │ │ + orreq r7, r2, #116, 20 @ 0x74000 │ │ │ │ + cmpeq fp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9400c8 <__cxa_atexit@plt+0x933b4c> │ │ │ │ - ldr r7, [pc, #156] @ 940100 <__cxa_atexit@plt+0x933b84> │ │ │ │ + bhi 940098 <__cxa_atexit@plt+0x933b1c> │ │ │ │ + ldr r7, [pc, #156] @ 9400d0 <__cxa_atexit@plt+0x933b54> │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - bhi 9400d8 <__cxa_atexit@plt+0x933b5c> │ │ │ │ + bhi 9400a8 <__cxa_atexit@plt+0x933b2c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #12 │ │ │ │ cmp r7, r1 │ │ │ │ - bcc 9400e0 <__cxa_atexit@plt+0x933b64> │ │ │ │ - ldr r7, [pc, #128] @ 94010c <__cxa_atexit@plt+0x933b90> │ │ │ │ - ldr r3, [pc, #128] @ 940110 <__cxa_atexit@plt+0x933b94> │ │ │ │ + bcc 9400b0 <__cxa_atexit@plt+0x933b34> │ │ │ │ + ldr r7, [pc, #128] @ 9400dc <__cxa_atexit@plt+0x933b60> │ │ │ │ + ldr r3, [pc, #128] @ 9400e0 <__cxa_atexit@plt+0x933b64> │ │ │ │ mov r0, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, #0 │ │ │ │ str r6, [r5, #-8] │ │ │ │ stmib r6, {r0, r3} │ │ │ │ - ldr r7, [pc, #92] @ 940114 <__cxa_atexit@plt+0x933b98> │ │ │ │ + ldr r7, [pc, #92] @ 9400e4 <__cxa_atexit@plt+0x933b68> │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ - ldr r7, [pc, #56] @ 940108 <__cxa_atexit@plt+0x933b8c> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + ldr r7, [pc, #56] @ 9400d8 <__cxa_atexit@plt+0x933b5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r1, r6 │ │ │ │ - b 9400e8 <__cxa_atexit@plt+0x933b6c> │ │ │ │ + b 9400b8 <__cxa_atexit@plt+0x933b3c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 940104 <__cxa_atexit@plt+0x933b88> │ │ │ │ + ldr r7, [pc, #20] @ 9400d4 <__cxa_atexit@plt+0x933b58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq fp, #232, 20 @ 0xe8000 │ │ │ │ - cmpeq fp, #20, 22 @ 0x5000 │ │ │ │ + cmpeq fp, #24, 22 @ 0x6000 │ │ │ │ + cmpeq fp, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - orreq r5, r2, #148, 30 @ 0x250 │ │ │ │ - orreq r6, r2, #156 @ 0x9c │ │ │ │ - cmpeq fp, #64, 28 @ 0x400 │ │ │ │ + orreq r5, r2, #196, 30 @ 0x310 │ │ │ │ + orreq r6, r2, #204 @ 0xcc │ │ │ │ + cmpeq fp, #112, 28 @ 0x700 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9401e4 <__cxa_atexit@plt+0x933c68> │ │ │ │ - ldr r2, [pc, #208] @ 940210 <__cxa_atexit@plt+0x933c94> │ │ │ │ + bhi 9401b4 <__cxa_atexit@plt+0x933c38> │ │ │ │ + ldr r2, [pc, #208] @ 9401e0 <__cxa_atexit@plt+0x933c64> │ │ │ │ mov r7, r3 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ - beq 9401c8 <__cxa_atexit@plt+0x933c4c> │ │ │ │ + beq 940198 <__cxa_atexit@plt+0x933c1c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 9401f8 <__cxa_atexit@plt+0x933c7c> │ │ │ │ - ldr r0, [pc, #172] @ 940214 <__cxa_atexit@plt+0x933c98> │ │ │ │ + bcc 9401c8 <__cxa_atexit@plt+0x933c4c> │ │ │ │ + ldr r0, [pc, #172] @ 9401e4 <__cxa_atexit@plt+0x933c68> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-16] │ │ │ │ - ldr lr, [pc, #156] @ 940218 <__cxa_atexit@plt+0x933c9c> │ │ │ │ + ldr lr, [pc, #156] @ 9401e8 <__cxa_atexit@plt+0x933c6c> │ │ │ │ mov r0, #4 │ │ │ │ mov r8, #0 │ │ │ │ tst r7, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r6, [r3, #-12] │ │ │ │ str r0, [r6, #16] │ │ │ │ stmib r6, {r0, r8} │ │ │ │ str lr, [r6, #12]! │ │ │ │ str r6, [r3, #-8] │ │ │ │ - beq 9401d8 <__cxa_atexit@plt+0x933c5c> │ │ │ │ - ldr r3, [pc, #108] @ 94021c <__cxa_atexit@plt+0x933ca0> │ │ │ │ + beq 9401a8 <__cxa_atexit@plt+0x933c2c> │ │ │ │ + ldr r3, [pc, #108] @ 9401ec <__cxa_atexit@plt+0x933c70> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 940220 <__cxa_atexit@plt+0x933ca4> │ │ │ │ + ldr r7, [pc, #52] @ 9401f0 <__cxa_atexit@plt+0x933c74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - orreq r5, r2, #164, 28 @ 0xa40 │ │ │ │ + orreq r5, r2, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq fp, #4, 20 @ 0x4000 │ │ │ │ - cmpeq fp, #56, 26 @ 0xe00 │ │ │ │ + cmpeq fp, #52, 20 @ 0x34000 │ │ │ │ + cmpeq fp, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 9402b4 <__cxa_atexit@plt+0x933d38> │ │ │ │ - ldr lr, [pc, #116] @ 9402c4 <__cxa_atexit@plt+0x933d48> │ │ │ │ + bcc 940284 <__cxa_atexit@plt+0x933d08> │ │ │ │ + ldr lr, [pc, #116] @ 940294 <__cxa_atexit@plt+0x933d18> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r0, [pc, #108] @ 9402c8 <__cxa_atexit@plt+0x933d4c> │ │ │ │ + ldr r0, [pc, #108] @ 940298 <__cxa_atexit@plt+0x933d1c> │ │ │ │ mov r1, #4 │ │ │ │ mov r8, #0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r2, #4]! │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r2, #16] │ │ │ │ stmib r2, {r1, r8} │ │ │ │ mov r1, r2 │ │ │ │ str r0, [r1, #12]! │ │ │ │ stmda r5, {r1, r3} │ │ │ │ str lr, [r5, #-12]! │ │ │ │ - beq 9402ac <__cxa_atexit@plt+0x933d30> │ │ │ │ - ldr r2, [pc, #52] @ 9402cc <__cxa_atexit@plt+0x933d50> │ │ │ │ + beq 94027c <__cxa_atexit@plt+0x933d00> │ │ │ │ + ldr r2, [pc, #52] @ 94029c <__cxa_atexit@plt+0x933d20> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r1, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r5, r2, #196, 26 @ 0x3100 │ │ │ │ + orreq r5, r2, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq fp, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq fp, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 940300 <__cxa_atexit@plt+0x933d84> │ │ │ │ + ldr r2, [pc, #28] @ 9402d0 <__cxa_atexit@plt+0x933d54> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r1, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq fp, #88, 24 @ 0x5800 │ │ │ │ + cmpeq fp, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 940358 <__cxa_atexit@plt+0x933ddc> │ │ │ │ - ldr r8, [pc, #56] @ 940364 <__cxa_atexit@plt+0x933de8> │ │ │ │ - ldr lr, [pc, #56] @ 940368 <__cxa_atexit@plt+0x933dec> │ │ │ │ + bcc 940328 <__cxa_atexit@plt+0x933dac> │ │ │ │ + ldr r8, [pc, #56] @ 940334 <__cxa_atexit@plt+0x933db8> │ │ │ │ + ldr lr, [pc, #56] @ 940338 <__cxa_atexit@plt+0x933dbc> │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r8, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ stm lr, {r0, r1, r2, r7} │ │ │ │ sub r7, r6, #15 │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq fp, #52, 24 @ 0x3400 │ │ │ │ - orreq r7, r2, #20, 14 @ 0x500000 │ │ │ │ - cmpeq fp, #128, 16 @ 0x800000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq fp, #100, 24 @ 0x6400 │ │ │ │ + orreq r7, r2, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq fp, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 940128 <__cxa_atexit@plt+0x933bac> │ │ │ │ + b 9400f8 <__cxa_atexit@plt+0x933b7c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9403b8 <__cxa_atexit@plt+0x933e3c> │ │ │ │ - ldr r3, [pc, #40] @ 9403d0 <__cxa_atexit@plt+0x933e54> │ │ │ │ + bcc 940388 <__cxa_atexit@plt+0x933e0c> │ │ │ │ + ldr r3, [pc, #40] @ 9403a0 <__cxa_atexit@plt+0x933e24> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9403d4 <__cxa_atexit@plt+0x933e58> │ │ │ │ + ldr r7, [pc, #20] @ 9403a4 <__cxa_atexit@plt+0x933e28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, #172, 12 @ 0xac00000 │ │ │ │ - cmpeq fp, #64, 16 @ 0x400000 │ │ │ │ + orreq r7, r2, #220, 12 @ 0xdc00000 │ │ │ │ + cmpeq fp, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 940410 <__cxa_atexit@plt+0x933e94> │ │ │ │ - ldr r3, [pc, #40] @ 940428 <__cxa_atexit@plt+0x933eac> │ │ │ │ + bcc 9403e0 <__cxa_atexit@plt+0x933e64> │ │ │ │ + ldr r3, [pc, #40] @ 9403f8 <__cxa_atexit@plt+0x933e7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94042c <__cxa_atexit@plt+0x933eb0> │ │ │ │ + ldr r7, [pc, #20] @ 9403fc <__cxa_atexit@plt+0x933e80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, #8, 12 @ 0x800000 │ │ │ │ - cmpeq fp, #236, 14 @ 0x3b00000 │ │ │ │ + orreq r7, r2, #56, 12 @ 0x3800000 │ │ │ │ + cmpeq fp, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 940478 <__cxa_atexit@plt+0x933efc> │ │ │ │ + bcc 940448 <__cxa_atexit@plt+0x933ecc> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #48] @ 940490 <__cxa_atexit@plt+0x933f14> │ │ │ │ + ldr r1, [pc, #48] @ 940460 <__cxa_atexit@plt+0x933ee4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r3, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ stmib r7, {r1, r8, r9, sl} │ │ │ │ sub r7, r6, #19 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 940494 <__cxa_atexit@plt+0x933f18> │ │ │ │ + ldr r7, [pc, #20] @ 940464 <__cxa_atexit@plt+0x933ee8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, #248, 10 @ 0x3e000000 │ │ │ │ - cmpeq fp, #136, 14 @ 0x2200000 │ │ │ │ + orreq r7, r2, #40, 12 @ 0x2800000 │ │ │ │ + cmpeq fp, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9404d8 <__cxa_atexit@plt+0x933f5c> │ │ │ │ - ldr r3, [pc, #48] @ 9404f0 <__cxa_atexit@plt+0x933f74> │ │ │ │ + bcc 9404a8 <__cxa_atexit@plt+0x933f2c> │ │ │ │ + ldr r3, [pc, #48] @ 9404c0 <__cxa_atexit@plt+0x933f44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r5] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ str r2, [r7, #20] │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9404f4 <__cxa_atexit@plt+0x933f78> │ │ │ │ + ldr r7, [pc, #20] @ 9404c4 <__cxa_atexit@plt+0x933f48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, #140, 10 @ 0x23000000 │ │ │ │ - cmpeq fp, #44, 14 @ 0xb00000 │ │ │ │ + orreq r7, r2, #188, 10 @ 0x2f000000 │ │ │ │ + cmpeq fp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 940530 <__cxa_atexit@plt+0x933fb4> │ │ │ │ - ldr r3, [pc, #40] @ 940548 <__cxa_atexit@plt+0x933fcc> │ │ │ │ + bcc 940500 <__cxa_atexit@plt+0x933f84> │ │ │ │ + ldr r3, [pc, #40] @ 940518 <__cxa_atexit@plt+0x933f9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94054c <__cxa_atexit@plt+0x933fd0> │ │ │ │ + ldr r7, [pc, #20] @ 94051c <__cxa_atexit@plt+0x933fa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r7, r2, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq fp, #216, 12 @ 0xd800000 │ │ │ │ - teqeq r7, #19136512 @ 0x1240000 │ │ │ │ + orreq r7, r2, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq fp, #8, 14 @ 0x200000 │ │ │ │ + teqeq r7, #48496640 @ 0x2e40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r7, #24379392 @ 0x1740000 │ │ │ │ + teqeq r7, #53739520 @ 0x3340000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r7, #29884416 @ 0x1c80000 │ │ │ │ + teqeq r7, #59244544 @ 0x3880000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r7, #35389440 @ 0x21c0000 │ │ │ │ + teqeq r7, #64749568 @ 0x3dc0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r7, #40370176 @ 0x2680000 │ │ │ │ + teqeq r7, #655360 @ 0xa0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9405f4 <__cxa_atexit@plt+0x934078> │ │ │ │ - ldr r2, [pc, #28] @ 940604 <__cxa_atexit@plt+0x934088> │ │ │ │ + bhi 9405c4 <__cxa_atexit@plt+0x934048> │ │ │ │ + ldr r2, [pc, #28] @ 9405d4 <__cxa_atexit@plt+0x934058> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ - ldr r7, [pc, #12] @ 940608 <__cxa_atexit@plt+0x93408c> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ + ldr r7, [pc, #12] @ 9405d8 <__cxa_atexit@plt+0x93405c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #28, 12 @ 0x1c00000 │ │ │ │ + cmpeq fp, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 940628 <__cxa_atexit@plt+0x9340ac> │ │ │ │ + ldr r3, [pc, #12] @ 9405f8 <__cxa_atexit@plt+0x93407c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 940660 <__cxa_atexit@plt+0x9340e4> │ │ │ │ - ldr r2, [pc, #28] @ 94066c <__cxa_atexit@plt+0x9340f0> │ │ │ │ + bcc 940630 <__cxa_atexit@plt+0x9340b4> │ │ │ │ + ldr r2, [pc, #28] @ 94063c <__cxa_atexit@plt+0x9340c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r7, r2, #0, 2 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r7, r2, #48, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9406cc <__cxa_atexit@plt+0x934150> │ │ │ │ - ldr r2, [pc, #68] @ 9406dc <__cxa_atexit@plt+0x934160> │ │ │ │ + bcc 94069c <__cxa_atexit@plt+0x934120> │ │ │ │ + ldr r2, [pc, #68] @ 9406ac <__cxa_atexit@plt+0x934130> │ │ │ │ sub r1, r6, #18 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr ip, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr lr, [pc, #52] @ 9406e0 <__cxa_atexit@plt+0x934164> │ │ │ │ + ldr lr, [pc, #52] @ 9406b0 <__cxa_atexit@plt+0x934134> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #44] @ 9406e4 <__cxa_atexit@plt+0x934168> │ │ │ │ + ldr r0, [pc, #44] @ 9406b4 <__cxa_atexit@plt+0x934138> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r2, [r3, #24] │ │ │ │ stmib r3, {r0, r7, r8, lr} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx ip │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #16, 18 @ 0x40000 │ │ │ │ - orreq r5, r2, #112, 16 @ 0x700000 │ │ │ │ - orreq r5, r2, #108, 16 @ 0x6c0000 │ │ │ │ + orreq r5, r2, #64, 18 @ 0x100000 │ │ │ │ + orreq r5, r2, #160, 16 @ 0xa00000 │ │ │ │ + orreq r5, r2, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 940760 <__cxa_atexit@plt+0x9341e4> │ │ │ │ - ldr r3, [pc, #128] @ 940788 <__cxa_atexit@plt+0x93420c> │ │ │ │ + bhi 940730 <__cxa_atexit@plt+0x9341b4> │ │ │ │ + ldr r3, [pc, #128] @ 940758 <__cxa_atexit@plt+0x9341dc> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - beq 940750 <__cxa_atexit@plt+0x9341d4> │ │ │ │ + beq 940720 <__cxa_atexit@plt+0x9341a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 940770 <__cxa_atexit@plt+0x9341f4> │ │ │ │ - ldr r2, [pc, #96] @ 940790 <__cxa_atexit@plt+0x934214> │ │ │ │ - ldr r1, [pc, #96] @ 940794 <__cxa_atexit@plt+0x934218> │ │ │ │ + bcc 940740 <__cxa_atexit@plt+0x9341c4> │ │ │ │ + ldr r2, [pc, #96] @ 940760 <__cxa_atexit@plt+0x9341e4> │ │ │ │ + ldr r1, [pc, #96] @ 940764 <__cxa_atexit@plt+0x9341e8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r9} │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + b d1da58 <__cxa_atexit@plt+0xd114dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 94078c <__cxa_atexit@plt+0x934210> │ │ │ │ + ldr r7, [pc, #36] @ 94075c <__cxa_atexit@plt+0x9341e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq fp, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq fp, #228, 8 @ 0xe4000000 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9407e0 <__cxa_atexit@plt+0x934264> │ │ │ │ - ldr r2, [pc, #48] @ 9407ec <__cxa_atexit@plt+0x934270> │ │ │ │ - ldr r1, [pc, #48] @ 9407f0 <__cxa_atexit@plt+0x934274> │ │ │ │ + bcc 9407b0 <__cxa_atexit@plt+0x934234> │ │ │ │ + ldr r2, [pc, #48] @ 9407bc <__cxa_atexit@plt+0x934240> │ │ │ │ + ldr r1, [pc, #48] @ 9407c0 <__cxa_atexit@plt+0x934244> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ - b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + b d1da58 <__cxa_atexit@plt+0xd114dc> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #76] @ 940850 <__cxa_atexit@plt+0x9342d4> │ │ │ │ + ldr r7, [pc, #76] @ 940820 <__cxa_atexit@plt+0x9342a4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 94083c <__cxa_atexit@plt+0x9342c0> │ │ │ │ - ldr r3, [pc, #60] @ 940854 <__cxa_atexit@plt+0x9342d8> │ │ │ │ + beq 94080c <__cxa_atexit@plt+0x934290> │ │ │ │ + ldr r3, [pc, #60] @ 940824 <__cxa_atexit@plt+0x9342a8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 940848 <__cxa_atexit@plt+0x9342cc> │ │ │ │ - ldr r7, [pc, #40] @ 940858 <__cxa_atexit@plt+0x9342dc> │ │ │ │ + beq 940818 <__cxa_atexit@plt+0x93429c> │ │ │ │ + ldr r7, [pc, #40] @ 940828 <__cxa_atexit@plt+0x9342ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - orreq r5, r2, #124, 14 @ 0x1f00000 │ │ │ │ + orreq r5, r2, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 940898 <__cxa_atexit@plt+0x93431c> │ │ │ │ + ldr r3, [pc, #44] @ 940868 <__cxa_atexit@plt+0x9342ec> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 940890 <__cxa_atexit@plt+0x934314> │ │ │ │ - ldr r7, [pc, #24] @ 94089c <__cxa_atexit@plt+0x934320> │ │ │ │ + beq 940860 <__cxa_atexit@plt+0x9342e4> │ │ │ │ + ldr r7, [pc, #24] @ 94086c <__cxa_atexit@plt+0x9342f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r5, r2, #40, 14 @ 0xa00000 │ │ │ │ + orreq r5, r2, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9408bc <__cxa_atexit@plt+0x934340> │ │ │ │ + ldr r7, [pc, #12] @ 94088c <__cxa_atexit@plt+0x934310> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r5, r2, #252, 12 @ 0xfc00000 │ │ │ │ + orreq r5, r2, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 940938 <__cxa_atexit@plt+0x9343bc> │ │ │ │ - ldr r3, [pc, #128] @ 940960 <__cxa_atexit@plt+0x9343e4> │ │ │ │ + bhi 940908 <__cxa_atexit@plt+0x93438c> │ │ │ │ + ldr r3, [pc, #128] @ 940930 <__cxa_atexit@plt+0x9343b4> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ - beq 940928 <__cxa_atexit@plt+0x9343ac> │ │ │ │ + beq 9408f8 <__cxa_atexit@plt+0x93437c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 940948 <__cxa_atexit@plt+0x9343cc> │ │ │ │ - ldr r2, [pc, #96] @ 940968 <__cxa_atexit@plt+0x9343ec> │ │ │ │ - ldr r1, [pc, #96] @ 94096c <__cxa_atexit@plt+0x9343f0> │ │ │ │ + bcc 940918 <__cxa_atexit@plt+0x93439c> │ │ │ │ + ldr r2, [pc, #96] @ 940938 <__cxa_atexit@plt+0x9343bc> │ │ │ │ + ldr r1, [pc, #96] @ 94093c <__cxa_atexit@plt+0x9343c0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r9} │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ - b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + b d1da58 <__cxa_atexit@plt+0xd114dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 940964 <__cxa_atexit@plt+0x9343e8> │ │ │ │ + ldr r7, [pc, #36] @ 940934 <__cxa_atexit@plt+0x9343b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ - cmpeq fp, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq fp, #12, 6 @ 0x30000000 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94099c <__cxa_atexit@plt+0x934420> │ │ │ │ - ldr r2, [pc, #28] @ 9409ac <__cxa_atexit@plt+0x934430> │ │ │ │ + bhi 94096c <__cxa_atexit@plt+0x9343f0> │ │ │ │ + ldr r2, [pc, #28] @ 94097c <__cxa_atexit@plt+0x934400> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ - ldr r7, [pc, #12] @ 9409b0 <__cxa_atexit@plt+0x934434> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ + ldr r7, [pc, #12] @ 940980 <__cxa_atexit@plt+0x934404> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #128, 4 │ │ │ │ + cmpeq fp, #176, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9409d0 <__cxa_atexit@plt+0x934454> │ │ │ │ + ldr r3, [pc, #12] @ 9409a0 <__cxa_atexit@plt+0x934424> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 9409ec <__cxa_atexit@plt+0x934470> │ │ │ │ + ldr r3, [pc, #8] @ 9409bc <__cxa_atexit@plt+0x934440> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 940a24 <__cxa_atexit@plt+0x9344a8> │ │ │ │ - ldr r2, [pc, #28] @ 940a30 <__cxa_atexit@plt+0x9344b4> │ │ │ │ + bcc 9409f4 <__cxa_atexit@plt+0x934478> │ │ │ │ + ldr r2, [pc, #28] @ 940a00 <__cxa_atexit@plt+0x934484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r6, r2, #60, 26 @ 0xf00 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r6, r2, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 940a60 <__cxa_atexit@plt+0x9344e4> │ │ │ │ - ldr r2, [pc, #28] @ 940a70 <__cxa_atexit@plt+0x9344f4> │ │ │ │ + bhi 940a30 <__cxa_atexit@plt+0x9344b4> │ │ │ │ + ldr r2, [pc, #28] @ 940a40 <__cxa_atexit@plt+0x9344c4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ - ldr r7, [pc, #12] @ 940a74 <__cxa_atexit@plt+0x9344f8> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ + ldr r7, [pc, #12] @ 940a44 <__cxa_atexit@plt+0x9344c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #192, 2 @ 0x30 │ │ │ │ + cmpeq fp, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 940a94 <__cxa_atexit@plt+0x934518> │ │ │ │ + ldr r3, [pc, #12] @ 940a64 <__cxa_atexit@plt+0x9344e8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 940ad8 <__cxa_atexit@plt+0x93455c> │ │ │ │ - ldr r2, [pc, #40] @ 940ae4 <__cxa_atexit@plt+0x934568> │ │ │ │ - ldr r1, [pc, #40] @ 940ae8 <__cxa_atexit@plt+0x93456c> │ │ │ │ + bcc 940aa8 <__cxa_atexit@plt+0x93452c> │ │ │ │ + ldr r2, [pc, #40] @ 940ab4 <__cxa_atexit@plt+0x934538> │ │ │ │ + ldr r1, [pc, #40] @ 940ab8 <__cxa_atexit@plt+0x93453c> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ + b d1da60 <__cxa_atexit@plt+0xd114e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r6, r2, #136, 24 @ 0x8800 │ │ │ │ + orreq r6, r2, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 940b30 <__cxa_atexit@plt+0x9345b4> │ │ │ │ - ldr r2, [pc, #28] @ 940b40 <__cxa_atexit@plt+0x9345c4> │ │ │ │ + bhi 940b00 <__cxa_atexit@plt+0x934584> │ │ │ │ + ldr r2, [pc, #28] @ 940b10 <__cxa_atexit@plt+0x934594> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ - ldr r7, [pc, #12] @ 940b44 <__cxa_atexit@plt+0x9345c8> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ + ldr r7, [pc, #12] @ 940b14 <__cxa_atexit@plt+0x934598> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #244 @ 0xf4 │ │ │ │ + cmpeq fp, #36, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 940b64 <__cxa_atexit@plt+0x9345e8> │ │ │ │ + ldr r3, [pc, #12] @ 940b34 <__cxa_atexit@plt+0x9345b8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ + b d1d9d0 <__cxa_atexit@plt+0xd11454> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #8] @ 940b80 <__cxa_atexit@plt+0x934604> │ │ │ │ + ldr r3, [pc, #8] @ 940b50 <__cxa_atexit@plt+0x9345d4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 940bc4 <__cxa_atexit@plt+0x934648> │ │ │ │ - ldr r2, [pc, #40] @ 940bd0 <__cxa_atexit@plt+0x934654> │ │ │ │ - ldr r1, [pc, #40] @ 940bd4 <__cxa_atexit@plt+0x934658> │ │ │ │ + bcc 940b94 <__cxa_atexit@plt+0x934618> │ │ │ │ + ldr r2, [pc, #40] @ 940ba0 <__cxa_atexit@plt+0x934624> │ │ │ │ + ldr r1, [pc, #40] @ 940ba4 <__cxa_atexit@plt+0x934628> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ + b d1da60 <__cxa_atexit@plt+0xd114e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r6, r2, #156, 22 @ 0x27000 │ │ │ │ + orreq r6, r2, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 940c64 <__cxa_atexit@plt+0x9346e8> │ │ │ │ - ldr r3, [pc, #124] @ 940c8c <__cxa_atexit@plt+0x934710> │ │ │ │ + bhi 940c34 <__cxa_atexit@plt+0x9346b8> │ │ │ │ + ldr r3, [pc, #124] @ 940c5c <__cxa_atexit@plt+0x9346e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 940c54 <__cxa_atexit@plt+0x9346d8> │ │ │ │ + beq 940c24 <__cxa_atexit@plt+0x9346a8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r3, r9 │ │ │ │ - bcc 940c74 <__cxa_atexit@plt+0x9346f8> │ │ │ │ + bcc 940c44 <__cxa_atexit@plt+0x9346c8> │ │ │ │ ldr r0, [r8, #3] │ │ │ │ - bl d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ - ldr r7, [pc, #88] @ 940c94 <__cxa_atexit@plt+0x934718> │ │ │ │ + bl d1da68 <__cxa_atexit@plt+0xd114ec> │ │ │ │ + ldr r7, [pc, #88] @ 940c64 <__cxa_atexit@plt+0x9346e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r9, #3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 940c90 <__cxa_atexit@plt+0x934714> │ │ │ │ + ldr r7, [pc, #36] @ 940c60 <__cxa_atexit@plt+0x9346e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #228, 30 @ 0x390 │ │ │ │ - orreq r6, r2, #24, 22 @ 0x6000 │ │ │ │ + cmpeq fp, #20 │ │ │ │ + orreq r6, r2, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 940cd8 <__cxa_atexit@plt+0x93475c> │ │ │ │ + bcc 940ca8 <__cxa_atexit@plt+0x93472c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ - bl d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ - ldr r7, [pc, #32] @ 940ce4 <__cxa_atexit@plt+0x934768> │ │ │ │ + bl d1da68 <__cxa_atexit@plt+0xd114ec> │ │ │ │ + ldr r7, [pc, #32] @ 940cb4 <__cxa_atexit@plt+0x934738> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r8, #8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r6, r2, #144, 20 @ 0x90000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r6, r2, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 940d3c <__cxa_atexit@plt+0x9347c0> │ │ │ │ + bhi 940d0c <__cxa_atexit@plt+0x934790> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 940d34 <__cxa_atexit@plt+0x9347b8> │ │ │ │ - ldr r3, [pc, #44] @ 940d44 <__cxa_atexit@plt+0x9347c8> │ │ │ │ - ldr r2, [pc, #44] @ 940d48 <__cxa_atexit@plt+0x9347cc> │ │ │ │ + beq 940d04 <__cxa_atexit@plt+0x934788> │ │ │ │ + ldr r3, [pc, #44] @ 940d14 <__cxa_atexit@plt+0x934798> │ │ │ │ + ldr r2, [pc, #44] @ 940d18 <__cxa_atexit@plt+0x93479c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r5, r2, #248, 2 @ 0x3e │ │ │ │ + orreq r5, r2, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ 940d70 <__cxa_atexit@plt+0x9347f4> │ │ │ │ + ldr r7, [pc, #20] @ 940d40 <__cxa_atexit@plt+0x9347c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ 940d74 <__cxa_atexit@plt+0x9347f8> │ │ │ │ + ldr r7, [pc, #12] @ 940d44 <__cxa_atexit@plt+0x9347c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r5, r2, #52, 4 @ 0x40000003 │ │ │ │ + orreq r5, r2, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 940dc0 <__cxa_atexit@plt+0x934844> │ │ │ │ - ldr r2, [pc, #48] @ 940dcc <__cxa_atexit@plt+0x934850> │ │ │ │ - ldr r1, [pc, #48] @ 940dd0 <__cxa_atexit@plt+0x934854> │ │ │ │ - ldr r0, [pc, #48] @ 940dd4 <__cxa_atexit@plt+0x934858> │ │ │ │ + bcc 940d90 <__cxa_atexit@plt+0x934814> │ │ │ │ + ldr r2, [pc, #48] @ 940d9c <__cxa_atexit@plt+0x934820> │ │ │ │ + ldr r1, [pc, #48] @ 940da0 <__cxa_atexit@plt+0x934824> │ │ │ │ + ldr r0, [pc, #48] @ 940da4 <__cxa_atexit@plt+0x934828> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ + b d1da60 <__cxa_atexit@plt+0xd114e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #172, 28 @ 0xac0 │ │ │ │ - orreq r6, r2, #160, 18 @ 0x280000 │ │ │ │ + cmpeq fp, #220, 28 @ 0xdc0 │ │ │ │ + orreq r6, r2, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #96, 28 @ 0x600 │ │ │ │ + cmpeq fp, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 940e48 <__cxa_atexit@plt+0x9348cc> │ │ │ │ + bhi 940e18 <__cxa_atexit@plt+0x93489c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 940e40 <__cxa_atexit@plt+0x9348c4> │ │ │ │ - ldr r3, [pc, #44] @ 940e50 <__cxa_atexit@plt+0x9348d4> │ │ │ │ - ldr r2, [pc, #44] @ 940e54 <__cxa_atexit@plt+0x9348d8> │ │ │ │ + beq 940e10 <__cxa_atexit@plt+0x934894> │ │ │ │ + ldr r3, [pc, #44] @ 940e20 <__cxa_atexit@plt+0x9348a4> │ │ │ │ + ldr r2, [pc, #44] @ 940e24 <__cxa_atexit@plt+0x9348a8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r5, r2, #236 @ 0xec │ │ │ │ - cmpeq fp, #248, 26 @ 0x3e00 │ │ │ │ + orreq r5, r2, #28, 2 │ │ │ │ + cmpeq fp, #40, 28 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 940e84 <__cxa_atexit@plt+0x934908> │ │ │ │ - ldr r7, [pc, #24] @ 940e88 <__cxa_atexit@plt+0x93490c> │ │ │ │ + ldr r3, [pc, #24] @ 940e54 <__cxa_atexit@plt+0x9348d8> │ │ │ │ + ldr r7, [pc, #24] @ 940e58 <__cxa_atexit@plt+0x9348dc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 940e8c <__cxa_atexit@plt+0x934910> │ │ │ │ + ldr r0, [pc, #16] @ 940e5c <__cxa_atexit@plt+0x9348e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq fp, #220, 26 @ 0x3700 │ │ │ │ - cmpeq fp, #216, 26 @ 0x3600 │ │ │ │ + cmpeq fp, #12, 28 @ 0xc0 │ │ │ │ + cmpeq fp, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ @@ -2413137,177 +2413125,177 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 940f2c <__cxa_atexit@plt+0x9349b0> │ │ │ │ - ldr r3, [pc, #124] @ 940f54 <__cxa_atexit@plt+0x9349d8> │ │ │ │ + bhi 940efc <__cxa_atexit@plt+0x934980> │ │ │ │ + ldr r3, [pc, #124] @ 940f24 <__cxa_atexit@plt+0x9349a8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 940f1c <__cxa_atexit@plt+0x9349a0> │ │ │ │ + beq 940eec <__cxa_atexit@plt+0x934970> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r3, r9 │ │ │ │ - bcc 940f3c <__cxa_atexit@plt+0x9349c0> │ │ │ │ + bcc 940f0c <__cxa_atexit@plt+0x934990> │ │ │ │ ldr r0, [r8, #3] │ │ │ │ - bl d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ - ldr r7, [pc, #88] @ 940f5c <__cxa_atexit@plt+0x9349e0> │ │ │ │ + bl d1da70 <__cxa_atexit@plt+0xd114f4> │ │ │ │ + ldr r7, [pc, #88] @ 940f2c <__cxa_atexit@plt+0x9349b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r9, #3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 940f58 <__cxa_atexit@plt+0x9349dc> │ │ │ │ + ldr r7, [pc, #36] @ 940f28 <__cxa_atexit@plt+0x9349ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #64, 26 @ 0x1000 │ │ │ │ - orreq r6, r2, #80, 16 @ 0x500000 │ │ │ │ + cmpeq fp, #112, 26 @ 0x1c00 │ │ │ │ + orreq r6, r2, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 940fa0 <__cxa_atexit@plt+0x934a24> │ │ │ │ + bcc 940f70 <__cxa_atexit@plt+0x9349f4> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ - bl d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ - ldr r7, [pc, #32] @ 940fac <__cxa_atexit@plt+0x934a30> │ │ │ │ + bl d1da70 <__cxa_atexit@plt+0xd114f4> │ │ │ │ + ldr r7, [pc, #32] @ 940f7c <__cxa_atexit@plt+0x934a00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r8, #8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r6, r2, #200, 14 @ 0x3200000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r6, r2, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 941004 <__cxa_atexit@plt+0x934a88> │ │ │ │ + bhi 940fd4 <__cxa_atexit@plt+0x934a58> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 940ffc <__cxa_atexit@plt+0x934a80> │ │ │ │ - ldr r3, [pc, #44] @ 94100c <__cxa_atexit@plt+0x934a90> │ │ │ │ - ldr r2, [pc, #44] @ 941010 <__cxa_atexit@plt+0x934a94> │ │ │ │ + beq 940fcc <__cxa_atexit@plt+0x934a50> │ │ │ │ + ldr r3, [pc, #44] @ 940fdc <__cxa_atexit@plt+0x934a60> │ │ │ │ + ldr r2, [pc, #44] @ 940fe0 <__cxa_atexit@plt+0x934a64> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r4, r2, #48, 30 @ 0xc0 │ │ │ │ + orreq r4, r2, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ 941038 <__cxa_atexit@plt+0x934abc> │ │ │ │ + ldr r7, [pc, #20] @ 941008 <__cxa_atexit@plt+0x934a8c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ 94103c <__cxa_atexit@plt+0x934ac0> │ │ │ │ + ldr r7, [pc, #12] @ 94100c <__cxa_atexit@plt+0x934a90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r4, r2, #108, 30 @ 0x1b0 │ │ │ │ + orreq r4, r2, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 941088 <__cxa_atexit@plt+0x934b0c> │ │ │ │ - ldr r2, [pc, #48] @ 941094 <__cxa_atexit@plt+0x934b18> │ │ │ │ - ldr r1, [pc, #48] @ 941098 <__cxa_atexit@plt+0x934b1c> │ │ │ │ - ldr r0, [pc, #48] @ 94109c <__cxa_atexit@plt+0x934b20> │ │ │ │ + bcc 941058 <__cxa_atexit@plt+0x934adc> │ │ │ │ + ldr r2, [pc, #48] @ 941064 <__cxa_atexit@plt+0x934ae8> │ │ │ │ + ldr r1, [pc, #48] @ 941068 <__cxa_atexit@plt+0x934aec> │ │ │ │ + ldr r0, [pc, #48] @ 94106c <__cxa_atexit@plt+0x934af0> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ + b d1da60 <__cxa_atexit@plt+0xd114e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #8, 24 @ 0x800 │ │ │ │ - orreq r6, r2, #216, 12 @ 0xd800000 │ │ │ │ + cmpeq fp, #56, 24 @ 0x3800 │ │ │ │ + orreq r6, r2, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #188, 22 @ 0x2f000 │ │ │ │ + cmpeq fp, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 941110 <__cxa_atexit@plt+0x934b94> │ │ │ │ + bhi 9410e0 <__cxa_atexit@plt+0x934b64> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 941108 <__cxa_atexit@plt+0x934b8c> │ │ │ │ - ldr r3, [pc, #44] @ 941118 <__cxa_atexit@plt+0x934b9c> │ │ │ │ - ldr r2, [pc, #44] @ 94111c <__cxa_atexit@plt+0x934ba0> │ │ │ │ + beq 9410d8 <__cxa_atexit@plt+0x934b5c> │ │ │ │ + ldr r3, [pc, #44] @ 9410e8 <__cxa_atexit@plt+0x934b6c> │ │ │ │ + ldr r2, [pc, #44] @ 9410ec <__cxa_atexit@plt+0x934b70> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r4, r2, #36, 28 @ 0x240 │ │ │ │ - cmpeq fp, #84, 22 @ 0x15000 │ │ │ │ + orreq r4, r2, #84, 28 @ 0x540 │ │ │ │ + cmpeq fp, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 94114c <__cxa_atexit@plt+0x934bd0> │ │ │ │ - ldr r7, [pc, #24] @ 941150 <__cxa_atexit@plt+0x934bd4> │ │ │ │ + ldr r3, [pc, #24] @ 94111c <__cxa_atexit@plt+0x934ba0> │ │ │ │ + ldr r7, [pc, #24] @ 941120 <__cxa_atexit@plt+0x934ba4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 941154 <__cxa_atexit@plt+0x934bd8> │ │ │ │ + ldr r0, [pc, #16] @ 941124 <__cxa_atexit@plt+0x934ba8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq fp, #56, 22 @ 0xe000 │ │ │ │ - cmpeq fp, #52, 22 @ 0xd000 │ │ │ │ + cmpeq fp, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq fp, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ @@ -2413315,3423 +2413303,3423 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9411f4 <__cxa_atexit@plt+0x934c78> │ │ │ │ - ldr r3, [pc, #124] @ 94121c <__cxa_atexit@plt+0x934ca0> │ │ │ │ + bhi 9411c4 <__cxa_atexit@plt+0x934c48> │ │ │ │ + ldr r3, [pc, #124] @ 9411ec <__cxa_atexit@plt+0x934c70> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9411e4 <__cxa_atexit@plt+0x934c68> │ │ │ │ + beq 9411b4 <__cxa_atexit@plt+0x934c38> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #8 │ │ │ │ cmp r3, r9 │ │ │ │ - bcc 941204 <__cxa_atexit@plt+0x934c88> │ │ │ │ + bcc 9411d4 <__cxa_atexit@plt+0x934c58> │ │ │ │ ldr r0, [r8, #3] │ │ │ │ - bl d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ - ldr r7, [pc, #88] @ 941224 <__cxa_atexit@plt+0x934ca8> │ │ │ │ + bl d1da78 <__cxa_atexit@plt+0xd114fc> │ │ │ │ + ldr r7, [pc, #88] @ 9411f4 <__cxa_atexit@plt+0x934c78> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r6, #8] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r9, #3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 941220 <__cxa_atexit@plt+0x934ca4> │ │ │ │ + ldr r7, [pc, #36] @ 9411f0 <__cxa_atexit@plt+0x934c74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #156, 20 @ 0x9c000 │ │ │ │ - orreq r6, r2, #136, 10 @ 0x22000000 │ │ │ │ + cmpeq fp, #204, 20 @ 0xcc000 │ │ │ │ + orreq r6, r2, #184, 10 @ 0x2e000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 941268 <__cxa_atexit@plt+0x934cec> │ │ │ │ + bcc 941238 <__cxa_atexit@plt+0x934cbc> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ - bl d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ - ldr r7, [pc, #32] @ 941274 <__cxa_atexit@plt+0x934cf8> │ │ │ │ + bl d1da78 <__cxa_atexit@plt+0xd114fc> │ │ │ │ + ldr r7, [pc, #32] @ 941244 <__cxa_atexit@plt+0x934cc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r8, #8] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #4] │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r6, r2, #0, 10 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r6, r2, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 9412cc <__cxa_atexit@plt+0x934d50> │ │ │ │ + bhi 94129c <__cxa_atexit@plt+0x934d20> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9412c4 <__cxa_atexit@plt+0x934d48> │ │ │ │ - ldr r3, [pc, #44] @ 9412d4 <__cxa_atexit@plt+0x934d58> │ │ │ │ - ldr r2, [pc, #44] @ 9412d8 <__cxa_atexit@plt+0x934d5c> │ │ │ │ + beq 941294 <__cxa_atexit@plt+0x934d18> │ │ │ │ + ldr r3, [pc, #44] @ 9412a4 <__cxa_atexit@plt+0x934d28> │ │ │ │ + ldr r2, [pc, #44] @ 9412a8 <__cxa_atexit@plt+0x934d2c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq r4, r2, #104, 24 @ 0x6800 │ │ │ │ + orreq r4, r2, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #20] @ 941300 <__cxa_atexit@plt+0x934d84> │ │ │ │ + ldr r7, [pc, #20] @ 9412d0 <__cxa_atexit@plt+0x934d54> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #12] @ 941304 <__cxa_atexit@plt+0x934d88> │ │ │ │ + ldr r7, [pc, #12] @ 9412d4 <__cxa_atexit@plt+0x934d58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d960 <__cxa_atexit@plt+0xd113e4> │ │ │ │ + b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r4, r2, #164, 24 @ 0xa400 │ │ │ │ + orreq r4, r2, #212, 24 @ 0xd400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 941350 <__cxa_atexit@plt+0x934dd4> │ │ │ │ - ldr r2, [pc, #48] @ 94135c <__cxa_atexit@plt+0x934de0> │ │ │ │ - ldr r1, [pc, #48] @ 941360 <__cxa_atexit@plt+0x934de4> │ │ │ │ - ldr r0, [pc, #48] @ 941364 <__cxa_atexit@plt+0x934de8> │ │ │ │ + bcc 941320 <__cxa_atexit@plt+0x934da4> │ │ │ │ + ldr r2, [pc, #48] @ 94132c <__cxa_atexit@plt+0x934db0> │ │ │ │ + ldr r1, [pc, #48] @ 941330 <__cxa_atexit@plt+0x934db4> │ │ │ │ + ldr r0, [pc, #48] @ 941334 <__cxa_atexit@plt+0x934db8> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ - b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ + b d1da60 <__cxa_atexit@plt+0xd114e4> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #100, 18 @ 0x190000 │ │ │ │ - orreq r6, r2, #16, 8 @ 0x10000000 │ │ │ │ + cmpeq fp, #148, 18 @ 0x250000 │ │ │ │ + orreq r6, r2, #64, 8 @ 0x40000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #24, 18 @ 0x60000 │ │ │ │ + cmpeq fp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 9413d8 <__cxa_atexit@plt+0x934e5c> │ │ │ │ + bhi 9413a8 <__cxa_atexit@plt+0x934e2c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9413d0 <__cxa_atexit@plt+0x934e54> │ │ │ │ - ldr r3, [pc, #44] @ 9413e0 <__cxa_atexit@plt+0x934e64> │ │ │ │ - ldr r2, [pc, #44] @ 9413e4 <__cxa_atexit@plt+0x934e68> │ │ │ │ + beq 9413a0 <__cxa_atexit@plt+0x934e24> │ │ │ │ + ldr r3, [pc, #44] @ 9413b0 <__cxa_atexit@plt+0x934e34> │ │ │ │ + ldr r2, [pc, #44] @ 9413b4 <__cxa_atexit@plt+0x934e38> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r8 │ │ │ │ - b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ + b d1d9d8 <__cxa_atexit@plt+0xd1145c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r4, r2, #92, 22 @ 0x17000 │ │ │ │ - cmpeq fp, #176, 16 @ 0xb00000 │ │ │ │ + orreq r4, r2, #140, 22 @ 0x23000 │ │ │ │ + cmpeq fp, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 941414 <__cxa_atexit@plt+0x934e98> │ │ │ │ - ldr r7, [pc, #24] @ 941418 <__cxa_atexit@plt+0x934e9c> │ │ │ │ + ldr r3, [pc, #24] @ 9413e4 <__cxa_atexit@plt+0x934e68> │ │ │ │ + ldr r7, [pc, #24] @ 9413e8 <__cxa_atexit@plt+0x934e6c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 94141c <__cxa_atexit@plt+0x934ea0> │ │ │ │ + ldr r0, [pc, #16] @ 9413ec <__cxa_atexit@plt+0x934e70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq fp, #148, 16 @ 0x940000 │ │ │ │ - cmpeq fp, #144, 16 @ 0x900000 │ │ │ │ + cmpeq fp, #196, 16 @ 0xc40000 │ │ │ │ + cmpeq fp, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, #0 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #112, 16 @ 0x700000 │ │ │ │ + cmpeq fp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 9414a0 <__cxa_atexit@plt+0x934f24> │ │ │ │ + bhi 941470 <__cxa_atexit@plt+0x934ef4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 941498 <__cxa_atexit@plt+0x934f1c> │ │ │ │ - ldr r8, [pc, #44] @ 9414a8 <__cxa_atexit@plt+0x934f2c> │ │ │ │ - ldr r3, [pc, #44] @ 9414ac <__cxa_atexit@plt+0x934f30> │ │ │ │ + beq 941468 <__cxa_atexit@plt+0x934eec> │ │ │ │ + ldr r8, [pc, #44] @ 941478 <__cxa_atexit@plt+0x934efc> │ │ │ │ + ldr r3, [pc, #44] @ 94147c <__cxa_atexit@plt+0x934f00> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #3 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, #3948544 @ 0x3c4000 │ │ │ │ - orreq r4, r2, #148, 20 @ 0x94000 │ │ │ │ - cmpeq fp, #32, 16 @ 0x200000 │ │ │ │ + teqeq r7, #397312 @ 0x61000 │ │ │ │ + orreq r4, r2, #196, 20 @ 0xc4000 │ │ │ │ + cmpeq fp, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9414d8 <__cxa_atexit@plt+0x934f5c> │ │ │ │ + bhi 9414a8 <__cxa_atexit@plt+0x934f2c> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 9414ec <__cxa_atexit@plt+0x934f70> │ │ │ │ - ldr r7, [pc, #8] @ 9414e8 <__cxa_atexit@plt+0x934f6c> │ │ │ │ + b 9414bc <__cxa_atexit@plt+0x934f40> │ │ │ │ + ldr r7, [pc, #8] @ 9414b8 <__cxa_atexit@plt+0x934f3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #4, 16 @ 0x40000 │ │ │ │ + cmpeq fp, #52, 16 @ 0x340000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 941584 <__cxa_atexit@plt+0x935008> │ │ │ │ - ldr r2, [pc, #144] @ 941598 <__cxa_atexit@plt+0x93501c> │ │ │ │ + bne 941554 <__cxa_atexit@plt+0x934fd8> │ │ │ │ + ldr r2, [pc, #144] @ 941568 <__cxa_atexit@plt+0x934fec> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ tst r8, #3 │ │ │ │ - beq 941554 <__cxa_atexit@plt+0x934fd8> │ │ │ │ + beq 941524 <__cxa_atexit@plt+0x934fa8> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ cmp r2, #58 @ 0x3a │ │ │ │ - bne 941568 <__cxa_atexit@plt+0x934fec> │ │ │ │ + bne 941538 <__cxa_atexit@plt+0x934fbc> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 941510 <__cxa_atexit@plt+0x934f94> │ │ │ │ + beq 9414e0 <__cxa_atexit@plt+0x934f64> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 941580 <__cxa_atexit@plt+0x935004> │ │ │ │ - ldr r3, [pc, #88] @ 9415a0 <__cxa_atexit@plt+0x935024> │ │ │ │ + bne 941550 <__cxa_atexit@plt+0x934fd4> │ │ │ │ + ldr r3, [pc, #88] @ 941570 <__cxa_atexit@plt+0x934ff4> │ │ │ │ ldr r0, [r7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 9415a4 <__cxa_atexit@plt+0x935028> │ │ │ │ + ldr r2, [pc, #52] @ 941574 <__cxa_atexit@plt+0x934ff8> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 94159c <__cxa_atexit@plt+0x935020> │ │ │ │ + ldr r7, [pc, #16] @ 94156c <__cxa_atexit@plt+0x934ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r4, r2, #20, 20 @ 0x14000 │ │ │ │ + orreq r4, r2, #68, 20 @ 0x44000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmpeq fp, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq fp, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ - bne 9415e4 <__cxa_atexit@plt+0x935068> │ │ │ │ - ldr r3, [pc, #56] @ 941600 <__cxa_atexit@plt+0x935084> │ │ │ │ + bne 9415b4 <__cxa_atexit@plt+0x935038> │ │ │ │ + ldr r3, [pc, #56] @ 9415d0 <__cxa_atexit@plt+0x935054> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9415f8 <__cxa_atexit@plt+0x93507c> │ │ │ │ + beq 9415c8 <__cxa_atexit@plt+0x93504c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 9414ec <__cxa_atexit@plt+0x934f70> │ │ │ │ - ldr r3, [pc, #24] @ 941604 <__cxa_atexit@plt+0x935088> │ │ │ │ + b 9414bc <__cxa_atexit@plt+0x934f40> │ │ │ │ + ldr r3, [pc, #24] @ 9415d4 <__cxa_atexit@plt+0x935058> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq fp, #204, 12 @ 0xcc00000 │ │ │ │ + cmpeq fp, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 9414ec <__cxa_atexit@plt+0x934f70> │ │ │ │ - cmpeq fp, #180, 12 @ 0xb400000 │ │ │ │ + b 9414bc <__cxa_atexit@plt+0x934f40> │ │ │ │ + cmpeq fp, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 94165c <__cxa_atexit@plt+0x9350e0> │ │ │ │ - ldr r3, [pc, #56] @ 941678 <__cxa_atexit@plt+0x9350fc> │ │ │ │ + bne 94162c <__cxa_atexit@plt+0x9350b0> │ │ │ │ + ldr r3, [pc, #56] @ 941648 <__cxa_atexit@plt+0x9350cc> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 941670 <__cxa_atexit@plt+0x9350f4> │ │ │ │ + beq 941640 <__cxa_atexit@plt+0x9350c4> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 9414ec <__cxa_atexit@plt+0x934f70> │ │ │ │ - ldr r7, [pc, #24] @ 94167c <__cxa_atexit@plt+0x935100> │ │ │ │ + b 9414bc <__cxa_atexit@plt+0x934f40> │ │ │ │ + ldr r7, [pc, #24] @ 94164c <__cxa_atexit@plt+0x9350d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq r4, r2, #56, 18 @ 0xe0000 │ │ │ │ - cmpeq fp, #84, 12 @ 0x5400000 │ │ │ │ + orreq r4, r2, #104, 18 @ 0x1a0000 │ │ │ │ + cmpeq fp, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 9414ec <__cxa_atexit@plt+0x934f70> │ │ │ │ + b 9414bc <__cxa_atexit@plt+0x934f40> │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9416d4 <__cxa_atexit@plt+0x935158> │ │ │ │ - ldr r2, [pc, #44] @ 9416e4 <__cxa_atexit@plt+0x935168> │ │ │ │ - ldr r7, [pc, #44] @ 9416e8 <__cxa_atexit@plt+0x93516c> │ │ │ │ + bhi 9416a4 <__cxa_atexit@plt+0x935128> │ │ │ │ + ldr r2, [pc, #44] @ 9416b4 <__cxa_atexit@plt+0x935138> │ │ │ │ + ldr r7, [pc, #44] @ 9416b8 <__cxa_atexit@plt+0x93513c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r0, [pc, #36] @ 9416ec <__cxa_atexit@plt+0x935170> │ │ │ │ + ldr r0, [pc, #36] @ 9416bc <__cxa_atexit@plt+0x935140> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9416f0 <__cxa_atexit@plt+0x935174> │ │ │ │ + ldr r7, [pc, #20] @ 9416c0 <__cxa_atexit@plt+0x935144> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #4, 12 @ 0x400000 │ │ │ │ - cmpeq fp, #252, 10 @ 0x3f000000 │ │ │ │ - cmpeq fp, #32, 12 @ 0x2000000 │ │ │ │ - cmpeq fp, #244, 10 @ 0x3d000000 │ │ │ │ + cmpeq fp, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq fp, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq fp, #80, 12 @ 0x5000000 │ │ │ │ + cmpeq fp, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 941724 <__cxa_atexit@plt+0x9351a8> │ │ │ │ - ldr r7, [pc, #76] @ 941764 <__cxa_atexit@plt+0x9351e8> │ │ │ │ + bne 9416f4 <__cxa_atexit@plt+0x935178> │ │ │ │ + ldr r7, [pc, #76] @ 941734 <__cxa_atexit@plt+0x9351b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ ldr r2, [r8, #4] │ │ │ │ cmp r2, #0 │ │ │ │ - beq 94174c <__cxa_atexit@plt+0x9351d0> │ │ │ │ - ldr r5, [pc, #40] @ 941768 <__cxa_atexit@plt+0x9351ec> │ │ │ │ + beq 94171c <__cxa_atexit@plt+0x9351a0> │ │ │ │ + ldr r5, [pc, #40] @ 941738 <__cxa_atexit@plt+0x9351bc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r7, [pc, #12] @ 941760 <__cxa_atexit@plt+0x9351e4> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r7, [pc, #12] @ 941730 <__cxa_atexit@plt+0x9351b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, #72, 16 @ 0x480000 │ │ │ │ - orreq r4, r2, #136, 16 @ 0x880000 │ │ │ │ + orreq r4, r2, #120, 16 @ 0x780000 │ │ │ │ + orreq r4, r2, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq fp, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9417a0 <__cxa_atexit@plt+0x935224> │ │ │ │ + bne 941770 <__cxa_atexit@plt+0x9351f4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #36] @ 9417b8 <__cxa_atexit@plt+0x93523c> │ │ │ │ + ldr r2, [pc, #36] @ 941788 <__cxa_atexit@plt+0x93520c> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #12] @ 9417b4 <__cxa_atexit@plt+0x935238> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #12] @ 941784 <__cxa_atexit@plt+0x935208> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, #244, 14 @ 0x3d00000 │ │ │ │ + orreq r4, r2, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #36, 10 @ 0x9000000 │ │ │ │ + cmpeq fp, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9417fc <__cxa_atexit@plt+0x935280> │ │ │ │ + bne 9417cc <__cxa_atexit@plt+0x935250> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #144] @ 941870 <__cxa_atexit@plt+0x9352f4> │ │ │ │ + ldr r2, [pc, #144] @ 941840 <__cxa_atexit@plt+0x9352c4> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 941810 <__cxa_atexit@plt+0x935294> │ │ │ │ + beq 9417e0 <__cxa_atexit@plt+0x935264> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ - bne 941818 <__cxa_atexit@plt+0x93529c> │ │ │ │ - ldr r7, [pc, #120] @ 94187c <__cxa_atexit@plt+0x935300> │ │ │ │ + bne 9417e8 <__cxa_atexit@plt+0x93526c> │ │ │ │ + ldr r7, [pc, #120] @ 94184c <__cxa_atexit@plt+0x9352d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #80] @ 941874 <__cxa_atexit@plt+0x9352f8> │ │ │ │ + ldr r2, [pc, #80] @ 941844 <__cxa_atexit@plt+0x9352c8> │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r7, #4] │ │ │ │ - beq 94184c <__cxa_atexit@plt+0x9352d0> │ │ │ │ + beq 94181c <__cxa_atexit@plt+0x9352a0> │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94185c <__cxa_atexit@plt+0x9352e0> │ │ │ │ + bhi 94182c <__cxa_atexit@plt+0x9352b0> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ str r8, [r3] │ │ │ │ - b 9414ec <__cxa_atexit@plt+0x934f70> │ │ │ │ + b 9414bc <__cxa_atexit@plt+0x934f40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 941878 <__cxa_atexit@plt+0x9352fc> │ │ │ │ + ldr r7, [pc, #20] @ 941848 <__cxa_atexit@plt+0x9352cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq fp, #124, 8 @ 0x7c000000 │ │ │ │ - orreq r4, r2, #152, 14 @ 0x2600000 │ │ │ │ - cmpeq fp, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq fp, #172, 8 @ 0xac000000 │ │ │ │ + orreq r4, r2, #200, 14 @ 0x3200000 │ │ │ │ + cmpeq fp, #144, 8 @ 0x90000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ - bne 9418ac <__cxa_atexit@plt+0x935330> │ │ │ │ - ldr r7, [pc, #112] @ 941910 <__cxa_atexit@plt+0x935394> │ │ │ │ + bne 94187c <__cxa_atexit@plt+0x935300> │ │ │ │ + ldr r7, [pc, #112] @ 9418e0 <__cxa_atexit@plt+0x935364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 941908 <__cxa_atexit@plt+0x93538c> │ │ │ │ + ldr r3, [pc, #84] @ 9418d8 <__cxa_atexit@plt+0x93535c> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #8]! │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r3, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 9418e4 <__cxa_atexit@plt+0x935368> │ │ │ │ + beq 9418b4 <__cxa_atexit@plt+0x935338> │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9418f4 <__cxa_atexit@plt+0x935378> │ │ │ │ + bhi 9418c4 <__cxa_atexit@plt+0x935348> │ │ │ │ str r8, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 9414ec <__cxa_atexit@plt+0x934f70> │ │ │ │ + b 9414bc <__cxa_atexit@plt+0x934f40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94190c <__cxa_atexit@plt+0x935390> │ │ │ │ + ldr r7, [pc, #16] @ 9418dc <__cxa_atexit@plt+0x935360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq fp, #228, 6 @ 0x90000003 │ │ │ │ - orreq r4, r2, #252, 12 @ 0xfc00000 │ │ │ │ - cmpeq fp, #204, 6 @ 0x30000003 │ │ │ │ + cmpeq fp, #20, 8 @ 0x14000000 │ │ │ │ + orreq r4, r2, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq fp, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94193c <__cxa_atexit@plt+0x9353c0> │ │ │ │ + bhi 94190c <__cxa_atexit@plt+0x935390> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ - b 9414ec <__cxa_atexit@plt+0x934f70> │ │ │ │ - ldr r7, [pc, #12] @ 941950 <__cxa_atexit@plt+0x9353d4> │ │ │ │ + b 9414bc <__cxa_atexit@plt+0x934f40> │ │ │ │ + ldr r7, [pc, #12] @ 941920 <__cxa_atexit@plt+0x9353a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #156, 6 @ 0x70000002 │ │ │ │ - cmpeq fp, #160, 6 @ 0x80000002 │ │ │ │ + cmpeq fp, #204, 6 @ 0x30000003 │ │ │ │ + cmpeq fp, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9419cc <__cxa_atexit@plt+0x935450> │ │ │ │ - ldr r3, [pc, #116] @ 9419ec <__cxa_atexit@plt+0x935470> │ │ │ │ + bhi 94199c <__cxa_atexit@plt+0x935420> │ │ │ │ + ldr r3, [pc, #116] @ 9419bc <__cxa_atexit@plt+0x935440> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9419bc <__cxa_atexit@plt+0x935440> │ │ │ │ + beq 94198c <__cxa_atexit@plt+0x935410> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r8, [r8, #11] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9419dc <__cxa_atexit@plt+0x935460> │ │ │ │ - ldr r2, [pc, #88] @ 9419f8 <__cxa_atexit@plt+0x93547c> │ │ │ │ - ldr r7, [pc, #88] @ 9419fc <__cxa_atexit@plt+0x935480> │ │ │ │ + bhi 9419ac <__cxa_atexit@plt+0x935430> │ │ │ │ + ldr r2, [pc, #88] @ 9419c8 <__cxa_atexit@plt+0x93544c> │ │ │ │ + ldr r7, [pc, #88] @ 9419cc <__cxa_atexit@plt+0x935450> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ - ldr r0, [pc, #80] @ 941a00 <__cxa_atexit@plt+0x935484> │ │ │ │ + ldr r0, [pc, #80] @ 9419d0 <__cxa_atexit@plt+0x935454> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9419f4 <__cxa_atexit@plt+0x935478> │ │ │ │ + ldr r7, [pc, #32] @ 9419c4 <__cxa_atexit@plt+0x935448> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9419f0 <__cxa_atexit@plt+0x935474> │ │ │ │ + ldr r7, [pc, #12] @ 9419c0 <__cxa_atexit@plt+0x935444> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq fp, #24, 6 @ 0x60000000 │ │ │ │ - cmpeq fp, #56, 6 @ 0xe0000000 │ │ │ │ + cmpeq fp, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq fp, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ - cmpeq fp, #28, 6 @ 0x70000000 │ │ │ │ - cmpeq fp, #20, 6 @ 0x50000000 │ │ │ │ - cmpeq fp, #244, 4 @ 0x4000000f │ │ │ │ + cmpeq fp, #76, 6 @ 0x30000001 │ │ │ │ + cmpeq fp, #68, 6 @ 0x10000001 │ │ │ │ + cmpeq fp, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 941a48 <__cxa_atexit@plt+0x9354cc> │ │ │ │ - ldr r2, [pc, #48] @ 941a5c <__cxa_atexit@plt+0x9354e0> │ │ │ │ - ldr r7, [pc, #48] @ 941a60 <__cxa_atexit@plt+0x9354e4> │ │ │ │ + bhi 941a18 <__cxa_atexit@plt+0x93549c> │ │ │ │ + ldr r2, [pc, #48] @ 941a2c <__cxa_atexit@plt+0x9354b0> │ │ │ │ + ldr r7, [pc, #48] @ 941a30 <__cxa_atexit@plt+0x9354b4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8, r9} │ │ │ │ - ldr r0, [pc, #40] @ 941a64 <__cxa_atexit@plt+0x9354e8> │ │ │ │ + ldr r0, [pc, #40] @ 941a34 <__cxa_atexit@plt+0x9354b8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 941a68 <__cxa_atexit@plt+0x9354ec> │ │ │ │ + ldr r7, [pc, #24] @ 941a38 <__cxa_atexit@plt+0x9354bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - cmpeq fp, #144, 4 │ │ │ │ - cmpeq fp, #136, 4 @ 0x80000008 │ │ │ │ - cmpeq fp, #168, 4 @ 0x8000000a │ │ │ │ - cmpeq fp, #160, 4 │ │ │ │ + cmpeq fp, #192, 4 │ │ │ │ + cmpeq fp, #184, 4 @ 0x8000000b │ │ │ │ + cmpeq fp, #216, 4 @ 0x8000000d │ │ │ │ + cmpeq fp, #208, 4 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 941aa0 <__cxa_atexit@plt+0x935524> │ │ │ │ - ldr r2, [pc, #32] @ 941ab0 <__cxa_atexit@plt+0x935534> │ │ │ │ + bhi 941a70 <__cxa_atexit@plt+0x9354f4> │ │ │ │ + ldr r2, [pc, #32] @ 941a80 <__cxa_atexit@plt+0x935504> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r7, [pc, #12] @ 941ab4 <__cxa_atexit@plt+0x935538> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r7, [pc, #12] @ 941a84 <__cxa_atexit@plt+0x935508> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #124, 4 @ 0xc0000007 │ │ │ │ - cmpeq fp, #88, 4 @ 0x80000005 │ │ │ │ + cmpeq fp, #172, 4 @ 0xc000000a │ │ │ │ + cmpeq fp, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 941afc <__cxa_atexit@plt+0x935580> │ │ │ │ - ldr r3, [pc, #112] @ 941b48 <__cxa_atexit@plt+0x9355cc> │ │ │ │ + bne 941acc <__cxa_atexit@plt+0x935550> │ │ │ │ + ldr r3, [pc, #112] @ 941b18 <__cxa_atexit@plt+0x93559c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 941b24 <__cxa_atexit@plt+0x9355a8> │ │ │ │ - ldr r3, [pc, #92] @ 941b4c <__cxa_atexit@plt+0x9355d0> │ │ │ │ + beq 941af4 <__cxa_atexit@plt+0x935578> │ │ │ │ + ldr r3, [pc, #92] @ 941b1c <__cxa_atexit@plt+0x9355a0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ + b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 941b2c <__cxa_atexit@plt+0x9355b0> │ │ │ │ - ldr r3, [pc, #68] @ 941b50 <__cxa_atexit@plt+0x9355d4> │ │ │ │ - ldr r7, [pc, #68] @ 941b54 <__cxa_atexit@plt+0x9355d8> │ │ │ │ + bhi 941afc <__cxa_atexit@plt+0x935580> │ │ │ │ + ldr r3, [pc, #68] @ 941b20 <__cxa_atexit@plt+0x9355a4> │ │ │ │ + ldr r7, [pc, #68] @ 941b24 <__cxa_atexit@plt+0x9355a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #60] @ 941b58 <__cxa_atexit@plt+0x9355dc> │ │ │ │ + ldr r0, [pc, #60] @ 941b28 <__cxa_atexit@plt+0x9355ac> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #12] @ 941b44 <__cxa_atexit@plt+0x9355c8> │ │ │ │ + ldr r7, [pc, #12] @ 941b14 <__cxa_atexit@plt+0x935598> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #192, 2 @ 0x30 │ │ │ │ + cmpeq fp, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - cmpeq fp, #176, 2 @ 0x2c │ │ │ │ - cmpeq fp, #172, 2 @ 0x2b │ │ │ │ - cmpeq fp, #180, 2 @ 0x2d │ │ │ │ + cmpeq fp, #224, 2 @ 0x38 │ │ │ │ + cmpeq fp, #220, 2 @ 0x37 │ │ │ │ + cmpeq fp, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 941b7c <__cxa_atexit@plt+0x935600> │ │ │ │ + ldr r3, [pc, #12] @ 941b4c <__cxa_atexit@plt+0x9355d0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ + b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #120, 2 │ │ │ │ + cmpeq fp, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 941bac <__cxa_atexit@plt+0x935630> │ │ │ │ - ldr r7, [pc, #80] @ 941bf0 <__cxa_atexit@plt+0x935674> │ │ │ │ + bne 941b7c <__cxa_atexit@plt+0x935600> │ │ │ │ + ldr r7, [pc, #80] @ 941bc0 <__cxa_atexit@plt+0x935644> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 941bd4 <__cxa_atexit@plt+0x935658> │ │ │ │ - ldr r3, [pc, #56] @ 941bf4 <__cxa_atexit@plt+0x935678> │ │ │ │ - ldr r7, [pc, #56] @ 941bf8 <__cxa_atexit@plt+0x93567c> │ │ │ │ + bhi 941ba4 <__cxa_atexit@plt+0x935628> │ │ │ │ + ldr r3, [pc, #56] @ 941bc4 <__cxa_atexit@plt+0x935648> │ │ │ │ + ldr r7, [pc, #56] @ 941bc8 <__cxa_atexit@plt+0x93564c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #48] @ 941bfc <__cxa_atexit@plt+0x935680> │ │ │ │ + ldr r0, [pc, #48] @ 941bcc <__cxa_atexit@plt+0x935650> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #12] @ 941bec <__cxa_atexit@plt+0x935670> │ │ │ │ + ldr r7, [pc, #12] @ 941bbc <__cxa_atexit@plt+0x935640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #24, 2 │ │ │ │ - orreq r4, r2, #0, 8 │ │ │ │ + cmpeq fp, #72, 2 │ │ │ │ + orreq r4, r2, #48, 8 @ 0x30000000 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ - cmpeq fp, #0, 2 │ │ │ │ - cmpeq fp, #252 @ 0xfc │ │ │ │ - cmpeq fp, #28, 2 │ │ │ │ + cmpeq fp, #48, 2 │ │ │ │ + cmpeq fp, #44, 2 │ │ │ │ + cmpeq fp, #76, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 941c70 <__cxa_atexit@plt+0x9356f4> │ │ │ │ - ldr r3, [pc, #112] @ 941c94 <__cxa_atexit@plt+0x935718> │ │ │ │ + bhi 941c40 <__cxa_atexit@plt+0x9356c4> │ │ │ │ + ldr r3, [pc, #112] @ 941c64 <__cxa_atexit@plt+0x9356e8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 941c60 <__cxa_atexit@plt+0x9356e4> │ │ │ │ + beq 941c30 <__cxa_atexit@plt+0x9356b4> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r3, [r8, #11] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 941c80 <__cxa_atexit@plt+0x935704> │ │ │ │ - ldr r2, [pc, #84] @ 941ca0 <__cxa_atexit@plt+0x935724> │ │ │ │ + bhi 941c50 <__cxa_atexit@plt+0x9356d4> │ │ │ │ + ldr r2, [pc, #84] @ 941c70 <__cxa_atexit@plt+0x9356f4> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r3, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 941c9c <__cxa_atexit@plt+0x935720> │ │ │ │ + ldr r7, [pc, #36] @ 941c6c <__cxa_atexit@plt+0x9356f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 941c98 <__cxa_atexit@plt+0x93571c> │ │ │ │ + ldr r7, [pc, #16] @ 941c68 <__cxa_atexit@plt+0x9356ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #152 @ 0x98 │ │ │ │ - cmpeq fp, #180 @ 0xb4 │ │ │ │ + cmpeq fp, #200 @ 0xc8 │ │ │ │ + cmpeq fp, #228 @ 0xe4 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmpeq fp, #124 @ 0x7c │ │ │ │ + cmpeq fp, #172 @ 0xac │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 941cdc <__cxa_atexit@plt+0x935760> │ │ │ │ - ldr r2, [pc, #36] @ 941cf0 <__cxa_atexit@plt+0x935774> │ │ │ │ + bhi 941cac <__cxa_atexit@plt+0x935730> │ │ │ │ + ldr r2, [pc, #36] @ 941cc0 <__cxa_atexit@plt+0x935744> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8, r9} │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r9 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r7, [pc, #16] @ 941cf4 <__cxa_atexit@plt+0x935778> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r7, [pc, #16] @ 941cc4 <__cxa_atexit@plt+0x935748> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdf4 │ │ │ │ - cmpeq fp, #60 @ 0x3c │ │ │ │ + cmpeq fp, #108 @ 0x6c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 941d60 <__cxa_atexit@plt+0x9357e4> │ │ │ │ + bhi 941d30 <__cxa_atexit@plt+0x9357b4> │ │ │ │ and r2, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ - bne 941d34 <__cxa_atexit@plt+0x9357b8> │ │ │ │ - ldr r7, [pc, #72] @ 941d70 <__cxa_atexit@plt+0x9357f4> │ │ │ │ + bne 941d04 <__cxa_atexit@plt+0x935788> │ │ │ │ + ldr r7, [pc, #72] @ 941d40 <__cxa_atexit@plt+0x9357c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr lr, [pc, #60] @ 941d78 <__cxa_atexit@plt+0x9357fc> │ │ │ │ + ldr lr, [pc, #60] @ 941d48 <__cxa_atexit@plt+0x9357cc> │ │ │ │ ldr r0, [r9, #7] │ │ │ │ ldr r1, [r9, #11] │ │ │ │ ldr r2, [r9, #3] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ - ldr r7, [pc, #12] @ 941d74 <__cxa_atexit@plt+0x9357f8> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ + ldr r7, [pc, #12] @ 941d44 <__cxa_atexit@plt+0x9357c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r4, r2, #116, 4 @ 0x40000007 │ │ │ │ - cmpeq fp, #244, 30 @ 0x3d0 │ │ │ │ + orreq r4, r2, #164, 4 @ 0x4000000a │ │ │ │ + cmpeq fp, #36 @ 0x24 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 941dc8 <__cxa_atexit@plt+0x93584c> │ │ │ │ + beq 941d98 <__cxa_atexit@plt+0x93581c> │ │ │ │ cmp r3, #3 │ │ │ │ ldrne r3, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldreq r3, [r5, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #12] │ │ │ │ - bne 941ddc <__cxa_atexit@plt+0x935860> │ │ │ │ - ldr r7, [pc, #68] @ 941e00 <__cxa_atexit@plt+0x935884> │ │ │ │ + bne 941dac <__cxa_atexit@plt+0x935830> │ │ │ │ + ldr r7, [pc, #68] @ 941dd0 <__cxa_atexit@plt+0x935854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 941e04 <__cxa_atexit@plt+0x935888> │ │ │ │ + ldr r7, [pc, #52] @ 941dd4 <__cxa_atexit@plt+0x935858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #36] @ 941e08 <__cxa_atexit@plt+0x93588c> │ │ │ │ + ldr r2, [pc, #36] @ 941dd8 <__cxa_atexit@plt+0x93585c> │ │ │ │ ldr r9, [r3, #3] │ │ │ │ ldr r1, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #11] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r8, [r5, #12] │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ - orreq r4, r2, #224, 2 @ 0x38 │ │ │ │ - orreq r4, r2, #208, 2 @ 0x34 │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ + orreq r4, r2, #16, 4 │ │ │ │ + orreq r4, r2, #0, 4 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - cmpeq fp, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq fp, #164, 30 @ 0x290 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 941e44 <__cxa_atexit@plt+0x9358c8> │ │ │ │ - ldr r2, [pc, #36] @ 941e54 <__cxa_atexit@plt+0x9358d8> │ │ │ │ - ldr r9, [pc, #36] @ 941e58 <__cxa_atexit@plt+0x9358dc> │ │ │ │ + bhi 941e14 <__cxa_atexit@plt+0x935898> │ │ │ │ + ldr r2, [pc, #36] @ 941e24 <__cxa_atexit@plt+0x9358a8> │ │ │ │ + ldr r9, [pc, #36] @ 941e28 <__cxa_atexit@plt+0x9358ac> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #16] @ 941e5c <__cxa_atexit@plt+0x9358e0> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #16] @ 941e2c <__cxa_atexit@plt+0x9358b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #60, 30 @ 0xf0 │ │ │ │ - cmpeq fp, #76, 30 @ 0x130 │ │ │ │ - cmpeq fp, #36, 30 @ 0x90 │ │ │ │ + cmpeq fp, #108, 30 @ 0x1b0 │ │ │ │ + cmpeq fp, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq fp, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 941e8c <__cxa_atexit@plt+0x935910> │ │ │ │ - ldr r7, [pc, #200] @ 941f48 <__cxa_atexit@plt+0x9359cc> │ │ │ │ + bne 941e5c <__cxa_atexit@plt+0x9358e0> │ │ │ │ + ldr r7, [pc, #200] @ 941f18 <__cxa_atexit@plt+0x93599c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 941ef8 <__cxa_atexit@plt+0x93597c> │ │ │ │ - ldr r1, [pc, #144] @ 941f38 <__cxa_atexit@plt+0x9359bc> │ │ │ │ + bne 941ec8 <__cxa_atexit@plt+0x93594c> │ │ │ │ + ldr r1, [pc, #144] @ 941f08 <__cxa_atexit@plt+0x93598c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r2, #3 │ │ │ │ stm r5, {r1, r7} │ │ │ │ - beq 941f0c <__cxa_atexit@plt+0x935990> │ │ │ │ + beq 941edc <__cxa_atexit@plt+0x935960> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ cmp r8, #124 @ 0x7c │ │ │ │ - bne 941f18 <__cxa_atexit@plt+0x93599c> │ │ │ │ - ldr r2, [pc, #108] @ 941f3c <__cxa_atexit@plt+0x9359c0> │ │ │ │ + bne 941ee8 <__cxa_atexit@plt+0x93596c> │ │ │ │ + ldr r2, [pc, #108] @ 941f0c <__cxa_atexit@plt+0x935990> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 941f2c <__cxa_atexit@plt+0x9359b0> │ │ │ │ - ldr r3, [pc, #92] @ 941f40 <__cxa_atexit@plt+0x9359c4> │ │ │ │ - ldr r9, [pc, #92] @ 941f44 <__cxa_atexit@plt+0x9359c8> │ │ │ │ + beq 941efc <__cxa_atexit@plt+0x935980> │ │ │ │ + ldr r3, [pc, #92] @ 941f10 <__cxa_atexit@plt+0x935994> │ │ │ │ + ldr r9, [pc, #92] @ 941f14 <__cxa_atexit@plt+0x935998> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #76] @ 941f4c <__cxa_atexit@plt+0x9359d0> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #76] @ 941f1c <__cxa_atexit@plt+0x9359a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 941f50 <__cxa_atexit@plt+0x9359d4> │ │ │ │ + ldr r7, [pc, #48] @ 941f20 <__cxa_atexit@plt+0x9359a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + b d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq fp, #136, 28 @ 0x880 │ │ │ │ - orreq r4, r2, #32, 2 │ │ │ │ - orreq r4, r2, #156 @ 0x9c │ │ │ │ + cmpeq fp, #184, 28 @ 0xb80 │ │ │ │ + orreq r4, r2, #80, 2 │ │ │ │ + orreq r4, r2, #204 @ 0xcc │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq fp, #48, 28 @ 0x300 │ │ │ │ + cmpeq fp, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #124 @ 0x7c │ │ │ │ - bne 941fa4 <__cxa_atexit@plt+0x935a28> │ │ │ │ + bne 941f74 <__cxa_atexit@plt+0x9359f8> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #72] @ 941fc0 <__cxa_atexit@plt+0x935a44> │ │ │ │ + ldr r2, [pc, #72] @ 941f90 <__cxa_atexit@plt+0x935a14> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 941fb4 <__cxa_atexit@plt+0x935a38> │ │ │ │ - ldr r3, [pc, #52] @ 941fc4 <__cxa_atexit@plt+0x935a48> │ │ │ │ - ldr r9, [pc, #52] @ 941fc8 <__cxa_atexit@plt+0x935a4c> │ │ │ │ + beq 941f84 <__cxa_atexit@plt+0x935a08> │ │ │ │ + ldr r3, [pc, #52] @ 941f94 <__cxa_atexit@plt+0x935a18> │ │ │ │ + ldr r9, [pc, #52] @ 941f98 <__cxa_atexit@plt+0x935a1c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r3, [pc, #32] @ 941fcc <__cxa_atexit@plt+0x935a50> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r3, [pc, #32] @ 941f9c <__cxa_atexit@plt+0x935a20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + b d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq fp, #220, 26 @ 0x3700 │ │ │ │ + cmpeq fp, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq fp, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq fp, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 941ffc <__cxa_atexit@plt+0x935a80> │ │ │ │ - ldr r9, [pc, #24] @ 942000 <__cxa_atexit@plt+0x935a84> │ │ │ │ + ldr r3, [pc, #24] @ 941fcc <__cxa_atexit@plt+0x935a50> │ │ │ │ + ldr r9, [pc, #24] @ 941fd0 <__cxa_atexit@plt+0x935a54> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmpeq fp, #136, 26 @ 0x2200 │ │ │ │ - cmpeq fp, #128, 26 @ 0x2000 │ │ │ │ + cmpeq fp, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq fp, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 942054 <__cxa_atexit@plt+0x935ad8> │ │ │ │ + bne 942024 <__cxa_atexit@plt+0x935aa8> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #76] @ 942074 <__cxa_atexit@plt+0x935af8> │ │ │ │ + ldr r2, [pc, #76] @ 942044 <__cxa_atexit@plt+0x935ac8> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 942068 <__cxa_atexit@plt+0x935aec> │ │ │ │ - ldr r3, [pc, #56] @ 942078 <__cxa_atexit@plt+0x935afc> │ │ │ │ - ldr r9, [pc, #56] @ 94207c <__cxa_atexit@plt+0x935b00> │ │ │ │ + beq 942038 <__cxa_atexit@plt+0x935abc> │ │ │ │ + ldr r3, [pc, #56] @ 942048 <__cxa_atexit@plt+0x935acc> │ │ │ │ + ldr r9, [pc, #56] @ 94204c <__cxa_atexit@plt+0x935ad0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #36] @ 942080 <__cxa_atexit@plt+0x935b04> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #36] @ 942050 <__cxa_atexit@plt+0x935ad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmpeq fp, #44, 26 @ 0xb00 │ │ │ │ - orreq r3, r2, #64, 30 @ 0x100 │ │ │ │ - cmpeq fp, #0, 26 │ │ │ │ + cmpeq fp, #92, 26 @ 0x1700 │ │ │ │ + orreq r3, r2, #112, 30 @ 0x1c0 │ │ │ │ + cmpeq fp, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9420b0 <__cxa_atexit@plt+0x935b34> │ │ │ │ - ldr r9, [pc, #24] @ 9420b4 <__cxa_atexit@plt+0x935b38> │ │ │ │ + ldr r3, [pc, #24] @ 942080 <__cxa_atexit@plt+0x935b04> │ │ │ │ + ldr r9, [pc, #24] @ 942084 <__cxa_atexit@plt+0x935b08> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - cmpeq fp, #212, 24 @ 0xd400 │ │ │ │ - cmpeq fp, #224, 24 @ 0xe000 │ │ │ │ + cmpeq fp, #4, 26 @ 0x100 │ │ │ │ + cmpeq fp, #16, 26 @ 0x400 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9420f0 <__cxa_atexit@plt+0x935b74> │ │ │ │ - ldr r3, [pc, #36] @ 942100 <__cxa_atexit@plt+0x935b84> │ │ │ │ - ldr r9, [pc, #36] @ 942104 <__cxa_atexit@plt+0x935b88> │ │ │ │ + bhi 9420c0 <__cxa_atexit@plt+0x935b44> │ │ │ │ + ldr r3, [pc, #36] @ 9420d0 <__cxa_atexit@plt+0x935b54> │ │ │ │ + ldr r9, [pc, #36] @ 9420d4 <__cxa_atexit@plt+0x935b58> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #16] @ 942108 <__cxa_atexit@plt+0x935b8c> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #16] @ 9420d8 <__cxa_atexit@plt+0x935b5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #144, 24 @ 0x9000 │ │ │ │ - cmpeq fp, #188, 24 @ 0xbc00 │ │ │ │ - cmpeq fp, #144, 24 @ 0x9000 │ │ │ │ + cmpeq fp, #192, 24 @ 0xc000 │ │ │ │ + cmpeq fp, #236, 24 @ 0xec00 │ │ │ │ + cmpeq fp, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 942138 <__cxa_atexit@plt+0x935bbc> │ │ │ │ - ldr r7, [pc, #184] @ 9421e4 <__cxa_atexit@plt+0x935c68> │ │ │ │ + bne 942108 <__cxa_atexit@plt+0x935b8c> │ │ │ │ + ldr r7, [pc, #184] @ 9421b4 <__cxa_atexit@plt+0x935c38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9421ac <__cxa_atexit@plt+0x935c30> │ │ │ │ + bne 94217c <__cxa_atexit@plt+0x935c00> │ │ │ │ ldr r7, [r2, #2] │ │ │ │ ldr r8, [r2, #6] │ │ │ │ - ldr r1, [pc, #120] @ 9421d4 <__cxa_atexit@plt+0x935c58> │ │ │ │ + ldr r1, [pc, #120] @ 9421a4 <__cxa_atexit@plt+0x935c28> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9421b8 <__cxa_atexit@plt+0x935c3c> │ │ │ │ + beq 942188 <__cxa_atexit@plt+0x935c0c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #124 @ 0x7c │ │ │ │ - bne 9421ac <__cxa_atexit@plt+0x935c30> │ │ │ │ - ldr r7, [pc, #84] @ 9421d8 <__cxa_atexit@plt+0x935c5c> │ │ │ │ + bne 94217c <__cxa_atexit@plt+0x935c00> │ │ │ │ + ldr r7, [pc, #84] @ 9421a8 <__cxa_atexit@plt+0x935c2c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 9421c4 <__cxa_atexit@plt+0x935c48> │ │ │ │ - ldr r7, [pc, #68] @ 9421dc <__cxa_atexit@plt+0x935c60> │ │ │ │ - ldr r9, [pc, #68] @ 9421e0 <__cxa_atexit@plt+0x935c64> │ │ │ │ + beq 942194 <__cxa_atexit@plt+0x935c18> │ │ │ │ + ldr r7, [pc, #68] @ 9421ac <__cxa_atexit@plt+0x935c30> │ │ │ │ + ldr r9, [pc, #68] @ 9421b0 <__cxa_atexit@plt+0x935c34> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 942298 <__cxa_atexit@plt+0x935d1c> │ │ │ │ + b 942268 <__cxa_atexit@plt+0x935cec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq fp, #212, 22 @ 0x35000 │ │ │ │ - orreq r3, r2, #116, 28 @ 0x740 │ │ │ │ - cmpeq fp, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq fp, #4, 24 @ 0x400 │ │ │ │ + orreq r3, r2, #164, 28 @ 0xa40 │ │ │ │ + cmpeq fp, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r7, r5, #8 │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ - bne 94223c <__cxa_atexit@plt+0x935cc0> │ │ │ │ - ldr r3, [pc, #76] @ 942258 <__cxa_atexit@plt+0x935cdc> │ │ │ │ + bne 94220c <__cxa_atexit@plt+0x935c90> │ │ │ │ + ldr r3, [pc, #76] @ 942228 <__cxa_atexit@plt+0x935cac> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - beq 942248 <__cxa_atexit@plt+0x935ccc> │ │ │ │ - ldr r3, [pc, #56] @ 94225c <__cxa_atexit@plt+0x935ce0> │ │ │ │ - ldr r9, [pc, #56] @ 942260 <__cxa_atexit@plt+0x935ce4> │ │ │ │ + beq 942218 <__cxa_atexit@plt+0x935c9c> │ │ │ │ + ldr r3, [pc, #56] @ 94222c <__cxa_atexit@plt+0x935cb0> │ │ │ │ + ldr r9, [pc, #56] @ 942230 <__cxa_atexit@plt+0x935cb4> │ │ │ │ str r8, [r7] │ │ │ │ mov r7, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 942298 <__cxa_atexit@plt+0x935d1c> │ │ │ │ + b 942268 <__cxa_atexit@plt+0x935cec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmpeq fp, #72, 22 @ 0x12000 │ │ │ │ - cmpeq fp, #56, 22 @ 0xe000 │ │ │ │ + cmpeq fp, #120, 22 @ 0x1e000 │ │ │ │ + cmpeq fp, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 942290 <__cxa_atexit@plt+0x935d14> │ │ │ │ - ldr r9, [pc, #24] @ 942294 <__cxa_atexit@plt+0x935d18> │ │ │ │ + ldr r3, [pc, #24] @ 942260 <__cxa_atexit@plt+0x935ce4> │ │ │ │ + ldr r9, [pc, #24] @ 942264 <__cxa_atexit@plt+0x935ce8> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - cmpeq fp, #244, 20 @ 0xf4000 │ │ │ │ + cmpeq fp, #36, 22 @ 0x9000 │ │ │ │ ldr r2, [r5] │ │ │ │ mov fp, r7 │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 942320 <__cxa_atexit@plt+0x935da4> │ │ │ │ - ldr r7, [pc, #196] @ 942378 <__cxa_atexit@plt+0x935dfc> │ │ │ │ + bne 9422f0 <__cxa_atexit@plt+0x935d74> │ │ │ │ + ldr r7, [pc, #196] @ 942348 <__cxa_atexit@plt+0x935dcc> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 942334 <__cxa_atexit@plt+0x935db8> │ │ │ │ + beq 942304 <__cxa_atexit@plt+0x935d88> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ - bne 942340 <__cxa_atexit@plt+0x935dc4> │ │ │ │ - ldr r7, [pc, #152] @ 94237c <__cxa_atexit@plt+0x935e00> │ │ │ │ + bne 942310 <__cxa_atexit@plt+0x935d94> │ │ │ │ + ldr r7, [pc, #152] @ 94234c <__cxa_atexit@plt+0x935dd0> │ │ │ │ tst r2, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 942354 <__cxa_atexit@plt+0x935dd8> │ │ │ │ + beq 942324 <__cxa_atexit@plt+0x935da8> │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 942360 <__cxa_atexit@plt+0x935de4> │ │ │ │ - ldr r7, [pc, #140] @ 94238c <__cxa_atexit@plt+0x935e10> │ │ │ │ - ldr r9, [pc, #140] @ 942390 <__cxa_atexit@plt+0x935e14> │ │ │ │ + bhi 942330 <__cxa_atexit@plt+0x935db4> │ │ │ │ + ldr r7, [pc, #140] @ 94235c <__cxa_atexit@plt+0x935de0> │ │ │ │ + ldr r9, [pc, #140] @ 942360 <__cxa_atexit@plt+0x935de4> │ │ │ │ str r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r2 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #92] @ 942384 <__cxa_atexit@plt+0x935e08> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #92] @ 942354 <__cxa_atexit@plt+0x935dd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #64] @ 942388 <__cxa_atexit@plt+0x935e0c> │ │ │ │ + ldr r5, [pc, #64] @ 942358 <__cxa_atexit@plt+0x935ddc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + b d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 942380 <__cxa_atexit@plt+0x935e04> │ │ │ │ + ldr r7, [pc, #24] @ 942350 <__cxa_atexit@plt+0x935dd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - cmpeq fp, #44, 20 @ 0x2c000 │ │ │ │ - orreq r3, r2, #116, 24 @ 0x7400 │ │ │ │ + cmpeq fp, #92, 20 @ 0x5c000 │ │ │ │ + orreq r3, r2, #164, 24 @ 0xa400 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ @ instruction: 0xfffffb60 │ │ │ │ - cmpeq fp, #104, 20 @ 0x68000 │ │ │ │ - cmpeq fp, #8, 20 @ 0x8000 │ │ │ │ + cmpeq fp, #152, 20 @ 0x98000 │ │ │ │ + cmpeq fp, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ - bne 9423ec <__cxa_atexit@plt+0x935e70> │ │ │ │ + bne 9423bc <__cxa_atexit@plt+0x935e40> │ │ │ │ mov r7, r5 │ │ │ │ - ldr r3, [pc, #104] @ 942420 <__cxa_atexit@plt+0x935ea4> │ │ │ │ + ldr r3, [pc, #104] @ 9423f0 <__cxa_atexit@plt+0x935e74> │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9423fc <__cxa_atexit@plt+0x935e80> │ │ │ │ + beq 9423cc <__cxa_atexit@plt+0x935e50> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94240c <__cxa_atexit@plt+0x935e90> │ │ │ │ - ldr r7, [pc, #84] @ 94242c <__cxa_atexit@plt+0x935eb0> │ │ │ │ - ldr r9, [pc, #84] @ 942430 <__cxa_atexit@plt+0x935eb4> │ │ │ │ + bhi 9423dc <__cxa_atexit@plt+0x935e60> │ │ │ │ + ldr r7, [pc, #84] @ 9423fc <__cxa_atexit@plt+0x935e80> │ │ │ │ + ldr r9, [pc, #84] @ 942400 <__cxa_atexit@plt+0x935e84> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r3, [pc, #52] @ 942428 <__cxa_atexit@plt+0x935eac> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r3, [pc, #52] @ 9423f8 <__cxa_atexit@plt+0x935e7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + b d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 942424 <__cxa_atexit@plt+0x935ea8> │ │ │ │ + ldr r7, [pc, #16] @ 9423f4 <__cxa_atexit@plt+0x935e78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq fp, #128, 18 @ 0x200000 │ │ │ │ + cmpeq fp, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffa8c │ │ │ │ - cmpeq fp, #148, 18 @ 0x250000 │ │ │ │ - cmpeq fp, #96, 18 @ 0x180000 │ │ │ │ + cmpeq fp, #196, 18 @ 0x310000 │ │ │ │ + cmpeq fp, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 942470 <__cxa_atexit@plt+0x935ef4> │ │ │ │ - ldr r3, [pc, #44] @ 942484 <__cxa_atexit@plt+0x935f08> │ │ │ │ - ldr r9, [pc, #44] @ 942488 <__cxa_atexit@plt+0x935f0c> │ │ │ │ + bhi 942440 <__cxa_atexit@plt+0x935ec4> │ │ │ │ + ldr r3, [pc, #44] @ 942454 <__cxa_atexit@plt+0x935ed8> │ │ │ │ + ldr r9, [pc, #44] @ 942458 <__cxa_atexit@plt+0x935edc> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #20] @ 94248c <__cxa_atexit@plt+0x935f10> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #20] @ 94245c <__cxa_atexit@plt+0x935ee0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa0c │ │ │ │ - cmpeq fp, #16, 18 @ 0x40000 │ │ │ │ - cmpeq fp, #28, 18 @ 0x70000 │ │ │ │ - cmpeq fp, #12, 18 @ 0x30000 │ │ │ │ + cmpeq fp, #64, 18 @ 0x100000 │ │ │ │ + cmpeq fp, #76, 18 @ 0x130000 │ │ │ │ + cmpeq fp, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9424e0 <__cxa_atexit@plt+0x935f64> │ │ │ │ + bne 9424b0 <__cxa_atexit@plt+0x935f34> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #76] @ 942500 <__cxa_atexit@plt+0x935f84> │ │ │ │ + ldr r2, [pc, #76] @ 9424d0 <__cxa_atexit@plt+0x935f54> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 9424f4 <__cxa_atexit@plt+0x935f78> │ │ │ │ - ldr r3, [pc, #56] @ 942504 <__cxa_atexit@plt+0x935f88> │ │ │ │ - ldr r9, [pc, #56] @ 942508 <__cxa_atexit@plt+0x935f8c> │ │ │ │ + beq 9424c4 <__cxa_atexit@plt+0x935f48> │ │ │ │ + ldr r3, [pc, #56] @ 9424d4 <__cxa_atexit@plt+0x935f58> │ │ │ │ + ldr r9, [pc, #56] @ 9424d8 <__cxa_atexit@plt+0x935f5c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #36] @ 94250c <__cxa_atexit@plt+0x935f90> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #36] @ 9424dc <__cxa_atexit@plt+0x935f60> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - cmpeq fp, #160, 16 @ 0xa00000 │ │ │ │ - orreq r3, r2, #180, 20 @ 0xb4000 │ │ │ │ - cmpeq fp, #140, 16 @ 0x8c0000 │ │ │ │ + cmpeq fp, #208, 16 @ 0xd00000 │ │ │ │ + orreq r3, r2, #228, 20 @ 0xe4000 │ │ │ │ + cmpeq fp, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 94253c <__cxa_atexit@plt+0x935fc0> │ │ │ │ - ldr r9, [pc, #24] @ 942540 <__cxa_atexit@plt+0x935fc4> │ │ │ │ + ldr r3, [pc, #24] @ 94250c <__cxa_atexit@plt+0x935f90> │ │ │ │ + ldr r9, [pc, #24] @ 942510 <__cxa_atexit@plt+0x935f94> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ - cmpeq fp, #72, 16 @ 0x480000 │ │ │ │ - cmpeq fp, #112, 16 @ 0x700000 │ │ │ │ + cmpeq fp, #120, 16 @ 0x780000 │ │ │ │ + cmpeq fp, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94256c <__cxa_atexit@plt+0x935ff0> │ │ │ │ + bhi 94253c <__cxa_atexit@plt+0x935fc0> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 942580 <__cxa_atexit@plt+0x936004> │ │ │ │ - ldr r7, [pc, #8] @ 94257c <__cxa_atexit@plt+0x936000> │ │ │ │ + b 942550 <__cxa_atexit@plt+0x935fd4> │ │ │ │ + ldr r7, [pc, #8] @ 94254c <__cxa_atexit@plt+0x935fd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #84, 16 @ 0x540000 │ │ │ │ + cmpeq fp, #132, 16 @ 0x840000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9425e4 <__cxa_atexit@plt+0x936068> │ │ │ │ + bne 9425b4 <__cxa_atexit@plt+0x936038> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r1, r5 │ │ │ │ - ldr r0, [pc, #116] @ 94261c <__cxa_atexit@plt+0x9360a0> │ │ │ │ + ldr r0, [pc, #116] @ 9425ec <__cxa_atexit@plt+0x936070> │ │ │ │ str r7, [r1, #-4]! │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-4]! │ │ │ │ tst r2, #3 │ │ │ │ - beq 9425f8 <__cxa_atexit@plt+0x93607c> │ │ │ │ + beq 9425c8 <__cxa_atexit@plt+0x93604c> │ │ │ │ ldr r3, [r2, #3] │ │ │ │ cmp r3, #41 @ 0x29 │ │ │ │ - bne 942608 <__cxa_atexit@plt+0x93608c> │ │ │ │ - ldr r5, [pc, #80] @ 942620 <__cxa_atexit@plt+0x9360a4> │ │ │ │ + bne 9425d8 <__cxa_atexit@plt+0x93605c> │ │ │ │ + ldr r5, [pc, #80] @ 9425f0 <__cxa_atexit@plt+0x936074> │ │ │ │ tst r7, #3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r1] │ │ │ │ - beq 942610 <__cxa_atexit@plt+0x936094> │ │ │ │ + beq 9425e0 <__cxa_atexit@plt+0x936064> │ │ │ │ mov r5, r1 │ │ │ │ - b 942680 <__cxa_atexit@plt+0x936104> │ │ │ │ - ldr r7, [pc, #56] @ 942624 <__cxa_atexit@plt+0x9360a8> │ │ │ │ + b 942650 <__cxa_atexit@plt+0x9360d4> │ │ │ │ + ldr r7, [pc, #56] @ 9425f4 <__cxa_atexit@plt+0x936078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, fp │ │ │ │ - b 9426f8 <__cxa_atexit@plt+0x93617c> │ │ │ │ + b 9426c8 <__cxa_atexit@plt+0x93614c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq r3, r2, #176, 18 @ 0x2c0000 │ │ │ │ - cmpeq fp, #144, 14 @ 0x2400000 │ │ │ │ + orreq r3, r2, #224, 18 @ 0x380000 │ │ │ │ + cmpeq fp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #41 @ 0x29 │ │ │ │ - bne 94265c <__cxa_atexit@plt+0x9360e0> │ │ │ │ - ldr r3, [pc, #40] @ 942670 <__cxa_atexit@plt+0x9360f4> │ │ │ │ + bne 94262c <__cxa_atexit@plt+0x9360b0> │ │ │ │ + ldr r3, [pc, #40] @ 942640 <__cxa_atexit@plt+0x9360c4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 942668 <__cxa_atexit@plt+0x9360ec> │ │ │ │ - b 942680 <__cxa_atexit@plt+0x936104> │ │ │ │ + beq 942638 <__cxa_atexit@plt+0x9360bc> │ │ │ │ + b 942650 <__cxa_atexit@plt+0x9360d4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 9426f8 <__cxa_atexit@plt+0x93617c> │ │ │ │ + b 9426c8 <__cxa_atexit@plt+0x93614c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq fp, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9426bc <__cxa_atexit@plt+0x936140> │ │ │ │ + bne 94268c <__cxa_atexit@plt+0x936110> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9426d0 <__cxa_atexit@plt+0x936154> │ │ │ │ - ldr r2, [pc, #72] @ 9426ec <__cxa_atexit@plt+0x936170> │ │ │ │ + bne 9426a0 <__cxa_atexit@plt+0x936124> │ │ │ │ + ldr r2, [pc, #72] @ 9426bc <__cxa_atexit@plt+0x936140> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - beq 9426e4 <__cxa_atexit@plt+0x936168> │ │ │ │ - b 9427b4 <__cxa_atexit@plt+0x936238> │ │ │ │ - ldr r7, [pc, #44] @ 9426f0 <__cxa_atexit@plt+0x936174> │ │ │ │ + beq 9426b4 <__cxa_atexit@plt+0x936138> │ │ │ │ + b 942784 <__cxa_atexit@plt+0x936208> │ │ │ │ + ldr r7, [pc, #44] @ 9426c0 <__cxa_atexit@plt+0x936144> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9426f4 <__cxa_atexit@plt+0x936178> │ │ │ │ + ldr r7, [pc, #28] @ 9426c4 <__cxa_atexit@plt+0x936148> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - orreq r3, r2, #220, 16 @ 0xdc0000 │ │ │ │ - orreq r3, r2, #196, 16 @ 0xc40000 │ │ │ │ + orreq r3, r2, #12, 18 @ 0x30000 │ │ │ │ + orreq r3, r2, #244, 16 @ 0xf40000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 942754 <__cxa_atexit@plt+0x9361d8> │ │ │ │ + bne 942724 <__cxa_atexit@plt+0x9361a8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #124] @ 942798 <__cxa_atexit@plt+0x93621c> │ │ │ │ + ldr r1, [pc, #124] @ 942768 <__cxa_atexit@plt+0x9361ec> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 942768 <__cxa_atexit@plt+0x9361ec> │ │ │ │ + beq 942738 <__cxa_atexit@plt+0x9361bc> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ cmp r8, #44 @ 0x2c │ │ │ │ - bne 942778 <__cxa_atexit@plt+0x9361fc> │ │ │ │ - ldr r3, [pc, #88] @ 94279c <__cxa_atexit@plt+0x936220> │ │ │ │ + bne 942748 <__cxa_atexit@plt+0x9361cc> │ │ │ │ + ldr r3, [pc, #88] @ 94276c <__cxa_atexit@plt+0x9361f0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 942790 <__cxa_atexit@plt+0x936214> │ │ │ │ - b 942810 <__cxa_atexit@plt+0x936294> │ │ │ │ - ldr r7, [pc, #68] @ 9427a0 <__cxa_atexit@plt+0x936224> │ │ │ │ + beq 942760 <__cxa_atexit@plt+0x9361e4> │ │ │ │ + b 9427e0 <__cxa_atexit@plt+0x936264> │ │ │ │ + ldr r7, [pc, #68] @ 942770 <__cxa_atexit@plt+0x9361f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9427a4 <__cxa_atexit@plt+0x936228> │ │ │ │ + ldr r7, [pc, #36] @ 942774 <__cxa_atexit@plt+0x9361f8> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, r3 │ │ │ │ - b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + b d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - orreq r3, r2, #64, 16 @ 0x400000 │ │ │ │ + orreq r3, r2, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq fp, #16, 12 @ 0x1000000 │ │ │ │ + cmpeq fp, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #44 @ 0x2c │ │ │ │ - bne 9427e4 <__cxa_atexit@plt+0x936268> │ │ │ │ - ldr r3, [pc, #52] @ 9427fc <__cxa_atexit@plt+0x936280> │ │ │ │ + bne 9427b4 <__cxa_atexit@plt+0x936238> │ │ │ │ + ldr r3, [pc, #52] @ 9427cc <__cxa_atexit@plt+0x936250> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9427f4 <__cxa_atexit@plt+0x936278> │ │ │ │ + beq 9427c4 <__cxa_atexit@plt+0x936248> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 942580 <__cxa_atexit@plt+0x936004> │ │ │ │ - ldr r3, [pc, #20] @ 942800 <__cxa_atexit@plt+0x936284> │ │ │ │ + b 942550 <__cxa_atexit@plt+0x935fd4> │ │ │ │ + ldr r3, [pc, #20] @ 9427d0 <__cxa_atexit@plt+0x936254> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + b d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq fp, #180, 10 @ 0x2d000000 │ │ │ │ + cmpeq fp, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 942580 <__cxa_atexit@plt+0x936004> │ │ │ │ - cmpeq fp, #156, 10 @ 0x27000000 │ │ │ │ + b 942550 <__cxa_atexit@plt+0x935fd4> │ │ │ │ + cmpeq fp, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 942858 <__cxa_atexit@plt+0x9362dc> │ │ │ │ - ldr r3, [pc, #56] @ 942874 <__cxa_atexit@plt+0x9362f8> │ │ │ │ + bne 942828 <__cxa_atexit@plt+0x9362ac> │ │ │ │ + ldr r3, [pc, #56] @ 942844 <__cxa_atexit@plt+0x9362c8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 94286c <__cxa_atexit@plt+0x9362f0> │ │ │ │ + beq 94283c <__cxa_atexit@plt+0x9362c0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 942580 <__cxa_atexit@plt+0x936004> │ │ │ │ - ldr r7, [pc, #24] @ 942878 <__cxa_atexit@plt+0x9362fc> │ │ │ │ + b 942550 <__cxa_atexit@plt+0x935fd4> │ │ │ │ + ldr r7, [pc, #24] @ 942848 <__cxa_atexit@plt+0x9362cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq r3, r2, #60, 14 @ 0xf00000 │ │ │ │ - cmpeq fp, #60, 10 @ 0xf000000 │ │ │ │ + orreq r3, r2, #108, 14 @ 0x1b00000 │ │ │ │ + cmpeq fp, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 942580 <__cxa_atexit@plt+0x936004> │ │ │ │ - cmpeq fp, #236, 8 @ 0xec000000 │ │ │ │ + b 942550 <__cxa_atexit@plt+0x935fd4> │ │ │ │ + cmpeq fp, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9428cc <__cxa_atexit@plt+0x936350> │ │ │ │ - ldr r2, [pc, #36] @ 9428dc <__cxa_atexit@plt+0x936360> │ │ │ │ - ldr r9, [pc, #36] @ 9428e0 <__cxa_atexit@plt+0x936364> │ │ │ │ + bhi 94289c <__cxa_atexit@plt+0x936320> │ │ │ │ + ldr r2, [pc, #36] @ 9428ac <__cxa_atexit@plt+0x936330> │ │ │ │ + ldr r9, [pc, #36] @ 9428b0 <__cxa_atexit@plt+0x936334> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #16] @ 9428e4 <__cxa_atexit@plt+0x936368> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #16] @ 9428b4 <__cxa_atexit@plt+0x936338> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #180, 8 @ 0xb4000000 │ │ │ │ - cmpeq fp, #252, 8 @ 0xfc000000 │ │ │ │ - cmpeq fp, #156, 8 @ 0x9c000000 │ │ │ │ + cmpeq fp, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq fp, #44, 10 @ 0xb000000 │ │ │ │ + cmpeq fp, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 942914 <__cxa_atexit@plt+0x936398> │ │ │ │ - ldr r7, [pc, #200] @ 9429d0 <__cxa_atexit@plt+0x936454> │ │ │ │ + bne 9428e4 <__cxa_atexit@plt+0x936368> │ │ │ │ + ldr r7, [pc, #200] @ 9429a0 <__cxa_atexit@plt+0x936424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 942980 <__cxa_atexit@plt+0x936404> │ │ │ │ - ldr r1, [pc, #144] @ 9429c0 <__cxa_atexit@plt+0x936444> │ │ │ │ + bne 942950 <__cxa_atexit@plt+0x9363d4> │ │ │ │ + ldr r1, [pc, #144] @ 942990 <__cxa_atexit@plt+0x936414> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r2, #3 │ │ │ │ stm r5, {r1, r7} │ │ │ │ - beq 942994 <__cxa_atexit@plt+0x936418> │ │ │ │ + beq 942964 <__cxa_atexit@plt+0x9363e8> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ cmp r8, #44 @ 0x2c │ │ │ │ - bne 9429a0 <__cxa_atexit@plt+0x936424> │ │ │ │ - ldr r2, [pc, #108] @ 9429c4 <__cxa_atexit@plt+0x936448> │ │ │ │ + bne 942970 <__cxa_atexit@plt+0x9363f4> │ │ │ │ + ldr r2, [pc, #108] @ 942994 <__cxa_atexit@plt+0x936418> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 9429b4 <__cxa_atexit@plt+0x936438> │ │ │ │ - ldr r3, [pc, #92] @ 9429c8 <__cxa_atexit@plt+0x93644c> │ │ │ │ - ldr r9, [pc, #92] @ 9429cc <__cxa_atexit@plt+0x936450> │ │ │ │ + beq 942984 <__cxa_atexit@plt+0x936408> │ │ │ │ + ldr r3, [pc, #92] @ 942998 <__cxa_atexit@plt+0x93641c> │ │ │ │ + ldr r9, [pc, #92] @ 94299c <__cxa_atexit@plt+0x936420> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #76] @ 9429d4 <__cxa_atexit@plt+0x936458> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #76] @ 9429a4 <__cxa_atexit@plt+0x936428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 9429d8 <__cxa_atexit@plt+0x93645c> │ │ │ │ + ldr r7, [pc, #48] @ 9429a8 <__cxa_atexit@plt+0x93642c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + b d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq fp, #0, 8 │ │ │ │ - orreq r3, r2, #152, 12 @ 0x9800000 │ │ │ │ - orreq r3, r2, #20, 12 @ 0x1400000 │ │ │ │ + cmpeq fp, #48, 8 @ 0x30000000 │ │ │ │ + orreq r3, r2, #200, 12 @ 0xc800000 │ │ │ │ + orreq r3, r2, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq fp, #168, 6 @ 0xa0000002 │ │ │ │ + cmpeq fp, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #44 @ 0x2c │ │ │ │ - bne 942a2c <__cxa_atexit@plt+0x9364b0> │ │ │ │ + bne 9429fc <__cxa_atexit@plt+0x936480> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #72] @ 942a48 <__cxa_atexit@plt+0x9364cc> │ │ │ │ + ldr r2, [pc, #72] @ 942a18 <__cxa_atexit@plt+0x93649c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 942a3c <__cxa_atexit@plt+0x9364c0> │ │ │ │ - ldr r3, [pc, #52] @ 942a4c <__cxa_atexit@plt+0x9364d0> │ │ │ │ - ldr r9, [pc, #52] @ 942a50 <__cxa_atexit@plt+0x9364d4> │ │ │ │ + beq 942a0c <__cxa_atexit@plt+0x936490> │ │ │ │ + ldr r3, [pc, #52] @ 942a1c <__cxa_atexit@plt+0x9364a0> │ │ │ │ + ldr r9, [pc, #52] @ 942a20 <__cxa_atexit@plt+0x9364a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r3, [pc, #32] @ 942a54 <__cxa_atexit@plt+0x9364d8> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r3, [pc, #32] @ 942a24 <__cxa_atexit@plt+0x9364a8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + b d1daa8 <__cxa_atexit@plt+0xd1152c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - cmpeq fp, #84, 6 @ 0x50000001 │ │ │ │ + cmpeq fp, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq fp, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq fp, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 942a84 <__cxa_atexit@plt+0x936508> │ │ │ │ - ldr r9, [pc, #24] @ 942a88 <__cxa_atexit@plt+0x93650c> │ │ │ │ + ldr r3, [pc, #24] @ 942a54 <__cxa_atexit@plt+0x9364d8> │ │ │ │ + ldr r9, [pc, #24] @ 942a58 <__cxa_atexit@plt+0x9364dc> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ - cmpeq fp, #0, 6 │ │ │ │ - cmpeq fp, #248, 4 @ 0x8000000f │ │ │ │ + cmpeq fp, #48, 6 @ 0xc0000000 │ │ │ │ + cmpeq fp, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 942adc <__cxa_atexit@plt+0x936560> │ │ │ │ + bne 942aac <__cxa_atexit@plt+0x936530> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #76] @ 942afc <__cxa_atexit@plt+0x936580> │ │ │ │ + ldr r2, [pc, #76] @ 942acc <__cxa_atexit@plt+0x936550> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 942af0 <__cxa_atexit@plt+0x936574> │ │ │ │ - ldr r3, [pc, #56] @ 942b00 <__cxa_atexit@plt+0x936584> │ │ │ │ - ldr r9, [pc, #56] @ 942b04 <__cxa_atexit@plt+0x936588> │ │ │ │ + beq 942ac0 <__cxa_atexit@plt+0x936544> │ │ │ │ + ldr r3, [pc, #56] @ 942ad0 <__cxa_atexit@plt+0x936554> │ │ │ │ + ldr r9, [pc, #56] @ 942ad4 <__cxa_atexit@plt+0x936558> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #36] @ 942b08 <__cxa_atexit@plt+0x93658c> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #36] @ 942ad8 <__cxa_atexit@plt+0x93655c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffe20 │ │ │ │ - cmpeq fp, #164, 4 @ 0x4000000a │ │ │ │ - orreq r3, r2, #184, 8 @ 0xb8000000 │ │ │ │ - cmpeq fp, #120, 4 @ 0x80000007 │ │ │ │ + cmpeq fp, #212, 4 @ 0x4000000d │ │ │ │ + orreq r3, r2, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq fp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 942b38 <__cxa_atexit@plt+0x9365bc> │ │ │ │ - ldr r9, [pc, #24] @ 942b3c <__cxa_atexit@plt+0x9365c0> │ │ │ │ + ldr r3, [pc, #24] @ 942b08 <__cxa_atexit@plt+0x93658c> │ │ │ │ + ldr r9, [pc, #24] @ 942b0c <__cxa_atexit@plt+0x936590> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r8, r7 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ - cmpeq fp, #76, 4 @ 0xc0000004 │ │ │ │ - cmpeq fp, #144, 4 │ │ │ │ + cmpeq fp, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq fp, #192, 4 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 942b90 <__cxa_atexit@plt+0x936614> │ │ │ │ - ldr r2, [pc, #60] @ 942ba0 <__cxa_atexit@plt+0x936624> │ │ │ │ + bhi 942b60 <__cxa_atexit@plt+0x9365e4> │ │ │ │ + ldr r2, [pc, #60] @ 942b70 <__cxa_atexit@plt+0x9365f4> │ │ │ │ cmp r8, r2 │ │ │ │ - ble 942b7c <__cxa_atexit@plt+0x936600> │ │ │ │ - ldr r7, [pc, #52] @ 942ba4 <__cxa_atexit@plt+0x936628> │ │ │ │ + ble 942b4c <__cxa_atexit@plt+0x9365d0> │ │ │ │ + ldr r7, [pc, #52] @ 942b74 <__cxa_atexit@plt+0x9365f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 942bac <__cxa_atexit@plt+0x936630> │ │ │ │ + ldr r2, [pc, #40] @ 942b7c <__cxa_atexit@plt+0x936600> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b d1dae0 <__cxa_atexit@plt+0xd11564> │ │ │ │ - ldr r7, [pc, #16] @ 942ba8 <__cxa_atexit@plt+0x93662c> │ │ │ │ + b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ + ldr r7, [pc, #16] @ 942b78 <__cxa_atexit@plt+0x9365fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ - orreq r3, r2, #44, 8 @ 0x2c000000 │ │ │ │ - cmpeq fp, #76, 4 @ 0xc0000004 │ │ │ │ + orreq r3, r2, #92, 8 @ 0x5c000000 │ │ │ │ + cmpeq fp, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq fp, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ cmp r7, #30 │ │ │ │ - bcs 942bf8 <__cxa_atexit@plt+0x93667c> │ │ │ │ + bcs 942bc8 <__cxa_atexit@plt+0x93664c> │ │ │ │ cmp r7, #6 │ │ │ │ - bcc 942be4 <__cxa_atexit@plt+0x936668> │ │ │ │ + bcc 942bb4 <__cxa_atexit@plt+0x936638> │ │ │ │ cmp r7, #8 │ │ │ │ - beq 942be4 <__cxa_atexit@plt+0x936668> │ │ │ │ + beq 942bb4 <__cxa_atexit@plt+0x936638> │ │ │ │ cmp r7, #10 │ │ │ │ ldrne r7, [r5, #4] │ │ │ │ cmpne r7, #39 @ 0x27 │ │ │ │ - bne 942c04 <__cxa_atexit@plt+0x936688> │ │ │ │ - ldr r7, [pc, #52] @ 942c20 <__cxa_atexit@plt+0x9366a4> │ │ │ │ + bne 942bd4 <__cxa_atexit@plt+0x936658> │ │ │ │ + ldr r7, [pc, #52] @ 942bf0 <__cxa_atexit@plt+0x936674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b d1dae8 <__cxa_atexit@plt+0xd1156c> │ │ │ │ + b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ cmp r7, #95 @ 0x5f │ │ │ │ - beq 942be4 <__cxa_atexit@plt+0x936668> │ │ │ │ - ldr r7, [pc, #16] @ 942c24 <__cxa_atexit@plt+0x9366a8> │ │ │ │ + beq 942bb4 <__cxa_atexit@plt+0x936638> │ │ │ │ + ldr r7, [pc, #16] @ 942bf4 <__cxa_atexit@plt+0x936678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r2, #180, 6 @ 0xd0000002 │ │ │ │ - orreq r3, r2, #136, 6 @ 0x20000002 │ │ │ │ - cmpeq fp, #180, 2 @ 0x2d │ │ │ │ + orreq r3, r2, #228, 6 @ 0x90000003 │ │ │ │ + orreq r3, r2, #184, 6 @ 0xe0000002 │ │ │ │ + cmpeq fp, #228, 2 @ 0x39 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 942cb8 <__cxa_atexit@plt+0x93673c> │ │ │ │ - ldr r3, [pc, #148] @ 942ce0 <__cxa_atexit@plt+0x936764> │ │ │ │ + bhi 942c88 <__cxa_atexit@plt+0x93670c> │ │ │ │ + ldr r3, [pc, #148] @ 942cb0 <__cxa_atexit@plt+0x936734> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 942c88 <__cxa_atexit@plt+0x93670c> │ │ │ │ + beq 942c58 <__cxa_atexit@plt+0x9366dc> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 942cc8 <__cxa_atexit@plt+0x93674c> │ │ │ │ - ldr r1, [pc, #108] @ 942cdc <__cxa_atexit@plt+0x936760> │ │ │ │ + bhi 942c98 <__cxa_atexit@plt+0x93671c> │ │ │ │ + ldr r1, [pc, #108] @ 942cac <__cxa_atexit@plt+0x936730> │ │ │ │ cmp r3, r1 │ │ │ │ - ble 942c98 <__cxa_atexit@plt+0x93671c> │ │ │ │ - ldr r7, [pc, #104] @ 942ce4 <__cxa_atexit@plt+0x936768> │ │ │ │ + ble 942c68 <__cxa_atexit@plt+0x9366ec> │ │ │ │ + ldr r7, [pc, #104] @ 942cb4 <__cxa_atexit@plt+0x936738> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #80] @ 942cf0 <__cxa_atexit@plt+0x936774> │ │ │ │ + ldr r5, [pc, #80] @ 942cc0 <__cxa_atexit@plt+0x936744> │ │ │ │ str r3, [r7] │ │ │ │ mov r7, r8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b d1dae0 <__cxa_atexit@plt+0xd11564> │ │ │ │ - ldr r7, [pc, #44] @ 942cec <__cxa_atexit@plt+0x936770> │ │ │ │ + b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ + ldr r7, [pc, #44] @ 942cbc <__cxa_atexit@plt+0x936740> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 942ce8 <__cxa_atexit@plt+0x93676c> │ │ │ │ + ldr r7, [pc, #24] @ 942cb8 <__cxa_atexit@plt+0x93673c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq r3, r2, #32, 6 @ 0x80000000 │ │ │ │ - cmpeq fp, #16, 2 │ │ │ │ - cmpeq fp, #44, 2 │ │ │ │ + orreq r3, r2, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq fp, #64, 2 │ │ │ │ + cmpeq fp, #92, 2 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ - cmpeq fp, #236 @ 0xec │ │ │ │ + cmpeq fp, #28, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ sub r2, r3, #4 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 942d4c <__cxa_atexit@plt+0x9367d0> │ │ │ │ - ldr r1, [pc, #60] @ 942d5c <__cxa_atexit@plt+0x9367e0> │ │ │ │ + bhi 942d1c <__cxa_atexit@plt+0x9367a0> │ │ │ │ + ldr r1, [pc, #60] @ 942d2c <__cxa_atexit@plt+0x9367b0> │ │ │ │ cmp r8, r1 │ │ │ │ - ble 942d38 <__cxa_atexit@plt+0x9367bc> │ │ │ │ - ldr r7, [pc, #52] @ 942d60 <__cxa_atexit@plt+0x9367e4> │ │ │ │ + ble 942d08 <__cxa_atexit@plt+0x93678c> │ │ │ │ + ldr r7, [pc, #52] @ 942d30 <__cxa_atexit@plt+0x9367b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #40] @ 942d68 <__cxa_atexit@plt+0x9367ec> │ │ │ │ + ldr r5, [pc, #40] @ 942d38 <__cxa_atexit@plt+0x9367bc> │ │ │ │ add r5, pc, r5 │ │ │ │ stmda r3, {r5, r8} │ │ │ │ mov r5, r2 │ │ │ │ - b d1dae0 <__cxa_atexit@plt+0xd11564> │ │ │ │ - ldr r7, [pc, #16] @ 942d64 <__cxa_atexit@plt+0x9367e8> │ │ │ │ + b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ + ldr r7, [pc, #16] @ 942d34 <__cxa_atexit@plt+0x9367b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x0010fffd │ │ │ │ - orreq r3, r2, #112, 4 │ │ │ │ - cmpeq fp, #144 @ 0x90 │ │ │ │ + orreq r3, r2, #160, 4 │ │ │ │ + cmpeq fp, #192 @ 0xc0 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 942da8 <__cxa_atexit@plt+0x93682c> │ │ │ │ - ldr r3, [pc, #44] @ 942dbc <__cxa_atexit@plt+0x936840> │ │ │ │ - ldr r2, [pc, #44] @ 942dc0 <__cxa_atexit@plt+0x936844> │ │ │ │ + bhi 942d78 <__cxa_atexit@plt+0x9367fc> │ │ │ │ + ldr r3, [pc, #44] @ 942d8c <__cxa_atexit@plt+0x936810> │ │ │ │ + ldr r2, [pc, #44] @ 942d90 <__cxa_atexit@plt+0x936814> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [r5, #4] │ │ │ │ - b d1daf0 <__cxa_atexit@plt+0xd11574> │ │ │ │ - ldr r7, [pc, #20] @ 942dc4 <__cxa_atexit@plt+0x936848> │ │ │ │ + b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ + ldr r7, [pc, #20] @ 942d94 <__cxa_atexit@plt+0x936818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq fp, #88 @ 0x58 │ │ │ │ - cmpeq fp, #96 @ 0x60 │ │ │ │ - cmpeq fp, #56 @ 0x38 │ │ │ │ + cmpeq fp, #136 @ 0x88 │ │ │ │ + cmpeq fp, #144 @ 0x90 │ │ │ │ + cmpeq fp, #104 @ 0x68 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 942e0c <__cxa_atexit@plt+0x936890> │ │ │ │ + bne 942ddc <__cxa_atexit@plt+0x936860> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 942e28 <__cxa_atexit@plt+0x9368ac> │ │ │ │ + ldr r2, [pc, #48] @ 942df8 <__cxa_atexit@plt+0x93687c> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 942e20 <__cxa_atexit@plt+0x9368a4> │ │ │ │ - b 942e3c <__cxa_atexit@plt+0x9368c0> │ │ │ │ - ldr r7, [pc, #24] @ 942e2c <__cxa_atexit@plt+0x9368b0> │ │ │ │ + beq 942df0 <__cxa_atexit@plt+0x936874> │ │ │ │ + b 942e0c <__cxa_atexit@plt+0x936890> │ │ │ │ + ldr r7, [pc, #24] @ 942dfc <__cxa_atexit@plt+0x936880> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq r3, r2, #140, 2 @ 0x23 │ │ │ │ - cmpeq fp, #208, 30 @ 0x340 │ │ │ │ + orreq r3, r2, #188, 2 @ 0x2f │ │ │ │ + cmpeq fp, #0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #160] @ 942ee4 <__cxa_atexit@plt+0x936968> │ │ │ │ - ldr r0, [pc, #160] @ 942ee8 <__cxa_atexit@plt+0x93696c> │ │ │ │ + ldr r1, [pc, #160] @ 942eb4 <__cxa_atexit@plt+0x936938> │ │ │ │ + ldr r0, [pc, #160] @ 942eb8 <__cxa_atexit@plt+0x93693c> │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #35 @ 0x23 │ │ │ │ - bne 942e9c <__cxa_atexit@plt+0x936920> │ │ │ │ + bne 942e6c <__cxa_atexit@plt+0x9368f0> │ │ │ │ ldr r2, [r5] │ │ │ │ str r1, [r5] │ │ │ │ ands r7, r2, #3 │ │ │ │ - beq 942eb8 <__cxa_atexit@plt+0x93693c> │ │ │ │ + beq 942e88 <__cxa_atexit@plt+0x93690c> │ │ │ │ cmp r7, #2 │ │ │ │ str r2, [r5] │ │ │ │ - bne 942ec4 <__cxa_atexit@plt+0x936948> │ │ │ │ + bne 942e94 <__cxa_atexit@plt+0x936918> │ │ │ │ ldr r7, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ stm r3, {r0, r2} │ │ │ │ tst r7, #3 │ │ │ │ - bne 942e54 <__cxa_atexit@plt+0x9368d8> │ │ │ │ + bne 942e24 <__cxa_atexit@plt+0x9368a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #72] @ 942eec <__cxa_atexit@plt+0x936970> │ │ │ │ + ldr r2, [pc, #72] @ 942ebc <__cxa_atexit@plt+0x936940> │ │ │ │ ldr r7, [r3, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ - beq 942edc <__cxa_atexit@plt+0x936960> │ │ │ │ - b 942f68 <__cxa_atexit@plt+0x9369ec> │ │ │ │ + beq 942eac <__cxa_atexit@plt+0x936930> │ │ │ │ + b 942f38 <__cxa_atexit@plt+0x9369bc> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 942ef0 <__cxa_atexit@plt+0x936974> │ │ │ │ + ldr r7, [pc, #36] @ 942ec0 <__cxa_atexit@plt+0x936944> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq r3, r2, #212 @ 0xd4 │ │ │ │ - cmpeq fp, #12, 30 @ 0x30 │ │ │ │ + orreq r3, r2, #4, 2 │ │ │ │ + cmpeq fp, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 942f38 <__cxa_atexit@plt+0x9369bc> │ │ │ │ + bne 942f08 <__cxa_atexit@plt+0x93698c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 942f54 <__cxa_atexit@plt+0x9369d8> │ │ │ │ + ldr r2, [pc, #48] @ 942f24 <__cxa_atexit@plt+0x9369a8> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 942f4c <__cxa_atexit@plt+0x9369d0> │ │ │ │ - b 942e3c <__cxa_atexit@plt+0x9368c0> │ │ │ │ - ldr r7, [pc, #24] @ 942f58 <__cxa_atexit@plt+0x9369dc> │ │ │ │ + beq 942f1c <__cxa_atexit@plt+0x9369a0> │ │ │ │ + b 942e0c <__cxa_atexit@plt+0x936890> │ │ │ │ + ldr r7, [pc, #24] @ 942f28 <__cxa_atexit@plt+0x9369ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - orreq r3, r2, #96 @ 0x60 │ │ │ │ - cmpeq fp, #164, 28 @ 0xa40 │ │ │ │ + orreq r3, r2, #144 @ 0x90 │ │ │ │ + cmpeq fp, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 942f9c <__cxa_atexit@plt+0x936a20> │ │ │ │ + bne 942f6c <__cxa_atexit@plt+0x9369f0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #60] @ 942fc4 <__cxa_atexit@plt+0x936a48> │ │ │ │ + ldr r2, [pc, #60] @ 942f94 <__cxa_atexit@plt+0x936a18> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 942fb8 <__cxa_atexit@plt+0x936a3c> │ │ │ │ - b 942fd4 <__cxa_atexit@plt+0x936a58> │ │ │ │ - ldr r3, [pc, #28] @ 942fc0 <__cxa_atexit@plt+0x936a44> │ │ │ │ + beq 942f88 <__cxa_atexit@plt+0x936a0c> │ │ │ │ + b 942fa4 <__cxa_atexit@plt+0x936a28> │ │ │ │ + ldr r3, [pc, #28] @ 942f90 <__cxa_atexit@plt+0x936a14> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 942fb8 <__cxa_atexit@plt+0x936a3c> │ │ │ │ - b 943128 <__cxa_atexit@plt+0x936bac> │ │ │ │ + beq 942f88 <__cxa_atexit@plt+0x936a0c> │ │ │ │ + b 9430f8 <__cxa_atexit@plt+0x936b7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #56, 28 @ 0x380 │ │ │ │ + cmpeq fp, #104, 28 @ 0x680 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #40 @ 0x28 │ │ │ │ - bne 943020 <__cxa_atexit@plt+0x936aa4> │ │ │ │ + bne 942ff0 <__cxa_atexit@plt+0x936a74> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #128] @ 94306c <__cxa_atexit@plt+0x936af0> │ │ │ │ + ldr r7, [pc, #128] @ 94303c <__cxa_atexit@plt+0x936ac0> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ tst r8, #3 │ │ │ │ str r7, [r3] │ │ │ │ - beq 94303c <__cxa_atexit@plt+0x936ac0> │ │ │ │ - ldr r7, [pc, #108] @ 943070 <__cxa_atexit@plt+0x936af4> │ │ │ │ + beq 94300c <__cxa_atexit@plt+0x936a90> │ │ │ │ + ldr r7, [pc, #108] @ 943040 <__cxa_atexit@plt+0x936ac4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943054 <__cxa_atexit@plt+0x936ad8> │ │ │ │ + bhi 943024 <__cxa_atexit@plt+0x936aa8> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ - b 942580 <__cxa_atexit@plt+0x936004> │ │ │ │ - ldr r7, [pc, #64] @ 943068 <__cxa_atexit@plt+0x936aec> │ │ │ │ + b 942550 <__cxa_atexit@plt+0x935fd4> │ │ │ │ + ldr r7, [pc, #64] @ 943038 <__cxa_atexit@plt+0x936abc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 94304c <__cxa_atexit@plt+0x936ad0> │ │ │ │ - b 943128 <__cxa_atexit@plt+0x936bac> │ │ │ │ + beq 94301c <__cxa_atexit@plt+0x936aa0> │ │ │ │ + b 9430f8 <__cxa_atexit@plt+0x936b7c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 943074 <__cxa_atexit@plt+0x936af8> │ │ │ │ + ldr r7, [pc, #24] @ 943044 <__cxa_atexit@plt+0x936ac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq fp, #104, 26 @ 0x1a00 │ │ │ │ - cmpeq fp, #136, 26 @ 0x2200 │ │ │ │ + cmpeq fp, #152, 26 @ 0x2600 │ │ │ │ + cmpeq fp, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #44] @ 9430bc <__cxa_atexit@plt+0x936b40> │ │ │ │ + ldr r7, [pc, #44] @ 94308c <__cxa_atexit@plt+0x936b10> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9430ac <__cxa_atexit@plt+0x936b30> │ │ │ │ + bhi 94307c <__cxa_atexit@plt+0x936b00> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 942580 <__cxa_atexit@plt+0x936004> │ │ │ │ - ldr r7, [pc, #12] @ 9430c0 <__cxa_atexit@plt+0x936b44> │ │ │ │ + b 942550 <__cxa_atexit@plt+0x935fd4> │ │ │ │ + ldr r7, [pc, #12] @ 943090 <__cxa_atexit@plt+0x936b14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq fp, #20, 26 @ 0x500 │ │ │ │ - cmpeq fp, #44, 26 @ 0xb00 │ │ │ │ + cmpeq fp, #68, 26 @ 0x1100 │ │ │ │ + cmpeq fp, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9430f0 <__cxa_atexit@plt+0x936b74> │ │ │ │ - ldr r7, [pc, #52] @ 943118 <__cxa_atexit@plt+0x936b9c> │ │ │ │ + bne 9430c0 <__cxa_atexit@plt+0x936b44> │ │ │ │ + ldr r7, [pc, #52] @ 9430e8 <__cxa_atexit@plt+0x936b6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 943114 <__cxa_atexit@plt+0x936b98> │ │ │ │ + ldr r3, [pc, #28] @ 9430e4 <__cxa_atexit@plt+0x936b68> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 94310c <__cxa_atexit@plt+0x936b90> │ │ │ │ - b 943128 <__cxa_atexit@plt+0x936bac> │ │ │ │ + beq 9430dc <__cxa_atexit@plt+0x936b60> │ │ │ │ + b 9430f8 <__cxa_atexit@plt+0x936b7c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r2, r2, #188, 28 @ 0xbc0 │ │ │ │ - cmpeq fp, #212, 24 @ 0xd400 │ │ │ │ + orreq r2, r2, #236, 28 @ 0xec0 │ │ │ │ + cmpeq fp, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94315c <__cxa_atexit@plt+0x936be0> │ │ │ │ + bne 94312c <__cxa_atexit@plt+0x936bb0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #60] @ 943184 <__cxa_atexit@plt+0x936c08> │ │ │ │ + ldr r2, [pc, #60] @ 943154 <__cxa_atexit@plt+0x936bd8> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 943178 <__cxa_atexit@plt+0x936bfc> │ │ │ │ - b 943194 <__cxa_atexit@plt+0x936c18> │ │ │ │ - ldr r3, [pc, #28] @ 943180 <__cxa_atexit@plt+0x936c04> │ │ │ │ + beq 943148 <__cxa_atexit@plt+0x936bcc> │ │ │ │ + b 943164 <__cxa_atexit@plt+0x936be8> │ │ │ │ + ldr r3, [pc, #28] @ 943150 <__cxa_atexit@plt+0x936bd4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 943178 <__cxa_atexit@plt+0x936bfc> │ │ │ │ - b 9433ec <__cxa_atexit@plt+0x936e70> │ │ │ │ + beq 943148 <__cxa_atexit@plt+0x936bcc> │ │ │ │ + b 9433bc <__cxa_atexit@plt+0x936e40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #104, 24 @ 0x6800 │ │ │ │ + cmpeq fp, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #40 @ 0x28 │ │ │ │ - bne 9431bc <__cxa_atexit@plt+0x936c40> │ │ │ │ - ldr r3, [pc, #60] @ 9431e4 <__cxa_atexit@plt+0x936c68> │ │ │ │ + bne 94318c <__cxa_atexit@plt+0x936c10> │ │ │ │ + ldr r3, [pc, #60] @ 9431b4 <__cxa_atexit@plt+0x936c38> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9431d8 <__cxa_atexit@plt+0x936c5c> │ │ │ │ - b 9431f4 <__cxa_atexit@plt+0x936c78> │ │ │ │ - ldr r3, [pc, #28] @ 9431e0 <__cxa_atexit@plt+0x936c64> │ │ │ │ + beq 9431a8 <__cxa_atexit@plt+0x936c2c> │ │ │ │ + b 9431c4 <__cxa_atexit@plt+0x936c48> │ │ │ │ + ldr r3, [pc, #28] @ 9431b0 <__cxa_atexit@plt+0x936c34> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9431d8 <__cxa_atexit@plt+0x936c5c> │ │ │ │ - b 9433ec <__cxa_atexit@plt+0x936e70> │ │ │ │ + beq 9431a8 <__cxa_atexit@plt+0x936c2c> │ │ │ │ + b 9433bc <__cxa_atexit@plt+0x936e40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #8, 24 @ 0x800 │ │ │ │ + cmpeq fp, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 943228 <__cxa_atexit@plt+0x936cac> │ │ │ │ + bne 9431f8 <__cxa_atexit@plt+0x936c7c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #60] @ 943250 <__cxa_atexit@plt+0x936cd4> │ │ │ │ + ldr r2, [pc, #60] @ 943220 <__cxa_atexit@plt+0x936ca4> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 943244 <__cxa_atexit@plt+0x936cc8> │ │ │ │ - b 943260 <__cxa_atexit@plt+0x936ce4> │ │ │ │ - ldr r3, [pc, #28] @ 94324c <__cxa_atexit@plt+0x936cd0> │ │ │ │ + beq 943214 <__cxa_atexit@plt+0x936c98> │ │ │ │ + b 943230 <__cxa_atexit@plt+0x936cb4> │ │ │ │ + ldr r3, [pc, #28] @ 94321c <__cxa_atexit@plt+0x936ca0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 943244 <__cxa_atexit@plt+0x936cc8> │ │ │ │ - b 9433ec <__cxa_atexit@plt+0x936e70> │ │ │ │ + beq 943214 <__cxa_atexit@plt+0x936c98> │ │ │ │ + b 9433bc <__cxa_atexit@plt+0x936e40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #156, 22 @ 0x27000 │ │ │ │ + cmpeq fp, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #35 @ 0x23 │ │ │ │ - bne 9432c0 <__cxa_atexit@plt+0x936d44> │ │ │ │ + bne 943290 <__cxa_atexit@plt+0x936d14> │ │ │ │ mov r2, r5 │ │ │ │ - ldr r7, [pc, #148] @ 94330c <__cxa_atexit@plt+0x936d90> │ │ │ │ + ldr r7, [pc, #148] @ 9432dc <__cxa_atexit@plt+0x936d60> │ │ │ │ ldr r8, [r2, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ tst r8, #3 │ │ │ │ str r7, [r2] │ │ │ │ - beq 9432dc <__cxa_atexit@plt+0x936d60> │ │ │ │ - ldr r7, [pc, #128] @ 943310 <__cxa_atexit@plt+0x936d94> │ │ │ │ + beq 9432ac <__cxa_atexit@plt+0x936d30> │ │ │ │ + ldr r7, [pc, #128] @ 9432e0 <__cxa_atexit@plt+0x936d64> │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ - bhi 9432f4 <__cxa_atexit@plt+0x936d78> │ │ │ │ - ldr r7, [pc, #112] @ 943318 <__cxa_atexit@plt+0x936d9c> │ │ │ │ - ldr r9, [pc, #112] @ 94331c <__cxa_atexit@plt+0x936da0> │ │ │ │ + bhi 9432c4 <__cxa_atexit@plt+0x936d48> │ │ │ │ + ldr r7, [pc, #112] @ 9432e8 <__cxa_atexit@plt+0x936d6c> │ │ │ │ + ldr r9, [pc, #112] @ 9432ec <__cxa_atexit@plt+0x936d70> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r7, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r3, [pc, #64] @ 943308 <__cxa_atexit@plt+0x936d8c> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r3, [pc, #64] @ 9432d8 <__cxa_atexit@plt+0x936d5c> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9432ec <__cxa_atexit@plt+0x936d70> │ │ │ │ - b 9433ec <__cxa_atexit@plt+0x936e70> │ │ │ │ + beq 9432bc <__cxa_atexit@plt+0x936d40> │ │ │ │ + b 9433bc <__cxa_atexit@plt+0x936e40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 943314 <__cxa_atexit@plt+0x936d98> │ │ │ │ + ldr r7, [pc, #24] @ 9432e4 <__cxa_atexit@plt+0x936d68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmpeq fp, #208, 20 @ 0xd0000 │ │ │ │ + cmpeq fp, #0, 22 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ - cmpeq fp, #196, 20 @ 0xc4000 │ │ │ │ - cmpeq fp, #208, 20 @ 0xd0000 │ │ │ │ + cmpeq fp, #244, 20 @ 0xf4000 │ │ │ │ + cmpeq fp, #0, 22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 943378 <__cxa_atexit@plt+0x936dfc> │ │ │ │ + ldr r3, [pc, #68] @ 943348 <__cxa_atexit@plt+0x936dcc> │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943368 <__cxa_atexit@plt+0x936dec> │ │ │ │ - ldr r3, [pc, #44] @ 94337c <__cxa_atexit@plt+0x936e00> │ │ │ │ - ldr r9, [pc, #44] @ 943380 <__cxa_atexit@plt+0x936e04> │ │ │ │ + bhi 943338 <__cxa_atexit@plt+0x936dbc> │ │ │ │ + ldr r3, [pc, #44] @ 94334c <__cxa_atexit@plt+0x936dd0> │ │ │ │ + ldr r9, [pc, #44] @ 943350 <__cxa_atexit@plt+0x936dd4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #20] @ 943384 <__cxa_atexit@plt+0x936e08> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #20] @ 943354 <__cxa_atexit@plt+0x936dd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - cmpeq fp, #24, 20 @ 0x18000 │ │ │ │ - cmpeq fp, #96, 20 @ 0x60000 │ │ │ │ - cmpeq fp, #40, 20 @ 0x28000 │ │ │ │ + cmpeq fp, #72, 20 @ 0x48000 │ │ │ │ + cmpeq fp, #144, 20 @ 0x90000 │ │ │ │ + cmpeq fp, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9433b4 <__cxa_atexit@plt+0x936e38> │ │ │ │ - ldr r7, [pc, #52] @ 9433dc <__cxa_atexit@plt+0x936e60> │ │ │ │ + bne 943384 <__cxa_atexit@plt+0x936e08> │ │ │ │ + ldr r7, [pc, #52] @ 9433ac <__cxa_atexit@plt+0x936e30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 9433d8 <__cxa_atexit@plt+0x936e5c> │ │ │ │ + ldr r3, [pc, #28] @ 9433a8 <__cxa_atexit@plt+0x936e2c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9433d0 <__cxa_atexit@plt+0x936e54> │ │ │ │ - b 9433ec <__cxa_atexit@plt+0x936e70> │ │ │ │ + beq 9433a0 <__cxa_atexit@plt+0x936e24> │ │ │ │ + b 9433bc <__cxa_atexit@plt+0x936e40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r2, r2, #248, 22 @ 0x3e000 │ │ │ │ - cmpeq fp, #208, 18 @ 0x340000 │ │ │ │ + orreq r2, r2, #40, 24 @ 0x2800 │ │ │ │ + cmpeq fp, #0, 20 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 943440 <__cxa_atexit@plt+0x936ec4> │ │ │ │ + bne 943410 <__cxa_atexit@plt+0x936e94> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #100] @ 94346c <__cxa_atexit@plt+0x936ef0> │ │ │ │ + ldr r1, [pc, #100] @ 94343c <__cxa_atexit@plt+0x936ec0> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 943454 <__cxa_atexit@plt+0x936ed8> │ │ │ │ + beq 943424 <__cxa_atexit@plt+0x936ea8> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #40 @ 0x28 │ │ │ │ - bne 943440 <__cxa_atexit@plt+0x936ec4> │ │ │ │ - ldr r3, [pc, #64] @ 943470 <__cxa_atexit@plt+0x936ef4> │ │ │ │ + bne 943410 <__cxa_atexit@plt+0x936e94> │ │ │ │ + ldr r3, [pc, #64] @ 943440 <__cxa_atexit@plt+0x936ec4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 943464 <__cxa_atexit@plt+0x936ee8> │ │ │ │ - b 9434dc <__cxa_atexit@plt+0x936f60> │ │ │ │ - ldr r7, [pc, #44] @ 943474 <__cxa_atexit@plt+0x936ef8> │ │ │ │ + beq 943434 <__cxa_atexit@plt+0x936eb8> │ │ │ │ + b 9434ac <__cxa_atexit@plt+0x936f30> │ │ │ │ + ldr r7, [pc, #44] @ 943444 <__cxa_atexit@plt+0x936ec8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq r2, r2, #84, 22 @ 0x15000 │ │ │ │ - cmpeq fp, #56, 18 @ 0xe0000 │ │ │ │ + orreq r2, r2, #132, 22 @ 0x21000 │ │ │ │ + cmpeq fp, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #40 @ 0x28 │ │ │ │ - bne 9434ac <__cxa_atexit@plt+0x936f30> │ │ │ │ - ldr r3, [pc, #48] @ 9434c8 <__cxa_atexit@plt+0x936f4c> │ │ │ │ + bne 94347c <__cxa_atexit@plt+0x936f00> │ │ │ │ + ldr r3, [pc, #48] @ 943498 <__cxa_atexit@plt+0x936f1c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9434c0 <__cxa_atexit@plt+0x936f44> │ │ │ │ - b 9434dc <__cxa_atexit@plt+0x936f60> │ │ │ │ - ldr r7, [pc, #24] @ 9434cc <__cxa_atexit@plt+0x936f50> │ │ │ │ + beq 943490 <__cxa_atexit@plt+0x936f14> │ │ │ │ + b 9434ac <__cxa_atexit@plt+0x936f30> │ │ │ │ + ldr r7, [pc, #24] @ 94349c <__cxa_atexit@plt+0x936f20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r2, #232, 20 @ 0xe8000 │ │ │ │ - cmpeq fp, #224, 16 @ 0xe00000 │ │ │ │ + orreq r2, r2, #24, 22 @ 0x6000 │ │ │ │ + cmpeq fp, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94355c <__cxa_atexit@plt+0x936fe0> │ │ │ │ + bne 94352c <__cxa_atexit@plt+0x936fb0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r8, [r3, #6] │ │ │ │ - ldr r2, [pc, #160] @ 94359c <__cxa_atexit@plt+0x937020> │ │ │ │ + ldr r2, [pc, #160] @ 94356c <__cxa_atexit@plt+0x936ff0> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 943570 <__cxa_atexit@plt+0x936ff4> │ │ │ │ + beq 943540 <__cxa_atexit@plt+0x936fc4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #35 @ 0x23 │ │ │ │ - bne 94355c <__cxa_atexit@plt+0x936fe0> │ │ │ │ - ldr r7, [pc, #124] @ 9435a0 <__cxa_atexit@plt+0x937024> │ │ │ │ + bne 94352c <__cxa_atexit@plt+0x936fb0> │ │ │ │ + ldr r7, [pc, #124] @ 943570 <__cxa_atexit@plt+0x936ff4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 94357c <__cxa_atexit@plt+0x937000> │ │ │ │ + beq 94354c <__cxa_atexit@plt+0x936fd0> │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943588 <__cxa_atexit@plt+0x93700c> │ │ │ │ - ldr r7, [pc, #104] @ 9435ac <__cxa_atexit@plt+0x937030> │ │ │ │ - ldr r9, [pc, #104] @ 9435b0 <__cxa_atexit@plt+0x937034> │ │ │ │ + bhi 943558 <__cxa_atexit@plt+0x936fdc> │ │ │ │ + ldr r7, [pc, #104] @ 94357c <__cxa_atexit@plt+0x937000> │ │ │ │ + ldr r9, [pc, #104] @ 943580 <__cxa_atexit@plt+0x937004> │ │ │ │ add r7, pc, r7 │ │ │ │ stmda r5, {r7, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #68] @ 9435a8 <__cxa_atexit@plt+0x93702c> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #68] @ 943578 <__cxa_atexit@plt+0x936ffc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9435a4 <__cxa_atexit@plt+0x937028> │ │ │ │ + ldr r7, [pc, #20] @ 943574 <__cxa_atexit@plt+0x936ff8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ - cmpeq fp, #32, 16 @ 0x200000 │ │ │ │ - orreq r2, r2, #56, 20 @ 0x38000 │ │ │ │ + cmpeq fp, #80, 16 @ 0x500000 │ │ │ │ + orreq r2, r2, #104, 20 @ 0x68000 │ │ │ │ @ instruction: 0xffffebcc │ │ │ │ - cmpeq fp, #40, 16 @ 0x280000 │ │ │ │ - cmpeq fp, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq fp, #88, 16 @ 0x580000 │ │ │ │ + cmpeq fp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #35 @ 0x23 │ │ │ │ - bne 943610 <__cxa_atexit@plt+0x937094> │ │ │ │ + bne 9435e0 <__cxa_atexit@plt+0x937064> │ │ │ │ mov r7, r5 │ │ │ │ - ldr r3, [pc, #112] @ 943648 <__cxa_atexit@plt+0x9370cc> │ │ │ │ + ldr r3, [pc, #112] @ 943618 <__cxa_atexit@plt+0x93709c> │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 943624 <__cxa_atexit@plt+0x9370a8> │ │ │ │ + beq 9435f4 <__cxa_atexit@plt+0x937078> │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943634 <__cxa_atexit@plt+0x9370b8> │ │ │ │ - ldr r7, [pc, #88] @ 943654 <__cxa_atexit@plt+0x9370d8> │ │ │ │ - ldr r9, [pc, #88] @ 943658 <__cxa_atexit@plt+0x9370dc> │ │ │ │ + bhi 943604 <__cxa_atexit@plt+0x937088> │ │ │ │ + ldr r7, [pc, #88] @ 943624 <__cxa_atexit@plt+0x9370a8> │ │ │ │ + ldr r9, [pc, #88] @ 943628 <__cxa_atexit@plt+0x9370ac> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #56] @ 943650 <__cxa_atexit@plt+0x9370d4> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #56] @ 943620 <__cxa_atexit@plt+0x9370a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94364c <__cxa_atexit@plt+0x9370d0> │ │ │ │ + ldr r7, [pc, #16] @ 94361c <__cxa_atexit@plt+0x9370a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq fp, #116, 14 @ 0x1d00000 │ │ │ │ - orreq r2, r2, #132, 18 @ 0x210000 │ │ │ │ + cmpeq fp, #164, 14 @ 0x2900000 │ │ │ │ + orreq r2, r2, #180, 18 @ 0x2d0000 │ │ │ │ @ instruction: 0xffffeb14 │ │ │ │ - cmpeq fp, #112, 14 @ 0x1c00000 │ │ │ │ - cmpeq fp, #84, 14 @ 0x1500000 │ │ │ │ + cmpeq fp, #160, 14 @ 0x2800000 │ │ │ │ + cmpeq fp, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943698 <__cxa_atexit@plt+0x93711c> │ │ │ │ - ldr r7, [pc, #44] @ 9436ac <__cxa_atexit@plt+0x937130> │ │ │ │ - ldr r9, [pc, #44] @ 9436b0 <__cxa_atexit@plt+0x937134> │ │ │ │ + bhi 943668 <__cxa_atexit@plt+0x9370ec> │ │ │ │ + ldr r7, [pc, #44] @ 94367c <__cxa_atexit@plt+0x937100> │ │ │ │ + ldr r9, [pc, #44] @ 943680 <__cxa_atexit@plt+0x937104> │ │ │ │ str r8, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #20] @ 9436b4 <__cxa_atexit@plt+0x937138> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #20] @ 943684 <__cxa_atexit@plt+0x937108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffea8c │ │ │ │ - cmpeq fp, #232, 12 @ 0xe800000 │ │ │ │ - cmpeq fp, #16, 14 @ 0x400000 │ │ │ │ - cmpeq fp, #0, 12 │ │ │ │ + cmpeq fp, #24, 14 @ 0x600000 │ │ │ │ + cmpeq fp, #64, 14 @ 0x1000000 │ │ │ │ + cmpeq fp, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 943710 <__cxa_atexit@plt+0x937194> │ │ │ │ + bhi 9436e0 <__cxa_atexit@plt+0x937164> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 943708 <__cxa_atexit@plt+0x93718c> │ │ │ │ - ldr r8, [pc, #44] @ 943718 <__cxa_atexit@plt+0x93719c> │ │ │ │ - ldr r3, [pc, #44] @ 94371c <__cxa_atexit@plt+0x9371a0> │ │ │ │ + beq 9436d8 <__cxa_atexit@plt+0x93715c> │ │ │ │ + ldr r8, [pc, #44] @ 9436e8 <__cxa_atexit@plt+0x93716c> │ │ │ │ + ldr r3, [pc, #44] @ 9436ec <__cxa_atexit@plt+0x937170> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, #32243712 @ 0x1ec0000 │ │ │ │ - orreq r2, r2, #36, 16 @ 0x240000 │ │ │ │ - cmpeq fp, #24, 14 @ 0x600000 │ │ │ │ + teqeq r7, #61603840 @ 0x3ac0000 │ │ │ │ + orreq r2, r2, #84, 16 @ 0x540000 │ │ │ │ + cmpeq fp, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943788 <__cxa_atexit@plt+0x93720c> │ │ │ │ - ldr r3, [pc, #84] @ 943798 <__cxa_atexit@plt+0x93721c> │ │ │ │ + bhi 943758 <__cxa_atexit@plt+0x9371dc> │ │ │ │ + ldr r3, [pc, #84] @ 943768 <__cxa_atexit@plt+0x9371ec> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ - beq 943778 <__cxa_atexit@plt+0x9371fc> │ │ │ │ - ldr r7, [pc, #64] @ 94379c <__cxa_atexit@plt+0x937220> │ │ │ │ + beq 943748 <__cxa_atexit@plt+0x9371cc> │ │ │ │ + ldr r7, [pc, #64] @ 94376c <__cxa_atexit@plt+0x9371f0> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9437a0 <__cxa_atexit@plt+0x937224> │ │ │ │ + ldr r7, [pc, #16] @ 943770 <__cxa_atexit@plt+0x9371f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq fp, #192, 12 @ 0xc000000 │ │ │ │ - cmpeq fp, #152, 12 @ 0x9800000 │ │ │ │ + cmpeq fp, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq fp, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 9437cc <__cxa_atexit@plt+0x937250> │ │ │ │ + ldr r2, [pc, #12] @ 94379c <__cxa_atexit@plt+0x937220> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq fp, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 943810 <__cxa_atexit@plt+0x937294> │ │ │ │ - ldr r3, [pc, #56] @ 943828 <__cxa_atexit@plt+0x9372ac> │ │ │ │ + bne 9437e0 <__cxa_atexit@plt+0x937264> │ │ │ │ + ldr r3, [pc, #56] @ 9437f8 <__cxa_atexit@plt+0x93727c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - ldr r7, [pc, #52] @ 94382c <__cxa_atexit@plt+0x9372b0> │ │ │ │ + ldr r7, [pc, #52] @ 9437fc <__cxa_atexit@plt+0x937280> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #40] @ 943830 <__cxa_atexit@plt+0x9372b4> │ │ │ │ + ldr r0, [pc, #40] @ 943800 <__cxa_atexit@plt+0x937284> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 943824 <__cxa_atexit@plt+0x9372a8> │ │ │ │ + ldr r7, [pc, #12] @ 9437f4 <__cxa_atexit@plt+0x937278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r2, #132, 14 @ 0x2100000 │ │ │ │ + orreq r2, r2, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #32, 12 @ 0x2000000 │ │ │ │ - cmpeq fp, #28, 12 @ 0x1c00000 │ │ │ │ - cmpeq fp, #252, 10 @ 0x3f000000 │ │ │ │ + cmpeq fp, #80, 12 @ 0x5000000 │ │ │ │ + cmpeq fp, #76, 12 @ 0x4c00000 │ │ │ │ + cmpeq fp, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 943864 <__cxa_atexit@plt+0x9372e8> │ │ │ │ - ldr r7, [pc, #24] @ 943870 <__cxa_atexit@plt+0x9372f4> │ │ │ │ + bne 943834 <__cxa_atexit@plt+0x9372b8> │ │ │ │ + ldr r7, [pc, #24] @ 943840 <__cxa_atexit@plt+0x9372c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1daf8 <__cxa_atexit@plt+0xd1157c> │ │ │ │ - orreq r2, r2, #72, 14 @ 0x1200000 │ │ │ │ - cmpeq fp, #248, 10 @ 0x3e000000 │ │ │ │ + b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + orreq r2, r2, #120, 14 @ 0x1e00000 │ │ │ │ + cmpeq fp, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9438a8 <__cxa_atexit@plt+0x93732c> │ │ │ │ - ldr r3, [pc, #32] @ 9438b8 <__cxa_atexit@plt+0x93733c> │ │ │ │ + bhi 943878 <__cxa_atexit@plt+0x9372fc> │ │ │ │ + ldr r3, [pc, #32] @ 943888 <__cxa_atexit@plt+0x93730c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r7, [pc, #12] @ 9438bc <__cxa_atexit@plt+0x937340> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r7, [pc, #12] @ 94388c <__cxa_atexit@plt+0x937310> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #212, 10 @ 0x35000000 │ │ │ │ - cmpeq fp, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq fp, #4, 12 @ 0x400000 │ │ │ │ + cmpeq fp, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 943900 <__cxa_atexit@plt+0x937384> │ │ │ │ - ldr r3, [pc, #56] @ 943918 <__cxa_atexit@plt+0x93739c> │ │ │ │ + bne 9438d0 <__cxa_atexit@plt+0x937354> │ │ │ │ + ldr r3, [pc, #56] @ 9438e8 <__cxa_atexit@plt+0x93736c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - ldr r7, [pc, #52] @ 94391c <__cxa_atexit@plt+0x9373a0> │ │ │ │ + ldr r7, [pc, #52] @ 9438ec <__cxa_atexit@plt+0x937370> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #40] @ 943920 <__cxa_atexit@plt+0x9373a4> │ │ │ │ + ldr r0, [pc, #40] @ 9438f0 <__cxa_atexit@plt+0x937374> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 943914 <__cxa_atexit@plt+0x937398> │ │ │ │ + ldr r7, [pc, #12] @ 9438e4 <__cxa_atexit@plt+0x937368> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r2, #148, 12 @ 0x9400000 │ │ │ │ + orreq r2, r2, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #48, 10 @ 0xc000000 │ │ │ │ - cmpeq fp, #44, 10 @ 0xb000000 │ │ │ │ - cmpeq fp, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq fp, #96, 10 @ 0x18000000 │ │ │ │ + cmpeq fp, #92, 10 @ 0x17000000 │ │ │ │ + cmpeq fp, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ cmp r2, r7 │ │ │ │ - bne 943958 <__cxa_atexit@plt+0x9373dc> │ │ │ │ - ldr r7, [pc, #80] @ 94399c <__cxa_atexit@plt+0x937420> │ │ │ │ + bne 943928 <__cxa_atexit@plt+0x9373ac> │ │ │ │ + ldr r7, [pc, #80] @ 94396c <__cxa_atexit@plt+0x9373f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #52] @ 943994 <__cxa_atexit@plt+0x937418> │ │ │ │ + ldr r2, [pc, #52] @ 943964 <__cxa_atexit@plt+0x9373e8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 943988 <__cxa_atexit@plt+0x93740c> │ │ │ │ - ldr r2, [pc, #32] @ 943998 <__cxa_atexit@plt+0x93741c> │ │ │ │ + beq 943958 <__cxa_atexit@plt+0x9373dc> │ │ │ │ + ldr r2, [pc, #32] @ 943968 <__cxa_atexit@plt+0x9373ec> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r3] │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r2, r2, #84, 12 @ 0x5400000 │ │ │ │ - cmpeq fp, #192, 8 @ 0xc0000000 │ │ │ │ + orreq r2, r2, #132, 12 @ 0x8400000 │ │ │ │ + cmpeq fp, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 9439c4 <__cxa_atexit@plt+0x937448> │ │ │ │ + ldr r3, [pc, #12] @ 943994 <__cxa_atexit@plt+0x937418> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq fp, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r8, [r5, #4] │ │ │ │ cmpne r8, #40 @ 0x28 │ │ │ │ - bne 9439fc <__cxa_atexit@plt+0x937480> │ │ │ │ - ldr r7, [pc, #20] @ 943a04 <__cxa_atexit@plt+0x937488> │ │ │ │ + bne 9439cc <__cxa_atexit@plt+0x937450> │ │ │ │ + ldr r7, [pc, #20] @ 9439d4 <__cxa_atexit@plt+0x937458> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ - orreq r2, r2, #176, 10 @ 0x2c000000 │ │ │ │ - cmpeq fp, #116, 8 @ 0x74000000 │ │ │ │ + b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ + orreq r2, r2, #224, 10 @ 0x38000000 │ │ │ │ + cmpeq fp, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943a78 <__cxa_atexit@plt+0x9374fc> │ │ │ │ - ldr r3, [pc, #112] @ 943a9c <__cxa_atexit@plt+0x937520> │ │ │ │ + bhi 943a48 <__cxa_atexit@plt+0x9374cc> │ │ │ │ + ldr r3, [pc, #112] @ 943a6c <__cxa_atexit@plt+0x9374f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 943a68 <__cxa_atexit@plt+0x9374ec> │ │ │ │ + beq 943a38 <__cxa_atexit@plt+0x9374bc> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r3, [r8, #11] │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943a88 <__cxa_atexit@plt+0x93750c> │ │ │ │ - ldr r7, [pc, #84] @ 943aa8 <__cxa_atexit@plt+0x93752c> │ │ │ │ + bhi 943a58 <__cxa_atexit@plt+0x9374dc> │ │ │ │ + ldr r7, [pc, #84] @ 943a78 <__cxa_atexit@plt+0x9374fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 943aa4 <__cxa_atexit@plt+0x937528> │ │ │ │ + ldr r7, [pc, #36] @ 943a74 <__cxa_atexit@plt+0x9374f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 943aa0 <__cxa_atexit@plt+0x937524> │ │ │ │ + ldr r7, [pc, #16] @ 943a70 <__cxa_atexit@plt+0x9374f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #240, 6 @ 0xc0000003 │ │ │ │ - cmpeq fp, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq fp, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq fp, #60, 8 @ 0x3c000000 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmpeq fp, #212, 6 @ 0x50000003 │ │ │ │ + cmpeq fp, #4, 8 @ 0x4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 943ae4 <__cxa_atexit@plt+0x937568> │ │ │ │ - ldr r3, [pc, #36] @ 943af8 <__cxa_atexit@plt+0x93757c> │ │ │ │ + bhi 943ab4 <__cxa_atexit@plt+0x937538> │ │ │ │ + ldr r3, [pc, #36] @ 943ac8 <__cxa_atexit@plt+0x93754c> │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r7, [pc, #16] @ 943afc <__cxa_atexit@plt+0x937580> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r7, [pc, #16] @ 943acc <__cxa_atexit@plt+0x937550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ - cmpeq fp, #148, 6 @ 0x50000002 │ │ │ │ - cmpeq fp, #184, 2 @ 0x2e │ │ │ │ + cmpeq fp, #196, 6 @ 0x10000003 │ │ │ │ + cmpeq fp, #232, 2 @ 0x3a │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 943b58 <__cxa_atexit@plt+0x9375dc> │ │ │ │ + bhi 943b28 <__cxa_atexit@plt+0x9375ac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 943b50 <__cxa_atexit@plt+0x9375d4> │ │ │ │ - ldr r8, [pc, #44] @ 943b60 <__cxa_atexit@plt+0x9375e4> │ │ │ │ - ldr r3, [pc, #44] @ 943b64 <__cxa_atexit@plt+0x9375e8> │ │ │ │ + beq 943b20 <__cxa_atexit@plt+0x9375a4> │ │ │ │ + ldr r8, [pc, #44] @ 943b30 <__cxa_atexit@plt+0x9375b4> │ │ │ │ + ldr r3, [pc, #44] @ 943b34 <__cxa_atexit@plt+0x9375b8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #2 │ │ │ │ b 6d8c20 <__cxa_atexit@plt+0x6cc6a4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, #-671088640 @ 0xd8000000 │ │ │ │ - orreq r2, r2, #220, 6 @ 0x70000003 │ │ │ │ - cmpeq fp, #36, 6 @ 0x90000000 │ │ │ │ + teqeq r7, #-1744830462 @ 0x98000002 │ │ │ │ + orreq r2, r2, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq fp, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943bd0 <__cxa_atexit@plt+0x937654> │ │ │ │ - ldr r3, [pc, #84] @ 943be0 <__cxa_atexit@plt+0x937664> │ │ │ │ + bhi 943ba0 <__cxa_atexit@plt+0x937624> │ │ │ │ + ldr r3, [pc, #84] @ 943bb0 <__cxa_atexit@plt+0x937634> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ - beq 943bc0 <__cxa_atexit@plt+0x937644> │ │ │ │ - ldr r7, [pc, #64] @ 943be4 <__cxa_atexit@plt+0x937668> │ │ │ │ + beq 943b90 <__cxa_atexit@plt+0x937614> │ │ │ │ + ldr r7, [pc, #64] @ 943bb4 <__cxa_atexit@plt+0x937638> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ ldr r2, [r8, #11] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 943be8 <__cxa_atexit@plt+0x93766c> │ │ │ │ + ldr r7, [pc, #16] @ 943bb8 <__cxa_atexit@plt+0x93763c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq fp, #204, 4 @ 0xc000000c │ │ │ │ - cmpeq fp, #164, 4 @ 0x4000000a │ │ │ │ + cmpeq fp, #252, 4 @ 0xc000000f │ │ │ │ + cmpeq fp, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ - ldr r2, [pc, #12] @ 943c14 <__cxa_atexit@plt+0x937698> │ │ │ │ + ldr r2, [pc, #12] @ 943be4 <__cxa_atexit@plt+0x937668> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #120, 4 @ 0x80000007 │ │ │ │ + cmpeq fp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 943c58 <__cxa_atexit@plt+0x9376dc> │ │ │ │ - ldr r3, [pc, #56] @ 943c70 <__cxa_atexit@plt+0x9376f4> │ │ │ │ + bne 943c28 <__cxa_atexit@plt+0x9376ac> │ │ │ │ + ldr r3, [pc, #56] @ 943c40 <__cxa_atexit@plt+0x9376c4> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - ldr r7, [pc, #52] @ 943c74 <__cxa_atexit@plt+0x9376f8> │ │ │ │ + ldr r7, [pc, #52] @ 943c44 <__cxa_atexit@plt+0x9376c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #40] @ 943c78 <__cxa_atexit@plt+0x9376fc> │ │ │ │ + ldr r0, [pc, #40] @ 943c48 <__cxa_atexit@plt+0x9376cc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 943c6c <__cxa_atexit@plt+0x9376f0> │ │ │ │ + ldr r7, [pc, #12] @ 943c3c <__cxa_atexit@plt+0x9376c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r2, #60, 6 @ 0xf0000000 │ │ │ │ + orreq r2, r2, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #72, 4 @ 0x80000004 │ │ │ │ - cmpeq fp, #68, 4 @ 0x40000004 │ │ │ │ + cmpeq fp, #120, 4 @ 0x80000007 │ │ │ │ + cmpeq fp, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 943ca8 <__cxa_atexit@plt+0x93772c> │ │ │ │ - ldr r7, [pc, #24] @ 943cb4 <__cxa_atexit@plt+0x937738> │ │ │ │ + bne 943c78 <__cxa_atexit@plt+0x9376fc> │ │ │ │ + ldr r7, [pc, #24] @ 943c84 <__cxa_atexit@plt+0x937708> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1db08 <__cxa_atexit@plt+0xd1158c> │ │ │ │ - orreq r2, r2, #4, 6 @ 0x10000000 │ │ │ │ - cmpeq fp, #252, 2 @ 0x3f │ │ │ │ + b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + orreq r2, r2, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq fp, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 943cec <__cxa_atexit@plt+0x937770> │ │ │ │ - ldr r3, [pc, #32] @ 943cfc <__cxa_atexit@plt+0x937780> │ │ │ │ + bhi 943cbc <__cxa_atexit@plt+0x937740> │ │ │ │ + ldr r3, [pc, #32] @ 943ccc <__cxa_atexit@plt+0x937750> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r9 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r7, [pc, #12] @ 943d00 <__cxa_atexit@plt+0x937784> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r7, [pc, #12] @ 943cd0 <__cxa_atexit@plt+0x937754> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #216, 2 @ 0x36 │ │ │ │ - cmpeq fp, #180, 2 @ 0x2d │ │ │ │ + cmpeq fp, #8, 4 @ 0x80000000 │ │ │ │ + cmpeq fp, #228, 2 @ 0x39 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 943d44 <__cxa_atexit@plt+0x9377c8> │ │ │ │ - ldr r3, [pc, #56] @ 943d5c <__cxa_atexit@plt+0x9377e0> │ │ │ │ + bne 943d14 <__cxa_atexit@plt+0x937798> │ │ │ │ + ldr r3, [pc, #56] @ 943d2c <__cxa_atexit@plt+0x9377b0> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - ldr r7, [pc, #52] @ 943d60 <__cxa_atexit@plt+0x9377e4> │ │ │ │ + ldr r7, [pc, #52] @ 943d30 <__cxa_atexit@plt+0x9377b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #40] @ 943d64 <__cxa_atexit@plt+0x9377e8> │ │ │ │ + ldr r0, [pc, #40] @ 943d34 <__cxa_atexit@plt+0x9377b8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 943d58 <__cxa_atexit@plt+0x9377dc> │ │ │ │ + ldr r3, [pc, #12] @ 943d28 <__cxa_atexit@plt+0x9377ac> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq fp, #236 @ 0xec │ │ │ │ - cmpeq fp, #232 @ 0xe8 │ │ │ │ - cmpeq fp, #64, 2 │ │ │ │ + cmpeq fp, #28, 2 │ │ │ │ + cmpeq fp, #24, 2 │ │ │ │ + cmpeq fp, #112, 2 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r7 │ │ │ │ - bne 943d98 <__cxa_atexit@plt+0x93781c> │ │ │ │ - ldr r7, [pc, #80] @ 943ddc <__cxa_atexit@plt+0x937860> │ │ │ │ + bne 943d68 <__cxa_atexit@plt+0x9377ec> │ │ │ │ + ldr r7, [pc, #80] @ 943dac <__cxa_atexit@plt+0x937830> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #48] @ 943dd4 <__cxa_atexit@plt+0x937858> │ │ │ │ + ldr r2, [pc, #48] @ 943da4 <__cxa_atexit@plt+0x937828> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 943dc8 <__cxa_atexit@plt+0x93784c> │ │ │ │ - ldr r3, [pc, #28] @ 943dd8 <__cxa_atexit@plt+0x93785c> │ │ │ │ + beq 943d98 <__cxa_atexit@plt+0x93781c> │ │ │ │ + ldr r3, [pc, #28] @ 943da8 <__cxa_atexit@plt+0x93782c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r2, r2, #20, 4 @ 0x40000001 │ │ │ │ - cmpeq fp, #200 @ 0xc8 │ │ │ │ + orreq r2, r2, #68, 4 @ 0x40000004 │ │ │ │ + cmpeq fp, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 943e04 <__cxa_atexit@plt+0x937888> │ │ │ │ + ldr r3, [pc, #12] @ 943dd4 <__cxa_atexit@plt+0x937858> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #136 @ 0x88 │ │ │ │ + cmpeq fp, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 943e30 <__cxa_atexit@plt+0x9378b4> │ │ │ │ + beq 943e00 <__cxa_atexit@plt+0x937884> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ - bne 943e44 <__cxa_atexit@plt+0x9378c8> │ │ │ │ - ldr r7, [pc, #40] @ 943e60 <__cxa_atexit@plt+0x9378e4> │ │ │ │ + bne 943e14 <__cxa_atexit@plt+0x937898> │ │ │ │ + ldr r7, [pc, #40] @ 943e30 <__cxa_atexit@plt+0x9378b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #16] @ 943e5c <__cxa_atexit@plt+0x9378e0> │ │ │ │ + ldr r2, [pc, #16] @ 943e2c <__cxa_atexit@plt+0x9378b0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r5, r3 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - orreq r2, r2, #104, 2 │ │ │ │ - cmpeq fp, #44 @ 0x2c │ │ │ │ + orreq r2, r2, #152, 2 @ 0x26 │ │ │ │ + cmpeq fp, #92 @ 0x5c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 943ea4 <__cxa_atexit@plt+0x937928> │ │ │ │ - ldr r3, [pc, #56] @ 943ebc <__cxa_atexit@plt+0x937940> │ │ │ │ + bne 943e74 <__cxa_atexit@plt+0x9378f8> │ │ │ │ + ldr r3, [pc, #56] @ 943e8c <__cxa_atexit@plt+0x937910> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - ldr r7, [pc, #52] @ 943ec0 <__cxa_atexit@plt+0x937944> │ │ │ │ + ldr r7, [pc, #52] @ 943e90 <__cxa_atexit@plt+0x937914> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - ldr r0, [pc, #40] @ 943ec4 <__cxa_atexit@plt+0x937948> │ │ │ │ + ldr r0, [pc, #40] @ 943e94 <__cxa_atexit@plt+0x937918> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 943eb8 <__cxa_atexit@plt+0x93793c> │ │ │ │ + ldr r7, [pc, #12] @ 943e88 <__cxa_atexit@plt+0x93790c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r2, #240 @ 0xf0 │ │ │ │ + orreq r2, r2, #32, 2 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #252, 30 @ 0x3f0 │ │ │ │ - cmpeq fp, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq fp, #44 @ 0x2c │ │ │ │ + cmpeq fp, #40 @ 0x28 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r3 │ │ │ │ - bne 943ef4 <__cxa_atexit@plt+0x937978> │ │ │ │ - ldr r7, [pc, #24] @ 943f00 <__cxa_atexit@plt+0x937984> │ │ │ │ + bne 943ec4 <__cxa_atexit@plt+0x937948> │ │ │ │ + ldr r7, [pc, #24] @ 943ed0 <__cxa_atexit@plt+0x937954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1db08 <__cxa_atexit@plt+0xd1158c> │ │ │ │ - orreq r2, r2, #184 @ 0xb8 │ │ │ │ - cmpeq fp, #192, 30 @ 0x300 │ │ │ │ + b d1dad8 <__cxa_atexit@plt+0xd1155c> │ │ │ │ + orreq r2, r2, #232 @ 0xe8 │ │ │ │ + cmpeq fp, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943f74 <__cxa_atexit@plt+0x9379f8> │ │ │ │ - ldr r3, [pc, #112] @ 943f98 <__cxa_atexit@plt+0x937a1c> │ │ │ │ + bhi 943f44 <__cxa_atexit@plt+0x9379c8> │ │ │ │ + ldr r3, [pc, #112] @ 943f68 <__cxa_atexit@plt+0x9379ec> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 943f64 <__cxa_atexit@plt+0x9379e8> │ │ │ │ + beq 943f34 <__cxa_atexit@plt+0x9379b8> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r3, [r8, #11] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 943f84 <__cxa_atexit@plt+0x937a08> │ │ │ │ - ldr r7, [pc, #84] @ 943fa4 <__cxa_atexit@plt+0x937a28> │ │ │ │ + bhi 943f54 <__cxa_atexit@plt+0x9379d8> │ │ │ │ + ldr r7, [pc, #84] @ 943f74 <__cxa_atexit@plt+0x9379f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ stmib r5, {r3, r9} │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 943fa0 <__cxa_atexit@plt+0x937a24> │ │ │ │ + ldr r7, [pc, #36] @ 943f70 <__cxa_atexit@plt+0x9379f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 943f9c <__cxa_atexit@plt+0x937a20> │ │ │ │ + ldr r7, [pc, #16] @ 943f6c <__cxa_atexit@plt+0x9379f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #60, 30 @ 0xf0 │ │ │ │ - cmpeq fp, #88, 30 @ 0x160 │ │ │ │ + cmpeq fp, #108, 30 @ 0x1b0 │ │ │ │ + cmpeq fp, #136, 30 @ 0x220 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmpeq fp, #32, 30 @ 0x80 │ │ │ │ + cmpeq fp, #80, 30 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 943fe0 <__cxa_atexit@plt+0x937a64> │ │ │ │ - ldr r3, [pc, #36] @ 943ff4 <__cxa_atexit@plt+0x937a78> │ │ │ │ + bhi 943fb0 <__cxa_atexit@plt+0x937a34> │ │ │ │ + ldr r3, [pc, #36] @ 943fc4 <__cxa_atexit@plt+0x937a48> │ │ │ │ stmda r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r9 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r7, [pc, #16] @ 943ff8 <__cxa_atexit@plt+0x937a7c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r7, [pc, #16] @ 943fc8 <__cxa_atexit@plt+0x937a4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - cmpeq fp, #224, 28 @ 0xe00 │ │ │ │ - cmpeq fp, #216, 28 @ 0xd80 │ │ │ │ + cmpeq fp, #16, 30 @ 0x40 │ │ │ │ + cmpeq fp, #8, 30 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 944030 <__cxa_atexit@plt+0x937ab4> │ │ │ │ - ldr r3, [pc, #32] @ 944040 <__cxa_atexit@plt+0x937ac4> │ │ │ │ + bhi 944000 <__cxa_atexit@plt+0x937a84> │ │ │ │ + ldr r3, [pc, #32] @ 944010 <__cxa_atexit@plt+0x937a94> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r8, r9 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r7, [pc, #12] @ 944044 <__cxa_atexit@plt+0x937ac8> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r7, [pc, #12] @ 944014 <__cxa_atexit@plt+0x937a98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq fp, #180, 28 @ 0xb40 │ │ │ │ - cmpeq fp, #144, 28 @ 0x900 │ │ │ │ + cmpeq fp, #228, 28 @ 0xe40 │ │ │ │ + cmpeq fp, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 944088 <__cxa_atexit@plt+0x937b0c> │ │ │ │ - ldr r3, [pc, #100] @ 9440cc <__cxa_atexit@plt+0x937b50> │ │ │ │ + bne 944058 <__cxa_atexit@plt+0x937adc> │ │ │ │ + ldr r3, [pc, #100] @ 94409c <__cxa_atexit@plt+0x937b20> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - ldr r7, [pc, #96] @ 9440d0 <__cxa_atexit@plt+0x937b54> │ │ │ │ + ldr r7, [pc, #96] @ 9440a0 <__cxa_atexit@plt+0x937b24> │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #84] @ 9440d4 <__cxa_atexit@plt+0x937b58> │ │ │ │ + ldr r0, [pc, #84] @ 9440a4 <__cxa_atexit@plt+0x937b28> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9440b0 <__cxa_atexit@plt+0x937b34> │ │ │ │ - ldr r3, [pc, #64] @ 9440d8 <__cxa_atexit@plt+0x937b5c> │ │ │ │ - ldr r7, [pc, #64] @ 9440dc <__cxa_atexit@plt+0x937b60> │ │ │ │ + bhi 944080 <__cxa_atexit@plt+0x937b04> │ │ │ │ + ldr r3, [pc, #64] @ 9440a8 <__cxa_atexit@plt+0x937b2c> │ │ │ │ + ldr r7, [pc, #64] @ 9440ac <__cxa_atexit@plt+0x937b30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #56] @ 9440e0 <__cxa_atexit@plt+0x937b64> │ │ │ │ + ldr r0, [pc, #56] @ 9440b0 <__cxa_atexit@plt+0x937b34> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #12] @ 9440c8 <__cxa_atexit@plt+0x937b4c> │ │ │ │ + ldr r7, [pc, #12] @ 944098 <__cxa_atexit@plt+0x937b1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq fp, #108, 24 @ 0x6c00 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq fp, #24, 28 @ 0x180 │ │ │ │ - cmpeq fp, #20, 28 @ 0x140 │ │ │ │ + cmpeq fp, #72, 28 @ 0x480 │ │ │ │ + cmpeq fp, #68, 28 @ 0x440 │ │ │ │ @ instruction: 0xffffd660 │ │ │ │ - cmpeq fp, #36, 24 @ 0x2400 │ │ │ │ - cmpeq fp, #32, 24 @ 0x2000 │ │ │ │ - cmpeq fp, #20, 24 @ 0x1400 │ │ │ │ + cmpeq fp, #84, 24 @ 0x5400 │ │ │ │ + cmpeq fp, #80, 24 @ 0x5000 │ │ │ │ + cmpeq fp, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r8, r7 │ │ │ │ - beq 944128 <__cxa_atexit@plt+0x937bac> │ │ │ │ + beq 9440f8 <__cxa_atexit@plt+0x937b7c> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #128] @ 94418c <__cxa_atexit@plt+0x937c10> │ │ │ │ + ldr r2, [pc, #128] @ 94415c <__cxa_atexit@plt+0x937be0> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 94413c <__cxa_atexit@plt+0x937bc0> │ │ │ │ + beq 94410c <__cxa_atexit@plt+0x937b90> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ - bne 944148 <__cxa_atexit@plt+0x937bcc> │ │ │ │ - ldr r7, [pc, #100] @ 944194 <__cxa_atexit@plt+0x937c18> │ │ │ │ + bne 944118 <__cxa_atexit@plt+0x937b9c> │ │ │ │ + ldr r7, [pc, #100] @ 944164 <__cxa_atexit@plt+0x937be8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 944174 <__cxa_atexit@plt+0x937bf8> │ │ │ │ - ldr r5, [pc, #64] @ 944198 <__cxa_atexit@plt+0x937c1c> │ │ │ │ - ldr r7, [pc, #64] @ 94419c <__cxa_atexit@plt+0x937c20> │ │ │ │ + bhi 944144 <__cxa_atexit@plt+0x937bc8> │ │ │ │ + ldr r5, [pc, #64] @ 944168 <__cxa_atexit@plt+0x937bec> │ │ │ │ + ldr r7, [pc, #64] @ 94416c <__cxa_atexit@plt+0x937bf0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r0, [pc, #56] @ 9441a0 <__cxa_atexit@plt+0x937c24> │ │ │ │ + ldr r0, [pc, #56] @ 944170 <__cxa_atexit@plt+0x937bf4> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #16] @ 944190 <__cxa_atexit@plt+0x937c14> │ │ │ │ + ldr r7, [pc, #16] @ 944160 <__cxa_atexit@plt+0x937be4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq fp, #120, 22 @ 0x1e000 │ │ │ │ - orreq r1, r2, #112, 28 @ 0x700 │ │ │ │ + cmpeq fp, #168, 22 @ 0x2a000 │ │ │ │ + orreq r1, r2, #160, 28 @ 0xa00 │ │ │ │ @ instruction: 0xffffd5a0 │ │ │ │ - cmpeq fp, #100, 22 @ 0x19000 │ │ │ │ - cmpeq fp, #92, 22 @ 0x17000 │ │ │ │ - cmpeq fp, #84, 22 @ 0x15000 │ │ │ │ + cmpeq fp, #148, 22 @ 0x25000 │ │ │ │ + cmpeq fp, #140, 22 @ 0x23000 │ │ │ │ + cmpeq fp, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ - bne 9441d0 <__cxa_atexit@plt+0x937c54> │ │ │ │ - ldr r7, [pc, #80] @ 944214 <__cxa_atexit@plt+0x937c98> │ │ │ │ + bne 9441a0 <__cxa_atexit@plt+0x937c24> │ │ │ │ + ldr r7, [pc, #80] @ 9441e4 <__cxa_atexit@plt+0x937c68> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9441f8 <__cxa_atexit@plt+0x937c7c> │ │ │ │ - ldr r3, [pc, #56] @ 944218 <__cxa_atexit@plt+0x937c9c> │ │ │ │ - ldr r7, [pc, #56] @ 94421c <__cxa_atexit@plt+0x937ca0> │ │ │ │ + bhi 9441c8 <__cxa_atexit@plt+0x937c4c> │ │ │ │ + ldr r3, [pc, #56] @ 9441e8 <__cxa_atexit@plt+0x937c6c> │ │ │ │ + ldr r7, [pc, #56] @ 9441ec <__cxa_atexit@plt+0x937c70> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #48] @ 944220 <__cxa_atexit@plt+0x937ca4> │ │ │ │ + ldr r0, [pc, #48] @ 9441f0 <__cxa_atexit@plt+0x937c74> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #12] @ 944210 <__cxa_atexit@plt+0x937c94> │ │ │ │ + ldr r7, [pc, #12] @ 9441e0 <__cxa_atexit@plt+0x937c64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #244, 20 @ 0xf4000 │ │ │ │ - orreq r1, r2, #220, 26 @ 0x3700 │ │ │ │ + cmpeq fp, #36, 22 @ 0x9000 │ │ │ │ + orreq r1, r2, #12, 28 @ 0xc0 │ │ │ │ @ instruction: 0xffffd518 │ │ │ │ - cmpeq fp, #220, 20 @ 0xdc000 │ │ │ │ - cmpeq fp, #216, 20 @ 0xd8000 │ │ │ │ - cmpeq fp, #192, 24 @ 0xc000 │ │ │ │ + cmpeq fp, #12, 22 @ 0x3000 │ │ │ │ + cmpeq fp, #8, 22 @ 0x2000 │ │ │ │ + cmpeq fp, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 944294 <__cxa_atexit@plt+0x937d18> │ │ │ │ - ldr r3, [pc, #112] @ 9442b8 <__cxa_atexit@plt+0x937d3c> │ │ │ │ + bhi 944264 <__cxa_atexit@plt+0x937ce8> │ │ │ │ + ldr r3, [pc, #112] @ 944288 <__cxa_atexit@plt+0x937d0c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 944284 <__cxa_atexit@plt+0x937d08> │ │ │ │ + beq 944254 <__cxa_atexit@plt+0x937cd8> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r3, [r8, #11] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9442a4 <__cxa_atexit@plt+0x937d28> │ │ │ │ - ldr r7, [pc, #84] @ 9442c4 <__cxa_atexit@plt+0x937d48> │ │ │ │ + bhi 944274 <__cxa_atexit@plt+0x937cf8> │ │ │ │ + ldr r7, [pc, #84] @ 944294 <__cxa_atexit@plt+0x937d18> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ stmib r5, {r3, r9} │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9442c0 <__cxa_atexit@plt+0x937d44> │ │ │ │ + ldr r7, [pc, #36] @ 944290 <__cxa_atexit@plt+0x937d14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9442bc <__cxa_atexit@plt+0x937d40> │ │ │ │ + ldr r7, [pc, #16] @ 94428c <__cxa_atexit@plt+0x937d10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #60, 24 @ 0x3c00 │ │ │ │ - cmpeq fp, #88, 24 @ 0x5800 │ │ │ │ + cmpeq fp, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq fp, #136, 24 @ 0x8800 │ │ │ │ @ instruction: 0xfffffde0 │ │ │ │ - cmpeq fp, #32, 24 @ 0x2000 │ │ │ │ + cmpeq fp, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 944300 <__cxa_atexit@plt+0x937d84> │ │ │ │ - ldr r3, [pc, #36] @ 944314 <__cxa_atexit@plt+0x937d98> │ │ │ │ + bhi 9442d0 <__cxa_atexit@plt+0x937d54> │ │ │ │ + ldr r3, [pc, #36] @ 9442e4 <__cxa_atexit@plt+0x937d68> │ │ │ │ stmda r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r9 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r7, [pc, #16] @ 944318 <__cxa_atexit@plt+0x937d9c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r7, [pc, #16] @ 9442e8 <__cxa_atexit@plt+0x937d6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ - cmpeq fp, #224, 22 @ 0x38000 │ │ │ │ - cmpeq fp, #248, 22 @ 0x3e000 │ │ │ │ + cmpeq fp, #16, 24 @ 0x1000 │ │ │ │ + cmpeq fp, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 944378 <__cxa_atexit@plt+0x937dfc> │ │ │ │ - ldr r7, [pc, #72] @ 94438c <__cxa_atexit@plt+0x937e10> │ │ │ │ + bhi 944348 <__cxa_atexit@plt+0x937dcc> │ │ │ │ + ldr r7, [pc, #72] @ 94435c <__cxa_atexit@plt+0x937de0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 94436c <__cxa_atexit@plt+0x937df0> │ │ │ │ - ldr r7, [pc, #56] @ 944390 <__cxa_atexit@plt+0x937e14> │ │ │ │ + beq 94433c <__cxa_atexit@plt+0x937dc0> │ │ │ │ + ldr r7, [pc, #56] @ 944360 <__cxa_atexit@plt+0x937de4> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 944394 <__cxa_atexit@plt+0x937e18> │ │ │ │ + ldr r7, [pc, #20] @ 944364 <__cxa_atexit@plt+0x937de8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq fp, #164, 22 @ 0x29000 │ │ │ │ - cmpeq fp, #128, 22 @ 0x20000 │ │ │ │ + cmpeq fp, #212, 22 @ 0x35000 │ │ │ │ + cmpeq fp, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9443b8 <__cxa_atexit@plt+0x937e3c> │ │ │ │ + ldr r3, [pc, #12] @ 944388 <__cxa_atexit@plt+0x937e0c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #92, 22 @ 0x17000 │ │ │ │ + cmpeq fp, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9443e0 <__cxa_atexit@plt+0x937e64> │ │ │ │ + bne 9443b0 <__cxa_atexit@plt+0x937e34> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b d1db10 <__cxa_atexit@plt+0xd11594> │ │ │ │ - ldr r7, [pc, #12] @ 9443f4 <__cxa_atexit@plt+0x937e78> │ │ │ │ + b d1dae0 <__cxa_atexit@plt+0xd11564> │ │ │ │ + ldr r7, [pc, #12] @ 9443c4 <__cxa_atexit@plt+0x937e48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r2, #180, 22 @ 0x2d000 │ │ │ │ + orreq r1, r2, #228, 22 @ 0x39000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 944468 <__cxa_atexit@plt+0x937eec> │ │ │ │ - ldr r7, [pc, #96] @ 94447c <__cxa_atexit@plt+0x937f00> │ │ │ │ + bhi 944438 <__cxa_atexit@plt+0x937ebc> │ │ │ │ + ldr r7, [pc, #96] @ 94444c <__cxa_atexit@plt+0x937ed0> │ │ │ │ mov r5, r3 │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ - beq 944450 <__cxa_atexit@plt+0x937ed4> │ │ │ │ - ldr r7, [pc, #72] @ 944480 <__cxa_atexit@plt+0x937f04> │ │ │ │ + beq 944420 <__cxa_atexit@plt+0x937ea4> │ │ │ │ + ldr r7, [pc, #72] @ 944450 <__cxa_atexit@plt+0x937ed4> │ │ │ │ tst sl, #3 │ │ │ │ str r9, [r3, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ - beq 94445c <__cxa_atexit@plt+0x937ee0> │ │ │ │ + beq 94442c <__cxa_atexit@plt+0x937eb0> │ │ │ │ mov r7, sl │ │ │ │ - b 9444d0 <__cxa_atexit@plt+0x937f54> │ │ │ │ + b 9444a0 <__cxa_atexit@plt+0x937f24> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 944484 <__cxa_atexit@plt+0x937f08> │ │ │ │ + ldr r7, [pc, #20] @ 944454 <__cxa_atexit@plt+0x937ed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq fp, #212, 20 @ 0xd4000 │ │ │ │ - cmpeq fp, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq fp, #4, 22 @ 0x1000 │ │ │ │ + cmpeq fp, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 9444c0 <__cxa_atexit@plt+0x937f44> │ │ │ │ + ldr r2, [pc, #36] @ 944490 <__cxa_atexit@plt+0x937f14> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - beq 9444b8 <__cxa_atexit@plt+0x937f3c> │ │ │ │ - b 9444d0 <__cxa_atexit@plt+0x937f54> │ │ │ │ + beq 944488 <__cxa_atexit@plt+0x937f0c> │ │ │ │ + b 9444a0 <__cxa_atexit@plt+0x937f24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #128, 20 @ 0x80000 │ │ │ │ + cmpeq fp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 944540 <__cxa_atexit@plt+0x937fc4> │ │ │ │ - ldr r7, [pc, #176] @ 944594 <__cxa_atexit@plt+0x938018> │ │ │ │ + bne 944510 <__cxa_atexit@plt+0x937f94> │ │ │ │ + ldr r7, [pc, #176] @ 944564 <__cxa_atexit@plt+0x937fe8> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #8]! │ │ │ │ ldr r7, [r2, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 944574 <__cxa_atexit@plt+0x937ff8> │ │ │ │ + beq 944544 <__cxa_atexit@plt+0x937fc8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 944580 <__cxa_atexit@plt+0x938004> │ │ │ │ - ldr r1, [pc, #140] @ 94459c <__cxa_atexit@plt+0x938020> │ │ │ │ + bcc 944550 <__cxa_atexit@plt+0x937fd4> │ │ │ │ + ldr r1, [pc, #140] @ 94456c <__cxa_atexit@plt+0x937ff0> │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #132] @ 9445a0 <__cxa_atexit@plt+0x938024> │ │ │ │ + ldr r0, [pc, #132] @ 944570 <__cxa_atexit@plt+0x937ff4> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #80] @ 944598 <__cxa_atexit@plt+0x93801c> │ │ │ │ + ldr r3, [pc, #80] @ 944568 <__cxa_atexit@plt+0x937fec> │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ stmda r5, {r1, r7} │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - orreq r1, r2, #248, 18 @ 0x3e0000 │ │ │ │ - orreq r1, r2, #240, 18 @ 0x3c0000 │ │ │ │ + orreq r1, r2, #40, 20 @ 0x28000 │ │ │ │ + orreq r1, r2, #32, 20 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9445f4 <__cxa_atexit@plt+0x938078> │ │ │ │ - ldr r1, [pc, #56] @ 944600 <__cxa_atexit@plt+0x938084> │ │ │ │ + bcc 9445c4 <__cxa_atexit@plt+0x938048> │ │ │ │ + ldr r1, [pc, #56] @ 9445d0 <__cxa_atexit@plt+0x938054> │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #48] @ 944604 <__cxa_atexit@plt+0x938088> │ │ │ │ + ldr r0, [pc, #48] @ 9445d4 <__cxa_atexit@plt+0x938058> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r1, r2, #64, 18 @ 0x100000 │ │ │ │ - orreq r1, r2, #56, 18 @ 0xe0000 │ │ │ │ - cmpeq fp, #60, 18 @ 0xf0000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r1, r2, #112, 18 @ 0x1c0000 │ │ │ │ + orreq r1, r2, #104, 18 @ 0x1a0000 │ │ │ │ + cmpeq fp, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r7, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #24] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 944648 <__cxa_atexit@plt+0x9380cc> │ │ │ │ + beq 944618 <__cxa_atexit@plt+0x93809c> │ │ │ │ ldr r9, [r5, #28] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 944674 <__cxa_atexit@plt+0x9380f8> │ │ │ │ - ldr r7, [pc, #356] @ 94479c <__cxa_atexit@plt+0x938220> │ │ │ │ + bne 944644 <__cxa_atexit@plt+0x9380c8> │ │ │ │ + ldr r7, [pc, #356] @ 94476c <__cxa_atexit@plt+0x9381f0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr sl, [r3, #12] │ │ │ │ - b 944688 <__cxa_atexit@plt+0x93810c> │ │ │ │ - ldr r7, [pc, #324] @ 944794 <__cxa_atexit@plt+0x938218> │ │ │ │ + b 944658 <__cxa_atexit@plt+0x9380dc> │ │ │ │ + ldr r7, [pc, #324] @ 944764 <__cxa_atexit@plt+0x9381e8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 9446f8 <__cxa_atexit@plt+0x93817c> │ │ │ │ + beq 9446c8 <__cxa_atexit@plt+0x93814c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r8, r7 │ │ │ │ - bne 944704 <__cxa_atexit@plt+0x938188> │ │ │ │ + bne 9446d4 <__cxa_atexit@plt+0x938158> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #268] @ 944788 <__cxa_atexit@plt+0x93820c> │ │ │ │ + ldr r7, [pc, #268] @ 944758 <__cxa_atexit@plt+0x9381dc> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr sl, [r3, #8] │ │ │ │ sub r7, r3, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 944754 <__cxa_atexit@plt+0x9381d8> │ │ │ │ - ldr r3, [pc, #240] @ 94478c <__cxa_atexit@plt+0x938210> │ │ │ │ + bhi 944724 <__cxa_atexit@plt+0x9381a8> │ │ │ │ + ldr r3, [pc, #240] @ 94475c <__cxa_atexit@plt+0x9381e0> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5] │ │ │ │ - beq 9446d8 <__cxa_atexit@plt+0x93815c> │ │ │ │ - ldr r3, [pc, #212] @ 944790 <__cxa_atexit@plt+0x938214> │ │ │ │ + beq 9446a8 <__cxa_atexit@plt+0x93812c> │ │ │ │ + ldr r3, [pc, #212] @ 944760 <__cxa_atexit@plt+0x9381e4> │ │ │ │ tst sl, #3 │ │ │ │ str r9, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ - beq 9446e8 <__cxa_atexit@plt+0x93816c> │ │ │ │ + beq 9446b8 <__cxa_atexit@plt+0x93813c> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 9444d0 <__cxa_atexit@plt+0x937f54> │ │ │ │ + b 9444a0 <__cxa_atexit@plt+0x937f24> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ @@ -2416741,1684 +2416729,1684 @@ │ │ │ │ bx r0 │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #24] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ str r8, [r5, #28] │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 944768 <__cxa_atexit@plt+0x9381ec> │ │ │ │ + bcc 944738 <__cxa_atexit@plt+0x9381bc> │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ ldr r7, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ - ldr r0, [pc, #108] @ 9447a4 <__cxa_atexit@plt+0x938228> │ │ │ │ + ldr r0, [pc, #108] @ 944774 <__cxa_atexit@plt+0x9381f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #20] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ stmib r6, {r0, r8} │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #68] @ 9447a0 <__cxa_atexit@plt+0x938224> │ │ │ │ + ldr r7, [pc, #68] @ 944770 <__cxa_atexit@plt+0x9381f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 944798 <__cxa_atexit@plt+0x93821c> │ │ │ │ + ldr r7, [pc, #40] @ 944768 <__cxa_atexit@plt+0x9381ec> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - cmpeq fp, #232, 14 @ 0x3a00000 │ │ │ │ - orreq r1, r2, #216, 14 @ 0x3600000 │ │ │ │ - cmpeq fp, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq fp, #24, 16 @ 0x180000 │ │ │ │ + orreq r1, r2, #8, 16 @ 0x80000 │ │ │ │ + cmpeq fp, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 9447cc <__cxa_atexit@plt+0x938250> │ │ │ │ + bne 94479c <__cxa_atexit@plt+0x938220> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r5, r5, #28 │ │ │ │ mov sl, r7 │ │ │ │ - b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + b d1dae8 <__cxa_atexit@plt+0xd1156c> │ │ │ │ andeq r0, r0, r7, lsr #24 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 9447fc <__cxa_atexit@plt+0x938280> │ │ │ │ + bne 9447cc <__cxa_atexit@plt+0x938250> │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r3, [r5, #24] │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ str r7, [r5, #28] │ │ │ │ - bcc 94484c <__cxa_atexit@plt+0x9382d0> │ │ │ │ + bcc 94481c <__cxa_atexit@plt+0x9382a0> │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #-16] │ │ │ │ - ldr r2, [pc, #64] @ 944870 <__cxa_atexit@plt+0x9382f4> │ │ │ │ + ldr r2, [pc, #64] @ 944840 <__cxa_atexit@plt+0x9382c4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str lr, [r6, #20] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #24] @ 94486c <__cxa_atexit@plt+0x9382f0> │ │ │ │ + ldr r7, [pc, #24] @ 94483c <__cxa_atexit@plt+0x9382c0> │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - orreq r1, r2, #224, 12 @ 0xe000000 │ │ │ │ + orreq r1, r2, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r0, r7, ror #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #24] │ │ │ │ - bcc 9448cc <__cxa_atexit@plt+0x938350> │ │ │ │ + bcc 94489c <__cxa_atexit@plt+0x938320> │ │ │ │ ldr ip, [r5, #32]! │ │ │ │ ldr lr, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr r7, [pc, #52] @ 9448e4 <__cxa_atexit@plt+0x938368> │ │ │ │ + ldr r7, [pc, #52] @ 9448b4 <__cxa_atexit@plt+0x938338> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r6, #15 │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 9448e8 <__cxa_atexit@plt+0x93836c> │ │ │ │ + ldr r3, [pc, #20] @ 9448b8 <__cxa_atexit@plt+0x93833c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r1, r2, #96, 12 @ 0x6000000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r1, r2, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq fp, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq fp, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r7, r3 │ │ │ │ - bne 944910 <__cxa_atexit@plt+0x938394> │ │ │ │ + bne 9448e0 <__cxa_atexit@plt+0x938364> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #28 │ │ │ │ mov r9, r7 │ │ │ │ - b d1db20 <__cxa_atexit@plt+0xd115a4> │ │ │ │ - cmpeq fp, #60, 12 @ 0x3c00000 │ │ │ │ + b d1daf0 <__cxa_atexit@plt+0xd11574> │ │ │ │ + cmpeq fp, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 944958 <__cxa_atexit@plt+0x9383dc> │ │ │ │ + bhi 944928 <__cxa_atexit@plt+0x9383ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 944960 <__cxa_atexit@plt+0x9383e4> │ │ │ │ + ldr r2, [pc, #20] @ 944930 <__cxa_atexit@plt+0x9383b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d1db28 <__cxa_atexit@plt+0xd115ac> │ │ │ │ + b d1daf8 <__cxa_atexit@plt+0xd1157c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r2, #188, 10 @ 0x2f000000 │ │ │ │ - cmpeq fp, #240, 10 @ 0x3c000000 │ │ │ │ + orreq r1, r2, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq fp, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 944998 <__cxa_atexit@plt+0x93841c> │ │ │ │ + bhi 944968 <__cxa_atexit@plt+0x9383ec> │ │ │ │ add sl, r7, #8 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #20] @ 9449a0 <__cxa_atexit@plt+0x938424> │ │ │ │ + ldr r2, [pc, #20] @ 944970 <__cxa_atexit@plt+0x9383f4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d1db30 <__cxa_atexit@plt+0xd115b4> │ │ │ │ + b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r2, #124, 10 @ 0x1f000000 │ │ │ │ + orreq r1, r2, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 944a34 <__cxa_atexit@plt+0x9384b8> │ │ │ │ - ldr r1, [pc, #144] @ 944a54 <__cxa_atexit@plt+0x9384d8> │ │ │ │ - ldr r7, [pc, #144] @ 944a58 <__cxa_atexit@plt+0x9384dc> │ │ │ │ + bhi 944a04 <__cxa_atexit@plt+0x938488> │ │ │ │ + ldr r1, [pc, #144] @ 944a24 <__cxa_atexit@plt+0x9384a8> │ │ │ │ + ldr r7, [pc, #144] @ 944a28 <__cxa_atexit@plt+0x9384ac> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 944a28 <__cxa_atexit@plt+0x9384ac> │ │ │ │ + beq 9449f8 <__cxa_atexit@plt+0x93847c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 944a40 <__cxa_atexit@plt+0x9384c4> │ │ │ │ - ldr r1, [pc, #96] @ 944a5c <__cxa_atexit@plt+0x9384e0> │ │ │ │ + bcc 944a10 <__cxa_atexit@plt+0x938494> │ │ │ │ + ldr r1, [pc, #96] @ 944a2c <__cxa_atexit@plt+0x9384b0> │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 944a60 <__cxa_atexit@plt+0x9384e4> │ │ │ │ + ldr r0, [pc, #88] @ 944a30 <__cxa_atexit@plt+0x9384b4> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ + orreq r1, r2, #108, 10 @ 0x1b000000 │ │ │ │ orreq r1, r2, #60, 10 @ 0xf000000 │ │ │ │ - orreq r1, r2, #12, 10 @ 0x3000000 │ │ │ │ - orreq r1, r2, #4, 10 @ 0x1000000 │ │ │ │ + orreq r1, r2, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 944ab4 <__cxa_atexit@plt+0x938538> │ │ │ │ - ldr r1, [pc, #56] @ 944ac0 <__cxa_atexit@plt+0x938544> │ │ │ │ + bcc 944a84 <__cxa_atexit@plt+0x938508> │ │ │ │ + ldr r1, [pc, #56] @ 944a90 <__cxa_atexit@plt+0x938514> │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #48] @ 944ac4 <__cxa_atexit@plt+0x938548> │ │ │ │ + ldr r0, [pc, #48] @ 944a94 <__cxa_atexit@plt+0x938518> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r1, r2, #128, 8 @ 0x80000000 │ │ │ │ - orreq r1, r2, #120, 8 @ 0x78000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r1, r2, #176, 8 @ 0xb0000000 │ │ │ │ + orreq r1, r2, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 944b58 <__cxa_atexit@plt+0x9385dc> │ │ │ │ - ldr r1, [pc, #144] @ 944b78 <__cxa_atexit@plt+0x9385fc> │ │ │ │ - ldr r7, [pc, #144] @ 944b7c <__cxa_atexit@plt+0x938600> │ │ │ │ + bhi 944b28 <__cxa_atexit@plt+0x9385ac> │ │ │ │ + ldr r1, [pc, #144] @ 944b48 <__cxa_atexit@plt+0x9385cc> │ │ │ │ + ldr r7, [pc, #144] @ 944b4c <__cxa_atexit@plt+0x9385d0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 944b4c <__cxa_atexit@plt+0x9385d0> │ │ │ │ + beq 944b1c <__cxa_atexit@plt+0x9385a0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 944b64 <__cxa_atexit@plt+0x9385e8> │ │ │ │ - ldr r1, [pc, #96] @ 944b80 <__cxa_atexit@plt+0x938604> │ │ │ │ + bcc 944b34 <__cxa_atexit@plt+0x9385b8> │ │ │ │ + ldr r1, [pc, #96] @ 944b50 <__cxa_atexit@plt+0x9385d4> │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 944b84 <__cxa_atexit@plt+0x938608> │ │ │ │ + ldr r0, [pc, #88] @ 944b54 <__cxa_atexit@plt+0x9385d8> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ + orreq r1, r2, #72, 8 @ 0x48000000 │ │ │ │ orreq r1, r2, #24, 8 @ 0x18000000 │ │ │ │ - orreq r1, r2, #232, 6 @ 0xa0000003 │ │ │ │ - orreq r1, r2, #224, 6 @ 0x80000003 │ │ │ │ + orreq r1, r2, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 944bd8 <__cxa_atexit@plt+0x93865c> │ │ │ │ - ldr r1, [pc, #56] @ 944be4 <__cxa_atexit@plt+0x938668> │ │ │ │ + bcc 944ba8 <__cxa_atexit@plt+0x93862c> │ │ │ │ + ldr r1, [pc, #56] @ 944bb4 <__cxa_atexit@plt+0x938638> │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #48] @ 944be8 <__cxa_atexit@plt+0x93866c> │ │ │ │ + ldr r0, [pc, #48] @ 944bb8 <__cxa_atexit@plt+0x93863c> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r1, r2, #92, 6 @ 0x70000001 │ │ │ │ - orreq r1, r2, #84, 6 @ 0x50000001 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r1, r2, #140, 6 @ 0x30000002 │ │ │ │ + orreq r1, r2, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 944c7c <__cxa_atexit@plt+0x938700> │ │ │ │ - ldr r1, [pc, #144] @ 944c9c <__cxa_atexit@plt+0x938720> │ │ │ │ - ldr r7, [pc, #144] @ 944ca0 <__cxa_atexit@plt+0x938724> │ │ │ │ + bhi 944c4c <__cxa_atexit@plt+0x9386d0> │ │ │ │ + ldr r1, [pc, #144] @ 944c6c <__cxa_atexit@plt+0x9386f0> │ │ │ │ + ldr r7, [pc, #144] @ 944c70 <__cxa_atexit@plt+0x9386f4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 944c70 <__cxa_atexit@plt+0x9386f4> │ │ │ │ + beq 944c40 <__cxa_atexit@plt+0x9386c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 944c88 <__cxa_atexit@plt+0x93870c> │ │ │ │ - ldr r1, [pc, #96] @ 944ca4 <__cxa_atexit@plt+0x938728> │ │ │ │ + bcc 944c58 <__cxa_atexit@plt+0x9386dc> │ │ │ │ + ldr r1, [pc, #96] @ 944c74 <__cxa_atexit@plt+0x9386f8> │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #88] @ 944ca8 <__cxa_atexit@plt+0x93872c> │ │ │ │ + ldr r0, [pc, #88] @ 944c78 <__cxa_atexit@plt+0x9386fc> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r3, [r6, #20] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ + orreq r1, r2, #36, 6 @ 0x90000000 │ │ │ │ orreq r1, r2, #244, 4 @ 0x4000000f │ │ │ │ - orreq r1, r2, #196, 4 @ 0x4000000c │ │ │ │ - orreq r1, r2, #188, 4 @ 0xc000000b │ │ │ │ + orreq r1, r2, #236, 4 @ 0xc000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 944cfc <__cxa_atexit@plt+0x938780> │ │ │ │ - ldr r1, [pc, #56] @ 944d08 <__cxa_atexit@plt+0x93878c> │ │ │ │ + bcc 944ccc <__cxa_atexit@plt+0x938750> │ │ │ │ + ldr r1, [pc, #56] @ 944cd8 <__cxa_atexit@plt+0x93875c> │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #48] @ 944d0c <__cxa_atexit@plt+0x938790> │ │ │ │ + ldr r0, [pc, #48] @ 944cdc <__cxa_atexit@plt+0x938760> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r1, r2, #56, 4 @ 0x80000003 │ │ │ │ - orreq r1, r2, #48, 4 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r1, r2, #104, 4 @ 0x80000006 │ │ │ │ + orreq r1, r2, #96, 4 │ │ │ │ andeq r0, r3, r6, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 944dc8 <__cxa_atexit@plt+0x93884c> │ │ │ │ - ldr r1, [pc, #208] @ 944e00 <__cxa_atexit@plt+0x938884> │ │ │ │ + bhi 944d98 <__cxa_atexit@plt+0x93881c> │ │ │ │ + ldr r1, [pc, #208] @ 944dd0 <__cxa_atexit@plt+0x938854> │ │ │ │ add r1, pc, r1 │ │ │ │ cmp sl, #1 │ │ │ │ - beq 944d58 <__cxa_atexit@plt+0x9387dc> │ │ │ │ + beq 944d28 <__cxa_atexit@plt+0x9387ac> │ │ │ │ str r1, [r5, #-8]! │ │ │ │ asr r3, sl, #1 │ │ │ │ str sl, [r5, #4] │ │ │ │ sub r2, r2, #8 │ │ │ │ mov sl, r3 │ │ │ │ cmp fp, r2 │ │ │ │ - bls 944d30 <__cxa_atexit@plt+0x9387b4> │ │ │ │ - b 944dcc <__cxa_atexit@plt+0x938850> │ │ │ │ + bls 944d00 <__cxa_atexit@plt+0x938784> │ │ │ │ + b 944d9c <__cxa_atexit@plt+0x938820> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 944d84 <__cxa_atexit@plt+0x938808> │ │ │ │ - ldr r2, [pc, #160] @ 944e0c <__cxa_atexit@plt+0x938890> │ │ │ │ + bne 944d54 <__cxa_atexit@plt+0x9387d8> │ │ │ │ + ldr r2, [pc, #160] @ 944ddc <__cxa_atexit@plt+0x938860> │ │ │ │ ldr r3, [r9, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ mov r9, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 944de0 <__cxa_atexit@plt+0x938864> │ │ │ │ - ldr r7, [pc, #112] @ 944e10 <__cxa_atexit@plt+0x938894> │ │ │ │ + bcc 944db0 <__cxa_atexit@plt+0x938834> │ │ │ │ + ldr r7, [pc, #112] @ 944de0 <__cxa_atexit@plt+0x938864> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ - ldr r7, [pc, #96] @ 944e14 <__cxa_atexit@plt+0x938898> │ │ │ │ + ldr r7, [pc, #96] @ 944de4 <__cxa_atexit@plt+0x938868> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, sl │ │ │ │ - ldr r7, [pc, #48] @ 944e04 <__cxa_atexit@plt+0x938888> │ │ │ │ + ldr r7, [pc, #48] @ 944dd4 <__cxa_atexit@plt+0x938858> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 944e08 <__cxa_atexit@plt+0x93888c> │ │ │ │ + ldr r7, [pc, #32] @ 944dd8 <__cxa_atexit@plt+0x93885c> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ - cmpeq fp, #152, 2 @ 0x26 │ │ │ │ + cmpeq fp, #200, 2 @ 0x32 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ - orreq r1, r2, #96, 2 │ │ │ │ + orreq r1, r2, #144, 2 @ 0x24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ ldmib r5, {r1, lr} │ │ │ │ add r6, r6, #12 │ │ │ │ mvn r2, r7 │ │ │ │ tst r2, #3 │ │ │ │ - bne 944e70 <__cxa_atexit@plt+0x9388f4> │ │ │ │ + bne 944e40 <__cxa_atexit@plt+0x9388c4> │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 944ea4 <__cxa_atexit@plt+0x938928> │ │ │ │ - ldr r2, [pc, #100] @ 944eb0 <__cxa_atexit@plt+0x938934> │ │ │ │ + bcc 944e74 <__cxa_atexit@plt+0x9388f8> │ │ │ │ + ldr r2, [pc, #100] @ 944e80 <__cxa_atexit@plt+0x938904> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r8, lr │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ - ldr r1, [pc, #76] @ 944eb4 <__cxa_atexit@plt+0x938938> │ │ │ │ + ldr r1, [pc, #76] @ 944e84 <__cxa_atexit@plt+0x938908> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ bx r0 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 944ea4 <__cxa_atexit@plt+0x938928> │ │ │ │ - ldr r2, [pc, #56] @ 944eb8 <__cxa_atexit@plt+0x93893c> │ │ │ │ + bcc 944e74 <__cxa_atexit@plt+0x9388f8> │ │ │ │ + ldr r2, [pc, #56] @ 944e88 <__cxa_atexit@plt+0x93890c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ mov r9, lr │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ - ldr r1, [pc, #32] @ 944ebc <__cxa_atexit@plt+0x938940> │ │ │ │ + ldr r1, [pc, #32] @ 944e8c <__cxa_atexit@plt+0x938910> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r8, r1, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ - orreq r1, r2, #172 @ 0xac │ │ │ │ + orreq r1, r2, #220 @ 0xdc │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - orreq r1, r2, #120 @ 0x78 │ │ │ │ + orreq r1, r2, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 944f10 <__cxa_atexit@plt+0x938994> │ │ │ │ + bcc 944ee0 <__cxa_atexit@plt+0x938964> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ - ldr r7, [pc, #60] @ 944f28 <__cxa_atexit@plt+0x9389ac> │ │ │ │ + ldr r7, [pc, #60] @ 944ef8 <__cxa_atexit@plt+0x93897c> │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r2, [r3, #8] │ │ │ │ - ldr r7, [pc, #44] @ 944f2c <__cxa_atexit@plt+0x9389b0> │ │ │ │ + ldr r7, [pc, #44] @ 944efc <__cxa_atexit@plt+0x938980> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 944f30 <__cxa_atexit@plt+0x9389b4> │ │ │ │ + ldr r3, [pc, #24] @ 944f00 <__cxa_atexit@plt+0x938984> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - orreq r1, r2, #20 │ │ │ │ + orreq r1, r2, #68 @ 0x44 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmpeq fp, #56 @ 0x38 │ │ │ │ + cmpeq fp, #104 @ 0x68 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 944fa4 <__cxa_atexit@plt+0x938a28> │ │ │ │ - ldr r0, [pc, #192] @ 945014 <__cxa_atexit@plt+0x938a98> │ │ │ │ + bne 944f74 <__cxa_atexit@plt+0x9389f8> │ │ │ │ + ldr r0, [pc, #192] @ 944fe4 <__cxa_atexit@plt+0x938a68> │ │ │ │ ldr r3, [r8, #6] │ │ │ │ ldr r2, [r8, #2] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #-16]! │ │ │ │ ands r0, r3, #3 │ │ │ │ str r9, [r5, #-12] │ │ │ │ str r8, [r5, #-8] │ │ │ │ stmda r5, {r2, r7} │ │ │ │ - beq 944fac <__cxa_atexit@plt+0x938a30> │ │ │ │ + beq 944f7c <__cxa_atexit@plt+0x938a00> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 944fbc <__cxa_atexit@plt+0x938a40> │ │ │ │ - ldr r7, [pc, #144] @ 945018 <__cxa_atexit@plt+0x938a9c> │ │ │ │ + bne 944f8c <__cxa_atexit@plt+0x938a10> │ │ │ │ + ldr r7, [pc, #144] @ 944fe8 <__cxa_atexit@plt+0x938a6c> │ │ │ │ ldr r8, [r3, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ stmib r5, {r1, r8} │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #16 │ │ │ │ cmp r0, lr │ │ │ │ - bcc 944ffc <__cxa_atexit@plt+0x938a80> │ │ │ │ - ldr r0, [pc, #72] @ 94501c <__cxa_atexit@plt+0x938aa0> │ │ │ │ + bcc 944fcc <__cxa_atexit@plt+0x938a50> │ │ │ │ + ldr r0, [pc, #72] @ 944fec <__cxa_atexit@plt+0x938a70> │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ - ldr r0, [pc, #52] @ 945020 <__cxa_atexit@plt+0x938aa4> │ │ │ │ + ldr r0, [pc, #52] @ 944ff0 <__cxa_atexit@plt+0x938a74> │ │ │ │ mov r7, r6 │ │ │ │ mov r6, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r8, r0, #1 │ │ │ │ bx r1 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, lr │ │ │ │ mov r7, r3 │ │ │ │ mov r0, #16 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffff954 │ │ │ │ - orreq r0, r2, #32, 30 @ 0x80 │ │ │ │ - cmpeq fp, #72, 30 @ 0x120 │ │ │ │ + orreq r0, r2, #80, 30 @ 0x140 │ │ │ │ + cmpeq fp, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94505c <__cxa_atexit@plt+0x938ae0> │ │ │ │ + bne 94502c <__cxa_atexit@plt+0x938ab0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #104] @ 9450b8 <__cxa_atexit@plt+0x938b3c> │ │ │ │ + ldr r2, [pc, #104] @ 945088 <__cxa_atexit@plt+0x938b0c> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r3, r8} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9450a8 <__cxa_atexit@plt+0x938b2c> │ │ │ │ + bcc 945078 <__cxa_atexit@plt+0x938afc> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ - ldr r7, [pc, #68] @ 9450bc <__cxa_atexit@plt+0x938b40> │ │ │ │ + ldr r7, [pc, #68] @ 94508c <__cxa_atexit@plt+0x938b10> │ │ │ │ ldr r1, [r5, #-8] │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r9, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - ldr r7, [pc, #44] @ 9450c0 <__cxa_atexit@plt+0x938b44> │ │ │ │ + ldr r7, [pc, #44] @ 945090 <__cxa_atexit@plt+0x938b14> │ │ │ │ mov r9, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffff8ac │ │ │ │ - orreq r0, r2, #124, 28 @ 0x7c0 │ │ │ │ - cmpeq fp, #168, 28 @ 0xa80 │ │ │ │ + orreq r0, r2, #172, 28 @ 0xac0 │ │ │ │ + cmpeq fp, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - bne 94511c <__cxa_atexit@plt+0x938ba0> │ │ │ │ + bne 9450ec <__cxa_atexit@plt+0x938b70> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ ldr r2, [r3, #20] │ │ │ │ - ldr r1, [pc, #84] @ 945144 <__cxa_atexit@plt+0x938bc8> │ │ │ │ + ldr r1, [pc, #84] @ 945114 <__cxa_atexit@plt+0x938b98> │ │ │ │ tst r7, #3 │ │ │ │ asr sl, r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ str sl, [r3, #20] │ │ │ │ - beq 945138 <__cxa_atexit@plt+0x938bbc> │ │ │ │ - ldr r3, [pc, #60] @ 945148 <__cxa_atexit@plt+0x938bcc> │ │ │ │ + beq 945108 <__cxa_atexit@plt+0x938b8c> │ │ │ │ + ldr r3, [pc, #60] @ 945118 <__cxa_atexit@plt+0x938b9c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b 944d1c <__cxa_atexit@plt+0x9387a0> │ │ │ │ + b 944cec <__cxa_atexit@plt+0x938770> │ │ │ │ ldr r0, [r5, #28]! │ │ │ │ - ldr r3, [pc, #36] @ 94514c <__cxa_atexit@plt+0x938bd0> │ │ │ │ + ldr r3, [pc, #36] @ 94511c <__cxa_atexit@plt+0x938ba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #-16] │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - orreq r0, r2, #236, 26 @ 0x3b00 │ │ │ │ - cmpeq fp, #28, 28 @ 0x1c0 │ │ │ │ + orreq r0, r2, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq fp, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 945178 <__cxa_atexit@plt+0x938bfc> │ │ │ │ + ldr r3, [pc, #20] @ 945148 <__cxa_atexit@plt+0x938bcc> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - b 944d1c <__cxa_atexit@plt+0x9387a0> │ │ │ │ + b 944cec <__cxa_atexit@plt+0x938770> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq fp, #216, 26 @ 0x3600 │ │ │ │ + cmpeq fp, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9451c4 <__cxa_atexit@plt+0x938c48> │ │ │ │ + bcc 945194 <__cxa_atexit@plt+0x938c18> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ - ldr lr, [pc, #52] @ 9451dc <__cxa_atexit@plt+0x938c60> │ │ │ │ + ldr lr, [pc, #52] @ 9451ac <__cxa_atexit@plt+0x938c30> │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9451e0 <__cxa_atexit@plt+0x938c64> │ │ │ │ + ldr r3, [pc, #20] @ 9451b0 <__cxa_atexit@plt+0x938c34> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ + b d1db08 <__cxa_atexit@plt+0xd1158c> │ │ │ │ @ instruction: 0xfffff7bc │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq fp, #92, 26 @ 0x1700 │ │ │ │ + cmpeq fp, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 945210 <__cxa_atexit@plt+0x938c94> │ │ │ │ + bhi 9451e0 <__cxa_atexit@plt+0x938c64> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 945224 <__cxa_atexit@plt+0x938ca8> │ │ │ │ - ldr r7, [pc, #8] @ 945220 <__cxa_atexit@plt+0x938ca4> │ │ │ │ + b 9451f4 <__cxa_atexit@plt+0x938c78> │ │ │ │ + ldr r7, [pc, #8] @ 9451f0 <__cxa_atexit@plt+0x938c74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #104, 26 @ 0x1a00 │ │ │ │ + cmpeq fp, #152, 26 @ 0x2600 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r7, sl} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94529c <__cxa_atexit@plt+0x938d20> │ │ │ │ - ldr r3, [pc, #156] @ 9452dc <__cxa_atexit@plt+0x938d60> │ │ │ │ + bne 94526c <__cxa_atexit@plt+0x938cf0> │ │ │ │ + ldr r3, [pc, #156] @ 9452ac <__cxa_atexit@plt+0x938d30> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9452c8 <__cxa_atexit@plt+0x938d4c> │ │ │ │ - ldr r3, [pc, #124] @ 9452e0 <__cxa_atexit@plt+0x938d64> │ │ │ │ + bhi 945298 <__cxa_atexit@plt+0x938d1c> │ │ │ │ + ldr r3, [pc, #124] @ 9452b0 <__cxa_atexit@plt+0x938d34> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ - beq 9452a8 <__cxa_atexit@plt+0x938d2c> │ │ │ │ - ldr r3, [pc, #100] @ 9452e4 <__cxa_atexit@plt+0x938d68> │ │ │ │ + beq 945278 <__cxa_atexit@plt+0x938cfc> │ │ │ │ + ldr r3, [pc, #100] @ 9452b4 <__cxa_atexit@plt+0x938d38> │ │ │ │ tst sl, #3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ - beq 9452b8 <__cxa_atexit@plt+0x938d3c> │ │ │ │ + beq 945288 <__cxa_atexit@plt+0x938d0c> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 9444d0 <__cxa_atexit@plt+0x937f54> │ │ │ │ + b 9444a0 <__cxa_atexit@plt+0x937f24> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9452e8 <__cxa_atexit@plt+0x938d6c> │ │ │ │ + ldr r7, [pc, #24] @ 9452b8 <__cxa_atexit@plt+0x938d3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff224 │ │ │ │ @ instruction: 0xfffff244 │ │ │ │ - cmpeq fp, #116, 24 @ 0x7400 │ │ │ │ - cmpeq fp, #88, 24 @ 0x5800 │ │ │ │ + cmpeq fp, #164, 24 @ 0xa400 │ │ │ │ + cmpeq fp, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 945328 <__cxa_atexit@plt+0x938dac> │ │ │ │ + ldr r2, [pc, #40] @ 9452f8 <__cxa_atexit@plt+0x938d7c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 945320 <__cxa_atexit@plt+0x938da4> │ │ │ │ + beq 9452f0 <__cxa_atexit@plt+0x938d74> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 945224 <__cxa_atexit@plt+0x938ca8> │ │ │ │ + b 9451f4 <__cxa_atexit@plt+0x938c78> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #24, 24 @ 0x1800 │ │ │ │ + cmpeq fp, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 945224 <__cxa_atexit@plt+0x938ca8> │ │ │ │ + b 9451f4 <__cxa_atexit@plt+0x938c78> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9453d4 <__cxa_atexit@plt+0x938e58> │ │ │ │ - ldr r7, [pc, #152] @ 9453fc <__cxa_atexit@plt+0x938e80> │ │ │ │ + bhi 9453a4 <__cxa_atexit@plt+0x938e28> │ │ │ │ + ldr r7, [pc, #152] @ 9453cc <__cxa_atexit@plt+0x938e50> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9453e4 <__cxa_atexit@plt+0x938e68> │ │ │ │ - ldr r3, [pc, #132] @ 945400 <__cxa_atexit@plt+0x938e84> │ │ │ │ + bhi 9453b4 <__cxa_atexit@plt+0x938e38> │ │ │ │ + ldr r3, [pc, #132] @ 9453d0 <__cxa_atexit@plt+0x938e54> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r8, sl} │ │ │ │ - beq 9453b4 <__cxa_atexit@plt+0x938e38> │ │ │ │ - ldr r3, [pc, #108] @ 945404 <__cxa_atexit@plt+0x938e88> │ │ │ │ + beq 945384 <__cxa_atexit@plt+0x938e08> │ │ │ │ + ldr r3, [pc, #108] @ 9453d4 <__cxa_atexit@plt+0x938e58> │ │ │ │ tst sl, #3 │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 9453c4 <__cxa_atexit@plt+0x938e48> │ │ │ │ + beq 945394 <__cxa_atexit@plt+0x938e18> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 9444d0 <__cxa_atexit@plt+0x937f54> │ │ │ │ + b 9444a0 <__cxa_atexit@plt+0x937f24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 94540c <__cxa_atexit@plt+0x938e90> │ │ │ │ + ldr r7, [pc, #48] @ 9453dc <__cxa_atexit@plt+0x938e60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 945408 <__cxa_atexit@plt+0x938e8c> │ │ │ │ + ldr r7, [pc, #28] @ 9453d8 <__cxa_atexit@plt+0x938e5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff10c │ │ │ │ @ instruction: 0xfffff12c │ │ │ │ - cmpeq fp, #88, 22 @ 0x16000 │ │ │ │ - cmpeq fp, #172, 22 @ 0x2b000 │ │ │ │ - cmpeq fp, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq fp, #136, 22 @ 0x22000 │ │ │ │ + cmpeq fp, #220, 22 @ 0x37000 │ │ │ │ + cmpeq fp, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 945438 <__cxa_atexit@plt+0x938ebc> │ │ │ │ + bhi 945408 <__cxa_atexit@plt+0x938e8c> │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r8, r9} │ │ │ │ - b 945224 <__cxa_atexit@plt+0x938ca8> │ │ │ │ - ldr r7, [pc, #12] @ 94544c <__cxa_atexit@plt+0x938ed0> │ │ │ │ + b 9451f4 <__cxa_atexit@plt+0x938c78> │ │ │ │ + ldr r7, [pc, #12] @ 94541c <__cxa_atexit@plt+0x938ea0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #60, 22 @ 0xf000 │ │ │ │ - cmpeq fp, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq fp, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq fp, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94547c <__cxa_atexit@plt+0x938f00> │ │ │ │ + bhi 94544c <__cxa_atexit@plt+0x938ed0> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 945490 <__cxa_atexit@plt+0x938f14> │ │ │ │ - ldr r7, [pc, #8] @ 94548c <__cxa_atexit@plt+0x938f10> │ │ │ │ + b 945460 <__cxa_atexit@plt+0x938ee4> │ │ │ │ + ldr r7, [pc, #8] @ 94545c <__cxa_atexit@plt+0x938ee0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #20, 22 @ 0x5000 │ │ │ │ + cmpeq fp, #68, 22 @ 0x11000 │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r7, sl} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 945508 <__cxa_atexit@plt+0x938f8c> │ │ │ │ - ldr r3, [pc, #156] @ 945548 <__cxa_atexit@plt+0x938fcc> │ │ │ │ + bne 9454d8 <__cxa_atexit@plt+0x938f5c> │ │ │ │ + ldr r3, [pc, #156] @ 945518 <__cxa_atexit@plt+0x938f9c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 945534 <__cxa_atexit@plt+0x938fb8> │ │ │ │ - ldr r3, [pc, #124] @ 94554c <__cxa_atexit@plt+0x938fd0> │ │ │ │ + bhi 945504 <__cxa_atexit@plt+0x938f88> │ │ │ │ + ldr r3, [pc, #124] @ 94551c <__cxa_atexit@plt+0x938fa0> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ - beq 945514 <__cxa_atexit@plt+0x938f98> │ │ │ │ - ldr r3, [pc, #100] @ 945550 <__cxa_atexit@plt+0x938fd4> │ │ │ │ + beq 9454e4 <__cxa_atexit@plt+0x938f68> │ │ │ │ + ldr r3, [pc, #100] @ 945520 <__cxa_atexit@plt+0x938fa4> │ │ │ │ tst sl, #3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ - beq 945524 <__cxa_atexit@plt+0x938fa8> │ │ │ │ + beq 9454f4 <__cxa_atexit@plt+0x938f78> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 9444d0 <__cxa_atexit@plt+0x937f54> │ │ │ │ + b 9444a0 <__cxa_atexit@plt+0x937f24> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 945554 <__cxa_atexit@plt+0x938fd8> │ │ │ │ + ldr r7, [pc, #24] @ 945524 <__cxa_atexit@plt+0x938fa8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffefb8 │ │ │ │ @ instruction: 0xffffefd8 │ │ │ │ - cmpeq fp, #8, 20 @ 0x8000 │ │ │ │ - cmpeq fp, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq fp, #56, 20 @ 0x38000 │ │ │ │ + cmpeq fp, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 945594 <__cxa_atexit@plt+0x939018> │ │ │ │ + ldr r2, [pc, #40] @ 945564 <__cxa_atexit@plt+0x938fe8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 94558c <__cxa_atexit@plt+0x939010> │ │ │ │ + beq 94555c <__cxa_atexit@plt+0x938fe0> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 945490 <__cxa_atexit@plt+0x938f14> │ │ │ │ + b 945460 <__cxa_atexit@plt+0x938ee4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq fp, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 945490 <__cxa_atexit@plt+0x938f14> │ │ │ │ + b 945460 <__cxa_atexit@plt+0x938ee4> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 945640 <__cxa_atexit@plt+0x9390c4> │ │ │ │ - ldr r7, [pc, #152] @ 945668 <__cxa_atexit@plt+0x9390ec> │ │ │ │ + bhi 945610 <__cxa_atexit@plt+0x939094> │ │ │ │ + ldr r7, [pc, #152] @ 945638 <__cxa_atexit@plt+0x9390bc> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 945650 <__cxa_atexit@plt+0x9390d4> │ │ │ │ - ldr r3, [pc, #132] @ 94566c <__cxa_atexit@plt+0x9390f0> │ │ │ │ + bhi 945620 <__cxa_atexit@plt+0x9390a4> │ │ │ │ + ldr r3, [pc, #132] @ 94563c <__cxa_atexit@plt+0x9390c0> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r8, sl} │ │ │ │ - beq 945620 <__cxa_atexit@plt+0x9390a4> │ │ │ │ - ldr r3, [pc, #108] @ 945670 <__cxa_atexit@plt+0x9390f4> │ │ │ │ + beq 9455f0 <__cxa_atexit@plt+0x939074> │ │ │ │ + ldr r3, [pc, #108] @ 945640 <__cxa_atexit@plt+0x9390c4> │ │ │ │ tst sl, #3 │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 945630 <__cxa_atexit@plt+0x9390b4> │ │ │ │ + beq 945600 <__cxa_atexit@plt+0x939084> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 9444d0 <__cxa_atexit@plt+0x937f54> │ │ │ │ + b 9444a0 <__cxa_atexit@plt+0x937f24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 945678 <__cxa_atexit@plt+0x9390fc> │ │ │ │ + ldr r7, [pc, #48] @ 945648 <__cxa_atexit@plt+0x9390cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 945674 <__cxa_atexit@plt+0x9390f8> │ │ │ │ + ldr r7, [pc, #28] @ 945644 <__cxa_atexit@plt+0x9390c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffeea0 │ │ │ │ @ instruction: 0xffffeec0 │ │ │ │ - cmpeq fp, #236, 16 @ 0xec0000 │ │ │ │ - cmpeq fp, #88, 18 @ 0x160000 │ │ │ │ - cmpeq fp, #24, 18 @ 0x60000 │ │ │ │ + cmpeq fp, #28, 18 @ 0x70000 │ │ │ │ + cmpeq fp, #136, 18 @ 0x220000 │ │ │ │ + cmpeq fp, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9456a4 <__cxa_atexit@plt+0x939128> │ │ │ │ + bhi 945674 <__cxa_atexit@plt+0x9390f8> │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r8, r9} │ │ │ │ - b 945490 <__cxa_atexit@plt+0x938f14> │ │ │ │ - ldr r7, [pc, #12] @ 9456b8 <__cxa_atexit@plt+0x93913c> │ │ │ │ + b 945460 <__cxa_atexit@plt+0x938ee4> │ │ │ │ + ldr r7, [pc, #12] @ 945688 <__cxa_atexit@plt+0x93910c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #232, 16 @ 0xe80000 │ │ │ │ - cmpeq fp, #236, 16 @ 0xec0000 │ │ │ │ + cmpeq fp, #24, 18 @ 0x60000 │ │ │ │ + cmpeq fp, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9456e8 <__cxa_atexit@plt+0x93916c> │ │ │ │ + bhi 9456b8 <__cxa_atexit@plt+0x93913c> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 9456fc <__cxa_atexit@plt+0x939180> │ │ │ │ - ldr r7, [pc, #8] @ 9456f8 <__cxa_atexit@plt+0x93917c> │ │ │ │ + b 9456cc <__cxa_atexit@plt+0x939150> │ │ │ │ + ldr r7, [pc, #8] @ 9456c8 <__cxa_atexit@plt+0x93914c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq fp, #4, 18 @ 0x10000 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 945764 <__cxa_atexit@plt+0x9391e8> │ │ │ │ - ldr r1, [pc, #116] @ 94578c <__cxa_atexit@plt+0x939210> │ │ │ │ + bne 945734 <__cxa_atexit@plt+0x9391b8> │ │ │ │ + ldr r1, [pc, #116] @ 94575c <__cxa_atexit@plt+0x9391e0> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ ands r1, r7, #3 │ │ │ │ str r2, [r3, #12] │ │ │ │ - beq 945770 <__cxa_atexit@plt+0x9391f4> │ │ │ │ + beq 945740 <__cxa_atexit@plt+0x9391c4> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 94577c <__cxa_atexit@plt+0x939200> │ │ │ │ - ldr r3, [pc, #76] @ 945790 <__cxa_atexit@plt+0x939214> │ │ │ │ + bne 94574c <__cxa_atexit@plt+0x9391d0> │ │ │ │ + ldr r3, [pc, #76] @ 945760 <__cxa_atexit@plt+0x9391e4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r1, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r9, r2 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r2 │ │ │ │ - b d1db28 <__cxa_atexit@plt+0xd115ac> │ │ │ │ + b d1daf8 <__cxa_atexit@plt+0xd1157c> │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq fp, #24, 16 @ 0x180000 │ │ │ │ + cmpeq fp, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9457d4 <__cxa_atexit@plt+0x939258> │ │ │ │ + bne 9457a4 <__cxa_atexit@plt+0x939228> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #36] @ 9457e4 <__cxa_atexit@plt+0x939268> │ │ │ │ + ldr r1, [pc, #36] @ 9457b4 <__cxa_atexit@plt+0x939238> │ │ │ │ str r8, [r5, #-8] │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r1, [r5, #-12]! │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r3 │ │ │ │ - b d1db28 <__cxa_atexit@plt+0xd115ac> │ │ │ │ + b d1daf8 <__cxa_atexit@plt+0xd1157c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq fp, #196, 14 @ 0x3100000 │ │ │ │ + cmpeq fp, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - bne 945834 <__cxa_atexit@plt+0x9392b8> │ │ │ │ - ldr r3, [pc, #116] @ 94587c <__cxa_atexit@plt+0x939300> │ │ │ │ + bne 945804 <__cxa_atexit@plt+0x939288> │ │ │ │ + ldr r3, [pc, #116] @ 94584c <__cxa_atexit@plt+0x9392d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 945860 <__cxa_atexit@plt+0x9392e4> │ │ │ │ - ldr r3, [pc, #96] @ 945880 <__cxa_atexit@plt+0x939304> │ │ │ │ + beq 945830 <__cxa_atexit@plt+0x9392b4> │ │ │ │ + ldr r3, [pc, #96] @ 945850 <__cxa_atexit@plt+0x9392d4> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ - b 944d1c <__cxa_atexit@plt+0x9387a0> │ │ │ │ - ldr r3, [pc, #60] @ 945878 <__cxa_atexit@plt+0x9392fc> │ │ │ │ + b 944cec <__cxa_atexit@plt+0x938770> │ │ │ │ + ldr r3, [pc, #60] @ 945848 <__cxa_atexit@plt+0x9392cc> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #8]! │ │ │ │ ldr r8, [r7, #16] │ │ │ │ tst r8, #3 │ │ │ │ - beq 945868 <__cxa_atexit@plt+0x9392ec> │ │ │ │ + beq 945838 <__cxa_atexit@plt+0x9392bc> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #20] │ │ │ │ add r5, r5, #28 │ │ │ │ - b 9455bc <__cxa_atexit@plt+0x939040> │ │ │ │ + b 94558c <__cxa_atexit@plt+0x939010> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq fp, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq fp, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9458ac <__cxa_atexit@plt+0x939330> │ │ │ │ + ldr r3, [pc, #20] @ 94587c <__cxa_atexit@plt+0x939300> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ - b 944d1c <__cxa_atexit@plt+0x9387a0> │ │ │ │ + b 944cec <__cxa_atexit@plt+0x938770> │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ - cmpeq fp, #252, 12 @ 0xfc00000 │ │ │ │ + cmpeq fp, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 9458f8 <__cxa_atexit@plt+0x93937c> │ │ │ │ - ldr r1, [pc, #60] @ 94591c <__cxa_atexit@plt+0x9393a0> │ │ │ │ + bne 9458c8 <__cxa_atexit@plt+0x93934c> │ │ │ │ + ldr r1, [pc, #60] @ 9458ec <__cxa_atexit@plt+0x939370> │ │ │ │ ldr r3, [r2, #2] │ │ │ │ ldr r0, [r2, #6] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #4]! │ │ │ │ str r0, [r2, #4] │ │ │ │ - b 945908 <__cxa_atexit@plt+0x93938c> │ │ │ │ - ldr r2, [pc, #24] @ 945918 <__cxa_atexit@plt+0x93939c> │ │ │ │ + b 9458d8 <__cxa_atexit@plt+0x93935c> │ │ │ │ + ldr r2, [pc, #24] @ 9458e8 <__cxa_atexit@plt+0x93936c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ - b d1db30 <__cxa_atexit@plt+0xd115b4> │ │ │ │ + b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq fp, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq fp, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 945984 <__cxa_atexit@plt+0x939408> │ │ │ │ + ldr r3, [pc, #80] @ 945954 <__cxa_atexit@plt+0x9393d8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 94596c <__cxa_atexit@plt+0x9393f0> │ │ │ │ - ldr r3, [pc, #56] @ 945988 <__cxa_atexit@plt+0x93940c> │ │ │ │ + beq 94593c <__cxa_atexit@plt+0x9393c0> │ │ │ │ + ldr r3, [pc, #56] @ 945958 <__cxa_atexit@plt+0x9393dc> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - beq 945978 <__cxa_atexit@plt+0x9393fc> │ │ │ │ + beq 945948 <__cxa_atexit@plt+0x9393cc> │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 945350 <__cxa_atexit@plt+0x938dd4> │ │ │ │ + b 945320 <__cxa_atexit@plt+0x938da4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #248, 10 @ 0x3e000000 │ │ │ │ + cmpeq fp, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 9459cc <__cxa_atexit@plt+0x939450> │ │ │ │ + ldr r3, [pc, #44] @ 94599c <__cxa_atexit@plt+0x939420> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - beq 9459c0 <__cxa_atexit@plt+0x939444> │ │ │ │ + beq 945990 <__cxa_atexit@plt+0x939414> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 945350 <__cxa_atexit@plt+0x938dd4> │ │ │ │ + b 945320 <__cxa_atexit@plt+0x938da4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #180, 10 @ 0x2d000000 │ │ │ │ + cmpeq fp, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 945350 <__cxa_atexit@plt+0x938dd4> │ │ │ │ - cmpeq fp, #192, 10 @ 0x30000000 │ │ │ │ + b 945320 <__cxa_atexit@plt+0x938da4> │ │ │ │ + cmpeq fp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ lsl r3, r3, #1 │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 9456fc <__cxa_atexit@plt+0x939180> │ │ │ │ - cmpeq fp, #144, 10 @ 0x24000000 │ │ │ │ + b 9456cc <__cxa_atexit@plt+0x939150> │ │ │ │ + cmpeq fp, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #20 │ │ │ │ mov r8, r7 │ │ │ │ - b 9455bc <__cxa_atexit@plt+0x939040> │ │ │ │ + b 94558c <__cxa_atexit@plt+0x939010> │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 945a84 <__cxa_atexit@plt+0x939508> │ │ │ │ + bhi 945a54 <__cxa_atexit@plt+0x9394d8> │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ and r0, r1, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 945a78 <__cxa_atexit@plt+0x9394fc> │ │ │ │ - ldr lr, [pc, #64] @ 945a94 <__cxa_atexit@plt+0x939518> │ │ │ │ + bne 945a48 <__cxa_atexit@plt+0x9394cc> │ │ │ │ + ldr lr, [pc, #64] @ 945a64 <__cxa_atexit@plt+0x9394e8> │ │ │ │ ldr r0, [r1, #6] │ │ │ │ ldr r8, [r1, #2] │ │ │ │ add lr, pc, lr │ │ │ │ stmdb r5, {r2, r9} │ │ │ │ str lr, [r5, #-12] │ │ │ │ stm r5, {r1, r8} │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r2 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r2 │ │ │ │ - b d1db28 <__cxa_atexit@plt+0xd115ac> │ │ │ │ - ldr r7, [pc, #12] @ 945a98 <__cxa_atexit@plt+0x93951c> │ │ │ │ + b d1daf8 <__cxa_atexit@plt+0xd1157c> │ │ │ │ + ldr r7, [pc, #12] @ 945a68 <__cxa_atexit@plt+0x9394ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq fp, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq fp, #164, 10 @ 0x29000000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ - cmpeq fp, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq fp, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r4, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 945b0c <__cxa_atexit@plt+0x939590> │ │ │ │ + bhi 945adc <__cxa_atexit@plt+0x939560> │ │ │ │ and r2, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 945b00 <__cxa_atexit@plt+0x939584> │ │ │ │ - ldr r1, [pc, #80] @ 945b24 <__cxa_atexit@plt+0x9395a8> │ │ │ │ + bne 945ad0 <__cxa_atexit@plt+0x939554> │ │ │ │ + ldr r1, [pc, #80] @ 945af4 <__cxa_atexit@plt+0x939578> │ │ │ │ ldr r2, [r9, #2] │ │ │ │ ldr r0, [r9, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r5, #24 │ │ │ │ str r9, [r5, #-12] │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ mov r9, r8 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, sl │ │ │ │ - b d1db28 <__cxa_atexit@plt+0xd115ac> │ │ │ │ - ldr r7, [pc, #20] @ 945b28 <__cxa_atexit@plt+0x9395ac> │ │ │ │ + b d1daf8 <__cxa_atexit@plt+0xd1157c> │ │ │ │ + ldr r7, [pc, #20] @ 945af8 <__cxa_atexit@plt+0x93957c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq fp, #232, 8 @ 0xe8000000 │ │ │ │ - cmpeq fp, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq fp, #24, 10 @ 0x6000000 │ │ │ │ + cmpeq fp, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r6, lsl #8 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ - bne 945b78 <__cxa_atexit@plt+0x9395fc> │ │ │ │ - ldr r3, [pc, #68] @ 945b90 <__cxa_atexit@plt+0x939614> │ │ │ │ + bne 945b48 <__cxa_atexit@plt+0x9395cc> │ │ │ │ + ldr r3, [pc, #68] @ 945b60 <__cxa_atexit@plt+0x9395e4> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 945b88 <__cxa_atexit@plt+0x93960c> │ │ │ │ - ldr r3, [pc, #48] @ 945b94 <__cxa_atexit@plt+0x939618> │ │ │ │ + beq 945b58 <__cxa_atexit@plt+0x9395dc> │ │ │ │ + ldr r3, [pc, #48] @ 945b64 <__cxa_atexit@plt+0x9395e8> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 944d1c <__cxa_atexit@plt+0x9387a0> │ │ │ │ + b 944cec <__cxa_atexit@plt+0x938770> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #28 │ │ │ │ - b 9455bc <__cxa_atexit@plt+0x939040> │ │ │ │ + b 94558c <__cxa_atexit@plt+0x939010> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq fp, #68, 8 @ 0x44000000 │ │ │ │ + cmpeq fp, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 945bc0 <__cxa_atexit@plt+0x939644> │ │ │ │ + ldr r3, [pc, #20] @ 945b90 <__cxa_atexit@plt+0x939614> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr sl, [r5, #24] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 944d1c <__cxa_atexit@plt+0x9387a0> │ │ │ │ + b 944cec <__cxa_atexit@plt+0x938770> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq fp, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq fp, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r6, lsl #15 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r8 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r2, r5, #16 │ │ │ │ and r0, r1, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 945c0c <__cxa_atexit@plt+0x939690> │ │ │ │ - ldr r0, [pc, #60] @ 945c30 <__cxa_atexit@plt+0x9396b4> │ │ │ │ + bne 945bdc <__cxa_atexit@plt+0x939660> │ │ │ │ + ldr r0, [pc, #60] @ 945c00 <__cxa_atexit@plt+0x939684> │ │ │ │ ldr r3, [r1, #2] │ │ │ │ ldr r1, [r1, #6] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #16] │ │ │ │ str r1, [r5, #20] │ │ │ │ mov r1, #24 │ │ │ │ - b 945c1c <__cxa_atexit@plt+0x9396a0> │ │ │ │ - ldr r1, [pc, #24] @ 945c2c <__cxa_atexit@plt+0x9396b0> │ │ │ │ + b 945bec <__cxa_atexit@plt+0x939670> │ │ │ │ + ldr r1, [pc, #24] @ 945bfc <__cxa_atexit@plt+0x939680> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2] │ │ │ │ mov r1, #20 │ │ │ │ str r3, [r5, r1] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r7 │ │ │ │ - b d1db30 <__cxa_atexit@plt+0xd115b4> │ │ │ │ + b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq fp, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq fp, #128, 6 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 945c98 <__cxa_atexit@plt+0x93971c> │ │ │ │ + ldr r3, [pc, #80] @ 945c68 <__cxa_atexit@plt+0x9396ec> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 945c80 <__cxa_atexit@plt+0x939704> │ │ │ │ - ldr r3, [pc, #56] @ 945c9c <__cxa_atexit@plt+0x939720> │ │ │ │ + beq 945c50 <__cxa_atexit@plt+0x9396d4> │ │ │ │ + ldr r3, [pc, #56] @ 945c6c <__cxa_atexit@plt+0x9396f0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - beq 945c8c <__cxa_atexit@plt+0x939710> │ │ │ │ + beq 945c5c <__cxa_atexit@plt+0x9396e0> │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 945350 <__cxa_atexit@plt+0x938dd4> │ │ │ │ + b 945320 <__cxa_atexit@plt+0x938da4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq fp, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq fp, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 945ce0 <__cxa_atexit@plt+0x939764> │ │ │ │ + ldr r3, [pc, #44] @ 945cb0 <__cxa_atexit@plt+0x939734> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - beq 945cd4 <__cxa_atexit@plt+0x939758> │ │ │ │ + beq 945ca4 <__cxa_atexit@plt+0x939728> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 945350 <__cxa_atexit@plt+0x938dd4> │ │ │ │ + b 945320 <__cxa_atexit@plt+0x938da4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq fp, #160, 4 │ │ │ │ + cmpeq fp, #208, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 945350 <__cxa_atexit@plt+0x938dd4> │ │ │ │ - cmpeq fp, #192, 4 │ │ │ │ + b 945320 <__cxa_atexit@plt+0x938da4> │ │ │ │ + cmpeq fp, #240, 4 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ lsl r8, r7, #1 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 945d34 <__cxa_atexit@plt+0x9397b8> │ │ │ │ + bhi 945d04 <__cxa_atexit@plt+0x939788> │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ - b 9456fc <__cxa_atexit@plt+0x939180> │ │ │ │ - ldr r7, [pc, #12] @ 945d48 <__cxa_atexit@plt+0x9397cc> │ │ │ │ + b 9456cc <__cxa_atexit@plt+0x939150> │ │ │ │ + ldr r7, [pc, #12] @ 945d18 <__cxa_atexit@plt+0x93979c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #132, 4 @ 0x40000008 │ │ │ │ - cmpeq fp, #244, 2 @ 0x3d │ │ │ │ + cmpeq fp, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq fp, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 945d78 <__cxa_atexit@plt+0x9397fc> │ │ │ │ + bhi 945d48 <__cxa_atexit@plt+0x9397cc> │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 945d8c <__cxa_atexit@plt+0x939810> │ │ │ │ - ldr r7, [pc, #8] @ 945d88 <__cxa_atexit@plt+0x93980c> │ │ │ │ + b 945d5c <__cxa_atexit@plt+0x9397e0> │ │ │ │ + ldr r7, [pc, #8] @ 945d58 <__cxa_atexit@plt+0x9397dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #136, 4 @ 0x80000008 │ │ │ │ + cmpeq fp, #184, 4 @ 0x8000000b │ │ │ │ mov fp, r7 │ │ │ │ ldm r5, {r7, sl} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 945e04 <__cxa_atexit@plt+0x939888> │ │ │ │ - ldr r3, [pc, #156] @ 945e44 <__cxa_atexit@plt+0x9398c8> │ │ │ │ + bne 945dd4 <__cxa_atexit@plt+0x939858> │ │ │ │ + ldr r3, [pc, #156] @ 945e14 <__cxa_atexit@plt+0x939898> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 945e30 <__cxa_atexit@plt+0x9398b4> │ │ │ │ - ldr r3, [pc, #124] @ 945e48 <__cxa_atexit@plt+0x9398cc> │ │ │ │ + bhi 945e00 <__cxa_atexit@plt+0x939884> │ │ │ │ + ldr r3, [pc, #124] @ 945e18 <__cxa_atexit@plt+0x93989c> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r8, sl} │ │ │ │ - beq 945e10 <__cxa_atexit@plt+0x939894> │ │ │ │ - ldr r3, [pc, #100] @ 945e4c <__cxa_atexit@plt+0x9398d0> │ │ │ │ + beq 945de0 <__cxa_atexit@plt+0x939864> │ │ │ │ + ldr r3, [pc, #100] @ 945e1c <__cxa_atexit@plt+0x9398a0> │ │ │ │ tst sl, #3 │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ - beq 945e20 <__cxa_atexit@plt+0x9398a4> │ │ │ │ + beq 945df0 <__cxa_atexit@plt+0x939874> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 9444d0 <__cxa_atexit@plt+0x937f54> │ │ │ │ + b 9444a0 <__cxa_atexit@plt+0x937f24> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 945e50 <__cxa_atexit@plt+0x9398d4> │ │ │ │ + ldr r7, [pc, #24] @ 945e20 <__cxa_atexit@plt+0x9398a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ @ instruction: 0xffffe6dc │ │ │ │ - cmpeq fp, #12, 2 │ │ │ │ - cmpeq fp, #240 @ 0xf0 │ │ │ │ + cmpeq fp, #60, 2 │ │ │ │ + cmpeq fp, #32, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 945e90 <__cxa_atexit@plt+0x939914> │ │ │ │ + ldr r2, [pc, #40] @ 945e60 <__cxa_atexit@plt+0x9398e4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 945e88 <__cxa_atexit@plt+0x93990c> │ │ │ │ + beq 945e58 <__cxa_atexit@plt+0x9398dc> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 945d8c <__cxa_atexit@plt+0x939810> │ │ │ │ + b 945d5c <__cxa_atexit@plt+0x9397e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq fp, #176 @ 0xb0 │ │ │ │ + cmpeq fp, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 945d8c <__cxa_atexit@plt+0x939810> │ │ │ │ + b 945d5c <__cxa_atexit@plt+0x9397e0> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 945f3c <__cxa_atexit@plt+0x9399c0> │ │ │ │ - ldr r7, [pc, #152] @ 945f64 <__cxa_atexit@plt+0x9399e8> │ │ │ │ + bhi 945f0c <__cxa_atexit@plt+0x939990> │ │ │ │ + ldr r7, [pc, #152] @ 945f34 <__cxa_atexit@plt+0x9399b8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r9} │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 945f4c <__cxa_atexit@plt+0x9399d0> │ │ │ │ - ldr r3, [pc, #132] @ 945f68 <__cxa_atexit@plt+0x9399ec> │ │ │ │ + bhi 945f1c <__cxa_atexit@plt+0x9399a0> │ │ │ │ + ldr r3, [pc, #132] @ 945f38 <__cxa_atexit@plt+0x9399bc> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-20]! @ 0xffffffec │ │ │ │ stmib r7, {r8, sl} │ │ │ │ - beq 945f1c <__cxa_atexit@plt+0x9399a0> │ │ │ │ - ldr r3, [pc, #108] @ 945f6c <__cxa_atexit@plt+0x9399f0> │ │ │ │ + beq 945eec <__cxa_atexit@plt+0x939970> │ │ │ │ + ldr r3, [pc, #108] @ 945f3c <__cxa_atexit@plt+0x9399c0> │ │ │ │ tst sl, #3 │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 945f2c <__cxa_atexit@plt+0x9399b0> │ │ │ │ + beq 945efc <__cxa_atexit@plt+0x939980> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b 9444d0 <__cxa_atexit@plt+0x937f54> │ │ │ │ + b 9444a0 <__cxa_atexit@plt+0x937f24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 945f74 <__cxa_atexit@plt+0x9399f8> │ │ │ │ + ldr r7, [pc, #48] @ 945f44 <__cxa_atexit@plt+0x9399c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 945f70 <__cxa_atexit@plt+0x9399f4> │ │ │ │ + ldr r7, [pc, #28] @ 945f40 <__cxa_atexit@plt+0x9399c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffe5a4 │ │ │ │ @ instruction: 0xffffe5c4 │ │ │ │ - cmppeq sl, #240, 30 @ p-variant is OBSOLETE @ 0x3c0 │ │ │ │ - cmpeq fp, #204 @ 0xcc │ │ │ │ - cmpeq fp, #140 @ 0x8c │ │ │ │ + cmpeq fp, #32 │ │ │ │ + cmpeq fp, #252 @ 0xfc │ │ │ │ + cmpeq fp, #188 @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 945fa0 <__cxa_atexit@plt+0x939a24> │ │ │ │ + bhi 945f70 <__cxa_atexit@plt+0x9399f4> │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r8, r9} │ │ │ │ - b 945d8c <__cxa_atexit@plt+0x939810> │ │ │ │ - ldr r7, [pc, #12] @ 945fb4 <__cxa_atexit@plt+0x939a38> │ │ │ │ + b 945d5c <__cxa_atexit@plt+0x9397e0> │ │ │ │ + ldr r7, [pc, #12] @ 945f84 <__cxa_atexit@plt+0x939a08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq fp, #92 @ 0x5c │ │ │ │ - cmpeq fp, #96 @ 0x60 │ │ │ │ + cmpeq fp, #140 @ 0x8c │ │ │ │ + cmpeq fp, #144 @ 0x90 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 946044 <__cxa_atexit@plt+0x939ac8> │ │ │ │ - ldr r3, [pc, #120] @ 946054 <__cxa_atexit@plt+0x939ad8> │ │ │ │ + bhi 946014 <__cxa_atexit@plt+0x939a98> │ │ │ │ + ldr r3, [pc, #120] @ 946024 <__cxa_atexit@plt+0x939aa8> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 946018 <__cxa_atexit@plt+0x939a9c> │ │ │ │ + beq 945fe8 <__cxa_atexit@plt+0x939a6c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 946028 <__cxa_atexit@plt+0x939aac> │ │ │ │ - ldr r3, [pc, #92] @ 946058 <__cxa_atexit@plt+0x939adc> │ │ │ │ + bne 945ff8 <__cxa_atexit@plt+0x939a7c> │ │ │ │ + ldr r3, [pc, #92] @ 946028 <__cxa_atexit@plt+0x939aac> │ │ │ │ ldr r7, [r8, #6] │ │ │ │ ldr r2, [r8, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 94603c <__cxa_atexit@plt+0x939ac0> │ │ │ │ - b 9460d0 <__cxa_atexit@plt+0x939b54> │ │ │ │ + beq 94600c <__cxa_atexit@plt+0x939a90> │ │ │ │ + b 9460a0 <__cxa_atexit@plt+0x939b24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 946060 <__cxa_atexit@plt+0x939ae4> │ │ │ │ + ldr r7, [pc, #48] @ 946030 <__cxa_atexit@plt+0x939ab4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94605c <__cxa_atexit@plt+0x939ae0> │ │ │ │ + ldr r7, [pc, #16] @ 94602c <__cxa_atexit@plt+0x939ab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmppeq sl, #228, 30 @ p-variant is OBSOLETE @ 0x390 │ │ │ │ - orreq pc, r1, #220, 28 @ 0xdc0 │ │ │ │ - cmppeq sl, #184, 30 @ p-variant is OBSOLETE @ 0x2e0 │ │ │ │ + cmpeq fp, #20 │ │ │ │ + orreq pc, r1, #12, 30 @ 0x30 │ │ │ │ + cmppeq sl, #232, 30 @ p-variant is OBSOLETE @ 0x3a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9460a0 <__cxa_atexit@plt+0x939b24> │ │ │ │ + bne 946070 <__cxa_atexit@plt+0x939af4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ 9460bc <__cxa_atexit@plt+0x939b40> │ │ │ │ + ldr r2, [pc, #48] @ 94608c <__cxa_atexit@plt+0x939b10> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 9460b4 <__cxa_atexit@plt+0x939b38> │ │ │ │ - b 9460d0 <__cxa_atexit@plt+0x939b54> │ │ │ │ - ldr r7, [pc, #24] @ 9460c0 <__cxa_atexit@plt+0x939b44> │ │ │ │ + beq 946084 <__cxa_atexit@plt+0x939b08> │ │ │ │ + b 9460a0 <__cxa_atexit@plt+0x939b24> │ │ │ │ + ldr r7, [pc, #24] @ 946090 <__cxa_atexit@plt+0x939b14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq pc, r1, #100, 28 @ 0x640 │ │ │ │ - cmppeq sl, #88, 30 @ p-variant is OBSOLETE @ 0x160 │ │ │ │ + orreq pc, r1, #148, 28 @ 0x940 │ │ │ │ + cmppeq sl, #136, 30 @ p-variant is OBSOLETE @ 0x220 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ and r3, r7, #3 │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ cmp r3, #2 │ │ │ │ - bne 946100 <__cxa_atexit@plt+0x939b84> │ │ │ │ + bne 9460d0 <__cxa_atexit@plt+0x939b54> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #148] @ 946188 <__cxa_atexit@plt+0x939c0c> │ │ │ │ + ldr r2, [pc, #148] @ 946158 <__cxa_atexit@plt+0x939bdc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ str r2, [r5, #-8]! │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ - ldr r7, [pc, #124] @ 946184 <__cxa_atexit@plt+0x939c08> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ + ldr r7, [pc, #124] @ 946154 <__cxa_atexit@plt+0x939bd8> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ - beq 94615c <__cxa_atexit@plt+0x939be0> │ │ │ │ + beq 94612c <__cxa_atexit@plt+0x939bb0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 94616c <__cxa_atexit@plt+0x939bf0> │ │ │ │ - ldr r2, [pc, #96] @ 94618c <__cxa_atexit@plt+0x939c10> │ │ │ │ + bcc 94613c <__cxa_atexit@plt+0x939bc0> │ │ │ │ + ldr r2, [pc, #96] @ 94615c <__cxa_atexit@plt+0x939be0> │ │ │ │ mov r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #88] @ 946190 <__cxa_atexit@plt+0x939c14> │ │ │ │ + ldr r1, [pc, #88] @ 946160 <__cxa_atexit@plt+0x939be4> │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #20] │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r9} │ │ │ │ str r2, [r6, #16] │ │ │ │ @@ -2418430,3564 +2418418,3564 @@ │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #20 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, ror #8 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - orreq pc, r1, #220, 26 @ 0x3700 │ │ │ │ - orreq pc, r1, #212, 26 @ 0x3500 │ │ │ │ - cmppeq sl, #136, 28 @ p-variant is OBSOLETE @ 0x880 │ │ │ │ + orreq pc, r1, #12, 28 @ 0xc0 │ │ │ │ + orreq pc, r1, #4, 28 @ 0x40 │ │ │ │ + cmppeq sl, #184, 28 @ p-variant is OBSOLETE @ 0xb80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mvn r3, r3 │ │ │ │ tst r3, #3 │ │ │ │ and r2, r7, #3 │ │ │ │ - bne 94622c <__cxa_atexit@plt+0x939cb0> │ │ │ │ - ldr r3, [pc, #172] @ 94626c <__cxa_atexit@plt+0x939cf0> │ │ │ │ + bne 9461fc <__cxa_atexit@plt+0x939c80> │ │ │ │ + ldr r3, [pc, #172] @ 94623c <__cxa_atexit@plt+0x939cc0> │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 946244 <__cxa_atexit@plt+0x939cc8> │ │ │ │ + beq 946214 <__cxa_atexit@plt+0x939c98> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 946258 <__cxa_atexit@plt+0x939cdc> │ │ │ │ - ldr lr, [pc, #140] @ 946270 <__cxa_atexit@plt+0x939cf4> │ │ │ │ - ldr r0, [pc, #140] @ 946274 <__cxa_atexit@plt+0x939cf8> │ │ │ │ + bcc 946228 <__cxa_atexit@plt+0x939cac> │ │ │ │ + ldr lr, [pc, #140] @ 946240 <__cxa_atexit@plt+0x939cc4> │ │ │ │ + ldr r0, [pc, #140] @ 946244 <__cxa_atexit@plt+0x939cc8> │ │ │ │ mov r1, #1 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #128] @ 946278 <__cxa_atexit@plt+0x939cfc> │ │ │ │ + ldr r2, [pc, #128] @ 946248 <__cxa_atexit@plt+0x939ccc> │ │ │ │ add r0, r0, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r6, r3, #15 │ │ │ │ str lr, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r6, [r5, #12] │ │ │ │ - beq 94624c <__cxa_atexit@plt+0x939cd0> │ │ │ │ + beq 94621c <__cxa_atexit@plt+0x939ca0> │ │ │ │ mov r6, r3 │ │ │ │ - b 946314 <__cxa_atexit@plt+0x939d98> │ │ │ │ - ldr r3, [pc, #52] @ 946268 <__cxa_atexit@plt+0x939cec> │ │ │ │ + b 9462e4 <__cxa_atexit@plt+0x939d68> │ │ │ │ + ldr r3, [pc, #52] @ 946238 <__cxa_atexit@plt+0x939cbc> │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 946244 <__cxa_atexit@plt+0x939cc8> │ │ │ │ - b 946450 <__cxa_atexit@plt+0x939ed4> │ │ │ │ + beq 946214 <__cxa_atexit@plt+0x939c98> │ │ │ │ + b 946420 <__cxa_atexit@plt+0x939ea4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - orreq pc, r1, #28, 26 @ 0x700 │ │ │ │ - orreq pc, r1, #20, 26 @ 0x500 │ │ │ │ - cmppeq sl, #128, 26 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ + orreq pc, r1, #76, 26 @ 0x1300 │ │ │ │ + orreq pc, r1, #68, 26 @ 0x1100 │ │ │ │ + cmppeq sl, #176, 26 @ p-variant is OBSOLETE @ 0x2c00 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9462f0 <__cxa_atexit@plt+0x939d74> │ │ │ │ - ldr lr, [pc, #88] @ 9462fc <__cxa_atexit@plt+0x939d80> │ │ │ │ - ldr r0, [pc, #88] @ 946300 <__cxa_atexit@plt+0x939d84> │ │ │ │ + bcc 9462c0 <__cxa_atexit@plt+0x939d44> │ │ │ │ + ldr lr, [pc, #88] @ 9462cc <__cxa_atexit@plt+0x939d50> │ │ │ │ + ldr r0, [pc, #88] @ 9462d0 <__cxa_atexit@plt+0x939d54> │ │ │ │ mov r1, #1 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #76] @ 946304 <__cxa_atexit@plt+0x939d88> │ │ │ │ + ldr r2, [pc, #76] @ 9462d4 <__cxa_atexit@plt+0x939d58> │ │ │ │ add r0, r0, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r3, r6, #15 │ │ │ │ str lr, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 9462e8 <__cxa_atexit@plt+0x939d6c> │ │ │ │ - b 946314 <__cxa_atexit@plt+0x939d98> │ │ │ │ + beq 9462b8 <__cxa_atexit@plt+0x939d3c> │ │ │ │ + b 9462e4 <__cxa_atexit@plt+0x939d68> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq pc, r1, #92, 24 @ 0x5c00 │ │ │ │ - orreq pc, r1, #84, 24 @ 0x5400 │ │ │ │ - cmppeq sl, #244, 24 @ p-variant is OBSOLETE @ 0xf400 │ │ │ │ + orreq pc, r1, #140, 24 @ 0x8c00 │ │ │ │ + orreq pc, r1, #132, 24 @ 0x8400 │ │ │ │ + cmppeq sl, #36, 26 @ p-variant is OBSOLETE @ 0x900 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ - ldr r1, [pc, #132] @ 9463ac <__cxa_atexit@plt+0x939e30> │ │ │ │ + ldr r1, [pc, #132] @ 94637c <__cxa_atexit@plt+0x939e00> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r2, {r1, r3} │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 94637c <__cxa_atexit@plt+0x939e00> │ │ │ │ + beq 94634c <__cxa_atexit@plt+0x939dd0> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 946394 <__cxa_atexit@plt+0x939e18> │ │ │ │ + bhi 946364 <__cxa_atexit@plt+0x939de8> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 946388 <__cxa_atexit@plt+0x939e0c> │ │ │ │ - ldr r1, [pc, #84] @ 9463b0 <__cxa_atexit@plt+0x939e34> │ │ │ │ + bne 946358 <__cxa_atexit@plt+0x939ddc> │ │ │ │ + ldr r1, [pc, #84] @ 946380 <__cxa_atexit@plt+0x939e04> │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ stm r5, {r7, r8} │ │ │ │ str r0, [r5, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r3 │ │ │ │ - b d1db28 <__cxa_atexit@plt+0xd115ac> │ │ │ │ - ldr r2, [pc, #24] @ 9463b4 <__cxa_atexit@plt+0x939e38> │ │ │ │ + b d1daf8 <__cxa_atexit@plt+0xd1157c> │ │ │ │ + ldr r2, [pc, #24] @ 946384 <__cxa_atexit@plt+0x939e08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r3, r7, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffff7d0 │ │ │ │ - cmppeq sl, #96, 24 @ p-variant is OBSOLETE @ 0x6000 │ │ │ │ - cmppeq sl, #68, 24 @ p-variant is OBSOLETE @ 0x4400 │ │ │ │ + cmppeq sl, #144, 24 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ + cmppeq sl, #116, 24 @ p-variant is OBSOLETE @ 0x7400 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, #1 │ │ │ │ ldmib r5, {r3, r9} │ │ │ │ str r2, [r5, #8] │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 946420 <__cxa_atexit@plt+0x939ea4> │ │ │ │ + bhi 9463f0 <__cxa_atexit@plt+0x939e74> │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 946414 <__cxa_atexit@plt+0x939e98> │ │ │ │ - ldr r1, [pc, #76] @ 94643c <__cxa_atexit@plt+0x939ec0> │ │ │ │ + bne 9463e4 <__cxa_atexit@plt+0x939e68> │ │ │ │ + ldr r1, [pc, #76] @ 94640c <__cxa_atexit@plt+0x939e90> │ │ │ │ ldr r0, [r7, #6] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ sub lr, r5, #16 │ │ │ │ stm lr, {r1, r3, r9} │ │ │ │ stmda r5, {r7, r8} │ │ │ │ str r0, [r5, #4] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r3 │ │ │ │ - b d1db28 <__cxa_atexit@plt+0xd115ac> │ │ │ │ - ldr r2, [pc, #24] @ 946440 <__cxa_atexit@plt+0x939ec4> │ │ │ │ + b d1daf8 <__cxa_atexit@plt+0xd1157c> │ │ │ │ + ldr r2, [pc, #24] @ 946410 <__cxa_atexit@plt+0x939e94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stm r5, {r7, r9} │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ - cmppeq sl, #212, 22 @ p-variant is OBSOLETE @ 0x35000 │ │ │ │ - cmppeq sl, #200, 22 @ p-variant is OBSOLETE @ 0x32000 │ │ │ │ + cmppeq sl, #4, 24 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ + cmppeq sl, #248, 22 @ p-variant is OBSOLETE @ 0x3e000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9464ec <__cxa_atexit@plt+0x939f70> │ │ │ │ - ldr lr, [pc, #140] @ 9464f8 <__cxa_atexit@plt+0x939f7c> │ │ │ │ - ldr r0, [pc, #140] @ 9464fc <__cxa_atexit@plt+0x939f80> │ │ │ │ + bcc 9464bc <__cxa_atexit@plt+0x939f40> │ │ │ │ + ldr lr, [pc, #140] @ 9464c8 <__cxa_atexit@plt+0x939f4c> │ │ │ │ + ldr r0, [pc, #140] @ 9464cc <__cxa_atexit@plt+0x939f50> │ │ │ │ sub sl, r6, #15 │ │ │ │ add lr, pc, lr │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r2, [pc, #124] @ 946500 <__cxa_atexit@plt+0x939f84> │ │ │ │ + ldr r2, [pc, #124] @ 9464d0 <__cxa_atexit@plt+0x939f54> │ │ │ │ add r0, r0, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ tst r8, #3 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r5] │ │ │ │ str sl, [r5, #12] │ │ │ │ - beq 9464d0 <__cxa_atexit@plt+0x939f54> │ │ │ │ + beq 9464a0 <__cxa_atexit@plt+0x939f24> │ │ │ │ mov r7, r5 │ │ │ │ - ldr r3, [pc, #76] @ 946504 <__cxa_atexit@plt+0x939f88> │ │ │ │ + ldr r3, [pc, #76] @ 9464d4 <__cxa_atexit@plt+0x939f58> │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9464dc <__cxa_atexit@plt+0x939f60> │ │ │ │ + beq 9464ac <__cxa_atexit@plt+0x939f30> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 945eb8 <__cxa_atexit@plt+0x93993c> │ │ │ │ + b 945e88 <__cxa_atexit@plt+0x93990c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - orreq pc, r1, #144, 20 @ 0x90000 │ │ │ │ - orreq pc, r1, #136, 20 @ 0x88000 │ │ │ │ + orreq pc, r1, #192, 20 @ 0xc0000 │ │ │ │ + orreq pc, r1, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmppeq sl, #4, 22 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ + cmppeq sl, #52, 22 @ p-variant is OBSOLETE @ 0xd000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ - ldr r2, [pc, #44] @ 946550 <__cxa_atexit@plt+0x939fd4> │ │ │ │ + ldr r2, [pc, #44] @ 946520 <__cxa_atexit@plt+0x939fa4> │ │ │ │ tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r3, {r2, r7} │ │ │ │ - beq 946540 <__cxa_atexit@plt+0x939fc4> │ │ │ │ + beq 946510 <__cxa_atexit@plt+0x939f94> │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 945eb8 <__cxa_atexit@plt+0x93993c> │ │ │ │ + b 945e88 <__cxa_atexit@plt+0x93990c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmppeq sl, #184, 20 @ p-variant is OBSOLETE @ 0xb8000 │ │ │ │ + cmppeq sl, #232, 20 @ p-variant is OBSOLETE @ 0xe8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldmib r5, {r8, sl} │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b 945eb8 <__cxa_atexit@plt+0x93993c> │ │ │ │ + b 945e88 <__cxa_atexit@plt+0x93990c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9465c0 <__cxa_atexit@plt+0x93a044> │ │ │ │ - ldr r1, [pc, #56] @ 9465cc <__cxa_atexit@plt+0x93a050> │ │ │ │ + bcc 946590 <__cxa_atexit@plt+0x93a014> │ │ │ │ + ldr r1, [pc, #56] @ 94659c <__cxa_atexit@plt+0x93a020> │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #48] @ 9465d0 <__cxa_atexit@plt+0x93a054> │ │ │ │ + ldr r0, [pc, #48] @ 9465a0 <__cxa_atexit@plt+0x93a024> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r6, #15 │ │ │ │ bx r0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq pc, r1, #116, 18 @ 0x1d0000 │ │ │ │ - orreq pc, r1, #108, 18 @ 0x1b0000 │ │ │ │ - cmppeq sl, #144, 22 @ p-variant is OBSOLETE @ 0x24000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq pc, r1, #164, 18 @ 0x290000 │ │ │ │ + orreq pc, r1, #156, 18 @ 0x270000 │ │ │ │ + cmppeq sl, #192, 22 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94664c <__cxa_atexit@plt+0x93a0d0> │ │ │ │ + bhi 94661c <__cxa_atexit@plt+0x93a0a0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 946644 <__cxa_atexit@plt+0x93a0c8> │ │ │ │ - ldr r7, [pc, #108] @ 946674 <__cxa_atexit@plt+0x93a0f8> │ │ │ │ + beq 946614 <__cxa_atexit@plt+0x93a098> │ │ │ │ + ldr r7, [pc, #108] @ 946644 <__cxa_atexit@plt+0x93a0c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 946654 <__cxa_atexit@plt+0x93a0d8> │ │ │ │ - ldr r7, [pc, #84] @ 946678 <__cxa_atexit@plt+0x93a0fc> │ │ │ │ - ldr r3, [pc, #84] @ 94667c <__cxa_atexit@plt+0x93a100> │ │ │ │ + bhi 946624 <__cxa_atexit@plt+0x93a0a8> │ │ │ │ + ldr r7, [pc, #84] @ 946648 <__cxa_atexit@plt+0x93a0cc> │ │ │ │ + ldr r3, [pc, #84] @ 94664c <__cxa_atexit@plt+0x93a0d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r7, {r2, r7} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 946644 <__cxa_atexit@plt+0x93a0c8> │ │ │ │ - b 9460d0 <__cxa_atexit@plt+0x939b54> │ │ │ │ + beq 946614 <__cxa_atexit@plt+0x93a098> │ │ │ │ + b 9460a0 <__cxa_atexit@plt+0x939b24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 946680 <__cxa_atexit@plt+0x93a104> │ │ │ │ - ldr r7, [pc, #36] @ 946684 <__cxa_atexit@plt+0x93a108> │ │ │ │ + ldr r5, [pc, #36] @ 946650 <__cxa_atexit@plt+0x93a0d4> │ │ │ │ + ldr r7, [pc, #36] @ 946654 <__cxa_atexit@plt+0x93a0d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #16, 18 @ 0x40000 │ │ │ │ - cmppeq sl, #52, 22 @ p-variant is OBSOLETE @ 0xd000 │ │ │ │ + orreq pc, r1, #64, 18 @ 0x100000 │ │ │ │ + cmppeq sl, #100, 22 @ p-variant is OBSOLETE @ 0x19000 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - cmppeq sl, #248, 20 @ p-variant is OBSOLETE @ 0xf8000 │ │ │ │ - cmppeq sl, #200, 18 @ p-variant is OBSOLETE @ 0x320000 │ │ │ │ - cmppeq sl, #236, 20 @ p-variant is OBSOLETE @ 0xec000 │ │ │ │ + cmppeq sl, #40, 22 @ p-variant is OBSOLETE @ 0xa000 │ │ │ │ + cmppeq sl, #248, 18 @ p-variant is OBSOLETE @ 0x3e0000 │ │ │ │ + cmppeq sl, #28, 22 @ p-variant is OBSOLETE @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r8, r5, #12 │ │ │ │ cmp fp, r8 │ │ │ │ - bhi 9466f0 <__cxa_atexit@plt+0x93a174> │ │ │ │ + bhi 9466c0 <__cxa_atexit@plt+0x93a144> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9466e8 <__cxa_atexit@plt+0x93a16c> │ │ │ │ - ldr r3, [pc, #60] @ 9466f8 <__cxa_atexit@plt+0x93a17c> │ │ │ │ - ldr r7, [pc, #60] @ 9466fc <__cxa_atexit@plt+0x93a180> │ │ │ │ - ldr r2, [pc, #60] @ 946700 <__cxa_atexit@plt+0x93a184> │ │ │ │ + beq 9466b8 <__cxa_atexit@plt+0x93a13c> │ │ │ │ + ldr r3, [pc, #60] @ 9466c8 <__cxa_atexit@plt+0x93a14c> │ │ │ │ + ldr r7, [pc, #60] @ 9466cc <__cxa_atexit@plt+0x93a150> │ │ │ │ + ldr r2, [pc, #60] @ 9466d0 <__cxa_atexit@plt+0x93a154> │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r0, [pc, #36] @ 946704 <__cxa_atexit@plt+0x93a188> │ │ │ │ + ldr r0, [pc, #36] @ 9466d4 <__cxa_atexit@plt+0x93a158> │ │ │ │ mov r5, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmppeq sl, #180, 20 @ p-variant is OBSOLETE @ 0xb4000 │ │ │ │ - orreq pc, r1, #76, 16 @ 0x4c0000 │ │ │ │ - cmppeq sl, #152, 20 @ p-variant is OBSOLETE @ 0x98000 │ │ │ │ + cmppeq sl, #228, 20 @ p-variant is OBSOLETE @ 0xe4000 │ │ │ │ + orreq pc, r1, #124, 16 @ 0x7c0000 │ │ │ │ + cmppeq sl, #200, 20 @ p-variant is OBSOLETE @ 0xc8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r7, r5 │ │ │ │ sub r3, r7, #12 │ │ │ │ add r5, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 946784 <__cxa_atexit@plt+0x93a208> │ │ │ │ - ldr r1, [pc, #116] @ 9467a4 <__cxa_atexit@plt+0x93a228> │ │ │ │ + bhi 946754 <__cxa_atexit@plt+0x93a1d8> │ │ │ │ + ldr r1, [pc, #116] @ 946774 <__cxa_atexit@plt+0x93a1f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r7] │ │ │ │ add r8, r1, #1 │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str r8, [r7, #-4] │ │ │ │ - bne 94675c <__cxa_atexit@plt+0x93a1e0> │ │ │ │ - ldr r7, [pc, #88] @ 9467a8 <__cxa_atexit@plt+0x93a22c> │ │ │ │ + bne 94672c <__cxa_atexit@plt+0x93a1b0> │ │ │ │ + ldr r7, [pc, #88] @ 946778 <__cxa_atexit@plt+0x93a1fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #80] @ 9467b4 <__cxa_atexit@plt+0x93a238> │ │ │ │ + ldr r5, [pc, #80] @ 946784 <__cxa_atexit@plt+0x93a208> │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r9, [r2, #3] │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r5, [r7, #-12] │ │ │ │ stmda r7, {r0, r1, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ - ldr r7, [pc, #32] @ 9467ac <__cxa_atexit@plt+0x93a230> │ │ │ │ - ldr r3, [pc, #32] @ 9467b0 <__cxa_atexit@plt+0x93a234> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ + ldr r7, [pc, #32] @ 94677c <__cxa_atexit@plt+0x93a200> │ │ │ │ + ldr r3, [pc, #32] @ 946780 <__cxa_atexit@plt+0x93a204> │ │ │ │ mov r9, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #1 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #228, 14 @ 0x3900000 │ │ │ │ - orreq pc, r1, #76, 16 @ 0x4c0000 │ │ │ │ - cmppeq sl, #204, 10 @ p-variant is OBSOLETE @ 0x33000000 │ │ │ │ - orreq pc, r1, #124, 14 @ 0x1f00000 │ │ │ │ + orreq pc, r1, #20, 16 @ 0x140000 │ │ │ │ + orreq pc, r1, #124, 16 @ 0x7c0000 │ │ │ │ + cmppeq sl, #252, 10 @ p-variant is OBSOLETE @ 0x3f000000 │ │ │ │ + orreq pc, r1, #172, 14 @ 0x2b00000 │ │ │ │ @ instruction: 0xffffb614 │ │ │ │ - cmppeq sl, #232, 18 @ p-variant is OBSOLETE @ 0x3a0000 │ │ │ │ + cmppeq sl, #24, 20 @ p-variant is OBSOLETE @ 0x18000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9467fc <__cxa_atexit@plt+0x93a280> │ │ │ │ - ldr r7, [pc, #48] @ 94680c <__cxa_atexit@plt+0x93a290> │ │ │ │ + bhi 9467cc <__cxa_atexit@plt+0x93a250> │ │ │ │ + ldr r7, [pc, #48] @ 9467dc <__cxa_atexit@plt+0x93a260> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 9467f0 <__cxa_atexit@plt+0x93a274> │ │ │ │ + beq 9467c0 <__cxa_atexit@plt+0x93a244> │ │ │ │ mov r7, r8 │ │ │ │ - b 946820 <__cxa_atexit@plt+0x93a2a4> │ │ │ │ + b 9467f0 <__cxa_atexit@plt+0x93a274> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 946810 <__cxa_atexit@plt+0x93a294> │ │ │ │ + ldr r7, [pc, #12] @ 9467e0 <__cxa_atexit@plt+0x93a264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmppeq sl, #180, 18 @ p-variant is OBSOLETE @ 0x2d0000 │ │ │ │ - cmppeq sl, #144, 18 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ + cmppeq sl, #228, 18 @ p-variant is OBSOLETE @ 0x390000 │ │ │ │ + cmppeq sl, #192, 18 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 946890 <__cxa_atexit@plt+0x93a314> │ │ │ │ + bne 946860 <__cxa_atexit@plt+0x93a2e4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #192] @ 946900 <__cxa_atexit@plt+0x93a384> │ │ │ │ + ldr r2, [pc, #192] @ 9468d0 <__cxa_atexit@plt+0x93a354> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - beq 9468b0 <__cxa_atexit@plt+0x93a334> │ │ │ │ + beq 946880 <__cxa_atexit@plt+0x93a304> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ cmp r2, #58 @ 0x3a │ │ │ │ - bne 9468c0 <__cxa_atexit@plt+0x93a344> │ │ │ │ - ldr r2, [pc, #152] @ 946904 <__cxa_atexit@plt+0x93a388> │ │ │ │ + bne 946890 <__cxa_atexit@plt+0x93a314> │ │ │ │ + ldr r2, [pc, #152] @ 9468d4 <__cxa_atexit@plt+0x93a358> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 9468d8 <__cxa_atexit@plt+0x93a35c> │ │ │ │ + beq 9468a8 <__cxa_atexit@plt+0x93a32c> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 9468ec <__cxa_atexit@plt+0x93a370> │ │ │ │ + bne 9468bc <__cxa_atexit@plt+0x93a340> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #120] @ 946910 <__cxa_atexit@plt+0x93a394> │ │ │ │ - ldr r7, [pc, #120] @ 946914 <__cxa_atexit@plt+0x93a398> │ │ │ │ + ldr r3, [pc, #120] @ 9468e0 <__cxa_atexit@plt+0x93a364> │ │ │ │ + ldr r7, [pc, #120] @ 9468e4 <__cxa_atexit@plt+0x93a368> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #112] @ 946918 <__cxa_atexit@plt+0x93a39c> │ │ │ │ + ldr r0, [pc, #112] @ 9468e8 <__cxa_atexit@plt+0x93a36c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 94691c <__cxa_atexit@plt+0x93a3a0> │ │ │ │ + ldr r7, [pc, #84] @ 9468ec <__cxa_atexit@plt+0x93a370> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, r8 │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r2, [pc, #44] @ 94690c <__cxa_atexit@plt+0x93a390> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r2, [pc, #44] @ 9468dc <__cxa_atexit@plt+0x93a360> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #20] @ 946908 <__cxa_atexit@plt+0x93a38c> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #20] @ 9468d8 <__cxa_atexit@plt+0x93a35c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - orreq pc, r1, #172, 12 @ 0xac00000 │ │ │ │ + orreq pc, r1, #220, 12 @ 0xdc00000 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - cmppeq sl, #228, 16 @ p-variant is OBSOLETE @ 0xe40000 │ │ │ │ - cmppeq sl, #224, 16 @ p-variant is OBSOLETE @ 0xe00000 │ │ │ │ + cmppeq sl, #20, 18 @ p-variant is OBSOLETE @ 0x50000 │ │ │ │ + cmppeq sl, #16, 18 @ p-variant is OBSOLETE @ 0x40000 │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ - cmppeq sl, #116, 16 @ p-variant is OBSOLETE @ 0x740000 │ │ │ │ + cmppeq sl, #164, 16 @ p-variant is OBSOLETE @ 0xa40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ - bne 946968 <__cxa_atexit@plt+0x93a3ec> │ │ │ │ + bne 946938 <__cxa_atexit@plt+0x93a3bc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r3, [pc, #88] @ 9469a0 <__cxa_atexit@plt+0x93a424> │ │ │ │ + ldr r3, [pc, #88] @ 946970 <__cxa_atexit@plt+0x93a3f4> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94697c <__cxa_atexit@plt+0x93a400> │ │ │ │ + beq 94694c <__cxa_atexit@plt+0x93a3d0> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94698c <__cxa_atexit@plt+0x93a410> │ │ │ │ + bne 94695c <__cxa_atexit@plt+0x93a3e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 9469ac <__cxa_atexit@plt+0x93a430> │ │ │ │ + ldr r7, [pc, #60] @ 94697c <__cxa_atexit@plt+0x93a400> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r3, [pc, #36] @ 9469a8 <__cxa_atexit@plt+0x93a42c> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r3, [pc, #36] @ 946978 <__cxa_atexit@plt+0x93a3fc> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #16] @ 9469a4 <__cxa_atexit@plt+0x93a428> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #16] @ 946974 <__cxa_atexit@plt+0x93a3f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq pc, r1, #12, 12 @ 0xc00000 │ │ │ │ + orreq pc, r1, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ - cmppeq sl, #228, 14 @ p-variant is OBSOLETE @ 0x3900000 │ │ │ │ + cmppeq sl, #20, 16 @ p-variant is OBSOLETE @ 0x140000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9469e0 <__cxa_atexit@plt+0x93a464> │ │ │ │ - ldr r3, [pc, #40] @ 9469f8 <__cxa_atexit@plt+0x93a47c> │ │ │ │ + bne 9469b0 <__cxa_atexit@plt+0x93a434> │ │ │ │ + ldr r3, [pc, #40] @ 9469c8 <__cxa_atexit@plt+0x93a44c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #12] @ 9469f4 <__cxa_atexit@plt+0x93a478> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #12] @ 9469c4 <__cxa_atexit@plt+0x93a448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #184, 10 @ 0x2e000000 │ │ │ │ + orreq pc, r1, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmppeq sl, #152, 14 @ p-variant is OBSOLETE @ 0x2600000 │ │ │ │ + cmppeq sl, #200, 14 @ p-variant is OBSOLETE @ 0x3200000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 946a54 <__cxa_atexit@plt+0x93a4d8> │ │ │ │ + bne 946a24 <__cxa_atexit@plt+0x93a4a8> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #120] @ 946a98 <__cxa_atexit@plt+0x93a51c> │ │ │ │ + ldr r2, [pc, #120] @ 946a68 <__cxa_atexit@plt+0x93a4ec> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 946a68 <__cxa_atexit@plt+0x93a4ec> │ │ │ │ + beq 946a38 <__cxa_atexit@plt+0x93a4bc> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 946a74 <__cxa_atexit@plt+0x93a4f8> │ │ │ │ - ldr r3, [pc, #92] @ 946a9c <__cxa_atexit@plt+0x93a520> │ │ │ │ + bne 946a44 <__cxa_atexit@plt+0x93a4c8> │ │ │ │ + ldr r3, [pc, #92] @ 946a6c <__cxa_atexit@plt+0x93a4f0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #68] @ 946aa0 <__cxa_atexit@plt+0x93a524> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #68] @ 946a70 <__cxa_atexit@plt+0x93a4f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #40] @ 946aa4 <__cxa_atexit@plt+0x93a528> │ │ │ │ - ldr r7, [pc, #40] @ 946aa8 <__cxa_atexit@plt+0x93a52c> │ │ │ │ + ldr r5, [pc, #40] @ 946a74 <__cxa_atexit@plt+0x93a4f8> │ │ │ │ + ldr r7, [pc, #40] @ 946a78 <__cxa_atexit@plt+0x93a4fc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r0, [pc, #32] @ 946aac <__cxa_atexit@plt+0x93a530> │ │ │ │ + ldr r0, [pc, #32] @ 946a7c <__cxa_atexit@plt+0x93a500> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq pc, r1, #64, 10 @ 0x10000000 │ │ │ │ + orreq pc, r1, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - cmppeq sl, #240, 12 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ - cmppeq sl, #232, 12 @ p-variant is OBSOLETE @ 0xe800000 │ │ │ │ - cmppeq sl, #228, 12 @ p-variant is OBSOLETE @ 0xe400000 │ │ │ │ + cmppeq sl, #32, 14 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ + cmppeq sl, #24, 14 @ p-variant is OBSOLETE @ 0x600000 │ │ │ │ + cmppeq sl, #20, 14 @ p-variant is OBSOLETE @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 946ae4 <__cxa_atexit@plt+0x93a568> │ │ │ │ + bne 946ab4 <__cxa_atexit@plt+0x93a538> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #56] @ 946b10 <__cxa_atexit@plt+0x93a594> │ │ │ │ + ldr r2, [pc, #56] @ 946ae0 <__cxa_atexit@plt+0x93a564> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r3, [pc, #24] @ 946b04 <__cxa_atexit@plt+0x93a588> │ │ │ │ - ldr r7, [pc, #24] @ 946b08 <__cxa_atexit@plt+0x93a58c> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r3, [pc, #24] @ 946ad4 <__cxa_atexit@plt+0x93a558> │ │ │ │ + ldr r7, [pc, #24] @ 946ad8 <__cxa_atexit@plt+0x93a55c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 946b0c <__cxa_atexit@plt+0x93a590> │ │ │ │ + ldr r0, [pc, #16] @ 946adc <__cxa_atexit@plt+0x93a560> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmppeq sl, #128, 12 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ - cmppeq sl, #124, 12 @ p-variant is OBSOLETE @ 0x7c00000 │ │ │ │ + cmppeq sl, #176, 12 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ + cmppeq sl, #172, 12 @ p-variant is OBSOLETE @ 0xac00000 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmppeq sl, #128, 12 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ + cmppeq sl, #176, 12 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 946b6c <__cxa_atexit@plt+0x93a5f0> │ │ │ │ + bne 946b3c <__cxa_atexit@plt+0x93a5c0> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #120] @ 946bb0 <__cxa_atexit@plt+0x93a634> │ │ │ │ + ldr r2, [pc, #120] @ 946b80 <__cxa_atexit@plt+0x93a604> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 946b80 <__cxa_atexit@plt+0x93a604> │ │ │ │ + beq 946b50 <__cxa_atexit@plt+0x93a5d4> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 946b8c <__cxa_atexit@plt+0x93a610> │ │ │ │ - ldr r3, [pc, #92] @ 946bb4 <__cxa_atexit@plt+0x93a638> │ │ │ │ + bne 946b5c <__cxa_atexit@plt+0x93a5e0> │ │ │ │ + ldr r3, [pc, #92] @ 946b84 <__cxa_atexit@plt+0x93a608> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #68] @ 946bb8 <__cxa_atexit@plt+0x93a63c> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #68] @ 946b88 <__cxa_atexit@plt+0x93a60c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #40] @ 946bbc <__cxa_atexit@plt+0x93a640> │ │ │ │ - ldr r7, [pc, #40] @ 946bc0 <__cxa_atexit@plt+0x93a644> │ │ │ │ + ldr r5, [pc, #40] @ 946b8c <__cxa_atexit@plt+0x93a610> │ │ │ │ + ldr r7, [pc, #40] @ 946b90 <__cxa_atexit@plt+0x93a614> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r0, [pc, #32] @ 946bc4 <__cxa_atexit@plt+0x93a648> │ │ │ │ + ldr r0, [pc, #32] @ 946b94 <__cxa_atexit@plt+0x93a618> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - orreq pc, r1, #40, 8 @ 0x28000000 │ │ │ │ + orreq pc, r1, #88, 8 @ 0x58000000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmppeq sl, #216, 10 @ p-variant is OBSOLETE @ 0x36000000 │ │ │ │ - cmppeq sl, #208, 10 @ p-variant is OBSOLETE @ 0x34000000 │ │ │ │ - cmppeq sl, #204, 10 @ p-variant is OBSOLETE @ 0x33000000 │ │ │ │ + cmppeq sl, #8, 12 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ + cmppeq sl, #0, 12 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, #252, 10 @ p-variant is OBSOLETE @ 0x3f000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 946bfc <__cxa_atexit@plt+0x93a680> │ │ │ │ + bne 946bcc <__cxa_atexit@plt+0x93a650> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #56] @ 946c28 <__cxa_atexit@plt+0x93a6ac> │ │ │ │ + ldr r2, [pc, #56] @ 946bf8 <__cxa_atexit@plt+0x93a67c> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r3, [pc, #24] @ 946c1c <__cxa_atexit@plt+0x93a6a0> │ │ │ │ - ldr r7, [pc, #24] @ 946c20 <__cxa_atexit@plt+0x93a6a4> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r3, [pc, #24] @ 946bec <__cxa_atexit@plt+0x93a670> │ │ │ │ + ldr r7, [pc, #24] @ 946bf0 <__cxa_atexit@plt+0x93a674> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 946c24 <__cxa_atexit@plt+0x93a6a8> │ │ │ │ + ldr r0, [pc, #16] @ 946bf4 <__cxa_atexit@plt+0x93a678> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmppeq sl, #104, 10 @ p-variant is OBSOLETE @ 0x1a000000 │ │ │ │ - cmppeq sl, #100, 10 @ p-variant is OBSOLETE @ 0x19000000 │ │ │ │ + cmppeq sl, #152, 10 @ p-variant is OBSOLETE @ 0x26000000 │ │ │ │ + cmppeq sl, #148, 10 @ p-variant is OBSOLETE @ 0x25000000 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [pc, #148] @ 946cd4 <__cxa_atexit@plt+0x93a758> │ │ │ │ + ldr r7, [pc, #148] @ 946ca4 <__cxa_atexit@plt+0x93a728> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 946cbc <__cxa_atexit@plt+0x93a740> │ │ │ │ + bhi 946c8c <__cxa_atexit@plt+0x93a710> │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - bne 946c94 <__cxa_atexit@plt+0x93a718> │ │ │ │ - ldr r3, [pc, #100] @ 946cd8 <__cxa_atexit@plt+0x93a75c> │ │ │ │ + bne 946c64 <__cxa_atexit@plt+0x93a6e8> │ │ │ │ + ldr r3, [pc, #100] @ 946ca8 <__cxa_atexit@plt+0x93a72c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #96] @ 946cdc <__cxa_atexit@plt+0x93a760> │ │ │ │ + ldr r7, [pc, #96] @ 946cac <__cxa_atexit@plt+0x93a730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 946ce4 <__cxa_atexit@plt+0x93a768> │ │ │ │ + ldr r3, [pc, #72] @ 946cb4 <__cxa_atexit@plt+0x93a738> │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r9, [r2, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ - ldr r7, [pc, #28] @ 946ce0 <__cxa_atexit@plt+0x93a764> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ + ldr r7, [pc, #28] @ 946cb0 <__cxa_atexit@plt+0x93a734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq pc, r1, #44, 6 @ 0xb0000000 │ │ │ │ - orreq pc, r1, #32, 6 @ 0x80000000 │ │ │ │ - cmppeq sl, #148 @ p-variant is OBSOLETE @ 0x94 │ │ │ │ + orreq pc, r1, #92, 6 @ 0x70000001 │ │ │ │ + orreq pc, r1, #80, 6 @ 0x40000001 │ │ │ │ + cmppeq sl, #196 @ p-variant is OBSOLETE @ 0xc4 │ │ │ │ @ instruction: 0xffffb0dc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 946d1c <__cxa_atexit@plt+0x93a7a0> │ │ │ │ + ldr r2, [pc, #36] @ 946cec <__cxa_atexit@plt+0x93a770> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 946d20 <__cxa_atexit@plt+0x93a7a4> │ │ │ │ + ldr r3, [pc, #24] @ 946cf0 <__cxa_atexit@plt+0x93a774> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r1, #156, 4 @ 0xc0000009 │ │ │ │ - orreq pc, r1, #152, 4 @ 0x80000009 │ │ │ │ - cmppeq sl, #112, 8 @ p-variant is OBSOLETE @ 0x70000000 │ │ │ │ + orreq pc, r1, #204, 4 @ 0xc000000c │ │ │ │ + orreq pc, r1, #200, 4 @ 0x8000000c │ │ │ │ + cmppeq sl, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 946d7c <__cxa_atexit@plt+0x93a800> │ │ │ │ + bne 946d4c <__cxa_atexit@plt+0x93a7d0> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #120] @ 946dc0 <__cxa_atexit@plt+0x93a844> │ │ │ │ + ldr r2, [pc, #120] @ 946d90 <__cxa_atexit@plt+0x93a814> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 946d90 <__cxa_atexit@plt+0x93a814> │ │ │ │ + beq 946d60 <__cxa_atexit@plt+0x93a7e4> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 946d9c <__cxa_atexit@plt+0x93a820> │ │ │ │ - ldr r3, [pc, #92] @ 946dc4 <__cxa_atexit@plt+0x93a848> │ │ │ │ + bne 946d6c <__cxa_atexit@plt+0x93a7f0> │ │ │ │ + ldr r3, [pc, #92] @ 946d94 <__cxa_atexit@plt+0x93a818> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #68] @ 946dc8 <__cxa_atexit@plt+0x93a84c> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #68] @ 946d98 <__cxa_atexit@plt+0x93a81c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #40] @ 946dcc <__cxa_atexit@plt+0x93a850> │ │ │ │ - ldr r7, [pc, #40] @ 946dd0 <__cxa_atexit@plt+0x93a854> │ │ │ │ + ldr r5, [pc, #40] @ 946d9c <__cxa_atexit@plt+0x93a820> │ │ │ │ + ldr r7, [pc, #40] @ 946da0 <__cxa_atexit@plt+0x93a824> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r0, [pc, #32] @ 946dd4 <__cxa_atexit@plt+0x93a858> │ │ │ │ + ldr r0, [pc, #32] @ 946da4 <__cxa_atexit@plt+0x93a828> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq pc, r1, #24, 4 @ 0x80000001 │ │ │ │ + orreq pc, r1, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - cmppeq sl, #200, 6 @ p-variant is OBSOLETE @ 0x20000003 │ │ │ │ - cmppeq sl, #192, 6 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sl, #188, 6 @ p-variant is OBSOLETE @ 0xf0000002 │ │ │ │ + cmppeq sl, #248, 6 @ p-variant is OBSOLETE @ 0xe0000003 │ │ │ │ + cmppeq sl, #240, 6 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ + cmppeq sl, #236, 6 @ p-variant is OBSOLETE @ 0xb0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 946e0c <__cxa_atexit@plt+0x93a890> │ │ │ │ + bne 946ddc <__cxa_atexit@plt+0x93a860> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #56] @ 946e38 <__cxa_atexit@plt+0x93a8bc> │ │ │ │ + ldr r2, [pc, #56] @ 946e08 <__cxa_atexit@plt+0x93a88c> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r3, [pc, #24] @ 946e2c <__cxa_atexit@plt+0x93a8b0> │ │ │ │ - ldr r7, [pc, #24] @ 946e30 <__cxa_atexit@plt+0x93a8b4> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r3, [pc, #24] @ 946dfc <__cxa_atexit@plt+0x93a880> │ │ │ │ + ldr r7, [pc, #24] @ 946e00 <__cxa_atexit@plt+0x93a884> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 946e34 <__cxa_atexit@plt+0x93a8b8> │ │ │ │ + ldr r0, [pc, #16] @ 946e04 <__cxa_atexit@plt+0x93a888> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmppeq sl, #88, 6 @ p-variant is OBSOLETE @ 0x60000001 │ │ │ │ - cmppeq sl, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ + cmppeq sl, #136, 6 @ p-variant is OBSOLETE @ 0x20000002 │ │ │ │ + cmppeq sl, #132, 6 @ p-variant is OBSOLETE @ 0x10000002 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmppeq sl, #88, 6 @ p-variant is OBSOLETE @ 0x60000001 │ │ │ │ + cmppeq sl, #136, 6 @ p-variant is OBSOLETE @ 0x20000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 946e94 <__cxa_atexit@plt+0x93a918> │ │ │ │ + bne 946e64 <__cxa_atexit@plt+0x93a8e8> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #120] @ 946ed8 <__cxa_atexit@plt+0x93a95c> │ │ │ │ + ldr r2, [pc, #120] @ 946ea8 <__cxa_atexit@plt+0x93a92c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 946ea8 <__cxa_atexit@plt+0x93a92c> │ │ │ │ + beq 946e78 <__cxa_atexit@plt+0x93a8fc> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 946eb4 <__cxa_atexit@plt+0x93a938> │ │ │ │ - ldr r3, [pc, #92] @ 946edc <__cxa_atexit@plt+0x93a960> │ │ │ │ + bne 946e84 <__cxa_atexit@plt+0x93a908> │ │ │ │ + ldr r3, [pc, #92] @ 946eac <__cxa_atexit@plt+0x93a930> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #68] @ 946ee0 <__cxa_atexit@plt+0x93a964> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #68] @ 946eb0 <__cxa_atexit@plt+0x93a934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #40] @ 946ee4 <__cxa_atexit@plt+0x93a968> │ │ │ │ - ldr r7, [pc, #40] @ 946ee8 <__cxa_atexit@plt+0x93a96c> │ │ │ │ + ldr r5, [pc, #40] @ 946eb4 <__cxa_atexit@plt+0x93a938> │ │ │ │ + ldr r7, [pc, #40] @ 946eb8 <__cxa_atexit@plt+0x93a93c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ - ldr r0, [pc, #32] @ 946eec <__cxa_atexit@plt+0x93a970> │ │ │ │ + ldr r0, [pc, #32] @ 946ebc <__cxa_atexit@plt+0x93a940> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - orreq pc, r1, #0, 2 │ │ │ │ + orreq pc, r1, #48, 2 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmppeq sl, #176, 4 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sl, #168, 4 @ p-variant is OBSOLETE @ 0x8000000a │ │ │ │ - cmppeq sl, #164, 4 @ p-variant is OBSOLETE @ 0x4000000a │ │ │ │ + cmppeq sl, #224, 4 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, #216, 4 @ p-variant is OBSOLETE @ 0x8000000d │ │ │ │ + cmppeq sl, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 946f24 <__cxa_atexit@plt+0x93a9a8> │ │ │ │ + bne 946ef4 <__cxa_atexit@plt+0x93a978> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #56] @ 946f50 <__cxa_atexit@plt+0x93a9d4> │ │ │ │ + ldr r2, [pc, #56] @ 946f20 <__cxa_atexit@plt+0x93a9a4> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r3, [pc, #24] @ 946f44 <__cxa_atexit@plt+0x93a9c8> │ │ │ │ - ldr r7, [pc, #24] @ 946f48 <__cxa_atexit@plt+0x93a9cc> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r3, [pc, #24] @ 946f14 <__cxa_atexit@plt+0x93a998> │ │ │ │ + ldr r7, [pc, #24] @ 946f18 <__cxa_atexit@plt+0x93a99c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r0, [pc, #16] @ 946f4c <__cxa_atexit@plt+0x93a9d0> │ │ │ │ + ldr r0, [pc, #16] @ 946f1c <__cxa_atexit@plt+0x93a9a0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmppeq sl, #64, 4 @ p-variant is OBSOLETE │ │ │ │ - cmppeq sl, #60, 4 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ + cmppeq sl, #112, 4 @ p-variant is OBSOLETE │ │ │ │ + cmppeq sl, #108, 4 @ p-variant is OBSOLETE @ 0xc0000006 │ │ │ │ @ instruction: 0xffffff28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [pc, #148] @ 946ffc <__cxa_atexit@plt+0x93aa80> │ │ │ │ + ldr r7, [pc, #148] @ 946fcc <__cxa_atexit@plt+0x93aa50> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 946fe4 <__cxa_atexit@plt+0x93aa68> │ │ │ │ + bhi 946fb4 <__cxa_atexit@plt+0x93aa38> │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - bne 946fbc <__cxa_atexit@plt+0x93aa40> │ │ │ │ - ldr r3, [pc, #100] @ 947000 <__cxa_atexit@plt+0x93aa84> │ │ │ │ + bne 946f8c <__cxa_atexit@plt+0x93aa10> │ │ │ │ + ldr r3, [pc, #100] @ 946fd0 <__cxa_atexit@plt+0x93aa54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #96] @ 947004 <__cxa_atexit@plt+0x93aa88> │ │ │ │ + ldr r7, [pc, #96] @ 946fd4 <__cxa_atexit@plt+0x93aa58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 94700c <__cxa_atexit@plt+0x93aa90> │ │ │ │ + ldr r3, [pc, #72] @ 946fdc <__cxa_atexit@plt+0x93aa60> │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r9, [r2, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ - ldr r7, [pc, #28] @ 947008 <__cxa_atexit@plt+0x93aa8c> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ + ldr r7, [pc, #28] @ 946fd8 <__cxa_atexit@plt+0x93aa5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq pc, r1, #4 │ │ │ │ - orreq lr, r1, #248, 30 @ 0x3e0 │ │ │ │ - cmpeq sl, #108, 26 @ 0x1b00 │ │ │ │ + orreq pc, r1, #52 @ 0x34 │ │ │ │ + orreq pc, r1, #40 @ 0x28 │ │ │ │ + cmpeq sl, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xffffadb4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 947044 <__cxa_atexit@plt+0x93aac8> │ │ │ │ + ldr r2, [pc, #36] @ 947014 <__cxa_atexit@plt+0x93aa98> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 947048 <__cxa_atexit@plt+0x93aacc> │ │ │ │ + ldr r3, [pc, #24] @ 947018 <__cxa_atexit@plt+0x93aa9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r1, #116, 30 @ 0x1d0 │ │ │ │ - orreq lr, r1, #112, 30 @ 0x1c0 │ │ │ │ + orreq lr, r1, #164, 30 @ 0x290 │ │ │ │ + orreq lr, r1, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 947080 <__cxa_atexit@plt+0x93ab04> │ │ │ │ + ldr r2, [pc, #36] @ 947050 <__cxa_atexit@plt+0x93aad4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 947084 <__cxa_atexit@plt+0x93ab08> │ │ │ │ + ldr r3, [pc, #24] @ 947054 <__cxa_atexit@plt+0x93aad8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r1, #56, 30 @ 0xe0 │ │ │ │ - orreq lr, r1, #52, 30 @ 0xd0 │ │ │ │ - cmppeq sl, #68, 2 @ p-variant is OBSOLETE │ │ │ │ + orreq lr, r1, #104, 30 @ 0x1a0 │ │ │ │ + orreq lr, r1, #100, 30 @ 0x190 │ │ │ │ + cmppeq sl, #116, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 947128 <__cxa_atexit@plt+0x93abac> │ │ │ │ - ldr r2, [pc, #140] @ 947138 <__cxa_atexit@plt+0x93abbc> │ │ │ │ + bhi 9470f8 <__cxa_atexit@plt+0x93ab7c> │ │ │ │ + ldr r2, [pc, #140] @ 947108 <__cxa_atexit@plt+0x93ab8c> │ │ │ │ mov r7, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 9470fc <__cxa_atexit@plt+0x93ab80> │ │ │ │ + beq 9470cc <__cxa_atexit@plt+0x93ab50> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 94710c <__cxa_atexit@plt+0x93ab90> │ │ │ │ - ldr r2, [pc, #112] @ 94713c <__cxa_atexit@plt+0x93abc0> │ │ │ │ + bne 9470dc <__cxa_atexit@plt+0x93ab60> │ │ │ │ + ldr r2, [pc, #112] @ 94710c <__cxa_atexit@plt+0x93ab90> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 947120 <__cxa_atexit@plt+0x93aba4> │ │ │ │ - ldr r2, [pc, #88] @ 947140 <__cxa_atexit@plt+0x93abc4> │ │ │ │ + beq 9470f0 <__cxa_atexit@plt+0x93ab74> │ │ │ │ + ldr r2, [pc, #88] @ 947110 <__cxa_atexit@plt+0x93ab94> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 947148 <__cxa_atexit@plt+0x93abcc> │ │ │ │ + ldr r7, [pc, #52] @ 947118 <__cxa_atexit@plt+0x93ab9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 947144 <__cxa_atexit@plt+0x93abc8> │ │ │ │ + ldr r7, [pc, #20] @ 947114 <__cxa_atexit@plt+0x93ab98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ + cmppeq sl, #228 @ p-variant is OBSOLETE @ 0xe4 │ │ │ │ + orreq lr, r1, #184, 28 @ 0xb80 │ │ │ │ cmppeq sl, #180 @ p-variant is OBSOLETE @ 0xb4 │ │ │ │ - orreq lr, r1, #136, 28 @ 0x880 │ │ │ │ - cmppeq sl, #132 @ p-variant is OBSOLETE @ 0x84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94719c <__cxa_atexit@plt+0x93ac20> │ │ │ │ - ldr r2, [pc, #80] @ 9471bc <__cxa_atexit@plt+0x93ac40> │ │ │ │ + bne 94716c <__cxa_atexit@plt+0x93abf0> │ │ │ │ + ldr r2, [pc, #80] @ 94718c <__cxa_atexit@plt+0x93ac10> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9471b0 <__cxa_atexit@plt+0x93ac34> │ │ │ │ - ldr r3, [pc, #52] @ 9471c0 <__cxa_atexit@plt+0x93ac44> │ │ │ │ + beq 947180 <__cxa_atexit@plt+0x93ac04> │ │ │ │ + ldr r3, [pc, #52] @ 947190 <__cxa_atexit@plt+0x93ac14> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ - ldr r7, [pc, #32] @ 9471c4 <__cxa_atexit@plt+0x93ac48> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + ldr r7, [pc, #32] @ 947194 <__cxa_atexit@plt+0x93ac18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - orreq lr, r1, #248, 26 @ 0x3e00 │ │ │ │ - cmppeq sl, #8 @ p-variant is OBSOLETE │ │ │ │ + orreq lr, r1, #40, 28 @ 0x280 │ │ │ │ + cmppeq sl, #56 @ p-variant is OBSOLETE @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #12] @ 9471ec <__cxa_atexit@plt+0x93ac70> │ │ │ │ + ldr r3, [pc, #12] @ 9471bc <__cxa_atexit@plt+0x93ac40> │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq sl, #204, 30 @ 0x330 │ │ │ │ + cmpeq sl, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ ldrne r2, [r5, #4] │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ cmpne r2, #40 @ 0x28 │ │ │ │ - bne 94723c <__cxa_atexit@plt+0x93acc0> │ │ │ │ + bne 94720c <__cxa_atexit@plt+0x93ac90> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 947294 <__cxa_atexit@plt+0x93ad18> │ │ │ │ - ldr r3, [pc, #160] @ 9472c8 <__cxa_atexit@plt+0x93ad4c> │ │ │ │ - ldr r2, [pc, #160] @ 9472cc <__cxa_atexit@plt+0x93ad50> │ │ │ │ + bhi 947264 <__cxa_atexit@plt+0x93ace8> │ │ │ │ + ldr r3, [pc, #160] @ 947298 <__cxa_atexit@plt+0x93ad1c> │ │ │ │ + ldr r2, [pc, #160] @ 94729c <__cxa_atexit@plt+0x93ad20> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #4]! │ │ │ │ add r8, r2, #1 │ │ │ │ - b d1daf0 <__cxa_atexit@plt+0xd11574> │ │ │ │ + b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ cmp r2, #58 @ 0x3a │ │ │ │ - bne 94726c <__cxa_atexit@plt+0x93acf0> │ │ │ │ + bne 94723c <__cxa_atexit@plt+0x93acc0> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9472ac <__cxa_atexit@plt+0x93ad30> │ │ │ │ - ldr r7, [pc, #108] @ 9472c0 <__cxa_atexit@plt+0x93ad44> │ │ │ │ + bhi 94727c <__cxa_atexit@plt+0x93ad00> │ │ │ │ + ldr r7, [pc, #108] @ 947290 <__cxa_atexit@plt+0x93ad14> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 947284 <__cxa_atexit@plt+0x93ad08> │ │ │ │ + beq 947254 <__cxa_atexit@plt+0x93acd8> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 946820 <__cxa_atexit@plt+0x93a2a4> │ │ │ │ - ldr r3, [pc, #68] @ 9472b8 <__cxa_atexit@plt+0x93ad3c> │ │ │ │ + b 9467f0 <__cxa_atexit@plt+0x93a274> │ │ │ │ + ldr r3, [pc, #68] @ 947288 <__cxa_atexit@plt+0x93ad0c> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, r3 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9472bc <__cxa_atexit@plt+0x93ad40> │ │ │ │ + ldr r7, [pc, #32] @ 94728c <__cxa_atexit@plt+0x93ad10> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9472c4 <__cxa_atexit@plt+0x93ad48> │ │ │ │ + ldr r7, [pc, #16] @ 947294 <__cxa_atexit@plt+0x93ad18> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 94729c <__cxa_atexit@plt+0x93ad20> │ │ │ │ - cmpeq sl, #208, 20 @ 0xd0000 │ │ │ │ - cmpeq sl, #124, 22 @ 0x1f000 │ │ │ │ + b 94726c <__cxa_atexit@plt+0x93acf0> │ │ │ │ + cmpeq sl, #0, 22 │ │ │ │ + cmpeq sl, #172, 22 @ 0x2b000 │ │ │ │ @ instruction: 0xfffff5c4 │ │ │ │ - cmpeq sl, #8, 30 │ │ │ │ + cmpeq sl, #56, 30 @ 0xe0 │ │ │ │ @ instruction: 0xffffbba4 │ │ │ │ - cmpeq sl, #192, 22 @ 0x30000 │ │ │ │ + cmpeq sl, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9472f4 <__cxa_atexit@plt+0x93ad78> │ │ │ │ + bhi 9472c4 <__cxa_atexit@plt+0x93ad48> │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 947308 <__cxa_atexit@plt+0x93ad8c> │ │ │ │ - ldr r7, [pc, #8] @ 947304 <__cxa_atexit@plt+0x93ad88> │ │ │ │ + b 9472d8 <__cxa_atexit@plt+0x93ad5c> │ │ │ │ + ldr r7, [pc, #8] @ 9472d4 <__cxa_atexit@plt+0x93ad58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #240, 28 @ 0xf00 │ │ │ │ + cmpeq sl, #32, 30 @ 0x80 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9473a0 <__cxa_atexit@plt+0x93ae24> │ │ │ │ - ldr r2, [pc, #144] @ 9473b4 <__cxa_atexit@plt+0x93ae38> │ │ │ │ + bne 947370 <__cxa_atexit@plt+0x93adf4> │ │ │ │ + ldr r2, [pc, #144] @ 947384 <__cxa_atexit@plt+0x93ae08> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ tst r2, #3 │ │ │ │ - beq 947370 <__cxa_atexit@plt+0x93adf4> │ │ │ │ + beq 947340 <__cxa_atexit@plt+0x93adc4> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ - bne 947384 <__cxa_atexit@plt+0x93ae08> │ │ │ │ + bne 947354 <__cxa_atexit@plt+0x93add8> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 94732c <__cxa_atexit@plt+0x93adb0> │ │ │ │ + beq 9472fc <__cxa_atexit@plt+0x93ad80> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 94739c <__cxa_atexit@plt+0x93ae20> │ │ │ │ - ldr r3, [pc, #88] @ 9473bc <__cxa_atexit@plt+0x93ae40> │ │ │ │ + bne 94736c <__cxa_atexit@plt+0x93adf0> │ │ │ │ + ldr r3, [pc, #88] @ 94738c <__cxa_atexit@plt+0x93ae10> │ │ │ │ ldr r0, [r7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #48] @ 9473c0 <__cxa_atexit@plt+0x93ae44> │ │ │ │ + ldr r7, [pc, #48] @ 947390 <__cxa_atexit@plt+0x93ae14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 9473b8 <__cxa_atexit@plt+0x93ae3c> │ │ │ │ + ldr r7, [pc, #16] @ 947388 <__cxa_atexit@plt+0x93ae0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - orreq lr, r1, #244, 22 @ 0x3d000 │ │ │ │ + orreq lr, r1, #36, 24 @ 0x2400 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq lr, r1, #16, 24 @ 0x1000 │ │ │ │ + orreq lr, r1, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ - bne 9473fc <__cxa_atexit@plt+0x93ae80> │ │ │ │ - ldr r3, [pc, #56] @ 947418 <__cxa_atexit@plt+0x93ae9c> │ │ │ │ + bne 9473cc <__cxa_atexit@plt+0x93ae50> │ │ │ │ + ldr r3, [pc, #56] @ 9473e8 <__cxa_atexit@plt+0x93ae6c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 947410 <__cxa_atexit@plt+0x93ae94> │ │ │ │ + beq 9473e0 <__cxa_atexit@plt+0x93ae64> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 947308 <__cxa_atexit@plt+0x93ad8c> │ │ │ │ - ldr r7, [pc, #24] @ 94741c <__cxa_atexit@plt+0x93aea0> │ │ │ │ + b 9472d8 <__cxa_atexit@plt+0x93ad5c> │ │ │ │ + ldr r7, [pc, #24] @ 9473ec <__cxa_atexit@plt+0x93ae70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq lr, r1, #156, 22 @ 0x27000 │ │ │ │ + orreq lr, r1, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 947308 <__cxa_atexit@plt+0x93ad8c> │ │ │ │ - cmpeq sl, #92, 26 @ 0x1700 │ │ │ │ + b 9472d8 <__cxa_atexit@plt+0x93ad5c> │ │ │ │ + cmpeq sl, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9474cc <__cxa_atexit@plt+0x93af50> │ │ │ │ - ldr r7, [pc, #132] @ 9474dc <__cxa_atexit@plt+0x93af60> │ │ │ │ + bhi 94749c <__cxa_atexit@plt+0x93af20> │ │ │ │ + ldr r7, [pc, #132] @ 9474ac <__cxa_atexit@plt+0x93af30> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ands r7, r8, #3 │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 947498 <__cxa_atexit@plt+0x93af1c> │ │ │ │ + beq 947468 <__cxa_atexit@plt+0x93aeec> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9474a4 <__cxa_atexit@plt+0x93af28> │ │ │ │ - ldr r7, [pc, #104] @ 9474e0 <__cxa_atexit@plt+0x93af64> │ │ │ │ + bne 947474 <__cxa_atexit@plt+0x93aef8> │ │ │ │ + ldr r7, [pc, #104] @ 9474b0 <__cxa_atexit@plt+0x93af34> │ │ │ │ ldr r1, [r8, #6] │ │ │ │ ldr r2, [r8, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ str r1, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 9474e8 <__cxa_atexit@plt+0x93af6c> │ │ │ │ - ldr r7, [pc, #60] @ 9474ec <__cxa_atexit@plt+0x93af70> │ │ │ │ + ldr r2, [pc, #60] @ 9474b8 <__cxa_atexit@plt+0x93af3c> │ │ │ │ + ldr r7, [pc, #60] @ 9474bc <__cxa_atexit@plt+0x93af40> │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - ldr r0, [pc, #48] @ 9474f0 <__cxa_atexit@plt+0x93af74> │ │ │ │ + ldr r0, [pc, #48] @ 9474c0 <__cxa_atexit@plt+0x93af44> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9474e4 <__cxa_atexit@plt+0x93af68> │ │ │ │ + ldr r7, [pc, #16] @ 9474b4 <__cxa_atexit@plt+0x93af38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmpeq sl, #28, 26 @ 0x700 │ │ │ │ + cmpeq sl, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r4, ror r2 │ │ │ │ - cmpeq sl, #188, 24 @ 0xbc00 │ │ │ │ - cmpeq sl, #180, 24 @ 0xb400 │ │ │ │ - cmpeq sl, #160, 24 @ 0xa000 │ │ │ │ + cmpeq sl, #236, 24 @ 0xec00 │ │ │ │ + cmpeq sl, #228, 24 @ 0xe400 │ │ │ │ + cmpeq sl, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 947528 <__cxa_atexit@plt+0x93afac> │ │ │ │ + bne 9474f8 <__cxa_atexit@plt+0x93af7c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #100] @ 947580 <__cxa_atexit@plt+0x93b004> │ │ │ │ + ldr r2, [pc, #100] @ 947550 <__cxa_atexit@plt+0x93afd4> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r3, [pc, #64] @ 947570 <__cxa_atexit@plt+0x93aff4> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r3, [pc, #64] @ 947540 <__cxa_atexit@plt+0x93afc4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 947568 <__cxa_atexit@plt+0x93afec> │ │ │ │ - ldr r2, [pc, #44] @ 947574 <__cxa_atexit@plt+0x93aff8> │ │ │ │ - ldr r3, [pc, #44] @ 947578 <__cxa_atexit@plt+0x93affc> │ │ │ │ + beq 947538 <__cxa_atexit@plt+0x93afbc> │ │ │ │ + ldr r2, [pc, #44] @ 947544 <__cxa_atexit@plt+0x93afc8> │ │ │ │ + ldr r3, [pc, #44] @ 947548 <__cxa_atexit@plt+0x93afcc> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #32] @ 94757c <__cxa_atexit@plt+0x93b000> │ │ │ │ + ldr r0, [pc, #32] @ 94754c <__cxa_atexit@plt+0x93afd0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq sl, #32, 24 @ 0x2000 │ │ │ │ - cmpeq sl, #24, 24 @ 0x1800 │ │ │ │ + cmpeq sl, #80, 24 @ 0x5000 │ │ │ │ + cmpeq sl, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq sl, #16, 24 @ 0x1000 │ │ │ │ + cmpeq sl, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9475dc <__cxa_atexit@plt+0x93b060> │ │ │ │ + bne 9475ac <__cxa_atexit@plt+0x93b030> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #144] @ 947638 <__cxa_atexit@plt+0x93b0bc> │ │ │ │ + ldr r2, [pc, #144] @ 947608 <__cxa_atexit@plt+0x93b08c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 94762c <__cxa_atexit@plt+0x93b0b0> │ │ │ │ + beq 9475fc <__cxa_atexit@plt+0x93b080> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9475f0 <__cxa_atexit@plt+0x93b074> │ │ │ │ - ldr r3, [pc, #132] @ 94764c <__cxa_atexit@plt+0x93b0d0> │ │ │ │ + bne 9475c0 <__cxa_atexit@plt+0x93b044> │ │ │ │ + ldr r3, [pc, #132] @ 94761c <__cxa_atexit@plt+0x93b0a0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #108] @ 947650 <__cxa_atexit@plt+0x93b0d4> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #108] @ 947620 <__cxa_atexit@plt+0x93b0a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #68] @ 94763c <__cxa_atexit@plt+0x93b0c0> │ │ │ │ + ldr r2, [pc, #68] @ 94760c <__cxa_atexit@plt+0x93b090> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 94762c <__cxa_atexit@plt+0x93b0b0> │ │ │ │ - ldr r2, [pc, #48] @ 947640 <__cxa_atexit@plt+0x93b0c4> │ │ │ │ - ldr r3, [pc, #48] @ 947644 <__cxa_atexit@plt+0x93b0c8> │ │ │ │ + beq 9475fc <__cxa_atexit@plt+0x93b080> │ │ │ │ + ldr r2, [pc, #48] @ 947610 <__cxa_atexit@plt+0x93b094> │ │ │ │ + ldr r3, [pc, #48] @ 947614 <__cxa_atexit@plt+0x93b098> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ - ldr r0, [pc, #40] @ 947648 <__cxa_atexit@plt+0x93b0cc> │ │ │ │ + ldr r0, [pc, #40] @ 947618 <__cxa_atexit@plt+0x93b09c> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - cmpeq sl, #92, 22 @ 0x17000 │ │ │ │ - cmpeq sl, #84, 22 @ 0x15000 │ │ │ │ + cmpeq sl, #140, 22 @ 0x23000 │ │ │ │ + cmpeq sl, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - orreq lr, r1, #184, 18 @ 0x2e0000 │ │ │ │ - cmpeq sl, #64, 22 @ 0x10000 │ │ │ │ + orreq lr, r1, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq sl, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 947688 <__cxa_atexit@plt+0x93b10c> │ │ │ │ + bne 947658 <__cxa_atexit@plt+0x93b0dc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #100] @ 9476e0 <__cxa_atexit@plt+0x93b164> │ │ │ │ + ldr r2, [pc, #100] @ 9476b0 <__cxa_atexit@plt+0x93b134> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r3, [pc, #64] @ 9476d0 <__cxa_atexit@plt+0x93b154> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r3, [pc, #64] @ 9476a0 <__cxa_atexit@plt+0x93b124> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9476c8 <__cxa_atexit@plt+0x93b14c> │ │ │ │ - ldr r2, [pc, #44] @ 9476d4 <__cxa_atexit@plt+0x93b158> │ │ │ │ - ldr r3, [pc, #44] @ 9476d8 <__cxa_atexit@plt+0x93b15c> │ │ │ │ + beq 947698 <__cxa_atexit@plt+0x93b11c> │ │ │ │ + ldr r2, [pc, #44] @ 9476a4 <__cxa_atexit@plt+0x93b128> │ │ │ │ + ldr r3, [pc, #44] @ 9476a8 <__cxa_atexit@plt+0x93b12c> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #32] @ 9476dc <__cxa_atexit@plt+0x93b160> │ │ │ │ + ldr r0, [pc, #32] @ 9476ac <__cxa_atexit@plt+0x93b130> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq sl, #192, 20 @ 0xc0000 │ │ │ │ - cmpeq sl, #184, 20 @ 0xb8000 │ │ │ │ + cmpeq sl, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq sl, #232, 20 @ 0xe8000 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ - cmpeq sl, #144, 20 @ 0x90000 │ │ │ │ + cmpeq sl, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 947718 <__cxa_atexit@plt+0x93b19c> │ │ │ │ - ldr r3, [pc, #32] @ 94771c <__cxa_atexit@plt+0x93b1a0> │ │ │ │ + ldr r2, [pc, #32] @ 9476e8 <__cxa_atexit@plt+0x93b16c> │ │ │ │ + ldr r3, [pc, #32] @ 9476ec <__cxa_atexit@plt+0x93b170> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ 947720 <__cxa_atexit@plt+0x93b1a4> │ │ │ │ + ldr r0, [pc, #20] @ 9476f0 <__cxa_atexit@plt+0x93b174> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, #112, 20 @ 0x70000 │ │ │ │ - cmpeq sl, #104, 20 @ 0x68000 │ │ │ │ + cmpeq sl, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq sl, #152, 20 @ 0x98000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [pc, #176] @ 9477e8 <__cxa_atexit@plt+0x93b26c> │ │ │ │ + ldr r7, [pc, #176] @ 9477b8 <__cxa_atexit@plt+0x93b23c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9477d0 <__cxa_atexit@plt+0x93b254> │ │ │ │ + bhi 9477a0 <__cxa_atexit@plt+0x93b224> │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - bne 947784 <__cxa_atexit@plt+0x93b208> │ │ │ │ - ldr r7, [pc, #128] @ 9477ec <__cxa_atexit@plt+0x93b270> │ │ │ │ + bne 947754 <__cxa_atexit@plt+0x93b1d8> │ │ │ │ + ldr r7, [pc, #128] @ 9477bc <__cxa_atexit@plt+0x93b240> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9477ac <__cxa_atexit@plt+0x93b230> │ │ │ │ + bne 94777c <__cxa_atexit@plt+0x93b200> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #108] @ 9477f8 <__cxa_atexit@plt+0x93b27c> │ │ │ │ + ldr r3, [pc, #108] @ 9477c8 <__cxa_atexit@plt+0x93b24c> │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r9, [r2, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ - ldr r3, [pc, #60] @ 9477f0 <__cxa_atexit@plt+0x93b274> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ + ldr r3, [pc, #60] @ 9477c0 <__cxa_atexit@plt+0x93b244> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9477c8 <__cxa_atexit@plt+0x93b24c> │ │ │ │ - b 947858 <__cxa_atexit@plt+0x93b2dc> │ │ │ │ + beq 947798 <__cxa_atexit@plt+0x93b21c> │ │ │ │ + b 947828 <__cxa_atexit@plt+0x93b2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9477f4 <__cxa_atexit@plt+0x93b278> │ │ │ │ + ldr r7, [pc, #28] @ 9477c4 <__cxa_atexit@plt+0x93b248> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - orreq lr, r1, #48, 16 @ 0x300000 │ │ │ │ + orreq lr, r1, #96, 16 @ 0x600000 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq sl, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq sl, #176, 10 @ 0x2c000000 │ │ │ │ @ instruction: 0xffffa5ec │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 947824 <__cxa_atexit@plt+0x93b2a8> │ │ │ │ - ldr r7, [pc, #52] @ 94784c <__cxa_atexit@plt+0x93b2d0> │ │ │ │ + bne 9477f4 <__cxa_atexit@plt+0x93b278> │ │ │ │ + ldr r7, [pc, #52] @ 94781c <__cxa_atexit@plt+0x93b2a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 947848 <__cxa_atexit@plt+0x93b2cc> │ │ │ │ + ldr r3, [pc, #28] @ 947818 <__cxa_atexit@plt+0x93b29c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 947840 <__cxa_atexit@plt+0x93b2c4> │ │ │ │ - b 947858 <__cxa_atexit@plt+0x93b2dc> │ │ │ │ + beq 947810 <__cxa_atexit@plt+0x93b294> │ │ │ │ + b 947828 <__cxa_atexit@plt+0x93b2ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq lr, r1, #132, 14 @ 0x2100000 │ │ │ │ + orreq lr, r1, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9478ac <__cxa_atexit@plt+0x93b330> │ │ │ │ + bne 94787c <__cxa_atexit@plt+0x93b300> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #100] @ 9478d8 <__cxa_atexit@plt+0x93b35c> │ │ │ │ + ldr r1, [pc, #100] @ 9478a8 <__cxa_atexit@plt+0x93b32c> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 9478c0 <__cxa_atexit@plt+0x93b344> │ │ │ │ + beq 947890 <__cxa_atexit@plt+0x93b314> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ - bne 9478ac <__cxa_atexit@plt+0x93b330> │ │ │ │ - ldr r3, [pc, #64] @ 9478dc <__cxa_atexit@plt+0x93b360> │ │ │ │ + bne 94787c <__cxa_atexit@plt+0x93b300> │ │ │ │ + ldr r3, [pc, #64] @ 9478ac <__cxa_atexit@plt+0x93b330> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9478d0 <__cxa_atexit@plt+0x93b354> │ │ │ │ - b 947940 <__cxa_atexit@plt+0x93b3c4> │ │ │ │ - ldr r7, [pc, #44] @ 9478e0 <__cxa_atexit@plt+0x93b364> │ │ │ │ + beq 9478a0 <__cxa_atexit@plt+0x93b324> │ │ │ │ + b 947910 <__cxa_atexit@plt+0x93b394> │ │ │ │ + ldr r7, [pc, #44] @ 9478b0 <__cxa_atexit@plt+0x93b334> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - orreq lr, r1, #236, 12 @ 0xec00000 │ │ │ │ + orreq lr, r1, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ - bne 947914 <__cxa_atexit@plt+0x93b398> │ │ │ │ - ldr r3, [pc, #48] @ 947930 <__cxa_atexit@plt+0x93b3b4> │ │ │ │ + bne 9478e4 <__cxa_atexit@plt+0x93b368> │ │ │ │ + ldr r3, [pc, #48] @ 947900 <__cxa_atexit@plt+0x93b384> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 947928 <__cxa_atexit@plt+0x93b3ac> │ │ │ │ - b 947940 <__cxa_atexit@plt+0x93b3c4> │ │ │ │ - ldr r7, [pc, #24] @ 947934 <__cxa_atexit@plt+0x93b3b8> │ │ │ │ + beq 9478f8 <__cxa_atexit@plt+0x93b37c> │ │ │ │ + b 947910 <__cxa_atexit@plt+0x93b394> │ │ │ │ + ldr r7, [pc, #24] @ 947904 <__cxa_atexit@plt+0x93b388> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - orreq lr, r1, #132, 12 @ 0x8400000 │ │ │ │ + orreq lr, r1, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9479a8 <__cxa_atexit@plt+0x93b42c> │ │ │ │ + bne 947978 <__cxa_atexit@plt+0x93b3fc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r8, [r3, #6] │ │ │ │ - ldr r2, [pc, #136] @ 9479e8 <__cxa_atexit@plt+0x93b46c> │ │ │ │ + ldr r2, [pc, #136] @ 9479b8 <__cxa_atexit@plt+0x93b43c> │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9479bc <__cxa_atexit@plt+0x93b440> │ │ │ │ + beq 94798c <__cxa_atexit@plt+0x93b410> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ - bne 9479a8 <__cxa_atexit@plt+0x93b42c> │ │ │ │ - ldr r7, [pc, #100] @ 9479ec <__cxa_atexit@plt+0x93b470> │ │ │ │ + bne 947978 <__cxa_atexit@plt+0x93b3fc> │ │ │ │ + ldr r7, [pc, #100] @ 9479bc <__cxa_atexit@plt+0x93b440> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 9479c8 <__cxa_atexit@plt+0x93b44c> │ │ │ │ + beq 947998 <__cxa_atexit@plt+0x93b41c> │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9479d4 <__cxa_atexit@plt+0x93b458> │ │ │ │ + bhi 9479a4 <__cxa_atexit@plt+0x93b428> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ - b 947308 <__cxa_atexit@plt+0x93ad8c> │ │ │ │ - ldr r7, [pc, #68] @ 9479f4 <__cxa_atexit@plt+0x93b478> │ │ │ │ + b 9472d8 <__cxa_atexit@plt+0x93ad5c> │ │ │ │ + ldr r7, [pc, #68] @ 9479c4 <__cxa_atexit@plt+0x93b448> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9479f0 <__cxa_atexit@plt+0x93b474> │ │ │ │ + ldr r7, [pc, #20] @ 9479c0 <__cxa_atexit@plt+0x93b444> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmpeq sl, #12, 16 @ 0xc0000 │ │ │ │ - orreq lr, r1, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq sl, #60, 16 @ 0x3c0000 │ │ │ │ + orreq lr, r1, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #45 @ 0x2d │ │ │ │ - bne 947a40 <__cxa_atexit@plt+0x93b4c4> │ │ │ │ + bne 947a10 <__cxa_atexit@plt+0x93b494> │ │ │ │ mov r7, r5 │ │ │ │ - ldr r3, [pc, #96] @ 947a78 <__cxa_atexit@plt+0x93b4fc> │ │ │ │ + ldr r3, [pc, #96] @ 947a48 <__cxa_atexit@plt+0x93b4cc> │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 947a54 <__cxa_atexit@plt+0x93b4d8> │ │ │ │ + beq 947a24 <__cxa_atexit@plt+0x93b4a8> │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 947a64 <__cxa_atexit@plt+0x93b4e8> │ │ │ │ + bhi 947a34 <__cxa_atexit@plt+0x93b4b8> │ │ │ │ str r8, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 947308 <__cxa_atexit@plt+0x93ad8c> │ │ │ │ - ldr r7, [pc, #56] @ 947a80 <__cxa_atexit@plt+0x93b504> │ │ │ │ + b 9472d8 <__cxa_atexit@plt+0x93ad5c> │ │ │ │ + ldr r7, [pc, #56] @ 947a50 <__cxa_atexit@plt+0x93b4d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 947a7c <__cxa_atexit@plt+0x93b500> │ │ │ │ + ldr r7, [pc, #16] @ 947a4c <__cxa_atexit@plt+0x93b4d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq sl, #124, 14 @ 0x1f00000 │ │ │ │ - orreq lr, r1, #88, 10 @ 0x16000000 │ │ │ │ + cmpeq sl, #172, 14 @ 0x2b00000 │ │ │ │ + orreq lr, r1, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 947aa8 <__cxa_atexit@plt+0x93b52c> │ │ │ │ + bhi 947a78 <__cxa_atexit@plt+0x93b4fc> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ - b 947308 <__cxa_atexit@plt+0x93ad8c> │ │ │ │ - ldr r7, [pc, #12] @ 947abc <__cxa_atexit@plt+0x93b540> │ │ │ │ + b 9472d8 <__cxa_atexit@plt+0x93ad5c> │ │ │ │ + ldr r7, [pc, #12] @ 947a8c <__cxa_atexit@plt+0x93b510> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #56, 14 @ 0xe00000 │ │ │ │ + cmpeq sl, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 947af4 <__cxa_atexit@plt+0x93b578> │ │ │ │ - ldr r3, [pc, #36] @ 947b04 <__cxa_atexit@plt+0x93b588> │ │ │ │ - ldr r9, [pc, #36] @ 947b08 <__cxa_atexit@plt+0x93b58c> │ │ │ │ + bhi 947ac4 <__cxa_atexit@plt+0x93b548> │ │ │ │ + ldr r3, [pc, #36] @ 947ad4 <__cxa_atexit@plt+0x93b558> │ │ │ │ + ldr r9, [pc, #36] @ 947ad8 <__cxa_atexit@plt+0x93b55c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ - ldr r7, [pc, #16] @ 947b0c <__cxa_atexit@plt+0x93b590> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ + ldr r7, [pc, #16] @ 947adc <__cxa_atexit@plt+0x93b560> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq sl, #76, 4 @ 0xc0000004 │ │ │ │ - cmpeq sl, #52, 14 @ 0xd00000 │ │ │ │ - cmpeq sl, #12, 14 @ 0x300000 │ │ │ │ + cmpeq sl, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq sl, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq sl, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 947b3c <__cxa_atexit@plt+0x93b5c0> │ │ │ │ - ldr r7, [pc, #48] @ 947b60 <__cxa_atexit@plt+0x93b5e4> │ │ │ │ + bne 947b0c <__cxa_atexit@plt+0x93b590> │ │ │ │ + ldr r7, [pc, #48] @ 947b30 <__cxa_atexit@plt+0x93b5b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 947b58 <__cxa_atexit@plt+0x93b5dc> │ │ │ │ - ldr r9, [pc, #20] @ 947b5c <__cxa_atexit@plt+0x93b5e0> │ │ │ │ + ldr r3, [pc, #20] @ 947b28 <__cxa_atexit@plt+0x93b5ac> │ │ │ │ + ldr r9, [pc, #20] @ 947b2c <__cxa_atexit@plt+0x93b5b0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq sl, #252, 2 @ 0x3f │ │ │ │ - orreq lr, r1, #112, 8 @ 0x70000000 │ │ │ │ - cmpeq sl, #168, 12 @ 0xa800000 │ │ │ │ + cmpeq sl, #44, 4 @ 0xc0000002 │ │ │ │ + orreq lr, r1, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq sl, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 947b90 <__cxa_atexit@plt+0x93b614> │ │ │ │ - ldr r7, [pc, #52] @ 947bb8 <__cxa_atexit@plt+0x93b63c> │ │ │ │ + bne 947b60 <__cxa_atexit@plt+0x93b5e4> │ │ │ │ + ldr r7, [pc, #52] @ 947b88 <__cxa_atexit@plt+0x93b60c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 947bb4 <__cxa_atexit@plt+0x93b638> │ │ │ │ + ldr r3, [pc, #28] @ 947b84 <__cxa_atexit@plt+0x93b608> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 947bac <__cxa_atexit@plt+0x93b630> │ │ │ │ - b 947bc8 <__cxa_atexit@plt+0x93b64c> │ │ │ │ + beq 947b7c <__cxa_atexit@plt+0x93b600> │ │ │ │ + b 947b98 <__cxa_atexit@plt+0x93b61c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq lr, r1, #28, 8 @ 0x1c000000 │ │ │ │ - cmpeq sl, #80, 12 @ 0x5000000 │ │ │ │ + orreq lr, r1, #76, 8 @ 0x4c000000 │ │ │ │ + cmpeq sl, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 947c44 <__cxa_atexit@plt+0x93b6c8> │ │ │ │ + bne 947c14 <__cxa_atexit@plt+0x93b698> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r1, [pc, #200] @ 947cb0 <__cxa_atexit@plt+0x93b734> │ │ │ │ + ldr r1, [pc, #200] @ 947c80 <__cxa_atexit@plt+0x93b704> │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5, #-4] │ │ │ │ - beq 947c58 <__cxa_atexit@plt+0x93b6dc> │ │ │ │ + beq 947c28 <__cxa_atexit@plt+0x93b6ac> │ │ │ │ ldr r8, [r3, #3] │ │ │ │ cmp r8, #126 @ 0x7e │ │ │ │ - bne 947c68 <__cxa_atexit@plt+0x93b6ec> │ │ │ │ - ldr r1, [pc, #160] @ 947cb4 <__cxa_atexit@plt+0x93b738> │ │ │ │ + bne 947c38 <__cxa_atexit@plt+0x93b6bc> │ │ │ │ + ldr r1, [pc, #160] @ 947c84 <__cxa_atexit@plt+0x93b708> │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ mov r1, #126 @ 0x7e │ │ │ │ stmib r2, {r1, r3} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 947c84 <__cxa_atexit@plt+0x93b708> │ │ │ │ + beq 947c54 <__cxa_atexit@plt+0x93b6d8> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 947c9c <__cxa_atexit@plt+0x93b720> │ │ │ │ + bne 947c6c <__cxa_atexit@plt+0x93b6f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 947cc0 <__cxa_atexit@plt+0x93b744> │ │ │ │ + ldr r7, [pc, #116] @ 947c90 <__cxa_atexit@plt+0x93b714> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 947cc4 <__cxa_atexit@plt+0x93b748> │ │ │ │ + ldr r7, [pc, #84] @ 947c94 <__cxa_atexit@plt+0x93b718> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ - ldr r5, [pc, #48] @ 947cbc <__cxa_atexit@plt+0x93b740> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + ldr r5, [pc, #48] @ 947c8c <__cxa_atexit@plt+0x93b710> │ │ │ │ mov r8, #126 @ 0x7e │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ - ldr r7, [pc, #20] @ 947cb8 <__cxa_atexit@plt+0x93b73c> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + ldr r7, [pc, #20] @ 947c88 <__cxa_atexit@plt+0x93b70c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - orreq lr, r1, #252, 4 @ 0xc000000f │ │ │ │ + orreq lr, r1, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - orreq lr, r1, #80, 6 @ 0x40000001 │ │ │ │ + orreq lr, r1, #128, 6 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq sl, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq sl, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #126 @ 0x7e │ │ │ │ - bne 947d24 <__cxa_atexit@plt+0x93b7a8> │ │ │ │ - ldr r2, [pc, #128] @ 947d68 <__cxa_atexit@plt+0x93b7ec> │ │ │ │ + bne 947cf4 <__cxa_atexit@plt+0x93b778> │ │ │ │ + ldr r2, [pc, #128] @ 947d38 <__cxa_atexit@plt+0x93b7bc> │ │ │ │ mov r3, #126 @ 0x7e │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 947d3c <__cxa_atexit@plt+0x93b7c0> │ │ │ │ + beq 947d0c <__cxa_atexit@plt+0x93b790> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 947d54 <__cxa_atexit@plt+0x93b7d8> │ │ │ │ + bne 947d24 <__cxa_atexit@plt+0x93b7a8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 947d74 <__cxa_atexit@plt+0x93b7f8> │ │ │ │ + ldr r3, [pc, #72] @ 947d44 <__cxa_atexit@plt+0x93b7c8> │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ - ldr r5, [pc, #44] @ 947d70 <__cxa_atexit@plt+0x93b7f4> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + ldr r5, [pc, #44] @ 947d40 <__cxa_atexit@plt+0x93b7c4> │ │ │ │ mov r8, #126 @ 0x7e │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ - ldr r7, [pc, #16] @ 947d6c <__cxa_atexit@plt+0x93b7f0> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + ldr r7, [pc, #16] @ 947d3c <__cxa_atexit@plt+0x93b7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq lr, r1, #68, 4 @ 0x40000004 │ │ │ │ + orreq lr, r1, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq sl, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 947da4 <__cxa_atexit@plt+0x93b828> │ │ │ │ - ldr r3, [pc, #36] @ 947dbc <__cxa_atexit@plt+0x93b840> │ │ │ │ + bne 947d74 <__cxa_atexit@plt+0x93b7f8> │ │ │ │ + ldr r3, [pc, #36] @ 947d8c <__cxa_atexit@plt+0x93b810> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1db00 <__cxa_atexit@plt+0xd11584> │ │ │ │ - ldr r7, [pc, #12] @ 947db8 <__cxa_atexit@plt+0x93b83c> │ │ │ │ + b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + ldr r7, [pc, #12] @ 947d88 <__cxa_atexit@plt+0x93b80c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r1, #244, 2 @ 0x3d │ │ │ │ + orreq lr, r1, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #52, 8 @ 0x34000000 │ │ │ │ + cmpeq sl, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ cmp r2, #2 │ │ │ │ - beq 947e20 <__cxa_atexit@plt+0x93b8a4> │ │ │ │ + beq 947df0 <__cxa_atexit@plt+0x93b874> │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r2, #4]! │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ - beq 947e20 <__cxa_atexit@plt+0x93b8a4> │ │ │ │ + beq 947df0 <__cxa_atexit@plt+0x93b874> │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ - bne 947e48 <__cxa_atexit@plt+0x93b8cc> │ │ │ │ + bne 947e18 <__cxa_atexit@plt+0x93b89c> │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 947e84 <__cxa_atexit@plt+0x93b908> │ │ │ │ - ldr r7, [pc, #144] @ 947e98 <__cxa_atexit@plt+0x93b91c> │ │ │ │ + bhi 947e54 <__cxa_atexit@plt+0x93b8d8> │ │ │ │ + ldr r7, [pc, #144] @ 947e68 <__cxa_atexit@plt+0x93b8ec> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 947e5c <__cxa_atexit@plt+0x93b8e0> │ │ │ │ + beq 947e2c <__cxa_atexit@plt+0x93b8b0> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b 946820 <__cxa_atexit@plt+0x93a2a4> │ │ │ │ + b 9467f0 <__cxa_atexit@plt+0x93a274> │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 947e6c <__cxa_atexit@plt+0x93b8f0> │ │ │ │ - ldr r3, [pc, #108] @ 947ea0 <__cxa_atexit@plt+0x93b924> │ │ │ │ - ldr r2, [pc, #108] @ 947ea4 <__cxa_atexit@plt+0x93b928> │ │ │ │ + bhi 947e3c <__cxa_atexit@plt+0x93b8c0> │ │ │ │ + ldr r3, [pc, #108] @ 947e70 <__cxa_atexit@plt+0x93b8f4> │ │ │ │ + ldr r2, [pc, #108] @ 947e74 <__cxa_atexit@plt+0x93b8f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #8]! │ │ │ │ add r8, r2, #1 │ │ │ │ - b d1daf0 <__cxa_atexit@plt+0xd11574> │ │ │ │ - ldr r3, [pc, #64] @ 947e90 <__cxa_atexit@plt+0x93b914> │ │ │ │ + b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ + ldr r3, [pc, #64] @ 947e60 <__cxa_atexit@plt+0x93b8e4> │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 947e94 <__cxa_atexit@plt+0x93b918> │ │ │ │ + ldr r7, [pc, #32] @ 947e64 <__cxa_atexit@plt+0x93b8e8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 947e9c <__cxa_atexit@plt+0x93b920> │ │ │ │ + ldr r7, [pc, #16] @ 947e6c <__cxa_atexit@plt+0x93b8f0> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 947e74 <__cxa_atexit@plt+0x93b8f8> │ │ │ │ + b 947e44 <__cxa_atexit@plt+0x93b8c8> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sl, #164, 30 @ 0x290 │ │ │ │ + cmpeq sl, #212, 30 @ 0x350 │ │ │ │ @ instruction: 0xffffea10 │ │ │ │ - cmpeq sl, #48, 6 @ 0xc0000000 │ │ │ │ + cmpeq sl, #96, 6 @ 0x80000001 │ │ │ │ @ instruction: 0xffffaf98 │ │ │ │ - cmpeq sl, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq sl, #68, 6 @ 0x10000001 │ │ │ │ + cmpeq sl, #228, 30 @ 0x390 │ │ │ │ + cmpeq sl, #116, 6 @ 0xd0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 947f10 <__cxa_atexit@plt+0x93b994> │ │ │ │ + bne 947ee0 <__cxa_atexit@plt+0x93b964> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 947f54 <__cxa_atexit@plt+0x93b9d8> │ │ │ │ - ldr r7, [pc, #148] @ 947f6c <__cxa_atexit@plt+0x93b9f0> │ │ │ │ + bhi 947f24 <__cxa_atexit@plt+0x93b9a8> │ │ │ │ + ldr r7, [pc, #148] @ 947f3c <__cxa_atexit@plt+0x93b9c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ands r7, r2, #3 │ │ │ │ - beq 947f24 <__cxa_atexit@plt+0x93b9a8> │ │ │ │ + beq 947ef4 <__cxa_atexit@plt+0x93b978> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 947f30 <__cxa_atexit@plt+0x93b9b4> │ │ │ │ - ldr r7, [pc, #124] @ 947f70 <__cxa_atexit@plt+0x93b9f4> │ │ │ │ + bne 947f00 <__cxa_atexit@plt+0x93b984> │ │ │ │ + ldr r7, [pc, #124] @ 947f40 <__cxa_atexit@plt+0x93b9c4> │ │ │ │ ldr r1, [r2, #6] │ │ │ │ ldr r8, [r2, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #96] @ 947f78 <__cxa_atexit@plt+0x93b9fc> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #96] @ 947f48 <__cxa_atexit@plt+0x93b9cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #68] @ 947f7c <__cxa_atexit@plt+0x93ba00> │ │ │ │ - ldr r7, [pc, #68] @ 947f80 <__cxa_atexit@plt+0x93ba04> │ │ │ │ + ldr r1, [pc, #68] @ 947f4c <__cxa_atexit@plt+0x93b9d0> │ │ │ │ + ldr r7, [pc, #68] @ 947f50 <__cxa_atexit@plt+0x93b9d4> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - ldr r0, [pc, #60] @ 947f84 <__cxa_atexit@plt+0x93ba08> │ │ │ │ + ldr r0, [pc, #60] @ 947f54 <__cxa_atexit@plt+0x93b9d8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 947f74 <__cxa_atexit@plt+0x93b9f8> │ │ │ │ + ldr r7, [pc, #24] @ 947f44 <__cxa_atexit@plt+0x93b9c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ @ instruction: 0xfffff690 │ │ │ │ - cmpeq sl, #144, 4 │ │ │ │ - orreq lr, r1, #132 @ 0x84 │ │ │ │ + cmpeq sl, #192, 4 │ │ │ │ + orreq lr, r1, #180 @ 0xb4 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ - cmpeq sl, #52, 4 @ 0x40000003 │ │ │ │ - cmpeq sl, #44, 4 @ 0xc0000002 │ │ │ │ - cmpeq sl, #0, 12 │ │ │ │ + cmpeq sl, #100, 4 @ 0x40000006 │ │ │ │ + cmpeq sl, #92, 4 @ 0xc0000005 │ │ │ │ + cmpeq sl, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 948000 <__cxa_atexit@plt+0x93ba84> │ │ │ │ + bhi 947fd0 <__cxa_atexit@plt+0x93ba54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 947ff8 <__cxa_atexit@plt+0x93ba7c> │ │ │ │ - ldr r7, [pc, #108] @ 948028 <__cxa_atexit@plt+0x93baac> │ │ │ │ + beq 947fc8 <__cxa_atexit@plt+0x93ba4c> │ │ │ │ + ldr r7, [pc, #108] @ 947ff8 <__cxa_atexit@plt+0x93ba7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 948008 <__cxa_atexit@plt+0x93ba8c> │ │ │ │ - ldr r7, [pc, #84] @ 94802c <__cxa_atexit@plt+0x93bab0> │ │ │ │ - ldr r3, [pc, #84] @ 948030 <__cxa_atexit@plt+0x93bab4> │ │ │ │ + bhi 947fd8 <__cxa_atexit@plt+0x93ba5c> │ │ │ │ + ldr r7, [pc, #84] @ 947ffc <__cxa_atexit@plt+0x93ba80> │ │ │ │ + ldr r3, [pc, #84] @ 948000 <__cxa_atexit@plt+0x93ba84> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldmib r7, {r2, r7} │ │ │ │ str r3, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 947ff8 <__cxa_atexit@plt+0x93ba7c> │ │ │ │ - b 9460d0 <__cxa_atexit@plt+0x939b54> │ │ │ │ + beq 947fc8 <__cxa_atexit@plt+0x93ba4c> │ │ │ │ + b 9460a0 <__cxa_atexit@plt+0x939b24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #36] @ 948034 <__cxa_atexit@plt+0x93bab8> │ │ │ │ - ldr r7, [pc, #36] @ 948038 <__cxa_atexit@plt+0x93babc> │ │ │ │ + ldr r5, [pc, #36] @ 948004 <__cxa_atexit@plt+0x93ba88> │ │ │ │ + ldr r7, [pc, #36] @ 948008 <__cxa_atexit@plt+0x93ba8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r9 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #92, 30 @ 0x170 │ │ │ │ - cmpeq sl, #164, 10 @ 0x29000000 │ │ │ │ + orreq sp, r1, #140, 30 @ 0x230 │ │ │ │ + cmpeq sl, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xffffe0ec │ │ │ │ - cmpeq sl, #104, 10 @ 0x1a000000 │ │ │ │ - cmpeq sl, #20 │ │ │ │ + cmpeq sl, #152, 10 @ 0x26000000 │ │ │ │ + cmpeq sl, #68 @ 0x44 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 948078 <__cxa_atexit@plt+0x93bafc> │ │ │ │ - ldr r3, [pc, #44] @ 94808c <__cxa_atexit@plt+0x93bb10> │ │ │ │ - ldr r2, [pc, #44] @ 948090 <__cxa_atexit@plt+0x93bb14> │ │ │ │ + bhi 948048 <__cxa_atexit@plt+0x93bacc> │ │ │ │ + ldr r3, [pc, #44] @ 94805c <__cxa_atexit@plt+0x93bae0> │ │ │ │ + ldr r2, [pc, #44] @ 948060 <__cxa_atexit@plt+0x93bae4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ add r8, r2, #1 │ │ │ │ str r9, [r5, #4] │ │ │ │ - b d1daf0 <__cxa_atexit@plt+0xd11574> │ │ │ │ - ldr r7, [pc, #20] @ 948094 <__cxa_atexit@plt+0x93bb18> │ │ │ │ + b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ + ldr r7, [pc, #20] @ 948064 <__cxa_atexit@plt+0x93bae8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sl, #136, 26 @ 0x2200 │ │ │ │ - cmpeq sl, #56, 10 @ 0xe000000 │ │ │ │ - cmpeq sl, #16, 10 @ 0x4000000 │ │ │ │ + cmpeq sl, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq sl, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq sl, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - b 9480b0 <__cxa_atexit@plt+0x93bb34> │ │ │ │ + b 948080 <__cxa_atexit@plt+0x93bb04> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 94814c <__cxa_atexit@plt+0x93bbd0> │ │ │ │ - ldr r2, [pc, #156] @ 94816c <__cxa_atexit@plt+0x93bbf0> │ │ │ │ + bne 94811c <__cxa_atexit@plt+0x93bba0> │ │ │ │ + ldr r2, [pc, #156] @ 94813c <__cxa_atexit@plt+0x93bbc0> │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ tst r2, #3 │ │ │ │ - beq 94811c <__cxa_atexit@plt+0x93bba0> │ │ │ │ + beq 9480ec <__cxa_atexit@plt+0x93bb70> │ │ │ │ ldr r2, [r2, #3] │ │ │ │ cmp r2, #35 @ 0x23 │ │ │ │ - bne 948130 <__cxa_atexit@plt+0x93bbb4> │ │ │ │ + bne 948100 <__cxa_atexit@plt+0x93bb84> │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 9480d8 <__cxa_atexit@plt+0x93bb5c> │ │ │ │ + beq 9480a8 <__cxa_atexit@plt+0x93bb2c> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 948148 <__cxa_atexit@plt+0x93bbcc> │ │ │ │ - ldr r3, [pc, #104] @ 948178 <__cxa_atexit@plt+0x93bbfc> │ │ │ │ + bne 948118 <__cxa_atexit@plt+0x93bb9c> │ │ │ │ + ldr r3, [pc, #104] @ 948148 <__cxa_atexit@plt+0x93bbcc> │ │ │ │ ldr r0, [r7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #64] @ 94817c <__cxa_atexit@plt+0x93bc00> │ │ │ │ + ldr r7, [pc, #64] @ 94814c <__cxa_atexit@plt+0x93bbd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #28] @ 948170 <__cxa_atexit@plt+0x93bbf4> │ │ │ │ - ldr r9, [pc, #28] @ 948174 <__cxa_atexit@plt+0x93bbf8> │ │ │ │ + ldr r7, [pc, #28] @ 948140 <__cxa_atexit@plt+0x93bbc4> │ │ │ │ + ldr r9, [pc, #28] @ 948144 <__cxa_atexit@plt+0x93bbc8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r3 │ │ │ │ - b d1dad0 <__cxa_atexit@plt+0xd11554> │ │ │ │ + b d1daa0 <__cxa_atexit@plt+0xd11524> │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq sl, #0, 24 │ │ │ │ + cmpeq sl, #48, 24 @ 0x3000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq sp, r1, #96, 28 @ 0x600 │ │ │ │ - cmpeq sl, #40, 8 @ 0x28000000 │ │ │ │ + orreq sp, r1, #144, 28 @ 0x900 │ │ │ │ + cmpeq sl, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #35 @ 0x23 │ │ │ │ - bne 9481bc <__cxa_atexit@plt+0x93bc40> │ │ │ │ - ldr r3, [pc, #56] @ 9481d8 <__cxa_atexit@plt+0x93bc5c> │ │ │ │ + bne 94818c <__cxa_atexit@plt+0x93bc10> │ │ │ │ + ldr r3, [pc, #56] @ 9481a8 <__cxa_atexit@plt+0x93bc2c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9481d0 <__cxa_atexit@plt+0x93bc54> │ │ │ │ + beq 9481a0 <__cxa_atexit@plt+0x93bc24> │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - b 9480b0 <__cxa_atexit@plt+0x93bb34> │ │ │ │ - ldr r7, [pc, #24] @ 9481dc <__cxa_atexit@plt+0x93bc60> │ │ │ │ + b 948080 <__cxa_atexit@plt+0x93bb04> │ │ │ │ + ldr r7, [pc, #24] @ 9481ac <__cxa_atexit@plt+0x93bc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq sp, r1, #216, 26 @ 0x3600 │ │ │ │ - cmpeq sl, #200, 6 @ 0x20000003 │ │ │ │ + orreq sp, r1, #8, 28 @ 0x80 │ │ │ │ + cmpeq sl, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ - b 9480b0 <__cxa_atexit@plt+0x93bb34> │ │ │ │ - cmpeq sl, #160, 6 @ 0x80000002 │ │ │ │ + b 948080 <__cxa_atexit@plt+0x93bb04> │ │ │ │ + cmpeq sl, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 948224 <__cxa_atexit@plt+0x93bca8> │ │ │ │ - ldr r7, [pc, #104] @ 948280 <__cxa_atexit@plt+0x93bd04> │ │ │ │ + bne 9481f4 <__cxa_atexit@plt+0x93bc78> │ │ │ │ + ldr r7, [pc, #104] @ 948250 <__cxa_atexit@plt+0x93bcd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #64] @ 948270 <__cxa_atexit@plt+0x93bcf4> │ │ │ │ + ldr r2, [pc, #64] @ 948240 <__cxa_atexit@plt+0x93bcc4> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 948264 <__cxa_atexit@plt+0x93bce8> │ │ │ │ - ldr r2, [pc, #44] @ 948274 <__cxa_atexit@plt+0x93bcf8> │ │ │ │ - ldr r3, [pc, #44] @ 948278 <__cxa_atexit@plt+0x93bcfc> │ │ │ │ + beq 948234 <__cxa_atexit@plt+0x93bcb8> │ │ │ │ + ldr r2, [pc, #44] @ 948244 <__cxa_atexit@plt+0x93bcc8> │ │ │ │ + ldr r3, [pc, #44] @ 948248 <__cxa_atexit@plt+0x93bccc> │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ - ldr r0, [pc, #36] @ 94827c <__cxa_atexit@plt+0x93bd00> │ │ │ │ + ldr r0, [pc, #36] @ 94824c <__cxa_atexit@plt+0x93bcd0> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq sl, #72, 6 @ 0x20000001 │ │ │ │ - cmpeq sl, #64, 6 │ │ │ │ - orreq sp, r1, #136, 26 @ 0x2200 │ │ │ │ - cmpeq sl, #20, 6 @ 0x50000000 │ │ │ │ + cmpeq sl, #120, 6 @ 0xe0000001 │ │ │ │ + cmpeq sl, #112, 6 @ 0xc0000001 │ │ │ │ + orreq sp, r1, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq sl, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 9482b8 <__cxa_atexit@plt+0x93bd3c> │ │ │ │ - ldr r3, [pc, #32] @ 9482bc <__cxa_atexit@plt+0x93bd40> │ │ │ │ + ldr r2, [pc, #32] @ 948288 <__cxa_atexit@plt+0x93bd0c> │ │ │ │ + ldr r3, [pc, #32] @ 94828c <__cxa_atexit@plt+0x93bd10> │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #20] @ 9482c0 <__cxa_atexit@plt+0x93bd44> │ │ │ │ + ldr r0, [pc, #20] @ 948290 <__cxa_atexit@plt+0x93bd14> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, #244, 4 @ 0x4000000f │ │ │ │ - cmpeq sl, #236, 4 @ 0xc000000e │ │ │ │ + cmpeq sl, #36, 6 @ 0x90000000 │ │ │ │ + cmpeq sl, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [pc, #148] @ 94836c <__cxa_atexit@plt+0x93bdf0> │ │ │ │ + ldr r7, [pc, #148] @ 94833c <__cxa_atexit@plt+0x93bdc0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 948354 <__cxa_atexit@plt+0x93bdd8> │ │ │ │ + bhi 948324 <__cxa_atexit@plt+0x93bda8> │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ - bne 94832c <__cxa_atexit@plt+0x93bdb0> │ │ │ │ - ldr r3, [pc, #100] @ 948370 <__cxa_atexit@plt+0x93bdf4> │ │ │ │ + bne 9482fc <__cxa_atexit@plt+0x93bd80> │ │ │ │ + ldr r3, [pc, #100] @ 948340 <__cxa_atexit@plt+0x93bdc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #96] @ 948374 <__cxa_atexit@plt+0x93bdf8> │ │ │ │ + ldr r7, [pc, #96] @ 948344 <__cxa_atexit@plt+0x93bdc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addne r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 94837c <__cxa_atexit@plt+0x93be00> │ │ │ │ + ldr r3, [pc, #72] @ 94834c <__cxa_atexit@plt+0x93bdd0> │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r9, [r2, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmda r5, {r0, r1, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b d1dac8 <__cxa_atexit@plt+0xd1154c> │ │ │ │ - ldr r7, [pc, #28] @ 948378 <__cxa_atexit@plt+0x93bdfc> │ │ │ │ + b d1da98 <__cxa_atexit@plt+0xd1151c> │ │ │ │ + ldr r7, [pc, #28] @ 948348 <__cxa_atexit@plt+0x93bdcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - orreq sp, r1, #148, 24 @ 0x9400 │ │ │ │ - orreq sp, r1, #136, 24 @ 0x8800 │ │ │ │ - cmpeq sl, #252, 18 @ 0x3f0000 │ │ │ │ + orreq sp, r1, #196, 24 @ 0xc400 │ │ │ │ + orreq sp, r1, #184, 24 @ 0xb800 │ │ │ │ + cmpeq sl, #44, 20 @ 0x2c000 │ │ │ │ @ instruction: 0xffff9a44 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 9483b4 <__cxa_atexit@plt+0x93be38> │ │ │ │ + ldr r2, [pc, #36] @ 948384 <__cxa_atexit@plt+0x93be08> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 9483b8 <__cxa_atexit@plt+0x93be3c> │ │ │ │ + ldr r3, [pc, #24] @ 948388 <__cxa_atexit@plt+0x93be0c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #4, 24 @ 0x400 │ │ │ │ - orreq sp, r1, #0, 24 │ │ │ │ - cmpeq sl, #28, 4 @ 0xc0000001 │ │ │ │ + orreq sp, r1, #52, 24 @ 0x3400 │ │ │ │ + orreq sp, r1, #48, 24 @ 0x3000 │ │ │ │ + cmpeq sl, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 948468 <__cxa_atexit@plt+0x93beec> │ │ │ │ - ldr r2, [pc, #152] @ 948478 <__cxa_atexit@plt+0x93befc> │ │ │ │ + bhi 948438 <__cxa_atexit@plt+0x93bebc> │ │ │ │ + ldr r2, [pc, #152] @ 948448 <__cxa_atexit@plt+0x93becc> │ │ │ │ mov r7, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 948438 <__cxa_atexit@plt+0x93bebc> │ │ │ │ + beq 948408 <__cxa_atexit@plt+0x93be8c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 948448 <__cxa_atexit@plt+0x93becc> │ │ │ │ - ldr r1, [pc, #124] @ 94847c <__cxa_atexit@plt+0x93bf00> │ │ │ │ + bne 948418 <__cxa_atexit@plt+0x93be9c> │ │ │ │ + ldr r1, [pc, #124] @ 94844c <__cxa_atexit@plt+0x93bed0> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r2, #4] │ │ │ │ - beq 94845c <__cxa_atexit@plt+0x93bee0> │ │ │ │ - ldr r2, [pc, #96] @ 948480 <__cxa_atexit@plt+0x93bf04> │ │ │ │ + beq 94842c <__cxa_atexit@plt+0x93beb0> │ │ │ │ + ldr r2, [pc, #96] @ 948450 <__cxa_atexit@plt+0x93bed4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ str r7, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ + b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 948488 <__cxa_atexit@plt+0x93bf0c> │ │ │ │ + ldr r7, [pc, #56] @ 948458 <__cxa_atexit@plt+0x93bedc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 948484 <__cxa_atexit@plt+0x93bf08> │ │ │ │ + ldr r7, [pc, #20] @ 948454 <__cxa_atexit@plt+0x93bed8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ + cmpeq sl, #176, 2 @ 0x2c │ │ │ │ + orreq sp, r1, #124, 22 @ 0x1f000 │ │ │ │ cmpeq sl, #128, 2 │ │ │ │ - orreq sp, r1, #76, 22 @ 0x13000 │ │ │ │ - cmpeq sl, #80, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9484e0 <__cxa_atexit@plt+0x93bf64> │ │ │ │ - ldr r2, [pc, #84] @ 948500 <__cxa_atexit@plt+0x93bf84> │ │ │ │ + bne 9484b0 <__cxa_atexit@plt+0x93bf34> │ │ │ │ + ldr r2, [pc, #84] @ 9484d0 <__cxa_atexit@plt+0x93bf54> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9484f4 <__cxa_atexit@plt+0x93bf78> │ │ │ │ - ldr r3, [pc, #56] @ 948504 <__cxa_atexit@plt+0x93bf88> │ │ │ │ + beq 9484c4 <__cxa_atexit@plt+0x93bf48> │ │ │ │ + ldr r3, [pc, #56] @ 9484d4 <__cxa_atexit@plt+0x93bf58> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ - b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ - ldr r7, [pc, #32] @ 948508 <__cxa_atexit@plt+0x93bf8c> │ │ │ │ + b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ + ldr r7, [pc, #32] @ 9484d8 <__cxa_atexit@plt+0x93bf5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq sp, r1, #180, 20 @ 0xb4000 │ │ │ │ - cmpeq sl, #208 @ 0xd0 │ │ │ │ + orreq sp, r1, #228, 20 @ 0xe4000 │ │ │ │ + cmpeq sl, #0, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - ldr r3, [pc, #16] @ 948534 <__cxa_atexit@plt+0x93bfb8> │ │ │ │ + ldr r3, [pc, #16] @ 948504 <__cxa_atexit@plt+0x93bf88> │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r5, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ - b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ + b d1da90 <__cxa_atexit@plt+0xd11514> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq sl, #144 @ 0x90 │ │ │ │ + cmpeq sl, #192 @ 0xc0 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94857c <__cxa_atexit@plt+0x93c000> │ │ │ │ + bne 94854c <__cxa_atexit@plt+0x93bfd0> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 948590 <__cxa_atexit@plt+0x93c014> │ │ │ │ - ldr r3, [pc, #72] @ 9485b0 <__cxa_atexit@plt+0x93c034> │ │ │ │ - ldr r2, [pc, #72] @ 9485b4 <__cxa_atexit@plt+0x93c038> │ │ │ │ + bhi 948560 <__cxa_atexit@plt+0x93bfe4> │ │ │ │ + ldr r3, [pc, #72] @ 948580 <__cxa_atexit@plt+0x93c004> │ │ │ │ + ldr r2, [pc, #72] @ 948584 <__cxa_atexit@plt+0x93c008> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #8]! │ │ │ │ add r8, r2, #1 │ │ │ │ - b d1daf0 <__cxa_atexit@plt+0xd11574> │ │ │ │ - ldr r3, [pc, #40] @ 9485ac <__cxa_atexit@plt+0x93c030> │ │ │ │ + b d1dac0 <__cxa_atexit@plt+0xd11544> │ │ │ │ + ldr r3, [pc, #40] @ 94857c <__cxa_atexit@plt+0x93c000> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ - ldr r7, [pc, #16] @ 9485a8 <__cxa_atexit@plt+0x93c02c> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ + ldr r7, [pc, #16] @ 948578 <__cxa_atexit@plt+0x93bffc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #32 │ │ │ │ + cmpeq sl, #80 @ 0x50 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - cmpeq sl, #128, 16 @ 0x800000 │ │ │ │ - cmpeq sl, #52, 24 @ 0x3400 │ │ │ │ + cmpeq sl, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq sl, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r3, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9485e0 <__cxa_atexit@plt+0x93c064> │ │ │ │ + bne 9485b0 <__cxa_atexit@plt+0x93c034> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ cmp r7, #58 @ 0x3a │ │ │ │ - bne 9485f4 <__cxa_atexit@plt+0x93c078> │ │ │ │ - ldr r7, [pc, #176] @ 948698 <__cxa_atexit@plt+0x93c11c> │ │ │ │ + bne 9485c4 <__cxa_atexit@plt+0x93c048> │ │ │ │ + ldr r7, [pc, #176] @ 948668 <__cxa_atexit@plt+0x93c0ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 948674 <__cxa_atexit@plt+0x93c0f8> │ │ │ │ - ldr r7, [pc, #132] @ 94868c <__cxa_atexit@plt+0x93c110> │ │ │ │ + bhi 948644 <__cxa_atexit@plt+0x93c0c8> │ │ │ │ + ldr r7, [pc, #132] @ 94865c <__cxa_atexit@plt+0x93c0e0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ands r7, r2, #3 │ │ │ │ - beq 948640 <__cxa_atexit@plt+0x93c0c4> │ │ │ │ + beq 948610 <__cxa_atexit@plt+0x93c094> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 94864c <__cxa_atexit@plt+0x93c0d0> │ │ │ │ - ldr r7, [pc, #108] @ 948690 <__cxa_atexit@plt+0x93c114> │ │ │ │ + bne 94861c <__cxa_atexit@plt+0x93c0a0> │ │ │ │ + ldr r7, [pc, #108] @ 948660 <__cxa_atexit@plt+0x93c0e4> │ │ │ │ ldr r1, [r2, #6] │ │ │ │ ldr r8, [r2, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ str r1, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1dab0 <__cxa_atexit@plt+0xd11534> │ │ │ │ + b d1da80 <__cxa_atexit@plt+0xd11504> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #72] @ 94869c <__cxa_atexit@plt+0x93c120> │ │ │ │ - ldr r7, [pc, #72] @ 9486a0 <__cxa_atexit@plt+0x93c124> │ │ │ │ + ldr r1, [pc, #72] @ 94866c <__cxa_atexit@plt+0x93c0f0> │ │ │ │ + ldr r7, [pc, #72] @ 948670 <__cxa_atexit@plt+0x93c0f4> │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ - ldr r0, [pc, #60] @ 9486a4 <__cxa_atexit@plt+0x93c128> │ │ │ │ + ldr r0, [pc, #60] @ 948674 <__cxa_atexit@plt+0x93c0f8> │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 948694 <__cxa_atexit@plt+0x93c118> │ │ │ │ + ldr r7, [pc, #24] @ 948664 <__cxa_atexit@plt+0x93c0e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ - cmpeq sl, #112, 22 @ 0x1c000 │ │ │ │ - orreq sp, r1, #180, 18 @ 0x2d0000 │ │ │ │ + cmpeq sl, #160, 22 @ 0x28000 │ │ │ │ + orreq sp, r1, #228, 18 @ 0x390000 │ │ │ │ @ instruction: 0xfffff0cc │ │ │ │ - cmpeq sl, #20, 22 @ 0x5000 │ │ │ │ - cmpeq sl, #12, 22 @ 0x3000 │ │ │ │ + cmpeq sl, #68, 22 @ 0x11000 │ │ │ │ + cmpeq sl, #60, 22 @ 0xf000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9486d8 <__cxa_atexit@plt+0x93c15c> │ │ │ │ - ldr r5, [pc, #32] @ 9486e8 <__cxa_atexit@plt+0x93c16c> │ │ │ │ + bhi 9486a8 <__cxa_atexit@plt+0x93c12c> │ │ │ │ + ldr r5, [pc, #32] @ 9486b8 <__cxa_atexit@plt+0x93c13c> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #12] @ 9486ec <__cxa_atexit@plt+0x93c170> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #12] @ 9486bc <__cxa_atexit@plt+0x93c140> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #24, 30 @ 0x60 │ │ │ │ + cmpeq sl, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 948724 <__cxa_atexit@plt+0x93c1a8> │ │ │ │ - ldr r2, [pc, #28] @ 948730 <__cxa_atexit@plt+0x93c1b4> │ │ │ │ + bcc 9486f4 <__cxa_atexit@plt+0x93c178> │ │ │ │ + ldr r2, [pc, #28] @ 948700 <__cxa_atexit@plt+0x93c184> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq pc, r1, #148, 6 @ 0x50000002 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq pc, r1, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 948764 <__cxa_atexit@plt+0x93c1e8> │ │ │ │ - ldr r5, [pc, #32] @ 948774 <__cxa_atexit@plt+0x93c1f8> │ │ │ │ + bhi 948734 <__cxa_atexit@plt+0x93c1b8> │ │ │ │ + ldr r5, [pc, #32] @ 948744 <__cxa_atexit@plt+0x93c1c8> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #12] @ 948778 <__cxa_atexit@plt+0x93c1fc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #12] @ 948748 <__cxa_atexit@plt+0x93c1cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #144, 28 @ 0x900 │ │ │ │ + cmpeq sl, #192, 28 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9487b0 <__cxa_atexit@plt+0x93c234> │ │ │ │ - ldr r2, [pc, #28] @ 9487bc <__cxa_atexit@plt+0x93c240> │ │ │ │ + bcc 948780 <__cxa_atexit@plt+0x93c204> │ │ │ │ + ldr r2, [pc, #28] @ 94878c <__cxa_atexit@plt+0x93c210> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq pc, r1, #12, 6 @ 0x30000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq pc, r1, #60, 6 @ 0xf0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9487f0 <__cxa_atexit@plt+0x93c274> │ │ │ │ - ldr r5, [pc, #32] @ 948800 <__cxa_atexit@plt+0x93c284> │ │ │ │ + bhi 9487c0 <__cxa_atexit@plt+0x93c244> │ │ │ │ + ldr r5, [pc, #32] @ 9487d0 <__cxa_atexit@plt+0x93c254> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #12] @ 948804 <__cxa_atexit@plt+0x93c288> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #12] @ 9487d4 <__cxa_atexit@plt+0x93c258> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #8, 28 @ 0x80 │ │ │ │ + cmpeq sl, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94883c <__cxa_atexit@plt+0x93c2c0> │ │ │ │ - ldr r2, [pc, #28] @ 948848 <__cxa_atexit@plt+0x93c2cc> │ │ │ │ + bcc 94880c <__cxa_atexit@plt+0x93c290> │ │ │ │ + ldr r2, [pc, #28] @ 948818 <__cxa_atexit@plt+0x93c29c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq pc, r1, #132, 4 @ 0x40000008 │ │ │ │ - cmpeq sl, #28, 28 @ 0x1c0 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq pc, r1, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq sl, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 9488b0 <__cxa_atexit@plt+0x93c334> │ │ │ │ + bhi 948880 <__cxa_atexit@plt+0x93c304> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9488a8 <__cxa_atexit@plt+0x93c32c> │ │ │ │ - ldr r3, [pc, #56] @ 9488b8 <__cxa_atexit@plt+0x93c33c> │ │ │ │ - ldr r2, [pc, #56] @ 9488bc <__cxa_atexit@plt+0x93c340> │ │ │ │ + beq 948878 <__cxa_atexit@plt+0x93c2fc> │ │ │ │ + ldr r3, [pc, #56] @ 948888 <__cxa_atexit@plt+0x93c30c> │ │ │ │ + ldr r2, [pc, #56] @ 94888c <__cxa_atexit@plt+0x93c310> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 9488c0 <__cxa_atexit@plt+0x93c344> │ │ │ │ + ldr r5, [pc, #36] @ 948890 <__cxa_atexit@plt+0x93c314> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ + b d1db10 <__cxa_atexit@plt+0xd11594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #196, 26 @ 0x3100 │ │ │ │ - orreq sp, r1, #140, 12 @ 0x8c00000 │ │ │ │ - orreq sp, r1, #120, 12 @ 0x7800000 │ │ │ │ - cmpeq sl, #164, 26 @ 0x2900 │ │ │ │ + cmpeq sl, #244, 26 @ 0x3d00 │ │ │ │ + orreq sp, r1, #188, 12 @ 0xbc00000 │ │ │ │ + orreq sp, r1, #168, 12 @ 0xa800000 │ │ │ │ + cmpeq sl, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 948928 <__cxa_atexit@plt+0x93c3ac> │ │ │ │ + bhi 9488f8 <__cxa_atexit@plt+0x93c37c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 948920 <__cxa_atexit@plt+0x93c3a4> │ │ │ │ - ldr r3, [pc, #56] @ 948930 <__cxa_atexit@plt+0x93c3b4> │ │ │ │ - ldr r2, [pc, #56] @ 948934 <__cxa_atexit@plt+0x93c3b8> │ │ │ │ + beq 9488f0 <__cxa_atexit@plt+0x93c374> │ │ │ │ + ldr r3, [pc, #56] @ 948900 <__cxa_atexit@plt+0x93c384> │ │ │ │ + ldr r2, [pc, #56] @ 948904 <__cxa_atexit@plt+0x93c388> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 948938 <__cxa_atexit@plt+0x93c3bc> │ │ │ │ + ldr r5, [pc, #36] @ 948908 <__cxa_atexit@plt+0x93c38c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ + b d1db10 <__cxa_atexit@plt+0xd11594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #144, 26 @ 0x2400 │ │ │ │ - orreq sp, r1, #20, 12 @ 0x1400000 │ │ │ │ - orreq sp, r1, #0, 12 │ │ │ │ - cmpeq sl, #44, 26 @ 0xb00 │ │ │ │ + cmpeq sl, #192, 26 @ 0x3000 │ │ │ │ + orreq sp, r1, #68, 12 @ 0x4400000 │ │ │ │ + orreq sp, r1, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq sl, #92, 26 @ 0x1700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 9489a0 <__cxa_atexit@plt+0x93c424> │ │ │ │ + bhi 948970 <__cxa_atexit@plt+0x93c3f4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 948998 <__cxa_atexit@plt+0x93c41c> │ │ │ │ - ldr r3, [pc, #56] @ 9489a8 <__cxa_atexit@plt+0x93c42c> │ │ │ │ - ldr r2, [pc, #56] @ 9489ac <__cxa_atexit@plt+0x93c430> │ │ │ │ + beq 948968 <__cxa_atexit@plt+0x93c3ec> │ │ │ │ + ldr r3, [pc, #56] @ 948978 <__cxa_atexit@plt+0x93c3fc> │ │ │ │ + ldr r2, [pc, #56] @ 94897c <__cxa_atexit@plt+0x93c400> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 9489b0 <__cxa_atexit@plt+0x93c434> │ │ │ │ + ldr r5, [pc, #36] @ 948980 <__cxa_atexit@plt+0x93c404> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ + b d1db10 <__cxa_atexit@plt+0xd11594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #80, 26 @ 0x1400 │ │ │ │ - orreq sp, r1, #156, 10 @ 0x27000000 │ │ │ │ - orreq sp, r1, #136, 10 @ 0x22000000 │ │ │ │ - cmpeq sl, #180, 24 @ 0xb400 │ │ │ │ + cmpeq sl, #128, 26 @ 0x2000 │ │ │ │ + orreq sp, r1, #204, 10 @ 0x33000000 │ │ │ │ + orreq sp, r1, #184, 10 @ 0x2e000000 │ │ │ │ + cmpeq sl, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 948a18 <__cxa_atexit@plt+0x93c49c> │ │ │ │ + bhi 9489e8 <__cxa_atexit@plt+0x93c46c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 948a10 <__cxa_atexit@plt+0x93c494> │ │ │ │ - ldr r3, [pc, #56] @ 948a20 <__cxa_atexit@plt+0x93c4a4> │ │ │ │ - ldr r2, [pc, #56] @ 948a24 <__cxa_atexit@plt+0x93c4a8> │ │ │ │ + beq 9489e0 <__cxa_atexit@plt+0x93c464> │ │ │ │ + ldr r3, [pc, #56] @ 9489f0 <__cxa_atexit@plt+0x93c474> │ │ │ │ + ldr r2, [pc, #56] @ 9489f4 <__cxa_atexit@plt+0x93c478> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 948a28 <__cxa_atexit@plt+0x93c4ac> │ │ │ │ + ldr r5, [pc, #36] @ 9489f8 <__cxa_atexit@plt+0x93c47c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ + b d1db10 <__cxa_atexit@plt+0xd11594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #16, 26 @ 0x400 │ │ │ │ - orreq sp, r1, #36, 10 @ 0x9000000 │ │ │ │ - orreq sp, r1, #16, 10 @ 0x4000000 │ │ │ │ + cmpeq sl, #64, 26 @ 0x1000 │ │ │ │ + orreq sp, r1, #84, 10 @ 0x15000000 │ │ │ │ + orreq sp, r1, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 948ab8 <__cxa_atexit@plt+0x93c53c> │ │ │ │ - ldr r3, [pc, #124] @ 948ac8 <__cxa_atexit@plt+0x93c54c> │ │ │ │ + bhi 948a88 <__cxa_atexit@plt+0x93c50c> │ │ │ │ + ldr r3, [pc, #124] @ 948a98 <__cxa_atexit@plt+0x93c51c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 948a98 <__cxa_atexit@plt+0x93c51c> │ │ │ │ - ldr r2, [pc, #108] @ 948acc <__cxa_atexit@plt+0x93c550> │ │ │ │ + beq 948a68 <__cxa_atexit@plt+0x93c4ec> │ │ │ │ + ldr r2, [pc, #108] @ 948a9c <__cxa_atexit@plt+0x93c520> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 948aa8 <__cxa_atexit@plt+0x93c52c> │ │ │ │ - ldr r1, [pc, #84] @ 948ad0 <__cxa_atexit@plt+0x93c554> │ │ │ │ + beq 948a78 <__cxa_atexit@plt+0x93c4fc> │ │ │ │ + ldr r1, [pc, #84] @ 948aa0 <__cxa_atexit@plt+0x93c524> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #76] @ 948ad4 <__cxa_atexit@plt+0x93c558> │ │ │ │ + ldr r7, [pc, #76] @ 948aa4 <__cxa_atexit@plt+0x93c528> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 948ad8 <__cxa_atexit@plt+0x93c55c> │ │ │ │ + ldr r7, [pc, #24] @ 948aa8 <__cxa_atexit@plt+0x93c52c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq sp, r1, #28, 10 @ 0x7000000 │ │ │ │ - orreq sp, r1, #24, 10 @ 0x6000000 │ │ │ │ - cmpeq sl, #112, 24 @ 0x7000 │ │ │ │ + orreq sp, r1, #76, 10 @ 0x13000000 │ │ │ │ + orreq sp, r1, #72, 10 @ 0x12000000 │ │ │ │ + cmpeq sl, #160, 24 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 948b38 <__cxa_atexit@plt+0x93c5bc> │ │ │ │ + ldr r2, [pc, #76] @ 948b08 <__cxa_atexit@plt+0x93c58c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 948b30 <__cxa_atexit@plt+0x93c5b4> │ │ │ │ - ldr r1, [pc, #40] @ 948b3c <__cxa_atexit@plt+0x93c5c0> │ │ │ │ + beq 948b00 <__cxa_atexit@plt+0x93c584> │ │ │ │ + ldr r1, [pc, #40] @ 948b0c <__cxa_atexit@plt+0x93c590> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #32] @ 948b40 <__cxa_atexit@plt+0x93c5c4> │ │ │ │ + ldr r7, [pc, #32] @ 948b10 <__cxa_atexit@plt+0x93c594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq sp, r1, #132, 8 @ 0x84000000 │ │ │ │ - orreq sp, r1, #128, 8 @ 0x80000000 │ │ │ │ + orreq sp, r1, #180, 8 @ 0xb4000000 │ │ │ │ + orreq sp, r1, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 948b80 <__cxa_atexit@plt+0x93c604> │ │ │ │ + ldr r2, [pc, #44] @ 948b50 <__cxa_atexit@plt+0x93c5d4> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 948b84 <__cxa_atexit@plt+0x93c608> │ │ │ │ + ldr r3, [pc, #32] @ 948b54 <__cxa_atexit@plt+0x93c5d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #64, 8 @ 0x40000000 │ │ │ │ - orreq sp, r1, #60, 8 @ 0x3c000000 │ │ │ │ + orreq sp, r1, #112, 8 @ 0x70000000 │ │ │ │ + orreq sp, r1, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 948c0c <__cxa_atexit@plt+0x93c690> │ │ │ │ - ldr r3, [pc, #116] @ 948c1c <__cxa_atexit@plt+0x93c6a0> │ │ │ │ + bhi 948bdc <__cxa_atexit@plt+0x93c660> │ │ │ │ + ldr r3, [pc, #116] @ 948bec <__cxa_atexit@plt+0x93c670> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 948bec <__cxa_atexit@plt+0x93c670> │ │ │ │ - ldr r2, [pc, #100] @ 948c20 <__cxa_atexit@plt+0x93c6a4> │ │ │ │ + beq 948bbc <__cxa_atexit@plt+0x93c640> │ │ │ │ + ldr r2, [pc, #100] @ 948bf0 <__cxa_atexit@plt+0x93c674> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 948bfc <__cxa_atexit@plt+0x93c680> │ │ │ │ - ldr r7, [pc, #76] @ 948c24 <__cxa_atexit@plt+0x93c6a8> │ │ │ │ + beq 948bcc <__cxa_atexit@plt+0x93c650> │ │ │ │ + ldr r7, [pc, #76] @ 948bf4 <__cxa_atexit@plt+0x93c678> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 948c28 <__cxa_atexit@plt+0x93c6ac> │ │ │ │ + ldr r7, [pc, #20] @ 948bf8 <__cxa_atexit@plt+0x93c67c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - orreq sp, r1, #164, 10 @ 0x29000000 │ │ │ │ - cmpeq sl, #32, 22 @ 0x8000 │ │ │ │ + orreq sp, r1, #212, 10 @ 0x35000000 │ │ │ │ + cmpeq sl, #80, 22 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 948c80 <__cxa_atexit@plt+0x93c704> │ │ │ │ + ldr r2, [pc, #68] @ 948c50 <__cxa_atexit@plt+0x93c6d4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 948c78 <__cxa_atexit@plt+0x93c6fc> │ │ │ │ - ldr r7, [pc, #32] @ 948c84 <__cxa_atexit@plt+0x93c708> │ │ │ │ + beq 948c48 <__cxa_atexit@plt+0x93c6cc> │ │ │ │ + ldr r7, [pc, #32] @ 948c54 <__cxa_atexit@plt+0x93c6d8> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq sp, r1, #24, 10 @ 0x6000000 │ │ │ │ + orreq sp, r1, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 948cb8 <__cxa_atexit@plt+0x93c73c> │ │ │ │ + ldr r3, [pc, #32] @ 948c88 <__cxa_atexit@plt+0x93c70c> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #224, 8 @ 0xe0000000 │ │ │ │ + orreq sp, r1, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 948d04 <__cxa_atexit@plt+0x93c788> │ │ │ │ - ldr r3, [pc, #56] @ 948d14 <__cxa_atexit@plt+0x93c798> │ │ │ │ + bhi 948cd4 <__cxa_atexit@plt+0x93c758> │ │ │ │ + ldr r3, [pc, #56] @ 948ce4 <__cxa_atexit@plt+0x93c768> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq 948cf4 <__cxa_atexit@plt+0x93c778> │ │ │ │ + beq 948cc4 <__cxa_atexit@plt+0x93c748> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 948d18 <__cxa_atexit@plt+0x93c79c> │ │ │ │ + ldr r7, [pc, #12] @ 948ce8 <__cxa_atexit@plt+0x93c76c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #60, 20 @ 0x3c000 │ │ │ │ + cmpeq sl, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 948db8 <__cxa_atexit@plt+0x93c83c> │ │ │ │ - ldr r3, [pc, #116] @ 948dc8 <__cxa_atexit@plt+0x93c84c> │ │ │ │ + bhi 948d88 <__cxa_atexit@plt+0x93c80c> │ │ │ │ + ldr r3, [pc, #116] @ 948d98 <__cxa_atexit@plt+0x93c81c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 948d98 <__cxa_atexit@plt+0x93c81c> │ │ │ │ - ldr r2, [pc, #100] @ 948dcc <__cxa_atexit@plt+0x93c850> │ │ │ │ + beq 948d68 <__cxa_atexit@plt+0x93c7ec> │ │ │ │ + ldr r2, [pc, #100] @ 948d9c <__cxa_atexit@plt+0x93c820> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 948da8 <__cxa_atexit@plt+0x93c82c> │ │ │ │ - ldr r7, [pc, #76] @ 948dd0 <__cxa_atexit@plt+0x93c854> │ │ │ │ + beq 948d78 <__cxa_atexit@plt+0x93c7fc> │ │ │ │ + ldr r7, [pc, #76] @ 948da0 <__cxa_atexit@plt+0x93c824> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 948dd4 <__cxa_atexit@plt+0x93c858> │ │ │ │ + ldr r7, [pc, #20] @ 948da4 <__cxa_atexit@plt+0x93c828> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - orreq sp, r1, #248, 6 @ 0xe0000003 │ │ │ │ - cmpeq sl, #140, 18 @ 0x230000 │ │ │ │ + orreq sp, r1, #40, 8 @ 0x28000000 │ │ │ │ + cmpeq sl, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 948e2c <__cxa_atexit@plt+0x93c8b0> │ │ │ │ + ldr r2, [pc, #68] @ 948dfc <__cxa_atexit@plt+0x93c880> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 948e24 <__cxa_atexit@plt+0x93c8a8> │ │ │ │ - ldr r7, [pc, #32] @ 948e30 <__cxa_atexit@plt+0x93c8b4> │ │ │ │ + beq 948df4 <__cxa_atexit@plt+0x93c878> │ │ │ │ + ldr r7, [pc, #32] @ 948e00 <__cxa_atexit@plt+0x93c884> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq sp, r1, #108, 6 @ 0xb0000001 │ │ │ │ + orreq sp, r1, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 948e64 <__cxa_atexit@plt+0x93c8e8> │ │ │ │ + ldr r3, [pc, #32] @ 948e34 <__cxa_atexit@plt+0x93c8b8> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #52, 6 @ 0xd0000000 │ │ │ │ + orreq sp, r1, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 948ef4 <__cxa_atexit@plt+0x93c978> │ │ │ │ - ldr r3, [pc, #124] @ 948f04 <__cxa_atexit@plt+0x93c988> │ │ │ │ + bhi 948ec4 <__cxa_atexit@plt+0x93c948> │ │ │ │ + ldr r3, [pc, #124] @ 948ed4 <__cxa_atexit@plt+0x93c958> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 948ed4 <__cxa_atexit@plt+0x93c958> │ │ │ │ - ldr r2, [pc, #108] @ 948f08 <__cxa_atexit@plt+0x93c98c> │ │ │ │ + beq 948ea4 <__cxa_atexit@plt+0x93c928> │ │ │ │ + ldr r2, [pc, #108] @ 948ed8 <__cxa_atexit@plt+0x93c95c> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 948ee4 <__cxa_atexit@plt+0x93c968> │ │ │ │ - ldr r1, [pc, #84] @ 948f0c <__cxa_atexit@plt+0x93c990> │ │ │ │ + beq 948eb4 <__cxa_atexit@plt+0x93c938> │ │ │ │ + ldr r1, [pc, #84] @ 948edc <__cxa_atexit@plt+0x93c960> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #76] @ 948f10 <__cxa_atexit@plt+0x93c994> │ │ │ │ + ldr r7, [pc, #76] @ 948ee0 <__cxa_atexit@plt+0x93c964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 948f14 <__cxa_atexit@plt+0x93c998> │ │ │ │ + ldr r7, [pc, #24] @ 948ee4 <__cxa_atexit@plt+0x93c968> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq sp, r1, #224 @ 0xe0 │ │ │ │ - orreq sp, r1, #220 @ 0xdc │ │ │ │ - cmpeq sl, #84, 16 @ 0x540000 │ │ │ │ + orreq sp, r1, #16, 2 │ │ │ │ + orreq sp, r1, #12, 2 │ │ │ │ + cmpeq sl, #132, 16 @ 0x840000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 948f74 <__cxa_atexit@plt+0x93c9f8> │ │ │ │ + ldr r2, [pc, #76] @ 948f44 <__cxa_atexit@plt+0x93c9c8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 948f6c <__cxa_atexit@plt+0x93c9f0> │ │ │ │ - ldr r1, [pc, #40] @ 948f78 <__cxa_atexit@plt+0x93c9fc> │ │ │ │ + beq 948f3c <__cxa_atexit@plt+0x93c9c0> │ │ │ │ + ldr r1, [pc, #40] @ 948f48 <__cxa_atexit@plt+0x93c9cc> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #32] @ 948f7c <__cxa_atexit@plt+0x93ca00> │ │ │ │ + ldr r7, [pc, #32] @ 948f4c <__cxa_atexit@plt+0x93c9d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq sp, r1, #72 @ 0x48 │ │ │ │ - orreq sp, r1, #68 @ 0x44 │ │ │ │ + orreq sp, r1, #120 @ 0x78 │ │ │ │ + orreq sp, r1, #116 @ 0x74 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 948fbc <__cxa_atexit@plt+0x93ca40> │ │ │ │ + ldr r2, [pc, #44] @ 948f8c <__cxa_atexit@plt+0x93ca10> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 948fc0 <__cxa_atexit@plt+0x93ca44> │ │ │ │ + ldr r3, [pc, #32] @ 948f90 <__cxa_atexit@plt+0x93ca14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #4 │ │ │ │ - orreq sp, r1, #0 │ │ │ │ + orreq sp, r1, #52 @ 0x34 │ │ │ │ + orreq sp, r1, #48 @ 0x30 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94900c <__cxa_atexit@plt+0x93ca90> │ │ │ │ - ldr r3, [pc, #56] @ 94901c <__cxa_atexit@plt+0x93caa0> │ │ │ │ + bhi 948fdc <__cxa_atexit@plt+0x93ca60> │ │ │ │ + ldr r3, [pc, #56] @ 948fec <__cxa_atexit@plt+0x93ca70> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq 948ffc <__cxa_atexit@plt+0x93ca80> │ │ │ │ + beq 948fcc <__cxa_atexit@plt+0x93ca50> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 949020 <__cxa_atexit@plt+0x93caa4> │ │ │ │ + ldr r7, [pc, #12] @ 948ff0 <__cxa_atexit@plt+0x93ca74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq sl, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94909c <__cxa_atexit@plt+0x93cb20> │ │ │ │ - ldr r3, [pc, #80] @ 9490ac <__cxa_atexit@plt+0x93cb30> │ │ │ │ + bhi 94906c <__cxa_atexit@plt+0x93caf0> │ │ │ │ + ldr r3, [pc, #80] @ 94907c <__cxa_atexit@plt+0x93cb00> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ ands r3, r9, #3 │ │ │ │ - beq 94908c <__cxa_atexit@plt+0x93cb10> │ │ │ │ - ldr r7, [pc, #64] @ 9490b0 <__cxa_atexit@plt+0x93cb34> │ │ │ │ - ldr r8, [pc, #64] @ 9490b4 <__cxa_atexit@plt+0x93cb38> │ │ │ │ + beq 94905c <__cxa_atexit@plt+0x93cae0> │ │ │ │ + ldr r7, [pc, #64] @ 949080 <__cxa_atexit@plt+0x93cb04> │ │ │ │ + ldr r8, [pc, #64] @ 949084 <__cxa_atexit@plt+0x93cb08> │ │ │ │ cmp r3, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ moveq r8, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9490b8 <__cxa_atexit@plt+0x93cb3c> │ │ │ │ + ldr r7, [pc, #20] @ 949088 <__cxa_atexit@plt+0x93cb0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - teqeq r7, #148 @ 0x94 │ │ │ │ - teqeq r7, #151 @ 0x97 │ │ │ │ - cmpeq sl, #196, 12 @ 0xc400000 │ │ │ │ + teqeq r7, #4, 2 │ │ │ │ + teqeq r7, #-1073741823 @ 0xc0000001 │ │ │ │ + cmpeq sl, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 9490f0 <__cxa_atexit@plt+0x93cb74> │ │ │ │ - ldr r8, [pc, #36] @ 9490f4 <__cxa_atexit@plt+0x93cb78> │ │ │ │ + ldr r2, [pc, #36] @ 9490c0 <__cxa_atexit@plt+0x93cb44> │ │ │ │ + ldr r8, [pc, #36] @ 9490c4 <__cxa_atexit@plt+0x93cb48> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ - teqeq r7, #48 @ 0x30 │ │ │ │ - teqeq r7, #51 @ 0x33 │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ + teqeq r7, #160 @ 0xa0 │ │ │ │ + teqeq r7, #163 @ 0xa3 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 949158 <__cxa_atexit@plt+0x93cbdc> │ │ │ │ - ldr r3, [pc, #80] @ 949168 <__cxa_atexit@plt+0x93cbec> │ │ │ │ + bhi 949128 <__cxa_atexit@plt+0x93cbac> │ │ │ │ + ldr r3, [pc, #80] @ 949138 <__cxa_atexit@plt+0x93cbbc> │ │ │ │ ands r2, r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq 949148 <__cxa_atexit@plt+0x93cbcc> │ │ │ │ - ldr r7, [pc, #64] @ 94916c <__cxa_atexit@plt+0x93cbf0> │ │ │ │ - ldr r3, [pc, #64] @ 949170 <__cxa_atexit@plt+0x93cbf4> │ │ │ │ + beq 949118 <__cxa_atexit@plt+0x93cb9c> │ │ │ │ + ldr r7, [pc, #64] @ 94913c <__cxa_atexit@plt+0x93cbc0> │ │ │ │ + ldr r3, [pc, #64] @ 949140 <__cxa_atexit@plt+0x93cbc4> │ │ │ │ cmp r2, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ moveq r3, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 949174 <__cxa_atexit@plt+0x93cbf8> │ │ │ │ + ldr r7, [pc, #20] @ 949144 <__cxa_atexit@plt+0x93cbc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - teqeq r7, #216, 30 @ 0x360 │ │ │ │ - teqeq r7, #876 @ 0x36c │ │ │ │ - cmpeq sl, #12, 12 @ 0xc00000 │ │ │ │ + teqeq r7, #72 @ 0x48 │ │ │ │ + teqeq r7, #75 @ 0x4b │ │ │ │ + cmpeq sl, #60, 12 @ 0x3c00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 9491ac <__cxa_atexit@plt+0x93cc30> │ │ │ │ - ldr r8, [pc, #36] @ 9491b0 <__cxa_atexit@plt+0x93cc34> │ │ │ │ + ldr r2, [pc, #36] @ 94917c <__cxa_atexit@plt+0x93cc00> │ │ │ │ + ldr r8, [pc, #36] @ 949180 <__cxa_atexit@plt+0x93cc04> │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r1, #2 │ │ │ │ moveq r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ - teqeq r7, #116, 30 @ 0x1d0 │ │ │ │ - teqeq r7, #476 @ 0x1dc │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ + teqeq r7, #228, 30 @ 0x390 │ │ │ │ + teqeq r7, #924 @ 0x39c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 9491d8 <__cxa_atexit@plt+0x93cc5c> │ │ │ │ + ldr r3, [pc, #16] @ 9491a8 <__cxa_atexit@plt+0x93cc2c> │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ - cmpeq sl, #160, 10 @ 0x28000000 │ │ │ │ - cmpeq sl, #184, 10 @ 0x2e000000 │ │ │ │ + b d1db20 <__cxa_atexit@plt+0xd115a4> │ │ │ │ + cmpeq sl, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq sl, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94923c <__cxa_atexit@plt+0x93ccc0> │ │ │ │ - ldr r3, [pc, #76] @ 94924c <__cxa_atexit@plt+0x93ccd0> │ │ │ │ + bhi 94920c <__cxa_atexit@plt+0x93cc90> │ │ │ │ + ldr r3, [pc, #76] @ 94921c <__cxa_atexit@plt+0x93cca0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 94922c <__cxa_atexit@plt+0x93ccb0> │ │ │ │ - ldr r2, [pc, #60] @ 949250 <__cxa_atexit@plt+0x93ccd4> │ │ │ │ - ldr r7, [pc, #60] @ 949254 <__cxa_atexit@plt+0x93ccd8> │ │ │ │ + beq 9491fc <__cxa_atexit@plt+0x93cc80> │ │ │ │ + ldr r2, [pc, #60] @ 949220 <__cxa_atexit@plt+0x93cca4> │ │ │ │ + ldr r7, [pc, #60] @ 949224 <__cxa_atexit@plt+0x93cca8> │ │ │ │ cmp r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ moveq r7, r2 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 949258 <__cxa_atexit@plt+0x93ccdc> │ │ │ │ + ldr r7, [pc, #20] @ 949228 <__cxa_atexit@plt+0x93ccac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sl, #112, 10 @ 0x1c000000 │ │ │ │ - cmpeq sl, #88, 10 @ 0x16000000 │ │ │ │ - cmpeq sl, #104, 10 @ 0x1a000000 │ │ │ │ - cmpeq sl, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq sl, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq sl, #136, 10 @ 0x22000000 │ │ │ │ + cmpeq sl, #152, 10 @ 0x26000000 │ │ │ │ + cmpeq sl, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 949294 <__cxa_atexit@plt+0x93cd18> │ │ │ │ - ldr r3, [pc, #36] @ 949298 <__cxa_atexit@plt+0x93cd1c> │ │ │ │ + ldr r2, [pc, #36] @ 949264 <__cxa_atexit@plt+0x93cce8> │ │ │ │ + ldr r3, [pc, #36] @ 949268 <__cxa_atexit@plt+0x93ccec> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #2 │ │ │ │ moveq r3, r2 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #20, 10 @ 0x5000000 │ │ │ │ - cmpeq sl, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq sl, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq sl, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94935c <__cxa_atexit@plt+0x93cde0> │ │ │ │ - ldr r2, [pc, #176] @ 94936c <__cxa_atexit@plt+0x93cdf0> │ │ │ │ + bhi 94932c <__cxa_atexit@plt+0x93cdb0> │ │ │ │ + ldr r2, [pc, #176] @ 94933c <__cxa_atexit@plt+0x93cdc0> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 949304 <__cxa_atexit@plt+0x93cd88> │ │ │ │ + beq 9492d4 <__cxa_atexit@plt+0x93cd58> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 949314 <__cxa_atexit@plt+0x93cd98> │ │ │ │ - ldr r2, [pc, #152] @ 94937c <__cxa_atexit@plt+0x93ce00> │ │ │ │ + bne 9492e4 <__cxa_atexit@plt+0x93cd68> │ │ │ │ + ldr r2, [pc, #152] @ 94934c <__cxa_atexit@plt+0x93cdd0> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 94934c <__cxa_atexit@plt+0x93cdd0> │ │ │ │ - ldr r7, [pc, #136] @ 949380 <__cxa_atexit@plt+0x93ce04> │ │ │ │ + beq 94931c <__cxa_atexit@plt+0x93cda0> │ │ │ │ + ldr r7, [pc, #136] @ 949350 <__cxa_atexit@plt+0x93cdd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 949370 <__cxa_atexit@plt+0x93cdf4> │ │ │ │ + ldr r2, [pc, #84] @ 949340 <__cxa_atexit@plt+0x93cdc4> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 94934c <__cxa_atexit@plt+0x93cdd0> │ │ │ │ - ldr r2, [pc, #68] @ 949374 <__cxa_atexit@plt+0x93cdf8> │ │ │ │ + beq 94931c <__cxa_atexit@plt+0x93cda0> │ │ │ │ + ldr r2, [pc, #68] @ 949344 <__cxa_atexit@plt+0x93cdc8> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 949378 <__cxa_atexit@plt+0x93cdfc> │ │ │ │ + ldr r7, [pc, #60] @ 949348 <__cxa_atexit@plt+0x93cdcc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 949384 <__cxa_atexit@plt+0x93ce08> │ │ │ │ + ldr r7, [pc, #32] @ 949354 <__cxa_atexit@plt+0x93cdd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq ip, r1, #108, 24 @ 0x6c00 │ │ │ │ - orreq ip, r1, #96, 24 @ 0x6000 │ │ │ │ + orreq ip, r1, #156, 24 @ 0x9c00 │ │ │ │ + orreq ip, r1, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - orreq ip, r1, #164, 24 @ 0xa400 │ │ │ │ - cmpeq sl, #100, 8 @ 0x64000000 │ │ │ │ + orreq ip, r1, #212, 24 @ 0xd400 │ │ │ │ + cmpeq sl, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 9493d4 <__cxa_atexit@plt+0x93ce58> │ │ │ │ - ldr r2, [pc, #112] @ 949424 <__cxa_atexit@plt+0x93cea8> │ │ │ │ + bne 9493a4 <__cxa_atexit@plt+0x93ce28> │ │ │ │ + ldr r2, [pc, #112] @ 9493f4 <__cxa_atexit@plt+0x93ce78> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 94940c <__cxa_atexit@plt+0x93ce90> │ │ │ │ - ldr r7, [pc, #96] @ 949428 <__cxa_atexit@plt+0x93ceac> │ │ │ │ + beq 9493dc <__cxa_atexit@plt+0x93ce60> │ │ │ │ + ldr r7, [pc, #96] @ 9493f8 <__cxa_atexit@plt+0x93ce7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 949418 <__cxa_atexit@plt+0x93ce9c> │ │ │ │ + ldr r2, [pc, #60] @ 9493e8 <__cxa_atexit@plt+0x93ce6c> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 94940c <__cxa_atexit@plt+0x93ce90> │ │ │ │ - ldr r3, [pc, #44] @ 94941c <__cxa_atexit@plt+0x93cea0> │ │ │ │ + beq 9493dc <__cxa_atexit@plt+0x93ce60> │ │ │ │ + ldr r3, [pc, #44] @ 9493ec <__cxa_atexit@plt+0x93ce70> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 949420 <__cxa_atexit@plt+0x93cea4> │ │ │ │ + ldr r7, [pc, #36] @ 9493f0 <__cxa_atexit@plt+0x93ce74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq ip, r1, #172, 22 @ 0x2b000 │ │ │ │ - orreq ip, r1, #160, 22 @ 0x28000 │ │ │ │ + orreq ip, r1, #220, 22 @ 0x37000 │ │ │ │ + orreq ip, r1, #208, 22 @ 0x34000 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq ip, r1, #212, 22 @ 0x35000 │ │ │ │ + orreq ip, r1, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 949448 <__cxa_atexit@plt+0x93cecc> │ │ │ │ + ldr r7, [pc, #12] @ 949418 <__cxa_atexit@plt+0x93ce9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #96, 22 @ 0x18000 │ │ │ │ + orreq ip, r1, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 949480 <__cxa_atexit@plt+0x93cf04> │ │ │ │ + ldr r2, [pc, #36] @ 949450 <__cxa_atexit@plt+0x93ced4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 949484 <__cxa_atexit@plt+0x93cf08> │ │ │ │ + ldr r3, [pc, #24] @ 949454 <__cxa_atexit@plt+0x93ced8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #60, 22 @ 0xf000 │ │ │ │ - orreq ip, r1, #48, 22 @ 0xc000 │ │ │ │ + orreq ip, r1, #108, 22 @ 0x1b000 │ │ │ │ + orreq ip, r1, #96, 22 @ 0x18000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 949558 <__cxa_atexit@plt+0x93cfdc> │ │ │ │ - ldr r2, [pc, #192] @ 949568 <__cxa_atexit@plt+0x93cfec> │ │ │ │ + bhi 949528 <__cxa_atexit@plt+0x93cfac> │ │ │ │ + ldr r2, [pc, #192] @ 949538 <__cxa_atexit@plt+0x93cfbc> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 949500 <__cxa_atexit@plt+0x93cf84> │ │ │ │ + beq 9494d0 <__cxa_atexit@plt+0x93cf54> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 949510 <__cxa_atexit@plt+0x93cf94> │ │ │ │ - ldr r2, [pc, #168] @ 949578 <__cxa_atexit@plt+0x93cffc> │ │ │ │ + bne 9494e0 <__cxa_atexit@plt+0x93cf64> │ │ │ │ + ldr r2, [pc, #168] @ 949548 <__cxa_atexit@plt+0x93cfcc> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 949548 <__cxa_atexit@plt+0x93cfcc> │ │ │ │ - ldr r2, [pc, #152] @ 94957c <__cxa_atexit@plt+0x93d000> │ │ │ │ + beq 949518 <__cxa_atexit@plt+0x93cf9c> │ │ │ │ + ldr r2, [pc, #152] @ 94954c <__cxa_atexit@plt+0x93cfd0> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #144] @ 949580 <__cxa_atexit@plt+0x93d004> │ │ │ │ + ldr r7, [pc, #144] @ 949550 <__cxa_atexit@plt+0x93cfd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 94956c <__cxa_atexit@plt+0x93cff0> │ │ │ │ + ldr r2, [pc, #84] @ 94953c <__cxa_atexit@plt+0x93cfc0> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 949548 <__cxa_atexit@plt+0x93cfcc> │ │ │ │ - ldr r2, [pc, #68] @ 949570 <__cxa_atexit@plt+0x93cff4> │ │ │ │ + beq 949518 <__cxa_atexit@plt+0x93cf9c> │ │ │ │ + ldr r2, [pc, #68] @ 949540 <__cxa_atexit@plt+0x93cfc4> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 949574 <__cxa_atexit@plt+0x93cff8> │ │ │ │ + ldr r7, [pc, #60] @ 949544 <__cxa_atexit@plt+0x93cfc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 949584 <__cxa_atexit@plt+0x93d008> │ │ │ │ + ldr r7, [pc, #36] @ 949554 <__cxa_atexit@plt+0x93cfd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - orreq ip, r1, #244, 24 @ 0xf400 │ │ │ │ - orreq ip, r1, #240, 24 @ 0xf000 │ │ │ │ + orreq ip, r1, #36, 26 @ 0x900 │ │ │ │ + orreq ip, r1, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - orreq ip, r1, #64, 26 @ 0x1000 │ │ │ │ - orreq ip, r1, #60, 26 @ 0xf00 │ │ │ │ - cmpeq sl, #108, 4 @ 0xc0000006 │ │ │ │ + orreq ip, r1, #112, 26 @ 0x1c00 │ │ │ │ + orreq ip, r1, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq sl, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 9495e4 <__cxa_atexit@plt+0x93d068> │ │ │ │ - ldr r2, [pc, #128] @ 949634 <__cxa_atexit@plt+0x93d0b8> │ │ │ │ + bne 9495b4 <__cxa_atexit@plt+0x93d038> │ │ │ │ + ldr r2, [pc, #128] @ 949604 <__cxa_atexit@plt+0x93d088> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 94961c <__cxa_atexit@plt+0x93d0a0> │ │ │ │ - ldr r3, [pc, #112] @ 949638 <__cxa_atexit@plt+0x93d0bc> │ │ │ │ + beq 9495ec <__cxa_atexit@plt+0x93d070> │ │ │ │ + ldr r3, [pc, #112] @ 949608 <__cxa_atexit@plt+0x93d08c> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #104] @ 94963c <__cxa_atexit@plt+0x93d0c0> │ │ │ │ + ldr r7, [pc, #104] @ 94960c <__cxa_atexit@plt+0x93d090> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 949628 <__cxa_atexit@plt+0x93d0ac> │ │ │ │ + ldr r2, [pc, #60] @ 9495f8 <__cxa_atexit@plt+0x93d07c> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 94961c <__cxa_atexit@plt+0x93d0a0> │ │ │ │ - ldr r3, [pc, #44] @ 94962c <__cxa_atexit@plt+0x93d0b0> │ │ │ │ + beq 9495ec <__cxa_atexit@plt+0x93d070> │ │ │ │ + ldr r3, [pc, #44] @ 9495fc <__cxa_atexit@plt+0x93d080> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 949630 <__cxa_atexit@plt+0x93d0b4> │ │ │ │ + ldr r7, [pc, #36] @ 949600 <__cxa_atexit@plt+0x93d084> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq ip, r1, #32, 24 @ 0x2000 │ │ │ │ - orreq ip, r1, #28, 24 @ 0x1c00 │ │ │ │ + orreq ip, r1, #80, 24 @ 0x5000 │ │ │ │ + orreq ip, r1, #76, 24 @ 0x4c00 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - orreq ip, r1, #92, 24 @ 0x5c00 │ │ │ │ - orreq ip, r1, #88, 24 @ 0x5800 │ │ │ │ + orreq ip, r1, #140, 24 @ 0x8c00 │ │ │ │ + orreq ip, r1, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 949674 <__cxa_atexit@plt+0x93d0f8> │ │ │ │ + ldr r2, [pc, #36] @ 949644 <__cxa_atexit@plt+0x93d0c8> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 949678 <__cxa_atexit@plt+0x93d0fc> │ │ │ │ + ldr r3, [pc, #24] @ 949648 <__cxa_atexit@plt+0x93d0cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #208, 22 @ 0x34000 │ │ │ │ - orreq ip, r1, #204, 22 @ 0x33000 │ │ │ │ + orreq ip, r1, #0, 24 │ │ │ │ + orreq ip, r1, #252, 22 @ 0x3f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 9496b0 <__cxa_atexit@plt+0x93d134> │ │ │ │ + ldr r2, [pc, #36] @ 949680 <__cxa_atexit@plt+0x93d104> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 9496b4 <__cxa_atexit@plt+0x93d138> │ │ │ │ + ldr r3, [pc, #24] @ 949684 <__cxa_atexit@plt+0x93d108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #144, 22 @ 0x24000 │ │ │ │ - orreq ip, r1, #140, 22 @ 0x23000 │ │ │ │ + orreq ip, r1, #192, 22 @ 0x30000 │ │ │ │ + orreq ip, r1, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 949778 <__cxa_atexit@plt+0x93d1fc> │ │ │ │ - ldr r2, [pc, #176] @ 949788 <__cxa_atexit@plt+0x93d20c> │ │ │ │ + bhi 949748 <__cxa_atexit@plt+0x93d1cc> │ │ │ │ + ldr r2, [pc, #176] @ 949758 <__cxa_atexit@plt+0x93d1dc> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 949720 <__cxa_atexit@plt+0x93d1a4> │ │ │ │ + beq 9496f0 <__cxa_atexit@plt+0x93d174> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 949730 <__cxa_atexit@plt+0x93d1b4> │ │ │ │ - ldr r2, [pc, #152] @ 949798 <__cxa_atexit@plt+0x93d21c> │ │ │ │ + bne 949700 <__cxa_atexit@plt+0x93d184> │ │ │ │ + ldr r2, [pc, #152] @ 949768 <__cxa_atexit@plt+0x93d1ec> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 949768 <__cxa_atexit@plt+0x93d1ec> │ │ │ │ - ldr r7, [pc, #136] @ 94979c <__cxa_atexit@plt+0x93d220> │ │ │ │ + beq 949738 <__cxa_atexit@plt+0x93d1bc> │ │ │ │ + ldr r7, [pc, #136] @ 94976c <__cxa_atexit@plt+0x93d1f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 94978c <__cxa_atexit@plt+0x93d210> │ │ │ │ + ldr r2, [pc, #84] @ 94975c <__cxa_atexit@plt+0x93d1e0> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 949768 <__cxa_atexit@plt+0x93d1ec> │ │ │ │ - ldr r2, [pc, #68] @ 949790 <__cxa_atexit@plt+0x93d214> │ │ │ │ + beq 949738 <__cxa_atexit@plt+0x93d1bc> │ │ │ │ + ldr r2, [pc, #68] @ 949760 <__cxa_atexit@plt+0x93d1e4> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 949794 <__cxa_atexit@plt+0x93d218> │ │ │ │ + ldr r7, [pc, #60] @ 949764 <__cxa_atexit@plt+0x93d1e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9497a0 <__cxa_atexit@plt+0x93d224> │ │ │ │ + ldr r7, [pc, #32] @ 949770 <__cxa_atexit@plt+0x93d1f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq ip, r1, #76, 16 @ 0x4c0000 │ │ │ │ - orreq ip, r1, #72, 16 @ 0x480000 │ │ │ │ + orreq ip, r1, #124, 16 @ 0x7c0000 │ │ │ │ + orreq ip, r1, #120, 16 @ 0x780000 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - orreq ip, r1, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq sl, #80 @ 0x50 │ │ │ │ + orreq ip, r1, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq sl, #128 @ 0x80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 9497f0 <__cxa_atexit@plt+0x93d274> │ │ │ │ - ldr r2, [pc, #112] @ 949840 <__cxa_atexit@plt+0x93d2c4> │ │ │ │ + bne 9497c0 <__cxa_atexit@plt+0x93d244> │ │ │ │ + ldr r2, [pc, #112] @ 949810 <__cxa_atexit@plt+0x93d294> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 949828 <__cxa_atexit@plt+0x93d2ac> │ │ │ │ - ldr r7, [pc, #96] @ 949844 <__cxa_atexit@plt+0x93d2c8> │ │ │ │ + beq 9497f8 <__cxa_atexit@plt+0x93d27c> │ │ │ │ + ldr r7, [pc, #96] @ 949814 <__cxa_atexit@plt+0x93d298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 949834 <__cxa_atexit@plt+0x93d2b8> │ │ │ │ + ldr r2, [pc, #60] @ 949804 <__cxa_atexit@plt+0x93d288> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 949828 <__cxa_atexit@plt+0x93d2ac> │ │ │ │ - ldr r3, [pc, #44] @ 949838 <__cxa_atexit@plt+0x93d2bc> │ │ │ │ + beq 9497f8 <__cxa_atexit@plt+0x93d27c> │ │ │ │ + ldr r3, [pc, #44] @ 949808 <__cxa_atexit@plt+0x93d28c> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 94983c <__cxa_atexit@plt+0x93d2c0> │ │ │ │ + ldr r7, [pc, #36] @ 94980c <__cxa_atexit@plt+0x93d290> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq ip, r1, #140, 14 @ 0x2300000 │ │ │ │ - orreq ip, r1, #136, 14 @ 0x2200000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ orreq ip, r1, #188, 14 @ 0x2f00000 │ │ │ │ + orreq ip, r1, #184, 14 @ 0x2e00000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + orreq ip, r1, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 949864 <__cxa_atexit@plt+0x93d2e8> │ │ │ │ + ldr r7, [pc, #12] @ 949834 <__cxa_atexit@plt+0x93d2b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #72, 14 @ 0x1200000 │ │ │ │ + orreq ip, r1, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 94989c <__cxa_atexit@plt+0x93d320> │ │ │ │ + ldr r2, [pc, #36] @ 94986c <__cxa_atexit@plt+0x93d2f0> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 9498a0 <__cxa_atexit@plt+0x93d324> │ │ │ │ + ldr r3, [pc, #24] @ 949870 <__cxa_atexit@plt+0x93d2f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #28, 14 @ 0x700000 │ │ │ │ - orreq ip, r1, #24, 14 @ 0x600000 │ │ │ │ + orreq ip, r1, #76, 14 @ 0x1300000 │ │ │ │ + orreq ip, r1, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 949934 <__cxa_atexit@plt+0x93d3b8> │ │ │ │ - ldr r2, [pc, #128] @ 949944 <__cxa_atexit@plt+0x93d3c8> │ │ │ │ + bhi 949904 <__cxa_atexit@plt+0x93d388> │ │ │ │ + ldr r2, [pc, #128] @ 949914 <__cxa_atexit@plt+0x93d398> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 949908 <__cxa_atexit@plt+0x93d38c> │ │ │ │ + beq 9498d8 <__cxa_atexit@plt+0x93d35c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 949918 <__cxa_atexit@plt+0x93d39c> │ │ │ │ - ldr r3, [pc, #96] @ 949948 <__cxa_atexit@plt+0x93d3cc> │ │ │ │ + bne 9498e8 <__cxa_atexit@plt+0x93d36c> │ │ │ │ + ldr r3, [pc, #96] @ 949918 <__cxa_atexit@plt+0x93d39c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 949924 <__cxa_atexit@plt+0x93d3a8> │ │ │ │ - ldr r7, [pc, #80] @ 94994c <__cxa_atexit@plt+0x93d3d0> │ │ │ │ + beq 9498f4 <__cxa_atexit@plt+0x93d378> │ │ │ │ + ldr r7, [pc, #80] @ 94991c <__cxa_atexit@plt+0x93d3a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -2421995,2818 +2421983,2818 @@ │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 949950 <__cxa_atexit@plt+0x93d3d4> │ │ │ │ + ldr r7, [pc, #20] @ 949920 <__cxa_atexit@plt+0x93d3a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - orreq lr, r1, #48, 2 │ │ │ │ - cmpeq sl, #152, 28 @ 0x980 │ │ │ │ + orreq lr, r1, #96, 2 │ │ │ │ + cmpeq sl, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 94999c <__cxa_atexit@plt+0x93d420> │ │ │ │ - ldr r2, [pc, #60] @ 9499b8 <__cxa_atexit@plt+0x93d43c> │ │ │ │ + bne 94996c <__cxa_atexit@plt+0x93d3f0> │ │ │ │ + ldr r2, [pc, #60] @ 949988 <__cxa_atexit@plt+0x93d40c> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 9499ac <__cxa_atexit@plt+0x93d430> │ │ │ │ - ldr r7, [pc, #44] @ 9499bc <__cxa_atexit@plt+0x93d440> │ │ │ │ + beq 94997c <__cxa_atexit@plt+0x93d400> │ │ │ │ + ldr r7, [pc, #44] @ 94998c <__cxa_atexit@plt+0x93d410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - orreq lr, r1, #156 @ 0x9c │ │ │ │ + orreq lr, r1, #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9499dc <__cxa_atexit@plt+0x93d460> │ │ │ │ + ldr r7, [pc, #12] @ 9499ac <__cxa_atexit@plt+0x93d430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - orreq lr, r1, #92 @ 0x5c │ │ │ │ + orreq lr, r1, #140 @ 0x8c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 949aa0 <__cxa_atexit@plt+0x93d524> │ │ │ │ - ldr r2, [pc, #176] @ 949ab0 <__cxa_atexit@plt+0x93d534> │ │ │ │ + bhi 949a70 <__cxa_atexit@plt+0x93d4f4> │ │ │ │ + ldr r2, [pc, #176] @ 949a80 <__cxa_atexit@plt+0x93d504> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 949a48 <__cxa_atexit@plt+0x93d4cc> │ │ │ │ + beq 949a18 <__cxa_atexit@plt+0x93d49c> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 949a58 <__cxa_atexit@plt+0x93d4dc> │ │ │ │ - ldr r2, [pc, #152] @ 949ac0 <__cxa_atexit@plt+0x93d544> │ │ │ │ + bne 949a28 <__cxa_atexit@plt+0x93d4ac> │ │ │ │ + ldr r2, [pc, #152] @ 949a90 <__cxa_atexit@plt+0x93d514> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 949a90 <__cxa_atexit@plt+0x93d514> │ │ │ │ - ldr r7, [pc, #136] @ 949ac4 <__cxa_atexit@plt+0x93d548> │ │ │ │ + beq 949a60 <__cxa_atexit@plt+0x93d4e4> │ │ │ │ + ldr r7, [pc, #136] @ 949a94 <__cxa_atexit@plt+0x93d518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 949ab4 <__cxa_atexit@plt+0x93d538> │ │ │ │ + ldr r2, [pc, #84] @ 949a84 <__cxa_atexit@plt+0x93d508> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 949a90 <__cxa_atexit@plt+0x93d514> │ │ │ │ - ldr r2, [pc, #68] @ 949ab8 <__cxa_atexit@plt+0x93d53c> │ │ │ │ + beq 949a60 <__cxa_atexit@plt+0x93d4e4> │ │ │ │ + ldr r2, [pc, #68] @ 949a88 <__cxa_atexit@plt+0x93d50c> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 949abc <__cxa_atexit@plt+0x93d540> │ │ │ │ + ldr r7, [pc, #60] @ 949a8c <__cxa_atexit@plt+0x93d510> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 949ac8 <__cxa_atexit@plt+0x93d54c> │ │ │ │ + ldr r7, [pc, #32] @ 949a98 <__cxa_atexit@plt+0x93d51c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - orreq ip, r1, #36, 10 @ 0x9000000 │ │ │ │ - orreq ip, r1, #32, 10 @ 0x8000000 │ │ │ │ + orreq ip, r1, #84, 10 @ 0x15000000 │ │ │ │ + orreq ip, r1, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - orreq ip, r1, #100, 10 @ 0x19000000 │ │ │ │ - cmpeq sl, #48, 26 @ 0xc00 │ │ │ │ + orreq ip, r1, #148, 10 @ 0x25000000 │ │ │ │ + cmpeq sl, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 949b18 <__cxa_atexit@plt+0x93d59c> │ │ │ │ - ldr r2, [pc, #112] @ 949b68 <__cxa_atexit@plt+0x93d5ec> │ │ │ │ + bne 949ae8 <__cxa_atexit@plt+0x93d56c> │ │ │ │ + ldr r2, [pc, #112] @ 949b38 <__cxa_atexit@plt+0x93d5bc> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 949b50 <__cxa_atexit@plt+0x93d5d4> │ │ │ │ - ldr r7, [pc, #96] @ 949b6c <__cxa_atexit@plt+0x93d5f0> │ │ │ │ + beq 949b20 <__cxa_atexit@plt+0x93d5a4> │ │ │ │ + ldr r7, [pc, #96] @ 949b3c <__cxa_atexit@plt+0x93d5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 949b5c <__cxa_atexit@plt+0x93d5e0> │ │ │ │ + ldr r2, [pc, #60] @ 949b2c <__cxa_atexit@plt+0x93d5b0> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 949b50 <__cxa_atexit@plt+0x93d5d4> │ │ │ │ - ldr r3, [pc, #44] @ 949b60 <__cxa_atexit@plt+0x93d5e4> │ │ │ │ + beq 949b20 <__cxa_atexit@plt+0x93d5a4> │ │ │ │ + ldr r3, [pc, #44] @ 949b30 <__cxa_atexit@plt+0x93d5b4> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 949b64 <__cxa_atexit@plt+0x93d5e8> │ │ │ │ + ldr r7, [pc, #36] @ 949b34 <__cxa_atexit@plt+0x93d5b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - orreq ip, r1, #100, 8 @ 0x64000000 │ │ │ │ - orreq ip, r1, #96, 8 @ 0x60000000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ orreq ip, r1, #148, 8 @ 0x94000000 │ │ │ │ + orreq ip, r1, #144, 8 @ 0x90000000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + orreq ip, r1, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 949b8c <__cxa_atexit@plt+0x93d610> │ │ │ │ + ldr r7, [pc, #12] @ 949b5c <__cxa_atexit@plt+0x93d5e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #32, 8 @ 0x20000000 │ │ │ │ + orreq ip, r1, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 949bc4 <__cxa_atexit@plt+0x93d648> │ │ │ │ + ldr r2, [pc, #36] @ 949b94 <__cxa_atexit@plt+0x93d618> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 949bc8 <__cxa_atexit@plt+0x93d64c> │ │ │ │ + ldr r3, [pc, #24] @ 949b98 <__cxa_atexit@plt+0x93d61c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #244, 6 @ 0xd0000003 │ │ │ │ - orreq ip, r1, #240, 6 @ 0xc0000003 │ │ │ │ + orreq ip, r1, #36, 8 @ 0x24000000 │ │ │ │ + orreq ip, r1, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ - b 9492a8 <__cxa_atexit@plt+0x93cd2c> │ │ │ │ + b 949278 <__cxa_atexit@plt+0x93ccfc> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 949c78 <__cxa_atexit@plt+0x93d6fc> │ │ │ │ - ldr r2, [pc, #128] @ 949c88 <__cxa_atexit@plt+0x93d70c> │ │ │ │ + bhi 949c48 <__cxa_atexit@plt+0x93d6cc> │ │ │ │ + ldr r2, [pc, #128] @ 949c58 <__cxa_atexit@plt+0x93d6dc> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 949c30 <__cxa_atexit@plt+0x93d6b4> │ │ │ │ + beq 949c00 <__cxa_atexit@plt+0x93d684> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 949c40 <__cxa_atexit@plt+0x93d6c4> │ │ │ │ + bne 949c10 <__cxa_atexit@plt+0x93d694> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 949c8c <__cxa_atexit@plt+0x93d710> │ │ │ │ + ldr r3, [pc, #68] @ 949c5c <__cxa_atexit@plt+0x93d6e0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 949c68 <__cxa_atexit@plt+0x93d6ec> │ │ │ │ - ldr r7, [pc, #52] @ 949c90 <__cxa_atexit@plt+0x93d714> │ │ │ │ + beq 949c38 <__cxa_atexit@plt+0x93d6bc> │ │ │ │ + ldr r7, [pc, #52] @ 949c60 <__cxa_atexit@plt+0x93d6e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 949c94 <__cxa_atexit@plt+0x93d718> │ │ │ │ + ldr r7, [pc, #20] @ 949c64 <__cxa_atexit@plt+0x93d6e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - orreq sp, r1, #204, 26 @ 0x3300 │ │ │ │ - cmpeq sl, #96, 22 @ 0x18000 │ │ │ │ + orreq sp, r1, #252, 26 @ 0x3f00 │ │ │ │ + cmpeq sl, #144, 22 @ 0x24000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 949cc8 <__cxa_atexit@plt+0x93d74c> │ │ │ │ + bne 949c98 <__cxa_atexit@plt+0x93d71c> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 949cfc <__cxa_atexit@plt+0x93d780> │ │ │ │ + ldr r2, [pc, #44] @ 949ccc <__cxa_atexit@plt+0x93d750> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 949cf0 <__cxa_atexit@plt+0x93d774> │ │ │ │ - ldr r7, [pc, #28] @ 949d00 <__cxa_atexit@plt+0x93d784> │ │ │ │ + beq 949cc0 <__cxa_atexit@plt+0x93d744> │ │ │ │ + ldr r7, [pc, #28] @ 949cd0 <__cxa_atexit@plt+0x93d754> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - orreq sp, r1, #68, 26 @ 0x1100 │ │ │ │ + orreq sp, r1, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 949d20 <__cxa_atexit@plt+0x93d7a4> │ │ │ │ + ldr r7, [pc, #12] @ 949cf0 <__cxa_atexit@plt+0x93d774> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #20, 26 @ 0x500 │ │ │ │ + orreq sp, r1, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 949d6c <__cxa_atexit@plt+0x93d7f0> │ │ │ │ - ldr r3, [pc, #56] @ 949d7c <__cxa_atexit@plt+0x93d800> │ │ │ │ + bhi 949d3c <__cxa_atexit@plt+0x93d7c0> │ │ │ │ + ldr r3, [pc, #56] @ 949d4c <__cxa_atexit@plt+0x93d7d0> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq 949d5c <__cxa_atexit@plt+0x93d7e0> │ │ │ │ + beq 949d2c <__cxa_atexit@plt+0x93d7b0> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 949d80 <__cxa_atexit@plt+0x93d804> │ │ │ │ + ldr r7, [pc, #12] @ 949d50 <__cxa_atexit@plt+0x93d7d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #152, 20 @ 0x98000 │ │ │ │ + cmpeq sl, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 949e20 <__cxa_atexit@plt+0x93d8a4> │ │ │ │ - ldr r3, [pc, #116] @ 949e30 <__cxa_atexit@plt+0x93d8b4> │ │ │ │ + bhi 949df0 <__cxa_atexit@plt+0x93d874> │ │ │ │ + ldr r3, [pc, #116] @ 949e00 <__cxa_atexit@plt+0x93d884> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 949e00 <__cxa_atexit@plt+0x93d884> │ │ │ │ - ldr r2, [pc, #100] @ 949e34 <__cxa_atexit@plt+0x93d8b8> │ │ │ │ + beq 949dd0 <__cxa_atexit@plt+0x93d854> │ │ │ │ + ldr r2, [pc, #100] @ 949e04 <__cxa_atexit@plt+0x93d888> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 949e10 <__cxa_atexit@plt+0x93d894> │ │ │ │ - ldr r7, [pc, #76] @ 949e38 <__cxa_atexit@plt+0x93d8bc> │ │ │ │ + beq 949de0 <__cxa_atexit@plt+0x93d864> │ │ │ │ + ldr r7, [pc, #76] @ 949e08 <__cxa_atexit@plt+0x93d88c> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 949e3c <__cxa_atexit@plt+0x93d8c0> │ │ │ │ + ldr r7, [pc, #20] @ 949e0c <__cxa_atexit@plt+0x93d890> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - orreq ip, r1, #144, 6 @ 0x40000002 │ │ │ │ - cmpeq sl, #232, 18 @ 0x3a0000 │ │ │ │ + orreq ip, r1, #192, 6 │ │ │ │ + cmpeq sl, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 949e94 <__cxa_atexit@plt+0x93d918> │ │ │ │ + ldr r2, [pc, #68] @ 949e64 <__cxa_atexit@plt+0x93d8e8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 949e8c <__cxa_atexit@plt+0x93d910> │ │ │ │ - ldr r7, [pc, #32] @ 949e98 <__cxa_atexit@plt+0x93d91c> │ │ │ │ + beq 949e5c <__cxa_atexit@plt+0x93d8e0> │ │ │ │ + ldr r7, [pc, #32] @ 949e68 <__cxa_atexit@plt+0x93d8ec> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq ip, r1, #4, 6 @ 0x10000000 │ │ │ │ + orreq ip, r1, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 949ecc <__cxa_atexit@plt+0x93d950> │ │ │ │ + ldr r3, [pc, #32] @ 949e9c <__cxa_atexit@plt+0x93d920> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r1, #204, 4 @ 0xc000000c │ │ │ │ + orreq ip, r1, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 949f5c <__cxa_atexit@plt+0x93d9e0> │ │ │ │ - ldr r3, [pc, #124] @ 949f6c <__cxa_atexit@plt+0x93d9f0> │ │ │ │ + bhi 949f2c <__cxa_atexit@plt+0x93d9b0> │ │ │ │ + ldr r3, [pc, #124] @ 949f3c <__cxa_atexit@plt+0x93d9c0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 949f3c <__cxa_atexit@plt+0x93d9c0> │ │ │ │ - ldr r2, [pc, #108] @ 949f70 <__cxa_atexit@plt+0x93d9f4> │ │ │ │ + beq 949f0c <__cxa_atexit@plt+0x93d990> │ │ │ │ + ldr r2, [pc, #108] @ 949f40 <__cxa_atexit@plt+0x93d9c4> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 949f4c <__cxa_atexit@plt+0x93d9d0> │ │ │ │ - ldr r1, [pc, #84] @ 949f74 <__cxa_atexit@plt+0x93d9f8> │ │ │ │ + beq 949f1c <__cxa_atexit@plt+0x93d9a0> │ │ │ │ + ldr r1, [pc, #84] @ 949f44 <__cxa_atexit@plt+0x93d9c8> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #76] @ 949f78 <__cxa_atexit@plt+0x93d9fc> │ │ │ │ + ldr r7, [pc, #76] @ 949f48 <__cxa_atexit@plt+0x93d9cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 949f7c <__cxa_atexit@plt+0x93da00> │ │ │ │ + ldr r7, [pc, #24] @ 949f4c <__cxa_atexit@plt+0x93d9d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq ip, r1, #120 @ 0x78 │ │ │ │ - orreq ip, r1, #116 @ 0x74 │ │ │ │ - cmpeq sl, #176, 16 @ 0xb00000 │ │ │ │ + orreq ip, r1, #168 @ 0xa8 │ │ │ │ + orreq ip, r1, #164 @ 0xa4 │ │ │ │ + cmpeq sl, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 949fdc <__cxa_atexit@plt+0x93da60> │ │ │ │ + ldr r2, [pc, #76] @ 949fac <__cxa_atexit@plt+0x93da30> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 949fd4 <__cxa_atexit@plt+0x93da58> │ │ │ │ - ldr r1, [pc, #40] @ 949fe0 <__cxa_atexit@plt+0x93da64> │ │ │ │ + beq 949fa4 <__cxa_atexit@plt+0x93da28> │ │ │ │ + ldr r1, [pc, #40] @ 949fb0 <__cxa_atexit@plt+0x93da34> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #32] @ 949fe4 <__cxa_atexit@plt+0x93da68> │ │ │ │ + ldr r7, [pc, #32] @ 949fb4 <__cxa_atexit@plt+0x93da38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq fp, r1, #224, 30 @ 0x380 │ │ │ │ - orreq fp, r1, #220, 30 @ 0x370 │ │ │ │ + orreq ip, r1, #16 │ │ │ │ + orreq ip, r1, #12 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 94a024 <__cxa_atexit@plt+0x93daa8> │ │ │ │ + ldr r2, [pc, #44] @ 949ff4 <__cxa_atexit@plt+0x93da78> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 94a028 <__cxa_atexit@plt+0x93daac> │ │ │ │ + ldr r3, [pc, #32] @ 949ff8 <__cxa_atexit@plt+0x93da7c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #156, 30 @ 0x270 │ │ │ │ - orreq fp, r1, #152, 30 @ 0x260 │ │ │ │ + orreq fp, r1, #204, 30 @ 0x330 │ │ │ │ + orreq fp, r1, #200, 30 @ 0x320 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94a064 <__cxa_atexit@plt+0x93dae8> │ │ │ │ - ldr r3, [pc, #40] @ 94a07c <__cxa_atexit@plt+0x93db00> │ │ │ │ + bcc 94a034 <__cxa_atexit@plt+0x93dab8> │ │ │ │ + ldr r3, [pc, #40] @ 94a04c <__cxa_atexit@plt+0x93dad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94a080 <__cxa_atexit@plt+0x93db04> │ │ │ │ + ldr r7, [pc, #20] @ 94a050 <__cxa_atexit@plt+0x93dad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq sp, r1, #96, 20 @ 0x60000 │ │ │ │ - cmpeq sl, #184, 14 @ 0x2e00000 │ │ │ │ - cmpeq sl, #164, 14 @ 0x2900000 │ │ │ │ + orreq sp, r1, #144, 20 @ 0x90000 │ │ │ │ + cmpeq sl, #232, 14 @ 0x3a00000 │ │ │ │ + cmpeq sl, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94a0d8 <__cxa_atexit@plt+0x93db5c> │ │ │ │ + bhi 94a0a8 <__cxa_atexit@plt+0x93db2c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94a0d0 <__cxa_atexit@plt+0x93db54> │ │ │ │ - ldr r8, [pc, #40] @ 94a0e0 <__cxa_atexit@plt+0x93db64> │ │ │ │ - ldr r3, [pc, #40] @ 94a0e4 <__cxa_atexit@plt+0x93db68> │ │ │ │ + beq 94a0a0 <__cxa_atexit@plt+0x93db24> │ │ │ │ + ldr r8, [pc, #40] @ 94a0b0 <__cxa_atexit@plt+0x93db34> │ │ │ │ + ldr r3, [pc, #40] @ 94a0b4 <__cxa_atexit@plt+0x93db38> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ + b d1db28 <__cxa_atexit@plt+0xd115ac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r7, #22 │ │ │ │ - orreq fp, r1, #88, 28 @ 0x580 │ │ │ │ - cmpeq sl, #72, 14 @ 0x1200000 │ │ │ │ + teqeq r7, #134 @ 0x86 │ │ │ │ + orreq fp, r1, #136, 28 @ 0x880 │ │ │ │ + cmpeq sl, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94a160 <__cxa_atexit@plt+0x93dbe4> │ │ │ │ - ldr r7, [pc, #100] @ 94a174 <__cxa_atexit@plt+0x93dbf8> │ │ │ │ + bhi 94a130 <__cxa_atexit@plt+0x93dbb4> │ │ │ │ + ldr r7, [pc, #100] @ 94a144 <__cxa_atexit@plt+0x93dbc8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ands r7, r8, #3 │ │ │ │ stmib r3, {r8, r9} │ │ │ │ - beq 94a144 <__cxa_atexit@plt+0x93dbc8> │ │ │ │ - ldr r2, [pc, #80] @ 94a178 <__cxa_atexit@plt+0x93dbfc> │ │ │ │ + beq 94a114 <__cxa_atexit@plt+0x93db98> │ │ │ │ + ldr r2, [pc, #80] @ 94a148 <__cxa_atexit@plt+0x93dbcc> │ │ │ │ sub r7, r7, #1 │ │ │ │ tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3] │ │ │ │ str r2, [r5] │ │ │ │ - beq 94a154 <__cxa_atexit@plt+0x93dbd8> │ │ │ │ + beq 94a124 <__cxa_atexit@plt+0x93dba8> │ │ │ │ mov r7, r9 │ │ │ │ - b 94a1d0 <__cxa_atexit@plt+0x93dc54> │ │ │ │ + b 94a1a0 <__cxa_atexit@plt+0x93dc24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94a17c <__cxa_atexit@plt+0x93dc00> │ │ │ │ + ldr r7, [pc, #20] @ 94a14c <__cxa_atexit@plt+0x93dbd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq sl, #220, 12 @ 0xdc00000 │ │ │ │ - cmpeq sl, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq sl, #12, 14 @ 0x300000 │ │ │ │ + cmpeq sl, #228, 12 @ 0xe400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 94a1c0 <__cxa_atexit@plt+0x93dc44> │ │ │ │ + ldr r2, [pc, #44] @ 94a190 <__cxa_atexit@plt+0x93dc14> │ │ │ │ mov r3, r7 │ │ │ │ and r3, r3, #3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 94a1b8 <__cxa_atexit@plt+0x93dc3c> │ │ │ │ - b 94a1d0 <__cxa_atexit@plt+0x93dc54> │ │ │ │ + beq 94a188 <__cxa_atexit@plt+0x93dc0c> │ │ │ │ + b 94a1a0 <__cxa_atexit@plt+0x93dc24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, #112, 12 @ 0x7000000 │ │ │ │ + cmpeq sl, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 94a240 <__cxa_atexit@plt+0x93dcc4> │ │ │ │ + bne 94a210 <__cxa_atexit@plt+0x93dc94> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #156] @ 94a28c <__cxa_atexit@plt+0x93dd10> │ │ │ │ + ldr r2, [pc, #156] @ 94a25c <__cxa_atexit@plt+0x93dce0> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 94a234 <__cxa_atexit@plt+0x93dcb8> │ │ │ │ + beq 94a204 <__cxa_atexit@plt+0x93dc88> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 94a254 <__cxa_atexit@plt+0x93dcd8> │ │ │ │ - ldr r2, [pc, #128] @ 94a290 <__cxa_atexit@plt+0x93dd14> │ │ │ │ + bne 94a224 <__cxa_atexit@plt+0x93dca8> │ │ │ │ + ldr r2, [pc, #128] @ 94a260 <__cxa_atexit@plt+0x93dce4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 94a268 <__cxa_atexit@plt+0x93dcec> │ │ │ │ + beq 94a238 <__cxa_atexit@plt+0x93dcbc> │ │ │ │ cmp r2, #0 │ │ │ │ - bne 94a274 <__cxa_atexit@plt+0x93dcf8> │ │ │ │ + bne 94a244 <__cxa_atexit@plt+0x93dcc8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 94a29c <__cxa_atexit@plt+0x93dd20> │ │ │ │ + ldr r7, [pc, #84] @ 94a26c <__cxa_atexit@plt+0x93dcf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 94a2a0 <__cxa_atexit@plt+0x93dd24> │ │ │ │ + ldr r7, [pc, #68] @ 94a270 <__cxa_atexit@plt+0x93dcf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ - ldr r7, [pc, #24] @ 94a294 <__cxa_atexit@plt+0x93dd18> │ │ │ │ - ldr r0, [pc, #24] @ 94a298 <__cxa_atexit@plt+0x93dd1c> │ │ │ │ + b d1db30 <__cxa_atexit@plt+0xd115b4> │ │ │ │ + ldr r7, [pc, #24] @ 94a264 <__cxa_atexit@plt+0x93dce8> │ │ │ │ + ldr r0, [pc, #24] @ 94a268 <__cxa_atexit@plt+0x93dcec> │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ - cmpeq sl, #184, 10 @ 0x2e000000 │ │ │ │ - cmpeq sl, #180, 10 @ 0x2d000000 │ │ │ │ - orreq fp, r1, #84, 26 @ 0x1500 │ │ │ │ - orreq fp, r1, #68, 26 @ 0x1100 │ │ │ │ - cmpeq sl, #144, 10 @ 0x24000000 │ │ │ │ + cmpeq sl, #232, 10 @ 0x3a000000 │ │ │ │ + cmpeq sl, #228, 10 @ 0x39000000 │ │ │ │ + orreq fp, r1, #132, 26 @ 0x2100 │ │ │ │ + orreq fp, r1, #116, 26 @ 0x1d00 │ │ │ │ + cmpeq sl, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94a2ec <__cxa_atexit@plt+0x93dd70> │ │ │ │ - ldr r3, [pc, #96] @ 94a324 <__cxa_atexit@plt+0x93dda8> │ │ │ │ + bne 94a2bc <__cxa_atexit@plt+0x93dd40> │ │ │ │ + ldr r3, [pc, #96] @ 94a2f4 <__cxa_atexit@plt+0x93dd78> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94a300 <__cxa_atexit@plt+0x93dd84> │ │ │ │ + beq 94a2d0 <__cxa_atexit@plt+0x93dd54> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94a30c <__cxa_atexit@plt+0x93dd90> │ │ │ │ + bne 94a2dc <__cxa_atexit@plt+0x93dd60> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 94a330 <__cxa_atexit@plt+0x93ddb4> │ │ │ │ + ldr r7, [pc, #60] @ 94a300 <__cxa_atexit@plt+0x93dd84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ - ldr r7, [pc, #20] @ 94a328 <__cxa_atexit@plt+0x93ddac> │ │ │ │ - ldr r0, [pc, #20] @ 94a32c <__cxa_atexit@plt+0x93ddb0> │ │ │ │ + b d1db30 <__cxa_atexit@plt+0xd115b4> │ │ │ │ + ldr r7, [pc, #20] @ 94a2f8 <__cxa_atexit@plt+0x93dd7c> │ │ │ │ + ldr r0, [pc, #20] @ 94a2fc <__cxa_atexit@plt+0x93dd80> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmpeq sl, #32, 10 @ 0x8000000 │ │ │ │ - cmpeq sl, #28, 10 @ 0x7000000 │ │ │ │ - orreq fp, r1, #172, 24 @ 0xac00 │ │ │ │ - cmpeq sl, #0, 10 │ │ │ │ + cmpeq sl, #80, 10 @ 0x14000000 │ │ │ │ + cmpeq sl, #76, 10 @ 0x13000000 │ │ │ │ + orreq fp, r1, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq sl, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94a35c <__cxa_atexit@plt+0x93dde0> │ │ │ │ + bne 94a32c <__cxa_atexit@plt+0x93ddb0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ - ldr r7, [pc, #16] @ 94a374 <__cxa_atexit@plt+0x93ddf8> │ │ │ │ - ldr r0, [pc, #16] @ 94a378 <__cxa_atexit@plt+0x93ddfc> │ │ │ │ + b d1db30 <__cxa_atexit@plt+0xd115b4> │ │ │ │ + ldr r7, [pc, #16] @ 94a344 <__cxa_atexit@plt+0x93ddc8> │ │ │ │ + ldr r0, [pc, #16] @ 94a348 <__cxa_atexit@plt+0x93ddcc> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #208, 8 @ 0xd0000000 │ │ │ │ - cmpeq sl, #204, 8 @ 0xcc000000 │ │ │ │ - cmpeq sl, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq sl, #0, 10 │ │ │ │ + cmpeq sl, #252, 8 @ 0xfc000000 │ │ │ │ + cmpeq sl, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94a3f4 <__cxa_atexit@plt+0x93de78> │ │ │ │ - ldr r7, [pc, #100] @ 94a408 <__cxa_atexit@plt+0x93de8c> │ │ │ │ + bhi 94a3c4 <__cxa_atexit@plt+0x93de48> │ │ │ │ + ldr r7, [pc, #100] @ 94a3d8 <__cxa_atexit@plt+0x93de5c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ands r7, r8, #3 │ │ │ │ stmib r3, {r8, r9} │ │ │ │ - beq 94a3d8 <__cxa_atexit@plt+0x93de5c> │ │ │ │ - ldr r2, [pc, #80] @ 94a40c <__cxa_atexit@plt+0x93de90> │ │ │ │ + beq 94a3a8 <__cxa_atexit@plt+0x93de2c> │ │ │ │ + ldr r2, [pc, #80] @ 94a3dc <__cxa_atexit@plt+0x93de60> │ │ │ │ sub r7, r7, #1 │ │ │ │ tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3] │ │ │ │ str r2, [r5] │ │ │ │ - beq 94a3e8 <__cxa_atexit@plt+0x93de6c> │ │ │ │ + beq 94a3b8 <__cxa_atexit@plt+0x93de3c> │ │ │ │ mov r7, r9 │ │ │ │ - b 94a464 <__cxa_atexit@plt+0x93dee8> │ │ │ │ + b 94a434 <__cxa_atexit@plt+0x93deb8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94a410 <__cxa_atexit@plt+0x93de94> │ │ │ │ + ldr r7, [pc, #20] @ 94a3e0 <__cxa_atexit@plt+0x93de64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ + cmpeq sl, #128, 8 @ 0x80000000 │ │ │ │ cmpeq sl, #80, 8 @ 0x50000000 │ │ │ │ - cmpeq sl, #32, 8 @ 0x20000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 94a454 <__cxa_atexit@plt+0x93ded8> │ │ │ │ + ldr r2, [pc, #44] @ 94a424 <__cxa_atexit@plt+0x93dea8> │ │ │ │ mov r3, r7 │ │ │ │ and r3, r3, #3 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 94a44c <__cxa_atexit@plt+0x93ded0> │ │ │ │ - b 94a464 <__cxa_atexit@plt+0x93dee8> │ │ │ │ + beq 94a41c <__cxa_atexit@plt+0x93dea0> │ │ │ │ + b 94a434 <__cxa_atexit@plt+0x93deb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, #220, 6 @ 0x70000003 │ │ │ │ + cmpeq sl, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r3, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ - bne 94a4c4 <__cxa_atexit@plt+0x93df48> │ │ │ │ + bne 94a494 <__cxa_atexit@plt+0x93df18> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #116] @ 94a4f8 <__cxa_atexit@plt+0x93df7c> │ │ │ │ + ldr r2, [pc, #116] @ 94a4c8 <__cxa_atexit@plt+0x93df4c> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 94a4d8 <__cxa_atexit@plt+0x93df5c> │ │ │ │ + beq 94a4a8 <__cxa_atexit@plt+0x93df2c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 94a4e4 <__cxa_atexit@plt+0x93df68> │ │ │ │ - ldr r2, [pc, #88] @ 94a4fc <__cxa_atexit@plt+0x93df80> │ │ │ │ + bne 94a4b4 <__cxa_atexit@plt+0x93df38> │ │ │ │ + ldr r2, [pc, #88] @ 94a4cc <__cxa_atexit@plt+0x93df50> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5, #12] │ │ │ │ - beq 94a4d8 <__cxa_atexit@plt+0x93df5c> │ │ │ │ + beq 94a4a8 <__cxa_atexit@plt+0x93df2c> │ │ │ │ mov r5, r3 │ │ │ │ - b 94a574 <__cxa_atexit@plt+0x93dff8> │ │ │ │ - ldr r7, [pc, #52] @ 94a500 <__cxa_atexit@plt+0x93df84> │ │ │ │ + b 94a544 <__cxa_atexit@plt+0x93dfc8> │ │ │ │ + ldr r7, [pc, #52] @ 94a4d0 <__cxa_atexit@plt+0x93df54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 94a504 <__cxa_atexit@plt+0x93df88> │ │ │ │ + ldr r7, [pc, #24] @ 94a4d4 <__cxa_atexit@plt+0x93df58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - orreq fp, r1, #212, 20 @ 0xd4000 │ │ │ │ - orreq fp, r1, #176, 20 @ 0xb0000 │ │ │ │ - cmpeq sl, #44, 6 @ 0xb0000000 │ │ │ │ + orreq fp, r1, #4, 22 @ 0x1000 │ │ │ │ + orreq fp, r1, #224, 20 @ 0xe0000 │ │ │ │ + cmpeq sl, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94a544 <__cxa_atexit@plt+0x93dfc8> │ │ │ │ - ldr r3, [pc, #56] @ 94a560 <__cxa_atexit@plt+0x93dfe4> │ │ │ │ + bne 94a514 <__cxa_atexit@plt+0x93df98> │ │ │ │ + ldr r3, [pc, #56] @ 94a530 <__cxa_atexit@plt+0x93dfb4> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 94a558 <__cxa_atexit@plt+0x93dfdc> │ │ │ │ - b 94a574 <__cxa_atexit@plt+0x93dff8> │ │ │ │ - ldr r7, [pc, #24] @ 94a564 <__cxa_atexit@plt+0x93dfe8> │ │ │ │ + beq 94a528 <__cxa_atexit@plt+0x93dfac> │ │ │ │ + b 94a544 <__cxa_atexit@plt+0x93dfc8> │ │ │ │ + ldr r7, [pc, #24] @ 94a534 <__cxa_atexit@plt+0x93dfb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq fp, r1, #80, 20 @ 0x50000 │ │ │ │ - cmpeq sl, #204, 4 @ 0xc000000c │ │ │ │ + orreq fp, r1, #128, 20 @ 0x80000 │ │ │ │ + cmpeq sl, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94a5dc <__cxa_atexit@plt+0x93e060> │ │ │ │ - ldr r2, [pc, #128] @ 94a608 <__cxa_atexit@plt+0x93e08c> │ │ │ │ + bne 94a5ac <__cxa_atexit@plt+0x93e030> │ │ │ │ + ldr r2, [pc, #128] @ 94a5d8 <__cxa_atexit@plt+0x93e05c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ - beq 94a5f4 <__cxa_atexit@plt+0x93e078> │ │ │ │ - ldr r2, [pc, #104] @ 94a60c <__cxa_atexit@plt+0x93e090> │ │ │ │ + beq 94a5c4 <__cxa_atexit@plt+0x93e048> │ │ │ │ + ldr r2, [pc, #104] @ 94a5dc <__cxa_atexit@plt+0x93e060> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - beq 94a600 <__cxa_atexit@plt+0x93e084> │ │ │ │ - ldr r2, [pc, #84] @ 94a610 <__cxa_atexit@plt+0x93e094> │ │ │ │ + beq 94a5d0 <__cxa_atexit@plt+0x93e054> │ │ │ │ + ldr r2, [pc, #84] @ 94a5e0 <__cxa_atexit@plt+0x93e064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #80] @ 94a614 <__cxa_atexit@plt+0x93e098> │ │ │ │ + ldr r1, [pc, #80] @ 94a5e4 <__cxa_atexit@plt+0x93e068> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ add r7, r1, #2 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ cmp r3, r0 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #52] @ 94a618 <__cxa_atexit@plt+0x93e09c> │ │ │ │ - ldr r0, [pc, #52] @ 94a61c <__cxa_atexit@plt+0x93e0a0> │ │ │ │ + ldr r7, [pc, #52] @ 94a5e8 <__cxa_atexit@plt+0x93e06c> │ │ │ │ + ldr r0, [pc, #52] @ 94a5ec <__cxa_atexit@plt+0x93e070> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - orreq fp, r1, #224, 18 @ 0x380000 │ │ │ │ - orreq fp, r1, #220, 18 @ 0x370000 │ │ │ │ - cmpeq sl, #80, 4 │ │ │ │ - cmpeq sl, #76, 4 @ 0xc0000004 │ │ │ │ + orreq fp, r1, #16, 20 @ 0x10000 │ │ │ │ + orreq fp, r1, #12, 20 @ 0xc000 │ │ │ │ + cmpeq sl, #128, 4 │ │ │ │ + cmpeq sl, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 94a674 <__cxa_atexit@plt+0x93e0f8> │ │ │ │ + ldr r2, [pc, #68] @ 94a644 <__cxa_atexit@plt+0x93e0c8> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 94a66c <__cxa_atexit@plt+0x93e0f0> │ │ │ │ - ldr r2, [pc, #44] @ 94a678 <__cxa_atexit@plt+0x93e0fc> │ │ │ │ + beq 94a63c <__cxa_atexit@plt+0x93e0c0> │ │ │ │ + ldr r2, [pc, #44] @ 94a648 <__cxa_atexit@plt+0x93e0cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #40] @ 94a67c <__cxa_atexit@plt+0x93e100> │ │ │ │ + ldr r1, [pc, #40] @ 94a64c <__cxa_atexit@plt+0x93e0d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r7, #3] │ │ │ │ add r7, r1, #2 │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ cmp r3, r0 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq fp, r1, #80, 18 @ 0x140000 │ │ │ │ - orreq fp, r1, #76, 18 @ 0x130000 │ │ │ │ + orreq fp, r1, #128, 18 @ 0x200000 │ │ │ │ + orreq fp, r1, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 94a6b4 <__cxa_atexit@plt+0x93e138> │ │ │ │ + ldr r3, [pc, #36] @ 94a684 <__cxa_atexit@plt+0x93e108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #20] @ 94a6b8 <__cxa_atexit@plt+0x93e13c> │ │ │ │ + ldr r7, [pc, #20] @ 94a688 <__cxa_atexit@plt+0x93e10c> │ │ │ │ cmp r1, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #12, 18 @ 0x30000 │ │ │ │ - orreq fp, r1, #248, 16 @ 0xf80000 │ │ │ │ - cmpeq sl, #168, 2 @ 0x2a │ │ │ │ + orreq fp, r1, #60, 18 @ 0xf0000 │ │ │ │ + orreq fp, r1, #40, 18 @ 0xa0000 │ │ │ │ + cmpeq sl, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94a710 <__cxa_atexit@plt+0x93e194> │ │ │ │ + bhi 94a6e0 <__cxa_atexit@plt+0x93e164> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94a708 <__cxa_atexit@plt+0x93e18c> │ │ │ │ - ldr r8, [pc, #40] @ 94a718 <__cxa_atexit@plt+0x93e19c> │ │ │ │ - ldr r3, [pc, #40] @ 94a71c <__cxa_atexit@plt+0x93e1a0> │ │ │ │ + beq 94a6d8 <__cxa_atexit@plt+0x93e15c> │ │ │ │ + ldr r8, [pc, #40] @ 94a6e8 <__cxa_atexit@plt+0x93e16c> │ │ │ │ + ldr r3, [pc, #40] @ 94a6ec <__cxa_atexit@plt+0x93e170> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r6, #3375104 @ p-variant is OBSOLETE @ 0x338000 │ │ │ │ - orreq fp, r1, #32, 16 @ 0x200000 │ │ │ │ - cmpeq sl, #76, 2 │ │ │ │ + teqpeq r6, #253952 @ p-variant is OBSOLETE @ 0x3e000 │ │ │ │ + orreq fp, r1, #80, 16 @ 0x500000 │ │ │ │ + cmpeq sl, #124, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94a790 <__cxa_atexit@plt+0x93e214> │ │ │ │ - ldr r3, [pc, #92] @ 94a7a0 <__cxa_atexit@plt+0x93e224> │ │ │ │ + bhi 94a760 <__cxa_atexit@plt+0x93e1e4> │ │ │ │ + ldr r3, [pc, #92] @ 94a770 <__cxa_atexit@plt+0x93e1f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94a76c <__cxa_atexit@plt+0x93e1f0> │ │ │ │ + beq 94a73c <__cxa_atexit@plt+0x93e1c0> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94a780 <__cxa_atexit@plt+0x93e204> │ │ │ │ + bne 94a750 <__cxa_atexit@plt+0x93e1d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 94a7a4 <__cxa_atexit@plt+0x93e228> │ │ │ │ - ldr r0, [pc, #48] @ 94a7a8 <__cxa_atexit@plt+0x93e22c> │ │ │ │ + ldr r7, [pc, #48] @ 94a774 <__cxa_atexit@plt+0x93e1f8> │ │ │ │ + ldr r0, [pc, #48] @ 94a778 <__cxa_atexit@plt+0x93e1fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #31] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94a7ac <__cxa_atexit@plt+0x93e230> │ │ │ │ + ldr r7, [pc, #20] @ 94a77c <__cxa_atexit@plt+0x93e200> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, #0, 2 │ │ │ │ - cmpeq sl, #252 @ 0xfc │ │ │ │ - cmpeq sl, #236 @ 0xec │ │ │ │ - cmpeq sl, #192 @ 0xc0 │ │ │ │ + cmpeq sl, #48, 2 │ │ │ │ + cmpeq sl, #44, 2 │ │ │ │ + cmpeq sl, #28, 2 │ │ │ │ + cmpeq sl, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94a7e0 <__cxa_atexit@plt+0x93e264> │ │ │ │ - ldr r7, [pc, #36] @ 94a7f4 <__cxa_atexit@plt+0x93e278> │ │ │ │ - ldr r0, [pc, #36] @ 94a7f8 <__cxa_atexit@plt+0x93e27c> │ │ │ │ + bne 94a7b0 <__cxa_atexit@plt+0x93e234> │ │ │ │ + ldr r7, [pc, #36] @ 94a7c4 <__cxa_atexit@plt+0x93e248> │ │ │ │ + ldr r0, [pc, #36] @ 94a7c8 <__cxa_atexit@plt+0x93e24c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #160 @ 0xa0 │ │ │ │ - cmpeq sl, #156 @ 0x9c │ │ │ │ - cmpeq sl, #104 @ 0x68 │ │ │ │ + cmpeq sl, #208 @ 0xd0 │ │ │ │ + cmpeq sl, #204 @ 0xcc │ │ │ │ + cmpeq sl, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94a850 <__cxa_atexit@plt+0x93e2d4> │ │ │ │ + bhi 94a820 <__cxa_atexit@plt+0x93e2a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94a848 <__cxa_atexit@plt+0x93e2cc> │ │ │ │ - ldr r8, [pc, #40] @ 94a858 <__cxa_atexit@plt+0x93e2dc> │ │ │ │ - ldr r3, [pc, #40] @ 94a85c <__cxa_atexit@plt+0x93e2e0> │ │ │ │ + beq 94a818 <__cxa_atexit@plt+0x93e29c> │ │ │ │ + ldr r8, [pc, #40] @ 94a828 <__cxa_atexit@plt+0x93e2ac> │ │ │ │ + ldr r3, [pc, #40] @ 94a82c <__cxa_atexit@plt+0x93e2b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r6, #8781824 @ p-variant is OBSOLETE @ 0x860000 │ │ │ │ - orreq fp, r1, #224, 12 @ 0xe000000 │ │ │ │ - cmpeq sl, #36 @ 0x24 │ │ │ │ + teqpeq r6, #16121856 @ p-variant is OBSOLETE @ 0xf60000 │ │ │ │ + orreq fp, r1, #16, 14 @ 0x400000 │ │ │ │ + cmpeq sl, #84 @ 0x54 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94a8d0 <__cxa_atexit@plt+0x93e354> │ │ │ │ - ldr r3, [pc, #92] @ 94a8e0 <__cxa_atexit@plt+0x93e364> │ │ │ │ + bhi 94a8a0 <__cxa_atexit@plt+0x93e324> │ │ │ │ + ldr r3, [pc, #92] @ 94a8b0 <__cxa_atexit@plt+0x93e334> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94a8ac <__cxa_atexit@plt+0x93e330> │ │ │ │ + beq 94a87c <__cxa_atexit@plt+0x93e300> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94a8c0 <__cxa_atexit@plt+0x93e344> │ │ │ │ + bne 94a890 <__cxa_atexit@plt+0x93e314> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 94a8e4 <__cxa_atexit@plt+0x93e368> │ │ │ │ - ldr r0, [pc, #48] @ 94a8e8 <__cxa_atexit@plt+0x93e36c> │ │ │ │ + ldr r7, [pc, #48] @ 94a8b4 <__cxa_atexit@plt+0x93e338> │ │ │ │ + ldr r0, [pc, #48] @ 94a8b8 <__cxa_atexit@plt+0x93e33c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #27] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94a8ec <__cxa_atexit@plt+0x93e370> │ │ │ │ + ldr r7, [pc, #20] @ 94a8bc <__cxa_atexit@plt+0x93e340> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, #216, 30 @ 0x360 │ │ │ │ - cmpeq sl, #212, 30 @ 0x350 │ │ │ │ - cmpeq sl, #196, 30 @ 0x310 │ │ │ │ - cmpeq sl, #152, 30 @ 0x260 │ │ │ │ + cmpeq sl, #8 │ │ │ │ + cmpeq sl, #4 │ │ │ │ + cmpeq sl, #244, 30 @ 0x3d0 │ │ │ │ + cmpeq sl, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94a920 <__cxa_atexit@plt+0x93e3a4> │ │ │ │ - ldr r7, [pc, #36] @ 94a934 <__cxa_atexit@plt+0x93e3b8> │ │ │ │ - ldr r0, [pc, #36] @ 94a938 <__cxa_atexit@plt+0x93e3bc> │ │ │ │ + bne 94a8f0 <__cxa_atexit@plt+0x93e374> │ │ │ │ + ldr r7, [pc, #36] @ 94a904 <__cxa_atexit@plt+0x93e388> │ │ │ │ + ldr r0, [pc, #36] @ 94a908 <__cxa_atexit@plt+0x93e38c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #120, 30 @ 0x1e0 │ │ │ │ - cmpeq sl, #116, 30 @ 0x1d0 │ │ │ │ - cmpeq sl, #40, 30 @ 0xa0 │ │ │ │ + cmpeq sl, #168, 30 @ 0x2a0 │ │ │ │ + cmpeq sl, #164, 30 @ 0x290 │ │ │ │ + cmpeq sl, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94a990 <__cxa_atexit@plt+0x93e414> │ │ │ │ + bhi 94a960 <__cxa_atexit@plt+0x93e3e4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94a988 <__cxa_atexit@plt+0x93e40c> │ │ │ │ - ldr r8, [pc, #40] @ 94a998 <__cxa_atexit@plt+0x93e41c> │ │ │ │ - ldr r3, [pc, #40] @ 94a99c <__cxa_atexit@plt+0x93e420> │ │ │ │ + beq 94a958 <__cxa_atexit@plt+0x93e3dc> │ │ │ │ + ldr r8, [pc, #40] @ 94a968 <__cxa_atexit@plt+0x93e3ec> │ │ │ │ + ldr r3, [pc, #40] @ 94a96c <__cxa_atexit@plt+0x93e3f0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r6, #14417920 @ p-variant is OBSOLETE @ 0xdc0000 │ │ │ │ - orreq fp, r1, #160, 10 @ 0x28000000 │ │ │ │ - cmpeq sl, #252, 28 @ 0xfc0 │ │ │ │ + teqpeq r6, #43778048 @ p-variant is OBSOLETE @ 0x29c0000 │ │ │ │ + orreq fp, r1, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq sl, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94aa10 <__cxa_atexit@plt+0x93e494> │ │ │ │ - ldr r3, [pc, #92] @ 94aa20 <__cxa_atexit@plt+0x93e4a4> │ │ │ │ + bhi 94a9e0 <__cxa_atexit@plt+0x93e464> │ │ │ │ + ldr r3, [pc, #92] @ 94a9f0 <__cxa_atexit@plt+0x93e474> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94a9ec <__cxa_atexit@plt+0x93e470> │ │ │ │ + beq 94a9bc <__cxa_atexit@plt+0x93e440> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94aa00 <__cxa_atexit@plt+0x93e484> │ │ │ │ + bne 94a9d0 <__cxa_atexit@plt+0x93e454> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 94aa24 <__cxa_atexit@plt+0x93e4a8> │ │ │ │ - ldr r0, [pc, #48] @ 94aa28 <__cxa_atexit@plt+0x93e4ac> │ │ │ │ + ldr r7, [pc, #48] @ 94a9f4 <__cxa_atexit@plt+0x93e478> │ │ │ │ + ldr r0, [pc, #48] @ 94a9f8 <__cxa_atexit@plt+0x93e47c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94aa2c <__cxa_atexit@plt+0x93e4b0> │ │ │ │ + ldr r7, [pc, #20] @ 94a9fc <__cxa_atexit@plt+0x93e480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, #176, 28 @ 0xb00 │ │ │ │ - cmpeq sl, #172, 28 @ 0xac0 │ │ │ │ - cmpeq sl, #156, 28 @ 0x9c0 │ │ │ │ - cmpeq sl, #112, 28 @ 0x700 │ │ │ │ + cmpeq sl, #224, 28 @ 0xe00 │ │ │ │ + cmpeq sl, #220, 28 @ 0xdc0 │ │ │ │ + cmpeq sl, #204, 28 @ 0xcc0 │ │ │ │ + cmpeq sl, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94aa60 <__cxa_atexit@plt+0x93e4e4> │ │ │ │ - ldr r7, [pc, #36] @ 94aa74 <__cxa_atexit@plt+0x93e4f8> │ │ │ │ - ldr r0, [pc, #36] @ 94aa78 <__cxa_atexit@plt+0x93e4fc> │ │ │ │ + bne 94aa30 <__cxa_atexit@plt+0x93e4b4> │ │ │ │ + ldr r7, [pc, #36] @ 94aa44 <__cxa_atexit@plt+0x93e4c8> │ │ │ │ + ldr r0, [pc, #36] @ 94aa48 <__cxa_atexit@plt+0x93e4cc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #80, 28 @ 0x500 │ │ │ │ - cmpeq sl, #76, 28 @ 0x4c0 │ │ │ │ - cmpeq sl, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq sl, #128, 28 @ 0x800 │ │ │ │ + cmpeq sl, #124, 28 @ 0x7c0 │ │ │ │ + cmpeq sl, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94aad0 <__cxa_atexit@plt+0x93e554> │ │ │ │ + bhi 94aaa0 <__cxa_atexit@plt+0x93e524> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94aac8 <__cxa_atexit@plt+0x93e54c> │ │ │ │ - ldr r8, [pc, #40] @ 94aad8 <__cxa_atexit@plt+0x93e55c> │ │ │ │ - ldr r3, [pc, #40] @ 94aadc <__cxa_atexit@plt+0x93e560> │ │ │ │ + beq 94aa98 <__cxa_atexit@plt+0x93e51c> │ │ │ │ + ldr r8, [pc, #40] @ 94aaa8 <__cxa_atexit@plt+0x93e52c> │ │ │ │ + ldr r3, [pc, #40] @ 94aaac <__cxa_atexit@plt+0x93e530> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r6, #994050048 @ p-variant is OBSOLETE @ 0x3b400000 │ │ │ │ - orreq fp, r1, #96, 8 @ 0x60000000 │ │ │ │ - cmpeq sl, #212, 26 @ 0x3500 │ │ │ │ + teqpeq r6, #97517568 @ p-variant is OBSOLETE @ 0x5d00000 │ │ │ │ + orreq fp, r1, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq sl, #4, 28 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94ab50 <__cxa_atexit@plt+0x93e5d4> │ │ │ │ - ldr r3, [pc, #92] @ 94ab60 <__cxa_atexit@plt+0x93e5e4> │ │ │ │ + bhi 94ab20 <__cxa_atexit@plt+0x93e5a4> │ │ │ │ + ldr r3, [pc, #92] @ 94ab30 <__cxa_atexit@plt+0x93e5b4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94ab2c <__cxa_atexit@plt+0x93e5b0> │ │ │ │ + beq 94aafc <__cxa_atexit@plt+0x93e580> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94ab40 <__cxa_atexit@plt+0x93e5c4> │ │ │ │ + bne 94ab10 <__cxa_atexit@plt+0x93e594> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 94ab64 <__cxa_atexit@plt+0x93e5e8> │ │ │ │ - ldr r0, [pc, #48] @ 94ab68 <__cxa_atexit@plt+0x93e5ec> │ │ │ │ + ldr r7, [pc, #48] @ 94ab34 <__cxa_atexit@plt+0x93e5b8> │ │ │ │ + ldr r0, [pc, #48] @ 94ab38 <__cxa_atexit@plt+0x93e5bc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94ab6c <__cxa_atexit@plt+0x93e5f0> │ │ │ │ + ldr r7, [pc, #20] @ 94ab3c <__cxa_atexit@plt+0x93e5c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, #136, 26 @ 0x2200 │ │ │ │ - cmpeq sl, #132, 26 @ 0x2100 │ │ │ │ - cmpeq sl, #116, 26 @ 0x1d00 │ │ │ │ - cmpeq sl, #72, 26 @ 0x1200 │ │ │ │ + cmpeq sl, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq sl, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq sl, #164, 26 @ 0x2900 │ │ │ │ + cmpeq sl, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94aba0 <__cxa_atexit@plt+0x93e624> │ │ │ │ - ldr r7, [pc, #36] @ 94abb4 <__cxa_atexit@plt+0x93e638> │ │ │ │ - ldr r0, [pc, #36] @ 94abb8 <__cxa_atexit@plt+0x93e63c> │ │ │ │ + bne 94ab70 <__cxa_atexit@plt+0x93e5f4> │ │ │ │ + ldr r7, [pc, #36] @ 94ab84 <__cxa_atexit@plt+0x93e608> │ │ │ │ + ldr r0, [pc, #36] @ 94ab88 <__cxa_atexit@plt+0x93e60c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #40, 26 @ 0xa00 │ │ │ │ - cmpeq sl, #36, 26 @ 0x900 │ │ │ │ - cmpeq sl, #168, 24 @ 0xa800 │ │ │ │ + cmpeq sl, #88, 26 @ 0x1600 │ │ │ │ + cmpeq sl, #84, 26 @ 0x1500 │ │ │ │ + cmpeq sl, #216, 24 @ 0xd800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94ac10 <__cxa_atexit@plt+0x93e694> │ │ │ │ + bhi 94abe0 <__cxa_atexit@plt+0x93e664> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94ac08 <__cxa_atexit@plt+0x93e68c> │ │ │ │ - ldr r8, [pc, #40] @ 94ac18 <__cxa_atexit@plt+0x93e69c> │ │ │ │ - ldr r3, [pc, #40] @ 94ac1c <__cxa_atexit@plt+0x93e6a0> │ │ │ │ + beq 94abd8 <__cxa_atexit@plt+0x93e65c> │ │ │ │ + ldr r8, [pc, #40] @ 94abe8 <__cxa_atexit@plt+0x93e66c> │ │ │ │ + ldr r3, [pc, #40] @ 94abec <__cxa_atexit@plt+0x93e670> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r6, #-1593835520 @ p-variant is OBSOLETE @ 0xa1000000 │ │ │ │ - orreq fp, r1, #32, 6 @ 0x80000000 │ │ │ │ - cmpeq sl, #172, 24 @ 0xac00 │ │ │ │ + teqpeq r6, #71303168 @ p-variant is OBSOLETE @ 0x4400000 │ │ │ │ + orreq fp, r1, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq sl, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94ac90 <__cxa_atexit@plt+0x93e714> │ │ │ │ - ldr r3, [pc, #92] @ 94aca0 <__cxa_atexit@plt+0x93e724> │ │ │ │ + bhi 94ac60 <__cxa_atexit@plt+0x93e6e4> │ │ │ │ + ldr r3, [pc, #92] @ 94ac70 <__cxa_atexit@plt+0x93e6f4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94ac6c <__cxa_atexit@plt+0x93e6f0> │ │ │ │ + beq 94ac3c <__cxa_atexit@plt+0x93e6c0> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94ac80 <__cxa_atexit@plt+0x93e704> │ │ │ │ + bne 94ac50 <__cxa_atexit@plt+0x93e6d4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 94aca4 <__cxa_atexit@plt+0x93e728> │ │ │ │ - ldr r0, [pc, #48] @ 94aca8 <__cxa_atexit@plt+0x93e72c> │ │ │ │ + ldr r7, [pc, #48] @ 94ac74 <__cxa_atexit@plt+0x93e6f8> │ │ │ │ + ldr r0, [pc, #48] @ 94ac78 <__cxa_atexit@plt+0x93e6fc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94acac <__cxa_atexit@plt+0x93e730> │ │ │ │ + ldr r7, [pc, #20] @ 94ac7c <__cxa_atexit@plt+0x93e700> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq sl, #96, 24 @ 0x6000 │ │ │ │ - cmpeq sl, #92, 24 @ 0x5c00 │ │ │ │ - cmpeq sl, #76, 24 @ 0x4c00 │ │ │ │ - cmpeq sl, #32, 24 @ 0x2000 │ │ │ │ + cmpeq sl, #144, 24 @ 0x9000 │ │ │ │ + cmpeq sl, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq sl, #124, 24 @ 0x7c00 │ │ │ │ + cmpeq sl, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94ace0 <__cxa_atexit@plt+0x93e764> │ │ │ │ - ldr r7, [pc, #36] @ 94acf4 <__cxa_atexit@plt+0x93e778> │ │ │ │ - ldr r0, [pc, #36] @ 94acf8 <__cxa_atexit@plt+0x93e77c> │ │ │ │ + bne 94acb0 <__cxa_atexit@plt+0x93e734> │ │ │ │ + ldr r7, [pc, #36] @ 94acc4 <__cxa_atexit@plt+0x93e748> │ │ │ │ + ldr r0, [pc, #36] @ 94acc8 <__cxa_atexit@plt+0x93e74c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #0, 24 │ │ │ │ - cmpeq sl, #252, 22 @ 0x3f000 │ │ │ │ - cmpeq sl, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq sl, #48, 24 @ 0x3000 │ │ │ │ + cmpeq sl, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq sl, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94ad50 <__cxa_atexit@plt+0x93e7d4> │ │ │ │ + bhi 94ad20 <__cxa_atexit@plt+0x93e7a4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94ad48 <__cxa_atexit@plt+0x93e7cc> │ │ │ │ - ldr r8, [pc, #40] @ 94ad58 <__cxa_atexit@plt+0x93e7dc> │ │ │ │ - ldr r3, [pc, #40] @ 94ad5c <__cxa_atexit@plt+0x93e7e0> │ │ │ │ + beq 94ad18 <__cxa_atexit@plt+0x93e79c> │ │ │ │ + ldr r8, [pc, #40] @ 94ad28 <__cxa_atexit@plt+0x93e7ac> │ │ │ │ + ldr r3, [pc, #40] @ 94ad2c <__cxa_atexit@plt+0x93e7b0> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r6, #84, 6 @ p-variant is OBSOLETE @ 0x50000001 │ │ │ │ - orreq fp, r1, #224, 2 @ 0x38 │ │ │ │ - cmpeq sl, #132, 22 @ 0x21000 │ │ │ │ + teqpeq r6, #196, 6 @ p-variant is OBSOLETE @ 0x10000003 │ │ │ │ + orreq fp, r1, #16, 4 │ │ │ │ + cmpeq sl, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94adc0 <__cxa_atexit@plt+0x93e844> │ │ │ │ - ldr r3, [pc, #76] @ 94add0 <__cxa_atexit@plt+0x93e854> │ │ │ │ + bhi 94ad90 <__cxa_atexit@plt+0x93e814> │ │ │ │ + ldr r3, [pc, #76] @ 94ada0 <__cxa_atexit@plt+0x93e824> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94adac <__cxa_atexit@plt+0x93e830> │ │ │ │ + beq 94ad7c <__cxa_atexit@plt+0x93e800> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94adb8 <__cxa_atexit@plt+0x93e83c> │ │ │ │ + bne 94ad88 <__cxa_atexit@plt+0x93e80c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 94add4 <__cxa_atexit@plt+0x93e858> │ │ │ │ + ldr r7, [pc, #32] @ 94ada4 <__cxa_atexit@plt+0x93e828> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 94add8 <__cxa_atexit@plt+0x93e85c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 94ada8 <__cxa_atexit@plt+0x93e82c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ + cmpeq sl, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq sl, #100, 22 @ 0x19000 │ │ │ │ cmpeq sl, #60, 22 @ 0xf000 │ │ │ │ - cmpeq sl, #52, 22 @ 0xd000 │ │ │ │ - cmpeq sl, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r7, [r7, #11] │ │ │ │ - ldreq r7, [pc, #8] @ 94ae04 <__cxa_atexit@plt+0x93e888> │ │ │ │ + ldreq r7, [pc, #8] @ 94add4 <__cxa_atexit@plt+0x93e858> │ │ │ │ add r5, r5, #4 │ │ │ │ addeq r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq sl, #240, 20 @ 0xf0000 │ │ │ │ - cmpeq sl, #92, 20 @ 0x5c000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq sl, #32, 22 @ 0x8000 │ │ │ │ + cmpeq sl, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94ae5c <__cxa_atexit@plt+0x93e8e0> │ │ │ │ + bhi 94ae2c <__cxa_atexit@plt+0x93e8b0> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94ae54 <__cxa_atexit@plt+0x93e8d8> │ │ │ │ - ldr r8, [pc, #40] @ 94ae64 <__cxa_atexit@plt+0x93e8e8> │ │ │ │ - ldr r3, [pc, #40] @ 94ae68 <__cxa_atexit@plt+0x93e8ec> │ │ │ │ + beq 94ae24 <__cxa_atexit@plt+0x93e8a8> │ │ │ │ + ldr r8, [pc, #40] @ 94ae34 <__cxa_atexit@plt+0x93e8b8> │ │ │ │ + ldr r3, [pc, #40] @ 94ae38 <__cxa_atexit@plt+0x93e8bc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r6, #-536870909 @ p-variant is OBSOLETE @ 0xe0000003 │ │ │ │ - orreq fp, r1, #212 @ 0xd4 │ │ │ │ - cmpeq sl, #144, 20 @ 0x90000 │ │ │ │ + teqpeq r6, #-536870902 @ p-variant is OBSOLETE @ 0xe000000a │ │ │ │ + orreq fp, r1, #4, 2 │ │ │ │ + cmpeq sl, #192, 20 @ 0xc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94aecc <__cxa_atexit@plt+0x93e950> │ │ │ │ - ldr r3, [pc, #76] @ 94aedc <__cxa_atexit@plt+0x93e960> │ │ │ │ + bhi 94ae9c <__cxa_atexit@plt+0x93e920> │ │ │ │ + ldr r3, [pc, #76] @ 94aeac <__cxa_atexit@plt+0x93e930> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94aeb8 <__cxa_atexit@plt+0x93e93c> │ │ │ │ + beq 94ae88 <__cxa_atexit@plt+0x93e90c> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94aec4 <__cxa_atexit@plt+0x93e948> │ │ │ │ + bne 94ae94 <__cxa_atexit@plt+0x93e918> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 94aee0 <__cxa_atexit@plt+0x93e964> │ │ │ │ + ldr r7, [pc, #32] @ 94aeb0 <__cxa_atexit@plt+0x93e934> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 94aee4 <__cxa_atexit@plt+0x93e968> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 94aeb4 <__cxa_atexit@plt+0x93e938> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ + cmpeq sl, #120, 20 @ 0x78000 │ │ │ │ + cmpeq sl, #112, 20 @ 0x70000 │ │ │ │ cmpeq sl, #72, 20 @ 0x48000 │ │ │ │ - cmpeq sl, #64, 20 @ 0x40000 │ │ │ │ - cmpeq sl, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r7, [r7, #7] │ │ │ │ - ldreq r7, [pc, #8] @ 94af10 <__cxa_atexit@plt+0x93e994> │ │ │ │ + ldreq r7, [pc, #8] @ 94aee0 <__cxa_atexit@plt+0x93e964> │ │ │ │ add r5, r5, #4 │ │ │ │ addeq r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq sl, #252, 18 @ 0x3f0000 │ │ │ │ - cmpeq sl, #80, 18 @ 0x140000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq sl, #44, 20 @ 0x2c000 │ │ │ │ + cmpeq sl, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94af68 <__cxa_atexit@plt+0x93e9ec> │ │ │ │ + bhi 94af38 <__cxa_atexit@plt+0x93e9bc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94af60 <__cxa_atexit@plt+0x93e9e4> │ │ │ │ - ldr r8, [pc, #40] @ 94af70 <__cxa_atexit@plt+0x93e9f4> │ │ │ │ - ldr r3, [pc, #40] @ 94af74 <__cxa_atexit@plt+0x93e9f8> │ │ │ │ + beq 94af30 <__cxa_atexit@plt+0x93e9b4> │ │ │ │ + ldr r8, [pc, #40] @ 94af40 <__cxa_atexit@plt+0x93e9c4> │ │ │ │ + ldr r3, [pc, #40] @ 94af44 <__cxa_atexit@plt+0x93e9c8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqpeq r6, #1073741834 @ p-variant is OBSOLETE @ 0x4000000a │ │ │ │ - orreq sl, r1, #200, 30 @ 0x320 │ │ │ │ - cmpeq sl, #156, 18 @ 0x270000 │ │ │ │ + teqpeq r6, #1073741862 @ p-variant is OBSOLETE @ 0x40000026 │ │ │ │ + orreq sl, r1, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq sl, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94afd8 <__cxa_atexit@plt+0x93ea5c> │ │ │ │ - ldr r3, [pc, #76] @ 94afe8 <__cxa_atexit@plt+0x93ea6c> │ │ │ │ + bhi 94afa8 <__cxa_atexit@plt+0x93ea2c> │ │ │ │ + ldr r3, [pc, #76] @ 94afb8 <__cxa_atexit@plt+0x93ea3c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 94afc4 <__cxa_atexit@plt+0x93ea48> │ │ │ │ + beq 94af94 <__cxa_atexit@plt+0x93ea18> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 94afd0 <__cxa_atexit@plt+0x93ea54> │ │ │ │ + bne 94afa0 <__cxa_atexit@plt+0x93ea24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 94afec <__cxa_atexit@plt+0x93ea70> │ │ │ │ + ldr r7, [pc, #32] @ 94afbc <__cxa_atexit@plt+0x93ea40> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 94aff0 <__cxa_atexit@plt+0x93ea74> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 94afc0 <__cxa_atexit@plt+0x93ea44> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ + cmpeq sl, #132, 18 @ 0x210000 │ │ │ │ + cmpeq sl, #124, 18 @ 0x1f0000 │ │ │ │ cmpeq sl, #84, 18 @ 0x150000 │ │ │ │ - cmpeq sl, #76, 18 @ 0x130000 │ │ │ │ - cmpeq sl, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldrne r7, [r7, #3] │ │ │ │ - ldreq r7, [pc, #8] @ 94b01c <__cxa_atexit@plt+0x93eaa0> │ │ │ │ + ldreq r7, [pc, #8] @ 94afec <__cxa_atexit@plt+0x93ea70> │ │ │ │ add r5, r5, #4 │ │ │ │ addeq r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq sl, #8, 18 @ 0x20000 │ │ │ │ - cmpeq sl, #140, 18 @ 0x230000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq sl, #56, 18 @ 0xe0000 │ │ │ │ + cmpeq sl, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 94b044 <__cxa_atexit@plt+0x93eac8> │ │ │ │ + ldr r7, [pc, #12] @ 94b014 <__cxa_atexit@plt+0x93ea98> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #124, 18 @ 0x1f0000 │ │ │ │ - cmpeq sl, #180, 18 @ 0x2d0000 │ │ │ │ + cmpeq sl, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq sl, #228, 18 @ 0x390000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b0ac <__cxa_atexit@plt+0x93eb30> │ │ │ │ - ldr r3, [pc, #80] @ 94b0bc <__cxa_atexit@plt+0x93eb40> │ │ │ │ + bhi 94b07c <__cxa_atexit@plt+0x93eb00> │ │ │ │ + ldr r3, [pc, #80] @ 94b08c <__cxa_atexit@plt+0x93eb10> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 94b09c <__cxa_atexit@plt+0x93eb20> │ │ │ │ - ldr r2, [pc, #64] @ 94b0c0 <__cxa_atexit@plt+0x93eb44> │ │ │ │ - ldr r7, [pc, #64] @ 94b0c4 <__cxa_atexit@plt+0x93eb48> │ │ │ │ + beq 94b06c <__cxa_atexit@plt+0x93eaf0> │ │ │ │ + ldr r2, [pc, #64] @ 94b090 <__cxa_atexit@plt+0x93eb14> │ │ │ │ + ldr r7, [pc, #64] @ 94b094 <__cxa_atexit@plt+0x93eb18> │ │ │ │ ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94b0c8 <__cxa_atexit@plt+0x93eb4c> │ │ │ │ + ldr r7, [pc, #20] @ 94b098 <__cxa_atexit@plt+0x93eb1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq sl, #20, 18 @ 0x50000 │ │ │ │ - cmpeq sl, #88, 18 @ 0x160000 │ │ │ │ - cmpeq sl, #96, 18 @ 0x180000 │ │ │ │ - cmpeq sl, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq sl, #68, 18 @ 0x110000 │ │ │ │ + cmpeq sl, #136, 18 @ 0x220000 │ │ │ │ + cmpeq sl, #144, 18 @ 0x240000 │ │ │ │ + cmpeq sl, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 94b104 <__cxa_atexit@plt+0x93eb88> │ │ │ │ - ldr r3, [pc, #36] @ 94b108 <__cxa_atexit@plt+0x93eb8c> │ │ │ │ + ldr r2, [pc, #36] @ 94b0d4 <__cxa_atexit@plt+0x93eb58> │ │ │ │ + ldr r3, [pc, #36] @ 94b0d8 <__cxa_atexit@plt+0x93eb5c> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #180, 16 @ 0xb40000 │ │ │ │ - cmpeq sl, #248, 16 @ 0xf80000 │ │ │ │ - cmpeq sl, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq sl, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq sl, #40, 18 @ 0xa0000 │ │ │ │ + cmpeq sl, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 94b130 <__cxa_atexit@plt+0x93ebb4> │ │ │ │ + ldr r7, [pc, #12] @ 94b100 <__cxa_atexit@plt+0x93eb84> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #96, 18 @ 0x180000 │ │ │ │ - cmpeq sl, #152, 18 @ 0x260000 │ │ │ │ + cmpeq sl, #144, 18 @ 0x240000 │ │ │ │ + cmpeq sl, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b198 <__cxa_atexit@plt+0x93ec1c> │ │ │ │ - ldr r3, [pc, #80] @ 94b1a8 <__cxa_atexit@plt+0x93ec2c> │ │ │ │ + bhi 94b168 <__cxa_atexit@plt+0x93ebec> │ │ │ │ + ldr r3, [pc, #80] @ 94b178 <__cxa_atexit@plt+0x93ebfc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 94b188 <__cxa_atexit@plt+0x93ec0c> │ │ │ │ - ldr r2, [pc, #64] @ 94b1ac <__cxa_atexit@plt+0x93ec30> │ │ │ │ - ldr r7, [pc, #64] @ 94b1b0 <__cxa_atexit@plt+0x93ec34> │ │ │ │ + beq 94b158 <__cxa_atexit@plt+0x93ebdc> │ │ │ │ + ldr r2, [pc, #64] @ 94b17c <__cxa_atexit@plt+0x93ec00> │ │ │ │ + ldr r7, [pc, #64] @ 94b180 <__cxa_atexit@plt+0x93ec04> │ │ │ │ ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94b1b4 <__cxa_atexit@plt+0x93ec38> │ │ │ │ + ldr r7, [pc, #20] @ 94b184 <__cxa_atexit@plt+0x93ec08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq sl, #248, 16 @ 0xf80000 │ │ │ │ - cmpeq sl, #60, 18 @ 0xf0000 │ │ │ │ - cmpeq sl, #68, 18 @ 0x110000 │ │ │ │ - cmpeq sl, #24, 18 @ 0x60000 │ │ │ │ + cmpeq sl, #40, 18 @ 0xa0000 │ │ │ │ + cmpeq sl, #108, 18 @ 0x1b0000 │ │ │ │ + cmpeq sl, #116, 18 @ 0x1d0000 │ │ │ │ + cmpeq sl, #72, 18 @ 0x120000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 94b1f0 <__cxa_atexit@plt+0x93ec74> │ │ │ │ - ldr r3, [pc, #36] @ 94b1f4 <__cxa_atexit@plt+0x93ec78> │ │ │ │ + ldr r2, [pc, #36] @ 94b1c0 <__cxa_atexit@plt+0x93ec44> │ │ │ │ + ldr r3, [pc, #36] @ 94b1c4 <__cxa_atexit@plt+0x93ec48> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #152, 16 @ 0x980000 │ │ │ │ - cmpeq sl, #220, 16 @ 0xdc0000 │ │ │ │ - cmpeq sl, #44, 18 @ 0xb0000 │ │ │ │ + cmpeq sl, #200, 16 @ 0xc80000 │ │ │ │ + cmpeq sl, #12, 18 @ 0x30000 │ │ │ │ + cmpeq sl, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 94b21c <__cxa_atexit@plt+0x93eca0> │ │ │ │ + ldr r7, [pc, #12] @ 94b1ec <__cxa_atexit@plt+0x93ec70> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #28, 18 @ 0x70000 │ │ │ │ - cmpeq sl, #84, 18 @ 0x150000 │ │ │ │ + cmpeq sl, #76, 18 @ 0x130000 │ │ │ │ + cmpeq sl, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b284 <__cxa_atexit@plt+0x93ed08> │ │ │ │ - ldr r3, [pc, #80] @ 94b294 <__cxa_atexit@plt+0x93ed18> │ │ │ │ + bhi 94b254 <__cxa_atexit@plt+0x93ecd8> │ │ │ │ + ldr r3, [pc, #80] @ 94b264 <__cxa_atexit@plt+0x93ece8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 94b274 <__cxa_atexit@plt+0x93ecf8> │ │ │ │ - ldr r2, [pc, #64] @ 94b298 <__cxa_atexit@plt+0x93ed1c> │ │ │ │ - ldr r7, [pc, #64] @ 94b29c <__cxa_atexit@plt+0x93ed20> │ │ │ │ + beq 94b244 <__cxa_atexit@plt+0x93ecc8> │ │ │ │ + ldr r2, [pc, #64] @ 94b268 <__cxa_atexit@plt+0x93ecec> │ │ │ │ + ldr r7, [pc, #64] @ 94b26c <__cxa_atexit@plt+0x93ecf0> │ │ │ │ ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94b2a0 <__cxa_atexit@plt+0x93ed24> │ │ │ │ + ldr r7, [pc, #20] @ 94b270 <__cxa_atexit@plt+0x93ecf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmpeq sl, #180, 16 @ 0xb40000 │ │ │ │ - cmpeq sl, #248, 16 @ 0xf80000 │ │ │ │ - cmpeq sl, #0, 18 │ │ │ │ - cmpeq sl, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq sl, #228, 16 @ 0xe40000 │ │ │ │ + cmpeq sl, #40, 18 @ 0xa0000 │ │ │ │ + cmpeq sl, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq sl, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 94b2dc <__cxa_atexit@plt+0x93ed60> │ │ │ │ - ldr r3, [pc, #36] @ 94b2e0 <__cxa_atexit@plt+0x93ed64> │ │ │ │ + ldr r2, [pc, #36] @ 94b2ac <__cxa_atexit@plt+0x93ed30> │ │ │ │ + ldr r3, [pc, #36] @ 94b2b0 <__cxa_atexit@plt+0x93ed34> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #84, 16 @ 0x540000 │ │ │ │ - cmpeq sl, #152, 16 @ 0x980000 │ │ │ │ - cmpeq sl, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq sl, #132, 16 @ 0x840000 │ │ │ │ + cmpeq sl, #200, 16 @ 0xc80000 │ │ │ │ + cmpeq sl, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 94b308 <__cxa_atexit@plt+0x93ed8c> │ │ │ │ + ldr r7, [pc, #12] @ 94b2d8 <__cxa_atexit@plt+0x93ed5c> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #32, 18 @ 0x80000 │ │ │ │ - cmpeq sl, #132, 18 @ 0x210000 │ │ │ │ + cmpeq sl, #80, 18 @ 0x140000 │ │ │ │ + cmpeq sl, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b390 <__cxa_atexit@plt+0x93ee14> │ │ │ │ - ldr r3, [pc, #112] @ 94b3a0 <__cxa_atexit@plt+0x93ee24> │ │ │ │ + bhi 94b360 <__cxa_atexit@plt+0x93ede4> │ │ │ │ + ldr r3, [pc, #112] @ 94b370 <__cxa_atexit@plt+0x93edf4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 94b360 <__cxa_atexit@plt+0x93ede4> │ │ │ │ + beq 94b330 <__cxa_atexit@plt+0x93edb4> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 94b370 <__cxa_atexit@plt+0x93edf4> │ │ │ │ + beq 94b340 <__cxa_atexit@plt+0x93edc4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94b380 <__cxa_atexit@plt+0x93ee04> │ │ │ │ - ldr r7, [pc, #80] @ 94b3a8 <__cxa_atexit@plt+0x93ee2c> │ │ │ │ + bne 94b350 <__cxa_atexit@plt+0x93edd4> │ │ │ │ + ldr r7, [pc, #80] @ 94b378 <__cxa_atexit@plt+0x93edfc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 94b3ac <__cxa_atexit@plt+0x93ee30> │ │ │ │ + ldr r7, [pc, #52] @ 94b37c <__cxa_atexit@plt+0x93ee00> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 94b3a4 <__cxa_atexit@plt+0x93ee28> │ │ │ │ + ldr r7, [pc, #28] @ 94b374 <__cxa_atexit@plt+0x93edf8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 94b3b0 <__cxa_atexit@plt+0x93ee34> │ │ │ │ + ldr r7, [pc, #24] @ 94b380 <__cxa_atexit@plt+0x93ee04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq sl, #240, 16 @ 0xf00000 │ │ │ │ - cmpeq sl, #4, 18 @ 0x10000 │ │ │ │ - cmpeq sl, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq sl, #20, 18 @ 0x50000 │ │ │ │ - cmpeq sl, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq sl, #32, 18 @ 0x80000 │ │ │ │ + cmpeq sl, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq sl, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq sl, #68, 18 @ 0x110000 │ │ │ │ + cmpeq sl, #16, 18 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 94b3e8 <__cxa_atexit@plt+0x93ee6c> │ │ │ │ + beq 94b3b8 <__cxa_atexit@plt+0x93ee3c> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 94b3f8 <__cxa_atexit@plt+0x93ee7c> │ │ │ │ - ldr r7, [pc, #48] @ 94b410 <__cxa_atexit@plt+0x93ee94> │ │ │ │ + bne 94b3c8 <__cxa_atexit@plt+0x93ee4c> │ │ │ │ + ldr r7, [pc, #48] @ 94b3e0 <__cxa_atexit@plt+0x93ee64> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 94b40c <__cxa_atexit@plt+0x93ee90> │ │ │ │ + ldr r7, [pc, #28] @ 94b3dc <__cxa_atexit@plt+0x93ee60> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 94b408 <__cxa_atexit@plt+0x93ee8c> │ │ │ │ + ldr r7, [pc, #8] @ 94b3d8 <__cxa_atexit@plt+0x93ee5c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #120, 16 @ 0x780000 │ │ │ │ - cmpeq sl, #108, 16 @ 0x6c0000 │ │ │ │ - cmpeq sl, #36, 16 @ 0x240000 │ │ │ │ + cmpeq sl, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq sl, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq sl, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 94b434 <__cxa_atexit@plt+0x93eeb8> │ │ │ │ + ldr r7, [pc, #12] @ 94b404 <__cxa_atexit@plt+0x93ee88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #184, 22 @ 0x2e000 │ │ │ │ + orreq sl, r1, #232, 22 @ 0x3a000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 94b458 <__cxa_atexit@plt+0x93eedc> │ │ │ │ + ldr r7, [pc, #12] @ 94b428 <__cxa_atexit@plt+0x93eeac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #148, 22 @ 0x25000 │ │ │ │ - cmpeq sl, #156, 18 @ 0x270000 │ │ │ │ + orreq sl, r1, #196, 22 @ 0x31000 │ │ │ │ + cmpeq sl, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94b4b4 <__cxa_atexit@plt+0x93ef38> │ │ │ │ + bhi 94b484 <__cxa_atexit@plt+0x93ef08> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 94b4ac <__cxa_atexit@plt+0x93ef30> │ │ │ │ - ldr r3, [pc, #44] @ 94b4bc <__cxa_atexit@plt+0x93ef40> │ │ │ │ - ldr r2, [pc, #44] @ 94b4c0 <__cxa_atexit@plt+0x93ef44> │ │ │ │ + beq 94b47c <__cxa_atexit@plt+0x93ef00> │ │ │ │ + ldr r3, [pc, #44] @ 94b48c <__cxa_atexit@plt+0x93ef10> │ │ │ │ + ldr r2, [pc, #44] @ 94b490 <__cxa_atexit@plt+0x93ef14> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ + b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #88, 18 @ 0x160000 │ │ │ │ - orreq sl, r1, #124, 20 @ 0x7c000 │ │ │ │ - cmpeq sl, #64, 18 @ 0x100000 │ │ │ │ + cmpeq sl, #136, 18 @ 0x220000 │ │ │ │ + orreq sl, r1, #172, 20 @ 0xac000 │ │ │ │ + cmpeq sl, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b510 <__cxa_atexit@plt+0x93ef94> │ │ │ │ - ldr r3, [pc, #56] @ 94b520 <__cxa_atexit@plt+0x93efa4> │ │ │ │ + bhi 94b4e0 <__cxa_atexit@plt+0x93ef64> │ │ │ │ + ldr r3, [pc, #56] @ 94b4f0 <__cxa_atexit@plt+0x93ef74> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 94b500 <__cxa_atexit@plt+0x93ef84> │ │ │ │ - ldr r7, [pc, #40] @ 94b524 <__cxa_atexit@plt+0x93efa8> │ │ │ │ + beq 94b4d0 <__cxa_atexit@plt+0x93ef54> │ │ │ │ + ldr r7, [pc, #40] @ 94b4f4 <__cxa_atexit@plt+0x93ef78> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94b528 <__cxa_atexit@plt+0x93efac> │ │ │ │ + ldr r7, [pc, #16] @ 94b4f8 <__cxa_atexit@plt+0x93ef7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sl, #20, 18 @ 0x50000 │ │ │ │ - cmpeq sl, #4, 18 @ 0x10000 │ │ │ │ - cmpeq sl, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq sl, #68, 18 @ 0x110000 │ │ │ │ + cmpeq sl, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq sl, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ 94b548 <__cxa_atexit@plt+0x93efcc> │ │ │ │ + ldr r7, [pc, #8] @ 94b518 <__cxa_atexit@plt+0x93ef9c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq sl, #204, 16 @ 0xcc0000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq sl, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b5a0 <__cxa_atexit@plt+0x93f024> │ │ │ │ - ldr r3, [pc, #68] @ 94b5b0 <__cxa_atexit@plt+0x93f034> │ │ │ │ + bhi 94b570 <__cxa_atexit@plt+0x93eff4> │ │ │ │ + ldr r3, [pc, #68] @ 94b580 <__cxa_atexit@plt+0x93f004> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 94b590 <__cxa_atexit@plt+0x93f014> │ │ │ │ - ldr r3, [pc, #52] @ 94b5b4 <__cxa_atexit@plt+0x93f038> │ │ │ │ + beq 94b560 <__cxa_atexit@plt+0x93efe4> │ │ │ │ + ldr r3, [pc, #52] @ 94b584 <__cxa_atexit@plt+0x93f008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94b5b8 <__cxa_atexit@plt+0x93f03c> │ │ │ │ + ldr r7, [pc, #16] @ 94b588 <__cxa_atexit@plt+0x93f00c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq sl, r1, #200, 18 @ 0x320000 │ │ │ │ - cmpeq sl, #124, 16 @ 0x7c0000 │ │ │ │ + orreq sl, r1, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq sl, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 94b5dc <__cxa_atexit@plt+0x93f060> │ │ │ │ + ldr r3, [pc, #16] @ 94b5ac <__cxa_atexit@plt+0x93f030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - orreq sl, r1, #124, 18 @ 0x1f0000 │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + orreq sl, r1, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94b628 <__cxa_atexit@plt+0x93f0ac> │ │ │ │ - ldr r2, [pc, #56] @ 94b638 <__cxa_atexit@plt+0x93f0bc> │ │ │ │ + bhi 94b5f8 <__cxa_atexit@plt+0x93f07c> │ │ │ │ + ldr r2, [pc, #56] @ 94b608 <__cxa_atexit@plt+0x93f08c> │ │ │ │ ldr r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ - beq 94b61c <__cxa_atexit@plt+0x93f0a0> │ │ │ │ + beq 94b5ec <__cxa_atexit@plt+0x93f070> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 94b63c <__cxa_atexit@plt+0x93f0c0> │ │ │ │ + ldr r7, [pc, #12] @ 94b60c <__cxa_atexit@plt+0x93f090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #248, 14 @ 0x3e00000 │ │ │ │ + cmpeq sl, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b6a4 <__cxa_atexit@plt+0x93f128> │ │ │ │ - ldr r3, [pc, #64] @ 94b6b4 <__cxa_atexit@plt+0x93f138> │ │ │ │ + bhi 94b674 <__cxa_atexit@plt+0x93f0f8> │ │ │ │ + ldr r3, [pc, #64] @ 94b684 <__cxa_atexit@plt+0x93f108> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 94b694 <__cxa_atexit@plt+0x93f118> │ │ │ │ - ldr r7, [pc, #48] @ 94b6b8 <__cxa_atexit@plt+0x93f13c> │ │ │ │ + beq 94b664 <__cxa_atexit@plt+0x93f0e8> │ │ │ │ + ldr r7, [pc, #48] @ 94b688 <__cxa_atexit@plt+0x93f10c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94b6bc <__cxa_atexit@plt+0x93f140> │ │ │ │ + ldr r7, [pc, #16] @ 94b68c <__cxa_atexit@plt+0x93f110> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq sl, r1, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq sl, #128, 14 @ 0x2000000 │ │ │ │ + orreq sl, r1, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq sl, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 94b6dc <__cxa_atexit@plt+0x93f160> │ │ │ │ + ldr r7, [pc, #12] @ 94b6ac <__cxa_atexit@plt+0x93f130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #68, 16 @ 0x440000 │ │ │ │ + orreq sl, r1, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94b728 <__cxa_atexit@plt+0x93f1ac> │ │ │ │ - ldr r2, [pc, #56] @ 94b738 <__cxa_atexit@plt+0x93f1bc> │ │ │ │ + bhi 94b6f8 <__cxa_atexit@plt+0x93f17c> │ │ │ │ + ldr r2, [pc, #56] @ 94b708 <__cxa_atexit@plt+0x93f18c> │ │ │ │ ldr r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ - beq 94b71c <__cxa_atexit@plt+0x93f1a0> │ │ │ │ + beq 94b6ec <__cxa_atexit@plt+0x93f170> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 94b73c <__cxa_atexit@plt+0x93f1c0> │ │ │ │ + ldr r7, [pc, #12] @ 94b70c <__cxa_atexit@plt+0x93f190> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #0, 14 │ │ │ │ + cmpeq sl, #48, 14 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 94b78c <__cxa_atexit@plt+0x93f210> │ │ │ │ + ldr r7, [pc, #12] @ 94b75c <__cxa_atexit@plt+0x93f1e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #96, 16 @ 0x600000 │ │ │ │ + orreq sl, r1, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 94b7b0 <__cxa_atexit@plt+0x93f234> │ │ │ │ + ldr r7, [pc, #12] @ 94b780 <__cxa_atexit@plt+0x93f204> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #60, 16 @ 0x3c0000 │ │ │ │ - cmpeq sl, #80, 12 @ 0x5000000 │ │ │ │ + orreq sl, r1, #108, 16 @ 0x6c0000 │ │ │ │ + cmpeq sl, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b800 <__cxa_atexit@plt+0x93f284> │ │ │ │ - ldr r3, [pc, #56] @ 94b810 <__cxa_atexit@plt+0x93f294> │ │ │ │ + bhi 94b7d0 <__cxa_atexit@plt+0x93f254> │ │ │ │ + ldr r3, [pc, #56] @ 94b7e0 <__cxa_atexit@plt+0x93f264> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 94b7f0 <__cxa_atexit@plt+0x93f274> │ │ │ │ - ldr r7, [pc, #40] @ 94b814 <__cxa_atexit@plt+0x93f298> │ │ │ │ + beq 94b7c0 <__cxa_atexit@plt+0x93f244> │ │ │ │ + ldr r7, [pc, #40] @ 94b7e4 <__cxa_atexit@plt+0x93f268> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94b818 <__cxa_atexit@plt+0x93f29c> │ │ │ │ + ldr r7, [pc, #16] @ 94b7e8 <__cxa_atexit@plt+0x93f26c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sl, #36, 12 @ 0x2400000 │ │ │ │ - cmpeq sl, #168, 12 @ 0xa800000 │ │ │ │ - cmpeq sl, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq sl, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq sl, #216, 12 @ 0xd800000 │ │ │ │ + cmpeq sl, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ 94b838 <__cxa_atexit@plt+0x93f2bc> │ │ │ │ + ldr r7, [pc, #8] @ 94b808 <__cxa_atexit@plt+0x93f28c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq sl, #220, 10 @ 0x37000000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq sl, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b890 <__cxa_atexit@plt+0x93f314> │ │ │ │ - ldr r3, [pc, #68] @ 94b8a0 <__cxa_atexit@plt+0x93f324> │ │ │ │ + bhi 94b860 <__cxa_atexit@plt+0x93f2e4> │ │ │ │ + ldr r3, [pc, #68] @ 94b870 <__cxa_atexit@plt+0x93f2f4> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 94b880 <__cxa_atexit@plt+0x93f304> │ │ │ │ - ldr r3, [pc, #52] @ 94b8a4 <__cxa_atexit@plt+0x93f328> │ │ │ │ + beq 94b850 <__cxa_atexit@plt+0x93f2d4> │ │ │ │ + ldr r3, [pc, #52] @ 94b874 <__cxa_atexit@plt+0x93f2f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94b8a8 <__cxa_atexit@plt+0x93f32c> │ │ │ │ + ldr r7, [pc, #16] @ 94b878 <__cxa_atexit@plt+0x93f2fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq sl, r1, #216, 12 @ 0xd800000 │ │ │ │ - cmpeq sl, #32, 12 @ 0x2000000 │ │ │ │ + orreq sl, r1, #8, 14 @ 0x200000 │ │ │ │ + cmpeq sl, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 94b8cc <__cxa_atexit@plt+0x93f350> │ │ │ │ + ldr r3, [pc, #16] @ 94b89c <__cxa_atexit@plt+0x93f320> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - orreq sl, r1, #140, 12 @ 0x8c00000 │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + orreq sl, r1, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94b918 <__cxa_atexit@plt+0x93f39c> │ │ │ │ - ldr r2, [pc, #56] @ 94b928 <__cxa_atexit@plt+0x93f3ac> │ │ │ │ + bhi 94b8e8 <__cxa_atexit@plt+0x93f36c> │ │ │ │ + ldr r2, [pc, #56] @ 94b8f8 <__cxa_atexit@plt+0x93f37c> │ │ │ │ ldr r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ - beq 94b90c <__cxa_atexit@plt+0x93f390> │ │ │ │ + beq 94b8dc <__cxa_atexit@plt+0x93f360> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 94b92c <__cxa_atexit@plt+0x93f3b0> │ │ │ │ + ldr r7, [pc, #12] @ 94b8fc <__cxa_atexit@plt+0x93f380> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #156, 10 @ 0x27000000 │ │ │ │ + cmpeq sl, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94b994 <__cxa_atexit@plt+0x93f418> │ │ │ │ - ldr r3, [pc, #64] @ 94b9a4 <__cxa_atexit@plt+0x93f428> │ │ │ │ + bhi 94b964 <__cxa_atexit@plt+0x93f3e8> │ │ │ │ + ldr r3, [pc, #64] @ 94b974 <__cxa_atexit@plt+0x93f3f8> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 94b984 <__cxa_atexit@plt+0x93f408> │ │ │ │ - ldr r7, [pc, #48] @ 94b9a8 <__cxa_atexit@plt+0x93f42c> │ │ │ │ + beq 94b954 <__cxa_atexit@plt+0x93f3d8> │ │ │ │ + ldr r7, [pc, #48] @ 94b978 <__cxa_atexit@plt+0x93f3fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94b9ac <__cxa_atexit@plt+0x93f430> │ │ │ │ + ldr r7, [pc, #16] @ 94b97c <__cxa_atexit@plt+0x93f400> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq sl, r1, #156, 10 @ 0x27000000 │ │ │ │ - cmpeq sl, #36, 10 @ 0x9000000 │ │ │ │ + orreq sl, r1, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq sl, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 94b9cc <__cxa_atexit@plt+0x93f450> │ │ │ │ + ldr r7, [pc, #12] @ 94b99c <__cxa_atexit@plt+0x93f420> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #84, 10 @ 0x15000000 │ │ │ │ + orreq sl, r1, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94ba18 <__cxa_atexit@plt+0x93f49c> │ │ │ │ - ldr r2, [pc, #56] @ 94ba28 <__cxa_atexit@plt+0x93f4ac> │ │ │ │ + bhi 94b9e8 <__cxa_atexit@plt+0x93f46c> │ │ │ │ + ldr r2, [pc, #56] @ 94b9f8 <__cxa_atexit@plt+0x93f47c> │ │ │ │ ldr r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ - beq 94ba0c <__cxa_atexit@plt+0x93f490> │ │ │ │ + beq 94b9dc <__cxa_atexit@plt+0x93f460> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 94ba2c <__cxa_atexit@plt+0x93f4b0> │ │ │ │ + ldr r7, [pc, #12] @ 94b9fc <__cxa_atexit@plt+0x93f480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq sl, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 94ba7c <__cxa_atexit@plt+0x93f500> │ │ │ │ + ldr r7, [pc, #12] @ 94ba4c <__cxa_atexit@plt+0x93f4d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #112, 10 @ 0x1c000000 │ │ │ │ + orreq sl, r1, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 94baa0 <__cxa_atexit@plt+0x93f524> │ │ │ │ + ldr r7, [pc, #12] @ 94ba70 <__cxa_atexit@plt+0x93f4f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #76, 10 @ 0x13000000 │ │ │ │ - cmpeq sl, #96, 6 @ 0x80000001 │ │ │ │ + orreq sl, r1, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq sl, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94baf0 <__cxa_atexit@plt+0x93f574> │ │ │ │ - ldr r3, [pc, #56] @ 94bb00 <__cxa_atexit@plt+0x93f584> │ │ │ │ + bhi 94bac0 <__cxa_atexit@plt+0x93f544> │ │ │ │ + ldr r3, [pc, #56] @ 94bad0 <__cxa_atexit@plt+0x93f554> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 94bae0 <__cxa_atexit@plt+0x93f564> │ │ │ │ - ldr r7, [pc, #40] @ 94bb04 <__cxa_atexit@plt+0x93f588> │ │ │ │ + beq 94bab0 <__cxa_atexit@plt+0x93f534> │ │ │ │ + ldr r7, [pc, #40] @ 94bad4 <__cxa_atexit@plt+0x93f558> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94bb08 <__cxa_atexit@plt+0x93f58c> │ │ │ │ + ldr r7, [pc, #16] @ 94bad8 <__cxa_atexit@plt+0x93f55c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sl, #52, 6 @ 0xd0000000 │ │ │ │ - cmpeq sl, #76, 8 @ 0x4c000000 │ │ │ │ - cmpeq sl, #252, 4 @ 0xc000000f │ │ │ │ + cmpeq sl, #100, 6 @ 0x90000001 │ │ │ │ + cmpeq sl, #124, 8 @ 0x7c000000 │ │ │ │ + cmpeq sl, #44, 6 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #8] @ 94bb28 <__cxa_atexit@plt+0x93f5ac> │ │ │ │ + ldr r7, [pc, #8] @ 94baf8 <__cxa_atexit@plt+0x93f57c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq sl, #236, 4 @ 0xc000000e │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq sl, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94bb80 <__cxa_atexit@plt+0x93f604> │ │ │ │ - ldr r3, [pc, #68] @ 94bb90 <__cxa_atexit@plt+0x93f614> │ │ │ │ + bhi 94bb50 <__cxa_atexit@plt+0x93f5d4> │ │ │ │ + ldr r3, [pc, #68] @ 94bb60 <__cxa_atexit@plt+0x93f5e4> │ │ │ │ tst sl, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 94bb70 <__cxa_atexit@plt+0x93f5f4> │ │ │ │ - ldr r3, [pc, #52] @ 94bb94 <__cxa_atexit@plt+0x93f618> │ │ │ │ + beq 94bb40 <__cxa_atexit@plt+0x93f5c4> │ │ │ │ + ldr r3, [pc, #52] @ 94bb64 <__cxa_atexit@plt+0x93f5e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94bb98 <__cxa_atexit@plt+0x93f61c> │ │ │ │ + ldr r7, [pc, #16] @ 94bb68 <__cxa_atexit@plt+0x93f5ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq sl, r1, #232, 6 @ 0xa0000003 │ │ │ │ - cmpeq sl, #196, 6 @ 0x10000003 │ │ │ │ + orreq sl, r1, #24, 8 @ 0x18000000 │ │ │ │ + cmpeq sl, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 94bbbc <__cxa_atexit@plt+0x93f640> │ │ │ │ + ldr r3, [pc, #16] @ 94bb8c <__cxa_atexit@plt+0x93f610> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - orreq sl, r1, #156, 6 @ 0x70000002 │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + orreq sl, r1, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94bc08 <__cxa_atexit@plt+0x93f68c> │ │ │ │ - ldr r2, [pc, #56] @ 94bc18 <__cxa_atexit@plt+0x93f69c> │ │ │ │ + bhi 94bbd8 <__cxa_atexit@plt+0x93f65c> │ │ │ │ + ldr r2, [pc, #56] @ 94bbe8 <__cxa_atexit@plt+0x93f66c> │ │ │ │ ldr r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ - beq 94bbfc <__cxa_atexit@plt+0x93f680> │ │ │ │ + beq 94bbcc <__cxa_atexit@plt+0x93f650> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 94bc1c <__cxa_atexit@plt+0x93f6a0> │ │ │ │ + ldr r7, [pc, #12] @ 94bbec <__cxa_atexit@plt+0x93f670> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #64, 6 │ │ │ │ + cmpeq sl, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94bc84 <__cxa_atexit@plt+0x93f708> │ │ │ │ - ldr r3, [pc, #64] @ 94bc94 <__cxa_atexit@plt+0x93f718> │ │ │ │ + bhi 94bc54 <__cxa_atexit@plt+0x93f6d8> │ │ │ │ + ldr r3, [pc, #64] @ 94bc64 <__cxa_atexit@plt+0x93f6e8> │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 94bc74 <__cxa_atexit@plt+0x93f6f8> │ │ │ │ - ldr r7, [pc, #48] @ 94bc98 <__cxa_atexit@plt+0x93f71c> │ │ │ │ + beq 94bc44 <__cxa_atexit@plt+0x93f6c8> │ │ │ │ + ldr r7, [pc, #48] @ 94bc68 <__cxa_atexit@plt+0x93f6ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 94bc9c <__cxa_atexit@plt+0x93f720> │ │ │ │ + ldr r7, [pc, #16] @ 94bc6c <__cxa_atexit@plt+0x93f6f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq sl, r1, #172, 4 @ 0xc000000a │ │ │ │ - cmpeq sl, #200, 4 @ 0x8000000c │ │ │ │ + orreq sl, r1, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq sl, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 94bcbc <__cxa_atexit@plt+0x93f740> │ │ │ │ + ldr r7, [pc, #12] @ 94bc8c <__cxa_atexit@plt+0x93f710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #100, 4 @ 0x40000006 │ │ │ │ + orreq sl, r1, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94bd08 <__cxa_atexit@plt+0x93f78c> │ │ │ │ - ldr r2, [pc, #56] @ 94bd18 <__cxa_atexit@plt+0x93f79c> │ │ │ │ + bhi 94bcd8 <__cxa_atexit@plt+0x93f75c> │ │ │ │ + ldr r2, [pc, #56] @ 94bce8 <__cxa_atexit@plt+0x93f76c> │ │ │ │ ldr r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r2, r9} │ │ │ │ - beq 94bcfc <__cxa_atexit@plt+0x93f780> │ │ │ │ + beq 94bccc <__cxa_atexit@plt+0x93f750> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 94bd1c <__cxa_atexit@plt+0x93f7a0> │ │ │ │ + ldr r7, [pc, #12] @ 94bcec <__cxa_atexit@plt+0x93f770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq sl, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq sl, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 94bd6c <__cxa_atexit@plt+0x93f7f0> │ │ │ │ + ldr r7, [pc, #12] @ 94bd3c <__cxa_atexit@plt+0x93f7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #128, 4 │ │ │ │ + orreq sl, r1, #176, 4 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 94bd90 <__cxa_atexit@plt+0x93f814> │ │ │ │ + ldr r7, [pc, #12] @ 94bd60 <__cxa_atexit@plt+0x93f7e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #92, 4 @ 0xc0000005 │ │ │ │ - cmpeq sl, #76, 4 @ 0xc0000004 │ │ │ │ + orreq sl, r1, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq sl, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94be44 <__cxa_atexit@plt+0x93f8c8> │ │ │ │ - ldr r3, [pc, #156] @ 94be54 <__cxa_atexit@plt+0x93f8d8> │ │ │ │ + bhi 94be14 <__cxa_atexit@plt+0x93f898> │ │ │ │ + ldr r3, [pc, #156] @ 94be24 <__cxa_atexit@plt+0x93f8a8> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9} │ │ │ │ ands r3, sl, #3 │ │ │ │ - beq 94be00 <__cxa_atexit@plt+0x93f884> │ │ │ │ + beq 94bdd0 <__cxa_atexit@plt+0x93f854> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94be10 <__cxa_atexit@plt+0x93f894> │ │ │ │ - ldr r2, [pc, #132] @ 94be58 <__cxa_atexit@plt+0x93f8dc> │ │ │ │ + bne 94bde0 <__cxa_atexit@plt+0x93f864> │ │ │ │ + ldr r2, [pc, #132] @ 94be28 <__cxa_atexit@plt+0x93f8ac> │ │ │ │ ldr r3, [sl, #2] │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - beq 94be1c <__cxa_atexit@plt+0x93f8a0> │ │ │ │ + beq 94bdec <__cxa_atexit@plt+0x93f870> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 94be2c <__cxa_atexit@plt+0x93f8b0> │ │ │ │ - ldr r7, [pc, #108] @ 94be68 <__cxa_atexit@plt+0x93f8ec> │ │ │ │ + beq 94bdfc <__cxa_atexit@plt+0x93f880> │ │ │ │ + ldr r7, [pc, #108] @ 94be38 <__cxa_atexit@plt+0x93f8bc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 94be64 <__cxa_atexit@plt+0x93f8e8> │ │ │ │ + ldr r7, [pc, #76] @ 94be34 <__cxa_atexit@plt+0x93f8b8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 94be5c <__cxa_atexit@plt+0x93f8e0> │ │ │ │ + ldr r7, [pc, #40] @ 94be2c <__cxa_atexit@plt+0x93f8b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #20] @ 94be60 <__cxa_atexit@plt+0x93f8e4> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #20] @ 94be30 <__cxa_atexit@plt+0x93f8b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ - orreq sl, r1, #196, 18 @ 0x310000 │ │ │ │ - cmpeq sl, #172, 2 @ 0x2b │ │ │ │ - cmpeq sl, #248, 30 @ 0x3e0 │ │ │ │ - cmpeq sl, #20 │ │ │ │ - cmpeq sl, #120, 2 │ │ │ │ + orreq sl, r1, #244, 18 @ 0x3d0000 │ │ │ │ + cmpeq sl, #220, 2 @ 0x37 │ │ │ │ + cmpeq sl, #40 @ 0x28 │ │ │ │ + cmpeq sl, #68 @ 0x44 │ │ │ │ + cmpeq sl, #168, 2 @ 0x2a │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94beac <__cxa_atexit@plt+0x93f930> │ │ │ │ - ldr r3, [pc, #80] @ 94bedc <__cxa_atexit@plt+0x93f960> │ │ │ │ + bne 94be7c <__cxa_atexit@plt+0x93f900> │ │ │ │ + ldr r3, [pc, #80] @ 94beac <__cxa_atexit@plt+0x93f930> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9} │ │ │ │ tst r7, #3 │ │ │ │ - beq 94bebc <__cxa_atexit@plt+0x93f940> │ │ │ │ + beq 94be8c <__cxa_atexit@plt+0x93f910> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 94bec4 <__cxa_atexit@plt+0x93f948> │ │ │ │ - ldr r7, [pc, #44] @ 94bee0 <__cxa_atexit@plt+0x93f964> │ │ │ │ + beq 94be94 <__cxa_atexit@plt+0x93f918> │ │ │ │ + ldr r7, [pc, #44] @ 94beb0 <__cxa_atexit@plt+0x93f934> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 94bee4 <__cxa_atexit@plt+0x93f968> │ │ │ │ + ldr r7, [pc, #24] @ 94beb4 <__cxa_atexit@plt+0x93f938> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq sl, #88, 30 @ 0x160 │ │ │ │ - orreq sl, r1, #44, 18 @ 0xb0000 │ │ │ │ - cmpeq sl, #252 @ 0xfc │ │ │ │ + cmpeq sl, #136, 30 @ 0x220 │ │ │ │ + orreq sl, r1, #92, 18 @ 0x170000 │ │ │ │ + cmpeq sl, #44, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 94bf10 <__cxa_atexit@plt+0x93f994> │ │ │ │ - ldr r7, [pc, #36] @ 94bf2c <__cxa_atexit@plt+0x93f9b0> │ │ │ │ + beq 94bee0 <__cxa_atexit@plt+0x93f964> │ │ │ │ + ldr r7, [pc, #36] @ 94befc <__cxa_atexit@plt+0x93f980> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #24] @ 94bf30 <__cxa_atexit@plt+0x93f9b4> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #24] @ 94bf00 <__cxa_atexit@plt+0x93f984> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - cmpeq sl, #4, 30 │ │ │ │ - orreq sl, r1, #224, 16 @ 0xe00000 │ │ │ │ - cmpeq sl, #216 @ 0xd8 │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + cmpeq sl, #52, 30 @ 0xd0 │ │ │ │ + orreq sl, r1, #16, 18 @ 0x40000 │ │ │ │ + cmpeq sl, #8, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94bf78 <__cxa_atexit@plt+0x93f9fc> │ │ │ │ + bhi 94bf48 <__cxa_atexit@plt+0x93f9cc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 94bf80 <__cxa_atexit@plt+0x93fa04> │ │ │ │ + ldr r1, [pc, #36] @ 94bf50 <__cxa_atexit@plt+0x93f9d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 94bf84 <__cxa_atexit@plt+0x93fa08> │ │ │ │ + ldr r7, [pc, #28] @ 94bf54 <__cxa_atexit@plt+0x93f9d8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r1, #172, 30 @ 0x2b0 │ │ │ │ - orreq sl, r1, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq sl, #128 @ 0x80 │ │ │ │ + orreq r9, r1, #220, 30 @ 0x370 │ │ │ │ + orreq sl, r1, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq sl, #176 @ 0xb0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94c024 <__cxa_atexit@plt+0x93faa8> │ │ │ │ - ldr r2, [pc, #156] @ 94c048 <__cxa_atexit@plt+0x93facc> │ │ │ │ + bhi 94bff4 <__cxa_atexit@plt+0x93fa78> │ │ │ │ + ldr r2, [pc, #156] @ 94c018 <__cxa_atexit@plt+0x93fa9c> │ │ │ │ ldr r7, [r5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ - beq 94c00c <__cxa_atexit@plt+0x93fa90> │ │ │ │ + beq 94bfdc <__cxa_atexit@plt+0x93fa60> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 94c018 <__cxa_atexit@plt+0x93fa9c> │ │ │ │ + bne 94bfe8 <__cxa_atexit@plt+0x93fa6c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 94c034 <__cxa_atexit@plt+0x93fab8> │ │ │ │ - ldr r3, [pc, #108] @ 94c050 <__cxa_atexit@plt+0x93fad4> │ │ │ │ + bcc 94c004 <__cxa_atexit@plt+0x93fa88> │ │ │ │ + ldr r3, [pc, #108] @ 94c020 <__cxa_atexit@plt+0x93faa4> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r7, r8 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #32] @ 94c04c <__cxa_atexit@plt+0x93fad0> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #32] @ 94c01c <__cxa_atexit@plt+0x93faa0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq sl, #240, 30 @ 0x3c0 │ │ │ │ + cmpeq sl, #32 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq sl, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq sl, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 94c0b0 <__cxa_atexit@plt+0x93fb34> │ │ │ │ + bne 94c080 <__cxa_atexit@plt+0x93fb04> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c0c0 <__cxa_atexit@plt+0x93fb44> │ │ │ │ - ldr r2, [pc, #64] @ 94c0cc <__cxa_atexit@plt+0x93fb50> │ │ │ │ + bcc 94c090 <__cxa_atexit@plt+0x93fb14> │ │ │ │ + ldr r2, [pc, #64] @ 94c09c <__cxa_atexit@plt+0x93fb20> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r7, [r8, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ - cmpeq sl, #60, 30 @ 0xf0 │ │ │ │ + cmpeq sl, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94c114 <__cxa_atexit@plt+0x93fb98> │ │ │ │ + bhi 94c0e4 <__cxa_atexit@plt+0x93fb68> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 94c11c <__cxa_atexit@plt+0x93fba0> │ │ │ │ + ldr r1, [pc, #36] @ 94c0ec <__cxa_atexit@plt+0x93fb70> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 94c120 <__cxa_atexit@plt+0x93fba4> │ │ │ │ + ldr r7, [pc, #28] @ 94c0f0 <__cxa_atexit@plt+0x93fb74> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r1, #16, 28 @ 0x100 │ │ │ │ - orreq sl, r1, #240, 12 @ 0xf000000 │ │ │ │ - cmpeq sl, #228, 28 @ 0xe40 │ │ │ │ + orreq r9, r1, #64, 28 @ 0x400 │ │ │ │ + orreq sl, r1, #32, 14 @ 0x800000 │ │ │ │ + cmpeq sl, #20, 30 @ 0x50 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94c1d8 <__cxa_atexit@plt+0x93fc5c> │ │ │ │ - ldr r3, [pc, #184] @ 94c200 <__cxa_atexit@plt+0x93fc84> │ │ │ │ + bhi 94c1a8 <__cxa_atexit@plt+0x93fc2c> │ │ │ │ + ldr r3, [pc, #184] @ 94c1d0 <__cxa_atexit@plt+0x93fc54> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ ands r3, r9, #3 │ │ │ │ - beq 94c1b4 <__cxa_atexit@plt+0x93fc38> │ │ │ │ + beq 94c184 <__cxa_atexit@plt+0x93fc08> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94c1c4 <__cxa_atexit@plt+0x93fc48> │ │ │ │ + bne 94c194 <__cxa_atexit@plt+0x93fc18> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94c1e8 <__cxa_atexit@plt+0x93fc6c> │ │ │ │ - ldr r7, [pc, #152] @ 94c20c <__cxa_atexit@plt+0x93fc90> │ │ │ │ - ldr r2, [pc, #152] @ 94c210 <__cxa_atexit@plt+0x93fc94> │ │ │ │ + bcc 94c1b8 <__cxa_atexit@plt+0x93fc3c> │ │ │ │ + ldr r7, [pc, #152] @ 94c1dc <__cxa_atexit@plt+0x93fc60> │ │ │ │ + ldr r2, [pc, #152] @ 94c1e0 <__cxa_atexit@plt+0x93fc64> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r9, #2] │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [pc, #132] @ 94c214 <__cxa_atexit@plt+0x93fc98> │ │ │ │ + ldr r7, [pc, #132] @ 94c1e4 <__cxa_atexit@plt+0x93fc68> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 94c208 <__cxa_atexit@plt+0x93fc8c> │ │ │ │ + ldr r7, [pc, #60] @ 94c1d8 <__cxa_atexit@plt+0x93fc5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 94c204 <__cxa_atexit@plt+0x93fc88> │ │ │ │ + ldr r7, [pc, #36] @ 94c1d4 <__cxa_atexit@plt+0x93fc58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq sl, #68, 28 @ 0x440 │ │ │ │ - orreq r9, r1, #72, 26 @ 0x1200 │ │ │ │ + cmpeq sl, #116, 28 @ 0x740 │ │ │ │ + orreq r9, r1, #120, 26 @ 0x1e00 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - orreq r9, r1, #152, 26 @ 0x2600 │ │ │ │ - orreq r9, r1, #144, 26 @ 0x2400 │ │ │ │ - cmpeq sl, #244, 26 @ 0x3d00 │ │ │ │ + orreq r9, r1, #200, 26 @ 0x3200 │ │ │ │ + orreq r9, r1, #192, 26 @ 0x3000 │ │ │ │ + cmpeq sl, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94c28c <__cxa_atexit@plt+0x93fd10> │ │ │ │ + bne 94c25c <__cxa_atexit@plt+0x93fce0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94c2a0 <__cxa_atexit@plt+0x93fd24> │ │ │ │ - ldr r2, [pc, #108] @ 94c2b4 <__cxa_atexit@plt+0x93fd38> │ │ │ │ + bcc 94c270 <__cxa_atexit@plt+0x93fcf4> │ │ │ │ + ldr r2, [pc, #108] @ 94c284 <__cxa_atexit@plt+0x93fd08> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #88] @ 94c2b8 <__cxa_atexit@plt+0x93fd3c> │ │ │ │ + ldr r1, [pc, #88] @ 94c288 <__cxa_atexit@plt+0x93fd0c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #84] @ 94c2bc <__cxa_atexit@plt+0x93fd40> │ │ │ │ + ldr lr, [pc, #84] @ 94c28c <__cxa_atexit@plt+0x93fd10> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 94c2b0 <__cxa_atexit@plt+0x93fd34> │ │ │ │ + ldr r7, [pc, #28] @ 94c280 <__cxa_atexit@plt+0x93fd04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r9, r1, #128, 24 @ 0x8000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r9, r1, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - orreq r9, r1, #180, 24 @ 0xb400 │ │ │ │ - orreq r9, r1, #184, 24 @ 0xb800 │ │ │ │ - cmpeq sl, #76, 26 @ 0x1300 │ │ │ │ + orreq r9, r1, #228, 24 @ 0xe400 │ │ │ │ + orreq r9, r1, #232, 24 @ 0xe800 │ │ │ │ + cmpeq sl, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94c304 <__cxa_atexit@plt+0x93fd88> │ │ │ │ + bhi 94c2d4 <__cxa_atexit@plt+0x93fd58> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 94c30c <__cxa_atexit@plt+0x93fd90> │ │ │ │ + ldr r1, [pc, #36] @ 94c2dc <__cxa_atexit@plt+0x93fd60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 94c310 <__cxa_atexit@plt+0x93fd94> │ │ │ │ + ldr r7, [pc, #28] @ 94c2e0 <__cxa_atexit@plt+0x93fd64> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r1, #32, 24 @ 0x2000 │ │ │ │ - orreq sl, r1, #0, 10 │ │ │ │ - cmpeq sl, #244, 24 @ 0xf400 │ │ │ │ + orreq r9, r1, #80, 24 @ 0x5000 │ │ │ │ + orreq sl, r1, #48, 10 @ 0xc000000 │ │ │ │ + cmpeq sl, #36, 26 @ 0x900 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94c3b4 <__cxa_atexit@plt+0x93fe38> │ │ │ │ - ldr r2, [pc, #160] @ 94c3d8 <__cxa_atexit@plt+0x93fe5c> │ │ │ │ + bhi 94c384 <__cxa_atexit@plt+0x93fe08> │ │ │ │ + ldr r2, [pc, #160] @ 94c3a8 <__cxa_atexit@plt+0x93fe2c> │ │ │ │ ldr r7, [r5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ - beq 94c39c <__cxa_atexit@plt+0x93fe20> │ │ │ │ + beq 94c36c <__cxa_atexit@plt+0x93fdf0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 94c3a8 <__cxa_atexit@plt+0x93fe2c> │ │ │ │ + bne 94c378 <__cxa_atexit@plt+0x93fdfc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 94c3c4 <__cxa_atexit@plt+0x93fe48> │ │ │ │ - ldr r3, [pc, #112] @ 94c3e0 <__cxa_atexit@plt+0x93fe64> │ │ │ │ + bcc 94c394 <__cxa_atexit@plt+0x93fe18> │ │ │ │ + ldr r3, [pc, #112] @ 94c3b0 <__cxa_atexit@plt+0x93fe34> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r6, r2 │ │ │ │ mov r9, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #32] @ 94c3dc <__cxa_atexit@plt+0x93fe60> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #32] @ 94c3ac <__cxa_atexit@plt+0x93fe30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq sl, #112, 24 @ 0x7000 │ │ │ │ + cmpeq sl, #160, 24 @ 0xa000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq sl, #40, 24 @ 0x2800 │ │ │ │ + cmpeq sl, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 94c440 <__cxa_atexit@plt+0x93fec4> │ │ │ │ + bne 94c410 <__cxa_atexit@plt+0x93fe94> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c450 <__cxa_atexit@plt+0x93fed4> │ │ │ │ - ldr r2, [pc, #64] @ 94c45c <__cxa_atexit@plt+0x93fee0> │ │ │ │ + bcc 94c420 <__cxa_atexit@plt+0x93fea4> │ │ │ │ + ldr r2, [pc, #64] @ 94c42c <__cxa_atexit@plt+0x93feb0> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ ldr r1, [r5, #8] │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmpeq sl, #172, 22 @ 0x2b000 │ │ │ │ + cmpeq sl, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94c4a4 <__cxa_atexit@plt+0x93ff28> │ │ │ │ + bhi 94c474 <__cxa_atexit@plt+0x93fef8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 94c4ac <__cxa_atexit@plt+0x93ff30> │ │ │ │ + ldr r1, [pc, #36] @ 94c47c <__cxa_atexit@plt+0x93ff00> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 94c4b0 <__cxa_atexit@plt+0x93ff34> │ │ │ │ + ldr r7, [pc, #28] @ 94c480 <__cxa_atexit@plt+0x93ff04> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r1, #128, 20 @ 0x80000 │ │ │ │ - orreq sl, r1, #96, 6 @ 0x80000001 │ │ │ │ - cmpeq sl, #84, 22 @ 0x15000 │ │ │ │ + orreq r9, r1, #176, 20 @ 0xb0000 │ │ │ │ + orreq sl, r1, #144, 6 @ 0x40000002 │ │ │ │ + cmpeq sl, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94c558 <__cxa_atexit@plt+0x93ffdc> │ │ │ │ - ldr r3, [pc, #168] @ 94c580 <__cxa_atexit@plt+0x940004> │ │ │ │ + bhi 94c528 <__cxa_atexit@plt+0x93ffac> │ │ │ │ + ldr r3, [pc, #168] @ 94c550 <__cxa_atexit@plt+0x93ffd4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ ands r3, r9, #3 │ │ │ │ - beq 94c534 <__cxa_atexit@plt+0x93ffb8> │ │ │ │ + beq 94c504 <__cxa_atexit@plt+0x93ff88> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94c544 <__cxa_atexit@plt+0x93ffc8> │ │ │ │ + bne 94c514 <__cxa_atexit@plt+0x93ff98> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94c568 <__cxa_atexit@plt+0x93ffec> │ │ │ │ - ldr r7, [pc, #136] @ 94c58c <__cxa_atexit@plt+0x940010> │ │ │ │ - ldr r2, [pc, #136] @ 94c590 <__cxa_atexit@plt+0x940014> │ │ │ │ + bcc 94c538 <__cxa_atexit@plt+0x93ffbc> │ │ │ │ + ldr r7, [pc, #136] @ 94c55c <__cxa_atexit@plt+0x93ffe0> │ │ │ │ + ldr r2, [pc, #136] @ 94c560 <__cxa_atexit@plt+0x93ffe4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r9, #2] │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ @@ -2424815,655 +2424803,655 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 94c588 <__cxa_atexit@plt+0x94000c> │ │ │ │ + ldr r7, [pc, #60] @ 94c558 <__cxa_atexit@plt+0x93ffdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 94c584 <__cxa_atexit@plt+0x940008> │ │ │ │ + ldr r7, [pc, #36] @ 94c554 <__cxa_atexit@plt+0x93ffd8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq sl, #212, 20 @ 0xd4000 │ │ │ │ - orreq fp, r1, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq sl, #4, 22 @ 0x1000 │ │ │ │ + orreq fp, r1, #156, 10 @ 0x27000000 │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ - orreq fp, r1, #168, 10 @ 0x2a000000 │ │ │ │ - cmpeq sl, #120, 20 @ 0x78000 │ │ │ │ + orreq fp, r1, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq sl, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94c5f8 <__cxa_atexit@plt+0x94007c> │ │ │ │ + bne 94c5c8 <__cxa_atexit@plt+0x94004c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94c60c <__cxa_atexit@plt+0x940090> │ │ │ │ - ldr r2, [pc, #92] @ 94c620 <__cxa_atexit@plt+0x9400a4> │ │ │ │ + bcc 94c5dc <__cxa_atexit@plt+0x940060> │ │ │ │ + ldr r2, [pc, #92] @ 94c5f0 <__cxa_atexit@plt+0x940074> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 94c624 <__cxa_atexit@plt+0x9400a8> │ │ │ │ + ldr r1, [pc, #72] @ 94c5f4 <__cxa_atexit@plt+0x940078> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 94c61c <__cxa_atexit@plt+0x9400a0> │ │ │ │ + ldr r7, [pc, #28] @ 94c5ec <__cxa_atexit@plt+0x940070> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq fp, r1, #184, 8 @ 0xb8000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq fp, r1, #232, 8 @ 0xe8000000 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - orreq fp, r1, #216, 8 @ 0xd8000000 │ │ │ │ + orreq fp, r1, #8, 10 @ 0x2000000 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c680 <__cxa_atexit@plt+0x940104> │ │ │ │ + bcc 94c650 <__cxa_atexit@plt+0x9400d4> │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r5, #32]! │ │ │ │ str r3, [sp] │ │ │ │ ldmdb r5, {r0, r1, r2, r3, lr} │ │ │ │ - ldr ip, [pc, #60] @ 94c698 <__cxa_atexit@plt+0x94011c> │ │ │ │ + ldr ip, [pc, #60] @ 94c668 <__cxa_atexit@plt+0x9400ec> │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str sl, [r7, #8] │ │ │ │ str r9, [r7, #12] │ │ │ │ str ip, [r7, #4] │ │ │ │ str r8, [r7, #16] │ │ │ │ add r7, r7, #20 │ │ │ │ stm r7, {r0, r1, r2, r3, lr} │ │ │ │ ldr r0, [sp] │ │ │ │ sub r7, r6, #31 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94c69c <__cxa_atexit@plt+0x940120> │ │ │ │ + ldr r7, [pc, #20] @ 94c66c <__cxa_atexit@plt+0x9400f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #96, 8 @ 0x60000000 │ │ │ │ - cmpeq sl, #64, 20 @ 0x40000 │ │ │ │ + orreq fp, r1, #144, 8 @ 0x90000000 │ │ │ │ + cmpeq sl, #112, 20 @ 0x70000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r0, fp │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ mov fp, r4 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c728 <__cxa_atexit@plt+0x9401ac> │ │ │ │ + bcc 94c6f8 <__cxa_atexit@plt+0x94017c> │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldm lr, {r1, r4, lr} │ │ │ │ str r0, [sp, #4] │ │ │ │ - ldr ip, [pc, #88] @ 94c750 <__cxa_atexit@plt+0x9401d4> │ │ │ │ + ldr ip, [pc, #88] @ 94c720 <__cxa_atexit@plt+0x9401a4> │ │ │ │ add r0, r7, #8 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r7, #28 │ │ │ │ stm r0, {r1, r4, lr} │ │ │ │ mov r4, fp │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str ip, [r7, #4] │ │ │ │ str r3, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ sub r7, r6, #31 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 94c754 <__cxa_atexit@plt+0x9401d8> │ │ │ │ + ldr r7, [pc, #36] @ 94c724 <__cxa_atexit@plt+0x9401a8> │ │ │ │ ldr r1, [fp, #-8] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ mov fp, r0 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r1 │ │ │ │ - orreq fp, r1, #192, 6 │ │ │ │ - cmpeq sl, #148, 18 @ 0x250000 │ │ │ │ + orreq fp, r1, #240, 6 @ 0xc0000003 │ │ │ │ + cmpeq sl, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94c788 <__cxa_atexit@plt+0x94020c> │ │ │ │ - ldr r5, [pc, #32] @ 94c798 <__cxa_atexit@plt+0x94021c> │ │ │ │ + bhi 94c758 <__cxa_atexit@plt+0x9401dc> │ │ │ │ + ldr r5, [pc, #32] @ 94c768 <__cxa_atexit@plt+0x9401ec> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #12] @ 94c79c <__cxa_atexit@plt+0x940220> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #12] @ 94c76c <__cxa_atexit@plt+0x9401f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #64, 18 @ 0x100000 │ │ │ │ + cmpeq sl, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94c7d4 <__cxa_atexit@plt+0x940258> │ │ │ │ - ldr r2, [pc, #28] @ 94c7e0 <__cxa_atexit@plt+0x940264> │ │ │ │ + bcc 94c7a4 <__cxa_atexit@plt+0x940228> │ │ │ │ + ldr r2, [pc, #28] @ 94c7b0 <__cxa_atexit@plt+0x940234> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq fp, r1, #228, 4 @ 0x4000000e │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq fp, r1, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c81c <__cxa_atexit@plt+0x9402a0> │ │ │ │ - ldr r3, [pc, #40] @ 94c834 <__cxa_atexit@plt+0x9402b8> │ │ │ │ + bcc 94c7ec <__cxa_atexit@plt+0x940270> │ │ │ │ + ldr r3, [pc, #40] @ 94c804 <__cxa_atexit@plt+0x940288> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94c838 <__cxa_atexit@plt+0x9402bc> │ │ │ │ + ldr r7, [pc, #20] @ 94c808 <__cxa_atexit@plt+0x94028c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #180, 4 @ 0x4000000b │ │ │ │ - cmpeq sl, #172, 16 @ 0xac0000 │ │ │ │ + orreq fp, r1, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq sl, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c874 <__cxa_atexit@plt+0x9402f8> │ │ │ │ - ldr r3, [pc, #40] @ 94c88c <__cxa_atexit@plt+0x940310> │ │ │ │ + bcc 94c844 <__cxa_atexit@plt+0x9402c8> │ │ │ │ + ldr r3, [pc, #40] @ 94c85c <__cxa_atexit@plt+0x9402e0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94c890 <__cxa_atexit@plt+0x940314> │ │ │ │ + ldr r7, [pc, #20] @ 94c860 <__cxa_atexit@plt+0x9402e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #96, 4 │ │ │ │ - cmpeq sl, #88, 16 @ 0x580000 │ │ │ │ + orreq fp, r1, #144, 4 │ │ │ │ + cmpeq sl, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c8cc <__cxa_atexit@plt+0x940350> │ │ │ │ - ldr r3, [pc, #40] @ 94c8e4 <__cxa_atexit@plt+0x940368> │ │ │ │ + bcc 94c89c <__cxa_atexit@plt+0x940320> │ │ │ │ + ldr r3, [pc, #40] @ 94c8b4 <__cxa_atexit@plt+0x940338> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94c8e8 <__cxa_atexit@plt+0x94036c> │ │ │ │ + ldr r7, [pc, #20] @ 94c8b8 <__cxa_atexit@plt+0x94033c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #12, 4 @ 0xc0000000 │ │ │ │ - cmpeq sl, #4, 16 @ 0x40000 │ │ │ │ + orreq fp, r1, #60, 4 @ 0xc0000003 │ │ │ │ + cmpeq sl, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c934 <__cxa_atexit@plt+0x9403b8> │ │ │ │ + bcc 94c904 <__cxa_atexit@plt+0x940388> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #48] @ 94c94c <__cxa_atexit@plt+0x9403d0> │ │ │ │ + ldr r1, [pc, #48] @ 94c91c <__cxa_atexit@plt+0x9403a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r3, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ stmib r7, {r1, r8, r9, sl} │ │ │ │ sub r7, r6, #17 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94c950 <__cxa_atexit@plt+0x9403d4> │ │ │ │ + ldr r7, [pc, #20] @ 94c920 <__cxa_atexit@plt+0x9403a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #176, 2 @ 0x2c │ │ │ │ - cmpeq sl, #160, 14 @ 0x2800000 │ │ │ │ + orreq fp, r1, #224, 2 @ 0x38 │ │ │ │ + cmpeq sl, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c98c <__cxa_atexit@plt+0x940410> │ │ │ │ - ldr r3, [pc, #40] @ 94c9a4 <__cxa_atexit@plt+0x940428> │ │ │ │ + bcc 94c95c <__cxa_atexit@plt+0x9403e0> │ │ │ │ + ldr r3, [pc, #40] @ 94c974 <__cxa_atexit@plt+0x9403f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94c9a8 <__cxa_atexit@plt+0x94042c> │ │ │ │ + ldr r7, [pc, #20] @ 94c978 <__cxa_atexit@plt+0x9403fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #84, 2 │ │ │ │ - cmpeq sl, #76, 14 @ 0x1300000 │ │ │ │ + orreq fp, r1, #132, 2 @ 0x21 │ │ │ │ + cmpeq sl, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94c9e4 <__cxa_atexit@plt+0x940468> │ │ │ │ - ldr r3, [pc, #40] @ 94c9fc <__cxa_atexit@plt+0x940480> │ │ │ │ + bcc 94c9b4 <__cxa_atexit@plt+0x940438> │ │ │ │ + ldr r3, [pc, #40] @ 94c9cc <__cxa_atexit@plt+0x940450> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94ca00 <__cxa_atexit@plt+0x940484> │ │ │ │ + ldr r7, [pc, #20] @ 94c9d0 <__cxa_atexit@plt+0x940454> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #0, 2 │ │ │ │ - cmpeq sl, #248, 12 @ 0xf800000 │ │ │ │ + orreq fp, r1, #48, 2 │ │ │ │ + cmpeq sl, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94ca3c <__cxa_atexit@plt+0x9404c0> │ │ │ │ - ldr r3, [pc, #40] @ 94ca54 <__cxa_atexit@plt+0x9404d8> │ │ │ │ + bcc 94ca0c <__cxa_atexit@plt+0x940490> │ │ │ │ + ldr r3, [pc, #40] @ 94ca24 <__cxa_atexit@plt+0x9404a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94ca58 <__cxa_atexit@plt+0x9404dc> │ │ │ │ + ldr r7, [pc, #20] @ 94ca28 <__cxa_atexit@plt+0x9404ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #172 @ 0xac │ │ │ │ - cmpeq sl, #164, 12 @ 0xa400000 │ │ │ │ + orreq fp, r1, #220 @ 0xdc │ │ │ │ + cmpeq sl, #212, 12 @ 0xd400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94ca94 <__cxa_atexit@plt+0x940518> │ │ │ │ - ldr r3, [pc, #40] @ 94caac <__cxa_atexit@plt+0x940530> │ │ │ │ + bcc 94ca64 <__cxa_atexit@plt+0x9404e8> │ │ │ │ + ldr r3, [pc, #40] @ 94ca7c <__cxa_atexit@plt+0x940500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94cab0 <__cxa_atexit@plt+0x940534> │ │ │ │ + ldr r7, [pc, #20] @ 94ca80 <__cxa_atexit@plt+0x940504> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq fp, r1, #88 @ 0x58 │ │ │ │ - cmpeq sl, #80, 12 @ 0x5000000 │ │ │ │ + orreq fp, r1, #136 @ 0x88 │ │ │ │ + cmpeq sl, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94cae4 <__cxa_atexit@plt+0x940568> │ │ │ │ - ldr r5, [pc, #32] @ 94caf4 <__cxa_atexit@plt+0x940578> │ │ │ │ + bhi 94cab4 <__cxa_atexit@plt+0x940538> │ │ │ │ + ldr r5, [pc, #32] @ 94cac4 <__cxa_atexit@plt+0x940548> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #12] @ 94caf8 <__cxa_atexit@plt+0x94057c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #12] @ 94cac8 <__cxa_atexit@plt+0x94054c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #8, 12 @ 0x800000 │ │ │ │ + cmpeq sl, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94cb30 <__cxa_atexit@plt+0x9405b4> │ │ │ │ - ldr r2, [pc, #28] @ 94cb3c <__cxa_atexit@plt+0x9405c0> │ │ │ │ + bcc 94cb00 <__cxa_atexit@plt+0x940584> │ │ │ │ + ldr r2, [pc, #28] @ 94cb0c <__cxa_atexit@plt+0x940590> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sl, r1, #140, 30 @ 0x230 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sl, r1, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94cb78 <__cxa_atexit@plt+0x9405fc> │ │ │ │ - ldr r3, [pc, #40] @ 94cb90 <__cxa_atexit@plt+0x940614> │ │ │ │ + bcc 94cb48 <__cxa_atexit@plt+0x9405cc> │ │ │ │ + ldr r3, [pc, #40] @ 94cb60 <__cxa_atexit@plt+0x9405e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94cb94 <__cxa_atexit@plt+0x940618> │ │ │ │ + ldr r7, [pc, #20] @ 94cb64 <__cxa_atexit@plt+0x9405e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #120, 30 @ 0x1e0 │ │ │ │ - cmpeq sl, #116, 10 @ 0x1d000000 │ │ │ │ + orreq sl, r1, #168, 30 @ 0x2a0 │ │ │ │ + cmpeq sl, #164, 10 @ 0x29000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94cbd0 <__cxa_atexit@plt+0x940654> │ │ │ │ - ldr r3, [pc, #40] @ 94cbe8 <__cxa_atexit@plt+0x94066c> │ │ │ │ + bcc 94cba0 <__cxa_atexit@plt+0x940624> │ │ │ │ + ldr r3, [pc, #40] @ 94cbb8 <__cxa_atexit@plt+0x94063c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94cbec <__cxa_atexit@plt+0x940670> │ │ │ │ + ldr r7, [pc, #20] @ 94cbbc <__cxa_atexit@plt+0x940640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #36, 30 @ 0x90 │ │ │ │ - cmpeq sl, #32, 10 @ 0x8000000 │ │ │ │ + orreq sl, r1, #84, 30 @ 0x150 │ │ │ │ + cmpeq sl, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94cc28 <__cxa_atexit@plt+0x9406ac> │ │ │ │ - ldr r3, [pc, #40] @ 94cc40 <__cxa_atexit@plt+0x9406c4> │ │ │ │ + bcc 94cbf8 <__cxa_atexit@plt+0x94067c> │ │ │ │ + ldr r3, [pc, #40] @ 94cc10 <__cxa_atexit@plt+0x940694> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #5 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94cc44 <__cxa_atexit@plt+0x9406c8> │ │ │ │ + ldr r7, [pc, #20] @ 94cc14 <__cxa_atexit@plt+0x940698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq sl, r1, #208, 28 @ 0xd00 │ │ │ │ - cmpeq sl, #204, 8 @ 0xcc000000 │ │ │ │ + orreq sl, r1, #0, 30 │ │ │ │ + cmpeq sl, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94cc78 <__cxa_atexit@plt+0x9406fc> │ │ │ │ - ldr r5, [pc, #32] @ 94cc88 <__cxa_atexit@plt+0x94070c> │ │ │ │ + bhi 94cc48 <__cxa_atexit@plt+0x9406cc> │ │ │ │ + ldr r5, [pc, #32] @ 94cc58 <__cxa_atexit@plt+0x9406dc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #12] @ 94cc8c <__cxa_atexit@plt+0x940710> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #12] @ 94cc5c <__cxa_atexit@plt+0x9406e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq sl, #132, 8 @ 0x84000000 │ │ │ │ + cmpeq sl, #180, 8 @ 0xb4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94ccc4 <__cxa_atexit@plt+0x940748> │ │ │ │ - ldr r2, [pc, #28] @ 94ccd0 <__cxa_atexit@plt+0x940754> │ │ │ │ + bcc 94cc94 <__cxa_atexit@plt+0x940718> │ │ │ │ + ldr r2, [pc, #28] @ 94cca0 <__cxa_atexit@plt+0x940724> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sl, r1, #252, 26 @ 0x3f00 │ │ │ │ - cmpeq sl, #56, 6 @ 0xe0000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sl, r1, #44, 28 @ 0x2c0 │ │ │ │ + cmpeq sl, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94cd18 <__cxa_atexit@plt+0x94079c> │ │ │ │ + bhi 94cce8 <__cxa_atexit@plt+0x94076c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 94cd20 <__cxa_atexit@plt+0x9407a4> │ │ │ │ + ldr r1, [pc, #36] @ 94ccf0 <__cxa_atexit@plt+0x940774> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 94cd24 <__cxa_atexit@plt+0x9407a8> │ │ │ │ + ldr r7, [pc, #28] @ 94ccf4 <__cxa_atexit@plt+0x940778> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r1, #12, 4 @ 0xc0000000 │ │ │ │ - orreq r9, r1, #236, 20 @ 0xec000 │ │ │ │ + orreq r9, r1, #60, 4 @ 0xc0000003 │ │ │ │ + orreq r9, r1, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94cd5c <__cxa_atexit@plt+0x9407e0> │ │ │ │ + bhi 94cd2c <__cxa_atexit@plt+0x9407b0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 94cd64 <__cxa_atexit@plt+0x9407e8> │ │ │ │ + ldr r1, [pc, #24] @ 94cd34 <__cxa_atexit@plt+0x9407b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r9, r1, #188, 2 @ 0x2f │ │ │ │ + orreq r9, r1, #236, 2 @ 0x3b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94cdcc <__cxa_atexit@plt+0x940850> │ │ │ │ + bhi 94cd9c <__cxa_atexit@plt+0x940820> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94cdd8 <__cxa_atexit@plt+0x94085c> │ │ │ │ - ldr lr, [pc, #76] @ 94cde8 <__cxa_atexit@plt+0x94086c> │ │ │ │ + bcc 94cda8 <__cxa_atexit@plt+0x94082c> │ │ │ │ + ldr lr, [pc, #76] @ 94cdb8 <__cxa_atexit@plt+0x94083c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 94cdec <__cxa_atexit@plt+0x940870> │ │ │ │ + ldr r9, [pc, #68] @ 94cdbc <__cxa_atexit@plt+0x940840> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r9, r1, #156, 2 @ 0x27 │ │ │ │ + orreq r9, r1, #204, 2 @ 0x33 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94ce5c <__cxa_atexit@plt+0x9408e0> │ │ │ │ + bhi 94ce2c <__cxa_atexit@plt+0x9408b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94ce68 <__cxa_atexit@plt+0x9408ec> │ │ │ │ + bcc 94ce38 <__cxa_atexit@plt+0x9408bc> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 94ce78 <__cxa_atexit@plt+0x9408fc> │ │ │ │ - ldr sl, [pc, #76] @ 94ce7c <__cxa_atexit@plt+0x940900> │ │ │ │ + ldr lr, [pc, #76] @ 94ce48 <__cxa_atexit@plt+0x9408cc> │ │ │ │ + ldr sl, [pc, #76] @ 94ce4c <__cxa_atexit@plt+0x9408d0> │ │ │ │ sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - orreq r9, r1, #32, 4 │ │ │ │ + orreq r9, r1, #80, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94cecc <__cxa_atexit@plt+0x940950> │ │ │ │ - ldr r2, [pc, #56] @ 94ced4 <__cxa_atexit@plt+0x940958> │ │ │ │ + bhi 94ce9c <__cxa_atexit@plt+0x940920> │ │ │ │ + ldr r2, [pc, #56] @ 94cea4 <__cxa_atexit@plt+0x940928> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 94ced8 <__cxa_atexit@plt+0x94095c> │ │ │ │ + ldr r1, [pc, #52] @ 94cea8 <__cxa_atexit@plt+0x94092c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 94cedc <__cxa_atexit@plt+0x940960> │ │ │ │ + ldr r1, [pc, #36] @ 94ceac <__cxa_atexit@plt+0x940930> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #136, 18 @ 0x220000 │ │ │ │ - orreq r9, r1, #92 @ 0x5c │ │ │ │ - orreq r9, r1, #144 @ 0x90 │ │ │ │ - cmpeq sl, #40, 2 │ │ │ │ + cmpeq sl, #184, 18 @ 0x2e0000 │ │ │ │ + orreq r9, r1, #140 @ 0x8c │ │ │ │ + orreq r9, r1, #192 @ 0xc0 │ │ │ │ + cmpeq sl, #88, 2 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94cfc8 <__cxa_atexit@plt+0x940a4c> │ │ │ │ - ldr r3, [pc, #232] @ 94cff0 <__cxa_atexit@plt+0x940a74> │ │ │ │ + bhi 94cf98 <__cxa_atexit@plt+0x940a1c> │ │ │ │ + ldr r3, [pc, #232] @ 94cfc0 <__cxa_atexit@plt+0x940a44> │ │ │ │ mov r7, r2 │ │ │ │ str r8, [r7, #-8]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4] │ │ │ │ ands r3, sl, #3 │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 94cf98 <__cxa_atexit@plt+0x940a1c> │ │ │ │ + beq 94cf68 <__cxa_atexit@plt+0x9409ec> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94cfa4 <__cxa_atexit@plt+0x940a28> │ │ │ │ + bne 94cf74 <__cxa_atexit@plt+0x9409f8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 94cfdc <__cxa_atexit@plt+0x940a60> │ │ │ │ - ldr lr, [pc, #192] @ 94d000 <__cxa_atexit@plt+0x940a84> │ │ │ │ - ldr r1, [pc, #192] @ 94d004 <__cxa_atexit@plt+0x940a88> │ │ │ │ - ldr r0, [pc, #192] @ 94d008 <__cxa_atexit@plt+0x940a8c> │ │ │ │ - ldr r7, [pc, #192] @ 94d00c <__cxa_atexit@plt+0x940a90> │ │ │ │ + bcc 94cfac <__cxa_atexit@plt+0x940a30> │ │ │ │ + ldr lr, [pc, #192] @ 94cfd0 <__cxa_atexit@plt+0x940a54> │ │ │ │ + ldr r1, [pc, #192] @ 94cfd4 <__cxa_atexit@plt+0x940a58> │ │ │ │ + ldr r0, [pc, #192] @ 94cfd8 <__cxa_atexit@plt+0x940a5c> │ │ │ │ + ldr r7, [pc, #192] @ 94cfdc <__cxa_atexit@plt+0x940a60> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r2, #-12] │ │ │ │ sub r7, r3, #19 │ │ │ │ str r7, [r2, #-4] │ │ │ │ @@ -2425475,458 +2425463,458 @@ │ │ │ │ str r0, [r2, #-8] │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r7, r9, lr} │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #76] @ 94cff8 <__cxa_atexit@plt+0x940a7c> │ │ │ │ - ldr r3, [pc, #76] @ 94cffc <__cxa_atexit@plt+0x940a80> │ │ │ │ + ldr r5, [pc, #76] @ 94cfc8 <__cxa_atexit@plt+0x940a4c> │ │ │ │ + ldr r3, [pc, #76] @ 94cfcc <__cxa_atexit@plt+0x940a50> │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmdb r2, {r3, r5} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - ldr r7, [pc, #36] @ 94cff4 <__cxa_atexit@plt+0x940a78> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + ldr r7, [pc, #36] @ 94cfc4 <__cxa_atexit@plt+0x940a48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - cmpeq sl, #56, 2 │ │ │ │ - cmpeq sl, #92, 2 │ │ │ │ - orreq r8, r1, #144, 30 @ 0x240 │ │ │ │ + cmpeq sl, #104, 2 │ │ │ │ + cmpeq sl, #140, 2 @ 0x23 │ │ │ │ + orreq r8, r1, #192, 30 @ 0x300 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - orreq r9, r1, #0, 2 │ │ │ │ - cmpeq sl, #252, 30 @ 0x3f0 │ │ │ │ + orreq r9, r1, #48, 2 │ │ │ │ + cmpeq sl, #44 @ 0x2c │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ - bne 94d0a4 <__cxa_atexit@plt+0x940b28> │ │ │ │ + bne 94d074 <__cxa_atexit@plt+0x940af8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94d0c4 <__cxa_atexit@plt+0x940b48> │ │ │ │ - ldr lr, [pc, #148] @ 94d0dc <__cxa_atexit@plt+0x940b60> │ │ │ │ - ldr r1, [pc, #148] @ 94d0e0 <__cxa_atexit@plt+0x940b64> │ │ │ │ - ldr r0, [pc, #148] @ 94d0e4 <__cxa_atexit@plt+0x940b68> │ │ │ │ + bcc 94d094 <__cxa_atexit@plt+0x940b18> │ │ │ │ + ldr lr, [pc, #148] @ 94d0ac <__cxa_atexit@plt+0x940b30> │ │ │ │ + ldr r1, [pc, #148] @ 94d0b0 <__cxa_atexit@plt+0x940b34> │ │ │ │ + ldr r0, [pc, #148] @ 94d0b4 <__cxa_atexit@plt+0x940b38> │ │ │ │ sub r2, r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ str r1, [r6, #4]! │ │ │ │ - ldr r9, [pc, #112] @ 94d0e8 <__cxa_atexit@plt+0x940b6c> │ │ │ │ + ldr r9, [pc, #112] @ 94d0b8 <__cxa_atexit@plt+0x940b3c> │ │ │ │ mov r1, r6 │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ str r2, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r1, #28]! │ │ │ │ str r1, [r5, #4] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ - ldr r2, [pc, #40] @ 94d0d4 <__cxa_atexit@plt+0x940b58> │ │ │ │ - ldr r1, [pc, #40] @ 94d0d8 <__cxa_atexit@plt+0x940b5c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ + ldr r2, [pc, #40] @ 94d0a4 <__cxa_atexit@plt+0x940b28> │ │ │ │ + ldr r1, [pc, #40] @ 94d0a8 <__cxa_atexit@plt+0x940b2c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq sl, #92 @ 0x5c │ │ │ │ - orreq r8, r1, #144, 28 @ 0x900 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq sl, #140 @ 0x8c │ │ │ │ + orreq r8, r1, #192, 28 @ 0xc00 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - orreq r8, r1, #252, 30 @ 0x3f0 │ │ │ │ + orreq r9, r1, #44 @ 0x2c │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94d11c <__cxa_atexit@plt+0x940ba0> │ │ │ │ + bhi 94d0ec <__cxa_atexit@plt+0x940b70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 94d124 <__cxa_atexit@plt+0x940ba8> │ │ │ │ + ldr r2, [pc, #24] @ 94d0f4 <__cxa_atexit@plt+0x940b78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #252, 26 @ 0x3f00 │ │ │ │ + orreq r8, r1, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94d1d8 <__cxa_atexit@plt+0x940c5c> │ │ │ │ + bhi 94d1a8 <__cxa_atexit@plt+0x940c2c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 94d1e0 <__cxa_atexit@plt+0x940c64> │ │ │ │ + ldr lr, [pc, #140] @ 94d1b0 <__cxa_atexit@plt+0x940c34> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 94d1a8 <__cxa_atexit@plt+0x940c2c> │ │ │ │ - ldr sl, [pc, #112] @ 94d1e4 <__cxa_atexit@plt+0x940c68> │ │ │ │ + beq 94d178 <__cxa_atexit@plt+0x940bfc> │ │ │ │ + ldr sl, [pc, #112] @ 94d1b4 <__cxa_atexit@plt+0x940c38> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 94d1b8 <__cxa_atexit@plt+0x940c3c> │ │ │ │ + beq 94d188 <__cxa_atexit@plt+0x940c0c> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94d1d4 <__cxa_atexit@plt+0x940c58> │ │ │ │ + bne 94d1a4 <__cxa_atexit@plt+0x940c28> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 94d1e8 <__cxa_atexit@plt+0x940c6c> │ │ │ │ + ldr r1, [pc, #40] @ 94d1b8 <__cxa_atexit@plt+0x940c3c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r8, r1, #128, 26 @ 0x2000 │ │ │ │ + orreq r8, r1, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 94d254 <__cxa_atexit@plt+0x940cd8> │ │ │ │ + ldr r1, [pc, #80] @ 94d224 <__cxa_atexit@plt+0x940ca8> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 94d230 <__cxa_atexit@plt+0x940cb4> │ │ │ │ + beq 94d200 <__cxa_atexit@plt+0x940c84> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94d248 <__cxa_atexit@plt+0x940ccc> │ │ │ │ + bne 94d218 <__cxa_atexit@plt+0x940c9c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 94d258 <__cxa_atexit@plt+0x940cdc> │ │ │ │ + ldr r3, [pc, #32] @ 94d228 <__cxa_atexit@plt+0x940cac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r8, r1, #16, 26 @ 0x400 │ │ │ │ + orreq r8, r1, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94d28c <__cxa_atexit@plt+0x940d10> │ │ │ │ - ldr r3, [pc, #32] @ 94d298 <__cxa_atexit@plt+0x940d1c> │ │ │ │ + bne 94d25c <__cxa_atexit@plt+0x940ce0> │ │ │ │ + ldr r3, [pc, #32] @ 94d268 <__cxa_atexit@plt+0x940cec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r8, r1, #208, 24 @ 0xd000 │ │ │ │ - cmpeq sl, #112, 26 @ 0x1c00 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r8, r1, #0, 26 │ │ │ │ + cmpeq sl, #160, 26 @ 0x2800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94d2e0 <__cxa_atexit@plt+0x940d64> │ │ │ │ + bhi 94d2b0 <__cxa_atexit@plt+0x940d34> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 94d2e8 <__cxa_atexit@plt+0x940d6c> │ │ │ │ + ldr r1, [pc, #36] @ 94d2b8 <__cxa_atexit@plt+0x940d3c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 94d2ec <__cxa_atexit@plt+0x940d70> │ │ │ │ + ldr r7, [pc, #28] @ 94d2bc <__cxa_atexit@plt+0x940d40> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #68, 24 @ 0x4400 │ │ │ │ - orreq r9, r1, #36, 10 @ 0x9000000 │ │ │ │ + orreq r8, r1, #116, 24 @ 0x7400 │ │ │ │ + orreq r9, r1, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94d324 <__cxa_atexit@plt+0x940da8> │ │ │ │ + bhi 94d2f4 <__cxa_atexit@plt+0x940d78> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 94d32c <__cxa_atexit@plt+0x940db0> │ │ │ │ + ldr r1, [pc, #24] @ 94d2fc <__cxa_atexit@plt+0x940d80> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #244, 22 @ 0x3d000 │ │ │ │ + orreq r8, r1, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94d3b0 <__cxa_atexit@plt+0x940e34> │ │ │ │ + bhi 94d380 <__cxa_atexit@plt+0x940e04> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94d3bc <__cxa_atexit@plt+0x940e40> │ │ │ │ + bcc 94d38c <__cxa_atexit@plt+0x940e10> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 94d3cc <__cxa_atexit@plt+0x940e50> │ │ │ │ + ldr r1, [pc, #104] @ 94d39c <__cxa_atexit@plt+0x940e20> │ │ │ │ sub r2, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 94d3d0 <__cxa_atexit@plt+0x940e54> │ │ │ │ - ldr r2, [pc, #72] @ 94d3d4 <__cxa_atexit@plt+0x940e58> │ │ │ │ + ldr sl, [pc, #72] @ 94d3a0 <__cxa_atexit@plt+0x940e24> │ │ │ │ + ldr r2, [pc, #72] @ 94d3a4 <__cxa_atexit@plt+0x940e28> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 94d3d8 <__cxa_atexit@plt+0x940e5c> │ │ │ │ + ldr r2, [pc, #56] @ 94d3a8 <__cxa_atexit@plt+0x940e2c> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #160, 22 @ 0x28000 │ │ │ │ + orreq r8, r1, #208, 22 @ 0x34000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - orreq r8, r1, #184, 22 @ 0x2e000 │ │ │ │ - orreq r8, r1, #124, 22 @ 0x1f000 │ │ │ │ + orreq r8, r1, #232, 22 @ 0x3a000 │ │ │ │ + orreq r8, r1, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94d410 <__cxa_atexit@plt+0x940e94> │ │ │ │ + bhi 94d3e0 <__cxa_atexit@plt+0x940e64> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 94d418 <__cxa_atexit@plt+0x940e9c> │ │ │ │ + ldr r1, [pc, #24] @ 94d3e8 <__cxa_atexit@plt+0x940e6c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #8, 22 @ 0x2000 │ │ │ │ + orreq r8, r1, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94d49c <__cxa_atexit@plt+0x940f20> │ │ │ │ + bhi 94d46c <__cxa_atexit@plt+0x940ef0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94d4a8 <__cxa_atexit@plt+0x940f2c> │ │ │ │ - ldr lr, [pc, #104] @ 94d4b8 <__cxa_atexit@plt+0x940f3c> │ │ │ │ + bcc 94d478 <__cxa_atexit@plt+0x940efc> │ │ │ │ + ldr lr, [pc, #104] @ 94d488 <__cxa_atexit@plt+0x940f0c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 94d4bc <__cxa_atexit@plt+0x940f40> │ │ │ │ + ldr r0, [pc, #96] @ 94d48c <__cxa_atexit@plt+0x940f10> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 94d4c0 <__cxa_atexit@plt+0x940f44> │ │ │ │ + ldr r5, [pc, #72] @ 94d490 <__cxa_atexit@plt+0x940f14> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 94d4c4 <__cxa_atexit@plt+0x940f48> │ │ │ │ + ldr r1, [pc, #68] @ 94d494 <__cxa_atexit@plt+0x940f18> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r8, r1, #228, 20 @ 0xe4000 │ │ │ │ - orreq r8, r1, #40, 22 @ 0xa000 │ │ │ │ - orreq r8, r1, #156, 20 @ 0x9c000 │ │ │ │ + orreq r8, r1, #20, 22 @ 0x5000 │ │ │ │ + orreq r8, r1, #88, 22 @ 0x16000 │ │ │ │ + orreq r8, r1, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94d540 <__cxa_atexit@plt+0x940fc4> │ │ │ │ + bhi 94d510 <__cxa_atexit@plt+0x940f94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94d54c <__cxa_atexit@plt+0x940fd0> │ │ │ │ - ldr lr, [pc, #100] @ 94d55c <__cxa_atexit@plt+0x940fe0> │ │ │ │ + bcc 94d51c <__cxa_atexit@plt+0x940fa0> │ │ │ │ + ldr lr, [pc, #100] @ 94d52c <__cxa_atexit@plt+0x940fb0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 94d560 <__cxa_atexit@plt+0x940fe4> │ │ │ │ + ldr r0, [pc, #96] @ 94d530 <__cxa_atexit@plt+0x940fb4> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 94d564 <__cxa_atexit@plt+0x940fe8> │ │ │ │ + ldr r2, [pc, #64] @ 94d534 <__cxa_atexit@plt+0x940fb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r8, r1, #0, 20 │ │ │ │ - orreq r8, r1, #52, 22 @ 0xd000 │ │ │ │ + orreq r8, r1, #48, 20 @ 0x30000 │ │ │ │ + orreq r8, r1, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 94d62c <__cxa_atexit@plt+0x9410b0> │ │ │ │ + bhi 94d5fc <__cxa_atexit@plt+0x941080> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ - ldr lr, [pc, #184] @ 94d64c <__cxa_atexit@plt+0x9410d0> │ │ │ │ + ldr lr, [pc, #184] @ 94d61c <__cxa_atexit@plt+0x9410a0> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ add lr, pc, lr │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r9, [r7, #-4] │ │ │ │ - beq 94d61c <__cxa_atexit@plt+0x9410a0> │ │ │ │ + beq 94d5ec <__cxa_atexit@plt+0x941070> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #44 @ 0x2c │ │ │ │ cmp r2, ip │ │ │ │ - bcc 94d634 <__cxa_atexit@plt+0x9410b8> │ │ │ │ - ldr sl, [pc, #136] @ 94d650 <__cxa_atexit@plt+0x9410d4> │ │ │ │ + bcc 94d604 <__cxa_atexit@plt+0x941088> │ │ │ │ + ldr sl, [pc, #136] @ 94d620 <__cxa_atexit@plt+0x9410a4> │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - ldr r2, [pc, #96] @ 94d654 <__cxa_atexit@plt+0x9410d8> │ │ │ │ + ldr r2, [pc, #96] @ 94d624 <__cxa_atexit@plt+0x9410a8> │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #84] @ 94d658 <__cxa_atexit@plt+0x9410dc> │ │ │ │ + ldr r2, [pc, #84] @ 94d628 <__cxa_atexit@plt+0x9410ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - orreq r8, r1, #84, 20 @ 0x54000 │ │ │ │ + orreq r8, r1, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94d6e0 <__cxa_atexit@plt+0x941164> │ │ │ │ - ldr lr, [pc, #108] @ 94d6ec <__cxa_atexit@plt+0x941170> │ │ │ │ - ldr r8, [pc, #108] @ 94d6f0 <__cxa_atexit@plt+0x941174> │ │ │ │ - ldr r9, [pc, #108] @ 94d6f4 <__cxa_atexit@plt+0x941178> │ │ │ │ + bcc 94d6b0 <__cxa_atexit@plt+0x941134> │ │ │ │ + ldr lr, [pc, #108] @ 94d6bc <__cxa_atexit@plt+0x941140> │ │ │ │ + ldr r8, [pc, #108] @ 94d6c0 <__cxa_atexit@plt+0x941144> │ │ │ │ + ldr r9, [pc, #108] @ 94d6c4 <__cxa_atexit@plt+0x941148> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r8, [r0, #4]! │ │ │ │ @@ -2425941,80 +2425929,80 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - orreq r8, r1, #200, 18 @ 0x320000 │ │ │ │ + orreq r8, r1, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94d744 <__cxa_atexit@plt+0x9411c8> │ │ │ │ - ldr r2, [pc, #56] @ 94d74c <__cxa_atexit@plt+0x9411d0> │ │ │ │ + bhi 94d714 <__cxa_atexit@plt+0x941198> │ │ │ │ + ldr r2, [pc, #56] @ 94d71c <__cxa_atexit@plt+0x9411a0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 94d750 <__cxa_atexit@plt+0x9411d4> │ │ │ │ + ldr r1, [pc, #52] @ 94d720 <__cxa_atexit@plt+0x9411a4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 94d754 <__cxa_atexit@plt+0x9411d8> │ │ │ │ + ldr r1, [pc, #36] @ 94d724 <__cxa_atexit@plt+0x9411a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #232, 16 @ 0xe80000 │ │ │ │ - orreq r8, r1, #228, 14 @ 0x3900000 │ │ │ │ - orreq r8, r1, #24, 16 @ 0x180000 │ │ │ │ - cmpeq sl, #180, 16 @ 0xb40000 │ │ │ │ + cmpeq sl, #24, 18 @ 0x60000 │ │ │ │ + orreq r8, r1, #20, 16 @ 0x140000 │ │ │ │ + orreq r8, r1, #72, 16 @ 0x480000 │ │ │ │ + cmpeq sl, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94d86c <__cxa_atexit@plt+0x9412f0> │ │ │ │ + bhi 94d83c <__cxa_atexit@plt+0x9412c0> │ │ │ │ ldr lr, [r1, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r1, #8] │ │ │ │ ldr r9, [r1, #16] │ │ │ │ ldr r7, [r1, #20] │ │ │ │ - ldr sl, [pc, #252] @ 94d88c <__cxa_atexit@plt+0x941310> │ │ │ │ + ldr sl, [pc, #252] @ 94d85c <__cxa_atexit@plt+0x9412e0> │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [pc, #248] @ 94d890 <__cxa_atexit@plt+0x941314> │ │ │ │ + ldr r0, [pc, #248] @ 94d860 <__cxa_atexit@plt+0x9412e4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r1, #4]! │ │ │ │ ands r0, r7, #3 │ │ │ │ str sl, [r3, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - beq 94d83c <__cxa_atexit@plt+0x9412c0> │ │ │ │ + beq 94d80c <__cxa_atexit@plt+0x941290> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 94d848 <__cxa_atexit@plt+0x9412cc> │ │ │ │ + bne 94d818 <__cxa_atexit@plt+0x94129c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #48 @ 0x30 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 94d878 <__cxa_atexit@plt+0x9412fc> │ │ │ │ - ldr sl, [pc, #192] @ 94d89c <__cxa_atexit@plt+0x941320> │ │ │ │ - ldr ip, [pc, #192] @ 94d8a0 <__cxa_atexit@plt+0x941324> │ │ │ │ - ldr r0, [pc, #192] @ 94d8a4 <__cxa_atexit@plt+0x941328> │ │ │ │ - ldr r2, [pc, #192] @ 94d8a8 <__cxa_atexit@plt+0x94132c> │ │ │ │ + bcc 94d848 <__cxa_atexit@plt+0x9412cc> │ │ │ │ + ldr sl, [pc, #192] @ 94d86c <__cxa_atexit@plt+0x9412f0> │ │ │ │ + ldr ip, [pc, #192] @ 94d870 <__cxa_atexit@plt+0x9412f4> │ │ │ │ + ldr r0, [pc, #192] @ 94d874 <__cxa_atexit@plt+0x9412f8> │ │ │ │ + ldr r2, [pc, #192] @ 94d878 <__cxa_atexit@plt+0x9412fc> │ │ │ │ add ip, pc, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r1, #27 │ │ │ │ str r2, [r5, #-12] │ │ │ │ @@ -2426028,144 +2426016,144 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ stm r0, {r2, r9, sl} │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 94d894 <__cxa_atexit@plt+0x941318> │ │ │ │ - ldr r2, [pc, #68] @ 94d898 <__cxa_atexit@plt+0x94131c> │ │ │ │ + ldr r3, [pc, #68] @ 94d864 <__cxa_atexit@plt+0x9412e8> │ │ │ │ + ldr r2, [pc, #68] @ 94d868 <__cxa_atexit@plt+0x9412ec> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - orreq r8, r1, #108, 14 @ 0x1b00000 │ │ │ │ - cmpeq sl, #196, 16 @ 0xc40000 │ │ │ │ - orreq r8, r1, #236, 12 @ 0xec00000 │ │ │ │ + orreq r8, r1, #156, 14 @ 0x2700000 │ │ │ │ + cmpeq sl, #244, 16 @ 0xf40000 │ │ │ │ + orreq r8, r1, #28, 14 @ 0x700000 │ │ │ │ @ instruction: 0xfffffd80 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ - orreq r8, r1, #100, 16 @ 0x640000 │ │ │ │ - cmpeq sl, #96, 14 @ 0x1800000 │ │ │ │ + orreq r8, r1, #148, 16 @ 0x940000 │ │ │ │ + cmpeq sl, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94d948 <__cxa_atexit@plt+0x9413cc> │ │ │ │ + bne 94d918 <__cxa_atexit@plt+0x94139c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94d968 <__cxa_atexit@plt+0x9413ec> │ │ │ │ - ldr r2, [pc, #160] @ 94d980 <__cxa_atexit@plt+0x941404> │ │ │ │ - ldr lr, [pc, #160] @ 94d984 <__cxa_atexit@plt+0x941408> │ │ │ │ + bcc 94d938 <__cxa_atexit@plt+0x9413bc> │ │ │ │ + ldr r2, [pc, #160] @ 94d950 <__cxa_atexit@plt+0x9413d4> │ │ │ │ + ldr lr, [pc, #160] @ 94d954 <__cxa_atexit@plt+0x9413d8> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ - ldr r1, [pc, #156] @ 94d988 <__cxa_atexit@plt+0x94140c> │ │ │ │ + ldr r1, [pc, #156] @ 94d958 <__cxa_atexit@plt+0x9413dc> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r3, #27 │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r9, [pc, #124] @ 94d98c <__cxa_atexit@plt+0x941410> │ │ │ │ + ldr r9, [pc, #124] @ 94d95c <__cxa_atexit@plt+0x9413e0> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r2, #36]! @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ - ldr r3, [pc, #40] @ 94d978 <__cxa_atexit@plt+0x9413fc> │ │ │ │ - ldr r2, [pc, #40] @ 94d97c <__cxa_atexit@plt+0x941400> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ + ldr r3, [pc, #40] @ 94d948 <__cxa_atexit@plt+0x9413cc> │ │ │ │ + ldr r2, [pc, #40] @ 94d94c <__cxa_atexit@plt+0x9413d0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq sl, #196, 14 @ 0x3100000 │ │ │ │ - orreq r8, r1, #236, 10 @ 0x3b000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq sl, #244, 14 @ 0x3d00000 │ │ │ │ + orreq r8, r1, #28, 12 @ 0x1c00000 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ - orreq r8, r1, #100, 14 @ 0x1900000 │ │ │ │ + orreq r8, r1, #148, 14 @ 0x2500000 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - cmpeq sl, #120, 12 @ 0x7800000 │ │ │ │ + cmpeq sl, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94d9e4 <__cxa_atexit@plt+0x941468> │ │ │ │ + bhi 94d9b4 <__cxa_atexit@plt+0x941438> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94d9ec <__cxa_atexit@plt+0x941470> │ │ │ │ - ldr r1, [pc, #64] @ 94da08 <__cxa_atexit@plt+0x94148c> │ │ │ │ - ldr r0, [pc, #64] @ 94da0c <__cxa_atexit@plt+0x941490> │ │ │ │ + bcc 94d9bc <__cxa_atexit@plt+0x941440> │ │ │ │ + ldr r1, [pc, #64] @ 94d9d8 <__cxa_atexit@plt+0x94145c> │ │ │ │ + ldr r0, [pc, #64] @ 94d9dc <__cxa_atexit@plt+0x941460> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 94d9f4 <__cxa_atexit@plt+0x941478> │ │ │ │ + b 94d9c4 <__cxa_atexit@plt+0x941448> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 94da04 <__cxa_atexit@plt+0x941488> │ │ │ │ + ldr r7, [pc, #8] @ 94d9d4 <__cxa_atexit@plt+0x941458> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq sl, #88, 14 @ 0x1600000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff720 │ │ │ │ - cmpeq sl, #252, 10 @ 0x3f000000 │ │ │ │ + cmpeq sl, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94da8c <__cxa_atexit@plt+0x941510> │ │ │ │ - ldr r8, [pc, #96] @ 94da98 <__cxa_atexit@plt+0x94151c> │ │ │ │ - ldr lr, [pc, #96] @ 94da9c <__cxa_atexit@plt+0x941520> │ │ │ │ + bcc 94da5c <__cxa_atexit@plt+0x9414e0> │ │ │ │ + ldr r8, [pc, #96] @ 94da68 <__cxa_atexit@plt+0x9414ec> │ │ │ │ + ldr lr, [pc, #96] @ 94da6c <__cxa_atexit@plt+0x9414f0> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #92] @ 94daa0 <__cxa_atexit@plt+0x941524> │ │ │ │ + ldr r9, [pc, #92] @ 94da70 <__cxa_atexit@plt+0x9414f4> │ │ │ │ add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #31 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r8, [r3, #16]! │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ @@ -2426176,355 +2426164,355 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffff6e8 │ │ │ │ - orreq r8, r1, #8, 12 @ 0x800000 │ │ │ │ + orreq r8, r1, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94dad4 <__cxa_atexit@plt+0x941558> │ │ │ │ + bhi 94daa4 <__cxa_atexit@plt+0x941528> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 94dadc <__cxa_atexit@plt+0x941560> │ │ │ │ + ldr r2, [pc, #24] @ 94daac <__cxa_atexit@plt+0x941530> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #68, 8 @ 0x44000000 │ │ │ │ + orreq r8, r1, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94db90 <__cxa_atexit@plt+0x941614> │ │ │ │ + bhi 94db60 <__cxa_atexit@plt+0x9415e4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 94db98 <__cxa_atexit@plt+0x94161c> │ │ │ │ + ldr lr, [pc, #140] @ 94db68 <__cxa_atexit@plt+0x9415ec> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 94db60 <__cxa_atexit@plt+0x9415e4> │ │ │ │ - ldr sl, [pc, #112] @ 94db9c <__cxa_atexit@plt+0x941620> │ │ │ │ + beq 94db30 <__cxa_atexit@plt+0x9415b4> │ │ │ │ + ldr sl, [pc, #112] @ 94db6c <__cxa_atexit@plt+0x9415f0> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 94db70 <__cxa_atexit@plt+0x9415f4> │ │ │ │ + beq 94db40 <__cxa_atexit@plt+0x9415c4> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94db8c <__cxa_atexit@plt+0x941610> │ │ │ │ + bne 94db5c <__cxa_atexit@plt+0x9415e0> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 94dba0 <__cxa_atexit@plt+0x941624> │ │ │ │ + ldr r1, [pc, #40] @ 94db70 <__cxa_atexit@plt+0x9415f4> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r8, r1, #200, 6 @ 0x20000003 │ │ │ │ + orreq r8, r1, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 94dc0c <__cxa_atexit@plt+0x941690> │ │ │ │ + ldr r1, [pc, #80] @ 94dbdc <__cxa_atexit@plt+0x941660> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 94dbe8 <__cxa_atexit@plt+0x94166c> │ │ │ │ + beq 94dbb8 <__cxa_atexit@plt+0x94163c> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94dc00 <__cxa_atexit@plt+0x941684> │ │ │ │ + bne 94dbd0 <__cxa_atexit@plt+0x941654> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 94dc10 <__cxa_atexit@plt+0x941694> │ │ │ │ + ldr r3, [pc, #32] @ 94dbe0 <__cxa_atexit@plt+0x941664> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r8, r1, #88, 6 @ 0x60000001 │ │ │ │ + orreq r8, r1, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94dc44 <__cxa_atexit@plt+0x9416c8> │ │ │ │ - ldr r3, [pc, #32] @ 94dc50 <__cxa_atexit@plt+0x9416d4> │ │ │ │ + bne 94dc14 <__cxa_atexit@plt+0x941698> │ │ │ │ + ldr r3, [pc, #32] @ 94dc20 <__cxa_atexit@plt+0x9416a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r8, r1, #24, 6 @ 0x60000000 │ │ │ │ - cmpeq sl, #184, 6 @ 0xe0000002 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r8, r1, #72, 6 @ 0x20000001 │ │ │ │ + cmpeq sl, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94dc98 <__cxa_atexit@plt+0x94171c> │ │ │ │ + bhi 94dc68 <__cxa_atexit@plt+0x9416ec> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 94dca0 <__cxa_atexit@plt+0x941724> │ │ │ │ + ldr r1, [pc, #36] @ 94dc70 <__cxa_atexit@plt+0x9416f4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 94dca4 <__cxa_atexit@plt+0x941728> │ │ │ │ + ldr r7, [pc, #28] @ 94dc74 <__cxa_atexit@plt+0x9416f8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #140, 4 @ 0xc0000008 │ │ │ │ - orreq r8, r1, #108, 22 @ 0x1b000 │ │ │ │ + orreq r8, r1, #188, 4 @ 0xc000000b │ │ │ │ + orreq r8, r1, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94dcdc <__cxa_atexit@plt+0x941760> │ │ │ │ + bhi 94dcac <__cxa_atexit@plt+0x941730> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 94dce4 <__cxa_atexit@plt+0x941768> │ │ │ │ + ldr r1, [pc, #24] @ 94dcb4 <__cxa_atexit@plt+0x941738> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #60, 4 @ 0xc0000003 │ │ │ │ + orreq r8, r1, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94dd70 <__cxa_atexit@plt+0x9417f4> │ │ │ │ + bhi 94dd40 <__cxa_atexit@plt+0x9417c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94dd7c <__cxa_atexit@plt+0x941800> │ │ │ │ - ldr lr, [pc, #116] @ 94dd8c <__cxa_atexit@plt+0x941810> │ │ │ │ + bcc 94dd4c <__cxa_atexit@plt+0x9417d0> │ │ │ │ + ldr lr, [pc, #116] @ 94dd5c <__cxa_atexit@plt+0x9417e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 94dd90 <__cxa_atexit@plt+0x941814> │ │ │ │ + ldr r0, [pc, #112] @ 94dd60 <__cxa_atexit@plt+0x9417e4> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 94dd94 <__cxa_atexit@plt+0x941818> │ │ │ │ + ldr r2, [pc, #80] @ 94dd64 <__cxa_atexit@plt+0x9417e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ 94dd98 <__cxa_atexit@plt+0x94181c> │ │ │ │ + ldr r5, [pc, #64] @ 94dd68 <__cxa_atexit@plt+0x9417ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ 94dd9c <__cxa_atexit@plt+0x941820> │ │ │ │ + ldr r2, [pc, #60] @ 94dd6c <__cxa_atexit@plt+0x9417f0> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - orreq r8, r1, #224, 2 @ 0x38 │ │ │ │ - orreq r8, r1, #4, 4 @ 0x40000000 │ │ │ │ - orreq r8, r1, #68, 4 @ 0x40000004 │ │ │ │ - orreq r8, r1, #188, 2 @ 0x2f │ │ │ │ + orreq r8, r1, #16, 4 │ │ │ │ + orreq r8, r1, #52, 4 @ 0x40000003 │ │ │ │ + orreq r8, r1, #116, 4 @ 0x40000007 │ │ │ │ + orreq r8, r1, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94ddd4 <__cxa_atexit@plt+0x941858> │ │ │ │ + bhi 94dda4 <__cxa_atexit@plt+0x941828> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 94dddc <__cxa_atexit@plt+0x941860> │ │ │ │ + ldr r1, [pc, #24] @ 94ddac <__cxa_atexit@plt+0x941830> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r1, #68, 2 │ │ │ │ + orreq r8, r1, #116, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94de60 <__cxa_atexit@plt+0x9418e4> │ │ │ │ + bhi 94de30 <__cxa_atexit@plt+0x9418b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94de6c <__cxa_atexit@plt+0x9418f0> │ │ │ │ - ldr lr, [pc, #104] @ 94de7c <__cxa_atexit@plt+0x941900> │ │ │ │ + bcc 94de3c <__cxa_atexit@plt+0x9418c0> │ │ │ │ + ldr lr, [pc, #104] @ 94de4c <__cxa_atexit@plt+0x9418d0> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 94de80 <__cxa_atexit@plt+0x941904> │ │ │ │ + ldr r0, [pc, #96] @ 94de50 <__cxa_atexit@plt+0x9418d4> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 94de84 <__cxa_atexit@plt+0x941908> │ │ │ │ + ldr r5, [pc, #72] @ 94de54 <__cxa_atexit@plt+0x9418d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 94de88 <__cxa_atexit@plt+0x94190c> │ │ │ │ + ldr r1, [pc, #68] @ 94de58 <__cxa_atexit@plt+0x9418dc> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r8, r1, #32, 2 │ │ │ │ - orreq r8, r1, #100, 2 │ │ │ │ - orreq r8, r1, #216 @ 0xd8 │ │ │ │ + orreq r8, r1, #80, 2 │ │ │ │ + orreq r8, r1, #148, 2 @ 0x25 │ │ │ │ + orreq r8, r1, #8, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 94df04 <__cxa_atexit@plt+0x941988> │ │ │ │ + bhi 94ded4 <__cxa_atexit@plt+0x941958> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94df10 <__cxa_atexit@plt+0x941994> │ │ │ │ - ldr lr, [pc, #100] @ 94df20 <__cxa_atexit@plt+0x9419a4> │ │ │ │ + bcc 94dee0 <__cxa_atexit@plt+0x941964> │ │ │ │ + ldr lr, [pc, #100] @ 94def0 <__cxa_atexit@plt+0x941974> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 94df24 <__cxa_atexit@plt+0x9419a8> │ │ │ │ + ldr r0, [pc, #96] @ 94def4 <__cxa_atexit@plt+0x941978> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 94df28 <__cxa_atexit@plt+0x9419ac> │ │ │ │ + ldr r2, [pc, #64] @ 94def8 <__cxa_atexit@plt+0x94197c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r8, r1, #60 @ 0x3c │ │ │ │ - orreq r8, r1, #112, 2 │ │ │ │ + orreq r8, r1, #108 @ 0x6c │ │ │ │ + orreq r8, r1, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94df60 <__cxa_atexit@plt+0x9419e4> │ │ │ │ + bhi 94df30 <__cxa_atexit@plt+0x9419b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 94df68 <__cxa_atexit@plt+0x9419ec> │ │ │ │ + ldr r1, [pc, #24] @ 94df38 <__cxa_atexit@plt+0x9419bc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r1, #184, 30 @ 0x2e0 │ │ │ │ + orreq r7, r1, #232, 30 @ 0x3a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94dff4 <__cxa_atexit@plt+0x941a78> │ │ │ │ - ldr lr, [pc, #112] @ 94e000 <__cxa_atexit@plt+0x941a84> │ │ │ │ + bhi 94dfc4 <__cxa_atexit@plt+0x941a48> │ │ │ │ + ldr lr, [pc, #112] @ 94dfd0 <__cxa_atexit@plt+0x941a54> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - beq 94dfdc <__cxa_atexit@plt+0x941a60> │ │ │ │ - ldr r2, [pc, #68] @ 94e004 <__cxa_atexit@plt+0x941a88> │ │ │ │ + beq 94dfac <__cxa_atexit@plt+0x941a30> │ │ │ │ + ldr r2, [pc, #68] @ 94dfd4 <__cxa_atexit@plt+0x941a58> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ - beq 94dfec <__cxa_atexit@plt+0x941a70> │ │ │ │ - b 94e048 <__cxa_atexit@plt+0x941acc> │ │ │ │ + beq 94dfbc <__cxa_atexit@plt+0x941a40> │ │ │ │ + b 94e018 <__cxa_atexit@plt+0x941a9c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -2426532,162 +2426520,162 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 94e03c <__cxa_atexit@plt+0x941ac0> │ │ │ │ + ldr r2, [pc, #28] @ 94e00c <__cxa_atexit@plt+0x941a90> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 94e034 <__cxa_atexit@plt+0x941ab8> │ │ │ │ - b 94e048 <__cxa_atexit@plt+0x941acc> │ │ │ │ + beq 94e004 <__cxa_atexit@plt+0x941a88> │ │ │ │ + b 94e018 <__cxa_atexit@plt+0x941a9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov ip, fp │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 94e0d4 <__cxa_atexit@plt+0x941b58> │ │ │ │ + bne 94e0a4 <__cxa_atexit@plt+0x941b28> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 94e138 <__cxa_atexit@plt+0x941bbc> │ │ │ │ - ldr lr, [pc, #232] @ 94e16c <__cxa_atexit@plt+0x941bf0> │ │ │ │ - ldr r0, [pc, #232] @ 94e170 <__cxa_atexit@plt+0x941bf4> │ │ │ │ + bcc 94e108 <__cxa_atexit@plt+0x941b8c> │ │ │ │ + ldr lr, [pc, #232] @ 94e13c <__cxa_atexit@plt+0x941bc0> │ │ │ │ + ldr r0, [pc, #232] @ 94e140 <__cxa_atexit@plt+0x941bc4> │ │ │ │ sub r1, r3, #7 │ │ │ │ add lr, pc, lr │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ 94e174 <__cxa_atexit@plt+0x941bf8> │ │ │ │ + ldr r5, [pc, #204] @ 94e144 <__cxa_atexit@plt+0x941bc8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ 94e178 <__cxa_atexit@plt+0x941bfc> │ │ │ │ + ldr r1, [pc, #200] @ 94e148 <__cxa_atexit@plt+0x941bcc> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 94e14c <__cxa_atexit@plt+0x941bd0> │ │ │ │ - ldr r1, [pc, #120] @ 94e160 <__cxa_atexit@plt+0x941be4> │ │ │ │ + bcc 94e11c <__cxa_atexit@plt+0x941ba0> │ │ │ │ + ldr r1, [pc, #120] @ 94e130 <__cxa_atexit@plt+0x941bb4> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ 94e164 <__cxa_atexit@plt+0x941be8> │ │ │ │ + ldr r0, [pc, #88] @ 94e134 <__cxa_atexit@plt+0x941bb8> │ │ │ │ mov r1, r6 │ │ │ │ add lr, r5, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ 94e168 <__cxa_atexit@plt+0x941bec> │ │ │ │ + ldr r0, [pc, #72] @ 94e138 <__cxa_atexit@plt+0x941bbc> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - orreq r7, r1, #44, 30 @ 0xb0 │ │ │ │ + orreq r7, r1, #92, 30 @ 0x170 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - orreq r7, r1, #180, 28 @ 0xb40 │ │ │ │ - orreq r7, r1, #248, 28 @ 0xf80 │ │ │ │ - orreq r7, r1, #108, 28 @ 0x6c0 │ │ │ │ + orreq r7, r1, #228, 28 @ 0xe40 │ │ │ │ + orreq r7, r1, #40, 30 @ 0xa0 │ │ │ │ + orreq r7, r1, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94e1c8 <__cxa_atexit@plt+0x941c4c> │ │ │ │ - ldr r2, [pc, #56] @ 94e1d0 <__cxa_atexit@plt+0x941c54> │ │ │ │ + bhi 94e198 <__cxa_atexit@plt+0x941c1c> │ │ │ │ + ldr r2, [pc, #56] @ 94e1a0 <__cxa_atexit@plt+0x941c24> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 94e1d4 <__cxa_atexit@plt+0x941c58> │ │ │ │ + ldr r1, [pc, #52] @ 94e1a4 <__cxa_atexit@plt+0x941c28> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 94e1d8 <__cxa_atexit@plt+0x941c5c> │ │ │ │ + ldr r1, [pc, #36] @ 94e1a8 <__cxa_atexit@plt+0x941c2c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #100, 28 @ 0x640 │ │ │ │ - orreq r7, r1, #96, 26 @ 0x1800 │ │ │ │ - orreq r7, r1, #148, 26 @ 0x2500 │ │ │ │ - cmpeq sl, #48, 28 @ 0x300 │ │ │ │ + cmpeq sl, #148, 28 @ 0x940 │ │ │ │ + orreq r7, r1, #144, 26 @ 0x2400 │ │ │ │ + orreq r7, r1, #196, 26 @ 0x3100 │ │ │ │ + cmpeq sl, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #24 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94e2f0 <__cxa_atexit@plt+0x941d74> │ │ │ │ + bhi 94e2c0 <__cxa_atexit@plt+0x941d44> │ │ │ │ ldr lr, [r1, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r1, #8] │ │ │ │ ldr r9, [r1, #16] │ │ │ │ ldr r7, [r1, #20] │ │ │ │ - ldr sl, [pc, #252] @ 94e310 <__cxa_atexit@plt+0x941d94> │ │ │ │ + ldr sl, [pc, #252] @ 94e2e0 <__cxa_atexit@plt+0x941d64> │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr r0, [pc, #248] @ 94e314 <__cxa_atexit@plt+0x941d98> │ │ │ │ + ldr r0, [pc, #248] @ 94e2e4 <__cxa_atexit@plt+0x941d68> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #16] │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r9, [r1, #4]! │ │ │ │ ands r0, r7, #3 │ │ │ │ str sl, [r3, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ - beq 94e2c0 <__cxa_atexit@plt+0x941d44> │ │ │ │ + beq 94e290 <__cxa_atexit@plt+0x941d14> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 94e2cc <__cxa_atexit@plt+0x941d50> │ │ │ │ + bne 94e29c <__cxa_atexit@plt+0x941d20> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #48 @ 0x30 │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 94e2fc <__cxa_atexit@plt+0x941d80> │ │ │ │ - ldr sl, [pc, #192] @ 94e320 <__cxa_atexit@plt+0x941da4> │ │ │ │ - ldr ip, [pc, #192] @ 94e324 <__cxa_atexit@plt+0x941da8> │ │ │ │ - ldr r0, [pc, #192] @ 94e328 <__cxa_atexit@plt+0x941dac> │ │ │ │ - ldr r2, [pc, #192] @ 94e32c <__cxa_atexit@plt+0x941db0> │ │ │ │ + bcc 94e2cc <__cxa_atexit@plt+0x941d50> │ │ │ │ + ldr sl, [pc, #192] @ 94e2f0 <__cxa_atexit@plt+0x941d74> │ │ │ │ + ldr ip, [pc, #192] @ 94e2f4 <__cxa_atexit@plt+0x941d78> │ │ │ │ + ldr r0, [pc, #192] @ 94e2f8 <__cxa_atexit@plt+0x941d7c> │ │ │ │ + ldr r2, [pc, #192] @ 94e2fc <__cxa_atexit@plt+0x941d80> │ │ │ │ add ip, pc, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r1, #27 │ │ │ │ str r2, [r5, #-12] │ │ │ │ @@ -2426701,144 +2426689,144 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ stm r0, {r2, r9, sl} │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 94e318 <__cxa_atexit@plt+0x941d9c> │ │ │ │ - ldr r2, [pc, #68] @ 94e31c <__cxa_atexit@plt+0x941da0> │ │ │ │ + ldr r3, [pc, #68] @ 94e2e8 <__cxa_atexit@plt+0x941d6c> │ │ │ │ + ldr r2, [pc, #68] @ 94e2ec <__cxa_atexit@plt+0x941d70> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r1 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - orreq r7, r1, #232, 24 @ 0xe800 │ │ │ │ - cmpeq sl, #64, 28 @ 0x400 │ │ │ │ - orreq r7, r1, #104, 24 @ 0x6800 │ │ │ │ + orreq r7, r1, #24, 26 @ 0x600 │ │ │ │ + cmpeq sl, #112, 28 @ 0x700 │ │ │ │ + orreq r7, r1, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ @ instruction: 0xfffff9ec │ │ │ │ - orreq r7, r1, #224, 26 @ 0x3800 │ │ │ │ - cmpeq sl, #220, 24 @ 0xdc00 │ │ │ │ + orreq r7, r1, #16, 28 @ 0x100 │ │ │ │ + cmpeq sl, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94e3cc <__cxa_atexit@plt+0x941e50> │ │ │ │ + bne 94e39c <__cxa_atexit@plt+0x941e20> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94e3ec <__cxa_atexit@plt+0x941e70> │ │ │ │ - ldr r2, [pc, #160] @ 94e404 <__cxa_atexit@plt+0x941e88> │ │ │ │ - ldr lr, [pc, #160] @ 94e408 <__cxa_atexit@plt+0x941e8c> │ │ │ │ + bcc 94e3bc <__cxa_atexit@plt+0x941e40> │ │ │ │ + ldr r2, [pc, #160] @ 94e3d4 <__cxa_atexit@plt+0x941e58> │ │ │ │ + ldr lr, [pc, #160] @ 94e3d8 <__cxa_atexit@plt+0x941e5c> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ - ldr r1, [pc, #156] @ 94e40c <__cxa_atexit@plt+0x941e90> │ │ │ │ + ldr r1, [pc, #156] @ 94e3dc <__cxa_atexit@plt+0x941e60> │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ sub r1, r3, #27 │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r9, [pc, #124] @ 94e410 <__cxa_atexit@plt+0x941e94> │ │ │ │ + ldr r9, [pc, #124] @ 94e3e0 <__cxa_atexit@plt+0x941e64> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov r2, r6 │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str sl, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ mov r6, r3 │ │ │ │ str r9, [r2, #36]! @ 0x24 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ - ldr r3, [pc, #40] @ 94e3fc <__cxa_atexit@plt+0x941e80> │ │ │ │ - ldr r2, [pc, #40] @ 94e400 <__cxa_atexit@plt+0x941e84> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ + ldr r3, [pc, #40] @ 94e3cc <__cxa_atexit@plt+0x941e50> │ │ │ │ + ldr r2, [pc, #40] @ 94e3d0 <__cxa_atexit@plt+0x941e54> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #8]! │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq sl, #64, 26 @ 0x1000 │ │ │ │ - orreq r7, r1, #104, 22 @ 0x1a000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq sl, #112, 26 @ 0x1c00 │ │ │ │ + orreq r7, r1, #152, 22 @ 0x26000 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ - orreq r7, r1, #224, 24 @ 0xe000 │ │ │ │ + orreq r7, r1, #16, 26 @ 0x400 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - cmpeq sl, #244, 22 @ 0x3d000 │ │ │ │ + cmpeq sl, #36, 24 @ 0x2400 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94e468 <__cxa_atexit@plt+0x941eec> │ │ │ │ + bhi 94e438 <__cxa_atexit@plt+0x941ebc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94e470 <__cxa_atexit@plt+0x941ef4> │ │ │ │ - ldr r1, [pc, #64] @ 94e48c <__cxa_atexit@plt+0x941f10> │ │ │ │ - ldr r0, [pc, #64] @ 94e490 <__cxa_atexit@plt+0x941f14> │ │ │ │ + bcc 94e440 <__cxa_atexit@plt+0x941ec4> │ │ │ │ + ldr r1, [pc, #64] @ 94e45c <__cxa_atexit@plt+0x941ee0> │ │ │ │ + ldr r0, [pc, #64] @ 94e460 <__cxa_atexit@plt+0x941ee4> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 94e478 <__cxa_atexit@plt+0x941efc> │ │ │ │ + b 94e448 <__cxa_atexit@plt+0x941ecc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 94e488 <__cxa_atexit@plt+0x941f0c> │ │ │ │ + ldr r7, [pc, #8] @ 94e458 <__cxa_atexit@plt+0x941edc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #172, 24 @ 0xac00 │ │ │ │ + cmpeq sl, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff654 │ │ │ │ - cmpeq sl, #120, 22 @ 0x1e000 │ │ │ │ + cmpeq sl, #168, 22 @ 0x2a000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94e510 <__cxa_atexit@plt+0x941f94> │ │ │ │ - ldr r8, [pc, #96] @ 94e51c <__cxa_atexit@plt+0x941fa0> │ │ │ │ - ldr lr, [pc, #96] @ 94e520 <__cxa_atexit@plt+0x941fa4> │ │ │ │ + bcc 94e4e0 <__cxa_atexit@plt+0x941f64> │ │ │ │ + ldr r8, [pc, #96] @ 94e4ec <__cxa_atexit@plt+0x941f70> │ │ │ │ + ldr lr, [pc, #96] @ 94e4f0 <__cxa_atexit@plt+0x941f74> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #92] @ 94e524 <__cxa_atexit@plt+0x941fa8> │ │ │ │ + ldr r9, [pc, #92] @ 94e4f4 <__cxa_atexit@plt+0x941f78> │ │ │ │ add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #31 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r8, [r3, #16]! │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ @@ -2426849,520 +2426837,520 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffff61c │ │ │ │ - orreq r7, r1, #132, 22 @ 0x21000 │ │ │ │ + orreq r7, r1, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94e560 <__cxa_atexit@plt+0x941fe4> │ │ │ │ - ldr r2, [pc, #36] @ 94e568 <__cxa_atexit@plt+0x941fec> │ │ │ │ - ldr r1, [pc, #36] @ 94e56c <__cxa_atexit@plt+0x941ff0> │ │ │ │ + bhi 94e530 <__cxa_atexit@plt+0x941fb4> │ │ │ │ + ldr r2, [pc, #36] @ 94e538 <__cxa_atexit@plt+0x941fbc> │ │ │ │ + ldr r1, [pc, #36] @ 94e53c <__cxa_atexit@plt+0x941fc0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #228, 4 @ 0x4000000e │ │ │ │ - orreq r7, r1, #184, 18 @ 0x2e0000 │ │ │ │ - cmpeq sl, #152, 20 @ 0x98000 │ │ │ │ + cmpeq sl, #20, 6 @ 0x50000000 │ │ │ │ + orreq r7, r1, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq sl, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94e610 <__cxa_atexit@plt+0x942094> │ │ │ │ - ldr r3, [pc, #164] @ 94e638 <__cxa_atexit@plt+0x9420bc> │ │ │ │ + bhi 94e5e0 <__cxa_atexit@plt+0x942064> │ │ │ │ + ldr r3, [pc, #164] @ 94e608 <__cxa_atexit@plt+0x94208c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9} │ │ │ │ ands r3, sl, #3 │ │ │ │ - beq 94e5ec <__cxa_atexit@plt+0x942070> │ │ │ │ + beq 94e5bc <__cxa_atexit@plt+0x942040> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94e5fc <__cxa_atexit@plt+0x942080> │ │ │ │ + bne 94e5cc <__cxa_atexit@plt+0x942050> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 94e620 <__cxa_atexit@plt+0x9420a4> │ │ │ │ - ldr r7, [pc, #132] @ 94e644 <__cxa_atexit@plt+0x9420c8> │ │ │ │ + bcc 94e5f0 <__cxa_atexit@plt+0x942074> │ │ │ │ + ldr r7, [pc, #132] @ 94e614 <__cxa_atexit@plt+0x942098> │ │ │ │ ldr sl, [sl, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r9, [r6, #8] │ │ │ │ - ldr r7, [pc, #116] @ 94e648 <__cxa_atexit@plt+0x9420cc> │ │ │ │ + ldr r7, [pc, #116] @ 94e618 <__cxa_atexit@plt+0x94209c> │ │ │ │ mov r9, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 94e640 <__cxa_atexit@plt+0x9420c4> │ │ │ │ + ldr r7, [pc, #60] @ 94e610 <__cxa_atexit@plt+0x942094> │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #36] @ 94e63c <__cxa_atexit@plt+0x9420c0> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #36] @ 94e60c <__cxa_atexit@plt+0x942090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, sl │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq sl, #28, 22 @ 0x7000 │ │ │ │ - cmpeq sl, #8, 22 @ 0x2000 │ │ │ │ + cmpeq sl, #76, 22 @ 0x13000 │ │ │ │ + cmpeq sl, #56, 22 @ 0xe000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - orreq r8, r1, #28, 4 @ 0xc0000001 │ │ │ │ - cmpeq sl, #192, 18 @ 0x300000 │ │ │ │ + orreq r8, r1, #76, 4 @ 0xc0000004 │ │ │ │ + cmpeq sl, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 94e6ac <__cxa_atexit@plt+0x942130> │ │ │ │ + bne 94e67c <__cxa_atexit@plt+0x942100> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94e6c4 <__cxa_atexit@plt+0x942148> │ │ │ │ - ldr r2, [pc, #80] @ 94e6d8 <__cxa_atexit@plt+0x94215c> │ │ │ │ + bcc 94e694 <__cxa_atexit@plt+0x942118> │ │ │ │ + ldr r2, [pc, #80] @ 94e6a8 <__cxa_atexit@plt+0x94212c> │ │ │ │ ldr sl, [r3, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #64] @ 94e6dc <__cxa_atexit@plt+0x942160> │ │ │ │ + ldr r7, [pc, #64] @ 94e6ac <__cxa_atexit@plt+0x942130> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ - ldr r6, [pc, #32] @ 94e6d4 <__cxa_atexit@plt+0x942158> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + ldr r6, [pc, #32] @ 94e6a4 <__cxa_atexit@plt+0x942128> │ │ │ │ add r5, r5, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r9 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq sl, #84, 20 @ 0x54000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq sl, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - orreq r8, r1, #92, 2 │ │ │ │ + orreq r8, r1, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94e718 <__cxa_atexit@plt+0x94219c> │ │ │ │ - ldr r2, [pc, #36] @ 94e720 <__cxa_atexit@plt+0x9421a4> │ │ │ │ - ldr r1, [pc, #36] @ 94e724 <__cxa_atexit@plt+0x9421a8> │ │ │ │ + bhi 94e6e8 <__cxa_atexit@plt+0x94216c> │ │ │ │ + ldr r2, [pc, #36] @ 94e6f0 <__cxa_atexit@plt+0x942174> │ │ │ │ + ldr r1, [pc, #36] @ 94e6f4 <__cxa_atexit@plt+0x942178> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #44, 2 │ │ │ │ - orreq r7, r1, #0, 16 │ │ │ │ - cmpeq sl, #12, 20 @ 0xc000 │ │ │ │ + cmpeq sl, #92, 2 │ │ │ │ + orreq r7, r1, #48, 16 @ 0x300000 │ │ │ │ + cmpeq sl, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94e798 <__cxa_atexit@plt+0x94221c> │ │ │ │ - ldr r7, [pc, #92] @ 94e7ac <__cxa_atexit@plt+0x942230> │ │ │ │ + bhi 94e768 <__cxa_atexit@plt+0x9421ec> │ │ │ │ + ldr r7, [pc, #92] @ 94e77c <__cxa_atexit@plt+0x942200> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ - beq 94e780 <__cxa_atexit@plt+0x942204> │ │ │ │ - ldr r2, [pc, #72] @ 94e7b0 <__cxa_atexit@plt+0x942234> │ │ │ │ + beq 94e750 <__cxa_atexit@plt+0x9421d4> │ │ │ │ + ldr r2, [pc, #72] @ 94e780 <__cxa_atexit@plt+0x942204> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ str sl, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 94e790 <__cxa_atexit@plt+0x942214> │ │ │ │ - b 94e7fc <__cxa_atexit@plt+0x942280> │ │ │ │ + beq 94e760 <__cxa_atexit@plt+0x9421e4> │ │ │ │ + b 94e7cc <__cxa_atexit@plt+0x942250> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94e7b4 <__cxa_atexit@plt+0x942238> │ │ │ │ + ldr r7, [pc, #20] @ 94e784 <__cxa_atexit@plt+0x942208> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq sl, #168, 18 @ 0x2a0000 │ │ │ │ - cmpeq sl, #128, 18 @ 0x200000 │ │ │ │ + cmpeq sl, #216, 18 @ 0x360000 │ │ │ │ + cmpeq sl, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 94e7ec <__cxa_atexit@plt+0x942270> │ │ │ │ + ldr r3, [pc, #32] @ 94e7bc <__cxa_atexit@plt+0x942240> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 94e7e4 <__cxa_atexit@plt+0x942268> │ │ │ │ - b 94e7fc <__cxa_atexit@plt+0x942280> │ │ │ │ + beq 94e7b4 <__cxa_atexit@plt+0x942238> │ │ │ │ + b 94e7cc <__cxa_atexit@plt+0x942250> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq sl, #72, 18 @ 0x120000 │ │ │ │ + cmpeq sl, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ - bne 94e860 <__cxa_atexit@plt+0x9422e4> │ │ │ │ - ldr r6, [pc, #168] @ 94e8bc <__cxa_atexit@plt+0x942340> │ │ │ │ + bne 94e830 <__cxa_atexit@plt+0x9422b4> │ │ │ │ + ldr r6, [pc, #168] @ 94e88c <__cxa_atexit@plt+0x942310> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, r5, #4 │ │ │ │ add r6, pc, r6 │ │ │ │ tst r7, #3 │ │ │ │ str r6, [r3] │ │ │ │ - beq 94e870 <__cxa_atexit@plt+0x9422f4> │ │ │ │ + beq 94e840 <__cxa_atexit@plt+0x9422c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94e8ac <__cxa_atexit@plt+0x942330> │ │ │ │ + bcc 94e87c <__cxa_atexit@plt+0x942300> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 94e880 <__cxa_atexit@plt+0x942304> │ │ │ │ - ldr r6, [pc, #112] @ 94e8c0 <__cxa_atexit@plt+0x942344> │ │ │ │ + bne 94e850 <__cxa_atexit@plt+0x9422d4> │ │ │ │ + ldr r6, [pc, #112] @ 94e890 <__cxa_atexit@plt+0x942314> │ │ │ │ add r5, r5, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r9 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 94e8c4 <__cxa_atexit@plt+0x942348> │ │ │ │ + ldr r2, [pc, #60] @ 94e894 <__cxa_atexit@plt+0x942318> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #40] @ 94e8c8 <__cxa_atexit@plt+0x94234c> │ │ │ │ + ldr r7, [pc, #40] @ 94e898 <__cxa_atexit@plt+0x94231c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmpeq sl, #184, 16 @ 0xb80000 │ │ │ │ + cmpeq sl, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - orreq r7, r1, #88, 30 @ 0x160 │ │ │ │ - cmpeq sl, #64, 14 @ 0x1000000 │ │ │ │ + orreq r7, r1, #136, 30 @ 0x220 │ │ │ │ + cmpeq sl, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94e940 <__cxa_atexit@plt+0x9423c4> │ │ │ │ + bcc 94e910 <__cxa_atexit@plt+0x942394> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r3, #1 │ │ │ │ - bne 94e914 <__cxa_atexit@plt+0x942398> │ │ │ │ - ldr r6, [pc, #72] @ 94e94c <__cxa_atexit@plt+0x9423d0> │ │ │ │ + bne 94e8e4 <__cxa_atexit@plt+0x942368> │ │ │ │ + ldr r6, [pc, #72] @ 94e91c <__cxa_atexit@plt+0x9423a0> │ │ │ │ add r5, r5, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r9 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r2, [pc, #52] @ 94e950 <__cxa_atexit@plt+0x9423d4> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r2, [pc, #52] @ 94e920 <__cxa_atexit@plt+0x9423a4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #32] @ 94e954 <__cxa_atexit@plt+0x9423d8> │ │ │ │ + ldr r7, [pc, #32] @ 94e924 <__cxa_atexit@plt+0x9423a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq sl, #4, 16 @ 0x40000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq sl, #52, 16 @ 0x340000 │ │ │ │ @ instruction: 0xfffffdc0 │ │ │ │ - orreq r7, r1, #196, 28 @ 0xc40 │ │ │ │ + orreq r7, r1, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 94e990 <__cxa_atexit@plt+0x942414> │ │ │ │ - ldr r3, [pc, #40] @ 94e9a8 <__cxa_atexit@plt+0x94242c> │ │ │ │ + bcc 94e960 <__cxa_atexit@plt+0x9423e4> │ │ │ │ + ldr r3, [pc, #40] @ 94e978 <__cxa_atexit@plt+0x9423fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 94e9ac <__cxa_atexit@plt+0x942430> │ │ │ │ + ldr r7, [pc, #20] @ 94e97c <__cxa_atexit@plt+0x942400> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r9, r1, #52, 2 │ │ │ │ - cmpeq sl, #252, 14 @ 0x3f00000 │ │ │ │ + orreq r9, r1, #100, 2 │ │ │ │ + cmpeq sl, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94e9e0 <__cxa_atexit@plt+0x942464> │ │ │ │ + bhi 94e9b0 <__cxa_atexit@plt+0x942434> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 94e9e8 <__cxa_atexit@plt+0x94246c> │ │ │ │ + ldr r2, [pc, #24] @ 94e9b8 <__cxa_atexit@plt+0x94243c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r1, #56, 10 @ 0xe000000 │ │ │ │ + orreq r7, r1, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94ea9c <__cxa_atexit@plt+0x942520> │ │ │ │ + bhi 94ea6c <__cxa_atexit@plt+0x9424f0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 94eaa4 <__cxa_atexit@plt+0x942528> │ │ │ │ + ldr lr, [pc, #140] @ 94ea74 <__cxa_atexit@plt+0x9424f8> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 94ea6c <__cxa_atexit@plt+0x9424f0> │ │ │ │ - ldr sl, [pc, #112] @ 94eaa8 <__cxa_atexit@plt+0x94252c> │ │ │ │ + beq 94ea3c <__cxa_atexit@plt+0x9424c0> │ │ │ │ + ldr sl, [pc, #112] @ 94ea78 <__cxa_atexit@plt+0x9424fc> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 94ea7c <__cxa_atexit@plt+0x942500> │ │ │ │ + beq 94ea4c <__cxa_atexit@plt+0x9424d0> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94ea98 <__cxa_atexit@plt+0x94251c> │ │ │ │ + bne 94ea68 <__cxa_atexit@plt+0x9424ec> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 94eaac <__cxa_atexit@plt+0x942530> │ │ │ │ + ldr r1, [pc, #40] @ 94ea7c <__cxa_atexit@plt+0x942500> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r7, r1, #188, 8 @ 0xbc000000 │ │ │ │ + orreq r7, r1, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 94eb18 <__cxa_atexit@plt+0x94259c> │ │ │ │ + ldr r1, [pc, #80] @ 94eae8 <__cxa_atexit@plt+0x94256c> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 94eaf4 <__cxa_atexit@plt+0x942578> │ │ │ │ + beq 94eac4 <__cxa_atexit@plt+0x942548> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94eb0c <__cxa_atexit@plt+0x942590> │ │ │ │ + bne 94eadc <__cxa_atexit@plt+0x942560> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 94eb1c <__cxa_atexit@plt+0x9425a0> │ │ │ │ + ldr r3, [pc, #32] @ 94eaec <__cxa_atexit@plt+0x942570> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r7, r1, #76, 8 @ 0x4c000000 │ │ │ │ + orreq r7, r1, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94eb50 <__cxa_atexit@plt+0x9425d4> │ │ │ │ - ldr r3, [pc, #32] @ 94eb5c <__cxa_atexit@plt+0x9425e0> │ │ │ │ + bne 94eb20 <__cxa_atexit@plt+0x9425a4> │ │ │ │ + ldr r3, [pc, #32] @ 94eb2c <__cxa_atexit@plt+0x9425b0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r7, r1, #12, 8 @ 0xc000000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r7, r1, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94ebe0 <__cxa_atexit@plt+0x942664> │ │ │ │ - ldr r1, [pc, #108] @ 94ebf0 <__cxa_atexit@plt+0x942674> │ │ │ │ + bhi 94ebb0 <__cxa_atexit@plt+0x942634> │ │ │ │ + ldr r1, [pc, #108] @ 94ebc0 <__cxa_atexit@plt+0x942644> │ │ │ │ ldr r8, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r0, [pc, #100] @ 94ebf4 <__cxa_atexit@plt+0x942678> │ │ │ │ + ldr r0, [pc, #100] @ 94ebc4 <__cxa_atexit@plt+0x942648> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 94ebd8 <__cxa_atexit@plt+0x94265c> │ │ │ │ - ldr lr, [pc, #72] @ 94ebf8 <__cxa_atexit@plt+0x94267c> │ │ │ │ - ldr r0, [pc, #72] @ 94ebfc <__cxa_atexit@plt+0x942680> │ │ │ │ - ldr r1, [pc, #72] @ 94ec00 <__cxa_atexit@plt+0x942684> │ │ │ │ + beq 94eba8 <__cxa_atexit@plt+0x94262c> │ │ │ │ + ldr lr, [pc, #72] @ 94ebc8 <__cxa_atexit@plt+0x94264c> │ │ │ │ + ldr r0, [pc, #72] @ 94ebcc <__cxa_atexit@plt+0x942650> │ │ │ │ + ldr r1, [pc, #72] @ 94ebd0 <__cxa_atexit@plt+0x942654> │ │ │ │ add lr, pc, lr │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r2, #2 │ │ │ │ addeq r0, lr, #1 │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r7, r1, #116, 6 @ 0xd0000001 │ │ │ │ - cmpeq sl, #0, 12 │ │ │ │ - cmpeq sl, #232, 10 @ 0x3a000000 │ │ │ │ - orreq r7, r1, #132, 6 @ 0x10000002 │ │ │ │ + orreq r7, r1, #164, 6 @ 0x90000002 │ │ │ │ + cmpeq sl, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq sl, #24, 12 @ 0x1800000 │ │ │ │ + orreq r7, r1, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 94ec44 <__cxa_atexit@plt+0x9426c8> │ │ │ │ - ldr r2, [pc, #48] @ 94ec48 <__cxa_atexit@plt+0x9426cc> │ │ │ │ - ldr r1, [pc, #48] @ 94ec4c <__cxa_atexit@plt+0x9426d0> │ │ │ │ + ldr r3, [pc, #48] @ 94ec14 <__cxa_atexit@plt+0x942698> │ │ │ │ + ldr r2, [pc, #48] @ 94ec18 <__cxa_atexit@plt+0x94269c> │ │ │ │ + ldr r1, [pc, #48] @ 94ec1c <__cxa_atexit@plt+0x9426a0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - cmpeq sl, #136, 10 @ 0x22000000 │ │ │ │ - cmpeq sl, #152, 10 @ 0x26000000 │ │ │ │ - orreq r7, r1, #32, 6 @ 0x80000000 │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + cmpeq sl, #184, 10 @ 0x2e000000 │ │ │ │ + cmpeq sl, #200, 10 @ 0x32000000 │ │ │ │ + orreq r7, r1, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94eca0 <__cxa_atexit@plt+0x942724> │ │ │ │ + bhi 94ec70 <__cxa_atexit@plt+0x9426f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94eca8 <__cxa_atexit@plt+0x94272c> │ │ │ │ - ldr r1, [pc, #64] @ 94ecc4 <__cxa_atexit@plt+0x942748> │ │ │ │ - ldr r0, [pc, #64] @ 94ecc8 <__cxa_atexit@plt+0x94274c> │ │ │ │ + bcc 94ec78 <__cxa_atexit@plt+0x9426fc> │ │ │ │ + ldr r1, [pc, #64] @ 94ec94 <__cxa_atexit@plt+0x942718> │ │ │ │ + ldr r0, [pc, #64] @ 94ec98 <__cxa_atexit@plt+0x94271c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 94ecb0 <__cxa_atexit@plt+0x942734> │ │ │ │ + b 94ec80 <__cxa_atexit@plt+0x942704> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 94ecc0 <__cxa_atexit@plt+0x942744> │ │ │ │ + ldr r7, [pc, #8] @ 94ec90 <__cxa_atexit@plt+0x942714> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq sl, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94ed38 <__cxa_atexit@plt+0x9427bc> │ │ │ │ - ldr lr, [pc, #84] @ 94ed44 <__cxa_atexit@plt+0x9427c8> │ │ │ │ - ldr r9, [pc, #84] @ 94ed48 <__cxa_atexit@plt+0x9427cc> │ │ │ │ - ldr r8, [pc, #84] @ 94ed4c <__cxa_atexit@plt+0x9427d0> │ │ │ │ + bcc 94ed08 <__cxa_atexit@plt+0x94278c> │ │ │ │ + ldr lr, [pc, #84] @ 94ed14 <__cxa_atexit@plt+0x942798> │ │ │ │ + ldr r9, [pc, #84] @ 94ed18 <__cxa_atexit@plt+0x94279c> │ │ │ │ + ldr r8, [pc, #84] @ 94ed1c <__cxa_atexit@plt+0x9427a0> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #16]! │ │ │ │ @@ -2427371,317 +2427359,317 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - orreq r7, r1, #84, 6 @ 0x50000001 │ │ │ │ + orreq r7, r1, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94edd8 <__cxa_atexit@plt+0x94285c> │ │ │ │ - ldr r3, [pc, #160] @ 94ee10 <__cxa_atexit@plt+0x942894> │ │ │ │ + bhi 94eda8 <__cxa_atexit@plt+0x94282c> │ │ │ │ + ldr r3, [pc, #160] @ 94ede0 <__cxa_atexit@plt+0x942864> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ - beq 94edc8 <__cxa_atexit@plt+0x94284c> │ │ │ │ + beq 94ed98 <__cxa_atexit@plt+0x94281c> │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94ede8 <__cxa_atexit@plt+0x94286c> │ │ │ │ + bhi 94edb8 <__cxa_atexit@plt+0x94283c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 94edf0 <__cxa_atexit@plt+0x942874> │ │ │ │ - ldr r5, [pc, #124] @ 94ee1c <__cxa_atexit@plt+0x9428a0> │ │ │ │ - ldr r1, [pc, #124] @ 94ee20 <__cxa_atexit@plt+0x9428a4> │ │ │ │ + bcc 94edc0 <__cxa_atexit@plt+0x942844> │ │ │ │ + ldr r5, [pc, #124] @ 94edec <__cxa_atexit@plt+0x942870> │ │ │ │ + ldr r1, [pc, #124] @ 94edf0 <__cxa_atexit@plt+0x942874> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 94ee18 <__cxa_atexit@plt+0x94289c> │ │ │ │ + ldr r7, [pc, #56] @ 94ede8 <__cxa_atexit@plt+0x94286c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 94edf8 <__cxa_atexit@plt+0x94287c> │ │ │ │ + b 94edc8 <__cxa_atexit@plt+0x94284c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 94ee14 <__cxa_atexit@plt+0x942898> │ │ │ │ + ldr r7, [pc, #20] @ 94ede4 <__cxa_atexit@plt+0x942868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq sl, #192, 6 │ │ │ │ - cmpeq sl, #232, 6 @ 0xa0000003 │ │ │ │ + cmpeq sl, #240, 6 @ 0xc0000003 │ │ │ │ + cmpeq sl, #24, 8 @ 0x18000000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94ee7c <__cxa_atexit@plt+0x942900> │ │ │ │ + bhi 94ee4c <__cxa_atexit@plt+0x9428d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94ee84 <__cxa_atexit@plt+0x942908> │ │ │ │ - ldr r2, [pc, #72] @ 94eea4 <__cxa_atexit@plt+0x942928> │ │ │ │ - ldr r1, [pc, #72] @ 94eea8 <__cxa_atexit@plt+0x94292c> │ │ │ │ + bcc 94ee54 <__cxa_atexit@plt+0x9428d8> │ │ │ │ + ldr r2, [pc, #72] @ 94ee74 <__cxa_atexit@plt+0x9428f8> │ │ │ │ + ldr r1, [pc, #72] @ 94ee78 <__cxa_atexit@plt+0x9428fc> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r7 │ │ │ │ - b 94ee8c <__cxa_atexit@plt+0x942910> │ │ │ │ + b 94ee5c <__cxa_atexit@plt+0x9428e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 94eea0 <__cxa_atexit@plt+0x942924> │ │ │ │ + ldr r7, [pc, #12] @ 94ee70 <__cxa_atexit@plt+0x9428f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq sl, #92, 6 @ 0x70000001 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94eedc <__cxa_atexit@plt+0x942960> │ │ │ │ + bhi 94eeac <__cxa_atexit@plt+0x942930> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 94eee4 <__cxa_atexit@plt+0x942968> │ │ │ │ + ldr r2, [pc, #24] @ 94eeb4 <__cxa_atexit@plt+0x942938> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r1, #60 @ 0x3c │ │ │ │ + orreq r7, r1, #108 @ 0x6c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94ef98 <__cxa_atexit@plt+0x942a1c> │ │ │ │ + bhi 94ef68 <__cxa_atexit@plt+0x9429ec> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 94efa0 <__cxa_atexit@plt+0x942a24> │ │ │ │ + ldr lr, [pc, #140] @ 94ef70 <__cxa_atexit@plt+0x9429f4> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 94ef68 <__cxa_atexit@plt+0x9429ec> │ │ │ │ - ldr sl, [pc, #112] @ 94efa4 <__cxa_atexit@plt+0x942a28> │ │ │ │ + beq 94ef38 <__cxa_atexit@plt+0x9429bc> │ │ │ │ + ldr sl, [pc, #112] @ 94ef74 <__cxa_atexit@plt+0x9429f8> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 94ef78 <__cxa_atexit@plt+0x9429fc> │ │ │ │ + beq 94ef48 <__cxa_atexit@plt+0x9429cc> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94ef94 <__cxa_atexit@plt+0x942a18> │ │ │ │ + bne 94ef64 <__cxa_atexit@plt+0x9429e8> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 94efa8 <__cxa_atexit@plt+0x942a2c> │ │ │ │ + ldr r1, [pc, #40] @ 94ef78 <__cxa_atexit@plt+0x9429fc> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r6, r1, #192, 30 @ 0x300 │ │ │ │ + orreq r6, r1, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 94f014 <__cxa_atexit@plt+0x942a98> │ │ │ │ + ldr r1, [pc, #80] @ 94efe4 <__cxa_atexit@plt+0x942a68> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 94eff0 <__cxa_atexit@plt+0x942a74> │ │ │ │ + beq 94efc0 <__cxa_atexit@plt+0x942a44> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94f008 <__cxa_atexit@plt+0x942a8c> │ │ │ │ + bne 94efd8 <__cxa_atexit@plt+0x942a5c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 94f018 <__cxa_atexit@plt+0x942a9c> │ │ │ │ + ldr r3, [pc, #32] @ 94efe8 <__cxa_atexit@plt+0x942a6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r6, r1, #80, 30 @ 0x140 │ │ │ │ + orreq r6, r1, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94f04c <__cxa_atexit@plt+0x942ad0> │ │ │ │ - ldr r3, [pc, #32] @ 94f058 <__cxa_atexit@plt+0x942adc> │ │ │ │ + bne 94f01c <__cxa_atexit@plt+0x942aa0> │ │ │ │ + ldr r3, [pc, #32] @ 94f028 <__cxa_atexit@plt+0x942aac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r6, r1, #16, 30 @ 0x40 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r6, r1, #64, 30 @ 0x100 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94f0dc <__cxa_atexit@plt+0x942b60> │ │ │ │ - ldr r1, [pc, #108] @ 94f0ec <__cxa_atexit@plt+0x942b70> │ │ │ │ + bhi 94f0ac <__cxa_atexit@plt+0x942b30> │ │ │ │ + ldr r1, [pc, #108] @ 94f0bc <__cxa_atexit@plt+0x942b40> │ │ │ │ ldr r8, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r0, [pc, #100] @ 94f0f0 <__cxa_atexit@plt+0x942b74> │ │ │ │ + ldr r0, [pc, #100] @ 94f0c0 <__cxa_atexit@plt+0x942b44> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 94f0d4 <__cxa_atexit@plt+0x942b58> │ │ │ │ - ldr lr, [pc, #72] @ 94f0f4 <__cxa_atexit@plt+0x942b78> │ │ │ │ - ldr r0, [pc, #72] @ 94f0f8 <__cxa_atexit@plt+0x942b7c> │ │ │ │ - ldr r1, [pc, #72] @ 94f0fc <__cxa_atexit@plt+0x942b80> │ │ │ │ + beq 94f0a4 <__cxa_atexit@plt+0x942b28> │ │ │ │ + ldr lr, [pc, #72] @ 94f0c4 <__cxa_atexit@plt+0x942b48> │ │ │ │ + ldr r0, [pc, #72] @ 94f0c8 <__cxa_atexit@plt+0x942b4c> │ │ │ │ + ldr r1, [pc, #72] @ 94f0cc <__cxa_atexit@plt+0x942b50> │ │ │ │ add lr, pc, lr │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r2, #2 │ │ │ │ addeq r0, lr, #1 │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r6, r1, #120, 28 @ 0x780 │ │ │ │ - cmpeq sl, #4, 2 │ │ │ │ - cmpeq sl, #236 @ 0xec │ │ │ │ - orreq r6, r1, #136, 28 @ 0x880 │ │ │ │ + orreq r6, r1, #168, 28 @ 0xa80 │ │ │ │ + cmpeq sl, #52, 2 │ │ │ │ + cmpeq sl, #28, 2 │ │ │ │ + orreq r6, r1, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 94f140 <__cxa_atexit@plt+0x942bc4> │ │ │ │ - ldr r2, [pc, #48] @ 94f144 <__cxa_atexit@plt+0x942bc8> │ │ │ │ - ldr r1, [pc, #48] @ 94f148 <__cxa_atexit@plt+0x942bcc> │ │ │ │ + ldr r3, [pc, #48] @ 94f110 <__cxa_atexit@plt+0x942b94> │ │ │ │ + ldr r2, [pc, #48] @ 94f114 <__cxa_atexit@plt+0x942b98> │ │ │ │ + ldr r1, [pc, #48] @ 94f118 <__cxa_atexit@plt+0x942b9c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - cmpeq sl, #140 @ 0x8c │ │ │ │ - cmpeq sl, #156 @ 0x9c │ │ │ │ - orreq r6, r1, #36, 28 @ 0x240 │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + cmpeq sl, #188 @ 0xbc │ │ │ │ + cmpeq sl, #204 @ 0xcc │ │ │ │ + orreq r6, r1, #84, 28 @ 0x540 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94f19c <__cxa_atexit@plt+0x942c20> │ │ │ │ + bhi 94f16c <__cxa_atexit@plt+0x942bf0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94f1a4 <__cxa_atexit@plt+0x942c28> │ │ │ │ - ldr r1, [pc, #64] @ 94f1c0 <__cxa_atexit@plt+0x942c44> │ │ │ │ - ldr r0, [pc, #64] @ 94f1c4 <__cxa_atexit@plt+0x942c48> │ │ │ │ + bcc 94f174 <__cxa_atexit@plt+0x942bf8> │ │ │ │ + ldr r1, [pc, #64] @ 94f190 <__cxa_atexit@plt+0x942c14> │ │ │ │ + ldr r0, [pc, #64] @ 94f194 <__cxa_atexit@plt+0x942c18> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 94f1ac <__cxa_atexit@plt+0x942c30> │ │ │ │ + b 94f17c <__cxa_atexit@plt+0x942c00> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 94f1bc <__cxa_atexit@plt+0x942c40> │ │ │ │ + ldr r7, [pc, #8] @ 94f18c <__cxa_atexit@plt+0x942c10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #24 │ │ │ │ + cmpeq sl, #72 @ 0x48 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94f234 <__cxa_atexit@plt+0x942cb8> │ │ │ │ - ldr lr, [pc, #84] @ 94f240 <__cxa_atexit@plt+0x942cc4> │ │ │ │ - ldr r9, [pc, #84] @ 94f244 <__cxa_atexit@plt+0x942cc8> │ │ │ │ - ldr r8, [pc, #84] @ 94f248 <__cxa_atexit@plt+0x942ccc> │ │ │ │ + bcc 94f204 <__cxa_atexit@plt+0x942c88> │ │ │ │ + ldr lr, [pc, #84] @ 94f210 <__cxa_atexit@plt+0x942c94> │ │ │ │ + ldr r9, [pc, #84] @ 94f214 <__cxa_atexit@plt+0x942c98> │ │ │ │ + ldr r8, [pc, #84] @ 94f218 <__cxa_atexit@plt+0x942c9c> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #16]! │ │ │ │ @@ -2427690,471 +2427678,471 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - orreq r6, r1, #88, 28 @ 0x580 │ │ │ │ + orreq r6, r1, #136, 28 @ 0x880 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94f2d4 <__cxa_atexit@plt+0x942d58> │ │ │ │ - ldr r3, [pc, #160] @ 94f30c <__cxa_atexit@plt+0x942d90> │ │ │ │ + bhi 94f2a4 <__cxa_atexit@plt+0x942d28> │ │ │ │ + ldr r3, [pc, #160] @ 94f2dc <__cxa_atexit@plt+0x942d60> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ - beq 94f2c4 <__cxa_atexit@plt+0x942d48> │ │ │ │ + beq 94f294 <__cxa_atexit@plt+0x942d18> │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94f2e4 <__cxa_atexit@plt+0x942d68> │ │ │ │ + bhi 94f2b4 <__cxa_atexit@plt+0x942d38> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 94f2ec <__cxa_atexit@plt+0x942d70> │ │ │ │ - ldr r5, [pc, #124] @ 94f318 <__cxa_atexit@plt+0x942d9c> │ │ │ │ - ldr r1, [pc, #124] @ 94f31c <__cxa_atexit@plt+0x942da0> │ │ │ │ + bcc 94f2bc <__cxa_atexit@plt+0x942d40> │ │ │ │ + ldr r5, [pc, #124] @ 94f2e8 <__cxa_atexit@plt+0x942d6c> │ │ │ │ + ldr r1, [pc, #124] @ 94f2ec <__cxa_atexit@plt+0x942d70> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 94f314 <__cxa_atexit@plt+0x942d98> │ │ │ │ + ldr r7, [pc, #56] @ 94f2e4 <__cxa_atexit@plt+0x942d68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 94f2f4 <__cxa_atexit@plt+0x942d78> │ │ │ │ + b 94f2c4 <__cxa_atexit@plt+0x942d48> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 94f310 <__cxa_atexit@plt+0x942d94> │ │ │ │ + ldr r7, [pc, #20] @ 94f2e0 <__cxa_atexit@plt+0x942d64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq sl, #204, 28 @ 0xcc0 │ │ │ │ - cmpeq sl, #244, 28 @ 0xf40 │ │ │ │ + cmpeq sl, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq sl, #36, 30 @ 0x90 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94f378 <__cxa_atexit@plt+0x942dfc> │ │ │ │ + bhi 94f348 <__cxa_atexit@plt+0x942dcc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94f380 <__cxa_atexit@plt+0x942e04> │ │ │ │ - ldr r2, [pc, #72] @ 94f3a0 <__cxa_atexit@plt+0x942e24> │ │ │ │ - ldr r1, [pc, #72] @ 94f3a4 <__cxa_atexit@plt+0x942e28> │ │ │ │ + bcc 94f350 <__cxa_atexit@plt+0x942dd4> │ │ │ │ + ldr r2, [pc, #72] @ 94f370 <__cxa_atexit@plt+0x942df4> │ │ │ │ + ldr r1, [pc, #72] @ 94f374 <__cxa_atexit@plt+0x942df8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r7 │ │ │ │ - b 94f388 <__cxa_atexit@plt+0x942e0c> │ │ │ │ + b 94f358 <__cxa_atexit@plt+0x942ddc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 94f39c <__cxa_atexit@plt+0x942e20> │ │ │ │ + ldr r7, [pc, #12] @ 94f36c <__cxa_atexit@plt+0x942df0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #56, 28 @ 0x380 │ │ │ │ + cmpeq sl, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - cmpeq sl, #36, 28 @ 0x240 │ │ │ │ + cmpeq sl, #84, 28 @ 0x540 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94f474 <__cxa_atexit@plt+0x942ef8> │ │ │ │ - ldr r7, [pc, #184] @ 94f484 <__cxa_atexit@plt+0x942f08> │ │ │ │ + bhi 94f444 <__cxa_atexit@plt+0x942ec8> │ │ │ │ + ldr r7, [pc, #184] @ 94f454 <__cxa_atexit@plt+0x942ed8> │ │ │ │ mov r2, r5 │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-8]! │ │ │ │ str r9, [r2, #4] │ │ │ │ - beq 94f444 <__cxa_atexit@plt+0x942ec8> │ │ │ │ - ldr r1, [pc, #160] @ 94f488 <__cxa_atexit@plt+0x942f0c> │ │ │ │ + beq 94f414 <__cxa_atexit@plt+0x942e98> │ │ │ │ + ldr r1, [pc, #160] @ 94f458 <__cxa_atexit@plt+0x942edc> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ str sl, [r2] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 94f454 <__cxa_atexit@plt+0x942ed8> │ │ │ │ + beq 94f424 <__cxa_atexit@plt+0x942ea8> │ │ │ │ cmp r1, #1 │ │ │ │ - bne 94f460 <__cxa_atexit@plt+0x942ee4> │ │ │ │ - ldr r3, [pc, #128] @ 94f48c <__cxa_atexit@plt+0x942f10> │ │ │ │ + bne 94f430 <__cxa_atexit@plt+0x942eb4> │ │ │ │ + ldr r3, [pc, #128] @ 94f45c <__cxa_atexit@plt+0x942ee0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r2] │ │ │ │ - beq 94f468 <__cxa_atexit@plt+0x942eec> │ │ │ │ - ldr r3, [pc, #108] @ 94f490 <__cxa_atexit@plt+0x942f14> │ │ │ │ - ldr r2, [pc, #108] @ 94f494 <__cxa_atexit@plt+0x942f18> │ │ │ │ + beq 94f438 <__cxa_atexit@plt+0x942ebc> │ │ │ │ + ldr r3, [pc, #108] @ 94f460 <__cxa_atexit@plt+0x942ee4> │ │ │ │ + ldr r2, [pc, #108] @ 94f464 <__cxa_atexit@plt+0x942ee8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r7, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ addeq r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r8, sl │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 94f498 <__cxa_atexit@plt+0x942f1c> │ │ │ │ + ldr r7, [pc, #28] @ 94f468 <__cxa_atexit@plt+0x942eec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - cmpeq sl, #116, 26 @ 0x1d00 │ │ │ │ - cmpeq sl, #132, 26 @ 0x2100 │ │ │ │ + cmpeq sl, #164, 26 @ 0x2900 │ │ │ │ + cmpeq sl, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq sl, #148, 26 @ 0x2500 │ │ │ │ cmpeq sl, #100, 26 @ 0x1900 │ │ │ │ - cmpeq sl, #52, 26 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ 94f538 <__cxa_atexit@plt+0x942fbc> │ │ │ │ + ldr r2, [pc, #136] @ 94f508 <__cxa_atexit@plt+0x942f8c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ - beq 94f51c <__cxa_atexit@plt+0x942fa0> │ │ │ │ + beq 94f4ec <__cxa_atexit@plt+0x942f70> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 94f528 <__cxa_atexit@plt+0x942fac> │ │ │ │ - ldr r3, [pc, #96] @ 94f53c <__cxa_atexit@plt+0x942fc0> │ │ │ │ + bne 94f4f8 <__cxa_atexit@plt+0x942f7c> │ │ │ │ + ldr r3, [pc, #96] @ 94f50c <__cxa_atexit@plt+0x942f90> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 94f530 <__cxa_atexit@plt+0x942fb4> │ │ │ │ - ldr r2, [pc, #76] @ 94f540 <__cxa_atexit@plt+0x942fc4> │ │ │ │ - ldr r1, [pc, #76] @ 94f544 <__cxa_atexit@plt+0x942fc8> │ │ │ │ + beq 94f500 <__cxa_atexit@plt+0x942f84> │ │ │ │ + ldr r2, [pc, #76] @ 94f510 <__cxa_atexit@plt+0x942f94> │ │ │ │ + ldr r1, [pc, #76] @ 94f514 <__cxa_atexit@plt+0x942f98> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ addeq r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq sl, #152, 24 @ 0x9800 │ │ │ │ - cmpeq sl, #180, 24 @ 0xb400 │ │ │ │ - cmpeq sl, #136, 24 @ 0x8800 │ │ │ │ + cmpeq sl, #200, 24 @ 0xc800 │ │ │ │ + cmpeq sl, #228, 24 @ 0xe400 │ │ │ │ + cmpeq sl, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 94f5ac <__cxa_atexit@plt+0x943030> │ │ │ │ - ldr r2, [pc, #92] @ 94f5c4 <__cxa_atexit@plt+0x943048> │ │ │ │ + bne 94f57c <__cxa_atexit@plt+0x943000> │ │ │ │ + ldr r2, [pc, #92] @ 94f594 <__cxa_atexit@plt+0x943018> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 94f5b8 <__cxa_atexit@plt+0x94303c> │ │ │ │ - ldr r2, [pc, #68] @ 94f5c8 <__cxa_atexit@plt+0x94304c> │ │ │ │ - ldr r1, [pc, #68] @ 94f5cc <__cxa_atexit@plt+0x943050> │ │ │ │ + beq 94f588 <__cxa_atexit@plt+0x94300c> │ │ │ │ + ldr r2, [pc, #68] @ 94f598 <__cxa_atexit@plt+0x94301c> │ │ │ │ + ldr r1, [pc, #68] @ 94f59c <__cxa_atexit@plt+0x943020> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ addeq r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sl, #8, 24 @ 0x800 │ │ │ │ - cmpeq sl, #36, 24 @ 0x2400 │ │ │ │ + cmpeq sl, #56, 24 @ 0x3800 │ │ │ │ + cmpeq sl, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 94f608 <__cxa_atexit@plt+0x94308c> │ │ │ │ - ldr r1, [pc, #40] @ 94f60c <__cxa_atexit@plt+0x943090> │ │ │ │ + ldr r2, [pc, #40] @ 94f5d8 <__cxa_atexit@plt+0x94305c> │ │ │ │ + ldr r1, [pc, #40] @ 94f5dc <__cxa_atexit@plt+0x943060> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ addeq r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - cmpeq sl, #172, 22 @ 0x2b000 │ │ │ │ - cmpeq sl, #200, 22 @ 0x32000 │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + cmpeq sl, #220, 22 @ 0x37000 │ │ │ │ + cmpeq sl, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94f640 <__cxa_atexit@plt+0x9430c4> │ │ │ │ + bhi 94f610 <__cxa_atexit@plt+0x943094> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 94f648 <__cxa_atexit@plt+0x9430cc> │ │ │ │ + ldr r2, [pc, #24] @ 94f618 <__cxa_atexit@plt+0x94309c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r1, #216, 16 @ 0xd80000 │ │ │ │ + orreq r6, r1, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94f6fc <__cxa_atexit@plt+0x943180> │ │ │ │ + bhi 94f6cc <__cxa_atexit@plt+0x943150> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 94f704 <__cxa_atexit@plt+0x943188> │ │ │ │ + ldr lr, [pc, #140] @ 94f6d4 <__cxa_atexit@plt+0x943158> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 94f6cc <__cxa_atexit@plt+0x943150> │ │ │ │ - ldr sl, [pc, #112] @ 94f708 <__cxa_atexit@plt+0x94318c> │ │ │ │ + beq 94f69c <__cxa_atexit@plt+0x943120> │ │ │ │ + ldr sl, [pc, #112] @ 94f6d8 <__cxa_atexit@plt+0x94315c> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 94f6dc <__cxa_atexit@plt+0x943160> │ │ │ │ + beq 94f6ac <__cxa_atexit@plt+0x943130> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94f6f8 <__cxa_atexit@plt+0x94317c> │ │ │ │ + bne 94f6c8 <__cxa_atexit@plt+0x94314c> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 94f70c <__cxa_atexit@plt+0x943190> │ │ │ │ + ldr r1, [pc, #40] @ 94f6dc <__cxa_atexit@plt+0x943160> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r6, r1, #92, 16 @ 0x5c0000 │ │ │ │ + orreq r6, r1, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 94f778 <__cxa_atexit@plt+0x9431fc> │ │ │ │ + ldr r1, [pc, #80] @ 94f748 <__cxa_atexit@plt+0x9431cc> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 94f754 <__cxa_atexit@plt+0x9431d8> │ │ │ │ + beq 94f724 <__cxa_atexit@plt+0x9431a8> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94f76c <__cxa_atexit@plt+0x9431f0> │ │ │ │ + bne 94f73c <__cxa_atexit@plt+0x9431c0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 94f77c <__cxa_atexit@plt+0x943200> │ │ │ │ + ldr r3, [pc, #32] @ 94f74c <__cxa_atexit@plt+0x9431d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r6, r1, #236, 14 @ 0x3b00000 │ │ │ │ + orreq r6, r1, #28, 16 @ 0x1c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94f7b0 <__cxa_atexit@plt+0x943234> │ │ │ │ - ldr r3, [pc, #32] @ 94f7bc <__cxa_atexit@plt+0x943240> │ │ │ │ + bne 94f780 <__cxa_atexit@plt+0x943204> │ │ │ │ + ldr r3, [pc, #32] @ 94f78c <__cxa_atexit@plt+0x943210> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r6, r1, #172, 14 @ 0x2b00000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r6, r1, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94f840 <__cxa_atexit@plt+0x9432c4> │ │ │ │ - ldr r1, [pc, #108] @ 94f850 <__cxa_atexit@plt+0x9432d4> │ │ │ │ + bhi 94f810 <__cxa_atexit@plt+0x943294> │ │ │ │ + ldr r1, [pc, #108] @ 94f820 <__cxa_atexit@plt+0x9432a4> │ │ │ │ ldr r8, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r0, [pc, #100] @ 94f854 <__cxa_atexit@plt+0x9432d8> │ │ │ │ + ldr r0, [pc, #100] @ 94f824 <__cxa_atexit@plt+0x9432a8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 94f838 <__cxa_atexit@plt+0x9432bc> │ │ │ │ - ldr lr, [pc, #72] @ 94f858 <__cxa_atexit@plt+0x9432dc> │ │ │ │ - ldr r0, [pc, #72] @ 94f85c <__cxa_atexit@plt+0x9432e0> │ │ │ │ - ldr r1, [pc, #72] @ 94f860 <__cxa_atexit@plt+0x9432e4> │ │ │ │ + beq 94f808 <__cxa_atexit@plt+0x94328c> │ │ │ │ + ldr lr, [pc, #72] @ 94f828 <__cxa_atexit@plt+0x9432ac> │ │ │ │ + ldr r0, [pc, #72] @ 94f82c <__cxa_atexit@plt+0x9432b0> │ │ │ │ + ldr r1, [pc, #72] @ 94f830 <__cxa_atexit@plt+0x9432b4> │ │ │ │ add lr, pc, lr │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r2, #2 │ │ │ │ addeq r0, lr, #1 │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r6, r1, #20, 14 @ 0x500000 │ │ │ │ - cmpeq sl, #48, 20 @ 0x30000 │ │ │ │ - cmpeq sl, #24, 20 @ 0x18000 │ │ │ │ - orreq r6, r1, #36, 14 @ 0x900000 │ │ │ │ + orreq r6, r1, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq sl, #96, 20 @ 0x60000 │ │ │ │ + cmpeq sl, #72, 20 @ 0x48000 │ │ │ │ + orreq r6, r1, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 94f8a4 <__cxa_atexit@plt+0x943328> │ │ │ │ - ldr r2, [pc, #48] @ 94f8a8 <__cxa_atexit@plt+0x94332c> │ │ │ │ - ldr r1, [pc, #48] @ 94f8ac <__cxa_atexit@plt+0x943330> │ │ │ │ + ldr r3, [pc, #48] @ 94f874 <__cxa_atexit@plt+0x9432f8> │ │ │ │ + ldr r2, [pc, #48] @ 94f878 <__cxa_atexit@plt+0x9432fc> │ │ │ │ + ldr r1, [pc, #48] @ 94f87c <__cxa_atexit@plt+0x943300> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - cmpeq sl, #184, 18 @ 0x2e0000 │ │ │ │ - cmpeq sl, #200, 18 @ 0x320000 │ │ │ │ - orreq r6, r1, #192, 12 @ 0xc000000 │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + cmpeq sl, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq sl, #248, 18 @ 0x3e0000 │ │ │ │ + orreq r6, r1, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94f900 <__cxa_atexit@plt+0x943384> │ │ │ │ + bhi 94f8d0 <__cxa_atexit@plt+0x943354> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94f908 <__cxa_atexit@plt+0x94338c> │ │ │ │ - ldr r1, [pc, #64] @ 94f924 <__cxa_atexit@plt+0x9433a8> │ │ │ │ - ldr r0, [pc, #64] @ 94f928 <__cxa_atexit@plt+0x9433ac> │ │ │ │ + bcc 94f8d8 <__cxa_atexit@plt+0x94335c> │ │ │ │ + ldr r1, [pc, #64] @ 94f8f4 <__cxa_atexit@plt+0x943378> │ │ │ │ + ldr r0, [pc, #64] @ 94f8f8 <__cxa_atexit@plt+0x94337c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 94f910 <__cxa_atexit@plt+0x943394> │ │ │ │ + b 94f8e0 <__cxa_atexit@plt+0x943364> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 94f920 <__cxa_atexit@plt+0x9433a4> │ │ │ │ + ldr r7, [pc, #8] @ 94f8f0 <__cxa_atexit@plt+0x943374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #60, 18 @ 0xf0000 │ │ │ │ + cmpeq sl, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94f998 <__cxa_atexit@plt+0x94341c> │ │ │ │ - ldr lr, [pc, #84] @ 94f9a4 <__cxa_atexit@plt+0x943428> │ │ │ │ - ldr r9, [pc, #84] @ 94f9a8 <__cxa_atexit@plt+0x94342c> │ │ │ │ - ldr r8, [pc, #84] @ 94f9ac <__cxa_atexit@plt+0x943430> │ │ │ │ + bcc 94f968 <__cxa_atexit@plt+0x9433ec> │ │ │ │ + ldr lr, [pc, #84] @ 94f974 <__cxa_atexit@plt+0x9433f8> │ │ │ │ + ldr r9, [pc, #84] @ 94f978 <__cxa_atexit@plt+0x9433fc> │ │ │ │ + ldr r8, [pc, #84] @ 94f97c <__cxa_atexit@plt+0x943400> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #16]! │ │ │ │ @@ -2428163,317 +2428151,317 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - orreq r6, r1, #244, 12 @ 0xf400000 │ │ │ │ + orreq r6, r1, #36, 14 @ 0x900000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94fa38 <__cxa_atexit@plt+0x9434bc> │ │ │ │ - ldr r3, [pc, #160] @ 94fa70 <__cxa_atexit@plt+0x9434f4> │ │ │ │ + bhi 94fa08 <__cxa_atexit@plt+0x94348c> │ │ │ │ + ldr r3, [pc, #160] @ 94fa40 <__cxa_atexit@plt+0x9434c4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ - beq 94fa28 <__cxa_atexit@plt+0x9434ac> │ │ │ │ + beq 94f9f8 <__cxa_atexit@plt+0x94347c> │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94fa48 <__cxa_atexit@plt+0x9434cc> │ │ │ │ + bhi 94fa18 <__cxa_atexit@plt+0x94349c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 94fa50 <__cxa_atexit@plt+0x9434d4> │ │ │ │ - ldr r5, [pc, #124] @ 94fa7c <__cxa_atexit@plt+0x943500> │ │ │ │ - ldr r1, [pc, #124] @ 94fa80 <__cxa_atexit@plt+0x943504> │ │ │ │ + bcc 94fa20 <__cxa_atexit@plt+0x9434a4> │ │ │ │ + ldr r5, [pc, #124] @ 94fa4c <__cxa_atexit@plt+0x9434d0> │ │ │ │ + ldr r1, [pc, #124] @ 94fa50 <__cxa_atexit@plt+0x9434d4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 94fa78 <__cxa_atexit@plt+0x9434fc> │ │ │ │ + ldr r7, [pc, #56] @ 94fa48 <__cxa_atexit@plt+0x9434cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 94fa58 <__cxa_atexit@plt+0x9434dc> │ │ │ │ + b 94fa28 <__cxa_atexit@plt+0x9434ac> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 94fa74 <__cxa_atexit@plt+0x9434f8> │ │ │ │ + ldr r7, [pc, #20] @ 94fa44 <__cxa_atexit@plt+0x9434c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq sl, #240, 14 @ 0x3c00000 │ │ │ │ - cmpeq sl, #24, 16 @ 0x180000 │ │ │ │ + cmpeq sl, #32, 16 @ 0x200000 │ │ │ │ + cmpeq sl, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94fadc <__cxa_atexit@plt+0x943560> │ │ │ │ + bhi 94faac <__cxa_atexit@plt+0x943530> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94fae4 <__cxa_atexit@plt+0x943568> │ │ │ │ - ldr r2, [pc, #72] @ 94fb04 <__cxa_atexit@plt+0x943588> │ │ │ │ - ldr r1, [pc, #72] @ 94fb08 <__cxa_atexit@plt+0x94358c> │ │ │ │ + bcc 94fab4 <__cxa_atexit@plt+0x943538> │ │ │ │ + ldr r2, [pc, #72] @ 94fad4 <__cxa_atexit@plt+0x943558> │ │ │ │ + ldr r1, [pc, #72] @ 94fad8 <__cxa_atexit@plt+0x94355c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r7 │ │ │ │ - b 94faec <__cxa_atexit@plt+0x943570> │ │ │ │ + b 94fabc <__cxa_atexit@plt+0x943540> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 94fb00 <__cxa_atexit@plt+0x943584> │ │ │ │ + ldr r7, [pc, #12] @ 94fad0 <__cxa_atexit@plt+0x943554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq sl, #140, 14 @ 0x2300000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94fb3c <__cxa_atexit@plt+0x9435c0> │ │ │ │ + bhi 94fb0c <__cxa_atexit@plt+0x943590> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 94fb44 <__cxa_atexit@plt+0x9435c8> │ │ │ │ + ldr r2, [pc, #24] @ 94fb14 <__cxa_atexit@plt+0x943598> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r1, #220, 6 @ 0x70000003 │ │ │ │ + orreq r6, r1, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94fbf8 <__cxa_atexit@plt+0x94367c> │ │ │ │ + bhi 94fbc8 <__cxa_atexit@plt+0x94364c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 94fc00 <__cxa_atexit@plt+0x943684> │ │ │ │ + ldr lr, [pc, #140] @ 94fbd0 <__cxa_atexit@plt+0x943654> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 94fbc8 <__cxa_atexit@plt+0x94364c> │ │ │ │ - ldr sl, [pc, #112] @ 94fc04 <__cxa_atexit@plt+0x943688> │ │ │ │ + beq 94fb98 <__cxa_atexit@plt+0x94361c> │ │ │ │ + ldr sl, [pc, #112] @ 94fbd4 <__cxa_atexit@plt+0x943658> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 94fbd8 <__cxa_atexit@plt+0x94365c> │ │ │ │ + beq 94fba8 <__cxa_atexit@plt+0x94362c> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94fbf4 <__cxa_atexit@plt+0x943678> │ │ │ │ + bne 94fbc4 <__cxa_atexit@plt+0x943648> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 94fc08 <__cxa_atexit@plt+0x94368c> │ │ │ │ + ldr r1, [pc, #40] @ 94fbd8 <__cxa_atexit@plt+0x94365c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r6, r1, #96, 6 @ 0x80000001 │ │ │ │ + orreq r6, r1, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 94fc74 <__cxa_atexit@plt+0x9436f8> │ │ │ │ + ldr r1, [pc, #80] @ 94fc44 <__cxa_atexit@plt+0x9436c8> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 94fc50 <__cxa_atexit@plt+0x9436d4> │ │ │ │ + beq 94fc20 <__cxa_atexit@plt+0x9436a4> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 94fc68 <__cxa_atexit@plt+0x9436ec> │ │ │ │ + bne 94fc38 <__cxa_atexit@plt+0x9436bc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 94fc78 <__cxa_atexit@plt+0x9436fc> │ │ │ │ + ldr r3, [pc, #32] @ 94fc48 <__cxa_atexit@plt+0x9436cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r6, r1, #240, 4 │ │ │ │ + orreq r6, r1, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 94fcac <__cxa_atexit@plt+0x943730> │ │ │ │ - ldr r3, [pc, #32] @ 94fcb8 <__cxa_atexit@plt+0x94373c> │ │ │ │ + bne 94fc7c <__cxa_atexit@plt+0x943700> │ │ │ │ + ldr r3, [pc, #32] @ 94fc88 <__cxa_atexit@plt+0x94370c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r6, r1, #176, 4 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r6, r1, #224, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 94fd3c <__cxa_atexit@plt+0x9437c0> │ │ │ │ - ldr r1, [pc, #108] @ 94fd4c <__cxa_atexit@plt+0x9437d0> │ │ │ │ + bhi 94fd0c <__cxa_atexit@plt+0x943790> │ │ │ │ + ldr r1, [pc, #108] @ 94fd1c <__cxa_atexit@plt+0x9437a0> │ │ │ │ ldr r8, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r0, [pc, #100] @ 94fd50 <__cxa_atexit@plt+0x9437d4> │ │ │ │ + ldr r0, [pc, #100] @ 94fd20 <__cxa_atexit@plt+0x9437a4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 94fd34 <__cxa_atexit@plt+0x9437b8> │ │ │ │ - ldr lr, [pc, #72] @ 94fd54 <__cxa_atexit@plt+0x9437d8> │ │ │ │ - ldr r0, [pc, #72] @ 94fd58 <__cxa_atexit@plt+0x9437dc> │ │ │ │ - ldr r1, [pc, #72] @ 94fd5c <__cxa_atexit@plt+0x9437e0> │ │ │ │ + beq 94fd04 <__cxa_atexit@plt+0x943788> │ │ │ │ + ldr lr, [pc, #72] @ 94fd24 <__cxa_atexit@plt+0x9437a8> │ │ │ │ + ldr r0, [pc, #72] @ 94fd28 <__cxa_atexit@plt+0x9437ac> │ │ │ │ + ldr r1, [pc, #72] @ 94fd2c <__cxa_atexit@plt+0x9437b0> │ │ │ │ add lr, pc, lr │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r2, #2 │ │ │ │ addeq r0, lr, #1 │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - orreq r6, r1, #24, 4 @ 0x80000001 │ │ │ │ - cmpeq sl, #52, 10 @ 0xd000000 │ │ │ │ - cmpeq sl, #28, 10 @ 0x7000000 │ │ │ │ - orreq r6, r1, #40, 4 @ 0x80000002 │ │ │ │ + orreq r6, r1, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq sl, #100, 10 @ 0x19000000 │ │ │ │ + cmpeq sl, #76, 10 @ 0x13000000 │ │ │ │ + orreq r6, r1, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 94fda0 <__cxa_atexit@plt+0x943824> │ │ │ │ - ldr r2, [pc, #48] @ 94fda4 <__cxa_atexit@plt+0x943828> │ │ │ │ - ldr r1, [pc, #48] @ 94fda8 <__cxa_atexit@plt+0x94382c> │ │ │ │ + ldr r3, [pc, #48] @ 94fd70 <__cxa_atexit@plt+0x9437f4> │ │ │ │ + ldr r2, [pc, #48] @ 94fd74 <__cxa_atexit@plt+0x9437f8> │ │ │ │ + ldr r1, [pc, #48] @ 94fd78 <__cxa_atexit@plt+0x9437fc> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5] │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - cmpeq sl, #188, 8 @ 0xbc000000 │ │ │ │ - cmpeq sl, #204, 8 @ 0xcc000000 │ │ │ │ - orreq r6, r1, #196, 2 @ 0x31 │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + cmpeq sl, #236, 8 @ 0xec000000 │ │ │ │ + cmpeq sl, #252, 8 @ 0xfc000000 │ │ │ │ + orreq r6, r1, #244, 2 @ 0x3d │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94fdfc <__cxa_atexit@plt+0x943880> │ │ │ │ + bhi 94fdcc <__cxa_atexit@plt+0x943850> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 94fe04 <__cxa_atexit@plt+0x943888> │ │ │ │ - ldr r1, [pc, #64] @ 94fe20 <__cxa_atexit@plt+0x9438a4> │ │ │ │ - ldr r0, [pc, #64] @ 94fe24 <__cxa_atexit@plt+0x9438a8> │ │ │ │ + bcc 94fdd4 <__cxa_atexit@plt+0x943858> │ │ │ │ + ldr r1, [pc, #64] @ 94fdf0 <__cxa_atexit@plt+0x943874> │ │ │ │ + ldr r0, [pc, #64] @ 94fdf4 <__cxa_atexit@plt+0x943878> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 94fe0c <__cxa_atexit@plt+0x943890> │ │ │ │ + b 94fddc <__cxa_atexit@plt+0x943860> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 94fe1c <__cxa_atexit@plt+0x9438a0> │ │ │ │ + ldr r7, [pc, #8] @ 94fdec <__cxa_atexit@plt+0x943870> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #72, 8 @ 0x48000000 │ │ │ │ + cmpeq sl, #120, 8 @ 0x78000000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94fe94 <__cxa_atexit@plt+0x943918> │ │ │ │ - ldr lr, [pc, #84] @ 94fea0 <__cxa_atexit@plt+0x943924> │ │ │ │ - ldr r9, [pc, #84] @ 94fea4 <__cxa_atexit@plt+0x943928> │ │ │ │ - ldr r8, [pc, #84] @ 94fea8 <__cxa_atexit@plt+0x94392c> │ │ │ │ + bcc 94fe64 <__cxa_atexit@plt+0x9438e8> │ │ │ │ + ldr lr, [pc, #84] @ 94fe70 <__cxa_atexit@plt+0x9438f4> │ │ │ │ + ldr r9, [pc, #84] @ 94fe74 <__cxa_atexit@plt+0x9438f8> │ │ │ │ + ldr r8, [pc, #84] @ 94fe78 <__cxa_atexit@plt+0x9438fc> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #16]! │ │ │ │ @@ -2428482,485 +2428470,485 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ - orreq r6, r1, #248, 2 @ 0x3e │ │ │ │ + orreq r6, r1, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 94ff34 <__cxa_atexit@plt+0x9439b8> │ │ │ │ - ldr r3, [pc, #160] @ 94ff6c <__cxa_atexit@plt+0x9439f0> │ │ │ │ + bhi 94ff04 <__cxa_atexit@plt+0x943988> │ │ │ │ + ldr r3, [pc, #160] @ 94ff3c <__cxa_atexit@plt+0x9439c0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ - beq 94ff24 <__cxa_atexit@plt+0x9439a8> │ │ │ │ + beq 94fef4 <__cxa_atexit@plt+0x943978> │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 94ff44 <__cxa_atexit@plt+0x9439c8> │ │ │ │ + bhi 94ff14 <__cxa_atexit@plt+0x943998> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 94ff4c <__cxa_atexit@plt+0x9439d0> │ │ │ │ - ldr r5, [pc, #124] @ 94ff78 <__cxa_atexit@plt+0x9439fc> │ │ │ │ - ldr r1, [pc, #124] @ 94ff7c <__cxa_atexit@plt+0x943a00> │ │ │ │ + bcc 94ff1c <__cxa_atexit@plt+0x9439a0> │ │ │ │ + ldr r5, [pc, #124] @ 94ff48 <__cxa_atexit@plt+0x9439cc> │ │ │ │ + ldr r1, [pc, #124] @ 94ff4c <__cxa_atexit@plt+0x9439d0> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 94ff74 <__cxa_atexit@plt+0x9439f8> │ │ │ │ + ldr r7, [pc, #56] @ 94ff44 <__cxa_atexit@plt+0x9439c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 94ff54 <__cxa_atexit@plt+0x9439d8> │ │ │ │ + b 94ff24 <__cxa_atexit@plt+0x9439a8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 94ff70 <__cxa_atexit@plt+0x9439f4> │ │ │ │ + ldr r7, [pc, #20] @ 94ff40 <__cxa_atexit@plt+0x9439c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq sl, #252, 4 @ 0xc000000f │ │ │ │ - cmpeq sl, #36, 6 @ 0x90000000 │ │ │ │ + cmpeq sl, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq sl, #84, 6 @ 0x50000001 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffc0c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 94ffd8 <__cxa_atexit@plt+0x943a5c> │ │ │ │ + bhi 94ffa8 <__cxa_atexit@plt+0x943a2c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 94ffe0 <__cxa_atexit@plt+0x943a64> │ │ │ │ - ldr r2, [pc, #72] @ 950000 <__cxa_atexit@plt+0x943a84> │ │ │ │ - ldr r1, [pc, #72] @ 950004 <__cxa_atexit@plt+0x943a88> │ │ │ │ + bcc 94ffb0 <__cxa_atexit@plt+0x943a34> │ │ │ │ + ldr r2, [pc, #72] @ 94ffd0 <__cxa_atexit@plt+0x943a54> │ │ │ │ + ldr r1, [pc, #72] @ 94ffd4 <__cxa_atexit@plt+0x943a58> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r7 │ │ │ │ - b 94ffe8 <__cxa_atexit@plt+0x943a6c> │ │ │ │ + b 94ffb8 <__cxa_atexit@plt+0x943a3c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 94fffc <__cxa_atexit@plt+0x943a80> │ │ │ │ + ldr r7, [pc, #12] @ 94ffcc <__cxa_atexit@plt+0x943a50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq sl, #152, 4 @ 0x80000009 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffb50 │ │ │ │ - cmpeq sl, #196, 2 @ 0x31 │ │ │ │ + cmpeq sl, #244, 2 @ 0x3d │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9500d4 <__cxa_atexit@plt+0x943b58> │ │ │ │ - ldr r7, [pc, #184] @ 9500e4 <__cxa_atexit@plt+0x943b68> │ │ │ │ + bhi 9500a4 <__cxa_atexit@plt+0x943b28> │ │ │ │ + ldr r7, [pc, #184] @ 9500b4 <__cxa_atexit@plt+0x943b38> │ │ │ │ mov r2, r5 │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-8]! │ │ │ │ str r9, [r2, #4] │ │ │ │ - beq 9500a4 <__cxa_atexit@plt+0x943b28> │ │ │ │ - ldr r1, [pc, #160] @ 9500e8 <__cxa_atexit@plt+0x943b6c> │ │ │ │ + beq 950074 <__cxa_atexit@plt+0x943af8> │ │ │ │ + ldr r1, [pc, #160] @ 9500b8 <__cxa_atexit@plt+0x943b3c> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ str sl, [r2] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 9500b4 <__cxa_atexit@plt+0x943b38> │ │ │ │ + beq 950084 <__cxa_atexit@plt+0x943b08> │ │ │ │ cmp r1, #1 │ │ │ │ - bne 9500c0 <__cxa_atexit@plt+0x943b44> │ │ │ │ - ldr r3, [pc, #128] @ 9500ec <__cxa_atexit@plt+0x943b70> │ │ │ │ + bne 950090 <__cxa_atexit@plt+0x943b14> │ │ │ │ + ldr r3, [pc, #128] @ 9500bc <__cxa_atexit@plt+0x943b40> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r2] │ │ │ │ - beq 9500c8 <__cxa_atexit@plt+0x943b4c> │ │ │ │ - ldr r3, [pc, #108] @ 9500f0 <__cxa_atexit@plt+0x943b74> │ │ │ │ - ldr r2, [pc, #108] @ 9500f4 <__cxa_atexit@plt+0x943b78> │ │ │ │ + beq 950098 <__cxa_atexit@plt+0x943b1c> │ │ │ │ + ldr r3, [pc, #108] @ 9500c0 <__cxa_atexit@plt+0x943b44> │ │ │ │ + ldr r2, [pc, #108] @ 9500c4 <__cxa_atexit@plt+0x943b48> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r7, #1 │ │ │ │ add r8, r2, #2 │ │ │ │ addeq r8, r3, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r8, sl │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9500f8 <__cxa_atexit@plt+0x943b7c> │ │ │ │ + ldr r7, [pc, #28] @ 9500c8 <__cxa_atexit@plt+0x943b4c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - cmpeq sl, #164, 2 @ 0x29 │ │ │ │ - cmpeq sl, #180, 2 @ 0x2d │ │ │ │ - cmpeq sl, #136, 2 @ 0x22 │ │ │ │ - cmpeq sl, #212 @ 0xd4 │ │ │ │ + cmpeq sl, #212, 2 @ 0x35 │ │ │ │ + cmpeq sl, #228, 2 @ 0x39 │ │ │ │ + cmpeq sl, #184, 2 @ 0x2e │ │ │ │ + cmpeq sl, #4, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #136] @ 950198 <__cxa_atexit@plt+0x943c1c> │ │ │ │ + ldr r2, [pc, #136] @ 950168 <__cxa_atexit@plt+0x943bec> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ - beq 95017c <__cxa_atexit@plt+0x943c00> │ │ │ │ + beq 95014c <__cxa_atexit@plt+0x943bd0> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 950188 <__cxa_atexit@plt+0x943c0c> │ │ │ │ - ldr r3, [pc, #96] @ 95019c <__cxa_atexit@plt+0x943c20> │ │ │ │ + bne 950158 <__cxa_atexit@plt+0x943bdc> │ │ │ │ + ldr r3, [pc, #96] @ 95016c <__cxa_atexit@plt+0x943bf0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 950190 <__cxa_atexit@plt+0x943c14> │ │ │ │ - ldr r2, [pc, #76] @ 9501a0 <__cxa_atexit@plt+0x943c24> │ │ │ │ - ldr r1, [pc, #76] @ 9501a4 <__cxa_atexit@plt+0x943c28> │ │ │ │ + beq 950160 <__cxa_atexit@plt+0x943be4> │ │ │ │ + ldr r2, [pc, #76] @ 950170 <__cxa_atexit@plt+0x943bf4> │ │ │ │ + ldr r1, [pc, #76] @ 950174 <__cxa_atexit@plt+0x943bf8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ addeq r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq sl, #200 @ 0xc8 │ │ │ │ - cmpeq sl, #228 @ 0xe4 │ │ │ │ - cmpeq sl, #40 @ 0x28 │ │ │ │ + cmpeq sl, #248 @ 0xf8 │ │ │ │ + cmpeq sl, #20, 2 │ │ │ │ + cmpeq sl, #88 @ 0x58 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 95020c <__cxa_atexit@plt+0x943c90> │ │ │ │ - ldr r2, [pc, #92] @ 950224 <__cxa_atexit@plt+0x943ca8> │ │ │ │ + bne 9501dc <__cxa_atexit@plt+0x943c60> │ │ │ │ + ldr r2, [pc, #92] @ 9501f4 <__cxa_atexit@plt+0x943c78> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 950218 <__cxa_atexit@plt+0x943c9c> │ │ │ │ - ldr r2, [pc, #68] @ 950228 <__cxa_atexit@plt+0x943cac> │ │ │ │ - ldr r1, [pc, #68] @ 95022c <__cxa_atexit@plt+0x943cb0> │ │ │ │ + beq 9501e8 <__cxa_atexit@plt+0x943c6c> │ │ │ │ + ldr r2, [pc, #68] @ 9501f8 <__cxa_atexit@plt+0x943c7c> │ │ │ │ + ldr r1, [pc, #68] @ 9501fc <__cxa_atexit@plt+0x943c80> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #2 │ │ │ │ add r5, r5, #12 │ │ │ │ addeq r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq sl, #56 @ 0x38 │ │ │ │ - cmpeq sl, #84 @ 0x54 │ │ │ │ + cmpeq sl, #104 @ 0x68 │ │ │ │ + cmpeq sl, #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 950268 <__cxa_atexit@plt+0x943cec> │ │ │ │ - ldr r1, [pc, #40] @ 95026c <__cxa_atexit@plt+0x943cf0> │ │ │ │ + ldr r2, [pc, #40] @ 950238 <__cxa_atexit@plt+0x943cbc> │ │ │ │ + ldr r1, [pc, #40] @ 95023c <__cxa_atexit@plt+0x943cc0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r7, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ addeq r8, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - cmpeq sl, #220, 30 @ 0x370 │ │ │ │ - cmpeq sl, #248, 30 @ 0x3e0 │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + cmpeq sl, #12 │ │ │ │ + cmpeq sl, #40 @ 0x28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9502a0 <__cxa_atexit@plt+0x943d24> │ │ │ │ + bhi 950270 <__cxa_atexit@plt+0x943cf4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9502a8 <__cxa_atexit@plt+0x943d2c> │ │ │ │ + ldr r2, [pc, #24] @ 950278 <__cxa_atexit@plt+0x943cfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r1, #120, 24 @ 0x7800 │ │ │ │ + orreq r5, r1, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95035c <__cxa_atexit@plt+0x943de0> │ │ │ │ + bhi 95032c <__cxa_atexit@plt+0x943db0> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 950364 <__cxa_atexit@plt+0x943de8> │ │ │ │ + ldr lr, [pc, #140] @ 950334 <__cxa_atexit@plt+0x943db8> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 95032c <__cxa_atexit@plt+0x943db0> │ │ │ │ - ldr sl, [pc, #112] @ 950368 <__cxa_atexit@plt+0x943dec> │ │ │ │ + beq 9502fc <__cxa_atexit@plt+0x943d80> │ │ │ │ + ldr sl, [pc, #112] @ 950338 <__cxa_atexit@plt+0x943dbc> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 95033c <__cxa_atexit@plt+0x943dc0> │ │ │ │ + beq 95030c <__cxa_atexit@plt+0x943d90> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 950358 <__cxa_atexit@plt+0x943ddc> │ │ │ │ + bne 950328 <__cxa_atexit@plt+0x943dac> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 95036c <__cxa_atexit@plt+0x943df0> │ │ │ │ + ldr r1, [pc, #40] @ 95033c <__cxa_atexit@plt+0x943dc0> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r5, r1, #252, 22 @ 0x3f000 │ │ │ │ + orreq r5, r1, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 9503d8 <__cxa_atexit@plt+0x943e5c> │ │ │ │ + ldr r1, [pc, #80] @ 9503a8 <__cxa_atexit@plt+0x943e2c> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 9503b4 <__cxa_atexit@plt+0x943e38> │ │ │ │ + beq 950384 <__cxa_atexit@plt+0x943e08> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 9503cc <__cxa_atexit@plt+0x943e50> │ │ │ │ + bne 95039c <__cxa_atexit@plt+0x943e20> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 9503dc <__cxa_atexit@plt+0x943e60> │ │ │ │ + ldr r3, [pc, #32] @ 9503ac <__cxa_atexit@plt+0x943e30> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r5, r1, #140, 22 @ 0x23000 │ │ │ │ + orreq r5, r1, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 950410 <__cxa_atexit@plt+0x943e94> │ │ │ │ - ldr r3, [pc, #32] @ 95041c <__cxa_atexit@plt+0x943ea0> │ │ │ │ + bne 9503e0 <__cxa_atexit@plt+0x943e64> │ │ │ │ + ldr r3, [pc, #32] @ 9503ec <__cxa_atexit@plt+0x943e70> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r5, r1, #76, 22 @ 0x13000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r5, r1, #124, 22 @ 0x1f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9504b8 <__cxa_atexit@plt+0x943f3c> │ │ │ │ - ldr r1, [pc, #132] @ 9504c8 <__cxa_atexit@plt+0x943f4c> │ │ │ │ + bhi 950488 <__cxa_atexit@plt+0x943f0c> │ │ │ │ + ldr r1, [pc, #132] @ 950498 <__cxa_atexit@plt+0x943f1c> │ │ │ │ ldr r8, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r0, [pc, #124] @ 9504cc <__cxa_atexit@plt+0x943f50> │ │ │ │ + ldr r0, [pc, #124] @ 95049c <__cxa_atexit@plt+0x943f20> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 950490 <__cxa_atexit@plt+0x943f14> │ │ │ │ - ldr r1, [pc, #96] @ 9504d0 <__cxa_atexit@plt+0x943f54> │ │ │ │ + beq 950460 <__cxa_atexit@plt+0x943ee4> │ │ │ │ + ldr r1, [pc, #96] @ 9504a0 <__cxa_atexit@plt+0x943f24> │ │ │ │ cmp r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ - beq 950498 <__cxa_atexit@plt+0x943f1c> │ │ │ │ + beq 950468 <__cxa_atexit@plt+0x943eec> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9504a4 <__cxa_atexit@plt+0x943f28> │ │ │ │ - ldr r2, [pc, #76] @ 9504d8 <__cxa_atexit@plt+0x943f5c> │ │ │ │ + bne 950474 <__cxa_atexit@plt+0x943ef8> │ │ │ │ + ldr r2, [pc, #76] @ 9504a8 <__cxa_atexit@plt+0x943f2c> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 9504ac <__cxa_atexit@plt+0x943f30> │ │ │ │ + b 95047c <__cxa_atexit@plt+0x943f00> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 9504dc <__cxa_atexit@plt+0x943f60> │ │ │ │ + ldr r2, [pc, #60] @ 9504ac <__cxa_atexit@plt+0x943f30> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 9504ac <__cxa_atexit@plt+0x943f30> │ │ │ │ - ldr r2, [pc, #40] @ 9504d4 <__cxa_atexit@plt+0x943f58> │ │ │ │ + b 95047c <__cxa_atexit@plt+0x943f00> │ │ │ │ + ldr r2, [pc, #40] @ 9504a4 <__cxa_atexit@plt+0x943f28> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #-12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - orreq r5, r1, #180, 20 @ 0xb4000 │ │ │ │ - orreq r5, r1, #212, 20 @ 0xd4000 │ │ │ │ - cmpeq sl, #12, 28 @ 0xc0 │ │ │ │ - cmpeq sl, #64, 28 @ 0x400 │ │ │ │ - cmpeq sl, #64, 28 @ 0x400 │ │ │ │ + orreq r5, r1, #228, 20 @ 0xe4000 │ │ │ │ + orreq r5, r1, #4, 22 @ 0x1000 │ │ │ │ + cmpeq sl, #60, 28 @ 0x3c0 │ │ │ │ + cmpeq sl, #112, 28 @ 0x700 │ │ │ │ + cmpeq sl, #112, 28 @ 0x700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 950538 <__cxa_atexit@plt+0x943fbc> │ │ │ │ + ldr r3, [pc, #72] @ 950508 <__cxa_atexit@plt+0x943f8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 950518 <__cxa_atexit@plt+0x943f9c> │ │ │ │ + beq 9504e8 <__cxa_atexit@plt+0x943f6c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 950524 <__cxa_atexit@plt+0x943fa8> │ │ │ │ - ldr r3, [pc, #48] @ 950544 <__cxa_atexit@plt+0x943fc8> │ │ │ │ + bne 9504f4 <__cxa_atexit@plt+0x943f78> │ │ │ │ + ldr r3, [pc, #48] @ 950514 <__cxa_atexit@plt+0x943f98> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 95052c <__cxa_atexit@plt+0x943fb0> │ │ │ │ - ldr r3, [pc, #32] @ 950540 <__cxa_atexit@plt+0x943fc4> │ │ │ │ + b 9504fc <__cxa_atexit@plt+0x943f80> │ │ │ │ + ldr r3, [pc, #32] @ 950510 <__cxa_atexit@plt+0x943f94> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 95052c <__cxa_atexit@plt+0x943fb0> │ │ │ │ - ldr r3, [pc, #16] @ 95053c <__cxa_atexit@plt+0x943fc0> │ │ │ │ + b 9504fc <__cxa_atexit@plt+0x943f80> │ │ │ │ + ldr r3, [pc, #16] @ 95050c <__cxa_atexit@plt+0x943f90> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - orreq r5, r1, #88, 20 @ 0x58000 │ │ │ │ - cmpeq sl, #140, 26 @ 0x2300 │ │ │ │ - cmpeq sl, #172, 26 @ 0x2b00 │ │ │ │ - cmpeq sl, #204, 26 @ 0x3300 │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + orreq r5, r1, #136, 20 @ 0x88000 │ │ │ │ + cmpeq sl, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq sl, #220, 26 @ 0x3700 │ │ │ │ + cmpeq sl, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 950598 <__cxa_atexit@plt+0x94401c> │ │ │ │ + bhi 950568 <__cxa_atexit@plt+0x943fec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9505a0 <__cxa_atexit@plt+0x944024> │ │ │ │ - ldr r1, [pc, #64] @ 9505bc <__cxa_atexit@plt+0x944040> │ │ │ │ - ldr r0, [pc, #64] @ 9505c0 <__cxa_atexit@plt+0x944044> │ │ │ │ + bcc 950570 <__cxa_atexit@plt+0x943ff4> │ │ │ │ + ldr r1, [pc, #64] @ 95058c <__cxa_atexit@plt+0x944010> │ │ │ │ + ldr r0, [pc, #64] @ 950590 <__cxa_atexit@plt+0x944014> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 9505a8 <__cxa_atexit@plt+0x94402c> │ │ │ │ + b 950578 <__cxa_atexit@plt+0x943ffc> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9505b8 <__cxa_atexit@plt+0x94403c> │ │ │ │ + ldr r7, [pc, #8] @ 950588 <__cxa_atexit@plt+0x94400c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #60, 26 @ 0xf00 │ │ │ │ + cmpeq sl, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 950630 <__cxa_atexit@plt+0x9440b4> │ │ │ │ - ldr lr, [pc, #84] @ 95063c <__cxa_atexit@plt+0x9440c0> │ │ │ │ - ldr r9, [pc, #84] @ 950640 <__cxa_atexit@plt+0x9440c4> │ │ │ │ - ldr r8, [pc, #84] @ 950644 <__cxa_atexit@plt+0x9440c8> │ │ │ │ + bcc 950600 <__cxa_atexit@plt+0x944084> │ │ │ │ + ldr lr, [pc, #84] @ 95060c <__cxa_atexit@plt+0x944090> │ │ │ │ + ldr r9, [pc, #84] @ 950610 <__cxa_atexit@plt+0x944094> │ │ │ │ + ldr r8, [pc, #84] @ 950614 <__cxa_atexit@plt+0x944098> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #16]! │ │ │ │ @@ -2428969,331 +2428957,331 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - orreq r5, r1, #92, 20 @ 0x5c000 │ │ │ │ + orreq r5, r1, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9506d0 <__cxa_atexit@plt+0x944154> │ │ │ │ - ldr r3, [pc, #160] @ 950708 <__cxa_atexit@plt+0x94418c> │ │ │ │ + bhi 9506a0 <__cxa_atexit@plt+0x944124> │ │ │ │ + ldr r3, [pc, #160] @ 9506d8 <__cxa_atexit@plt+0x94415c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ - beq 9506c0 <__cxa_atexit@plt+0x944144> │ │ │ │ + beq 950690 <__cxa_atexit@plt+0x944114> │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9506e0 <__cxa_atexit@plt+0x944164> │ │ │ │ + bhi 9506b0 <__cxa_atexit@plt+0x944134> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 9506e8 <__cxa_atexit@plt+0x94416c> │ │ │ │ - ldr r5, [pc, #124] @ 950714 <__cxa_atexit@plt+0x944198> │ │ │ │ - ldr r1, [pc, #124] @ 950718 <__cxa_atexit@plt+0x94419c> │ │ │ │ + bcc 9506b8 <__cxa_atexit@plt+0x94413c> │ │ │ │ + ldr r5, [pc, #124] @ 9506e4 <__cxa_atexit@plt+0x944168> │ │ │ │ + ldr r1, [pc, #124] @ 9506e8 <__cxa_atexit@plt+0x94416c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 950710 <__cxa_atexit@plt+0x944194> │ │ │ │ + ldr r7, [pc, #56] @ 9506e0 <__cxa_atexit@plt+0x944164> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 9506f0 <__cxa_atexit@plt+0x944174> │ │ │ │ + b 9506c0 <__cxa_atexit@plt+0x944144> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 95070c <__cxa_atexit@plt+0x944190> │ │ │ │ + ldr r7, [pc, #20] @ 9506dc <__cxa_atexit@plt+0x944160> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq sl, #240, 22 @ 0x3c000 │ │ │ │ - cmpeq sl, #24, 24 @ 0x1800 │ │ │ │ + cmpeq sl, #32, 24 @ 0x2000 │ │ │ │ + cmpeq sl, #72, 24 @ 0x4800 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 950774 <__cxa_atexit@plt+0x9441f8> │ │ │ │ + bhi 950744 <__cxa_atexit@plt+0x9441c8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95077c <__cxa_atexit@plt+0x944200> │ │ │ │ - ldr r2, [pc, #72] @ 95079c <__cxa_atexit@plt+0x944220> │ │ │ │ - ldr r1, [pc, #72] @ 9507a0 <__cxa_atexit@plt+0x944224> │ │ │ │ + bcc 95074c <__cxa_atexit@plt+0x9441d0> │ │ │ │ + ldr r2, [pc, #72] @ 95076c <__cxa_atexit@plt+0x9441f0> │ │ │ │ + ldr r1, [pc, #72] @ 950770 <__cxa_atexit@plt+0x9441f4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r7 │ │ │ │ - b 950784 <__cxa_atexit@plt+0x944208> │ │ │ │ + b 950754 <__cxa_atexit@plt+0x9441d8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 950798 <__cxa_atexit@plt+0x94421c> │ │ │ │ + ldr r7, [pc, #12] @ 950768 <__cxa_atexit@plt+0x9441ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #92, 22 @ 0x17000 │ │ │ │ + cmpeq sl, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9507d4 <__cxa_atexit@plt+0x944258> │ │ │ │ + bhi 9507a4 <__cxa_atexit@plt+0x944228> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9507dc <__cxa_atexit@plt+0x944260> │ │ │ │ + ldr r2, [pc, #24] @ 9507ac <__cxa_atexit@plt+0x944230> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r1, #68, 14 @ 0x1100000 │ │ │ │ + orreq r5, r1, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 950890 <__cxa_atexit@plt+0x944314> │ │ │ │ + bhi 950860 <__cxa_atexit@plt+0x9442e4> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 950898 <__cxa_atexit@plt+0x94431c> │ │ │ │ + ldr lr, [pc, #140] @ 950868 <__cxa_atexit@plt+0x9442ec> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 950860 <__cxa_atexit@plt+0x9442e4> │ │ │ │ - ldr sl, [pc, #112] @ 95089c <__cxa_atexit@plt+0x944320> │ │ │ │ + beq 950830 <__cxa_atexit@plt+0x9442b4> │ │ │ │ + ldr sl, [pc, #112] @ 95086c <__cxa_atexit@plt+0x9442f0> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 950870 <__cxa_atexit@plt+0x9442f4> │ │ │ │ + beq 950840 <__cxa_atexit@plt+0x9442c4> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 95088c <__cxa_atexit@plt+0x944310> │ │ │ │ + bne 95085c <__cxa_atexit@plt+0x9442e0> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 9508a0 <__cxa_atexit@plt+0x944324> │ │ │ │ + ldr r1, [pc, #40] @ 950870 <__cxa_atexit@plt+0x9442f4> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r5, r1, #200, 12 @ 0xc800000 │ │ │ │ + orreq r5, r1, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 95090c <__cxa_atexit@plt+0x944390> │ │ │ │ + ldr r1, [pc, #80] @ 9508dc <__cxa_atexit@plt+0x944360> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 9508e8 <__cxa_atexit@plt+0x94436c> │ │ │ │ + beq 9508b8 <__cxa_atexit@plt+0x94433c> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 950900 <__cxa_atexit@plt+0x944384> │ │ │ │ + bne 9508d0 <__cxa_atexit@plt+0x944354> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 950910 <__cxa_atexit@plt+0x944394> │ │ │ │ + ldr r3, [pc, #32] @ 9508e0 <__cxa_atexit@plt+0x944364> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r5, r1, #88, 12 @ 0x5800000 │ │ │ │ + orreq r5, r1, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 950944 <__cxa_atexit@plt+0x9443c8> │ │ │ │ - ldr r3, [pc, #32] @ 950950 <__cxa_atexit@plt+0x9443d4> │ │ │ │ + bne 950914 <__cxa_atexit@plt+0x944398> │ │ │ │ + ldr r3, [pc, #32] @ 950920 <__cxa_atexit@plt+0x9443a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r5, r1, #24, 12 @ 0x1800000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r5, r1, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9509ec <__cxa_atexit@plt+0x944470> │ │ │ │ - ldr r1, [pc, #132] @ 9509fc <__cxa_atexit@plt+0x944480> │ │ │ │ + bhi 9509bc <__cxa_atexit@plt+0x944440> │ │ │ │ + ldr r1, [pc, #132] @ 9509cc <__cxa_atexit@plt+0x944450> │ │ │ │ ldr r8, [r2, #8] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ - ldr r0, [pc, #124] @ 950a00 <__cxa_atexit@plt+0x944484> │ │ │ │ + ldr r0, [pc, #124] @ 9509d0 <__cxa_atexit@plt+0x944454> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r8, [r3, #-12] │ │ │ │ stmdb r3, {r0, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 9509c4 <__cxa_atexit@plt+0x944448> │ │ │ │ - ldr r1, [pc, #96] @ 950a04 <__cxa_atexit@plt+0x944488> │ │ │ │ + beq 950994 <__cxa_atexit@plt+0x944418> │ │ │ │ + ldr r1, [pc, #96] @ 9509d4 <__cxa_atexit@plt+0x944458> │ │ │ │ cmp r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5] │ │ │ │ - beq 9509cc <__cxa_atexit@plt+0x944450> │ │ │ │ + beq 95099c <__cxa_atexit@plt+0x944420> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9509d8 <__cxa_atexit@plt+0x94445c> │ │ │ │ - ldr r2, [pc, #76] @ 950a0c <__cxa_atexit@plt+0x944490> │ │ │ │ + bne 9509a8 <__cxa_atexit@plt+0x94442c> │ │ │ │ + ldr r2, [pc, #76] @ 9509dc <__cxa_atexit@plt+0x944460> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 9509e0 <__cxa_atexit@plt+0x944464> │ │ │ │ + b 9509b0 <__cxa_atexit@plt+0x944434> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 950a10 <__cxa_atexit@plt+0x944494> │ │ │ │ + ldr r2, [pc, #60] @ 9509e0 <__cxa_atexit@plt+0x944464> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 9509e0 <__cxa_atexit@plt+0x944464> │ │ │ │ - ldr r2, [pc, #40] @ 950a08 <__cxa_atexit@plt+0x94448c> │ │ │ │ + b 9509b0 <__cxa_atexit@plt+0x944434> │ │ │ │ + ldr r2, [pc, #40] @ 9509d8 <__cxa_atexit@plt+0x94445c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r3, #-12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - orreq r5, r1, #128, 10 @ 0x20000000 │ │ │ │ - orreq r5, r1, #160, 10 @ 0x28000000 │ │ │ │ - cmpeq sl, #216, 16 @ 0xd80000 │ │ │ │ - cmpeq sl, #12, 18 @ 0x30000 │ │ │ │ - cmpeq sl, #12, 18 @ 0x30000 │ │ │ │ + orreq r5, r1, #176, 10 @ 0x2c000000 │ │ │ │ + orreq r5, r1, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq sl, #8, 18 @ 0x20000 │ │ │ │ + cmpeq sl, #60, 18 @ 0xf0000 │ │ │ │ + cmpeq sl, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 950a6c <__cxa_atexit@plt+0x9444f0> │ │ │ │ + ldr r3, [pc, #72] @ 950a3c <__cxa_atexit@plt+0x9444c0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 950a4c <__cxa_atexit@plt+0x9444d0> │ │ │ │ + beq 950a1c <__cxa_atexit@plt+0x9444a0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 950a58 <__cxa_atexit@plt+0x9444dc> │ │ │ │ - ldr r3, [pc, #48] @ 950a78 <__cxa_atexit@plt+0x9444fc> │ │ │ │ + bne 950a28 <__cxa_atexit@plt+0x9444ac> │ │ │ │ + ldr r3, [pc, #48] @ 950a48 <__cxa_atexit@plt+0x9444cc> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 950a60 <__cxa_atexit@plt+0x9444e4> │ │ │ │ - ldr r3, [pc, #32] @ 950a74 <__cxa_atexit@plt+0x9444f8> │ │ │ │ + b 950a30 <__cxa_atexit@plt+0x9444b4> │ │ │ │ + ldr r3, [pc, #32] @ 950a44 <__cxa_atexit@plt+0x9444c8> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 950a60 <__cxa_atexit@plt+0x9444e4> │ │ │ │ - ldr r3, [pc, #16] @ 950a70 <__cxa_atexit@plt+0x9444f4> │ │ │ │ + b 950a30 <__cxa_atexit@plt+0x9444b4> │ │ │ │ + ldr r3, [pc, #16] @ 950a40 <__cxa_atexit@plt+0x9444c4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - orreq r5, r1, #36, 10 @ 0x9000000 │ │ │ │ - cmpeq sl, #88, 16 @ 0x580000 │ │ │ │ - cmpeq sl, #120, 16 @ 0x780000 │ │ │ │ - cmpeq sl, #152, 16 @ 0x980000 │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + orreq r5, r1, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq sl, #136, 16 @ 0x880000 │ │ │ │ + cmpeq sl, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq sl, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 950acc <__cxa_atexit@plt+0x944550> │ │ │ │ + bhi 950a9c <__cxa_atexit@plt+0x944520> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 950ad4 <__cxa_atexit@plt+0x944558> │ │ │ │ - ldr r1, [pc, #64] @ 950af0 <__cxa_atexit@plt+0x944574> │ │ │ │ - ldr r0, [pc, #64] @ 950af4 <__cxa_atexit@plt+0x944578> │ │ │ │ + bcc 950aa4 <__cxa_atexit@plt+0x944528> │ │ │ │ + ldr r1, [pc, #64] @ 950ac0 <__cxa_atexit@plt+0x944544> │ │ │ │ + ldr r0, [pc, #64] @ 950ac4 <__cxa_atexit@plt+0x944548> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 950adc <__cxa_atexit@plt+0x944560> │ │ │ │ + b 950aac <__cxa_atexit@plt+0x944530> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 950aec <__cxa_atexit@plt+0x944570> │ │ │ │ + ldr r7, [pc, #8] @ 950abc <__cxa_atexit@plt+0x944540> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #16, 16 @ 0x100000 │ │ │ │ + cmpeq sl, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 950b64 <__cxa_atexit@plt+0x9445e8> │ │ │ │ - ldr lr, [pc, #84] @ 950b70 <__cxa_atexit@plt+0x9445f4> │ │ │ │ - ldr r9, [pc, #84] @ 950b74 <__cxa_atexit@plt+0x9445f8> │ │ │ │ - ldr r8, [pc, #84] @ 950b78 <__cxa_atexit@plt+0x9445fc> │ │ │ │ + bcc 950b34 <__cxa_atexit@plt+0x9445b8> │ │ │ │ + ldr lr, [pc, #84] @ 950b40 <__cxa_atexit@plt+0x9445c4> │ │ │ │ + ldr r9, [pc, #84] @ 950b44 <__cxa_atexit@plt+0x9445c8> │ │ │ │ + ldr r8, [pc, #84] @ 950b48 <__cxa_atexit@plt+0x9445cc> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #16]! │ │ │ │ @@ -2429302,2470 +2429290,2470 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffcc4 │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ - orreq r5, r1, #40, 10 @ 0xa000000 │ │ │ │ + orreq r5, r1, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 950c04 <__cxa_atexit@plt+0x944688> │ │ │ │ - ldr r3, [pc, #160] @ 950c3c <__cxa_atexit@plt+0x9446c0> │ │ │ │ + bhi 950bd4 <__cxa_atexit@plt+0x944658> │ │ │ │ + ldr r3, [pc, #160] @ 950c0c <__cxa_atexit@plt+0x944690> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ - beq 950bf4 <__cxa_atexit@plt+0x944678> │ │ │ │ + beq 950bc4 <__cxa_atexit@plt+0x944648> │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 950c14 <__cxa_atexit@plt+0x944698> │ │ │ │ + bhi 950be4 <__cxa_atexit@plt+0x944668> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 950c1c <__cxa_atexit@plt+0x9446a0> │ │ │ │ - ldr r5, [pc, #124] @ 950c48 <__cxa_atexit@plt+0x9446cc> │ │ │ │ - ldr r1, [pc, #124] @ 950c4c <__cxa_atexit@plt+0x9446d0> │ │ │ │ + bcc 950bec <__cxa_atexit@plt+0x944670> │ │ │ │ + ldr r5, [pc, #124] @ 950c18 <__cxa_atexit@plt+0x94469c> │ │ │ │ + ldr r1, [pc, #124] @ 950c1c <__cxa_atexit@plt+0x9446a0> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 950c44 <__cxa_atexit@plt+0x9446c8> │ │ │ │ + ldr r7, [pc, #56] @ 950c14 <__cxa_atexit@plt+0x944698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 950c24 <__cxa_atexit@plt+0x9446a8> │ │ │ │ + b 950bf4 <__cxa_atexit@plt+0x944678> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 950c40 <__cxa_atexit@plt+0x9446c4> │ │ │ │ + ldr r7, [pc, #20] @ 950c10 <__cxa_atexit@plt+0x944694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq sl, #196, 12 @ 0xc400000 │ │ │ │ - cmpeq sl, #236, 12 @ 0xec00000 │ │ │ │ + cmpeq sl, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq sl, #28, 14 @ 0x700000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 950ca8 <__cxa_atexit@plt+0x94472c> │ │ │ │ + bhi 950c78 <__cxa_atexit@plt+0x9446fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 950cb0 <__cxa_atexit@plt+0x944734> │ │ │ │ - ldr r2, [pc, #72] @ 950cd0 <__cxa_atexit@plt+0x944754> │ │ │ │ - ldr r1, [pc, #72] @ 950cd4 <__cxa_atexit@plt+0x944758> │ │ │ │ + bcc 950c80 <__cxa_atexit@plt+0x944704> │ │ │ │ + ldr r2, [pc, #72] @ 950ca0 <__cxa_atexit@plt+0x944724> │ │ │ │ + ldr r1, [pc, #72] @ 950ca4 <__cxa_atexit@plt+0x944728> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r7 │ │ │ │ - b 950cb8 <__cxa_atexit@plt+0x94473c> │ │ │ │ + b 950c88 <__cxa_atexit@plt+0x94470c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 950ccc <__cxa_atexit@plt+0x944750> │ │ │ │ + ldr r7, [pc, #12] @ 950c9c <__cxa_atexit@plt+0x944720> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq sl, #96, 12 @ 0x6000000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ - cmpeq sl, #244, 8 @ 0xf4000000 │ │ │ │ + cmpeq sl, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 950d94 <__cxa_atexit@plt+0x944818> │ │ │ │ - ldr r2, [pc, #168] @ 950da4 <__cxa_atexit@plt+0x944828> │ │ │ │ + bhi 950d64 <__cxa_atexit@plt+0x9447e8> │ │ │ │ + ldr r2, [pc, #168] @ 950d74 <__cxa_atexit@plt+0x9447f8> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ str r9, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ ands r2, r7, #3 │ │ │ │ str r8, [r5, #-8] │ │ │ │ - beq 950d58 <__cxa_atexit@plt+0x9447dc> │ │ │ │ + beq 950d28 <__cxa_atexit@plt+0x9447ac> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 950d64 <__cxa_atexit@plt+0x9447e8> │ │ │ │ - ldr r2, [pc, #132] @ 950da8 <__cxa_atexit@plt+0x94482c> │ │ │ │ + bne 950d34 <__cxa_atexit@plt+0x9447b8> │ │ │ │ + ldr r2, [pc, #132] @ 950d78 <__cxa_atexit@plt+0x9447fc> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 950d58 <__cxa_atexit@plt+0x9447dc> │ │ │ │ + beq 950d28 <__cxa_atexit@plt+0x9447ac> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ cmp r7, #2 │ │ │ │ - beq 950d6c <__cxa_atexit@plt+0x9447f0> │ │ │ │ + beq 950d3c <__cxa_atexit@plt+0x9447c0> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 950d7c <__cxa_atexit@plt+0x944800> │ │ │ │ - ldr r7, [pc, #96] @ 950db0 <__cxa_atexit@plt+0x944834> │ │ │ │ + bne 950d4c <__cxa_atexit@plt+0x9447d0> │ │ │ │ + ldr r7, [pc, #96] @ 950d80 <__cxa_atexit@plt+0x944804> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #1 │ │ │ │ - b 950d88 <__cxa_atexit@plt+0x94480c> │ │ │ │ + b 950d58 <__cxa_atexit@plt+0x9447dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r8, r9 │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ - ldr r7, [pc, #64] @ 950db4 <__cxa_atexit@plt+0x944838> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + ldr r7, [pc, #64] @ 950d84 <__cxa_atexit@plt+0x944808> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #2 │ │ │ │ - b 950d88 <__cxa_atexit@plt+0x94480c> │ │ │ │ - ldr r7, [pc, #40] @ 950dac <__cxa_atexit@plt+0x944830> │ │ │ │ + b 950d58 <__cxa_atexit@plt+0x9447dc> │ │ │ │ + ldr r7, [pc, #40] @ 950d7c <__cxa_atexit@plt+0x944800> │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #3 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #28] @ 950db8 <__cxa_atexit@plt+0x94483c> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #28] @ 950d88 <__cxa_atexit@plt+0x94480c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - cmpeq sl, #88, 10 @ 0x16000000 │ │ │ │ - cmpeq sl, #100, 10 @ 0x19000000 │ │ │ │ - cmpeq sl, #84, 10 @ 0x15000000 │ │ │ │ - cmpeq sl, #96, 10 @ 0x18000000 │ │ │ │ - cmpeq sl, #20, 8 @ 0x14000000 │ │ │ │ + cmpeq sl, #136, 10 @ 0x22000000 │ │ │ │ + cmpeq sl, #148, 10 @ 0x25000000 │ │ │ │ + cmpeq sl, #132, 10 @ 0x21000000 │ │ │ │ + cmpeq sl, #144, 10 @ 0x24000000 │ │ │ │ + cmpeq sl, #68, 8 @ 0x44000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 950e18 <__cxa_atexit@plt+0x94489c> │ │ │ │ - ldr r2, [pc, #124] @ 950e58 <__cxa_atexit@plt+0x9448dc> │ │ │ │ + bne 950de8 <__cxa_atexit@plt+0x94486c> │ │ │ │ + ldr r2, [pc, #124] @ 950e28 <__cxa_atexit@plt+0x9448ac> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 950e24 <__cxa_atexit@plt+0x9448a8> │ │ │ │ + beq 950df4 <__cxa_atexit@plt+0x944878> │ │ │ │ ldr r3, [r3, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 950e30 <__cxa_atexit@plt+0x9448b4> │ │ │ │ + beq 950e00 <__cxa_atexit@plt+0x944884> │ │ │ │ cmp r3, #1 │ │ │ │ - bne 950e44 <__cxa_atexit@plt+0x9448c8> │ │ │ │ - ldr r3, [pc, #84] @ 950e60 <__cxa_atexit@plt+0x9448e4> │ │ │ │ + bne 950e14 <__cxa_atexit@plt+0x944898> │ │ │ │ + ldr r3, [pc, #84] @ 950e30 <__cxa_atexit@plt+0x9448b4> │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 950e64 <__cxa_atexit@plt+0x9448e8> │ │ │ │ + ldr r3, [pc, #44] @ 950e34 <__cxa_atexit@plt+0x9448b8> │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #16] @ 950e5c <__cxa_atexit@plt+0x9448e0> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #16] @ 950e2c <__cxa_atexit@plt+0x9448b0> │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq sl, #140, 8 @ 0x8c000000 │ │ │ │ - cmpeq sl, #164, 8 @ 0xa4000000 │ │ │ │ - cmpeq sl, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq sl, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq sl, #212, 8 @ 0xd4000000 │ │ │ │ + cmpeq sl, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r3, #3] │ │ │ │ cmp r3, #1 │ │ │ │ - beq 950ea0 <__cxa_atexit@plt+0x944924> │ │ │ │ + beq 950e70 <__cxa_atexit@plt+0x9448f4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 950eb4 <__cxa_atexit@plt+0x944938> │ │ │ │ - ldr r3, [pc, #60] @ 950ed0 <__cxa_atexit@plt+0x944954> │ │ │ │ + bne 950e84 <__cxa_atexit@plt+0x944908> │ │ │ │ + ldr r3, [pc, #60] @ 950ea0 <__cxa_atexit@plt+0x944924> │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #36] @ 950ecc <__cxa_atexit@plt+0x944950> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #36] @ 950e9c <__cxa_atexit@plt+0x944920> │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #12] @ 950ec8 <__cxa_atexit@plt+0x94494c> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #12] @ 950e98 <__cxa_atexit@plt+0x94491c> │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - cmpeq sl, #28, 8 @ 0x1c000000 │ │ │ │ - cmpeq sl, #8, 8 @ 0x8000000 │ │ │ │ - cmpeq sl, #48, 8 @ 0x30000000 │ │ │ │ - cmpeq sl, #32, 8 @ 0x20000000 │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + cmpeq sl, #76, 8 @ 0x4c000000 │ │ │ │ + cmpeq sl, #56, 8 @ 0x38000000 │ │ │ │ + cmpeq sl, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq sl, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 950f08 <__cxa_atexit@plt+0x94498c> │ │ │ │ - ldr r3, [pc, #32] @ 950f18 <__cxa_atexit@plt+0x94499c> │ │ │ │ + bhi 950ed8 <__cxa_atexit@plt+0x94495c> │ │ │ │ + ldr r3, [pc, #32] @ 950ee8 <__cxa_atexit@plt+0x94496c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #12] @ 950f1c <__cxa_atexit@plt+0x9449a0> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #12] @ 950eec <__cxa_atexit@plt+0x944970> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #244, 6 @ 0xd0000003 │ │ │ │ - cmpeq sl, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq sl, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq sl, #8, 8 @ 0x8000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 950f5c <__cxa_atexit@plt+0x9449e0> │ │ │ │ + ldr r3, [pc, #40] @ 950f2c <__cxa_atexit@plt+0x9449b0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - beq 950f50 <__cxa_atexit@plt+0x9449d4> │ │ │ │ + beq 950f20 <__cxa_atexit@plt+0x9449a4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b 950ce8 <__cxa_atexit@plt+0x94476c> │ │ │ │ + b 950cb8 <__cxa_atexit@plt+0x94473c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #152, 6 @ 0x60000002 │ │ │ │ + cmpeq sl, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b 950ce8 <__cxa_atexit@plt+0x94476c> │ │ │ │ - teqeq r6, #1610612737 @ 0x60000001 │ │ │ │ + b 950cb8 <__cxa_atexit@plt+0x94473c> │ │ │ │ + teqeq r6, #1610612744 @ 0x60000008 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #-1342177277 @ 0xb0000003 │ │ │ │ + teqeq r6, #-1342177270 @ 0xb000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #268435462 @ 0x10000006 │ │ │ │ + teqeq r6, #268435469 @ 0x1000000d │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #268435464 @ 0x10000008 │ │ │ │ + teqeq r6, #268435471 @ 0x1000000f │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #1610612746 @ 0x6000000a │ │ │ │ + teqeq r6, #1476395008 @ 0x58000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r2, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #-1342177268 @ 0xb000000c │ │ │ │ + teqeq r6, #-335544320 @ 0xec000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r3, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #268435471 @ 0x1000000f │ │ │ │ + teqeq r6, #-2080374783 @ 0x84000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r4, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #28, 6 @ 0x70000000 │ │ │ │ + teqeq r6, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r5, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #-134217728 @ 0xf8000000 │ │ │ │ + teqeq r6, #-1207959550 @ 0xb8000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r6, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #2013265921 @ 0x78000001 │ │ │ │ + teqeq r6, #939524099 @ 0x38000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r7, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #201326594 @ 0xc000002 │ │ │ │ + teqeq r6, #-872415229 @ 0xcc000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r8, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #-2080374782 @ 0x84000002 │ │ │ │ + teqeq r6, #285212672 @ 0x11000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #134217731 @ 0x8000003 │ │ │ │ + teqeq r6, #838860800 @ 0x32000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #-1744830461 @ 0x98000003 │ │ │ │ + teqeq r6, #1442840576 @ 0x56000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r2, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #117440512 @ 0x7000000 │ │ │ │ + teqeq r6, #1996488704 @ 0x77000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #48, 8 @ 0x30000000 │ │ │ │ + teqeq r6, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #1459617792 @ 0x57000000 │ │ │ │ + teqeq r6, #-956301312 @ 0xc7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #124, 8 @ 0x7c000000 │ │ │ │ + teqeq r6, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #-1644167168 @ 0x9e000000 │ │ │ │ + teqeq r6, #58720256 @ 0x3800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #-973078528 @ 0xc6000000 │ │ │ │ + teqeq r6, #226492416 @ 0xd800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #232, 8 @ 0xe8000000 │ │ │ │ + teqeq r6, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #37748736 @ 0x2400000 │ │ │ │ + teqeq r6, #507510784 @ 0x1e400000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #48, 10 @ 0xc000000 │ │ │ │ + teqeq r6, #160, 10 @ 0x28000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #88, 10 @ 0x16000000 │ │ │ │ + teqeq r6, #200, 10 @ 0x32000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r2, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951238 <__cxa_atexit@plt+0x944cbc> │ │ │ │ - ldr r3, [pc, #132] @ 951260 <__cxa_atexit@plt+0x944ce4> │ │ │ │ + bhi 951208 <__cxa_atexit@plt+0x944c8c> │ │ │ │ + ldr r3, [pc, #132] @ 951230 <__cxa_atexit@plt+0x944cb4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951228 <__cxa_atexit@plt+0x944cac> │ │ │ │ + beq 9511f8 <__cxa_atexit@plt+0x944c7c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951248 <__cxa_atexit@plt+0x944ccc> │ │ │ │ + bcc 951218 <__cxa_atexit@plt+0x944c9c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951268 <__cxa_atexit@plt+0x944cec> │ │ │ │ + ldr r1, [pc, #100] @ 951238 <__cxa_atexit@plt+0x944cbc> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #822083584 @ 0x31000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951264 <__cxa_atexit@plt+0x944ce8> │ │ │ │ + ldr r7, [pc, #36] @ 951234 <__cxa_atexit@plt+0x944cb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #16, 2 │ │ │ │ - orreq r4, r1, #72, 28 @ 0x480 │ │ │ │ + cmpeq sl, #64, 2 │ │ │ │ + orreq r4, r1, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9512b4 <__cxa_atexit@plt+0x944d38> │ │ │ │ + bcc 951284 <__cxa_atexit@plt+0x944d08> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9512c0 <__cxa_atexit@plt+0x944d44> │ │ │ │ + ldr r1, [pc, #44] @ 951290 <__cxa_atexit@plt+0x944d14> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #822083584 @ 0x31000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r1, #184, 26 @ 0x2e00 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r1, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951340 <__cxa_atexit@plt+0x944dc4> │ │ │ │ - ldr r3, [pc, #132] @ 951368 <__cxa_atexit@plt+0x944dec> │ │ │ │ + bhi 951310 <__cxa_atexit@plt+0x944d94> │ │ │ │ + ldr r3, [pc, #132] @ 951338 <__cxa_atexit@plt+0x944dbc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951330 <__cxa_atexit@plt+0x944db4> │ │ │ │ + beq 951300 <__cxa_atexit@plt+0x944d84> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951350 <__cxa_atexit@plt+0x944dd4> │ │ │ │ + bcc 951320 <__cxa_atexit@plt+0x944da4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951370 <__cxa_atexit@plt+0x944df4> │ │ │ │ + ldr r1, [pc, #100] @ 951340 <__cxa_atexit@plt+0x944dc4> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #822083584 @ 0x31000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 95136c <__cxa_atexit@plt+0x944df0> │ │ │ │ + ldr r7, [pc, #36] @ 95133c <__cxa_atexit@plt+0x944dc0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #8 │ │ │ │ - orreq r4, r1, #64, 26 @ 0x1000 │ │ │ │ + cmpeq sl, #56 @ 0x38 │ │ │ │ + orreq r4, r1, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9513f0 <__cxa_atexit@plt+0x944e74> │ │ │ │ - ldr r3, [pc, #132] @ 951418 <__cxa_atexit@plt+0x944e9c> │ │ │ │ + bhi 9513c0 <__cxa_atexit@plt+0x944e44> │ │ │ │ + ldr r3, [pc, #132] @ 9513e8 <__cxa_atexit@plt+0x944e6c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9513e0 <__cxa_atexit@plt+0x944e64> │ │ │ │ + beq 9513b0 <__cxa_atexit@plt+0x944e34> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951400 <__cxa_atexit@plt+0x944e84> │ │ │ │ + bcc 9513d0 <__cxa_atexit@plt+0x944e54> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951420 <__cxa_atexit@plt+0x944ea4> │ │ │ │ + ldr r1, [pc, #100] @ 9513f0 <__cxa_atexit@plt+0x944e74> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #838860800 @ 0x32000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 95141c <__cxa_atexit@plt+0x944ea0> │ │ │ │ + ldr r7, [pc, #36] @ 9513ec <__cxa_atexit@plt+0x944e70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #96, 30 @ 0x180 │ │ │ │ - orreq r4, r1, #144, 24 @ 0x9000 │ │ │ │ + cmpeq sl, #144, 30 @ 0x240 │ │ │ │ + orreq r4, r1, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95146c <__cxa_atexit@plt+0x944ef0> │ │ │ │ + bcc 95143c <__cxa_atexit@plt+0x944ec0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 951478 <__cxa_atexit@plt+0x944efc> │ │ │ │ + ldr r1, [pc, #44] @ 951448 <__cxa_atexit@plt+0x944ecc> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #838860800 @ 0x32000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r1, #0, 24 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r1, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9514f8 <__cxa_atexit@plt+0x944f7c> │ │ │ │ - ldr r3, [pc, #132] @ 951520 <__cxa_atexit@plt+0x944fa4> │ │ │ │ + bhi 9514c8 <__cxa_atexit@plt+0x944f4c> │ │ │ │ + ldr r3, [pc, #132] @ 9514f0 <__cxa_atexit@plt+0x944f74> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9514e8 <__cxa_atexit@plt+0x944f6c> │ │ │ │ + beq 9514b8 <__cxa_atexit@plt+0x944f3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951508 <__cxa_atexit@plt+0x944f8c> │ │ │ │ + bcc 9514d8 <__cxa_atexit@plt+0x944f5c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951528 <__cxa_atexit@plt+0x944fac> │ │ │ │ + ldr r1, [pc, #100] @ 9514f8 <__cxa_atexit@plt+0x944f7c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #838860800 @ 0x32000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951524 <__cxa_atexit@plt+0x944fa8> │ │ │ │ + ldr r7, [pc, #36] @ 9514f4 <__cxa_atexit@plt+0x944f78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #88, 28 @ 0x580 │ │ │ │ - orreq r4, r1, #136, 22 @ 0x22000 │ │ │ │ + cmpeq sl, #136, 28 @ 0x880 │ │ │ │ + orreq r4, r1, #184, 22 @ 0x2e000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9515a8 <__cxa_atexit@plt+0x94502c> │ │ │ │ - ldr r3, [pc, #132] @ 9515d0 <__cxa_atexit@plt+0x945054> │ │ │ │ + bhi 951578 <__cxa_atexit@plt+0x944ffc> │ │ │ │ + ldr r3, [pc, #132] @ 9515a0 <__cxa_atexit@plt+0x945024> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951598 <__cxa_atexit@plt+0x94501c> │ │ │ │ + beq 951568 <__cxa_atexit@plt+0x944fec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9515b8 <__cxa_atexit@plt+0x94503c> │ │ │ │ + bcc 951588 <__cxa_atexit@plt+0x94500c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 9515d8 <__cxa_atexit@plt+0x94505c> │ │ │ │ + ldr r1, [pc, #100] @ 9515a8 <__cxa_atexit@plt+0x94502c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #805306368 @ 0x30000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9515d4 <__cxa_atexit@plt+0x945058> │ │ │ │ + ldr r7, [pc, #36] @ 9515a4 <__cxa_atexit@plt+0x945028> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #176, 26 @ 0x2c00 │ │ │ │ - orreq r4, r1, #216, 20 @ 0xd8000 │ │ │ │ + cmpeq sl, #224, 26 @ 0x3800 │ │ │ │ + orreq r4, r1, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 951624 <__cxa_atexit@plt+0x9450a8> │ │ │ │ + bcc 9515f4 <__cxa_atexit@plt+0x945078> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 951630 <__cxa_atexit@plt+0x9450b4> │ │ │ │ + ldr r1, [pc, #44] @ 951600 <__cxa_atexit@plt+0x945084> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #805306368 @ 0x30000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r1, #72, 20 @ 0x48000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r1, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9516b0 <__cxa_atexit@plt+0x945134> │ │ │ │ - ldr r3, [pc, #132] @ 9516d8 <__cxa_atexit@plt+0x94515c> │ │ │ │ + bhi 951680 <__cxa_atexit@plt+0x945104> │ │ │ │ + ldr r3, [pc, #132] @ 9516a8 <__cxa_atexit@plt+0x94512c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9516a0 <__cxa_atexit@plt+0x945124> │ │ │ │ + beq 951670 <__cxa_atexit@plt+0x9450f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9516c0 <__cxa_atexit@plt+0x945144> │ │ │ │ + bcc 951690 <__cxa_atexit@plt+0x945114> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 9516e0 <__cxa_atexit@plt+0x945164> │ │ │ │ + ldr r1, [pc, #100] @ 9516b0 <__cxa_atexit@plt+0x945134> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #805306368 @ 0x30000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9516dc <__cxa_atexit@plt+0x945160> │ │ │ │ + ldr r7, [pc, #36] @ 9516ac <__cxa_atexit@plt+0x945130> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #168, 24 @ 0xa800 │ │ │ │ - orreq r4, r1, #208, 18 @ 0x340000 │ │ │ │ + cmpeq sl, #216, 24 @ 0xd800 │ │ │ │ + orreq r4, r1, #0, 20 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951760 <__cxa_atexit@plt+0x9451e4> │ │ │ │ - ldr r3, [pc, #132] @ 951788 <__cxa_atexit@plt+0x94520c> │ │ │ │ + bhi 951730 <__cxa_atexit@plt+0x9451b4> │ │ │ │ + ldr r3, [pc, #132] @ 951758 <__cxa_atexit@plt+0x9451dc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951750 <__cxa_atexit@plt+0x9451d4> │ │ │ │ + beq 951720 <__cxa_atexit@plt+0x9451a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951770 <__cxa_atexit@plt+0x9451f4> │ │ │ │ + bcc 951740 <__cxa_atexit@plt+0x9451c4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951790 <__cxa_atexit@plt+0x945214> │ │ │ │ + ldr r1, [pc, #100] @ 951760 <__cxa_atexit@plt+0x9451e4> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1107296256 @ 0x42000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 95178c <__cxa_atexit@plt+0x945210> │ │ │ │ + ldr r7, [pc, #36] @ 95175c <__cxa_atexit@plt+0x9451e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #0, 24 │ │ │ │ - orreq r4, r1, #32, 18 @ 0x80000 │ │ │ │ + cmpeq sl, #48, 24 @ 0x3000 │ │ │ │ + orreq r4, r1, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9517dc <__cxa_atexit@plt+0x945260> │ │ │ │ + bcc 9517ac <__cxa_atexit@plt+0x945230> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9517e8 <__cxa_atexit@plt+0x94526c> │ │ │ │ + ldr r1, [pc, #44] @ 9517b8 <__cxa_atexit@plt+0x94523c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #1107296256 @ 0x42000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r1, #144, 16 @ 0x900000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r1, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951868 <__cxa_atexit@plt+0x9452ec> │ │ │ │ - ldr r3, [pc, #132] @ 951890 <__cxa_atexit@plt+0x945314> │ │ │ │ + bhi 951838 <__cxa_atexit@plt+0x9452bc> │ │ │ │ + ldr r3, [pc, #132] @ 951860 <__cxa_atexit@plt+0x9452e4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951858 <__cxa_atexit@plt+0x9452dc> │ │ │ │ + beq 951828 <__cxa_atexit@plt+0x9452ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951878 <__cxa_atexit@plt+0x9452fc> │ │ │ │ + bcc 951848 <__cxa_atexit@plt+0x9452cc> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951898 <__cxa_atexit@plt+0x94531c> │ │ │ │ + ldr r1, [pc, #100] @ 951868 <__cxa_atexit@plt+0x9452ec> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1107296256 @ 0x42000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951894 <__cxa_atexit@plt+0x945318> │ │ │ │ + ldr r7, [pc, #36] @ 951864 <__cxa_atexit@plt+0x9452e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #248, 20 @ 0xf8000 │ │ │ │ - orreq r4, r1, #24, 16 @ 0x180000 │ │ │ │ + cmpeq sl, #40, 22 @ 0xa000 │ │ │ │ + orreq r4, r1, #72, 16 @ 0x480000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951918 <__cxa_atexit@plt+0x94539c> │ │ │ │ - ldr r3, [pc, #132] @ 951940 <__cxa_atexit@plt+0x9453c4> │ │ │ │ + bhi 9518e8 <__cxa_atexit@plt+0x94536c> │ │ │ │ + ldr r3, [pc, #132] @ 951910 <__cxa_atexit@plt+0x945394> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951908 <__cxa_atexit@plt+0x94538c> │ │ │ │ + beq 9518d8 <__cxa_atexit@plt+0x94535c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951928 <__cxa_atexit@plt+0x9453ac> │ │ │ │ + bcc 9518f8 <__cxa_atexit@plt+0x94537c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951948 <__cxa_atexit@plt+0x9453cc> │ │ │ │ + ldr r1, [pc, #100] @ 951918 <__cxa_atexit@plt+0x94539c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1157627904 @ 0x45000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951944 <__cxa_atexit@plt+0x9453c8> │ │ │ │ + ldr r7, [pc, #36] @ 951914 <__cxa_atexit@plt+0x945398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #80, 20 @ 0x50000 │ │ │ │ - orreq r4, r1, #104, 14 @ 0x1a00000 │ │ │ │ + cmpeq sl, #128, 20 @ 0x80000 │ │ │ │ + orreq r4, r1, #152, 14 @ 0x2600000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 951994 <__cxa_atexit@plt+0x945418> │ │ │ │ + bcc 951964 <__cxa_atexit@plt+0x9453e8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 9519a0 <__cxa_atexit@plt+0x945424> │ │ │ │ + ldr r1, [pc, #44] @ 951970 <__cxa_atexit@plt+0x9453f4> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #1157627904 @ 0x45000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r1, #216, 12 @ 0xd800000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r1, #8, 14 @ 0x200000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951a20 <__cxa_atexit@plt+0x9454a4> │ │ │ │ - ldr r3, [pc, #132] @ 951a48 <__cxa_atexit@plt+0x9454cc> │ │ │ │ + bhi 9519f0 <__cxa_atexit@plt+0x945474> │ │ │ │ + ldr r3, [pc, #132] @ 951a18 <__cxa_atexit@plt+0x94549c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951a10 <__cxa_atexit@plt+0x945494> │ │ │ │ + beq 9519e0 <__cxa_atexit@plt+0x945464> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951a30 <__cxa_atexit@plt+0x9454b4> │ │ │ │ + bcc 951a00 <__cxa_atexit@plt+0x945484> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951a50 <__cxa_atexit@plt+0x9454d4> │ │ │ │ + ldr r1, [pc, #100] @ 951a20 <__cxa_atexit@plt+0x9454a4> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1157627904 @ 0x45000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951a4c <__cxa_atexit@plt+0x9454d0> │ │ │ │ + ldr r7, [pc, #36] @ 951a1c <__cxa_atexit@plt+0x9454a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #72, 18 @ 0x120000 │ │ │ │ - orreq r4, r1, #96, 12 @ 0x6000000 │ │ │ │ + cmpeq sl, #120, 18 @ 0x1e0000 │ │ │ │ + orreq r4, r1, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951ad0 <__cxa_atexit@plt+0x945554> │ │ │ │ - ldr r3, [pc, #132] @ 951af8 <__cxa_atexit@plt+0x94557c> │ │ │ │ + bhi 951aa0 <__cxa_atexit@plt+0x945524> │ │ │ │ + ldr r3, [pc, #132] @ 951ac8 <__cxa_atexit@plt+0x94554c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951ac0 <__cxa_atexit@plt+0x945544> │ │ │ │ + beq 951a90 <__cxa_atexit@plt+0x945514> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951ae0 <__cxa_atexit@plt+0x945564> │ │ │ │ + bcc 951ab0 <__cxa_atexit@plt+0x945534> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951b00 <__cxa_atexit@plt+0x945584> │ │ │ │ + ldr r1, [pc, #100] @ 951ad0 <__cxa_atexit@plt+0x945554> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1375731712 @ 0x52000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951afc <__cxa_atexit@plt+0x945580> │ │ │ │ + ldr r7, [pc, #36] @ 951acc <__cxa_atexit@plt+0x945550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #160, 16 @ 0xa00000 │ │ │ │ - orreq r4, r1, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq sl, #208, 16 @ 0xd00000 │ │ │ │ + orreq r4, r1, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 951b4c <__cxa_atexit@plt+0x9455d0> │ │ │ │ + bcc 951b1c <__cxa_atexit@plt+0x9455a0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 951b58 <__cxa_atexit@plt+0x9455dc> │ │ │ │ + ldr r1, [pc, #44] @ 951b28 <__cxa_atexit@plt+0x9455ac> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #1375731712 @ 0x52000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r1, #32, 10 @ 0x8000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r1, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951bd8 <__cxa_atexit@plt+0x94565c> │ │ │ │ - ldr r3, [pc, #132] @ 951c00 <__cxa_atexit@plt+0x945684> │ │ │ │ + bhi 951ba8 <__cxa_atexit@plt+0x94562c> │ │ │ │ + ldr r3, [pc, #132] @ 951bd0 <__cxa_atexit@plt+0x945654> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951bc8 <__cxa_atexit@plt+0x94564c> │ │ │ │ + beq 951b98 <__cxa_atexit@plt+0x94561c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951be8 <__cxa_atexit@plt+0x94566c> │ │ │ │ + bcc 951bb8 <__cxa_atexit@plt+0x94563c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951c08 <__cxa_atexit@plt+0x94568c> │ │ │ │ + ldr r1, [pc, #100] @ 951bd8 <__cxa_atexit@plt+0x94565c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1375731712 @ 0x52000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951c04 <__cxa_atexit@plt+0x945688> │ │ │ │ + ldr r7, [pc, #36] @ 951bd4 <__cxa_atexit@plt+0x945658> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #152, 14 @ 0x2600000 │ │ │ │ - orreq r4, r1, #168, 8 @ 0xa8000000 │ │ │ │ + cmpeq sl, #200, 14 @ 0x3200000 │ │ │ │ + orreq r4, r1, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951c88 <__cxa_atexit@plt+0x94570c> │ │ │ │ - ldr r3, [pc, #132] @ 951cb0 <__cxa_atexit@plt+0x945734> │ │ │ │ + bhi 951c58 <__cxa_atexit@plt+0x9456dc> │ │ │ │ + ldr r3, [pc, #132] @ 951c80 <__cxa_atexit@plt+0x945704> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951c78 <__cxa_atexit@plt+0x9456fc> │ │ │ │ + beq 951c48 <__cxa_atexit@plt+0x9456cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951c98 <__cxa_atexit@plt+0x94571c> │ │ │ │ + bcc 951c68 <__cxa_atexit@plt+0x9456ec> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951cb8 <__cxa_atexit@plt+0x94573c> │ │ │ │ + ldr r1, [pc, #100] @ 951c88 <__cxa_atexit@plt+0x94570c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1392508928 @ 0x53000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951cb4 <__cxa_atexit@plt+0x945738> │ │ │ │ + ldr r7, [pc, #36] @ 951c84 <__cxa_atexit@plt+0x945708> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #240, 12 @ 0xf000000 │ │ │ │ - orreq r4, r1, #248, 6 @ 0xe0000003 │ │ │ │ + cmpeq sl, #32, 14 @ 0x800000 │ │ │ │ + orreq r4, r1, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 951d04 <__cxa_atexit@plt+0x945788> │ │ │ │ + bcc 951cd4 <__cxa_atexit@plt+0x945758> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 951d10 <__cxa_atexit@plt+0x945794> │ │ │ │ + ldr r1, [pc, #44] @ 951ce0 <__cxa_atexit@plt+0x945764> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #1392508928 @ 0x53000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r1, #104, 6 @ 0xa0000001 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r1, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951d90 <__cxa_atexit@plt+0x945814> │ │ │ │ - ldr r3, [pc, #132] @ 951db8 <__cxa_atexit@plt+0x94583c> │ │ │ │ + bhi 951d60 <__cxa_atexit@plt+0x9457e4> │ │ │ │ + ldr r3, [pc, #132] @ 951d88 <__cxa_atexit@plt+0x94580c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951d80 <__cxa_atexit@plt+0x945804> │ │ │ │ + beq 951d50 <__cxa_atexit@plt+0x9457d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951da0 <__cxa_atexit@plt+0x945824> │ │ │ │ + bcc 951d70 <__cxa_atexit@plt+0x9457f4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951dc0 <__cxa_atexit@plt+0x945844> │ │ │ │ + ldr r1, [pc, #100] @ 951d90 <__cxa_atexit@plt+0x945814> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1392508928 @ 0x53000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951dbc <__cxa_atexit@plt+0x945840> │ │ │ │ + ldr r7, [pc, #36] @ 951d8c <__cxa_atexit@plt+0x945810> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #232, 10 @ 0x3a000000 │ │ │ │ - orreq r4, r1, #240, 4 │ │ │ │ + cmpeq sl, #24, 12 @ 0x1800000 │ │ │ │ + orreq r4, r1, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951e40 <__cxa_atexit@plt+0x9458c4> │ │ │ │ - ldr r3, [pc, #132] @ 951e68 <__cxa_atexit@plt+0x9458ec> │ │ │ │ + bhi 951e10 <__cxa_atexit@plt+0x945894> │ │ │ │ + ldr r3, [pc, #132] @ 951e38 <__cxa_atexit@plt+0x9458bc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951e30 <__cxa_atexit@plt+0x9458b4> │ │ │ │ + beq 951e00 <__cxa_atexit@plt+0x945884> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951e50 <__cxa_atexit@plt+0x9458d4> │ │ │ │ + bcc 951e20 <__cxa_atexit@plt+0x9458a4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951e70 <__cxa_atexit@plt+0x9458f4> │ │ │ │ + ldr r1, [pc, #100] @ 951e40 <__cxa_atexit@plt+0x9458c4> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1342177280 @ 0x50000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951e6c <__cxa_atexit@plt+0x9458f0> │ │ │ │ + ldr r7, [pc, #36] @ 951e3c <__cxa_atexit@plt+0x9458c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #64, 10 @ 0x10000000 │ │ │ │ - orreq r4, r1, #64, 4 │ │ │ │ + cmpeq sl, #112, 10 @ 0x1c000000 │ │ │ │ + orreq r4, r1, #112, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 951ebc <__cxa_atexit@plt+0x945940> │ │ │ │ + bcc 951e8c <__cxa_atexit@plt+0x945910> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 951ec8 <__cxa_atexit@plt+0x94594c> │ │ │ │ + ldr r1, [pc, #44] @ 951e98 <__cxa_atexit@plt+0x94591c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #1342177280 @ 0x50000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r1, #176, 2 @ 0x2c │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r1, #224, 2 @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951f48 <__cxa_atexit@plt+0x9459cc> │ │ │ │ - ldr r3, [pc, #132] @ 951f70 <__cxa_atexit@plt+0x9459f4> │ │ │ │ + bhi 951f18 <__cxa_atexit@plt+0x94599c> │ │ │ │ + ldr r3, [pc, #132] @ 951f40 <__cxa_atexit@plt+0x9459c4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951f38 <__cxa_atexit@plt+0x9459bc> │ │ │ │ + beq 951f08 <__cxa_atexit@plt+0x94598c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 951f58 <__cxa_atexit@plt+0x9459dc> │ │ │ │ + bcc 951f28 <__cxa_atexit@plt+0x9459ac> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 951f78 <__cxa_atexit@plt+0x9459fc> │ │ │ │ + ldr r1, [pc, #100] @ 951f48 <__cxa_atexit@plt+0x9459cc> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1342177280 @ 0x50000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 951f74 <__cxa_atexit@plt+0x9459f8> │ │ │ │ + ldr r7, [pc, #36] @ 951f44 <__cxa_atexit@plt+0x9459c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #56, 8 @ 0x38000000 │ │ │ │ - orreq r4, r1, #56, 2 │ │ │ │ + cmpeq sl, #104, 8 @ 0x68000000 │ │ │ │ + orreq r4, r1, #104, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 951ff8 <__cxa_atexit@plt+0x945a7c> │ │ │ │ - ldr r3, [pc, #132] @ 952020 <__cxa_atexit@plt+0x945aa4> │ │ │ │ + bhi 951fc8 <__cxa_atexit@plt+0x945a4c> │ │ │ │ + ldr r3, [pc, #132] @ 951ff0 <__cxa_atexit@plt+0x945a74> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 951fe8 <__cxa_atexit@plt+0x945a6c> │ │ │ │ + beq 951fb8 <__cxa_atexit@plt+0x945a3c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 952008 <__cxa_atexit@plt+0x945a8c> │ │ │ │ + bcc 951fd8 <__cxa_atexit@plt+0x945a5c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 952028 <__cxa_atexit@plt+0x945aac> │ │ │ │ + ldr r1, [pc, #100] @ 951ff8 <__cxa_atexit@plt+0x945a7c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1275068416 @ 0x4c000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 952024 <__cxa_atexit@plt+0x945aa8> │ │ │ │ + ldr r7, [pc, #36] @ 951ff4 <__cxa_atexit@plt+0x945a78> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #144, 6 @ 0x40000002 │ │ │ │ - orreq r4, r1, #136 @ 0x88 │ │ │ │ + cmpeq sl, #192, 6 │ │ │ │ + orreq r4, r1, #184 @ 0xb8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 952074 <__cxa_atexit@plt+0x945af8> │ │ │ │ + bcc 952044 <__cxa_atexit@plt+0x945ac8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 952080 <__cxa_atexit@plt+0x945b04> │ │ │ │ + ldr r1, [pc, #44] @ 952050 <__cxa_atexit@plt+0x945ad4> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #1275068416 @ 0x4c000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r3, r1, #248, 30 @ 0x3e0 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r1, #40 @ 0x28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 952100 <__cxa_atexit@plt+0x945b84> │ │ │ │ - ldr r3, [pc, #132] @ 952128 <__cxa_atexit@plt+0x945bac> │ │ │ │ + bhi 9520d0 <__cxa_atexit@plt+0x945b54> │ │ │ │ + ldr r3, [pc, #132] @ 9520f8 <__cxa_atexit@plt+0x945b7c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9520f0 <__cxa_atexit@plt+0x945b74> │ │ │ │ + beq 9520c0 <__cxa_atexit@plt+0x945b44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 952110 <__cxa_atexit@plt+0x945b94> │ │ │ │ + bcc 9520e0 <__cxa_atexit@plt+0x945b64> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 952130 <__cxa_atexit@plt+0x945bb4> │ │ │ │ + ldr r1, [pc, #100] @ 952100 <__cxa_atexit@plt+0x945b84> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1275068416 @ 0x4c000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 95212c <__cxa_atexit@plt+0x945bb0> │ │ │ │ + ldr r7, [pc, #36] @ 9520fc <__cxa_atexit@plt+0x945b80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #136, 4 @ 0x80000008 │ │ │ │ - orreq r3, r1, #128, 30 @ 0x200 │ │ │ │ + cmpeq sl, #184, 4 @ 0x8000000b │ │ │ │ + orreq r3, r1, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9521b0 <__cxa_atexit@plt+0x945c34> │ │ │ │ - ldr r3, [pc, #132] @ 9521d8 <__cxa_atexit@plt+0x945c5c> │ │ │ │ + bhi 952180 <__cxa_atexit@plt+0x945c04> │ │ │ │ + ldr r3, [pc, #132] @ 9521a8 <__cxa_atexit@plt+0x945c2c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9521a0 <__cxa_atexit@plt+0x945c24> │ │ │ │ + beq 952170 <__cxa_atexit@plt+0x945bf4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9521c0 <__cxa_atexit@plt+0x945c44> │ │ │ │ + bcc 952190 <__cxa_atexit@plt+0x945c14> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 9521e0 <__cxa_atexit@plt+0x945c64> │ │ │ │ + ldr r1, [pc, #100] @ 9521b0 <__cxa_atexit@plt+0x945c34> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1124073472 @ 0x43000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9521dc <__cxa_atexit@plt+0x945c60> │ │ │ │ + ldr r7, [pc, #36] @ 9521ac <__cxa_atexit@plt+0x945c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #224, 2 @ 0x38 │ │ │ │ - orreq r3, r1, #208, 28 @ 0xd00 │ │ │ │ + cmpeq sl, #16, 4 │ │ │ │ + orreq r3, r1, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95222c <__cxa_atexit@plt+0x945cb0> │ │ │ │ + bcc 9521fc <__cxa_atexit@plt+0x945c80> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #44] @ 952238 <__cxa_atexit@plt+0x945cbc> │ │ │ │ + ldr r1, [pc, #44] @ 952208 <__cxa_atexit@plt+0x945c8c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #1124073472 @ 0x43000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r3, r1, #64, 28 @ 0x400 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r3, r1, #112, 28 @ 0x700 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9522b8 <__cxa_atexit@plt+0x945d3c> │ │ │ │ - ldr r3, [pc, #132] @ 9522e0 <__cxa_atexit@plt+0x945d64> │ │ │ │ + bhi 952288 <__cxa_atexit@plt+0x945d0c> │ │ │ │ + ldr r3, [pc, #132] @ 9522b0 <__cxa_atexit@plt+0x945d34> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9522a8 <__cxa_atexit@plt+0x945d2c> │ │ │ │ + beq 952278 <__cxa_atexit@plt+0x945cfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9522c8 <__cxa_atexit@plt+0x945d4c> │ │ │ │ + bcc 952298 <__cxa_atexit@plt+0x945d1c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #100] @ 9522e8 <__cxa_atexit@plt+0x945d6c> │ │ │ │ + ldr r1, [pc, #100] @ 9522b8 <__cxa_atexit@plt+0x945d3c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1124073472 @ 0x43000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9522e4 <__cxa_atexit@plt+0x945d68> │ │ │ │ + ldr r7, [pc, #36] @ 9522b4 <__cxa_atexit@plt+0x945d38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq sl, #216 @ 0xd8 │ │ │ │ - orreq r3, r1, #200, 26 @ 0x3200 │ │ │ │ + cmpeq sl, #8, 2 │ │ │ │ + orreq r3, r1, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 952368 <__cxa_atexit@plt+0x945dec> │ │ │ │ - ldr r3, [pc, #132] @ 952390 <__cxa_atexit@plt+0x945e14> │ │ │ │ + bhi 952338 <__cxa_atexit@plt+0x945dbc> │ │ │ │ + ldr r3, [pc, #132] @ 952360 <__cxa_atexit@plt+0x945de4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 952358 <__cxa_atexit@plt+0x945ddc> │ │ │ │ + beq 952328 <__cxa_atexit@plt+0x945dac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 952378 <__cxa_atexit@plt+0x945dfc> │ │ │ │ + bcc 952348 <__cxa_atexit@plt+0x945dcc> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ - ldr r1, [pc, #100] @ 952398 <__cxa_atexit@plt+0x945e1c> │ │ │ │ + ldr r1, [pc, #100] @ 952368 <__cxa_atexit@plt+0x945dec> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1711276032 @ 0x66000000 │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 952394 <__cxa_atexit@plt+0x945e18> │ │ │ │ + ldr r7, [pc, #36] @ 952364 <__cxa_atexit@plt+0x945de8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq sl, #48 @ 0x30 │ │ │ │ - orreq r3, r1, #24, 26 @ 0x600 │ │ │ │ + cmpeq sl, #96 @ 0x60 │ │ │ │ + orreq r3, r1, #72, 26 @ 0x1200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9523e4 <__cxa_atexit@plt+0x945e68> │ │ │ │ + bcc 9523b4 <__cxa_atexit@plt+0x945e38> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #44] @ 9523f0 <__cxa_atexit@plt+0x945e74> │ │ │ │ + ldr r1, [pc, #44] @ 9523c0 <__cxa_atexit@plt+0x945e44> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orr r2, r2, #1711276032 @ 0x66000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r3, r1, #136, 24 @ 0x8800 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r3, r1, #184, 24 @ 0xb800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 7c7920 <__cxa_atexit@plt+0x7bb3a4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ b 7c7920 <__cxa_atexit@plt+0x7bb3a4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95249c <__cxa_atexit@plt+0x945f20> │ │ │ │ - ldr r7, [pc, #144] @ 9524c4 <__cxa_atexit@plt+0x945f48> │ │ │ │ + bhi 95246c <__cxa_atexit@plt+0x945ef0> │ │ │ │ + ldr r7, [pc, #144] @ 952494 <__cxa_atexit@plt+0x945f18> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 95248c <__cxa_atexit@plt+0x945f10> │ │ │ │ + beq 95245c <__cxa_atexit@plt+0x945ee0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 9524ac <__cxa_atexit@plt+0x945f30> │ │ │ │ + bcc 95247c <__cxa_atexit@plt+0x945f00> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ lsl r3, r7, #8 │ │ │ │ orr r7, r1, r7, lsl #8 │ │ │ │ mvn r1, #-16777216 @ 0xff000000 │ │ │ │ and r3, r1, r3, asr #31 │ │ │ │ - ldr r1, [pc, #92] @ 9524cc <__cxa_atexit@plt+0x945f50> │ │ │ │ + ldr r1, [pc, #92] @ 95249c <__cxa_atexit@plt+0x945f20> │ │ │ │ orr r3, r3, #2046820352 @ 0x7a000000 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9524c8 <__cxa_atexit@plt+0x945f4c> │ │ │ │ + ldr r7, [pc, #36] @ 952498 <__cxa_atexit@plt+0x945f1c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq sl, #108 @ 0x6c │ │ │ │ - orreq r3, r1, #224, 22 @ 0x38000 │ │ │ │ + cmpeq sl, #156 @ 0x9c │ │ │ │ + orreq r3, r1, #16, 24 @ 0x1000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 952524 <__cxa_atexit@plt+0x945fa8> │ │ │ │ + bcc 9524f4 <__cxa_atexit@plt+0x945f78> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ lsl r2, r7, #8 │ │ │ │ orr r7, r1, r7, lsl #8 │ │ │ │ mvn r1, #-16777216 @ 0xff000000 │ │ │ │ and r2, r1, r2, asr #31 │ │ │ │ - ldr r1, [pc, #36] @ 952530 <__cxa_atexit@plt+0x945fb4> │ │ │ │ + ldr r1, [pc, #36] @ 952500 <__cxa_atexit@plt+0x945f84> │ │ │ │ orr r2, r2, #2046820352 @ 0x7a000000 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r3, r1, #68, 22 @ 0x11000 │ │ │ │ - cmpeq sl, #48 @ 0x30 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r3, r1, #116, 22 @ 0x1d000 │ │ │ │ + cmpeq sl, #96 @ 0x60 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 952594 <__cxa_atexit@plt+0x946018> │ │ │ │ + bhi 952564 <__cxa_atexit@plt+0x945fe8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 95258c <__cxa_atexit@plt+0x946010> │ │ │ │ - ldr r3, [pc, #52] @ 95259c <__cxa_atexit@plt+0x946020> │ │ │ │ - ldr r9, [pc, #52] @ 9525a0 <__cxa_atexit@plt+0x946024> │ │ │ │ - ldr r2, [pc, #52] @ 9525a4 <__cxa_atexit@plt+0x946028> │ │ │ │ + beq 95255c <__cxa_atexit@plt+0x945fe0> │ │ │ │ + ldr r3, [pc, #52] @ 95256c <__cxa_atexit@plt+0x945ff0> │ │ │ │ + ldr r9, [pc, #52] @ 952570 <__cxa_atexit@plt+0x945ff4> │ │ │ │ + ldr r2, [pc, #52] @ 952574 <__cxa_atexit@plt+0x945ff8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #212, 30 @ 0x350 │ │ │ │ - cmpeq sl, #228, 30 @ 0x390 │ │ │ │ - orreq r3, r1, #156, 18 @ 0x270000 │ │ │ │ - cmpeq sl, #52 @ 0x34 │ │ │ │ + cmpeq sl, #4 │ │ │ │ + cmpeq sl, #20 │ │ │ │ + orreq r3, r1, #204, 18 @ 0x330000 │ │ │ │ + cmpeq sl, #100 @ 0x64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 952608 <__cxa_atexit@plt+0x94608c> │ │ │ │ + bhi 9525d8 <__cxa_atexit@plt+0x94605c> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 952600 <__cxa_atexit@plt+0x946084> │ │ │ │ - ldr r3, [pc, #52] @ 952610 <__cxa_atexit@plt+0x946094> │ │ │ │ - ldr r9, [pc, #52] @ 952614 <__cxa_atexit@plt+0x946098> │ │ │ │ - ldr r2, [pc, #52] @ 952618 <__cxa_atexit@plt+0x94609c> │ │ │ │ + beq 9525d0 <__cxa_atexit@plt+0x946054> │ │ │ │ + ldr r3, [pc, #52] @ 9525e0 <__cxa_atexit@plt+0x946064> │ │ │ │ + ldr r9, [pc, #52] @ 9525e4 <__cxa_atexit@plt+0x946068> │ │ │ │ + ldr r2, [pc, #52] @ 9525e8 <__cxa_atexit@plt+0x94606c> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #216, 30 @ 0x360 │ │ │ │ - cmpeq sl, #232, 30 @ 0x3a0 │ │ │ │ - orreq r3, r1, #40, 18 @ 0xa0000 │ │ │ │ - cmpeq sl, #4 │ │ │ │ + cmpeq sl, #8 │ │ │ │ + cmpeq sl, #24 │ │ │ │ + orreq r3, r1, #88, 18 @ 0x160000 │ │ │ │ + cmpeq sl, #52 @ 0x34 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 952684 <__cxa_atexit@plt+0x946108> │ │ │ │ + bhi 952654 <__cxa_atexit@plt+0x9460d8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 952690 <__cxa_atexit@plt+0x946114> │ │ │ │ - ldr r1, [pc, #80] @ 9526a0 <__cxa_atexit@plt+0x946124> │ │ │ │ + bcc 952660 <__cxa_atexit@plt+0x9460e4> │ │ │ │ + ldr r1, [pc, #80] @ 952670 <__cxa_atexit@plt+0x9460f4> │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #56] @ 9526a4 <__cxa_atexit@plt+0x946128> │ │ │ │ + ldr r1, [pc, #56] @ 952674 <__cxa_atexit@plt+0x9460f8> │ │ │ │ sub r7, r5, r7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 9526a8 <__cxa_atexit@plt+0x94612c> │ │ │ │ + ldr r7, [pc, #40] @ 952678 <__cxa_atexit@plt+0x9460fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, #180, 16 @ 0xb40000 │ │ │ │ - orreq r3, r1, #140, 18 @ 0x230000 │ │ │ │ - orreq r5, r1, #108, 8 @ 0x6c000000 │ │ │ │ - cmpeq sl, #116, 30 @ 0x1d0 │ │ │ │ + orreq r3, r1, #228, 16 @ 0xe40000 │ │ │ │ + orreq r3, r1, #188, 18 @ 0x2f0000 │ │ │ │ + orreq r5, r1, #156, 8 @ 0x9c000000 │ │ │ │ + cmpeq sl, #164, 30 @ 0x290 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 952714 <__cxa_atexit@plt+0x946198> │ │ │ │ + bhi 9526e4 <__cxa_atexit@plt+0x946168> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 952720 <__cxa_atexit@plt+0x9461a4> │ │ │ │ - ldr r1, [pc, #80] @ 952730 <__cxa_atexit@plt+0x9461b4> │ │ │ │ + bcc 9526f0 <__cxa_atexit@plt+0x946174> │ │ │ │ + ldr r1, [pc, #80] @ 952700 <__cxa_atexit@plt+0x946184> │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #56] @ 952734 <__cxa_atexit@plt+0x9461b8> │ │ │ │ + ldr r1, [pc, #56] @ 952704 <__cxa_atexit@plt+0x946188> │ │ │ │ sub r7, r5, r7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 952738 <__cxa_atexit@plt+0x9461bc> │ │ │ │ + ldr r7, [pc, #40] @ 952708 <__cxa_atexit@plt+0x94618c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, #36, 16 @ 0x240000 │ │ │ │ - orreq r3, r1, #252, 16 @ 0xfc0000 │ │ │ │ - orreq r5, r1, #220, 6 @ 0x70000003 │ │ │ │ - cmpeq sl, #240, 28 @ 0xf00 │ │ │ │ + orreq r3, r1, #84, 16 @ 0x540000 │ │ │ │ + orreq r3, r1, #44, 18 @ 0xb0000 │ │ │ │ + orreq r5, r1, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq sl, #32, 30 @ 0x80 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9527a8 <__cxa_atexit@plt+0x94622c> │ │ │ │ + bhi 952778 <__cxa_atexit@plt+0x9461fc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9527b4 <__cxa_atexit@plt+0x946238> │ │ │ │ - ldr r2, [pc, #84] @ 9527c4 <__cxa_atexit@plt+0x946248> │ │ │ │ - ldr r1, [pc, #84] @ 9527c8 <__cxa_atexit@plt+0x94624c> │ │ │ │ + bcc 952784 <__cxa_atexit@plt+0x946208> │ │ │ │ + ldr r2, [pc, #84] @ 952794 <__cxa_atexit@plt+0x946218> │ │ │ │ + ldr r1, [pc, #84] @ 952798 <__cxa_atexit@plt+0x94621c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r7, [r8, #16] │ │ │ │ - ldr r7, [pc, #44] @ 9527cc <__cxa_atexit@plt+0x946250> │ │ │ │ + ldr r7, [pc, #44] @ 95279c <__cxa_atexit@plt+0x946220> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - orreq r3, r1, #144, 14 @ 0x2400000 │ │ │ │ - orreq r5, r1, #76, 6 @ 0x30000001 │ │ │ │ - cmpeq sl, #48, 28 @ 0x300 │ │ │ │ + orreq r3, r1, #192, 14 @ 0x3000000 │ │ │ │ + orreq r5, r1, #124, 6 @ 0xf0000001 │ │ │ │ + cmpeq sl, #96, 28 @ 0x600 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 952838 <__cxa_atexit@plt+0x9462bc> │ │ │ │ + bhi 952808 <__cxa_atexit@plt+0x94628c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 952844 <__cxa_atexit@plt+0x9462c8> │ │ │ │ - ldr r1, [pc, #80] @ 952854 <__cxa_atexit@plt+0x9462d8> │ │ │ │ + bcc 952814 <__cxa_atexit@plt+0x946298> │ │ │ │ + ldr r1, [pc, #80] @ 952824 <__cxa_atexit@plt+0x9462a8> │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #56] @ 952858 <__cxa_atexit@plt+0x9462dc> │ │ │ │ + ldr r1, [pc, #56] @ 952828 <__cxa_atexit@plt+0x9462ac> │ │ │ │ sub r7, r5, r7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 95285c <__cxa_atexit@plt+0x9462e0> │ │ │ │ + ldr r7, [pc, #40] @ 95282c <__cxa_atexit@plt+0x9462b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, #0, 14 │ │ │ │ - orreq r3, r1, #216, 14 @ 0x3600000 │ │ │ │ - orreq r5, r1, #192, 4 │ │ │ │ + orreq r3, r1, #48, 14 @ 0xc00000 │ │ │ │ + orreq r3, r1, #8, 16 @ 0x80000 │ │ │ │ + orreq r5, r1, #240, 4 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 9529b4 <__cxa_atexit@plt+0x946438> │ │ │ │ - ldr r3, [pc, #408] @ 952a18 <__cxa_atexit@plt+0x94649c> │ │ │ │ + bhi 952984 <__cxa_atexit@plt+0x946408> │ │ │ │ + ldr r3, [pc, #408] @ 9529e8 <__cxa_atexit@plt+0x94646c> │ │ │ │ add r0, r9, r9, lsr #31 │ │ │ │ asr r7, r9, #31 │ │ │ │ smmul r3, r0, r3 │ │ │ │ cmp r9, #0 │ │ │ │ lsr sl, r9, #31 │ │ │ │ add r2, r3, r3, lsr #31 │ │ │ │ add r1, r2, r2, lsl #1 │ │ │ │ mov r3, #3 │ │ │ │ addmi r7, r3, r9, asr #31 │ │ │ │ sub r0, r0, r1 │ │ │ │ adds r3, r7, r0 │ │ │ │ - beq 952958 <__cxa_atexit@plt+0x9463dc> │ │ │ │ + beq 952928 <__cxa_atexit@plt+0x9463ac> │ │ │ │ cmp r3, #1 │ │ │ │ - beq 952910 <__cxa_atexit@plt+0x946394> │ │ │ │ + beq 9528e0 <__cxa_atexit@plt+0x946364> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9529a8 <__cxa_atexit@plt+0x94642c> │ │ │ │ + bne 952978 <__cxa_atexit@plt+0x9463fc> │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ str r8, [r5, #-12] │ │ │ │ cmp r0, r3 │ │ │ │ str sl, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - bcc 9529f4 <__cxa_atexit@plt+0x946478> │ │ │ │ - ldr r7, [pc, #336] @ 952a38 <__cxa_atexit@plt+0x9464bc> │ │ │ │ - ldr r1, [pc, #336] @ 952a3c <__cxa_atexit@plt+0x9464c0> │ │ │ │ + bcc 9529c4 <__cxa_atexit@plt+0x946448> │ │ │ │ + ldr r7, [pc, #336] @ 952a08 <__cxa_atexit@plt+0x94648c> │ │ │ │ + ldr r1, [pc, #336] @ 952a0c <__cxa_atexit@plt+0x946490> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ - ldr r7, [pc, #308] @ 952a40 <__cxa_atexit@plt+0x9464c4> │ │ │ │ + ldr r7, [pc, #308] @ 952a10 <__cxa_atexit@plt+0x946494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 95299c <__cxa_atexit@plt+0x946420> │ │ │ │ + b 95296c <__cxa_atexit@plt+0x9463f0> │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ str r8, [r5, #-16] │ │ │ │ cmp r0, r3 │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - bcc 9529c4 <__cxa_atexit@plt+0x946448> │ │ │ │ - ldr r7, [pc, #240] @ 952a2c <__cxa_atexit@plt+0x9464b0> │ │ │ │ + bcc 952994 <__cxa_atexit@plt+0x946418> │ │ │ │ + ldr r7, [pc, #240] @ 9529fc <__cxa_atexit@plt+0x946480> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ - ldr r7, [pc, #220] @ 952a30 <__cxa_atexit@plt+0x9464b4> │ │ │ │ + ldr r7, [pc, #220] @ 952a00 <__cxa_atexit@plt+0x946484> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 95299c <__cxa_atexit@plt+0x946420> │ │ │ │ + b 95296c <__cxa_atexit@plt+0x9463f0> │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ str r8, [r5, #-16] │ │ │ │ cmp r0, r3 │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - bcc 9529dc <__cxa_atexit@plt+0x946460> │ │ │ │ - ldr r7, [pc, #156] @ 952a20 <__cxa_atexit@plt+0x9464a4> │ │ │ │ + bcc 9529ac <__cxa_atexit@plt+0x946430> │ │ │ │ + ldr r7, [pc, #156] @ 9529f0 <__cxa_atexit@plt+0x946474> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ - ldr r7, [pc, #136] @ 952a24 <__cxa_atexit@plt+0x9464a8> │ │ │ │ + ldr r7, [pc, #136] @ 9529f4 <__cxa_atexit@plt+0x946478> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #108] @ 952a1c <__cxa_atexit@plt+0x9464a0> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #108] @ 9529ec <__cxa_atexit@plt+0x946470> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #140] @ 952a48 <__cxa_atexit@plt+0x9464cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #140] @ 952a18 <__cxa_atexit@plt+0x94649c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #104] @ 952a34 <__cxa_atexit@plt+0x9464b8> │ │ │ │ + ldr r0, [pc, #104] @ 952a04 <__cxa_atexit@plt+0x946488> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 952a08 <__cxa_atexit@plt+0x94648c> │ │ │ │ - ldr r0, [pc, #68] @ 952a28 <__cxa_atexit@plt+0x9464ac> │ │ │ │ + b 9529d8 <__cxa_atexit@plt+0x94645c> │ │ │ │ + ldr r0, [pc, #68] @ 9529f8 <__cxa_atexit@plt+0x94647c> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 952a08 <__cxa_atexit@plt+0x94648c> │ │ │ │ - ldr r0, [pc, #72] @ 952a44 <__cxa_atexit@plt+0x9464c8> │ │ │ │ + b 9529d8 <__cxa_atexit@plt+0x94645c> │ │ │ │ + ldr r0, [pc, #72] @ 952a14 <__cxa_atexit@plt+0x946498> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - cmpeq sl, #208, 22 @ 0x34000 │ │ │ │ + cmpeq sl, #0, 24 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ - orreq r5, r1, #92, 2 │ │ │ │ + orreq r5, r1, #140, 2 @ 0x23 │ │ │ │ muleq r0, ip, r1 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ - orreq r5, r1, #168, 2 @ 0x2a │ │ │ │ + orreq r5, r1, #216, 2 @ 0x36 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - orreq r5, r1, #244, 2 @ 0x3d │ │ │ │ + orreq r5, r1, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq sl, #164, 24 @ 0xa400 │ │ │ │ - cmpeq sl, #192, 22 @ 0x30000 │ │ │ │ + cmpeq sl, #212, 24 @ 0xd400 │ │ │ │ + cmpeq sl, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #16]! │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 952ab4 <__cxa_atexit@plt+0x946538> │ │ │ │ - ldr r7, [pc, #80] @ 952acc <__cxa_atexit@plt+0x946550> │ │ │ │ - ldr lr, [pc, #80] @ 952ad0 <__cxa_atexit@plt+0x946554> │ │ │ │ + bcc 952a84 <__cxa_atexit@plt+0x946508> │ │ │ │ + ldr r7, [pc, #80] @ 952a9c <__cxa_atexit@plt+0x946520> │ │ │ │ + ldr lr, [pc, #80] @ 952aa0 <__cxa_atexit@plt+0x946524> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str lr, [r8, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - ldr r7, [pc, #40] @ 952ad4 <__cxa_atexit@plt+0x946558> │ │ │ │ + ldr r7, [pc, #40] @ 952aa4 <__cxa_atexit@plt+0x946528> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #28] @ 952ad8 <__cxa_atexit@plt+0x94655c> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #28] @ 952aa8 <__cxa_atexit@plt+0x94652c> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ - orreq r5, r1, #80 @ 0x50 │ │ │ │ + orreq r5, r1, #128 @ 0x80 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sl, #20, 22 @ 0x5000 │ │ │ │ + cmpeq sl, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ 952b04 <__cxa_atexit@plt+0x946588> │ │ │ │ + ldrne r7, [pc, #8] @ 952ad4 <__cxa_atexit@plt+0x946558> │ │ │ │ add r5, r5, #4 │ │ │ │ addne r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq sl, #248, 20 @ 0xf8000 │ │ │ │ - cmpeq sl, #52, 22 @ 0xd000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq sl, #40, 22 @ 0xa000 │ │ │ │ + cmpeq sl, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ - bcc 952b60 <__cxa_atexit@plt+0x9465e4> │ │ │ │ - ldr r7, [pc, #68] @ 952b78 <__cxa_atexit@plt+0x9465fc> │ │ │ │ + bcc 952b30 <__cxa_atexit@plt+0x9465b4> │ │ │ │ + ldr r7, [pc, #68] @ 952b48 <__cxa_atexit@plt+0x9465cc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r7, [r8, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ - ldr r7, [pc, #32] @ 952b7c <__cxa_atexit@plt+0x946600> │ │ │ │ + ldr r7, [pc, #32] @ 952b4c <__cxa_atexit@plt+0x9465d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #24] @ 952b80 <__cxa_atexit@plt+0x946604> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #24] @ 952b50 <__cxa_atexit@plt+0x9465d4> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - orreq r4, r1, #160, 30 @ 0x280 │ │ │ │ + orreq r4, r1, #208, 30 @ 0x340 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq sl, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq sl, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ - bcc 952bdc <__cxa_atexit@plt+0x946660> │ │ │ │ - ldr r7, [pc, #68] @ 952bf4 <__cxa_atexit@plt+0x946678> │ │ │ │ + bcc 952bac <__cxa_atexit@plt+0x946630> │ │ │ │ + ldr r7, [pc, #68] @ 952bc4 <__cxa_atexit@plt+0x946648> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r7, [r8, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ - ldr r7, [pc, #32] @ 952bf8 <__cxa_atexit@plt+0x94667c> │ │ │ │ + ldr r7, [pc, #32] @ 952bc8 <__cxa_atexit@plt+0x94664c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #24] @ 952bfc <__cxa_atexit@plt+0x946680> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #24] @ 952bcc <__cxa_atexit@plt+0x946650> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffffa6c │ │ │ │ - orreq r4, r1, #32, 30 @ 0x80 │ │ │ │ + orreq r4, r1, #80, 30 @ 0x140 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq sl, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq sl, #248, 20 @ 0xf8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 952c60 <__cxa_atexit@plt+0x9466e4> │ │ │ │ + bhi 952c30 <__cxa_atexit@plt+0x9466b4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 952c58 <__cxa_atexit@plt+0x9466dc> │ │ │ │ - ldr r3, [pc, #52] @ 952c68 <__cxa_atexit@plt+0x9466ec> │ │ │ │ - ldr r9, [pc, #52] @ 952c6c <__cxa_atexit@plt+0x9466f0> │ │ │ │ - ldr r2, [pc, #52] @ 952c70 <__cxa_atexit@plt+0x9466f4> │ │ │ │ + beq 952c28 <__cxa_atexit@plt+0x9466ac> │ │ │ │ + ldr r3, [pc, #52] @ 952c38 <__cxa_atexit@plt+0x9466bc> │ │ │ │ + ldr r9, [pc, #52] @ 952c3c <__cxa_atexit@plt+0x9466c0> │ │ │ │ + ldr r2, [pc, #52] @ 952c40 <__cxa_atexit@plt+0x9466c4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #108, 20 @ 0x6c000 │ │ │ │ - cmpeq sl, #124, 20 @ 0x7c000 │ │ │ │ - orreq r3, r1, #208, 4 │ │ │ │ - cmpeq sl, #204, 20 @ 0xcc000 │ │ │ │ + cmpeq sl, #156, 20 @ 0x9c000 │ │ │ │ + cmpeq sl, #172, 20 @ 0xac000 │ │ │ │ + orreq r3, r1, #0, 6 │ │ │ │ + cmpeq sl, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 952cd4 <__cxa_atexit@plt+0x946758> │ │ │ │ + bhi 952ca4 <__cxa_atexit@plt+0x946728> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 952ccc <__cxa_atexit@plt+0x946750> │ │ │ │ - ldr r3, [pc, #52] @ 952cdc <__cxa_atexit@plt+0x946760> │ │ │ │ - ldr r9, [pc, #52] @ 952ce0 <__cxa_atexit@plt+0x946764> │ │ │ │ - ldr r2, [pc, #52] @ 952ce4 <__cxa_atexit@plt+0x946768> │ │ │ │ + beq 952c9c <__cxa_atexit@plt+0x946720> │ │ │ │ + ldr r3, [pc, #52] @ 952cac <__cxa_atexit@plt+0x946730> │ │ │ │ + ldr r9, [pc, #52] @ 952cb0 <__cxa_atexit@plt+0x946734> │ │ │ │ + ldr r2, [pc, #52] @ 952cb4 <__cxa_atexit@plt+0x946738> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #112, 20 @ 0x70000 │ │ │ │ - cmpeq sl, #128, 20 @ 0x80000 │ │ │ │ - orreq r3, r1, #92, 4 @ 0xc0000005 │ │ │ │ - cmpeq sl, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq sl, #160, 20 @ 0xa0000 │ │ │ │ + cmpeq sl, #176, 20 @ 0xb0000 │ │ │ │ + orreq r3, r1, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq sl, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 952d50 <__cxa_atexit@plt+0x9467d4> │ │ │ │ + bhi 952d20 <__cxa_atexit@plt+0x9467a4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 952d5c <__cxa_atexit@plt+0x9467e0> │ │ │ │ - ldr r1, [pc, #80] @ 952d6c <__cxa_atexit@plt+0x9467f0> │ │ │ │ + bcc 952d2c <__cxa_atexit@plt+0x9467b0> │ │ │ │ + ldr r1, [pc, #80] @ 952d3c <__cxa_atexit@plt+0x9467c0> │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #56] @ 952d70 <__cxa_atexit@plt+0x9467f4> │ │ │ │ + ldr r1, [pc, #56] @ 952d40 <__cxa_atexit@plt+0x9467c4> │ │ │ │ sub r7, r5, r7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 952d74 <__cxa_atexit@plt+0x9467f8> │ │ │ │ + ldr r7, [pc, #40] @ 952d44 <__cxa_atexit@plt+0x9467c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, #232, 2 @ 0x3a │ │ │ │ - orreq r3, r1, #192, 4 │ │ │ │ - orreq r4, r1, #184, 26 @ 0x2e00 │ │ │ │ - cmpeq sl, #236, 18 @ 0x3b0000 │ │ │ │ + orreq r3, r1, #24, 4 @ 0x80000001 │ │ │ │ + orreq r3, r1, #240, 4 │ │ │ │ + orreq r4, r1, #232, 26 @ 0x3a00 │ │ │ │ + cmpeq sl, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 952de0 <__cxa_atexit@plt+0x946864> │ │ │ │ + bhi 952db0 <__cxa_atexit@plt+0x946834> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 952dec <__cxa_atexit@plt+0x946870> │ │ │ │ - ldr r1, [pc, #80] @ 952dfc <__cxa_atexit@plt+0x946880> │ │ │ │ + bcc 952dbc <__cxa_atexit@plt+0x946840> │ │ │ │ + ldr r1, [pc, #80] @ 952dcc <__cxa_atexit@plt+0x946850> │ │ │ │ sub r9, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r5, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr r1, [pc, #56] @ 952e00 <__cxa_atexit@plt+0x946884> │ │ │ │ + ldr r1, [pc, #56] @ 952dd0 <__cxa_atexit@plt+0x946854> │ │ │ │ sub r7, r5, r7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 952e04 <__cxa_atexit@plt+0x946888> │ │ │ │ + ldr r7, [pc, #40] @ 952dd4 <__cxa_atexit@plt+0x946858> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r3, r1, #88, 2 │ │ │ │ - orreq r3, r1, #48, 4 │ │ │ │ - orreq r4, r1, #40, 26 @ 0xa00 │ │ │ │ + orreq r3, r1, #136, 2 @ 0x22 │ │ │ │ + orreq r3, r1, #96, 4 │ │ │ │ + orreq r4, r1, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r2, lr │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub lr, r5, #20 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 952f04 <__cxa_atexit@plt+0x946988> │ │ │ │ + bhi 952ed4 <__cxa_atexit@plt+0x946958> │ │ │ │ mov r2, #2 │ │ │ │ add r3, r9, r9, lsr #31 │ │ │ │ and r2, r2, r9, lsr #30 │ │ │ │ add r0, r3, r3, lsr #31 │ │ │ │ add r7, r2, r9, asr #31 │ │ │ │ asr r1, r0, #1 │ │ │ │ lsr r2, r9, #31 │ │ │ │ add r3, r7, r3 │ │ │ │ bic r0, r0, #1 │ │ │ │ subs r3, r3, r0 │ │ │ │ - beq 952ea8 <__cxa_atexit@plt+0x94692c> │ │ │ │ + beq 952e78 <__cxa_atexit@plt+0x9468fc> │ │ │ │ cmp r3, #1 │ │ │ │ - bne 952ef8 <__cxa_atexit@plt+0x94697c> │ │ │ │ + bne 952ec8 <__cxa_atexit@plt+0x94694c> │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r5, #-4]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ str r8, [r5, #-12] │ │ │ │ cmp r0, r3 │ │ │ │ str r2, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - bcc 952f14 <__cxa_atexit@plt+0x946998> │ │ │ │ - ldr r7, [pc, #224] @ 952f60 <__cxa_atexit@plt+0x9469e4> │ │ │ │ - ldr r0, [pc, #224] @ 952f64 <__cxa_atexit@plt+0x9469e8> │ │ │ │ + bcc 952ee4 <__cxa_atexit@plt+0x946968> │ │ │ │ + ldr r7, [pc, #224] @ 952f30 <__cxa_atexit@plt+0x9469b4> │ │ │ │ + ldr r0, [pc, #224] @ 952f34 <__cxa_atexit@plt+0x9469b8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ - ldr r7, [pc, #196] @ 952f68 <__cxa_atexit@plt+0x9469ec> │ │ │ │ + ldr r7, [pc, #196] @ 952f38 <__cxa_atexit@plt+0x9469bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 952eec <__cxa_atexit@plt+0x946970> │ │ │ │ + b 952ebc <__cxa_atexit@plt+0x946940> │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5, #-4] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ str r8, [r5, #-16] │ │ │ │ cmp r0, r3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - bcc 952f2c <__cxa_atexit@plt+0x9469b0> │ │ │ │ - ldr r7, [pc, #128] @ 952f54 <__cxa_atexit@plt+0x9469d8> │ │ │ │ + bcc 952efc <__cxa_atexit@plt+0x946980> │ │ │ │ + ldr r7, [pc, #128] @ 952f24 <__cxa_atexit@plt+0x9469a8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ - ldr r7, [pc, #108] @ 952f58 <__cxa_atexit@plt+0x9469dc> │ │ │ │ + ldr r7, [pc, #108] @ 952f28 <__cxa_atexit@plt+0x9469ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #80] @ 952f50 <__cxa_atexit@plt+0x9469d4> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #80] @ 952f20 <__cxa_atexit@plt+0x9469a4> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #100] @ 952f70 <__cxa_atexit@plt+0x9469f4> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #100] @ 952f40 <__cxa_atexit@plt+0x9469c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #80] @ 952f6c <__cxa_atexit@plt+0x9469f0> │ │ │ │ + ldr r0, [pc, #80] @ 952f3c <__cxa_atexit@plt+0x9469c0> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 952f40 <__cxa_atexit@plt+0x9469c4> │ │ │ │ - ldr r0, [pc, #40] @ 952f5c <__cxa_atexit@plt+0x9469e0> │ │ │ │ + b 952f10 <__cxa_atexit@plt+0x946994> │ │ │ │ + ldr r0, [pc, #40] @ 952f2c <__cxa_atexit@plt+0x9469b0> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #20 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - cmpeq sl, #228, 14 @ 0x3900000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + cmpeq sl, #20, 16 @ 0x140000 │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ - orreq r4, r1, #28, 24 @ 0x1c00 │ │ │ │ + orreq r4, r1, #76, 24 @ 0x4c00 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - orreq r4, r1, #92, 24 @ 0x5c00 │ │ │ │ + orreq r4, r1, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sl, #140, 16 @ 0x8c0000 │ │ │ │ - cmpeq sl, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq sl, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq sl, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ str r7, [r3, #16]! │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 952fdc <__cxa_atexit@plt+0x946a60> │ │ │ │ - ldr r7, [pc, #80] @ 952ff4 <__cxa_atexit@plt+0x946a78> │ │ │ │ - ldr lr, [pc, #80] @ 952ff8 <__cxa_atexit@plt+0x946a7c> │ │ │ │ + bcc 952fac <__cxa_atexit@plt+0x946a30> │ │ │ │ + ldr r7, [pc, #80] @ 952fc4 <__cxa_atexit@plt+0x946a48> │ │ │ │ + ldr lr, [pc, #80] @ 952fc8 <__cxa_atexit@plt+0x946a4c> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str lr, [r8, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - ldr r7, [pc, #40] @ 952ffc <__cxa_atexit@plt+0x946a80> │ │ │ │ + ldr r7, [pc, #40] @ 952fcc <__cxa_atexit@plt+0x946a50> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #28] @ 953000 <__cxa_atexit@plt+0x946a84> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #28] @ 952fd0 <__cxa_atexit@plt+0x946a54> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - orreq r4, r1, #40, 22 @ 0xa000 │ │ │ │ + orreq r4, r1, #88, 22 @ 0x16000 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmpeq sl, #80, 14 @ 0x1400000 │ │ │ │ + cmpeq sl, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #2] │ │ │ │ - ldrne r7, [pc, #8] @ 95302c <__cxa_atexit@plt+0x946ab0> │ │ │ │ + ldrne r7, [pc, #8] @ 952ffc <__cxa_atexit@plt+0x946a80> │ │ │ │ add r5, r5, #4 │ │ │ │ addne r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq sl, #52, 14 @ 0xd00000 │ │ │ │ - cmpeq sl, #84, 14 @ 0x1500000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq sl, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq sl, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #16] │ │ │ │ - bcc 953088 <__cxa_atexit@plt+0x946b0c> │ │ │ │ - ldr r7, [pc, #68] @ 9530a0 <__cxa_atexit@plt+0x946b24> │ │ │ │ + bcc 953058 <__cxa_atexit@plt+0x946adc> │ │ │ │ + ldr r7, [pc, #68] @ 953070 <__cxa_atexit@plt+0x946af4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r7, [r8, #4]! │ │ │ │ add r5, r5, #20 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [r8, #16] │ │ │ │ - ldr r7, [pc, #32] @ 9530a4 <__cxa_atexit@plt+0x946b28> │ │ │ │ + ldr r7, [pc, #32] @ 953074 <__cxa_atexit@plt+0x946af8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #24] @ 9530a8 <__cxa_atexit@plt+0x946b2c> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #24] @ 953078 <__cxa_atexit@plt+0x946afc> │ │ │ │ mov r2, #20 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffffc8c │ │ │ │ - orreq r4, r1, #132, 20 @ 0x84000 │ │ │ │ + orreq r4, r1, #180, 20 @ 0xb4000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq sl, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq sl, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 953118 <__cxa_atexit@plt+0x946b9c> │ │ │ │ - ldr r3, [pc, #88] @ 953128 <__cxa_atexit@plt+0x946bac> │ │ │ │ + bhi 9530e8 <__cxa_atexit@plt+0x946b6c> │ │ │ │ + ldr r3, [pc, #88] @ 9530f8 <__cxa_atexit@plt+0x946b7c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 953108 <__cxa_atexit@plt+0x946b8c> │ │ │ │ - ldr r3, [pc, #72] @ 95312c <__cxa_atexit@plt+0x946bb0> │ │ │ │ + beq 9530d8 <__cxa_atexit@plt+0x946b5c> │ │ │ │ + ldr r3, [pc, #72] @ 9530fc <__cxa_atexit@plt+0x946b80> │ │ │ │ mov r1, #1711276032 @ 0x66000000 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #64] @ 953130 <__cxa_atexit@plt+0x946bb4> │ │ │ │ + ldr r7, [pc, #64] @ 953100 <__cxa_atexit@plt+0x946b84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldrb r2, [r8, #10] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r1, r2, lsl #24 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 953134 <__cxa_atexit@plt+0x946bb8> │ │ │ │ + ldr r7, [pc, #20] @ 953104 <__cxa_atexit@plt+0x946b88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r2, r1, #184, 28 @ 0xb80 │ │ │ │ - orreq r2, r1, #172, 28 @ 0xac0 │ │ │ │ - cmpeq sl, #152, 12 @ 0x9800000 │ │ │ │ - cmpeq sl, #112, 12 @ 0x7000000 │ │ │ │ + orreq r2, r1, #232, 28 @ 0xe80 │ │ │ │ + orreq r2, r1, #220, 28 @ 0xdc0 │ │ │ │ + cmpeq sl, #200, 12 @ 0xc800000 │ │ │ │ + cmpeq sl, #160, 12 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 953174 <__cxa_atexit@plt+0x946bf8> │ │ │ │ + ldr r2, [pc, #40] @ 953144 <__cxa_atexit@plt+0x946bc8> │ │ │ │ mov r1, #1711276032 @ 0x66000000 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 953178 <__cxa_atexit@plt+0x946bfc> │ │ │ │ + ldr r3, [pc, #32] @ 953148 <__cxa_atexit@plt+0x946bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrb r7, [r7, #10] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r1, r7, lsl #24 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r1, #80, 28 @ 0x500 │ │ │ │ - orreq r2, r1, #68, 28 @ 0x440 │ │ │ │ + orreq r2, r1, #128, 28 @ 0x800 │ │ │ │ + orreq r2, r1, #116, 28 @ 0x740 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9531fc <__cxa_atexit@plt+0x946c80> │ │ │ │ - ldr r3, [pc, #136] @ 953224 <__cxa_atexit@plt+0x946ca8> │ │ │ │ + bhi 9531cc <__cxa_atexit@plt+0x946c50> │ │ │ │ + ldr r3, [pc, #136] @ 9531f4 <__cxa_atexit@plt+0x946c78> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9531ec <__cxa_atexit@plt+0x946c70> │ │ │ │ + beq 9531bc <__cxa_atexit@plt+0x946c40> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95320c <__cxa_atexit@plt+0x946c90> │ │ │ │ + bcc 9531dc <__cxa_atexit@plt+0x946c60> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #104] @ 95322c <__cxa_atexit@plt+0x946cb0> │ │ │ │ + ldr r1, [pc, #104] @ 9531fc <__cxa_atexit@plt+0x946c80> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1644167168 @ 0x62000000 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -2431773,67 +2431761,67 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 953228 <__cxa_atexit@plt+0x946cac> │ │ │ │ + ldr r7, [pc, #36] @ 9531f8 <__cxa_atexit@plt+0x946c7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #188, 10 @ 0x2f000000 │ │ │ │ - orreq r2, r1, #136, 28 @ 0x880 │ │ │ │ + cmpeq sl, #236, 10 @ 0x3b000000 │ │ │ │ + orreq r2, r1, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95327c <__cxa_atexit@plt+0x946d00> │ │ │ │ + bcc 95324c <__cxa_atexit@plt+0x946cd0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 953288 <__cxa_atexit@plt+0x946d0c> │ │ │ │ + ldr r1, [pc, #48] @ 953258 <__cxa_atexit@plt+0x946cdc> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #1644167168 @ 0x62000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r1, #244, 26 @ 0x3d00 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r1, #36, 28 @ 0x240 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95330c <__cxa_atexit@plt+0x946d90> │ │ │ │ - ldr r3, [pc, #136] @ 953334 <__cxa_atexit@plt+0x946db8> │ │ │ │ + bhi 9532dc <__cxa_atexit@plt+0x946d60> │ │ │ │ + ldr r3, [pc, #136] @ 953304 <__cxa_atexit@plt+0x946d88> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 9532fc <__cxa_atexit@plt+0x946d80> │ │ │ │ + beq 9532cc <__cxa_atexit@plt+0x946d50> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95331c <__cxa_atexit@plt+0x946da0> │ │ │ │ + bcc 9532ec <__cxa_atexit@plt+0x946d70> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #104] @ 95333c <__cxa_atexit@plt+0x946dc0> │ │ │ │ + ldr r1, [pc, #104] @ 95330c <__cxa_atexit@plt+0x946d90> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #905969664 @ 0x36000000 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -2431841,67 +2431829,67 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 953338 <__cxa_atexit@plt+0x946dbc> │ │ │ │ + ldr r7, [pc, #36] @ 953308 <__cxa_atexit@plt+0x946d8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #176, 8 @ 0xb0000000 │ │ │ │ - orreq r2, r1, #120, 26 @ 0x1e00 │ │ │ │ + cmpeq sl, #224, 8 @ 0xe0000000 │ │ │ │ + orreq r2, r1, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95338c <__cxa_atexit@plt+0x946e10> │ │ │ │ + bcc 95335c <__cxa_atexit@plt+0x946de0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 953398 <__cxa_atexit@plt+0x946e1c> │ │ │ │ + ldr r1, [pc, #48] @ 953368 <__cxa_atexit@plt+0x946dec> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #905969664 @ 0x36000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r1, #228, 24 @ 0xe400 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r1, #20, 26 @ 0x500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95341c <__cxa_atexit@plt+0x946ea0> │ │ │ │ - ldr r3, [pc, #136] @ 953444 <__cxa_atexit@plt+0x946ec8> │ │ │ │ + bhi 9533ec <__cxa_atexit@plt+0x946e70> │ │ │ │ + ldr r3, [pc, #136] @ 953414 <__cxa_atexit@plt+0x946e98> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95340c <__cxa_atexit@plt+0x946e90> │ │ │ │ + beq 9533dc <__cxa_atexit@plt+0x946e60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95342c <__cxa_atexit@plt+0x946eb0> │ │ │ │ + bcc 9533fc <__cxa_atexit@plt+0x946e80> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #104] @ 95344c <__cxa_atexit@plt+0x946ed0> │ │ │ │ + ldr r1, [pc, #104] @ 95341c <__cxa_atexit@plt+0x946ea0> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #855638016 @ 0x33000000 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -2431909,139 +2431897,139 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 953448 <__cxa_atexit@plt+0x946ecc> │ │ │ │ + ldr r7, [pc, #36] @ 953418 <__cxa_atexit@plt+0x946e9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #164, 6 @ 0x90000002 │ │ │ │ - orreq r2, r1, #104, 24 @ 0x6800 │ │ │ │ + cmpeq sl, #212, 6 @ 0x50000003 │ │ │ │ + orreq r2, r1, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95349c <__cxa_atexit@plt+0x946f20> │ │ │ │ + bcc 95346c <__cxa_atexit@plt+0x946ef0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 9534a8 <__cxa_atexit@plt+0x946f2c> │ │ │ │ + ldr r1, [pc, #48] @ 953478 <__cxa_atexit@plt+0x946efc> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #855638016 @ 0x33000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r1, #212, 22 @ 0x35000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r1, #4, 24 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 953534 <__cxa_atexit@plt+0x946fb8> │ │ │ │ - ldr r7, [pc, #144] @ 95355c <__cxa_atexit@plt+0x946fe0> │ │ │ │ + bhi 953504 <__cxa_atexit@plt+0x946f88> │ │ │ │ + ldr r7, [pc, #144] @ 95352c <__cxa_atexit@plt+0x946fb0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 953524 <__cxa_atexit@plt+0x946fa8> │ │ │ │ + beq 9534f4 <__cxa_atexit@plt+0x946f78> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 953544 <__cxa_atexit@plt+0x946fc8> │ │ │ │ + bcc 953514 <__cxa_atexit@plt+0x946f98> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ mov r1, #1 │ │ │ │ lsl r3, r7, #1 │ │ │ │ orr r7, r1, r7, lsl #1 │ │ │ │ mvn r1, #-16777216 @ 0xff000000 │ │ │ │ and r3, r1, r3, asr #31 │ │ │ │ - ldr r1, [pc, #92] @ 953564 <__cxa_atexit@plt+0x946fe8> │ │ │ │ + ldr r1, [pc, #92] @ 953534 <__cxa_atexit@plt+0x946fb8> │ │ │ │ orr r3, r3, #956301312 @ 0x39000000 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5] │ │ │ │ str r3, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 953560 <__cxa_atexit@plt+0x946fe4> │ │ │ │ + ldr r7, [pc, #36] @ 953530 <__cxa_atexit@plt+0x946fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq sl, #144, 4 │ │ │ │ - orreq r2, r1, #72, 22 @ 0x12000 │ │ │ │ + cmpeq sl, #192, 4 │ │ │ │ + orreq r2, r1, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9535bc <__cxa_atexit@plt+0x947040> │ │ │ │ + bcc 95358c <__cxa_atexit@plt+0x947010> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ mov r1, #1 │ │ │ │ lsl r2, r7, #1 │ │ │ │ orr r7, r1, r7, lsl #1 │ │ │ │ mvn r1, #-16777216 @ 0xff000000 │ │ │ │ and r2, r1, r2, asr #31 │ │ │ │ - ldr r1, [pc, #36] @ 9535c8 <__cxa_atexit@plt+0x94704c> │ │ │ │ + ldr r1, [pc, #36] @ 953598 <__cxa_atexit@plt+0x94701c> │ │ │ │ orr r2, r2, #956301312 @ 0x39000000 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r1, #172, 20 @ 0xac000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r1, #220, 20 @ 0xdc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95364c <__cxa_atexit@plt+0x9470d0> │ │ │ │ - ldr r3, [pc, #136] @ 953674 <__cxa_atexit@plt+0x9470f8> │ │ │ │ + bhi 95361c <__cxa_atexit@plt+0x9470a0> │ │ │ │ + ldr r3, [pc, #136] @ 953644 <__cxa_atexit@plt+0x9470c8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95363c <__cxa_atexit@plt+0x9470c0> │ │ │ │ + beq 95360c <__cxa_atexit@plt+0x947090> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95365c <__cxa_atexit@plt+0x9470e0> │ │ │ │ + bcc 95362c <__cxa_atexit@plt+0x9470b0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #104] @ 95367c <__cxa_atexit@plt+0x947100> │ │ │ │ + ldr r1, [pc, #104] @ 95364c <__cxa_atexit@plt+0x9470d0> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #956301312 @ 0x39000000 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -2432049,112 +2432037,112 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 953678 <__cxa_atexit@plt+0x9470fc> │ │ │ │ + ldr r7, [pc, #36] @ 953648 <__cxa_atexit@plt+0x9470cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #124, 2 │ │ │ │ - orreq r2, r1, #56, 20 @ 0x38000 │ │ │ │ + cmpeq sl, #172, 2 @ 0x2b │ │ │ │ + orreq r2, r1, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9536cc <__cxa_atexit@plt+0x947150> │ │ │ │ + bcc 95369c <__cxa_atexit@plt+0x947120> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 9536d8 <__cxa_atexit@plt+0x94715c> │ │ │ │ + ldr r1, [pc, #48] @ 9536a8 <__cxa_atexit@plt+0x94712c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #956301312 @ 0x39000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r1, #164, 18 @ 0x290000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r1, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 953720 <__cxa_atexit@plt+0x9471a4> │ │ │ │ - ldr r7, [pc, #52] @ 953734 <__cxa_atexit@plt+0x9471b8> │ │ │ │ + bhi 9536f0 <__cxa_atexit@plt+0x947174> │ │ │ │ + ldr r7, [pc, #52] @ 953704 <__cxa_atexit@plt+0x947188> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ - beq 953714 <__cxa_atexit@plt+0x947198> │ │ │ │ + beq 9536e4 <__cxa_atexit@plt+0x947168> │ │ │ │ mov r7, r8 │ │ │ │ - b 953744 <__cxa_atexit@plt+0x9471c8> │ │ │ │ + b 953714 <__cxa_atexit@plt+0x947198> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 953738 <__cxa_atexit@plt+0x9471bc> │ │ │ │ + ldr r7, [pc, #16] @ 953708 <__cxa_atexit@plt+0x94718c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sl, #168 @ 0xa8 │ │ │ │ + cmpeq sl, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 9537a8 <__cxa_atexit@plt+0x94722c> │ │ │ │ - ldr r2, [pc, #196] @ 95382c <__cxa_atexit@plt+0x9472b0> │ │ │ │ + bne 953778 <__cxa_atexit@plt+0x9471fc> │ │ │ │ + ldr r2, [pc, #196] @ 9537fc <__cxa_atexit@plt+0x947280> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 953804 <__cxa_atexit@plt+0x947288> │ │ │ │ + beq 9537d4 <__cxa_atexit@plt+0x947258> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 953810 <__cxa_atexit@plt+0x947294> │ │ │ │ + bcc 9537e0 <__cxa_atexit@plt+0x947264> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #160] @ 953830 <__cxa_atexit@plt+0x9472b4> │ │ │ │ + ldr r1, [pc, #160] @ 953800 <__cxa_atexit@plt+0x947284> │ │ │ │ mvn r3, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ and r3, r3, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ orr r3, r3, #889192448 @ 0x35000000 │ │ │ │ - b 9537ec <__cxa_atexit@plt+0x947270> │ │ │ │ - ldr r2, [pc, #116] @ 953824 <__cxa_atexit@plt+0x9472a8> │ │ │ │ + b 9537bc <__cxa_atexit@plt+0x947240> │ │ │ │ + ldr r2, [pc, #116] @ 9537f4 <__cxa_atexit@plt+0x947278> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 953804 <__cxa_atexit@plt+0x947288> │ │ │ │ + beq 9537d4 <__cxa_atexit@plt+0x947258> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 953810 <__cxa_atexit@plt+0x947294> │ │ │ │ + bcc 9537e0 <__cxa_atexit@plt+0x947264> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #80] @ 953828 <__cxa_atexit@plt+0x9472ac> │ │ │ │ + ldr r1, [pc, #80] @ 9537f8 <__cxa_atexit@plt+0x94727c> │ │ │ │ mvn r3, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ and r3, r3, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ orr r3, r3, #872415232 @ 0x34000000 │ │ │ │ str r7, [r6, #8] │ │ │ │ @@ -2432166,127 +2432154,127 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq r2, r1, #112, 16 @ 0x700000 │ │ │ │ + orreq r2, r1, #160, 16 @ 0xa00000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - orreq r2, r1, #184, 16 @ 0xb80000 │ │ │ │ + orreq r2, r1, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 953880 <__cxa_atexit@plt+0x947304> │ │ │ │ + bcc 953850 <__cxa_atexit@plt+0x9472d4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 95388c <__cxa_atexit@plt+0x947310> │ │ │ │ + ldr r1, [pc, #48] @ 95385c <__cxa_atexit@plt+0x9472e0> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #889192448 @ 0x35000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r1, #240, 14 @ 0x3c00000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r1, #32, 16 @ 0x200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9538dc <__cxa_atexit@plt+0x947360> │ │ │ │ + bcc 9538ac <__cxa_atexit@plt+0x947330> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 9538e8 <__cxa_atexit@plt+0x94736c> │ │ │ │ + ldr r1, [pc, #48] @ 9538b8 <__cxa_atexit@plt+0x94733c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #872415232 @ 0x34000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r1, #148, 14 @ 0x2500000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r1, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 953930 <__cxa_atexit@plt+0x9473b4> │ │ │ │ - ldr r7, [pc, #52] @ 953944 <__cxa_atexit@plt+0x9473c8> │ │ │ │ + bhi 953900 <__cxa_atexit@plt+0x947384> │ │ │ │ + ldr r7, [pc, #52] @ 953914 <__cxa_atexit@plt+0x947398> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ - beq 953924 <__cxa_atexit@plt+0x9473a8> │ │ │ │ + beq 9538f4 <__cxa_atexit@plt+0x947378> │ │ │ │ mov r7, r8 │ │ │ │ - b 953954 <__cxa_atexit@plt+0x9473d8> │ │ │ │ + b 953924 <__cxa_atexit@plt+0x9473a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 953948 <__cxa_atexit@plt+0x9473cc> │ │ │ │ + ldr r7, [pc, #16] @ 953918 <__cxa_atexit@plt+0x94739c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sl, #156, 28 @ 0x9c0 │ │ │ │ + cmpeq sl, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 9539b8 <__cxa_atexit@plt+0x94743c> │ │ │ │ - ldr r2, [pc, #196] @ 953a3c <__cxa_atexit@plt+0x9474c0> │ │ │ │ + bne 953988 <__cxa_atexit@plt+0x94740c> │ │ │ │ + ldr r2, [pc, #196] @ 953a0c <__cxa_atexit@plt+0x947490> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 953a14 <__cxa_atexit@plt+0x947498> │ │ │ │ + beq 9539e4 <__cxa_atexit@plt+0x947468> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 953a20 <__cxa_atexit@plt+0x9474a4> │ │ │ │ + bcc 9539f0 <__cxa_atexit@plt+0x947474> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #160] @ 953a40 <__cxa_atexit@plt+0x9474c4> │ │ │ │ + ldr r1, [pc, #160] @ 953a10 <__cxa_atexit@plt+0x947494> │ │ │ │ mvn r3, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #1 │ │ │ │ and r3, r3, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ orr r3, r3, #939524096 @ 0x38000000 │ │ │ │ - b 9539fc <__cxa_atexit@plt+0x947480> │ │ │ │ - ldr r2, [pc, #116] @ 953a34 <__cxa_atexit@plt+0x9474b8> │ │ │ │ + b 9539cc <__cxa_atexit@plt+0x947450> │ │ │ │ + ldr r2, [pc, #116] @ 953a04 <__cxa_atexit@plt+0x947488> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 953a14 <__cxa_atexit@plt+0x947498> │ │ │ │ + beq 9539e4 <__cxa_atexit@plt+0x947468> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 953a20 <__cxa_atexit@plt+0x9474a4> │ │ │ │ + bcc 9539f0 <__cxa_atexit@plt+0x947474> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #80] @ 953a38 <__cxa_atexit@plt+0x9474bc> │ │ │ │ + ldr r1, [pc, #80] @ 953a08 <__cxa_atexit@plt+0x94748c> │ │ │ │ mvn r3, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #1 │ │ │ │ and r3, r3, r7, asr #31 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ orr r3, r3, #922746880 @ 0x37000000 │ │ │ │ str r7, [r6, #8] │ │ │ │ @@ -2432298,323 +2432286,323 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq r2, r1, #96, 12 @ 0x6000000 │ │ │ │ + orreq r2, r1, #144, 12 @ 0x9000000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - orreq r2, r1, #168, 12 @ 0xa800000 │ │ │ │ + orreq r2, r1, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 953a90 <__cxa_atexit@plt+0x947514> │ │ │ │ + bcc 953a60 <__cxa_atexit@plt+0x9474e4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 953a9c <__cxa_atexit@plt+0x947520> │ │ │ │ + ldr r1, [pc, #48] @ 953a6c <__cxa_atexit@plt+0x9474f0> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #939524096 @ 0x38000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r1, #224, 10 @ 0x38000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r1, #16, 12 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 953aec <__cxa_atexit@plt+0x947570> │ │ │ │ + bcc 953abc <__cxa_atexit@plt+0x947540> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 953af8 <__cxa_atexit@plt+0x94757c> │ │ │ │ + ldr r1, [pc, #48] @ 953ac8 <__cxa_atexit@plt+0x94754c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #922746880 @ 0x37000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r2, r1, #132, 10 @ 0x21000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r2, r1, #180, 10 @ 0x2d000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 953b48 <__cxa_atexit@plt+0x9475cc> │ │ │ │ - ldr r2, [pc, #56] @ 953b50 <__cxa_atexit@plt+0x9475d4> │ │ │ │ + bhi 953b18 <__cxa_atexit@plt+0x94759c> │ │ │ │ + ldr r2, [pc, #56] @ 953b20 <__cxa_atexit@plt+0x9475a4> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 953b3c <__cxa_atexit@plt+0x9475c0> │ │ │ │ - ldr r3, [pc, #36] @ 953b54 <__cxa_atexit@plt+0x9475d8> │ │ │ │ + beq 953b0c <__cxa_atexit@plt+0x947590> │ │ │ │ + ldr r3, [pc, #36] @ 953b24 <__cxa_atexit@plt+0x9475a8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq r2, r1, #228, 6 @ 0x90000003 │ │ │ │ + orreq r2, r1, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 953b78 <__cxa_atexit@plt+0x9475fc> │ │ │ │ + ldr r3, [pc, #16] @ 953b48 <__cxa_atexit@plt+0x9475cc> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ - orreq r2, r1, #168, 6 @ 0xa0000002 │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ + orreq r2, r1, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 953bb8 <__cxa_atexit@plt+0x94763c> │ │ │ │ - ldr r3, [pc, #40] @ 953bc8 <__cxa_atexit@plt+0x94764c> │ │ │ │ - ldr r8, [pc, #40] @ 953bcc <__cxa_atexit@plt+0x947650> │ │ │ │ + bcc 953b88 <__cxa_atexit@plt+0x94760c> │ │ │ │ + ldr r3, [pc, #40] @ 953b98 <__cxa_atexit@plt+0x94761c> │ │ │ │ + ldr r8, [pc, #40] @ 953b9c <__cxa_atexit@plt+0x947620> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - teqeq r6, #13056 @ 0x3300 │ │ │ │ + teqeq r6, #41728 @ 0xa300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 953c58 <__cxa_atexit@plt+0x9476dc> │ │ │ │ - ldr r2, [pc, #132] @ 953c74 <__cxa_atexit@plt+0x9476f8> │ │ │ │ + bhi 953c28 <__cxa_atexit@plt+0x9476ac> │ │ │ │ + ldr r2, [pc, #132] @ 953c44 <__cxa_atexit@plt+0x9476c8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #-4] │ │ │ │ - beq 953c50 <__cxa_atexit@plt+0x9476d4> │ │ │ │ + beq 953c20 <__cxa_atexit@plt+0x9476a4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 953c64 <__cxa_atexit@plt+0x9476e8> │ │ │ │ - ldr r0, [pc, #88] @ 953c78 <__cxa_atexit@plt+0x9476fc> │ │ │ │ - ldr lr, [pc, #88] @ 953c7c <__cxa_atexit@plt+0x947700> │ │ │ │ + bcc 953c34 <__cxa_atexit@plt+0x9476b8> │ │ │ │ + ldr r0, [pc, #88] @ 953c48 <__cxa_atexit@plt+0x9476cc> │ │ │ │ + ldr lr, [pc, #88] @ 953c4c <__cxa_atexit@plt+0x9476d0> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r0, [r3, #-8] │ │ │ │ str r6, [r3, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #60] @ 953c80 <__cxa_atexit@plt+0x947704> │ │ │ │ + ldr r6, [pc, #60] @ 953c50 <__cxa_atexit@plt+0x9476d4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - orreq r2, r1, #208, 4 │ │ │ │ + orreq r2, r1, #0, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 953cd4 <__cxa_atexit@plt+0x947758> │ │ │ │ - ldr r2, [pc, #56] @ 953ce0 <__cxa_atexit@plt+0x947764> │ │ │ │ - ldr r1, [pc, #56] @ 953ce4 <__cxa_atexit@plt+0x947768> │ │ │ │ + bcc 953ca4 <__cxa_atexit@plt+0x947728> │ │ │ │ + ldr r2, [pc, #56] @ 953cb0 <__cxa_atexit@plt+0x947734> │ │ │ │ + ldr r1, [pc, #56] @ 953cb4 <__cxa_atexit@plt+0x947738> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ - ldr r3, [pc, #28] @ 953ce8 <__cxa_atexit@plt+0x94776c> │ │ │ │ + ldr r3, [pc, #28] @ 953cb8 <__cxa_atexit@plt+0x94773c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - orreq r2, r1, #72, 4 @ 0x80000004 │ │ │ │ + orreq r2, r1, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 953d64 <__cxa_atexit@plt+0x9477e8> │ │ │ │ + bhi 953d34 <__cxa_atexit@plt+0x9477b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 953d70 <__cxa_atexit@plt+0x9477f4> │ │ │ │ - ldr r2, [pc, #76] @ 953d80 <__cxa_atexit@plt+0x947804> │ │ │ │ - ldr r1, [pc, #76] @ 953d84 <__cxa_atexit@plt+0x947808> │ │ │ │ + bcc 953d40 <__cxa_atexit@plt+0x9477c4> │ │ │ │ + ldr r2, [pc, #76] @ 953d50 <__cxa_atexit@plt+0x9477d4> │ │ │ │ + ldr r1, [pc, #76] @ 953d54 <__cxa_atexit@plt+0x9477d8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 953d88 <__cxa_atexit@plt+0x94780c> │ │ │ │ + ldr r8, [pc, #56] @ 953d58 <__cxa_atexit@plt+0x9477dc> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - orreq r2, r1, #204, 2 @ 0x33 │ │ │ │ - teqeq r6, #144, 20 @ 0x90000 │ │ │ │ + orreq r2, r1, #252, 2 @ 0x3f │ │ │ │ + teqeq r6, #0, 22 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 953dd4 <__cxa_atexit@plt+0x947858> │ │ │ │ - ldr r2, [pc, #56] @ 953dec <__cxa_atexit@plt+0x947870> │ │ │ │ - ldr r1, [pc, #56] @ 953df0 <__cxa_atexit@plt+0x947874> │ │ │ │ + bcc 953da4 <__cxa_atexit@plt+0x947828> │ │ │ │ + ldr r2, [pc, #56] @ 953dbc <__cxa_atexit@plt+0x947840> │ │ │ │ + ldr r1, [pc, #56] @ 953dc0 <__cxa_atexit@plt+0x947844> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r9, r3 │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ - ldr r7, [pc, #24] @ 953df4 <__cxa_atexit@plt+0x947878> │ │ │ │ + ldr r7, [pc, #24] @ 953dc4 <__cxa_atexit@plt+0x947848> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq sl, #64, 14 @ 0x1000000 │ │ │ │ - cmpeq sl, #252, 18 @ 0x3f0000 │ │ │ │ - cmpeq sl, #220, 18 @ 0x370000 │ │ │ │ + cmpeq sl, #112, 14 @ 0x1c00000 │ │ │ │ + cmpeq sl, #44, 20 @ 0x2c000 │ │ │ │ + cmpeq sl, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 953e74 <__cxa_atexit@plt+0x9478f8> │ │ │ │ - ldr r2, [pc, #104] @ 953e88 <__cxa_atexit@plt+0x94790c> │ │ │ │ + bhi 953e44 <__cxa_atexit@plt+0x9478c8> │ │ │ │ + ldr r2, [pc, #104] @ 953e58 <__cxa_atexit@plt+0x9478dc> │ │ │ │ mov r7, r3 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 953e58 <__cxa_atexit@plt+0x9478dc> │ │ │ │ - ldr r7, [pc, #80] @ 953e8c <__cxa_atexit@plt+0x947910> │ │ │ │ + beq 953e28 <__cxa_atexit@plt+0x9478ac> │ │ │ │ + ldr r7, [pc, #80] @ 953e5c <__cxa_atexit@plt+0x9478e0> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ - beq 953e68 <__cxa_atexit@plt+0x9478ec> │ │ │ │ + beq 953e38 <__cxa_atexit@plt+0x9478bc> │ │ │ │ mov r7, r9 │ │ │ │ - b 953ee0 <__cxa_atexit@plt+0x947964> │ │ │ │ + b 953eb0 <__cxa_atexit@plt+0x947934> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 953e90 <__cxa_atexit@plt+0x947914> │ │ │ │ + ldr r7, [pc, #20] @ 953e60 <__cxa_atexit@plt+0x9478e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq sl, #108, 18 @ 0x1b0000 │ │ │ │ - cmpeq sl, #68, 18 @ 0x110000 │ │ │ │ + cmpeq sl, #156, 18 @ 0x270000 │ │ │ │ + cmpeq sl, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 953ed0 <__cxa_atexit@plt+0x947954> │ │ │ │ + ldr r2, [pc, #40] @ 953ea0 <__cxa_atexit@plt+0x947924> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 953ec8 <__cxa_atexit@plt+0x94794c> │ │ │ │ - b 953ee0 <__cxa_atexit@plt+0x947964> │ │ │ │ + beq 953e98 <__cxa_atexit@plt+0x94791c> │ │ │ │ + b 953eb0 <__cxa_atexit@plt+0x947934> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, #4, 18 @ 0x10000 │ │ │ │ + cmpeq sl, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 953f7c <__cxa_atexit@plt+0x947a00> │ │ │ │ + bcc 953f4c <__cxa_atexit@plt+0x9479d0> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ cmp r0, r2 │ │ │ │ - bge 953f30 <__cxa_atexit@plt+0x9479b4> │ │ │ │ - ldr r1, [pc, #168] @ 953fb0 <__cxa_atexit@plt+0x947a34> │ │ │ │ + bge 953f00 <__cxa_atexit@plt+0x947984> │ │ │ │ + ldr r1, [pc, #168] @ 953f80 <__cxa_atexit@plt+0x947a04> │ │ │ │ add r7, r0, r2, lsl #8 │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ orr r2, r2, #1778384896 @ 0x6a000000 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -2432623,61 +2432611,61 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, r6, #16 │ │ │ │ mov r9, r7 │ │ │ │ add r2, r5, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 953f8c <__cxa_atexit@plt+0x947a10> │ │ │ │ - ldr r7, [pc, #100] @ 953fb4 <__cxa_atexit@plt+0x947a38> │ │ │ │ - ldr r5, [pc, #100] @ 953fb8 <__cxa_atexit@plt+0x947a3c> │ │ │ │ + bcc 953f5c <__cxa_atexit@plt+0x9479e0> │ │ │ │ + ldr r7, [pc, #100] @ 953f84 <__cxa_atexit@plt+0x947a08> │ │ │ │ + ldr r5, [pc, #100] @ 953f88 <__cxa_atexit@plt+0x947a0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r6, #12] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r7, r9 │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r7, [pc, #24] @ 953fac <__cxa_atexit@plt+0x947a30> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r7, [pc, #24] @ 953f7c <__cxa_atexit@plt+0x947a00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #64, 16 @ 0x400000 │ │ │ │ - orreq r2, r1, #68, 2 │ │ │ │ + cmpeq sl, #112, 16 @ 0x700000 │ │ │ │ + orreq r2, r1, #116, 2 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmpeq sl, #164, 10 @ 0x29000000 │ │ │ │ + cmpeq sl, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95403c <__cxa_atexit@plt+0x947ac0> │ │ │ │ - ldr r3, [pc, #136] @ 954064 <__cxa_atexit@plt+0x947ae8> │ │ │ │ + bhi 95400c <__cxa_atexit@plt+0x947a90> │ │ │ │ + ldr r3, [pc, #136] @ 954034 <__cxa_atexit@plt+0x947ab8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95402c <__cxa_atexit@plt+0x947ab0> │ │ │ │ + beq 953ffc <__cxa_atexit@plt+0x947a80> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95404c <__cxa_atexit@plt+0x947ad0> │ │ │ │ + bcc 95401c <__cxa_atexit@plt+0x947aa0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #104] @ 95406c <__cxa_atexit@plt+0x947af0> │ │ │ │ + ldr r1, [pc, #104] @ 95403c <__cxa_atexit@plt+0x947ac0> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1828716544 @ 0x6d000000 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -2432685,67 +2432673,67 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 954068 <__cxa_atexit@plt+0x947aec> │ │ │ │ + ldr r7, [pc, #36] @ 954038 <__cxa_atexit@plt+0x947abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #176, 14 @ 0x2c00000 │ │ │ │ - orreq r2, r1, #72 @ 0x48 │ │ │ │ + cmpeq sl, #224, 14 @ 0x3800000 │ │ │ │ + orreq r2, r1, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9540bc <__cxa_atexit@plt+0x947b40> │ │ │ │ + bcc 95408c <__cxa_atexit@plt+0x947b10> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 9540c8 <__cxa_atexit@plt+0x947b4c> │ │ │ │ + ldr r1, [pc, #48] @ 954098 <__cxa_atexit@plt+0x947b1c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ add r7, r7, r7, lsl #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #1828716544 @ 0x6d000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r1, r1, #180, 30 @ 0x2d0 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r1, r1, #228, 30 @ 0x390 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95414c <__cxa_atexit@plt+0x947bd0> │ │ │ │ - ldr r3, [pc, #136] @ 954174 <__cxa_atexit@plt+0x947bf8> │ │ │ │ + bhi 95411c <__cxa_atexit@plt+0x947ba0> │ │ │ │ + ldr r3, [pc, #136] @ 954144 <__cxa_atexit@plt+0x947bc8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95413c <__cxa_atexit@plt+0x947bc0> │ │ │ │ + beq 95410c <__cxa_atexit@plt+0x947b90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95415c <__cxa_atexit@plt+0x947be0> │ │ │ │ + bcc 95412c <__cxa_atexit@plt+0x947bb0> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ - ldr r1, [pc, #104] @ 95417c <__cxa_atexit@plt+0x947c00> │ │ │ │ + ldr r1, [pc, #104] @ 95414c <__cxa_atexit@plt+0x947bd0> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r0, [r5] │ │ │ │ orr r2, r2, #1795162112 @ 0x6b000000 │ │ │ │ stmib r6, {r1, r7} │ │ │ │ @@ -2432753,676 +2432741,676 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 954178 <__cxa_atexit@plt+0x947bfc> │ │ │ │ + ldr r7, [pc, #36] @ 954148 <__cxa_atexit@plt+0x947bcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #164, 12 @ 0xa400000 │ │ │ │ - orreq r1, r1, #56, 30 @ 0xe0 │ │ │ │ + cmpeq sl, #212, 12 @ 0xd400000 │ │ │ │ + orreq r1, r1, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9541cc <__cxa_atexit@plt+0x947c50> │ │ │ │ + bcc 95419c <__cxa_atexit@plt+0x947c20> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r1, [pc, #48] @ 9541d8 <__cxa_atexit@plt+0x947c5c> │ │ │ │ + ldr r1, [pc, #48] @ 9541a8 <__cxa_atexit@plt+0x947c2c> │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ lsl r7, r7, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ orr r2, r2, #1795162112 @ 0x6b000000 │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r1, r1, #164, 28 @ 0xa40 │ │ │ │ - cmpeq sl, #104, 12 @ 0x6800000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r1, r1, #212, 28 @ 0xd40 │ │ │ │ + cmpeq sl, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 95423c <__cxa_atexit@plt+0x947cc0> │ │ │ │ + bhi 95420c <__cxa_atexit@plt+0x947c90> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 954234 <__cxa_atexit@plt+0x947cb8> │ │ │ │ - ldr r3, [pc, #52] @ 954244 <__cxa_atexit@plt+0x947cc8> │ │ │ │ - ldr r9, [pc, #52] @ 954248 <__cxa_atexit@plt+0x947ccc> │ │ │ │ - ldr r2, [pc, #52] @ 95424c <__cxa_atexit@plt+0x947cd0> │ │ │ │ + beq 954204 <__cxa_atexit@plt+0x947c88> │ │ │ │ + ldr r3, [pc, #52] @ 954214 <__cxa_atexit@plt+0x947c98> │ │ │ │ + ldr r9, [pc, #52] @ 954218 <__cxa_atexit@plt+0x947c9c> │ │ │ │ + ldr r2, [pc, #52] @ 95421c <__cxa_atexit@plt+0x947ca0> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #12, 12 @ 0xc00000 │ │ │ │ - cmpeq sl, #28, 12 @ 0x1c00000 │ │ │ │ - orreq r1, r1, #244, 24 @ 0xf400 │ │ │ │ - cmpeq sl, #100, 12 @ 0x6400000 │ │ │ │ + cmpeq sl, #60, 12 @ 0x3c00000 │ │ │ │ + cmpeq sl, #76, 12 @ 0x4c00000 │ │ │ │ + orreq r1, r1, #36, 26 @ 0x900 │ │ │ │ + cmpeq sl, #148, 12 @ 0x9400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 9542b0 <__cxa_atexit@plt+0x947d34> │ │ │ │ + bhi 954280 <__cxa_atexit@plt+0x947d04> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9542a8 <__cxa_atexit@plt+0x947d2c> │ │ │ │ - ldr r3, [pc, #52] @ 9542b8 <__cxa_atexit@plt+0x947d3c> │ │ │ │ - ldr r9, [pc, #52] @ 9542bc <__cxa_atexit@plt+0x947d40> │ │ │ │ - ldr r2, [pc, #52] @ 9542c0 <__cxa_atexit@plt+0x947d44> │ │ │ │ + beq 954278 <__cxa_atexit@plt+0x947cfc> │ │ │ │ + ldr r3, [pc, #52] @ 954288 <__cxa_atexit@plt+0x947d0c> │ │ │ │ + ldr r9, [pc, #52] @ 95428c <__cxa_atexit@plt+0x947d10> │ │ │ │ + ldr r2, [pc, #52] @ 954290 <__cxa_atexit@plt+0x947d14> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #8, 12 @ 0x800000 │ │ │ │ - cmpeq sl, #24, 12 @ 0x1800000 │ │ │ │ - orreq r1, r1, #128, 24 @ 0x8000 │ │ │ │ + cmpeq sl, #56, 12 @ 0x3800000 │ │ │ │ + cmpeq sl, #72, 12 @ 0x4800000 │ │ │ │ + orreq r1, r1, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, sl │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9542fc <__cxa_atexit@plt+0x947d80> │ │ │ │ - ldr r3, [pc, #32] @ 954304 <__cxa_atexit@plt+0x947d88> │ │ │ │ + bhi 9542cc <__cxa_atexit@plt+0x947d50> │ │ │ │ + ldr r3, [pc, #32] @ 9542d4 <__cxa_atexit@plt+0x947d58> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 954308 <__cxa_atexit@plt+0x947d8c> │ │ │ │ + ldr r3, [pc, #20] @ 9542d8 <__cxa_atexit@plt+0x947d5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - orreq r1, r1, #32, 24 @ 0x2000 │ │ │ │ + orreq r1, r1, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 954330 <__cxa_atexit@plt+0x947db4> │ │ │ │ + ldr r3, [pc, #20] @ 954300 <__cxa_atexit@plt+0x947d84> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 954394 <__cxa_atexit@plt+0x947e18> │ │ │ │ - ldr lr, [pc, #72] @ 9543a0 <__cxa_atexit@plt+0x947e24> │ │ │ │ + bcc 954364 <__cxa_atexit@plt+0x947de8> │ │ │ │ + ldr lr, [pc, #72] @ 954370 <__cxa_atexit@plt+0x947df4> │ │ │ │ sub r0, r6, #18 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #64] @ 9543a4 <__cxa_atexit@plt+0x947e28> │ │ │ │ + ldr r1, [pc, #64] @ 954374 <__cxa_atexit@plt+0x947df8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #60] @ 9543a8 <__cxa_atexit@plt+0x947e2c> │ │ │ │ + ldr r8, [pc, #60] @ 954378 <__cxa_atexit@plt+0x947dfc> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r7, r6, #9 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r3, r1, #200, 8 @ 0xc8000000 │ │ │ │ - orreq r3, r1, #180, 8 @ 0xb4000000 │ │ │ │ - orreq r3, r1, #172, 8 @ 0xac000000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r3, r1, #248, 8 @ 0xf8000000 │ │ │ │ + orreq r3, r1, #228, 8 @ 0xe4000000 │ │ │ │ + orreq r3, r1, #220, 8 @ 0xdc000000 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9543f4 <__cxa_atexit@plt+0x947e78> │ │ │ │ - ldr r2, [pc, #56] @ 95440c <__cxa_atexit@plt+0x947e90> │ │ │ │ - ldr r1, [pc, #56] @ 954410 <__cxa_atexit@plt+0x947e94> │ │ │ │ - ldr r9, [pc, #56] @ 954414 <__cxa_atexit@plt+0x947e98> │ │ │ │ + bcc 9543c4 <__cxa_atexit@plt+0x947e48> │ │ │ │ + ldr r2, [pc, #56] @ 9543dc <__cxa_atexit@plt+0x947e60> │ │ │ │ + ldr r1, [pc, #56] @ 9543e0 <__cxa_atexit@plt+0x947e64> │ │ │ │ + ldr r9, [pc, #56] @ 9543e4 <__cxa_atexit@plt+0x947e68> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #28] @ 954418 <__cxa_atexit@plt+0x947e9c> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #28] @ 9543e8 <__cxa_atexit@plt+0x947e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - cmpeq sl, #176 @ 0xb0 │ │ │ │ - cmpeq sl, #68, 10 @ 0x11000000 │ │ │ │ - cmpeq sl, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq sl, #224 @ 0xe0 │ │ │ │ + cmpeq sl, #116, 10 @ 0x1d000000 │ │ │ │ + cmpeq sl, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 954458 <__cxa_atexit@plt+0x947edc> │ │ │ │ - ldr r2, [pc, #40] @ 954464 <__cxa_atexit@plt+0x947ee8> │ │ │ │ + bhi 954428 <__cxa_atexit@plt+0x947eac> │ │ │ │ + ldr r2, [pc, #40] @ 954434 <__cxa_atexit@plt+0x947eb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #28] @ 954468 <__cxa_atexit@plt+0x947eec> │ │ │ │ + ldr r2, [pc, #28] @ 954438 <__cxa_atexit@plt+0x947ebc> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b d1dbb8 <__cxa_atexit@plt+0xd1163c> │ │ │ │ + b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r1, #204, 20 @ 0xcc000 │ │ │ │ - orreq r1, r1, #196, 20 @ 0xc4000 │ │ │ │ + orreq r1, r1, #252, 20 @ 0xfc000 │ │ │ │ + orreq r1, r1, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 9544e0 <__cxa_atexit@plt+0x947f64> │ │ │ │ + bhi 9544b0 <__cxa_atexit@plt+0x947f34> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9544ec <__cxa_atexit@plt+0x947f70> │ │ │ │ + bcc 9544bc <__cxa_atexit@plt+0x947f40> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9544d8 <__cxa_atexit@plt+0x947f5c> │ │ │ │ - ldr r3, [pc, #80] @ 954500 <__cxa_atexit@plt+0x947f84> │ │ │ │ - ldr r2, [pc, #80] @ 954504 <__cxa_atexit@plt+0x947f88> │ │ │ │ - ldr r8, [pc, #68] @ 9544fc <__cxa_atexit@plt+0x947f80> │ │ │ │ + beq 9544a8 <__cxa_atexit@plt+0x947f2c> │ │ │ │ + ldr r3, [pc, #80] @ 9544d0 <__cxa_atexit@plt+0x947f54> │ │ │ │ + ldr r2, [pc, #80] @ 9544d4 <__cxa_atexit@plt+0x947f58> │ │ │ │ + ldr r8, [pc, #68] @ 9544cc <__cxa_atexit@plt+0x947f50> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r9, #4]! │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mvn r5, #7 │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, sl │ │ │ │ - b d1dbb8 <__cxa_atexit@plt+0xd1163c> │ │ │ │ + b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ stcleq 12, cr12, [ip], {204} @ 0xcc │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - orreq r1, r1, #92, 20 @ 0x5c000 │ │ │ │ - cmpeq sl, #104, 8 @ 0x68000000 │ │ │ │ + orreq r1, r1, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq sl, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #12 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 954570 <__cxa_atexit@plt+0x947ff4> │ │ │ │ + bhi 954540 <__cxa_atexit@plt+0x947fc4> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 954568 <__cxa_atexit@plt+0x947fec> │ │ │ │ - ldr r3, [pc, #60] @ 954578 <__cxa_atexit@plt+0x947ffc> │ │ │ │ - ldr r2, [pc, #60] @ 95457c <__cxa_atexit@plt+0x948000> │ │ │ │ - ldr r1, [pc, #60] @ 954580 <__cxa_atexit@plt+0x948004> │ │ │ │ + beq 954538 <__cxa_atexit@plt+0x947fbc> │ │ │ │ + ldr r3, [pc, #60] @ 954548 <__cxa_atexit@plt+0x947fcc> │ │ │ │ + ldr r2, [pc, #60] @ 95454c <__cxa_atexit@plt+0x947fd0> │ │ │ │ + ldr r1, [pc, #60] @ 954550 <__cxa_atexit@plt+0x947fd4> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r1, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, #48, 8 @ 0x30000000 │ │ │ │ - orreq r1, r1, #200, 18 @ 0x320000 │ │ │ │ + cmpeq sl, #96, 8 @ 0x60000000 │ │ │ │ + orreq r1, r1, #248, 18 @ 0x3e0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9545b8 <__cxa_atexit@plt+0x94803c> │ │ │ │ - ldr r2, [pc, #28] @ 9545c4 <__cxa_atexit@plt+0x948048> │ │ │ │ + bcc 954588 <__cxa_atexit@plt+0x94800c> │ │ │ │ + ldr r2, [pc, #28] @ 954594 <__cxa_atexit@plt+0x948018> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r1, r1, #88, 20 @ 0x58000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r1, r1, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 954604 <__cxa_atexit@plt+0x948088> │ │ │ │ - ldr r2, [pc, #40] @ 954610 <__cxa_atexit@plt+0x948094> │ │ │ │ + bhi 9545d4 <__cxa_atexit@plt+0x948058> │ │ │ │ + ldr r2, [pc, #40] @ 9545e0 <__cxa_atexit@plt+0x948064> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r2, r7} │ │ │ │ ldr r3, [r7, #8] │ │ │ │ - ldr r2, [pc, #28] @ 954614 <__cxa_atexit@plt+0x948098> │ │ │ │ + ldr r2, [pc, #28] @ 9545e4 <__cxa_atexit@plt+0x948068> │ │ │ │ rsb r8, r3, #0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r9, r2, #1 │ │ │ │ - b d1dbb8 <__cxa_atexit@plt+0xd1163c> │ │ │ │ + b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r1, #32, 18 @ 0x80000 │ │ │ │ - orreq r1, r1, #24, 18 @ 0x60000 │ │ │ │ - cmpeq sl, #128, 6 │ │ │ │ + orreq r1, r1, #80, 18 @ 0x140000 │ │ │ │ + orreq r1, r1, #72, 18 @ 0x120000 │ │ │ │ + cmpeq sl, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9546e4 <__cxa_atexit@plt+0x948168> │ │ │ │ + bhi 9546b4 <__cxa_atexit@plt+0x948138> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 9546ec <__cxa_atexit@plt+0x948170> │ │ │ │ + bcc 9546bc <__cxa_atexit@plt+0x948140> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp r8, #0 │ │ │ │ - bmi 95466c <__cxa_atexit@plt+0x9480f0> │ │ │ │ - ldr r3, [pc, #180] @ 95470c <__cxa_atexit@plt+0x948190> │ │ │ │ + bmi 95463c <__cxa_atexit@plt+0x9480c0> │ │ │ │ + ldr r3, [pc, #180] @ 9546dc <__cxa_atexit@plt+0x948160> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #172] @ 954710 <__cxa_atexit@plt+0x948194> │ │ │ │ + ldr r3, [pc, #172] @ 9546e0 <__cxa_atexit@plt+0x948164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1dbb8 <__cxa_atexit@plt+0xd1163c> │ │ │ │ + b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ cmp r8, #-2147483648 @ 0x80000000 │ │ │ │ - bne 954694 <__cxa_atexit@plt+0x948118> │ │ │ │ - ldr r3, [pc, #132] @ 954700 <__cxa_atexit@plt+0x948184> │ │ │ │ - ldr r7, [pc, #132] @ 954704 <__cxa_atexit@plt+0x948188> │ │ │ │ + bne 954664 <__cxa_atexit@plt+0x9480e8> │ │ │ │ + ldr r3, [pc, #132] @ 9546d0 <__cxa_atexit@plt+0x948154> │ │ │ │ + ldr r7, [pc, #132] @ 9546d4 <__cxa_atexit@plt+0x948158> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r0, [pc, #124] @ 954708 <__cxa_atexit@plt+0x94818c> │ │ │ │ + ldr r0, [pc, #124] @ 9546d8 <__cxa_atexit@plt+0x94815c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #120] @ 954714 <__cxa_atexit@plt+0x948198> │ │ │ │ - ldr lr, [pc, #120] @ 954718 <__cxa_atexit@plt+0x94819c> │ │ │ │ + ldr r0, [pc, #120] @ 9546e4 <__cxa_atexit@plt+0x948168> │ │ │ │ + ldr lr, [pc, #120] @ 9546e8 <__cxa_atexit@plt+0x94816c> │ │ │ │ sub r1, r3, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4]! │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #100] @ 95471c <__cxa_atexit@plt+0x9481a0> │ │ │ │ + ldr r5, [pc, #100] @ 9546ec <__cxa_atexit@plt+0x948170> │ │ │ │ add lr, r6, #12 │ │ │ │ mov r9, #0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r0, [pc, #88] @ 954720 <__cxa_atexit@plt+0x9481a4> │ │ │ │ + ldr r0, [pc, #88] @ 9546f0 <__cxa_atexit@plt+0x948174> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r8, r1 │ │ │ │ stm lr, {r0, r5, r6} │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ mov r3, r6 │ │ │ │ - b 9546f4 <__cxa_atexit@plt+0x948178> │ │ │ │ + b 9546c4 <__cxa_atexit@plt+0x948148> │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq sl, #8, 6 @ 0x20000000 │ │ │ │ - cmpeq sl, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq sl, #56, 6 @ 0xe0000000 │ │ │ │ + cmpeq sl, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ - orreq r1, r1, #176, 16 @ 0xb00000 │ │ │ │ + orreq r1, r1, #224, 16 @ 0xe00000 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - orreq r3, r1, #0, 4 │ │ │ │ - orreq r1, r1, #88, 16 @ 0x580000 │ │ │ │ - cmpeq sl, #92, 4 @ 0xc0000005 │ │ │ │ + orreq r3, r1, #48, 4 │ │ │ │ + orreq r1, r1, #136, 16 @ 0x880000 │ │ │ │ + cmpeq sl, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 954784 <__cxa_atexit@plt+0x948208> │ │ │ │ - ldr lr, [pc, #68] @ 954790 <__cxa_atexit@plt+0x948214> │ │ │ │ - ldr r1, [pc, #68] @ 954794 <__cxa_atexit@plt+0x948218> │ │ │ │ + bcc 954754 <__cxa_atexit@plt+0x9481d8> │ │ │ │ + ldr lr, [pc, #68] @ 954760 <__cxa_atexit@plt+0x9481e4> │ │ │ │ + ldr r1, [pc, #68] @ 954764 <__cxa_atexit@plt+0x9481e8> │ │ │ │ add lr, pc, lr │ │ │ │ add r2, lr, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r8, [pc, #48] @ 954798 <__cxa_atexit@plt+0x94821c> │ │ │ │ + ldr r8, [pc, #48] @ 954768 <__cxa_atexit@plt+0x9481ec> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #9 │ │ │ │ str r8, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq sl, #56, 4 @ 0x80000003 │ │ │ │ - orreq r3, r1, #192 @ 0xc0 │ │ │ │ - orreq r3, r1, #176 @ 0xb0 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq sl, #104, 4 @ 0x80000006 │ │ │ │ + orreq r3, r1, #240 @ 0xf0 │ │ │ │ + orreq r3, r1, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9547fc <__cxa_atexit@plt+0x948280> │ │ │ │ - ldr lr, [pc, #72] @ 954808 <__cxa_atexit@plt+0x94828c> │ │ │ │ + bcc 9547cc <__cxa_atexit@plt+0x948250> │ │ │ │ + ldr lr, [pc, #72] @ 9547d8 <__cxa_atexit@plt+0x94825c> │ │ │ │ sub r0, r6, #18 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #64] @ 95480c <__cxa_atexit@plt+0x948290> │ │ │ │ + ldr r1, [pc, #64] @ 9547dc <__cxa_atexit@plt+0x948260> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #60] @ 954810 <__cxa_atexit@plt+0x948294> │ │ │ │ + ldr r8, [pc, #60] @ 9547e0 <__cxa_atexit@plt+0x948264> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r7, r6, #9 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r3, r1, #96 @ 0x60 │ │ │ │ - orreq r3, r1, #76 @ 0x4c │ │ │ │ - orreq r3, r1, #68 @ 0x44 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r3, r1, #144 @ 0x90 │ │ │ │ + orreq r3, r1, #124 @ 0x7c │ │ │ │ + orreq r3, r1, #116 @ 0x74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 954838 <__cxa_atexit@plt+0x9482bc> │ │ │ │ + ldr r3, [pc, #20] @ 954808 <__cxa_atexit@plt+0x94828c> │ │ │ │ str r7, [r5] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ mov r9, #0 │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95489c <__cxa_atexit@plt+0x948320> │ │ │ │ - ldr lr, [pc, #72] @ 9548a8 <__cxa_atexit@plt+0x94832c> │ │ │ │ + bcc 95486c <__cxa_atexit@plt+0x9482f0> │ │ │ │ + ldr lr, [pc, #72] @ 954878 <__cxa_atexit@plt+0x9482fc> │ │ │ │ sub r0, r6, #18 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #64] @ 9548ac <__cxa_atexit@plt+0x948330> │ │ │ │ + ldr r1, [pc, #64] @ 95487c <__cxa_atexit@plt+0x948300> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r8, [pc, #60] @ 9548b0 <__cxa_atexit@plt+0x948334> │ │ │ │ + ldr r8, [pc, #60] @ 954880 <__cxa_atexit@plt+0x948304> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r3, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r0, r1, r7} │ │ │ │ sub r7, r6, #9 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ bx ip │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r2, r1, #192, 30 @ 0x300 │ │ │ │ - orreq r2, r1, #172, 30 @ 0x2b0 │ │ │ │ - orreq r2, r1, #164, 30 @ 0x290 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r2, r1, #240, 30 @ 0x3c0 │ │ │ │ + orreq r2, r1, #220, 30 @ 0x370 │ │ │ │ + orreq r2, r1, #212, 30 @ 0x350 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9548fc <__cxa_atexit@plt+0x948380> │ │ │ │ - ldr r2, [pc, #56] @ 954914 <__cxa_atexit@plt+0x948398> │ │ │ │ - ldr r1, [pc, #56] @ 954918 <__cxa_atexit@plt+0x94839c> │ │ │ │ - ldr r9, [pc, #56] @ 95491c <__cxa_atexit@plt+0x9483a0> │ │ │ │ + bcc 9548cc <__cxa_atexit@plt+0x948350> │ │ │ │ + ldr r2, [pc, #56] @ 9548e4 <__cxa_atexit@plt+0x948368> │ │ │ │ + ldr r1, [pc, #56] @ 9548e8 <__cxa_atexit@plt+0x94836c> │ │ │ │ + ldr r9, [pc, #56] @ 9548ec <__cxa_atexit@plt+0x948370> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #28] @ 954920 <__cxa_atexit@plt+0x9483a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #28] @ 9548f0 <__cxa_atexit@plt+0x948374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - cmpeq sl, #224, 22 @ 0x38000 │ │ │ │ - cmpeq sl, #100 @ 0x64 │ │ │ │ - cmpeq sl, #168 @ 0xa8 │ │ │ │ - cmpeq sl, #112, 28 @ 0x700 │ │ │ │ + cmpeq sl, #16, 24 @ 0x1000 │ │ │ │ + cmpeq sl, #148 @ 0x94 │ │ │ │ + cmpeq sl, #216 @ 0xd8 │ │ │ │ + cmpeq sl, #160, 28 @ 0xa00 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 954960 <__cxa_atexit@plt+0x9483e4> │ │ │ │ - ldr r2, [pc, #36] @ 954968 <__cxa_atexit@plt+0x9483ec> │ │ │ │ + bhi 954930 <__cxa_atexit@plt+0x9483b4> │ │ │ │ + ldr r2, [pc, #36] @ 954938 <__cxa_atexit@plt+0x9483bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 95496c <__cxa_atexit@plt+0x9483f0> │ │ │ │ + ldr r5, [pc, #28] @ 95493c <__cxa_atexit@plt+0x9483c0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 952e14 <__cxa_atexit@plt+0x946898> │ │ │ │ + b 952de4 <__cxa_atexit@plt+0x946868> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r1, #196, 10 @ 0x31000000 │ │ │ │ - orreq r3, r1, #188, 2 @ 0x2f │ │ │ │ - cmpeq sl, #36, 28 @ 0x240 │ │ │ │ + orreq r1, r1, #244, 10 @ 0x3d000000 │ │ │ │ + orreq r3, r1, #236, 2 @ 0x3b │ │ │ │ + cmpeq sl, #84, 28 @ 0x540 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9549ac <__cxa_atexit@plt+0x948430> │ │ │ │ - ldr r2, [pc, #36] @ 9549b4 <__cxa_atexit@plt+0x948438> │ │ │ │ + bhi 95497c <__cxa_atexit@plt+0x948400> │ │ │ │ + ldr r2, [pc, #36] @ 954984 <__cxa_atexit@plt+0x948408> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 9549b8 <__cxa_atexit@plt+0x94843c> │ │ │ │ + ldr r5, [pc, #28] @ 954988 <__cxa_atexit@plt+0x94840c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 952e14 <__cxa_atexit@plt+0x946898> │ │ │ │ + b 952de4 <__cxa_atexit@plt+0x946868> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r1, #120, 10 @ 0x1e000000 │ │ │ │ - orreq r3, r1, #116, 2 │ │ │ │ - cmpeq sl, #160, 24 @ 0xa000 │ │ │ │ + orreq r1, r1, #168, 10 @ 0x2a000000 │ │ │ │ + orreq r3, r1, #164, 2 @ 0x29 │ │ │ │ + cmpeq sl, #208, 24 @ 0xd000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9549f8 <__cxa_atexit@plt+0x94847c> │ │ │ │ - ldr r2, [pc, #36] @ 954a00 <__cxa_atexit@plt+0x948484> │ │ │ │ + bhi 9549c8 <__cxa_atexit@plt+0x94844c> │ │ │ │ + ldr r2, [pc, #36] @ 9549d0 <__cxa_atexit@plt+0x948454> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 954a04 <__cxa_atexit@plt+0x948488> │ │ │ │ + ldr r5, [pc, #28] @ 9549d4 <__cxa_atexit@plt+0x948458> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b 95286c <__cxa_atexit@plt+0x9462f0> │ │ │ │ + b 95283c <__cxa_atexit@plt+0x9462c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r1, #44, 10 @ 0xb000000 │ │ │ │ - orreq r3, r1, #36, 2 │ │ │ │ - cmpeq sl, #84, 24 @ 0x5400 │ │ │ │ + orreq r1, r1, #92, 10 @ 0x17000000 │ │ │ │ + orreq r3, r1, #84, 2 │ │ │ │ + cmpeq sl, #132, 24 @ 0x8400 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 954a44 <__cxa_atexit@plt+0x9484c8> │ │ │ │ - ldr r2, [pc, #36] @ 954a4c <__cxa_atexit@plt+0x9484d0> │ │ │ │ + bhi 954a14 <__cxa_atexit@plt+0x948498> │ │ │ │ + ldr r2, [pc, #36] @ 954a1c <__cxa_atexit@plt+0x9484a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 954a50 <__cxa_atexit@plt+0x9484d4> │ │ │ │ + ldr r5, [pc, #28] @ 954a20 <__cxa_atexit@plt+0x9484a4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ - b 95286c <__cxa_atexit@plt+0x9462f0> │ │ │ │ + b 95283c <__cxa_atexit@plt+0x9462c0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r1, r1, #224, 8 @ 0xe0000000 │ │ │ │ - orreq r3, r1, #220 @ 0xdc │ │ │ │ - cmpeq sl, #208 @ 0xd0 │ │ │ │ + orreq r1, r1, #16, 10 @ 0x4000000 │ │ │ │ + orreq r3, r1, #12, 2 │ │ │ │ + cmpeq sl, #0, 2 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 954ac8 <__cxa_atexit@plt+0x94854c> │ │ │ │ + bhi 954a98 <__cxa_atexit@plt+0x94851c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 954ad0 <__cxa_atexit@plt+0x948554> │ │ │ │ - ldr r1, [pc, #88] @ 954ae4 <__cxa_atexit@plt+0x948568> │ │ │ │ + bcc 954aa0 <__cxa_atexit@plt+0x948524> │ │ │ │ + ldr r1, [pc, #88] @ 954ab4 <__cxa_atexit@plt+0x948538> │ │ │ │ mov r0, #1 │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r1, [pc, #64] @ 954ae8 <__cxa_atexit@plt+0x94856c> │ │ │ │ + ldr r1, [pc, #64] @ 954ab8 <__cxa_atexit@plt+0x94853c> │ │ │ │ asr r3, r7, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ uxtab r7, r0, r7 │ │ │ │ str r7, [r2, #16] │ │ │ │ str r1, [r2, #12] │ │ │ │ stmib r2, {r1, r3} │ │ │ │ - ldr r7, [pc, #40] @ 954aec <__cxa_atexit@plt+0x948570> │ │ │ │ + ldr r7, [pc, #40] @ 954abc <__cxa_atexit@plt+0x948540> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r6, r2 │ │ │ │ - b 954ad8 <__cxa_atexit@plt+0x94855c> │ │ │ │ + b 954aa8 <__cxa_atexit@plt+0x94852c> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r1, #112, 8 @ 0x70000000 │ │ │ │ - orreq r1, r1, #84, 10 @ 0x15000000 │ │ │ │ - orreq r3, r1, #80 @ 0x50 │ │ │ │ - cmpeq sl, #8 │ │ │ │ + orreq r1, r1, #160, 8 @ 0xa0000000 │ │ │ │ + orreq r1, r1, #132, 10 @ 0x21000000 │ │ │ │ + orreq r3, r1, #128 @ 0x80 │ │ │ │ + cmpeq sl, #56 @ 0x38 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 954b54 <__cxa_atexit@plt+0x9485d8> │ │ │ │ + bhi 954b24 <__cxa_atexit@plt+0x9485a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 954b60 <__cxa_atexit@plt+0x9485e4> │ │ │ │ - ldr r1, [pc, #76] @ 954b70 <__cxa_atexit@plt+0x9485f4> │ │ │ │ + bcc 954b30 <__cxa_atexit@plt+0x9485b4> │ │ │ │ + ldr r1, [pc, #76] @ 954b40 <__cxa_atexit@plt+0x9485c4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 954b74 <__cxa_atexit@plt+0x9485f8> │ │ │ │ + ldr r1, [pc, #56] @ 954b44 <__cxa_atexit@plt+0x9485c8> │ │ │ │ sub r7, r5, r7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 954b78 <__cxa_atexit@plt+0x9485fc> │ │ │ │ + ldr r7, [pc, #40] @ 954b48 <__cxa_atexit@plt+0x9485cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r1, r1, #224, 6 @ 0x80000003 │ │ │ │ - orreq r1, r1, #188, 8 @ 0xbc000000 │ │ │ │ - orreq r2, r1, #200, 30 @ 0x320 │ │ │ │ - cmpeq sl, #152, 30 @ 0x260 │ │ │ │ + orreq r1, r1, #16, 8 @ 0x10000000 │ │ │ │ + orreq r1, r1, #236, 8 @ 0xec000000 │ │ │ │ + orreq r2, r1, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq sl, #200, 30 @ 0x320 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 954c88 <__cxa_atexit@plt+0x94870c> │ │ │ │ + bhi 954c58 <__cxa_atexit@plt+0x9486dc> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ - ldr lr, [pc, #296] @ 954cd0 <__cxa_atexit@plt+0x948754> │ │ │ │ + ldr lr, [pc, #296] @ 954ca0 <__cxa_atexit@plt+0x948724> │ │ │ │ mov ip, r6 │ │ │ │ add r2, r0, r0, lsr #31 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ asr r1, r0, #31 │ │ │ │ cmp r0, #0 │ │ │ │ mov r9, #2 │ │ │ │ add r3, r2, r2, lsr #31 │ │ │ │ @@ -2433430,256 +2433418,256 @@ │ │ │ │ str lr, [ip, #-8]! │ │ │ │ lsr lr, r0, #31 │ │ │ │ add r0, r1, r2 │ │ │ │ asr sl, r3, #1 │ │ │ │ bic r1, r3, #1 │ │ │ │ str r7, [ip, #4] │ │ │ │ subs r7, r0, r1 │ │ │ │ - beq 954c30 <__cxa_atexit@plt+0x9486b4> │ │ │ │ + beq 954c00 <__cxa_atexit@plt+0x948684> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 954c74 <__cxa_atexit@plt+0x9486f8> │ │ │ │ + bne 954c44 <__cxa_atexit@plt+0x9486c8> │ │ │ │ mov r0, #1 │ │ │ │ str r0, [r6, #-12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 954c98 <__cxa_atexit@plt+0x94871c> │ │ │ │ - ldr r0, [pc, #212] @ 954ce8 <__cxa_atexit@plt+0x94876c> │ │ │ │ + bcc 954c68 <__cxa_atexit@plt+0x9486ec> │ │ │ │ + ldr r0, [pc, #212] @ 954cb8 <__cxa_atexit@plt+0x94873c> │ │ │ │ mov r5, ip │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4]! │ │ │ │ str sl, [r8, #8] │ │ │ │ str lr, [r8, #12] │ │ │ │ - ldr r7, [pc, #192] @ 954cec <__cxa_atexit@plt+0x948770> │ │ │ │ + ldr r7, [pc, #192] @ 954cbc <__cxa_atexit@plt+0x948740> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r6, #-12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ str lr, [r6, #-20] @ 0xffffffec │ │ │ │ str sl, [r6, #-16] │ │ │ │ add r6, r8, #8 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 954cb4 <__cxa_atexit@plt+0x948738> │ │ │ │ - ldr r0, [pc, #136] @ 954ce0 <__cxa_atexit@plt+0x948764> │ │ │ │ + bcc 954c84 <__cxa_atexit@plt+0x948708> │ │ │ │ + ldr r0, [pc, #136] @ 954cb0 <__cxa_atexit@plt+0x948734> │ │ │ │ sub r7, sl, lr │ │ │ │ mov r5, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r8, {r0, r7} │ │ │ │ - ldr r7, [pc, #120] @ 954ce4 <__cxa_atexit@plt+0x948768> │ │ │ │ + ldr r7, [pc, #120] @ 954cb4 <__cxa_atexit@plt+0x948738> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #88] @ 954cd4 <__cxa_atexit@plt+0x948758> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #88] @ 954ca4 <__cxa_atexit@plt+0x948728> │ │ │ │ mov r5, ip │ │ │ │ mov r6, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 954cdc <__cxa_atexit@plt+0x948760> │ │ │ │ + ldr r7, [pc, #60] @ 954cac <__cxa_atexit@plt+0x948730> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #1 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r7, [pc, #28] @ 954cd8 <__cxa_atexit@plt+0x94875c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r7, [pc, #28] @ 954ca8 <__cxa_atexit@plt+0x94872c> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #0 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r1, r1, #88, 6 @ 0x60000001 │ │ │ │ - cmpeq sl, #220, 22 @ 0x37000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r1, r1, #136, 6 @ 0x20000002 │ │ │ │ + cmpeq sl, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r1, r1, #160, 6 @ 0x80000002 │ │ │ │ - orreq r2, r1, #168, 28 @ 0xa80 │ │ │ │ + orreq r1, r1, #208, 6 @ 0x40000003 │ │ │ │ + orreq r2, r1, #216, 28 @ 0xd80 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - orreq r2, r1, #240, 28 @ 0xf00 │ │ │ │ - cmpeq sl, #20, 28 @ 0x140 │ │ │ │ + orreq r2, r1, #32, 30 @ 0x80 │ │ │ │ + cmpeq sl, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ - bcc 954d40 <__cxa_atexit@plt+0x9487c4> │ │ │ │ - ldr r7, [pc, #60] @ 954d58 <__cxa_atexit@plt+0x9487dc> │ │ │ │ + bcc 954d10 <__cxa_atexit@plt+0x948794> │ │ │ │ + ldr r7, [pc, #60] @ 954d28 <__cxa_atexit@plt+0x9487ac> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ - ldr r7, [pc, #32] @ 954d5c <__cxa_atexit@plt+0x9487e0> │ │ │ │ + ldr r7, [pc, #32] @ 954d2c <__cxa_atexit@plt+0x9487b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #24] @ 954d60 <__cxa_atexit@plt+0x9487e4> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #24] @ 954d30 <__cxa_atexit@plt+0x9487b4> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - orreq r2, r1, #224, 26 @ 0x3800 │ │ │ │ + orreq r2, r1, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq sl, #148, 26 @ 0x2500 │ │ │ │ + cmpeq sl, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ - bcc 954db4 <__cxa_atexit@plt+0x948838> │ │ │ │ + bcc 954d84 <__cxa_atexit@plt+0x948808> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #52] @ 954dcc <__cxa_atexit@plt+0x948850> │ │ │ │ + ldr r1, [pc, #52] @ 954d9c <__cxa_atexit@plt+0x948820> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r2, r7 │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 954dd0 <__cxa_atexit@plt+0x948854> │ │ │ │ + ldr r7, [pc, #32] @ 954da0 <__cxa_atexit@plt+0x948824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #24] @ 954dd4 <__cxa_atexit@plt+0x948858> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #24] @ 954da4 <__cxa_atexit@plt+0x948828> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r1, r1, #92, 4 @ 0xc0000005 │ │ │ │ - orreq r2, r1, #104, 26 @ 0x1a00 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r1, r1, #140, 4 @ 0xc0000008 │ │ │ │ + orreq r2, r1, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq sl, #224, 24 @ 0xe000 │ │ │ │ + cmpeq sl, #16, 26 @ 0x400 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 954e3c <__cxa_atexit@plt+0x9488c0> │ │ │ │ + bhi 954e0c <__cxa_atexit@plt+0x948890> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 954e48 <__cxa_atexit@plt+0x9488cc> │ │ │ │ - ldr r1, [pc, #76] @ 954e58 <__cxa_atexit@plt+0x9488dc> │ │ │ │ + bcc 954e18 <__cxa_atexit@plt+0x94889c> │ │ │ │ + ldr r1, [pc, #76] @ 954e28 <__cxa_atexit@plt+0x9488ac> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 954e5c <__cxa_atexit@plt+0x9488e0> │ │ │ │ + ldr r1, [pc, #56] @ 954e2c <__cxa_atexit@plt+0x9488b0> │ │ │ │ sub r7, r5, r7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 954e60 <__cxa_atexit@plt+0x9488e4> │ │ │ │ + ldr r7, [pc, #40] @ 954e30 <__cxa_atexit@plt+0x9488b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r1, r1, #248 @ 0xf8 │ │ │ │ - orreq r1, r1, #212, 2 @ 0x35 │ │ │ │ - orreq r2, r1, #232, 24 @ 0xe800 │ │ │ │ - cmpeq sl, #96, 24 @ 0x6000 │ │ │ │ + orreq r1, r1, #40, 2 │ │ │ │ + orreq r1, r1, #4, 4 @ 0x40000000 │ │ │ │ + orreq r2, r1, #24, 26 @ 0x600 │ │ │ │ + cmpeq sl, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 954ec8 <__cxa_atexit@plt+0x94894c> │ │ │ │ + bhi 954e98 <__cxa_atexit@plt+0x94891c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 954ed4 <__cxa_atexit@plt+0x948958> │ │ │ │ - ldr r2, [pc, #76] @ 954ee4 <__cxa_atexit@plt+0x948968> │ │ │ │ - ldr r1, [pc, #76] @ 954ee8 <__cxa_atexit@plt+0x94896c> │ │ │ │ + bcc 954ea4 <__cxa_atexit@plt+0x948928> │ │ │ │ + ldr r2, [pc, #76] @ 954eb4 <__cxa_atexit@plt+0x948938> │ │ │ │ + ldr r1, [pc, #76] @ 954eb8 <__cxa_atexit@plt+0x94893c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ - ldr r7, [pc, #44] @ 954eec <__cxa_atexit@plt+0x948970> │ │ │ │ + ldr r7, [pc, #44] @ 954ebc <__cxa_atexit@plt+0x948940> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - orreq r1, r1, #104 @ 0x68 │ │ │ │ - orreq r2, r1, #96, 24 @ 0x6000 │ │ │ │ - cmpeq sl, #172, 22 @ 0x2b000 │ │ │ │ + orreq r1, r1, #152 @ 0x98 │ │ │ │ + orreq r2, r1, #144, 24 @ 0x9000 │ │ │ │ + cmpeq sl, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 954f54 <__cxa_atexit@plt+0x9489d8> │ │ │ │ + bhi 954f24 <__cxa_atexit@plt+0x9489a8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 954f60 <__cxa_atexit@plt+0x9489e4> │ │ │ │ - ldr r1, [pc, #76] @ 954f70 <__cxa_atexit@plt+0x9489f4> │ │ │ │ + bcc 954f30 <__cxa_atexit@plt+0x9489b4> │ │ │ │ + ldr r1, [pc, #76] @ 954f40 <__cxa_atexit@plt+0x9489c4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ - ldr r1, [pc, #56] @ 954f74 <__cxa_atexit@plt+0x9489f8> │ │ │ │ + ldr r1, [pc, #56] @ 954f44 <__cxa_atexit@plt+0x9489c8> │ │ │ │ sub r7, r5, r7 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 954f78 <__cxa_atexit@plt+0x9489fc> │ │ │ │ + ldr r7, [pc, #40] @ 954f48 <__cxa_atexit@plt+0x9489cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r0, r1, #224, 30 @ 0x380 │ │ │ │ - orreq r1, r1, #188 @ 0xbc │ │ │ │ - orreq r2, r1, #216, 22 @ 0x36000 │ │ │ │ - cmpeq sl, #104, 22 @ 0x1a000 │ │ │ │ + orreq r1, r1, #16 │ │ │ │ + orreq r1, r1, #236 @ 0xec │ │ │ │ + orreq r2, r1, #8, 24 @ 0x800 │ │ │ │ + cmpeq sl, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9550ec <__cxa_atexit@plt+0x948b70> │ │ │ │ + bhi 9550bc <__cxa_atexit@plt+0x948b40> │ │ │ │ ldr r6, [r7, #8] │ │ │ │ - ldr r2, [pc, #424] @ 955150 <__cxa_atexit@plt+0x948bd4> │ │ │ │ - ldr lr, [pc, #424] @ 955154 <__cxa_atexit@plt+0x948bd8> │ │ │ │ + ldr r2, [pc, #424] @ 955120 <__cxa_atexit@plt+0x948ba4> │ │ │ │ + ldr lr, [pc, #424] @ 955124 <__cxa_atexit@plt+0x948ba8> │ │ │ │ add r0, r6, r6, lsr #31 │ │ │ │ asr r1, r6, #31 │ │ │ │ smmul r2, r0, r2 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ mov ip, r3 │ │ │ │ add sl, r2, r2, lsr #31 │ │ │ │ add r2, sl, sl, lsl #1 │ │ │ │ @@ -2433687,932 +2433675,932 @@ │ │ │ │ mov r9, #3 │ │ │ │ addmi r1, r9, r6, asr #31 │ │ │ │ str lr, [ip, #-8]! │ │ │ │ lsr lr, r6, #31 │ │ │ │ sub r0, r0, r2 │ │ │ │ adds r6, r1, r0 │ │ │ │ str r7, [ip, #4] │ │ │ │ - beq 955094 <__cxa_atexit@plt+0x948b18> │ │ │ │ + beq 955064 <__cxa_atexit@plt+0x948ae8> │ │ │ │ cmp r6, #1 │ │ │ │ - beq 95503c <__cxa_atexit@plt+0x948ac0> │ │ │ │ + beq 95500c <__cxa_atexit@plt+0x948a90> │ │ │ │ cmp r6, #2 │ │ │ │ - bne 9550d8 <__cxa_atexit@plt+0x948b5c> │ │ │ │ + bne 9550a8 <__cxa_atexit@plt+0x948b2c> │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r3, #-12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ cmp r0, r6 │ │ │ │ str sl, [r3, #-16] │ │ │ │ - bcc 955134 <__cxa_atexit@plt+0x948bb8> │ │ │ │ - ldr r0, [pc, #348] @ 95517c <__cxa_atexit@plt+0x948c00> │ │ │ │ + bcc 955104 <__cxa_atexit@plt+0x948b88> │ │ │ │ + ldr r0, [pc, #348] @ 95514c <__cxa_atexit@plt+0x948bd0> │ │ │ │ mov r5, ip │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #4]! │ │ │ │ str sl, [r8, #8] │ │ │ │ str lr, [r8, #12] │ │ │ │ - ldr r7, [pc, #328] @ 955180 <__cxa_atexit@plt+0x948c04> │ │ │ │ + ldr r7, [pc, #328] @ 955150 <__cxa_atexit@plt+0x948bd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ str sl, [r2, #-16]! │ │ │ │ add r6, r8, #16 │ │ │ │ mov r0, #1 │ │ │ │ cmp r1, r6 │ │ │ │ str r0, [r2, #4] │ │ │ │ str lr, [r2, #-4] │ │ │ │ - bcc 9550fc <__cxa_atexit@plt+0x948b80> │ │ │ │ - ldr r0, [pc, #264] @ 955170 <__cxa_atexit@plt+0x948bf4> │ │ │ │ - ldr r1, [pc, #264] @ 955174 <__cxa_atexit@plt+0x948bf8> │ │ │ │ + bcc 9550cc <__cxa_atexit@plt+0x948b50> │ │ │ │ + ldr r0, [pc, #264] @ 955140 <__cxa_atexit@plt+0x948bc4> │ │ │ │ + ldr r1, [pc, #264] @ 955144 <__cxa_atexit@plt+0x948bc8> │ │ │ │ mov r5, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r0, [r8, #4]! │ │ │ │ str r8, [r3, #-12] │ │ │ │ str r1, [r3, #-16] │ │ │ │ str sl, [r8, #8] │ │ │ │ str lr, [r8, #12] │ │ │ │ - ldr r8, [pc, #232] @ 955178 <__cxa_atexit@plt+0x948bfc> │ │ │ │ + ldr r8, [pc, #232] @ 955148 <__cxa_atexit@plt+0x948bcc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c4c158 <__cxa_atexit@plt+0xc3fbdc> │ │ │ │ + b c4c128 <__cxa_atexit@plt+0xc3fbac> │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r3, #-12] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #8 │ │ │ │ str lr, [r3, #-20] @ 0xffffffec │ │ │ │ cmp r0, r6 │ │ │ │ str sl, [r3, #-16] │ │ │ │ - bcc 955118 <__cxa_atexit@plt+0x948b9c> │ │ │ │ - ldr r0, [pc, #172] @ 955168 <__cxa_atexit@plt+0x948bec> │ │ │ │ + bcc 9550e8 <__cxa_atexit@plt+0x948b6c> │ │ │ │ + ldr r0, [pc, #172] @ 955138 <__cxa_atexit@plt+0x948bbc> │ │ │ │ sub r7, sl, lr │ │ │ │ mov r5, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r8, {r0, r7} │ │ │ │ - ldr r7, [pc, #156] @ 95516c <__cxa_atexit@plt+0x948bf0> │ │ │ │ + ldr r7, [pc, #156] @ 95513c <__cxa_atexit@plt+0x948bc0> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #120] @ 955158 <__cxa_atexit@plt+0x948bdc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #120] @ 955128 <__cxa_atexit@plt+0x948bac> │ │ │ │ mov r5, ip │ │ │ │ mov r6, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 955160 <__cxa_atexit@plt+0x948be4> │ │ │ │ + ldr r7, [pc, #92] @ 955130 <__cxa_atexit@plt+0x948bb4> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #1 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r7, [pc, #60] @ 95515c <__cxa_atexit@plt+0x948be0> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r7, [pc, #60] @ 95512c <__cxa_atexit@plt+0x948bb0> │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #0 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r7, [pc, #40] @ 955164 <__cxa_atexit@plt+0x948be8> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r7, [pc, #40] @ 955134 <__cxa_atexit@plt+0x948bb8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #2 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - orreq r0, r1, #80, 30 @ 0x140 │ │ │ │ - cmpeq sl, #232, 14 @ 0x3a00000 │ │ │ │ + orreq r0, r1, #128, 30 @ 0x200 │ │ │ │ + cmpeq sl, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r0, r1, #60, 30 @ 0xf0 │ │ │ │ - orreq r2, r1, #84, 20 @ 0x54000 │ │ │ │ + orreq r0, r1, #108, 30 @ 0x1b0 │ │ │ │ + orreq r2, r1, #132, 20 @ 0x84000 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ - orreq r0, r1, #212, 28 @ 0xd40 │ │ │ │ - orreq r2, r1, #156, 20 @ 0x9c000 │ │ │ │ + orreq r0, r1, #4, 30 │ │ │ │ + orreq r2, r1, #204, 20 @ 0xcc000 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - orreq r2, r1, #228, 20 @ 0xe4000 │ │ │ │ - cmpeq sl, #36, 18 @ 0x90000 │ │ │ │ + orreq r2, r1, #20, 22 @ 0x5000 │ │ │ │ + cmpeq sl, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ - bcc 9551d4 <__cxa_atexit@plt+0x948c58> │ │ │ │ - ldr r7, [pc, #60] @ 9551ec <__cxa_atexit@plt+0x948c70> │ │ │ │ + bcc 9551a4 <__cxa_atexit@plt+0x948c28> │ │ │ │ + ldr r7, [pc, #60] @ 9551bc <__cxa_atexit@plt+0x948c40> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ - ldr r7, [pc, #32] @ 9551f0 <__cxa_atexit@plt+0x948c74> │ │ │ │ + ldr r7, [pc, #32] @ 9551c0 <__cxa_atexit@plt+0x948c44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #24] @ 9551f4 <__cxa_atexit@plt+0x948c78> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #24] @ 9551c4 <__cxa_atexit@plt+0x948c48> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - orreq r2, r1, #76, 18 @ 0x130000 │ │ │ │ + orreq r2, r1, #124, 18 @ 0x1f0000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq sl, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq sl, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ - bcc 955250 <__cxa_atexit@plt+0x948cd4> │ │ │ │ - ldr r2, [pc, #68] @ 955268 <__cxa_atexit@plt+0x948cec> │ │ │ │ + bcc 955220 <__cxa_atexit@plt+0x948ca4> │ │ │ │ + ldr r2, [pc, #68] @ 955238 <__cxa_atexit@plt+0x948cbc> │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ - ldr r0, [pc, #64] @ 95526c <__cxa_atexit@plt+0x948cf0> │ │ │ │ + ldr r0, [pc, #64] @ 95523c <__cxa_atexit@plt+0x948cc0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r3, #8] │ │ │ │ stm r5, {r0, r3} │ │ │ │ str r2, [r3, #12] │ │ │ │ - ldr r8, [pc, #36] @ 955270 <__cxa_atexit@plt+0x948cf4> │ │ │ │ + ldr r8, [pc, #36] @ 955240 <__cxa_atexit@plt+0x948cc4> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c4c158 <__cxa_atexit@plt+0xc3fbdc> │ │ │ │ - ldr r3, [pc, #28] @ 955274 <__cxa_atexit@plt+0x948cf8> │ │ │ │ + b c4c128 <__cxa_atexit@plt+0xc3fbac> │ │ │ │ + ldr r3, [pc, #28] @ 955244 <__cxa_atexit@plt+0x948cc8> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffffc40 │ │ │ │ - orreq r0, r1, #24, 26 @ 0x600 │ │ │ │ - orreq r2, r1, #224, 16 @ 0xe00000 │ │ │ │ + orreq r0, r1, #72, 26 @ 0x1200 │ │ │ │ + orreq r2, r1, #16, 18 @ 0x40000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq sl, #36, 16 @ 0x240000 │ │ │ │ + cmpeq sl, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ - bcc 9552c8 <__cxa_atexit@plt+0x948d4c> │ │ │ │ + bcc 955298 <__cxa_atexit@plt+0x948d1c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ - ldr r1, [pc, #52] @ 9552e0 <__cxa_atexit@plt+0x948d64> │ │ │ │ + ldr r1, [pc, #52] @ 9552b0 <__cxa_atexit@plt+0x948d34> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r7, r2, r7 │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #32] @ 9552e4 <__cxa_atexit@plt+0x948d68> │ │ │ │ + ldr r7, [pc, #32] @ 9552b4 <__cxa_atexit@plt+0x948d38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #24] @ 9552e8 <__cxa_atexit@plt+0x948d6c> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #24] @ 9552b8 <__cxa_atexit@plt+0x948d3c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r0, r1, #72, 26 @ 0x1200 │ │ │ │ - orreq r2, r1, #100, 16 @ 0x640000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r0, r1, #120, 26 @ 0x1e00 │ │ │ │ + orreq r2, r1, #148, 16 @ 0x940000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq sl, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq sl, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 955364 <__cxa_atexit@plt+0x948de8> │ │ │ │ + bhi 955334 <__cxa_atexit@plt+0x948db8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95536c <__cxa_atexit@plt+0x948df0> │ │ │ │ - ldr r1, [pc, #92] @ 955380 <__cxa_atexit@plt+0x948e04> │ │ │ │ + bcc 95533c <__cxa_atexit@plt+0x948dc0> │ │ │ │ + ldr r1, [pc, #92] @ 955350 <__cxa_atexit@plt+0x948dd4> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ mov r1, #1 │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, r1, r2, asr #2 │ │ │ │ - ldr r1, [pc, #60] @ 955384 <__cxa_atexit@plt+0x948e08> │ │ │ │ + ldr r1, [pc, #60] @ 955354 <__cxa_atexit@plt+0x948dd8> │ │ │ │ asr r7, r7, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 955388 <__cxa_atexit@plt+0x948e0c> │ │ │ │ + ldr r7, [pc, #40] @ 955358 <__cxa_atexit@plt+0x948ddc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r6, r3 │ │ │ │ - b 955374 <__cxa_atexit@plt+0x948df8> │ │ │ │ + b 955344 <__cxa_atexit@plt+0x948dc8> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r1, #220, 22 @ 0x37000 │ │ │ │ - orreq r0, r1, #180, 24 @ 0xb400 │ │ │ │ - orreq r2, r1, #208, 14 @ 0x3400000 │ │ │ │ - cmpeq sl, #140, 12 @ 0x8c00000 │ │ │ │ + orreq r0, r1, #12, 24 @ 0xc00 │ │ │ │ + orreq r0, r1, #228, 24 @ 0xe400 │ │ │ │ + orreq r2, r1, #0, 16 │ │ │ │ + cmpeq sl, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 955404 <__cxa_atexit@plt+0x948e88> │ │ │ │ + bhi 9553d4 <__cxa_atexit@plt+0x948e58> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95540c <__cxa_atexit@plt+0x948e90> │ │ │ │ - ldr r1, [pc, #92] @ 955420 <__cxa_atexit@plt+0x948ea4> │ │ │ │ + bcc 9553dc <__cxa_atexit@plt+0x948e60> │ │ │ │ + ldr r1, [pc, #92] @ 9553f0 <__cxa_atexit@plt+0x948e74> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ mov r1, #1 │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, r1, r2, asr #2 │ │ │ │ - ldr r1, [pc, #60] @ 955424 <__cxa_atexit@plt+0x948ea8> │ │ │ │ + ldr r1, [pc, #60] @ 9553f4 <__cxa_atexit@plt+0x948e78> │ │ │ │ asr r7, r7, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 955428 <__cxa_atexit@plt+0x948eac> │ │ │ │ + ldr r7, [pc, #40] @ 9553f8 <__cxa_atexit@plt+0x948e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r6, r3 │ │ │ │ - b 955414 <__cxa_atexit@plt+0x948e98> │ │ │ │ + b 9553e4 <__cxa_atexit@plt+0x948e68> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r1, #60, 22 @ 0xf000 │ │ │ │ - orreq r0, r1, #20, 24 @ 0x1400 │ │ │ │ - orreq r2, r1, #48, 14 @ 0xc00000 │ │ │ │ - cmpeq sl, #28, 12 @ 0x1c00000 │ │ │ │ + orreq r0, r1, #108, 22 @ 0x1b000 │ │ │ │ + orreq r0, r1, #68, 24 @ 0x4400 │ │ │ │ + orreq r2, r1, #96, 14 @ 0x1800000 │ │ │ │ + cmpeq sl, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 955490 <__cxa_atexit@plt+0x948f14> │ │ │ │ + bhi 955460 <__cxa_atexit@plt+0x948ee4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95549c <__cxa_atexit@plt+0x948f20> │ │ │ │ - ldr r2, [pc, #76] @ 9554ac <__cxa_atexit@plt+0x948f30> │ │ │ │ - ldr r1, [pc, #76] @ 9554b0 <__cxa_atexit@plt+0x948f34> │ │ │ │ + bcc 95546c <__cxa_atexit@plt+0x948ef0> │ │ │ │ + ldr r2, [pc, #76] @ 95547c <__cxa_atexit@plt+0x948f00> │ │ │ │ + ldr r1, [pc, #76] @ 955480 <__cxa_atexit@plt+0x948f04> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ - ldr r7, [pc, #44] @ 9554b4 <__cxa_atexit@plt+0x948f38> │ │ │ │ + ldr r7, [pc, #44] @ 955484 <__cxa_atexit@plt+0x948f08> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - orreq r0, r1, #160, 20 @ 0xa0000 │ │ │ │ - orreq r2, r1, #152, 12 @ 0x9800000 │ │ │ │ - cmpeq sl, #96, 10 @ 0x18000000 │ │ │ │ + orreq r0, r1, #208, 20 @ 0xd0000 │ │ │ │ + orreq r2, r1, #200, 12 @ 0xc800000 │ │ │ │ + cmpeq sl, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 955530 <__cxa_atexit@plt+0x948fb4> │ │ │ │ + bhi 955500 <__cxa_atexit@plt+0x948f84> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 955538 <__cxa_atexit@plt+0x948fbc> │ │ │ │ - ldr r1, [pc, #92] @ 95554c <__cxa_atexit@plt+0x948fd0> │ │ │ │ + bcc 955508 <__cxa_atexit@plt+0x948f8c> │ │ │ │ + ldr r1, [pc, #92] @ 95551c <__cxa_atexit@plt+0x948fa0> │ │ │ │ sub r8, r6, #3 │ │ │ │ sub r9, r6, #11 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r2, {r1, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ mov r1, #1 │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, r1, r2, asr #2 │ │ │ │ - ldr r1, [pc, #60] @ 955550 <__cxa_atexit@plt+0x948fd4> │ │ │ │ + ldr r1, [pc, #60] @ 955520 <__cxa_atexit@plt+0x948fa4> │ │ │ │ asr r7, r7, #8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ - ldr r7, [pc, #40] @ 955554 <__cxa_atexit@plt+0x948fd8> │ │ │ │ + ldr r7, [pc, #40] @ 955524 <__cxa_atexit@plt+0x948fa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r6, r3 │ │ │ │ - b 955540 <__cxa_atexit@plt+0x948fc4> │ │ │ │ + b 955510 <__cxa_atexit@plt+0x948f94> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r1, #16, 20 @ 0x10000 │ │ │ │ - orreq r0, r1, #232, 20 @ 0xe8000 │ │ │ │ - orreq r2, r1, #4, 12 @ 0x400000 │ │ │ │ - cmpeq sl, #204, 8 @ 0xcc000000 │ │ │ │ + orreq r0, r1, #64, 20 @ 0x40000 │ │ │ │ + orreq r0, r1, #24, 22 @ 0x6000 │ │ │ │ + orreq r2, r1, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq sl, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9555bc <__cxa_atexit@plt+0x949040> │ │ │ │ + bhi 95558c <__cxa_atexit@plt+0x949010> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9555c8 <__cxa_atexit@plt+0x94904c> │ │ │ │ - ldr r2, [pc, #76] @ 9555d8 <__cxa_atexit@plt+0x94905c> │ │ │ │ - ldr r1, [pc, #76] @ 9555dc <__cxa_atexit@plt+0x949060> │ │ │ │ + bcc 955598 <__cxa_atexit@plt+0x94901c> │ │ │ │ + ldr r2, [pc, #76] @ 9555a8 <__cxa_atexit@plt+0x94902c> │ │ │ │ + ldr r1, [pc, #76] @ 9555ac <__cxa_atexit@plt+0x949030> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ - ldr r7, [pc, #44] @ 9555e0 <__cxa_atexit@plt+0x949064> │ │ │ │ + ldr r7, [pc, #44] @ 9555b0 <__cxa_atexit@plt+0x949034> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ - orreq r0, r1, #116, 18 @ 0x1d0000 │ │ │ │ - orreq r2, r1, #124, 10 @ 0x1f000000 │ │ │ │ - cmpeq sl, #4, 8 @ 0x4000000 │ │ │ │ + orreq r0, r1, #164, 18 @ 0x290000 │ │ │ │ + orreq r2, r1, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq sl, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 955644 <__cxa_atexit@plt+0x9490c8> │ │ │ │ + bhi 955614 <__cxa_atexit@plt+0x949098> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 955650 <__cxa_atexit@plt+0x9490d4> │ │ │ │ - ldr r1, [pc, #72] @ 955660 <__cxa_atexit@plt+0x9490e4> │ │ │ │ + bcc 955620 <__cxa_atexit@plt+0x9490a4> │ │ │ │ + ldr r1, [pc, #72] @ 955630 <__cxa_atexit@plt+0x9490b4> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r5, [pc, #56] @ 955664 <__cxa_atexit@plt+0x9490e8> │ │ │ │ + ldr r5, [pc, #56] @ 955634 <__cxa_atexit@plt+0x9490b8> │ │ │ │ asr r7, r7, #8 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ - ldr r7, [pc, #44] @ 955668 <__cxa_atexit@plt+0x9490ec> │ │ │ │ + ldr r7, [pc, #44] @ 955638 <__cxa_atexit@plt+0x9490bc> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r0, r1, #236, 16 @ 0xec0000 │ │ │ │ - orreq r0, r1, #208, 18 @ 0x340000 │ │ │ │ - orreq r2, r1, #248, 8 @ 0xf8000000 │ │ │ │ - cmpeq sl, #124, 6 @ 0xf0000001 │ │ │ │ + orreq r0, r1, #28, 18 @ 0x70000 │ │ │ │ + orreq r0, r1, #0, 20 │ │ │ │ + orreq r2, r1, #40, 10 @ 0xa000000 │ │ │ │ + cmpeq sl, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r1, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9556cc <__cxa_atexit@plt+0x949150> │ │ │ │ + bhi 95569c <__cxa_atexit@plt+0x949120> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9556d8 <__cxa_atexit@plt+0x94915c> │ │ │ │ - ldr r1, [pc, #72] @ 9556e8 <__cxa_atexit@plt+0x94916c> │ │ │ │ + bcc 9556a8 <__cxa_atexit@plt+0x94912c> │ │ │ │ + ldr r1, [pc, #72] @ 9556b8 <__cxa_atexit@plt+0x94913c> │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ - ldr r5, [pc, #56] @ 9556ec <__cxa_atexit@plt+0x949170> │ │ │ │ + ldr r5, [pc, #56] @ 9556bc <__cxa_atexit@plt+0x949140> │ │ │ │ asr r7, r7, #8 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ stmib r3, {r5, r7} │ │ │ │ - ldr r7, [pc, #44] @ 9556f0 <__cxa_atexit@plt+0x949174> │ │ │ │ + ldr r7, [pc, #44] @ 9556c0 <__cxa_atexit@plt+0x949144> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r0, r1, #100, 16 @ 0x640000 │ │ │ │ - orreq r0, r1, #72, 18 @ 0x120000 │ │ │ │ - orreq r2, r1, #112, 8 @ 0x70000000 │ │ │ │ - cmpeq sl, #132, 6 @ 0x10000002 │ │ │ │ + orreq r0, r1, #148, 16 @ 0x940000 │ │ │ │ + orreq r0, r1, #120, 18 @ 0x1e0000 │ │ │ │ + orreq r2, r1, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq sl, #180, 6 @ 0xd0000002 │ │ │ │ andeq r0, r2, r0 │ │ │ │ andeq r0, r1, r4, lsl r0 │ │ │ │ sub lr, r5, #24 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 955968 <__cxa_atexit@plt+0x9493ec> │ │ │ │ - ldr r1, [pc, #832] @ 955a54 <__cxa_atexit@plt+0x9494d8> │ │ │ │ + bhi 955938 <__cxa_atexit@plt+0x9493bc> │ │ │ │ + ldr r1, [pc, #832] @ 955a24 <__cxa_atexit@plt+0x9494a8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r1, [r3, #-8]! │ │ │ │ and r0, r8, #252 @ 0xfc │ │ │ │ and r1, r8, #3 │ │ │ │ cmp r0, #252 @ 0xfc │ │ │ │ str r7, [r3, #4] │ │ │ │ - bne 955790 <__cxa_atexit@plt+0x949214> │ │ │ │ + bne 955760 <__cxa_atexit@plt+0x9491e4> │ │ │ │ cmp r1, #0 │ │ │ │ - beq 9557ec <__cxa_atexit@plt+0x949270> │ │ │ │ + beq 9557bc <__cxa_atexit@plt+0x949240> │ │ │ │ cmp r1, #1 │ │ │ │ - bne 955830 <__cxa_atexit@plt+0x9492b4> │ │ │ │ + bne 955800 <__cxa_atexit@plt+0x949284> │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ str r8, [r3, #-16]! │ │ │ │ mov r7, #1 │ │ │ │ cmp r1, r2 │ │ │ │ str r7, [r3, #4] │ │ │ │ - bcc 955970 <__cxa_atexit@plt+0x9493f4> │ │ │ │ - ldr r7, [pc, #824] @ 955aa4 <__cxa_atexit@plt+0x949528> │ │ │ │ - ldr r1, [pc, #824] @ 955aa8 <__cxa_atexit@plt+0x94952c> │ │ │ │ + bcc 955940 <__cxa_atexit@plt+0x9493c4> │ │ │ │ + ldr r7, [pc, #824] @ 955a74 <__cxa_atexit@plt+0x9494f8> │ │ │ │ + ldr r1, [pc, #824] @ 955a78 <__cxa_atexit@plt+0x9494fc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r8, [r6, #8] │ │ │ │ - ldr r7, [pc, #800] @ 955aac <__cxa_atexit@plt+0x949530> │ │ │ │ + ldr r7, [pc, #800] @ 955a7c <__cxa_atexit@plt+0x949500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 955820 <__cxa_atexit@plt+0x9492a4> │ │ │ │ + b 9557f0 <__cxa_atexit@plt+0x949274> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r1, [r2, r1, lsl #2] │ │ │ │ add pc, r2, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r1, [r5, #-12] │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r2, r1 │ │ │ │ str r8, [r5, #-20] @ 0xffffffec │ │ │ │ str r0, [r5, #-16] │ │ │ │ - bcc 955a0c <__cxa_atexit@plt+0x949490> │ │ │ │ - ldr r7, [pc, #660] @ 955a68 <__cxa_atexit@plt+0x9494ec> │ │ │ │ + bcc 9559dc <__cxa_atexit@plt+0x949460> │ │ │ │ + ldr r7, [pc, #660] @ 955a38 <__cxa_atexit@plt+0x9494bc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r0, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - ldr r7, [pc, #644] @ 955a6c <__cxa_atexit@plt+0x9494f0> │ │ │ │ + ldr r7, [pc, #644] @ 955a3c <__cxa_atexit@plt+0x9494c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 9558bc <__cxa_atexit@plt+0x949340> │ │ │ │ + b 95588c <__cxa_atexit@plt+0x949310> │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ str r8, [r5, #-16] │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 955990 <__cxa_atexit@plt+0x949414> │ │ │ │ - ldr r7, [pc, #648] @ 955a98 <__cxa_atexit@plt+0x94951c> │ │ │ │ + bcc 955960 <__cxa_atexit@plt+0x9493e4> │ │ │ │ + ldr r7, [pc, #648] @ 955a68 <__cxa_atexit@plt+0x9494ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r8, [r6, #8] │ │ │ │ - ldr r7, [pc, #636] @ 955a9c <__cxa_atexit@plt+0x949520> │ │ │ │ + ldr r7, [pc, #636] @ 955a6c <__cxa_atexit@plt+0x9494f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 9559b0 <__cxa_atexit@plt+0x949434> │ │ │ │ - ldr r5, [pc, #576] @ 955a88 <__cxa_atexit@plt+0x94950c> │ │ │ │ - ldr r0, [pc, #576] @ 955a8c <__cxa_atexit@plt+0x949510> │ │ │ │ - ldr r9, [pc, #576] @ 955a90 <__cxa_atexit@plt+0x949514> │ │ │ │ + bcc 955980 <__cxa_atexit@plt+0x949404> │ │ │ │ + ldr r5, [pc, #576] @ 955a58 <__cxa_atexit@plt+0x9494dc> │ │ │ │ + ldr r0, [pc, #576] @ 955a5c <__cxa_atexit@plt+0x9494e0> │ │ │ │ + ldr r9, [pc, #576] @ 955a60 <__cxa_atexit@plt+0x9494e4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r5, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r0, #2 │ │ │ │ - b 955900 <__cxa_atexit@plt+0x949384> │ │ │ │ + b 9558d0 <__cxa_atexit@plt+0x949354> │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #2 │ │ │ │ str r0, [r3, #-16]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r1, [r3, #4] │ │ │ │ add r1, r6, #16 │ │ │ │ cmp r2, r1 │ │ │ │ str r8, [r3, #-4] │ │ │ │ - bcc 9559d4 <__cxa_atexit@plt+0x949458> │ │ │ │ - ldr r7, [pc, #480] @ 955a78 <__cxa_atexit@plt+0x9494fc> │ │ │ │ - ldr r2, [pc, #480] @ 955a7c <__cxa_atexit@plt+0x949500> │ │ │ │ + bcc 9559a4 <__cxa_atexit@plt+0x949428> │ │ │ │ + ldr r7, [pc, #480] @ 955a48 <__cxa_atexit@plt+0x9494cc> │ │ │ │ + ldr r2, [pc, #480] @ 955a4c <__cxa_atexit@plt+0x9494d0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r6, [r5, #-12] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - ldr r7, [pc, #452] @ 955a80 <__cxa_atexit@plt+0x949504> │ │ │ │ + ldr r7, [pc, #452] @ 955a50 <__cxa_atexit@plt+0x9494d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mov r8, r6 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r1 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 9559ec <__cxa_atexit@plt+0x949470> │ │ │ │ - ldr r5, [pc, #372] @ 955a58 <__cxa_atexit@plt+0x9494dc> │ │ │ │ - ldr r1, [pc, #372] @ 955a5c <__cxa_atexit@plt+0x9494e0> │ │ │ │ - ldr r9, [pc, #372] @ 955a60 <__cxa_atexit@plt+0x9494e4> │ │ │ │ + bcc 9559bc <__cxa_atexit@plt+0x949440> │ │ │ │ + ldr r5, [pc, #372] @ 955a28 <__cxa_atexit@plt+0x9494ac> │ │ │ │ + ldr r1, [pc, #372] @ 955a2c <__cxa_atexit@plt+0x9494b0> │ │ │ │ + ldr r9, [pc, #372] @ 955a30 <__cxa_atexit@plt+0x9494b4> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r5, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r1, #-16]! │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str r3, [r1, #4] │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ str r8, [r1, #-4] │ │ │ │ - bcc 955a30 <__cxa_atexit@plt+0x9494b4> │ │ │ │ - ldr r2, [pc, #380] @ 955ab4 <__cxa_atexit@plt+0x949538> │ │ │ │ - ldr lr, [pc, #380] @ 955ab8 <__cxa_atexit@plt+0x94953c> │ │ │ │ + bcc 955a00 <__cxa_atexit@plt+0x949484> │ │ │ │ + ldr r2, [pc, #380] @ 955a84 <__cxa_atexit@plt+0x949508> │ │ │ │ + ldr lr, [pc, #380] @ 955a88 <__cxa_atexit@plt+0x94950c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r6, #4]! │ │ │ │ str r6, [r5, #-12] │ │ │ │ str lr, [r5, #-16] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - ldr r8, [pc, #352] @ 955abc <__cxa_atexit@plt+0x949540> │ │ │ │ + ldr r8, [pc, #352] @ 955a8c <__cxa_atexit@plt+0x949510> │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c4c158 <__cxa_atexit@plt+0xc3fbdc> │ │ │ │ + b c4c128 <__cxa_atexit@plt+0xc3fbac> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #312] @ 955ab0 <__cxa_atexit@plt+0x949534> │ │ │ │ + ldr r7, [pc, #312] @ 955a80 <__cxa_atexit@plt+0x949504> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #1 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r7, [pc, #264] @ 955aa0 <__cxa_atexit@plt+0x949524> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r7, [pc, #264] @ 955a70 <__cxa_atexit@plt+0x9494f4> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r6, r2 │ │ │ │ mov r7, #0 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r7, [pc, #220] @ 955a94 <__cxa_atexit@plt+0x949518> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r7, [pc, #220] @ 955a64 <__cxa_atexit@plt+0x9494e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #168] @ 955a84 <__cxa_atexit@plt+0x949508> │ │ │ │ + ldr r0, [pc, #168] @ 955a54 <__cxa_atexit@plt+0x9494d8> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 955a20 <__cxa_atexit@plt+0x9494a4> │ │ │ │ - ldr r7, [pc, #112] @ 955a64 <__cxa_atexit@plt+0x9494e8> │ │ │ │ + b 9559f0 <__cxa_atexit@plt+0x949474> │ │ │ │ + ldr r7, [pc, #112] @ 955a34 <__cxa_atexit@plt+0x9494b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #92] @ 955a70 <__cxa_atexit@plt+0x9494f4> │ │ │ │ + ldr r0, [pc, #92] @ 955a40 <__cxa_atexit@plt+0x9494c4> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r1 │ │ │ │ mov r7, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - ldr r0, [pc, #60] @ 955a74 <__cxa_atexit@plt+0x9494f8> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + ldr r0, [pc, #60] @ 955a44 <__cxa_atexit@plt+0x9494c8> │ │ │ │ mov r5, lr │ │ │ │ mov r6, r3 │ │ │ │ mov r7, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #16 │ │ │ │ str r1, [r4, #828] @ 0x33c │ │ │ │ str r0, [lr] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r0, r1, #240, 14 @ 0x3c00000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r0, r1, #32, 16 @ 0x200000 │ │ │ │ @ instruction: 0xffffe9e0 │ │ │ │ - cmpeq sl, #160, 22 @ 0x28000 │ │ │ │ - cmpeq sl, #52 @ 0x34 │ │ │ │ - cmpeq sl, #64, 30 @ 0x100 │ │ │ │ + cmpeq sl, #208, 22 @ 0x34000 │ │ │ │ + cmpeq sl, #100 @ 0x64 │ │ │ │ + cmpeq sl, #112, 30 @ 0x1c0 │ │ │ │ @ instruction: 0xfffffb20 │ │ │ │ - orreq r2, r1, #16, 6 @ 0x40000000 │ │ │ │ + orreq r2, r1, #64, 6 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ andeq r0, r0, r0, ror #5 │ │ │ │ andeq r0, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xfffffcc0 │ │ │ │ - orreq r2, r1, #68, 4 @ 0x40000004 │ │ │ │ + orreq r2, r1, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ @ instruction: 0xffffedd4 │ │ │ │ - cmpeq sl, #116, 24 @ 0x7400 │ │ │ │ - cmpeq sl, #252 @ 0xfc │ │ │ │ - cmpeq sl, #240, 30 @ 0x3c0 │ │ │ │ + cmpeq sl, #164, 24 @ 0xa400 │ │ │ │ + cmpeq sl, #44, 2 │ │ │ │ + cmpeq sl, #32 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - orreq r2, r1, #232, 4 @ 0x8000000e │ │ │ │ + orreq r2, r1, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - orreq r2, r1, #116, 6 @ 0xd0000001 │ │ │ │ + orreq r2, r1, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - orreq r0, r1, #8, 12 @ 0x800000 │ │ │ │ - orreq r2, r1, #200, 2 @ 0x32 │ │ │ │ - cmpeq sl, #52, 30 @ 0xd0 │ │ │ │ + orreq r0, r1, #56, 12 @ 0x3800000 │ │ │ │ + orreq r2, r1, #248, 2 @ 0x3e │ │ │ │ + cmpeq sl, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 955b10 <__cxa_atexit@plt+0x949594> │ │ │ │ - ldr r7, [pc, #60] @ 955b28 <__cxa_atexit@plt+0x9495ac> │ │ │ │ + bcc 955ae0 <__cxa_atexit@plt+0x949564> │ │ │ │ + ldr r7, [pc, #60] @ 955af8 <__cxa_atexit@plt+0x94957c> │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ - ldr r2, [pc, #56] @ 955b2c <__cxa_atexit@plt+0x9495b0> │ │ │ │ + ldr r2, [pc, #56] @ 955afc <__cxa_atexit@plt+0x949580> │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ stm r5, {r7, r8} │ │ │ │ str r3, [r8, #8] │ │ │ │ - ldr r7, [pc, #36] @ 955b30 <__cxa_atexit@plt+0x9495b4> │ │ │ │ + ldr r7, [pc, #36] @ 955b00 <__cxa_atexit@plt+0x949584> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #28] @ 955b34 <__cxa_atexit@plt+0x9495b8> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #28] @ 955b04 <__cxa_atexit@plt+0x949588> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ - orreq r1, r1, #244, 30 @ 0x3d0 │ │ │ │ + orreq r2, r1, #36 @ 0x24 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq sl, #160, 28 @ 0xa00 │ │ │ │ + cmpeq sl, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 955b5c <__cxa_atexit@plt+0x9495e0> │ │ │ │ + bne 955b2c <__cxa_atexit@plt+0x9495b0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #20] @ 955b78 <__cxa_atexit@plt+0x9495fc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #20] @ 955b48 <__cxa_atexit@plt+0x9495cc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 955b7c <__cxa_atexit@plt+0x949600> │ │ │ │ + ldr r7, [pc, #8] @ 955b4c <__cxa_atexit@plt+0x9495d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r1, r1, #200, 30 @ 0x320 │ │ │ │ - cmpeq sl, #68, 28 @ 0x440 │ │ │ │ + orreq r1, r1, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq sl, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 955bac <__cxa_atexit@plt+0x949630> │ │ │ │ - ldr r9, [pc, #24] @ 955bb0 <__cxa_atexit@plt+0x949634> │ │ │ │ + ldr r3, [pc, #24] @ 955b7c <__cxa_atexit@plt+0x949600> │ │ │ │ + ldr r9, [pc, #24] @ 955b80 <__cxa_atexit@plt+0x949604> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - cmpeq sl, #104, 26 @ 0x1a00 │ │ │ │ - cmpeq sl, #120, 26 @ 0x1e00 │ │ │ │ - cmpeq sl, #84, 28 @ 0x540 │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + cmpeq sl, #152, 26 @ 0x2600 │ │ │ │ + cmpeq sl, #168, 26 @ 0x2a00 │ │ │ │ + cmpeq sl, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 955bfc <__cxa_atexit@plt+0x949680> │ │ │ │ - ldr r7, [pc, #52] @ 955c14 <__cxa_atexit@plt+0x949698> │ │ │ │ + bcc 955bcc <__cxa_atexit@plt+0x949650> │ │ │ │ + ldr r7, [pc, #52] @ 955be4 <__cxa_atexit@plt+0x949668> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4]! │ │ │ │ str r3, [r8, #8] │ │ │ │ - ldr r7, [pc, #32] @ 955c18 <__cxa_atexit@plt+0x94969c> │ │ │ │ + ldr r7, [pc, #32] @ 955be8 <__cxa_atexit@plt+0x94966c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #24] @ 955c1c <__cxa_atexit@plt+0x9496a0> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #24] @ 955bec <__cxa_atexit@plt+0x949670> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - orreq r1, r1, #16, 30 @ 0x40 │ │ │ │ + orreq r1, r1, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ - cmpeq sl, #20, 28 @ 0x140 │ │ │ │ + cmpeq sl, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ - bcc 955c78 <__cxa_atexit@plt+0x9496fc> │ │ │ │ - ldr r7, [pc, #68] @ 955c90 <__cxa_atexit@plt+0x949714> │ │ │ │ + bcc 955c48 <__cxa_atexit@plt+0x9496cc> │ │ │ │ + ldr r7, [pc, #68] @ 955c60 <__cxa_atexit@plt+0x9496e4> │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ - ldr r2, [pc, #64] @ 955c94 <__cxa_atexit@plt+0x949718> │ │ │ │ + ldr r2, [pc, #64] @ 955c64 <__cxa_atexit@plt+0x9496e8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm r5, {r7, r8} │ │ │ │ str r3, [r8, #8] │ │ │ │ str r2, [r8, #12] │ │ │ │ - ldr r7, [pc, #36] @ 955c98 <__cxa_atexit@plt+0x94971c> │ │ │ │ + ldr r7, [pc, #36] @ 955c68 <__cxa_atexit@plt+0x9496ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #28] @ 955c9c <__cxa_atexit@plt+0x949720> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #28] @ 955c6c <__cxa_atexit@plt+0x9496f0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ - orreq r1, r1, #140, 28 @ 0x8c0 │ │ │ │ + orreq r1, r1, #188, 28 @ 0xbc0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq sl, #56, 26 @ 0xe00 │ │ │ │ + cmpeq sl, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 955cc4 <__cxa_atexit@plt+0x949748> │ │ │ │ + bne 955c94 <__cxa_atexit@plt+0x949718> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #20] @ 955ce0 <__cxa_atexit@plt+0x949764> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #20] @ 955cb0 <__cxa_atexit@plt+0x949734> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #8] @ 955ce4 <__cxa_atexit@plt+0x949768> │ │ │ │ + ldr r7, [pc, #8] @ 955cb4 <__cxa_atexit@plt+0x949738> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - orreq r1, r1, #96, 28 @ 0x600 │ │ │ │ - cmpeq sl, #220, 24 @ 0xdc00 │ │ │ │ + orreq r1, r1, #144, 28 @ 0x900 │ │ │ │ + cmpeq sl, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 955d14 <__cxa_atexit@plt+0x949798> │ │ │ │ - ldr r9, [pc, #24] @ 955d18 <__cxa_atexit@plt+0x94979c> │ │ │ │ + ldr r3, [pc, #24] @ 955ce4 <__cxa_atexit@plt+0x949768> │ │ │ │ + ldr r9, [pc, #24] @ 955ce8 <__cxa_atexit@plt+0x94976c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ mov sl, r7 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - cmpeq sl, #0, 24 │ │ │ │ - cmpeq sl, #16, 24 @ 0x1000 │ │ │ │ - cmpeq sl, #60, 26 @ 0xf00 │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + cmpeq sl, #48, 24 @ 0x3000 │ │ │ │ + cmpeq sl, #64, 24 @ 0x4000 │ │ │ │ + cmpeq sl, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ - bcc 955d74 <__cxa_atexit@plt+0x9497f8> │ │ │ │ - ldr r2, [pc, #68] @ 955d8c <__cxa_atexit@plt+0x949810> │ │ │ │ + bcc 955d44 <__cxa_atexit@plt+0x9497c8> │ │ │ │ + ldr r2, [pc, #68] @ 955d5c <__cxa_atexit@plt+0x9497e0> │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ - ldr r0, [pc, #64] @ 955d90 <__cxa_atexit@plt+0x949814> │ │ │ │ + ldr r0, [pc, #64] @ 955d60 <__cxa_atexit@plt+0x9497e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r1, [r3, #8] │ │ │ │ stm r5, {r0, r3} │ │ │ │ str r2, [r3, #12] │ │ │ │ - ldr r8, [pc, #36] @ 955d94 <__cxa_atexit@plt+0x949818> │ │ │ │ + ldr r8, [pc, #36] @ 955d64 <__cxa_atexit@plt+0x9497e8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b c4c158 <__cxa_atexit@plt+0xc3fbdc> │ │ │ │ - ldr r3, [pc, #28] @ 955d98 <__cxa_atexit@plt+0x94981c> │ │ │ │ + b c4c128 <__cxa_atexit@plt+0xc3fbac> │ │ │ │ + ldr r3, [pc, #28] @ 955d68 <__cxa_atexit@plt+0x9497ec> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffff6e4 │ │ │ │ - orreq r0, r1, #244, 2 @ 0x3d │ │ │ │ - orreq r1, r1, #188, 26 @ 0x2f00 │ │ │ │ + orreq r0, r1, #36, 4 @ 0x40000002 │ │ │ │ + orreq r1, r1, #236, 26 @ 0x3b00 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq sl, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq sl, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5, #12] │ │ │ │ - bcc 955dec <__cxa_atexit@plt+0x949870> │ │ │ │ - ldr r7, [pc, #60] @ 955e04 <__cxa_atexit@plt+0x949888> │ │ │ │ + bcc 955dbc <__cxa_atexit@plt+0x949840> │ │ │ │ + ldr r7, [pc, #60] @ 955dd4 <__cxa_atexit@plt+0x949858> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r3, [r8, #12] │ │ │ │ - ldr r7, [pc, #32] @ 955e08 <__cxa_atexit@plt+0x94988c> │ │ │ │ + ldr r7, [pc, #32] @ 955dd8 <__cxa_atexit@plt+0x94985c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #24] @ 955e0c <__cxa_atexit@plt+0x949890> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #24] @ 955ddc <__cxa_atexit@plt+0x949860> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffff524 │ │ │ │ - orreq r1, r1, #16, 26 @ 0x400 │ │ │ │ + orreq r1, r1, #64, 26 @ 0x1000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r1, r8 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9560a8 <__cxa_atexit@plt+0x949b2c> │ │ │ │ + bhi 956078 <__cxa_atexit@plt+0x949afc> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mvn r7, #51 @ 0x33 │ │ │ │ add r2, r7, r1, lsr #24 │ │ │ │ cmp r2, #70 @ 0x46 │ │ │ │ - bhi 955f8c <__cxa_atexit@plt+0x949a10> │ │ │ │ + bhi 955f5c <__cxa_atexit@plt+0x9499e0> │ │ │ │ ldr lr, [r5] │ │ │ │ add r0, pc, #8 │ │ │ │ ldr r2, [r0, r2, lsl #2] │ │ │ │ lsr r7, r1, #24 │ │ │ │ add pc, r0, r2 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ @@ -2434685,125 +2434673,125 @@ │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str r7, [r3] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 9560f4 <__cxa_atexit@plt+0x949b78> │ │ │ │ - ldr r0, [pc, #424] @ 956130 <__cxa_atexit@plt+0x949bb4> │ │ │ │ + bcc 9560c4 <__cxa_atexit@plt+0x949b48> │ │ │ │ + ldr r0, [pc, #424] @ 956100 <__cxa_atexit@plt+0x949b84> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 95607c <__cxa_atexit@plt+0x949b00> │ │ │ │ - ldr r7, [pc, #408] @ 95612c <__cxa_atexit@plt+0x949bb0> │ │ │ │ + b 95604c <__cxa_atexit@plt+0x949ad0> │ │ │ │ + ldr r7, [pc, #408] @ 9560fc <__cxa_atexit@plt+0x949b80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str r7, [r3] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 9560b8 <__cxa_atexit@plt+0x949b3c> │ │ │ │ - ldr r0, [pc, #416] @ 95615c <__cxa_atexit@plt+0x949be0> │ │ │ │ + bcc 956088 <__cxa_atexit@plt+0x949b0c> │ │ │ │ + ldr r0, [pc, #416] @ 95612c <__cxa_atexit@plt+0x949bb0> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 95607c <__cxa_atexit@plt+0x949b00> │ │ │ │ + b 95604c <__cxa_atexit@plt+0x949ad0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str r7, [r3] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 9560c4 <__cxa_atexit@plt+0x949b48> │ │ │ │ - ldr r0, [pc, #352] @ 95613c <__cxa_atexit@plt+0x949bc0> │ │ │ │ + bcc 956094 <__cxa_atexit@plt+0x949b18> │ │ │ │ + ldr r0, [pc, #352] @ 95610c <__cxa_atexit@plt+0x949b90> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 95607c <__cxa_atexit@plt+0x949b00> │ │ │ │ + b 95604c <__cxa_atexit@plt+0x949ad0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str r7, [r3] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 9560d0 <__cxa_atexit@plt+0x949b54> │ │ │ │ - ldr r0, [pc, #360] @ 956164 <__cxa_atexit@plt+0x949be8> │ │ │ │ + bcc 9560a0 <__cxa_atexit@plt+0x949b24> │ │ │ │ + ldr r0, [pc, #360] @ 956134 <__cxa_atexit@plt+0x949bb8> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 95607c <__cxa_atexit@plt+0x949b00> │ │ │ │ + b 95604c <__cxa_atexit@plt+0x949ad0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str r7, [r3] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 9560dc <__cxa_atexit@plt+0x949b60> │ │ │ │ - ldr r0, [pc, #336] @ 95616c <__cxa_atexit@plt+0x949bf0> │ │ │ │ + bcc 9560ac <__cxa_atexit@plt+0x949b30> │ │ │ │ + ldr r0, [pc, #336] @ 95613c <__cxa_atexit@plt+0x949bc0> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 95607c <__cxa_atexit@plt+0x949b00> │ │ │ │ + b 95604c <__cxa_atexit@plt+0x949ad0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str r7, [r3] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 9560e8 <__cxa_atexit@plt+0x949b6c> │ │ │ │ - ldr r0, [pc, #264] @ 956144 <__cxa_atexit@plt+0x949bc8> │ │ │ │ + bcc 9560b8 <__cxa_atexit@plt+0x949b3c> │ │ │ │ + ldr r0, [pc, #264] @ 956114 <__cxa_atexit@plt+0x949b98> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 95607c <__cxa_atexit@plt+0x949b00> │ │ │ │ + b 95604c <__cxa_atexit@plt+0x949ad0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str r7, [r3] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 956100 <__cxa_atexit@plt+0x949b84> │ │ │ │ - ldr r0, [pc, #240] @ 95614c <__cxa_atexit@plt+0x949bd0> │ │ │ │ + bcc 9560d0 <__cxa_atexit@plt+0x949b54> │ │ │ │ + ldr r0, [pc, #240] @ 95611c <__cxa_atexit@plt+0x949ba0> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 95607c <__cxa_atexit@plt+0x949b00> │ │ │ │ + b 95604c <__cxa_atexit@plt+0x949ad0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ str r7, [r3] │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 95610c <__cxa_atexit@plt+0x949b90> │ │ │ │ - ldr r0, [pc, #216] @ 956154 <__cxa_atexit@plt+0x949bd8> │ │ │ │ + bcc 9560dc <__cxa_atexit@plt+0x949b60> │ │ │ │ + ldr r0, [pc, #216] @ 956124 <__cxa_atexit@plt+0x949ba8> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #4]! │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ - ldr r0, [pc, #168] @ 956134 <__cxa_atexit@plt+0x949bb8> │ │ │ │ + ldr r0, [pc, #168] @ 956104 <__cxa_atexit@plt+0x949b88> │ │ │ │ sub r7, r2, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ - ldr r7, [pc, #196] @ 956174 <__cxa_atexit@plt+0x949bf8> │ │ │ │ + ldr r7, [pc, #196] @ 956144 <__cxa_atexit@plt+0x949bc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #160] @ 956160 <__cxa_atexit@plt+0x949be4> │ │ │ │ + ldr r6, [pc, #160] @ 956130 <__cxa_atexit@plt+0x949bb4> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 956114 <__cxa_atexit@plt+0x949b98> │ │ │ │ - ldr r6, [pc, #116] @ 956140 <__cxa_atexit@plt+0x949bc4> │ │ │ │ + b 9560e4 <__cxa_atexit@plt+0x949b68> │ │ │ │ + ldr r6, [pc, #116] @ 956110 <__cxa_atexit@plt+0x949b94> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 956114 <__cxa_atexit@plt+0x949b98> │ │ │ │ - ldr r6, [pc, #144] @ 956168 <__cxa_atexit@plt+0x949bec> │ │ │ │ + b 9560e4 <__cxa_atexit@plt+0x949b68> │ │ │ │ + ldr r6, [pc, #144] @ 956138 <__cxa_atexit@plt+0x949bbc> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 956114 <__cxa_atexit@plt+0x949b98> │ │ │ │ - ldr r6, [pc, #140] @ 956170 <__cxa_atexit@plt+0x949bf4> │ │ │ │ + b 9560e4 <__cxa_atexit@plt+0x949b68> │ │ │ │ + ldr r6, [pc, #140] @ 956140 <__cxa_atexit@plt+0x949bc4> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 956114 <__cxa_atexit@plt+0x949b98> │ │ │ │ - ldr r6, [pc, #88] @ 956148 <__cxa_atexit@plt+0x949bcc> │ │ │ │ + b 9560e4 <__cxa_atexit@plt+0x949b68> │ │ │ │ + ldr r6, [pc, #88] @ 956118 <__cxa_atexit@plt+0x949b9c> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 956114 <__cxa_atexit@plt+0x949b98> │ │ │ │ - ldr r6, [pc, #60] @ 956138 <__cxa_atexit@plt+0x949bbc> │ │ │ │ + b 9560e4 <__cxa_atexit@plt+0x949b68> │ │ │ │ + ldr r6, [pc, #60] @ 956108 <__cxa_atexit@plt+0x949b8c> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 956114 <__cxa_atexit@plt+0x949b98> │ │ │ │ - ldr r6, [pc, #72] @ 956150 <__cxa_atexit@plt+0x949bd4> │ │ │ │ + b 9560e4 <__cxa_atexit@plt+0x949b68> │ │ │ │ + ldr r6, [pc, #72] @ 956120 <__cxa_atexit@plt+0x949ba4> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 956114 <__cxa_atexit@plt+0x949b98> │ │ │ │ - ldr r6, [pc, #68] @ 956158 <__cxa_atexit@plt+0x949bdc> │ │ │ │ + b 9560e4 <__cxa_atexit@plt+0x949b68> │ │ │ │ + ldr r6, [pc, #68] @ 956128 <__cxa_atexit@plt+0x949bac> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - orreq r0, r1, #76 @ 0x4c │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + orreq r0, r1, #124 @ 0x7c │ │ │ │ @ instruction: 0xffffe9a4 │ │ │ │ - orreq pc, r0, #148, 30 @ 0x250 │ │ │ │ + orreq pc, r0, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xffffe99c │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ @ instruction: 0xffffe988 │ │ │ │ andeq r0, r0, r0, lsl r3 │ │ │ │ @ instruction: 0xffffe9b4 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ @@ -2434811,561 +2434799,561 @@ │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0xffffebc8 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ @ instruction: 0xffffef88 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffff6e0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq sl, #132, 20 @ 0x84000 │ │ │ │ - cmpeq sl, #0, 18 │ │ │ │ + cmpeq sl, #180, 20 @ 0xb4000 │ │ │ │ + cmpeq sl, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 9561d4 <__cxa_atexit@plt+0x949c58> │ │ │ │ - ldr r7, [pc, #72] @ 9561ec <__cxa_atexit@plt+0x949c70> │ │ │ │ + bcc 9561a4 <__cxa_atexit@plt+0x949c28> │ │ │ │ + ldr r7, [pc, #72] @ 9561bc <__cxa_atexit@plt+0x949c40> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #52] @ 9561f0 <__cxa_atexit@plt+0x949c74> │ │ │ │ + ldr r7, [pc, #52] @ 9561c0 <__cxa_atexit@plt+0x949c44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 9561f4 <__cxa_atexit@plt+0x949c78> │ │ │ │ + ldr r3, [pc, #24] @ 9561c4 <__cxa_atexit@plt+0x949c48> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xfffff554 │ │ │ │ - orreq pc, r0, #104, 28 @ 0x680 │ │ │ │ + orreq pc, r0, #152, 28 @ 0x980 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, #236, 16 @ 0xec0000 │ │ │ │ + cmpeq sl, #28, 18 @ 0x70000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 956254 <__cxa_atexit@plt+0x949cd8> │ │ │ │ - ldr r7, [pc, #72] @ 95626c <__cxa_atexit@plt+0x949cf0> │ │ │ │ + bcc 956224 <__cxa_atexit@plt+0x949ca8> │ │ │ │ + ldr r7, [pc, #72] @ 95623c <__cxa_atexit@plt+0x949cc0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #52] @ 956270 <__cxa_atexit@plt+0x949cf4> │ │ │ │ + ldr r7, [pc, #52] @ 956240 <__cxa_atexit@plt+0x949cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 956274 <__cxa_atexit@plt+0x949cf8> │ │ │ │ + ldr r3, [pc, #24] @ 956244 <__cxa_atexit@plt+0x949cc8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xffffed5c │ │ │ │ - orreq pc, r0, #232, 26 @ 0x3a00 │ │ │ │ + orreq pc, r0, #24, 28 @ 0x180 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq sl, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 9562d4 <__cxa_atexit@plt+0x949d58> │ │ │ │ - ldr r7, [pc, #72] @ 9562ec <__cxa_atexit@plt+0x949d70> │ │ │ │ + bcc 9562a4 <__cxa_atexit@plt+0x949d28> │ │ │ │ + ldr r7, [pc, #72] @ 9562bc <__cxa_atexit@plt+0x949d40> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #52] @ 9562f0 <__cxa_atexit@plt+0x949d74> │ │ │ │ + ldr r7, [pc, #52] @ 9562c0 <__cxa_atexit@plt+0x949d44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 9562f4 <__cxa_atexit@plt+0x949d78> │ │ │ │ + ldr r3, [pc, #24] @ 9562c4 <__cxa_atexit@plt+0x949d48> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ - orreq pc, r0, #104, 26 @ 0x1a00 │ │ │ │ + orreq pc, r0, #152, 26 @ 0x2600 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, #44, 16 @ 0x2c0000 │ │ │ │ + cmpeq sl, #92, 16 @ 0x5c0000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 956354 <__cxa_atexit@plt+0x949dd8> │ │ │ │ - ldr r7, [pc, #72] @ 95636c <__cxa_atexit@plt+0x949df0> │ │ │ │ + bcc 956324 <__cxa_atexit@plt+0x949da8> │ │ │ │ + ldr r7, [pc, #72] @ 95633c <__cxa_atexit@plt+0x949dc0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #52] @ 956370 <__cxa_atexit@plt+0x949df4> │ │ │ │ + ldr r7, [pc, #52] @ 956340 <__cxa_atexit@plt+0x949dc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 956374 <__cxa_atexit@plt+0x949df8> │ │ │ │ + ldr r3, [pc, #24] @ 956344 <__cxa_atexit@plt+0x949dc8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xffffe734 │ │ │ │ - orreq pc, r0, #232, 24 @ 0xe800 │ │ │ │ + orreq pc, r0, #24, 26 @ 0x600 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq sl, #20, 6 @ 0x50000000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 9563d4 <__cxa_atexit@plt+0x949e58> │ │ │ │ - ldr r7, [pc, #72] @ 9563ec <__cxa_atexit@plt+0x949e70> │ │ │ │ + bcc 9563a4 <__cxa_atexit@plt+0x949e28> │ │ │ │ + ldr r7, [pc, #72] @ 9563bc <__cxa_atexit@plt+0x949e40> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #52] @ 9563f0 <__cxa_atexit@plt+0x949e74> │ │ │ │ + ldr r7, [pc, #52] @ 9563c0 <__cxa_atexit@plt+0x949e44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 9563f4 <__cxa_atexit@plt+0x949e78> │ │ │ │ + ldr r3, [pc, #24] @ 9563c4 <__cxa_atexit@plt+0x949e48> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xffffe668 │ │ │ │ - orreq pc, r0, #104, 24 @ 0x6800 │ │ │ │ + orreq pc, r0, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, #100, 4 @ 0x40000006 │ │ │ │ + cmpeq sl, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 956454 <__cxa_atexit@plt+0x949ed8> │ │ │ │ - ldr r7, [pc, #72] @ 95646c <__cxa_atexit@plt+0x949ef0> │ │ │ │ + bcc 956424 <__cxa_atexit@plt+0x949ea8> │ │ │ │ + ldr r7, [pc, #72] @ 95643c <__cxa_atexit@plt+0x949ec0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #52] @ 956470 <__cxa_atexit@plt+0x949ef4> │ │ │ │ + ldr r7, [pc, #52] @ 956440 <__cxa_atexit@plt+0x949ec4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 956474 <__cxa_atexit@plt+0x949ef8> │ │ │ │ + ldr r3, [pc, #24] @ 956444 <__cxa_atexit@plt+0x949ec8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xffffe59c │ │ │ │ - orreq pc, r0, #232, 22 @ 0x3a000 │ │ │ │ + orreq pc, r0, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, #28, 6 @ 0x70000000 │ │ │ │ + cmpeq sl, #76, 6 @ 0x30000001 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 9564d4 <__cxa_atexit@plt+0x949f58> │ │ │ │ - ldr r7, [pc, #72] @ 9564ec <__cxa_atexit@plt+0x949f70> │ │ │ │ + bcc 9564a4 <__cxa_atexit@plt+0x949f28> │ │ │ │ + ldr r7, [pc, #72] @ 9564bc <__cxa_atexit@plt+0x949f40> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #52] @ 9564f0 <__cxa_atexit@plt+0x949f74> │ │ │ │ + ldr r7, [pc, #52] @ 9564c0 <__cxa_atexit@plt+0x949f44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 9564f4 <__cxa_atexit@plt+0x949f78> │ │ │ │ + ldr r3, [pc, #24] @ 9564c4 <__cxa_atexit@plt+0x949f48> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xffffe4d0 │ │ │ │ - orreq pc, r0, #104, 22 @ 0x1a000 │ │ │ │ + orreq pc, r0, #152, 22 @ 0x26000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq sl, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 956554 <__cxa_atexit@plt+0x949fd8> │ │ │ │ - ldr r7, [pc, #72] @ 95656c <__cxa_atexit@plt+0x949ff0> │ │ │ │ + bcc 956524 <__cxa_atexit@plt+0x949fa8> │ │ │ │ + ldr r7, [pc, #72] @ 95653c <__cxa_atexit@plt+0x949fc0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r7, [pc, #52] @ 956570 <__cxa_atexit@plt+0x949ff4> │ │ │ │ + ldr r7, [pc, #52] @ 956540 <__cxa_atexit@plt+0x949fc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 956574 <__cxa_atexit@plt+0x949ff8> │ │ │ │ + ldr r3, [pc, #24] @ 956544 <__cxa_atexit@plt+0x949fc8> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ @ instruction: 0xffffe404 │ │ │ │ - orreq pc, r0, #232, 20 @ 0xe8000 │ │ │ │ + orreq pc, r0, #24, 22 @ 0x6000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, #180, 10 @ 0x2d000000 │ │ │ │ + cmpeq sl, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9565c4 <__cxa_atexit@plt+0x94a048> │ │ │ │ - ldr r3, [pc, #56] @ 9565d4 <__cxa_atexit@plt+0x94a058> │ │ │ │ + bhi 956594 <__cxa_atexit@plt+0x94a018> │ │ │ │ + ldr r3, [pc, #56] @ 9565a4 <__cxa_atexit@plt+0x94a028> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - beq 9565b8 <__cxa_atexit@plt+0x94a03c> │ │ │ │ + beq 956588 <__cxa_atexit@plt+0x94a00c> │ │ │ │ ldrd r0, [r8, #3] │ │ │ │ mov r5, r7 │ │ │ │ strd r0, [r7] │ │ │ │ - b 955e1c <__cxa_atexit@plt+0x9498a0> │ │ │ │ + b 955dec <__cxa_atexit@plt+0x949870> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9565d8 <__cxa_atexit@plt+0x94a05c> │ │ │ │ + ldr r7, [pc, #12] @ 9565a8 <__cxa_atexit@plt+0x94a02c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, #140, 10 @ 0x23000000 │ │ │ │ - cmpeq sl, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq sl, #188, 10 @ 0x2f000000 │ │ │ │ + cmpeq sl, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 955e1c <__cxa_atexit@plt+0x9498a0> │ │ │ │ + b 955dec <__cxa_atexit@plt+0x949870> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 956644 <__cxa_atexit@plt+0x94a0c8> │ │ │ │ - ldr r2, [pc, #56] @ 95664c <__cxa_atexit@plt+0x94a0d0> │ │ │ │ + bhi 956614 <__cxa_atexit@plt+0x94a098> │ │ │ │ + ldr r2, [pc, #56] @ 95661c <__cxa_atexit@plt+0x94a0a0> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 956638 <__cxa_atexit@plt+0x94a0bc> │ │ │ │ - ldr r3, [pc, #36] @ 956650 <__cxa_atexit@plt+0x94a0d4> │ │ │ │ + beq 956608 <__cxa_atexit@plt+0x94a08c> │ │ │ │ + ldr r3, [pc, #36] @ 956620 <__cxa_atexit@plt+0x94a0a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - orreq pc, r0, #232, 16 @ 0xe80000 │ │ │ │ + orreq pc, r0, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 956674 <__cxa_atexit@plt+0x94a0f8> │ │ │ │ + ldr r3, [pc, #16] @ 956644 <__cxa_atexit@plt+0x94a0c8> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ - orreq pc, r0, #172, 16 @ 0xac0000 │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ + orreq pc, r0, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9566b4 <__cxa_atexit@plt+0x94a138> │ │ │ │ - ldr r3, [pc, #40] @ 9566c4 <__cxa_atexit@plt+0x94a148> │ │ │ │ - ldr r8, [pc, #40] @ 9566c8 <__cxa_atexit@plt+0x94a14c> │ │ │ │ + bcc 956684 <__cxa_atexit@plt+0x94a108> │ │ │ │ + ldr r3, [pc, #40] @ 956694 <__cxa_atexit@plt+0x94a118> │ │ │ │ + ldr r8, [pc, #40] @ 956698 <__cxa_atexit@plt+0x94a11c> │ │ │ │ ldr r2, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - teqeq r6, #-1073741811 @ 0xc000000d │ │ │ │ + teqeq r6, #-1073741783 @ 0xc0000029 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 956754 <__cxa_atexit@plt+0x94a1d8> │ │ │ │ - ldr r2, [pc, #132] @ 956770 <__cxa_atexit@plt+0x94a1f4> │ │ │ │ + bhi 956724 <__cxa_atexit@plt+0x94a1a8> │ │ │ │ + ldr r2, [pc, #132] @ 956740 <__cxa_atexit@plt+0x94a1c4> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #-4] │ │ │ │ - beq 95674c <__cxa_atexit@plt+0x94a1d0> │ │ │ │ + beq 95671c <__cxa_atexit@plt+0x94a1a0> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 956760 <__cxa_atexit@plt+0x94a1e4> │ │ │ │ - ldr r0, [pc, #88] @ 956774 <__cxa_atexit@plt+0x94a1f8> │ │ │ │ - ldr lr, [pc, #88] @ 956778 <__cxa_atexit@plt+0x94a1fc> │ │ │ │ + bcc 956730 <__cxa_atexit@plt+0x94a1b4> │ │ │ │ + ldr r0, [pc, #88] @ 956744 <__cxa_atexit@plt+0x94a1c8> │ │ │ │ + ldr lr, [pc, #88] @ 956748 <__cxa_atexit@plt+0x94a1cc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r0, [r3, #-8] │ │ │ │ str r6, [r3, #-4] │ │ │ │ str r1, [r6, #8] │ │ │ │ - ldr r6, [pc, #60] @ 95677c <__cxa_atexit@plt+0x94a200> │ │ │ │ + ldr r6, [pc, #60] @ 95674c <__cxa_atexit@plt+0x94a1d0> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r2 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ @ instruction: 0xffffff54 │ │ │ │ - orreq pc, r0, #212, 14 @ 0x3500000 │ │ │ │ + orreq pc, r0, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9567d0 <__cxa_atexit@plt+0x94a254> │ │ │ │ - ldr r2, [pc, #56] @ 9567dc <__cxa_atexit@plt+0x94a260> │ │ │ │ - ldr r1, [pc, #56] @ 9567e0 <__cxa_atexit@plt+0x94a264> │ │ │ │ + bcc 9567a0 <__cxa_atexit@plt+0x94a224> │ │ │ │ + ldr r2, [pc, #56] @ 9567ac <__cxa_atexit@plt+0x94a230> │ │ │ │ + ldr r1, [pc, #56] @ 9567b0 <__cxa_atexit@plt+0x94a234> │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r0, [r3, #8] │ │ │ │ - ldr r3, [pc, #28] @ 9567e4 <__cxa_atexit@plt+0x94a268> │ │ │ │ + ldr r3, [pc, #28] @ 9567b4 <__cxa_atexit@plt+0x94a238> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - orreq pc, r0, #76, 14 @ 0x1300000 │ │ │ │ + orreq pc, r0, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 956860 <__cxa_atexit@plt+0x94a2e4> │ │ │ │ + bhi 956830 <__cxa_atexit@plt+0x94a2b4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95686c <__cxa_atexit@plt+0x94a2f0> │ │ │ │ - ldr r2, [pc, #76] @ 95687c <__cxa_atexit@plt+0x94a300> │ │ │ │ - ldr r1, [pc, #76] @ 956880 <__cxa_atexit@plt+0x94a304> │ │ │ │ + bcc 95683c <__cxa_atexit@plt+0x94a2c0> │ │ │ │ + ldr r2, [pc, #76] @ 95684c <__cxa_atexit@plt+0x94a2d0> │ │ │ │ + ldr r1, [pc, #76] @ 956850 <__cxa_atexit@plt+0x94a2d4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ - ldr r8, [pc, #56] @ 956884 <__cxa_atexit@plt+0x94a308> │ │ │ │ + ldr r8, [pc, #56] @ 956854 <__cxa_atexit@plt+0x94a2d8> │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b d1da38 <__cxa_atexit@plt+0xd114bc> │ │ │ │ + b d1da08 <__cxa_atexit@plt+0xd1148c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - orreq pc, r0, #208, 12 @ 0xd000000 │ │ │ │ - teqeq r6, #3824 @ 0xef0 │ │ │ │ + orreq pc, r0, #0, 14 │ │ │ │ + teqeq r6, #380 @ 0x17c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9568d0 <__cxa_atexit@plt+0x94a354> │ │ │ │ - ldr r2, [pc, #56] @ 9568e8 <__cxa_atexit@plt+0x94a36c> │ │ │ │ - ldr r1, [pc, #56] @ 9568ec <__cxa_atexit@plt+0x94a370> │ │ │ │ + bcc 9568a0 <__cxa_atexit@plt+0x94a324> │ │ │ │ + ldr r2, [pc, #56] @ 9568b8 <__cxa_atexit@plt+0x94a33c> │ │ │ │ + ldr r1, [pc, #56] @ 9568bc <__cxa_atexit@plt+0x94a340> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ add r8, r1, #2 │ │ │ │ mov r9, r3 │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ - ldr r7, [pc, #24] @ 9568f0 <__cxa_atexit@plt+0x94a374> │ │ │ │ + ldr r7, [pc, #24] @ 9568c0 <__cxa_atexit@plt+0x94a344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq sl, #136, 22 @ 0x22000 │ │ │ │ - cmpeq sl, #132, 4 @ 0x40000008 │ │ │ │ - cmpeq sl, #100, 4 @ 0x40000006 │ │ │ │ + cmpeq sl, #184, 22 @ 0x2e000 │ │ │ │ + cmpeq sl, #180, 4 @ 0x4000000b │ │ │ │ + cmpeq sl, #148, 4 @ 0x40000009 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 956970 <__cxa_atexit@plt+0x94a3f4> │ │ │ │ - ldr r2, [pc, #104] @ 956984 <__cxa_atexit@plt+0x94a408> │ │ │ │ + bhi 956940 <__cxa_atexit@plt+0x94a3c4> │ │ │ │ + ldr r2, [pc, #104] @ 956954 <__cxa_atexit@plt+0x94a3d8> │ │ │ │ mov r7, r3 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 956954 <__cxa_atexit@plt+0x94a3d8> │ │ │ │ - ldr r7, [pc, #80] @ 956988 <__cxa_atexit@plt+0x94a40c> │ │ │ │ + beq 956924 <__cxa_atexit@plt+0x94a3a8> │ │ │ │ + ldr r7, [pc, #80] @ 956958 <__cxa_atexit@plt+0x94a3dc> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12] │ │ │ │ stmdb r3, {r2, r8} │ │ │ │ - beq 956964 <__cxa_atexit@plt+0x94a3e8> │ │ │ │ + beq 956934 <__cxa_atexit@plt+0x94a3b8> │ │ │ │ mov r7, r9 │ │ │ │ - b 9569dc <__cxa_atexit@plt+0x94a460> │ │ │ │ + b 9569ac <__cxa_atexit@plt+0x94a430> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95698c <__cxa_atexit@plt+0x94a410> │ │ │ │ + ldr r7, [pc, #20] @ 95695c <__cxa_atexit@plt+0x94a3e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq sl, #244, 2 @ 0x3d │ │ │ │ - cmpeq sl, #204, 2 @ 0x33 │ │ │ │ + cmpeq sl, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq sl, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 9569cc <__cxa_atexit@plt+0x94a450> │ │ │ │ + ldr r2, [pc, #40] @ 95699c <__cxa_atexit@plt+0x94a420> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r1, r3} │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9569c4 <__cxa_atexit@plt+0x94a448> │ │ │ │ - b 9569dc <__cxa_atexit@plt+0x94a460> │ │ │ │ + beq 956994 <__cxa_atexit@plt+0x94a418> │ │ │ │ + b 9569ac <__cxa_atexit@plt+0x94a430> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq sl, #140, 2 @ 0x23 │ │ │ │ + cmpeq sl, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 956a7c <__cxa_atexit@plt+0x94a500> │ │ │ │ + bcc 956a4c <__cxa_atexit@plt+0x94a4d0> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ cmp r2, r0 │ │ │ │ - bge 956a30 <__cxa_atexit@plt+0x94a4b4> │ │ │ │ - ldr r1, [pc, #172] @ 956ab0 <__cxa_atexit@plt+0x94a534> │ │ │ │ + bge 956a00 <__cxa_atexit@plt+0x94a484> │ │ │ │ + ldr r1, [pc, #172] @ 956a80 <__cxa_atexit@plt+0x94a504> │ │ │ │ lsl r7, r0, #8 │ │ │ │ add r7, r7, r2, lsl #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r7, asr #31 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ orr r2, r2, #2046820352 @ 0x7a000000 │ │ │ │ @@ -2435375,60 +2435363,60 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, r6, #16 │ │ │ │ mov r9, r7 │ │ │ │ add r2, r5, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 956a8c <__cxa_atexit@plt+0x94a510> │ │ │ │ - ldr r7, [pc, #100] @ 956ab4 <__cxa_atexit@plt+0x94a538> │ │ │ │ - ldr r5, [pc, #100] @ 956ab8 <__cxa_atexit@plt+0x94a53c> │ │ │ │ + bcc 956a5c <__cxa_atexit@plt+0x94a4e0> │ │ │ │ + ldr r7, [pc, #100] @ 956a84 <__cxa_atexit@plt+0x94a508> │ │ │ │ + ldr r5, [pc, #100] @ 956a88 <__cxa_atexit@plt+0x94a50c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [r6, #12] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r7, r9 │ │ │ │ str r9, [r6, #8] │ │ │ │ mov r9, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r7, [pc, #24] @ 956aac <__cxa_atexit@plt+0x94a530> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r7, [pc, #24] @ 956a7c <__cxa_atexit@plt+0x94a500> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #196 @ 0xc4 │ │ │ │ - orreq pc, r0, #72, 12 @ 0x4800000 │ │ │ │ + cmpeq sl, #244 @ 0xf4 │ │ │ │ + orreq pc, r0, #120, 12 @ 0x7800000 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - cmpeq sl, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq sl, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 956b3c <__cxa_atexit@plt+0x94a5c0> │ │ │ │ - ldr r3, [pc, #136] @ 956b64 <__cxa_atexit@plt+0x94a5e8> │ │ │ │ + bhi 956b0c <__cxa_atexit@plt+0x94a590> │ │ │ │ + ldr r3, [pc, #136] @ 956b34 <__cxa_atexit@plt+0x94a5b8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 956b2c <__cxa_atexit@plt+0x94a5b0> │ │ │ │ + beq 956afc <__cxa_atexit@plt+0x94a580> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 956b4c <__cxa_atexit@plt+0x94a5d0> │ │ │ │ - ldr r7, [pc, #108] @ 956b6c <__cxa_atexit@plt+0x94a5f0> │ │ │ │ + bcc 956b1c <__cxa_atexit@plt+0x94a5a0> │ │ │ │ + ldr r7, [pc, #108] @ 956b3c <__cxa_atexit@plt+0x94a5c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ adds r2, r2, #2 │ │ │ │ adc r1, r1, #0 │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -2435437,64 +2435425,64 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 956b68 <__cxa_atexit@plt+0x94a5ec> │ │ │ │ + ldr r7, [pc, #36] @ 956b38 <__cxa_atexit@plt+0x94a5bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq sl, #52 @ 0x34 │ │ │ │ - orreq pc, r0, #84, 10 @ 0x15000000 │ │ │ │ + cmpeq sl, #100 @ 0x64 │ │ │ │ + orreq pc, r0, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 956bb4 <__cxa_atexit@plt+0x94a638> │ │ │ │ - ldr r2, [pc, #44] @ 956bc0 <__cxa_atexit@plt+0x94a644> │ │ │ │ + bcc 956b84 <__cxa_atexit@plt+0x94a608> │ │ │ │ + ldr r2, [pc, #44] @ 956b90 <__cxa_atexit@plt+0x94a614> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrd r8, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ adds r7, r8, #2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ adc r1, r9, #0 │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq pc, r0, #192, 8 @ 0xc0000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq pc, r0, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 956c44 <__cxa_atexit@plt+0x94a6c8> │ │ │ │ - ldr r3, [pc, #136] @ 956c6c <__cxa_atexit@plt+0x94a6f0> │ │ │ │ + bhi 956c14 <__cxa_atexit@plt+0x94a698> │ │ │ │ + ldr r3, [pc, #136] @ 956c3c <__cxa_atexit@plt+0x94a6c0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 956c34 <__cxa_atexit@plt+0x94a6b8> │ │ │ │ + beq 956c04 <__cxa_atexit@plt+0x94a688> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 956c54 <__cxa_atexit@plt+0x94a6d8> │ │ │ │ - ldr r7, [pc, #108] @ 956c74 <__cxa_atexit@plt+0x94a6f8> │ │ │ │ + bcc 956c24 <__cxa_atexit@plt+0x94a6a8> │ │ │ │ + ldr r7, [pc, #108] @ 956c44 <__cxa_atexit@plt+0x94a6c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ adds r2, r2, #2 │ │ │ │ adc r1, r1, #0 │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -2435503,43 +2435491,43 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 956c70 <__cxa_atexit@plt+0x94a6f4> │ │ │ │ + ldr r7, [pc, #36] @ 956c40 <__cxa_atexit@plt+0x94a6c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq sl, #44, 30 @ 0xb0 │ │ │ │ - orreq pc, r0, #76, 8 @ 0x4c000000 │ │ │ │ + cmpeq sl, #92, 30 @ 0x170 │ │ │ │ + orreq pc, r0, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 956cf8 <__cxa_atexit@plt+0x94a77c> │ │ │ │ - ldr r3, [pc, #136] @ 956d20 <__cxa_atexit@plt+0x94a7a4> │ │ │ │ + bhi 956cc8 <__cxa_atexit@plt+0x94a74c> │ │ │ │ + ldr r3, [pc, #136] @ 956cf0 <__cxa_atexit@plt+0x94a774> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 956ce8 <__cxa_atexit@plt+0x94a76c> │ │ │ │ + beq 956cb8 <__cxa_atexit@plt+0x94a73c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 956d08 <__cxa_atexit@plt+0x94a78c> │ │ │ │ - ldr r7, [pc, #108] @ 956d28 <__cxa_atexit@plt+0x94a7ac> │ │ │ │ + bcc 956cd8 <__cxa_atexit@plt+0x94a75c> │ │ │ │ + ldr r7, [pc, #108] @ 956cf8 <__cxa_atexit@plt+0x94a77c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ adds r2, r2, #2 │ │ │ │ adc r1, r1, #0 │ │ │ │ str r7, [r6, #4] │ │ │ │ @@ -2435548,1025 +2435536,1025 @@ │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 956d24 <__cxa_atexit@plt+0x94a7a8> │ │ │ │ + ldr r7, [pc, #36] @ 956cf4 <__cxa_atexit@plt+0x94a778> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - cmpeq sl, #120, 28 @ 0x780 │ │ │ │ - orreq pc, r0, #152, 6 @ 0x60000002 │ │ │ │ - cmpeq sl, #120, 20 @ 0x78000 │ │ │ │ + cmpeq sl, #168, 28 @ 0xa80 │ │ │ │ + orreq pc, r0, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq sl, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r1, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 956e4c <__cxa_atexit@plt+0x94a8d0> │ │ │ │ + bhi 956e1c <__cxa_atexit@plt+0x94a8a0> │ │ │ │ ldrd r0, [r5] │ │ │ │ lsr r7, r1, #24 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ cmp r3, r1, lsr #24 │ │ │ │ - beq 956da4 <__cxa_atexit@plt+0x94a828> │ │ │ │ + beq 956d74 <__cxa_atexit@plt+0x94a7f8> │ │ │ │ cmp r7, #56 @ 0x38 │ │ │ │ - bne 956e38 <__cxa_atexit@plt+0x94a8bc> │ │ │ │ + bne 956e08 <__cxa_atexit@plt+0x94a88c> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ str r7, [r2] │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 956e5c <__cxa_atexit@plt+0x94a8e0> │ │ │ │ + bcc 956e2c <__cxa_atexit@plt+0x94a8b0> │ │ │ │ bic r2, r1, #-16777216 @ 0xff000000 │ │ │ │ - ldr lr, [pc, #260] @ 956e88 <__cxa_atexit@plt+0x94a90c> │ │ │ │ + ldr lr, [pc, #260] @ 956e58 <__cxa_atexit@plt+0x94a8dc> │ │ │ │ adds r2, r0, r2 │ │ │ │ - ldr r8, [pc, #280] @ 956ea4 <__cxa_atexit@plt+0x94a928> │ │ │ │ + ldr r8, [pc, #280] @ 956e74 <__cxa_atexit@plt+0x94a8f8> │ │ │ │ adc r2, r2, #0 │ │ │ │ umull r1, r7, r2, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #268] @ 956ea8 <__cxa_atexit@plt+0x94a92c> │ │ │ │ + ldr r1, [pc, #268] @ 956e78 <__cxa_atexit@plt+0x94a8fc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #2 │ │ │ │ - b 956de0 <__cxa_atexit@plt+0x94a864> │ │ │ │ + b 956db0 <__cxa_atexit@plt+0x94a834> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ str r7, [r2] │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 956e68 <__cxa_atexit@plt+0x94a8ec> │ │ │ │ + bcc 956e38 <__cxa_atexit@plt+0x94a8bc> │ │ │ │ bic r2, r1, #-16777216 @ 0xff000000 │ │ │ │ - ldr lr, [pc, #196] @ 956e88 <__cxa_atexit@plt+0x94a90c> │ │ │ │ + ldr lr, [pc, #196] @ 956e58 <__cxa_atexit@plt+0x94a8dc> │ │ │ │ adds r2, r0, r2 │ │ │ │ - ldr r8, [pc, #196] @ 956e90 <__cxa_atexit@plt+0x94a914> │ │ │ │ + ldr r8, [pc, #196] @ 956e60 <__cxa_atexit@plt+0x94a8e4> │ │ │ │ adc r2, r2, #0 │ │ │ │ umull r1, r7, r2, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #184] @ 956e94 <__cxa_atexit@plt+0x94a918> │ │ │ │ + ldr r1, [pc, #184] @ 956e64 <__cxa_atexit@plt+0x94a8e8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r9, r1, #1 │ │ │ │ bic r1, r7, #1 │ │ │ │ add r1, r1, r7, lsr #1 │ │ │ │ - ldr sl, [pc, #168] @ 956e98 <__cxa_atexit@plt+0x94a91c> │ │ │ │ + ldr sl, [pc, #168] @ 956e68 <__cxa_atexit@plt+0x94a8ec> │ │ │ │ sub r1, r1, r2 │ │ │ │ add r0, r0, r1 │ │ │ │ sub r7, r3, #15 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ mul r2, r0, lr │ │ │ │ - ldr lr, [pc, #148] @ 956e9c <__cxa_atexit@plt+0x94a920> │ │ │ │ + ldr lr, [pc, #148] @ 956e6c <__cxa_atexit@plt+0x94a8f0> │ │ │ │ sub r1, r3, #23 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #28] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 956e8c <__cxa_atexit@plt+0x94a910> │ │ │ │ + ldr r7, [pc, #76] @ 956e5c <__cxa_atexit@plt+0x94a8e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 956eb0 <__cxa_atexit@plt+0x94a934> │ │ │ │ + ldr r7, [pc, #92] @ 956e80 <__cxa_atexit@plt+0x94a904> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #72] @ 956eac <__cxa_atexit@plt+0x94a930> │ │ │ │ + ldr r6, [pc, #72] @ 956e7c <__cxa_atexit@plt+0x94a900> │ │ │ │ add r6, pc, r6 │ │ │ │ - b 956e70 <__cxa_atexit@plt+0x94a8f4> │ │ │ │ - ldr r6, [pc, #48] @ 956ea0 <__cxa_atexit@plt+0x94a924> │ │ │ │ + b 956e40 <__cxa_atexit@plt+0x94a8c4> │ │ │ │ + ldr r6, [pc, #48] @ 956e70 <__cxa_atexit@plt+0x94a8f4> │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, #28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - bge ff40193c <__cxa_atexit@plt+0xff3f53c0> │ │ │ │ - orreq pc, r0, #160, 2 @ 0x28 │ │ │ │ - orreq pc, r0, #80, 4 │ │ │ │ - orreq r0, r1, #48, 26 @ 0xc00 │ │ │ │ - orreq pc, r0, #36, 2 │ │ │ │ - orreq pc, r0, #244, 2 @ 0x3d │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + bge ff40190c <__cxa_atexit@plt+0xff3f5390> │ │ │ │ + orreq pc, r0, #208, 2 @ 0x34 │ │ │ │ + orreq pc, r0, #128, 4 │ │ │ │ + orreq r0, r1, #96, 26 @ 0x1800 │ │ │ │ + orreq pc, r0, #84, 2 │ │ │ │ + orreq pc, r0, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - orreq pc, r0, #144, 4 │ │ │ │ - orreq r0, r1, #116, 26 @ 0x1d00 │ │ │ │ + orreq pc, r0, #192, 4 │ │ │ │ + orreq r0, r1, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sl, #108, 26 @ 0x1b00 │ │ │ │ + cmpeq sl, #156, 26 @ 0x2700 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 956f58 <__cxa_atexit@plt+0x94a9dc> │ │ │ │ + bcc 956f28 <__cxa_atexit@plt+0x94a9ac> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - ldr lr, [pc, #144] @ 956f70 <__cxa_atexit@plt+0x94a9f4> │ │ │ │ + ldr lr, [pc, #144] @ 956f40 <__cxa_atexit@plt+0x94a9c4> │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - ldr r9, [pc, #136] @ 956f74 <__cxa_atexit@plt+0x94a9f8> │ │ │ │ + ldr r9, [pc, #136] @ 956f44 <__cxa_atexit@plt+0x94a9c8> │ │ │ │ bic r1, r1, #-16777216 @ 0xff000000 │ │ │ │ adds r1, r2, r1 │ │ │ │ adc r1, r1, #0 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #120] @ 956f78 <__cxa_atexit@plt+0x94a9fc> │ │ │ │ + ldr r8, [pc, #120] @ 956f48 <__cxa_atexit@plt+0x94a9cc> │ │ │ │ umull r0, r7, r1, lr │ │ │ │ bic r0, r7, #1 │ │ │ │ add r0, r0, r7, lsr #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r7, [pc, #104] @ 956f7c <__cxa_atexit@plt+0x94aa00> │ │ │ │ + ldr r7, [pc, #104] @ 956f4c <__cxa_atexit@plt+0x94a9d0> │ │ │ │ sub r0, r0, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mul r2, r0, lr │ │ │ │ - ldr lr, [pc, #84] @ 956f80 <__cxa_atexit@plt+0x94aa04> │ │ │ │ + ldr lr, [pc, #84] @ 956f50 <__cxa_atexit@plt+0x94a9d4> │ │ │ │ add r7, r7, #2 │ │ │ │ sub r0, r6, #15 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #36] @ 956f84 <__cxa_atexit@plt+0x94aa08> │ │ │ │ + ldr r3, [pc, #36] @ 956f54 <__cxa_atexit@plt+0x94a9d8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - bge ff401a24 <__cxa_atexit@plt+0xff3f54a8> │ │ │ │ - orreq pc, r0, #8, 2 │ │ │ │ - orreq pc, r0, #24, 2 │ │ │ │ - orreq r0, r1, #240, 22 @ 0x3c000 │ │ │ │ - orreq lr, r0, #236, 30 @ 0x3b0 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + bge ff4019f4 <__cxa_atexit@plt+0xff3f5478> │ │ │ │ + orreq pc, r0, #56, 2 │ │ │ │ + orreq pc, r0, #72, 2 │ │ │ │ + orreq r0, r1, #32, 24 @ 0x2000 │ │ │ │ + orreq pc, r0, #28 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 95702c <__cxa_atexit@plt+0x94aab0> │ │ │ │ + bcc 956ffc <__cxa_atexit@plt+0x94aa80> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ - ldr lr, [pc, #144] @ 957044 <__cxa_atexit@plt+0x94aac8> │ │ │ │ + ldr lr, [pc, #144] @ 957014 <__cxa_atexit@plt+0x94aa98> │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ - ldr r9, [pc, #136] @ 957048 <__cxa_atexit@plt+0x94aacc> │ │ │ │ + ldr r9, [pc, #136] @ 957018 <__cxa_atexit@plt+0x94aa9c> │ │ │ │ bic r1, r1, #-16777216 @ 0xff000000 │ │ │ │ adds r1, r2, r1 │ │ │ │ adc r1, r1, #0 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r8, [pc, #120] @ 95704c <__cxa_atexit@plt+0x94aad0> │ │ │ │ + ldr r8, [pc, #120] @ 95701c <__cxa_atexit@plt+0x94aaa0> │ │ │ │ umull r0, r7, r1, lr │ │ │ │ bic r0, r7, #1 │ │ │ │ add r0, r0, r7, lsr #1 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r7, [pc, #104] @ 957050 <__cxa_atexit@plt+0x94aad4> │ │ │ │ + ldr r7, [pc, #104] @ 957020 <__cxa_atexit@plt+0x94aaa4> │ │ │ │ sub r0, r0, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ mul r2, r0, lr │ │ │ │ - ldr lr, [pc, #84] @ 957054 <__cxa_atexit@plt+0x94aad8> │ │ │ │ + ldr lr, [pc, #84] @ 957024 <__cxa_atexit@plt+0x94aaa8> │ │ │ │ add r7, r7, #1 │ │ │ │ sub r0, r6, #15 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r0, [r3, #28] │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #36] @ 957058 <__cxa_atexit@plt+0x94aadc> │ │ │ │ + ldr r3, [pc, #36] @ 957028 <__cxa_atexit@plt+0x94aaac> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - bge ff401af8 <__cxa_atexit@plt+0xff3f557c> │ │ │ │ - orreq pc, r0, #52 @ 0x34 │ │ │ │ - orreq pc, r0, #68 @ 0x44 │ │ │ │ - orreq r0, r1, #24, 22 @ 0x6000 │ │ │ │ - orreq lr, r0, #24, 30 @ 0x60 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + bge ff401ac8 <__cxa_atexit@plt+0xff3f554c> │ │ │ │ + orreq pc, r0, #100 @ 0x64 │ │ │ │ + orreq pc, r0, #116 @ 0x74 │ │ │ │ + orreq r0, r1, #72, 22 @ 0x12000 │ │ │ │ + orreq lr, r0, #72, 30 @ 0x120 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq sl, #92, 22 @ 0x17000 │ │ │ │ + cmpeq sl, #140, 22 @ 0x23000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9570a8 <__cxa_atexit@plt+0x94ab2c> │ │ │ │ - ldr r3, [pc, #56] @ 9570b8 <__cxa_atexit@plt+0x94ab3c> │ │ │ │ + bhi 957078 <__cxa_atexit@plt+0x94aafc> │ │ │ │ + ldr r3, [pc, #56] @ 957088 <__cxa_atexit@plt+0x94ab0c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - beq 95709c <__cxa_atexit@plt+0x94ab20> │ │ │ │ + beq 95706c <__cxa_atexit@plt+0x94aaf0> │ │ │ │ ldrd r0, [r8, #3] │ │ │ │ mov r5, r7 │ │ │ │ strd r0, [r7] │ │ │ │ - b 956d3c <__cxa_atexit@plt+0x94a7c0> │ │ │ │ + b 956d0c <__cxa_atexit@plt+0x94a790> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9570bc <__cxa_atexit@plt+0x94ab40> │ │ │ │ + ldr r7, [pc, #12] @ 95708c <__cxa_atexit@plt+0x94ab10> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq sl, #24, 22 @ 0x6000 │ │ │ │ - cmpeq sl, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq sl, #72, 22 @ 0x12000 │ │ │ │ + cmpeq sl, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 956d3c <__cxa_atexit@plt+0x94a7c0> │ │ │ │ - cmpeq sl, #200, 12 @ 0xc800000 │ │ │ │ + b 956d0c <__cxa_atexit@plt+0x94a790> │ │ │ │ + cmpeq sl, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r1, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9571fc <__cxa_atexit@plt+0x94ac80> │ │ │ │ + bhi 9571cc <__cxa_atexit@plt+0x94ac50> │ │ │ │ ldrd r0, [r5] │ │ │ │ mov r2, #52 @ 0x34 │ │ │ │ cmp r2, r1, lsr #24 │ │ │ │ - beq 957158 <__cxa_atexit@plt+0x94abdc> │ │ │ │ + beq 957128 <__cxa_atexit@plt+0x94abac> │ │ │ │ lsr r2, r1, #24 │ │ │ │ cmp r2, #53 @ 0x35 │ │ │ │ tsteq r0, #1 │ │ │ │ - bne 9571e8 <__cxa_atexit@plt+0x94ac6c> │ │ │ │ + bne 9571b8 <__cxa_atexit@plt+0x94ac3c> │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str lr, [r3] │ │ │ │ str lr, [r3, #4] │ │ │ │ add r3, r6, #28 │ │ │ │ bic r9, r1, #-16777216 @ 0xff000000 │ │ │ │ bic r8, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ strd r8, [r5] │ │ │ │ - bcc 95720c <__cxa_atexit@plt+0x94ac90> │ │ │ │ - ldr lr, [pc, #268] @ 957254 <__cxa_atexit@plt+0x94acd8> │ │ │ │ + bcc 9571dc <__cxa_atexit@plt+0x94ac60> │ │ │ │ + ldr lr, [pc, #268] @ 957224 <__cxa_atexit@plt+0x94aca8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #264] @ 957258 <__cxa_atexit@plt+0x94acdc> │ │ │ │ + ldr r2, [pc, #264] @ 957228 <__cxa_atexit@plt+0x94acac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #2 │ │ │ │ - b 95719c <__cxa_atexit@plt+0x94ac20> │ │ │ │ + b 95716c <__cxa_atexit@plt+0x94abf0> │ │ │ │ tst r0, #1 │ │ │ │ - bne 9571e8 <__cxa_atexit@plt+0x94ac6c> │ │ │ │ + bne 9571b8 <__cxa_atexit@plt+0x94ac3c> │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ str lr, [r3] │ │ │ │ str lr, [r3, #4] │ │ │ │ add r3, r6, #28 │ │ │ │ bic r9, r1, #-16777216 @ 0xff000000 │ │ │ │ bic r8, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ strd r8, [r5] │ │ │ │ - bcc 957218 <__cxa_atexit@plt+0x94ac9c> │ │ │ │ - ldr lr, [pc, #176] @ 957240 <__cxa_atexit@plt+0x94acc4> │ │ │ │ + bcc 9571e8 <__cxa_atexit@plt+0x94ac6c> │ │ │ │ + ldr lr, [pc, #176] @ 957210 <__cxa_atexit@plt+0x94ac94> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r2, [pc, #172] @ 957244 <__cxa_atexit@plt+0x94acc8> │ │ │ │ + ldr r2, [pc, #172] @ 957214 <__cxa_atexit@plt+0x94ac98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add sl, r2, #1 │ │ │ │ - ldr r8, [pc, #164] @ 957248 <__cxa_atexit@plt+0x94accc> │ │ │ │ + ldr r8, [pc, #164] @ 957218 <__cxa_atexit@plt+0x94ac9c> │ │ │ │ lsrs r1, r1, #1 │ │ │ │ rrx r0, r0 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r9, [pc, #152] @ 95724c <__cxa_atexit@plt+0x94acd0> │ │ │ │ + ldr r9, [pc, #152] @ 95721c <__cxa_atexit@plt+0x94aca0> │ │ │ │ sub r2, r3, #15 │ │ │ │ sub r7, r3, #23 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r7, [r6, #20] │ │ │ │ str r9, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ str sl, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #76] @ 95723c <__cxa_atexit@plt+0x94acc0> │ │ │ │ + ldr r7, [pc, #76] @ 95720c <__cxa_atexit@plt+0x94ac90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 957260 <__cxa_atexit@plt+0x94ace4> │ │ │ │ + ldr r7, [pc, #92] @ 957230 <__cxa_atexit@plt+0x94acb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r0, [pc, #72] @ 95725c <__cxa_atexit@plt+0x94ace0> │ │ │ │ + ldr r0, [pc, #72] @ 95722c <__cxa_atexit@plt+0x94acb0> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 957220 <__cxa_atexit@plt+0x94aca4> │ │ │ │ - ldr r0, [pc, #48] @ 957250 <__cxa_atexit@plt+0x94acd4> │ │ │ │ + b 9571f0 <__cxa_atexit@plt+0x94ac74> │ │ │ │ + ldr r0, [pc, #48] @ 957220 <__cxa_atexit@plt+0x94aca4> │ │ │ │ add r0, pc, r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r0, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r4, #784] @ 0x310 │ │ │ │ str lr, [r4, #788] @ 0x314 │ │ │ │ - b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ - orreq lr, r0, #240, 26 @ 0x3c00 │ │ │ │ - orreq lr, r0, #148, 28 @ 0x940 │ │ │ │ - orreq r0, r1, #116, 18 @ 0x1d0000 │ │ │ │ - orreq lr, r0, #116, 26 @ 0x1d00 │ │ │ │ - orreq lr, r0, #68, 28 @ 0x440 │ │ │ │ + b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + orreq lr, r0, #32, 28 @ 0x200 │ │ │ │ + orreq lr, r0, #196, 28 @ 0xc40 │ │ │ │ + orreq r0, r1, #164, 18 @ 0x290000 │ │ │ │ + orreq lr, r0, #164, 26 @ 0x2900 │ │ │ │ + orreq lr, r0, #116, 28 @ 0x740 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - orreq lr, r0, #220, 28 @ 0xdc0 │ │ │ │ - orreq r0, r1, #192, 18 @ 0x300000 │ │ │ │ + orreq lr, r0, #12, 30 @ 0x30 │ │ │ │ + orreq r0, r1, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq sl, #204, 18 @ 0x330000 │ │ │ │ + cmpeq sl, #252, 18 @ 0x3f0000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #788] @ 0x314 │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ strd r0, [r5, #-4] │ │ │ │ - bcc 9572f0 <__cxa_atexit@plt+0x94ad74> │ │ │ │ - ldr r8, [pc, #116] @ 957308 <__cxa_atexit@plt+0x94ad8c> │ │ │ │ + bcc 9572c0 <__cxa_atexit@plt+0x94ad44> │ │ │ │ + ldr r8, [pc, #116] @ 9572d8 <__cxa_atexit@plt+0x94ad5c> │ │ │ │ sub r2, r6, #23 │ │ │ │ sub r7, r6, #15 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #104] @ 95730c <__cxa_atexit@plt+0x94ad90> │ │ │ │ + ldr r1, [pc, #104] @ 9572dc <__cxa_atexit@plt+0x94ad60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #100] @ 957310 <__cxa_atexit@plt+0x94ad94> │ │ │ │ + ldr lr, [pc, #100] @ 9572e0 <__cxa_atexit@plt+0x94ad64> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ str lr, [r3, #12] │ │ │ │ lsrs r0, r9, #1 │ │ │ │ rrx r0, sl │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - ldr r2, [pc, #52] @ 957314 <__cxa_atexit@plt+0x94ad98> │ │ │ │ + ldr r2, [pc, #52] @ 9572e4 <__cxa_atexit@plt+0x94ad68> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 957318 <__cxa_atexit@plt+0x94ad9c> │ │ │ │ + ldr r3, [pc, #32] @ 9572e8 <__cxa_atexit@plt+0x94ad6c> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ - orreq lr, r0, #100, 26 @ 0x1900 │ │ │ │ - orreq r0, r1, #108, 16 @ 0x6c0000 │ │ │ │ - orreq lr, r0, #112, 24 @ 0x7000 │ │ │ │ - orreq lr, r0, #68, 26 @ 0x1100 │ │ │ │ + b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + orreq lr, r0, #148, 26 @ 0x2500 │ │ │ │ + orreq r0, r1, #156, 16 @ 0x9c0000 │ │ │ │ + orreq lr, r0, #160, 24 @ 0xa000 │ │ │ │ + orreq lr, r0, #116, 26 @ 0x1d00 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #788] @ 0x314 │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ strd r0, [r5, #-4] │ │ │ │ - bcc 9573a8 <__cxa_atexit@plt+0x94ae2c> │ │ │ │ - ldr r8, [pc, #116] @ 9573c0 <__cxa_atexit@plt+0x94ae44> │ │ │ │ + bcc 957378 <__cxa_atexit@plt+0x94adfc> │ │ │ │ + ldr r8, [pc, #116] @ 957390 <__cxa_atexit@plt+0x94ae14> │ │ │ │ sub r2, r6, #23 │ │ │ │ sub r7, r6, #15 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r1, [pc, #104] @ 9573c4 <__cxa_atexit@plt+0x94ae48> │ │ │ │ + ldr r1, [pc, #104] @ 957394 <__cxa_atexit@plt+0x94ae18> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #100] @ 9573c8 <__cxa_atexit@plt+0x94ae4c> │ │ │ │ + ldr lr, [pc, #100] @ 957398 <__cxa_atexit@plt+0x94ae1c> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r8, [r3, #4] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ ldr sl, [r5, #-8] │ │ │ │ str lr, [r3, #12] │ │ │ │ lsrs r0, r9, #1 │ │ │ │ rrx r0, sl │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ - ldr r2, [pc, #52] @ 9573cc <__cxa_atexit@plt+0x94ae50> │ │ │ │ + ldr r2, [pc, #52] @ 95739c <__cxa_atexit@plt+0x94ae20> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r2, [r3, #24] │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #32] @ 9573d0 <__cxa_atexit@plt+0x94ae54> │ │ │ │ + ldr r3, [pc, #32] @ 9573a0 <__cxa_atexit@plt+0x94ae24> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ - orreq lr, r0, #172, 24 @ 0xac00 │ │ │ │ - orreq r0, r1, #176, 14 @ 0x2c00000 │ │ │ │ - orreq lr, r0, #184, 22 @ 0x2e000 │ │ │ │ - orreq lr, r0, #140, 24 @ 0x8c00 │ │ │ │ + b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + orreq lr, r0, #220, 24 @ 0xdc00 │ │ │ │ + orreq r0, r1, #224, 14 @ 0x3800000 │ │ │ │ + orreq lr, r0, #232, 22 @ 0x3a000 │ │ │ │ + orreq lr, r0, #188, 24 @ 0xbc00 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmpeq sl, #244, 14 @ 0x3d00000 │ │ │ │ + cmpeq sl, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 957424 <__cxa_atexit@plt+0x94aea8> │ │ │ │ - ldr r3, [pc, #60] @ 957434 <__cxa_atexit@plt+0x94aeb8> │ │ │ │ + bhi 9573f4 <__cxa_atexit@plt+0x94ae78> │ │ │ │ + ldr r3, [pc, #60] @ 957404 <__cxa_atexit@plt+0x94ae88> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - beq 957418 <__cxa_atexit@plt+0x94ae9c> │ │ │ │ + beq 9573e8 <__cxa_atexit@plt+0x94ae6c> │ │ │ │ ldrd r0, [r8, #3] │ │ │ │ mov r5, r7 │ │ │ │ strd r0, [r7] │ │ │ │ mov r7, r8 │ │ │ │ - b 9570ec <__cxa_atexit@plt+0x94ab70> │ │ │ │ + b 9570bc <__cxa_atexit@plt+0x94ab40> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 957438 <__cxa_atexit@plt+0x94aebc> │ │ │ │ + ldr r7, [pc, #12] @ 957408 <__cxa_atexit@plt+0x94ae8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sl, #172, 14 @ 0x2b00000 │ │ │ │ - cmpeq sl, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq sl, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq sl, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 9570ec <__cxa_atexit@plt+0x94ab70> │ │ │ │ - cmpeq sl, #76, 6 @ 0x30000001 │ │ │ │ + b 9570bc <__cxa_atexit@plt+0x94ab40> │ │ │ │ + cmpeq sl, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r1, r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9574f8 <__cxa_atexit@plt+0x94af7c> │ │ │ │ + bhi 9574c8 <__cxa_atexit@plt+0x94af4c> │ │ │ │ ldm r5, {r0, r9} │ │ │ │ and r2, r9, #-16777216 @ 0xff000000 │ │ │ │ mov r8, #252 @ 0xfc │ │ │ │ bic r1, r8, r0 │ │ │ │ eor r2, r2, #2046820352 @ 0x7a000000 │ │ │ │ orrs r2, r1, r2 │ │ │ │ - bne 9574e4 <__cxa_atexit@plt+0x94af68> │ │ │ │ + bne 9574b4 <__cxa_atexit@plt+0x94af38> │ │ │ │ mov r1, #0 │ │ │ │ str r8, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ bic r3, r9, #-16777216 @ 0xff000000 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ stm r5, {r0, r3} │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 957508 <__cxa_atexit@plt+0x94af8c> │ │ │ │ - ldr lr, [pc, #128] @ 95753c <__cxa_atexit@plt+0x94afc0> │ │ │ │ + bcc 9574d8 <__cxa_atexit@plt+0x94af5c> │ │ │ │ + ldr lr, [pc, #128] @ 95750c <__cxa_atexit@plt+0x94af90> │ │ │ │ asr r7, r0, #8 │ │ │ │ sub r2, r3, #11 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #116] @ 957540 <__cxa_atexit@plt+0x94afc4> │ │ │ │ + ldr r1, [pc, #116] @ 957510 <__cxa_atexit@plt+0x94af94> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r1, r7, lr} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 957538 <__cxa_atexit@plt+0x94afbc> │ │ │ │ + ldr r7, [pc, #76] @ 957508 <__cxa_atexit@plt+0x94af8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 957534 <__cxa_atexit@plt+0x94afb8> │ │ │ │ + ldr r7, [pc, #52] @ 957504 <__cxa_atexit@plt+0x94af88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #32] @ 957530 <__cxa_atexit@plt+0x94afb4> │ │ │ │ + ldr r6, [pc, #32] @ 957500 <__cxa_atexit@plt+0x94af84> │ │ │ │ mov r2, #252 @ 0xfc │ │ │ │ str r2, [r4, #784] @ 0x310 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5, #-4]! │ │ │ │ mov r6, r3 │ │ │ │ mov r2, #16 │ │ │ │ str r1, [r4, #788] @ 0x314 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ - b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ + b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq sl, #224, 12 @ 0xe000000 │ │ │ │ - orreq lr, r0, #244, 20 @ 0xf4000 │ │ │ │ - orreq lr, r0, #96, 22 @ 0x18000 │ │ │ │ - orreq lr, r0, #52, 22 @ 0xd000 │ │ │ │ + cmpeq sl, #16, 14 @ 0x400000 │ │ │ │ + orreq lr, r0, #36, 22 @ 0x9000 │ │ │ │ + orreq lr, r0, #144, 22 @ 0x24000 │ │ │ │ + orreq lr, r0, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #788] @ 0x314 │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ strd r0, [r5, #-4] │ │ │ │ - bcc 95759c <__cxa_atexit@plt+0x94b020> │ │ │ │ + bcc 95756c <__cxa_atexit@plt+0x94aff0> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ sub r1, r6, #11 │ │ │ │ ldr r7, [r5, #-8] │ │ │ │ - ldr r2, [pc, #52] @ 9575b4 <__cxa_atexit@plt+0x94b038> │ │ │ │ + ldr r2, [pc, #52] @ 957584 <__cxa_atexit@plt+0x94b008> │ │ │ │ asr r7, r7, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #44] @ 9575b8 <__cxa_atexit@plt+0x94b03c> │ │ │ │ + ldr lr, [pc, #44] @ 957588 <__cxa_atexit@plt+0x94b00c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stmib r3, {r2, r7, lr} │ │ │ │ sub r7, r6, #2 │ │ │ │ str r1, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 9575bc <__cxa_atexit@plt+0x94b040> │ │ │ │ + ldr r3, [pc, #24] @ 95758c <__cxa_atexit@plt+0x94b010> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ - orreq lr, r0, #124, 20 @ 0x7c000 │ │ │ │ - orreq lr, r0, #152, 20 @ 0x98000 │ │ │ │ + b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + orreq lr, r0, #172, 20 @ 0xac000 │ │ │ │ + orreq lr, r0, #200, 20 @ 0xc8000 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq sl, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq sl, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 957610 <__cxa_atexit@plt+0x94b094> │ │ │ │ - ldr r3, [pc, #60] @ 957620 <__cxa_atexit@plt+0x94b0a4> │ │ │ │ + bhi 9575e0 <__cxa_atexit@plt+0x94b064> │ │ │ │ + ldr r3, [pc, #60] @ 9575f0 <__cxa_atexit@plt+0x94b074> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - beq 957604 <__cxa_atexit@plt+0x94b088> │ │ │ │ + beq 9575d4 <__cxa_atexit@plt+0x94b058> │ │ │ │ ldrd r0, [r8, #3] │ │ │ │ mov r5, r7 │ │ │ │ strd r0, [r7] │ │ │ │ mov r7, r8 │ │ │ │ - b 957468 <__cxa_atexit@plt+0x94aeec> │ │ │ │ + b 957438 <__cxa_atexit@plt+0x94aebc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 957624 <__cxa_atexit@plt+0x94b0a8> │ │ │ │ + ldr r7, [pc, #12] @ 9575f4 <__cxa_atexit@plt+0x94b078> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq sl, #208, 10 @ 0x34000000 │ │ │ │ - cmpeq sl, #180, 10 @ 0x2d000000 │ │ │ │ + cmpeq sl, #0, 12 │ │ │ │ + cmpeq sl, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b 957468 <__cxa_atexit@plt+0x94aeec> │ │ │ │ - cmpeq sl, #24, 12 @ 0x1800000 │ │ │ │ + b 957438 <__cxa_atexit@plt+0x94aebc> │ │ │ │ + cmpeq sl, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 9576a8 <__cxa_atexit@plt+0x94b12c> │ │ │ │ + bhi 957678 <__cxa_atexit@plt+0x94b0fc> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9576a0 <__cxa_atexit@plt+0x94b124> │ │ │ │ - ldr r3, [pc, #56] @ 9576b0 <__cxa_atexit@plt+0x94b134> │ │ │ │ - ldr r2, [pc, #56] @ 9576b4 <__cxa_atexit@plt+0x94b138> │ │ │ │ + beq 957670 <__cxa_atexit@plt+0x94b0f4> │ │ │ │ + ldr r3, [pc, #56] @ 957680 <__cxa_atexit@plt+0x94b104> │ │ │ │ + ldr r2, [pc, #56] @ 957684 <__cxa_atexit@plt+0x94b108> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 9576b8 <__cxa_atexit@plt+0x94b13c> │ │ │ │ + ldr r5, [pc, #36] @ 957688 <__cxa_atexit@plt+0x94b10c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ + b d1db10 <__cxa_atexit@plt+0xd11594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #192, 10 @ 0x30000000 │ │ │ │ - orreq lr, r0, #148, 16 @ 0x940000 │ │ │ │ - orreq lr, r0, #128, 16 @ 0x800000 │ │ │ │ - cmpeq sl, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq sl, #240, 10 @ 0x3c000000 │ │ │ │ + orreq lr, r0, #196, 16 @ 0xc40000 │ │ │ │ + orreq lr, r0, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq sl, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 957720 <__cxa_atexit@plt+0x94b1a4> │ │ │ │ + bhi 9576f0 <__cxa_atexit@plt+0x94b174> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 957718 <__cxa_atexit@plt+0x94b19c> │ │ │ │ - ldr r3, [pc, #56] @ 957728 <__cxa_atexit@plt+0x94b1ac> │ │ │ │ - ldr r2, [pc, #56] @ 95772c <__cxa_atexit@plt+0x94b1b0> │ │ │ │ + beq 9576e8 <__cxa_atexit@plt+0x94b16c> │ │ │ │ + ldr r3, [pc, #56] @ 9576f8 <__cxa_atexit@plt+0x94b17c> │ │ │ │ + ldr r2, [pc, #56] @ 9576fc <__cxa_atexit@plt+0x94b180> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 957730 <__cxa_atexit@plt+0x94b1b4> │ │ │ │ + ldr r5, [pc, #36] @ 957700 <__cxa_atexit@plt+0x94b184> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ + b d1db10 <__cxa_atexit@plt+0xd11594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #140, 10 @ 0x23000000 │ │ │ │ - orreq lr, r0, #28, 16 @ 0x1c0000 │ │ │ │ - orreq lr, r0, #8, 16 @ 0x80000 │ │ │ │ - cmpeq sl, #40, 10 @ 0xa000000 │ │ │ │ + cmpeq sl, #188, 10 @ 0x2f000000 │ │ │ │ + orreq lr, r0, #76, 16 @ 0x4c0000 │ │ │ │ + orreq lr, r0, #56, 16 @ 0x380000 │ │ │ │ + cmpeq sl, #88, 10 @ 0x16000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 957798 <__cxa_atexit@plt+0x94b21c> │ │ │ │ + bhi 957768 <__cxa_atexit@plt+0x94b1ec> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 957790 <__cxa_atexit@plt+0x94b214> │ │ │ │ - ldr r3, [pc, #56] @ 9577a0 <__cxa_atexit@plt+0x94b224> │ │ │ │ - ldr r2, [pc, #56] @ 9577a4 <__cxa_atexit@plt+0x94b228> │ │ │ │ + beq 957760 <__cxa_atexit@plt+0x94b1e4> │ │ │ │ + ldr r3, [pc, #56] @ 957770 <__cxa_atexit@plt+0x94b1f4> │ │ │ │ + ldr r2, [pc, #56] @ 957774 <__cxa_atexit@plt+0x94b1f8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ - ldr r5, [pc, #36] @ 9577a8 <__cxa_atexit@plt+0x94b22c> │ │ │ │ + ldr r5, [pc, #36] @ 957778 <__cxa_atexit@plt+0x94b1fc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, sl │ │ │ │ - b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ + b d1db10 <__cxa_atexit@plt+0xd11594> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq sl, #76, 10 @ 0x13000000 │ │ │ │ - orreq lr, r0, #164, 14 @ 0x2900000 │ │ │ │ - orreq lr, r0, #144, 14 @ 0x2400000 │ │ │ │ - cmpeq sl, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq sl, #124, 10 @ 0x1f000000 │ │ │ │ + orreq lr, r0, #212, 14 @ 0x3500000 │ │ │ │ + orreq lr, r0, #192, 14 @ 0x3000000 │ │ │ │ + cmpeq sl, #104, 10 @ 0x1a000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 957860 <__cxa_atexit@plt+0x94b2e4> │ │ │ │ - ldr r7, [pc, #160] @ 957870 <__cxa_atexit@plt+0x94b2f4> │ │ │ │ + bhi 957830 <__cxa_atexit@plt+0x94b2b4> │ │ │ │ + ldr r7, [pc, #160] @ 957840 <__cxa_atexit@plt+0x94b2c4> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 957834 <__cxa_atexit@plt+0x94b2b8> │ │ │ │ - ldr r1, [pc, #136] @ 957874 <__cxa_atexit@plt+0x94b2f8> │ │ │ │ + beq 957804 <__cxa_atexit@plt+0x94b288> │ │ │ │ + ldr r1, [pc, #136] @ 957844 <__cxa_atexit@plt+0x94b2c8> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3] │ │ │ │ - beq 957844 <__cxa_atexit@plt+0x94b2c8> │ │ │ │ - ldr lr, [pc, #116] @ 957878 <__cxa_atexit@plt+0x94b2fc> │ │ │ │ + beq 957814 <__cxa_atexit@plt+0x94b298> │ │ │ │ + ldr lr, [pc, #116] @ 957848 <__cxa_atexit@plt+0x94b2cc> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ add lr, pc, lr │ │ │ │ tst r9, #3 │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ stmdb r5, {r0, r1, r3, r8} │ │ │ │ - beq 957850 <__cxa_atexit@plt+0x94b2d4> │ │ │ │ + beq 957820 <__cxa_atexit@plt+0x94b2a4> │ │ │ │ str r0, [r5, #-12]! │ │ │ │ stmib r5, {r1, r9} │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95787c <__cxa_atexit@plt+0x94b300> │ │ │ │ + ldr r7, [pc, #20] @ 95784c <__cxa_atexit@plt+0x94b2d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ - cmpeq sl, #144, 8 @ 0x90000000 │ │ │ │ - cmpeq sl, #104, 8 @ 0x68000000 │ │ │ │ + cmpeq sl, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq sl, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 9578f4 <__cxa_atexit@plt+0x94b378> │ │ │ │ + ldr r3, [pc, #96] @ 9578c4 <__cxa_atexit@plt+0x94b348> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9578e0 <__cxa_atexit@plt+0x94b364> │ │ │ │ + beq 9578b0 <__cxa_atexit@plt+0x94b334> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ - ldr r2, [pc, #64] @ 9578f8 <__cxa_atexit@plt+0x94b37c> │ │ │ │ + ldr r2, [pc, #64] @ 9578c8 <__cxa_atexit@plt+0x94b34c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r0, r1, r9} │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 9578e8 <__cxa_atexit@plt+0x94b36c> │ │ │ │ + beq 9578b8 <__cxa_atexit@plt+0x94b33c> │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq sl, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq sl, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ - ldr r2, [pc, #52] @ 957950 <__cxa_atexit@plt+0x94b3d4> │ │ │ │ + ldr r2, [pc, #52] @ 957920 <__cxa_atexit@plt+0x94b3a4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r0, r1, r9} │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 957944 <__cxa_atexit@plt+0x94b3c8> │ │ │ │ + beq 957914 <__cxa_atexit@plt+0x94b398> │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq sl, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq sl, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ - cmpeq sl, #128, 6 │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ + cmpeq sl, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9579bc <__cxa_atexit@plt+0x94b440> │ │ │ │ - ldr r7, [pc, #48] @ 9579cc <__cxa_atexit@plt+0x94b450> │ │ │ │ + bhi 95798c <__cxa_atexit@plt+0x94b410> │ │ │ │ + ldr r7, [pc, #48] @ 95799c <__cxa_atexit@plt+0x94b420> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 9579b0 <__cxa_atexit@plt+0x94b434> │ │ │ │ + beq 957980 <__cxa_atexit@plt+0x94b404> │ │ │ │ mov r7, r8 │ │ │ │ - b 9579e0 <__cxa_atexit@plt+0x94b464> │ │ │ │ + b 9579b0 <__cxa_atexit@plt+0x94b434> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9579d0 <__cxa_atexit@plt+0x94b454> │ │ │ │ + ldr r7, [pc, #12] @ 9579a0 <__cxa_atexit@plt+0x94b424> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq sl, #76, 6 @ 0x30000001 │ │ │ │ - cmpeq sl, #40, 6 @ 0xa0000000 │ │ │ │ + cmpeq sl, #124, 6 @ 0xf0000001 │ │ │ │ + cmpeq sl, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r1, r0, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - ble 957a10 <__cxa_atexit@plt+0x94b494> │ │ │ │ - ldr r3, [pc, #164] @ 957aa8 <__cxa_atexit@plt+0x94b52c> │ │ │ │ + ble 9579e0 <__cxa_atexit@plt+0x94b464> │ │ │ │ + ldr r3, [pc, #164] @ 957a78 <__cxa_atexit@plt+0x94b4fc> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr lr, [pc, #124] @ 957a98 <__cxa_atexit@plt+0x94b51c> │ │ │ │ + ldr lr, [pc, #124] @ 957a68 <__cxa_atexit@plt+0x94b4ec> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r0, r2} │ │ │ │ - beq 957a6c <__cxa_atexit@plt+0x94b4f0> │ │ │ │ + beq 957a3c <__cxa_atexit@plt+0x94b4c0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldrb r7, [r7, r0] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r2, #8] │ │ │ │ cmp r7, #1 │ │ │ │ - beq 957a78 <__cxa_atexit@plt+0x94b4fc> │ │ │ │ + beq 957a48 <__cxa_atexit@plt+0x94b4cc> │ │ │ │ cmp r7, #0 │ │ │ │ - bne 957a88 <__cxa_atexit@plt+0x94b50c> │ │ │ │ - ldr r7, [pc, #60] @ 957aa0 <__cxa_atexit@plt+0x94b524> │ │ │ │ + bne 957a58 <__cxa_atexit@plt+0x94b4dc> │ │ │ │ + ldr r7, [pc, #60] @ 957a70 <__cxa_atexit@plt+0x94b4f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 957aa4 <__cxa_atexit@plt+0x94b528> │ │ │ │ + ldr r7, [pc, #36] @ 957a74 <__cxa_atexit@plt+0x94b4f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 957a9c <__cxa_atexit@plt+0x94b520> │ │ │ │ + ldr r7, [pc, #12] @ 957a6c <__cxa_atexit@plt+0x94b4f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq r0, r1, #176 @ 0xb0 │ │ │ │ orreq r0, r1, #224 @ 0xe0 │ │ │ │ - orreq r0, r1, #200 @ 0xc8 │ │ │ │ - orreq pc, r0, #192, 30 @ 0x300 │ │ │ │ + orreq r0, r1, #16, 2 │ │ │ │ + orreq r0, r1, #248 @ 0xf8 │ │ │ │ + orreq pc, r0, #240, 30 @ 0x3c0 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldrb r7, [r7, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 957af0 <__cxa_atexit@plt+0x94b574> │ │ │ │ + beq 957ac0 <__cxa_atexit@plt+0x94b544> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 957b00 <__cxa_atexit@plt+0x94b584> │ │ │ │ - ldr r7, [pc, #48] @ 957b18 <__cxa_atexit@plt+0x94b59c> │ │ │ │ + bne 957ad0 <__cxa_atexit@plt+0x94b554> │ │ │ │ + ldr r7, [pc, #48] @ 957ae8 <__cxa_atexit@plt+0x94b56c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 957b14 <__cxa_atexit@plt+0x94b598> │ │ │ │ + ldr r7, [pc, #28] @ 957ae4 <__cxa_atexit@plt+0x94b568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 957b10 <__cxa_atexit@plt+0x94b594> │ │ │ │ + ldr r7, [pc, #8] @ 957ae0 <__cxa_atexit@plt+0x94b564> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r1, #56 @ 0x38 │ │ │ │ - orreq r0, r1, #76 @ 0x4c │ │ │ │ - orreq r0, r1, #96 @ 0x60 │ │ │ │ + orreq r0, r1, #104 @ 0x68 │ │ │ │ + orreq r0, r1, #124 @ 0x7c │ │ │ │ + orreq r0, r1, #144 @ 0x90 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov lr, sl │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 957c64 <__cxa_atexit@plt+0x94b6e8> │ │ │ │ + bhi 957c34 <__cxa_atexit@plt+0x94b6b8> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr r0, [r9, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ add sl, r1, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 957b70 <__cxa_atexit@plt+0x94b5f4> │ │ │ │ + beq 957b40 <__cxa_atexit@plt+0x94b5c4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 957b84 <__cxa_atexit@plt+0x94b608> │ │ │ │ + bne 957b54 <__cxa_atexit@plt+0x94b5d8> │ │ │ │ cmp sl, r0 │ │ │ │ - ble 957bb4 <__cxa_atexit@plt+0x94b638> │ │ │ │ - ldr r0, [pc, #288] @ 957c8c <__cxa_atexit@plt+0x94b710> │ │ │ │ + ble 957b84 <__cxa_atexit@plt+0x94b608> │ │ │ │ + ldr r0, [pc, #288] @ 957c5c <__cxa_atexit@plt+0x94b6e0> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 957b94 <__cxa_atexit@plt+0x94b618> │ │ │ │ + b 957b64 <__cxa_atexit@plt+0x94b5e8> │ │ │ │ cmp sl, r0 │ │ │ │ - ble 957be8 <__cxa_atexit@plt+0x94b66c> │ │ │ │ - ldr r0, [pc, #260] @ 957c84 <__cxa_atexit@plt+0x94b708> │ │ │ │ + ble 957bb8 <__cxa_atexit@plt+0x94b63c> │ │ │ │ + ldr r0, [pc, #260] @ 957c54 <__cxa_atexit@plt+0x94b6d8> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 957b94 <__cxa_atexit@plt+0x94b618> │ │ │ │ + b 957b64 <__cxa_atexit@plt+0x94b5e8> │ │ │ │ cmp sl, r0 │ │ │ │ - ble 957c1c <__cxa_atexit@plt+0x94b6a0> │ │ │ │ - ldr r0, [pc, #232] @ 957c7c <__cxa_atexit@plt+0x94b700> │ │ │ │ + ble 957bec <__cxa_atexit@plt+0x94b670> │ │ │ │ + ldr r0, [pc, #232] @ 957c4c <__cxa_atexit@plt+0x94b6d0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, lr │ │ │ │ b 918994 <__cxa_atexit@plt+0x90c418> │ │ │ │ - ldr r0, [pc, #204] @ 957c88 <__cxa_atexit@plt+0x94b70c> │ │ │ │ + ldr r0, [pc, #204] @ 957c58 <__cxa_atexit@plt+0x94b6dc> │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 957c58 <__cxa_atexit@plt+0x94b6dc> │ │ │ │ + beq 957c28 <__cxa_atexit@plt+0x94b6ac> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r2, #2 │ │ │ │ - b 957c48 <__cxa_atexit@plt+0x94b6cc> │ │ │ │ - ldr r0, [pc, #144] @ 957c80 <__cxa_atexit@plt+0x94b704> │ │ │ │ + b 957c18 <__cxa_atexit@plt+0x94b69c> │ │ │ │ + ldr r0, [pc, #144] @ 957c50 <__cxa_atexit@plt+0x94b6d4> │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 957c58 <__cxa_atexit@plt+0x94b6dc> │ │ │ │ + beq 957c28 <__cxa_atexit@plt+0x94b6ac> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r2, #1 │ │ │ │ - b 957c48 <__cxa_atexit@plt+0x94b6cc> │ │ │ │ - ldr r0, [pc, #84] @ 957c78 <__cxa_atexit@plt+0x94b6fc> │ │ │ │ + b 957c18 <__cxa_atexit@plt+0x94b69c> │ │ │ │ + ldr r0, [pc, #84] @ 957c48 <__cxa_atexit@plt+0x94b6cc> │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 957c58 <__cxa_atexit@plt+0x94b6dc> │ │ │ │ + beq 957c28 <__cxa_atexit@plt+0x94b6ac> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ strb r2, [r3, r1] │ │ │ │ str sl, [r8, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 957c90 <__cxa_atexit@plt+0x94b714> │ │ │ │ + ldr r7, [pc, #36] @ 957c60 <__cxa_atexit@plt+0x94b6e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmpeq sl, #168 @ 0xa8 │ │ │ │ + cmpeq sl, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 957cf8 <__cxa_atexit@plt+0x94b77c> │ │ │ │ + ldr r2, [pc, #76] @ 957cc8 <__cxa_atexit@plt+0x94b74c> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 957cf0 <__cxa_atexit@plt+0x94b774> │ │ │ │ + beq 957cc0 <__cxa_atexit@plt+0x94b744> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r0, #2 │ │ │ │ add r3, r3, #16 │ │ │ │ strb r0, [r1, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -2436599,22 +2436587,22 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 957db8 <__cxa_atexit@plt+0x94b83c> │ │ │ │ + ldr r2, [pc, #76] @ 957d88 <__cxa_atexit@plt+0x94b80c> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 957db0 <__cxa_atexit@plt+0x94b834> │ │ │ │ + beq 957d80 <__cxa_atexit@plt+0x94b804> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r0, #1 │ │ │ │ add r3, r3, #16 │ │ │ │ strb r0, [r1, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -2436647,22 +2436635,22 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 957e74 <__cxa_atexit@plt+0x94b8f8> │ │ │ │ + ldr r1, [pc, #72] @ 957e44 <__cxa_atexit@plt+0x94b8c8> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ - beq 957e6c <__cxa_atexit@plt+0x94b8f0> │ │ │ │ + beq 957e3c <__cxa_atexit@plt+0x94b8c0> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ add r3, r3, #16 │ │ │ │ strb r2, [r0, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r1, #8] │ │ │ │ @@ -2436690,431 +2436678,431 @@ │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r1, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ - cmppeq r9, #64, 28 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ + cmppeq r9, #112, 28 @ p-variant is OBSOLETE @ 0x700 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 957f74 <__cxa_atexit@plt+0x94b9f8> │ │ │ │ - ldr r2, [pc, #144] @ 957f84 <__cxa_atexit@plt+0x94ba08> │ │ │ │ + bhi 957f44 <__cxa_atexit@plt+0x94b9c8> │ │ │ │ + ldr r2, [pc, #144] @ 957f54 <__cxa_atexit@plt+0x94b9d8> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 957f54 <__cxa_atexit@plt+0x94b9d8> │ │ │ │ - ldr r0, [pc, #120] @ 957f88 <__cxa_atexit@plt+0x94ba0c> │ │ │ │ + beq 957f24 <__cxa_atexit@plt+0x94b9a8> │ │ │ │ + ldr r0, [pc, #120] @ 957f58 <__cxa_atexit@plt+0x94b9dc> │ │ │ │ ldr sl, [r8, #15] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r9, #3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - beq 957f64 <__cxa_atexit@plt+0x94b9e8> │ │ │ │ - ldr r7, [pc, #84] @ 957f8c <__cxa_atexit@plt+0x94ba10> │ │ │ │ + beq 957f34 <__cxa_atexit@plt+0x94b9b8> │ │ │ │ + ldr r7, [pc, #84] @ 957f5c <__cxa_atexit@plt+0x94b9e0> │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 957b28 <__cxa_atexit@plt+0x94b5ac> │ │ │ │ + b 957af8 <__cxa_atexit@plt+0x94b57c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 957f90 <__cxa_atexit@plt+0x94ba14> │ │ │ │ + ldr r7, [pc, #20] @ 957f60 <__cxa_atexit@plt+0x94b9e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmppeq r9, #168, 26 @ p-variant is OBSOLETE @ 0x2a00 │ │ │ │ - cmppeq r9, #128, 26 @ p-variant is OBSOLETE @ 0x2000 │ │ │ │ + cmppeq r9, #216, 26 @ p-variant is OBSOLETE @ 0x3600 │ │ │ │ + cmppeq r9, #176, 26 @ p-variant is OBSOLETE @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #60] @ 957ff0 <__cxa_atexit@plt+0x94ba74> │ │ │ │ + ldr r2, [pc, #60] @ 957fc0 <__cxa_atexit@plt+0x94ba44> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 957fe4 <__cxa_atexit@plt+0x94ba68> │ │ │ │ - ldr r3, [pc, #28] @ 957ff4 <__cxa_atexit@plt+0x94ba78> │ │ │ │ + beq 957fb4 <__cxa_atexit@plt+0x94ba38> │ │ │ │ + ldr r3, [pc, #28] @ 957fc4 <__cxa_atexit@plt+0x94ba48> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 957b28 <__cxa_atexit@plt+0x94b5ac> │ │ │ │ + b 957af8 <__cxa_atexit@plt+0x94b57c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq r9, #28, 26 @ p-variant is OBSOLETE @ 0x700 │ │ │ │ + cmppeq r9, #76, 26 @ p-variant is OBSOLETE @ 0x1300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 958024 <__cxa_atexit@plt+0x94baa8> │ │ │ │ + ldr r3, [pc, #20] @ 957ff4 <__cxa_atexit@plt+0x94ba78> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 957b28 <__cxa_atexit@plt+0x94b5ac> │ │ │ │ + b 957af8 <__cxa_atexit@plt+0x94b57c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 958044 <__cxa_atexit@plt+0x94bac8> │ │ │ │ + ldr r7, [pc, #12] @ 958014 <__cxa_atexit@plt+0x94ba98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r0, #116, 30 @ 0x1d0 │ │ │ │ - cmppeq r9, #200, 24 @ p-variant is OBSOLETE @ 0xc800 │ │ │ │ + orreq sp, r0, #164, 30 @ 0x290 │ │ │ │ + cmppeq r9, #248, 24 @ p-variant is OBSOLETE @ 0xf800 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9580f0 <__cxa_atexit@plt+0x94bb74> │ │ │ │ - ldr r2, [pc, #148] @ 958100 <__cxa_atexit@plt+0x94bb84> │ │ │ │ + bhi 9580c0 <__cxa_atexit@plt+0x94bb44> │ │ │ │ + ldr r2, [pc, #148] @ 9580d0 <__cxa_atexit@plt+0x94bb54> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 9580d0 <__cxa_atexit@plt+0x94bb54> │ │ │ │ - ldr r1, [pc, #124] @ 958104 <__cxa_atexit@plt+0x94bb88> │ │ │ │ + beq 9580a0 <__cxa_atexit@plt+0x94bb24> │ │ │ │ + ldr r1, [pc, #124] @ 9580d4 <__cxa_atexit@plt+0x94bb58> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ - beq 9580e0 <__cxa_atexit@plt+0x94bb64> │ │ │ │ - ldr r1, [pc, #84] @ 958108 <__cxa_atexit@plt+0x94bb8c> │ │ │ │ + beq 9580b0 <__cxa_atexit@plt+0x94bb34> │ │ │ │ + ldr r1, [pc, #84] @ 9580d8 <__cxa_atexit@plt+0x94bb5c> │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 957b28 <__cxa_atexit@plt+0x94b5ac> │ │ │ │ + b 957af8 <__cxa_atexit@plt+0x94b57c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95810c <__cxa_atexit@plt+0x94bb90> │ │ │ │ + ldr r7, [pc, #20] @ 9580dc <__cxa_atexit@plt+0x94bb60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ + cmppeq r9, #100, 24 @ p-variant is OBSOLETE @ 0x6400 │ │ │ │ cmppeq r9, #52, 24 @ p-variant is OBSOLETE @ 0x3400 │ │ │ │ - cmppeq r9, #4, 24 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #72] @ 958174 <__cxa_atexit@plt+0x94bbf8> │ │ │ │ + ldr r2, [pc, #72] @ 958144 <__cxa_atexit@plt+0x94bbc8> │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 958168 <__cxa_atexit@plt+0x94bbec> │ │ │ │ - ldr r2, [pc, #32] @ 958178 <__cxa_atexit@plt+0x94bbfc> │ │ │ │ + beq 958138 <__cxa_atexit@plt+0x94bbbc> │ │ │ │ + ldr r2, [pc, #32] @ 958148 <__cxa_atexit@plt+0x94bbcc> │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 957b28 <__cxa_atexit@plt+0x94b5ac> │ │ │ │ + b 957af8 <__cxa_atexit@plt+0x94b57c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmppeq r9, #152, 22 @ p-variant is OBSOLETE @ 0x26000 │ │ │ │ + cmppeq r9, #200, 22 @ p-variant is OBSOLETE @ 0x32000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9581a8 <__cxa_atexit@plt+0x94bc2c> │ │ │ │ + ldr r3, [pc, #24] @ 958178 <__cxa_atexit@plt+0x94bbfc> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 957b28 <__cxa_atexit@plt+0x94b5ac> │ │ │ │ + b 957af8 <__cxa_atexit@plt+0x94b57c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9581e4 <__cxa_atexit@plt+0x94bc68> │ │ │ │ + bcc 9581b4 <__cxa_atexit@plt+0x94bc38> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #36] @ 9581fc <__cxa_atexit@plt+0x94bc80> │ │ │ │ + ldr r2, [pc, #36] @ 9581cc <__cxa_atexit@plt+0x94bc50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 958200 <__cxa_atexit@plt+0x94bc84> │ │ │ │ + ldr r3, [pc, #20] @ 9581d0 <__cxa_atexit@plt+0x94bc54> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq sp, r0, #40, 28 @ 0x280 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq sp, r0, #88, 28 @ 0x580 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmppeq r9, #244, 20 @ p-variant is OBSOLETE @ 0xf4000 │ │ │ │ + cmppeq r9, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 958248 <__cxa_atexit@plt+0x94bccc> │ │ │ │ - ldr r7, [pc, #48] @ 958258 <__cxa_atexit@plt+0x94bcdc> │ │ │ │ + bhi 958218 <__cxa_atexit@plt+0x94bc9c> │ │ │ │ + ldr r7, [pc, #48] @ 958228 <__cxa_atexit@plt+0x94bcac> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 95823c <__cxa_atexit@plt+0x94bcc0> │ │ │ │ + beq 95820c <__cxa_atexit@plt+0x94bc90> │ │ │ │ mov r7, r8 │ │ │ │ - b 95826c <__cxa_atexit@plt+0x94bcf0> │ │ │ │ + b 95823c <__cxa_atexit@plt+0x94bcc0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95825c <__cxa_atexit@plt+0x94bce0> │ │ │ │ + ldr r7, [pc, #12] @ 95822c <__cxa_atexit@plt+0x94bcb0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmppeq r9, #248, 20 @ p-variant is OBSOLETE @ 0xf8000 │ │ │ │ - cmppeq r9, #156, 20 @ p-variant is OBSOLETE @ 0x9c000 │ │ │ │ + cmppeq r9, #40, 22 @ p-variant is OBSOLETE @ 0xa000 │ │ │ │ + cmppeq r9, #204, 20 @ p-variant is OBSOLETE @ 0xcc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r0, [r2, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r1, r0, #1 │ │ │ │ cmp r1, r3 │ │ │ │ - ble 95829c <__cxa_atexit@plt+0x94bd20> │ │ │ │ - ldr r3, [pc, #164] @ 958334 <__cxa_atexit@plt+0x94bdb8> │ │ │ │ + ble 95826c <__cxa_atexit@plt+0x94bcf0> │ │ │ │ + ldr r3, [pc, #164] @ 958304 <__cxa_atexit@plt+0x94bd88> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr lr, [pc, #124] @ 958324 <__cxa_atexit@plt+0x94bda8> │ │ │ │ + ldr lr, [pc, #124] @ 9582f4 <__cxa_atexit@plt+0x94bd78> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r0, r2} │ │ │ │ - beq 9582f8 <__cxa_atexit@plt+0x94bd7c> │ │ │ │ + beq 9582c8 <__cxa_atexit@plt+0x94bd4c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldrb r7, [r7, r0] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r1, [r2, #8] │ │ │ │ cmp r7, #1 │ │ │ │ - beq 958304 <__cxa_atexit@plt+0x94bd88> │ │ │ │ + beq 9582d4 <__cxa_atexit@plt+0x94bd58> │ │ │ │ cmp r7, #0 │ │ │ │ - bne 958314 <__cxa_atexit@plt+0x94bd98> │ │ │ │ - ldr r7, [pc, #60] @ 95832c <__cxa_atexit@plt+0x94bdb0> │ │ │ │ + bne 9582e4 <__cxa_atexit@plt+0x94bd68> │ │ │ │ + ldr r7, [pc, #60] @ 9582fc <__cxa_atexit@plt+0x94bd80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 958330 <__cxa_atexit@plt+0x94bdb4> │ │ │ │ + ldr r7, [pc, #36] @ 958300 <__cxa_atexit@plt+0x94bd84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 958328 <__cxa_atexit@plt+0x94bdac> │ │ │ │ + ldr r7, [pc, #12] @ 9582f8 <__cxa_atexit@plt+0x94bd7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - orreq pc, r0, #48, 16 @ 0x300000 │ │ │ │ orreq pc, r0, #96, 16 @ 0x600000 │ │ │ │ - orreq pc, r0, #72, 16 @ 0x480000 │ │ │ │ - orreq pc, r0, #52, 14 @ 0xd00000 │ │ │ │ + orreq pc, r0, #144, 16 @ 0x900000 │ │ │ │ + orreq pc, r0, #120, 16 @ 0x780000 │ │ │ │ + orreq pc, r0, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldrb r7, [r7, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 95837c <__cxa_atexit@plt+0x94be00> │ │ │ │ + beq 95834c <__cxa_atexit@plt+0x94bdd0> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 95838c <__cxa_atexit@plt+0x94be10> │ │ │ │ - ldr r7, [pc, #48] @ 9583a4 <__cxa_atexit@plt+0x94be28> │ │ │ │ + bne 95835c <__cxa_atexit@plt+0x94bde0> │ │ │ │ + ldr r7, [pc, #48] @ 958374 <__cxa_atexit@plt+0x94bdf8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9583a0 <__cxa_atexit@plt+0x94be24> │ │ │ │ + ldr r7, [pc, #28] @ 958370 <__cxa_atexit@plt+0x94bdf4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 95839c <__cxa_atexit@plt+0x94be20> │ │ │ │ + ldr r7, [pc, #8] @ 95836c <__cxa_atexit@plt+0x94bdf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - orreq pc, r0, #184, 14 @ 0x2e00000 │ │ │ │ - orreq pc, r0, #204, 14 @ 0x3300000 │ │ │ │ - orreq pc, r0, #224, 14 @ 0x3800000 │ │ │ │ - cmppeq r9, #104, 18 @ p-variant is OBSOLETE @ 0x1a0000 │ │ │ │ + orreq pc, r0, #232, 14 @ 0x3a00000 │ │ │ │ + orreq pc, r0, #252, 14 @ 0x3f00000 │ │ │ │ + orreq pc, r0, #16, 16 @ 0x100000 │ │ │ │ + cmppeq r9, #152, 18 @ p-variant is OBSOLETE @ 0x260000 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov lr, sl │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9584f4 <__cxa_atexit@plt+0x94bf78> │ │ │ │ + bhi 9584c4 <__cxa_atexit@plt+0x94bf48> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr r0, [r9, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ add sl, r1, #1 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 958400 <__cxa_atexit@plt+0x94be84> │ │ │ │ + beq 9583d0 <__cxa_atexit@plt+0x94be54> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 958414 <__cxa_atexit@plt+0x94be98> │ │ │ │ + bne 9583e4 <__cxa_atexit@plt+0x94be68> │ │ │ │ cmp sl, r0 │ │ │ │ - ble 958444 <__cxa_atexit@plt+0x94bec8> │ │ │ │ - ldr r0, [pc, #288] @ 95851c <__cxa_atexit@plt+0x94bfa0> │ │ │ │ + ble 958414 <__cxa_atexit@plt+0x94be98> │ │ │ │ + ldr r0, [pc, #288] @ 9584ec <__cxa_atexit@plt+0x94bf70> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 958424 <__cxa_atexit@plt+0x94bea8> │ │ │ │ + b 9583f4 <__cxa_atexit@plt+0x94be78> │ │ │ │ cmp sl, r0 │ │ │ │ - ble 958478 <__cxa_atexit@plt+0x94befc> │ │ │ │ - ldr r0, [pc, #260] @ 958514 <__cxa_atexit@plt+0x94bf98> │ │ │ │ + ble 958448 <__cxa_atexit@plt+0x94becc> │ │ │ │ + ldr r0, [pc, #260] @ 9584e4 <__cxa_atexit@plt+0x94bf68> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 958424 <__cxa_atexit@plt+0x94bea8> │ │ │ │ + b 9583f4 <__cxa_atexit@plt+0x94be78> │ │ │ │ cmp sl, r0 │ │ │ │ - ble 9584a8 <__cxa_atexit@plt+0x94bf2c> │ │ │ │ - ldr r0, [pc, #232] @ 95850c <__cxa_atexit@plt+0x94bf90> │ │ │ │ + ble 958478 <__cxa_atexit@plt+0x94befc> │ │ │ │ + ldr r0, [pc, #232] @ 9584dc <__cxa_atexit@plt+0x94bf60> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, lr │ │ │ │ b 918994 <__cxa_atexit@plt+0x90c418> │ │ │ │ - ldr r0, [pc, #204] @ 958518 <__cxa_atexit@plt+0x94bf9c> │ │ │ │ + ldr r0, [pc, #204] @ 9584e8 <__cxa_atexit@plt+0x94bf6c> │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 9584e8 <__cxa_atexit@plt+0x94bf6c> │ │ │ │ + beq 9584b8 <__cxa_atexit@plt+0x94bf3c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r2, #2 │ │ │ │ - b 9584d8 <__cxa_atexit@plt+0x94bf5c> │ │ │ │ - ldr r0, [pc, #144] @ 958510 <__cxa_atexit@plt+0x94bf94> │ │ │ │ + b 9584a8 <__cxa_atexit@plt+0x94bf2c> │ │ │ │ + ldr r0, [pc, #144] @ 9584e0 <__cxa_atexit@plt+0x94bf64> │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 9584e8 <__cxa_atexit@plt+0x94bf6c> │ │ │ │ + beq 9584b8 <__cxa_atexit@plt+0x94bf3c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - b 9584d8 <__cxa_atexit@plt+0x94bf5c> │ │ │ │ - ldr r0, [pc, #88] @ 958508 <__cxa_atexit@plt+0x94bf8c> │ │ │ │ + b 9584a8 <__cxa_atexit@plt+0x94bf2c> │ │ │ │ + ldr r0, [pc, #88] @ 9584d8 <__cxa_atexit@plt+0x94bf5c> │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 9584e8 <__cxa_atexit@plt+0x94bf6c> │ │ │ │ + beq 9584b8 <__cxa_atexit@plt+0x94bf3c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ strb r2, [r3, r1] │ │ │ │ str sl, [r8, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 958520 <__cxa_atexit@plt+0x94bfa4> │ │ │ │ + ldr r7, [pc, #36] @ 9584f0 <__cxa_atexit@plt+0x94bf74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmppeq r9, #80, 16 @ p-variant is OBSOLETE @ 0x500000 │ │ │ │ + cmppeq r9, #128, 16 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 958588 <__cxa_atexit@plt+0x94c00c> │ │ │ │ + ldr r2, [pc, #76] @ 958558 <__cxa_atexit@plt+0x94bfdc> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 958580 <__cxa_atexit@plt+0x94c004> │ │ │ │ + beq 958550 <__cxa_atexit@plt+0x94bfd4> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r0, #2 │ │ │ │ add r3, r3, #16 │ │ │ │ strb r0, [r1, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -2437147,22 +2437135,22 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 958644 <__cxa_atexit@plt+0x94c0c8> │ │ │ │ + ldr r1, [pc, #72] @ 958614 <__cxa_atexit@plt+0x94c098> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ - beq 95863c <__cxa_atexit@plt+0x94c0c0> │ │ │ │ + beq 95860c <__cxa_atexit@plt+0x94c090> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ add r3, r3, #16 │ │ │ │ strb r2, [r0, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r1, #8] │ │ │ │ @@ -2437194,22 +2437182,22 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 958704 <__cxa_atexit@plt+0x94c188> │ │ │ │ + ldr r2, [pc, #76] @ 9586d4 <__cxa_atexit@plt+0x94c158> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 9586fc <__cxa_atexit@plt+0x94c180> │ │ │ │ + beq 9586cc <__cxa_atexit@plt+0x94c150> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r0, #1 │ │ │ │ add r3, r3, #16 │ │ │ │ strb r0, [r1, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -2437238,333 +2437226,333 @@ │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r1, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ - cmppeq r9, #232, 10 @ p-variant is OBSOLETE @ 0x3a000000 │ │ │ │ + cmppeq r9, #24, 12 @ p-variant is OBSOLETE @ 0x1800000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 958804 <__cxa_atexit@plt+0x94c288> │ │ │ │ - ldr r2, [pc, #144] @ 958814 <__cxa_atexit@plt+0x94c298> │ │ │ │ + bhi 9587d4 <__cxa_atexit@plt+0x94c258> │ │ │ │ + ldr r2, [pc, #144] @ 9587e4 <__cxa_atexit@plt+0x94c268> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 9587e4 <__cxa_atexit@plt+0x94c268> │ │ │ │ - ldr r0, [pc, #120] @ 958818 <__cxa_atexit@plt+0x94c29c> │ │ │ │ + beq 9587b4 <__cxa_atexit@plt+0x94c238> │ │ │ │ + ldr r0, [pc, #120] @ 9587e8 <__cxa_atexit@plt+0x94c26c> │ │ │ │ ldr sl, [r8, #15] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r9, #3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - beq 9587f4 <__cxa_atexit@plt+0x94c278> │ │ │ │ - ldr r7, [pc, #84] @ 95881c <__cxa_atexit@plt+0x94c2a0> │ │ │ │ + beq 9587c4 <__cxa_atexit@plt+0x94c248> │ │ │ │ + ldr r7, [pc, #84] @ 9587ec <__cxa_atexit@plt+0x94c270> │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 9583b8 <__cxa_atexit@plt+0x94be3c> │ │ │ │ + b 958388 <__cxa_atexit@plt+0x94be0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 958820 <__cxa_atexit@plt+0x94c2a4> │ │ │ │ + ldr r7, [pc, #20] @ 9587f0 <__cxa_atexit@plt+0x94c274> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmppeq r9, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ - cmppeq r9, #40, 10 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ + cmppeq r9, #124, 10 @ p-variant is OBSOLETE @ 0x1f000000 │ │ │ │ + cmppeq r9, #88, 10 @ p-variant is OBSOLETE @ 0x16000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #60] @ 958880 <__cxa_atexit@plt+0x94c304> │ │ │ │ + ldr r2, [pc, #60] @ 958850 <__cxa_atexit@plt+0x94c2d4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 958874 <__cxa_atexit@plt+0x94c2f8> │ │ │ │ - ldr r3, [pc, #28] @ 958884 <__cxa_atexit@plt+0x94c308> │ │ │ │ + beq 958844 <__cxa_atexit@plt+0x94c2c8> │ │ │ │ + ldr r3, [pc, #28] @ 958854 <__cxa_atexit@plt+0x94c2d8> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9583b8 <__cxa_atexit@plt+0x94be3c> │ │ │ │ + b 958388 <__cxa_atexit@plt+0x94be0c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq r9, #196, 8 @ p-variant is OBSOLETE @ 0xc4000000 │ │ │ │ + cmppeq r9, #244, 8 @ p-variant is OBSOLETE @ 0xf4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 9588b4 <__cxa_atexit@plt+0x94c338> │ │ │ │ + ldr r3, [pc, #20] @ 958884 <__cxa_atexit@plt+0x94c308> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9583b8 <__cxa_atexit@plt+0x94be3c> │ │ │ │ + b 958388 <__cxa_atexit@plt+0x94be0c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9588d4 <__cxa_atexit@plt+0x94c358> │ │ │ │ + ldr r7, [pc, #12] @ 9588a4 <__cxa_atexit@plt+0x94c328> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r0, #228, 12 @ 0xe400000 │ │ │ │ - cmppeq r9, #112, 8 @ p-variant is OBSOLETE @ 0x70000000 │ │ │ │ + orreq sp, r0, #20, 14 @ 0x500000 │ │ │ │ + cmppeq r9, #160, 8 @ p-variant is OBSOLETE @ 0xa0000000 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 958980 <__cxa_atexit@plt+0x94c404> │ │ │ │ - ldr r2, [pc, #148] @ 958990 <__cxa_atexit@plt+0x94c414> │ │ │ │ + bhi 958950 <__cxa_atexit@plt+0x94c3d4> │ │ │ │ + ldr r2, [pc, #148] @ 958960 <__cxa_atexit@plt+0x94c3e4> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 958960 <__cxa_atexit@plt+0x94c3e4> │ │ │ │ - ldr r1, [pc, #124] @ 958994 <__cxa_atexit@plt+0x94c418> │ │ │ │ + beq 958930 <__cxa_atexit@plt+0x94c3b4> │ │ │ │ + ldr r1, [pc, #124] @ 958964 <__cxa_atexit@plt+0x94c3e8> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ - beq 958970 <__cxa_atexit@plt+0x94c3f4> │ │ │ │ - ldr r1, [pc, #84] @ 958998 <__cxa_atexit@plt+0x94c41c> │ │ │ │ + beq 958940 <__cxa_atexit@plt+0x94c3c4> │ │ │ │ + ldr r1, [pc, #84] @ 958968 <__cxa_atexit@plt+0x94c3ec> │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 9583b8 <__cxa_atexit@plt+0x94be3c> │ │ │ │ + b 958388 <__cxa_atexit@plt+0x94be0c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95899c <__cxa_atexit@plt+0x94c420> │ │ │ │ + ldr r7, [pc, #20] @ 95896c <__cxa_atexit@plt+0x94c3f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmppeq r9, #216, 6 @ p-variant is OBSOLETE @ 0x60000003 │ │ │ │ - cmppeq r9, #172, 6 @ p-variant is OBSOLETE @ 0xb0000002 │ │ │ │ + cmppeq r9, #8, 8 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ + cmppeq r9, #220, 6 @ p-variant is OBSOLETE @ 0x70000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #72] @ 958a04 <__cxa_atexit@plt+0x94c488> │ │ │ │ + ldr r2, [pc, #72] @ 9589d4 <__cxa_atexit@plt+0x94c458> │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9589f8 <__cxa_atexit@plt+0x94c47c> │ │ │ │ - ldr r2, [pc, #32] @ 958a08 <__cxa_atexit@plt+0x94c48c> │ │ │ │ + beq 9589c8 <__cxa_atexit@plt+0x94c44c> │ │ │ │ + ldr r2, [pc, #32] @ 9589d8 <__cxa_atexit@plt+0x94c45c> │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 9583b8 <__cxa_atexit@plt+0x94be3c> │ │ │ │ + b 958388 <__cxa_atexit@plt+0x94be0c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmppeq r9, #64, 6 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r9, #112, 6 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 958a38 <__cxa_atexit@plt+0x94c4bc> │ │ │ │ + ldr r3, [pc, #24] @ 958a08 <__cxa_atexit@plt+0x94c48c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9583b8 <__cxa_atexit@plt+0x94be3c> │ │ │ │ + b 958388 <__cxa_atexit@plt+0x94be0c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 958a74 <__cxa_atexit@plt+0x94c4f8> │ │ │ │ + bcc 958a44 <__cxa_atexit@plt+0x94c4c8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #36] @ 958a8c <__cxa_atexit@plt+0x94c510> │ │ │ │ + ldr r2, [pc, #36] @ 958a5c <__cxa_atexit@plt+0x94c4e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 958a90 <__cxa_atexit@plt+0x94c514> │ │ │ │ + ldr r3, [pc, #20] @ 958a60 <__cxa_atexit@plt+0x94c4e4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq sp, r0, #152, 10 @ 0x26000000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq sp, r0, #200, 10 @ 0x32000000 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmppeq r9, #136, 6 @ p-variant is OBSOLETE @ 0x20000002 │ │ │ │ + cmppeq r9, #184, 6 @ p-variant is OBSOLETE @ 0xe0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 958af4 <__cxa_atexit@plt+0x94c578> │ │ │ │ + bhi 958ac4 <__cxa_atexit@plt+0x94c548> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 958aec <__cxa_atexit@plt+0x94c570> │ │ │ │ - ldr r3, [pc, #52] @ 958afc <__cxa_atexit@plt+0x94c580> │ │ │ │ - ldr r9, [pc, #52] @ 958b00 <__cxa_atexit@plt+0x94c584> │ │ │ │ - ldr r2, [pc, #52] @ 958b04 <__cxa_atexit@plt+0x94c588> │ │ │ │ + beq 958abc <__cxa_atexit@plt+0x94c540> │ │ │ │ + ldr r3, [pc, #52] @ 958acc <__cxa_atexit@plt+0x94c550> │ │ │ │ + ldr r9, [pc, #52] @ 958ad0 <__cxa_atexit@plt+0x94c554> │ │ │ │ + ldr r2, [pc, #52] @ 958ad4 <__cxa_atexit@plt+0x94c558> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq r9, #44, 6 @ p-variant is OBSOLETE @ 0xb0000000 │ │ │ │ - cmppeq r9, #60, 6 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ - orreq sp, r0, #60, 8 @ 0x3c000000 │ │ │ │ - cmppeq r9, #8, 4 @ p-variant is OBSOLETE @ 0x80000000 │ │ │ │ + cmppeq r9, #92, 6 @ p-variant is OBSOLETE @ 0x70000001 │ │ │ │ + cmppeq r9, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ + orreq sp, r0, #108, 8 @ 0x6c000000 │ │ │ │ + cmppeq r9, #56, 4 @ p-variant is OBSOLETE @ 0x80000003 │ │ │ │ andeq r0, r5, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov lr, sl │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 958c04 <__cxa_atexit@plt+0x94c688> │ │ │ │ + bhi 958bd4 <__cxa_atexit@plt+0x94c658> │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r9, #8] │ │ │ │ add sl, r1, #1 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 958b58 <__cxa_atexit@plt+0x94c5dc> │ │ │ │ + bne 958b28 <__cxa_atexit@plt+0x94c5ac> │ │ │ │ cmp sl, r0 │ │ │ │ - ble 958b88 <__cxa_atexit@plt+0x94c60c> │ │ │ │ - ldr r0, [pc, #208] @ 958c24 <__cxa_atexit@plt+0x94c6a8> │ │ │ │ + ble 958b58 <__cxa_atexit@plt+0x94c5dc> │ │ │ │ + ldr r0, [pc, #208] @ 958bf4 <__cxa_atexit@plt+0x94c678> │ │ │ │ add r0, pc, r0 │ │ │ │ - b 958b68 <__cxa_atexit@plt+0x94c5ec> │ │ │ │ + b 958b38 <__cxa_atexit@plt+0x94c5bc> │ │ │ │ cmp sl, r0 │ │ │ │ - ble 958bb8 <__cxa_atexit@plt+0x94c63c> │ │ │ │ - ldr r0, [pc, #180] @ 958c1c <__cxa_atexit@plt+0x94c6a0> │ │ │ │ + ble 958b88 <__cxa_atexit@plt+0x94c60c> │ │ │ │ + ldr r0, [pc, #180] @ 958bec <__cxa_atexit@plt+0x94c670> │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [r5] │ │ │ │ mov r8, r9 │ │ │ │ str r0, [r5, #-12] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, lr │ │ │ │ b 918994 <__cxa_atexit@plt+0x90c418> │ │ │ │ - ldr r0, [pc, #144] @ 958c20 <__cxa_atexit@plt+0x94c6a4> │ │ │ │ + ldr r0, [pc, #144] @ 958bf0 <__cxa_atexit@plt+0x94c674> │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 958bf8 <__cxa_atexit@plt+0x94c67c> │ │ │ │ + beq 958bc8 <__cxa_atexit@plt+0x94c64c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - b 958be8 <__cxa_atexit@plt+0x94c66c> │ │ │ │ - ldr r0, [pc, #88] @ 958c18 <__cxa_atexit@plt+0x94c69c> │ │ │ │ + b 958bb8 <__cxa_atexit@plt+0x94c63c> │ │ │ │ + ldr r0, [pc, #88] @ 958be8 <__cxa_atexit@plt+0x94c66c> │ │ │ │ ldr r7, [lr, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ str r0, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - beq 958bf8 <__cxa_atexit@plt+0x94c67c> │ │ │ │ + beq 958bc8 <__cxa_atexit@plt+0x94c64c> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ mov r2, #1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ strb r2, [r3, r1] │ │ │ │ str sl, [r8, #8] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 958c28 <__cxa_atexit@plt+0x94c6ac> │ │ │ │ + ldr r7, [pc, #28] @ 958bf8 <__cxa_atexit@plt+0x94c67c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov sl, lr │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmppeq r9, #52, 4 @ p-variant is OBSOLETE @ 0x40000003 │ │ │ │ + cmppeq r9, #100, 4 @ p-variant is OBSOLETE @ 0x40000006 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #72] @ 958c8c <__cxa_atexit@plt+0x94c710> │ │ │ │ + ldr r1, [pc, #72] @ 958c5c <__cxa_atexit@plt+0x94c6e0> │ │ │ │ mov r2, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mcr 15, 0, r2, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ - beq 958c84 <__cxa_atexit@plt+0x94c708> │ │ │ │ + beq 958c54 <__cxa_atexit@plt+0x94c6d8> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ add r3, r3, #16 │ │ │ │ strb r2, [r0, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ str r5, [r1, #8] │ │ │ │ @@ -2437596,22 +2437584,22 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #76] @ 958d4c <__cxa_atexit@plt+0x94c7d0> │ │ │ │ + ldr r2, [pc, #76] @ 958d1c <__cxa_atexit@plt+0x94c7a0> │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mcr 15, 0, r1, cr7, cr10, {5} │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 958d44 <__cxa_atexit@plt+0x94c7c8> │ │ │ │ + beq 958d14 <__cxa_atexit@plt+0x94c798> │ │ │ │ ldr r5, [r3, #8] │ │ │ │ ldr r2, [r3, #12] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ mov r0, #1 │ │ │ │ add r3, r3, #16 │ │ │ │ strb r0, [r1, r5] │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -2437640,2292 +2437628,2292 @@ │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r1, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ bx ip │ │ │ │ - cmppeq r9, #148 @ p-variant is OBSOLETE @ 0x94 │ │ │ │ + cmppeq r9, #196 @ p-variant is OBSOLETE @ 0xc4 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 958e4c <__cxa_atexit@plt+0x94c8d0> │ │ │ │ - ldr r2, [pc, #144] @ 958e5c <__cxa_atexit@plt+0x94c8e0> │ │ │ │ + bhi 958e1c <__cxa_atexit@plt+0x94c8a0> │ │ │ │ + ldr r2, [pc, #144] @ 958e2c <__cxa_atexit@plt+0x94c8b0> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 958e2c <__cxa_atexit@plt+0x94c8b0> │ │ │ │ - ldr r0, [pc, #120] @ 958e60 <__cxa_atexit@plt+0x94c8e4> │ │ │ │ + beq 958dfc <__cxa_atexit@plt+0x94c880> │ │ │ │ + ldr r0, [pc, #120] @ 958e30 <__cxa_atexit@plt+0x94c8b4> │ │ │ │ ldr sl, [r8, #15] │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr r1, [r8, #11] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r9, #3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - beq 958e3c <__cxa_atexit@plt+0x94c8c0> │ │ │ │ - ldr r7, [pc, #84] @ 958e64 <__cxa_atexit@plt+0x94c8e8> │ │ │ │ + beq 958e0c <__cxa_atexit@plt+0x94c890> │ │ │ │ + ldr r7, [pc, #84] @ 958e34 <__cxa_atexit@plt+0x94c8b8> │ │ │ │ str r9, [r5, #-8] │ │ │ │ mov r8, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ mov r7, r9 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r1 │ │ │ │ - b 958b18 <__cxa_atexit@plt+0x94c59c> │ │ │ │ + b 958ae8 <__cxa_atexit@plt+0x94c56c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 958e68 <__cxa_atexit@plt+0x94c8ec> │ │ │ │ + ldr r7, [pc, #20] @ 958e38 <__cxa_atexit@plt+0x94c8bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq r9, #248, 30 @ 0x3e0 │ │ │ │ - cmpeq r9, #212, 30 @ 0x350 │ │ │ │ + cmppeq r9, #40 @ p-variant is OBSOLETE @ 0x28 │ │ │ │ + cmppeq r9, #4 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ mov r3, r5 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #60] @ 958ec8 <__cxa_atexit@plt+0x94c94c> │ │ │ │ + ldr r2, [pc, #60] @ 958e98 <__cxa_atexit@plt+0x94c91c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 958ebc <__cxa_atexit@plt+0x94c940> │ │ │ │ - ldr r3, [pc, #28] @ 958ecc <__cxa_atexit@plt+0x94c950> │ │ │ │ + beq 958e8c <__cxa_atexit@plt+0x94c910> │ │ │ │ + ldr r3, [pc, #28] @ 958e9c <__cxa_atexit@plt+0x94c920> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 958b18 <__cxa_atexit@plt+0x94c59c> │ │ │ │ + b 958ae8 <__cxa_atexit@plt+0x94c56c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r9, #112, 30 @ 0x1c0 │ │ │ │ + cmpeq r9, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ - ldr r3, [pc, #20] @ 958efc <__cxa_atexit@plt+0x94c980> │ │ │ │ + ldr r3, [pc, #20] @ 958ecc <__cxa_atexit@plt+0x94c950> │ │ │ │ ldr sl, [r5, #-4] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 958b18 <__cxa_atexit@plt+0x94c59c> │ │ │ │ + b 958ae8 <__cxa_atexit@plt+0x94c56c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 958f1c <__cxa_atexit@plt+0x94c9a0> │ │ │ │ + ldr r7, [pc, #12] @ 958eec <__cxa_atexit@plt+0x94c970> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq sp, r0, #156 @ 0x9c │ │ │ │ - cmpeq r9, #28, 30 @ 0x70 │ │ │ │ + orreq sp, r0, #204 @ 0xcc │ │ │ │ + cmpeq r9, #76, 30 @ 0x130 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 958fc8 <__cxa_atexit@plt+0x94ca4c> │ │ │ │ - ldr r2, [pc, #148] @ 958fd8 <__cxa_atexit@plt+0x94ca5c> │ │ │ │ + bhi 958f98 <__cxa_atexit@plt+0x94ca1c> │ │ │ │ + ldr r2, [pc, #148] @ 958fa8 <__cxa_atexit@plt+0x94ca2c> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 958fa8 <__cxa_atexit@plt+0x94ca2c> │ │ │ │ - ldr r1, [pc, #124] @ 958fdc <__cxa_atexit@plt+0x94ca60> │ │ │ │ + beq 958f78 <__cxa_atexit@plt+0x94c9fc> │ │ │ │ + ldr r1, [pc, #124] @ 958fac <__cxa_atexit@plt+0x94ca30> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr sl, [r8, #15] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r2, [r8, #11] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5, #-16] │ │ │ │ stmdb r5, {r1, r2, r3} │ │ │ │ - beq 958fb8 <__cxa_atexit@plt+0x94ca3c> │ │ │ │ - ldr r1, [pc, #84] @ 958fe0 <__cxa_atexit@plt+0x94ca64> │ │ │ │ + beq 958f88 <__cxa_atexit@plt+0x94ca0c> │ │ │ │ + ldr r1, [pc, #84] @ 958fb0 <__cxa_atexit@plt+0x94ca34> │ │ │ │ str r9, [r5, #-20] @ 0xffffffec │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b 958b18 <__cxa_atexit@plt+0x94c59c> │ │ │ │ + b 958ae8 <__cxa_atexit@plt+0x94c56c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 958fe4 <__cxa_atexit@plt+0x94ca68> │ │ │ │ + ldr r7, [pc, #20] @ 958fb4 <__cxa_atexit@plt+0x94ca38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmpeq r9, #132, 28 @ 0x840 │ │ │ │ - cmpeq r9, #88, 28 @ 0x580 │ │ │ │ + cmpeq r9, #180, 28 @ 0xb40 │ │ │ │ + cmpeq r9, #136, 28 @ 0x880 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add sl, r7, #7 │ │ │ │ ldm sl, {r8, r9, sl} │ │ │ │ - ldr r2, [pc, #72] @ 95904c <__cxa_atexit@plt+0x94cad0> │ │ │ │ + ldr r2, [pc, #72] @ 95901c <__cxa_atexit@plt+0x94caa0> │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [r5, #-8] │ │ │ │ stmda r5, {r3, r9} │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r5, #4] │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 959040 <__cxa_atexit@plt+0x94cac4> │ │ │ │ - ldr r2, [pc, #32] @ 959050 <__cxa_atexit@plt+0x94cad4> │ │ │ │ + beq 959010 <__cxa_atexit@plt+0x94ca94> │ │ │ │ + ldr r2, [pc, #32] @ 959020 <__cxa_atexit@plt+0x94caa4> │ │ │ │ str r7, [r5, #-12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 958b18 <__cxa_atexit@plt+0x94c59c> │ │ │ │ + b 958ae8 <__cxa_atexit@plt+0x94c56c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq r9, #236, 26 @ 0x3b00 │ │ │ │ + cmpeq r9, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 959080 <__cxa_atexit@plt+0x94cb04> │ │ │ │ + ldr r3, [pc, #24] @ 959050 <__cxa_atexit@plt+0x94cad4> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 958b18 <__cxa_atexit@plt+0x94c59c> │ │ │ │ + b 958ae8 <__cxa_atexit@plt+0x94c56c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9590bc <__cxa_atexit@plt+0x94cb40> │ │ │ │ + bcc 95908c <__cxa_atexit@plt+0x94cb10> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ - ldr r2, [pc, #36] @ 9590d4 <__cxa_atexit@plt+0x94cb58> │ │ │ │ + ldr r2, [pc, #36] @ 9590a4 <__cxa_atexit@plt+0x94cb28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9590d8 <__cxa_atexit@plt+0x94cb5c> │ │ │ │ + ldr r3, [pc, #20] @ 9590a8 <__cxa_atexit@plt+0x94cb2c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq ip, r0, #80, 30 @ 0x140 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq ip, r0, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xffffffbc │ │ │ │ - cmpeq r9, #140, 26 @ 0x2300 │ │ │ │ + cmpeq r9, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 959100 <__cxa_atexit@plt+0x94cb84> │ │ │ │ + ldr r7, [pc, #12] @ 9590d0 <__cxa_atexit@plt+0x94cb54> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #124, 26 @ 0x1f00 │ │ │ │ - cmpeq r9, #128, 26 @ 0x2000 │ │ │ │ + cmpeq r9, #172, 26 @ 0x2b00 │ │ │ │ + cmpeq r9, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 959158 <__cxa_atexit@plt+0x94cbdc> │ │ │ │ + bhi 959128 <__cxa_atexit@plt+0x94cbac> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 959150 <__cxa_atexit@plt+0x94cbd4> │ │ │ │ - ldr r8, [pc, #40] @ 959160 <__cxa_atexit@plt+0x94cbe4> │ │ │ │ - ldr r3, [pc, #40] @ 959164 <__cxa_atexit@plt+0x94cbe8> │ │ │ │ + beq 959120 <__cxa_atexit@plt+0x94cba4> │ │ │ │ + ldr r8, [pc, #40] @ 959130 <__cxa_atexit@plt+0x94cbb4> │ │ │ │ + ldr r3, [pc, #40] @ 959134 <__cxa_atexit@plt+0x94cbb8> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ b 7dafa0 <__cxa_atexit@plt+0x7cea24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #36, 26 @ 0x900 │ │ │ │ - orreq ip, r0, #216, 26 @ 0x3600 │ │ │ │ - cmpeq r9, #40, 26 @ 0xa00 │ │ │ │ + cmpeq r9, #84, 26 @ 0x1500 │ │ │ │ + orreq ip, r0, #8, 28 @ 0x80 │ │ │ │ + cmpeq r9, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 95918c <__cxa_atexit@plt+0x94cc10> │ │ │ │ - ldr r0, [pc, #12] @ 959190 <__cxa_atexit@plt+0x94cc14> │ │ │ │ + ldr r7, [pc, #12] @ 95915c <__cxa_atexit@plt+0x94cbe0> │ │ │ │ + ldr r0, [pc, #12] @ 959160 <__cxa_atexit@plt+0x94cbe4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #24, 26 @ 0x600 │ │ │ │ - cmpeq r9, #20, 26 @ 0x500 │ │ │ │ + cmpeq r9, #72, 26 @ 0x1200 │ │ │ │ + cmpeq r9, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #16] @ 9591b8 <__cxa_atexit@plt+0x94cc3c> │ │ │ │ - ldr r9, [pc, #16] @ 9591bc <__cxa_atexit@plt+0x94cc40> │ │ │ │ + ldr r3, [pc, #16] @ 959188 <__cxa_atexit@plt+0x94cc0c> │ │ │ │ + ldr r9, [pc, #16] @ 95918c <__cxa_atexit@plt+0x94cc10> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ - b d1da40 <__cxa_atexit@plt+0xd114c4> │ │ │ │ - cmpeq r9, #88, 26 @ 0x1600 │ │ │ │ - cmpeq r9, #104, 26 @ 0x1a00 │ │ │ │ + b d1da10 <__cxa_atexit@plt+0xd11494> │ │ │ │ + cmpeq r9, #136, 26 @ 0x2200 │ │ │ │ + cmpeq r9, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9591f8 <__cxa_atexit@plt+0x94cc7c> │ │ │ │ - ldr r3, [pc, #40] @ 959210 <__cxa_atexit@plt+0x94cc94> │ │ │ │ + bcc 9591c8 <__cxa_atexit@plt+0x94cc4c> │ │ │ │ + ldr r3, [pc, #40] @ 9591e0 <__cxa_atexit@plt+0x94cc64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 959214 <__cxa_atexit@plt+0x94cc98> │ │ │ │ + ldr r7, [pc, #20] @ 9591e4 <__cxa_atexit@plt+0x94cc68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq lr, r0, #112, 18 @ 0x1c0000 │ │ │ │ - cmpeq r9, #56, 26 @ 0xe00 │ │ │ │ + orreq lr, r0, #160, 18 @ 0x280000 │ │ │ │ + cmpeq r9, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 959250 <__cxa_atexit@plt+0x94ccd4> │ │ │ │ - ldr r2, [pc, #36] @ 959258 <__cxa_atexit@plt+0x94ccdc> │ │ │ │ - ldr r1, [pc, #36] @ 95925c <__cxa_atexit@plt+0x94cce0> │ │ │ │ + bhi 959220 <__cxa_atexit@plt+0x94cca4> │ │ │ │ + ldr r2, [pc, #36] @ 959228 <__cxa_atexit@plt+0x94ccac> │ │ │ │ + ldr r1, [pc, #36] @ 95922c <__cxa_atexit@plt+0x94ccb0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #8, 26 @ 0x200 │ │ │ │ - orreq ip, r0, #200, 24 @ 0xc800 │ │ │ │ - cmpeq r9, #220, 24 @ 0xdc00 │ │ │ │ + cmpeq r9, #56, 26 @ 0xe00 │ │ │ │ + orreq ip, r0, #248, 24 @ 0xf800 │ │ │ │ + cmpeq r9, #12, 26 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9592c8 <__cxa_atexit@plt+0x94cd4c> │ │ │ │ + bhi 959298 <__cxa_atexit@plt+0x94cd1c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9592d4 <__cxa_atexit@plt+0x94cd58> │ │ │ │ - ldr r1, [pc, #80] @ 9592e4 <__cxa_atexit@plt+0x94cd68> │ │ │ │ - ldr r2, [pc, #80] @ 9592e8 <__cxa_atexit@plt+0x94cd6c> │ │ │ │ + bcc 9592a4 <__cxa_atexit@plt+0x94cd28> │ │ │ │ + ldr r1, [pc, #80] @ 9592b4 <__cxa_atexit@plt+0x94cd38> │ │ │ │ + ldr r2, [pc, #80] @ 9592b8 <__cxa_atexit@plt+0x94cd3c> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #48] @ 9592ec <__cxa_atexit@plt+0x94cd70> │ │ │ │ + ldr r7, [pc, #48] @ 9592bc <__cxa_atexit@plt+0x94cd40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq ip, r0, #108, 24 @ 0x6c00 │ │ │ │ - orreq lr, r0, #160, 16 @ 0xa00000 │ │ │ │ - cmpeq r9, #88, 24 @ 0x5800 │ │ │ │ + orreq ip, r0, #156, 24 @ 0x9c00 │ │ │ │ + orreq lr, r0, #208, 16 @ 0xd00000 │ │ │ │ + cmpeq r9, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95935c <__cxa_atexit@plt+0x94cde0> │ │ │ │ + bhi 95932c <__cxa_atexit@plt+0x94cdb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 959368 <__cxa_atexit@plt+0x94cdec> │ │ │ │ - ldr r1, [pc, #84] @ 959378 <__cxa_atexit@plt+0x94cdfc> │ │ │ │ - ldr r2, [pc, #84] @ 95937c <__cxa_atexit@plt+0x94ce00> │ │ │ │ + bcc 959338 <__cxa_atexit@plt+0x94cdbc> │ │ │ │ + ldr r1, [pc, #84] @ 959348 <__cxa_atexit@plt+0x94cdcc> │ │ │ │ + ldr r2, [pc, #84] @ 95934c <__cxa_atexit@plt+0x94cdd0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ - ldr r7, [pc, #48] @ 959380 <__cxa_atexit@plt+0x94ce04> │ │ │ │ + ldr r7, [pc, #48] @ 959350 <__cxa_atexit@plt+0x94cdd4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - orreq ip, r0, #220, 22 @ 0x37000 │ │ │ │ - orreq lr, r0, #16, 16 @ 0x100000 │ │ │ │ + orreq ip, r0, #12, 24 @ 0xc00 │ │ │ │ + orreq lr, r0, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 9593d4 <__cxa_atexit@plt+0x94ce58> │ │ │ │ - ldr r7, [pc, #64] @ 9593ec <__cxa_atexit@plt+0x94ce70> │ │ │ │ + bcc 9593a4 <__cxa_atexit@plt+0x94ce28> │ │ │ │ + ldr r7, [pc, #64] @ 9593bc <__cxa_atexit@plt+0x94ce40> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str r9, [r3, #12] │ │ │ │ str r8, [r3, #8] │ │ │ │ - ldr r7, [pc, #48] @ 9593f0 <__cxa_atexit@plt+0x94ce74> │ │ │ │ + ldr r7, [pc, #48] @ 9593c0 <__cxa_atexit@plt+0x94ce44> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #24] @ 9593f4 <__cxa_atexit@plt+0x94ce78> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #24] @ 9593c4 <__cxa_atexit@plt+0x94ce48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - orreq lr, r0, #160, 14 @ 0x2800000 │ │ │ │ - cmpeq r9, #124, 22 @ 0x1f000 │ │ │ │ + orreq lr, r0, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq r9, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 959430 <__cxa_atexit@plt+0x94ceb4> │ │ │ │ - ldr r2, [pc, #36] @ 959438 <__cxa_atexit@plt+0x94cebc> │ │ │ │ - ldr r1, [pc, #36] @ 95943c <__cxa_atexit@plt+0x94cec0> │ │ │ │ + bhi 959400 <__cxa_atexit@plt+0x94ce84> │ │ │ │ + ldr r2, [pc, #36] @ 959408 <__cxa_atexit@plt+0x94ce8c> │ │ │ │ + ldr r1, [pc, #36] @ 95940c <__cxa_atexit@plt+0x94ce90> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #40, 22 @ 0xa000 │ │ │ │ - orreq ip, r0, #232, 20 @ 0xe8000 │ │ │ │ - cmpeq r9, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq r9, #88, 22 @ 0x16000 │ │ │ │ + orreq ip, r0, #24, 22 @ 0x6000 │ │ │ │ + cmpeq r9, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9594ac <__cxa_atexit@plt+0x94cf30> │ │ │ │ + bhi 95947c <__cxa_atexit@plt+0x94cf00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9594b8 <__cxa_atexit@plt+0x94cf3c> │ │ │ │ - ldr r1, [pc, #84] @ 9594c8 <__cxa_atexit@plt+0x94cf4c> │ │ │ │ - ldr r2, [pc, #84] @ 9594cc <__cxa_atexit@plt+0x94cf50> │ │ │ │ + bcc 959488 <__cxa_atexit@plt+0x94cf0c> │ │ │ │ + ldr r1, [pc, #84] @ 959498 <__cxa_atexit@plt+0x94cf1c> │ │ │ │ + ldr r2, [pc, #84] @ 95949c <__cxa_atexit@plt+0x94cf20> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr sl, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ str r1, [r9, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #48] @ 9594d0 <__cxa_atexit@plt+0x94cf54> │ │ │ │ + ldr r7, [pc, #48] @ 9594a0 <__cxa_atexit@plt+0x94cf24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq ip, r0, #140, 20 @ 0x8c000 │ │ │ │ - orreq lr, r0, #188, 12 @ 0xbc00000 │ │ │ │ - cmpeq r9, #116, 20 @ 0x74000 │ │ │ │ + orreq ip, r0, #188, 20 @ 0xbc000 │ │ │ │ + orreq lr, r0, #236, 12 @ 0xec00000 │ │ │ │ + cmpeq r9, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95954c <__cxa_atexit@plt+0x94cfd0> │ │ │ │ + bhi 95951c <__cxa_atexit@plt+0x94cfa0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 959558 <__cxa_atexit@plt+0x94cfdc> │ │ │ │ - ldr r1, [pc, #96] @ 959568 <__cxa_atexit@plt+0x94cfec> │ │ │ │ - ldr r2, [pc, #96] @ 95956c <__cxa_atexit@plt+0x94cff0> │ │ │ │ + bcc 959528 <__cxa_atexit@plt+0x94cfac> │ │ │ │ + ldr r1, [pc, #96] @ 959538 <__cxa_atexit@plt+0x94cfbc> │ │ │ │ + ldr r2, [pc, #96] @ 95953c <__cxa_atexit@plt+0x94cfc0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr sl, [r7, #20] │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r2, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ - ldr r7, [pc, #52] @ 959570 <__cxa_atexit@plt+0x94cff4> │ │ │ │ + ldr r7, [pc, #52] @ 959540 <__cxa_atexit@plt+0x94cfc4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - orreq ip, r0, #248, 18 @ 0x3e0000 │ │ │ │ - orreq lr, r0, #32, 12 @ 0x2000000 │ │ │ │ - cmpeq r9, #224, 18 @ 0x380000 │ │ │ │ + orreq ip, r0, #40, 20 @ 0x28000 │ │ │ │ + orreq lr, r0, #80, 12 @ 0x5000000 │ │ │ │ + cmpeq r9, #16, 20 @ 0x10000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 9595d8 <__cxa_atexit@plt+0x94d05c> │ │ │ │ - ldr r7, [pc, #80] @ 9595f0 <__cxa_atexit@plt+0x94d074> │ │ │ │ + bcc 9595a8 <__cxa_atexit@plt+0x94d02c> │ │ │ │ + ldr r7, [pc, #80] @ 9595c0 <__cxa_atexit@plt+0x94d044> │ │ │ │ ldm r5!, {r1, r2} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ str sl, [r3, #8] │ │ │ │ str r9, [r3, #16] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #20] │ │ │ │ - ldr r7, [pc, #52] @ 9595f4 <__cxa_atexit@plt+0x94d078> │ │ │ │ + ldr r7, [pc, #52] @ 9595c4 <__cxa_atexit@plt+0x94d048> │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r1, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r1 │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ - ldr r7, [pc, #24] @ 9595f8 <__cxa_atexit@plt+0x94d07c> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + ldr r7, [pc, #24] @ 9595c8 <__cxa_atexit@plt+0x94d04c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ - orreq lr, r0, #156, 10 @ 0x27000000 │ │ │ │ - cmpeq r9, #136, 18 @ 0x220000 │ │ │ │ - cmpeq r9, #104, 18 @ 0x1a0000 │ │ │ │ + orreq lr, r0, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq r9, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq r9, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 959670 <__cxa_atexit@plt+0x94d0f4> │ │ │ │ - ldr r2, [pc, #96] @ 959680 <__cxa_atexit@plt+0x94d104> │ │ │ │ + bhi 959640 <__cxa_atexit@plt+0x94d0c4> │ │ │ │ + ldr r2, [pc, #96] @ 959650 <__cxa_atexit@plt+0x94d0d4> │ │ │ │ mov r3, r5 │ │ │ │ tst sl, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ - beq 959660 <__cxa_atexit@plt+0x94d0e4> │ │ │ │ - ldr r3, [pc, #72] @ 959684 <__cxa_atexit@plt+0x94d108> │ │ │ │ + beq 959630 <__cxa_atexit@plt+0x94d0b4> │ │ │ │ + ldr r3, [pc, #72] @ 959654 <__cxa_atexit@plt+0x94d0d8> │ │ │ │ ldr r0, [sl, #11] │ │ │ │ sub lr, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r1, [sl, #7] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 959688 <__cxa_atexit@plt+0x94d10c> │ │ │ │ + ldr r7, [pc, #16] @ 959658 <__cxa_atexit@plt+0x94d0dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq r9, #252, 16 @ 0xfc0000 │ │ │ │ - cmpeq r9, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq r9, #44, 18 @ 0xb0000 │ │ │ │ + cmpeq r9, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #20] @ 9596c0 <__cxa_atexit@plt+0x94d144> │ │ │ │ + ldr r0, [pc, #20] @ 959690 <__cxa_atexit@plt+0x94d114> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq r9, #164, 16 @ 0xa40000 │ │ │ │ + cmpeq r9, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr lr, [r0, #12]! │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ ldr sl, [r0, #-8] │ │ │ │ ldr r7, [r0, #-4] │ │ │ │ ldr r9, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ stm r0, {r7, sl} │ │ │ │ - bcc 959738 <__cxa_atexit@plt+0x94d1bc> │ │ │ │ - ldr r0, [pc, #84] @ 95975c <__cxa_atexit@plt+0x94d1e0> │ │ │ │ + bcc 959708 <__cxa_atexit@plt+0x94d18c> │ │ │ │ + ldr r0, [pc, #84] @ 95972c <__cxa_atexit@plt+0x94d1b0> │ │ │ │ add r5, r5, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ str r9, [r2, #16] │ │ │ │ str lr, [r2, #8] │ │ │ │ str r1, [r2, #12] │ │ │ │ str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #56] @ 959760 <__cxa_atexit@plt+0x94d1e4> │ │ │ │ + ldr r7, [pc, #56] @ 959730 <__cxa_atexit@plt+0x94d1b4> │ │ │ │ mov r9, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r1 │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ - ldr r7, [pc, #36] @ 959764 <__cxa_atexit@plt+0x94d1e8> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + ldr r7, [pc, #36] @ 959734 <__cxa_atexit@plt+0x94d1b8> │ │ │ │ ldr r3, [r4, #-8] │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov sl, lr │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ bx r3 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ - orreq lr, r0, #56, 8 @ 0x38000000 │ │ │ │ - cmpeq r9, #40, 16 @ 0x280000 │ │ │ │ - cmpeq r9, #16, 16 @ 0x100000 │ │ │ │ + orreq lr, r0, #104, 8 @ 0x68000000 │ │ │ │ + cmpeq r9, #88, 16 @ 0x580000 │ │ │ │ + cmpeq r9, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 9597c0 <__cxa_atexit@plt+0x94d244> │ │ │ │ + bhi 959790 <__cxa_atexit@plt+0x94d214> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 9597b8 <__cxa_atexit@plt+0x94d23c> │ │ │ │ - ldr r3, [pc, #44] @ 9597c8 <__cxa_atexit@plt+0x94d24c> │ │ │ │ + beq 959788 <__cxa_atexit@plt+0x94d20c> │ │ │ │ + ldr r3, [pc, #44] @ 959798 <__cxa_atexit@plt+0x94d21c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ - ldr r5, [pc, #32] @ 9597cc <__cxa_atexit@plt+0x94d250> │ │ │ │ + ldr r5, [pc, #32] @ 95979c <__cxa_atexit@plt+0x94d220> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r9 │ │ │ │ - b d1dbc8 <__cxa_atexit@plt+0xd1164c> │ │ │ │ + b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, #124, 14 @ 0x1f00000 │ │ │ │ - orreq lr, r0, #188, 6 @ 0xf0000002 │ │ │ │ + orreq ip, r0, #172, 14 @ 0x2b00000 │ │ │ │ + orreq lr, r0, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 959808 <__cxa_atexit@plt+0x94d28c> │ │ │ │ - ldr r3, [pc, #40] @ 959820 <__cxa_atexit@plt+0x94d2a4> │ │ │ │ + bcc 9597d8 <__cxa_atexit@plt+0x94d25c> │ │ │ │ + ldr r3, [pc, #40] @ 9597f0 <__cxa_atexit@plt+0x94d274> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 959824 <__cxa_atexit@plt+0x94d2a8> │ │ │ │ + ldr r7, [pc, #20] @ 9597f4 <__cxa_atexit@plt+0x94d278> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq lr, r0, #116, 6 @ 0xd0000001 │ │ │ │ - cmpeq r9, #136, 14 @ 0x2200000 │ │ │ │ + orreq lr, r0, #164, 6 @ 0x90000002 │ │ │ │ + cmpeq r9, #184, 14 @ 0x2e00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 959860 <__cxa_atexit@plt+0x94d2e4> │ │ │ │ - ldr r3, [pc, #40] @ 959878 <__cxa_atexit@plt+0x94d2fc> │ │ │ │ + bcc 959830 <__cxa_atexit@plt+0x94d2b4> │ │ │ │ + ldr r3, [pc, #40] @ 959848 <__cxa_atexit@plt+0x94d2cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95987c <__cxa_atexit@plt+0x94d300> │ │ │ │ + ldr r7, [pc, #20] @ 95984c <__cxa_atexit@plt+0x94d2d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq lr, r0, #32, 6 @ 0x80000000 │ │ │ │ - cmpeq r9, #52, 14 @ 0xd00000 │ │ │ │ + orreq lr, r0, #80, 6 @ 0x40000001 │ │ │ │ + cmpeq r9, #100, 14 @ 0x1900000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 959904 <__cxa_atexit@plt+0x94d388> │ │ │ │ - ldr r3, [pc, #116] @ 959914 <__cxa_atexit@plt+0x94d398> │ │ │ │ + bhi 9598d4 <__cxa_atexit@plt+0x94d358> │ │ │ │ + ldr r3, [pc, #116] @ 9598e4 <__cxa_atexit@plt+0x94d368> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 9598e4 <__cxa_atexit@plt+0x94d368> │ │ │ │ - ldr r2, [pc, #100] @ 959918 <__cxa_atexit@plt+0x94d39c> │ │ │ │ + beq 9598b4 <__cxa_atexit@plt+0x94d338> │ │ │ │ + ldr r2, [pc, #100] @ 9598e8 <__cxa_atexit@plt+0x94d36c> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 9598f4 <__cxa_atexit@plt+0x94d378> │ │ │ │ - ldr r7, [pc, #76] @ 95991c <__cxa_atexit@plt+0x94d3a0> │ │ │ │ + beq 9598c4 <__cxa_atexit@plt+0x94d348> │ │ │ │ + ldr r7, [pc, #76] @ 9598ec <__cxa_atexit@plt+0x94d370> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 959920 <__cxa_atexit@plt+0x94d3a4> │ │ │ │ + ldr r7, [pc, #20] @ 9598f0 <__cxa_atexit@plt+0x94d374> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - orreq ip, r0, #172, 16 @ 0xac0000 │ │ │ │ - cmpeq r9, #152, 12 @ 0x9800000 │ │ │ │ + orreq ip, r0, #220, 16 @ 0xdc0000 │ │ │ │ + cmpeq r9, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 959978 <__cxa_atexit@plt+0x94d3fc> │ │ │ │ + ldr r2, [pc, #68] @ 959948 <__cxa_atexit@plt+0x94d3cc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 959970 <__cxa_atexit@plt+0x94d3f4> │ │ │ │ - ldr r7, [pc, #32] @ 95997c <__cxa_atexit@plt+0x94d400> │ │ │ │ + beq 959940 <__cxa_atexit@plt+0x94d3c4> │ │ │ │ + ldr r7, [pc, #32] @ 95994c <__cxa_atexit@plt+0x94d3d0> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq ip, r0, #32, 16 @ 0x200000 │ │ │ │ + orreq ip, r0, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 9599b0 <__cxa_atexit@plt+0x94d434> │ │ │ │ + ldr r3, [pc, #32] @ 959980 <__cxa_atexit@plt+0x94d404> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, #232, 14 @ 0x3a00000 │ │ │ │ + orreq ip, r0, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 959a40 <__cxa_atexit@plt+0x94d4c4> │ │ │ │ - ldr r3, [pc, #124] @ 959a50 <__cxa_atexit@plt+0x94d4d4> │ │ │ │ + bhi 959a10 <__cxa_atexit@plt+0x94d494> │ │ │ │ + ldr r3, [pc, #124] @ 959a20 <__cxa_atexit@plt+0x94d4a4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 959a20 <__cxa_atexit@plt+0x94d4a4> │ │ │ │ - ldr r2, [pc, #108] @ 959a54 <__cxa_atexit@plt+0x94d4d8> │ │ │ │ + beq 9599f0 <__cxa_atexit@plt+0x94d474> │ │ │ │ + ldr r2, [pc, #108] @ 959a24 <__cxa_atexit@plt+0x94d4a8> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 959a30 <__cxa_atexit@plt+0x94d4b4> │ │ │ │ - ldr r1, [pc, #84] @ 959a58 <__cxa_atexit@plt+0x94d4dc> │ │ │ │ + beq 959a00 <__cxa_atexit@plt+0x94d484> │ │ │ │ + ldr r1, [pc, #84] @ 959a28 <__cxa_atexit@plt+0x94d4ac> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #76] @ 959a5c <__cxa_atexit@plt+0x94d4e0> │ │ │ │ + ldr r7, [pc, #76] @ 959a2c <__cxa_atexit@plt+0x94d4b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 959a60 <__cxa_atexit@plt+0x94d4e4> │ │ │ │ + ldr r7, [pc, #24] @ 959a30 <__cxa_atexit@plt+0x94d4b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq ip, r0, #148, 10 @ 0x25000000 │ │ │ │ - orreq ip, r0, #144, 10 @ 0x24000000 │ │ │ │ - cmpeq r9, #96, 10 @ 0x18000000 │ │ │ │ + orreq ip, r0, #196, 10 @ 0x31000000 │ │ │ │ + orreq ip, r0, #192, 10 @ 0x30000000 │ │ │ │ + cmpeq r9, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 959ac0 <__cxa_atexit@plt+0x94d544> │ │ │ │ + ldr r2, [pc, #76] @ 959a90 <__cxa_atexit@plt+0x94d514> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 959ab8 <__cxa_atexit@plt+0x94d53c> │ │ │ │ - ldr r1, [pc, #40] @ 959ac4 <__cxa_atexit@plt+0x94d548> │ │ │ │ + beq 959a88 <__cxa_atexit@plt+0x94d50c> │ │ │ │ + ldr r1, [pc, #40] @ 959a94 <__cxa_atexit@plt+0x94d518> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #32] @ 959ac8 <__cxa_atexit@plt+0x94d54c> │ │ │ │ + ldr r7, [pc, #32] @ 959a98 <__cxa_atexit@plt+0x94d51c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq ip, r0, #252, 8 @ 0xfc000000 │ │ │ │ - orreq ip, r0, #248, 8 @ 0xf8000000 │ │ │ │ + orreq ip, r0, #44, 10 @ 0xb000000 │ │ │ │ + orreq ip, r0, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 959b08 <__cxa_atexit@plt+0x94d58c> │ │ │ │ + ldr r2, [pc, #44] @ 959ad8 <__cxa_atexit@plt+0x94d55c> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 959b0c <__cxa_atexit@plt+0x94d590> │ │ │ │ + ldr r3, [pc, #32] @ 959adc <__cxa_atexit@plt+0x94d560> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, #184, 8 @ 0xb8000000 │ │ │ │ - orreq ip, r0, #180, 8 @ 0xb4000000 │ │ │ │ - cmpeq r9, #168, 8 @ 0xa8000000 │ │ │ │ + orreq ip, r0, #232, 8 @ 0xe8000000 │ │ │ │ + orreq ip, r0, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq r9, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 959b64 <__cxa_atexit@plt+0x94d5e8> │ │ │ │ + bhi 959b34 <__cxa_atexit@plt+0x94d5b8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 959b5c <__cxa_atexit@plt+0x94d5e0> │ │ │ │ - ldr r8, [pc, #40] @ 959b6c <__cxa_atexit@plt+0x94d5f0> │ │ │ │ - ldr r3, [pc, #40] @ 959b70 <__cxa_atexit@plt+0x94d5f4> │ │ │ │ + beq 959b2c <__cxa_atexit@plt+0x94d5b0> │ │ │ │ + ldr r8, [pc, #40] @ 959b3c <__cxa_atexit@plt+0x94d5c0> │ │ │ │ + ldr r3, [pc, #40] @ 959b40 <__cxa_atexit@plt+0x94d5c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #96, 30 @ 0x180 │ │ │ │ - orreq ip, r0, #204, 6 @ 0x30000003 │ │ │ │ - cmpeq r9, #76, 8 @ 0x4c000000 │ │ │ │ + teqeq r6, #208, 30 @ 0x340 │ │ │ │ + orreq ip, r0, #252, 6 @ 0xf0000003 │ │ │ │ + cmpeq r9, #124, 8 @ 0x7c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 959be4 <__cxa_atexit@plt+0x94d668> │ │ │ │ - ldr r3, [pc, #92] @ 959bf4 <__cxa_atexit@plt+0x94d678> │ │ │ │ + bhi 959bb4 <__cxa_atexit@plt+0x94d638> │ │ │ │ + ldr r3, [pc, #92] @ 959bc4 <__cxa_atexit@plt+0x94d648> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 959bc0 <__cxa_atexit@plt+0x94d644> │ │ │ │ + beq 959b90 <__cxa_atexit@plt+0x94d614> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 959bd0 <__cxa_atexit@plt+0x94d654> │ │ │ │ + bne 959ba0 <__cxa_atexit@plt+0x94d624> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #18] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 959bf8 <__cxa_atexit@plt+0x94d67c> │ │ │ │ - ldr r0, [pc, #32] @ 959bfc <__cxa_atexit@plt+0x94d680> │ │ │ │ + ldr r7, [pc, #32] @ 959bc8 <__cxa_atexit@plt+0x94d64c> │ │ │ │ + ldr r0, [pc, #32] @ 959bcc <__cxa_atexit@plt+0x94d650> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 959c00 <__cxa_atexit@plt+0x94d684> │ │ │ │ + ldr r7, [pc, #20] @ 959bd0 <__cxa_atexit@plt+0x94d654> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ + cmpeq r9, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq r9, #28, 8 @ 0x1c000000 │ │ │ │ + cmpeq r9, #28, 8 @ 0x1c000000 │ │ │ │ cmpeq r9, #240, 6 @ 0xc0000003 │ │ │ │ - cmpeq r9, #236, 6 @ 0xb0000003 │ │ │ │ - cmpeq r9, #236, 6 @ 0xb0000003 │ │ │ │ - cmpeq r9, #192, 6 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 959c30 <__cxa_atexit@plt+0x94d6b4> │ │ │ │ + bne 959c00 <__cxa_atexit@plt+0x94d684> │ │ │ │ ldr r7, [r7, #18] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 959c48 <__cxa_atexit@plt+0x94d6cc> │ │ │ │ - ldr r0, [pc, #16] @ 959c4c <__cxa_atexit@plt+0x94d6d0> │ │ │ │ + ldr r7, [pc, #16] @ 959c18 <__cxa_atexit@plt+0x94d69c> │ │ │ │ + ldr r0, [pc, #16] @ 959c1c <__cxa_atexit@plt+0x94d6a0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #140, 6 @ 0x30000002 │ │ │ │ - cmpeq r9, #136, 6 @ 0x20000002 │ │ │ │ - cmpeq r9, #104, 6 @ 0xa0000001 │ │ │ │ + cmpeq r9, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq r9, #184, 6 @ 0xe0000002 │ │ │ │ + cmpeq r9, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 959ca4 <__cxa_atexit@plt+0x94d728> │ │ │ │ + bhi 959c74 <__cxa_atexit@plt+0x94d6f8> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 959c9c <__cxa_atexit@plt+0x94d720> │ │ │ │ - ldr r8, [pc, #40] @ 959cac <__cxa_atexit@plt+0x94d730> │ │ │ │ - ldr r3, [pc, #40] @ 959cb0 <__cxa_atexit@plt+0x94d734> │ │ │ │ + beq 959c6c <__cxa_atexit@plt+0x94d6f0> │ │ │ │ + ldr r8, [pc, #40] @ 959c7c <__cxa_atexit@plt+0x94d700> │ │ │ │ + ldr r3, [pc, #40] @ 959c80 <__cxa_atexit@plt+0x94d704> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #20, 28 @ 0x140 │ │ │ │ - orreq ip, r0, #140, 4 @ 0xc0000008 │ │ │ │ - cmpeq r9, #36, 6 @ 0x90000000 │ │ │ │ + teqeq r6, #132, 28 @ 0x840 │ │ │ │ + orreq ip, r0, #188, 4 @ 0xc000000b │ │ │ │ + cmpeq r9, #84, 6 @ 0x50000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 959d24 <__cxa_atexit@plt+0x94d7a8> │ │ │ │ - ldr r3, [pc, #92] @ 959d34 <__cxa_atexit@plt+0x94d7b8> │ │ │ │ + bhi 959cf4 <__cxa_atexit@plt+0x94d778> │ │ │ │ + ldr r3, [pc, #92] @ 959d04 <__cxa_atexit@plt+0x94d788> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 959d00 <__cxa_atexit@plt+0x94d784> │ │ │ │ + beq 959cd0 <__cxa_atexit@plt+0x94d754> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 959d10 <__cxa_atexit@plt+0x94d794> │ │ │ │ + bne 959ce0 <__cxa_atexit@plt+0x94d764> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #14] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 959d38 <__cxa_atexit@plt+0x94d7bc> │ │ │ │ - ldr r0, [pc, #32] @ 959d3c <__cxa_atexit@plt+0x94d7c0> │ │ │ │ + ldr r7, [pc, #32] @ 959d08 <__cxa_atexit@plt+0x94d78c> │ │ │ │ + ldr r0, [pc, #32] @ 959d0c <__cxa_atexit@plt+0x94d790> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 959d40 <__cxa_atexit@plt+0x94d7c4> │ │ │ │ + ldr r7, [pc, #20] @ 959d10 <__cxa_atexit@plt+0x94d794> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ + cmpeq r9, #248, 4 @ 0x8000000f │ │ │ │ + cmpeq r9, #244, 4 @ 0x4000000f │ │ │ │ + cmpeq r9, #244, 4 @ 0x4000000f │ │ │ │ cmpeq r9, #200, 4 @ 0x8000000c │ │ │ │ - cmpeq r9, #196, 4 @ 0x4000000c │ │ │ │ - cmpeq r9, #196, 4 @ 0x4000000c │ │ │ │ - cmpeq r9, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 959d70 <__cxa_atexit@plt+0x94d7f4> │ │ │ │ + bne 959d40 <__cxa_atexit@plt+0x94d7c4> │ │ │ │ ldr r7, [r7, #14] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 959d88 <__cxa_atexit@plt+0x94d80c> │ │ │ │ - ldr r0, [pc, #16] @ 959d8c <__cxa_atexit@plt+0x94d810> │ │ │ │ + ldr r7, [pc, #16] @ 959d58 <__cxa_atexit@plt+0x94d7dc> │ │ │ │ + ldr r0, [pc, #16] @ 959d5c <__cxa_atexit@plt+0x94d7e0> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #100, 4 @ 0x40000006 │ │ │ │ - cmpeq r9, #96, 4 │ │ │ │ - cmpeq r9, #40, 4 @ 0x80000002 │ │ │ │ + cmpeq r9, #148, 4 @ 0x40000009 │ │ │ │ + cmpeq r9, #144, 4 │ │ │ │ + cmpeq r9, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 959de4 <__cxa_atexit@plt+0x94d868> │ │ │ │ + bhi 959db4 <__cxa_atexit@plt+0x94d838> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 959ddc <__cxa_atexit@plt+0x94d860> │ │ │ │ - ldr r8, [pc, #40] @ 959dec <__cxa_atexit@plt+0x94d870> │ │ │ │ - ldr r3, [pc, #40] @ 959df0 <__cxa_atexit@plt+0x94d874> │ │ │ │ + beq 959dac <__cxa_atexit@plt+0x94d830> │ │ │ │ + ldr r8, [pc, #40] @ 959dbc <__cxa_atexit@plt+0x94d840> │ │ │ │ + ldr r3, [pc, #40] @ 959dc0 <__cxa_atexit@plt+0x94d844> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #200, 24 @ 0xc800 │ │ │ │ - orreq ip, r0, #76, 2 │ │ │ │ - cmpeq r9, #252, 2 @ 0x3f │ │ │ │ + teqeq r6, #56, 26 @ 0xe00 │ │ │ │ + orreq ip, r0, #124, 2 │ │ │ │ + cmpeq r9, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 959e64 <__cxa_atexit@plt+0x94d8e8> │ │ │ │ - ldr r3, [pc, #92] @ 959e74 <__cxa_atexit@plt+0x94d8f8> │ │ │ │ + bhi 959e34 <__cxa_atexit@plt+0x94d8b8> │ │ │ │ + ldr r3, [pc, #92] @ 959e44 <__cxa_atexit@plt+0x94d8c8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 959e40 <__cxa_atexit@plt+0x94d8c4> │ │ │ │ + beq 959e10 <__cxa_atexit@plt+0x94d894> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 959e50 <__cxa_atexit@plt+0x94d8d4> │ │ │ │ + bne 959e20 <__cxa_atexit@plt+0x94d8a4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #10] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 959e78 <__cxa_atexit@plt+0x94d8fc> │ │ │ │ - ldr r0, [pc, #32] @ 959e7c <__cxa_atexit@plt+0x94d900> │ │ │ │ + ldr r7, [pc, #32] @ 959e48 <__cxa_atexit@plt+0x94d8cc> │ │ │ │ + ldr r0, [pc, #32] @ 959e4c <__cxa_atexit@plt+0x94d8d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 959e80 <__cxa_atexit@plt+0x94d904> │ │ │ │ + ldr r7, [pc, #20] @ 959e50 <__cxa_atexit@plt+0x94d8d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ + cmpeq r9, #208, 2 @ 0x34 │ │ │ │ + cmpeq r9, #204, 2 @ 0x33 │ │ │ │ + cmpeq r9, #204, 2 @ 0x33 │ │ │ │ cmpeq r9, #160, 2 @ 0x28 │ │ │ │ - cmpeq r9, #156, 2 @ 0x27 │ │ │ │ - cmpeq r9, #156, 2 @ 0x27 │ │ │ │ - cmpeq r9, #112, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 959eb0 <__cxa_atexit@plt+0x94d934> │ │ │ │ + bne 959e80 <__cxa_atexit@plt+0x94d904> │ │ │ │ ldr r7, [r7, #10] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 959ec8 <__cxa_atexit@plt+0x94d94c> │ │ │ │ - ldr r0, [pc, #16] @ 959ecc <__cxa_atexit@plt+0x94d950> │ │ │ │ + ldr r7, [pc, #16] @ 959e98 <__cxa_atexit@plt+0x94d91c> │ │ │ │ + ldr r0, [pc, #16] @ 959e9c <__cxa_atexit@plt+0x94d920> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #60, 2 │ │ │ │ - cmpeq r9, #56, 2 │ │ │ │ - cmpeq r9, #232 @ 0xe8 │ │ │ │ + cmpeq r9, #108, 2 │ │ │ │ + cmpeq r9, #104, 2 │ │ │ │ + cmpeq r9, #24, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 959f24 <__cxa_atexit@plt+0x94d9a8> │ │ │ │ + bhi 959ef4 <__cxa_atexit@plt+0x94d978> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 959f1c <__cxa_atexit@plt+0x94d9a0> │ │ │ │ - ldr r8, [pc, #40] @ 959f2c <__cxa_atexit@plt+0x94d9b0> │ │ │ │ - ldr r3, [pc, #40] @ 959f30 <__cxa_atexit@plt+0x94d9b4> │ │ │ │ + beq 959eec <__cxa_atexit@plt+0x94d970> │ │ │ │ + ldr r8, [pc, #40] @ 959efc <__cxa_atexit@plt+0x94d980> │ │ │ │ + ldr r3, [pc, #40] @ 959f00 <__cxa_atexit@plt+0x94d984> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #129024 @ 0x1f800 │ │ │ │ - orreq ip, r0, #12 │ │ │ │ - cmpeq r9, #212 @ 0xd4 │ │ │ │ + teqeq r6, #243712 @ 0x3b800 │ │ │ │ + orreq ip, r0, #60 @ 0x3c │ │ │ │ + cmpeq r9, #4, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 959f94 <__cxa_atexit@plt+0x94da18> │ │ │ │ - ldr r3, [pc, #76] @ 959fa4 <__cxa_atexit@plt+0x94da28> │ │ │ │ + bhi 959f64 <__cxa_atexit@plt+0x94d9e8> │ │ │ │ + ldr r3, [pc, #76] @ 959f74 <__cxa_atexit@plt+0x94d9f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 959f80 <__cxa_atexit@plt+0x94da04> │ │ │ │ + beq 959f50 <__cxa_atexit@plt+0x94d9d4> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 959f88 <__cxa_atexit@plt+0x94da0c> │ │ │ │ + bne 959f58 <__cxa_atexit@plt+0x94d9dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #6] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #24] @ 959fa8 <__cxa_atexit@plt+0x94da2c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #24] @ 959f78 <__cxa_atexit@plt+0x94d9fc> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 959fac <__cxa_atexit@plt+0x94da30> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 959f7c <__cxa_atexit@plt+0x94da00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r9, #132 @ 0x84 │ │ │ │ - cmpeq r9, #132 @ 0x84 │ │ │ │ - cmpeq r9, #92 @ 0x5c │ │ │ │ + cmpeq r9, #180 @ 0xb4 │ │ │ │ + cmpeq r9, #180 @ 0xb4 │ │ │ │ + cmpeq r9, #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r7, [r7, #6] │ │ │ │ - ldrne r7, [pc, #8] @ 959fd8 <__cxa_atexit@plt+0x94da5c> │ │ │ │ + ldrne r7, [pc, #8] @ 959fa8 <__cxa_atexit@plt+0x94da2c> │ │ │ │ add r5, r5, #4 │ │ │ │ addne r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq r9, #64 @ 0x40 │ │ │ │ - cmpeq r9, #220, 30 @ 0x370 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq r9, #112 @ 0x70 │ │ │ │ + cmpeq r9, #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 95a030 <__cxa_atexit@plt+0x94dab4> │ │ │ │ + bhi 95a000 <__cxa_atexit@plt+0x94da84> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 95a028 <__cxa_atexit@plt+0x94daac> │ │ │ │ - ldr r8, [pc, #40] @ 95a038 <__cxa_atexit@plt+0x94dabc> │ │ │ │ - ldr r3, [pc, #40] @ 95a03c <__cxa_atexit@plt+0x94dac0> │ │ │ │ + beq 959ff8 <__cxa_atexit@plt+0x94da7c> │ │ │ │ + ldr r8, [pc, #40] @ 95a008 <__cxa_atexit@plt+0x94da8c> │ │ │ │ + ldr r3, [pc, #40] @ 95a00c <__cxa_atexit@plt+0x94da90> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r3, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ + b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - teqeq r6, #417792 @ 0x66000 │ │ │ │ - orreq fp, r0, #0, 30 │ │ │ │ - cmpeq r9, #224, 30 @ 0x380 │ │ │ │ + teqeq r6, #876544 @ 0xd6000 │ │ │ │ + orreq fp, r0, #48, 30 @ 0xc0 │ │ │ │ + cmpeq r9, #16 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a0b0 <__cxa_atexit@plt+0x94db34> │ │ │ │ - ldr r3, [pc, #92] @ 95a0c0 <__cxa_atexit@plt+0x94db44> │ │ │ │ + bhi 95a080 <__cxa_atexit@plt+0x94db04> │ │ │ │ + ldr r3, [pc, #92] @ 95a090 <__cxa_atexit@plt+0x94db14> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 95a08c <__cxa_atexit@plt+0x94db10> │ │ │ │ + beq 95a05c <__cxa_atexit@plt+0x94dae0> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 95a09c <__cxa_atexit@plt+0x94db20> │ │ │ │ + bne 95a06c <__cxa_atexit@plt+0x94daf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r8, #2] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 95a0c4 <__cxa_atexit@plt+0x94db48> │ │ │ │ - ldr r0, [pc, #32] @ 95a0c8 <__cxa_atexit@plt+0x94db4c> │ │ │ │ + ldr r7, [pc, #32] @ 95a094 <__cxa_atexit@plt+0x94db18> │ │ │ │ + ldr r0, [pc, #32] @ 95a098 <__cxa_atexit@plt+0x94db1c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95a0cc <__cxa_atexit@plt+0x94db50> │ │ │ │ + ldr r7, [pc, #20] @ 95a09c <__cxa_atexit@plt+0x94db20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ + cmpeq r9, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq r9, #176, 30 @ 0x2c0 │ │ │ │ + cmpeq r9, #176, 30 @ 0x2c0 │ │ │ │ cmpeq r9, #132, 30 @ 0x210 │ │ │ │ - cmpeq r9, #128, 30 @ 0x200 │ │ │ │ - cmpeq r9, #128, 30 @ 0x200 │ │ │ │ - cmpeq r9, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95a0fc <__cxa_atexit@plt+0x94db80> │ │ │ │ + bne 95a0cc <__cxa_atexit@plt+0x94db50> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95a114 <__cxa_atexit@plt+0x94db98> │ │ │ │ - ldr r0, [pc, #16] @ 95a118 <__cxa_atexit@plt+0x94db9c> │ │ │ │ + ldr r7, [pc, #16] @ 95a0e4 <__cxa_atexit@plt+0x94db68> │ │ │ │ + ldr r0, [pc, #16] @ 95a0e8 <__cxa_atexit@plt+0x94db6c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #32, 30 @ 0x80 │ │ │ │ - cmpeq r9, #28, 30 @ 0x70 │ │ │ │ + cmpeq r9, #80, 30 @ 0x140 │ │ │ │ + cmpeq r9, #76, 30 @ 0x130 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a168 <__cxa_atexit@plt+0x94dbec> │ │ │ │ - ldr r3, [pc, #60] @ 95a178 <__cxa_atexit@plt+0x94dbfc> │ │ │ │ + bhi 95a138 <__cxa_atexit@plt+0x94dbbc> │ │ │ │ + ldr r3, [pc, #60] @ 95a148 <__cxa_atexit@plt+0x94dbcc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a158 <__cxa_atexit@plt+0x94dbdc> │ │ │ │ + beq 95a128 <__cxa_atexit@plt+0x94dbac> │ │ │ │ ldr r7, [r8, #91] @ 0x5b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a17c <__cxa_atexit@plt+0x94dc00> │ │ │ │ + ldr r7, [pc, #12] @ 95a14c <__cxa_atexit@plt+0x94dbd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #208, 28 @ 0xd00 │ │ │ │ + cmpeq r9, #0, 30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #91] @ 0x5b │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a1e8 <__cxa_atexit@plt+0x94dc6c> │ │ │ │ - ldr r3, [pc, #60] @ 95a1f8 <__cxa_atexit@plt+0x94dc7c> │ │ │ │ + bhi 95a1b8 <__cxa_atexit@plt+0x94dc3c> │ │ │ │ + ldr r3, [pc, #60] @ 95a1c8 <__cxa_atexit@plt+0x94dc4c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a1d8 <__cxa_atexit@plt+0x94dc5c> │ │ │ │ + beq 95a1a8 <__cxa_atexit@plt+0x94dc2c> │ │ │ │ ldr r7, [r8, #87] @ 0x57 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a1fc <__cxa_atexit@plt+0x94dc80> │ │ │ │ + ldr r7, [pc, #12] @ 95a1cc <__cxa_atexit@plt+0x94dc50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #84, 28 @ 0x540 │ │ │ │ + cmpeq r9, #132, 28 @ 0x840 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #87] @ 0x57 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a268 <__cxa_atexit@plt+0x94dcec> │ │ │ │ - ldr r3, [pc, #60] @ 95a278 <__cxa_atexit@plt+0x94dcfc> │ │ │ │ + bhi 95a238 <__cxa_atexit@plt+0x94dcbc> │ │ │ │ + ldr r3, [pc, #60] @ 95a248 <__cxa_atexit@plt+0x94dccc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a258 <__cxa_atexit@plt+0x94dcdc> │ │ │ │ + beq 95a228 <__cxa_atexit@plt+0x94dcac> │ │ │ │ ldr r7, [r8, #83] @ 0x53 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a27c <__cxa_atexit@plt+0x94dd00> │ │ │ │ + ldr r7, [pc, #12] @ 95a24c <__cxa_atexit@plt+0x94dcd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #216, 26 @ 0x3600 │ │ │ │ + cmpeq r9, #8, 28 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #83] @ 0x53 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a2e8 <__cxa_atexit@plt+0x94dd6c> │ │ │ │ - ldr r3, [pc, #60] @ 95a2f8 <__cxa_atexit@plt+0x94dd7c> │ │ │ │ + bhi 95a2b8 <__cxa_atexit@plt+0x94dd3c> │ │ │ │ + ldr r3, [pc, #60] @ 95a2c8 <__cxa_atexit@plt+0x94dd4c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a2d8 <__cxa_atexit@plt+0x94dd5c> │ │ │ │ + beq 95a2a8 <__cxa_atexit@plt+0x94dd2c> │ │ │ │ ldr r7, [r8, #79] @ 0x4f │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a2fc <__cxa_atexit@plt+0x94dd80> │ │ │ │ + ldr r7, [pc, #12] @ 95a2cc <__cxa_atexit@plt+0x94dd50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #92, 26 @ 0x1700 │ │ │ │ + cmpeq r9, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a368 <__cxa_atexit@plt+0x94ddec> │ │ │ │ - ldr r3, [pc, #60] @ 95a378 <__cxa_atexit@plt+0x94ddfc> │ │ │ │ + bhi 95a338 <__cxa_atexit@plt+0x94ddbc> │ │ │ │ + ldr r3, [pc, #60] @ 95a348 <__cxa_atexit@plt+0x94ddcc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a358 <__cxa_atexit@plt+0x94dddc> │ │ │ │ + beq 95a328 <__cxa_atexit@plt+0x94ddac> │ │ │ │ ldr r7, [r8, #75] @ 0x4b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a37c <__cxa_atexit@plt+0x94de00> │ │ │ │ + ldr r7, [pc, #12] @ 95a34c <__cxa_atexit@plt+0x94ddd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #224, 24 @ 0xe000 │ │ │ │ + cmpeq r9, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #75] @ 0x4b │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a3e8 <__cxa_atexit@plt+0x94de6c> │ │ │ │ - ldr r3, [pc, #60] @ 95a3f8 <__cxa_atexit@plt+0x94de7c> │ │ │ │ + bhi 95a3b8 <__cxa_atexit@plt+0x94de3c> │ │ │ │ + ldr r3, [pc, #60] @ 95a3c8 <__cxa_atexit@plt+0x94de4c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a3d8 <__cxa_atexit@plt+0x94de5c> │ │ │ │ + beq 95a3a8 <__cxa_atexit@plt+0x94de2c> │ │ │ │ ldr r7, [r8, #71] @ 0x47 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a3fc <__cxa_atexit@plt+0x94de80> │ │ │ │ + ldr r7, [pc, #12] @ 95a3cc <__cxa_atexit@plt+0x94de50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #100, 24 @ 0x6400 │ │ │ │ + cmpeq r9, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a468 <__cxa_atexit@plt+0x94deec> │ │ │ │ - ldr r3, [pc, #60] @ 95a478 <__cxa_atexit@plt+0x94defc> │ │ │ │ + bhi 95a438 <__cxa_atexit@plt+0x94debc> │ │ │ │ + ldr r3, [pc, #60] @ 95a448 <__cxa_atexit@plt+0x94decc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a458 <__cxa_atexit@plt+0x94dedc> │ │ │ │ + beq 95a428 <__cxa_atexit@plt+0x94deac> │ │ │ │ ldr r7, [r8, #67] @ 0x43 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a47c <__cxa_atexit@plt+0x94df00> │ │ │ │ + ldr r7, [pc, #12] @ 95a44c <__cxa_atexit@plt+0x94ded0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq r9, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a4e8 <__cxa_atexit@plt+0x94df6c> │ │ │ │ - ldr r3, [pc, #60] @ 95a4f8 <__cxa_atexit@plt+0x94df7c> │ │ │ │ + bhi 95a4b8 <__cxa_atexit@plt+0x94df3c> │ │ │ │ + ldr r3, [pc, #60] @ 95a4c8 <__cxa_atexit@plt+0x94df4c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a4d8 <__cxa_atexit@plt+0x94df5c> │ │ │ │ + beq 95a4a8 <__cxa_atexit@plt+0x94df2c> │ │ │ │ ldr r7, [r8, #63] @ 0x3f │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a4fc <__cxa_atexit@plt+0x94df80> │ │ │ │ + ldr r7, [pc, #12] @ 95a4cc <__cxa_atexit@plt+0x94df50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #108, 22 @ 0x1b000 │ │ │ │ + cmpeq r9, #156, 22 @ 0x27000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #63] @ 0x3f │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a568 <__cxa_atexit@plt+0x94dfec> │ │ │ │ - ldr r3, [pc, #60] @ 95a578 <__cxa_atexit@plt+0x94dffc> │ │ │ │ + bhi 95a538 <__cxa_atexit@plt+0x94dfbc> │ │ │ │ + ldr r3, [pc, #60] @ 95a548 <__cxa_atexit@plt+0x94dfcc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a558 <__cxa_atexit@plt+0x94dfdc> │ │ │ │ + beq 95a528 <__cxa_atexit@plt+0x94dfac> │ │ │ │ ldr r7, [r8, #59] @ 0x3b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a57c <__cxa_atexit@plt+0x94e000> │ │ │ │ + ldr r7, [pc, #12] @ 95a54c <__cxa_atexit@plt+0x94dfd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq r9, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a5e8 <__cxa_atexit@plt+0x94e06c> │ │ │ │ - ldr r3, [pc, #60] @ 95a5f8 <__cxa_atexit@plt+0x94e07c> │ │ │ │ + bhi 95a5b8 <__cxa_atexit@plt+0x94e03c> │ │ │ │ + ldr r3, [pc, #60] @ 95a5c8 <__cxa_atexit@plt+0x94e04c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a5d8 <__cxa_atexit@plt+0x94e05c> │ │ │ │ + beq 95a5a8 <__cxa_atexit@plt+0x94e02c> │ │ │ │ ldr r7, [r8, #55] @ 0x37 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a5fc <__cxa_atexit@plt+0x94e080> │ │ │ │ + ldr r7, [pc, #12] @ 95a5cc <__cxa_atexit@plt+0x94e050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #116, 20 @ 0x74000 │ │ │ │ + cmpeq r9, #164, 20 @ 0xa4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #55] @ 0x37 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a668 <__cxa_atexit@plt+0x94e0ec> │ │ │ │ - ldr r3, [pc, #60] @ 95a678 <__cxa_atexit@plt+0x94e0fc> │ │ │ │ + bhi 95a638 <__cxa_atexit@plt+0x94e0bc> │ │ │ │ + ldr r3, [pc, #60] @ 95a648 <__cxa_atexit@plt+0x94e0cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a658 <__cxa_atexit@plt+0x94e0dc> │ │ │ │ + beq 95a628 <__cxa_atexit@plt+0x94e0ac> │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a67c <__cxa_atexit@plt+0x94e100> │ │ │ │ + ldr r7, [pc, #12] @ 95a64c <__cxa_atexit@plt+0x94e0d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #248, 18 @ 0x3e0000 │ │ │ │ + cmpeq r9, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a6e8 <__cxa_atexit@plt+0x94e16c> │ │ │ │ - ldr r3, [pc, #60] @ 95a6f8 <__cxa_atexit@plt+0x94e17c> │ │ │ │ + bhi 95a6b8 <__cxa_atexit@plt+0x94e13c> │ │ │ │ + ldr r3, [pc, #60] @ 95a6c8 <__cxa_atexit@plt+0x94e14c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a6d8 <__cxa_atexit@plt+0x94e15c> │ │ │ │ + beq 95a6a8 <__cxa_atexit@plt+0x94e12c> │ │ │ │ ldr r7, [r8, #47] @ 0x2f │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a6fc <__cxa_atexit@plt+0x94e180> │ │ │ │ + ldr r7, [pc, #12] @ 95a6cc <__cxa_atexit@plt+0x94e150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq r9, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #47] @ 0x2f │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a768 <__cxa_atexit@plt+0x94e1ec> │ │ │ │ - ldr r3, [pc, #60] @ 95a778 <__cxa_atexit@plt+0x94e1fc> │ │ │ │ + bhi 95a738 <__cxa_atexit@plt+0x94e1bc> │ │ │ │ + ldr r3, [pc, #60] @ 95a748 <__cxa_atexit@plt+0x94e1cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a758 <__cxa_atexit@plt+0x94e1dc> │ │ │ │ + beq 95a728 <__cxa_atexit@plt+0x94e1ac> │ │ │ │ ldr r7, [r8, #43] @ 0x2b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a77c <__cxa_atexit@plt+0x94e200> │ │ │ │ + ldr r7, [pc, #12] @ 95a74c <__cxa_atexit@plt+0x94e1d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #0, 18 │ │ │ │ + cmpeq r9, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #43] @ 0x2b │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a7e8 <__cxa_atexit@plt+0x94e26c> │ │ │ │ - ldr r3, [pc, #60] @ 95a7f8 <__cxa_atexit@plt+0x94e27c> │ │ │ │ + bhi 95a7b8 <__cxa_atexit@plt+0x94e23c> │ │ │ │ + ldr r3, [pc, #60] @ 95a7c8 <__cxa_atexit@plt+0x94e24c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a7d8 <__cxa_atexit@plt+0x94e25c> │ │ │ │ + beq 95a7a8 <__cxa_atexit@plt+0x94e22c> │ │ │ │ ldr r7, [r8, #39] @ 0x27 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a7fc <__cxa_atexit@plt+0x94e280> │ │ │ │ + ldr r7, [pc, #12] @ 95a7cc <__cxa_atexit@plt+0x94e250> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #132, 16 @ 0x840000 │ │ │ │ + cmpeq r9, #180, 16 @ 0xb40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a868 <__cxa_atexit@plt+0x94e2ec> │ │ │ │ - ldr r3, [pc, #60] @ 95a878 <__cxa_atexit@plt+0x94e2fc> │ │ │ │ + bhi 95a838 <__cxa_atexit@plt+0x94e2bc> │ │ │ │ + ldr r3, [pc, #60] @ 95a848 <__cxa_atexit@plt+0x94e2cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a858 <__cxa_atexit@plt+0x94e2dc> │ │ │ │ + beq 95a828 <__cxa_atexit@plt+0x94e2ac> │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a87c <__cxa_atexit@plt+0x94e300> │ │ │ │ + ldr r7, [pc, #12] @ 95a84c <__cxa_atexit@plt+0x94e2d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #8, 16 @ 0x80000 │ │ │ │ + cmpeq r9, #56, 16 @ 0x380000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a8e8 <__cxa_atexit@plt+0x94e36c> │ │ │ │ - ldr r3, [pc, #60] @ 95a8f8 <__cxa_atexit@plt+0x94e37c> │ │ │ │ + bhi 95a8b8 <__cxa_atexit@plt+0x94e33c> │ │ │ │ + ldr r3, [pc, #60] @ 95a8c8 <__cxa_atexit@plt+0x94e34c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a8d8 <__cxa_atexit@plt+0x94e35c> │ │ │ │ + beq 95a8a8 <__cxa_atexit@plt+0x94e32c> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a8fc <__cxa_atexit@plt+0x94e380> │ │ │ │ + ldr r7, [pc, #12] @ 95a8cc <__cxa_atexit@plt+0x94e350> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq r9, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #31] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a968 <__cxa_atexit@plt+0x94e3ec> │ │ │ │ - ldr r3, [pc, #60] @ 95a978 <__cxa_atexit@plt+0x94e3fc> │ │ │ │ + bhi 95a938 <__cxa_atexit@plt+0x94e3bc> │ │ │ │ + ldr r3, [pc, #60] @ 95a948 <__cxa_atexit@plt+0x94e3cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a958 <__cxa_atexit@plt+0x94e3dc> │ │ │ │ + beq 95a928 <__cxa_atexit@plt+0x94e3ac> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a97c <__cxa_atexit@plt+0x94e400> │ │ │ │ + ldr r7, [pc, #12] @ 95a94c <__cxa_atexit@plt+0x94e3d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #16, 14 @ 0x400000 │ │ │ │ + cmpeq r9, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #27] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95a9e8 <__cxa_atexit@plt+0x94e46c> │ │ │ │ - ldr r3, [pc, #60] @ 95a9f8 <__cxa_atexit@plt+0x94e47c> │ │ │ │ + bhi 95a9b8 <__cxa_atexit@plt+0x94e43c> │ │ │ │ + ldr r3, [pc, #60] @ 95a9c8 <__cxa_atexit@plt+0x94e44c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95a9d8 <__cxa_atexit@plt+0x94e45c> │ │ │ │ + beq 95a9a8 <__cxa_atexit@plt+0x94e42c> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95a9fc <__cxa_atexit@plt+0x94e480> │ │ │ │ + ldr r7, [pc, #12] @ 95a9cc <__cxa_atexit@plt+0x94e450> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #148, 12 @ 0x9400000 │ │ │ │ + cmpeq r9, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95aa68 <__cxa_atexit@plt+0x94e4ec> │ │ │ │ - ldr r3, [pc, #60] @ 95aa78 <__cxa_atexit@plt+0x94e4fc> │ │ │ │ + bhi 95aa38 <__cxa_atexit@plt+0x94e4bc> │ │ │ │ + ldr r3, [pc, #60] @ 95aa48 <__cxa_atexit@plt+0x94e4cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95aa58 <__cxa_atexit@plt+0x94e4dc> │ │ │ │ + beq 95aa28 <__cxa_atexit@plt+0x94e4ac> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95aa7c <__cxa_atexit@plt+0x94e500> │ │ │ │ + ldr r7, [pc, #12] @ 95aa4c <__cxa_atexit@plt+0x94e4d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq r9, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95aae8 <__cxa_atexit@plt+0x94e56c> │ │ │ │ - ldr r3, [pc, #60] @ 95aaf8 <__cxa_atexit@plt+0x94e57c> │ │ │ │ + bhi 95aab8 <__cxa_atexit@plt+0x94e53c> │ │ │ │ + ldr r3, [pc, #60] @ 95aac8 <__cxa_atexit@plt+0x94e54c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95aad8 <__cxa_atexit@plt+0x94e55c> │ │ │ │ + beq 95aaa8 <__cxa_atexit@plt+0x94e52c> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95aafc <__cxa_atexit@plt+0x94e580> │ │ │ │ + ldr r7, [pc, #12] @ 95aacc <__cxa_atexit@plt+0x94e550> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #156, 10 @ 0x27000000 │ │ │ │ + cmpeq r9, #204, 10 @ 0x33000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95ab68 <__cxa_atexit@plt+0x94e5ec> │ │ │ │ - ldr r3, [pc, #60] @ 95ab78 <__cxa_atexit@plt+0x94e5fc> │ │ │ │ + bhi 95ab38 <__cxa_atexit@plt+0x94e5bc> │ │ │ │ + ldr r3, [pc, #60] @ 95ab48 <__cxa_atexit@plt+0x94e5cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95ab58 <__cxa_atexit@plt+0x94e5dc> │ │ │ │ + beq 95ab28 <__cxa_atexit@plt+0x94e5ac> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95ab7c <__cxa_atexit@plt+0x94e600> │ │ │ │ + ldr r7, [pc, #12] @ 95ab4c <__cxa_atexit@plt+0x94e5d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #32, 10 @ 0x8000000 │ │ │ │ + cmpeq r9, #80, 10 @ 0x14000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95abe8 <__cxa_atexit@plt+0x94e66c> │ │ │ │ - ldr r3, [pc, #60] @ 95abf8 <__cxa_atexit@plt+0x94e67c> │ │ │ │ + bhi 95abb8 <__cxa_atexit@plt+0x94e63c> │ │ │ │ + ldr r3, [pc, #60] @ 95abc8 <__cxa_atexit@plt+0x94e64c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95abd8 <__cxa_atexit@plt+0x94e65c> │ │ │ │ + beq 95aba8 <__cxa_atexit@plt+0x94e62c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95abfc <__cxa_atexit@plt+0x94e680> │ │ │ │ + ldr r7, [pc, #12] @ 95abcc <__cxa_atexit@plt+0x94e650> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq r9, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95ac68 <__cxa_atexit@plt+0x94e6ec> │ │ │ │ - ldr r3, [pc, #60] @ 95ac78 <__cxa_atexit@plt+0x94e6fc> │ │ │ │ + bhi 95ac38 <__cxa_atexit@plt+0x94e6bc> │ │ │ │ + ldr r3, [pc, #60] @ 95ac48 <__cxa_atexit@plt+0x94e6cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95ac58 <__cxa_atexit@plt+0x94e6dc> │ │ │ │ + beq 95ac28 <__cxa_atexit@plt+0x94e6ac> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95ac7c <__cxa_atexit@plt+0x94e700> │ │ │ │ + ldr r7, [pc, #12] @ 95ac4c <__cxa_atexit@plt+0x94e6d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ - cmpeq r9, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq r9, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95acf4 <__cxa_atexit@plt+0x94e778> │ │ │ │ - ldr r3, [pc, #100] @ 95ad04 <__cxa_atexit@plt+0x94e788> │ │ │ │ + bhi 95acc4 <__cxa_atexit@plt+0x94e748> │ │ │ │ + ldr r3, [pc, #100] @ 95acd4 <__cxa_atexit@plt+0x94e758> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq 95acd4 <__cxa_atexit@plt+0x94e758> │ │ │ │ - ldr r3, [pc, #84] @ 95ad08 <__cxa_atexit@plt+0x94e78c> │ │ │ │ + beq 95aca4 <__cxa_atexit@plt+0x94e728> │ │ │ │ + ldr r3, [pc, #84] @ 95acd8 <__cxa_atexit@plt+0x94e75c> │ │ │ │ ldr r8, [r8, #7] │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ - beq 95ace4 <__cxa_atexit@plt+0x94e768> │ │ │ │ + beq 95acb4 <__cxa_atexit@plt+0x94e738> │ │ │ │ ldr r3, [r9, #7] │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b d1dbd0 <__cxa_atexit@plt+0xd11654> │ │ │ │ + b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95ad0c <__cxa_atexit@plt+0x94e790> │ │ │ │ + ldr r7, [pc, #16] @ 95acdc <__cxa_atexit@plt+0x94e760> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq r9, #160, 6 @ 0x80000002 │ │ │ │ + cmpeq r9, #208, 6 @ 0x40000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 95ad48 <__cxa_atexit@plt+0x94e7cc> │ │ │ │ + ldr r3, [pc, #40] @ 95ad18 <__cxa_atexit@plt+0x94e79c> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ tst r7, #3 │ │ │ │ - beq 95ad40 <__cxa_atexit@plt+0x94e7c4> │ │ │ │ + beq 95ad10 <__cxa_atexit@plt+0x94e794> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1dbd0 <__cxa_atexit@plt+0xd11654> │ │ │ │ + b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ add r5, r5, #8 │ │ │ │ - b d1dbd0 <__cxa_atexit@plt+0xd11654> │ │ │ │ + b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95ada8 <__cxa_atexit@plt+0x94e82c> │ │ │ │ - ldr r7, [pc, #52] @ 95adb8 <__cxa_atexit@plt+0x94e83c> │ │ │ │ + bhi 95ad78 <__cxa_atexit@plt+0x94e7fc> │ │ │ │ + ldr r7, [pc, #52] @ 95ad88 <__cxa_atexit@plt+0x94e80c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 95ad9c <__cxa_atexit@plt+0x94e820> │ │ │ │ + beq 95ad6c <__cxa_atexit@plt+0x94e7f0> │ │ │ │ mov r7, r8 │ │ │ │ - b 95adc8 <__cxa_atexit@plt+0x94e84c> │ │ │ │ + b 95ad98 <__cxa_atexit@plt+0x94e81c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95adbc <__cxa_atexit@plt+0x94e840> │ │ │ │ + ldr r7, [pc, #12] @ 95ad8c <__cxa_atexit@plt+0x94e810> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r9, #240, 4 │ │ │ │ + cmpeq r9, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #144] @ 95ae60 <__cxa_atexit@plt+0x94e8e4> │ │ │ │ + ldr r3, [pc, #144] @ 95ae30 <__cxa_atexit@plt+0x94e8b4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95ae58 <__cxa_atexit@plt+0x94e8dc> │ │ │ │ + beq 95ae28 <__cxa_atexit@plt+0x94e8ac> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #120] @ 95ae64 <__cxa_atexit@plt+0x94e8e8> │ │ │ │ + ldr r2, [pc, #120] @ 95ae34 <__cxa_atexit@plt+0x94e8b8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ - beq 95ae4c <__cxa_atexit@plt+0x94e8d0> │ │ │ │ - ldr r2, [pc, #92] @ 95ae68 <__cxa_atexit@plt+0x94e8ec> │ │ │ │ + beq 95ae1c <__cxa_atexit@plt+0x94e8a0> │ │ │ │ + ldr r2, [pc, #92] @ 95ae38 <__cxa_atexit@plt+0x94e8bc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 95ae4c <__cxa_atexit@plt+0x94e8d0> │ │ │ │ + beq 95ae1c <__cxa_atexit@plt+0x94e8a0> │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ - ldr lr, [pc, #68] @ 95ae6c <__cxa_atexit@plt+0x94e8f0> │ │ │ │ + ldr lr, [pc, #68] @ 95ae3c <__cxa_atexit@plt+0x94e8c0> │ │ │ │ eor r3, r1, r3 │ │ │ │ eor r0, r0, r2 │ │ │ │ orrs r0, r0, r3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #52] @ 95ae70 <__cxa_atexit@plt+0x94e8f4> │ │ │ │ + ldr r7, [pc, #52] @ 95ae40 <__cxa_atexit@plt+0x94e8c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, lr, #1 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - orreq fp, r0, #104, 2 │ │ │ │ - orreq fp, r0, #100, 2 │ │ │ │ + orreq fp, r0, #152, 2 @ 0x26 │ │ │ │ + orreq fp, r0, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ - ldr r2, [pc, #108] @ 95aef4 <__cxa_atexit@plt+0x94e978> │ │ │ │ + ldr r2, [pc, #108] @ 95aec4 <__cxa_atexit@plt+0x94e948> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ strd r0, [r5] │ │ │ │ - beq 95aee8 <__cxa_atexit@plt+0x94e96c> │ │ │ │ - ldr r2, [pc, #80] @ 95aef8 <__cxa_atexit@plt+0x94e97c> │ │ │ │ + beq 95aeb8 <__cxa_atexit@plt+0x94e93c> │ │ │ │ + ldr r2, [pc, #80] @ 95aec8 <__cxa_atexit@plt+0x94e94c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 95aee8 <__cxa_atexit@plt+0x94e96c> │ │ │ │ + beq 95aeb8 <__cxa_atexit@plt+0x94e93c> │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ - ldr lr, [pc, #56] @ 95aefc <__cxa_atexit@plt+0x94e980> │ │ │ │ + ldr lr, [pc, #56] @ 95aecc <__cxa_atexit@plt+0x94e950> │ │ │ │ eor r3, r1, r3 │ │ │ │ eor r0, r0, r2 │ │ │ │ orrs r0, r0, r3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r7, [pc, #40] @ 95af00 <__cxa_atexit@plt+0x94e984> │ │ │ │ + ldr r7, [pc, #40] @ 95aed0 <__cxa_atexit@plt+0x94e954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, lr, #1 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - orreq fp, r0, #204 @ 0xcc │ │ │ │ - orreq fp, r0, #200 @ 0xc8 │ │ │ │ + orreq fp, r0, #252 @ 0xfc │ │ │ │ + orreq fp, r0, #248 @ 0xf8 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #76] @ 95af60 <__cxa_atexit@plt+0x94e9e4> │ │ │ │ + ldr r3, [pc, #76] @ 95af30 <__cxa_atexit@plt+0x94e9b4> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95af58 <__cxa_atexit@plt+0x94e9dc> │ │ │ │ + beq 95af28 <__cxa_atexit@plt+0x94e9ac> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldrd r8, [r5, #-8] │ │ │ │ eor r7, r9, r3 │ │ │ │ eor r3, r8, r2 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - ldr r3, [pc, #32] @ 95af64 <__cxa_atexit@plt+0x94e9e8> │ │ │ │ + ldr r3, [pc, #32] @ 95af34 <__cxa_atexit@plt+0x94e9b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #28] @ 95af68 <__cxa_atexit@plt+0x94e9ec> │ │ │ │ + ldr r7, [pc, #28] @ 95af38 <__cxa_atexit@plt+0x94e9bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - orreq fp, r0, #88 @ 0x58 │ │ │ │ - orreq fp, r0, #84 @ 0x54 │ │ │ │ + orreq fp, r0, #136 @ 0x88 │ │ │ │ + orreq fp, r0, #132 @ 0x84 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldrd r2, [r7, #3] │ │ │ │ ldrd r8, [r5, #-8] │ │ │ │ eor r7, r9, r3 │ │ │ │ eor r3, r8, r2 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - ldr r3, [pc, #20] @ 95afa8 <__cxa_atexit@plt+0x94ea2c> │ │ │ │ + ldr r3, [pc, #20] @ 95af78 <__cxa_atexit@plt+0x94e9fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #16] @ 95afac <__cxa_atexit@plt+0x94ea30> │ │ │ │ + ldr r7, [pc, #16] @ 95af7c <__cxa_atexit@plt+0x94ea00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r0, #8 │ │ │ │ - orreq fp, r0, #4 │ │ │ │ + orreq fp, r0, #56 @ 0x38 │ │ │ │ + orreq fp, r0, #52 @ 0x34 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95affc <__cxa_atexit@plt+0x94ea80> │ │ │ │ - ldr r3, [pc, #60] @ 95b00c <__cxa_atexit@plt+0x94ea90> │ │ │ │ + bhi 95afcc <__cxa_atexit@plt+0x94ea50> │ │ │ │ + ldr r3, [pc, #60] @ 95afdc <__cxa_atexit@plt+0x94ea60> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95afec <__cxa_atexit@plt+0x94ea70> │ │ │ │ + beq 95afbc <__cxa_atexit@plt+0x94ea40> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95b010 <__cxa_atexit@plt+0x94ea94> │ │ │ │ + ldr r7, [pc, #12] @ 95afe0 <__cxa_atexit@plt+0x94ea64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc30 │ │ │ │ - cmpeq r9, #144 @ 0x90 │ │ │ │ + cmpeq r9, #192 @ 0xc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95b060 <__cxa_atexit@plt+0x94eae4> │ │ │ │ - ldr r3, [pc, #60] @ 95b070 <__cxa_atexit@plt+0x94eaf4> │ │ │ │ + bhi 95b030 <__cxa_atexit@plt+0x94eab4> │ │ │ │ + ldr r3, [pc, #60] @ 95b040 <__cxa_atexit@plt+0x94eac4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95b050 <__cxa_atexit@plt+0x94ead4> │ │ │ │ + beq 95b020 <__cxa_atexit@plt+0x94eaa4> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95b074 <__cxa_atexit@plt+0x94eaf8> │ │ │ │ + ldr r7, [pc, #12] @ 95b044 <__cxa_atexit@plt+0x94eac8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #80 @ 0x50 │ │ │ │ + cmpeq r9, #128 @ 0x80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95b104 <__cxa_atexit@plt+0x94eb88> │ │ │ │ - ldr r7, [pc, #96] @ 95b114 <__cxa_atexit@plt+0x94eb98> │ │ │ │ + bhi 95b0d4 <__cxa_atexit@plt+0x94eb58> │ │ │ │ + ldr r7, [pc, #96] @ 95b0e4 <__cxa_atexit@plt+0x94eb68> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 95b0e8 <__cxa_atexit@plt+0x94eb6c> │ │ │ │ - ldr r2, [pc, #80] @ 95b118 <__cxa_atexit@plt+0x94eb9c> │ │ │ │ + beq 95b0b8 <__cxa_atexit@plt+0x94eb3c> │ │ │ │ + ldr r2, [pc, #80] @ 95b0e8 <__cxa_atexit@plt+0x94eb6c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 95b0f8 <__cxa_atexit@plt+0x94eb7c> │ │ │ │ + beq 95b0c8 <__cxa_atexit@plt+0x94eb4c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95b11c <__cxa_atexit@plt+0x94eba0> │ │ │ │ + ldr r7, [pc, #16] @ 95b0ec <__cxa_atexit@plt+0x94eb70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq r9, #176, 30 @ 0x2c0 │ │ │ │ + cmpeq r9, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 95b15c <__cxa_atexit@plt+0x94ebe0> │ │ │ │ + ldr r3, [pc, #44] @ 95b12c <__cxa_atexit@plt+0x94ebb0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95b154 <__cxa_atexit@plt+0x94ebd8> │ │ │ │ + beq 95b124 <__cxa_atexit@plt+0x94eba8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -2439940,335 +2439928,335 @@ │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 95b1b4 <__cxa_atexit@plt+0x94ec38> │ │ │ │ - ldr r3, [pc, #40] @ 95b1cc <__cxa_atexit@plt+0x94ec50> │ │ │ │ + bcc 95b184 <__cxa_atexit@plt+0x94ec08> │ │ │ │ + ldr r3, [pc, #40] @ 95b19c <__cxa_atexit@plt+0x94ec20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95b1d0 <__cxa_atexit@plt+0x94ec54> │ │ │ │ + ldr r7, [pc, #20] @ 95b1a0 <__cxa_atexit@plt+0x94ec24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq ip, r0, #208, 18 @ 0x340000 │ │ │ │ - cmpeq r9, #16, 30 @ 0x40 │ │ │ │ + orreq ip, r0, #0, 20 │ │ │ │ + cmpeq r9, #64, 30 @ 0x100 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95b220 <__cxa_atexit@plt+0x94eca4> │ │ │ │ - ldr r3, [pc, #60] @ 95b230 <__cxa_atexit@plt+0x94ecb4> │ │ │ │ + bhi 95b1f0 <__cxa_atexit@plt+0x94ec74> │ │ │ │ + ldr r3, [pc, #60] @ 95b200 <__cxa_atexit@plt+0x94ec84> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95b210 <__cxa_atexit@plt+0x94ec94> │ │ │ │ + beq 95b1e0 <__cxa_atexit@plt+0x94ec64> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95b234 <__cxa_atexit@plt+0x94ecb8> │ │ │ │ + ldr r7, [pc, #12] @ 95b204 <__cxa_atexit@plt+0x94ec88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #172, 28 @ 0xac0 │ │ │ │ + cmpeq r9, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95b2a0 <__cxa_atexit@plt+0x94ed24> │ │ │ │ - ldr r3, [pc, #60] @ 95b2b0 <__cxa_atexit@plt+0x94ed34> │ │ │ │ + bhi 95b270 <__cxa_atexit@plt+0x94ecf4> │ │ │ │ + ldr r3, [pc, #60] @ 95b280 <__cxa_atexit@plt+0x94ed04> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95b290 <__cxa_atexit@plt+0x94ed14> │ │ │ │ + beq 95b260 <__cxa_atexit@plt+0x94ece4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95b2b4 <__cxa_atexit@plt+0x94ed38> │ │ │ │ + ldr r7, [pc, #12] @ 95b284 <__cxa_atexit@plt+0x94ed08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #48, 28 @ 0x300 │ │ │ │ + cmpeq r9, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95b34c <__cxa_atexit@plt+0x94edd0> │ │ │ │ - ldr r3, [pc, #128] @ 95b374 <__cxa_atexit@plt+0x94edf8> │ │ │ │ + bhi 95b31c <__cxa_atexit@plt+0x94eda0> │ │ │ │ + ldr r3, [pc, #128] @ 95b344 <__cxa_atexit@plt+0x94edc8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95b33c <__cxa_atexit@plt+0x94edc0> │ │ │ │ + beq 95b30c <__cxa_atexit@plt+0x94ed90> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95b35c <__cxa_atexit@plt+0x94ede0> │ │ │ │ - ldr r7, [pc, #100] @ 95b37c <__cxa_atexit@plt+0x94ee00> │ │ │ │ + bcc 95b32c <__cxa_atexit@plt+0x94edb0> │ │ │ │ + ldr r7, [pc, #100] @ 95b34c <__cxa_atexit@plt+0x94edd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ ldr r1, [r8, #7] │ │ │ │ ldr r0, [r5] │ │ │ │ str r7, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 95b378 <__cxa_atexit@plt+0x94edfc> │ │ │ │ + ldr r7, [pc, #36] @ 95b348 <__cxa_atexit@plt+0x94edcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq r9, #136, 26 @ 0x2200 │ │ │ │ - orreq sl, r0, #8, 24 @ 0x800 │ │ │ │ + cmpeq r9, #184, 26 @ 0x2e00 │ │ │ │ + orreq sl, r0, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95b3c4 <__cxa_atexit@plt+0x94ee48> │ │ │ │ - ldr r2, [pc, #44] @ 95b3d0 <__cxa_atexit@plt+0x94ee54> │ │ │ │ + bcc 95b394 <__cxa_atexit@plt+0x94ee18> │ │ │ │ + ldr r2, [pc, #44] @ 95b3a0 <__cxa_atexit@plt+0x94ee24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r2, [r3, #4] │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r1, [r3, #8] │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sl, r0, #124, 22 @ 0x1f000 │ │ │ │ - cmpeq r9, #40, 26 @ 0xa00 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sl, r0, #172, 22 @ 0x2b000 │ │ │ │ + cmpeq r9, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95b430 <__cxa_atexit@plt+0x94eeb4> │ │ │ │ - ldr r2, [pc, #88] @ 95b44c <__cxa_atexit@plt+0x94eed0> │ │ │ │ + bhi 95b400 <__cxa_atexit@plt+0x94ee84> │ │ │ │ + ldr r2, [pc, #88] @ 95b41c <__cxa_atexit@plt+0x94eea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95b438 <__cxa_atexit@plt+0x94eebc> │ │ │ │ - ldr r7, [pc, #64] @ 95b450 <__cxa_atexit@plt+0x94eed4> │ │ │ │ + bhi 95b408 <__cxa_atexit@plt+0x94ee8c> │ │ │ │ + ldr r7, [pc, #64] @ 95b420 <__cxa_atexit@plt+0x94eea4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - beq 95b424 <__cxa_atexit@plt+0x94eea8> │ │ │ │ + beq 95b3f4 <__cxa_atexit@plt+0x94ee78> │ │ │ │ mov r7, r8 │ │ │ │ - b 95b64c <__cxa_atexit@plt+0x94f0d0> │ │ │ │ + b 95b61c <__cxa_atexit@plt+0x94f0a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95b454 <__cxa_atexit@plt+0x94eed8> │ │ │ │ + ldr r7, [pc, #20] @ 95b424 <__cxa_atexit@plt+0x94eea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #20, 22 @ 0x5000 │ │ │ │ + orreq sl, r0, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ - cmpeq r9, #188, 24 @ 0xbc00 │ │ │ │ - cmpeq r9, #132, 24 @ 0x8400 │ │ │ │ + cmpeq r9, #236, 24 @ 0xec00 │ │ │ │ + cmpeq r9, #180, 24 @ 0xb400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95b48c <__cxa_atexit@plt+0x94ef10> │ │ │ │ + bhi 95b45c <__cxa_atexit@plt+0x94eee0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 95b494 <__cxa_atexit@plt+0x94ef18> │ │ │ │ + ldr r2, [pc, #24] @ 95b464 <__cxa_atexit@plt+0x94eee8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a8f50c <__cxa_atexit@plt+0xa82f90> │ │ │ │ + b a8f4dc <__cxa_atexit@plt+0xa82f60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #140, 20 @ 0x8c000 │ │ │ │ - cmpeq r9, #68, 24 @ 0x4400 │ │ │ │ + orreq sl, r0, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq r9, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95b4cc <__cxa_atexit@plt+0x94ef50> │ │ │ │ + bhi 95b49c <__cxa_atexit@plt+0x94ef20> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 95b4d4 <__cxa_atexit@plt+0x94ef58> │ │ │ │ + ldr r2, [pc, #24] @ 95b4a4 <__cxa_atexit@plt+0x94ef28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a8f50c <__cxa_atexit@plt+0xa82f90> │ │ │ │ + b a8f4dc <__cxa_atexit@plt+0xa82f60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #76, 20 @ 0x4c000 │ │ │ │ - cmpeq r9, #16, 24 @ 0x1000 │ │ │ │ + orreq sl, r0, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq r9, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 95b5ac <__cxa_atexit@plt+0x94f030> │ │ │ │ + bhi 95b57c <__cxa_atexit@plt+0x94f000> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #80 @ 0x50 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95b5b4 <__cxa_atexit@plt+0x94f038> │ │ │ │ - ldr r1, [pc, #184] @ 95b5c8 <__cxa_atexit@plt+0x94f04c> │ │ │ │ - ldr r0, [pc, #184] @ 95b5cc <__cxa_atexit@plt+0x94f050> │ │ │ │ + bcc 95b584 <__cxa_atexit@plt+0x94f008> │ │ │ │ + ldr r1, [pc, #184] @ 95b598 <__cxa_atexit@plt+0x94f01c> │ │ │ │ + ldr r0, [pc, #184] @ 95b59c <__cxa_atexit@plt+0x94f020> │ │ │ │ sub r9, r6, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r2, {r0, r7} │ │ │ │ ldr ip, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr lr, [pc, #160] @ 95b5d0 <__cxa_atexit@plt+0x94f054> │ │ │ │ + ldr lr, [pc, #160] @ 95b5a0 <__cxa_atexit@plt+0x94f024> │ │ │ │ str r1, [r3, #36]! @ 0x24 │ │ │ │ sub r1, r6, #30 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ sub r1, r6, #75 @ 0x4b │ │ │ │ sub r0, r6, #54 @ 0x36 │ │ │ │ str r1, [r3, #32] │ │ │ │ str r0, [r3, #20] │ │ │ │ - ldr r0, [pc, #132] @ 95b5d4 <__cxa_atexit@plt+0x94f058> │ │ │ │ + ldr r0, [pc, #132] @ 95b5a4 <__cxa_atexit@plt+0x94f028> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add sl, r0, #1 │ │ │ │ - ldr r0, [pc, #120] @ 95b5d8 <__cxa_atexit@plt+0x94f05c> │ │ │ │ + ldr r0, [pc, #120] @ 95b5a8 <__cxa_atexit@plt+0x94f02c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str ip, [r3, #8] │ │ │ │ str r0, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #12] │ │ │ │ - ldr r2, [pc, #104] @ 95b5dc <__cxa_atexit@plt+0x94f060> │ │ │ │ + ldr r2, [pc, #104] @ 95b5ac <__cxa_atexit@plt+0x94f030> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r3, {r0, r1, r9} │ │ │ │ str r0, [r3, #-24] @ 0xffffffe8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [r3, #-32] @ 0xffffffe0 │ │ │ │ str lr, [r0, #24]! │ │ │ │ str r8, [r3, #-28] @ 0xffffffe4 │ │ │ │ str ip, [r3, #-20] @ 0xffffffec │ │ │ │ str sl, [r3, #-16] │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r3, [r3, #16] │ │ │ │ - ldr r8, [pc, #60] @ 95b5e0 <__cxa_atexit@plt+0x94f064> │ │ │ │ + ldr r8, [pc, #60] @ 95b5b0 <__cxa_atexit@plt+0x94f034> │ │ │ │ sub r9, r6, #6 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b a56400 <__cxa_atexit@plt+0xa49e84> │ │ │ │ + b a563d0 <__cxa_atexit@plt+0xa49e54> │ │ │ │ mov r6, r3 │ │ │ │ - b 95b5bc <__cxa_atexit@plt+0x94f040> │ │ │ │ + b 95b58c <__cxa_atexit@plt+0x94f010> │ │ │ │ mov r5, #80 @ 0x50 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff48 │ │ │ │ - orreq sl, r0, #236, 18 @ 0x3b0000 │ │ │ │ + orreq sl, r0, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - orreq sl, r0, #192, 18 @ 0x300000 │ │ │ │ - orreq sl, r0, #196, 18 @ 0x310000 │ │ │ │ + orreq sl, r0, #240, 18 @ 0x3c0000 │ │ │ │ + orreq sl, r0, #244, 18 @ 0x3d0000 │ │ │ │ + orreq ip, r0, #52, 12 @ 0x3400000 │ │ │ │ orreq ip, r0, #4, 12 @ 0x400000 │ │ │ │ - orreq ip, r0, #212, 10 @ 0x35000000 │ │ │ │ - cmpeq r9, #0, 22 │ │ │ │ + cmpeq r9, #48, 22 @ 0xc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95b628 <__cxa_atexit@plt+0x94f0ac> │ │ │ │ - ldr r7, [pc, #48] @ 95b638 <__cxa_atexit@plt+0x94f0bc> │ │ │ │ + bhi 95b5f8 <__cxa_atexit@plt+0x94f07c> │ │ │ │ + ldr r7, [pc, #48] @ 95b608 <__cxa_atexit@plt+0x94f08c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 95b61c <__cxa_atexit@plt+0x94f0a0> │ │ │ │ + beq 95b5ec <__cxa_atexit@plt+0x94f070> │ │ │ │ mov r7, r8 │ │ │ │ - b 95b64c <__cxa_atexit@plt+0x94f0d0> │ │ │ │ + b 95b61c <__cxa_atexit@plt+0x94f0a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95b63c <__cxa_atexit@plt+0x94f0c0> │ │ │ │ + ldr r7, [pc, #12] @ 95b60c <__cxa_atexit@plt+0x94f090> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r9, #208, 20 @ 0xd0000 │ │ │ │ - cmpeq r9, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq r9, #0, 22 │ │ │ │ + cmpeq r9, #236, 20 @ 0xec000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95b6e4 <__cxa_atexit@plt+0x94f168> │ │ │ │ + bne 95b6b4 <__cxa_atexit@plt+0x94f138> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ - ldr r3, [pc, #172] @ 95b718 <__cxa_atexit@plt+0x94f19c> │ │ │ │ + ldr r3, [pc, #172] @ 95b6e8 <__cxa_atexit@plt+0x94f16c> │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 95b6f8 <__cxa_atexit@plt+0x94f17c> │ │ │ │ + beq 95b6c8 <__cxa_atexit@plt+0x94f14c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 95b704 <__cxa_atexit@plt+0x94f188> │ │ │ │ - ldr lr, [pc, #136] @ 95b720 <__cxa_atexit@plt+0x94f1a4> │ │ │ │ - ldr r9, [pc, #136] @ 95b724 <__cxa_atexit@plt+0x94f1a8> │ │ │ │ - ldr r8, [pc, #136] @ 95b728 <__cxa_atexit@plt+0x94f1ac> │ │ │ │ + bcc 95b6d4 <__cxa_atexit@plt+0x94f158> │ │ │ │ + ldr lr, [pc, #136] @ 95b6f0 <__cxa_atexit@plt+0x94f174> │ │ │ │ + ldr r9, [pc, #136] @ 95b6f4 <__cxa_atexit@plt+0x94f178> │ │ │ │ + ldr r8, [pc, #136] @ 95b6f8 <__cxa_atexit@plt+0x94f17c> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -2440279,48 +2440267,48 @@ │ │ │ │ str r2, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r1, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 95b71c <__cxa_atexit@plt+0x94f1a0> │ │ │ │ + ldr r7, [pc, #48] @ 95b6ec <__cxa_atexit@plt+0x94f170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - orreq sl, r0, #40, 16 @ 0x280000 │ │ │ │ + orreq sl, r0, #88, 16 @ 0x580000 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - orreq sl, r0, #124, 16 @ 0x7c0000 │ │ │ │ - cmpeq r9, #208, 18 @ 0x340000 │ │ │ │ + orreq sl, r0, #172, 16 @ 0xac0000 │ │ │ │ + cmpeq r9, #0, 20 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95b7a0 <__cxa_atexit@plt+0x94f224> │ │ │ │ - ldr r2, [pc, #88] @ 95b7ac <__cxa_atexit@plt+0x94f230> │ │ │ │ - ldr lr, [pc, #88] @ 95b7b0 <__cxa_atexit@plt+0x94f234> │ │ │ │ + bcc 95b770 <__cxa_atexit@plt+0x94f1f4> │ │ │ │ + ldr r2, [pc, #88] @ 95b77c <__cxa_atexit@plt+0x94f200> │ │ │ │ + ldr lr, [pc, #88] @ 95b780 <__cxa_atexit@plt+0x94f204> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ - ldr r8, [pc, #68] @ 95b7b4 <__cxa_atexit@plt+0x94f238> │ │ │ │ + ldr r8, [pc, #68] @ 95b784 <__cxa_atexit@plt+0x94f208> │ │ │ │ mov r0, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ str lr, [r0, #12]! │ │ │ │ @@ -2440328,1241 +2440316,1241 @@ │ │ │ │ str r1, [r3, #24] │ │ │ │ str r8, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r3, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffc80 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ - orreq sl, r0, #172, 14 @ 0x2b00000 │ │ │ │ - cmpeq r9, #116, 18 @ 0x1d0000 │ │ │ │ + orreq sl, r0, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq r9, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95b7ec <__cxa_atexit@plt+0x94f270> │ │ │ │ + bhi 95b7bc <__cxa_atexit@plt+0x94f240> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 95b7f4 <__cxa_atexit@plt+0x94f278> │ │ │ │ + ldr r2, [pc, #24] @ 95b7c4 <__cxa_atexit@plt+0x94f248> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ebb16c <__cxa_atexit@plt+0xeaebf0> │ │ │ │ + b ebb134 <__cxa_atexit@plt+0xeaebb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #44, 14 @ 0xb00000 │ │ │ │ - cmpeq r9, #40, 18 @ 0xa0000 │ │ │ │ + orreq sl, r0, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq r9, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95b82c <__cxa_atexit@plt+0x94f2b0> │ │ │ │ + bhi 95b7fc <__cxa_atexit@plt+0x94f280> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 95b834 <__cxa_atexit@plt+0x94f2b8> │ │ │ │ + ldr r2, [pc, #24] @ 95b804 <__cxa_atexit@plt+0x94f288> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ec05bc <__cxa_atexit@plt+0xeb4040> │ │ │ │ + b ec0584 <__cxa_atexit@plt+0xeb4008> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #236, 12 @ 0xec00000 │ │ │ │ - cmpeq r9, #244, 16 @ 0xf40000 │ │ │ │ + orreq sl, r0, #28, 14 @ 0x700000 │ │ │ │ + cmpeq r9, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95b86c <__cxa_atexit@plt+0x94f2f0> │ │ │ │ + bhi 95b83c <__cxa_atexit@plt+0x94f2c0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 95b874 <__cxa_atexit@plt+0x94f2f8> │ │ │ │ + ldr r2, [pc, #24] @ 95b844 <__cxa_atexit@plt+0x94f2c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ebb16c <__cxa_atexit@plt+0xeaebf0> │ │ │ │ + b ebb134 <__cxa_atexit@plt+0xeaebb8> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #172, 12 @ 0xac00000 │ │ │ │ - cmpeq r9, #168, 16 @ 0xa80000 │ │ │ │ + orreq sl, r0, #220, 12 @ 0xdc00000 │ │ │ │ + cmpeq r9, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95b8ac <__cxa_atexit@plt+0x94f330> │ │ │ │ + bhi 95b87c <__cxa_atexit@plt+0x94f300> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 95b8b4 <__cxa_atexit@plt+0x94f338> │ │ │ │ + ldr r2, [pc, #24] @ 95b884 <__cxa_atexit@plt+0x94f308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b ec05bc <__cxa_atexit@plt+0xeb4040> │ │ │ │ + b ec0584 <__cxa_atexit@plt+0xeb4008> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #108, 12 @ 0x6c00000 │ │ │ │ - cmpeq r9, #124, 16 @ 0x7c0000 │ │ │ │ + orreq sl, r0, #156, 12 @ 0x9c00000 │ │ │ │ + cmpeq r9, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95b900 <__cxa_atexit@plt+0x94f384> │ │ │ │ - ldr r7, [pc, #52] @ 95b910 <__cxa_atexit@plt+0x94f394> │ │ │ │ + bhi 95b8d0 <__cxa_atexit@plt+0x94f354> │ │ │ │ + ldr r7, [pc, #52] @ 95b8e0 <__cxa_atexit@plt+0x94f364> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 95b8f4 <__cxa_atexit@plt+0x94f378> │ │ │ │ + beq 95b8c4 <__cxa_atexit@plt+0x94f348> │ │ │ │ mov r7, r8 │ │ │ │ - b 95b924 <__cxa_atexit@plt+0x94f3a8> │ │ │ │ + b 95b8f4 <__cxa_atexit@plt+0x94f378> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95b914 <__cxa_atexit@plt+0x94f398> │ │ │ │ + ldr r7, [pc, #12] @ 95b8e4 <__cxa_atexit@plt+0x94f368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #76, 16 @ 0x4c0000 │ │ │ │ - cmpeq r9, #32, 16 @ 0x200000 │ │ │ │ + cmpeq r9, #124, 16 @ 0x7c0000 │ │ │ │ + cmpeq r9, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 95b960 <__cxa_atexit@plt+0x94f3e4> │ │ │ │ + beq 95b930 <__cxa_atexit@plt+0x94f3b4> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 95b98c <__cxa_atexit@plt+0x94f410> │ │ │ │ - ldr r3, [pc, #164] @ 95b9f0 <__cxa_atexit@plt+0x94f474> │ │ │ │ + bne 95b95c <__cxa_atexit@plt+0x94f3e0> │ │ │ │ + ldr r3, [pc, #164] @ 95b9c0 <__cxa_atexit@plt+0x94f444> │ │ │ │ ldr r7, [r2, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95b9d0 <__cxa_atexit@plt+0x94f454> │ │ │ │ - b 95ba00 <__cxa_atexit@plt+0x94f484> │ │ │ │ - ldr r2, [pc, #124] @ 95b9e4 <__cxa_atexit@plt+0x94f468> │ │ │ │ + beq 95b9a0 <__cxa_atexit@plt+0x94f424> │ │ │ │ + b 95b9d0 <__cxa_atexit@plt+0x94f454> │ │ │ │ + ldr r2, [pc, #124] @ 95b9b4 <__cxa_atexit@plt+0x94f438> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 95b9c4 <__cxa_atexit@plt+0x94f448> │ │ │ │ - ldr r3, [pc, #108] @ 95b9e8 <__cxa_atexit@plt+0x94f46c> │ │ │ │ + beq 95b994 <__cxa_atexit@plt+0x94f418> │ │ │ │ + ldr r3, [pc, #108] @ 95b9b8 <__cxa_atexit@plt+0x94f43c> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #100] @ 95b9ec <__cxa_atexit@plt+0x94f470> │ │ │ │ + ldr r7, [pc, #100] @ 95b9bc <__cxa_atexit@plt+0x94f440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 95b9b4 <__cxa_atexit@plt+0x94f438> │ │ │ │ - ldr r2, [pc, #68] @ 95b9d8 <__cxa_atexit@plt+0x94f45c> │ │ │ │ + b 95b984 <__cxa_atexit@plt+0x94f408> │ │ │ │ + ldr r2, [pc, #68] @ 95b9a8 <__cxa_atexit@plt+0x94f42c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 95b9c4 <__cxa_atexit@plt+0x94f448> │ │ │ │ - ldr r3, [pc, #52] @ 95b9dc <__cxa_atexit@plt+0x94f460> │ │ │ │ + beq 95b994 <__cxa_atexit@plt+0x94f418> │ │ │ │ + ldr r3, [pc, #52] @ 95b9ac <__cxa_atexit@plt+0x94f430> │ │ │ │ cmp r2, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #44] @ 95b9e0 <__cxa_atexit@plt+0x94f464> │ │ │ │ + ldr r7, [pc, #44] @ 95b9b0 <__cxa_atexit@plt+0x94f434> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ - orreq sl, r0, #244, 10 @ 0x3d000000 │ │ │ │ - orreq sl, r0, #232, 10 @ 0x3a000000 │ │ │ │ + orreq sl, r0, #36, 12 @ 0x2400000 │ │ │ │ + orreq sl, r0, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ - orreq sl, r0, #32, 12 @ 0x2000000 │ │ │ │ - orreq sl, r0, #20, 12 @ 0x1400000 │ │ │ │ + orreq sl, r0, #80, 12 @ 0x5000000 │ │ │ │ + orreq sl, r0, #68, 12 @ 0x4400000 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq r9, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq r9, #116, 14 @ 0x1d00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r1, r2, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 95ba38 <__cxa_atexit@plt+0x94f4bc> │ │ │ │ - ldr r3, [pc, #168] @ 95bac8 <__cxa_atexit@plt+0x94f54c> │ │ │ │ + bne 95ba08 <__cxa_atexit@plt+0x94f48c> │ │ │ │ + ldr r3, [pc, #168] @ 95ba98 <__cxa_atexit@plt+0x94f51c> │ │ │ │ ldr r2, [r2, #2] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 95ba9c <__cxa_atexit@plt+0x94f520> │ │ │ │ - b 95badc <__cxa_atexit@plt+0x94f560> │ │ │ │ - ldr r2, [pc, #120] @ 95bab8 <__cxa_atexit@plt+0x94f53c> │ │ │ │ + beq 95ba6c <__cxa_atexit@plt+0x94f4f0> │ │ │ │ + b 95baac <__cxa_atexit@plt+0x94f530> │ │ │ │ + ldr r2, [pc, #120] @ 95ba88 <__cxa_atexit@plt+0x94f50c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 95ba90 <__cxa_atexit@plt+0x94f514> │ │ │ │ + beq 95ba60 <__cxa_atexit@plt+0x94f4e4> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 95baa4 <__cxa_atexit@plt+0x94f528> │ │ │ │ - ldr r2, [pc, #96] @ 95babc <__cxa_atexit@plt+0x94f540> │ │ │ │ + bne 95ba74 <__cxa_atexit@plt+0x94f4f8> │ │ │ │ + ldr r2, [pc, #96] @ 95ba8c <__cxa_atexit@plt+0x94f510> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 95ba90 <__cxa_atexit@plt+0x94f514> │ │ │ │ - ldr r3, [pc, #76] @ 95bac0 <__cxa_atexit@plt+0x94f544> │ │ │ │ + beq 95ba60 <__cxa_atexit@plt+0x94f4e4> │ │ │ │ + ldr r3, [pc, #76] @ 95ba90 <__cxa_atexit@plt+0x94f514> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #68] @ 95bac4 <__cxa_atexit@plt+0x94f548> │ │ │ │ + ldr r7, [pc, #68] @ 95ba94 <__cxa_atexit@plt+0x94f518> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 95bacc <__cxa_atexit@plt+0x94f550> │ │ │ │ + ldr r7, [pc, #32] @ 95ba9c <__cxa_atexit@plt+0x94f520> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ andeq r0, r0, r0, asr #6 │ │ │ │ - orreq sl, r0, #36, 10 @ 0x9000000 │ │ │ │ - orreq sl, r0, #32, 10 @ 0x8000000 │ │ │ │ + orreq sl, r0, #84, 10 @ 0x15000000 │ │ │ │ + orreq sl, r0, #80, 10 @ 0x14000000 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - orreq sl, r0, #240, 8 @ 0xf0000000 │ │ │ │ - cmpeq r9, #104, 12 @ 0x6800000 │ │ │ │ + orreq sl, r0, #32, 10 @ 0x8000000 │ │ │ │ + cmpeq r9, #152, 12 @ 0x9800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 95bb58 <__cxa_atexit@plt+0x94f5dc> │ │ │ │ - ldr r3, [pc, #148] @ 95bb84 <__cxa_atexit@plt+0x94f608> │ │ │ │ + bne 95bb28 <__cxa_atexit@plt+0x94f5ac> │ │ │ │ + ldr r3, [pc, #148] @ 95bb54 <__cxa_atexit@plt+0x94f5d8> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 95bb6c <__cxa_atexit@plt+0x94f5f0> │ │ │ │ + beq 95bb3c <__cxa_atexit@plt+0x94f5c0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95bb58 <__cxa_atexit@plt+0x94f5dc> │ │ │ │ + bne 95bb28 <__cxa_atexit@plt+0x94f5ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95bb74 <__cxa_atexit@plt+0x94f5f8> │ │ │ │ - ldr r2, [pc, #108] @ 95bb8c <__cxa_atexit@plt+0x94f610> │ │ │ │ - ldr r1, [pc, #108] @ 95bb90 <__cxa_atexit@plt+0x94f614> │ │ │ │ - ldr r0, [pc, #108] @ 95bb94 <__cxa_atexit@plt+0x94f618> │ │ │ │ + bcc 95bb44 <__cxa_atexit@plt+0x94f5c8> │ │ │ │ + ldr r2, [pc, #108] @ 95bb5c <__cxa_atexit@plt+0x94f5e0> │ │ │ │ + ldr r1, [pc, #108] @ 95bb60 <__cxa_atexit@plt+0x94f5e4> │ │ │ │ + ldr r0, [pc, #108] @ 95bb64 <__cxa_atexit@plt+0x94f5e8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #12]! │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r2, r6} │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - b ea30ac <__cxa_atexit@plt+0xe96b30> │ │ │ │ - ldr r7, [pc, #40] @ 95bb88 <__cxa_atexit@plt+0x94f60c> │ │ │ │ + b ea3074 <__cxa_atexit@plt+0xe96af8> │ │ │ │ + ldr r7, [pc, #40] @ 95bb58 <__cxa_atexit@plt+0x94f5dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - orreq sl, r0, #60, 8 @ 0x3c000000 │ │ │ │ + orreq sl, r0, #108, 8 @ 0x6c000000 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmpeq r9, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq r9, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95bc00 <__cxa_atexit@plt+0x94f684> │ │ │ │ + bne 95bbd0 <__cxa_atexit@plt+0x94f654> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95bc14 <__cxa_atexit@plt+0x94f698> │ │ │ │ - ldr r2, [pc, #96] @ 95bc28 <__cxa_atexit@plt+0x94f6ac> │ │ │ │ - ldr r1, [pc, #96] @ 95bc2c <__cxa_atexit@plt+0x94f6b0> │ │ │ │ - ldr r0, [pc, #96] @ 95bc30 <__cxa_atexit@plt+0x94f6b4> │ │ │ │ + bcc 95bbe4 <__cxa_atexit@plt+0x94f668> │ │ │ │ + ldr r2, [pc, #96] @ 95bbf8 <__cxa_atexit@plt+0x94f67c> │ │ │ │ + ldr r1, [pc, #96] @ 95bbfc <__cxa_atexit@plt+0x94f680> │ │ │ │ + ldr r0, [pc, #96] @ 95bc00 <__cxa_atexit@plt+0x94f684> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #12]! │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r2, r6} │ │ │ │ str r8, [r6, #20] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ mov r6, r3 │ │ │ │ - b ea30ac <__cxa_atexit@plt+0xe96b30> │ │ │ │ - ldr r7, [pc, #28] @ 95bc24 <__cxa_atexit@plt+0x94f6a8> │ │ │ │ + b ea3074 <__cxa_atexit@plt+0xe96af8> │ │ │ │ + ldr r7, [pc, #28] @ 95bbf4 <__cxa_atexit@plt+0x94f678> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq sl, r0, #148, 6 @ 0x50000002 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq sl, r0, #196, 6 @ 0x10000003 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ @ instruction: 0xfffffc20 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq r9, #4, 10 @ 0x1000000 │ │ │ │ + cmpeq r9, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 95bc5c <__cxa_atexit@plt+0x94f6e0> │ │ │ │ + ldr r3, [pc, #16] @ 95bc2c <__cxa_atexit@plt+0x94f6b0> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b e9bfd4 <__cxa_atexit@plt+0xe8fa58> │ │ │ │ + b e9bf9c <__cxa_atexit@plt+0xe8fa20> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r9, #216, 8 @ 0xd8000000 │ │ │ │ + cmpeq r9, #8, 10 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95bcc0 <__cxa_atexit@plt+0x94f744> │ │ │ │ - ldr r2, [pc, #68] @ 95bccc <__cxa_atexit@plt+0x94f750> │ │ │ │ - ldr r1, [pc, #68] @ 95bcd0 <__cxa_atexit@plt+0x94f754> │ │ │ │ - ldr r0, [pc, #68] @ 95bcd4 <__cxa_atexit@plt+0x94f758> │ │ │ │ + bcc 95bc90 <__cxa_atexit@plt+0x94f714> │ │ │ │ + ldr r2, [pc, #68] @ 95bc9c <__cxa_atexit@plt+0x94f720> │ │ │ │ + ldr r1, [pc, #68] @ 95bca0 <__cxa_atexit@plt+0x94f724> │ │ │ │ + ldr r0, [pc, #68] @ 95bca4 <__cxa_atexit@plt+0x94f728> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r3, #12]! │ │ │ │ str r7, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ - b ea30ac <__cxa_atexit@plt+0xe96b30> │ │ │ │ + b ea3074 <__cxa_atexit@plt+0xe96af8> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffbb0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #56, 8 @ 0x38000000 │ │ │ │ + cmpeq r9, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 95bd00 <__cxa_atexit@plt+0x94f784> │ │ │ │ + ldr r3, [pc, #20] @ 95bcd0 <__cxa_atexit@plt+0x94f754> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b e9bfd4 <__cxa_atexit@plt+0xe8fa58> │ │ │ │ + b e9bf9c <__cxa_atexit@plt+0xe8fa20> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r9, #0, 8 │ │ │ │ + cmpeq r9, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r8, r7 │ │ │ │ - b 9c2684 <__cxa_atexit@plt+0x9b6108> │ │ │ │ + b 9c2654 <__cxa_atexit@plt+0x9b60d8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 95bd70 <__cxa_atexit@plt+0x94f7f4> │ │ │ │ - ldr r3, [pc, #80] @ 95bd8c <__cxa_atexit@plt+0x94f810> │ │ │ │ + bne 95bd40 <__cxa_atexit@plt+0x94f7c4> │ │ │ │ + ldr r3, [pc, #80] @ 95bd5c <__cxa_atexit@plt+0x94f7e0> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 95bd84 <__cxa_atexit@plt+0x94f808> │ │ │ │ - ldr r2, [pc, #60] @ 95bd90 <__cxa_atexit@plt+0x94f814> │ │ │ │ + beq 95bd54 <__cxa_atexit@plt+0x94f7d8> │ │ │ │ + ldr r2, [pc, #60] @ 95bd60 <__cxa_atexit@plt+0x94f7e4> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #52] @ 95bd94 <__cxa_atexit@plt+0x94f818> │ │ │ │ + ldr r7, [pc, #52] @ 95bd64 <__cxa_atexit@plt+0x94f7e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 95bd98 <__cxa_atexit@plt+0x94f81c> │ │ │ │ + ldr r7, [pc, #32] @ 95bd68 <__cxa_atexit@plt+0x94f7ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq sl, r0, #68, 4 @ 0x40000004 │ │ │ │ - orreq sl, r0, #64, 4 │ │ │ │ - orreq sl, r0, #36, 4 @ 0x40000002 │ │ │ │ + orreq sl, r0, #116, 4 @ 0x40000007 │ │ │ │ + orreq sl, r0, #112, 4 │ │ │ │ + orreq sl, r0, #84, 4 @ 0x40000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 95bdd0 <__cxa_atexit@plt+0x94f854> │ │ │ │ + ldr r2, [pc, #36] @ 95bda0 <__cxa_atexit@plt+0x94f824> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 95bdd4 <__cxa_atexit@plt+0x94f858> │ │ │ │ + ldr r3, [pc, #24] @ 95bda4 <__cxa_atexit@plt+0x94f828> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #232, 2 @ 0x3a │ │ │ │ - orreq sl, r0, #228, 2 @ 0x39 │ │ │ │ + orreq sl, r0, #24, 4 @ 0x80000001 │ │ │ │ + orreq sl, r0, #20, 4 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 95be0c <__cxa_atexit@plt+0x94f890> │ │ │ │ + ldr r2, [pc, #36] @ 95bddc <__cxa_atexit@plt+0x94f860> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 95be10 <__cxa_atexit@plt+0x94f894> │ │ │ │ + ldr r3, [pc, #24] @ 95bde0 <__cxa_atexit@plt+0x94f864> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #176, 2 @ 0x2c │ │ │ │ - orreq sl, r0, #164, 2 @ 0x29 │ │ │ │ + orreq sl, r0, #224, 2 @ 0x38 │ │ │ │ + orreq sl, r0, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 95be48 <__cxa_atexit@plt+0x94f8cc> │ │ │ │ + ldr r2, [pc, #36] @ 95be18 <__cxa_atexit@plt+0x94f89c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 95be4c <__cxa_atexit@plt+0x94f8d0> │ │ │ │ + ldr r3, [pc, #24] @ 95be1c <__cxa_atexit@plt+0x94f8a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #116, 2 │ │ │ │ - orreq sl, r0, #104, 2 │ │ │ │ + orreq sl, r0, #164, 2 @ 0x29 │ │ │ │ + orreq sl, r0, #152, 2 @ 0x26 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95beb0 <__cxa_atexit@plt+0x94f934> │ │ │ │ - ldr r3, [pc, #80] @ 95bec0 <__cxa_atexit@plt+0x94f944> │ │ │ │ + bhi 95be80 <__cxa_atexit@plt+0x94f904> │ │ │ │ + ldr r3, [pc, #80] @ 95be90 <__cxa_atexit@plt+0x94f914> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95bea0 <__cxa_atexit@plt+0x94f924> │ │ │ │ - ldr r3, [pc, #64] @ 95bec4 <__cxa_atexit@plt+0x94f948> │ │ │ │ + beq 95be70 <__cxa_atexit@plt+0x94f8f4> │ │ │ │ + ldr r3, [pc, #64] @ 95be94 <__cxa_atexit@plt+0x94f918> │ │ │ │ tst r8, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #56] @ 95bec8 <__cxa_atexit@plt+0x94f94c> │ │ │ │ + ldr r7, [pc, #56] @ 95be98 <__cxa_atexit@plt+0x94f91c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95becc <__cxa_atexit@plt+0x94f950> │ │ │ │ + ldr r7, [pc, #20] @ 95be9c <__cxa_atexit@plt+0x94f920> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - orreq sl, r0, #20, 2 │ │ │ │ - orreq sl, r0, #16, 2 │ │ │ │ - cmpeq r9, #164, 4 @ 0x4000000a │ │ │ │ + orreq sl, r0, #68, 2 │ │ │ │ + orreq sl, r0, #64, 2 │ │ │ │ + cmpeq r9, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 95bf00 <__cxa_atexit@plt+0x94f984> │ │ │ │ + ldr r2, [pc, #32] @ 95bed0 <__cxa_atexit@plt+0x94f954> │ │ │ │ tst r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 95bf04 <__cxa_atexit@plt+0x94f988> │ │ │ │ + ldr r3, [pc, #24] @ 95bed4 <__cxa_atexit@plt+0x94f958> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #184 @ 0xb8 │ │ │ │ - orreq sl, r0, #180 @ 0xb4 │ │ │ │ + orreq sl, r0, #232 @ 0xe8 │ │ │ │ + orreq sl, r0, #228 @ 0xe4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95bf68 <__cxa_atexit@plt+0x94f9ec> │ │ │ │ - ldr r3, [pc, #80] @ 95bf78 <__cxa_atexit@plt+0x94f9fc> │ │ │ │ + bhi 95bf38 <__cxa_atexit@plt+0x94f9bc> │ │ │ │ + ldr r3, [pc, #80] @ 95bf48 <__cxa_atexit@plt+0x94f9cc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 95bf58 <__cxa_atexit@plt+0x94f9dc> │ │ │ │ - ldr r2, [pc, #64] @ 95bf7c <__cxa_atexit@plt+0x94fa00> │ │ │ │ + beq 95bf28 <__cxa_atexit@plt+0x94f9ac> │ │ │ │ + ldr r2, [pc, #64] @ 95bf4c <__cxa_atexit@plt+0x94f9d0> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #56] @ 95bf80 <__cxa_atexit@plt+0x94fa04> │ │ │ │ + ldr r7, [pc, #56] @ 95bf50 <__cxa_atexit@plt+0x94f9d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95bf84 <__cxa_atexit@plt+0x94fa08> │ │ │ │ + ldr r7, [pc, #20] @ 95bf54 <__cxa_atexit@plt+0x94f9d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq sl, r0, #96 @ 0x60 │ │ │ │ - orreq sl, r0, #84 @ 0x54 │ │ │ │ - cmpeq r9, #240, 2 @ 0x3c │ │ │ │ + orreq sl, r0, #144 @ 0x90 │ │ │ │ + orreq sl, r0, #132 @ 0x84 │ │ │ │ + cmpeq r9, #32, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 95bfbc <__cxa_atexit@plt+0x94fa40> │ │ │ │ + ldr r2, [pc, #36] @ 95bf8c <__cxa_atexit@plt+0x94fa10> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 95bfc0 <__cxa_atexit@plt+0x94fa44> │ │ │ │ + ldr r3, [pc, #24] @ 95bf90 <__cxa_atexit@plt+0x94fa14> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq sl, r0, #0 │ │ │ │ - orreq r9, r0, #244, 30 @ 0x3d0 │ │ │ │ + orreq sl, r0, #48 @ 0x30 │ │ │ │ + orreq sl, r0, #36 @ 0x24 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95c024 <__cxa_atexit@plt+0x94faa8> │ │ │ │ - ldr r3, [pc, #80] @ 95c034 <__cxa_atexit@plt+0x94fab8> │ │ │ │ + bhi 95bff4 <__cxa_atexit@plt+0x94fa78> │ │ │ │ + ldr r3, [pc, #80] @ 95c004 <__cxa_atexit@plt+0x94fa88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 95c014 <__cxa_atexit@plt+0x94fa98> │ │ │ │ - ldr r2, [pc, #64] @ 95c038 <__cxa_atexit@plt+0x94fabc> │ │ │ │ + beq 95bfe4 <__cxa_atexit@plt+0x94fa68> │ │ │ │ + ldr r2, [pc, #64] @ 95c008 <__cxa_atexit@plt+0x94fa8c> │ │ │ │ cmp r3, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #56] @ 95c03c <__cxa_atexit@plt+0x94fac0> │ │ │ │ + ldr r7, [pc, #56] @ 95c00c <__cxa_atexit@plt+0x94fa90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95c040 <__cxa_atexit@plt+0x94fac4> │ │ │ │ + ldr r7, [pc, #20] @ 95c010 <__cxa_atexit@plt+0x94fa94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r9, r0, #164, 30 @ 0x290 │ │ │ │ - orreq r9, r0, #152, 30 @ 0x260 │ │ │ │ - cmpeq r9, #56, 2 │ │ │ │ + orreq r9, r0, #212, 30 @ 0x350 │ │ │ │ + orreq r9, r0, #200, 30 @ 0x320 │ │ │ │ + cmpeq r9, #104, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 95c078 <__cxa_atexit@plt+0x94fafc> │ │ │ │ + ldr r2, [pc, #36] @ 95c048 <__cxa_atexit@plt+0x94facc> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 95c07c <__cxa_atexit@plt+0x94fb00> │ │ │ │ + ldr r3, [pc, #24] @ 95c04c <__cxa_atexit@plt+0x94fad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #68, 30 @ 0x110 │ │ │ │ - orreq r9, r0, #56, 30 @ 0xe0 │ │ │ │ + orreq r9, r0, #116, 30 @ 0x1d0 │ │ │ │ + orreq r9, r0, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95c0e0 <__cxa_atexit@plt+0x94fb64> │ │ │ │ - ldr r3, [pc, #80] @ 95c0f0 <__cxa_atexit@plt+0x94fb74> │ │ │ │ + bhi 95c0b0 <__cxa_atexit@plt+0x94fb34> │ │ │ │ + ldr r3, [pc, #80] @ 95c0c0 <__cxa_atexit@plt+0x94fb44> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 95c0d0 <__cxa_atexit@plt+0x94fb54> │ │ │ │ - ldr r2, [pc, #64] @ 95c0f4 <__cxa_atexit@plt+0x94fb78> │ │ │ │ + beq 95c0a0 <__cxa_atexit@plt+0x94fb24> │ │ │ │ + ldr r2, [pc, #64] @ 95c0c4 <__cxa_atexit@plt+0x94fb48> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #56] @ 95c0f8 <__cxa_atexit@plt+0x94fb7c> │ │ │ │ + ldr r7, [pc, #56] @ 95c0c8 <__cxa_atexit@plt+0x94fb4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95c0fc <__cxa_atexit@plt+0x94fb80> │ │ │ │ + ldr r7, [pc, #20] @ 95c0cc <__cxa_atexit@plt+0x94fb50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r9, r0, #228, 28 @ 0xe40 │ │ │ │ - orreq r9, r0, #224, 28 @ 0xe00 │ │ │ │ - cmpeq r9, #128 @ 0x80 │ │ │ │ + orreq r9, r0, #20, 30 @ 0x50 │ │ │ │ + orreq r9, r0, #16, 30 @ 0x40 │ │ │ │ + cmpeq r9, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 95c134 <__cxa_atexit@plt+0x94fbb8> │ │ │ │ + ldr r2, [pc, #36] @ 95c104 <__cxa_atexit@plt+0x94fb88> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 95c138 <__cxa_atexit@plt+0x94fbbc> │ │ │ │ + ldr r3, [pc, #24] @ 95c108 <__cxa_atexit@plt+0x94fb8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #132, 28 @ 0x840 │ │ │ │ - orreq r9, r0, #128, 28 @ 0x800 │ │ │ │ + orreq r9, r0, #180, 28 @ 0xb40 │ │ │ │ + orreq r9, r0, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95c19c <__cxa_atexit@plt+0x94fc20> │ │ │ │ - ldr r3, [pc, #80] @ 95c1ac <__cxa_atexit@plt+0x94fc30> │ │ │ │ + bhi 95c16c <__cxa_atexit@plt+0x94fbf0> │ │ │ │ + ldr r3, [pc, #80] @ 95c17c <__cxa_atexit@plt+0x94fc00> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 95c18c <__cxa_atexit@plt+0x94fc10> │ │ │ │ - ldr r2, [pc, #64] @ 95c1b0 <__cxa_atexit@plt+0x94fc34> │ │ │ │ + beq 95c15c <__cxa_atexit@plt+0x94fbe0> │ │ │ │ + ldr r2, [pc, #64] @ 95c180 <__cxa_atexit@plt+0x94fc04> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #56] @ 95c1b4 <__cxa_atexit@plt+0x94fc38> │ │ │ │ + ldr r7, [pc, #56] @ 95c184 <__cxa_atexit@plt+0x94fc08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95c1b8 <__cxa_atexit@plt+0x94fc3c> │ │ │ │ + ldr r7, [pc, #20] @ 95c188 <__cxa_atexit@plt+0x94fc0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq fp, r0, #12, 20 @ 0xc000 │ │ │ │ - orreq fp, r0, #8, 20 @ 0x8000 │ │ │ │ - cmpeq r9, #200, 30 @ 0x320 │ │ │ │ + orreq fp, r0, #60, 20 @ 0x3c000 │ │ │ │ + orreq fp, r0, #56, 20 @ 0x38000 │ │ │ │ + cmpeq r9, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 95c1f0 <__cxa_atexit@plt+0x94fc74> │ │ │ │ + ldr r2, [pc, #36] @ 95c1c0 <__cxa_atexit@plt+0x94fc44> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 95c1f4 <__cxa_atexit@plt+0x94fc78> │ │ │ │ + ldr r3, [pc, #24] @ 95c1c4 <__cxa_atexit@plt+0x94fc48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - orreq fp, r0, #172, 18 @ 0x2b0000 │ │ │ │ - orreq fp, r0, #168, 18 @ 0x2a0000 │ │ │ │ + orreq fp, r0, #220, 18 @ 0x370000 │ │ │ │ + orreq fp, r0, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95c244 <__cxa_atexit@plt+0x94fcc8> │ │ │ │ - ldr r3, [pc, #60] @ 95c254 <__cxa_atexit@plt+0x94fcd8> │ │ │ │ + bhi 95c214 <__cxa_atexit@plt+0x94fc98> │ │ │ │ + ldr r3, [pc, #60] @ 95c224 <__cxa_atexit@plt+0x94fca8> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95c234 <__cxa_atexit@plt+0x94fcb8> │ │ │ │ + beq 95c204 <__cxa_atexit@plt+0x94fc88> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95c258 <__cxa_atexit@plt+0x94fcdc> │ │ │ │ + ldr r7, [pc, #12] @ 95c228 <__cxa_atexit@plt+0x94fcac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffee60 │ │ │ │ - cmpeq r9, #108, 28 @ 0x6c0 │ │ │ │ - cmpeq r9, #148, 20 @ 0x94000 │ │ │ │ + cmpeq r9, #156, 28 @ 0x9c0 │ │ │ │ + cmpeq r9, #196, 20 @ 0xc4000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 9577bc <__cxa_atexit@plt+0x94b240> │ │ │ │ - cmpeq r9, #128, 20 @ 0x80000 │ │ │ │ + b 95778c <__cxa_atexit@plt+0x94b210> │ │ │ │ + cmpeq r9, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - b 9577bc <__cxa_atexit@plt+0x94b240> │ │ │ │ + b 95778c <__cxa_atexit@plt+0x94b210> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95c2d0 <__cxa_atexit@plt+0x94fd54> │ │ │ │ - ldr r3, [pc, #60] @ 95c2e0 <__cxa_atexit@plt+0x94fd64> │ │ │ │ + bhi 95c2a0 <__cxa_atexit@plt+0x94fd24> │ │ │ │ + ldr r3, [pc, #60] @ 95c2b0 <__cxa_atexit@plt+0x94fd34> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95c2c0 <__cxa_atexit@plt+0x94fd44> │ │ │ │ + beq 95c290 <__cxa_atexit@plt+0x94fd14> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95c2e4 <__cxa_atexit@plt+0x94fd68> │ │ │ │ + ldr r7, [pc, #12] @ 95c2b4 <__cxa_atexit@plt+0x94fd38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ - cmpeq r9, #184, 26 @ 0x2e00 │ │ │ │ + cmpeq r9, #232, 26 @ 0x3a00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95c334 <__cxa_atexit@plt+0x94fdb8> │ │ │ │ - ldr r3, [pc, #60] @ 95c344 <__cxa_atexit@plt+0x94fdc8> │ │ │ │ + bhi 95c304 <__cxa_atexit@plt+0x94fd88> │ │ │ │ + ldr r3, [pc, #60] @ 95c314 <__cxa_atexit@plt+0x94fd98> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95c324 <__cxa_atexit@plt+0x94fda8> │ │ │ │ + beq 95c2f4 <__cxa_atexit@plt+0x94fd78> │ │ │ │ ldr r7, [r8, #79] @ 0x4f │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95c348 <__cxa_atexit@plt+0x94fdcc> │ │ │ │ + ldr r7, [pc, #12] @ 95c318 <__cxa_atexit@plt+0x94fd9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdff8 │ │ │ │ - cmpeq r9, #16, 26 @ 0x400 │ │ │ │ + cmpeq r9, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 95c390 <__cxa_atexit@plt+0x94fe14> │ │ │ │ - ldr r7, [pc, #52] @ 95c3a4 <__cxa_atexit@plt+0x94fe28> │ │ │ │ + bhi 95c360 <__cxa_atexit@plt+0x94fde4> │ │ │ │ + ldr r7, [pc, #52] @ 95c374 <__cxa_atexit@plt+0x94fdf8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 95c384 <__cxa_atexit@plt+0x94fe08> │ │ │ │ + beq 95c354 <__cxa_atexit@plt+0x94fdd8> │ │ │ │ mov r7, r8 │ │ │ │ - b 95c3b4 <__cxa_atexit@plt+0x94fe38> │ │ │ │ + b 95c384 <__cxa_atexit@plt+0x94fe08> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95c3a8 <__cxa_atexit@plt+0x94fe2c> │ │ │ │ + ldr r7, [pc, #16] @ 95c378 <__cxa_atexit@plt+0x94fdfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r9, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq r9, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 95c440 <__cxa_atexit@plt+0x94fec4> │ │ │ │ + ldr r3, [pc, #132] @ 95c410 <__cxa_atexit@plt+0x94fe94> │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95c424 <__cxa_atexit@plt+0x94fea8> │ │ │ │ + beq 95c3f4 <__cxa_atexit@plt+0x94fe78> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 95c42c <__cxa_atexit@plt+0x94feb0> │ │ │ │ - ldr r3, [pc, #96] @ 95c444 <__cxa_atexit@plt+0x94fec8> │ │ │ │ + bne 95c3fc <__cxa_atexit@plt+0x94fe80> │ │ │ │ + ldr r3, [pc, #96] @ 95c414 <__cxa_atexit@plt+0x94fe98> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95c424 <__cxa_atexit@plt+0x94fea8> │ │ │ │ + beq 95c3f4 <__cxa_atexit@plt+0x94fe78> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #68] @ 95c448 <__cxa_atexit@plt+0x94fecc> │ │ │ │ + ldr r3, [pc, #68] @ 95c418 <__cxa_atexit@plt+0x94fe9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #64] @ 95c44c <__cxa_atexit@plt+0x94fed0> │ │ │ │ + ldr r2, [pc, #64] @ 95c41c <__cxa_atexit@plt+0x94fea0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #4 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 95c450 <__cxa_atexit@plt+0x94fed4> │ │ │ │ + ldr r7, [pc, #28] @ 95c420 <__cxa_atexit@plt+0x94fea4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - orreq r9, r0, #156, 22 @ 0x27000 │ │ │ │ - orreq r9, r0, #144, 22 @ 0x24000 │ │ │ │ - orreq r9, r0, #104, 22 @ 0x1a000 │ │ │ │ + orreq r9, r0, #204, 22 @ 0x33000 │ │ │ │ + orreq r9, r0, #192, 22 @ 0x30000 │ │ │ │ + orreq r9, r0, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 95c4b4 <__cxa_atexit@plt+0x94ff38> │ │ │ │ - ldr r3, [pc, #92] @ 95c4d0 <__cxa_atexit@plt+0x94ff54> │ │ │ │ + bne 95c484 <__cxa_atexit@plt+0x94ff08> │ │ │ │ + ldr r3, [pc, #92] @ 95c4a0 <__cxa_atexit@plt+0x94ff24> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95c4c8 <__cxa_atexit@plt+0x94ff4c> │ │ │ │ + beq 95c498 <__cxa_atexit@plt+0x94ff1c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 95c4d4 <__cxa_atexit@plt+0x94ff58> │ │ │ │ + ldr r3, [pc, #64] @ 95c4a4 <__cxa_atexit@plt+0x94ff28> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 95c4d8 <__cxa_atexit@plt+0x94ff5c> │ │ │ │ + ldr r2, [pc, #60] @ 95c4a8 <__cxa_atexit@plt+0x94ff2c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #4 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 95c4dc <__cxa_atexit@plt+0x94ff60> │ │ │ │ + ldr r7, [pc, #32] @ 95c4ac <__cxa_atexit@plt+0x94ff30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r9, r0, #12, 22 @ 0x3000 │ │ │ │ - orreq r9, r0, #0, 22 │ │ │ │ - orreq r9, r0, #224, 20 @ 0xe0000 │ │ │ │ + orreq r9, r0, #60, 22 @ 0xf000 │ │ │ │ + orreq r9, r0, #48, 22 @ 0xc000 │ │ │ │ + orreq r9, r0, #16, 22 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 95c518 <__cxa_atexit@plt+0x94ff9c> │ │ │ │ + ldr r3, [pc, #32] @ 95c4e8 <__cxa_atexit@plt+0x94ff6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 95c51c <__cxa_atexit@plt+0x94ffa0> │ │ │ │ + ldr r2, [pc, #28] @ 95c4ec <__cxa_atexit@plt+0x94ff70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #4 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #168, 20 @ 0xa8000 │ │ │ │ - orreq r9, r0, #156, 20 @ 0x9c000 │ │ │ │ + orreq r9, r0, #216, 20 @ 0xd8000 │ │ │ │ + orreq r9, r0, #204, 20 @ 0xcc000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 95c564 <__cxa_atexit@plt+0x94ffe8> │ │ │ │ - ldr r7, [pc, #52] @ 95c578 <__cxa_atexit@plt+0x94fffc> │ │ │ │ + bhi 95c534 <__cxa_atexit@plt+0x94ffb8> │ │ │ │ + ldr r7, [pc, #52] @ 95c548 <__cxa_atexit@plt+0x94ffcc> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 95c558 <__cxa_atexit@plt+0x94ffdc> │ │ │ │ + beq 95c528 <__cxa_atexit@plt+0x94ffac> │ │ │ │ mov r7, r8 │ │ │ │ - b 95c588 <__cxa_atexit@plt+0x95000c> │ │ │ │ + b 95c558 <__cxa_atexit@plt+0x94ffdc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95c57c <__cxa_atexit@plt+0x950000> │ │ │ │ + ldr r7, [pc, #16] @ 95c54c <__cxa_atexit@plt+0x94ffd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r9, #32, 24 @ 0x2000 │ │ │ │ + cmpeq r9, #80, 24 @ 0x5000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 95c600 <__cxa_atexit@plt+0x950084> │ │ │ │ + ldr r3, [pc, #112] @ 95c5d0 <__cxa_atexit@plt+0x950054> │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95c5e4 <__cxa_atexit@plt+0x950068> │ │ │ │ + beq 95c5b4 <__cxa_atexit@plt+0x950038> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 95c5ec <__cxa_atexit@plt+0x950070> │ │ │ │ - ldr r3, [pc, #76] @ 95c604 <__cxa_atexit@plt+0x950088> │ │ │ │ + bne 95c5bc <__cxa_atexit@plt+0x950040> │ │ │ │ + ldr r3, [pc, #76] @ 95c5d4 <__cxa_atexit@plt+0x950058> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 95c5e4 <__cxa_atexit@plt+0x950068> │ │ │ │ + beq 95c5b4 <__cxa_atexit@plt+0x950038> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95c5ec <__cxa_atexit@plt+0x950070> │ │ │ │ + bne 95c5bc <__cxa_atexit@plt+0x950040> │ │ │ │ ldr r7, [r7, #14] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95c608 <__cxa_atexit@plt+0x95008c> │ │ │ │ + ldr r7, [pc, #20] @ 95c5d8 <__cxa_atexit@plt+0x95005c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - orreq r9, r0, #168, 18 @ 0x2a0000 │ │ │ │ + orreq r9, r0, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 95c658 <__cxa_atexit@plt+0x9500dc> │ │ │ │ - ldr r3, [pc, #72] @ 95c674 <__cxa_atexit@plt+0x9500f8> │ │ │ │ + bne 95c628 <__cxa_atexit@plt+0x9500ac> │ │ │ │ + ldr r3, [pc, #72] @ 95c644 <__cxa_atexit@plt+0x9500c8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 95c66c <__cxa_atexit@plt+0x9500f0> │ │ │ │ + beq 95c63c <__cxa_atexit@plt+0x9500c0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95c658 <__cxa_atexit@plt+0x9500dc> │ │ │ │ + bne 95c628 <__cxa_atexit@plt+0x9500ac> │ │ │ │ ldr r7, [r7, #14] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 95c678 <__cxa_atexit@plt+0x9500fc> │ │ │ │ + ldr r7, [pc, #24] @ 95c648 <__cxa_atexit@plt+0x9500cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r9, r0, #60, 18 @ 0xf0000 │ │ │ │ + orreq r9, r0, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95c6a4 <__cxa_atexit@plt+0x950128> │ │ │ │ + bne 95c674 <__cxa_atexit@plt+0x9500f8> │ │ │ │ ldr r7, [r7, #14] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95c6b8 <__cxa_atexit@plt+0x95013c> │ │ │ │ + ldr r7, [pc, #12] @ 95c688 <__cxa_atexit@plt+0x95010c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #240, 16 @ 0xf00000 │ │ │ │ - cmpeq r9, #208, 20 @ 0xd0000 │ │ │ │ + orreq r9, r0, #32, 18 @ 0x80000 │ │ │ │ + cmpeq r9, #0, 22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95c700 <__cxa_atexit@plt+0x950184> │ │ │ │ - ldr r7, [pc, #48] @ 95c710 <__cxa_atexit@plt+0x950194> │ │ │ │ + bhi 95c6d0 <__cxa_atexit@plt+0x950154> │ │ │ │ + ldr r7, [pc, #48] @ 95c6e0 <__cxa_atexit@plt+0x950164> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 95c6f4 <__cxa_atexit@plt+0x950178> │ │ │ │ + beq 95c6c4 <__cxa_atexit@plt+0x950148> │ │ │ │ mov r7, r8 │ │ │ │ - b 95c724 <__cxa_atexit@plt+0x9501a8> │ │ │ │ + b 95c6f4 <__cxa_atexit@plt+0x950178> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95c714 <__cxa_atexit@plt+0x950198> │ │ │ │ + ldr r7, [pc, #12] @ 95c6e4 <__cxa_atexit@plt+0x950168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r9, #152, 20 @ 0x98000 │ │ │ │ - cmpeq r9, #120, 20 @ 0x78000 │ │ │ │ + cmpeq r9, #200, 20 @ 0xc8000 │ │ │ │ + cmpeq r9, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #240] @ 95c81c <__cxa_atexit@plt+0x9502a0> │ │ │ │ + ldr r3, [pc, #240] @ 95c7ec <__cxa_atexit@plt+0x950270> │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95c7d8 <__cxa_atexit@plt+0x95025c> │ │ │ │ - ldr r2, [pc, #220] @ 95c820 <__cxa_atexit@plt+0x9502a4> │ │ │ │ + beq 95c7a8 <__cxa_atexit@plt+0x95022c> │ │ │ │ + ldr r2, [pc, #220] @ 95c7f0 <__cxa_atexit@plt+0x950274> │ │ │ │ mov r3, r5 │ │ │ │ ldrd r8, [r7, #43] @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ strd r8, [r3, #4] │ │ │ │ - ldr r2, [pc, #200] @ 95c824 <__cxa_atexit@plt+0x9502a8> │ │ │ │ + ldr r2, [pc, #200] @ 95c7f4 <__cxa_atexit@plt+0x950278> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ tst r2, #3 │ │ │ │ - beq 95c7e0 <__cxa_atexit@plt+0x950264> │ │ │ │ - ldr lr, [pc, #188] @ 95c828 <__cxa_atexit@plt+0x9502ac> │ │ │ │ + beq 95c7b0 <__cxa_atexit@plt+0x950234> │ │ │ │ + ldr lr, [pc, #188] @ 95c7f8 <__cxa_atexit@plt+0x95027c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ and r0, r2, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 95c7f4 <__cxa_atexit@plt+0x950278> │ │ │ │ + beq 95c7c4 <__cxa_atexit@plt+0x950248> │ │ │ │ add r7, lr, #1 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 95c814 <__cxa_atexit@plt+0x950298> │ │ │ │ + beq 95c7e4 <__cxa_atexit@plt+0x950268> │ │ │ │ ldr r3, [r2, #19] │ │ │ │ ldr ip, [r2, #11] │ │ │ │ ldr r0, [r2, #23] │ │ │ │ rsbs r1, r3, #0 │ │ │ │ eor r1, r3, r1 │ │ │ │ and r1, r1, r8 │ │ │ │ eor ip, r1, ip │ │ │ │ rsc r1, r0, #0 │ │ │ │ ldr sl, [r2, #15] │ │ │ │ eor r1, r0, r1 │ │ │ │ and r1, r1, r9 │ │ │ │ eor r1, r1, sl │ │ │ │ orrs r1, ip, r1 │ │ │ │ - bne 95c814 <__cxa_atexit@plt+0x950298> │ │ │ │ + bne 95c7e4 <__cxa_atexit@plt+0x950268> │ │ │ │ and r1, r3, r8 │ │ │ │ and r0, r0, r9 │ │ │ │ orrs r0, r1, r0 │ │ │ │ mov r0, #7 │ │ │ │ moveq r0, #3 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - b 95c76c <__cxa_atexit@plt+0x9501f0> │ │ │ │ + b 95c73c <__cxa_atexit@plt+0x9501c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 95c830 <__cxa_atexit@plt+0x9502b4> │ │ │ │ + ldr r7, [pc, #72] @ 95c800 <__cxa_atexit@plt+0x950284> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrd r0, [r2, #6] │ │ │ │ eor r7, r9, r1 │ │ │ │ eor r3, r8, r0 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - ldr r7, [pc, #32] @ 95c82c <__cxa_atexit@plt+0x9502b0> │ │ │ │ + ldr r7, [pc, #32] @ 95c7fc <__cxa_atexit@plt+0x950280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ - orreq fp, r0, #44, 8 @ 0x2c000000 │ │ │ │ - orreq r9, r0, #48, 16 @ 0x300000 │ │ │ │ - orreq r9, r0, #116, 18 @ 0x1d0000 │ │ │ │ - orreq fp, r0, #156, 6 @ 0x70000002 │ │ │ │ - cmpeq r9, #92, 18 @ 0x170000 │ │ │ │ + orreq fp, r0, #92, 8 @ 0x5c000000 │ │ │ │ + orreq r9, r0, #96, 16 @ 0x600000 │ │ │ │ + orreq r9, r0, #164, 18 @ 0x290000 │ │ │ │ + orreq fp, r0, #204, 6 @ 0x30000003 │ │ │ │ + cmpeq r9, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #208] @ 95c918 <__cxa_atexit@plt+0x95039c> │ │ │ │ + ldr r2, [pc, #208] @ 95c8e8 <__cxa_atexit@plt+0x95036c> │ │ │ │ mov r3, r5 │ │ │ │ ldrd r8, [r7, #43] @ 0x2b │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ strd r8, [r3, #4] │ │ │ │ - ldr r2, [pc, #188] @ 95c91c <__cxa_atexit@plt+0x9503a0> │ │ │ │ + ldr r2, [pc, #188] @ 95c8ec <__cxa_atexit@plt+0x950370> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ tst r2, #3 │ │ │ │ - beq 95c8dc <__cxa_atexit@plt+0x950360> │ │ │ │ - ldr lr, [pc, #176] @ 95c920 <__cxa_atexit@plt+0x9503a4> │ │ │ │ + beq 95c8ac <__cxa_atexit@plt+0x950330> │ │ │ │ + ldr lr, [pc, #176] @ 95c8f0 <__cxa_atexit@plt+0x950374> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ and r0, r2, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 95c8f0 <__cxa_atexit@plt+0x950374> │ │ │ │ + beq 95c8c0 <__cxa_atexit@plt+0x950344> │ │ │ │ add r7, lr, #1 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 95c910 <__cxa_atexit@plt+0x950394> │ │ │ │ + beq 95c8e0 <__cxa_atexit@plt+0x950364> │ │ │ │ ldr r3, [r2, #19] │ │ │ │ ldr ip, [r2, #11] │ │ │ │ ldr r0, [r2, #23] │ │ │ │ rsbs r1, r3, #0 │ │ │ │ eor r1, r3, r1 │ │ │ │ and r1, r1, r8 │ │ │ │ eor ip, r1, ip │ │ │ │ rsc r1, r0, #0 │ │ │ │ ldr sl, [r2, #15] │ │ │ │ eor r1, r0, r1 │ │ │ │ and r1, r1, r9 │ │ │ │ eor r1, r1, sl │ │ │ │ orrs r1, ip, r1 │ │ │ │ - bne 95c910 <__cxa_atexit@plt+0x950394> │ │ │ │ + bne 95c8e0 <__cxa_atexit@plt+0x950364> │ │ │ │ and r1, r3, r8 │ │ │ │ and r0, r0, r9 │ │ │ │ orrs r0, r1, r0 │ │ │ │ mov r0, #7 │ │ │ │ moveq r0, #3 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ - b 95c870 <__cxa_atexit@plt+0x9502f4> │ │ │ │ - ldr r7, [pc, #68] @ 95c928 <__cxa_atexit@plt+0x9503ac> │ │ │ │ + b 95c840 <__cxa_atexit@plt+0x9502c4> │ │ │ │ + ldr r7, [pc, #68] @ 95c8f8 <__cxa_atexit@plt+0x95037c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrd r0, [r2, #6] │ │ │ │ eor r7, r9, r1 │ │ │ │ eor r3, r8, r0 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - ldr r7, [pc, #28] @ 95c924 <__cxa_atexit@plt+0x9503a8> │ │ │ │ + ldr r7, [pc, #28] @ 95c8f4 <__cxa_atexit@plt+0x950378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - orreq fp, r0, #40, 6 @ 0xa0000000 │ │ │ │ - orreq r9, r0, #44, 14 @ 0xb00000 │ │ │ │ - orreq r9, r0, #120, 16 @ 0x780000 │ │ │ │ - orreq fp, r0, #160, 4 │ │ │ │ + orreq fp, r0, #88, 6 @ 0x60000001 │ │ │ │ + orreq r9, r0, #92, 14 @ 0x1700000 │ │ │ │ + orreq r9, r0, #168, 16 @ 0xa80000 │ │ │ │ + orreq fp, r0, #208, 4 │ │ │ │ andeq r0, r0, r3, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r8, [r5, #4] │ │ │ │ - ldr lr, [pc, #152] @ 95c9d8 <__cxa_atexit@plt+0x95045c> │ │ │ │ + ldr lr, [pc, #152] @ 95c9a8 <__cxa_atexit@plt+0x95042c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 95c9ac <__cxa_atexit@plt+0x950430> │ │ │ │ + beq 95c97c <__cxa_atexit@plt+0x950400> │ │ │ │ add sl, lr, #1 │ │ │ │ cmp r0, #3 │ │ │ │ - beq 95c9cc <__cxa_atexit@plt+0x950450> │ │ │ │ + beq 95c99c <__cxa_atexit@plt+0x950420> │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ rsbs r3, r2, #0 │ │ │ │ eor r3, r2, r3 │ │ │ │ and r3, r3, r8 │ │ │ │ eor r1, r3, r1 │ │ │ │ rsc r3, r0, #0 │ │ │ │ ldr ip, [r7, #15] │ │ │ │ eor r3, r0, r3 │ │ │ │ and r3, r3, r9 │ │ │ │ eor r3, r3, ip │ │ │ │ orrs r1, r1, r3 │ │ │ │ - bne 95c9cc <__cxa_atexit@plt+0x950450> │ │ │ │ + bne 95c99c <__cxa_atexit@plt+0x950420> │ │ │ │ and r1, r2, r8 │ │ │ │ and r0, r0, r9 │ │ │ │ orrs r0, r1, r0 │ │ │ │ mov r0, #7 │ │ │ │ moveq r0, #3 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ - b 95c940 <__cxa_atexit@plt+0x9503c4> │ │ │ │ + b 95c910 <__cxa_atexit@plt+0x950394> │ │ │ │ ldrd r0, [r7, #6] │ │ │ │ eor r7, r9, r1 │ │ │ │ eor r3, r8, r0 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - ldr r7, [pc, #24] @ 95c9dc <__cxa_atexit@plt+0x950460> │ │ │ │ + ldr r7, [pc, #24] @ 95c9ac <__cxa_atexit@plt+0x950430> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr sl, [r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - orreq r9, r0, #92, 12 @ 0x5c00000 │ │ │ │ - orreq r9, r0, #188, 14 @ 0x2f00000 │ │ │ │ + orreq r9, r0, #140, 12 @ 0x8c00000 │ │ │ │ + orreq r9, r0, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95ca3c <__cxa_atexit@plt+0x9504c0> │ │ │ │ - ldr r7, [pc, #76] @ 95ca4c <__cxa_atexit@plt+0x9504d0> │ │ │ │ + bhi 95ca0c <__cxa_atexit@plt+0x950490> │ │ │ │ + ldr r7, [pc, #76] @ 95ca1c <__cxa_atexit@plt+0x9504a0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 95ca28 <__cxa_atexit@plt+0x9504ac> │ │ │ │ - ldr r3, [pc, #60] @ 95ca50 <__cxa_atexit@plt+0x9504d4> │ │ │ │ + beq 95c9f8 <__cxa_atexit@plt+0x95047c> │ │ │ │ + ldr r3, [pc, #60] @ 95ca20 <__cxa_atexit@plt+0x9504a4> │ │ │ │ ldr r7, [r8, #79] @ 0x4f │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95ca34 <__cxa_atexit@plt+0x9504b8> │ │ │ │ - b 95ca90 <__cxa_atexit@plt+0x950514> │ │ │ │ + beq 95ca04 <__cxa_atexit@plt+0x950488> │ │ │ │ + b 95ca60 <__cxa_atexit@plt+0x9504e4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95ca54 <__cxa_atexit@plt+0x9504d8> │ │ │ │ + ldr r7, [pc, #16] @ 95ca24 <__cxa_atexit@plt+0x9504a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq r9, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq r9, #148, 14 @ 0x2500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 95ca84 <__cxa_atexit@plt+0x950508> │ │ │ │ + ldr r3, [pc, #28] @ 95ca54 <__cxa_atexit@plt+0x9504d8> │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 95ca7c <__cxa_atexit@plt+0x950500> │ │ │ │ - b 95ca90 <__cxa_atexit@plt+0x950514> │ │ │ │ + beq 95ca4c <__cxa_atexit@plt+0x9504d0> │ │ │ │ + b 95ca60 <__cxa_atexit@plt+0x9504e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 95cae8 <__cxa_atexit@plt+0x95056c> │ │ │ │ - ldr r1, [pc, #108] @ 95cb14 <__cxa_atexit@plt+0x950598> │ │ │ │ + bne 95cab8 <__cxa_atexit@plt+0x95053c> │ │ │ │ + ldr r1, [pc, #108] @ 95cae4 <__cxa_atexit@plt+0x950568> │ │ │ │ ldr r3, [r3, #23] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 95cafc <__cxa_atexit@plt+0x950580> │ │ │ │ + beq 95cacc <__cxa_atexit@plt+0x950550> │ │ │ │ bic r2, r3, #3 │ │ │ │ ldr r2, [r2] │ │ │ │ ldrh r2, [r2, #-2] │ │ │ │ cmp r2, #3 │ │ │ │ - bne 95cb0c <__cxa_atexit@plt+0x950590> │ │ │ │ + bne 95cadc <__cxa_atexit@plt+0x950560> │ │ │ │ ldr r7, [r3, #5] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ @@ -2441578,432 +2441566,432 @@ │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 95cb48 <__cxa_atexit@plt+0x9505cc> │ │ │ │ + bne 95cb18 <__cxa_atexit@plt+0x95059c> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95cba0 <__cxa_atexit@plt+0x950624> │ │ │ │ - ldr r3, [pc, #60] @ 95cbb0 <__cxa_atexit@plt+0x950634> │ │ │ │ + bhi 95cb70 <__cxa_atexit@plt+0x9505f4> │ │ │ │ + ldr r3, [pc, #60] @ 95cb80 <__cxa_atexit@plt+0x950604> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95cb90 <__cxa_atexit@plt+0x950614> │ │ │ │ + beq 95cb60 <__cxa_atexit@plt+0x9505e4> │ │ │ │ ldr r7, [r8, #83] @ 0x53 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95cbb4 <__cxa_atexit@plt+0x950638> │ │ │ │ + ldr r7, [pc, #12] @ 95cb84 <__cxa_atexit@plt+0x950608> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd70c │ │ │ │ - cmpeq r9, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq r9, #208, 8 @ 0xd0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95cc04 <__cxa_atexit@plt+0x950688> │ │ │ │ - ldr r3, [pc, #60] @ 95cc14 <__cxa_atexit@plt+0x950698> │ │ │ │ + bhi 95cbd4 <__cxa_atexit@plt+0x950658> │ │ │ │ + ldr r3, [pc, #60] @ 95cbe4 <__cxa_atexit@plt+0x950668> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95cbf4 <__cxa_atexit@plt+0x950678> │ │ │ │ + beq 95cbc4 <__cxa_atexit@plt+0x950648> │ │ │ │ ldr r7, [r8, #87] @ 0x57 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95cc18 <__cxa_atexit@plt+0x95069c> │ │ │ │ + ldr r7, [pc, #12] @ 95cbe8 <__cxa_atexit@plt+0x95066c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd628 │ │ │ │ - cmpeq r9, #56, 8 @ 0x38000000 │ │ │ │ + cmpeq r9, #104, 8 @ 0x68000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95cc68 <__cxa_atexit@plt+0x9506ec> │ │ │ │ - ldr r3, [pc, #60] @ 95cc78 <__cxa_atexit@plt+0x9506fc> │ │ │ │ + bhi 95cc38 <__cxa_atexit@plt+0x9506bc> │ │ │ │ + ldr r3, [pc, #60] @ 95cc48 <__cxa_atexit@plt+0x9506cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95cc58 <__cxa_atexit@plt+0x9506dc> │ │ │ │ + beq 95cc28 <__cxa_atexit@plt+0x9506ac> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95cc7c <__cxa_atexit@plt+0x950700> │ │ │ │ + ldr r7, [pc, #12] @ 95cc4c <__cxa_atexit@plt+0x9506d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffde44 │ │ │ │ - cmpeq r9, #24, 8 @ 0x18000000 │ │ │ │ + cmpeq r9, #72, 8 @ 0x48000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95cccc <__cxa_atexit@plt+0x950750> │ │ │ │ - ldr r3, [pc, #60] @ 95ccdc <__cxa_atexit@plt+0x950760> │ │ │ │ + bhi 95cc9c <__cxa_atexit@plt+0x950720> │ │ │ │ + ldr r3, [pc, #60] @ 95ccac <__cxa_atexit@plt+0x950730> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95ccbc <__cxa_atexit@plt+0x950740> │ │ │ │ + beq 95cc8c <__cxa_atexit@plt+0x950710> │ │ │ │ ldr r7, [r8, #23] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95cce0 <__cxa_atexit@plt+0x950764> │ │ │ │ + ldr r7, [pc, #12] @ 95ccb0 <__cxa_atexit@plt+0x950734> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdd60 │ │ │ │ - cmpeq r9, #176, 6 @ 0xc0000002 │ │ │ │ + cmpeq r9, #224, 6 @ 0x80000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95cd34 <__cxa_atexit@plt+0x9507b8> │ │ │ │ - ldr r3, [pc, #64] @ 95cd44 <__cxa_atexit@plt+0x9507c8> │ │ │ │ + bhi 95cd04 <__cxa_atexit@plt+0x950788> │ │ │ │ + ldr r3, [pc, #64] @ 95cd14 <__cxa_atexit@plt+0x950798> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95cd24 <__cxa_atexit@plt+0x9507a8> │ │ │ │ + beq 95ccf4 <__cxa_atexit@plt+0x950778> │ │ │ │ ldr r3, [r8, #19] │ │ │ │ ldr r9, [r8, #23] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95cd48 <__cxa_atexit@plt+0x9507cc> │ │ │ │ + ldr r7, [pc, #12] @ 95cd18 <__cxa_atexit@plt+0x95079c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq r9, #128, 8 @ 0x80000000 │ │ │ │ + cmpeq r9, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ add r5, r5, #4 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95cdb0 <__cxa_atexit@plt+0x950834> │ │ │ │ - ldr r3, [pc, #60] @ 95cdc0 <__cxa_atexit@plt+0x950844> │ │ │ │ + bhi 95cd80 <__cxa_atexit@plt+0x950804> │ │ │ │ + ldr r3, [pc, #60] @ 95cd90 <__cxa_atexit@plt+0x950814> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95cda0 <__cxa_atexit@plt+0x950824> │ │ │ │ + beq 95cd70 <__cxa_atexit@plt+0x9507f4> │ │ │ │ ldr r7, [r8, #27] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95cdc4 <__cxa_atexit@plt+0x950848> │ │ │ │ + ldr r7, [pc, #12] @ 95cd94 <__cxa_atexit@plt+0x950818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdbfc │ │ │ │ - cmpeq r9, #200, 4 @ 0x8000000c │ │ │ │ + cmpeq r9, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95ce14 <__cxa_atexit@plt+0x950898> │ │ │ │ - ldr r3, [pc, #60] @ 95ce24 <__cxa_atexit@plt+0x9508a8> │ │ │ │ + bhi 95cde4 <__cxa_atexit@plt+0x950868> │ │ │ │ + ldr r3, [pc, #60] @ 95cdf4 <__cxa_atexit@plt+0x950878> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95ce04 <__cxa_atexit@plt+0x950888> │ │ │ │ + beq 95cdd4 <__cxa_atexit@plt+0x950858> │ │ │ │ ldr r3, [r8, #31] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b cdc2e4 <__cxa_atexit@plt+0xccfd68> │ │ │ │ + b cdc2b4 <__cxa_atexit@plt+0xccfd38> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95ce28 <__cxa_atexit@plt+0x9508ac> │ │ │ │ + ldr r7, [pc, #12] @ 95cdf8 <__cxa_atexit@plt+0x95087c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #168, 6 @ 0xa0000002 │ │ │ │ + cmpeq r9, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #31] │ │ │ │ add r5, r5, #4 │ │ │ │ - b cdc2e4 <__cxa_atexit@plt+0xccfd68> │ │ │ │ + b cdc2b4 <__cxa_atexit@plt+0xccfd38> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95ce8c <__cxa_atexit@plt+0x950910> │ │ │ │ - ldr r3, [pc, #60] @ 95ce9c <__cxa_atexit@plt+0x950920> │ │ │ │ + bhi 95ce5c <__cxa_atexit@plt+0x9508e0> │ │ │ │ + ldr r3, [pc, #60] @ 95ce6c <__cxa_atexit@plt+0x9508f0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95ce7c <__cxa_atexit@plt+0x950900> │ │ │ │ + beq 95ce4c <__cxa_atexit@plt+0x9508d0> │ │ │ │ ldr r7, [r8, #31] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95cea0 <__cxa_atexit@plt+0x950924> │ │ │ │ + ldr r7, [pc, #12] @ 95ce70 <__cxa_atexit@plt+0x9508f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdaa0 │ │ │ │ - cmpeq r9, #232, 2 @ 0x3a │ │ │ │ + cmpeq r9, #24, 4 @ 0x80000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95cef0 <__cxa_atexit@plt+0x950974> │ │ │ │ - ldr r3, [pc, #60] @ 95cf00 <__cxa_atexit@plt+0x950984> │ │ │ │ + bhi 95cec0 <__cxa_atexit@plt+0x950944> │ │ │ │ + ldr r3, [pc, #60] @ 95ced0 <__cxa_atexit@plt+0x950954> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95cee0 <__cxa_atexit@plt+0x950964> │ │ │ │ + beq 95ceb0 <__cxa_atexit@plt+0x950934> │ │ │ │ ldr r7, [r8, #63] @ 0x3f │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95cf04 <__cxa_atexit@plt+0x950988> │ │ │ │ + ldr r7, [pc, #12] @ 95ced4 <__cxa_atexit@plt+0x950958> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffd63c │ │ │ │ - cmpeq r9, #100, 2 │ │ │ │ + cmpeq r9, #148, 2 @ 0x25 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95cfb4 <__cxa_atexit@plt+0x950a38> │ │ │ │ - ldr r7, [pc, #176] @ 95cfd8 <__cxa_atexit@plt+0x950a5c> │ │ │ │ + bhi 95cf84 <__cxa_atexit@plt+0x950a08> │ │ │ │ + ldr r7, [pc, #176] @ 95cfa8 <__cxa_atexit@plt+0x950a2c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 95cf84 <__cxa_atexit@plt+0x950a08> │ │ │ │ - ldr r2, [pc, #160] @ 95cfdc <__cxa_atexit@plt+0x950a60> │ │ │ │ + beq 95cf54 <__cxa_atexit@plt+0x9509d8> │ │ │ │ + ldr r2, [pc, #160] @ 95cfac <__cxa_atexit@plt+0x950a30> │ │ │ │ ldr r7, [r8, #67] @ 0x43 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 95cf94 <__cxa_atexit@plt+0x950a18> │ │ │ │ + beq 95cf64 <__cxa_atexit@plt+0x9509e8> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 95cfa0 <__cxa_atexit@plt+0x950a24> │ │ │ │ + bne 95cf70 <__cxa_atexit@plt+0x9509f4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 95cfc4 <__cxa_atexit@plt+0x950a48> │ │ │ │ - ldr r3, [pc, #124] @ 95cfe8 <__cxa_atexit@plt+0x950a6c> │ │ │ │ + bcc 95cf94 <__cxa_atexit@plt+0x950a18> │ │ │ │ + ldr r3, [pc, #124] @ 95cfb8 <__cxa_atexit@plt+0x950a3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 95cfe4 <__cxa_atexit@plt+0x950a68> │ │ │ │ + ldr r7, [pc, #60] @ 95cfb4 <__cxa_atexit@plt+0x950a38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 95cfe0 <__cxa_atexit@plt+0x950a64> │ │ │ │ + ldr r7, [pc, #36] @ 95cfb0 <__cxa_atexit@plt+0x950a34> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmpeq r9, #20, 4 @ 0x40000001 │ │ │ │ - orreq r9, r0, #56 @ 0x38 │ │ │ │ - orreq r9, r0, #184 @ 0xb8 │ │ │ │ + cmpeq r9, #68, 4 @ 0x40000004 │ │ │ │ + orreq r9, r0, #104 @ 0x68 │ │ │ │ + orreq r9, r0, #232 @ 0xe8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 95d070 <__cxa_atexit@plt+0x950af4> │ │ │ │ + ldr r3, [pc, #116] @ 95d040 <__cxa_atexit@plt+0x950ac4> │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 95d044 <__cxa_atexit@plt+0x950ac8> │ │ │ │ + beq 95d014 <__cxa_atexit@plt+0x950a98> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95d04c <__cxa_atexit@plt+0x950ad0> │ │ │ │ + bne 95d01c <__cxa_atexit@plt+0x950aa0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95d060 <__cxa_atexit@plt+0x950ae4> │ │ │ │ - ldr r2, [pc, #76] @ 95d078 <__cxa_atexit@plt+0x950afc> │ │ │ │ + bcc 95d030 <__cxa_atexit@plt+0x950ab4> │ │ │ │ + ldr r2, [pc, #76] @ 95d048 <__cxa_atexit@plt+0x950acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 95d074 <__cxa_atexit@plt+0x950af8> │ │ │ │ + ldr r7, [pc, #32] @ 95d044 <__cxa_atexit@plt+0x950ac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r8, r0, #140, 30 @ 0x230 │ │ │ │ - orreq r8, r0, #248, 30 @ 0x3e0 │ │ │ │ + orreq r8, r0, #188, 30 @ 0x2f0 │ │ │ │ + orreq r9, r0, #40 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95d0c0 <__cxa_atexit@plt+0x950b44> │ │ │ │ + bne 95d090 <__cxa_atexit@plt+0x950b14> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95d0d4 <__cxa_atexit@plt+0x950b58> │ │ │ │ - ldr r2, [pc, #64] @ 95d0e8 <__cxa_atexit@plt+0x950b6c> │ │ │ │ + bcc 95d0a4 <__cxa_atexit@plt+0x950b28> │ │ │ │ + ldr r2, [pc, #64] @ 95d0b8 <__cxa_atexit@plt+0x950b3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 95d0e4 <__cxa_atexit@plt+0x950b68> │ │ │ │ + ldr r7, [pc, #28] @ 95d0b4 <__cxa_atexit@plt+0x950b38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r8, r0, #24, 30 @ 0x60 │ │ │ │ - orreq r8, r0, #124, 30 @ 0x1f0 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r8, r0, #72, 30 @ 0x120 │ │ │ │ + orreq r8, r0, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95d170 <__cxa_atexit@plt+0x950bf4> │ │ │ │ - ldr r7, [pc, #116] @ 95d180 <__cxa_atexit@plt+0x950c04> │ │ │ │ + bhi 95d140 <__cxa_atexit@plt+0x950bc4> │ │ │ │ + ldr r7, [pc, #116] @ 95d150 <__cxa_atexit@plt+0x950bd4> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ - beq 95d154 <__cxa_atexit@plt+0x950bd8> │ │ │ │ - ldr r1, [pc, #96] @ 95d184 <__cxa_atexit@plt+0x950c08> │ │ │ │ + beq 95d124 <__cxa_atexit@plt+0x950ba8> │ │ │ │ + ldr r1, [pc, #96] @ 95d154 <__cxa_atexit@plt+0x950bd8> │ │ │ │ ldr r7, [r8, #67] @ 0x43 │ │ │ │ ldr r0, [r8, #63] @ 0x3f │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2] │ │ │ │ ands r1, r7, #3 │ │ │ │ str r0, [r3] │ │ │ │ - beq 95d164 <__cxa_atexit@plt+0x950be8> │ │ │ │ + beq 95d134 <__cxa_atexit@plt+0x950bb8> │ │ │ │ cmp r1, #2 │ │ │ │ addeq r3, r7, #2 │ │ │ │ ldr r7, [r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95d188 <__cxa_atexit@plt+0x950c0c> │ │ │ │ + ldr r7, [pc, #16] @ 95d158 <__cxa_atexit@plt+0x950bdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq r9, #92 @ 0x5c │ │ │ │ + cmpeq r9, #140 @ 0x8c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #63] @ 0x3f │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ - ldr r2, [pc, #52] @ 95d1d8 <__cxa_atexit@plt+0x950c5c> │ │ │ │ + ldr r2, [pc, #52] @ 95d1a8 <__cxa_atexit@plt+0x950c2c> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 95d1cc <__cxa_atexit@plt+0x950c50> │ │ │ │ + beq 95d19c <__cxa_atexit@plt+0x950c20> │ │ │ │ cmp r2, #2 │ │ │ │ add r3, r5, #4 │ │ │ │ addeq r5, r7, #2 │ │ │ │ ldr r7, [r5] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ @@ -2442016,169 +2442004,169 @@ │ │ │ │ cmp r2, #2 │ │ │ │ addeq r3, r7, #2 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [r3] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #204, 30 @ 0x330 │ │ │ │ + cmpeq r9, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95d240 <__cxa_atexit@plt+0x950cc4> │ │ │ │ - ldr r2, [pc, #32] @ 95d248 <__cxa_atexit@plt+0x950ccc> │ │ │ │ + bhi 95d210 <__cxa_atexit@plt+0x950c94> │ │ │ │ + ldr r2, [pc, #32] @ 95d218 <__cxa_atexit@plt+0x950c9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #20] @ 95d24c <__cxa_atexit@plt+0x950cd0> │ │ │ │ + ldr r7, [pc, #20] @ 95d21c <__cxa_atexit@plt+0x950ca0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r0, #224, 24 @ 0xe000 │ │ │ │ - orreq sl, r0, #80, 18 @ 0x140000 │ │ │ │ - cmpeq r9, #132, 30 @ 0x210 │ │ │ │ + orreq r8, r0, #16, 26 @ 0x400 │ │ │ │ + orreq sl, r0, #128, 18 @ 0x200000 │ │ │ │ + cmpeq r9, #180, 30 @ 0x2d0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95d308 <__cxa_atexit@plt+0x950d8c> │ │ │ │ - ldr r1, [pc, #180] @ 95d328 <__cxa_atexit@plt+0x950dac> │ │ │ │ - ldr r7, [pc, #180] @ 95d32c <__cxa_atexit@plt+0x950db0> │ │ │ │ + bhi 95d2d8 <__cxa_atexit@plt+0x950d5c> │ │ │ │ + ldr r1, [pc, #180] @ 95d2f8 <__cxa_atexit@plt+0x950d7c> │ │ │ │ + ldr r7, [pc, #180] @ 95d2fc <__cxa_atexit@plt+0x950d80> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 95d2ec <__cxa_atexit@plt+0x950d70> │ │ │ │ + beq 95d2bc <__cxa_atexit@plt+0x950d40> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 95d2f8 <__cxa_atexit@plt+0x950d7c> │ │ │ │ + bne 95d2c8 <__cxa_atexit@plt+0x950d4c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #24 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 95d314 <__cxa_atexit@plt+0x950d98> │ │ │ │ - ldr r3, [pc, #128] @ 95d334 <__cxa_atexit@plt+0x950db8> │ │ │ │ + bcc 95d2e4 <__cxa_atexit@plt+0x950d68> │ │ │ │ + ldr r3, [pc, #128] @ 95d304 <__cxa_atexit@plt+0x950d88> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ - ldr r3, [pc, #116] @ 95d338 <__cxa_atexit@plt+0x950dbc> │ │ │ │ + ldr r3, [pc, #116] @ 95d308 <__cxa_atexit@plt+0x950d8c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r1, [pc, #112] @ 95d33c <__cxa_atexit@plt+0x950dc0> │ │ │ │ + ldr r1, [pc, #112] @ 95d30c <__cxa_atexit@plt+0x950d90> │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r3, [r6, #20] │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 95d330 <__cxa_atexit@plt+0x950db4> │ │ │ │ + ldr r7, [pc, #48] @ 95d300 <__cxa_atexit@plt+0x950d84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r8, r0, #140, 24 @ 0x8c00 │ │ │ │ - orreq r8, r0, #20, 24 @ 0x1400 │ │ │ │ + orreq r8, r0, #188, 24 @ 0xbc00 │ │ │ │ + orreq r8, r0, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - orreq r8, r0, #80, 24 @ 0x5000 │ │ │ │ - orreq r8, r0, #84, 24 @ 0x5400 │ │ │ │ - cmpeq r9, #148, 28 @ 0x940 │ │ │ │ + orreq r8, r0, #128, 24 @ 0x8000 │ │ │ │ + orreq r8, r0, #132, 24 @ 0x8400 │ │ │ │ + cmpeq r9, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95d3ac <__cxa_atexit@plt+0x950e30> │ │ │ │ + bne 95d37c <__cxa_atexit@plt+0x950e00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95d3c0 <__cxa_atexit@plt+0x950e44> │ │ │ │ - ldr r2, [pc, #100] @ 95d3d4 <__cxa_atexit@plt+0x950e58> │ │ │ │ - ldr r1, [pc, #100] @ 95d3d8 <__cxa_atexit@plt+0x950e5c> │ │ │ │ + bcc 95d390 <__cxa_atexit@plt+0x950e14> │ │ │ │ + ldr r2, [pc, #100] @ 95d3a4 <__cxa_atexit@plt+0x950e28> │ │ │ │ + ldr r1, [pc, #100] @ 95d3a8 <__cxa_atexit@plt+0x950e2c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r2, [pc, #80] @ 95d3dc <__cxa_atexit@plt+0x950e60> │ │ │ │ + ldr r2, [pc, #80] @ 95d3ac <__cxa_atexit@plt+0x950e30> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r6, [r6, #16] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 95d3d0 <__cxa_atexit@plt+0x950e54> │ │ │ │ + ldr r7, [pc, #28] @ 95d3a0 <__cxa_atexit@plt+0x950e24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r8, r0, #96, 22 @ 0x18000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r8, r0, #144, 22 @ 0x24000 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - orreq r8, r0, #156, 22 @ 0x27000 │ │ │ │ - orreq r8, r0, #148, 22 @ 0x25000 │ │ │ │ - cmpeq r9, #244, 26 @ 0x3d00 │ │ │ │ + orreq r8, r0, #204, 22 @ 0x33000 │ │ │ │ + orreq r8, r0, #196, 22 @ 0x31000 │ │ │ │ + cmpeq r9, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95d418 <__cxa_atexit@plt+0x950e9c> │ │ │ │ - ldr r2, [pc, #32] @ 95d420 <__cxa_atexit@plt+0x950ea4> │ │ │ │ + bhi 95d3e8 <__cxa_atexit@plt+0x950e6c> │ │ │ │ + ldr r2, [pc, #32] @ 95d3f0 <__cxa_atexit@plt+0x950e74> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #20] @ 95d424 <__cxa_atexit@plt+0x950ea8> │ │ │ │ + ldr r7, [pc, #20] @ 95d3f4 <__cxa_atexit@plt+0x950e78> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r8, r0, #8, 22 @ 0x2000 │ │ │ │ - orreq sl, r0, #120, 14 @ 0x1e00000 │ │ │ │ - cmpeq r9, #168, 26 @ 0x2a00 │ │ │ │ + orreq r8, r0, #56, 22 @ 0xe000 │ │ │ │ + orreq sl, r0, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq r9, #216, 26 @ 0x3600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95d4c8 <__cxa_atexit@plt+0x950f4c> │ │ │ │ - ldr r7, [pc, #164] @ 95d4f0 <__cxa_atexit@plt+0x950f74> │ │ │ │ + bhi 95d498 <__cxa_atexit@plt+0x950f1c> │ │ │ │ + ldr r7, [pc, #164] @ 95d4c0 <__cxa_atexit@plt+0x950f44> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 95d4b8 <__cxa_atexit@plt+0x950f3c> │ │ │ │ + beq 95d488 <__cxa_atexit@plt+0x950f0c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #36 @ 0x24 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 95d4d8 <__cxa_atexit@plt+0x950f5c> │ │ │ │ - ldr r9, [pc, #136] @ 95d4f8 <__cxa_atexit@plt+0x950f7c> │ │ │ │ - ldr r3, [pc, #136] @ 95d4fc <__cxa_atexit@plt+0x950f80> │ │ │ │ - ldr lr, [pc, #136] @ 95d500 <__cxa_atexit@plt+0x950f84> │ │ │ │ + bcc 95d4a8 <__cxa_atexit@plt+0x950f2c> │ │ │ │ + ldr r9, [pc, #136] @ 95d4c8 <__cxa_atexit@plt+0x950f4c> │ │ │ │ + ldr r3, [pc, #136] @ 95d4cc <__cxa_atexit@plt+0x950f50> │ │ │ │ + ldr lr, [pc, #136] @ 95d4d0 <__cxa_atexit@plt+0x950f54> │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r8, #63] @ 0x3f │ │ │ │ ldr r7, [r8, #67] @ 0x43 │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ @@ -2442192,40 +2442180,40 @@ │ │ │ │ sub r7, r2, #6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 95d4f4 <__cxa_atexit@plt+0x950f78> │ │ │ │ + ldr r7, [pc, #36] @ 95d4c4 <__cxa_atexit@plt+0x950f48> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmpeq r9, #20, 26 @ 0x500 │ │ │ │ + cmpeq r9, #68, 26 @ 0x1100 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - orreq r8, r0, #164, 20 @ 0xa4000 │ │ │ │ - cmpeq r9, #208, 24 @ 0xd000 │ │ │ │ + orreq r8, r0, #212, 20 @ 0xd4000 │ │ │ │ + cmpeq r9, #0, 26 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95d570 <__cxa_atexit@plt+0x950ff4> │ │ │ │ - ldr r8, [pc, #80] @ 95d57c <__cxa_atexit@plt+0x951000> │ │ │ │ - ldr r1, [pc, #80] @ 95d580 <__cxa_atexit@plt+0x951004> │ │ │ │ - ldr lr, [pc, #80] @ 95d584 <__cxa_atexit@plt+0x951008> │ │ │ │ + bcc 95d540 <__cxa_atexit@plt+0x950fc4> │ │ │ │ + ldr r8, [pc, #80] @ 95d54c <__cxa_atexit@plt+0x950fd0> │ │ │ │ + ldr r1, [pc, #80] @ 95d550 <__cxa_atexit@plt+0x950fd4> │ │ │ │ + ldr lr, [pc, #80] @ 95d554 <__cxa_atexit@plt+0x950fd8> │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r7, #63] @ 0x3f │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ @@ -2442236,261 +2442224,261 @@ │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r3, [r3, #32] │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - orreq r8, r0, #232, 18 @ 0x3a0000 │ │ │ │ + orreq r8, r0, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95d5d4 <__cxa_atexit@plt+0x951058> │ │ │ │ - ldr r3, [pc, #60] @ 95d5e4 <__cxa_atexit@plt+0x951068> │ │ │ │ + bhi 95d5a4 <__cxa_atexit@plt+0x951028> │ │ │ │ + ldr r3, [pc, #60] @ 95d5b4 <__cxa_atexit@plt+0x951038> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95d5c4 <__cxa_atexit@plt+0x951048> │ │ │ │ + beq 95d594 <__cxa_atexit@plt+0x951018> │ │ │ │ ldr r7, [r8, #59] @ 0x3b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95d5e8 <__cxa_atexit@plt+0x95106c> │ │ │ │ + ldr r7, [pc, #12] @ 95d5b8 <__cxa_atexit@plt+0x95103c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcfd8 │ │ │ │ - cmpeq r9, #132, 20 @ 0x84000 │ │ │ │ + cmpeq r9, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95d638 <__cxa_atexit@plt+0x9510bc> │ │ │ │ - ldr r3, [pc, #60] @ 95d648 <__cxa_atexit@plt+0x9510cc> │ │ │ │ + bhi 95d608 <__cxa_atexit@plt+0x95108c> │ │ │ │ + ldr r3, [pc, #60] @ 95d618 <__cxa_atexit@plt+0x95109c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95d628 <__cxa_atexit@plt+0x9510ac> │ │ │ │ + beq 95d5f8 <__cxa_atexit@plt+0x95107c> │ │ │ │ ldr r7, [r8, #55] @ 0x37 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95d64c <__cxa_atexit@plt+0x9510d0> │ │ │ │ + ldr r7, [pc, #12] @ 95d61c <__cxa_atexit@plt+0x9510a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcff4 │ │ │ │ - cmpeq r9, #36, 20 @ 0x24000 │ │ │ │ + cmpeq r9, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95d69c <__cxa_atexit@plt+0x951120> │ │ │ │ - ldr r3, [pc, #60] @ 95d6ac <__cxa_atexit@plt+0x951130> │ │ │ │ + bhi 95d66c <__cxa_atexit@plt+0x9510f0> │ │ │ │ + ldr r3, [pc, #60] @ 95d67c <__cxa_atexit@plt+0x951100> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95d68c <__cxa_atexit@plt+0x951110> │ │ │ │ + beq 95d65c <__cxa_atexit@plt+0x9510e0> │ │ │ │ ldr r7, [r8, #75] @ 0x4b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95d6b0 <__cxa_atexit@plt+0x951134> │ │ │ │ + ldr r7, [pc, #12] @ 95d680 <__cxa_atexit@plt+0x951104> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcd10 │ │ │ │ - cmpeq r9, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq r9, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95d700 <__cxa_atexit@plt+0x951184> │ │ │ │ - ldr r3, [pc, #60] @ 95d710 <__cxa_atexit@plt+0x951194> │ │ │ │ + bhi 95d6d0 <__cxa_atexit@plt+0x951154> │ │ │ │ + ldr r3, [pc, #60] @ 95d6e0 <__cxa_atexit@plt+0x951164> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95d6f0 <__cxa_atexit@plt+0x951174> │ │ │ │ + beq 95d6c0 <__cxa_atexit@plt+0x951144> │ │ │ │ ldr r7, [r8, #71] @ 0x47 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95d714 <__cxa_atexit@plt+0x951198> │ │ │ │ + ldr r7, [pc, #12] @ 95d6e4 <__cxa_atexit@plt+0x951168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcd2c │ │ │ │ - cmpeq r9, #76, 18 @ 0x130000 │ │ │ │ + cmpeq r9, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95d7c4 <__cxa_atexit@plt+0x951248> │ │ │ │ - ldr r7, [pc, #176] @ 95d7e8 <__cxa_atexit@plt+0x95126c> │ │ │ │ + bhi 95d794 <__cxa_atexit@plt+0x951218> │ │ │ │ + ldr r7, [pc, #176] @ 95d7b8 <__cxa_atexit@plt+0x95123c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 95d794 <__cxa_atexit@plt+0x951218> │ │ │ │ - ldr r2, [pc, #160] @ 95d7ec <__cxa_atexit@plt+0x951270> │ │ │ │ + beq 95d764 <__cxa_atexit@plt+0x9511e8> │ │ │ │ + ldr r2, [pc, #160] @ 95d7bc <__cxa_atexit@plt+0x951240> │ │ │ │ ldr r7, [r8, #67] @ 0x43 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 95d7a4 <__cxa_atexit@plt+0x951228> │ │ │ │ + beq 95d774 <__cxa_atexit@plt+0x9511f8> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 95d7b0 <__cxa_atexit@plt+0x951234> │ │ │ │ + bne 95d780 <__cxa_atexit@plt+0x951204> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 95d7d4 <__cxa_atexit@plt+0x951258> │ │ │ │ - ldr r3, [pc, #124] @ 95d7f8 <__cxa_atexit@plt+0x95127c> │ │ │ │ + bcc 95d7a4 <__cxa_atexit@plt+0x951228> │ │ │ │ + ldr r3, [pc, #124] @ 95d7c8 <__cxa_atexit@plt+0x95124c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 95d7f4 <__cxa_atexit@plt+0x951278> │ │ │ │ + ldr r7, [pc, #60] @ 95d7c4 <__cxa_atexit@plt+0x951248> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 95d7f0 <__cxa_atexit@plt+0x951274> │ │ │ │ + ldr r7, [pc, #36] @ 95d7c0 <__cxa_atexit@plt+0x951244> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmpeq r9, #48, 20 @ 0x30000 │ │ │ │ - orreq r8, r0, #40, 16 @ 0x280000 │ │ │ │ - orreq r8, r0, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq r9, #96, 20 @ 0x60000 │ │ │ │ + orreq r8, r0, #88, 16 @ 0x580000 │ │ │ │ + orreq r8, r0, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 95d880 <__cxa_atexit@plt+0x951304> │ │ │ │ + ldr r3, [pc, #116] @ 95d850 <__cxa_atexit@plt+0x9512d4> │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 95d854 <__cxa_atexit@plt+0x9512d8> │ │ │ │ + beq 95d824 <__cxa_atexit@plt+0x9512a8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95d85c <__cxa_atexit@plt+0x9512e0> │ │ │ │ + bne 95d82c <__cxa_atexit@plt+0x9512b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95d870 <__cxa_atexit@plt+0x9512f4> │ │ │ │ - ldr r2, [pc, #76] @ 95d888 <__cxa_atexit@plt+0x95130c> │ │ │ │ + bcc 95d840 <__cxa_atexit@plt+0x9512c4> │ │ │ │ + ldr r2, [pc, #76] @ 95d858 <__cxa_atexit@plt+0x9512dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 95d884 <__cxa_atexit@plt+0x951308> │ │ │ │ + ldr r7, [pc, #32] @ 95d854 <__cxa_atexit@plt+0x9512d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r8, r0, #124, 14 @ 0x1f00000 │ │ │ │ - orreq r8, r0, #232, 14 @ 0x3a00000 │ │ │ │ + orreq r8, r0, #172, 14 @ 0x2b00000 │ │ │ │ + orreq r8, r0, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95d8d0 <__cxa_atexit@plt+0x951354> │ │ │ │ + bne 95d8a0 <__cxa_atexit@plt+0x951324> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 95d8e4 <__cxa_atexit@plt+0x951368> │ │ │ │ - ldr r2, [pc, #64] @ 95d8f8 <__cxa_atexit@plt+0x95137c> │ │ │ │ + bcc 95d8b4 <__cxa_atexit@plt+0x951338> │ │ │ │ + ldr r2, [pc, #64] @ 95d8c8 <__cxa_atexit@plt+0x95134c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 95d8f4 <__cxa_atexit@plt+0x951378> │ │ │ │ + ldr r7, [pc, #28] @ 95d8c4 <__cxa_atexit@plt+0x951348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r8, r0, #8, 14 @ 0x200000 │ │ │ │ - orreq r8, r0, #108, 14 @ 0x1b00000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r8, r0, #56, 14 @ 0xe00000 │ │ │ │ + orreq r8, r0, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95d994 <__cxa_atexit@plt+0x951418> │ │ │ │ - ldr r7, [pc, #160] @ 95d9bc <__cxa_atexit@plt+0x951440> │ │ │ │ + bhi 95d964 <__cxa_atexit@plt+0x9513e8> │ │ │ │ + ldr r7, [pc, #160] @ 95d98c <__cxa_atexit@plt+0x951410> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 95d984 <__cxa_atexit@plt+0x951408> │ │ │ │ + beq 95d954 <__cxa_atexit@plt+0x9513d8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 95d9a4 <__cxa_atexit@plt+0x951428> │ │ │ │ + bcc 95d974 <__cxa_atexit@plt+0x9513f8> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ ldr r3, [r8, #23] │ │ │ │ ldr r1, [r8, #35] @ 0x23 │ │ │ │ ldr r0, [r8, #39] @ 0x27 │ │ │ │ ldr lr, [r8, #47] @ 0x2f │ │ │ │ ldr r8, [r8, #51] @ 0x33 │ │ │ │ - ldr r9, [pc, #108] @ 95d9c4 <__cxa_atexit@plt+0x951448> │ │ │ │ + ldr r9, [pc, #108] @ 95d994 <__cxa_atexit@plt+0x951418> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r9, [r6, #4] │ │ │ │ str r3, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ @@ -2442499,1019 +2442487,1019 @@ │ │ │ │ sub r7, r2, #23 │ │ │ │ mov r6, r2 │ │ │ │ bx ip │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 95d9c0 <__cxa_atexit@plt+0x951444> │ │ │ │ + ldr r7, [pc, #36] @ 95d990 <__cxa_atexit@plt+0x951414> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq r9, #100, 16 @ 0x640000 │ │ │ │ - orreq r9, r0, #4, 14 @ 0x100000 │ │ │ │ + cmpeq r9, #148, 16 @ 0x940000 │ │ │ │ + orreq r9, r0, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95da2c <__cxa_atexit@plt+0x9514b0> │ │ │ │ + bcc 95d9fc <__cxa_atexit@plt+0x951480> │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r1, [r7, #23] │ │ │ │ ldr r0, [r7, #35] @ 0x23 │ │ │ │ ldr lr, [r7, #39] @ 0x27 │ │ │ │ ldr r8, [r7, #47] @ 0x2f │ │ │ │ ldr r7, [r7, #51] @ 0x33 │ │ │ │ - ldr r9, [pc, #52] @ 95da38 <__cxa_atexit@plt+0x9514bc> │ │ │ │ + ldr r9, [pc, #52] @ 95da08 <__cxa_atexit@plt+0x95148c> │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str r7, [r3, #28] │ │ │ │ sub r7, r6, #23 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str lr, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ bx ip │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r9, r0, #88, 12 @ 0x5800000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r9, r0, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95da88 <__cxa_atexit@plt+0x95150c> │ │ │ │ - ldr r3, [pc, #60] @ 95da98 <__cxa_atexit@plt+0x95151c> │ │ │ │ + bhi 95da58 <__cxa_atexit@plt+0x9514dc> │ │ │ │ + ldr r3, [pc, #60] @ 95da68 <__cxa_atexit@plt+0x9514ec> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95da78 <__cxa_atexit@plt+0x9514fc> │ │ │ │ + beq 95da48 <__cxa_atexit@plt+0x9514cc> │ │ │ │ ldr r7, [r8, #51] @ 0x33 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95da9c <__cxa_atexit@plt+0x951520> │ │ │ │ + ldr r7, [pc, #12] @ 95da6c <__cxa_atexit@plt+0x9514f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcc24 │ │ │ │ - cmpeq r9, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq r9, #8, 12 @ 0x800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95daec <__cxa_atexit@plt+0x951570> │ │ │ │ - ldr r3, [pc, #60] @ 95dafc <__cxa_atexit@plt+0x951580> │ │ │ │ + bhi 95dabc <__cxa_atexit@plt+0x951540> │ │ │ │ + ldr r3, [pc, #60] @ 95dacc <__cxa_atexit@plt+0x951550> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95dadc <__cxa_atexit@plt+0x951560> │ │ │ │ + beq 95daac <__cxa_atexit@plt+0x951530> │ │ │ │ ldr r7, [r8, #43] @ 0x2b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95db00 <__cxa_atexit@plt+0x951584> │ │ │ │ + ldr r7, [pc, #12] @ 95dad0 <__cxa_atexit@plt+0x951554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffccc0 │ │ │ │ - cmpeq r9, #124, 10 @ 0x1f000000 │ │ │ │ + cmpeq r9, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95db50 <__cxa_atexit@plt+0x9515d4> │ │ │ │ - ldr r3, [pc, #60] @ 95db60 <__cxa_atexit@plt+0x9515e4> │ │ │ │ + bhi 95db20 <__cxa_atexit@plt+0x9515a4> │ │ │ │ + ldr r3, [pc, #60] @ 95db30 <__cxa_atexit@plt+0x9515b4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95db40 <__cxa_atexit@plt+0x9515c4> │ │ │ │ + beq 95db10 <__cxa_atexit@plt+0x951594> │ │ │ │ ldr r7, [r8, #47] @ 0x2f │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95db64 <__cxa_atexit@plt+0x9515e8> │ │ │ │ + ldr r7, [pc, #12] @ 95db34 <__cxa_atexit@plt+0x9515b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcbdc │ │ │ │ - cmpeq r9, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq r9, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95dbb4 <__cxa_atexit@plt+0x951638> │ │ │ │ - ldr r3, [pc, #60] @ 95dbc4 <__cxa_atexit@plt+0x951648> │ │ │ │ + bhi 95db84 <__cxa_atexit@plt+0x951608> │ │ │ │ + ldr r3, [pc, #60] @ 95db94 <__cxa_atexit@plt+0x951618> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95dba4 <__cxa_atexit@plt+0x951628> │ │ │ │ + beq 95db74 <__cxa_atexit@plt+0x9515f8> │ │ │ │ ldr r7, [r8, #39] @ 0x27 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95dbc8 <__cxa_atexit@plt+0x95164c> │ │ │ │ + ldr r7, [pc, #12] @ 95db98 <__cxa_atexit@plt+0x95161c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcc78 │ │ │ │ - cmpeq r9, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq r9, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95dc18 <__cxa_atexit@plt+0x95169c> │ │ │ │ - ldr r3, [pc, #60] @ 95dc28 <__cxa_atexit@plt+0x9516ac> │ │ │ │ + bhi 95dbe8 <__cxa_atexit@plt+0x95166c> │ │ │ │ + ldr r3, [pc, #60] @ 95dbf8 <__cxa_atexit@plt+0x95167c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95dc08 <__cxa_atexit@plt+0x95168c> │ │ │ │ + beq 95dbd8 <__cxa_atexit@plt+0x95165c> │ │ │ │ ldr r3, [r8, #79] @ 0x4f │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9d24d4 <__cxa_atexit@plt+0x9c5f58> │ │ │ │ + b 9d24a4 <__cxa_atexit@plt+0x9c5f28> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95dc2c <__cxa_atexit@plt+0x9516b0> │ │ │ │ + ldr r7, [pc, #12] @ 95dbfc <__cxa_atexit@plt+0x951680> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #244, 10 @ 0x3d000000 │ │ │ │ + cmpeq r9, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #79] @ 0x4f │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9d24d4 <__cxa_atexit@plt+0x9c5f58> │ │ │ │ + b 9d24a4 <__cxa_atexit@plt+0x9c5f28> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95dc90 <__cxa_atexit@plt+0x951714> │ │ │ │ - ldr r3, [pc, #60] @ 95dca0 <__cxa_atexit@plt+0x951724> │ │ │ │ + bhi 95dc60 <__cxa_atexit@plt+0x9516e4> │ │ │ │ + ldr r3, [pc, #60] @ 95dc70 <__cxa_atexit@plt+0x9516f4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95dc80 <__cxa_atexit@plt+0x951704> │ │ │ │ + beq 95dc50 <__cxa_atexit@plt+0x9516d4> │ │ │ │ ldr r3, [r8, #79] @ 0x4f │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9d29d0 <__cxa_atexit@plt+0x9c6454> │ │ │ │ + b 9d29a0 <__cxa_atexit@plt+0x9c6424> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95dca4 <__cxa_atexit@plt+0x951728> │ │ │ │ + ldr r7, [pc, #12] @ 95dc74 <__cxa_atexit@plt+0x9516f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq r9, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #79] @ 0x4f │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9d29d0 <__cxa_atexit@plt+0x9c6454> │ │ │ │ + b 9d29a0 <__cxa_atexit@plt+0x9c6424> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95dd08 <__cxa_atexit@plt+0x95178c> │ │ │ │ - ldr r3, [pc, #60] @ 95dd18 <__cxa_atexit@plt+0x95179c> │ │ │ │ + bhi 95dcd8 <__cxa_atexit@plt+0x95175c> │ │ │ │ + ldr r3, [pc, #60] @ 95dce8 <__cxa_atexit@plt+0x95176c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95dcf8 <__cxa_atexit@plt+0x95177c> │ │ │ │ + beq 95dcc8 <__cxa_atexit@plt+0x95174c> │ │ │ │ ldr r3, [r8, #79] @ 0x4f │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9d2800 <__cxa_atexit@plt+0x9c6284> │ │ │ │ + b 9d27d0 <__cxa_atexit@plt+0x9c6254> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95dd1c <__cxa_atexit@plt+0x9517a0> │ │ │ │ + ldr r7, [pc, #12] @ 95dcec <__cxa_atexit@plt+0x951770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #12, 10 @ 0x3000000 │ │ │ │ + cmpeq r9, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #79] @ 0x4f │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9d2800 <__cxa_atexit@plt+0x9c6284> │ │ │ │ + b 9d27d0 <__cxa_atexit@plt+0x9c6254> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95dd80 <__cxa_atexit@plt+0x951804> │ │ │ │ - ldr r3, [pc, #60] @ 95dd90 <__cxa_atexit@plt+0x951814> │ │ │ │ + bhi 95dd50 <__cxa_atexit@plt+0x9517d4> │ │ │ │ + ldr r3, [pc, #60] @ 95dd60 <__cxa_atexit@plt+0x9517e4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95dd70 <__cxa_atexit@plt+0x9517f4> │ │ │ │ + beq 95dd40 <__cxa_atexit@plt+0x9517c4> │ │ │ │ ldr r3, [r8, #79] @ 0x4f │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b 9d2ba0 <__cxa_atexit@plt+0x9c6624> │ │ │ │ + b 9d2b70 <__cxa_atexit@plt+0x9c65f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95dd94 <__cxa_atexit@plt+0x951818> │ │ │ │ + ldr r7, [pc, #12] @ 95dd64 <__cxa_atexit@plt+0x9517e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #152, 8 @ 0x98000000 │ │ │ │ + cmpeq r9, #200, 8 @ 0xc8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #79] @ 0x4f │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9d2ba0 <__cxa_atexit@plt+0x9c6624> │ │ │ │ + b 9d2b70 <__cxa_atexit@plt+0x9c65f4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95ddf8 <__cxa_atexit@plt+0x95187c> │ │ │ │ - ldr r3, [pc, #60] @ 95de08 <__cxa_atexit@plt+0x95188c> │ │ │ │ + bhi 95ddc8 <__cxa_atexit@plt+0x95184c> │ │ │ │ + ldr r3, [pc, #60] @ 95ddd8 <__cxa_atexit@plt+0x95185c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95dde8 <__cxa_atexit@plt+0x95186c> │ │ │ │ + beq 95ddb8 <__cxa_atexit@plt+0x95183c> │ │ │ │ ldr r7, [r8, #15] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95de0c <__cxa_atexit@plt+0x951890> │ │ │ │ + ldr r7, [pc, #12] @ 95dddc <__cxa_atexit@plt+0x951860> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffcd34 │ │ │ │ - cmpeq r9, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq r9, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95de5c <__cxa_atexit@plt+0x9518e0> │ │ │ │ - ldr r3, [pc, #60] @ 95de6c <__cxa_atexit@plt+0x9518f0> │ │ │ │ + bhi 95de2c <__cxa_atexit@plt+0x9518b0> │ │ │ │ + ldr r3, [pc, #60] @ 95de3c <__cxa_atexit@plt+0x9518c0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95de4c <__cxa_atexit@plt+0x9518d0> │ │ │ │ + beq 95de1c <__cxa_atexit@plt+0x9518a0> │ │ │ │ ldr r7, [r8, #91] @ 0x5b │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 95de70 <__cxa_atexit@plt+0x9518f4> │ │ │ │ + ldr r7, [pc, #12] @ 95de40 <__cxa_atexit@plt+0x9518c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffc350 │ │ │ │ - cmpeq r9, #220, 2 @ 0x37 │ │ │ │ - cmpeq r9, #80, 8 @ 0x50000000 │ │ │ │ + cmpeq r9, #12, 4 @ 0xc0000000 │ │ │ │ + cmpeq r9, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 95de98 <__cxa_atexit@plt+0x95191c> │ │ │ │ + ldr r7, [pc, #12] @ 95de68 <__cxa_atexit@plt+0x9518ec> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #64, 8 @ 0x40000000 │ │ │ │ - cmpeq r9, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq r9, #112, 8 @ 0x70000000 │ │ │ │ + cmpeq r9, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95df20 <__cxa_atexit@plt+0x9519a4> │ │ │ │ - ldr r3, [pc, #112] @ 95df30 <__cxa_atexit@plt+0x9519b4> │ │ │ │ + bhi 95def0 <__cxa_atexit@plt+0x951974> │ │ │ │ + ldr r3, [pc, #112] @ 95df00 <__cxa_atexit@plt+0x951984> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 95def0 <__cxa_atexit@plt+0x951974> │ │ │ │ + beq 95dec0 <__cxa_atexit@plt+0x951944> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 95df00 <__cxa_atexit@plt+0x951984> │ │ │ │ + beq 95ded0 <__cxa_atexit@plt+0x951954> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95df10 <__cxa_atexit@plt+0x951994> │ │ │ │ - ldr r7, [pc, #80] @ 95df38 <__cxa_atexit@plt+0x9519bc> │ │ │ │ + bne 95dee0 <__cxa_atexit@plt+0x951964> │ │ │ │ + ldr r7, [pc, #80] @ 95df08 <__cxa_atexit@plt+0x95198c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 95df3c <__cxa_atexit@plt+0x9519c0> │ │ │ │ + ldr r7, [pc, #52] @ 95df0c <__cxa_atexit@plt+0x951990> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 95df34 <__cxa_atexit@plt+0x9519b8> │ │ │ │ + ldr r7, [pc, #28] @ 95df04 <__cxa_atexit@plt+0x951988> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 95df40 <__cxa_atexit@plt+0x9519c4> │ │ │ │ + ldr r7, [pc, #24] @ 95df10 <__cxa_atexit@plt+0x951994> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq r9, #16, 8 @ 0x10000000 │ │ │ │ - cmpeq r9, #36, 8 @ 0x24000000 │ │ │ │ - cmpeq r9, #172, 6 @ 0xb0000002 │ │ │ │ - cmpeq r9, #52, 8 @ 0x34000000 │ │ │ │ - cmpeq r9, #0, 8 │ │ │ │ + cmpeq r9, #64, 8 @ 0x40000000 │ │ │ │ + cmpeq r9, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq r9, #220, 6 @ 0x70000003 │ │ │ │ + cmpeq r9, #100, 8 @ 0x64000000 │ │ │ │ + cmpeq r9, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 95df78 <__cxa_atexit@plt+0x9519fc> │ │ │ │ + beq 95df48 <__cxa_atexit@plt+0x9519cc> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 95df88 <__cxa_atexit@plt+0x951a0c> │ │ │ │ - ldr r7, [pc, #48] @ 95dfa0 <__cxa_atexit@plt+0x951a24> │ │ │ │ + bne 95df58 <__cxa_atexit@plt+0x9519dc> │ │ │ │ + ldr r7, [pc, #48] @ 95df70 <__cxa_atexit@plt+0x9519f4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 95df9c <__cxa_atexit@plt+0x951a20> │ │ │ │ + ldr r7, [pc, #28] @ 95df6c <__cxa_atexit@plt+0x9519f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 95df98 <__cxa_atexit@plt+0x951a1c> │ │ │ │ + ldr r7, [pc, #8] @ 95df68 <__cxa_atexit@plt+0x9519ec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #152, 6 @ 0x60000002 │ │ │ │ - cmpeq r9, #140, 6 @ 0x30000002 │ │ │ │ - cmpeq r9, #68, 6 @ 0x10000001 │ │ │ │ - cmpeq r9, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq r9, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq r9, #188, 6 @ 0xf0000002 │ │ │ │ + cmpeq r9, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq r9, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r7, [pc, #12] @ 95dfc8 <__cxa_atexit@plt+0x951a4c> │ │ │ │ + ldr r7, [pc, #12] @ 95df98 <__cxa_atexit@plt+0x951a1c> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #252, 6 @ 0xf0000003 │ │ │ │ - cmpeq r9, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq r9, #44, 8 @ 0x2c000000 │ │ │ │ + cmpeq r9, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95e020 <__cxa_atexit@plt+0x951aa4> │ │ │ │ - ldr r3, [pc, #64] @ 95e030 <__cxa_atexit@plt+0x951ab4> │ │ │ │ + bhi 95dff0 <__cxa_atexit@plt+0x951a74> │ │ │ │ + ldr r3, [pc, #64] @ 95e000 <__cxa_atexit@plt+0x951a84> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 95e010 <__cxa_atexit@plt+0x951a94> │ │ │ │ - ldr r7, [pc, #48] @ 95e034 <__cxa_atexit@plt+0x951ab8> │ │ │ │ + beq 95dfe0 <__cxa_atexit@plt+0x951a64> │ │ │ │ + ldr r7, [pc, #48] @ 95e004 <__cxa_atexit@plt+0x951a88> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 95e038 <__cxa_atexit@plt+0x951abc> │ │ │ │ + ldr r7, [pc, #16] @ 95e008 <__cxa_atexit@plt+0x951a8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r9, #152, 6 @ 0x60000002 │ │ │ │ - cmpeq r9, #180, 6 @ 0xd0000002 │ │ │ │ - cmpeq r9, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq r9, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq r9, #228, 6 @ 0x90000003 │ │ │ │ + cmpeq r9, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 95e05c <__cxa_atexit@plt+0x951ae0> │ │ │ │ + ldr r7, [pc, #12] @ 95e02c <__cxa_atexit@plt+0x951ab0> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #76, 6 @ 0x30000001 │ │ │ │ + cmpeq r9, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 95e080 <__cxa_atexit@plt+0x951b04> │ │ │ │ + ldr r7, [pc, #12] @ 95e050 <__cxa_atexit@plt+0x951ad4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #108, 30 @ 0x1b0 │ │ │ │ + orreq r7, r0, #156, 30 @ 0x270 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 95e0a4 <__cxa_atexit@plt+0x951b28> │ │ │ │ + ldr r7, [pc, #12] @ 95e074 <__cxa_atexit@plt+0x951af8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #72, 30 @ 0x120 │ │ │ │ - cmpeq r9, #160, 12 @ 0xa000000 │ │ │ │ + orreq r7, r0, #120, 30 @ 0x1e0 │ │ │ │ + cmpeq r9, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub r9, r5, #8 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 95e100 <__cxa_atexit@plt+0x951b84> │ │ │ │ + bhi 95e0d0 <__cxa_atexit@plt+0x951b54> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 95e0f8 <__cxa_atexit@plt+0x951b7c> │ │ │ │ - ldr r3, [pc, #44] @ 95e108 <__cxa_atexit@plt+0x951b8c> │ │ │ │ - ldr r2, [pc, #44] @ 95e10c <__cxa_atexit@plt+0x951b90> │ │ │ │ + beq 95e0c8 <__cxa_atexit@plt+0x951b4c> │ │ │ │ + ldr r3, [pc, #44] @ 95e0d8 <__cxa_atexit@plt+0x951b5c> │ │ │ │ + ldr r2, [pc, #44] @ 95e0dc <__cxa_atexit@plt+0x951b60> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r9 │ │ │ │ - b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ + b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #92, 12 @ 0x5c00000 │ │ │ │ - orreq r7, r0, #48, 28 @ 0x300 │ │ │ │ + cmpeq r9, #140, 12 @ 0x8c00000 │ │ │ │ + orreq r7, r0, #96, 28 @ 0x600 │ │ │ │ ldm r5, {r3, r7} │ │ │ │ cmp r3, #0 │ │ │ │ - beq 95e14c <__cxa_atexit@plt+0x951bd0> │ │ │ │ + beq 95e11c <__cxa_atexit@plt+0x951ba0> │ │ │ │ cmp r3, #1 │ │ │ │ - beq 95e13c <__cxa_atexit@plt+0x951bc0> │ │ │ │ + beq 95e10c <__cxa_atexit@plt+0x951b90> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95e164 <__cxa_atexit@plt+0x951be8> │ │ │ │ - ldr r3, [pc, #76] @ 95e180 <__cxa_atexit@plt+0x951c04> │ │ │ │ + bne 95e134 <__cxa_atexit@plt+0x951bb8> │ │ │ │ + ldr r3, [pc, #76] @ 95e150 <__cxa_atexit@plt+0x951bd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ - b 95e158 <__cxa_atexit@plt+0x951bdc> │ │ │ │ - ldr r3, [pc, #56] @ 95e17c <__cxa_atexit@plt+0x951c00> │ │ │ │ + b 95e128 <__cxa_atexit@plt+0x951bac> │ │ │ │ + ldr r3, [pc, #56] @ 95e14c <__cxa_atexit@plt+0x951bd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ - b 95e158 <__cxa_atexit@plt+0x951bdc> │ │ │ │ - ldr r3, [pc, #36] @ 95e178 <__cxa_atexit@plt+0x951bfc> │ │ │ │ + b 95e128 <__cxa_atexit@plt+0x951bac> │ │ │ │ + ldr r3, [pc, #36] @ 95e148 <__cxa_atexit@plt+0x951bcc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #8] @ 95e174 <__cxa_atexit@plt+0x951bf8> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #8] @ 95e144 <__cxa_atexit@plt+0x951bc8> │ │ │ │ add r5, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq r9, #240, 10 @ 0x3c000000 │ │ │ │ - orreq r9, r0, #8, 20 @ 0x8000 │ │ │ │ - orreq r9, r0, #28, 20 @ 0x1c000 │ │ │ │ - orreq r9, r0, #48, 20 @ 0x30000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq r9, #32, 12 @ 0x2000000 │ │ │ │ + orreq r9, r0, #56, 20 @ 0x38000 │ │ │ │ + orreq r9, r0, #76, 20 @ 0x4c000 │ │ │ │ + orreq r9, r0, #96, 20 @ 0x60000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ cmp r8, #0 │ │ │ │ - beq 95e1e4 <__cxa_atexit@plt+0x951c68> │ │ │ │ + beq 95e1b4 <__cxa_atexit@plt+0x951c38> │ │ │ │ cmp r8, #1 │ │ │ │ - beq 95e1c8 <__cxa_atexit@plt+0x951c4c> │ │ │ │ + beq 95e198 <__cxa_atexit@plt+0x951c1c> │ │ │ │ cmp r8, #2 │ │ │ │ - bne 95e200 <__cxa_atexit@plt+0x951c84> │ │ │ │ - ldr r7, [pc, #96] @ 95e21c <__cxa_atexit@plt+0x951ca0> │ │ │ │ + bne 95e1d0 <__cxa_atexit@plt+0x951c54> │ │ │ │ + ldr r7, [pc, #96] @ 95e1ec <__cxa_atexit@plt+0x951c70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 95e1d4 <__cxa_atexit@plt+0x951c58> │ │ │ │ - ldr r7, [pc, #72] @ 95e218 <__cxa_atexit@plt+0x951c9c> │ │ │ │ + b 95e1a4 <__cxa_atexit@plt+0x951c28> │ │ │ │ + ldr r7, [pc, #72] @ 95e1e8 <__cxa_atexit@plt+0x951c6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [r5], #8 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #40] @ 95e214 <__cxa_atexit@plt+0x951c98> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #40] @ 95e1e4 <__cxa_atexit@plt+0x951c68> │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, sl │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #8] @ 95e210 <__cxa_atexit@plt+0x951c94> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #8] @ 95e1e0 <__cxa_atexit@plt+0x951c64> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq r9, #84, 10 @ 0x15000000 │ │ │ │ - orreq r9, r0, #108, 18 @ 0x1b0000 │ │ │ │ - orreq r9, r0, #144, 18 @ 0x240000 │ │ │ │ - orreq r9, r0, #168, 18 @ 0x2a0000 │ │ │ │ - cmpeq r9, #68, 10 @ 0x11000000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq r9, #132, 10 @ 0x21000000 │ │ │ │ + orreq r9, r0, #156, 18 @ 0x270000 │ │ │ │ + orreq r9, r0, #192, 18 @ 0x300000 │ │ │ │ + orreq r9, r0, #216, 18 @ 0x360000 │ │ │ │ + cmpeq r9, #116, 10 @ 0x1d000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 95e2c0 <__cxa_atexit@plt+0x951d44> │ │ │ │ - ldr r2, [pc, #140] @ 95e2d0 <__cxa_atexit@plt+0x951d54> │ │ │ │ + bhi 95e290 <__cxa_atexit@plt+0x951d14> │ │ │ │ + ldr r2, [pc, #140] @ 95e2a0 <__cxa_atexit@plt+0x951d24> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ stmib r3, {r9, sl} │ │ │ │ - beq 95e2a0 <__cxa_atexit@plt+0x951d24> │ │ │ │ - ldr r2, [pc, #116] @ 95e2d4 <__cxa_atexit@plt+0x951d58> │ │ │ │ + beq 95e270 <__cxa_atexit@plt+0x951cf4> │ │ │ │ + ldr r2, [pc, #116] @ 95e2a4 <__cxa_atexit@plt+0x951d28> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ tst sl, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - beq 95e2b0 <__cxa_atexit@plt+0x951d34> │ │ │ │ - ldr r3, [pc, #92] @ 95e2d8 <__cxa_atexit@plt+0x951d5c> │ │ │ │ + beq 95e280 <__cxa_atexit@plt+0x951d04> │ │ │ │ + ldr r3, [pc, #92] @ 95e2a8 <__cxa_atexit@plt+0x951d2c> │ │ │ │ ldr r0, [sl, #11] │ │ │ │ sub lr, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [sl, #3] │ │ │ │ ldr r1, [sl, #7] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 95e2dc <__cxa_atexit@plt+0x951d60> │ │ │ │ + ldr r7, [pc, #20] @ 95e2ac <__cxa_atexit@plt+0x951d30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ - cmpeq r9, #188, 8 @ 0xbc000000 │ │ │ │ - cmpeq r9, #136, 8 @ 0x88000000 │ │ │ │ + cmpeq r9, #236, 8 @ 0xec000000 │ │ │ │ + cmpeq r9, #184, 8 @ 0xb8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 95e33c <__cxa_atexit@plt+0x951dc0> │ │ │ │ + ldr r3, [pc, #72] @ 95e30c <__cxa_atexit@plt+0x951d90> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 95e334 <__cxa_atexit@plt+0x951db8> │ │ │ │ + beq 95e304 <__cxa_atexit@plt+0x951d88> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #32] @ 95e340 <__cxa_atexit@plt+0x951dc4> │ │ │ │ + ldr r0, [pc, #32] @ 95e310 <__cxa_atexit@plt+0x951d94> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq r9, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq r9, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r0, [pc, #20] @ 95e378 <__cxa_atexit@plt+0x951dfc> │ │ │ │ + ldr r0, [pc, #20] @ 95e348 <__cxa_atexit@plt+0x951dcc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub lr, r5, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r3} │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq r9, #236, 6 @ 0xb0000003 │ │ │ │ + cmpeq r9, #28, 8 @ 0x1c000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r9, [r5, #16] │ │ │ │ add r5, r5, #20 │ │ │ │ cmp r1, #0 │ │ │ │ - beq 95e3e0 <__cxa_atexit@plt+0x951e64> │ │ │ │ + beq 95e3b0 <__cxa_atexit@plt+0x951e34> │ │ │ │ cmp r1, #1 │ │ │ │ - beq 95e3cc <__cxa_atexit@plt+0x951e50> │ │ │ │ + beq 95e39c <__cxa_atexit@plt+0x951e20> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 95e3f4 <__cxa_atexit@plt+0x951e78> │ │ │ │ - ldr r3, [pc, #72] @ 95e40c <__cxa_atexit@plt+0x951e90> │ │ │ │ + bne 95e3c4 <__cxa_atexit@plt+0x951e48> │ │ │ │ + ldr r3, [pc, #72] @ 95e3dc <__cxa_atexit@plt+0x951e60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r2, [pc, #52] @ 95e408 <__cxa_atexit@plt+0x951e8c> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r2, [pc, #52] @ 95e3d8 <__cxa_atexit@plt+0x951e5c> │ │ │ │ mov r9, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r3, [pc, #28] @ 95e404 <__cxa_atexit@plt+0x951e88> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r3, [pc, #28] @ 95e3d4 <__cxa_atexit@plt+0x951e58> │ │ │ │ mov r9, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #4] @ 95e400 <__cxa_atexit@plt+0x951e84> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #4] @ 95e3d0 <__cxa_atexit@plt+0x951e54> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq r9, #100, 6 @ 0x90000001 │ │ │ │ - orreq r9, r0, #112, 14 @ 0x1c00000 │ │ │ │ - orreq r9, r0, #136, 14 @ 0x2200000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq r9, #148, 6 @ 0x50000002 │ │ │ │ orreq r9, r0, #160, 14 @ 0x2800000 │ │ │ │ + orreq r9, r0, #184, 14 @ 0x2e00000 │ │ │ │ + orreq r9, r0, #208, 14 @ 0x3400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95e440 <__cxa_atexit@plt+0x951ec4> │ │ │ │ + bhi 95e410 <__cxa_atexit@plt+0x951e94> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 95e448 <__cxa_atexit@plt+0x951ecc> │ │ │ │ + ldr r2, [pc, #24] @ 95e418 <__cxa_atexit@plt+0x951e9c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #216, 20 @ 0xd8000 │ │ │ │ + orreq r7, r0, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95e4fc <__cxa_atexit@plt+0x951f80> │ │ │ │ + bhi 95e4cc <__cxa_atexit@plt+0x951f50> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 95e504 <__cxa_atexit@plt+0x951f88> │ │ │ │ + ldr lr, [pc, #140] @ 95e4d4 <__cxa_atexit@plt+0x951f58> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 95e4cc <__cxa_atexit@plt+0x951f50> │ │ │ │ - ldr sl, [pc, #112] @ 95e508 <__cxa_atexit@plt+0x951f8c> │ │ │ │ + beq 95e49c <__cxa_atexit@plt+0x951f20> │ │ │ │ + ldr sl, [pc, #112] @ 95e4d8 <__cxa_atexit@plt+0x951f5c> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 95e4dc <__cxa_atexit@plt+0x951f60> │ │ │ │ + beq 95e4ac <__cxa_atexit@plt+0x951f30> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 95e4f8 <__cxa_atexit@plt+0x951f7c> │ │ │ │ + bne 95e4c8 <__cxa_atexit@plt+0x951f4c> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 95e50c <__cxa_atexit@plt+0x951f90> │ │ │ │ + ldr r1, [pc, #40] @ 95e4dc <__cxa_atexit@plt+0x951f60> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r7, r0, #92, 20 @ 0x5c000 │ │ │ │ + orreq r7, r0, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 95e578 <__cxa_atexit@plt+0x951ffc> │ │ │ │ + ldr r1, [pc, #80] @ 95e548 <__cxa_atexit@plt+0x951fcc> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 95e554 <__cxa_atexit@plt+0x951fd8> │ │ │ │ + beq 95e524 <__cxa_atexit@plt+0x951fa8> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 95e56c <__cxa_atexit@plt+0x951ff0> │ │ │ │ + bne 95e53c <__cxa_atexit@plt+0x951fc0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 95e57c <__cxa_atexit@plt+0x952000> │ │ │ │ + ldr r3, [pc, #32] @ 95e54c <__cxa_atexit@plt+0x951fd0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r7, r0, #236, 18 @ 0x3b0000 │ │ │ │ + orreq r7, r0, #28, 20 @ 0x1c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 95e5b0 <__cxa_atexit@plt+0x952034> │ │ │ │ - ldr r3, [pc, #32] @ 95e5bc <__cxa_atexit@plt+0x952040> │ │ │ │ + bne 95e580 <__cxa_atexit@plt+0x952004> │ │ │ │ + ldr r3, [pc, #32] @ 95e58c <__cxa_atexit@plt+0x952010> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r7, r0, #172, 18 @ 0x2b0000 │ │ │ │ - cmpeq r9, #244, 2 @ 0x3d │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r7, r0, #220, 18 @ 0x370000 │ │ │ │ + cmpeq r9, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95e604 <__cxa_atexit@plt+0x952088> │ │ │ │ + bhi 95e5d4 <__cxa_atexit@plt+0x952058> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 95e60c <__cxa_atexit@plt+0x952090> │ │ │ │ + ldr r1, [pc, #36] @ 95e5dc <__cxa_atexit@plt+0x952060> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 95e610 <__cxa_atexit@plt+0x952094> │ │ │ │ + ldr r7, [pc, #28] @ 95e5e0 <__cxa_atexit@plt+0x952064> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #32, 18 @ 0x80000 │ │ │ │ - orreq r9, r0, #108, 10 @ 0x1b000000 │ │ │ │ + orreq r7, r0, #80, 18 @ 0x140000 │ │ │ │ + orreq r9, r0, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95e648 <__cxa_atexit@plt+0x9520cc> │ │ │ │ + bhi 95e618 <__cxa_atexit@plt+0x95209c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95e650 <__cxa_atexit@plt+0x9520d4> │ │ │ │ + ldr r1, [pc, #24] @ 95e620 <__cxa_atexit@plt+0x9520a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #208, 16 @ 0xd00000 │ │ │ │ + orreq r7, r0, #0, 18 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 95e6dc <__cxa_atexit@plt+0x952160> │ │ │ │ + bhi 95e6ac <__cxa_atexit@plt+0x952130> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95e6e8 <__cxa_atexit@plt+0x95216c> │ │ │ │ - ldr lr, [pc, #116] @ 95e6f8 <__cxa_atexit@plt+0x95217c> │ │ │ │ + bcc 95e6b8 <__cxa_atexit@plt+0x95213c> │ │ │ │ + ldr lr, [pc, #116] @ 95e6c8 <__cxa_atexit@plt+0x95214c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 95e6fc <__cxa_atexit@plt+0x952180> │ │ │ │ + ldr r0, [pc, #112] @ 95e6cc <__cxa_atexit@plt+0x952150> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 95e700 <__cxa_atexit@plt+0x952184> │ │ │ │ + ldr r2, [pc, #80] @ 95e6d0 <__cxa_atexit@plt+0x952154> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ 95e704 <__cxa_atexit@plt+0x952188> │ │ │ │ + ldr r5, [pc, #64] @ 95e6d4 <__cxa_atexit@plt+0x952158> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ 95e708 <__cxa_atexit@plt+0x95218c> │ │ │ │ + ldr r2, [pc, #60] @ 95e6d8 <__cxa_atexit@plt+0x95215c> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - orreq r7, r0, #116, 16 @ 0x740000 │ │ │ │ - orreq r7, r0, #152, 16 @ 0x980000 │ │ │ │ - orreq r7, r0, #216, 16 @ 0xd80000 │ │ │ │ - orreq r7, r0, #80, 16 @ 0x500000 │ │ │ │ + orreq r7, r0, #164, 16 @ 0xa40000 │ │ │ │ + orreq r7, r0, #200, 16 @ 0xc80000 │ │ │ │ + orreq r7, r0, #8, 18 @ 0x20000 │ │ │ │ + orreq r7, r0, #128, 16 @ 0x800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95e740 <__cxa_atexit@plt+0x9521c4> │ │ │ │ + bhi 95e710 <__cxa_atexit@plt+0x952194> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95e748 <__cxa_atexit@plt+0x9521cc> │ │ │ │ + ldr r1, [pc, #24] @ 95e718 <__cxa_atexit@plt+0x95219c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #216, 14 @ 0x3600000 │ │ │ │ + orreq r7, r0, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95e7cc <__cxa_atexit@plt+0x952250> │ │ │ │ + bhi 95e79c <__cxa_atexit@plt+0x952220> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95e7d8 <__cxa_atexit@plt+0x95225c> │ │ │ │ - ldr lr, [pc, #104] @ 95e7e8 <__cxa_atexit@plt+0x95226c> │ │ │ │ + bcc 95e7a8 <__cxa_atexit@plt+0x95222c> │ │ │ │ + ldr lr, [pc, #104] @ 95e7b8 <__cxa_atexit@plt+0x95223c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 95e7ec <__cxa_atexit@plt+0x952270> │ │ │ │ + ldr r0, [pc, #96] @ 95e7bc <__cxa_atexit@plt+0x952240> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 95e7f0 <__cxa_atexit@plt+0x952274> │ │ │ │ + ldr r5, [pc, #72] @ 95e7c0 <__cxa_atexit@plt+0x952244> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 95e7f4 <__cxa_atexit@plt+0x952278> │ │ │ │ + ldr r1, [pc, #68] @ 95e7c4 <__cxa_atexit@plt+0x952248> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r7, r0, #180, 14 @ 0x2d00000 │ │ │ │ - orreq r7, r0, #248, 14 @ 0x3e00000 │ │ │ │ - orreq r7, r0, #108, 14 @ 0x1b00000 │ │ │ │ + orreq r7, r0, #228, 14 @ 0x3900000 │ │ │ │ + orreq r7, r0, #40, 16 @ 0x280000 │ │ │ │ + orreq r7, r0, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 95e870 <__cxa_atexit@plt+0x9522f4> │ │ │ │ + bhi 95e840 <__cxa_atexit@plt+0x9522c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95e87c <__cxa_atexit@plt+0x952300> │ │ │ │ - ldr lr, [pc, #100] @ 95e88c <__cxa_atexit@plt+0x952310> │ │ │ │ + bcc 95e84c <__cxa_atexit@plt+0x9522d0> │ │ │ │ + ldr lr, [pc, #100] @ 95e85c <__cxa_atexit@plt+0x9522e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 95e890 <__cxa_atexit@plt+0x952314> │ │ │ │ + ldr r0, [pc, #96] @ 95e860 <__cxa_atexit@plt+0x9522e4> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 95e894 <__cxa_atexit@plt+0x952318> │ │ │ │ + ldr r2, [pc, #64] @ 95e864 <__cxa_atexit@plt+0x9522e8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r7, r0, #208, 12 @ 0xd000000 │ │ │ │ - orreq r7, r0, #4, 16 @ 0x40000 │ │ │ │ + orreq r7, r0, #0, 14 │ │ │ │ + orreq r7, r0, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95e8cc <__cxa_atexit@plt+0x952350> │ │ │ │ + bhi 95e89c <__cxa_atexit@plt+0x952320> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95e8d4 <__cxa_atexit@plt+0x952358> │ │ │ │ + ldr r1, [pc, #24] @ 95e8a4 <__cxa_atexit@plt+0x952328> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #76, 12 @ 0x4c00000 │ │ │ │ + orreq r7, r0, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 95e960 <__cxa_atexit@plt+0x9523e4> │ │ │ │ - ldr lr, [pc, #112] @ 95e96c <__cxa_atexit@plt+0x9523f0> │ │ │ │ + bhi 95e930 <__cxa_atexit@plt+0x9523b4> │ │ │ │ + ldr lr, [pc, #112] @ 95e93c <__cxa_atexit@plt+0x9523c0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - beq 95e948 <__cxa_atexit@plt+0x9523cc> │ │ │ │ - ldr r2, [pc, #68] @ 95e970 <__cxa_atexit@plt+0x9523f4> │ │ │ │ + beq 95e918 <__cxa_atexit@plt+0x95239c> │ │ │ │ + ldr r2, [pc, #68] @ 95e940 <__cxa_atexit@plt+0x9523c4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ - beq 95e958 <__cxa_atexit@plt+0x9523dc> │ │ │ │ - b 95e9b4 <__cxa_atexit@plt+0x952438> │ │ │ │ + beq 95e928 <__cxa_atexit@plt+0x9523ac> │ │ │ │ + b 95e984 <__cxa_atexit@plt+0x952408> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -2443519,329 +2443507,329 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 95e9a8 <__cxa_atexit@plt+0x95242c> │ │ │ │ + ldr r2, [pc, #28] @ 95e978 <__cxa_atexit@plt+0x9523fc> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 95e9a0 <__cxa_atexit@plt+0x952424> │ │ │ │ - b 95e9b4 <__cxa_atexit@plt+0x952438> │ │ │ │ + beq 95e970 <__cxa_atexit@plt+0x9523f4> │ │ │ │ + b 95e984 <__cxa_atexit@plt+0x952408> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov ip, fp │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 95ea40 <__cxa_atexit@plt+0x9524c4> │ │ │ │ + bne 95ea10 <__cxa_atexit@plt+0x952494> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 95eaa4 <__cxa_atexit@plt+0x952528> │ │ │ │ - ldr lr, [pc, #232] @ 95ead8 <__cxa_atexit@plt+0x95255c> │ │ │ │ - ldr r0, [pc, #232] @ 95eadc <__cxa_atexit@plt+0x952560> │ │ │ │ + bcc 95ea74 <__cxa_atexit@plt+0x9524f8> │ │ │ │ + ldr lr, [pc, #232] @ 95eaa8 <__cxa_atexit@plt+0x95252c> │ │ │ │ + ldr r0, [pc, #232] @ 95eaac <__cxa_atexit@plt+0x952530> │ │ │ │ sub r1, r3, #7 │ │ │ │ add lr, pc, lr │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ 95eae0 <__cxa_atexit@plt+0x952564> │ │ │ │ + ldr r5, [pc, #204] @ 95eab0 <__cxa_atexit@plt+0x952534> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ 95eae4 <__cxa_atexit@plt+0x952568> │ │ │ │ + ldr r1, [pc, #200] @ 95eab4 <__cxa_atexit@plt+0x952538> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 95eab8 <__cxa_atexit@plt+0x95253c> │ │ │ │ - ldr r1, [pc, #120] @ 95eacc <__cxa_atexit@plt+0x952550> │ │ │ │ + bcc 95ea88 <__cxa_atexit@plt+0x95250c> │ │ │ │ + ldr r1, [pc, #120] @ 95ea9c <__cxa_atexit@plt+0x952520> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ 95ead0 <__cxa_atexit@plt+0x952554> │ │ │ │ + ldr r0, [pc, #88] @ 95eaa0 <__cxa_atexit@plt+0x952524> │ │ │ │ mov r1, r6 │ │ │ │ add lr, r5, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ 95ead4 <__cxa_atexit@plt+0x952558> │ │ │ │ + ldr r0, [pc, #72] @ 95eaa4 <__cxa_atexit@plt+0x952528> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - orreq r7, r0, #192, 10 @ 0x30000000 │ │ │ │ + orreq r7, r0, #240, 10 @ 0x3c000000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - orreq r7, r0, #72, 10 @ 0x12000000 │ │ │ │ - orreq r7, r0, #140, 10 @ 0x23000000 │ │ │ │ - orreq r7, r0, #0, 10 │ │ │ │ - cmpeq r9, #176, 24 @ 0xb000 │ │ │ │ + orreq r7, r0, #120, 10 @ 0x1e000000 │ │ │ │ + orreq r7, r0, #188, 10 @ 0x2f000000 │ │ │ │ + orreq r7, r0, #48, 10 @ 0xc000000 │ │ │ │ + cmpeq r9, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95eb2c <__cxa_atexit@plt+0x9525b0> │ │ │ │ + bhi 95eafc <__cxa_atexit@plt+0x952580> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 95eb34 <__cxa_atexit@plt+0x9525b8> │ │ │ │ + ldr r1, [pc, #36] @ 95eb04 <__cxa_atexit@plt+0x952588> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 95eb38 <__cxa_atexit@plt+0x9525bc> │ │ │ │ + ldr r7, [pc, #28] @ 95eb08 <__cxa_atexit@plt+0x95258c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #248, 6 @ 0xe0000003 │ │ │ │ - orreq r9, r0, #64 @ 0x40 │ │ │ │ + orreq r7, r0, #40, 8 @ 0x28000000 │ │ │ │ + orreq r9, r0, #112 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95eb70 <__cxa_atexit@plt+0x9525f4> │ │ │ │ + bhi 95eb40 <__cxa_atexit@plt+0x9525c4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95eb78 <__cxa_atexit@plt+0x9525fc> │ │ │ │ + ldr r1, [pc, #24] @ 95eb48 <__cxa_atexit@plt+0x9525cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #168, 6 @ 0xa0000002 │ │ │ │ + orreq r7, r0, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 95ec04 <__cxa_atexit@plt+0x952688> │ │ │ │ + bhi 95ebd4 <__cxa_atexit@plt+0x952658> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95ec10 <__cxa_atexit@plt+0x952694> │ │ │ │ - ldr lr, [pc, #116] @ 95ec20 <__cxa_atexit@plt+0x9526a4> │ │ │ │ + bcc 95ebe0 <__cxa_atexit@plt+0x952664> │ │ │ │ + ldr lr, [pc, #116] @ 95ebf0 <__cxa_atexit@plt+0x952674> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 95ec24 <__cxa_atexit@plt+0x9526a8> │ │ │ │ + ldr r0, [pc, #112] @ 95ebf4 <__cxa_atexit@plt+0x952678> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 95ec28 <__cxa_atexit@plt+0x9526ac> │ │ │ │ + ldr r2, [pc, #80] @ 95ebf8 <__cxa_atexit@plt+0x95267c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ 95ec2c <__cxa_atexit@plt+0x9526b0> │ │ │ │ + ldr r5, [pc, #64] @ 95ebfc <__cxa_atexit@plt+0x952680> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ 95ec30 <__cxa_atexit@plt+0x9526b4> │ │ │ │ + ldr r2, [pc, #60] @ 95ec00 <__cxa_atexit@plt+0x952684> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - orreq r7, r0, #76, 6 @ 0x30000001 │ │ │ │ - orreq r7, r0, #112, 6 @ 0xc0000001 │ │ │ │ - orreq r7, r0, #176, 6 @ 0xc0000002 │ │ │ │ - orreq r7, r0, #40, 6 @ 0xa0000000 │ │ │ │ + orreq r7, r0, #124, 6 @ 0xf0000001 │ │ │ │ + orreq r7, r0, #160, 6 @ 0x80000002 │ │ │ │ + orreq r7, r0, #224, 6 @ 0x80000003 │ │ │ │ + orreq r7, r0, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95ec68 <__cxa_atexit@plt+0x9526ec> │ │ │ │ + bhi 95ec38 <__cxa_atexit@plt+0x9526bc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95ec70 <__cxa_atexit@plt+0x9526f4> │ │ │ │ + ldr r1, [pc, #24] @ 95ec40 <__cxa_atexit@plt+0x9526c4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #176, 4 │ │ │ │ + orreq r7, r0, #224, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95ecf4 <__cxa_atexit@plt+0x952778> │ │ │ │ + bhi 95ecc4 <__cxa_atexit@plt+0x952748> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95ed00 <__cxa_atexit@plt+0x952784> │ │ │ │ - ldr lr, [pc, #104] @ 95ed10 <__cxa_atexit@plt+0x952794> │ │ │ │ + bcc 95ecd0 <__cxa_atexit@plt+0x952754> │ │ │ │ + ldr lr, [pc, #104] @ 95ece0 <__cxa_atexit@plt+0x952764> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 95ed14 <__cxa_atexit@plt+0x952798> │ │ │ │ + ldr r0, [pc, #96] @ 95ece4 <__cxa_atexit@plt+0x952768> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 95ed18 <__cxa_atexit@plt+0x95279c> │ │ │ │ + ldr r5, [pc, #72] @ 95ece8 <__cxa_atexit@plt+0x95276c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 95ed1c <__cxa_atexit@plt+0x9527a0> │ │ │ │ + ldr r1, [pc, #68] @ 95ecec <__cxa_atexit@plt+0x952770> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r7, r0, #140, 4 @ 0xc0000008 │ │ │ │ - orreq r7, r0, #208, 4 │ │ │ │ - orreq r7, r0, #68, 4 @ 0x40000004 │ │ │ │ + orreq r7, r0, #188, 4 @ 0xc000000b │ │ │ │ + orreq r7, r0, #0, 6 │ │ │ │ + orreq r7, r0, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 95ed98 <__cxa_atexit@plt+0x95281c> │ │ │ │ + bhi 95ed68 <__cxa_atexit@plt+0x9527ec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95eda4 <__cxa_atexit@plt+0x952828> │ │ │ │ - ldr lr, [pc, #100] @ 95edb4 <__cxa_atexit@plt+0x952838> │ │ │ │ + bcc 95ed74 <__cxa_atexit@plt+0x9527f8> │ │ │ │ + ldr lr, [pc, #100] @ 95ed84 <__cxa_atexit@plt+0x952808> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 95edb8 <__cxa_atexit@plt+0x95283c> │ │ │ │ + ldr r0, [pc, #96] @ 95ed88 <__cxa_atexit@plt+0x95280c> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 95edbc <__cxa_atexit@plt+0x952840> │ │ │ │ + ldr r2, [pc, #64] @ 95ed8c <__cxa_atexit@plt+0x952810> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r7, r0, #168, 2 @ 0x2a │ │ │ │ - orreq r7, r0, #220, 4 @ 0xc000000d │ │ │ │ + orreq r7, r0, #216, 2 @ 0x36 │ │ │ │ + orreq r7, r0, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95edf4 <__cxa_atexit@plt+0x952878> │ │ │ │ + bhi 95edc4 <__cxa_atexit@plt+0x952848> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95edfc <__cxa_atexit@plt+0x952880> │ │ │ │ + ldr r1, [pc, #24] @ 95edcc <__cxa_atexit@plt+0x952850> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r7, r0, #36, 2 │ │ │ │ + orreq r7, r0, #84, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 95ee88 <__cxa_atexit@plt+0x95290c> │ │ │ │ - ldr lr, [pc, #112] @ 95ee94 <__cxa_atexit@plt+0x952918> │ │ │ │ + bhi 95ee58 <__cxa_atexit@plt+0x9528dc> │ │ │ │ + ldr lr, [pc, #112] @ 95ee64 <__cxa_atexit@plt+0x9528e8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - beq 95ee70 <__cxa_atexit@plt+0x9528f4> │ │ │ │ - ldr r2, [pc, #68] @ 95ee98 <__cxa_atexit@plt+0x95291c> │ │ │ │ + beq 95ee40 <__cxa_atexit@plt+0x9528c4> │ │ │ │ + ldr r2, [pc, #68] @ 95ee68 <__cxa_atexit@plt+0x9528ec> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ - beq 95ee80 <__cxa_atexit@plt+0x952904> │ │ │ │ - b 95eedc <__cxa_atexit@plt+0x952960> │ │ │ │ + beq 95ee50 <__cxa_atexit@plt+0x9528d4> │ │ │ │ + b 95eeac <__cxa_atexit@plt+0x952930> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -2443849,329 +2443837,329 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 95eed0 <__cxa_atexit@plt+0x952954> │ │ │ │ + ldr r2, [pc, #28] @ 95eea0 <__cxa_atexit@plt+0x952924> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 95eec8 <__cxa_atexit@plt+0x95294c> │ │ │ │ - b 95eedc <__cxa_atexit@plt+0x952960> │ │ │ │ + beq 95ee98 <__cxa_atexit@plt+0x95291c> │ │ │ │ + b 95eeac <__cxa_atexit@plt+0x952930> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov ip, fp │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 95ef68 <__cxa_atexit@plt+0x9529ec> │ │ │ │ + bne 95ef38 <__cxa_atexit@plt+0x9529bc> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 95efcc <__cxa_atexit@plt+0x952a50> │ │ │ │ - ldr lr, [pc, #232] @ 95f000 <__cxa_atexit@plt+0x952a84> │ │ │ │ - ldr r0, [pc, #232] @ 95f004 <__cxa_atexit@plt+0x952a88> │ │ │ │ + bcc 95ef9c <__cxa_atexit@plt+0x952a20> │ │ │ │ + ldr lr, [pc, #232] @ 95efd0 <__cxa_atexit@plt+0x952a54> │ │ │ │ + ldr r0, [pc, #232] @ 95efd4 <__cxa_atexit@plt+0x952a58> │ │ │ │ sub r1, r3, #7 │ │ │ │ add lr, pc, lr │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ 95f008 <__cxa_atexit@plt+0x952a8c> │ │ │ │ + ldr r5, [pc, #204] @ 95efd8 <__cxa_atexit@plt+0x952a5c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ 95f00c <__cxa_atexit@plt+0x952a90> │ │ │ │ + ldr r1, [pc, #200] @ 95efdc <__cxa_atexit@plt+0x952a60> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 95efe0 <__cxa_atexit@plt+0x952a64> │ │ │ │ - ldr r1, [pc, #120] @ 95eff4 <__cxa_atexit@plt+0x952a78> │ │ │ │ + bcc 95efb0 <__cxa_atexit@plt+0x952a34> │ │ │ │ + ldr r1, [pc, #120] @ 95efc4 <__cxa_atexit@plt+0x952a48> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ 95eff8 <__cxa_atexit@plt+0x952a7c> │ │ │ │ + ldr r0, [pc, #88] @ 95efc8 <__cxa_atexit@plt+0x952a4c> │ │ │ │ mov r1, r6 │ │ │ │ add lr, r5, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ 95effc <__cxa_atexit@plt+0x952a80> │ │ │ │ + ldr r0, [pc, #72] @ 95efcc <__cxa_atexit@plt+0x952a50> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - orreq r7, r0, #152 @ 0x98 │ │ │ │ + orreq r7, r0, #200 @ 0xc8 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - orreq r7, r0, #32 │ │ │ │ - orreq r7, r0, #100 @ 0x64 │ │ │ │ - orreq r6, r0, #216, 30 @ 0x360 │ │ │ │ - cmpeq r9, #44, 30 @ 0xb0 │ │ │ │ + orreq r7, r0, #80 @ 0x50 │ │ │ │ + orreq r7, r0, #148 @ 0x94 │ │ │ │ + orreq r7, r0, #8 │ │ │ │ + cmpeq r9, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95f054 <__cxa_atexit@plt+0x952ad8> │ │ │ │ + bhi 95f024 <__cxa_atexit@plt+0x952aa8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 95f05c <__cxa_atexit@plt+0x952ae0> │ │ │ │ + ldr r1, [pc, #36] @ 95f02c <__cxa_atexit@plt+0x952ab0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 95f060 <__cxa_atexit@plt+0x952ae4> │ │ │ │ + ldr r7, [pc, #28] @ 95f030 <__cxa_atexit@plt+0x952ab4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #208, 28 @ 0xd00 │ │ │ │ - orreq r8, r0, #20, 22 @ 0x5000 │ │ │ │ + orreq r6, r0, #0, 30 │ │ │ │ + orreq r8, r0, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95f098 <__cxa_atexit@plt+0x952b1c> │ │ │ │ + bhi 95f068 <__cxa_atexit@plt+0x952aec> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95f0a0 <__cxa_atexit@plt+0x952b24> │ │ │ │ + ldr r1, [pc, #24] @ 95f070 <__cxa_atexit@plt+0x952af4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #128, 28 @ 0x800 │ │ │ │ + orreq r6, r0, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 95f12c <__cxa_atexit@plt+0x952bb0> │ │ │ │ + bhi 95f0fc <__cxa_atexit@plt+0x952b80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95f138 <__cxa_atexit@plt+0x952bbc> │ │ │ │ - ldr lr, [pc, #116] @ 95f148 <__cxa_atexit@plt+0x952bcc> │ │ │ │ + bcc 95f108 <__cxa_atexit@plt+0x952b8c> │ │ │ │ + ldr lr, [pc, #116] @ 95f118 <__cxa_atexit@plt+0x952b9c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 95f14c <__cxa_atexit@plt+0x952bd0> │ │ │ │ + ldr r0, [pc, #112] @ 95f11c <__cxa_atexit@plt+0x952ba0> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 95f150 <__cxa_atexit@plt+0x952bd4> │ │ │ │ + ldr r2, [pc, #80] @ 95f120 <__cxa_atexit@plt+0x952ba4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ 95f154 <__cxa_atexit@plt+0x952bd8> │ │ │ │ + ldr r5, [pc, #64] @ 95f124 <__cxa_atexit@plt+0x952ba8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ 95f158 <__cxa_atexit@plt+0x952bdc> │ │ │ │ + ldr r2, [pc, #60] @ 95f128 <__cxa_atexit@plt+0x952bac> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - orreq r6, r0, #36, 28 @ 0x240 │ │ │ │ - orreq r6, r0, #72, 28 @ 0x480 │ │ │ │ - orreq r6, r0, #136, 28 @ 0x880 │ │ │ │ - orreq r6, r0, #0, 28 │ │ │ │ + orreq r6, r0, #84, 28 @ 0x540 │ │ │ │ + orreq r6, r0, #120, 28 @ 0x780 │ │ │ │ + orreq r6, r0, #184, 28 @ 0xb80 │ │ │ │ + orreq r6, r0, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95f190 <__cxa_atexit@plt+0x952c14> │ │ │ │ + bhi 95f160 <__cxa_atexit@plt+0x952be4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95f198 <__cxa_atexit@plt+0x952c1c> │ │ │ │ + ldr r1, [pc, #24] @ 95f168 <__cxa_atexit@plt+0x952bec> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #136, 26 @ 0x2200 │ │ │ │ + orreq r6, r0, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95f21c <__cxa_atexit@plt+0x952ca0> │ │ │ │ + bhi 95f1ec <__cxa_atexit@plt+0x952c70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95f228 <__cxa_atexit@plt+0x952cac> │ │ │ │ - ldr lr, [pc, #104] @ 95f238 <__cxa_atexit@plt+0x952cbc> │ │ │ │ + bcc 95f1f8 <__cxa_atexit@plt+0x952c7c> │ │ │ │ + ldr lr, [pc, #104] @ 95f208 <__cxa_atexit@plt+0x952c8c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 95f23c <__cxa_atexit@plt+0x952cc0> │ │ │ │ + ldr r0, [pc, #96] @ 95f20c <__cxa_atexit@plt+0x952c90> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 95f240 <__cxa_atexit@plt+0x952cc4> │ │ │ │ + ldr r5, [pc, #72] @ 95f210 <__cxa_atexit@plt+0x952c94> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 95f244 <__cxa_atexit@plt+0x952cc8> │ │ │ │ + ldr r1, [pc, #68] @ 95f214 <__cxa_atexit@plt+0x952c98> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r6, r0, #100, 26 @ 0x1900 │ │ │ │ - orreq r6, r0, #168, 26 @ 0x2a00 │ │ │ │ - orreq r6, r0, #28, 26 @ 0x700 │ │ │ │ + orreq r6, r0, #148, 26 @ 0x2500 │ │ │ │ + orreq r6, r0, #216, 26 @ 0x3600 │ │ │ │ + orreq r6, r0, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 95f2c0 <__cxa_atexit@plt+0x952d44> │ │ │ │ + bhi 95f290 <__cxa_atexit@plt+0x952d14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95f2cc <__cxa_atexit@plt+0x952d50> │ │ │ │ - ldr lr, [pc, #100] @ 95f2dc <__cxa_atexit@plt+0x952d60> │ │ │ │ + bcc 95f29c <__cxa_atexit@plt+0x952d20> │ │ │ │ + ldr lr, [pc, #100] @ 95f2ac <__cxa_atexit@plt+0x952d30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 95f2e0 <__cxa_atexit@plt+0x952d64> │ │ │ │ + ldr r0, [pc, #96] @ 95f2b0 <__cxa_atexit@plt+0x952d34> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 95f2e4 <__cxa_atexit@plt+0x952d68> │ │ │ │ + ldr r2, [pc, #64] @ 95f2b4 <__cxa_atexit@plt+0x952d38> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r6, r0, #128, 24 @ 0x8000 │ │ │ │ - orreq r6, r0, #180, 26 @ 0x2d00 │ │ │ │ + orreq r6, r0, #176, 24 @ 0xb000 │ │ │ │ + orreq r6, r0, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95f31c <__cxa_atexit@plt+0x952da0> │ │ │ │ + bhi 95f2ec <__cxa_atexit@plt+0x952d70> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95f324 <__cxa_atexit@plt+0x952da8> │ │ │ │ + ldr r1, [pc, #24] @ 95f2f4 <__cxa_atexit@plt+0x952d78> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #252, 22 @ 0x3f000 │ │ │ │ + orreq r6, r0, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 95f3b0 <__cxa_atexit@plt+0x952e34> │ │ │ │ - ldr lr, [pc, #112] @ 95f3bc <__cxa_atexit@plt+0x952e40> │ │ │ │ + bhi 95f380 <__cxa_atexit@plt+0x952e04> │ │ │ │ + ldr lr, [pc, #112] @ 95f38c <__cxa_atexit@plt+0x952e10> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - beq 95f398 <__cxa_atexit@plt+0x952e1c> │ │ │ │ - ldr r2, [pc, #68] @ 95f3c0 <__cxa_atexit@plt+0x952e44> │ │ │ │ + beq 95f368 <__cxa_atexit@plt+0x952dec> │ │ │ │ + ldr r2, [pc, #68] @ 95f390 <__cxa_atexit@plt+0x952e14> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ - beq 95f3a8 <__cxa_atexit@plt+0x952e2c> │ │ │ │ - b 95f404 <__cxa_atexit@plt+0x952e88> │ │ │ │ + beq 95f378 <__cxa_atexit@plt+0x952dfc> │ │ │ │ + b 95f3d4 <__cxa_atexit@plt+0x952e58> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -2444179,410 +2444167,410 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 95f3f8 <__cxa_atexit@plt+0x952e7c> │ │ │ │ + ldr r2, [pc, #28] @ 95f3c8 <__cxa_atexit@plt+0x952e4c> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 95f3f0 <__cxa_atexit@plt+0x952e74> │ │ │ │ - b 95f404 <__cxa_atexit@plt+0x952e88> │ │ │ │ + beq 95f3c0 <__cxa_atexit@plt+0x952e44> │ │ │ │ + b 95f3d4 <__cxa_atexit@plt+0x952e58> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov ip, fp │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 95f490 <__cxa_atexit@plt+0x952f14> │ │ │ │ + bne 95f460 <__cxa_atexit@plt+0x952ee4> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 95f4f4 <__cxa_atexit@plt+0x952f78> │ │ │ │ - ldr lr, [pc, #232] @ 95f528 <__cxa_atexit@plt+0x952fac> │ │ │ │ - ldr r0, [pc, #232] @ 95f52c <__cxa_atexit@plt+0x952fb0> │ │ │ │ + bcc 95f4c4 <__cxa_atexit@plt+0x952f48> │ │ │ │ + ldr lr, [pc, #232] @ 95f4f8 <__cxa_atexit@plt+0x952f7c> │ │ │ │ + ldr r0, [pc, #232] @ 95f4fc <__cxa_atexit@plt+0x952f80> │ │ │ │ sub r1, r3, #7 │ │ │ │ add lr, pc, lr │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ 95f530 <__cxa_atexit@plt+0x952fb4> │ │ │ │ + ldr r5, [pc, #204] @ 95f500 <__cxa_atexit@plt+0x952f84> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ 95f534 <__cxa_atexit@plt+0x952fb8> │ │ │ │ + ldr r1, [pc, #200] @ 95f504 <__cxa_atexit@plt+0x952f88> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 95f508 <__cxa_atexit@plt+0x952f8c> │ │ │ │ - ldr r1, [pc, #120] @ 95f51c <__cxa_atexit@plt+0x952fa0> │ │ │ │ + bcc 95f4d8 <__cxa_atexit@plt+0x952f5c> │ │ │ │ + ldr r1, [pc, #120] @ 95f4ec <__cxa_atexit@plt+0x952f70> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ 95f520 <__cxa_atexit@plt+0x952fa4> │ │ │ │ + ldr r0, [pc, #88] @ 95f4f0 <__cxa_atexit@plt+0x952f74> │ │ │ │ mov r1, r6 │ │ │ │ add lr, r5, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ 95f524 <__cxa_atexit@plt+0x952fa8> │ │ │ │ + ldr r0, [pc, #72] @ 95f4f4 <__cxa_atexit@plt+0x952f78> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - orreq r6, r0, #112, 22 @ 0x1c000 │ │ │ │ + orreq r6, r0, #160, 22 @ 0x28000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - orreq r6, r0, #248, 20 @ 0xf8000 │ │ │ │ - orreq r6, r0, #60, 22 @ 0xf000 │ │ │ │ - orreq r6, r0, #176, 20 @ 0xb0000 │ │ │ │ + orreq r6, r0, #40, 22 @ 0xa000 │ │ │ │ + orreq r6, r0, #108, 22 @ 0x1b000 │ │ │ │ + orreq r6, r0, #224, 20 @ 0xe0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95f584 <__cxa_atexit@plt+0x953008> │ │ │ │ - ldr r2, [pc, #56] @ 95f58c <__cxa_atexit@plt+0x953010> │ │ │ │ + bhi 95f554 <__cxa_atexit@plt+0x952fd8> │ │ │ │ + ldr r2, [pc, #56] @ 95f55c <__cxa_atexit@plt+0x952fe0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 95f590 <__cxa_atexit@plt+0x953014> │ │ │ │ + ldr r1, [pc, #52] @ 95f560 <__cxa_atexit@plt+0x952fe4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 95f594 <__cxa_atexit@plt+0x953018> │ │ │ │ + ldr r1, [pc, #36] @ 95f564 <__cxa_atexit@plt+0x952fe8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #52, 4 @ 0x40000003 │ │ │ │ - orreq r6, r0, #164, 18 @ 0x290000 │ │ │ │ - orreq r6, r0, #216, 18 @ 0x360000 │ │ │ │ - cmpeq r9, #164, 18 @ 0x290000 │ │ │ │ + cmpeq r9, #100, 4 @ 0x40000006 │ │ │ │ + orreq r6, r0, #212, 18 @ 0x350000 │ │ │ │ + orreq r6, r0, #8, 20 @ 0x8000 │ │ │ │ + cmpeq r9, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r0, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 95f648 <__cxa_atexit@plt+0x9530cc> │ │ │ │ + bhi 95f618 <__cxa_atexit@plt+0x95309c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r0, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95f654 <__cxa_atexit@plt+0x9530d8> │ │ │ │ + bcc 95f624 <__cxa_atexit@plt+0x9530a8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 95f664 <__cxa_atexit@plt+0x9530e8> │ │ │ │ + ldr r1, [pc, #148] @ 95f634 <__cxa_atexit@plt+0x9530b8> │ │ │ │ sub r2, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr ip, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 95f668 <__cxa_atexit@plt+0x9530ec> │ │ │ │ + ldr r2, [pc, #116] @ 95f638 <__cxa_atexit@plt+0x9530bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 95f66c <__cxa_atexit@plt+0x9530f0> │ │ │ │ + ldr r2, [pc, #108] @ 95f63c <__cxa_atexit@plt+0x9530c0> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #4]! │ │ │ │ mov r3, r0 │ │ │ │ str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ 95f670 <__cxa_atexit@plt+0x9530f4> │ │ │ │ - ldr r2, [pc, #92] @ 95f674 <__cxa_atexit@plt+0x9530f8> │ │ │ │ + ldr sl, [pc, #92] @ 95f640 <__cxa_atexit@plt+0x9530c4> │ │ │ │ + ldr r2, [pc, #92] @ 95f644 <__cxa_atexit@plt+0x9530c8> │ │ │ │ str r1, [r0, #8] │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #52, 18 @ 0xd0000 │ │ │ │ - orreq r6, r0, #100, 20 @ 0x64000 │ │ │ │ + orreq r6, r0, #100, 18 @ 0x190000 │ │ │ │ + orreq r6, r0, #148, 20 @ 0x94000 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq r9, #44, 2 │ │ │ │ + cmpeq r9, #92, 2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r0, r6 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 95f734 <__cxa_atexit@plt+0x9531b8> │ │ │ │ + bhi 95f704 <__cxa_atexit@plt+0x953188> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95f740 <__cxa_atexit@plt+0x9531c4> │ │ │ │ + bcc 95f710 <__cxa_atexit@plt+0x953194> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ 95f750 <__cxa_atexit@plt+0x9531d4> │ │ │ │ + ldr r1, [pc, #160] @ 95f720 <__cxa_atexit@plt+0x9531a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r6, #39 @ 0x27 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr ip, [r7, #24] │ │ │ │ str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #124] @ 95f754 <__cxa_atexit@plt+0x9531d8> │ │ │ │ + ldr r1, [pc, #124] @ 95f724 <__cxa_atexit@plt+0x9531a8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #116] @ 95f758 <__cxa_atexit@plt+0x9531dc> │ │ │ │ + ldr r1, [pc, #116] @ 95f728 <__cxa_atexit@plt+0x9531ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #4]! │ │ │ │ mov r3, r0 │ │ │ │ str r8, [r0, #44] @ 0x2c │ │ │ │ str sl, [r0, #48] @ 0x30 │ │ │ │ str r9, [r0, #52] @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ - ldr r9, [pc, #88] @ 95f75c <__cxa_atexit@plt+0x9531e0> │ │ │ │ - ldr r1, [pc, #88] @ 95f760 <__cxa_atexit@plt+0x9531e4> │ │ │ │ + ldr r9, [pc, #88] @ 95f72c <__cxa_atexit@plt+0x9531b0> │ │ │ │ + ldr r1, [pc, #88] @ 95f730 <__cxa_atexit@plt+0x9531b4> │ │ │ │ str ip, [r0, #8] │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ add r1, r0, #24 │ │ │ │ str r2, [r0, #12] │ │ │ │ str r9, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ stm r1, {r0, sl, ip} │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #88, 16 @ 0x580000 │ │ │ │ - orreq r6, r0, #128, 18 @ 0x200000 │ │ │ │ + orreq r6, r0, #136, 16 @ 0x880000 │ │ │ │ + orreq r6, r0, #176, 18 @ 0x2c0000 │ │ │ │ @ instruction: 0xfffff40c │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmpeq r9, #92 @ 0x5c │ │ │ │ + cmpeq r9, #140 @ 0x8c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 95f858 <__cxa_atexit@plt+0x9532dc> │ │ │ │ + bhi 95f828 <__cxa_atexit@plt+0x9532ac> │ │ │ │ ldr ip, [r2, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r2, #20] │ │ │ │ ldr r8, [r2, #8] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ - ldr r9, [pc, #220] @ 95f878 <__cxa_atexit@plt+0x9532fc> │ │ │ │ + ldr r9, [pc, #220] @ 95f848 <__cxa_atexit@plt+0x9532cc> │ │ │ │ str ip, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr sl, [pc, #216] @ 95f87c <__cxa_atexit@plt+0x953300> │ │ │ │ + ldr sl, [pc, #216] @ 95f84c <__cxa_atexit@plt+0x9532d0> │ │ │ │ add r9, pc, r9 │ │ │ │ tst r7, #3 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r9, [r3, #-4] │ │ │ │ stmib r3, {r1, r8, sl} │ │ │ │ str r2, [r3, #16] │ │ │ │ - beq 95f84c <__cxa_atexit@plt+0x9532d0> │ │ │ │ + beq 95f81c <__cxa_atexit@plt+0x9532a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #64 @ 0x40 │ │ │ │ cmp r2, r9 │ │ │ │ - bcc 95f864 <__cxa_atexit@plt+0x9532e8> │ │ │ │ - ldr r2, [pc, #172] @ 95f880 <__cxa_atexit@plt+0x953304> │ │ │ │ + bcc 95f834 <__cxa_atexit@plt+0x9532b8> │ │ │ │ + ldr r2, [pc, #172] @ 95f850 <__cxa_atexit@plt+0x9532d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r9, #43 @ 0x2b │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ - ldr r2, [pc, #144] @ 95f884 <__cxa_atexit@plt+0x953308> │ │ │ │ + ldr r2, [pc, #144] @ 95f854 <__cxa_atexit@plt+0x9532d8> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str sl, [r6, #52] @ 0x34 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #112] @ 95f888 <__cxa_atexit@plt+0x95330c> │ │ │ │ + ldr r0, [pc, #112] @ 95f858 <__cxa_atexit@plt+0x9532dc> │ │ │ │ str lr, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #36]! @ 0x24 │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #92] @ 95f88c <__cxa_atexit@plt+0x953310> │ │ │ │ + ldr r1, [pc, #92] @ 95f85c <__cxa_atexit@plt+0x9532e0> │ │ │ │ add r0, r6, #24 │ │ │ │ str r8, [r6, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ stm r0, {r6, ip, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r9 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - orreq r6, r0, #92, 14 @ 0x1700000 │ │ │ │ - orreq r6, r0, #132, 16 @ 0x840000 │ │ │ │ + orreq r6, r0, #140, 14 @ 0x2300000 │ │ │ │ + orreq r6, r0, #180, 16 @ 0xb40000 │ │ │ │ @ instruction: 0xffffedd4 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffff0a8 │ │ │ │ - cmpeq r9, #48, 30 @ 0xc0 │ │ │ │ + cmpeq r9, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #64 @ 0x40 │ │ │ │ cmp r2, lr │ │ │ │ - bcc 95f934 <__cxa_atexit@plt+0x9533b8> │ │ │ │ - ldr r8, [pc, #144] @ 95f944 <__cxa_atexit@plt+0x9533c8> │ │ │ │ - ldr r9, [pc, #144] @ 95f948 <__cxa_atexit@plt+0x9533cc> │ │ │ │ + bcc 95f904 <__cxa_atexit@plt+0x953388> │ │ │ │ + ldr r8, [pc, #144] @ 95f914 <__cxa_atexit@plt+0x953398> │ │ │ │ + ldr r9, [pc, #144] @ 95f918 <__cxa_atexit@plt+0x95339c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr ip, [r7, #3] │ │ │ │ str r9, [r5] │ │ │ │ sub r9, lr, #43 @ 0x2b │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r8, [r6, #4]! │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r9, [pc, #100] @ 95f94c <__cxa_atexit@plt+0x9533d0> │ │ │ │ + ldr r9, [pc, #100] @ 95f91c <__cxa_atexit@plt+0x9533a0> │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ str ip, [r6, #52] @ 0x34 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ str sl, [r6, #60] @ 0x3c │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - ldr r1, [pc, #56] @ 95f950 <__cxa_atexit@plt+0x9533d4> │ │ │ │ + ldr r1, [pc, #56] @ 95f920 <__cxa_atexit@plt+0x9533a4> │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, lr │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffed10 │ │ │ │ - orreq r6, r0, #156, 14 @ 0x2700000 │ │ │ │ + orreq r6, r0, #204, 14 @ 0x3300000 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xffffefc0 │ │ │ │ - cmpeq r9, #104, 28 @ 0x680 │ │ │ │ + cmpeq r9, #152, 28 @ 0x980 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95f9a8 <__cxa_atexit@plt+0x95342c> │ │ │ │ + bhi 95f978 <__cxa_atexit@plt+0x9533fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95f9b0 <__cxa_atexit@plt+0x953434> │ │ │ │ - ldr r1, [pc, #64] @ 95f9cc <__cxa_atexit@plt+0x953450> │ │ │ │ - ldr r0, [pc, #64] @ 95f9d0 <__cxa_atexit@plt+0x953454> │ │ │ │ + bcc 95f980 <__cxa_atexit@plt+0x953404> │ │ │ │ + ldr r1, [pc, #64] @ 95f99c <__cxa_atexit@plt+0x953420> │ │ │ │ + ldr r0, [pc, #64] @ 95f9a0 <__cxa_atexit@plt+0x953424> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 95f9b8 <__cxa_atexit@plt+0x95343c> │ │ │ │ + b 95f988 <__cxa_atexit@plt+0x95340c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 95f9c8 <__cxa_atexit@plt+0x95344c> │ │ │ │ + ldr r7, [pc, #8] @ 95f998 <__cxa_atexit@plt+0x95341c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #20, 28 @ 0x140 │ │ │ │ + cmpeq r9, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffea80 │ │ │ │ - cmpeq r9, #236, 26 @ 0x3b00 │ │ │ │ + cmpeq r9, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 95fa50 <__cxa_atexit@plt+0x9534d4> │ │ │ │ - ldr r8, [pc, #96] @ 95fa5c <__cxa_atexit@plt+0x9534e0> │ │ │ │ - ldr lr, [pc, #96] @ 95fa60 <__cxa_atexit@plt+0x9534e4> │ │ │ │ + bcc 95fa20 <__cxa_atexit@plt+0x9534a4> │ │ │ │ + ldr r8, [pc, #96] @ 95fa2c <__cxa_atexit@plt+0x9534b0> │ │ │ │ + ldr lr, [pc, #96] @ 95fa30 <__cxa_atexit@plt+0x9534b4> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #92] @ 95fa64 <__cxa_atexit@plt+0x9534e8> │ │ │ │ + ldr r9, [pc, #92] @ 95fa34 <__cxa_atexit@plt+0x9534b8> │ │ │ │ add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #31 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r8, [r3, #16]! │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ @@ -2444593,582 +2444581,582 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xffffea48 │ │ │ │ - orreq r6, r0, #68, 12 @ 0x4400000 │ │ │ │ - cmpeq r9, #76, 26 @ 0x1300 │ │ │ │ + orreq r6, r0, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq r9, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95faac <__cxa_atexit@plt+0x953530> │ │ │ │ + bhi 95fa7c <__cxa_atexit@plt+0x953500> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 95fab4 <__cxa_atexit@plt+0x953538> │ │ │ │ + ldr r1, [pc, #36] @ 95fa84 <__cxa_atexit@plt+0x953508> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 95fab8 <__cxa_atexit@plt+0x95353c> │ │ │ │ + ldr r7, [pc, #28] @ 95fa88 <__cxa_atexit@plt+0x95350c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #120, 8 @ 0x78000000 │ │ │ │ - orreq r8, r0, #196 @ 0xc4 │ │ │ │ + orreq r6, r0, #168, 8 @ 0xa8000000 │ │ │ │ + orreq r8, r0, #244 @ 0xf4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95faf0 <__cxa_atexit@plt+0x953574> │ │ │ │ + bhi 95fac0 <__cxa_atexit@plt+0x953544> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95faf8 <__cxa_atexit@plt+0x95357c> │ │ │ │ + ldr r1, [pc, #24] @ 95fac8 <__cxa_atexit@plt+0x95354c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #40, 8 @ 0x28000000 │ │ │ │ + orreq r6, r0, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95fb60 <__cxa_atexit@plt+0x9535e4> │ │ │ │ + bhi 95fb30 <__cxa_atexit@plt+0x9535b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95fb6c <__cxa_atexit@plt+0x9535f0> │ │ │ │ - ldr lr, [pc, #76] @ 95fb7c <__cxa_atexit@plt+0x953600> │ │ │ │ + bcc 95fb3c <__cxa_atexit@plt+0x9535c0> │ │ │ │ + ldr lr, [pc, #76] @ 95fb4c <__cxa_atexit@plt+0x9535d0> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 95fb80 <__cxa_atexit@plt+0x953604> │ │ │ │ + ldr r9, [pc, #68] @ 95fb50 <__cxa_atexit@plt+0x9535d4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r6, r0, #8, 8 @ 0x8000000 │ │ │ │ + orreq r6, r0, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95fbf0 <__cxa_atexit@plt+0x953674> │ │ │ │ + bhi 95fbc0 <__cxa_atexit@plt+0x953644> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95fbfc <__cxa_atexit@plt+0x953680> │ │ │ │ + bcc 95fbcc <__cxa_atexit@plt+0x953650> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 95fc0c <__cxa_atexit@plt+0x953690> │ │ │ │ - ldr sl, [pc, #76] @ 95fc10 <__cxa_atexit@plt+0x953694> │ │ │ │ + ldr lr, [pc, #76] @ 95fbdc <__cxa_atexit@plt+0x953660> │ │ │ │ + ldr sl, [pc, #76] @ 95fbe0 <__cxa_atexit@plt+0x953664> │ │ │ │ sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - orreq r6, r0, #140, 8 @ 0x8c000000 │ │ │ │ - cmpeq r9, #132, 22 @ 0x21000 │ │ │ │ + orreq r6, r0, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq r9, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95fc58 <__cxa_atexit@plt+0x9536dc> │ │ │ │ + bhi 95fc28 <__cxa_atexit@plt+0x9536ac> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 95fc60 <__cxa_atexit@plt+0x9536e4> │ │ │ │ + ldr r1, [pc, #36] @ 95fc30 <__cxa_atexit@plt+0x9536b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 95fc64 <__cxa_atexit@plt+0x9536e8> │ │ │ │ + ldr r7, [pc, #28] @ 95fc34 <__cxa_atexit@plt+0x9536b8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #204, 4 @ 0xc000000c │ │ │ │ - orreq r7, r0, #20, 30 @ 0x50 │ │ │ │ + orreq r6, r0, #252, 4 @ 0xc000000f │ │ │ │ + orreq r7, r0, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95fc9c <__cxa_atexit@plt+0x953720> │ │ │ │ + bhi 95fc6c <__cxa_atexit@plt+0x9536f0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95fca4 <__cxa_atexit@plt+0x953728> │ │ │ │ + ldr r1, [pc, #24] @ 95fc74 <__cxa_atexit@plt+0x9536f8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #124, 4 @ 0xc0000007 │ │ │ │ + orreq r6, r0, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95fd0c <__cxa_atexit@plt+0x953790> │ │ │ │ + bhi 95fcdc <__cxa_atexit@plt+0x953760> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95fd18 <__cxa_atexit@plt+0x95379c> │ │ │ │ - ldr lr, [pc, #76] @ 95fd28 <__cxa_atexit@plt+0x9537ac> │ │ │ │ + bcc 95fce8 <__cxa_atexit@plt+0x95376c> │ │ │ │ + ldr lr, [pc, #76] @ 95fcf8 <__cxa_atexit@plt+0x95377c> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 95fd2c <__cxa_atexit@plt+0x9537b0> │ │ │ │ + ldr r9, [pc, #68] @ 95fcfc <__cxa_atexit@plt+0x953780> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r6, r0, #92, 4 @ 0xc0000005 │ │ │ │ + orreq r6, r0, #140, 4 @ 0xc0000008 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95fd9c <__cxa_atexit@plt+0x953820> │ │ │ │ + bhi 95fd6c <__cxa_atexit@plt+0x9537f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95fda8 <__cxa_atexit@plt+0x95382c> │ │ │ │ + bcc 95fd78 <__cxa_atexit@plt+0x9537fc> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 95fdb8 <__cxa_atexit@plt+0x95383c> │ │ │ │ - ldr sl, [pc, #76] @ 95fdbc <__cxa_atexit@plt+0x953840> │ │ │ │ + ldr lr, [pc, #76] @ 95fd88 <__cxa_atexit@plt+0x95380c> │ │ │ │ + ldr sl, [pc, #76] @ 95fd8c <__cxa_atexit@plt+0x953810> │ │ │ │ sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - orreq r6, r0, #224, 4 │ │ │ │ - cmpeq r9, #124, 2 │ │ │ │ + orreq r6, r0, #16, 6 @ 0x40000000 │ │ │ │ + cmpeq r9, #172, 2 @ 0x2b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95fe04 <__cxa_atexit@plt+0x953888> │ │ │ │ + bhi 95fdd4 <__cxa_atexit@plt+0x953858> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 95fe0c <__cxa_atexit@plt+0x953890> │ │ │ │ + ldr r1, [pc, #36] @ 95fddc <__cxa_atexit@plt+0x953860> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 95fe10 <__cxa_atexit@plt+0x953894> │ │ │ │ + ldr r7, [pc, #28] @ 95fde0 <__cxa_atexit@plt+0x953864> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #32, 2 │ │ │ │ - orreq r7, r0, #100, 26 @ 0x1900 │ │ │ │ + orreq r6, r0, #80, 2 │ │ │ │ + orreq r7, r0, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95fe48 <__cxa_atexit@plt+0x9538cc> │ │ │ │ + bhi 95fe18 <__cxa_atexit@plt+0x95389c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 95fe50 <__cxa_atexit@plt+0x9538d4> │ │ │ │ + ldr r1, [pc, #24] @ 95fe20 <__cxa_atexit@plt+0x9538a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r6, r0, #208 @ 0xd0 │ │ │ │ + orreq r6, r0, #0, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 95feb8 <__cxa_atexit@plt+0x95393c> │ │ │ │ + bhi 95fe88 <__cxa_atexit@plt+0x95390c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95fec4 <__cxa_atexit@plt+0x953948> │ │ │ │ - ldr lr, [pc, #76] @ 95fed4 <__cxa_atexit@plt+0x953958> │ │ │ │ + bcc 95fe94 <__cxa_atexit@plt+0x953918> │ │ │ │ + ldr lr, [pc, #76] @ 95fea4 <__cxa_atexit@plt+0x953928> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 95fed8 <__cxa_atexit@plt+0x95395c> │ │ │ │ + ldr r9, [pc, #68] @ 95fea8 <__cxa_atexit@plt+0x95392c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r6, r0, #176 @ 0xb0 │ │ │ │ + orreq r6, r0, #224 @ 0xe0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95ff48 <__cxa_atexit@plt+0x9539cc> │ │ │ │ + bhi 95ff18 <__cxa_atexit@plt+0x95399c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 95ff54 <__cxa_atexit@plt+0x9539d8> │ │ │ │ + bcc 95ff24 <__cxa_atexit@plt+0x9539a8> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 95ff64 <__cxa_atexit@plt+0x9539e8> │ │ │ │ - ldr sl, [pc, #76] @ 95ff68 <__cxa_atexit@plt+0x9539ec> │ │ │ │ + ldr lr, [pc, #76] @ 95ff34 <__cxa_atexit@plt+0x9539b8> │ │ │ │ + ldr sl, [pc, #76] @ 95ff38 <__cxa_atexit@plt+0x9539bc> │ │ │ │ sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - orreq r6, r0, #52, 2 │ │ │ │ + orreq r6, r0, #100, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 95ffb8 <__cxa_atexit@plt+0x953a3c> │ │ │ │ - ldr r2, [pc, #56] @ 95ffc0 <__cxa_atexit@plt+0x953a44> │ │ │ │ + bhi 95ff88 <__cxa_atexit@plt+0x953a0c> │ │ │ │ + ldr r2, [pc, #56] @ 95ff90 <__cxa_atexit@plt+0x953a14> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 95ffc4 <__cxa_atexit@plt+0x953a48> │ │ │ │ + ldr r1, [pc, #52] @ 95ff94 <__cxa_atexit@plt+0x953a18> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 95ffc8 <__cxa_atexit@plt+0x953a4c> │ │ │ │ + ldr r1, [pc, #36] @ 95ff98 <__cxa_atexit@plt+0x953a1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #176, 30 @ 0x2c0 │ │ │ │ - orreq r5, r0, #112, 30 @ 0x1c0 │ │ │ │ - orreq r5, r0, #164, 30 @ 0x290 │ │ │ │ - cmpeq r9, #112, 30 @ 0x1c0 │ │ │ │ + cmpeq r9, #224, 30 @ 0x380 │ │ │ │ + orreq r5, r0, #160, 30 @ 0x280 │ │ │ │ + orreq r5, r0, #212, 30 @ 0x350 │ │ │ │ + cmpeq r9, #160, 30 @ 0x280 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r1, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 96006c <__cxa_atexit@plt+0x953af0> │ │ │ │ + bhi 96003c <__cxa_atexit@plt+0x953ac0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r1, #40 @ 0x28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 960078 <__cxa_atexit@plt+0x953afc> │ │ │ │ - ldr lr, [pc, #136] @ 960088 <__cxa_atexit@plt+0x953b0c> │ │ │ │ + bcc 960048 <__cxa_atexit@plt+0x953acc> │ │ │ │ + ldr lr, [pc, #136] @ 960058 <__cxa_atexit@plt+0x953adc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #132] @ 96008c <__cxa_atexit@plt+0x953b10> │ │ │ │ + ldr r0, [pc, #132] @ 96005c <__cxa_atexit@plt+0x953ae0> │ │ │ │ sub r2, r6, #19 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr sl, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #100] @ 960090 <__cxa_atexit@plt+0x953b14> │ │ │ │ + ldr r2, [pc, #100] @ 960060 <__cxa_atexit@plt+0x953ae4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r1, #4]! │ │ │ │ mov r3, r1 │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr lr, [pc, #84] @ 960094 <__cxa_atexit@plt+0x953b18> │ │ │ │ - ldr r2, [pc, #84] @ 960098 <__cxa_atexit@plt+0x953b1c> │ │ │ │ + ldr lr, [pc, #84] @ 960064 <__cxa_atexit@plt+0x953ae8> │ │ │ │ + ldr r2, [pc, #84] @ 960068 <__cxa_atexit@plt+0x953aec> │ │ │ │ str r8, [r1, #36] @ 0x24 │ │ │ │ add lr, pc, lr │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ add r2, r1, #8 │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r8, [r1, #20] │ │ │ │ str r1, [r1, #24] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - orreq r5, r0, #248, 28 @ 0xf80 │ │ │ │ - orreq r6, r0, #44 @ 0x2c │ │ │ │ + orreq r5, r0, #40, 30 @ 0xa0 │ │ │ │ + orreq r6, r0, #92 @ 0x5c │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - cmpeq r9, #8, 14 @ 0x200000 │ │ │ │ + cmpeq r9, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r0, r6 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 96014c <__cxa_atexit@plt+0x953bd0> │ │ │ │ + bhi 96011c <__cxa_atexit@plt+0x953ba0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r0, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 960158 <__cxa_atexit@plt+0x953bdc> │ │ │ │ + bcc 960128 <__cxa_atexit@plt+0x953bac> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 960168 <__cxa_atexit@plt+0x953bec> │ │ │ │ + ldr r1, [pc, #148] @ 960138 <__cxa_atexit@plt+0x953bbc> │ │ │ │ sub r2, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 96016c <__cxa_atexit@plt+0x953bf0> │ │ │ │ + ldr r2, [pc, #116] @ 96013c <__cxa_atexit@plt+0x953bc0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 960170 <__cxa_atexit@plt+0x953bf4> │ │ │ │ + ldr r2, [pc, #108] @ 960140 <__cxa_atexit@plt+0x953bc4> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #4]! │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ str r8, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #88] @ 960174 <__cxa_atexit@plt+0x953bf8> │ │ │ │ - ldr r2, [pc, #88] @ 960178 <__cxa_atexit@plt+0x953bfc> │ │ │ │ + ldr sl, [pc, #88] @ 960144 <__cxa_atexit@plt+0x953bc8> │ │ │ │ + ldr r2, [pc, #88] @ 960148 <__cxa_atexit@plt+0x953bcc> │ │ │ │ mov r3, r0 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #28]! │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ str r9, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #48, 28 @ 0x300 │ │ │ │ - orreq r5, r0, #96, 30 @ 0x180 │ │ │ │ + orreq r5, r0, #96, 28 @ 0x600 │ │ │ │ + orreq r5, r0, #144, 30 @ 0x240 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmpeq r9, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq r9, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 96021c <__cxa_atexit@plt+0x953ca0> │ │ │ │ + bhi 9601ec <__cxa_atexit@plt+0x953c70> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #52 @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ - bcc 960224 <__cxa_atexit@plt+0x953ca8> │ │ │ │ - ldr r3, [pc, #148] @ 960244 <__cxa_atexit@plt+0x953cc8> │ │ │ │ - ldr r1, [pc, #148] @ 960248 <__cxa_atexit@plt+0x953ccc> │ │ │ │ + bcc 9601f4 <__cxa_atexit@plt+0x953c78> │ │ │ │ + ldr r3, [pc, #148] @ 960214 <__cxa_atexit@plt+0x953c98> │ │ │ │ + ldr r1, [pc, #148] @ 960218 <__cxa_atexit@plt+0x953c9c> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr lr, [r5] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r1, [r5, #-4] │ │ │ │ sub r1, ip, #31 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str sl, [r6, #40] @ 0x28 │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ str lr, [r6, #48] @ 0x30 │ │ │ │ - ldr r1, [pc, #100] @ 96024c <__cxa_atexit@plt+0x953cd0> │ │ │ │ + ldr r1, [pc, #100] @ 96021c <__cxa_atexit@plt+0x953ca0> │ │ │ │ mov r3, r6 │ │ │ │ str r0, [r6, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #28]! │ │ │ │ str r3, [r5] │ │ │ │ str r9, [r6, #12] │ │ │ │ - ldr r5, [pc, #76] @ 960250 <__cxa_atexit@plt+0x953cd4> │ │ │ │ + ldr r5, [pc, #76] @ 960220 <__cxa_atexit@plt+0x953ca4> │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r6, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, ip │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov ip, r6 │ │ │ │ - b 96022c <__cxa_atexit@plt+0x953cb0> │ │ │ │ + b 9601fc <__cxa_atexit@plt+0x953c80> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 960240 <__cxa_atexit@plt+0x953cc4> │ │ │ │ + ldr r7, [pc, #12] @ 960210 <__cxa_atexit@plt+0x953c94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, ip │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #164, 10 @ 0x29000000 │ │ │ │ + cmpeq r9, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ - orreq r5, r0, #160, 28 @ 0xa00 │ │ │ │ + orreq r5, r0, #208, 28 @ 0xd00 │ │ │ │ @ instruction: 0xfffffeb4 │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ - cmpeq r9, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq r9, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96029c <__cxa_atexit@plt+0x953d20> │ │ │ │ - ldr r7, [pc, #52] @ 9602ac <__cxa_atexit@plt+0x953d30> │ │ │ │ + bhi 96026c <__cxa_atexit@plt+0x953cf0> │ │ │ │ + ldr r7, [pc, #52] @ 96027c <__cxa_atexit@plt+0x953d00> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 960290 <__cxa_atexit@plt+0x953d14> │ │ │ │ + beq 960260 <__cxa_atexit@plt+0x953ce4> │ │ │ │ mov r7, sl │ │ │ │ - b 9602c0 <__cxa_atexit@plt+0x953d44> │ │ │ │ + b 960290 <__cxa_atexit@plt+0x953d14> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9602b0 <__cxa_atexit@plt+0x953d34> │ │ │ │ + ldr r7, [pc, #12] @ 960280 <__cxa_atexit@plt+0x953d04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #64, 10 @ 0x10000000 │ │ │ │ - cmpeq r9, #36, 10 @ 0x9000000 │ │ │ │ + cmpeq r9, #112, 10 @ 0x1c000000 │ │ │ │ + cmpeq r9, #84, 10 @ 0x15000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r1, [r7, #11] │ │ │ │ - ldr r2, [pc, #224] @ 9603bc <__cxa_atexit@plt+0x953e40> │ │ │ │ + ldr r2, [pc, #224] @ 96038c <__cxa_atexit@plt+0x953e10> │ │ │ │ mov r7, r5 │ │ │ │ str sl, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r0, [r5] │ │ │ │ - beq 960384 <__cxa_atexit@plt+0x953e08> │ │ │ │ + beq 960354 <__cxa_atexit@plt+0x953dd8> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ cmp fp, r5 │ │ │ │ str r0, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - bhi 960394 <__cxa_atexit@plt+0x953e18> │ │ │ │ + bhi 960364 <__cxa_atexit@plt+0x953de8> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 96039c <__cxa_atexit@plt+0x953e20> │ │ │ │ - ldr lr, [pc, #160] @ 9603c4 <__cxa_atexit@plt+0x953e48> │ │ │ │ - ldr ip, [pc, #160] @ 9603c8 <__cxa_atexit@plt+0x953e4c> │ │ │ │ - ldr r7, [pc, #160] @ 9603cc <__cxa_atexit@plt+0x953e50> │ │ │ │ - ldr r3, [pc, #160] @ 9603d0 <__cxa_atexit@plt+0x953e54> │ │ │ │ + bcc 96036c <__cxa_atexit@plt+0x953df0> │ │ │ │ + ldr lr, [pc, #160] @ 960394 <__cxa_atexit@plt+0x953e18> │ │ │ │ + ldr ip, [pc, #160] @ 960398 <__cxa_atexit@plt+0x953e1c> │ │ │ │ + ldr r7, [pc, #160] @ 96039c <__cxa_atexit@plt+0x953e20> │ │ │ │ + ldr r3, [pc, #160] @ 9603a0 <__cxa_atexit@plt+0x953e24> │ │ │ │ add ip, pc, ip │ │ │ │ add r7, pc, r7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r7, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ @@ -2445182,453 +2445170,453 @@ │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r2 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r2, #31 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm r0, {r1, r9, lr} │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r2, r6 │ │ │ │ - b 9603a4 <__cxa_atexit@plt+0x953e28> │ │ │ │ + b 960374 <__cxa_atexit@plt+0x953df8> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 9603c0 <__cxa_atexit@plt+0x953e44> │ │ │ │ + ldr r7, [pc, #20] @ 960390 <__cxa_atexit@plt+0x953e14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmpeq r9, #44, 8 @ 0x2c000000 │ │ │ │ + cmpeq r9, #92, 8 @ 0x5c000000 │ │ │ │ @ instruction: 0xfffff854 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ @ instruction: 0xfffff73c │ │ │ │ - orreq r5, r0, #28, 26 @ 0x700 │ │ │ │ - cmpeq r9, #4, 8 @ 0x4000000 │ │ │ │ + orreq r5, r0, #76, 26 @ 0x1300 │ │ │ │ + cmpeq r9, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ ldr sl, [r3, #12]! │ │ │ │ mov r5, r3 │ │ │ │ ldr lr, [r3, #-8] │ │ │ │ ldr r0, [r5, #-4]! │ │ │ │ ldr r9, [r3, #4] │ │ │ │ mov r8, r7 │ │ │ │ cmp fp, r5 │ │ │ │ stm r3, {r0, lr} │ │ │ │ - bhi 960488 <__cxa_atexit@plt+0x953f0c> │ │ │ │ + bhi 960458 <__cxa_atexit@plt+0x953edc> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #52 @ 0x34 │ │ │ │ cmp r7, r1 │ │ │ │ - bcc 960490 <__cxa_atexit@plt+0x953f14> │ │ │ │ - ldr r3, [pc, #144] @ 9604b4 <__cxa_atexit@plt+0x953f38> │ │ │ │ - ldr ip, [pc, #144] @ 9604b8 <__cxa_atexit@plt+0x953f3c> │ │ │ │ + bcc 960460 <__cxa_atexit@plt+0x953ee4> │ │ │ │ + ldr r3, [pc, #144] @ 960484 <__cxa_atexit@plt+0x953f08> │ │ │ │ + ldr ip, [pc, #144] @ 960488 <__cxa_atexit@plt+0x953f0c> │ │ │ │ sub r7, r1, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r3, [r6, #4]! │ │ │ │ str r7, [r2, #16] │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ str ip, [r2, #8] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str sl, [r6, #40] @ 0x28 │ │ │ │ str r9, [r6, #44] @ 0x2c │ │ │ │ - ldr r3, [pc, #104] @ 9604bc <__cxa_atexit@plt+0x953f40> │ │ │ │ + ldr r3, [pc, #104] @ 96048c <__cxa_atexit@plt+0x953f10> │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r6, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #28]! │ │ │ │ str r0, [r2, #12] │ │ │ │ str r9, [r6, #12] │ │ │ │ - ldr r7, [pc, #80] @ 9604c0 <__cxa_atexit@plt+0x953f44> │ │ │ │ + ldr r7, [pc, #80] @ 960490 <__cxa_atexit@plt+0x953f14> │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #16] │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r8 │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r1, r6 │ │ │ │ - b 960498 <__cxa_atexit@plt+0x953f1c> │ │ │ │ + b 960468 <__cxa_atexit@plt+0x953eec> │ │ │ │ mov r7, #52 @ 0x34 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 9604b0 <__cxa_atexit@plt+0x953f34> │ │ │ │ + ldr r7, [pc, #16] @ 960480 <__cxa_atexit@plt+0x953f04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #56, 6 @ 0xe0000000 │ │ │ │ + cmpeq r9, #104, 6 @ 0xa0000001 │ │ │ │ @ instruction: 0xfffff644 │ │ │ │ - orreq r5, r0, #40, 24 @ 0x2800 │ │ │ │ + orreq r5, r0, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0xfffffc48 │ │ │ │ @ instruction: 0xfffff714 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9604f4 <__cxa_atexit@plt+0x953f78> │ │ │ │ + bhi 9604c4 <__cxa_atexit@plt+0x953f48> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9604fc <__cxa_atexit@plt+0x953f80> │ │ │ │ + ldr r2, [pc, #24] @ 9604cc <__cxa_atexit@plt+0x953f50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #36, 20 @ 0x24000 │ │ │ │ + orreq r5, r0, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9605b0 <__cxa_atexit@plt+0x954034> │ │ │ │ + bhi 960580 <__cxa_atexit@plt+0x954004> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 9605b8 <__cxa_atexit@plt+0x95403c> │ │ │ │ + ldr lr, [pc, #140] @ 960588 <__cxa_atexit@plt+0x95400c> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 960580 <__cxa_atexit@plt+0x954004> │ │ │ │ - ldr sl, [pc, #112] @ 9605bc <__cxa_atexit@plt+0x954040> │ │ │ │ + beq 960550 <__cxa_atexit@plt+0x953fd4> │ │ │ │ + ldr sl, [pc, #112] @ 96058c <__cxa_atexit@plt+0x954010> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 960590 <__cxa_atexit@plt+0x954014> │ │ │ │ + beq 960560 <__cxa_atexit@plt+0x953fe4> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 9605ac <__cxa_atexit@plt+0x954030> │ │ │ │ + bne 96057c <__cxa_atexit@plt+0x954000> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 9605c0 <__cxa_atexit@plt+0x954044> │ │ │ │ + ldr r1, [pc, #40] @ 960590 <__cxa_atexit@plt+0x954014> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r5, r0, #168, 18 @ 0x2a0000 │ │ │ │ + orreq r5, r0, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 96062c <__cxa_atexit@plt+0x9540b0> │ │ │ │ + ldr r1, [pc, #80] @ 9605fc <__cxa_atexit@plt+0x954080> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 960608 <__cxa_atexit@plt+0x95408c> │ │ │ │ + beq 9605d8 <__cxa_atexit@plt+0x95405c> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 960620 <__cxa_atexit@plt+0x9540a4> │ │ │ │ + bne 9605f0 <__cxa_atexit@plt+0x954074> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 960630 <__cxa_atexit@plt+0x9540b4> │ │ │ │ + ldr r3, [pc, #32] @ 960600 <__cxa_atexit@plt+0x954084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r5, r0, #56, 18 @ 0xe0000 │ │ │ │ + orreq r5, r0, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 960664 <__cxa_atexit@plt+0x9540e8> │ │ │ │ - ldr r3, [pc, #32] @ 960670 <__cxa_atexit@plt+0x9540f4> │ │ │ │ + bne 960634 <__cxa_atexit@plt+0x9540b8> │ │ │ │ + ldr r3, [pc, #32] @ 960640 <__cxa_atexit@plt+0x9540c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r5, r0, #248, 16 @ 0xf80000 │ │ │ │ - cmpeq r9, #64, 2 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r5, r0, #40, 18 @ 0xa0000 │ │ │ │ + cmpeq r9, #112, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9606b8 <__cxa_atexit@plt+0x95413c> │ │ │ │ + bhi 960688 <__cxa_atexit@plt+0x95410c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 9606c0 <__cxa_atexit@plt+0x954144> │ │ │ │ + ldr r1, [pc, #36] @ 960690 <__cxa_atexit@plt+0x954114> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 9606c4 <__cxa_atexit@plt+0x954148> │ │ │ │ + ldr r7, [pc, #28] @ 960694 <__cxa_atexit@plt+0x954118> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #108, 16 @ 0x6c0000 │ │ │ │ - orreq r7, r0, #184, 8 @ 0xb8000000 │ │ │ │ + orreq r5, r0, #156, 16 @ 0x9c0000 │ │ │ │ + orreq r7, r0, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9606fc <__cxa_atexit@plt+0x954180> │ │ │ │ + bhi 9606cc <__cxa_atexit@plt+0x954150> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 960704 <__cxa_atexit@plt+0x954188> │ │ │ │ + ldr r1, [pc, #24] @ 9606d4 <__cxa_atexit@plt+0x954158> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #28, 16 @ 0x1c0000 │ │ │ │ + orreq r5, r0, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 960788 <__cxa_atexit@plt+0x95420c> │ │ │ │ + bhi 960758 <__cxa_atexit@plt+0x9541dc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 960794 <__cxa_atexit@plt+0x954218> │ │ │ │ + bcc 960764 <__cxa_atexit@plt+0x9541e8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 9607a4 <__cxa_atexit@plt+0x954228> │ │ │ │ + ldr r1, [pc, #104] @ 960774 <__cxa_atexit@plt+0x9541f8> │ │ │ │ sub r2, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 9607a8 <__cxa_atexit@plt+0x95422c> │ │ │ │ - ldr r2, [pc, #72] @ 9607ac <__cxa_atexit@plt+0x954230> │ │ │ │ + ldr sl, [pc, #72] @ 960778 <__cxa_atexit@plt+0x9541fc> │ │ │ │ + ldr r2, [pc, #72] @ 96077c <__cxa_atexit@plt+0x954200> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 9607b0 <__cxa_atexit@plt+0x954234> │ │ │ │ + ldr r2, [pc, #56] @ 960780 <__cxa_atexit@plt+0x954204> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #200, 14 @ 0x3200000 │ │ │ │ + orreq r5, r0, #248, 14 @ 0x3e00000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - orreq r5, r0, #224, 14 @ 0x3800000 │ │ │ │ - orreq r5, r0, #164, 14 @ 0x2900000 │ │ │ │ + orreq r5, r0, #16, 16 @ 0x100000 │ │ │ │ + orreq r5, r0, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9607e8 <__cxa_atexit@plt+0x95426c> │ │ │ │ + bhi 9607b8 <__cxa_atexit@plt+0x95423c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 9607f0 <__cxa_atexit@plt+0x954274> │ │ │ │ + ldr r1, [pc, #24] @ 9607c0 <__cxa_atexit@plt+0x954244> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #48, 14 @ 0xc00000 │ │ │ │ + orreq r5, r0, #96, 14 @ 0x1800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 960874 <__cxa_atexit@plt+0x9542f8> │ │ │ │ + bhi 960844 <__cxa_atexit@plt+0x9542c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 960880 <__cxa_atexit@plt+0x954304> │ │ │ │ - ldr lr, [pc, #104] @ 960890 <__cxa_atexit@plt+0x954314> │ │ │ │ + bcc 960850 <__cxa_atexit@plt+0x9542d4> │ │ │ │ + ldr lr, [pc, #104] @ 960860 <__cxa_atexit@plt+0x9542e4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 960894 <__cxa_atexit@plt+0x954318> │ │ │ │ + ldr r0, [pc, #96] @ 960864 <__cxa_atexit@plt+0x9542e8> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 960898 <__cxa_atexit@plt+0x95431c> │ │ │ │ + ldr r5, [pc, #72] @ 960868 <__cxa_atexit@plt+0x9542ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 96089c <__cxa_atexit@plt+0x954320> │ │ │ │ + ldr r1, [pc, #68] @ 96086c <__cxa_atexit@plt+0x9542f0> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r5, r0, #12, 14 @ 0x300000 │ │ │ │ - orreq r5, r0, #80, 14 @ 0x1400000 │ │ │ │ - orreq r5, r0, #196, 12 @ 0xc400000 │ │ │ │ + orreq r5, r0, #60, 14 @ 0xf00000 │ │ │ │ + orreq r5, r0, #128, 14 @ 0x2000000 │ │ │ │ + orreq r5, r0, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 960918 <__cxa_atexit@plt+0x95439c> │ │ │ │ + bhi 9608e8 <__cxa_atexit@plt+0x95436c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 960924 <__cxa_atexit@plt+0x9543a8> │ │ │ │ - ldr lr, [pc, #100] @ 960934 <__cxa_atexit@plt+0x9543b8> │ │ │ │ + bcc 9608f4 <__cxa_atexit@plt+0x954378> │ │ │ │ + ldr lr, [pc, #100] @ 960904 <__cxa_atexit@plt+0x954388> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 960938 <__cxa_atexit@plt+0x9543bc> │ │ │ │ + ldr r0, [pc, #96] @ 960908 <__cxa_atexit@plt+0x95438c> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 96093c <__cxa_atexit@plt+0x9543c0> │ │ │ │ + ldr r2, [pc, #64] @ 96090c <__cxa_atexit@plt+0x954390> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r5, r0, #40, 12 @ 0x2800000 │ │ │ │ - orreq r5, r0, #92, 14 @ 0x1700000 │ │ │ │ + orreq r5, r0, #88, 12 @ 0x5800000 │ │ │ │ + orreq r5, r0, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 960a04 <__cxa_atexit@plt+0x954488> │ │ │ │ + bhi 9609d4 <__cxa_atexit@plt+0x954458> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ - ldr lr, [pc, #184] @ 960a24 <__cxa_atexit@plt+0x9544a8> │ │ │ │ + ldr lr, [pc, #184] @ 9609f4 <__cxa_atexit@plt+0x954478> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ add lr, pc, lr │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r9, [r7, #-4] │ │ │ │ - beq 9609f4 <__cxa_atexit@plt+0x954478> │ │ │ │ + beq 9609c4 <__cxa_atexit@plt+0x954448> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #44 @ 0x2c │ │ │ │ cmp r2, ip │ │ │ │ - bcc 960a0c <__cxa_atexit@plt+0x954490> │ │ │ │ - ldr sl, [pc, #136] @ 960a28 <__cxa_atexit@plt+0x9544ac> │ │ │ │ + bcc 9609dc <__cxa_atexit@plt+0x954460> │ │ │ │ + ldr sl, [pc, #136] @ 9609f8 <__cxa_atexit@plt+0x95447c> │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - ldr r2, [pc, #96] @ 960a2c <__cxa_atexit@plt+0x9544b0> │ │ │ │ + ldr r2, [pc, #96] @ 9609fc <__cxa_atexit@plt+0x954480> │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #84] @ 960a30 <__cxa_atexit@plt+0x9544b4> │ │ │ │ + ldr r2, [pc, #84] @ 960a00 <__cxa_atexit@plt+0x954484> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - orreq r5, r0, #124, 12 @ 0x7c00000 │ │ │ │ + orreq r5, r0, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 960ab8 <__cxa_atexit@plt+0x95453c> │ │ │ │ - ldr lr, [pc, #108] @ 960ac4 <__cxa_atexit@plt+0x954548> │ │ │ │ - ldr r8, [pc, #108] @ 960ac8 <__cxa_atexit@plt+0x95454c> │ │ │ │ - ldr r9, [pc, #108] @ 960acc <__cxa_atexit@plt+0x954550> │ │ │ │ + bcc 960a88 <__cxa_atexit@plt+0x95450c> │ │ │ │ + ldr lr, [pc, #108] @ 960a94 <__cxa_atexit@plt+0x954518> │ │ │ │ + ldr r8, [pc, #108] @ 960a98 <__cxa_atexit@plt+0x95451c> │ │ │ │ + ldr r9, [pc, #108] @ 960a9c <__cxa_atexit@plt+0x954520> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r8, [r0, #4]! │ │ │ │ @@ -2445643,271 +2445631,271 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - orreq r5, r0, #240, 10 @ 0x3c000000 │ │ │ │ - cmpeq r9, #200, 24 @ 0xc800 │ │ │ │ + orreq r5, r0, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq r9, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 960b14 <__cxa_atexit@plt+0x954598> │ │ │ │ + bhi 960ae4 <__cxa_atexit@plt+0x954568> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 960b1c <__cxa_atexit@plt+0x9545a0> │ │ │ │ + ldr r1, [pc, #36] @ 960aec <__cxa_atexit@plt+0x954570> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 960b20 <__cxa_atexit@plt+0x9545a4> │ │ │ │ + ldr r7, [pc, #28] @ 960af0 <__cxa_atexit@plt+0x954574> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #16, 8 @ 0x10000000 │ │ │ │ - orreq r7, r0, #88 @ 0x58 │ │ │ │ + orreq r5, r0, #64, 8 @ 0x40000000 │ │ │ │ + orreq r7, r0, #136 @ 0x88 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 960b58 <__cxa_atexit@plt+0x9545dc> │ │ │ │ + bhi 960b28 <__cxa_atexit@plt+0x9545ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 960b60 <__cxa_atexit@plt+0x9545e4> │ │ │ │ + ldr r1, [pc, #24] @ 960b30 <__cxa_atexit@plt+0x9545b4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #192, 6 │ │ │ │ + orreq r5, r0, #240, 6 @ 0xc0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 960be4 <__cxa_atexit@plt+0x954668> │ │ │ │ + bhi 960bb4 <__cxa_atexit@plt+0x954638> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 960bf0 <__cxa_atexit@plt+0x954674> │ │ │ │ + bcc 960bc0 <__cxa_atexit@plt+0x954644> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 960c00 <__cxa_atexit@plt+0x954684> │ │ │ │ + ldr r1, [pc, #104] @ 960bd0 <__cxa_atexit@plt+0x954654> │ │ │ │ sub r2, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 960c04 <__cxa_atexit@plt+0x954688> │ │ │ │ - ldr r2, [pc, #72] @ 960c08 <__cxa_atexit@plt+0x95468c> │ │ │ │ + ldr sl, [pc, #72] @ 960bd4 <__cxa_atexit@plt+0x954658> │ │ │ │ + ldr r2, [pc, #72] @ 960bd8 <__cxa_atexit@plt+0x95465c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 960c0c <__cxa_atexit@plt+0x954690> │ │ │ │ + ldr r2, [pc, #56] @ 960bdc <__cxa_atexit@plt+0x954660> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #108, 6 @ 0xb0000001 │ │ │ │ + orreq r5, r0, #156, 6 @ 0x70000002 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - orreq r5, r0, #132, 6 @ 0x10000002 │ │ │ │ - orreq r5, r0, #72, 6 @ 0x20000001 │ │ │ │ + orreq r5, r0, #180, 6 @ 0xd0000002 │ │ │ │ + orreq r5, r0, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 960c44 <__cxa_atexit@plt+0x9546c8> │ │ │ │ + bhi 960c14 <__cxa_atexit@plt+0x954698> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 960c4c <__cxa_atexit@plt+0x9546d0> │ │ │ │ + ldr r1, [pc, #24] @ 960c1c <__cxa_atexit@plt+0x9546a0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r5, r0, #212, 4 @ 0x4000000d │ │ │ │ + orreq r5, r0, #4, 6 @ 0x10000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 960cd0 <__cxa_atexit@plt+0x954754> │ │ │ │ + bhi 960ca0 <__cxa_atexit@plt+0x954724> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 960cdc <__cxa_atexit@plt+0x954760> │ │ │ │ - ldr lr, [pc, #104] @ 960cec <__cxa_atexit@plt+0x954770> │ │ │ │ + bcc 960cac <__cxa_atexit@plt+0x954730> │ │ │ │ + ldr lr, [pc, #104] @ 960cbc <__cxa_atexit@plt+0x954740> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 960cf0 <__cxa_atexit@plt+0x954774> │ │ │ │ + ldr r0, [pc, #96] @ 960cc0 <__cxa_atexit@plt+0x954744> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 960cf4 <__cxa_atexit@plt+0x954778> │ │ │ │ + ldr r5, [pc, #72] @ 960cc4 <__cxa_atexit@plt+0x954748> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 960cf8 <__cxa_atexit@plt+0x95477c> │ │ │ │ + ldr r1, [pc, #68] @ 960cc8 <__cxa_atexit@plt+0x95474c> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r5, r0, #176, 4 │ │ │ │ - orreq r5, r0, #244, 4 @ 0x4000000f │ │ │ │ - orreq r5, r0, #104, 4 @ 0x80000006 │ │ │ │ + orreq r5, r0, #224, 4 │ │ │ │ + orreq r5, r0, #36, 6 @ 0x90000000 │ │ │ │ + orreq r5, r0, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 960d74 <__cxa_atexit@plt+0x9547f8> │ │ │ │ + bhi 960d44 <__cxa_atexit@plt+0x9547c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 960d80 <__cxa_atexit@plt+0x954804> │ │ │ │ - ldr lr, [pc, #100] @ 960d90 <__cxa_atexit@plt+0x954814> │ │ │ │ + bcc 960d50 <__cxa_atexit@plt+0x9547d4> │ │ │ │ + ldr lr, [pc, #100] @ 960d60 <__cxa_atexit@plt+0x9547e4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 960d94 <__cxa_atexit@plt+0x954818> │ │ │ │ + ldr r0, [pc, #96] @ 960d64 <__cxa_atexit@plt+0x9547e8> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 960d98 <__cxa_atexit@plt+0x95481c> │ │ │ │ + ldr r2, [pc, #64] @ 960d68 <__cxa_atexit@plt+0x9547ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r5, r0, #204, 2 @ 0x33 │ │ │ │ - orreq r5, r0, #0, 6 │ │ │ │ + orreq r5, r0, #252, 2 @ 0x3f │ │ │ │ + orreq r5, r0, #48, 6 @ 0xc0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 960e60 <__cxa_atexit@plt+0x9548e4> │ │ │ │ + bhi 960e30 <__cxa_atexit@plt+0x9548b4> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ - ldr lr, [pc, #184] @ 960e80 <__cxa_atexit@plt+0x954904> │ │ │ │ + ldr lr, [pc, #184] @ 960e50 <__cxa_atexit@plt+0x9548d4> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ add lr, pc, lr │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r9, [r7, #-4] │ │ │ │ - beq 960e50 <__cxa_atexit@plt+0x9548d4> │ │ │ │ + beq 960e20 <__cxa_atexit@plt+0x9548a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #44 @ 0x2c │ │ │ │ cmp r2, ip │ │ │ │ - bcc 960e68 <__cxa_atexit@plt+0x9548ec> │ │ │ │ - ldr sl, [pc, #136] @ 960e84 <__cxa_atexit@plt+0x954908> │ │ │ │ + bcc 960e38 <__cxa_atexit@plt+0x9548bc> │ │ │ │ + ldr sl, [pc, #136] @ 960e54 <__cxa_atexit@plt+0x9548d8> │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - ldr r2, [pc, #96] @ 960e88 <__cxa_atexit@plt+0x95490c> │ │ │ │ + ldr r2, [pc, #96] @ 960e58 <__cxa_atexit@plt+0x9548dc> │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #84] @ 960e8c <__cxa_atexit@plt+0x954910> │ │ │ │ + ldr r2, [pc, #84] @ 960e5c <__cxa_atexit@plt+0x9548e0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - orreq r5, r0, #32, 4 │ │ │ │ + orreq r5, r0, #80, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 960f14 <__cxa_atexit@plt+0x954998> │ │ │ │ - ldr lr, [pc, #108] @ 960f20 <__cxa_atexit@plt+0x9549a4> │ │ │ │ - ldr r8, [pc, #108] @ 960f24 <__cxa_atexit@plt+0x9549a8> │ │ │ │ - ldr r9, [pc, #108] @ 960f28 <__cxa_atexit@plt+0x9549ac> │ │ │ │ + bcc 960ee4 <__cxa_atexit@plt+0x954968> │ │ │ │ + ldr lr, [pc, #108] @ 960ef0 <__cxa_atexit@plt+0x954974> │ │ │ │ + ldr r8, [pc, #108] @ 960ef4 <__cxa_atexit@plt+0x954978> │ │ │ │ + ldr r9, [pc, #108] @ 960ef8 <__cxa_atexit@plt+0x95497c> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r8, [r0, #4]! │ │ │ │ @@ -2445922,271 +2445910,271 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - orreq r5, r0, #148, 2 @ 0x25 │ │ │ │ - cmpeq r9, #16 │ │ │ │ + orreq r5, r0, #196, 2 @ 0x31 │ │ │ │ + cmpeq r9, #64 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 960f70 <__cxa_atexit@plt+0x9549f4> │ │ │ │ + bhi 960f40 <__cxa_atexit@plt+0x9549c4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 960f78 <__cxa_atexit@plt+0x9549fc> │ │ │ │ + ldr r1, [pc, #36] @ 960f48 <__cxa_atexit@plt+0x9549cc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 960f7c <__cxa_atexit@plt+0x954a00> │ │ │ │ + ldr r7, [pc, #28] @ 960f4c <__cxa_atexit@plt+0x9549d0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #180, 30 @ 0x2d0 │ │ │ │ - orreq r6, r0, #248, 22 @ 0x3e000 │ │ │ │ + orreq r4, r0, #228, 30 @ 0x390 │ │ │ │ + orreq r6, r0, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 960fb4 <__cxa_atexit@plt+0x954a38> │ │ │ │ + bhi 960f84 <__cxa_atexit@plt+0x954a08> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 960fbc <__cxa_atexit@plt+0x954a40> │ │ │ │ + ldr r1, [pc, #24] @ 960f8c <__cxa_atexit@plt+0x954a10> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #100, 30 @ 0x190 │ │ │ │ + orreq r4, r0, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 961040 <__cxa_atexit@plt+0x954ac4> │ │ │ │ + bhi 961010 <__cxa_atexit@plt+0x954a94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 96104c <__cxa_atexit@plt+0x954ad0> │ │ │ │ + bcc 96101c <__cxa_atexit@plt+0x954aa0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 96105c <__cxa_atexit@plt+0x954ae0> │ │ │ │ + ldr r1, [pc, #104] @ 96102c <__cxa_atexit@plt+0x954ab0> │ │ │ │ sub r2, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 961060 <__cxa_atexit@plt+0x954ae4> │ │ │ │ - ldr r2, [pc, #72] @ 961064 <__cxa_atexit@plt+0x954ae8> │ │ │ │ + ldr sl, [pc, #72] @ 961030 <__cxa_atexit@plt+0x954ab4> │ │ │ │ + ldr r2, [pc, #72] @ 961034 <__cxa_atexit@plt+0x954ab8> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 961068 <__cxa_atexit@plt+0x954aec> │ │ │ │ + ldr r2, [pc, #56] @ 961038 <__cxa_atexit@plt+0x954abc> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #16, 30 @ 0x40 │ │ │ │ + orreq r4, r0, #64, 30 @ 0x100 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - orreq r4, r0, #40, 30 @ 0xa0 │ │ │ │ - orreq r4, r0, #236, 28 @ 0xec0 │ │ │ │ + orreq r4, r0, #88, 30 @ 0x160 │ │ │ │ + orreq r4, r0, #28, 30 @ 0x70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9610a0 <__cxa_atexit@plt+0x954b24> │ │ │ │ + bhi 961070 <__cxa_atexit@plt+0x954af4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 9610a8 <__cxa_atexit@plt+0x954b2c> │ │ │ │ + ldr r1, [pc, #24] @ 961078 <__cxa_atexit@plt+0x954afc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #120, 28 @ 0x780 │ │ │ │ + orreq r4, r0, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 96112c <__cxa_atexit@plt+0x954bb0> │ │ │ │ + bhi 9610fc <__cxa_atexit@plt+0x954b80> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 961138 <__cxa_atexit@plt+0x954bbc> │ │ │ │ - ldr lr, [pc, #104] @ 961148 <__cxa_atexit@plt+0x954bcc> │ │ │ │ + bcc 961108 <__cxa_atexit@plt+0x954b8c> │ │ │ │ + ldr lr, [pc, #104] @ 961118 <__cxa_atexit@plt+0x954b9c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 96114c <__cxa_atexit@plt+0x954bd0> │ │ │ │ + ldr r0, [pc, #96] @ 96111c <__cxa_atexit@plt+0x954ba0> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 961150 <__cxa_atexit@plt+0x954bd4> │ │ │ │ + ldr r5, [pc, #72] @ 961120 <__cxa_atexit@plt+0x954ba4> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 961154 <__cxa_atexit@plt+0x954bd8> │ │ │ │ + ldr r1, [pc, #68] @ 961124 <__cxa_atexit@plt+0x954ba8> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - orreq r4, r0, #84, 28 @ 0x540 │ │ │ │ - orreq r4, r0, #152, 28 @ 0x980 │ │ │ │ - orreq r4, r0, #12, 28 @ 0xc0 │ │ │ │ + orreq r4, r0, #132, 28 @ 0x840 │ │ │ │ + orreq r4, r0, #200, 28 @ 0xc80 │ │ │ │ + orreq r4, r0, #60, 28 @ 0x3c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 9611d0 <__cxa_atexit@plt+0x954c54> │ │ │ │ + bhi 9611a0 <__cxa_atexit@plt+0x954c24> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9611dc <__cxa_atexit@plt+0x954c60> │ │ │ │ - ldr lr, [pc, #100] @ 9611ec <__cxa_atexit@plt+0x954c70> │ │ │ │ + bcc 9611ac <__cxa_atexit@plt+0x954c30> │ │ │ │ + ldr lr, [pc, #100] @ 9611bc <__cxa_atexit@plt+0x954c40> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 9611f0 <__cxa_atexit@plt+0x954c74> │ │ │ │ + ldr r0, [pc, #96] @ 9611c0 <__cxa_atexit@plt+0x954c44> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 9611f4 <__cxa_atexit@plt+0x954c78> │ │ │ │ + ldr r2, [pc, #64] @ 9611c4 <__cxa_atexit@plt+0x954c48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - orreq r4, r0, #112, 26 @ 0x1c00 │ │ │ │ - orreq r4, r0, #164, 28 @ 0xa40 │ │ │ │ + orreq r4, r0, #160, 26 @ 0x2800 │ │ │ │ + orreq r4, r0, #212, 28 @ 0xd40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 9612bc <__cxa_atexit@plt+0x954d40> │ │ │ │ + bhi 96128c <__cxa_atexit@plt+0x954d10> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ - ldr lr, [pc, #184] @ 9612dc <__cxa_atexit@plt+0x954d60> │ │ │ │ + ldr lr, [pc, #184] @ 9612ac <__cxa_atexit@plt+0x954d30> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ add lr, pc, lr │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r9, [r7, #-4] │ │ │ │ - beq 9612ac <__cxa_atexit@plt+0x954d30> │ │ │ │ + beq 96127c <__cxa_atexit@plt+0x954d00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #44 @ 0x2c │ │ │ │ cmp r2, ip │ │ │ │ - bcc 9612c4 <__cxa_atexit@plt+0x954d48> │ │ │ │ - ldr sl, [pc, #136] @ 9612e0 <__cxa_atexit@plt+0x954d64> │ │ │ │ + bcc 961294 <__cxa_atexit@plt+0x954d18> │ │ │ │ + ldr sl, [pc, #136] @ 9612b0 <__cxa_atexit@plt+0x954d34> │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - ldr r2, [pc, #96] @ 9612e4 <__cxa_atexit@plt+0x954d68> │ │ │ │ + ldr r2, [pc, #96] @ 9612b4 <__cxa_atexit@plt+0x954d38> │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #84] @ 9612e8 <__cxa_atexit@plt+0x954d6c> │ │ │ │ + ldr r2, [pc, #84] @ 9612b8 <__cxa_atexit@plt+0x954d3c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - orreq r4, r0, #196, 26 @ 0x3100 │ │ │ │ + orreq r4, r0, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 961370 <__cxa_atexit@plt+0x954df4> │ │ │ │ - ldr lr, [pc, #108] @ 96137c <__cxa_atexit@plt+0x954e00> │ │ │ │ - ldr r8, [pc, #108] @ 961380 <__cxa_atexit@plt+0x954e04> │ │ │ │ - ldr r9, [pc, #108] @ 961384 <__cxa_atexit@plt+0x954e08> │ │ │ │ + bcc 961340 <__cxa_atexit@plt+0x954dc4> │ │ │ │ + ldr lr, [pc, #108] @ 96134c <__cxa_atexit@plt+0x954dd0> │ │ │ │ + ldr r8, [pc, #108] @ 961350 <__cxa_atexit@plt+0x954dd4> │ │ │ │ + ldr r9, [pc, #108] @ 961354 <__cxa_atexit@plt+0x954dd8> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r8, [r0, #4]! │ │ │ │ @@ -2446201,328 +2446189,328 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - orreq r4, r0, #56, 26 @ 0xe00 │ │ │ │ + orreq r4, r0, #104, 26 @ 0x1a00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9613d4 <__cxa_atexit@plt+0x954e58> │ │ │ │ - ldr r2, [pc, #56] @ 9613dc <__cxa_atexit@plt+0x954e60> │ │ │ │ + bhi 9613a4 <__cxa_atexit@plt+0x954e28> │ │ │ │ + ldr r2, [pc, #56] @ 9613ac <__cxa_atexit@plt+0x954e30> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 9613e0 <__cxa_atexit@plt+0x954e64> │ │ │ │ + ldr r1, [pc, #52] @ 9613b0 <__cxa_atexit@plt+0x954e34> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 9613e4 <__cxa_atexit@plt+0x954e68> │ │ │ │ + ldr r1, [pc, #36] @ 9613b4 <__cxa_atexit@plt+0x954e38> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #228, 6 @ 0x90000003 │ │ │ │ - orreq r4, r0, #84, 22 @ 0x15000 │ │ │ │ - orreq r4, r0, #136, 22 @ 0x22000 │ │ │ │ - cmpeq r9, #84, 22 @ 0x15000 │ │ │ │ + cmpeq r9, #20, 8 @ 0x14000000 │ │ │ │ + orreq r4, r0, #132, 22 @ 0x21000 │ │ │ │ + orreq r4, r0, #184, 22 @ 0x2e000 │ │ │ │ + cmpeq r9, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r0, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 961498 <__cxa_atexit@plt+0x954f1c> │ │ │ │ + bhi 961468 <__cxa_atexit@plt+0x954eec> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r0, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9614a4 <__cxa_atexit@plt+0x954f28> │ │ │ │ + bcc 961474 <__cxa_atexit@plt+0x954ef8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #148] @ 9614b4 <__cxa_atexit@plt+0x954f38> │ │ │ │ + ldr r1, [pc, #148] @ 961484 <__cxa_atexit@plt+0x954f08> │ │ │ │ sub r2, r6, #27 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr lr, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ ldr ip, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #116] @ 9614b8 <__cxa_atexit@plt+0x954f3c> │ │ │ │ + ldr r2, [pc, #116] @ 961488 <__cxa_atexit@plt+0x954f0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r2, [pc, #108] @ 9614bc <__cxa_atexit@plt+0x954f40> │ │ │ │ + ldr r2, [pc, #108] @ 96148c <__cxa_atexit@plt+0x954f10> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #4]! │ │ │ │ mov r3, r0 │ │ │ │ str r8, [r0, #44] @ 0x2c │ │ │ │ - ldr sl, [pc, #92] @ 9614c0 <__cxa_atexit@plt+0x954f44> │ │ │ │ - ldr r2, [pc, #92] @ 9614c4 <__cxa_atexit@plt+0x954f48> │ │ │ │ + ldr sl, [pc, #92] @ 961490 <__cxa_atexit@plt+0x954f14> │ │ │ │ + ldr r2, [pc, #92] @ 961494 <__cxa_atexit@plt+0x954f18> │ │ │ │ str r1, [r0, #8] │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str ip, [r0, #12] │ │ │ │ str sl, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ str r0, [r0, #24] │ │ │ │ str lr, [r0, #28] │ │ │ │ str r1, [r0, #32] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #228, 20 @ 0xe4000 │ │ │ │ - orreq r4, r0, #20, 24 @ 0x1400 │ │ │ │ + orreq r4, r0, #20, 22 @ 0x5000 │ │ │ │ + orreq r4, r0, #68, 24 @ 0x4400 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq r9, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq r9, #12, 6 @ 0x30000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #20 │ │ │ │ mov r0, r6 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 961584 <__cxa_atexit@plt+0x955008> │ │ │ │ + bhi 961554 <__cxa_atexit@plt+0x954fd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 961590 <__cxa_atexit@plt+0x955014> │ │ │ │ + bcc 961560 <__cxa_atexit@plt+0x954fe4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #160] @ 9615a0 <__cxa_atexit@plt+0x955024> │ │ │ │ + ldr r1, [pc, #160] @ 961570 <__cxa_atexit@plt+0x954ff4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r6, #39 @ 0x27 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr ip, [r7, #24] │ │ │ │ str r1, [r5, #-12] │ │ │ │ - ldr r1, [pc, #124] @ 9615a4 <__cxa_atexit@plt+0x955028> │ │ │ │ + ldr r1, [pc, #124] @ 961574 <__cxa_atexit@plt+0x954ff8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ - ldr r1, [pc, #116] @ 9615a8 <__cxa_atexit@plt+0x95502c> │ │ │ │ + ldr r1, [pc, #116] @ 961578 <__cxa_atexit@plt+0x954ffc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r0, #4]! │ │ │ │ mov r3, r0 │ │ │ │ str r8, [r0, #44] @ 0x2c │ │ │ │ str sl, [r0, #48] @ 0x30 │ │ │ │ str r9, [r0, #52] @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ - ldr r9, [pc, #88] @ 9615ac <__cxa_atexit@plt+0x955030> │ │ │ │ - ldr r1, [pc, #88] @ 9615b0 <__cxa_atexit@plt+0x955034> │ │ │ │ + ldr r9, [pc, #88] @ 96157c <__cxa_atexit@plt+0x955000> │ │ │ │ + ldr r1, [pc, #88] @ 961580 <__cxa_atexit@plt+0x955004> │ │ │ │ str ip, [r0, #8] │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #-16] │ │ │ │ mov r5, lr │ │ │ │ add r1, r0, #24 │ │ │ │ str r2, [r0, #12] │ │ │ │ str r9, [r0, #16] │ │ │ │ str r8, [r0, #20] │ │ │ │ stm r1, {r0, sl, ip} │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #8, 20 @ 0x8000 │ │ │ │ - orreq r4, r0, #48, 22 @ 0xc000 │ │ │ │ + orreq r4, r0, #56, 20 @ 0x38000 │ │ │ │ + orreq r4, r0, #96, 22 @ 0x18000 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ @ instruction: 0xfffff848 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ - cmpeq r9, #12, 4 @ 0xc0000000 │ │ │ │ + cmpeq r9, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 9616a8 <__cxa_atexit@plt+0x95512c> │ │ │ │ + bhi 961678 <__cxa_atexit@plt+0x9550fc> │ │ │ │ ldr ip, [r2, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r2, #20] │ │ │ │ ldr r8, [r2, #8] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ - ldr r9, [pc, #220] @ 9616c8 <__cxa_atexit@plt+0x95514c> │ │ │ │ + ldr r9, [pc, #220] @ 961698 <__cxa_atexit@plt+0x95511c> │ │ │ │ str ip, [r3, #-20]! @ 0xffffffec │ │ │ │ - ldr sl, [pc, #216] @ 9616cc <__cxa_atexit@plt+0x955150> │ │ │ │ + ldr sl, [pc, #216] @ 96169c <__cxa_atexit@plt+0x955120> │ │ │ │ add r9, pc, r9 │ │ │ │ tst r7, #3 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r9, [r3, #-4] │ │ │ │ stmib r3, {r1, r8, sl} │ │ │ │ str r2, [r3, #16] │ │ │ │ - beq 96169c <__cxa_atexit@plt+0x955120> │ │ │ │ + beq 96166c <__cxa_atexit@plt+0x9550f0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r9, r6, #64 @ 0x40 │ │ │ │ cmp r2, r9 │ │ │ │ - bcc 9616b4 <__cxa_atexit@plt+0x955138> │ │ │ │ - ldr r2, [pc, #172] @ 9616d0 <__cxa_atexit@plt+0x955154> │ │ │ │ + bcc 961684 <__cxa_atexit@plt+0x955108> │ │ │ │ + ldr r2, [pc, #172] @ 9616a0 <__cxa_atexit@plt+0x955124> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r0, [r7, #7] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ sub r2, r9, #43 @ 0x2b │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr lr, [r7, #11] │ │ │ │ - ldr r2, [pc, #144] @ 9616d4 <__cxa_atexit@plt+0x955158> │ │ │ │ + ldr r2, [pc, #144] @ 9616a4 <__cxa_atexit@plt+0x955128> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str sl, [r6, #52] @ 0x34 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ - ldr r0, [pc, #112] @ 9616d8 <__cxa_atexit@plt+0x95515c> │ │ │ │ + ldr r0, [pc, #112] @ 9616a8 <__cxa_atexit@plt+0x95512c> │ │ │ │ str lr, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #36]! @ 0x24 │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r1, [pc, #92] @ 9616dc <__cxa_atexit@plt+0x955160> │ │ │ │ + ldr r1, [pc, #92] @ 9616ac <__cxa_atexit@plt+0x955130> │ │ │ │ add r0, r6, #24 │ │ │ │ str r8, [r6, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ stm r0, {r6, ip, lr} │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r6, r9 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - orreq r4, r0, #12, 18 @ 0x30000 │ │ │ │ - orreq r4, r0, #52, 20 @ 0x34000 │ │ │ │ + orreq r4, r0, #60, 18 @ 0xf0000 │ │ │ │ + orreq r4, r0, #100, 20 @ 0x64000 │ │ │ │ @ instruction: 0xfffff038 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ @ instruction: 0xfffff2c0 │ │ │ │ - cmpeq r9, #224 @ 0xe0 │ │ │ │ + cmpeq r9, #16, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add lr, r6, #64 @ 0x40 │ │ │ │ cmp r2, lr │ │ │ │ - bcc 961784 <__cxa_atexit@plt+0x955208> │ │ │ │ - ldr r8, [pc, #144] @ 961794 <__cxa_atexit@plt+0x955218> │ │ │ │ - ldr r9, [pc, #144] @ 961798 <__cxa_atexit@plt+0x95521c> │ │ │ │ + bcc 961754 <__cxa_atexit@plt+0x9551d8> │ │ │ │ + ldr r8, [pc, #144] @ 961764 <__cxa_atexit@plt+0x9551e8> │ │ │ │ + ldr r9, [pc, #144] @ 961768 <__cxa_atexit@plt+0x9551ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldr ip, [r7, #3] │ │ │ │ str r9, [r5] │ │ │ │ sub r9, lr, #43 @ 0x2b │ │ │ │ ldr sl, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ str r8, [r6, #4]! │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r9, [pc, #100] @ 96179c <__cxa_atexit@plt+0x955220> │ │ │ │ + ldr r9, [pc, #100] @ 96176c <__cxa_atexit@plt+0x9551f0> │ │ │ │ mov r3, r6 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r3, #36]! @ 0x24 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ str ip, [r6, #52] @ 0x34 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ str sl, [r6, #60] @ 0x3c │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ - ldr r1, [pc, #56] @ 9617a0 <__cxa_atexit@plt+0x955224> │ │ │ │ + ldr r1, [pc, #56] @ 961770 <__cxa_atexit@plt+0x9551f4> │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #16] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ mov r6, lr │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r6, lr │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffef74 │ │ │ │ - orreq r4, r0, #76, 18 @ 0x130000 │ │ │ │ + orreq r4, r0, #124, 18 @ 0x1f0000 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffff1d8 │ │ │ │ - cmpeq r9, #24 │ │ │ │ + cmpeq r9, #72 @ 0x48 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9617f8 <__cxa_atexit@plt+0x95527c> │ │ │ │ + bhi 9617c8 <__cxa_atexit@plt+0x95524c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 961800 <__cxa_atexit@plt+0x955284> │ │ │ │ - ldr r1, [pc, #64] @ 96181c <__cxa_atexit@plt+0x9552a0> │ │ │ │ - ldr r0, [pc, #64] @ 961820 <__cxa_atexit@plt+0x9552a4> │ │ │ │ + bcc 9617d0 <__cxa_atexit@plt+0x955254> │ │ │ │ + ldr r1, [pc, #64] @ 9617ec <__cxa_atexit@plt+0x955270> │ │ │ │ + ldr r0, [pc, #64] @ 9617f0 <__cxa_atexit@plt+0x955274> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 961808 <__cxa_atexit@plt+0x95528c> │ │ │ │ + b 9617d8 <__cxa_atexit@plt+0x95525c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 961818 <__cxa_atexit@plt+0x95529c> │ │ │ │ + ldr r7, [pc, #8] @ 9617e8 <__cxa_atexit@plt+0x95526c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #220, 30 @ 0x370 │ │ │ │ + cmpeq r9, #12 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xffffece4 │ │ │ │ - cmpeq r9, #156, 30 @ 0x270 │ │ │ │ + cmpeq r9, #204, 30 @ 0x330 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9618a0 <__cxa_atexit@plt+0x955324> │ │ │ │ - ldr r8, [pc, #96] @ 9618ac <__cxa_atexit@plt+0x955330> │ │ │ │ - ldr lr, [pc, #96] @ 9618b0 <__cxa_atexit@plt+0x955334> │ │ │ │ + bcc 961870 <__cxa_atexit@plt+0x9552f4> │ │ │ │ + ldr r8, [pc, #96] @ 96187c <__cxa_atexit@plt+0x955300> │ │ │ │ + ldr lr, [pc, #96] @ 961880 <__cxa_atexit@plt+0x955304> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #92] @ 9618b4 <__cxa_atexit@plt+0x955338> │ │ │ │ + ldr r9, [pc, #92] @ 961884 <__cxa_atexit@plt+0x955308> │ │ │ │ add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #31 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r8, [r3, #16]! │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ @@ -2446533,172 +2446521,172 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xffffecac │ │ │ │ - orreq r4, r0, #244, 14 @ 0x3d00000 │ │ │ │ - cmpeq r9, #252, 28 @ 0xfc0 │ │ │ │ + orreq r4, r0, #36, 16 @ 0x240000 │ │ │ │ + cmpeq r9, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9618fc <__cxa_atexit@plt+0x955380> │ │ │ │ + bhi 9618cc <__cxa_atexit@plt+0x955350> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 961904 <__cxa_atexit@plt+0x955388> │ │ │ │ + ldr r1, [pc, #36] @ 9618d4 <__cxa_atexit@plt+0x955358> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 961908 <__cxa_atexit@plt+0x95538c> │ │ │ │ + ldr r7, [pc, #28] @ 9618d8 <__cxa_atexit@plt+0x95535c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #40, 12 @ 0x2800000 │ │ │ │ - orreq r6, r0, #116, 4 @ 0x40000007 │ │ │ │ - cmpeq r9, #168, 28 @ 0xa80 │ │ │ │ + orreq r4, r0, #88, 12 @ 0x5800000 │ │ │ │ + orreq r6, r0, #164, 4 @ 0x4000000a │ │ │ │ + cmpeq r9, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 961970 <__cxa_atexit@plt+0x9553f4> │ │ │ │ + bhi 961940 <__cxa_atexit@plt+0x9553c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96197c <__cxa_atexit@plt+0x955400> │ │ │ │ - ldr r1, [pc, #76] @ 96198c <__cxa_atexit@plt+0x955410> │ │ │ │ - ldr r2, [pc, #76] @ 961990 <__cxa_atexit@plt+0x955414> │ │ │ │ + bcc 96194c <__cxa_atexit@plt+0x9553d0> │ │ │ │ + ldr r1, [pc, #76] @ 96195c <__cxa_atexit@plt+0x9553e0> │ │ │ │ + ldr r2, [pc, #76] @ 961960 <__cxa_atexit@plt+0x9553e4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ str r7, [r8, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - orreq r4, r0, #192, 10 @ 0x30000000 │ │ │ │ - cmpeq r9, #4, 28 @ 0x40 │ │ │ │ + orreq r4, r0, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq r9, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9619d8 <__cxa_atexit@plt+0x95545c> │ │ │ │ + bhi 9619a8 <__cxa_atexit@plt+0x95542c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 9619e0 <__cxa_atexit@plt+0x955464> │ │ │ │ + ldr r1, [pc, #36] @ 9619b0 <__cxa_atexit@plt+0x955434> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 9619e4 <__cxa_atexit@plt+0x955468> │ │ │ │ + ldr r7, [pc, #28] @ 9619b4 <__cxa_atexit@plt+0x955438> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #76, 10 @ 0x13000000 │ │ │ │ - orreq r6, r0, #148, 2 @ 0x25 │ │ │ │ - cmpeq r9, #8, 28 @ 0x80 │ │ │ │ + orreq r4, r0, #124, 10 @ 0x1f000000 │ │ │ │ + orreq r6, r0, #196, 2 @ 0x31 │ │ │ │ + cmpeq r9, #56, 28 @ 0x380 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 961a70 <__cxa_atexit@plt+0x9554f4> │ │ │ │ + bhi 961a40 <__cxa_atexit@plt+0x9554c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 961a78 <__cxa_atexit@plt+0x9554fc> │ │ │ │ - ldr lr, [pc, #108] @ 961a8c <__cxa_atexit@plt+0x955510> │ │ │ │ - ldr r1, [pc, #108] @ 961a90 <__cxa_atexit@plt+0x955514> │ │ │ │ + bcc 961a48 <__cxa_atexit@plt+0x9554cc> │ │ │ │ + ldr lr, [pc, #108] @ 961a5c <__cxa_atexit@plt+0x9554e0> │ │ │ │ + ldr r1, [pc, #108] @ 961a60 <__cxa_atexit@plt+0x9554e4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ - ldr sl, [pc, #80] @ 961a94 <__cxa_atexit@plt+0x955518> │ │ │ │ + ldr sl, [pc, #80] @ 961a64 <__cxa_atexit@plt+0x9554e8> │ │ │ │ str lr, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r9, #32] │ │ │ │ str sl, [r8, #24]! │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ str r0, [r9, #16] │ │ │ │ str r2, [r9, #20] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r6, r9 │ │ │ │ - b 961a80 <__cxa_atexit@plt+0x955504> │ │ │ │ + b 961a50 <__cxa_atexit@plt+0x9554d4> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ - orreq r4, r0, #224, 8 @ 0xe0000000 │ │ │ │ + orreq r4, r0, #16, 10 @ 0x4000000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmpeq r9, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq r9, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 961adc <__cxa_atexit@plt+0x955560> │ │ │ │ + bhi 961aac <__cxa_atexit@plt+0x955530> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 961ae4 <__cxa_atexit@plt+0x955568> │ │ │ │ + ldr r1, [pc, #36] @ 961ab4 <__cxa_atexit@plt+0x955538> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 961ae8 <__cxa_atexit@plt+0x95556c> │ │ │ │ + ldr r7, [pc, #28] @ 961ab8 <__cxa_atexit@plt+0x95553c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #72, 8 @ 0x48000000 │ │ │ │ - orreq r6, r0, #140 @ 0x8c │ │ │ │ + orreq r4, r0, #120, 8 @ 0x78000000 │ │ │ │ + orreq r6, r0, #188 @ 0xbc │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 961b60 <__cxa_atexit@plt+0x9555e4> │ │ │ │ - ldr r7, [pc, #100] @ 961b78 <__cxa_atexit@plt+0x9555fc> │ │ │ │ - ldr lr, [pc, #100] @ 961b7c <__cxa_atexit@plt+0x955600> │ │ │ │ + bcc 961b30 <__cxa_atexit@plt+0x9555b4> │ │ │ │ + ldr r7, [pc, #100] @ 961b48 <__cxa_atexit@plt+0x9555cc> │ │ │ │ + ldr lr, [pc, #100] @ 961b4c <__cxa_atexit@plt+0x9555d0> │ │ │ │ ldr r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ @@ -2446709,50 +2446697,50 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str sl, [r3, #20] │ │ │ │ str r0, [r3, #24] │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #24] @ 961b80 <__cxa_atexit@plt+0x955604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #24] @ 961b50 <__cxa_atexit@plt+0x9555d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - cmpeq r9, #152, 24 @ 0x9800 │ │ │ │ - cmpeq r9, #120, 24 @ 0x7800 │ │ │ │ + cmpeq r9, #200, 24 @ 0xc800 │ │ │ │ + cmpeq r9, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 961c40 <__cxa_atexit@plt+0x9556c4> │ │ │ │ - ldr r7, [pc, #200] @ 961c70 <__cxa_atexit@plt+0x9556f4> │ │ │ │ + bhi 961c10 <__cxa_atexit@plt+0x955694> │ │ │ │ + ldr r7, [pc, #200] @ 961c40 <__cxa_atexit@plt+0x9556c4> │ │ │ │ mov r3, r5 │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r5] │ │ │ │ str r9, [r3, #-8]! │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 961c34 <__cxa_atexit@plt+0x9556b8> │ │ │ │ + beq 961c04 <__cxa_atexit@plt+0x955688> │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ cmp r2, lr │ │ │ │ stmda r5, {r0, r1, r7} │ │ │ │ - bcc 961c50 <__cxa_atexit@plt+0x9556d4> │ │ │ │ - ldr r2, [pc, #144] @ 961c7c <__cxa_atexit@plt+0x955700> │ │ │ │ - ldr ip, [pc, #144] @ 961c80 <__cxa_atexit@plt+0x955704> │ │ │ │ + bcc 961c20 <__cxa_atexit@plt+0x9556a4> │ │ │ │ + ldr r2, [pc, #144] @ 961c4c <__cxa_atexit@plt+0x9556d0> │ │ │ │ + ldr ip, [pc, #144] @ 961c50 <__cxa_atexit@plt+0x9556d4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r3, #28]! │ │ │ │ str r9, [r6, #8] │ │ │ │ @@ -2446762,53 +2446750,53 @@ │ │ │ │ str r8, [r6, #12] │ │ │ │ mov r7, r8 │ │ │ │ str sl, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, lr │ │ │ │ mov r8, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 961c78 <__cxa_atexit@plt+0x9556fc> │ │ │ │ + ldr r7, [pc, #48] @ 961c48 <__cxa_atexit@plt+0x9556cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 961c74 <__cxa_atexit@plt+0x9556f8> │ │ │ │ + ldr r7, [pc, #28] @ 961c44 <__cxa_atexit@plt+0x9556c8> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq r9, #168, 22 @ 0x2a000 │ │ │ │ - cmpeq r9, #204, 22 @ 0x33000 │ │ │ │ + cmpeq r9, #216, 22 @ 0x36000 │ │ │ │ + cmpeq r9, #252, 22 @ 0x3f000 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ - cmpeq r9, #124, 22 @ 0x1f000 │ │ │ │ + cmpeq r9, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r1, #4]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r1, {sl, lr} │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r0, r6 │ │ │ │ stm r1, {r2, r8} │ │ │ │ str r7, [r1, #8] │ │ │ │ - bcc 961d0c <__cxa_atexit@plt+0x955790> │ │ │ │ - ldr r0, [pc, #96] @ 961d2c <__cxa_atexit@plt+0x9557b0> │ │ │ │ - ldr r1, [pc, #96] @ 961d30 <__cxa_atexit@plt+0x9557b4> │ │ │ │ + bcc 961cdc <__cxa_atexit@plt+0x955760> │ │ │ │ + ldr r0, [pc, #96] @ 961cfc <__cxa_atexit@plt+0x955780> │ │ │ │ + ldr r1, [pc, #96] @ 961d00 <__cxa_atexit@plt+0x955784> │ │ │ │ add r5, r5, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r3, #24] │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #8] │ │ │ │ @@ -2446816,119 +2446804,119 @@ │ │ │ │ str r1, [r8, #28]! │ │ │ │ mov r7, lr │ │ │ │ mov r9, r3 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ str sl, [r3, #40] @ 0x28 │ │ │ │ str lr, [r3, #12] │ │ │ │ str sl, [r3, #20] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #32] @ 961d34 <__cxa_atexit@plt+0x9557b8> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #32] @ 961d04 <__cxa_atexit@plt+0x955788> │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffffd1c │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - cmpeq r9, #236, 20 @ 0xec000 │ │ │ │ - cmpeq r9, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq r9, #28, 22 @ 0x7000 │ │ │ │ + cmpeq r9, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 961d7c <__cxa_atexit@plt+0x955800> │ │ │ │ + bhi 961d4c <__cxa_atexit@plt+0x9557d0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 961d84 <__cxa_atexit@plt+0x955808> │ │ │ │ + ldr r1, [pc, #36] @ 961d54 <__cxa_atexit@plt+0x9557d8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 961d88 <__cxa_atexit@plt+0x95580c> │ │ │ │ + ldr r7, [pc, #28] @ 961d58 <__cxa_atexit@plt+0x9557dc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #168, 2 @ 0x2a │ │ │ │ - orreq r5, r0, #244, 26 @ 0x3d00 │ │ │ │ - cmpeq r9, #12, 20 @ 0xc000 │ │ │ │ + orreq r4, r0, #216, 2 @ 0x36 │ │ │ │ + orreq r5, r0, #36, 28 @ 0x240 │ │ │ │ + cmpeq r9, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 961dd0 <__cxa_atexit@plt+0x955854> │ │ │ │ + bhi 961da0 <__cxa_atexit@plt+0x955824> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 961dd8 <__cxa_atexit@plt+0x95585c> │ │ │ │ + ldr r1, [pc, #36] @ 961da8 <__cxa_atexit@plt+0x95582c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 961ddc <__cxa_atexit@plt+0x955860> │ │ │ │ + ldr r7, [pc, #28] @ 961dac <__cxa_atexit@plt+0x955830> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #84, 2 │ │ │ │ - orreq r5, r0, #156, 26 @ 0x2700 │ │ │ │ - cmpeq r9, #92, 2 │ │ │ │ + orreq r4, r0, #132, 2 @ 0x21 │ │ │ │ + orreq r5, r0, #204, 26 @ 0x3300 │ │ │ │ + cmpeq r9, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 961e24 <__cxa_atexit@plt+0x9558a8> │ │ │ │ + bhi 961df4 <__cxa_atexit@plt+0x955878> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 961e2c <__cxa_atexit@plt+0x9558b0> │ │ │ │ + ldr r1, [pc, #36] @ 961dfc <__cxa_atexit@plt+0x955880> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 961e30 <__cxa_atexit@plt+0x9558b4> │ │ │ │ + ldr r7, [pc, #28] @ 961e00 <__cxa_atexit@plt+0x955884> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r4, r0, #0, 2 │ │ │ │ - orreq r5, r0, #68, 26 @ 0x1100 │ │ │ │ + orreq r4, r0, #48, 2 │ │ │ │ + orreq r5, r0, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r1, fp │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 961ef0 <__cxa_atexit@plt+0x955974> │ │ │ │ - ldr r3, [pc, #172] @ 961f0c <__cxa_atexit@plt+0x955990> │ │ │ │ + bcc 961ec0 <__cxa_atexit@plt+0x955944> │ │ │ │ + ldr r3, [pc, #172] @ 961edc <__cxa_atexit@plt+0x955960> │ │ │ │ ldr fp, [r5] │ │ │ │ sub r2, r6, #62 @ 0x3e │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ - ldr ip, [pc, #156] @ 961f10 <__cxa_atexit@plt+0x955994> │ │ │ │ + ldr ip, [pc, #156] @ 961ee0 <__cxa_atexit@plt+0x955964> │ │ │ │ sub r3, r6, #34 @ 0x22 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r1, [sp] │ │ │ │ - ldr lr, [pc, #144] @ 961f14 <__cxa_atexit@plt+0x955998> │ │ │ │ + ldr lr, [pc, #144] @ 961ee4 <__cxa_atexit@plt+0x955968> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r1, [pc, #140] @ 961f18 <__cxa_atexit@plt+0x95599c> │ │ │ │ + ldr r1, [pc, #140] @ 961ee8 <__cxa_atexit@plt+0x95596c> │ │ │ │ str r3, [r7, #80] @ 0x50 │ │ │ │ add r0, lr, #1 │ │ │ │ mov lr, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [lr, #56]! @ 0x38 │ │ │ │ add r1, r7, #68 @ 0x44 │ │ │ │ str r9, [r7, #64] @ 0x40 │ │ │ │ stm r1, {r8, ip, lr} │ │ │ │ - ldr r1, [pc, #108] @ 961f1c <__cxa_atexit@plt+0x9559a0> │ │ │ │ + ldr r1, [pc, #108] @ 961eec <__cxa_atexit@plt+0x955970> │ │ │ │ mov r3, r7 │ │ │ │ str fp, [r7, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #24] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ ldr fp, [sp] │ │ │ │ str r1, [r3, #28]! │ │ │ │ @@ -2446938,73 +2446926,73 @@ │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ str r2, [r7, #52] @ 0x34 │ │ │ │ str r8, [r7, #12] │ │ │ │ str ip, [r7, #16] │ │ │ │ str r7, [r7, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 961f20 <__cxa_atexit@plt+0x9559a4> │ │ │ │ + ldr r7, [pc, #40] @ 961ef0 <__cxa_atexit@plt+0x955974> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #84 @ 0x54 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ - orreq r4, r0, #172 @ 0xac │ │ │ │ - orreq r4, r0, #144 @ 0x90 │ │ │ │ + orreq r4, r0, #220 @ 0xdc │ │ │ │ + orreq r4, r0, #192 @ 0xc0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ + cmpeq r9, #80, 18 @ 0x140000 │ │ │ │ cmpeq r9, #32, 18 @ 0x80000 │ │ │ │ - cmpeq r9, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96202c <__cxa_atexit@plt+0x955ab0> │ │ │ │ - ldr r3, [pc, #280] @ 962060 <__cxa_atexit@plt+0x955ae4> │ │ │ │ + bhi 961ffc <__cxa_atexit@plt+0x955a80> │ │ │ │ + ldr r3, [pc, #280] @ 962030 <__cxa_atexit@plt+0x955ab4> │ │ │ │ mov r2, r5 │ │ │ │ tst r9, #3 │ │ │ │ str r8, [r2, #-4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4] │ │ │ │ - beq 96201c <__cxa_atexit@plt+0x955aa0> │ │ │ │ + beq 961fec <__cxa_atexit@plt+0x955a70> │ │ │ │ ldr r7, [r9, #11] │ │ │ │ ldr lr, [r9, #3] │ │ │ │ ldr sl, [r9, #7] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #84 @ 0x54 │ │ │ │ str r7, [r2] │ │ │ │ cmp r0, r1 │ │ │ │ - bcc 96203c <__cxa_atexit@plt+0x955ac0> │ │ │ │ - ldr r2, [pc, #232] @ 96206c <__cxa_atexit@plt+0x955af0> │ │ │ │ - ldr r3, [pc, #232] @ 962070 <__cxa_atexit@plt+0x955af4> │ │ │ │ + bcc 96200c <__cxa_atexit@plt+0x955a90> │ │ │ │ + ldr r2, [pc, #232] @ 96203c <__cxa_atexit@plt+0x955ac0> │ │ │ │ + ldr r3, [pc, #232] @ 962040 <__cxa_atexit@plt+0x955ac4> │ │ │ │ sub r9, r1, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r0, [pc, #220] @ 962074 <__cxa_atexit@plt+0x955af8> │ │ │ │ + ldr r0, [pc, #220] @ 962044 <__cxa_atexit@plt+0x955ac8> │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, r1, #34 @ 0x22 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str fp, [sp] │ │ │ │ - ldr ip, [pc, #204] @ 962078 <__cxa_atexit@plt+0x955afc> │ │ │ │ + ldr ip, [pc, #204] @ 962048 <__cxa_atexit@plt+0x955acc> │ │ │ │ add fp, r0, #1 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ ldr r0, [r5] │ │ │ │ str lr, [r6, #64] @ 0x40 │ │ │ │ str r2, [r6, #80] @ 0x50 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ mov sl, r6 │ │ │ │ str r8, [r6, #68] @ 0x44 │ │ │ │ str r3, [sl, #56]! @ 0x38 │ │ │ │ str ip, [r6, #72] @ 0x48 │ │ │ │ str sl, [r6, #76] @ 0x4c │ │ │ │ - ldr r3, [pc, #156] @ 96207c <__cxa_atexit@plt+0x955b00> │ │ │ │ + ldr r3, [pc, #156] @ 96204c <__cxa_atexit@plt+0x955ad0> │ │ │ │ add lr, r6, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ stm lr, {r0, r8, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [r6, #24] │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ @@ -2447017,72 +2447005,72 @@ │ │ │ │ sub r7, r1, #6 │ │ │ │ mov r6, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 962068 <__cxa_atexit@plt+0x955aec> │ │ │ │ + ldr r7, [pc, #52] @ 962038 <__cxa_atexit@plt+0x955abc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 962064 <__cxa_atexit@plt+0x955ae8> │ │ │ │ + ldr r7, [pc, #32] @ 962034 <__cxa_atexit@plt+0x955ab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #84 @ 0x54 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, lr │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - cmpeq r9, #208, 14 @ 0x3400000 │ │ │ │ - cmpeq r9, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq r9, #0, 16 │ │ │ │ + cmpeq r9, #44, 16 @ 0x2c0000 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - orreq r3, r0, #116, 30 @ 0x1d0 │ │ │ │ - orreq r3, r0, #116, 30 @ 0x1d0 │ │ │ │ + orreq r3, r0, #164, 30 @ 0x290 │ │ │ │ + orreq r3, r0, #164, 30 @ 0x290 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmpeq r9, #152, 14 @ 0x2600000 │ │ │ │ + cmpeq r9, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add ip, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ mov lr, fp │ │ │ │ mov r2, r6 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov fp, r4 │ │ │ │ ldm ip, {r9, sl, ip} │ │ │ │ cmp r1, r6 │ │ │ │ str ip, [r3] │ │ │ │ - bcc 962158 <__cxa_atexit@plt+0x955bdc> │ │ │ │ - ldr r3, [pc, #184] @ 96217c <__cxa_atexit@plt+0x955c00> │ │ │ │ + bcc 962128 <__cxa_atexit@plt+0x955bac> │ │ │ │ + ldr r3, [pc, #184] @ 96214c <__cxa_atexit@plt+0x955bd0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #4]! │ │ │ │ - ldr r1, [pc, #176] @ 962180 <__cxa_atexit@plt+0x955c04> │ │ │ │ + ldr r1, [pc, #176] @ 962150 <__cxa_atexit@plt+0x955bd4> │ │ │ │ sub r3, r6, #34 @ 0x22 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #168] @ 962184 <__cxa_atexit@plt+0x955c08> │ │ │ │ + ldr r0, [pc, #168] @ 962154 <__cxa_atexit@plt+0x955bd8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r4, r0, #1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - ldr r0, [pc, #148] @ 962188 <__cxa_atexit@plt+0x955c0c> │ │ │ │ + ldr r0, [pc, #148] @ 962158 <__cxa_atexit@plt+0x955bdc> │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r2, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r7, #56]! @ 0x38 │ │ │ │ str r9, [r2, #64] @ 0x40 │ │ │ │ str r8, [r2, #68] @ 0x44 │ │ │ │ str r1, [r2, #72] @ 0x48 │ │ │ │ str r7, [r2, #76] @ 0x4c │ │ │ │ - ldr r7, [pc, #116] @ 96218c <__cxa_atexit@plt+0x955c10> │ │ │ │ + ldr r7, [pc, #116] @ 96215c <__cxa_atexit@plt+0x955be0> │ │ │ │ mov r3, r2 │ │ │ │ sub lr, r6, #62 @ 0x3e │ │ │ │ add r7, pc, r7 │ │ │ │ add r0, r2, #44 @ 0x2c │ │ │ │ str r7, [r3, #28]! │ │ │ │ stm r0, {r1, r3, lr} │ │ │ │ add lr, r2, #16 │ │ │ │ @@ -2447092,181 +2447080,181 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ sub r7, r6, #6 │ │ │ │ str sl, [r2, #36] @ 0x24 │ │ │ │ str r8, [r2, #40] @ 0x28 │ │ │ │ str ip, [r2, #8] │ │ │ │ str r8, [r2, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 962190 <__cxa_atexit@plt+0x955c14> │ │ │ │ + ldr r7, [pc, #48] @ 962160 <__cxa_atexit@plt+0x955be4> │ │ │ │ ldr r0, [fp, #-8] │ │ │ │ mov r5, #84 @ 0x54 │ │ │ │ str r5, [fp, #828] @ 0x33c │ │ │ │ mov r4, fp │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov fp, lr │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ - orreq r3, r0, #80, 28 @ 0x500 │ │ │ │ - orreq r3, r0, #56, 28 @ 0x380 │ │ │ │ + orreq r3, r0, #128, 28 @ 0x800 │ │ │ │ + orreq r3, r0, #104, 28 @ 0x680 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ - cmpeq r9, #176, 12 @ 0xb000000 │ │ │ │ - cmpeq r9, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq r9, #224, 12 @ 0xe000000 │ │ │ │ + cmpeq r9, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9621d8 <__cxa_atexit@plt+0x955c5c> │ │ │ │ + bhi 9621a8 <__cxa_atexit@plt+0x955c2c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 9621e0 <__cxa_atexit@plt+0x955c64> │ │ │ │ + ldr r1, [pc, #36] @ 9621b0 <__cxa_atexit@plt+0x955c34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 9621e4 <__cxa_atexit@plt+0x955c68> │ │ │ │ + ldr r7, [pc, #28] @ 9621b4 <__cxa_atexit@plt+0x955c38> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #76, 26 @ 0x1300 │ │ │ │ - orreq r5, r0, #152, 18 @ 0x260000 │ │ │ │ - cmpeq r9, #176, 10 @ 0x2c000000 │ │ │ │ + orreq r3, r0, #124, 26 @ 0x1f00 │ │ │ │ + orreq r5, r0, #200, 18 @ 0x320000 │ │ │ │ + cmpeq r9, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96222c <__cxa_atexit@plt+0x955cb0> │ │ │ │ + bhi 9621fc <__cxa_atexit@plt+0x955c80> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 962234 <__cxa_atexit@plt+0x955cb8> │ │ │ │ + ldr r1, [pc, #36] @ 962204 <__cxa_atexit@plt+0x955c88> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 962238 <__cxa_atexit@plt+0x955cbc> │ │ │ │ + ldr r7, [pc, #28] @ 962208 <__cxa_atexit@plt+0x955c8c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #248, 24 @ 0xf800 │ │ │ │ - orreq r5, r0, #64, 18 @ 0x100000 │ │ │ │ - cmpeq r9, #0, 26 │ │ │ │ + orreq r3, r0, #40, 26 @ 0xa00 │ │ │ │ + orreq r5, r0, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq r9, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 962280 <__cxa_atexit@plt+0x955d04> │ │ │ │ + bhi 962250 <__cxa_atexit@plt+0x955cd4> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 962288 <__cxa_atexit@plt+0x955d0c> │ │ │ │ + ldr r1, [pc, #36] @ 962258 <__cxa_atexit@plt+0x955cdc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 96228c <__cxa_atexit@plt+0x955d10> │ │ │ │ + ldr r7, [pc, #28] @ 96225c <__cxa_atexit@plt+0x955ce0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #164, 24 @ 0xa400 │ │ │ │ - orreq r5, r0, #232, 16 @ 0xe80000 │ │ │ │ - cmpeq r9, #172, 24 @ 0xac00 │ │ │ │ + orreq r3, r0, #212, 24 @ 0xd400 │ │ │ │ + orreq r5, r0, #24, 18 @ 0x60000 │ │ │ │ + cmpeq r9, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9622f4 <__cxa_atexit@plt+0x955d78> │ │ │ │ + bhi 9622c4 <__cxa_atexit@plt+0x955d48> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 962300 <__cxa_atexit@plt+0x955d84> │ │ │ │ - ldr r1, [pc, #76] @ 962310 <__cxa_atexit@plt+0x955d94> │ │ │ │ - ldr r2, [pc, #76] @ 962314 <__cxa_atexit@plt+0x955d98> │ │ │ │ + bcc 9622d0 <__cxa_atexit@plt+0x955d54> │ │ │ │ + ldr r1, [pc, #76] @ 9622e0 <__cxa_atexit@plt+0x955d64> │ │ │ │ + ldr r2, [pc, #76] @ 9622e4 <__cxa_atexit@plt+0x955d68> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r7, r7, #12 │ │ │ │ ldm r7, {r2, r5, r7} │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff7c │ │ │ │ - orreq r3, r0, #60, 24 @ 0x3c00 │ │ │ │ - cmpeq r9, #140, 8 @ 0x8c000000 │ │ │ │ + orreq r3, r0, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq r9, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9623a0 <__cxa_atexit@plt+0x955e24> │ │ │ │ + bhi 962370 <__cxa_atexit@plt+0x955df4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9623a8 <__cxa_atexit@plt+0x955e2c> │ │ │ │ - ldr lr, [pc, #108] @ 9623bc <__cxa_atexit@plt+0x955e40> │ │ │ │ - ldr r1, [pc, #108] @ 9623c0 <__cxa_atexit@plt+0x955e44> │ │ │ │ + bcc 962378 <__cxa_atexit@plt+0x955dfc> │ │ │ │ + ldr lr, [pc, #108] @ 96238c <__cxa_atexit@plt+0x955e10> │ │ │ │ + ldr r1, [pc, #108] @ 962390 <__cxa_atexit@plt+0x955e14> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r3, {r1, r7} │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r7, r7, #16 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ - ldr sl, [pc, #80] @ 9623c4 <__cxa_atexit@plt+0x955e48> │ │ │ │ + ldr sl, [pc, #80] @ 962394 <__cxa_atexit@plt+0x955e18> │ │ │ │ str lr, [r9, #4]! │ │ │ │ mov r8, r9 │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r9, #8] │ │ │ │ str sl, [r8, #16]! │ │ │ │ mov r7, r3 │ │ │ │ str r1, [r9, #24] │ │ │ │ str r3, [r9, #28] │ │ │ │ str r0, [r9, #32] │ │ │ │ str r2, [r9, #36] @ 0x24 │ │ │ │ str r2, [r9, #12] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r6, r9 │ │ │ │ - b 9623b0 <__cxa_atexit@plt+0x955e34> │ │ │ │ + b 962380 <__cxa_atexit@plt+0x955e04> │ │ │ │ mov r5, #40 @ 0x28 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - orreq r3, r0, #176, 22 @ 0x2c000 │ │ │ │ + orreq r3, r0, #224, 22 @ 0x38000 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq r9, #244, 6 @ 0xd0000003 │ │ │ │ + cmpeq r9, #36, 8 @ 0x24000000 │ │ │ │ andeq r0, r6, sl, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 962440 <__cxa_atexit@plt+0x955ec4> │ │ │ │ - ldr r7, [pc, #100] @ 962458 <__cxa_atexit@plt+0x955edc> │ │ │ │ - ldr lr, [pc, #100] @ 96245c <__cxa_atexit@plt+0x955ee0> │ │ │ │ + bcc 962410 <__cxa_atexit@plt+0x955e94> │ │ │ │ + ldr r7, [pc, #100] @ 962428 <__cxa_atexit@plt+0x955eac> │ │ │ │ + ldr lr, [pc, #100] @ 96242c <__cxa_atexit@plt+0x955eb0> │ │ │ │ ldr r2, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [r3, #32] │ │ │ │ mov r2, r3 │ │ │ │ ldmib r5, {r0, r1} │ │ │ │ @@ -2447277,50 +2447265,50 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r2 │ │ │ │ mov r9, r3 │ │ │ │ str r1, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #24] @ 962460 <__cxa_atexit@plt+0x955ee4> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #24] @ 962430 <__cxa_atexit@plt+0x955eb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq r9, #236, 6 @ 0xb0000003 │ │ │ │ - cmpeq r9, #204, 6 @ 0x30000003 │ │ │ │ + cmpeq r9, #28, 8 @ 0x1c000000 │ │ │ │ + cmpeq r9, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 962520 <__cxa_atexit@plt+0x955fa4> │ │ │ │ - ldr r7, [pc, #200] @ 962550 <__cxa_atexit@plt+0x955fd4> │ │ │ │ + bhi 9624f0 <__cxa_atexit@plt+0x955f74> │ │ │ │ + ldr r7, [pc, #200] @ 962520 <__cxa_atexit@plt+0x955fa4> │ │ │ │ mov r3, r5 │ │ │ │ str sl, [r5, #-4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12] │ │ │ │ ldr r7, [r5] │ │ │ │ str r9, [r3, #-8]! │ │ │ │ str r8, [r5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 962514 <__cxa_atexit@plt+0x955f98> │ │ │ │ + beq 9624e4 <__cxa_atexit@plt+0x955f68> │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ add lr, r6, #44 @ 0x2c │ │ │ │ cmp r2, lr │ │ │ │ stmda r5, {r0, r1, r7} │ │ │ │ - bcc 962530 <__cxa_atexit@plt+0x955fb4> │ │ │ │ - ldr r2, [pc, #144] @ 96255c <__cxa_atexit@plt+0x955fe0> │ │ │ │ - ldr ip, [pc, #144] @ 962560 <__cxa_atexit@plt+0x955fe4> │ │ │ │ + bcc 962500 <__cxa_atexit@plt+0x955f84> │ │ │ │ + ldr r2, [pc, #144] @ 96252c <__cxa_atexit@plt+0x955fb0> │ │ │ │ + ldr ip, [pc, #144] @ 962530 <__cxa_atexit@plt+0x955fb4> │ │ │ │ add r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [r3, #16]! │ │ │ │ str r9, [r6, #24] │ │ │ │ @@ -2447330,53 +2447318,53 @@ │ │ │ │ str r0, [r6, #32] │ │ │ │ str sl, [r6, #36] @ 0x24 │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str sl, [r6, #12] │ │ │ │ mov r9, r6 │ │ │ │ mov r6, lr │ │ │ │ mov r8, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 962558 <__cxa_atexit@plt+0x955fdc> │ │ │ │ + ldr r7, [pc, #48] @ 962528 <__cxa_atexit@plt+0x955fac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 962554 <__cxa_atexit@plt+0x955fd8> │ │ │ │ + ldr r7, [pc, #28] @ 962524 <__cxa_atexit@plt+0x955fa8> │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmpeq r9, #252, 4 @ 0xc000000f │ │ │ │ - cmpeq r9, #24, 6 @ 0x60000000 │ │ │ │ + cmpeq r9, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq r9, #72, 6 @ 0x20000001 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - cmpeq r9, #208, 4 │ │ │ │ + cmpeq r9, #0, 6 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r9, [r1, #4]! │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ ldmib r1, {sl, lr} │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r0, r6 │ │ │ │ stm r1, {r2, r8} │ │ │ │ str r7, [r1, #8] │ │ │ │ - bcc 9625ec <__cxa_atexit@plt+0x956070> │ │ │ │ - ldr r0, [pc, #96] @ 96260c <__cxa_atexit@plt+0x956090> │ │ │ │ - ldr r1, [pc, #96] @ 962610 <__cxa_atexit@plt+0x956094> │ │ │ │ + bcc 9625bc <__cxa_atexit@plt+0x956040> │ │ │ │ + ldr r0, [pc, #96] @ 9625dc <__cxa_atexit@plt+0x956060> │ │ │ │ + ldr r1, [pc, #96] @ 9625e0 <__cxa_atexit@plt+0x956064> │ │ │ │ add r5, r5, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r3, #40] @ 0x28 │ │ │ │ mov r8, r3 │ │ │ │ str r9, [r3, #24] │ │ │ │ @@ -2447384,113 +2447372,113 @@ │ │ │ │ str r1, [r8, #16]! │ │ │ │ mov r7, lr │ │ │ │ mov r9, r3 │ │ │ │ str lr, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str sl, [r3, #36] @ 0x24 │ │ │ │ str sl, [r3, #12] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #32] @ 962614 <__cxa_atexit@plt+0x956098> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #32] @ 9625e4 <__cxa_atexit@plt+0x956068> │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, lr │ │ │ │ mov r0, #44 @ 0x2c │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ bx r2 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmpeq r9, #64, 4 │ │ │ │ - cmpeq r9, #156, 2 @ 0x27 │ │ │ │ + cmpeq r9, #112, 4 │ │ │ │ + cmpeq r9, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96265c <__cxa_atexit@plt+0x9560e0> │ │ │ │ + bhi 96262c <__cxa_atexit@plt+0x9560b0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 962664 <__cxa_atexit@plt+0x9560e8> │ │ │ │ + ldr r1, [pc, #36] @ 962634 <__cxa_atexit@plt+0x9560b8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 962668 <__cxa_atexit@plt+0x9560ec> │ │ │ │ + ldr r7, [pc, #28] @ 962638 <__cxa_atexit@plt+0x9560bc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #200, 16 @ 0xc80000 │ │ │ │ - orreq r5, r0, #20, 10 @ 0x5000000 │ │ │ │ - cmpeq r9, #44, 2 │ │ │ │ + orreq r3, r0, #248, 16 @ 0xf80000 │ │ │ │ + orreq r5, r0, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq r9, #92, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9626b0 <__cxa_atexit@plt+0x956134> │ │ │ │ + bhi 962680 <__cxa_atexit@plt+0x956104> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 9626b8 <__cxa_atexit@plt+0x95613c> │ │ │ │ + ldr r1, [pc, #36] @ 962688 <__cxa_atexit@plt+0x95610c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 9626bc <__cxa_atexit@plt+0x956140> │ │ │ │ + ldr r7, [pc, #28] @ 96268c <__cxa_atexit@plt+0x956110> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #116, 16 @ 0x740000 │ │ │ │ - orreq r5, r0, #188, 8 @ 0xbc000000 │ │ │ │ - cmpeq r9, #124, 16 @ 0x7c0000 │ │ │ │ + orreq r3, r0, #164, 16 @ 0xa40000 │ │ │ │ + orreq r5, r0, #236, 8 @ 0xec000000 │ │ │ │ + cmpeq r9, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 962704 <__cxa_atexit@plt+0x956188> │ │ │ │ + bhi 9626d4 <__cxa_atexit@plt+0x956158> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 96270c <__cxa_atexit@plt+0x956190> │ │ │ │ + ldr r1, [pc, #36] @ 9626dc <__cxa_atexit@plt+0x956160> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 962710 <__cxa_atexit@plt+0x956194> │ │ │ │ + ldr r7, [pc, #28] @ 9626e0 <__cxa_atexit@plt+0x956164> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #32, 16 @ 0x200000 │ │ │ │ - orreq r5, r0, #100, 8 @ 0x64000000 │ │ │ │ - cmpeq r9, #0, 2 │ │ │ │ + orreq r3, r0, #80, 16 @ 0x500000 │ │ │ │ + orreq r5, r0, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq r9, #48, 2 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9627d4 <__cxa_atexit@plt+0x956258> │ │ │ │ - ldr r7, [pc, #196] @ 9627fc <__cxa_atexit@plt+0x956280> │ │ │ │ + bhi 9627a4 <__cxa_atexit@plt+0x956228> │ │ │ │ + ldr r7, [pc, #196] @ 9627cc <__cxa_atexit@plt+0x956250> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ - beq 9627c4 <__cxa_atexit@plt+0x956248> │ │ │ │ + beq 962794 <__cxa_atexit@plt+0x956218> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #64 @ 0x40 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 9627e4 <__cxa_atexit@plt+0x956268> │ │ │ │ - ldr r0, [pc, #168] @ 962804 <__cxa_atexit@plt+0x956288> │ │ │ │ + bcc 9627b4 <__cxa_atexit@plt+0x956238> │ │ │ │ + ldr r0, [pc, #168] @ 9627d4 <__cxa_atexit@plt+0x956258> │ │ │ │ add r7, r9, #3 │ │ │ │ - ldr lr, [pc, #164] @ 962808 <__cxa_atexit@plt+0x95628c> │ │ │ │ + ldr lr, [pc, #164] @ 9627d8 <__cxa_atexit@plt+0x95625c> │ │ │ │ add r0, pc, r0 │ │ │ │ ldm r7, {r1, r3, r7} │ │ │ │ - ldr r9, [pc, #156] @ 96280c <__cxa_atexit@plt+0x956290> │ │ │ │ + ldr r9, [pc, #156] @ 9627dc <__cxa_atexit@plt+0x956260> │ │ │ │ str r0, [r6, #4]! │ │ │ │ - ldr sl, [pc, #152] @ 962810 <__cxa_atexit@plt+0x956294> │ │ │ │ + ldr sl, [pc, #152] @ 9627e0 <__cxa_atexit@plt+0x956264> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r3, [r6, #24] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ @@ -2447507,49 +2447495,49 @@ │ │ │ │ mov r6, r2 │ │ │ │ stm lr, {r1, r8, sl} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 962800 <__cxa_atexit@plt+0x956284> │ │ │ │ + ldr r7, [pc, #36] @ 9627d0 <__cxa_atexit@plt+0x956254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #64 @ 0x40 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq r9, #108 @ 0x6c │ │ │ │ + cmpeq r9, #156 @ 0x9c │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - orreq r5, r0, #216, 6 @ 0x60000003 │ │ │ │ - cmpeq r9, #4 │ │ │ │ + orreq r5, r0, #8, 8 @ 0x8000000 │ │ │ │ + cmpeq r9, #52 @ 0x34 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9628ac <__cxa_atexit@plt+0x956330> │ │ │ │ - ldr r9, [pc, #124] @ 9628b8 <__cxa_atexit@plt+0x95633c> │ │ │ │ - ldr r8, [pc, #124] @ 9628bc <__cxa_atexit@plt+0x956340> │ │ │ │ - ldr lr, [pc, #124] @ 9628c0 <__cxa_atexit@plt+0x956344> │ │ │ │ + bcc 96287c <__cxa_atexit@plt+0x956300> │ │ │ │ + ldr r9, [pc, #124] @ 962888 <__cxa_atexit@plt+0x95630c> │ │ │ │ + ldr r8, [pc, #124] @ 96288c <__cxa_atexit@plt+0x956310> │ │ │ │ + ldr lr, [pc, #124] @ 962890 <__cxa_atexit@plt+0x956314> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ str r9, [r3, #4]! │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r9, [pc, #96] @ 9628c4 <__cxa_atexit@plt+0x956348> │ │ │ │ + ldr r9, [pc, #96] @ 962894 <__cxa_atexit@plt+0x956318> │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r0, #16]! │ │ │ │ @@ -2447563,595 +2447551,595 @@ │ │ │ │ str r9, [r3, #48] @ 0x30 │ │ │ │ str r1, [r3, #52] @ 0x34 │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ str r3, [r3, #60] @ 0x3c │ │ │ │ bx ip │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - orreq r5, r0, #232, 4 @ 0x8000000e │ │ │ │ + orreq r5, r0, #24, 6 @ 0x60000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 9628e8 <__cxa_atexit@plt+0x95636c> │ │ │ │ + ldr r7, [pc, #12] @ 9628b8 <__cxa_atexit@plt+0x95633c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #4, 14 @ 0x100000 │ │ │ │ + orreq r3, r0, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 96290c <__cxa_atexit@plt+0x956390> │ │ │ │ + ldr r7, [pc, #12] @ 9628dc <__cxa_atexit@plt+0x956360> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #224, 12 @ 0xe000000 │ │ │ │ + orreq r3, r0, #16, 14 @ 0x400000 │ │ │ │ andeq r0, r3, r3, lsl r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ and r7, sl, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 962944 <__cxa_atexit@plt+0x9563c8> │ │ │ │ + beq 962914 <__cxa_atexit@plt+0x956398> │ │ │ │ cmp r7, #3 │ │ │ │ cmpeq r8, #0 │ │ │ │ - bne 96294c <__cxa_atexit@plt+0x9563d0> │ │ │ │ + bne 96291c <__cxa_atexit@plt+0x9563a0> │ │ │ │ ldr r3, [sl, #1] │ │ │ │ - ldr r8, [pc, #60] @ 96297c <__cxa_atexit@plt+0x956400> │ │ │ │ + ldr r8, [pc, #60] @ 96294c <__cxa_atexit@plt+0x9563d0> │ │ │ │ add r8, pc, r8 │ │ │ │ - b 962968 <__cxa_atexit@plt+0x9563ec> │ │ │ │ + b 962938 <__cxa_atexit@plt+0x9563bc> │ │ │ │ cmp r8, #0 │ │ │ │ - beq 962958 <__cxa_atexit@plt+0x9563dc> │ │ │ │ - ldr r7, [pc, #32] @ 962974 <__cxa_atexit@plt+0x9563f8> │ │ │ │ + beq 962928 <__cxa_atexit@plt+0x9563ac> │ │ │ │ + ldr r7, [pc, #32] @ 962944 <__cxa_atexit@plt+0x9563c8> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #24] @ 962978 <__cxa_atexit@plt+0x9563fc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #24] @ 962948 <__cxa_atexit@plt+0x9563cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r3, [sl, #2] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - cmpeq r9, #12, 28 @ 0xc0 │ │ │ │ - orreq r4, r0, #24, 8 @ 0x18000000 │ │ │ │ - cmpeq r9, #80, 12 @ 0x5000000 │ │ │ │ - cmpeq r9, #244, 30 @ 0x3d0 │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + cmpeq r9, #60, 28 @ 0x3c0 │ │ │ │ + orreq r4, r0, #72, 8 @ 0x48000000 │ │ │ │ + cmpeq r9, #128, 12 @ 0x8000000 │ │ │ │ + cmpeq r9, #36 @ 0x24 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9629e0 <__cxa_atexit@plt+0x956464> │ │ │ │ - ldr r3, [pc, #76] @ 9629f0 <__cxa_atexit@plt+0x956474> │ │ │ │ + bhi 9629b0 <__cxa_atexit@plt+0x956434> │ │ │ │ + ldr r3, [pc, #76] @ 9629c0 <__cxa_atexit@plt+0x956444> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9, sl} │ │ │ │ - beq 9629d0 <__cxa_atexit@plt+0x956454> │ │ │ │ - ldr r3, [pc, #60] @ 9629f4 <__cxa_atexit@plt+0x956478> │ │ │ │ + beq 9629a0 <__cxa_atexit@plt+0x956424> │ │ │ │ + ldr r3, [pc, #60] @ 9629c4 <__cxa_atexit@plt+0x956448> │ │ │ │ ldr r2, [r8, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9629f8 <__cxa_atexit@plt+0x95647c> │ │ │ │ + ldr r7, [pc, #16] @ 9629c8 <__cxa_atexit@plt+0x95644c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq r9, #168, 30 @ 0x2a0 │ │ │ │ - cmpeq r9, #124, 30 @ 0x1f0 │ │ │ │ + cmpeq r9, #216, 30 @ 0x360 │ │ │ │ + cmpeq r9, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 962a24 <__cxa_atexit@plt+0x9564a8> │ │ │ │ + ldr r3, [pc, #20] @ 9629f4 <__cxa_atexit@plt+0x956478> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - cmpeq r9, #80, 30 @ 0x140 │ │ │ │ + cmpeq r9, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #116] @ 962ab0 <__cxa_atexit@plt+0x956534> │ │ │ │ + ldr r2, [pc, #116] @ 962a80 <__cxa_atexit@plt+0x956504> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ ands r1, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 962a7c <__cxa_atexit@plt+0x956500> │ │ │ │ + beq 962a4c <__cxa_atexit@plt+0x9564d0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 962a88 <__cxa_atexit@plt+0x95650c> │ │ │ │ + beq 962a58 <__cxa_atexit@plt+0x9564dc> │ │ │ │ cmp r1, #3 │ │ │ │ cmpeq r2, #0 │ │ │ │ - bne 962a90 <__cxa_atexit@plt+0x956514> │ │ │ │ + bne 962a60 <__cxa_atexit@plt+0x9564e4> │ │ │ │ ldr r9, [r3, #1] │ │ │ │ - ldr r8, [pc, #68] @ 962abc <__cxa_atexit@plt+0x956540> │ │ │ │ + ldr r8, [pc, #68] @ 962a8c <__cxa_atexit@plt+0x956510> │ │ │ │ add r8, pc, r8 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ cmp r2, #0 │ │ │ │ - beq 962a9c <__cxa_atexit@plt+0x956520> │ │ │ │ - ldr r7, [pc, #28] @ 962ab4 <__cxa_atexit@plt+0x956538> │ │ │ │ + beq 962a6c <__cxa_atexit@plt+0x9564f0> │ │ │ │ + ldr r7, [pc, #28] @ 962a84 <__cxa_atexit@plt+0x956508> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r2, [pc, #20] @ 962ab8 <__cxa_atexit@plt+0x95653c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r2, [pc, #20] @ 962a88 <__cxa_atexit@plt+0x95650c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r3, #2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmpeq r9, #200, 24 @ 0xc800 │ │ │ │ - orreq r4, r0, #212, 4 @ 0x4000000d │ │ │ │ - cmpeq r9, #24, 10 @ 0x6000000 │ │ │ │ - cmpeq r9, #184, 28 @ 0xb80 │ │ │ │ + cmpeq r9, #248, 24 @ 0xf800 │ │ │ │ + orreq r4, r0, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq r9, #72, 10 @ 0x12000000 │ │ │ │ + cmpeq r9, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldmib r5, {r2, r7} │ │ │ │ and r1, r3, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 962b00 <__cxa_atexit@plt+0x956584> │ │ │ │ + beq 962ad0 <__cxa_atexit@plt+0x956554> │ │ │ │ cmp r1, #3 │ │ │ │ cmpeq r2, #0 │ │ │ │ - bne 962b08 <__cxa_atexit@plt+0x95658c> │ │ │ │ + bne 962ad8 <__cxa_atexit@plt+0x95655c> │ │ │ │ ldr r9, [r3, #1] │ │ │ │ - ldr r8, [pc, #52] @ 962b30 <__cxa_atexit@plt+0x9565b4> │ │ │ │ + ldr r8, [pc, #52] @ 962b00 <__cxa_atexit@plt+0x956584> │ │ │ │ add r8, pc, r8 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ cmp r2, #0 │ │ │ │ - beq 962b14 <__cxa_atexit@plt+0x956598> │ │ │ │ - ldr r7, [pc, #24] @ 962b28 <__cxa_atexit@plt+0x9565ac> │ │ │ │ + beq 962ae4 <__cxa_atexit@plt+0x956568> │ │ │ │ + ldr r7, [pc, #24] @ 962af8 <__cxa_atexit@plt+0x95657c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r2, [pc, #16] @ 962b2c <__cxa_atexit@plt+0x9565b0> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r2, [pc, #16] @ 962afc <__cxa_atexit@plt+0x956580> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r3, #2] │ │ │ │ add r8, r2, #1 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - cmpeq r9, #80, 24 @ 0x5000 │ │ │ │ - orreq r4, r0, #92, 4 @ 0xc0000005 │ │ │ │ - cmpeq r9, #148, 8 @ 0x94000000 │ │ │ │ - cmpeq r9, #128, 28 @ 0x800 │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + cmpeq r9, #128, 24 @ 0x8000 │ │ │ │ + orreq r4, r0, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq r9, #196, 8 @ 0xc4000000 │ │ │ │ + cmpeq r9, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 962b78 <__cxa_atexit@plt+0x9565fc> │ │ │ │ + bhi 962b48 <__cxa_atexit@plt+0x9565cc> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 962b80 <__cxa_atexit@plt+0x956604> │ │ │ │ + ldr r1, [pc, #36] @ 962b50 <__cxa_atexit@plt+0x9565d4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 962b84 <__cxa_atexit@plt+0x956608> │ │ │ │ + ldr r7, [pc, #28] @ 962b54 <__cxa_atexit@plt+0x9565d8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #172, 6 @ 0xb0000002 │ │ │ │ - orreq r4, r0, #12, 4 @ 0xc0000000 │ │ │ │ - cmpeq r9, #0, 8 │ │ │ │ + orreq r3, r0, #220, 6 @ 0x70000003 │ │ │ │ + orreq r4, r0, #60, 4 @ 0xc0000003 │ │ │ │ + cmpeq r9, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 962bc8 <__cxa_atexit@plt+0x95664c> │ │ │ │ - ldr r8, [pc, #40] @ 962bd0 <__cxa_atexit@plt+0x956654> │ │ │ │ + bhi 962b98 <__cxa_atexit@plt+0x95661c> │ │ │ │ + ldr r8, [pc, #40] @ 962ba0 <__cxa_atexit@plt+0x956624> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 962bd4 <__cxa_atexit@plt+0x956658> │ │ │ │ + ldr r1, [pc, #32] @ 962ba4 <__cxa_atexit@plt+0x956628> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #220, 6 @ 0x70000003 │ │ │ │ - orreq r3, r0, #80, 6 @ 0x40000001 │ │ │ │ - cmpeq r9, #228, 26 @ 0x3900 │ │ │ │ + cmpeq r9, #12, 8 @ 0xc000000 │ │ │ │ + orreq r3, r0, #128, 6 │ │ │ │ + cmpeq r9, #20, 28 @ 0x140 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 962c24 <__cxa_atexit@plt+0x9566a8> │ │ │ │ - ldr r2, [pc, #56] @ 962c38 <__cxa_atexit@plt+0x9566bc> │ │ │ │ + bhi 962bf4 <__cxa_atexit@plt+0x956678> │ │ │ │ + ldr r2, [pc, #56] @ 962c08 <__cxa_atexit@plt+0x95668c> │ │ │ │ ldr r7, [r3] │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r8, [r3] │ │ │ │ - beq 962c1c <__cxa_atexit@plt+0x9566a0> │ │ │ │ - b 962c4c <__cxa_atexit@plt+0x9566d0> │ │ │ │ + beq 962bec <__cxa_atexit@plt+0x956670> │ │ │ │ + b 962c1c <__cxa_atexit@plt+0x9566a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 962c3c <__cxa_atexit@plt+0x9566c0> │ │ │ │ + ldr r7, [pc, #16] @ 962c0c <__cxa_atexit@plt+0x956690> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #164, 26 @ 0x2900 │ │ │ │ - cmpeq r9, #128, 26 @ 0x2000 │ │ │ │ + cmpeq r9, #212, 26 @ 0x3500 │ │ │ │ + cmpeq r9, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r8, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 962c90 <__cxa_atexit@plt+0x956714> │ │ │ │ + beq 962c60 <__cxa_atexit@plt+0x9566e4> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 962cc4 <__cxa_atexit@plt+0x956748> │ │ │ │ + bne 962c94 <__cxa_atexit@plt+0x956718> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 962cd4 <__cxa_atexit@plt+0x956758> │ │ │ │ - ldr r1, [pc, #92] @ 962ce4 <__cxa_atexit@plt+0x956768> │ │ │ │ + bcc 962ca4 <__cxa_atexit@plt+0x956728> │ │ │ │ + ldr r1, [pc, #92] @ 962cb4 <__cxa_atexit@plt+0x956738> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r1, pc, r1 │ │ │ │ - b 962cac <__cxa_atexit@plt+0x956730> │ │ │ │ + b 962c7c <__cxa_atexit@plt+0x956700> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 962cd4 <__cxa_atexit@plt+0x956758> │ │ │ │ - ldr r1, [pc, #56] @ 962ce0 <__cxa_atexit@plt+0x956764> │ │ │ │ + bcc 962ca4 <__cxa_atexit@plt+0x956728> │ │ │ │ + ldr r1, [pc, #56] @ 962cb0 <__cxa_atexit@plt+0x956734> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r8, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r8, #12] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r8 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq r9, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq r9, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 962d2c <__cxa_atexit@plt+0x9567b0> │ │ │ │ + bhi 962cfc <__cxa_atexit@plt+0x956780> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 962d34 <__cxa_atexit@plt+0x9567b8> │ │ │ │ + ldr r1, [pc, #36] @ 962d04 <__cxa_atexit@plt+0x956788> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 962d38 <__cxa_atexit@plt+0x9567bc> │ │ │ │ + ldr r7, [pc, #28] @ 962d08 <__cxa_atexit@plt+0x95678c> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #248, 2 @ 0x3e │ │ │ │ - orreq r4, r0, #88 @ 0x58 │ │ │ │ - cmpeq r9, #76, 4 @ 0xc0000004 │ │ │ │ + orreq r3, r0, #40, 4 @ 0x80000002 │ │ │ │ + orreq r4, r0, #136 @ 0x88 │ │ │ │ + cmpeq r9, #124, 4 @ 0xc0000007 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 962d7c <__cxa_atexit@plt+0x956800> │ │ │ │ - ldr r8, [pc, #40] @ 962d84 <__cxa_atexit@plt+0x956808> │ │ │ │ + bhi 962d4c <__cxa_atexit@plt+0x9567d0> │ │ │ │ + ldr r8, [pc, #40] @ 962d54 <__cxa_atexit@plt+0x9567d8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 962d88 <__cxa_atexit@plt+0x95680c> │ │ │ │ + ldr r1, [pc, #32] @ 962d58 <__cxa_atexit@plt+0x9567dc> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #40, 4 @ 0x80000002 │ │ │ │ - orreq r3, r0, #156, 2 @ 0x27 │ │ │ │ - cmpeq r9, #48, 24 @ 0x3000 │ │ │ │ + cmpeq r9, #88, 4 @ 0x80000005 │ │ │ │ + orreq r3, r0, #204, 2 @ 0x33 │ │ │ │ + cmpeq r9, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 962dd4 <__cxa_atexit@plt+0x956858> │ │ │ │ - ldr r7, [pc, #52] @ 962de8 <__cxa_atexit@plt+0x95686c> │ │ │ │ + bhi 962da4 <__cxa_atexit@plt+0x956828> │ │ │ │ + ldr r7, [pc, #52] @ 962db8 <__cxa_atexit@plt+0x95683c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ - beq 962dc8 <__cxa_atexit@plt+0x95684c> │ │ │ │ + beq 962d98 <__cxa_atexit@plt+0x95681c> │ │ │ │ mov r7, r9 │ │ │ │ - b 962dfc <__cxa_atexit@plt+0x956880> │ │ │ │ + b 962dcc <__cxa_atexit@plt+0x956850> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 962dec <__cxa_atexit@plt+0x956870> │ │ │ │ + ldr r7, [pc, #16] @ 962dbc <__cxa_atexit@plt+0x956840> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #252, 22 @ 0x3f000 │ │ │ │ - cmpeq r9, #208, 22 @ 0x34000 │ │ │ │ + cmpeq r9, #44, 24 @ 0x2c00 │ │ │ │ + cmpeq r9, #0, 24 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 962e3c <__cxa_atexit@plt+0x9568c0> │ │ │ │ + beq 962e0c <__cxa_atexit@plt+0x956890> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 962e94 <__cxa_atexit@plt+0x956918> │ │ │ │ + bne 962e64 <__cxa_atexit@plt+0x9568e8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 962ea8 <__cxa_atexit@plt+0x95692c> │ │ │ │ - ldr lr, [pc, #156] @ 962ec8 <__cxa_atexit@plt+0x95694c> │ │ │ │ - ldr r0, [pc, #156] @ 962ecc <__cxa_atexit@plt+0x956950> │ │ │ │ + bcc 962e78 <__cxa_atexit@plt+0x9568fc> │ │ │ │ + ldr lr, [pc, #156] @ 962e98 <__cxa_atexit@plt+0x95691c> │ │ │ │ + ldr r0, [pc, #156] @ 962e9c <__cxa_atexit@plt+0x956920> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - b 962e60 <__cxa_atexit@plt+0x9568e4> │ │ │ │ + b 962e30 <__cxa_atexit@plt+0x9568b4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 962ea8 <__cxa_atexit@plt+0x95692c> │ │ │ │ - ldr lr, [pc, #104] @ 962ebc <__cxa_atexit@plt+0x956940> │ │ │ │ - ldr r0, [pc, #104] @ 962ec0 <__cxa_atexit@plt+0x956944> │ │ │ │ + bcc 962e78 <__cxa_atexit@plt+0x9568fc> │ │ │ │ + ldr lr, [pc, #104] @ 962e8c <__cxa_atexit@plt+0x956910> │ │ │ │ + ldr r0, [pc, #104] @ 962e90 <__cxa_atexit@plt+0x956914> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r1, r0, #1 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 962ec4 <__cxa_atexit@plt+0x956948> │ │ │ │ + ldr lr, [pc, #80] @ 962e94 <__cxa_atexit@plt+0x956918> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 962eb8 <__cxa_atexit@plt+0x95693c> │ │ │ │ + ldr r7, [pc, #28] @ 962e88 <__cxa_atexit@plt+0x95690c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r3, r0, #120 @ 0x78 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r3, r0, #168 @ 0xa8 │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ - orreq r3, r0, #184 @ 0xb8 │ │ │ │ - orreq r3, r0, #176 @ 0xb0 │ │ │ │ - @ instruction: 0xffffff14 │ │ │ │ + orreq r3, r0, #232 @ 0xe8 │ │ │ │ orreq r3, r0, #224 @ 0xe0 │ │ │ │ - cmpeq r9, #228, 20 @ 0xe4000 │ │ │ │ + @ instruction: 0xffffff14 │ │ │ │ + orreq r3, r0, #16, 2 │ │ │ │ + cmpeq r9, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 962f14 <__cxa_atexit@plt+0x956998> │ │ │ │ + bhi 962ee4 <__cxa_atexit@plt+0x956968> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 962f1c <__cxa_atexit@plt+0x9569a0> │ │ │ │ + ldr r1, [pc, #36] @ 962eec <__cxa_atexit@plt+0x956970> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 962f20 <__cxa_atexit@plt+0x9569a4> │ │ │ │ + ldr r7, [pc, #28] @ 962ef0 <__cxa_atexit@plt+0x956974> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r3, r0, #16 │ │ │ │ - orreq r3, r0, #112, 28 @ 0x700 │ │ │ │ - cmpeq r9, #100 @ 0x64 │ │ │ │ + orreq r3, r0, #64 @ 0x40 │ │ │ │ + orreq r3, r0, #160, 28 @ 0xa00 │ │ │ │ + cmpeq r9, #148 @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 962f64 <__cxa_atexit@plt+0x9569e8> │ │ │ │ - ldr r8, [pc, #40] @ 962f6c <__cxa_atexit@plt+0x9569f0> │ │ │ │ + bhi 962f34 <__cxa_atexit@plt+0x9569b8> │ │ │ │ + ldr r8, [pc, #40] @ 962f3c <__cxa_atexit@plt+0x9569c0> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 962f70 <__cxa_atexit@plt+0x9569f4> │ │ │ │ + ldr r1, [pc, #32] @ 962f40 <__cxa_atexit@plt+0x9569c4> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #64 @ 0x40 │ │ │ │ - orreq r2, r0, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq r9, #72, 20 @ 0x48000 │ │ │ │ + cmpeq r9, #112 @ 0x70 │ │ │ │ + orreq r2, r0, #228, 30 @ 0x390 │ │ │ │ + cmpeq r9, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 962fc0 <__cxa_atexit@plt+0x956a44> │ │ │ │ - ldr r2, [pc, #56] @ 962fd4 <__cxa_atexit@plt+0x956a58> │ │ │ │ + bhi 962f90 <__cxa_atexit@plt+0x956a14> │ │ │ │ + ldr r2, [pc, #56] @ 962fa4 <__cxa_atexit@plt+0x956a28> │ │ │ │ ldr r7, [r3] │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r8, [r3] │ │ │ │ - beq 962fb8 <__cxa_atexit@plt+0x956a3c> │ │ │ │ - b 962fe8 <__cxa_atexit@plt+0x956a6c> │ │ │ │ + beq 962f88 <__cxa_atexit@plt+0x956a0c> │ │ │ │ + b 962fb8 <__cxa_atexit@plt+0x956a3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 962fd8 <__cxa_atexit@plt+0x956a5c> │ │ │ │ + ldr r7, [pc, #16] @ 962fa8 <__cxa_atexit@plt+0x956a2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #24, 20 @ 0x18000 │ │ │ │ - cmpeq r9, #228, 18 @ 0x390000 │ │ │ │ + cmpeq r9, #72, 20 @ 0x48000 │ │ │ │ + cmpeq r9, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 96302c <__cxa_atexit@plt+0x956ab0> │ │ │ │ + beq 962ffc <__cxa_atexit@plt+0x956a80> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 963060 <__cxa_atexit@plt+0x956ae4> │ │ │ │ + bne 963030 <__cxa_atexit@plt+0x956ab4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 963070 <__cxa_atexit@plt+0x956af4> │ │ │ │ - ldr r1, [pc, #92] @ 963080 <__cxa_atexit@plt+0x956b04> │ │ │ │ + bcc 963040 <__cxa_atexit@plt+0x956ac4> │ │ │ │ + ldr r1, [pc, #92] @ 963050 <__cxa_atexit@plt+0x956ad4> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r1, pc, r1 │ │ │ │ - b 963048 <__cxa_atexit@plt+0x956acc> │ │ │ │ + b 963018 <__cxa_atexit@plt+0x956a9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 963070 <__cxa_atexit@plt+0x956af4> │ │ │ │ - ldr r1, [pc, #56] @ 96307c <__cxa_atexit@plt+0x956b00> │ │ │ │ + bcc 963040 <__cxa_atexit@plt+0x956ac4> │ │ │ │ + ldr r1, [pc, #56] @ 96304c <__cxa_atexit@plt+0x956ad0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ str r7, [r9, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r2, [r9, #12] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmpeq r9, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq r9, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9630c8 <__cxa_atexit@plt+0x956b4c> │ │ │ │ + bhi 963098 <__cxa_atexit@plt+0x956b1c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 9630d0 <__cxa_atexit@plt+0x956b54> │ │ │ │ + ldr r1, [pc, #36] @ 9630a0 <__cxa_atexit@plt+0x956b24> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 9630d4 <__cxa_atexit@plt+0x956b58> │ │ │ │ + ldr r7, [pc, #28] @ 9630a4 <__cxa_atexit@plt+0x956b28> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #92, 28 @ 0x5c0 │ │ │ │ - orreq r3, r0, #188, 24 @ 0xbc00 │ │ │ │ - cmpeq r9, #176, 28 @ 0xb00 │ │ │ │ + orreq r2, r0, #140, 28 @ 0x8c0 │ │ │ │ + orreq r3, r0, #236, 24 @ 0xec00 │ │ │ │ + cmpeq r9, #224, 28 @ 0xe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 963118 <__cxa_atexit@plt+0x956b9c> │ │ │ │ - ldr r8, [pc, #40] @ 963120 <__cxa_atexit@plt+0x956ba4> │ │ │ │ + bhi 9630e8 <__cxa_atexit@plt+0x956b6c> │ │ │ │ + ldr r8, [pc, #40] @ 9630f0 <__cxa_atexit@plt+0x956b74> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 963124 <__cxa_atexit@plt+0x956ba8> │ │ │ │ + ldr r1, [pc, #32] @ 9630f4 <__cxa_atexit@plt+0x956b78> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #140, 28 @ 0x8c0 │ │ │ │ - orreq r2, r0, #0, 28 │ │ │ │ - cmpeq r9, #148, 16 @ 0x940000 │ │ │ │ + cmpeq r9, #188, 28 @ 0xbc0 │ │ │ │ + orreq r2, r0, #48, 28 @ 0x300 │ │ │ │ + cmpeq r9, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 963170 <__cxa_atexit@plt+0x956bf4> │ │ │ │ - ldr r7, [pc, #52] @ 963184 <__cxa_atexit@plt+0x956c08> │ │ │ │ + bhi 963140 <__cxa_atexit@plt+0x956bc4> │ │ │ │ + ldr r7, [pc, #52] @ 963154 <__cxa_atexit@plt+0x956bd8> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ - beq 963164 <__cxa_atexit@plt+0x956be8> │ │ │ │ + beq 963134 <__cxa_atexit@plt+0x956bb8> │ │ │ │ mov r7, r9 │ │ │ │ - b 963198 <__cxa_atexit@plt+0x956c1c> │ │ │ │ + b 963168 <__cxa_atexit@plt+0x956bec> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 963188 <__cxa_atexit@plt+0x956c0c> │ │ │ │ + ldr r7, [pc, #16] @ 963158 <__cxa_atexit@plt+0x956bdc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #112, 16 @ 0x700000 │ │ │ │ - cmpeq r9, #52, 16 @ 0x340000 │ │ │ │ + cmpeq r9, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq r9, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 9631f8 <__cxa_atexit@plt+0x956c7c> │ │ │ │ + beq 9631c8 <__cxa_atexit@plt+0x956c4c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 963240 <__cxa_atexit@plt+0x956cc4> │ │ │ │ + bne 963210 <__cxa_atexit@plt+0x956c94> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 963254 <__cxa_atexit@plt+0x956cd8> │ │ │ │ - ldr r1, [pc, #160] @ 963268 <__cxa_atexit@plt+0x956cec> │ │ │ │ - ldr lr, [pc, #160] @ 96326c <__cxa_atexit@plt+0x956cf0> │ │ │ │ + bcc 963224 <__cxa_atexit@plt+0x956ca8> │ │ │ │ + ldr r1, [pc, #160] @ 963238 <__cxa_atexit@plt+0x956cbc> │ │ │ │ + ldr lr, [pc, #160] @ 96323c <__cxa_atexit@plt+0x956cc0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r1, [r6, #4]! │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ @@ -2448159,266 +2448147,266 @@ │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 963254 <__cxa_atexit@plt+0x956cd8> │ │ │ │ - ldr r1, [pc, #96] @ 963270 <__cxa_atexit@plt+0x956cf4> │ │ │ │ - ldr lr, [pc, #96] @ 963274 <__cxa_atexit@plt+0x956cf8> │ │ │ │ + bcc 963224 <__cxa_atexit@plt+0x956ca8> │ │ │ │ + ldr r1, [pc, #96] @ 963240 <__cxa_atexit@plt+0x956cc4> │ │ │ │ + ldr lr, [pc, #96] @ 963244 <__cxa_atexit@plt+0x956cc8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r1, [r6, #4]! │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 963264 <__cxa_atexit@plt+0x956ce8> │ │ │ │ + ldr r7, [pc, #28] @ 963234 <__cxa_atexit@plt+0x956cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r4, r0, #72, 18 @ 0x120000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r4, r0, #120, 18 @ 0x1e0000 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - orreq r4, r0, #156, 18 @ 0x270000 │ │ │ │ + orreq r4, r0, #204, 18 @ 0x330000 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - orreq r4, r0, #88, 18 @ 0x160000 │ │ │ │ + orreq r4, r0, #136, 18 @ 0x220000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 9632ac <__cxa_atexit@plt+0x956d30> │ │ │ │ + ldr r7, [pc, #12] @ 96327c <__cxa_atexit@plt+0x956d00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #64, 26 @ 0x1000 │ │ │ │ + orreq r2, r0, #112, 26 @ 0x1c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 9632d0 <__cxa_atexit@plt+0x956d54> │ │ │ │ + ldr r7, [pc, #12] @ 9632a0 <__cxa_atexit@plt+0x956d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #28, 26 @ 0x700 │ │ │ │ - cmpeq r9, #112, 8 @ 0x70000000 │ │ │ │ + orreq r2, r0, #76, 26 @ 0x1300 │ │ │ │ + cmpeq r9, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ - ldr r3, [pc, #8] @ 9632f4 <__cxa_atexit@plt+0x956d78> │ │ │ │ + ldr r3, [pc, #8] @ 9632c4 <__cxa_atexit@plt+0x956d48> │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r3, #2 │ │ │ │ - b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ - cmpeq r9, #80, 8 @ 0x50000000 │ │ │ │ + b d1db40 <__cxa_atexit@plt+0xd115c4> │ │ │ │ + cmpeq r9, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 963328 <__cxa_atexit@plt+0x956dac> │ │ │ │ + bhi 9632f8 <__cxa_atexit@plt+0x956d7c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 963330 <__cxa_atexit@plt+0x956db4> │ │ │ │ + ldr r2, [pc, #24] @ 963300 <__cxa_atexit@plt+0x956d84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #240, 22 @ 0x3c000 │ │ │ │ + orreq r2, r0, #32, 24 @ 0x2000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9633e4 <__cxa_atexit@plt+0x956e68> │ │ │ │ + bhi 9633b4 <__cxa_atexit@plt+0x956e38> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 9633ec <__cxa_atexit@plt+0x956e70> │ │ │ │ + ldr lr, [pc, #140] @ 9633bc <__cxa_atexit@plt+0x956e40> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 9633b4 <__cxa_atexit@plt+0x956e38> │ │ │ │ - ldr sl, [pc, #112] @ 9633f0 <__cxa_atexit@plt+0x956e74> │ │ │ │ + beq 963384 <__cxa_atexit@plt+0x956e08> │ │ │ │ + ldr sl, [pc, #112] @ 9633c0 <__cxa_atexit@plt+0x956e44> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 9633c4 <__cxa_atexit@plt+0x956e48> │ │ │ │ + beq 963394 <__cxa_atexit@plt+0x956e18> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 9633e0 <__cxa_atexit@plt+0x956e64> │ │ │ │ + bne 9633b0 <__cxa_atexit@plt+0x956e34> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 9633f4 <__cxa_atexit@plt+0x956e78> │ │ │ │ + ldr r1, [pc, #40] @ 9633c4 <__cxa_atexit@plt+0x956e48> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r2, r0, #116, 22 @ 0x1d000 │ │ │ │ + orreq r2, r0, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 963460 <__cxa_atexit@plt+0x956ee4> │ │ │ │ + ldr r1, [pc, #80] @ 963430 <__cxa_atexit@plt+0x956eb4> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 96343c <__cxa_atexit@plt+0x956ec0> │ │ │ │ + beq 96340c <__cxa_atexit@plt+0x956e90> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 963454 <__cxa_atexit@plt+0x956ed8> │ │ │ │ + bne 963424 <__cxa_atexit@plt+0x956ea8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 963464 <__cxa_atexit@plt+0x956ee8> │ │ │ │ + ldr r3, [pc, #32] @ 963434 <__cxa_atexit@plt+0x956eb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r2, r0, #4, 22 @ 0x1000 │ │ │ │ + orreq r2, r0, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 963498 <__cxa_atexit@plt+0x956f1c> │ │ │ │ - ldr r3, [pc, #32] @ 9634a4 <__cxa_atexit@plt+0x956f28> │ │ │ │ + bne 963468 <__cxa_atexit@plt+0x956eec> │ │ │ │ + ldr r3, [pc, #32] @ 963474 <__cxa_atexit@plt+0x956ef8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r2, r0, #196, 20 @ 0xc4000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r2, r0, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 963524 <__cxa_atexit@plt+0x956fa8> │ │ │ │ + bhi 9634f4 <__cxa_atexit@plt+0x956f78> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 963530 <__cxa_atexit@plt+0x956fb4> │ │ │ │ + bcc 963500 <__cxa_atexit@plt+0x956f84> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 963540 <__cxa_atexit@plt+0x956fc4> │ │ │ │ + ldr r1, [pc, #100] @ 963510 <__cxa_atexit@plt+0x956f94> │ │ │ │ sub r2, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #88] @ 963544 <__cxa_atexit@plt+0x956fc8> │ │ │ │ + ldr r1, [pc, #88] @ 963514 <__cxa_atexit@plt+0x956f98> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr lr, [pc, #76] @ 963548 <__cxa_atexit@plt+0x956fcc> │ │ │ │ + ldr lr, [pc, #76] @ 963518 <__cxa_atexit@plt+0x956f9c> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 96354c <__cxa_atexit@plt+0x956fd0> │ │ │ │ + ldr r2, [pc, #64] @ 96351c <__cxa_atexit@plt+0x956fa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #40, 20 @ 0x28000 │ │ │ │ - orreq r2, r0, #176, 20 @ 0xb0000 │ │ │ │ - orreq r2, r0, #32, 20 @ 0x20000 │ │ │ │ - orreq r2, r0, #60, 20 @ 0x3c000 │ │ │ │ + orreq r2, r0, #88, 20 @ 0x58000 │ │ │ │ + orreq r2, r0, #224, 20 @ 0xe0000 │ │ │ │ + orreq r2, r0, #80, 20 @ 0x50000 │ │ │ │ + orreq r2, r0, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9635a0 <__cxa_atexit@plt+0x957024> │ │ │ │ + bhi 963570 <__cxa_atexit@plt+0x956ff4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9635a8 <__cxa_atexit@plt+0x95702c> │ │ │ │ - ldr r1, [pc, #64] @ 9635c4 <__cxa_atexit@plt+0x957048> │ │ │ │ - ldr r0, [pc, #64] @ 9635c8 <__cxa_atexit@plt+0x95704c> │ │ │ │ + bcc 963578 <__cxa_atexit@plt+0x956ffc> │ │ │ │ + ldr r1, [pc, #64] @ 963594 <__cxa_atexit@plt+0x957018> │ │ │ │ + ldr r0, [pc, #64] @ 963598 <__cxa_atexit@plt+0x95701c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 9635b0 <__cxa_atexit@plt+0x957034> │ │ │ │ + b 963580 <__cxa_atexit@plt+0x957004> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 9635c0 <__cxa_atexit@plt+0x957044> │ │ │ │ + ldr r7, [pc, #8] @ 963590 <__cxa_atexit@plt+0x957014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #96, 16 @ 0x600000 │ │ │ │ + cmpeq r9, #144, 16 @ 0x900000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 963638 <__cxa_atexit@plt+0x9570bc> │ │ │ │ - ldr lr, [pc, #84] @ 963644 <__cxa_atexit@plt+0x9570c8> │ │ │ │ - ldr r9, [pc, #84] @ 963648 <__cxa_atexit@plt+0x9570cc> │ │ │ │ - ldr r8, [pc, #84] @ 96364c <__cxa_atexit@plt+0x9570d0> │ │ │ │ + bcc 963608 <__cxa_atexit@plt+0x95708c> │ │ │ │ + ldr lr, [pc, #84] @ 963614 <__cxa_atexit@plt+0x957098> │ │ │ │ + ldr r9, [pc, #84] @ 963618 <__cxa_atexit@plt+0x95709c> │ │ │ │ + ldr r8, [pc, #84] @ 96361c <__cxa_atexit@plt+0x9570a0> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #16]! │ │ │ │ @@ -2448427,303 +2448415,303 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - orreq r2, r0, #84, 20 @ 0x54000 │ │ │ │ + orreq r2, r0, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9636d8 <__cxa_atexit@plt+0x95715c> │ │ │ │ - ldr r3, [pc, #160] @ 963710 <__cxa_atexit@plt+0x957194> │ │ │ │ + bhi 9636a8 <__cxa_atexit@plt+0x95712c> │ │ │ │ + ldr r3, [pc, #160] @ 9636e0 <__cxa_atexit@plt+0x957164> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ - beq 9636c8 <__cxa_atexit@plt+0x95714c> │ │ │ │ + beq 963698 <__cxa_atexit@plt+0x95711c> │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9636e8 <__cxa_atexit@plt+0x95716c> │ │ │ │ + bhi 9636b8 <__cxa_atexit@plt+0x95713c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 9636f0 <__cxa_atexit@plt+0x957174> │ │ │ │ - ldr r5, [pc, #124] @ 96371c <__cxa_atexit@plt+0x9571a0> │ │ │ │ - ldr r1, [pc, #124] @ 963720 <__cxa_atexit@plt+0x9571a4> │ │ │ │ + bcc 9636c0 <__cxa_atexit@plt+0x957144> │ │ │ │ + ldr r5, [pc, #124] @ 9636ec <__cxa_atexit@plt+0x957170> │ │ │ │ + ldr r1, [pc, #124] @ 9636f0 <__cxa_atexit@plt+0x957174> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 963718 <__cxa_atexit@plt+0x95719c> │ │ │ │ + ldr r7, [pc, #56] @ 9636e8 <__cxa_atexit@plt+0x95716c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 9636f8 <__cxa_atexit@plt+0x95717c> │ │ │ │ + b 9636c8 <__cxa_atexit@plt+0x95714c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 963714 <__cxa_atexit@plt+0x957198> │ │ │ │ + ldr r7, [pc, #20] @ 9636e4 <__cxa_atexit@plt+0x957168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq r9, #20, 14 @ 0x500000 │ │ │ │ - cmpeq r9, #60, 14 @ 0xf00000 │ │ │ │ + cmpeq r9, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq r9, #108, 14 @ 0x1b00000 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96377c <__cxa_atexit@plt+0x957200> │ │ │ │ + bhi 96374c <__cxa_atexit@plt+0x9571d0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 963784 <__cxa_atexit@plt+0x957208> │ │ │ │ - ldr r2, [pc, #72] @ 9637a4 <__cxa_atexit@plt+0x957228> │ │ │ │ - ldr r1, [pc, #72] @ 9637a8 <__cxa_atexit@plt+0x95722c> │ │ │ │ + bcc 963754 <__cxa_atexit@plt+0x9571d8> │ │ │ │ + ldr r2, [pc, #72] @ 963774 <__cxa_atexit@plt+0x9571f8> │ │ │ │ + ldr r1, [pc, #72] @ 963778 <__cxa_atexit@plt+0x9571fc> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r7 │ │ │ │ - b 96378c <__cxa_atexit@plt+0x957210> │ │ │ │ + b 96375c <__cxa_atexit@plt+0x9571e0> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 9637a0 <__cxa_atexit@plt+0x957224> │ │ │ │ + ldr r7, [pc, #12] @ 963770 <__cxa_atexit@plt+0x9571f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #128, 12 @ 0x8000000 │ │ │ │ + cmpeq r9, #176, 12 @ 0xb000000 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9637ec <__cxa_atexit@plt+0x957270> │ │ │ │ + bhi 9637bc <__cxa_atexit@plt+0x957240> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9637f4 <__cxa_atexit@plt+0x957278> │ │ │ │ + ldr r2, [pc, #24] @ 9637c4 <__cxa_atexit@plt+0x957248> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #44, 14 @ 0xb00000 │ │ │ │ + orreq r2, r0, #92, 14 @ 0x1700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9638a8 <__cxa_atexit@plt+0x95732c> │ │ │ │ + bhi 963878 <__cxa_atexit@plt+0x9572fc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 9638b0 <__cxa_atexit@plt+0x957334> │ │ │ │ + ldr lr, [pc, #140] @ 963880 <__cxa_atexit@plt+0x957304> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 963878 <__cxa_atexit@plt+0x9572fc> │ │ │ │ - ldr sl, [pc, #112] @ 9638b4 <__cxa_atexit@plt+0x957338> │ │ │ │ + beq 963848 <__cxa_atexit@plt+0x9572cc> │ │ │ │ + ldr sl, [pc, #112] @ 963884 <__cxa_atexit@plt+0x957308> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 963888 <__cxa_atexit@plt+0x95730c> │ │ │ │ + beq 963858 <__cxa_atexit@plt+0x9572dc> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 9638a4 <__cxa_atexit@plt+0x957328> │ │ │ │ + bne 963874 <__cxa_atexit@plt+0x9572f8> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 9638b8 <__cxa_atexit@plt+0x95733c> │ │ │ │ + ldr r1, [pc, #40] @ 963888 <__cxa_atexit@plt+0x95730c> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - orreq r2, r0, #176, 12 @ 0xb000000 │ │ │ │ + orreq r2, r0, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 963924 <__cxa_atexit@plt+0x9573a8> │ │ │ │ + ldr r1, [pc, #80] @ 9638f4 <__cxa_atexit@plt+0x957378> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 963900 <__cxa_atexit@plt+0x957384> │ │ │ │ + beq 9638d0 <__cxa_atexit@plt+0x957354> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 963918 <__cxa_atexit@plt+0x95739c> │ │ │ │ + bne 9638e8 <__cxa_atexit@plt+0x95736c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 963928 <__cxa_atexit@plt+0x9573ac> │ │ │ │ + ldr r3, [pc, #32] @ 9638f8 <__cxa_atexit@plt+0x95737c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - orreq r2, r0, #64, 12 @ 0x4000000 │ │ │ │ + orreq r2, r0, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96395c <__cxa_atexit@plt+0x9573e0> │ │ │ │ - ldr r3, [pc, #32] @ 963968 <__cxa_atexit@plt+0x9573ec> │ │ │ │ + bne 96392c <__cxa_atexit@plt+0x9573b0> │ │ │ │ + ldr r3, [pc, #32] @ 963938 <__cxa_atexit@plt+0x9573bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - orreq r2, r0, #0, 12 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + orreq r2, r0, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 9639e8 <__cxa_atexit@plt+0x95746c> │ │ │ │ + bhi 9639b8 <__cxa_atexit@plt+0x95743c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9639f4 <__cxa_atexit@plt+0x957478> │ │ │ │ + bcc 9639c4 <__cxa_atexit@plt+0x957448> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #100] @ 963a04 <__cxa_atexit@plt+0x957488> │ │ │ │ + ldr r1, [pc, #100] @ 9639d4 <__cxa_atexit@plt+0x957458> │ │ │ │ sub r2, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #88] @ 963a08 <__cxa_atexit@plt+0x95748c> │ │ │ │ + ldr r1, [pc, #88] @ 9639d8 <__cxa_atexit@plt+0x95745c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ - ldr lr, [pc, #76] @ 963a0c <__cxa_atexit@plt+0x957490> │ │ │ │ + ldr lr, [pc, #76] @ 9639dc <__cxa_atexit@plt+0x957460> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 963a10 <__cxa_atexit@plt+0x957494> │ │ │ │ + ldr r2, [pc, #64] @ 9639e0 <__cxa_atexit@plt+0x957464> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r5, #-16] │ │ │ │ mov r5, r9 │ │ │ │ str r1, [r3, #12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #100, 10 @ 0x19000000 │ │ │ │ - orreq r2, r0, #236, 10 @ 0x3b000000 │ │ │ │ - orreq r2, r0, #92, 10 @ 0x17000000 │ │ │ │ - orreq r2, r0, #120, 10 @ 0x1e000000 │ │ │ │ + orreq r2, r0, #148, 10 @ 0x25000000 │ │ │ │ + orreq r2, r0, #28, 12 @ 0x1c00000 │ │ │ │ + orreq r2, r0, #140, 10 @ 0x23000000 │ │ │ │ + orreq r2, r0, #168, 10 @ 0x2a000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 963a64 <__cxa_atexit@plt+0x9574e8> │ │ │ │ + bhi 963a34 <__cxa_atexit@plt+0x9574b8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 963a6c <__cxa_atexit@plt+0x9574f0> │ │ │ │ - ldr r1, [pc, #64] @ 963a88 <__cxa_atexit@plt+0x95750c> │ │ │ │ - ldr r0, [pc, #64] @ 963a8c <__cxa_atexit@plt+0x957510> │ │ │ │ + bcc 963a3c <__cxa_atexit@plt+0x9574c0> │ │ │ │ + ldr r1, [pc, #64] @ 963a58 <__cxa_atexit@plt+0x9574dc> │ │ │ │ + ldr r0, [pc, #64] @ 963a5c <__cxa_atexit@plt+0x9574e0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r9} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 963a74 <__cxa_atexit@plt+0x9574f8> │ │ │ │ + b 963a44 <__cxa_atexit@plt+0x9574c8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 963a84 <__cxa_atexit@plt+0x957508> │ │ │ │ + ldr r7, [pc, #8] @ 963a54 <__cxa_atexit@plt+0x9574d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #168, 6 @ 0xa0000002 │ │ │ │ + cmpeq r9, #216, 6 @ 0x60000003 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 963afc <__cxa_atexit@plt+0x957580> │ │ │ │ - ldr lr, [pc, #84] @ 963b08 <__cxa_atexit@plt+0x95758c> │ │ │ │ - ldr r9, [pc, #84] @ 963b0c <__cxa_atexit@plt+0x957590> │ │ │ │ - ldr r8, [pc, #84] @ 963b10 <__cxa_atexit@plt+0x957594> │ │ │ │ + bcc 963acc <__cxa_atexit@plt+0x957550> │ │ │ │ + ldr lr, [pc, #84] @ 963ad8 <__cxa_atexit@plt+0x95755c> │ │ │ │ + ldr r9, [pc, #84] @ 963adc <__cxa_atexit@plt+0x957560> │ │ │ │ + ldr r8, [pc, #84] @ 963ae0 <__cxa_atexit@plt+0x957564> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ sub r1, r6, #23 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r9, [r3, #16]! │ │ │ │ @@ -2448732,903 +2448720,903 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - orreq r2, r0, #144, 10 @ 0x24000000 │ │ │ │ + orreq r2, r0, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 963b9c <__cxa_atexit@plt+0x957620> │ │ │ │ - ldr r3, [pc, #160] @ 963bd4 <__cxa_atexit@plt+0x957658> │ │ │ │ + bhi 963b6c <__cxa_atexit@plt+0x9575f0> │ │ │ │ + ldr r3, [pc, #160] @ 963ba4 <__cxa_atexit@plt+0x957628> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, sl} │ │ │ │ - beq 963b8c <__cxa_atexit@plt+0x957610> │ │ │ │ + beq 963b5c <__cxa_atexit@plt+0x9575e0> │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 963bac <__cxa_atexit@plt+0x957630> │ │ │ │ + bhi 963b7c <__cxa_atexit@plt+0x957600> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 963bb4 <__cxa_atexit@plt+0x957638> │ │ │ │ - ldr r5, [pc, #124] @ 963be0 <__cxa_atexit@plt+0x957664> │ │ │ │ - ldr r1, [pc, #124] @ 963be4 <__cxa_atexit@plt+0x957668> │ │ │ │ + bcc 963b84 <__cxa_atexit@plt+0x957608> │ │ │ │ + ldr r5, [pc, #124] @ 963bb0 <__cxa_atexit@plt+0x957634> │ │ │ │ + ldr r1, [pc, #124] @ 963bb4 <__cxa_atexit@plt+0x957638> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ str r5, [r2] │ │ │ │ str r6, [r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 963bdc <__cxa_atexit@plt+0x957660> │ │ │ │ + ldr r7, [pc, #56] @ 963bac <__cxa_atexit@plt+0x957630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 963bbc <__cxa_atexit@plt+0x957640> │ │ │ │ + b 963b8c <__cxa_atexit@plt+0x957610> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 963bd8 <__cxa_atexit@plt+0x95765c> │ │ │ │ + ldr r7, [pc, #20] @ 963ba8 <__cxa_atexit@plt+0x95762c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, sl │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmpeq r9, #92, 4 @ 0xc0000005 │ │ │ │ - cmpeq r9, #132, 4 @ 0x40000008 │ │ │ │ + cmpeq r9, #140, 4 @ 0xc0000008 │ │ │ │ + cmpeq r9, #180, 4 @ 0x4000000b │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ sub r3, r5, #4 │ │ │ │ mov r7, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 963c40 <__cxa_atexit@plt+0x9576c4> │ │ │ │ + bhi 963c10 <__cxa_atexit@plt+0x957694> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r7, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 963c48 <__cxa_atexit@plt+0x9576cc> │ │ │ │ - ldr r2, [pc, #72] @ 963c68 <__cxa_atexit@plt+0x9576ec> │ │ │ │ - ldr r1, [pc, #72] @ 963c6c <__cxa_atexit@plt+0x9576f0> │ │ │ │ + bcc 963c18 <__cxa_atexit@plt+0x95769c> │ │ │ │ + ldr r2, [pc, #72] @ 963c38 <__cxa_atexit@plt+0x9576bc> │ │ │ │ + ldr r1, [pc, #72] @ 963c3c <__cxa_atexit@plt+0x9576c0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #4]! │ │ │ │ stmda r5, {r2, r7} │ │ │ │ str r8, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r7 │ │ │ │ - b 963c50 <__cxa_atexit@plt+0x9576d4> │ │ │ │ + b 963c20 <__cxa_atexit@plt+0x9576a4> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #12] @ 963c64 <__cxa_atexit@plt+0x9576e8> │ │ │ │ + ldr r7, [pc, #12] @ 963c34 <__cxa_atexit@plt+0x9576b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #200, 2 @ 0x32 │ │ │ │ + cmpeq r9, #248, 2 @ 0x3e │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 963ca8 <__cxa_atexit@plt+0x95772c> │ │ │ │ + ldr r7, [pc, #12] @ 963c78 <__cxa_atexit@plt+0x9576fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #120, 4 @ 0x80000007 │ │ │ │ + orreq r2, r0, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r9 │ │ │ │ add r5, r5, #4 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ bic r7, r9, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #156, 2 @ 0x27 │ │ │ │ + cmpeq r9, #204, 2 @ 0x33 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 963d24 <__cxa_atexit@plt+0x9577a8> │ │ │ │ - ldr r7, [pc, #52] @ 963d34 <__cxa_atexit@plt+0x9577b8> │ │ │ │ + bhi 963cf4 <__cxa_atexit@plt+0x957778> │ │ │ │ + ldr r7, [pc, #52] @ 963d04 <__cxa_atexit@plt+0x957788> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 963d18 <__cxa_atexit@plt+0x95779c> │ │ │ │ + beq 963ce8 <__cxa_atexit@plt+0x95776c> │ │ │ │ mov r7, r8 │ │ │ │ - b 963d48 <__cxa_atexit@plt+0x9577cc> │ │ │ │ + b 963d18 <__cxa_atexit@plt+0x95779c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 963d38 <__cxa_atexit@plt+0x9577bc> │ │ │ │ + ldr r7, [pc, #12] @ 963d08 <__cxa_atexit@plt+0x95778c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #96, 2 │ │ │ │ - cmpeq r9, #64, 2 │ │ │ │ + cmpeq r9, #144, 2 @ 0x24 │ │ │ │ + cmpeq r9, #112, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 963dd4 <__cxa_atexit@plt+0x957858> │ │ │ │ + ldr r3, [pc, #132] @ 963da4 <__cxa_atexit@plt+0x957828> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 963db0 <__cxa_atexit@plt+0x957834> │ │ │ │ + beq 963d80 <__cxa_atexit@plt+0x957804> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ - ldr r7, [pc, #100] @ 963dd8 <__cxa_atexit@plt+0x95785c> │ │ │ │ + ldr r7, [pc, #100] @ 963da8 <__cxa_atexit@plt+0x95782c> │ │ │ │ mov r3, r5 │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmda r5, {r0, r1, r8} │ │ │ │ - beq 963db8 <__cxa_atexit@plt+0x95783c> │ │ │ │ - ldr r2, [pc, #76] @ 963ddc <__cxa_atexit@plt+0x957860> │ │ │ │ + beq 963d88 <__cxa_atexit@plt+0x95780c> │ │ │ │ + ldr r2, [pc, #76] @ 963dac <__cxa_atexit@plt+0x957830> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - beq 963dc8 <__cxa_atexit@plt+0x95784c> │ │ │ │ + beq 963d98 <__cxa_atexit@plt+0x95781c> │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b c62070 <__cxa_atexit@plt+0xc55af4> │ │ │ │ + b c62040 <__cxa_atexit@plt+0xc55ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - cmpeq r9, #156 @ 0x9c │ │ │ │ + cmpeq r9, #204 @ 0xcc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ - ldr r7, [pc, #88] @ 963e58 <__cxa_atexit@plt+0x9578dc> │ │ │ │ + ldr r7, [pc, #88] @ 963e28 <__cxa_atexit@plt+0x9578ac> │ │ │ │ mov r3, r5 │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmda r5, {r0, r1, r8} │ │ │ │ - beq 963e3c <__cxa_atexit@plt+0x9578c0> │ │ │ │ - ldr r2, [pc, #64] @ 963e5c <__cxa_atexit@plt+0x9578e0> │ │ │ │ + beq 963e0c <__cxa_atexit@plt+0x957890> │ │ │ │ + ldr r2, [pc, #64] @ 963e2c <__cxa_atexit@plt+0x9578b0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r9, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - beq 963e4c <__cxa_atexit@plt+0x9578d0> │ │ │ │ + beq 963e1c <__cxa_atexit@plt+0x9578a0> │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ - b c62070 <__cxa_atexit@plt+0xc55af4> │ │ │ │ + b c62040 <__cxa_atexit@plt+0xc55ac4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq r9, #28 │ │ │ │ + cmpeq r9, #76 @ 0x4c │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #68] @ 963ebc <__cxa_atexit@plt+0x957940> │ │ │ │ + ldr r7, [pc, #68] @ 963e8c <__cxa_atexit@plt+0x957910> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r9, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ - beq 963eb4 <__cxa_atexit@plt+0x957938> │ │ │ │ + beq 963e84 <__cxa_atexit@plt+0x957908> │ │ │ │ add r2, r5, #4 │ │ │ │ mov r3, r2 │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r1, [r2] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r3] │ │ │ │ str r0, [r2, #8] │ │ │ │ - b c62070 <__cxa_atexit@plt+0xc55af4> │ │ │ │ + b c62040 <__cxa_atexit@plt+0xc55ac4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r9, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq r9, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b c62070 <__cxa_atexit@plt+0xc55af4> │ │ │ │ - cmpeq r9, #188, 30 @ 0x2f0 │ │ │ │ + b c62040 <__cxa_atexit@plt+0xc55ac4> │ │ │ │ + cmpeq r9, #236, 30 @ 0x3b0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 963f44 <__cxa_atexit@plt+0x9579c8> │ │ │ │ - ldr r7, [pc, #80] @ 963f54 <__cxa_atexit@plt+0x9579d8> │ │ │ │ + bhi 963f14 <__cxa_atexit@plt+0x957998> │ │ │ │ + ldr r7, [pc, #80] @ 963f24 <__cxa_atexit@plt+0x9579a8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 963f30 <__cxa_atexit@plt+0x9579b4> │ │ │ │ - ldr r3, [pc, #60] @ 963f58 <__cxa_atexit@plt+0x9579dc> │ │ │ │ + beq 963f00 <__cxa_atexit@plt+0x957984> │ │ │ │ + ldr r3, [pc, #60] @ 963f28 <__cxa_atexit@plt+0x9579ac> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 963f3c <__cxa_atexit@plt+0x9579c0> │ │ │ │ - b 963fa0 <__cxa_atexit@plt+0x957a24> │ │ │ │ + beq 963f0c <__cxa_atexit@plt+0x957990> │ │ │ │ + b 963f70 <__cxa_atexit@plt+0x9579f4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 963f5c <__cxa_atexit@plt+0x9579e0> │ │ │ │ + ldr r7, [pc, #16] @ 963f2c <__cxa_atexit@plt+0x9579b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq r9, #104, 30 @ 0x1a0 │ │ │ │ - cmpeq r9, #64, 30 @ 0x100 │ │ │ │ + cmpeq r9, #152, 30 @ 0x260 │ │ │ │ + cmpeq r9, #112, 30 @ 0x1c0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 963f90 <__cxa_atexit@plt+0x957a14> │ │ │ │ + ldr r3, [pc, #28] @ 963f60 <__cxa_atexit@plt+0x9579e4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 963f88 <__cxa_atexit@plt+0x957a0c> │ │ │ │ - b 963fa0 <__cxa_atexit@plt+0x957a24> │ │ │ │ + beq 963f58 <__cxa_atexit@plt+0x9579dc> │ │ │ │ + b 963f70 <__cxa_atexit@plt+0x9579f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq r9, #12, 30 @ 0x30 │ │ │ │ + cmpeq r9, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldrd r0, [r3, #15] │ │ │ │ - ldr lr, [pc, #116] @ 96402c <__cxa_atexit@plt+0x957ab0> │ │ │ │ + ldr lr, [pc, #116] @ 963ffc <__cxa_atexit@plt+0x957a80> │ │ │ │ mov r3, r5 │ │ │ │ tst r7, #3 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-12]! │ │ │ │ stmda r5, {r0, r1, r2} │ │ │ │ - beq 96400c <__cxa_atexit@plt+0x957a90> │ │ │ │ + beq 963fdc <__cxa_atexit@plt+0x957a60> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr r8, [r2, #11] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 964018 <__cxa_atexit@plt+0x957a9c> │ │ │ │ - ldr r3, [pc, #56] @ 964030 <__cxa_atexit@plt+0x957ab4> │ │ │ │ + bne 963fe8 <__cxa_atexit@plt+0x957a6c> │ │ │ │ + ldr r3, [pc, #56] @ 964000 <__cxa_atexit@plt+0x957a84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r8, r9 │ │ │ │ str r7, [r5, #8] │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 964034 <__cxa_atexit@plt+0x957ab8> │ │ │ │ + ldr r3, [pc, #20] @ 964004 <__cxa_atexit@plt+0x957a88> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ - cmpeq r9, #104, 28 @ 0x680 │ │ │ │ + cmpeq r9, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr r8, [r2, #11] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 964084 <__cxa_atexit@plt+0x957b08> │ │ │ │ - ldr r3, [pc, #44] @ 96409c <__cxa_atexit@plt+0x957b20> │ │ │ │ + bne 964054 <__cxa_atexit@plt+0x957ad8> │ │ │ │ + ldr r3, [pc, #44] @ 96406c <__cxa_atexit@plt+0x957af0> │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ mov r8, r9 │ │ │ │ - b d1dab8 <__cxa_atexit@plt+0xd1153c> │ │ │ │ - ldr r3, [pc, #12] @ 964098 <__cxa_atexit@plt+0x957b1c> │ │ │ │ + b d1da88 <__cxa_atexit@plt+0xd1150c> │ │ │ │ + ldr r3, [pc, #12] @ 964068 <__cxa_atexit@plt+0x957aec> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b 94400c <__cxa_atexit@plt+0x937a90> │ │ │ │ + b 943fdc <__cxa_atexit@plt+0x937a60> │ │ │ │ @ instruction: 0x000005b8 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq r9, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq r9, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9640e0 <__cxa_atexit@plt+0x957b64> │ │ │ │ + bne 9640b0 <__cxa_atexit@plt+0x957b34> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ - ldr r3, [pc, #116] @ 964138 <__cxa_atexit@plt+0x957bbc> │ │ │ │ + ldr r3, [pc, #116] @ 964108 <__cxa_atexit@plt+0x957b8c> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #104] @ 96413c <__cxa_atexit@plt+0x957bc0> │ │ │ │ + ldr r7, [pc, #104] @ 96410c <__cxa_atexit@plt+0x957b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96411c <__cxa_atexit@plt+0x957ba0> │ │ │ │ - b 96414c <__cxa_atexit@plt+0x957bd0> │ │ │ │ - ldr r7, [pc, #72] @ 964130 <__cxa_atexit@plt+0x957bb4> │ │ │ │ + beq 9640ec <__cxa_atexit@plt+0x957b70> │ │ │ │ + b 96411c <__cxa_atexit@plt+0x957ba0> │ │ │ │ + ldr r7, [pc, #72] @ 964100 <__cxa_atexit@plt+0x957b84> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r7, [r3, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 964124 <__cxa_atexit@plt+0x957ba8> │ │ │ │ - ldr r3, [pc, #48] @ 964134 <__cxa_atexit@plt+0x957bb8> │ │ │ │ + beq 9640f4 <__cxa_atexit@plt+0x957b78> │ │ │ │ + ldr r3, [pc, #48] @ 964104 <__cxa_atexit@plt+0x957b88> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r5, r5, #12 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #7 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - orreq r3, r0, #220, 16 @ 0xdc0000 │ │ │ │ - cmpeq r9, #168, 22 @ 0x2a000 │ │ │ │ + orreq r3, r0, #12, 18 @ 0x30000 │ │ │ │ + cmpeq r9, #216, 22 @ 0x36000 │ │ │ │ andeq r0, r0, r7, asr #6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [r3, #8]! │ │ │ │ add r1, r3, #8 │ │ │ │ cmp r2, r7 │ │ │ │ - bne 964198 <__cxa_atexit@plt+0x957c1c> │ │ │ │ - ldr r2, [pc, #240] @ 96425c <__cxa_atexit@plt+0x957ce0> │ │ │ │ + bne 964168 <__cxa_atexit@plt+0x957bec> │ │ │ │ + ldr r2, [pc, #240] @ 96422c <__cxa_atexit@plt+0x957cb0> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 964240 <__cxa_atexit@plt+0x957cc4> │ │ │ │ + beq 964210 <__cxa_atexit@plt+0x957c94> │ │ │ │ mov r3, r1 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r2, [r1] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ str r7, [r5, #28] │ │ │ │ - b 9641ec <__cxa_atexit@plt+0x957c70> │ │ │ │ - ldr r7, [pc, #172] @ 96424c <__cxa_atexit@plt+0x957cd0> │ │ │ │ + b 9641bc <__cxa_atexit@plt+0x957c40> │ │ │ │ + ldr r7, [pc, #172] @ 96421c <__cxa_atexit@plt+0x957ca0> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ - beq 9641fc <__cxa_atexit@plt+0x957c80> │ │ │ │ + beq 9641cc <__cxa_atexit@plt+0x957c50> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ ldr r0, [r2, #3] │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r0, #58 @ 0x3a │ │ │ │ - bne 96420c <__cxa_atexit@plt+0x957c90> │ │ │ │ - ldr r0, [pc, #140] @ 964258 <__cxa_atexit@plt+0x957cdc> │ │ │ │ + bne 9641dc <__cxa_atexit@plt+0x957c60> │ │ │ │ + ldr r0, [pc, #140] @ 964228 <__cxa_atexit@plt+0x957cac> │ │ │ │ cmp r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3] │ │ │ │ - beq 964240 <__cxa_atexit@plt+0x957cc4> │ │ │ │ + beq 964210 <__cxa_atexit@plt+0x957c94> │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r1] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #24] │ │ │ │ mov r5, r3 │ │ │ │ str r2, [r3] │ │ │ │ str r0, [r1, #8] │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #60] @ 964250 <__cxa_atexit@plt+0x957cd4> │ │ │ │ + ldr r1, [pc, #60] @ 964220 <__cxa_atexit@plt+0x957ca4> │ │ │ │ cmp r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ - beq 964240 <__cxa_atexit@plt+0x957cc4> │ │ │ │ - ldr r3, [pc, #44] @ 964254 <__cxa_atexit@plt+0x957cd8> │ │ │ │ + beq 964210 <__cxa_atexit@plt+0x957c94> │ │ │ │ + ldr r3, [pc, #44] @ 964224 <__cxa_atexit@plt+0x957ca8> │ │ │ │ ldr r8, [r5, #24] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #28] │ │ │ │ str r7, [r5, #24] │ │ │ │ add r5, r5, #16 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmpeq r9, #136, 20 @ 0x88000 │ │ │ │ + cmpeq r9, #184, 20 @ 0xb8000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ - cmpeq r9, #100, 20 @ 0x64000 │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ + cmpeq r9, #148, 20 @ 0x94000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ ldr r2, [r2, #3] │ │ │ │ add r1, r5, #8 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r2, #58 @ 0x3a │ │ │ │ - bne 9642e4 <__cxa_atexit@plt+0x957d68> │ │ │ │ - ldr r2, [pc, #116] @ 964328 <__cxa_atexit@plt+0x957dac> │ │ │ │ + bne 9642b4 <__cxa_atexit@plt+0x957d38> │ │ │ │ + ldr r2, [pc, #116] @ 9642f8 <__cxa_atexit@plt+0x957d7c> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - beq 964318 <__cxa_atexit@plt+0x957d9c> │ │ │ │ + beq 9642e8 <__cxa_atexit@plt+0x957d6c> │ │ │ │ mov r3, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r1, #8] │ │ │ │ str r2, [r3] │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ - ldr r2, [pc, #52] @ 964320 <__cxa_atexit@plt+0x957da4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ + ldr r2, [pc, #52] @ 9642f0 <__cxa_atexit@plt+0x957d74> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - beq 964318 <__cxa_atexit@plt+0x957d9c> │ │ │ │ - ldr r3, [pc, #36] @ 964324 <__cxa_atexit@plt+0x957da8> │ │ │ │ + beq 9642e8 <__cxa_atexit@plt+0x957d6c> │ │ │ │ + ldr r3, [pc, #36] @ 9642f4 <__cxa_atexit@plt+0x957d78> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq r9, #188, 18 @ 0x2f0000 │ │ │ │ + cmpeq r9, #236, 18 @ 0x3b0000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ - cmpeq r9, #152, 18 @ 0x260000 │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ + cmpeq r9, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 96437c <__cxa_atexit@plt+0x957e00> │ │ │ │ + ldr r3, [pc, #24] @ 96434c <__cxa_atexit@plt+0x957dd0> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9643a8 <__cxa_atexit@plt+0x957e2c> │ │ │ │ - ldr r7, [pc, #140] @ 964428 <__cxa_atexit@plt+0x957eac> │ │ │ │ + bne 964378 <__cxa_atexit@plt+0x957dfc> │ │ │ │ + ldr r7, [pc, #140] @ 9643f8 <__cxa_atexit@plt+0x957e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 964408 <__cxa_atexit@plt+0x957e8c> │ │ │ │ - ldr r2, [pc, #104] @ 96442c <__cxa_atexit@plt+0x957eb0> │ │ │ │ + bcc 9643d8 <__cxa_atexit@plt+0x957e5c> │ │ │ │ + ldr r2, [pc, #104] @ 9643fc <__cxa_atexit@plt+0x957e80> │ │ │ │ add r8, r6, #12 │ │ │ │ sub r0, r3, #25 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 964430 <__cxa_atexit@plt+0x957eb4> │ │ │ │ + ldr r1, [pc, #92] @ 964400 <__cxa_atexit@plt+0x957e84> │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #84] @ 964434 <__cxa_atexit@plt+0x957eb8> │ │ │ │ + ldr lr, [pc, #84] @ 964404 <__cxa_atexit@plt+0x957e88> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #24 │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #20] @ 964424 <__cxa_atexit@plt+0x957ea8> │ │ │ │ + ldr r6, [pc, #20] @ 9643f4 <__cxa_atexit@plt+0x957e78> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r3, r0, #24, 12 @ 0x1800000 │ │ │ │ - orreq r3, r0, #236, 10 @ 0x3b000000 │ │ │ │ - orreq r1, r0, #196, 22 @ 0x31000 │ │ │ │ - orreq r3, r0, #44, 8 @ 0x2c000000 │ │ │ │ + orreq r3, r0, #72, 12 @ 0x4800000 │ │ │ │ + orreq r3, r0, #28, 12 @ 0x1c00000 │ │ │ │ + orreq r1, r0, #244, 22 @ 0x3d000 │ │ │ │ + orreq r3, r0, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 9644a0 <__cxa_atexit@plt+0x957f24> │ │ │ │ - ldr r2, [pc, #88] @ 9644b8 <__cxa_atexit@plt+0x957f3c> │ │ │ │ + bcc 964470 <__cxa_atexit@plt+0x957ef4> │ │ │ │ + ldr r2, [pc, #88] @ 964488 <__cxa_atexit@plt+0x957f0c> │ │ │ │ add r8, r3, #12 │ │ │ │ sub r0, r6, #25 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #76] @ 9644bc <__cxa_atexit@plt+0x957f40> │ │ │ │ + ldr r1, [pc, #76] @ 96448c <__cxa_atexit@plt+0x957f10> │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #68] @ 9644c0 <__cxa_atexit@plt+0x957f44> │ │ │ │ + ldr lr, [pc, #68] @ 964490 <__cxa_atexit@plt+0x957f14> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ sub r7, r6, #9 │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #24 │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #28] @ 9644c4 <__cxa_atexit@plt+0x957f48> │ │ │ │ + ldr r3, [pc, #28] @ 964494 <__cxa_atexit@plt+0x957f18> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r3, r0, #80, 10 @ 0x14000000 │ │ │ │ - orreq r1, r0, #40, 22 @ 0xa000 │ │ │ │ - orreq r3, r0, #144, 6 @ 0x40000002 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r3, r0, #128, 10 @ 0x20000000 │ │ │ │ + orreq r1, r0, #88, 22 @ 0x16000 │ │ │ │ + orreq r3, r0, #192, 6 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq r9, #32, 16 @ 0x200000 │ │ │ │ + cmpeq r9, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 9644f4 <__cxa_atexit@plt+0x957f78> │ │ │ │ + ldr r3, [pc, #24] @ 9644c4 <__cxa_atexit@plt+0x957f48> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 964520 <__cxa_atexit@plt+0x957fa4> │ │ │ │ - ldr r7, [pc, #140] @ 9645a0 <__cxa_atexit@plt+0x958024> │ │ │ │ + bne 9644f0 <__cxa_atexit@plt+0x957f74> │ │ │ │ + ldr r7, [pc, #140] @ 964570 <__cxa_atexit@plt+0x957ff4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 964580 <__cxa_atexit@plt+0x958004> │ │ │ │ - ldr r2, [pc, #104] @ 9645a4 <__cxa_atexit@plt+0x958028> │ │ │ │ + bcc 964550 <__cxa_atexit@plt+0x957fd4> │ │ │ │ + ldr r2, [pc, #104] @ 964574 <__cxa_atexit@plt+0x957ff8> │ │ │ │ add r8, r6, #12 │ │ │ │ sub r0, r3, #25 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 9645a8 <__cxa_atexit@plt+0x95802c> │ │ │ │ + ldr r1, [pc, #92] @ 964578 <__cxa_atexit@plt+0x957ffc> │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #84] @ 9645ac <__cxa_atexit@plt+0x958030> │ │ │ │ + ldr lr, [pc, #84] @ 96457c <__cxa_atexit@plt+0x958000> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #24 │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #20] @ 96459c <__cxa_atexit@plt+0x958020> │ │ │ │ + ldr r6, [pc, #20] @ 96456c <__cxa_atexit@plt+0x957ff0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r3, r0, #160, 8 @ 0xa0000000 │ │ │ │ - orreq r3, r0, #116, 8 @ 0x74000000 │ │ │ │ - orreq r1, r0, #76, 20 @ 0x4c000 │ │ │ │ - orreq r3, r0, #180, 4 @ 0x4000000b │ │ │ │ + orreq r3, r0, #208, 8 @ 0xd0000000 │ │ │ │ + orreq r3, r0, #164, 8 @ 0xa4000000 │ │ │ │ + orreq r1, r0, #124, 20 @ 0x7c000 │ │ │ │ + orreq r3, r0, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 964618 <__cxa_atexit@plt+0x95809c> │ │ │ │ - ldr r2, [pc, #88] @ 964630 <__cxa_atexit@plt+0x9580b4> │ │ │ │ + bcc 9645e8 <__cxa_atexit@plt+0x95806c> │ │ │ │ + ldr r2, [pc, #88] @ 964600 <__cxa_atexit@plt+0x958084> │ │ │ │ add r8, r3, #12 │ │ │ │ sub r0, r6, #25 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #76] @ 964634 <__cxa_atexit@plt+0x9580b8> │ │ │ │ + ldr r1, [pc, #76] @ 964604 <__cxa_atexit@plt+0x958088> │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #68] @ 964638 <__cxa_atexit@plt+0x9580bc> │ │ │ │ + ldr lr, [pc, #68] @ 964608 <__cxa_atexit@plt+0x95808c> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ sub r7, r6, #9 │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #24 │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #28] @ 96463c <__cxa_atexit@plt+0x9580c0> │ │ │ │ + ldr r3, [pc, #28] @ 96460c <__cxa_atexit@plt+0x958090> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r3, r0, #216, 6 @ 0x60000003 │ │ │ │ - orreq r1, r0, #176, 18 @ 0x2c0000 │ │ │ │ - orreq r3, r0, #24, 4 @ 0x80000001 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r3, r0, #8, 8 @ 0x8000000 │ │ │ │ + orreq r1, r0, #224, 18 @ 0x380000 │ │ │ │ + orreq r3, r0, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ - cmpeq r9, #168, 12 @ 0xa800000 │ │ │ │ + cmpeq r9, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r1, r5, #8 │ │ │ │ and r2, r2, #3 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9646a0 <__cxa_atexit@plt+0x958124> │ │ │ │ - ldr r2, [pc, #116] @ 9646e4 <__cxa_atexit@plt+0x958168> │ │ │ │ + bne 964670 <__cxa_atexit@plt+0x9580f4> │ │ │ │ + ldr r2, [pc, #116] @ 9646b4 <__cxa_atexit@plt+0x958138> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - beq 9646d4 <__cxa_atexit@plt+0x958158> │ │ │ │ + beq 9646a4 <__cxa_atexit@plt+0x958128> │ │ │ │ mov r3, r1 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ ldr r2, [r1] │ │ │ │ mov r5, r3 │ │ │ │ str r0, [r1, #8] │ │ │ │ str r2, [r3] │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ - ldr r2, [pc, #52] @ 9646dc <__cxa_atexit@plt+0x958160> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ + ldr r2, [pc, #52] @ 9646ac <__cxa_atexit@plt+0x958130> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - beq 9646d4 <__cxa_atexit@plt+0x958158> │ │ │ │ - ldr r3, [pc, #36] @ 9646e0 <__cxa_atexit@plt+0x958164> │ │ │ │ + beq 9646a4 <__cxa_atexit@plt+0x958128> │ │ │ │ + ldr r3, [pc, #36] @ 9646b0 <__cxa_atexit@plt+0x958134> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq r9, #0, 12 │ │ │ │ + cmpeq r9, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ - cmpeq r9, #220, 10 @ 0x37000000 │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ + cmpeq r9, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r5, asr #5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 964738 <__cxa_atexit@plt+0x9581bc> │ │ │ │ + ldr r3, [pc, #24] @ 964708 <__cxa_atexit@plt+0x95818c> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #20] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r5, r5, #8 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 964764 <__cxa_atexit@plt+0x9581e8> │ │ │ │ - ldr r7, [pc, #140] @ 9647e4 <__cxa_atexit@plt+0x958268> │ │ │ │ + bne 964734 <__cxa_atexit@plt+0x9581b8> │ │ │ │ + ldr r7, [pc, #140] @ 9647b4 <__cxa_atexit@plt+0x958238> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ str r7, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9647c4 <__cxa_atexit@plt+0x958248> │ │ │ │ - ldr r2, [pc, #104] @ 9647e8 <__cxa_atexit@plt+0x95826c> │ │ │ │ + bcc 964794 <__cxa_atexit@plt+0x958218> │ │ │ │ + ldr r2, [pc, #104] @ 9647b8 <__cxa_atexit@plt+0x95823c> │ │ │ │ add r8, r6, #12 │ │ │ │ sub r0, r3, #25 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #92] @ 9647ec <__cxa_atexit@plt+0x958270> │ │ │ │ + ldr r1, [pc, #92] @ 9647bc <__cxa_atexit@plt+0x958240> │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #84] @ 9647f0 <__cxa_atexit@plt+0x958274> │ │ │ │ + ldr lr, [pc, #84] @ 9647c0 <__cxa_atexit@plt+0x958244> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ str lr, [r6, #4] │ │ │ │ add lr, r6, #24 │ │ │ │ str r2, [r6, #8] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ - ldr r6, [pc, #20] @ 9647e0 <__cxa_atexit@plt+0x958264> │ │ │ │ + ldr r6, [pc, #20] @ 9647b0 <__cxa_atexit@plt+0x958234> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - orreq r3, r0, #92, 4 @ 0xc0000005 │ │ │ │ - orreq r3, r0, #48, 4 │ │ │ │ - orreq r1, r0, #8, 16 @ 0x80000 │ │ │ │ - orreq r3, r0, #112 @ 0x70 │ │ │ │ + orreq r3, r0, #140, 4 @ 0xc0000008 │ │ │ │ + orreq r3, r0, #96, 4 │ │ │ │ + orreq r1, r0, #56, 16 @ 0x380000 │ │ │ │ + orreq r3, r0, #160 @ 0xa0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 96485c <__cxa_atexit@plt+0x9582e0> │ │ │ │ - ldr r2, [pc, #88] @ 964874 <__cxa_atexit@plt+0x9582f8> │ │ │ │ + bcc 96482c <__cxa_atexit@plt+0x9582b0> │ │ │ │ + ldr r2, [pc, #88] @ 964844 <__cxa_atexit@plt+0x9582c8> │ │ │ │ add r8, r3, #12 │ │ │ │ sub r0, r6, #25 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #76] @ 964878 <__cxa_atexit@plt+0x9582fc> │ │ │ │ + ldr r1, [pc, #76] @ 964848 <__cxa_atexit@plt+0x9582cc> │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #68] @ 96487c <__cxa_atexit@plt+0x958300> │ │ │ │ + ldr lr, [pc, #68] @ 96484c <__cxa_atexit@plt+0x9582d0> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ stm r8, {r1, r7, lr} │ │ │ │ sub r7, r6, #9 │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #24 │ │ │ │ str r2, [r3, #8] │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #28] @ 964880 <__cxa_atexit@plt+0x958304> │ │ │ │ + ldr r3, [pc, #28] @ 964850 <__cxa_atexit@plt+0x9582d4> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r3, r0, #148, 2 @ 0x25 │ │ │ │ - orreq r1, r0, #108, 14 @ 0x1b00000 │ │ │ │ - orreq r2, r0, #212, 30 @ 0x350 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r3, r0, #196, 2 @ 0x31 │ │ │ │ + orreq r1, r0, #156, 14 @ 0x2700000 │ │ │ │ + orreq r3, r0, #4 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 964918 <__cxa_atexit@plt+0x95839c> │ │ │ │ - ldr r7, [pc, #152] @ 96493c <__cxa_atexit@plt+0x9583c0> │ │ │ │ + bhi 9648e8 <__cxa_atexit@plt+0x95836c> │ │ │ │ + ldr r7, [pc, #152] @ 96490c <__cxa_atexit@plt+0x958390> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 9648fc <__cxa_atexit@plt+0x958380> │ │ │ │ - ldr r2, [pc, #136] @ 964940 <__cxa_atexit@plt+0x9583c4> │ │ │ │ + beq 9648cc <__cxa_atexit@plt+0x958350> │ │ │ │ + ldr r2, [pc, #136] @ 964910 <__cxa_atexit@plt+0x958394> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 96490c <__cxa_atexit@plt+0x958390> │ │ │ │ + beq 9648dc <__cxa_atexit@plt+0x958360> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 964928 <__cxa_atexit@plt+0x9583ac> │ │ │ │ - ldr r3, [pc, #104] @ 964948 <__cxa_atexit@plt+0x9583cc> │ │ │ │ + bcc 9648f8 <__cxa_atexit@plt+0x95837c> │ │ │ │ + ldr r3, [pc, #104] @ 964918 <__cxa_atexit@plt+0x95839c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #3 │ │ │ │ mov r6, r2 │ │ │ │ @@ -2449636,299 +2449624,299 @@ │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 964944 <__cxa_atexit@plt+0x9583c8> │ │ │ │ + ldr r7, [pc, #36] @ 964914 <__cxa_atexit@plt+0x958398> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ - cmpeq r9, #240, 10 @ 0x3c000000 │ │ │ │ - orreq r1, r0, #32, 14 @ 0x800000 │ │ │ │ + cmpeq r9, #32, 12 @ 0x2000000 │ │ │ │ + orreq r1, r0, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 9649b8 <__cxa_atexit@plt+0x95843c> │ │ │ │ + ldr r3, [pc, #92] @ 964988 <__cxa_atexit@plt+0x95840c> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9649a0 <__cxa_atexit@plt+0x958424> │ │ │ │ + beq 964970 <__cxa_atexit@plt+0x9583f4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9649a8 <__cxa_atexit@plt+0x95842c> │ │ │ │ - ldr r2, [pc, #56] @ 9649bc <__cxa_atexit@plt+0x958440> │ │ │ │ + bcc 964978 <__cxa_atexit@plt+0x9583fc> │ │ │ │ + ldr r2, [pc, #56] @ 96498c <__cxa_atexit@plt+0x958410> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - orreq r1, r0, #124, 12 @ 0x7c00000 │ │ │ │ + orreq r1, r0, #172, 12 @ 0xac00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9649fc <__cxa_atexit@plt+0x958480> │ │ │ │ - ldr r2, [pc, #36] @ 964a08 <__cxa_atexit@plt+0x95848c> │ │ │ │ + bcc 9649cc <__cxa_atexit@plt+0x958450> │ │ │ │ + ldr r2, [pc, #36] @ 9649d8 <__cxa_atexit@plt+0x95845c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r7, #1 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - orreq r1, r0, #28, 12 @ 0x1c00000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + orreq r1, r0, #76, 12 @ 0x4c00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 964a94 <__cxa_atexit@plt+0x958518> │ │ │ │ - ldr r7, [pc, #120] @ 964aa4 <__cxa_atexit@plt+0x958528> │ │ │ │ + bhi 964a64 <__cxa_atexit@plt+0x9584e8> │ │ │ │ + ldr r7, [pc, #120] @ 964a74 <__cxa_atexit@plt+0x9584f8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 964a78 <__cxa_atexit@plt+0x9584fc> │ │ │ │ - ldr r2, [pc, #104] @ 964aa8 <__cxa_atexit@plt+0x95852c> │ │ │ │ + beq 964a48 <__cxa_atexit@plt+0x9584cc> │ │ │ │ + ldr r2, [pc, #104] @ 964a78 <__cxa_atexit@plt+0x9584fc> │ │ │ │ ldr r7, [r8, #71] @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 964a88 <__cxa_atexit@plt+0x95850c> │ │ │ │ - ldr r3, [pc, #84] @ 964aac <__cxa_atexit@plt+0x958530> │ │ │ │ + beq 964a58 <__cxa_atexit@plt+0x9584dc> │ │ │ │ + ldr r3, [pc, #84] @ 964a7c <__cxa_atexit@plt+0x958500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #80] @ 964ab0 <__cxa_atexit@plt+0x958534> │ │ │ │ + ldr r2, [pc, #80] @ 964a80 <__cxa_atexit@plt+0x958504> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 964ab4 <__cxa_atexit@plt+0x958538> │ │ │ │ + ldr r7, [pc, #24] @ 964a84 <__cxa_atexit@plt+0x958508> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq r1, r0, #72, 10 @ 0x12000000 │ │ │ │ - orreq r1, r0, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq r9, #120, 8 @ 0x78000000 │ │ │ │ + orreq r1, r0, #120, 10 @ 0x1e000000 │ │ │ │ + orreq r1, r0, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq r9, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 964b08 <__cxa_atexit@plt+0x95858c> │ │ │ │ + ldr r3, [pc, #64] @ 964ad8 <__cxa_atexit@plt+0x95855c> │ │ │ │ ldr r7, [r7, #71] @ 0x47 │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 964b00 <__cxa_atexit@plt+0x958584> │ │ │ │ - ldr r3, [pc, #44] @ 964b0c <__cxa_atexit@plt+0x958590> │ │ │ │ + beq 964ad0 <__cxa_atexit@plt+0x958554> │ │ │ │ + ldr r3, [pc, #44] @ 964adc <__cxa_atexit@plt+0x958560> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #40] @ 964b10 <__cxa_atexit@plt+0x958594> │ │ │ │ + ldr r2, [pc, #40] @ 964ae0 <__cxa_atexit@plt+0x958564> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r1, r0, #192, 8 @ 0xc0000000 │ │ │ │ - orreq r1, r0, #180, 8 @ 0xb4000000 │ │ │ │ + orreq r1, r0, #240, 8 @ 0xf0000000 │ │ │ │ + orreq r1, r0, #228, 8 @ 0xe4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 964b44 <__cxa_atexit@plt+0x9585c8> │ │ │ │ + ldr r3, [pc, #32] @ 964b14 <__cxa_atexit@plt+0x958598> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 964b48 <__cxa_atexit@plt+0x9585cc> │ │ │ │ + ldr r2, [pc, #28] @ 964b18 <__cxa_atexit@plt+0x95859c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r0, #124, 8 @ 0x7c000000 │ │ │ │ - orreq r1, r0, #112, 8 @ 0x70000000 │ │ │ │ + orreq r1, r0, #172, 8 @ 0xac000000 │ │ │ │ + orreq r1, r0, #160, 8 @ 0xa0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 964bd4 <__cxa_atexit@plt+0x958658> │ │ │ │ - ldr r7, [pc, #120] @ 964be4 <__cxa_atexit@plt+0x958668> │ │ │ │ + bhi 964ba4 <__cxa_atexit@plt+0x958628> │ │ │ │ + ldr r7, [pc, #120] @ 964bb4 <__cxa_atexit@plt+0x958638> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 964bb8 <__cxa_atexit@plt+0x95863c> │ │ │ │ - ldr r2, [pc, #104] @ 964be8 <__cxa_atexit@plt+0x95866c> │ │ │ │ + beq 964b88 <__cxa_atexit@plt+0x95860c> │ │ │ │ + ldr r2, [pc, #104] @ 964bb8 <__cxa_atexit@plt+0x95863c> │ │ │ │ ldr r7, [r8, #75] @ 0x4b │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 964bc8 <__cxa_atexit@plt+0x95864c> │ │ │ │ - ldr r3, [pc, #84] @ 964bec <__cxa_atexit@plt+0x958670> │ │ │ │ + beq 964b98 <__cxa_atexit@plt+0x95861c> │ │ │ │ + ldr r3, [pc, #84] @ 964bbc <__cxa_atexit@plt+0x958640> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #80] @ 964bf0 <__cxa_atexit@plt+0x958674> │ │ │ │ + ldr r2, [pc, #80] @ 964bc0 <__cxa_atexit@plt+0x958644> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 964bf4 <__cxa_atexit@plt+0x958678> │ │ │ │ + ldr r7, [pc, #24] @ 964bc4 <__cxa_atexit@plt+0x958648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq r1, r0, #8, 8 @ 0x8000000 │ │ │ │ - orreq r1, r0, #252, 6 @ 0xf0000003 │ │ │ │ - cmpeq r9, #60, 6 @ 0xf0000000 │ │ │ │ + orreq r1, r0, #56, 8 @ 0x38000000 │ │ │ │ + orreq r1, r0, #44, 8 @ 0x2c000000 │ │ │ │ + cmpeq r9, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 964c48 <__cxa_atexit@plt+0x9586cc> │ │ │ │ + ldr r3, [pc, #64] @ 964c18 <__cxa_atexit@plt+0x95869c> │ │ │ │ ldr r7, [r7, #75] @ 0x4b │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 964c40 <__cxa_atexit@plt+0x9586c4> │ │ │ │ - ldr r3, [pc, #44] @ 964c4c <__cxa_atexit@plt+0x9586d0> │ │ │ │ + beq 964c10 <__cxa_atexit@plt+0x958694> │ │ │ │ + ldr r3, [pc, #44] @ 964c1c <__cxa_atexit@plt+0x9586a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #40] @ 964c50 <__cxa_atexit@plt+0x9586d4> │ │ │ │ + ldr r2, [pc, #40] @ 964c20 <__cxa_atexit@plt+0x9586a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - orreq r1, r0, #128, 6 │ │ │ │ - orreq r1, r0, #116, 6 @ 0xd0000001 │ │ │ │ + orreq r1, r0, #176, 6 @ 0xc0000002 │ │ │ │ + orreq r1, r0, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 964c84 <__cxa_atexit@plt+0x958708> │ │ │ │ + ldr r3, [pc, #32] @ 964c54 <__cxa_atexit@plt+0x9586d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 964c88 <__cxa_atexit@plt+0x95870c> │ │ │ │ + ldr r2, [pc, #28] @ 964c58 <__cxa_atexit@plt+0x9586dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #0 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - orreq r1, r0, #60, 6 @ 0xf0000000 │ │ │ │ - orreq r1, r0, #48, 6 @ 0xc0000000 │ │ │ │ - cmpeq r9, #176, 4 │ │ │ │ + orreq r1, r0, #108, 6 @ 0xb0000001 │ │ │ │ + orreq r1, r0, #96, 6 @ 0x80000001 │ │ │ │ + cmpeq r9, #224, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 964cd0 <__cxa_atexit@plt+0x958754> │ │ │ │ - ldr r7, [pc, #48] @ 964ce0 <__cxa_atexit@plt+0x958764> │ │ │ │ + bhi 964ca0 <__cxa_atexit@plt+0x958724> │ │ │ │ + ldr r7, [pc, #48] @ 964cb0 <__cxa_atexit@plt+0x958734> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 964cc4 <__cxa_atexit@plt+0x958748> │ │ │ │ + beq 964c94 <__cxa_atexit@plt+0x958718> │ │ │ │ mov r7, r8 │ │ │ │ - b 964cf4 <__cxa_atexit@plt+0x958778> │ │ │ │ + b 964cc4 <__cxa_atexit@plt+0x958748> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 964ce4 <__cxa_atexit@plt+0x958768> │ │ │ │ + ldr r7, [pc, #12] @ 964cb4 <__cxa_atexit@plt+0x958738> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r9, #124, 4 @ 0xc0000007 │ │ │ │ - cmpeq r9, #88, 4 @ 0x80000005 │ │ │ │ + cmpeq r9, #172, 4 @ 0xc000000a │ │ │ │ + cmpeq r9, #136, 4 @ 0x80000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 964d3c <__cxa_atexit@plt+0x9587c0> │ │ │ │ + beq 964d0c <__cxa_atexit@plt+0x958790> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 964d8c <__cxa_atexit@plt+0x958810> │ │ │ │ - ldr r3, [pc, #220] @ 964dfc <__cxa_atexit@plt+0x958880> │ │ │ │ + bne 964d5c <__cxa_atexit@plt+0x9587e0> │ │ │ │ + ldr r3, [pc, #220] @ 964dcc <__cxa_atexit@plt+0x958850> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r8, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 964da0 <__cxa_atexit@plt+0x958824> │ │ │ │ - b 964e0c <__cxa_atexit@plt+0x958890> │ │ │ │ - ldr r1, [pc, #172] @ 964df0 <__cxa_atexit@plt+0x958874> │ │ │ │ + beq 964d70 <__cxa_atexit@plt+0x9587f4> │ │ │ │ + b 964ddc <__cxa_atexit@plt+0x958860> │ │ │ │ + ldr r1, [pc, #172] @ 964dc0 <__cxa_atexit@plt+0x958844> │ │ │ │ ldr r3, [r8, #1] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ tst r3, #3 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - beq 964da8 <__cxa_atexit@plt+0x95882c> │ │ │ │ + beq 964d78 <__cxa_atexit@plt+0x9587fc> │ │ │ │ ldr r1, [r3, #39] @ 0x27 │ │ │ │ and r1, r1, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 964db8 <__cxa_atexit@plt+0x95883c> │ │ │ │ - ldr r7, [pc, #124] @ 964df8 <__cxa_atexit@plt+0x95887c> │ │ │ │ + bne 964d88 <__cxa_atexit@plt+0x95880c> │ │ │ │ + ldr r7, [pc, #124] @ 964dc8 <__cxa_atexit@plt+0x95884c> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ mov r7, r3 │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -2449937,580 +2449925,580 @@ │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldrd r0, [r3, #43] @ 0x2b │ │ │ │ eor r1, r1, #905969664 @ 0x36000000 │ │ │ │ eor r2, r0, #95 @ 0x5f │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ orrs r2, r2, r1 │ │ │ │ - bne 964de8 <__cxa_atexit@plt+0x95886c> │ │ │ │ + bne 964db8 <__cxa_atexit@plt+0x95883c> │ │ │ │ str r9, [r5, #-4] │ │ │ │ - ldr r8, [pc, #24] @ 964df4 <__cxa_atexit@plt+0x958878> │ │ │ │ + ldr r8, [pc, #24] @ 964dc4 <__cxa_atexit@plt+0x958848> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r3 │ │ │ │ - orreq r2, r0, #176, 26 @ 0x2c00 │ │ │ │ + orreq r2, r0, #224, 26 @ 0x3800 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmpeq r9, #36, 2 │ │ │ │ + cmpeq r9, #84, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 964e78 <__cxa_atexit@plt+0x9588fc> │ │ │ │ + beq 964e48 <__cxa_atexit@plt+0x9588cc> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 964ebc <__cxa_atexit@plt+0x958940> │ │ │ │ + bne 964e8c <__cxa_atexit@plt+0x958910> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 964f00 <__cxa_atexit@plt+0x958984> │ │ │ │ - ldr r7, [pc, #344] @ 964f94 <__cxa_atexit@plt+0x958a18> │ │ │ │ + bne 964ed0 <__cxa_atexit@plt+0x958954> │ │ │ │ + ldr r7, [pc, #344] @ 964f64 <__cxa_atexit@plt+0x9589e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #336] @ 964f98 <__cxa_atexit@plt+0x958a1c> │ │ │ │ + ldr r7, [pc, #336] @ 964f68 <__cxa_atexit@plt+0x9589ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 964f54 <__cxa_atexit@plt+0x9589d8> │ │ │ │ + beq 964f24 <__cxa_atexit@plt+0x9589a8> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #905969664 @ 0x36000000 │ │ │ │ eor r7, r0, #95 @ 0x5f │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ add r3, r5, #12 │ │ │ │ - bne 964f5c <__cxa_atexit@plt+0x9589e0> │ │ │ │ - ldr r7, [pc, #296] @ 964f9c <__cxa_atexit@plt+0x958a20> │ │ │ │ + bne 964f2c <__cxa_atexit@plt+0x9589b0> │ │ │ │ + ldr r7, [pc, #296] @ 964f6c <__cxa_atexit@plt+0x9589f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 964f40 <__cxa_atexit@plt+0x9589c4> │ │ │ │ - ldr r7, [pc, #252] @ 964f7c <__cxa_atexit@plt+0x958a00> │ │ │ │ + b 964f10 <__cxa_atexit@plt+0x958994> │ │ │ │ + ldr r7, [pc, #252] @ 964f4c <__cxa_atexit@plt+0x9589d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #244] @ 964f80 <__cxa_atexit@plt+0x958a04> │ │ │ │ + ldr r7, [pc, #244] @ 964f50 <__cxa_atexit@plt+0x9589d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 964f54 <__cxa_atexit@plt+0x9589d8> │ │ │ │ + beq 964f24 <__cxa_atexit@plt+0x9589a8> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #905969664 @ 0x36000000 │ │ │ │ eor r7, r0, #95 @ 0x5f │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ add r3, r5, #12 │ │ │ │ - bne 964f5c <__cxa_atexit@plt+0x9589e0> │ │ │ │ - ldr r7, [pc, #204] @ 964f84 <__cxa_atexit@plt+0x958a08> │ │ │ │ + bne 964f2c <__cxa_atexit@plt+0x9589b0> │ │ │ │ + ldr r7, [pc, #204] @ 964f54 <__cxa_atexit@plt+0x9589d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 964f40 <__cxa_atexit@plt+0x9589c4> │ │ │ │ - ldr r7, [pc, #168] @ 964f6c <__cxa_atexit@plt+0x9589f0> │ │ │ │ + b 964f10 <__cxa_atexit@plt+0x958994> │ │ │ │ + ldr r7, [pc, #168] @ 964f3c <__cxa_atexit@plt+0x9589c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #160] @ 964f70 <__cxa_atexit@plt+0x9589f4> │ │ │ │ + ldr r7, [pc, #160] @ 964f40 <__cxa_atexit@plt+0x9589c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 964f54 <__cxa_atexit@plt+0x9589d8> │ │ │ │ + beq 964f24 <__cxa_atexit@plt+0x9589a8> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #905969664 @ 0x36000000 │ │ │ │ eor r7, r0, #95 @ 0x5f │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ add r3, r5, #12 │ │ │ │ - bne 964f5c <__cxa_atexit@plt+0x9589e0> │ │ │ │ - ldr r7, [pc, #120] @ 964f74 <__cxa_atexit@plt+0x9589f8> │ │ │ │ + bne 964f2c <__cxa_atexit@plt+0x9589b0> │ │ │ │ + ldr r7, [pc, #120] @ 964f44 <__cxa_atexit@plt+0x9589c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b 964f40 <__cxa_atexit@plt+0x9589c4> │ │ │ │ - ldr r7, [pc, #128] @ 964f88 <__cxa_atexit@plt+0x958a0c> │ │ │ │ + b 964f10 <__cxa_atexit@plt+0x958994> │ │ │ │ + ldr r7, [pc, #128] @ 964f58 <__cxa_atexit@plt+0x9589dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #120] @ 964f8c <__cxa_atexit@plt+0x958a10> │ │ │ │ + ldr r7, [pc, #120] @ 964f5c <__cxa_atexit@plt+0x9589e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 964f54 <__cxa_atexit@plt+0x9589d8> │ │ │ │ + beq 964f24 <__cxa_atexit@plt+0x9589a8> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #905969664 @ 0x36000000 │ │ │ │ eor r7, r0, #95 @ 0x5f │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ add r3, r5, #12 │ │ │ │ - bne 964f5c <__cxa_atexit@plt+0x9589e0> │ │ │ │ - ldr r7, [pc, #80] @ 964f90 <__cxa_atexit@plt+0x958a14> │ │ │ │ + bne 964f2c <__cxa_atexit@plt+0x9589b0> │ │ │ │ + ldr r7, [pc, #80] @ 964f60 <__cxa_atexit@plt+0x9589e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r8, [pc, #44] @ 964f78 <__cxa_atexit@plt+0x9589fc> │ │ │ │ + ldr r8, [pc, #44] @ 964f48 <__cxa_atexit@plt+0x9589cc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - orreq r2, r0, #200, 24 @ 0xc800 │ │ │ │ - orreq r2, r0, #156, 24 @ 0x9c00 │ │ │ │ - orreq r2, r0, #68, 24 @ 0x4400 │ │ │ │ + orreq r2, r0, #248, 24 @ 0xf800 │ │ │ │ + orreq r2, r0, #204, 24 @ 0xcc00 │ │ │ │ + orreq r2, r0, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - orreq r2, r0, #16, 26 @ 0x400 │ │ │ │ - orreq r2, r0, #228, 24 @ 0xe400 │ │ │ │ + orreq r2, r0, #64, 26 @ 0x1000 │ │ │ │ + orreq r2, r0, #20, 26 @ 0x500 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - orreq r2, r0, #140, 24 @ 0x8c00 │ │ │ │ - orreq r2, r0, #96, 24 @ 0x6000 │ │ │ │ + orreq r2, r0, #188, 24 @ 0xbc00 │ │ │ │ + orreq r2, r0, #144, 24 @ 0x9000 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - orreq r2, r0, #92, 26 @ 0x1700 │ │ │ │ - orreq r2, r0, #48, 26 @ 0xc00 │ │ │ │ - cmpeq r9, #120, 30 @ 0x1e0 │ │ │ │ + orreq r2, r0, #140, 26 @ 0x2300 │ │ │ │ + orreq r2, r0, #96, 26 @ 0x1800 │ │ │ │ + cmpeq r9, #168, 30 @ 0x2a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ add r3, r5, #12 │ │ │ │ - bne 964fdc <__cxa_atexit@plt+0x958a60> │ │ │ │ + bne 964fac <__cxa_atexit@plt+0x958a30> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r8, [pc, #24] @ 964fec <__cxa_atexit@plt+0x958a70> │ │ │ │ + ldr r8, [pc, #24] @ 964fbc <__cxa_atexit@plt+0x958a40> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #188, 22 @ 0x2f000 │ │ │ │ - cmpeq r9, #40, 30 @ 0xa0 │ │ │ │ + orreq r2, r0, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq r9, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ add r3, r5, #12 │ │ │ │ - bne 96502c <__cxa_atexit@plt+0x958ab0> │ │ │ │ + bne 964ffc <__cxa_atexit@plt+0x958a80> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r8, [pc, #24] @ 96503c <__cxa_atexit@plt+0x958ac0> │ │ │ │ + ldr r8, [pc, #24] @ 96500c <__cxa_atexit@plt+0x958a90> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #108, 22 @ 0x1b000 │ │ │ │ - cmpeq r9, #216, 28 @ 0xd80 │ │ │ │ + orreq r2, r0, #156, 22 @ 0x27000 │ │ │ │ + cmpeq r9, #8, 30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ add r3, r5, #12 │ │ │ │ - bne 96507c <__cxa_atexit@plt+0x958b00> │ │ │ │ + bne 96504c <__cxa_atexit@plt+0x958ad0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r8, [pc, #24] @ 96508c <__cxa_atexit@plt+0x958b10> │ │ │ │ + ldr r8, [pc, #24] @ 96505c <__cxa_atexit@plt+0x958ae0> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #28, 22 @ 0x7000 │ │ │ │ - cmpeq r9, #136, 28 @ 0x880 │ │ │ │ + orreq r2, r0, #76, 22 @ 0x13000 │ │ │ │ + cmpeq r9, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ add r3, r5, #12 │ │ │ │ - bne 9650cc <__cxa_atexit@plt+0x958b50> │ │ │ │ + bne 96509c <__cxa_atexit@plt+0x958b20> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r8, [pc, #24] @ 9650dc <__cxa_atexit@plt+0x958b60> │ │ │ │ + ldr r8, [pc, #24] @ 9650ac <__cxa_atexit@plt+0x958b30> │ │ │ │ mov r5, r3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #204, 20 @ 0xcc000 │ │ │ │ - cmpeq r9, #96, 28 @ 0x600 │ │ │ │ + orreq r2, r0, #252, 20 @ 0xfc000 │ │ │ │ + cmpeq r9, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 965110 <__cxa_atexit@plt+0x958b94> │ │ │ │ - ldr r3, [pc, #76] @ 965150 <__cxa_atexit@plt+0x958bd4> │ │ │ │ + bne 9650e0 <__cxa_atexit@plt+0x958b64> │ │ │ │ + ldr r3, [pc, #76] @ 965120 <__cxa_atexit@plt+0x958ba4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 965140 <__cxa_atexit@plt+0x958bc4> │ │ │ │ + bne 965110 <__cxa_atexit@plt+0x958b94> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 96514c <__cxa_atexit@plt+0x958bd0> │ │ │ │ + ldr r8, [pc, #20] @ 96511c <__cxa_atexit@plt+0x958ba0> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #88, 20 @ 0x58000 │ │ │ │ + orreq r2, r0, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq r9, #208, 26 @ 0x3400 │ │ │ │ + cmpeq r9, #0, 28 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 965198 <__cxa_atexit@plt+0x958c1c> │ │ │ │ + beq 965168 <__cxa_atexit@plt+0x958bec> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 9651e0 <__cxa_atexit@plt+0x958c64> │ │ │ │ - ldr r3, [pc, #120] @ 9651fc <__cxa_atexit@plt+0x958c80> │ │ │ │ + bne 9651b0 <__cxa_atexit@plt+0x958c34> │ │ │ │ + ldr r3, [pc, #120] @ 9651cc <__cxa_atexit@plt+0x958c50> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9651ec <__cxa_atexit@plt+0x958c70> │ │ │ │ - b 96520c <__cxa_atexit@plt+0x958c90> │ │ │ │ - ldr r3, [pc, #84] @ 9651f4 <__cxa_atexit@plt+0x958c78> │ │ │ │ + beq 9651bc <__cxa_atexit@plt+0x958c40> │ │ │ │ + b 9651dc <__cxa_atexit@plt+0x958c60> │ │ │ │ + ldr r3, [pc, #84] @ 9651c4 <__cxa_atexit@plt+0x958c48> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9651ec <__cxa_atexit@plt+0x958c70> │ │ │ │ + beq 9651bc <__cxa_atexit@plt+0x958c40> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 9651e0 <__cxa_atexit@plt+0x958c64> │ │ │ │ + bne 9651b0 <__cxa_atexit@plt+0x958c34> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r8, [pc, #32] @ 9651f8 <__cxa_atexit@plt+0x958c7c> │ │ │ │ + ldr r8, [pc, #32] @ 9651c8 <__cxa_atexit@plt+0x958c4c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ - orreq r2, r0, #184, 18 @ 0x2e0000 │ │ │ │ + orreq r2, r0, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq r9, #36, 26 @ 0x900 │ │ │ │ + cmpeq r9, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 965288 <__cxa_atexit@plt+0x958d0c> │ │ │ │ + beq 965258 <__cxa_atexit@plt+0x958cdc> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 9652dc <__cxa_atexit@plt+0x958d60> │ │ │ │ + bne 9652ac <__cxa_atexit@plt+0x958d30> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 965330 <__cxa_atexit@plt+0x958db4> │ │ │ │ - ldr r7, [pc, #396] @ 9653c8 <__cxa_atexit@plt+0x958e4c> │ │ │ │ + bne 965300 <__cxa_atexit@plt+0x958d84> │ │ │ │ + ldr r7, [pc, #396] @ 965398 <__cxa_atexit@plt+0x958e1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #388] @ 9653cc <__cxa_atexit@plt+0x958e50> │ │ │ │ + ldr r7, [pc, #388] @ 96539c <__cxa_atexit@plt+0x958e20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 965384 <__cxa_atexit@plt+0x958e08> │ │ │ │ + beq 965354 <__cxa_atexit@plt+0x958dd8> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #905969664 @ 0x36000000 │ │ │ │ eor r7, r0, #95 @ 0x5f │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ - bne 96538c <__cxa_atexit@plt+0x958e10> │ │ │ │ + bne 96535c <__cxa_atexit@plt+0x958de0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r7, [pc, #344] @ 9653d0 <__cxa_atexit@plt+0x958e54> │ │ │ │ + ldr r7, [pc, #344] @ 9653a0 <__cxa_atexit@plt+0x958e24> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #336] @ 9653d4 <__cxa_atexit@plt+0x958e58> │ │ │ │ + ldr r8, [pc, #336] @ 9653a4 <__cxa_atexit@plt+0x958e28> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ - ldr r7, [pc, #280] @ 9653a8 <__cxa_atexit@plt+0x958e2c> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ + ldr r7, [pc, #280] @ 965378 <__cxa_atexit@plt+0x958dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #272] @ 9653ac <__cxa_atexit@plt+0x958e30> │ │ │ │ + ldr r7, [pc, #272] @ 96537c <__cxa_atexit@plt+0x958e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 965384 <__cxa_atexit@plt+0x958e08> │ │ │ │ + beq 965354 <__cxa_atexit@plt+0x958dd8> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #905969664 @ 0x36000000 │ │ │ │ eor r7, r0, #95 @ 0x5f │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ - bne 96538c <__cxa_atexit@plt+0x958e10> │ │ │ │ + bne 96535c <__cxa_atexit@plt+0x958de0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r7, [pc, #228] @ 9653b0 <__cxa_atexit@plt+0x958e34> │ │ │ │ + ldr r7, [pc, #228] @ 965380 <__cxa_atexit@plt+0x958e04> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #220] @ 9653b4 <__cxa_atexit@plt+0x958e38> │ │ │ │ + ldr r8, [pc, #220] @ 965384 <__cxa_atexit@plt+0x958e08> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ - ldr r7, [pc, #180] @ 965398 <__cxa_atexit@plt+0x958e1c> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ + ldr r7, [pc, #180] @ 965368 <__cxa_atexit@plt+0x958dec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #172] @ 96539c <__cxa_atexit@plt+0x958e20> │ │ │ │ + ldr r7, [pc, #172] @ 96536c <__cxa_atexit@plt+0x958df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 965384 <__cxa_atexit@plt+0x958e08> │ │ │ │ + beq 965354 <__cxa_atexit@plt+0x958dd8> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #905969664 @ 0x36000000 │ │ │ │ eor r7, r0, #95 @ 0x5f │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ - bne 96538c <__cxa_atexit@plt+0x958e10> │ │ │ │ + bne 96535c <__cxa_atexit@plt+0x958de0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r7, [pc, #128] @ 9653a0 <__cxa_atexit@plt+0x958e24> │ │ │ │ + ldr r7, [pc, #128] @ 965370 <__cxa_atexit@plt+0x958df4> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #120] @ 9653a4 <__cxa_atexit@plt+0x958e28> │ │ │ │ + ldr r8, [pc, #120] @ 965374 <__cxa_atexit@plt+0x958df8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ - ldr r7, [pc, #128] @ 9653b8 <__cxa_atexit@plt+0x958e3c> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ + ldr r7, [pc, #128] @ 965388 <__cxa_atexit@plt+0x958e0c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #120] @ 9653bc <__cxa_atexit@plt+0x958e40> │ │ │ │ + ldr r7, [pc, #120] @ 96538c <__cxa_atexit@plt+0x958e10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 965384 <__cxa_atexit@plt+0x958e08> │ │ │ │ + beq 965354 <__cxa_atexit@plt+0x958dd8> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #905969664 @ 0x36000000 │ │ │ │ eor r7, r0, #95 @ 0x5f │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ - bne 96538c <__cxa_atexit@plt+0x958e10> │ │ │ │ + bne 96535c <__cxa_atexit@plt+0x958de0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r7, [pc, #76] @ 9653c0 <__cxa_atexit@plt+0x958e44> │ │ │ │ + ldr r7, [pc, #76] @ 965390 <__cxa_atexit@plt+0x958e14> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r8, [pc, #68] @ 9653c4 <__cxa_atexit@plt+0x958e48> │ │ │ │ + ldr r8, [pc, #68] @ 965394 <__cxa_atexit@plt+0x958e18> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ - orreq r2, r0, #168, 16 @ 0xa80000 │ │ │ │ - orreq r2, r0, #116, 16 @ 0x740000 │ │ │ │ - orreq r2, r0, #104, 16 @ 0x680000 │ │ │ │ + orreq r2, r0, #216, 16 @ 0xd80000 │ │ │ │ + orreq r2, r0, #164, 16 @ 0xa40000 │ │ │ │ + orreq r2, r0, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ - orreq r2, r0, #0, 18 │ │ │ │ - orreq r2, r0, #204, 16 @ 0xcc0000 │ │ │ │ - orreq r2, r0, #188, 16 @ 0xbc0000 │ │ │ │ - strdeq r0, [r0], -r4 │ │ │ │ - orreq r2, r0, #92, 16 @ 0x5c0000 │ │ │ │ - orreq r2, r0, #40, 16 @ 0x280000 │ │ │ │ - orreq r2, r0, #20, 16 @ 0x140000 │ │ │ │ + orreq r2, r0, #48, 18 @ 0xc0000 │ │ │ │ + orreq r2, r0, #252, 16 @ 0xfc0000 │ │ │ │ + orreq r2, r0, #236, 16 @ 0xec0000 │ │ │ │ + strdeq r0, [r0], -r4 │ │ │ │ + orreq r2, r0, #140, 16 @ 0x8c0000 │ │ │ │ + orreq r2, r0, #88, 16 @ 0x580000 │ │ │ │ + orreq r2, r0, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - orreq r2, r0, #92, 18 @ 0x170000 │ │ │ │ - orreq r2, r0, #40, 18 @ 0xa0000 │ │ │ │ - orreq r2, r0, #16, 18 @ 0x40000 │ │ │ │ - cmpeq r9, #64, 22 @ 0x10000 │ │ │ │ + orreq r2, r0, #140, 18 @ 0x230000 │ │ │ │ + orreq r2, r0, #88, 18 @ 0x160000 │ │ │ │ + orreq r2, r0, #64, 18 @ 0x100000 │ │ │ │ + cmpeq r9, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 965414 <__cxa_atexit@plt+0x958e98> │ │ │ │ + bne 9653e4 <__cxa_atexit@plt+0x958e68> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 965420 <__cxa_atexit@plt+0x958ea4> │ │ │ │ + ldr r8, [pc, #20] @ 9653f0 <__cxa_atexit@plt+0x958e74> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #132, 14 @ 0x2100000 │ │ │ │ - cmpeq r9, #244, 20 @ 0xf4000 │ │ │ │ + orreq r2, r0, #180, 14 @ 0x2d00000 │ │ │ │ + cmpeq r9, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 965460 <__cxa_atexit@plt+0x958ee4> │ │ │ │ + bne 965430 <__cxa_atexit@plt+0x958eb4> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 96546c <__cxa_atexit@plt+0x958ef0> │ │ │ │ + ldr r8, [pc, #20] @ 96543c <__cxa_atexit@plt+0x958ec0> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #56, 14 @ 0xe00000 │ │ │ │ - cmpeq r9, #168, 20 @ 0xa8000 │ │ │ │ + orreq r2, r0, #104, 14 @ 0x1a00000 │ │ │ │ + cmpeq r9, #216, 20 @ 0xd8000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 9654ac <__cxa_atexit@plt+0x958f30> │ │ │ │ + bne 96547c <__cxa_atexit@plt+0x958f00> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 9654b8 <__cxa_atexit@plt+0x958f3c> │ │ │ │ + ldr r8, [pc, #20] @ 965488 <__cxa_atexit@plt+0x958f0c> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #236, 12 @ 0xec00000 │ │ │ │ - cmpeq r9, #92, 20 @ 0x5c000 │ │ │ │ + orreq r2, r0, #28, 14 @ 0x700000 │ │ │ │ + cmpeq r9, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 9654f8 <__cxa_atexit@plt+0x958f7c> │ │ │ │ + bne 9654c8 <__cxa_atexit@plt+0x958f4c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 965504 <__cxa_atexit@plt+0x958f88> │ │ │ │ + ldr r8, [pc, #20] @ 9654d4 <__cxa_atexit@plt+0x958f58> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #160, 12 @ 0xa000000 │ │ │ │ - cmpeq r9, #16, 20 @ 0x10000 │ │ │ │ + orreq r2, r0, #208, 12 @ 0xd000000 │ │ │ │ + cmpeq r9, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r2, r1, #905969664 @ 0x36000000 │ │ │ │ eor r3, r0, #95 @ 0x5f │ │ │ │ eor r3, r3, #256 @ 0x100 │ │ │ │ orrs r3, r3, r2 │ │ │ │ - bne 965544 <__cxa_atexit@plt+0x958fc8> │ │ │ │ + bne 965514 <__cxa_atexit@plt+0x958f98> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r9, [r5, #8] │ │ │ │ - ldr r8, [pc, #20] @ 965550 <__cxa_atexit@plt+0x958fd4> │ │ │ │ + ldr r8, [pc, #20] @ 965520 <__cxa_atexit@plt+0x958fa4> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b 9fe2a0 <__cxa_atexit@plt+0x9f1d24> │ │ │ │ + b 9fe270 <__cxa_atexit@plt+0x9f1cf4> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - orreq r2, r0, #84, 12 @ 0x5400000 │ │ │ │ + orreq r2, r0, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9655b4 <__cxa_atexit@plt+0x959038> │ │ │ │ + bhi 965584 <__cxa_atexit@plt+0x959008> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 9655d0 <__cxa_atexit@plt+0x959054> │ │ │ │ + ldr r2, [pc, #88] @ 9655a0 <__cxa_atexit@plt+0x959024> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9655bc <__cxa_atexit@plt+0x959040> │ │ │ │ - ldr r7, [pc, #68] @ 9655d4 <__cxa_atexit@plt+0x959058> │ │ │ │ + bhi 96558c <__cxa_atexit@plt+0x959010> │ │ │ │ + ldr r7, [pc, #68] @ 9655a4 <__cxa_atexit@plt+0x959028> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 9655a8 <__cxa_atexit@plt+0x95902c> │ │ │ │ + beq 965578 <__cxa_atexit@plt+0x958ffc> │ │ │ │ mov r7, r9 │ │ │ │ - b 965640 <__cxa_atexit@plt+0x9590c4> │ │ │ │ + b 965610 <__cxa_atexit@plt+0x959094> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9655d8 <__cxa_atexit@plt+0x95905c> │ │ │ │ + ldr r7, [pc, #20] @ 9655a8 <__cxa_atexit@plt+0x95902c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r0, #144, 18 @ 0x240000 │ │ │ │ + orreq r0, r0, #192, 18 @ 0x300000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq r9, #148, 18 @ 0x250000 │ │ │ │ + cmpeq r9, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 965620 <__cxa_atexit@plt+0x9590a4> │ │ │ │ - ldr r7, [pc, #52] @ 965630 <__cxa_atexit@plt+0x9590b4> │ │ │ │ + bhi 9655f0 <__cxa_atexit@plt+0x959074> │ │ │ │ + ldr r7, [pc, #52] @ 965600 <__cxa_atexit@plt+0x959084> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 965614 <__cxa_atexit@plt+0x959098> │ │ │ │ + beq 9655e4 <__cxa_atexit@plt+0x959068> │ │ │ │ mov r7, r9 │ │ │ │ - b 965640 <__cxa_atexit@plt+0x9590c4> │ │ │ │ + b 965610 <__cxa_atexit@plt+0x959094> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 965634 <__cxa_atexit@plt+0x9590b8> │ │ │ │ + ldr r7, [pc, #12] @ 965604 <__cxa_atexit@plt+0x959088> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r9, #52, 18 @ 0xd0000 │ │ │ │ + cmpeq r9, #100, 18 @ 0x190000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9656c8 <__cxa_atexit@plt+0x95914c> │ │ │ │ + bne 965698 <__cxa_atexit@plt+0x95911c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ - ldr r3, [pc, #156] @ 9656fc <__cxa_atexit@plt+0x959180> │ │ │ │ + ldr r3, [pc, #156] @ 9656cc <__cxa_atexit@plt+0x959150> │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9656dc <__cxa_atexit@plt+0x959160> │ │ │ │ + beq 9656ac <__cxa_atexit@plt+0x959130> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 9656e8 <__cxa_atexit@plt+0x95916c> │ │ │ │ - ldr lr, [pc, #116] @ 965700 <__cxa_atexit@plt+0x959184> │ │ │ │ + bcc 9656b8 <__cxa_atexit@plt+0x95913c> │ │ │ │ + ldr lr, [pc, #116] @ 9656d0 <__cxa_atexit@plt+0x959154> │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ 965704 <__cxa_atexit@plt+0x959188> │ │ │ │ + ldr lr, [pc, #92] @ 9656d4 <__cxa_atexit@plt+0x959158> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -2450524,323 +2450512,323 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - orreq r2, r0, #252, 8 @ 0xfc000000 │ │ │ │ + orreq r2, r0, #44, 10 @ 0xb000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 965768 <__cxa_atexit@plt+0x9591ec> │ │ │ │ - ldr r2, [pc, #72] @ 965774 <__cxa_atexit@plt+0x9591f8> │ │ │ │ + bcc 965738 <__cxa_atexit@plt+0x9591bc> │ │ │ │ + ldr r2, [pc, #72] @ 965744 <__cxa_atexit@plt+0x9591c8> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 965778 <__cxa_atexit@plt+0x9591fc> │ │ │ │ + ldr lr, [pc, #44] @ 965748 <__cxa_atexit@plt+0x9591cc> │ │ │ │ add r8, r3, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #9 │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - orreq r2, r0, #88, 8 @ 0x58000000 │ │ │ │ - cmpeq r9, #248, 14 @ 0x3e00000 │ │ │ │ + orreq r2, r0, #136, 8 @ 0x88000000 │ │ │ │ + cmpeq r9, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9657c8 <__cxa_atexit@plt+0x95924c> │ │ │ │ - ldr r2, [pc, #52] @ 9657d0 <__cxa_atexit@plt+0x959254> │ │ │ │ - ldr lr, [pc, #52] @ 9657d4 <__cxa_atexit@plt+0x959258> │ │ │ │ + bhi 965798 <__cxa_atexit@plt+0x95921c> │ │ │ │ + ldr r2, [pc, #52] @ 9657a0 <__cxa_atexit@plt+0x959224> │ │ │ │ + ldr lr, [pc, #52] @ 9657a4 <__cxa_atexit@plt+0x959228> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 9657d8 <__cxa_atexit@plt+0x95925c> │ │ │ │ + ldr r1, [pc, #44] @ 9657a8 <__cxa_atexit@plt+0x95922c> │ │ │ │ add lr, pc, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, lr, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq r9, #172, 14 @ 0x2b00000 │ │ │ │ - orreq r0, r0, #80, 14 @ 0x1400000 │ │ │ │ - cmpeq r9, #140, 14 @ 0x2300000 │ │ │ │ + cmpeq r9, #220, 14 @ 0x3700000 │ │ │ │ + orreq r0, r0, #128, 14 @ 0x2000000 │ │ │ │ + cmpeq r9, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b a0e230 <__cxa_atexit@plt+0xa01cb4> │ │ │ │ - cmpeq r9, #140, 14 @ 0x2300000 │ │ │ │ + b a0e200 <__cxa_atexit@plt+0xa01c84> │ │ │ │ + cmpeq r9, #188, 14 @ 0x2f00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 965870 <__cxa_atexit@plt+0x9592f4> │ │ │ │ + bhi 965840 <__cxa_atexit@plt+0x9592c4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 96587c <__cxa_atexit@plt+0x959300> │ │ │ │ - ldr lr, [pc, #96] @ 96588c <__cxa_atexit@plt+0x959310> │ │ │ │ + bcc 96584c <__cxa_atexit@plt+0x9592d0> │ │ │ │ + ldr lr, [pc, #96] @ 96585c <__cxa_atexit@plt+0x9592e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 965890 <__cxa_atexit@plt+0x959314> │ │ │ │ + ldr r0, [pc, #92] @ 965860 <__cxa_atexit@plt+0x9592e4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ - ldr sl, [pc, #64] @ 965894 <__cxa_atexit@plt+0x959318> │ │ │ │ + ldr sl, [pc, #64] @ 965864 <__cxa_atexit@plt+0x9592e8> │ │ │ │ str lr, [r5, #-16] │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r0, r0, #208, 12 @ 0xd000000 │ │ │ │ + orreq r0, r0, #0, 14 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmpeq r9, #196, 12 @ 0xc400000 │ │ │ │ + cmpeq r9, #244, 12 @ 0xf400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b a0dd9c <__cxa_atexit@plt+0xa01820> │ │ │ │ - cmpeq r9, #204, 12 @ 0xcc00000 │ │ │ │ + b a0dd6c <__cxa_atexit@plt+0xa017f0> │ │ │ │ + cmpeq r9, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96595c <__cxa_atexit@plt+0x9593e0> │ │ │ │ - ldr r3, [pc, #168] @ 965980 <__cxa_atexit@plt+0x959404> │ │ │ │ + bhi 96592c <__cxa_atexit@plt+0x9593b0> │ │ │ │ + ldr r3, [pc, #168] @ 965950 <__cxa_atexit@plt+0x9593d4> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - beq 965950 <__cxa_atexit@plt+0x9593d4> │ │ │ │ + beq 965920 <__cxa_atexit@plt+0x9593a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #24 │ │ │ │ cmp r2, ip │ │ │ │ - bcc 96596c <__cxa_atexit@plt+0x9593f0> │ │ │ │ - ldr sl, [pc, #140] @ 965988 <__cxa_atexit@plt+0x95940c> │ │ │ │ - ldr lr, [pc, #140] @ 96598c <__cxa_atexit@plt+0x959410> │ │ │ │ + bcc 96593c <__cxa_atexit@plt+0x9593c0> │ │ │ │ + ldr sl, [pc, #140] @ 965958 <__cxa_atexit@plt+0x9593dc> │ │ │ │ + ldr lr, [pc, #140] @ 96595c <__cxa_atexit@plt+0x9593e0> │ │ │ │ add r2, r8, #39 @ 0x27 │ │ │ │ ldr r3, [r8, #51] @ 0x33 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r8, #31] │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ str lr, [r6, #4]! │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [r5] │ │ │ │ str sl, [r7] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r3, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ - ldr r6, [pc, #88] @ 965990 <__cxa_atexit@plt+0x959414> │ │ │ │ + ldr r6, [pc, #88] @ 965960 <__cxa_atexit@plt+0x9593e4> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r2, r6, #1 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r2 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 965984 <__cxa_atexit@plt+0x959408> │ │ │ │ + ldr r7, [pc, #32] @ 965954 <__cxa_atexit@plt+0x9593d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq r9, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq r9, #100, 12 @ 0x6400000 │ │ │ │ andeq r0, r0, r8, lsl #2 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - orreq r2, r0, #108, 4 @ 0xc0000006 │ │ │ │ - cmpeq r9, #240, 10 @ 0x3c000000 │ │ │ │ + orreq r2, r0, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq r9, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 965a04 <__cxa_atexit@plt+0x959488> │ │ │ │ - ldr lr, [pc, #84] @ 965a10 <__cxa_atexit@plt+0x959494> │ │ │ │ + bcc 9659d4 <__cxa_atexit@plt+0x959458> │ │ │ │ + ldr lr, [pc, #84] @ 9659e0 <__cxa_atexit@plt+0x959464> │ │ │ │ ldr r9, [r7, #31] │ │ │ │ ldr r8, [r7, #39] @ 0x27 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ ldr r2, [r7, #47] @ 0x2f │ │ │ │ ldr r1, [r7, #51] @ 0x33 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 965a14 <__cxa_atexit@plt+0x959498> │ │ │ │ + ldr lr, [pc, #56] @ 9659e4 <__cxa_atexit@plt+0x959468> │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 965a18 <__cxa_atexit@plt+0x95949c> │ │ │ │ + ldr r3, [pc, #28] @ 9659e8 <__cxa_atexit@plt+0x95946c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe3c │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r2, r0, #176, 2 @ 0x2c │ │ │ │ + orreq r2, r0, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 965a5c <__cxa_atexit@plt+0x9594e0> │ │ │ │ - ldr r7, [pc, #56] @ 965a74 <__cxa_atexit@plt+0x9594f8> │ │ │ │ + bhi 965a2c <__cxa_atexit@plt+0x9594b0> │ │ │ │ + ldr r7, [pc, #56] @ 965a44 <__cxa_atexit@plt+0x9594c8> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 965a50 <__cxa_atexit@plt+0x9594d4> │ │ │ │ + beq 965a20 <__cxa_atexit@plt+0x9594a4> │ │ │ │ mov r7, r9 │ │ │ │ - b 965640 <__cxa_atexit@plt+0x9590c4> │ │ │ │ + b 965610 <__cxa_atexit@plt+0x959094> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ 965a78 <__cxa_atexit@plt+0x9594fc> │ │ │ │ + ldr r7, [pc, #16] @ 965a48 <__cxa_atexit@plt+0x9594cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - cmpeq r9, #240, 8 @ 0xf0000000 │ │ │ │ + cmpeq r9, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 965adc <__cxa_atexit@plt+0x959560> │ │ │ │ + bhi 965aac <__cxa_atexit@plt+0x959530> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 965af8 <__cxa_atexit@plt+0x95957c> │ │ │ │ + ldr r2, [pc, #88] @ 965ac8 <__cxa_atexit@plt+0x95954c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 965ae4 <__cxa_atexit@plt+0x959568> │ │ │ │ - ldr r7, [pc, #68] @ 965afc <__cxa_atexit@plt+0x959580> │ │ │ │ + bhi 965ab4 <__cxa_atexit@plt+0x959538> │ │ │ │ + ldr r7, [pc, #68] @ 965acc <__cxa_atexit@plt+0x959550> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 965ad0 <__cxa_atexit@plt+0x959554> │ │ │ │ + beq 965aa0 <__cxa_atexit@plt+0x959524> │ │ │ │ mov r7, r9 │ │ │ │ - b 965b68 <__cxa_atexit@plt+0x9595ec> │ │ │ │ + b 965b38 <__cxa_atexit@plt+0x9595bc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 965b00 <__cxa_atexit@plt+0x959584> │ │ │ │ + ldr r7, [pc, #20] @ 965ad0 <__cxa_atexit@plt+0x959554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - orreq r0, r0, #104, 8 @ 0x68000000 │ │ │ │ + orreq r0, r0, #152, 8 @ 0x98000000 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq r9, #176, 8 @ 0xb0000000 │ │ │ │ + cmpeq r9, #224, 8 @ 0xe0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 965b48 <__cxa_atexit@plt+0x9595cc> │ │ │ │ - ldr r7, [pc, #52] @ 965b58 <__cxa_atexit@plt+0x9595dc> │ │ │ │ + bhi 965b18 <__cxa_atexit@plt+0x95959c> │ │ │ │ + ldr r7, [pc, #52] @ 965b28 <__cxa_atexit@plt+0x9595ac> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 965b3c <__cxa_atexit@plt+0x9595c0> │ │ │ │ + beq 965b0c <__cxa_atexit@plt+0x959590> │ │ │ │ mov r7, r9 │ │ │ │ - b 965b68 <__cxa_atexit@plt+0x9595ec> │ │ │ │ + b 965b38 <__cxa_atexit@plt+0x9595bc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 965b5c <__cxa_atexit@plt+0x9595e0> │ │ │ │ + ldr r7, [pc, #12] @ 965b2c <__cxa_atexit@plt+0x9595b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r9, #80, 8 @ 0x50000000 │ │ │ │ + cmpeq r9, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 965bf0 <__cxa_atexit@plt+0x959674> │ │ │ │ + bne 965bc0 <__cxa_atexit@plt+0x959644> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ - ldr r3, [pc, #156] @ 965c24 <__cxa_atexit@plt+0x9596a8> │ │ │ │ + ldr r3, [pc, #156] @ 965bf4 <__cxa_atexit@plt+0x959678> │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 965c04 <__cxa_atexit@plt+0x959688> │ │ │ │ + beq 965bd4 <__cxa_atexit@plt+0x959658> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 965c10 <__cxa_atexit@plt+0x959694> │ │ │ │ - ldr lr, [pc, #116] @ 965c28 <__cxa_atexit@plt+0x9596ac> │ │ │ │ + bcc 965be0 <__cxa_atexit@plt+0x959664> │ │ │ │ + ldr lr, [pc, #116] @ 965bf8 <__cxa_atexit@plt+0x95967c> │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ 965c2c <__cxa_atexit@plt+0x9596b0> │ │ │ │ + ldr lr, [pc, #92] @ 965bfc <__cxa_atexit@plt+0x959680> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #24] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #28] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -2450854,719 +2450842,719 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - orreq r1, r0, #212, 30 @ 0x350 │ │ │ │ + orreq r2, r0, #4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 965c90 <__cxa_atexit@plt+0x959714> │ │ │ │ - ldr r2, [pc, #72] @ 965c9c <__cxa_atexit@plt+0x959720> │ │ │ │ + bcc 965c60 <__cxa_atexit@plt+0x9596e4> │ │ │ │ + ldr r2, [pc, #72] @ 965c6c <__cxa_atexit@plt+0x9596f0> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 965ca0 <__cxa_atexit@plt+0x959724> │ │ │ │ + ldr lr, [pc, #44] @ 965c70 <__cxa_atexit@plt+0x9596f4> │ │ │ │ add r8, r3, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #24] │ │ │ │ sub r7, r6, #9 │ │ │ │ stm r8, {r0, r2, lr} │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #28] │ │ │ │ bx ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - orreq r1, r0, #48, 30 @ 0xc0 │ │ │ │ - cmpeq r9, #196, 4 @ 0x4000000c │ │ │ │ + orreq r1, r0, #96, 30 @ 0x180 │ │ │ │ + cmpeq r9, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 965d00 <__cxa_atexit@plt+0x959784> │ │ │ │ - ldr r1, [pc, #68] @ 965d0c <__cxa_atexit@plt+0x959790> │ │ │ │ - ldr r0, [pc, #68] @ 965d10 <__cxa_atexit@plt+0x959794> │ │ │ │ + bhi 965cd0 <__cxa_atexit@plt+0x959754> │ │ │ │ + ldr r1, [pc, #68] @ 965cdc <__cxa_atexit@plt+0x959760> │ │ │ │ + ldr r0, [pc, #68] @ 965ce0 <__cxa_atexit@plt+0x959764> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ - beq 965cf4 <__cxa_atexit@plt+0x959778> │ │ │ │ + beq 965cc4 <__cxa_atexit@plt+0x959748> │ │ │ │ mov r8, r7 │ │ │ │ - b a0e230 <__cxa_atexit@plt+0xa01cb4> │ │ │ │ + b a0e200 <__cxa_atexit@plt+0xa01c84> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - orreq r0, r0, #56, 4 @ 0x80000003 │ │ │ │ - cmpeq r9, #84, 4 @ 0x40000005 │ │ │ │ + orreq r0, r0, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq r9, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b a0e230 <__cxa_atexit@plt+0xa01cb4> │ │ │ │ - cmpeq r9, #112, 4 │ │ │ │ + b a0e200 <__cxa_atexit@plt+0xa01c84> │ │ │ │ + cmpeq r9, #160, 4 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 965da8 <__cxa_atexit@plt+0x95982c> │ │ │ │ + bhi 965d78 <__cxa_atexit@plt+0x9597fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 965db4 <__cxa_atexit@plt+0x959838> │ │ │ │ - ldr lr, [pc, #96] @ 965dc4 <__cxa_atexit@plt+0x959848> │ │ │ │ + bcc 965d84 <__cxa_atexit@plt+0x959808> │ │ │ │ + ldr lr, [pc, #96] @ 965d94 <__cxa_atexit@plt+0x959818> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 965dc8 <__cxa_atexit@plt+0x95984c> │ │ │ │ + ldr r0, [pc, #92] @ 965d98 <__cxa_atexit@plt+0x95981c> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ - ldr sl, [pc, #64] @ 965dcc <__cxa_atexit@plt+0x959850> │ │ │ │ + ldr sl, [pc, #64] @ 965d9c <__cxa_atexit@plt+0x959820> │ │ │ │ str lr, [r5, #-16] │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r3, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - orreq r0, r0, #152, 2 @ 0x26 │ │ │ │ + orreq r0, r0, #200, 2 @ 0x32 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ - cmpeq r9, #140, 2 @ 0x23 │ │ │ │ + cmpeq r9, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b a0dd9c <__cxa_atexit@plt+0xa01820> │ │ │ │ - cmpeq r9, #176, 2 @ 0x2c │ │ │ │ + b a0dd6c <__cxa_atexit@plt+0xa017f0> │ │ │ │ + cmpeq r9, #224, 2 @ 0x38 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 965e90 <__cxa_atexit@plt+0x959914> │ │ │ │ - ldr r3, [pc, #164] @ 965eb4 <__cxa_atexit@plt+0x959938> │ │ │ │ + bhi 965e60 <__cxa_atexit@plt+0x9598e4> │ │ │ │ + ldr r3, [pc, #164] @ 965e84 <__cxa_atexit@plt+0x959908> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - beq 965e84 <__cxa_atexit@plt+0x959908> │ │ │ │ + beq 965e54 <__cxa_atexit@plt+0x9598d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #24 │ │ │ │ cmp r2, ip │ │ │ │ - bcc 965ea0 <__cxa_atexit@plt+0x959924> │ │ │ │ - ldr sl, [pc, #136] @ 965ebc <__cxa_atexit@plt+0x959940> │ │ │ │ - ldr lr, [pc, #136] @ 965ec0 <__cxa_atexit@plt+0x959944> │ │ │ │ + bcc 965e70 <__cxa_atexit@plt+0x9598f4> │ │ │ │ + ldr sl, [pc, #136] @ 965e8c <__cxa_atexit@plt+0x959910> │ │ │ │ + ldr lr, [pc, #136] @ 965e90 <__cxa_atexit@plt+0x959914> │ │ │ │ add r2, r8, #39 @ 0x27 │ │ │ │ ldr r9, [r8, #31] │ │ │ │ add lr, pc, lr │ │ │ │ ldm r2, {r0, r1, r2} │ │ │ │ ldr r3, [r8, #51] @ 0x33 │ │ │ │ str lr, [r6, #4]! │ │ │ │ add sl, pc, sl │ │ │ │ add lr, r6, #12 │ │ │ │ str r6, [r5] │ │ │ │ str sl, [r7] │ │ │ │ str r1, [r6, #8] │ │ │ │ stm lr, {r0, r2, r3} │ │ │ │ - ldr r6, [pc, #88] @ 965ec4 <__cxa_atexit@plt+0x959948> │ │ │ │ + ldr r6, [pc, #88] @ 965e94 <__cxa_atexit@plt+0x959918> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r2, r6, #1 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r2 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 965eb8 <__cxa_atexit@plt+0x95993c> │ │ │ │ + ldr r7, [pc, #32] @ 965e88 <__cxa_atexit@plt+0x95990c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmpeq r9, #28, 2 │ │ │ │ + cmpeq r9, #76, 2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - orreq r1, r0, #56, 26 @ 0xe00 │ │ │ │ - cmpeq r9, #216 @ 0xd8 │ │ │ │ + orreq r1, r0, #104, 26 @ 0x1a00 │ │ │ │ + cmpeq r9, #8, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 965f38 <__cxa_atexit@plt+0x9599bc> │ │ │ │ - ldr lr, [pc, #84] @ 965f44 <__cxa_atexit@plt+0x9599c8> │ │ │ │ + bcc 965f08 <__cxa_atexit@plt+0x95998c> │ │ │ │ + ldr lr, [pc, #84] @ 965f14 <__cxa_atexit@plt+0x959998> │ │ │ │ ldr r9, [r7, #31] │ │ │ │ ldr r8, [r7, #39] @ 0x27 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ ldr r2, [r7, #47] @ 0x2f │ │ │ │ ldr r1, [r7, #51] @ 0x33 │ │ │ │ str lr, [r3, #4]! │ │ │ │ - ldr lr, [pc, #56] @ 965f48 <__cxa_atexit@plt+0x9599cc> │ │ │ │ + ldr lr, [pc, #56] @ 965f18 <__cxa_atexit@plt+0x95999c> │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 965f4c <__cxa_atexit@plt+0x9599d0> │ │ │ │ + ldr r3, [pc, #28] @ 965f1c <__cxa_atexit@plt+0x9599a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - orreq r1, r0, #124, 24 @ 0x7c00 │ │ │ │ + orreq r1, r0, #172, 24 @ 0xac00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 965f90 <__cxa_atexit@plt+0x959a14> │ │ │ │ - ldr r7, [pc, #56] @ 965fa8 <__cxa_atexit@plt+0x959a2c> │ │ │ │ + bhi 965f60 <__cxa_atexit@plt+0x9599e4> │ │ │ │ + ldr r7, [pc, #56] @ 965f78 <__cxa_atexit@plt+0x9599fc> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 965f84 <__cxa_atexit@plt+0x959a08> │ │ │ │ + beq 965f54 <__cxa_atexit@plt+0x9599d8> │ │ │ │ mov r7, r9 │ │ │ │ - b 965b68 <__cxa_atexit@plt+0x9595ec> │ │ │ │ + b 965b38 <__cxa_atexit@plt+0x9595bc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ 965fac <__cxa_atexit@plt+0x959a30> │ │ │ │ + ldr r7, [pc, #16] @ 965f7c <__cxa_atexit@plt+0x959a00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ - cmpeq r9, #0 │ │ │ │ - cmpeq r9, #4 │ │ │ │ + cmpeq r9, #48 @ 0x30 │ │ │ │ + cmpeq r9, #52 @ 0x34 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96600c <__cxa_atexit@plt+0x959a90> │ │ │ │ - ldr r3, [pc, #72] @ 96601c <__cxa_atexit@plt+0x959aa0> │ │ │ │ + bhi 965fdc <__cxa_atexit@plt+0x959a60> │ │ │ │ + ldr r3, [pc, #72] @ 965fec <__cxa_atexit@plt+0x959a70> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 965ffc <__cxa_atexit@plt+0x959a80> │ │ │ │ + beq 965fcc <__cxa_atexit@plt+0x959a50> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 966004 <__cxa_atexit@plt+0x959a88> │ │ │ │ + bne 965fd4 <__cxa_atexit@plt+0x959a58> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r8, r9 │ │ │ │ - b 965dfc <__cxa_atexit@plt+0x959880> │ │ │ │ + b 965dcc <__cxa_atexit@plt+0x959850> │ │ │ │ mov r8, r9 │ │ │ │ - b 9658c4 <__cxa_atexit@plt+0x959348> │ │ │ │ - ldr r7, [pc, #12] @ 966020 <__cxa_atexit@plt+0x959aa4> │ │ │ │ + b 965894 <__cxa_atexit@plt+0x959318> │ │ │ │ + ldr r7, [pc, #12] @ 965ff0 <__cxa_atexit@plt+0x959a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq r9, #184, 30 @ 0x2e0 │ │ │ │ - cmpeq r9, #148, 30 @ 0x250 │ │ │ │ + cmpeq r9, #232, 30 @ 0x3a0 │ │ │ │ + cmpeq r9, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 96604c <__cxa_atexit@plt+0x959ad0> │ │ │ │ - b 965dfc <__cxa_atexit@plt+0x959880> │ │ │ │ - b 9658c4 <__cxa_atexit@plt+0x959348> │ │ │ │ - cmpeq r9, #140, 30 @ 0x230 │ │ │ │ + bne 96601c <__cxa_atexit@plt+0x959aa0> │ │ │ │ + b 965dcc <__cxa_atexit@plt+0x959850> │ │ │ │ + b 965894 <__cxa_atexit@plt+0x959318> │ │ │ │ + cmpeq r9, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 966088 <__cxa_atexit@plt+0x959b0c> │ │ │ │ - ldr r3, [pc, #32] @ 966090 <__cxa_atexit@plt+0x959b14> │ │ │ │ + bhi 966058 <__cxa_atexit@plt+0x959adc> │ │ │ │ + ldr r3, [pc, #32] @ 966060 <__cxa_atexit@plt+0x959ae4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #20] @ 966094 <__cxa_atexit@plt+0x959b18> │ │ │ │ + ldr r3, [pc, #20] @ 966064 <__cxa_atexit@plt+0x959ae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ stmib r5, {r3, r7} │ │ │ │ - b ea0ce4 <__cxa_atexit@plt+0xe94768> │ │ │ │ + b ea0cac <__cxa_atexit@plt+0xe94730> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmnpeq pc, #136, 28 @ p-variant is OBSOLETE @ 0x880 │ │ │ │ + cmnpeq pc, #184, 28 @ p-variant is OBSOLETE @ 0xb80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ - bcc 9660dc <__cxa_atexit@plt+0x959b60> │ │ │ │ - ldr r2, [pc, #48] @ 9660f4 <__cxa_atexit@plt+0x959b78> │ │ │ │ + bcc 9660ac <__cxa_atexit@plt+0x959b30> │ │ │ │ + ldr r2, [pc, #48] @ 9660c4 <__cxa_atexit@plt+0x959b48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stmib r3, {r2, r7, r8, r9, sl} │ │ │ │ sub r7, r6, #19 │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9660f8 <__cxa_atexit@plt+0x959b7c> │ │ │ │ + ldr r3, [pc, #20] @ 9660c8 <__cxa_atexit@plt+0x959b4c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r0, r0, #104, 28 @ 0x680 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r0, r0, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 966150 <__cxa_atexit@plt+0x959bd4> │ │ │ │ + bcc 966120 <__cxa_atexit@plt+0x959ba4> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ - ldr lr, [pc, #68] @ 966168 <__cxa_atexit@plt+0x959bec> │ │ │ │ + ldr lr, [pc, #68] @ 966138 <__cxa_atexit@plt+0x959bbc> │ │ │ │ sub r8, r5, #16 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldm r8, {r1, r7, r8} │ │ │ │ ldr r2, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str lr, [r3, #4] │ │ │ │ add lr, r3, #16 │ │ │ │ stm lr, {r1, r7, r8} │ │ │ │ sub r7, r6, #19 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 96616c <__cxa_atexit@plt+0x959bf0> │ │ │ │ + ldr r3, [pc, #20] @ 96613c <__cxa_atexit@plt+0x959bc0> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - orreq r0, r0, #4, 28 @ 0x40 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + orreq r0, r0, #52, 28 @ 0x340 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq r9, #120, 28 @ 0x780 │ │ │ │ + cmpeq r9, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9661b8 <__cxa_atexit@plt+0x959c3c> │ │ │ │ + bhi 966188 <__cxa_atexit@plt+0x959c0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #60] @ 9661d4 <__cxa_atexit@plt+0x959c58> │ │ │ │ + ldr r2, [pc, #60] @ 9661a4 <__cxa_atexit@plt+0x959c28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9661c0 <__cxa_atexit@plt+0x959c44> │ │ │ │ + bhi 966190 <__cxa_atexit@plt+0x959c14> │ │ │ │ str r8, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 96629c <__cxa_atexit@plt+0x959d20> │ │ │ │ + b 96626c <__cxa_atexit@plt+0x959cf0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9661d8 <__cxa_atexit@plt+0x959c5c> │ │ │ │ + ldr r7, [pc, #16] @ 9661a8 <__cxa_atexit@plt+0x959c2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmnpeq pc, #112, 26 @ p-variant is OBSOLETE @ 0x1c00 │ │ │ │ - cmpeq r9, #32, 28 @ 0x200 │ │ │ │ - cmpeq r9, #244, 26 @ 0x3d00 │ │ │ │ + cmnpeq pc, #160, 26 @ p-variant is OBSOLETE @ 0x2800 │ │ │ │ + cmpeq r9, #80, 28 @ 0x500 │ │ │ │ + cmpeq r9, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 966238 <__cxa_atexit@plt+0x959cbc> │ │ │ │ - ldr r1, [pc, #68] @ 966240 <__cxa_atexit@plt+0x959cc4> │ │ │ │ - ldr r2, [pc, #68] @ 966244 <__cxa_atexit@plt+0x959cc8> │ │ │ │ + bhi 966208 <__cxa_atexit@plt+0x959c8c> │ │ │ │ + ldr r1, [pc, #68] @ 966210 <__cxa_atexit@plt+0x959c94> │ │ │ │ + ldr r2, [pc, #68] @ 966214 <__cxa_atexit@plt+0x959c98> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r7, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 966228 <__cxa_atexit@plt+0x959cac> │ │ │ │ + beq 9661f8 <__cxa_atexit@plt+0x959c7c> │ │ │ │ ldr r8, [r2, #11] │ │ │ │ mov r7, r2 │ │ │ │ - b a5ea18 <__cxa_atexit@plt+0xa5249c> │ │ │ │ + b a5e9e8 <__cxa_atexit@plt+0xa5246c> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmnpeq pc, #4, 26 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ - cmpeq r9, #136, 26 @ 0x2200 │ │ │ │ + cmnpeq pc, #52, 26 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + cmpeq r9, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #11] │ │ │ │ add r5, r5, #4 │ │ │ │ - b a5ea18 <__cxa_atexit@plt+0xa5249c> │ │ │ │ + b a5e9e8 <__cxa_atexit@plt+0xa5246c> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 966288 <__cxa_atexit@plt+0x959d0c> │ │ │ │ + bhi 966258 <__cxa_atexit@plt+0x959cdc> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 96629c <__cxa_atexit@plt+0x959d20> │ │ │ │ - ldr r7, [pc, #8] @ 966298 <__cxa_atexit@plt+0x959d1c> │ │ │ │ + b 96626c <__cxa_atexit@plt+0x959cf0> │ │ │ │ + ldr r7, [pc, #8] @ 966268 <__cxa_atexit@plt+0x959cec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #92, 26 @ 0x1700 │ │ │ │ + cmpeq r9, #140, 26 @ 0x2300 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ sub r3, r5, #4 │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 9662f4 <__cxa_atexit@plt+0x959d78> │ │ │ │ + beq 9662c4 <__cxa_atexit@plt+0x959d48> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96630c <__cxa_atexit@plt+0x959d90> │ │ │ │ + bne 9662dc <__cxa_atexit@plt+0x959d60> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ands r1, r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ - beq 96632c <__cxa_atexit@plt+0x959db0> │ │ │ │ + beq 9662fc <__cxa_atexit@plt+0x959d80> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 9662a8 <__cxa_atexit@plt+0x959d2c> │ │ │ │ - ldr r7, [pc, #108] @ 966348 <__cxa_atexit@plt+0x959dcc> │ │ │ │ + bne 966278 <__cxa_atexit@plt+0x959cfc> │ │ │ │ + ldr r7, [pc, #108] @ 966318 <__cxa_atexit@plt+0x959d9c> │ │ │ │ ldr r8, [r2, #17] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r7, [pc, #92] @ 96634c <__cxa_atexit@plt+0x959dd0> │ │ │ │ + ldr r7, [pc, #92] @ 96631c <__cxa_atexit@plt+0x959da0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r5, [pc, #84] @ 966350 <__cxa_atexit@plt+0x959dd4> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r5, [pc, #84] @ 966320 <__cxa_atexit@plt+0x959da4> │ │ │ │ ldr r0, [r7] │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 966354 <__cxa_atexit@plt+0x959dd8> │ │ │ │ + ldr r7, [pc, #64] @ 966324 <__cxa_atexit@plt+0x959da8> │ │ │ │ ldr r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 966358 <__cxa_atexit@plt+0x959ddc> │ │ │ │ + ldr r7, [pc, #36] @ 966328 <__cxa_atexit@plt+0x959dac> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - orreq r1, r0, #192, 16 @ 0xc00000 │ │ │ │ + orreq r1, r0, #240, 16 @ 0xf00000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmpeq r9, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq r9, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9663c0 <__cxa_atexit@plt+0x959e44> │ │ │ │ - ldr r3, [pc, #100] @ 9663e0 <__cxa_atexit@plt+0x959e64> │ │ │ │ + bne 966390 <__cxa_atexit@plt+0x959e14> │ │ │ │ + ldr r3, [pc, #100] @ 9663b0 <__cxa_atexit@plt+0x959e34> │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r2, #6] │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 9663cc <__cxa_atexit@plt+0x959e50> │ │ │ │ + beq 96639c <__cxa_atexit@plt+0x959e20> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 9663d4 <__cxa_atexit@plt+0x959e58> │ │ │ │ - ldr r3, [pc, #60] @ 9663e4 <__cxa_atexit@plt+0x959e68> │ │ │ │ + bne 9663a4 <__cxa_atexit@plt+0x959e28> │ │ │ │ + ldr r3, [pc, #60] @ 9663b4 <__cxa_atexit@plt+0x959e38> │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #17] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #44] @ 9663e8 <__cxa_atexit@plt+0x959e6c> │ │ │ │ + ldr r7, [pc, #44] @ 9663b8 <__cxa_atexit@plt+0x959e3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 96629c <__cxa_atexit@plt+0x959d20> │ │ │ │ + b 96626c <__cxa_atexit@plt+0x959cf0> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - orreq r1, r0, #244, 14 @ 0x3d00000 │ │ │ │ - cmpeq r9, #252, 22 @ 0x3f000 │ │ │ │ + orreq r1, r0, #36, 16 @ 0x240000 │ │ │ │ + cmpeq r9, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 966424 <__cxa_atexit@plt+0x959ea8> │ │ │ │ - ldr r3, [pc, #36] @ 966430 <__cxa_atexit@plt+0x959eb4> │ │ │ │ + bne 9663f4 <__cxa_atexit@plt+0x959e78> │ │ │ │ + ldr r3, [pc, #36] @ 966400 <__cxa_atexit@plt+0x959e84> │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r7, #17] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #20] @ 966434 <__cxa_atexit@plt+0x959eb8> │ │ │ │ + ldr r7, [pc, #20] @ 966404 <__cxa_atexit@plt+0x959e88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 96629c <__cxa_atexit@plt+0x959d20> │ │ │ │ + b 96626c <__cxa_atexit@plt+0x959cf0> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - orreq r1, r0, #144, 14 @ 0x2400000 │ │ │ │ - cmpeq r9, #176, 22 @ 0x2c000 │ │ │ │ + orreq r1, r0, #192, 14 @ 0x3000000 │ │ │ │ + cmpeq r9, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9664f0 <__cxa_atexit@plt+0x959f74> │ │ │ │ + bne 9664c0 <__cxa_atexit@plt+0x959f44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9664fc <__cxa_atexit@plt+0x959f80> │ │ │ │ - ldr r7, [pc, #164] @ 96650c <__cxa_atexit@plt+0x959f90> │ │ │ │ - ldr r2, [pc, #164] @ 966510 <__cxa_atexit@plt+0x959f94> │ │ │ │ + bcc 9664cc <__cxa_atexit@plt+0x959f50> │ │ │ │ + ldr r7, [pc, #164] @ 9664dc <__cxa_atexit@plt+0x959f60> │ │ │ │ + ldr r2, [pc, #164] @ 9664e0 <__cxa_atexit@plt+0x959f64> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r1, #12]! │ │ │ │ - ldr r2, [pc, #140] @ 966514 <__cxa_atexit@plt+0x959f98> │ │ │ │ + ldr r2, [pc, #140] @ 9664e4 <__cxa_atexit@plt+0x959f68> │ │ │ │ mov r0, r6 │ │ │ │ mov lr, r6 │ │ │ │ sub sl, r3, #19 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r0, #28]! │ │ │ │ ldmdb r5, {r2, r7, r8} │ │ │ │ - ldr r9, [pc, #116] @ 966518 <__cxa_atexit@plt+0x959f9c> │ │ │ │ + ldr r9, [pc, #116] @ 9664e8 <__cxa_atexit@plt+0x959f6c> │ │ │ │ str r2, [r6, #8] │ │ │ │ str r7, [r6, #20] │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [lr, #40]! @ 0x28 │ │ │ │ str r8, [r6, #24] │ │ │ │ str r6, [r6, #48] @ 0x30 │ │ │ │ - ldr r2, [pc, #92] @ 96651c <__cxa_atexit@plt+0x959fa0> │ │ │ │ + ldr r2, [pc, #92] @ 9664ec <__cxa_atexit@plt+0x959f70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r6, #56] @ 0x38 │ │ │ │ str r0, [r6, #60] @ 0x3c │ │ │ │ str r2, [r6, #52] @ 0x34 │ │ │ │ - ldr r7, [pc, #76] @ 966520 <__cxa_atexit@plt+0x959fa4> │ │ │ │ + ldr r7, [pc, #76] @ 9664f0 <__cxa_atexit@plt+0x959f74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str sl, [r6, #68] @ 0x44 │ │ │ │ str r1, [r6, #72] @ 0x48 │ │ │ │ str r7, [r6, #64] @ 0x40 │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 96629c <__cxa_atexit@plt+0x959d20> │ │ │ │ + b 96626c <__cxa_atexit@plt+0x959cf0> │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ - orreq r0, r0, #124, 6 @ 0xf0000001 │ │ │ │ + orreq r0, r0, #172, 6 @ 0xb0000002 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ - orreq r1, r0, #180, 12 @ 0xb400000 │ │ │ │ - cmnpeq pc, #80, 20 @ p-variant is OBSOLETE @ 0x50000 │ │ │ │ - cmpeq r9, #212, 20 @ 0xd4000 │ │ │ │ + orreq r1, r0, #228, 12 @ 0xe400000 │ │ │ │ + cmnpeq pc, #128, 20 @ p-variant is OBSOLETE @ 0x80000 │ │ │ │ + cmpeq r9, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9665a0 <__cxa_atexit@plt+0x95a024> │ │ │ │ - ldr r7, [pc, #128] @ 9665c8 <__cxa_atexit@plt+0x95a04c> │ │ │ │ + bhi 966570 <__cxa_atexit@plt+0x959ff4> │ │ │ │ + ldr r7, [pc, #128] @ 966598 <__cxa_atexit@plt+0x95a01c> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ - beq 966590 <__cxa_atexit@plt+0x95a014> │ │ │ │ - ldr r7, [pc, #108] @ 9665cc <__cxa_atexit@plt+0x95a050> │ │ │ │ + beq 966560 <__cxa_atexit@plt+0x959fe4> │ │ │ │ + ldr r7, [pc, #108] @ 96659c <__cxa_atexit@plt+0x95a020> │ │ │ │ ldr r9, [r8, #23] │ │ │ │ ldr r3, [r8, #35] @ 0x23 │ │ │ │ ldr r1, [r8, #39] @ 0x27 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r5, #-4] │ │ │ │ - bhi 9665b0 <__cxa_atexit@plt+0x95a034> │ │ │ │ + bhi 966580 <__cxa_atexit@plt+0x95a004> │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 96629c <__cxa_atexit@plt+0x959d20> │ │ │ │ + b 96626c <__cxa_atexit@plt+0x959cf0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 9665d4 <__cxa_atexit@plt+0x95a058> │ │ │ │ + ldr r7, [pc, #44] @ 9665a4 <__cxa_atexit@plt+0x95a028> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9665d0 <__cxa_atexit@plt+0x95a054> │ │ │ │ + ldr r7, [pc, #24] @ 9665a0 <__cxa_atexit@plt+0x95a024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq r9, #48, 20 @ 0x30000 │ │ │ │ - cmpeq r9, #104, 20 @ 0x68000 │ │ │ │ - cmpeq r9, #36, 20 @ 0x24000 │ │ │ │ + cmpeq r9, #96, 20 @ 0x60000 │ │ │ │ + cmpeq r9, #152, 20 @ 0x98000 │ │ │ │ + cmpeq r9, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r8, [r7, #35] @ 0x23 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ - ldr r2, [pc, #60] @ 966634 <__cxa_atexit@plt+0x95a0b8> │ │ │ │ + ldr r2, [pc, #60] @ 966604 <__cxa_atexit@plt+0x95a088> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 966620 <__cxa_atexit@plt+0x95a0a4> │ │ │ │ + bhi 9665f0 <__cxa_atexit@plt+0x95a074> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 96629c <__cxa_atexit@plt+0x959d20> │ │ │ │ - ldr r7, [pc, #16] @ 966638 <__cxa_atexit@plt+0x95a0bc> │ │ │ │ + b 96626c <__cxa_atexit@plt+0x959cf0> │ │ │ │ + ldr r7, [pc, #16] @ 966608 <__cxa_atexit@plt+0x95a08c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #192, 18 @ 0x300000 │ │ │ │ - cmpeq r9, #192, 20 @ 0xc0000 │ │ │ │ + cmpeq r9, #240, 18 @ 0x3c0000 │ │ │ │ + cmpeq r9, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #72] @ 96669c <__cxa_atexit@plt+0x95a120> │ │ │ │ + ldr r7, [pc, #72] @ 96666c <__cxa_atexit@plt+0x95a0f0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96668c <__cxa_atexit@plt+0x95a110> │ │ │ │ - ldr r7, [pc, #52] @ 9666a0 <__cxa_atexit@plt+0x95a124> │ │ │ │ + bhi 96665c <__cxa_atexit@plt+0x95a0e0> │ │ │ │ + ldr r7, [pc, #52] @ 966670 <__cxa_atexit@plt+0x95a0f4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 966680 <__cxa_atexit@plt+0x95a104> │ │ │ │ + beq 966650 <__cxa_atexit@plt+0x95a0d4> │ │ │ │ mov r7, r8 │ │ │ │ - b 95b64c <__cxa_atexit@plt+0x94f0d0> │ │ │ │ + b 95b61c <__cxa_atexit@plt+0x94f0a0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9666a4 <__cxa_atexit@plt+0x95a128> │ │ │ │ + ldr r7, [pc, #16] @ 966674 <__cxa_atexit@plt+0x95a0f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xffff4fd8 │ │ │ │ - cmpeq r9, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq r9, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 9668a8 <__cxa_atexit@plt+0x95a32c> │ │ │ │ + b 966878 <__cxa_atexit@plt+0x95a2fc> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 96677c <__cxa_atexit@plt+0x95a200> │ │ │ │ + b 96674c <__cxa_atexit@plt+0x95a1d0> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 966734 <__cxa_atexit@plt+0x95a1b8> │ │ │ │ + bhi 966704 <__cxa_atexit@plt+0x95a188> │ │ │ │ ldr r2, [r1, #6] │ │ │ │ ldr r7, [r1, #2] │ │ │ │ ldr r9, [r1, #10] │ │ │ │ - ldr r1, [pc, #64] @ 966740 <__cxa_atexit@plt+0x95a1c4> │ │ │ │ + ldr r1, [pc, #64] @ 966710 <__cxa_atexit@plt+0x95a194> │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r7, r9} │ │ │ │ - beq 966724 <__cxa_atexit@plt+0x95a1a8> │ │ │ │ + beq 9666f4 <__cxa_atexit@plt+0x95a178> │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 96677c <__cxa_atexit@plt+0x95a200> │ │ │ │ + b 96674c <__cxa_atexit@plt+0x95a1d0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -2451574,43 +2451562,43 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ str r3, [r5] │ │ │ │ - b 96677c <__cxa_atexit@plt+0x95a200> │ │ │ │ + b 96674c <__cxa_atexit@plt+0x95a1d0> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #32 │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 966868 <__cxa_atexit@plt+0x95a2ec> │ │ │ │ + bcc 966838 <__cxa_atexit@plt+0x95a2bc> │ │ │ │ str r4, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [r5] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ sub fp, r9, r8 │ │ │ │ sub r4, r5, sl │ │ │ │ cmp fp, r4 │ │ │ │ - ble 96681c <__cxa_atexit@plt+0x95a2a0> │ │ │ │ + ble 9667ec <__cxa_atexit@plt+0x95a270> │ │ │ │ add r3, r8, r3 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r2, r4 │ │ │ │ bl b7f0 │ │ │ │ - ldr r3, [pc, #184] @ 966888 <__cxa_atexit@plt+0x95a30c> │ │ │ │ + ldr r3, [pc, #184] @ 966858 <__cxa_atexit@plt+0x95a2dc> │ │ │ │ ldr r1, [sp, #8] │ │ │ │ - ldr fp, [pc, #180] @ 96688c <__cxa_atexit@plt+0x95a310> │ │ │ │ + ldr fp, [pc, #180] @ 96685c <__cxa_atexit@plt+0x95a2e0> │ │ │ │ add r3, pc, r3 │ │ │ │ sub r0, r1, #26 │ │ │ │ add r2, r4, r8 │ │ │ │ ldr fp, [pc, fp] │ │ │ │ str r5, [r6, #32] │ │ │ │ ldr r5, [sp] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ @@ -2451628,131 +2451616,131 @@ │ │ │ │ add r3, r8, r3 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r2, fp │ │ │ │ ldr r9, [r7, #8] │ │ │ │ bl b7f0 │ │ │ │ str r5, [r6, #12]! │ │ │ │ - ldr r2, [pc, #68] @ 966884 <__cxa_atexit@plt+0x95a308> │ │ │ │ + ldr r2, [pc, #68] @ 966854 <__cxa_atexit@plt+0x95a2d8> │ │ │ │ add r3, sl, fp │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [sp] │ │ │ │ ldr r4, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ add r5, r7, #4 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ stmdb r6, {r2, r3} │ │ │ │ sub r8, r7, #27 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d980 <__cxa_atexit@plt+0xd11404> │ │ │ │ + b d1d950 <__cxa_atexit@plt+0xd113d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r6, r2 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmnpeq pc, #4, 18 @ p-variant is OBSOLETE @ 0x10000 │ │ │ │ + cmnpeq pc, #52, 18 @ p-variant is OBSOLETE @ 0xd0000 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ - cmnpeq pc, #104, 18 @ p-variant is OBSOLETE @ 0x1a0000 │ │ │ │ + cmnpeq pc, #152, 18 @ p-variant is OBSOLETE @ 0x260000 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 966918 <__cxa_atexit@plt+0x95a39c> │ │ │ │ - ldr r7, [pc, #136] @ 966948 <__cxa_atexit@plt+0x95a3cc> │ │ │ │ + bhi 9668e8 <__cxa_atexit@plt+0x95a36c> │ │ │ │ + ldr r7, [pc, #136] @ 966918 <__cxa_atexit@plt+0x95a39c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8, sl} │ │ │ │ - beq 966904 <__cxa_atexit@plt+0x95a388> │ │ │ │ + beq 9668d4 <__cxa_atexit@plt+0x95a358> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 966934 <__cxa_atexit@plt+0x95a3b8> │ │ │ │ + bcc 966904 <__cxa_atexit@plt+0x95a388> │ │ │ │ ldr r7, [r9, #7] │ │ │ │ - ldr r3, [pc, #104] @ 966950 <__cxa_atexit@plt+0x95a3d4> │ │ │ │ + ldr r3, [pc, #104] @ 966920 <__cxa_atexit@plt+0x95a3a4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #4]! │ │ │ │ stmib r2, {r7, r8} │ │ │ │ ldr r9, [r7, #4] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, #0 │ │ │ │ - b 96677c <__cxa_atexit@plt+0x95a200> │ │ │ │ + b 96674c <__cxa_atexit@plt+0x95a1d0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 96694c <__cxa_atexit@plt+0x95a3d0> │ │ │ │ + ldr r7, [pc, #44] @ 96691c <__cxa_atexit@plt+0x95a3a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq r9, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq r9, #36, 14 @ 0x900000 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9669a4 <__cxa_atexit@plt+0x95a428> │ │ │ │ + bcc 966974 <__cxa_atexit@plt+0x95a3f8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #52] @ 9669b0 <__cxa_atexit@plt+0x95a434> │ │ │ │ + ldr r2, [pc, #52] @ 966980 <__cxa_atexit@plt+0x95a404> │ │ │ │ ldmib r5, {r1, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ ldr r9, [r7, #4] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 96677c <__cxa_atexit@plt+0x95a200> │ │ │ │ + b 96674c <__cxa_atexit@plt+0x95a1d0> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 966a1c <__cxa_atexit@plt+0x95a4a0> │ │ │ │ + bhi 9669ec <__cxa_atexit@plt+0x95a470> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ - ldr r7, [pc, #72] @ 966a24 <__cxa_atexit@plt+0x95a4a8> │ │ │ │ + ldr r7, [pc, #72] @ 9669f4 <__cxa_atexit@plt+0x95a478> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - beq 966a0c <__cxa_atexit@plt+0x95a490> │ │ │ │ + beq 9669dc <__cxa_atexit@plt+0x95a460> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr sl, [r8, #3] │ │ │ │ mov r8, r2 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #46 @ 0x2e │ │ │ │ strb r7, [sl], #1 │ │ │ │ - b 9668a8 <__cxa_atexit@plt+0x95a32c> │ │ │ │ + b 966878 <__cxa_atexit@plt+0x95a2fc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ @@ -2451761,38 +2451749,38 @@ │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r9, [r5, #8]! │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, #46 @ 0x2e │ │ │ │ strb r7, [sl], #1 │ │ │ │ - b 9668a8 <__cxa_atexit@plt+0x95a32c> │ │ │ │ + b 966878 <__cxa_atexit@plt+0x95a2fc> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 966b04 <__cxa_atexit@plt+0x95a588> │ │ │ │ + b 966ad4 <__cxa_atexit@plt+0x95a558> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 966abc <__cxa_atexit@plt+0x95a540> │ │ │ │ + bhi 966a8c <__cxa_atexit@plt+0x95a510> │ │ │ │ ldr r2, [r1, #6] │ │ │ │ ldr r7, [r1, #2] │ │ │ │ ldr r9, [r1, #10] │ │ │ │ - ldr r1, [pc, #64] @ 966ac8 <__cxa_atexit@plt+0x95a54c> │ │ │ │ + ldr r1, [pc, #64] @ 966a98 <__cxa_atexit@plt+0x95a51c> │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r7, r9} │ │ │ │ - beq 966aac <__cxa_atexit@plt+0x95a530> │ │ │ │ + beq 966a7c <__cxa_atexit@plt+0x95a500> │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 966b04 <__cxa_atexit@plt+0x95a588> │ │ │ │ + b 966ad4 <__cxa_atexit@plt+0x95a558> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -2451800,42 +2451788,42 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ str r3, [r5] │ │ │ │ - b 966b04 <__cxa_atexit@plt+0x95a588> │ │ │ │ + b 966ad4 <__cxa_atexit@plt+0x95a558> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ mov lr, r9 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 966c20 <__cxa_atexit@plt+0x95a6a4> │ │ │ │ + bcc 966bf0 <__cxa_atexit@plt+0x95a674> │ │ │ │ ldr r9, [r5] │ │ │ │ stmib sp, {r3, r4, fp} │ │ │ │ ldr r3, [r7, #16] │ │ │ │ sub r4, lr, r8 │ │ │ │ sub fp, r9, sl │ │ │ │ cmp r4, fp │ │ │ │ - ble 966b9c <__cxa_atexit@plt+0x95a620> │ │ │ │ + ble 966b6c <__cxa_atexit@plt+0x95a5f0> │ │ │ │ add r4, r8, r3 │ │ │ │ add r1, r4, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r2, fp │ │ │ │ mov r4, lr │ │ │ │ bl b7f0 │ │ │ │ - ldr r1, [pc, #240] @ 966c44 <__cxa_atexit@plt+0x95a6c8> │ │ │ │ + ldr r1, [pc, #240] @ 966c14 <__cxa_atexit@plt+0x95a698> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - ldr sl, [pc, #236] @ 966c48 <__cxa_atexit@plt+0x95a6cc> │ │ │ │ + ldr sl, [pc, #236] @ 966c18 <__cxa_atexit@plt+0x95a69c> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, fp, r8 │ │ │ │ mov lr, #1 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ add r1, r6, #12 │ │ │ │ stm r1, {r0, r4, sl} │ │ │ │ @@ -2451857,25 +2451845,25 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr fp, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ bl b7f0 │ │ │ │ add sl, sl, r4 │ │ │ │ sub r4, r9, sl │ │ │ │ cmp r4, #1 │ │ │ │ - blt 966bec <__cxa_atexit@plt+0x95a670> │ │ │ │ + blt 966bbc <__cxa_atexit@plt+0x95a640> │ │ │ │ mov r9, fp │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r8, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ mov r7, #46 @ 0x2e │ │ │ │ strb r7, [sl], #1 │ │ │ │ - b 9668a8 <__cxa_atexit@plt+0x95a32c> │ │ │ │ + b 966878 <__cxa_atexit@plt+0x95a2fc> │ │ │ │ str sl, [r6, #16]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r4, [pc, #68] @ 966c40 <__cxa_atexit@plt+0x95a6c4> │ │ │ │ + ldr r4, [pc, #68] @ 966c10 <__cxa_atexit@plt+0x95a694> │ │ │ │ mov r3, #1 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r7, [r6, #-8] │ │ │ │ ldr r7, [sp, #4] │ │ │ │ str r4, [r6, #-12] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ @@ -2451886,40 +2451874,40 @@ │ │ │ │ mov r6, #32 │ │ │ │ str r8, [r5, #-12]! │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - cmnpeq pc, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ + cmnpeq pc, #124, 10 @ p-variant is OBSOLETE @ 0x1f000000 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ - cmnpeq pc, #228, 10 @ p-variant is OBSOLETE @ 0x39000000 │ │ │ │ + cmnpeq pc, #20, 12 @ p-variant is OBSOLETE @ 0x1400000 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 966cb8 <__cxa_atexit@plt+0x95a73c> │ │ │ │ + bhi 966c88 <__cxa_atexit@plt+0x95a70c> │ │ │ │ ldr r7, [r2, #2] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ - ldr r1, [pc, #76] @ 966cc4 <__cxa_atexit@plt+0x95a748> │ │ │ │ + ldr r1, [pc, #76] @ 966c94 <__cxa_atexit@plt+0x95a718> │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ - beq 966ca8 <__cxa_atexit@plt+0x95a72c> │ │ │ │ + beq 966c78 <__cxa_atexit@plt+0x95a6fc> │ │ │ │ ldr r3, [r8, #7] │ │ │ │ ldr sl, [r8, #3] │ │ │ │ mov r8, #0 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ strb r3, [sl], #1 │ │ │ │ ldr r9, [r2, #4] │ │ │ │ - b 966b04 <__cxa_atexit@plt+0x95a588> │ │ │ │ + b 966ad4 <__cxa_atexit@plt+0x95a558> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @@ -2451931,38 +2451919,38 @@ │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ mov r8, #0 │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r3, [r5] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ strb r3, [sl], #1 │ │ │ │ ldr r9, [r2, #4] │ │ │ │ - b 966b04 <__cxa_atexit@plt+0x95a588> │ │ │ │ + b 966ad4 <__cxa_atexit@plt+0x95a558> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 966dac <__cxa_atexit@plt+0x95a830> │ │ │ │ + b 966d7c <__cxa_atexit@plt+0x95a800> │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r2, r1 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 966d64 <__cxa_atexit@plt+0x95a7e8> │ │ │ │ + bhi 966d34 <__cxa_atexit@plt+0x95a7b8> │ │ │ │ ldr r2, [r1, #6] │ │ │ │ ldr r7, [r1, #2] │ │ │ │ ldr r9, [r1, #10] │ │ │ │ - ldr r1, [pc, #64] @ 966d70 <__cxa_atexit@plt+0x95a7f4> │ │ │ │ + ldr r1, [pc, #64] @ 966d40 <__cxa_atexit@plt+0x95a7c4> │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmdb r5, {r1, r7, r9} │ │ │ │ - beq 966d54 <__cxa_atexit@plt+0x95a7d8> │ │ │ │ + beq 966d24 <__cxa_atexit@plt+0x95a7a8> │ │ │ │ ldr sl, [r8, #3] │ │ │ │ ldr r3, [r8, #7] │ │ │ │ mov r8, r2 │ │ │ │ str r3, [r5] │ │ │ │ - b 966dac <__cxa_atexit@plt+0x95a830> │ │ │ │ + b 966d7c <__cxa_atexit@plt+0x95a800> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ @@ -2451970,44 +2451958,44 @@ │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r5, #12]! │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldmdb r5, {r7, r9} │ │ │ │ str r3, [r5] │ │ │ │ - b 966dac <__cxa_atexit@plt+0x95a830> │ │ │ │ + b 966d7c <__cxa_atexit@plt+0x95a800> │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov lr, r9 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 966ee8 <__cxa_atexit@plt+0x95a96c> │ │ │ │ + bcc 966eb8 <__cxa_atexit@plt+0x95a93c> │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r3, [r7, #16] │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ sub fp, lr, r8 │ │ │ │ sub r4, r0, sl │ │ │ │ cmp fp, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - ble 966e4c <__cxa_atexit@plt+0x95a8d0> │ │ │ │ + ble 966e1c <__cxa_atexit@plt+0x95a8a0> │ │ │ │ add r3, r8, r3 │ │ │ │ mov r0, sl │ │ │ │ add r1, r3, #8 │ │ │ │ mov r2, r4 │ │ │ │ mov sl, lr │ │ │ │ bl b7f0 │ │ │ │ - ldr r3, [pc, #256] @ 966f08 <__cxa_atexit@plt+0x95a98c> │ │ │ │ - ldr r0, [pc, #256] @ 966f0c <__cxa_atexit@plt+0x95a990> │ │ │ │ + ldr r3, [pc, #256] @ 966ed8 <__cxa_atexit@plt+0x95a95c> │ │ │ │ + ldr r0, [pc, #256] @ 966edc <__cxa_atexit@plt+0x95a960> │ │ │ │ add r2, r4, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov lr, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmib r9, {r3, r7} │ │ │ │ str r2, [r9, #12] │ │ │ │ ldr r7, [sp, #12] │ │ │ │ @@ -2452031,29 +2452019,29 @@ │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ bl b7f0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ add sl, sl, fp │ │ │ │ sub r4, r4, sl │ │ │ │ cmp r4, #1 │ │ │ │ - blt 966eb4 <__cxa_atexit@plt+0x95a938> │ │ │ │ + blt 966e84 <__cxa_atexit@plt+0x95a908> │ │ │ │ mov r7, #58 @ 0x3a │ │ │ │ strb r7, [sl], #1 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r7, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, r3 │ │ │ │ - b 966b04 <__cxa_atexit@plt+0x95a588> │ │ │ │ + b 966ad4 <__cxa_atexit@plt+0x95a558> │ │ │ │ str sl, [r9, #16]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r3, [pc, #64] @ 966f04 <__cxa_atexit@plt+0x95a988> │ │ │ │ + ldr r3, [pc, #64] @ 966ed4 <__cxa_atexit@plt+0x95a958> │ │ │ │ mov r4, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r4, [r9, #-4] │ │ │ │ ldr r4, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ str r7, [r9, #-8] │ │ │ │ sub r7, r6, #26 │ │ │ │ @@ -2452063,154 +2452051,154 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ bx r0 │ │ │ │ - cmnpeq pc, #132, 4 @ p-variant is OBSOLETE @ 0x40000008 │ │ │ │ + cmnpeq pc, #180, 4 @ p-variant is OBSOLETE @ 0x4000000b │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmnpeq pc, #52, 6 @ p-variant is OBSOLETE @ 0xd0000000 │ │ │ │ - cmpeq r9, #56, 2 │ │ │ │ + cmnpeq pc, #100, 6 @ p-variant is OBSOLETE @ 0x90000001 │ │ │ │ + cmpeq r9, #104, 2 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #32 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 966fb8 <__cxa_atexit@plt+0x95aa3c> │ │ │ │ - ldr r2, [pc, #140] @ 966fc0 <__cxa_atexit@plt+0x95aa44> │ │ │ │ + bhi 966f88 <__cxa_atexit@plt+0x95aa0c> │ │ │ │ + ldr r2, [pc, #140] @ 966f90 <__cxa_atexit@plt+0x95aa14> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ stmib r3, {r8, r9} │ │ │ │ - beq 966f94 <__cxa_atexit@plt+0x95aa18> │ │ │ │ - ldr r1, [pc, #112] @ 966fc4 <__cxa_atexit@plt+0x95aa48> │ │ │ │ + beq 966f64 <__cxa_atexit@plt+0x95a9e8> │ │ │ │ + ldr r1, [pc, #112] @ 966f94 <__cxa_atexit@plt+0x95aa18> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r2, #3 │ │ │ │ str r1, [r3] │ │ │ │ - beq 966fa0 <__cxa_atexit@plt+0x95aa24> │ │ │ │ - ldr r3, [pc, #92] @ 966fc8 <__cxa_atexit@plt+0x95aa4c> │ │ │ │ + beq 966f70 <__cxa_atexit@plt+0x95a9f4> │ │ │ │ + ldr r3, [pc, #92] @ 966f98 <__cxa_atexit@plt+0x95aa1c> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ ldr r0, [r2, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [r2, #7] │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r9, [r2, #19] │ │ │ │ tst r7, #3 │ │ │ │ stmib r5, {r0, r9} │ │ │ │ str r1, [r5, #12] │ │ │ │ - beq 966fb0 <__cxa_atexit@plt+0x95aa34> │ │ │ │ - b 967084 <__cxa_atexit@plt+0x95ab08> │ │ │ │ + beq 966f80 <__cxa_atexit@plt+0x95aa04> │ │ │ │ + b 967054 <__cxa_atexit@plt+0x95aad8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ - cmpeq r9, #128 @ 0x80 │ │ │ │ + cmpeq r9, #176 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 96702c <__cxa_atexit@plt+0x95aab0> │ │ │ │ + ldr r2, [pc, #76] @ 966ffc <__cxa_atexit@plt+0x95aa80> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 967018 <__cxa_atexit@plt+0x95aa9c> │ │ │ │ + beq 966fe8 <__cxa_atexit@plt+0x95aa6c> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldrd r0, [r3, #15] │ │ │ │ - ldr r3, [pc, #44] @ 967030 <__cxa_atexit@plt+0x95aab4> │ │ │ │ + ldr r3, [pc, #44] @ 967000 <__cxa_atexit@plt+0x95aa84> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r0, r1, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - beq 967024 <__cxa_atexit@plt+0x95aaa8> │ │ │ │ - b 967084 <__cxa_atexit@plt+0x95ab08> │ │ │ │ + beq 966ff4 <__cxa_atexit@plt+0x95aa78> │ │ │ │ + b 967054 <__cxa_atexit@plt+0x95aad8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq r9, #24 │ │ │ │ + cmpeq r9, #72 @ 0x48 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r3, #7] │ │ │ │ ldrd r0, [r3, #15] │ │ │ │ - ldr r3, [pc, #28] @ 967074 <__cxa_atexit@plt+0x95aaf8> │ │ │ │ + ldr r3, [pc, #28] @ 967044 <__cxa_atexit@plt+0x95aac8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r0, r1, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - beq 96706c <__cxa_atexit@plt+0x95aaf0> │ │ │ │ - b 967084 <__cxa_atexit@plt+0x95ab08> │ │ │ │ + beq 96703c <__cxa_atexit@plt+0x95aac0> │ │ │ │ + b 967054 <__cxa_atexit@plt+0x95aad8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq r9, #212, 30 @ 0x350 │ │ │ │ + cmpeq r9, #4 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 9670b8 <__cxa_atexit@plt+0x95ab3c> │ │ │ │ + beq 967088 <__cxa_atexit@plt+0x95ab0c> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9670d4 <__cxa_atexit@plt+0x95ab58> │ │ │ │ - ldr r3, [pc, #276] @ 9671b8 <__cxa_atexit@plt+0x95ac3c> │ │ │ │ + bne 9670a4 <__cxa_atexit@plt+0x95ab28> │ │ │ │ + ldr r3, [pc, #276] @ 967188 <__cxa_atexit@plt+0x95ac0c> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 967198 <__cxa_atexit@plt+0x95ac1c> │ │ │ │ - b 9671c8 <__cxa_atexit@plt+0x95ac4c> │ │ │ │ - ldr r3, [pc, #244] @ 9671b4 <__cxa_atexit@plt+0x95ac38> │ │ │ │ + beq 967168 <__cxa_atexit@plt+0x95abec> │ │ │ │ + b 967198 <__cxa_atexit@plt+0x95ac1c> │ │ │ │ + ldr r3, [pc, #244] @ 967184 <__cxa_atexit@plt+0x95ac08> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 967198 <__cxa_atexit@plt+0x95ac1c> │ │ │ │ - b 967250 <__cxa_atexit@plt+0x95acd4> │ │ │ │ - ldr r3, [pc, #208] @ 9671ac <__cxa_atexit@plt+0x95ac30> │ │ │ │ + beq 967168 <__cxa_atexit@plt+0x95abec> │ │ │ │ + b 967220 <__cxa_atexit@plt+0x95aca4> │ │ │ │ + ldr r3, [pc, #208] @ 96717c <__cxa_atexit@plt+0x95ac00> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r8, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 967198 <__cxa_atexit@plt+0x95ac1c> │ │ │ │ + beq 967168 <__cxa_atexit@plt+0x95abec> │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r3, #7] │ │ │ │ ldr ip, [r3, #3] │ │ │ │ ldr sl, [r3, #11] │ │ │ │ ldr r0, [r3, #15] │ │ │ │ - ldr r3, [pc, #156] @ 9671b0 <__cxa_atexit@plt+0x95ac34> │ │ │ │ + ldr r3, [pc, #156] @ 967180 <__cxa_atexit@plt+0x95ac04> │ │ │ │ str sl, [r5, #12] │ │ │ │ str r0, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-8]! │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5, #16] │ │ │ │ str ip, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9671a0 <__cxa_atexit@plt+0x95ac24> │ │ │ │ + beq 967170 <__cxa_atexit@plt+0x95abf4> │ │ │ │ add r2, r5, #4 │ │ │ │ add r1, r2, #12 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ ldr lr, [r7, #3] │ │ │ │ ldr r2, [r2] │ │ │ │ str r1, [sp] │ │ │ │ @@ -2452227,193 +2452215,193 @@ │ │ │ │ str r1, [lr, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ - b c62cfc <__cxa_atexit@plt+0xc56780> │ │ │ │ + b c62ccc <__cxa_atexit@plt+0xc56750> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror #8 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - cmpeq r9, #132, 28 @ 0x840 │ │ │ │ + cmpeq r9, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r3, #-4]! │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 967224 <__cxa_atexit@plt+0x95aca8> │ │ │ │ + beq 9671f4 <__cxa_atexit@plt+0x95ac78> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 967220 <__cxa_atexit@plt+0x95aca4> │ │ │ │ - ldr r7, [pc, #64] @ 96723c <__cxa_atexit@plt+0x95acc0> │ │ │ │ + bne 9671f0 <__cxa_atexit@plt+0x95ac74> │ │ │ │ + ldr r7, [pc, #64] @ 96720c <__cxa_atexit@plt+0x95ac90> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-8]! │ │ │ │ - ldr r7, [pc, #52] @ 967240 <__cxa_atexit@plt+0x95acc4> │ │ │ │ + ldr r7, [pc, #52] @ 967210 <__cxa_atexit@plt+0x95ac94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 967228 <__cxa_atexit@plt+0x95acac> │ │ │ │ + bne 9671f8 <__cxa_atexit@plt+0x95ac7c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #3 │ │ │ │ ldr r7, [r7, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 9672e8 <__cxa_atexit@plt+0x95ad6c> │ │ │ │ + b 9672b8 <__cxa_atexit@plt+0x95ad3c> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - orreq r0, r0, #168, 18 @ 0x2a0000 │ │ │ │ - cmpeq r9, #252, 26 @ 0x3f00 │ │ │ │ + orreq r0, r0, #216, 18 @ 0x360000 │ │ │ │ + cmpeq r9, #44, 28 @ 0x2c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r3, #-4]! │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 9672ac <__cxa_atexit@plt+0x95ad30> │ │ │ │ + beq 96727c <__cxa_atexit@plt+0x95ad00> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 9672a8 <__cxa_atexit@plt+0x95ad2c> │ │ │ │ - ldr r7, [pc, #64] @ 9672c4 <__cxa_atexit@plt+0x95ad48> │ │ │ │ + bne 967278 <__cxa_atexit@plt+0x95acfc> │ │ │ │ + ldr r7, [pc, #64] @ 967294 <__cxa_atexit@plt+0x95ad18> │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-8]! │ │ │ │ - ldr r7, [pc, #52] @ 9672c8 <__cxa_atexit@plt+0x95ad4c> │ │ │ │ + ldr r7, [pc, #52] @ 967298 <__cxa_atexit@plt+0x95ad1c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 9672b0 <__cxa_atexit@plt+0x95ad34> │ │ │ │ + bne 967280 <__cxa_atexit@plt+0x95ad04> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #3 │ │ │ │ ldr r7, [r7, r2] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 9672e8 <__cxa_atexit@plt+0x95ad6c> │ │ │ │ + b 9672b8 <__cxa_atexit@plt+0x95ad3c> │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r0, r0, #32, 18 @ 0x80000 │ │ │ │ + orreq r0, r0, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r5, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 9672e8 <__cxa_atexit@plt+0x95ad6c> │ │ │ │ + b 9672b8 <__cxa_atexit@plt+0x95ad3c> │ │ │ │ mov fp, r7 │ │ │ │ - ldr r7, [pc, #244] @ 9673e8 <__cxa_atexit@plt+0x95ae6c> │ │ │ │ + ldr r7, [pc, #244] @ 9673b8 <__cxa_atexit@plt+0x95ae3c> │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ mov r1, r3 │ │ │ │ ldr r7, [r1, #20]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9673c8 <__cxa_atexit@plt+0x95ae4c> │ │ │ │ + beq 967398 <__cxa_atexit@plt+0x95ae1c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #64 @ 0x40 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 9673d8 <__cxa_atexit@plt+0x95ae5c> │ │ │ │ - ldr r3, [pc, #196] @ 9673ec <__cxa_atexit@plt+0x95ae70> │ │ │ │ + bcc 9673a8 <__cxa_atexit@plt+0x95ae2c> │ │ │ │ + ldr r3, [pc, #196] @ 9673bc <__cxa_atexit@plt+0x95ae40> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ - ldr lr, [pc, #180] @ 9673f0 <__cxa_atexit@plt+0x95ae74> │ │ │ │ + ldr lr, [pc, #180] @ 9673c0 <__cxa_atexit@plt+0x95ae44> │ │ │ │ str r3, [r2, #48]! @ 0x30 │ │ │ │ sub r0, r6, #26 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r0, [r2, #12] │ │ │ │ ldm r5, {r0, ip} │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r2, #-44] @ 0xffffffd4 │ │ │ │ str r7, [r2, #-40] @ 0xffffffd8 │ │ │ │ str r3, [r2, #-36] @ 0xffffffdc │ │ │ │ str r0, [r2, #8] │ │ │ │ - ldr sl, [pc, #136] @ 9673f4 <__cxa_atexit@plt+0x95ae78> │ │ │ │ + ldr sl, [pc, #136] @ 9673c4 <__cxa_atexit@plt+0x95ae48> │ │ │ │ mov lr, fp │ │ │ │ mov fp, r2 │ │ │ │ add sl, pc, sl │ │ │ │ sub r9, r6, #58 @ 0x3a │ │ │ │ str sl, [fp, #-32]! @ 0xffffffe0 │ │ │ │ str r7, [r2, #-28] @ 0xffffffe4 │ │ │ │ str fp, [r2, #4] │ │ │ │ str r3, [r2, #-24] @ 0xffffffe8 │ │ │ │ str r9, [r2, #-20] @ 0xffffffec │ │ │ │ str r0, [r2, #-16] │ │ │ │ - ldr r3, [pc, #96] @ 9673f8 <__cxa_atexit@plt+0x95ae7c> │ │ │ │ + ldr r3, [pc, #96] @ 9673c8 <__cxa_atexit@plt+0x95ae4c> │ │ │ │ str fp, [r2, #-8] │ │ │ │ str r0, [r2, #-4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-12] │ │ │ │ str ip, [r2, #16] │ │ │ │ ldr r9, [ip, #4] │ │ │ │ ldr sl, [sp] │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, #0 │ │ │ │ mov fp, lr │ │ │ │ - b 966dac <__cxa_atexit@plt+0x95a830> │ │ │ │ + b 966d7c <__cxa_atexit@plt+0x95a800> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r5, #64 @ 0x40 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ @ instruction: 0xfffff668 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9674b0 <__cxa_atexit@plt+0x95af34> │ │ │ │ - ldr r2, [pc, #156] @ 9674bc <__cxa_atexit@plt+0x95af40> │ │ │ │ + bcc 967480 <__cxa_atexit@plt+0x95af04> │ │ │ │ + ldr r2, [pc, #156] @ 96748c <__cxa_atexit@plt+0x95af10> │ │ │ │ ldr sl, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #144] @ 9674c0 <__cxa_atexit@plt+0x95af44> │ │ │ │ + ldr lr, [pc, #144] @ 967490 <__cxa_atexit@plt+0x95af14> │ │ │ │ str r2, [r3, #48]! @ 0x30 │ │ │ │ sub r0, r6, #26 │ │ │ │ str r0, [r3, #12] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-44] @ 0xffffffd4 │ │ │ │ str r7, [r3, #-40] @ 0xffffffd8 │ │ │ │ str r1, [r3, #-36] @ 0xffffffdc │ │ │ │ str r0, [r3, #8] │ │ │ │ - ldr lr, [pc, #100] @ 9674c4 <__cxa_atexit@plt+0x95af48> │ │ │ │ - ldr r9, [pc, #100] @ 9674c8 <__cxa_atexit@plt+0x95af4c> │ │ │ │ + ldr lr, [pc, #100] @ 967494 <__cxa_atexit@plt+0x95af18> │ │ │ │ + ldr r9, [pc, #100] @ 967498 <__cxa_atexit@plt+0x95af1c> │ │ │ │ str r8, [r5, #20]! │ │ │ │ str r7, [r3, #-28] @ 0xffffffe4 │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ mov r2, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r2, #-32]! @ 0xffffffe0 │ │ │ │ sub ip, r6, #58 @ 0x3a │ │ │ │ @@ -2452425,43 +2452413,43 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r0, [r3, #-4] │ │ │ │ str r7, [r3, #16] │ │ │ │ ldr r9, [r7, #4] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, #0 │ │ │ │ - b 966dac <__cxa_atexit@plt+0x95a830> │ │ │ │ + b 966d7c <__cxa_atexit@plt+0x95a800> │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffff980 │ │ │ │ @ instruction: 0xfffff574 │ │ │ │ @ instruction: 0xfffff7d4 │ │ │ │ @ instruction: 0xfffff68c │ │ │ │ - cmpeq r9, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq r9, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r0, #7] │ │ │ │ ldr lr, [r0, #3] │ │ │ │ ldr sl, [r0, #11] │ │ │ │ ldr r0, [r0, #15] │ │ │ │ - ldr r1, [pc, #124] @ 96757c <__cxa_atexit@plt+0x95b000> │ │ │ │ + ldr r1, [pc, #124] @ 96754c <__cxa_atexit@plt+0x95afd0> │ │ │ │ str lr, [r3, #-4]! │ │ │ │ str r0, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ mov r1, r5 │ │ │ │ str sl, [r5, #12] │ │ │ │ str r9, [r1, #16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 967570 <__cxa_atexit@plt+0x95aff4> │ │ │ │ + beq 967540 <__cxa_atexit@plt+0x95afc4> │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [r7, #7] │ │ │ │ ldr r8, [r5, #20] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r7, #11] │ │ │ │ add r2, r5, #4 │ │ │ │ @@ -2452473,20 +2452461,20 @@ │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #8] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ stmda r5, {r0, lr} │ │ │ │ mov r5, r3 │ │ │ │ stm r1, {r2, ip} │ │ │ │ - b c62cfc <__cxa_atexit@plt+0xc56780> │ │ │ │ + b c62ccc <__cxa_atexit@plt+0xc56750> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq r9, #180, 20 @ 0xb4000 │ │ │ │ + cmpeq r9, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str fp, [sp] │ │ │ │ mov fp, r6 │ │ │ │ mov r6, r4 │ │ │ │ ldr r4, [r5, #4]! │ │ │ │ ldr r3, [r7, #3] │ │ │ │ @@ -2452504,354 +2452492,354 @@ │ │ │ │ ldr r2, [r7, #7] │ │ │ │ str r3, [r5, #12] │ │ │ │ str r1, [r5, #16] │ │ │ │ str r2, [r5, #8] │ │ │ │ str r0, [r5, #20] │ │ │ │ str lr, [r5, #24] │ │ │ │ str ip, [r5] │ │ │ │ - b c62cfc <__cxa_atexit@plt+0xc56780> │ │ │ │ + b c62ccc <__cxa_atexit@plt+0xc56750> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r6, r5, #20 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 967638 <__cxa_atexit@plt+0x95b0bc> │ │ │ │ + bhi 967608 <__cxa_atexit@plt+0x95b08c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 967640 <__cxa_atexit@plt+0x95b0c4> │ │ │ │ - ldr r2, [pc, #60] @ 96765c <__cxa_atexit@plt+0x95b0e0> │ │ │ │ - ldr r1, [pc, #60] @ 967660 <__cxa_atexit@plt+0x95b0e4> │ │ │ │ + bcc 967610 <__cxa_atexit@plt+0x95b094> │ │ │ │ + ldr r2, [pc, #60] @ 96762c <__cxa_atexit@plt+0x95b0b0> │ │ │ │ + ldr r1, [pc, #60] @ 967630 <__cxa_atexit@plt+0x95b0b4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ sub r8, r6, #1 │ │ │ │ - b d1dbe0 <__cxa_atexit@plt+0xd11664> │ │ │ │ + b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ mov r6, r3 │ │ │ │ - b 967648 <__cxa_atexit@plt+0x95b0cc> │ │ │ │ + b 967618 <__cxa_atexit@plt+0x95b09c> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 967658 <__cxa_atexit@plt+0x95b0dc> │ │ │ │ + ldr r7, [pc, #8] @ 967628 <__cxa_atexit@plt+0x95b0ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #16, 20 @ 0x10000 │ │ │ │ + cmpeq r9, #64, 20 @ 0x40000 │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r9, #192, 18 @ 0x300000 │ │ │ │ + cmpeq r9, #240, 18 @ 0x3c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9676b4 <__cxa_atexit@plt+0x95b138> │ │ │ │ + bne 967684 <__cxa_atexit@plt+0x95b108> │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r1, [r2, #10] │ │ │ │ ldr r0, [r2, #14] │ │ │ │ - ldr lr, [pc, #64] @ 9676d8 <__cxa_atexit@plt+0x95b15c> │ │ │ │ + ldr lr, [pc, #64] @ 9676a8 <__cxa_atexit@plt+0x95b12c> │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ stmda r5, {r0, r2} │ │ │ │ str lr, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9676d0 <__cxa_atexit@plt+0x95b154> │ │ │ │ - b 9676ec <__cxa_atexit@plt+0x95b170> │ │ │ │ - ldr r7, [pc, #32] @ 9676dc <__cxa_atexit@plt+0x95b160> │ │ │ │ + beq 9676a0 <__cxa_atexit@plt+0x95b124> │ │ │ │ + b 9676bc <__cxa_atexit@plt+0x95b140> │ │ │ │ + ldr r7, [pc, #32] @ 9676ac <__cxa_atexit@plt+0x95b130> │ │ │ │ mov r9, #0 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, #0 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - orreq r0, r0, #80, 6 @ 0x40000001 │ │ │ │ - cmpeq r9, #68, 18 @ 0x110000 │ │ │ │ + orreq r0, r0, #128, 6 │ │ │ │ + cmpeq r9, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 967740 <__cxa_atexit@plt+0x95b1c4> │ │ │ │ + bne 967710 <__cxa_atexit@plt+0x95b194> │ │ │ │ ldr r3, [r7, #14] │ │ │ │ adds r9, r3, r9 │ │ │ │ - bmi 967750 <__cxa_atexit@plt+0x95b1d4> │ │ │ │ - ldr r2, [pc, #96] @ 967770 <__cxa_atexit@plt+0x95b1f4> │ │ │ │ + bmi 967720 <__cxa_atexit@plt+0x95b1a4> │ │ │ │ + ldr r2, [pc, #96] @ 967740 <__cxa_atexit@plt+0x95b1c4> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #8]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 967764 <__cxa_atexit@plt+0x95b1e8> │ │ │ │ - ldr r3, [pc, #68] @ 967774 <__cxa_atexit@plt+0x95b1f8> │ │ │ │ + beq 967734 <__cxa_atexit@plt+0x95b1b8> │ │ │ │ + ldr r3, [pc, #68] @ 967744 <__cxa_atexit@plt+0x95b1c8> │ │ │ │ ldr r8, [r5, #16]! │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dbe8 <__cxa_atexit@plt+0xd1166c> │ │ │ │ + b d1dbb8 <__cxa_atexit@plt+0xd1163c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r7, [r5, #-16] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 967778 <__cxa_atexit@plt+0x95b1fc> │ │ │ │ + ldr r7, [pc, #32] @ 967748 <__cxa_atexit@plt+0x95b1cc> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq pc, #188, 16 @ 0xbc0000 │ │ │ │ - cmpeq r9, #156, 16 @ 0x9c0000 │ │ │ │ + cmneq pc, #236, 16 @ 0xec0000 │ │ │ │ + cmpeq r9, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ - ldr r3, [pc, #16] @ 9677a4 <__cxa_atexit@plt+0x95b228> │ │ │ │ + ldr r3, [pc, #16] @ 967774 <__cxa_atexit@plt+0x95b1f8> │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1dbe8 <__cxa_atexit@plt+0xd1166c> │ │ │ │ + b d1dbb8 <__cxa_atexit@plt+0xd1163c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - bcc 9677e4 <__cxa_atexit@plt+0x95b268> │ │ │ │ - ldr r2, [pc, #40] @ 9677fc <__cxa_atexit@plt+0x95b280> │ │ │ │ + bcc 9677b4 <__cxa_atexit@plt+0x95b238> │ │ │ │ + ldr r2, [pc, #40] @ 9677cc <__cxa_atexit@plt+0x95b250> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 967800 <__cxa_atexit@plt+0x95b284> │ │ │ │ + ldr r3, [pc, #20] @ 9677d0 <__cxa_atexit@plt+0x95b254> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - cmneq pc, #76, 16 @ 0x4c0000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + cmneq pc, #124, 16 @ 0x7c0000 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 967844 <__cxa_atexit@plt+0x95b2c8> │ │ │ │ + bcc 967814 <__cxa_atexit@plt+0x95b298> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ sub r8, r6, #1 │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #32] @ 96785c <__cxa_atexit@plt+0x95b2e0> │ │ │ │ + ldr r1, [pc, #32] @ 96782c <__cxa_atexit@plt+0x95b2b0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r2} │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 967860 <__cxa_atexit@plt+0x95b2e4> │ │ │ │ + ldr r3, [pc, #20] @ 967830 <__cxa_atexit@plt+0x95b2b4> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - cmneq pc, #228, 14 @ 0x3900000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + cmneq pc, #20, 16 @ 0x140000 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq r9, #244, 14 @ 0x3d00000 │ │ │ │ + cmpeq r9, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9678d0 <__cxa_atexit@plt+0x95b354> │ │ │ │ - ldr r3, [pc, #128] @ 967908 <__cxa_atexit@plt+0x95b38c> │ │ │ │ + bhi 9678a0 <__cxa_atexit@plt+0x95b324> │ │ │ │ + ldr r3, [pc, #128] @ 9678d8 <__cxa_atexit@plt+0x95b35c> │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ sub r3, r2, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9678e0 <__cxa_atexit@plt+0x95b364> │ │ │ │ + bhi 9678b0 <__cxa_atexit@plt+0x95b334> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 9678e8 <__cxa_atexit@plt+0x95b36c> │ │ │ │ - ldr r2, [pc, #96] @ 967914 <__cxa_atexit@plt+0x95b398> │ │ │ │ - ldr r1, [pc, #96] @ 967918 <__cxa_atexit@plt+0x95b39c> │ │ │ │ + bcc 9678b8 <__cxa_atexit@plt+0x95b33c> │ │ │ │ + ldr r2, [pc, #96] @ 9678e4 <__cxa_atexit@plt+0x95b368> │ │ │ │ + ldr r1, [pc, #96] @ 9678e8 <__cxa_atexit@plt+0x95b36c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ sub r8, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b d1dbe0 <__cxa_atexit@plt+0xd11664> │ │ │ │ - ldr r7, [pc, #56] @ 967910 <__cxa_atexit@plt+0x95b394> │ │ │ │ + b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + ldr r7, [pc, #56] @ 9678e0 <__cxa_atexit@plt+0x95b364> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r3, r6 │ │ │ │ - b 9678f0 <__cxa_atexit@plt+0x95b374> │ │ │ │ + b 9678c0 <__cxa_atexit@plt+0x95b344> │ │ │ │ mov r7, #8 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #20] @ 96790c <__cxa_atexit@plt+0x95b390> │ │ │ │ + ldr r7, [pc, #20] @ 9678dc <__cxa_atexit@plt+0x95b360> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq r9, #100, 14 @ 0x1900000 │ │ │ │ - cmpeq r9, #156, 14 @ 0x2700000 │ │ │ │ + cmpeq r9, #148, 14 @ 0x2500000 │ │ │ │ + cmpeq r9, #204, 14 @ 0x3300000 │ │ │ │ @ instruction: 0xfffff664 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ stmdb r5, {r8, r9} │ │ │ │ str r7, [r5] │ │ │ │ - bcc 967960 <__cxa_atexit@plt+0x95b3e4> │ │ │ │ - ldr r2, [pc, #48] @ 967978 <__cxa_atexit@plt+0x95b3fc> │ │ │ │ + bcc 967930 <__cxa_atexit@plt+0x95b3b4> │ │ │ │ + ldr r2, [pc, #48] @ 967948 <__cxa_atexit@plt+0x95b3cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r6, #11 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ str r9, [r3, #16] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 96797c <__cxa_atexit@plt+0x95b400> │ │ │ │ + ldr r3, [pc, #20] @ 96794c <__cxa_atexit@plt+0x95b3d0> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - cmneq pc, #212, 12 @ 0xd400000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + cmneq pc, #4, 14 @ 0x100000 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9679c8 <__cxa_atexit@plt+0x95b44c> │ │ │ │ + bcc 967998 <__cxa_atexit@plt+0x95b41c> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r0, [pc, #44] @ 9679e0 <__cxa_atexit@plt+0x95b464> │ │ │ │ + ldr r0, [pc, #44] @ 9679b0 <__cxa_atexit@plt+0x95b434> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #20] @ 9679e4 <__cxa_atexit@plt+0x95b468> │ │ │ │ + ldr r3, [pc, #20] @ 9679b4 <__cxa_atexit@plt+0x95b438> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - cmneq pc, #104, 12 @ 0x6800000 │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + cmneq pc, #152, 12 @ 0x9800000 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 967a4c <__cxa_atexit@plt+0x95b4d0> │ │ │ │ - ldr r1, [pc, #80] @ 967a58 <__cxa_atexit@plt+0x95b4dc> │ │ │ │ - ldr r0, [pc, #80] @ 967a5c <__cxa_atexit@plt+0x95b4e0> │ │ │ │ + bhi 967a1c <__cxa_atexit@plt+0x95b4a0> │ │ │ │ + ldr r1, [pc, #80] @ 967a28 <__cxa_atexit@plt+0x95b4ac> │ │ │ │ + ldr r0, [pc, #80] @ 967a2c <__cxa_atexit@plt+0x95b4b0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr sl, [r3, #12] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r5, {r1, sl} │ │ │ │ - beq 967a40 <__cxa_atexit@plt+0x95b4c4> │ │ │ │ - ldr r3, [pc, #44] @ 967a60 <__cxa_atexit@plt+0x95b4e4> │ │ │ │ + beq 967a10 <__cxa_atexit@plt+0x95b494> │ │ │ │ + ldr r3, [pc, #44] @ 967a30 <__cxa_atexit@plt+0x95b4b4> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b a300f8 <__cxa_atexit@plt+0xa23b7c> │ │ │ │ + b a300c8 <__cxa_atexit@plt+0xa23b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq pc, #248, 8 @ 0xf8000000 │ │ │ │ - cmneq pc, #36, 14 @ 0x900000 │ │ │ │ + cmneq pc, #40, 10 @ 0xa000000 │ │ │ │ + cmneq pc, #84, 14 @ 0x1500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 967a88 <__cxa_atexit@plt+0x95b50c> │ │ │ │ + ldr r3, [pc, #20] @ 967a58 <__cxa_atexit@plt+0x95b4dc> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #3 │ │ │ │ - b a300f8 <__cxa_atexit@plt+0xa23b7c> │ │ │ │ - cmneq pc, #228, 12 @ 0xe400000 │ │ │ │ + b a300c8 <__cxa_atexit@plt+0xa23b4c> │ │ │ │ + cmneq pc, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 967abc <__cxa_atexit@plt+0x95b540> │ │ │ │ + bhi 967a8c <__cxa_atexit@plt+0x95b510> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 967ac4 <__cxa_atexit@plt+0x95b548> │ │ │ │ + ldr r2, [pc, #24] @ 967a94 <__cxa_atexit@plt+0x95b518> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 99a1ac <__cxa_atexit@plt+0x98dc30> │ │ │ │ + b 99a17c <__cxa_atexit@plt+0x98dc00> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #92, 8 @ 0x5c000000 │ │ │ │ - cmpeq r9, #204, 10 @ 0x33000000 │ │ │ │ + cmneq pc, #140, 8 @ 0x8c000000 │ │ │ │ + cmpeq r9, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 967b9c <__cxa_atexit@plt+0x95b620> │ │ │ │ + bhi 967b6c <__cxa_atexit@plt+0x95b5f0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #48 @ 0x30 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 967ba8 <__cxa_atexit@plt+0x95b62c> │ │ │ │ - ldr r1, [pc, #188] @ 967bb8 <__cxa_atexit@plt+0x95b63c> │ │ │ │ - ldr r0, [pc, #188] @ 967bbc <__cxa_atexit@plt+0x95b640> │ │ │ │ + bcc 967b78 <__cxa_atexit@plt+0x95b5fc> │ │ │ │ + ldr r1, [pc, #188] @ 967b88 <__cxa_atexit@plt+0x95b60c> │ │ │ │ + ldr r0, [pc, #188] @ 967b8c <__cxa_atexit@plt+0x95b610> │ │ │ │ sub r9, r6, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r7, [r7, #16] │ │ │ │ - ldr lr, [pc, #160] @ 967bc0 <__cxa_atexit@plt+0x95b644> │ │ │ │ + ldr lr, [pc, #160] @ 967b90 <__cxa_atexit@plt+0x95b614> │ │ │ │ str r1, [r3, #4]! │ │ │ │ - ldr r1, [pc, #156] @ 967bc4 <__cxa_atexit@plt+0x95b648> │ │ │ │ + ldr r1, [pc, #156] @ 967b94 <__cxa_atexit@plt+0x95b618> │ │ │ │ add lr, pc, lr │ │ │ │ tst r8, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr sl, [pc, #144] @ 967bc8 <__cxa_atexit@plt+0x95b64c> │ │ │ │ - ldr ip, [pc, #144] @ 967bcc <__cxa_atexit@plt+0x95b650> │ │ │ │ + ldr sl, [pc, #144] @ 967b98 <__cxa_atexit@plt+0x95b61c> │ │ │ │ + ldr ip, [pc, #144] @ 967b9c <__cxa_atexit@plt+0x95b620> │ │ │ │ add r1, r1, #3 │ │ │ │ add sl, pc, sl │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r7, [r3, #8] │ │ │ │ mov r7, r3 │ │ │ │ str r9, [r5, #-12]! │ │ │ │ str sl, [r7, #16]! │ │ │ │ @@ -2452859,1467 +2452847,1467 @@ │ │ │ │ str lr, [r5, #-4] │ │ │ │ str r0, [r3, #24] │ │ │ │ str ip, [r3, #28] │ │ │ │ str r7, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ - beq 967b8c <__cxa_atexit@plt+0x95b610> │ │ │ │ - ldr r7, [pc, #80] @ 967bd0 <__cxa_atexit@plt+0x95b654> │ │ │ │ + beq 967b5c <__cxa_atexit@plt+0x95b5e0> │ │ │ │ + ldr r7, [pc, #80] @ 967ba0 <__cxa_atexit@plt+0x95b624> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b a3ad14 <__cxa_atexit@plt+0xa2e798> │ │ │ │ + b a3ace4 <__cxa_atexit@plt+0xa2e768> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ - cmneq pc, #0, 8 │ │ │ │ + cmneq pc, #48, 8 @ 0x30000000 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ - cmneq pc, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq pc, #92, 12 @ 0x5c00000 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - orreq r0, r0, #116 @ 0x74 │ │ │ │ + orreq r0, r0, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq r9, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq r9, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 967bf8 <__cxa_atexit@plt+0x95b67c> │ │ │ │ + ldr r3, [pc, #16] @ 967bc8 <__cxa_atexit@plt+0x95b64c> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a3ad14 <__cxa_atexit@plt+0xa2e798> │ │ │ │ + b a3ace4 <__cxa_atexit@plt+0xa2e768> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 967c30 <__cxa_atexit@plt+0x95b6b4> │ │ │ │ - ldr r2, [pc, #40] @ 967c48 <__cxa_atexit@plt+0x95b6cc> │ │ │ │ + bcc 967c00 <__cxa_atexit@plt+0x95b684> │ │ │ │ + ldr r2, [pc, #40] @ 967c18 <__cxa_atexit@plt+0x95b69c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 967c4c <__cxa_atexit@plt+0x95b6d0> │ │ │ │ + ldr r3, [pc, #20] @ 967c1c <__cxa_atexit@plt+0x95b6a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq pc, #0, 6 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq pc, #48, 6 @ 0xc0000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq r9, #40, 8 @ 0x28000000 │ │ │ │ + cmpeq r9, #88, 8 @ 0x58000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 967ca0 <__cxa_atexit@plt+0x95b724> │ │ │ │ - ldr r2, [pc, #56] @ 967ca8 <__cxa_atexit@plt+0x95b72c> │ │ │ │ + bhi 967c70 <__cxa_atexit@plt+0x95b6f4> │ │ │ │ + ldr r2, [pc, #56] @ 967c78 <__cxa_atexit@plt+0x95b6fc> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #48] @ 967cac <__cxa_atexit@plt+0x95b730> │ │ │ │ + ldr r0, [pc, #48] @ 967c7c <__cxa_atexit@plt+0x95b700> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [pc, #28] @ 967cb0 <__cxa_atexit@plt+0x95b734> │ │ │ │ + ldr r5, [pc, #28] @ 967c80 <__cxa_atexit@plt+0x95b704> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq pc, #136, 4 @ 0x80000008 │ │ │ │ - cmnpeq pc, #40, 30 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ - cmpeq r9, #196, 6 @ 0x10000003 │ │ │ │ + cmneq pc, #184, 4 @ 0x8000000b │ │ │ │ + cmnpeq pc, #88, 30 @ p-variant is OBSOLETE @ 0x160 │ │ │ │ + cmpeq r9, #244, 6 @ 0xd0000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b a3b9e0 <__cxa_atexit@plt+0xa2f464> │ │ │ │ - cmpeq r9, #180, 6 @ 0xd0000002 │ │ │ │ + b a3b9b0 <__cxa_atexit@plt+0xa2f434> │ │ │ │ + cmpeq r9, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 967d14 <__cxa_atexit@plt+0x95b798> │ │ │ │ - ldr r2, [pc, #44] @ 967d1c <__cxa_atexit@plt+0x95b7a0> │ │ │ │ + bhi 967ce4 <__cxa_atexit@plt+0x95b768> │ │ │ │ + ldr r2, [pc, #44] @ 967cec <__cxa_atexit@plt+0x95b770> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r0, [pc, #36] @ 967d20 <__cxa_atexit@plt+0x95b7a4> │ │ │ │ + ldr r0, [pc, #36] @ 967cf0 <__cxa_atexit@plt+0x95b774> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 966534 <__cxa_atexit@plt+0x959fb8> │ │ │ │ + b 966504 <__cxa_atexit@plt+0x959f88> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmneq pc, #8, 4 @ 0x80000000 │ │ │ │ - cmpeq r9, #84, 6 @ 0x50000001 │ │ │ │ + cmneq pc, #56, 4 @ 0x80000003 │ │ │ │ + cmpeq r9, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b a3b9e0 <__cxa_atexit@plt+0xa2f464> │ │ │ │ + b a3b9b0 <__cxa_atexit@plt+0xa2f434> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 967de4 <__cxa_atexit@plt+0x95b868> │ │ │ │ - ldr r0, [pc, #148] @ 967dfc <__cxa_atexit@plt+0x95b880> │ │ │ │ - ldr lr, [pc, #148] @ 967e00 <__cxa_atexit@plt+0x95b884> │ │ │ │ + bcc 967db4 <__cxa_atexit@plt+0x95b838> │ │ │ │ + ldr r0, [pc, #148] @ 967dcc <__cxa_atexit@plt+0x95b850> │ │ │ │ + ldr lr, [pc, #148] @ 967dd0 <__cxa_atexit@plt+0x95b854> │ │ │ │ ldr r1, [r8, #19] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r8, #23] │ │ │ │ ldr r7, [r8, #47] @ 0x2f │ │ │ │ - ldr sl, [pc, #132] @ 967e04 <__cxa_atexit@plt+0x95b888> │ │ │ │ + ldr sl, [pc, #132] @ 967dd4 <__cxa_atexit@plt+0x95b858> │ │ │ │ str r0, [r3, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ str r9, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ - ldr r1, [pc, #112] @ 967e08 <__cxa_atexit@plt+0x95b88c> │ │ │ │ + ldr r1, [pc, #112] @ 967dd8 <__cxa_atexit@plt+0x95b85c> │ │ │ │ mov r2, r3 │ │ │ │ add sl, pc, sl │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #60] @ 0x3c │ │ │ │ str r7, [r3, #44] @ 0x2c │ │ │ │ str r1, [r2, #20]! │ │ │ │ str r2, [r3, #56] @ 0x38 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r3, [r3, #72] @ 0x48 │ │ │ │ str r3, [r3, #28] │ │ │ │ - ldr r1, [pc, #68] @ 967e0c <__cxa_atexit@plt+0x95b890> │ │ │ │ + ldr r1, [pc, #68] @ 967ddc <__cxa_atexit@plt+0x95b860> │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #32]! │ │ │ │ str lr, [r8, #48]! @ 0x30 │ │ │ │ str r1, [r7, #64]! @ 0x40 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 967e10 <__cxa_atexit@plt+0x95b894> │ │ │ │ + ldr r7, [pc, #36] @ 967de0 <__cxa_atexit@plt+0x95b864> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd60 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ - cmneq pc, #152, 2 @ 0x26 │ │ │ │ - cmneq pc, #68, 4 @ 0x40000004 │ │ │ │ - cmpeq r9, #180, 4 @ 0x4000000b │ │ │ │ - cmpeq r9, #136, 4 @ 0x80000008 │ │ │ │ + cmneq pc, #200, 2 @ 0x32 │ │ │ │ + cmneq pc, #116, 4 @ 0x40000007 │ │ │ │ + cmpeq r9, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq r9, #184, 4 @ 0x8000000b │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 967e5c <__cxa_atexit@plt+0x95b8e0> │ │ │ │ - ldr r7, [pc, #52] @ 967e70 <__cxa_atexit@plt+0x95b8f4> │ │ │ │ + bhi 967e2c <__cxa_atexit@plt+0x95b8b0> │ │ │ │ + ldr r7, [pc, #52] @ 967e40 <__cxa_atexit@plt+0x95b8c4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ - beq 967e50 <__cxa_atexit@plt+0x95b8d4> │ │ │ │ + beq 967e20 <__cxa_atexit@plt+0x95b8a4> │ │ │ │ mov r7, r8 │ │ │ │ - b 967e84 <__cxa_atexit@plt+0x95b908> │ │ │ │ + b 967e54 <__cxa_atexit@plt+0x95b8d8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 967e74 <__cxa_atexit@plt+0x95b8f8> │ │ │ │ + ldr r7, [pc, #16] @ 967e44 <__cxa_atexit@plt+0x95b8c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r9, #76, 4 @ 0xc0000004 │ │ │ │ - cmpeq r9, #40, 4 @ 0x80000002 │ │ │ │ + cmpeq r9, #124, 4 @ 0xc0000007 │ │ │ │ + cmpeq r9, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #248] @ 967f8c <__cxa_atexit@plt+0x95ba10> │ │ │ │ + ldr r7, [pc, #248] @ 967f5c <__cxa_atexit@plt+0x95b9e0> │ │ │ │ ldr ip, [r2, #4]! │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r1, r6, #76 @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, r1 │ │ │ │ str r7, [r2] │ │ │ │ - bcc 967f54 <__cxa_atexit@plt+0x95b9d8> │ │ │ │ - ldr sl, [pc, #220] @ 967f90 <__cxa_atexit@plt+0x95ba14> │ │ │ │ + bcc 967f24 <__cxa_atexit@plt+0x95b9a8> │ │ │ │ + ldr sl, [pc, #220] @ 967f60 <__cxa_atexit@plt+0x95b9e4> │ │ │ │ mov r9, r6 │ │ │ │ ldr r1, [r8, #19] │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [r8, #23] │ │ │ │ ldr r3, [r8, #47] @ 0x2f │ │ │ │ - ldr lr, [pc, #200] @ 967f94 <__cxa_atexit@plt+0x95ba18> │ │ │ │ + ldr lr, [pc, #200] @ 967f64 <__cxa_atexit@plt+0x95b9e8> │ │ │ │ str sl, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ str ip, [r9, #12] │ │ │ │ str r1, [r9, #16] │ │ │ │ - ldr r1, [pc, #184] @ 967f98 <__cxa_atexit@plt+0x95ba1c> │ │ │ │ + ldr r1, [pc, #184] @ 967f68 <__cxa_atexit@plt+0x95b9ec> │ │ │ │ mov r7, r9 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r9, #60] @ 0x3c │ │ │ │ str r3, [r9, #44] @ 0x2c │ │ │ │ str r1, [r7, #20]! │ │ │ │ str r7, [r9, #56] @ 0x38 │ │ │ │ str r7, [r9, #40] @ 0x28 │ │ │ │ str r9, [r9, #72] @ 0x48 │ │ │ │ str r9, [r9, #28] │ │ │ │ - ldr r1, [pc, #144] @ 967f9c <__cxa_atexit@plt+0x95ba20> │ │ │ │ + ldr r1, [pc, #144] @ 967f6c <__cxa_atexit@plt+0x95b9f0> │ │ │ │ mov r7, r9 │ │ │ │ mov r8, r9 │ │ │ │ add r3, r9, #88 @ 0x58 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r7, #64]! @ 0x40 │ │ │ │ - ldr r1, [pc, #120] @ 967fa0 <__cxa_atexit@plt+0x95ba24> │ │ │ │ + ldr r1, [pc, #120] @ 967f70 <__cxa_atexit@plt+0x95b9f4> │ │ │ │ str lr, [r9, #32]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r8, #48]! @ 0x30 │ │ │ │ - bcc 967f78 <__cxa_atexit@plt+0x95b9fc> │ │ │ │ - ldr r2, [pc, #108] @ 967fa8 <__cxa_atexit@plt+0x95ba2c> │ │ │ │ + bcc 967f48 <__cxa_atexit@plt+0x95b9cc> │ │ │ │ + ldr r2, [pc, #108] @ 967f78 <__cxa_atexit@plt+0x95b9fc> │ │ │ │ add lr, r6, #80 @ 0x50 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ stm lr, {r2, r7, r8, r9} │ │ │ │ sub r7, r3, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 967fa4 <__cxa_atexit@plt+0x95ba28> │ │ │ │ + ldr r7, [pc, #72] @ 967f74 <__cxa_atexit@plt+0x95b9f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #76 @ 0x4c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r9, ip │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ + b d1db08 <__cxa_atexit@plt+0xd1158c> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ - cmneq pc, #84 @ 0x54 │ │ │ │ - cmneq pc, #252 @ 0xfc │ │ │ │ + cmneq pc, #132 @ 0x84 │ │ │ │ + cmneq pc, #44, 2 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - cmpeq r9, #64, 2 │ │ │ │ - cmneq pc, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq r9, #112, 2 │ │ │ │ + cmneq pc, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 967fe0 <__cxa_atexit@plt+0x95ba64> │ │ │ │ - ldr r2, [pc, #40] @ 967ff8 <__cxa_atexit@plt+0x95ba7c> │ │ │ │ + bcc 967fb0 <__cxa_atexit@plt+0x95ba34> │ │ │ │ + ldr r2, [pc, #40] @ 967fc8 <__cxa_atexit@plt+0x95ba4c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8, r9} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 967ffc <__cxa_atexit@plt+0x95ba80> │ │ │ │ + ldr r3, [pc, #20] @ 967fcc <__cxa_atexit@plt+0x95ba50> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1db38 <__cxa_atexit@plt+0xd115bc> │ │ │ │ - cmneq pc, #136, 8 @ 0x88000000 │ │ │ │ + b d1db08 <__cxa_atexit@plt+0xd1158c> │ │ │ │ + cmneq pc, #184, 8 @ 0xb8000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 968044 <__cxa_atexit@plt+0x95bac8> │ │ │ │ + bhi 968014 <__cxa_atexit@plt+0x95ba98> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #60] @ 968060 <__cxa_atexit@plt+0x95bae4> │ │ │ │ + ldr r2, [pc, #60] @ 968030 <__cxa_atexit@plt+0x95bab4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96804c <__cxa_atexit@plt+0x95bad0> │ │ │ │ + bhi 96801c <__cxa_atexit@plt+0x95baa0> │ │ │ │ str r8, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 96810c <__cxa_atexit@plt+0x95bb90> │ │ │ │ + b 9680dc <__cxa_atexit@plt+0x95bb60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 968064 <__cxa_atexit@plt+0x95bae8> │ │ │ │ + ldr r7, [pc, #16] @ 968034 <__cxa_atexit@plt+0x95bab8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #228, 28 @ 0xe40 │ │ │ │ - cmpeq r9, #100 @ 0x64 │ │ │ │ + cmneq pc, #20, 30 @ 0x50 │ │ │ │ + cmpeq r9, #148 @ 0x94 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9680ac <__cxa_atexit@plt+0x95bb30> │ │ │ │ + bhi 96807c <__cxa_atexit@plt+0x95bb00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #60] @ 9680c8 <__cxa_atexit@plt+0x95bb4c> │ │ │ │ + ldr r2, [pc, #60] @ 968098 <__cxa_atexit@plt+0x95bb1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9680b4 <__cxa_atexit@plt+0x95bb38> │ │ │ │ + bhi 968084 <__cxa_atexit@plt+0x95bb08> │ │ │ │ str r8, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 96810c <__cxa_atexit@plt+0x95bb90> │ │ │ │ + b 9680dc <__cxa_atexit@plt+0x95bb60> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9680cc <__cxa_atexit@plt+0x95bb50> │ │ │ │ + ldr r7, [pc, #16] @ 96809c <__cxa_atexit@plt+0x95bb20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #124, 28 @ 0x7c0 │ │ │ │ - cmpeq r9, #252, 30 @ 0x3f0 │ │ │ │ + cmneq pc, #172, 28 @ 0xac0 │ │ │ │ + cmpeq r9, #44 @ 0x2c │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9680f8 <__cxa_atexit@plt+0x95bb7c> │ │ │ │ + bhi 9680c8 <__cxa_atexit@plt+0x95bb4c> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 96810c <__cxa_atexit@plt+0x95bb90> │ │ │ │ - ldr r7, [pc, #8] @ 968108 <__cxa_atexit@plt+0x95bb8c> │ │ │ │ + b 9680dc <__cxa_atexit@plt+0x95bb60> │ │ │ │ + ldr r7, [pc, #8] @ 9680d8 <__cxa_atexit@plt+0x95bb5c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r9, #188, 30 @ 0x2f0 │ │ │ │ - ldr r3, [pc, #96] @ 968174 <__cxa_atexit@plt+0x95bbf8> │ │ │ │ + cmpeq r9, #236, 30 @ 0x3b0 │ │ │ │ + ldr r3, [pc, #96] @ 968144 <__cxa_atexit@plt+0x95bbc8> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 968158 <__cxa_atexit@plt+0x95bbdc> │ │ │ │ + beq 968128 <__cxa_atexit@plt+0x95bbac> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 968160 <__cxa_atexit@plt+0x95bbe4> │ │ │ │ + bne 968130 <__cxa_atexit@plt+0x95bbb4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #56] @ 968178 <__cxa_atexit@plt+0x95bbfc> │ │ │ │ + ldr r1, [pc, #56] @ 968148 <__cxa_atexit@plt+0x95bbcc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 968158 <__cxa_atexit@plt+0x95bbdc> │ │ │ │ - b 9681e8 <__cxa_atexit@plt+0x95bc6c> │ │ │ │ + beq 968128 <__cxa_atexit@plt+0x95bbac> │ │ │ │ + b 9681b8 <__cxa_atexit@plt+0x95bc3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96817c <__cxa_atexit@plt+0x95bc00> │ │ │ │ + ldr r7, [pc, #20] @ 96814c <__cxa_atexit@plt+0x95bbd0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq pc, #172, 26 @ 0x2b00 │ │ │ │ + cmneq pc, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9681bc <__cxa_atexit@plt+0x95bc40> │ │ │ │ + bne 96818c <__cxa_atexit@plt+0x95bc10> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #52] @ 9681d8 <__cxa_atexit@plt+0x95bc5c> │ │ │ │ + ldr r1, [pc, #52] @ 9681a8 <__cxa_atexit@plt+0x95bc2c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9681d0 <__cxa_atexit@plt+0x95bc54> │ │ │ │ - b 9681e8 <__cxa_atexit@plt+0x95bc6c> │ │ │ │ - ldr r7, [pc, #24] @ 9681dc <__cxa_atexit@plt+0x95bc60> │ │ │ │ + beq 9681a0 <__cxa_atexit@plt+0x95bc24> │ │ │ │ + b 9681b8 <__cxa_atexit@plt+0x95bc3c> │ │ │ │ + ldr r7, [pc, #24] @ 9681ac <__cxa_atexit@plt+0x95bc30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, #80, 26 @ 0x1400 │ │ │ │ + cmneq pc, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 968234 <__cxa_atexit@plt+0x95bcb8> │ │ │ │ + bne 968204 <__cxa_atexit@plt+0x95bc88> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #72] @ 968250 <__cxa_atexit@plt+0x95bcd4> │ │ │ │ + ldr r2, [pc, #72] @ 968220 <__cxa_atexit@plt+0x95bca4> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 968248 <__cxa_atexit@plt+0x95bccc> │ │ │ │ - ldr r3, [pc, #52] @ 968254 <__cxa_atexit@plt+0x95bcd8> │ │ │ │ + beq 968218 <__cxa_atexit@plt+0x95bc9c> │ │ │ │ + ldr r3, [pc, #52] @ 968224 <__cxa_atexit@plt+0x95bca8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 968248 <__cxa_atexit@plt+0x95bccc> │ │ │ │ - b 968294 <__cxa_atexit@plt+0x95bd18> │ │ │ │ - ldr r7, [pc, #28] @ 968258 <__cxa_atexit@plt+0x95bcdc> │ │ │ │ + beq 968218 <__cxa_atexit@plt+0x95bc9c> │ │ │ │ + b 968264 <__cxa_atexit@plt+0x95bce8> │ │ │ │ + ldr r7, [pc, #28] @ 968228 <__cxa_atexit@plt+0x95bcac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq pc, #216, 24 @ 0xd800 │ │ │ │ + cmneq pc, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 968288 <__cxa_atexit@plt+0x95bd0c> │ │ │ │ + ldr r3, [pc, #28] @ 968258 <__cxa_atexit@plt+0x95bcdc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 968280 <__cxa_atexit@plt+0x95bd04> │ │ │ │ - b 968294 <__cxa_atexit@plt+0x95bd18> │ │ │ │ + beq 968250 <__cxa_atexit@plt+0x95bcd4> │ │ │ │ + b 968264 <__cxa_atexit@plt+0x95bce8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9682e4 <__cxa_atexit@plt+0x95bd68> │ │ │ │ + bne 9682b4 <__cxa_atexit@plt+0x95bd38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 968370 <__cxa_atexit@plt+0x95bdf4> │ │ │ │ - ldr r7, [pc, #212] @ 96838c <__cxa_atexit@plt+0x95be10> │ │ │ │ + bcc 968340 <__cxa_atexit@plt+0x95bdc4> │ │ │ │ + ldr r7, [pc, #212] @ 96835c <__cxa_atexit@plt+0x95bde0> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #188] @ 968390 <__cxa_atexit@plt+0x95be14> │ │ │ │ + ldr lr, [pc, #188] @ 968360 <__cxa_atexit@plt+0x95bde4> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ - b 968348 <__cxa_atexit@plt+0x95bdcc> │ │ │ │ - ldr r3, [pc, #148] @ 968380 <__cxa_atexit@plt+0x95be04> │ │ │ │ + b 968318 <__cxa_atexit@plt+0x95bd9c> │ │ │ │ + ldr r3, [pc, #148] @ 968350 <__cxa_atexit@plt+0x95bdd4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ ands r0, r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 968358 <__cxa_atexit@plt+0x95bddc> │ │ │ │ + beq 968328 <__cxa_atexit@plt+0x95bdac> │ │ │ │ mov r3, r5 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ - bne 968360 <__cxa_atexit@plt+0x95bde4> │ │ │ │ + bne 968330 <__cxa_atexit@plt+0x95bdb4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 968370 <__cxa_atexit@plt+0x95bdf4> │ │ │ │ - ldr r7, [pc, #92] @ 968384 <__cxa_atexit@plt+0x95be08> │ │ │ │ + bcc 968340 <__cxa_atexit@plt+0x95bdc4> │ │ │ │ + ldr r7, [pc, #92] @ 968354 <__cxa_atexit@plt+0x95bdd8> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #80] @ 968388 <__cxa_atexit@plt+0x95be0c> │ │ │ │ + ldr lr, [pc, #80] @ 968358 <__cxa_atexit@plt+0x95bddc> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r7, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 96810c <__cxa_atexit@plt+0x95bb90> │ │ │ │ + b 9680dc <__cxa_atexit@plt+0x95bb60> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffcd8 │ │ │ │ - cmneq pc, #232, 22 @ 0x3a000 │ │ │ │ + cmneq pc, #24, 24 @ 0x1800 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - cmneq pc, #76, 24 @ 0x4c00 │ │ │ │ + cmneq pc, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r0, r7, #3 │ │ │ │ ldr r1, [r3, #8]! │ │ │ │ cmp r0, #2 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ - bne 9683fc <__cxa_atexit@plt+0x95be80> │ │ │ │ + bne 9683cc <__cxa_atexit@plt+0x95be50> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 96840c <__cxa_atexit@plt+0x95be90> │ │ │ │ - ldr r7, [pc, #80] @ 96841c <__cxa_atexit@plt+0x95bea0> │ │ │ │ + bcc 9683dc <__cxa_atexit@plt+0x95be60> │ │ │ │ + ldr r7, [pc, #80] @ 9683ec <__cxa_atexit@plt+0x95be70> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #68] @ 968420 <__cxa_atexit@plt+0x95bea4> │ │ │ │ + ldr lr, [pc, #68] @ 9683f0 <__cxa_atexit@plt+0x95be74> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ str r6, [r6, #24] │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r7, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ str r2, [r5, #12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 96810c <__cxa_atexit@plt+0x95bb90> │ │ │ │ + b 9680dc <__cxa_atexit@plt+0x95bb60> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffc34 │ │ │ │ - cmneq pc, #68, 22 @ 0x11000 │ │ │ │ - cmpeq r9, #148, 24 @ 0x9400 │ │ │ │ + cmneq pc, #116, 22 @ 0x1d000 │ │ │ │ + cmpeq r9, #196, 24 @ 0xc400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 968498 <__cxa_atexit@plt+0x95bf1c> │ │ │ │ - ldr r3, [pc, #96] @ 9684a8 <__cxa_atexit@plt+0x95bf2c> │ │ │ │ + bhi 968468 <__cxa_atexit@plt+0x95beec> │ │ │ │ + ldr r3, [pc, #96] @ 968478 <__cxa_atexit@plt+0x95befc> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ - beq 968480 <__cxa_atexit@plt+0x95bf04> │ │ │ │ - ldr r3, [pc, #76] @ 9684ac <__cxa_atexit@plt+0x95bf30> │ │ │ │ + beq 968450 <__cxa_atexit@plt+0x95bed4> │ │ │ │ + ldr r3, [pc, #76] @ 96847c <__cxa_atexit@plt+0x95bf00> │ │ │ │ ldr r7, [r8, #35] @ 0x23 │ │ │ │ ldr r1, [r8, #79] @ 0x4f │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r2, [r8, #19] │ │ │ │ tst r7, #3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - beq 968490 <__cxa_atexit@plt+0x95bf14> │ │ │ │ - b 968508 <__cxa_atexit@plt+0x95bf8c> │ │ │ │ + beq 968460 <__cxa_atexit@plt+0x95bee4> │ │ │ │ + b 9684d8 <__cxa_atexit@plt+0x95bf5c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9684b0 <__cxa_atexit@plt+0x95bf34> │ │ │ │ + ldr r7, [pc, #16] @ 968480 <__cxa_atexit@plt+0x95bf04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq r9, #44, 24 @ 0x2c00 │ │ │ │ - cmpeq r9, #8, 24 @ 0x800 │ │ │ │ + cmpeq r9, #92, 24 @ 0x5c00 │ │ │ │ + cmpeq r9, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #19] │ │ │ │ ldr r7, [r7, #35] @ 0x23 │ │ │ │ ldr r3, [r3, #79] @ 0x4f │ │ │ │ - ldr r1, [pc, #32] @ 9684f8 <__cxa_atexit@plt+0x95bf7c> │ │ │ │ + ldr r1, [pc, #32] @ 9684c8 <__cxa_atexit@plt+0x95bf4c> │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9684f0 <__cxa_atexit@plt+0x95bf74> │ │ │ │ - b 968508 <__cxa_atexit@plt+0x95bf8c> │ │ │ │ + beq 9684c0 <__cxa_atexit@plt+0x95bf44> │ │ │ │ + b 9684d8 <__cxa_atexit@plt+0x95bf5c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq r9, #192, 22 @ 0x30000 │ │ │ │ + cmpeq r9, #240, 22 @ 0x3c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 968570 <__cxa_atexit@plt+0x95bff4> │ │ │ │ + bne 968540 <__cxa_atexit@plt+0x95bfc4> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 968588 <__cxa_atexit@plt+0x95c00c> │ │ │ │ - ldr r3, [pc, #116] @ 9685a4 <__cxa_atexit@plt+0x95c028> │ │ │ │ + bcc 968558 <__cxa_atexit@plt+0x95bfdc> │ │ │ │ + ldr r3, [pc, #116] @ 968574 <__cxa_atexit@plt+0x95bff8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldmib r5, {r1, r8} │ │ │ │ - ldr r0, [pc, #104] @ 9685a8 <__cxa_atexit@plt+0x95c02c> │ │ │ │ + ldr r0, [pc, #104] @ 968578 <__cxa_atexit@plt+0x95bffc> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r5, {r3, r7} │ │ │ │ str r0, [r9, #4]! │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r2, [r5, #8] │ │ │ │ - bhi 968594 <__cxa_atexit@plt+0x95c018> │ │ │ │ + bhi 968564 <__cxa_atexit@plt+0x95bfe8> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 96810c <__cxa_atexit@plt+0x95bb90> │ │ │ │ - ldr r7, [pc, #56] @ 9685b0 <__cxa_atexit@plt+0x95c034> │ │ │ │ + b 9680dc <__cxa_atexit@plt+0x95bb60> │ │ │ │ + ldr r7, [pc, #56] @ 968580 <__cxa_atexit@plt+0x95c004> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r7, [pc, #16] @ 9685ac <__cxa_atexit@plt+0x95c030> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r7, [pc, #16] @ 96857c <__cxa_atexit@plt+0x95c000> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmnpeq pc, #124, 12 @ p-variant is OBSOLETE @ 0x7c00000 │ │ │ │ - cmpeq r9, #32, 22 @ 0x8000 │ │ │ │ - cmneq pc, #32, 20 @ 0x20000 │ │ │ │ - cmpeq r9, #8, 22 @ 0x2000 │ │ │ │ + cmnpeq pc, #172, 12 @ p-variant is OBSOLETE @ 0xac00000 │ │ │ │ + cmpeq r9, #80, 22 @ 0x14000 │ │ │ │ + cmneq pc, #80, 20 @ 0x50000 │ │ │ │ + cmpeq r9, #56, 22 @ 0xe000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 968610 <__cxa_atexit@plt+0x95c094> │ │ │ │ + ldr r3, [pc, #72] @ 9685e0 <__cxa_atexit@plt+0x95c064> │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r5, #8] │ │ │ │ - beq 968608 <__cxa_atexit@plt+0x95c08c> │ │ │ │ + beq 9685d8 <__cxa_atexit@plt+0x95c05c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #36] @ 968614 <__cxa_atexit@plt+0x95c098> │ │ │ │ + ldr r2, [pc, #36] @ 9685e4 <__cxa_atexit@plt+0x95c068> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #24] @ 968618 <__cxa_atexit@plt+0x95c09c> │ │ │ │ + ldr r3, [pc, #24] @ 9685e8 <__cxa_atexit@plt+0x95c06c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmnpeq pc, #196, 10 @ p-variant is OBSOLETE @ 0x31000000 │ │ │ │ - cmpeq r9, #160, 20 @ 0xa0000 │ │ │ │ + cmnpeq pc, #244, 10 @ p-variant is OBSOLETE @ 0x3d000000 │ │ │ │ + cmpeq r9, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 968654 <__cxa_atexit@plt+0x95c0d8> │ │ │ │ + ldr r2, [pc, #28] @ 968624 <__cxa_atexit@plt+0x95c0a8> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 968658 <__cxa_atexit@plt+0x95c0dc> │ │ │ │ + ldr r3, [pc, #12] @ 968628 <__cxa_atexit@plt+0x95c0ac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmnpeq pc, #120, 10 @ p-variant is OBSOLETE @ 0x1e000000 │ │ │ │ - cmpeq r9, #96, 20 @ 0x60000 │ │ │ │ + cmnpeq pc, #168, 10 @ p-variant is OBSOLETE @ 0x2a000000 │ │ │ │ + cmpeq r9, #144, 20 @ 0x90000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 968690 <__cxa_atexit@plt+0x95c114> │ │ │ │ - ldr r3, [pc, #212] @ 968750 <__cxa_atexit@plt+0x95c1d4> │ │ │ │ + bne 968660 <__cxa_atexit@plt+0x95c0e4> │ │ │ │ + ldr r3, [pc, #212] @ 968720 <__cxa_atexit@plt+0x95c1a4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 968708 <__cxa_atexit@plt+0x95c18c> │ │ │ │ - b 968764 <__cxa_atexit@plt+0x95c1e8> │ │ │ │ + beq 9686d8 <__cxa_atexit@plt+0x95c15c> │ │ │ │ + b 968734 <__cxa_atexit@plt+0x95c1b8> │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #164] @ 968740 <__cxa_atexit@plt+0x95c1c4> │ │ │ │ + ldr r2, [pc, #164] @ 968710 <__cxa_atexit@plt+0x95c194> │ │ │ │ ldr r3, [r7, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 968710 <__cxa_atexit@plt+0x95c194> │ │ │ │ + beq 9686e0 <__cxa_atexit@plt+0x95c164> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 968720 <__cxa_atexit@plt+0x95c1a4> │ │ │ │ - ldr r2, [pc, #132] @ 968744 <__cxa_atexit@plt+0x95c1c8> │ │ │ │ + bne 9686f0 <__cxa_atexit@plt+0x95c174> │ │ │ │ + ldr r2, [pc, #132] @ 968714 <__cxa_atexit@plt+0x95c198> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #4] │ │ │ │ - beq 968734 <__cxa_atexit@plt+0x95c1b8> │ │ │ │ - ldr r3, [pc, #100] @ 968748 <__cxa_atexit@plt+0x95c1cc> │ │ │ │ + beq 968704 <__cxa_atexit@plt+0x95c188> │ │ │ │ + ldr r3, [pc, #100] @ 968718 <__cxa_atexit@plt+0x95c19c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - ldr r3, [pc, #76] @ 96874c <__cxa_atexit@plt+0x95c1d0> │ │ │ │ + ldr r3, [pc, #76] @ 96871c <__cxa_atexit@plt+0x95c1a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 968754 <__cxa_atexit@plt+0x95c1d8> │ │ │ │ + ldr r7, [pc, #44] @ 968724 <__cxa_atexit@plt+0x95c1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #9 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - cmnpeq pc, #196, 8 @ p-variant is OBSOLETE @ 0xc4000000 │ │ │ │ + cmnpeq pc, #244, 8 @ p-variant is OBSOLETE @ 0xf4000000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmneq pc, #120, 16 @ 0x780000 │ │ │ │ - cmpeq r9, #100, 18 @ 0x190000 │ │ │ │ + cmneq pc, #168, 16 @ 0xa80000 │ │ │ │ + cmpeq r9, #148, 18 @ 0x250000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 9687e4 <__cxa_atexit@plt+0x95c268> │ │ │ │ + beq 9687b4 <__cxa_atexit@plt+0x95c238> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 9687d0 <__cxa_atexit@plt+0x95c254> │ │ │ │ + bne 9687a0 <__cxa_atexit@plt+0x95c224> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9687d0 <__cxa_atexit@plt+0x95c254> │ │ │ │ - ldr r2, [pc, #264] @ 9688a0 <__cxa_atexit@plt+0x95c324> │ │ │ │ + bne 9687a0 <__cxa_atexit@plt+0x95c224> │ │ │ │ + ldr r2, [pc, #264] @ 968870 <__cxa_atexit@plt+0x95c2f4> │ │ │ │ ldr r7, [r8, #1] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ - beq 968878 <__cxa_atexit@plt+0x95c2fc> │ │ │ │ + beq 968848 <__cxa_atexit@plt+0x95c2cc> │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9687d0 <__cxa_atexit@plt+0x95c254> │ │ │ │ - ldr r3, [pc, #220] @ 9688a4 <__cxa_atexit@plt+0x95c328> │ │ │ │ + bne 9687a0 <__cxa_atexit@plt+0x95c224> │ │ │ │ + ldr r3, [pc, #220] @ 968874 <__cxa_atexit@plt+0x95c2f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r7, [pc, #180] @ 96888c <__cxa_atexit@plt+0x95c310> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r7, [pc, #180] @ 96885c <__cxa_atexit@plt+0x95c2e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #160] @ 968890 <__cxa_atexit@plt+0x95c314> │ │ │ │ + ldr r2, [pc, #160] @ 968860 <__cxa_atexit@plt+0x95c2e4> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 968854 <__cxa_atexit@plt+0x95c2d8> │ │ │ │ + beq 968824 <__cxa_atexit@plt+0x95c2a8> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 968864 <__cxa_atexit@plt+0x95c2e8> │ │ │ │ - ldr r2, [pc, #128] @ 968894 <__cxa_atexit@plt+0x95c318> │ │ │ │ + bne 968834 <__cxa_atexit@plt+0x95c2b8> │ │ │ │ + ldr r2, [pc, #128] @ 968864 <__cxa_atexit@plt+0x95c2e8> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - beq 968884 <__cxa_atexit@plt+0x95c308> │ │ │ │ + beq 968854 <__cxa_atexit@plt+0x95c2d8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 968898 <__cxa_atexit@plt+0x95c31c> │ │ │ │ + ldr r2, [pc, #96] @ 968868 <__cxa_atexit@plt+0x95c2ec> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #80] @ 96889c <__cxa_atexit@plt+0x95c320> │ │ │ │ + ldr r3, [pc, #80] @ 96886c <__cxa_atexit@plt+0x95c2f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 9688a8 <__cxa_atexit@plt+0x95c32c> │ │ │ │ + ldr r7, [pc, #60] @ 968878 <__cxa_atexit@plt+0x95c2fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #196, 14 @ 0x3100000 │ │ │ │ + cmneq pc, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ andeq r0, r0, r4, lsr #7 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ - cmnpeq pc, #120, 6 @ p-variant is OBSOLETE @ 0xe0000001 │ │ │ │ + cmnpeq pc, #168, 6 @ p-variant is OBSOLETE @ 0xa0000002 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - cmneq pc, #52, 14 @ 0xd00000 │ │ │ │ - cmpeq r9, #16, 16 @ 0x100000 │ │ │ │ + cmneq pc, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq r9, #64, 16 @ 0x400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9688dc <__cxa_atexit@plt+0x95c360> │ │ │ │ - ldr r3, [pc, #36] @ 9688f4 <__cxa_atexit@plt+0x95c378> │ │ │ │ + bne 9688ac <__cxa_atexit@plt+0x95c330> │ │ │ │ + ldr r3, [pc, #36] @ 9688c4 <__cxa_atexit@plt+0x95c348> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r7, [pc, #12] @ 9688f0 <__cxa_atexit@plt+0x95c374> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r7, [pc, #12] @ 9688c0 <__cxa_atexit@plt+0x95c344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #184, 12 @ 0xb800000 │ │ │ │ + cmneq pc, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r9, #196, 14 @ 0x3100000 │ │ │ │ + cmpeq r9, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 968980 <__cxa_atexit@plt+0x95c404> │ │ │ │ + bne 968950 <__cxa_atexit@plt+0x95c3d4> │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #164] @ 9689c0 <__cxa_atexit@plt+0x95c444> │ │ │ │ + ldr r2, [pc, #164] @ 968990 <__cxa_atexit@plt+0x95c414> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 968994 <__cxa_atexit@plt+0x95c418> │ │ │ │ + beq 968964 <__cxa_atexit@plt+0x95c3e8> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 9689a4 <__cxa_atexit@plt+0x95c428> │ │ │ │ - ldr r2, [pc, #132] @ 9689c4 <__cxa_atexit@plt+0x95c448> │ │ │ │ + bne 968974 <__cxa_atexit@plt+0x95c3f8> │ │ │ │ + ldr r2, [pc, #132] @ 968994 <__cxa_atexit@plt+0x95c418> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - beq 9689b8 <__cxa_atexit@plt+0x95c43c> │ │ │ │ + beq 968988 <__cxa_atexit@plt+0x95c40c> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #100] @ 9689c8 <__cxa_atexit@plt+0x95c44c> │ │ │ │ + ldr r2, [pc, #100] @ 968998 <__cxa_atexit@plt+0x95c41c> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #84] @ 9689cc <__cxa_atexit@plt+0x95c450> │ │ │ │ + ldr r3, [pc, #84] @ 96899c <__cxa_atexit@plt+0x95c420> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ - ldr r7, [pc, #72] @ 9689d0 <__cxa_atexit@plt+0x95c454> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ + ldr r7, [pc, #72] @ 9689a0 <__cxa_atexit@plt+0x95c424> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9689d4 <__cxa_atexit@plt+0x95c458> │ │ │ │ + ldr r7, [pc, #40] @ 9689a4 <__cxa_atexit@plt+0x95c428> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - cmnpeq pc, #76, 4 @ p-variant is OBSOLETE @ 0xc0000004 │ │ │ │ - cmneq pc, #20, 12 @ 0x1400000 │ │ │ │ - cmneq pc, #244, 10 @ 0x3d000000 │ │ │ │ - cmpeq r9, #228, 12 @ 0xe400000 │ │ │ │ + cmnpeq pc, #124, 4 @ p-variant is OBSOLETE @ 0xc0000007 │ │ │ │ + cmneq pc, #68, 12 @ 0x4400000 │ │ │ │ + cmneq pc, #36, 12 @ 0x2400000 │ │ │ │ + cmpeq r9, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 968a48 <__cxa_atexit@plt+0x95c4cc> │ │ │ │ + bne 968a18 <__cxa_atexit@plt+0x95c49c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 968a68 <__cxa_atexit@plt+0x95c4ec> │ │ │ │ + ldr r2, [pc, #96] @ 968a38 <__cxa_atexit@plt+0x95c4bc> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 968a5c <__cxa_atexit@plt+0x95c4e0> │ │ │ │ - ldr r3, [pc, #72] @ 968a6c <__cxa_atexit@plt+0x95c4f0> │ │ │ │ + beq 968a2c <__cxa_atexit@plt+0x95c4b0> │ │ │ │ + ldr r3, [pc, #72] @ 968a3c <__cxa_atexit@plt+0x95c4c0> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ 968a70 <__cxa_atexit@plt+0x95c4f4> │ │ │ │ + ldr r3, [pc, #52] @ 968a40 <__cxa_atexit@plt+0x95c4c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ - ldr r7, [pc, #36] @ 968a74 <__cxa_atexit@plt+0x95c4f8> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ + ldr r7, [pc, #36] @ 968a44 <__cxa_atexit@plt+0x95c4c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmnpeq pc, #136, 2 @ p-variant is OBSOLETE @ 0x22 │ │ │ │ - cmneq pc, #80, 10 @ 0x14000000 │ │ │ │ - cmpeq r9, #68, 12 @ 0x4400000 │ │ │ │ + cmnpeq pc, #184, 2 @ p-variant is OBSOLETE @ 0x2e │ │ │ │ + cmneq pc, #128, 10 @ 0x20000000 │ │ │ │ + cmpeq r9, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 968ae8 <__cxa_atexit@plt+0x95c56c> │ │ │ │ + bne 968ab8 <__cxa_atexit@plt+0x95c53c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 968b08 <__cxa_atexit@plt+0x95c58c> │ │ │ │ + ldr r2, [pc, #96] @ 968ad8 <__cxa_atexit@plt+0x95c55c> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 968afc <__cxa_atexit@plt+0x95c580> │ │ │ │ - ldr r3, [pc, #72] @ 968b0c <__cxa_atexit@plt+0x95c590> │ │ │ │ + beq 968acc <__cxa_atexit@plt+0x95c550> │ │ │ │ + ldr r3, [pc, #72] @ 968adc <__cxa_atexit@plt+0x95c560> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ 968b10 <__cxa_atexit@plt+0x95c594> │ │ │ │ + ldr r3, [pc, #52] @ 968ae0 <__cxa_atexit@plt+0x95c564> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ - ldr r7, [pc, #36] @ 968b14 <__cxa_atexit@plt+0x95c598> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ + ldr r7, [pc, #36] @ 968ae4 <__cxa_atexit@plt+0x95c568> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - cmnpeq pc, #232 @ p-variant is OBSOLETE @ 0xe8 │ │ │ │ - cmneq pc, #176, 8 @ 0xb0000000 │ │ │ │ - cmpeq r9, #164, 10 @ 0x29000000 │ │ │ │ + cmnpeq pc, #24, 2 @ p-variant is OBSOLETE │ │ │ │ + cmneq pc, #224, 8 @ 0xe0000000 │ │ │ │ + cmpeq r9, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 968b88 <__cxa_atexit@plt+0x95c60c> │ │ │ │ + bne 968b58 <__cxa_atexit@plt+0x95c5dc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 968ba8 <__cxa_atexit@plt+0x95c62c> │ │ │ │ + ldr r2, [pc, #96] @ 968b78 <__cxa_atexit@plt+0x95c5fc> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 968b9c <__cxa_atexit@plt+0x95c620> │ │ │ │ - ldr r3, [pc, #72] @ 968bac <__cxa_atexit@plt+0x95c630> │ │ │ │ + beq 968b6c <__cxa_atexit@plt+0x95c5f0> │ │ │ │ + ldr r3, [pc, #72] @ 968b7c <__cxa_atexit@plt+0x95c600> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ 968bb0 <__cxa_atexit@plt+0x95c634> │ │ │ │ + ldr r3, [pc, #52] @ 968b80 <__cxa_atexit@plt+0x95c604> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ - ldr r7, [pc, #36] @ 968bb4 <__cxa_atexit@plt+0x95c638> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ + ldr r7, [pc, #36] @ 968b84 <__cxa_atexit@plt+0x95c608> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmnpeq pc, #72 @ p-variant is OBSOLETE @ 0x48 │ │ │ │ - cmneq pc, #16, 8 @ 0x10000000 │ │ │ │ - cmpeq r9, #4, 10 @ 0x1000000 │ │ │ │ + cmnpeq pc, #120 @ p-variant is OBSOLETE @ 0x78 │ │ │ │ + cmneq pc, #64, 8 @ 0x40000000 │ │ │ │ + cmpeq r9, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 968bf0 <__cxa_atexit@plt+0x95c674> │ │ │ │ + ldr r2, [pc, #28] @ 968bc0 <__cxa_atexit@plt+0x95c644> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #12] @ 968bf4 <__cxa_atexit@plt+0x95c678> │ │ │ │ + ldr r3, [pc, #12] @ 968bc4 <__cxa_atexit@plt+0x95c648> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq pc, #220, 30 @ 0x370 │ │ │ │ - cmpeq r9, #196, 8 @ 0xc4000000 │ │ │ │ + cmnpeq pc, #12 @ p-variant is OBSOLETE │ │ │ │ + cmpeq r9, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 968c2c <__cxa_atexit@plt+0x95c6b0> │ │ │ │ - ldr r3, [pc, #212] @ 968cec <__cxa_atexit@plt+0x95c770> │ │ │ │ + bne 968bfc <__cxa_atexit@plt+0x95c680> │ │ │ │ + ldr r3, [pc, #212] @ 968cbc <__cxa_atexit@plt+0x95c740> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 968ca4 <__cxa_atexit@plt+0x95c728> │ │ │ │ - b 968d00 <__cxa_atexit@plt+0x95c784> │ │ │ │ + beq 968c74 <__cxa_atexit@plt+0x95c6f8> │ │ │ │ + b 968cd0 <__cxa_atexit@plt+0x95c754> │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #164] @ 968cdc <__cxa_atexit@plt+0x95c760> │ │ │ │ + ldr r2, [pc, #164] @ 968cac <__cxa_atexit@plt+0x95c730> │ │ │ │ ldr r3, [r7, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 968cac <__cxa_atexit@plt+0x95c730> │ │ │ │ + beq 968c7c <__cxa_atexit@plt+0x95c700> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 968cbc <__cxa_atexit@plt+0x95c740> │ │ │ │ - ldr r2, [pc, #132] @ 968ce0 <__cxa_atexit@plt+0x95c764> │ │ │ │ + bne 968c8c <__cxa_atexit@plt+0x95c710> │ │ │ │ + ldr r2, [pc, #132] @ 968cb0 <__cxa_atexit@plt+0x95c734> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3, #4] │ │ │ │ - beq 968cd0 <__cxa_atexit@plt+0x95c754> │ │ │ │ - ldr r3, [pc, #100] @ 968ce4 <__cxa_atexit@plt+0x95c768> │ │ │ │ + beq 968ca0 <__cxa_atexit@plt+0x95c724> │ │ │ │ + ldr r3, [pc, #100] @ 968cb4 <__cxa_atexit@plt+0x95c738> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - ldr r3, [pc, #76] @ 968ce8 <__cxa_atexit@plt+0x95c76c> │ │ │ │ + ldr r3, [pc, #76] @ 968cb8 <__cxa_atexit@plt+0x95c73c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 968cf0 <__cxa_atexit@plt+0x95c774> │ │ │ │ + ldr r7, [pc, #44] @ 968cc0 <__cxa_atexit@plt+0x95c744> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #9 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq pc, #40, 30 @ 0xa0 │ │ │ │ + cmneq pc, #88, 30 @ 0x160 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmneq pc, #220, 4 @ 0xc000000d │ │ │ │ - cmpeq r9, #200, 6 @ 0x20000003 │ │ │ │ + cmneq pc, #12, 6 @ 0x30000000 │ │ │ │ + cmpeq r9, #248, 6 @ 0xe0000003 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - beq 968d80 <__cxa_atexit@plt+0x95c804> │ │ │ │ + beq 968d50 <__cxa_atexit@plt+0x95c7d4> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 968d6c <__cxa_atexit@plt+0x95c7f0> │ │ │ │ + bne 968d3c <__cxa_atexit@plt+0x95c7c0> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 968d6c <__cxa_atexit@plt+0x95c7f0> │ │ │ │ - ldr r2, [pc, #264] @ 968e3c <__cxa_atexit@plt+0x95c8c0> │ │ │ │ + bne 968d3c <__cxa_atexit@plt+0x95c7c0> │ │ │ │ + ldr r2, [pc, #264] @ 968e0c <__cxa_atexit@plt+0x95c890> │ │ │ │ ldr r7, [r8, #1] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ - beq 968e14 <__cxa_atexit@plt+0x95c898> │ │ │ │ + beq 968de4 <__cxa_atexit@plt+0x95c868> │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 968d6c <__cxa_atexit@plt+0x95c7f0> │ │ │ │ - ldr r3, [pc, #220] @ 968e40 <__cxa_atexit@plt+0x95c8c4> │ │ │ │ + bne 968d3c <__cxa_atexit@plt+0x95c7c0> │ │ │ │ + ldr r3, [pc, #220] @ 968e10 <__cxa_atexit@plt+0x95c894> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r7, [pc, #180] @ 968e28 <__cxa_atexit@plt+0x95c8ac> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r7, [pc, #180] @ 968df8 <__cxa_atexit@plt+0x95c87c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #160] @ 968e2c <__cxa_atexit@plt+0x95c8b0> │ │ │ │ + ldr r2, [pc, #160] @ 968dfc <__cxa_atexit@plt+0x95c880> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 968df0 <__cxa_atexit@plt+0x95c874> │ │ │ │ + beq 968dc0 <__cxa_atexit@plt+0x95c844> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 968e00 <__cxa_atexit@plt+0x95c884> │ │ │ │ - ldr r2, [pc, #128] @ 968e30 <__cxa_atexit@plt+0x95c8b4> │ │ │ │ + bne 968dd0 <__cxa_atexit@plt+0x95c854> │ │ │ │ + ldr r2, [pc, #128] @ 968e00 <__cxa_atexit@plt+0x95c884> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - beq 968e20 <__cxa_atexit@plt+0x95c8a4> │ │ │ │ + beq 968df0 <__cxa_atexit@plt+0x95c874> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #96] @ 968e34 <__cxa_atexit@plt+0x95c8b8> │ │ │ │ + ldr r2, [pc, #96] @ 968e04 <__cxa_atexit@plt+0x95c888> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #80] @ 968e38 <__cxa_atexit@plt+0x95c8bc> │ │ │ │ + ldr r3, [pc, #80] @ 968e08 <__cxa_atexit@plt+0x95c88c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 968e44 <__cxa_atexit@plt+0x95c8c8> │ │ │ │ + ldr r7, [pc, #60] @ 968e14 <__cxa_atexit@plt+0x95c898> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #40, 4 @ 0x80000002 │ │ │ │ + cmneq pc, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ @ instruction: 0xfffffe08 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - cmneq pc, #220, 26 @ 0x3700 │ │ │ │ + cmneq pc, #12, 28 @ 0xc0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ - cmneq pc, #152, 2 @ 0x26 │ │ │ │ - cmpeq r9, #116, 4 @ 0x40000007 │ │ │ │ + cmneq pc, #200, 2 @ 0x32 │ │ │ │ + cmpeq r9, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 968e78 <__cxa_atexit@plt+0x95c8fc> │ │ │ │ - ldr r3, [pc, #36] @ 968e90 <__cxa_atexit@plt+0x95c914> │ │ │ │ + bne 968e48 <__cxa_atexit@plt+0x95c8cc> │ │ │ │ + ldr r3, [pc, #36] @ 968e60 <__cxa_atexit@plt+0x95c8e4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r7, [pc, #12] @ 968e8c <__cxa_atexit@plt+0x95c910> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r7, [pc, #12] @ 968e5c <__cxa_atexit@plt+0x95c8e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #28, 2 │ │ │ │ + cmneq pc, #76, 2 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r9, #40, 4 @ 0x80000002 │ │ │ │ + cmpeq r9, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 968f1c <__cxa_atexit@plt+0x95c9a0> │ │ │ │ + bne 968eec <__cxa_atexit@plt+0x95c970> │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #164] @ 968f5c <__cxa_atexit@plt+0x95c9e0> │ │ │ │ + ldr r2, [pc, #164] @ 968f2c <__cxa_atexit@plt+0x95c9b0> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 968f30 <__cxa_atexit@plt+0x95c9b4> │ │ │ │ + beq 968f00 <__cxa_atexit@plt+0x95c984> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 968f40 <__cxa_atexit@plt+0x95c9c4> │ │ │ │ - ldr r2, [pc, #132] @ 968f60 <__cxa_atexit@plt+0x95c9e4> │ │ │ │ + bne 968f10 <__cxa_atexit@plt+0x95c994> │ │ │ │ + ldr r2, [pc, #132] @ 968f30 <__cxa_atexit@plt+0x95c9b4> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stm r5, {r2, r3} │ │ │ │ - beq 968f54 <__cxa_atexit@plt+0x95c9d8> │ │ │ │ + beq 968f24 <__cxa_atexit@plt+0x95c9a8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #100] @ 968f64 <__cxa_atexit@plt+0x95c9e8> │ │ │ │ + ldr r2, [pc, #100] @ 968f34 <__cxa_atexit@plt+0x95c9b8> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #84] @ 968f68 <__cxa_atexit@plt+0x95c9ec> │ │ │ │ + ldr r3, [pc, #84] @ 968f38 <__cxa_atexit@plt+0x95c9bc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ - ldr r7, [pc, #72] @ 968f6c <__cxa_atexit@plt+0x95c9f0> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ + ldr r7, [pc, #72] @ 968f3c <__cxa_atexit@plt+0x95c9c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 968f70 <__cxa_atexit@plt+0x95c9f4> │ │ │ │ + ldr r7, [pc, #40] @ 968f40 <__cxa_atexit@plt+0x95c9c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ - cmneq pc, #176, 24 @ 0xb000 │ │ │ │ - cmneq pc, #120 @ 0x78 │ │ │ │ - cmneq pc, #88 @ 0x58 │ │ │ │ - cmpeq r9, #72, 2 │ │ │ │ + cmneq pc, #224, 24 @ 0xe000 │ │ │ │ + cmneq pc, #168 @ 0xa8 │ │ │ │ + cmneq pc, #136 @ 0x88 │ │ │ │ + cmpeq r9, #120, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 968fe4 <__cxa_atexit@plt+0x95ca68> │ │ │ │ + bne 968fb4 <__cxa_atexit@plt+0x95ca38> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 969004 <__cxa_atexit@plt+0x95ca88> │ │ │ │ + ldr r2, [pc, #96] @ 968fd4 <__cxa_atexit@plt+0x95ca58> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 968ff8 <__cxa_atexit@plt+0x95ca7c> │ │ │ │ - ldr r3, [pc, #72] @ 969008 <__cxa_atexit@plt+0x95ca8c> │ │ │ │ + beq 968fc8 <__cxa_atexit@plt+0x95ca4c> │ │ │ │ + ldr r3, [pc, #72] @ 968fd8 <__cxa_atexit@plt+0x95ca5c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ 96900c <__cxa_atexit@plt+0x95ca90> │ │ │ │ + ldr r3, [pc, #52] @ 968fdc <__cxa_atexit@plt+0x95ca60> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ - ldr r7, [pc, #36] @ 969010 <__cxa_atexit@plt+0x95ca94> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ + ldr r7, [pc, #36] @ 968fe0 <__cxa_atexit@plt+0x95ca64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ - cmneq pc, #236, 22 @ 0x3b000 │ │ │ │ - cmneq pc, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq r9, #168 @ 0xa8 │ │ │ │ + cmneq pc, #28, 24 @ 0x1c00 │ │ │ │ + cmneq pc, #228, 30 @ 0x390 │ │ │ │ + cmpeq r9, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 969084 <__cxa_atexit@plt+0x95cb08> │ │ │ │ + bne 969054 <__cxa_atexit@plt+0x95cad8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 9690a4 <__cxa_atexit@plt+0x95cb28> │ │ │ │ + ldr r2, [pc, #96] @ 969074 <__cxa_atexit@plt+0x95caf8> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 969098 <__cxa_atexit@plt+0x95cb1c> │ │ │ │ - ldr r3, [pc, #72] @ 9690a8 <__cxa_atexit@plt+0x95cb2c> │ │ │ │ + beq 969068 <__cxa_atexit@plt+0x95caec> │ │ │ │ + ldr r3, [pc, #72] @ 969078 <__cxa_atexit@plt+0x95cafc> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ 9690ac <__cxa_atexit@plt+0x95cb30> │ │ │ │ + ldr r3, [pc, #52] @ 96907c <__cxa_atexit@plt+0x95cb00> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ - ldr r7, [pc, #36] @ 9690b0 <__cxa_atexit@plt+0x95cb34> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ + ldr r7, [pc, #36] @ 969080 <__cxa_atexit@plt+0x95cb04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffb70 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - cmneq pc, #76, 22 @ 0x13000 │ │ │ │ - cmneq pc, #20, 30 @ 0x50 │ │ │ │ - cmpeq r9, #8 │ │ │ │ + cmneq pc, #124, 22 @ 0x1f000 │ │ │ │ + cmneq pc, #68, 30 @ 0x110 │ │ │ │ + cmpeq r9, #56 @ 0x38 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 969124 <__cxa_atexit@plt+0x95cba8> │ │ │ │ + bne 9690f4 <__cxa_atexit@plt+0x95cb78> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #96] @ 969144 <__cxa_atexit@plt+0x95cbc8> │ │ │ │ + ldr r2, [pc, #96] @ 969114 <__cxa_atexit@plt+0x95cb98> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 969138 <__cxa_atexit@plt+0x95cbbc> │ │ │ │ - ldr r3, [pc, #72] @ 969148 <__cxa_atexit@plt+0x95cbcc> │ │ │ │ + beq 969108 <__cxa_atexit@plt+0x95cb8c> │ │ │ │ + ldr r3, [pc, #72] @ 969118 <__cxa_atexit@plt+0x95cb9c> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - ldr r3, [pc, #52] @ 96914c <__cxa_atexit@plt+0x95cbd0> │ │ │ │ + ldr r3, [pc, #52] @ 96911c <__cxa_atexit@plt+0x95cba0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf0 <__cxa_atexit@plt+0xd11674> │ │ │ │ - ldr r7, [pc, #36] @ 969150 <__cxa_atexit@plt+0x95cbd4> │ │ │ │ + b d1dbc0 <__cxa_atexit@plt+0xd11644> │ │ │ │ + ldr r7, [pc, #36] @ 969120 <__cxa_atexit@plt+0x95cba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffffaf8 │ │ │ │ - cmneq pc, #172, 20 @ 0xac000 │ │ │ │ - cmneq pc, #116, 28 @ 0x740 │ │ │ │ - cmppeq r8, #136, 30 @ p-variant is OBSOLETE @ 0x220 │ │ │ │ + cmneq pc, #220, 20 @ 0xdc000 │ │ │ │ + cmneq pc, #164, 28 @ 0xa40 │ │ │ │ + cmppeq r8, #184, 30 @ p-variant is OBSOLETE @ 0x2e0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 969188 <__cxa_atexit@plt+0x95cc0c> │ │ │ │ + bhi 969158 <__cxa_atexit@plt+0x95cbdc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 969190 <__cxa_atexit@plt+0x95cc14> │ │ │ │ + ldr r2, [pc, #20] @ 969160 <__cxa_atexit@plt+0x95cbe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 9691e4 <__cxa_atexit@plt+0x95cc68> │ │ │ │ + b 9691b4 <__cxa_atexit@plt+0x95cc38> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #140, 26 @ 0x2300 │ │ │ │ - cmppeq r8, #60, 30 @ p-variant is OBSOLETE @ 0xf0 │ │ │ │ + cmneq pc, #188, 26 @ 0x2f00 │ │ │ │ + cmppeq r8, #108, 30 @ p-variant is OBSOLETE @ 0x1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9691c8 <__cxa_atexit@plt+0x95cc4c> │ │ │ │ + bhi 969198 <__cxa_atexit@plt+0x95cc1c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 9691d0 <__cxa_atexit@plt+0x95cc54> │ │ │ │ + ldr r2, [pc, #24] @ 9691a0 <__cxa_atexit@plt+0x95cc24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a4f078 <__cxa_atexit@plt+0xa42afc> │ │ │ │ + b a4f048 <__cxa_atexit@plt+0xa42acc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #80, 26 @ 0x1400 │ │ │ │ - cmppeq r8, #248, 28 @ p-variant is OBSOLETE @ 0xf80 │ │ │ │ + cmneq pc, #128, 26 @ 0x2000 │ │ │ │ + cmppeq r8, #40, 30 @ p-variant is OBSOLETE @ 0xa0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96928c <__cxa_atexit@plt+0x95cd10> │ │ │ │ - ldr r7, [pc, #188] @ 9692b4 <__cxa_atexit@plt+0x95cd38> │ │ │ │ + bhi 96925c <__cxa_atexit@plt+0x95cce0> │ │ │ │ + ldr r7, [pc, #188] @ 969284 <__cxa_atexit@plt+0x95cd08> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r7, r9, #3 │ │ │ │ - beq 969270 <__cxa_atexit@plt+0x95ccf4> │ │ │ │ + beq 969240 <__cxa_atexit@plt+0x95ccc4> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 969280 <__cxa_atexit@plt+0x95cd04> │ │ │ │ + bne 969250 <__cxa_atexit@plt+0x95ccd4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 96929c <__cxa_atexit@plt+0x95cd20> │ │ │ │ - ldr sl, [pc, #152] @ 9692bc <__cxa_atexit@plt+0x95cd40> │ │ │ │ - ldr r3, [pc, #152] @ 9692c0 <__cxa_atexit@plt+0x95cd44> │ │ │ │ - ldr lr, [pc, #152] @ 9692c4 <__cxa_atexit@plt+0x95cd48> │ │ │ │ + bcc 96926c <__cxa_atexit@plt+0x95ccf0> │ │ │ │ + ldr sl, [pc, #152] @ 96928c <__cxa_atexit@plt+0x95cd10> │ │ │ │ + ldr r3, [pc, #152] @ 969290 <__cxa_atexit@plt+0x95cd14> │ │ │ │ + ldr lr, [pc, #152] @ 969294 <__cxa_atexit@plt+0x95cd18> │ │ │ │ add sl, pc, sl │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r7, [r9, #6] │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ @@ -2454337,43 +2454325,43 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9692b8 <__cxa_atexit@plt+0x95cd3c> │ │ │ │ + ldr r7, [pc, #36] @ 969288 <__cxa_atexit@plt+0x95cd0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmppeq r8, #76, 28 @ p-variant is OBSOLETE @ 0x4c0 │ │ │ │ + cmppeq r8, #124, 28 @ p-variant is OBSOLETE @ 0x7c0 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq pc, #240, 24 @ 0xf000 │ │ │ │ - cmppeq r8, #20, 28 @ p-variant is OBSOLETE @ 0x140 │ │ │ │ + cmneq pc, #32, 26 @ 0x800 │ │ │ │ + cmppeq r8, #68, 28 @ p-variant is OBSOLETE @ 0x440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 969348 <__cxa_atexit@plt+0x95cdcc> │ │ │ │ + bne 969318 <__cxa_atexit@plt+0x95cd9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 969358 <__cxa_atexit@plt+0x95cddc> │ │ │ │ - ldr lr, [pc, #108] @ 969368 <__cxa_atexit@plt+0x95cdec> │ │ │ │ - ldr r9, [pc, #108] @ 96936c <__cxa_atexit@plt+0x95cdf0> │ │ │ │ - ldr r8, [pc, #108] @ 969370 <__cxa_atexit@plt+0x95cdf4> │ │ │ │ + bcc 969328 <__cxa_atexit@plt+0x95cdac> │ │ │ │ + ldr lr, [pc, #108] @ 969338 <__cxa_atexit@plt+0x95cdbc> │ │ │ │ + ldr r9, [pc, #108] @ 96933c <__cxa_atexit@plt+0x95cdc0> │ │ │ │ + ldr r8, [pc, #108] @ 969340 <__cxa_atexit@plt+0x95cdc4> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -2454391,1214 +2454379,1214 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq pc, #24, 24 @ 0x1800 │ │ │ │ - cmppeq r8, #100, 26 @ p-variant is OBSOLETE @ 0x1900 │ │ │ │ + cmneq pc, #72, 24 @ 0x4800 │ │ │ │ + cmppeq r8, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9693f8 <__cxa_atexit@plt+0x95ce7c> │ │ │ │ - ldr r2, [pc, #112] @ 96940c <__cxa_atexit@plt+0x95ce90> │ │ │ │ + bhi 9693c8 <__cxa_atexit@plt+0x95ce4c> │ │ │ │ + ldr r2, [pc, #112] @ 9693dc <__cxa_atexit@plt+0x95ce60> │ │ │ │ mov r7, r3 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ - beq 9693e0 <__cxa_atexit@plt+0x95ce64> │ │ │ │ - ldr lr, [pc, #92] @ 969410 <__cxa_atexit@plt+0x95ce94> │ │ │ │ + beq 9693b0 <__cxa_atexit@plt+0x95ce34> │ │ │ │ + ldr lr, [pc, #92] @ 9693e0 <__cxa_atexit@plt+0x95ce64> │ │ │ │ ldr r7, [r8, #67] @ 0x43 │ │ │ │ ldr r1, [r8, #39] @ 0x27 │ │ │ │ ldr r0, [r8, #47] @ 0x2f │ │ │ │ ldr r2, [r8, #79] @ 0x4f │ │ │ │ add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ str r1, [r3, #-4] │ │ │ │ - beq 9693f0 <__cxa_atexit@plt+0x95ce74> │ │ │ │ - b 969470 <__cxa_atexit@plt+0x95cef4> │ │ │ │ + beq 9693c0 <__cxa_atexit@plt+0x95ce44> │ │ │ │ + b 969440 <__cxa_atexit@plt+0x95cec4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 969414 <__cxa_atexit@plt+0x95ce98> │ │ │ │ + ldr r7, [pc, #20] @ 9693e4 <__cxa_atexit@plt+0x95ce68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmppeq r8, #228, 24 @ p-variant is OBSOLETE @ 0xe400 │ │ │ │ - cmppeq r8, #196, 24 @ p-variant is OBSOLETE @ 0xc400 │ │ │ │ + cmppeq r8, #20, 26 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ + cmppeq r8, #244, 24 @ p-variant is OBSOLETE @ 0xf400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #39] @ 0x27 │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ ldr r3, [r3, #79] @ 0x4f │ │ │ │ - ldr r0, [pc, #32] @ 969460 <__cxa_atexit@plt+0x95cee4> │ │ │ │ + ldr r0, [pc, #32] @ 969430 <__cxa_atexit@plt+0x95ceb4> │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [r5] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 969458 <__cxa_atexit@plt+0x95cedc> │ │ │ │ - b 969470 <__cxa_atexit@plt+0x95cef4> │ │ │ │ + beq 969428 <__cxa_atexit@plt+0x95ceac> │ │ │ │ + b 969440 <__cxa_atexit@plt+0x95cec4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmppeq r8, #120, 24 @ p-variant is OBSOLETE @ 0x7800 │ │ │ │ + cmppeq r8, #168, 24 @ p-variant is OBSOLETE @ 0xa800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 969490 <__cxa_atexit@plt+0x95cf14> │ │ │ │ + bne 969460 <__cxa_atexit@plt+0x95cee4> │ │ │ │ ldr r7, [r7, #10] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 9694ec <__cxa_atexit@plt+0x95cf70> │ │ │ │ + ldr r3, [pc, #84] @ 9694bc <__cxa_atexit@plt+0x95cf40> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9694d4 <__cxa_atexit@plt+0x95cf58> │ │ │ │ + beq 9694a4 <__cxa_atexit@plt+0x95cf28> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9694dc <__cxa_atexit@plt+0x95cf60> │ │ │ │ - ldr r3, [pc, #48] @ 9694f0 <__cxa_atexit@plt+0x95cf74> │ │ │ │ + bne 9694ac <__cxa_atexit@plt+0x95cf30> │ │ │ │ + ldr r3, [pc, #48] @ 9694c0 <__cxa_atexit@plt+0x95cf44> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9694d4 <__cxa_atexit@plt+0x95cf58> │ │ │ │ - b 969554 <__cxa_atexit@plt+0x95cfd8> │ │ │ │ + beq 9694a4 <__cxa_atexit@plt+0x95cf28> │ │ │ │ + b 969524 <__cxa_atexit@plt+0x95cfa8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 9691e4 <__cxa_atexit@plt+0x95cc68> │ │ │ │ + b 9691b4 <__cxa_atexit@plt+0x95cc38> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmppeq r8, #232, 22 @ p-variant is OBSOLETE @ 0x3a000 │ │ │ │ + cmppeq r8, #24, 24 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 96952c <__cxa_atexit@plt+0x95cfb0> │ │ │ │ - ldr r3, [pc, #44] @ 969544 <__cxa_atexit@plt+0x95cfc8> │ │ │ │ + bne 9694fc <__cxa_atexit@plt+0x95cf80> │ │ │ │ + ldr r3, [pc, #44] @ 969514 <__cxa_atexit@plt+0x95cf98> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96953c <__cxa_atexit@plt+0x95cfc0> │ │ │ │ - b 969554 <__cxa_atexit@plt+0x95cfd8> │ │ │ │ + beq 96950c <__cxa_atexit@plt+0x95cf90> │ │ │ │ + b 969524 <__cxa_atexit@plt+0x95cfa8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 9691e4 <__cxa_atexit@plt+0x95cc68> │ │ │ │ + b 9691b4 <__cxa_atexit@plt+0x95cc38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmppeq r8, #148, 22 @ p-variant is OBSOLETE @ 0x25000 │ │ │ │ + cmppeq r8, #196, 22 @ p-variant is OBSOLETE @ 0x31000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 969594 <__cxa_atexit@plt+0x95d018> │ │ │ │ - ldr r3, [pc, #68] @ 9695ac <__cxa_atexit@plt+0x95d030> │ │ │ │ + bne 969564 <__cxa_atexit@plt+0x95cfe8> │ │ │ │ + ldr r3, [pc, #68] @ 96957c <__cxa_atexit@plt+0x95d000> │ │ │ │ ldr r7, [r7, #14] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 9695a4 <__cxa_atexit@plt+0x95d028> │ │ │ │ + beq 969574 <__cxa_atexit@plt+0x95cff8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 969594 <__cxa_atexit@plt+0x95d018> │ │ │ │ + bne 969564 <__cxa_atexit@plt+0x95cfe8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 9691e4 <__cxa_atexit@plt+0x95cc68> │ │ │ │ + b 9691b4 <__cxa_atexit@plt+0x95cc38> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmppeq r8, #44, 22 @ p-variant is OBSOLETE @ 0xb000 │ │ │ │ + cmppeq r8, #92, 22 @ p-variant is OBSOLETE @ 0x17000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9695dc <__cxa_atexit@plt+0x95d060> │ │ │ │ + bne 9695ac <__cxa_atexit@plt+0x95d030> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 9691e4 <__cxa_atexit@plt+0x95cc68> │ │ │ │ + b 9691b4 <__cxa_atexit@plt+0x95cc38> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9696a4 <__cxa_atexit@plt+0x95d128> │ │ │ │ - ldr r3, [pc, #168] @ 9696b4 <__cxa_atexit@plt+0x95d138> │ │ │ │ + bhi 969674 <__cxa_atexit@plt+0x95d0f8> │ │ │ │ + ldr r3, [pc, #168] @ 969684 <__cxa_atexit@plt+0x95d108> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 969674 <__cxa_atexit@plt+0x95d0f8> │ │ │ │ - ldr r2, [pc, #144] @ 9696b8 <__cxa_atexit@plt+0x95d13c> │ │ │ │ + beq 969644 <__cxa_atexit@plt+0x95d0c8> │ │ │ │ + ldr r2, [pc, #144] @ 969688 <__cxa_atexit@plt+0x95d10c> │ │ │ │ ldr r7, [r8, #59] @ 0x3b │ │ │ │ ldr r9, [r8, #47] @ 0x2f │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ ands r2, r7, #3 │ │ │ │ str r9, [r3, #4] │ │ │ │ - beq 969684 <__cxa_atexit@plt+0x95d108> │ │ │ │ + beq 969654 <__cxa_atexit@plt+0x95d0d8> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 969690 <__cxa_atexit@plt+0x95d114> │ │ │ │ - ldr r3, [pc, #104] @ 9696bc <__cxa_atexit@plt+0x95d140> │ │ │ │ + bne 969660 <__cxa_atexit@plt+0x95d0e4> │ │ │ │ + ldr r3, [pc, #104] @ 96968c <__cxa_atexit@plt+0x95d110> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r2, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - ldr r3, [pc, #84] @ 9696c0 <__cxa_atexit@plt+0x95d144> │ │ │ │ + ldr r3, [pc, #84] @ 969690 <__cxa_atexit@plt+0x95d114> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 9696c8 <__cxa_atexit@plt+0x95d14c> │ │ │ │ + ldr r7, [pc, #48] @ 969698 <__cxa_atexit@plt+0x95d11c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9696c4 <__cxa_atexit@plt+0x95d148> │ │ │ │ + ldr r7, [pc, #24] @ 969694 <__cxa_atexit@plt+0x95d118> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - cmneq pc, #80, 10 @ 0x14000000 │ │ │ │ - cmppeq r8, #68, 20 @ p-variant is OBSOLETE @ 0x44000 │ │ │ │ - cmneq pc, #72, 18 @ 0x120000 │ │ │ │ + cmneq pc, #128, 10 @ 0x20000000 │ │ │ │ + cmppeq r8, #116, 20 @ p-variant is OBSOLETE @ 0x74000 │ │ │ │ + cmneq pc, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r7, #47] @ 0x2f │ │ │ │ ldr r7, [r7, #59] @ 0x3b │ │ │ │ - ldr r2, [pc, #100] @ 969748 <__cxa_atexit@plt+0x95d1cc> │ │ │ │ + ldr r2, [pc, #100] @ 969718 <__cxa_atexit@plt+0x95d19c> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 969728 <__cxa_atexit@plt+0x95d1ac> │ │ │ │ + beq 9696f8 <__cxa_atexit@plt+0x95d17c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 969734 <__cxa_atexit@plt+0x95d1b8> │ │ │ │ + bne 969704 <__cxa_atexit@plt+0x95d188> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #60] @ 96974c <__cxa_atexit@plt+0x95d1d0> │ │ │ │ + ldr r1, [pc, #60] @ 96971c <__cxa_atexit@plt+0x95d1a0> │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #48] @ 969750 <__cxa_atexit@plt+0x95d1d4> │ │ │ │ + ldr r3, [pc, #48] @ 969720 <__cxa_atexit@plt+0x95d1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 969754 <__cxa_atexit@plt+0x95d1d8> │ │ │ │ + ldr r7, [pc, #24] @ 969724 <__cxa_atexit@plt+0x95d1a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmneq pc, #156, 8 @ 0x9c000000 │ │ │ │ - cmneq pc, #164, 16 @ 0xa40000 │ │ │ │ + cmneq pc, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq pc, #212, 16 @ 0xd40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 969798 <__cxa_atexit@plt+0x95d21c> │ │ │ │ + bne 969768 <__cxa_atexit@plt+0x95d1ec> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #52] @ 9697b0 <__cxa_atexit@plt+0x95d234> │ │ │ │ + ldr r1, [pc, #52] @ 969780 <__cxa_atexit@plt+0x95d204> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #36] @ 9697b4 <__cxa_atexit@plt+0x95d238> │ │ │ │ + ldr r3, [pc, #36] @ 969784 <__cxa_atexit@plt+0x95d208> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ - ldr r7, [pc, #12] @ 9697ac <__cxa_atexit@plt+0x95d230> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + ldr r7, [pc, #12] @ 96977c <__cxa_atexit@plt+0x95d200> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #64, 16 @ 0x400000 │ │ │ │ + cmneq pc, #112, 16 @ 0x700000 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, #44, 8 @ 0x2c000000 │ │ │ │ + cmneq pc, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96981c <__cxa_atexit@plt+0x95d2a0> │ │ │ │ + bne 9697ec <__cxa_atexit@plt+0x95d270> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #92] @ 969838 <__cxa_atexit@plt+0x95d2bc> │ │ │ │ + ldr r1, [pc, #92] @ 969808 <__cxa_atexit@plt+0x95d28c> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 969830 <__cxa_atexit@plt+0x95d2b4> │ │ │ │ - ldr r3, [pc, #68] @ 96983c <__cxa_atexit@plt+0x95d2c0> │ │ │ │ + beq 969800 <__cxa_atexit@plt+0x95d284> │ │ │ │ + ldr r3, [pc, #68] @ 96980c <__cxa_atexit@plt+0x95d290> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 969830 <__cxa_atexit@plt+0x95d2b4> │ │ │ │ - ldr r3, [pc, #48] @ 969840 <__cxa_atexit@plt+0x95d2c4> │ │ │ │ + beq 969800 <__cxa_atexit@plt+0x95d284> │ │ │ │ + ldr r3, [pc, #48] @ 969810 <__cxa_atexit@plt+0x95d294> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b c52564 <__cxa_atexit@plt+0xc45fe8> │ │ │ │ - ldr r7, [pc, #32] @ 969844 <__cxa_atexit@plt+0x95d2c8> │ │ │ │ + b c52534 <__cxa_atexit@plt+0xc45fb8> │ │ │ │ + ldr r7, [pc, #32] @ 969814 <__cxa_atexit@plt+0x95d298> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq pc, #188, 14 @ 0x2f00000 │ │ │ │ + cmneq pc, #236, 14 @ 0x3b00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 969884 <__cxa_atexit@plt+0x95d308> │ │ │ │ + ldr r3, [pc, #44] @ 969854 <__cxa_atexit@plt+0x95d2d8> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96987c <__cxa_atexit@plt+0x95d300> │ │ │ │ - ldr r3, [pc, #24] @ 969888 <__cxa_atexit@plt+0x95d30c> │ │ │ │ + beq 96984c <__cxa_atexit@plt+0x95d2d0> │ │ │ │ + ldr r3, [pc, #24] @ 969858 <__cxa_atexit@plt+0x95d2dc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b c52564 <__cxa_atexit@plt+0xc45fe8> │ │ │ │ + b c52534 <__cxa_atexit@plt+0xc45fb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9698a8 <__cxa_atexit@plt+0x95d32c> │ │ │ │ + ldr r3, [pc, #12] @ 969878 <__cxa_atexit@plt+0x95d2fc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b c52564 <__cxa_atexit@plt+0xc45fe8> │ │ │ │ + b c52534 <__cxa_atexit@plt+0xc45fb8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9698c8 <__cxa_atexit@plt+0x95d34c> │ │ │ │ + ldr r3, [pc, #12] @ 969898 <__cxa_atexit@plt+0x95d31c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 897824 <__cxa_atexit@plt+0x88b2a8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 969900 <__cxa_atexit@plt+0x95d384> │ │ │ │ + ldr r3, [pc, #36] @ 9698d0 <__cxa_atexit@plt+0x95d354> │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #20] │ │ │ │ - beq 9698f8 <__cxa_atexit@plt+0x95d37c> │ │ │ │ - b 96990c <__cxa_atexit@plt+0x95d390> │ │ │ │ + beq 9698c8 <__cxa_atexit@plt+0x95d34c> │ │ │ │ + b 9698dc <__cxa_atexit@plt+0x95d360> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9699ec <__cxa_atexit@plt+0x95d470> │ │ │ │ + bcc 9699bc <__cxa_atexit@plt+0x95d440> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ cmp r2, r7 │ │ │ │ - bne 96996c <__cxa_atexit@plt+0x95d3f0> │ │ │ │ - ldr r8, [pc, #208] @ 969a04 <__cxa_atexit@plt+0x95d488> │ │ │ │ + bne 96993c <__cxa_atexit@plt+0x95d3c0> │ │ │ │ + ldr r8, [pc, #208] @ 9699d4 <__cxa_atexit@plt+0x95d458> │ │ │ │ sub r7, r3, #15 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #200] @ 969a08 <__cxa_atexit@plt+0x95d48c> │ │ │ │ + ldr lr, [pc, #200] @ 9699d8 <__cxa_atexit@plt+0x95d45c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r6, #20] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ str lr, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #136] @ 9699fc <__cxa_atexit@plt+0x95d480> │ │ │ │ + ldr r2, [pc, #136] @ 9699cc <__cxa_atexit@plt+0x95d450> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 9699c4 <__cxa_atexit@plt+0x95d448> │ │ │ │ + beq 969994 <__cxa_atexit@plt+0x95d418> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ - bne 9699d0 <__cxa_atexit@plt+0x95d454> │ │ │ │ - ldr r2, [pc, #92] @ 969a00 <__cxa_atexit@plt+0x95d484> │ │ │ │ + bne 9699a0 <__cxa_atexit@plt+0x95d424> │ │ │ │ + ldr r2, [pc, #92] @ 9699d0 <__cxa_atexit@plt+0x95d454> │ │ │ │ ldr r1, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 9699e4 <__cxa_atexit@plt+0x95d468> │ │ │ │ - b 969a88 <__cxa_atexit@plt+0x95d50c> │ │ │ │ + beq 9699b4 <__cxa_atexit@plt+0x95d438> │ │ │ │ + b 969a58 <__cxa_atexit@plt+0x95d4dc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 969a0c <__cxa_atexit@plt+0x95d490> │ │ │ │ + ldr r7, [pc, #52] @ 9699dc <__cxa_atexit@plt+0x95d460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq pc, #232, 10 @ 0x3a000000 │ │ │ │ - cmneq pc, #228, 12 @ 0xe400000 │ │ │ │ - cmneq pc, #8, 12 @ 0x800000 │ │ │ │ + cmneq pc, #24, 12 @ 0x1800000 │ │ │ │ + cmneq pc, #20, 14 @ 0x500000 │ │ │ │ + cmneq pc, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - bne 969a5c <__cxa_atexit@plt+0x95d4e0> │ │ │ │ - ldr r2, [pc, #60] @ 969a78 <__cxa_atexit@plt+0x95d4fc> │ │ │ │ + bne 969a2c <__cxa_atexit@plt+0x95d4b0> │ │ │ │ + ldr r2, [pc, #60] @ 969a48 <__cxa_atexit@plt+0x95d4cc> │ │ │ │ ldr r1, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 969a70 <__cxa_atexit@plt+0x95d4f4> │ │ │ │ - b 969a88 <__cxa_atexit@plt+0x95d50c> │ │ │ │ - ldr r7, [pc, #24] @ 969a7c <__cxa_atexit@plt+0x95d500> │ │ │ │ + beq 969a40 <__cxa_atexit@plt+0x95d4c4> │ │ │ │ + b 969a58 <__cxa_atexit@plt+0x95d4dc> │ │ │ │ + ldr r7, [pc, #24] @ 969a4c <__cxa_atexit@plt+0x95d4d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq pc, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq pc, #172, 10 @ 0x2b000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 969ae4 <__cxa_atexit@plt+0x95d568> │ │ │ │ + bne 969ab4 <__cxa_atexit@plt+0x95d538> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ - ldr r1, [pc, #92] @ 969b00 <__cxa_atexit@plt+0x95d584> │ │ │ │ + ldr r1, [pc, #92] @ 969ad0 <__cxa_atexit@plt+0x95d554> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ stmda r5, {r2, r3} │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 969af8 <__cxa_atexit@plt+0x95d57c> │ │ │ │ - ldr r3, [pc, #68] @ 969b04 <__cxa_atexit@plt+0x95d588> │ │ │ │ + beq 969ac8 <__cxa_atexit@plt+0x95d54c> │ │ │ │ + ldr r3, [pc, #68] @ 969ad4 <__cxa_atexit@plt+0x95d558> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 969af8 <__cxa_atexit@plt+0x95d57c> │ │ │ │ - ldr r3, [pc, #48] @ 969b08 <__cxa_atexit@plt+0x95d58c> │ │ │ │ + beq 969ac8 <__cxa_atexit@plt+0x95d54c> │ │ │ │ + ldr r3, [pc, #48] @ 969ad8 <__cxa_atexit@plt+0x95d55c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b c52564 <__cxa_atexit@plt+0xc45fe8> │ │ │ │ - ldr r7, [pc, #32] @ 969b0c <__cxa_atexit@plt+0x95d590> │ │ │ │ + b c52534 <__cxa_atexit@plt+0xc45fb8> │ │ │ │ + ldr r7, [pc, #32] @ 969adc <__cxa_atexit@plt+0x95d560> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq pc, #244, 8 @ 0xf4000000 │ │ │ │ + cmneq pc, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #44] @ 969b4c <__cxa_atexit@plt+0x95d5d0> │ │ │ │ + ldr r3, [pc, #44] @ 969b1c <__cxa_atexit@plt+0x95d5a0> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 969b44 <__cxa_atexit@plt+0x95d5c8> │ │ │ │ - ldr r3, [pc, #24] @ 969b50 <__cxa_atexit@plt+0x95d5d4> │ │ │ │ + beq 969b14 <__cxa_atexit@plt+0x95d598> │ │ │ │ + ldr r3, [pc, #24] @ 969b20 <__cxa_atexit@plt+0x95d5a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b c52564 <__cxa_atexit@plt+0xc45fe8> │ │ │ │ + b c52534 <__cxa_atexit@plt+0xc45fb8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 969b70 <__cxa_atexit@plt+0x95d5f4> │ │ │ │ + ldr r3, [pc, #12] @ 969b40 <__cxa_atexit@plt+0x95d5c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b c52564 <__cxa_atexit@plt+0xc45fe8> │ │ │ │ + b c52534 <__cxa_atexit@plt+0xc45fb8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 969b90 <__cxa_atexit@plt+0x95d614> │ │ │ │ + ldr r3, [pc, #12] @ 969b60 <__cxa_atexit@plt+0x95d5e4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 897824 <__cxa_atexit@plt+0x88b2a8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 969c78 <__cxa_atexit@plt+0x95d6fc> │ │ │ │ + bcc 969c48 <__cxa_atexit@plt+0x95d6cc> │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ cmp r7, r2 │ │ │ │ - bne 969bfc <__cxa_atexit@plt+0x95d680> │ │ │ │ - ldr r8, [pc, #204] @ 969c90 <__cxa_atexit@plt+0x95d714> │ │ │ │ + bne 969bcc <__cxa_atexit@plt+0x95d650> │ │ │ │ + ldr r8, [pc, #204] @ 969c60 <__cxa_atexit@plt+0x95d6e4> │ │ │ │ sub r7, r3, #15 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #196] @ 969c94 <__cxa_atexit@plt+0x95d718> │ │ │ │ + ldr lr, [pc, #196] @ 969c64 <__cxa_atexit@plt+0x95d6e8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ str r7, [r6, #20] │ │ │ │ ldr r1, [r5, #-16] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ str lr, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #132] @ 969c88 <__cxa_atexit@plt+0x95d70c> │ │ │ │ + ldr r7, [pc, #132] @ 969c58 <__cxa_atexit@plt+0x95d6dc> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ ands r2, r3, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 969c50 <__cxa_atexit@plt+0x95d6d4> │ │ │ │ + beq 969c20 <__cxa_atexit@plt+0x95d6a4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r7, [r5, #12] │ │ │ │ - bne 969c5c <__cxa_atexit@plt+0x95d6e0> │ │ │ │ - ldr r2, [pc, #92] @ 969c8c <__cxa_atexit@plt+0x95d710> │ │ │ │ + bne 969c2c <__cxa_atexit@plt+0x95d6b0> │ │ │ │ + ldr r2, [pc, #92] @ 969c5c <__cxa_atexit@plt+0x95d6e0> │ │ │ │ ldr r1, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 969c70 <__cxa_atexit@plt+0x95d6f4> │ │ │ │ - b 969a88 <__cxa_atexit@plt+0x95d50c> │ │ │ │ + beq 969c40 <__cxa_atexit@plt+0x95d6c4> │ │ │ │ + b 969a58 <__cxa_atexit@plt+0x95d4dc> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 969c98 <__cxa_atexit@plt+0x95d71c> │ │ │ │ + ldr r7, [pc, #52] @ 969c68 <__cxa_atexit@plt+0x95d6ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ - cmneq pc, #88, 6 @ 0x60000001 │ │ │ │ - cmneq pc, #84, 8 @ 0x54000000 │ │ │ │ - cmneq pc, #124, 6 @ 0xf0000001 │ │ │ │ + cmneq pc, #136, 6 @ 0x20000002 │ │ │ │ + cmneq pc, #132, 8 @ 0x84000000 │ │ │ │ + cmneq pc, #172, 6 @ 0xb0000002 │ │ │ │ andeq r0, r0, r5, asr #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - bne 969ce8 <__cxa_atexit@plt+0x95d76c> │ │ │ │ - ldr r2, [pc, #60] @ 969d04 <__cxa_atexit@plt+0x95d788> │ │ │ │ + bne 969cb8 <__cxa_atexit@plt+0x95d73c> │ │ │ │ + ldr r2, [pc, #60] @ 969cd4 <__cxa_atexit@plt+0x95d758> │ │ │ │ ldr r1, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ - beq 969cfc <__cxa_atexit@plt+0x95d780> │ │ │ │ - b 969a88 <__cxa_atexit@plt+0x95d50c> │ │ │ │ - ldr r7, [pc, #24] @ 969d08 <__cxa_atexit@plt+0x95d78c> │ │ │ │ + beq 969ccc <__cxa_atexit@plt+0x95d750> │ │ │ │ + b 969a58 <__cxa_atexit@plt+0x95d4dc> │ │ │ │ + ldr r7, [pc, #24] @ 969cd8 <__cxa_atexit@plt+0x95d75c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb4 │ │ │ │ - cmneq pc, #240, 4 │ │ │ │ + cmneq pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b 9695f8 <__cxa_atexit@plt+0x95d07c> │ │ │ │ + b 9695c8 <__cxa_atexit@plt+0x95d04c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 969d94 <__cxa_atexit@plt+0x95d818> │ │ │ │ - ldr r2, [pc, #104] @ 969da4 <__cxa_atexit@plt+0x95d828> │ │ │ │ + bhi 969d64 <__cxa_atexit@plt+0x95d7e8> │ │ │ │ + ldr r2, [pc, #104] @ 969d74 <__cxa_atexit@plt+0x95d7f8> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 969d84 <__cxa_atexit@plt+0x95d808> │ │ │ │ - ldr r3, [pc, #84] @ 969da8 <__cxa_atexit@plt+0x95d82c> │ │ │ │ + beq 969d54 <__cxa_atexit@plt+0x95d7d8> │ │ │ │ + ldr r3, [pc, #84] @ 969d78 <__cxa_atexit@plt+0x95d7fc> │ │ │ │ ldr r1, [r8, #23] │ │ │ │ ldr r2, [r8, #19] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ stmdb r5, {r1, r2} │ │ │ │ ldr r9, [r8, #31] │ │ │ │ - ldr r5, [pc, #60] @ 969dac <__cxa_atexit@plt+0x95d830> │ │ │ │ + ldr r5, [pc, #60] @ 969d7c <__cxa_atexit@plt+0x95d800> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 969db0 <__cxa_atexit@plt+0x95d834> │ │ │ │ + ldr r7, [pc, #20] @ 969d80 <__cxa_atexit@plt+0x95d804> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmneq pc, #88, 28 @ 0x580 │ │ │ │ - cmppeq r8, #92, 6 @ p-variant is OBSOLETE @ 0x70000001 │ │ │ │ + cmneq pc, #136, 28 @ 0x880 │ │ │ │ + cmppeq r8, #140, 6 @ p-variant is OBSOLETE @ 0x30000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #19] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr r9, [r7, #31] │ │ │ │ - ldr r1, [pc, #24] @ 969de8 <__cxa_atexit@plt+0x95d86c> │ │ │ │ + ldr r1, [pc, #24] @ 969db8 <__cxa_atexit@plt+0x95d83c> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ - ldr r3, [pc, #12] @ 969dec <__cxa_atexit@plt+0x95d870> │ │ │ │ + ldr r3, [pc, #12] @ 969dbc <__cxa_atexit@plt+0x95d840> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, #232, 26 @ 0x3a00 │ │ │ │ + cmneq pc, #24, 28 @ 0x180 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 969e14 <__cxa_atexit@plt+0x95d898> │ │ │ │ + ldr r3, [pc, #20] @ 969de4 <__cxa_atexit@plt+0x95d868> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #4] │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 969e44 <__cxa_atexit@plt+0x95d8c8> │ │ │ │ + ldr r3, [pc, #28] @ 969e14 <__cxa_atexit@plt+0x95d898> │ │ │ │ ldr sl, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 969e48 <__cxa_atexit@plt+0x95d8cc> │ │ │ │ + ldr r3, [pc, #12] @ 969e18 <__cxa_atexit@plt+0x95d89c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbf8 <__cxa_atexit@plt+0xd1167c> │ │ │ │ + b d1dbc8 <__cxa_atexit@plt+0xd1164c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, #136, 26 @ 0x2200 │ │ │ │ + cmneq pc, #184, 26 @ 0x2e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 969e80 <__cxa_atexit@plt+0x95d904> │ │ │ │ + ldr r2, [pc, #36] @ 969e50 <__cxa_atexit@plt+0x95d8d4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 969e84 <__cxa_atexit@plt+0x95d908> │ │ │ │ + ldr r3, [pc, #24] @ 969e54 <__cxa_atexit@plt+0x95d8d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #56, 2 │ │ │ │ - cmneq pc, #52, 2 │ │ │ │ - cmppeq r8, #108, 4 @ p-variant is OBSOLETE @ 0xc0000006 │ │ │ │ + cmneq pc, #104, 2 │ │ │ │ + cmneq pc, #100, 2 │ │ │ │ + cmppeq r8, #156, 4 @ p-variant is OBSOLETE @ 0xc0000009 │ │ │ │ andeq r0, r2, sp │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 969eb4 <__cxa_atexit@plt+0x95d938> │ │ │ │ + bhi 969e84 <__cxa_atexit@plt+0x95d908> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 969ec8 <__cxa_atexit@plt+0x95d94c> │ │ │ │ - ldr r7, [pc, #8] @ 969ec4 <__cxa_atexit@plt+0x95d948> │ │ │ │ + b 969e98 <__cxa_atexit@plt+0x95d91c> │ │ │ │ + ldr r7, [pc, #8] @ 969e94 <__cxa_atexit@plt+0x95d918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq r8, #76, 4 @ p-variant is OBSOLETE @ 0xc0000004 │ │ │ │ + cmppeq r8, #124, 4 @ p-variant is OBSOLETE @ 0xc0000007 │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ - ldr r1, [pc, #136] @ 969f60 <__cxa_atexit@plt+0x95d9e4> │ │ │ │ - ldr lr, [pc, #136] @ 969f64 <__cxa_atexit@plt+0x95d9e8> │ │ │ │ + ldr r1, [pc, #136] @ 969f30 <__cxa_atexit@plt+0x95d9b4> │ │ │ │ + ldr lr, [pc, #136] @ 969f34 <__cxa_atexit@plt+0x95d9b8> │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 969f28 <__cxa_atexit@plt+0x95d9ac> │ │ │ │ + bne 969ef8 <__cxa_atexit@plt+0x95d97c> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r1, [r3, #-4] │ │ │ │ ands r0, r2, #3 │ │ │ │ str r7, [r3, #4] │ │ │ │ - beq 969f38 <__cxa_atexit@plt+0x95d9bc> │ │ │ │ + beq 969f08 <__cxa_atexit@plt+0x95d98c> │ │ │ │ cmp r0, #3 │ │ │ │ - beq 969f44 <__cxa_atexit@plt+0x95d9c8> │ │ │ │ + beq 969f14 <__cxa_atexit@plt+0x95d998> │ │ │ │ tst r7, #3 │ │ │ │ str lr, [r5] │ │ │ │ - bne 969ee8 <__cxa_atexit@plt+0x95d96c> │ │ │ │ + bne 969eb8 <__cxa_atexit@plt+0x95d93c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 969f68 <__cxa_atexit@plt+0x95d9ec> │ │ │ │ + ldr r7, [pc, #28] @ 969f38 <__cxa_atexit@plt+0x95d9bc> │ │ │ │ ldr r8, [r2, #17] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #16] @ 969f6c <__cxa_atexit@plt+0x95d9f0> │ │ │ │ + ldr r7, [pc, #16] @ 969f3c <__cxa_atexit@plt+0x95d9c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq pc, #84, 24 @ 0x5400 │ │ │ │ - cmppeq r8, #136, 2 @ p-variant is OBSOLETE @ 0x22 │ │ │ │ + cmneq pc, #132, 24 @ 0x8400 │ │ │ │ + cmppeq r8, #184, 2 @ p-variant is OBSOLETE @ 0x2e │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mvn r3, r7 │ │ │ │ tst r3, #3 │ │ │ │ - bne 969fa4 <__cxa_atexit@plt+0x95da28> │ │ │ │ - ldr r3, [pc, #68] @ 969fd4 <__cxa_atexit@plt+0x95da58> │ │ │ │ + bne 969f74 <__cxa_atexit@plt+0x95d9f8> │ │ │ │ + ldr r3, [pc, #68] @ 969fa4 <__cxa_atexit@plt+0x95da28> │ │ │ │ ldr r8, [r7, #17] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r7, [pc, #56] @ 969fd8 <__cxa_atexit@plt+0x95da5c> │ │ │ │ + ldr r7, [pc, #56] @ 969fa8 <__cxa_atexit@plt+0x95da2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #36] @ 969fd0 <__cxa_atexit@plt+0x95da54> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #36] @ 969fa0 <__cxa_atexit@plt+0x95da24> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 969fc8 <__cxa_atexit@plt+0x95da4c> │ │ │ │ + beq 969f98 <__cxa_atexit@plt+0x95da1c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 969ec8 <__cxa_atexit@plt+0x95d94c> │ │ │ │ + b 969e98 <__cxa_atexit@plt+0x95d91c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq pc, #16, 24 @ 0x1000 │ │ │ │ - cmppeq r8, #28, 2 @ p-variant is OBSOLETE │ │ │ │ + cmneq pc, #64, 24 @ 0x4000 │ │ │ │ + cmppeq r8, #76, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96a02c <__cxa_atexit@plt+0x95dab0> │ │ │ │ + bne 969ffc <__cxa_atexit@plt+0x95da80> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [pc, #92] @ 96a064 <__cxa_atexit@plt+0x95dae8> │ │ │ │ + ldr r1, [pc, #92] @ 96a034 <__cxa_atexit@plt+0x95dab8> │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ stm r3, {r1, r2} │ │ │ │ - beq 96a04c <__cxa_atexit@plt+0x95dad0> │ │ │ │ + beq 96a01c <__cxa_atexit@plt+0x95daa0> │ │ │ │ stmib r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, fp │ │ │ │ - b 969ec8 <__cxa_atexit@plt+0x95d94c> │ │ │ │ - ldr r3, [pc, #44] @ 96a060 <__cxa_atexit@plt+0x95dae4> │ │ │ │ + b 969e98 <__cxa_atexit@plt+0x95d91c> │ │ │ │ + ldr r3, [pc, #44] @ 96a030 <__cxa_atexit@plt+0x95dab4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96a058 <__cxa_atexit@plt+0x95dadc> │ │ │ │ + beq 96a028 <__cxa_atexit@plt+0x95daac> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 969ec8 <__cxa_atexit@plt+0x95d94c> │ │ │ │ + b 969e98 <__cxa_atexit@plt+0x95d91c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmppeq r8, #144 @ p-variant is OBSOLETE @ 0x90 │ │ │ │ + cmppeq r8, #192 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ stm r5, {r3, r7} │ │ │ │ mov r7, fp │ │ │ │ - b 969ec8 <__cxa_atexit@plt+0x95d94c> │ │ │ │ - cmppeq r8, #116 @ p-variant is OBSOLETE @ 0x74 │ │ │ │ + b 969e98 <__cxa_atexit@plt+0x95d91c> │ │ │ │ + cmppeq r8, #164 @ p-variant is OBSOLETE @ 0xa4 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 969ec8 <__cxa_atexit@plt+0x95d94c> │ │ │ │ - cmppeq r8, #88 @ p-variant is OBSOLETE @ 0x58 │ │ │ │ + b 969e98 <__cxa_atexit@plt+0x95d91c> │ │ │ │ + cmppeq r8, #136 @ p-variant is OBSOLETE @ 0x88 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 969ec8 <__cxa_atexit@plt+0x95d94c> │ │ │ │ + b 969e98 <__cxa_atexit@plt+0x95d91c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96a108 <__cxa_atexit@plt+0x95db8c> │ │ │ │ - ldr r3, [pc, #60] @ 96a118 <__cxa_atexit@plt+0x95db9c> │ │ │ │ + bhi 96a0d8 <__cxa_atexit@plt+0x95db5c> │ │ │ │ + ldr r3, [pc, #60] @ 96a0e8 <__cxa_atexit@plt+0x95db6c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 96a0f8 <__cxa_atexit@plt+0x95db7c> │ │ │ │ + beq 96a0c8 <__cxa_atexit@plt+0x95db4c> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b cd922c <__cxa_atexit@plt+0xccccb0> │ │ │ │ + b cd91fc <__cxa_atexit@plt+0xcccc80> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96a11c <__cxa_atexit@plt+0x95dba0> │ │ │ │ + ldr r7, [pc, #12] @ 96a0ec <__cxa_atexit@plt+0x95db70> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmppeq r8, #0 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r8, #48 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ - b cd922c <__cxa_atexit@plt+0xccccb0> │ │ │ │ + b cd91fc <__cxa_atexit@plt+0xcccc80> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 96a154 <__cxa_atexit@plt+0x95dbd8> │ │ │ │ + ldr r7, [pc, #12] @ 96a124 <__cxa_atexit@plt+0x95dba8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #132, 20 @ 0x84000 │ │ │ │ + cmneq pc, #180, 20 @ 0xb4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96a1b8 <__cxa_atexit@plt+0x95dc3c> │ │ │ │ + bhi 96a188 <__cxa_atexit@plt+0x95dc0c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 96a1d4 <__cxa_atexit@plt+0x95dc58> │ │ │ │ + ldr r2, [pc, #88] @ 96a1a4 <__cxa_atexit@plt+0x95dc28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96a1c0 <__cxa_atexit@plt+0x95dc44> │ │ │ │ - ldr r7, [pc, #68] @ 96a1d8 <__cxa_atexit@plt+0x95dc5c> │ │ │ │ + bhi 96a190 <__cxa_atexit@plt+0x95dc14> │ │ │ │ + ldr r7, [pc, #68] @ 96a1a8 <__cxa_atexit@plt+0x95dc2c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 96a1ac <__cxa_atexit@plt+0x95dc30> │ │ │ │ + beq 96a17c <__cxa_atexit@plt+0x95dc00> │ │ │ │ mov r7, r8 │ │ │ │ - b 96a360 <__cxa_atexit@plt+0x95dde4> │ │ │ │ + b 96a330 <__cxa_atexit@plt+0x95ddb4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96a1dc <__cxa_atexit@plt+0x95dc60> │ │ │ │ + ldr r7, [pc, #20] @ 96a1ac <__cxa_atexit@plt+0x95dc30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #140, 26 @ 0x2300 │ │ │ │ + cmneq pc, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ - cmpeq r8, #76, 30 @ 0x130 │ │ │ │ + cmpeq r8, #124, 30 @ 0x1f0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96a270 <__cxa_atexit@plt+0x95dcf4> │ │ │ │ - ldr lr, [pc, #144] @ 96a290 <__cxa_atexit@plt+0x95dd14> │ │ │ │ - ldr r0, [pc, #144] @ 96a294 <__cxa_atexit@plt+0x95dd18> │ │ │ │ + bhi 96a240 <__cxa_atexit@plt+0x95dcc4> │ │ │ │ + ldr lr, [pc, #144] @ 96a260 <__cxa_atexit@plt+0x95dce4> │ │ │ │ + ldr r0, [pc, #144] @ 96a264 <__cxa_atexit@plt+0x95dce8> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - beq 96a264 <__cxa_atexit@plt+0x95dce8> │ │ │ │ + beq 96a234 <__cxa_atexit@plt+0x95dcb8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #20 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 96a27c <__cxa_atexit@plt+0x95dd00> │ │ │ │ + bcc 96a24c <__cxa_atexit@plt+0x95dcd0> │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ - ldr r3, [pc, #80] @ 96a298 <__cxa_atexit@plt+0x95dd1c> │ │ │ │ + ldr r3, [pc, #80] @ 96a268 <__cxa_atexit@plt+0x95dcec> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [r6, #16] │ │ │ │ str r9, [r6, #20] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #15 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq pc, #0, 26 │ │ │ │ - cmneq pc, #136, 18 @ 0x220000 │ │ │ │ + cmneq pc, #48, 26 @ 0xc00 │ │ │ │ + cmneq pc, #184, 18 @ 0x2e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96a2ec <__cxa_atexit@plt+0x95dd70> │ │ │ │ + bcc 96a2bc <__cxa_atexit@plt+0x95dd40> │ │ │ │ ldr r2, [r7, #15] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ - ldr lr, [pc, #44] @ 96a2f8 <__cxa_atexit@plt+0x95dd7c> │ │ │ │ + ldr lr, [pc, #44] @ 96a2c8 <__cxa_atexit@plt+0x95dd4c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #15 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r2, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ bx ip │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #4, 18 @ 0x10000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #52, 18 @ 0xd0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96a340 <__cxa_atexit@plt+0x95ddc4> │ │ │ │ - ldr r7, [pc, #52] @ 96a350 <__cxa_atexit@plt+0x95ddd4> │ │ │ │ + bhi 96a310 <__cxa_atexit@plt+0x95dd94> │ │ │ │ + ldr r7, [pc, #52] @ 96a320 <__cxa_atexit@plt+0x95dda4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 96a334 <__cxa_atexit@plt+0x95ddb8> │ │ │ │ + beq 96a304 <__cxa_atexit@plt+0x95dd88> │ │ │ │ mov r7, r8 │ │ │ │ - b 96a360 <__cxa_atexit@plt+0x95dde4> │ │ │ │ + b 96a330 <__cxa_atexit@plt+0x95ddb4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96a354 <__cxa_atexit@plt+0x95ddd8> │ │ │ │ + ldr r7, [pc, #12] @ 96a324 <__cxa_atexit@plt+0x95dda8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #208, 26 @ 0x3400 │ │ │ │ + cmpeq r8, #0, 28 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96a420 <__cxa_atexit@plt+0x95dea4> │ │ │ │ + bne 96a3f0 <__cxa_atexit@plt+0x95de74> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r0, [r7, #6] │ │ │ │ - ldr r3, [pc, #216] @ 96a454 <__cxa_atexit@plt+0x95ded8> │ │ │ │ + ldr r3, [pc, #216] @ 96a424 <__cxa_atexit@plt+0x95dea8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - beq 96a434 <__cxa_atexit@plt+0x95deb8> │ │ │ │ + beq 96a404 <__cxa_atexit@plt+0x95de88> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96a420 <__cxa_atexit@plt+0x95dea4> │ │ │ │ + bne 96a3f0 <__cxa_atexit@plt+0x95de74> │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 96a440 <__cxa_atexit@plt+0x95dec4> │ │ │ │ - ldr lr, [pc, #168] @ 96a45c <__cxa_atexit@plt+0x95dee0> │ │ │ │ + bcc 96a410 <__cxa_atexit@plt+0x95de94> │ │ │ │ + ldr lr, [pc, #168] @ 96a42c <__cxa_atexit@plt+0x95deb0> │ │ │ │ ldr sl, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ - ldr r9, [pc, #148] @ 96a460 <__cxa_atexit@plt+0x95dee4> │ │ │ │ + ldr r9, [pc, #148] @ 96a430 <__cxa_atexit@plt+0x95deb4> │ │ │ │ sub lr, r3, #19 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ - ldr r2, [pc, #140] @ 96a464 <__cxa_atexit@plt+0x95dee8> │ │ │ │ + ldr r2, [pc, #140] @ 96a434 <__cxa_atexit@plt+0x95deb8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r8, [pc, #136] @ 96a468 <__cxa_atexit@plt+0x95deec> │ │ │ │ + ldr r8, [pc, #136] @ 96a438 <__cxa_atexit@plt+0x95debc> │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #12] │ │ │ │ - ldr r7, [pc, #120] @ 96a46c <__cxa_atexit@plt+0x95def0> │ │ │ │ + ldr r7, [pc, #120] @ 96a43c <__cxa_atexit@plt+0x95dec0> │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #28] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r0, #16]! │ │ │ │ add r1, r6, #36 @ 0x24 │ │ │ │ str sl, [r6, #24] │ │ │ │ str r8, [r6, #32] │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm r1, {r0, r2, r9, lr} │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #48] @ 96a458 <__cxa_atexit@plt+0x95dedc> │ │ │ │ + ldr r7, [pc, #48] @ 96a428 <__cxa_atexit@plt+0x95deac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmneq pc, #236, 20 @ 0xec000 │ │ │ │ + cmneq pc, #28, 22 @ 0x7000 │ │ │ │ @ instruction: 0xfffffda0 │ │ │ │ - cmneq pc, #84, 22 @ 0x15000 │ │ │ │ - cmneq pc, #252, 14 @ 0x3f00000 │ │ │ │ - cmneq pc, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq pc, #132, 22 @ 0x21000 │ │ │ │ + cmneq pc, #44, 16 @ 0x2c0000 │ │ │ │ + cmneq pc, #36, 16 @ 0x240000 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96a514 <__cxa_atexit@plt+0x95df98> │ │ │ │ + bne 96a4e4 <__cxa_atexit@plt+0x95df68> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96a528 <__cxa_atexit@plt+0x95dfac> │ │ │ │ - ldr r2, [pc, #160] @ 96a53c <__cxa_atexit@plt+0x95dfc0> │ │ │ │ + bcc 96a4f8 <__cxa_atexit@plt+0x95df7c> │ │ │ │ + ldr r2, [pc, #160] @ 96a50c <__cxa_atexit@plt+0x95df90> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ str r7, [r6, #12] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr r1, [pc, #128] @ 96a540 <__cxa_atexit@plt+0x95dfc4> │ │ │ │ + ldr r1, [pc, #128] @ 96a510 <__cxa_atexit@plt+0x95df94> │ │ │ │ mov lr, r6 │ │ │ │ sub r7, r3, #19 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr sl, [pc, #116] @ 96a544 <__cxa_atexit@plt+0x95dfc8> │ │ │ │ + ldr sl, [pc, #116] @ 96a514 <__cxa_atexit@plt+0x95df98> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ - ldr r8, [pc, #108] @ 96a548 <__cxa_atexit@plt+0x95dfcc> │ │ │ │ + ldr r8, [pc, #108] @ 96a518 <__cxa_atexit@plt+0x95df9c> │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #28 │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [lr, #16]! │ │ │ │ str r9, [r6, #24] │ │ │ │ stm r2, {r0, sl, lr} │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #80] @ 96a54c <__cxa_atexit@plt+0x95dfd0> │ │ │ │ + ldr r2, [pc, #80] @ 96a51c <__cxa_atexit@plt+0x95dfa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str r6, [r6, #52] @ 0x34 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ - ldr r7, [pc, #28] @ 96a538 <__cxa_atexit@plt+0x95dfbc> │ │ │ │ + ldr r7, [pc, #28] @ 96a508 <__cxa_atexit@plt+0x95df8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #56 @ 0x38 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #248, 18 @ 0x3e0000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - cmneq pc, #12, 14 @ 0x300000 │ │ │ │ - cmneq pc, #4, 14 @ 0x100000 │ │ │ │ + cmneq pc, #60, 14 @ 0xf00000 │ │ │ │ + cmneq pc, #52, 14 @ 0xd00000 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ - cmneq pc, #40, 20 @ 0x28000 │ │ │ │ - cmpeq r8, #200, 22 @ 0x32000 │ │ │ │ + cmneq pc, #88, 20 @ 0x58000 │ │ │ │ + cmpeq r8, #248, 22 @ 0x3e000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96a584 <__cxa_atexit@plt+0x95e008> │ │ │ │ + bhi 96a554 <__cxa_atexit@plt+0x95dfd8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 96a58c <__cxa_atexit@plt+0x95e010> │ │ │ │ + ldr r2, [pc, #20] @ 96a55c <__cxa_atexit@plt+0x95dfe0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 96a5e0 <__cxa_atexit@plt+0x95e064> │ │ │ │ + b 96a5b0 <__cxa_atexit@plt+0x95e034> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #144, 18 @ 0x240000 │ │ │ │ - cmpeq r8, #64, 22 @ 0x10000 │ │ │ │ + cmneq pc, #192, 18 @ 0x300000 │ │ │ │ + cmpeq r8, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96a5c4 <__cxa_atexit@plt+0x95e048> │ │ │ │ + bhi 96a594 <__cxa_atexit@plt+0x95e018> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 96a5cc <__cxa_atexit@plt+0x95e050> │ │ │ │ + ldr r2, [pc, #24] @ 96a59c <__cxa_atexit@plt+0x95e020> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b a4f078 <__cxa_atexit@plt+0xa42afc> │ │ │ │ + b a4f048 <__cxa_atexit@plt+0xa42acc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #84, 18 @ 0x150000 │ │ │ │ - cmpeq r8, #252, 20 @ 0xfc000 │ │ │ │ + cmneq pc, #132, 18 @ 0x210000 │ │ │ │ + cmpeq r8, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96a688 <__cxa_atexit@plt+0x95e10c> │ │ │ │ - ldr r7, [pc, #188] @ 96a6b0 <__cxa_atexit@plt+0x95e134> │ │ │ │ + bhi 96a658 <__cxa_atexit@plt+0x95e0dc> │ │ │ │ + ldr r7, [pc, #188] @ 96a680 <__cxa_atexit@plt+0x95e104> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r7, r9, #3 │ │ │ │ - beq 96a66c <__cxa_atexit@plt+0x95e0f0> │ │ │ │ + beq 96a63c <__cxa_atexit@plt+0x95e0c0> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 96a67c <__cxa_atexit@plt+0x95e100> │ │ │ │ + bne 96a64c <__cxa_atexit@plt+0x95e0d0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 96a698 <__cxa_atexit@plt+0x95e11c> │ │ │ │ - ldr sl, [pc, #152] @ 96a6b8 <__cxa_atexit@plt+0x95e13c> │ │ │ │ - ldr r3, [pc, #152] @ 96a6bc <__cxa_atexit@plt+0x95e140> │ │ │ │ - ldr lr, [pc, #152] @ 96a6c0 <__cxa_atexit@plt+0x95e144> │ │ │ │ + bcc 96a668 <__cxa_atexit@plt+0x95e0ec> │ │ │ │ + ldr sl, [pc, #152] @ 96a688 <__cxa_atexit@plt+0x95e10c> │ │ │ │ + ldr r3, [pc, #152] @ 96a68c <__cxa_atexit@plt+0x95e110> │ │ │ │ + ldr lr, [pc, #152] @ 96a690 <__cxa_atexit@plt+0x95e114> │ │ │ │ add sl, pc, sl │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r7, [r9, #6] │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ @@ -2455616,43 +2455604,43 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 96a6b4 <__cxa_atexit@plt+0x95e138> │ │ │ │ + ldr r7, [pc, #36] @ 96a684 <__cxa_atexit@plt+0x95e108> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq r8, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq r8, #188, 20 @ 0xbc000 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ @ instruction: 0xffffff2c │ │ │ │ - cmneq pc, #244, 16 @ 0xf40000 │ │ │ │ - cmpeq r8, #84, 20 @ 0x54000 │ │ │ │ + cmneq pc, #36, 18 @ 0x90000 │ │ │ │ + cmpeq r8, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96a744 <__cxa_atexit@plt+0x95e1c8> │ │ │ │ + bne 96a714 <__cxa_atexit@plt+0x95e198> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 96a754 <__cxa_atexit@plt+0x95e1d8> │ │ │ │ - ldr lr, [pc, #108] @ 96a764 <__cxa_atexit@plt+0x95e1e8> │ │ │ │ - ldr r9, [pc, #108] @ 96a768 <__cxa_atexit@plt+0x95e1ec> │ │ │ │ - ldr r8, [pc, #108] @ 96a76c <__cxa_atexit@plt+0x95e1f0> │ │ │ │ + bcc 96a724 <__cxa_atexit@plt+0x95e1a8> │ │ │ │ + ldr lr, [pc, #108] @ 96a734 <__cxa_atexit@plt+0x95e1b8> │ │ │ │ + ldr r9, [pc, #108] @ 96a738 <__cxa_atexit@plt+0x95e1bc> │ │ │ │ + ldr r8, [pc, #108] @ 96a73c <__cxa_atexit@plt+0x95e1c0> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -2455670,58 +2455658,58 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe98 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ - cmneq pc, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq pc, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96a7a0 <__cxa_atexit@plt+0x95e224> │ │ │ │ + bhi 96a770 <__cxa_atexit@plt+0x95e1f4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 96a7a8 <__cxa_atexit@plt+0x95e22c> │ │ │ │ + ldr r2, [pc, #20] @ 96a778 <__cxa_atexit@plt+0x95e1fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 96a7b8 <__cxa_atexit@plt+0x95e23c> │ │ │ │ + b 96a788 <__cxa_atexit@plt+0x95e20c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq pc, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96a854 <__cxa_atexit@plt+0x95e2d8> │ │ │ │ - ldr r3, [pc, #176] @ 96a87c <__cxa_atexit@plt+0x95e300> │ │ │ │ + bhi 96a824 <__cxa_atexit@plt+0x95e2a8> │ │ │ │ + ldr r3, [pc, #176] @ 96a84c <__cxa_atexit@plt+0x95e2d0> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ ands r3, r9, #3 │ │ │ │ - beq 96a838 <__cxa_atexit@plt+0x95e2bc> │ │ │ │ + beq 96a808 <__cxa_atexit@plt+0x95e28c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96a848 <__cxa_atexit@plt+0x95e2cc> │ │ │ │ + bne 96a818 <__cxa_atexit@plt+0x95e29c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96a864 <__cxa_atexit@plt+0x95e2e8> │ │ │ │ - ldr r7, [pc, #140] @ 96a884 <__cxa_atexit@plt+0x95e308> │ │ │ │ - ldr r2, [pc, #140] @ 96a888 <__cxa_atexit@plt+0x95e30c> │ │ │ │ + bcc 96a834 <__cxa_atexit@plt+0x95e2b8> │ │ │ │ + ldr r7, [pc, #140] @ 96a854 <__cxa_atexit@plt+0x95e2d8> │ │ │ │ + ldr r2, [pc, #140] @ 96a858 <__cxa_atexit@plt+0x95e2dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r9, #6] │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr r7, [pc, #120] @ 96a88c <__cxa_atexit@plt+0x95e310> │ │ │ │ + ldr r7, [pc, #120] @ 96a85c <__cxa_atexit@plt+0x95e2e0> │ │ │ │ add r2, r2, #2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ @@ -2455731,48 +2455719,48 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 96a880 <__cxa_atexit@plt+0x95e304> │ │ │ │ + ldr r7, [pc, #36] @ 96a850 <__cxa_atexit@plt+0x95e2d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq r8, #200, 16 @ 0xc80000 │ │ │ │ + cmpeq r8, #248, 16 @ 0xf80000 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq pc, #204, 6 @ 0x30000003 │ │ │ │ - cmneq pc, #12, 14 @ 0x300000 │ │ │ │ + cmneq pc, #252, 6 @ 0xf0000003 │ │ │ │ + cmneq pc, #60, 14 @ 0xf00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96a8fc <__cxa_atexit@plt+0x95e380> │ │ │ │ + bne 96a8cc <__cxa_atexit@plt+0x95e350> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 96a90c <__cxa_atexit@plt+0x95e390> │ │ │ │ - ldr lr, [pc, #92] @ 96a91c <__cxa_atexit@plt+0x95e3a0> │ │ │ │ - ldr r0, [pc, #92] @ 96a920 <__cxa_atexit@plt+0x95e3a4> │ │ │ │ + bcc 96a8dc <__cxa_atexit@plt+0x95e360> │ │ │ │ + ldr lr, [pc, #92] @ 96a8ec <__cxa_atexit@plt+0x95e370> │ │ │ │ + ldr r0, [pc, #92] @ 96a8f0 <__cxa_atexit@plt+0x95e374> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str lr, [r6, #4]! │ │ │ │ add r1, r0, #2 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr lr, [pc, #68] @ 96a924 <__cxa_atexit@plt+0x95e3a8> │ │ │ │ + ldr lr, [pc, #68] @ 96a8f4 <__cxa_atexit@plt+0x95e378> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ str r1, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ @@ -2455780,101 +2455768,101 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq pc, #4, 6 @ 0x10000000 │ │ │ │ - cmneq pc, #64, 12 @ 0x4000000 │ │ │ │ + cmneq pc, #52, 6 @ 0xd0000000 │ │ │ │ + cmneq pc, #112, 12 @ 0x7000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96a958 <__cxa_atexit@plt+0x95e3dc> │ │ │ │ + bhi 96a928 <__cxa_atexit@plt+0x95e3ac> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 96a960 <__cxa_atexit@plt+0x95e3e4> │ │ │ │ + ldr r2, [pc, #20] @ 96a930 <__cxa_atexit@plt+0x95e3b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 96aa30 <__cxa_atexit@plt+0x95e4b4> │ │ │ │ + b 96aa00 <__cxa_atexit@plt+0x95e484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #188, 10 @ 0x2f000000 │ │ │ │ + cmneq pc, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96a9d0 <__cxa_atexit@plt+0x95e454> │ │ │ │ - ldr r1, [pc, #88] @ 96a9d8 <__cxa_atexit@plt+0x95e45c> │ │ │ │ - ldr r2, [pc, #88] @ 96a9dc <__cxa_atexit@plt+0x95e460> │ │ │ │ + bhi 96a9a0 <__cxa_atexit@plt+0x95e424> │ │ │ │ + ldr r1, [pc, #88] @ 96a9a8 <__cxa_atexit@plt+0x95e42c> │ │ │ │ + ldr r2, [pc, #88] @ 96a9ac <__cxa_atexit@plt+0x95e430> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 96a9c0 <__cxa_atexit@plt+0x95e444> │ │ │ │ - ldr r3, [pc, #56] @ 96a9e0 <__cxa_atexit@plt+0x95e464> │ │ │ │ + beq 96a990 <__cxa_atexit@plt+0x95e414> │ │ │ │ + ldr r3, [pc, #56] @ 96a9b0 <__cxa_atexit@plt+0x95e434> │ │ │ │ cmp r1, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #48] @ 96a9e4 <__cxa_atexit@plt+0x95e468> │ │ │ │ + ldr r7, [pc, #48] @ 96a9b4 <__cxa_atexit@plt+0x95e438> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #3 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmneq pc, #128, 10 @ 0x20000000 │ │ │ │ - cmneq pc, #48, 4 │ │ │ │ - cmneq pc, #44, 4 @ 0xc0000002 │ │ │ │ + cmneq pc, #176, 10 @ 0x2c000000 │ │ │ │ + cmneq pc, #96, 4 │ │ │ │ + cmneq pc, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 96aa1c <__cxa_atexit@plt+0x95e4a0> │ │ │ │ + ldr r2, [pc, #36] @ 96a9ec <__cxa_atexit@plt+0x95e470> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 96aa20 <__cxa_atexit@plt+0x95e4a4> │ │ │ │ + ldr r3, [pc, #24] @ 96a9f0 <__cxa_atexit@plt+0x95e474> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #220, 2 @ 0x37 │ │ │ │ - cmneq pc, #216, 2 @ 0x36 │ │ │ │ + cmneq pc, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq pc, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96aad8 <__cxa_atexit@plt+0x95e55c> │ │ │ │ - ldr r7, [pc, #188] @ 96ab00 <__cxa_atexit@plt+0x95e584> │ │ │ │ + bhi 96aaa8 <__cxa_atexit@plt+0x95e52c> │ │ │ │ + ldr r7, [pc, #188] @ 96aad0 <__cxa_atexit@plt+0x95e554> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r7, r9, #3 │ │ │ │ - beq 96aabc <__cxa_atexit@plt+0x95e540> │ │ │ │ + beq 96aa8c <__cxa_atexit@plt+0x95e510> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 96aacc <__cxa_atexit@plt+0x95e550> │ │ │ │ + bne 96aa9c <__cxa_atexit@plt+0x95e520> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 96aae8 <__cxa_atexit@plt+0x95e56c> │ │ │ │ - ldr sl, [pc, #152] @ 96ab08 <__cxa_atexit@plt+0x95e58c> │ │ │ │ - ldr r3, [pc, #152] @ 96ab0c <__cxa_atexit@plt+0x95e590> │ │ │ │ - ldr lr, [pc, #152] @ 96ab10 <__cxa_atexit@plt+0x95e594> │ │ │ │ + bcc 96aab8 <__cxa_atexit@plt+0x95e53c> │ │ │ │ + ldr sl, [pc, #152] @ 96aad8 <__cxa_atexit@plt+0x95e55c> │ │ │ │ + ldr r3, [pc, #152] @ 96aadc <__cxa_atexit@plt+0x95e560> │ │ │ │ + ldr lr, [pc, #152] @ 96aae0 <__cxa_atexit@plt+0x95e564> │ │ │ │ add sl, pc, sl │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r7, [r9, #6] │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ @@ -2455892,42 +2455880,42 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 96ab04 <__cxa_atexit@plt+0x95e588> │ │ │ │ + ldr r7, [pc, #36] @ 96aad4 <__cxa_atexit@plt+0x95e558> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq r8, #72, 12 @ 0x4800000 │ │ │ │ + cmpeq r8, #120, 12 @ 0x7800000 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq pc, #164, 8 @ 0xa4000000 │ │ │ │ + cmneq pc, #212, 8 @ 0xd4000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96ab90 <__cxa_atexit@plt+0x95e614> │ │ │ │ + bne 96ab60 <__cxa_atexit@plt+0x95e5e4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 96aba0 <__cxa_atexit@plt+0x95e624> │ │ │ │ - ldr lr, [pc, #108] @ 96abb0 <__cxa_atexit@plt+0x95e634> │ │ │ │ - ldr r9, [pc, #108] @ 96abb4 <__cxa_atexit@plt+0x95e638> │ │ │ │ - ldr r8, [pc, #108] @ 96abb8 <__cxa_atexit@plt+0x95e63c> │ │ │ │ + bcc 96ab70 <__cxa_atexit@plt+0x95e5f4> │ │ │ │ + ldr lr, [pc, #108] @ 96ab80 <__cxa_atexit@plt+0x95e604> │ │ │ │ + ldr r9, [pc, #108] @ 96ab84 <__cxa_atexit@plt+0x95e608> │ │ │ │ + ldr r8, [pc, #108] @ 96ab88 <__cxa_atexit@plt+0x95e60c> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -2455945,101 +2455933,101 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - cmneq pc, #208, 6 @ 0x40000003 │ │ │ │ + cmneq pc, #0, 8 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96abec <__cxa_atexit@plt+0x95e670> │ │ │ │ + bhi 96abbc <__cxa_atexit@plt+0x95e640> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 96abf4 <__cxa_atexit@plt+0x95e678> │ │ │ │ + ldr r2, [pc, #20] @ 96abc4 <__cxa_atexit@plt+0x95e648> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 96acc4 <__cxa_atexit@plt+0x95e748> │ │ │ │ + b 96ac94 <__cxa_atexit@plt+0x95e718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq pc, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96ac64 <__cxa_atexit@plt+0x95e6e8> │ │ │ │ - ldr r1, [pc, #88] @ 96ac6c <__cxa_atexit@plt+0x95e6f0> │ │ │ │ - ldr r2, [pc, #88] @ 96ac70 <__cxa_atexit@plt+0x95e6f4> │ │ │ │ + bhi 96ac34 <__cxa_atexit@plt+0x95e6b8> │ │ │ │ + ldr r1, [pc, #88] @ 96ac3c <__cxa_atexit@plt+0x95e6c0> │ │ │ │ + ldr r2, [pc, #88] @ 96ac40 <__cxa_atexit@plt+0x95e6c4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r5, #-8]! │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r7, [r5, #4] │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 96ac54 <__cxa_atexit@plt+0x95e6d8> │ │ │ │ - ldr r3, [pc, #56] @ 96ac74 <__cxa_atexit@plt+0x95e6f8> │ │ │ │ + beq 96ac24 <__cxa_atexit@plt+0x95e6a8> │ │ │ │ + ldr r3, [pc, #56] @ 96ac44 <__cxa_atexit@plt+0x95e6c8> │ │ │ │ cmp r1, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #48] @ 96ac78 <__cxa_atexit@plt+0x95e6fc> │ │ │ │ + ldr r7, [pc, #48] @ 96ac48 <__cxa_atexit@plt+0x95e6cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #3 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmneq pc, #236, 4 @ 0xc000000e │ │ │ │ - cmneq pc, #156, 30 @ 0x270 │ │ │ │ - cmneq pc, #152, 30 @ 0x260 │ │ │ │ + cmneq pc, #28, 6 @ 0x70000000 │ │ │ │ + cmneq pc, #204, 30 @ 0x330 │ │ │ │ + cmneq pc, #200, 30 @ 0x320 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 96acb0 <__cxa_atexit@plt+0x95e734> │ │ │ │ + ldr r2, [pc, #36] @ 96ac80 <__cxa_atexit@plt+0x95e704> │ │ │ │ mvn r7, r7 │ │ │ │ tst r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 96acb4 <__cxa_atexit@plt+0x95e738> │ │ │ │ + ldr r3, [pc, #24] @ 96ac84 <__cxa_atexit@plt+0x95e708> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #72, 30 @ 0x120 │ │ │ │ - cmneq pc, #68, 30 @ 0x110 │ │ │ │ + cmneq pc, #120, 30 @ 0x1e0 │ │ │ │ + cmneq pc, #116, 30 @ 0x1d0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96ad6c <__cxa_atexit@plt+0x95e7f0> │ │ │ │ - ldr r7, [pc, #188] @ 96ad94 <__cxa_atexit@plt+0x95e818> │ │ │ │ + bhi 96ad3c <__cxa_atexit@plt+0x95e7c0> │ │ │ │ + ldr r7, [pc, #188] @ 96ad64 <__cxa_atexit@plt+0x95e7e8> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ands r7, r9, #3 │ │ │ │ - beq 96ad50 <__cxa_atexit@plt+0x95e7d4> │ │ │ │ + beq 96ad20 <__cxa_atexit@plt+0x95e7a4> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 96ad60 <__cxa_atexit@plt+0x95e7e4> │ │ │ │ + bne 96ad30 <__cxa_atexit@plt+0x95e7b4> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 96ad7c <__cxa_atexit@plt+0x95e800> │ │ │ │ - ldr sl, [pc, #152] @ 96ad9c <__cxa_atexit@plt+0x95e820> │ │ │ │ - ldr r3, [pc, #152] @ 96ada0 <__cxa_atexit@plt+0x95e824> │ │ │ │ - ldr lr, [pc, #152] @ 96ada4 <__cxa_atexit@plt+0x95e828> │ │ │ │ + bcc 96ad4c <__cxa_atexit@plt+0x95e7d0> │ │ │ │ + ldr sl, [pc, #152] @ 96ad6c <__cxa_atexit@plt+0x95e7f0> │ │ │ │ + ldr r3, [pc, #152] @ 96ad70 <__cxa_atexit@plt+0x95e7f4> │ │ │ │ + ldr lr, [pc, #152] @ 96ad74 <__cxa_atexit@plt+0x95e7f8> │ │ │ │ add sl, pc, sl │ │ │ │ add r3, pc, r3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r7, [r9, #6] │ │ │ │ str r3, [r6, #4]! │ │ │ │ mov r3, r6 │ │ │ │ @@ -2456057,42 +2456045,42 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 96ad98 <__cxa_atexit@plt+0x95e81c> │ │ │ │ + ldr r7, [pc, #36] @ 96ad68 <__cxa_atexit@plt+0x95e7ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq r8, #184, 6 @ 0xe0000002 │ │ │ │ + cmpeq r8, #232, 6 @ 0xa0000003 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - cmneq pc, #16, 4 │ │ │ │ + cmneq pc, #64, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96ae24 <__cxa_atexit@plt+0x95e8a8> │ │ │ │ + bne 96adf4 <__cxa_atexit@plt+0x95e878> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 96ae34 <__cxa_atexit@plt+0x95e8b8> │ │ │ │ - ldr lr, [pc, #108] @ 96ae44 <__cxa_atexit@plt+0x95e8c8> │ │ │ │ - ldr r9, [pc, #108] @ 96ae48 <__cxa_atexit@plt+0x95e8cc> │ │ │ │ - ldr r8, [pc, #108] @ 96ae4c <__cxa_atexit@plt+0x95e8d0> │ │ │ │ + bcc 96ae04 <__cxa_atexit@plt+0x95e888> │ │ │ │ + ldr lr, [pc, #108] @ 96ae14 <__cxa_atexit@plt+0x95e898> │ │ │ │ + ldr r9, [pc, #108] @ 96ae18 <__cxa_atexit@plt+0x95e89c> │ │ │ │ + ldr r8, [pc, #108] @ 96ae1c <__cxa_atexit@plt+0x95e8a0> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r9, [r6, #4]! │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ @@ -2456110,133 +2456098,133 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe1c │ │ │ │ @ instruction: 0xfffffddc │ │ │ │ - cmneq pc, #60, 2 │ │ │ │ + cmneq pc, #108, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96aeb0 <__cxa_atexit@plt+0x95e934> │ │ │ │ + bhi 96ae80 <__cxa_atexit@plt+0x95e904> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 96aecc <__cxa_atexit@plt+0x95e950> │ │ │ │ + ldr r2, [pc, #88] @ 96ae9c <__cxa_atexit@plt+0x95e920> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96aeb8 <__cxa_atexit@plt+0x95e93c> │ │ │ │ - ldr r7, [pc, #68] @ 96aed0 <__cxa_atexit@plt+0x95e954> │ │ │ │ + bhi 96ae88 <__cxa_atexit@plt+0x95e90c> │ │ │ │ + ldr r7, [pc, #68] @ 96aea0 <__cxa_atexit@plt+0x95e924> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 96aea4 <__cxa_atexit@plt+0x95e928> │ │ │ │ + beq 96ae74 <__cxa_atexit@plt+0x95e8f8> │ │ │ │ mov r7, r9 │ │ │ │ - b 96af78 <__cxa_atexit@plt+0x95e9fc> │ │ │ │ + b 96af48 <__cxa_atexit@plt+0x95e9cc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96aed4 <__cxa_atexit@plt+0x95e958> │ │ │ │ + ldr r7, [pc, #20] @ 96aea4 <__cxa_atexit@plt+0x95e928> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #148 @ 0x94 │ │ │ │ + cmneq pc, #196 @ 0xc4 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq r8, #108, 4 @ 0xc0000006 │ │ │ │ + cmpeq r8, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96af08 <__cxa_atexit@plt+0x95e98c> │ │ │ │ + bhi 96aed8 <__cxa_atexit@plt+0x95e95c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 96af10 <__cxa_atexit@plt+0x95e994> │ │ │ │ + ldr r2, [pc, #24] @ 96aee0 <__cxa_atexit@plt+0x95e964> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cd18b0 <__cxa_atexit@plt+0xcc5334> │ │ │ │ + b cd1880 <__cxa_atexit@plt+0xcc5304> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #16 │ │ │ │ + cmneq pc, #64 @ 0x40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96af58 <__cxa_atexit@plt+0x95e9dc> │ │ │ │ - ldr r7, [pc, #52] @ 96af68 <__cxa_atexit@plt+0x95e9ec> │ │ │ │ + bhi 96af28 <__cxa_atexit@plt+0x95e9ac> │ │ │ │ + ldr r7, [pc, #52] @ 96af38 <__cxa_atexit@plt+0x95e9bc> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 96af4c <__cxa_atexit@plt+0x95e9d0> │ │ │ │ + beq 96af1c <__cxa_atexit@plt+0x95e9a0> │ │ │ │ mov r7, r9 │ │ │ │ - b 96af78 <__cxa_atexit@plt+0x95e9fc> │ │ │ │ + b 96af48 <__cxa_atexit@plt+0x95e9cc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96af6c <__cxa_atexit@plt+0x95e9f0> │ │ │ │ + ldr r7, [pc, #12] @ 96af3c <__cxa_atexit@plt+0x95e9c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #208, 2 @ 0x34 │ │ │ │ + cmpeq r8, #0, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96b040 <__cxa_atexit@plt+0x95eac4> │ │ │ │ + bne 96b010 <__cxa_atexit@plt+0x95ea94> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r1, [r3, #6] │ │ │ │ - ldr r3, [pc, #220] @ 96b074 <__cxa_atexit@plt+0x95eaf8> │ │ │ │ + ldr r3, [pc, #220] @ 96b044 <__cxa_atexit@plt+0x95eac8> │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 96b054 <__cxa_atexit@plt+0x95ead8> │ │ │ │ + beq 96b024 <__cxa_atexit@plt+0x95eaa8> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 96b060 <__cxa_atexit@plt+0x95eae4> │ │ │ │ - ldr r8, [pc, #180] @ 96b078 <__cxa_atexit@plt+0x95eafc> │ │ │ │ + bcc 96b030 <__cxa_atexit@plt+0x95eab4> │ │ │ │ + ldr r8, [pc, #180] @ 96b048 <__cxa_atexit@plt+0x95eacc> │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ ldr r9, [r7, #3] │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r8, [r6, #4]! │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #156] @ 96b07c <__cxa_atexit@plt+0x95eb00> │ │ │ │ + ldr r8, [pc, #156] @ 96b04c <__cxa_atexit@plt+0x95ead0> │ │ │ │ mov lr, r6 │ │ │ │ str r7, [r6, #24] │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [lr, #16]! │ │ │ │ - ldr r7, [pc, #140] @ 96b080 <__cxa_atexit@plt+0x95eb04> │ │ │ │ + ldr r7, [pc, #140] @ 96b050 <__cxa_atexit@plt+0x95ead4> │ │ │ │ sub r2, r3, #27 │ │ │ │ sub sl, r3, #19 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str lr, [r6, #32] │ │ │ │ str r7, [r6, #28] │ │ │ │ - ldr r7, [pc, #120] @ 96b084 <__cxa_atexit@plt+0x95eb08> │ │ │ │ + ldr r7, [pc, #120] @ 96b054 <__cxa_atexit@plt+0x95ead8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r9, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #104] @ 96b088 <__cxa_atexit@plt+0x95eb0c> │ │ │ │ + ldr r7, [pc, #104] @ 96b058 <__cxa_atexit@plt+0x95eadc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str sl, [r6, #52] @ 0x34 │ │ │ │ str r0, [r6, #8] │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r6, [r6, #56] @ 0x38 │ │ │ │ sub r7, r3, #6 │ │ │ │ @@ -2456250,217 +2456238,217 @@ │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ @ instruction: 0xfffffef4 │ │ │ │ - cmneq pc, #232, 22 @ 0x3a000 │ │ │ │ - cmneq pc, #204, 22 @ 0x33000 │ │ │ │ - cmneq pc, #4, 30 │ │ │ │ + cmneq pc, #24, 24 @ 0x1800 │ │ │ │ + cmneq pc, #252, 22 @ 0x3f000 │ │ │ │ + cmneq pc, #52, 30 @ 0xd0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96b134 <__cxa_atexit@plt+0x95ebb8> │ │ │ │ - ldr r2, [pc, #144] @ 96b140 <__cxa_atexit@plt+0x95ebc4> │ │ │ │ + bcc 96b104 <__cxa_atexit@plt+0x95eb88> │ │ │ │ + ldr r2, [pc, #144] @ 96b110 <__cxa_atexit@plt+0x95eb94> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr sl, [pc, #116] @ 96b144 <__cxa_atexit@plt+0x95ebc8> │ │ │ │ + ldr sl, [pc, #116] @ 96b114 <__cxa_atexit@plt+0x95eb98> │ │ │ │ mov lr, r3 │ │ │ │ str r7, [r3, #24] │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [lr, #16]! │ │ │ │ - ldr r7, [pc, #100] @ 96b148 <__cxa_atexit@plt+0x95ebcc> │ │ │ │ + ldr r7, [pc, #100] @ 96b118 <__cxa_atexit@plt+0x95eb9c> │ │ │ │ sub r1, r6, #27 │ │ │ │ mov r9, fp │ │ │ │ sub fp, r6, #19 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str lr, [r3, #32] │ │ │ │ str r7, [r3, #28] │ │ │ │ - ldr r7, [pc, #76] @ 96b14c <__cxa_atexit@plt+0x95ebd0> │ │ │ │ + ldr r7, [pc, #76] @ 96b11c <__cxa_atexit@plt+0x95eba0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r8, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r7, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #60] @ 96b150 <__cxa_atexit@plt+0x95ebd4> │ │ │ │ + ldr r7, [pc, #60] @ 96b120 <__cxa_atexit@plt+0x95eba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str fp, [r3, #52] @ 0x34 │ │ │ │ mov fp, r9 │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ sub r7, r6, #6 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #56] @ 0x38 │ │ │ │ bx ip │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ - cmneq pc, #244, 20 @ 0xf4000 │ │ │ │ - cmneq pc, #216, 20 @ 0xd8000 │ │ │ │ - cmneq pc, #16, 28 @ 0x100 │ │ │ │ - cmpeq r8, #220, 30 @ 0x370 │ │ │ │ + cmneq pc, #36, 22 @ 0x9000 │ │ │ │ + cmneq pc, #8, 22 @ 0x2000 │ │ │ │ + cmneq pc, #64, 28 @ 0x400 │ │ │ │ + cmpeq r8, #12 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96b188 <__cxa_atexit@plt+0x95ec0c> │ │ │ │ + bhi 96b158 <__cxa_atexit@plt+0x95ebdc> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 96b190 <__cxa_atexit@plt+0x95ec14> │ │ │ │ + ldr r2, [pc, #20] @ 96b160 <__cxa_atexit@plt+0x95ebe4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 96b1a0 <__cxa_atexit@plt+0x95ec24> │ │ │ │ + b 96b170 <__cxa_atexit@plt+0x95ebf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #140, 26 @ 0x2300 │ │ │ │ + cmneq pc, #188, 26 @ 0x2f00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ mov sl, r6 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96b238 <__cxa_atexit@plt+0x95ecbc> │ │ │ │ - ldr r6, [pc, #168] @ 96b260 <__cxa_atexit@plt+0x95ece4> │ │ │ │ + bhi 96b208 <__cxa_atexit@plt+0x95ec8c> │ │ │ │ + ldr r6, [pc, #168] @ 96b230 <__cxa_atexit@plt+0x95ecb4> │ │ │ │ add r6, pc, r6 │ │ │ │ stmdb r5, {r6, r8} │ │ │ │ ands r6, r9, #3 │ │ │ │ - beq 96b214 <__cxa_atexit@plt+0x95ec98> │ │ │ │ + beq 96b1e4 <__cxa_atexit@plt+0x95ec68> │ │ │ │ cmp r6, #2 │ │ │ │ - bne 96b228 <__cxa_atexit@plt+0x95ecac> │ │ │ │ + bne 96b1f8 <__cxa_atexit@plt+0x95ec7c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 96b24c <__cxa_atexit@plt+0x95ecd0> │ │ │ │ - ldr r7, [pc, #132] @ 96b268 <__cxa_atexit@plt+0x95ecec> │ │ │ │ + bcc 96b21c <__cxa_atexit@plt+0x95eca0> │ │ │ │ + ldr r7, [pc, #132] @ 96b238 <__cxa_atexit@plt+0x95ecbc> │ │ │ │ ldr r2, [r9, #6] │ │ │ │ ldr r3, [r9, #2] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [sl, #4]! │ │ │ │ str r8, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ - ldr r7, [pc, #108] @ 96b26c <__cxa_atexit@plt+0x95ecf0> │ │ │ │ + ldr r7, [pc, #108] @ 96b23c <__cxa_atexit@plt+0x95ecc0> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r2, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r2 │ │ │ │ - b a516bc <__cxa_atexit@plt+0xa45140> │ │ │ │ + b a5168c <__cxa_atexit@plt+0xa45110> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 96b264 <__cxa_atexit@plt+0x95ece8> │ │ │ │ + ldr r7, [pc, #36] @ 96b234 <__cxa_atexit@plt+0x95ecb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, sl │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq r8, #240, 28 @ 0xf00 │ │ │ │ + cmpeq r8, #32, 30 @ 0x80 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ - cmneq pc, #228, 18 @ 0x390000 │ │ │ │ - cmpeq r8, #192, 28 @ 0xc00 │ │ │ │ + cmneq pc, #20, 20 @ 0x14000 │ │ │ │ + cmpeq r8, #240, 28 @ 0xf00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov sl, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 96b2d0 <__cxa_atexit@plt+0x95ed54> │ │ │ │ + bne 96b2a0 <__cxa_atexit@plt+0x95ed24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96b2e4 <__cxa_atexit@plt+0x95ed68> │ │ │ │ - ldr r2, [pc, #72] @ 96b2f0 <__cxa_atexit@plt+0x95ed74> │ │ │ │ + bcc 96b2b4 <__cxa_atexit@plt+0x95ed38> │ │ │ │ + ldr r2, [pc, #72] @ 96b2c0 <__cxa_atexit@plt+0x95ed44> │ │ │ │ ldr r1, [r7, #6] │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #4]! │ │ │ │ add r5, r5, #8 │ │ │ │ str r3, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ - ldr r3, [pc, #44] @ 96b2f4 <__cxa_atexit@plt+0x95ed78> │ │ │ │ + ldr r3, [pc, #44] @ 96b2c4 <__cxa_atexit@plt+0x95ed48> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - b a516bc <__cxa_atexit@plt+0xa45140> │ │ │ │ + b a5168c <__cxa_atexit@plt+0xa45110> │ │ │ │ bic r7, r3, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq pc, #32, 18 @ 0x80000 │ │ │ │ + cmneq pc, #80, 18 @ 0x140000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96b328 <__cxa_atexit@plt+0x95edac> │ │ │ │ + bhi 96b2f8 <__cxa_atexit@plt+0x95ed7c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 96b330 <__cxa_atexit@plt+0x95edb4> │ │ │ │ + ldr r2, [pc, #20] @ 96b300 <__cxa_atexit@plt+0x95ed84> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 96b340 <__cxa_atexit@plt+0x95edc4> │ │ │ │ + b 96b310 <__cxa_atexit@plt+0x95ed94> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #236, 22 @ 0x3b000 │ │ │ │ + cmneq pc, #28, 24 @ 0x1c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96b3e0 <__cxa_atexit@plt+0x95ee64> │ │ │ │ - ldr r3, [pc, #180] @ 96b408 <__cxa_atexit@plt+0x95ee8c> │ │ │ │ + bhi 96b3b0 <__cxa_atexit@plt+0x95ee34> │ │ │ │ + ldr r3, [pc, #180] @ 96b3d8 <__cxa_atexit@plt+0x95ee5c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8} │ │ │ │ ands r3, r9, #3 │ │ │ │ - beq 96b3c4 <__cxa_atexit@plt+0x95ee48> │ │ │ │ + beq 96b394 <__cxa_atexit@plt+0x95ee18> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96b3d4 <__cxa_atexit@plt+0x95ee58> │ │ │ │ + bne 96b3a4 <__cxa_atexit@plt+0x95ee28> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96b3f0 <__cxa_atexit@plt+0x95ee74> │ │ │ │ - ldr lr, [pc, #144] @ 96b410 <__cxa_atexit@plt+0x95ee94> │ │ │ │ - ldr r2, [pc, #144] @ 96b414 <__cxa_atexit@plt+0x95ee98> │ │ │ │ + bcc 96b3c0 <__cxa_atexit@plt+0x95ee44> │ │ │ │ + ldr lr, [pc, #144] @ 96b3e0 <__cxa_atexit@plt+0x95ee64> │ │ │ │ + ldr r2, [pc, #144] @ 96b3e4 <__cxa_atexit@plt+0x95ee68> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r7, [r9, #6] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ - ldr lr, [pc, #120] @ 96b418 <__cxa_atexit@plt+0x95ee9c> │ │ │ │ + ldr lr, [pc, #120] @ 96b3e8 <__cxa_atexit@plt+0x95ee6c> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r8, [r6, #8] │ │ │ │ str lr, [r6, #16] │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ @@ -2456470,49 +2456458,49 @@ │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 96b40c <__cxa_atexit@plt+0x95ee90> │ │ │ │ + ldr r7, [pc, #36] @ 96b3dc <__cxa_atexit@plt+0x95ee60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq r8, #88, 26 @ 0x1600 │ │ │ │ + cmpeq r8, #136, 26 @ 0x2200 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmneq pc, #96, 16 @ 0x600000 │ │ │ │ - cmneq pc, #4, 16 @ 0x40000 │ │ │ │ + cmneq pc, #144, 16 @ 0x900000 │ │ │ │ + cmneq pc, #52, 16 @ 0x340000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96b48c <__cxa_atexit@plt+0x95ef10> │ │ │ │ + bne 96b45c <__cxa_atexit@plt+0x95eee0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 96b49c <__cxa_atexit@plt+0x95ef20> │ │ │ │ - ldr lr, [pc, #96] @ 96b4ac <__cxa_atexit@plt+0x95ef30> │ │ │ │ - ldr r0, [pc, #96] @ 96b4b0 <__cxa_atexit@plt+0x95ef34> │ │ │ │ + bcc 96b46c <__cxa_atexit@plt+0x95eef0> │ │ │ │ + ldr lr, [pc, #96] @ 96b47c <__cxa_atexit@plt+0x95ef00> │ │ │ │ + ldr r0, [pc, #96] @ 96b480 <__cxa_atexit@plt+0x95ef04> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ add r1, r0, #1 │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str lr, [r6, #4]! │ │ │ │ - ldr lr, [pc, #68] @ 96b4b4 <__cxa_atexit@plt+0x95ef38> │ │ │ │ + ldr lr, [pc, #68] @ 96b484 <__cxa_atexit@plt+0x95ef08> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ add lr, r6, #20 │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ @@ -2456520,770 +2456508,770 @@ │ │ │ │ bic r7, r2, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmneq pc, #148, 14 @ 0x2500000 │ │ │ │ - cmneq pc, #52, 14 @ 0xd00000 │ │ │ │ + cmneq pc, #196, 14 @ 0x3100000 │ │ │ │ + cmneq pc, #100, 14 @ 0x1900000 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 96ce80 <__cxa_atexit@plt+0x960904> │ │ │ │ + b 96ce50 <__cxa_atexit@plt+0x9608d4> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96b520 <__cxa_atexit@plt+0x95efa4> │ │ │ │ - ldr r2, [pc, #76] @ 96b52c <__cxa_atexit@plt+0x95efb0> │ │ │ │ + bhi 96b4f0 <__cxa_atexit@plt+0x95ef74> │ │ │ │ + ldr r2, [pc, #76] @ 96b4fc <__cxa_atexit@plt+0x95ef80> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #72] @ 96b530 <__cxa_atexit@plt+0x95efb4> │ │ │ │ + ldr r1, [pc, #72] @ 96b500 <__cxa_atexit@plt+0x95ef84> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96b518 <__cxa_atexit@plt+0x95ef9c> │ │ │ │ - ldr r3, [pc, #44] @ 96b534 <__cxa_atexit@plt+0x95efb8> │ │ │ │ + beq 96b4e8 <__cxa_atexit@plt+0x95ef6c> │ │ │ │ + ldr r3, [pc, #44] @ 96b504 <__cxa_atexit@plt+0x95ef88> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq pc, #28, 20 @ 0x1c000 │ │ │ │ + cmneq pc, #76, 20 @ 0x4c000 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 96b558 <__cxa_atexit@plt+0x95efdc> │ │ │ │ + ldr r3, [pc, #16] @ 96b528 <__cxa_atexit@plt+0x95efac> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96b590 <__cxa_atexit@plt+0x95f014> │ │ │ │ - ldr r2, [pc, #40] @ 96b5a8 <__cxa_atexit@plt+0x95f02c> │ │ │ │ + bcc 96b560 <__cxa_atexit@plt+0x95efe4> │ │ │ │ + ldr r2, [pc, #40] @ 96b578 <__cxa_atexit@plt+0x95effc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 96b5ac <__cxa_atexit@plt+0x95f030> │ │ │ │ + ldr r3, [pc, #20] @ 96b57c <__cxa_atexit@plt+0x95f000> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - cmneq pc, #128, 20 @ 0x80000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + cmneq pc, #176, 20 @ 0xb0000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq r8, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq r8, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96b620 <__cxa_atexit@plt+0x95f0a4> │ │ │ │ - ldr lr, [pc, #88] @ 96b62c <__cxa_atexit@plt+0x95f0b0> │ │ │ │ + bhi 96b5f0 <__cxa_atexit@plt+0x95f074> │ │ │ │ + ldr lr, [pc, #88] @ 96b5fc <__cxa_atexit@plt+0x95f080> │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r9, [pc, #72] @ 96b630 <__cxa_atexit@plt+0x95f0b4> │ │ │ │ + ldr r9, [pc, #72] @ 96b600 <__cxa_atexit@plt+0x95f084> │ │ │ │ add lr, pc, lr │ │ │ │ tst r2, #3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r8, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str r9, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ - beq 96b614 <__cxa_atexit@plt+0x95f098> │ │ │ │ + beq 96b5e4 <__cxa_atexit@plt+0x95f068> │ │ │ │ mov r7, r2 │ │ │ │ - b 96b640 <__cxa_atexit@plt+0x95f0c4> │ │ │ │ + b 96b610 <__cxa_atexit@plt+0x95f094> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq pc, #24, 18 @ 0x60000 │ │ │ │ - cmpeq r8, #228, 20 @ 0xe4000 │ │ │ │ + cmneq pc, #72, 18 @ 0x120000 │ │ │ │ + cmpeq r8, #20, 22 @ 0x5000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96b660 <__cxa_atexit@plt+0x95f0e4> │ │ │ │ + bne 96b630 <__cxa_atexit@plt+0x95f0b4> │ │ │ │ ldr r7, [r7, #10] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 96b6bc <__cxa_atexit@plt+0x95f140> │ │ │ │ + ldr r3, [pc, #84] @ 96b68c <__cxa_atexit@plt+0x95f110> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96b6a4 <__cxa_atexit@plt+0x95f128> │ │ │ │ + beq 96b674 <__cxa_atexit@plt+0x95f0f8> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 96b6ac <__cxa_atexit@plt+0x95f130> │ │ │ │ - ldr r3, [pc, #48] @ 96b6c0 <__cxa_atexit@plt+0x95f144> │ │ │ │ + bne 96b67c <__cxa_atexit@plt+0x95f100> │ │ │ │ + ldr r3, [pc, #48] @ 96b690 <__cxa_atexit@plt+0x95f114> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96b6a4 <__cxa_atexit@plt+0x95f128> │ │ │ │ - b 96b724 <__cxa_atexit@plt+0x95f1a8> │ │ │ │ + beq 96b674 <__cxa_atexit@plt+0x95f0f8> │ │ │ │ + b 96b6f4 <__cxa_atexit@plt+0x95f178> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 96a5e0 <__cxa_atexit@plt+0x95e064> │ │ │ │ + b 96a5b0 <__cxa_atexit@plt+0x95e034> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq r8, #84, 20 @ 0x54000 │ │ │ │ + cmpeq r8, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 96b6fc <__cxa_atexit@plt+0x95f180> │ │ │ │ - ldr r3, [pc, #44] @ 96b714 <__cxa_atexit@plt+0x95f198> │ │ │ │ + bne 96b6cc <__cxa_atexit@plt+0x95f150> │ │ │ │ + ldr r3, [pc, #44] @ 96b6e4 <__cxa_atexit@plt+0x95f168> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96b70c <__cxa_atexit@plt+0x95f190> │ │ │ │ - b 96b724 <__cxa_atexit@plt+0x95f1a8> │ │ │ │ + beq 96b6dc <__cxa_atexit@plt+0x95f160> │ │ │ │ + b 96b6f4 <__cxa_atexit@plt+0x95f178> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 96a5e0 <__cxa_atexit@plt+0x95e064> │ │ │ │ + b 96a5b0 <__cxa_atexit@plt+0x95e034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq r8, #0, 20 │ │ │ │ + cmpeq r8, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96b764 <__cxa_atexit@plt+0x95f1e8> │ │ │ │ - ldr r3, [pc, #68] @ 96b77c <__cxa_atexit@plt+0x95f200> │ │ │ │ + bne 96b734 <__cxa_atexit@plt+0x95f1b8> │ │ │ │ + ldr r3, [pc, #68] @ 96b74c <__cxa_atexit@plt+0x95f1d0> │ │ │ │ ldr r7, [r7, #14] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 96b774 <__cxa_atexit@plt+0x95f1f8> │ │ │ │ + beq 96b744 <__cxa_atexit@plt+0x95f1c8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96b764 <__cxa_atexit@plt+0x95f1e8> │ │ │ │ + bne 96b734 <__cxa_atexit@plt+0x95f1b8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 96a5e0 <__cxa_atexit@plt+0x95e064> │ │ │ │ + b 96a5b0 <__cxa_atexit@plt+0x95e034> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq r8, #152, 18 @ 0x260000 │ │ │ │ + cmpeq r8, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 96b7ac <__cxa_atexit@plt+0x95f230> │ │ │ │ + bne 96b77c <__cxa_atexit@plt+0x95f200> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b 96a5e0 <__cxa_atexit@plt+0x95e064> │ │ │ │ - cmpeq r8, #72, 18 @ 0x120000 │ │ │ │ + b 96a5b0 <__cxa_atexit@plt+0x95e034> │ │ │ │ + cmpeq r8, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96b824 <__cxa_atexit@plt+0x95f2a8> │ │ │ │ - ldr lr, [pc, #80] @ 96b834 <__cxa_atexit@plt+0x95f2b8> │ │ │ │ + bhi 96b7f4 <__cxa_atexit@plt+0x95f278> │ │ │ │ + ldr lr, [pc, #80] @ 96b804 <__cxa_atexit@plt+0x95f288> │ │ │ │ ldr r7, [r3, #12] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ - ldr r1, [pc, #72] @ 96b838 <__cxa_atexit@plt+0x95f2bc> │ │ │ │ + ldr r1, [pc, #72] @ 96b808 <__cxa_atexit@plt+0x95f28c> │ │ │ │ add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str lr, [r2, #-16] │ │ │ │ stmdb r2, {r0, r1, r3} │ │ │ │ - beq 96b81c <__cxa_atexit@plt+0x95f2a0> │ │ │ │ - ldr r3, [pc, #48] @ 96b83c <__cxa_atexit@plt+0x95f2c0> │ │ │ │ + beq 96b7ec <__cxa_atexit@plt+0x95f270> │ │ │ │ + ldr r3, [pc, #48] @ 96b80c <__cxa_atexit@plt+0x95f290> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq pc, #16, 14 @ 0x400000 │ │ │ │ + cmneq pc, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq r8, #196, 16 @ 0xc40000 │ │ │ │ + cmpeq r8, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 96b864 <__cxa_atexit@plt+0x95f2e8> │ │ │ │ + ldr r3, [pc, #16] @ 96b834 <__cxa_atexit@plt+0x95f2b8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d8f8 <__cxa_atexit@plt+0xd1137c> │ │ │ │ + b d1d8c8 <__cxa_atexit@plt+0xd1134c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r8, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq r8, #204, 16 @ 0xcc0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 96b8d8 <__cxa_atexit@plt+0x95f35c> │ │ │ │ + ldr r3, [pc, #92] @ 96b8a8 <__cxa_atexit@plt+0x95f32c> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r9, #3 │ │ │ │ stm r5, {r3, r7} │ │ │ │ - beq 96b8b8 <__cxa_atexit@plt+0x95f33c> │ │ │ │ - ldr r7, [pc, #72] @ 96b8dc <__cxa_atexit@plt+0x95f360> │ │ │ │ + beq 96b888 <__cxa_atexit@plt+0x95f30c> │ │ │ │ + ldr r7, [pc, #72] @ 96b8ac <__cxa_atexit@plt+0x95f330> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96b8c4 <__cxa_atexit@plt+0x95f348> │ │ │ │ + bhi 96b894 <__cxa_atexit@plt+0x95f318> │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 969ec8 <__cxa_atexit@plt+0x95d94c> │ │ │ │ + b 969e98 <__cxa_atexit@plt+0x95d91c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96b8e0 <__cxa_atexit@plt+0x95f364> │ │ │ │ + ldr r7, [pc, #20] @ 96b8b0 <__cxa_atexit@plt+0x95f334> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq r8, #56, 16 @ 0x380000 │ │ │ │ - cmpeq r8, #32, 16 @ 0x200000 │ │ │ │ + cmpeq r8, #104, 16 @ 0x680000 │ │ │ │ + cmpeq r8, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r7 │ │ │ │ - ldr r7, [pc, #56] @ 96b934 <__cxa_atexit@plt+0x95f3b8> │ │ │ │ + ldr r7, [pc, #56] @ 96b904 <__cxa_atexit@plt+0x95f388> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96b920 <__cxa_atexit@plt+0x95f3a4> │ │ │ │ + bhi 96b8f0 <__cxa_atexit@plt+0x95f374> │ │ │ │ mov r7, #0 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 969ec8 <__cxa_atexit@plt+0x95d94c> │ │ │ │ - ldr r7, [pc, #16] @ 96b938 <__cxa_atexit@plt+0x95f3bc> │ │ │ │ + b 969e98 <__cxa_atexit@plt+0x95d91c> │ │ │ │ + ldr r7, [pc, #16] @ 96b908 <__cxa_atexit@plt+0x95f38c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r8, #220, 14 @ 0x3700000 │ │ │ │ + cmpeq r8, #12, 16 @ 0xc0000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96b978 <__cxa_atexit@plt+0x95f3fc> │ │ │ │ + bcc 96b948 <__cxa_atexit@plt+0x95f3cc> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #40] @ 96b990 <__cxa_atexit@plt+0x95f414> │ │ │ │ + ldr r1, [pc, #40] @ 96b960 <__cxa_atexit@plt+0x95f3e4> │ │ │ │ add r7, r2, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 96b994 <__cxa_atexit@plt+0x95f418> │ │ │ │ + ldr r3, [pc, #20] @ 96b964 <__cxa_atexit@plt+0x95f3e8> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d988 <__cxa_atexit@plt+0xd1140c> │ │ │ │ - cmneq pc, #148, 12 @ 0x9400000 │ │ │ │ + b d1d958 <__cxa_atexit@plt+0xd113dc> │ │ │ │ + cmneq pc, #196, 12 @ 0xc400000 │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96b9f8 <__cxa_atexit@plt+0x95f47c> │ │ │ │ + bhi 96b9c8 <__cxa_atexit@plt+0x95f44c> │ │ │ │ add r3, r7, #8 │ │ │ │ - ldr lr, [pc, #72] @ 96ba04 <__cxa_atexit@plt+0x95f488> │ │ │ │ + ldr lr, [pc, #72] @ 96b9d4 <__cxa_atexit@plt+0x95f458> │ │ │ │ ldm r3, {r0, r1, r3} │ │ │ │ - ldr r8, [pc, #68] @ 96ba08 <__cxa_atexit@plt+0x95f48c> │ │ │ │ + ldr r8, [pc, #68] @ 96b9d8 <__cxa_atexit@plt+0x95f45c> │ │ │ │ add lr, pc, lr │ │ │ │ tst r3, #3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r2, #-20] @ 0xffffffec │ │ │ │ str r1, [r2, #-16] │ │ │ │ str r0, [r2, #-12] │ │ │ │ str r8, [r2, #-8] │ │ │ │ str r7, [r2, #-4] │ │ │ │ - beq 96b9ec <__cxa_atexit@plt+0x95f470> │ │ │ │ + beq 96b9bc <__cxa_atexit@plt+0x95f440> │ │ │ │ mov r7, r3 │ │ │ │ - b 96ba14 <__cxa_atexit@plt+0x95f498> │ │ │ │ + b 96b9e4 <__cxa_atexit@plt+0x95f468> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq pc, #60, 10 @ 0xf000000 │ │ │ │ + cmneq pc, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 96ba44 <__cxa_atexit@plt+0x95f4c8> │ │ │ │ + beq 96ba14 <__cxa_atexit@plt+0x95f498> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #120] @ 96baa4 <__cxa_atexit@plt+0x95f528> │ │ │ │ + ldr r2, [pc, #120] @ 96ba74 <__cxa_atexit@plt+0x95f4f8> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96ba98 <__cxa_atexit@plt+0x95f51c> │ │ │ │ + beq 96ba68 <__cxa_atexit@plt+0x95f4ec> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96ba58 <__cxa_atexit@plt+0x95f4dc> │ │ │ │ - ldr r7, [pc, #104] @ 96bab4 <__cxa_atexit@plt+0x95f538> │ │ │ │ + bne 96ba28 <__cxa_atexit@plt+0x95f4ac> │ │ │ │ + ldr r7, [pc, #104] @ 96ba84 <__cxa_atexit@plt+0x95f508> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #68] @ 96baa8 <__cxa_atexit@plt+0x95f52c> │ │ │ │ + ldr r2, [pc, #68] @ 96ba78 <__cxa_atexit@plt+0x95f4fc> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96ba98 <__cxa_atexit@plt+0x95f51c> │ │ │ │ - ldr r3, [pc, #48] @ 96baac <__cxa_atexit@plt+0x95f530> │ │ │ │ + beq 96ba68 <__cxa_atexit@plt+0x95f4ec> │ │ │ │ + ldr r3, [pc, #48] @ 96ba7c <__cxa_atexit@plt+0x95f500> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #40] @ 96bab0 <__cxa_atexit@plt+0x95f534> │ │ │ │ + ldr r7, [pc, #40] @ 96ba80 <__cxa_atexit@plt+0x95f504> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq pc, #28, 10 @ 0x7000000 │ │ │ │ - cmneq pc, #24, 10 @ 0x6000000 │ │ │ │ - cmneq pc, #80, 10 @ 0x14000000 │ │ │ │ + cmneq pc, #76, 10 @ 0x13000000 │ │ │ │ + cmneq pc, #72, 10 @ 0x12000000 │ │ │ │ + cmneq pc, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 96bae0 <__cxa_atexit@plt+0x95f564> │ │ │ │ - ldr r7, [pc, #100] @ 96bb38 <__cxa_atexit@plt+0x95f5bc> │ │ │ │ + bne 96bab0 <__cxa_atexit@plt+0x95f534> │ │ │ │ + ldr r7, [pc, #100] @ 96bb08 <__cxa_atexit@plt+0x95f58c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #64] @ 96bb2c <__cxa_atexit@plt+0x95f5b0> │ │ │ │ + ldr r2, [pc, #64] @ 96bafc <__cxa_atexit@plt+0x95f580> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96bb20 <__cxa_atexit@plt+0x95f5a4> │ │ │ │ - ldr r3, [pc, #44] @ 96bb30 <__cxa_atexit@plt+0x95f5b4> │ │ │ │ + beq 96baf0 <__cxa_atexit@plt+0x95f574> │ │ │ │ + ldr r3, [pc, #44] @ 96bb00 <__cxa_atexit@plt+0x95f584> │ │ │ │ cmp r2, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 96bb34 <__cxa_atexit@plt+0x95f5b8> │ │ │ │ + ldr r7, [pc, #36] @ 96bb04 <__cxa_atexit@plt+0x95f588> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq pc, #148, 8 @ 0x94000000 │ │ │ │ - cmneq pc, #144, 8 @ 0x90000000 │ │ │ │ - cmneq pc, #200, 8 @ 0xc8000000 │ │ │ │ + cmneq pc, #196, 8 @ 0xc4000000 │ │ │ │ + cmneq pc, #192, 8 @ 0xc0000000 │ │ │ │ + cmneq pc, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 96bb70 <__cxa_atexit@plt+0x95f5f4> │ │ │ │ + ldr r2, [pc, #36] @ 96bb40 <__cxa_atexit@plt+0x95f5c4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 96bb74 <__cxa_atexit@plt+0x95f5f8> │ │ │ │ + ldr r3, [pc, #24] @ 96bb44 <__cxa_atexit@plt+0x95f5c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #72, 8 @ 0x48000000 │ │ │ │ - cmneq pc, #68, 8 @ 0x44000000 │ │ │ │ + cmneq pc, #120, 8 @ 0x78000000 │ │ │ │ + cmneq pc, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96bbf8 <__cxa_atexit@plt+0x95f67c> │ │ │ │ - ldr r1, [pc, #128] @ 96bc18 <__cxa_atexit@plt+0x95f69c> │ │ │ │ - ldr r7, [pc, #128] @ 96bc1c <__cxa_atexit@plt+0x95f6a0> │ │ │ │ + bhi 96bbc8 <__cxa_atexit@plt+0x95f64c> │ │ │ │ + ldr r1, [pc, #128] @ 96bbe8 <__cxa_atexit@plt+0x95f66c> │ │ │ │ + ldr r7, [pc, #128] @ 96bbec <__cxa_atexit@plt+0x95f670> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ ldr r7, [r2, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #-4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96bbec <__cxa_atexit@plt+0x95f670> │ │ │ │ + beq 96bbbc <__cxa_atexit@plt+0x95f640> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 96bc04 <__cxa_atexit@plt+0x95f688> │ │ │ │ + bcc 96bbd4 <__cxa_atexit@plt+0x95f658> │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ - ldr r7, [pc, #76] @ 96bc20 <__cxa_atexit@plt+0x95f6a4> │ │ │ │ + ldr r7, [pc, #76] @ 96bbf0 <__cxa_atexit@plt+0x95f674> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r7, [r6, #4] │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq pc, #104, 6 @ 0xa0000001 │ │ │ │ - cmneq pc, #128, 8 @ 0x80000000 │ │ │ │ + cmneq pc, #152, 6 @ 0x60000002 │ │ │ │ + cmneq pc, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96bc64 <__cxa_atexit@plt+0x95f6e8> │ │ │ │ - ldr lr, [pc, #40] @ 96bc70 <__cxa_atexit@plt+0x95f6f4> │ │ │ │ + bcc 96bc34 <__cxa_atexit@plt+0x95f6b8> │ │ │ │ + ldr lr, [pc, #40] @ 96bc40 <__cxa_atexit@plt+0x95f6c4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ sub r7, r6, #7 │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #12, 8 @ 0xc000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96bcac <__cxa_atexit@plt+0x95f730> │ │ │ │ - ldr r2, [pc, #36] @ 96bcb4 <__cxa_atexit@plt+0x95f738> │ │ │ │ - ldr r1, [pc, #36] @ 96bcb8 <__cxa_atexit@plt+0x95f73c> │ │ │ │ + bhi 96bc7c <__cxa_atexit@plt+0x95f700> │ │ │ │ + ldr r2, [pc, #36] @ 96bc84 <__cxa_atexit@plt+0x95f708> │ │ │ │ + ldr r1, [pc, #36] @ 96bc88 <__cxa_atexit@plt+0x95f70c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #132, 8 @ 0x84000000 │ │ │ │ - cmneq pc, #108, 4 @ 0xc0000006 │ │ │ │ + cmpeq r8, #180, 8 @ 0xb4000000 │ │ │ │ + cmneq pc, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96bd10 <__cxa_atexit@plt+0x95f794> │ │ │ │ + bhi 96bce0 <__cxa_atexit@plt+0x95f764> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96bd1c <__cxa_atexit@plt+0x95f7a0> │ │ │ │ - ldr r2, [pc, #64] @ 96bd2c <__cxa_atexit@plt+0x95f7b0> │ │ │ │ - ldr r1, [pc, #64] @ 96bd30 <__cxa_atexit@plt+0x95f7b4> │ │ │ │ + bcc 96bcec <__cxa_atexit@plt+0x95f770> │ │ │ │ + ldr r2, [pc, #64] @ 96bcfc <__cxa_atexit@plt+0x95f780> │ │ │ │ + ldr r1, [pc, #64] @ 96bd00 <__cxa_atexit@plt+0x95f784> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ mov r5, r3 │ │ │ │ str r7, [r8, #8] │ │ │ │ - b 96a7b8 <__cxa_atexit@plt+0x95e23c> │ │ │ │ + b 96a788 <__cxa_atexit@plt+0x95e20c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq pc, #20, 4 @ 0x40000001 │ │ │ │ + cmneq pc, #68, 4 @ 0x40000004 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96bd90 <__cxa_atexit@plt+0x95f814> │ │ │ │ + bhi 96bd60 <__cxa_atexit@plt+0x95f7e4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96bd9c <__cxa_atexit@plt+0x95f820> │ │ │ │ - ldr r2, [pc, #72] @ 96bdac <__cxa_atexit@plt+0x95f830> │ │ │ │ - ldr r1, [pc, #72] @ 96bdb0 <__cxa_atexit@plt+0x95f834> │ │ │ │ + bcc 96bd6c <__cxa_atexit@plt+0x95f7f0> │ │ │ │ + ldr r2, [pc, #72] @ 96bd7c <__cxa_atexit@plt+0x95f800> │ │ │ │ + ldr r1, [pc, #72] @ 96bd80 <__cxa_atexit@plt+0x95f804> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ - b 96aa30 <__cxa_atexit@plt+0x95e4b4> │ │ │ │ + b 96aa00 <__cxa_atexit@plt+0x95e484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff58 │ │ │ │ - cmneq pc, #156, 2 @ 0x27 │ │ │ │ + cmneq pc, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96be18 <__cxa_atexit@plt+0x95f89c> │ │ │ │ + bhi 96bde8 <__cxa_atexit@plt+0x95f86c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96be24 <__cxa_atexit@plt+0x95f8a8> │ │ │ │ - ldr r2, [pc, #80] @ 96be34 <__cxa_atexit@plt+0x95f8b8> │ │ │ │ - ldr r1, [pc, #80] @ 96be38 <__cxa_atexit@plt+0x95f8bc> │ │ │ │ + bcc 96bdf4 <__cxa_atexit@plt+0x95f878> │ │ │ │ + ldr r2, [pc, #80] @ 96be04 <__cxa_atexit@plt+0x95f888> │ │ │ │ + ldr r1, [pc, #80] @ 96be08 <__cxa_atexit@plt+0x95f88c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 96acc4 <__cxa_atexit@plt+0x95e748> │ │ │ │ + b 96ac94 <__cxa_atexit@plt+0x95e718> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq pc, #28, 2 │ │ │ │ + cmneq pc, #76, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96be84 <__cxa_atexit@plt+0x95f908> │ │ │ │ - ldr r2, [pc, #52] @ 96be8c <__cxa_atexit@plt+0x95f910> │ │ │ │ + bhi 96be54 <__cxa_atexit@plt+0x95f8d8> │ │ │ │ + ldr r2, [pc, #52] @ 96be5c <__cxa_atexit@plt+0x95f8e0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #48] @ 96be90 <__cxa_atexit@plt+0x95f914> │ │ │ │ + ldr r1, [pc, #48] @ 96be60 <__cxa_atexit@plt+0x95f8e4> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r5, [pc, #28] @ 96be94 <__cxa_atexit@plt+0x95f918> │ │ │ │ + ldr r5, [pc, #28] @ 96be64 <__cxa_atexit@plt+0x95f8e8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, #164 @ 0xa4 │ │ │ │ - cmneq pc, #116, 26 @ 0x1d00 │ │ │ │ + cmneq pc, #212 @ 0xd4 │ │ │ │ + cmneq pc, #164, 26 @ 0x2900 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 96beb8 <__cxa_atexit@plt+0x95f93c> │ │ │ │ + ldr r3, [pc, #16] @ 96be88 <__cxa_atexit@plt+0x95f90c> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ b 8af578 <__cxa_atexit@plt+0x8a2ffc> │ │ │ │ - cmneq pc, #172, 4 @ 0xc000000a │ │ │ │ - cmpeq r8, #204, 4 @ 0xc000000c │ │ │ │ + cmneq pc, #220, 4 @ 0xc000000d │ │ │ │ + cmpeq r8, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r1, r3, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96bf10 <__cxa_atexit@plt+0x95f994> │ │ │ │ + bhi 96bee0 <__cxa_atexit@plt+0x95f964> │ │ │ │ str r7, [r3, #-4] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #52] @ 96bf1c <__cxa_atexit@plt+0x95f9a0> │ │ │ │ + ldr r1, [pc, #52] @ 96beec <__cxa_atexit@plt+0x95f970> │ │ │ │ cmn r2, #-2147483647 @ 0x80000001 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r3, #-8] │ │ │ │ - bne 96bf04 <__cxa_atexit@plt+0x95f988> │ │ │ │ - ldr r7, [pc, #36] @ 96bf20 <__cxa_atexit@plt+0x95f9a4> │ │ │ │ + bne 96bed4 <__cxa_atexit@plt+0x95f958> │ │ │ │ + ldr r7, [pc, #36] @ 96bef0 <__cxa_atexit@plt+0x95f974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r8, r2, #1 │ │ │ │ - b 96bf9c <__cxa_atexit@plt+0x95fa20> │ │ │ │ + b 96bf6c <__cxa_atexit@plt+0x95f9f0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #28 │ │ │ │ - cmneq pc, #24 │ │ │ │ + cmneq pc, #76 @ 0x4c │ │ │ │ + cmneq pc, #72 @ 0x48 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96bf5c <__cxa_atexit@plt+0x95f9e0> │ │ │ │ - ldr r2, [pc, #36] @ 96bf64 <__cxa_atexit@plt+0x95f9e8> │ │ │ │ + bhi 96bf2c <__cxa_atexit@plt+0x95f9b0> │ │ │ │ + ldr r2, [pc, #36] @ 96bf34 <__cxa_atexit@plt+0x95f9b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 96bf68 <__cxa_atexit@plt+0x95f9ec> │ │ │ │ + ldr r5, [pc, #28] @ 96bf38 <__cxa_atexit@plt+0x95f9bc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b d1da28 <__cxa_atexit@plt+0xd114ac> │ │ │ │ + b d1d9f8 <__cxa_atexit@plt+0xd1147c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #200, 30 @ 0x320 │ │ │ │ - cmneq pc, #200, 30 @ 0x320 │ │ │ │ - cmpeq r8, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq pc, #248, 30 @ 0x3e0 │ │ │ │ + cmneq pc, #248, 30 @ 0x3e0 │ │ │ │ + cmpeq r8, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r3, pc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov sl, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #1] │ │ │ │ b 6cf418 <__cxa_atexit@plt+0x6c2e9c> │ │ │ │ - cmpeq r8, #248, 2 @ 0x3e │ │ │ │ + cmpeq r8, #40, 4 @ 0x80000002 │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #24 │ │ │ │ mov sl, r6 │ │ │ │ mov ip, r5 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96c110 <__cxa_atexit@plt+0x95fb94> │ │ │ │ + bhi 96c0e0 <__cxa_atexit@plt+0x95fb64> │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r6, sl, #16 │ │ │ │ cmp r5, r6 │ │ │ │ - bcc 96c118 <__cxa_atexit@plt+0x95fb9c> │ │ │ │ + bcc 96c0e8 <__cxa_atexit@plt+0x95fb6c> │ │ │ │ add lr, sp, #8 │ │ │ │ str r6, [sp] │ │ │ │ stm lr, {r3, r4, fp} │ │ │ │ - ldr r3, [pc, #384] @ 96c154 <__cxa_atexit@plt+0x95fbd8> │ │ │ │ + ldr r3, [pc, #384] @ 96c124 <__cxa_atexit@plt+0x95fba8> │ │ │ │ ldr r6, [r7, #7] │ │ │ │ mvn r2, #-16777216 @ 0xff000000 │ │ │ │ and r2, r2, r8, asr #31 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ mov r6, sl │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #4]! │ │ │ │ orr r2, r2, #822083584 @ 0x31000000 │ │ │ │ str r7, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ and r3, r1, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 96c064 <__cxa_atexit@plt+0x95fae8> │ │ │ │ + beq 96c034 <__cxa_atexit@plt+0x95fab8> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 96c098 <__cxa_atexit@plt+0x95fb1c> │ │ │ │ + beq 96c068 <__cxa_atexit@plt+0x95faec> │ │ │ │ ldr r3, [r1, #19] │ │ │ │ ldr lr, [r1, #23] │ │ │ │ ldr fp, [r1, #11] │ │ │ │ rsbs r4, r3, #0 │ │ │ │ rsc r0, lr, #0 │ │ │ │ ldr r9, [r1, #15] │ │ │ │ eor r4, r3, r4 │ │ │ │ eor r0, lr, r0 │ │ │ │ and r4, r4, r8 │ │ │ │ and r0, r0, r2 │ │ │ │ eor r4, r4, fp │ │ │ │ eor r0, r0, r9 │ │ │ │ orrs r0, r4, r0 │ │ │ │ - bne 96c098 <__cxa_atexit@plt+0x95fb1c> │ │ │ │ + bne 96c068 <__cxa_atexit@plt+0x95faec> │ │ │ │ and r0, r3, r8 │ │ │ │ and r4, lr, r2 │ │ │ │ orrs r4, r0, r4 │ │ │ │ mov r4, #7 │ │ │ │ moveq r4, #3 │ │ │ │ ldr r1, [r1, r4] │ │ │ │ - b 96bffc <__cxa_atexit@plt+0x95fa80> │ │ │ │ + b 96bfcc <__cxa_atexit@plt+0x95fa50> │ │ │ │ ldrd r0, [r1, #6] │ │ │ │ eor r4, r2, r1 │ │ │ │ eor r3, r8, r0 │ │ │ │ orrs r4, r3, r4 │ │ │ │ - bne 96c098 <__cxa_atexit@plt+0x95fb1c> │ │ │ │ + bne 96c068 <__cxa_atexit@plt+0x95faec> │ │ │ │ bic r7, r6, #3 │ │ │ │ str r6, [ip, #-4] │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r6, [sp] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ mov r5, ip │ │ │ │ @@ -2457292,389 +2457280,389 @@ │ │ │ │ ldr r6, [sp, #4] │ │ │ │ add r3, sl, #40 @ 0x28 │ │ │ │ cmp r5, r3 │ │ │ │ str r6, [ip, #-16] │ │ │ │ str r8, [ip, #-12] │ │ │ │ str r8, [ip, #-8] │ │ │ │ str r2, [ip, #-4] │ │ │ │ - bcc 96c12c <__cxa_atexit@plt+0x95fbb0> │ │ │ │ - ldr r6, [pc, #152] @ 96c15c <__cxa_atexit@plt+0x95fbe0> │ │ │ │ - ldr r4, [pc, #152] @ 96c160 <__cxa_atexit@plt+0x95fbe4> │ │ │ │ + bcc 96c0fc <__cxa_atexit@plt+0x95fb80> │ │ │ │ + ldr r6, [pc, #152] @ 96c12c <__cxa_atexit@plt+0x95fbb0> │ │ │ │ + ldr r4, [pc, #152] @ 96c130 <__cxa_atexit@plt+0x95fbb4> │ │ │ │ ldr r5, [sp, #8] │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sl, #20]! │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #132] @ 96c164 <__cxa_atexit@plt+0x95fbe8> │ │ │ │ + ldr r6, [pc, #132] @ 96c134 <__cxa_atexit@plt+0x95fbb8> │ │ │ │ add lr, sl, #12 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - ldr r4, [pc, #124] @ 96c168 <__cxa_atexit@plt+0x95fbec> │ │ │ │ + ldr r4, [pc, #124] @ 96c138 <__cxa_atexit@plt+0x95fbbc> │ │ │ │ add r6, r6, #193 @ 0xc1 │ │ │ │ add r6, r6, #768 @ 0x300 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ str r8, [sl, #8] │ │ │ │ sub r8, r3, #6 │ │ │ │ stm lr, {r4, r6, sl} │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r6, r3 │ │ │ │ - b d1dc00 <__cxa_atexit@plt+0xd11684> │ │ │ │ + b d1dbd0 <__cxa_atexit@plt+0xd11654> │ │ │ │ mov r6, sl │ │ │ │ - b 96c120 <__cxa_atexit@plt+0x95fba4> │ │ │ │ + b 96c0f0 <__cxa_atexit@plt+0x95fb74> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, ip │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 96c158 <__cxa_atexit@plt+0x95fbdc> │ │ │ │ + ldr r6, [pc, #36] @ 96c128 <__cxa_atexit@plt+0x95fbac> │ │ │ │ ldr r4, [sp, #12] │ │ │ │ mov r5, #24 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ add r6, pc, r6 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r5, [sp, #8] │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ - cmneq pc, #36, 30 @ 0x90 │ │ │ │ - cmneq pc, #48, 28 @ 0x300 │ │ │ │ - cmpeq r8, #28 │ │ │ │ + cmneq pc, #84, 30 @ 0x150 │ │ │ │ + cmneq pc, #96, 28 @ 0x600 │ │ │ │ + cmpeq r8, #76 @ 0x4c │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96c1d0 <__cxa_atexit@plt+0x95fc54> │ │ │ │ - ldr r2, [pc, #84] @ 96c1e8 <__cxa_atexit@plt+0x95fc6c> │ │ │ │ - ldr r1, [pc, #84] @ 96c1ec <__cxa_atexit@plt+0x95fc70> │ │ │ │ + bcc 96c1a0 <__cxa_atexit@plt+0x95fc24> │ │ │ │ + ldr r2, [pc, #84] @ 96c1b8 <__cxa_atexit@plt+0x95fc3c> │ │ │ │ + ldr r1, [pc, #84] @ 96c1bc <__cxa_atexit@plt+0x95fc40> │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #4]! │ │ │ │ str r2, [r5] │ │ │ │ - ldr r2, [pc, #64] @ 96c1f0 <__cxa_atexit@plt+0x95fc74> │ │ │ │ + ldr r2, [pc, #64] @ 96c1c0 <__cxa_atexit@plt+0x95fc44> │ │ │ │ sub r8, r6, #6 │ │ │ │ add lr, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #52] @ 96c1f4 <__cxa_atexit@plt+0x95fc78> │ │ │ │ + ldr r1, [pc, #52] @ 96c1c4 <__cxa_atexit@plt+0x95fc48> │ │ │ │ add r2, r2, #193 @ 0xc1 │ │ │ │ add r2, r2, #768 @ 0x300 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ - b d1dc00 <__cxa_atexit@plt+0xd11684> │ │ │ │ - ldr r3, [pc, #32] @ 96c1f8 <__cxa_atexit@plt+0x95fc7c> │ │ │ │ + b d1dbd0 <__cxa_atexit@plt+0xd11654> │ │ │ │ + ldr r3, [pc, #32] @ 96c1c8 <__cxa_atexit@plt+0x95fc4c> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - cmneq pc, #80, 28 @ 0x500 │ │ │ │ - cmneq pc, #92, 26 @ 0x1700 │ │ │ │ + cmneq pc, #128, 28 @ 0x800 │ │ │ │ + cmneq pc, #140, 26 @ 0x2300 │ │ │ │ @ instruction: 0xffffff94 │ │ │ │ - cmpeq r8, #140, 30 @ 0x230 │ │ │ │ + cmpeq r8, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96c254 <__cxa_atexit@plt+0x95fcd8> │ │ │ │ - ldr r2, [pc, #60] @ 96c260 <__cxa_atexit@plt+0x95fce4> │ │ │ │ - ldr lr, [pc, #60] @ 96c264 <__cxa_atexit@plt+0x95fce8> │ │ │ │ - ldr r0, [pc, #60] @ 96c268 <__cxa_atexit@plt+0x95fcec> │ │ │ │ + bcc 96c224 <__cxa_atexit@plt+0x95fca8> │ │ │ │ + ldr r2, [pc, #60] @ 96c230 <__cxa_atexit@plt+0x95fcb4> │ │ │ │ + ldr lr, [pc, #60] @ 96c234 <__cxa_atexit@plt+0x95fcb8> │ │ │ │ + ldr r0, [pc, #60] @ 96c238 <__cxa_atexit@plt+0x95fcbc> │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #11 │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r0, r7} │ │ │ │ str r1, [r3, #16] │ │ │ │ str lr, [r5] │ │ │ │ b 6d0744 <__cxa_atexit@plt+0x6c41c8> │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq pc, #44, 10 @ 0xb000000 │ │ │ │ + cmneq pc, #92, 10 @ 0x17000000 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #88] @ 96c2d4 <__cxa_atexit@plt+0x95fd58> │ │ │ │ + ldr r3, [pc, #88] @ 96c2a4 <__cxa_atexit@plt+0x95fd28> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96c2cc <__cxa_atexit@plt+0x95fd50> │ │ │ │ - ldr r3, [pc, #72] @ 96c2d8 <__cxa_atexit@plt+0x95fd5c> │ │ │ │ + beq 96c29c <__cxa_atexit@plt+0x95fd20> │ │ │ │ + ldr r3, [pc, #72] @ 96c2a8 <__cxa_atexit@plt+0x95fd2c> │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #8] │ │ │ │ - beq 96c2cc <__cxa_atexit@plt+0x95fd50> │ │ │ │ - ldr r3, [pc, #40] @ 96c2dc <__cxa_atexit@plt+0x95fd60> │ │ │ │ + beq 96c29c <__cxa_atexit@plt+0x95fd20> │ │ │ │ + ldr r3, [pc, #40] @ 96c2ac <__cxa_atexit@plt+0x95fd30> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #28] @ 96c2e0 <__cxa_atexit@plt+0x95fd64> │ │ │ │ + ldr r3, [pc, #28] @ 96c2b0 <__cxa_atexit@plt+0x95fd34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 89de70 <__cxa_atexit@plt+0x8918f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq pc, #44, 18 @ 0xb0000 │ │ │ │ + cmneq pc, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 96c338 <__cxa_atexit@plt+0x95fdbc> │ │ │ │ + ldr r3, [pc, #68] @ 96c308 <__cxa_atexit@plt+0x95fd8c> │ │ │ │ str r7, [r5, #12] │ │ │ │ ldr r9, [r7, #11] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #8] │ │ │ │ - beq 96c330 <__cxa_atexit@plt+0x95fdb4> │ │ │ │ - ldr r3, [pc, #36] @ 96c33c <__cxa_atexit@plt+0x95fdc0> │ │ │ │ + beq 96c300 <__cxa_atexit@plt+0x95fd84> │ │ │ │ + ldr r3, [pc, #36] @ 96c30c <__cxa_atexit@plt+0x95fd90> │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 96c340 <__cxa_atexit@plt+0x95fdc4> │ │ │ │ + ldr r3, [pc, #24] @ 96c310 <__cxa_atexit@plt+0x95fd94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 89de70 <__cxa_atexit@plt+0x8918f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq pc, #200, 16 @ 0xc80000 │ │ │ │ + cmneq pc, #248, 16 @ 0xf80000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 96c370 <__cxa_atexit@plt+0x95fdf4> │ │ │ │ + ldr r3, [pc, #28] @ 96c340 <__cxa_atexit@plt+0x95fdc4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 96c374 <__cxa_atexit@plt+0x95fdf8> │ │ │ │ + ldr r3, [pc, #12] @ 96c344 <__cxa_atexit@plt+0x95fdc8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 89de70 <__cxa_atexit@plt+0x8918f4> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, #136, 16 @ 0x880000 │ │ │ │ + cmneq pc, #184, 16 @ 0xb80000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96c3a4 <__cxa_atexit@plt+0x95fe28> │ │ │ │ + bne 96c374 <__cxa_atexit@plt+0x95fdf8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r7, [r5, #20] │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ str r7, [r5, #8] │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96c44c <__cxa_atexit@plt+0x95fed0> │ │ │ │ - ldr r7, [pc, #172] @ 96c46c <__cxa_atexit@plt+0x95fef0> │ │ │ │ + bcc 96c41c <__cxa_atexit@plt+0x95fea0> │ │ │ │ + ldr r7, [pc, #172] @ 96c43c <__cxa_atexit@plt+0x95fec0> │ │ │ │ sub sl, r3, #43 @ 0x2b │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r1, [pc, #164] @ 96c470 <__cxa_atexit@plt+0x95fef4> │ │ │ │ + ldr r1, [pc, #164] @ 96c440 <__cxa_atexit@plt+0x95fec4> │ │ │ │ add r2, r7, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str fp, [sp] │ │ │ │ - ldr r0, [pc, #152] @ 96c474 <__cxa_atexit@plt+0x95fef8> │ │ │ │ + ldr r0, [pc, #152] @ 96c444 <__cxa_atexit@plt+0x95fec8> │ │ │ │ add fp, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r5, #24]! │ │ │ │ add r8, r0, #3 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r9, [r5, #-20] @ 0xffffffec │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r1} │ │ │ │ - ldr ip, [pc, #120] @ 96c478 <__cxa_atexit@plt+0x95fefc> │ │ │ │ + ldr ip, [pc, #120] @ 96c448 <__cxa_atexit@plt+0x95fecc> │ │ │ │ sub r7, r3, #31 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ str ip, [r6, #4] │ │ │ │ - ldr r2, [pc, #100] @ 96c47c <__cxa_atexit@plt+0x95ff00> │ │ │ │ + ldr r2, [pc, #100] @ 96c44c <__cxa_atexit@plt+0x95fed0> │ │ │ │ add lr, r6, #16 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ stm lr, {r2, r8, sl, fp} │ │ │ │ - ldr r2, [pc, #80] @ 96c480 <__cxa_atexit@plt+0x95ff04> │ │ │ │ + ldr r2, [pc, #80] @ 96c450 <__cxa_atexit@plt+0x95fed4> │ │ │ │ add lr, r6, #40 @ 0x28 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ stm lr, {r2, r7, r9} │ │ │ │ sub r7, r3, #6 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 96c468 <__cxa_atexit@plt+0x95feec> │ │ │ │ + ldr r6, [pc, #20] @ 96c438 <__cxa_atexit@plt+0x95febc> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq pc, #44, 16 @ 0x2c0000 │ │ │ │ - cmneq pc, #212, 24 @ 0xd400 │ │ │ │ - cmneq pc, #20, 16 @ 0x140000 │ │ │ │ - cmneq pc, #148, 10 @ 0x25000000 │ │ │ │ - cmneq pc, #220, 14 @ 0x3700000 │ │ │ │ - cmneq pc, #236, 20 @ 0xec000 │ │ │ │ + cmneq pc, #92, 16 @ 0x5c0000 │ │ │ │ + cmneq pc, #4, 26 @ 0x100 │ │ │ │ + cmneq pc, #68, 16 @ 0x440000 │ │ │ │ + cmneq pc, #196, 10 @ 0x31000000 │ │ │ │ + cmneq pc, #12, 16 @ 0xc0000 │ │ │ │ + cmneq pc, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r5, asr #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ mov r8, r4 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #8] │ │ │ │ - bcc 96c548 <__cxa_atexit@plt+0x95ffcc> │ │ │ │ - ldr r7, [pc, #180] @ 96c564 <__cxa_atexit@plt+0x95ffe8> │ │ │ │ + bcc 96c518 <__cxa_atexit@plt+0x95ff9c> │ │ │ │ + ldr r7, [pc, #180] @ 96c534 <__cxa_atexit@plt+0x95ffb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r1, [pc, #176] @ 96c568 <__cxa_atexit@plt+0x95ffec> │ │ │ │ + ldr r1, [pc, #176] @ 96c538 <__cxa_atexit@plt+0x95ffbc> │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #168] @ 96c56c <__cxa_atexit@plt+0x95fff0> │ │ │ │ + ldr r0, [pc, #168] @ 96c53c <__cxa_atexit@plt+0x95ffc0> │ │ │ │ add sl, r1, #2 │ │ │ │ sub r1, r6, #43 @ 0x2b │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r2, [r5, #24]! │ │ │ │ add r4, r0, #3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr fp, [r5, #-20] @ 0xffffffec │ │ │ │ ldr lr, [r5, #-12] │ │ │ │ ldmdb r5, {r0, r9} │ │ │ │ - ldr ip, [pc, #128] @ 96c570 <__cxa_atexit@plt+0x95fff4> │ │ │ │ + ldr ip, [pc, #128] @ 96c540 <__cxa_atexit@plt+0x95ffc4> │ │ │ │ sub r2, r6, #31 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r7, [r3, #8] │ │ │ │ str lr, [r3, #12] │ │ │ │ str ip, [r3, #4] │ │ │ │ - ldr r7, [pc, #108] @ 96c574 <__cxa_atexit@plt+0x95fff8> │ │ │ │ + ldr r7, [pc, #108] @ 96c544 <__cxa_atexit@plt+0x95ffc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r4, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #16] │ │ │ │ str sl, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ - ldr r7, [pc, #80] @ 96c578 <__cxa_atexit@plt+0x95fffc> │ │ │ │ + ldr r7, [pc, #80] @ 96c548 <__cxa_atexit@plt+0x95ffcc> │ │ │ │ mov r4, r8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str fp, [r3, #48] @ 0x30 │ │ │ │ ldr fp, [sp] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ str r7, [r3, #40] @ 0x28 │ │ │ │ sub r7, r6, #6 │ │ │ │ str r2, [r3, #44] @ 0x2c │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #44] @ 96c57c <__cxa_atexit@plt+0x960000> │ │ │ │ + ldr r4, [pc, #44] @ 96c54c <__cxa_atexit@plt+0x95ffd0> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r8, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #64, 14 @ 0x1000000 │ │ │ │ - cmneq pc, #232, 22 @ 0x3a000 │ │ │ │ - cmneq pc, #40, 14 @ 0xa00000 │ │ │ │ - cmneq pc, #164, 8 @ 0xa4000000 │ │ │ │ - cmneq pc, #240, 12 @ 0xf000000 │ │ │ │ - cmneq pc, #248, 18 @ 0x3e0000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #112, 14 @ 0x1c00000 │ │ │ │ + cmneq pc, #24, 24 @ 0x1800 │ │ │ │ + cmneq pc, #88, 14 @ 0x1600000 │ │ │ │ + cmneq pc, #212, 8 @ 0xd4000000 │ │ │ │ + cmneq pc, #32, 14 @ 0x800000 │ │ │ │ + cmneq pc, #40, 20 @ 0x28000 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 96c59c <__cxa_atexit@plt+0x960020> │ │ │ │ + ldr r3, [pc, #12] @ 96c56c <__cxa_atexit@plt+0x95fff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ - cmneq pc, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq r8, #232, 22 @ 0x3a000 │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + cmneq pc, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq r8, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96c5f4 <__cxa_atexit@plt+0x960078> │ │ │ │ - ldr r3, [pc, #60] @ 96c5fc <__cxa_atexit@plt+0x960080> │ │ │ │ - ldr r2, [pc, #60] @ 96c600 <__cxa_atexit@plt+0x960084> │ │ │ │ + bhi 96c5c4 <__cxa_atexit@plt+0x960048> │ │ │ │ + ldr r3, [pc, #60] @ 96c5cc <__cxa_atexit@plt+0x960050> │ │ │ │ + ldr r2, [pc, #60] @ 96c5d0 <__cxa_atexit@plt+0x960054> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r3, [pc, #40] @ 96c604 <__cxa_atexit@plt+0x960088> │ │ │ │ + ldr r3, [pc, #40] @ 96c5d4 <__cxa_atexit@plt+0x960058> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ add lr, r5, #8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r5, #4] │ │ │ │ stm lr, {r0, r3, r7} │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq r8, #56, 22 @ 0xe000 │ │ │ │ - cmneq pc, #32, 18 @ 0x80000 │ │ │ │ - cmpeq r8, #128, 22 @ 0x20000 │ │ │ │ + cmpeq r8, #104, 22 @ 0x1a000 │ │ │ │ + cmneq pc, #80, 18 @ 0x140000 │ │ │ │ + cmpeq r8, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 96c630 <__cxa_atexit@plt+0x9600b4> │ │ │ │ + ldr r3, [pc, #20] @ 96c600 <__cxa_atexit@plt+0x960084> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmda r5, {r3, r7} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ - b 96c634 <__cxa_atexit@plt+0x9600b8> │ │ │ │ - cmneq pc, #64, 22 @ 0x10000 │ │ │ │ + b 96c604 <__cxa_atexit@plt+0x960088> │ │ │ │ + cmneq pc, #112, 22 @ 0x1c000 │ │ │ │ mov r2, r5 │ │ │ │ mov fp, r7 │ │ │ │ ldr r3, [r2], #4 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 96c6c4 <__cxa_atexit@plt+0x960148> │ │ │ │ + bne 96c694 <__cxa_atexit@plt+0x960118> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ - ldr r0, [pc, #276] @ 96c774 <__cxa_atexit@plt+0x9601f8> │ │ │ │ + ldr r0, [pc, #276] @ 96c744 <__cxa_atexit@plt+0x9601c8> │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-4]! │ │ │ │ stm r5, {r1, r3} │ │ │ │ - beq 96c738 <__cxa_atexit@plt+0x9601bc> │ │ │ │ + beq 96c708 <__cxa_atexit@plt+0x96018c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 96c75c <__cxa_atexit@plt+0x9601e0> │ │ │ │ - ldr lr, [pc, #252] @ 96c788 <__cxa_atexit@plt+0x96020c> │ │ │ │ + bcc 96c72c <__cxa_atexit@plt+0x9601b0> │ │ │ │ + ldr lr, [pc, #252] @ 96c758 <__cxa_atexit@plt+0x9601dc> │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ - ldr r8, [pc, #244] @ 96c78c <__cxa_atexit@plt+0x960210> │ │ │ │ + ldr r8, [pc, #244] @ 96c75c <__cxa_atexit@plt+0x9601e0> │ │ │ │ sub r2, r3, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r0, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r9, [r5, #-12] │ │ │ │ @@ -2457683,21 +2457671,21 @@ │ │ │ │ str r0, [r5, #-16]! │ │ │ │ mov r6, r3 │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ ldr r7, [r2] │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 96c744 <__cxa_atexit@plt+0x9601c8> │ │ │ │ - ldr r2, [pc, #152] @ 96c778 <__cxa_atexit@plt+0x9601fc> │ │ │ │ - ldr r8, [pc, #152] @ 96c77c <__cxa_atexit@plt+0x960200> │ │ │ │ - ldr lr, [pc, #152] @ 96c780 <__cxa_atexit@plt+0x960204> │ │ │ │ + bcc 96c714 <__cxa_atexit@plt+0x960198> │ │ │ │ + ldr r2, [pc, #152] @ 96c748 <__cxa_atexit@plt+0x9601cc> │ │ │ │ + ldr r8, [pc, #152] @ 96c74c <__cxa_atexit@plt+0x9601d0> │ │ │ │ + ldr lr, [pc, #152] @ 96c750 <__cxa_atexit@plt+0x9601d4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r9, [pc, #144] @ 96c784 <__cxa_atexit@plt+0x960208> │ │ │ │ + ldr r9, [pc, #144] @ 96c754 <__cxa_atexit@plt+0x9601d8> │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r8, [r6, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ mov r1, r6 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -2457707,47 +2457695,47 @@ │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #19 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, #0 │ │ │ │ str r9, [r1, #24]! │ │ │ │ str r1, [r5, #8] │ │ │ │ - b 96bf9c <__cxa_atexit@plt+0x95fa20> │ │ │ │ + b 96bf6c <__cxa_atexit@plt+0x95f9f0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #36] @ 96c770 <__cxa_atexit@plt+0x9601f4> │ │ │ │ + ldr r6, [pc, #36] @ 96c740 <__cxa_atexit@plt+0x9601c4> │ │ │ │ mov r5, #36 @ 0x24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ - b 96c764 <__cxa_atexit@plt+0x9601e8> │ │ │ │ + b 96c734 <__cxa_atexit@plt+0x9601b8> │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ @ instruction: 0xfffff74c │ │ │ │ @ instruction: 0xfffff894 │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - cmneq pc, #180, 18 @ 0x2d0000 │ │ │ │ - cmpeq r8, #248, 18 @ 0x3e0000 │ │ │ │ + cmneq pc, #228, 18 @ 0x390000 │ │ │ │ + cmpeq r8, #40, 20 @ 0x28000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96c7f0 <__cxa_atexit@plt+0x960274> │ │ │ │ - ldr lr, [pc, #68] @ 96c7fc <__cxa_atexit@plt+0x960280> │ │ │ │ - ldr r8, [pc, #68] @ 96c800 <__cxa_atexit@plt+0x960284> │ │ │ │ + bcc 96c7c0 <__cxa_atexit@plt+0x960244> │ │ │ │ + ldr lr, [pc, #68] @ 96c7cc <__cxa_atexit@plt+0x960250> │ │ │ │ + ldr r8, [pc, #68] @ 96c7d0 <__cxa_atexit@plt+0x960254> │ │ │ │ sub r1, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r9, [r7, #19] │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r8, [r3, #4] │ │ │ │ @@ -2457756,53 +2457744,53 @@ │ │ │ │ sub r3, r5, #4 │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r0, [r5, #-12]! │ │ │ │ stm r3, {r1, r2, lr} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmneq pc, #144, 16 @ 0x900000 │ │ │ │ - cmpeq r8, #132, 18 @ 0x210000 │ │ │ │ + cmneq pc, #192, 16 @ 0xc00000 │ │ │ │ + cmpeq r8, #180, 18 @ 0x2d0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 96c840 <__cxa_atexit@plt+0x9602c4> │ │ │ │ + ldr r2, [pc, #40] @ 96c810 <__cxa_atexit@plt+0x960294> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 96c838 <__cxa_atexit@plt+0x9602bc> │ │ │ │ + beq 96c808 <__cxa_atexit@plt+0x96028c> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 96c634 <__cxa_atexit@plt+0x9600b8> │ │ │ │ + b 96c604 <__cxa_atexit@plt+0x960088> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r8, #68, 18 @ 0x110000 │ │ │ │ + cmpeq r8, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 96c634 <__cxa_atexit@plt+0x9600b8> │ │ │ │ - cmpeq r8, #44, 18 @ 0xb0000 │ │ │ │ + b 96c604 <__cxa_atexit@plt+0x960088> │ │ │ │ + cmpeq r8, #92, 18 @ 0x170000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r1, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 96c8dc <__cxa_atexit@plt+0x960360> │ │ │ │ - ldr r2, [pc, #108] @ 96c8f4 <__cxa_atexit@plt+0x960378> │ │ │ │ - ldr r8, [pc, #108] @ 96c8f8 <__cxa_atexit@plt+0x96037c> │ │ │ │ - ldr lr, [pc, #108] @ 96c8fc <__cxa_atexit@plt+0x960380> │ │ │ │ + bcc 96c8ac <__cxa_atexit@plt+0x960330> │ │ │ │ + ldr r2, [pc, #108] @ 96c8c4 <__cxa_atexit@plt+0x960348> │ │ │ │ + ldr r8, [pc, #108] @ 96c8c8 <__cxa_atexit@plt+0x96034c> │ │ │ │ + ldr lr, [pc, #108] @ 96c8cc <__cxa_atexit@plt+0x960350> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ - ldr r9, [pc, #104] @ 96c900 <__cxa_atexit@plt+0x960384> │ │ │ │ + ldr r9, [pc, #104] @ 96c8d0 <__cxa_atexit@plt+0x960354> │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r1, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -2457812,126 +2457800,126 @@ │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r3, #24]! │ │ │ │ str r3, [r5, #8] │ │ │ │ str r2, [r1, #32] │ │ │ │ str r0, [r1, #8] │ │ │ │ str lr, [r1, #12] │ │ │ │ str r1, [r1, #20] │ │ │ │ - b 96bf9c <__cxa_atexit@plt+0x95fa20> │ │ │ │ - ldr r3, [pc, #32] @ 96c904 <__cxa_atexit@plt+0x960388> │ │ │ │ + b 96bf6c <__cxa_atexit@plt+0x95f9f0> │ │ │ │ + ldr r3, [pc, #32] @ 96c8d4 <__cxa_atexit@plt+0x960358> │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffff5a8 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ @ instruction: 0xfffffcd4 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 96c928 <__cxa_atexit@plt+0x9603ac> │ │ │ │ + ldr r3, [pc, #16] @ 96c8f8 <__cxa_atexit@plt+0x96037c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 7d6880 <__cxa_atexit@plt+0x7ca304> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96c96c <__cxa_atexit@plt+0x9603f0> │ │ │ │ - ldr r7, [pc, #56] @ 96c984 <__cxa_atexit@plt+0x960408> │ │ │ │ + bhi 96c93c <__cxa_atexit@plt+0x9603c0> │ │ │ │ + ldr r7, [pc, #56] @ 96c954 <__cxa_atexit@plt+0x9603d8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 96c960 <__cxa_atexit@plt+0x9603e4> │ │ │ │ + beq 96c930 <__cxa_atexit@plt+0x9603b4> │ │ │ │ mov r7, r8 │ │ │ │ - b 96a360 <__cxa_atexit@plt+0x95dde4> │ │ │ │ + b 96a330 <__cxa_atexit@plt+0x95ddb4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ 96c988 <__cxa_atexit@plt+0x96040c> │ │ │ │ + ldr r7, [pc, #16] @ 96c958 <__cxa_atexit@plt+0x9603dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffda0c │ │ │ │ - cmpeq r8, #156, 14 @ 0x2700000 │ │ │ │ - cmpeq r8, #252, 14 @ 0x3f00000 │ │ │ │ + cmpeq r8, #204, 14 @ 0x3300000 │ │ │ │ + cmpeq r8, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96ca20 <__cxa_atexit@plt+0x9604a4> │ │ │ │ + bhi 96c9f0 <__cxa_atexit@plt+0x960474> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96ca2c <__cxa_atexit@plt+0x9604b0> │ │ │ │ - ldr r2, [pc, #144] @ 96ca50 <__cxa_atexit@plt+0x9604d4> │ │ │ │ - ldr r1, [pc, #144] @ 96ca54 <__cxa_atexit@plt+0x9604d8> │ │ │ │ + bcc 96c9fc <__cxa_atexit@plt+0x960480> │ │ │ │ + ldr r2, [pc, #144] @ 96ca20 <__cxa_atexit@plt+0x9604a4> │ │ │ │ + ldr r1, [pc, #144] @ 96ca24 <__cxa_atexit@plt+0x9604a8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r9, [r7, #16] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ str r2, [r8, #4]! │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ str r9, [r8, #16] │ │ │ │ - bhi 96ca3c <__cxa_atexit@plt+0x9604c0> │ │ │ │ - ldr r7, [pc, #92] @ 96ca58 <__cxa_atexit@plt+0x9604dc> │ │ │ │ + bhi 96ca0c <__cxa_atexit@plt+0x960490> │ │ │ │ + ldr r7, [pc, #92] @ 96ca28 <__cxa_atexit@plt+0x9604ac> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 96ca14 <__cxa_atexit@plt+0x960498> │ │ │ │ + beq 96c9e4 <__cxa_atexit@plt+0x960468> │ │ │ │ mov r7, r9 │ │ │ │ - b 96af78 <__cxa_atexit@plt+0x95e9fc> │ │ │ │ + b 96af48 <__cxa_atexit@plt+0x95e9cc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 96ca5c <__cxa_atexit@plt+0x9604e0> │ │ │ │ + ldr r7, [pc, #24] @ 96ca2c <__cxa_atexit@plt+0x9604b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe4 │ │ │ │ - cmneq pc, #64, 10 @ 0x10000000 │ │ │ │ + cmneq pc, #112, 10 @ 0x1c000000 │ │ │ │ @ instruction: 0xffffe574 │ │ │ │ - cmpeq r8, #232, 12 @ 0xe800000 │ │ │ │ - cmpeq r8, #56, 14 @ 0xe00000 │ │ │ │ + cmpeq r8, #24, 14 @ 0x600000 │ │ │ │ + cmpeq r8, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96cb4c <__cxa_atexit@plt+0x9605d0> │ │ │ │ + bhi 96cb1c <__cxa_atexit@plt+0x9605a0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96cb54 <__cxa_atexit@plt+0x9605d8> │ │ │ │ + bcc 96cb24 <__cxa_atexit@plt+0x9605a8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #204] @ 96cb68 <__cxa_atexit@plt+0x9605ec> │ │ │ │ + ldr r2, [pc, #204] @ 96cb38 <__cxa_atexit@plt+0x9605bc> │ │ │ │ sub r8, r6, #53 @ 0x35 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8] │ │ │ │ ldr r0, [r7, #20] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -2457943,257 +2457931,257 @@ │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr ip, [r7, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r7, #44] @ 0x2c │ │ │ │ ldr fp, [r7, #36] @ 0x24 │ │ │ │ str r8, [r3, #-12] │ │ │ │ str r0, [sp] │ │ │ │ - ldr r0, [pc, #128] @ 96cb6c <__cxa_atexit@plt+0x9605f0> │ │ │ │ + ldr r0, [pc, #128] @ 96cb3c <__cxa_atexit@plt+0x9605c0> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #20]! │ │ │ │ str r9, [r3, #-16] │ │ │ │ str r2, [r9, #32] │ │ │ │ str r1, [r9, #36] @ 0x24 │ │ │ │ str sl, [r9, #40] @ 0x28 │ │ │ │ str r2, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str lr, [r9, #16] │ │ │ │ str ip, [r9, #20] │ │ │ │ - ldr r2, [pc, #88] @ 96cb70 <__cxa_atexit@plt+0x9605f4> │ │ │ │ - ldr r3, [pc, #88] @ 96cb74 <__cxa_atexit@plt+0x9605f8> │ │ │ │ + ldr r2, [pc, #88] @ 96cb40 <__cxa_atexit@plt+0x9605c4> │ │ │ │ + ldr r3, [pc, #88] @ 96cb44 <__cxa_atexit@plt+0x9605c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str fp, [r9, #-12] │ │ │ │ ldr r8, [sp, #12] │ │ │ │ str r3, [r9, #-16] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #8] │ │ │ │ str r3, [r9, #-8] │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r9, #-4] │ │ │ │ str r2, [r9, #24]! │ │ │ │ - b 9e61a0 <__cxa_atexit@plt+0x9d9c24> │ │ │ │ + b 9e6170 <__cxa_atexit@plt+0x9d9bf4> │ │ │ │ mov r6, r9 │ │ │ │ - b 96cb5c <__cxa_atexit@plt+0x9605e0> │ │ │ │ + b 96cb2c <__cxa_atexit@plt+0x9605b0> │ │ │ │ mov r5, #60 @ 0x3c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #104, 8 @ 0x68000000 │ │ │ │ + cmneq pc, #152, 8 @ 0x98000000 │ │ │ │ @ instruction: 0xfffff2cc │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmneq pc, #220 @ 0xdc │ │ │ │ - cmpeq r8, #200, 10 @ 0x32000000 │ │ │ │ + cmneq pc, #12, 2 │ │ │ │ + cmpeq r8, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96cbc8 <__cxa_atexit@plt+0x96064c> │ │ │ │ - ldr r2, [pc, #56] @ 96cbd0 <__cxa_atexit@plt+0x960654> │ │ │ │ + bhi 96cb98 <__cxa_atexit@plt+0x96061c> │ │ │ │ + ldr r2, [pc, #56] @ 96cba0 <__cxa_atexit@plt+0x960624> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #48] @ 96cbd4 <__cxa_atexit@plt+0x960658> │ │ │ │ + ldr r0, [pc, #48] @ 96cba4 <__cxa_atexit@plt+0x960628> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [pc, #28] @ 96cbd8 <__cxa_atexit@plt+0x96065c> │ │ │ │ + ldr r5, [pc, #28] @ 96cba8 <__cxa_atexit@plt+0x96062c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmneq pc, #96, 6 @ 0x80000001 │ │ │ │ - cmneq pc, #68 @ 0x44 │ │ │ │ - cmpeq r8, #100, 10 @ 0x19000000 │ │ │ │ + cmneq pc, #144, 6 @ 0x40000002 │ │ │ │ + cmneq pc, #116 @ 0x74 │ │ │ │ + cmpeq r8, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b a56400 <__cxa_atexit@plt+0xa49e84> │ │ │ │ - cmpeq r8, #84, 10 @ 0x15000000 │ │ │ │ + b a563d0 <__cxa_atexit@plt+0xa49e54> │ │ │ │ + cmpeq r8, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96cc58 <__cxa_atexit@plt+0x9606dc> │ │ │ │ + bhi 96cc28 <__cxa_atexit@plt+0x9606ac> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96cc64 <__cxa_atexit@plt+0x9606e8> │ │ │ │ - ldr r2, [pc, #72] @ 96cc74 <__cxa_atexit@plt+0x9606f8> │ │ │ │ - ldr r1, [pc, #72] @ 96cc78 <__cxa_atexit@plt+0x9606fc> │ │ │ │ + bcc 96cc34 <__cxa_atexit@plt+0x9606b8> │ │ │ │ + ldr r2, [pc, #72] @ 96cc44 <__cxa_atexit@plt+0x9606c8> │ │ │ │ + ldr r1, [pc, #72] @ 96cc48 <__cxa_atexit@plt+0x9606cc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r8, [r7, #16] │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r5, [r9, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r9, #12] │ │ │ │ - b aa1124 <__cxa_atexit@plt+0xa94ba8> │ │ │ │ + b aa10f4 <__cxa_atexit@plt+0xa94b78> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff50 │ │ │ │ - cmneq pc, #212, 4 @ 0x4000000d │ │ │ │ - cmpeq r8, #224, 8 @ 0xe0000000 │ │ │ │ + cmneq pc, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq r8, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96cce4 <__cxa_atexit@plt+0x960768> │ │ │ │ + bhi 96ccb4 <__cxa_atexit@plt+0x960738> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96ccf0 <__cxa_atexit@plt+0x960774> │ │ │ │ - ldr r2, [pc, #80] @ 96cd00 <__cxa_atexit@plt+0x960784> │ │ │ │ - ldr r1, [pc, #80] @ 96cd04 <__cxa_atexit@plt+0x960788> │ │ │ │ + bcc 96ccc0 <__cxa_atexit@plt+0x960744> │ │ │ │ + ldr r2, [pc, #80] @ 96ccd0 <__cxa_atexit@plt+0x960754> │ │ │ │ + ldr r1, [pc, #80] @ 96ccd4 <__cxa_atexit@plt+0x960758> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r5, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r9, [r7, #20] │ │ │ │ str r2, [r8, #4]! │ │ │ │ str r5, [r8, #8] │ │ │ │ mov r5, r3 │ │ │ │ str r1, [r8, #12] │ │ │ │ str r0, [r8, #16] │ │ │ │ - b 96b1a0 <__cxa_atexit@plt+0x95ec24> │ │ │ │ + b 96b170 <__cxa_atexit@plt+0x95ebf4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ - cmneq pc, #80, 4 │ │ │ │ - cmpeq r8, #100, 8 @ 0x64000000 │ │ │ │ + cmneq pc, #128, 4 │ │ │ │ + cmpeq r8, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub lr, r5, #32 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, lr │ │ │ │ - bhi 96cdc0 <__cxa_atexit@plt+0x960844> │ │ │ │ - ldr r6, [pc, #176] @ 96cde0 <__cxa_atexit@plt+0x960864> │ │ │ │ + bhi 96cd90 <__cxa_atexit@plt+0x960814> │ │ │ │ + ldr r6, [pc, #176] @ 96cdb0 <__cxa_atexit@plt+0x960834> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ str r6, [r5, #-8]! │ │ │ │ ldr r1, [r3, #16] │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr sl, [r3, #20] │ │ │ │ ldr r7, [r3, #28] │ │ │ │ ldr r8, [r3, #24] │ │ │ │ - ldr r3, [pc, #140] @ 96cde4 <__cxa_atexit@plt+0x960868> │ │ │ │ + ldr r3, [pc, #140] @ 96cdb4 <__cxa_atexit@plt+0x960838> │ │ │ │ sub r6, r5, #24 │ │ │ │ stmdb r5, {r0, r1, r8} │ │ │ │ add r3, pc, r3 │ │ │ │ stm r6, {r3, r9, sl} │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 96cda8 <__cxa_atexit@plt+0x96082c> │ │ │ │ + beq 96cd78 <__cxa_atexit@plt+0x9607fc> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96cdb8 <__cxa_atexit@plt+0x96083c> │ │ │ │ + bne 96cd88 <__cxa_atexit@plt+0x96080c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 96cdd0 <__cxa_atexit@plt+0x960854> │ │ │ │ - ldr r7, [pc, #92] @ 96cde8 <__cxa_atexit@plt+0x96086c> │ │ │ │ + bcc 96cda0 <__cxa_atexit@plt+0x960824> │ │ │ │ + ldr r7, [pc, #92] @ 96cdb8 <__cxa_atexit@plt+0x96083c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #4]! │ │ │ │ mov r8, r2 │ │ │ │ str r0, [r2, #8] │ │ │ │ str r9, [r2, #12] │ │ │ │ str r1, [r2, #16] │ │ │ │ str sl, [r2, #20] │ │ │ │ - b 96b340 <__cxa_atexit@plt+0x95edc4> │ │ │ │ + b 96b310 <__cxa_atexit@plt+0x95ed94> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, lr │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, r2 │ │ │ │ - b 965dfc <__cxa_atexit@plt+0x959880> │ │ │ │ + b 965dcc <__cxa_atexit@plt+0x959850> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r5, lr │ │ │ │ mov r0, #24 │ │ │ │ str r0, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #216, 2 @ 0x36 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #8, 4 @ 0x80000000 │ │ │ │ muleq r0, r4, r0 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ - cmpeq r8, #128, 6 │ │ │ │ + cmpeq r8, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96ce4c <__cxa_atexit@plt+0x9608d0> │ │ │ │ + bne 96ce1c <__cxa_atexit@plt+0x9608a0> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 96ce58 <__cxa_atexit@plt+0x9608dc> │ │ │ │ - ldr r7, [pc, #68] @ 96ce64 <__cxa_atexit@plt+0x9608e8> │ │ │ │ + bcc 96ce28 <__cxa_atexit@plt+0x9608ac> │ │ │ │ + ldr r7, [pc, #68] @ 96ce34 <__cxa_atexit@plt+0x9608b8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r7, [r8, #4]! │ │ │ │ add r5, r5, #24 │ │ │ │ str r2, [r8, #8] │ │ │ │ str r9, [r8, #12] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r3, [r8, #20] │ │ │ │ - b 96b340 <__cxa_atexit@plt+0x95edc4> │ │ │ │ + b 96b310 <__cxa_atexit@plt+0x95ed94> │ │ │ │ ldr r8, [r5, #20] │ │ │ │ add r5, r5, #24 │ │ │ │ - b 965dfc <__cxa_atexit@plt+0x959880> │ │ │ │ + b 965dcc <__cxa_atexit@plt+0x959850> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xffffe638 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r3, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #260 @ 0x104 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 96d058 <__cxa_atexit@plt+0x960adc> │ │ │ │ - ldr r1, [pc, #484] @ 96d07c <__cxa_atexit@plt+0x960b00> │ │ │ │ + bcc 96d028 <__cxa_atexit@plt+0x960aac> │ │ │ │ + ldr r1, [pc, #484] @ 96d04c <__cxa_atexit@plt+0x960ad0> │ │ │ │ str r4, [sp, #28] │ │ │ │ - ldr r4, [pc, #480] @ 96d080 <__cxa_atexit@plt+0x960b04> │ │ │ │ - ldr r2, [pc, #480] @ 96d084 <__cxa_atexit@plt+0x960b08> │ │ │ │ + ldr r4, [pc, #480] @ 96d050 <__cxa_atexit@plt+0x960ad4> │ │ │ │ + ldr r2, [pc, #480] @ 96d054 <__cxa_atexit@plt+0x960ad8> │ │ │ │ str r3, [sp, #20] │ │ │ │ - ldr lr, [pc, #476] @ 96d088 <__cxa_atexit@plt+0x960b0c> │ │ │ │ - ldr r7, [pc, #476] @ 96d08c <__cxa_atexit@plt+0x960b10> │ │ │ │ - ldr r0, [pc, #476] @ 96d090 <__cxa_atexit@plt+0x960b14> │ │ │ │ + ldr lr, [pc, #476] @ 96d058 <__cxa_atexit@plt+0x960adc> │ │ │ │ + ldr r7, [pc, #476] @ 96d05c <__cxa_atexit@plt+0x960ae0> │ │ │ │ + ldr r0, [pc, #476] @ 96d060 <__cxa_atexit@plt+0x960ae4> │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [ip, #56]! @ 0x38 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ str r0, [r6, #88] @ 0x58 │ │ │ │ @@ -2458245,15 +2458233,15 @@ │ │ │ │ str lr, [r6, #116] @ 0x74 │ │ │ │ str r3, [r6, #120] @ 0x78 │ │ │ │ str r7, [r6, #124] @ 0x7c │ │ │ │ str r1, [r6, #128] @ 0x80 │ │ │ │ str r8, [r6, #132] @ 0x84 │ │ │ │ str r0, [r6, #136] @ 0x88 │ │ │ │ str r9, [r6, #140] @ 0x8c │ │ │ │ - ldr r7, [pc, #240] @ 96d094 <__cxa_atexit@plt+0x960b18> │ │ │ │ + ldr r7, [pc, #240] @ 96d064 <__cxa_atexit@plt+0x960ae8> │ │ │ │ ldr lr, [r5, #56] @ 0x38 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #184]! @ 0xb8 │ │ │ │ mov r7, sl │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ ldm r5, {r7, r8} │ │ │ │ str ip, [r6, #-8] │ │ │ │ @@ -2458277,530 +2458265,530 @@ │ │ │ │ str r3, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r9, [r6, #24] │ │ │ │ str r4, [r6, #28] │ │ │ │ str r2, [r6, #32] │ │ │ │ str r7, [r6, #36] @ 0x24 │ │ │ │ str r6, [r6, #-4] │ │ │ │ - ldr r3, [pc, #116] @ 96d098 <__cxa_atexit@plt+0x960b1c> │ │ │ │ + ldr r3, [pc, #116] @ 96d068 <__cxa_atexit@plt+0x960aec> │ │ │ │ ldr r0, [r5, #64]! @ 0x40 │ │ │ │ str r2, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ add r2, r6, #68 @ 0x44 │ │ │ │ str fp, [r6, #64] @ 0x40 │ │ │ │ stm r2, {r4, r7, r8} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr fp, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ str ip, [r6, #56] @ 0x38 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ mov r6, lr │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96d09c <__cxa_atexit@plt+0x960b20> │ │ │ │ + ldr r7, [pc, #60] @ 96d06c <__cxa_atexit@plt+0x960af0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #260 @ 0x104 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe610 │ │ │ │ @ instruction: 0xffffe8f0 │ │ │ │ @ instruction: 0xffffeae0 │ │ │ │ @ instruction: 0xffffe6a0 │ │ │ │ @ instruction: 0xffffec90 │ │ │ │ - cmneq pc, #68, 26 @ 0x1100 │ │ │ │ + cmneq pc, #116, 26 @ 0x1d00 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ @ instruction: 0xfffffccc │ │ │ │ - cmpeq r8, #64, 2 │ │ │ │ - cmpeq r8, #32, 2 │ │ │ │ + cmpeq r8, #112, 2 │ │ │ │ + cmpeq r8, #80, 2 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96d138 <__cxa_atexit@plt+0x960bbc> │ │ │ │ - ldr r2, [pc, #152] @ 96d158 <__cxa_atexit@plt+0x960bdc> │ │ │ │ + bhi 96d108 <__cxa_atexit@plt+0x960b8c> │ │ │ │ + ldr r2, [pc, #152] @ 96d128 <__cxa_atexit@plt+0x960bac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96d140 <__cxa_atexit@plt+0x960bc4> │ │ │ │ - ldr r1, [pc, #128] @ 96d15c <__cxa_atexit@plt+0x960be0> │ │ │ │ + bhi 96d110 <__cxa_atexit@plt+0x960b94> │ │ │ │ + ldr r1, [pc, #128] @ 96d12c <__cxa_atexit@plt+0x960bb0> │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-12]! │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 96d114 <__cxa_atexit@plt+0x960b98> │ │ │ │ + beq 96d0e4 <__cxa_atexit@plt+0x960b68> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96d124 <__cxa_atexit@plt+0x960ba8> │ │ │ │ - ldr r7, [pc, #100] @ 96d160 <__cxa_atexit@plt+0x960be4> │ │ │ │ + bne 96d0f4 <__cxa_atexit@plt+0x960b78> │ │ │ │ + ldr r7, [pc, #100] @ 96d130 <__cxa_atexit@plt+0x960bb4> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96d168 <__cxa_atexit@plt+0x960bec> │ │ │ │ + ldr r7, [pc, #60] @ 96d138 <__cxa_atexit@plt+0x960bbc> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 96d164 <__cxa_atexit@plt+0x960be8> │ │ │ │ + ldr r7, [pc, #28] @ 96d134 <__cxa_atexit@plt+0x960bb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #72, 28 @ 0x480 │ │ │ │ + cmneq pc, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmpeq r8, #120 @ 0x78 │ │ │ │ - cmneq pc, #228, 26 @ 0x3900 │ │ │ │ - cmpeq r8, #84 @ 0x54 │ │ │ │ + cmpeq r8, #168 @ 0xa8 │ │ │ │ + cmneq pc, #20, 28 @ 0x140 │ │ │ │ + cmpeq r8, #132 @ 0x84 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96d204 <__cxa_atexit@plt+0x960c88> │ │ │ │ - ldr r2, [pc, #152] @ 96d224 <__cxa_atexit@plt+0x960ca8> │ │ │ │ + bhi 96d1d4 <__cxa_atexit@plt+0x960c58> │ │ │ │ + ldr r2, [pc, #152] @ 96d1f4 <__cxa_atexit@plt+0x960c78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96d20c <__cxa_atexit@plt+0x960c90> │ │ │ │ - ldr r1, [pc, #128] @ 96d228 <__cxa_atexit@plt+0x960cac> │ │ │ │ + bhi 96d1dc <__cxa_atexit@plt+0x960c60> │ │ │ │ + ldr r1, [pc, #128] @ 96d1f8 <__cxa_atexit@plt+0x960c7c> │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-12]! │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 96d1e0 <__cxa_atexit@plt+0x960c64> │ │ │ │ + beq 96d1b0 <__cxa_atexit@plt+0x960c34> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96d1f0 <__cxa_atexit@plt+0x960c74> │ │ │ │ - ldr r7, [pc, #100] @ 96d22c <__cxa_atexit@plt+0x960cb0> │ │ │ │ + bne 96d1c0 <__cxa_atexit@plt+0x960c44> │ │ │ │ + ldr r7, [pc, #100] @ 96d1fc <__cxa_atexit@plt+0x960c80> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96d234 <__cxa_atexit@plt+0x960cb8> │ │ │ │ + ldr r7, [pc, #60] @ 96d204 <__cxa_atexit@plt+0x960c88> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 96d230 <__cxa_atexit@plt+0x960cb4> │ │ │ │ + ldr r7, [pc, #28] @ 96d200 <__cxa_atexit@plt+0x960c84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #124, 26 @ 0x1f00 │ │ │ │ + cmneq pc, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - cmpeq r8, #172, 30 @ 0x2b0 │ │ │ │ - cmneq pc, #24, 26 @ 0x600 │ │ │ │ - cmpeq r8, #136, 30 @ 0x220 │ │ │ │ + cmpeq r8, #220, 30 @ 0x370 │ │ │ │ + cmneq pc, #72, 26 @ 0x1200 │ │ │ │ + cmpeq r8, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96d2d0 <__cxa_atexit@plt+0x960d54> │ │ │ │ - ldr r2, [pc, #152] @ 96d2f0 <__cxa_atexit@plt+0x960d74> │ │ │ │ + bhi 96d2a0 <__cxa_atexit@plt+0x960d24> │ │ │ │ + ldr r2, [pc, #152] @ 96d2c0 <__cxa_atexit@plt+0x960d44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96d2d8 <__cxa_atexit@plt+0x960d5c> │ │ │ │ - ldr r1, [pc, #128] @ 96d2f4 <__cxa_atexit@plt+0x960d78> │ │ │ │ + bhi 96d2a8 <__cxa_atexit@plt+0x960d2c> │ │ │ │ + ldr r1, [pc, #128] @ 96d2c4 <__cxa_atexit@plt+0x960d48> │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-12]! │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 96d2ac <__cxa_atexit@plt+0x960d30> │ │ │ │ + beq 96d27c <__cxa_atexit@plt+0x960d00> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96d2bc <__cxa_atexit@plt+0x960d40> │ │ │ │ - ldr r7, [pc, #100] @ 96d2f8 <__cxa_atexit@plt+0x960d7c> │ │ │ │ + bne 96d28c <__cxa_atexit@plt+0x960d10> │ │ │ │ + ldr r7, [pc, #100] @ 96d2c8 <__cxa_atexit@plt+0x960d4c> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96d300 <__cxa_atexit@plt+0x960d84> │ │ │ │ + ldr r7, [pc, #60] @ 96d2d0 <__cxa_atexit@plt+0x960d54> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 96d2fc <__cxa_atexit@plt+0x960d80> │ │ │ │ + ldr r7, [pc, #28] @ 96d2cc <__cxa_atexit@plt+0x960d50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #176, 24 @ 0xb000 │ │ │ │ + cmneq pc, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ - cmpeq r8, #224, 28 @ 0xe00 │ │ │ │ - cmneq pc, #76, 24 @ 0x4c00 │ │ │ │ + cmpeq r8, #16, 30 @ 0x40 │ │ │ │ + cmneq pc, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96d384 <__cxa_atexit@plt+0x960e08> │ │ │ │ - ldr r3, [pc, #112] @ 96d394 <__cxa_atexit@plt+0x960e18> │ │ │ │ + bhi 96d354 <__cxa_atexit@plt+0x960dd8> │ │ │ │ + ldr r3, [pc, #112] @ 96d364 <__cxa_atexit@plt+0x960de8> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 96d360 <__cxa_atexit@plt+0x960de4> │ │ │ │ + beq 96d330 <__cxa_atexit@plt+0x960db4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d370 <__cxa_atexit@plt+0x960df4> │ │ │ │ - ldr r7, [pc, #84] @ 96d398 <__cxa_atexit@plt+0x960e1c> │ │ │ │ + bne 96d340 <__cxa_atexit@plt+0x960dc4> │ │ │ │ + ldr r7, [pc, #84] @ 96d368 <__cxa_atexit@plt+0x960dec> │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 96d3a0 <__cxa_atexit@plt+0x960e24> │ │ │ │ + ldr r7, [pc, #40] @ 96d370 <__cxa_atexit@plt+0x960df4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 96d39c <__cxa_atexit@plt+0x960e20> │ │ │ │ + ldr r7, [pc, #16] @ 96d36c <__cxa_atexit@plt+0x960df0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - cmpeq r8, #56, 28 @ 0x380 │ │ │ │ - cmneq pc, #156, 22 @ 0x27000 │ │ │ │ - cmpeq r8, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq r8, #104, 28 @ 0x680 │ │ │ │ + cmneq pc, #204, 22 @ 0x33000 │ │ │ │ + cmpeq r8, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d3d8 <__cxa_atexit@plt+0x960e5c> │ │ │ │ + bne 96d3a8 <__cxa_atexit@plt+0x960e2c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r3, [r7, #6] │ │ │ │ - ldr r2, [pc, #36] @ 96d3f0 <__cxa_atexit@plt+0x960e74> │ │ │ │ + ldr r2, [pc, #36] @ 96d3c0 <__cxa_atexit@plt+0x960e44> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ - ldr r7, [pc, #12] @ 96d3ec <__cxa_atexit@plt+0x960e70> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ + ldr r7, [pc, #12] @ 96d3bc <__cxa_atexit@plt+0x960e40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #52, 22 @ 0xd000 │ │ │ │ + cmneq pc, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r8, #204, 26 @ 0x3300 │ │ │ │ + cmpeq r8, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 96d444 <__cxa_atexit@plt+0x960ec8> │ │ │ │ + beq 96d414 <__cxa_atexit@plt+0x960e98> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d46c <__cxa_atexit@plt+0x960ef0> │ │ │ │ + bne 96d43c <__cxa_atexit@plt+0x960ec0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r2, [r3, #6] │ │ │ │ ldr r3, [r3, #10] │ │ │ │ - ldr r1, [pc, #180] @ 96d4e0 <__cxa_atexit@plt+0x960f64> │ │ │ │ + ldr r1, [pc, #180] @ 96d4b0 <__cxa_atexit@plt+0x960f34> │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 96d4ac <__cxa_atexit@plt+0x960f30> │ │ │ │ - b 96d4f4 <__cxa_atexit@plt+0x960f78> │ │ │ │ + beq 96d47c <__cxa_atexit@plt+0x960f00> │ │ │ │ + b 96d4c4 <__cxa_atexit@plt+0x960f48> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #132] @ 96d4dc <__cxa_atexit@plt+0x960f60> │ │ │ │ + ldr r2, [pc, #132] @ 96d4ac <__cxa_atexit@plt+0x960f30> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 96d4ac <__cxa_atexit@plt+0x960f30> │ │ │ │ - b 96d5f4 <__cxa_atexit@plt+0x961078> │ │ │ │ + beq 96d47c <__cxa_atexit@plt+0x960f00> │ │ │ │ + b 96d5c4 <__cxa_atexit@plt+0x961048> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 96d4d4 <__cxa_atexit@plt+0x960f58> │ │ │ │ + ldr r2, [pc, #92] @ 96d4a4 <__cxa_atexit@plt+0x960f28> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96d4b4 <__cxa_atexit@plt+0x960f38> │ │ │ │ + beq 96d484 <__cxa_atexit@plt+0x960f08> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96d4c0 <__cxa_atexit@plt+0x960f44> │ │ │ │ - ldr r3, [pc, #64] @ 96d4d8 <__cxa_atexit@plt+0x960f5c> │ │ │ │ + bne 96d490 <__cxa_atexit@plt+0x960f14> │ │ │ │ + ldr r3, [pc, #64] @ 96d4a8 <__cxa_atexit@plt+0x960f2c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 96d4e4 <__cxa_atexit@plt+0x960f68> │ │ │ │ + ldr r7, [pc, #28] @ 96d4b4 <__cxa_atexit@plt+0x960f38> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffff5c │ │ │ │ muleq r0, r0, r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmneq pc, #76, 20 @ 0x4c000 │ │ │ │ - cmpeq r8, #216, 24 @ 0xd800 │ │ │ │ + cmneq pc, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq r8, #8, 26 @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d540 <__cxa_atexit@plt+0x960fc4> │ │ │ │ + bne 96d510 <__cxa_atexit@plt+0x960f94> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #196] @ 96d5d0 <__cxa_atexit@plt+0x961054> │ │ │ │ + ldr r2, [pc, #196] @ 96d5a0 <__cxa_atexit@plt+0x961024> │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96d5a0 <__cxa_atexit@plt+0x961024> │ │ │ │ + beq 96d570 <__cxa_atexit@plt+0x960ff4> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96d5ac <__cxa_atexit@plt+0x961030> │ │ │ │ - ldr r3, [pc, #168] @ 96d5d4 <__cxa_atexit@plt+0x961058> │ │ │ │ + bne 96d57c <__cxa_atexit@plt+0x961000> │ │ │ │ + ldr r3, [pc, #168] @ 96d5a4 <__cxa_atexit@plt+0x961028> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96d5c0 <__cxa_atexit@plt+0x961044> │ │ │ │ - ldr r7, [pc, #128] @ 96d5d8 <__cxa_atexit@plt+0x96105c> │ │ │ │ + bcc 96d590 <__cxa_atexit@plt+0x961014> │ │ │ │ + ldr r7, [pc, #128] @ 96d5a8 <__cxa_atexit@plt+0x96102c> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ sub r0, r3, #19 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 96d5dc <__cxa_atexit@plt+0x961060> │ │ │ │ + ldr lr, [pc, #112] @ 96d5ac <__cxa_atexit@plt+0x961030> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #100] @ 96d5e0 <__cxa_atexit@plt+0x961064> │ │ │ │ + ldr r8, [pc, #100] @ 96d5b0 <__cxa_atexit@plt+0x961034> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 96d5e4 <__cxa_atexit@plt+0x961068> │ │ │ │ + ldr r7, [pc, #48] @ 96d5b4 <__cxa_atexit@plt+0x961038> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - cmneq pc, #180, 18 @ 0x2d0000 │ │ │ │ - cmneq pc, #168, 18 @ 0x2a0000 │ │ │ │ - cmneq pc, #96, 18 @ 0x180000 │ │ │ │ - cmpeq r8, #216, 22 @ 0x36000 │ │ │ │ + cmneq pc, #228, 18 @ 0x390000 │ │ │ │ + cmneq pc, #216, 18 @ 0x360000 │ │ │ │ + cmneq pc, #144, 18 @ 0x240000 │ │ │ │ + cmpeq r8, #8, 24 @ 0x800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 96d660 <__cxa_atexit@plt+0x9610e4> │ │ │ │ + ldr r3, [pc, #100] @ 96d630 <__cxa_atexit@plt+0x9610b4> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96d648 <__cxa_atexit@plt+0x9610cc> │ │ │ │ + beq 96d618 <__cxa_atexit@plt+0x96109c> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #855638016 @ 0x33000000 │ │ │ │ eor r3, r0, #80 @ 0x50 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 96d650 <__cxa_atexit@plt+0x9610d4> │ │ │ │ - ldr r7, [pc, #60] @ 96d664 <__cxa_atexit@plt+0x9610e8> │ │ │ │ + bne 96d620 <__cxa_atexit@plt+0x9610a4> │ │ │ │ + ldr r7, [pc, #60] @ 96d634 <__cxa_atexit@plt+0x9610b8> │ │ │ │ mov r1, #855638016 @ 0x33000000 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ strd r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96d648 <__cxa_atexit@plt+0x9610cc> │ │ │ │ - b 96d6d8 <__cxa_atexit@plt+0x96115c> │ │ │ │ + beq 96d618 <__cxa_atexit@plt+0x96109c> │ │ │ │ + b 96d6a8 <__cxa_atexit@plt+0x96112c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 96d920 <__cxa_atexit@plt+0x9613a4> │ │ │ │ + b 96d8f0 <__cxa_atexit@plt+0x961374> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq r8, #88, 22 @ 0x16000 │ │ │ │ + cmpeq r8, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #855638016 @ 0x33000000 │ │ │ │ eor r3, r0, #80 @ 0x50 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 96d6b0 <__cxa_atexit@plt+0x961134> │ │ │ │ - ldr r7, [pc, #56] @ 96d6c8 <__cxa_atexit@plt+0x96114c> │ │ │ │ + bne 96d680 <__cxa_atexit@plt+0x961104> │ │ │ │ + ldr r7, [pc, #56] @ 96d698 <__cxa_atexit@plt+0x96111c> │ │ │ │ mov r1, #855638016 @ 0x33000000 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ strd r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96d6c0 <__cxa_atexit@plt+0x961144> │ │ │ │ - b 96d6d8 <__cxa_atexit@plt+0x96115c> │ │ │ │ + beq 96d690 <__cxa_atexit@plt+0x961114> │ │ │ │ + b 96d6a8 <__cxa_atexit@plt+0x96112c> │ │ │ │ str r0, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 96d920 <__cxa_atexit@plt+0x9613a4> │ │ │ │ + b 96d8f0 <__cxa_atexit@plt+0x961374> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #244, 20 @ 0xf4000 │ │ │ │ + cmpeq r8, #36, 22 @ 0x9000 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d728 <__cxa_atexit@plt+0x9611ac> │ │ │ │ - ldr r3, [pc, #80] @ 96d73c <__cxa_atexit@plt+0x9611c0> │ │ │ │ + bne 96d6f8 <__cxa_atexit@plt+0x96117c> │ │ │ │ + ldr r3, [pc, #80] @ 96d70c <__cxa_atexit@plt+0x961190> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 96d734 <__cxa_atexit@plt+0x9611b8> │ │ │ │ + beq 96d704 <__cxa_atexit@plt+0x961188> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d728 <__cxa_atexit@plt+0x9611ac> │ │ │ │ - ldr r3, [pc, #52] @ 96d740 <__cxa_atexit@plt+0x9611c4> │ │ │ │ + bne 96d6f8 <__cxa_atexit@plt+0x96117c> │ │ │ │ + ldr r3, [pc, #52] @ 96d710 <__cxa_atexit@plt+0x961194> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 96d734 <__cxa_atexit@plt+0x9611b8> │ │ │ │ - b 96d7a4 <__cxa_atexit@plt+0x961228> │ │ │ │ + beq 96d704 <__cxa_atexit@plt+0x961188> │ │ │ │ + b 96d774 <__cxa_atexit@plt+0x9611f8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 96d920 <__cxa_atexit@plt+0x9613a4> │ │ │ │ + b 96d8f0 <__cxa_atexit@plt+0x961374> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq r8, #124, 20 @ 0x7c000 │ │ │ │ + cmpeq r8, #172, 20 @ 0xac000 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d780 <__cxa_atexit@plt+0x961204> │ │ │ │ - ldr r3, [pc, #48] @ 96d794 <__cxa_atexit@plt+0x961218> │ │ │ │ + bne 96d750 <__cxa_atexit@plt+0x9611d4> │ │ │ │ + ldr r3, [pc, #48] @ 96d764 <__cxa_atexit@plt+0x9611e8> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 96d78c <__cxa_atexit@plt+0x961210> │ │ │ │ - b 96d7a4 <__cxa_atexit@plt+0x961228> │ │ │ │ + beq 96d75c <__cxa_atexit@plt+0x9611e0> │ │ │ │ + b 96d774 <__cxa_atexit@plt+0x9611f8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 96d920 <__cxa_atexit@plt+0x9613a4> │ │ │ │ + b 96d8f0 <__cxa_atexit@plt+0x961374> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq r8, #40, 20 @ 0x28000 │ │ │ │ + cmpeq r8, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d7dc <__cxa_atexit@plt+0x961260> │ │ │ │ + bne 96d7ac <__cxa_atexit@plt+0x961230> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r3, [pc, #172] @ 96d86c <__cxa_atexit@plt+0x9612f0> │ │ │ │ + ldr r3, [pc, #172] @ 96d83c <__cxa_atexit@plt+0x9612c0> │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 96d7e8 <__cxa_atexit@plt+0x96126c> │ │ │ │ + beq 96d7b8 <__cxa_atexit@plt+0x96123c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d7f4 <__cxa_atexit@plt+0x961278> │ │ │ │ + bne 96d7c4 <__cxa_atexit@plt+0x961248> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 96d920 <__cxa_atexit@plt+0x9613a4> │ │ │ │ + b 96d8f0 <__cxa_atexit@plt+0x961374> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 96d858 <__cxa_atexit@plt+0x9612dc> │ │ │ │ - ldr r7, [pc, #100] @ 96d870 <__cxa_atexit@plt+0x9612f4> │ │ │ │ + bcc 96d828 <__cxa_atexit@plt+0x9612ac> │ │ │ │ + ldr r7, [pc, #100] @ 96d840 <__cxa_atexit@plt+0x9612c4> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ sub r0, r3, #19 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 96d874 <__cxa_atexit@plt+0x9612f8> │ │ │ │ + ldr lr, [pc, #84] @ 96d844 <__cxa_atexit@plt+0x9612c8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [pc, #72] @ 96d878 <__cxa_atexit@plt+0x9612fc> │ │ │ │ + ldr r8, [pc, #72] @ 96d848 <__cxa_atexit@plt+0x9612cc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ @@ -2458808,810 +2458796,810 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - cmneq pc, #0, 14 │ │ │ │ - cmneq pc, #244, 12 @ 0xf400000 │ │ │ │ - cmpeq r8, #68, 18 @ 0x110000 │ │ │ │ + cmneq pc, #48, 14 @ 0xc00000 │ │ │ │ + cmneq pc, #36, 14 @ 0x900000 │ │ │ │ + cmpeq r8, #116, 18 @ 0x1d0000 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96d8a0 <__cxa_atexit@plt+0x961324> │ │ │ │ + bne 96d870 <__cxa_atexit@plt+0x9612f4> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 96d920 <__cxa_atexit@plt+0x9613a4> │ │ │ │ + b 96d8f0 <__cxa_atexit@plt+0x961374> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96d904 <__cxa_atexit@plt+0x961388> │ │ │ │ - ldr r7, [pc, #92] @ 96d914 <__cxa_atexit@plt+0x961398> │ │ │ │ + bcc 96d8d4 <__cxa_atexit@plt+0x961358> │ │ │ │ + ldr r7, [pc, #92] @ 96d8e4 <__cxa_atexit@plt+0x961368> │ │ │ │ ldr ip, [r5, #28]! │ │ │ │ sub r0, r3, #19 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 96d918 <__cxa_atexit@plt+0x96139c> │ │ │ │ + ldr lr, [pc, #76] @ 96d8e8 <__cxa_atexit@plt+0x96136c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ 96d91c <__cxa_atexit@plt+0x9613a0> │ │ │ │ + ldr r8, [pc, #60] @ 96d8ec <__cxa_atexit@plt+0x961370> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ - cmneq pc, #84, 12 @ 0x5400000 │ │ │ │ - cmneq pc, #68, 12 @ 0x4400000 │ │ │ │ + cmneq pc, #132, 12 @ 0x8400000 │ │ │ │ + cmneq pc, #116, 12 @ 0x7400000 │ │ │ │ ldrd r0, [r5] │ │ │ │ mov fp, r7 │ │ │ │ eor r7, r1, #855638016 @ 0x33000000 │ │ │ │ eor r3, r0, #82 @ 0x52 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 96d954 <__cxa_atexit@plt+0x9613d8> │ │ │ │ - ldr r3, [pc, #132] @ 96d9c4 <__cxa_atexit@plt+0x961448> │ │ │ │ + bne 96d924 <__cxa_atexit@plt+0x9613a8> │ │ │ │ + ldr r3, [pc, #132] @ 96d994 <__cxa_atexit@plt+0x961418> │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96d994 <__cxa_atexit@plt+0x961418> │ │ │ │ - b 96d9d8 <__cxa_atexit@plt+0x96145c> │ │ │ │ + beq 96d964 <__cxa_atexit@plt+0x9613e8> │ │ │ │ + b 96d9a8 <__cxa_atexit@plt+0x96142c> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 96d9bc <__cxa_atexit@plt+0x961440> │ │ │ │ + ldr r2, [pc, #92] @ 96d98c <__cxa_atexit@plt+0x961410> │ │ │ │ ldr r7, [r3, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96d99c <__cxa_atexit@plt+0x961420> │ │ │ │ + beq 96d96c <__cxa_atexit@plt+0x9613f0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96d9a8 <__cxa_atexit@plt+0x96142c> │ │ │ │ - ldr r3, [pc, #64] @ 96d9c0 <__cxa_atexit@plt+0x961444> │ │ │ │ + bne 96d978 <__cxa_atexit@plt+0x9613fc> │ │ │ │ + ldr r3, [pc, #64] @ 96d990 <__cxa_atexit@plt+0x961414> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 96d9c8 <__cxa_atexit@plt+0x96144c> │ │ │ │ + ldr r7, [pc, #24] @ 96d998 <__cxa_atexit@plt+0x96141c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa48 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq pc, #100, 10 @ 0x19000000 │ │ │ │ - cmpeq r8, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq pc, #148, 10 @ 0x25000000 │ │ │ │ + cmpeq r8, #36, 16 @ 0x240000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96da00 <__cxa_atexit@plt+0x961484> │ │ │ │ - ldr r3, [pc, #132] @ 96da70 <__cxa_atexit@plt+0x9614f4> │ │ │ │ + bne 96d9d0 <__cxa_atexit@plt+0x961454> │ │ │ │ + ldr r3, [pc, #132] @ 96da40 <__cxa_atexit@plt+0x9614c4> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96da40 <__cxa_atexit@plt+0x9614c4> │ │ │ │ - b 96da84 <__cxa_atexit@plt+0x961508> │ │ │ │ + beq 96da10 <__cxa_atexit@plt+0x961494> │ │ │ │ + b 96da54 <__cxa_atexit@plt+0x9614d8> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 96da68 <__cxa_atexit@plt+0x9614ec> │ │ │ │ + ldr r2, [pc, #92] @ 96da38 <__cxa_atexit@plt+0x9614bc> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96da48 <__cxa_atexit@plt+0x9614cc> │ │ │ │ + beq 96da18 <__cxa_atexit@plt+0x96149c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96da54 <__cxa_atexit@plt+0x9614d8> │ │ │ │ - ldr r3, [pc, #64] @ 96da6c <__cxa_atexit@plt+0x9614f0> │ │ │ │ + bne 96da24 <__cxa_atexit@plt+0x9614a8> │ │ │ │ + ldr r3, [pc, #64] @ 96da3c <__cxa_atexit@plt+0x9614c0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 96da74 <__cxa_atexit@plt+0x9614f8> │ │ │ │ + ldr r7, [pc, #24] @ 96da44 <__cxa_atexit@plt+0x9614c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff99c │ │ │ │ @ instruction: 0xfffff9c8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq pc, #184, 8 @ 0xb8000000 │ │ │ │ - cmpeq r8, #72, 14 @ 0x1200000 │ │ │ │ + cmneq pc, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq r8, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96daac <__cxa_atexit@plt+0x961530> │ │ │ │ - ldr r3, [pc, #132] @ 96db1c <__cxa_atexit@plt+0x9615a0> │ │ │ │ + bne 96da7c <__cxa_atexit@plt+0x961500> │ │ │ │ + ldr r3, [pc, #132] @ 96daec <__cxa_atexit@plt+0x961570> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96daec <__cxa_atexit@plt+0x961570> │ │ │ │ - b 96db30 <__cxa_atexit@plt+0x9615b4> │ │ │ │ + beq 96dabc <__cxa_atexit@plt+0x961540> │ │ │ │ + b 96db00 <__cxa_atexit@plt+0x961584> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 96db14 <__cxa_atexit@plt+0x961598> │ │ │ │ + ldr r2, [pc, #92] @ 96dae4 <__cxa_atexit@plt+0x961568> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96daf4 <__cxa_atexit@plt+0x961578> │ │ │ │ + beq 96dac4 <__cxa_atexit@plt+0x961548> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96db00 <__cxa_atexit@plt+0x961584> │ │ │ │ - ldr r3, [pc, #64] @ 96db18 <__cxa_atexit@plt+0x96159c> │ │ │ │ + bne 96dad0 <__cxa_atexit@plt+0x961554> │ │ │ │ + ldr r3, [pc, #64] @ 96dae8 <__cxa_atexit@plt+0x96156c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 96db20 <__cxa_atexit@plt+0x9615a4> │ │ │ │ + ldr r7, [pc, #24] @ 96daf0 <__cxa_atexit@plt+0x961574> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff8f0 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq pc, #12, 8 @ 0xc000000 │ │ │ │ - cmpeq r8, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq pc, #60, 8 @ 0x3c000000 │ │ │ │ + cmpeq r8, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96db60 <__cxa_atexit@plt+0x9615e4> │ │ │ │ + bne 96db30 <__cxa_atexit@plt+0x9615b4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #132] @ 96dbd0 <__cxa_atexit@plt+0x961654> │ │ │ │ + ldr r2, [pc, #132] @ 96dba0 <__cxa_atexit@plt+0x961624> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 96dba0 <__cxa_atexit@plt+0x961624> │ │ │ │ - b 96dbe4 <__cxa_atexit@plt+0x961668> │ │ │ │ + beq 96db70 <__cxa_atexit@plt+0x9615f4> │ │ │ │ + b 96dbb4 <__cxa_atexit@plt+0x961638> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 96dbc8 <__cxa_atexit@plt+0x96164c> │ │ │ │ + ldr r2, [pc, #92] @ 96db98 <__cxa_atexit@plt+0x96161c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96dba8 <__cxa_atexit@plt+0x96162c> │ │ │ │ + beq 96db78 <__cxa_atexit@plt+0x9615fc> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96dbb4 <__cxa_atexit@plt+0x961638> │ │ │ │ - ldr r3, [pc, #64] @ 96dbcc <__cxa_atexit@plt+0x961650> │ │ │ │ + bne 96db84 <__cxa_atexit@plt+0x961608> │ │ │ │ + ldr r3, [pc, #64] @ 96db9c <__cxa_atexit@plt+0x961620> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 96dbd4 <__cxa_atexit@plt+0x961658> │ │ │ │ + ldr r7, [pc, #24] @ 96dba4 <__cxa_atexit@plt+0x961628> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff83c │ │ │ │ @ instruction: 0xfffff868 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq pc, #88, 6 @ 0x60000001 │ │ │ │ - cmpeq r8, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq pc, #136, 6 @ 0x20000002 │ │ │ │ + cmpeq r8, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96dc14 <__cxa_atexit@plt+0x961698> │ │ │ │ + bne 96dbe4 <__cxa_atexit@plt+0x961668> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #132] @ 96dc84 <__cxa_atexit@plt+0x961708> │ │ │ │ + ldr r2, [pc, #132] @ 96dc54 <__cxa_atexit@plt+0x9616d8> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 96dc54 <__cxa_atexit@plt+0x9616d8> │ │ │ │ - b 96dc98 <__cxa_atexit@plt+0x96171c> │ │ │ │ + beq 96dc24 <__cxa_atexit@plt+0x9616a8> │ │ │ │ + b 96dc68 <__cxa_atexit@plt+0x9616ec> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #92] @ 96dc7c <__cxa_atexit@plt+0x961700> │ │ │ │ + ldr r2, [pc, #92] @ 96dc4c <__cxa_atexit@plt+0x9616d0> │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96dc5c <__cxa_atexit@plt+0x9616e0> │ │ │ │ + beq 96dc2c <__cxa_atexit@plt+0x9616b0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96dc68 <__cxa_atexit@plt+0x9616ec> │ │ │ │ - ldr r3, [pc, #64] @ 96dc80 <__cxa_atexit@plt+0x961704> │ │ │ │ + bne 96dc38 <__cxa_atexit@plt+0x9616bc> │ │ │ │ + ldr r3, [pc, #64] @ 96dc50 <__cxa_atexit@plt+0x9616d4> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 96dc88 <__cxa_atexit@plt+0x96170c> │ │ │ │ + ldr r7, [pc, #24] @ 96dc58 <__cxa_atexit@plt+0x9616dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff788 │ │ │ │ @ instruction: 0xfffff7b4 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq pc, #164, 4 @ 0x4000000a │ │ │ │ - cmpeq r8, #52, 10 @ 0xd000000 │ │ │ │ + cmneq pc, #212, 4 @ 0x4000000d │ │ │ │ + cmpeq r8, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96dce4 <__cxa_atexit@plt+0x961768> │ │ │ │ + bne 96dcb4 <__cxa_atexit@plt+0x961738> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #196] @ 96dd74 <__cxa_atexit@plt+0x9617f8> │ │ │ │ + ldr r2, [pc, #196] @ 96dd44 <__cxa_atexit@plt+0x9617c8> │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96dd44 <__cxa_atexit@plt+0x9617c8> │ │ │ │ + beq 96dd14 <__cxa_atexit@plt+0x961798> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96dd50 <__cxa_atexit@plt+0x9617d4> │ │ │ │ - ldr r3, [pc, #168] @ 96dd78 <__cxa_atexit@plt+0x9617fc> │ │ │ │ + bne 96dd20 <__cxa_atexit@plt+0x9617a4> │ │ │ │ + ldr r3, [pc, #168] @ 96dd48 <__cxa_atexit@plt+0x9617cc> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96dd64 <__cxa_atexit@plt+0x9617e8> │ │ │ │ - ldr r7, [pc, #128] @ 96dd7c <__cxa_atexit@plt+0x961800> │ │ │ │ + bcc 96dd34 <__cxa_atexit@plt+0x9617b8> │ │ │ │ + ldr r7, [pc, #128] @ 96dd4c <__cxa_atexit@plt+0x9617d0> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ sub r0, r3, #19 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #112] @ 96dd80 <__cxa_atexit@plt+0x961804> │ │ │ │ + ldr lr, [pc, #112] @ 96dd50 <__cxa_atexit@plt+0x9617d4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #100] @ 96dd84 <__cxa_atexit@plt+0x961808> │ │ │ │ + ldr r8, [pc, #100] @ 96dd54 <__cxa_atexit@plt+0x9617d8> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 96dd88 <__cxa_atexit@plt+0x96180c> │ │ │ │ + ldr r7, [pc, #48] @ 96dd58 <__cxa_atexit@plt+0x9617dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xfffff3a4 │ │ │ │ - cmneq pc, #16, 4 │ │ │ │ - cmneq pc, #4, 4 @ 0x40000000 │ │ │ │ - cmneq pc, #188, 2 @ 0x2f │ │ │ │ - cmpeq r8, #52, 8 @ 0x34000000 │ │ │ │ + cmneq pc, #64, 4 │ │ │ │ + cmneq pc, #52, 4 @ 0x40000003 │ │ │ │ + cmneq pc, #236, 2 @ 0x3b │ │ │ │ + cmpeq r8, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96de24 <__cxa_atexit@plt+0x9618a8> │ │ │ │ - ldr r2, [pc, #152] @ 96de44 <__cxa_atexit@plt+0x9618c8> │ │ │ │ + bhi 96ddf4 <__cxa_atexit@plt+0x961878> │ │ │ │ + ldr r2, [pc, #152] @ 96de14 <__cxa_atexit@plt+0x961898> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96de2c <__cxa_atexit@plt+0x9618b0> │ │ │ │ - ldr r1, [pc, #128] @ 96de48 <__cxa_atexit@plt+0x9618cc> │ │ │ │ + bhi 96ddfc <__cxa_atexit@plt+0x961880> │ │ │ │ + ldr r1, [pc, #128] @ 96de18 <__cxa_atexit@plt+0x96189c> │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-12]! │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 96de00 <__cxa_atexit@plt+0x961884> │ │ │ │ + beq 96ddd0 <__cxa_atexit@plt+0x961854> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96de10 <__cxa_atexit@plt+0x961894> │ │ │ │ - ldr r7, [pc, #100] @ 96de4c <__cxa_atexit@plt+0x9618d0> │ │ │ │ + bne 96dde0 <__cxa_atexit@plt+0x961864> │ │ │ │ + ldr r7, [pc, #100] @ 96de1c <__cxa_atexit@plt+0x9618a0> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96de54 <__cxa_atexit@plt+0x9618d8> │ │ │ │ + ldr r7, [pc, #60] @ 96de24 <__cxa_atexit@plt+0x9618a8> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 96de50 <__cxa_atexit@plt+0x9618d4> │ │ │ │ + ldr r7, [pc, #28] @ 96de20 <__cxa_atexit@plt+0x9618a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #92, 2 │ │ │ │ + cmneq pc, #140, 2 @ 0x23 │ │ │ │ @ instruction: 0xfffff5e0 │ │ │ │ @ instruction: 0xfffff60c │ │ │ │ - cmpeq r8, #140, 6 @ 0x30000002 │ │ │ │ - cmneq pc, #248 @ 0xf8 │ │ │ │ - cmpeq r8, #104, 6 @ 0xa0000001 │ │ │ │ + cmpeq r8, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq pc, #40, 2 │ │ │ │ + cmpeq r8, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96def0 <__cxa_atexit@plt+0x961974> │ │ │ │ - ldr r2, [pc, #152] @ 96df10 <__cxa_atexit@plt+0x961994> │ │ │ │ + bhi 96dec0 <__cxa_atexit@plt+0x961944> │ │ │ │ + ldr r2, [pc, #152] @ 96dee0 <__cxa_atexit@plt+0x961964> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96def8 <__cxa_atexit@plt+0x96197c> │ │ │ │ - ldr r1, [pc, #128] @ 96df14 <__cxa_atexit@plt+0x961998> │ │ │ │ + bhi 96dec8 <__cxa_atexit@plt+0x96194c> │ │ │ │ + ldr r1, [pc, #128] @ 96dee4 <__cxa_atexit@plt+0x961968> │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-12]! │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 96decc <__cxa_atexit@plt+0x961950> │ │ │ │ + beq 96de9c <__cxa_atexit@plt+0x961920> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96dedc <__cxa_atexit@plt+0x961960> │ │ │ │ - ldr r7, [pc, #100] @ 96df18 <__cxa_atexit@plt+0x96199c> │ │ │ │ + bne 96deac <__cxa_atexit@plt+0x961930> │ │ │ │ + ldr r7, [pc, #100] @ 96dee8 <__cxa_atexit@plt+0x96196c> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96df20 <__cxa_atexit@plt+0x9619a4> │ │ │ │ + ldr r7, [pc, #60] @ 96def0 <__cxa_atexit@plt+0x961974> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 96df1c <__cxa_atexit@plt+0x9619a0> │ │ │ │ + ldr r7, [pc, #28] @ 96deec <__cxa_atexit@plt+0x961970> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #144 @ 0x90 │ │ │ │ + cmneq pc, #192 @ 0xc0 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ @ instruction: 0xfffff540 │ │ │ │ - cmpeq r8, #192, 4 │ │ │ │ - cmneq pc, #44 @ 0x2c │ │ │ │ - cmpeq r8, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq r8, #240, 4 │ │ │ │ + cmneq pc, #92 @ 0x5c │ │ │ │ + cmpeq r8, #204, 4 @ 0xc000000c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96dfbc <__cxa_atexit@plt+0x961a40> │ │ │ │ - ldr r2, [pc, #152] @ 96dfdc <__cxa_atexit@plt+0x961a60> │ │ │ │ + bhi 96df8c <__cxa_atexit@plt+0x961a10> │ │ │ │ + ldr r2, [pc, #152] @ 96dfac <__cxa_atexit@plt+0x961a30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96dfc4 <__cxa_atexit@plt+0x961a48> │ │ │ │ - ldr r1, [pc, #128] @ 96dfe0 <__cxa_atexit@plt+0x961a64> │ │ │ │ + bhi 96df94 <__cxa_atexit@plt+0x961a18> │ │ │ │ + ldr r1, [pc, #128] @ 96dfb0 <__cxa_atexit@plt+0x961a34> │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-12]! │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 96df98 <__cxa_atexit@plt+0x961a1c> │ │ │ │ + beq 96df68 <__cxa_atexit@plt+0x9619ec> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96dfa8 <__cxa_atexit@plt+0x961a2c> │ │ │ │ - ldr r7, [pc, #100] @ 96dfe4 <__cxa_atexit@plt+0x961a68> │ │ │ │ + bne 96df78 <__cxa_atexit@plt+0x9619fc> │ │ │ │ + ldr r7, [pc, #100] @ 96dfb4 <__cxa_atexit@plt+0x961a38> │ │ │ │ ldr r8, [r2, #2] │ │ │ │ ldr r3, [r2, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ mov r7, r2 │ │ │ │ str r3, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96dfec <__cxa_atexit@plt+0x961a70> │ │ │ │ + ldr r7, [pc, #60] @ 96dfbc <__cxa_atexit@plt+0x961a40> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 96dfe8 <__cxa_atexit@plt+0x961a6c> │ │ │ │ + ldr r7, [pc, #28] @ 96dfb8 <__cxa_atexit@plt+0x961a3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #196, 30 @ 0x310 │ │ │ │ + cmneq pc, #244, 30 @ 0x3d0 │ │ │ │ @ instruction: 0xfffff448 │ │ │ │ @ instruction: 0xfffff474 │ │ │ │ - cmpeq r8, #244, 2 @ 0x3d │ │ │ │ - cmneq pc, #96, 30 @ 0x180 │ │ │ │ - cmpeq r8, #204, 2 @ 0x33 │ │ │ │ + cmpeq r8, #36, 4 @ 0x40000002 │ │ │ │ + cmneq pc, #144, 30 @ 0x240 │ │ │ │ + cmpeq r8, #252, 2 @ 0x3f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96e020 <__cxa_atexit@plt+0x961aa4> │ │ │ │ - ldr r3, [pc, #28] @ 96e030 <__cxa_atexit@plt+0x961ab4> │ │ │ │ + bhi 96dff0 <__cxa_atexit@plt+0x961a74> │ │ │ │ + ldr r3, [pc, #28] @ 96e000 <__cxa_atexit@plt+0x961a84> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ - ldr r7, [pc, #12] @ 96e034 <__cxa_atexit@plt+0x961ab8> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ + ldr r7, [pc, #12] @ 96e004 <__cxa_atexit@plt+0x961a88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r8, #168, 2 @ 0x2a │ │ │ │ - cmpeq r8, #136, 2 @ 0x22 │ │ │ │ + cmpeq r8, #216, 2 @ 0x36 │ │ │ │ + cmpeq r8, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - beq 96e088 <__cxa_atexit@plt+0x961b0c> │ │ │ │ + beq 96e058 <__cxa_atexit@plt+0x961adc> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e0b0 <__cxa_atexit@plt+0x961b34> │ │ │ │ + bne 96e080 <__cxa_atexit@plt+0x961b04> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r2, [r3, #6] │ │ │ │ ldr r3, [r3, #10] │ │ │ │ - ldr r1, [pc, #232] @ 96e158 <__cxa_atexit@plt+0x961bdc> │ │ │ │ + ldr r1, [pc, #232] @ 96e128 <__cxa_atexit@plt+0x961bac> │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 96e100 <__cxa_atexit@plt+0x961b84> │ │ │ │ - b 96e16c <__cxa_atexit@plt+0x961bf0> │ │ │ │ + beq 96e0d0 <__cxa_atexit@plt+0x961b54> │ │ │ │ + b 96e13c <__cxa_atexit@plt+0x961bc0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #184] @ 96e154 <__cxa_atexit@plt+0x961bd8> │ │ │ │ + ldr r2, [pc, #184] @ 96e124 <__cxa_atexit@plt+0x961ba8> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 96e100 <__cxa_atexit@plt+0x961b84> │ │ │ │ - b 96e2a0 <__cxa_atexit@plt+0x961d24> │ │ │ │ + beq 96e0d0 <__cxa_atexit@plt+0x961b54> │ │ │ │ + b 96e270 <__cxa_atexit@plt+0x961cf4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, r3, #4 │ │ │ │ sub r1, r3, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 96e12c <__cxa_atexit@plt+0x961bb0> │ │ │ │ - ldr r1, [pc, #120] @ 96e148 <__cxa_atexit@plt+0x961bcc> │ │ │ │ + bhi 96e0fc <__cxa_atexit@plt+0x961b80> │ │ │ │ + ldr r1, [pc, #120] @ 96e118 <__cxa_atexit@plt+0x961b9c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 96e108 <__cxa_atexit@plt+0x961b8c> │ │ │ │ + beq 96e0d8 <__cxa_atexit@plt+0x961b5c> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96e114 <__cxa_atexit@plt+0x961b98> │ │ │ │ - ldr r3, [pc, #96] @ 96e14c <__cxa_atexit@plt+0x961bd0> │ │ │ │ + bne 96e0e4 <__cxa_atexit@plt+0x961b68> │ │ │ │ + ldr r3, [pc, #96] @ 96e11c <__cxa_atexit@plt+0x961ba0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 96e15c <__cxa_atexit@plt+0x961be0> │ │ │ │ + ldr r7, [pc, #64] @ 96e12c <__cxa_atexit@plt+0x961bb0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 96e150 <__cxa_atexit@plt+0x961bd4> │ │ │ │ + ldr r3, [pc, #28] @ 96e120 <__cxa_atexit@plt+0x961ba4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff2dc │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ - cmpeq r8, #140 @ 0x8c │ │ │ │ + cmpeq r8, #188 @ 0xbc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmneq pc, #244, 26 @ 0x3d00 │ │ │ │ - cmpeq r8, #96 @ 0x60 │ │ │ │ + cmneq pc, #36, 28 @ 0x240 │ │ │ │ + cmpeq r8, #144 @ 0x90 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e1c8 <__cxa_atexit@plt+0x961c4c> │ │ │ │ + bne 96e198 <__cxa_atexit@plt+0x961c1c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ add r2, r3, #4 │ │ │ │ sub r1, r3, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 96e24c <__cxa_atexit@plt+0x961cd0> │ │ │ │ - ldr r1, [pc, #224] @ 96e278 <__cxa_atexit@plt+0x961cfc> │ │ │ │ + bhi 96e21c <__cxa_atexit@plt+0x961ca0> │ │ │ │ + ldr r1, [pc, #224] @ 96e248 <__cxa_atexit@plt+0x961ccc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 96e228 <__cxa_atexit@plt+0x961cac> │ │ │ │ + beq 96e1f8 <__cxa_atexit@plt+0x961c7c> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96e234 <__cxa_atexit@plt+0x961cb8> │ │ │ │ - ldr r3, [pc, #200] @ 96e27c <__cxa_atexit@plt+0x961d00> │ │ │ │ + bne 96e204 <__cxa_atexit@plt+0x961c88> │ │ │ │ + ldr r3, [pc, #200] @ 96e24c <__cxa_atexit@plt+0x961cd0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96e268 <__cxa_atexit@plt+0x961cec> │ │ │ │ - ldr r7, [pc, #164] @ 96e284 <__cxa_atexit@plt+0x961d08> │ │ │ │ + bcc 96e238 <__cxa_atexit@plt+0x961cbc> │ │ │ │ + ldr r7, [pc, #164] @ 96e254 <__cxa_atexit@plt+0x961cd8> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ sub r0, r3, #19 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #148] @ 96e288 <__cxa_atexit@plt+0x961d0c> │ │ │ │ + ldr lr, [pc, #148] @ 96e258 <__cxa_atexit@plt+0x961cdc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #136] @ 96e28c <__cxa_atexit@plt+0x961d10> │ │ │ │ + ldr r8, [pc, #136] @ 96e25c <__cxa_atexit@plt+0x961ce0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 96e290 <__cxa_atexit@plt+0x961d14> │ │ │ │ + ldr r7, [pc, #84] @ 96e260 <__cxa_atexit@plt+0x961ce4> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 96e280 <__cxa_atexit@plt+0x961d04> │ │ │ │ + ldr r3, [pc, #44] @ 96e250 <__cxa_atexit@plt+0x961cd4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffff214 │ │ │ │ @ instruction: 0xfffff240 │ │ │ │ - cmpeq r8, #108, 30 @ 0x1b0 │ │ │ │ + cmpeq r8, #156, 30 @ 0x270 │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ - cmneq pc, #44, 26 @ 0xb00 │ │ │ │ - cmneq pc, #32, 26 @ 0x800 │ │ │ │ - cmneq pc, #212, 24 @ 0xd400 │ │ │ │ - cmpeq r8, #44, 30 @ 0xb0 │ │ │ │ + cmneq pc, #92, 26 @ 0x1700 │ │ │ │ + cmneq pc, #80, 26 @ 0x1400 │ │ │ │ + cmneq pc, #4, 26 @ 0x100 │ │ │ │ + cmpeq r8, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #100] @ 96e30c <__cxa_atexit@plt+0x961d90> │ │ │ │ + ldr r3, [pc, #100] @ 96e2dc <__cxa_atexit@plt+0x961d60> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96e2f4 <__cxa_atexit@plt+0x961d78> │ │ │ │ + beq 96e2c4 <__cxa_atexit@plt+0x961d48> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #855638016 @ 0x33000000 │ │ │ │ eor r3, r0, #80 @ 0x50 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 96e2fc <__cxa_atexit@plt+0x961d80> │ │ │ │ - ldr r7, [pc, #60] @ 96e310 <__cxa_atexit@plt+0x961d94> │ │ │ │ + bne 96e2cc <__cxa_atexit@plt+0x961d50> │ │ │ │ + ldr r7, [pc, #60] @ 96e2e0 <__cxa_atexit@plt+0x961d64> │ │ │ │ mov r1, #855638016 @ 0x33000000 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ strd r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96e2f4 <__cxa_atexit@plt+0x961d78> │ │ │ │ - b 96e384 <__cxa_atexit@plt+0x961e08> │ │ │ │ + beq 96e2c4 <__cxa_atexit@plt+0x961d48> │ │ │ │ + b 96e354 <__cxa_atexit@plt+0x961dd8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ str r0, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 96e5cc <__cxa_atexit@plt+0x962050> │ │ │ │ + b 96e59c <__cxa_atexit@plt+0x962020> │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq r8, #172, 28 @ 0xac0 │ │ │ │ + cmpeq r8, #220, 28 @ 0xdc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #855638016 @ 0x33000000 │ │ │ │ eor r3, r0, #80 @ 0x50 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 96e35c <__cxa_atexit@plt+0x961de0> │ │ │ │ - ldr r7, [pc, #56] @ 96e374 <__cxa_atexit@plt+0x961df8> │ │ │ │ + bne 96e32c <__cxa_atexit@plt+0x961db0> │ │ │ │ + ldr r7, [pc, #56] @ 96e344 <__cxa_atexit@plt+0x961dc8> │ │ │ │ mov r1, #855638016 @ 0x33000000 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ ldr r7, [r5, #16] │ │ │ │ strd r0, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 96e36c <__cxa_atexit@plt+0x961df0> │ │ │ │ - b 96e384 <__cxa_atexit@plt+0x961e08> │ │ │ │ + beq 96e33c <__cxa_atexit@plt+0x961dc0> │ │ │ │ + b 96e354 <__cxa_atexit@plt+0x961dd8> │ │ │ │ str r0, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r1, [r5, #4] │ │ │ │ - b 96e5cc <__cxa_atexit@plt+0x962050> │ │ │ │ + b 96e59c <__cxa_atexit@plt+0x962020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #72, 28 @ 0x480 │ │ │ │ + cmpeq r8, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e3d4 <__cxa_atexit@plt+0x961e58> │ │ │ │ - ldr r3, [pc, #80] @ 96e3e8 <__cxa_atexit@plt+0x961e6c> │ │ │ │ + bne 96e3a4 <__cxa_atexit@plt+0x961e28> │ │ │ │ + ldr r3, [pc, #80] @ 96e3b8 <__cxa_atexit@plt+0x961e3c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 96e3e0 <__cxa_atexit@plt+0x961e64> │ │ │ │ + beq 96e3b0 <__cxa_atexit@plt+0x961e34> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e3d4 <__cxa_atexit@plt+0x961e58> │ │ │ │ - ldr r3, [pc, #52] @ 96e3ec <__cxa_atexit@plt+0x961e70> │ │ │ │ + bne 96e3a4 <__cxa_atexit@plt+0x961e28> │ │ │ │ + ldr r3, [pc, #52] @ 96e3bc <__cxa_atexit@plt+0x961e40> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 96e3e0 <__cxa_atexit@plt+0x961e64> │ │ │ │ - b 96e450 <__cxa_atexit@plt+0x961ed4> │ │ │ │ + beq 96e3b0 <__cxa_atexit@plt+0x961e34> │ │ │ │ + b 96e420 <__cxa_atexit@plt+0x961ea4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 96e5cc <__cxa_atexit@plt+0x962050> │ │ │ │ + b 96e59c <__cxa_atexit@plt+0x962020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq r8, #208, 26 @ 0x3400 │ │ │ │ + cmpeq r8, #0, 28 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e42c <__cxa_atexit@plt+0x961eb0> │ │ │ │ - ldr r3, [pc, #48] @ 96e440 <__cxa_atexit@plt+0x961ec4> │ │ │ │ + bne 96e3fc <__cxa_atexit@plt+0x961e80> │ │ │ │ + ldr r3, [pc, #48] @ 96e410 <__cxa_atexit@plt+0x961e94> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - beq 96e438 <__cxa_atexit@plt+0x961ebc> │ │ │ │ - b 96e450 <__cxa_atexit@plt+0x961ed4> │ │ │ │ + beq 96e408 <__cxa_atexit@plt+0x961e8c> │ │ │ │ + b 96e420 <__cxa_atexit@plt+0x961ea4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 96e5cc <__cxa_atexit@plt+0x962050> │ │ │ │ + b 96e59c <__cxa_atexit@plt+0x962020> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq r8, #124, 26 @ 0x1f00 │ │ │ │ + cmpeq r8, #172, 26 @ 0x2b00 │ │ │ │ andeq r0, r0, r5, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e488 <__cxa_atexit@plt+0x961f0c> │ │ │ │ + bne 96e458 <__cxa_atexit@plt+0x961edc> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r3, [pc, #172] @ 96e518 <__cxa_atexit@plt+0x961f9c> │ │ │ │ + ldr r3, [pc, #172] @ 96e4e8 <__cxa_atexit@plt+0x961f6c> │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 96e494 <__cxa_atexit@plt+0x961f18> │ │ │ │ + beq 96e464 <__cxa_atexit@plt+0x961ee8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e4a0 <__cxa_atexit@plt+0x961f24> │ │ │ │ + bne 96e470 <__cxa_atexit@plt+0x961ef4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 96e5cc <__cxa_atexit@plt+0x962050> │ │ │ │ + b 96e59c <__cxa_atexit@plt+0x962020> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 96e504 <__cxa_atexit@plt+0x961f88> │ │ │ │ - ldr r7, [pc, #100] @ 96e51c <__cxa_atexit@plt+0x961fa0> │ │ │ │ + bcc 96e4d4 <__cxa_atexit@plt+0x961f58> │ │ │ │ + ldr r7, [pc, #100] @ 96e4ec <__cxa_atexit@plt+0x961f70> │ │ │ │ ldr ip, [r5, #24]! │ │ │ │ sub r0, r3, #19 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 96e520 <__cxa_atexit@plt+0x961fa4> │ │ │ │ + ldr lr, [pc, #84] @ 96e4f0 <__cxa_atexit@plt+0x961f74> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [pc, #72] @ 96e524 <__cxa_atexit@plt+0x961fa8> │ │ │ │ + ldr r8, [pc, #72] @ 96e4f4 <__cxa_atexit@plt+0x961f78> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r8, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ @@ -2459619,1101 +2459607,1101 @@ │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - cmneq pc, #84, 20 @ 0x54000 │ │ │ │ - cmneq pc, #72, 20 @ 0x48000 │ │ │ │ - cmpeq r8, #152, 24 @ 0x9800 │ │ │ │ + cmneq pc, #132, 20 @ 0x84000 │ │ │ │ + cmneq pc, #120, 20 @ 0x78000 │ │ │ │ + cmpeq r8, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r6, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e54c <__cxa_atexit@plt+0x961fd0> │ │ │ │ + bne 96e51c <__cxa_atexit@plt+0x961fa0> │ │ │ │ add r5, r5, #8 │ │ │ │ mov r7, fp │ │ │ │ - b 96e5cc <__cxa_atexit@plt+0x962050> │ │ │ │ + b 96e59c <__cxa_atexit@plt+0x962020> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96e5b0 <__cxa_atexit@plt+0x962034> │ │ │ │ - ldr r7, [pc, #92] @ 96e5c0 <__cxa_atexit@plt+0x962044> │ │ │ │ + bcc 96e580 <__cxa_atexit@plt+0x962004> │ │ │ │ + ldr r7, [pc, #92] @ 96e590 <__cxa_atexit@plt+0x962014> │ │ │ │ ldr ip, [r5, #28]! │ │ │ │ sub r0, r3, #19 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #76] @ 96e5c4 <__cxa_atexit@plt+0x962048> │ │ │ │ + ldr lr, [pc, #76] @ 96e594 <__cxa_atexit@plt+0x962018> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r8, [pc, #60] @ 96e5c8 <__cxa_atexit@plt+0x96204c> │ │ │ │ + ldr r8, [pc, #60] @ 96e598 <__cxa_atexit@plt+0x96201c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ bx ip │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffff8f4 │ │ │ │ - cmneq pc, #168, 18 @ 0x2a0000 │ │ │ │ - cmneq pc, #152, 18 @ 0x260000 │ │ │ │ + cmneq pc, #216, 18 @ 0x360000 │ │ │ │ + cmneq pc, #200, 18 @ 0x320000 │ │ │ │ ldrd r0, [r5] │ │ │ │ mov fp, r7 │ │ │ │ eor r7, r1, #855638016 @ 0x33000000 │ │ │ │ eor r3, r0, #82 @ 0x52 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 96e600 <__cxa_atexit@plt+0x962084> │ │ │ │ - ldr r3, [pc, #184] @ 96e6a4 <__cxa_atexit@plt+0x962128> │ │ │ │ + bne 96e5d0 <__cxa_atexit@plt+0x962054> │ │ │ │ + ldr r3, [pc, #184] @ 96e674 <__cxa_atexit@plt+0x9620f8> │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96e650 <__cxa_atexit@plt+0x9620d4> │ │ │ │ - b 96e6b8 <__cxa_atexit@plt+0x96213c> │ │ │ │ + beq 96e620 <__cxa_atexit@plt+0x9620a4> │ │ │ │ + b 96e688 <__cxa_atexit@plt+0x96210c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #16]! │ │ │ │ add r2, r3, #4 │ │ │ │ sub r1, r3, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 96e67c <__cxa_atexit@plt+0x962100> │ │ │ │ - ldr r1, [pc, #120] @ 96e698 <__cxa_atexit@plt+0x96211c> │ │ │ │ + bhi 96e64c <__cxa_atexit@plt+0x9620d0> │ │ │ │ + ldr r1, [pc, #120] @ 96e668 <__cxa_atexit@plt+0x9620ec> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 96e658 <__cxa_atexit@plt+0x9620dc> │ │ │ │ + beq 96e628 <__cxa_atexit@plt+0x9620ac> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96e664 <__cxa_atexit@plt+0x9620e8> │ │ │ │ - ldr r3, [pc, #96] @ 96e69c <__cxa_atexit@plt+0x962120> │ │ │ │ + bne 96e634 <__cxa_atexit@plt+0x9620b8> │ │ │ │ + ldr r3, [pc, #96] @ 96e66c <__cxa_atexit@plt+0x9620f0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96e6a8 <__cxa_atexit@plt+0x96212c> │ │ │ │ + ldr r7, [pc, #60] @ 96e678 <__cxa_atexit@plt+0x9620fc> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 96e6a0 <__cxa_atexit@plt+0x962124> │ │ │ │ + ldr r3, [pc, #28] @ 96e670 <__cxa_atexit@plt+0x9620f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffed8c │ │ │ │ @ instruction: 0xffffedb8 │ │ │ │ - cmpeq r8, #60, 22 @ 0xf000 │ │ │ │ + cmpeq r8, #108, 22 @ 0x1b000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq pc, #164, 16 @ 0xa40000 │ │ │ │ - cmpeq r8, #20, 22 @ 0x5000 │ │ │ │ + cmneq pc, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq r8, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e6e0 <__cxa_atexit@plt+0x962164> │ │ │ │ - ldr r3, [pc, #184] @ 96e784 <__cxa_atexit@plt+0x962208> │ │ │ │ + bne 96e6b0 <__cxa_atexit@plt+0x962134> │ │ │ │ + ldr r3, [pc, #184] @ 96e754 <__cxa_atexit@plt+0x9621d8> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96e730 <__cxa_atexit@plt+0x9621b4> │ │ │ │ - b 96e798 <__cxa_atexit@plt+0x96221c> │ │ │ │ + beq 96e700 <__cxa_atexit@plt+0x962184> │ │ │ │ + b 96e768 <__cxa_atexit@plt+0x9621ec> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, r3, #4 │ │ │ │ sub r1, r3, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 96e75c <__cxa_atexit@plt+0x9621e0> │ │ │ │ - ldr r1, [pc, #120] @ 96e778 <__cxa_atexit@plt+0x9621fc> │ │ │ │ + bhi 96e72c <__cxa_atexit@plt+0x9621b0> │ │ │ │ + ldr r1, [pc, #120] @ 96e748 <__cxa_atexit@plt+0x9621cc> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 96e738 <__cxa_atexit@plt+0x9621bc> │ │ │ │ + beq 96e708 <__cxa_atexit@plt+0x96218c> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96e744 <__cxa_atexit@plt+0x9621c8> │ │ │ │ - ldr r3, [pc, #96] @ 96e77c <__cxa_atexit@plt+0x962200> │ │ │ │ + bne 96e714 <__cxa_atexit@plt+0x962198> │ │ │ │ + ldr r3, [pc, #96] @ 96e74c <__cxa_atexit@plt+0x9621d0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96e788 <__cxa_atexit@plt+0x96220c> │ │ │ │ + ldr r7, [pc, #60] @ 96e758 <__cxa_atexit@plt+0x9621dc> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 96e780 <__cxa_atexit@plt+0x962204> │ │ │ │ + ldr r3, [pc, #28] @ 96e750 <__cxa_atexit@plt+0x9621d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffecac │ │ │ │ @ instruction: 0xffffecd8 │ │ │ │ - cmpeq r8, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq r8, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq pc, #196, 14 @ 0x3100000 │ │ │ │ - cmpeq r8, #52, 20 @ 0x34000 │ │ │ │ + cmneq pc, #244, 14 @ 0x3d00000 │ │ │ │ + cmpeq r8, #100, 20 @ 0x64000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e7c0 <__cxa_atexit@plt+0x962244> │ │ │ │ - ldr r3, [pc, #184] @ 96e864 <__cxa_atexit@plt+0x9622e8> │ │ │ │ + bne 96e790 <__cxa_atexit@plt+0x962214> │ │ │ │ + ldr r3, [pc, #184] @ 96e834 <__cxa_atexit@plt+0x9622b8> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96e810 <__cxa_atexit@plt+0x962294> │ │ │ │ - b 96e878 <__cxa_atexit@plt+0x9622fc> │ │ │ │ + beq 96e7e0 <__cxa_atexit@plt+0x962264> │ │ │ │ + b 96e848 <__cxa_atexit@plt+0x9622cc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, r3, #4 │ │ │ │ sub r1, r3, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 96e83c <__cxa_atexit@plt+0x9622c0> │ │ │ │ - ldr r1, [pc, #120] @ 96e858 <__cxa_atexit@plt+0x9622dc> │ │ │ │ + bhi 96e80c <__cxa_atexit@plt+0x962290> │ │ │ │ + ldr r1, [pc, #120] @ 96e828 <__cxa_atexit@plt+0x9622ac> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 96e818 <__cxa_atexit@plt+0x96229c> │ │ │ │ + beq 96e7e8 <__cxa_atexit@plt+0x96226c> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96e824 <__cxa_atexit@plt+0x9622a8> │ │ │ │ - ldr r3, [pc, #96] @ 96e85c <__cxa_atexit@plt+0x9622e0> │ │ │ │ + bne 96e7f4 <__cxa_atexit@plt+0x962278> │ │ │ │ + ldr r3, [pc, #96] @ 96e82c <__cxa_atexit@plt+0x9622b0> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96e868 <__cxa_atexit@plt+0x9622ec> │ │ │ │ + ldr r7, [pc, #60] @ 96e838 <__cxa_atexit@plt+0x9622bc> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 96e860 <__cxa_atexit@plt+0x9622e4> │ │ │ │ + ldr r3, [pc, #28] @ 96e830 <__cxa_atexit@plt+0x9622b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffebcc │ │ │ │ @ instruction: 0xffffebf8 │ │ │ │ - cmpeq r8, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq r8, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmneq pc, #228, 12 @ 0xe400000 │ │ │ │ - cmpeq r8, #84, 18 @ 0x150000 │ │ │ │ + cmneq pc, #20, 14 @ 0x500000 │ │ │ │ + cmpeq r8, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e8a8 <__cxa_atexit@plt+0x96232c> │ │ │ │ + bne 96e878 <__cxa_atexit@plt+0x9622fc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #184] @ 96e94c <__cxa_atexit@plt+0x9623d0> │ │ │ │ + ldr r2, [pc, #184] @ 96e91c <__cxa_atexit@plt+0x9623a0> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 96e8f8 <__cxa_atexit@plt+0x96237c> │ │ │ │ - b 96e960 <__cxa_atexit@plt+0x9623e4> │ │ │ │ + beq 96e8c8 <__cxa_atexit@plt+0x96234c> │ │ │ │ + b 96e930 <__cxa_atexit@plt+0x9623b4> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, r3, #4 │ │ │ │ sub r1, r3, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 96e924 <__cxa_atexit@plt+0x9623a8> │ │ │ │ - ldr r1, [pc, #120] @ 96e940 <__cxa_atexit@plt+0x9623c4> │ │ │ │ + bhi 96e8f4 <__cxa_atexit@plt+0x962378> │ │ │ │ + ldr r1, [pc, #120] @ 96e910 <__cxa_atexit@plt+0x962394> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 96e900 <__cxa_atexit@plt+0x962384> │ │ │ │ + beq 96e8d0 <__cxa_atexit@plt+0x962354> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96e90c <__cxa_atexit@plt+0x962390> │ │ │ │ - ldr r3, [pc, #96] @ 96e944 <__cxa_atexit@plt+0x9623c8> │ │ │ │ + bne 96e8dc <__cxa_atexit@plt+0x962360> │ │ │ │ + ldr r3, [pc, #96] @ 96e914 <__cxa_atexit@plt+0x962398> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96e950 <__cxa_atexit@plt+0x9623d4> │ │ │ │ + ldr r7, [pc, #60] @ 96e920 <__cxa_atexit@plt+0x9623a4> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 96e948 <__cxa_atexit@plt+0x9623cc> │ │ │ │ + ldr r3, [pc, #28] @ 96e918 <__cxa_atexit@plt+0x96239c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffeae4 │ │ │ │ @ instruction: 0xffffeb10 │ │ │ │ - cmpeq r8, #148, 16 @ 0x940000 │ │ │ │ + cmpeq r8, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq pc, #252, 10 @ 0x3f000000 │ │ │ │ - cmpeq r8, #108, 16 @ 0x6c0000 │ │ │ │ + cmneq pc, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq r8, #156, 16 @ 0x9c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96e990 <__cxa_atexit@plt+0x962414> │ │ │ │ + bne 96e960 <__cxa_atexit@plt+0x9623e4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #184] @ 96ea34 <__cxa_atexit@plt+0x9624b8> │ │ │ │ + ldr r2, [pc, #184] @ 96ea04 <__cxa_atexit@plt+0x962488> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 96e9e0 <__cxa_atexit@plt+0x962464> │ │ │ │ - b 96ea48 <__cxa_atexit@plt+0x9624cc> │ │ │ │ + beq 96e9b0 <__cxa_atexit@plt+0x962434> │ │ │ │ + b 96ea18 <__cxa_atexit@plt+0x96249c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #8]! │ │ │ │ add r2, r3, #4 │ │ │ │ sub r1, r3, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 96ea0c <__cxa_atexit@plt+0x962490> │ │ │ │ - ldr r1, [pc, #120] @ 96ea28 <__cxa_atexit@plt+0x9624ac> │ │ │ │ + bhi 96e9dc <__cxa_atexit@plt+0x962460> │ │ │ │ + ldr r1, [pc, #120] @ 96e9f8 <__cxa_atexit@plt+0x96247c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 96e9e8 <__cxa_atexit@plt+0x96246c> │ │ │ │ + beq 96e9b8 <__cxa_atexit@plt+0x96243c> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96e9f4 <__cxa_atexit@plt+0x962478> │ │ │ │ - ldr r3, [pc, #96] @ 96ea2c <__cxa_atexit@plt+0x9624b0> │ │ │ │ + bne 96e9c4 <__cxa_atexit@plt+0x962448> │ │ │ │ + ldr r3, [pc, #96] @ 96e9fc <__cxa_atexit@plt+0x962480> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 96ea38 <__cxa_atexit@plt+0x9624bc> │ │ │ │ + ldr r7, [pc, #60] @ 96ea08 <__cxa_atexit@plt+0x96248c> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 96ea30 <__cxa_atexit@plt+0x9624b4> │ │ │ │ + ldr r3, [pc, #28] @ 96ea00 <__cxa_atexit@plt+0x962484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe9fc │ │ │ │ @ instruction: 0xffffea28 │ │ │ │ - cmpeq r8, #172, 14 @ 0x2b00000 │ │ │ │ + cmpeq r8, #220, 14 @ 0x3700000 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq pc, #20, 10 @ 0x5000000 │ │ │ │ - cmpeq r8, #132, 14 @ 0x2100000 │ │ │ │ + cmneq pc, #68, 10 @ 0x11000000 │ │ │ │ + cmpeq r8, #180, 14 @ 0x2d00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96eaa4 <__cxa_atexit@plt+0x962528> │ │ │ │ + bne 96ea74 <__cxa_atexit@plt+0x9624f8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ add r2, r3, #4 │ │ │ │ sub r1, r3, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 96eb28 <__cxa_atexit@plt+0x9625ac> │ │ │ │ - ldr r1, [pc, #224] @ 96eb54 <__cxa_atexit@plt+0x9625d8> │ │ │ │ + bhi 96eaf8 <__cxa_atexit@plt+0x96257c> │ │ │ │ + ldr r1, [pc, #224] @ 96eb24 <__cxa_atexit@plt+0x9625a8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 96eb04 <__cxa_atexit@plt+0x962588> │ │ │ │ + beq 96ead4 <__cxa_atexit@plt+0x962558> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 96eb10 <__cxa_atexit@plt+0x962594> │ │ │ │ - ldr r3, [pc, #200] @ 96eb58 <__cxa_atexit@plt+0x9625dc> │ │ │ │ + bne 96eae0 <__cxa_atexit@plt+0x962564> │ │ │ │ + ldr r3, [pc, #200] @ 96eb28 <__cxa_atexit@plt+0x9625ac> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r2, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ str r2, [r5, #4] │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 96eb44 <__cxa_atexit@plt+0x9625c8> │ │ │ │ - ldr r7, [pc, #164] @ 96eb60 <__cxa_atexit@plt+0x9625e4> │ │ │ │ + bcc 96eb14 <__cxa_atexit@plt+0x962598> │ │ │ │ + ldr r7, [pc, #164] @ 96eb30 <__cxa_atexit@plt+0x9625b4> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ sub r0, r3, #19 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #148] @ 96eb64 <__cxa_atexit@plt+0x9625e8> │ │ │ │ + ldr lr, [pc, #148] @ 96eb34 <__cxa_atexit@plt+0x9625b8> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ - ldr r8, [pc, #136] @ 96eb68 <__cxa_atexit@plt+0x9625ec> │ │ │ │ + ldr r8, [pc, #136] @ 96eb38 <__cxa_atexit@plt+0x9625bc> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ add lr, r6, #16 │ │ │ │ str r0, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ bx ip │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 96eb6c <__cxa_atexit@plt+0x9625f0> │ │ │ │ + ldr r7, [pc, #84] @ 96eb3c <__cxa_atexit@plt+0x9625c0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r2] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 96eb5c <__cxa_atexit@plt+0x9625e0> │ │ │ │ + ldr r3, [pc, #44] @ 96eb2c <__cxa_atexit@plt+0x9625b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #36 @ 0x24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffe938 │ │ │ │ @ instruction: 0xffffe964 │ │ │ │ - cmpeq r8, #144, 12 @ 0x9000000 │ │ │ │ + cmpeq r8, #192, 12 @ 0xc000000 │ │ │ │ @ instruction: 0xfffff2d0 │ │ │ │ - cmneq pc, #80, 8 @ 0x50000000 │ │ │ │ - cmneq pc, #68, 8 @ 0x44000000 │ │ │ │ - cmneq pc, #248, 6 @ 0xe0000003 │ │ │ │ - cmpeq r8, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq pc, #128, 8 @ 0x80000000 │ │ │ │ + cmneq pc, #116, 8 @ 0x74000000 │ │ │ │ + cmneq pc, #40, 8 @ 0x28000000 │ │ │ │ + cmpeq r8, #188, 12 @ 0xbc00000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96ebe0 <__cxa_atexit@plt+0x962664> │ │ │ │ - ldr r3, [pc, #92] @ 96ebf0 <__cxa_atexit@plt+0x962674> │ │ │ │ + bhi 96ebb0 <__cxa_atexit@plt+0x962634> │ │ │ │ + ldr r3, [pc, #92] @ 96ebc0 <__cxa_atexit@plt+0x962644> │ │ │ │ mov r7, r5 │ │ │ │ tst r9, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ str r8, [r7, #4] │ │ │ │ - beq 96ebc8 <__cxa_atexit@plt+0x96264c> │ │ │ │ - ldr r3, [pc, #68] @ 96ebf4 <__cxa_atexit@plt+0x962678> │ │ │ │ + beq 96eb98 <__cxa_atexit@plt+0x96261c> │ │ │ │ + ldr r3, [pc, #68] @ 96ebc4 <__cxa_atexit@plt+0x962648> │ │ │ │ ldr r7, [r9, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 96ebd8 <__cxa_atexit@plt+0x96265c> │ │ │ │ - b 96ec40 <__cxa_atexit@plt+0x9626c4> │ │ │ │ + beq 96eba8 <__cxa_atexit@plt+0x96262c> │ │ │ │ + b 96ec10 <__cxa_atexit@plt+0x962694> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 96ebf8 <__cxa_atexit@plt+0x96267c> │ │ │ │ + ldr r7, [pc, #16] @ 96ebc8 <__cxa_atexit@plt+0x96264c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq r8, #44, 12 @ 0x2c00000 │ │ │ │ - cmpeq r8, #4, 12 @ 0x400000 │ │ │ │ + cmpeq r8, #92, 12 @ 0x5c00000 │ │ │ │ + cmpeq r8, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 96ec30 <__cxa_atexit@plt+0x9626b4> │ │ │ │ + ldr r3, [pc, #32] @ 96ec00 <__cxa_atexit@plt+0x962684> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 96ec28 <__cxa_atexit@plt+0x9626ac> │ │ │ │ - b 96ec40 <__cxa_atexit@plt+0x9626c4> │ │ │ │ + beq 96ebf8 <__cxa_atexit@plt+0x96267c> │ │ │ │ + b 96ec10 <__cxa_atexit@plt+0x962694> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq r8, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq r8, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r7, #15] │ │ │ │ ldr r3, [r7, #19] │ │ │ │ mov r1, r6 │ │ │ │ eor r6, r0, #348 @ 0x15c │ │ │ │ eor r7, r3, #905969664 @ 0x36000000 │ │ │ │ orrs r7, r6, r7 │ │ │ │ - bne 96ec74 <__cxa_atexit@plt+0x9626f8> │ │ │ │ - ldr r7, [pc, #332] @ 96edb0 <__cxa_atexit@plt+0x962834> │ │ │ │ + bne 96ec44 <__cxa_atexit@plt+0x9626c8> │ │ │ │ + ldr r7, [pc, #332] @ 96ed80 <__cxa_atexit@plt+0x962804> │ │ │ │ mov r6, r1 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #272] @ 96ed90 <__cxa_atexit@plt+0x962814> │ │ │ │ + ldr r7, [pc, #272] @ 96ed60 <__cxa_atexit@plt+0x9627e4> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r6, r1, #76 @ 0x4c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r3, #4] │ │ │ │ str r7, [r3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 96ed64 <__cxa_atexit@plt+0x9627e8> │ │ │ │ - ldr r7, [pc, #240] @ 96ed94 <__cxa_atexit@plt+0x962818> │ │ │ │ - ldr ip, [pc, #240] @ 96ed98 <__cxa_atexit@plt+0x96281c> │ │ │ │ - ldr sl, [pc, #240] @ 96ed9c <__cxa_atexit@plt+0x962820> │ │ │ │ + bcc 96ed34 <__cxa_atexit@plt+0x9627b8> │ │ │ │ + ldr r7, [pc, #240] @ 96ed64 <__cxa_atexit@plt+0x9627e8> │ │ │ │ + ldr ip, [pc, #240] @ 96ed68 <__cxa_atexit@plt+0x9627ec> │ │ │ │ + ldr sl, [pc, #240] @ 96ed6c <__cxa_atexit@plt+0x9627f0> │ │ │ │ add r7, pc, r7 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [r8, #19] │ │ │ │ ldr r2, [r8, #23] │ │ │ │ ldr lr, [r8, #47] @ 0x2f │ │ │ │ str r7, [r3] │ │ │ │ str ip, [r1, #4]! │ │ │ │ - ldr r7, [pc, #212] @ 96eda0 <__cxa_atexit@plt+0x962824> │ │ │ │ + ldr r7, [pc, #212] @ 96ed70 <__cxa_atexit@plt+0x9627f4> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r1, #8] │ │ │ │ str sl, [r1, #32] │ │ │ │ str r9, [r1, #12] │ │ │ │ str r0, [r1, #16] │ │ │ │ - ldr r0, [pc, #188] @ 96eda4 <__cxa_atexit@plt+0x962828> │ │ │ │ + ldr r0, [pc, #188] @ 96ed74 <__cxa_atexit@plt+0x9627f8> │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r1, #60] @ 0x3c │ │ │ │ str r7, [r1, #64] @ 0x40 │ │ │ │ str r0, [r2, #20]! │ │ │ │ str r2, [r1, #56] @ 0x38 │ │ │ │ str r2, [r1, #40] @ 0x28 │ │ │ │ str lr, [r1, #44] @ 0x2c │ │ │ │ str r1, [r1, #72] @ 0x48 │ │ │ │ str r1, [r1, #28] │ │ │ │ - ldr r7, [pc, #148] @ 96eda8 <__cxa_atexit@plt+0x96282c> │ │ │ │ + ldr r7, [pc, #148] @ 96ed78 <__cxa_atexit@plt+0x9627fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1, #48]! @ 0x30 │ │ │ │ tst r1, #3 │ │ │ │ - beq 96ed2c <__cxa_atexit@plt+0x9627b0> │ │ │ │ + beq 96ecfc <__cxa_atexit@plt+0x962780> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b 96edfc <__cxa_atexit@plt+0x962880> │ │ │ │ + b 96edcc <__cxa_atexit@plt+0x962850> │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 96ed80 <__cxa_atexit@plt+0x962804> │ │ │ │ - ldr r7, [pc, #116] @ 96edb4 <__cxa_atexit@plt+0x962838> │ │ │ │ + bhi 96ed50 <__cxa_atexit@plt+0x9627d4> │ │ │ │ + ldr r7, [pc, #116] @ 96ed84 <__cxa_atexit@plt+0x962808> │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r8, [r1, #12] │ │ │ │ - ldr r0, [pc, #108] @ 96edb8 <__cxa_atexit@plt+0x96283c> │ │ │ │ + ldr r0, [pc, #108] @ 96ed88 <__cxa_atexit@plt+0x96280c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r5, #-12] │ │ │ │ str r3, [r5, #-8] │ │ │ │ stmda r5, {r0, r1} │ │ │ │ mov r5, r2 │ │ │ │ - b 966534 <__cxa_atexit@plt+0x959fb8> │ │ │ │ - ldr r7, [pc, #64] @ 96edac <__cxa_atexit@plt+0x962830> │ │ │ │ + b 966504 <__cxa_atexit@plt+0x959f88> │ │ │ │ + ldr r7, [pc, #64] @ 96ed7c <__cxa_atexit@plt+0x962800> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, #76 @ 0x4c │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ @ instruction: 0xffff8e20 │ │ │ │ @ instruction: 0xffff8f8c │ │ │ │ - cmneq pc, #68, 6 @ 0x10000001 │ │ │ │ - cmneq pc, #80, 4 │ │ │ │ + cmneq pc, #116, 6 @ 0xd0000001 │ │ │ │ + cmneq pc, #128, 4 │ │ │ │ @ instruction: 0xffff8fc4 │ │ │ │ - cmpeq r8, #48, 6 @ 0xc0000000 │ │ │ │ - cmneq pc, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq r8, #96, 6 @ 0x80000001 │ │ │ │ + cmneq pc, #100, 6 @ 0x90000001 │ │ │ │ @ instruction: 0xffff8fe0 │ │ │ │ - cmneq pc, #184, 2 @ 0x2e │ │ │ │ - cmpeq r8, #52, 8 @ 0x34000000 │ │ │ │ + cmneq pc, #232, 2 @ 0x3a │ │ │ │ + cmpeq r8, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 96edec <__cxa_atexit@plt+0x962870> │ │ │ │ + ldr r3, [pc, #28] @ 96edbc <__cxa_atexit@plt+0x962840> │ │ │ │ mov r7, r8 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96ede4 <__cxa_atexit@plt+0x962868> │ │ │ │ - b 96edfc <__cxa_atexit@plt+0x962880> │ │ │ │ + beq 96edb4 <__cxa_atexit@plt+0x962838> │ │ │ │ + b 96edcc <__cxa_atexit@plt+0x962850> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq r8, #0, 8 │ │ │ │ + cmpeq r8, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96ee64 <__cxa_atexit@plt+0x9628e8> │ │ │ │ + bne 96ee34 <__cxa_atexit@plt+0x9628b8> │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr r3, [r7, #2] │ │ │ │ - ldr r1, [pc, #120] @ 96ee90 <__cxa_atexit@plt+0x962914> │ │ │ │ + ldr r1, [pc, #120] @ 96ee60 <__cxa_atexit@plt+0x9628e4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ stm r5, {r2, r3} │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96ee78 <__cxa_atexit@plt+0x9628fc> │ │ │ │ + beq 96ee48 <__cxa_atexit@plt+0x9628cc> │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r3] │ │ │ │ - bne 96ee64 <__cxa_atexit@plt+0x9628e8> │ │ │ │ - ldr r2, [pc, #80] @ 96ee94 <__cxa_atexit@plt+0x962918> │ │ │ │ + bne 96ee34 <__cxa_atexit@plt+0x9628b8> │ │ │ │ + ldr r2, [pc, #80] @ 96ee64 <__cxa_atexit@plt+0x9628e8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ - beq 96ee84 <__cxa_atexit@plt+0x962908> │ │ │ │ + beq 96ee54 <__cxa_atexit@plt+0x9628d8> │ │ │ │ mov r7, r3 │ │ │ │ - b 96ef10 <__cxa_atexit@plt+0x962994> │ │ │ │ - ldr r7, [pc, #44] @ 96ee98 <__cxa_atexit@plt+0x96291c> │ │ │ │ + b 96eee0 <__cxa_atexit@plt+0x962964> │ │ │ │ + ldr r7, [pc, #44] @ 96ee68 <__cxa_atexit@plt+0x9628ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq pc, #48, 2 │ │ │ │ - cmpeq r8, #84, 6 @ 0x50000001 │ │ │ │ + cmneq pc, #96, 2 │ │ │ │ + cmpeq r8, #132, 6 @ 0x10000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 96eee0 <__cxa_atexit@plt+0x962964> │ │ │ │ + bne 96eeb0 <__cxa_atexit@plt+0x962934> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 96eefc <__cxa_atexit@plt+0x962980> │ │ │ │ + ldr r2, [pc, #48] @ 96eecc <__cxa_atexit@plt+0x962950> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 96eef4 <__cxa_atexit@plt+0x962978> │ │ │ │ - b 96ef10 <__cxa_atexit@plt+0x962994> │ │ │ │ - ldr r7, [pc, #24] @ 96ef00 <__cxa_atexit@plt+0x962984> │ │ │ │ + beq 96eec4 <__cxa_atexit@plt+0x962948> │ │ │ │ + b 96eee0 <__cxa_atexit@plt+0x962964> │ │ │ │ + ldr r7, [pc, #24] @ 96eed0 <__cxa_atexit@plt+0x962954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq pc, #180 @ 0xb4 │ │ │ │ - cmpeq r8, #236, 4 @ 0xc000000e │ │ │ │ + cmneq pc, #228 @ 0xe4 │ │ │ │ + cmpeq r8, #28, 6 @ 0x70000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #344] @ 96f070 <__cxa_atexit@plt+0x962af4> │ │ │ │ - ldr r1, [pc, #344] @ 96f074 <__cxa_atexit@plt+0x962af8> │ │ │ │ + ldr r2, [pc, #344] @ 96f040 <__cxa_atexit@plt+0x962ac4> │ │ │ │ + ldr r1, [pc, #344] @ 96f044 <__cxa_atexit@plt+0x962ac8> │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ add r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 96ef78 <__cxa_atexit@plt+0x9629fc> │ │ │ │ + bne 96ef48 <__cxa_atexit@plt+0x9629cc> │ │ │ │ ldr r7, [r5] │ │ │ │ str r2, [r5] │ │ │ │ ands r0, r7, #3 │ │ │ │ - beq 96f024 <__cxa_atexit@plt+0x962aa8> │ │ │ │ + beq 96eff4 <__cxa_atexit@plt+0x962a78> │ │ │ │ cmp r0, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 96f02c <__cxa_atexit@plt+0x962ab0> │ │ │ │ + bne 96effc <__cxa_atexit@plt+0x962a80> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stm r3, {r1, r7} │ │ │ │ tst r8, #3 │ │ │ │ - bne 96ef2c <__cxa_atexit@plt+0x9629b0> │ │ │ │ + bne 96eefc <__cxa_atexit@plt+0x962980> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ cmp r7, #3 │ │ │ │ - bne 96efd8 <__cxa_atexit@plt+0x962a5c> │ │ │ │ + bne 96efa8 <__cxa_atexit@plt+0x962a2c> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 96efd8 <__cxa_atexit@plt+0x962a5c> │ │ │ │ - ldr r1, [pc, #232] @ 96f084 <__cxa_atexit@plt+0x962b08> │ │ │ │ + bne 96efa8 <__cxa_atexit@plt+0x962a2c> │ │ │ │ + ldr r1, [pc, #232] @ 96f054 <__cxa_atexit@plt+0x962ad8> │ │ │ │ ldr r7, [r8, #1] │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r3] │ │ │ │ - beq 96f050 <__cxa_atexit@plt+0x962ad4> │ │ │ │ + beq 96f020 <__cxa_atexit@plt+0x962aa4> │ │ │ │ ldr r2, [r7, #39] @ 0x27 │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 96efd8 <__cxa_atexit@plt+0x962a5c> │ │ │ │ - ldr r5, [pc, #188] @ 96f088 <__cxa_atexit@plt+0x962b0c> │ │ │ │ + bne 96efa8 <__cxa_atexit@plt+0x962a2c> │ │ │ │ + ldr r5, [pc, #188] @ 96f058 <__cxa_atexit@plt+0x962adc> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ mov r2, r3 │ │ │ │ - ldr r7, [pc, #148] @ 96f078 <__cxa_atexit@plt+0x962afc> │ │ │ │ + ldr r7, [pc, #148] @ 96f048 <__cxa_atexit@plt+0x962acc> │ │ │ │ ldr r8, [r2, #12]! │ │ │ │ add r7, pc, r7 │ │ │ │ tst r8, #3 │ │ │ │ str r7, [r2, #-8] │ │ │ │ - beq 96f044 <__cxa_atexit@plt+0x962ac8> │ │ │ │ - ldr r7, [pc, #128] @ 96f07c <__cxa_atexit@plt+0x962b00> │ │ │ │ + beq 96f014 <__cxa_atexit@plt+0x962a98> │ │ │ │ + ldr r7, [pc, #128] @ 96f04c <__cxa_atexit@plt+0x962ad0> │ │ │ │ ldr r9, [r3, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #12] │ │ │ │ sub r7, r3, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96f05c <__cxa_atexit@plt+0x962ae0> │ │ │ │ - ldr r7, [pc, #116] @ 96f08c <__cxa_atexit@plt+0x962b10> │ │ │ │ + bhi 96f02c <__cxa_atexit@plt+0x962ab0> │ │ │ │ + ldr r7, [pc, #116] @ 96f05c <__cxa_atexit@plt+0x962ae0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 96f090 <__cxa_atexit@plt+0x962b14> │ │ │ │ + ldr r7, [pc, #92] @ 96f060 <__cxa_atexit@plt+0x962ae4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 96f080 <__cxa_atexit@plt+0x962b04> │ │ │ │ + ldr r7, [pc, #28] @ 96f050 <__cxa_atexit@plt+0x962ad4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ @ instruction: 0x000003b0 │ │ │ │ - cmpeq r8, #104, 2 │ │ │ │ + cmpeq r8, #152, 2 @ 0x26 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ @ instruction: 0xfffff028 │ │ │ │ - cmneq pc, #104, 30 @ 0x1a0 │ │ │ │ - cmpeq r8, #92, 2 │ │ │ │ + cmneq pc, #152, 30 @ 0x260 │ │ │ │ + cmpeq r8, #140, 2 @ 0x23 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96f0c4 <__cxa_atexit@plt+0x962b48> │ │ │ │ - ldr r3, [pc, #144] @ 96f148 <__cxa_atexit@plt+0x962bcc> │ │ │ │ + bne 96f094 <__cxa_atexit@plt+0x962b18> │ │ │ │ + ldr r3, [pc, #144] @ 96f118 <__cxa_atexit@plt+0x962b9c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r3, [pc, #112] @ 96f13c <__cxa_atexit@plt+0x962bc0> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r3, [pc, #112] @ 96f10c <__cxa_atexit@plt+0x962b90> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #8]! │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 96f118 <__cxa_atexit@plt+0x962b9c> │ │ │ │ - ldr r2, [pc, #84] @ 96f140 <__cxa_atexit@plt+0x962bc4> │ │ │ │ + beq 96f0e8 <__cxa_atexit@plt+0x962b6c> │ │ │ │ + ldr r2, [pc, #84] @ 96f110 <__cxa_atexit@plt+0x962b94> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #16] │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96f128 <__cxa_atexit@plt+0x962bac> │ │ │ │ - ldr r5, [pc, #68] @ 96f14c <__cxa_atexit@plt+0x962bd0> │ │ │ │ + bhi 96f0f8 <__cxa_atexit@plt+0x962b7c> │ │ │ │ + ldr r5, [pc, #68] @ 96f11c <__cxa_atexit@plt+0x962ba0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96f144 <__cxa_atexit@plt+0x962bc8> │ │ │ │ + ldr r7, [pc, #20] @ 96f114 <__cxa_atexit@plt+0x962b98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - cmpeq r8, #156 @ 0x9c │ │ │ │ + cmpeq r8, #204 @ 0xcc │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xffffef38 │ │ │ │ - cmpeq r8, #160 @ 0xa0 │ │ │ │ + cmpeq r8, #208 @ 0xd0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 96f1b4 <__cxa_atexit@plt+0x962c38> │ │ │ │ + bne 96f184 <__cxa_atexit@plt+0x962c08> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #240] @ 96f264 <__cxa_atexit@plt+0x962ce8> │ │ │ │ + ldr r2, [pc, #240] @ 96f234 <__cxa_atexit@plt+0x962cb8> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 96f208 <__cxa_atexit@plt+0x962c8c> │ │ │ │ + beq 96f1d8 <__cxa_atexit@plt+0x962c5c> │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r3] │ │ │ │ - bne 96f224 <__cxa_atexit@plt+0x962ca8> │ │ │ │ - ldr r2, [pc, #208] @ 96f268 <__cxa_atexit@plt+0x962cec> │ │ │ │ + bne 96f1f4 <__cxa_atexit@plt+0x962c78> │ │ │ │ + ldr r2, [pc, #208] @ 96f238 <__cxa_atexit@plt+0x962cbc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ - beq 96f238 <__cxa_atexit@plt+0x962cbc> │ │ │ │ + beq 96f208 <__cxa_atexit@plt+0x962c8c> │ │ │ │ mov r7, r3 │ │ │ │ - b 96ef10 <__cxa_atexit@plt+0x962994> │ │ │ │ - ldr r3, [pc, #156] @ 96f258 <__cxa_atexit@plt+0x962cdc> │ │ │ │ + b 96eee0 <__cxa_atexit@plt+0x962964> │ │ │ │ + ldr r3, [pc, #156] @ 96f228 <__cxa_atexit@plt+0x962cac> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #4]! │ │ │ │ mov r3, r7 │ │ │ │ ldr r8, [r3, #8]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 96f214 <__cxa_atexit@plt+0x962c98> │ │ │ │ - ldr r2, [pc, #128] @ 96f25c <__cxa_atexit@plt+0x962ce0> │ │ │ │ + beq 96f1e4 <__cxa_atexit@plt+0x962c68> │ │ │ │ + ldr r2, [pc, #128] @ 96f22c <__cxa_atexit@plt+0x962cb0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #12] │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96f244 <__cxa_atexit@plt+0x962cc8> │ │ │ │ - ldr r5, [pc, #116] @ 96f26c <__cxa_atexit@plt+0x962cf0> │ │ │ │ + bhi 96f214 <__cxa_atexit@plt+0x962c98> │ │ │ │ + ldr r5, [pc, #116] @ 96f23c <__cxa_atexit@plt+0x962cc0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 96f270 <__cxa_atexit@plt+0x962cf4> │ │ │ │ + ldr r7, [pc, #68] @ 96f240 <__cxa_atexit@plt+0x962cc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96f260 <__cxa_atexit@plt+0x962ce4> │ │ │ │ + ldr r7, [pc, #20] @ 96f230 <__cxa_atexit@plt+0x962cb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq r8, #128, 30 @ 0x200 │ │ │ │ + cmpeq r8, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @ instruction: 0xfffffd6c │ │ │ │ @ instruction: 0xffffee48 │ │ │ │ - cmneq pc, #112, 26 @ 0x1c00 │ │ │ │ - cmpeq r8, #124, 30 @ 0x1f0 │ │ │ │ + cmneq pc, #160, 26 @ 0x2800 │ │ │ │ + cmpeq r8, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 96f2b8 <__cxa_atexit@plt+0x962d3c> │ │ │ │ + bne 96f288 <__cxa_atexit@plt+0x962d0c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 96f2d4 <__cxa_atexit@plt+0x962d58> │ │ │ │ + ldr r2, [pc, #48] @ 96f2a4 <__cxa_atexit@plt+0x962d28> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 96f2cc <__cxa_atexit@plt+0x962d50> │ │ │ │ - b 96ef10 <__cxa_atexit@plt+0x962994> │ │ │ │ - ldr r7, [pc, #24] @ 96f2d8 <__cxa_atexit@plt+0x962d5c> │ │ │ │ + beq 96f29c <__cxa_atexit@plt+0x962d20> │ │ │ │ + b 96eee0 <__cxa_atexit@plt+0x962964> │ │ │ │ + ldr r7, [pc, #24] @ 96f2a8 <__cxa_atexit@plt+0x962d2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - cmneq pc, #220, 24 @ 0xdc00 │ │ │ │ - cmpeq r8, #20, 30 @ 0x50 │ │ │ │ + cmneq pc, #12, 26 @ 0x300 │ │ │ │ + cmpeq r8, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 96f320 <__cxa_atexit@plt+0x962da4> │ │ │ │ + bne 96f2f0 <__cxa_atexit@plt+0x962d74> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 96f33c <__cxa_atexit@plt+0x962dc0> │ │ │ │ + ldr r2, [pc, #48] @ 96f30c <__cxa_atexit@plt+0x962d90> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 96f334 <__cxa_atexit@plt+0x962db8> │ │ │ │ - b 96ef10 <__cxa_atexit@plt+0x962994> │ │ │ │ - ldr r7, [pc, #24] @ 96f340 <__cxa_atexit@plt+0x962dc4> │ │ │ │ + beq 96f304 <__cxa_atexit@plt+0x962d88> │ │ │ │ + b 96eee0 <__cxa_atexit@plt+0x962964> │ │ │ │ + ldr r7, [pc, #24] @ 96f310 <__cxa_atexit@plt+0x962d94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - cmneq pc, #116, 24 @ 0x7400 │ │ │ │ - cmpeq r8, #156, 28 @ 0x9c0 │ │ │ │ + cmneq pc, #164, 24 @ 0xa400 │ │ │ │ + cmpeq r8, #204, 28 @ 0xcc0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #64] @ 96f39c <__cxa_atexit@plt+0x962e20> │ │ │ │ + ldr r7, [pc, #64] @ 96f36c <__cxa_atexit@plt+0x962df0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ sub r7, r3, #28 │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96f388 <__cxa_atexit@plt+0x962e0c> │ │ │ │ - ldr r7, [pc, #36] @ 96f3a0 <__cxa_atexit@plt+0x962e24> │ │ │ │ + bhi 96f358 <__cxa_atexit@plt+0x962ddc> │ │ │ │ + ldr r7, [pc, #36] @ 96f370 <__cxa_atexit@plt+0x962df4> │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ mov r7, r8 │ │ │ │ - b 9829d4 <__cxa_atexit@plt+0x976458> │ │ │ │ - ldr r7, [pc, #20] @ 96f3a4 <__cxa_atexit@plt+0x962e28> │ │ │ │ + b 9829a4 <__cxa_atexit@plt+0x976428> │ │ │ │ + ldr r7, [pc, #20] @ 96f374 <__cxa_atexit@plt+0x962df8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ @ instruction: 0xffffecc4 │ │ │ │ - cmpeq r8, #60, 28 @ 0x3c0 │ │ │ │ - cmpeq r8, #44, 28 @ 0x2c0 │ │ │ │ + cmpeq r8, #108, 28 @ 0x6c0 │ │ │ │ + cmpeq r8, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b abfa08 <__cxa_atexit@plt+0xab348c> │ │ │ │ + b abf9d8 <__cxa_atexit@plt+0xab345c> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96f420 <__cxa_atexit@plt+0x962ea4> │ │ │ │ - ldr r7, [pc, #80] @ 96f434 <__cxa_atexit@plt+0x962eb8> │ │ │ │ + bhi 96f3f0 <__cxa_atexit@plt+0x962e74> │ │ │ │ + ldr r7, [pc, #80] @ 96f404 <__cxa_atexit@plt+0x962e88> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 96f40c <__cxa_atexit@plt+0x962e90> │ │ │ │ - ldr r3, [pc, #64] @ 96f438 <__cxa_atexit@plt+0x962ebc> │ │ │ │ + beq 96f3dc <__cxa_atexit@plt+0x962e60> │ │ │ │ + ldr r3, [pc, #64] @ 96f408 <__cxa_atexit@plt+0x962e8c> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96f418 <__cxa_atexit@plt+0x962e9c> │ │ │ │ - b 96f478 <__cxa_atexit@plt+0x962efc> │ │ │ │ + beq 96f3e8 <__cxa_atexit@plt+0x962e6c> │ │ │ │ + b 96f448 <__cxa_atexit@plt+0x962ecc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96f43c <__cxa_atexit@plt+0x962ec0> │ │ │ │ + ldr r7, [pc, #20] @ 96f40c <__cxa_atexit@plt+0x962e90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq r8, #240, 26 @ 0x3c00 │ │ │ │ + cmpeq r8, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 96f46c <__cxa_atexit@plt+0x962ef0> │ │ │ │ + ldr r3, [pc, #28] @ 96f43c <__cxa_atexit@plt+0x962ec0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 96f464 <__cxa_atexit@plt+0x962ee8> │ │ │ │ - b 96f478 <__cxa_atexit@plt+0x962efc> │ │ │ │ + beq 96f434 <__cxa_atexit@plt+0x962eb8> │ │ │ │ + b 96f448 <__cxa_atexit@plt+0x962ecc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ and r1, r7, #3 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 96f4b0 <__cxa_atexit@plt+0x962f34> │ │ │ │ + beq 96f480 <__cxa_atexit@plt+0x962f04> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 96f4c8 <__cxa_atexit@plt+0x962f4c> │ │ │ │ + bne 96f498 <__cxa_atexit@plt+0x962f1c> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96f4f4 <__cxa_atexit@plt+0x962f78> │ │ │ │ - ldr lr, [pc, #96] @ 96f508 <__cxa_atexit@plt+0x962f8c> │ │ │ │ + bcc 96f4c4 <__cxa_atexit@plt+0x962f48> │ │ │ │ + ldr lr, [pc, #96] @ 96f4d8 <__cxa_atexit@plt+0x962f5c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldrd r0, [r7, #25] │ │ │ │ - b 96f4dc <__cxa_atexit@plt+0x962f60> │ │ │ │ + b 96f4ac <__cxa_atexit@plt+0x962f30> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96f4f4 <__cxa_atexit@plt+0x962f78> │ │ │ │ - ldr lr, [pc, #68] @ 96f504 <__cxa_atexit@plt+0x962f88> │ │ │ │ + bcc 96f4c4 <__cxa_atexit@plt+0x962f48> │ │ │ │ + ldr lr, [pc, #68] @ 96f4d4 <__cxa_atexit@plt+0x962f58> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldrd r0, [r7, #14] │ │ │ │ - b 96f4dc <__cxa_atexit@plt+0x962f60> │ │ │ │ + b 96f4ac <__cxa_atexit@plt+0x962f30> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96f4f4 <__cxa_atexit@plt+0x962f78> │ │ │ │ - ldr lr, [pc, #40] @ 96f500 <__cxa_atexit@plt+0x962f84> │ │ │ │ + bcc 96f4c4 <__cxa_atexit@plt+0x962f48> │ │ │ │ + ldr lr, [pc, #40] @ 96f4d0 <__cxa_atexit@plt+0x962f54> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldrd r0, [r7, #11] │ │ │ │ ldr r2, [r5, #4]! │ │ │ │ sub r7, r6, #7 │ │ │ │ str r0, [r3, #8] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r1, [r3, #12] │ │ │ │ bx r2 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #124, 22 @ 0x1f000 │ │ │ │ - cmneq pc, #148, 22 @ 0x25000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ cmneq pc, #172, 22 @ 0x2b000 │ │ │ │ + cmneq pc, #196, 22 @ 0x31000 │ │ │ │ + cmneq pc, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96f550 <__cxa_atexit@plt+0x962fd4> │ │ │ │ - ldr r7, [pc, #52] @ 96f560 <__cxa_atexit@plt+0x962fe4> │ │ │ │ + bhi 96f520 <__cxa_atexit@plt+0x962fa4> │ │ │ │ + ldr r7, [pc, #52] @ 96f530 <__cxa_atexit@plt+0x962fb4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 96f544 <__cxa_atexit@plt+0x962fc8> │ │ │ │ + beq 96f514 <__cxa_atexit@plt+0x962f98> │ │ │ │ mov r7, r9 │ │ │ │ - b 96f570 <__cxa_atexit@plt+0x962ff4> │ │ │ │ + b 96f540 <__cxa_atexit@plt+0x962fc4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96f564 <__cxa_atexit@plt+0x962fe8> │ │ │ │ + ldr r7, [pc, #12] @ 96f534 <__cxa_atexit@plt+0x962fb8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #200, 24 @ 0xc800 │ │ │ │ + cmpeq r8, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ sub r3, r5, #4 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 96f5c0 <__cxa_atexit@plt+0x963044> │ │ │ │ + beq 96f590 <__cxa_atexit@plt+0x963014> │ │ │ │ cmp r0, #3 │ │ │ │ - bne 96f5ec <__cxa_atexit@plt+0x963070> │ │ │ │ - ldr lr, [pc, #168] @ 96f644 <__cxa_atexit@plt+0x9630c8> │ │ │ │ + bne 96f5bc <__cxa_atexit@plt+0x963040> │ │ │ │ + ldr lr, [pc, #168] @ 96f614 <__cxa_atexit@plt+0x963098> │ │ │ │ ldr r0, [r2, #25] │ │ │ │ ldr r9, [r2, #29] │ │ │ │ add lr, pc, lr │ │ │ │ cmp r1, #0 │ │ │ │ str lr, [r5, #-4] │ │ │ │ stm r5, {r0, r9} │ │ │ │ - beq 96f628 <__cxa_atexit@plt+0x9630ac> │ │ │ │ - ldr r3, [pc, #140] @ 96f648 <__cxa_atexit@plt+0x9630cc> │ │ │ │ + beq 96f5f8 <__cxa_atexit@plt+0x96307c> │ │ │ │ + ldr r3, [pc, #140] @ 96f618 <__cxa_atexit@plt+0x96309c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 96f614 <__cxa_atexit@plt+0x963098> │ │ │ │ - ldr lr, [pc, #116] @ 96f63c <__cxa_atexit@plt+0x9630c0> │ │ │ │ + b 96f5e4 <__cxa_atexit@plt+0x963068> │ │ │ │ + ldr lr, [pc, #116] @ 96f60c <__cxa_atexit@plt+0x963090> │ │ │ │ ldr r0, [r2, #14] │ │ │ │ ldr r9, [r2, #18] │ │ │ │ add lr, pc, lr │ │ │ │ cmp r1, #0 │ │ │ │ str lr, [r5, #-4] │ │ │ │ stm r5, {r0, r9} │ │ │ │ - beq 96f628 <__cxa_atexit@plt+0x9630ac> │ │ │ │ - ldr r3, [pc, #88] @ 96f640 <__cxa_atexit@plt+0x9630c4> │ │ │ │ + beq 96f5f8 <__cxa_atexit@plt+0x96307c> │ │ │ │ + ldr r3, [pc, #88] @ 96f610 <__cxa_atexit@plt+0x963094> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 96f614 <__cxa_atexit@plt+0x963098> │ │ │ │ - ldr lr, [pc, #64] @ 96f634 <__cxa_atexit@plt+0x9630b8> │ │ │ │ + b 96f5e4 <__cxa_atexit@plt+0x963068> │ │ │ │ + ldr lr, [pc, #64] @ 96f604 <__cxa_atexit@plt+0x963088> │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r9, [r2, #15] │ │ │ │ add lr, pc, lr │ │ │ │ cmp r1, #0 │ │ │ │ str lr, [r5, #-4] │ │ │ │ stm r5, {r0, r9} │ │ │ │ - beq 96f628 <__cxa_atexit@plt+0x9630ac> │ │ │ │ - ldr r3, [pc, #36] @ 96f638 <__cxa_atexit@plt+0x9630bc> │ │ │ │ + beq 96f5f8 <__cxa_atexit@plt+0x96307c> │ │ │ │ + ldr r3, [pc, #36] @ 96f608 <__cxa_atexit@plt+0x96308c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ b 87483c <__cxa_atexit@plt+0x8682c0> │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -2460723,587 +2460711,587 @@ │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 96f670 <__cxa_atexit@plt+0x9630f4> │ │ │ │ + ldr r3, [pc, #20] @ 96f640 <__cxa_atexit@plt+0x9630c4> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 87483c <__cxa_atexit@plt+0x8682c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 96f6a8 <__cxa_atexit@plt+0x96312c> │ │ │ │ + ldr r2, [pc, #36] @ 96f678 <__cxa_atexit@plt+0x9630fc> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 96f6ac <__cxa_atexit@plt+0x963130> │ │ │ │ + ldr r3, [pc, #24] @ 96f67c <__cxa_atexit@plt+0x963100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #16, 18 @ 0x40000 │ │ │ │ - cmneq pc, #12, 18 @ 0x30000 │ │ │ │ + cmneq pc, #64, 18 @ 0x100000 │ │ │ │ + cmneq pc, #60, 18 @ 0xf0000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 96f6d4 <__cxa_atexit@plt+0x963158> │ │ │ │ + ldr r3, [pc, #20] @ 96f6a4 <__cxa_atexit@plt+0x963128> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 87483c <__cxa_atexit@plt+0x8682c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 96f70c <__cxa_atexit@plt+0x963190> │ │ │ │ + ldr r2, [pc, #36] @ 96f6dc <__cxa_atexit@plt+0x963160> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 96f710 <__cxa_atexit@plt+0x963194> │ │ │ │ + ldr r3, [pc, #24] @ 96f6e0 <__cxa_atexit@plt+0x963164> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #172, 16 @ 0xac0000 │ │ │ │ - cmneq pc, #168, 16 @ 0xa80000 │ │ │ │ + cmneq pc, #220, 16 @ 0xdc0000 │ │ │ │ + cmneq pc, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 96f738 <__cxa_atexit@plt+0x9631bc> │ │ │ │ + ldr r3, [pc, #20] @ 96f708 <__cxa_atexit@plt+0x96318c> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 87483c <__cxa_atexit@plt+0x8682c0> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 96f770 <__cxa_atexit@plt+0x9631f4> │ │ │ │ + ldr r2, [pc, #36] @ 96f740 <__cxa_atexit@plt+0x9631c4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 96f774 <__cxa_atexit@plt+0x9631f8> │ │ │ │ + ldr r3, [pc, #24] @ 96f744 <__cxa_atexit@plt+0x9631c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #72, 16 @ 0x480000 │ │ │ │ - cmneq pc, #68, 16 @ 0x440000 │ │ │ │ + cmneq pc, #120, 16 @ 0x780000 │ │ │ │ + cmneq pc, #116, 16 @ 0x740000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96f7d8 <__cxa_atexit@plt+0x96325c> │ │ │ │ + bhi 96f7a8 <__cxa_atexit@plt+0x96322c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 96f7f4 <__cxa_atexit@plt+0x963278> │ │ │ │ + ldr r2, [pc, #88] @ 96f7c4 <__cxa_atexit@plt+0x963248> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96f7e0 <__cxa_atexit@plt+0x963264> │ │ │ │ - ldr r7, [pc, #68] @ 96f7f8 <__cxa_atexit@plt+0x96327c> │ │ │ │ + bhi 96f7b0 <__cxa_atexit@plt+0x963234> │ │ │ │ + ldr r7, [pc, #68] @ 96f7c8 <__cxa_atexit@plt+0x96324c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 96f7cc <__cxa_atexit@plt+0x963250> │ │ │ │ + beq 96f79c <__cxa_atexit@plt+0x963220> │ │ │ │ mov r7, r9 │ │ │ │ - b 96f8a0 <__cxa_atexit@plt+0x963324> │ │ │ │ + b 96f870 <__cxa_atexit@plt+0x9632f4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96f7fc <__cxa_atexit@plt+0x963280> │ │ │ │ + ldr r7, [pc, #20] @ 96f7cc <__cxa_atexit@plt+0x963250> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #108, 14 @ 0x1b00000 │ │ │ │ + cmneq pc, #156, 14 @ 0x2700000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq r8, #56, 20 @ 0x38000 │ │ │ │ + cmpeq r8, #104, 20 @ 0x68000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96f830 <__cxa_atexit@plt+0x9632b4> │ │ │ │ + bhi 96f800 <__cxa_atexit@plt+0x963284> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 96f838 <__cxa_atexit@plt+0x9632bc> │ │ │ │ + ldr r2, [pc, #24] @ 96f808 <__cxa_atexit@plt+0x96328c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cd3190 <__cxa_atexit@plt+0xcc6c14> │ │ │ │ + b cd3160 <__cxa_atexit@plt+0xcc6be4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #232, 12 @ 0xe800000 │ │ │ │ + cmneq pc, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96f880 <__cxa_atexit@plt+0x963304> │ │ │ │ - ldr r7, [pc, #52] @ 96f890 <__cxa_atexit@plt+0x963314> │ │ │ │ + bhi 96f850 <__cxa_atexit@plt+0x9632d4> │ │ │ │ + ldr r7, [pc, #52] @ 96f860 <__cxa_atexit@plt+0x9632e4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 96f874 <__cxa_atexit@plt+0x9632f8> │ │ │ │ + beq 96f844 <__cxa_atexit@plt+0x9632c8> │ │ │ │ mov r7, r9 │ │ │ │ - b 96f8a0 <__cxa_atexit@plt+0x963324> │ │ │ │ + b 96f870 <__cxa_atexit@plt+0x9632f4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 96f894 <__cxa_atexit@plt+0x963318> │ │ │ │ + ldr r7, [pc, #12] @ 96f864 <__cxa_atexit@plt+0x9632e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #156, 18 @ 0x270000 │ │ │ │ + cmpeq r8, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96f8fc <__cxa_atexit@plt+0x963380> │ │ │ │ + bne 96f8cc <__cxa_atexit@plt+0x963350> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #116] @ 96f930 <__cxa_atexit@plt+0x9633b4> │ │ │ │ + ldr r2, [pc, #116] @ 96f900 <__cxa_atexit@plt+0x963384> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r9, [r5, #8] │ │ │ │ - bhi 96f91c <__cxa_atexit@plt+0x9633a0> │ │ │ │ - ldr r7, [pc, #80] @ 96f934 <__cxa_atexit@plt+0x9633b8> │ │ │ │ + bhi 96f8ec <__cxa_atexit@plt+0x963370> │ │ │ │ + ldr r7, [pc, #80] @ 96f904 <__cxa_atexit@plt+0x963388> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 96f910 <__cxa_atexit@plt+0x963394> │ │ │ │ + beq 96f8e0 <__cxa_atexit@plt+0x963364> │ │ │ │ mov r7, r9 │ │ │ │ - b 96f570 <__cxa_atexit@plt+0x962ff4> │ │ │ │ - ldr r7, [pc, #56] @ 96f93c <__cxa_atexit@plt+0x9633c0> │ │ │ │ + b 96f540 <__cxa_atexit@plt+0x962fc4> │ │ │ │ + ldr r7, [pc, #56] @ 96f90c <__cxa_atexit@plt+0x963390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96f938 <__cxa_atexit@plt+0x9633bc> │ │ │ │ + ldr r7, [pc, #20] @ 96f908 <__cxa_atexit@plt+0x96338c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - cmpeq r8, #248, 16 @ 0xf80000 │ │ │ │ - cmneq pc, #16, 12 @ 0x1000000 │ │ │ │ + cmpeq r8, #40, 18 @ 0xa0000 │ │ │ │ + cmneq pc, #64, 12 @ 0x4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r7, [r2, #4]! │ │ │ │ and r3, r1, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96f9c0 <__cxa_atexit@plt+0x963444> │ │ │ │ + bne 96f990 <__cxa_atexit@plt+0x963414> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 96f9ec <__cxa_atexit@plt+0x963470> │ │ │ │ + bcc 96f9bc <__cxa_atexit@plt+0x963440> │ │ │ │ ldr r2, [r2, #4] │ │ │ │ - ldr r1, [pc, #136] @ 96fa04 <__cxa_atexit@plt+0x963488> │ │ │ │ - ldr lr, [pc, #136] @ 96fa08 <__cxa_atexit@plt+0x96348c> │ │ │ │ + ldr r1, [pc, #136] @ 96f9d4 <__cxa_atexit@plt+0x963458> │ │ │ │ + ldr lr, [pc, #136] @ 96f9d8 <__cxa_atexit@plt+0x96345c> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r7, [r6, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ - ldr r2, [pc, #112] @ 96fa0c <__cxa_atexit@plt+0x963490> │ │ │ │ + ldr r2, [pc, #112] @ 96f9dc <__cxa_atexit@plt+0x963460> │ │ │ │ mov r7, r6 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r7, #16]! │ │ │ │ add lr, r6, #24 │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #56] @ 96fa00 <__cxa_atexit@plt+0x963484> │ │ │ │ + ldr r3, [pc, #56] @ 96f9d0 <__cxa_atexit@plt+0x963454> │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - beq 96f9e0 <__cxa_atexit@plt+0x963464> │ │ │ │ + beq 96f9b0 <__cxa_atexit@plt+0x963434> │ │ │ │ mov r5, r2 │ │ │ │ - b 96f8a0 <__cxa_atexit@plt+0x963324> │ │ │ │ + b 96f870 <__cxa_atexit@plt+0x9632f4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ @ instruction: 0xfffffe64 │ │ │ │ - cmneq pc, #128, 10 @ 0x20000000 │ │ │ │ + cmneq pc, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96fa58 <__cxa_atexit@plt+0x9634dc> │ │ │ │ - ldr r2, [pc, #52] @ 96fa60 <__cxa_atexit@plt+0x9634e4> │ │ │ │ - ldr r1, [pc, #52] @ 96fa64 <__cxa_atexit@plt+0x9634e8> │ │ │ │ + bhi 96fa28 <__cxa_atexit@plt+0x9634ac> │ │ │ │ + ldr r2, [pc, #52] @ 96fa30 <__cxa_atexit@plt+0x9634b4> │ │ │ │ + ldr r1, [pc, #52] @ 96fa34 <__cxa_atexit@plt+0x9634b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #48] @ 96fa68 <__cxa_atexit@plt+0x9634ec> │ │ │ │ + ldr r0, [pc, #48] @ 96fa38 <__cxa_atexit@plt+0x9634bc> │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r1, #1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r0, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmpeq r8, #232, 14 @ 0x3a00000 │ │ │ │ - cmneq pc, #196, 8 @ 0xc4000000 │ │ │ │ + cmpeq r8, #24, 16 @ 0x180000 │ │ │ │ + cmneq pc, #244, 8 @ 0xf4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 96fa8c <__cxa_atexit@plt+0x963510> │ │ │ │ + ldr r3, [pc, #16] @ 96fa5c <__cxa_atexit@plt+0x9634e0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ b 8743e0 <__cxa_atexit@plt+0x867e64> │ │ │ │ - cmneq pc, #8, 26 @ 0x200 │ │ │ │ + cmneq pc, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96faf0 <__cxa_atexit@plt+0x963574> │ │ │ │ + bhi 96fac0 <__cxa_atexit@plt+0x963544> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 96fb0c <__cxa_atexit@plt+0x963590> │ │ │ │ + ldr r2, [pc, #88] @ 96fadc <__cxa_atexit@plt+0x963560> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96faf8 <__cxa_atexit@plt+0x96357c> │ │ │ │ - ldr r7, [pc, #68] @ 96fb10 <__cxa_atexit@plt+0x963594> │ │ │ │ + bhi 96fac8 <__cxa_atexit@plt+0x96354c> │ │ │ │ + ldr r7, [pc, #68] @ 96fae0 <__cxa_atexit@plt+0x963564> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 96fae4 <__cxa_atexit@plt+0x963568> │ │ │ │ + beq 96fab4 <__cxa_atexit@plt+0x963538> │ │ │ │ mov r7, r9 │ │ │ │ - b 96f8a0 <__cxa_atexit@plt+0x963324> │ │ │ │ + b 96f870 <__cxa_atexit@plt+0x9632f4> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 96fb14 <__cxa_atexit@plt+0x963598> │ │ │ │ + ldr r7, [pc, #20] @ 96fae4 <__cxa_atexit@plt+0x963568> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #84, 8 @ 0x54000000 │ │ │ │ + cmneq pc, #132, 8 @ 0x84000000 │ │ │ │ @ instruction: 0xfffffdcc │ │ │ │ - cmpeq r8, #32, 14 @ 0x800000 │ │ │ │ + cmpeq r8, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 96fb98 <__cxa_atexit@plt+0x96361c> │ │ │ │ + bhi 96fb68 <__cxa_atexit@plt+0x9635ec> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #112] @ 96fbb0 <__cxa_atexit@plt+0x963634> │ │ │ │ + ldr r1, [pc, #112] @ 96fb80 <__cxa_atexit@plt+0x963604> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96fba4 <__cxa_atexit@plt+0x963628> │ │ │ │ - ldr r2, [pc, #92] @ 96fbb4 <__cxa_atexit@plt+0x963638> │ │ │ │ + bhi 96fb74 <__cxa_atexit@plt+0x9635f8> │ │ │ │ + ldr r2, [pc, #92] @ 96fb84 <__cxa_atexit@plt+0x963608> │ │ │ │ str r7, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ - beq 96fb88 <__cxa_atexit@plt+0x96360c> │ │ │ │ + beq 96fb58 <__cxa_atexit@plt+0x9635dc> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 96fc64 <__cxa_atexit@plt+0x9636e8> │ │ │ │ + b 96fc34 <__cxa_atexit@plt+0x9636b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #200, 6 @ 0x20000003 │ │ │ │ + cmneq pc, #248, 6 @ 0xe0000003 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 96fbe8 <__cxa_atexit@plt+0x96366c> │ │ │ │ + bhi 96fbb8 <__cxa_atexit@plt+0x96363c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 96fbf0 <__cxa_atexit@plt+0x963674> │ │ │ │ + ldr r2, [pc, #24] @ 96fbc0 <__cxa_atexit@plt+0x963644> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cd3190 <__cxa_atexit@plt+0xcc6c14> │ │ │ │ + b cd3160 <__cxa_atexit@plt+0xcc6be4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq pc, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 96fc4c <__cxa_atexit@plt+0x9636d0> │ │ │ │ - ldr r2, [pc, #64] @ 96fc58 <__cxa_atexit@plt+0x9636dc> │ │ │ │ + bhi 96fc1c <__cxa_atexit@plt+0x9636a0> │ │ │ │ + ldr r2, [pc, #64] @ 96fc28 <__cxa_atexit@plt+0x9636ac> │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r1, [r3, #-4] │ │ │ │ str r7, [r3, #-12] │ │ │ │ - beq 96fc40 <__cxa_atexit@plt+0x9636c4> │ │ │ │ + beq 96fc10 <__cxa_atexit@plt+0x963694> │ │ │ │ mov r7, r8 │ │ │ │ - b 96fc64 <__cxa_atexit@plt+0x9636e8> │ │ │ │ + b 96fc34 <__cxa_atexit@plt+0x9636b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96fcb8 <__cxa_atexit@plt+0x96373c> │ │ │ │ - ldr r3, [pc, #112] @ 96fce8 <__cxa_atexit@plt+0x96376c> │ │ │ │ + bne 96fc88 <__cxa_atexit@plt+0x96370c> │ │ │ │ + ldr r3, [pc, #112] @ 96fcb8 <__cxa_atexit@plt+0x96373c> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ stm r5, {r3, r7} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ str r9, [r5, #12] │ │ │ │ - bhi 96fcd8 <__cxa_atexit@plt+0x96375c> │ │ │ │ - ldr r7, [pc, #76] @ 96fcec <__cxa_atexit@plt+0x963770> │ │ │ │ + bhi 96fca8 <__cxa_atexit@plt+0x96372c> │ │ │ │ + ldr r7, [pc, #76] @ 96fcbc <__cxa_atexit@plt+0x963740> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 96fccc <__cxa_atexit@plt+0x963750> │ │ │ │ + beq 96fc9c <__cxa_atexit@plt+0x963720> │ │ │ │ mov r7, r9 │ │ │ │ - b 96f570 <__cxa_atexit@plt+0x962ff4> │ │ │ │ + b 96f540 <__cxa_atexit@plt+0x962fc4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 96fcf0 <__cxa_atexit@plt+0x963774> │ │ │ │ + ldr r7, [pc, #16] @ 96fcc0 <__cxa_atexit@plt+0x963744> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff8c8 │ │ │ │ - cmpeq r8, #64, 10 @ 0x10000000 │ │ │ │ + cmpeq r8, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 96fd74 <__cxa_atexit@plt+0x9637f8> │ │ │ │ + bne 96fd44 <__cxa_atexit@plt+0x9637c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 96fda4 <__cxa_atexit@plt+0x963828> │ │ │ │ - ldr r2, [pc, #148] @ 96fdbc <__cxa_atexit@plt+0x963840> │ │ │ │ - ldr lr, [pc, #148] @ 96fdc0 <__cxa_atexit@plt+0x963844> │ │ │ │ + bcc 96fd74 <__cxa_atexit@plt+0x9637f8> │ │ │ │ + ldr r2, [pc, #148] @ 96fd8c <__cxa_atexit@plt+0x963810> │ │ │ │ + ldr lr, [pc, #148] @ 96fd90 <__cxa_atexit@plt+0x963814> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr r8, [pc, #128] @ 96fdc4 <__cxa_atexit@plt+0x963848> │ │ │ │ + ldr r8, [pc, #128] @ 96fd94 <__cxa_atexit@plt+0x963818> │ │ │ │ mov r0, r6 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r0, #16]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r1, [r6, #24] │ │ │ │ str r8, [r6, #28] │ │ │ │ str r0, [r6, #32] │ │ │ │ str r6, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #56] @ 96fdb8 <__cxa_atexit@plt+0x96383c> │ │ │ │ + ldr r2, [pc, #56] @ 96fd88 <__cxa_atexit@plt+0x96380c> │ │ │ │ tst r7, #3 │ │ │ │ ldr r1, [r3, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, #7] │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #12] │ │ │ │ - beq 96fd9c <__cxa_atexit@plt+0x963820> │ │ │ │ - b 96fc64 <__cxa_atexit@plt+0x9636e8> │ │ │ │ + beq 96fd6c <__cxa_atexit@plt+0x9637f0> │ │ │ │ + b 96fc34 <__cxa_atexit@plt+0x9636b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #40 @ 0x28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmneq pc, #216, 2 @ 0x36 │ │ │ │ + cmneq pc, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 96fe6c <__cxa_atexit@plt+0x9638f0> │ │ │ │ - ldr r7, [pc, #172] @ 96fe94 <__cxa_atexit@plt+0x963918> │ │ │ │ + bhi 96fe3c <__cxa_atexit@plt+0x9638c0> │ │ │ │ + ldr r7, [pc, #172] @ 96fe64 <__cxa_atexit@plt+0x9638e8> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ - beq 96fe5c <__cxa_atexit@plt+0x9638e0> │ │ │ │ + beq 96fe2c <__cxa_atexit@plt+0x9638b0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r7, r6, #12 │ │ │ │ cmp r2, r7 │ │ │ │ - bcc 96fe7c <__cxa_atexit@plt+0x963900> │ │ │ │ - ldr lr, [pc, #140] @ 96fe9c <__cxa_atexit@plt+0x963920> │ │ │ │ + bcc 96fe4c <__cxa_atexit@plt+0x9638d0> │ │ │ │ + ldr lr, [pc, #140] @ 96fe6c <__cxa_atexit@plt+0x9638f0> │ │ │ │ ldr r2, [r8, #19] │ │ │ │ ldr r1, [r8, #23] │ │ │ │ ldr r9, [r8, #31] │ │ │ │ ldr r0, [r8, #35] @ 0x23 │ │ │ │ - ldr r3, [pc, #124] @ 96fea0 <__cxa_atexit@plt+0x963924> │ │ │ │ + ldr r3, [pc, #124] @ 96fe70 <__cxa_atexit@plt+0x9638f4> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r6, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r0, [r6, #8] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ - ldr r6, [pc, #92] @ 96fea4 <__cxa_atexit@plt+0x963928> │ │ │ │ + ldr r6, [pc, #92] @ 96fe74 <__cxa_atexit@plt+0x9638f8> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r3, r6, #1 │ │ │ │ mov r6, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 96fe98 <__cxa_atexit@plt+0x96391c> │ │ │ │ + ldr r7, [pc, #36] @ 96fe68 <__cxa_atexit@plt+0x9638ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmpeq r8, #180, 6 @ 0xd0000002 │ │ │ │ + cmpeq r8, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xfffffbf0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmneq pc, #128, 26 @ 0x2000 │ │ │ │ + cmneq pc, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96ff08 <__cxa_atexit@plt+0x96398c> │ │ │ │ - ldr lr, [pc, #72] @ 96ff14 <__cxa_atexit@plt+0x963998> │ │ │ │ + bcc 96fed8 <__cxa_atexit@plt+0x96395c> │ │ │ │ + ldr lr, [pc, #72] @ 96fee4 <__cxa_atexit@plt+0x963968> │ │ │ │ ldr r1, [r7, #19] │ │ │ │ ldr r0, [r7, #23] │ │ │ │ ldr r9, [r7, #31] │ │ │ │ ldr r2, [r7, #35] @ 0x23 │ │ │ │ - ldr r8, [pc, #56] @ 96ff18 <__cxa_atexit@plt+0x96399c> │ │ │ │ + ldr r8, [pc, #56] @ 96fee8 <__cxa_atexit@plt+0x96396c> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r5, #-8] │ │ │ │ stmda r5, {r0, r3} │ │ │ │ str r8, [r5, #-12]! │ │ │ │ - ldr r3, [pc, #28] @ 96ff1c <__cxa_atexit@plt+0x9639a0> │ │ │ │ + ldr r3, [pc, #28] @ 96feec <__cxa_atexit@plt+0x963970> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, #200, 24 @ 0xc800 │ │ │ │ + cmneq pc, #248, 24 @ 0xf800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 96ff98 <__cxa_atexit@plt+0x963a1c> │ │ │ │ - ldr r9, [pc, #96] @ 96ffa4 <__cxa_atexit@plt+0x963a28> │ │ │ │ - ldr r8, [pc, #96] @ 96ffa8 <__cxa_atexit@plt+0x963a2c> │ │ │ │ - ldr lr, [pc, #96] @ 96ffac <__cxa_atexit@plt+0x963a30> │ │ │ │ + bcc 96ff68 <__cxa_atexit@plt+0x9639ec> │ │ │ │ + ldr r9, [pc, #96] @ 96ff74 <__cxa_atexit@plt+0x9639f8> │ │ │ │ + ldr r8, [pc, #96] @ 96ff78 <__cxa_atexit@plt+0x9639fc> │ │ │ │ + ldr lr, [pc, #96] @ 96ff7c <__cxa_atexit@plt+0x963a00> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r9, [r3, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -2461311,170 +2461299,170 @@ │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r8, [r3, #16] │ │ │ │ str r1, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str lr, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #36] @ 96ffb0 <__cxa_atexit@plt+0x963a34> │ │ │ │ + ldr r3, [pc, #36] @ 96ff80 <__cxa_atexit@plt+0x963a04> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xfffffca0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq pc, #120, 24 @ 0x7800 │ │ │ │ + cmneq pc, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 96ffdc <__cxa_atexit@plt+0x963a60> │ │ │ │ + ldr r3, [pc, #24] @ 96ffac <__cxa_atexit@plt+0x963a30> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 96ffe0 <__cxa_atexit@plt+0x963a64> │ │ │ │ + ldr r3, [pc, #12] @ 96ffb0 <__cxa_atexit@plt+0x963a34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ b 8743e0 <__cxa_atexit@plt+0x867e64> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq pc, #232, 14 @ 0x3a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r7, [pc, #104] @ 970060 <__cxa_atexit@plt+0x963ae4> │ │ │ │ + ldr r7, [pc, #104] @ 970030 <__cxa_atexit@plt+0x963ab4> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 970058 <__cxa_atexit@plt+0x963adc> │ │ │ │ - ldr r2, [pc, #72] @ 970064 <__cxa_atexit@plt+0x963ae8> │ │ │ │ + bhi 970028 <__cxa_atexit@plt+0x963aac> │ │ │ │ + ldr r2, [pc, #72] @ 970034 <__cxa_atexit@plt+0x963ab8> │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-4] │ │ │ │ str r7, [r5, #-12] │ │ │ │ - beq 970048 <__cxa_atexit@plt+0x963acc> │ │ │ │ + beq 970018 <__cxa_atexit@plt+0x963a9c> │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b 96fc64 <__cxa_atexit@plt+0x9636e8> │ │ │ │ + b 96fc34 <__cxa_atexit@plt+0x9636b8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ @ instruction: 0xfffffc38 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 970090 <__cxa_atexit@plt+0x963b14> │ │ │ │ + ldr r3, [pc, #24] @ 970060 <__cxa_atexit@plt+0x963ae4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 970094 <__cxa_atexit@plt+0x963b18> │ │ │ │ + ldr r3, [pc, #12] @ 970064 <__cxa_atexit@plt+0x963ae8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ b 8743e0 <__cxa_atexit@plt+0x867e64> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, #4, 14 @ 0x100000 │ │ │ │ + cmneq pc, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9700b8 <__cxa_atexit@plt+0x963b3c> │ │ │ │ + ldr r3, [pc, #16] @ 970088 <__cxa_atexit@plt+0x963b0c> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ b 86a3e8 <__cxa_atexit@plt+0x85de6c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 970108 <__cxa_atexit@plt+0x963b8c> │ │ │ │ + bne 9700d8 <__cxa_atexit@plt+0x963b5c> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ str r3, [r5, #12] │ │ │ │ - bne 97011c <__cxa_atexit@plt+0x963ba0> │ │ │ │ - ldr r2, [pc, #76] @ 970138 <__cxa_atexit@plt+0x963bbc> │ │ │ │ + bne 9700ec <__cxa_atexit@plt+0x963b70> │ │ │ │ + ldr r2, [pc, #76] @ 970108 <__cxa_atexit@plt+0x963b8c> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #8]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - beq 970130 <__cxa_atexit@plt+0x963bb4> │ │ │ │ - b 97014c <__cxa_atexit@plt+0x963bd0> │ │ │ │ - ldr r7, [pc, #44] @ 97013c <__cxa_atexit@plt+0x963bc0> │ │ │ │ + beq 970100 <__cxa_atexit@plt+0x963b84> │ │ │ │ + b 97011c <__cxa_atexit@plt+0x963ba0> │ │ │ │ + ldr r7, [pc, #44] @ 97010c <__cxa_atexit@plt+0x963b90> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 970140 <__cxa_atexit@plt+0x963bc4> │ │ │ │ + ldr r7, [pc, #28] @ 970110 <__cxa_atexit@plt+0x963b94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq pc, #140, 28 @ 0x8c0 │ │ │ │ - cmneq pc, #124, 28 @ 0x7c0 │ │ │ │ + cmneq pc, #188, 28 @ 0xbc0 │ │ │ │ + cmneq pc, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r1, r2, #3 │ │ │ │ mov r3, r5 │ │ │ │ sub r0, r5, #8 │ │ │ │ sub r5, r5, #12 │ │ │ │ and lr, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 9701a4 <__cxa_atexit@plt+0x963c28> │ │ │ │ + beq 970174 <__cxa_atexit@plt+0x963bf8> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 9701d0 <__cxa_atexit@plt+0x963c54> │ │ │ │ - ldr r1, [pc, #160] @ 970220 <__cxa_atexit@plt+0x963ca4> │ │ │ │ + bne 9701a0 <__cxa_atexit@plt+0x963c24> │ │ │ │ + ldr r1, [pc, #160] @ 9701f0 <__cxa_atexit@plt+0x963c74> │ │ │ │ ldr r9, [r2, #29] │ │ │ │ ldr r2, [r2, #25] │ │ │ │ add r1, pc, r1 │ │ │ │ cmp lr, #0 │ │ │ │ str r1, [r5] │ │ │ │ stm r0, {r2, r9} │ │ │ │ - beq 970208 <__cxa_atexit@plt+0x963c8c> │ │ │ │ - ldr r1, [pc, #132] @ 970224 <__cxa_atexit@plt+0x963ca8> │ │ │ │ + beq 9701d8 <__cxa_atexit@plt+0x963c5c> │ │ │ │ + ldr r1, [pc, #132] @ 9701f4 <__cxa_atexit@plt+0x963c78> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9701f8 <__cxa_atexit@plt+0x963c7c> │ │ │ │ - ldr r1, [pc, #108] @ 970218 <__cxa_atexit@plt+0x963c9c> │ │ │ │ + b 9701c8 <__cxa_atexit@plt+0x963c4c> │ │ │ │ + ldr r1, [pc, #108] @ 9701e8 <__cxa_atexit@plt+0x963c6c> │ │ │ │ ldr r9, [r2, #18] │ │ │ │ ldr r2, [r2, #14] │ │ │ │ add r1, pc, r1 │ │ │ │ cmp lr, #0 │ │ │ │ str r1, [r5] │ │ │ │ stm r0, {r2, r9} │ │ │ │ - beq 970208 <__cxa_atexit@plt+0x963c8c> │ │ │ │ - ldr r1, [pc, #80] @ 97021c <__cxa_atexit@plt+0x963ca0> │ │ │ │ + beq 9701d8 <__cxa_atexit@plt+0x963c5c> │ │ │ │ + ldr r1, [pc, #80] @ 9701ec <__cxa_atexit@plt+0x963c70> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9701f8 <__cxa_atexit@plt+0x963c7c> │ │ │ │ - ldr r1, [pc, #56] @ 970210 <__cxa_atexit@plt+0x963c94> │ │ │ │ + b 9701c8 <__cxa_atexit@plt+0x963c4c> │ │ │ │ + ldr r1, [pc, #56] @ 9701e0 <__cxa_atexit@plt+0x963c64> │ │ │ │ ldr r9, [r2, #15] │ │ │ │ ldr r2, [r2, #11] │ │ │ │ add r1, pc, r1 │ │ │ │ cmp lr, #0 │ │ │ │ str r1, [r5] │ │ │ │ stm r0, {r2, r9} │ │ │ │ - beq 970208 <__cxa_atexit@plt+0x963c8c> │ │ │ │ - ldr r1, [pc, #28] @ 970214 <__cxa_atexit@plt+0x963c98> │ │ │ │ + beq 9701d8 <__cxa_atexit@plt+0x963c5c> │ │ │ │ + ldr r1, [pc, #28] @ 9701e4 <__cxa_atexit@plt+0x963c68> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ b 87483c <__cxa_atexit@plt+0x8682c0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -2461482,738 +2461470,738 @@ │ │ │ │ andeq r0, r0, r8, asr #5 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 970248 <__cxa_atexit@plt+0x963ccc> │ │ │ │ + ldr r3, [pc, #16] @ 970218 <__cxa_atexit@plt+0x963c9c> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ b 87483c <__cxa_atexit@plt+0x8682c0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 970274 <__cxa_atexit@plt+0x963cf8> │ │ │ │ - ldr r7, [pc, #140] @ 9702f4 <__cxa_atexit@plt+0x963d78> │ │ │ │ + bne 970244 <__cxa_atexit@plt+0x963cc8> │ │ │ │ + ldr r7, [pc, #140] @ 9702c4 <__cxa_atexit@plt+0x963d48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #108] @ 9702ec <__cxa_atexit@plt+0x963d70> │ │ │ │ + ldr r2, [pc, #108] @ 9702bc <__cxa_atexit@plt+0x963d40> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 9702c0 <__cxa_atexit@plt+0x963d44> │ │ │ │ + beq 970290 <__cxa_atexit@plt+0x963d14> │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r3] │ │ │ │ - bne 9702cc <__cxa_atexit@plt+0x963d50> │ │ │ │ - ldr r2, [pc, #76] @ 9702f0 <__cxa_atexit@plt+0x963d74> │ │ │ │ + bne 97029c <__cxa_atexit@plt+0x963d20> │ │ │ │ + ldr r2, [pc, #76] @ 9702c0 <__cxa_atexit@plt+0x963d44> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ - beq 9702e0 <__cxa_atexit@plt+0x963d64> │ │ │ │ + beq 9702b0 <__cxa_atexit@plt+0x963d34> │ │ │ │ mov r7, r3 │ │ │ │ - b 97014c <__cxa_atexit@plt+0x963bd0> │ │ │ │ + b 97011c <__cxa_atexit@plt+0x963ba0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9702f8 <__cxa_atexit@plt+0x963d7c> │ │ │ │ + ldr r7, [pc, #36] @ 9702c8 <__cxa_atexit@plt+0x963d4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - cmneq pc, #52, 26 @ 0xd00 │ │ │ │ - cmneq pc, #204, 24 @ 0xcc00 │ │ │ │ + cmneq pc, #100, 26 @ 0x1900 │ │ │ │ + cmneq pc, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 97033c <__cxa_atexit@plt+0x963dc0> │ │ │ │ + bne 97030c <__cxa_atexit@plt+0x963d90> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 970358 <__cxa_atexit@plt+0x963ddc> │ │ │ │ + ldr r2, [pc, #48] @ 970328 <__cxa_atexit@plt+0x963dac> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 970350 <__cxa_atexit@plt+0x963dd4> │ │ │ │ - b 97014c <__cxa_atexit@plt+0x963bd0> │ │ │ │ - ldr r7, [pc, #24] @ 97035c <__cxa_atexit@plt+0x963de0> │ │ │ │ + beq 970320 <__cxa_atexit@plt+0x963da4> │ │ │ │ + b 97011c <__cxa_atexit@plt+0x963ba0> │ │ │ │ + ldr r7, [pc, #24] @ 97032c <__cxa_atexit@plt+0x963db0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ - cmneq pc, #92, 24 @ 0x5c00 │ │ │ │ + cmneq pc, #140, 24 @ 0x8c00 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 970380 <__cxa_atexit@plt+0x963e04> │ │ │ │ + ldr r3, [pc, #16] @ 970350 <__cxa_atexit@plt+0x963dd4> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ b 87483c <__cxa_atexit@plt+0x8682c0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9703ac <__cxa_atexit@plt+0x963e30> │ │ │ │ - ldr r7, [pc, #140] @ 97042c <__cxa_atexit@plt+0x963eb0> │ │ │ │ + bne 97037c <__cxa_atexit@plt+0x963e00> │ │ │ │ + ldr r7, [pc, #140] @ 9703fc <__cxa_atexit@plt+0x963e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #108] @ 970424 <__cxa_atexit@plt+0x963ea8> │ │ │ │ + ldr r2, [pc, #108] @ 9703f4 <__cxa_atexit@plt+0x963e78> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 9703f8 <__cxa_atexit@plt+0x963e7c> │ │ │ │ + beq 9703c8 <__cxa_atexit@plt+0x963e4c> │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r3] │ │ │ │ - bne 970404 <__cxa_atexit@plt+0x963e88> │ │ │ │ - ldr r2, [pc, #76] @ 970428 <__cxa_atexit@plt+0x963eac> │ │ │ │ + bne 9703d4 <__cxa_atexit@plt+0x963e58> │ │ │ │ + ldr r2, [pc, #76] @ 9703f8 <__cxa_atexit@plt+0x963e7c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ - beq 970418 <__cxa_atexit@plt+0x963e9c> │ │ │ │ + beq 9703e8 <__cxa_atexit@plt+0x963e6c> │ │ │ │ mov r7, r3 │ │ │ │ - b 97014c <__cxa_atexit@plt+0x963bd0> │ │ │ │ + b 97011c <__cxa_atexit@plt+0x963ba0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 970430 <__cxa_atexit@plt+0x963eb4> │ │ │ │ + ldr r7, [pc, #36] @ 970400 <__cxa_atexit@plt+0x963e84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ - cmneq pc, #252, 22 @ 0x3f000 │ │ │ │ - cmneq pc, #148, 22 @ 0x25000 │ │ │ │ + cmneq pc, #44, 24 @ 0x2c00 │ │ │ │ + cmneq pc, #196, 22 @ 0x31000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 970474 <__cxa_atexit@plt+0x963ef8> │ │ │ │ + bne 970444 <__cxa_atexit@plt+0x963ec8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 970490 <__cxa_atexit@plt+0x963f14> │ │ │ │ + ldr r2, [pc, #48] @ 970460 <__cxa_atexit@plt+0x963ee4> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 970488 <__cxa_atexit@plt+0x963f0c> │ │ │ │ - b 97014c <__cxa_atexit@plt+0x963bd0> │ │ │ │ - ldr r7, [pc, #24] @ 970494 <__cxa_atexit@plt+0x963f18> │ │ │ │ + beq 970458 <__cxa_atexit@plt+0x963edc> │ │ │ │ + b 97011c <__cxa_atexit@plt+0x963ba0> │ │ │ │ + ldr r7, [pc, #24] @ 970464 <__cxa_atexit@plt+0x963ee8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffce0 │ │ │ │ - cmneq pc, #36, 22 @ 0x9000 │ │ │ │ + cmneq pc, #84, 22 @ 0x15000 │ │ │ │ andeq r0, r0, r5, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9704b8 <__cxa_atexit@plt+0x963f3c> │ │ │ │ + ldr r3, [pc, #16] @ 970488 <__cxa_atexit@plt+0x963f0c> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ b 87483c <__cxa_atexit@plt+0x8682c0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9704e4 <__cxa_atexit@plt+0x963f68> │ │ │ │ - ldr r7, [pc, #140] @ 970564 <__cxa_atexit@plt+0x963fe8> │ │ │ │ + bne 9704b4 <__cxa_atexit@plt+0x963f38> │ │ │ │ + ldr r7, [pc, #140] @ 970534 <__cxa_atexit@plt+0x963fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #108] @ 97055c <__cxa_atexit@plt+0x963fe0> │ │ │ │ + ldr r2, [pc, #108] @ 97052c <__cxa_atexit@plt+0x963fb0> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 970530 <__cxa_atexit@plt+0x963fb4> │ │ │ │ + beq 970500 <__cxa_atexit@plt+0x963f84> │ │ │ │ cmp r2, #2 │ │ │ │ str r7, [r3] │ │ │ │ - bne 97053c <__cxa_atexit@plt+0x963fc0> │ │ │ │ - ldr r2, [pc, #76] @ 970560 <__cxa_atexit@plt+0x963fe4> │ │ │ │ + bne 97050c <__cxa_atexit@plt+0x963f90> │ │ │ │ + ldr r2, [pc, #76] @ 970530 <__cxa_atexit@plt+0x963fb4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ - beq 970550 <__cxa_atexit@plt+0x963fd4> │ │ │ │ + beq 970520 <__cxa_atexit@plt+0x963fa4> │ │ │ │ mov r7, r3 │ │ │ │ - b 97014c <__cxa_atexit@plt+0x963bd0> │ │ │ │ + b 97011c <__cxa_atexit@plt+0x963ba0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 970568 <__cxa_atexit@plt+0x963fec> │ │ │ │ + ldr r7, [pc, #36] @ 970538 <__cxa_atexit@plt+0x963fbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffc2c │ │ │ │ - cmneq pc, #196, 20 @ 0xc4000 │ │ │ │ - cmneq pc, #92, 20 @ 0x5c000 │ │ │ │ + cmneq pc, #244, 20 @ 0xf4000 │ │ │ │ + cmneq pc, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 9705ac <__cxa_atexit@plt+0x964030> │ │ │ │ + bne 97057c <__cxa_atexit@plt+0x964000> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #48] @ 9705c8 <__cxa_atexit@plt+0x96404c> │ │ │ │ + ldr r2, [pc, #48] @ 970598 <__cxa_atexit@plt+0x96401c> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 9705c0 <__cxa_atexit@plt+0x964044> │ │ │ │ - b 97014c <__cxa_atexit@plt+0x963bd0> │ │ │ │ - ldr r7, [pc, #24] @ 9705cc <__cxa_atexit@plt+0x964050> │ │ │ │ + beq 970590 <__cxa_atexit@plt+0x964014> │ │ │ │ + b 97011c <__cxa_atexit@plt+0x963ba0> │ │ │ │ + ldr r7, [pc, #24] @ 97059c <__cxa_atexit@plt+0x964020> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ - cmneq pc, #236, 18 @ 0x3b0000 │ │ │ │ - cmpeq r8, #172, 24 @ 0xac00 │ │ │ │ + cmneq pc, #28, 20 @ 0x1c000 │ │ │ │ + cmpeq r8, #220, 24 @ 0xdc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, r5, lsl r0 │ │ │ │ sub sl, r5, #8 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 970630 <__cxa_atexit@plt+0x9640b4> │ │ │ │ + bhi 970600 <__cxa_atexit@plt+0x964084> │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ + bl d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ cmp r0, #0 │ │ │ │ - beq 970628 <__cxa_atexit@plt+0x9640ac> │ │ │ │ - ldr r3, [pc, #52] @ 970638 <__cxa_atexit@plt+0x9640bc> │ │ │ │ - ldr r9, [pc, #52] @ 97063c <__cxa_atexit@plt+0x9640c0> │ │ │ │ - ldr r2, [pc, #52] @ 970640 <__cxa_atexit@plt+0x9640c4> │ │ │ │ + beq 9705f8 <__cxa_atexit@plt+0x96407c> │ │ │ │ + ldr r3, [pc, #52] @ 970608 <__cxa_atexit@plt+0x96408c> │ │ │ │ + ldr r9, [pc, #52] @ 97060c <__cxa_atexit@plt+0x964090> │ │ │ │ + ldr r2, [pc, #52] @ 970610 <__cxa_atexit@plt+0x964094> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r0, [r5, #-4] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, sl │ │ │ │ b 82d324 <__cxa_atexit@plt+0x820da8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #80, 24 @ 0x5000 │ │ │ │ - cmpeq r8, #96, 24 @ 0x6000 │ │ │ │ - cmneq pc, #0, 18 │ │ │ │ - cmpeq r8, #72, 24 @ 0x4800 │ │ │ │ + cmpeq r8, #128, 24 @ 0x8000 │ │ │ │ + cmpeq r8, #144, 24 @ 0x9000 │ │ │ │ + cmneq pc, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq r8, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 97068c <__cxa_atexit@plt+0x964110> │ │ │ │ - ldr r7, [pc, #52] @ 9706a0 <__cxa_atexit@plt+0x964124> │ │ │ │ + bhi 97065c <__cxa_atexit@plt+0x9640e0> │ │ │ │ + ldr r7, [pc, #52] @ 970670 <__cxa_atexit@plt+0x9640f4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 970680 <__cxa_atexit@plt+0x964104> │ │ │ │ + beq 970650 <__cxa_atexit@plt+0x9640d4> │ │ │ │ mov r7, r8 │ │ │ │ - b 9706b4 <__cxa_atexit@plt+0x964138> │ │ │ │ + b 970684 <__cxa_atexit@plt+0x964108> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9706a4 <__cxa_atexit@plt+0x964128> │ │ │ │ + ldr r7, [pc, #16] @ 970674 <__cxa_atexit@plt+0x9640f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r8, #12, 24 @ 0xc00 │ │ │ │ - cmpeq r8, #232, 22 @ 0x3a000 │ │ │ │ + cmpeq r8, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq r8, #24, 24 @ 0x1800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #92] @ 970718 <__cxa_atexit@plt+0x96419c> │ │ │ │ + ldr r3, [pc, #92] @ 9706e8 <__cxa_atexit@plt+0x96416c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9706f8 <__cxa_atexit@plt+0x96417c> │ │ │ │ + beq 9706c8 <__cxa_atexit@plt+0x96414c> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 970700 <__cxa_atexit@plt+0x964184> │ │ │ │ - ldr r3, [pc, #56] @ 97071c <__cxa_atexit@plt+0x9641a0> │ │ │ │ + bne 9706d0 <__cxa_atexit@plt+0x964154> │ │ │ │ + ldr r3, [pc, #56] @ 9706ec <__cxa_atexit@plt+0x964170> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9706f8 <__cxa_atexit@plt+0x96417c> │ │ │ │ - b 970798 <__cxa_atexit@plt+0x96421c> │ │ │ │ + beq 9706c8 <__cxa_atexit@plt+0x96414c> │ │ │ │ + b 970768 <__cxa_atexit@plt+0x9641ec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 970720 <__cxa_atexit@plt+0x9641a4> │ │ │ │ - ldr r0, [pc, #24] @ 970724 <__cxa_atexit@plt+0x9641a8> │ │ │ │ + ldr r7, [pc, #24] @ 9706f0 <__cxa_atexit@plt+0x964174> │ │ │ │ + ldr r0, [pc, #24] @ 9706f4 <__cxa_atexit@plt+0x964178> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ - cmpeq r8, #136, 22 @ 0x22000 │ │ │ │ - cmpeq r8, #132, 22 @ 0x21000 │ │ │ │ - cmpeq r8, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq r8, #184, 22 @ 0x2e000 │ │ │ │ + cmpeq r8, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq r8, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 970760 <__cxa_atexit@plt+0x9641e4> │ │ │ │ - ldr r3, [pc, #52] @ 970780 <__cxa_atexit@plt+0x964204> │ │ │ │ + bne 970730 <__cxa_atexit@plt+0x9641b4> │ │ │ │ + ldr r3, [pc, #52] @ 970750 <__cxa_atexit@plt+0x9641d4> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 970778 <__cxa_atexit@plt+0x9641fc> │ │ │ │ - b 970798 <__cxa_atexit@plt+0x96421c> │ │ │ │ - ldr r7, [pc, #28] @ 970784 <__cxa_atexit@plt+0x964208> │ │ │ │ - ldr r0, [pc, #28] @ 970788 <__cxa_atexit@plt+0x96420c> │ │ │ │ + beq 970748 <__cxa_atexit@plt+0x9641cc> │ │ │ │ + b 970768 <__cxa_atexit@plt+0x9641ec> │ │ │ │ + ldr r7, [pc, #28] @ 970754 <__cxa_atexit@plt+0x9641d8> │ │ │ │ + ldr r0, [pc, #28] @ 970758 <__cxa_atexit@plt+0x9641dc> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r8, #40, 22 @ 0xa000 │ │ │ │ - cmpeq r8, #36, 22 @ 0x9000 │ │ │ │ - cmpeq r8, #4, 22 @ 0x1000 │ │ │ │ + cmpeq r8, #88, 22 @ 0x16000 │ │ │ │ + cmpeq r8, #84, 22 @ 0x15000 │ │ │ │ + cmpeq r8, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 9707d8 <__cxa_atexit@plt+0x96425c> │ │ │ │ + beq 9707a8 <__cxa_atexit@plt+0x96422c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 970830 <__cxa_atexit@plt+0x9642b4> │ │ │ │ + bne 970800 <__cxa_atexit@plt+0x964284> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 970804 <__cxa_atexit@plt+0x964288> │ │ │ │ + beq 9707d4 <__cxa_atexit@plt+0x964258> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r3, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #124] @ 97085c <__cxa_atexit@plt+0x9642e0> │ │ │ │ + ldr r3, [pc, #124] @ 97082c <__cxa_atexit@plt+0x9642b0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 970848 <__cxa_atexit@plt+0x9642cc> │ │ │ │ + beq 970818 <__cxa_atexit@plt+0x96429c> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 970830 <__cxa_atexit@plt+0x9642b4> │ │ │ │ + bne 970800 <__cxa_atexit@plt+0x964284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #84] @ 970860 <__cxa_atexit@plt+0x9642e4> │ │ │ │ + ldr r3, [pc, #84] @ 970830 <__cxa_atexit@plt+0x9642b4> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 970848 <__cxa_atexit@plt+0x9642cc> │ │ │ │ + beq 970818 <__cxa_atexit@plt+0x96429c> │ │ │ │ cmp r3, #0 │ │ │ │ - bne 970830 <__cxa_atexit@plt+0x9642b4> │ │ │ │ + bne 970800 <__cxa_atexit@plt+0x964284> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 970854 <__cxa_atexit@plt+0x9642d8> │ │ │ │ - ldr r0, [pc, #28] @ 970858 <__cxa_atexit@plt+0x9642dc> │ │ │ │ + ldr r7, [pc, #28] @ 970824 <__cxa_atexit@plt+0x9642a8> │ │ │ │ + ldr r0, [pc, #28] @ 970828 <__cxa_atexit@plt+0x9642ac> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq r8, #88, 20 @ 0x58000 │ │ │ │ - cmpeq r8, #84, 20 @ 0x54000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq r8, #136, 20 @ 0x88000 │ │ │ │ + cmpeq r8, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq r8, #44, 20 @ 0x2c000 │ │ │ │ + cmpeq r8, #92, 20 @ 0x5c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 970888 <__cxa_atexit@plt+0x96430c> │ │ │ │ + bne 970858 <__cxa_atexit@plt+0x9642dc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 9708a0 <__cxa_atexit@plt+0x964324> │ │ │ │ - ldr r0, [pc, #16] @ 9708a4 <__cxa_atexit@plt+0x964328> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 970870 <__cxa_atexit@plt+0x9642f4> │ │ │ │ + ldr r0, [pc, #16] @ 970874 <__cxa_atexit@plt+0x9642f8> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #0, 20 │ │ │ │ - cmpeq r8, #252, 18 @ 0x3f0000 │ │ │ │ - cmpeq r8, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq r8, #48, 20 @ 0x30000 │ │ │ │ + cmpeq r8, #44, 20 @ 0x2c000 │ │ │ │ + cmpeq r8, #24, 20 @ 0x18000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9708cc <__cxa_atexit@plt+0x964350> │ │ │ │ + bne 97089c <__cxa_atexit@plt+0x964320> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #4 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - ldr r7, [pc, #16] @ 9708e4 <__cxa_atexit@plt+0x964368> │ │ │ │ - ldr r0, [pc, #16] @ 9708e8 <__cxa_atexit@plt+0x96436c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + ldr r7, [pc, #16] @ 9708b4 <__cxa_atexit@plt+0x964338> │ │ │ │ + ldr r0, [pc, #16] @ 9708b8 <__cxa_atexit@plt+0x96433c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #188, 18 @ 0x2f0000 │ │ │ │ - cmpeq r8, #184, 18 @ 0x2e0000 │ │ │ │ - cmpeq r8, #12, 20 @ 0xc000 │ │ │ │ + cmpeq r8, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq r8, #232, 18 @ 0x3a0000 │ │ │ │ + cmpeq r8, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 97095c <__cxa_atexit@plt+0x9643e0> │ │ │ │ - ldr r7, [pc, #92] @ 970970 <__cxa_atexit@plt+0x9643f4> │ │ │ │ + bhi 97092c <__cxa_atexit@plt+0x9643b0> │ │ │ │ + ldr r7, [pc, #92] @ 970940 <__cxa_atexit@plt+0x9643c4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ - beq 970950 <__cxa_atexit@plt+0x9643d4> │ │ │ │ + beq 970920 <__cxa_atexit@plt+0x9643a4> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr sl, [r8, #3] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #64] @ 970974 <__cxa_atexit@plt+0x9643f8> │ │ │ │ + ldr r7, [pc, #64] @ 970944 <__cxa_atexit@plt+0x9643c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ - ldr r7, [pc, #56] @ 970978 <__cxa_atexit@plt+0x9643fc> │ │ │ │ + ldr r7, [pc, #56] @ 970948 <__cxa_atexit@plt+0x9643cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 81a3c8 <__cxa_atexit@plt+0x80de4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97097c <__cxa_atexit@plt+0x964400> │ │ │ │ + ldr r7, [pc, #24] @ 97094c <__cxa_atexit@plt+0x9643d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, #216, 4 @ 0x8000000d │ │ │ │ - cmneq pc, #208, 4 │ │ │ │ + cmneq pc, #8, 6 @ 0x20000000 │ │ │ │ + cmneq pc, #0, 6 │ │ │ │ + cmpeq r8, #220, 18 @ 0x370000 │ │ │ │ cmpeq r8, #172, 18 @ 0x2b0000 │ │ │ │ - cmpeq r8, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #7] │ │ │ │ ldr sl, [r7, #3] │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #20] @ 9709b4 <__cxa_atexit@plt+0x964438> │ │ │ │ + ldr r3, [pc, #20] @ 970984 <__cxa_atexit@plt+0x964408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - ldr r3, [pc, #12] @ 9709b8 <__cxa_atexit@plt+0x96443c> │ │ │ │ + ldr r3, [pc, #12] @ 970988 <__cxa_atexit@plt+0x96440c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #2 │ │ │ │ b 81a3c8 <__cxa_atexit@plt+0x80de4c> │ │ │ │ - cmneq pc, #108, 4 @ 0xc0000006 │ │ │ │ - cmneq pc, #100, 4 @ 0x40000006 │ │ │ │ - cmpeq r8, #80, 18 @ 0x140000 │ │ │ │ + cmneq pc, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq pc, #148, 4 @ 0x40000009 │ │ │ │ + cmpeq r8, #128, 18 @ 0x200000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 970a2c <__cxa_atexit@plt+0x9644b0> │ │ │ │ - ldr r7, [pc, #92] @ 970a40 <__cxa_atexit@plt+0x9644c4> │ │ │ │ + bhi 9709fc <__cxa_atexit@plt+0x964480> │ │ │ │ + ldr r7, [pc, #92] @ 970a10 <__cxa_atexit@plt+0x964494> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ - beq 970a20 <__cxa_atexit@plt+0x9644a4> │ │ │ │ + beq 9709f0 <__cxa_atexit@plt+0x964474> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr sl, [r8, #3] │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #64] @ 970a44 <__cxa_atexit@plt+0x9644c8> │ │ │ │ + ldr r7, [pc, #64] @ 970a14 <__cxa_atexit@plt+0x964498> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r3, r7, #2 │ │ │ │ - ldr r7, [pc, #56] @ 970a48 <__cxa_atexit@plt+0x9644cc> │ │ │ │ + ldr r7, [pc, #56] @ 970a18 <__cxa_atexit@plt+0x96449c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #2 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ b 81a3c8 <__cxa_atexit@plt+0x80de4c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 970a4c <__cxa_atexit@plt+0x9644d0> │ │ │ │ + ldr r7, [pc, #24] @ 970a1c <__cxa_atexit@plt+0x9644a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmneq pc, #8, 4 @ 0x80000000 │ │ │ │ - cmneq pc, #0, 4 │ │ │ │ - cmpeq r8, #220, 16 @ 0xdc0000 │ │ │ │ + cmneq pc, #56, 4 @ 0x80000003 │ │ │ │ + cmneq pc, #48, 4 │ │ │ │ + cmpeq r8, #12, 18 @ 0x30000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 970ab0 <__cxa_atexit@plt+0x964534> │ │ │ │ - ldr r3, [pc, #80] @ 970ac0 <__cxa_atexit@plt+0x964544> │ │ │ │ + bhi 970a80 <__cxa_atexit@plt+0x964504> │ │ │ │ + ldr r3, [pc, #80] @ 970a90 <__cxa_atexit@plt+0x964514> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 970aa0 <__cxa_atexit@plt+0x964524> │ │ │ │ - ldr r7, [pc, #64] @ 970ac4 <__cxa_atexit@plt+0x964548> │ │ │ │ - ldr r2, [pc, #64] @ 970ac8 <__cxa_atexit@plt+0x96454c> │ │ │ │ + beq 970a70 <__cxa_atexit@plt+0x9644f4> │ │ │ │ + ldr r7, [pc, #64] @ 970a94 <__cxa_atexit@plt+0x964518> │ │ │ │ + ldr r2, [pc, #64] @ 970a98 <__cxa_atexit@plt+0x96451c> │ │ │ │ cmp r3, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 970acc <__cxa_atexit@plt+0x964550> │ │ │ │ + ldr r7, [pc, #20] @ 970a9c <__cxa_atexit@plt+0x964520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq r8, #168, 16 @ 0xa80000 │ │ │ │ - cmneq pc, #132, 26 @ 0x2100 │ │ │ │ - cmpeq r8, #140, 16 @ 0x8c0000 │ │ │ │ + cmpeq r8, #216, 16 @ 0xd80000 │ │ │ │ + cmneq pc, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq r8, #188, 16 @ 0xbc0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #36] @ 970b04 <__cxa_atexit@plt+0x964588> │ │ │ │ - ldr r2, [pc, #36] @ 970b08 <__cxa_atexit@plt+0x96458c> │ │ │ │ + ldr r3, [pc, #36] @ 970ad4 <__cxa_atexit@plt+0x964558> │ │ │ │ + ldr r2, [pc, #36] @ 970ad8 <__cxa_atexit@plt+0x96455c> │ │ │ │ and r7, r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ cmp r7, #2 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #76, 16 @ 0x4c0000 │ │ │ │ - cmneq pc, #40, 26 @ 0xa00 │ │ │ │ + cmpeq r8, #124, 16 @ 0x7c0000 │ │ │ │ + cmneq pc, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 970b6c <__cxa_atexit@plt+0x9645f0> │ │ │ │ - ldr r3, [pc, #80] @ 970b7c <__cxa_atexit@plt+0x964600> │ │ │ │ + bhi 970b3c <__cxa_atexit@plt+0x9645c0> │ │ │ │ + ldr r3, [pc, #80] @ 970b4c <__cxa_atexit@plt+0x9645d0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 970b5c <__cxa_atexit@plt+0x9645e0> │ │ │ │ - ldr r7, [pc, #64] @ 970b80 <__cxa_atexit@plt+0x964604> │ │ │ │ - ldr r2, [pc, #64] @ 970b84 <__cxa_atexit@plt+0x964608> │ │ │ │ + beq 970b2c <__cxa_atexit@plt+0x9645b0> │ │ │ │ + ldr r7, [pc, #64] @ 970b50 <__cxa_atexit@plt+0x9645d4> │ │ │ │ + ldr r2, [pc, #64] @ 970b54 <__cxa_atexit@plt+0x9645d8> │ │ │ │ cmp r3, #2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5] │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 970b88 <__cxa_atexit@plt+0x96460c> │ │ │ │ + ldr r7, [pc, #20] @ 970b58 <__cxa_atexit@plt+0x9645dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq r8, #236, 14 @ 0x3b00000 │ │ │ │ - cmneq pc, #200, 24 @ 0xc800 │ │ │ │ - cmpeq r8, #208, 14 @ 0x3400000 │ │ │ │ - cmpeq r8, #240, 16 @ 0xf00000 │ │ │ │ + cmpeq r8, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq pc, #248, 24 @ 0xf800 │ │ │ │ + cmpeq r8, #0, 16 │ │ │ │ + cmpeq r8, #32, 18 @ 0x80000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 970bd4 <__cxa_atexit@plt+0x964658> │ │ │ │ - ldr r7, [pc, #52] @ 970be8 <__cxa_atexit@plt+0x96466c> │ │ │ │ + bhi 970ba4 <__cxa_atexit@plt+0x964628> │ │ │ │ + ldr r7, [pc, #52] @ 970bb8 <__cxa_atexit@plt+0x96463c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ - beq 970bc8 <__cxa_atexit@plt+0x96464c> │ │ │ │ + beq 970b98 <__cxa_atexit@plt+0x96461c> │ │ │ │ mov r7, r8 │ │ │ │ - b 970bfc <__cxa_atexit@plt+0x964680> │ │ │ │ + b 970bcc <__cxa_atexit@plt+0x964650> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 970bec <__cxa_atexit@plt+0x964670> │ │ │ │ + ldr r7, [pc, #16] @ 970bbc <__cxa_atexit@plt+0x964640> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r8, #176, 16 @ 0xb00000 │ │ │ │ - cmpeq r8, #144, 16 @ 0x900000 │ │ │ │ + cmpeq r8, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq r8, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 970c48 <__cxa_atexit@plt+0x9646cc> │ │ │ │ + beq 970c18 <__cxa_atexit@plt+0x96469c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 970c88 <__cxa_atexit@plt+0x96470c> │ │ │ │ - ldr r3, [pc, #180] @ 970ccc <__cxa_atexit@plt+0x964750> │ │ │ │ + bne 970c58 <__cxa_atexit@plt+0x9646dc> │ │ │ │ + ldr r3, [pc, #180] @ 970c9c <__cxa_atexit@plt+0x964720> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 970c94 <__cxa_atexit@plt+0x964718> │ │ │ │ + beq 970c64 <__cxa_atexit@plt+0x9646e8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 970ca8 <__cxa_atexit@plt+0x96472c> │ │ │ │ - ldr r3, [pc, #156] @ 970cd4 <__cxa_atexit@plt+0x964758> │ │ │ │ + bne 970c78 <__cxa_atexit@plt+0x9646fc> │ │ │ │ + ldr r3, [pc, #156] @ 970ca4 <__cxa_atexit@plt+0x964728> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9f64c0 <__cxa_atexit@plt+0x9e9f44> │ │ │ │ - ldr r2, [pc, #112] @ 970cc0 <__cxa_atexit@plt+0x964744> │ │ │ │ + b 9f6490 <__cxa_atexit@plt+0x9e9f14> │ │ │ │ + ldr r2, [pc, #112] @ 970c90 <__cxa_atexit@plt+0x964714> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 970c9c <__cxa_atexit@plt+0x964720> │ │ │ │ - ldr r3, [pc, #88] @ 970cc4 <__cxa_atexit@plt+0x964748> │ │ │ │ - ldr r7, [pc, #88] @ 970cc8 <__cxa_atexit@plt+0x96474c> │ │ │ │ + beq 970c6c <__cxa_atexit@plt+0x9646f0> │ │ │ │ + ldr r3, [pc, #88] @ 970c94 <__cxa_atexit@plt+0x964718> │ │ │ │ + ldr r7, [pc, #88] @ 970c98 <__cxa_atexit@plt+0x96471c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ addeq r7, r3, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 970cbc <__cxa_atexit@plt+0x964740> │ │ │ │ + ldr r7, [pc, #44] @ 970c8c <__cxa_atexit@plt+0x964710> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 970cb0 <__cxa_atexit@plt+0x964734> │ │ │ │ + b 970c80 <__cxa_atexit@plt+0x964704> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 970cd0 <__cxa_atexit@plt+0x964754> │ │ │ │ + ldr r7, [pc, #32] @ 970ca0 <__cxa_atexit@plt+0x964724> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #204, 12 @ 0xcc00000 │ │ │ │ + cmpeq r8, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ - cmpeq r8, #216, 14 @ 0x3600000 │ │ │ │ - cmpeq r8, #152, 14 @ 0x2600000 │ │ │ │ + cmpeq r8, #8, 16 @ 0x80000 │ │ │ │ + cmpeq r8, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ - cmpeq r8, #4, 14 @ 0x100000 │ │ │ │ + cmpeq r8, #52, 14 @ 0xd00000 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - cmpeq r8, #168, 14 @ 0x2a00000 │ │ │ │ + cmpeq r8, #216, 14 @ 0x3600000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 970d08 <__cxa_atexit@plt+0x96478c> │ │ │ │ - ldr r3, [pc, #40] @ 970d20 <__cxa_atexit@plt+0x9647a4> │ │ │ │ + bne 970cd8 <__cxa_atexit@plt+0x96475c> │ │ │ │ + ldr r3, [pc, #40] @ 970cf0 <__cxa_atexit@plt+0x964774> │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9f64c0 <__cxa_atexit@plt+0x9e9f44> │ │ │ │ - ldr r7, [pc, #12] @ 970d1c <__cxa_atexit@plt+0x9647a0> │ │ │ │ + b 9f6490 <__cxa_atexit@plt+0x9e9f14> │ │ │ │ + ldr r7, [pc, #12] @ 970cec <__cxa_atexit@plt+0x964770> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #160, 12 @ 0xa000000 │ │ │ │ + cmpeq r8, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 970d4c <__cxa_atexit@plt+0x9647d0> │ │ │ │ - ldr r7, [pc, #160] @ 970de0 <__cxa_atexit@plt+0x964864> │ │ │ │ + bne 970d1c <__cxa_atexit@plt+0x9647a0> │ │ │ │ + ldr r7, [pc, #160] @ 970db0 <__cxa_atexit@plt+0x964834> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 970dd0 <__cxa_atexit@plt+0x964854> │ │ │ │ - ldr r8, [pc, #128] @ 970de4 <__cxa_atexit@plt+0x964868> │ │ │ │ - ldr lr, [pc, #128] @ 970de8 <__cxa_atexit@plt+0x96486c> │ │ │ │ - ldr r9, [pc, #128] @ 970dec <__cxa_atexit@plt+0x964870> │ │ │ │ - ldr r0, [pc, #128] @ 970df0 <__cxa_atexit@plt+0x964874> │ │ │ │ + bcc 970da0 <__cxa_atexit@plt+0x964824> │ │ │ │ + ldr r8, [pc, #128] @ 970db4 <__cxa_atexit@plt+0x964838> │ │ │ │ + ldr lr, [pc, #128] @ 970db8 <__cxa_atexit@plt+0x96483c> │ │ │ │ + ldr r9, [pc, #128] @ 970dbc <__cxa_atexit@plt+0x964840> │ │ │ │ + ldr r0, [pc, #128] @ 970dc0 <__cxa_atexit@plt+0x964844> │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr sl, [pc, #112] @ 970df4 <__cxa_atexit@plt+0x964878> │ │ │ │ + ldr sl, [pc, #112] @ 970dc4 <__cxa_atexit@plt+0x964848> │ │ │ │ add r9, r9, #3 │ │ │ │ add r2, r0, #1 │ │ │ │ sub r0, r3, #25 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ add r0, lr, #3 │ │ │ │ @@ -2462229,912 +2462217,912 @@ │ │ │ │ mov r6, r3 │ │ │ │ sub r1, r3, #41 @ 0x29 │ │ │ │ stm lr, {r1, r2, r8} │ │ │ │ bx ip │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq r8, #48, 14 @ 0xc00000 │ │ │ │ - cmpeq r8, #0, 12 │ │ │ │ - cmpeq r8, #36, 12 @ 0x2400000 │ │ │ │ - cmpeq r8, #64, 12 @ 0x4000000 │ │ │ │ - cmneq pc, #32, 4 │ │ │ │ - cmneq pc, #128, 20 @ 0x80000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq r8, #96, 14 @ 0x1800000 │ │ │ │ + cmpeq r8, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq r8, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq r8, #112, 12 @ 0x7000000 │ │ │ │ + cmneq pc, #80, 4 │ │ │ │ + cmneq pc, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 970e2c <__cxa_atexit@plt+0x9648b0> │ │ │ │ - ldr r3, [pc, #36] @ 970e30 <__cxa_atexit@plt+0x9648b4> │ │ │ │ + ldr r2, [pc, #36] @ 970dfc <__cxa_atexit@plt+0x964880> │ │ │ │ + ldr r3, [pc, #36] @ 970e00 <__cxa_atexit@plt+0x964884> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #60, 12 @ 0x3c00000 │ │ │ │ - cmpeq r8, #252, 10 @ 0x3f000000 │ │ │ │ - cmpeq r8, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq r8, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq r8, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq r8, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 970e7c <__cxa_atexit@plt+0x964900> │ │ │ │ - ldr r7, [pc, #52] @ 970e90 <__cxa_atexit@plt+0x964914> │ │ │ │ + bhi 970e4c <__cxa_atexit@plt+0x9648d0> │ │ │ │ + ldr r7, [pc, #52] @ 970e60 <__cxa_atexit@plt+0x9648e4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ - beq 970e70 <__cxa_atexit@plt+0x9648f4> │ │ │ │ + beq 970e40 <__cxa_atexit@plt+0x9648c4> │ │ │ │ mov r7, r8 │ │ │ │ - b 970bfc <__cxa_atexit@plt+0x964680> │ │ │ │ + b 970bcc <__cxa_atexit@plt+0x964650> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 970e94 <__cxa_atexit@plt+0x964918> │ │ │ │ + ldr r7, [pc, #16] @ 970e64 <__cxa_atexit@plt+0x9648e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ - cmpeq r8, #8, 12 @ 0x800000 │ │ │ │ + cmpeq r8, #56, 12 @ 0x3800000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 970f18 <__cxa_atexit@plt+0x96499c> │ │ │ │ - ldr r3, [pc, #112] @ 970f28 <__cxa_atexit@plt+0x9649ac> │ │ │ │ + bhi 970ee8 <__cxa_atexit@plt+0x96496c> │ │ │ │ + ldr r3, [pc, #112] @ 970ef8 <__cxa_atexit@plt+0x96497c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 970ee8 <__cxa_atexit@plt+0x96496c> │ │ │ │ + beq 970eb8 <__cxa_atexit@plt+0x96493c> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 970ef8 <__cxa_atexit@plt+0x96497c> │ │ │ │ + beq 970ec8 <__cxa_atexit@plt+0x96494c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 970f08 <__cxa_atexit@plt+0x96498c> │ │ │ │ - ldr r7, [pc, #80] @ 970f30 <__cxa_atexit@plt+0x9649b4> │ │ │ │ + bne 970ed8 <__cxa_atexit@plt+0x96495c> │ │ │ │ + ldr r7, [pc, #80] @ 970f00 <__cxa_atexit@plt+0x964984> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 970f34 <__cxa_atexit@plt+0x9649b8> │ │ │ │ + ldr r7, [pc, #52] @ 970f04 <__cxa_atexit@plt+0x964988> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 970f2c <__cxa_atexit@plt+0x9649b0> │ │ │ │ + ldr r7, [pc, #28] @ 970efc <__cxa_atexit@plt+0x964980> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 970f38 <__cxa_atexit@plt+0x9649bc> │ │ │ │ + ldr r7, [pc, #24] @ 970f08 <__cxa_atexit@plt+0x96498c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq r8, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq r8, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq r8, #32, 12 @ 0x2000000 │ │ │ │ + cmneq pc, #72, 18 @ 0x120000 │ │ │ │ cmpeq r8, #240, 10 @ 0x3c000000 │ │ │ │ - cmneq pc, #24, 18 @ 0x60000 │ │ │ │ - cmpeq r8, #192, 10 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 970f6c <__cxa_atexit@plt+0x9649f0> │ │ │ │ + beq 970f3c <__cxa_atexit@plt+0x9649c0> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 970f7c <__cxa_atexit@plt+0x964a00> │ │ │ │ - ldr r7, [pc, #48] @ 970f94 <__cxa_atexit@plt+0x964a18> │ │ │ │ + bne 970f4c <__cxa_atexit@plt+0x9649d0> │ │ │ │ + ldr r7, [pc, #48] @ 970f64 <__cxa_atexit@plt+0x9649e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 970f90 <__cxa_atexit@plt+0x964a14> │ │ │ │ + ldr r7, [pc, #28] @ 970f60 <__cxa_atexit@plt+0x9649e4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 970f8c <__cxa_atexit@plt+0x964a10> │ │ │ │ + ldr r7, [pc, #8] @ 970f5c <__cxa_atexit@plt+0x9649e0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #44, 10 @ 0xb000000 │ │ │ │ cmpeq r8, #92, 10 @ 0x17000000 │ │ │ │ - cmneq pc, #180, 16 @ 0xb40000 │ │ │ │ + cmpeq r8, #140, 10 @ 0x23000000 │ │ │ │ + cmneq pc, #228, 16 @ 0xe40000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 971018 <__cxa_atexit@plt+0x964a9c> │ │ │ │ - ldr r3, [pc, #112] @ 971028 <__cxa_atexit@plt+0x964aac> │ │ │ │ + bhi 970fe8 <__cxa_atexit@plt+0x964a6c> │ │ │ │ + ldr r3, [pc, #112] @ 970ff8 <__cxa_atexit@plt+0x964a7c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 970fe8 <__cxa_atexit@plt+0x964a6c> │ │ │ │ + beq 970fb8 <__cxa_atexit@plt+0x964a3c> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 970ff8 <__cxa_atexit@plt+0x964a7c> │ │ │ │ + beq 970fc8 <__cxa_atexit@plt+0x964a4c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 971008 <__cxa_atexit@plt+0x964a8c> │ │ │ │ - ldr r7, [pc, #80] @ 971030 <__cxa_atexit@plt+0x964ab4> │ │ │ │ + bne 970fd8 <__cxa_atexit@plt+0x964a5c> │ │ │ │ + ldr r7, [pc, #80] @ 971000 <__cxa_atexit@plt+0x964a84> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 971034 <__cxa_atexit@plt+0x964ab8> │ │ │ │ + ldr r7, [pc, #52] @ 971004 <__cxa_atexit@plt+0x964a88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 97102c <__cxa_atexit@plt+0x964ab0> │ │ │ │ + ldr r7, [pc, #28] @ 970ffc <__cxa_atexit@plt+0x964a80> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 971038 <__cxa_atexit@plt+0x964abc> │ │ │ │ + ldr r7, [pc, #24] @ 971008 <__cxa_atexit@plt+0x964a8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq r8, #160, 8 @ 0xa0000000 │ │ │ │ + cmpeq r8, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq r8, #32, 10 @ 0x8000000 │ │ │ │ + cmneq pc, #72, 16 @ 0x480000 │ │ │ │ cmpeq r8, #240, 8 @ 0xf0000000 │ │ │ │ - cmneq pc, #24, 16 @ 0x180000 │ │ │ │ - cmpeq r8, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9710bc <__cxa_atexit@plt+0x964b40> │ │ │ │ - ldr r3, [pc, #112] @ 9710cc <__cxa_atexit@plt+0x964b50> │ │ │ │ + bhi 97108c <__cxa_atexit@plt+0x964b10> │ │ │ │ + ldr r3, [pc, #112] @ 97109c <__cxa_atexit@plt+0x964b20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 97108c <__cxa_atexit@plt+0x964b10> │ │ │ │ + beq 97105c <__cxa_atexit@plt+0x964ae0> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97109c <__cxa_atexit@plt+0x964b20> │ │ │ │ + beq 97106c <__cxa_atexit@plt+0x964af0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9710ac <__cxa_atexit@plt+0x964b30> │ │ │ │ - ldr r7, [pc, #80] @ 9710d4 <__cxa_atexit@plt+0x964b58> │ │ │ │ + bne 97107c <__cxa_atexit@plt+0x964b00> │ │ │ │ + ldr r7, [pc, #80] @ 9710a4 <__cxa_atexit@plt+0x964b28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 9710d8 <__cxa_atexit@plt+0x964b5c> │ │ │ │ + ldr r7, [pc, #52] @ 9710a8 <__cxa_atexit@plt+0x964b2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9710d0 <__cxa_atexit@plt+0x964b54> │ │ │ │ + ldr r7, [pc, #28] @ 9710a0 <__cxa_atexit@plt+0x964b24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9710dc <__cxa_atexit@plt+0x964b60> │ │ │ │ + ldr r7, [pc, #24] @ 9710ac <__cxa_atexit@plt+0x964b30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq r8, #64, 8 @ 0x40000000 │ │ │ │ + cmpeq r8, #112, 8 @ 0x70000000 │ │ │ │ + cmpeq r8, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq pc, #164, 14 @ 0x2900000 │ │ │ │ cmpeq r8, #140, 8 @ 0x8c000000 │ │ │ │ - cmneq pc, #116, 14 @ 0x1d00000 │ │ │ │ - cmpeq r8, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 971110 <__cxa_atexit@plt+0x964b94> │ │ │ │ + beq 9710e0 <__cxa_atexit@plt+0x964b64> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 971120 <__cxa_atexit@plt+0x964ba4> │ │ │ │ - ldr r7, [pc, #48] @ 971138 <__cxa_atexit@plt+0x964bbc> │ │ │ │ + bne 9710f0 <__cxa_atexit@plt+0x964b74> │ │ │ │ + ldr r7, [pc, #48] @ 971108 <__cxa_atexit@plt+0x964b8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 971134 <__cxa_atexit@plt+0x964bb8> │ │ │ │ + ldr r7, [pc, #28] @ 971104 <__cxa_atexit@plt+0x964b88> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 971130 <__cxa_atexit@plt+0x964bb4> │ │ │ │ + ldr r7, [pc, #8] @ 971100 <__cxa_atexit@plt+0x964b84> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #204, 6 @ 0x30000003 │ │ │ │ - cmpeq r8, #248, 6 @ 0xe0000003 │ │ │ │ - cmneq pc, #16, 14 @ 0x400000 │ │ │ │ + cmpeq r8, #252, 6 @ 0xf0000003 │ │ │ │ + cmpeq r8, #40, 8 @ 0x28000000 │ │ │ │ + cmneq pc, #64, 14 @ 0x1000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9711bc <__cxa_atexit@plt+0x964c40> │ │ │ │ - ldr r3, [pc, #112] @ 9711cc <__cxa_atexit@plt+0x964c50> │ │ │ │ + bhi 97118c <__cxa_atexit@plt+0x964c10> │ │ │ │ + ldr r3, [pc, #112] @ 97119c <__cxa_atexit@plt+0x964c20> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 97118c <__cxa_atexit@plt+0x964c10> │ │ │ │ + beq 97115c <__cxa_atexit@plt+0x964be0> │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97119c <__cxa_atexit@plt+0x964c20> │ │ │ │ + beq 97116c <__cxa_atexit@plt+0x964bf0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9711ac <__cxa_atexit@plt+0x964c30> │ │ │ │ - ldr r7, [pc, #80] @ 9711d4 <__cxa_atexit@plt+0x964c58> │ │ │ │ + bne 97117c <__cxa_atexit@plt+0x964c00> │ │ │ │ + ldr r7, [pc, #80] @ 9711a4 <__cxa_atexit@plt+0x964c28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 9711d8 <__cxa_atexit@plt+0x964c5c> │ │ │ │ + ldr r7, [pc, #52] @ 9711a8 <__cxa_atexit@plt+0x964c2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9711d0 <__cxa_atexit@plt+0x964c54> │ │ │ │ + ldr r7, [pc, #28] @ 9711a0 <__cxa_atexit@plt+0x964c24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9711dc <__cxa_atexit@plt+0x964c60> │ │ │ │ + ldr r7, [pc, #24] @ 9711ac <__cxa_atexit@plt+0x964c30> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq r8, #64, 6 │ │ │ │ + cmpeq r8, #112, 6 @ 0xc0000001 │ │ │ │ + cmpeq r8, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq pc, #164, 12 @ 0xa400000 │ │ │ │ cmpeq r8, #140, 6 @ 0x30000002 │ │ │ │ - cmneq pc, #116, 12 @ 0x7400000 │ │ │ │ - cmpeq r8, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r0, [r5] │ │ │ │ and r3, r9, #3 │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 971228 <__cxa_atexit@plt+0x964cac> │ │ │ │ + beq 9711f8 <__cxa_atexit@plt+0x964c7c> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 971248 <__cxa_atexit@plt+0x964ccc> │ │ │ │ + bne 971218 <__cxa_atexit@plt+0x964c9c> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 971268 <__cxa_atexit@plt+0x964cec> │ │ │ │ + beq 971238 <__cxa_atexit@plt+0x964cbc> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 971288 <__cxa_atexit@plt+0x964d0c> │ │ │ │ - ldr r7, [pc, #196] @ 9712e4 <__cxa_atexit@plt+0x964d68> │ │ │ │ + bne 971258 <__cxa_atexit@plt+0x964cdc> │ │ │ │ + ldr r7, [pc, #196] @ 9712b4 <__cxa_atexit@plt+0x964d38> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 971278 <__cxa_atexit@plt+0x964cfc> │ │ │ │ + beq 971248 <__cxa_atexit@plt+0x964ccc> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 971298 <__cxa_atexit@plt+0x964d1c> │ │ │ │ - ldr r7, [pc, #152] @ 9712d8 <__cxa_atexit@plt+0x964d5c> │ │ │ │ + bne 971268 <__cxa_atexit@plt+0x964cec> │ │ │ │ + ldr r7, [pc, #152] @ 9712a8 <__cxa_atexit@plt+0x964d2c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 9712a8 <__cxa_atexit@plt+0x964d2c> │ │ │ │ + beq 971278 <__cxa_atexit@plt+0x964cfc> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 9712b8 <__cxa_atexit@plt+0x964d3c> │ │ │ │ - ldr r7, [pc, #112] @ 9712d0 <__cxa_atexit@plt+0x964d54> │ │ │ │ + bne 971288 <__cxa_atexit@plt+0x964d0c> │ │ │ │ + ldr r7, [pc, #112] @ 9712a0 <__cxa_atexit@plt+0x964d24> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 9712e8 <__cxa_atexit@plt+0x964d6c> │ │ │ │ + ldr r7, [pc, #120] @ 9712b8 <__cxa_atexit@plt+0x964d3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #92] @ 9712dc <__cxa_atexit@plt+0x964d60> │ │ │ │ + ldr r7, [pc, #92] @ 9712ac <__cxa_atexit@plt+0x964d30> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #80] @ 9712e0 <__cxa_atexit@plt+0x964d64> │ │ │ │ + ldr r7, [pc, #80] @ 9712b0 <__cxa_atexit@plt+0x964d34> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 9712d4 <__cxa_atexit@plt+0x964d58> │ │ │ │ + ldr r7, [pc, #52] @ 9712a4 <__cxa_atexit@plt+0x964d28> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9712cc <__cxa_atexit@plt+0x964d50> │ │ │ │ + ldr r7, [pc, #28] @ 97129c <__cxa_atexit@plt+0x964d20> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 9712c8 <__cxa_atexit@plt+0x964d4c> │ │ │ │ + ldr r7, [pc, #8] @ 971298 <__cxa_atexit@plt+0x964d1c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #108, 4 @ 0xc0000006 │ │ │ │ - cmpeq r8, #144, 4 │ │ │ │ - cmpeq r8, #148, 4 @ 0x40000009 │ │ │ │ - cmpeq r8, #180, 4 @ 0x4000000b │ │ │ │ - cmpeq r8, #40, 6 @ 0xa0000000 │ │ │ │ - cmpeq r8, #144, 4 │ │ │ │ - cmpeq r8, #32, 4 │ │ │ │ - cmpeq r8, #176, 4 │ │ │ │ - cmneq pc, #168, 10 @ 0x2a000000 │ │ │ │ + cmpeq r8, #156, 4 @ 0xc0000009 │ │ │ │ + cmpeq r8, #192, 4 │ │ │ │ + cmpeq r8, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq r8, #228, 4 @ 0x4000000e │ │ │ │ + cmpeq r8, #88, 6 @ 0x60000001 │ │ │ │ + cmpeq r8, #192, 4 │ │ │ │ + cmpeq r8, #80, 4 │ │ │ │ + cmpeq r8, #224, 4 │ │ │ │ + cmneq pc, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97132c <__cxa_atexit@plt+0x964db0> │ │ │ │ - ldr r7, [pc, #48] @ 97133c <__cxa_atexit@plt+0x964dc0> │ │ │ │ + bhi 9712fc <__cxa_atexit@plt+0x964d80> │ │ │ │ + ldr r7, [pc, #48] @ 97130c <__cxa_atexit@plt+0x964d90> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 971320 <__cxa_atexit@plt+0x964da4> │ │ │ │ + beq 9712f0 <__cxa_atexit@plt+0x964d74> │ │ │ │ mov r7, r8 │ │ │ │ - b 97134c <__cxa_atexit@plt+0x964dd0> │ │ │ │ + b 97131c <__cxa_atexit@plt+0x964da0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 971340 <__cxa_atexit@plt+0x964dc4> │ │ │ │ + ldr r7, [pc, #12] @ 971310 <__cxa_atexit@plt+0x964d94> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq r8, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq r8, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r7, [r7, #11] │ │ │ │ - ldr r1, [pc, #280] @ 971474 <__cxa_atexit@plt+0x964ef8> │ │ │ │ + ldr r1, [pc, #280] @ 971444 <__cxa_atexit@plt+0x964ec8> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ ands r1, r2, #3 │ │ │ │ - beq 9713b8 <__cxa_atexit@plt+0x964e3c> │ │ │ │ - ldr r0, [pc, #256] @ 971478 <__cxa_atexit@plt+0x964efc> │ │ │ │ + beq 971388 <__cxa_atexit@plt+0x964e0c> │ │ │ │ + ldr r0, [pc, #256] @ 971448 <__cxa_atexit@plt+0x964ecc> │ │ │ │ add r0, pc, r0 │ │ │ │ stmda r5, {r0, r2} │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 9713c8 <__cxa_atexit@plt+0x964e4c> │ │ │ │ + beq 971398 <__cxa_atexit@plt+0x964e1c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ - beq 9713d4 <__cxa_atexit@plt+0x964e58> │ │ │ │ + beq 9713a4 <__cxa_atexit@plt+0x964e28> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 9713f4 <__cxa_atexit@plt+0x964e78> │ │ │ │ + bne 9713c4 <__cxa_atexit@plt+0x964e48> │ │ │ │ cmp r1, #3 │ │ │ │ - beq 971414 <__cxa_atexit@plt+0x964e98> │ │ │ │ + beq 9713e4 <__cxa_atexit@plt+0x964e68> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 971434 <__cxa_atexit@plt+0x964eb8> │ │ │ │ - ldr r7, [pc, #232] @ 971498 <__cxa_atexit@plt+0x964f1c> │ │ │ │ + bne 971404 <__cxa_atexit@plt+0x964e88> │ │ │ │ + ldr r7, [pc, #232] @ 971468 <__cxa_atexit@plt+0x964eec> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 971424 <__cxa_atexit@plt+0x964ea8> │ │ │ │ + beq 9713f4 <__cxa_atexit@plt+0x964e78> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 971444 <__cxa_atexit@plt+0x964ec8> │ │ │ │ - ldr r7, [pc, #160] @ 97148c <__cxa_atexit@plt+0x964f10> │ │ │ │ + bne 971414 <__cxa_atexit@plt+0x964e98> │ │ │ │ + ldr r7, [pc, #160] @ 97145c <__cxa_atexit@plt+0x964ee0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ cmp r1, #3 │ │ │ │ - beq 971454 <__cxa_atexit@plt+0x964ed8> │ │ │ │ + beq 971424 <__cxa_atexit@plt+0x964ea8> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 971464 <__cxa_atexit@plt+0x964ee8> │ │ │ │ - ldr r7, [pc, #116] @ 971480 <__cxa_atexit@plt+0x964f04> │ │ │ │ + bne 971434 <__cxa_atexit@plt+0x964eb8> │ │ │ │ + ldr r7, [pc, #116] @ 971450 <__cxa_atexit@plt+0x964ed4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #128] @ 97149c <__cxa_atexit@plt+0x964f20> │ │ │ │ + ldr r7, [pc, #128] @ 97146c <__cxa_atexit@plt+0x964ef0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 971490 <__cxa_atexit@plt+0x964f14> │ │ │ │ + ldr r7, [pc, #100] @ 971460 <__cxa_atexit@plt+0x964ee4> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 971494 <__cxa_atexit@plt+0x964f18> │ │ │ │ + ldr r7, [pc, #88] @ 971464 <__cxa_atexit@plt+0x964ee8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 971488 <__cxa_atexit@plt+0x964f0c> │ │ │ │ + ldr r7, [pc, #60] @ 971458 <__cxa_atexit@plt+0x964edc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 971484 <__cxa_atexit@plt+0x964f08> │ │ │ │ + ldr r7, [pc, #40] @ 971454 <__cxa_atexit@plt+0x964ed8> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97147c <__cxa_atexit@plt+0x964f00> │ │ │ │ + ldr r7, [pc, #16] @ 97144c <__cxa_atexit@plt+0x964ed0> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ - cmpeq r8, #192 @ 0xc0 │ │ │ │ - cmpeq r8, #52, 2 │ │ │ │ - cmpeq r8, #152 @ 0x98 │ │ │ │ - cmpeq r8, #8, 2 │ │ │ │ - cmpeq r8, #124, 2 │ │ │ │ - cmpeq r8, #228 @ 0xe4 │ │ │ │ - cmpeq r8, #116 @ 0x74 │ │ │ │ - cmpeq r8, #32, 2 │ │ │ │ - cmneq pc, #252, 6 @ 0xf0000003 │ │ │ │ + cmpeq r8, #240 @ 0xf0 │ │ │ │ + cmpeq r8, #100, 2 │ │ │ │ + cmpeq r8, #200 @ 0xc8 │ │ │ │ + cmpeq r8, #56, 2 │ │ │ │ + cmpeq r8, #172, 2 @ 0x2b │ │ │ │ + cmpeq r8, #20, 2 │ │ │ │ + cmpeq r8, #164 @ 0xa4 │ │ │ │ + cmpeq r8, #80, 2 │ │ │ │ + cmneq pc, #44, 8 @ 0x2c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #244] @ 9715a4 <__cxa_atexit@plt+0x965028> │ │ │ │ + ldr r2, [pc, #244] @ 971574 <__cxa_atexit@plt+0x964ff8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r7} │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 9714f8 <__cxa_atexit@plt+0x964f7c> │ │ │ │ + beq 9714c8 <__cxa_atexit@plt+0x964f4c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 971504 <__cxa_atexit@plt+0x964f88> │ │ │ │ + beq 9714d4 <__cxa_atexit@plt+0x964f58> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 971524 <__cxa_atexit@plt+0x964fa8> │ │ │ │ + bne 9714f4 <__cxa_atexit@plt+0x964f78> │ │ │ │ cmp r7, #3 │ │ │ │ - beq 971544 <__cxa_atexit@plt+0x964fc8> │ │ │ │ + beq 971514 <__cxa_atexit@plt+0x964f98> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 971564 <__cxa_atexit@plt+0x964fe8> │ │ │ │ - ldr r7, [pc, #212] @ 9715c4 <__cxa_atexit@plt+0x965048> │ │ │ │ + bne 971534 <__cxa_atexit@plt+0x964fb8> │ │ │ │ + ldr r7, [pc, #212] @ 971594 <__cxa_atexit@plt+0x965018> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 971554 <__cxa_atexit@plt+0x964fd8> │ │ │ │ + beq 971524 <__cxa_atexit@plt+0x964fa8> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 971574 <__cxa_atexit@plt+0x964ff8> │ │ │ │ - ldr r7, [pc, #156] @ 9715b8 <__cxa_atexit@plt+0x96503c> │ │ │ │ + bne 971544 <__cxa_atexit@plt+0x964fc8> │ │ │ │ + ldr r7, [pc, #156] @ 971588 <__cxa_atexit@plt+0x96500c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ cmp r7, #3 │ │ │ │ - beq 971584 <__cxa_atexit@plt+0x965008> │ │ │ │ + beq 971554 <__cxa_atexit@plt+0x964fd8> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 971594 <__cxa_atexit@plt+0x965018> │ │ │ │ - ldr r7, [pc, #112] @ 9715ac <__cxa_atexit@plt+0x965030> │ │ │ │ + bne 971564 <__cxa_atexit@plt+0x964fe8> │ │ │ │ + ldr r7, [pc, #112] @ 97157c <__cxa_atexit@plt+0x965000> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #124] @ 9715c8 <__cxa_atexit@plt+0x96504c> │ │ │ │ + ldr r7, [pc, #124] @ 971598 <__cxa_atexit@plt+0x96501c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 9715bc <__cxa_atexit@plt+0x965040> │ │ │ │ + ldr r7, [pc, #96] @ 97158c <__cxa_atexit@plt+0x965010> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 9715c0 <__cxa_atexit@plt+0x965044> │ │ │ │ + ldr r7, [pc, #84] @ 971590 <__cxa_atexit@plt+0x965014> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 9715b4 <__cxa_atexit@plt+0x965038> │ │ │ │ + ldr r7, [pc, #56] @ 971584 <__cxa_atexit@plt+0x965008> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9715b0 <__cxa_atexit@plt+0x965034> │ │ │ │ + ldr r7, [pc, #36] @ 971580 <__cxa_atexit@plt+0x965004> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9715a8 <__cxa_atexit@plt+0x96502c> │ │ │ │ + ldr r7, [pc, #12] @ 971578 <__cxa_atexit@plt+0x964ffc> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - cmpeq r8, #144, 30 @ 0x240 │ │ │ │ - cmpeq r8, #4 │ │ │ │ - cmpeq r8, #104, 30 @ 0x1a0 │ │ │ │ - cmpeq r8, #216, 30 @ 0x360 │ │ │ │ - cmpeq r8, #76 @ 0x4c │ │ │ │ - cmpeq r8, #180, 30 @ 0x2d0 │ │ │ │ - cmpeq r8, #68, 30 @ 0x110 │ │ │ │ - cmpeq r8, #224, 30 @ 0x380 │ │ │ │ - cmneq pc, #204, 4 @ 0xc000000c │ │ │ │ + cmpeq r8, #192, 30 @ 0x300 │ │ │ │ + cmpeq r8, #52 @ 0x34 │ │ │ │ + cmpeq r8, #152, 30 @ 0x260 │ │ │ │ + cmpeq r8, #8 │ │ │ │ + cmpeq r8, #124 @ 0x7c │ │ │ │ + cmpeq r8, #228, 30 @ 0x390 │ │ │ │ + cmpeq r8, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq r8, #16 │ │ │ │ + cmneq pc, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ and r7, r7, #3 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ cmp r7, #2 │ │ │ │ and r3, r3, #3 │ │ │ │ - beq 971614 <__cxa_atexit@plt+0x965098> │ │ │ │ + beq 9715e4 <__cxa_atexit@plt+0x965068> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 971634 <__cxa_atexit@plt+0x9650b8> │ │ │ │ + bne 971604 <__cxa_atexit@plt+0x965088> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 971654 <__cxa_atexit@plt+0x9650d8> │ │ │ │ + beq 971624 <__cxa_atexit@plt+0x9650a8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 971674 <__cxa_atexit@plt+0x9650f8> │ │ │ │ - ldr r7, [pc, #192] @ 9716cc <__cxa_atexit@plt+0x965150> │ │ │ │ + bne 971644 <__cxa_atexit@plt+0x9650c8> │ │ │ │ + ldr r7, [pc, #192] @ 97169c <__cxa_atexit@plt+0x965120> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 971664 <__cxa_atexit@plt+0x9650e8> │ │ │ │ + beq 971634 <__cxa_atexit@plt+0x9650b8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 971684 <__cxa_atexit@plt+0x965108> │ │ │ │ - ldr r7, [pc, #148] @ 9716c0 <__cxa_atexit@plt+0x965144> │ │ │ │ + bne 971654 <__cxa_atexit@plt+0x9650d8> │ │ │ │ + ldr r7, [pc, #148] @ 971690 <__cxa_atexit@plt+0x965114> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ cmp r3, #3 │ │ │ │ - beq 971694 <__cxa_atexit@plt+0x965118> │ │ │ │ + beq 971664 <__cxa_atexit@plt+0x9650e8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9716a4 <__cxa_atexit@plt+0x965128> │ │ │ │ - ldr r7, [pc, #132] @ 9716d0 <__cxa_atexit@plt+0x965154> │ │ │ │ + bne 971674 <__cxa_atexit@plt+0x9650f8> │ │ │ │ + ldr r7, [pc, #132] @ 9716a0 <__cxa_atexit@plt+0x965124> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #120] @ 9716d4 <__cxa_atexit@plt+0x965158> │ │ │ │ + ldr r7, [pc, #120] @ 9716a4 <__cxa_atexit@plt+0x965128> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #88] @ 9716c4 <__cxa_atexit@plt+0x965148> │ │ │ │ + ldr r7, [pc, #88] @ 971694 <__cxa_atexit@plt+0x965118> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 9716c8 <__cxa_atexit@plt+0x96514c> │ │ │ │ + ldr r7, [pc, #76] @ 971698 <__cxa_atexit@plt+0x96511c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 9716bc <__cxa_atexit@plt+0x965140> │ │ │ │ + ldr r7, [pc, #48] @ 97168c <__cxa_atexit@plt+0x965110> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9716b8 <__cxa_atexit@plt+0x96513c> │ │ │ │ + ldr r7, [pc, #28] @ 971688 <__cxa_atexit@plt+0x96510c> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 9716b4 <__cxa_atexit@plt+0x965138> │ │ │ │ + ldr r7, [pc, #8] @ 971684 <__cxa_atexit@plt+0x965108> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #128, 28 @ 0x800 │ │ │ │ - cmpeq r8, #88, 28 @ 0x580 │ │ │ │ - cmpeq r8, #200, 28 @ 0xc80 │ │ │ │ - cmpeq r8, #60, 30 @ 0xf0 │ │ │ │ - cmpeq r8, #164, 28 @ 0xa40 │ │ │ │ - cmpeq r8, #52, 28 @ 0x340 │ │ │ │ - cmpeq r8, #196, 28 @ 0xc40 │ │ │ │ + cmpeq r8, #176, 28 @ 0xb00 │ │ │ │ + cmpeq r8, #136, 28 @ 0x880 │ │ │ │ + cmpeq r8, #248, 28 @ 0xf80 │ │ │ │ + cmpeq r8, #108, 30 @ 0x1b0 │ │ │ │ + cmpeq r8, #212, 28 @ 0xd40 │ │ │ │ + cmpeq r8, #100, 28 @ 0x640 │ │ │ │ cmpeq r8, #244, 28 @ 0xf40 │ │ │ │ - cmneq pc, #188, 2 @ 0x2f │ │ │ │ + cmpeq r8, #36, 30 @ 0x90 │ │ │ │ + cmneq pc, #236, 2 @ 0x3b │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 971718 <__cxa_atexit@plt+0x96519c> │ │ │ │ - ldr r7, [pc, #48] @ 971728 <__cxa_atexit@plt+0x9651ac> │ │ │ │ + bhi 9716e8 <__cxa_atexit@plt+0x96516c> │ │ │ │ + ldr r7, [pc, #48] @ 9716f8 <__cxa_atexit@plt+0x96517c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 97170c <__cxa_atexit@plt+0x965190> │ │ │ │ + beq 9716dc <__cxa_atexit@plt+0x965160> │ │ │ │ mov r7, r8 │ │ │ │ - b 97134c <__cxa_atexit@plt+0x964dd0> │ │ │ │ + b 97131c <__cxa_atexit@plt+0x964da0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 97172c <__cxa_atexit@plt+0x9651b0> │ │ │ │ + ldr r7, [pc, #12] @ 9716fc <__cxa_atexit@plt+0x965180> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc4c │ │ │ │ - cmpeq r8, #92, 28 @ 0x5c0 │ │ │ │ + cmpeq r8, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 971794 <__cxa_atexit@plt+0x965218> │ │ │ │ - ldr r1, [pc, #80] @ 9717a0 <__cxa_atexit@plt+0x965224> │ │ │ │ - ldr r0, [pc, #80] @ 9717a4 <__cxa_atexit@plt+0x965228> │ │ │ │ + bhi 971764 <__cxa_atexit@plt+0x9651e8> │ │ │ │ + ldr r1, [pc, #80] @ 971770 <__cxa_atexit@plt+0x9651f4> │ │ │ │ + ldr r0, [pc, #80] @ 971774 <__cxa_atexit@plt+0x9651f8> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr sl, [r3, #12] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ stmdb r5, {r1, sl} │ │ │ │ - beq 971788 <__cxa_atexit@plt+0x96520c> │ │ │ │ - ldr r3, [pc, #44] @ 9717a8 <__cxa_atexit@plt+0x96522c> │ │ │ │ + beq 971758 <__cxa_atexit@plt+0x9651dc> │ │ │ │ + ldr r3, [pc, #44] @ 971778 <__cxa_atexit@plt+0x9651fc> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b a300f8 <__cxa_atexit@plt+0xa23b7c> │ │ │ │ + b a300c8 <__cxa_atexit@plt+0xa23b4c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmneq pc, #176, 14 @ 0x2c00000 │ │ │ │ - cmneq pc, #220, 18 @ 0x370000 │ │ │ │ + cmneq pc, #224, 14 @ 0x3800000 │ │ │ │ + cmneq pc, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9717d0 <__cxa_atexit@plt+0x965254> │ │ │ │ + ldr r3, [pc, #20] @ 9717a0 <__cxa_atexit@plt+0x965224> │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr sl, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ add r8, r3, #3 │ │ │ │ - b a300f8 <__cxa_atexit@plt+0xa23b7c> │ │ │ │ - cmneq pc, #156, 18 @ 0x270000 │ │ │ │ + b a300c8 <__cxa_atexit@plt+0xa23b4c> │ │ │ │ + cmneq pc, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 971804 <__cxa_atexit@plt+0x965288> │ │ │ │ + bhi 9717d4 <__cxa_atexit@plt+0x965258> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 97180c <__cxa_atexit@plt+0x965290> │ │ │ │ + ldr r2, [pc, #24] @ 9717dc <__cxa_atexit@plt+0x965260> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 985bf4 <__cxa_atexit@plt+0x979678> │ │ │ │ + b 985bc4 <__cxa_atexit@plt+0x979648> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #20, 14 @ 0x500000 │ │ │ │ + cmneq pc, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andeq r0, r0, r3, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 971870 <__cxa_atexit@plt+0x9652f4> │ │ │ │ + bhi 971840 <__cxa_atexit@plt+0x9652c4> │ │ │ │ ldr r8, [r7, #12] │ │ │ │ cmp r8, #0 │ │ │ │ - ble 971850 <__cxa_atexit@plt+0x9652d4> │ │ │ │ - ldr r2, [pc, #64] @ 971878 <__cxa_atexit@plt+0x9652fc> │ │ │ │ + ble 971820 <__cxa_atexit@plt+0x9652a4> │ │ │ │ + ldr r2, [pc, #64] @ 971848 <__cxa_atexit@plt+0x9652cc> │ │ │ │ ldr r7, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ - beq 971864 <__cxa_atexit@plt+0x9652e8> │ │ │ │ + beq 971834 <__cxa_atexit@plt+0x9652b8> │ │ │ │ mov r9, r7 │ │ │ │ - b d1dc08 <__cxa_atexit@plt+0xd1168c> │ │ │ │ - ldr r7, [pc, #36] @ 97187c <__cxa_atexit@plt+0x965300> │ │ │ │ + b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + ldr r7, [pc, #36] @ 97184c <__cxa_atexit@plt+0x9652d0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq pc, #188, 12 @ 0xbc00000 │ │ │ │ + cmneq pc, #236, 12 @ 0xec00000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b d1dc08 <__cxa_atexit@plt+0xd1168c> │ │ │ │ - cmpeq r8, #228, 24 @ 0xe400 │ │ │ │ + b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + cmpeq r8, #20, 26 @ 0x500 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97194c <__cxa_atexit@plt+0x9653d0> │ │ │ │ - ldr r2, [pc, #160] @ 97195c <__cxa_atexit@plt+0x9653e0> │ │ │ │ + bhi 97191c <__cxa_atexit@plt+0x9653a0> │ │ │ │ + ldr r2, [pc, #160] @ 97192c <__cxa_atexit@plt+0x9653b0> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-8]! │ │ │ │ str r9, [r7, #4] │ │ │ │ - beq 971924 <__cxa_atexit@plt+0x9653a8> │ │ │ │ - ldr r1, [pc, #136] @ 971960 <__cxa_atexit@plt+0x9653e4> │ │ │ │ + beq 9718f4 <__cxa_atexit@plt+0x965378> │ │ │ │ + ldr r1, [pc, #136] @ 971930 <__cxa_atexit@plt+0x9653b4> │ │ │ │ ldr r7, [r8, #19] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ tst r9, #3 │ │ │ │ str r7, [r2, #4] │ │ │ │ - beq 971934 <__cxa_atexit@plt+0x9653b8> │ │ │ │ - ldr r1, [pc, #108] @ 971964 <__cxa_atexit@plt+0x9653e8> │ │ │ │ + beq 971904 <__cxa_atexit@plt+0x965388> │ │ │ │ + ldr r1, [pc, #108] @ 971934 <__cxa_atexit@plt+0x9653b8> │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 971944 <__cxa_atexit@plt+0x9653c8> │ │ │ │ + beq 971914 <__cxa_atexit@plt+0x965398> │ │ │ │ str r9, [r5] │ │ │ │ mov r5, #0 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, fp │ │ │ │ str r7, [r3] │ │ │ │ - b 971a74 <__cxa_atexit@plt+0x9654f8> │ │ │ │ + b 971a44 <__cxa_atexit@plt+0x9654c8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 971968 <__cxa_atexit@plt+0x9653ec> │ │ │ │ + ldr r7, [pc, #20] @ 971938 <__cxa_atexit@plt+0x9653bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ - cmpeq r8, #60, 24 @ 0x3c00 │ │ │ │ - cmpeq r8, #20, 24 @ 0x1400 │ │ │ │ + cmpeq r8, #108, 24 @ 0x6c00 │ │ │ │ + cmpeq r8, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #19] │ │ │ │ - ldr r1, [pc, #104] @ 9719ec <__cxa_atexit@plt+0x965470> │ │ │ │ + ldr r1, [pc, #104] @ 9719bc <__cxa_atexit@plt+0x965440> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 9719d0 <__cxa_atexit@plt+0x965454> │ │ │ │ - ldr r1, [pc, #76] @ 9719f0 <__cxa_atexit@plt+0x965474> │ │ │ │ + beq 9719a0 <__cxa_atexit@plt+0x965424> │ │ │ │ + ldr r1, [pc, #76] @ 9719c0 <__cxa_atexit@plt+0x965444> │ │ │ │ mov r2, r5 │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ str r3, [r2, #4] │ │ │ │ - beq 9719e0 <__cxa_atexit@plt+0x965464> │ │ │ │ + beq 9719b0 <__cxa_atexit@plt+0x965434> │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r8, fp │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 971a74 <__cxa_atexit@plt+0x9654f8> │ │ │ │ + b 971a44 <__cxa_atexit@plt+0x9654c8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq r8, #140, 22 @ 0x23000 │ │ │ │ + cmpeq r8, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #64] @ 971a48 <__cxa_atexit@plt+0x9654cc> │ │ │ │ + ldr r1, [pc, #64] @ 971a18 <__cxa_atexit@plt+0x96549c> │ │ │ │ mov r3, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 971a3c <__cxa_atexit@plt+0x9654c0> │ │ │ │ + beq 971a0c <__cxa_atexit@plt+0x965490> │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r8, fp │ │ │ │ - b 971a74 <__cxa_atexit@plt+0x9654f8> │ │ │ │ + b 971a44 <__cxa_atexit@plt+0x9654c8> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #52, 22 @ 0xd000 │ │ │ │ + cmpeq r8, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r8, fp │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - b 971a74 <__cxa_atexit@plt+0x9654f8> │ │ │ │ + b 971a44 <__cxa_atexit@plt+0x9654c8> │ │ │ │ ldr r2, [r5] │ │ │ │ mov fp, r8 │ │ │ │ and r3, r2, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 971b88 <__cxa_atexit@plt+0x96560c> │ │ │ │ + bne 971b58 <__cxa_atexit@plt+0x9655dc> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ and r0, r3, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 971ad4 <__cxa_atexit@plt+0x965558> │ │ │ │ + bne 971aa4 <__cxa_atexit@plt+0x965528> │ │ │ │ ldr r3, [r3, #6] │ │ │ │ ldr r2, [r2, #6] │ │ │ │ tst r3, #3 │ │ │ │ - beq 971c50 <__cxa_atexit@plt+0x9656d4> │ │ │ │ + beq 971c20 <__cxa_atexit@plt+0x9656a4> │ │ │ │ and r7, r2, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 971c28 <__cxa_atexit@plt+0x9656ac> │ │ │ │ + bne 971bf8 <__cxa_atexit@plt+0x96567c> │ │ │ │ add r1, r1, #1 │ │ │ │ and r7, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 971a9c <__cxa_atexit@plt+0x965520> │ │ │ │ + beq 971a6c <__cxa_atexit@plt+0x9654f0> │ │ │ │ mov r7, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ str r1, [r5, #8] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ str r2, [r5, #4] │ │ │ │ cmp lr, r3 │ │ │ │ - bcc 971c9c <__cxa_atexit@plt+0x965720> │ │ │ │ + bcc 971c6c <__cxa_atexit@plt+0x9656f0> │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ - ldr r9, [pc, #492] @ 971ce8 <__cxa_atexit@plt+0x96576c> │ │ │ │ + ldr r9, [pc, #492] @ 971cb8 <__cxa_atexit@plt+0x96573c> │ │ │ │ str r2, [r3, #-4] │ │ │ │ add r9, pc, r9 │ │ │ │ str r9, [r0, #4]! │ │ │ │ add sl, r0, #60 @ 0x3c │ │ │ │ cmp lr, sl │ │ │ │ str r8, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ - bcc 971cb8 <__cxa_atexit@plt+0x96573c> │ │ │ │ - ldr lr, [pc, #492] @ 971d0c <__cxa_atexit@plt+0x965790> │ │ │ │ - ldr r8, [pc, #492] @ 971d10 <__cxa_atexit@plt+0x965794> │ │ │ │ - ldr r9, [pc, #492] @ 971d14 <__cxa_atexit@plt+0x965798> │ │ │ │ + bcc 971c88 <__cxa_atexit@plt+0x96570c> │ │ │ │ + ldr lr, [pc, #492] @ 971cdc <__cxa_atexit@plt+0x965760> │ │ │ │ + ldr r8, [pc, #492] @ 971ce0 <__cxa_atexit@plt+0x965764> │ │ │ │ + ldr r9, [pc, #492] @ 971ce4 <__cxa_atexit@plt+0x965768> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ str r8, [r6, #20]! │ │ │ │ str lr, [r5, #12] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ - ldr r5, [pc, #472] @ 971d18 <__cxa_atexit@plt+0x96579c> │ │ │ │ + ldr r5, [pc, #472] @ 971ce8 <__cxa_atexit@plt+0x96576c> │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r2 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr lr, [pc, #460] @ 971d1c <__cxa_atexit@plt+0x9657a0> │ │ │ │ + ldr lr, [pc, #460] @ 971cec <__cxa_atexit@plt+0x965770> │ │ │ │ add r5, r5, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #8] │ │ │ │ mov r0, r6 │ │ │ │ str lr, [r6, #28] │ │ │ │ str r9, [r0, #16]! │ │ │ │ add lr, r6, #32 │ │ │ │ str r1, [r6, #12] │ │ │ │ str r1, [r6, #24] │ │ │ │ stm lr, {r0, r5, r6} │ │ │ │ str r5, [r6, #44] @ 0x2c │ │ │ │ sub r9, sl, #15 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ - b a39b38 <__cxa_atexit@plt+0xa2d5bc> │ │ │ │ + b a39b08 <__cxa_atexit@plt+0xa2d58c> │ │ │ │ mov r2, r7 │ │ │ │ - ldr r7, [pc, #332] @ 971ce0 <__cxa_atexit@plt+0x965764> │ │ │ │ + ldr r7, [pc, #332] @ 971cb0 <__cxa_atexit@plt+0x965734> │ │ │ │ mov r1, r5 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r8, r7, #1 │ │ │ │ ldr r7, [r1, #12]! │ │ │ │ cmp r0, r3 │ │ │ │ str r8, [r1, #-4] │ │ │ │ - bcc 971c7c <__cxa_atexit@plt+0x965700> │ │ │ │ - ldr sl, [pc, #316] @ 971cf8 <__cxa_atexit@plt+0x96577c> │ │ │ │ - ldr lr, [pc, #316] @ 971cfc <__cxa_atexit@plt+0x965780> │ │ │ │ - ldr r9, [pc, #316] @ 971d00 <__cxa_atexit@plt+0x965784> │ │ │ │ + bcc 971c4c <__cxa_atexit@plt+0x9656d0> │ │ │ │ + ldr sl, [pc, #316] @ 971cc8 <__cxa_atexit@plt+0x96574c> │ │ │ │ + ldr lr, [pc, #316] @ 971ccc <__cxa_atexit@plt+0x965750> │ │ │ │ + ldr r9, [pc, #316] @ 971cd0 <__cxa_atexit@plt+0x965754> │ │ │ │ add sl, pc, sl │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r5, #12] │ │ │ │ str lr, [r6, #4]! │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #296] @ 971d04 <__cxa_atexit@plt+0x965788> │ │ │ │ + ldr r5, [pc, #296] @ 971cd4 <__cxa_atexit@plt+0x965758> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr lr, [pc, #288] @ 971d08 <__cxa_atexit@plt+0x96578c> │ │ │ │ + ldr lr, [pc, #288] @ 971cd8 <__cxa_atexit@plt+0x96575c> │ │ │ │ add r5, r5, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ mov r7, r6 │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r7, #16]! │ │ │ │ str r7, [r6, #32] │ │ │ │ @@ -2463143,316 +2463131,316 @@ │ │ │ │ str r5, [r6, #36] @ 0x24 │ │ │ │ str r5, [r6, #44] @ 0x2c │ │ │ │ str r6, [r6, #40] @ 0x28 │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b a39b38 <__cxa_atexit@plt+0xa2d5bc> │ │ │ │ + b a39b08 <__cxa_atexit@plt+0xa2d58c> │ │ │ │ cmp r7, #0 │ │ │ │ - bne 971c70 <__cxa_atexit@plt+0x9656f4> │ │ │ │ - ldr r7, [pc, #188] @ 971cf4 <__cxa_atexit@plt+0x965778> │ │ │ │ + bne 971c40 <__cxa_atexit@plt+0x9656c4> │ │ │ │ + ldr r7, [pc, #188] @ 971cc4 <__cxa_atexit@plt+0x965748> │ │ │ │ ldr r0, [r2] │ │ │ │ add r1, r1, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ stmib r5, {r1, r3} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #200] @ 971d20 <__cxa_atexit@plt+0x9657a4> │ │ │ │ + ldr r7, [pc, #200] @ 971cf0 <__cxa_atexit@plt+0x965774> │ │ │ │ ldr r0, [r3] │ │ │ │ add r1, r1, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ bx r0 │ │ │ │ add r7, r1, #1 │ │ │ │ stm r5, {r2, r3, r7} │ │ │ │ - b 971b8c <__cxa_atexit@plt+0x965610> │ │ │ │ - ldr r6, [pc, #96] @ 971ce4 <__cxa_atexit@plt+0x965768> │ │ │ │ + b 971b5c <__cxa_atexit@plt+0x9655e0> │ │ │ │ + ldr r6, [pc, #96] @ 971cb4 <__cxa_atexit@plt+0x965738> │ │ │ │ mov r5, #48 @ 0x30 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r1] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - ldr r6, [pc, #76] @ 971cf0 <__cxa_atexit@plt+0x965774> │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + ldr r6, [pc, #76] @ 971cc0 <__cxa_atexit@plt+0x965744> │ │ │ │ mov r2, #16 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - ldr r7, [pc, #44] @ 971cec <__cxa_atexit@plt+0x965770> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + ldr r7, [pc, #44] @ 971cbc <__cxa_atexit@plt+0x965740> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, sl │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r2 │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq pc, #120, 6 @ 0xe0000001 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq pc, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r4, lsr r2 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0x000003b4 │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - cmneq pc, #124, 10 @ 0x1f000000 │ │ │ │ - cmneq pc, #204, 30 @ 0x330 │ │ │ │ + cmneq pc, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq pc, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r0, asr r4 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - cmneq pc, #20, 12 @ 0x1400000 │ │ │ │ - cmneq pc, #100 @ 0x64 │ │ │ │ + cmneq pc, #68, 12 @ 0x4400000 │ │ │ │ + cmneq pc, #148 @ 0x94 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq r8, #92, 16 @ 0x5c0000 │ │ │ │ + cmpeq r8, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #56] @ 971d70 <__cxa_atexit@plt+0x9657f4> │ │ │ │ + ldr r2, [pc, #56] @ 971d40 <__cxa_atexit@plt+0x9657c4> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - beq 971d68 <__cxa_atexit@plt+0x9657ec> │ │ │ │ + beq 971d38 <__cxa_atexit@plt+0x9657bc> │ │ │ │ ldr r2, [r5, #4] │ │ │ │ mov r8, fp │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #8] │ │ │ │ - b 971a74 <__cxa_atexit@plt+0x9654f8> │ │ │ │ + b 971a44 <__cxa_atexit@plt+0x9654c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq r8, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r8, fp │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r7, [r5] │ │ │ │ stmib r5, {r2, r3} │ │ │ │ - b 971a74 <__cxa_atexit@plt+0x9654f8> │ │ │ │ - cmpeq r8, #232, 14 @ 0x3a00000 │ │ │ │ + b 971a44 <__cxa_atexit@plt+0x9654c8> │ │ │ │ + cmpeq r8, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ mov r2, r5 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 971e58 <__cxa_atexit@plt+0x9658dc> │ │ │ │ + bcc 971e28 <__cxa_atexit@plt+0x9658ac> │ │ │ │ mov r5, r2 │ │ │ │ mov r1, r6 │ │ │ │ ldr r9, [r5, #12]! │ │ │ │ - ldr lr, [pc, #204] @ 971e98 <__cxa_atexit@plt+0x96591c> │ │ │ │ + ldr lr, [pc, #204] @ 971e68 <__cxa_atexit@plt+0x9658ec> │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #4]! │ │ │ │ str r8, [r5, #-4] │ │ │ │ str r3, [r1, #12] │ │ │ │ add r3, r1, #60 @ 0x3c │ │ │ │ cmp r0, r3 │ │ │ │ str r9, [r1, #8] │ │ │ │ - bcc 971e78 <__cxa_atexit@plt+0x9658fc> │ │ │ │ - ldr sl, [pc, #172] @ 971ea4 <__cxa_atexit@plt+0x965928> │ │ │ │ - ldr lr, [pc, #172] @ 971ea8 <__cxa_atexit@plt+0x96592c> │ │ │ │ - ldr r9, [pc, #172] @ 971eac <__cxa_atexit@plt+0x965930> │ │ │ │ + bcc 971e48 <__cxa_atexit@plt+0x9658cc> │ │ │ │ + ldr sl, [pc, #172] @ 971e74 <__cxa_atexit@plt+0x9658f8> │ │ │ │ + ldr lr, [pc, #172] @ 971e78 <__cxa_atexit@plt+0x9658fc> │ │ │ │ + ldr r9, [pc, #172] @ 971e7c <__cxa_atexit@plt+0x965900> │ │ │ │ add sl, pc, sl │ │ │ │ add lr, pc, lr │ │ │ │ str sl, [r2, #12] │ │ │ │ str lr, [r6, #20]! │ │ │ │ ldr r0, [r2, #16] │ │ │ │ - ldr r2, [pc, #152] @ 971eb0 <__cxa_atexit@plt+0x965934> │ │ │ │ + ldr r2, [pc, #152] @ 971e80 <__cxa_atexit@plt+0x965904> │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #144] @ 971eb4 <__cxa_atexit@plt+0x965938> │ │ │ │ + ldr lr, [pc, #144] @ 971e84 <__cxa_atexit@plt+0x965908> │ │ │ │ add r2, r2, #3 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r6, #8] │ │ │ │ mov r1, r6 │ │ │ │ str lr, [r6, #28] │ │ │ │ str r9, [r1, #16]! │ │ │ │ add lr, r6, #32 │ │ │ │ str r0, [r6, #12] │ │ │ │ str r0, [r6, #24] │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ str r2, [r6, #44] @ 0x2c │ │ │ │ sub r9, r3, #15 │ │ │ │ mov r6, r3 │ │ │ │ - b a39b38 <__cxa_atexit@plt+0xa2d5bc> │ │ │ │ - ldr r6, [pc, #64] @ 971ea0 <__cxa_atexit@plt+0x965924> │ │ │ │ + b a39b08 <__cxa_atexit@plt+0xa2d58c> │ │ │ │ + ldr r6, [pc, #64] @ 971e70 <__cxa_atexit@plt+0x9658f4> │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ - ldr r7, [pc, #28] @ 971e9c <__cxa_atexit@plt+0x965920> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ + ldr r7, [pc, #28] @ 971e6c <__cxa_atexit@plt+0x9658f0> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xffffff38 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ @ instruction: 0xfffff930 │ │ │ │ @ instruction: 0xfffff9c0 │ │ │ │ - cmneq pc, #64, 6 │ │ │ │ - cmneq pc, #144, 26 @ 0x2400 │ │ │ │ - cmpeq r8, #200, 12 @ 0xc800000 │ │ │ │ + cmneq pc, #112, 6 @ 0xc0000001 │ │ │ │ + cmneq pc, #192, 26 @ 0x3000 │ │ │ │ + cmpeq r8, #248, 12 @ 0xf800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ str r8, [r5, #-4] │ │ │ │ - bcc 971f44 <__cxa_atexit@plt+0x9659c8> │ │ │ │ - ldr r2, [pc, #120] @ 971f5c <__cxa_atexit@plt+0x9659e0> │ │ │ │ - ldr r1, [pc, #120] @ 971f60 <__cxa_atexit@plt+0x9659e4> │ │ │ │ - ldr lr, [pc, #120] @ 971f64 <__cxa_atexit@plt+0x9659e8> │ │ │ │ + bcc 971f14 <__cxa_atexit@plt+0x965998> │ │ │ │ + ldr r2, [pc, #120] @ 971f2c <__cxa_atexit@plt+0x9659b0> │ │ │ │ + ldr r1, [pc, #120] @ 971f30 <__cxa_atexit@plt+0x9659b4> │ │ │ │ + ldr lr, [pc, #120] @ 971f34 <__cxa_atexit@plt+0x9659b8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3, #4]! │ │ │ │ ldr r0, [r5, #4] │ │ │ │ - ldr r1, [pc, #100] @ 971f68 <__cxa_atexit@plt+0x9659ec> │ │ │ │ + ldr r1, [pc, #100] @ 971f38 <__cxa_atexit@plt+0x9659bc> │ │ │ │ mov r2, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r9, [pc, #88] @ 971f6c <__cxa_atexit@plt+0x9659f0> │ │ │ │ + ldr r9, [pc, #88] @ 971f3c <__cxa_atexit@plt+0x9659c0> │ │ │ │ add r1, r1, #3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r2, #16]! │ │ │ │ str r7, [r3, #8] │ │ │ │ str r9, [r3, #28] │ │ │ │ sub r9, r6, #15 │ │ │ │ str r0, [r3, #12] │ │ │ │ str r0, [r3, #24] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ str r3, [r3, #40] @ 0x28 │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ - b a39b38 <__cxa_atexit@plt+0xa2d5bc> │ │ │ │ - ldr r3, [pc, #36] @ 971f70 <__cxa_atexit@plt+0x9659f4> │ │ │ │ + b a39b08 <__cxa_atexit@plt+0xa2d58c> │ │ │ │ + ldr r3, [pc, #36] @ 971f40 <__cxa_atexit@plt+0x9659c4> │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ @ instruction: 0xfffff844 │ │ │ │ @ instruction: 0xfffff8d0 │ │ │ │ - cmneq pc, #80, 4 │ │ │ │ - cmneq pc, #160, 24 @ 0xa000 │ │ │ │ + cmneq pc, #128, 4 │ │ │ │ + cmneq pc, #208, 24 @ 0xd000 │ │ │ │ @ instruction: 0xffffff6c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 971f9c <__cxa_atexit@plt+0x965a20> │ │ │ │ + ldr r3, [pc, #24] @ 971f6c <__cxa_atexit@plt+0x9659f0> │ │ │ │ mov r9, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 971fa0 <__cxa_atexit@plt+0x965a24> │ │ │ │ + ldr r3, [pc, #12] @ 971f70 <__cxa_atexit@plt+0x9659f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq pc, #108, 24 @ 0x6c00 │ │ │ │ + cmneq pc, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 971fc8 <__cxa_atexit@plt+0x965a4c> │ │ │ │ + bne 971f98 <__cxa_atexit@plt+0x965a1c> │ │ │ │ mov r9, r7 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 971ff4 <__cxa_atexit@plt+0x965a78> │ │ │ │ + ldr r7, [pc, #12] @ 971fc4 <__cxa_atexit@plt+0x965a48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #128, 16 @ 0x800000 │ │ │ │ - cmpeq r8, #248, 24 @ 0xf800 │ │ │ │ + cmneq pc, #176, 16 @ 0xb00000 │ │ │ │ + cmpeq r8, #40, 26 @ 0xa00 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r8, r9 │ │ │ │ mov r9, sl │ │ │ │ - b 9577bc <__cxa_atexit@plt+0x94b240> │ │ │ │ + b 95778c <__cxa_atexit@plt+0x94b210> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97208c <__cxa_atexit@plt+0x965b10> │ │ │ │ + bcc 97205c <__cxa_atexit@plt+0x965ae0> │ │ │ │ mov r9, r7 │ │ │ │ ldm r5, {r8, lr} │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr ip, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ - ldr r7, [pc, #88] @ 9720a4 <__cxa_atexit@plt+0x965b28> │ │ │ │ + ldr r7, [pc, #88] @ 972074 <__cxa_atexit@plt+0x965af8> │ │ │ │ str r0, [r3, #8] │ │ │ │ add r0, r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str sl, [r3, #28] │ │ │ │ str r7, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ stm r0, {r1, r8, lr} │ │ │ │ str ip, [r3, #32] │ │ │ │ - ldr r7, [pc, #56] @ 9720a8 <__cxa_atexit@plt+0x965b2c> │ │ │ │ + ldr r7, [pc, #56] @ 972078 <__cxa_atexit@plt+0x965afc> │ │ │ │ add r5, r5, #28 │ │ │ │ sub sl, r6, #27 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ mov r7, r9 │ │ │ │ - ldr r9, [pc, #36] @ 9720ac <__cxa_atexit@plt+0x965b30> │ │ │ │ + ldr r9, [pc, #36] @ 97207c <__cxa_atexit@plt+0x965b00> │ │ │ │ add r9, pc, r9 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #28] @ 9720b0 <__cxa_atexit@plt+0x965b34> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #28] @ 972080 <__cxa_atexit@plt+0x965b04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq r8, #136, 28 @ 0x880 │ │ │ │ - cmpeq r8, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq r8, #60, 10 @ 0xf000000 │ │ │ │ - cmpeq r8, #48, 24 @ 0x3000 │ │ │ │ + cmpeq r8, #184, 28 @ 0xb80 │ │ │ │ + cmpeq r8, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq r8, #108, 10 @ 0x1b000000 │ │ │ │ + cmpeq r8, #96, 24 @ 0x6000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r4, r3 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ sub r5, r5, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9721a0 <__cxa_atexit@plt+0x965c24> │ │ │ │ - ldr lr, [pc, #208] @ 9721b0 <__cxa_atexit@plt+0x965c34> │ │ │ │ + bhi 972170 <__cxa_atexit@plt+0x965bf4> │ │ │ │ + ldr lr, [pc, #208] @ 972180 <__cxa_atexit@plt+0x965c04> │ │ │ │ mov r3, r2 │ │ │ │ ldr r7, [r1, #11] │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [r1, #15] │ │ │ │ str lr, [r3, #-32]! @ 0xffffffe0 │ │ │ │ ldr r9, [r1, #3] │ │ │ │ ldr ip, [r1, #7] │ │ │ │ @@ -2463462,981 +2463450,981 @@ │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r3, #28] │ │ │ │ str r1, [r3, #24] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r9, [r3, #12] │ │ │ │ stmib r3, {sl, lr} │ │ │ │ - beq 972188 <__cxa_atexit@plt+0x965c0c> │ │ │ │ - ldr r1, [pc, #136] @ 9721b4 <__cxa_atexit@plt+0x965c38> │ │ │ │ + beq 972158 <__cxa_atexit@plt+0x965bdc> │ │ │ │ + ldr r1, [pc, #136] @ 972184 <__cxa_atexit@plt+0x965c08> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r3] │ │ │ │ - beq 972188 <__cxa_atexit@plt+0x965c0c> │ │ │ │ - ldr lr, [pc, #116] @ 9721b8 <__cxa_atexit@plt+0x965c3c> │ │ │ │ + beq 972158 <__cxa_atexit@plt+0x965bdc> │ │ │ │ + ldr lr, [pc, #116] @ 972188 <__cxa_atexit@plt+0x965c0c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r2, #-44] @ 0xffffffd4 │ │ │ │ sub lr, r2, #40 @ 0x28 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r2, #-4] │ │ │ │ stm lr, {r0, r1, r9} │ │ │ │ - beq 972194 <__cxa_atexit@plt+0x965c18> │ │ │ │ - ldr r7, [pc, #76] @ 9721bc <__cxa_atexit@plt+0x965c40> │ │ │ │ + beq 972164 <__cxa_atexit@plt+0x965be8> │ │ │ │ + ldr r7, [pc, #76] @ 97218c <__cxa_atexit@plt+0x965c10> │ │ │ │ str r8, [r2, #-36] @ 0xffffffdc │ │ │ │ strd r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-32] @ 0xffffffe0 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ andeq r0, r0, r0, lsl #3 │ │ │ │ - cmpeq r8, #40, 22 @ 0xa000 │ │ │ │ + cmpeq r8, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r7, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 972244 <__cxa_atexit@plt+0x965cc8> │ │ │ │ + ldr r3, [pc, #112] @ 972214 <__cxa_atexit@plt+0x965c98> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 972230 <__cxa_atexit@plt+0x965cb4> │ │ │ │ + beq 972200 <__cxa_atexit@plt+0x965c84> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ - ldr r2, [pc, #80] @ 972248 <__cxa_atexit@plt+0x965ccc> │ │ │ │ + ldr r2, [pc, #80] @ 972218 <__cxa_atexit@plt+0x965c9c> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #28] │ │ │ │ stmda r5, {r0, r1, r9} │ │ │ │ - beq 972238 <__cxa_atexit@plt+0x965cbc> │ │ │ │ - ldr r2, [pc, #48] @ 97224c <__cxa_atexit@plt+0x965cd0> │ │ │ │ + beq 972208 <__cxa_atexit@plt+0x965c8c> │ │ │ │ + ldr r2, [pc, #48] @ 97221c <__cxa_atexit@plt+0x965ca0> │ │ │ │ str r7, [r5, #-4] │ │ │ │ strd r0, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq r8, #152, 20 @ 0x98000 │ │ │ │ + cmpeq r8, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r0, r7, ror #10 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldrd r0, [r7, #15] │ │ │ │ - ldr r2, [pc, #68] @ 9722b4 <__cxa_atexit@plt+0x965d38> │ │ │ │ + ldr r2, [pc, #68] @ 972284 <__cxa_atexit@plt+0x965d08> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #28] │ │ │ │ stmda r5, {r0, r1, r9} │ │ │ │ - beq 9722a8 <__cxa_atexit@plt+0x965d2c> │ │ │ │ - ldr r2, [pc, #36] @ 9722b8 <__cxa_atexit@plt+0x965d3c> │ │ │ │ + beq 972278 <__cxa_atexit@plt+0x965cfc> │ │ │ │ + ldr r2, [pc, #36] @ 972288 <__cxa_atexit@plt+0x965d0c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ strd r0, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq r8, #44, 20 @ 0x2c000 │ │ │ │ + cmpeq r8, #92, 20 @ 0x5c000 │ │ │ │ andeq r2, r0, sl, ror #22 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 9722f0 <__cxa_atexit@plt+0x965d74> │ │ │ │ + ldr r3, [pc, #32] @ 9722c0 <__cxa_atexit@plt+0x965d44> │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r1, r7} │ │ │ │ str r2, [r5] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r7, ror #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r4 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ str r7, [r5, #28] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bne 9723b0 <__cxa_atexit@plt+0x965e34> │ │ │ │ + bne 972380 <__cxa_atexit@plt+0x965e04> │ │ │ │ ldr r2, [r8, #804] @ 0x324 │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 972490 <__cxa_atexit@plt+0x965f14> │ │ │ │ + bcc 972460 <__cxa_atexit@plt+0x965ee4> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add fp, r5, #8 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ str r7, [sp] │ │ │ │ ldm fp, {r1, r9, fp} │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #416] @ 9724e4 <__cxa_atexit@plt+0x965f68> │ │ │ │ + ldr r7, [pc, #416] @ 9724b4 <__cxa_atexit@plt+0x965f38> │ │ │ │ sub lr, r3, #55 @ 0x37 │ │ │ │ sub sl, r3, #39 @ 0x27 │ │ │ │ sub r4, r3, #17 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr ip, [pc, #400] @ 9724e8 <__cxa_atexit@plt+0x965f6c> │ │ │ │ + ldr ip, [pc, #400] @ 9724b8 <__cxa_atexit@plt+0x965f3c> │ │ │ │ add r7, r7, #1 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ str r2, [r6, #8] │ │ │ │ str fp, [r6, #12] │ │ │ │ str ip, [r6, #4] │ │ │ │ str r0, [r6, #16] │ │ │ │ - ldr r0, [pc, #376] @ 9724ec <__cxa_atexit@plt+0x965f70> │ │ │ │ + ldr r0, [pc, #376] @ 9724bc <__cxa_atexit@plt+0x965f40> │ │ │ │ add r2, r6, #20 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #36] @ 0x24 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ ldr r2, [sp] │ │ │ │ add lr, r6, #48 @ 0x30 │ │ │ │ str r2, [r6, #32] │ │ │ │ - ldr r2, [pc, #348] @ 9724f0 <__cxa_atexit@plt+0x965f74> │ │ │ │ + ldr r2, [pc, #348] @ 9724c0 <__cxa_atexit@plt+0x965f44> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r6, #44] @ 0x2c │ │ │ │ str r2, [r6, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #336] @ 9724f4 <__cxa_atexit@plt+0x965f78> │ │ │ │ + ldr r2, [pc, #336] @ 9724c4 <__cxa_atexit@plt+0x965f48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r6, #60] @ 0x3c │ │ │ │ stm lr, {r2, r4, r7} │ │ │ │ - b 972478 <__cxa_atexit@plt+0x965efc> │ │ │ │ + b 972448 <__cxa_atexit@plt+0x965ecc> │ │ │ │ ldr r2, [r8, #804] @ 0x324 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9724a4 <__cxa_atexit@plt+0x965f28> │ │ │ │ + bcc 972474 <__cxa_atexit@plt+0x965ef8> │ │ │ │ ldr r4, [r5, #4] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r4, [sp] │ │ │ │ ldr r4, [r5, #16] │ │ │ │ - ldr r1, [pc, #232] @ 9724c4 <__cxa_atexit@plt+0x965f48> │ │ │ │ + ldr r1, [pc, #232] @ 972494 <__cxa_atexit@plt+0x965f18> │ │ │ │ sub ip, r3, #25 │ │ │ │ sub r2, r3, #71 @ 0x47 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #68] @ 0x44 │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r6, #72] @ 0x48 │ │ │ │ - ldr r7, [pc, #208] @ 9724c8 <__cxa_atexit@plt+0x965f4c> │ │ │ │ + ldr r7, [pc, #208] @ 972498 <__cxa_atexit@plt+0x965f1c> │ │ │ │ sub r1, r3, #55 @ 0x37 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str ip, [r6, #76] @ 0x4c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ - ldr r9, [pc, #188] @ 9724cc <__cxa_atexit@plt+0x965f50> │ │ │ │ + ldr r9, [pc, #188] @ 97249c <__cxa_atexit@plt+0x965f20> │ │ │ │ add r7, r7, #1 │ │ │ │ sub ip, r3, #33 @ 0x21 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r9, [r6, #4] │ │ │ │ add r9, r6, #8 │ │ │ │ stm r9, {r0, r4, lr} │ │ │ │ - ldr r4, [pc, #164] @ 9724d0 <__cxa_atexit@plt+0x965f54> │ │ │ │ + ldr r4, [pc, #164] @ 9724a0 <__cxa_atexit@plt+0x965f24> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str sl, [r6, #24] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r4, [r6, #20] │ │ │ │ ldr r4, [sp] │ │ │ │ str fp, [r6, #36] @ 0x24 │ │ │ │ str r4, [r6, #32] │ │ │ │ - ldr r4, [pc, #136] @ 9724d4 <__cxa_atexit@plt+0x965f58> │ │ │ │ + ldr r4, [pc, #136] @ 9724a4 <__cxa_atexit@plt+0x965f28> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ str r4, [r6, #40] @ 0x28 │ │ │ │ - ldr r4, [pc, #124] @ 9724d8 <__cxa_atexit@plt+0x965f5c> │ │ │ │ + ldr r4, [pc, #124] @ 9724a8 <__cxa_atexit@plt+0x965f2c> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str ip, [r6, #52] @ 0x34 │ │ │ │ str r7, [r6, #56] @ 0x38 │ │ │ │ str r4, [r6, #48] @ 0x30 │ │ │ │ str fp, [r6, #60] @ 0x3c │ │ │ │ - ldr r7, [pc, #104] @ 9724dc <__cxa_atexit@plt+0x965f60> │ │ │ │ + ldr r7, [pc, #104] @ 9724ac <__cxa_atexit@plt+0x965f30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r7, [r6, #64] @ 0x40 │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #96] @ 9724f8 <__cxa_atexit@plt+0x965f7c> │ │ │ │ + ldr r6, [pc, #96] @ 9724c8 <__cxa_atexit@plt+0x965f4c> │ │ │ │ mov r4, #60 @ 0x3c │ │ │ │ str r4, [r8, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ - b 9724b4 <__cxa_atexit@plt+0x965f38> │ │ │ │ - ldr r6, [pc, #52] @ 9724e0 <__cxa_atexit@plt+0x965f64> │ │ │ │ + b 972484 <__cxa_atexit@plt+0x965f08> │ │ │ │ + ldr r6, [pc, #52] @ 9724b0 <__cxa_atexit@plt+0x965f34> │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ str r2, [r8, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r4, r8 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #188, 22 @ 0x2f000 │ │ │ │ - cmneq pc, #28, 8 @ 0x1c000000 │ │ │ │ - cmneq pc, #4, 24 @ 0x400 │ │ │ │ - cmneq pc, #32, 6 @ 0x80000000 │ │ │ │ - cmneq pc, #212, 6 @ 0x50000003 │ │ │ │ - cmneq pc, #192, 6 │ │ │ │ - cmneq pc, #156, 6 @ 0x70000002 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #236, 22 @ 0x3b000 │ │ │ │ + cmneq pc, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq pc, #52, 24 @ 0x3400 │ │ │ │ + cmneq pc, #80, 6 @ 0x40000001 │ │ │ │ + cmneq pc, #4, 8 @ 0x4000000 │ │ │ │ + cmneq pc, #240, 6 @ 0xc0000003 │ │ │ │ + cmneq pc, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - cmneq pc, #200, 8 @ 0xc8000000 │ │ │ │ - cmneq pc, #192, 24 @ 0xc000 │ │ │ │ - cmneq pc, #212, 6 @ 0x50000003 │ │ │ │ - cmneq pc, #140, 8 @ 0x8c000000 │ │ │ │ - cmneq pc, #120, 8 @ 0x78000000 │ │ │ │ + cmneq pc, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq pc, #240, 24 @ 0xf000 │ │ │ │ + cmneq pc, #4, 8 @ 0x4000000 │ │ │ │ + cmneq pc, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq pc, #168, 8 @ 0xa8000000 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r7, ror #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ - bcc 9725b4 <__cxa_atexit@plt+0x966038> │ │ │ │ + bcc 972584 <__cxa_atexit@plt+0x966008> │ │ │ │ add ip, r5, #8 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldm ip, {r1, r9, ip} │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - ldr r7, [pc, #148] @ 9725cc <__cxa_atexit@plt+0x966050> │ │ │ │ + ldr r7, [pc, #148] @ 97259c <__cxa_atexit@plt+0x966020> │ │ │ │ sub lr, r6, #55 @ 0x37 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - ldr sl, [pc, #132] @ 9725d0 <__cxa_atexit@plt+0x966054> │ │ │ │ + ldr sl, [pc, #132] @ 9725a0 <__cxa_atexit@plt+0x966024> │ │ │ │ sub fp, r6, #39 @ 0x27 │ │ │ │ add r7, r7, #1 │ │ │ │ sub r4, r6, #17 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r2, [r3, #8] │ │ │ │ str ip, [r3, #12] │ │ │ │ str sl, [r3, #4] │ │ │ │ str r0, [r3, #16] │ │ │ │ - ldr r0, [pc, #100] @ 9725d4 <__cxa_atexit@plt+0x966058> │ │ │ │ + ldr r0, [pc, #100] @ 9725a4 <__cxa_atexit@plt+0x966028> │ │ │ │ add r2, r3, #20 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r8, [r3, #32] │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ stm r2, {r0, r9, lr} │ │ │ │ - ldr r2, [pc, #80] @ 9725d8 <__cxa_atexit@plt+0x96605c> │ │ │ │ + ldr r2, [pc, #80] @ 9725a8 <__cxa_atexit@plt+0x96602c> │ │ │ │ add lr, r3, #48 @ 0x30 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str fp, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #64] @ 9725dc <__cxa_atexit@plt+0x966060> │ │ │ │ + ldr r2, [pc, #64] @ 9725ac <__cxa_atexit@plt+0x966030> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ str r1, [r3, #60] @ 0x3c │ │ │ │ stm lr, {r2, r4, r7} │ │ │ │ sub r7, r6, #9 │ │ │ │ ldm sp, {r4, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #36] @ 9725e0 <__cxa_atexit@plt+0x966064> │ │ │ │ + ldr r2, [pc, #36] @ 9725b0 <__cxa_atexit@plt+0x966034> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #220, 4 @ 0xc000000d │ │ │ │ - cmneq pc, #196, 20 @ 0xc4000 │ │ │ │ - cmneq pc, #216, 2 @ 0x36 │ │ │ │ - cmneq pc, #148, 4 @ 0x40000009 │ │ │ │ - cmneq pc, #128, 4 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #12, 6 @ 0x30000000 │ │ │ │ + cmneq pc, #244, 20 @ 0xf4000 │ │ │ │ + cmneq pc, #8, 4 @ 0x80000000 │ │ │ │ + cmneq pc, #196, 4 @ 0x4000000c │ │ │ │ + cmneq pc, #176, 4 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r7, ror #26 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ mov r9, r4 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5, #28] │ │ │ │ - bcc 9726d8 <__cxa_atexit@plt+0x96615c> │ │ │ │ + bcc 9726a8 <__cxa_atexit@plt+0x96612c> │ │ │ │ ldr r4, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ sub ip, r6, #25 │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ ldr r4, [r5, #8] │ │ │ │ ldr fp, [r5, #16] │ │ │ │ - ldr r1, [pc, #200] @ 9726f4 <__cxa_atexit@plt+0x966178> │ │ │ │ + ldr r1, [pc, #200] @ 9726c4 <__cxa_atexit@plt+0x966148> │ │ │ │ sub r2, r6, #71 @ 0x47 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r3, #68] @ 0x44 │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r3, #72] @ 0x48 │ │ │ │ - ldr r7, [pc, #180] @ 9726f8 <__cxa_atexit@plt+0x96617c> │ │ │ │ + ldr r7, [pc, #180] @ 9726c8 <__cxa_atexit@plt+0x96614c> │ │ │ │ sub r1, r6, #55 @ 0x37 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str ip, [r3, #76] @ 0x4c │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ - ldr r8, [pc, #160] @ 9726fc <__cxa_atexit@plt+0x966180> │ │ │ │ + ldr r8, [pc, #160] @ 9726cc <__cxa_atexit@plt+0x966150> │ │ │ │ add r7, r7, #1 │ │ │ │ sub ip, r6, #33 @ 0x21 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r3, #4] │ │ │ │ add r8, r3, #8 │ │ │ │ stm r8, {r0, fp, lr} │ │ │ │ - ldr r0, [pc, #136] @ 972700 <__cxa_atexit@plt+0x966184> │ │ │ │ + ldr r0, [pc, #136] @ 9726d0 <__cxa_atexit@plt+0x966154> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r3, #28] │ │ │ │ ldr r2, [sp] │ │ │ │ str r0, [r3, #20] │ │ │ │ str sl, [r3, #24] │ │ │ │ str r2, [r3, #32] │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ - ldr r2, [pc, #108] @ 972704 <__cxa_atexit@plt+0x966188> │ │ │ │ + ldr r2, [pc, #108] @ 9726d4 <__cxa_atexit@plt+0x966158> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r3, #44] @ 0x2c │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ - ldr r2, [pc, #96] @ 972708 <__cxa_atexit@plt+0x96618c> │ │ │ │ + ldr r2, [pc, #96] @ 9726d8 <__cxa_atexit@plt+0x96615c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r4, [r3, #60] @ 0x3c │ │ │ │ str ip, [r3, #52] @ 0x34 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ str r7, [r3, #56] @ 0x38 │ │ │ │ - ldr r7, [pc, #76] @ 97270c <__cxa_atexit@plt+0x966190> │ │ │ │ + ldr r7, [pc, #76] @ 9726dc <__cxa_atexit@plt+0x966160> │ │ │ │ mov r4, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ ldr fp, [sp, #4] │ │ │ │ str r7, [r3, #64] @ 0x40 │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r4, [pc, #48] @ 972710 <__cxa_atexit@plt+0x966194> │ │ │ │ + ldr r4, [pc, #48] @ 9726e0 <__cxa_atexit@plt+0x966164> │ │ │ │ mov r3, #76 @ 0x4c │ │ │ │ str r3, [r9, #828] @ 0x33c │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r5] │ │ │ │ mov r4, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #112, 18 @ 0x1c0000 │ │ │ │ - cmneq pc, #208, 2 @ 0x34 │ │ │ │ - cmneq pc, #184, 18 @ 0x2e0000 │ │ │ │ - cmneq pc, #212 @ 0xd4 │ │ │ │ - cmneq pc, #136, 2 @ 0x22 │ │ │ │ - cmneq pc, #116, 2 │ │ │ │ - cmneq pc, #76, 2 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #160, 18 @ 0x280000 │ │ │ │ + cmneq pc, #0, 4 │ │ │ │ + cmneq pc, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq pc, #4, 2 │ │ │ │ + cmneq pc, #184, 2 @ 0x2e │ │ │ │ + cmneq pc, #164, 2 @ 0x29 │ │ │ │ + cmneq pc, #124, 2 │ │ │ │ @ instruction: 0xffffff00 │ │ │ │ @ instruction: 0xfffff8e8 │ │ │ │ andeq r0, r0, r7, ror #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r7, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ mov ip, fp │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 972798 <__cxa_atexit@plt+0x96621c> │ │ │ │ - ldr fp, [pc, #112] @ 9727bc <__cxa_atexit@plt+0x966240> │ │ │ │ + bcc 972768 <__cxa_atexit@plt+0x9661ec> │ │ │ │ + ldr fp, [pc, #112] @ 97278c <__cxa_atexit@plt+0x966210> │ │ │ │ ldr r2, [r5] │ │ │ │ ldmib r5, {r0, r1, lr} │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r3, #4] │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r9, [r3, #24] │ │ │ │ str r2, [r3, #28] │ │ │ │ str r1, [r3, #32] │ │ │ │ - ldr r3, [pc, #68] @ 9727c0 <__cxa_atexit@plt+0x966244> │ │ │ │ - ldr r9, [pc, #68] @ 9727c4 <__cxa_atexit@plt+0x966248> │ │ │ │ + ldr r3, [pc, #68] @ 972790 <__cxa_atexit@plt+0x966214> │ │ │ │ + ldr r9, [pc, #68] @ 972794 <__cxa_atexit@plt+0x966218> │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sl, r6, #27 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ mov fp, ip │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #40] @ 9727c8 <__cxa_atexit@plt+0x96624c> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #40] @ 972798 <__cxa_atexit@plt+0x96621c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, ip │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ - cmpeq r8, #124, 14 @ 0x1f00000 │ │ │ │ - cmpeq r8, #52, 28 @ 0x340 │ │ │ │ + cmpeq r8, #172, 14 @ 0x2b00000 │ │ │ │ + cmpeq r8, #100, 28 @ 0x640 │ │ │ │ + cmpeq r8, #96, 28 @ 0x600 │ │ │ │ cmpeq r8, #48, 28 @ 0x300 │ │ │ │ - cmpeq r8, #0, 28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 972814 <__cxa_atexit@plt+0x966298> │ │ │ │ - ldr r7, [pc, #52] @ 972824 <__cxa_atexit@plt+0x9662a8> │ │ │ │ + bhi 9727e4 <__cxa_atexit@plt+0x966268> │ │ │ │ + ldr r7, [pc, #52] @ 9727f4 <__cxa_atexit@plt+0x966278> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 972808 <__cxa_atexit@plt+0x96628c> │ │ │ │ + beq 9727d8 <__cxa_atexit@plt+0x96625c> │ │ │ │ mov r7, r8 │ │ │ │ - b 972838 <__cxa_atexit@plt+0x9662bc> │ │ │ │ + b 972808 <__cxa_atexit@plt+0x96628c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 972828 <__cxa_atexit@plt+0x9662ac> │ │ │ │ + ldr r7, [pc, #12] @ 9727f8 <__cxa_atexit@plt+0x96627c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r8, #208, 26 @ 0x3400 │ │ │ │ - cmpeq r8, #164, 26 @ 0x2900 │ │ │ │ + cmpeq r8, #0, 28 │ │ │ │ + cmpeq r8, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr sl, [r3, #15] │ │ │ │ - ldr r1, [pc, #184] @ 97290c <__cxa_atexit@plt+0x966390> │ │ │ │ + ldr r1, [pc, #184] @ 9728dc <__cxa_atexit@plt+0x966360> │ │ │ │ mov r3, r5 │ │ │ │ str r0, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ stmdb r5, {sl, ip} │ │ │ │ - beq 9728dc <__cxa_atexit@plt+0x966360> │ │ │ │ + beq 9728ac <__cxa_atexit@plt+0x966330> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r8, [r7, #11] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #32 │ │ │ │ str r9, [r5, #-8] │ │ │ │ cmp r2, r3 │ │ │ │ stmda r5, {r1, r8} │ │ │ │ - bcc 9728e8 <__cxa_atexit@plt+0x96636c> │ │ │ │ - ldr r2, [pc, #124] @ 972914 <__cxa_atexit@plt+0x966398> │ │ │ │ + bcc 9728b8 <__cxa_atexit@plt+0x96633c> │ │ │ │ + ldr r2, [pc, #124] @ 9728e4 <__cxa_atexit@plt+0x966368> │ │ │ │ ldr lr, [r5, #4] │ │ │ │ str sl, [r6, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, ip} │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r0, [r6, #20] │ │ │ │ str r9, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ - ldr r6, [pc, #88] @ 972918 <__cxa_atexit@plt+0x96639c> │ │ │ │ - ldr r9, [pc, #88] @ 97291c <__cxa_atexit@plt+0x9663a0> │ │ │ │ + ldr r6, [pc, #88] @ 9728e8 <__cxa_atexit@plt+0x96636c> │ │ │ │ + ldr r9, [pc, #88] @ 9728ec <__cxa_atexit@plt+0x966370> │ │ │ │ add r5, r5, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ sub sl, r3, #27 │ │ │ │ mov r6, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 972910 <__cxa_atexit@plt+0x966394> │ │ │ │ + ldr r7, [pc, #32] @ 9728e0 <__cxa_atexit@plt+0x966364> │ │ │ │ str r0, [r5, #-20]! @ 0xffffffec │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #32 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ stmib r5, {sl, ip} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq r8, #216, 24 @ 0xd800 │ │ │ │ + cmpeq r8, #8, 26 @ 0x200 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - cmpeq r8, #56, 12 @ 0x3800000 │ │ │ │ - cmpeq r8, #236, 24 @ 0xec00 │ │ │ │ - cmpeq r8, #176, 24 @ 0xb000 │ │ │ │ + cmpeq r8, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq r8, #28, 26 @ 0x700 │ │ │ │ + cmpeq r8, #224, 24 @ 0xe000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ ldr r0, [r7, #11] │ │ │ │ ldr r9, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r8, sl, ip} │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r9, r6 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ str r0, [r5, #12] │ │ │ │ - bcc 9729a0 <__cxa_atexit@plt+0x966424> │ │ │ │ - ldr r9, [pc, #96] @ 9729c0 <__cxa_atexit@plt+0x966444> │ │ │ │ + bcc 972970 <__cxa_atexit@plt+0x9663f4> │ │ │ │ + ldr r9, [pc, #96] @ 972990 <__cxa_atexit@plt+0x966414> │ │ │ │ ldr lr, [r5, #16] │ │ │ │ str r2, [r3, #12] │ │ │ │ add r9, pc, r9 │ │ │ │ stmib r3, {r9, sl} │ │ │ │ str lr, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r8, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ - ldr r3, [pc, #60] @ 9729c4 <__cxa_atexit@plt+0x966448> │ │ │ │ - ldr r9, [pc, #60] @ 9729c8 <__cxa_atexit@plt+0x96644c> │ │ │ │ + ldr r3, [pc, #60] @ 972994 <__cxa_atexit@plt+0x966418> │ │ │ │ + ldr r9, [pc, #60] @ 972998 <__cxa_atexit@plt+0x96641c> │ │ │ │ add r5, r5, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sl, r6, #27 │ │ │ │ add r8, r3, #2 │ │ │ │ add r9, pc, r9 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #36] @ 9729cc <__cxa_atexit@plt+0x966450> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #36] @ 97299c <__cxa_atexit@plt+0x966420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmda r5, {r8, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str ip, [r5, #-8]! │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff758 │ │ │ │ - cmpeq r8, #112, 10 @ 0x1c000000 │ │ │ │ - cmpeq r8, #40, 24 @ 0x2800 │ │ │ │ - cmpeq r8, #40, 24 @ 0x2800 │ │ │ │ - cmpeq r8, #20, 24 @ 0x1400 │ │ │ │ + cmpeq r8, #160, 10 @ 0x28000000 │ │ │ │ + cmpeq r8, #88, 24 @ 0x5800 │ │ │ │ + cmpeq r8, #88, 24 @ 0x5800 │ │ │ │ + cmpeq r8, #68, 24 @ 0x4400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 972a00 <__cxa_atexit@plt+0x966484> │ │ │ │ - ldr r3, [pc, #28] @ 972a10 <__cxa_atexit@plt+0x966494> │ │ │ │ + bhi 9729d0 <__cxa_atexit@plt+0x966454> │ │ │ │ + ldr r3, [pc, #28] @ 9729e0 <__cxa_atexit@plt+0x966464> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r8, r9} │ │ │ │ mov r5, r7 │ │ │ │ - b 9695f8 <__cxa_atexit@plt+0x95d07c> │ │ │ │ - ldr r7, [pc, #12] @ 972a14 <__cxa_atexit@plt+0x966498> │ │ │ │ + b 9695c8 <__cxa_atexit@plt+0x95d04c> │ │ │ │ + ldr r7, [pc, #12] @ 9729e4 <__cxa_atexit@plt+0x966468> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r8, #236, 22 @ 0x3b000 │ │ │ │ - cmpeq r8, #208, 22 @ 0x34000 │ │ │ │ + cmpeq r8, #28, 24 @ 0x1c00 │ │ │ │ + cmpeq r8, #0, 24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 972a60 <__cxa_atexit@plt+0x9664e4> │ │ │ │ - ldr r2, [pc, #152] @ 972ad0 <__cxa_atexit@plt+0x966554> │ │ │ │ + bne 972a30 <__cxa_atexit@plt+0x9664b4> │ │ │ │ + ldr r2, [pc, #152] @ 972aa0 <__cxa_atexit@plt+0x966524> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 972a98 <__cxa_atexit@plt+0x96651c> │ │ │ │ + beq 972a68 <__cxa_atexit@plt+0x9664ec> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r7, #4]! │ │ │ │ sub r3, r7, #12 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 972ab4 <__cxa_atexit@plt+0x966538> │ │ │ │ - ldr r3, [pc, #72] @ 972ac8 <__cxa_atexit@plt+0x96654c> │ │ │ │ + bhi 972a84 <__cxa_atexit@plt+0x966508> │ │ │ │ + ldr r3, [pc, #72] @ 972a98 <__cxa_atexit@plt+0x96651c> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, r9} │ │ │ │ - beq 972aa4 <__cxa_atexit@plt+0x966528> │ │ │ │ + beq 972a74 <__cxa_atexit@plt+0x9664f8> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 972838 <__cxa_atexit@plt+0x9662bc> │ │ │ │ + b 972808 <__cxa_atexit@plt+0x96628c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 972acc <__cxa_atexit@plt+0x966550> │ │ │ │ + ldr r7, [pc, #16] @ 972a9c <__cxa_atexit@plt+0x966520> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffdb0 │ │ │ │ - cmpeq r8, #44, 22 @ 0xb000 │ │ │ │ + cmpeq r8, #92, 22 @ 0x17000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #16, 22 @ 0x4000 │ │ │ │ + cmpeq r8, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 972b5c <__cxa_atexit@plt+0x9665e0> │ │ │ │ - ldr r3, [pc, #88] @ 972b6c <__cxa_atexit@plt+0x9665f0> │ │ │ │ + bhi 972b2c <__cxa_atexit@plt+0x9665b0> │ │ │ │ + ldr r3, [pc, #88] @ 972b3c <__cxa_atexit@plt+0x9665c0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 972b50 <__cxa_atexit@plt+0x9665d4> │ │ │ │ - ldr r2, [pc, #68] @ 972b70 <__cxa_atexit@plt+0x9665f4> │ │ │ │ + beq 972b20 <__cxa_atexit@plt+0x9665a4> │ │ │ │ + ldr r2, [pc, #68] @ 972b40 <__cxa_atexit@plt+0x9665c4> │ │ │ │ ldr r1, [r8, #47] @ 0x2f │ │ │ │ ldr r3, [r8, #19] │ │ │ │ ldr r9, [r8, #23] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r7] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 972b74 <__cxa_atexit@plt+0x9665f8> │ │ │ │ + ldr r7, [pc, #16] @ 972b44 <__cxa_atexit@plt+0x9665c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq r8, #180, 20 @ 0xb4000 │ │ │ │ - cmpeq r8, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq r8, #228, 20 @ 0xe4000 │ │ │ │ + cmpeq r8, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #19] │ │ │ │ ldr r9, [r7, #23] │ │ │ │ ldr r3, [r7, #47] @ 0x2f │ │ │ │ - ldr r2, [pc, #12] @ 972ba4 <__cxa_atexit@plt+0x966628> │ │ │ │ + ldr r2, [pc, #12] @ 972b74 <__cxa_atexit@plt+0x9665f8> │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r8, #92, 20 @ 0x5c000 │ │ │ │ + cmpeq r8, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 972bcc <__cxa_atexit@plt+0x966650> │ │ │ │ + ldr r3, [pc, #16] @ 972b9c <__cxa_atexit@plt+0x966620> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a2e8e0 <__cxa_atexit@plt+0xa22364> │ │ │ │ + b a2e8b0 <__cxa_atexit@plt+0xa22334> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r8, #40, 20 @ 0x28000 │ │ │ │ + cmpeq r8, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #32] @ 972c10 <__cxa_atexit@plt+0x966694> │ │ │ │ + ldr r2, [pc, #32] @ 972be0 <__cxa_atexit@plt+0x966664> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r8} │ │ │ │ - beq 972c08 <__cxa_atexit@plt+0x96668c> │ │ │ │ + beq 972bd8 <__cxa_atexit@plt+0x96665c> │ │ │ │ add r5, r3, #12 │ │ │ │ mov r9, r7 │ │ │ │ - b a3c588 <__cxa_atexit@plt+0xa3000c> │ │ │ │ + b a3c558 <__cxa_atexit@plt+0xa2ffdc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq r8, #228, 18 @ 0x390000 │ │ │ │ + cmpeq r8, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ - b a3c588 <__cxa_atexit@plt+0xa3000c> │ │ │ │ - cmpeq r8, #8, 20 @ 0x8000 │ │ │ │ + b a3c558 <__cxa_atexit@plt+0xa2ffdc> │ │ │ │ + cmpeq r8, #56, 20 @ 0x38000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 972c64 <__cxa_atexit@plt+0x9666e8> │ │ │ │ + bhi 972c34 <__cxa_atexit@plt+0x9666b8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 972c6c <__cxa_atexit@plt+0x9666f0> │ │ │ │ + ldr r2, [pc, #20] @ 972c3c <__cxa_atexit@plt+0x9666c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b a3b5ac <__cxa_atexit@plt+0xa2f030> │ │ │ │ + b a3b57c <__cxa_atexit@plt+0xa2f000> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #176, 4 │ │ │ │ + cmneq pc, #224, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 972ca4 <__cxa_atexit@plt+0x966728> │ │ │ │ + bhi 972c74 <__cxa_atexit@plt+0x9666f8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 972cac <__cxa_atexit@plt+0x966730> │ │ │ │ + ldr r1, [pc, #24] @ 972c7c <__cxa_atexit@plt+0x966700> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #116, 4 @ 0x40000007 │ │ │ │ + cmneq pc, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 972d14 <__cxa_atexit@plt+0x966798> │ │ │ │ - ldr r2, [pc, #76] @ 972d1c <__cxa_atexit@plt+0x9667a0> │ │ │ │ + bhi 972ce4 <__cxa_atexit@plt+0x966768> │ │ │ │ + ldr r2, [pc, #76] @ 972cec <__cxa_atexit@plt+0x966770> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - beq 972d08 <__cxa_atexit@plt+0x96678c> │ │ │ │ - ldr r1, [pc, #52] @ 972d20 <__cxa_atexit@plt+0x9667a4> │ │ │ │ + beq 972cd8 <__cxa_atexit@plt+0x96675c> │ │ │ │ + ldr r1, [pc, #52] @ 972cf0 <__cxa_atexit@plt+0x966774> │ │ │ │ ldr r0, [r8, #7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ str r1, [r3] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #16] @ 972d4c <__cxa_atexit@plt+0x9667d0> │ │ │ │ + ldr r2, [pc, #16] @ 972d1c <__cxa_atexit@plt+0x9667a0> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 972da8 <__cxa_atexit@plt+0x96682c> │ │ │ │ - ldr r2, [pc, #64] @ 972db4 <__cxa_atexit@plt+0x966838> │ │ │ │ + bcc 972d78 <__cxa_atexit@plt+0x9667fc> │ │ │ │ + ldr r2, [pc, #64] @ 972d84 <__cxa_atexit@plt+0x966808> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 972db8 <__cxa_atexit@plt+0x96683c> │ │ │ │ + ldr lr, [pc, #44] @ 972d88 <__cxa_atexit@plt+0x96680c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq pc, #136, 28 @ 0x880 │ │ │ │ + cmneq pc, #184, 28 @ 0xb80 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 972e10 <__cxa_atexit@plt+0x966894> │ │ │ │ + bhi 972de0 <__cxa_atexit@plt+0x966864> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #8 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 972e1c <__cxa_atexit@plt+0x9668a0> │ │ │ │ - ldr r1, [pc, #64] @ 972e2c <__cxa_atexit@plt+0x9668b0> │ │ │ │ - ldr r0, [pc, #64] @ 972e30 <__cxa_atexit@plt+0x9668b4> │ │ │ │ + bcc 972dec <__cxa_atexit@plt+0x966870> │ │ │ │ + ldr r1, [pc, #64] @ 972dfc <__cxa_atexit@plt+0x966880> │ │ │ │ + ldr r0, [pc, #64] @ 972e00 <__cxa_atexit@plt+0x966884> │ │ │ │ sub r8, r6, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ ldr r9, [r7, #12] │ │ │ │ ldr r5, [r7, #8] │ │ │ │ stmib r3, {r1, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #8 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - cmneq pc, #16, 2 │ │ │ │ - cmpeq r8, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq pc, #64, 2 │ │ │ │ + cmpeq r8, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 972e6c <__cxa_atexit@plt+0x9668f0> │ │ │ │ + bhi 972e3c <__cxa_atexit@plt+0x9668c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 972e74 <__cxa_atexit@plt+0x9668f8> │ │ │ │ + ldr r1, [pc, #24] @ 972e44 <__cxa_atexit@plt+0x9668c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b 972ff0 <__cxa_atexit@plt+0x966a74> │ │ │ │ + b 972fc0 <__cxa_atexit@plt+0x966a44> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #172 @ 0xac │ │ │ │ + cmneq pc, #220 @ 0xdc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 972eac <__cxa_atexit@plt+0x966930> │ │ │ │ + bhi 972e7c <__cxa_atexit@plt+0x966900> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 972eb4 <__cxa_atexit@plt+0x966938> │ │ │ │ + ldr r1, [pc, #24] @ 972e84 <__cxa_atexit@plt+0x966908> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #108 @ 0x6c │ │ │ │ - cmpeq r8, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq pc, #156 @ 0x9c │ │ │ │ + cmpeq r8, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #20 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 972f34 <__cxa_atexit@plt+0x9669b8> │ │ │ │ - ldr r1, [pc, #100] @ 972f40 <__cxa_atexit@plt+0x9669c4> │ │ │ │ + bhi 972f04 <__cxa_atexit@plt+0x966988> │ │ │ │ + ldr r1, [pc, #100] @ 972f10 <__cxa_atexit@plt+0x966994> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr lr, [pc, #92] @ 972f44 <__cxa_atexit@plt+0x9669c8> │ │ │ │ + ldr lr, [pc, #92] @ 972f14 <__cxa_atexit@plt+0x966998> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r0, [r3, #-12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r7, [pc, #64] @ 972f48 <__cxa_atexit@plt+0x9669cc> │ │ │ │ + ldr r7, [pc, #64] @ 972f18 <__cxa_atexit@plt+0x96699c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 972f2c <__cxa_atexit@plt+0x9669b0> │ │ │ │ - ldr r7, [pc, #52] @ 972f4c <__cxa_atexit@plt+0x9669d0> │ │ │ │ + beq 972efc <__cxa_atexit@plt+0x966980> │ │ │ │ + ldr r7, [pc, #52] @ 972f1c <__cxa_atexit@plt+0x9669a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r8, [pc, #44] @ 972f50 <__cxa_atexit@plt+0x9669d4> │ │ │ │ + ldr r8, [pc, #44] @ 972f20 <__cxa_atexit@plt+0x9669a4> │ │ │ │ mov r7, r2 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq pc, #28 │ │ │ │ - cmneq pc, #16, 26 @ 0x400 │ │ │ │ + cmneq pc, #76 @ 0x4c │ │ │ │ + cmneq pc, #64, 26 @ 0x1000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq pc, #240, 24 @ 0xf000 │ │ │ │ + cmneq pc, #32, 26 @ 0x800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 972f74 <__cxa_atexit@plt+0x9669f8> │ │ │ │ + ldr r3, [pc, #16] @ 972f44 <__cxa_atexit@plt+0x9669c8> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 972fcc <__cxa_atexit@plt+0x966a50> │ │ │ │ - ldr r2, [pc, #60] @ 972fd8 <__cxa_atexit@plt+0x966a5c> │ │ │ │ + bcc 972f9c <__cxa_atexit@plt+0x966a20> │ │ │ │ + ldr r2, [pc, #60] @ 972fa8 <__cxa_atexit@plt+0x966a2c> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #40] @ 972fdc <__cxa_atexit@plt+0x966a60> │ │ │ │ + ldr lr, [pc, #40] @ 972fac <__cxa_atexit@plt+0x966a30> │ │ │ │ add r8, r3, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ stm r8, {r1, r2, lr} │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ - cmneq pc, #92, 24 @ 0x5c00 │ │ │ │ - cmpeq r8, #72, 12 @ 0x4800000 │ │ │ │ + cmneq pc, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq r8, #120, 12 @ 0x7800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, fp │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9730a4 <__cxa_atexit@plt+0x966b28> │ │ │ │ - ldr r0, [pc, #192] @ 9730c4 <__cxa_atexit@plt+0x966b48> │ │ │ │ + bhi 973074 <__cxa_atexit@plt+0x966af8> │ │ │ │ + ldr r0, [pc, #192] @ 973094 <__cxa_atexit@plt+0x966b18> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ add r0, pc, r0 │ │ │ │ stmdb r5, {r0, r1, r2, r7} │ │ │ │ ands r0, r8, #3 │ │ │ │ - beq 973088 <__cxa_atexit@plt+0x966b0c> │ │ │ │ + beq 973058 <__cxa_atexit@plt+0x966adc> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 973098 <__cxa_atexit@plt+0x966b1c> │ │ │ │ + bne 973068 <__cxa_atexit@plt+0x966aec> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #44 @ 0x2c │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 9730ac <__cxa_atexit@plt+0x966b30> │ │ │ │ - ldr lr, [pc, #144] @ 9730c8 <__cxa_atexit@plt+0x966b4c> │ │ │ │ - ldr sl, [pc, #144] @ 9730cc <__cxa_atexit@plt+0x966b50> │ │ │ │ - ldr r9, [pc, #144] @ 9730d0 <__cxa_atexit@plt+0x966b54> │ │ │ │ + bcc 97307c <__cxa_atexit@plt+0x966b00> │ │ │ │ + ldr lr, [pc, #144] @ 973098 <__cxa_atexit@plt+0x966b1c> │ │ │ │ + ldr sl, [pc, #144] @ 97309c <__cxa_atexit@plt+0x966b20> │ │ │ │ + ldr r9, [pc, #144] @ 9730a0 <__cxa_atexit@plt+0x966b24> │ │ │ │ add lr, pc, lr │ │ │ │ add sl, pc, sl │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r8, #6] │ │ │ │ ldr r3, [r8, #2] │ │ │ │ str sl, [r6, #4]! │ │ │ │ ldr ip, [r5] │ │ │ │ @@ -2464462,39 +2464450,39 @@ │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ - cmneq pc, #220, 28 @ 0xdc0 │ │ │ │ - cmpeq r8, #88, 10 @ 0x16000000 │ │ │ │ + cmneq pc, #12, 30 @ 0x30 │ │ │ │ + cmpeq r8, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97315c <__cxa_atexit@plt+0x966be0> │ │ │ │ + bne 97312c <__cxa_atexit@plt+0x966bb0> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 973170 <__cxa_atexit@plt+0x966bf4> │ │ │ │ - ldr r2, [pc, #124] @ 973180 <__cxa_atexit@plt+0x966c04> │ │ │ │ - ldr lr, [pc, #124] @ 973184 <__cxa_atexit@plt+0x966c08> │ │ │ │ + bcc 973140 <__cxa_atexit@plt+0x966bc4> │ │ │ │ + ldr r2, [pc, #124] @ 973150 <__cxa_atexit@plt+0x966bd4> │ │ │ │ + ldr lr, [pc, #124] @ 973154 <__cxa_atexit@plt+0x966bd8> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ - ldr r8, [pc, #96] @ 973188 <__cxa_atexit@plt+0x966c0c> │ │ │ │ + ldr r8, [pc, #96] @ 973158 <__cxa_atexit@plt+0x966bdc> │ │ │ │ mov r1, r6 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r1, #16]! │ │ │ │ str r7, [r6, #8] │ │ │ │ str r0, [r6, #12] │ │ │ │ str r9, [r6, #24] │ │ │ │ @@ -2464509,770 +2464497,770 @@ │ │ │ │ add r5, r5, #16 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd30 │ │ │ │ @ instruction: 0xfffffd94 │ │ │ │ - cmneq pc, #244, 26 @ 0x3d00 │ │ │ │ + cmneq pc, #36, 28 @ 0x240 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9731c0 <__cxa_atexit@plt+0x966c44> │ │ │ │ + bhi 973190 <__cxa_atexit@plt+0x966c14> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 9731c8 <__cxa_atexit@plt+0x966c4c> │ │ │ │ + ldr r1, [pc, #24] @ 973198 <__cxa_atexit@plt+0x966c1c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #88, 26 @ 0x1600 │ │ │ │ + cmneq pc, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 973230 <__cxa_atexit@plt+0x966cb4> │ │ │ │ - ldr r2, [pc, #76] @ 973238 <__cxa_atexit@plt+0x966cbc> │ │ │ │ + bhi 973200 <__cxa_atexit@plt+0x966c84> │ │ │ │ + ldr r2, [pc, #76] @ 973208 <__cxa_atexit@plt+0x966c8c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - beq 973224 <__cxa_atexit@plt+0x966ca8> │ │ │ │ - ldr r1, [pc, #52] @ 97323c <__cxa_atexit@plt+0x966cc0> │ │ │ │ + beq 9731f4 <__cxa_atexit@plt+0x966c78> │ │ │ │ + ldr r1, [pc, #52] @ 97320c <__cxa_atexit@plt+0x966c90> │ │ │ │ ldr r0, [r8, #7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ str r1, [r3] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #16] @ 973268 <__cxa_atexit@plt+0x966cec> │ │ │ │ + ldr r2, [pc, #16] @ 973238 <__cxa_atexit@plt+0x966cbc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9732c4 <__cxa_atexit@plt+0x966d48> │ │ │ │ - ldr r2, [pc, #64] @ 9732d0 <__cxa_atexit@plt+0x966d54> │ │ │ │ + bcc 973294 <__cxa_atexit@plt+0x966d18> │ │ │ │ + ldr r2, [pc, #64] @ 9732a0 <__cxa_atexit@plt+0x966d24> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 9732d4 <__cxa_atexit@plt+0x966d58> │ │ │ │ + ldr lr, [pc, #44] @ 9732a4 <__cxa_atexit@plt+0x966d28> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq pc, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq pc, #156, 18 @ 0x270000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97330c <__cxa_atexit@plt+0x966d90> │ │ │ │ + bhi 9732dc <__cxa_atexit@plt+0x966d60> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 973314 <__cxa_atexit@plt+0x966d98> │ │ │ │ + ldr r1, [pc, #24] @ 9732e4 <__cxa_atexit@plt+0x966d68> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #12, 24 @ 0xc00 │ │ │ │ + cmneq pc, #60, 24 @ 0x3c00 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97337c <__cxa_atexit@plt+0x966e00> │ │ │ │ - ldr r2, [pc, #76] @ 973384 <__cxa_atexit@plt+0x966e08> │ │ │ │ + bhi 97334c <__cxa_atexit@plt+0x966dd0> │ │ │ │ + ldr r2, [pc, #76] @ 973354 <__cxa_atexit@plt+0x966dd8> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ str r7, [r5, #4] │ │ │ │ - beq 973370 <__cxa_atexit@plt+0x966df4> │ │ │ │ - ldr r1, [pc, #52] @ 973388 <__cxa_atexit@plt+0x966e0c> │ │ │ │ + beq 973340 <__cxa_atexit@plt+0x966dc4> │ │ │ │ + ldr r1, [pc, #52] @ 973358 <__cxa_atexit@plt+0x966ddc> │ │ │ │ ldr r0, [r8, #7] │ │ │ │ ldr r2, [r8, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r2 │ │ │ │ str r1, [r3] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r3, [r7, #7] │ │ │ │ - ldr r2, [pc, #16] @ 9733b4 <__cxa_atexit@plt+0x966e38> │ │ │ │ + ldr r2, [pc, #16] @ 973384 <__cxa_atexit@plt+0x966e08> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 973410 <__cxa_atexit@plt+0x966e94> │ │ │ │ - ldr r2, [pc, #64] @ 97341c <__cxa_atexit@plt+0x966ea0> │ │ │ │ + bcc 9733e0 <__cxa_atexit@plt+0x966e64> │ │ │ │ + ldr r2, [pc, #64] @ 9733ec <__cxa_atexit@plt+0x966e70> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #44] @ 973420 <__cxa_atexit@plt+0x966ea4> │ │ │ │ + ldr lr, [pc, #44] @ 9733f0 <__cxa_atexit@plt+0x966e74> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r3, #20] │ │ │ │ sub r7, r6, #7 │ │ │ │ str r2, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r3, [r3, #24] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - cmneq pc, #32, 16 @ 0x200000 │ │ │ │ - cmpeq r8, #28, 4 @ 0xc0000001 │ │ │ │ + cmneq pc, #80, 16 @ 0x500000 │ │ │ │ + cmpeq r8, #76, 4 @ 0xc0000004 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97346c <__cxa_atexit@plt+0x966ef0> │ │ │ │ - ldr r7, [pc, #52] @ 97347c <__cxa_atexit@plt+0x966f00> │ │ │ │ + bhi 97343c <__cxa_atexit@plt+0x966ec0> │ │ │ │ + ldr r7, [pc, #52] @ 97344c <__cxa_atexit@plt+0x966ed0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 973460 <__cxa_atexit@plt+0x966ee4> │ │ │ │ + beq 973430 <__cxa_atexit@plt+0x966eb4> │ │ │ │ mov r7, r8 │ │ │ │ - b 973490 <__cxa_atexit@plt+0x966f14> │ │ │ │ + b 973460 <__cxa_atexit@plt+0x966ee4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 973480 <__cxa_atexit@plt+0x966f04> │ │ │ │ + ldr r7, [pc, #12] @ 973450 <__cxa_atexit@plt+0x966ed4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r8, #228, 2 @ 0x39 │ │ │ │ - cmpeq r8, #192, 2 @ 0x30 │ │ │ │ + cmpeq r8, #20, 4 @ 0x40000001 │ │ │ │ + cmpeq r8, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 9734fc <__cxa_atexit@plt+0x966f80> │ │ │ │ - ldr lr, [pc, #92] @ 97350c <__cxa_atexit@plt+0x966f90> │ │ │ │ + bcc 9734cc <__cxa_atexit@plt+0x966f50> │ │ │ │ + ldr lr, [pc, #92] @ 9734dc <__cxa_atexit@plt+0x966f60> │ │ │ │ ldr r7, [r2, #67] @ 0x43 │ │ │ │ ldr sl, [r2, #19] │ │ │ │ ldr r8, [r2, #39] @ 0x27 │ │ │ │ ldr r1, [r2, #47] @ 0x2f │ │ │ │ ldr r2, [r2, #79] @ 0x4f │ │ │ │ - ldr r9, [pc, #72] @ 973510 <__cxa_atexit@plt+0x966f94> │ │ │ │ + ldr r9, [pc, #72] @ 9734e0 <__cxa_atexit@plt+0x966f64> │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4]! │ │ │ │ ldr r0, [r5, #4] │ │ │ │ add r9, pc, r9 │ │ │ │ stmda r5, {r1, r2, r8} │ │ │ │ str r3, [r5, #4] │ │ │ │ str r9, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - beq 9734f4 <__cxa_atexit@plt+0x966f78> │ │ │ │ - b 973520 <__cxa_atexit@plt+0x966fa4> │ │ │ │ + beq 9734c4 <__cxa_atexit@plt+0x966f48> │ │ │ │ + b 9734f0 <__cxa_atexit@plt+0x966f74> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq r8, #24, 2 │ │ │ │ + cmpeq r8, #72, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 973564 <__cxa_atexit@plt+0x966fe8> │ │ │ │ + bne 973534 <__cxa_atexit@plt+0x966fb8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 973588 <__cxa_atexit@plt+0x96700c> │ │ │ │ - ldr r2, [pc, #88] @ 97359c <__cxa_atexit@plt+0x967020> │ │ │ │ + bcc 973558 <__cxa_atexit@plt+0x966fdc> │ │ │ │ + ldr r2, [pc, #88] @ 97356c <__cxa_atexit@plt+0x966ff0> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r9, [r7, #10] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ - ldr r3, [pc, #44] @ 973598 <__cxa_atexit@plt+0x96701c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + ldr r3, [pc, #44] @ 973568 <__cxa_atexit@plt+0x966fec> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 973580 <__cxa_atexit@plt+0x967004> │ │ │ │ - b 9735ac <__cxa_atexit@plt+0x967030> │ │ │ │ + beq 973550 <__cxa_atexit@plt+0x966fd4> │ │ │ │ + b 97357c <__cxa_atexit@plt+0x967000> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffdd4 │ │ │ │ - cmpeq r8, #140 @ 0x8c │ │ │ │ + cmpeq r8, #188 @ 0xbc │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 9735d8 <__cxa_atexit@plt+0x96705c> │ │ │ │ - ldr r2, [pc, #140] @ 973650 <__cxa_atexit@plt+0x9670d4> │ │ │ │ + bne 9735a8 <__cxa_atexit@plt+0x96702c> │ │ │ │ + ldr r2, [pc, #140] @ 973620 <__cxa_atexit@plt+0x9670a4> │ │ │ │ ldr r7, [r3, #15] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 973628 <__cxa_atexit@plt+0x9670ac> │ │ │ │ - b 973668 <__cxa_atexit@plt+0x9670ec> │ │ │ │ + beq 9735f8 <__cxa_atexit@plt+0x96707c> │ │ │ │ + b 973638 <__cxa_atexit@plt+0x9670bc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 973630 <__cxa_atexit@plt+0x9670b4> │ │ │ │ - ldr r7, [pc, #100] @ 973654 <__cxa_atexit@plt+0x9670d8> │ │ │ │ - ldr r2, [pc, #100] @ 973658 <__cxa_atexit@plt+0x9670dc> │ │ │ │ + bcc 973600 <__cxa_atexit@plt+0x967084> │ │ │ │ + ldr r7, [pc, #100] @ 973624 <__cxa_atexit@plt+0x9670a8> │ │ │ │ + ldr r2, [pc, #100] @ 973628 <__cxa_atexit@plt+0x9670ac> │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 972ff0 <__cxa_atexit@plt+0x966a74> │ │ │ │ + b 972fc0 <__cxa_atexit@plt+0x966a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 97364c <__cxa_atexit@plt+0x9670d0> │ │ │ │ + ldr r6, [pc, #20] @ 97361c <__cxa_atexit@plt+0x9670a0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ - cmpeq r8, #208, 30 @ 0x340 │ │ │ │ + cmpeq r8, #0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 973690 <__cxa_atexit@plt+0x967114> │ │ │ │ - ldr r3, [pc, #140] @ 973708 <__cxa_atexit@plt+0x96718c> │ │ │ │ + bne 973660 <__cxa_atexit@plt+0x9670e4> │ │ │ │ + ldr r3, [pc, #140] @ 9736d8 <__cxa_atexit@plt+0x96715c> │ │ │ │ ldr r7, [r7, #14] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9736e0 <__cxa_atexit@plt+0x967164> │ │ │ │ - b 973720 <__cxa_atexit@plt+0x9671a4> │ │ │ │ + beq 9736b0 <__cxa_atexit@plt+0x967134> │ │ │ │ + b 9736f0 <__cxa_atexit@plt+0x967174> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9736e8 <__cxa_atexit@plt+0x96716c> │ │ │ │ - ldr r7, [pc, #100] @ 97370c <__cxa_atexit@plt+0x967190> │ │ │ │ - ldr r2, [pc, #100] @ 973710 <__cxa_atexit@plt+0x967194> │ │ │ │ + bcc 9736b8 <__cxa_atexit@plt+0x96713c> │ │ │ │ + ldr r7, [pc, #100] @ 9736dc <__cxa_atexit@plt+0x967160> │ │ │ │ + ldr r2, [pc, #100] @ 9736e0 <__cxa_atexit@plt+0x967164> │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 972ff0 <__cxa_atexit@plt+0x966a74> │ │ │ │ + b 972fc0 <__cxa_atexit@plt+0x966a44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #20] @ 973704 <__cxa_atexit@plt+0x967188> │ │ │ │ + ldr r6, [pc, #20] @ 9736d4 <__cxa_atexit@plt+0x967158> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ @ instruction: 0xfffff914 │ │ │ │ - cmpeq r8, #24, 30 @ 0x60 │ │ │ │ + cmpeq r8, #72, 30 @ 0x120 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 973764 <__cxa_atexit@plt+0x9671e8> │ │ │ │ + bne 973734 <__cxa_atexit@plt+0x9671b8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9737b4 <__cxa_atexit@plt+0x967238> │ │ │ │ - ldr r2, [pc, #168] @ 9737ec <__cxa_atexit@plt+0x967270> │ │ │ │ + bcc 973784 <__cxa_atexit@plt+0x967208> │ │ │ │ + ldr r2, [pc, #168] @ 9737bc <__cxa_atexit@plt+0x967240> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9737c4 <__cxa_atexit@plt+0x967248> │ │ │ │ - ldr r7, [pc, #104] @ 9737e4 <__cxa_atexit@plt+0x967268> │ │ │ │ - ldr r2, [pc, #104] @ 9737e8 <__cxa_atexit@plt+0x96726c> │ │ │ │ + bcc 973794 <__cxa_atexit@plt+0x967218> │ │ │ │ + ldr r7, [pc, #104] @ 9737b4 <__cxa_atexit@plt+0x967238> │ │ │ │ + ldr r2, [pc, #104] @ 9737b8 <__cxa_atexit@plt+0x96723c> │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add lr, r6, #8 │ │ │ │ str r0, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ - b 972ff0 <__cxa_atexit@plt+0x966a74> │ │ │ │ + b 972fc0 <__cxa_atexit@plt+0x966a44> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r6, [pc, #20] @ 9737e0 <__cxa_atexit@plt+0x967264> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r6, [pc, #20] @ 9737b0 <__cxa_atexit@plt+0x967234> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ mov r6, r3 │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff63c │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - cmpeq r8, #60, 28 @ 0x3c0 │ │ │ │ + cmpeq r8, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97384c <__cxa_atexit@plt+0x9672d0> │ │ │ │ - ldr r7, [pc, #76] @ 973864 <__cxa_atexit@plt+0x9672e8> │ │ │ │ - ldr r2, [pc, #76] @ 973868 <__cxa_atexit@plt+0x9672ec> │ │ │ │ + bcc 97381c <__cxa_atexit@plt+0x9672a0> │ │ │ │ + ldr r7, [pc, #76] @ 973834 <__cxa_atexit@plt+0x9672b8> │ │ │ │ + ldr r2, [pc, #76] @ 973838 <__cxa_atexit@plt+0x9672bc> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r5, r5, #20 │ │ │ │ sub r7, r6, #7 │ │ │ │ add lr, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ - b 972ff0 <__cxa_atexit@plt+0x966a74> │ │ │ │ - ldr r3, [pc, #24] @ 97386c <__cxa_atexit@plt+0x9672f0> │ │ │ │ + b 972fc0 <__cxa_atexit@plt+0x966a44> │ │ │ │ + ldr r3, [pc, #24] @ 97383c <__cxa_atexit@plt+0x9672c0> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + b d1d8d0 <__cxa_atexit@plt+0xd11354> │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ @ instruction: 0xfffff7b0 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq r8, #228, 26 @ 0x3900 │ │ │ │ + cmpeq r8, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9738d4 <__cxa_atexit@plt+0x967358> │ │ │ │ + bhi 9738a4 <__cxa_atexit@plt+0x967328> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 9738f0 <__cxa_atexit@plt+0x967374> │ │ │ │ + ldr r2, [pc, #88] @ 9738c0 <__cxa_atexit@plt+0x967344> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9738dc <__cxa_atexit@plt+0x967360> │ │ │ │ - ldr r7, [pc, #68] @ 9738f4 <__cxa_atexit@plt+0x967378> │ │ │ │ + bhi 9738ac <__cxa_atexit@plt+0x967330> │ │ │ │ + ldr r7, [pc, #68] @ 9738c4 <__cxa_atexit@plt+0x967348> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 9738c8 <__cxa_atexit@plt+0x96734c> │ │ │ │ + beq 973898 <__cxa_atexit@plt+0x96731c> │ │ │ │ mov r7, r8 │ │ │ │ - b 973490 <__cxa_atexit@plt+0x966f14> │ │ │ │ + b 973460 <__cxa_atexit@plt+0x966ee4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9738f8 <__cxa_atexit@plt+0x96737c> │ │ │ │ + ldr r7, [pc, #20] @ 9738c8 <__cxa_atexit@plt+0x96734c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #112, 12 @ 0x7000000 │ │ │ │ + cmneq pc, #160, 12 @ 0xa000000 │ │ │ │ @ instruction: 0xfffffbd8 │ │ │ │ - cmpeq r8, #112, 26 @ 0x1c00 │ │ │ │ - cmpeq r8, #88, 26 @ 0x1600 │ │ │ │ + cmpeq r8, #160, 26 @ 0x2800 │ │ │ │ + cmpeq r8, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 973960 <__cxa_atexit@plt+0x9673e4> │ │ │ │ + bhi 973930 <__cxa_atexit@plt+0x9673b4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 97397c <__cxa_atexit@plt+0x967400> │ │ │ │ + ldr r2, [pc, #88] @ 97394c <__cxa_atexit@plt+0x9673d0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 973968 <__cxa_atexit@plt+0x9673ec> │ │ │ │ - ldr r7, [pc, #68] @ 973980 <__cxa_atexit@plt+0x967404> │ │ │ │ + bhi 973938 <__cxa_atexit@plt+0x9673bc> │ │ │ │ + ldr r7, [pc, #68] @ 973950 <__cxa_atexit@plt+0x9673d4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 973954 <__cxa_atexit@plt+0x9673d8> │ │ │ │ + beq 973924 <__cxa_atexit@plt+0x9673a8> │ │ │ │ mov r7, r8 │ │ │ │ - b 973490 <__cxa_atexit@plt+0x966f14> │ │ │ │ + b 973460 <__cxa_atexit@plt+0x966ee4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 973984 <__cxa_atexit@plt+0x967408> │ │ │ │ + ldr r7, [pc, #20] @ 973954 <__cxa_atexit@plt+0x9673d8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #228, 10 @ 0x39000000 │ │ │ │ + cmneq pc, #20, 12 @ 0x1400000 │ │ │ │ @ instruction: 0xfffffb4c │ │ │ │ - cmpeq r8, #228, 24 @ 0xe400 │ │ │ │ - cmpeq r8, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq r8, #20, 26 @ 0x500 │ │ │ │ + cmpeq r8, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9739ec <__cxa_atexit@plt+0x967470> │ │ │ │ + bhi 9739bc <__cxa_atexit@plt+0x967440> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #88] @ 973a08 <__cxa_atexit@plt+0x96748c> │ │ │ │ + ldr r2, [pc, #88] @ 9739d8 <__cxa_atexit@plt+0x96745c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9739f4 <__cxa_atexit@plt+0x967478> │ │ │ │ - ldr r7, [pc, #68] @ 973a0c <__cxa_atexit@plt+0x967490> │ │ │ │ + bhi 9739c4 <__cxa_atexit@plt+0x967448> │ │ │ │ + ldr r7, [pc, #68] @ 9739dc <__cxa_atexit@plt+0x967460> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 9739e0 <__cxa_atexit@plt+0x967464> │ │ │ │ + beq 9739b0 <__cxa_atexit@plt+0x967434> │ │ │ │ mov r7, r8 │ │ │ │ - b 973490 <__cxa_atexit@plt+0x966f14> │ │ │ │ + b 973460 <__cxa_atexit@plt+0x966ee4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 973a10 <__cxa_atexit@plt+0x967494> │ │ │ │ + ldr r7, [pc, #20] @ 9739e0 <__cxa_atexit@plt+0x967464> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #88, 10 @ 0x16000000 │ │ │ │ + cmneq pc, #136, 10 @ 0x22000000 │ │ │ │ @ instruction: 0xfffffac0 │ │ │ │ - cmpeq r8, #88, 24 @ 0x5800 │ │ │ │ - cmpeq r8, #68, 24 @ 0x4400 │ │ │ │ + cmpeq r8, #136, 24 @ 0x8800 │ │ │ │ + cmpeq r8, #116, 24 @ 0x7400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 973a64 <__cxa_atexit@plt+0x9674e8> │ │ │ │ - ldr r7, [pc, #60] @ 973a74 <__cxa_atexit@plt+0x9674f8> │ │ │ │ + bhi 973a34 <__cxa_atexit@plt+0x9674b8> │ │ │ │ + ldr r7, [pc, #60] @ 973a44 <__cxa_atexit@plt+0x9674c8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 973a58 <__cxa_atexit@plt+0x9674dc> │ │ │ │ - ldr r7, [pc, #44] @ 973a78 <__cxa_atexit@plt+0x9674fc> │ │ │ │ + beq 973a28 <__cxa_atexit@plt+0x9674ac> │ │ │ │ + ldr r7, [pc, #44] @ 973a48 <__cxa_atexit@plt+0x9674cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 973a7c <__cxa_atexit@plt+0x967500> │ │ │ │ + ldr r7, [pc, #16] @ 973a4c <__cxa_atexit@plt+0x9674d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r8, #4, 24 @ 0x400 │ │ │ │ - cmpeq r8, #220, 22 @ 0x37000 │ │ │ │ + cmpeq r8, #52, 24 @ 0x3400 │ │ │ │ + cmpeq r8, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 973aa0 <__cxa_atexit@plt+0x967524> │ │ │ │ + ldr r3, [pc, #12] @ 973a70 <__cxa_atexit@plt+0x9674f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r8, #176, 22 @ 0x2c000 │ │ │ │ + cmpeq r8, #224, 22 @ 0x38000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 973ad8 <__cxa_atexit@plt+0x96755c> │ │ │ │ - ldr r3, [pc, #48] @ 973af4 <__cxa_atexit@plt+0x967578> │ │ │ │ + bne 973aa8 <__cxa_atexit@plt+0x96752c> │ │ │ │ + ldr r3, [pc, #48] @ 973ac4 <__cxa_atexit@plt+0x967548> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 973aec <__cxa_atexit@plt+0x967570> │ │ │ │ - b 973b08 <__cxa_atexit@plt+0x96758c> │ │ │ │ - ldr r7, [pc, #24] @ 973af8 <__cxa_atexit@plt+0x96757c> │ │ │ │ + beq 973abc <__cxa_atexit@plt+0x967540> │ │ │ │ + b 973ad8 <__cxa_atexit@plt+0x96755c> │ │ │ │ + ldr r7, [pc, #24] @ 973ac8 <__cxa_atexit@plt+0x96754c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, #0, 10 │ │ │ │ - cmpeq r8, #88, 22 @ 0x16000 │ │ │ │ + cmneq pc, #48, 10 @ 0xc000000 │ │ │ │ + cmpeq r8, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #116] @ 973b90 <__cxa_atexit@plt+0x967614> │ │ │ │ + ldr r2, [pc, #116] @ 973b60 <__cxa_atexit@plt+0x9675e4> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ - beq 973b64 <__cxa_atexit@plt+0x9675e8> │ │ │ │ + beq 973b34 <__cxa_atexit@plt+0x9675b8> │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 973b70 <__cxa_atexit@plt+0x9675f4> │ │ │ │ - ldr r2, [pc, #76] @ 973b94 <__cxa_atexit@plt+0x967618> │ │ │ │ + bne 973b40 <__cxa_atexit@plt+0x9675c4> │ │ │ │ + ldr r2, [pc, #76] @ 973b64 <__cxa_atexit@plt+0x9675e8> │ │ │ │ ldr r3, [r3, #15] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ - beq 973b84 <__cxa_atexit@plt+0x967608> │ │ │ │ + beq 973b54 <__cxa_atexit@plt+0x9675d8> │ │ │ │ mov r7, r3 │ │ │ │ - b 973c08 <__cxa_atexit@plt+0x96768c> │ │ │ │ + b 973bd8 <__cxa_atexit@plt+0x96765c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 973b98 <__cxa_atexit@plt+0x96761c> │ │ │ │ + ldr r7, [pc, #32] @ 973b68 <__cxa_atexit@plt+0x9675ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq pc, #104, 8 @ 0x68000000 │ │ │ │ - cmpeq r8, #184, 20 @ 0xb8000 │ │ │ │ + cmneq pc, #152, 8 @ 0x98000000 │ │ │ │ + cmpeq r8, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 973bd8 <__cxa_atexit@plt+0x96765c> │ │ │ │ - ldr r2, [pc, #52] @ 973bf4 <__cxa_atexit@plt+0x967678> │ │ │ │ + bne 973ba8 <__cxa_atexit@plt+0x96762c> │ │ │ │ + ldr r2, [pc, #52] @ 973bc4 <__cxa_atexit@plt+0x967648> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r3, #15] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 973bec <__cxa_atexit@plt+0x967670> │ │ │ │ - b 973c08 <__cxa_atexit@plt+0x96768c> │ │ │ │ - ldr r7, [pc, #24] @ 973bf8 <__cxa_atexit@plt+0x96767c> │ │ │ │ + beq 973bbc <__cxa_atexit@plt+0x967640> │ │ │ │ + b 973bd8 <__cxa_atexit@plt+0x96765c> │ │ │ │ + ldr r7, [pc, #24] @ 973bc8 <__cxa_atexit@plt+0x96764c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq pc, #0, 8 │ │ │ │ - cmpeq r8, #88, 20 @ 0x58000 │ │ │ │ + cmneq pc, #48, 8 @ 0x30000000 │ │ │ │ + cmpeq r8, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 973c68 <__cxa_atexit@plt+0x9676ec> │ │ │ │ + beq 973c38 <__cxa_atexit@plt+0x9676bc> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 973c54 <__cxa_atexit@plt+0x9676d8> │ │ │ │ + bne 973c24 <__cxa_atexit@plt+0x9676a8> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #4 │ │ │ │ - beq 973c84 <__cxa_atexit@plt+0x967708> │ │ │ │ + beq 973c54 <__cxa_atexit@plt+0x9676d8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 973c54 <__cxa_atexit@plt+0x9676d8> │ │ │ │ - ldr r3, [pc, #112] @ 973cb0 <__cxa_atexit@plt+0x967734> │ │ │ │ + bne 973c24 <__cxa_atexit@plt+0x9676a8> │ │ │ │ + ldr r3, [pc, #112] @ 973c80 <__cxa_atexit@plt+0x967704> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 973ca0 <__cxa_atexit@plt+0x967724> │ │ │ │ - b 973e68 <__cxa_atexit@plt+0x9678ec> │ │ │ │ - ldr r7, [pc, #76] @ 973ca8 <__cxa_atexit@plt+0x96772c> │ │ │ │ + beq 973c70 <__cxa_atexit@plt+0x9676f4> │ │ │ │ + b 973e38 <__cxa_atexit@plt+0x9678bc> │ │ │ │ + ldr r7, [pc, #76] @ 973c78 <__cxa_atexit@plt+0x9676fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #60] @ 973cac <__cxa_atexit@plt+0x967730> │ │ │ │ + ldr r3, [pc, #60] @ 973c7c <__cxa_atexit@plt+0x967700> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 973ca0 <__cxa_atexit@plt+0x967724> │ │ │ │ - b 97400c <__cxa_atexit@plt+0x967a90> │ │ │ │ - ldr r3, [pc, #40] @ 973cb4 <__cxa_atexit@plt+0x967738> │ │ │ │ + beq 973c70 <__cxa_atexit@plt+0x9676f4> │ │ │ │ + b 973fdc <__cxa_atexit@plt+0x967a60> │ │ │ │ + ldr r3, [pc, #40] @ 973c84 <__cxa_atexit@plt+0x967708> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 973ca0 <__cxa_atexit@plt+0x967724> │ │ │ │ - b 973cc4 <__cxa_atexit@plt+0x967748> │ │ │ │ + beq 973c70 <__cxa_atexit@plt+0x9676f4> │ │ │ │ + b 973c94 <__cxa_atexit@plt+0x967718> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #132, 6 @ 0x10000002 │ │ │ │ + cmneq pc, #180, 6 @ 0xd0000002 │ │ │ │ muleq r0, r4, r3 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq r8, #156, 18 @ 0x270000 │ │ │ │ + cmpeq r8, #204, 18 @ 0x330000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #200] @ 973d94 <__cxa_atexit@plt+0x967818> │ │ │ │ + ldr r3, [pc, #200] @ 973d64 <__cxa_atexit@plt+0x9677e8> │ │ │ │ ldr r2, [r7, #23] │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ ands r3, r2, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 973d00 <__cxa_atexit@plt+0x967784> │ │ │ │ + beq 973cd0 <__cxa_atexit@plt+0x967754> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 973d10 <__cxa_atexit@plt+0x967794> │ │ │ │ - ldr r7, [pc, #164] @ 973d98 <__cxa_atexit@plt+0x96781c> │ │ │ │ + bne 973ce0 <__cxa_atexit@plt+0x967764> │ │ │ │ + ldr r7, [pc, #164] @ 973d68 <__cxa_atexit@plt+0x9677ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 973d7c <__cxa_atexit@plt+0x967800> │ │ │ │ - ldr r2, [pc, #116] @ 973d9c <__cxa_atexit@plt+0x967820> │ │ │ │ + bcc 973d4c <__cxa_atexit@plt+0x9677d0> │ │ │ │ + ldr r2, [pc, #116] @ 973d6c <__cxa_atexit@plt+0x9677f0> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ sub r0, r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ 973da0 <__cxa_atexit@plt+0x967824> │ │ │ │ + ldr lr, [pc, #92] @ 973d70 <__cxa_atexit@plt+0x9677f4> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #84] @ 973da4 <__cxa_atexit@plt+0x967828> │ │ │ │ + ldr r0, [pc, #84] @ 973d74 <__cxa_atexit@plt+0x9677f8> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ @@ -2465282,102 +2465270,102 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmneq pc, #236, 4 @ 0xc000000e │ │ │ │ + cmneq pc, #28, 6 @ 0x70000000 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ - cmneq pc, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq pc, #212, 4 @ 0x4000000d │ │ │ │ - cmpeq r8, #172, 16 @ 0xac0000 │ │ │ │ + cmneq pc, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq pc, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq r8, #220, 16 @ 0xdc0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 973dd4 <__cxa_atexit@plt+0x967858> │ │ │ │ - ldr r7, [pc, #132] @ 973e4c <__cxa_atexit@plt+0x9678d0> │ │ │ │ + bne 973da4 <__cxa_atexit@plt+0x967828> │ │ │ │ + ldr r7, [pc, #132] @ 973e1c <__cxa_atexit@plt+0x9678a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 973e3c <__cxa_atexit@plt+0x9678c0> │ │ │ │ - ldr r7, [pc, #100] @ 973e50 <__cxa_atexit@plt+0x9678d4> │ │ │ │ + bcc 973e0c <__cxa_atexit@plt+0x967890> │ │ │ │ + ldr r7, [pc, #100] @ 973e20 <__cxa_atexit@plt+0x9678a4> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ sub r0, r3, #23 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 973e54 <__cxa_atexit@plt+0x9678d8> │ │ │ │ + ldr lr, [pc, #84] @ 973e24 <__cxa_atexit@plt+0x9678a8> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ - ldr r0, [pc, #64] @ 973e58 <__cxa_atexit@plt+0x9678dc> │ │ │ │ + ldr r0, [pc, #64] @ 973e28 <__cxa_atexit@plt+0x9678ac> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #24, 4 @ 0x80000001 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #72, 4 @ 0x80000004 │ │ │ │ @ instruction: 0xfffffb9c │ │ │ │ - cmneq pc, #248, 8 @ 0xf8000000 │ │ │ │ - cmneq pc, #12, 4 @ 0xc0000000 │ │ │ │ - cmpeq r8, #248, 14 @ 0x3e00000 │ │ │ │ + cmneq pc, #40, 10 @ 0xa000000 │ │ │ │ + cmneq pc, #60, 4 @ 0xc0000003 │ │ │ │ + cmpeq r8, #40, 16 @ 0x280000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #200] @ 973f38 <__cxa_atexit@plt+0x9679bc> │ │ │ │ + ldr r3, [pc, #200] @ 973f08 <__cxa_atexit@plt+0x96798c> │ │ │ │ ldr r2, [r7, #23] │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ ands r3, r2, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 973ea4 <__cxa_atexit@plt+0x967928> │ │ │ │ + beq 973e74 <__cxa_atexit@plt+0x9678f8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 973eb4 <__cxa_atexit@plt+0x967938> │ │ │ │ - ldr r7, [pc, #164] @ 973f3c <__cxa_atexit@plt+0x9679c0> │ │ │ │ + bne 973e84 <__cxa_atexit@plt+0x967908> │ │ │ │ + ldr r7, [pc, #164] @ 973f0c <__cxa_atexit@plt+0x967990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 973f20 <__cxa_atexit@plt+0x9679a4> │ │ │ │ - ldr r2, [pc, #116] @ 973f40 <__cxa_atexit@plt+0x9679c4> │ │ │ │ + bcc 973ef0 <__cxa_atexit@plt+0x967974> │ │ │ │ + ldr r2, [pc, #116] @ 973f10 <__cxa_atexit@plt+0x967994> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ sub r0, r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ 973f44 <__cxa_atexit@plt+0x9679c8> │ │ │ │ + ldr lr, [pc, #92] @ 973f14 <__cxa_atexit@plt+0x967998> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #84] @ 973f48 <__cxa_atexit@plt+0x9679cc> │ │ │ │ + ldr r0, [pc, #84] @ 973f18 <__cxa_atexit@plt+0x96799c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ @@ -2465387,162 +2465375,162 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmneq pc, #72, 2 │ │ │ │ + cmneq pc, #120, 2 │ │ │ │ @ instruction: 0xfffffa30 │ │ │ │ - cmneq pc, #20, 8 @ 0x14000000 │ │ │ │ - cmneq pc, #48, 2 │ │ │ │ - cmpeq r8, #8, 14 @ 0x200000 │ │ │ │ + cmneq pc, #68, 8 @ 0x44000000 │ │ │ │ + cmneq pc, #96, 2 │ │ │ │ + cmpeq r8, #56, 14 @ 0xe00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 973f78 <__cxa_atexit@plt+0x9679fc> │ │ │ │ - ldr r7, [pc, #132] @ 973ff0 <__cxa_atexit@plt+0x967a74> │ │ │ │ + bne 973f48 <__cxa_atexit@plt+0x9679cc> │ │ │ │ + ldr r7, [pc, #132] @ 973fc0 <__cxa_atexit@plt+0x967a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 973fe0 <__cxa_atexit@plt+0x967a64> │ │ │ │ - ldr r7, [pc, #100] @ 973ff4 <__cxa_atexit@plt+0x967a78> │ │ │ │ + bcc 973fb0 <__cxa_atexit@plt+0x967a34> │ │ │ │ + ldr r7, [pc, #100] @ 973fc4 <__cxa_atexit@plt+0x967a48> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ sub r0, r3, #23 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 973ff8 <__cxa_atexit@plt+0x967a7c> │ │ │ │ + ldr lr, [pc, #84] @ 973fc8 <__cxa_atexit@plt+0x967a4c> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ - ldr r0, [pc, #64] @ 973ffc <__cxa_atexit@plt+0x967a80> │ │ │ │ + ldr r0, [pc, #64] @ 973fcc <__cxa_atexit@plt+0x967a50> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #116 @ 0x74 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #164 @ 0xa4 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ - cmneq pc, #84, 6 @ 0x50000001 │ │ │ │ - cmneq pc, #104 @ 0x68 │ │ │ │ - cmpeq r8, #84, 12 @ 0x5400000 │ │ │ │ + cmneq pc, #132, 6 @ 0x10000002 │ │ │ │ + cmneq pc, #152 @ 0x98 │ │ │ │ + cmpeq r8, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 974048 <__cxa_atexit@plt+0x967acc> │ │ │ │ + bne 974018 <__cxa_atexit@plt+0x967a9c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #96] @ 97408c <__cxa_atexit@plt+0x967b10> │ │ │ │ + ldr r1, [pc, #96] @ 97405c <__cxa_atexit@plt+0x967ae0> │ │ │ │ mov r2, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ ands r1, r3, #3 │ │ │ │ - beq 97405c <__cxa_atexit@plt+0x967ae0> │ │ │ │ + beq 97402c <__cxa_atexit@plt+0x967ab0> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 97406c <__cxa_atexit@plt+0x967af0> │ │ │ │ - ldr r7, [pc, #68] @ 974094 <__cxa_atexit@plt+0x967b18> │ │ │ │ + bne 97403c <__cxa_atexit@plt+0x967ac0> │ │ │ │ + ldr r7, [pc, #68] @ 974064 <__cxa_atexit@plt+0x967ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 974090 <__cxa_atexit@plt+0x967b14> │ │ │ │ + ldr r3, [pc, #28] @ 974060 <__cxa_atexit@plt+0x967ae4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 974084 <__cxa_atexit@plt+0x967b08> │ │ │ │ - b 9740fc <__cxa_atexit@plt+0x967b80> │ │ │ │ + beq 974054 <__cxa_atexit@plt+0x967ad8> │ │ │ │ + b 9740cc <__cxa_atexit@plt+0x967b50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq pc, #144, 30 @ 0x240 │ │ │ │ - cmpeq r8, #188, 10 @ 0x2f000000 │ │ │ │ + cmneq pc, #192, 30 @ 0x300 │ │ │ │ + cmpeq r8, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9740c4 <__cxa_atexit@plt+0x967b48> │ │ │ │ - ldr r7, [pc, #52] @ 9740ec <__cxa_atexit@plt+0x967b70> │ │ │ │ + bne 974094 <__cxa_atexit@plt+0x967b18> │ │ │ │ + ldr r7, [pc, #52] @ 9740bc <__cxa_atexit@plt+0x967b40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 9740e8 <__cxa_atexit@plt+0x967b6c> │ │ │ │ + ldr r3, [pc, #28] @ 9740b8 <__cxa_atexit@plt+0x967b3c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9740e0 <__cxa_atexit@plt+0x967b64> │ │ │ │ - b 9740fc <__cxa_atexit@plt+0x967b80> │ │ │ │ + beq 9740b0 <__cxa_atexit@plt+0x967b34> │ │ │ │ + b 9740cc <__cxa_atexit@plt+0x967b50> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq pc, #40, 30 @ 0xa0 │ │ │ │ - cmpeq r8, #100, 10 @ 0x19000000 │ │ │ │ + cmneq pc, #88, 30 @ 0x160 │ │ │ │ + cmpeq r8, #148, 10 @ 0x25000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #200] @ 9741cc <__cxa_atexit@plt+0x967c50> │ │ │ │ + ldr r3, [pc, #200] @ 97419c <__cxa_atexit@plt+0x967c20> │ │ │ │ ldr r2, [r7, #23] │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r1, #-4]! │ │ │ │ ands r3, r2, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 974138 <__cxa_atexit@plt+0x967bbc> │ │ │ │ + beq 974108 <__cxa_atexit@plt+0x967b8c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 974148 <__cxa_atexit@plt+0x967bcc> │ │ │ │ - ldr r7, [pc, #164] @ 9741d0 <__cxa_atexit@plt+0x967c54> │ │ │ │ + bne 974118 <__cxa_atexit@plt+0x967b9c> │ │ │ │ + ldr r7, [pc, #164] @ 9741a0 <__cxa_atexit@plt+0x967c24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 9741b4 <__cxa_atexit@plt+0x967c38> │ │ │ │ - ldr r2, [pc, #116] @ 9741d4 <__cxa_atexit@plt+0x967c58> │ │ │ │ + bcc 974184 <__cxa_atexit@plt+0x967c08> │ │ │ │ + ldr r2, [pc, #116] @ 9741a4 <__cxa_atexit@plt+0x967c28> │ │ │ │ ldr ip, [r5, #12]! │ │ │ │ sub r0, r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ - ldr lr, [pc, #92] @ 9741d8 <__cxa_atexit@plt+0x967c5c> │ │ │ │ + ldr lr, [pc, #92] @ 9741a8 <__cxa_atexit@plt+0x967c2c> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ - ldr r0, [pc, #84] @ 9741dc <__cxa_atexit@plt+0x967c60> │ │ │ │ + ldr r0, [pc, #84] @ 9741ac <__cxa_atexit@plt+0x967c30> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r7, [r6, #28] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ str r2, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ @@ -2465552,271 +2465540,271 @@ │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmneq pc, #180, 28 @ 0xb40 │ │ │ │ + cmneq pc, #228, 28 @ 0xe40 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ - cmneq pc, #128, 2 │ │ │ │ - cmneq pc, #156, 28 @ 0x9c0 │ │ │ │ - cmpeq r8, #116, 8 @ 0x74000000 │ │ │ │ + cmneq pc, #176, 2 @ 0x2c │ │ │ │ + cmneq pc, #204, 28 @ 0xcc0 │ │ │ │ + cmpeq r8, #164, 8 @ 0xa4000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97420c <__cxa_atexit@plt+0x967c90> │ │ │ │ - ldr r7, [pc, #132] @ 974284 <__cxa_atexit@plt+0x967d08> │ │ │ │ + bne 9741dc <__cxa_atexit@plt+0x967c60> │ │ │ │ + ldr r7, [pc, #132] @ 974254 <__cxa_atexit@plt+0x967cd8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #44 @ 0x2c │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 974274 <__cxa_atexit@plt+0x967cf8> │ │ │ │ - ldr r7, [pc, #100] @ 974288 <__cxa_atexit@plt+0x967d0c> │ │ │ │ + bcc 974244 <__cxa_atexit@plt+0x967cc8> │ │ │ │ + ldr r7, [pc, #100] @ 974258 <__cxa_atexit@plt+0x967cdc> │ │ │ │ ldr ip, [r5, #16]! │ │ │ │ sub r0, r3, #23 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ - ldr lr, [pc, #84] @ 97428c <__cxa_atexit@plt+0x967d10> │ │ │ │ + ldr lr, [pc, #84] @ 97425c <__cxa_atexit@plt+0x967ce0> │ │ │ │ add r8, r6, #8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ ldr r2, [r5, #-12] │ │ │ │ ldmdb r5, {r1, r7} │ │ │ │ - ldr r0, [pc, #64] @ 974290 <__cxa_atexit@plt+0x967d14> │ │ │ │ + ldr r0, [pc, #64] @ 974260 <__cxa_atexit@plt+0x967ce4> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm r8, {r2, r7, lr} │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #20] │ │ │ │ str r2, [r6, #28] │ │ │ │ str r6, [r6, #32] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #44 @ 0x2c │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #224, 26 @ 0x3800 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ - cmneq pc, #192 @ 0xc0 │ │ │ │ - cmneq pc, #212, 26 @ 0x3500 │ │ │ │ + cmneq pc, #240 @ 0xf0 │ │ │ │ + cmneq pc, #4, 28 @ 0x40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #8] @ 9742b0 <__cxa_atexit@plt+0x967d34> │ │ │ │ + ldr r3, [pc, #8] @ 974280 <__cxa_atexit@plt+0x967d04> │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b a96968 <__cxa_atexit@plt+0xa8a3ec> │ │ │ │ - cmpeq r8, #72 @ 0x48 │ │ │ │ + b a96938 <__cxa_atexit@plt+0xa8a3bc> │ │ │ │ + cmpeq r8, #120 @ 0x78 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 974350 <__cxa_atexit@plt+0x967dd4> │ │ │ │ + bcc 974320 <__cxa_atexit@plt+0x967da4> │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ str r9, [r3, #44] @ 0x2c │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ add lr, r5, #32 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - ldr r9, [pc, #104] @ 974368 <__cxa_atexit@plt+0x967dec> │ │ │ │ + ldr r9, [pc, #104] @ 974338 <__cxa_atexit@plt+0x967dbc> │ │ │ │ str r1, [r3, #36] @ 0x24 │ │ │ │ ldm lr, {r0, r1, lr} │ │ │ │ - ldr r7, [pc, #96] @ 97436c <__cxa_atexit@plt+0x967df0> │ │ │ │ + ldr r7, [pc, #96] @ 97433c <__cxa_atexit@plt+0x967dc0> │ │ │ │ str r8, [r3, #12] │ │ │ │ str ip, [r3, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r3, {r7, sl} │ │ │ │ ldr r7, [sp] │ │ │ │ str r2, [r3, #20] │ │ │ │ str lr, [r3, #24] │ │ │ │ str r1, [r3, #28] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r7, [r3, #48] @ 0x30 │ │ │ │ - ldr r7, [pc, #56] @ 974370 <__cxa_atexit@plt+0x967df4> │ │ │ │ + ldr r7, [pc, #56] @ 974340 <__cxa_atexit@plt+0x967dc4> │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ sub sl, r6, #43 @ 0x2b │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #28] @ 974374 <__cxa_atexit@plt+0x967df8> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #28] @ 974344 <__cxa_atexit@plt+0x967dc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #148, 6 @ 0x50000002 │ │ │ │ + cmpeq r8, #196, 6 @ 0x10000003 │ │ │ │ andeq r0, r0, r4, lsl #11 │ │ │ │ - cmpeq r8, #104, 6 @ 0xa0000001 │ │ │ │ - cmpeq r8, #192, 6 │ │ │ │ - cmpeq r8, #128, 6 │ │ │ │ + cmpeq r8, #152, 6 @ 0x60000002 │ │ │ │ + cmpeq r8, #240, 6 @ 0xc0000003 │ │ │ │ + cmpeq r8, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9743ac <__cxa_atexit@plt+0x967e30> │ │ │ │ + bhi 97437c <__cxa_atexit@plt+0x967e00> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 9743b4 <__cxa_atexit@plt+0x967e38> │ │ │ │ + ldr r2, [pc, #20] @ 974384 <__cxa_atexit@plt+0x967e08> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b 9fad80 <__cxa_atexit@plt+0x9ee804> │ │ │ │ + b 9fad50 <__cxa_atexit@plt+0x9ee7d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #104, 22 @ 0x1a000 │ │ │ │ - cmpeq r8, #44, 6 @ 0xb0000000 │ │ │ │ + cmneq pc, #152, 22 @ 0x26000 │ │ │ │ + cmpeq r8, #92, 6 @ 0x70000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 974410 <__cxa_atexit@plt+0x967e94> │ │ │ │ - ldr r2, [pc, #64] @ 974418 <__cxa_atexit@plt+0x967e9c> │ │ │ │ + bhi 9743e0 <__cxa_atexit@plt+0x967e64> │ │ │ │ + ldr r2, [pc, #64] @ 9743e8 <__cxa_atexit@plt+0x967e6c> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr sl, [r7, #12] │ │ │ │ ldr r9, [r7, #16] │ │ │ │ - ldr r0, [pc, #52] @ 97441c <__cxa_atexit@plt+0x967ea0> │ │ │ │ + ldr r0, [pc, #52] @ 9743ec <__cxa_atexit@plt+0x967e70> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str sl, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ - ldr r5, [pc, #28] @ 974420 <__cxa_atexit@plt+0x967ea4> │ │ │ │ + ldr r5, [pc, #28] @ 9743f0 <__cxa_atexit@plt+0x967e74> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r8, r5, #2 │ │ │ │ mov r5, r3 │ │ │ │ b 810dac <__cxa_atexit@plt+0x804830> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq pc, #28, 22 @ 0x7000 │ │ │ │ - cmneq pc, #12, 16 @ 0xc0000 │ │ │ │ - cmpeq r8, #180, 4 @ 0x4000000b │ │ │ │ + cmneq pc, #76, 22 @ 0x13000 │ │ │ │ + cmneq pc, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq r8, #228, 4 @ 0x4000000e │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #1 │ │ │ │ - bne 97445c <__cxa_atexit@plt+0x967ee0> │ │ │ │ - ldr r2, [pc, #32] @ 974470 <__cxa_atexit@plt+0x967ef4> │ │ │ │ + bne 97442c <__cxa_atexit@plt+0x967eb0> │ │ │ │ + ldr r2, [pc, #32] @ 974440 <__cxa_atexit@plt+0x967ec4> │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - b 9dd108 <__cxa_atexit@plt+0x9d0b8c> │ │ │ │ - ldr r2, [pc, #16] @ 974474 <__cxa_atexit@plt+0x967ef8> │ │ │ │ + b 9dd0d8 <__cxa_atexit@plt+0x9d0b5c> │ │ │ │ + ldr r2, [pc, #16] @ 974444 <__cxa_atexit@plt+0x967ec8> │ │ │ │ str r7, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b 9dd108 <__cxa_atexit@plt+0x9d0b8c> │ │ │ │ + b 9dd0d8 <__cxa_atexit@plt+0x9d0b5c> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9744a0 <__cxa_atexit@plt+0x967f24> │ │ │ │ - ldr r7, [pc, #104] @ 9744fc <__cxa_atexit@plt+0x967f80> │ │ │ │ + bne 974470 <__cxa_atexit@plt+0x967ef4> │ │ │ │ + ldr r7, [pc, #104] @ 9744cc <__cxa_atexit@plt+0x967f50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #16 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9744ec <__cxa_atexit@plt+0x967f70> │ │ │ │ - ldr r2, [pc, #72] @ 974500 <__cxa_atexit@plt+0x967f84> │ │ │ │ + bcc 9744bc <__cxa_atexit@plt+0x967f40> │ │ │ │ + ldr r2, [pc, #72] @ 9744d0 <__cxa_atexit@plt+0x967f54> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r1, [pc, #68] @ 974504 <__cxa_atexit@plt+0x967f88> │ │ │ │ + ldr r1, [pc, #68] @ 9744d4 <__cxa_atexit@plt+0x967f58> │ │ │ │ add r2, r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #60] @ 974508 <__cxa_atexit@plt+0x967f8c> │ │ │ │ + ldr r0, [pc, #60] @ 9744d8 <__cxa_atexit@plt+0x967f5c> │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #16] │ │ │ │ stmib r6, {r0, r7} │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #136, 14 @ 0x2200000 │ │ │ │ - cmneq pc, #100, 14 @ 0x1900000 │ │ │ │ - cmneq pc, #220, 20 @ 0xdc000 │ │ │ │ - cmneq pc, #64, 6 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #184, 14 @ 0x2e00000 │ │ │ │ + cmneq pc, #148, 14 @ 0x2500000 │ │ │ │ + cmneq pc, #12, 22 @ 0x3000 │ │ │ │ + cmneq pc, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 974584 <__cxa_atexit@plt+0x968008> │ │ │ │ + bne 974554 <__cxa_atexit@plt+0x967fd8> │ │ │ │ add r3, r6, #32 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 97460c <__cxa_atexit@plt+0x968090> │ │ │ │ - ldr r7, [pc, #252] @ 974638 <__cxa_atexit@plt+0x9680bc> │ │ │ │ + bcc 9745dc <__cxa_atexit@plt+0x968060> │ │ │ │ + ldr r7, [pc, #252] @ 974608 <__cxa_atexit@plt+0x96808c> │ │ │ │ add r9, r6, #8 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - ldr r1, [pc, #244] @ 97463c <__cxa_atexit@plt+0x9680c0> │ │ │ │ + ldr r1, [pc, #244] @ 97460c <__cxa_atexit@plt+0x968090> │ │ │ │ add r8, r7, #3 │ │ │ │ sub r7, r3, #25 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr lr, [pc, #232] @ 974640 <__cxa_atexit@plt+0x9680c4> │ │ │ │ + ldr lr, [pc, #232] @ 974610 <__cxa_atexit@plt+0x968094> │ │ │ │ add r1, r1, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ - ldr r0, [pc, #224] @ 974644 <__cxa_atexit@plt+0x9680c8> │ │ │ │ + ldr r0, [pc, #224] @ 974614 <__cxa_atexit@plt+0x968098> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr ip, [r5, #8]! │ │ │ │ str lr, [r6, #4] │ │ │ │ add r0, r0, #3 │ │ │ │ stm r9, {r0, r1, r2, lr} │ │ │ │ str r7, [r6, #24] │ │ │ │ str r1, [r6, #28] │ │ │ │ str r8, [r6, #32] │ │ │ │ - b 974600 <__cxa_atexit@plt+0x968084> │ │ │ │ + b 9745d0 <__cxa_atexit@plt+0x968054> │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 974614 <__cxa_atexit@plt+0x968098> │ │ │ │ - ldr r1, [pc, #140] @ 974624 <__cxa_atexit@plt+0x9680a8> │ │ │ │ + bcc 9745e4 <__cxa_atexit@plt+0x968068> │ │ │ │ + ldr r1, [pc, #140] @ 9745f4 <__cxa_atexit@plt+0x968078> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #40] @ 0x28 │ │ │ │ sub r7, r3, #25 │ │ │ │ add r1, r1, #2 │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ - ldr r8, [pc, #120] @ 974628 <__cxa_atexit@plt+0x9680ac> │ │ │ │ + ldr r8, [pc, #120] @ 9745f8 <__cxa_atexit@plt+0x96807c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #112] @ 97462c <__cxa_atexit@plt+0x9680b0> │ │ │ │ + ldr r1, [pc, #112] @ 9745fc <__cxa_atexit@plt+0x968080> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #108] @ 974630 <__cxa_atexit@plt+0x9680b4> │ │ │ │ + ldr r0, [pc, #108] @ 974600 <__cxa_atexit@plt+0x968084> │ │ │ │ add lr, r1, #3 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ - ldr r1, [pc, #100] @ 974634 <__cxa_atexit@plt+0x9680b8> │ │ │ │ + ldr r1, [pc, #100] @ 974604 <__cxa_atexit@plt+0x968088> │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #48] @ 0x30 │ │ │ │ sub r7, r3, #41 @ 0x29 │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r6, #8] │ │ │ │ add r1, r6, #12 │ │ │ │ @@ -2465826,186 +2465814,186 @@ │ │ │ │ str r7, [r6, #24] │ │ │ │ str r0, [r6, #28] │ │ │ │ str lr, [r6, #32] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx ip │ │ │ │ mov r6, #32 │ │ │ │ - b 974618 <__cxa_atexit@plt+0x96809c> │ │ │ │ + b 9745e8 <__cxa_atexit@plt+0x96806c> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #8, 20 @ 0x8000 │ │ │ │ - cmneq pc, #96, 4 │ │ │ │ - cmneq pc, #100, 12 @ 0x6400000 │ │ │ │ - cmneq pc, #212, 18 @ 0x350000 │ │ │ │ - cmneq pc, #80, 12 @ 0x5000000 │ │ │ │ - cmneq pc, #224, 12 @ 0xe000000 │ │ │ │ - cmneq pc, #76, 20 @ 0x4c000 │ │ │ │ - cmneq pc, #180, 4 @ 0x4000000b │ │ │ │ - cmneq pc, #192, 12 @ 0xc000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #56, 20 @ 0x38000 │ │ │ │ + cmneq pc, #144, 4 │ │ │ │ + cmneq pc, #148, 12 @ 0x9400000 │ │ │ │ + cmneq pc, #4, 20 @ 0x4000 │ │ │ │ + cmneq pc, #128, 12 @ 0x8000000 │ │ │ │ + cmneq pc, #16, 14 @ 0x400000 │ │ │ │ + cmneq pc, #124, 20 @ 0x7c000 │ │ │ │ + cmneq pc, #228, 4 @ 0x4000000e │ │ │ │ + cmneq pc, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9746c8 <__cxa_atexit@plt+0x96814c> │ │ │ │ - ldr lr, [pc, #128] @ 9746e8 <__cxa_atexit@plt+0x96816c> │ │ │ │ - ldr r0, [pc, #128] @ 9746ec <__cxa_atexit@plt+0x968170> │ │ │ │ + bhi 974698 <__cxa_atexit@plt+0x96811c> │ │ │ │ + ldr lr, [pc, #128] @ 9746b8 <__cxa_atexit@plt+0x96813c> │ │ │ │ + ldr r0, [pc, #128] @ 9746bc <__cxa_atexit@plt+0x968140> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r7, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r1, [r5, #-4] │ │ │ │ - beq 9746bc <__cxa_atexit@plt+0x968140> │ │ │ │ + beq 97468c <__cxa_atexit@plt+0x968110> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #12 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 9746d4 <__cxa_atexit@plt+0x968158> │ │ │ │ - ldr r3, [pc, #72] @ 9746f0 <__cxa_atexit@plt+0x968174> │ │ │ │ + bcc 9746a4 <__cxa_atexit@plt+0x968128> │ │ │ │ + ldr r3, [pc, #72] @ 9746c0 <__cxa_atexit@plt+0x968144> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r1, [r6, #12] │ │ │ │ stmib r6, {r3, r7} │ │ │ │ sub r7, r2, #7 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq pc, #152, 16 @ 0x980000 │ │ │ │ - cmneq pc, #240, 4 │ │ │ │ + cmneq pc, #200, 16 @ 0xc80000 │ │ │ │ + cmneq pc, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 974730 <__cxa_atexit@plt+0x9681b4> │ │ │ │ + bcc 974700 <__cxa_atexit@plt+0x968184> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 97473c <__cxa_atexit@plt+0x9681c0> │ │ │ │ + ldr r1, [pc, #28] @ 97470c <__cxa_atexit@plt+0x968190> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #120, 4 @ 0x80000007 │ │ │ │ - cmpeq r8, #168, 10 @ 0x2a000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #168, 4 @ 0x8000000a │ │ │ │ + cmpeq r8, #216, 10 @ 0x36000000 │ │ │ │ andeq r0, r4, r5 │ │ │ │ andeq r0, r1, pc │ │ │ │ sub r3, r5, #28 │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 974840 <__cxa_atexit@plt+0x9682c4> │ │ │ │ + bhi 974810 <__cxa_atexit@plt+0x968294> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #36 @ 0x24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 974848 <__cxa_atexit@plt+0x9682cc> │ │ │ │ + bcc 974818 <__cxa_atexit@plt+0x96829c> │ │ │ │ str r3, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - ldr r7, [pc, #216] @ 97485c <__cxa_atexit@plt+0x9682e0> │ │ │ │ + ldr r7, [pc, #216] @ 97482c <__cxa_atexit@plt+0x9682b0> │ │ │ │ sub r1, r6, #31 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r7, [r5, #-8] │ │ │ │ ldr r7, [r2, #8] │ │ │ │ ldr r8, [r2, #16] │ │ │ │ ldr r3, [r2, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r7, [r2, #12] │ │ │ │ ldr r0, [r2, #24] │ │ │ │ ldr ip, [r2, #28] │ │ │ │ ldr sl, [r2, #32] │ │ │ │ ldr lr, [r2, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #40] @ 0x28 │ │ │ │ - ldr fp, [pc, #160] @ 974860 <__cxa_atexit@plt+0x9682e4> │ │ │ │ + ldr fp, [pc, #160] @ 974830 <__cxa_atexit@plt+0x9682b4> │ │ │ │ tst r7, #3 │ │ │ │ add fp, pc, fp │ │ │ │ str fp, [r9, #24]! │ │ │ │ - ldr r4, [pc, #148] @ 974864 <__cxa_atexit@plt+0x9682e8> │ │ │ │ + ldr r4, [pc, #148] @ 974834 <__cxa_atexit@plt+0x9682b8> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r8, [r9, #8] │ │ │ │ ldr r8, [sp, #4] │ │ │ │ str r2, [r9, #-4] │ │ │ │ mov r2, r5 │ │ │ │ str r4, [r9, #-20] @ 0xffffffec │ │ │ │ str r8, [r2, #-20]! @ 0xffffffec │ │ │ │ str r3, [r9, #-16] │ │ │ │ str r0, [r9, #-12] │ │ │ │ str lr, [r9, #-8] │ │ │ │ str r1, [r9, #12] │ │ │ │ - ldr r4, [pc, #104] @ 974868 <__cxa_atexit@plt+0x9682ec> │ │ │ │ + ldr r4, [pc, #104] @ 974838 <__cxa_atexit@plt+0x9682bc> │ │ │ │ str ip, [r2, #4] │ │ │ │ str sl, [r2, #8] │ │ │ │ add r4, pc, r4 │ │ │ │ stmdb r2, {r4, r9} │ │ │ │ - beq 97482c <__cxa_atexit@plt+0x9682b0> │ │ │ │ + beq 9747fc <__cxa_atexit@plt+0x968280> │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ str r7, [r5, #-12] │ │ │ │ mov r5, r2 │ │ │ │ str ip, [r2] │ │ │ │ str sl, [r2, #4] │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r5, [sp] │ │ │ │ ldr fp, [sp, #12] │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ - b 974850 <__cxa_atexit@plt+0x9682d4> │ │ │ │ + b 974820 <__cxa_atexit@plt+0x9682a4> │ │ │ │ mov r7, #36 @ 0x24 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #128, 14 @ 0x2000000 │ │ │ │ + cmneq pc, #176, 14 @ 0x2c00000 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - cmneq pc, #124, 30 @ 0x1f0 │ │ │ │ + cmneq pc, #172, 30 @ 0x2b0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq r8, #124, 8 @ 0x7c000000 │ │ │ │ + cmpeq r8, #172, 8 @ 0xac000000 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8]! │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ - b c5f930 <__cxa_atexit@plt+0xc533b4> │ │ │ │ - cmpeq r8, #116, 28 @ 0x740 │ │ │ │ + b c5f900 <__cxa_atexit@plt+0xc53384> │ │ │ │ + cmpeq r8, #164, 28 @ 0xa40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r4, r7 │ │ │ │ andeq r0, r1, r8 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r6 │ │ │ │ sub r6, r5, #12 │ │ │ │ cmp fp, r6 │ │ │ │ - bhi 9749b8 <__cxa_atexit@plt+0x96843c> │ │ │ │ + bhi 974988 <__cxa_atexit@plt+0x96840c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #104 @ 0x68 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9749c0 <__cxa_atexit@plt+0x968444> │ │ │ │ + bcc 974990 <__cxa_atexit@plt+0x968414> │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr ip, [r7, #3] │ │ │ │ ldr r1, [r7, #19] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [r7, #11] │ │ │ │ ldr lr, [r7, #27] │ │ │ │ ldr sl, [r7, #31] │ │ │ │ @@ -2466014,37 +2466002,37 @@ │ │ │ │ ldr r9, [r7, #39] @ 0x27 │ │ │ │ ldr r0, [r7, #43] @ 0x2b │ │ │ │ str r2, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #16] │ │ │ │ ldr r2, [r7, #23] │ │ │ │ ldr fp, [r7, #35] @ 0x23 │ │ │ │ - ldr r4, [pc, #204] @ 9749d4 <__cxa_atexit@plt+0x968458> │ │ │ │ + ldr r4, [pc, #204] @ 9749a4 <__cxa_atexit@plt+0x968428> │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r8, #64]! @ 0x40 │ │ │ │ str lr, [r8, #-52] @ 0xffffffcc │ │ │ │ - ldr r4, [pc, #192] @ 9749d8 <__cxa_atexit@plt+0x96845c> │ │ │ │ + ldr r4, [pc, #192] @ 9749a8 <__cxa_atexit@plt+0x96842c> │ │ │ │ add lr, r8, #24 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ str r2, [r8, #-16] │ │ │ │ add r4, r4, #1 │ │ │ │ str r4, [r8, #-36] @ 0xffffffdc │ │ │ │ - ldr r4, [pc, #168] @ 9749dc <__cxa_atexit@plt+0x968460> │ │ │ │ + ldr r4, [pc, #168] @ 9749ac <__cxa_atexit@plt+0x968430> │ │ │ │ ldr r4, [pc, r4] │ │ │ │ str r3, [r8, #-48] @ 0xffffffd0 │ │ │ │ str r3, [r8, #-20] @ 0xffffffec │ │ │ │ str r4, [r8, #-44] @ 0xffffffd4 │ │ │ │ str r4, [r8, #-12] │ │ │ │ sub r4, r6, #82 @ 0x52 │ │ │ │ str r4, [r8, #-4] │ │ │ │ - ldr r4, [pc, #140] @ 9749e0 <__cxa_atexit@plt+0x968464> │ │ │ │ - ldr r2, [pc, #140] @ 9749e4 <__cxa_atexit@plt+0x968468> │ │ │ │ + ldr r4, [pc, #140] @ 9749b0 <__cxa_atexit@plt+0x968434> │ │ │ │ + ldr r2, [pc, #140] @ 9749b4 <__cxa_atexit@plt+0x968438> │ │ │ │ str r0, [r8, #40] @ 0x28 │ │ │ │ - ldr r1, [pc, #136] @ 9749e8 <__cxa_atexit@plt+0x96846c> │ │ │ │ + ldr r1, [pc, #136] @ 9749b8 <__cxa_atexit@plt+0x96843c> │ │ │ │ str r3, [r8, #12] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r8, #16] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -2466061,61 +2466049,61 @@ │ │ │ │ mov r4, r8 │ │ │ │ str r3, [r8, #-40] @ 0xffffffd8 │ │ │ │ str r2, [r4, #-32]! @ 0xffffffe0 │ │ │ │ str r4, [r8, #-8] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ b 831004 <__cxa_atexit@plt+0x824a88> │ │ │ │ mov r6, r8 │ │ │ │ - b 9749c8 <__cxa_atexit@plt+0x96844c> │ │ │ │ + b 974998 <__cxa_atexit@plt+0x96841c> │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ - cmneq pc, #248, 10 @ 0x3e000000 │ │ │ │ - cmneq pc, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq pc, #40, 12 @ 0x2800000 │ │ │ │ + cmneq pc, #32, 12 @ 0x2000000 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffffa54 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #6 │ │ │ │ - beq 974a4c <__cxa_atexit@plt+0x9684d0> │ │ │ │ + beq 974a1c <__cxa_atexit@plt+0x9684a0> │ │ │ │ cmp r3, #7 │ │ │ │ - bne 974a80 <__cxa_atexit@plt+0x968504> │ │ │ │ + bne 974a50 <__cxa_atexit@plt+0x9684d4> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r1, [r7, #9] │ │ │ │ - ldr r0, [pc, #136] @ 974aa8 <__cxa_atexit@plt+0x96852c> │ │ │ │ + ldr r0, [pc, #136] @ 974a78 <__cxa_atexit@plt+0x9684fc> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ ands r0, r3, #3 │ │ │ │ stmda r5, {r1, r7} │ │ │ │ - beq 974a94 <__cxa_atexit@plt+0x968518> │ │ │ │ + beq 974a64 <__cxa_atexit@plt+0x9684e8> │ │ │ │ cmp r0, #1 │ │ │ │ - bne 974a78 <__cxa_atexit@plt+0x9684fc> │ │ │ │ + bne 974a48 <__cxa_atexit@plt+0x9684cc> │ │ │ │ bic r7, r1, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r1, [r7, #9] │ │ │ │ - ldr r0, [pc, #72] @ 974aa4 <__cxa_atexit@plt+0x968528> │ │ │ │ + ldr r0, [pc, #72] @ 974a74 <__cxa_atexit@plt+0x9684f8> │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #-8]! │ │ │ │ ands r0, r3, #3 │ │ │ │ stmda r5, {r1, r7} │ │ │ │ - beq 974a94 <__cxa_atexit@plt+0x968518> │ │ │ │ + beq 974a64 <__cxa_atexit@plt+0x9684e8> │ │ │ │ cmp r0, #1 │ │ │ │ - beq 974a3c <__cxa_atexit@plt+0x9684c0> │ │ │ │ + beq 974a0c <__cxa_atexit@plt+0x968490> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ @@ -2466125,28 +2466113,28 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 974ad4 <__cxa_atexit@plt+0x968558> │ │ │ │ + bne 974aa4 <__cxa_atexit@plt+0x968528> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 974b08 <__cxa_atexit@plt+0x96858c> │ │ │ │ + bne 974ad8 <__cxa_atexit@plt+0x96855c> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ @@ -2466157,116 +2466145,116 @@ │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 974bc8 <__cxa_atexit@plt+0x96864c> │ │ │ │ + bcc 974b98 <__cxa_atexit@plt+0x96861c> │ │ │ │ ldr ip, [r5, #16] │ │ │ │ ldr lr, [r5, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str sl, [r3, #44] @ 0x2c │ │ │ │ str fp, [sp, #4] │ │ │ │ str ip, [r3, #40] @ 0x28 │ │ │ │ ldr sl, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ ldr r4, [r5, #20] │ │ │ │ ldr r0, [r5, #24] │ │ │ │ ldr fp, [r5, #28] │ │ │ │ - ldr ip, [pc, #108] @ 974be8 <__cxa_atexit@plt+0x96866c> │ │ │ │ + ldr ip, [pc, #108] @ 974bb8 <__cxa_atexit@plt+0x96863c> │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ - ldr r1, [pc, #104] @ 974bec <__cxa_atexit@plt+0x968670> │ │ │ │ + ldr r1, [pc, #104] @ 974bbc <__cxa_atexit@plt+0x968640> │ │ │ │ add lr, r3, #16 │ │ │ │ str sl, [r3, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r1, r8, r9} │ │ │ │ stm lr, {r2, r7, fp} │ │ │ │ str r0, [r3, #28] │ │ │ │ str r4, [r3, #32] │ │ │ │ - ldr r7, [pc, #76] @ 974bf0 <__cxa_atexit@plt+0x968674> │ │ │ │ + ldr r7, [pc, #76] @ 974bc0 <__cxa_atexit@plt+0x968644> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #2 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ add ip, pc, ip │ │ │ │ add r5, r5, #32 │ │ │ │ sub sl, r6, #43 @ 0x2b │ │ │ │ mov r9, ip │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #36] @ 974bf4 <__cxa_atexit@plt+0x968678> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #36] @ 974bc4 <__cxa_atexit@plt+0x968648> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #20, 22 @ 0x5000 │ │ │ │ + cmpeq r8, #68, 22 @ 0x11000 │ │ │ │ @ instruction: 0xfffffd0c │ │ │ │ - cmpeq r8, #252, 20 @ 0xfc000 │ │ │ │ - cmpeq r8, #72, 22 @ 0x12000 │ │ │ │ - cmpeq r8, #28, 22 @ 0x7000 │ │ │ │ + cmpeq r8, #44, 22 @ 0xb000 │ │ │ │ + cmpeq r8, #120, 22 @ 0x1e000 │ │ │ │ + cmpeq r8, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 974c70 <__cxa_atexit@plt+0x9686f4> │ │ │ │ - ldr r3, [pc, #100] @ 974c80 <__cxa_atexit@plt+0x968704> │ │ │ │ + bhi 974c40 <__cxa_atexit@plt+0x9686c4> │ │ │ │ + ldr r3, [pc, #100] @ 974c50 <__cxa_atexit@plt+0x9686d4> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-12]! │ │ │ │ stmib r7, {r9, sl} │ │ │ │ - beq 974c58 <__cxa_atexit@plt+0x9686dc> │ │ │ │ - ldr r3, [pc, #76] @ 974c84 <__cxa_atexit@plt+0x968708> │ │ │ │ + beq 974c28 <__cxa_atexit@plt+0x9686ac> │ │ │ │ + ldr r3, [pc, #76] @ 974c54 <__cxa_atexit@plt+0x9686d8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldrd r0, [r8, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldr r2, [r8, #3] │ │ │ │ tst r7, #3 │ │ │ │ stmib r5, {r0, r1, r2} │ │ │ │ - beq 974c68 <__cxa_atexit@plt+0x9686ec> │ │ │ │ - b 974cdc <__cxa_atexit@plt+0x968760> │ │ │ │ + beq 974c38 <__cxa_atexit@plt+0x9686bc> │ │ │ │ + b 974cac <__cxa_atexit@plt+0x968730> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 974c88 <__cxa_atexit@plt+0x96870c> │ │ │ │ + ldr r7, [pc, #16] @ 974c58 <__cxa_atexit@plt+0x9686dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ + cmpeq r8, #236, 20 @ 0xec000 │ │ │ │ cmpeq r8, #188, 20 @ 0xbc000 │ │ │ │ - cmpeq r8, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldrd r0, [r3, #15] │ │ │ │ - ldr r3, [pc, #28] @ 974ccc <__cxa_atexit@plt+0x968750> │ │ │ │ + ldr r3, [pc, #28] @ 974c9c <__cxa_atexit@plt+0x968720> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r0, r1, r2} │ │ │ │ str r3, [r5, #-12]! │ │ │ │ - beq 974cc4 <__cxa_atexit@plt+0x968748> │ │ │ │ - b 974cdc <__cxa_atexit@plt+0x968760> │ │ │ │ + beq 974c94 <__cxa_atexit@plt+0x968718> │ │ │ │ + b 974cac <__cxa_atexit@plt+0x968730> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq r8, #72, 20 @ 0x48000 │ │ │ │ + cmpeq r8, #120, 20 @ 0x78000 │ │ │ │ andeq r0, r0, r6, rrx │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr lr, [r4, #804] @ 0x324 │ │ │ │ ldmib r5, {r0, r1, r9} │ │ │ │ ldr r3, [r2, #11] │ │ │ │ @@ -2466276,362 +2466264,362 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ cmp lr, r3 │ │ │ │ stmda r5, {r2, ip} │ │ │ │ str sl, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ - bcc 974d98 <__cxa_atexit@plt+0x96881c> │ │ │ │ + bcc 974d68 <__cxa_atexit@plt+0x9687ec> │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r0, [r6, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [r6, #40] @ 0x28 │ │ │ │ str r2, [r6, #48] @ 0x30 │ │ │ │ str r0, [r6, #44] @ 0x2c │ │ │ │ ldr r4, [r5, #16] │ │ │ │ ldr fp, [r5, #20] │ │ │ │ ldr lr, [r5, #24] │ │ │ │ - ldr r0, [pc, #120] @ 974dc4 <__cxa_atexit@plt+0x968848> │ │ │ │ - ldr r1, [pc, #120] @ 974dc8 <__cxa_atexit@plt+0x96884c> │ │ │ │ + ldr r0, [pc, #120] @ 974d94 <__cxa_atexit@plt+0x968818> │ │ │ │ + ldr r1, [pc, #120] @ 974d98 <__cxa_atexit@plt+0x96881c> │ │ │ │ str sl, [r6, #20] │ │ │ │ str r8, [r6, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r1, r9} │ │ │ │ str ip, [r6, #16] │ │ │ │ str lr, [r6, #24] │ │ │ │ str fp, [r6, #28] │ │ │ │ str r4, [r6, #32] │ │ │ │ - ldr r6, [pc, #88] @ 974dcc <__cxa_atexit@plt+0x968850> │ │ │ │ + ldr r6, [pc, #88] @ 974d9c <__cxa_atexit@plt+0x968820> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr fp, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #2 │ │ │ │ add r5, r5, #28 │ │ │ │ sub sl, r3, #43 @ 0x2b │ │ │ │ mov r6, r3 │ │ │ │ mov r9, r0 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ - ldr r7, [pc, #44] @ 974dd0 <__cxa_atexit@plt+0x968854> │ │ │ │ + ldr r7, [pc, #44] @ 974da0 <__cxa_atexit@plt+0x968824> │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ ldr r6, [sp, #8] │ │ │ │ str r9, [r5, #-16]! │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r6, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ str r8, [r5, #4] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #80, 18 @ 0x140000 │ │ │ │ + cmpeq r8, #128, 18 @ 0x200000 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - cmpeq r8, #40, 18 @ 0xa0000 │ │ │ │ - cmpeq r8, #104, 18 @ 0x1a0000 │ │ │ │ - cmpeq r8, #108, 6 @ 0xb0000001 │ │ │ │ + cmpeq r8, #88, 18 @ 0x160000 │ │ │ │ + cmpeq r8, #152, 18 @ 0x260000 │ │ │ │ + cmpeq r8, #156, 6 @ 0x70000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 974e08 <__cxa_atexit@plt+0x96888c> │ │ │ │ + bhi 974dd8 <__cxa_atexit@plt+0x96885c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 974e10 <__cxa_atexit@plt+0x968894> │ │ │ │ + ldr r2, [pc, #20] @ 974de0 <__cxa_atexit@plt+0x968864> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b a56400 <__cxa_atexit@plt+0xa49e84> │ │ │ │ + b a563d0 <__cxa_atexit@plt+0xa49e54> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #12, 2 │ │ │ │ + cmneq pc, #60, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b a2f25c <__cxa_atexit@plt+0xa22ce0> │ │ │ │ - cmpeq r8, #8, 18 @ 0x20000 │ │ │ │ + b a2f22c <__cxa_atexit@plt+0xa22cb0> │ │ │ │ + cmpeq r8, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 974ea0 <__cxa_atexit@plt+0x968924> │ │ │ │ - ldr r3, [pc, #96] @ 974eb0 <__cxa_atexit@plt+0x968934> │ │ │ │ + bhi 974e70 <__cxa_atexit@plt+0x9688f4> │ │ │ │ + ldr r3, [pc, #96] @ 974e80 <__cxa_atexit@plt+0x968904> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ - beq 974e88 <__cxa_atexit@plt+0x96890c> │ │ │ │ - ldr r3, [pc, #76] @ 974eb4 <__cxa_atexit@plt+0x968938> │ │ │ │ + beq 974e58 <__cxa_atexit@plt+0x9688dc> │ │ │ │ + ldr r3, [pc, #76] @ 974e84 <__cxa_atexit@plt+0x968908> │ │ │ │ ldr r7, [r8, #79] @ 0x4f │ │ │ │ ldr r1, [r8, #51] @ 0x33 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ ldr r2, [r8, #3] │ │ │ │ tst r7, #3 │ │ │ │ stmib r5, {r1, r2} │ │ │ │ - beq 974e98 <__cxa_atexit@plt+0x96891c> │ │ │ │ - b 974f08 <__cxa_atexit@plt+0x96898c> │ │ │ │ + beq 974e68 <__cxa_atexit@plt+0x9688ec> │ │ │ │ + b 974ed8 <__cxa_atexit@plt+0x96895c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 974eb8 <__cxa_atexit@plt+0x96893c> │ │ │ │ + ldr r7, [pc, #16] @ 974e88 <__cxa_atexit@plt+0x96890c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq r8, #176, 16 @ 0xb00000 │ │ │ │ - cmpeq r8, #124, 16 @ 0x7c0000 │ │ │ │ + cmpeq r8, #224, 16 @ 0xe00000 │ │ │ │ + cmpeq r8, #172, 16 @ 0xac0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #51] @ 0x33 │ │ │ │ ldr r7, [r7, #79] @ 0x4f │ │ │ │ - ldr r1, [pc, #28] @ 974ef8 <__cxa_atexit@plt+0x96897c> │ │ │ │ + ldr r1, [pc, #28] @ 974ec8 <__cxa_atexit@plt+0x96894c> │ │ │ │ stmda r5, {r2, r3} │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 974ef0 <__cxa_atexit@plt+0x968974> │ │ │ │ - b 974f08 <__cxa_atexit@plt+0x96898c> │ │ │ │ + beq 974ec0 <__cxa_atexit@plt+0x968944> │ │ │ │ + b 974ed8 <__cxa_atexit@plt+0x96895c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq r8, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq r8, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 974fec <__cxa_atexit@plt+0x968a70> │ │ │ │ + bne 974fbc <__cxa_atexit@plt+0x968a40> │ │ │ │ ldr r2, [r7, #19] │ │ │ │ - ldr r1, [pc, #268] @ 975030 <__cxa_atexit@plt+0x968ab4> │ │ │ │ + ldr r1, [pc, #268] @ 975000 <__cxa_atexit@plt+0x968a84> │ │ │ │ ldr r7, [r3, #23] │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 975000 <__cxa_atexit@plt+0x968a84> │ │ │ │ + beq 974fd0 <__cxa_atexit@plt+0x968a54> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97500c <__cxa_atexit@plt+0x968a90> │ │ │ │ + bne 974fdc <__cxa_atexit@plt+0x968a60> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 97501c <__cxa_atexit@plt+0x968aa0> │ │ │ │ - ldr r2, [pc, #208] @ 97503c <__cxa_atexit@plt+0x968ac0> │ │ │ │ + bcc 974fec <__cxa_atexit@plt+0x968a70> │ │ │ │ + ldr r2, [pc, #208] @ 97500c <__cxa_atexit@plt+0x968a90> │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr sl, [r7, #9] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #196] @ 975040 <__cxa_atexit@plt+0x968ac4> │ │ │ │ + ldr lr, [pc, #196] @ 975010 <__cxa_atexit@plt+0x968a94> │ │ │ │ str r2, [r6, #16]! │ │ │ │ - ldr r2, [pc, #192] @ 975044 <__cxa_atexit@plt+0x968ac8> │ │ │ │ + ldr r2, [pc, #192] @ 975014 <__cxa_atexit@plt+0x968a98> │ │ │ │ sub r0, r3, #34 @ 0x22 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r9, [pc, #180] @ 975048 <__cxa_atexit@plt+0x968acc> │ │ │ │ + ldr r9, [pc, #180] @ 975018 <__cxa_atexit@plt+0x968a9c> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str r0, [r5, #-16]! │ │ │ │ str r8, [r6, #-8] │ │ │ │ str r9, [r6, #-12] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str lr, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r9, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ - ldr r6, [pc, #124] @ 97504c <__cxa_atexit@plt+0x968ad0> │ │ │ │ + ldr r6, [pc, #124] @ 97501c <__cxa_atexit@plt+0x968aa0> │ │ │ │ sub sl, r3, #6 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ - ldr r6, [pc, #112] @ 975050 <__cxa_atexit@plt+0x968ad4> │ │ │ │ + ldr r6, [pc, #112] @ 975020 <__cxa_atexit@plt+0x968aa4> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b ac11d0 <__cxa_atexit@plt+0xab4c54> │ │ │ │ - ldr r3, [pc, #64] @ 975034 <__cxa_atexit@plt+0x968ab8> │ │ │ │ + b ac11a0 <__cxa_atexit@plt+0xab4c24> │ │ │ │ + ldr r3, [pc, #64] @ 975004 <__cxa_atexit@plt+0x968a88> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a96270 <__cxa_atexit@plt+0xa89cf4> │ │ │ │ + b a96240 <__cxa_atexit@plt+0xa89cc4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #36] @ 975038 <__cxa_atexit@plt+0x968abc> │ │ │ │ + ldr r3, [pc, #36] @ 975008 <__cxa_atexit@plt+0x968a8c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a96270 <__cxa_atexit@plt+0xa89cf4> │ │ │ │ + b a96240 <__cxa_atexit@plt+0xa89cc4> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ - cmneq pc, #136, 30 @ 0x220 │ │ │ │ - cmneq pc, #140, 30 @ 0x230 │ │ │ │ - cmneq pc, #84, 24 @ 0x5400 │ │ │ │ + cmneq pc, #184, 30 @ 0x2e0 │ │ │ │ cmneq pc, #188, 30 @ 0x2f0 │ │ │ │ - cmpeq r8, #228, 12 @ 0xe400000 │ │ │ │ + cmneq pc, #132, 24 @ 0x8400 │ │ │ │ + cmneq pc, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq r8, #20, 14 @ 0x500000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97510c <__cxa_atexit@plt+0x968b90> │ │ │ │ + bne 9750dc <__cxa_atexit@plt+0x968b60> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 97511c <__cxa_atexit@plt+0x968ba0> │ │ │ │ - ldr r2, [pc, #160] @ 975130 <__cxa_atexit@plt+0x968bb4> │ │ │ │ - ldr lr, [pc, #160] @ 975134 <__cxa_atexit@plt+0x968bb8> │ │ │ │ + bcc 9750ec <__cxa_atexit@plt+0x968b70> │ │ │ │ + ldr r2, [pc, #160] @ 975100 <__cxa_atexit@plt+0x968b84> │ │ │ │ + ldr lr, [pc, #160] @ 975104 <__cxa_atexit@plt+0x968b88> │ │ │ │ ldr r0, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r7, #9] │ │ │ │ str r2, [r5, #-8] │ │ │ │ str lr, [r6, #16]! │ │ │ │ - ldr r2, [pc, #136] @ 975138 <__cxa_atexit@plt+0x968bbc> │ │ │ │ + ldr r2, [pc, #136] @ 975108 <__cxa_atexit@plt+0x968b8c> │ │ │ │ sub sl, r3, #6 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr lr, [pc, #128] @ 97513c <__cxa_atexit@plt+0x968bc0> │ │ │ │ + ldr lr, [pc, #128] @ 97510c <__cxa_atexit@plt+0x968b90> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r8, [r6, #-8] │ │ │ │ add r8, r6, #8 │ │ │ │ str lr, [r6, #-12] │ │ │ │ str r2, [r6, #-4] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r2, [r6, #24] │ │ │ │ sub r6, r3, #34 @ 0x22 │ │ │ │ str r0, [r5] │ │ │ │ str r1, [r5, #-4] │ │ │ │ stm r8, {r0, r1, lr} │ │ │ │ str r6, [r5, #-12]! │ │ │ │ - ldr r6, [pc, #76] @ 975140 <__cxa_atexit@plt+0x968bc4> │ │ │ │ + ldr r6, [pc, #76] @ 975110 <__cxa_atexit@plt+0x968b94> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #2 │ │ │ │ - ldr r6, [pc, #68] @ 975144 <__cxa_atexit@plt+0x968bc8> │ │ │ │ + ldr r6, [pc, #68] @ 975114 <__cxa_atexit@plt+0x968b98> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r9, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ - b ac11d0 <__cxa_atexit@plt+0xab4c54> │ │ │ │ - ldr r3, [pc, #24] @ 97512c <__cxa_atexit@plt+0x968bb0> │ │ │ │ + b ac11a0 <__cxa_atexit@plt+0xab4c24> │ │ │ │ + ldr r3, [pc, #24] @ 9750fc <__cxa_atexit@plt+0x968b80> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ - b a96270 <__cxa_atexit@plt+0xa89cf4> │ │ │ │ + b a96240 <__cxa_atexit@plt+0xa89cc4> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - cmneq pc, #96, 28 @ 0x600 │ │ │ │ - cmneq pc, #100, 28 @ 0x640 │ │ │ │ - cmneq pc, #52, 22 @ 0xd000 │ │ │ │ - cmneq pc, #156, 28 @ 0x9c0 │ │ │ │ - cmpeq r8, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq pc, #144, 28 @ 0x900 │ │ │ │ + cmneq pc, #148, 28 @ 0x940 │ │ │ │ + cmneq pc, #100, 22 @ 0x19000 │ │ │ │ + cmneq pc, #204, 28 @ 0xcc0 │ │ │ │ + cmpeq r8, #24, 12 @ 0x1800000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 975198 <__cxa_atexit@plt+0x968c1c> │ │ │ │ + bne 975168 <__cxa_atexit@plt+0x968bec> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9751b0 <__cxa_atexit@plt+0x968c34> │ │ │ │ - ldr r2, [pc, #72] @ 9751c0 <__cxa_atexit@plt+0x968c44> │ │ │ │ + bcc 975180 <__cxa_atexit@plt+0x968c04> │ │ │ │ + ldr r2, [pc, #72] @ 975190 <__cxa_atexit@plt+0x968c14> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ add r5, r5, #24 │ │ │ │ sub r8, r3, #3 │ │ │ │ mov r6, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r8, [r5, #20]! │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ ldr sl, [r5, #-16] │ │ │ │ ldr r9, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - b 974c08 <__cxa_atexit@plt+0x96868c> │ │ │ │ + b 974bd8 <__cxa_atexit@plt+0x96865c> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - cmpeq r8, #240, 8 @ 0xf0000000 │ │ │ │ + cmpeq r8, #32, 10 @ 0x8000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9751f0 <__cxa_atexit@plt+0x968c74> │ │ │ │ + bne 9751c0 <__cxa_atexit@plt+0x968c44> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 975208 <__cxa_atexit@plt+0x968c8c> │ │ │ │ + ldr r3, [pc, #16] @ 9751d8 <__cxa_atexit@plt+0x968c5c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b a96968 <__cxa_atexit@plt+0xa8a3ec> │ │ │ │ - cmpeq r8, #240 @ 0xf0 │ │ │ │ - cmpeq r8, #168, 8 @ 0xa8000000 │ │ │ │ + b a96938 <__cxa_atexit@plt+0xa8a3bc> │ │ │ │ + cmpeq r8, #32, 2 │ │ │ │ + cmpeq r8, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 975238 <__cxa_atexit@plt+0x968cbc> │ │ │ │ + bne 975208 <__cxa_atexit@plt+0x968c8c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 975250 <__cxa_atexit@plt+0x968cd4> │ │ │ │ + ldr r3, [pc, #16] @ 975220 <__cxa_atexit@plt+0x968ca4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #2 │ │ │ │ - b a96968 <__cxa_atexit@plt+0xa8a3ec> │ │ │ │ - cmpeq r8, #168 @ 0xa8 │ │ │ │ + b a96938 <__cxa_atexit@plt+0xa8a3bc> │ │ │ │ + cmpeq r8, #216 @ 0xd8 │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 975274 <__cxa_atexit@plt+0x968cf8> │ │ │ │ + b 975244 <__cxa_atexit@plt+0x968cc8> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andseq r0, r7, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov lr, fp │ │ │ │ add fp, r6, #96 @ 0x60 │ │ │ │ cmp r3, fp │ │ │ │ - bcc 975360 <__cxa_atexit@plt+0x968de4> │ │ │ │ + bcc 975330 <__cxa_atexit@plt+0x968db4> │ │ │ │ mov r7, r6 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r6, [r5, #20] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ @@ -2466639,15 +2466627,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r6, [r5, #24] │ │ │ │ str lr, [sp, #16] │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [r5, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ - ldr lr, [pc, #188] @ 975388 <__cxa_atexit@plt+0x968e0c> │ │ │ │ + ldr lr, [pc, #188] @ 975358 <__cxa_atexit@plt+0x968ddc> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r6, [sp] │ │ │ │ str r2, [r7, #24] │ │ │ │ ldr r2, [r5, #36] @ 0x24 │ │ │ │ str r6, [r7, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str lr, [r7, #4] │ │ │ │ @@ -2466678,695 +2466666,695 @@ │ │ │ │ str r3, [r7, #52] @ 0x34 │ │ │ │ stm lr, {r0, r1, r2} │ │ │ │ sub r7, fp, #91 @ 0x5b │ │ │ │ mov r6, fp │ │ │ │ ldr r0, [r5, #80]! @ 0x50 │ │ │ │ ldr fp, [sp, #16] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 97538c <__cxa_atexit@plt+0x968e10> │ │ │ │ + ldr r7, [pc, #36] @ 97535c <__cxa_atexit@plt+0x968de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r6, fp │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, lr │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #56, 18 @ 0xe0000 │ │ │ │ - cmpeq r8, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq pc, #104, 18 @ 0x1a0000 │ │ │ │ + cmpeq r8, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9753c8 <__cxa_atexit@plt+0x968e4c> │ │ │ │ - ldr r3, [pc, #40] @ 9753e0 <__cxa_atexit@plt+0x968e64> │ │ │ │ + bcc 975398 <__cxa_atexit@plt+0x968e1c> │ │ │ │ + ldr r3, [pc, #40] @ 9753b0 <__cxa_atexit@plt+0x968e34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9753e4 <__cxa_atexit@plt+0x968e68> │ │ │ │ + ldr r7, [pc, #20] @ 9753b4 <__cxa_atexit@plt+0x968e38> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #188, 14 @ 0x2f00000 │ │ │ │ - cmpeq r8, #144, 6 @ 0x40000002 │ │ │ │ + cmneq pc, #236, 14 @ 0x3b00000 │ │ │ │ + cmpeq r8, #192, 6 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 975430 <__cxa_atexit@plt+0x968eb4> │ │ │ │ + bcc 975400 <__cxa_atexit@plt+0x968e84> │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ - ldr r1, [pc, #48] @ 975448 <__cxa_atexit@plt+0x968ecc> │ │ │ │ + ldr r1, [pc, #48] @ 975418 <__cxa_atexit@plt+0x968e9c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r3, [r7, #20] │ │ │ │ str r2, [r7, #24] │ │ │ │ stmib r7, {r1, r8, r9, sl} │ │ │ │ sub r7, r6, #18 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97544c <__cxa_atexit@plt+0x968ed0> │ │ │ │ + ldr r7, [pc, #20] @ 97541c <__cxa_atexit@plt+0x968ea0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #20, 16 @ 0x140000 │ │ │ │ - cmpeq r8, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq pc, #68, 16 @ 0x440000 │ │ │ │ + cmpeq r8, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 975480 <__cxa_atexit@plt+0x968f04> │ │ │ │ + bhi 975450 <__cxa_atexit@plt+0x968ed4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 975488 <__cxa_atexit@plt+0x968f0c> │ │ │ │ + ldr r2, [pc, #24] @ 975458 <__cxa_atexit@plt+0x968edc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b 975498 <__cxa_atexit@plt+0x968f1c> │ │ │ │ + b 975468 <__cxa_atexit@plt+0x968eec> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #152, 20 @ 0x98000 │ │ │ │ + cmneq pc, #200, 20 @ 0xc8000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 975534 <__cxa_atexit@plt+0x968fb8> │ │ │ │ - ldr r3, [pc, #176] @ 97555c <__cxa_atexit@plt+0x968fe0> │ │ │ │ + bhi 975504 <__cxa_atexit@plt+0x968f88> │ │ │ │ + ldr r3, [pc, #176] @ 97552c <__cxa_atexit@plt+0x968fb0> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 975510 <__cxa_atexit@plt+0x968f94> │ │ │ │ + beq 9754e0 <__cxa_atexit@plt+0x968f64> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 975520 <__cxa_atexit@plt+0x968fa4> │ │ │ │ + bne 9754f0 <__cxa_atexit@plt+0x968f74> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 975544 <__cxa_atexit@plt+0x968fc8> │ │ │ │ - ldr r7, [pc, #144] @ 975568 <__cxa_atexit@plt+0x968fec> │ │ │ │ - ldr r2, [pc, #144] @ 97556c <__cxa_atexit@plt+0x968ff0> │ │ │ │ + bcc 975514 <__cxa_atexit@plt+0x968f98> │ │ │ │ + ldr r7, [pc, #144] @ 975538 <__cxa_atexit@plt+0x968fbc> │ │ │ │ + ldr r2, [pc, #144] @ 97553c <__cxa_atexit@plt+0x968fc0> │ │ │ │ ldr r1, [r8, #6] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r2, #2 │ │ │ │ - ldr r2, [pc, #120] @ 975570 <__cxa_atexit@plt+0x968ff4> │ │ │ │ + ldr r2, [pc, #120] @ 975540 <__cxa_atexit@plt+0x968fc4> │ │ │ │ add lr, r6, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 975564 <__cxa_atexit@plt+0x968fe8> │ │ │ │ + ldr r7, [pc, #60] @ 975534 <__cxa_atexit@plt+0x968fb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 975560 <__cxa_atexit@plt+0x968fe4> │ │ │ │ + ldr r7, [pc, #36] @ 975530 <__cxa_atexit@plt+0x968fb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq r8, #60, 4 @ 0xc0000003 │ │ │ │ - cmneq pc, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq r8, #108, 4 @ 0xc0000006 │ │ │ │ + cmneq pc, #28, 20 @ 0x1c000 │ │ │ │ @ instruction: 0xffffff74 │ │ │ │ - cmpeq r8, #144, 4 │ │ │ │ - cmneq pc, #40, 20 @ 0x28000 │ │ │ │ + cmpeq r8, #192, 4 │ │ │ │ + cmneq pc, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9755d8 <__cxa_atexit@plt+0x96905c> │ │ │ │ + bne 9755a8 <__cxa_atexit@plt+0x96902c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9755ec <__cxa_atexit@plt+0x969070> │ │ │ │ - ldr r2, [pc, #96] @ 975600 <__cxa_atexit@plt+0x969084> │ │ │ │ - ldr r1, [pc, #96] @ 975604 <__cxa_atexit@plt+0x969088> │ │ │ │ + bcc 9755bc <__cxa_atexit@plt+0x969040> │ │ │ │ + ldr r2, [pc, #96] @ 9755d0 <__cxa_atexit@plt+0x969054> │ │ │ │ + ldr r1, [pc, #96] @ 9755d4 <__cxa_atexit@plt+0x969058> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, r1, #2 │ │ │ │ - ldr r1, [pc, #72] @ 975608 <__cxa_atexit@plt+0x96908c> │ │ │ │ + ldr r1, [pc, #72] @ 9755d8 <__cxa_atexit@plt+0x96905c> │ │ │ │ add lr, r6, #12 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r6, #8] │ │ │ │ sub r7, r3, #6 │ │ │ │ stm lr, {r1, r2, r6} │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9755fc <__cxa_atexit@plt+0x969080> │ │ │ │ + ldr r7, [pc, #28] @ 9755cc <__cxa_atexit@plt+0x969050> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq pc, #52, 18 @ 0xd0000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq pc, #100, 18 @ 0x190000 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ - cmpeq r8, #200, 2 @ 0x32 │ │ │ │ - cmneq pc, #96, 18 @ 0x180000 │ │ │ │ - cmpeq r8, #212, 20 @ 0xd4000 │ │ │ │ + cmpeq r8, #248, 2 @ 0x3e │ │ │ │ + cmneq pc, #144, 18 @ 0x240000 │ │ │ │ + cmpeq r8, #4, 22 @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9756a4 <__cxa_atexit@plt+0x969128> │ │ │ │ - ldr r7, [pc, #132] @ 9756b4 <__cxa_atexit@plt+0x969138> │ │ │ │ + bhi 975674 <__cxa_atexit@plt+0x9690f8> │ │ │ │ + ldr r7, [pc, #132] @ 975684 <__cxa_atexit@plt+0x969108> │ │ │ │ mov r2, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2, #-4]! │ │ │ │ - beq 975674 <__cxa_atexit@plt+0x9690f8> │ │ │ │ - ldr r1, [pc, #112] @ 9756b8 <__cxa_atexit@plt+0x96913c> │ │ │ │ + beq 975644 <__cxa_atexit@plt+0x9690c8> │ │ │ │ + ldr r1, [pc, #112] @ 975688 <__cxa_atexit@plt+0x96910c> │ │ │ │ ldr r7, [r8, #67] @ 0x43 │ │ │ │ str r8, [r2] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3] │ │ │ │ ands r1, r7, #3 │ │ │ │ - beq 975684 <__cxa_atexit@plt+0x969108> │ │ │ │ + beq 975654 <__cxa_atexit@plt+0x9690d8> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 975690 <__cxa_atexit@plt+0x969114> │ │ │ │ + bne 975660 <__cxa_atexit@plt+0x9690e4> │ │ │ │ ldr r7, [r7, #14] │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 9756c0 <__cxa_atexit@plt+0x969144> │ │ │ │ + ldr r7, [pc, #40] @ 975690 <__cxa_atexit@plt+0x969114> │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r2] │ │ │ │ - b 969384 <__cxa_atexit@plt+0x95ce08> │ │ │ │ - ldr r7, [pc, #16] @ 9756bc <__cxa_atexit@plt+0x969140> │ │ │ │ + b 969354 <__cxa_atexit@plt+0x95cdd8> │ │ │ │ + ldr r7, [pc, #16] @ 97568c <__cxa_atexit@plt+0x969110> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq r8, #208 @ 0xd0 │ │ │ │ + cmpeq r8, #0, 2 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq r8, #32, 20 @ 0x20000 │ │ │ │ + cmpeq r8, #80, 20 @ 0x50000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #88] @ 975730 <__cxa_atexit@plt+0x9691b4> │ │ │ │ + ldr r1, [pc, #88] @ 975700 <__cxa_atexit@plt+0x969184> │ │ │ │ ldr r3, [r7, #67] @ 0x43 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-4]! │ │ │ │ ands r1, r3, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 97570c <__cxa_atexit@plt+0x969190> │ │ │ │ + beq 9756dc <__cxa_atexit@plt+0x969160> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 97571c <__cxa_atexit@plt+0x9691a0> │ │ │ │ + bne 9756ec <__cxa_atexit@plt+0x969170> │ │ │ │ ldr r7, [r3, #14] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 975734 <__cxa_atexit@plt+0x9691b8> │ │ │ │ + ldr r3, [pc, #16] @ 975704 <__cxa_atexit@plt+0x969188> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 969384 <__cxa_atexit@plt+0x95ce08> │ │ │ │ + b 969354 <__cxa_atexit@plt+0x95cdd8> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq r8, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq r8, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 975764 <__cxa_atexit@plt+0x9691e8> │ │ │ │ + bne 975734 <__cxa_atexit@plt+0x9691b8> │ │ │ │ ldr r7, [r7, #14] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 975778 <__cxa_atexit@plt+0x9691fc> │ │ │ │ + ldr r7, [pc, #12] @ 975748 <__cxa_atexit@plt+0x9691cc> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 969384 <__cxa_atexit@plt+0x95ce08> │ │ │ │ + b 969354 <__cxa_atexit@plt+0x95cdd8> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b 975498 <__cxa_atexit@plt+0x968f1c> │ │ │ │ - cmpeq r8, #236, 30 @ 0x3b0 │ │ │ │ + b 975468 <__cxa_atexit@plt+0x968eec> │ │ │ │ + cmpeq r8, #28 │ │ │ │ andeq r0, r2, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9757d4 <__cxa_atexit@plt+0x969258> │ │ │ │ - ldr r7, [pc, #48] @ 9757e4 <__cxa_atexit@plt+0x969268> │ │ │ │ + bhi 9757a4 <__cxa_atexit@plt+0x969228> │ │ │ │ + ldr r7, [pc, #48] @ 9757b4 <__cxa_atexit@plt+0x969238> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 9757c8 <__cxa_atexit@plt+0x96924c> │ │ │ │ + beq 975798 <__cxa_atexit@plt+0x96921c> │ │ │ │ mov r7, r8 │ │ │ │ - b 9757f8 <__cxa_atexit@plt+0x96927c> │ │ │ │ + b 9757c8 <__cxa_atexit@plt+0x96924c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9757e8 <__cxa_atexit@plt+0x96926c> │ │ │ │ + ldr r7, [pc, #12] @ 9757b8 <__cxa_atexit@plt+0x96923c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #188, 30 @ 0x2f0 │ │ │ │ - cmpeq r8, #148, 30 @ 0x250 │ │ │ │ + cmpeq r8, #236, 30 @ 0x3b0 │ │ │ │ + cmpeq r8, #196, 30 @ 0x310 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r7, #7] │ │ │ │ ldr r3, [r7, #11] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r0, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ - ble 975828 <__cxa_atexit@plt+0x9692ac> │ │ │ │ - ldr r3, [pc, #168] @ 9758c4 <__cxa_atexit@plt+0x969348> │ │ │ │ + ble 9757f8 <__cxa_atexit@plt+0x96927c> │ │ │ │ + ldr r3, [pc, #168] @ 975894 <__cxa_atexit@plt+0x969318> │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1d970 <__cxa_atexit@plt+0xd113f4> │ │ │ │ + b d1d940 <__cxa_atexit@plt+0xd113c4> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ - ldr lr, [pc, #128] @ 9758b4 <__cxa_atexit@plt+0x969338> │ │ │ │ + ldr lr, [pc, #128] @ 975884 <__cxa_atexit@plt+0x969308> │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [r7, #4] │ │ │ │ mcr 15, 0, r3, cr7, cr10, {5} │ │ │ │ mov r3, r5 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ stmda r5, {r1, r2} │ │ │ │ - beq 975888 <__cxa_atexit@plt+0x96930c> │ │ │ │ + beq 975858 <__cxa_atexit@plt+0x9692dc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r5, r5, #4 │ │ │ │ ldrb r7, [r7, r1] │ │ │ │ str r0, [r2, #8] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 975894 <__cxa_atexit@plt+0x969318> │ │ │ │ + beq 975864 <__cxa_atexit@plt+0x9692e8> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 9758a8 <__cxa_atexit@plt+0x96932c> │ │ │ │ - ldr r7, [pc, #68] @ 9758c0 <__cxa_atexit@plt+0x969344> │ │ │ │ + bne 975878 <__cxa_atexit@plt+0x9692fc> │ │ │ │ + ldr r7, [pc, #68] @ 975890 <__cxa_atexit@plt+0x969314> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9758bc <__cxa_atexit@plt+0x969340> │ │ │ │ + ldr r7, [pc, #32] @ 97588c <__cxa_atexit@plt+0x969310> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #8] @ 9758b8 <__cxa_atexit@plt+0x96933c> │ │ │ │ + ldr r7, [pc, #8] @ 975888 <__cxa_atexit@plt+0x96930c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq r8, #136, 10 @ 0x22000000 │ │ │ │ - cmpeq r8, #216, 28 @ 0xd80 │ │ │ │ - cmpeq r8, #244, 28 @ 0xf40 │ │ │ │ - cmneq pc, #168, 2 @ 0x2a │ │ │ │ - cmpeq r8, #104, 10 @ 0x1a000000 │ │ │ │ + cmpeq r8, #184, 10 @ 0x2e000000 │ │ │ │ + cmpeq r8, #8, 30 │ │ │ │ + cmpeq r8, #36, 30 @ 0x90 │ │ │ │ + cmneq pc, #216, 2 @ 0x36 │ │ │ │ + cmpeq r8, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r2, lsr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ ldrb r7, [r7, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #8] │ │ │ │ cmp r7, #0 │ │ │ │ - beq 975914 <__cxa_atexit@plt+0x969398> │ │ │ │ + beq 9758e4 <__cxa_atexit@plt+0x969368> │ │ │ │ cmp r7, #1 │ │ │ │ - bne 975928 <__cxa_atexit@plt+0x9693ac> │ │ │ │ - ldr r7, [pc, #52] @ 97593c <__cxa_atexit@plt+0x9693c0> │ │ │ │ + bne 9758f8 <__cxa_atexit@plt+0x96937c> │ │ │ │ + ldr r7, [pc, #52] @ 97590c <__cxa_atexit@plt+0x969390> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 975938 <__cxa_atexit@plt+0x9693bc> │ │ │ │ + ldr r7, [pc, #28] @ 975908 <__cxa_atexit@plt+0x96938c> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #4] @ 975934 <__cxa_atexit@plt+0x9693b8> │ │ │ │ + ldr r7, [pc, #4] @ 975904 <__cxa_atexit@plt+0x969388> │ │ │ │ add r7, pc, r7 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmpeq r8, #8, 10 @ 0x2000000 │ │ │ │ - cmpeq r8, #88, 28 @ 0x580 │ │ │ │ - cmpeq r8, #104, 28 @ 0x680 │ │ │ │ - cmpeq r8, #116 @ 0x74 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmpeq r8, #56, 10 @ 0xe000000 │ │ │ │ + cmpeq r8, #136, 28 @ 0x880 │ │ │ │ + cmpeq r8, #152, 28 @ 0x980 │ │ │ │ + cmpeq r8, #164 @ 0xa4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 975984 <__cxa_atexit@plt+0x969408> │ │ │ │ + bhi 975954 <__cxa_atexit@plt+0x9693d8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 97598c <__cxa_atexit@plt+0x969410> │ │ │ │ + ldr r1, [pc, #36] @ 97595c <__cxa_atexit@plt+0x9693e0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 975990 <__cxa_atexit@plt+0x969414> │ │ │ │ + ldr r7, [pc, #28] @ 975960 <__cxa_atexit@plt+0x9693e4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #160, 10 @ 0x28000000 │ │ │ │ - cmneq pc, #0, 8 │ │ │ │ + cmneq pc, #208, 10 @ 0x34000000 │ │ │ │ + cmneq pc, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9759c8 <__cxa_atexit@plt+0x96944c> │ │ │ │ + bhi 975998 <__cxa_atexit@plt+0x96941c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 9759d0 <__cxa_atexit@plt+0x969454> │ │ │ │ + ldr r1, [pc, #24] @ 9759a0 <__cxa_atexit@plt+0x969424> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #80, 10 @ 0x14000000 │ │ │ │ + cmneq pc, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 975a38 <__cxa_atexit@plt+0x9694bc> │ │ │ │ + bhi 975a08 <__cxa_atexit@plt+0x96948c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 975a44 <__cxa_atexit@plt+0x9694c8> │ │ │ │ - ldr lr, [pc, #76] @ 975a54 <__cxa_atexit@plt+0x9694d8> │ │ │ │ + bcc 975a14 <__cxa_atexit@plt+0x969498> │ │ │ │ + ldr lr, [pc, #76] @ 975a24 <__cxa_atexit@plt+0x9694a8> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 975a58 <__cxa_atexit@plt+0x9694dc> │ │ │ │ + ldr r9, [pc, #68] @ 975a28 <__cxa_atexit@plt+0x9694ac> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq pc, #48, 10 @ 0xc000000 │ │ │ │ + cmneq pc, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 975ac8 <__cxa_atexit@plt+0x96954c> │ │ │ │ + bhi 975a98 <__cxa_atexit@plt+0x96951c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 975ad4 <__cxa_atexit@plt+0x969558> │ │ │ │ + bcc 975aa4 <__cxa_atexit@plt+0x969528> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 975ae4 <__cxa_atexit@plt+0x969568> │ │ │ │ - ldr sl, [pc, #76] @ 975ae8 <__cxa_atexit@plt+0x96956c> │ │ │ │ + ldr lr, [pc, #76] @ 975ab4 <__cxa_atexit@plt+0x969538> │ │ │ │ + ldr sl, [pc, #76] @ 975ab8 <__cxa_atexit@plt+0x96953c> │ │ │ │ sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq pc, #180, 10 @ 0x2d000000 │ │ │ │ + cmneq pc, #228, 10 @ 0x39000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 975b38 <__cxa_atexit@plt+0x9695bc> │ │ │ │ - ldr r2, [pc, #56] @ 975b40 <__cxa_atexit@plt+0x9695c4> │ │ │ │ + bhi 975b08 <__cxa_atexit@plt+0x96958c> │ │ │ │ + ldr r2, [pc, #56] @ 975b10 <__cxa_atexit@plt+0x969594> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 975b44 <__cxa_atexit@plt+0x9695c8> │ │ │ │ + ldr r1, [pc, #52] @ 975b14 <__cxa_atexit@plt+0x969598> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 975b48 <__cxa_atexit@plt+0x9695cc> │ │ │ │ + ldr r1, [pc, #36] @ 975b18 <__cxa_atexit@plt+0x96959c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #148, 8 @ 0x94000000 │ │ │ │ - cmneq pc, #240, 6 @ 0xc0000003 │ │ │ │ - cmneq pc, #36, 8 @ 0x24000000 │ │ │ │ - cmpeq r8, #60, 8 @ 0x3c000000 │ │ │ │ + cmpeq r8, #196, 8 @ 0xc4000000 │ │ │ │ + cmneq pc, #32, 8 @ 0x20000000 │ │ │ │ + cmneq pc, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq r8, #108, 8 @ 0x6c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 975b8c <__cxa_atexit@plt+0x969610> │ │ │ │ - ldr r8, [pc, #40] @ 975b94 <__cxa_atexit@plt+0x969618> │ │ │ │ + bhi 975b5c <__cxa_atexit@plt+0x9695e0> │ │ │ │ + ldr r8, [pc, #40] @ 975b64 <__cxa_atexit@plt+0x9695e8> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 975b98 <__cxa_atexit@plt+0x96961c> │ │ │ │ + ldr r1, [pc, #32] @ 975b68 <__cxa_atexit@plt+0x9695ec> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #24, 8 @ 0x18000000 │ │ │ │ - cmneq pc, #140, 6 @ 0x30000002 │ │ │ │ + cmpeq r8, #72, 8 @ 0x48000000 │ │ │ │ + cmneq pc, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 975bd0 <__cxa_atexit@plt+0x969654> │ │ │ │ + bhi 975ba0 <__cxa_atexit@plt+0x969624> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 975bd8 <__cxa_atexit@plt+0x96965c> │ │ │ │ + ldr r1, [pc, #24] @ 975ba8 <__cxa_atexit@plt+0x96962c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq pc, #72, 6 @ 0x20000001 │ │ │ │ + cmneq pc, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 975c40 <__cxa_atexit@plt+0x9696c4> │ │ │ │ + bhi 975c10 <__cxa_atexit@plt+0x969694> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 975c4c <__cxa_atexit@plt+0x9696d0> │ │ │ │ - ldr lr, [pc, #76] @ 975c5c <__cxa_atexit@plt+0x9696e0> │ │ │ │ + bcc 975c1c <__cxa_atexit@plt+0x9696a0> │ │ │ │ + ldr lr, [pc, #76] @ 975c2c <__cxa_atexit@plt+0x9696b0> │ │ │ │ ldr r0, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ - ldr r9, [pc, #68] @ 975c60 <__cxa_atexit@plt+0x9696e4> │ │ │ │ + ldr r9, [pc, #68] @ 975c30 <__cxa_atexit@plt+0x9696b4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #4]! │ │ │ │ str r3, [r5, #-4] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r1 │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq pc, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq pc, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r3, r5, #12 │ │ │ │ mov r2, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 975cd0 <__cxa_atexit@plt+0x969754> │ │ │ │ + bhi 975ca0 <__cxa_atexit@plt+0x969724> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 975cdc <__cxa_atexit@plt+0x969760> │ │ │ │ + bcc 975cac <__cxa_atexit@plt+0x969730> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r9, [r7, #7] │ │ │ │ - ldr lr, [pc, #76] @ 975cec <__cxa_atexit@plt+0x969770> │ │ │ │ - ldr sl, [pc, #76] @ 975cf0 <__cxa_atexit@plt+0x969774> │ │ │ │ + ldr lr, [pc, #76] @ 975cbc <__cxa_atexit@plt+0x969740> │ │ │ │ + ldr sl, [pc, #76] @ 975cc0 <__cxa_atexit@plt+0x969744> │ │ │ │ sub r0, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr sl, [pc, sl] │ │ │ │ str r8, [r2, #8] │ │ │ │ str r9, [r5, #-8] │ │ │ │ str sl, [r5, #-12] │ │ │ │ str r0, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ str lr, [r2, #4] │ │ │ │ str r1, [r2, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmneq pc, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq pc, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 975d40 <__cxa_atexit@plt+0x9697c4> │ │ │ │ - ldr r2, [pc, #56] @ 975d48 <__cxa_atexit@plt+0x9697cc> │ │ │ │ + bhi 975d10 <__cxa_atexit@plt+0x969794> │ │ │ │ + ldr r2, [pc, #56] @ 975d18 <__cxa_atexit@plt+0x96979c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 975d4c <__cxa_atexit@plt+0x9697d0> │ │ │ │ + ldr r1, [pc, #52] @ 975d1c <__cxa_atexit@plt+0x9697a0> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 975d50 <__cxa_atexit@plt+0x9697d4> │ │ │ │ + ldr r1, [pc, #36] @ 975d20 <__cxa_atexit@plt+0x9697a4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #136, 4 @ 0x80000008 │ │ │ │ - cmneq pc, #232, 2 @ 0x3a │ │ │ │ - cmneq pc, #28, 4 @ 0xc0000001 │ │ │ │ - cmpeq r8, #104, 24 @ 0x6800 │ │ │ │ + cmpeq r8, #184, 4 @ 0x8000000b │ │ │ │ + cmneq pc, #24, 4 @ 0x80000001 │ │ │ │ + cmneq pc, #76, 4 @ 0xc0000004 │ │ │ │ + cmpeq r8, #152, 24 @ 0x9800 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 975d9c <__cxa_atexit@plt+0x969820> │ │ │ │ - ldr r7, [pc, #52] @ 975db0 <__cxa_atexit@plt+0x969834> │ │ │ │ + bhi 975d6c <__cxa_atexit@plt+0x9697f0> │ │ │ │ + ldr r7, [pc, #52] @ 975d80 <__cxa_atexit@plt+0x969804> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ - beq 975d90 <__cxa_atexit@plt+0x969814> │ │ │ │ + beq 975d60 <__cxa_atexit@plt+0x9697e4> │ │ │ │ mov r7, sl │ │ │ │ - b 975dc4 <__cxa_atexit@plt+0x969848> │ │ │ │ + b 975d94 <__cxa_atexit@plt+0x969818> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 975db4 <__cxa_atexit@plt+0x969838> │ │ │ │ + ldr r7, [pc, #16] @ 975d84 <__cxa_atexit@plt+0x969808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r8, #16, 20 @ 0x10000 │ │ │ │ - cmpeq r8, #8, 24 @ 0x800 │ │ │ │ + cmpeq r8, #64, 20 @ 0x40000 │ │ │ │ + cmpeq r8, #56, 24 @ 0x3800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ cmp r1, #2 │ │ │ │ ldr lr, [r3, #4] │ │ │ │ - beq 975e48 <__cxa_atexit@plt+0x9698cc> │ │ │ │ + beq 975e18 <__cxa_atexit@plt+0x96989c> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 975eb8 <__cxa_atexit@plt+0x96993c> │ │ │ │ + bne 975e88 <__cxa_atexit@plt+0x96990c> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 975ed8 <__cxa_atexit@plt+0x96995c> │ │ │ │ - ldr r9, [pc, #260] @ 975f00 <__cxa_atexit@plt+0x969984> │ │ │ │ - ldr sl, [pc, #260] @ 975f04 <__cxa_atexit@plt+0x969988> │ │ │ │ - ldr r2, [pc, #260] @ 975f08 <__cxa_atexit@plt+0x96998c> │ │ │ │ - ldr ip, [pc, #260] @ 975f0c <__cxa_atexit@plt+0x969990> │ │ │ │ + bcc 975ea8 <__cxa_atexit@plt+0x96992c> │ │ │ │ + ldr r9, [pc, #260] @ 975ed0 <__cxa_atexit@plt+0x969954> │ │ │ │ + ldr sl, [pc, #260] @ 975ed4 <__cxa_atexit@plt+0x969958> │ │ │ │ + ldr r2, [pc, #260] @ 975ed8 <__cxa_atexit@plt+0x96995c> │ │ │ │ + ldr ip, [pc, #260] @ 975edc <__cxa_atexit@plt+0x969960> │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr ip, [pc, ip] │ │ │ │ ldr r0, [r7, #1] │ │ │ │ str r2, [r6, #4]! │ │ │ │ mov r2, r6 │ │ │ │ @@ -2467375,423 +2467363,423 @@ │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str ip, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r0, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r9, [r6, #16] │ │ │ │ - b 975ea8 <__cxa_atexit@plt+0x96992c> │ │ │ │ + b 975e78 <__cxa_atexit@plt+0x9698fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 975ed8 <__cxa_atexit@plt+0x96995c> │ │ │ │ - ldr r9, [pc, #144] @ 975ef0 <__cxa_atexit@plt+0x969974> │ │ │ │ - ldr ip, [pc, #144] @ 975ef4 <__cxa_atexit@plt+0x969978> │ │ │ │ - ldr sl, [pc, #144] @ 975ef8 <__cxa_atexit@plt+0x96997c> │ │ │ │ + bcc 975ea8 <__cxa_atexit@plt+0x96992c> │ │ │ │ + ldr r9, [pc, #144] @ 975ec0 <__cxa_atexit@plt+0x969944> │ │ │ │ + ldr ip, [pc, #144] @ 975ec4 <__cxa_atexit@plt+0x969948> │ │ │ │ + ldr sl, [pc, #144] @ 975ec8 <__cxa_atexit@plt+0x96994c> │ │ │ │ add r9, pc, r9 │ │ │ │ add ip, pc, ip │ │ │ │ sub r0, r3, #19 │ │ │ │ ldr sl, [pc, sl] │ │ │ │ ldr r1, [r7, #2] │ │ │ │ str ip, [r6, #4]! │ │ │ │ mov r2, r6 │ │ │ │ str r8, [r6, #36] @ 0x24 │ │ │ │ str r9, [r2, #28]! │ │ │ │ str sl, [r5] │ │ │ │ str r2, [r5, #4] │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r6, #8] │ │ │ │ str lr, [r6, #12] │ │ │ │ - ldr r2, [pc, #88] @ 975efc <__cxa_atexit@plt+0x969980> │ │ │ │ + ldr r2, [pc, #88] @ 975ecc <__cxa_atexit@plt+0x969950> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ mov r6, r3 │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ - ldr r2, [pc, #40] @ 975ee8 <__cxa_atexit@plt+0x96996c> │ │ │ │ - ldr r1, [pc, #40] @ 975eec <__cxa_atexit@plt+0x969970> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ + ldr r2, [pc, #40] @ 975eb8 <__cxa_atexit@plt+0x96993c> │ │ │ │ + ldr r1, [pc, #40] @ 975ebc <__cxa_atexit@plt+0x969940> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmib r5, {r1, r2} │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq r8, #244, 16 @ 0xf40000 │ │ │ │ - cmneq pc, #124 @ 0x7c │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq r8, #36, 18 @ 0x90000 │ │ │ │ + cmneq pc, #172 @ 0xac │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ @ instruction: 0xfffffadc │ │ │ │ - cmneq pc, #228, 2 @ 0x39 │ │ │ │ + cmneq pc, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xfffffbc0 │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ - cmneq pc, #68, 4 @ 0x40000004 │ │ │ │ + cmneq pc, #116, 4 @ 0x40000007 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 975f40 <__cxa_atexit@plt+0x9699c4> │ │ │ │ + bhi 975f10 <__cxa_atexit@plt+0x969994> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 975f48 <__cxa_atexit@plt+0x9699cc> │ │ │ │ + ldr r2, [pc, #24] @ 975f18 <__cxa_atexit@plt+0x96999c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #216, 30 @ p-variant is OBSOLETE @ 0x360 │ │ │ │ + cmneq pc, #8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 975ffc <__cxa_atexit@plt+0x969a80> │ │ │ │ + bhi 975fcc <__cxa_atexit@plt+0x969a50> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 976004 <__cxa_atexit@plt+0x969a88> │ │ │ │ + ldr lr, [pc, #140] @ 975fd4 <__cxa_atexit@plt+0x969a58> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 975fcc <__cxa_atexit@plt+0x969a50> │ │ │ │ - ldr sl, [pc, #112] @ 976008 <__cxa_atexit@plt+0x969a8c> │ │ │ │ + beq 975f9c <__cxa_atexit@plt+0x969a20> │ │ │ │ + ldr sl, [pc, #112] @ 975fd8 <__cxa_atexit@plt+0x969a5c> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 975fdc <__cxa_atexit@plt+0x969a60> │ │ │ │ + beq 975fac <__cxa_atexit@plt+0x969a30> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 975ff8 <__cxa_atexit@plt+0x969a7c> │ │ │ │ + bne 975fc8 <__cxa_atexit@plt+0x969a4c> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 97600c <__cxa_atexit@plt+0x969a90> │ │ │ │ + ldr r1, [pc, #40] @ 975fdc <__cxa_atexit@plt+0x969a60> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmnpeq lr, #92, 30 @ p-variant is OBSOLETE @ 0x170 │ │ │ │ + cmnpeq lr, #140, 30 @ p-variant is OBSOLETE @ 0x230 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 976078 <__cxa_atexit@plt+0x969afc> │ │ │ │ + ldr r1, [pc, #80] @ 976048 <__cxa_atexit@plt+0x969acc> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 976054 <__cxa_atexit@plt+0x969ad8> │ │ │ │ + beq 976024 <__cxa_atexit@plt+0x969aa8> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 97606c <__cxa_atexit@plt+0x969af0> │ │ │ │ + bne 97603c <__cxa_atexit@plt+0x969ac0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 97607c <__cxa_atexit@plt+0x969b00> │ │ │ │ + ldr r3, [pc, #32] @ 97604c <__cxa_atexit@plt+0x969ad0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmnpeq lr, #236, 28 @ p-variant is OBSOLETE @ 0xec0 │ │ │ │ + cmnpeq lr, #28, 30 @ p-variant is OBSOLETE @ 0x70 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9760b0 <__cxa_atexit@plt+0x969b34> │ │ │ │ - ldr r3, [pc, #32] @ 9760bc <__cxa_atexit@plt+0x969b40> │ │ │ │ + bne 976080 <__cxa_atexit@plt+0x969b04> │ │ │ │ + ldr r3, [pc, #32] @ 97608c <__cxa_atexit@plt+0x969b10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmnpeq lr, #172, 28 @ p-variant is OBSOLETE @ 0xac0 │ │ │ │ - cmpeq r8, #244, 16 @ 0xf40000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmnpeq lr, #220, 28 @ p-variant is OBSOLETE @ 0xdc0 │ │ │ │ + cmpeq r8, #36, 18 @ 0x90000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 976104 <__cxa_atexit@plt+0x969b88> │ │ │ │ + bhi 9760d4 <__cxa_atexit@plt+0x969b58> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 97610c <__cxa_atexit@plt+0x969b90> │ │ │ │ + ldr r1, [pc, #36] @ 9760dc <__cxa_atexit@plt+0x969b60> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 976110 <__cxa_atexit@plt+0x969b94> │ │ │ │ + ldr r7, [pc, #28] @ 9760e0 <__cxa_atexit@plt+0x969b64> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #32, 28 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ - cmneq pc, #128, 24 @ 0x8000 │ │ │ │ + cmnpeq lr, #80, 28 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ + cmneq pc, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 976148 <__cxa_atexit@plt+0x969bcc> │ │ │ │ + bhi 976118 <__cxa_atexit@plt+0x969b9c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 976150 <__cxa_atexit@plt+0x969bd4> │ │ │ │ + ldr r1, [pc, #24] @ 976120 <__cxa_atexit@plt+0x969ba4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #208, 26 @ p-variant is OBSOLETE @ 0x3400 │ │ │ │ + cmnpeq lr, #0, 28 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 9761d4 <__cxa_atexit@plt+0x969c58> │ │ │ │ + bhi 9761a4 <__cxa_atexit@plt+0x969c28> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9761e0 <__cxa_atexit@plt+0x969c64> │ │ │ │ + bcc 9761b0 <__cxa_atexit@plt+0x969c34> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 9761f0 <__cxa_atexit@plt+0x969c74> │ │ │ │ + ldr r1, [pc, #104] @ 9761c0 <__cxa_atexit@plt+0x969c44> │ │ │ │ sub r2, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 9761f4 <__cxa_atexit@plt+0x969c78> │ │ │ │ - ldr r2, [pc, #72] @ 9761f8 <__cxa_atexit@plt+0x969c7c> │ │ │ │ + ldr sl, [pc, #72] @ 9761c4 <__cxa_atexit@plt+0x969c48> │ │ │ │ + ldr r2, [pc, #72] @ 9761c8 <__cxa_atexit@plt+0x969c4c> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 9761fc <__cxa_atexit@plt+0x969c80> │ │ │ │ + ldr r2, [pc, #56] @ 9761cc <__cxa_atexit@plt+0x969c50> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #124, 26 @ p-variant is OBSOLETE @ 0x1f00 │ │ │ │ + cmnpeq lr, #172, 26 @ p-variant is OBSOLETE @ 0x2b00 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmnpeq lr, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ - cmnpeq lr, #88, 26 @ p-variant is OBSOLETE @ 0x1600 │ │ │ │ + cmnpeq lr, #196, 26 @ p-variant is OBSOLETE @ 0x3100 │ │ │ │ + cmnpeq lr, #136, 26 @ p-variant is OBSOLETE @ 0x2200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 976234 <__cxa_atexit@plt+0x969cb8> │ │ │ │ + bhi 976204 <__cxa_atexit@plt+0x969c88> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 97623c <__cxa_atexit@plt+0x969cc0> │ │ │ │ + ldr r1, [pc, #24] @ 97620c <__cxa_atexit@plt+0x969c90> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #228, 24 @ p-variant is OBSOLETE @ 0xe400 │ │ │ │ + cmnpeq lr, #20, 26 @ p-variant is OBSOLETE @ 0x500 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9762c0 <__cxa_atexit@plt+0x969d44> │ │ │ │ + bhi 976290 <__cxa_atexit@plt+0x969d14> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9762cc <__cxa_atexit@plt+0x969d50> │ │ │ │ - ldr lr, [pc, #104] @ 9762dc <__cxa_atexit@plt+0x969d60> │ │ │ │ + bcc 97629c <__cxa_atexit@plt+0x969d20> │ │ │ │ + ldr lr, [pc, #104] @ 9762ac <__cxa_atexit@plt+0x969d30> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 9762e0 <__cxa_atexit@plt+0x969d64> │ │ │ │ + ldr r0, [pc, #96] @ 9762b0 <__cxa_atexit@plt+0x969d34> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 9762e4 <__cxa_atexit@plt+0x969d68> │ │ │ │ + ldr r5, [pc, #72] @ 9762b4 <__cxa_atexit@plt+0x969d38> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 9762e8 <__cxa_atexit@plt+0x969d6c> │ │ │ │ + ldr r1, [pc, #68] @ 9762b8 <__cxa_atexit@plt+0x969d3c> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmnpeq lr, #192, 24 @ p-variant is OBSOLETE @ 0xc000 │ │ │ │ - cmnpeq lr, #4, 26 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ - cmnpeq lr, #120, 24 @ p-variant is OBSOLETE @ 0x7800 │ │ │ │ + cmnpeq lr, #240, 24 @ p-variant is OBSOLETE @ 0xf000 │ │ │ │ + cmnpeq lr, #52, 26 @ p-variant is OBSOLETE @ 0xd00 │ │ │ │ + cmnpeq lr, #168, 24 @ p-variant is OBSOLETE @ 0xa800 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 976364 <__cxa_atexit@plt+0x969de8> │ │ │ │ + bhi 976334 <__cxa_atexit@plt+0x969db8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 976370 <__cxa_atexit@plt+0x969df4> │ │ │ │ - ldr lr, [pc, #100] @ 976380 <__cxa_atexit@plt+0x969e04> │ │ │ │ + bcc 976340 <__cxa_atexit@plt+0x969dc4> │ │ │ │ + ldr lr, [pc, #100] @ 976350 <__cxa_atexit@plt+0x969dd4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 976384 <__cxa_atexit@plt+0x969e08> │ │ │ │ + ldr r0, [pc, #96] @ 976354 <__cxa_atexit@plt+0x969dd8> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 976388 <__cxa_atexit@plt+0x969e0c> │ │ │ │ + ldr r2, [pc, #64] @ 976358 <__cxa_atexit@plt+0x969ddc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmnpeq lr, #220, 22 @ p-variant is OBSOLETE @ 0x37000 │ │ │ │ - cmnpeq lr, #16, 26 @ p-variant is OBSOLETE @ 0x400 │ │ │ │ + cmnpeq lr, #12, 24 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ + cmnpeq lr, #64, 26 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 976450 <__cxa_atexit@plt+0x969ed4> │ │ │ │ + bhi 976420 <__cxa_atexit@plt+0x969ea4> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ - ldr lr, [pc, #184] @ 976470 <__cxa_atexit@plt+0x969ef4> │ │ │ │ + ldr lr, [pc, #184] @ 976440 <__cxa_atexit@plt+0x969ec4> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ add lr, pc, lr │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r9, [r7, #-4] │ │ │ │ - beq 976440 <__cxa_atexit@plt+0x969ec4> │ │ │ │ + beq 976410 <__cxa_atexit@plt+0x969e94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #44 @ 0x2c │ │ │ │ cmp r2, ip │ │ │ │ - bcc 976458 <__cxa_atexit@plt+0x969edc> │ │ │ │ - ldr sl, [pc, #136] @ 976474 <__cxa_atexit@plt+0x969ef8> │ │ │ │ + bcc 976428 <__cxa_atexit@plt+0x969eac> │ │ │ │ + ldr sl, [pc, #136] @ 976444 <__cxa_atexit@plt+0x969ec8> │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - ldr r2, [pc, #96] @ 976478 <__cxa_atexit@plt+0x969efc> │ │ │ │ + ldr r2, [pc, #96] @ 976448 <__cxa_atexit@plt+0x969ecc> │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #84] @ 97647c <__cxa_atexit@plt+0x969f00> │ │ │ │ + ldr r2, [pc, #84] @ 97644c <__cxa_atexit@plt+0x969ed0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmnpeq lr, #48, 24 @ p-variant is OBSOLETE @ 0x3000 │ │ │ │ + cmnpeq lr, #96, 24 @ p-variant is OBSOLETE @ 0x6000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 976504 <__cxa_atexit@plt+0x969f88> │ │ │ │ - ldr lr, [pc, #108] @ 976510 <__cxa_atexit@plt+0x969f94> │ │ │ │ - ldr r8, [pc, #108] @ 976514 <__cxa_atexit@plt+0x969f98> │ │ │ │ - ldr r9, [pc, #108] @ 976518 <__cxa_atexit@plt+0x969f9c> │ │ │ │ + bcc 9764d4 <__cxa_atexit@plt+0x969f58> │ │ │ │ + ldr lr, [pc, #108] @ 9764e0 <__cxa_atexit@plt+0x969f64> │ │ │ │ + ldr r8, [pc, #108] @ 9764e4 <__cxa_atexit@plt+0x969f68> │ │ │ │ + ldr r9, [pc, #108] @ 9764e8 <__cxa_atexit@plt+0x969f6c> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r8, [r0, #4]! │ │ │ │ @@ -2467806,294 +2467794,294 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - cmnpeq lr, #164, 22 @ p-variant is OBSOLETE @ 0x29000 │ │ │ │ + cmnpeq lr, #212, 22 @ p-variant is OBSOLETE @ 0x35000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 976568 <__cxa_atexit@plt+0x969fec> │ │ │ │ - ldr r2, [pc, #56] @ 976570 <__cxa_atexit@plt+0x969ff4> │ │ │ │ + bhi 976538 <__cxa_atexit@plt+0x969fbc> │ │ │ │ + ldr r2, [pc, #56] @ 976540 <__cxa_atexit@plt+0x969fc4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 976574 <__cxa_atexit@plt+0x969ff8> │ │ │ │ + ldr r1, [pc, #52] @ 976544 <__cxa_atexit@plt+0x969fc8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 976578 <__cxa_atexit@plt+0x969ffc> │ │ │ │ + ldr r1, [pc, #36] @ 976548 <__cxa_atexit@plt+0x969fcc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #92, 8 @ 0x5c000000 │ │ │ │ - cmnpeq lr, #192, 18 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ - cmnpeq lr, #244, 18 @ p-variant is OBSOLETE @ 0x3d0000 │ │ │ │ - cmpeq r8, #12, 20 @ 0xc000 │ │ │ │ + cmpeq r8, #140, 8 @ 0x8c000000 │ │ │ │ + cmnpeq lr, #240, 18 @ p-variant is OBSOLETE @ 0x3c0000 │ │ │ │ + cmnpeq lr, #36, 20 @ p-variant is OBSOLETE @ 0x24000 │ │ │ │ + cmpeq r8, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9765bc <__cxa_atexit@plt+0x96a040> │ │ │ │ - ldr r8, [pc, #40] @ 9765c4 <__cxa_atexit@plt+0x96a048> │ │ │ │ + bhi 97658c <__cxa_atexit@plt+0x96a010> │ │ │ │ + ldr r8, [pc, #40] @ 976594 <__cxa_atexit@plt+0x96a018> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 9765c8 <__cxa_atexit@plt+0x96a04c> │ │ │ │ + ldr r1, [pc, #32] @ 976598 <__cxa_atexit@plt+0x96a01c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #232, 18 @ 0x3a0000 │ │ │ │ - cmnpeq lr, #92, 18 @ p-variant is OBSOLETE @ 0x170000 │ │ │ │ + cmpeq r8, #24, 20 @ 0x18000 │ │ │ │ + cmnpeq lr, #140, 18 @ p-variant is OBSOLETE @ 0x230000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 976600 <__cxa_atexit@plt+0x96a084> │ │ │ │ + bhi 9765d0 <__cxa_atexit@plt+0x96a054> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 976608 <__cxa_atexit@plt+0x96a08c> │ │ │ │ + ldr r1, [pc, #24] @ 9765d8 <__cxa_atexit@plt+0x96a05c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #24, 18 @ p-variant is OBSOLETE @ 0x60000 │ │ │ │ + cmnpeq lr, #72, 18 @ p-variant is OBSOLETE @ 0x120000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 97668c <__cxa_atexit@plt+0x96a110> │ │ │ │ + bhi 97665c <__cxa_atexit@plt+0x96a0e0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 976698 <__cxa_atexit@plt+0x96a11c> │ │ │ │ + bcc 976668 <__cxa_atexit@plt+0x96a0ec> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #104] @ 9766a8 <__cxa_atexit@plt+0x96a12c> │ │ │ │ + ldr r1, [pc, #104] @ 976678 <__cxa_atexit@plt+0x96a0fc> │ │ │ │ sub r2, r6, #7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ ldr lr, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ ldr r1, [r7, #20] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr sl, [pc, #72] @ 9766ac <__cxa_atexit@plt+0x96a130> │ │ │ │ - ldr r2, [pc, #72] @ 9766b0 <__cxa_atexit@plt+0x96a134> │ │ │ │ + ldr sl, [pc, #72] @ 97667c <__cxa_atexit@plt+0x96a100> │ │ │ │ + ldr r2, [pc, #72] @ 976680 <__cxa_atexit@plt+0x96a104> │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str sl, [r3, #4]! │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r2, [pc, #56] @ 9766b4 <__cxa_atexit@plt+0x96a138> │ │ │ │ + ldr r2, [pc, #56] @ 976684 <__cxa_atexit@plt+0x96a108> │ │ │ │ add r5, r3, #8 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm r5, {r0, r1, r2, r3, lr} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #196, 16 @ p-variant is OBSOLETE @ 0xc40000 │ │ │ │ + cmnpeq lr, #244, 16 @ p-variant is OBSOLETE @ 0xf40000 │ │ │ │ @ instruction: 0xffffff68 │ │ │ │ - cmnpeq lr, #220, 16 @ p-variant is OBSOLETE @ 0xdc0000 │ │ │ │ - cmnpeq lr, #160, 16 @ p-variant is OBSOLETE @ 0xa00000 │ │ │ │ + cmnpeq lr, #12, 18 @ p-variant is OBSOLETE @ 0x30000 │ │ │ │ + cmnpeq lr, #208, 16 @ p-variant is OBSOLETE @ 0xd00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9766ec <__cxa_atexit@plt+0x96a170> │ │ │ │ + bhi 9766bc <__cxa_atexit@plt+0x96a140> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 9766f4 <__cxa_atexit@plt+0x96a178> │ │ │ │ + ldr r1, [pc, #24] @ 9766c4 <__cxa_atexit@plt+0x96a148> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #44, 16 @ p-variant is OBSOLETE @ 0x2c0000 │ │ │ │ + cmnpeq lr, #92, 16 @ p-variant is OBSOLETE @ 0x5c0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 976778 <__cxa_atexit@plt+0x96a1fc> │ │ │ │ + bhi 976748 <__cxa_atexit@plt+0x96a1cc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 976784 <__cxa_atexit@plt+0x96a208> │ │ │ │ - ldr lr, [pc, #104] @ 976794 <__cxa_atexit@plt+0x96a218> │ │ │ │ + bcc 976754 <__cxa_atexit@plt+0x96a1d8> │ │ │ │ + ldr lr, [pc, #104] @ 976764 <__cxa_atexit@plt+0x96a1e8> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 976798 <__cxa_atexit@plt+0x96a21c> │ │ │ │ + ldr r0, [pc, #96] @ 976768 <__cxa_atexit@plt+0x96a1ec> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 97679c <__cxa_atexit@plt+0x96a220> │ │ │ │ + ldr r5, [pc, #72] @ 97676c <__cxa_atexit@plt+0x96a1f0> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 9767a0 <__cxa_atexit@plt+0x96a224> │ │ │ │ + ldr r1, [pc, #68] @ 976770 <__cxa_atexit@plt+0x96a1f4> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmnpeq lr, #8, 16 @ p-variant is OBSOLETE @ 0x80000 │ │ │ │ - cmnpeq lr, #76, 16 @ p-variant is OBSOLETE @ 0x4c0000 │ │ │ │ - cmnpeq lr, #192, 14 @ p-variant is OBSOLETE @ 0x3000000 │ │ │ │ + cmnpeq lr, #56, 16 @ p-variant is OBSOLETE @ 0x380000 │ │ │ │ + cmnpeq lr, #124, 16 @ p-variant is OBSOLETE @ 0x7c0000 │ │ │ │ + cmnpeq lr, #240, 14 @ p-variant is OBSOLETE @ 0x3c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 97681c <__cxa_atexit@plt+0x96a2a0> │ │ │ │ + bhi 9767ec <__cxa_atexit@plt+0x96a270> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 976828 <__cxa_atexit@plt+0x96a2ac> │ │ │ │ - ldr lr, [pc, #100] @ 976838 <__cxa_atexit@plt+0x96a2bc> │ │ │ │ + bcc 9767f8 <__cxa_atexit@plt+0x96a27c> │ │ │ │ + ldr lr, [pc, #100] @ 976808 <__cxa_atexit@plt+0x96a28c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 97683c <__cxa_atexit@plt+0x96a2c0> │ │ │ │ + ldr r0, [pc, #96] @ 97680c <__cxa_atexit@plt+0x96a290> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 976840 <__cxa_atexit@plt+0x96a2c4> │ │ │ │ + ldr r2, [pc, #64] @ 976810 <__cxa_atexit@plt+0x96a294> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmnpeq lr, #36, 14 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ - cmnpeq lr, #88, 16 @ p-variant is OBSOLETE @ 0x580000 │ │ │ │ + cmnpeq lr, #84, 14 @ p-variant is OBSOLETE @ 0x1500000 │ │ │ │ + cmnpeq lr, #136, 16 @ p-variant is OBSOLETE @ 0x880000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ sub sl, r5, #20 │ │ │ │ cmp fp, sl │ │ │ │ - bhi 976908 <__cxa_atexit@plt+0x96a38c> │ │ │ │ + bhi 9768d8 <__cxa_atexit@plt+0x96a35c> │ │ │ │ add r9, r7, #3 │ │ │ │ ldr r1, [r7, #15] │ │ │ │ ldm r9, {r0, r3, r9} │ │ │ │ - ldr lr, [pc, #184] @ 976928 <__cxa_atexit@plt+0x96a3ac> │ │ │ │ + ldr lr, [pc, #184] @ 9768f8 <__cxa_atexit@plt+0x96a37c> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r7, #-12]! │ │ │ │ add lr, pc, lr │ │ │ │ stmib r7, {r1, r3} │ │ │ │ str lr, [r7, #-8] │ │ │ │ str r9, [r7, #-4] │ │ │ │ - beq 9768f8 <__cxa_atexit@plt+0x96a37c> │ │ │ │ + beq 9768c8 <__cxa_atexit@plt+0x96a34c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add ip, r6, #44 @ 0x2c │ │ │ │ cmp r2, ip │ │ │ │ - bcc 976910 <__cxa_atexit@plt+0x96a394> │ │ │ │ - ldr sl, [pc, #136] @ 97692c <__cxa_atexit@plt+0x96a3b0> │ │ │ │ + bcc 9768e0 <__cxa_atexit@plt+0x96a364> │ │ │ │ + ldr sl, [pc, #136] @ 9768fc <__cxa_atexit@plt+0x96a380> │ │ │ │ ldr r2, [r8, #7] │ │ │ │ ldr lr, [r8, #3] │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r6, #4]! │ │ │ │ str r2, [r6, #8] │ │ │ │ add r2, r6, #12 │ │ │ │ str r3, [r6, #40] @ 0x28 │ │ │ │ str r0, [r6, #32] │ │ │ │ str lr, [r6, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1, lr} │ │ │ │ - ldr r2, [pc, #96] @ 976930 <__cxa_atexit@plt+0x96a3b4> │ │ │ │ + ldr r2, [pc, #96] @ 976900 <__cxa_atexit@plt+0x96a384> │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #24]! │ │ │ │ - ldr r2, [pc, #84] @ 976934 <__cxa_atexit@plt+0x96a3b8> │ │ │ │ + ldr r2, [pc, #84] @ 976904 <__cxa_atexit@plt+0x96a388> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r3, r6} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r6, ip │ │ │ │ mov r8, r9 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, sl │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ mov r7, #44 @ 0x2c │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r5, sl │ │ │ │ mov r6, ip │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ @ instruction: 0xfffffd64 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ - cmnpeq lr, #120, 14 @ p-variant is OBSOLETE @ 0x1e00000 │ │ │ │ + cmnpeq lr, #168, 14 @ p-variant is OBSOLETE @ 0x2a00000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r0, r6 │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9769bc <__cxa_atexit@plt+0x96a440> │ │ │ │ - ldr lr, [pc, #108] @ 9769c8 <__cxa_atexit@plt+0x96a44c> │ │ │ │ - ldr r8, [pc, #108] @ 9769cc <__cxa_atexit@plt+0x96a450> │ │ │ │ - ldr r9, [pc, #108] @ 9769d0 <__cxa_atexit@plt+0x96a454> │ │ │ │ + bcc 97698c <__cxa_atexit@plt+0x96a410> │ │ │ │ + ldr lr, [pc, #108] @ 976998 <__cxa_atexit@plt+0x96a41c> │ │ │ │ + ldr r8, [pc, #108] @ 97699c <__cxa_atexit@plt+0x96a420> │ │ │ │ + ldr r9, [pc, #108] @ 9769a0 <__cxa_atexit@plt+0x96a424> │ │ │ │ add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #8]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ str r8, [r0, #4]! │ │ │ │ @@ -2468108,98 +2468096,98 @@ │ │ │ │ str sl, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ str ip, [r0, #16] │ │ │ │ str r1, [r0, #20] │ │ │ │ str r2, [r0, #32] │ │ │ │ str r1, [r0, #36] @ 0x24 │ │ │ │ str r9, [r0, #40] @ 0x28 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ - cmnpeq lr, #236, 12 @ p-variant is OBSOLETE @ 0xec00000 │ │ │ │ + cmnpeq lr, #28, 14 @ p-variant is OBSOLETE @ 0x700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 976a20 <__cxa_atexit@plt+0x96a4a4> │ │ │ │ - ldr r2, [pc, #56] @ 976a28 <__cxa_atexit@plt+0x96a4ac> │ │ │ │ + bhi 9769f0 <__cxa_atexit@plt+0x96a474> │ │ │ │ + ldr r2, [pc, #56] @ 9769f8 <__cxa_atexit@plt+0x96a47c> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 976a2c <__cxa_atexit@plt+0x96a4b0> │ │ │ │ + ldr r1, [pc, #52] @ 9769fc <__cxa_atexit@plt+0x96a480> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 976a30 <__cxa_atexit@plt+0x96a4b4> │ │ │ │ + ldr r1, [pc, #36] @ 976a00 <__cxa_atexit@plt+0x96a484> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #180, 30 @ 0x2d0 │ │ │ │ - cmnpeq lr, #8, 10 @ p-variant is OBSOLETE @ 0x2000000 │ │ │ │ - cmnpeq lr, #60, 10 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ - cmpeq r8, #140, 30 @ 0x230 │ │ │ │ + cmpeq r8, #228, 30 @ 0x390 │ │ │ │ + cmnpeq lr, #56, 10 @ p-variant is OBSOLETE @ 0xe000000 │ │ │ │ + cmnpeq lr, #108, 10 @ p-variant is OBSOLETE @ 0x1b000000 │ │ │ │ + cmpeq r8, #188, 30 @ 0x2f0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 976aa0 <__cxa_atexit@plt+0x96a524> │ │ │ │ - ldr lr, [pc, #84] @ 976aac <__cxa_atexit@plt+0x96a530> │ │ │ │ + bhi 976a70 <__cxa_atexit@plt+0x96a4f4> │ │ │ │ + ldr lr, [pc, #84] @ 976a7c <__cxa_atexit@plt+0x96a500> │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r9, [pc, #68] @ 976ab0 <__cxa_atexit@plt+0x96a534> │ │ │ │ + ldr r9, [pc, #68] @ 976a80 <__cxa_atexit@plt+0x96a504> │ │ │ │ add lr, pc, lr │ │ │ │ tst r2, #3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r3, #16 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ str r7, [r3, #-4] │ │ │ │ - beq 976a94 <__cxa_atexit@plt+0x96a518> │ │ │ │ + beq 976a64 <__cxa_atexit@plt+0x96a4e8> │ │ │ │ mov r7, r2 │ │ │ │ - b 976ac0 <__cxa_atexit@plt+0x96a544> │ │ │ │ + b 976a90 <__cxa_atexit@plt+0x96a514> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmnpeq lr, #148, 8 @ p-variant is OBSOLETE @ 0x94000000 │ │ │ │ - cmpeq r8, #12, 30 @ 0x30 │ │ │ │ + cmnpeq lr, #196, 8 @ p-variant is OBSOLETE @ 0xc4000000 │ │ │ │ + cmpeq r8, #60, 30 @ 0xf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr lr, [r1, #4]! │ │ │ │ mov r3, r1 │ │ │ │ ldr r8, [r1, #8] │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ - beq 976b48 <__cxa_atexit@plt+0x96a5cc> │ │ │ │ + beq 976b18 <__cxa_atexit@plt+0x96a59c> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 976bc4 <__cxa_atexit@plt+0x96a648> │ │ │ │ + bne 976b94 <__cxa_atexit@plt+0x96a618> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 976be8 <__cxa_atexit@plt+0x96a66c> │ │ │ │ - ldr sl, [pc, #272] @ 976c10 <__cxa_atexit@plt+0x96a694> │ │ │ │ - ldr ip, [pc, #272] @ 976c14 <__cxa_atexit@plt+0x96a698> │ │ │ │ - ldr r0, [pc, #272] @ 976c18 <__cxa_atexit@plt+0x96a69c> │ │ │ │ - ldr r3, [pc, #272] @ 976c1c <__cxa_atexit@plt+0x96a6a0> │ │ │ │ + bcc 976bb8 <__cxa_atexit@plt+0x96a63c> │ │ │ │ + ldr sl, [pc, #272] @ 976be0 <__cxa_atexit@plt+0x96a664> │ │ │ │ + ldr ip, [pc, #272] @ 976be4 <__cxa_atexit@plt+0x96a668> │ │ │ │ + ldr r0, [pc, #272] @ 976be8 <__cxa_atexit@plt+0x96a66c> │ │ │ │ + ldr r3, [pc, #272] @ 976bec <__cxa_atexit@plt+0x96a670> │ │ │ │ add ip, pc, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r2, #27 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -2468207,113 +2468195,113 @@ │ │ │ │ str r0, [r6, #4]! │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str ip, [r0, #36]! @ 0x24 │ │ │ │ str r0, [r5, #8] │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r3, r9, sl} │ │ │ │ - b 976ba8 <__cxa_atexit@plt+0x96a62c> │ │ │ │ + b 976b78 <__cxa_atexit@plt+0x96a5fc> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 976be8 <__cxa_atexit@plt+0x96a66c> │ │ │ │ - ldr sl, [pc, #160] @ 976c00 <__cxa_atexit@plt+0x96a684> │ │ │ │ - ldr ip, [pc, #160] @ 976c04 <__cxa_atexit@plt+0x96a688> │ │ │ │ - ldr r3, [pc, #160] @ 976c08 <__cxa_atexit@plt+0x96a68c> │ │ │ │ + bcc 976bb8 <__cxa_atexit@plt+0x96a63c> │ │ │ │ + ldr sl, [pc, #160] @ 976bd0 <__cxa_atexit@plt+0x96a654> │ │ │ │ + ldr ip, [pc, #160] @ 976bd4 <__cxa_atexit@plt+0x96a658> │ │ │ │ + ldr r3, [pc, #160] @ 976bd8 <__cxa_atexit@plt+0x96a65c> │ │ │ │ add sl, pc, sl │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r2, #27 │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str ip, [r6, #4]! │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str sl, [r0, #36]! @ 0x24 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - ldr r0, [pc, #104] @ 976c0c <__cxa_atexit@plt+0x96a690> │ │ │ │ + ldr r0, [pc, #104] @ 976bdc <__cxa_atexit@plt+0x96a660> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ - ldr r2, [pc, #44] @ 976bf8 <__cxa_atexit@plt+0x96a67c> │ │ │ │ - ldr r1, [pc, #44] @ 976bfc <__cxa_atexit@plt+0x96a680> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ + ldr r2, [pc, #44] @ 976bc8 <__cxa_atexit@plt+0x96a64c> │ │ │ │ + ldr r1, [pc, #44] @ 976bcc <__cxa_atexit@plt+0x96a650> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq r8, #244, 22 @ 0x3d000 │ │ │ │ - cmnpeq lr, #112, 6 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq r8, #36, 24 @ 0x2400 │ │ │ │ + cmnpeq lr, #160, 6 @ p-variant is OBSOLETE @ 0x80000002 │ │ │ │ @ instruction: 0xfffff9b8 │ │ │ │ @ instruction: 0xfffff55c │ │ │ │ - cmnpeq lr, #232, 8 @ p-variant is OBSOLETE @ 0xe8000000 │ │ │ │ + cmnpeq lr, #24, 10 @ p-variant is OBSOLETE @ 0x6000000 │ │ │ │ @ instruction: 0xfffff7f0 │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ - cmnpeq lr, #64, 10 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ - cmpeq r8, #156, 26 @ 0x2700 │ │ │ │ + cmnpeq lr, #112, 10 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ + cmpeq r8, #204, 26 @ 0x3300 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 976c74 <__cxa_atexit@plt+0x96a6f8> │ │ │ │ + bhi 976c44 <__cxa_atexit@plt+0x96a6c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 976c7c <__cxa_atexit@plt+0x96a700> │ │ │ │ - ldr r1, [pc, #64] @ 976c98 <__cxa_atexit@plt+0x96a71c> │ │ │ │ - ldr r0, [pc, #64] @ 976c9c <__cxa_atexit@plt+0x96a720> │ │ │ │ + bcc 976c4c <__cxa_atexit@plt+0x96a6d0> │ │ │ │ + ldr r1, [pc, #64] @ 976c68 <__cxa_atexit@plt+0x96a6ec> │ │ │ │ + ldr r0, [pc, #64] @ 976c6c <__cxa_atexit@plt+0x96a6f0> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 976c84 <__cxa_atexit@plt+0x96a708> │ │ │ │ + b 976c54 <__cxa_atexit@plt+0x96a6d8> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 976c94 <__cxa_atexit@plt+0x96a718> │ │ │ │ + ldr r7, [pc, #8] @ 976c64 <__cxa_atexit@plt+0x96a6e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #68, 22 @ 0x11000 │ │ │ │ + cmpeq r8, #116, 22 @ 0x1d000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff2b4 │ │ │ │ - cmpeq r8, #32, 26 @ 0x800 │ │ │ │ + cmpeq r8, #80, 26 @ 0x1400 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 976d1c <__cxa_atexit@plt+0x96a7a0> │ │ │ │ - ldr r8, [pc, #96] @ 976d28 <__cxa_atexit@plt+0x96a7ac> │ │ │ │ - ldr lr, [pc, #96] @ 976d2c <__cxa_atexit@plt+0x96a7b0> │ │ │ │ + bcc 976cec <__cxa_atexit@plt+0x96a770> │ │ │ │ + ldr r8, [pc, #96] @ 976cf8 <__cxa_atexit@plt+0x96a77c> │ │ │ │ + ldr lr, [pc, #96] @ 976cfc <__cxa_atexit@plt+0x96a780> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #92] @ 976d30 <__cxa_atexit@plt+0x96a7b4> │ │ │ │ + ldr r9, [pc, #92] @ 976d00 <__cxa_atexit@plt+0x96a784> │ │ │ │ add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #31 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r8, [r3, #16]! │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ @@ -2468324,355 +2468312,355 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffff27c │ │ │ │ - cmnpeq lr, #120, 6 @ p-variant is OBSOLETE @ 0xe0000001 │ │ │ │ + cmnpeq lr, #168, 6 @ p-variant is OBSOLETE @ 0xa0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 976d64 <__cxa_atexit@plt+0x96a7e8> │ │ │ │ + bhi 976d34 <__cxa_atexit@plt+0x96a7b8> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 976d6c <__cxa_atexit@plt+0x96a7f0> │ │ │ │ + ldr r2, [pc, #24] @ 976d3c <__cxa_atexit@plt+0x96a7c0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db90 <__cxa_atexit@plt+0xd11614> │ │ │ │ + b d1db60 <__cxa_atexit@plt+0xd115e4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #180, 2 @ p-variant is OBSOLETE @ 0x2d │ │ │ │ + cmnpeq lr, #228, 2 @ p-variant is OBSOLETE @ 0x39 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 976e20 <__cxa_atexit@plt+0x96a8a4> │ │ │ │ + bhi 976df0 <__cxa_atexit@plt+0x96a874> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r0, r5 │ │ │ │ - ldr lr, [pc, #140] @ 976e28 <__cxa_atexit@plt+0x96a8ac> │ │ │ │ + ldr lr, [pc, #140] @ 976df8 <__cxa_atexit@plt+0x96a87c> │ │ │ │ str r7, [r0, #-8]! │ │ │ │ mov r1, r0 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r1, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r0, #4] │ │ │ │ - beq 976df0 <__cxa_atexit@plt+0x96a874> │ │ │ │ - ldr sl, [pc, #112] @ 976e2c <__cxa_atexit@plt+0x96a8b0> │ │ │ │ + beq 976dc0 <__cxa_atexit@plt+0x96a844> │ │ │ │ + ldr sl, [pc, #112] @ 976dfc <__cxa_atexit@plt+0x96a880> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr lr, [r8, #7] │ │ │ │ add sl, pc, sl │ │ │ │ str r9, [r1] │ │ │ │ and r1, lr, #3 │ │ │ │ cmp r1, #2 │ │ │ │ str sl, [r2] │ │ │ │ - beq 976e00 <__cxa_atexit@plt+0x96a884> │ │ │ │ + beq 976dd0 <__cxa_atexit@plt+0x96a854> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 976e1c <__cxa_atexit@plt+0x96a8a0> │ │ │ │ + bne 976dec <__cxa_atexit@plt+0x96a870> │ │ │ │ ldr r0, [lr] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, lr │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r1, [pc, #40] @ 976e30 <__cxa_atexit@plt+0x96a8b4> │ │ │ │ + ldr r1, [pc, #40] @ 976e00 <__cxa_atexit@plt+0x96a884> │ │ │ │ mov r7, lr │ │ │ │ mov r8, r3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ mov r5, r0 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmnpeq lr, #56, 2 @ p-variant is OBSOLETE │ │ │ │ + cmnpeq lr, #104, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r1, [pc, #80] @ 976e9c <__cxa_atexit@plt+0x96a920> │ │ │ │ + ldr r1, [pc, #80] @ 976e6c <__cxa_atexit@plt+0x96a8f0> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r3, #-4]! │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 976e78 <__cxa_atexit@plt+0x96a8fc> │ │ │ │ + beq 976e48 <__cxa_atexit@plt+0x96a8cc> │ │ │ │ cmp r1, #0 │ │ │ │ - bne 976e90 <__cxa_atexit@plt+0x96a914> │ │ │ │ + bne 976e60 <__cxa_atexit@plt+0x96a8e4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 976ea0 <__cxa_atexit@plt+0x96a924> │ │ │ │ + ldr r3, [pc, #32] @ 976e70 <__cxa_atexit@plt+0x96a8f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmnpeq lr, #200 @ p-variant is OBSOLETE @ 0xc8 │ │ │ │ + cmnpeq lr, #248 @ p-variant is OBSOLETE @ 0xf8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 976ed4 <__cxa_atexit@plt+0x96a958> │ │ │ │ - ldr r3, [pc, #32] @ 976ee0 <__cxa_atexit@plt+0x96a964> │ │ │ │ + bne 976ea4 <__cxa_atexit@plt+0x96a928> │ │ │ │ + ldr r3, [pc, #32] @ 976eb0 <__cxa_atexit@plt+0x96a934> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ - b d1d918 <__cxa_atexit@plt+0xd1139c> │ │ │ │ - cmnpeq lr, #136 @ p-variant is OBSOLETE @ 0x88 │ │ │ │ - cmpeq r8, #208, 20 @ 0xd0000 │ │ │ │ + b d1d8e8 <__cxa_atexit@plt+0xd1136c> │ │ │ │ + cmnpeq lr, #184 @ p-variant is OBSOLETE @ 0xb8 │ │ │ │ + cmpeq r8, #0, 22 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 976f28 <__cxa_atexit@plt+0x96a9ac> │ │ │ │ + bhi 976ef8 <__cxa_atexit@plt+0x96a97c> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #36] @ 976f30 <__cxa_atexit@plt+0x96a9b4> │ │ │ │ + ldr r1, [pc, #36] @ 976f00 <__cxa_atexit@plt+0x96a984> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ - ldr r7, [pc, #28] @ 976f34 <__cxa_atexit@plt+0x96a9b8> │ │ │ │ + ldr r7, [pc, #28] @ 976f04 <__cxa_atexit@plt+0x96a988> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #252, 30 @ 0x3f0 │ │ │ │ - cmnpeq lr, #92, 28 @ p-variant is OBSOLETE @ 0x5c0 │ │ │ │ + cmnpeq lr, #44 @ p-variant is OBSOLETE @ 0x2c │ │ │ │ + cmnpeq lr, #140, 28 @ p-variant is OBSOLETE @ 0x8c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 976f6c <__cxa_atexit@plt+0x96a9f0> │ │ │ │ + bhi 976f3c <__cxa_atexit@plt+0x96a9c0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 976f74 <__cxa_atexit@plt+0x96a9f8> │ │ │ │ + ldr r1, [pc, #24] @ 976f44 <__cxa_atexit@plt+0x96a9c8> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #172, 30 @ 0x2b0 │ │ │ │ + cmneq lr, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 977000 <__cxa_atexit@plt+0x96aa84> │ │ │ │ + bhi 976fd0 <__cxa_atexit@plt+0x96aa54> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 97700c <__cxa_atexit@plt+0x96aa90> │ │ │ │ - ldr lr, [pc, #116] @ 97701c <__cxa_atexit@plt+0x96aaa0> │ │ │ │ + bcc 976fdc <__cxa_atexit@plt+0x96aa60> │ │ │ │ + ldr lr, [pc, #116] @ 976fec <__cxa_atexit@plt+0x96aa70> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 977020 <__cxa_atexit@plt+0x96aaa4> │ │ │ │ + ldr r0, [pc, #112] @ 976ff0 <__cxa_atexit@plt+0x96aa74> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 977024 <__cxa_atexit@plt+0x96aaa8> │ │ │ │ + ldr r2, [pc, #80] @ 976ff4 <__cxa_atexit@plt+0x96aa78> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ 977028 <__cxa_atexit@plt+0x96aaac> │ │ │ │ + ldr r5, [pc, #64] @ 976ff8 <__cxa_atexit@plt+0x96aa7c> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ 97702c <__cxa_atexit@plt+0x96aab0> │ │ │ │ + ldr r2, [pc, #60] @ 976ffc <__cxa_atexit@plt+0x96aa80> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, #80, 30 @ 0x140 │ │ │ │ - cmneq lr, #116, 30 @ 0x1d0 │ │ │ │ - cmneq lr, #180, 30 @ 0x2d0 │ │ │ │ - cmneq lr, #44, 30 @ 0xb0 │ │ │ │ + cmneq lr, #128, 30 @ 0x200 │ │ │ │ + cmneq lr, #164, 30 @ 0x290 │ │ │ │ + cmneq lr, #228, 30 @ 0x390 │ │ │ │ + cmneq lr, #92, 30 @ 0x170 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 977064 <__cxa_atexit@plt+0x96aae8> │ │ │ │ + bhi 977034 <__cxa_atexit@plt+0x96aab8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 97706c <__cxa_atexit@plt+0x96aaf0> │ │ │ │ + ldr r1, [pc, #24] @ 97703c <__cxa_atexit@plt+0x96aac0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #180, 28 @ 0xb40 │ │ │ │ + cmneq lr, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 9770f0 <__cxa_atexit@plt+0x96ab74> │ │ │ │ + bhi 9770c0 <__cxa_atexit@plt+0x96ab44> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9770fc <__cxa_atexit@plt+0x96ab80> │ │ │ │ - ldr lr, [pc, #104] @ 97710c <__cxa_atexit@plt+0x96ab90> │ │ │ │ + bcc 9770cc <__cxa_atexit@plt+0x96ab50> │ │ │ │ + ldr lr, [pc, #104] @ 9770dc <__cxa_atexit@plt+0x96ab60> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 977110 <__cxa_atexit@plt+0x96ab94> │ │ │ │ + ldr r0, [pc, #96] @ 9770e0 <__cxa_atexit@plt+0x96ab64> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 977114 <__cxa_atexit@plt+0x96ab98> │ │ │ │ + ldr r5, [pc, #72] @ 9770e4 <__cxa_atexit@plt+0x96ab68> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 977118 <__cxa_atexit@plt+0x96ab9c> │ │ │ │ + ldr r1, [pc, #68] @ 9770e8 <__cxa_atexit@plt+0x96ab6c> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, #144, 28 @ 0x900 │ │ │ │ - cmneq lr, #212, 28 @ 0xd40 │ │ │ │ - cmneq lr, #72, 28 @ 0x480 │ │ │ │ + cmneq lr, #192, 28 @ 0xc00 │ │ │ │ + cmneq lr, #4, 30 │ │ │ │ + cmneq lr, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 977194 <__cxa_atexit@plt+0x96ac18> │ │ │ │ + bhi 977164 <__cxa_atexit@plt+0x96abe8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9771a0 <__cxa_atexit@plt+0x96ac24> │ │ │ │ - ldr lr, [pc, #100] @ 9771b0 <__cxa_atexit@plt+0x96ac34> │ │ │ │ + bcc 977170 <__cxa_atexit@plt+0x96abf4> │ │ │ │ + ldr lr, [pc, #100] @ 977180 <__cxa_atexit@plt+0x96ac04> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 9771b4 <__cxa_atexit@plt+0x96ac38> │ │ │ │ + ldr r0, [pc, #96] @ 977184 <__cxa_atexit@plt+0x96ac08> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 9771b8 <__cxa_atexit@plt+0x96ac3c> │ │ │ │ + ldr r2, [pc, #64] @ 977188 <__cxa_atexit@plt+0x96ac0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq lr, #172, 26 @ 0x2b00 │ │ │ │ - cmneq lr, #224, 28 @ 0xe00 │ │ │ │ + cmneq lr, #220, 26 @ 0x3700 │ │ │ │ + cmneq lr, #16, 30 @ 0x40 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9771f0 <__cxa_atexit@plt+0x96ac74> │ │ │ │ + bhi 9771c0 <__cxa_atexit@plt+0x96ac44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 9771f8 <__cxa_atexit@plt+0x96ac7c> │ │ │ │ + ldr r1, [pc, #24] @ 9771c8 <__cxa_atexit@plt+0x96ac4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #40, 26 @ 0xa00 │ │ │ │ + cmneq lr, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 977284 <__cxa_atexit@plt+0x96ad08> │ │ │ │ - ldr lr, [pc, #112] @ 977290 <__cxa_atexit@plt+0x96ad14> │ │ │ │ + bhi 977254 <__cxa_atexit@plt+0x96acd8> │ │ │ │ + ldr lr, [pc, #112] @ 977260 <__cxa_atexit@plt+0x96ace4> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - beq 97726c <__cxa_atexit@plt+0x96acf0> │ │ │ │ - ldr r2, [pc, #68] @ 977294 <__cxa_atexit@plt+0x96ad18> │ │ │ │ + beq 97723c <__cxa_atexit@plt+0x96acc0> │ │ │ │ + ldr r2, [pc, #68] @ 977264 <__cxa_atexit@plt+0x96ace8> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ - beq 97727c <__cxa_atexit@plt+0x96ad00> │ │ │ │ - b 9772d8 <__cxa_atexit@plt+0x96ad5c> │ │ │ │ + beq 97724c <__cxa_atexit@plt+0x96acd0> │ │ │ │ + b 9772a8 <__cxa_atexit@plt+0x96ad2c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -2468680,352 +2468668,352 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 9772cc <__cxa_atexit@plt+0x96ad50> │ │ │ │ + ldr r2, [pc, #28] @ 97729c <__cxa_atexit@plt+0x96ad20> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 9772c4 <__cxa_atexit@plt+0x96ad48> │ │ │ │ - b 9772d8 <__cxa_atexit@plt+0x96ad5c> │ │ │ │ + beq 977294 <__cxa_atexit@plt+0x96ad18> │ │ │ │ + b 9772a8 <__cxa_atexit@plt+0x96ad2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov ip, fp │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 977364 <__cxa_atexit@plt+0x96ade8> │ │ │ │ + bne 977334 <__cxa_atexit@plt+0x96adb8> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 9773c8 <__cxa_atexit@plt+0x96ae4c> │ │ │ │ - ldr lr, [pc, #232] @ 9773fc <__cxa_atexit@plt+0x96ae80> │ │ │ │ - ldr r0, [pc, #232] @ 977400 <__cxa_atexit@plt+0x96ae84> │ │ │ │ + bcc 977398 <__cxa_atexit@plt+0x96ae1c> │ │ │ │ + ldr lr, [pc, #232] @ 9773cc <__cxa_atexit@plt+0x96ae50> │ │ │ │ + ldr r0, [pc, #232] @ 9773d0 <__cxa_atexit@plt+0x96ae54> │ │ │ │ sub r1, r3, #7 │ │ │ │ add lr, pc, lr │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ 977404 <__cxa_atexit@plt+0x96ae88> │ │ │ │ + ldr r5, [pc, #204] @ 9773d4 <__cxa_atexit@plt+0x96ae58> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ 977408 <__cxa_atexit@plt+0x96ae8c> │ │ │ │ + ldr r1, [pc, #200] @ 9773d8 <__cxa_atexit@plt+0x96ae5c> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 9773dc <__cxa_atexit@plt+0x96ae60> │ │ │ │ - ldr r1, [pc, #120] @ 9773f0 <__cxa_atexit@plt+0x96ae74> │ │ │ │ + bcc 9773ac <__cxa_atexit@plt+0x96ae30> │ │ │ │ + ldr r1, [pc, #120] @ 9773c0 <__cxa_atexit@plt+0x96ae44> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ 9773f4 <__cxa_atexit@plt+0x96ae78> │ │ │ │ + ldr r0, [pc, #88] @ 9773c4 <__cxa_atexit@plt+0x96ae48> │ │ │ │ mov r1, r6 │ │ │ │ add lr, r5, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ 9773f8 <__cxa_atexit@plt+0x96ae7c> │ │ │ │ + ldr r0, [pc, #72] @ 9773c8 <__cxa_atexit@plt+0x96ae4c> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - cmneq lr, #156, 24 @ 0x9c00 │ │ │ │ + cmneq lr, #204, 24 @ 0xcc00 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq lr, #36, 24 @ 0x2400 │ │ │ │ - cmneq lr, #104, 24 @ 0x6800 │ │ │ │ - cmneq lr, #220, 22 @ 0x37000 │ │ │ │ + cmneq lr, #84, 24 @ 0x5400 │ │ │ │ + cmneq lr, #152, 24 @ 0x9800 │ │ │ │ + cmneq lr, #12, 24 @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 977458 <__cxa_atexit@plt+0x96aedc> │ │ │ │ - ldr r2, [pc, #56] @ 977460 <__cxa_atexit@plt+0x96aee4> │ │ │ │ + bhi 977428 <__cxa_atexit@plt+0x96aeac> │ │ │ │ + ldr r2, [pc, #56] @ 977430 <__cxa_atexit@plt+0x96aeb4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 977464 <__cxa_atexit@plt+0x96aee8> │ │ │ │ + ldr r1, [pc, #52] @ 977434 <__cxa_atexit@plt+0x96aeb8> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 977468 <__cxa_atexit@plt+0x96aeec> │ │ │ │ + ldr r1, [pc, #36] @ 977438 <__cxa_atexit@plt+0x96aebc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #108, 10 @ 0x1b000000 │ │ │ │ - cmneq lr, #208, 20 @ 0xd0000 │ │ │ │ - cmneq lr, #4, 22 @ 0x1000 │ │ │ │ - cmpeq r8, #28, 22 @ 0x7000 │ │ │ │ + cmpeq r8, #156, 10 @ 0x27000000 │ │ │ │ + cmneq lr, #0, 22 │ │ │ │ + cmneq lr, #52, 22 @ 0xd000 │ │ │ │ + cmpeq r8, #76, 22 @ 0x13000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9774ac <__cxa_atexit@plt+0x96af30> │ │ │ │ - ldr r8, [pc, #40] @ 9774b4 <__cxa_atexit@plt+0x96af38> │ │ │ │ + bhi 97747c <__cxa_atexit@plt+0x96af00> │ │ │ │ + ldr r8, [pc, #40] @ 977484 <__cxa_atexit@plt+0x96af08> │ │ │ │ ldr r9, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #32] @ 9774b8 <__cxa_atexit@plt+0x96af3c> │ │ │ │ + ldr r1, [pc, #32] @ 977488 <__cxa_atexit@plt+0x96af0c> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #248, 20 @ 0xf8000 │ │ │ │ - cmneq lr, #108, 20 @ 0x6c000 │ │ │ │ + cmpeq r8, #40, 22 @ 0xa000 │ │ │ │ + cmneq lr, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9774f0 <__cxa_atexit@plt+0x96af74> │ │ │ │ + bhi 9774c0 <__cxa_atexit@plt+0x96af44> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 9774f8 <__cxa_atexit@plt+0x96af7c> │ │ │ │ + ldr r1, [pc, #24] @ 9774c8 <__cxa_atexit@plt+0x96af4c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #40, 20 @ 0x28000 │ │ │ │ + cmneq lr, #88, 20 @ 0x58000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 977584 <__cxa_atexit@plt+0x96b008> │ │ │ │ + bhi 977554 <__cxa_atexit@plt+0x96afd8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 977590 <__cxa_atexit@plt+0x96b014> │ │ │ │ - ldr lr, [pc, #116] @ 9775a0 <__cxa_atexit@plt+0x96b024> │ │ │ │ + bcc 977560 <__cxa_atexit@plt+0x96afe4> │ │ │ │ + ldr lr, [pc, #116] @ 977570 <__cxa_atexit@plt+0x96aff4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #112] @ 9775a4 <__cxa_atexit@plt+0x96b028> │ │ │ │ + ldr r0, [pc, #112] @ 977574 <__cxa_atexit@plt+0x96aff8> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #80] @ 9775a8 <__cxa_atexit@plt+0x96b02c> │ │ │ │ + ldr r2, [pc, #80] @ 977578 <__cxa_atexit@plt+0x96affc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #8 │ │ │ │ str r2, [r5, #-16] │ │ │ │ - ldr r5, [pc, #64] @ 9775ac <__cxa_atexit@plt+0x96b030> │ │ │ │ + ldr r5, [pc, #64] @ 97757c <__cxa_atexit@plt+0x96b000> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r2, [pc, #60] @ 9775b0 <__cxa_atexit@plt+0x96b034> │ │ │ │ + ldr r2, [pc, #60] @ 977580 <__cxa_atexit@plt+0x96b004> │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stm lr, {r0, r1, r2, r3, r5} │ │ │ │ mov r5, r9 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmneq lr, #204, 18 @ 0x330000 │ │ │ │ - cmneq lr, #240, 18 @ 0x3c0000 │ │ │ │ - cmneq lr, #48, 20 @ 0x30000 │ │ │ │ - cmneq lr, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq lr, #252, 18 @ 0x3f0000 │ │ │ │ + cmneq lr, #32, 20 @ 0x20000 │ │ │ │ + cmneq lr, #96, 20 @ 0x60000 │ │ │ │ + cmneq lr, #216, 18 @ 0x360000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9775e8 <__cxa_atexit@plt+0x96b06c> │ │ │ │ + bhi 9775b8 <__cxa_atexit@plt+0x96b03c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 9775f0 <__cxa_atexit@plt+0x96b074> │ │ │ │ + ldr r1, [pc, #24] @ 9775c0 <__cxa_atexit@plt+0x96b044> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #48, 18 @ 0xc0000 │ │ │ │ + cmneq lr, #96, 18 @ 0x180000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 977674 <__cxa_atexit@plt+0x96b0f8> │ │ │ │ + bhi 977644 <__cxa_atexit@plt+0x96b0c8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #28 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 977680 <__cxa_atexit@plt+0x96b104> │ │ │ │ - ldr lr, [pc, #104] @ 977690 <__cxa_atexit@plt+0x96b114> │ │ │ │ + bcc 977650 <__cxa_atexit@plt+0x96b0d4> │ │ │ │ + ldr lr, [pc, #104] @ 977660 <__cxa_atexit@plt+0x96b0e4> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr sl, [r7, #7] │ │ │ │ - ldr r0, [pc, #96] @ 977694 <__cxa_atexit@plt+0x96b118> │ │ │ │ + ldr r0, [pc, #96] @ 977664 <__cxa_atexit@plt+0x96b0e8> │ │ │ │ add lr, pc, lr │ │ │ │ sub r1, r6, #7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str lr, [r3, #4]! │ │ │ │ add lr, r3, #16 │ │ │ │ stmdb r5, {r0, r1} │ │ │ │ - ldr r5, [pc, #72] @ 977698 <__cxa_atexit@plt+0x96b11c> │ │ │ │ + ldr r5, [pc, #72] @ 977668 <__cxa_atexit@plt+0x96b0ec> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #68] @ 97769c <__cxa_atexit@plt+0x96b120> │ │ │ │ + ldr r1, [pc, #68] @ 97766c <__cxa_atexit@plt+0x96b0f0> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r8, [r3, #8] │ │ │ │ mov r8, r9 │ │ │ │ str sl, [r3, #12] │ │ │ │ stm lr, {r1, r3, r5} │ │ │ │ mov r5, r2 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff84 │ │ │ │ - cmneq lr, #12, 18 @ 0x30000 │ │ │ │ - cmneq lr, #80, 18 @ 0x140000 │ │ │ │ - cmneq lr, #196, 16 @ 0xc40000 │ │ │ │ + cmneq lr, #60, 18 @ 0xf0000 │ │ │ │ + cmneq lr, #128, 18 @ 0x200000 │ │ │ │ + cmneq lr, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r9, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r9 │ │ │ │ - bhi 977718 <__cxa_atexit@plt+0x96b19c> │ │ │ │ + bhi 9776e8 <__cxa_atexit@plt+0x96b16c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 977724 <__cxa_atexit@plt+0x96b1a8> │ │ │ │ - ldr lr, [pc, #100] @ 977734 <__cxa_atexit@plt+0x96b1b8> │ │ │ │ + bcc 9776f4 <__cxa_atexit@plt+0x96b178> │ │ │ │ + ldr lr, [pc, #100] @ 977704 <__cxa_atexit@plt+0x96b188> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r0, [pc, #96] @ 977738 <__cxa_atexit@plt+0x96b1bc> │ │ │ │ + ldr r0, [pc, #96] @ 977708 <__cxa_atexit@plt+0x96b18c> │ │ │ │ sub r2, r6, #7 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r0, [r5, #-8] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ ldr r1, [r7, #16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r2, [pc, #64] @ 97773c <__cxa_atexit@plt+0x96b1c0> │ │ │ │ + ldr r2, [pc, #64] @ 97770c <__cxa_atexit@plt+0x96b190> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r2, [r5, #-20] @ 0xffffffec │ │ │ │ mov r5, r9 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff20 │ │ │ │ - cmneq lr, #40, 16 @ 0x280000 │ │ │ │ - cmneq lr, #92, 18 @ 0x170000 │ │ │ │ + cmneq lr, #88, 16 @ 0x580000 │ │ │ │ + cmneq lr, #140, 18 @ 0x230000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 977774 <__cxa_atexit@plt+0x96b1f8> │ │ │ │ + bhi 977744 <__cxa_atexit@plt+0x96b1c8> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ - ldr r1, [pc, #24] @ 97777c <__cxa_atexit@plt+0x96b200> │ │ │ │ + ldr r1, [pc, #24] @ 97774c <__cxa_atexit@plt+0x96b1d0> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #164, 14 @ 0x2900000 │ │ │ │ + cmneq lr, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, r8 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 977808 <__cxa_atexit@plt+0x96b28c> │ │ │ │ - ldr lr, [pc, #112] @ 977814 <__cxa_atexit@plt+0x96b298> │ │ │ │ + bhi 9777d8 <__cxa_atexit@plt+0x96b25c> │ │ │ │ + ldr lr, [pc, #112] @ 9777e4 <__cxa_atexit@plt+0x96b268> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ add r7, r7, #7 │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #-20]! @ 0xffffffec │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ tst r8, #3 │ │ │ │ str r2, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ - beq 9777f0 <__cxa_atexit@plt+0x96b274> │ │ │ │ - ldr r2, [pc, #68] @ 977818 <__cxa_atexit@plt+0x96b29c> │ │ │ │ + beq 9777c0 <__cxa_atexit@plt+0x96b244> │ │ │ │ + ldr r2, [pc, #68] @ 9777e8 <__cxa_atexit@plt+0x96b26c> │ │ │ │ ldr r7, [r8, #7] │ │ │ │ ldr r1, [r8, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r3] │ │ │ │ - beq 977800 <__cxa_atexit@plt+0x96b284> │ │ │ │ - b 97785c <__cxa_atexit@plt+0x96b2e0> │ │ │ │ + beq 9777d0 <__cxa_atexit@plt+0x96b254> │ │ │ │ + b 97782c <__cxa_atexit@plt+0x96b2b0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ @@ -2469033,180 +2469021,180 @@ │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 977850 <__cxa_atexit@plt+0x96b2d4> │ │ │ │ + ldr r2, [pc, #28] @ 977820 <__cxa_atexit@plt+0x96b2a4> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 977848 <__cxa_atexit@plt+0x96b2cc> │ │ │ │ - b 97785c <__cxa_atexit@plt+0x96b2e0> │ │ │ │ + beq 977818 <__cxa_atexit@plt+0x96b29c> │ │ │ │ + b 97782c <__cxa_atexit@plt+0x96b2b0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #12]! │ │ │ │ mov r2, r3 │ │ │ │ ldr sl, [r3, #-8] │ │ │ │ ldr r9, [r2, #4]! │ │ │ │ mov ip, fp │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 9778e8 <__cxa_atexit@plt+0x96b36c> │ │ │ │ + bne 9778b8 <__cxa_atexit@plt+0x96b33c> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 97794c <__cxa_atexit@plt+0x96b3d0> │ │ │ │ - ldr lr, [pc, #232] @ 977980 <__cxa_atexit@plt+0x96b404> │ │ │ │ - ldr r0, [pc, #232] @ 977984 <__cxa_atexit@plt+0x96b408> │ │ │ │ + bcc 97791c <__cxa_atexit@plt+0x96b3a0> │ │ │ │ + ldr lr, [pc, #232] @ 977950 <__cxa_atexit@plt+0x96b3d4> │ │ │ │ + ldr r0, [pc, #232] @ 977954 <__cxa_atexit@plt+0x96b3d8> │ │ │ │ sub r1, r3, #7 │ │ │ │ add lr, pc, lr │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #20] │ │ │ │ str lr, [r6, #4]! │ │ │ │ str r0, [r5, #16] │ │ │ │ - ldr r5, [pc, #204] @ 977988 <__cxa_atexit@plt+0x96b40c> │ │ │ │ + ldr r5, [pc, #204] @ 977958 <__cxa_atexit@plt+0x96b3dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - ldr r1, [pc, #200] @ 97798c <__cxa_atexit@plt+0x96b410> │ │ │ │ + ldr r1, [pc, #200] @ 97795c <__cxa_atexit@plt+0x96b3e0> │ │ │ │ add r5, r5, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r5, [r6, #24] │ │ │ │ str r9, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str r1, [r6, #16] │ │ │ │ str r6, [r6, #20] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ add r2, r6, #40 @ 0x28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 977960 <__cxa_atexit@plt+0x96b3e4> │ │ │ │ - ldr r1, [pc, #120] @ 977974 <__cxa_atexit@plt+0x96b3f8> │ │ │ │ + bcc 977930 <__cxa_atexit@plt+0x96b3b4> │ │ │ │ + ldr r1, [pc, #120] @ 977944 <__cxa_atexit@plt+0x96b3c8> │ │ │ │ ldr lr, [r5, #20] │ │ │ │ ldr fp, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r8, r9, sl} │ │ │ │ add r0, r6, #28 │ │ │ │ stm r0, {r8, sl, lr} │ │ │ │ - ldr r0, [pc, #88] @ 977978 <__cxa_atexit@plt+0x96b3fc> │ │ │ │ + ldr r0, [pc, #88] @ 977948 <__cxa_atexit@plt+0x96b3cc> │ │ │ │ mov r1, r6 │ │ │ │ add lr, r5, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r1, #20]! │ │ │ │ - ldr r0, [pc, #72] @ 97797c <__cxa_atexit@plt+0x96b400> │ │ │ │ + ldr r0, [pc, #72] @ 97794c <__cxa_atexit@plt+0x96b3d0> │ │ │ │ mov r8, fp │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ ldr r0, [pc, r0] │ │ │ │ stm lr, {r0, r1, r6} │ │ │ │ mov r6, r2 │ │ │ │ - b d1db98 <__cxa_atexit@plt+0xd1161c> │ │ │ │ + b d1db68 <__cxa_atexit@plt+0xd115ec> │ │ │ │ mov r6, #28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r6, #40 @ 0x28 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov fp, ip │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ @ instruction: 0xfffffd7c │ │ │ │ - cmneq lr, #24, 14 @ 0x600000 │ │ │ │ + cmneq lr, #72, 14 @ 0x1200000 │ │ │ │ @ instruction: 0xfffffea4 │ │ │ │ - cmneq lr, #160, 12 @ 0xa000000 │ │ │ │ - cmneq lr, #228, 12 @ 0xe400000 │ │ │ │ - cmneq lr, #88, 12 @ 0x5800000 │ │ │ │ + cmneq lr, #208, 12 @ 0xd000000 │ │ │ │ + cmneq lr, #20, 14 @ 0x500000 │ │ │ │ + cmneq lr, #136, 12 @ 0x8800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9779dc <__cxa_atexit@plt+0x96b460> │ │ │ │ - ldr r2, [pc, #56] @ 9779e4 <__cxa_atexit@plt+0x96b468> │ │ │ │ + bhi 9779ac <__cxa_atexit@plt+0x96b430> │ │ │ │ + ldr r2, [pc, #56] @ 9779b4 <__cxa_atexit@plt+0x96b438> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 9779e8 <__cxa_atexit@plt+0x96b46c> │ │ │ │ + ldr r1, [pc, #52] @ 9779b8 <__cxa_atexit@plt+0x96b43c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r1, [r5, #-8] │ │ │ │ - ldr r1, [pc, #36] @ 9779ec <__cxa_atexit@plt+0x96b470> │ │ │ │ + ldr r1, [pc, #36] @ 9779bc <__cxa_atexit@plt+0x96b440> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-12] │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #248, 30 @ 0x3e0 │ │ │ │ - cmneq lr, #76, 10 @ 0x13000000 │ │ │ │ - cmneq lr, #128, 10 @ 0x20000000 │ │ │ │ - cmpeq r8, #208, 30 @ 0x340 │ │ │ │ + cmpeq r8, #40 @ 0x28 │ │ │ │ + cmneq lr, #124, 10 @ 0x1f000000 │ │ │ │ + cmneq lr, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq r8, #0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 977a5c <__cxa_atexit@plt+0x96b4e0> │ │ │ │ - ldr lr, [pc, #84] @ 977a68 <__cxa_atexit@plt+0x96b4ec> │ │ │ │ + bhi 977a2c <__cxa_atexit@plt+0x96b4b0> │ │ │ │ + ldr lr, [pc, #84] @ 977a38 <__cxa_atexit@plt+0x96b4bc> │ │ │ │ ldr r2, [r7, #20] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r1, [r7, #12] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ - ldr r9, [pc, #68] @ 977a6c <__cxa_atexit@plt+0x96b4f0> │ │ │ │ + ldr r9, [pc, #68] @ 977a3c <__cxa_atexit@plt+0x96b4c0> │ │ │ │ add lr, pc, lr │ │ │ │ tst r2, #3 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ sub lr, r3, #16 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ stm lr, {r0, r8, r9} │ │ │ │ str r7, [r3, #-4] │ │ │ │ - beq 977a50 <__cxa_atexit@plt+0x96b4d4> │ │ │ │ + beq 977a20 <__cxa_atexit@plt+0x96b4a4> │ │ │ │ mov r7, r2 │ │ │ │ - b 977a7c <__cxa_atexit@plt+0x96b500> │ │ │ │ + b 977a4c <__cxa_atexit@plt+0x96b4d0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq lr, #216, 8 @ 0xd8000000 │ │ │ │ - cmpeq r8, #80, 30 @ 0x140 │ │ │ │ + cmneq lr, #8, 10 @ 0x2000000 │ │ │ │ + cmpeq r8, #128, 30 @ 0x200 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr lr, [r1, #4]! │ │ │ │ mov r3, r1 │ │ │ │ ldr r8, [r1, #8] │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ - beq 977b04 <__cxa_atexit@plt+0x96b588> │ │ │ │ + beq 977ad4 <__cxa_atexit@plt+0x96b558> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 977b80 <__cxa_atexit@plt+0x96b604> │ │ │ │ + bne 977b50 <__cxa_atexit@plt+0x96b5d4> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 977ba4 <__cxa_atexit@plt+0x96b628> │ │ │ │ - ldr sl, [pc, #272] @ 977bcc <__cxa_atexit@plt+0x96b650> │ │ │ │ - ldr ip, [pc, #272] @ 977bd0 <__cxa_atexit@plt+0x96b654> │ │ │ │ - ldr r0, [pc, #272] @ 977bd4 <__cxa_atexit@plt+0x96b658> │ │ │ │ - ldr r3, [pc, #272] @ 977bd8 <__cxa_atexit@plt+0x96b65c> │ │ │ │ + bcc 977b74 <__cxa_atexit@plt+0x96b5f8> │ │ │ │ + ldr sl, [pc, #272] @ 977b9c <__cxa_atexit@plt+0x96b620> │ │ │ │ + ldr ip, [pc, #272] @ 977ba0 <__cxa_atexit@plt+0x96b624> │ │ │ │ + ldr r0, [pc, #272] @ 977ba4 <__cxa_atexit@plt+0x96b628> │ │ │ │ + ldr r3, [pc, #272] @ 977ba8 <__cxa_atexit@plt+0x96b62c> │ │ │ │ add ip, pc, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r2, #27 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -2469214,113 +2469202,113 @@ │ │ │ │ str r0, [r6, #4]! │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str ip, [r0, #36]! @ 0x24 │ │ │ │ str r0, [r5, #8] │ │ │ │ add r0, r6, #8 │ │ │ │ stm r0, {r3, r9, sl} │ │ │ │ - b 977b64 <__cxa_atexit@plt+0x96b5e8> │ │ │ │ + b 977b34 <__cxa_atexit@plt+0x96b5b8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 977ba4 <__cxa_atexit@plt+0x96b628> │ │ │ │ - ldr sl, [pc, #160] @ 977bbc <__cxa_atexit@plt+0x96b640> │ │ │ │ - ldr ip, [pc, #160] @ 977bc0 <__cxa_atexit@plt+0x96b644> │ │ │ │ - ldr r3, [pc, #160] @ 977bc4 <__cxa_atexit@plt+0x96b648> │ │ │ │ + bcc 977b74 <__cxa_atexit@plt+0x96b5f8> │ │ │ │ + ldr sl, [pc, #160] @ 977b8c <__cxa_atexit@plt+0x96b610> │ │ │ │ + ldr ip, [pc, #160] @ 977b90 <__cxa_atexit@plt+0x96b614> │ │ │ │ + ldr r3, [pc, #160] @ 977b94 <__cxa_atexit@plt+0x96b618> │ │ │ │ add sl, pc, sl │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r2, #27 │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr r3, [r7, #2] │ │ │ │ str ip, [r6, #4]! │ │ │ │ mov r0, r6 │ │ │ │ str r8, [r6, #44] @ 0x2c │ │ │ │ str sl, [r0, #36]! @ 0x24 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r3, [r6, #8] │ │ │ │ str r9, [r6, #12] │ │ │ │ - ldr r0, [pc, #104] @ 977bc8 <__cxa_atexit@plt+0x96b64c> │ │ │ │ + ldr r0, [pc, #104] @ 977b98 <__cxa_atexit@plt+0x96b61c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r6, #16] │ │ │ │ str r8, [r6, #20] │ │ │ │ str r6, [r6, #24] │ │ │ │ str lr, [r6, #28] │ │ │ │ str r3, [r6, #32] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ - ldr r2, [pc, #44] @ 977bb4 <__cxa_atexit@plt+0x96b638> │ │ │ │ - ldr r1, [pc, #44] @ 977bb8 <__cxa_atexit@plt+0x96b63c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ + ldr r2, [pc, #44] @ 977b84 <__cxa_atexit@plt+0x96b608> │ │ │ │ + ldr r1, [pc, #44] @ 977b88 <__cxa_atexit@plt+0x96b60c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #12] │ │ │ │ str r1, [r5, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ mov r6, #48 @ 0x30 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq r8, #56, 24 @ 0x3800 │ │ │ │ - cmneq lr, #180, 6 @ 0xd0000002 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq r8, #104, 24 @ 0x6800 │ │ │ │ + cmneq lr, #228, 6 @ 0x90000003 │ │ │ │ @ instruction: 0xfffff8ec │ │ │ │ @ instruction: 0xfffff3c4 │ │ │ │ - cmneq lr, #44, 10 @ 0xb000000 │ │ │ │ + cmneq lr, #92, 10 @ 0x17000000 │ │ │ │ @ instruction: 0xfffff6a4 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - cmneq lr, #132, 10 @ 0x21000000 │ │ │ │ - cmpeq r8, #224, 26 @ 0x3800 │ │ │ │ + cmneq lr, #180, 10 @ 0x2d000000 │ │ │ │ + cmpeq r8, #16, 28 @ 0x100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r2, r5, #20 │ │ │ │ mov r3, r6 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 977c30 <__cxa_atexit@plt+0x96b6b4> │ │ │ │ + bhi 977c00 <__cxa_atexit@plt+0x96b684> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 977c38 <__cxa_atexit@plt+0x96b6bc> │ │ │ │ - ldr r1, [pc, #64] @ 977c54 <__cxa_atexit@plt+0x96b6d8> │ │ │ │ - ldr r0, [pc, #64] @ 977c58 <__cxa_atexit@plt+0x96b6dc> │ │ │ │ + bcc 977c08 <__cxa_atexit@plt+0x96b68c> │ │ │ │ + ldr r1, [pc, #64] @ 977c24 <__cxa_atexit@plt+0x96b6a8> │ │ │ │ + ldr r0, [pc, #64] @ 977c28 <__cxa_atexit@plt+0x96b6ac> │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ stmdb r5, {r1, r3, r8, r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ str r8, [r3, #8] │ │ │ │ - b d1dba0 <__cxa_atexit@plt+0xd11624> │ │ │ │ + b d1db70 <__cxa_atexit@plt+0xd115f4> │ │ │ │ mov r6, r3 │ │ │ │ - b 977c40 <__cxa_atexit@plt+0x96b6c4> │ │ │ │ + b 977c10 <__cxa_atexit@plt+0x96b694> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 977c50 <__cxa_atexit@plt+0x96b6d4> │ │ │ │ + ldr r7, [pc, #8] @ 977c20 <__cxa_atexit@plt+0x96b6a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #144, 22 @ 0x24000 │ │ │ │ + cmpeq r8, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff11c │ │ │ │ - cmpeq r8, #100, 26 @ 0x1900 │ │ │ │ + cmpeq r8, #148, 26 @ 0x2500 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 977cd8 <__cxa_atexit@plt+0x96b75c> │ │ │ │ - ldr r8, [pc, #96] @ 977ce4 <__cxa_atexit@plt+0x96b768> │ │ │ │ - ldr lr, [pc, #96] @ 977ce8 <__cxa_atexit@plt+0x96b76c> │ │ │ │ + bcc 977ca8 <__cxa_atexit@plt+0x96b72c> │ │ │ │ + ldr r8, [pc, #96] @ 977cb4 <__cxa_atexit@plt+0x96b738> │ │ │ │ + ldr lr, [pc, #96] @ 977cb8 <__cxa_atexit@plt+0x96b73c> │ │ │ │ ldr sl, [r5, #8]! │ │ │ │ - ldr r9, [pc, #92] @ 977cec <__cxa_atexit@plt+0x96b770> │ │ │ │ + ldr r9, [pc, #92] @ 977cbc <__cxa_atexit@plt+0x96b740> │ │ │ │ add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ sub r0, r6, #31 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r8, [r3, #16]! │ │ │ │ ldmib r5, {r1, ip} │ │ │ │ @@ -2469331,1376 +2469319,1376 @@ │ │ │ │ str lr, [r3, #-12] │ │ │ │ str r7, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str sl, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str ip, [r3, #20] │ │ │ │ - b d1db88 <__cxa_atexit@plt+0xd1160c> │ │ │ │ + b d1db58 <__cxa_atexit@plt+0xd115dc> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ @ instruction: 0xfffff0e4 │ │ │ │ - cmneq lr, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq lr, #236, 6 @ 0xb0000003 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r1, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 977d84 <__cxa_atexit@plt+0x96b808> │ │ │ │ + bhi 977d54 <__cxa_atexit@plt+0x96b7d8> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r2, [pc, #152] @ 977dac <__cxa_atexit@plt+0x96b830> │ │ │ │ + ldr r2, [pc, #152] @ 977d7c <__cxa_atexit@plt+0x96b800> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3, #-8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ sub r8, r7, #1 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 977d90 <__cxa_atexit@plt+0x96b814> │ │ │ │ + bcc 977d60 <__cxa_atexit@plt+0x96b7e4> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 977d48 <__cxa_atexit@plt+0x96b7cc> │ │ │ │ - ldr r7, [pc, #112] @ 977db0 <__cxa_atexit@plt+0x96b834> │ │ │ │ + bne 977d18 <__cxa_atexit@plt+0x96b79c> │ │ │ │ + ldr r7, [pc, #112] @ 977d80 <__cxa_atexit@plt+0x96b804> │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ - ldr r7, [pc, #104] @ 977db8 <__cxa_atexit@plt+0x96b83c> │ │ │ │ - ldr r2, [pc, #104] @ 977dbc <__cxa_atexit@plt+0x96b840> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ + ldr r7, [pc, #104] @ 977d88 <__cxa_atexit@plt+0x96b80c> │ │ │ │ + ldr r2, [pc, #104] @ 977d8c <__cxa_atexit@plt+0x96b810> │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #88] @ 977dc0 <__cxa_atexit@plt+0x96b844> │ │ │ │ + ldr r2, [pc, #88] @ 977d90 <__cxa_atexit@plt+0x96b814> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 977db4 <__cxa_atexit@plt+0x96b838> │ │ │ │ + ldr r7, [pc, #28] @ 977d84 <__cxa_atexit@plt+0x96b808> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #244, 2 @ 0x3d │ │ │ │ - cmpeq r8, #164, 20 @ 0xa4000 │ │ │ │ - cmpeq r8, #80, 20 @ 0x50000 │ │ │ │ + cmneq lr, #36, 4 @ 0x40000002 │ │ │ │ + cmpeq r8, #212, 20 @ 0xd4000 │ │ │ │ + cmpeq r8, #128, 20 @ 0x80000 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq r8, #96, 20 @ 0x60000 │ │ │ │ - cmneq lr, #188, 2 @ 0x2f │ │ │ │ + cmpeq r8, #144, 20 @ 0x90000 │ │ │ │ + cmneq lr, #236, 2 @ 0x3b │ │ │ │ andeq r0, r1, r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 977e40 <__cxa_atexit@plt+0x96b8c4> │ │ │ │ + bcc 977e10 <__cxa_atexit@plt+0x96b894> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 977e04 <__cxa_atexit@plt+0x96b888> │ │ │ │ - ldr r7, [pc, #100] @ 977e58 <__cxa_atexit@plt+0x96b8dc> │ │ │ │ + bne 977dd4 <__cxa_atexit@plt+0x96b858> │ │ │ │ + ldr r7, [pc, #100] @ 977e28 <__cxa_atexit@plt+0x96b8ac> │ │ │ │ ldr r0, [r5] │ │ │ │ mov r6, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 977e60 <__cxa_atexit@plt+0x96b8e4> │ │ │ │ - ldr r2, [pc, #84] @ 977e64 <__cxa_atexit@plt+0x96b8e8> │ │ │ │ + ldr r7, [pc, #84] @ 977e30 <__cxa_atexit@plt+0x96b8b4> │ │ │ │ + ldr r2, [pc, #84] @ 977e34 <__cxa_atexit@plt+0x96b8b8> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #64] @ 977e68 <__cxa_atexit@plt+0x96b8ec> │ │ │ │ + ldr r2, [pc, #64] @ 977e38 <__cxa_atexit@plt+0x96b8bc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r3, #16] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r2, [r3, #12] │ │ │ │ str r3, [r3, #20] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 977e5c <__cxa_atexit@plt+0x96b8e0> │ │ │ │ + ldr r7, [pc, #20] @ 977e2c <__cxa_atexit@plt+0x96b8b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #232, 18 @ 0x3a0000 │ │ │ │ - cmpeq r8, #164, 18 @ 0x290000 │ │ │ │ + cmpeq r8, #24, 20 @ 0x18000 │ │ │ │ + cmpeq r8, #212, 18 @ 0x350000 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ - cmpeq r8, #160, 18 @ 0x280000 │ │ │ │ - cmneq lr, #252 @ 0xfc │ │ │ │ + cmpeq r8, #208, 18 @ 0x340000 │ │ │ │ + cmneq lr, #44, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 977ed8 <__cxa_atexit@plt+0x96b95c> │ │ │ │ - ldr r7, [pc, #92] @ 977ee8 <__cxa_atexit@plt+0x96b96c> │ │ │ │ + bhi 977ea8 <__cxa_atexit@plt+0x96b92c> │ │ │ │ + ldr r7, [pc, #92] @ 977eb8 <__cxa_atexit@plt+0x96b93c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 977ec0 <__cxa_atexit@plt+0x96b944> │ │ │ │ - ldr r2, [pc, #76] @ 977eec <__cxa_atexit@plt+0x96b970> │ │ │ │ + beq 977e90 <__cxa_atexit@plt+0x96b914> │ │ │ │ + ldr r2, [pc, #76] @ 977ebc <__cxa_atexit@plt+0x96b940> │ │ │ │ ldr r7, [r8, #67] @ 0x43 │ │ │ │ ldr r1, [r8, #75] @ 0x4b │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ str r1, [r5] │ │ │ │ - beq 977ecc <__cxa_atexit@plt+0x96b950> │ │ │ │ + beq 977e9c <__cxa_atexit@plt+0x96b920> │ │ │ │ mov r5, r3 │ │ │ │ - b 977f38 <__cxa_atexit@plt+0x96b9bc> │ │ │ │ + b 977f08 <__cxa_atexit@plt+0x96b98c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 977ef0 <__cxa_atexit@plt+0x96b974> │ │ │ │ + ldr r7, [pc, #16] @ 977ec0 <__cxa_atexit@plt+0x96b944> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq r8, #20, 18 @ 0x50000 │ │ │ │ + cmpeq r8, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #67] @ 0x43 │ │ │ │ ldr r3, [r3, #75] @ 0x4b │ │ │ │ - ldr r2, [pc, #28] @ 977f2c <__cxa_atexit@plt+0x96b9b0> │ │ │ │ + ldr r2, [pc, #28] @ 977efc <__cxa_atexit@plt+0x96b980> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 977f24 <__cxa_atexit@plt+0x96b9a8> │ │ │ │ - b 977f38 <__cxa_atexit@plt+0x96b9bc> │ │ │ │ + beq 977ef4 <__cxa_atexit@plt+0x96b978> │ │ │ │ + b 977f08 <__cxa_atexit@plt+0x96b98c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 977f58 <__cxa_atexit@plt+0x96b9dc> │ │ │ │ + bne 977f28 <__cxa_atexit@plt+0x96b9ac> │ │ │ │ ldr r7, [r7, #18] │ │ │ │ add r5, r5, #8 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #200] @ 97802c <__cxa_atexit@plt+0x96bab0> │ │ │ │ + ldr r2, [pc, #200] @ 977ffc <__cxa_atexit@plt+0x96ba80> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 977fb0 <__cxa_atexit@plt+0x96ba34> │ │ │ │ + beq 977f80 <__cxa_atexit@plt+0x96ba04> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ cmp r8, #0 │ │ │ │ - ble 977fbc <__cxa_atexit@plt+0x96ba40> │ │ │ │ + ble 977f8c <__cxa_atexit@plt+0x96ba10> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 978010 <__cxa_atexit@plt+0x96ba94> │ │ │ │ + bcc 977fe0 <__cxa_atexit@plt+0x96ba64> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 977fd0 <__cxa_atexit@plt+0x96ba54> │ │ │ │ - ldr r7, [pc, #140] @ 978030 <__cxa_atexit@plt+0x96bab4> │ │ │ │ + bne 977fa0 <__cxa_atexit@plt+0x96ba24> │ │ │ │ + ldr r7, [pc, #140] @ 978000 <__cxa_atexit@plt+0x96ba84> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #116] @ 978038 <__cxa_atexit@plt+0x96babc> │ │ │ │ + ldr r7, [pc, #116] @ 978008 <__cxa_atexit@plt+0x96ba8c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #100] @ 97803c <__cxa_atexit@plt+0x96bac0> │ │ │ │ - ldr r2, [pc, #100] @ 978040 <__cxa_atexit@plt+0x96bac4> │ │ │ │ + ldr r7, [pc, #100] @ 97800c <__cxa_atexit@plt+0x96ba90> │ │ │ │ + ldr r2, [pc, #100] @ 978010 <__cxa_atexit@plt+0x96ba94> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #80] @ 978044 <__cxa_atexit@plt+0x96bac8> │ │ │ │ + ldr r2, [pc, #80] @ 978014 <__cxa_atexit@plt+0x96ba98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 978034 <__cxa_atexit@plt+0x96bab8> │ │ │ │ + ldr r7, [pc, #28] @ 978004 <__cxa_atexit@plt+0x96ba88> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmpeq r8, #60, 16 @ 0x3c0000 │ │ │ │ - cmpeq r8, #208, 14 @ 0x3400000 │ │ │ │ - cmneq lr, #80, 30 @ 0x140 │ │ │ │ + cmpeq r8, #108, 16 @ 0x6c0000 │ │ │ │ + cmpeq r8, #0, 16 │ │ │ │ + cmneq lr, #128, 30 @ 0x200 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ - cmpeq r8, #212, 14 @ 0x3500000 │ │ │ │ - cmneq lr, #48, 30 @ 0xc0 │ │ │ │ + cmpeq r8, #4, 16 @ 0x40000 │ │ │ │ + cmneq lr, #96, 30 @ 0x180 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ cmp r8, #0 │ │ │ │ - ble 97808c <__cxa_atexit@plt+0x96bb10> │ │ │ │ + ble 97805c <__cxa_atexit@plt+0x96bae0> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #24 │ │ │ │ cmp r7, r3 │ │ │ │ - bcc 9780e0 <__cxa_atexit@plt+0x96bb64> │ │ │ │ + bcc 9780b0 <__cxa_atexit@plt+0x96bb34> │ │ │ │ cmp r8, #1 │ │ │ │ - bne 9780a0 <__cxa_atexit@plt+0x96bb24> │ │ │ │ - ldr r7, [pc, #124] @ 9780fc <__cxa_atexit@plt+0x96bb80> │ │ │ │ + bne 978070 <__cxa_atexit@plt+0x96baf4> │ │ │ │ + ldr r7, [pc, #124] @ 9780cc <__cxa_atexit@plt+0x96bb50> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #112] @ 978104 <__cxa_atexit@plt+0x96bb88> │ │ │ │ + ldr r7, [pc, #112] @ 9780d4 <__cxa_atexit@plt+0x96bb58> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 978108 <__cxa_atexit@plt+0x96bb8c> │ │ │ │ - ldr r2, [pc, #96] @ 97810c <__cxa_atexit@plt+0x96bb90> │ │ │ │ + ldr r7, [pc, #96] @ 9780d8 <__cxa_atexit@plt+0x96bb5c> │ │ │ │ + ldr r2, [pc, #96] @ 9780dc <__cxa_atexit@plt+0x96bb60> │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r6, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ - ldr r2, [pc, #76] @ 978110 <__cxa_atexit@plt+0x96bb94> │ │ │ │ + ldr r2, [pc, #76] @ 9780e0 <__cxa_atexit@plt+0x96bb64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r6, #16] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ sub r7, r3, #6 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 978100 <__cxa_atexit@plt+0x96bb84> │ │ │ │ + ldr r7, [pc, #24] @ 9780d0 <__cxa_atexit@plt+0x96bb54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #24 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #96, 14 @ 0x1800000 │ │ │ │ - cmpeq r8, #0, 14 │ │ │ │ - cmneq lr, #128, 28 @ 0x800 │ │ │ │ + cmpeq r8, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq r8, #48, 14 @ 0xc00000 │ │ │ │ + cmneq lr, #176, 28 @ 0xb00 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - cmpeq r8, #4, 14 @ 0x100000 │ │ │ │ - cmneq lr, #96, 28 @ 0x600 │ │ │ │ + cmpeq r8, #52, 14 @ 0xd00000 │ │ │ │ + cmneq lr, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97814c <__cxa_atexit@plt+0x96bbd0> │ │ │ │ - ldr r2, [pc, #36] @ 978154 <__cxa_atexit@plt+0x96bbd8> │ │ │ │ - ldr r1, [pc, #36] @ 978158 <__cxa_atexit@plt+0x96bbdc> │ │ │ │ + bhi 97811c <__cxa_atexit@plt+0x96bba0> │ │ │ │ + ldr r2, [pc, #36] @ 978124 <__cxa_atexit@plt+0x96bba8> │ │ │ │ + ldr r1, [pc, #36] @ 978128 <__cxa_atexit@plt+0x96bbac> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq r7, #112, 28 @ p-variant is OBSOLETE @ 0x700 │ │ │ │ - cmneq lr, #204, 26 @ 0x3300 │ │ │ │ + cmppeq r7, #160, 28 @ p-variant is OBSOLETE @ 0xa00 │ │ │ │ + cmneq lr, #252, 26 @ 0x3f00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 978194 <__cxa_atexit@plt+0x96bc18> │ │ │ │ - ldr r2, [pc, #36] @ 97819c <__cxa_atexit@plt+0x96bc20> │ │ │ │ - ldr r1, [pc, #36] @ 9781a0 <__cxa_atexit@plt+0x96bc24> │ │ │ │ + bhi 978164 <__cxa_atexit@plt+0x96bbe8> │ │ │ │ + ldr r2, [pc, #36] @ 97816c <__cxa_atexit@plt+0x96bbf0> │ │ │ │ + ldr r1, [pc, #36] @ 978170 <__cxa_atexit@plt+0x96bbf4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq r7, #36, 28 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ - cmneq lr, #132, 26 @ 0x2100 │ │ │ │ - cmpeq r8, #76, 12 @ 0x4c00000 │ │ │ │ + cmppeq r7, #84, 28 @ p-variant is OBSOLETE @ 0x540 │ │ │ │ + cmneq lr, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq r8, #124, 12 @ 0x7c00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9781ec <__cxa_atexit@plt+0x96bc70> │ │ │ │ - ldr r7, [pc, #52] @ 978200 <__cxa_atexit@plt+0x96bc84> │ │ │ │ + bhi 9781bc <__cxa_atexit@plt+0x96bc40> │ │ │ │ + ldr r7, [pc, #52] @ 9781d0 <__cxa_atexit@plt+0x96bc54> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8, r9} │ │ │ │ - beq 9781e0 <__cxa_atexit@plt+0x96bc64> │ │ │ │ + beq 9781b0 <__cxa_atexit@plt+0x96bc34> │ │ │ │ mov r7, sl │ │ │ │ - b 978214 <__cxa_atexit@plt+0x96bc98> │ │ │ │ + b 9781e4 <__cxa_atexit@plt+0x96bc68> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 978204 <__cxa_atexit@plt+0x96bc88> │ │ │ │ + ldr r7, [pc, #16] @ 9781d4 <__cxa_atexit@plt+0x96bc58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r8, #16, 12 @ 0x1000000 │ │ │ │ - cmpeq r8, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq r8, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq r8, #28, 12 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r9, r6 │ │ │ │ and r6, r3, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 97826c <__cxa_atexit@plt+0x96bcf0> │ │ │ │ + beq 97823c <__cxa_atexit@plt+0x96bcc0> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 9782a4 <__cxa_atexit@plt+0x96bd28> │ │ │ │ + bne 978274 <__cxa_atexit@plt+0x96bcf8> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9782c0 <__cxa_atexit@plt+0x96bd44> │ │ │ │ - ldr r1, [pc, #132] @ 9782d4 <__cxa_atexit@plt+0x96bd58> │ │ │ │ - ldr r8, [pc, #132] @ 9782d8 <__cxa_atexit@plt+0x96bd5c> │ │ │ │ + bcc 978290 <__cxa_atexit@plt+0x96bd14> │ │ │ │ + ldr r1, [pc, #132] @ 9782a4 <__cxa_atexit@plt+0x96bd28> │ │ │ │ + ldr r8, [pc, #132] @ 9782a8 <__cxa_atexit@plt+0x96bd2c> │ │ │ │ ldr sl, [r3, #1] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #12 │ │ │ │ str r2, [r9, #8] │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 9782c0 <__cxa_atexit@plt+0x96bd44> │ │ │ │ - ldr r1, [pc, #88] @ 9782dc <__cxa_atexit@plt+0x96bd60> │ │ │ │ + bcc 978290 <__cxa_atexit@plt+0x96bd14> │ │ │ │ + ldr r1, [pc, #88] @ 9782ac <__cxa_atexit@plt+0x96bd30> │ │ │ │ ldr sl, [r3, #2] │ │ │ │ add r5, r5, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r9, #4]! │ │ │ │ str r2, [r9, #8] │ │ │ │ - ldr r3, [pc, #68] @ 9782e0 <__cxa_atexit@plt+0x96bd64> │ │ │ │ + ldr r3, [pc, #68] @ 9782b0 <__cxa_atexit@plt+0x96bd34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ - ldr r7, [pc, #36] @ 9782d0 <__cxa_atexit@plt+0x96bd54> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ + ldr r7, [pc, #36] @ 9782a0 <__cxa_atexit@plt+0x96bd24> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ mov r7, #12 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmpeq r8, #4, 10 @ 0x1000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmpeq r8, #52, 10 @ 0xd000000 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - cmppeq r7, #48, 26 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ + cmppeq r7, #96, 26 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - cmneq lr, #220, 20 @ 0xdc000 │ │ │ │ + cmneq lr, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97831c <__cxa_atexit@plt+0x96bda0> │ │ │ │ - ldr r2, [pc, #36] @ 978324 <__cxa_atexit@plt+0x96bda8> │ │ │ │ - ldr r1, [pc, #36] @ 978328 <__cxa_atexit@plt+0x96bdac> │ │ │ │ + bhi 9782ec <__cxa_atexit@plt+0x96bd70> │ │ │ │ + ldr r2, [pc, #36] @ 9782f4 <__cxa_atexit@plt+0x96bd78> │ │ │ │ + ldr r1, [pc, #36] @ 9782f8 <__cxa_atexit@plt+0x96bd7c> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq r7, #156, 24 @ p-variant is OBSOLETE @ 0x9c00 │ │ │ │ - cmneq lr, #252, 22 @ 0x3f000 │ │ │ │ + cmppeq r7, #204, 24 @ p-variant is OBSOLETE @ 0xcc00 │ │ │ │ + cmneq lr, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 978364 <__cxa_atexit@plt+0x96bde8> │ │ │ │ - ldr r2, [pc, #36] @ 97836c <__cxa_atexit@plt+0x96bdf0> │ │ │ │ - ldr r1, [pc, #36] @ 978370 <__cxa_atexit@plt+0x96bdf4> │ │ │ │ + bhi 978334 <__cxa_atexit@plt+0x96bdb8> │ │ │ │ + ldr r2, [pc, #36] @ 97833c <__cxa_atexit@plt+0x96bdc0> │ │ │ │ + ldr r1, [pc, #36] @ 978340 <__cxa_atexit@plt+0x96bdc4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r8, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ ldr r7, [r7, #8] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmppeq r7, #88, 24 @ p-variant is OBSOLETE @ 0x5800 │ │ │ │ - cmneq lr, #180, 22 @ 0x2d000 │ │ │ │ - cmpeq r8, #148, 8 @ 0x94000000 │ │ │ │ + cmppeq r7, #136, 24 @ p-variant is OBSOLETE @ 0x8800 │ │ │ │ + cmneq lr, #228, 22 @ 0x39000 │ │ │ │ + cmpeq r8, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9783e4 <__cxa_atexit@plt+0x96be68> │ │ │ │ - ldr r7, [pc, #92] @ 9783f8 <__cxa_atexit@plt+0x96be7c> │ │ │ │ + bhi 9783b4 <__cxa_atexit@plt+0x96be38> │ │ │ │ + ldr r7, [pc, #92] @ 9783c8 <__cxa_atexit@plt+0x96be4c> │ │ │ │ tst sl, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-12]! │ │ │ │ stmib r3, {r8, r9} │ │ │ │ - beq 9783cc <__cxa_atexit@plt+0x96be50> │ │ │ │ - ldr r2, [pc, #72] @ 9783fc <__cxa_atexit@plt+0x96be80> │ │ │ │ + beq 97839c <__cxa_atexit@plt+0x96be20> │ │ │ │ + ldr r2, [pc, #72] @ 9783cc <__cxa_atexit@plt+0x96be50> │ │ │ │ ldr r7, [sl, #3] │ │ │ │ str sl, [r3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 9783dc <__cxa_atexit@plt+0x96be60> │ │ │ │ - b 978448 <__cxa_atexit@plt+0x96becc> │ │ │ │ + beq 9783ac <__cxa_atexit@plt+0x96be30> │ │ │ │ + b 978418 <__cxa_atexit@plt+0x96be9c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 978400 <__cxa_atexit@plt+0x96be84> │ │ │ │ + ldr r7, [pc, #20] @ 9783d0 <__cxa_atexit@plt+0x96be54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq r8, #48, 8 @ 0x30000000 │ │ │ │ - cmpeq r8, #8, 8 @ 0x8000000 │ │ │ │ + cmpeq r8, #96, 8 @ 0x60000000 │ │ │ │ + cmpeq r8, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 978438 <__cxa_atexit@plt+0x96bebc> │ │ │ │ + ldr r3, [pc, #32] @ 978408 <__cxa_atexit@plt+0x96be8c> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 978430 <__cxa_atexit@plt+0x96beb4> │ │ │ │ - b 978448 <__cxa_atexit@plt+0x96becc> │ │ │ │ + beq 978400 <__cxa_atexit@plt+0x96be84> │ │ │ │ + b 978418 <__cxa_atexit@plt+0x96be9c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmpeq r8, #208, 6 @ 0x40000003 │ │ │ │ + cmpeq r8, #0, 8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #1 │ │ │ │ - bne 9784c0 <__cxa_atexit@plt+0x96bf44> │ │ │ │ - ldr r6, [pc, #204] @ 97852c <__cxa_atexit@plt+0x96bfb0> │ │ │ │ + bne 978490 <__cxa_atexit@plt+0x96bf14> │ │ │ │ + ldr r6, [pc, #204] @ 9784fc <__cxa_atexit@plt+0x96bf80> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, r5, #4 │ │ │ │ add r6, pc, r6 │ │ │ │ tst r7, #3 │ │ │ │ str r6, [r3] │ │ │ │ - beq 9784d0 <__cxa_atexit@plt+0x96bf54> │ │ │ │ + beq 9784a0 <__cxa_atexit@plt+0x96bf24> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97851c <__cxa_atexit@plt+0x96bfa0> │ │ │ │ + bcc 9784ec <__cxa_atexit@plt+0x96bf70> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ cmp r2, #1 │ │ │ │ - beq 9784e0 <__cxa_atexit@plt+0x96bf64> │ │ │ │ + beq 9784b0 <__cxa_atexit@plt+0x96bf34> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9784f8 <__cxa_atexit@plt+0x96bf7c> │ │ │ │ - ldr r2, [pc, #148] @ 97853c <__cxa_atexit@plt+0x96bfc0> │ │ │ │ + bne 9784c8 <__cxa_atexit@plt+0x96bf4c> │ │ │ │ + ldr r2, [pc, #148] @ 97850c <__cxa_atexit@plt+0x96bf90> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #136] @ 978540 <__cxa_atexit@plt+0x96bfc4> │ │ │ │ + ldr r7, [pc, #136] @ 978510 <__cxa_atexit@plt+0x96bf94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - b 978510 <__cxa_atexit@plt+0x96bf94> │ │ │ │ + b 9784e0 <__cxa_atexit@plt+0x96bf64> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r6, r9 │ │ │ │ - b d1dbb0 <__cxa_atexit@plt+0xd11634> │ │ │ │ + b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r6, [pc, #80] @ 978538 <__cxa_atexit@plt+0x96bfbc> │ │ │ │ + ldr r6, [pc, #80] @ 978508 <__cxa_atexit@plt+0x96bf8c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r9 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r2, [pc, #48] @ 978530 <__cxa_atexit@plt+0x96bfb4> │ │ │ │ - ldr r8, [pc, #48] @ 978534 <__cxa_atexit@plt+0x96bfb8> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r2, [pc, #48] @ 978500 <__cxa_atexit@plt+0x96bf84> │ │ │ │ + ldr r8, [pc, #48] @ 978504 <__cxa_atexit@plt+0x96bf88> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r5, #12 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ - cmppeq r7, #132, 20 @ p-variant is OBSOLETE @ 0x84000 │ │ │ │ - cmpeq r8, #204, 4 @ 0xc000000c │ │ │ │ + cmppeq r7, #180, 20 @ p-variant is OBSOLETE @ 0xb4000 │ │ │ │ + cmpeq r8, #252, 4 @ 0xc000000f │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ - cmneq lr, #192, 16 @ 0xc00000 │ │ │ │ - cmpeq r8, #176, 4 │ │ │ │ + cmneq lr, #240, 16 @ 0xf00000 │ │ │ │ + cmpeq r8, #224, 4 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9785dc <__cxa_atexit@plt+0x96c060> │ │ │ │ + bcc 9785ac <__cxa_atexit@plt+0x96c030> │ │ │ │ ldr r2, [r7, #3] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ cmp r2, #1 │ │ │ │ - beq 9785a0 <__cxa_atexit@plt+0x96c024> │ │ │ │ + beq 978570 <__cxa_atexit@plt+0x96bff4> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9785b8 <__cxa_atexit@plt+0x96c03c> │ │ │ │ - ldr r2, [pc, #108] @ 9785f4 <__cxa_atexit@plt+0x96c078> │ │ │ │ + bne 978588 <__cxa_atexit@plt+0x96c00c> │ │ │ │ + ldr r2, [pc, #108] @ 9785c4 <__cxa_atexit@plt+0x96c048> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ str r7, [r9, #8] │ │ │ │ - ldr r7, [pc, #96] @ 9785f8 <__cxa_atexit@plt+0x96c07c> │ │ │ │ + ldr r7, [pc, #96] @ 9785c8 <__cxa_atexit@plt+0x96c04c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ - b 9785d0 <__cxa_atexit@plt+0x96c054> │ │ │ │ - ldr r6, [pc, #72] @ 9785f0 <__cxa_atexit@plt+0x96c074> │ │ │ │ + b 9785a0 <__cxa_atexit@plt+0x96c024> │ │ │ │ + ldr r6, [pc, #72] @ 9785c0 <__cxa_atexit@plt+0x96c044> │ │ │ │ add r5, r5, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r9 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r2, [pc, #40] @ 9785e8 <__cxa_atexit@plt+0x96c06c> │ │ │ │ - ldr r8, [pc, #40] @ 9785ec <__cxa_atexit@plt+0x96c070> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r2, [pc, #40] @ 9785b8 <__cxa_atexit@plt+0x96c03c> │ │ │ │ + ldr r8, [pc, #40] @ 9785bc <__cxa_atexit@plt+0x96c040> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r9, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r7, [r9, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r7, r3 │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ - cmppeq r7, #196, 18 @ p-variant is OBSOLETE @ 0x310000 │ │ │ │ - cmpeq r8, #12, 4 @ 0xc0000000 │ │ │ │ + cmppeq r7, #244, 18 @ p-variant is OBSOLETE @ 0x3d0000 │ │ │ │ + cmpeq r8, #60, 4 @ 0xc0000003 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ - cmneq lr, #224, 14 @ 0x3800000 │ │ │ │ + cmneq lr, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 978634 <__cxa_atexit@plt+0x96c0b8> │ │ │ │ - ldr r3, [pc, #40] @ 97864c <__cxa_atexit@plt+0x96c0d0> │ │ │ │ + bcc 978604 <__cxa_atexit@plt+0x96c088> │ │ │ │ + ldr r3, [pc, #40] @ 97861c <__cxa_atexit@plt+0x96c0a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 978650 <__cxa_atexit@plt+0x96c0d4> │ │ │ │ + ldr r7, [pc, #20] @ 978620 <__cxa_atexit@plt+0x96c0a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #76, 10 @ p-variant is OBSOLETE @ 0x13000000 │ │ │ │ - cmpeq r8, #44, 4 @ 0xc0000002 │ │ │ │ + cmnpeq lr, #124, 10 @ p-variant is OBSOLETE @ 0x1f000000 │ │ │ │ + cmpeq r8, #92, 4 @ 0xc0000005 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 97868c <__cxa_atexit@plt+0x96c110> │ │ │ │ - ldr r3, [pc, #40] @ 9786a4 <__cxa_atexit@plt+0x96c128> │ │ │ │ + bcc 97865c <__cxa_atexit@plt+0x96c0e0> │ │ │ │ + ldr r3, [pc, #40] @ 978674 <__cxa_atexit@plt+0x96c0f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9786a8 <__cxa_atexit@plt+0x96c12c> │ │ │ │ + ldr r7, [pc, #20] @ 978678 <__cxa_atexit@plt+0x96c0fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #240, 8 @ p-variant is OBSOLETE @ 0xf0000000 │ │ │ │ - cmpeq r8, #216, 2 @ 0x36 │ │ │ │ + cmnpeq lr, #32, 10 @ p-variant is OBSOLETE @ 0x8000000 │ │ │ │ + cmpeq r8, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9786e4 <__cxa_atexit@plt+0x96c168> │ │ │ │ - ldr r3, [pc, #40] @ 9786fc <__cxa_atexit@plt+0x96c180> │ │ │ │ + bcc 9786b4 <__cxa_atexit@plt+0x96c138> │ │ │ │ + ldr r3, [pc, #40] @ 9786cc <__cxa_atexit@plt+0x96c150> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #11 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 978700 <__cxa_atexit@plt+0x96c184> │ │ │ │ + ldr r7, [pc, #20] @ 9786d0 <__cxa_atexit@plt+0x96c154> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmnpeq lr, #132, 8 @ p-variant is OBSOLETE @ 0x84000000 │ │ │ │ - cmpeq r8, #132, 2 @ 0x21 │ │ │ │ - teqeq r4, #771751936 @ 0x2e000000 │ │ │ │ + cmnpeq lr, #180, 8 @ p-variant is OBSOLETE @ 0xb4000000 │ │ │ │ + cmpeq r8, #180, 2 @ 0x2d │ │ │ │ + teqeq r4, #-1644167168 @ 0x9e000000 │ │ │ │ andeq r0, r0, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, #1090519040 @ 0x41000000 │ │ │ │ + teqeq r4, #-1325400064 @ 0xb1000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, #84, 8 @ 0x54000000 │ │ │ │ + teqeq r4, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, #1828716544 @ 0x6d000000 │ │ │ │ + teqeq r4, #-587202560 @ 0xdd000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, #2097152000 @ 0x7d000000 │ │ │ │ + teqeq r4, #-318767104 @ 0xed000000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, #-1778384896 @ 0x96000000 │ │ │ │ + teqeq r4, #25165824 @ 0x1800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, #-1308622848 @ 0xb2000000 │ │ │ │ + teqeq r4, #142606336 @ 0x8800000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, #-989855744 @ 0xc5000000 │ │ │ │ + teqeq r4, #222298112 @ 0xd400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, #-637534208 @ 0xda000000 │ │ │ │ + teqeq r4, #310378496 @ 0x12800000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r4, #-285212672 @ 0xef000000 │ │ │ │ + teqeq r4, #398458880 @ 0x17c00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 978880 <__cxa_atexit@plt+0x96c304> │ │ │ │ - ldr r3, [pc, #124] @ 978890 <__cxa_atexit@plt+0x96c314> │ │ │ │ + bhi 978850 <__cxa_atexit@plt+0x96c2d4> │ │ │ │ + ldr r3, [pc, #124] @ 978860 <__cxa_atexit@plt+0x96c2e4> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 978860 <__cxa_atexit@plt+0x96c2e4> │ │ │ │ - ldr r2, [pc, #108] @ 978894 <__cxa_atexit@plt+0x96c318> │ │ │ │ + beq 978830 <__cxa_atexit@plt+0x96c2b4> │ │ │ │ + ldr r2, [pc, #108] @ 978864 <__cxa_atexit@plt+0x96c2e8> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 978870 <__cxa_atexit@plt+0x96c2f4> │ │ │ │ - ldr r1, [pc, #84] @ 978898 <__cxa_atexit@plt+0x96c31c> │ │ │ │ + beq 978840 <__cxa_atexit@plt+0x96c2c4> │ │ │ │ + ldr r1, [pc, #84] @ 978868 <__cxa_atexit@plt+0x96c2ec> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #76] @ 97889c <__cxa_atexit@plt+0x96c320> │ │ │ │ + ldr r7, [pc, #76] @ 97886c <__cxa_atexit@plt+0x96c2f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9788a0 <__cxa_atexit@plt+0x96c324> │ │ │ │ + ldr r7, [pc, #24] @ 978870 <__cxa_atexit@plt+0x96c2f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ - cmneq lr, #84, 14 @ 0x1500000 │ │ │ │ - cmneq lr, #80, 14 @ 0x1400000 │ │ │ │ - cmpeq r8, #240, 30 @ 0x3c0 │ │ │ │ + cmneq lr, #132, 14 @ 0x2100000 │ │ │ │ + cmneq lr, #128, 14 @ 0x2000000 │ │ │ │ + cmpeq r8, #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #76] @ 978900 <__cxa_atexit@plt+0x96c384> │ │ │ │ + ldr r2, [pc, #76] @ 9788d0 <__cxa_atexit@plt+0x96c354> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 9788f8 <__cxa_atexit@plt+0x96c37c> │ │ │ │ - ldr r1, [pc, #40] @ 978904 <__cxa_atexit@plt+0x96c388> │ │ │ │ + beq 9788c8 <__cxa_atexit@plt+0x96c34c> │ │ │ │ + ldr r1, [pc, #40] @ 9788d4 <__cxa_atexit@plt+0x96c358> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #32] @ 978908 <__cxa_atexit@plt+0x96c38c> │ │ │ │ + ldr r7, [pc, #32] @ 9788d8 <__cxa_atexit@plt+0x96c35c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r1, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #188, 12 @ 0xbc00000 │ │ │ │ - cmneq lr, #184, 12 @ 0xb800000 │ │ │ │ + cmneq lr, #236, 12 @ 0xec00000 │ │ │ │ + cmneq lr, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #44] @ 978948 <__cxa_atexit@plt+0x96c3cc> │ │ │ │ + ldr r2, [pc, #44] @ 978918 <__cxa_atexit@plt+0x96c39c> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #32] @ 97894c <__cxa_atexit@plt+0x96c3d0> │ │ │ │ + ldr r3, [pc, #32] @ 97891c <__cxa_atexit@plt+0x96c3a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r1, r7 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #120, 12 @ 0x7800000 │ │ │ │ - cmneq lr, #116, 12 @ 0x7400000 │ │ │ │ + cmneq lr, #168, 12 @ 0xa800000 │ │ │ │ + cmneq lr, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9789d4 <__cxa_atexit@plt+0x96c458> │ │ │ │ - ldr r3, [pc, #116] @ 9789e4 <__cxa_atexit@plt+0x96c468> │ │ │ │ + bhi 9789a4 <__cxa_atexit@plt+0x96c428> │ │ │ │ + ldr r3, [pc, #116] @ 9789b4 <__cxa_atexit@plt+0x96c438> │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 9789b4 <__cxa_atexit@plt+0x96c438> │ │ │ │ - ldr r2, [pc, #100] @ 9789e8 <__cxa_atexit@plt+0x96c46c> │ │ │ │ + beq 978984 <__cxa_atexit@plt+0x96c408> │ │ │ │ + ldr r2, [pc, #100] @ 9789b8 <__cxa_atexit@plt+0x96c43c> │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-8] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 9789c4 <__cxa_atexit@plt+0x96c448> │ │ │ │ - ldr r7, [pc, #76] @ 9789ec <__cxa_atexit@plt+0x96c470> │ │ │ │ + beq 978994 <__cxa_atexit@plt+0x96c418> │ │ │ │ + ldr r7, [pc, #76] @ 9789bc <__cxa_atexit@plt+0x96c440> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9789f0 <__cxa_atexit@plt+0x96c474> │ │ │ │ + ldr r7, [pc, #20] @ 9789c0 <__cxa_atexit@plt+0x96c444> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmneq lr, #220, 14 @ 0x3700000 │ │ │ │ - cmpeq r8, #160, 28 @ 0xa00 │ │ │ │ + cmneq lr, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq r8, #208, 28 @ 0xd00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #68] @ 978a48 <__cxa_atexit@plt+0x96c4cc> │ │ │ │ + ldr r2, [pc, #68] @ 978a18 <__cxa_atexit@plt+0x96c49c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ ands r2, r7, #3 │ │ │ │ sub r1, r3, #1 │ │ │ │ str r1, [r5, #4] │ │ │ │ - beq 978a40 <__cxa_atexit@plt+0x96c4c4> │ │ │ │ - ldr r7, [pc, #32] @ 978a4c <__cxa_atexit@plt+0x96c4d0> │ │ │ │ + beq 978a10 <__cxa_atexit@plt+0x96c494> │ │ │ │ + ldr r7, [pc, #32] @ 978a1c <__cxa_atexit@plt+0x96c4a0> │ │ │ │ cmp r3, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ addeq r7, r7, #4 │ │ │ │ ldr r7, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmneq lr, #80, 14 @ 0x1400000 │ │ │ │ + cmneq lr, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #32] @ 978a80 <__cxa_atexit@plt+0x96c504> │ │ │ │ + ldr r3, [pc, #32] @ 978a50 <__cxa_atexit@plt+0x96c4d4> │ │ │ │ and r7, r7, #3 │ │ │ │ sub r7, r7, #1 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ cmp r2, r7 │ │ │ │ addeq r3, r3, #4 │ │ │ │ ldr r7, [r3] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #24, 14 @ 0x600000 │ │ │ │ + cmneq lr, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 978ae4 <__cxa_atexit@plt+0x96c568> │ │ │ │ - ldr r3, [pc, #80] @ 978af4 <__cxa_atexit@plt+0x96c578> │ │ │ │ + bhi 978ab4 <__cxa_atexit@plt+0x96c538> │ │ │ │ + ldr r3, [pc, #80] @ 978ac4 <__cxa_atexit@plt+0x96c548> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 978ad4 <__cxa_atexit@plt+0x96c558> │ │ │ │ - ldr r2, [pc, #64] @ 978af8 <__cxa_atexit@plt+0x96c57c> │ │ │ │ - ldr r7, [pc, #64] @ 978afc <__cxa_atexit@plt+0x96c580> │ │ │ │ + beq 978aa4 <__cxa_atexit@plt+0x96c528> │ │ │ │ + ldr r2, [pc, #64] @ 978ac8 <__cxa_atexit@plt+0x96c54c> │ │ │ │ + ldr r7, [pc, #64] @ 978acc <__cxa_atexit@plt+0x96c550> │ │ │ │ ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 978b00 <__cxa_atexit@plt+0x96c584> │ │ │ │ + ldr r7, [pc, #20] @ 978ad0 <__cxa_atexit@plt+0x96c554> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq r8, #0, 28 │ │ │ │ - cmpeq r8, #220, 26 @ 0x3700 │ │ │ │ - cmpeq r8, #228, 26 @ 0x3900 │ │ │ │ + cmpeq r8, #48, 28 @ 0x300 │ │ │ │ + cmpeq r8, #12, 28 @ 0xc0 │ │ │ │ + cmpeq r8, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 978b38 <__cxa_atexit@plt+0x96c5bc> │ │ │ │ - ldr r3, [pc, #36] @ 978b3c <__cxa_atexit@plt+0x96c5c0> │ │ │ │ + ldr r2, [pc, #36] @ 978b08 <__cxa_atexit@plt+0x96c58c> │ │ │ │ + ldr r3, [pc, #36] @ 978b0c <__cxa_atexit@plt+0x96c590> │ │ │ │ and r7, r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r7, #2 │ │ │ │ addeq r3, r2, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r8, #164, 26 @ 0x2900 │ │ │ │ - cmpeq r8, #128, 26 @ 0x2000 │ │ │ │ + cmpeq r8, #212, 26 @ 0x3500 │ │ │ │ + cmpeq r8, #176, 26 @ 0x2c00 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 978ba0 <__cxa_atexit@plt+0x96c624> │ │ │ │ - ldr r3, [pc, #80] @ 978bb0 <__cxa_atexit@plt+0x96c634> │ │ │ │ + bhi 978b70 <__cxa_atexit@plt+0x96c5f4> │ │ │ │ + ldr r3, [pc, #80] @ 978b80 <__cxa_atexit@plt+0x96c604> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 978b90 <__cxa_atexit@plt+0x96c614> │ │ │ │ - ldr r2, [pc, #64] @ 978bb4 <__cxa_atexit@plt+0x96c638> │ │ │ │ - ldr r7, [pc, #64] @ 978bb8 <__cxa_atexit@plt+0x96c63c> │ │ │ │ + beq 978b60 <__cxa_atexit@plt+0x96c5e4> │ │ │ │ + ldr r2, [pc, #64] @ 978b84 <__cxa_atexit@plt+0x96c608> │ │ │ │ + ldr r7, [pc, #64] @ 978b88 <__cxa_atexit@plt+0x96c60c> │ │ │ │ ldr r0, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ addeq r7, r2, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 978bbc <__cxa_atexit@plt+0x96c640> │ │ │ │ + ldr r7, [pc, #20] @ 978b8c <__cxa_atexit@plt+0x96c610> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq r8, #68, 26 @ 0x1100 │ │ │ │ - cmpeq r8, #32, 26 @ 0x800 │ │ │ │ - cmpeq r8, #40, 26 @ 0xa00 │ │ │ │ + cmpeq r8, #116, 26 @ 0x1d00 │ │ │ │ + cmpeq r8, #80, 26 @ 0x1400 │ │ │ │ + cmpeq r8, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 978c80 <__cxa_atexit@plt+0x96c704> │ │ │ │ - ldr r2, [pc, #176] @ 978c90 <__cxa_atexit@plt+0x96c714> │ │ │ │ + bhi 978c50 <__cxa_atexit@plt+0x96c6d4> │ │ │ │ + ldr r2, [pc, #176] @ 978c60 <__cxa_atexit@plt+0x96c6e4> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 978c28 <__cxa_atexit@plt+0x96c6ac> │ │ │ │ + beq 978bf8 <__cxa_atexit@plt+0x96c67c> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 978c38 <__cxa_atexit@plt+0x96c6bc> │ │ │ │ - ldr r2, [pc, #152] @ 978ca0 <__cxa_atexit@plt+0x96c724> │ │ │ │ + bne 978c08 <__cxa_atexit@plt+0x96c68c> │ │ │ │ + ldr r2, [pc, #152] @ 978c70 <__cxa_atexit@plt+0x96c6f4> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 978c70 <__cxa_atexit@plt+0x96c6f4> │ │ │ │ - ldr r7, [pc, #136] @ 978ca4 <__cxa_atexit@plt+0x96c728> │ │ │ │ + beq 978c40 <__cxa_atexit@plt+0x96c6c4> │ │ │ │ + ldr r7, [pc, #136] @ 978c74 <__cxa_atexit@plt+0x96c6f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 978c94 <__cxa_atexit@plt+0x96c718> │ │ │ │ + ldr r2, [pc, #84] @ 978c64 <__cxa_atexit@plt+0x96c6e8> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 978c70 <__cxa_atexit@plt+0x96c6f4> │ │ │ │ - ldr r2, [pc, #68] @ 978c98 <__cxa_atexit@plt+0x96c71c> │ │ │ │ + beq 978c40 <__cxa_atexit@plt+0x96c6c4> │ │ │ │ + ldr r2, [pc, #68] @ 978c68 <__cxa_atexit@plt+0x96c6ec> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 978c9c <__cxa_atexit@plt+0x96c720> │ │ │ │ + ldr r7, [pc, #60] @ 978c6c <__cxa_atexit@plt+0x96c6f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 978ca8 <__cxa_atexit@plt+0x96c72c> │ │ │ │ + ldr r7, [pc, #32] @ 978c78 <__cxa_atexit@plt+0x96c6fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - cmneq lr, #72, 6 @ 0x20000001 │ │ │ │ - cmneq lr, #60, 6 @ 0xf0000000 │ │ │ │ + cmneq lr, #120, 6 @ 0xe0000001 │ │ │ │ + cmneq lr, #108, 6 @ 0xb0000001 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq lr, #128, 6 │ │ │ │ - cmpeq r8, #80, 24 @ 0x5000 │ │ │ │ + cmneq lr, #176, 6 @ 0xc0000002 │ │ │ │ + cmpeq r8, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 978cf8 <__cxa_atexit@plt+0x96c77c> │ │ │ │ - ldr r2, [pc, #112] @ 978d48 <__cxa_atexit@plt+0x96c7cc> │ │ │ │ + bne 978cc8 <__cxa_atexit@plt+0x96c74c> │ │ │ │ + ldr r2, [pc, #112] @ 978d18 <__cxa_atexit@plt+0x96c79c> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 978d30 <__cxa_atexit@plt+0x96c7b4> │ │ │ │ - ldr r7, [pc, #96] @ 978d4c <__cxa_atexit@plt+0x96c7d0> │ │ │ │ + beq 978d00 <__cxa_atexit@plt+0x96c784> │ │ │ │ + ldr r7, [pc, #96] @ 978d1c <__cxa_atexit@plt+0x96c7a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 978d3c <__cxa_atexit@plt+0x96c7c0> │ │ │ │ + ldr r2, [pc, #60] @ 978d0c <__cxa_atexit@plt+0x96c790> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 978d30 <__cxa_atexit@plt+0x96c7b4> │ │ │ │ - ldr r3, [pc, #44] @ 978d40 <__cxa_atexit@plt+0x96c7c4> │ │ │ │ + beq 978d00 <__cxa_atexit@plt+0x96c784> │ │ │ │ + ldr r3, [pc, #44] @ 978d10 <__cxa_atexit@plt+0x96c794> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 978d44 <__cxa_atexit@plt+0x96c7c8> │ │ │ │ + ldr r7, [pc, #36] @ 978d14 <__cxa_atexit@plt+0x96c798> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq lr, #136, 4 @ 0x80000008 │ │ │ │ - cmneq lr, #124, 4 @ 0xc0000007 │ │ │ │ + cmneq lr, #184, 4 @ 0x8000000b │ │ │ │ + cmneq lr, #172, 4 @ 0xc000000a │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, #176, 4 │ │ │ │ + cmneq lr, #224, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 978d6c <__cxa_atexit@plt+0x96c7f0> │ │ │ │ + ldr r7, [pc, #12] @ 978d3c <__cxa_atexit@plt+0x96c7c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #60, 4 @ 0xc0000003 │ │ │ │ + cmneq lr, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 978da4 <__cxa_atexit@plt+0x96c828> │ │ │ │ + ldr r2, [pc, #36] @ 978d74 <__cxa_atexit@plt+0x96c7f8> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 978da8 <__cxa_atexit@plt+0x96c82c> │ │ │ │ + ldr r3, [pc, #24] @ 978d78 <__cxa_atexit@plt+0x96c7fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #24, 4 @ 0x80000001 │ │ │ │ - cmneq lr, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq lr, #72, 4 @ 0x80000004 │ │ │ │ + cmneq lr, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 978e7c <__cxa_atexit@plt+0x96c900> │ │ │ │ - ldr r2, [pc, #192] @ 978e8c <__cxa_atexit@plt+0x96c910> │ │ │ │ + bhi 978e4c <__cxa_atexit@plt+0x96c8d0> │ │ │ │ + ldr r2, [pc, #192] @ 978e5c <__cxa_atexit@plt+0x96c8e0> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 978e24 <__cxa_atexit@plt+0x96c8a8> │ │ │ │ + beq 978df4 <__cxa_atexit@plt+0x96c878> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 978e34 <__cxa_atexit@plt+0x96c8b8> │ │ │ │ - ldr r2, [pc, #168] @ 978e9c <__cxa_atexit@plt+0x96c920> │ │ │ │ + bne 978e04 <__cxa_atexit@plt+0x96c888> │ │ │ │ + ldr r2, [pc, #168] @ 978e6c <__cxa_atexit@plt+0x96c8f0> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 978e6c <__cxa_atexit@plt+0x96c8f0> │ │ │ │ - ldr r2, [pc, #152] @ 978ea0 <__cxa_atexit@plt+0x96c924> │ │ │ │ + beq 978e3c <__cxa_atexit@plt+0x96c8c0> │ │ │ │ + ldr r2, [pc, #152] @ 978e70 <__cxa_atexit@plt+0x96c8f4> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #144] @ 978ea4 <__cxa_atexit@plt+0x96c928> │ │ │ │ + ldr r7, [pc, #144] @ 978e74 <__cxa_atexit@plt+0x96c8f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 978e90 <__cxa_atexit@plt+0x96c914> │ │ │ │ + ldr r2, [pc, #84] @ 978e60 <__cxa_atexit@plt+0x96c8e4> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 978e6c <__cxa_atexit@plt+0x96c8f0> │ │ │ │ - ldr r2, [pc, #68] @ 978e94 <__cxa_atexit@plt+0x96c918> │ │ │ │ + beq 978e3c <__cxa_atexit@plt+0x96c8c0> │ │ │ │ + ldr r2, [pc, #68] @ 978e64 <__cxa_atexit@plt+0x96c8e8> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 978e98 <__cxa_atexit@plt+0x96c91c> │ │ │ │ + ldr r7, [pc, #60] @ 978e68 <__cxa_atexit@plt+0x96c8ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 978ea8 <__cxa_atexit@plt+0x96c92c> │ │ │ │ + ldr r7, [pc, #36] @ 978e78 <__cxa_atexit@plt+0x96c8fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ - cmneq lr, #208, 6 @ 0x40000003 │ │ │ │ - cmneq lr, #204, 6 @ 0x30000003 │ │ │ │ + cmneq lr, #0, 8 │ │ │ │ + cmneq lr, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ - cmneq lr, #28, 8 @ 0x1c000000 │ │ │ │ - cmneq lr, #24, 8 @ 0x18000000 │ │ │ │ - cmpeq r8, #88, 20 @ 0x58000 │ │ │ │ + cmneq lr, #76, 8 @ 0x4c000000 │ │ │ │ + cmneq lr, #72, 8 @ 0x48000000 │ │ │ │ + cmpeq r8, #136, 20 @ 0x88000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 978f08 <__cxa_atexit@plt+0x96c98c> │ │ │ │ - ldr r2, [pc, #128] @ 978f58 <__cxa_atexit@plt+0x96c9dc> │ │ │ │ + bne 978ed8 <__cxa_atexit@plt+0x96c95c> │ │ │ │ + ldr r2, [pc, #128] @ 978f28 <__cxa_atexit@plt+0x96c9ac> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 978f40 <__cxa_atexit@plt+0x96c9c4> │ │ │ │ - ldr r3, [pc, #112] @ 978f5c <__cxa_atexit@plt+0x96c9e0> │ │ │ │ + beq 978f10 <__cxa_atexit@plt+0x96c994> │ │ │ │ + ldr r3, [pc, #112] @ 978f2c <__cxa_atexit@plt+0x96c9b0> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #104] @ 978f60 <__cxa_atexit@plt+0x96c9e4> │ │ │ │ + ldr r7, [pc, #104] @ 978f30 <__cxa_atexit@plt+0x96c9b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 978f4c <__cxa_atexit@plt+0x96c9d0> │ │ │ │ + ldr r2, [pc, #60] @ 978f1c <__cxa_atexit@plt+0x96c9a0> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 978f40 <__cxa_atexit@plt+0x96c9c4> │ │ │ │ - ldr r3, [pc, #44] @ 978f50 <__cxa_atexit@plt+0x96c9d4> │ │ │ │ + beq 978f10 <__cxa_atexit@plt+0x96c994> │ │ │ │ + ldr r3, [pc, #44] @ 978f20 <__cxa_atexit@plt+0x96c9a4> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 978f54 <__cxa_atexit@plt+0x96c9d8> │ │ │ │ + ldr r7, [pc, #36] @ 978f24 <__cxa_atexit@plt+0x96c9a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq lr, #252, 4 @ 0xc000000f │ │ │ │ - cmneq lr, #248, 4 @ 0x8000000f │ │ │ │ + cmneq lr, #44, 6 @ 0xb0000000 │ │ │ │ + cmneq lr, #40, 6 @ 0xa0000000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #56, 6 @ 0xe0000000 │ │ │ │ - cmneq lr, #52, 6 @ 0xd0000000 │ │ │ │ + cmneq lr, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq lr, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 978f98 <__cxa_atexit@plt+0x96ca1c> │ │ │ │ + ldr r2, [pc, #36] @ 978f68 <__cxa_atexit@plt+0x96c9ec> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 978f9c <__cxa_atexit@plt+0x96ca20> │ │ │ │ + ldr r3, [pc, #24] @ 978f6c <__cxa_atexit@plt+0x96c9f0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #3 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #172, 4 @ 0xc000000a │ │ │ │ - cmneq lr, #168, 4 @ 0x8000000a │ │ │ │ + cmneq lr, #220, 4 @ 0xc000000d │ │ │ │ + cmneq lr, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 978fd4 <__cxa_atexit@plt+0x96ca58> │ │ │ │ + ldr r2, [pc, #36] @ 978fa4 <__cxa_atexit@plt+0x96ca28> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 978fd8 <__cxa_atexit@plt+0x96ca5c> │ │ │ │ + ldr r3, [pc, #24] @ 978fa8 <__cxa_atexit@plt+0x96ca2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #108, 4 @ 0xc0000006 │ │ │ │ - cmneq lr, #104, 4 @ 0x80000006 │ │ │ │ + cmneq lr, #156, 4 @ 0xc0000009 │ │ │ │ + cmneq lr, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97909c <__cxa_atexit@plt+0x96cb20> │ │ │ │ - ldr r2, [pc, #176] @ 9790ac <__cxa_atexit@plt+0x96cb30> │ │ │ │ + bhi 97906c <__cxa_atexit@plt+0x96caf0> │ │ │ │ + ldr r2, [pc, #176] @ 97907c <__cxa_atexit@plt+0x96cb00> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 979044 <__cxa_atexit@plt+0x96cac8> │ │ │ │ + beq 979014 <__cxa_atexit@plt+0x96ca98> │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 979054 <__cxa_atexit@plt+0x96cad8> │ │ │ │ - ldr r2, [pc, #152] @ 9790bc <__cxa_atexit@plt+0x96cb40> │ │ │ │ + bne 979024 <__cxa_atexit@plt+0x96caa8> │ │ │ │ + ldr r2, [pc, #152] @ 97908c <__cxa_atexit@plt+0x96cb10> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 97908c <__cxa_atexit@plt+0x96cb10> │ │ │ │ - ldr r7, [pc, #136] @ 9790c0 <__cxa_atexit@plt+0x96cb44> │ │ │ │ + beq 97905c <__cxa_atexit@plt+0x96cae0> │ │ │ │ + ldr r7, [pc, #136] @ 979090 <__cxa_atexit@plt+0x96cb14> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 9790b0 <__cxa_atexit@plt+0x96cb34> │ │ │ │ + ldr r2, [pc, #84] @ 979080 <__cxa_atexit@plt+0x96cb04> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 97908c <__cxa_atexit@plt+0x96cb10> │ │ │ │ - ldr r2, [pc, #68] @ 9790b4 <__cxa_atexit@plt+0x96cb38> │ │ │ │ + beq 97905c <__cxa_atexit@plt+0x96cae0> │ │ │ │ + ldr r2, [pc, #68] @ 979084 <__cxa_atexit@plt+0x96cb08> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 9790b8 <__cxa_atexit@plt+0x96cb3c> │ │ │ │ + ldr r7, [pc, #60] @ 979088 <__cxa_atexit@plt+0x96cb0c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9790c4 <__cxa_atexit@plt+0x96cb48> │ │ │ │ + ldr r7, [pc, #32] @ 979094 <__cxa_atexit@plt+0x96cb18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - cmneq lr, #40, 30 @ 0xa0 │ │ │ │ - cmneq lr, #36, 30 @ 0x90 │ │ │ │ + cmneq lr, #88, 30 @ 0x160 │ │ │ │ + cmneq lr, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq lr, #104, 30 @ 0x1a0 │ │ │ │ - cmpeq r8, #60, 16 @ 0x3c0000 │ │ │ │ + cmneq lr, #152, 30 @ 0x260 │ │ │ │ + cmpeq r8, #108, 16 @ 0x6c0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 979114 <__cxa_atexit@plt+0x96cb98> │ │ │ │ - ldr r2, [pc, #112] @ 979164 <__cxa_atexit@plt+0x96cbe8> │ │ │ │ + bne 9790e4 <__cxa_atexit@plt+0x96cb68> │ │ │ │ + ldr r2, [pc, #112] @ 979134 <__cxa_atexit@plt+0x96cbb8> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 97914c <__cxa_atexit@plt+0x96cbd0> │ │ │ │ - ldr r7, [pc, #96] @ 979168 <__cxa_atexit@plt+0x96cbec> │ │ │ │ + beq 97911c <__cxa_atexit@plt+0x96cba0> │ │ │ │ + ldr r7, [pc, #96] @ 979138 <__cxa_atexit@plt+0x96cbbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 979158 <__cxa_atexit@plt+0x96cbdc> │ │ │ │ + ldr r2, [pc, #60] @ 979128 <__cxa_atexit@plt+0x96cbac> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 97914c <__cxa_atexit@plt+0x96cbd0> │ │ │ │ - ldr r3, [pc, #44] @ 97915c <__cxa_atexit@plt+0x96cbe0> │ │ │ │ + beq 97911c <__cxa_atexit@plt+0x96cba0> │ │ │ │ + ldr r3, [pc, #44] @ 97912c <__cxa_atexit@plt+0x96cbb0> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 979160 <__cxa_atexit@plt+0x96cbe4> │ │ │ │ + ldr r7, [pc, #36] @ 979130 <__cxa_atexit@plt+0x96cbb4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq lr, #104, 28 @ 0x680 │ │ │ │ - cmneq lr, #100, 28 @ 0x640 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ cmneq lr, #152, 28 @ 0x980 │ │ │ │ + cmneq lr, #148, 28 @ 0x940 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmneq lr, #200, 28 @ 0xc80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 979188 <__cxa_atexit@plt+0x96cc0c> │ │ │ │ + ldr r7, [pc, #12] @ 979158 <__cxa_atexit@plt+0x96cbdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #36, 28 @ 0x240 │ │ │ │ + cmneq lr, #84, 28 @ 0x540 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 9791c0 <__cxa_atexit@plt+0x96cc44> │ │ │ │ + ldr r2, [pc, #36] @ 979190 <__cxa_atexit@plt+0x96cc14> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 9791c4 <__cxa_atexit@plt+0x96cc48> │ │ │ │ + ldr r3, [pc, #24] @ 979194 <__cxa_atexit@plt+0x96cc18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #248, 26 @ 0x3e00 │ │ │ │ - cmneq lr, #244, 26 @ 0x3d00 │ │ │ │ + cmneq lr, #40, 28 @ 0x280 │ │ │ │ + cmneq lr, #36, 28 @ 0x240 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 979258 <__cxa_atexit@plt+0x96ccdc> │ │ │ │ - ldr r2, [pc, #128] @ 979268 <__cxa_atexit@plt+0x96ccec> │ │ │ │ + bhi 979228 <__cxa_atexit@plt+0x96ccac> │ │ │ │ + ldr r2, [pc, #128] @ 979238 <__cxa_atexit@plt+0x96ccbc> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 97922c <__cxa_atexit@plt+0x96ccb0> │ │ │ │ + beq 9791fc <__cxa_atexit@plt+0x96cc80> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97923c <__cxa_atexit@plt+0x96ccc0> │ │ │ │ - ldr r3, [pc, #96] @ 97926c <__cxa_atexit@plt+0x96ccf0> │ │ │ │ + bne 97920c <__cxa_atexit@plt+0x96cc90> │ │ │ │ + ldr r3, [pc, #96] @ 97923c <__cxa_atexit@plt+0x96ccc0> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 979248 <__cxa_atexit@plt+0x96cccc> │ │ │ │ - ldr r7, [pc, #80] @ 979270 <__cxa_atexit@plt+0x96ccf4> │ │ │ │ + beq 979218 <__cxa_atexit@plt+0x96cc9c> │ │ │ │ + ldr r7, [pc, #80] @ 979240 <__cxa_atexit@plt+0x96ccc4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ @@ -2470708,3324 +2470696,3324 @@ │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 979274 <__cxa_atexit@plt+0x96ccf8> │ │ │ │ + ldr r7, [pc, #20] @ 979244 <__cxa_atexit@plt+0x96ccc8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #16, 20 @ 0x10000 │ │ │ │ - cmpeq r8, #132, 12 @ 0x8400000 │ │ │ │ + cmneq lr, #64, 20 @ 0x40000 │ │ │ │ + cmpeq r8, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9792c0 <__cxa_atexit@plt+0x96cd44> │ │ │ │ - ldr r2, [pc, #60] @ 9792dc <__cxa_atexit@plt+0x96cd60> │ │ │ │ + bne 979290 <__cxa_atexit@plt+0x96cd14> │ │ │ │ + ldr r2, [pc, #60] @ 9792ac <__cxa_atexit@plt+0x96cd30> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 9792d0 <__cxa_atexit@plt+0x96cd54> │ │ │ │ - ldr r7, [pc, #44] @ 9792e0 <__cxa_atexit@plt+0x96cd64> │ │ │ │ + beq 9792a0 <__cxa_atexit@plt+0x96cd24> │ │ │ │ + ldr r7, [pc, #44] @ 9792b0 <__cxa_atexit@plt+0x96cd34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq lr, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq lr, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 979300 <__cxa_atexit@plt+0x96cd84> │ │ │ │ + ldr r7, [pc, #12] @ 9792d0 <__cxa_atexit@plt+0x96cd54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #60, 18 @ 0xf0000 │ │ │ │ + cmneq lr, #108, 18 @ 0x1b0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9793c4 <__cxa_atexit@plt+0x96ce48> │ │ │ │ - ldr r2, [pc, #176] @ 9793d4 <__cxa_atexit@plt+0x96ce58> │ │ │ │ + bhi 979394 <__cxa_atexit@plt+0x96ce18> │ │ │ │ + ldr r2, [pc, #176] @ 9793a4 <__cxa_atexit@plt+0x96ce28> │ │ │ │ mov r7, r5 │ │ │ │ str r9, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r8, #3 │ │ │ │ - beq 97936c <__cxa_atexit@plt+0x96cdf0> │ │ │ │ + beq 97933c <__cxa_atexit@plt+0x96cdc0> │ │ │ │ and r3, r9, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97937c <__cxa_atexit@plt+0x96ce00> │ │ │ │ - ldr r2, [pc, #152] @ 9793e4 <__cxa_atexit@plt+0x96ce68> │ │ │ │ + bne 97934c <__cxa_atexit@plt+0x96cdd0> │ │ │ │ + ldr r2, [pc, #152] @ 9793b4 <__cxa_atexit@plt+0x96ce38> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 9793b4 <__cxa_atexit@plt+0x96ce38> │ │ │ │ - ldr r7, [pc, #136] @ 9793e8 <__cxa_atexit@plt+0x96ce6c> │ │ │ │ + beq 979384 <__cxa_atexit@plt+0x96ce08> │ │ │ │ + ldr r7, [pc, #136] @ 9793b8 <__cxa_atexit@plt+0x96ce3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #84] @ 9793d8 <__cxa_atexit@plt+0x96ce5c> │ │ │ │ + ldr r2, [pc, #84] @ 9793a8 <__cxa_atexit@plt+0x96ce2c> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ - beq 9793b4 <__cxa_atexit@plt+0x96ce38> │ │ │ │ - ldr r2, [pc, #68] @ 9793dc <__cxa_atexit@plt+0x96ce60> │ │ │ │ + beq 979384 <__cxa_atexit@plt+0x96ce08> │ │ │ │ + ldr r2, [pc, #68] @ 9793ac <__cxa_atexit@plt+0x96ce30> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #60] @ 9793e0 <__cxa_atexit@plt+0x96ce64> │ │ │ │ + ldr r7, [pc, #60] @ 9793b0 <__cxa_atexit@plt+0x96ce34> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r2, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9793ec <__cxa_atexit@plt+0x96ce70> │ │ │ │ + ldr r7, [pc, #32] @ 9793bc <__cxa_atexit@plt+0x96ce40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - cmneq lr, #0, 24 │ │ │ │ - cmneq lr, #252, 22 @ 0x3f000 │ │ │ │ + cmneq lr, #48, 24 @ 0x3000 │ │ │ │ + cmneq lr, #44, 24 @ 0x2c00 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq lr, #64, 24 @ 0x4000 │ │ │ │ - cmpeq r8, #28, 10 @ 0x7000000 │ │ │ │ + cmneq lr, #112, 24 @ 0x7000 │ │ │ │ + cmpeq r8, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ and r1, r7, #3 │ │ │ │ - bne 97943c <__cxa_atexit@plt+0x96cec0> │ │ │ │ - ldr r2, [pc, #112] @ 97948c <__cxa_atexit@plt+0x96cf10> │ │ │ │ + bne 97940c <__cxa_atexit@plt+0x96ce90> │ │ │ │ + ldr r2, [pc, #112] @ 97945c <__cxa_atexit@plt+0x96cee0> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 979474 <__cxa_atexit@plt+0x96cef8> │ │ │ │ - ldr r7, [pc, #96] @ 979490 <__cxa_atexit@plt+0x96cf14> │ │ │ │ + beq 979444 <__cxa_atexit@plt+0x96cec8> │ │ │ │ + ldr r7, [pc, #96] @ 979460 <__cxa_atexit@plt+0x96cee4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #60] @ 979480 <__cxa_atexit@plt+0x96cf04> │ │ │ │ + ldr r2, [pc, #60] @ 979450 <__cxa_atexit@plt+0x96ced4> │ │ │ │ cmp r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 979474 <__cxa_atexit@plt+0x96cef8> │ │ │ │ - ldr r3, [pc, #44] @ 979484 <__cxa_atexit@plt+0x96cf08> │ │ │ │ + beq 979444 <__cxa_atexit@plt+0x96cec8> │ │ │ │ + ldr r3, [pc, #44] @ 979454 <__cxa_atexit@plt+0x96ced8> │ │ │ │ cmp r1, #2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #36] @ 979488 <__cxa_atexit@plt+0x96cf0c> │ │ │ │ + ldr r7, [pc, #36] @ 979458 <__cxa_atexit@plt+0x96cedc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ addeq r7, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq lr, #64, 22 @ 0x10000 │ │ │ │ - cmneq lr, #60, 22 @ 0xf000 │ │ │ │ - andeq r0, r0, r8, ror r0 │ │ │ │ cmneq lr, #112, 22 @ 0x1c000 │ │ │ │ + cmneq lr, #108, 22 @ 0x1b000 │ │ │ │ + andeq r0, r0, r8, ror r0 │ │ │ │ + cmneq lr, #160, 22 @ 0x28000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 9794b0 <__cxa_atexit@plt+0x96cf34> │ │ │ │ + ldr r7, [pc, #12] @ 979480 <__cxa_atexit@plt+0x96cf04> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #252, 20 @ 0xfc000 │ │ │ │ + cmneq lr, #44, 22 @ 0xb000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 9794e8 <__cxa_atexit@plt+0x96cf6c> │ │ │ │ + ldr r2, [pc, #36] @ 9794b8 <__cxa_atexit@plt+0x96cf3c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 9794ec <__cxa_atexit@plt+0x96cf70> │ │ │ │ + ldr r3, [pc, #24] @ 9794bc <__cxa_atexit@plt+0x96cf40> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #208, 20 @ 0xd0000 │ │ │ │ - cmneq lr, #204, 20 @ 0xcc000 │ │ │ │ + cmneq lr, #0, 22 │ │ │ │ + cmneq lr, #252, 20 @ 0xfc000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r7 │ │ │ │ - b 978bcc <__cxa_atexit@plt+0x96c650> │ │ │ │ + b 978b9c <__cxa_atexit@plt+0x96c620> │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97959c <__cxa_atexit@plt+0x96d020> │ │ │ │ - ldr r2, [pc, #128] @ 9795ac <__cxa_atexit@plt+0x96d030> │ │ │ │ + bhi 97956c <__cxa_atexit@plt+0x96cff0> │ │ │ │ + ldr r2, [pc, #128] @ 97957c <__cxa_atexit@plt+0x96d000> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4] │ │ │ │ ands r2, r9, #3 │ │ │ │ - beq 979554 <__cxa_atexit@plt+0x96cfd8> │ │ │ │ + beq 979524 <__cxa_atexit@plt+0x96cfa8> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 979564 <__cxa_atexit@plt+0x96cfe8> │ │ │ │ + bne 979534 <__cxa_atexit@plt+0x96cfb8> │ │ │ │ bic r7, r8, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #68] @ 9795b0 <__cxa_atexit@plt+0x96d034> │ │ │ │ + ldr r3, [pc, #68] @ 979580 <__cxa_atexit@plt+0x96d004> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 97958c <__cxa_atexit@plt+0x96d010> │ │ │ │ - ldr r7, [pc, #52] @ 9795b4 <__cxa_atexit@plt+0x96d038> │ │ │ │ + beq 97955c <__cxa_atexit@plt+0x96cfe0> │ │ │ │ + ldr r7, [pc, #52] @ 979584 <__cxa_atexit@plt+0x96d008> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9795b8 <__cxa_atexit@plt+0x96d03c> │ │ │ │ + ldr r7, [pc, #20] @ 979588 <__cxa_atexit@plt+0x96d00c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmneq lr, #180, 12 @ 0xb400000 │ │ │ │ - cmpeq r8, #76, 6 @ 0x30000001 │ │ │ │ + cmneq lr, #228, 12 @ 0xe400000 │ │ │ │ + cmpeq r8, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ and r2, r2, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9795ec <__cxa_atexit@plt+0x96d070> │ │ │ │ + bne 9795bc <__cxa_atexit@plt+0x96d040> │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #44] @ 979620 <__cxa_atexit@plt+0x96d0a4> │ │ │ │ + ldr r2, [pc, #44] @ 9795f0 <__cxa_atexit@plt+0x96d074> │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ - beq 979614 <__cxa_atexit@plt+0x96d098> │ │ │ │ - ldr r7, [pc, #28] @ 979624 <__cxa_atexit@plt+0x96d0a8> │ │ │ │ + beq 9795e4 <__cxa_atexit@plt+0x96d068> │ │ │ │ + ldr r7, [pc, #28] @ 9795f4 <__cxa_atexit@plt+0x96d078> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq lr, #44, 12 @ 0x2c00000 │ │ │ │ + cmneq lr, #92, 12 @ 0x5c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r7, [pc, #12] @ 979644 <__cxa_atexit@plt+0x96d0c8> │ │ │ │ + ldr r7, [pc, #12] @ 979614 <__cxa_atexit@plt+0x96d098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #252, 10 @ 0x3f000000 │ │ │ │ - cmpeq r8, #204, 4 @ 0xc000000c │ │ │ │ + cmneq lr, #44, 12 @ 0x2c00000 │ │ │ │ + cmpeq r8, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 979698 <__cxa_atexit@plt+0x96d11c> │ │ │ │ - ldr r3, [pc, #60] @ 9796a8 <__cxa_atexit@plt+0x96d12c> │ │ │ │ + bhi 979668 <__cxa_atexit@plt+0x96d0ec> │ │ │ │ + ldr r3, [pc, #60] @ 979678 <__cxa_atexit@plt+0x96d0fc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ - beq 979688 <__cxa_atexit@plt+0x96d10c> │ │ │ │ + beq 979658 <__cxa_atexit@plt+0x96d0dc> │ │ │ │ ldr r3, [r8, #3] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b a56400 <__cxa_atexit@plt+0xa49e84> │ │ │ │ + b a563d0 <__cxa_atexit@plt+0xa49e54> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9796ac <__cxa_atexit@plt+0x96d130> │ │ │ │ + ldr r7, [pc, #12] @ 97967c <__cxa_atexit@plt+0x96d100> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq r8, #136, 4 @ 0x80000008 │ │ │ │ - cmpeq r8, #104, 4 @ 0x80000006 │ │ │ │ + cmpeq r8, #184, 4 @ 0x8000000b │ │ │ │ + cmpeq r8, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ - b a56400 <__cxa_atexit@plt+0xa49e84> │ │ │ │ + b a563d0 <__cxa_atexit@plt+0xa49e54> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97972c <__cxa_atexit@plt+0x96d1b0> │ │ │ │ - ldr r3, [pc, #80] @ 97973c <__cxa_atexit@plt+0x96d1c0> │ │ │ │ + bhi 9796fc <__cxa_atexit@plt+0x96d180> │ │ │ │ + ldr r3, [pc, #80] @ 97970c <__cxa_atexit@plt+0x96d190> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 97971c <__cxa_atexit@plt+0x96d1a0> │ │ │ │ - ldr r2, [pc, #64] @ 979740 <__cxa_atexit@plt+0x96d1c4> │ │ │ │ + beq 9796ec <__cxa_atexit@plt+0x96d170> │ │ │ │ + ldr r2, [pc, #64] @ 979710 <__cxa_atexit@plt+0x96d194> │ │ │ │ cmp r3, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r7, [pc, #56] @ 979744 <__cxa_atexit@plt+0x96d1c8> │ │ │ │ + ldr r7, [pc, #56] @ 979714 <__cxa_atexit@plt+0x96d198> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r2, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 979748 <__cxa_atexit@plt+0x96d1cc> │ │ │ │ + ldr r7, [pc, #20] @ 979718 <__cxa_atexit@plt+0x96d19c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq lr, #200, 8 @ 0xc8000000 │ │ │ │ - cmneq lr, #212, 8 @ 0xd4000000 │ │ │ │ - cmpeq r8, #252, 2 @ 0x3f │ │ │ │ + cmneq lr, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq lr, #4, 10 @ 0x1000000 │ │ │ │ + cmpeq r8, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 979780 <__cxa_atexit@plt+0x96d204> │ │ │ │ + ldr r2, [pc, #36] @ 979750 <__cxa_atexit@plt+0x96d1d4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 979784 <__cxa_atexit@plt+0x96d208> │ │ │ │ + ldr r3, [pc, #24] @ 979754 <__cxa_atexit@plt+0x96d1d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #104, 8 @ 0x68000000 │ │ │ │ - cmneq lr, #116, 8 @ 0x74000000 │ │ │ │ - cmpeq r8, #188, 2 @ 0x2f │ │ │ │ + cmneq lr, #152, 8 @ 0x98000000 │ │ │ │ + cmneq lr, #164, 8 @ 0xa4000000 │ │ │ │ + cmpeq r8, #236, 2 @ 0x3b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9797cc <__cxa_atexit@plt+0x96d250> │ │ │ │ - ldr r7, [pc, #48] @ 9797dc <__cxa_atexit@plt+0x96d260> │ │ │ │ + bhi 97979c <__cxa_atexit@plt+0x96d220> │ │ │ │ + ldr r7, [pc, #48] @ 9797ac <__cxa_atexit@plt+0x96d230> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 9797c0 <__cxa_atexit@plt+0x96d244> │ │ │ │ + beq 979790 <__cxa_atexit@plt+0x96d214> │ │ │ │ mov r7, r8 │ │ │ │ - b 9797f0 <__cxa_atexit@plt+0x96d274> │ │ │ │ + b 9797c0 <__cxa_atexit@plt+0x96d244> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9797e0 <__cxa_atexit@plt+0x96d264> │ │ │ │ + ldr r7, [pc, #12] @ 9797b0 <__cxa_atexit@plt+0x96d234> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r8, #136, 2 @ 0x22 │ │ │ │ - cmpeq r8, #100, 2 │ │ │ │ + cmpeq r8, #184, 2 @ 0x2e │ │ │ │ + cmpeq r8, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 979828 <__cxa_atexit@plt+0x96d2ac> │ │ │ │ + beq 9797f8 <__cxa_atexit@plt+0x96d27c> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 979848 <__cxa_atexit@plt+0x96d2cc> │ │ │ │ - ldr r3, [pc, #88] @ 97986c <__cxa_atexit@plt+0x96d2f0> │ │ │ │ + bne 979818 <__cxa_atexit@plt+0x96d29c> │ │ │ │ + ldr r3, [pc, #88] @ 97983c <__cxa_atexit@plt+0x96d2c0> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97985c <__cxa_atexit@plt+0x96d2e0> │ │ │ │ - b 97987c <__cxa_atexit@plt+0x96d300> │ │ │ │ - ldr r3, [pc, #56] @ 979868 <__cxa_atexit@plt+0x96d2ec> │ │ │ │ + beq 97982c <__cxa_atexit@plt+0x96d2b0> │ │ │ │ + b 97984c <__cxa_atexit@plt+0x96d2d0> │ │ │ │ + ldr r3, [pc, #56] @ 979838 <__cxa_atexit@plt+0x96d2bc> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97985c <__cxa_atexit@plt+0x96d2e0> │ │ │ │ - b 979d60 <__cxa_atexit@plt+0x96d7e4> │ │ │ │ - ldr r7, [pc, #20] @ 979864 <__cxa_atexit@plt+0x96d2e8> │ │ │ │ + beq 97982c <__cxa_atexit@plt+0x96d2b0> │ │ │ │ + b 979d30 <__cxa_atexit@plt+0x96d7b4> │ │ │ │ + ldr r7, [pc, #20] @ 979834 <__cxa_atexit@plt+0x96d2b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #76, 14 @ 0x1300000 │ │ │ │ + cmneq lr, #124, 14 @ 0x1f00000 │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r8, #192 @ 0xc0 │ │ │ │ + cmpeq r8, #240 @ 0xf0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 9798e0 <__cxa_atexit@plt+0x96d364> │ │ │ │ + beq 9798b0 <__cxa_atexit@plt+0x96d334> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97991c <__cxa_atexit@plt+0x96d3a0> │ │ │ │ + bne 9798ec <__cxa_atexit@plt+0x96d370> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 979958 <__cxa_atexit@plt+0x96d3dc> │ │ │ │ - ldr r7, [pc, #360] @ 979a14 <__cxa_atexit@plt+0x96d498> │ │ │ │ + bne 979928 <__cxa_atexit@plt+0x96d3ac> │ │ │ │ + ldr r7, [pc, #360] @ 9799e4 <__cxa_atexit@plt+0x96d468> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #352] @ 979a18 <__cxa_atexit@plt+0x96d49c> │ │ │ │ + ldr r7, [pc, #352] @ 9799e8 <__cxa_atexit@plt+0x96d46c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9799cc <__cxa_atexit@plt+0x96d450> │ │ │ │ + beq 97999c <__cxa_atexit@plt+0x96d420> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9799d4 <__cxa_atexit@plt+0x96d458> │ │ │ │ - ldr r3, [pc, #324] @ 979a1c <__cxa_atexit@plt+0x96d4a0> │ │ │ │ + bne 9799a4 <__cxa_atexit@plt+0x96d428> │ │ │ │ + ldr r3, [pc, #324] @ 9799ec <__cxa_atexit@plt+0x96d470> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 979990 <__cxa_atexit@plt+0x96d414> │ │ │ │ - ldr r7, [pc, #276] @ 9799fc <__cxa_atexit@plt+0x96d480> │ │ │ │ + b 979960 <__cxa_atexit@plt+0x96d3e4> │ │ │ │ + ldr r7, [pc, #276] @ 9799cc <__cxa_atexit@plt+0x96d450> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #268] @ 979a00 <__cxa_atexit@plt+0x96d484> │ │ │ │ + ldr r7, [pc, #268] @ 9799d0 <__cxa_atexit@plt+0x96d454> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9799cc <__cxa_atexit@plt+0x96d450> │ │ │ │ + beq 97999c <__cxa_atexit@plt+0x96d420> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9799d4 <__cxa_atexit@plt+0x96d458> │ │ │ │ - ldr r3, [pc, #240] @ 979a04 <__cxa_atexit@plt+0x96d488> │ │ │ │ + bne 9799a4 <__cxa_atexit@plt+0x96d428> │ │ │ │ + ldr r3, [pc, #240] @ 9799d4 <__cxa_atexit@plt+0x96d458> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 979990 <__cxa_atexit@plt+0x96d414> │ │ │ │ - ldr r7, [pc, #196] @ 9799e8 <__cxa_atexit@plt+0x96d46c> │ │ │ │ + b 979960 <__cxa_atexit@plt+0x96d3e4> │ │ │ │ + ldr r7, [pc, #196] @ 9799b8 <__cxa_atexit@plt+0x96d43c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #188] @ 9799ec <__cxa_atexit@plt+0x96d470> │ │ │ │ + ldr r7, [pc, #188] @ 9799bc <__cxa_atexit@plt+0x96d440> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9799cc <__cxa_atexit@plt+0x96d450> │ │ │ │ + beq 97999c <__cxa_atexit@plt+0x96d420> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9799d4 <__cxa_atexit@plt+0x96d458> │ │ │ │ - ldr r3, [pc, #160] @ 9799f0 <__cxa_atexit@plt+0x96d474> │ │ │ │ + bne 9799a4 <__cxa_atexit@plt+0x96d428> │ │ │ │ + ldr r3, [pc, #160] @ 9799c0 <__cxa_atexit@plt+0x96d444> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 979990 <__cxa_atexit@plt+0x96d414> │ │ │ │ - ldr r7, [pc, #168] @ 979a08 <__cxa_atexit@plt+0x96d48c> │ │ │ │ + b 979960 <__cxa_atexit@plt+0x96d3e4> │ │ │ │ + ldr r7, [pc, #168] @ 9799d8 <__cxa_atexit@plt+0x96d45c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #160] @ 979a0c <__cxa_atexit@plt+0x96d490> │ │ │ │ + ldr r7, [pc, #160] @ 9799dc <__cxa_atexit@plt+0x96d460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9799cc <__cxa_atexit@plt+0x96d450> │ │ │ │ + beq 97999c <__cxa_atexit@plt+0x96d420> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9799d4 <__cxa_atexit@plt+0x96d458> │ │ │ │ - ldr r3, [pc, #132] @ 979a10 <__cxa_atexit@plt+0x96d494> │ │ │ │ + bne 9799a4 <__cxa_atexit@plt+0x96d428> │ │ │ │ + ldr r3, [pc, #132] @ 9799e0 <__cxa_atexit@plt+0x96d464> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9799cc <__cxa_atexit@plt+0x96d450> │ │ │ │ + beq 97999c <__cxa_atexit@plt+0x96d420> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #72] @ 9799f4 <__cxa_atexit@plt+0x96d478> │ │ │ │ + ldr r3, [pc, #72] @ 9799c4 <__cxa_atexit@plt+0x96d448> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #68] @ 9799f8 <__cxa_atexit@plt+0x96d47c> │ │ │ │ + ldr r2, [pc, #68] @ 9799c8 <__cxa_atexit@plt+0x96d44c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 979a20 <__cxa_atexit@plt+0x96d4a4> │ │ │ │ + ldr r7, [pc, #68] @ 9799f0 <__cxa_atexit@plt+0x96d474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ - cmneq lr, #104, 4 @ 0x80000006 │ │ │ │ + cmneq lr, #152, 4 @ 0x80000009 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - cmneq lr, #244, 10 @ 0x3d000000 │ │ │ │ - cmneq lr, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq lr, #36, 12 @ 0x2400000 │ │ │ │ + cmneq lr, #24, 12 @ 0x1800000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #168, 4 @ 0x8000000a │ │ │ │ + cmneq lr, #216, 4 @ 0x8000000d │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - cmneq lr, #52, 4 @ 0x40000003 │ │ │ │ + cmneq lr, #100, 4 @ 0x40000006 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - cmneq lr, #236, 4 @ 0xc000000e │ │ │ │ + cmneq lr, #28, 6 @ 0x70000000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #192, 10 @ 0x30000000 │ │ │ │ + cmneq lr, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 979a84 <__cxa_atexit@plt+0x96d508> │ │ │ │ - ldr r3, [pc, #92] @ 979aa0 <__cxa_atexit@plt+0x96d524> │ │ │ │ + bne 979a54 <__cxa_atexit@plt+0x96d4d8> │ │ │ │ + ldr r3, [pc, #92] @ 979a70 <__cxa_atexit@plt+0x96d4f4> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 979a98 <__cxa_atexit@plt+0x96d51c> │ │ │ │ + beq 979a68 <__cxa_atexit@plt+0x96d4ec> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 979aa4 <__cxa_atexit@plt+0x96d528> │ │ │ │ + ldr r3, [pc, #64] @ 979a74 <__cxa_atexit@plt+0x96d4f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 979aa8 <__cxa_atexit@plt+0x96d52c> │ │ │ │ + ldr r2, [pc, #60] @ 979a78 <__cxa_atexit@plt+0x96d4fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 979aac <__cxa_atexit@plt+0x96d530> │ │ │ │ + ldr r7, [pc, #32] @ 979a7c <__cxa_atexit@plt+0x96d500> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #60, 10 @ 0xf000000 │ │ │ │ - cmneq lr, #48, 10 @ 0xc000000 │ │ │ │ - cmneq lr, #16, 10 @ 0x4000000 │ │ │ │ + cmneq lr, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq lr, #96, 10 @ 0x18000000 │ │ │ │ + cmneq lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 979ae8 <__cxa_atexit@plt+0x96d56c> │ │ │ │ + ldr r3, [pc, #32] @ 979ab8 <__cxa_atexit@plt+0x96d53c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 979aec <__cxa_atexit@plt+0x96d570> │ │ │ │ + ldr r2, [pc, #28] @ 979abc <__cxa_atexit@plt+0x96d540> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #216, 8 @ 0xd8000000 │ │ │ │ - cmneq lr, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq lr, #8, 10 @ 0x2000000 │ │ │ │ + cmneq lr, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 979b50 <__cxa_atexit@plt+0x96d5d4> │ │ │ │ - ldr r3, [pc, #92] @ 979b6c <__cxa_atexit@plt+0x96d5f0> │ │ │ │ + bne 979b20 <__cxa_atexit@plt+0x96d5a4> │ │ │ │ + ldr r3, [pc, #92] @ 979b3c <__cxa_atexit@plt+0x96d5c0> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 979b64 <__cxa_atexit@plt+0x96d5e8> │ │ │ │ + beq 979b34 <__cxa_atexit@plt+0x96d5b8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 979b70 <__cxa_atexit@plt+0x96d5f4> │ │ │ │ + ldr r3, [pc, #64] @ 979b40 <__cxa_atexit@plt+0x96d5c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 979b74 <__cxa_atexit@plt+0x96d5f8> │ │ │ │ + ldr r2, [pc, #60] @ 979b44 <__cxa_atexit@plt+0x96d5c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 979b78 <__cxa_atexit@plt+0x96d5fc> │ │ │ │ + ldr r7, [pc, #32] @ 979b48 <__cxa_atexit@plt+0x96d5cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #112, 8 @ 0x70000000 │ │ │ │ - cmneq lr, #100, 8 @ 0x64000000 │ │ │ │ - cmneq lr, #68, 8 @ 0x44000000 │ │ │ │ + cmneq lr, #160, 8 @ 0xa0000000 │ │ │ │ + cmneq lr, #148, 8 @ 0x94000000 │ │ │ │ + cmneq lr, #116, 8 @ 0x74000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 979bb4 <__cxa_atexit@plt+0x96d638> │ │ │ │ + ldr r3, [pc, #32] @ 979b84 <__cxa_atexit@plt+0x96d608> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 979bb8 <__cxa_atexit@plt+0x96d63c> │ │ │ │ + ldr r2, [pc, #28] @ 979b88 <__cxa_atexit@plt+0x96d60c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #12, 8 @ 0xc000000 │ │ │ │ - cmneq lr, #0, 8 │ │ │ │ + cmneq lr, #60, 8 @ 0x3c000000 │ │ │ │ + cmneq lr, #48, 8 @ 0x30000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 979c1c <__cxa_atexit@plt+0x96d6a0> │ │ │ │ - ldr r3, [pc, #92] @ 979c38 <__cxa_atexit@plt+0x96d6bc> │ │ │ │ + bne 979bec <__cxa_atexit@plt+0x96d670> │ │ │ │ + ldr r3, [pc, #92] @ 979c08 <__cxa_atexit@plt+0x96d68c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 979c30 <__cxa_atexit@plt+0x96d6b4> │ │ │ │ + beq 979c00 <__cxa_atexit@plt+0x96d684> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 979c3c <__cxa_atexit@plt+0x96d6c0> │ │ │ │ + ldr r3, [pc, #64] @ 979c0c <__cxa_atexit@plt+0x96d690> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 979c40 <__cxa_atexit@plt+0x96d6c4> │ │ │ │ + ldr r2, [pc, #60] @ 979c10 <__cxa_atexit@plt+0x96d694> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 979c44 <__cxa_atexit@plt+0x96d6c8> │ │ │ │ + ldr r7, [pc, #32] @ 979c14 <__cxa_atexit@plt+0x96d698> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #164, 6 @ 0x90000002 │ │ │ │ - cmneq lr, #152, 6 @ 0x60000002 │ │ │ │ - cmneq lr, #120, 6 @ 0xe0000001 │ │ │ │ + cmneq lr, #212, 6 @ 0x50000003 │ │ │ │ + cmneq lr, #200, 6 @ 0x20000003 │ │ │ │ + cmneq lr, #168, 6 @ 0xa0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 979c80 <__cxa_atexit@plt+0x96d704> │ │ │ │ + ldr r3, [pc, #32] @ 979c50 <__cxa_atexit@plt+0x96d6d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 979c84 <__cxa_atexit@plt+0x96d708> │ │ │ │ + ldr r2, [pc, #28] @ 979c54 <__cxa_atexit@plt+0x96d6d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #64, 6 │ │ │ │ - cmneq lr, #52, 6 @ 0xd0000000 │ │ │ │ + cmneq lr, #112, 6 @ 0xc0000001 │ │ │ │ + cmneq lr, #100, 6 @ 0x90000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 979ce8 <__cxa_atexit@plt+0x96d76c> │ │ │ │ - ldr r3, [pc, #92] @ 979d04 <__cxa_atexit@plt+0x96d788> │ │ │ │ + bne 979cb8 <__cxa_atexit@plt+0x96d73c> │ │ │ │ + ldr r3, [pc, #92] @ 979cd4 <__cxa_atexit@plt+0x96d758> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 979cfc <__cxa_atexit@plt+0x96d780> │ │ │ │ + beq 979ccc <__cxa_atexit@plt+0x96d750> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 979d08 <__cxa_atexit@plt+0x96d78c> │ │ │ │ + ldr r3, [pc, #64] @ 979cd8 <__cxa_atexit@plt+0x96d75c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 979d0c <__cxa_atexit@plt+0x96d790> │ │ │ │ + ldr r2, [pc, #60] @ 979cdc <__cxa_atexit@plt+0x96d760> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 979d10 <__cxa_atexit@plt+0x96d794> │ │ │ │ + ldr r7, [pc, #32] @ 979ce0 <__cxa_atexit@plt+0x96d764> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #216, 4 @ 0x8000000d │ │ │ │ - cmneq lr, #204, 4 @ 0xc000000c │ │ │ │ - cmneq lr, #172, 4 @ 0xc000000a │ │ │ │ + cmneq lr, #8, 6 @ 0x20000000 │ │ │ │ + cmneq lr, #252, 4 @ 0xc000000f │ │ │ │ + cmneq lr, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 979d4c <__cxa_atexit@plt+0x96d7d0> │ │ │ │ + ldr r3, [pc, #32] @ 979d1c <__cxa_atexit@plt+0x96d7a0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 979d50 <__cxa_atexit@plt+0x96d7d4> │ │ │ │ + ldr r2, [pc, #28] @ 979d20 <__cxa_atexit@plt+0x96d7a4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #116, 4 @ 0x40000007 │ │ │ │ - cmneq lr, #104, 4 @ 0x80000006 │ │ │ │ - cmppeq r7, #244, 22 @ p-variant is OBSOLETE @ 0x3d000 │ │ │ │ + cmneq lr, #164, 4 @ 0x4000000a │ │ │ │ + cmneq lr, #152, 4 @ 0x80000009 │ │ │ │ + cmppeq r7, #36, 24 @ p-variant is OBSOLETE @ 0x2400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 979d8c <__cxa_atexit@plt+0x96d810> │ │ │ │ + beq 979d5c <__cxa_atexit@plt+0x96d7e0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 979dd8 <__cxa_atexit@plt+0x96d85c> │ │ │ │ - ldr r3, [pc, #136] @ 979e08 <__cxa_atexit@plt+0x96d88c> │ │ │ │ + bne 979da8 <__cxa_atexit@plt+0x96d82c> │ │ │ │ + ldr r3, [pc, #136] @ 979dd8 <__cxa_atexit@plt+0x96d85c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r2, [pc, #104] @ 979dfc <__cxa_atexit@plt+0x96d880> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r2, [pc, #104] @ 979dcc <__cxa_atexit@plt+0x96d850> │ │ │ │ ldr r7, [r3, #23] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 979dec <__cxa_atexit@plt+0x96d870> │ │ │ │ + beq 979dbc <__cxa_atexit@plt+0x96d840> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #72] @ 979e00 <__cxa_atexit@plt+0x96d884> │ │ │ │ + ldr r3, [pc, #72] @ 979dd0 <__cxa_atexit@plt+0x96d854> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #68] @ 979e04 <__cxa_atexit@plt+0x96d888> │ │ │ │ + ldr r2, [pc, #68] @ 979dd4 <__cxa_atexit@plt+0x96d858> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 979df8 <__cxa_atexit@plt+0x96d87c> │ │ │ │ + ldr r7, [pc, #24] @ 979dc8 <__cxa_atexit@plt+0x96d84c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #188, 2 @ 0x2f │ │ │ │ + cmneq lr, #236, 2 @ 0x3b │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - cmneq lr, #232, 2 @ 0x3a │ │ │ │ - cmneq lr, #220, 2 @ 0x37 │ │ │ │ + cmneq lr, #24, 4 @ 0x80000001 │ │ │ │ + cmneq lr, #12, 4 @ 0xc0000000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmppeq r7, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ + cmppeq r7, #84, 22 @ p-variant is OBSOLETE @ 0x15000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 979e50 <__cxa_atexit@plt+0x96d8d4> │ │ │ │ + beq 979e20 <__cxa_atexit@plt+0x96d8a4> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 979e5c <__cxa_atexit@plt+0x96d8e0> │ │ │ │ - ldr r3, [pc, #64] @ 979e7c <__cxa_atexit@plt+0x96d900> │ │ │ │ + bne 979e2c <__cxa_atexit@plt+0x96d8b0> │ │ │ │ + ldr r3, [pc, #64] @ 979e4c <__cxa_atexit@plt+0x96d8d0> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 979e70 <__cxa_atexit@plt+0x96d8f4> │ │ │ │ - b 979e8c <__cxa_atexit@plt+0x96d910> │ │ │ │ + beq 979e40 <__cxa_atexit@plt+0x96d8c4> │ │ │ │ + b 979e5c <__cxa_atexit@plt+0x96d8e0> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9d4bb0 <__cxa_atexit@plt+0x9c8634> │ │ │ │ - ldr r7, [pc, #20] @ 979e78 <__cxa_atexit@plt+0x96d8fc> │ │ │ │ + b 9d4b80 <__cxa_atexit@plt+0x9c8604> │ │ │ │ + ldr r7, [pc, #20] @ 979e48 <__cxa_atexit@plt+0x96d8cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #56, 2 │ │ │ │ + cmneq lr, #104, 2 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmppeq r7, #176, 20 @ p-variant is OBSOLETE @ 0xb0000 │ │ │ │ + cmppeq r7, #224, 20 @ p-variant is OBSOLETE @ 0xe0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 979ef0 <__cxa_atexit@plt+0x96d974> │ │ │ │ + beq 979ec0 <__cxa_atexit@plt+0x96d944> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 979f2c <__cxa_atexit@plt+0x96d9b0> │ │ │ │ + bne 979efc <__cxa_atexit@plt+0x96d980> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 979f68 <__cxa_atexit@plt+0x96d9ec> │ │ │ │ - ldr r7, [pc, #360] @ 97a024 <__cxa_atexit@plt+0x96daa8> │ │ │ │ + bne 979f38 <__cxa_atexit@plt+0x96d9bc> │ │ │ │ + ldr r7, [pc, #360] @ 979ff4 <__cxa_atexit@plt+0x96da78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #352] @ 97a028 <__cxa_atexit@plt+0x96daac> │ │ │ │ + ldr r7, [pc, #352] @ 979ff8 <__cxa_atexit@plt+0x96da7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 979fdc <__cxa_atexit@plt+0x96da60> │ │ │ │ + beq 979fac <__cxa_atexit@plt+0x96da30> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 979fe4 <__cxa_atexit@plt+0x96da68> │ │ │ │ - ldr r3, [pc, #324] @ 97a02c <__cxa_atexit@plt+0x96dab0> │ │ │ │ + bne 979fb4 <__cxa_atexit@plt+0x96da38> │ │ │ │ + ldr r3, [pc, #324] @ 979ffc <__cxa_atexit@plt+0x96da80> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 979fa0 <__cxa_atexit@plt+0x96da24> │ │ │ │ - ldr r7, [pc, #276] @ 97a00c <__cxa_atexit@plt+0x96da90> │ │ │ │ + b 979f70 <__cxa_atexit@plt+0x96d9f4> │ │ │ │ + ldr r7, [pc, #276] @ 979fdc <__cxa_atexit@plt+0x96da60> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #268] @ 97a010 <__cxa_atexit@plt+0x96da94> │ │ │ │ + ldr r7, [pc, #268] @ 979fe0 <__cxa_atexit@plt+0x96da64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 979fdc <__cxa_atexit@plt+0x96da60> │ │ │ │ + beq 979fac <__cxa_atexit@plt+0x96da30> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 979fe4 <__cxa_atexit@plt+0x96da68> │ │ │ │ - ldr r3, [pc, #240] @ 97a014 <__cxa_atexit@plt+0x96da98> │ │ │ │ + bne 979fb4 <__cxa_atexit@plt+0x96da38> │ │ │ │ + ldr r3, [pc, #240] @ 979fe4 <__cxa_atexit@plt+0x96da68> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 979fa0 <__cxa_atexit@plt+0x96da24> │ │ │ │ - ldr r7, [pc, #196] @ 979ff8 <__cxa_atexit@plt+0x96da7c> │ │ │ │ + b 979f70 <__cxa_atexit@plt+0x96d9f4> │ │ │ │ + ldr r7, [pc, #196] @ 979fc8 <__cxa_atexit@plt+0x96da4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #188] @ 979ffc <__cxa_atexit@plt+0x96da80> │ │ │ │ + ldr r7, [pc, #188] @ 979fcc <__cxa_atexit@plt+0x96da50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 979fdc <__cxa_atexit@plt+0x96da60> │ │ │ │ + beq 979fac <__cxa_atexit@plt+0x96da30> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 979fe4 <__cxa_atexit@plt+0x96da68> │ │ │ │ - ldr r3, [pc, #160] @ 97a000 <__cxa_atexit@plt+0x96da84> │ │ │ │ + bne 979fb4 <__cxa_atexit@plt+0x96da38> │ │ │ │ + ldr r3, [pc, #160] @ 979fd0 <__cxa_atexit@plt+0x96da54> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 979fa0 <__cxa_atexit@plt+0x96da24> │ │ │ │ - ldr r7, [pc, #168] @ 97a018 <__cxa_atexit@plt+0x96da9c> │ │ │ │ + b 979f70 <__cxa_atexit@plt+0x96d9f4> │ │ │ │ + ldr r7, [pc, #168] @ 979fe8 <__cxa_atexit@plt+0x96da6c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #160] @ 97a01c <__cxa_atexit@plt+0x96daa0> │ │ │ │ + ldr r7, [pc, #160] @ 979fec <__cxa_atexit@plt+0x96da70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 979fdc <__cxa_atexit@plt+0x96da60> │ │ │ │ + beq 979fac <__cxa_atexit@plt+0x96da30> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 979fe4 <__cxa_atexit@plt+0x96da68> │ │ │ │ - ldr r3, [pc, #132] @ 97a020 <__cxa_atexit@plt+0x96daa4> │ │ │ │ + bne 979fb4 <__cxa_atexit@plt+0x96da38> │ │ │ │ + ldr r3, [pc, #132] @ 979ff0 <__cxa_atexit@plt+0x96da74> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 979fdc <__cxa_atexit@plt+0x96da60> │ │ │ │ + beq 979fac <__cxa_atexit@plt+0x96da30> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #72] @ 97a004 <__cxa_atexit@plt+0x96da88> │ │ │ │ + ldr r3, [pc, #72] @ 979fd4 <__cxa_atexit@plt+0x96da58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #68] @ 97a008 <__cxa_atexit@plt+0x96da8c> │ │ │ │ + ldr r2, [pc, #68] @ 979fd8 <__cxa_atexit@plt+0x96da5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 97a030 <__cxa_atexit@plt+0x96dab4> │ │ │ │ + ldr r7, [pc, #68] @ 97a000 <__cxa_atexit@plt+0x96da84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ - cmneq lr, #88, 24 @ 0x5800 │ │ │ │ + cmneq lr, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - cmneq lr, #228, 30 @ 0x390 │ │ │ │ - cmneq lr, #216, 30 @ 0x360 │ │ │ │ + cmneq lr, #20 │ │ │ │ + cmneq lr, #8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #152, 24 @ 0x9800 │ │ │ │ + cmneq lr, #200, 24 @ 0xc800 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - cmneq lr, #36, 24 @ 0x2400 │ │ │ │ + cmneq lr, #84, 24 @ 0x5400 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - cmneq lr, #220, 24 @ 0xdc00 │ │ │ │ + cmneq lr, #12, 26 @ 0x300 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #176, 30 @ 0x2c0 │ │ │ │ + cmneq lr, #224, 30 @ 0x380 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a094 <__cxa_atexit@plt+0x96db18> │ │ │ │ - ldr r3, [pc, #92] @ 97a0b0 <__cxa_atexit@plt+0x96db34> │ │ │ │ + bne 97a064 <__cxa_atexit@plt+0x96dae8> │ │ │ │ + ldr r3, [pc, #92] @ 97a080 <__cxa_atexit@plt+0x96db04> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a0a8 <__cxa_atexit@plt+0x96db2c> │ │ │ │ + beq 97a078 <__cxa_atexit@plt+0x96dafc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97a0b4 <__cxa_atexit@plt+0x96db38> │ │ │ │ + ldr r3, [pc, #64] @ 97a084 <__cxa_atexit@plt+0x96db08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97a0b8 <__cxa_atexit@plt+0x96db3c> │ │ │ │ + ldr r2, [pc, #60] @ 97a088 <__cxa_atexit@plt+0x96db0c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97a0bc <__cxa_atexit@plt+0x96db40> │ │ │ │ + ldr r7, [pc, #32] @ 97a08c <__cxa_atexit@plt+0x96db10> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #44, 30 @ 0xb0 │ │ │ │ - cmneq lr, #32, 30 @ 0x80 │ │ │ │ - cmneq lr, #0, 30 │ │ │ │ + cmneq lr, #92, 30 @ 0x170 │ │ │ │ + cmneq lr, #80, 30 @ 0x140 │ │ │ │ + cmneq lr, #48, 30 @ 0xc0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97a0f8 <__cxa_atexit@plt+0x96db7c> │ │ │ │ + ldr r3, [pc, #32] @ 97a0c8 <__cxa_atexit@plt+0x96db4c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97a0fc <__cxa_atexit@plt+0x96db80> │ │ │ │ + ldr r2, [pc, #28] @ 97a0cc <__cxa_atexit@plt+0x96db50> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #200, 28 @ 0xc80 │ │ │ │ - cmneq lr, #188, 28 @ 0xbc0 │ │ │ │ + cmneq lr, #248, 28 @ 0xf80 │ │ │ │ + cmneq lr, #236, 28 @ 0xec0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a160 <__cxa_atexit@plt+0x96dbe4> │ │ │ │ - ldr r3, [pc, #92] @ 97a17c <__cxa_atexit@plt+0x96dc00> │ │ │ │ + bne 97a130 <__cxa_atexit@plt+0x96dbb4> │ │ │ │ + ldr r3, [pc, #92] @ 97a14c <__cxa_atexit@plt+0x96dbd0> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a174 <__cxa_atexit@plt+0x96dbf8> │ │ │ │ + beq 97a144 <__cxa_atexit@plt+0x96dbc8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97a180 <__cxa_atexit@plt+0x96dc04> │ │ │ │ + ldr r3, [pc, #64] @ 97a150 <__cxa_atexit@plt+0x96dbd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97a184 <__cxa_atexit@plt+0x96dc08> │ │ │ │ + ldr r2, [pc, #60] @ 97a154 <__cxa_atexit@plt+0x96dbd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97a188 <__cxa_atexit@plt+0x96dc0c> │ │ │ │ + ldr r7, [pc, #32] @ 97a158 <__cxa_atexit@plt+0x96dbdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #96, 28 @ 0x600 │ │ │ │ - cmneq lr, #84, 28 @ 0x540 │ │ │ │ - cmneq lr, #52, 28 @ 0x340 │ │ │ │ + cmneq lr, #144, 28 @ 0x900 │ │ │ │ + cmneq lr, #132, 28 @ 0x840 │ │ │ │ + cmneq lr, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97a1c4 <__cxa_atexit@plt+0x96dc48> │ │ │ │ + ldr r3, [pc, #32] @ 97a194 <__cxa_atexit@plt+0x96dc18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97a1c8 <__cxa_atexit@plt+0x96dc4c> │ │ │ │ + ldr r2, [pc, #28] @ 97a198 <__cxa_atexit@plt+0x96dc1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #252, 26 @ 0x3f00 │ │ │ │ - cmneq lr, #240, 26 @ 0x3c00 │ │ │ │ + cmneq lr, #44, 28 @ 0x2c0 │ │ │ │ + cmneq lr, #32, 28 @ 0x200 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a22c <__cxa_atexit@plt+0x96dcb0> │ │ │ │ - ldr r3, [pc, #92] @ 97a248 <__cxa_atexit@plt+0x96dccc> │ │ │ │ + bne 97a1fc <__cxa_atexit@plt+0x96dc80> │ │ │ │ + ldr r3, [pc, #92] @ 97a218 <__cxa_atexit@plt+0x96dc9c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a240 <__cxa_atexit@plt+0x96dcc4> │ │ │ │ + beq 97a210 <__cxa_atexit@plt+0x96dc94> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97a24c <__cxa_atexit@plt+0x96dcd0> │ │ │ │ + ldr r3, [pc, #64] @ 97a21c <__cxa_atexit@plt+0x96dca0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97a250 <__cxa_atexit@plt+0x96dcd4> │ │ │ │ + ldr r2, [pc, #60] @ 97a220 <__cxa_atexit@plt+0x96dca4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97a254 <__cxa_atexit@plt+0x96dcd8> │ │ │ │ + ldr r7, [pc, #32] @ 97a224 <__cxa_atexit@plt+0x96dca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #148, 26 @ 0x2500 │ │ │ │ - cmneq lr, #136, 26 @ 0x2200 │ │ │ │ - cmneq lr, #104, 26 @ 0x1a00 │ │ │ │ + cmneq lr, #196, 26 @ 0x3100 │ │ │ │ + cmneq lr, #184, 26 @ 0x2e00 │ │ │ │ + cmneq lr, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97a290 <__cxa_atexit@plt+0x96dd14> │ │ │ │ + ldr r3, [pc, #32] @ 97a260 <__cxa_atexit@plt+0x96dce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97a294 <__cxa_atexit@plt+0x96dd18> │ │ │ │ + ldr r2, [pc, #28] @ 97a264 <__cxa_atexit@plt+0x96dce8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #48, 26 @ 0xc00 │ │ │ │ - cmneq lr, #36, 26 @ 0x900 │ │ │ │ + cmneq lr, #96, 26 @ 0x1800 │ │ │ │ + cmneq lr, #84, 26 @ 0x1500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a2f8 <__cxa_atexit@plt+0x96dd7c> │ │ │ │ - ldr r3, [pc, #92] @ 97a314 <__cxa_atexit@plt+0x96dd98> │ │ │ │ + bne 97a2c8 <__cxa_atexit@plt+0x96dd4c> │ │ │ │ + ldr r3, [pc, #92] @ 97a2e4 <__cxa_atexit@plt+0x96dd68> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a30c <__cxa_atexit@plt+0x96dd90> │ │ │ │ + beq 97a2dc <__cxa_atexit@plt+0x96dd60> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97a318 <__cxa_atexit@plt+0x96dd9c> │ │ │ │ + ldr r3, [pc, #64] @ 97a2e8 <__cxa_atexit@plt+0x96dd6c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97a31c <__cxa_atexit@plt+0x96dda0> │ │ │ │ + ldr r2, [pc, #60] @ 97a2ec <__cxa_atexit@plt+0x96dd70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97a320 <__cxa_atexit@plt+0x96dda4> │ │ │ │ + ldr r7, [pc, #32] @ 97a2f0 <__cxa_atexit@plt+0x96dd74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #200, 24 @ 0xc800 │ │ │ │ - cmneq lr, #188, 24 @ 0xbc00 │ │ │ │ - cmneq lr, #156, 24 @ 0x9c00 │ │ │ │ + cmneq lr, #248, 24 @ 0xf800 │ │ │ │ + cmneq lr, #236, 24 @ 0xec00 │ │ │ │ + cmneq lr, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97a35c <__cxa_atexit@plt+0x96dde0> │ │ │ │ + ldr r3, [pc, #32] @ 97a32c <__cxa_atexit@plt+0x96ddb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97a360 <__cxa_atexit@plt+0x96dde4> │ │ │ │ + ldr r2, [pc, #28] @ 97a330 <__cxa_atexit@plt+0x96ddb4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #100, 24 @ 0x6400 │ │ │ │ - cmneq lr, #88, 24 @ 0x5800 │ │ │ │ + cmneq lr, #148, 24 @ 0x9400 │ │ │ │ + cmneq lr, #136, 24 @ 0x8800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97a39c <__cxa_atexit@plt+0x96de20> │ │ │ │ + ldr r3, [pc, #32] @ 97a36c <__cxa_atexit@plt+0x96ddf0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97a3a0 <__cxa_atexit@plt+0x96de24> │ │ │ │ + ldr r2, [pc, #28] @ 97a370 <__cxa_atexit@plt+0x96ddf4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #36, 24 @ 0x2400 │ │ │ │ - cmneq lr, #24, 24 @ 0x1800 │ │ │ │ - cmppeq r7, #184, 10 @ p-variant is OBSOLETE @ 0x2e000000 │ │ │ │ + cmneq lr, #84, 24 @ 0x5400 │ │ │ │ + cmneq lr, #72, 24 @ 0x4800 │ │ │ │ + cmppeq r7, #232, 10 @ p-variant is OBSOLETE @ 0x3a000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97a404 <__cxa_atexit@plt+0x96de88> │ │ │ │ - ldr r7, [pc, #76] @ 97a414 <__cxa_atexit@plt+0x96de98> │ │ │ │ + bhi 97a3d4 <__cxa_atexit@plt+0x96de58> │ │ │ │ + ldr r7, [pc, #76] @ 97a3e4 <__cxa_atexit@plt+0x96de68> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 97a3f8 <__cxa_atexit@plt+0x96de7c> │ │ │ │ - ldr r7, [pc, #60] @ 97a418 <__cxa_atexit@plt+0x96de9c> │ │ │ │ + beq 97a3c8 <__cxa_atexit@plt+0x96de4c> │ │ │ │ + ldr r7, [pc, #60] @ 97a3e8 <__cxa_atexit@plt+0x96de6c> │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #48] @ 97a41c <__cxa_atexit@plt+0x96dea0> │ │ │ │ + ldr r7, [pc, #48] @ 97a3ec <__cxa_atexit@plt+0x96de70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b a74040 <__cxa_atexit@plt+0xa67ac4> │ │ │ │ + b a74010 <__cxa_atexit@plt+0xa67a94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97a420 <__cxa_atexit@plt+0x96dea4> │ │ │ │ + ldr r7, [pc, #20] @ 97a3f0 <__cxa_atexit@plt+0x96de74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, #40, 22 @ 0xa000 │ │ │ │ - cmppeq r7, #104, 10 @ p-variant is OBSOLETE @ 0x1a000000 │ │ │ │ - cmppeq r7, #60, 10 @ p-variant is OBSOLETE @ 0xf000000 │ │ │ │ + cmneq lr, #88, 22 @ 0x16000 │ │ │ │ + cmppeq r7, #152, 10 @ p-variant is OBSOLETE @ 0x26000000 │ │ │ │ + cmppeq r7, #108, 10 @ p-variant is OBSOLETE @ 0x1b000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 97a454 <__cxa_atexit@plt+0x96ded8> │ │ │ │ + ldr r3, [pc, #28] @ 97a424 <__cxa_atexit@plt+0x96dea8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 97a458 <__cxa_atexit@plt+0x96dedc> │ │ │ │ + ldr r3, [pc, #12] @ 97a428 <__cxa_atexit@plt+0x96deac> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a74040 <__cxa_atexit@plt+0xa67ac4> │ │ │ │ + b a74010 <__cxa_atexit@plt+0xa67a94> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, #200, 20 @ 0xc8000 │ │ │ │ - cmppeq r7, #236, 8 @ p-variant is OBSOLETE @ 0xec000000 │ │ │ │ + cmneq lr, #248, 20 @ 0xf8000 │ │ │ │ + cmppeq r7, #28, 10 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 97a48c <__cxa_atexit@plt+0x96df10> │ │ │ │ + ldr r3, [pc, #28] @ 97a45c <__cxa_atexit@plt+0x96dee0> │ │ │ │ mov r7, r8 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a484 <__cxa_atexit@plt+0x96df08> │ │ │ │ - b 97a49c <__cxa_atexit@plt+0x96df20> │ │ │ │ + beq 97a454 <__cxa_atexit@plt+0x96ded8> │ │ │ │ + b 97a46c <__cxa_atexit@plt+0x96def0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmppeq r7, #184, 8 @ p-variant is OBSOLETE @ 0xb8000000 │ │ │ │ + cmppeq r7, #232, 8 @ p-variant is OBSOLETE @ 0xe8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97a4d4 <__cxa_atexit@plt+0x96df58> │ │ │ │ + beq 97a4a4 <__cxa_atexit@plt+0x96df28> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 97a4f4 <__cxa_atexit@plt+0x96df78> │ │ │ │ - ldr r3, [pc, #88] @ 97a518 <__cxa_atexit@plt+0x96df9c> │ │ │ │ + bne 97a4c4 <__cxa_atexit@plt+0x96df48> │ │ │ │ + ldr r3, [pc, #88] @ 97a4e8 <__cxa_atexit@plt+0x96df6c> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a508 <__cxa_atexit@plt+0x96df8c> │ │ │ │ - b 97a528 <__cxa_atexit@plt+0x96dfac> │ │ │ │ - ldr r3, [pc, #56] @ 97a514 <__cxa_atexit@plt+0x96df98> │ │ │ │ + beq 97a4d8 <__cxa_atexit@plt+0x96df5c> │ │ │ │ + b 97a4f8 <__cxa_atexit@plt+0x96df7c> │ │ │ │ + ldr r3, [pc, #56] @ 97a4e4 <__cxa_atexit@plt+0x96df68> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97a508 <__cxa_atexit@plt+0x96df8c> │ │ │ │ - b 97aa0c <__cxa_atexit@plt+0x96e490> │ │ │ │ - ldr r7, [pc, #20] @ 97a510 <__cxa_atexit@plt+0x96df94> │ │ │ │ + beq 97a4d8 <__cxa_atexit@plt+0x96df5c> │ │ │ │ + b 97a9dc <__cxa_atexit@plt+0x96e460> │ │ │ │ + ldr r7, [pc, #20] @ 97a4e0 <__cxa_atexit@plt+0x96df64> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #160, 20 @ 0xa0000 │ │ │ │ + cmneq lr, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r4, lsr #10 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmppeq r7, #20, 8 @ p-variant is OBSOLETE @ 0x14000000 │ │ │ │ + cmppeq r7, #68, 8 @ p-variant is OBSOLETE @ 0x44000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97a58c <__cxa_atexit@plt+0x96e010> │ │ │ │ + beq 97a55c <__cxa_atexit@plt+0x96dfe0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97a5c8 <__cxa_atexit@plt+0x96e04c> │ │ │ │ + bne 97a598 <__cxa_atexit@plt+0x96e01c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 97a604 <__cxa_atexit@plt+0x96e088> │ │ │ │ - ldr r7, [pc, #360] @ 97a6c0 <__cxa_atexit@plt+0x96e144> │ │ │ │ + bne 97a5d4 <__cxa_atexit@plt+0x96e058> │ │ │ │ + ldr r7, [pc, #360] @ 97a690 <__cxa_atexit@plt+0x96e114> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #352] @ 97a6c4 <__cxa_atexit@plt+0x96e148> │ │ │ │ + ldr r7, [pc, #352] @ 97a694 <__cxa_atexit@plt+0x96e118> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97a678 <__cxa_atexit@plt+0x96e0fc> │ │ │ │ + beq 97a648 <__cxa_atexit@plt+0x96e0cc> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a680 <__cxa_atexit@plt+0x96e104> │ │ │ │ - ldr r3, [pc, #324] @ 97a6c8 <__cxa_atexit@plt+0x96e14c> │ │ │ │ + bne 97a650 <__cxa_atexit@plt+0x96e0d4> │ │ │ │ + ldr r3, [pc, #324] @ 97a698 <__cxa_atexit@plt+0x96e11c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97a63c <__cxa_atexit@plt+0x96e0c0> │ │ │ │ - ldr r7, [pc, #276] @ 97a6a8 <__cxa_atexit@plt+0x96e12c> │ │ │ │ + b 97a60c <__cxa_atexit@plt+0x96e090> │ │ │ │ + ldr r7, [pc, #276] @ 97a678 <__cxa_atexit@plt+0x96e0fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #268] @ 97a6ac <__cxa_atexit@plt+0x96e130> │ │ │ │ + ldr r7, [pc, #268] @ 97a67c <__cxa_atexit@plt+0x96e100> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97a678 <__cxa_atexit@plt+0x96e0fc> │ │ │ │ + beq 97a648 <__cxa_atexit@plt+0x96e0cc> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a680 <__cxa_atexit@plt+0x96e104> │ │ │ │ - ldr r3, [pc, #240] @ 97a6b0 <__cxa_atexit@plt+0x96e134> │ │ │ │ + bne 97a650 <__cxa_atexit@plt+0x96e0d4> │ │ │ │ + ldr r3, [pc, #240] @ 97a680 <__cxa_atexit@plt+0x96e104> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97a63c <__cxa_atexit@plt+0x96e0c0> │ │ │ │ - ldr r7, [pc, #196] @ 97a694 <__cxa_atexit@plt+0x96e118> │ │ │ │ + b 97a60c <__cxa_atexit@plt+0x96e090> │ │ │ │ + ldr r7, [pc, #196] @ 97a664 <__cxa_atexit@plt+0x96e0e8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #188] @ 97a698 <__cxa_atexit@plt+0x96e11c> │ │ │ │ + ldr r7, [pc, #188] @ 97a668 <__cxa_atexit@plt+0x96e0ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97a678 <__cxa_atexit@plt+0x96e0fc> │ │ │ │ + beq 97a648 <__cxa_atexit@plt+0x96e0cc> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a680 <__cxa_atexit@plt+0x96e104> │ │ │ │ - ldr r3, [pc, #160] @ 97a69c <__cxa_atexit@plt+0x96e120> │ │ │ │ + bne 97a650 <__cxa_atexit@plt+0x96e0d4> │ │ │ │ + ldr r3, [pc, #160] @ 97a66c <__cxa_atexit@plt+0x96e0f0> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97a63c <__cxa_atexit@plt+0x96e0c0> │ │ │ │ - ldr r7, [pc, #168] @ 97a6b4 <__cxa_atexit@plt+0x96e138> │ │ │ │ + b 97a60c <__cxa_atexit@plt+0x96e090> │ │ │ │ + ldr r7, [pc, #168] @ 97a684 <__cxa_atexit@plt+0x96e108> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #160] @ 97a6b8 <__cxa_atexit@plt+0x96e13c> │ │ │ │ + ldr r7, [pc, #160] @ 97a688 <__cxa_atexit@plt+0x96e10c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97a678 <__cxa_atexit@plt+0x96e0fc> │ │ │ │ + beq 97a648 <__cxa_atexit@plt+0x96e0cc> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a680 <__cxa_atexit@plt+0x96e104> │ │ │ │ - ldr r3, [pc, #132] @ 97a6bc <__cxa_atexit@plt+0x96e140> │ │ │ │ + bne 97a650 <__cxa_atexit@plt+0x96e0d4> │ │ │ │ + ldr r3, [pc, #132] @ 97a68c <__cxa_atexit@plt+0x96e110> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a678 <__cxa_atexit@plt+0x96e0fc> │ │ │ │ + beq 97a648 <__cxa_atexit@plt+0x96e0cc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #72] @ 97a6a0 <__cxa_atexit@plt+0x96e124> │ │ │ │ + ldr r3, [pc, #72] @ 97a670 <__cxa_atexit@plt+0x96e0f4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #68] @ 97a6a4 <__cxa_atexit@plt+0x96e128> │ │ │ │ + ldr r2, [pc, #68] @ 97a674 <__cxa_atexit@plt+0x96e0f8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 97a6cc <__cxa_atexit@plt+0x96e150> │ │ │ │ + ldr r7, [pc, #68] @ 97a69c <__cxa_atexit@plt+0x96e120> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ - cmneq lr, #188, 10 @ 0x2f000000 │ │ │ │ + cmneq lr, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - cmneq lr, #72, 18 @ 0x120000 │ │ │ │ - cmneq lr, #60, 18 @ 0xf0000 │ │ │ │ + cmneq lr, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq lr, #108, 18 @ 0x1b0000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #252, 10 @ 0x3f000000 │ │ │ │ + cmneq lr, #44, 12 @ 0x2c00000 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - cmneq lr, #136, 10 @ 0x22000000 │ │ │ │ + cmneq lr, #184, 10 @ 0x2e000000 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - cmneq lr, #64, 12 @ 0x4000000 │ │ │ │ + cmneq lr, #112, 12 @ 0x7000000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #20, 18 @ 0x50000 │ │ │ │ + cmneq lr, #68, 18 @ 0x110000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a730 <__cxa_atexit@plt+0x96e1b4> │ │ │ │ - ldr r3, [pc, #92] @ 97a74c <__cxa_atexit@plt+0x96e1d0> │ │ │ │ + bne 97a700 <__cxa_atexit@plt+0x96e184> │ │ │ │ + ldr r3, [pc, #92] @ 97a71c <__cxa_atexit@plt+0x96e1a0> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a744 <__cxa_atexit@plt+0x96e1c8> │ │ │ │ + beq 97a714 <__cxa_atexit@plt+0x96e198> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97a750 <__cxa_atexit@plt+0x96e1d4> │ │ │ │ + ldr r3, [pc, #64] @ 97a720 <__cxa_atexit@plt+0x96e1a4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97a754 <__cxa_atexit@plt+0x96e1d8> │ │ │ │ + ldr r2, [pc, #60] @ 97a724 <__cxa_atexit@plt+0x96e1a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97a758 <__cxa_atexit@plt+0x96e1dc> │ │ │ │ + ldr r7, [pc, #32] @ 97a728 <__cxa_atexit@plt+0x96e1ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #144, 16 @ 0x900000 │ │ │ │ - cmneq lr, #132, 16 @ 0x840000 │ │ │ │ - cmneq lr, #100, 16 @ 0x640000 │ │ │ │ + cmneq lr, #192, 16 @ 0xc00000 │ │ │ │ + cmneq lr, #180, 16 @ 0xb40000 │ │ │ │ + cmneq lr, #148, 16 @ 0x940000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97a794 <__cxa_atexit@plt+0x96e218> │ │ │ │ + ldr r3, [pc, #32] @ 97a764 <__cxa_atexit@plt+0x96e1e8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97a798 <__cxa_atexit@plt+0x96e21c> │ │ │ │ + ldr r2, [pc, #28] @ 97a768 <__cxa_atexit@plt+0x96e1ec> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #44, 16 @ 0x2c0000 │ │ │ │ - cmneq lr, #32, 16 @ 0x200000 │ │ │ │ + cmneq lr, #92, 16 @ 0x5c0000 │ │ │ │ + cmneq lr, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a7fc <__cxa_atexit@plt+0x96e280> │ │ │ │ - ldr r3, [pc, #92] @ 97a818 <__cxa_atexit@plt+0x96e29c> │ │ │ │ + bne 97a7cc <__cxa_atexit@plt+0x96e250> │ │ │ │ + ldr r3, [pc, #92] @ 97a7e8 <__cxa_atexit@plt+0x96e26c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a810 <__cxa_atexit@plt+0x96e294> │ │ │ │ + beq 97a7e0 <__cxa_atexit@plt+0x96e264> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97a81c <__cxa_atexit@plt+0x96e2a0> │ │ │ │ + ldr r3, [pc, #64] @ 97a7ec <__cxa_atexit@plt+0x96e270> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97a820 <__cxa_atexit@plt+0x96e2a4> │ │ │ │ + ldr r2, [pc, #60] @ 97a7f0 <__cxa_atexit@plt+0x96e274> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97a824 <__cxa_atexit@plt+0x96e2a8> │ │ │ │ + ldr r7, [pc, #32] @ 97a7f4 <__cxa_atexit@plt+0x96e278> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #196, 14 @ 0x3100000 │ │ │ │ - cmneq lr, #184, 14 @ 0x2e00000 │ │ │ │ - cmneq lr, #152, 14 @ 0x2600000 │ │ │ │ + cmneq lr, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq lr, #232, 14 @ 0x3a00000 │ │ │ │ + cmneq lr, #200, 14 @ 0x3200000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97a860 <__cxa_atexit@plt+0x96e2e4> │ │ │ │ + ldr r3, [pc, #32] @ 97a830 <__cxa_atexit@plt+0x96e2b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97a864 <__cxa_atexit@plt+0x96e2e8> │ │ │ │ + ldr r2, [pc, #28] @ 97a834 <__cxa_atexit@plt+0x96e2b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #96, 14 @ 0x1800000 │ │ │ │ - cmneq lr, #84, 14 @ 0x1500000 │ │ │ │ + cmneq lr, #144, 14 @ 0x2400000 │ │ │ │ + cmneq lr, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a8c8 <__cxa_atexit@plt+0x96e34c> │ │ │ │ - ldr r3, [pc, #92] @ 97a8e4 <__cxa_atexit@plt+0x96e368> │ │ │ │ + bne 97a898 <__cxa_atexit@plt+0x96e31c> │ │ │ │ + ldr r3, [pc, #92] @ 97a8b4 <__cxa_atexit@plt+0x96e338> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a8dc <__cxa_atexit@plt+0x96e360> │ │ │ │ + beq 97a8ac <__cxa_atexit@plt+0x96e330> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97a8e8 <__cxa_atexit@plt+0x96e36c> │ │ │ │ + ldr r3, [pc, #64] @ 97a8b8 <__cxa_atexit@plt+0x96e33c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97a8ec <__cxa_atexit@plt+0x96e370> │ │ │ │ + ldr r2, [pc, #60] @ 97a8bc <__cxa_atexit@plt+0x96e340> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97a8f0 <__cxa_atexit@plt+0x96e374> │ │ │ │ + ldr r7, [pc, #32] @ 97a8c0 <__cxa_atexit@plt+0x96e344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #248, 12 @ 0xf800000 │ │ │ │ - cmneq lr, #236, 12 @ 0xec00000 │ │ │ │ - cmneq lr, #204, 12 @ 0xcc00000 │ │ │ │ + cmneq lr, #40, 14 @ 0xa00000 │ │ │ │ + cmneq lr, #28, 14 @ 0x700000 │ │ │ │ + cmneq lr, #252, 12 @ 0xfc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97a92c <__cxa_atexit@plt+0x96e3b0> │ │ │ │ + ldr r3, [pc, #32] @ 97a8fc <__cxa_atexit@plt+0x96e380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97a930 <__cxa_atexit@plt+0x96e3b4> │ │ │ │ + ldr r2, [pc, #28] @ 97a900 <__cxa_atexit@plt+0x96e384> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #148, 12 @ 0x9400000 │ │ │ │ - cmneq lr, #136, 12 @ 0x8800000 │ │ │ │ + cmneq lr, #196, 12 @ 0xc400000 │ │ │ │ + cmneq lr, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97a994 <__cxa_atexit@plt+0x96e418> │ │ │ │ - ldr r3, [pc, #92] @ 97a9b0 <__cxa_atexit@plt+0x96e434> │ │ │ │ + bne 97a964 <__cxa_atexit@plt+0x96e3e8> │ │ │ │ + ldr r3, [pc, #92] @ 97a980 <__cxa_atexit@plt+0x96e404> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97a9a8 <__cxa_atexit@plt+0x96e42c> │ │ │ │ + beq 97a978 <__cxa_atexit@plt+0x96e3fc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97a9b4 <__cxa_atexit@plt+0x96e438> │ │ │ │ + ldr r3, [pc, #64] @ 97a984 <__cxa_atexit@plt+0x96e408> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97a9b8 <__cxa_atexit@plt+0x96e43c> │ │ │ │ + ldr r2, [pc, #60] @ 97a988 <__cxa_atexit@plt+0x96e40c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97a9bc <__cxa_atexit@plt+0x96e440> │ │ │ │ + ldr r7, [pc, #32] @ 97a98c <__cxa_atexit@plt+0x96e410> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #44, 12 @ 0x2c00000 │ │ │ │ - cmneq lr, #32, 12 @ 0x2000000 │ │ │ │ - cmneq lr, #0, 12 │ │ │ │ + cmneq lr, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq lr, #80, 12 @ 0x5000000 │ │ │ │ + cmneq lr, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97a9f8 <__cxa_atexit@plt+0x96e47c> │ │ │ │ + ldr r3, [pc, #32] @ 97a9c8 <__cxa_atexit@plt+0x96e44c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97a9fc <__cxa_atexit@plt+0x96e480> │ │ │ │ + ldr r2, [pc, #28] @ 97a9cc <__cxa_atexit@plt+0x96e450> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #200, 10 @ 0x32000000 │ │ │ │ - cmneq lr, #188, 10 @ 0x2f000000 │ │ │ │ - cmpeq r7, #72, 30 @ 0x120 │ │ │ │ + cmneq lr, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq lr, #236, 10 @ 0x3b000000 │ │ │ │ + cmpeq r7, #120, 30 @ 0x1e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 97aa38 <__cxa_atexit@plt+0x96e4bc> │ │ │ │ + beq 97aa08 <__cxa_atexit@plt+0x96e48c> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97aa84 <__cxa_atexit@plt+0x96e508> │ │ │ │ - ldr r3, [pc, #136] @ 97aab4 <__cxa_atexit@plt+0x96e538> │ │ │ │ + bne 97aa54 <__cxa_atexit@plt+0x96e4d8> │ │ │ │ + ldr r3, [pc, #136] @ 97aa84 <__cxa_atexit@plt+0x96e508> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r2, [pc, #104] @ 97aaa8 <__cxa_atexit@plt+0x96e52c> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r2, [pc, #104] @ 97aa78 <__cxa_atexit@plt+0x96e4fc> │ │ │ │ ldr r7, [r3, #23] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97aa98 <__cxa_atexit@plt+0x96e51c> │ │ │ │ + beq 97aa68 <__cxa_atexit@plt+0x96e4ec> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #72] @ 97aaac <__cxa_atexit@plt+0x96e530> │ │ │ │ + ldr r3, [pc, #72] @ 97aa7c <__cxa_atexit@plt+0x96e500> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #68] @ 97aab0 <__cxa_atexit@plt+0x96e534> │ │ │ │ + ldr r2, [pc, #68] @ 97aa80 <__cxa_atexit@plt+0x96e504> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97aaa4 <__cxa_atexit@plt+0x96e528> │ │ │ │ + ldr r7, [pc, #24] @ 97aa74 <__cxa_atexit@plt+0x96e4f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #16, 10 @ 0x4000000 │ │ │ │ + cmneq lr, #64, 10 @ 0x10000000 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - cmneq lr, #60, 10 @ 0xf000000 │ │ │ │ - cmneq lr, #48, 10 @ 0xc000000 │ │ │ │ + cmneq lr, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq lr, #96, 10 @ 0x18000000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq r7, #120, 28 @ 0x780 │ │ │ │ + cmpeq r7, #168, 28 @ 0xa80 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97aafc <__cxa_atexit@plt+0x96e580> │ │ │ │ + beq 97aacc <__cxa_atexit@plt+0x96e550> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 97ab08 <__cxa_atexit@plt+0x96e58c> │ │ │ │ - ldr r3, [pc, #64] @ 97ab28 <__cxa_atexit@plt+0x96e5ac> │ │ │ │ + bne 97aad8 <__cxa_atexit@plt+0x96e55c> │ │ │ │ + ldr r3, [pc, #64] @ 97aaf8 <__cxa_atexit@plt+0x96e57c> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97ab1c <__cxa_atexit@plt+0x96e5a0> │ │ │ │ - b 97ab38 <__cxa_atexit@plt+0x96e5bc> │ │ │ │ + beq 97aaec <__cxa_atexit@plt+0x96e570> │ │ │ │ + b 97ab08 <__cxa_atexit@plt+0x96e58c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 9d4bb0 <__cxa_atexit@plt+0x9c8634> │ │ │ │ - ldr r7, [pc, #20] @ 97ab24 <__cxa_atexit@plt+0x96e5a8> │ │ │ │ + b 9d4b80 <__cxa_atexit@plt+0x9c8604> │ │ │ │ + ldr r7, [pc, #20] @ 97aaf4 <__cxa_atexit@plt+0x96e578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #140, 8 @ 0x8c000000 │ │ │ │ + cmneq lr, #188, 8 @ 0xbc000000 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq r7, #4, 28 @ 0x40 │ │ │ │ + cmpeq r7, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97ab9c <__cxa_atexit@plt+0x96e620> │ │ │ │ + beq 97ab6c <__cxa_atexit@plt+0x96e5f0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97abd8 <__cxa_atexit@plt+0x96e65c> │ │ │ │ + bne 97aba8 <__cxa_atexit@plt+0x96e62c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 97ac14 <__cxa_atexit@plt+0x96e698> │ │ │ │ - ldr r7, [pc, #360] @ 97acd0 <__cxa_atexit@plt+0x96e754> │ │ │ │ + bne 97abe4 <__cxa_atexit@plt+0x96e668> │ │ │ │ + ldr r7, [pc, #360] @ 97aca0 <__cxa_atexit@plt+0x96e724> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #352] @ 97acd4 <__cxa_atexit@plt+0x96e758> │ │ │ │ + ldr r7, [pc, #352] @ 97aca4 <__cxa_atexit@plt+0x96e728> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97ac88 <__cxa_atexit@plt+0x96e70c> │ │ │ │ + beq 97ac58 <__cxa_atexit@plt+0x96e6dc> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97ac90 <__cxa_atexit@plt+0x96e714> │ │ │ │ - ldr r3, [pc, #324] @ 97acd8 <__cxa_atexit@plt+0x96e75c> │ │ │ │ + bne 97ac60 <__cxa_atexit@plt+0x96e6e4> │ │ │ │ + ldr r3, [pc, #324] @ 97aca8 <__cxa_atexit@plt+0x96e72c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97ac4c <__cxa_atexit@plt+0x96e6d0> │ │ │ │ - ldr r7, [pc, #276] @ 97acb8 <__cxa_atexit@plt+0x96e73c> │ │ │ │ + b 97ac1c <__cxa_atexit@plt+0x96e6a0> │ │ │ │ + ldr r7, [pc, #276] @ 97ac88 <__cxa_atexit@plt+0x96e70c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #268] @ 97acbc <__cxa_atexit@plt+0x96e740> │ │ │ │ + ldr r7, [pc, #268] @ 97ac8c <__cxa_atexit@plt+0x96e710> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97ac88 <__cxa_atexit@plt+0x96e70c> │ │ │ │ + beq 97ac58 <__cxa_atexit@plt+0x96e6dc> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97ac90 <__cxa_atexit@plt+0x96e714> │ │ │ │ - ldr r3, [pc, #240] @ 97acc0 <__cxa_atexit@plt+0x96e744> │ │ │ │ + bne 97ac60 <__cxa_atexit@plt+0x96e6e4> │ │ │ │ + ldr r3, [pc, #240] @ 97ac90 <__cxa_atexit@plt+0x96e714> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97ac4c <__cxa_atexit@plt+0x96e6d0> │ │ │ │ - ldr r7, [pc, #196] @ 97aca4 <__cxa_atexit@plt+0x96e728> │ │ │ │ + b 97ac1c <__cxa_atexit@plt+0x96e6a0> │ │ │ │ + ldr r7, [pc, #196] @ 97ac74 <__cxa_atexit@plt+0x96e6f8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #188] @ 97aca8 <__cxa_atexit@plt+0x96e72c> │ │ │ │ + ldr r7, [pc, #188] @ 97ac78 <__cxa_atexit@plt+0x96e6fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97ac88 <__cxa_atexit@plt+0x96e70c> │ │ │ │ + beq 97ac58 <__cxa_atexit@plt+0x96e6dc> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97ac90 <__cxa_atexit@plt+0x96e714> │ │ │ │ - ldr r3, [pc, #160] @ 97acac <__cxa_atexit@plt+0x96e730> │ │ │ │ + bne 97ac60 <__cxa_atexit@plt+0x96e6e4> │ │ │ │ + ldr r3, [pc, #160] @ 97ac7c <__cxa_atexit@plt+0x96e700> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97ac4c <__cxa_atexit@plt+0x96e6d0> │ │ │ │ - ldr r7, [pc, #168] @ 97acc4 <__cxa_atexit@plt+0x96e748> │ │ │ │ + b 97ac1c <__cxa_atexit@plt+0x96e6a0> │ │ │ │ + ldr r7, [pc, #168] @ 97ac94 <__cxa_atexit@plt+0x96e718> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #160] @ 97acc8 <__cxa_atexit@plt+0x96e74c> │ │ │ │ + ldr r7, [pc, #160] @ 97ac98 <__cxa_atexit@plt+0x96e71c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97ac88 <__cxa_atexit@plt+0x96e70c> │ │ │ │ + beq 97ac58 <__cxa_atexit@plt+0x96e6dc> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97ac90 <__cxa_atexit@plt+0x96e714> │ │ │ │ - ldr r3, [pc, #132] @ 97accc <__cxa_atexit@plt+0x96e750> │ │ │ │ + bne 97ac60 <__cxa_atexit@plt+0x96e6e4> │ │ │ │ + ldr r3, [pc, #132] @ 97ac9c <__cxa_atexit@plt+0x96e720> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97ac88 <__cxa_atexit@plt+0x96e70c> │ │ │ │ + beq 97ac58 <__cxa_atexit@plt+0x96e6dc> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #72] @ 97acb0 <__cxa_atexit@plt+0x96e734> │ │ │ │ + ldr r3, [pc, #72] @ 97ac80 <__cxa_atexit@plt+0x96e704> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #68] @ 97acb4 <__cxa_atexit@plt+0x96e738> │ │ │ │ + ldr r2, [pc, #68] @ 97ac84 <__cxa_atexit@plt+0x96e708> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 97acdc <__cxa_atexit@plt+0x96e760> │ │ │ │ + ldr r7, [pc, #68] @ 97acac <__cxa_atexit@plt+0x96e730> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ - cmneq lr, #172, 30 @ 0x2b0 │ │ │ │ + cmneq lr, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - cmneq lr, #56, 6 @ 0xe0000000 │ │ │ │ - cmneq lr, #44, 6 @ 0xb0000000 │ │ │ │ + cmneq lr, #104, 6 @ 0xa0000001 │ │ │ │ + cmneq lr, #92, 6 @ 0x70000001 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #236, 30 @ 0x3b0 │ │ │ │ + cmneq lr, #28 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - cmneq lr, #120, 30 @ 0x1e0 │ │ │ │ + cmneq lr, #168, 30 @ 0x2a0 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - cmneq lr, #48 @ 0x30 │ │ │ │ + cmneq lr, #96 @ 0x60 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #4, 6 @ 0x10000000 │ │ │ │ + cmneq lr, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97ad40 <__cxa_atexit@plt+0x96e7c4> │ │ │ │ - ldr r3, [pc, #92] @ 97ad5c <__cxa_atexit@plt+0x96e7e0> │ │ │ │ + bne 97ad10 <__cxa_atexit@plt+0x96e794> │ │ │ │ + ldr r3, [pc, #92] @ 97ad2c <__cxa_atexit@plt+0x96e7b0> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97ad54 <__cxa_atexit@plt+0x96e7d8> │ │ │ │ + beq 97ad24 <__cxa_atexit@plt+0x96e7a8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97ad60 <__cxa_atexit@plt+0x96e7e4> │ │ │ │ + ldr r3, [pc, #64] @ 97ad30 <__cxa_atexit@plt+0x96e7b4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97ad64 <__cxa_atexit@plt+0x96e7e8> │ │ │ │ + ldr r2, [pc, #60] @ 97ad34 <__cxa_atexit@plt+0x96e7b8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97ad68 <__cxa_atexit@plt+0x96e7ec> │ │ │ │ + ldr r7, [pc, #32] @ 97ad38 <__cxa_atexit@plt+0x96e7bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #128, 4 │ │ │ │ - cmneq lr, #116, 4 @ 0x40000007 │ │ │ │ - cmneq lr, #84, 4 @ 0x40000005 │ │ │ │ + cmneq lr, #176, 4 │ │ │ │ + cmneq lr, #164, 4 @ 0x4000000a │ │ │ │ + cmneq lr, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97ada4 <__cxa_atexit@plt+0x96e828> │ │ │ │ + ldr r3, [pc, #32] @ 97ad74 <__cxa_atexit@plt+0x96e7f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97ada8 <__cxa_atexit@plt+0x96e82c> │ │ │ │ + ldr r2, [pc, #28] @ 97ad78 <__cxa_atexit@plt+0x96e7fc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #28, 4 @ 0xc0000001 │ │ │ │ - cmneq lr, #16, 4 │ │ │ │ + cmneq lr, #76, 4 @ 0xc0000004 │ │ │ │ + cmneq lr, #64, 4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97ae0c <__cxa_atexit@plt+0x96e890> │ │ │ │ - ldr r3, [pc, #92] @ 97ae28 <__cxa_atexit@plt+0x96e8ac> │ │ │ │ + bne 97addc <__cxa_atexit@plt+0x96e860> │ │ │ │ + ldr r3, [pc, #92] @ 97adf8 <__cxa_atexit@plt+0x96e87c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97ae20 <__cxa_atexit@plt+0x96e8a4> │ │ │ │ + beq 97adf0 <__cxa_atexit@plt+0x96e874> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97ae2c <__cxa_atexit@plt+0x96e8b0> │ │ │ │ + ldr r3, [pc, #64] @ 97adfc <__cxa_atexit@plt+0x96e880> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97ae30 <__cxa_atexit@plt+0x96e8b4> │ │ │ │ + ldr r2, [pc, #60] @ 97ae00 <__cxa_atexit@plt+0x96e884> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97ae34 <__cxa_atexit@plt+0x96e8b8> │ │ │ │ + ldr r7, [pc, #32] @ 97ae04 <__cxa_atexit@plt+0x96e888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #180, 2 @ 0x2d │ │ │ │ - cmneq lr, #168, 2 @ 0x2a │ │ │ │ - cmneq lr, #136, 2 @ 0x22 │ │ │ │ + cmneq lr, #228, 2 @ 0x39 │ │ │ │ + cmneq lr, #216, 2 @ 0x36 │ │ │ │ + cmneq lr, #184, 2 @ 0x2e │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97ae70 <__cxa_atexit@plt+0x96e8f4> │ │ │ │ + ldr r3, [pc, #32] @ 97ae40 <__cxa_atexit@plt+0x96e8c4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97ae74 <__cxa_atexit@plt+0x96e8f8> │ │ │ │ + ldr r2, [pc, #28] @ 97ae44 <__cxa_atexit@plt+0x96e8c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #80, 2 │ │ │ │ - cmneq lr, #68, 2 │ │ │ │ + cmneq lr, #128, 2 │ │ │ │ + cmneq lr, #116, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97aed8 <__cxa_atexit@plt+0x96e95c> │ │ │ │ - ldr r3, [pc, #92] @ 97aef4 <__cxa_atexit@plt+0x96e978> │ │ │ │ + bne 97aea8 <__cxa_atexit@plt+0x96e92c> │ │ │ │ + ldr r3, [pc, #92] @ 97aec4 <__cxa_atexit@plt+0x96e948> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97aeec <__cxa_atexit@plt+0x96e970> │ │ │ │ + beq 97aebc <__cxa_atexit@plt+0x96e940> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97aef8 <__cxa_atexit@plt+0x96e97c> │ │ │ │ + ldr r3, [pc, #64] @ 97aec8 <__cxa_atexit@plt+0x96e94c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97aefc <__cxa_atexit@plt+0x96e980> │ │ │ │ + ldr r2, [pc, #60] @ 97aecc <__cxa_atexit@plt+0x96e950> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97af00 <__cxa_atexit@plt+0x96e984> │ │ │ │ + ldr r7, [pc, #32] @ 97aed0 <__cxa_atexit@plt+0x96e954> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #232 @ 0xe8 │ │ │ │ - cmneq lr, #220 @ 0xdc │ │ │ │ - cmneq lr, #188 @ 0xbc │ │ │ │ + cmneq lr, #24, 2 │ │ │ │ + cmneq lr, #12, 2 │ │ │ │ + cmneq lr, #236 @ 0xec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97af3c <__cxa_atexit@plt+0x96e9c0> │ │ │ │ + ldr r3, [pc, #32] @ 97af0c <__cxa_atexit@plt+0x96e990> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97af40 <__cxa_atexit@plt+0x96e9c4> │ │ │ │ + ldr r2, [pc, #28] @ 97af10 <__cxa_atexit@plt+0x96e994> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #132 @ 0x84 │ │ │ │ - cmneq lr, #120 @ 0x78 │ │ │ │ + cmneq lr, #180 @ 0xb4 │ │ │ │ + cmneq lr, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97afa4 <__cxa_atexit@plt+0x96ea28> │ │ │ │ - ldr r3, [pc, #92] @ 97afc0 <__cxa_atexit@plt+0x96ea44> │ │ │ │ + bne 97af74 <__cxa_atexit@plt+0x96e9f8> │ │ │ │ + ldr r3, [pc, #92] @ 97af90 <__cxa_atexit@plt+0x96ea14> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97afb8 <__cxa_atexit@plt+0x96ea3c> │ │ │ │ + beq 97af88 <__cxa_atexit@plt+0x96ea0c> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97afc4 <__cxa_atexit@plt+0x96ea48> │ │ │ │ + ldr r3, [pc, #64] @ 97af94 <__cxa_atexit@plt+0x96ea18> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97afc8 <__cxa_atexit@plt+0x96ea4c> │ │ │ │ + ldr r2, [pc, #60] @ 97af98 <__cxa_atexit@plt+0x96ea1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97afcc <__cxa_atexit@plt+0x96ea50> │ │ │ │ + ldr r7, [pc, #32] @ 97af9c <__cxa_atexit@plt+0x96ea20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #28 │ │ │ │ - cmneq lr, #16 │ │ │ │ - cmneq lr, #240, 30 @ 0x3c0 │ │ │ │ + cmneq lr, #76 @ 0x4c │ │ │ │ + cmneq lr, #64 @ 0x40 │ │ │ │ + cmneq lr, #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97b008 <__cxa_atexit@plt+0x96ea8c> │ │ │ │ + ldr r3, [pc, #32] @ 97afd8 <__cxa_atexit@plt+0x96ea5c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97b00c <__cxa_atexit@plt+0x96ea90> │ │ │ │ + ldr r2, [pc, #28] @ 97afdc <__cxa_atexit@plt+0x96ea60> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #184, 30 @ 0x2e0 │ │ │ │ - cmneq lr, #172, 30 @ 0x2b0 │ │ │ │ + cmneq lr, #232, 30 @ 0x3a0 │ │ │ │ + cmneq lr, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97b048 <__cxa_atexit@plt+0x96eacc> │ │ │ │ + ldr r3, [pc, #32] @ 97b018 <__cxa_atexit@plt+0x96ea9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97b04c <__cxa_atexit@plt+0x96ead0> │ │ │ │ + ldr r2, [pc, #28] @ 97b01c <__cxa_atexit@plt+0x96eaa0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #120, 30 @ 0x1e0 │ │ │ │ - cmneq lr, #108, 30 @ 0x1b0 │ │ │ │ - cmpeq r7, #28, 18 @ 0x70000 │ │ │ │ + cmneq lr, #168, 30 @ 0x2a0 │ │ │ │ + cmneq lr, #156, 30 @ 0x270 │ │ │ │ + cmpeq r7, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 97b098 <__cxa_atexit@plt+0x96eb1c> │ │ │ │ - ldr r7, [pc, #52] @ 97b0ac <__cxa_atexit@plt+0x96eb30> │ │ │ │ + bhi 97b068 <__cxa_atexit@plt+0x96eaec> │ │ │ │ + ldr r7, [pc, #52] @ 97b07c <__cxa_atexit@plt+0x96eb00> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 97b08c <__cxa_atexit@plt+0x96eb10> │ │ │ │ + beq 97b05c <__cxa_atexit@plt+0x96eae0> │ │ │ │ mov r7, r8 │ │ │ │ - b 97b0c0 <__cxa_atexit@plt+0x96eb44> │ │ │ │ + b 97b090 <__cxa_atexit@plt+0x96eb14> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97b0b0 <__cxa_atexit@plt+0x96eb34> │ │ │ │ + ldr r7, [pc, #16] @ 97b080 <__cxa_atexit@plt+0x96eb04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r7, #216, 16 @ 0xd80000 │ │ │ │ - cmpeq r7, #188, 16 @ 0xbc0000 │ │ │ │ + cmpeq r7, #8, 18 @ 0x20000 │ │ │ │ + cmpeq r7, #236, 16 @ 0xec0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 97b128 <__cxa_atexit@plt+0x96ebac> │ │ │ │ + beq 97b0f8 <__cxa_atexit@plt+0x96eb7c> │ │ │ │ cmp r2, #3 │ │ │ │ ldrne r8, [r7, #7] │ │ │ │ ldreq r8, [r7, #5] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97b134 <__cxa_atexit@plt+0x96ebb8> │ │ │ │ - ldr r7, [pc, #92] @ 97b148 <__cxa_atexit@plt+0x96ebcc> │ │ │ │ + bhi 97b104 <__cxa_atexit@plt+0x96eb88> │ │ │ │ + ldr r7, [pc, #92] @ 97b118 <__cxa_atexit@plt+0x96eb9c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 97b11c <__cxa_atexit@plt+0x96eba0> │ │ │ │ - ldr r7, [pc, #76] @ 97b14c <__cxa_atexit@plt+0x96ebd0> │ │ │ │ + beq 97b0ec <__cxa_atexit@plt+0x96eb70> │ │ │ │ + ldr r7, [pc, #76] @ 97b11c <__cxa_atexit@plt+0x96eba0> │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #64] @ 97b150 <__cxa_atexit@plt+0x96ebd4> │ │ │ │ + ldr r7, [pc, #64] @ 97b120 <__cxa_atexit@plt+0x96eba4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b a74040 <__cxa_atexit@plt+0xa67ac4> │ │ │ │ + b a74010 <__cxa_atexit@plt+0xa67a94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #6] │ │ │ │ cmp fp, r3 │ │ │ │ - bls 97b0e4 <__cxa_atexit@plt+0x96eb68> │ │ │ │ - ldr r7, [pc, #24] @ 97b154 <__cxa_atexit@plt+0x96ebd8> │ │ │ │ + bls 97b0b4 <__cxa_atexit@plt+0x96eb38> │ │ │ │ + ldr r7, [pc, #24] @ 97b124 <__cxa_atexit@plt+0x96eba8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff33c │ │ │ │ @ instruction: 0xfffff360 │ │ │ │ - cmneq lr, #4, 28 @ 0x40 │ │ │ │ - cmpeq r7, #52, 16 @ 0x340000 │ │ │ │ + cmneq lr, #52, 28 @ 0x340 │ │ │ │ + cmpeq r7, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b a64674 <__cxa_atexit@plt+0xa580f8> │ │ │ │ + b a64644 <__cxa_atexit@plt+0xa580c8> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 97b1ac <__cxa_atexit@plt+0x96ec30> │ │ │ │ - ldr r7, [pc, #52] @ 97b1c0 <__cxa_atexit@plt+0x96ec44> │ │ │ │ + bhi 97b17c <__cxa_atexit@plt+0x96ec00> │ │ │ │ + ldr r7, [pc, #52] @ 97b190 <__cxa_atexit@plt+0x96ec14> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 97b1a0 <__cxa_atexit@plt+0x96ec24> │ │ │ │ + beq 97b170 <__cxa_atexit@plt+0x96ebf4> │ │ │ │ mov r7, r8 │ │ │ │ - b 97b1d0 <__cxa_atexit@plt+0x96ec54> │ │ │ │ + b 97b1a0 <__cxa_atexit@plt+0x96ec24> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97b1c4 <__cxa_atexit@plt+0x96ec48> │ │ │ │ + ldr r7, [pc, #16] @ 97b194 <__cxa_atexit@plt+0x96ec18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r7, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq r7, #8, 16 @ 0x80000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #132] @ 97b25c <__cxa_atexit@plt+0x96ece0> │ │ │ │ + ldr r3, [pc, #132] @ 97b22c <__cxa_atexit@plt+0x96ecb0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97b240 <__cxa_atexit@plt+0x96ecc4> │ │ │ │ + beq 97b210 <__cxa_atexit@plt+0x96ec94> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97b248 <__cxa_atexit@plt+0x96eccc> │ │ │ │ - ldr r3, [pc, #96] @ 97b260 <__cxa_atexit@plt+0x96ece4> │ │ │ │ + bne 97b218 <__cxa_atexit@plt+0x96ec9c> │ │ │ │ + ldr r3, [pc, #96] @ 97b230 <__cxa_atexit@plt+0x96ecb4> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97b240 <__cxa_atexit@plt+0x96ecc4> │ │ │ │ + beq 97b210 <__cxa_atexit@plt+0x96ec94> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #68] @ 97b264 <__cxa_atexit@plt+0x96ece8> │ │ │ │ + ldr r3, [pc, #68] @ 97b234 <__cxa_atexit@plt+0x96ecb8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #64] @ 97b268 <__cxa_atexit@plt+0x96ecec> │ │ │ │ + ldr r2, [pc, #64] @ 97b238 <__cxa_atexit@plt+0x96ecbc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 97b26c <__cxa_atexit@plt+0x96ecf0> │ │ │ │ + ldr r7, [pc, #28] @ 97b23c <__cxa_atexit@plt+0x96ecc0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmneq lr, #128, 26 @ 0x2000 │ │ │ │ - cmneq lr, #116, 26 @ 0x1d00 │ │ │ │ - cmneq lr, #76, 26 @ 0x1300 │ │ │ │ + cmneq lr, #176, 26 @ 0x2c00 │ │ │ │ + cmneq lr, #164, 26 @ 0x2900 │ │ │ │ + cmneq lr, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97b2d0 <__cxa_atexit@plt+0x96ed54> │ │ │ │ - ldr r3, [pc, #92] @ 97b2ec <__cxa_atexit@plt+0x96ed70> │ │ │ │ + bne 97b2a0 <__cxa_atexit@plt+0x96ed24> │ │ │ │ + ldr r3, [pc, #92] @ 97b2bc <__cxa_atexit@plt+0x96ed40> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97b2e4 <__cxa_atexit@plt+0x96ed68> │ │ │ │ + beq 97b2b4 <__cxa_atexit@plt+0x96ed38> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #64] @ 97b2f0 <__cxa_atexit@plt+0x96ed74> │ │ │ │ + ldr r3, [pc, #64] @ 97b2c0 <__cxa_atexit@plt+0x96ed44> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #60] @ 97b2f4 <__cxa_atexit@plt+0x96ed78> │ │ │ │ + ldr r2, [pc, #60] @ 97b2c4 <__cxa_atexit@plt+0x96ed48> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 97b2f8 <__cxa_atexit@plt+0x96ed7c> │ │ │ │ + ldr r7, [pc, #32] @ 97b2c8 <__cxa_atexit@plt+0x96ed4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #240, 24 @ 0xf000 │ │ │ │ - cmneq lr, #228, 24 @ 0xe400 │ │ │ │ - cmneq lr, #196, 24 @ 0xc400 │ │ │ │ + cmneq lr, #32, 26 @ 0x800 │ │ │ │ + cmneq lr, #20, 26 @ 0x500 │ │ │ │ + cmneq lr, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ - ldr r3, [pc, #32] @ 97b334 <__cxa_atexit@plt+0x96edb8> │ │ │ │ + ldr r3, [pc, #32] @ 97b304 <__cxa_atexit@plt+0x96ed88> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r2, [pc, #28] @ 97b338 <__cxa_atexit@plt+0x96edbc> │ │ │ │ + ldr r2, [pc, #28] @ 97b308 <__cxa_atexit@plt+0x96ed8c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldrh r1, [r7, #-2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r2, #1 │ │ │ │ cmp r1, #2 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #140, 24 @ 0x8c00 │ │ │ │ - cmneq lr, #128, 24 @ 0x8000 │ │ │ │ + cmneq lr, #188, 24 @ 0xbc00 │ │ │ │ + cmneq lr, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97b368 <__cxa_atexit@plt+0x96edec> │ │ │ │ - ldr r2, [pc, #28] @ 97b378 <__cxa_atexit@plt+0x96edfc> │ │ │ │ + bhi 97b338 <__cxa_atexit@plt+0x96edbc> │ │ │ │ + ldr r2, [pc, #28] @ 97b348 <__cxa_atexit@plt+0x96edcc> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ mov r5, r3 │ │ │ │ - b a64674 <__cxa_atexit@plt+0xa580f8> │ │ │ │ - ldr r7, [pc, #12] @ 97b37c <__cxa_atexit@plt+0x96ee00> │ │ │ │ + b a64644 <__cxa_atexit@plt+0xa580c8> │ │ │ │ + ldr r7, [pc, #12] @ 97b34c <__cxa_atexit@plt+0x96edd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r7, #104, 18 @ 0x1a0000 │ │ │ │ - cmpeq r7, #72, 18 @ 0x120000 │ │ │ │ + cmpeq r7, #152, 18 @ 0x260000 │ │ │ │ + cmpeq r7, #120, 18 @ 0x1e0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97b3ac <__cxa_atexit@plt+0x96ee30> │ │ │ │ - ldr r7, [pc, #36] @ 97b3c4 <__cxa_atexit@plt+0x96ee48> │ │ │ │ + bne 97b37c <__cxa_atexit@plt+0x96ee00> │ │ │ │ + ldr r7, [pc, #36] @ 97b394 <__cxa_atexit@plt+0x96ee18> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 97b3c0 <__cxa_atexit@plt+0x96ee44> │ │ │ │ + ldr r3, [pc, #12] @ 97b390 <__cxa_atexit@plt+0x96ee14> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b aa0264 <__cxa_atexit@plt+0xa93ce8> │ │ │ │ + b aa0234 <__cxa_atexit@plt+0xa93cb8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq lr, #0, 24 │ │ │ │ + cmneq lr, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 97b3fc <__cxa_atexit@plt+0x96ee80> │ │ │ │ + ldr r2, [pc, #36] @ 97b3cc <__cxa_atexit@plt+0x96ee50> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 97b400 <__cxa_atexit@plt+0x96ee84> │ │ │ │ + ldr r3, [pc, #24] @ 97b3d0 <__cxa_atexit@plt+0x96ee54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #192, 22 @ 0x30000 │ │ │ │ - cmneq lr, #180, 22 @ 0x2d000 │ │ │ │ - cmpeq r7, #204, 16 @ 0xcc0000 │ │ │ │ + cmneq lr, #240, 22 @ 0x3c000 │ │ │ │ + cmneq lr, #228, 22 @ 0x39000 │ │ │ │ + cmpeq r7, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97b498 <__cxa_atexit@plt+0x96ef1c> │ │ │ │ - ldr r3, [pc, #128] @ 97b4a8 <__cxa_atexit@plt+0x96ef2c> │ │ │ │ + bhi 97b468 <__cxa_atexit@plt+0x96eeec> │ │ │ │ + ldr r3, [pc, #128] @ 97b478 <__cxa_atexit@plt+0x96eefc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 97b454 <__cxa_atexit@plt+0x96eed8> │ │ │ │ + beq 97b424 <__cxa_atexit@plt+0x96eea8> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97b460 <__cxa_atexit@plt+0x96eee4> │ │ │ │ + beq 97b430 <__cxa_atexit@plt+0x96eeb4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97b470 <__cxa_atexit@plt+0x96eef4> │ │ │ │ - ldr r2, [pc, #100] @ 97b4b0 <__cxa_atexit@plt+0x96ef34> │ │ │ │ + bne 97b440 <__cxa_atexit@plt+0x96eec4> │ │ │ │ + ldr r2, [pc, #100] @ 97b480 <__cxa_atexit@plt+0x96ef04> │ │ │ │ mov r3, #6 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 97b47c <__cxa_atexit@plt+0x96ef00> │ │ │ │ + b 97b44c <__cxa_atexit@plt+0x96eed0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #76] @ 97b4b4 <__cxa_atexit@plt+0x96ef38> │ │ │ │ + ldr r2, [pc, #76] @ 97b484 <__cxa_atexit@plt+0x96ef08> │ │ │ │ mov r3, #5 │ │ │ │ add r2, pc, r2 │ │ │ │ - b 97b47c <__cxa_atexit@plt+0x96ef00> │ │ │ │ - ldr r2, [pc, #52] @ 97b4ac <__cxa_atexit@plt+0x96ef30> │ │ │ │ + b 97b44c <__cxa_atexit@plt+0x96eed0> │ │ │ │ + ldr r2, [pc, #52] @ 97b47c <__cxa_atexit@plt+0x96ef00> │ │ │ │ mov r3, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r3, r8] │ │ │ │ str r2, [r7] │ │ │ │ str r3, [r5] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b a64674 <__cxa_atexit@plt+0xa580f8> │ │ │ │ - ldr r7, [pc, #24] @ 97b4b8 <__cxa_atexit@plt+0x96ef3c> │ │ │ │ + b a64644 <__cxa_atexit@plt+0xa580c8> │ │ │ │ + ldr r7, [pc, #24] @ 97b488 <__cxa_atexit@plt+0x96ef0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ + cmpeq r7, #120, 16 @ 0x780000 │ │ │ │ cmpeq r7, #72, 16 @ 0x480000 │ │ │ │ - cmpeq r7, #24, 16 @ 0x180000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97b4ec <__cxa_atexit@plt+0x96ef70> │ │ │ │ + beq 97b4bc <__cxa_atexit@plt+0x96ef40> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97b4fc <__cxa_atexit@plt+0x96ef80> │ │ │ │ - ldr r3, [pc, #60] @ 97b520 <__cxa_atexit@plt+0x96efa4> │ │ │ │ + bne 97b4cc <__cxa_atexit@plt+0x96ef50> │ │ │ │ + ldr r3, [pc, #60] @ 97b4f0 <__cxa_atexit@plt+0x96ef74> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97b508 <__cxa_atexit@plt+0x96ef8c> │ │ │ │ - ldr r3, [pc, #40] @ 97b51c <__cxa_atexit@plt+0x96efa0> │ │ │ │ + b 97b4d8 <__cxa_atexit@plt+0x96ef5c> │ │ │ │ + ldr r3, [pc, #40] @ 97b4ec <__cxa_atexit@plt+0x96ef70> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97b508 <__cxa_atexit@plt+0x96ef8c> │ │ │ │ - ldr r3, [pc, #20] @ 97b518 <__cxa_atexit@plt+0x96ef9c> │ │ │ │ + b 97b4d8 <__cxa_atexit@plt+0x96ef5c> │ │ │ │ + ldr r3, [pc, #20] @ 97b4e8 <__cxa_atexit@plt+0x96ef6c> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, r2] │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - b a64674 <__cxa_atexit@plt+0xa580f8> │ │ │ │ + b a64644 <__cxa_atexit@plt+0xa580c8> │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r7, #164, 14 @ 0x2900000 │ │ │ │ + cmpeq r7, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97b550 <__cxa_atexit@plt+0x96efd4> │ │ │ │ - ldr r7, [pc, #36] @ 97b568 <__cxa_atexit@plt+0x96efec> │ │ │ │ + bne 97b520 <__cxa_atexit@plt+0x96efa4> │ │ │ │ + ldr r7, [pc, #36] @ 97b538 <__cxa_atexit@plt+0x96efbc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 97b564 <__cxa_atexit@plt+0x96efe8> │ │ │ │ + ldr r3, [pc, #12] @ 97b534 <__cxa_atexit@plt+0x96efb8> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b aa0264 <__cxa_atexit@plt+0xa93ce8> │ │ │ │ + b aa0234 <__cxa_atexit@plt+0xa93cb8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq lr, #92, 20 @ 0x5c000 │ │ │ │ + cmneq lr, #140, 20 @ 0x8c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 97b5a0 <__cxa_atexit@plt+0x96f024> │ │ │ │ + ldr r2, [pc, #36] @ 97b570 <__cxa_atexit@plt+0x96eff4> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 97b5a4 <__cxa_atexit@plt+0x96f028> │ │ │ │ + ldr r3, [pc, #24] @ 97b574 <__cxa_atexit@plt+0x96eff8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #28, 20 @ 0x1c000 │ │ │ │ - cmneq lr, #16, 20 @ 0x10000 │ │ │ │ - cmpeq r7, #32, 14 @ 0x800000 │ │ │ │ + cmneq lr, #76, 20 @ 0x4c000 │ │ │ │ + cmneq lr, #64, 20 @ 0x40000 │ │ │ │ + cmpeq r7, #80, 14 @ 0x1400000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97b5d4 <__cxa_atexit@plt+0x96f058> │ │ │ │ - ldr r7, [pc, #36] @ 97b5ec <__cxa_atexit@plt+0x96f070> │ │ │ │ + bne 97b5a4 <__cxa_atexit@plt+0x96f028> │ │ │ │ + ldr r7, [pc, #36] @ 97b5bc <__cxa_atexit@plt+0x96f040> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 97b5e8 <__cxa_atexit@plt+0x96f06c> │ │ │ │ + ldr r3, [pc, #12] @ 97b5b8 <__cxa_atexit@plt+0x96f03c> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b aa0264 <__cxa_atexit@plt+0xa93ce8> │ │ │ │ + b aa0234 <__cxa_atexit@plt+0xa93cb8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq lr, #216, 18 @ 0x360000 │ │ │ │ + cmneq lr, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 97b624 <__cxa_atexit@plt+0x96f0a8> │ │ │ │ + ldr r2, [pc, #36] @ 97b5f4 <__cxa_atexit@plt+0x96f078> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 97b628 <__cxa_atexit@plt+0x96f0ac> │ │ │ │ + ldr r3, [pc, #24] @ 97b5f8 <__cxa_atexit@plt+0x96f07c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #152, 18 @ 0x260000 │ │ │ │ - cmneq lr, #140, 18 @ 0x230000 │ │ │ │ - cmpeq r7, #156, 12 @ 0x9c00000 │ │ │ │ + cmneq lr, #200, 18 @ 0x320000 │ │ │ │ + cmneq lr, #188, 18 @ 0x2f0000 │ │ │ │ + cmpeq r7, #204, 12 @ 0xcc00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97b658 <__cxa_atexit@plt+0x96f0dc> │ │ │ │ - ldr r7, [pc, #36] @ 97b670 <__cxa_atexit@plt+0x96f0f4> │ │ │ │ + bne 97b628 <__cxa_atexit@plt+0x96f0ac> │ │ │ │ + ldr r7, [pc, #36] @ 97b640 <__cxa_atexit@plt+0x96f0c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 97b66c <__cxa_atexit@plt+0x96f0f0> │ │ │ │ + ldr r3, [pc, #12] @ 97b63c <__cxa_atexit@plt+0x96f0c0> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b aa0264 <__cxa_atexit@plt+0xa93ce8> │ │ │ │ + b aa0234 <__cxa_atexit@plt+0xa93cb8> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmneq lr, #84, 18 @ 0x150000 │ │ │ │ + cmneq lr, #132, 18 @ 0x210000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 97b6a8 <__cxa_atexit@plt+0x96f12c> │ │ │ │ + ldr r2, [pc, #36] @ 97b678 <__cxa_atexit@plt+0x96f0fc> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 97b6ac <__cxa_atexit@plt+0x96f130> │ │ │ │ + ldr r3, [pc, #24] @ 97b67c <__cxa_atexit@plt+0x96f100> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #20, 18 @ 0x50000 │ │ │ │ - cmneq lr, #8, 18 @ 0x20000 │ │ │ │ - cmpeq r7, #68, 12 @ 0x4400000 │ │ │ │ + cmneq lr, #68, 18 @ 0x110000 │ │ │ │ + cmneq lr, #56, 18 @ 0xe0000 │ │ │ │ + cmpeq r7, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97b744 <__cxa_atexit@plt+0x96f1c8> │ │ │ │ - ldr r3, [pc, #128] @ 97b754 <__cxa_atexit@plt+0x96f1d8> │ │ │ │ + bhi 97b714 <__cxa_atexit@plt+0x96f198> │ │ │ │ + ldr r3, [pc, #128] @ 97b724 <__cxa_atexit@plt+0x96f1a8> │ │ │ │ str r9, [r5, #-4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 97b704 <__cxa_atexit@plt+0x96f188> │ │ │ │ + beq 97b6d4 <__cxa_atexit@plt+0x96f158> │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97b714 <__cxa_atexit@plt+0x96f198> │ │ │ │ + beq 97b6e4 <__cxa_atexit@plt+0x96f168> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97b724 <__cxa_atexit@plt+0x96f1a8> │ │ │ │ - ldr r7, [pc, #96] @ 97b75c <__cxa_atexit@plt+0x96f1e0> │ │ │ │ + bne 97b6f4 <__cxa_atexit@plt+0x96f178> │ │ │ │ + ldr r7, [pc, #96] @ 97b72c <__cxa_atexit@plt+0x96f1b0> │ │ │ │ mov r3, #6 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 97b730 <__cxa_atexit@plt+0x96f1b4> │ │ │ │ + b 97b700 <__cxa_atexit@plt+0x96f184> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #68] @ 97b760 <__cxa_atexit@plt+0x96f1e4> │ │ │ │ + ldr r7, [pc, #68] @ 97b730 <__cxa_atexit@plt+0x96f1b4> │ │ │ │ mov r3, #5 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 97b730 <__cxa_atexit@plt+0x96f1b4> │ │ │ │ - ldr r7, [pc, #44] @ 97b758 <__cxa_atexit@plt+0x96f1dc> │ │ │ │ + b 97b700 <__cxa_atexit@plt+0x96f184> │ │ │ │ + ldr r7, [pc, #44] @ 97b728 <__cxa_atexit@plt+0x96f1ac> │ │ │ │ mov r3, #7 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3, r8] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ mov r8, r3 │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ - ldr r7, [pc, #24] @ 97b764 <__cxa_atexit@plt+0x96f1e8> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ + ldr r7, [pc, #24] @ 97b734 <__cxa_atexit@plt+0x96f1b8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ + cmpeq r7, #240, 10 @ 0x3c000000 │ │ │ │ cmpeq r7, #192, 10 @ 0x30000000 │ │ │ │ - cmpeq r7, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97b79c <__cxa_atexit@plt+0x96f220> │ │ │ │ + beq 97b76c <__cxa_atexit@plt+0x96f1f0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97b7ac <__cxa_atexit@plt+0x96f230> │ │ │ │ - ldr r3, [pc, #56] @ 97b7cc <__cxa_atexit@plt+0x96f250> │ │ │ │ + bne 97b77c <__cxa_atexit@plt+0x96f200> │ │ │ │ + ldr r3, [pc, #56] @ 97b79c <__cxa_atexit@plt+0x96f220> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97b7b8 <__cxa_atexit@plt+0x96f23c> │ │ │ │ - ldr r3, [pc, #36] @ 97b7c8 <__cxa_atexit@plt+0x96f24c> │ │ │ │ + b 97b788 <__cxa_atexit@plt+0x96f20c> │ │ │ │ + ldr r3, [pc, #36] @ 97b798 <__cxa_atexit@plt+0x96f21c> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97b7b8 <__cxa_atexit@plt+0x96f23c> │ │ │ │ - ldr r3, [pc, #16] @ 97b7c4 <__cxa_atexit@plt+0x96f248> │ │ │ │ + b 97b788 <__cxa_atexit@plt+0x96f20c> │ │ │ │ + ldr r3, [pc, #16] @ 97b794 <__cxa_atexit@plt+0x96f218> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, r2] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r7, #28, 10 @ 0x7000000 │ │ │ │ + cmpeq r7, #76, 10 @ 0x13000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ - cmpeq r7, #4, 10 @ 0x1000000 │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ + cmpeq r7, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ - cmpeq r7, #236, 8 @ 0xec000000 │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ + cmpeq r7, #28, 10 @ 0x7000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ - cmpeq r7, #244, 8 @ 0xf4000000 │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ + cmpeq r7, #36, 10 @ 0x9000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 97b860 <__cxa_atexit@plt+0x96f2e4> │ │ │ │ - ldr r7, [pc, #52] @ 97b874 <__cxa_atexit@plt+0x96f2f8> │ │ │ │ + bhi 97b830 <__cxa_atexit@plt+0x96f2b4> │ │ │ │ + ldr r7, [pc, #52] @ 97b844 <__cxa_atexit@plt+0x96f2c8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 97b854 <__cxa_atexit@plt+0x96f2d8> │ │ │ │ + beq 97b824 <__cxa_atexit@plt+0x96f2a8> │ │ │ │ mov r7, r8 │ │ │ │ - b 97b888 <__cxa_atexit@plt+0x96f30c> │ │ │ │ + b 97b858 <__cxa_atexit@plt+0x96f2dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97b878 <__cxa_atexit@plt+0x96f2fc> │ │ │ │ + ldr r7, [pc, #16] @ 97b848 <__cxa_atexit@plt+0x96f2cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r7, #184, 8 @ 0xb8000000 │ │ │ │ - cmpeq r7, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq r7, #232, 8 @ 0xe8000000 │ │ │ │ + cmpeq r7, #196, 8 @ 0xc4000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97b8c0 <__cxa_atexit@plt+0x96f344> │ │ │ │ + beq 97b890 <__cxa_atexit@plt+0x96f314> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97b8e4 <__cxa_atexit@plt+0x96f368> │ │ │ │ - ldr r3, [pc, #132] @ 97b928 <__cxa_atexit@plt+0x96f3ac> │ │ │ │ + bne 97b8b4 <__cxa_atexit@plt+0x96f338> │ │ │ │ + ldr r3, [pc, #132] @ 97b8f8 <__cxa_atexit@plt+0x96f37c> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97b910 <__cxa_atexit@plt+0x96f394> │ │ │ │ - ldr r3, [pc, #112] @ 97b92c <__cxa_atexit@plt+0x96f3b0> │ │ │ │ + beq 97b8e0 <__cxa_atexit@plt+0x96f364> │ │ │ │ + ldr r3, [pc, #112] @ 97b8fc <__cxa_atexit@plt+0x96f380> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97b904 <__cxa_atexit@plt+0x96f388> │ │ │ │ - ldr r3, [pc, #88] @ 97b920 <__cxa_atexit@plt+0x96f3a4> │ │ │ │ + b 97b8d4 <__cxa_atexit@plt+0x96f358> │ │ │ │ + ldr r3, [pc, #88] @ 97b8f0 <__cxa_atexit@plt+0x96f374> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97b910 <__cxa_atexit@plt+0x96f394> │ │ │ │ - ldr r3, [pc, #68] @ 97b924 <__cxa_atexit@plt+0x96f3a8> │ │ │ │ + beq 97b8e0 <__cxa_atexit@plt+0x96f364> │ │ │ │ + ldr r3, [pc, #68] @ 97b8f4 <__cxa_atexit@plt+0x96f378> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97b904 <__cxa_atexit@plt+0x96f388> │ │ │ │ - ldr r3, [pc, #44] @ 97b918 <__cxa_atexit@plt+0x96f39c> │ │ │ │ + b 97b8d4 <__cxa_atexit@plt+0x96f358> │ │ │ │ + ldr r3, [pc, #44] @ 97b8e8 <__cxa_atexit@plt+0x96f36c> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97b910 <__cxa_atexit@plt+0x96f394> │ │ │ │ - ldr r3, [pc, #24] @ 97b91c <__cxa_atexit@plt+0x96f3a0> │ │ │ │ + beq 97b8e0 <__cxa_atexit@plt+0x96f364> │ │ │ │ + ldr r3, [pc, #24] @ 97b8ec <__cxa_atexit@plt+0x96f370> │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [r5] │ │ │ │ - b a72ba8 <__cxa_atexit@plt+0xa6662c> │ │ │ │ + b a72b78 <__cxa_atexit@plt+0xa665fc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmpeq r7, #224, 6 @ 0x80000003 │ │ │ │ + cmpeq r7, #16, 8 @ 0x10000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97b950 <__cxa_atexit@plt+0x96f3d4> │ │ │ │ + ldr r3, [pc, #12] @ 97b920 <__cxa_atexit@plt+0x96f3a4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a72ba8 <__cxa_atexit@plt+0xa6662c> │ │ │ │ + b a72b78 <__cxa_atexit@plt+0xa665fc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #152, 6 @ 0x60000002 │ │ │ │ + cmpeq r7, #200, 6 @ 0x20000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ - cmpeq r7, #164, 6 @ 0x90000002 │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ + cmpeq r7, #212, 6 @ 0x50000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97b98c <__cxa_atexit@plt+0x96f410> │ │ │ │ + ldr r3, [pc, #12] @ 97b95c <__cxa_atexit@plt+0x96f3e0> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a72ba8 <__cxa_atexit@plt+0xa6662c> │ │ │ │ + b a72b78 <__cxa_atexit@plt+0xa665fc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #92, 6 @ 0x70000001 │ │ │ │ + cmpeq r7, #140, 6 @ 0x30000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ - cmpeq r7, #104, 6 @ 0xa0000001 │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ + cmpeq r7, #152, 6 @ 0x60000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97b9c8 <__cxa_atexit@plt+0x96f44c> │ │ │ │ + ldr r3, [pc, #12] @ 97b998 <__cxa_atexit@plt+0x96f41c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a72ba8 <__cxa_atexit@plt+0xa6662c> │ │ │ │ + b a72b78 <__cxa_atexit@plt+0xa665fc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #32, 6 @ 0x80000000 │ │ │ │ + cmpeq r7, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ - cmpeq r7, #64, 6 │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ + cmpeq r7, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97ba34 <__cxa_atexit@plt+0x96f4b8> │ │ │ │ - ldr r7, [pc, #60] @ 97ba44 <__cxa_atexit@plt+0x96f4c8> │ │ │ │ + bhi 97ba04 <__cxa_atexit@plt+0x96f488> │ │ │ │ + ldr r7, [pc, #60] @ 97ba14 <__cxa_atexit@plt+0x96f498> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 97ba28 <__cxa_atexit@plt+0x96f4ac> │ │ │ │ - ldr r7, [pc, #44] @ 97ba48 <__cxa_atexit@plt+0x96f4cc> │ │ │ │ + beq 97b9f8 <__cxa_atexit@plt+0x96f47c> │ │ │ │ + ldr r7, [pc, #44] @ 97ba18 <__cxa_atexit@plt+0x96f49c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97ba4c <__cxa_atexit@plt+0x96f4d0> │ │ │ │ + ldr r7, [pc, #16] @ 97ba1c <__cxa_atexit@plt+0x96f4a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq r7, #252, 4 @ 0xc000000f │ │ │ │ - cmpeq r7, #216, 4 @ 0x8000000d │ │ │ │ + cmpeq r7, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq r7, #8, 6 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97ba70 <__cxa_atexit@plt+0x96f4f4> │ │ │ │ + ldr r3, [pc, #12] @ 97ba40 <__cxa_atexit@plt+0x96f4c4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97bac4 <__cxa_atexit@plt+0x96f548> │ │ │ │ - ldr r2, [pc, #92] @ 97baec <__cxa_atexit@plt+0x96f570> │ │ │ │ + bne 97ba94 <__cxa_atexit@plt+0x96f518> │ │ │ │ + ldr r2, [pc, #92] @ 97babc <__cxa_atexit@plt+0x96f540> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 97bad8 <__cxa_atexit@plt+0x96f55c> │ │ │ │ + beq 97baa8 <__cxa_atexit@plt+0x96f52c> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #64] @ 97baf0 <__cxa_atexit@plt+0x96f574> │ │ │ │ + ldr r2, [pc, #64] @ 97bac0 <__cxa_atexit@plt+0x96f544> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 97bae4 <__cxa_atexit@plt+0x96f568> │ │ │ │ - b 97bb3c <__cxa_atexit@plt+0x96f5c0> │ │ │ │ - ldr r7, [pc, #40] @ 97baf4 <__cxa_atexit@plt+0x96f578> │ │ │ │ + beq 97bab4 <__cxa_atexit@plt+0x96f538> │ │ │ │ + b 97bb0c <__cxa_atexit@plt+0x96f590> │ │ │ │ + ldr r7, [pc, #40] @ 97bac4 <__cxa_atexit@plt+0x96f548> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq lr, #20, 10 @ 0x5000000 │ │ │ │ + cmneq lr, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 97bb30 <__cxa_atexit@plt+0x96f5b4> │ │ │ │ + ldr r2, [pc, #28] @ 97bb00 <__cxa_atexit@plt+0x96f584> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 97bb28 <__cxa_atexit@plt+0x96f5ac> │ │ │ │ - b 97bb3c <__cxa_atexit@plt+0x96f5c0> │ │ │ │ + beq 97baf8 <__cxa_atexit@plt+0x96f57c> │ │ │ │ + b 97bb0c <__cxa_atexit@plt+0x96f590> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97bbc8 <__cxa_atexit@plt+0x96f64c> │ │ │ │ - ldr r3, [pc, #160] @ 97bbf4 <__cxa_atexit@plt+0x96f678> │ │ │ │ + bne 97bb98 <__cxa_atexit@plt+0x96f61c> │ │ │ │ + ldr r3, [pc, #160] @ 97bbc4 <__cxa_atexit@plt+0x96f648> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97bbdc <__cxa_atexit@plt+0x96f660> │ │ │ │ + beq 97bbac <__cxa_atexit@plt+0x96f630> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97bbc8 <__cxa_atexit@plt+0x96f64c> │ │ │ │ + bne 97bb98 <__cxa_atexit@plt+0x96f61c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 97bbe4 <__cxa_atexit@plt+0x96f668> │ │ │ │ - ldr lr, [pc, #108] @ 97bbfc <__cxa_atexit@plt+0x96f680> │ │ │ │ + bcc 97bbb4 <__cxa_atexit@plt+0x96f638> │ │ │ │ + ldr lr, [pc, #108] @ 97bbcc <__cxa_atexit@plt+0x96f650> │ │ │ │ sub r1, r3, #15 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [pc, #92] @ 97bc00 <__cxa_atexit@plt+0x96f684> │ │ │ │ + ldr r8, [pc, #92] @ 97bbd0 <__cxa_atexit@plt+0x96f654> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 97bbf8 <__cxa_atexit@plt+0x96f67c> │ │ │ │ + ldr r7, [pc, #40] @ 97bbc8 <__cxa_atexit@plt+0x96f64c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ - cmneq lr, #16, 8 @ 0x10000000 │ │ │ │ - cmneq lr, #140, 6 @ 0x30000002 │ │ │ │ - cmneq lr, #128, 8 @ 0x80000000 │ │ │ │ + cmneq lr, #64, 8 @ 0x40000000 │ │ │ │ + cmneq lr, #188, 6 @ 0xf0000002 │ │ │ │ + cmneq lr, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97bc70 <__cxa_atexit@plt+0x96f6f4> │ │ │ │ + bne 97bc40 <__cxa_atexit@plt+0x96f6c4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 97bc84 <__cxa_atexit@plt+0x96f708> │ │ │ │ - ldr lr, [pc, #96] @ 97bc98 <__cxa_atexit@plt+0x96f71c> │ │ │ │ + bcc 97bc54 <__cxa_atexit@plt+0x96f6d8> │ │ │ │ + ldr lr, [pc, #96] @ 97bc68 <__cxa_atexit@plt+0x96f6ec> │ │ │ │ sub r1, r3, #15 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ - ldr r8, [pc, #80] @ 97bc9c <__cxa_atexit@plt+0x96f720> │ │ │ │ + ldr r8, [pc, #80] @ 97bc6c <__cxa_atexit@plt+0x96f6f0> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r6, #8] │ │ │ │ str lr, [r6, #4] │ │ │ │ str r2, [r6, #12] │ │ │ │ str r8, [r6, #16] │ │ │ │ str r1, [r6, #20] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 97bc94 <__cxa_atexit@plt+0x96f718> │ │ │ │ + ldr r7, [pc, #28] @ 97bc64 <__cxa_atexit@plt+0x96f6e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq lr, #104, 6 @ 0xa0000001 │ │ │ │ - cmneq lr, #228, 4 @ 0x4000000e │ │ │ │ - cmneq lr, #216, 6 @ 0x60000003 │ │ │ │ - cmpeq r7, #228 @ 0xe4 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq lr, #152, 6 @ 0x60000002 │ │ │ │ + cmneq lr, #20, 6 @ 0x50000000 │ │ │ │ + cmneq lr, #8, 8 @ 0x8000000 │ │ │ │ + cmpeq r7, #20, 2 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 9fad80 <__cxa_atexit@plt+0x9ee804> │ │ │ │ + b 9fad50 <__cxa_atexit@plt+0x9ee7d4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97bd04 <__cxa_atexit@plt+0x96f788> │ │ │ │ - ldr r2, [pc, #56] @ 97bd1c <__cxa_atexit@plt+0x96f7a0> │ │ │ │ - ldr r1, [pc, #56] @ 97bd20 <__cxa_atexit@plt+0x96f7a4> │ │ │ │ - ldr r9, [pc, #56] @ 97bd24 <__cxa_atexit@plt+0x96f7a8> │ │ │ │ + bcc 97bcd4 <__cxa_atexit@plt+0x96f758> │ │ │ │ + ldr r2, [pc, #56] @ 97bcec <__cxa_atexit@plt+0x96f770> │ │ │ │ + ldr r1, [pc, #56] @ 97bcf0 <__cxa_atexit@plt+0x96f774> │ │ │ │ + ldr r9, [pc, #56] @ 97bcf4 <__cxa_atexit@plt+0x96f778> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #28] @ 97bd28 <__cxa_atexit@plt+0x96f7ac> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #28] @ 97bcf8 <__cxa_atexit@plt+0x96f77c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq r7, #120 @ 0x78 │ │ │ │ - cmpeq r7, #132 @ 0x84 │ │ │ │ - cmpeq r7, #136 @ 0x88 │ │ │ │ + cmpeq r7, #168 @ 0xa8 │ │ │ │ + cmpeq r7, #180 @ 0xb4 │ │ │ │ + cmpeq r7, #184 @ 0xb8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97bd58 <__cxa_atexit@plt+0x96f7dc> │ │ │ │ - ldr r3, [pc, #28] @ 97bd68 <__cxa_atexit@plt+0x96f7ec> │ │ │ │ + bhi 97bd28 <__cxa_atexit@plt+0x96f7ac> │ │ │ │ + ldr r3, [pc, #28] @ 97bd38 <__cxa_atexit@plt+0x96f7bc> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ - ldr r7, [pc, #12] @ 97bd6c <__cxa_atexit@plt+0x96f7f0> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ + ldr r7, [pc, #12] @ 97bd3c <__cxa_atexit@plt+0x96f7c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r7, #80 @ 0x50 │ │ │ │ - cmpeq r7, #36 @ 0x24 │ │ │ │ + cmpeq r7, #128 @ 0x80 │ │ │ │ + cmpeq r7, #84 @ 0x54 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97bdc4 <__cxa_atexit@plt+0x96f848> │ │ │ │ - ldr r2, [pc, #180] @ 97be44 <__cxa_atexit@plt+0x96f8c8> │ │ │ │ + bne 97bd94 <__cxa_atexit@plt+0x96f818> │ │ │ │ + ldr r2, [pc, #180] @ 97be14 <__cxa_atexit@plt+0x96f898> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 97be0c <__cxa_atexit@plt+0x96f890> │ │ │ │ + beq 97bddc <__cxa_atexit@plt+0x96f860> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #152] @ 97be48 <__cxa_atexit@plt+0x96f8cc> │ │ │ │ + ldr r2, [pc, #152] @ 97be18 <__cxa_atexit@plt+0x96f89c> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 97be18 <__cxa_atexit@plt+0x96f89c> │ │ │ │ - b 97bea4 <__cxa_atexit@plt+0x96f928> │ │ │ │ + beq 97bde8 <__cxa_atexit@plt+0x96f86c> │ │ │ │ + b 97be74 <__cxa_atexit@plt+0x96f8f8> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 97be20 <__cxa_atexit@plt+0x96f8a4> │ │ │ │ - ldr r5, [pc, #104] @ 97be4c <__cxa_atexit@plt+0x96f8d0> │ │ │ │ - ldr r1, [pc, #104] @ 97be50 <__cxa_atexit@plt+0x96f8d4> │ │ │ │ - ldr r9, [pc, #104] @ 97be54 <__cxa_atexit@plt+0x96f8d8> │ │ │ │ + bcc 97bdf0 <__cxa_atexit@plt+0x96f874> │ │ │ │ + ldr r5, [pc, #104] @ 97be1c <__cxa_atexit@plt+0x96f8a0> │ │ │ │ + ldr r1, [pc, #104] @ 97be20 <__cxa_atexit@plt+0x96f8a4> │ │ │ │ + ldr r9, [pc, #104] @ 97be24 <__cxa_atexit@plt+0x96f8a8> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r5, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97be40 <__cxa_atexit@plt+0x96f8c4> │ │ │ │ + ldr r7, [pc, #24] @ 97be10 <__cxa_atexit@plt+0x96f894> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #104, 30 @ 0x1a0 │ │ │ │ + cmpeq r7, #152, 30 @ 0x260 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq r7, #120, 30 @ 0x1e0 │ │ │ │ - cmpeq r7, #132, 30 @ 0x210 │ │ │ │ - cmpeq r7, #60, 30 @ 0xf0 │ │ │ │ + cmpeq r7, #168, 30 @ 0x2a0 │ │ │ │ + cmpeq r7, #180, 30 @ 0x2d0 │ │ │ │ + cmpeq r7, #108, 30 @ 0x1b0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r3, [r3, #7] │ │ │ │ - ldr r2, [pc, #28] @ 97be94 <__cxa_atexit@plt+0x96f918> │ │ │ │ + ldr r2, [pc, #28] @ 97be64 <__cxa_atexit@plt+0x96f8e8> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 97be8c <__cxa_atexit@plt+0x96f910> │ │ │ │ - b 97bea4 <__cxa_atexit@plt+0x96f928> │ │ │ │ + beq 97be5c <__cxa_atexit@plt+0x96f8e0> │ │ │ │ + b 97be74 <__cxa_atexit@plt+0x96f8f8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq r7, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq r7, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 97bef8 <__cxa_atexit@plt+0x96f97c> │ │ │ │ - ldr r2, [pc, #268] @ 97bfc8 <__cxa_atexit@plt+0x96fa4c> │ │ │ │ + bne 97bec8 <__cxa_atexit@plt+0x96f94c> │ │ │ │ + ldr r2, [pc, #268] @ 97bf98 <__cxa_atexit@plt+0x96fa1c> │ │ │ │ ldr r7, [r3, #23] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 97bf40 <__cxa_atexit@plt+0x96f9c4> │ │ │ │ + beq 97bf10 <__cxa_atexit@plt+0x96f994> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r2, [r3, #-2] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97bf48 <__cxa_atexit@plt+0x96f9cc> │ │ │ │ + bne 97bf18 <__cxa_atexit@plt+0x96f99c> │ │ │ │ ldr r8, [r3, #4] │ │ │ │ ldr r0, [r3, #12] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 97bf88 <__cxa_atexit@plt+0x96fa0c> │ │ │ │ - ldr r5, [pc, #184] @ 97bfd0 <__cxa_atexit@plt+0x96fa54> │ │ │ │ - ldr r1, [pc, #184] @ 97bfd4 <__cxa_atexit@plt+0x96fa58> │ │ │ │ - ldr r9, [pc, #184] @ 97bfd8 <__cxa_atexit@plt+0x96fa5c> │ │ │ │ + bcc 97bf58 <__cxa_atexit@plt+0x96f9dc> │ │ │ │ + ldr r5, [pc, #184] @ 97bfa0 <__cxa_atexit@plt+0x96fa24> │ │ │ │ + ldr r1, [pc, #184] @ 97bfa4 <__cxa_atexit@plt+0x96fa28> │ │ │ │ + ldr r9, [pc, #184] @ 97bfa8 <__cxa_atexit@plt+0x96fa2c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r5, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 97bfa8 <__cxa_atexit@plt+0x96fa2c> │ │ │ │ - ldr r2, [pc, #120] @ 97bfdc <__cxa_atexit@plt+0x96fa60> │ │ │ │ - ldr r1, [pc, #120] @ 97bfe0 <__cxa_atexit@plt+0x96fa64> │ │ │ │ - ldr r9, [pc, #120] @ 97bfe4 <__cxa_atexit@plt+0x96fa68> │ │ │ │ + bcc 97bf78 <__cxa_atexit@plt+0x96f9fc> │ │ │ │ + ldr r2, [pc, #120] @ 97bfac <__cxa_atexit@plt+0x96fa30> │ │ │ │ + ldr r1, [pc, #120] @ 97bfb0 <__cxa_atexit@plt+0x96fa34> │ │ │ │ + ldr r9, [pc, #120] @ 97bfb4 <__cxa_atexit@plt+0x96fa38> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #52] @ 97bfc4 <__cxa_atexit@plt+0x96fa48> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #52] @ 97bf94 <__cxa_atexit@plt+0x96fa18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 97bfcc <__cxa_atexit@plt+0x96fa50> │ │ │ │ + ldr r7, [pc, #28] @ 97bf9c <__cxa_atexit@plt+0x96fa20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #0, 28 │ │ │ │ + cmpeq r7, #48, 28 @ 0x300 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ - cmpeq r7, #224, 26 @ 0x3800 │ │ │ │ + cmpeq r7, #16, 28 @ 0x100 │ │ │ │ @ instruction: 0xfffffd8c │ │ │ │ - cmpeq r7, #68, 28 @ 0x440 │ │ │ │ - cmpeq r7, #80, 28 @ 0x500 │ │ │ │ + cmpeq r7, #116, 28 @ 0x740 │ │ │ │ + cmpeq r7, #128, 28 @ 0x800 │ │ │ │ @ instruction: 0xfffffd40 │ │ │ │ - cmpeq r7, #248, 26 @ 0x3e00 │ │ │ │ - cmpeq r7, #4, 28 @ 0x40 │ │ │ │ - cmpeq r7, #172, 26 @ 0x2b00 │ │ │ │ + cmpeq r7, #40, 28 @ 0x280 │ │ │ │ + cmpeq r7, #52, 28 @ 0x340 │ │ │ │ + cmpeq r7, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ bic r5, r7, #3 │ │ │ │ ldr r5, [r5] │ │ │ │ ldrh r2, [r5, #-2] │ │ │ │ add r5, r3, #12 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97c020 <__cxa_atexit@plt+0x96faa4> │ │ │ │ + bne 97bff0 <__cxa_atexit@plt+0x96fa74> │ │ │ │ ldr r8, [r3, #4] │ │ │ │ ldr r0, [r3, #12] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ bx r0 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 97c060 <__cxa_atexit@plt+0x96fae4> │ │ │ │ - ldr r2, [pc, #68] @ 97c080 <__cxa_atexit@plt+0x96fb04> │ │ │ │ - ldr r1, [pc, #68] @ 97c084 <__cxa_atexit@plt+0x96fb08> │ │ │ │ - ldr r9, [pc, #68] @ 97c088 <__cxa_atexit@plt+0x96fb0c> │ │ │ │ + bcc 97c030 <__cxa_atexit@plt+0x96fab4> │ │ │ │ + ldr r2, [pc, #68] @ 97c050 <__cxa_atexit@plt+0x96fad4> │ │ │ │ + ldr r1, [pc, #68] @ 97c054 <__cxa_atexit@plt+0x96fad8> │ │ │ │ + ldr r9, [pc, #68] @ 97c058 <__cxa_atexit@plt+0x96fadc> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #20] @ 97c07c <__cxa_atexit@plt+0x96fb00> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #20] @ 97c04c <__cxa_atexit@plt+0x96fad0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #40, 26 @ 0xa00 │ │ │ │ + cmpeq r7, #88, 26 @ 0x1600 │ │ │ │ @ instruction: 0xfffffc68 │ │ │ │ - cmpeq r7, #32, 26 @ 0x800 │ │ │ │ - cmpeq r7, #44, 26 @ 0xb00 │ │ │ │ - cmpeq r7, #28, 26 @ 0x700 │ │ │ │ + cmpeq r7, #80, 26 @ 0x1400 │ │ │ │ + cmpeq r7, #92, 26 @ 0x1700 │ │ │ │ + cmpeq r7, #76, 26 @ 0x1300 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97c0fc <__cxa_atexit@plt+0x96fb80> │ │ │ │ - ldr r7, [pc, #112] @ 97c120 <__cxa_atexit@plt+0x96fba4> │ │ │ │ + bhi 97c0cc <__cxa_atexit@plt+0x96fb50> │ │ │ │ + ldr r7, [pc, #112] @ 97c0f0 <__cxa_atexit@plt+0x96fb74> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 97c0ec <__cxa_atexit@plt+0x96fb70> │ │ │ │ - ldr r7, [pc, #96] @ 97c124 <__cxa_atexit@plt+0x96fba8> │ │ │ │ + beq 97c0bc <__cxa_atexit@plt+0x96fb40> │ │ │ │ + ldr r7, [pc, #96] @ 97c0f4 <__cxa_atexit@plt+0x96fb78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97c10c <__cxa_atexit@plt+0x96fb90> │ │ │ │ - ldr r7, [pc, #84] @ 97c130 <__cxa_atexit@plt+0x96fbb4> │ │ │ │ + bhi 97c0dc <__cxa_atexit@plt+0x96fb60> │ │ │ │ + ldr r7, [pc, #84] @ 97c100 <__cxa_atexit@plt+0x96fb84> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 97c12c <__cxa_atexit@plt+0x96fbb0> │ │ │ │ + ldr r7, [pc, #40] @ 97c0fc <__cxa_atexit@plt+0x96fb80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 97c128 <__cxa_atexit@plt+0x96fbac> │ │ │ │ + ldr r7, [pc, #20] @ 97c0f8 <__cxa_atexit@plt+0x96fb7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq r7, #152, 24 @ 0x9800 │ │ │ │ - cmpeq r7, #188, 24 @ 0xbc00 │ │ │ │ + cmpeq r7, #200, 24 @ 0xc800 │ │ │ │ + cmpeq r7, #236, 24 @ 0xec00 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ - cmpeq r7, #120, 24 @ 0x7800 │ │ │ │ + cmpeq r7, #168, 24 @ 0xa800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 97c184 <__cxa_atexit@plt+0x96fc08> │ │ │ │ + ldr r7, [pc, #56] @ 97c154 <__cxa_atexit@plt+0x96fbd8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97c174 <__cxa_atexit@plt+0x96fbf8> │ │ │ │ - ldr r7, [pc, #36] @ 97c188 <__cxa_atexit@plt+0x96fc0c> │ │ │ │ + bhi 97c144 <__cxa_atexit@plt+0x96fbc8> │ │ │ │ + ldr r7, [pc, #36] @ 97c158 <__cxa_atexit@plt+0x96fbdc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ - ldr r7, [pc, #16] @ 97c18c <__cxa_atexit@plt+0x96fc10> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ + ldr r7, [pc, #16] @ 97c15c <__cxa_atexit@plt+0x96fbe0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ - cmpeq r7, #52, 24 @ 0x3400 │ │ │ │ + cmpeq r7, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97c1c4 <__cxa_atexit@plt+0x96fc48> │ │ │ │ - ldr r2, [pc, #40] @ 97c1dc <__cxa_atexit@plt+0x96fc60> │ │ │ │ + bcc 97c194 <__cxa_atexit@plt+0x96fc18> │ │ │ │ + ldr r2, [pc, #40] @ 97c1ac <__cxa_atexit@plt+0x96fc30> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 97c1e0 <__cxa_atexit@plt+0x96fc64> │ │ │ │ + ldr r3, [pc, #20] @ 97c1b0 <__cxa_atexit@plt+0x96fc34> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq lr, #108, 26 @ 0x1b00 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq lr, #156, 26 @ 0x2700 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq r7, #212, 22 @ 0x35000 │ │ │ │ + cmpeq r7, #4, 24 @ 0x400 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97c258 <__cxa_atexit@plt+0x96fcdc> │ │ │ │ - ldr r7, [pc, #124] @ 97c284 <__cxa_atexit@plt+0x96fd08> │ │ │ │ + bhi 97c228 <__cxa_atexit@plt+0x96fcac> │ │ │ │ + ldr r7, [pc, #124] @ 97c254 <__cxa_atexit@plt+0x96fcd8> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 97c248 <__cxa_atexit@plt+0x96fccc> │ │ │ │ - ldr r7, [pc, #108] @ 97c288 <__cxa_atexit@plt+0x96fd0c> │ │ │ │ + beq 97c218 <__cxa_atexit@plt+0x96fc9c> │ │ │ │ + ldr r7, [pc, #108] @ 97c258 <__cxa_atexit@plt+0x96fcdc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97c26c <__cxa_atexit@plt+0x96fcf0> │ │ │ │ - ldr r7, [pc, #96] @ 97c294 <__cxa_atexit@plt+0x96fd18> │ │ │ │ + bhi 97c23c <__cxa_atexit@plt+0x96fcc0> │ │ │ │ + ldr r7, [pc, #96] @ 97c264 <__cxa_atexit@plt+0x96fce8> │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r9 │ │ │ │ str r9, [r5, #4] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 97c290 <__cxa_atexit@plt+0x96fd14> │ │ │ │ + ldr r7, [pc, #48] @ 97c260 <__cxa_atexit@plt+0x96fce4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97c28c <__cxa_atexit@plt+0x96fd10> │ │ │ │ + ldr r7, [pc, #24] @ 97c25c <__cxa_atexit@plt+0x96fce0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff30 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - cmpeq r7, #56, 22 @ 0xe000 │ │ │ │ - cmpeq r7, #92, 22 @ 0x17000 │ │ │ │ + cmpeq r7, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq r7, #140, 22 @ 0x23000 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97c328 <__cxa_atexit@plt+0x96fdac> │ │ │ │ - ldr r7, [pc, #128] @ 97c338 <__cxa_atexit@plt+0x96fdbc> │ │ │ │ + bhi 97c2f8 <__cxa_atexit@plt+0x96fd7c> │ │ │ │ + ldr r7, [pc, #128] @ 97c308 <__cxa_atexit@plt+0x96fd8c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 97c30c <__cxa_atexit@plt+0x96fd90> │ │ │ │ - ldr r2, [pc, #112] @ 97c33c <__cxa_atexit@plt+0x96fdc0> │ │ │ │ + beq 97c2dc <__cxa_atexit@plt+0x96fd60> │ │ │ │ + ldr r2, [pc, #112] @ 97c30c <__cxa_atexit@plt+0x96fd90> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 97c31c <__cxa_atexit@plt+0x96fda0> │ │ │ │ + beq 97c2ec <__cxa_atexit@plt+0x96fd70> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - ldr r3, [pc, #76] @ 97c340 <__cxa_atexit@plt+0x96fdc4> │ │ │ │ + ldr r3, [pc, #76] @ 97c310 <__cxa_atexit@plt+0x96fd94> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #72] @ 97c344 <__cxa_atexit@plt+0x96fdc8> │ │ │ │ + ldr r7, [pc, #72] @ 97c314 <__cxa_atexit@plt+0x96fd98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97c348 <__cxa_atexit@plt+0x96fdcc> │ │ │ │ + ldr r7, [pc, #24] @ 97c318 <__cxa_atexit@plt+0x96fd9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq lr, #172, 24 @ 0xac00 │ │ │ │ - cmneq lr, #160, 24 @ 0xa000 │ │ │ │ - cmpeq r7, #160, 20 @ 0xa0000 │ │ │ │ + cmneq lr, #220, 24 @ 0xdc00 │ │ │ │ + cmneq lr, #208, 24 @ 0xd000 │ │ │ │ + cmpeq r7, #208, 20 @ 0xd0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 97c3a4 <__cxa_atexit@plt+0x96fe28> │ │ │ │ + ldr r3, [pc, #72] @ 97c374 <__cxa_atexit@plt+0x96fdf8> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97c39c <__cxa_atexit@plt+0x96fe20> │ │ │ │ - ldr r3, [pc, #52] @ 97c3a8 <__cxa_atexit@plt+0x96fe2c> │ │ │ │ + beq 97c36c <__cxa_atexit@plt+0x96fdf0> │ │ │ │ + ldr r3, [pc, #52] @ 97c378 <__cxa_atexit@plt+0x96fdfc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ - ldr r7, [pc, #44] @ 97c3ac <__cxa_atexit@plt+0x96fe30> │ │ │ │ + ldr r7, [pc, #44] @ 97c37c <__cxa_atexit@plt+0x96fe00> │ │ │ │ eor r2, r1, #838860800 @ 0x32000000 │ │ │ │ eor r0, r0, #49 @ 0x31 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #44, 24 @ 0x2c00 │ │ │ │ - cmneq lr, #16, 24 @ 0x1000 │ │ │ │ + cmneq lr, #92, 24 @ 0x5c00 │ │ │ │ + cmneq lr, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 97c3e8 <__cxa_atexit@plt+0x96fe6c> │ │ │ │ + ldr r3, [pc, #40] @ 97c3b8 <__cxa_atexit@plt+0x96fe3c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ - ldr r7, [pc, #32] @ 97c3ec <__cxa_atexit@plt+0x96fe70> │ │ │ │ + ldr r7, [pc, #32] @ 97c3bc <__cxa_atexit@plt+0x96fe40> │ │ │ │ eor r2, r1, #838860800 @ 0x32000000 │ │ │ │ eor r0, r0, #49 @ 0x31 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #224, 22 @ 0x38000 │ │ │ │ - cmneq lr, #196, 22 @ 0x31000 │ │ │ │ + cmneq lr, #16, 24 @ 0x1000 │ │ │ │ + cmneq lr, #244, 22 @ 0x3d000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97c450 <__cxa_atexit@plt+0x96fed4> │ │ │ │ - ldr r7, [pc, #80] @ 97c460 <__cxa_atexit@plt+0x96fee4> │ │ │ │ + bhi 97c420 <__cxa_atexit@plt+0x96fea4> │ │ │ │ + ldr r7, [pc, #80] @ 97c430 <__cxa_atexit@plt+0x96feb4> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r9, [r5, #4] │ │ │ │ - beq 97c43c <__cxa_atexit@plt+0x96fec0> │ │ │ │ - ldr r3, [pc, #60] @ 97c464 <__cxa_atexit@plt+0x96fee8> │ │ │ │ + beq 97c40c <__cxa_atexit@plt+0x96fe90> │ │ │ │ + ldr r3, [pc, #60] @ 97c434 <__cxa_atexit@plt+0x96feb8> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97c448 <__cxa_atexit@plt+0x96fecc> │ │ │ │ - b 97c4a4 <__cxa_atexit@plt+0x96ff28> │ │ │ │ + beq 97c418 <__cxa_atexit@plt+0x96fe9c> │ │ │ │ + b 97c474 <__cxa_atexit@plt+0x96fef8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97c468 <__cxa_atexit@plt+0x96feec> │ │ │ │ + ldr r7, [pc, #16] @ 97c438 <__cxa_atexit@plt+0x96febc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq r7, #124, 18 @ 0x1f0000 │ │ │ │ + cmpeq r7, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 97c498 <__cxa_atexit@plt+0x96ff1c> │ │ │ │ + ldr r3, [pc, #28] @ 97c468 <__cxa_atexit@plt+0x96feec> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97c490 <__cxa_atexit@plt+0x96ff14> │ │ │ │ - b 97c4a4 <__cxa_atexit@plt+0x96ff28> │ │ │ │ + beq 97c460 <__cxa_atexit@plt+0x96fee4> │ │ │ │ + b 97c474 <__cxa_atexit@plt+0x96fef8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 97c500 <__cxa_atexit@plt+0x96ff84> │ │ │ │ + bne 97c4d0 <__cxa_atexit@plt+0x96ff54> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #100] @ 97c528 <__cxa_atexit@plt+0x96ffac> │ │ │ │ + ldr r2, [pc, #100] @ 97c4f8 <__cxa_atexit@plt+0x96ff7c> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 97c514 <__cxa_atexit@plt+0x96ff98> │ │ │ │ + beq 97c4e4 <__cxa_atexit@plt+0x96ff68> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97c500 <__cxa_atexit@plt+0x96ff84> │ │ │ │ - ldr r3, [pc, #72] @ 97c52c <__cxa_atexit@plt+0x96ffb0> │ │ │ │ + bne 97c4d0 <__cxa_atexit@plt+0x96ff54> │ │ │ │ + ldr r3, [pc, #72] @ 97c4fc <__cxa_atexit@plt+0x96ff80> │ │ │ │ ldr r2, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 97c520 <__cxa_atexit@plt+0x96ffa4> │ │ │ │ - b 97c598 <__cxa_atexit@plt+0x97001c> │ │ │ │ - ldr r7, [pc, #40] @ 97c530 <__cxa_atexit@plt+0x96ffb4> │ │ │ │ + beq 97c4f0 <__cxa_atexit@plt+0x96ff74> │ │ │ │ + b 97c568 <__cxa_atexit@plt+0x96ffec> │ │ │ │ + ldr r7, [pc, #40] @ 97c500 <__cxa_atexit@plt+0x96ff84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq lr, #216, 20 @ 0xd8000 │ │ │ │ + cmneq lr, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97c56c <__cxa_atexit@plt+0x96fff0> │ │ │ │ + bne 97c53c <__cxa_atexit@plt+0x96ffc0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ 97c588 <__cxa_atexit@plt+0x97000c> │ │ │ │ + ldr r2, [pc, #48] @ 97c558 <__cxa_atexit@plt+0x96ffdc> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 97c580 <__cxa_atexit@plt+0x970004> │ │ │ │ - b 97c598 <__cxa_atexit@plt+0x97001c> │ │ │ │ - ldr r7, [pc, #24] @ 97c58c <__cxa_atexit@plt+0x970010> │ │ │ │ + beq 97c550 <__cxa_atexit@plt+0x96ffd4> │ │ │ │ + b 97c568 <__cxa_atexit@plt+0x96ffec> │ │ │ │ + ldr r7, [pc, #24] @ 97c55c <__cxa_atexit@plt+0x96ffe0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq lr, #108, 20 @ 0x6c000 │ │ │ │ + cmneq lr, #156, 20 @ 0x9c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97c5d0 <__cxa_atexit@plt+0x970054> │ │ │ │ + bne 97c5a0 <__cxa_atexit@plt+0x970024> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r3, [pc, #156] @ 97c650 <__cxa_atexit@plt+0x9700d4> │ │ │ │ + ldr r3, [pc, #156] @ 97c620 <__cxa_atexit@plt+0x9700a4> │ │ │ │ mov r2, r5 │ │ │ │ str r1, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97c5e4 <__cxa_atexit@plt+0x970068> │ │ │ │ + beq 97c5b4 <__cxa_atexit@plt+0x970038> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97c5f0 <__cxa_atexit@plt+0x970074> │ │ │ │ - ldr r7, [pc, #124] @ 97c654 <__cxa_atexit@plt+0x9700d8> │ │ │ │ + bne 97c5c0 <__cxa_atexit@plt+0x970044> │ │ │ │ + ldr r7, [pc, #124] @ 97c624 <__cxa_atexit@plt+0x9700a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r0, r3 │ │ │ │ - bcc 97c63c <__cxa_atexit@plt+0x9700c0> │ │ │ │ - ldr r8, [pc, #80] @ 97c658 <__cxa_atexit@plt+0x9700dc> │ │ │ │ + bcc 97c60c <__cxa_atexit@plt+0x970090> │ │ │ │ + ldr r8, [pc, #80] @ 97c628 <__cxa_atexit@plt+0x9700ac> │ │ │ │ sub r7, r3, #15 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #72] @ 97c65c <__cxa_atexit@plt+0x9700e0> │ │ │ │ + ldr lr, [pc, #72] @ 97c62c <__cxa_atexit@plt+0x9700b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ str r7, [r6, #20] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r2, [r6, #8] │ │ │ │ @@ -2474033,348 +2474021,348 @@ │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq lr, #8, 20 @ 0x8000 │ │ │ │ - cmneq lr, #20, 18 @ 0x50000 │ │ │ │ - cmneq lr, #16, 20 @ 0x10000 │ │ │ │ + cmneq lr, #56, 20 @ 0x38000 │ │ │ │ + cmneq lr, #68, 18 @ 0x110000 │ │ │ │ + cmneq lr, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97c688 <__cxa_atexit@plt+0x97010c> │ │ │ │ - ldr r7, [pc, #104] @ 97c6e4 <__cxa_atexit@plt+0x970168> │ │ │ │ + bne 97c658 <__cxa_atexit@plt+0x9700dc> │ │ │ │ + ldr r7, [pc, #104] @ 97c6b4 <__cxa_atexit@plt+0x970138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 97c6d4 <__cxa_atexit@plt+0x970158> │ │ │ │ - ldr r8, [pc, #72] @ 97c6e8 <__cxa_atexit@plt+0x97016c> │ │ │ │ + bcc 97c6a4 <__cxa_atexit@plt+0x970128> │ │ │ │ + ldr r8, [pc, #72] @ 97c6b8 <__cxa_atexit@plt+0x97013c> │ │ │ │ sub r7, r3, #15 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr lr, [pc, #64] @ 97c6ec <__cxa_atexit@plt+0x970170> │ │ │ │ + ldr lr, [pc, #64] @ 97c6bc <__cxa_atexit@plt+0x970140> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ str r7, [r6, #20] │ │ │ │ ldmdb r5, {r1, r2} │ │ │ │ str r8, [r6, #4] │ │ │ │ str r2, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ sub r7, r3, #2 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #20 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq lr, #100, 18 @ 0x190000 │ │ │ │ - cmneq lr, #124, 16 @ 0x7c0000 │ │ │ │ - cmneq lr, #120, 18 @ 0x1e0000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq lr, #148, 18 @ 0x250000 │ │ │ │ + cmneq lr, #172, 16 @ 0xac0000 │ │ │ │ + cmneq lr, #168, 18 @ 0x2a0000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97c744 <__cxa_atexit@plt+0x9701c8> │ │ │ │ - ldr r3, [pc, #68] @ 97c754 <__cxa_atexit@plt+0x9701d8> │ │ │ │ + bhi 97c714 <__cxa_atexit@plt+0x970198> │ │ │ │ + ldr r3, [pc, #68] @ 97c724 <__cxa_atexit@plt+0x9701a8> │ │ │ │ ldr r7, [r5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r3, pc, r3 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97c73c <__cxa_atexit@plt+0x9701c0> │ │ │ │ - ldr r3, [pc, #40] @ 97c758 <__cxa_atexit@plt+0x9701dc> │ │ │ │ + beq 97c70c <__cxa_atexit@plt+0x970190> │ │ │ │ + ldr r3, [pc, #40] @ 97c728 <__cxa_atexit@plt+0x9701ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97c75c <__cxa_atexit@plt+0x9701e0> │ │ │ │ + ldr r7, [pc, #16] @ 97c72c <__cxa_atexit@plt+0x9701b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmpeq r7, #140, 12 @ 0x8c00000 │ │ │ │ - cmpeq r7, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq r7, #188, 12 @ 0xbc00000 │ │ │ │ + cmpeq r7, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97c780 <__cxa_atexit@plt+0x970204> │ │ │ │ + ldr r3, [pc, #12] @ 97c750 <__cxa_atexit@plt+0x9701d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #80, 12 @ 0x5000000 │ │ │ │ + cmpeq r7, #128, 12 @ 0x8000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97c7b8 <__cxa_atexit@plt+0x97023c> │ │ │ │ - ldr r3, [pc, #48] @ 97c7d4 <__cxa_atexit@plt+0x970258> │ │ │ │ + bne 97c788 <__cxa_atexit@plt+0x97020c> │ │ │ │ + ldr r3, [pc, #48] @ 97c7a4 <__cxa_atexit@plt+0x970228> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97c7cc <__cxa_atexit@plt+0x970250> │ │ │ │ - b 97c7e8 <__cxa_atexit@plt+0x97026c> │ │ │ │ - ldr r7, [pc, #24] @ 97c7d8 <__cxa_atexit@plt+0x97025c> │ │ │ │ + beq 97c79c <__cxa_atexit@plt+0x970220> │ │ │ │ + b 97c7b8 <__cxa_atexit@plt+0x97023c> │ │ │ │ + ldr r7, [pc, #24] @ 97c7a8 <__cxa_atexit@plt+0x97022c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, #220, 14 @ 0x3700000 │ │ │ │ - cmpeq r7, #248, 10 @ 0x3e000000 │ │ │ │ + cmneq lr, #12, 16 @ 0xc0000 │ │ │ │ + cmpeq r7, #40, 12 @ 0x2800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #96] @ 97c860 <__cxa_atexit@plt+0x9702e4> │ │ │ │ + ldr r2, [pc, #96] @ 97c830 <__cxa_atexit@plt+0x9702b4> │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97c840 <__cxa_atexit@plt+0x9702c4> │ │ │ │ + beq 97c810 <__cxa_atexit@plt+0x970294> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 97c848 <__cxa_atexit@plt+0x9702cc> │ │ │ │ - ldr r3, [pc, #56] @ 97c864 <__cxa_atexit@plt+0x9702e8> │ │ │ │ + bne 97c818 <__cxa_atexit@plt+0x97029c> │ │ │ │ + ldr r3, [pc, #56] @ 97c834 <__cxa_atexit@plt+0x9702b8> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97c840 <__cxa_atexit@plt+0x9702c4> │ │ │ │ - b 97c8d4 <__cxa_atexit@plt+0x970358> │ │ │ │ + beq 97c810 <__cxa_atexit@plt+0x970294> │ │ │ │ + b 97c8a4 <__cxa_atexit@plt+0x970328> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97c868 <__cxa_atexit@plt+0x9702ec> │ │ │ │ + ldr r7, [pc, #24] @ 97c838 <__cxa_atexit@plt+0x9702bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #16]! │ │ │ │ mov r5, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq lr, #76, 14 @ 0x1300000 │ │ │ │ - cmpeq r7, #104, 10 @ 0x1a000000 │ │ │ │ + cmneq lr, #124, 14 @ 0x1f00000 │ │ │ │ + cmpeq r7, #152, 10 @ 0x26000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97c8a4 <__cxa_atexit@plt+0x970328> │ │ │ │ - ldr r3, [pc, #48] @ 97c8c0 <__cxa_atexit@plt+0x970344> │ │ │ │ + bne 97c874 <__cxa_atexit@plt+0x9702f8> │ │ │ │ + ldr r3, [pc, #48] @ 97c890 <__cxa_atexit@plt+0x970314> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97c8b8 <__cxa_atexit@plt+0x97033c> │ │ │ │ - b 97c8d4 <__cxa_atexit@plt+0x970358> │ │ │ │ - ldr r7, [pc, #24] @ 97c8c4 <__cxa_atexit@plt+0x970348> │ │ │ │ + beq 97c888 <__cxa_atexit@plt+0x97030c> │ │ │ │ + b 97c8a4 <__cxa_atexit@plt+0x970328> │ │ │ │ + ldr r7, [pc, #24] @ 97c894 <__cxa_atexit@plt+0x970318> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, #240, 12 @ 0xf000000 │ │ │ │ - cmpeq r7, #12, 10 @ 0x3000000 │ │ │ │ + cmneq lr, #32, 14 @ 0x800000 │ │ │ │ + cmpeq r7, #60, 10 @ 0xf000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97c93c <__cxa_atexit@plt+0x9703c0> │ │ │ │ - ldr r2, [pc, #116] @ 97c964 <__cxa_atexit@plt+0x9703e8> │ │ │ │ + bne 97c90c <__cxa_atexit@plt+0x970390> │ │ │ │ + ldr r2, [pc, #116] @ 97c934 <__cxa_atexit@plt+0x9703b8> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 97c950 <__cxa_atexit@plt+0x9703d4> │ │ │ │ - ldr lr, [pc, #96] @ 97c968 <__cxa_atexit@plt+0x9703ec> │ │ │ │ + beq 97c920 <__cxa_atexit@plt+0x9703a4> │ │ │ │ + ldr lr, [pc, #96] @ 97c938 <__cxa_atexit@plt+0x9703bc> │ │ │ │ ldr r1, [r3, #19] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r7, [r3, #3] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, r3, r8} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 97c95c <__cxa_atexit@plt+0x9703e0> │ │ │ │ - b 97c9d4 <__cxa_atexit@plt+0x970458> │ │ │ │ - ldr r7, [pc, #40] @ 97c96c <__cxa_atexit@plt+0x9703f0> │ │ │ │ + beq 97c92c <__cxa_atexit@plt+0x9703b0> │ │ │ │ + b 97c9a4 <__cxa_atexit@plt+0x970428> │ │ │ │ + ldr r7, [pc, #40] @ 97c93c <__cxa_atexit@plt+0x9703c0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq lr, #88, 12 @ 0x5800000 │ │ │ │ - cmpeq r7, #100, 8 @ 0x64000000 │ │ │ │ + cmneq lr, #136, 12 @ 0x8800000 │ │ │ │ + cmpeq r7, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #60] @ 97c9c4 <__cxa_atexit@plt+0x970448> │ │ │ │ + ldr lr, [pc, #60] @ 97c994 <__cxa_atexit@plt+0x970418> │ │ │ │ ldr r1, [r3, #19] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, r3, r8} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 97c9bc <__cxa_atexit@plt+0x970440> │ │ │ │ - b 97c9d4 <__cxa_atexit@plt+0x970458> │ │ │ │ + beq 97c98c <__cxa_atexit@plt+0x970410> │ │ │ │ + b 97c9a4 <__cxa_atexit@plt+0x970428> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq r7, #12, 8 @ 0xc000000 │ │ │ │ + cmpeq r7, #60, 8 @ 0x3c000000 │ │ │ │ andeq r0, r0, r9 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97ca08 <__cxa_atexit@plt+0x97048c> │ │ │ │ - ldr r3, [pc, #160] @ 97ca90 <__cxa_atexit@plt+0x970514> │ │ │ │ + bne 97c9d8 <__cxa_atexit@plt+0x97045c> │ │ │ │ + ldr r3, [pc, #160] @ 97ca60 <__cxa_atexit@plt+0x9704e4> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str sl, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97ca60 <__cxa_atexit@plt+0x9704e4> │ │ │ │ - b 97caa0 <__cxa_atexit@plt+0x970524> │ │ │ │ - ldr r2, [pc, #116] @ 97ca84 <__cxa_atexit@plt+0x970508> │ │ │ │ + beq 97ca30 <__cxa_atexit@plt+0x9704b4> │ │ │ │ + b 97ca70 <__cxa_atexit@plt+0x9704f4> │ │ │ │ + ldr r2, [pc, #116] @ 97ca54 <__cxa_atexit@plt+0x9704d8> │ │ │ │ ldr r7, [r5, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r5] │ │ │ │ - beq 97ca68 <__cxa_atexit@plt+0x9704ec> │ │ │ │ - ldr r2, [pc, #88] @ 97ca88 <__cxa_atexit@plt+0x97050c> │ │ │ │ + beq 97ca38 <__cxa_atexit@plt+0x9704bc> │ │ │ │ + ldr r2, [pc, #88] @ 97ca58 <__cxa_atexit@plt+0x9704dc> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r9, #3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ str r8, [r5, #36] @ 0x24 │ │ │ │ - beq 97ca74 <__cxa_atexit@plt+0x9704f8> │ │ │ │ - ldr r7, [pc, #60] @ 97ca8c <__cxa_atexit@plt+0x970510> │ │ │ │ + beq 97ca44 <__cxa_atexit@plt+0x9704c8> │ │ │ │ + ldr r7, [pc, #60] @ 97ca5c <__cxa_atexit@plt+0x9704e0> │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ mov r7, r9 │ │ │ │ - b 9f4e9c <__cxa_atexit@plt+0x9e8920> │ │ │ │ + b 9f4e6c <__cxa_atexit@plt+0x9e88f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmpeq r7, #64, 6 │ │ │ │ + cmpeq r7, #112, 6 @ 0xc0000001 │ │ │ │ andeq r0, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97cb00 <__cxa_atexit@plt+0x970584> │ │ │ │ - ldr r7, [pc, #192] @ 97cb7c <__cxa_atexit@plt+0x970600> │ │ │ │ + bne 97cad0 <__cxa_atexit@plt+0x970554> │ │ │ │ + ldr r7, [pc, #192] @ 97cb4c <__cxa_atexit@plt+0x9705d0> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ tst sl, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 97cb50 <__cxa_atexit@plt+0x9705d4> │ │ │ │ + beq 97cb20 <__cxa_atexit@plt+0x9705a4> │ │ │ │ ldr lr, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r7, [r5, #24] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ ldmib r5, {r2, r9} │ │ │ │ str r7, [r5, #20] │ │ │ │ str r1, [r5, #24] │ │ │ │ stm r5, {r3, lr} │ │ │ │ str r2, [r5, #8] │ │ │ │ str r0, [r5, #12] │ │ │ │ - b 97cd44 <__cxa_atexit@plt+0x9707c8> │ │ │ │ - ldr r7, [pc, #104] @ 97cb70 <__cxa_atexit@plt+0x9705f4> │ │ │ │ + b 97cd14 <__cxa_atexit@plt+0x970798> │ │ │ │ + ldr r7, [pc, #104] @ 97cb40 <__cxa_atexit@plt+0x9705c4> │ │ │ │ ldr r3, [r5, #40] @ 0x28 │ │ │ │ add r7, pc, r7 │ │ │ │ tst r3, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 97cb5c <__cxa_atexit@plt+0x9705e0> │ │ │ │ - ldr r2, [pc, #84] @ 97cb74 <__cxa_atexit@plt+0x9705f8> │ │ │ │ + beq 97cb2c <__cxa_atexit@plt+0x9705b0> │ │ │ │ + ldr r2, [pc, #84] @ 97cb44 <__cxa_atexit@plt+0x9705c8> │ │ │ │ ldr r7, [r3, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ - beq 97cb68 <__cxa_atexit@plt+0x9705ec> │ │ │ │ - ldr r3, [pc, #56] @ 97cb78 <__cxa_atexit@plt+0x9705fc> │ │ │ │ + beq 97cb38 <__cxa_atexit@plt+0x9705bc> │ │ │ │ + ldr r3, [pc, #56] @ 97cb48 <__cxa_atexit@plt+0x9705cc> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9f4e9c <__cxa_atexit@plt+0x9e8920> │ │ │ │ + b 9f4e6c <__cxa_atexit@plt+0x9e88f0> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq r7, #84, 4 @ 0x40000005 │ │ │ │ + cmpeq r7, #132, 4 @ 0x40000008 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #16]! │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ @@ -2474383,85 +2474371,85 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str sl, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ stm r5, {r2, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 97cd44 <__cxa_atexit@plt+0x9707c8> │ │ │ │ - cmpeq r7, #12, 4 @ 0xc0000000 │ │ │ │ + b 97cd14 <__cxa_atexit@plt+0x970798> │ │ │ │ + cmpeq r7, #60, 4 @ 0xc0000003 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr r2, [pc, #56] @ 97cc18 <__cxa_atexit@plt+0x97069c> │ │ │ │ + ldr r2, [pc, #56] @ 97cbe8 <__cxa_atexit@plt+0x97066c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r8, [r3, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ str r8, [r5, #40] @ 0x28 │ │ │ │ - beq 97cc10 <__cxa_atexit@plt+0x970694> │ │ │ │ - ldr r3, [pc, #28] @ 97cc1c <__cxa_atexit@plt+0x9706a0> │ │ │ │ + beq 97cbe0 <__cxa_atexit@plt+0x970664> │ │ │ │ + ldr r3, [pc, #28] @ 97cbec <__cxa_atexit@plt+0x970670> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9f4e9c <__cxa_atexit@plt+0x9e8920> │ │ │ │ + b 9f4e6c <__cxa_atexit@plt+0x9e88f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - cmpeq r7, #180, 2 @ 0x2d │ │ │ │ + cmpeq r7, #228, 2 @ 0x39 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 97cc48 <__cxa_atexit@plt+0x9706cc> │ │ │ │ + ldr r3, [pc, #20] @ 97cc18 <__cxa_atexit@plt+0x97069c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9f4e9c <__cxa_atexit@plt+0x9e8920> │ │ │ │ + b 9f4e6c <__cxa_atexit@plt+0x9e88f0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #136, 2 @ 0x22 │ │ │ │ + cmpeq r7, #184, 2 @ 0x2e │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97ccb4 <__cxa_atexit@plt+0x970738> │ │ │ │ - ldr r3, [pc, #104] @ 97ccd4 <__cxa_atexit@plt+0x970758> │ │ │ │ + bne 97cc84 <__cxa_atexit@plt+0x970708> │ │ │ │ + ldr r3, [pc, #104] @ 97cca4 <__cxa_atexit@plt+0x970728> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst sl, #3 │ │ │ │ str r7, [r5, #40] @ 0x28 │ │ │ │ - beq 97ccc8 <__cxa_atexit@plt+0x97074c> │ │ │ │ + beq 97cc98 <__cxa_atexit@plt+0x97071c> │ │ │ │ ldr lr, [r5, #16]! │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldmib r5, {r1, r9} │ │ │ │ str r7, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ stm r5, {r2, lr} │ │ │ │ str r1, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 97cd44 <__cxa_atexit@plt+0x9707c8> │ │ │ │ - ldr r7, [pc, #28] @ 97ccd8 <__cxa_atexit@plt+0x97075c> │ │ │ │ + b 97cd14 <__cxa_atexit@plt+0x970798> │ │ │ │ + ldr r7, [pc, #28] @ 97cca8 <__cxa_atexit@plt+0x97072c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #44]! @ 0x2c │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, ror r0 │ │ │ │ - cmneq lr, #224, 4 │ │ │ │ - cmpeq r7, #248 @ 0xf8 │ │ │ │ + cmneq lr, #16, 6 @ 0x40000000 │ │ │ │ + cmpeq r7, #40, 2 │ │ │ │ andeq r0, r0, sl, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #16]! │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr r8, [r5, #-12] │ │ │ │ @@ -2474470,3092 +2474458,3092 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ str sl, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ stm r5, {r2, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 97cd44 <__cxa_atexit@plt+0x9707c8> │ │ │ │ + b 97cd14 <__cxa_atexit@plt+0x970798> │ │ │ │ ldm r5!, {r8, r9, sl} │ │ │ │ - b 97cd44 <__cxa_atexit@plt+0x9707c8> │ │ │ │ + b 97cd14 <__cxa_atexit@plt+0x970798> │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ andeq r0, r0, sl │ │ │ │ - cmpeq r7, #156 @ 0x9c │ │ │ │ + cmpeq r7, #204 @ 0xcc │ │ │ │ andeq r0, sl, r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97cda4 <__cxa_atexit@plt+0x970828> │ │ │ │ + bhi 97cd74 <__cxa_atexit@plt+0x9707f8> │ │ │ │ ldrd r0, [sl, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 97cd80 <__cxa_atexit@plt+0x970804> │ │ │ │ - ldr r7, [pc, #84] @ 97cdc0 <__cxa_atexit@plt+0x970844> │ │ │ │ + bne 97cd50 <__cxa_atexit@plt+0x9707d4> │ │ │ │ + ldr r7, [pc, #84] @ 97cd90 <__cxa_atexit@plt+0x970814> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97cd9c <__cxa_atexit@plt+0x970820> │ │ │ │ - b 97cdd4 <__cxa_atexit@plt+0x970858> │ │ │ │ - ldr r3, [pc, #52] @ 97cdbc <__cxa_atexit@plt+0x970840> │ │ │ │ + beq 97cd6c <__cxa_atexit@plt+0x9707f0> │ │ │ │ + b 97cda4 <__cxa_atexit@plt+0x970828> │ │ │ │ + ldr r3, [pc, #52] @ 97cd8c <__cxa_atexit@plt+0x970810> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97cd9c <__cxa_atexit@plt+0x970820> │ │ │ │ - b 97cf90 <__cxa_atexit@plt+0x970a14> │ │ │ │ + beq 97cd6c <__cxa_atexit@plt+0x9707f0> │ │ │ │ + b 97cf60 <__cxa_atexit@plt+0x9709e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97cdc4 <__cxa_atexit@plt+0x970848> │ │ │ │ + ldr r7, [pc, #24] @ 97cd94 <__cxa_atexit@plt+0x970818> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str r8, [r5, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r5, {r9, sl} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmpeq r7, #64 @ 0x40 │ │ │ │ - cmpeq r7, #12 │ │ │ │ + cmpeq r7, #112 @ 0x70 │ │ │ │ + cmpeq r7, #60 @ 0x3c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97ce04 <__cxa_atexit@plt+0x970888> │ │ │ │ + bne 97cdd4 <__cxa_atexit@plt+0x970858> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #60] @ 97ce2c <__cxa_atexit@plt+0x9708b0> │ │ │ │ + ldr r2, [pc, #60] @ 97cdfc <__cxa_atexit@plt+0x970880> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 97ce20 <__cxa_atexit@plt+0x9708a4> │ │ │ │ - b 97ce3c <__cxa_atexit@plt+0x9708c0> │ │ │ │ - ldr r3, [pc, #28] @ 97ce28 <__cxa_atexit@plt+0x9708ac> │ │ │ │ + beq 97cdf0 <__cxa_atexit@plt+0x970874> │ │ │ │ + b 97ce0c <__cxa_atexit@plt+0x970890> │ │ │ │ + ldr r3, [pc, #28] @ 97cdf8 <__cxa_atexit@plt+0x97087c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97ce20 <__cxa_atexit@plt+0x9708a4> │ │ │ │ - b 97cf90 <__cxa_atexit@plt+0x970a14> │ │ │ │ + beq 97cdf0 <__cxa_atexit@plt+0x970874> │ │ │ │ + b 97cf60 <__cxa_atexit@plt+0x9709e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r7, #164, 30 @ 0x290 │ │ │ │ + cmpeq r7, #212, 30 @ 0x350 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97ce90 <__cxa_atexit@plt+0x970914> │ │ │ │ + bne 97ce60 <__cxa_atexit@plt+0x9708e4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #136] @ 97cee0 <__cxa_atexit@plt+0x970964> │ │ │ │ + ldr r2, [pc, #136] @ 97ceb0 <__cxa_atexit@plt+0x970934> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 97ceb4 <__cxa_atexit@plt+0x970938> │ │ │ │ + beq 97ce84 <__cxa_atexit@plt+0x970908> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97cec0 <__cxa_atexit@plt+0x970944> │ │ │ │ - ldr r3, [pc, #104] @ 97cee4 <__cxa_atexit@plt+0x970968> │ │ │ │ + bne 97ce90 <__cxa_atexit@plt+0x970914> │ │ │ │ + ldr r3, [pc, #104] @ 97ceb4 <__cxa_atexit@plt+0x970938> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97ceac <__cxa_atexit@plt+0x970930> │ │ │ │ - b 97cf90 <__cxa_atexit@plt+0x970a14> │ │ │ │ - ldr r3, [pc, #68] @ 97cedc <__cxa_atexit@plt+0x970960> │ │ │ │ + beq 97ce7c <__cxa_atexit@plt+0x970900> │ │ │ │ + b 97cf60 <__cxa_atexit@plt+0x9709e4> │ │ │ │ + ldr r3, [pc, #68] @ 97ceac <__cxa_atexit@plt+0x970930> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97ceac <__cxa_atexit@plt+0x970930> │ │ │ │ - b 97cf90 <__cxa_atexit@plt+0x970a14> │ │ │ │ + beq 97ce7c <__cxa_atexit@plt+0x970900> │ │ │ │ + b 97cf60 <__cxa_atexit@plt+0x9709e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 97cee8 <__cxa_atexit@plt+0x97096c> │ │ │ │ + ldr r2, [pc, #32] @ 97ceb8 <__cxa_atexit@plt+0x97093c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq r7, #232, 28 @ 0xe80 │ │ │ │ + cmpeq r7, #24, 30 @ 0x60 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97cf20 <__cxa_atexit@plt+0x9709a4> │ │ │ │ - ldr r3, [pc, #52] @ 97cf40 <__cxa_atexit@plt+0x9709c4> │ │ │ │ + bne 97cef0 <__cxa_atexit@plt+0x970974> │ │ │ │ + ldr r3, [pc, #52] @ 97cf10 <__cxa_atexit@plt+0x970994> │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97cf38 <__cxa_atexit@plt+0x9709bc> │ │ │ │ - b 97cf90 <__cxa_atexit@plt+0x970a14> │ │ │ │ - ldr r3, [pc, #28] @ 97cf44 <__cxa_atexit@plt+0x9709c8> │ │ │ │ + beq 97cf08 <__cxa_atexit@plt+0x97098c> │ │ │ │ + b 97cf60 <__cxa_atexit@plt+0x9709e4> │ │ │ │ + ldr r3, [pc, #28] @ 97cf14 <__cxa_atexit@plt+0x970998> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #29 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97cf6c <__cxa_atexit@plt+0x9709f0> │ │ │ │ + bne 97cf3c <__cxa_atexit@plt+0x9709c0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r5, r5, #32 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #12] @ 97cf80 <__cxa_atexit@plt+0x970a04> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #12] @ 97cf50 <__cxa_atexit@plt+0x9709d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #40 @ 0x28 │ │ │ │ - cmpeq r7, #80, 28 @ 0x500 │ │ │ │ + cmneq lr, #88 @ 0x58 │ │ │ │ + cmpeq r7, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97d008 <__cxa_atexit@plt+0x970a8c> │ │ │ │ - ldr r2, [pc, #188] @ 97d060 <__cxa_atexit@plt+0x970ae4> │ │ │ │ + bne 97cfd8 <__cxa_atexit@plt+0x970a5c> │ │ │ │ + ldr r2, [pc, #188] @ 97d030 <__cxa_atexit@plt+0x970ab4> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ ands r7, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 97d01c <__cxa_atexit@plt+0x970aa0> │ │ │ │ + beq 97cfec <__cxa_atexit@plt+0x970a70> │ │ │ │ cmp r7, #2 │ │ │ │ str r3, [r5] │ │ │ │ - bne 97d008 <__cxa_atexit@plt+0x970a8c> │ │ │ │ + bne 97cfd8 <__cxa_atexit@plt+0x970a5c> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #148] @ 97d064 <__cxa_atexit@plt+0x970ae8> │ │ │ │ + ldr r2, [pc, #148] @ 97d034 <__cxa_atexit@plt+0x970ab8> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 97d028 <__cxa_atexit@plt+0x970aac> │ │ │ │ + beq 97cff8 <__cxa_atexit@plt+0x970a7c> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 97d034 <__cxa_atexit@plt+0x970ab8> │ │ │ │ + beq 97d004 <__cxa_atexit@plt+0x970a88> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97d044 <__cxa_atexit@plt+0x970ac8> │ │ │ │ - ldr r5, [pc, #108] @ 97d06c <__cxa_atexit@plt+0x970af0> │ │ │ │ + bne 97d014 <__cxa_atexit@plt+0x970a98> │ │ │ │ + ldr r5, [pc, #108] @ 97d03c <__cxa_atexit@plt+0x970ac0> │ │ │ │ mov r2, #6 │ │ │ │ add r5, pc, r5 │ │ │ │ - b 97d050 <__cxa_atexit@plt+0x970ad4> │ │ │ │ - ldr r7, [pc, #100] @ 97d074 <__cxa_atexit@plt+0x970af8> │ │ │ │ + b 97d020 <__cxa_atexit@plt+0x970aa4> │ │ │ │ + ldr r7, [pc, #100] @ 97d044 <__cxa_atexit@plt+0x970ac8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 97d070 <__cxa_atexit@plt+0x970af4> │ │ │ │ + ldr r5, [pc, #52] @ 97d040 <__cxa_atexit@plt+0x970ac4> │ │ │ │ mov r2, #5 │ │ │ │ add r5, pc, r5 │ │ │ │ - b 97d050 <__cxa_atexit@plt+0x970ad4> │ │ │ │ - ldr r5, [pc, #28] @ 97d068 <__cxa_atexit@plt+0x970aec> │ │ │ │ + b 97d020 <__cxa_atexit@plt+0x970aa4> │ │ │ │ + ldr r5, [pc, #28] @ 97d038 <__cxa_atexit@plt+0x970abc> │ │ │ │ mov r2, #7 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - cmneq lr, #140, 30 @ 0x230 │ │ │ │ - cmpeq r7, #92, 26 @ 0x1700 │ │ │ │ + cmneq lr, #188, 30 @ 0x2f0 │ │ │ │ + cmpeq r7, #140, 26 @ 0x2300 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 97d0e0 <__cxa_atexit@plt+0x970b64> │ │ │ │ + bne 97d0b0 <__cxa_atexit@plt+0x970b34> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #124] @ 97d124 <__cxa_atexit@plt+0x970ba8> │ │ │ │ + ldr r1, [pc, #124] @ 97d0f4 <__cxa_atexit@plt+0x970b78> │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97d0f4 <__cxa_atexit@plt+0x970b78> │ │ │ │ + beq 97d0c4 <__cxa_atexit@plt+0x970b48> │ │ │ │ ldr r9, [r2, #16] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97d0fc <__cxa_atexit@plt+0x970b80> │ │ │ │ + beq 97d0cc <__cxa_atexit@plt+0x970b50> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97d10c <__cxa_atexit@plt+0x970b90> │ │ │ │ - ldr r3, [pc, #84] @ 97d12c <__cxa_atexit@plt+0x970bb0> │ │ │ │ + bne 97d0dc <__cxa_atexit@plt+0x970b60> │ │ │ │ + ldr r3, [pc, #84] @ 97d0fc <__cxa_atexit@plt+0x970b80> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d118 <__cxa_atexit@plt+0x970b9c> │ │ │ │ - ldr r7, [pc, #76] @ 97d134 <__cxa_atexit@plt+0x970bb8> │ │ │ │ + b 97d0e8 <__cxa_atexit@plt+0x970b6c> │ │ │ │ + ldr r7, [pc, #76] @ 97d104 <__cxa_atexit@plt+0x970b88> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 97d130 <__cxa_atexit@plt+0x970bb4> │ │ │ │ + ldr r3, [pc, #44] @ 97d100 <__cxa_atexit@plt+0x970b84> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d118 <__cxa_atexit@plt+0x970b9c> │ │ │ │ - ldr r3, [pc, #20] @ 97d128 <__cxa_atexit@plt+0x970bac> │ │ │ │ + b 97d0e8 <__cxa_atexit@plt+0x970b6c> │ │ │ │ + ldr r3, [pc, #20] @ 97d0f8 <__cxa_atexit@plt+0x970b7c> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #11 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq lr, #180, 28 @ 0xb40 │ │ │ │ - cmpeq r7, #156, 24 @ 0x9c00 │ │ │ │ + cmneq lr, #228, 28 @ 0xe40 │ │ │ │ + cmpeq r7, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97d16c <__cxa_atexit@plt+0x970bf0> │ │ │ │ + beq 97d13c <__cxa_atexit@plt+0x970bc0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97d17c <__cxa_atexit@plt+0x970c00> │ │ │ │ - ldr r3, [pc, #56] @ 97d19c <__cxa_atexit@plt+0x970c20> │ │ │ │ + bne 97d14c <__cxa_atexit@plt+0x970bd0> │ │ │ │ + ldr r3, [pc, #56] @ 97d16c <__cxa_atexit@plt+0x970bf0> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d188 <__cxa_atexit@plt+0x970c0c> │ │ │ │ - ldr r3, [pc, #36] @ 97d198 <__cxa_atexit@plt+0x970c1c> │ │ │ │ + b 97d158 <__cxa_atexit@plt+0x970bdc> │ │ │ │ + ldr r3, [pc, #36] @ 97d168 <__cxa_atexit@plt+0x970bec> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d188 <__cxa_atexit@plt+0x970c0c> │ │ │ │ - ldr r3, [pc, #16] @ 97d194 <__cxa_atexit@plt+0x970c18> │ │ │ │ + b 97d158 <__cxa_atexit@plt+0x970bdc> │ │ │ │ + ldr r3, [pc, #16] @ 97d164 <__cxa_atexit@plt+0x970be8> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, r2] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r7, #52, 24 @ 0x3400 │ │ │ │ + cmpeq r7, #100, 24 @ 0x6400 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97d1c0 <__cxa_atexit@plt+0x970c44> │ │ │ │ + ldr r3, [pc, #12] @ 97d190 <__cxa_atexit@plt+0x970c14> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #16, 24 @ 0x1000 │ │ │ │ + cmpeq r7, #64, 24 @ 0x4000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 97d248 <__cxa_atexit@plt+0x970ccc> │ │ │ │ + ldr r3, [pc, #112] @ 97d218 <__cxa_atexit@plt+0x970c9c> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r3, #-4]! │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 97d234 <__cxa_atexit@plt+0x970cb8> │ │ │ │ - ldr r3, [pc, #72] @ 97d24c <__cxa_atexit@plt+0x970cd0> │ │ │ │ + bhi 97d204 <__cxa_atexit@plt+0x970c88> │ │ │ │ + ldr r3, [pc, #72] @ 97d21c <__cxa_atexit@plt+0x970ca0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 97d22c <__cxa_atexit@plt+0x970cb0> │ │ │ │ - ldr r3, [pc, #48] @ 97d250 <__cxa_atexit@plt+0x970cd4> │ │ │ │ + beq 97d1fc <__cxa_atexit@plt+0x970c80> │ │ │ │ + ldr r3, [pc, #48] @ 97d220 <__cxa_atexit@plt+0x970ca4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97d254 <__cxa_atexit@plt+0x970cd8> │ │ │ │ + ldr r7, [pc, #24] @ 97d224 <__cxa_atexit@plt+0x970ca8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff560 │ │ │ │ @ instruction: 0xfffff568 │ │ │ │ - cmpeq r7, #152, 22 @ 0x26000 │ │ │ │ - cmpeq r7, #124, 22 @ 0x1f000 │ │ │ │ + cmpeq r7, #200, 22 @ 0x32000 │ │ │ │ + cmpeq r7, #172, 22 @ 0x2b000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97d284 <__cxa_atexit@plt+0x970d08> │ │ │ │ - ldr r7, [pc, #220] @ 97d354 <__cxa_atexit@plt+0x970dd8> │ │ │ │ + bne 97d254 <__cxa_atexit@plt+0x970cd8> │ │ │ │ + ldr r7, [pc, #220] @ 97d324 <__cxa_atexit@plt+0x970da8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #176] @ 97d340 <__cxa_atexit@plt+0x970dc4> │ │ │ │ + ldr r2, [pc, #176] @ 97d310 <__cxa_atexit@plt+0x970d94> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 97d2ec <__cxa_atexit@plt+0x970d70> │ │ │ │ + beq 97d2bc <__cxa_atexit@plt+0x970d40> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 97d2fc <__cxa_atexit@plt+0x970d80> │ │ │ │ - ldr r2, [pc, #144] @ 97d344 <__cxa_atexit@plt+0x970dc8> │ │ │ │ + bne 97d2cc <__cxa_atexit@plt+0x970d50> │ │ │ │ + ldr r2, [pc, #144] @ 97d314 <__cxa_atexit@plt+0x970d98> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97d310 <__cxa_atexit@plt+0x970d94> │ │ │ │ + beq 97d2e0 <__cxa_atexit@plt+0x970d64> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97d318 <__cxa_atexit@plt+0x970d9c> │ │ │ │ + beq 97d2e8 <__cxa_atexit@plt+0x970d6c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97d328 <__cxa_atexit@plt+0x970dac> │ │ │ │ - ldr r3, [pc, #104] @ 97d34c <__cxa_atexit@plt+0x970dd0> │ │ │ │ + bne 97d2f8 <__cxa_atexit@plt+0x970d7c> │ │ │ │ + ldr r3, [pc, #104] @ 97d31c <__cxa_atexit@plt+0x970da0> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d334 <__cxa_atexit@plt+0x970db8> │ │ │ │ + b 97d304 <__cxa_atexit@plt+0x970d88> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 97d358 <__cxa_atexit@plt+0x970ddc> │ │ │ │ + ldr r7, [pc, #84] @ 97d328 <__cxa_atexit@plt+0x970dac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 97d350 <__cxa_atexit@plt+0x970dd4> │ │ │ │ + ldr r3, [pc, #48] @ 97d320 <__cxa_atexit@plt+0x970da4> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d334 <__cxa_atexit@plt+0x970db8> │ │ │ │ - ldr r3, [pc, #24] @ 97d348 <__cxa_atexit@plt+0x970dcc> │ │ │ │ + b 97d304 <__cxa_atexit@plt+0x970d88> │ │ │ │ + ldr r3, [pc, #24] @ 97d318 <__cxa_atexit@plt+0x970d9c> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq lr, #40, 26 @ 0xa00 │ │ │ │ - cmneq lr, #152, 24 @ 0x9800 │ │ │ │ - cmpeq r7, #120, 20 @ 0x78000 │ │ │ │ + cmneq lr, #88, 26 @ 0x1600 │ │ │ │ + cmneq lr, #200, 24 @ 0xc800 │ │ │ │ + cmpeq r7, #168, 20 @ 0xa8000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 97d3c4 <__cxa_atexit@plt+0x970e48> │ │ │ │ + bne 97d394 <__cxa_atexit@plt+0x970e18> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #124] @ 97d408 <__cxa_atexit@plt+0x970e8c> │ │ │ │ + ldr r1, [pc, #124] @ 97d3d8 <__cxa_atexit@plt+0x970e5c> │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97d3d8 <__cxa_atexit@plt+0x970e5c> │ │ │ │ + beq 97d3a8 <__cxa_atexit@plt+0x970e2c> │ │ │ │ ldr r9, [r2, #16] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97d3e0 <__cxa_atexit@plt+0x970e64> │ │ │ │ + beq 97d3b0 <__cxa_atexit@plt+0x970e34> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97d3f0 <__cxa_atexit@plt+0x970e74> │ │ │ │ - ldr r3, [pc, #84] @ 97d410 <__cxa_atexit@plt+0x970e94> │ │ │ │ + bne 97d3c0 <__cxa_atexit@plt+0x970e44> │ │ │ │ + ldr r3, [pc, #84] @ 97d3e0 <__cxa_atexit@plt+0x970e64> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d3fc <__cxa_atexit@plt+0x970e80> │ │ │ │ - ldr r7, [pc, #76] @ 97d418 <__cxa_atexit@plt+0x970e9c> │ │ │ │ + b 97d3cc <__cxa_atexit@plt+0x970e50> │ │ │ │ + ldr r7, [pc, #76] @ 97d3e8 <__cxa_atexit@plt+0x970e6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 97d414 <__cxa_atexit@plt+0x970e98> │ │ │ │ + ldr r3, [pc, #44] @ 97d3e4 <__cxa_atexit@plt+0x970e68> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d3fc <__cxa_atexit@plt+0x970e80> │ │ │ │ - ldr r3, [pc, #20] @ 97d40c <__cxa_atexit@plt+0x970e90> │ │ │ │ + b 97d3cc <__cxa_atexit@plt+0x970e50> │ │ │ │ + ldr r3, [pc, #20] @ 97d3dc <__cxa_atexit@plt+0x970e60> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmneq lr, #208, 22 @ 0x34000 │ │ │ │ - cmpeq r7, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq lr, #0, 24 │ │ │ │ + cmpeq r7, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97d43c <__cxa_atexit@plt+0x970ec0> │ │ │ │ + ldr r3, [pc, #12] @ 97d40c <__cxa_atexit@plt+0x970e90> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #148, 18 @ 0x250000 │ │ │ │ + cmpeq r7, #196, 18 @ 0x310000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 97d4c4 <__cxa_atexit@plt+0x970f48> │ │ │ │ + ldr r3, [pc, #112] @ 97d494 <__cxa_atexit@plt+0x970f18> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r3, #-4]! │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 97d4b0 <__cxa_atexit@plt+0x970f34> │ │ │ │ - ldr r3, [pc, #72] @ 97d4c8 <__cxa_atexit@plt+0x970f4c> │ │ │ │ + bhi 97d480 <__cxa_atexit@plt+0x970f04> │ │ │ │ + ldr r3, [pc, #72] @ 97d498 <__cxa_atexit@plt+0x970f1c> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 97d4a8 <__cxa_atexit@plt+0x970f2c> │ │ │ │ - ldr r3, [pc, #48] @ 97d4cc <__cxa_atexit@plt+0x970f50> │ │ │ │ + beq 97d478 <__cxa_atexit@plt+0x970efc> │ │ │ │ + ldr r3, [pc, #48] @ 97d49c <__cxa_atexit@plt+0x970f20> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97d4d0 <__cxa_atexit@plt+0x970f54> │ │ │ │ + ldr r7, [pc, #24] @ 97d4a0 <__cxa_atexit@plt+0x970f24> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff2e4 │ │ │ │ @ instruction: 0xfffff2ec │ │ │ │ - cmpeq r7, #28, 18 @ 0x70000 │ │ │ │ - cmpeq r7, #0, 18 │ │ │ │ + cmpeq r7, #76, 18 @ 0x130000 │ │ │ │ + cmpeq r7, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97d500 <__cxa_atexit@plt+0x970f84> │ │ │ │ - ldr r7, [pc, #220] @ 97d5d0 <__cxa_atexit@plt+0x971054> │ │ │ │ + bne 97d4d0 <__cxa_atexit@plt+0x970f54> │ │ │ │ + ldr r7, [pc, #220] @ 97d5a0 <__cxa_atexit@plt+0x971024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #176] @ 97d5bc <__cxa_atexit@plt+0x971040> │ │ │ │ + ldr r2, [pc, #176] @ 97d58c <__cxa_atexit@plt+0x971010> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 97d568 <__cxa_atexit@plt+0x970fec> │ │ │ │ + beq 97d538 <__cxa_atexit@plt+0x970fbc> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 97d578 <__cxa_atexit@plt+0x970ffc> │ │ │ │ - ldr r2, [pc, #144] @ 97d5c0 <__cxa_atexit@plt+0x971044> │ │ │ │ + bne 97d548 <__cxa_atexit@plt+0x970fcc> │ │ │ │ + ldr r2, [pc, #144] @ 97d590 <__cxa_atexit@plt+0x971014> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97d58c <__cxa_atexit@plt+0x971010> │ │ │ │ + beq 97d55c <__cxa_atexit@plt+0x970fe0> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97d594 <__cxa_atexit@plt+0x971018> │ │ │ │ + beq 97d564 <__cxa_atexit@plt+0x970fe8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97d5a4 <__cxa_atexit@plt+0x971028> │ │ │ │ - ldr r3, [pc, #104] @ 97d5c8 <__cxa_atexit@plt+0x97104c> │ │ │ │ + bne 97d574 <__cxa_atexit@plt+0x970ff8> │ │ │ │ + ldr r3, [pc, #104] @ 97d598 <__cxa_atexit@plt+0x97101c> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d5b0 <__cxa_atexit@plt+0x971034> │ │ │ │ + b 97d580 <__cxa_atexit@plt+0x971004> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 97d5d4 <__cxa_atexit@plt+0x971058> │ │ │ │ + ldr r7, [pc, #84] @ 97d5a4 <__cxa_atexit@plt+0x971028> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 97d5cc <__cxa_atexit@plt+0x971050> │ │ │ │ + ldr r3, [pc, #48] @ 97d59c <__cxa_atexit@plt+0x971020> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d5b0 <__cxa_atexit@plt+0x971034> │ │ │ │ - ldr r3, [pc, #24] @ 97d5c4 <__cxa_atexit@plt+0x971048> │ │ │ │ + b 97d580 <__cxa_atexit@plt+0x971004> │ │ │ │ + ldr r3, [pc, #24] @ 97d594 <__cxa_atexit@plt+0x971018> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - cmneq lr, #172, 20 @ 0xac000 │ │ │ │ - cmneq lr, #28, 20 @ 0x1c000 │ │ │ │ - cmpeq r7, #252, 14 @ 0x3f00000 │ │ │ │ + cmneq lr, #220, 20 @ 0xdc000 │ │ │ │ + cmneq lr, #76, 20 @ 0x4c000 │ │ │ │ + cmpeq r7, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 97d640 <__cxa_atexit@plt+0x9710c4> │ │ │ │ + bne 97d610 <__cxa_atexit@plt+0x971094> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #124] @ 97d684 <__cxa_atexit@plt+0x971108> │ │ │ │ + ldr r1, [pc, #124] @ 97d654 <__cxa_atexit@plt+0x9710d8> │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97d654 <__cxa_atexit@plt+0x9710d8> │ │ │ │ + beq 97d624 <__cxa_atexit@plt+0x9710a8> │ │ │ │ ldr r9, [r2, #16] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97d65c <__cxa_atexit@plt+0x9710e0> │ │ │ │ + beq 97d62c <__cxa_atexit@plt+0x9710b0> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97d66c <__cxa_atexit@plt+0x9710f0> │ │ │ │ - ldr r3, [pc, #84] @ 97d68c <__cxa_atexit@plt+0x971110> │ │ │ │ + bne 97d63c <__cxa_atexit@plt+0x9710c0> │ │ │ │ + ldr r3, [pc, #84] @ 97d65c <__cxa_atexit@plt+0x9710e0> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d678 <__cxa_atexit@plt+0x9710fc> │ │ │ │ - ldr r7, [pc, #76] @ 97d694 <__cxa_atexit@plt+0x971118> │ │ │ │ + b 97d648 <__cxa_atexit@plt+0x9710cc> │ │ │ │ + ldr r7, [pc, #76] @ 97d664 <__cxa_atexit@plt+0x9710e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 97d690 <__cxa_atexit@plt+0x971114> │ │ │ │ + ldr r3, [pc, #44] @ 97d660 <__cxa_atexit@plt+0x9710e4> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d678 <__cxa_atexit@plt+0x9710fc> │ │ │ │ - ldr r3, [pc, #20] @ 97d688 <__cxa_atexit@plt+0x97110c> │ │ │ │ + b 97d648 <__cxa_atexit@plt+0x9710cc> │ │ │ │ + ldr r3, [pc, #20] @ 97d658 <__cxa_atexit@plt+0x9710dc> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - cmneq lr, #84, 18 @ 0x150000 │ │ │ │ - cmpeq r7, #60, 14 @ 0xf00000 │ │ │ │ + cmneq lr, #132, 18 @ 0x210000 │ │ │ │ + cmpeq r7, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97d6b8 <__cxa_atexit@plt+0x97113c> │ │ │ │ + ldr r3, [pc, #12] @ 97d688 <__cxa_atexit@plt+0x97110c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #24, 14 @ 0x600000 │ │ │ │ + cmpeq r7, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 97d740 <__cxa_atexit@plt+0x9711c4> │ │ │ │ + ldr r3, [pc, #112] @ 97d710 <__cxa_atexit@plt+0x971194> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r3, #-4]! │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 97d72c <__cxa_atexit@plt+0x9711b0> │ │ │ │ - ldr r3, [pc, #72] @ 97d744 <__cxa_atexit@plt+0x9711c8> │ │ │ │ + bhi 97d6fc <__cxa_atexit@plt+0x971180> │ │ │ │ + ldr r3, [pc, #72] @ 97d714 <__cxa_atexit@plt+0x971198> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 97d724 <__cxa_atexit@plt+0x9711a8> │ │ │ │ - ldr r3, [pc, #48] @ 97d748 <__cxa_atexit@plt+0x9711cc> │ │ │ │ + beq 97d6f4 <__cxa_atexit@plt+0x971178> │ │ │ │ + ldr r3, [pc, #48] @ 97d718 <__cxa_atexit@plt+0x97119c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97d74c <__cxa_atexit@plt+0x9711d0> │ │ │ │ + ldr r7, [pc, #24] @ 97d71c <__cxa_atexit@plt+0x9711a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff068 │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ - cmpeq r7, #160, 12 @ 0xa000000 │ │ │ │ - cmpeq r7, #132, 12 @ 0x8400000 │ │ │ │ + cmpeq r7, #208, 12 @ 0xd000000 │ │ │ │ + cmpeq r7, #180, 12 @ 0xb400000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97d77c <__cxa_atexit@plt+0x971200> │ │ │ │ - ldr r7, [pc, #220] @ 97d84c <__cxa_atexit@plt+0x9712d0> │ │ │ │ + bne 97d74c <__cxa_atexit@plt+0x9711d0> │ │ │ │ + ldr r7, [pc, #220] @ 97d81c <__cxa_atexit@plt+0x9712a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #176] @ 97d838 <__cxa_atexit@plt+0x9712bc> │ │ │ │ + ldr r2, [pc, #176] @ 97d808 <__cxa_atexit@plt+0x97128c> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 97d7e4 <__cxa_atexit@plt+0x971268> │ │ │ │ + beq 97d7b4 <__cxa_atexit@plt+0x971238> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 97d7f4 <__cxa_atexit@plt+0x971278> │ │ │ │ - ldr r2, [pc, #144] @ 97d83c <__cxa_atexit@plt+0x9712c0> │ │ │ │ + bne 97d7c4 <__cxa_atexit@plt+0x971248> │ │ │ │ + ldr r2, [pc, #144] @ 97d80c <__cxa_atexit@plt+0x971290> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97d808 <__cxa_atexit@plt+0x97128c> │ │ │ │ + beq 97d7d8 <__cxa_atexit@plt+0x97125c> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97d810 <__cxa_atexit@plt+0x971294> │ │ │ │ + beq 97d7e0 <__cxa_atexit@plt+0x971264> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97d820 <__cxa_atexit@plt+0x9712a4> │ │ │ │ - ldr r3, [pc, #104] @ 97d844 <__cxa_atexit@plt+0x9712c8> │ │ │ │ + bne 97d7f0 <__cxa_atexit@plt+0x971274> │ │ │ │ + ldr r3, [pc, #104] @ 97d814 <__cxa_atexit@plt+0x971298> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d82c <__cxa_atexit@plt+0x9712b0> │ │ │ │ + b 97d7fc <__cxa_atexit@plt+0x971280> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 97d850 <__cxa_atexit@plt+0x9712d4> │ │ │ │ + ldr r7, [pc, #84] @ 97d820 <__cxa_atexit@plt+0x9712a4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 97d848 <__cxa_atexit@plt+0x9712cc> │ │ │ │ + ldr r3, [pc, #48] @ 97d818 <__cxa_atexit@plt+0x97129c> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d82c <__cxa_atexit@plt+0x9712b0> │ │ │ │ - ldr r3, [pc, #24] @ 97d840 <__cxa_atexit@plt+0x9712c4> │ │ │ │ + b 97d7fc <__cxa_atexit@plt+0x971280> │ │ │ │ + ldr r3, [pc, #24] @ 97d810 <__cxa_atexit@plt+0x971294> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - cmneq lr, #48, 16 @ 0x300000 │ │ │ │ - cmneq lr, #160, 14 @ 0x2800000 │ │ │ │ - cmpeq r7, #128, 10 @ 0x20000000 │ │ │ │ + cmneq lr, #96, 16 @ 0x600000 │ │ │ │ + cmneq lr, #208, 14 @ 0x3400000 │ │ │ │ + cmpeq r7, #176, 10 @ 0x2c000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 97d8bc <__cxa_atexit@plt+0x971340> │ │ │ │ + bne 97d88c <__cxa_atexit@plt+0x971310> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #124] @ 97d900 <__cxa_atexit@plt+0x971384> │ │ │ │ + ldr r1, [pc, #124] @ 97d8d0 <__cxa_atexit@plt+0x971354> │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97d8d0 <__cxa_atexit@plt+0x971354> │ │ │ │ + beq 97d8a0 <__cxa_atexit@plt+0x971324> │ │ │ │ ldr r9, [r2, #16] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97d8d8 <__cxa_atexit@plt+0x97135c> │ │ │ │ + beq 97d8a8 <__cxa_atexit@plt+0x97132c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97d8e8 <__cxa_atexit@plt+0x97136c> │ │ │ │ - ldr r3, [pc, #84] @ 97d908 <__cxa_atexit@plt+0x97138c> │ │ │ │ + bne 97d8b8 <__cxa_atexit@plt+0x97133c> │ │ │ │ + ldr r3, [pc, #84] @ 97d8d8 <__cxa_atexit@plt+0x97135c> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d8f4 <__cxa_atexit@plt+0x971378> │ │ │ │ - ldr r7, [pc, #76] @ 97d910 <__cxa_atexit@plt+0x971394> │ │ │ │ + b 97d8c4 <__cxa_atexit@plt+0x971348> │ │ │ │ + ldr r7, [pc, #76] @ 97d8e0 <__cxa_atexit@plt+0x971364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 97d90c <__cxa_atexit@plt+0x971390> │ │ │ │ + ldr r3, [pc, #44] @ 97d8dc <__cxa_atexit@plt+0x971360> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97d8f4 <__cxa_atexit@plt+0x971378> │ │ │ │ - ldr r3, [pc, #20] @ 97d904 <__cxa_atexit@plt+0x971388> │ │ │ │ + b 97d8c4 <__cxa_atexit@plt+0x971348> │ │ │ │ + ldr r3, [pc, #20] @ 97d8d4 <__cxa_atexit@plt+0x971358> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - cmneq lr, #216, 12 @ 0xd800000 │ │ │ │ + cmneq lr, #8, 14 @ 0x200000 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2], #-28 @ 0xffffffe4 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 97d93c <__cxa_atexit@plt+0x9713c0> │ │ │ │ - ldr r2, [pc, #32] @ 97d94c <__cxa_atexit@plt+0x9713d0> │ │ │ │ + bhi 97d90c <__cxa_atexit@plt+0x971390> │ │ │ │ + ldr r2, [pc, #32] @ 97d91c <__cxa_atexit@plt+0x9713a0> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r3, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ - ldr r7, [pc, #12] @ 97d950 <__cxa_atexit@plt+0x9713d4> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ + ldr r7, [pc, #12] @ 97d920 <__cxa_atexit@plt+0x9713a4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmpeq r7, #180, 8 @ 0xb4000000 │ │ │ │ + cmpeq r7, #228, 8 @ 0xe4000000 │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ andeq r0, r0, r5, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r5, r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ sub r2, r3, #40 @ 0x28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 97d99c <__cxa_atexit@plt+0x971420> │ │ │ │ - ldr r2, [pc, #40] @ 97d9b0 <__cxa_atexit@plt+0x971434> │ │ │ │ + bhi 97d96c <__cxa_atexit@plt+0x9713f0> │ │ │ │ + ldr r2, [pc, #40] @ 97d980 <__cxa_atexit@plt+0x971404> │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r3, {r2, r9, sl} │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r8, [r3, #4] │ │ │ │ mov r8, r2 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ - ldr r7, [pc, #16] @ 97d9b4 <__cxa_atexit@plt+0x971438> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ + ldr r7, [pc, #16] @ 97d984 <__cxa_atexit@plt+0x971408> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ stmdb r3, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq r7, #80, 8 @ 0x50000000 │ │ │ │ - cmpeq r7, #52, 8 @ 0x34000000 │ │ │ │ + cmpeq r7, #128, 8 @ 0x80000000 │ │ │ │ + cmpeq r7, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97d9ec <__cxa_atexit@plt+0x971470> │ │ │ │ - ldr r3, [pc, #48] @ 97da08 <__cxa_atexit@plt+0x97148c> │ │ │ │ + bne 97d9bc <__cxa_atexit@plt+0x971440> │ │ │ │ + ldr r3, [pc, #48] @ 97d9d8 <__cxa_atexit@plt+0x97145c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97da00 <__cxa_atexit@plt+0x971484> │ │ │ │ - b 97da1c <__cxa_atexit@plt+0x9714a0> │ │ │ │ - ldr r7, [pc, #24] @ 97da0c <__cxa_atexit@plt+0x971490> │ │ │ │ + beq 97d9d0 <__cxa_atexit@plt+0x971454> │ │ │ │ + b 97d9ec <__cxa_atexit@plt+0x971470> │ │ │ │ + ldr r7, [pc, #24] @ 97d9dc <__cxa_atexit@plt+0x971460> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, #168, 10 @ 0x2a000000 │ │ │ │ - cmpeq r7, #220, 6 @ 0x70000003 │ │ │ │ + cmneq lr, #216, 10 @ 0x36000000 │ │ │ │ + cmpeq r7, #12, 8 @ 0xc000000 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #96] @ 97da94 <__cxa_atexit@plt+0x971518> │ │ │ │ + ldr r2, [pc, #96] @ 97da64 <__cxa_atexit@plt+0x9714e8> │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97da74 <__cxa_atexit@plt+0x9714f8> │ │ │ │ + beq 97da44 <__cxa_atexit@plt+0x9714c8> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 97da7c <__cxa_atexit@plt+0x971500> │ │ │ │ - ldr r3, [pc, #56] @ 97da98 <__cxa_atexit@plt+0x97151c> │ │ │ │ + bne 97da4c <__cxa_atexit@plt+0x9714d0> │ │ │ │ + ldr r3, [pc, #56] @ 97da68 <__cxa_atexit@plt+0x9714ec> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97da74 <__cxa_atexit@plt+0x9714f8> │ │ │ │ - b 97db08 <__cxa_atexit@plt+0x97158c> │ │ │ │ + beq 97da44 <__cxa_atexit@plt+0x9714c8> │ │ │ │ + b 97dad8 <__cxa_atexit@plt+0x97155c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97da9c <__cxa_atexit@plt+0x971520> │ │ │ │ + ldr r7, [pc, #24] @ 97da6c <__cxa_atexit@plt+0x9714f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #20]! │ │ │ │ mov r5, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq lr, #24, 10 @ 0x6000000 │ │ │ │ - cmpeq r7, #76, 6 @ 0x30000001 │ │ │ │ + cmneq lr, #72, 10 @ 0x12000000 │ │ │ │ + cmpeq r7, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97dad8 <__cxa_atexit@plt+0x97155c> │ │ │ │ - ldr r3, [pc, #48] @ 97daf4 <__cxa_atexit@plt+0x971578> │ │ │ │ + bne 97daa8 <__cxa_atexit@plt+0x97152c> │ │ │ │ + ldr r3, [pc, #48] @ 97dac4 <__cxa_atexit@plt+0x971548> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97daec <__cxa_atexit@plt+0x971570> │ │ │ │ - b 97db08 <__cxa_atexit@plt+0x97158c> │ │ │ │ - ldr r7, [pc, #24] @ 97daf8 <__cxa_atexit@plt+0x97157c> │ │ │ │ + beq 97dabc <__cxa_atexit@plt+0x971540> │ │ │ │ + b 97dad8 <__cxa_atexit@plt+0x97155c> │ │ │ │ + ldr r7, [pc, #24] @ 97dac8 <__cxa_atexit@plt+0x97154c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, #188, 8 @ 0xbc000000 │ │ │ │ - cmpeq r7, #240, 4 │ │ │ │ + cmneq lr, #236, 8 @ 0xec000000 │ │ │ │ + cmpeq r7, #32, 6 @ 0x80000000 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97db70 <__cxa_atexit@plt+0x9715f4> │ │ │ │ - ldr r2, [pc, #116] @ 97db98 <__cxa_atexit@plt+0x97161c> │ │ │ │ + bne 97db40 <__cxa_atexit@plt+0x9715c4> │ │ │ │ + ldr r2, [pc, #116] @ 97db68 <__cxa_atexit@plt+0x9715ec> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 97db84 <__cxa_atexit@plt+0x971608> │ │ │ │ - ldr lr, [pc, #96] @ 97db9c <__cxa_atexit@plt+0x971620> │ │ │ │ + beq 97db54 <__cxa_atexit@plt+0x9715d8> │ │ │ │ + ldr lr, [pc, #96] @ 97db6c <__cxa_atexit@plt+0x9715f0> │ │ │ │ ldr r1, [r3, #19] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r7, [r3, #3] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, r3, r8} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 97db90 <__cxa_atexit@plt+0x971614> │ │ │ │ - b 97dc08 <__cxa_atexit@plt+0x97168c> │ │ │ │ - ldr r7, [pc, #40] @ 97dba0 <__cxa_atexit@plt+0x971624> │ │ │ │ + beq 97db60 <__cxa_atexit@plt+0x9715e4> │ │ │ │ + b 97dbd8 <__cxa_atexit@plt+0x97165c> │ │ │ │ + ldr r7, [pc, #40] @ 97db70 <__cxa_atexit@plt+0x9715f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq lr, #36, 8 @ 0x24000000 │ │ │ │ - cmpeq r7, #72, 4 @ 0x80000004 │ │ │ │ + cmneq lr, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq r7, #120, 4 @ 0x80000007 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ - ldr lr, [pc, #60] @ 97dbf8 <__cxa_atexit@plt+0x97167c> │ │ │ │ + ldr lr, [pc, #60] @ 97dbc8 <__cxa_atexit@plt+0x97164c> │ │ │ │ ldr r1, [r3, #19] │ │ │ │ ldr r0, [r3, #11] │ │ │ │ ldr r2, [r3, #15] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add lr, pc, lr │ │ │ │ ldr r8, [r3, #7] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ stmda r5, {r1, r3, r8} │ │ │ │ str lr, [r5, #-20]! @ 0xffffffec │ │ │ │ tst r7, #3 │ │ │ │ - beq 97dbf0 <__cxa_atexit@plt+0x971674> │ │ │ │ - b 97dc08 <__cxa_atexit@plt+0x97168c> │ │ │ │ + beq 97dbc0 <__cxa_atexit@plt+0x971644> │ │ │ │ + b 97dbd8 <__cxa_atexit@plt+0x97165c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq r7, #240, 2 @ 0x3c │ │ │ │ + cmpeq r7, #32, 4 │ │ │ │ andeq r4, r0, sl │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97dc3c <__cxa_atexit@plt+0x9716c0> │ │ │ │ - ldr r3, [pc, #112] @ 97dc94 <__cxa_atexit@plt+0x971718> │ │ │ │ + bne 97dc0c <__cxa_atexit@plt+0x971690> │ │ │ │ + ldr r3, [pc, #112] @ 97dc64 <__cxa_atexit@plt+0x9716e8> │ │ │ │ ldr r7, [r7, #15] │ │ │ │ str sl, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97dc78 <__cxa_atexit@plt+0x9716fc> │ │ │ │ - b 97dca4 <__cxa_atexit@plt+0x971728> │ │ │ │ - ldr r2, [pc, #72] @ 97dc8c <__cxa_atexit@plt+0x971710> │ │ │ │ + beq 97dc48 <__cxa_atexit@plt+0x9716cc> │ │ │ │ + b 97dc74 <__cxa_atexit@plt+0x9716f8> │ │ │ │ + ldr r2, [pc, #72] @ 97dc5c <__cxa_atexit@plt+0x9716e0> │ │ │ │ ldr r7, [r5, #28] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r5] │ │ │ │ - beq 97dc80 <__cxa_atexit@plt+0x971704> │ │ │ │ - ldr r2, [pc, #44] @ 97dc90 <__cxa_atexit@plt+0x971714> │ │ │ │ + beq 97dc50 <__cxa_atexit@plt+0x9716d4> │ │ │ │ + ldr r2, [pc, #44] @ 97dc60 <__cxa_atexit@plt+0x9716e4> │ │ │ │ ldr r8, [r5, #40] @ 0x28 │ │ │ │ mov r9, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b 9f4e9c <__cxa_atexit@plt+0x9e8920> │ │ │ │ + b 9f4e6c <__cxa_atexit@plt+0x9e88f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq r7, #84, 2 │ │ │ │ + cmpeq r7, #132, 2 @ 0x21 │ │ │ │ andeq r8, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97dd3c <__cxa_atexit@plt+0x9717c0> │ │ │ │ + bne 97dd0c <__cxa_atexit@plt+0x971790> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 97dd84 <__cxa_atexit@plt+0x971808> │ │ │ │ - ldr r2, [pc, #196] @ 97dd98 <__cxa_atexit@plt+0x97181c> │ │ │ │ - ldr lr, [pc, #196] @ 97dd9c <__cxa_atexit@plt+0x971820> │ │ │ │ + bcc 97dd54 <__cxa_atexit@plt+0x9717d8> │ │ │ │ + ldr r2, [pc, #196] @ 97dd68 <__cxa_atexit@plt+0x9717ec> │ │ │ │ + ldr lr, [pc, #196] @ 97dd6c <__cxa_atexit@plt+0x9717f0> │ │ │ │ sub r7, r6, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ ldr r0, [r5, #32] │ │ │ │ tst sl, #3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ str r2, [r5] │ │ │ │ str lr, [r3, #4] │ │ │ │ str r0, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ - beq 97dd78 <__cxa_atexit@plt+0x9717fc> │ │ │ │ + beq 97dd48 <__cxa_atexit@plt+0x9717cc> │ │ │ │ ldr lr, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 97cd44 <__cxa_atexit@plt+0x9707c8> │ │ │ │ - ldr r3, [pc, #76] @ 97dd90 <__cxa_atexit@plt+0x971814> │ │ │ │ + b 97cd14 <__cxa_atexit@plt+0x970798> │ │ │ │ + ldr r3, [pc, #76] @ 97dd60 <__cxa_atexit@plt+0x9717e4> │ │ │ │ ldr r7, [r5, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97dd70 <__cxa_atexit@plt+0x9717f4> │ │ │ │ - ldr r3, [pc, #56] @ 97dd94 <__cxa_atexit@plt+0x971818> │ │ │ │ + beq 97dd40 <__cxa_atexit@plt+0x9717c4> │ │ │ │ + ldr r3, [pc, #56] @ 97dd64 <__cxa_atexit@plt+0x9717e8> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9f4e9c <__cxa_atexit@plt+0x9e8920> │ │ │ │ + b 9f4e6c <__cxa_atexit@plt+0x9e88f0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmneq lr, #88, 30 @ 0x160 │ │ │ │ - cmpeq r7, #76 @ 0x4c │ │ │ │ + cmneq lr, #136, 30 @ 0x220 │ │ │ │ + cmpeq r7, #124 @ 0x7c │ │ │ │ andeq r1, r0, fp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #20]! │ │ │ │ ldmdb r5, {r2, sl} │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ stm r5, {r2, sl, lr} │ │ │ │ mov sl, r7 │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 97cd44 <__cxa_atexit@plt+0x9707c8> │ │ │ │ - cmpeq r7, #12 │ │ │ │ + b 97cd14 <__cxa_atexit@plt+0x970798> │ │ │ │ + cmpeq r7, #60 @ 0x3c │ │ │ │ andeq r9, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 97de08 <__cxa_atexit@plt+0x97188c> │ │ │ │ + ldr r3, [pc, #20] @ 97ddd8 <__cxa_atexit@plt+0x97185c> │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r8, [r5, #44] @ 0x2c │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 9f4e9c <__cxa_atexit@plt+0x9e8920> │ │ │ │ + b 9f4e6c <__cxa_atexit@plt+0x9e88f0> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #224, 30 @ 0x380 │ │ │ │ + cmpeq r7, #16 │ │ │ │ andeq r9, r0, fp │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97de78 <__cxa_atexit@plt+0x9718fc> │ │ │ │ - ldr r3, [pc, #108] @ 97de98 <__cxa_atexit@plt+0x97191c> │ │ │ │ + bne 97de48 <__cxa_atexit@plt+0x9718cc> │ │ │ │ + ldr r3, [pc, #108] @ 97de68 <__cxa_atexit@plt+0x9718ec> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr sl, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ tst sl, #3 │ │ │ │ str r7, [r5, #44] @ 0x2c │ │ │ │ - beq 97de8c <__cxa_atexit@plt+0x971910> │ │ │ │ + beq 97de5c <__cxa_atexit@plt+0x9718e0> │ │ │ │ ldr lr, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r7, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, lr} │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 97cd44 <__cxa_atexit@plt+0x9707c8> │ │ │ │ - ldr r7, [pc, #28] @ 97de9c <__cxa_atexit@plt+0x971920> │ │ │ │ + b 97cd14 <__cxa_atexit@plt+0x970798> │ │ │ │ + ldr r7, [pc, #28] @ 97de6c <__cxa_atexit@plt+0x9718f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #48]! @ 0x30 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmneq lr, #28, 2 │ │ │ │ - cmpeq r7, #76, 30 @ 0x130 │ │ │ │ + cmneq lr, #76, 2 │ │ │ │ + cmpeq r7, #124, 30 @ 0x1f0 │ │ │ │ andeq r1, r0, fp, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr lr, [r5, #20]! │ │ │ │ ldmdb r5, {r2, sl} │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ stm r5, {r2, sl, lr} │ │ │ │ mov sl, r7 │ │ │ │ str r1, [r5, #20] │ │ │ │ str r0, [r5, #24] │ │ │ │ str r3, [r5, #12] │ │ │ │ - b 97cd44 <__cxa_atexit@plt+0x9707c8> │ │ │ │ - cmpeq r7, #240, 28 @ 0xf00 │ │ │ │ + b 97cd14 <__cxa_atexit@plt+0x970798> │ │ │ │ + cmpeq r7, #32, 30 @ 0x80 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97df5c <__cxa_atexit@plt+0x9719e0> │ │ │ │ - ldr r2, [pc, #104] @ 97df6c <__cxa_atexit@plt+0x9719f0> │ │ │ │ + bhi 97df2c <__cxa_atexit@plt+0x9719b0> │ │ │ │ + ldr r2, [pc, #104] @ 97df3c <__cxa_atexit@plt+0x9719c0> │ │ │ │ ldr r3, [r5] │ │ │ │ mov r7, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-12]! │ │ │ │ tst r3, #3 │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ str r8, [r5] │ │ │ │ - beq 97df44 <__cxa_atexit@plt+0x9719c8> │ │ │ │ - ldr r2, [pc, #72] @ 97df70 <__cxa_atexit@plt+0x9719f4> │ │ │ │ + beq 97df14 <__cxa_atexit@plt+0x971998> │ │ │ │ + ldr r2, [pc, #72] @ 97df40 <__cxa_atexit@plt+0x9719c4> │ │ │ │ ldr r7, [r3, #11] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #4] │ │ │ │ - beq 97df54 <__cxa_atexit@plt+0x9719d8> │ │ │ │ - b 97dfc4 <__cxa_atexit@plt+0x971a48> │ │ │ │ + beq 97df24 <__cxa_atexit@plt+0x9719a8> │ │ │ │ + b 97df94 <__cxa_atexit@plt+0x971a18> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 97df74 <__cxa_atexit@plt+0x9719f8> │ │ │ │ + ldr r7, [pc, #16] @ 97df44 <__cxa_atexit@plt+0x9719c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq r7, #164, 28 @ 0xa40 │ │ │ │ - cmpeq r7, #92, 28 @ 0x5c0 │ │ │ │ + cmpeq r7, #212, 28 @ 0xd40 │ │ │ │ + cmpeq r7, #140, 28 @ 0x8c0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #11] │ │ │ │ ldr r3, [r3, #23] │ │ │ │ - ldr r2, [pc, #28] @ 97dfb4 <__cxa_atexit@plt+0x971a38> │ │ │ │ + ldr r2, [pc, #28] @ 97df84 <__cxa_atexit@plt+0x971a08> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 97dfac <__cxa_atexit@plt+0x971a30> │ │ │ │ - b 97dfc4 <__cxa_atexit@plt+0x971a48> │ │ │ │ + beq 97df7c <__cxa_atexit@plt+0x971a00> │ │ │ │ + b 97df94 <__cxa_atexit@plt+0x971a18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq r7, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq r7, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 97dff4 <__cxa_atexit@plt+0x971a78> │ │ │ │ - ldr r3, [pc, #60] @ 97e01c <__cxa_atexit@plt+0x971aa0> │ │ │ │ + bne 97dfc4 <__cxa_atexit@plt+0x971a48> │ │ │ │ + ldr r3, [pc, #60] @ 97dfec <__cxa_atexit@plt+0x971a70> │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97e010 <__cxa_atexit@plt+0x971a94> │ │ │ │ - b 97e02c <__cxa_atexit@plt+0x971ab0> │ │ │ │ - ldr r3, [pc, #28] @ 97e018 <__cxa_atexit@plt+0x971a9c> │ │ │ │ + beq 97dfe0 <__cxa_atexit@plt+0x971a64> │ │ │ │ + b 97dffc <__cxa_atexit@plt+0x971a80> │ │ │ │ + ldr r3, [pc, #28] @ 97dfe8 <__cxa_atexit@plt+0x971a6c> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97e010 <__cxa_atexit@plt+0x971a94> │ │ │ │ - b 97e1e8 <__cxa_atexit@plt+0x971c6c> │ │ │ │ + beq 97dfe0 <__cxa_atexit@plt+0x971a64> │ │ │ │ + b 97e1b8 <__cxa_atexit@plt+0x971c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #3 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r7, #180, 26 @ 0x2d00 │ │ │ │ + cmpeq r7, #228, 26 @ 0x3900 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97e05c <__cxa_atexit@plt+0x971ae0> │ │ │ │ + bne 97e02c <__cxa_atexit@plt+0x971ab0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #60] @ 97e084 <__cxa_atexit@plt+0x971b08> │ │ │ │ + ldr r2, [pc, #60] @ 97e054 <__cxa_atexit@plt+0x971ad8> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 97e078 <__cxa_atexit@plt+0x971afc> │ │ │ │ - b 97e094 <__cxa_atexit@plt+0x971b18> │ │ │ │ - ldr r3, [pc, #28] @ 97e080 <__cxa_atexit@plt+0x971b04> │ │ │ │ + beq 97e048 <__cxa_atexit@plt+0x971acc> │ │ │ │ + b 97e064 <__cxa_atexit@plt+0x971ae8> │ │ │ │ + ldr r3, [pc, #28] @ 97e050 <__cxa_atexit@plt+0x971ad4> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97e078 <__cxa_atexit@plt+0x971afc> │ │ │ │ - b 97e1e8 <__cxa_atexit@plt+0x971c6c> │ │ │ │ + beq 97e048 <__cxa_atexit@plt+0x971acc> │ │ │ │ + b 97e1b8 <__cxa_atexit@plt+0x971c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r7, #76, 26 @ 0x1300 │ │ │ │ + cmpeq r7, #124, 26 @ 0x1f00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97e0e8 <__cxa_atexit@plt+0x971b6c> │ │ │ │ + bne 97e0b8 <__cxa_atexit@plt+0x971b3c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #136] @ 97e138 <__cxa_atexit@plt+0x971bbc> │ │ │ │ + ldr r2, [pc, #136] @ 97e108 <__cxa_atexit@plt+0x971b8c> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 97e10c <__cxa_atexit@plt+0x971b90> │ │ │ │ + beq 97e0dc <__cxa_atexit@plt+0x971b60> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97e118 <__cxa_atexit@plt+0x971b9c> │ │ │ │ - ldr r3, [pc, #104] @ 97e13c <__cxa_atexit@plt+0x971bc0> │ │ │ │ + bne 97e0e8 <__cxa_atexit@plt+0x971b6c> │ │ │ │ + ldr r3, [pc, #104] @ 97e10c <__cxa_atexit@plt+0x971b90> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97e104 <__cxa_atexit@plt+0x971b88> │ │ │ │ - b 97e1e8 <__cxa_atexit@plt+0x971c6c> │ │ │ │ - ldr r3, [pc, #68] @ 97e134 <__cxa_atexit@plt+0x971bb8> │ │ │ │ + beq 97e0d4 <__cxa_atexit@plt+0x971b58> │ │ │ │ + b 97e1b8 <__cxa_atexit@plt+0x971c3c> │ │ │ │ + ldr r3, [pc, #68] @ 97e104 <__cxa_atexit@plt+0x971b88> │ │ │ │ ldr r7, [r5, #8]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97e104 <__cxa_atexit@plt+0x971b88> │ │ │ │ - b 97e1e8 <__cxa_atexit@plt+0x971c6c> │ │ │ │ + beq 97e0d4 <__cxa_atexit@plt+0x971b58> │ │ │ │ + b 97e1b8 <__cxa_atexit@plt+0x971c3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #32] @ 97e140 <__cxa_atexit@plt+0x971bc4> │ │ │ │ + ldr r2, [pc, #32] @ 97e110 <__cxa_atexit@plt+0x971b94> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq r7, #144, 24 @ 0x9000 │ │ │ │ + cmpeq r7, #192, 24 @ 0xc000 │ │ │ │ andeq r0, r0, r7 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97e178 <__cxa_atexit@plt+0x971bfc> │ │ │ │ - ldr r3, [pc, #52] @ 97e198 <__cxa_atexit@plt+0x971c1c> │ │ │ │ + bne 97e148 <__cxa_atexit@plt+0x971bcc> │ │ │ │ + ldr r3, [pc, #52] @ 97e168 <__cxa_atexit@plt+0x971bec> │ │ │ │ ldr r7, [r5, #12]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97e190 <__cxa_atexit@plt+0x971c14> │ │ │ │ - b 97e1e8 <__cxa_atexit@plt+0x971c6c> │ │ │ │ - ldr r3, [pc, #28] @ 97e19c <__cxa_atexit@plt+0x971c20> │ │ │ │ + beq 97e160 <__cxa_atexit@plt+0x971be4> │ │ │ │ + b 97e1b8 <__cxa_atexit@plt+0x971c3c> │ │ │ │ + ldr r3, [pc, #28] @ 97e16c <__cxa_atexit@plt+0x971bf0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #27 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97e1c4 <__cxa_atexit@plt+0x971c48> │ │ │ │ + bne 97e194 <__cxa_atexit@plt+0x971c18> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #20] │ │ │ │ add r5, r5, #32 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #12] @ 97e1d8 <__cxa_atexit@plt+0x971c5c> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #12] @ 97e1a8 <__cxa_atexit@plt+0x971c2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #32]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #208, 26 @ 0x3400 │ │ │ │ - cmpeq r7, #248, 22 @ 0x3e000 │ │ │ │ + cmneq lr, #0, 28 │ │ │ │ + cmpeq r7, #40, 24 @ 0x2800 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97e260 <__cxa_atexit@plt+0x971ce4> │ │ │ │ - ldr r2, [pc, #188] @ 97e2b8 <__cxa_atexit@plt+0x971d3c> │ │ │ │ + bne 97e230 <__cxa_atexit@plt+0x971cb4> │ │ │ │ + ldr r2, [pc, #188] @ 97e288 <__cxa_atexit@plt+0x971d0c> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ ands r7, r3, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 97e274 <__cxa_atexit@plt+0x971cf8> │ │ │ │ + beq 97e244 <__cxa_atexit@plt+0x971cc8> │ │ │ │ cmp r7, #2 │ │ │ │ str r3, [r5] │ │ │ │ - bne 97e260 <__cxa_atexit@plt+0x971ce4> │ │ │ │ + bne 97e230 <__cxa_atexit@plt+0x971cb4> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r2, [pc, #148] @ 97e2bc <__cxa_atexit@plt+0x971d40> │ │ │ │ + ldr r2, [pc, #148] @ 97e28c <__cxa_atexit@plt+0x971d10> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 97e280 <__cxa_atexit@plt+0x971d04> │ │ │ │ + beq 97e250 <__cxa_atexit@plt+0x971cd4> │ │ │ │ ldr r9, [r5, #16] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 97e28c <__cxa_atexit@plt+0x971d10> │ │ │ │ + beq 97e25c <__cxa_atexit@plt+0x971ce0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97e29c <__cxa_atexit@plt+0x971d20> │ │ │ │ - ldr r5, [pc, #108] @ 97e2c4 <__cxa_atexit@plt+0x971d48> │ │ │ │ + bne 97e26c <__cxa_atexit@plt+0x971cf0> │ │ │ │ + ldr r5, [pc, #108] @ 97e294 <__cxa_atexit@plt+0x971d18> │ │ │ │ mov r2, #6 │ │ │ │ add r5, pc, r5 │ │ │ │ - b 97e2a8 <__cxa_atexit@plt+0x971d2c> │ │ │ │ - ldr r7, [pc, #100] @ 97e2cc <__cxa_atexit@plt+0x971d50> │ │ │ │ + b 97e278 <__cxa_atexit@plt+0x971cfc> │ │ │ │ + ldr r7, [pc, #100] @ 97e29c <__cxa_atexit@plt+0x971d20> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r5, [pc, #52] @ 97e2c8 <__cxa_atexit@plt+0x971d4c> │ │ │ │ + ldr r5, [pc, #52] @ 97e298 <__cxa_atexit@plt+0x971d1c> │ │ │ │ mov r2, #5 │ │ │ │ add r5, pc, r5 │ │ │ │ - b 97e2a8 <__cxa_atexit@plt+0x971d2c> │ │ │ │ - ldr r5, [pc, #28] @ 97e2c0 <__cxa_atexit@plt+0x971d44> │ │ │ │ + b 97e278 <__cxa_atexit@plt+0x971cfc> │ │ │ │ + ldr r5, [pc, #28] @ 97e290 <__cxa_atexit@plt+0x971d14> │ │ │ │ mov r2, #7 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ andeq r0, r0, r0, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - cmneq lr, #52, 26 @ 0xd00 │ │ │ │ - cmpeq r7, #4, 22 @ 0x1000 │ │ │ │ + cmneq lr, #100, 26 @ 0x1900 │ │ │ │ + cmpeq r7, #52, 22 @ 0xd000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 97e338 <__cxa_atexit@plt+0x971dbc> │ │ │ │ + bne 97e308 <__cxa_atexit@plt+0x971d8c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #124] @ 97e37c <__cxa_atexit@plt+0x971e00> │ │ │ │ + ldr r1, [pc, #124] @ 97e34c <__cxa_atexit@plt+0x971dd0> │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97e34c <__cxa_atexit@plt+0x971dd0> │ │ │ │ + beq 97e31c <__cxa_atexit@plt+0x971da0> │ │ │ │ ldr r9, [r2, #16] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97e354 <__cxa_atexit@plt+0x971dd8> │ │ │ │ + beq 97e324 <__cxa_atexit@plt+0x971da8> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97e364 <__cxa_atexit@plt+0x971de8> │ │ │ │ - ldr r3, [pc, #84] @ 97e384 <__cxa_atexit@plt+0x971e08> │ │ │ │ + bne 97e334 <__cxa_atexit@plt+0x971db8> │ │ │ │ + ldr r3, [pc, #84] @ 97e354 <__cxa_atexit@plt+0x971dd8> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e370 <__cxa_atexit@plt+0x971df4> │ │ │ │ - ldr r7, [pc, #76] @ 97e38c <__cxa_atexit@plt+0x971e10> │ │ │ │ + b 97e340 <__cxa_atexit@plt+0x971dc4> │ │ │ │ + ldr r7, [pc, #76] @ 97e35c <__cxa_atexit@plt+0x971de0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 97e388 <__cxa_atexit@plt+0x971e0c> │ │ │ │ + ldr r3, [pc, #44] @ 97e358 <__cxa_atexit@plt+0x971ddc> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e370 <__cxa_atexit@plt+0x971df4> │ │ │ │ - ldr r3, [pc, #20] @ 97e380 <__cxa_atexit@plt+0x971e04> │ │ │ │ + b 97e340 <__cxa_atexit@plt+0x971dc4> │ │ │ │ + ldr r3, [pc, #20] @ 97e350 <__cxa_atexit@plt+0x971dd4> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsl #11 │ │ │ │ andeq r0, r0, r8, asr #6 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq lr, #92, 24 @ 0x5c00 │ │ │ │ - cmpeq r7, #68, 20 @ 0x44000 │ │ │ │ + cmneq lr, #140, 24 @ 0x8c00 │ │ │ │ + cmpeq r7, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r9, [r5, #20] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97e3c4 <__cxa_atexit@plt+0x971e48> │ │ │ │ + beq 97e394 <__cxa_atexit@plt+0x971e18> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97e3d4 <__cxa_atexit@plt+0x971e58> │ │ │ │ - ldr r3, [pc, #56] @ 97e3f4 <__cxa_atexit@plt+0x971e78> │ │ │ │ + bne 97e3a4 <__cxa_atexit@plt+0x971e28> │ │ │ │ + ldr r3, [pc, #56] @ 97e3c4 <__cxa_atexit@plt+0x971e48> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e3e0 <__cxa_atexit@plt+0x971e64> │ │ │ │ - ldr r3, [pc, #36] @ 97e3f0 <__cxa_atexit@plt+0x971e74> │ │ │ │ + b 97e3b0 <__cxa_atexit@plt+0x971e34> │ │ │ │ + ldr r3, [pc, #36] @ 97e3c0 <__cxa_atexit@plt+0x971e44> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e3e0 <__cxa_atexit@plt+0x971e64> │ │ │ │ - ldr r3, [pc, #16] @ 97e3ec <__cxa_atexit@plt+0x971e70> │ │ │ │ + b 97e3b0 <__cxa_atexit@plt+0x971e34> │ │ │ │ + ldr r3, [pc, #16] @ 97e3bc <__cxa_atexit@plt+0x971e40> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r7, r2] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, ip, lsr #5 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r7, #220, 18 @ 0x370000 │ │ │ │ + cmpeq r7, #12, 20 @ 0xc000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97e418 <__cxa_atexit@plt+0x971e9c> │ │ │ │ + ldr r3, [pc, #12] @ 97e3e8 <__cxa_atexit@plt+0x971e6c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq r7, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 97e4a0 <__cxa_atexit@plt+0x971f24> │ │ │ │ + ldr r3, [pc, #112] @ 97e470 <__cxa_atexit@plt+0x971ef4> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r3, #-4]! │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 97e48c <__cxa_atexit@plt+0x971f10> │ │ │ │ - ldr r3, [pc, #72] @ 97e4a4 <__cxa_atexit@plt+0x971f28> │ │ │ │ + bhi 97e45c <__cxa_atexit@plt+0x971ee0> │ │ │ │ + ldr r3, [pc, #72] @ 97e474 <__cxa_atexit@plt+0x971ef8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 97e484 <__cxa_atexit@plt+0x971f08> │ │ │ │ - ldr r3, [pc, #48] @ 97e4a8 <__cxa_atexit@plt+0x971f2c> │ │ │ │ + beq 97e454 <__cxa_atexit@plt+0x971ed8> │ │ │ │ + ldr r3, [pc, #48] @ 97e478 <__cxa_atexit@plt+0x971efc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97e4ac <__cxa_atexit@plt+0x971f30> │ │ │ │ + ldr r7, [pc, #24] @ 97e47c <__cxa_atexit@plt+0x971f00> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffe308 │ │ │ │ @ instruction: 0xffffe310 │ │ │ │ - cmpeq r7, #64, 18 @ 0x100000 │ │ │ │ - cmpeq r7, #36, 18 @ 0x90000 │ │ │ │ + cmpeq r7, #112, 18 @ 0x1c0000 │ │ │ │ + cmpeq r7, #84, 18 @ 0x150000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97e4dc <__cxa_atexit@plt+0x971f60> │ │ │ │ - ldr r7, [pc, #220] @ 97e5ac <__cxa_atexit@plt+0x972030> │ │ │ │ + bne 97e4ac <__cxa_atexit@plt+0x971f30> │ │ │ │ + ldr r7, [pc, #220] @ 97e57c <__cxa_atexit@plt+0x972000> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #176] @ 97e598 <__cxa_atexit@plt+0x97201c> │ │ │ │ + ldr r2, [pc, #176] @ 97e568 <__cxa_atexit@plt+0x971fec> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 97e544 <__cxa_atexit@plt+0x971fc8> │ │ │ │ + beq 97e514 <__cxa_atexit@plt+0x971f98> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 97e554 <__cxa_atexit@plt+0x971fd8> │ │ │ │ - ldr r2, [pc, #144] @ 97e59c <__cxa_atexit@plt+0x972020> │ │ │ │ + bne 97e524 <__cxa_atexit@plt+0x971fa8> │ │ │ │ + ldr r2, [pc, #144] @ 97e56c <__cxa_atexit@plt+0x971ff0> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97e568 <__cxa_atexit@plt+0x971fec> │ │ │ │ + beq 97e538 <__cxa_atexit@plt+0x971fbc> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97e570 <__cxa_atexit@plt+0x971ff4> │ │ │ │ + beq 97e540 <__cxa_atexit@plt+0x971fc4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97e580 <__cxa_atexit@plt+0x972004> │ │ │ │ - ldr r3, [pc, #104] @ 97e5a4 <__cxa_atexit@plt+0x972028> │ │ │ │ + bne 97e550 <__cxa_atexit@plt+0x971fd4> │ │ │ │ + ldr r3, [pc, #104] @ 97e574 <__cxa_atexit@plt+0x971ff8> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e58c <__cxa_atexit@plt+0x972010> │ │ │ │ + b 97e55c <__cxa_atexit@plt+0x971fe0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 97e5b0 <__cxa_atexit@plt+0x972034> │ │ │ │ + ldr r7, [pc, #84] @ 97e580 <__cxa_atexit@plt+0x972004> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 97e5a8 <__cxa_atexit@plt+0x97202c> │ │ │ │ + ldr r3, [pc, #48] @ 97e578 <__cxa_atexit@plt+0x971ffc> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e58c <__cxa_atexit@plt+0x972010> │ │ │ │ - ldr r3, [pc, #24] @ 97e5a0 <__cxa_atexit@plt+0x972024> │ │ │ │ + b 97e55c <__cxa_atexit@plt+0x971fe0> │ │ │ │ + ldr r3, [pc, #24] @ 97e570 <__cxa_atexit@plt+0x971ff4> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @ instruction: 0xfffffe84 │ │ │ │ - cmneq lr, #208, 20 @ 0xd0000 │ │ │ │ - cmneq lr, #64, 20 @ 0x40000 │ │ │ │ - cmpeq r7, #32, 16 @ 0x200000 │ │ │ │ + cmneq lr, #0, 22 │ │ │ │ + cmneq lr, #112, 20 @ 0x70000 │ │ │ │ + cmpeq r7, #80, 16 @ 0x500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 97e61c <__cxa_atexit@plt+0x9720a0> │ │ │ │ + bne 97e5ec <__cxa_atexit@plt+0x972070> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #124] @ 97e660 <__cxa_atexit@plt+0x9720e4> │ │ │ │ + ldr r1, [pc, #124] @ 97e630 <__cxa_atexit@plt+0x9720b4> │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97e630 <__cxa_atexit@plt+0x9720b4> │ │ │ │ + beq 97e600 <__cxa_atexit@plt+0x972084> │ │ │ │ ldr r9, [r2, #16] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97e638 <__cxa_atexit@plt+0x9720bc> │ │ │ │ + beq 97e608 <__cxa_atexit@plt+0x97208c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97e648 <__cxa_atexit@plt+0x9720cc> │ │ │ │ - ldr r3, [pc, #84] @ 97e668 <__cxa_atexit@plt+0x9720ec> │ │ │ │ + bne 97e618 <__cxa_atexit@plt+0x97209c> │ │ │ │ + ldr r3, [pc, #84] @ 97e638 <__cxa_atexit@plt+0x9720bc> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e654 <__cxa_atexit@plt+0x9720d8> │ │ │ │ - ldr r7, [pc, #76] @ 97e670 <__cxa_atexit@plt+0x9720f4> │ │ │ │ + b 97e624 <__cxa_atexit@plt+0x9720a8> │ │ │ │ + ldr r7, [pc, #76] @ 97e640 <__cxa_atexit@plt+0x9720c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 97e66c <__cxa_atexit@plt+0x9720f0> │ │ │ │ + ldr r3, [pc, #44] @ 97e63c <__cxa_atexit@plt+0x9720c0> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e654 <__cxa_atexit@plt+0x9720d8> │ │ │ │ - ldr r3, [pc, #20] @ 97e664 <__cxa_atexit@plt+0x9720e8> │ │ │ │ + b 97e624 <__cxa_atexit@plt+0x9720a8> │ │ │ │ + ldr r3, [pc, #20] @ 97e634 <__cxa_atexit@plt+0x9720b8> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ andeq r0, r0, r4, lsr #5 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffffdbc │ │ │ │ - cmneq lr, #120, 18 @ 0x1e0000 │ │ │ │ - cmpeq r7, #96, 14 @ 0x1800000 │ │ │ │ + cmneq lr, #168, 18 @ 0x2a0000 │ │ │ │ + cmpeq r7, #144, 14 @ 0x2400000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97e694 <__cxa_atexit@plt+0x972118> │ │ │ │ + ldr r3, [pc, #12] @ 97e664 <__cxa_atexit@plt+0x9720e8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #60, 14 @ 0xf00000 │ │ │ │ + cmpeq r7, #108, 14 @ 0x1b00000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 97e71c <__cxa_atexit@plt+0x9721a0> │ │ │ │ + ldr r3, [pc, #112] @ 97e6ec <__cxa_atexit@plt+0x972170> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r3, #-4]! │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 97e708 <__cxa_atexit@plt+0x97218c> │ │ │ │ - ldr r3, [pc, #72] @ 97e720 <__cxa_atexit@plt+0x9721a4> │ │ │ │ + bhi 97e6d8 <__cxa_atexit@plt+0x97215c> │ │ │ │ + ldr r3, [pc, #72] @ 97e6f0 <__cxa_atexit@plt+0x972174> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 97e700 <__cxa_atexit@plt+0x972184> │ │ │ │ - ldr r3, [pc, #48] @ 97e724 <__cxa_atexit@plt+0x9721a8> │ │ │ │ + beq 97e6d0 <__cxa_atexit@plt+0x972154> │ │ │ │ + ldr r3, [pc, #48] @ 97e6f4 <__cxa_atexit@plt+0x972178> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97e728 <__cxa_atexit@plt+0x9721ac> │ │ │ │ + ldr r7, [pc, #24] @ 97e6f8 <__cxa_atexit@plt+0x97217c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffe08c │ │ │ │ @ instruction: 0xffffe094 │ │ │ │ - cmpeq r7, #196, 12 @ 0xc400000 │ │ │ │ - cmpeq r7, #168, 12 @ 0xa800000 │ │ │ │ + cmpeq r7, #244, 12 @ 0xf400000 │ │ │ │ + cmpeq r7, #216, 12 @ 0xd800000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97e758 <__cxa_atexit@plt+0x9721dc> │ │ │ │ - ldr r7, [pc, #220] @ 97e828 <__cxa_atexit@plt+0x9722ac> │ │ │ │ + bne 97e728 <__cxa_atexit@plt+0x9721ac> │ │ │ │ + ldr r7, [pc, #220] @ 97e7f8 <__cxa_atexit@plt+0x97227c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #176] @ 97e814 <__cxa_atexit@plt+0x972298> │ │ │ │ + ldr r2, [pc, #176] @ 97e7e4 <__cxa_atexit@plt+0x972268> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 97e7c0 <__cxa_atexit@plt+0x972244> │ │ │ │ + beq 97e790 <__cxa_atexit@plt+0x972214> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 97e7d0 <__cxa_atexit@plt+0x972254> │ │ │ │ - ldr r2, [pc, #144] @ 97e818 <__cxa_atexit@plt+0x97229c> │ │ │ │ + bne 97e7a0 <__cxa_atexit@plt+0x972224> │ │ │ │ + ldr r2, [pc, #144] @ 97e7e8 <__cxa_atexit@plt+0x97226c> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97e7e4 <__cxa_atexit@plt+0x972268> │ │ │ │ + beq 97e7b4 <__cxa_atexit@plt+0x972238> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97e7ec <__cxa_atexit@plt+0x972270> │ │ │ │ + beq 97e7bc <__cxa_atexit@plt+0x972240> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97e7fc <__cxa_atexit@plt+0x972280> │ │ │ │ - ldr r3, [pc, #104] @ 97e820 <__cxa_atexit@plt+0x9722a4> │ │ │ │ + bne 97e7cc <__cxa_atexit@plt+0x972250> │ │ │ │ + ldr r3, [pc, #104] @ 97e7f0 <__cxa_atexit@plt+0x972274> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e808 <__cxa_atexit@plt+0x97228c> │ │ │ │ + b 97e7d8 <__cxa_atexit@plt+0x97225c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 97e82c <__cxa_atexit@plt+0x9722b0> │ │ │ │ + ldr r7, [pc, #84] @ 97e7fc <__cxa_atexit@plt+0x972280> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 97e824 <__cxa_atexit@plt+0x9722a8> │ │ │ │ + ldr r3, [pc, #48] @ 97e7f4 <__cxa_atexit@plt+0x972278> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e808 <__cxa_atexit@plt+0x97228c> │ │ │ │ - ldr r3, [pc, #24] @ 97e81c <__cxa_atexit@plt+0x9722a0> │ │ │ │ + b 97e7d8 <__cxa_atexit@plt+0x97225c> │ │ │ │ + ldr r3, [pc, #24] @ 97e7ec <__cxa_atexit@plt+0x972270> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - cmneq lr, #84, 16 @ 0x540000 │ │ │ │ - cmneq lr, #196, 14 @ 0x3100000 │ │ │ │ - cmpeq r7, #164, 10 @ 0x29000000 │ │ │ │ + cmneq lr, #132, 16 @ 0x840000 │ │ │ │ + cmneq lr, #244, 14 @ 0x3d00000 │ │ │ │ + cmpeq r7, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 97e898 <__cxa_atexit@plt+0x97231c> │ │ │ │ + bne 97e868 <__cxa_atexit@plt+0x9722ec> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #124] @ 97e8dc <__cxa_atexit@plt+0x972360> │ │ │ │ + ldr r1, [pc, #124] @ 97e8ac <__cxa_atexit@plt+0x972330> │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97e8ac <__cxa_atexit@plt+0x972330> │ │ │ │ + beq 97e87c <__cxa_atexit@plt+0x972300> │ │ │ │ ldr r9, [r2, #16] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97e8b4 <__cxa_atexit@plt+0x972338> │ │ │ │ + beq 97e884 <__cxa_atexit@plt+0x972308> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97e8c4 <__cxa_atexit@plt+0x972348> │ │ │ │ - ldr r3, [pc, #84] @ 97e8e4 <__cxa_atexit@plt+0x972368> │ │ │ │ + bne 97e894 <__cxa_atexit@plt+0x972318> │ │ │ │ + ldr r3, [pc, #84] @ 97e8b4 <__cxa_atexit@plt+0x972338> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e8d0 <__cxa_atexit@plt+0x972354> │ │ │ │ - ldr r7, [pc, #76] @ 97e8ec <__cxa_atexit@plt+0x972370> │ │ │ │ + b 97e8a0 <__cxa_atexit@plt+0x972324> │ │ │ │ + ldr r7, [pc, #76] @ 97e8bc <__cxa_atexit@plt+0x972340> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 97e8e8 <__cxa_atexit@plt+0x97236c> │ │ │ │ + ldr r3, [pc, #44] @ 97e8b8 <__cxa_atexit@plt+0x97233c> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97e8d0 <__cxa_atexit@plt+0x972354> │ │ │ │ - ldr r3, [pc, #20] @ 97e8e0 <__cxa_atexit@plt+0x972364> │ │ │ │ + b 97e8a0 <__cxa_atexit@plt+0x972324> │ │ │ │ + ldr r3, [pc, #20] @ 97e8b0 <__cxa_atexit@plt+0x972334> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ @ instruction: 0xfffffb30 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ @ instruction: 0xfffffde8 │ │ │ │ @ instruction: 0xfffffb40 │ │ │ │ - cmneq lr, #252, 12 @ 0xfc00000 │ │ │ │ - cmpeq r7, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq lr, #44, 14 @ 0xb00000 │ │ │ │ + cmpeq r7, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 97e910 <__cxa_atexit@plt+0x972394> │ │ │ │ + ldr r3, [pc, #12] @ 97e8e0 <__cxa_atexit@plt+0x972364> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a60b2c <__cxa_atexit@plt+0xa545b0> │ │ │ │ + b a60afc <__cxa_atexit@plt+0xa54580> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq r7, #240, 8 @ 0xf0000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #112] @ 97e998 <__cxa_atexit@plt+0x97241c> │ │ │ │ + ldr r3, [pc, #112] @ 97e968 <__cxa_atexit@plt+0x9723ec> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #16] │ │ │ │ str r7, [r3, #-4]! │ │ │ │ sub r2, r5, #44 @ 0x2c │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 97e984 <__cxa_atexit@plt+0x972408> │ │ │ │ - ldr r3, [pc, #72] @ 97e99c <__cxa_atexit@plt+0x972420> │ │ │ │ + bhi 97e954 <__cxa_atexit@plt+0x9723d8> │ │ │ │ + ldr r3, [pc, #72] @ 97e96c <__cxa_atexit@plt+0x9723f0> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 97e97c <__cxa_atexit@plt+0x972400> │ │ │ │ - ldr r3, [pc, #48] @ 97e9a0 <__cxa_atexit@plt+0x972424> │ │ │ │ + beq 97e94c <__cxa_atexit@plt+0x9723d0> │ │ │ │ + ldr r3, [pc, #48] @ 97e970 <__cxa_atexit@plt+0x9723f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97e9a4 <__cxa_atexit@plt+0x972428> │ │ │ │ + ldr r7, [pc, #24] @ 97e974 <__cxa_atexit@plt+0x9723f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffde10 │ │ │ │ @ instruction: 0xffffde18 │ │ │ │ - cmpeq r7, #72, 8 @ 0x48000000 │ │ │ │ - cmpeq r7, #44, 8 @ 0x2c000000 │ │ │ │ + cmpeq r7, #120, 8 @ 0x78000000 │ │ │ │ + cmpeq r7, #92, 8 @ 0x5c000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97e9d4 <__cxa_atexit@plt+0x972458> │ │ │ │ - ldr r7, [pc, #220] @ 97eaa4 <__cxa_atexit@plt+0x972528> │ │ │ │ + bne 97e9a4 <__cxa_atexit@plt+0x972428> │ │ │ │ + ldr r7, [pc, #220] @ 97ea74 <__cxa_atexit@plt+0x9724f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ mov r7, r5 │ │ │ │ - ldr r2, [pc, #176] @ 97ea90 <__cxa_atexit@plt+0x972514> │ │ │ │ + ldr r2, [pc, #176] @ 97ea60 <__cxa_atexit@plt+0x9724e4> │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7] │ │ │ │ ands r2, r3, #3 │ │ │ │ - beq 97ea3c <__cxa_atexit@plt+0x9724c0> │ │ │ │ + beq 97ea0c <__cxa_atexit@plt+0x972490> │ │ │ │ cmp r2, #2 │ │ │ │ str r3, [r7] │ │ │ │ - bne 97ea4c <__cxa_atexit@plt+0x9724d0> │ │ │ │ - ldr r2, [pc, #144] @ 97ea94 <__cxa_atexit@plt+0x972518> │ │ │ │ + bne 97ea1c <__cxa_atexit@plt+0x9724a0> │ │ │ │ + ldr r2, [pc, #144] @ 97ea64 <__cxa_atexit@plt+0x9724e8> │ │ │ │ ldr r7, [r3, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97ea60 <__cxa_atexit@plt+0x9724e4> │ │ │ │ + beq 97ea30 <__cxa_atexit@plt+0x9724b4> │ │ │ │ ldr r9, [r5, #20] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97ea68 <__cxa_atexit@plt+0x9724ec> │ │ │ │ + beq 97ea38 <__cxa_atexit@plt+0x9724bc> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97ea78 <__cxa_atexit@plt+0x9724fc> │ │ │ │ - ldr r3, [pc, #104] @ 97ea9c <__cxa_atexit@plt+0x972520> │ │ │ │ + bne 97ea48 <__cxa_atexit@plt+0x9724cc> │ │ │ │ + ldr r3, [pc, #104] @ 97ea6c <__cxa_atexit@plt+0x9724f0> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97ea84 <__cxa_atexit@plt+0x972508> │ │ │ │ + b 97ea54 <__cxa_atexit@plt+0x9724d8> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 97eaa8 <__cxa_atexit@plt+0x97252c> │ │ │ │ + ldr r7, [pc, #84] @ 97ea78 <__cxa_atexit@plt+0x9724fc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #48] @ 97eaa0 <__cxa_atexit@plt+0x972524> │ │ │ │ + ldr r3, [pc, #48] @ 97ea70 <__cxa_atexit@plt+0x9724f4> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97ea84 <__cxa_atexit@plt+0x972508> │ │ │ │ - ldr r3, [pc, #24] @ 97ea98 <__cxa_atexit@plt+0x97251c> │ │ │ │ + b 97ea54 <__cxa_atexit@plt+0x9724d8> │ │ │ │ + ldr r3, [pc, #24] @ 97ea68 <__cxa_atexit@plt+0x9724ec> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - cmneq lr, #216, 10 @ 0x36000000 │ │ │ │ - cmneq lr, #72, 10 @ 0x12000000 │ │ │ │ - cmpeq r7, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq lr, #8, 12 @ 0x800000 │ │ │ │ + cmneq lr, #120, 10 @ 0x1e000000 │ │ │ │ + cmpeq r7, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ str r7, [r5] │ │ │ │ - bne 97eb14 <__cxa_atexit@plt+0x972598> │ │ │ │ + bne 97eae4 <__cxa_atexit@plt+0x972568> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ ldr r3, [r3, #6] │ │ │ │ - ldr r1, [pc, #124] @ 97eb58 <__cxa_atexit@plt+0x9725dc> │ │ │ │ + ldr r1, [pc, #124] @ 97eb28 <__cxa_atexit@plt+0x9725ac> │ │ │ │ mov r2, r5 │ │ │ │ str r3, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 97eb28 <__cxa_atexit@plt+0x9725ac> │ │ │ │ + beq 97eaf8 <__cxa_atexit@plt+0x97257c> │ │ │ │ ldr r9, [r2, #16] │ │ │ │ cmp r3, #3 │ │ │ │ - beq 97eb30 <__cxa_atexit@plt+0x9725b4> │ │ │ │ + beq 97eb00 <__cxa_atexit@plt+0x972584> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97eb40 <__cxa_atexit@plt+0x9725c4> │ │ │ │ - ldr r3, [pc, #84] @ 97eb60 <__cxa_atexit@plt+0x9725e4> │ │ │ │ + bne 97eb10 <__cxa_atexit@plt+0x972594> │ │ │ │ + ldr r3, [pc, #84] @ 97eb30 <__cxa_atexit@plt+0x9725b4> │ │ │ │ mov r2, #6 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97eb4c <__cxa_atexit@plt+0x9725d0> │ │ │ │ - ldr r7, [pc, #76] @ 97eb68 <__cxa_atexit@plt+0x9725ec> │ │ │ │ + b 97eb1c <__cxa_atexit@plt+0x9725a0> │ │ │ │ + ldr r7, [pc, #76] @ 97eb38 <__cxa_atexit@plt+0x9725bc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 97eb64 <__cxa_atexit@plt+0x9725e8> │ │ │ │ + ldr r3, [pc, #44] @ 97eb34 <__cxa_atexit@plt+0x9725b8> │ │ │ │ mov r2, #5 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 97eb4c <__cxa_atexit@plt+0x9725d0> │ │ │ │ - ldr r3, [pc, #20] @ 97eb5c <__cxa_atexit@plt+0x9725e0> │ │ │ │ + b 97eb1c <__cxa_atexit@plt+0x9725a0> │ │ │ │ + ldr r3, [pc, #20] @ 97eb2c <__cxa_atexit@plt+0x9725b0> │ │ │ │ mov r2, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r2, r7] │ │ │ │ str r3, [r5] │ │ │ │ - b a6e5ac <__cxa_atexit@plt+0xa62030> │ │ │ │ + b a6e57c <__cxa_atexit@plt+0xa62000> │ │ │ │ @ instruction: 0xfffff8b4 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ @ instruction: 0xfffffb6c │ │ │ │ @ instruction: 0xfffff8c4 │ │ │ │ - cmneq lr, #128, 8 @ 0x80000000 │ │ │ │ + cmneq lr, #176, 8 @ 0xb0000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r7, [pc, #12] @ 97eb8c <__cxa_atexit@plt+0x972610> │ │ │ │ + ldr r7, [pc, #12] @ 97eb5c <__cxa_atexit@plt+0x9725e0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #32, 8 @ 0x20000000 │ │ │ │ - cmpeq r7, #96, 4 │ │ │ │ + cmneq lr, #80, 8 @ 0x50000000 │ │ │ │ + cmpeq r7, #144, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97ec28 <__cxa_atexit@plt+0x9726ac> │ │ │ │ - ldr r3, [pc, #180] @ 97ec68 <__cxa_atexit@plt+0x9726ec> │ │ │ │ + bhi 97ebf8 <__cxa_atexit@plt+0x97267c> │ │ │ │ + ldr r3, [pc, #180] @ 97ec38 <__cxa_atexit@plt+0x9726bc> │ │ │ │ mov r7, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ - beq 97ec18 <__cxa_atexit@plt+0x97269c> │ │ │ │ - ldr r7, [pc, #160] @ 97ec6c <__cxa_atexit@plt+0x9726f0> │ │ │ │ + beq 97ebe8 <__cxa_atexit@plt+0x97266c> │ │ │ │ + ldr r7, [pc, #160] @ 97ec3c <__cxa_atexit@plt+0x9726c0> │ │ │ │ sub r3, r5, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, r7, #1 │ │ │ │ sub r7, r5, #48 @ 0x30 │ │ │ │ cmp fp, r7 │ │ │ │ stmdb r5, {r2, r8} │ │ │ │ - bhi 97ec38 <__cxa_atexit@plt+0x9726bc> │ │ │ │ + bhi 97ec08 <__cxa_atexit@plt+0x97268c> │ │ │ │ mov r1, #1 │ │ │ │ - ldr r7, [pc, #140] @ 97ec7c <__cxa_atexit@plt+0x972700> │ │ │ │ + ldr r7, [pc, #140] @ 97ec4c <__cxa_atexit@plt+0x9726d0> │ │ │ │ str r1, [r5, #-4] │ │ │ │ - ldr r1, [pc, #136] @ 97ec80 <__cxa_atexit@plt+0x972704> │ │ │ │ + ldr r1, [pc, #136] @ 97ec50 <__cxa_atexit@plt+0x9726d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 97ec78 <__cxa_atexit@plt+0x9726fc> │ │ │ │ + ldr r7, [pc, #72] @ 97ec48 <__cxa_atexit@plt+0x9726cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 97ec70 <__cxa_atexit@plt+0x9726f4> │ │ │ │ - ldr r1, [pc, #48] @ 97ec74 <__cxa_atexit@plt+0x9726f8> │ │ │ │ + ldr r7, [pc, #48] @ 97ec40 <__cxa_atexit@plt+0x9726c4> │ │ │ │ + ldr r1, [pc, #48] @ 97ec44 <__cxa_atexit@plt+0x9726c8> │ │ │ │ mov lr, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq r7, #68, 4 @ 0x40000004 │ │ │ │ - cmpeq r7, #180, 2 @ 0x2d │ │ │ │ - cmneq lr, #16, 10 @ 0x4000000 │ │ │ │ + cmpeq r7, #116, 4 @ 0x40000007 │ │ │ │ cmpeq r7, #228, 2 @ 0x39 │ │ │ │ + cmneq lr, #64, 10 @ 0x10000000 │ │ │ │ + cmpeq r7, #20, 4 @ 0x40000001 │ │ │ │ @ instruction: 0xffffedc8 │ │ │ │ - cmneq lr, #96, 10 @ 0x18000000 │ │ │ │ - cmpeq r7, #112, 2 │ │ │ │ + cmneq lr, #144, 10 @ 0x24000000 │ │ │ │ + cmpeq r7, #160, 2 @ 0x28 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #124] @ 97ed14 <__cxa_atexit@plt+0x972798> │ │ │ │ + ldr r3, [pc, #124] @ 97ece4 <__cxa_atexit@plt+0x972768> │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ cmp fp, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r3, #1 │ │ │ │ sub r3, r5, #16 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ - bhi 97ece4 <__cxa_atexit@plt+0x972768> │ │ │ │ + bhi 97ecb4 <__cxa_atexit@plt+0x972738> │ │ │ │ mov r0, #1 │ │ │ │ - ldr r1, [pc, #92] @ 97ed18 <__cxa_atexit@plt+0x97279c> │ │ │ │ + ldr r1, [pc, #92] @ 97ece8 <__cxa_atexit@plt+0x97276c> │ │ │ │ str r0, [r5] │ │ │ │ - ldr r0, [pc, #88] @ 97ed1c <__cxa_atexit@plt+0x9727a0> │ │ │ │ + ldr r0, [pc, #88] @ 97ecec <__cxa_atexit@plt+0x972770> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, r0, #3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ - ldr r7, [pc, #52] @ 97ed20 <__cxa_atexit@plt+0x9727a4> │ │ │ │ - ldr r1, [pc, #52] @ 97ed24 <__cxa_atexit@plt+0x9727a8> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ + ldr r7, [pc, #52] @ 97ecf0 <__cxa_atexit@plt+0x972774> │ │ │ │ + ldr r1, [pc, #52] @ 97ecf4 <__cxa_atexit@plt+0x972778> │ │ │ │ mov lr, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #116, 2 │ │ │ │ + cmpeq r7, #164, 2 @ 0x29 │ │ │ │ @ instruction: 0xffffecfc │ │ │ │ - cmneq lr, #144, 8 @ 0x90000000 │ │ │ │ - cmpeq r7, #8, 2 │ │ │ │ - cmneq lr, #100, 8 @ 0x64000000 │ │ │ │ + cmneq lr, #192, 8 @ 0xc0000000 │ │ │ │ + cmpeq r7, #56, 2 │ │ │ │ + cmneq lr, #148, 8 @ 0x94000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 97eda4 <__cxa_atexit@plt+0x972828> │ │ │ │ - ldr r7, [pc, #120] @ 97edc4 <__cxa_atexit@plt+0x972848> │ │ │ │ + bhi 97ed74 <__cxa_atexit@plt+0x9727f8> │ │ │ │ + ldr r7, [pc, #120] @ 97ed94 <__cxa_atexit@plt+0x972818> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ str r8, [r3, #4] │ │ │ │ - bhi 97edb0 <__cxa_atexit@plt+0x972834> │ │ │ │ - ldr r7, [pc, #96] @ 97edc8 <__cxa_atexit@plt+0x97284c> │ │ │ │ + bhi 97ed80 <__cxa_atexit@plt+0x972804> │ │ │ │ + ldr r7, [pc, #96] @ 97ed98 <__cxa_atexit@plt+0x97281c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 97ed98 <__cxa_atexit@plt+0x97281c> │ │ │ │ - ldr r7, [pc, #80] @ 97edcc <__cxa_atexit@plt+0x972850> │ │ │ │ + beq 97ed68 <__cxa_atexit@plt+0x9727ec> │ │ │ │ + ldr r7, [pc, #80] @ 97ed9c <__cxa_atexit@plt+0x972820> │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #68] @ 97edd0 <__cxa_atexit@plt+0x972854> │ │ │ │ + ldr r7, [pc, #68] @ 97eda0 <__cxa_atexit@plt+0x972824> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #1 │ │ │ │ mov r7, r8 │ │ │ │ - b a74040 <__cxa_atexit@plt+0xa67ac4> │ │ │ │ + b a74010 <__cxa_atexit@plt+0xa67a94> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 97edd8 <__cxa_atexit@plt+0x97285c> │ │ │ │ + ldr r7, [pc, #44] @ 97eda8 <__cxa_atexit@plt+0x97282c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 97edb8 <__cxa_atexit@plt+0x97283c> │ │ │ │ - ldr r7, [pc, #28] @ 97edd4 <__cxa_atexit@plt+0x972858> │ │ │ │ + b 97ed88 <__cxa_atexit@plt+0x97280c> │ │ │ │ + ldr r7, [pc, #28] @ 97eda4 <__cxa_atexit@plt+0x972828> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xffffb6c0 │ │ │ │ @ instruction: 0xffffb6e4 │ │ │ │ - cmneq lr, #136, 2 @ 0x22 │ │ │ │ - cmpeq r7, #192, 22 @ 0x30000 │ │ │ │ - cmpeq r7, #116 @ 0x74 │ │ │ │ - cmpeq r7, #24 │ │ │ │ + cmneq lr, #184, 2 @ 0x2e │ │ │ │ + cmpeq r7, #240, 22 @ 0x3c000 │ │ │ │ + cmpeq r7, #164 @ 0xa4 │ │ │ │ + cmpeq r7, #72 @ 0x48 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 97ee70 <__cxa_atexit@plt+0x9728f4> │ │ │ │ + bne 97ee40 <__cxa_atexit@plt+0x9728c4> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #192] @ 97eec0 <__cxa_atexit@plt+0x972944> │ │ │ │ + ldr r2, [pc, #192] @ 97ee90 <__cxa_atexit@plt+0x972914> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 97ee84 <__cxa_atexit@plt+0x972908> │ │ │ │ - ldr r3, [pc, #172] @ 97eec4 <__cxa_atexit@plt+0x972948> │ │ │ │ - ldr r2, [pc, #172] @ 97eec8 <__cxa_atexit@plt+0x97294c> │ │ │ │ + beq 97ee54 <__cxa_atexit@plt+0x9728d8> │ │ │ │ + ldr r3, [pc, #172] @ 97ee94 <__cxa_atexit@plt+0x972918> │ │ │ │ + ldr r2, [pc, #172] @ 97ee98 <__cxa_atexit@plt+0x97291c> │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r3, [r5, #4] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r1 │ │ │ │ stmda r5, {r2, r7} │ │ │ │ - bhi 97ee90 <__cxa_atexit@plt+0x972914> │ │ │ │ + bhi 97ee60 <__cxa_atexit@plt+0x9728e4> │ │ │ │ mov r0, #1 │ │ │ │ - ldr r1, [pc, #144] @ 97eed8 <__cxa_atexit@plt+0x97295c> │ │ │ │ + ldr r1, [pc, #144] @ 97eea8 <__cxa_atexit@plt+0x97292c> │ │ │ │ str r0, [r5] │ │ │ │ - ldr r0, [pc, #140] @ 97eedc <__cxa_atexit@plt+0x972960> │ │ │ │ + ldr r0, [pc, #140] @ 97eeac <__cxa_atexit@plt+0x972930> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-8] │ │ │ │ add r0, r0, #3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ - ldr r7, [pc, #92] @ 97eed4 <__cxa_atexit@plt+0x972958> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ + ldr r7, [pc, #92] @ 97eea4 <__cxa_atexit@plt+0x972928> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 97eecc <__cxa_atexit@plt+0x972950> │ │ │ │ - ldr r1, [pc, #52] @ 97eed0 <__cxa_atexit@plt+0x972954> │ │ │ │ + ldr r7, [pc, #52] @ 97ee9c <__cxa_atexit@plt+0x972920> │ │ │ │ + ldr r1, [pc, #52] @ 97eea0 <__cxa_atexit@plt+0x972924> │ │ │ │ mov lr, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-16] │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ - cmpeq r7, #240, 30 @ 0x3c0 │ │ │ │ - cmpeq r7, #92, 30 @ 0x170 │ │ │ │ - cmneq lr, #184, 4 @ 0x8000000b │ │ │ │ - cmneq lr, #36, 2 │ │ │ │ + cmpeq r7, #32 │ │ │ │ + cmpeq r7, #140, 30 @ 0x230 │ │ │ │ + cmneq lr, #232, 4 @ 0x8000000e │ │ │ │ + cmneq lr, #84, 2 │ │ │ │ @ instruction: 0xffffeb70 │ │ │ │ - cmneq lr, #4, 6 @ 0x10000000 │ │ │ │ - cmpeq r7, #20, 30 @ 0x50 │ │ │ │ + cmneq lr, #52, 6 @ 0xd0000000 │ │ │ │ + cmpeq r7, #68, 30 @ 0x110 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #136] @ 97ef7c <__cxa_atexit@plt+0x972a00> │ │ │ │ - ldr r2, [pc, #136] @ 97ef80 <__cxa_atexit@plt+0x972a04> │ │ │ │ + ldr r3, [pc, #136] @ 97ef4c <__cxa_atexit@plt+0x9729d0> │ │ │ │ + ldr r2, [pc, #136] @ 97ef50 <__cxa_atexit@plt+0x9729d4> │ │ │ │ sub r1, r5, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r1 │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - bhi 97ef4c <__cxa_atexit@plt+0x9729d0> │ │ │ │ + bhi 97ef1c <__cxa_atexit@plt+0x9729a0> │ │ │ │ mov r0, #1 │ │ │ │ - ldr r1, [pc, #96] @ 97ef84 <__cxa_atexit@plt+0x972a08> │ │ │ │ + ldr r1, [pc, #96] @ 97ef54 <__cxa_atexit@plt+0x9729d8> │ │ │ │ str r0, [r5, #-4] │ │ │ │ - ldr r0, [pc, #92] @ 97ef88 <__cxa_atexit@plt+0x972a0c> │ │ │ │ + ldr r0, [pc, #92] @ 97ef58 <__cxa_atexit@plt+0x9729dc> │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r2, [r5, #-12] │ │ │ │ add r0, r0, #3 │ │ │ │ str r0, [r5, #-16] │ │ │ │ mov r5, r3 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ - ldr r7, [pc, #56] @ 97ef8c <__cxa_atexit@plt+0x972a10> │ │ │ │ - ldr r1, [pc, #56] @ 97ef90 <__cxa_atexit@plt+0x972a14> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ + ldr r7, [pc, #56] @ 97ef5c <__cxa_atexit@plt+0x9729e0> │ │ │ │ + ldr r1, [pc, #56] @ 97ef60 <__cxa_atexit@plt+0x9729e4> │ │ │ │ mov lr, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ str lr, [r5, #-20] @ 0xffffffec │ │ │ │ add r1, r1, #3 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq r7, #20, 30 @ 0x50 │ │ │ │ + cmpeq r7, #68, 30 @ 0x110 │ │ │ │ @ instruction: 0xffffea94 │ │ │ │ - cmneq lr, #40, 4 @ 0x80000002 │ │ │ │ - cmpeq r7, #160, 28 @ 0xa00 │ │ │ │ - cmneq lr, #252, 2 @ 0x3f │ │ │ │ + cmneq lr, #88, 4 @ 0x80000005 │ │ │ │ + cmpeq r7, #208, 28 @ 0xd00 │ │ │ │ + cmneq lr, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 97efc8 <__cxa_atexit@plt+0x972a4c> │ │ │ │ + ldr r2, [pc, #36] @ 97ef98 <__cxa_atexit@plt+0x972a1c> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 97efcc <__cxa_atexit@plt+0x972a50> │ │ │ │ + ldr r3, [pc, #24] @ 97ef9c <__cxa_atexit@plt+0x972a20> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #240, 30 @ 0x3c0 │ │ │ │ - cmneq lr, #236, 30 @ 0x3b0 │ │ │ │ - cmpeq r7, #48, 28 @ 0x300 │ │ │ │ + cmneq lr, #32 │ │ │ │ + cmneq lr, #28 │ │ │ │ + cmpeq r7, #96, 28 @ 0x600 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r7, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97f010 <__cxa_atexit@plt+0x972a94> │ │ │ │ - ldr r5, [pc, #44] @ 97f028 <__cxa_atexit@plt+0x972aac> │ │ │ │ + bhi 97efe0 <__cxa_atexit@plt+0x972a64> │ │ │ │ + ldr r5, [pc, #44] @ 97eff8 <__cxa_atexit@plt+0x972a7c> │ │ │ │ str sl, [r7] │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ - b 97def0 <__cxa_atexit@plt+0x971974> │ │ │ │ - ldr r7, [pc, #20] @ 97f02c <__cxa_atexit@plt+0x972ab0> │ │ │ │ + b 97dec0 <__cxa_atexit@plt+0x971944> │ │ │ │ + ldr r7, [pc, #20] @ 97effc <__cxa_atexit@plt+0x972a80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #148, 18 @ 0x250000 │ │ │ │ - cmpeq r7, #16, 28 @ 0x100 │ │ │ │ + cmpeq r7, #196, 18 @ 0x310000 │ │ │ │ + cmpeq r7, #64, 28 @ 0x400 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 97f0e4 <__cxa_atexit@plt+0x972b68> │ │ │ │ - ldr r7, [pc, #164] @ 97f0f4 <__cxa_atexit@plt+0x972b78> │ │ │ │ + bhi 97f0b4 <__cxa_atexit@plt+0x972b38> │ │ │ │ + ldr r7, [pc, #164] @ 97f0c4 <__cxa_atexit@plt+0x972b48> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 97f0a8 <__cxa_atexit@plt+0x972b2c> │ │ │ │ - ldr r2, [pc, #148] @ 97f0f8 <__cxa_atexit@plt+0x972b7c> │ │ │ │ + beq 97f078 <__cxa_atexit@plt+0x972afc> │ │ │ │ + ldr r2, [pc, #148] @ 97f0c8 <__cxa_atexit@plt+0x972b4c> │ │ │ │ ldr r7, [r8, #11] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r3] │ │ │ │ - beq 97f0b8 <__cxa_atexit@plt+0x972b3c> │ │ │ │ + beq 97f088 <__cxa_atexit@plt+0x972b0c> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #855638016 @ 0x33000000 │ │ │ │ eor r3, r0, #80 @ 0x50 │ │ │ │ orrs r3, r3, r7 │ │ │ │ eorne r3, r0, #110 @ 0x6e │ │ │ │ eorne r3, r3, #256 @ 0x100 │ │ │ │ orrsne r3, r3, r7 │ │ │ │ - bne 97f0c4 <__cxa_atexit@plt+0x972b48> │ │ │ │ - ldr r7, [pc, #100] @ 97f100 <__cxa_atexit@plt+0x972b84> │ │ │ │ + bne 97f094 <__cxa_atexit@plt+0x972b18> │ │ │ │ + ldr r7, [pc, #100] @ 97f0d0 <__cxa_atexit@plt+0x972b54> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ eor r3, r0, #82 @ 0x52 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - beq 97f094 <__cxa_atexit@plt+0x972b18> │ │ │ │ - ldr r7, [pc, #36] @ 97f0fc <__cxa_atexit@plt+0x972b80> │ │ │ │ + beq 97f064 <__cxa_atexit@plt+0x972ae8> │ │ │ │ + ldr r7, [pc, #36] @ 97f0cc <__cxa_atexit@plt+0x972b50> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 97f104 <__cxa_atexit@plt+0x972b88> │ │ │ │ + ldr r7, [pc, #24] @ 97f0d4 <__cxa_atexit@plt+0x972b58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - cmneq lr, #196, 28 @ 0xc40 │ │ │ │ - cmneq lr, #4, 30 │ │ │ │ - cmpeq r7, #72, 26 @ 0x1200 │ │ │ │ + cmneq lr, #244, 28 @ 0xf40 │ │ │ │ + cmneq lr, #52, 30 @ 0xd0 │ │ │ │ + cmpeq r7, #120, 26 @ 0x1e00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #108] @ 97f184 <__cxa_atexit@plt+0x972c08> │ │ │ │ + ldr r3, [pc, #108] @ 97f154 <__cxa_atexit@plt+0x972bd8> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f15c <__cxa_atexit@plt+0x972be0> │ │ │ │ + beq 97f12c <__cxa_atexit@plt+0x972bb0> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #855638016 @ 0x33000000 │ │ │ │ eor r3, r0, #80 @ 0x50 │ │ │ │ orrs r3, r3, r7 │ │ │ │ eorne r3, r0, #110 @ 0x6e │ │ │ │ eorne r3, r3, #256 @ 0x100 │ │ │ │ orrsne r3, r3, r7 │ │ │ │ - bne 97f164 <__cxa_atexit@plt+0x972be8> │ │ │ │ - ldr r7, [pc, #60] @ 97f18c <__cxa_atexit@plt+0x972c10> │ │ │ │ + bne 97f134 <__cxa_atexit@plt+0x972bb8> │ │ │ │ + ldr r7, [pc, #60] @ 97f15c <__cxa_atexit@plt+0x972be0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ eor r3, r0, #82 @ 0x52 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - beq 97f148 <__cxa_atexit@plt+0x972bcc> │ │ │ │ - ldr r7, [pc, #16] @ 97f188 <__cxa_atexit@plt+0x972c0c> │ │ │ │ + beq 97f118 <__cxa_atexit@plt+0x972b9c> │ │ │ │ + ldr r7, [pc, #16] @ 97f158 <__cxa_atexit@plt+0x972bdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmneq lr, #36, 28 @ 0x240 │ │ │ │ - cmneq lr, #80, 28 @ 0x500 │ │ │ │ + cmneq lr, #84, 28 @ 0x540 │ │ │ │ + cmneq lr, #128, 28 @ 0x800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #855638016 @ 0x33000000 │ │ │ │ eor r3, r0, #80 @ 0x50 │ │ │ │ orrs r3, r3, r7 │ │ │ │ - beq 97f1c4 <__cxa_atexit@plt+0x972c48> │ │ │ │ + beq 97f194 <__cxa_atexit@plt+0x972c18> │ │ │ │ eor r3, r0, #82 @ 0x52 │ │ │ │ orrs r3, r3, r7 │ │ │ │ eorne r3, r0, #110 @ 0x6e │ │ │ │ eorne r3, r3, #256 @ 0x100 │ │ │ │ orrsne r7, r3, r7 │ │ │ │ - bne 97f1d8 <__cxa_atexit@plt+0x972c5c> │ │ │ │ - ldr r7, [pc, #36] @ 97f1f0 <__cxa_atexit@plt+0x972c74> │ │ │ │ + bne 97f1a8 <__cxa_atexit@plt+0x972c2c> │ │ │ │ + ldr r7, [pc, #36] @ 97f1c0 <__cxa_atexit@plt+0x972c44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 97f1ec <__cxa_atexit@plt+0x972c70> │ │ │ │ + ldr r7, [pc, #12] @ 97f1bc <__cxa_atexit@plt+0x972c40> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #188, 26 @ 0x2f00 │ │ │ │ - cmneq lr, #212, 26 @ 0x3500 │ │ │ │ - cmpeq r7, #80, 14 @ 0x1400000 │ │ │ │ + cmneq lr, #236, 26 @ 0x3b00 │ │ │ │ + cmneq lr, #4, 28 @ 0x40 │ │ │ │ + cmpeq r7, #128, 14 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97f238 <__cxa_atexit@plt+0x972cbc> │ │ │ │ - ldr r7, [pc, #48] @ 97f248 <__cxa_atexit@plt+0x972ccc> │ │ │ │ + bhi 97f208 <__cxa_atexit@plt+0x972c8c> │ │ │ │ + ldr r7, [pc, #48] @ 97f218 <__cxa_atexit@plt+0x972c9c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 97f22c <__cxa_atexit@plt+0x972cb0> │ │ │ │ + beq 97f1fc <__cxa_atexit@plt+0x972c80> │ │ │ │ mov r7, r8 │ │ │ │ - b 97f25c <__cxa_atexit@plt+0x972ce0> │ │ │ │ + b 97f22c <__cxa_atexit@plt+0x972cb0> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 97f24c <__cxa_atexit@plt+0x972cd0> │ │ │ │ + ldr r7, [pc, #12] @ 97f21c <__cxa_atexit@plt+0x972ca0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r7, #248, 22 @ 0x3e000 │ │ │ │ - cmpeq r7, #248, 12 @ 0xf800000 │ │ │ │ + cmpeq r7, #40, 24 @ 0x2800 │ │ │ │ + cmpeq r7, #40, 14 @ 0xa00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97f294 <__cxa_atexit@plt+0x972d18> │ │ │ │ + beq 97f264 <__cxa_atexit@plt+0x972ce8> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 97f2b4 <__cxa_atexit@plt+0x972d38> │ │ │ │ - ldr r3, [pc, #88] @ 97f2d8 <__cxa_atexit@plt+0x972d5c> │ │ │ │ + bne 97f284 <__cxa_atexit@plt+0x972d08> │ │ │ │ + ldr r3, [pc, #88] @ 97f2a8 <__cxa_atexit@plt+0x972d2c> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f2c8 <__cxa_atexit@plt+0x972d4c> │ │ │ │ - b 97f2e8 <__cxa_atexit@plt+0x972d6c> │ │ │ │ - ldr r3, [pc, #56] @ 97f2d4 <__cxa_atexit@plt+0x972d58> │ │ │ │ + beq 97f298 <__cxa_atexit@plt+0x972d1c> │ │ │ │ + b 97f2b8 <__cxa_atexit@plt+0x972d3c> │ │ │ │ + ldr r3, [pc, #56] @ 97f2a4 <__cxa_atexit@plt+0x972d28> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f2c8 <__cxa_atexit@plt+0x972d4c> │ │ │ │ - b 97f694 <__cxa_atexit@plt+0x973118> │ │ │ │ - ldr r7, [pc, #20] @ 97f2d0 <__cxa_atexit@plt+0x972d54> │ │ │ │ + beq 97f298 <__cxa_atexit@plt+0x972d1c> │ │ │ │ + b 97f664 <__cxa_atexit@plt+0x9730e8> │ │ │ │ + ldr r7, [pc, #20] @ 97f2a0 <__cxa_atexit@plt+0x972d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #224, 24 @ 0xe000 │ │ │ │ + cmneq lr, #16, 26 @ 0x400 │ │ │ │ andeq r0, r0, ip, ror #7 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r7, #84, 12 @ 0x5400000 │ │ │ │ + cmpeq r7, #132, 12 @ 0x8400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97f330 <__cxa_atexit@plt+0x972db4> │ │ │ │ + beq 97f300 <__cxa_atexit@plt+0x972d84> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97f350 <__cxa_atexit@plt+0x972dd4> │ │ │ │ + bne 97f320 <__cxa_atexit@plt+0x972da4> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 97f370 <__cxa_atexit@plt+0x972df4> │ │ │ │ - ldr r7, [pc, #152] @ 97f3b0 <__cxa_atexit@plt+0x972e34> │ │ │ │ + bne 97f340 <__cxa_atexit@plt+0x972dc4> │ │ │ │ + ldr r7, [pc, #152] @ 97f380 <__cxa_atexit@plt+0x972e04> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #144] @ 97f3b4 <__cxa_atexit@plt+0x972e38> │ │ │ │ + ldr r7, [pc, #144] @ 97f384 <__cxa_atexit@plt+0x972e08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f390 <__cxa_atexit@plt+0x972e14> │ │ │ │ - b 97f3c0 <__cxa_atexit@plt+0x972e44> │ │ │ │ - ldr r7, [pc, #104] @ 97f3a0 <__cxa_atexit@plt+0x972e24> │ │ │ │ + beq 97f360 <__cxa_atexit@plt+0x972de4> │ │ │ │ + b 97f390 <__cxa_atexit@plt+0x972e14> │ │ │ │ + ldr r7, [pc, #104] @ 97f370 <__cxa_atexit@plt+0x972df4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #96] @ 97f3a4 <__cxa_atexit@plt+0x972e28> │ │ │ │ + ldr r7, [pc, #96] @ 97f374 <__cxa_atexit@plt+0x972df8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f390 <__cxa_atexit@plt+0x972e14> │ │ │ │ - b 97f528 <__cxa_atexit@plt+0x972fac> │ │ │ │ - ldr r7, [pc, #64] @ 97f398 <__cxa_atexit@plt+0x972e1c> │ │ │ │ + beq 97f360 <__cxa_atexit@plt+0x972de4> │ │ │ │ + b 97f4f8 <__cxa_atexit@plt+0x972f7c> │ │ │ │ + ldr r7, [pc, #64] @ 97f368 <__cxa_atexit@plt+0x972dec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ 97f39c <__cxa_atexit@plt+0x972e20> │ │ │ │ + ldr r7, [pc, #56] @ 97f36c <__cxa_atexit@plt+0x972df0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f390 <__cxa_atexit@plt+0x972e14> │ │ │ │ - b 97f5dc <__cxa_atexit@plt+0x973060> │ │ │ │ - ldr r7, [pc, #48] @ 97f3a8 <__cxa_atexit@plt+0x972e2c> │ │ │ │ + beq 97f360 <__cxa_atexit@plt+0x972de4> │ │ │ │ + b 97f5ac <__cxa_atexit@plt+0x973030> │ │ │ │ + ldr r7, [pc, #48] @ 97f378 <__cxa_atexit@plt+0x972dfc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 97f3ac <__cxa_atexit@plt+0x972e30> │ │ │ │ + ldr r7, [pc, #40] @ 97f37c <__cxa_atexit@plt+0x972e00> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f390 <__cxa_atexit@plt+0x972e14> │ │ │ │ - b 97f474 <__cxa_atexit@plt+0x972ef8> │ │ │ │ + beq 97f360 <__cxa_atexit@plt+0x972de4> │ │ │ │ + b 97f444 <__cxa_atexit@plt+0x972ec8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ - cmneq lr, #52, 16 @ 0x340000 │ │ │ │ + cmneq lr, #100, 16 @ 0x640000 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - cmneq lr, #88, 16 @ 0x580000 │ │ │ │ + cmneq lr, #136, 16 @ 0x880000 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #28, 16 @ 0x1c0000 │ │ │ │ + cmneq lr, #76, 16 @ 0x4c0000 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq lr, #128, 16 @ 0x800000 │ │ │ │ + cmneq lr, #176, 16 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97f408 <__cxa_atexit@plt+0x972e8c> │ │ │ │ - ldr r3, [pc, #76] @ 97f424 <__cxa_atexit@plt+0x972ea8> │ │ │ │ + bne 97f3d8 <__cxa_atexit@plt+0x972e5c> │ │ │ │ + ldr r3, [pc, #76] @ 97f3f4 <__cxa_atexit@plt+0x972e78> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f41c <__cxa_atexit@plt+0x972ea0> │ │ │ │ + beq 97f3ec <__cxa_atexit@plt+0x972e70> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f408 <__cxa_atexit@plt+0x972e8c> │ │ │ │ + bne 97f3d8 <__cxa_atexit@plt+0x972e5c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97f428 <__cxa_atexit@plt+0x972eac> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97f3f8 <__cxa_atexit@plt+0x972e7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #140, 22 @ 0x23000 │ │ │ │ + cmneq lr, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f454 <__cxa_atexit@plt+0x972ed8> │ │ │ │ + bne 97f424 <__cxa_atexit@plt+0x972ea8> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97f468 <__cxa_atexit@plt+0x972eec> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97f438 <__cxa_atexit@plt+0x972ebc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #64, 22 @ 0x10000 │ │ │ │ + cmneq lr, #112, 22 @ 0x1c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97f4bc <__cxa_atexit@plt+0x972f40> │ │ │ │ - ldr r3, [pc, #76] @ 97f4d8 <__cxa_atexit@plt+0x972f5c> │ │ │ │ + bne 97f48c <__cxa_atexit@plt+0x972f10> │ │ │ │ + ldr r3, [pc, #76] @ 97f4a8 <__cxa_atexit@plt+0x972f2c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f4d0 <__cxa_atexit@plt+0x972f54> │ │ │ │ + beq 97f4a0 <__cxa_atexit@plt+0x972f24> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f4bc <__cxa_atexit@plt+0x972f40> │ │ │ │ + bne 97f48c <__cxa_atexit@plt+0x972f10> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97f4dc <__cxa_atexit@plt+0x972f60> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97f4ac <__cxa_atexit@plt+0x972f30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #216, 20 @ 0xd8000 │ │ │ │ + cmneq lr, #8, 22 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f508 <__cxa_atexit@plt+0x972f8c> │ │ │ │ + bne 97f4d8 <__cxa_atexit@plt+0x972f5c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97f51c <__cxa_atexit@plt+0x972fa0> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97f4ec <__cxa_atexit@plt+0x972f70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #140, 20 @ 0x8c000 │ │ │ │ + cmneq lr, #188, 20 @ 0xbc000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97f570 <__cxa_atexit@plt+0x972ff4> │ │ │ │ - ldr r3, [pc, #76] @ 97f58c <__cxa_atexit@plt+0x973010> │ │ │ │ + bne 97f540 <__cxa_atexit@plt+0x972fc4> │ │ │ │ + ldr r3, [pc, #76] @ 97f55c <__cxa_atexit@plt+0x972fe0> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f584 <__cxa_atexit@plt+0x973008> │ │ │ │ + beq 97f554 <__cxa_atexit@plt+0x972fd8> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f570 <__cxa_atexit@plt+0x972ff4> │ │ │ │ + bne 97f540 <__cxa_atexit@plt+0x972fc4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97f590 <__cxa_atexit@plt+0x973014> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97f560 <__cxa_atexit@plt+0x972fe4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #36, 20 @ 0x24000 │ │ │ │ + cmneq lr, #84, 20 @ 0x54000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f5bc <__cxa_atexit@plt+0x973040> │ │ │ │ + bne 97f58c <__cxa_atexit@plt+0x973010> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97f5d0 <__cxa_atexit@plt+0x973054> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97f5a0 <__cxa_atexit@plt+0x973024> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #216, 18 @ 0x360000 │ │ │ │ + cmneq lr, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97f624 <__cxa_atexit@plt+0x9730a8> │ │ │ │ - ldr r3, [pc, #76] @ 97f640 <__cxa_atexit@plt+0x9730c4> │ │ │ │ + bne 97f5f4 <__cxa_atexit@plt+0x973078> │ │ │ │ + ldr r3, [pc, #76] @ 97f610 <__cxa_atexit@plt+0x973094> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f638 <__cxa_atexit@plt+0x9730bc> │ │ │ │ + beq 97f608 <__cxa_atexit@plt+0x97308c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f624 <__cxa_atexit@plt+0x9730a8> │ │ │ │ + bne 97f5f4 <__cxa_atexit@plt+0x973078> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97f644 <__cxa_atexit@plt+0x9730c8> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97f614 <__cxa_atexit@plt+0x973098> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #112, 18 @ 0x1c0000 │ │ │ │ + cmneq lr, #160, 18 @ 0x280000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f670 <__cxa_atexit@plt+0x9730f4> │ │ │ │ + bne 97f640 <__cxa_atexit@plt+0x9730c4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97f684 <__cxa_atexit@plt+0x973108> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97f654 <__cxa_atexit@plt+0x9730d8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #36, 18 @ 0x90000 │ │ │ │ - cmpeq r7, #192, 4 │ │ │ │ + cmneq lr, #84, 18 @ 0x150000 │ │ │ │ + cmpeq r7, #240, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - beq 97f6c0 <__cxa_atexit@plt+0x973144> │ │ │ │ + beq 97f690 <__cxa_atexit@plt+0x973114> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 97f6fc <__cxa_atexit@plt+0x973180> │ │ │ │ - ldr r3, [pc, #112] @ 97f724 <__cxa_atexit@plt+0x9731a8> │ │ │ │ + bne 97f6cc <__cxa_atexit@plt+0x973150> │ │ │ │ + ldr r3, [pc, #112] @ 97f6f4 <__cxa_atexit@plt+0x973178> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r2, [pc, #88] @ 97f720 <__cxa_atexit@plt+0x9731a4> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r2, [pc, #88] @ 97f6f0 <__cxa_atexit@plt+0x973174> │ │ │ │ ldr r7, [r3, #23] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f710 <__cxa_atexit@plt+0x973194> │ │ │ │ + beq 97f6e0 <__cxa_atexit@plt+0x973164> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f6fc <__cxa_atexit@plt+0x973180> │ │ │ │ + bne 97f6cc <__cxa_atexit@plt+0x973150> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #8 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97f71c <__cxa_atexit@plt+0x9731a0> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97f6ec <__cxa_atexit@plt+0x973170> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #152, 16 @ 0x980000 │ │ │ │ + cmneq lr, #200, 16 @ 0xc80000 │ │ │ │ andeq r0, r0, r4, asr #10 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ - cmpeq r7, #8, 4 @ 0x80000000 │ │ │ │ + cmpeq r7, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97f76c <__cxa_atexit@plt+0x9731f0> │ │ │ │ + beq 97f73c <__cxa_atexit@plt+0x9731c0> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 97f788 <__cxa_atexit@plt+0x97320c> │ │ │ │ - ldr r3, [pc, #84] @ 97f7ac <__cxa_atexit@plt+0x973230> │ │ │ │ + bne 97f758 <__cxa_atexit@plt+0x9731dc> │ │ │ │ + ldr r3, [pc, #84] @ 97f77c <__cxa_atexit@plt+0x973200> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f79c <__cxa_atexit@plt+0x973220> │ │ │ │ - b 97f7bc <__cxa_atexit@plt+0x973240> │ │ │ │ - ldr r3, [pc, #52] @ 97f7a8 <__cxa_atexit@plt+0x97322c> │ │ │ │ + beq 97f76c <__cxa_atexit@plt+0x9731f0> │ │ │ │ + b 97f78c <__cxa_atexit@plt+0x973210> │ │ │ │ + ldr r3, [pc, #52] @ 97f778 <__cxa_atexit@plt+0x9731fc> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f79c <__cxa_atexit@plt+0x973220> │ │ │ │ - b 97fb64 <__cxa_atexit@plt+0x9735e8> │ │ │ │ - ldr r7, [pc, #20] @ 97f7a4 <__cxa_atexit@plt+0x973228> │ │ │ │ + beq 97f76c <__cxa_atexit@plt+0x9731f0> │ │ │ │ + b 97fb34 <__cxa_atexit@plt+0x9735b8> │ │ │ │ + ldr r7, [pc, #20] @ 97f774 <__cxa_atexit@plt+0x9731f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #12, 16 @ 0xc0000 │ │ │ │ + cmneq lr, #60, 16 @ 0x3c0000 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq r7, #128, 2 │ │ │ │ + cmpeq r7, #176, 2 @ 0x2c │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97f804 <__cxa_atexit@plt+0x973288> │ │ │ │ + beq 97f7d4 <__cxa_atexit@plt+0x973258> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97f824 <__cxa_atexit@plt+0x9732a8> │ │ │ │ + bne 97f7f4 <__cxa_atexit@plt+0x973278> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 97f844 <__cxa_atexit@plt+0x9732c8> │ │ │ │ - ldr r7, [pc, #152] @ 97f884 <__cxa_atexit@plt+0x973308> │ │ │ │ + bne 97f814 <__cxa_atexit@plt+0x973298> │ │ │ │ + ldr r7, [pc, #152] @ 97f854 <__cxa_atexit@plt+0x9732d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #144] @ 97f888 <__cxa_atexit@plt+0x97330c> │ │ │ │ + ldr r7, [pc, #144] @ 97f858 <__cxa_atexit@plt+0x9732dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f864 <__cxa_atexit@plt+0x9732e8> │ │ │ │ - b 97f894 <__cxa_atexit@plt+0x973318> │ │ │ │ - ldr r7, [pc, #104] @ 97f874 <__cxa_atexit@plt+0x9732f8> │ │ │ │ + beq 97f834 <__cxa_atexit@plt+0x9732b8> │ │ │ │ + b 97f864 <__cxa_atexit@plt+0x9732e8> │ │ │ │ + ldr r7, [pc, #104] @ 97f844 <__cxa_atexit@plt+0x9732c8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #96] @ 97f878 <__cxa_atexit@plt+0x9732fc> │ │ │ │ + ldr r7, [pc, #96] @ 97f848 <__cxa_atexit@plt+0x9732cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f864 <__cxa_atexit@plt+0x9732e8> │ │ │ │ - b 97f9fc <__cxa_atexit@plt+0x973480> │ │ │ │ - ldr r7, [pc, #64] @ 97f86c <__cxa_atexit@plt+0x9732f0> │ │ │ │ + beq 97f834 <__cxa_atexit@plt+0x9732b8> │ │ │ │ + b 97f9cc <__cxa_atexit@plt+0x973450> │ │ │ │ + ldr r7, [pc, #64] @ 97f83c <__cxa_atexit@plt+0x9732c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #56] @ 97f870 <__cxa_atexit@plt+0x9732f4> │ │ │ │ + ldr r7, [pc, #56] @ 97f840 <__cxa_atexit@plt+0x9732c4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f864 <__cxa_atexit@plt+0x9732e8> │ │ │ │ - b 97fab0 <__cxa_atexit@plt+0x973534> │ │ │ │ - ldr r7, [pc, #48] @ 97f87c <__cxa_atexit@plt+0x973300> │ │ │ │ + beq 97f834 <__cxa_atexit@plt+0x9732b8> │ │ │ │ + b 97fa80 <__cxa_atexit@plt+0x973504> │ │ │ │ + ldr r7, [pc, #48] @ 97f84c <__cxa_atexit@plt+0x9732d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 97f880 <__cxa_atexit@plt+0x973304> │ │ │ │ + ldr r7, [pc, #40] @ 97f850 <__cxa_atexit@plt+0x9732d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97f864 <__cxa_atexit@plt+0x9732e8> │ │ │ │ - b 97f948 <__cxa_atexit@plt+0x9733cc> │ │ │ │ + beq 97f834 <__cxa_atexit@plt+0x9732b8> │ │ │ │ + b 97f918 <__cxa_atexit@plt+0x97339c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ - cmneq lr, #96, 6 @ 0x80000001 │ │ │ │ + cmneq lr, #144, 6 @ 0x40000002 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ - cmneq lr, #132, 6 @ 0x10000002 │ │ │ │ + cmneq lr, #180, 6 @ 0xd0000002 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #72, 6 @ 0x20000001 │ │ │ │ + cmneq lr, #120, 6 @ 0xe0000001 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ - cmneq lr, #172, 6 @ 0xb0000002 │ │ │ │ + cmneq lr, #220, 6 @ 0x70000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97f8dc <__cxa_atexit@plt+0x973360> │ │ │ │ - ldr r3, [pc, #76] @ 97f8f8 <__cxa_atexit@plt+0x97337c> │ │ │ │ + bne 97f8ac <__cxa_atexit@plt+0x973330> │ │ │ │ + ldr r3, [pc, #76] @ 97f8c8 <__cxa_atexit@plt+0x97334c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f8f0 <__cxa_atexit@plt+0x973374> │ │ │ │ + beq 97f8c0 <__cxa_atexit@plt+0x973344> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f8dc <__cxa_atexit@plt+0x973360> │ │ │ │ + bne 97f8ac <__cxa_atexit@plt+0x973330> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97f8fc <__cxa_atexit@plt+0x973380> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97f8cc <__cxa_atexit@plt+0x973350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #184, 12 @ 0xb800000 │ │ │ │ + cmneq lr, #232, 12 @ 0xe800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f928 <__cxa_atexit@plt+0x9733ac> │ │ │ │ + bne 97f8f8 <__cxa_atexit@plt+0x97337c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97f93c <__cxa_atexit@plt+0x9733c0> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97f90c <__cxa_atexit@plt+0x973390> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #108, 12 @ 0x6c00000 │ │ │ │ + cmneq lr, #156, 12 @ 0x9c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97f990 <__cxa_atexit@plt+0x973414> │ │ │ │ - ldr r3, [pc, #76] @ 97f9ac <__cxa_atexit@plt+0x973430> │ │ │ │ + bne 97f960 <__cxa_atexit@plt+0x9733e4> │ │ │ │ + ldr r3, [pc, #76] @ 97f97c <__cxa_atexit@plt+0x973400> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97f9a4 <__cxa_atexit@plt+0x973428> │ │ │ │ + beq 97f974 <__cxa_atexit@plt+0x9733f8> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f990 <__cxa_atexit@plt+0x973414> │ │ │ │ + bne 97f960 <__cxa_atexit@plt+0x9733e4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97f9b0 <__cxa_atexit@plt+0x973434> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97f980 <__cxa_atexit@plt+0x973404> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #4, 12 @ 0x400000 │ │ │ │ + cmneq lr, #52, 12 @ 0x3400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97f9dc <__cxa_atexit@plt+0x973460> │ │ │ │ + bne 97f9ac <__cxa_atexit@plt+0x973430> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97f9f0 <__cxa_atexit@plt+0x973474> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97f9c0 <__cxa_atexit@plt+0x973444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #184, 10 @ 0x2e000000 │ │ │ │ + cmneq lr, #232, 10 @ 0x3a000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97fa44 <__cxa_atexit@plt+0x9734c8> │ │ │ │ - ldr r3, [pc, #76] @ 97fa60 <__cxa_atexit@plt+0x9734e4> │ │ │ │ + bne 97fa14 <__cxa_atexit@plt+0x973498> │ │ │ │ + ldr r3, [pc, #76] @ 97fa30 <__cxa_atexit@plt+0x9734b4> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97fa58 <__cxa_atexit@plt+0x9734dc> │ │ │ │ + beq 97fa28 <__cxa_atexit@plt+0x9734ac> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97fa44 <__cxa_atexit@plt+0x9734c8> │ │ │ │ + bne 97fa14 <__cxa_atexit@plt+0x973498> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97fa64 <__cxa_atexit@plt+0x9734e8> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97fa34 <__cxa_atexit@plt+0x9734b8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #80, 10 @ 0x14000000 │ │ │ │ + cmneq lr, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97fa90 <__cxa_atexit@plt+0x973514> │ │ │ │ + bne 97fa60 <__cxa_atexit@plt+0x9734e4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97faa4 <__cxa_atexit@plt+0x973528> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97fa74 <__cxa_atexit@plt+0x9734f8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #4, 10 @ 0x1000000 │ │ │ │ + cmneq lr, #52, 10 @ 0xd000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97faf8 <__cxa_atexit@plt+0x97357c> │ │ │ │ - ldr r3, [pc, #76] @ 97fb14 <__cxa_atexit@plt+0x973598> │ │ │ │ + bne 97fac8 <__cxa_atexit@plt+0x97354c> │ │ │ │ + ldr r3, [pc, #76] @ 97fae4 <__cxa_atexit@plt+0x973568> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97fb0c <__cxa_atexit@plt+0x973590> │ │ │ │ + beq 97fadc <__cxa_atexit@plt+0x973560> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97faf8 <__cxa_atexit@plt+0x97357c> │ │ │ │ + bne 97fac8 <__cxa_atexit@plt+0x97354c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97fb18 <__cxa_atexit@plt+0x97359c> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97fae8 <__cxa_atexit@plt+0x97356c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq lr, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97fb44 <__cxa_atexit@plt+0x9735c8> │ │ │ │ + bne 97fb14 <__cxa_atexit@plt+0x973598> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97fb58 <__cxa_atexit@plt+0x9735dc> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97fb28 <__cxa_atexit@plt+0x9735ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #80, 8 @ 0x50000000 │ │ │ │ + cmneq lr, #128, 8 @ 0x80000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 97fbac <__cxa_atexit@plt+0x973630> │ │ │ │ - ldr r3, [pc, #76] @ 97fbc8 <__cxa_atexit@plt+0x97364c> │ │ │ │ + bne 97fb7c <__cxa_atexit@plt+0x973600> │ │ │ │ + ldr r3, [pc, #76] @ 97fb98 <__cxa_atexit@plt+0x97361c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97fbc0 <__cxa_atexit@plt+0x973644> │ │ │ │ + beq 97fb90 <__cxa_atexit@plt+0x973614> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97fbac <__cxa_atexit@plt+0x973630> │ │ │ │ + bne 97fb7c <__cxa_atexit@plt+0x973600> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #24] @ 97fbcc <__cxa_atexit@plt+0x973650> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #24] @ 97fb9c <__cxa_atexit@plt+0x973620> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #232, 6 @ 0xa0000003 │ │ │ │ + cmneq lr, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97fbf8 <__cxa_atexit@plt+0x97367c> │ │ │ │ + bne 97fbc8 <__cxa_atexit@plt+0x97364c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97fc0c <__cxa_atexit@plt+0x973690> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97fbdc <__cxa_atexit@plt+0x973660> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #156, 6 @ 0x70000002 │ │ │ │ + cmneq lr, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97fc38 <__cxa_atexit@plt+0x9736bc> │ │ │ │ + bne 97fc08 <__cxa_atexit@plt+0x97368c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ - b 97f03c <__cxa_atexit@plt+0x972ac0> │ │ │ │ - ldr r7, [pc, #12] @ 97fc4c <__cxa_atexit@plt+0x9736d0> │ │ │ │ + b 97f00c <__cxa_atexit@plt+0x972a90> │ │ │ │ + ldr r7, [pc, #12] @ 97fc1c <__cxa_atexit@plt+0x9736a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #92, 6 @ 0x70000001 │ │ │ │ - cmpeq r7, #244, 24 @ 0xf400 │ │ │ │ + cmneq lr, #140, 6 @ 0x30000002 │ │ │ │ + cmpeq r7, #36, 26 @ 0x900 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 97fc94 <__cxa_atexit@plt+0x973718> │ │ │ │ - ldr r7, [pc, #48] @ 97fca4 <__cxa_atexit@plt+0x973728> │ │ │ │ + bhi 97fc64 <__cxa_atexit@plt+0x9736e8> │ │ │ │ + ldr r7, [pc, #48] @ 97fc74 <__cxa_atexit@plt+0x9736f8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 97fc88 <__cxa_atexit@plt+0x97370c> │ │ │ │ + beq 97fc58 <__cxa_atexit@plt+0x9736dc> │ │ │ │ mov r7, r8 │ │ │ │ - b 97fcb8 <__cxa_atexit@plt+0x97373c> │ │ │ │ + b 97fc88 <__cxa_atexit@plt+0x97370c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 97fca8 <__cxa_atexit@plt+0x97372c> │ │ │ │ + ldr r7, [pc, #12] @ 97fc78 <__cxa_atexit@plt+0x9736fc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r7, #164, 2 @ 0x29 │ │ │ │ - cmpeq r7, #156, 24 @ 0x9c00 │ │ │ │ + cmpeq r7, #212, 2 @ 0x35 │ │ │ │ + cmpeq r7, #204, 24 @ 0xcc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - beq 97fcf4 <__cxa_atexit@plt+0x973778> │ │ │ │ + beq 97fcc4 <__cxa_atexit@plt+0x973748> │ │ │ │ cmp r7, #4 │ │ │ │ - bne 97fd34 <__cxa_atexit@plt+0x9737b8> │ │ │ │ - ldr r3, [pc, #200] @ 97fda8 <__cxa_atexit@plt+0x97382c> │ │ │ │ + bne 97fd04 <__cxa_atexit@plt+0x973788> │ │ │ │ + ldr r3, [pc, #200] @ 97fd78 <__cxa_atexit@plt+0x9737fc> │ │ │ │ ldr r7, [r8, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 97fd48 <__cxa_atexit@plt+0x9737cc> │ │ │ │ - b 97fdbc <__cxa_atexit@plt+0x973840> │ │ │ │ - ldr r2, [pc, #160] @ 97fd9c <__cxa_atexit@plt+0x973820> │ │ │ │ + beq 97fd18 <__cxa_atexit@plt+0x97379c> │ │ │ │ + b 97fd8c <__cxa_atexit@plt+0x973810> │ │ │ │ + ldr r2, [pc, #160] @ 97fd6c <__cxa_atexit@plt+0x9737f0> │ │ │ │ ldr r7, [r8, #1] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ - beq 97fd50 <__cxa_atexit@plt+0x9737d4> │ │ │ │ + beq 97fd20 <__cxa_atexit@plt+0x9737a4> │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 97fd5c <__cxa_atexit@plt+0x9737e0> │ │ │ │ - ldr r3, [pc, #120] @ 97fda4 <__cxa_atexit@plt+0x973828> │ │ │ │ + bne 97fd2c <__cxa_atexit@plt+0x9737b0> │ │ │ │ + ldr r3, [pc, #120] @ 97fd74 <__cxa_atexit@plt+0x9737f8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r7, [pc, #92] @ 97fd98 <__cxa_atexit@plt+0x97381c> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r7, [pc, #92] @ 97fd68 <__cxa_atexit@plt+0x9737ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -2477563,3921 +2477551,3921 @@ │ │ │ │ bx r0 │ │ │ │ ldrd r2, [r7, #43] @ 0x2b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ eor r3, r3, #855638016 @ 0x33000000 │ │ │ │ eor r7, r2, #126 @ 0x7e │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ - bne 97fd88 <__cxa_atexit@plt+0x97380c> │ │ │ │ - ldr r7, [pc, #32] @ 97fda0 <__cxa_atexit@plt+0x973824> │ │ │ │ + bne 97fd58 <__cxa_atexit@plt+0x9737dc> │ │ │ │ + ldr r7, [pc, #32] @ 97fd70 <__cxa_atexit@plt+0x9737f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 97fdac <__cxa_atexit@plt+0x973830> │ │ │ │ + ldr r7, [pc, #28] @ 97fd7c <__cxa_atexit@plt+0x973800> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #96, 4 │ │ │ │ + cmneq lr, #144, 4 │ │ │ │ andeq r0, r0, r4, ror #5 │ │ │ │ - cmneq lr, #32, 4 │ │ │ │ + cmneq lr, #80, 4 │ │ │ │ andeq r0, r0, r4, lsr r3 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmneq lr, #12, 4 @ 0xc0000000 │ │ │ │ - cmpeq r7, #128, 22 @ 0x20000 │ │ │ │ + cmneq lr, #60, 4 @ 0xc0000003 │ │ │ │ + cmpeq r7, #176, 22 @ 0x2c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 97fe04 <__cxa_atexit@plt+0x973888> │ │ │ │ + beq 97fdd4 <__cxa_atexit@plt+0x973858> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 97fe54 <__cxa_atexit@plt+0x9738d8> │ │ │ │ + bne 97fe24 <__cxa_atexit@plt+0x9738a8> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 97fe78 <__cxa_atexit@plt+0x9738fc> │ │ │ │ - ldr r7, [pc, #204] @ 97feb8 <__cxa_atexit@plt+0x97393c> │ │ │ │ + bne 97fe48 <__cxa_atexit@plt+0x9738cc> │ │ │ │ + ldr r7, [pc, #204] @ 97fe88 <__cxa_atexit@plt+0x97390c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #196] @ 97febc <__cxa_atexit@plt+0x973940> │ │ │ │ + ldr r7, [pc, #196] @ 97fe8c <__cxa_atexit@plt+0x973910> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 97fe20 <__cxa_atexit@plt+0x9738a4> │ │ │ │ - b 97fe70 <__cxa_atexit@plt+0x9738f4> │ │ │ │ - ldr r7, [pc, #156] @ 97fea8 <__cxa_atexit@plt+0x97392c> │ │ │ │ + bne 97fdf0 <__cxa_atexit@plt+0x973874> │ │ │ │ + b 97fe40 <__cxa_atexit@plt+0x9738c4> │ │ │ │ + ldr r7, [pc, #156] @ 97fe78 <__cxa_atexit@plt+0x9738fc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #148] @ 97feac <__cxa_atexit@plt+0x973930> │ │ │ │ + ldr r7, [pc, #148] @ 97fe7c <__cxa_atexit@plt+0x973900> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 97fe70 <__cxa_atexit@plt+0x9738f4> │ │ │ │ + beq 97fe40 <__cxa_atexit@plt+0x9738c4> │ │ │ │ ldrd r2, [r7, #43] @ 0x2b │ │ │ │ - ldr r1, [pc, #116] @ 97fea0 <__cxa_atexit@plt+0x973924> │ │ │ │ + ldr r1, [pc, #116] @ 97fe70 <__cxa_atexit@plt+0x9738f4> │ │ │ │ eor r3, r3, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #100] @ 97fea4 <__cxa_atexit@plt+0x973928> │ │ │ │ + ldr r7, [pc, #100] @ 97fe74 <__cxa_atexit@plt+0x9738f8> │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r1, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 97fe98 <__cxa_atexit@plt+0x97391c> │ │ │ │ + ldr r7, [pc, #60] @ 97fe68 <__cxa_atexit@plt+0x9738ec> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 97fe9c <__cxa_atexit@plt+0x973920> │ │ │ │ + ldr r7, [pc, #52] @ 97fe6c <__cxa_atexit@plt+0x9738f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 97fe20 <__cxa_atexit@plt+0x9738a4> │ │ │ │ + bne 97fdf0 <__cxa_atexit@plt+0x973874> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 97feb0 <__cxa_atexit@plt+0x973934> │ │ │ │ + ldr r7, [pc, #48] @ 97fe80 <__cxa_atexit@plt+0x973904> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 97feb4 <__cxa_atexit@plt+0x973938> │ │ │ │ + ldr r7, [pc, #40] @ 97fe84 <__cxa_atexit@plt+0x973908> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 97fe20 <__cxa_atexit@plt+0x9738a4> │ │ │ │ - b 97fe70 <__cxa_atexit@plt+0x9738f4> │ │ │ │ + bne 97fdf0 <__cxa_atexit@plt+0x973874> │ │ │ │ + b 97fe40 <__cxa_atexit@plt+0x9738c4> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmneq lr, #48, 26 @ 0xc00 │ │ │ │ - cmneq lr, #104, 2 │ │ │ │ - cmneq lr, #88, 2 │ │ │ │ + cmneq lr, #96, 26 @ 0x1800 │ │ │ │ + cmneq lr, #152, 2 @ 0x26 │ │ │ │ + cmneq lr, #136, 2 @ 0x22 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq lr, #132, 26 @ 0x2100 │ │ │ │ + cmneq lr, #180, 26 @ 0x2d00 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #20, 26 @ 0x500 │ │ │ │ + cmneq lr, #68, 26 @ 0x1100 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #172, 26 @ 0x2b00 │ │ │ │ + cmneq lr, #220, 26 @ 0x3700 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 97ff00 <__cxa_atexit@plt+0x973984> │ │ │ │ + ldr r3, [pc, #48] @ 97fed0 <__cxa_atexit@plt+0x973954> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #36] @ 97ff04 <__cxa_atexit@plt+0x973988> │ │ │ │ + ldr r7, [pc, #36] @ 97fed4 <__cxa_atexit@plt+0x973958> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #208 @ 0xd0 │ │ │ │ - cmneq lr, #176 @ 0xb0 │ │ │ │ + cmneq lr, #0, 2 │ │ │ │ + cmneq lr, #224 @ 0xe0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 97ff48 <__cxa_atexit@plt+0x9739cc> │ │ │ │ + ldr r3, [pc, #48] @ 97ff18 <__cxa_atexit@plt+0x97399c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #36] @ 97ff4c <__cxa_atexit@plt+0x9739d0> │ │ │ │ + ldr r7, [pc, #36] @ 97ff1c <__cxa_atexit@plt+0x9739a0> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #136 @ 0x88 │ │ │ │ - cmneq lr, #104 @ 0x68 │ │ │ │ + cmneq lr, #184 @ 0xb8 │ │ │ │ + cmneq lr, #152 @ 0x98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 97ff90 <__cxa_atexit@plt+0x973a14> │ │ │ │ + ldr r3, [pc, #48] @ 97ff60 <__cxa_atexit@plt+0x9739e4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #36] @ 97ff94 <__cxa_atexit@plt+0x973a18> │ │ │ │ + ldr r7, [pc, #36] @ 97ff64 <__cxa_atexit@plt+0x9739e8> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #64 @ 0x40 │ │ │ │ - cmneq lr, #32 │ │ │ │ + cmneq lr, #112 @ 0x70 │ │ │ │ + cmneq lr, #80 @ 0x50 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 97ffd8 <__cxa_atexit@plt+0x973a5c> │ │ │ │ + ldr r3, [pc, #48] @ 97ffa8 <__cxa_atexit@plt+0x973a2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #36] @ 97ffdc <__cxa_atexit@plt+0x973a60> │ │ │ │ + ldr r7, [pc, #36] @ 97ffac <__cxa_atexit@plt+0x973a30> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #248, 30 @ 0x3e0 │ │ │ │ - cmneq lr, #216, 30 @ 0x360 │ │ │ │ - cmpeq r7, #104, 18 @ 0x1a0000 │ │ │ │ + cmneq lr, #40 @ 0x28 │ │ │ │ + cmneq lr, #8 │ │ │ │ + cmpeq r7, #152, 18 @ 0x260000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 980010 <__cxa_atexit@plt+0x973a94> │ │ │ │ - ldr r3, [pc, #76] @ 980050 <__cxa_atexit@plt+0x973ad4> │ │ │ │ + bne 97ffe0 <__cxa_atexit@plt+0x973a64> │ │ │ │ + ldr r3, [pc, #76] @ 980020 <__cxa_atexit@plt+0x973aa4> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ ldrd r2, [r7, #43] @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ eor r3, r3, #855638016 @ 0x33000000 │ │ │ │ eor r7, r2, #126 @ 0x7e │ │ │ │ eor r7, r7, #256 @ 0x100 │ │ │ │ orrs r7, r7, r3 │ │ │ │ - bne 98003c <__cxa_atexit@plt+0x973ac0> │ │ │ │ - ldr r7, [pc, #24] @ 98004c <__cxa_atexit@plt+0x973ad0> │ │ │ │ + bne 98000c <__cxa_atexit@plt+0x973a90> │ │ │ │ + ldr r7, [pc, #24] @ 98001c <__cxa_atexit@plt+0x973aa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 980054 <__cxa_atexit@plt+0x973ad8> │ │ │ │ + ldr r7, [pc, #16] @ 980024 <__cxa_atexit@plt+0x973aa8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #108, 30 @ 0x1b0 │ │ │ │ + cmneq lr, #156, 30 @ 0x270 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq lr, #88, 30 @ 0x160 │ │ │ │ - cmpeq r7, #216, 16 @ 0xd80000 │ │ │ │ + cmneq lr, #136, 30 @ 0x220 │ │ │ │ + cmpeq r7, #8, 18 @ 0x20000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 98009c <__cxa_atexit@plt+0x973b20> │ │ │ │ + beq 98006c <__cxa_atexit@plt+0x973af0> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 9800ec <__cxa_atexit@plt+0x973b70> │ │ │ │ - ldr r3, [pc, #144] @ 980118 <__cxa_atexit@plt+0x973b9c> │ │ │ │ + bne 9800bc <__cxa_atexit@plt+0x973b40> │ │ │ │ + ldr r3, [pc, #144] @ 9800e8 <__cxa_atexit@plt+0x973b6c> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 980100 <__cxa_atexit@plt+0x973b84> │ │ │ │ - b 980128 <__cxa_atexit@plt+0x973bac> │ │ │ │ - ldr r3, [pc, #104] @ 98010c <__cxa_atexit@plt+0x973b90> │ │ │ │ + beq 9800d0 <__cxa_atexit@plt+0x973b54> │ │ │ │ + b 9800f8 <__cxa_atexit@plt+0x973b7c> │ │ │ │ + ldr r3, [pc, #104] @ 9800dc <__cxa_atexit@plt+0x973b60> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 980100 <__cxa_atexit@plt+0x973b84> │ │ │ │ - ldr r3, [pc, #84] @ 980110 <__cxa_atexit@plt+0x973b94> │ │ │ │ + beq 9800d0 <__cxa_atexit@plt+0x973b54> │ │ │ │ + ldr r3, [pc, #84] @ 9800e0 <__cxa_atexit@plt+0x973b64> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #72] @ 980114 <__cxa_atexit@plt+0x973b98> │ │ │ │ + ldr r7, [pc, #72] @ 9800e4 <__cxa_atexit@plt+0x973b68> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 980108 <__cxa_atexit@plt+0x973b8c> │ │ │ │ + ldr r7, [pc, #20] @ 9800d8 <__cxa_atexit@plt+0x973b5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #168, 28 @ 0xa80 │ │ │ │ + cmneq lr, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r8, lsr #5 │ │ │ │ - cmneq lr, #228, 28 @ 0xe40 │ │ │ │ - cmneq lr, #196, 28 @ 0xc40 │ │ │ │ + cmneq lr, #20, 30 @ 0x50 │ │ │ │ + cmneq lr, #244, 28 @ 0xf40 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq r7, #20, 16 @ 0x140000 │ │ │ │ + cmpeq r7, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 980170 <__cxa_atexit@plt+0x973bf4> │ │ │ │ + beq 980140 <__cxa_atexit@plt+0x973bc4> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 9801c0 <__cxa_atexit@plt+0x973c44> │ │ │ │ + bne 980190 <__cxa_atexit@plt+0x973c14> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 9801e4 <__cxa_atexit@plt+0x973c68> │ │ │ │ - ldr r7, [pc, #204] @ 980224 <__cxa_atexit@plt+0x973ca8> │ │ │ │ + bne 9801b4 <__cxa_atexit@plt+0x973c38> │ │ │ │ + ldr r7, [pc, #204] @ 9801f4 <__cxa_atexit@plt+0x973c78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #196] @ 980228 <__cxa_atexit@plt+0x973cac> │ │ │ │ + ldr r7, [pc, #196] @ 9801f8 <__cxa_atexit@plt+0x973c7c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 98018c <__cxa_atexit@plt+0x973c10> │ │ │ │ - b 9801dc <__cxa_atexit@plt+0x973c60> │ │ │ │ - ldr r7, [pc, #156] @ 980214 <__cxa_atexit@plt+0x973c98> │ │ │ │ + bne 98015c <__cxa_atexit@plt+0x973be0> │ │ │ │ + b 9801ac <__cxa_atexit@plt+0x973c30> │ │ │ │ + ldr r7, [pc, #156] @ 9801e4 <__cxa_atexit@plt+0x973c68> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #148] @ 980218 <__cxa_atexit@plt+0x973c9c> │ │ │ │ + ldr r7, [pc, #148] @ 9801e8 <__cxa_atexit@plt+0x973c6c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9801dc <__cxa_atexit@plt+0x973c60> │ │ │ │ + beq 9801ac <__cxa_atexit@plt+0x973c30> │ │ │ │ ldrd r2, [r7, #43] @ 0x2b │ │ │ │ - ldr r1, [pc, #116] @ 98020c <__cxa_atexit@plt+0x973c90> │ │ │ │ + ldr r1, [pc, #116] @ 9801dc <__cxa_atexit@plt+0x973c60> │ │ │ │ eor r3, r3, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r7, [pc, #100] @ 980210 <__cxa_atexit@plt+0x973c94> │ │ │ │ + ldr r7, [pc, #100] @ 9801e0 <__cxa_atexit@plt+0x973c64> │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r1, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 980204 <__cxa_atexit@plt+0x973c88> │ │ │ │ + ldr r7, [pc, #60] @ 9801d4 <__cxa_atexit@plt+0x973c58> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 980208 <__cxa_atexit@plt+0x973c8c> │ │ │ │ + ldr r7, [pc, #52] @ 9801d8 <__cxa_atexit@plt+0x973c5c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 98018c <__cxa_atexit@plt+0x973c10> │ │ │ │ + bne 98015c <__cxa_atexit@plt+0x973be0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 98021c <__cxa_atexit@plt+0x973ca0> │ │ │ │ + ldr r7, [pc, #48] @ 9801ec <__cxa_atexit@plt+0x973c70> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 980220 <__cxa_atexit@plt+0x973ca4> │ │ │ │ + ldr r7, [pc, #40] @ 9801f0 <__cxa_atexit@plt+0x973c74> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 98018c <__cxa_atexit@plt+0x973c10> │ │ │ │ - b 9801dc <__cxa_atexit@plt+0x973c60> │ │ │ │ + bne 98015c <__cxa_atexit@plt+0x973be0> │ │ │ │ + b 9801ac <__cxa_atexit@plt+0x973c30> │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ - cmneq lr, #196, 18 @ 0x310000 │ │ │ │ - cmneq lr, #252, 26 @ 0x3f00 │ │ │ │ - cmneq lr, #236, 26 @ 0x3b00 │ │ │ │ + cmneq lr, #244, 18 @ 0x3d0000 │ │ │ │ + cmneq lr, #44, 28 @ 0x2c0 │ │ │ │ + cmneq lr, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq lr, #24, 20 @ 0x18000 │ │ │ │ + cmneq lr, #72, 20 @ 0x48000 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #168, 18 @ 0x2a0000 │ │ │ │ + cmneq lr, #216, 18 @ 0x360000 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmneq lr, #64, 20 @ 0x40000 │ │ │ │ + cmneq lr, #112, 20 @ 0x70000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 98026c <__cxa_atexit@plt+0x973cf0> │ │ │ │ + ldr r3, [pc, #48] @ 98023c <__cxa_atexit@plt+0x973cc0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #36] @ 980270 <__cxa_atexit@plt+0x973cf4> │ │ │ │ + ldr r7, [pc, #36] @ 980240 <__cxa_atexit@plt+0x973cc4> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #100, 26 @ 0x1900 │ │ │ │ - cmneq lr, #68, 26 @ 0x1100 │ │ │ │ + cmneq lr, #148, 26 @ 0x2500 │ │ │ │ + cmneq lr, #116, 26 @ 0x1d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 9802b4 <__cxa_atexit@plt+0x973d38> │ │ │ │ + ldr r3, [pc, #48] @ 980284 <__cxa_atexit@plt+0x973d08> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #36] @ 9802b8 <__cxa_atexit@plt+0x973d3c> │ │ │ │ + ldr r7, [pc, #36] @ 980288 <__cxa_atexit@plt+0x973d0c> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #28, 26 @ 0x700 │ │ │ │ - cmneq lr, #252, 24 @ 0xfc00 │ │ │ │ + cmneq lr, #76, 26 @ 0x1300 │ │ │ │ + cmneq lr, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 9802fc <__cxa_atexit@plt+0x973d80> │ │ │ │ + ldr r3, [pc, #48] @ 9802cc <__cxa_atexit@plt+0x973d50> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #36] @ 980300 <__cxa_atexit@plt+0x973d84> │ │ │ │ + ldr r7, [pc, #36] @ 9802d0 <__cxa_atexit@plt+0x973d54> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #212, 24 @ 0xd400 │ │ │ │ - cmneq lr, #180, 24 @ 0xb400 │ │ │ │ + cmneq lr, #4, 26 @ 0x100 │ │ │ │ + cmneq lr, #228, 24 @ 0xe400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 980344 <__cxa_atexit@plt+0x973dc8> │ │ │ │ + ldr r3, [pc, #48] @ 980314 <__cxa_atexit@plt+0x973d98> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #36] @ 980348 <__cxa_atexit@plt+0x973dcc> │ │ │ │ + ldr r7, [pc, #36] @ 980318 <__cxa_atexit@plt+0x973d9c> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #140, 24 @ 0x8c00 │ │ │ │ - cmneq lr, #108, 24 @ 0x6c00 │ │ │ │ + cmneq lr, #188, 24 @ 0xbc00 │ │ │ │ + cmneq lr, #156, 24 @ 0x9c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 98038c <__cxa_atexit@plt+0x973e10> │ │ │ │ + ldr r3, [pc, #48] @ 98035c <__cxa_atexit@plt+0x973de0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [r7, #43] @ 0x2b │ │ │ │ ldr r1, [r7, #47] @ 0x2f │ │ │ │ - ldr r7, [pc, #36] @ 980390 <__cxa_atexit@plt+0x973e14> │ │ │ │ + ldr r7, [pc, #36] @ 980360 <__cxa_atexit@plt+0x973de4> │ │ │ │ eor r2, r2, #126 @ 0x7e │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r2, #256 @ 0x100 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ orrs r2, r2, r1 │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #68, 24 @ 0x4400 │ │ │ │ - cmneq lr, #36, 24 @ 0x2400 │ │ │ │ - cmpeq r7, #184, 20 @ 0xb8000 │ │ │ │ + cmneq lr, #116, 24 @ 0x7400 │ │ │ │ + cmneq lr, #84, 24 @ 0x5400 │ │ │ │ + cmpeq r7, #232, 20 @ 0xe8000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 980424 <__cxa_atexit@plt+0x973ea8> │ │ │ │ - ldr r3, [pc, #124] @ 980434 <__cxa_atexit@plt+0x973eb8> │ │ │ │ + bhi 9803f4 <__cxa_atexit@plt+0x973e78> │ │ │ │ + ldr r3, [pc, #124] @ 980404 <__cxa_atexit@plt+0x973e88> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ ands r3, r9, #3 │ │ │ │ str r8, [r7, #4] │ │ │ │ - beq 9803f8 <__cxa_atexit@plt+0x973e7c> │ │ │ │ + beq 9803c8 <__cxa_atexit@plt+0x973e4c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 980408 <__cxa_atexit@plt+0x973e8c> │ │ │ │ - ldr r3, [pc, #92] @ 980438 <__cxa_atexit@plt+0x973ebc> │ │ │ │ + bne 9803d8 <__cxa_atexit@plt+0x973e5c> │ │ │ │ + ldr r3, [pc, #92] @ 980408 <__cxa_atexit@plt+0x973e8c> │ │ │ │ ldr r7, [r9, #6] │ │ │ │ ldr r2, [r9, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 98041c <__cxa_atexit@plt+0x973ea0> │ │ │ │ - b 9804b0 <__cxa_atexit@plt+0x973f34> │ │ │ │ + beq 9803ec <__cxa_atexit@plt+0x973e70> │ │ │ │ + b 980480 <__cxa_atexit@plt+0x973f04> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 980440 <__cxa_atexit@plt+0x973ec4> │ │ │ │ + ldr r7, [pc, #48] @ 980410 <__cxa_atexit@plt+0x973e94> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98043c <__cxa_atexit@plt+0x973ec0> │ │ │ │ + ldr r7, [pc, #16] @ 98040c <__cxa_atexit@plt+0x973e90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq r7, #56, 20 @ 0x38000 │ │ │ │ - cmneq lr, #208, 22 @ 0x34000 │ │ │ │ - cmpeq r7, #12, 20 @ 0xc000 │ │ │ │ + cmpeq r7, #104, 20 @ 0x68000 │ │ │ │ + cmneq lr, #0, 24 │ │ │ │ + cmpeq r7, #60, 20 @ 0x3c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 980480 <__cxa_atexit@plt+0x973f04> │ │ │ │ + bne 980450 <__cxa_atexit@plt+0x973ed4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ 98049c <__cxa_atexit@plt+0x973f20> │ │ │ │ + ldr r2, [pc, #48] @ 98046c <__cxa_atexit@plt+0x973ef0> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 980494 <__cxa_atexit@plt+0x973f18> │ │ │ │ - b 9804b0 <__cxa_atexit@plt+0x973f34> │ │ │ │ - ldr r7, [pc, #24] @ 9804a0 <__cxa_atexit@plt+0x973f24> │ │ │ │ + beq 980464 <__cxa_atexit@plt+0x973ee8> │ │ │ │ + b 980480 <__cxa_atexit@plt+0x973f04> │ │ │ │ + ldr r7, [pc, #24] @ 980470 <__cxa_atexit@plt+0x973ef4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, #88, 22 @ 0x16000 │ │ │ │ - cmpeq r7, #172, 18 @ 0x2b0000 │ │ │ │ + cmneq lr, #136, 22 @ 0x22000 │ │ │ │ + cmpeq r7, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9804e8 <__cxa_atexit@plt+0x973f6c> │ │ │ │ + bne 9804b8 <__cxa_atexit@plt+0x973f3c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #92] @ 980528 <__cxa_atexit@plt+0x973fac> │ │ │ │ + ldr r2, [pc, #92] @ 9804f8 <__cxa_atexit@plt+0x973f7c> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 98051c <__cxa_atexit@plt+0x973fa0> │ │ │ │ + beq 9804ec <__cxa_atexit@plt+0x973f70> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 9804fc <__cxa_atexit@plt+0x973f80> │ │ │ │ - ldr r7, [pc, #64] @ 980530 <__cxa_atexit@plt+0x973fb4> │ │ │ │ + bne 9804cc <__cxa_atexit@plt+0x973f50> │ │ │ │ + ldr r7, [pc, #64] @ 980500 <__cxa_atexit@plt+0x973f84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 98052c <__cxa_atexit@plt+0x973fb0> │ │ │ │ + ldr r2, [pc, #40] @ 9804fc <__cxa_atexit@plt+0x973f80> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ - beq 98051c <__cxa_atexit@plt+0x973fa0> │ │ │ │ + beq 9804ec <__cxa_atexit@plt+0x973f70> │ │ │ │ mov r5, r3 │ │ │ │ - b 980598 <__cxa_atexit@plt+0x97401c> │ │ │ │ + b 980568 <__cxa_atexit@plt+0x973fec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #240, 20 @ 0xf0000 │ │ │ │ - cmpeq r7, #28, 18 @ 0x70000 │ │ │ │ + cmneq lr, #32, 22 @ 0x8000 │ │ │ │ + cmpeq r7, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 980560 <__cxa_atexit@plt+0x973fe4> │ │ │ │ - ldr r7, [pc, #52] @ 980588 <__cxa_atexit@plt+0x97400c> │ │ │ │ + bne 980530 <__cxa_atexit@plt+0x973fb4> │ │ │ │ + ldr r7, [pc, #52] @ 980558 <__cxa_atexit@plt+0x973fdc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 980584 <__cxa_atexit@plt+0x974008> │ │ │ │ + ldr r3, [pc, #28] @ 980554 <__cxa_atexit@plt+0x973fd8> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98057c <__cxa_atexit@plt+0x974000> │ │ │ │ - b 980598 <__cxa_atexit@plt+0x97401c> │ │ │ │ + beq 98054c <__cxa_atexit@plt+0x973fd0> │ │ │ │ + b 980568 <__cxa_atexit@plt+0x973fec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #140, 20 @ 0x8c000 │ │ │ │ - cmpeq r7, #196, 16 @ 0xc40000 │ │ │ │ + cmneq lr, #188, 20 @ 0xbc000 │ │ │ │ + cmpeq r7, #244, 16 @ 0xf40000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 98063c <__cxa_atexit@plt+0x9740c0> │ │ │ │ + ldr r3, [pc, #156] @ 98060c <__cxa_atexit@plt+0x974090> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 980600 <__cxa_atexit@plt+0x974084> │ │ │ │ + beq 9805d0 <__cxa_atexit@plt+0x974054> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 980608 <__cxa_atexit@plt+0x97408c> │ │ │ │ + bne 9805d8 <__cxa_atexit@plt+0x97405c> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #112] @ 980640 <__cxa_atexit@plt+0x9740c4> │ │ │ │ + ldr r7, [pc, #112] @ 980610 <__cxa_atexit@plt+0x974094> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 980628 <__cxa_atexit@plt+0x9740ac> │ │ │ │ - ldr r7, [pc, #88] @ 980644 <__cxa_atexit@plt+0x9740c8> │ │ │ │ + bhi 9805f8 <__cxa_atexit@plt+0x97407c> │ │ │ │ + ldr r7, [pc, #88] @ 980614 <__cxa_atexit@plt+0x974098> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 98061c <__cxa_atexit@plt+0x9740a0> │ │ │ │ + beq 9805ec <__cxa_atexit@plt+0x974070> │ │ │ │ mov r7, r8 │ │ │ │ - b 97fcb8 <__cxa_atexit@plt+0x97373c> │ │ │ │ + b 97fc88 <__cxa_atexit@plt+0x97370c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 98064c <__cxa_atexit@plt+0x9740d0> │ │ │ │ + ldr r7, [pc, #60] @ 98061c <__cxa_atexit@plt+0x9740a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 980648 <__cxa_atexit@plt+0x9740cc> │ │ │ │ + ldr r7, [pc, #24] @ 980618 <__cxa_atexit@plt+0x97409c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffff6c4 │ │ │ │ - cmpeq r7, #12, 16 @ 0xc0000 │ │ │ │ - cmneq lr, #208, 18 @ 0x340000 │ │ │ │ - cmpeq r7, #0, 16 │ │ │ │ + cmpeq r7, #60, 16 @ 0x3c0000 │ │ │ │ + cmneq lr, #0, 20 │ │ │ │ + cmpeq r7, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 9806ac <__cxa_atexit@plt+0x974130> │ │ │ │ + bne 98067c <__cxa_atexit@plt+0x974100> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #100] @ 9806e0 <__cxa_atexit@plt+0x974164> │ │ │ │ + ldr r7, [pc, #100] @ 9806b0 <__cxa_atexit@plt+0x974134> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9806cc <__cxa_atexit@plt+0x974150> │ │ │ │ - ldr r7, [pc, #76] @ 9806e4 <__cxa_atexit@plt+0x974168> │ │ │ │ + bhi 98069c <__cxa_atexit@plt+0x974120> │ │ │ │ + ldr r7, [pc, #76] @ 9806b4 <__cxa_atexit@plt+0x974138> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 9806c0 <__cxa_atexit@plt+0x974144> │ │ │ │ + beq 980690 <__cxa_atexit@plt+0x974114> │ │ │ │ mov r7, r8 │ │ │ │ - b 97fcb8 <__cxa_atexit@plt+0x97373c> │ │ │ │ - ldr r7, [pc, #56] @ 9806ec <__cxa_atexit@plt+0x974170> │ │ │ │ + b 97fc88 <__cxa_atexit@plt+0x97370c> │ │ │ │ + ldr r7, [pc, #56] @ 9806bc <__cxa_atexit@plt+0x974140> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9806e8 <__cxa_atexit@plt+0x97416c> │ │ │ │ + ldr r7, [pc, #20] @ 9806b8 <__cxa_atexit@plt+0x97413c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ - cmpeq r7, #104, 14 @ 0x1a00000 │ │ │ │ - cmneq lr, #44, 18 @ 0xb0000 │ │ │ │ - cmpeq r7, #84, 14 @ 0x1500000 │ │ │ │ + cmpeq r7, #152, 14 @ 0x2600000 │ │ │ │ + cmneq lr, #92, 18 @ 0x170000 │ │ │ │ + cmpeq r7, #132, 14 @ 0x2100000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 980714 <__cxa_atexit@plt+0x974198> │ │ │ │ + bne 9806e4 <__cxa_atexit@plt+0x974168> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b a5f9e0 <__cxa_atexit@plt+0xa53464> │ │ │ │ - ldr r7, [pc, #12] @ 980728 <__cxa_atexit@plt+0x9741ac> │ │ │ │ + b a5f9b0 <__cxa_atexit@plt+0xa53434> │ │ │ │ + ldr r7, [pc, #12] @ 9806f8 <__cxa_atexit@plt+0x97417c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #196, 16 @ 0xc40000 │ │ │ │ - cmpeq r7, #56, 14 @ 0xe00000 │ │ │ │ + cmneq lr, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq r7, #104, 14 @ 0x1a00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98077c <__cxa_atexit@plt+0x974200> │ │ │ │ - ldr r7, [pc, #60] @ 98078c <__cxa_atexit@plt+0x974210> │ │ │ │ + bhi 98074c <__cxa_atexit@plt+0x9741d0> │ │ │ │ + ldr r7, [pc, #60] @ 98075c <__cxa_atexit@plt+0x9741e0> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 980770 <__cxa_atexit@plt+0x9741f4> │ │ │ │ - ldr r7, [pc, #44] @ 980790 <__cxa_atexit@plt+0x974214> │ │ │ │ + beq 980740 <__cxa_atexit@plt+0x9741c4> │ │ │ │ + ldr r7, [pc, #44] @ 980760 <__cxa_atexit@plt+0x9741e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 980794 <__cxa_atexit@plt+0x974218> │ │ │ │ + ldr r7, [pc, #16] @ 980764 <__cxa_atexit@plt+0x9741e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r7, #248, 12 @ 0xf800000 │ │ │ │ - cmpeq r7, #208, 12 @ 0xd000000 │ │ │ │ + cmpeq r7, #40, 14 @ 0xa00000 │ │ │ │ + cmpeq r7, #0, 14 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9807b8 <__cxa_atexit@plt+0x97423c> │ │ │ │ + ldr r3, [pc, #12] @ 980788 <__cxa_atexit@plt+0x97420c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #148, 12 @ 0x9400000 │ │ │ │ + cmpeq r7, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9807f0 <__cxa_atexit@plt+0x974274> │ │ │ │ - ldr r3, [pc, #48] @ 98080c <__cxa_atexit@plt+0x974290> │ │ │ │ + bne 9807c0 <__cxa_atexit@plt+0x974244> │ │ │ │ + ldr r3, [pc, #48] @ 9807dc <__cxa_atexit@plt+0x974260> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 980804 <__cxa_atexit@plt+0x974288> │ │ │ │ - b 980820 <__cxa_atexit@plt+0x9742a4> │ │ │ │ - ldr r7, [pc, #24] @ 980810 <__cxa_atexit@plt+0x974294> │ │ │ │ + beq 9807d4 <__cxa_atexit@plt+0x974258> │ │ │ │ + b 9807f0 <__cxa_atexit@plt+0x974274> │ │ │ │ + ldr r7, [pc, #24] @ 9807e0 <__cxa_atexit@plt+0x974264> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, #164, 14 @ 0x2900000 │ │ │ │ - cmpeq r7, #60, 12 @ 0x3c00000 │ │ │ │ + cmneq lr, #212, 14 @ 0x3500000 │ │ │ │ + cmpeq r7, #108, 12 @ 0x6c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r2, #7] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ - ldr r2, [pc, #96] @ 980898 <__cxa_atexit@plt+0x97431c> │ │ │ │ + ldr r2, [pc, #96] @ 980868 <__cxa_atexit@plt+0x9742ec> │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 980878 <__cxa_atexit@plt+0x9742fc> │ │ │ │ + beq 980848 <__cxa_atexit@plt+0x9742cc> │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 980880 <__cxa_atexit@plt+0x974304> │ │ │ │ - ldr r3, [pc, #56] @ 98089c <__cxa_atexit@plt+0x974320> │ │ │ │ + bne 980850 <__cxa_atexit@plt+0x9742d4> │ │ │ │ + ldr r3, [pc, #56] @ 98086c <__cxa_atexit@plt+0x9742f0> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 980878 <__cxa_atexit@plt+0x9742fc> │ │ │ │ - b 98090c <__cxa_atexit@plt+0x974390> │ │ │ │ + beq 980848 <__cxa_atexit@plt+0x9742cc> │ │ │ │ + b 9808dc <__cxa_atexit@plt+0x974360> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9808a0 <__cxa_atexit@plt+0x974324> │ │ │ │ + ldr r7, [pc, #24] @ 980870 <__cxa_atexit@plt+0x9742f4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ mov r5, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmneq lr, #20, 14 @ 0x500000 │ │ │ │ - cmpeq r7, #172, 10 @ 0x2b000000 │ │ │ │ + cmneq lr, #68, 14 @ 0x1100000 │ │ │ │ + cmpeq r7, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9808dc <__cxa_atexit@plt+0x974360> │ │ │ │ - ldr r3, [pc, #48] @ 9808f8 <__cxa_atexit@plt+0x97437c> │ │ │ │ + bne 9808ac <__cxa_atexit@plt+0x974330> │ │ │ │ + ldr r3, [pc, #48] @ 9808c8 <__cxa_atexit@plt+0x97434c> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9808f0 <__cxa_atexit@plt+0x974374> │ │ │ │ - b 98090c <__cxa_atexit@plt+0x974390> │ │ │ │ - ldr r7, [pc, #24] @ 9808fc <__cxa_atexit@plt+0x974380> │ │ │ │ + beq 9808c0 <__cxa_atexit@plt+0x974344> │ │ │ │ + b 9808dc <__cxa_atexit@plt+0x974360> │ │ │ │ + ldr r7, [pc, #24] @ 9808cc <__cxa_atexit@plt+0x974350> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq lr, #184, 12 @ 0xb800000 │ │ │ │ - cmpeq r7, #80, 10 @ 0x14000000 │ │ │ │ + cmneq lr, #232, 12 @ 0xe800000 │ │ │ │ + cmpeq r7, #128, 10 @ 0x20000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98096c <__cxa_atexit@plt+0x9743f0> │ │ │ │ - ldr r3, [pc, #96] @ 980988 <__cxa_atexit@plt+0x97440c> │ │ │ │ + bne 98093c <__cxa_atexit@plt+0x9743c0> │ │ │ │ + ldr r3, [pc, #96] @ 980958 <__cxa_atexit@plt+0x9743dc> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 980980 <__cxa_atexit@plt+0x974404> │ │ │ │ + beq 980950 <__cxa_atexit@plt+0x9743d4> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98096c <__cxa_atexit@plt+0x9743f0> │ │ │ │ + bne 98093c <__cxa_atexit@plt+0x9743c0> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #52] @ 98098c <__cxa_atexit@plt+0x974410> │ │ │ │ + ldr r2, [pc, #52] @ 98095c <__cxa_atexit@plt+0x9743e0> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 980980 <__cxa_atexit@plt+0x974404> │ │ │ │ - b 980a00 <__cxa_atexit@plt+0x974484> │ │ │ │ - ldr r7, [pc, #28] @ 980990 <__cxa_atexit@plt+0x974414> │ │ │ │ + beq 980950 <__cxa_atexit@plt+0x9743d4> │ │ │ │ + b 9809d0 <__cxa_atexit@plt+0x974454> │ │ │ │ + ldr r7, [pc, #28] @ 980960 <__cxa_atexit@plt+0x9743e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmneq lr, #40, 12 @ 0x2800000 │ │ │ │ - cmpeq r7, #188, 8 @ 0xbc000000 │ │ │ │ + cmneq lr, #88, 12 @ 0x5800000 │ │ │ │ + cmpeq r7, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9809d0 <__cxa_atexit@plt+0x974454> │ │ │ │ + bne 9809a0 <__cxa_atexit@plt+0x974424> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ 9809ec <__cxa_atexit@plt+0x974470> │ │ │ │ + ldr r2, [pc, #48] @ 9809bc <__cxa_atexit@plt+0x974440> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 9809e4 <__cxa_atexit@plt+0x974468> │ │ │ │ - b 980a00 <__cxa_atexit@plt+0x974484> │ │ │ │ - ldr r7, [pc, #24] @ 9809f0 <__cxa_atexit@plt+0x974474> │ │ │ │ + beq 9809b4 <__cxa_atexit@plt+0x974438> │ │ │ │ + b 9809d0 <__cxa_atexit@plt+0x974454> │ │ │ │ + ldr r7, [pc, #24] @ 9809c0 <__cxa_atexit@plt+0x974444> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, #196, 10 @ 0x31000000 │ │ │ │ - cmpeq r7, #92, 8 @ 0x5c000000 │ │ │ │ + cmneq lr, #244, 10 @ 0x3d000000 │ │ │ │ + cmpeq r7, #140, 8 @ 0x8c000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 980a38 <__cxa_atexit@plt+0x9744bc> │ │ │ │ + bne 980a08 <__cxa_atexit@plt+0x97448c> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #92] @ 980a78 <__cxa_atexit@plt+0x9744fc> │ │ │ │ + ldr r2, [pc, #92] @ 980a48 <__cxa_atexit@plt+0x9744cc> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 980a6c <__cxa_atexit@plt+0x9744f0> │ │ │ │ + beq 980a3c <__cxa_atexit@plt+0x9744c0> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 980a4c <__cxa_atexit@plt+0x9744d0> │ │ │ │ - ldr r7, [pc, #64] @ 980a80 <__cxa_atexit@plt+0x974504> │ │ │ │ + bne 980a1c <__cxa_atexit@plt+0x9744a0> │ │ │ │ + ldr r7, [pc, #64] @ 980a50 <__cxa_atexit@plt+0x9744d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 980a7c <__cxa_atexit@plt+0x974500> │ │ │ │ + ldr r2, [pc, #40] @ 980a4c <__cxa_atexit@plt+0x9744d0> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ - beq 980a6c <__cxa_atexit@plt+0x9744f0> │ │ │ │ + beq 980a3c <__cxa_atexit@plt+0x9744c0> │ │ │ │ mov r5, r3 │ │ │ │ - b 980ae8 <__cxa_atexit@plt+0x97456c> │ │ │ │ + b 980ab8 <__cxa_atexit@plt+0x97453c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #92, 10 @ 0x17000000 │ │ │ │ - cmpeq r7, #204, 6 @ 0x30000003 │ │ │ │ + cmneq lr, #140, 10 @ 0x23000000 │ │ │ │ + cmpeq r7, #252, 6 @ 0xf0000003 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 980ab0 <__cxa_atexit@plt+0x974534> │ │ │ │ - ldr r7, [pc, #52] @ 980ad8 <__cxa_atexit@plt+0x97455c> │ │ │ │ + bne 980a80 <__cxa_atexit@plt+0x974504> │ │ │ │ + ldr r7, [pc, #52] @ 980aa8 <__cxa_atexit@plt+0x97452c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 980ad4 <__cxa_atexit@plt+0x974558> │ │ │ │ + ldr r3, [pc, #28] @ 980aa4 <__cxa_atexit@plt+0x974528> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 980acc <__cxa_atexit@plt+0x974550> │ │ │ │ - b 980ae8 <__cxa_atexit@plt+0x97456c> │ │ │ │ + beq 980a9c <__cxa_atexit@plt+0x974520> │ │ │ │ + b 980ab8 <__cxa_atexit@plt+0x97453c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #248, 8 @ 0xf8000000 │ │ │ │ - cmpeq r7, #116, 6 @ 0xd0000001 │ │ │ │ + cmneq lr, #40, 10 @ 0xa000000 │ │ │ │ + cmpeq r7, #164, 6 @ 0x90000002 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 980b8c <__cxa_atexit@plt+0x974610> │ │ │ │ + ldr r3, [pc, #156] @ 980b5c <__cxa_atexit@plt+0x9745e0> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 980b50 <__cxa_atexit@plt+0x9745d4> │ │ │ │ + beq 980b20 <__cxa_atexit@plt+0x9745a4> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 980b58 <__cxa_atexit@plt+0x9745dc> │ │ │ │ + bne 980b28 <__cxa_atexit@plt+0x9745ac> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #112] @ 980b90 <__cxa_atexit@plt+0x974614> │ │ │ │ + ldr r7, [pc, #112] @ 980b60 <__cxa_atexit@plt+0x9745e4> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 980b78 <__cxa_atexit@plt+0x9745fc> │ │ │ │ - ldr r7, [pc, #88] @ 980b94 <__cxa_atexit@plt+0x974618> │ │ │ │ + bhi 980b48 <__cxa_atexit@plt+0x9745cc> │ │ │ │ + ldr r7, [pc, #88] @ 980b64 <__cxa_atexit@plt+0x9745e8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 980b6c <__cxa_atexit@plt+0x9745f0> │ │ │ │ + beq 980b3c <__cxa_atexit@plt+0x9745c0> │ │ │ │ mov r7, r8 │ │ │ │ - b 97fcb8 <__cxa_atexit@plt+0x97373c> │ │ │ │ + b 97fc88 <__cxa_atexit@plt+0x97370c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 980b9c <__cxa_atexit@plt+0x974620> │ │ │ │ + ldr r7, [pc, #60] @ 980b6c <__cxa_atexit@plt+0x9745f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 980b98 <__cxa_atexit@plt+0x97461c> │ │ │ │ + ldr r7, [pc, #24] @ 980b68 <__cxa_atexit@plt+0x9745ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffff174 │ │ │ │ - cmpeq r7, #188, 4 @ 0xc000000b │ │ │ │ - cmneq lr, #60, 8 @ 0x3c000000 │ │ │ │ - cmpeq r7, #176, 4 │ │ │ │ + cmpeq r7, #236, 4 @ 0xc000000e │ │ │ │ + cmneq lr, #108, 8 @ 0x6c000000 │ │ │ │ + cmpeq r7, #224, 4 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 980bfc <__cxa_atexit@plt+0x974680> │ │ │ │ + bne 980bcc <__cxa_atexit@plt+0x974650> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #100] @ 980c30 <__cxa_atexit@plt+0x9746b4> │ │ │ │ + ldr r7, [pc, #100] @ 980c00 <__cxa_atexit@plt+0x974684> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 980c1c <__cxa_atexit@plt+0x9746a0> │ │ │ │ - ldr r7, [pc, #76] @ 980c34 <__cxa_atexit@plt+0x9746b8> │ │ │ │ + bhi 980bec <__cxa_atexit@plt+0x974670> │ │ │ │ + ldr r7, [pc, #76] @ 980c04 <__cxa_atexit@plt+0x974688> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 980c10 <__cxa_atexit@plt+0x974694> │ │ │ │ + beq 980be0 <__cxa_atexit@plt+0x974664> │ │ │ │ mov r7, r8 │ │ │ │ - b 97fcb8 <__cxa_atexit@plt+0x97373c> │ │ │ │ - ldr r7, [pc, #56] @ 980c3c <__cxa_atexit@plt+0x9746c0> │ │ │ │ + b 97fc88 <__cxa_atexit@plt+0x97370c> │ │ │ │ + ldr r7, [pc, #56] @ 980c0c <__cxa_atexit@plt+0x974690> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 980c38 <__cxa_atexit@plt+0x9746bc> │ │ │ │ + ldr r7, [pc, #20] @ 980c08 <__cxa_atexit@plt+0x97468c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff0c8 │ │ │ │ - cmpeq r7, #24, 4 @ 0x80000001 │ │ │ │ - cmneq lr, #152, 6 @ 0x60000002 │ │ │ │ - cmpeq r7, #4, 4 @ 0x40000000 │ │ │ │ + cmpeq r7, #72, 4 @ 0x80000004 │ │ │ │ + cmneq lr, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq r7, #52, 4 @ 0x40000003 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 980c6c <__cxa_atexit@plt+0x9746f0> │ │ │ │ - ldr r3, [pc, #36] @ 980c84 <__cxa_atexit@plt+0x974708> │ │ │ │ + bne 980c3c <__cxa_atexit@plt+0x9746c0> │ │ │ │ + ldr r3, [pc, #36] @ 980c54 <__cxa_atexit@plt+0x9746d8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ - b a5f9e0 <__cxa_atexit@plt+0xa53464> │ │ │ │ - ldr r7, [pc, #12] @ 980c80 <__cxa_atexit@plt+0x974704> │ │ │ │ + b a5f9b0 <__cxa_atexit@plt+0xa53434> │ │ │ │ + ldr r7, [pc, #12] @ 980c50 <__cxa_atexit@plt+0x9746d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #40, 6 @ 0xa0000000 │ │ │ │ + cmneq lr, #88, 6 @ 0x60000001 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 980cbc <__cxa_atexit@plt+0x974740> │ │ │ │ + ldr r2, [pc, #36] @ 980c8c <__cxa_atexit@plt+0x974710> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 980cc0 <__cxa_atexit@plt+0x974744> │ │ │ │ + ldr r3, [pc, #24] @ 980c90 <__cxa_atexit@plt+0x974714> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ addeq r3, r2, #2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #0, 6 │ │ │ │ - cmneq lr, #244, 4 @ 0x4000000f │ │ │ │ - cmpeq r7, #128, 24 @ 0x8000 │ │ │ │ + cmneq lr, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq lr, #36, 6 @ 0x90000000 │ │ │ │ + cmpeq r7, #176, 24 @ 0xb000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 980d08 <__cxa_atexit@plt+0x97478c> │ │ │ │ - ldr r7, [pc, #48] @ 980d18 <__cxa_atexit@plt+0x97479c> │ │ │ │ + bhi 980cd8 <__cxa_atexit@plt+0x97475c> │ │ │ │ + ldr r7, [pc, #48] @ 980ce8 <__cxa_atexit@plt+0x97476c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 980cfc <__cxa_atexit@plt+0x974780> │ │ │ │ + beq 980ccc <__cxa_atexit@plt+0x974750> │ │ │ │ mov r7, r8 │ │ │ │ - b 980d2c <__cxa_atexit@plt+0x9747b0> │ │ │ │ + b 980cfc <__cxa_atexit@plt+0x974780> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 980d1c <__cxa_atexit@plt+0x9747a0> │ │ │ │ + ldr r7, [pc, #12] @ 980cec <__cxa_atexit@plt+0x974770> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r7, #116, 2 │ │ │ │ - cmpeq r7, #40, 24 @ 0x2800 │ │ │ │ + cmpeq r7, #164, 2 @ 0x29 │ │ │ │ + cmpeq r7, #88, 24 @ 0x5800 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - beq 980d68 <__cxa_atexit@plt+0x9747ec> │ │ │ │ + beq 980d38 <__cxa_atexit@plt+0x9747bc> │ │ │ │ cmp r7, #4 │ │ │ │ - bne 980da8 <__cxa_atexit@plt+0x97482c> │ │ │ │ - ldr r3, [pc, #196] @ 980e18 <__cxa_atexit@plt+0x97489c> │ │ │ │ + bne 980d78 <__cxa_atexit@plt+0x9747fc> │ │ │ │ + ldr r3, [pc, #196] @ 980de8 <__cxa_atexit@plt+0x97486c> │ │ │ │ ldr r7, [r8, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 980dbc <__cxa_atexit@plt+0x974840> │ │ │ │ - b 980e2c <__cxa_atexit@plt+0x9748b0> │ │ │ │ - ldr r2, [pc, #156] @ 980e0c <__cxa_atexit@plt+0x974890> │ │ │ │ + beq 980d8c <__cxa_atexit@plt+0x974810> │ │ │ │ + b 980dfc <__cxa_atexit@plt+0x974880> │ │ │ │ + ldr r2, [pc, #156] @ 980ddc <__cxa_atexit@plt+0x974860> │ │ │ │ ldr r7, [r8, #1] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5] │ │ │ │ - beq 980dc4 <__cxa_atexit@plt+0x974848> │ │ │ │ + beq 980d94 <__cxa_atexit@plt+0x974818> │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 980dd0 <__cxa_atexit@plt+0x974854> │ │ │ │ - ldr r3, [pc, #116] @ 980e14 <__cxa_atexit@plt+0x974898> │ │ │ │ + bne 980da0 <__cxa_atexit@plt+0x974824> │ │ │ │ + ldr r3, [pc, #116] @ 980de4 <__cxa_atexit@plt+0x974868> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ - ldr r7, [pc, #88] @ 980e08 <__cxa_atexit@plt+0x97488c> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ + ldr r7, [pc, #88] @ 980dd8 <__cxa_atexit@plt+0x97485c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldrd r2, [r7, #43] @ 0x2b │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ eor r7, r3, #855638016 @ 0x33000000 │ │ │ │ eor r3, r2, #840 @ 0x348 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 980df8 <__cxa_atexit@plt+0x97487c> │ │ │ │ - ldr r7, [pc, #32] @ 980e10 <__cxa_atexit@plt+0x974894> │ │ │ │ + bne 980dc8 <__cxa_atexit@plt+0x97484c> │ │ │ │ + ldr r7, [pc, #32] @ 980de0 <__cxa_atexit@plt+0x974864> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 980e1c <__cxa_atexit@plt+0x9748a0> │ │ │ │ + ldr r7, [pc, #28] @ 980dec <__cxa_atexit@plt+0x974870> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #236, 2 @ 0x3b │ │ │ │ + cmneq lr, #28, 4 @ 0xc0000001 │ │ │ │ @ instruction: 0x000002bc │ │ │ │ - cmneq lr, #176, 2 @ 0x2c │ │ │ │ + cmneq lr, #224, 2 @ 0x38 │ │ │ │ andeq r0, r0, r8, lsl #6 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmneq lr, #156, 2 @ 0x27 │ │ │ │ - cmpeq r7, #16, 22 @ 0x4000 │ │ │ │ + cmneq lr, #204, 2 @ 0x33 │ │ │ │ + cmpeq r7, #64, 22 @ 0x10000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 980e74 <__cxa_atexit@plt+0x9748f8> │ │ │ │ + beq 980e44 <__cxa_atexit@plt+0x9748c8> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 980ec0 <__cxa_atexit@plt+0x974944> │ │ │ │ + bne 980e90 <__cxa_atexit@plt+0x974914> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 980ee4 <__cxa_atexit@plt+0x974968> │ │ │ │ - ldr r7, [pc, #200] @ 980f24 <__cxa_atexit@plt+0x9749a8> │ │ │ │ + bne 980eb4 <__cxa_atexit@plt+0x974938> │ │ │ │ + ldr r7, [pc, #200] @ 980ef4 <__cxa_atexit@plt+0x974978> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #192] @ 980f28 <__cxa_atexit@plt+0x9749ac> │ │ │ │ + ldr r7, [pc, #192] @ 980ef8 <__cxa_atexit@plt+0x97497c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 980e90 <__cxa_atexit@plt+0x974914> │ │ │ │ - b 980edc <__cxa_atexit@plt+0x974960> │ │ │ │ - ldr r7, [pc, #152] @ 980f14 <__cxa_atexit@plt+0x974998> │ │ │ │ + bne 980e60 <__cxa_atexit@plt+0x9748e4> │ │ │ │ + b 980eac <__cxa_atexit@plt+0x974930> │ │ │ │ + ldr r7, [pc, #152] @ 980ee4 <__cxa_atexit@plt+0x974968> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #144] @ 980f18 <__cxa_atexit@plt+0x97499c> │ │ │ │ + ldr r7, [pc, #144] @ 980ee8 <__cxa_atexit@plt+0x97496c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 980edc <__cxa_atexit@plt+0x974960> │ │ │ │ + beq 980eac <__cxa_atexit@plt+0x974930> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r3, [pc, #112] @ 980f0c <__cxa_atexit@plt+0x974990> │ │ │ │ + ldr r3, [pc, #112] @ 980edc <__cxa_atexit@plt+0x974960> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #96] @ 980f10 <__cxa_atexit@plt+0x974994> │ │ │ │ + ldr r7, [pc, #96] @ 980ee0 <__cxa_atexit@plt+0x974964> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #60] @ 980f04 <__cxa_atexit@plt+0x974988> │ │ │ │ + ldr r7, [pc, #60] @ 980ed4 <__cxa_atexit@plt+0x974958> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 980f08 <__cxa_atexit@plt+0x97498c> │ │ │ │ + ldr r7, [pc, #52] @ 980ed8 <__cxa_atexit@plt+0x97495c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 980e90 <__cxa_atexit@plt+0x974914> │ │ │ │ + bne 980e60 <__cxa_atexit@plt+0x9748e4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 980f1c <__cxa_atexit@plt+0x9749a0> │ │ │ │ + ldr r7, [pc, #48] @ 980eec <__cxa_atexit@plt+0x974970> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 980f20 <__cxa_atexit@plt+0x9749a4> │ │ │ │ + ldr r7, [pc, #40] @ 980ef0 <__cxa_atexit@plt+0x974974> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 980e90 <__cxa_atexit@plt+0x974914> │ │ │ │ - b 980edc <__cxa_atexit@plt+0x974960> │ │ │ │ + bne 980e60 <__cxa_atexit@plt+0x9748e4> │ │ │ │ + b 980eac <__cxa_atexit@plt+0x974930> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmneq lr, #196, 24 @ 0xc400 │ │ │ │ - cmneq lr, #248 @ 0xf8 │ │ │ │ - cmneq lr, #236 @ 0xec │ │ │ │ + cmneq lr, #244, 24 @ 0xf400 │ │ │ │ + cmneq lr, #40, 2 │ │ │ │ + cmneq lr, #28, 2 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - cmneq lr, #20, 26 @ 0x500 │ │ │ │ + cmneq lr, #68, 26 @ 0x1100 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, #168, 24 @ 0xa800 │ │ │ │ + cmneq lr, #216, 24 @ 0xd800 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmneq lr, #60, 26 @ 0xf00 │ │ │ │ + cmneq lr, #108, 26 @ 0x1b00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 980f64 <__cxa_atexit@plt+0x9749e8> │ │ │ │ + ldr r3, [pc, #40] @ 980f34 <__cxa_atexit@plt+0x9749b8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 980f68 <__cxa_atexit@plt+0x9749ec> │ │ │ │ + ldr r7, [pc, #32] @ 980f38 <__cxa_atexit@plt+0x9749bc> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #100 @ 0x64 │ │ │ │ - cmneq lr, #72 @ 0x48 │ │ │ │ + cmneq lr, #148 @ 0x94 │ │ │ │ + cmneq lr, #120 @ 0x78 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 980fa4 <__cxa_atexit@plt+0x974a28> │ │ │ │ + ldr r3, [pc, #40] @ 980f74 <__cxa_atexit@plt+0x9749f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 980fa8 <__cxa_atexit@plt+0x974a2c> │ │ │ │ + ldr r7, [pc, #32] @ 980f78 <__cxa_atexit@plt+0x9749fc> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #36 @ 0x24 │ │ │ │ - cmneq lr, #8 │ │ │ │ + cmneq lr, #84 @ 0x54 │ │ │ │ + cmneq lr, #56 @ 0x38 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 980fe4 <__cxa_atexit@plt+0x974a68> │ │ │ │ + ldr r3, [pc, #40] @ 980fb4 <__cxa_atexit@plt+0x974a38> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 980fe8 <__cxa_atexit@plt+0x974a6c> │ │ │ │ + ldr r7, [pc, #32] @ 980fb8 <__cxa_atexit@plt+0x974a3c> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #228, 30 @ 0x390 │ │ │ │ - cmneq lr, #200, 30 @ 0x320 │ │ │ │ + cmneq lr, #20 │ │ │ │ + cmneq lr, #248, 30 @ 0x3e0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 981024 <__cxa_atexit@plt+0x974aa8> │ │ │ │ + ldr r3, [pc, #40] @ 980ff4 <__cxa_atexit@plt+0x974a78> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 981028 <__cxa_atexit@plt+0x974aac> │ │ │ │ + ldr r7, [pc, #32] @ 980ff8 <__cxa_atexit@plt+0x974a7c> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #164, 30 @ 0x290 │ │ │ │ - cmneq lr, #136, 30 @ 0x220 │ │ │ │ - cmpeq r7, #28, 18 @ 0x70000 │ │ │ │ + cmneq lr, #212, 30 @ 0x350 │ │ │ │ + cmneq lr, #184, 30 @ 0x2e0 │ │ │ │ + cmpeq r7, #76, 18 @ 0x130000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98105c <__cxa_atexit@plt+0x974ae0> │ │ │ │ - ldr r3, [pc, #72] @ 981098 <__cxa_atexit@plt+0x974b1c> │ │ │ │ + bne 98102c <__cxa_atexit@plt+0x974ab0> │ │ │ │ + ldr r3, [pc, #72] @ 981068 <__cxa_atexit@plt+0x974aec> │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a5a8c8 <__cxa_atexit@plt+0xa4e34c> │ │ │ │ + b a5a898 <__cxa_atexit@plt+0xa4e31c> │ │ │ │ ldrd r2, [r7, #43] @ 0x2b │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ eor r7, r3, #855638016 @ 0x33000000 │ │ │ │ eor r3, r2, #840 @ 0x348 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 981084 <__cxa_atexit@plt+0x974b08> │ │ │ │ - ldr r7, [pc, #24] @ 981094 <__cxa_atexit@plt+0x974b18> │ │ │ │ + bne 981054 <__cxa_atexit@plt+0x974ad8> │ │ │ │ + ldr r7, [pc, #24] @ 981064 <__cxa_atexit@plt+0x974ae8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98109c <__cxa_atexit@plt+0x974b20> │ │ │ │ + ldr r7, [pc, #16] @ 98106c <__cxa_atexit@plt+0x974af0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #36, 30 @ 0x90 │ │ │ │ + cmneq lr, #84, 30 @ 0x150 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #16, 30 @ 0x40 │ │ │ │ - cmpeq r7, #144, 16 @ 0x900000 │ │ │ │ + cmneq lr, #64, 30 @ 0x100 │ │ │ │ + cmpeq r7, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - beq 9810e4 <__cxa_atexit@plt+0x974b68> │ │ │ │ + beq 9810b4 <__cxa_atexit@plt+0x974b38> │ │ │ │ cmp r3, #4 │ │ │ │ - bne 98112c <__cxa_atexit@plt+0x974bb0> │ │ │ │ - ldr r3, [pc, #136] @ 981158 <__cxa_atexit@plt+0x974bdc> │ │ │ │ + bne 9810fc <__cxa_atexit@plt+0x974b80> │ │ │ │ + ldr r3, [pc, #136] @ 981128 <__cxa_atexit@plt+0x974bac> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981140 <__cxa_atexit@plt+0x974bc4> │ │ │ │ - b 981168 <__cxa_atexit@plt+0x974bec> │ │ │ │ - ldr r3, [pc, #96] @ 98114c <__cxa_atexit@plt+0x974bd0> │ │ │ │ + beq 981110 <__cxa_atexit@plt+0x974b94> │ │ │ │ + b 981138 <__cxa_atexit@plt+0x974bbc> │ │ │ │ + ldr r3, [pc, #96] @ 98111c <__cxa_atexit@plt+0x974ba0> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981140 <__cxa_atexit@plt+0x974bc4> │ │ │ │ - ldr r3, [pc, #76] @ 981150 <__cxa_atexit@plt+0x974bd4> │ │ │ │ + beq 981110 <__cxa_atexit@plt+0x974b94> │ │ │ │ + ldr r3, [pc, #76] @ 981120 <__cxa_atexit@plt+0x974ba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #68] @ 981154 <__cxa_atexit@plt+0x974bd8> │ │ │ │ + ldr r7, [pc, #68] @ 981124 <__cxa_atexit@plt+0x974ba8> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #20] @ 981148 <__cxa_atexit@plt+0x974bcc> │ │ │ │ + ldr r7, [pc, #20] @ 981118 <__cxa_atexit@plt+0x974b9c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #104, 28 @ 0x680 │ │ │ │ + cmneq lr, #152, 28 @ 0x980 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ - cmneq lr, #156, 28 @ 0x9c0 │ │ │ │ - cmneq lr, #128, 28 @ 0x800 │ │ │ │ + cmneq lr, #204, 28 @ 0xcc0 │ │ │ │ + cmneq lr, #176, 28 @ 0xb00 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmpeq r7, #212, 14 @ 0x3500000 │ │ │ │ + cmpeq r7, #4, 16 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 9811b0 <__cxa_atexit@plt+0x974c34> │ │ │ │ + beq 981180 <__cxa_atexit@plt+0x974c04> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 9811fc <__cxa_atexit@plt+0x974c80> │ │ │ │ + bne 9811cc <__cxa_atexit@plt+0x974c50> │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #3 │ │ │ │ - bne 981220 <__cxa_atexit@plt+0x974ca4> │ │ │ │ - ldr r7, [pc, #200] @ 981260 <__cxa_atexit@plt+0x974ce4> │ │ │ │ + bne 9811f0 <__cxa_atexit@plt+0x974c74> │ │ │ │ + ldr r7, [pc, #200] @ 981230 <__cxa_atexit@plt+0x974cb4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #192] @ 981264 <__cxa_atexit@plt+0x974ce8> │ │ │ │ + ldr r7, [pc, #192] @ 981234 <__cxa_atexit@plt+0x974cb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 9811cc <__cxa_atexit@plt+0x974c50> │ │ │ │ - b 981218 <__cxa_atexit@plt+0x974c9c> │ │ │ │ - ldr r7, [pc, #152] @ 981250 <__cxa_atexit@plt+0x974cd4> │ │ │ │ + bne 98119c <__cxa_atexit@plt+0x974c20> │ │ │ │ + b 9811e8 <__cxa_atexit@plt+0x974c6c> │ │ │ │ + ldr r7, [pc, #152] @ 981220 <__cxa_atexit@plt+0x974ca4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #144] @ 981254 <__cxa_atexit@plt+0x974cd8> │ │ │ │ + ldr r7, [pc, #144] @ 981224 <__cxa_atexit@plt+0x974ca8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - beq 981218 <__cxa_atexit@plt+0x974c9c> │ │ │ │ + beq 9811e8 <__cxa_atexit@plt+0x974c6c> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r3, [pc, #112] @ 981248 <__cxa_atexit@plt+0x974ccc> │ │ │ │ + ldr r3, [pc, #112] @ 981218 <__cxa_atexit@plt+0x974c9c> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #96] @ 98124c <__cxa_atexit@plt+0x974cd0> │ │ │ │ + ldr r7, [pc, #96] @ 98121c <__cxa_atexit@plt+0x974ca0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #60] @ 981240 <__cxa_atexit@plt+0x974cc4> │ │ │ │ + ldr r7, [pc, #60] @ 981210 <__cxa_atexit@plt+0x974c94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #52] @ 981244 <__cxa_atexit@plt+0x974cc8> │ │ │ │ + ldr r7, [pc, #52] @ 981214 <__cxa_atexit@plt+0x974c98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 9811cc <__cxa_atexit@plt+0x974c50> │ │ │ │ + bne 98119c <__cxa_atexit@plt+0x974c20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 981258 <__cxa_atexit@plt+0x974cdc> │ │ │ │ + ldr r7, [pc, #48] @ 981228 <__cxa_atexit@plt+0x974cac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #40] @ 98125c <__cxa_atexit@plt+0x974ce0> │ │ │ │ + ldr r7, [pc, #40] @ 98122c <__cxa_atexit@plt+0x974cb0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ tst r7, #3 │ │ │ │ - bne 9811cc <__cxa_atexit@plt+0x974c50> │ │ │ │ - b 981218 <__cxa_atexit@plt+0x974c9c> │ │ │ │ + bne 98119c <__cxa_atexit@plt+0x974c20> │ │ │ │ + b 9811e8 <__cxa_atexit@plt+0x974c6c> │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmneq lr, #136, 18 @ 0x220000 │ │ │ │ - cmneq lr, #188, 26 @ 0x2f00 │ │ │ │ - cmneq lr, #176, 26 @ 0x2c00 │ │ │ │ + cmneq lr, #184, 18 @ 0x2e0000 │ │ │ │ + cmneq lr, #236, 26 @ 0x3b00 │ │ │ │ + cmneq lr, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - cmneq lr, #216, 18 @ 0x360000 │ │ │ │ + cmneq lr, #8, 20 @ 0x8000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, #108, 18 @ 0x1b0000 │ │ │ │ + cmneq lr, #156, 18 @ 0x270000 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmneq lr, #0, 20 │ │ │ │ + cmneq lr, #48, 20 @ 0x30000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 9812a0 <__cxa_atexit@plt+0x974d24> │ │ │ │ + ldr r3, [pc, #40] @ 981270 <__cxa_atexit@plt+0x974cf4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 9812a4 <__cxa_atexit@plt+0x974d28> │ │ │ │ + ldr r7, [pc, #32] @ 981274 <__cxa_atexit@plt+0x974cf8> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #40, 26 @ 0xa00 │ │ │ │ - cmneq lr, #12, 26 @ 0x300 │ │ │ │ + cmneq lr, #88, 26 @ 0x1600 │ │ │ │ + cmneq lr, #60, 26 @ 0xf00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 9812e0 <__cxa_atexit@plt+0x974d64> │ │ │ │ + ldr r3, [pc, #40] @ 9812b0 <__cxa_atexit@plt+0x974d34> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 9812e4 <__cxa_atexit@plt+0x974d68> │ │ │ │ + ldr r7, [pc, #32] @ 9812b4 <__cxa_atexit@plt+0x974d38> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #232, 24 @ 0xe800 │ │ │ │ - cmneq lr, #204, 24 @ 0xcc00 │ │ │ │ + cmneq lr, #24, 26 @ 0x600 │ │ │ │ + cmneq lr, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 981320 <__cxa_atexit@plt+0x974da4> │ │ │ │ + ldr r3, [pc, #40] @ 9812f0 <__cxa_atexit@plt+0x974d74> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 981324 <__cxa_atexit@plt+0x974da8> │ │ │ │ + ldr r7, [pc, #32] @ 9812f4 <__cxa_atexit@plt+0x974d78> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #168, 24 @ 0xa800 │ │ │ │ - cmneq lr, #140, 24 @ 0x8c00 │ │ │ │ + cmneq lr, #216, 24 @ 0xd800 │ │ │ │ + cmneq lr, #188, 24 @ 0xbc00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 981360 <__cxa_atexit@plt+0x974de4> │ │ │ │ + ldr r3, [pc, #40] @ 981330 <__cxa_atexit@plt+0x974db4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 981364 <__cxa_atexit@plt+0x974de8> │ │ │ │ + ldr r7, [pc, #32] @ 981334 <__cxa_atexit@plt+0x974db8> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #104, 24 @ 0x6800 │ │ │ │ - cmneq lr, #76, 24 @ 0x4c00 │ │ │ │ + cmneq lr, #152, 24 @ 0x9800 │ │ │ │ + cmneq lr, #124, 24 @ 0x7c00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 9813a0 <__cxa_atexit@plt+0x974e24> │ │ │ │ + ldr r3, [pc, #40] @ 981370 <__cxa_atexit@plt+0x974df4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 9813a4 <__cxa_atexit@plt+0x974e28> │ │ │ │ + ldr r7, [pc, #32] @ 981374 <__cxa_atexit@plt+0x974df8> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #840 @ 0x348 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #40, 24 @ 0x2800 │ │ │ │ - cmneq lr, #12, 24 @ 0xc00 │ │ │ │ - cmpeq r7, #220, 20 @ 0xdc000 │ │ │ │ + cmneq lr, #88, 24 @ 0x5800 │ │ │ │ + cmneq lr, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq r7, #12, 22 @ 0x3000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 981438 <__cxa_atexit@plt+0x974ebc> │ │ │ │ - ldr r3, [pc, #124] @ 981448 <__cxa_atexit@plt+0x974ecc> │ │ │ │ + bhi 981408 <__cxa_atexit@plt+0x974e8c> │ │ │ │ + ldr r3, [pc, #124] @ 981418 <__cxa_atexit@plt+0x974e9c> │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-8]! │ │ │ │ ands r3, r9, #3 │ │ │ │ str r8, [r7, #4] │ │ │ │ - beq 98140c <__cxa_atexit@plt+0x974e90> │ │ │ │ + beq 9813dc <__cxa_atexit@plt+0x974e60> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98141c <__cxa_atexit@plt+0x974ea0> │ │ │ │ - ldr r3, [pc, #92] @ 98144c <__cxa_atexit@plt+0x974ed0> │ │ │ │ + bne 9813ec <__cxa_atexit@plt+0x974e70> │ │ │ │ + ldr r3, [pc, #92] @ 98141c <__cxa_atexit@plt+0x974ea0> │ │ │ │ ldr r7, [r9, #6] │ │ │ │ ldr r2, [r9, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 981430 <__cxa_atexit@plt+0x974eb4> │ │ │ │ - b 9814c4 <__cxa_atexit@plt+0x974f48> │ │ │ │ + beq 981400 <__cxa_atexit@plt+0x974e84> │ │ │ │ + b 981494 <__cxa_atexit@plt+0x974f18> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 981454 <__cxa_atexit@plt+0x974ed8> │ │ │ │ + ldr r7, [pc, #48] @ 981424 <__cxa_atexit@plt+0x974ea8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 981450 <__cxa_atexit@plt+0x974ed4> │ │ │ │ + ldr r7, [pc, #16] @ 981420 <__cxa_atexit@plt+0x974ea4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ - cmpeq r7, #92, 20 @ 0x5c000 │ │ │ │ - cmneq lr, #188, 22 @ 0x2f000 │ │ │ │ - cmpeq r7, #48, 20 @ 0x30000 │ │ │ │ + cmpeq r7, #140, 20 @ 0x8c000 │ │ │ │ + cmneq lr, #236, 22 @ 0x3b000 │ │ │ │ + cmpeq r7, #96, 20 @ 0x60000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981494 <__cxa_atexit@plt+0x974f18> │ │ │ │ + bne 981464 <__cxa_atexit@plt+0x974ee8> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ 9814b0 <__cxa_atexit@plt+0x974f34> │ │ │ │ + ldr r2, [pc, #48] @ 981480 <__cxa_atexit@plt+0x974f04> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 9814a8 <__cxa_atexit@plt+0x974f2c> │ │ │ │ - b 9814c4 <__cxa_atexit@plt+0x974f48> │ │ │ │ - ldr r7, [pc, #24] @ 9814b4 <__cxa_atexit@plt+0x974f38> │ │ │ │ + beq 981478 <__cxa_atexit@plt+0x974efc> │ │ │ │ + b 981494 <__cxa_atexit@plt+0x974f18> │ │ │ │ + ldr r7, [pc, #24] @ 981484 <__cxa_atexit@plt+0x974f08> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, #68, 22 @ 0x11000 │ │ │ │ - cmpeq r7, #208, 18 @ 0x340000 │ │ │ │ + cmneq lr, #116, 22 @ 0x1d000 │ │ │ │ + cmpeq r7, #0, 20 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9814fc <__cxa_atexit@plt+0x974f80> │ │ │ │ + bne 9814cc <__cxa_atexit@plt+0x974f50> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #92] @ 98153c <__cxa_atexit@plt+0x974fc0> │ │ │ │ + ldr r2, [pc, #92] @ 98150c <__cxa_atexit@plt+0x974f90> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 981530 <__cxa_atexit@plt+0x974fb4> │ │ │ │ + beq 981500 <__cxa_atexit@plt+0x974f84> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 981510 <__cxa_atexit@plt+0x974f94> │ │ │ │ - ldr r7, [pc, #64] @ 981544 <__cxa_atexit@plt+0x974fc8> │ │ │ │ + bne 9814e0 <__cxa_atexit@plt+0x974f64> │ │ │ │ + ldr r7, [pc, #64] @ 981514 <__cxa_atexit@plt+0x974f98> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 981540 <__cxa_atexit@plt+0x974fc4> │ │ │ │ + ldr r2, [pc, #40] @ 981510 <__cxa_atexit@plt+0x974f94> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ - beq 981530 <__cxa_atexit@plt+0x974fb4> │ │ │ │ + beq 981500 <__cxa_atexit@plt+0x974f84> │ │ │ │ mov r5, r3 │ │ │ │ - b 9815ac <__cxa_atexit@plt+0x975030> │ │ │ │ + b 98157c <__cxa_atexit@plt+0x975000> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ - cmneq lr, #220, 20 @ 0xdc000 │ │ │ │ - cmpeq r7, #64, 18 @ 0x100000 │ │ │ │ + cmneq lr, #12, 22 @ 0x3000 │ │ │ │ + cmpeq r7, #112, 18 @ 0x1c0000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 981574 <__cxa_atexit@plt+0x974ff8> │ │ │ │ - ldr r7, [pc, #52] @ 98159c <__cxa_atexit@plt+0x975020> │ │ │ │ + bne 981544 <__cxa_atexit@plt+0x974fc8> │ │ │ │ + ldr r7, [pc, #52] @ 98156c <__cxa_atexit@plt+0x974ff0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 981598 <__cxa_atexit@plt+0x97501c> │ │ │ │ + ldr r3, [pc, #28] @ 981568 <__cxa_atexit@plt+0x974fec> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981590 <__cxa_atexit@plt+0x975014> │ │ │ │ - b 9815ac <__cxa_atexit@plt+0x975030> │ │ │ │ + beq 981560 <__cxa_atexit@plt+0x974fe4> │ │ │ │ + b 98157c <__cxa_atexit@plt+0x975000> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq lr, #120, 20 @ 0x78000 │ │ │ │ - cmpeq r7, #232, 16 @ 0xe80000 │ │ │ │ + cmneq lr, #168, 20 @ 0xa8000 │ │ │ │ + cmpeq r7, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #156] @ 981650 <__cxa_atexit@plt+0x9750d4> │ │ │ │ + ldr r3, [pc, #156] @ 981620 <__cxa_atexit@plt+0x9750a4> │ │ │ │ ldr r7, [r7, #11] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981614 <__cxa_atexit@plt+0x975098> │ │ │ │ + beq 9815e4 <__cxa_atexit@plt+0x975068> │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 98161c <__cxa_atexit@plt+0x9750a0> │ │ │ │ + bne 9815ec <__cxa_atexit@plt+0x975070> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #112] @ 981654 <__cxa_atexit@plt+0x9750d8> │ │ │ │ + ldr r7, [pc, #112] @ 981624 <__cxa_atexit@plt+0x9750a8> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98163c <__cxa_atexit@plt+0x9750c0> │ │ │ │ - ldr r7, [pc, #88] @ 981658 <__cxa_atexit@plt+0x9750dc> │ │ │ │ + bhi 98160c <__cxa_atexit@plt+0x975090> │ │ │ │ + ldr r7, [pc, #88] @ 981628 <__cxa_atexit@plt+0x9750ac> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 981630 <__cxa_atexit@plt+0x9750b4> │ │ │ │ + beq 981600 <__cxa_atexit@plt+0x975084> │ │ │ │ mov r7, r8 │ │ │ │ - b 980d2c <__cxa_atexit@plt+0x9747b0> │ │ │ │ + b 980cfc <__cxa_atexit@plt+0x974780> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 981660 <__cxa_atexit@plt+0x9750e4> │ │ │ │ + ldr r7, [pc, #60] @ 981630 <__cxa_atexit@plt+0x9750b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 98165c <__cxa_atexit@plt+0x9750e0> │ │ │ │ + ldr r7, [pc, #24] @ 98162c <__cxa_atexit@plt+0x9750b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ - cmpeq r7, #60, 16 @ 0x3c0000 │ │ │ │ - cmneq lr, #188, 18 @ 0x2f0000 │ │ │ │ - cmpeq r7, #36, 16 @ 0x240000 │ │ │ │ + cmpeq r7, #108, 16 @ 0x6c0000 │ │ │ │ + cmneq lr, #236, 18 @ 0x3b0000 │ │ │ │ + cmpeq r7, #84, 16 @ 0x540000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #3] │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - bne 9816c0 <__cxa_atexit@plt+0x975144> │ │ │ │ + bne 981690 <__cxa_atexit@plt+0x975114> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #100] @ 9816f4 <__cxa_atexit@plt+0x975178> │ │ │ │ + ldr r7, [pc, #100] @ 9816c4 <__cxa_atexit@plt+0x975148> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ sub r7, r3, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9816e0 <__cxa_atexit@plt+0x975164> │ │ │ │ - ldr r7, [pc, #76] @ 9816f8 <__cxa_atexit@plt+0x97517c> │ │ │ │ + bhi 9816b0 <__cxa_atexit@plt+0x975134> │ │ │ │ + ldr r7, [pc, #76] @ 9816c8 <__cxa_atexit@plt+0x97514c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 9816d4 <__cxa_atexit@plt+0x975158> │ │ │ │ + beq 9816a4 <__cxa_atexit@plt+0x975128> │ │ │ │ mov r7, r8 │ │ │ │ - b 980d2c <__cxa_atexit@plt+0x9747b0> │ │ │ │ - ldr r7, [pc, #56] @ 981700 <__cxa_atexit@plt+0x975184> │ │ │ │ + b 980cfc <__cxa_atexit@plt+0x974780> │ │ │ │ + ldr r7, [pc, #56] @ 9816d0 <__cxa_atexit@plt+0x975154> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9816fc <__cxa_atexit@plt+0x975180> │ │ │ │ + ldr r7, [pc, #20] @ 9816cc <__cxa_atexit@plt+0x975150> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ @ instruction: 0xfffff678 │ │ │ │ - cmpeq r7, #152, 14 @ 0x2600000 │ │ │ │ - cmneq lr, #24, 18 @ 0x60000 │ │ │ │ - cmpeq r7, #64, 14 @ 0x1000000 │ │ │ │ + cmpeq r7, #200, 14 @ 0x3200000 │ │ │ │ + cmneq lr, #72, 18 @ 0x120000 │ │ │ │ + cmpeq r7, #112, 14 @ 0x1c00000 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981728 <__cxa_atexit@plt+0x9751ac> │ │ │ │ + bne 9816f8 <__cxa_atexit@plt+0x97517c> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b a5f9e0 <__cxa_atexit@plt+0xa53464> │ │ │ │ - ldr r7, [pc, #12] @ 98173c <__cxa_atexit@plt+0x9751c0> │ │ │ │ + b a5f9b0 <__cxa_atexit@plt+0xa53434> │ │ │ │ + ldr r7, [pc, #12] @ 98170c <__cxa_atexit@plt+0x975190> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #176, 16 @ 0xb00000 │ │ │ │ + cmneq lr, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9817ac <__cxa_atexit@plt+0x975230> │ │ │ │ - ldr r3, [pc, #92] @ 9817bc <__cxa_atexit@plt+0x975240> │ │ │ │ + bhi 98177c <__cxa_atexit@plt+0x975200> │ │ │ │ + ldr r3, [pc, #92] @ 98178c <__cxa_atexit@plt+0x975210> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 98179c <__cxa_atexit@plt+0x975220> │ │ │ │ + beq 98176c <__cxa_atexit@plt+0x9751f0> │ │ │ │ ldrd r0, [r8, #43] @ 0x2b │ │ │ │ eor r7, r1, #838860800 @ 0x32000000 │ │ │ │ eor r3, r0, #49 @ 0x31 │ │ │ │ orrs r7, r3, r7 │ │ │ │ - ldr r3, [pc, #60] @ 9817c0 <__cxa_atexit@plt+0x975244> │ │ │ │ + ldr r3, [pc, #60] @ 981790 <__cxa_atexit@plt+0x975214> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - ldr r7, [pc, #56] @ 9817c4 <__cxa_atexit@plt+0x975248> │ │ │ │ + ldr r7, [pc, #56] @ 981794 <__cxa_atexit@plt+0x975218> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9817c8 <__cxa_atexit@plt+0x97524c> │ │ │ │ + ldr r7, [pc, #20] @ 981798 <__cxa_atexit@plt+0x97521c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #28, 16 @ 0x1c0000 │ │ │ │ - cmneq lr, #16, 16 @ 0x100000 │ │ │ │ - cmpeq r7, #240, 12 @ 0xf000000 │ │ │ │ + cmneq lr, #76, 16 @ 0x4c0000 │ │ │ │ + cmneq lr, #64, 16 @ 0x400000 │ │ │ │ + cmpeq r7, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 981804 <__cxa_atexit@plt+0x975288> │ │ │ │ + ldr r3, [pc, #40] @ 9817d4 <__cxa_atexit@plt+0x975258> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 981808 <__cxa_atexit@plt+0x97528c> │ │ │ │ + ldr r7, [pc, #32] @ 9817d8 <__cxa_atexit@plt+0x97525c> │ │ │ │ eor r2, r1, #838860800 @ 0x32000000 │ │ │ │ eor r0, r0, #49 @ 0x31 │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #196, 14 @ 0x3100000 │ │ │ │ - cmneq lr, #168, 14 @ 0x2a00000 │ │ │ │ - cmpeq r7, #24, 10 @ 0x6000000 │ │ │ │ + cmneq lr, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq lr, #216, 14 @ 0x3600000 │ │ │ │ + cmpeq r7, #72, 10 @ 0x12000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 981860 <__cxa_atexit@plt+0x9752e4> │ │ │ │ - ldr r7, [pc, #64] @ 981874 <__cxa_atexit@plt+0x9752f8> │ │ │ │ + bhi 981830 <__cxa_atexit@plt+0x9752b4> │ │ │ │ + ldr r7, [pc, #64] @ 981844 <__cxa_atexit@plt+0x9752c8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 981854 <__cxa_atexit@plt+0x9752d8> │ │ │ │ - ldr r7, [pc, #48] @ 981878 <__cxa_atexit@plt+0x9752fc> │ │ │ │ + beq 981824 <__cxa_atexit@plt+0x9752a8> │ │ │ │ + ldr r7, [pc, #48] @ 981848 <__cxa_atexit@plt+0x9752cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98187c <__cxa_atexit@plt+0x975300> │ │ │ │ + ldr r7, [pc, #20] @ 98184c <__cxa_atexit@plt+0x9752d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r7, #60, 12 @ 0x3c00000 │ │ │ │ - cmpeq r7, #168, 8 @ 0xa8000000 │ │ │ │ + cmpeq r7, #108, 12 @ 0x6c00000 │ │ │ │ + cmpeq r7, #216, 8 @ 0xd8000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9818a0 <__cxa_atexit@plt+0x975324> │ │ │ │ + ldr r3, [pc, #12] @ 981870 <__cxa_atexit@plt+0x9752f4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981918 <__cxa_atexit@plt+0x97539c> │ │ │ │ - ldr r3, [pc, #116] @ 981934 <__cxa_atexit@plt+0x9753b8> │ │ │ │ + bne 9818e8 <__cxa_atexit@plt+0x97536c> │ │ │ │ + ldr r3, [pc, #116] @ 981904 <__cxa_atexit@plt+0x975388> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98192c <__cxa_atexit@plt+0x9753b0> │ │ │ │ - ldr r3, [pc, #96] @ 981938 <__cxa_atexit@plt+0x9753bc> │ │ │ │ + beq 9818fc <__cxa_atexit@plt+0x975380> │ │ │ │ + ldr r3, [pc, #96] @ 981908 <__cxa_atexit@plt+0x97538c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98192c <__cxa_atexit@plt+0x9753b0> │ │ │ │ - ldr r3, [pc, #76] @ 98193c <__cxa_atexit@plt+0x9753c0> │ │ │ │ + beq 9818fc <__cxa_atexit@plt+0x975380> │ │ │ │ + ldr r3, [pc, #76] @ 98190c <__cxa_atexit@plt+0x975390> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #68] @ 981940 <__cxa_atexit@plt+0x9753c4> │ │ │ │ + ldr r7, [pc, #68] @ 981910 <__cxa_atexit@plt+0x975394> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #108 @ 0x6c │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #36] @ 981944 <__cxa_atexit@plt+0x9753c8> │ │ │ │ + ldr r7, [pc, #36] @ 981914 <__cxa_atexit@plt+0x975398> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmneq lr, #64, 6 │ │ │ │ - cmneq lr, #44, 6 @ 0xb0000000 │ │ │ │ - cmneq lr, #20, 6 @ 0x50000000 │ │ │ │ + cmneq lr, #112, 6 @ 0xc0000001 │ │ │ │ + cmneq lr, #92, 6 @ 0x70000001 │ │ │ │ + cmneq lr, #68, 6 @ 0x10000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 9819a0 <__cxa_atexit@plt+0x975424> │ │ │ │ + ldr r3, [pc, #72] @ 981970 <__cxa_atexit@plt+0x9753f4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981998 <__cxa_atexit@plt+0x97541c> │ │ │ │ - ldr r3, [pc, #52] @ 9819a4 <__cxa_atexit@plt+0x975428> │ │ │ │ + beq 981968 <__cxa_atexit@plt+0x9753ec> │ │ │ │ + ldr r3, [pc, #52] @ 981974 <__cxa_atexit@plt+0x9753f8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #44] @ 9819a8 <__cxa_atexit@plt+0x97542c> │ │ │ │ + ldr r7, [pc, #44] @ 981978 <__cxa_atexit@plt+0x9753fc> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #108 @ 0x6c │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #192, 4 │ │ │ │ - cmneq lr, #172, 4 @ 0xc000000a │ │ │ │ + cmneq lr, #240, 4 │ │ │ │ + cmneq lr, #220, 4 @ 0xc000000d │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 9819e4 <__cxa_atexit@plt+0x975468> │ │ │ │ + ldr r3, [pc, #40] @ 9819b4 <__cxa_atexit@plt+0x975438> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 9819e8 <__cxa_atexit@plt+0x97546c> │ │ │ │ + ldr r7, [pc, #32] @ 9819b8 <__cxa_atexit@plt+0x97543c> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #108 @ 0x6c │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #116, 4 @ 0x40000007 │ │ │ │ - cmneq lr, #96, 4 │ │ │ │ - cmpeq r7, #56, 6 @ 0xe0000000 │ │ │ │ + cmneq lr, #164, 4 @ 0x4000000a │ │ │ │ + cmneq lr, #144, 4 │ │ │ │ + cmpeq r7, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 981a40 <__cxa_atexit@plt+0x9754c4> │ │ │ │ - ldr r7, [pc, #64] @ 981a54 <__cxa_atexit@plt+0x9754d8> │ │ │ │ + bhi 981a10 <__cxa_atexit@plt+0x975494> │ │ │ │ + ldr r7, [pc, #64] @ 981a24 <__cxa_atexit@plt+0x9754a8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 981a34 <__cxa_atexit@plt+0x9754b8> │ │ │ │ - ldr r7, [pc, #48] @ 981a58 <__cxa_atexit@plt+0x9754dc> │ │ │ │ + beq 981a04 <__cxa_atexit@plt+0x975488> │ │ │ │ + ldr r7, [pc, #48] @ 981a28 <__cxa_atexit@plt+0x9754ac> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 981a5c <__cxa_atexit@plt+0x9754e0> │ │ │ │ + ldr r7, [pc, #20] @ 981a2c <__cxa_atexit@plt+0x9754b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r7, #100, 8 @ 0x64000000 │ │ │ │ - cmpeq r7, #200, 4 @ 0x8000000c │ │ │ │ + cmpeq r7, #148, 8 @ 0x94000000 │ │ │ │ + cmpeq r7, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 981a80 <__cxa_atexit@plt+0x975504> │ │ │ │ + ldr r3, [pc, #12] @ 981a50 <__cxa_atexit@plt+0x9754d4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981af8 <__cxa_atexit@plt+0x97557c> │ │ │ │ - ldr r3, [pc, #116] @ 981b14 <__cxa_atexit@plt+0x975598> │ │ │ │ + bne 981ac8 <__cxa_atexit@plt+0x97554c> │ │ │ │ + ldr r3, [pc, #116] @ 981ae4 <__cxa_atexit@plt+0x975568> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981b0c <__cxa_atexit@plt+0x975590> │ │ │ │ - ldr r3, [pc, #96] @ 981b18 <__cxa_atexit@plt+0x97559c> │ │ │ │ + beq 981adc <__cxa_atexit@plt+0x975560> │ │ │ │ + ldr r3, [pc, #96] @ 981ae8 <__cxa_atexit@plt+0x97556c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981b0c <__cxa_atexit@plt+0x975590> │ │ │ │ - ldr r3, [pc, #76] @ 981b1c <__cxa_atexit@plt+0x9755a0> │ │ │ │ + beq 981adc <__cxa_atexit@plt+0x975560> │ │ │ │ + ldr r3, [pc, #76] @ 981aec <__cxa_atexit@plt+0x975570> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #68] @ 981b20 <__cxa_atexit@plt+0x9755a4> │ │ │ │ + ldr r7, [pc, #68] @ 981af0 <__cxa_atexit@plt+0x975574> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #108 @ 0x6c │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - ldr r7, [pc, #36] @ 981b24 <__cxa_atexit@plt+0x9755a8> │ │ │ │ + ldr r7, [pc, #36] @ 981af4 <__cxa_atexit@plt+0x975578> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmneq lr, #252 @ 0xfc │ │ │ │ - cmneq lr, #248 @ 0xf8 │ │ │ │ - cmneq lr, #224 @ 0xe0 │ │ │ │ + cmneq lr, #44, 2 │ │ │ │ + cmneq lr, #40, 2 │ │ │ │ + cmneq lr, #16, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #72] @ 981b80 <__cxa_atexit@plt+0x975604> │ │ │ │ + ldr r3, [pc, #72] @ 981b50 <__cxa_atexit@plt+0x9755d4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981b78 <__cxa_atexit@plt+0x9755fc> │ │ │ │ - ldr r3, [pc, #52] @ 981b84 <__cxa_atexit@plt+0x975608> │ │ │ │ + beq 981b48 <__cxa_atexit@plt+0x9755cc> │ │ │ │ + ldr r3, [pc, #52] @ 981b54 <__cxa_atexit@plt+0x9755d8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #44] @ 981b88 <__cxa_atexit@plt+0x97560c> │ │ │ │ + ldr r7, [pc, #44] @ 981b58 <__cxa_atexit@plt+0x9755dc> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #108 @ 0x6c │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq lr, #124 @ 0x7c │ │ │ │ - cmneq lr, #120 @ 0x78 │ │ │ │ + cmneq lr, #172 @ 0xac │ │ │ │ + cmneq lr, #168 @ 0xa8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #40] @ 981bc4 <__cxa_atexit@plt+0x975648> │ │ │ │ + ldr r3, [pc, #40] @ 981b94 <__cxa_atexit@plt+0x975618> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ - ldr r7, [pc, #32] @ 981bc8 <__cxa_atexit@plt+0x97564c> │ │ │ │ + ldr r7, [pc, #32] @ 981b98 <__cxa_atexit@plt+0x97561c> │ │ │ │ eor r2, r1, #855638016 @ 0x33000000 │ │ │ │ eor r0, r0, #108 @ 0x6c │ │ │ │ orrs r2, r0, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r1, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ addeq r7, r3, #2 │ │ │ │ bx r1 │ │ │ │ - cmneq lr, #48 @ 0x30 │ │ │ │ - cmneq lr, #44 @ 0x2c │ │ │ │ - cmpeq r7, #88, 2 │ │ │ │ + cmneq lr, #96 @ 0x60 │ │ │ │ + cmneq lr, #92 @ 0x5c │ │ │ │ + cmpeq r7, #136, 2 @ 0x22 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 981c1c <__cxa_atexit@plt+0x9756a0> │ │ │ │ - ldr r7, [pc, #60] @ 981c2c <__cxa_atexit@plt+0x9756b0> │ │ │ │ + bhi 981bec <__cxa_atexit@plt+0x975670> │ │ │ │ + ldr r7, [pc, #60] @ 981bfc <__cxa_atexit@plt+0x975680> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 981c10 <__cxa_atexit@plt+0x975694> │ │ │ │ - ldr r7, [pc, #44] @ 981c30 <__cxa_atexit@plt+0x9756b4> │ │ │ │ + beq 981be0 <__cxa_atexit@plt+0x975664> │ │ │ │ + ldr r7, [pc, #44] @ 981c00 <__cxa_atexit@plt+0x975684> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 981c34 <__cxa_atexit@plt+0x9756b8> │ │ │ │ + ldr r7, [pc, #16] @ 981c04 <__cxa_atexit@plt+0x975688> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq r7, #148, 4 @ 0x40000009 │ │ │ │ - cmpeq r7, #240 @ 0xf0 │ │ │ │ + cmpeq r7, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq r7, #32, 2 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 981c58 <__cxa_atexit@plt+0x9756dc> │ │ │ │ + ldr r3, [pc, #12] @ 981c28 <__cxa_atexit@plt+0x9756ac> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981c8c <__cxa_atexit@plt+0x975710> │ │ │ │ - ldr r3, [pc, #48] @ 981ca8 <__cxa_atexit@plt+0x97572c> │ │ │ │ + bne 981c5c <__cxa_atexit@plt+0x9756e0> │ │ │ │ + ldr r3, [pc, #48] @ 981c78 <__cxa_atexit@plt+0x9756fc> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981ca0 <__cxa_atexit@plt+0x975724> │ │ │ │ - b 981cb8 <__cxa_atexit@plt+0x97573c> │ │ │ │ - ldr r7, [pc, #24] @ 981cac <__cxa_atexit@plt+0x975730> │ │ │ │ + beq 981c70 <__cxa_atexit@plt+0x9756f4> │ │ │ │ + b 981c88 <__cxa_atexit@plt+0x97570c> │ │ │ │ + ldr r7, [pc, #24] @ 981c7c <__cxa_atexit@plt+0x975700> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, #76, 6 @ 0x30000001 │ │ │ │ + cmneq lr, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r5, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #88] @ 981d24 <__cxa_atexit@plt+0x9757a8> │ │ │ │ + ldr r2, [pc, #88] @ 981cf4 <__cxa_atexit@plt+0x975778> │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 981d04 <__cxa_atexit@plt+0x975788> │ │ │ │ + beq 981cd4 <__cxa_atexit@plt+0x975758> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 981d0c <__cxa_atexit@plt+0x975790> │ │ │ │ - ldr r3, [pc, #56] @ 981d28 <__cxa_atexit@plt+0x9757ac> │ │ │ │ + bne 981cdc <__cxa_atexit@plt+0x975760> │ │ │ │ + ldr r3, [pc, #56] @ 981cf8 <__cxa_atexit@plt+0x97577c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981d04 <__cxa_atexit@plt+0x975788> │ │ │ │ - b 981d8c <__cxa_atexit@plt+0x975810> │ │ │ │ + beq 981cd4 <__cxa_atexit@plt+0x975758> │ │ │ │ + b 981d5c <__cxa_atexit@plt+0x9757e0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 981d2c <__cxa_atexit@plt+0x9757b0> │ │ │ │ + ldr r7, [pc, #24] @ 981cfc <__cxa_atexit@plt+0x975780> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r3, #4]! │ │ │ │ mov r5, r3 │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq lr, #204, 4 @ 0xc000000c │ │ │ │ + cmneq lr, #252, 4 @ 0xc000000f │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981d60 <__cxa_atexit@plt+0x9757e4> │ │ │ │ - ldr r3, [pc, #48] @ 981d7c <__cxa_atexit@plt+0x975800> │ │ │ │ + bne 981d30 <__cxa_atexit@plt+0x9757b4> │ │ │ │ + ldr r3, [pc, #48] @ 981d4c <__cxa_atexit@plt+0x9757d0> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981d74 <__cxa_atexit@plt+0x9757f8> │ │ │ │ - b 981d8c <__cxa_atexit@plt+0x975810> │ │ │ │ - ldr r7, [pc, #24] @ 981d80 <__cxa_atexit@plt+0x975804> │ │ │ │ + beq 981d44 <__cxa_atexit@plt+0x9757c8> │ │ │ │ + b 981d5c <__cxa_atexit@plt+0x9757e0> │ │ │ │ + ldr r7, [pc, #24] @ 981d50 <__cxa_atexit@plt+0x9757d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq lr, #120, 4 @ 0x80000007 │ │ │ │ + cmneq lr, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981ddc <__cxa_atexit@plt+0x975860> │ │ │ │ - ldr r3, [pc, #88] @ 981df8 <__cxa_atexit@plt+0x97587c> │ │ │ │ + bne 981dac <__cxa_atexit@plt+0x975830> │ │ │ │ + ldr r3, [pc, #88] @ 981dc8 <__cxa_atexit@plt+0x97584c> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ands r3, r7, #3 │ │ │ │ - beq 981df0 <__cxa_atexit@plt+0x975874> │ │ │ │ + beq 981dc0 <__cxa_atexit@plt+0x975844> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981ddc <__cxa_atexit@plt+0x975860> │ │ │ │ + bne 981dac <__cxa_atexit@plt+0x975830> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #52] @ 981dfc <__cxa_atexit@plt+0x975880> │ │ │ │ + ldr r2, [pc, #52] @ 981dcc <__cxa_atexit@plt+0x975850> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 981df0 <__cxa_atexit@plt+0x975874> │ │ │ │ - b 981e68 <__cxa_atexit@plt+0x9758ec> │ │ │ │ - ldr r7, [pc, #28] @ 981e00 <__cxa_atexit@plt+0x975884> │ │ │ │ + beq 981dc0 <__cxa_atexit@plt+0x975844> │ │ │ │ + b 981e38 <__cxa_atexit@plt+0x9758bc> │ │ │ │ + ldr r7, [pc, #28] @ 981dd0 <__cxa_atexit@plt+0x975854> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmneq lr, #252, 2 @ 0x3f │ │ │ │ + cmneq lr, #44, 4 @ 0xc0000002 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981e3c <__cxa_atexit@plt+0x9758c0> │ │ │ │ + bne 981e0c <__cxa_atexit@plt+0x975890> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #48] @ 981e58 <__cxa_atexit@plt+0x9758dc> │ │ │ │ + ldr r2, [pc, #48] @ 981e28 <__cxa_atexit@plt+0x9758ac> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 981e50 <__cxa_atexit@plt+0x9758d4> │ │ │ │ - b 981e68 <__cxa_atexit@plt+0x9758ec> │ │ │ │ - ldr r7, [pc, #24] @ 981e5c <__cxa_atexit@plt+0x9758e0> │ │ │ │ + beq 981e20 <__cxa_atexit@plt+0x9758a4> │ │ │ │ + b 981e38 <__cxa_atexit@plt+0x9758bc> │ │ │ │ + ldr r7, [pc, #24] @ 981e2c <__cxa_atexit@plt+0x9758b0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq lr, #156, 2 @ 0x27 │ │ │ │ + cmneq lr, #204, 2 @ 0x33 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 981ea0 <__cxa_atexit@plt+0x975924> │ │ │ │ + bne 981e70 <__cxa_atexit@plt+0x9758f4> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #92] @ 981ee0 <__cxa_atexit@plt+0x975964> │ │ │ │ + ldr r2, [pc, #92] @ 981eb0 <__cxa_atexit@plt+0x975934> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 981ed4 <__cxa_atexit@plt+0x975958> │ │ │ │ + beq 981ea4 <__cxa_atexit@plt+0x975928> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 981eb4 <__cxa_atexit@plt+0x975938> │ │ │ │ - ldr r7, [pc, #64] @ 981ee8 <__cxa_atexit@plt+0x97596c> │ │ │ │ + bne 981e84 <__cxa_atexit@plt+0x975908> │ │ │ │ + ldr r7, [pc, #64] @ 981eb8 <__cxa_atexit@plt+0x97593c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #40] @ 981ee4 <__cxa_atexit@plt+0x975968> │ │ │ │ + ldr r2, [pc, #40] @ 981eb4 <__cxa_atexit@plt+0x975938> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ - beq 981ed4 <__cxa_atexit@plt+0x975958> │ │ │ │ + beq 981ea4 <__cxa_atexit@plt+0x975928> │ │ │ │ mov r5, r3 │ │ │ │ - b 981f48 <__cxa_atexit@plt+0x9759cc> │ │ │ │ + b 981f18 <__cxa_atexit@plt+0x97599c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - cmneq lr, #56, 2 │ │ │ │ + cmneq lr, #104, 2 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 981f14 <__cxa_atexit@plt+0x975998> │ │ │ │ - ldr r7, [pc, #52] @ 981f3c <__cxa_atexit@plt+0x9759c0> │ │ │ │ + bne 981ee4 <__cxa_atexit@plt+0x975968> │ │ │ │ + ldr r7, [pc, #52] @ 981f0c <__cxa_atexit@plt+0x975990> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 981f38 <__cxa_atexit@plt+0x9759bc> │ │ │ │ + ldr r3, [pc, #28] @ 981f08 <__cxa_atexit@plt+0x97598c> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 981f30 <__cxa_atexit@plt+0x9759b4> │ │ │ │ - b 981f48 <__cxa_atexit@plt+0x9759cc> │ │ │ │ + beq 981f00 <__cxa_atexit@plt+0x975984> │ │ │ │ + b 981f18 <__cxa_atexit@plt+0x97599c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, #216 @ 0xd8 │ │ │ │ + cmneq lr, #8, 2 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 981ff8 <__cxa_atexit@plt+0x975a7c> │ │ │ │ + bcc 981fc8 <__cxa_atexit@plt+0x975a4c> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ ldr lr, [r5, #4] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ eor r1, r1, #855638016 @ 0x33000000 │ │ │ │ eor r7, r0, #106 @ 0x6a │ │ │ │ orrs r7, r7, r1 │ │ │ │ - beq 981f9c <__cxa_atexit@plt+0x975a20> │ │ │ │ + beq 981f6c <__cxa_atexit@plt+0x9759f0> │ │ │ │ eor r0, r0, #108 @ 0x6c │ │ │ │ orrs r0, r0, r1 │ │ │ │ - bne 981fe0 <__cxa_atexit@plt+0x975a64> │ │ │ │ - ldr r8, [pc, #136] @ 982014 <__cxa_atexit@plt+0x975a98> │ │ │ │ + bne 981fb0 <__cxa_atexit@plt+0x975a34> │ │ │ │ + ldr r8, [pc, #136] @ 981fe4 <__cxa_atexit@plt+0x975a68> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #132] @ 982018 <__cxa_atexit@plt+0x975a9c> │ │ │ │ + ldr r0, [pc, #132] @ 981fe8 <__cxa_atexit@plt+0x975a6c> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r7, r0, #2 │ │ │ │ - b 981fb0 <__cxa_atexit@plt+0x975a34> │ │ │ │ - ldr r8, [pc, #100] @ 982008 <__cxa_atexit@plt+0x975a8c> │ │ │ │ + b 981f80 <__cxa_atexit@plt+0x975a04> │ │ │ │ + ldr r8, [pc, #100] @ 981fd8 <__cxa_atexit@plt+0x975a5c> │ │ │ │ ldr r8, [pc, r8] │ │ │ │ - ldr r0, [pc, #96] @ 98200c <__cxa_atexit@plt+0x975a90> │ │ │ │ + ldr r0, [pc, #96] @ 981fdc <__cxa_atexit@plt+0x975a60> │ │ │ │ ldr r0, [pc, r0] │ │ │ │ add r7, r0, #1 │ │ │ │ - ldr r9, [pc, #88] @ 982010 <__cxa_atexit@plt+0x975a94> │ │ │ │ + ldr r9, [pc, #88] @ 981fe0 <__cxa_atexit@plt+0x975a64> │ │ │ │ sub r1, r6, #19 │ │ │ │ ldr r9, [pc, r9] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r6, #2 │ │ │ │ str r9, [r3, #4] │ │ │ │ str r2, [r3, #12] │ │ │ │ str lr, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 982004 <__cxa_atexit@plt+0x975a88> │ │ │ │ + ldr r7, [pc, #28] @ 981fd4 <__cxa_atexit@plt+0x975a58> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq lr, #244, 30 @ 0x3d0 │ │ │ │ - cmneq lr, #128 @ 0x80 │ │ │ │ - cmneq lr, #52, 24 @ 0x3400 │ │ │ │ - cmneq lr, #156, 8 @ 0x9c000000 │ │ │ │ - cmneq lr, #152 @ 0x98 │ │ │ │ - cmneq lr, #56, 24 @ 0x3800 │ │ │ │ - cmpeq r7, #104, 26 @ 0x1a00 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq lr, #36 @ 0x24 │ │ │ │ + cmneq lr, #176 @ 0xb0 │ │ │ │ + cmneq lr, #100, 24 @ 0x6400 │ │ │ │ + cmneq lr, #204, 8 @ 0xcc000000 │ │ │ │ + cmneq lr, #200 @ 0xc8 │ │ │ │ + cmneq lr, #104, 24 @ 0x6800 │ │ │ │ + cmpeq r7, #152, 26 @ 0x2600 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ - b 9fad80 <__cxa_atexit@plt+0x9ee804> │ │ │ │ + b 9fad50 <__cxa_atexit@plt+0x9ee7d4> │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 982080 <__cxa_atexit@plt+0x975b04> │ │ │ │ - ldr r2, [pc, #56] @ 982098 <__cxa_atexit@plt+0x975b1c> │ │ │ │ - ldr r1, [pc, #56] @ 98209c <__cxa_atexit@plt+0x975b20> │ │ │ │ - ldr r9, [pc, #56] @ 9820a0 <__cxa_atexit@plt+0x975b24> │ │ │ │ + bcc 982050 <__cxa_atexit@plt+0x975ad4> │ │ │ │ + ldr r2, [pc, #56] @ 982068 <__cxa_atexit@plt+0x975aec> │ │ │ │ + ldr r1, [pc, #56] @ 98206c <__cxa_atexit@plt+0x975af0> │ │ │ │ + ldr r9, [pc, #56] @ 982070 <__cxa_atexit@plt+0x975af4> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r6, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #28] @ 9820a4 <__cxa_atexit@plt+0x975b28> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #28] @ 982074 <__cxa_atexit@plt+0x975af8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq r7, #80, 24 @ 0x5000 │ │ │ │ - cmpeq r7, #80, 28 @ 0x500 │ │ │ │ - cmpeq r7, #72, 28 @ 0x480 │ │ │ │ + cmpeq r7, #128, 24 @ 0x8000 │ │ │ │ + cmpeq r7, #128, 28 @ 0x800 │ │ │ │ + cmpeq r7, #120, 28 @ 0x780 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9820d4 <__cxa_atexit@plt+0x975b58> │ │ │ │ - ldr r3, [pc, #28] @ 9820e4 <__cxa_atexit@plt+0x975b68> │ │ │ │ + bhi 9820a4 <__cxa_atexit@plt+0x975b28> │ │ │ │ + ldr r3, [pc, #28] @ 9820b4 <__cxa_atexit@plt+0x975b38> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ - ldr r7, [pc, #12] @ 9820e8 <__cxa_atexit@plt+0x975b6c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ + ldr r7, [pc, #12] @ 9820b8 <__cxa_atexit@plt+0x975b3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r7, #16, 28 @ 0x100 │ │ │ │ - cmpeq r7, #228, 26 @ 0x3900 │ │ │ │ + cmpeq r7, #64, 28 @ 0x400 │ │ │ │ + cmpeq r7, #20, 28 @ 0x140 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982140 <__cxa_atexit@plt+0x975bc4> │ │ │ │ - ldr r3, [pc, #168] @ 9821b4 <__cxa_atexit@plt+0x975c38> │ │ │ │ + bne 982110 <__cxa_atexit@plt+0x975b94> │ │ │ │ + ldr r3, [pc, #168] @ 982184 <__cxa_atexit@plt+0x975c08> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982188 <__cxa_atexit@plt+0x975c0c> │ │ │ │ + beq 982158 <__cxa_atexit@plt+0x975bdc> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #140] @ 9821b8 <__cxa_atexit@plt+0x975c3c> │ │ │ │ + ldr r2, [pc, #140] @ 982188 <__cxa_atexit@plt+0x975c0c> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 982188 <__cxa_atexit@plt+0x975c0c> │ │ │ │ - b 982210 <__cxa_atexit@plt+0x975c94> │ │ │ │ + beq 982158 <__cxa_atexit@plt+0x975bdc> │ │ │ │ + b 9821e0 <__cxa_atexit@plt+0x975c64> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, r5, #8 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 982190 <__cxa_atexit@plt+0x975c14> │ │ │ │ - ldr r5, [pc, #92] @ 9821bc <__cxa_atexit@plt+0x975c40> │ │ │ │ - ldr r1, [pc, #92] @ 9821c0 <__cxa_atexit@plt+0x975c44> │ │ │ │ - ldr r9, [pc, #92] @ 9821c4 <__cxa_atexit@plt+0x975c48> │ │ │ │ + bcc 982160 <__cxa_atexit@plt+0x975be4> │ │ │ │ + ldr r5, [pc, #92] @ 98218c <__cxa_atexit@plt+0x975c10> │ │ │ │ + ldr r1, [pc, #92] @ 982190 <__cxa_atexit@plt+0x975c14> │ │ │ │ + ldr r9, [pc, #92] @ 982194 <__cxa_atexit@plt+0x975c18> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r5, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9821b0 <__cxa_atexit@plt+0x975c34> │ │ │ │ + ldr r7, [pc, #24] @ 982180 <__cxa_atexit@plt+0x975c04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #52, 26 @ 0xd00 │ │ │ │ + cmpeq r7, #100, 26 @ 0x1900 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ - cmpeq r7, #80, 22 @ 0x14000 │ │ │ │ - cmpeq r7, #80, 26 @ 0x1400 │ │ │ │ - cmpeq r7, #8, 26 @ 0x200 │ │ │ │ + cmpeq r7, #128, 22 @ 0x20000 │ │ │ │ + cmpeq r7, #128, 26 @ 0x2000 │ │ │ │ + cmpeq r7, #56, 26 @ 0xe00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 982200 <__cxa_atexit@plt+0x975c84> │ │ │ │ + ldr r2, [pc, #28] @ 9821d0 <__cxa_atexit@plt+0x975c54> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 9821f8 <__cxa_atexit@plt+0x975c7c> │ │ │ │ - b 982210 <__cxa_atexit@plt+0x975c94> │ │ │ │ + beq 9821c8 <__cxa_atexit@plt+0x975c4c> │ │ │ │ + b 9821e0 <__cxa_atexit@plt+0x975c64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq r7, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq r7, #252, 24 @ 0xfc00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982238 <__cxa_atexit@plt+0x975cbc> │ │ │ │ - ldr r3, [pc, #132] @ 9822a8 <__cxa_atexit@plt+0x975d2c> │ │ │ │ + bne 982208 <__cxa_atexit@plt+0x975c8c> │ │ │ │ + ldr r3, [pc, #132] @ 982278 <__cxa_atexit@plt+0x975cfc> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982280 <__cxa_atexit@plt+0x975d04> │ │ │ │ - b 9822c4 <__cxa_atexit@plt+0x975d48> │ │ │ │ + beq 982250 <__cxa_atexit@plt+0x975cd4> │ │ │ │ + b 982294 <__cxa_atexit@plt+0x975d18> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ add r3, r6, #8 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 982288 <__cxa_atexit@plt+0x975d0c> │ │ │ │ - ldr r2, [pc, #80] @ 9822ac <__cxa_atexit@plt+0x975d30> │ │ │ │ - ldr r1, [pc, #80] @ 9822b0 <__cxa_atexit@plt+0x975d34> │ │ │ │ - ldr r9, [pc, #80] @ 9822b4 <__cxa_atexit@plt+0x975d38> │ │ │ │ + bcc 982258 <__cxa_atexit@plt+0x975cdc> │ │ │ │ + ldr r2, [pc, #80] @ 98227c <__cxa_atexit@plt+0x975d00> │ │ │ │ + ldr r1, [pc, #80] @ 982280 <__cxa_atexit@plt+0x975d04> │ │ │ │ + ldr r9, [pc, #80] @ 982284 <__cxa_atexit@plt+0x975d08> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9822a4 <__cxa_atexit@plt+0x975d28> │ │ │ │ + ldr r7, [pc, #20] @ 982274 <__cxa_atexit@plt+0x975cf8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #60, 24 @ 0x3c00 │ │ │ │ + cmpeq r7, #108, 24 @ 0x6c00 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ - cmpeq r7, #84, 20 @ 0x54000 │ │ │ │ - cmpeq r7, #84, 24 @ 0x5400 │ │ │ │ - cmpeq r7, #24, 24 @ 0x1800 │ │ │ │ + cmpeq r7, #132, 20 @ 0x84000 │ │ │ │ + cmpeq r7, #132, 24 @ 0x8400 │ │ │ │ + cmpeq r7, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9822ec <__cxa_atexit@plt+0x975d70> │ │ │ │ - ldr r3, [pc, #132] @ 98235c <__cxa_atexit@plt+0x975de0> │ │ │ │ + bne 9822bc <__cxa_atexit@plt+0x975d40> │ │ │ │ + ldr r3, [pc, #132] @ 98232c <__cxa_atexit@plt+0x975db0> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982334 <__cxa_atexit@plt+0x975db8> │ │ │ │ - b 982378 <__cxa_atexit@plt+0x975dfc> │ │ │ │ + beq 982304 <__cxa_atexit@plt+0x975d88> │ │ │ │ + b 982348 <__cxa_atexit@plt+0x975dcc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ add r3, r6, #8 │ │ │ │ add r5, r5, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 98233c <__cxa_atexit@plt+0x975dc0> │ │ │ │ - ldr r2, [pc, #80] @ 982360 <__cxa_atexit@plt+0x975de4> │ │ │ │ - ldr r1, [pc, #80] @ 982364 <__cxa_atexit@plt+0x975de8> │ │ │ │ - ldr r9, [pc, #80] @ 982368 <__cxa_atexit@plt+0x975dec> │ │ │ │ + bcc 98230c <__cxa_atexit@plt+0x975d90> │ │ │ │ + ldr r2, [pc, #80] @ 982330 <__cxa_atexit@plt+0x975db4> │ │ │ │ + ldr r1, [pc, #80] @ 982334 <__cxa_atexit@plt+0x975db8> │ │ │ │ + ldr r9, [pc, #80] @ 982338 <__cxa_atexit@plt+0x975dbc> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 982358 <__cxa_atexit@plt+0x975ddc> │ │ │ │ + ldr r7, [pc, #20] @ 982328 <__cxa_atexit@plt+0x975dac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #136, 22 @ 0x22000 │ │ │ │ + cmpeq r7, #184, 22 @ 0x2e000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffd10 │ │ │ │ - cmpeq r7, #160, 18 @ 0x280000 │ │ │ │ - cmpeq r7, #160, 22 @ 0x28000 │ │ │ │ - cmpeq r7, #100, 22 @ 0x19000 │ │ │ │ + cmpeq r7, #208, 18 @ 0x340000 │ │ │ │ + cmpeq r7, #208, 22 @ 0x34000 │ │ │ │ + cmpeq r7, #148, 22 @ 0x25000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9823a8 <__cxa_atexit@plt+0x975e2c> │ │ │ │ + bne 982378 <__cxa_atexit@plt+0x975dfc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #136] @ 98241c <__cxa_atexit@plt+0x975ea0> │ │ │ │ + ldr r2, [pc, #136] @ 9823ec <__cxa_atexit@plt+0x975e70> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 9823f0 <__cxa_atexit@plt+0x975e74> │ │ │ │ - b 982438 <__cxa_atexit@plt+0x975ebc> │ │ │ │ + beq 9823c0 <__cxa_atexit@plt+0x975e44> │ │ │ │ + b 982408 <__cxa_atexit@plt+0x975e8c> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 9823f8 <__cxa_atexit@plt+0x975e7c> │ │ │ │ - ldr r5, [pc, #88] @ 982420 <__cxa_atexit@plt+0x975ea4> │ │ │ │ - ldr r1, [pc, #88] @ 982424 <__cxa_atexit@plt+0x975ea8> │ │ │ │ - ldr r9, [pc, #88] @ 982428 <__cxa_atexit@plt+0x975eac> │ │ │ │ + bcc 9823c8 <__cxa_atexit@plt+0x975e4c> │ │ │ │ + ldr r5, [pc, #88] @ 9823f0 <__cxa_atexit@plt+0x975e74> │ │ │ │ + ldr r1, [pc, #88] @ 9823f4 <__cxa_atexit@plt+0x975e78> │ │ │ │ + ldr r9, [pc, #88] @ 9823f8 <__cxa_atexit@plt+0x975e7c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r5, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 982418 <__cxa_atexit@plt+0x975e9c> │ │ │ │ + ldr r7, [pc, #24] @ 9823e8 <__cxa_atexit@plt+0x975e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #204, 20 @ 0xcc000 │ │ │ │ + cmpeq r7, #252, 20 @ 0xfc000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffc58 │ │ │ │ - cmpeq r7, #232, 16 @ 0xe80000 │ │ │ │ - cmpeq r7, #232, 20 @ 0xe8000 │ │ │ │ - cmpeq r7, #164, 20 @ 0xa4000 │ │ │ │ + cmpeq r7, #24, 18 @ 0x60000 │ │ │ │ + cmpeq r7, #24, 22 @ 0x6000 │ │ │ │ + cmpeq r7, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982468 <__cxa_atexit@plt+0x975eec> │ │ │ │ + bne 982438 <__cxa_atexit@plt+0x975ebc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #136] @ 9824dc <__cxa_atexit@plt+0x975f60> │ │ │ │ + ldr r2, [pc, #136] @ 9824ac <__cxa_atexit@plt+0x975f30> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 9824b0 <__cxa_atexit@plt+0x975f34> │ │ │ │ - b 9824f8 <__cxa_atexit@plt+0x975f7c> │ │ │ │ + beq 982480 <__cxa_atexit@plt+0x975f04> │ │ │ │ + b 9824c8 <__cxa_atexit@plt+0x975f4c> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, r5, #16 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 9824b8 <__cxa_atexit@plt+0x975f3c> │ │ │ │ - ldr r5, [pc, #88] @ 9824e0 <__cxa_atexit@plt+0x975f64> │ │ │ │ - ldr r1, [pc, #88] @ 9824e4 <__cxa_atexit@plt+0x975f68> │ │ │ │ - ldr r9, [pc, #88] @ 9824e8 <__cxa_atexit@plt+0x975f6c> │ │ │ │ + bcc 982488 <__cxa_atexit@plt+0x975f0c> │ │ │ │ + ldr r5, [pc, #88] @ 9824b0 <__cxa_atexit@plt+0x975f34> │ │ │ │ + ldr r1, [pc, #88] @ 9824b4 <__cxa_atexit@plt+0x975f38> │ │ │ │ + ldr r9, [pc, #88] @ 9824b8 <__cxa_atexit@plt+0x975f3c> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r5, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9824d8 <__cxa_atexit@plt+0x975f5c> │ │ │ │ + ldr r7, [pc, #24] @ 9824a8 <__cxa_atexit@plt+0x975f2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #12, 20 @ 0xc000 │ │ │ │ + cmpeq r7, #60, 20 @ 0x3c000 │ │ │ │ muleq r0, r8, r0 │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ - cmpeq r7, #40, 16 @ 0x280000 │ │ │ │ - cmpeq r7, #40, 20 @ 0x28000 │ │ │ │ - cmpeq r7, #228, 18 @ 0x390000 │ │ │ │ + cmpeq r7, #88, 16 @ 0x580000 │ │ │ │ + cmpeq r7, #88, 20 @ 0x58000 │ │ │ │ + cmpeq r7, #20, 20 @ 0x14000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982550 <__cxa_atexit@plt+0x975fd4> │ │ │ │ + bne 982520 <__cxa_atexit@plt+0x975fa4> │ │ │ │ ldr r8, [r5, #16] │ │ │ │ add r3, r5, #20 │ │ │ │ ldr r5, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r5, r2 │ │ │ │ - bcc 98259c <__cxa_atexit@plt+0x976020> │ │ │ │ - ldr r5, [pc, #160] @ 9825c4 <__cxa_atexit@plt+0x976048> │ │ │ │ - ldr r1, [pc, #160] @ 9825c8 <__cxa_atexit@plt+0x97604c> │ │ │ │ - ldr r9, [pc, #160] @ 9825cc <__cxa_atexit@plt+0x976050> │ │ │ │ + bcc 98256c <__cxa_atexit@plt+0x975ff0> │ │ │ │ + ldr r5, [pc, #160] @ 982594 <__cxa_atexit@plt+0x976018> │ │ │ │ + ldr r1, [pc, #160] @ 982598 <__cxa_atexit@plt+0x97601c> │ │ │ │ + ldr r9, [pc, #160] @ 98259c <__cxa_atexit@plt+0x976020> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r2, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r3, [pc, #100] @ 9825bc <__cxa_atexit@plt+0x976040> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r3, [pc, #100] @ 98258c <__cxa_atexit@plt+0x976010> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982594 <__cxa_atexit@plt+0x976018> │ │ │ │ + beq 982564 <__cxa_atexit@plt+0x975fe8> │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r0, #106 @ 0x6a │ │ │ │ orrs r2, r2, r3 │ │ │ │ eorne r2, r0, #108 @ 0x6c │ │ │ │ orrsne r3, r2, r3 │ │ │ │ - bne 982504 <__cxa_atexit@plt+0x975f88> │ │ │ │ + bne 9824d4 <__cxa_atexit@plt+0x975f58> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 9825c0 <__cxa_atexit@plt+0x976044> │ │ │ │ + ldr r7, [pc, #28] @ 982590 <__cxa_atexit@plt+0x976014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ - cmpeq r7, #40, 18 @ 0xa0000 │ │ │ │ + cmpeq r7, #88, 18 @ 0x160000 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ - cmpeq r7, #140, 14 @ 0x2300000 │ │ │ │ - cmpeq r7, #136, 18 @ 0x220000 │ │ │ │ - cmpeq r7, #0, 18 │ │ │ │ + cmpeq r7, #188, 14 @ 0x2f00000 │ │ │ │ + cmpeq r7, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq r7, #48, 18 @ 0xc0000 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldrd r0, [r7, #43] @ 0x2b │ │ │ │ eor r3, r1, #855638016 @ 0x33000000 │ │ │ │ eor r2, r0, #106 @ 0x6a │ │ │ │ orrs r2, r2, r3 │ │ │ │ eorne r2, r0, #108 @ 0x6c │ │ │ │ orrsne r3, r2, r3 │ │ │ │ - bne 982608 <__cxa_atexit@plt+0x97608c> │ │ │ │ + bne 9825d8 <__cxa_atexit@plt+0x97605c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r8, [r5, #-16] │ │ │ │ ldr r7, [r5, #-12] │ │ │ │ bx r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ ldr r8, [r3, #16] │ │ │ │ add r3, r6, #8 │ │ │ │ add r5, r5, #20 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 982650 <__cxa_atexit@plt+0x9760d4> │ │ │ │ - ldr r2, [pc, #68] @ 982670 <__cxa_atexit@plt+0x9760f4> │ │ │ │ - ldr r1, [pc, #68] @ 982674 <__cxa_atexit@plt+0x9760f8> │ │ │ │ - ldr r9, [pc, #68] @ 982678 <__cxa_atexit@plt+0x9760fc> │ │ │ │ + bcc 982620 <__cxa_atexit@plt+0x9760a4> │ │ │ │ + ldr r2, [pc, #68] @ 982640 <__cxa_atexit@plt+0x9760c4> │ │ │ │ + ldr r1, [pc, #68] @ 982644 <__cxa_atexit@plt+0x9760c8> │ │ │ │ + ldr r9, [pc, #68] @ 982648 <__cxa_atexit@plt+0x9760cc> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r6, {r2, r8} │ │ │ │ add r9, pc, r9 │ │ │ │ sub sl, r3, #3 │ │ │ │ add r8, r1, #2 │ │ │ │ mov r6, r3 │ │ │ │ - b d19720 <__cxa_atexit@plt+0xd0d1a4> │ │ │ │ - ldr r7, [pc, #20] @ 98266c <__cxa_atexit@plt+0x9760f0> │ │ │ │ + b d196f0 <__cxa_atexit@plt+0xd0d174> │ │ │ │ + ldr r7, [pc, #20] @ 98263c <__cxa_atexit@plt+0x9760c0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #116, 16 @ 0x740000 │ │ │ │ + cmpeq r7, #164, 16 @ 0xa40000 │ │ │ │ @ instruction: 0xfffff9f4 │ │ │ │ - cmpeq r7, #132, 12 @ 0x8400000 │ │ │ │ - cmpeq r7, #132, 16 @ 0x840000 │ │ │ │ - cmpeq r7, #104, 16 @ 0x680000 │ │ │ │ + cmpeq r7, #180, 12 @ 0xb400000 │ │ │ │ + cmpeq r7, #180, 16 @ 0xb40000 │ │ │ │ + cmpeq r7, #152, 16 @ 0x980000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9826ec <__cxa_atexit@plt+0x976170> │ │ │ │ - ldr r7, [pc, #112] @ 982710 <__cxa_atexit@plt+0x976194> │ │ │ │ + bhi 9826bc <__cxa_atexit@plt+0x976140> │ │ │ │ + ldr r7, [pc, #112] @ 9826e0 <__cxa_atexit@plt+0x976164> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3] │ │ │ │ - beq 9826dc <__cxa_atexit@plt+0x976160> │ │ │ │ - ldr r7, [pc, #96] @ 982714 <__cxa_atexit@plt+0x976198> │ │ │ │ + beq 9826ac <__cxa_atexit@plt+0x976130> │ │ │ │ + ldr r7, [pc, #96] @ 9826e4 <__cxa_atexit@plt+0x976168> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9826fc <__cxa_atexit@plt+0x976180> │ │ │ │ - ldr r7, [pc, #84] @ 982720 <__cxa_atexit@plt+0x9761a4> │ │ │ │ + bhi 9826cc <__cxa_atexit@plt+0x976150> │ │ │ │ + ldr r7, [pc, #84] @ 9826f0 <__cxa_atexit@plt+0x976174> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 98271c <__cxa_atexit@plt+0x9761a0> │ │ │ │ + ldr r7, [pc, #40] @ 9826ec <__cxa_atexit@plt+0x976170> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 982718 <__cxa_atexit@plt+0x97619c> │ │ │ │ + ldr r7, [pc, #20] @ 9826e8 <__cxa_atexit@plt+0x97616c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq r7, #228, 14 @ 0x3900000 │ │ │ │ - cmpeq r7, #8, 16 @ 0x80000 │ │ │ │ + cmpeq r7, #20, 16 @ 0x140000 │ │ │ │ + cmpeq r7, #56, 16 @ 0x380000 │ │ │ │ @ instruction: 0xfffffa28 │ │ │ │ - cmpeq r7, #196, 14 @ 0x3100000 │ │ │ │ + cmpeq r7, #244, 14 @ 0x3d00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #56] @ 982774 <__cxa_atexit@plt+0x9761f8> │ │ │ │ + ldr r7, [pc, #56] @ 982744 <__cxa_atexit@plt+0x9761c8> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3], #-20 @ 0xffffffec │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 982764 <__cxa_atexit@plt+0x9761e8> │ │ │ │ - ldr r7, [pc, #36] @ 982778 <__cxa_atexit@plt+0x9761fc> │ │ │ │ + bhi 982734 <__cxa_atexit@plt+0x9761b8> │ │ │ │ + ldr r7, [pc, #36] @ 982748 <__cxa_atexit@plt+0x9761cc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ mov r7, r8 │ │ │ │ str r8, [r5, #4] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ - ldr r7, [pc, #16] @ 98277c <__cxa_atexit@plt+0x976200> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ + ldr r7, [pc, #16] @ 98274c <__cxa_atexit@plt+0x9761d0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ @ instruction: 0xfffff9a0 │ │ │ │ - cmpeq r7, #128, 14 @ 0x2000000 │ │ │ │ + cmpeq r7, #176, 14 @ 0x2c00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9827b4 <__cxa_atexit@plt+0x976238> │ │ │ │ - ldr r2, [pc, #40] @ 9827cc <__cxa_atexit@plt+0x976250> │ │ │ │ + bcc 982784 <__cxa_atexit@plt+0x976208> │ │ │ │ + ldr r2, [pc, #40] @ 98279c <__cxa_atexit@plt+0x976220> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9827d0 <__cxa_atexit@plt+0x976254> │ │ │ │ + ldr r3, [pc, #20] @ 9827a0 <__cxa_atexit@plt+0x976224> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq lr, #124, 14 @ 0x1f00000 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq lr, #172, 14 @ 0x2b00000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 98280c <__cxa_atexit@plt+0x976290> │ │ │ │ - ldr r3, [pc, #40] @ 982824 <__cxa_atexit@plt+0x9762a8> │ │ │ │ + bcc 9827dc <__cxa_atexit@plt+0x976260> │ │ │ │ + ldr r3, [pc, #40] @ 9827f4 <__cxa_atexit@plt+0x976278> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 982828 <__cxa_atexit@plt+0x9762ac> │ │ │ │ + ldr r7, [pc, #20] @ 9827f8 <__cxa_atexit@plt+0x97627c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #64, 8 @ 0x40000000 │ │ │ │ - cmpeq r7, #236, 12 @ 0xec00000 │ │ │ │ + cmneq lr, #112, 8 @ 0x70000000 │ │ │ │ + cmpeq r7, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 982864 <__cxa_atexit@plt+0x9762e8> │ │ │ │ - ldr r3, [pc, #40] @ 98287c <__cxa_atexit@plt+0x976300> │ │ │ │ + bcc 982834 <__cxa_atexit@plt+0x9762b8> │ │ │ │ + ldr r3, [pc, #40] @ 98284c <__cxa_atexit@plt+0x9762d0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #10 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 982880 <__cxa_atexit@plt+0x976304> │ │ │ │ + ldr r7, [pc, #20] @ 982850 <__cxa_atexit@plt+0x9762d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #236, 6 @ 0xb0000003 │ │ │ │ - cmpeq r7, #152, 12 @ 0x9800000 │ │ │ │ + cmneq lr, #28, 8 @ 0x1c000000 │ │ │ │ + cmpeq r7, #200, 12 @ 0xc800000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9828bc <__cxa_atexit@plt+0x976340> │ │ │ │ - ldr r3, [pc, #40] @ 9828d4 <__cxa_atexit@plt+0x976358> │ │ │ │ + bcc 98288c <__cxa_atexit@plt+0x976310> │ │ │ │ + ldr r3, [pc, #40] @ 9828a4 <__cxa_atexit@plt+0x976328> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9828d8 <__cxa_atexit@plt+0x97635c> │ │ │ │ + ldr r7, [pc, #20] @ 9828a8 <__cxa_atexit@plt+0x97632c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #152, 6 @ 0x60000002 │ │ │ │ - cmpeq r7, #68, 12 @ 0x4400000 │ │ │ │ + cmneq lr, #200, 6 @ 0x20000003 │ │ │ │ + cmpeq r7, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 982914 <__cxa_atexit@plt+0x976398> │ │ │ │ - ldr r3, [pc, #40] @ 98292c <__cxa_atexit@plt+0x9763b0> │ │ │ │ + bcc 9828e4 <__cxa_atexit@plt+0x976368> │ │ │ │ + ldr r3, [pc, #40] @ 9828fc <__cxa_atexit@plt+0x976380> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5] │ │ │ │ stmib r7, {r3, r8, r9, sl} │ │ │ │ sub r7, r6, #9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 982930 <__cxa_atexit@plt+0x9763b4> │ │ │ │ + ldr r7, [pc, #20] @ 982900 <__cxa_atexit@plt+0x976384> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #68, 6 @ 0x10000001 │ │ │ │ - cmpeq r7, #240, 10 @ 0x3c000000 │ │ │ │ + cmneq lr, #116, 6 @ 0xd0000001 │ │ │ │ + cmpeq r7, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98296c <__cxa_atexit@plt+0x9763f0> │ │ │ │ - ldr r2, [pc, #36] @ 982974 <__cxa_atexit@plt+0x9763f8> │ │ │ │ + bhi 98293c <__cxa_atexit@plt+0x9763c0> │ │ │ │ + ldr r2, [pc, #36] @ 982944 <__cxa_atexit@plt+0x9763c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 982978 <__cxa_atexit@plt+0x9763fc> │ │ │ │ + ldr r5, [pc, #28] @ 982948 <__cxa_atexit@plt+0x9763cc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #184, 10 @ 0x2e000000 │ │ │ │ - cmneq lr, #96, 4 │ │ │ │ + cmneq lr, #232, 10 @ 0x3a000000 │ │ │ │ + cmneq lr, #144, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9829b4 <__cxa_atexit@plt+0x976438> │ │ │ │ - ldr r2, [pc, #36] @ 9829bc <__cxa_atexit@plt+0x976440> │ │ │ │ + bhi 982984 <__cxa_atexit@plt+0x976408> │ │ │ │ + ldr r2, [pc, #36] @ 98298c <__cxa_atexit@plt+0x976410> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 9829c0 <__cxa_atexit@plt+0x976444> │ │ │ │ + ldr r5, [pc, #28] @ 982990 <__cxa_atexit@plt+0x976414> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #112, 10 @ 0x1c000000 │ │ │ │ - cmneq lr, #24, 4 @ 0x80000001 │ │ │ │ - cmpeq r7, #108, 10 @ 0x1b000000 │ │ │ │ + cmneq lr, #160, 10 @ 0x28000000 │ │ │ │ + cmneq lr, #72, 4 @ 0x80000004 │ │ │ │ + cmpeq r7, #156, 10 @ 0x27000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 982a18 <__cxa_atexit@plt+0x97649c> │ │ │ │ - ldr r7, [pc, #64] @ 982a28 <__cxa_atexit@plt+0x9764ac> │ │ │ │ + bhi 9829e8 <__cxa_atexit@plt+0x97646c> │ │ │ │ + ldr r7, [pc, #64] @ 9829f8 <__cxa_atexit@plt+0x97647c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 982a0c <__cxa_atexit@plt+0x976490> │ │ │ │ - ldr r7, [pc, #44] @ 982a2c <__cxa_atexit@plt+0x9764b0> │ │ │ │ + beq 9829dc <__cxa_atexit@plt+0x976460> │ │ │ │ + ldr r7, [pc, #44] @ 9829fc <__cxa_atexit@plt+0x976480> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r8 │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 982a30 <__cxa_atexit@plt+0x9764b4> │ │ │ │ + ldr r7, [pc, #16] @ 982a00 <__cxa_atexit@plt+0x976484> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmpeq r7, #40, 10 @ 0xa000000 │ │ │ │ - cmpeq r7, #0, 10 │ │ │ │ + cmpeq r7, #88, 10 @ 0x16000000 │ │ │ │ + cmpeq r7, #48, 10 @ 0xc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 982a54 <__cxa_atexit@plt+0x9764d8> │ │ │ │ + ldr r3, [pc, #12] @ 982a24 <__cxa_atexit@plt+0x9764a8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b a94e88 <__cxa_atexit@plt+0xa8890c> │ │ │ │ + b a94e58 <__cxa_atexit@plt+0xa888dc> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #204, 8 @ 0xcc000000 │ │ │ │ + cmpeq r7, #252, 8 @ 0xfc000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982aac <__cxa_atexit@plt+0x976530> │ │ │ │ - ldr r3, [pc, #132] @ 982afc <__cxa_atexit@plt+0x976580> │ │ │ │ + bne 982a7c <__cxa_atexit@plt+0x976500> │ │ │ │ + ldr r3, [pc, #132] @ 982acc <__cxa_atexit@plt+0x976550> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982ae8 <__cxa_atexit@plt+0x97656c> │ │ │ │ + beq 982ab8 <__cxa_atexit@plt+0x97653c> │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #104] @ 982b00 <__cxa_atexit@plt+0x976584> │ │ │ │ + ldr r2, [pc, #104] @ 982ad0 <__cxa_atexit@plt+0x976554> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 982ae8 <__cxa_atexit@plt+0x97656c> │ │ │ │ - b 982b4c <__cxa_atexit@plt+0x9765d0> │ │ │ │ - ldr r3, [pc, #60] @ 982af0 <__cxa_atexit@plt+0x976574> │ │ │ │ + beq 982ab8 <__cxa_atexit@plt+0x97653c> │ │ │ │ + b 982b1c <__cxa_atexit@plt+0x9765a0> │ │ │ │ + ldr r3, [pc, #60] @ 982ac0 <__cxa_atexit@plt+0x976544> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982ae8 <__cxa_atexit@plt+0x97656c> │ │ │ │ - ldr r3, [pc, #40] @ 982af4 <__cxa_atexit@plt+0x976578> │ │ │ │ + beq 982ab8 <__cxa_atexit@plt+0x97653c> │ │ │ │ + ldr r3, [pc, #40] @ 982ac4 <__cxa_atexit@plt+0x976548> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 982af8 <__cxa_atexit@plt+0x97657c> │ │ │ │ + ldr r3, [pc, #24] @ 982ac8 <__cxa_atexit@plt+0x97654c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl fp │ │ │ │ - cmneq lr, #52, 8 @ 0x34000000 │ │ │ │ + cmneq lr, #100, 8 @ 0x64000000 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmpeq r7, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq r7, #80, 8 @ 0x50000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ - ldr r2, [pc, #28] @ 982b3c <__cxa_atexit@plt+0x9765c0> │ │ │ │ + ldr r2, [pc, #28] @ 982b0c <__cxa_atexit@plt+0x976590> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 982b34 <__cxa_atexit@plt+0x9765b8> │ │ │ │ - b 982b4c <__cxa_atexit@plt+0x9765d0> │ │ │ │ + beq 982b04 <__cxa_atexit@plt+0x976588> │ │ │ │ + b 982b1c <__cxa_atexit@plt+0x9765a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmpeq r7, #228, 6 @ 0x90000003 │ │ │ │ + cmpeq r7, #20, 8 @ 0x14000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982b78 <__cxa_atexit@plt+0x9765fc> │ │ │ │ - ldr r3, [pc, #64] @ 982ba0 <__cxa_atexit@plt+0x976624> │ │ │ │ + bne 982b48 <__cxa_atexit@plt+0x9765cc> │ │ │ │ + ldr r3, [pc, #64] @ 982b70 <__cxa_atexit@plt+0x9765f4> │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 982b94 <__cxa_atexit@plt+0x976618> │ │ │ │ - b 982bb0 <__cxa_atexit@plt+0x976634> │ │ │ │ - ldr r3, [pc, #28] @ 982b9c <__cxa_atexit@plt+0x976620> │ │ │ │ + beq 982b64 <__cxa_atexit@plt+0x9765e8> │ │ │ │ + b 982b80 <__cxa_atexit@plt+0x976604> │ │ │ │ + ldr r3, [pc, #28] @ 982b6c <__cxa_atexit@plt+0x9765f0> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982b94 <__cxa_atexit@plt+0x976618> │ │ │ │ - b 983460 <__cxa_atexit@plt+0x976ee4> │ │ │ │ + beq 982b64 <__cxa_atexit@plt+0x9765e8> │ │ │ │ + b 983430 <__cxa_atexit@plt+0x976eb4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r7, #128, 6 │ │ │ │ + cmpeq r7, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982bd8 <__cxa_atexit@plt+0x97665c> │ │ │ │ - ldr r3, [pc, #60] @ 982c00 <__cxa_atexit@plt+0x976684> │ │ │ │ + bne 982ba8 <__cxa_atexit@plt+0x97662c> │ │ │ │ + ldr r3, [pc, #60] @ 982bd0 <__cxa_atexit@plt+0x976654> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982bf4 <__cxa_atexit@plt+0x976678> │ │ │ │ - b 982c10 <__cxa_atexit@plt+0x976694> │ │ │ │ - ldr r3, [pc, #28] @ 982bfc <__cxa_atexit@plt+0x976680> │ │ │ │ + beq 982bc4 <__cxa_atexit@plt+0x976648> │ │ │ │ + b 982be0 <__cxa_atexit@plt+0x976664> │ │ │ │ + ldr r3, [pc, #28] @ 982bcc <__cxa_atexit@plt+0x976650> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982bf4 <__cxa_atexit@plt+0x976678> │ │ │ │ - b 983318 <__cxa_atexit@plt+0x976d9c> │ │ │ │ + beq 982bc4 <__cxa_atexit@plt+0x976648> │ │ │ │ + b 9832e8 <__cxa_atexit@plt+0x976d6c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r7, #32, 6 @ 0x80000000 │ │ │ │ + cmpeq r7, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982c40 <__cxa_atexit@plt+0x9766c4> │ │ │ │ + bne 982c10 <__cxa_atexit@plt+0x976694> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #60] @ 982c68 <__cxa_atexit@plt+0x9766ec> │ │ │ │ + ldr r2, [pc, #60] @ 982c38 <__cxa_atexit@plt+0x9766bc> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 982c5c <__cxa_atexit@plt+0x9766e0> │ │ │ │ - b 982c78 <__cxa_atexit@plt+0x9766fc> │ │ │ │ - ldr r3, [pc, #28] @ 982c64 <__cxa_atexit@plt+0x9766e8> │ │ │ │ + beq 982c2c <__cxa_atexit@plt+0x9766b0> │ │ │ │ + b 982c48 <__cxa_atexit@plt+0x9766cc> │ │ │ │ + ldr r3, [pc, #28] @ 982c34 <__cxa_atexit@plt+0x9766b8> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982c5c <__cxa_atexit@plt+0x9766e0> │ │ │ │ - b 9831d0 <__cxa_atexit@plt+0x976c54> │ │ │ │ + beq 982c2c <__cxa_atexit@plt+0x9766b0> │ │ │ │ + b 9831a0 <__cxa_atexit@plt+0x976c24> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r7, #184, 4 @ 0x8000000b │ │ │ │ + cmpeq r7, #232, 4 @ 0x8000000e │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982ca8 <__cxa_atexit@plt+0x97672c> │ │ │ │ + bne 982c78 <__cxa_atexit@plt+0x9766fc> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r2, [pc, #60] @ 982cd0 <__cxa_atexit@plt+0x976754> │ │ │ │ + ldr r2, [pc, #60] @ 982ca0 <__cxa_atexit@plt+0x976724> │ │ │ │ str r3, [r5] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 982cc4 <__cxa_atexit@plt+0x976748> │ │ │ │ - b 982ce0 <__cxa_atexit@plt+0x976764> │ │ │ │ - ldr r7, [pc, #28] @ 982ccc <__cxa_atexit@plt+0x976750> │ │ │ │ + beq 982c94 <__cxa_atexit@plt+0x976718> │ │ │ │ + b 982cb0 <__cxa_atexit@plt+0x976734> │ │ │ │ + ldr r7, [pc, #28] @ 982c9c <__cxa_atexit@plt+0x976720> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4]! │ │ │ │ ldr r7, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 982cc4 <__cxa_atexit@plt+0x976748> │ │ │ │ - b 983088 <__cxa_atexit@plt+0x976b0c> │ │ │ │ + beq 982c94 <__cxa_atexit@plt+0x976718> │ │ │ │ + b 983058 <__cxa_atexit@plt+0x976adc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r7, #80, 4 │ │ │ │ + cmpeq r7, #128, 4 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982d0c <__cxa_atexit@plt+0x976790> │ │ │ │ - ldr r3, [pc, #52] @ 982d30 <__cxa_atexit@plt+0x9767b4> │ │ │ │ + bne 982cdc <__cxa_atexit@plt+0x976760> │ │ │ │ + ldr r3, [pc, #52] @ 982d00 <__cxa_atexit@plt+0x976784> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8]! │ │ │ │ - beq 982d24 <__cxa_atexit@plt+0x9767a8> │ │ │ │ - b 982d40 <__cxa_atexit@plt+0x9767c4> │ │ │ │ - ldr r3, [pc, #24] @ 982d2c <__cxa_atexit@plt+0x9767b0> │ │ │ │ + beq 982cf4 <__cxa_atexit@plt+0x976778> │ │ │ │ + b 982d10 <__cxa_atexit@plt+0x976794> │ │ │ │ + ldr r3, [pc, #24] @ 982cfc <__cxa_atexit@plt+0x976780> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982d24 <__cxa_atexit@plt+0x9767a8> │ │ │ │ - b 982e88 <__cxa_atexit@plt+0x97690c> │ │ │ │ + beq 982cf4 <__cxa_atexit@plt+0x976778> │ │ │ │ + b 982e58 <__cxa_atexit@plt+0x9768dc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r7, #240, 2 @ 0x3c │ │ │ │ + cmpeq r7, #32, 4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 982d6c <__cxa_atexit@plt+0x9767f0> │ │ │ │ - ldr r3, [pc, #100] @ 982dbc <__cxa_atexit@plt+0x976840> │ │ │ │ + bne 982d3c <__cxa_atexit@plt+0x9767c0> │ │ │ │ + ldr r3, [pc, #100] @ 982d8c <__cxa_atexit@plt+0x976810> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 982da8 <__cxa_atexit@plt+0x97682c> │ │ │ │ - b 982dcc <__cxa_atexit@plt+0x976850> │ │ │ │ - ldr r7, [pc, #60] @ 982db0 <__cxa_atexit@plt+0x976834> │ │ │ │ + beq 982d78 <__cxa_atexit@plt+0x9767fc> │ │ │ │ + b 982d9c <__cxa_atexit@plt+0x976820> │ │ │ │ + ldr r7, [pc, #60] @ 982d80 <__cxa_atexit@plt+0x976804> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 982da8 <__cxa_atexit@plt+0x97682c> │ │ │ │ - ldr r3, [pc, #40] @ 982db4 <__cxa_atexit@plt+0x976838> │ │ │ │ + beq 982d78 <__cxa_atexit@plt+0x9767fc> │ │ │ │ + ldr r3, [pc, #40] @ 982d84 <__cxa_atexit@plt+0x976808> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 982db8 <__cxa_atexit@plt+0x97683c> │ │ │ │ + ldr r3, [pc, #24] @ 982d88 <__cxa_atexit@plt+0x97680c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r8 │ │ │ │ andeq r0, r0, r4, asr r8 │ │ │ │ - cmneq lr, #116, 2 │ │ │ │ + cmneq lr, #164, 2 @ 0x29 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq r7, #100, 2 │ │ │ │ + cmpeq r7, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 982e18 <__cxa_atexit@plt+0x97689c> │ │ │ │ + bne 982de8 <__cxa_atexit@plt+0x97686c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 982e5c <__cxa_atexit@plt+0x9768e0> │ │ │ │ - ldr r2, [pc, #128] @ 982e78 <__cxa_atexit@plt+0x9768fc> │ │ │ │ + bcc 982e2c <__cxa_atexit@plt+0x9768b0> │ │ │ │ + ldr r2, [pc, #128] @ 982e48 <__cxa_atexit@plt+0x9768cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 982e6c <__cxa_atexit@plt+0x9768f0> │ │ │ │ + ldr r7, [pc, #76] @ 982e3c <__cxa_atexit@plt+0x9768c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 982e54 <__cxa_atexit@plt+0x9768d8> │ │ │ │ - ldr r3, [pc, #56] @ 982e70 <__cxa_atexit@plt+0x9768f4> │ │ │ │ + beq 982e24 <__cxa_atexit@plt+0x9768a8> │ │ │ │ + ldr r3, [pc, #56] @ 982e40 <__cxa_atexit@plt+0x9768c4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 982e74 <__cxa_atexit@plt+0x9768f8> │ │ │ │ + ldr r3, [pc, #40] @ 982e44 <__cxa_atexit@plt+0x9768c8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r0, r0, r8, lsr #15 │ │ │ │ - cmneq lr, #200 @ 0xc8 │ │ │ │ - cmneq lr, #68, 28 @ 0x440 │ │ │ │ - cmpeq r7, #168 @ 0xa8 │ │ │ │ + cmneq lr, #248 @ 0xf8 │ │ │ │ + cmneq lr, #116, 28 @ 0x740 │ │ │ │ + cmpeq r7, #216 @ 0xd8 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #16 │ │ │ │ cmp r3, r2 │ │ │ │ - bcc 982f90 <__cxa_atexit@plt+0x976a14> │ │ │ │ + bcc 982f60 <__cxa_atexit@plt+0x9769e4> │ │ │ │ mov r3, r5 │ │ │ │ ldrd r8, [r7, #43] @ 0x2b │ │ │ │ ldr sl, [r3, #8]! │ │ │ │ eor r1, r9, #855638016 @ 0x33000000 │ │ │ │ ldr lr, [r3, #-4] │ │ │ │ eor r0, r8, #106 @ 0x6a │ │ │ │ orrs r0, r0, r1 │ │ │ │ - beq 982edc <__cxa_atexit@plt+0x976960> │ │ │ │ + beq 982eac <__cxa_atexit@plt+0x976930> │ │ │ │ eor r0, r8, #108 @ 0x6c │ │ │ │ orrs r0, r0, r1 │ │ │ │ - bne 982f10 <__cxa_atexit@plt+0x976994> │ │ │ │ - ldr r0, [pc, #236] @ 982fb8 <__cxa_atexit@plt+0x976a3c> │ │ │ │ - ldr r1, [pc, #236] @ 982fbc <__cxa_atexit@plt+0x976a40> │ │ │ │ + bne 982ee0 <__cxa_atexit@plt+0x976964> │ │ │ │ + ldr r0, [pc, #236] @ 982f88 <__cxa_atexit@plt+0x976a0c> │ │ │ │ + ldr r1, [pc, #236] @ 982f8c <__cxa_atexit@plt+0x976a10> │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - b 982ef0 <__cxa_atexit@plt+0x976974> │ │ │ │ - ldr r0, [pc, #204] @ 982fb0 <__cxa_atexit@plt+0x976a34> │ │ │ │ - ldr r1, [pc, #204] @ 982fb4 <__cxa_atexit@plt+0x976a38> │ │ │ │ + b 982ec0 <__cxa_atexit@plt+0x976944> │ │ │ │ + ldr r0, [pc, #204] @ 982f80 <__cxa_atexit@plt+0x976a04> │ │ │ │ + ldr r1, [pc, #204] @ 982f84 <__cxa_atexit@plt+0x976a08> │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r3, [r5, #24]! │ │ │ │ str r1, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ str sl, [r6, #12] │ │ │ │ str lr, [r6, #16] │ │ │ │ sub r7, r2, #10 │ │ │ │ mov r6, r2 │ │ │ │ bx r3 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #1 │ │ │ │ - bne 982f40 <__cxa_atexit@plt+0x9769c4> │ │ │ │ - ldr r5, [pc, #132] @ 982fac <__cxa_atexit@plt+0x976a30> │ │ │ │ + bne 982f10 <__cxa_atexit@plt+0x976994> │ │ │ │ + ldr r5, [pc, #132] @ 982f7c <__cxa_atexit@plt+0x976a00> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r5, pc, r5 │ │ │ │ tst r7, #3 │ │ │ │ str r5, [r3] │ │ │ │ - beq 982f7c <__cxa_atexit@plt+0x976a00> │ │ │ │ + beq 982f4c <__cxa_atexit@plt+0x9769d0> │ │ │ │ mov r5, r3 │ │ │ │ - b 982fcc <__cxa_atexit@plt+0x976a50> │ │ │ │ - ldr r7, [pc, #88] @ 982fa0 <__cxa_atexit@plt+0x976a24> │ │ │ │ + b 982f9c <__cxa_atexit@plt+0x976a20> │ │ │ │ + ldr r7, [pc, #88] @ 982f70 <__cxa_atexit@plt+0x9769f4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #16]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 982f88 <__cxa_atexit@plt+0x976a0c> │ │ │ │ - ldr r3, [pc, #68] @ 982fa4 <__cxa_atexit@plt+0x976a28> │ │ │ │ + beq 982f58 <__cxa_atexit@plt+0x9769dc> │ │ │ │ + ldr r3, [pc, #68] @ 982f74 <__cxa_atexit@plt+0x9769f8> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #52] @ 982fa8 <__cxa_atexit@plt+0x976a2c> │ │ │ │ + ldr r3, [pc, #52] @ 982f78 <__cxa_atexit@plt+0x9769fc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #16 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ andeq r0, r0, r0, lsl #13 │ │ │ │ - cmneq lr, #160, 30 @ 0x280 │ │ │ │ + cmneq lr, #208, 30 @ 0x340 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - cmpeq r7, #48 @ 0x30 │ │ │ │ - cmneq lr, #80, 26 @ 0x1400 │ │ │ │ - cmpeq r7, #76 @ 0x4c │ │ │ │ - cmneq lr, #104, 26 @ 0x1a00 │ │ │ │ - cmpeq r7, #100, 30 @ 0x190 │ │ │ │ + cmpeq r7, #96 @ 0x60 │ │ │ │ + cmneq lr, #128, 26 @ 0x2000 │ │ │ │ + cmpeq r7, #124 @ 0x7c │ │ │ │ + cmneq lr, #152, 26 @ 0x2600 │ │ │ │ + cmpeq r7, #148, 30 @ 0x250 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 983018 <__cxa_atexit@plt+0x976a9c> │ │ │ │ + bne 982fe8 <__cxa_atexit@plt+0x976a6c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 98305c <__cxa_atexit@plt+0x976ae0> │ │ │ │ - ldr r2, [pc, #128] @ 983078 <__cxa_atexit@plt+0x976afc> │ │ │ │ + bcc 98302c <__cxa_atexit@plt+0x976ab0> │ │ │ │ + ldr r2, [pc, #128] @ 983048 <__cxa_atexit@plt+0x976acc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 98306c <__cxa_atexit@plt+0x976af0> │ │ │ │ + ldr r7, [pc, #76] @ 98303c <__cxa_atexit@plt+0x976ac0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 983054 <__cxa_atexit@plt+0x976ad8> │ │ │ │ - ldr r3, [pc, #56] @ 983070 <__cxa_atexit@plt+0x976af4> │ │ │ │ + beq 983024 <__cxa_atexit@plt+0x976aa8> │ │ │ │ + ldr r3, [pc, #56] @ 983040 <__cxa_atexit@plt+0x976ac4> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 983074 <__cxa_atexit@plt+0x976af8> │ │ │ │ + ldr r3, [pc, #40] @ 983044 <__cxa_atexit@plt+0x976ac8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r0, r0, r8, lsr #11 │ │ │ │ - cmneq lr, #200, 28 @ 0xc80 │ │ │ │ - cmneq lr, #68, 24 @ 0x4400 │ │ │ │ - cmpeq r7, #168, 28 @ 0xa80 │ │ │ │ + cmneq lr, #248, 28 @ 0xf80 │ │ │ │ + cmneq lr, #116, 24 @ 0x7400 │ │ │ │ + cmpeq r7, #216, 28 @ 0xd80 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9830b4 <__cxa_atexit@plt+0x976b38> │ │ │ │ - ldr r3, [pc, #100] @ 983104 <__cxa_atexit@plt+0x976b88> │ │ │ │ + bne 983084 <__cxa_atexit@plt+0x976b08> │ │ │ │ + ldr r3, [pc, #100] @ 9830d4 <__cxa_atexit@plt+0x976b58> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9830f0 <__cxa_atexit@plt+0x976b74> │ │ │ │ - b 983114 <__cxa_atexit@plt+0x976b98> │ │ │ │ - ldr r7, [pc, #60] @ 9830f8 <__cxa_atexit@plt+0x976b7c> │ │ │ │ + beq 9830c0 <__cxa_atexit@plt+0x976b44> │ │ │ │ + b 9830e4 <__cxa_atexit@plt+0x976b68> │ │ │ │ + ldr r7, [pc, #60] @ 9830c8 <__cxa_atexit@plt+0x976b4c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9830f0 <__cxa_atexit@plt+0x976b74> │ │ │ │ - ldr r3, [pc, #40] @ 9830fc <__cxa_atexit@plt+0x976b80> │ │ │ │ + beq 9830c0 <__cxa_atexit@plt+0x976b44> │ │ │ │ + ldr r3, [pc, #40] @ 9830cc <__cxa_atexit@plt+0x976b50> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 983100 <__cxa_atexit@plt+0x976b84> │ │ │ │ + ldr r3, [pc, #24] @ 9830d0 <__cxa_atexit@plt+0x976b54> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ - cmneq lr, #44, 28 @ 0x2c0 │ │ │ │ + cmneq lr, #92, 28 @ 0x5c0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq r7, #28, 28 @ 0x1c0 │ │ │ │ + cmpeq r7, #76, 28 @ 0x4c0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 983160 <__cxa_atexit@plt+0x976be4> │ │ │ │ + bne 983130 <__cxa_atexit@plt+0x976bb4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9831a4 <__cxa_atexit@plt+0x976c28> │ │ │ │ - ldr r2, [pc, #128] @ 9831c0 <__cxa_atexit@plt+0x976c44> │ │ │ │ + bcc 983174 <__cxa_atexit@plt+0x976bf8> │ │ │ │ + ldr r2, [pc, #128] @ 983190 <__cxa_atexit@plt+0x976c14> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 9831b4 <__cxa_atexit@plt+0x976c38> │ │ │ │ + ldr r7, [pc, #76] @ 983184 <__cxa_atexit@plt+0x976c08> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 98319c <__cxa_atexit@plt+0x976c20> │ │ │ │ - ldr r3, [pc, #56] @ 9831b8 <__cxa_atexit@plt+0x976c3c> │ │ │ │ + beq 98316c <__cxa_atexit@plt+0x976bf0> │ │ │ │ + ldr r3, [pc, #56] @ 983188 <__cxa_atexit@plt+0x976c0c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 9831bc <__cxa_atexit@plt+0x976c40> │ │ │ │ + ldr r3, [pc, #40] @ 98318c <__cxa_atexit@plt+0x976c10> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, asr #8 │ │ │ │ andeq r0, r0, r0, ror #8 │ │ │ │ - cmneq lr, #128, 26 @ 0x2000 │ │ │ │ - cmneq lr, #252, 20 @ 0xfc000 │ │ │ │ - cmpeq r7, #96, 26 @ 0x1800 │ │ │ │ + cmneq lr, #176, 26 @ 0x2c00 │ │ │ │ + cmneq lr, #44, 22 @ 0xb000 │ │ │ │ + cmpeq r7, #144, 26 @ 0x2400 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 9831fc <__cxa_atexit@plt+0x976c80> │ │ │ │ - ldr r3, [pc, #100] @ 98324c <__cxa_atexit@plt+0x976cd0> │ │ │ │ + bne 9831cc <__cxa_atexit@plt+0x976c50> │ │ │ │ + ldr r3, [pc, #100] @ 98321c <__cxa_atexit@plt+0x976ca0> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 983238 <__cxa_atexit@plt+0x976cbc> │ │ │ │ - b 98325c <__cxa_atexit@plt+0x976ce0> │ │ │ │ - ldr r7, [pc, #60] @ 983240 <__cxa_atexit@plt+0x976cc4> │ │ │ │ + beq 983208 <__cxa_atexit@plt+0x976c8c> │ │ │ │ + b 98322c <__cxa_atexit@plt+0x976cb0> │ │ │ │ + ldr r7, [pc, #60] @ 983210 <__cxa_atexit@plt+0x976c94> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 983238 <__cxa_atexit@plt+0x976cbc> │ │ │ │ - ldr r3, [pc, #40] @ 983244 <__cxa_atexit@plt+0x976cc8> │ │ │ │ + beq 983208 <__cxa_atexit@plt+0x976c8c> │ │ │ │ + ldr r3, [pc, #40] @ 983214 <__cxa_atexit@plt+0x976c98> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 983248 <__cxa_atexit@plt+0x976ccc> │ │ │ │ + ldr r3, [pc, #24] @ 983218 <__cxa_atexit@plt+0x976c9c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #7 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ - cmneq lr, #228, 24 @ 0xe400 │ │ │ │ + cmneq lr, #20, 26 @ 0x500 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq r7, #212, 24 @ 0xd400 │ │ │ │ + cmpeq r7, #4, 26 @ 0x100 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9832a8 <__cxa_atexit@plt+0x976d2c> │ │ │ │ + bne 983278 <__cxa_atexit@plt+0x976cfc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9832ec <__cxa_atexit@plt+0x976d70> │ │ │ │ - ldr r2, [pc, #128] @ 983308 <__cxa_atexit@plt+0x976d8c> │ │ │ │ + bcc 9832bc <__cxa_atexit@plt+0x976d40> │ │ │ │ + ldr r2, [pc, #128] @ 9832d8 <__cxa_atexit@plt+0x976d5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 9832fc <__cxa_atexit@plt+0x976d80> │ │ │ │ + ldr r7, [pc, #76] @ 9832cc <__cxa_atexit@plt+0x976d50> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 9832e4 <__cxa_atexit@plt+0x976d68> │ │ │ │ - ldr r3, [pc, #56] @ 983300 <__cxa_atexit@plt+0x976d84> │ │ │ │ + beq 9832b4 <__cxa_atexit@plt+0x976d38> │ │ │ │ + ldr r3, [pc, #56] @ 9832d0 <__cxa_atexit@plt+0x976d54> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 983304 <__cxa_atexit@plt+0x976d88> │ │ │ │ + ldr r3, [pc, #40] @ 9832d4 <__cxa_atexit@plt+0x976d58> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ - cmneq lr, #56, 24 @ 0x3800 │ │ │ │ - cmneq lr, #180, 18 @ 0x2d0000 │ │ │ │ - cmpeq r7, #24, 24 @ 0x1800 │ │ │ │ + cmneq lr, #104, 24 @ 0x6800 │ │ │ │ + cmneq lr, #228, 18 @ 0x390000 │ │ │ │ + cmpeq r7, #72, 24 @ 0x4800 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 983344 <__cxa_atexit@plt+0x976dc8> │ │ │ │ - ldr r3, [pc, #100] @ 983394 <__cxa_atexit@plt+0x976e18> │ │ │ │ + bne 983314 <__cxa_atexit@plt+0x976d98> │ │ │ │ + ldr r3, [pc, #100] @ 983364 <__cxa_atexit@plt+0x976de8> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 983380 <__cxa_atexit@plt+0x976e04> │ │ │ │ - b 9833a4 <__cxa_atexit@plt+0x976e28> │ │ │ │ - ldr r7, [pc, #60] @ 983388 <__cxa_atexit@plt+0x976e0c> │ │ │ │ + beq 983350 <__cxa_atexit@plt+0x976dd4> │ │ │ │ + b 983374 <__cxa_atexit@plt+0x976df8> │ │ │ │ + ldr r7, [pc, #60] @ 983358 <__cxa_atexit@plt+0x976ddc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 983380 <__cxa_atexit@plt+0x976e04> │ │ │ │ - ldr r3, [pc, #40] @ 98338c <__cxa_atexit@plt+0x976e10> │ │ │ │ + beq 983350 <__cxa_atexit@plt+0x976dd4> │ │ │ │ + ldr r3, [pc, #40] @ 98335c <__cxa_atexit@plt+0x976de0> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 983390 <__cxa_atexit@plt+0x976e14> │ │ │ │ + ldr r3, [pc, #24] @ 983360 <__cxa_atexit@plt+0x976de4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ andeq r0, r0, ip, ror r2 │ │ │ │ - cmneq lr, #156, 22 @ 0x27000 │ │ │ │ + cmneq lr, #204, 22 @ 0x33000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq r7, #140, 22 @ 0x23000 │ │ │ │ + cmpeq r7, #188, 22 @ 0x2f000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9833f0 <__cxa_atexit@plt+0x976e74> │ │ │ │ + bne 9833c0 <__cxa_atexit@plt+0x976e44> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 983434 <__cxa_atexit@plt+0x976eb8> │ │ │ │ - ldr r2, [pc, #128] @ 983450 <__cxa_atexit@plt+0x976ed4> │ │ │ │ + bcc 983404 <__cxa_atexit@plt+0x976e88> │ │ │ │ + ldr r2, [pc, #128] @ 983420 <__cxa_atexit@plt+0x976ea4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ str r1, [r6, #12] │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #76] @ 983444 <__cxa_atexit@plt+0x976ec8> │ │ │ │ + ldr r7, [pc, #76] @ 983414 <__cxa_atexit@plt+0x976e98> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #4] │ │ │ │ tst r7, #3 │ │ │ │ - beq 98342c <__cxa_atexit@plt+0x976eb0> │ │ │ │ - ldr r3, [pc, #56] @ 983448 <__cxa_atexit@plt+0x976ecc> │ │ │ │ + beq 9833fc <__cxa_atexit@plt+0x976e80> │ │ │ │ + ldr r3, [pc, #56] @ 983418 <__cxa_atexit@plt+0x976e9c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 98344c <__cxa_atexit@plt+0x976ed0> │ │ │ │ + ldr r3, [pc, #40] @ 98341c <__cxa_atexit@plt+0x976ea0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0x000001b8 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmneq lr, #240, 20 @ 0xf0000 │ │ │ │ - cmneq lr, #108, 16 @ 0x6c0000 │ │ │ │ - cmpeq r7, #208, 20 @ 0xd0000 │ │ │ │ + cmneq lr, #32, 22 @ 0x8000 │ │ │ │ + cmneq lr, #156, 16 @ 0x9c0000 │ │ │ │ + cmpeq r7, #0, 22 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r7, [r7, #39] @ 0x27 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 98348c <__cxa_atexit@plt+0x976f10> │ │ │ │ - ldr r3, [pc, #100] @ 9834dc <__cxa_atexit@plt+0x976f60> │ │ │ │ + bne 98345c <__cxa_atexit@plt+0x976ee0> │ │ │ │ + ldr r3, [pc, #100] @ 9834ac <__cxa_atexit@plt+0x976f30> │ │ │ │ ldr r7, [r7, #23] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9834c8 <__cxa_atexit@plt+0x976f4c> │ │ │ │ - b 9834ec <__cxa_atexit@plt+0x976f70> │ │ │ │ - ldr r3, [pc, #60] @ 9834d0 <__cxa_atexit@plt+0x976f54> │ │ │ │ + beq 983498 <__cxa_atexit@plt+0x976f1c> │ │ │ │ + b 9834bc <__cxa_atexit@plt+0x976f40> │ │ │ │ + ldr r3, [pc, #60] @ 9834a0 <__cxa_atexit@plt+0x976f24> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9834c8 <__cxa_atexit@plt+0x976f4c> │ │ │ │ - ldr r3, [pc, #40] @ 9834d4 <__cxa_atexit@plt+0x976f58> │ │ │ │ + beq 983498 <__cxa_atexit@plt+0x976f1c> │ │ │ │ + ldr r3, [pc, #40] @ 9834a4 <__cxa_atexit@plt+0x976f28> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 9834d8 <__cxa_atexit@plt+0x976f5c> │ │ │ │ + ldr r3, [pc, #24] @ 9834a8 <__cxa_atexit@plt+0x976f2c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - cmneq lr, #84, 20 @ 0x54000 │ │ │ │ + cmneq lr, #132, 20 @ 0x84000 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmpeq r7, #68, 20 @ 0x44000 │ │ │ │ + cmpeq r7, #116, 20 @ 0x74000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ cmp r3, #2 │ │ │ │ - bne 983540 <__cxa_atexit@plt+0x976fc4> │ │ │ │ + bne 983510 <__cxa_atexit@plt+0x976f94> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 983584 <__cxa_atexit@plt+0x977008> │ │ │ │ - ldr r2, [pc, #136] @ 9835a0 <__cxa_atexit@plt+0x977024> │ │ │ │ + bcc 983554 <__cxa_atexit@plt+0x976fd8> │ │ │ │ + ldr r2, [pc, #136] @ 983570 <__cxa_atexit@plt+0x976ff4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r7, [r7, #1] │ │ │ │ - ldr r1, [pc, #124] @ 9835a4 <__cxa_atexit@plt+0x977028> │ │ │ │ + ldr r1, [pc, #124] @ 983574 <__cxa_atexit@plt+0x976ff8> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r6, #12] │ │ │ │ stmib r6, {r1, r7} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #76] @ 983594 <__cxa_atexit@plt+0x977018> │ │ │ │ + ldr r3, [pc, #76] @ 983564 <__cxa_atexit@plt+0x976fe8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98357c <__cxa_atexit@plt+0x977000> │ │ │ │ - ldr r3, [pc, #56] @ 983598 <__cxa_atexit@plt+0x97701c> │ │ │ │ + beq 98354c <__cxa_atexit@plt+0x976fd0> │ │ │ │ + ldr r3, [pc, #56] @ 983568 <__cxa_atexit@plt+0x976fec> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 98359c <__cxa_atexit@plt+0x977020> │ │ │ │ + ldr r3, [pc, #40] @ 98356c <__cxa_atexit@plt+0x976ff0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmneq lr, #160, 18 @ 0x280000 │ │ │ │ - cmneq lr, #252, 18 @ 0x3f0000 │ │ │ │ - cmneq lr, #16, 14 @ 0x400000 │ │ │ │ - cmpeq r7, #124, 18 @ 0x1f0000 │ │ │ │ + cmneq lr, #208, 18 @ 0x340000 │ │ │ │ + cmneq lr, #44, 20 @ 0x2c000 │ │ │ │ + cmneq lr, #64, 14 @ 0x1000000 │ │ │ │ + cmpeq r7, #172, 18 @ 0x2b0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 9835d8 <__cxa_atexit@plt+0x97705c> │ │ │ │ + ldr r3, [pc, #28] @ 9835a8 <__cxa_atexit@plt+0x97702c> │ │ │ │ mov r8, r7 │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 9835dc <__cxa_atexit@plt+0x977060> │ │ │ │ + ldr r3, [pc, #12] @ 9835ac <__cxa_atexit@plt+0x977030> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b a70b48 <__cxa_atexit@plt+0xa645cc> │ │ │ │ + b a70b18 <__cxa_atexit@plt+0xa6459c> │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ - cmneq lr, #68, 18 @ 0x110000 │ │ │ │ - cmpeq r7, #56, 18 @ 0xe0000 │ │ │ │ + cmneq lr, #116, 18 @ 0x1d0000 │ │ │ │ + cmpeq r7, #104, 18 @ 0x1a0000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #68] @ 983638 <__cxa_atexit@plt+0x9770bc> │ │ │ │ + ldr r3, [pc, #68] @ 983608 <__cxa_atexit@plt+0x97708c> │ │ │ │ mov r9, r8 │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 98362c <__cxa_atexit@plt+0x9770b0> │ │ │ │ - ldr r7, [pc, #44] @ 98363c <__cxa_atexit@plt+0x9770c0> │ │ │ │ + beq 9835fc <__cxa_atexit@plt+0x977080> │ │ │ │ + ldr r7, [pc, #44] @ 98360c <__cxa_atexit@plt+0x977090> │ │ │ │ mov sl, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - ldr r7, [pc, #32] @ 983640 <__cxa_atexit@plt+0x9770c4> │ │ │ │ + ldr r7, [pc, #32] @ 983610 <__cxa_atexit@plt+0x977094> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #1 │ │ │ │ mov r7, r9 │ │ │ │ - b a6c07c <__cxa_atexit@plt+0xa5fb00> │ │ │ │ + b a6c04c <__cxa_atexit@plt+0xa5fad0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - cmneq lr, #244, 16 @ 0xf40000 │ │ │ │ - cmpeq r7, #212, 16 @ 0xd40000 │ │ │ │ + cmneq lr, #36, 18 @ 0x90000 │ │ │ │ + cmpeq r7, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 983674 <__cxa_atexit@plt+0x9770f8> │ │ │ │ + ldr r3, [pc, #28] @ 983644 <__cxa_atexit@plt+0x9770c8> │ │ │ │ mov r9, r7 │ │ │ │ mov sl, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 983678 <__cxa_atexit@plt+0x9770fc> │ │ │ │ + ldr r3, [pc, #12] @ 983648 <__cxa_atexit@plt+0x9770cc> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b a6c07c <__cxa_atexit@plt+0xa5fb00> │ │ │ │ + b a6c04c <__cxa_atexit@plt+0xa5fad0> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq lr, #168, 16 @ 0xa80000 │ │ │ │ + cmneq lr, #216, 16 @ 0xd80000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 9836b4 <__cxa_atexit@plt+0x977138> │ │ │ │ + ldr r2, [pc, #40] @ 983684 <__cxa_atexit@plt+0x977108> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r2, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9836ac <__cxa_atexit@plt+0x977130> │ │ │ │ - b 9836c0 <__cxa_atexit@plt+0x977144> │ │ │ │ + beq 98367c <__cxa_atexit@plt+0x977100> │ │ │ │ + b 983690 <__cxa_atexit@plt+0x977114> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ and r2, r3, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - bne 983720 <__cxa_atexit@plt+0x9771a4> │ │ │ │ + bne 9836f0 <__cxa_atexit@plt+0x977174> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #28 │ │ │ │ cmp r1, r2 │ │ │ │ - bcc 983740 <__cxa_atexit@plt+0x9771c4> │ │ │ │ - ldr r1, [pc, #108] @ 983758 <__cxa_atexit@plt+0x9771dc> │ │ │ │ + bcc 983710 <__cxa_atexit@plt+0x977194> │ │ │ │ + ldr r1, [pc, #108] @ 983728 <__cxa_atexit@plt+0x9771ac> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r6, #4]! │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #92] @ 98375c <__cxa_atexit@plt+0x9771e0> │ │ │ │ + ldr lr, [pc, #92] @ 98372c <__cxa_atexit@plt+0x9771b0> │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r3, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r2, #9 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #44] @ 983754 <__cxa_atexit@plt+0x9771d8> │ │ │ │ + ldr r3, [pc, #44] @ 983724 <__cxa_atexit@plt+0x9771a8> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 983738 <__cxa_atexit@plt+0x9771bc> │ │ │ │ - b 983768 <__cxa_atexit@plt+0x9771ec> │ │ │ │ + beq 983708 <__cxa_atexit@plt+0x97718c> │ │ │ │ + b 983738 <__cxa_atexit@plt+0x9771bc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r7, #28 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ @ instruction: 0xfffff290 │ │ │ │ - cmneq lr, #72, 10 @ 0x12000000 │ │ │ │ + cmneq lr, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9837cc <__cxa_atexit@plt+0x977250> │ │ │ │ + bne 98379c <__cxa_atexit@plt+0x977220> │ │ │ │ add r3, r6, #28 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 9837f8 <__cxa_atexit@plt+0x97727c> │ │ │ │ - ldr r2, [pc, #136] @ 983814 <__cxa_atexit@plt+0x977298> │ │ │ │ + bcc 9837c8 <__cxa_atexit@plt+0x97724c> │ │ │ │ + ldr r2, [pc, #136] @ 9837e4 <__cxa_atexit@plt+0x977268> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #4]! │ │ │ │ - ldr r2, [pc, #124] @ 983818 <__cxa_atexit@plt+0x97729c> │ │ │ │ + ldr r2, [pc, #124] @ 9837e8 <__cxa_atexit@plt+0x97726c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r1, [r5, #-12] │ │ │ │ - ldr lr, [pc, #116] @ 98381c <__cxa_atexit@plt+0x9772a0> │ │ │ │ + ldr lr, [pc, #116] @ 9837ec <__cxa_atexit@plt+0x977270> │ │ │ │ add r2, r2, #1 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r7, [r6, #8] │ │ │ │ str r2, [r6, #16] │ │ │ │ str lr, [r6, #12] │ │ │ │ str r6, [r6, #20] │ │ │ │ str r1, [r6, #24] │ │ │ │ sub r7, r3, #9 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r2, r3 │ │ │ │ - bcc 983800 <__cxa_atexit@plt+0x977284> │ │ │ │ + bcc 9837d0 <__cxa_atexit@plt+0x977254> │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #40] @ 983810 <__cxa_atexit@plt+0x977294> │ │ │ │ + ldr r2, [pc, #40] @ 9837e0 <__cxa_atexit@plt+0x977264> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #28 │ │ │ │ - b 983804 <__cxa_atexit@plt+0x977288> │ │ │ │ + b 9837d4 <__cxa_atexit@plt+0x977258> │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq lr, #92, 8 @ 0x5c000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq lr, #140, 8 @ 0x8c000000 │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ - cmneq lr, #120, 14 @ 0x1e00000 │ │ │ │ - cmneq lr, #156, 8 @ 0x9c000000 │ │ │ │ - teqeq r3, #750780416 @ 0x2cc00000 │ │ │ │ + cmneq lr, #168, 14 @ 0x2a00000 │ │ │ │ + cmneq lr, #204, 8 @ 0xcc000000 │ │ │ │ + teqeq r3, #36700160 @ 0x2300000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, #851443712 @ 0x32c00000 │ │ │ │ + teqeq r3, #61865984 @ 0x3b00000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, #224, 10 @ 0x38000000 │ │ │ │ + teqeq r3, #80, 12 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r2, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, #248, 10 @ 0x3e000000 │ │ │ │ + teqeq r3, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r3, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, #17825792 @ 0x1100000 │ │ │ │ + teqeq r3, #135266304 @ 0x8100000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ - teqeq r3, #38797312 @ 0x2500000 │ │ │ │ + teqeq r3, #156237824 @ 0x9500000 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, r3 │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr r3, [pc, #12] @ 9838d0 <__cxa_atexit@plt+0x977354> │ │ │ │ + ldr r3, [pc, #12] @ 9838a0 <__cxa_atexit@plt+0x977324> │ │ │ │ mov r7, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - cmneq lr, #148, 16 @ 0x940000 │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + cmneq lr, #196, 16 @ 0xc40000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - b d0cdfc <__cxa_atexit@plt+0xd00880> │ │ │ │ + b d0cdcc <__cxa_atexit@plt+0xd00850> │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r8 │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98391c <__cxa_atexit@plt+0x9773a0> │ │ │ │ - ldr r2, [pc, #40] @ 983930 <__cxa_atexit@plt+0x9773b4> │ │ │ │ + bhi 9838ec <__cxa_atexit@plt+0x977370> │ │ │ │ + ldr r2, [pc, #40] @ 983900 <__cxa_atexit@plt+0x977384> │ │ │ │ mov r8, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12]! │ │ │ │ stmib r5, {r9, sl} │ │ │ │ mov r9, r3 │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ - ldr r7, [pc, #16] @ 983934 <__cxa_atexit@plt+0x9773b8> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ + ldr r7, [pc, #16] @ 983904 <__cxa_atexit@plt+0x977388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq r7, #48, 12 @ 0x3000000 │ │ │ │ + cmpeq r7, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 983960 <__cxa_atexit@plt+0x9773e4> │ │ │ │ + bne 983930 <__cxa_atexit@plt+0x9773b4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #12] @ 983974 <__cxa_atexit@plt+0x9773f8> │ │ │ │ + ldr r3, [pc, #12] @ 983944 <__cxa_atexit@plt+0x9773c8> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9839a0 <__cxa_atexit@plt+0x977424> │ │ │ │ + bne 983970 <__cxa_atexit@plt+0x9773f4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 9839c4 <__cxa_atexit@plt+0x977448> │ │ │ │ + ldr r3, [pc, #28] @ 983994 <__cxa_atexit@plt+0x977418> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9839bc <__cxa_atexit@plt+0x977440> │ │ │ │ - b 9839d0 <__cxa_atexit@plt+0x977454> │ │ │ │ + beq 98398c <__cxa_atexit@plt+0x977410> │ │ │ │ + b 9839a0 <__cxa_atexit@plt+0x977424> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r2, r3, #3 │ │ │ │ sub r0, r5, #8 │ │ │ │ sub lr, r5, #12 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 983a28 <__cxa_atexit@plt+0x9774ac> │ │ │ │ + beq 9839f8 <__cxa_atexit@plt+0x97747c> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 983a58 <__cxa_atexit@plt+0x9774dc> │ │ │ │ - ldr sl, [pc, #184] @ 983ab8 <__cxa_atexit@plt+0x97753c> │ │ │ │ + bne 983a28 <__cxa_atexit@plt+0x9774ac> │ │ │ │ + ldr sl, [pc, #184] @ 983a88 <__cxa_atexit@plt+0x97750c> │ │ │ │ ldrd r8, [r3, #25] │ │ │ │ ldr r2, [r3, #5] │ │ │ │ add sl, pc, sl │ │ │ │ cmp r1, #0 │ │ │ │ str sl, [r5, #-12] │ │ │ │ strd r8, [r0] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - beq 983a9c <__cxa_atexit@plt+0x977520> │ │ │ │ - ldr r2, [pc, #152] @ 983abc <__cxa_atexit@plt+0x977540> │ │ │ │ + beq 983a6c <__cxa_atexit@plt+0x9774f0> │ │ │ │ + ldr r2, [pc, #152] @ 983a8c <__cxa_atexit@plt+0x977510> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 983a84 <__cxa_atexit@plt+0x977508> │ │ │ │ - ldr sl, [pc, #128] @ 983ab0 <__cxa_atexit@plt+0x977534> │ │ │ │ + b 983a54 <__cxa_atexit@plt+0x9774d8> │ │ │ │ + ldr sl, [pc, #128] @ 983a80 <__cxa_atexit@plt+0x977504> │ │ │ │ ldrd r8, [r3, #14] │ │ │ │ ldr r2, [r3, #6] │ │ │ │ add sl, pc, sl │ │ │ │ cmp r1, #0 │ │ │ │ str sl, [r5, #-12] │ │ │ │ strd r8, [r0] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - beq 983a9c <__cxa_atexit@plt+0x977520> │ │ │ │ - ldr r2, [pc, #96] @ 983ab4 <__cxa_atexit@plt+0x977538> │ │ │ │ + beq 983a6c <__cxa_atexit@plt+0x9774f0> │ │ │ │ + ldr r2, [pc, #96] @ 983a84 <__cxa_atexit@plt+0x977508> │ │ │ │ add r2, pc, r2 │ │ │ │ - b 983a84 <__cxa_atexit@plt+0x977508> │ │ │ │ + b 983a54 <__cxa_atexit@plt+0x9774d8> │ │ │ │ add r9, r3, #7 │ │ │ │ - ldr sl, [pc, #68] @ 983aa8 <__cxa_atexit@plt+0x97752c> │ │ │ │ + ldr sl, [pc, #68] @ 983a78 <__cxa_atexit@plt+0x9774fc> │ │ │ │ ldm r9, {r2, r8, r9} │ │ │ │ add sl, pc, sl │ │ │ │ cmp r1, #0 │ │ │ │ str sl, [r5, #-12] │ │ │ │ strd r8, [r0] │ │ │ │ stm r5, {r2, r3} │ │ │ │ - beq 983a9c <__cxa_atexit@plt+0x977520> │ │ │ │ - ldr r2, [pc, #40] @ 983aac <__cxa_atexit@plt+0x977530> │ │ │ │ + beq 983a6c <__cxa_atexit@plt+0x9774f0> │ │ │ │ + ldr r2, [pc, #40] @ 983a7c <__cxa_atexit@plt+0x977500> │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #12] │ │ │ │ str r2, [r5, #16] │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ @@ -2481488,15 +2481476,15 @@ │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 983aec <__cxa_atexit@plt+0x977570> │ │ │ │ + ldr r3, [pc, #28] @ 983abc <__cxa_atexit@plt+0x977540> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ @@ -2481504,45 +2481492,45 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 983b48 <__cxa_atexit@plt+0x9775cc> │ │ │ │ - ldr r7, [pc, #84] @ 983b68 <__cxa_atexit@plt+0x9775ec> │ │ │ │ + bhi 983b18 <__cxa_atexit@plt+0x97759c> │ │ │ │ + ldr r7, [pc, #84] @ 983b38 <__cxa_atexit@plt+0x9775bc> │ │ │ │ str sl, [r5, #8] │ │ │ │ - ldr r3, [pc, #80] @ 983b6c <__cxa_atexit@plt+0x9775f0> │ │ │ │ + ldr r3, [pc, #80] @ 983b3c <__cxa_atexit@plt+0x9775c0> │ │ │ │ add r7, pc, r7 │ │ │ │ tst r9, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 983b3c <__cxa_atexit@plt+0x9775c0> │ │ │ │ + beq 983b0c <__cxa_atexit@plt+0x977590> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 983b70 <__cxa_atexit@plt+0x9775f4> │ │ │ │ - ldr r3, [pc, #32] @ 983b74 <__cxa_atexit@plt+0x9775f8> │ │ │ │ + ldr r7, [pc, #32] @ 983b40 <__cxa_atexit@plt+0x9775c4> │ │ │ │ + ldr r3, [pc, #32] @ 983b44 <__cxa_atexit@plt+0x9775c8> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - cmneq lr, #56, 12 @ 0x3800000 │ │ │ │ - cmpeq r7, #8, 8 @ 0x8000000 │ │ │ │ - cmneq lr, #0, 12 │ │ │ │ + cmneq lr, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq r7, #56, 8 @ 0x38000000 │ │ │ │ + cmneq lr, #48, 12 @ 0x3000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 983ba4 <__cxa_atexit@plt+0x977628> │ │ │ │ + ldr r3, [pc, #28] @ 983b74 <__cxa_atexit@plt+0x9775f8> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ @@ -2481550,45 +2481538,45 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 983c00 <__cxa_atexit@plt+0x977684> │ │ │ │ - ldr r7, [pc, #84] @ 983c20 <__cxa_atexit@plt+0x9776a4> │ │ │ │ + bhi 983bd0 <__cxa_atexit@plt+0x977654> │ │ │ │ + ldr r7, [pc, #84] @ 983bf0 <__cxa_atexit@plt+0x977674> │ │ │ │ str sl, [r5, #8] │ │ │ │ - ldr r3, [pc, #80] @ 983c24 <__cxa_atexit@plt+0x9776a8> │ │ │ │ + ldr r3, [pc, #80] @ 983bf4 <__cxa_atexit@plt+0x977678> │ │ │ │ add r7, pc, r7 │ │ │ │ tst r9, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 983bf4 <__cxa_atexit@plt+0x977678> │ │ │ │ + beq 983bc4 <__cxa_atexit@plt+0x977648> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 983c28 <__cxa_atexit@plt+0x9776ac> │ │ │ │ - ldr r3, [pc, #32] @ 983c2c <__cxa_atexit@plt+0x9776b0> │ │ │ │ + ldr r7, [pc, #32] @ 983bf8 <__cxa_atexit@plt+0x97767c> │ │ │ │ + ldr r3, [pc, #32] @ 983bfc <__cxa_atexit@plt+0x977680> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r1 │ │ │ │ - cmneq lr, #128, 10 @ 0x20000000 │ │ │ │ - cmpeq r7, #80, 6 @ 0x40000001 │ │ │ │ - cmneq lr, #72, 10 @ 0x12000000 │ │ │ │ + cmneq lr, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq r7, #128, 6 │ │ │ │ + cmneq lr, #120, 10 @ 0x1e000000 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 983c5c <__cxa_atexit@plt+0x9776e0> │ │ │ │ + ldr r3, [pc, #28] @ 983c2c <__cxa_atexit@plt+0x9776b0> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ sub lr, r5, #4 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ stm lr, {r1, r2, r7} │ │ │ │ @@ -2481596,524 +2481584,524 @@ │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 983cb8 <__cxa_atexit@plt+0x97773c> │ │ │ │ - ldr r7, [pc, #84] @ 983cd8 <__cxa_atexit@plt+0x97775c> │ │ │ │ + bhi 983c88 <__cxa_atexit@plt+0x97770c> │ │ │ │ + ldr r7, [pc, #84] @ 983ca8 <__cxa_atexit@plt+0x97772c> │ │ │ │ str sl, [r5, #8] │ │ │ │ - ldr r3, [pc, #80] @ 983cdc <__cxa_atexit@plt+0x977760> │ │ │ │ + ldr r3, [pc, #80] @ 983cac <__cxa_atexit@plt+0x977730> │ │ │ │ add r7, pc, r7 │ │ │ │ tst r9, #3 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 983cac <__cxa_atexit@plt+0x977730> │ │ │ │ + beq 983c7c <__cxa_atexit@plt+0x977700> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 983ce0 <__cxa_atexit@plt+0x977764> │ │ │ │ - ldr r3, [pc, #32] @ 983ce4 <__cxa_atexit@plt+0x977768> │ │ │ │ + ldr r7, [pc, #32] @ 983cb0 <__cxa_atexit@plt+0x977734> │ │ │ │ + ldr r3, [pc, #32] @ 983cb4 <__cxa_atexit@plt+0x977738> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ - cmneq lr, #200, 8 @ 0xc8000000 │ │ │ │ - cmpeq r7, #152, 4 @ 0x80000009 │ │ │ │ - cmneq lr, #144, 8 @ 0x90000000 │ │ │ │ + cmneq lr, #248, 8 @ 0xf8000000 │ │ │ │ + cmpeq r7, #200, 4 @ 0x8000000c │ │ │ │ + cmneq lr, #192, 8 @ 0xc0000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 983d2c <__cxa_atexit@plt+0x9777b0> │ │ │ │ - ldr r7, [pc, #52] @ 983d3c <__cxa_atexit@plt+0x9777c0> │ │ │ │ + bhi 983cfc <__cxa_atexit@plt+0x977780> │ │ │ │ + ldr r7, [pc, #52] @ 983d0c <__cxa_atexit@plt+0x977790> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - beq 983d20 <__cxa_atexit@plt+0x9777a4> │ │ │ │ + beq 983cf0 <__cxa_atexit@plt+0x977774> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 983d40 <__cxa_atexit@plt+0x9777c4> │ │ │ │ + ldr r7, [pc, #12] @ 983d10 <__cxa_atexit@plt+0x977794> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r7, #40, 4 @ 0x80000002 │ │ │ │ + cmpeq r7, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #688] @ 984004 <__cxa_atexit@plt+0x977a88> │ │ │ │ - ldr r2, [pc, #688] @ 984008 <__cxa_atexit@plt+0x977a8c> │ │ │ │ - ldr lr, [pc, #688] @ 98400c <__cxa_atexit@plt+0x977a90> │ │ │ │ + ldr r3, [pc, #688] @ 983fd4 <__cxa_atexit@plt+0x977a58> │ │ │ │ + ldr r2, [pc, #688] @ 983fd8 <__cxa_atexit@plt+0x977a5c> │ │ │ │ + ldr lr, [pc, #688] @ 983fdc <__cxa_atexit@plt+0x977a60> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r0, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 983dd0 <__cxa_atexit@plt+0x977854> │ │ │ │ + beq 983da0 <__cxa_atexit@plt+0x977824> │ │ │ │ cmp r0, #3 │ │ │ │ - bne 983e60 <__cxa_atexit@plt+0x9778e4> │ │ │ │ + bne 983e30 <__cxa_atexit@plt+0x9778b4> │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ cmp r0, #4 │ │ │ │ - bne 983e0c <__cxa_atexit@plt+0x977890> │ │ │ │ + bne 983ddc <__cxa_atexit@plt+0x977860> │ │ │ │ add r7, r7, #5 │ │ │ │ str lr, [r5] │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ str r0, [r5, #12] │ │ │ │ sub r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ str r1, [r5, #8] │ │ │ │ - bhi 983f90 <__cxa_atexit@plt+0x977a14> │ │ │ │ + bhi 983f60 <__cxa_atexit@plt+0x9779e4> │ │ │ │ str r2, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - bne 983d64 <__cxa_atexit@plt+0x9777e8> │ │ │ │ - b 983e04 <__cxa_atexit@plt+0x977888> │ │ │ │ + bne 983d34 <__cxa_atexit@plt+0x9777b8> │ │ │ │ + b 983dd4 <__cxa_atexit@plt+0x977858> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r3, [r5] │ │ │ │ str r0, [r5, #12] │ │ │ │ sub r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 983f90 <__cxa_atexit@plt+0x977a14> │ │ │ │ + bhi 983f60 <__cxa_atexit@plt+0x9779e4> │ │ │ │ str r2, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - bne 983d64 <__cxa_atexit@plt+0x9777e8> │ │ │ │ + bne 983d34 <__cxa_atexit@plt+0x9777b8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ sub r3, r0, #3 │ │ │ │ cmp r3, #4 │ │ │ │ - bhi 983f04 <__cxa_atexit@plt+0x977988> │ │ │ │ + bhi 983ed4 <__cxa_atexit@plt+0x977958> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r3, [r2, r3, lsl #2] │ │ │ │ add pc, r2, r3 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ strheq r0, [r0], -r0 @ │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r2, [r7, #9] │ │ │ │ - ldr r1, [pc, #476] @ 984024 <__cxa_atexit@plt+0x977aa8> │ │ │ │ + ldr r1, [pc, #476] @ 983ff4 <__cxa_atexit@plt+0x977a78> │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r9, r3 │ │ │ │ - b d0cdfc <__cxa_atexit@plt+0xd00880> │ │ │ │ + b d0cdcc <__cxa_atexit@plt+0xd00850> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 983fd0 <__cxa_atexit@plt+0x977a54> │ │ │ │ - ldr r3, [pc, #452] @ 98403c <__cxa_atexit@plt+0x977ac0> │ │ │ │ + bhi 983fa0 <__cxa_atexit@plt+0x977a24> │ │ │ │ + ldr r3, [pc, #452] @ 98400c <__cxa_atexit@plt+0x977a90> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ add r5, r5, #16 │ │ │ │ - b 983f84 <__cxa_atexit@plt+0x977a08> │ │ │ │ - ldr r3, [pc, #404] @ 984028 <__cxa_atexit@plt+0x977aac> │ │ │ │ + b 983f54 <__cxa_atexit@plt+0x9779d8> │ │ │ │ + ldr r3, [pc, #404] @ 983ff8 <__cxa_atexit@plt+0x977a7c> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ str r2, [r5, #12] │ │ │ │ - bhi 983fe8 <__cxa_atexit@plt+0x977a6c> │ │ │ │ - ldr r3, [pc, #372] @ 98402c <__cxa_atexit@plt+0x977ab0> │ │ │ │ + bhi 983fb8 <__cxa_atexit@plt+0x977a3c> │ │ │ │ + ldr r3, [pc, #372] @ 983ffc <__cxa_atexit@plt+0x977a80> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - beq 983e04 <__cxa_atexit@plt+0x977888> │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + beq 983dd4 <__cxa_atexit@plt+0x977858> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 983ff4 <__cxa_atexit@plt+0x977a78> │ │ │ │ - ldr r3, [pc, #328] @ 984034 <__cxa_atexit@plt+0x977ab8> │ │ │ │ + bhi 983fc4 <__cxa_atexit@plt+0x977a48> │ │ │ │ + ldr r3, [pc, #328] @ 984004 <__cxa_atexit@plt+0x977a88> │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str sl, [r5, #12] │ │ │ │ str r3, [r5] │ │ │ │ - beq 983e04 <__cxa_atexit@plt+0x977888> │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + beq 983dd4 <__cxa_atexit@plt+0x977858> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 983fb0 <__cxa_atexit@plt+0x977a34> │ │ │ │ + bhi 983f80 <__cxa_atexit@plt+0x977a04> │ │ │ │ add r2, r5, #8 │ │ │ │ - ldr r5, [pc, #248] @ 984018 <__cxa_atexit@plt+0x977a9c> │ │ │ │ - ldr r1, [pc, #248] @ 98401c <__cxa_atexit@plt+0x977aa0> │ │ │ │ + ldr r5, [pc, #248] @ 983fe8 <__cxa_atexit@plt+0x977a6c> │ │ │ │ + ldr r1, [pc, #248] @ 983fec <__cxa_atexit@plt+0x977a70> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ ands r0, r7, #3 │ │ │ │ sub lr, r2, #4 │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ - beq 983f74 <__cxa_atexit@plt+0x9779f8> │ │ │ │ + beq 983f44 <__cxa_atexit@plt+0x9779c8> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 983f80 <__cxa_atexit@plt+0x977a04> │ │ │ │ + bne 983f50 <__cxa_atexit@plt+0x9779d4> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r9, [r2] │ │ │ │ str r0, [r2, #4] │ │ │ │ sub r0, r2, #12 │ │ │ │ str r1, [r2, #-4] │ │ │ │ sub r3, r3, #12 │ │ │ │ mov r2, r0 │ │ │ │ cmp fp, r3 │ │ │ │ - bls 983f28 <__cxa_atexit@plt+0x9779ac> │ │ │ │ + bls 983ef8 <__cxa_atexit@plt+0x97797c> │ │ │ │ mov r3, r7 │ │ │ │ add r5, r0, #8 │ │ │ │ - b 983fb8 <__cxa_atexit@plt+0x977a3c> │ │ │ │ + b 983f88 <__cxa_atexit@plt+0x977a0c> │ │ │ │ sub r5, r2, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ add r5, r2, #8 │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #124] @ 984014 <__cxa_atexit@plt+0x977a98> │ │ │ │ + ldr r3, [pc, #124] @ 983fe4 <__cxa_atexit@plt+0x977a68> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #96] @ 984020 <__cxa_atexit@plt+0x977aa4> │ │ │ │ + ldr r7, [pc, #96] @ 983ff0 <__cxa_atexit@plt+0x977a74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 984010 <__cxa_atexit@plt+0x977a94> │ │ │ │ + ldr r7, [pc, #56] @ 983fe0 <__cxa_atexit@plt+0x977a64> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r8 │ │ │ │ - b 983fc4 <__cxa_atexit@plt+0x977a48> │ │ │ │ - ldr r3, [pc, #64] @ 984030 <__cxa_atexit@plt+0x977ab4> │ │ │ │ + b 983f94 <__cxa_atexit@plt+0x977a18> │ │ │ │ + ldr r3, [pc, #64] @ 984000 <__cxa_atexit@plt+0x977a84> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 983f98 <__cxa_atexit@plt+0x977a1c> │ │ │ │ - ldr r3, [pc, #60] @ 984038 <__cxa_atexit@plt+0x977abc> │ │ │ │ + b 983f68 <__cxa_atexit@plt+0x9779ec> │ │ │ │ + ldr r3, [pc, #60] @ 984008 <__cxa_atexit@plt+0x977a8c> │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 983f98 <__cxa_atexit@plt+0x977a1c> │ │ │ │ + b 983f68 <__cxa_atexit@plt+0x9779ec> │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ @ instruction: 0xffffffe8 │ │ │ │ andeq r0, r0, ip, lsl r3 │ │ │ │ - cmpeq r7, #124, 30 @ 0x1f0 │ │ │ │ - cmpeq r7, #200, 30 @ 0x320 │ │ │ │ + cmpeq r7, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq r7, #248, 30 @ 0x3e0 │ │ │ │ andeq r1, r0, ip, lsl #12 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - cmpeq r7, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq r7, #220, 30 @ 0x370 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #3 │ │ │ │ andeq r0, r0, r0, asr r5 │ │ │ │ - cmpeq r7, #116, 30 @ 0x1d0 │ │ │ │ + cmpeq r7, #164, 30 @ 0x290 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - cmpeq r7, #100, 30 @ 0x190 │ │ │ │ + cmpeq r7, #148, 30 @ 0x250 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 984078 <__cxa_atexit@plt+0x977afc> │ │ │ │ + ldr r2, [pc, #40] @ 984048 <__cxa_atexit@plt+0x977acc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 984070 <__cxa_atexit@plt+0x977af4> │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + beq 984040 <__cxa_atexit@plt+0x977ac4> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #80] @ 9840e0 <__cxa_atexit@plt+0x977b64> │ │ │ │ + ldr r7, [pc, #80] @ 9840b0 <__cxa_atexit@plt+0x977b34> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9840d0 <__cxa_atexit@plt+0x977b54> │ │ │ │ - ldr r7, [pc, #56] @ 9840e4 <__cxa_atexit@plt+0x977b68> │ │ │ │ + bhi 9840a0 <__cxa_atexit@plt+0x977b24> │ │ │ │ + ldr r7, [pc, #56] @ 9840b4 <__cxa_atexit@plt+0x977b38> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - beq 9840c4 <__cxa_atexit@plt+0x977b48> │ │ │ │ + beq 984094 <__cxa_atexit@plt+0x977b18> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 9840e8 <__cxa_atexit@plt+0x977b6c> │ │ │ │ + ldr r7, [pc, #16] @ 9840b8 <__cxa_atexit@plt+0x977b3c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffc98 │ │ │ │ - cmpeq r7, #132, 28 @ 0x840 │ │ │ │ + cmpeq r7, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 984124 <__cxa_atexit@plt+0x977ba8> │ │ │ │ + ldr r2, [pc, #40] @ 9840f4 <__cxa_atexit@plt+0x977b78> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 98411c <__cxa_atexit@plt+0x977ba0> │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + beq 9840ec <__cxa_atexit@plt+0x977b70> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 98415c <__cxa_atexit@plt+0x977be0> │ │ │ │ + ldr r2, [pc, #36] @ 98412c <__cxa_atexit@plt+0x977bb0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 984154 <__cxa_atexit@plt+0x977bd8> │ │ │ │ - b 984168 <__cxa_atexit@plt+0x977bec> │ │ │ │ + beq 984124 <__cxa_atexit@plt+0x977ba8> │ │ │ │ + b 984138 <__cxa_atexit@plt+0x977bbc> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r1, r7, #3 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ sub r2, r3, #20 │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr sl, [r3, #12] │ │ │ │ cmp r1, #2 │ │ │ │ - beq 9841cc <__cxa_atexit@plt+0x977c50> │ │ │ │ + beq 98419c <__cxa_atexit@plt+0x977c20> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 984208 <__cxa_atexit@plt+0x977c8c> │ │ │ │ - ldr r1, [pc, #220] @ 984274 <__cxa_atexit@plt+0x977cf8> │ │ │ │ + bne 9841d8 <__cxa_atexit@plt+0x977c5c> │ │ │ │ + ldr r1, [pc, #220] @ 984244 <__cxa_atexit@plt+0x977cc8> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ cmp fp, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ - bhi 984250 <__cxa_atexit@plt+0x977cd4> │ │ │ │ - ldr r7, [pc, #196] @ 984278 <__cxa_atexit@plt+0x977cfc> │ │ │ │ + bhi 984220 <__cxa_atexit@plt+0x977ca4> │ │ │ │ + ldr r7, [pc, #196] @ 984248 <__cxa_atexit@plt+0x977ccc> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 984244 <__cxa_atexit@plt+0x977cc8> │ │ │ │ + beq 984214 <__cxa_atexit@plt+0x977c98> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ - ldr r1, [pc, #152] @ 98426c <__cxa_atexit@plt+0x977cf0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ + ldr r1, [pc, #152] @ 98423c <__cxa_atexit@plt+0x977cc0> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ cmp fp, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ - bhi 984250 <__cxa_atexit@plt+0x977cd4> │ │ │ │ - ldr r7, [pc, #128] @ 984270 <__cxa_atexit@plt+0x977cf4> │ │ │ │ + bhi 984220 <__cxa_atexit@plt+0x977ca4> │ │ │ │ + ldr r7, [pc, #128] @ 984240 <__cxa_atexit@plt+0x977cc4> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 984244 <__cxa_atexit@plt+0x977cc8> │ │ │ │ + beq 984214 <__cxa_atexit@plt+0x977c98> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ - ldr r1, [pc, #84] @ 984264 <__cxa_atexit@plt+0x977ce8> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ + ldr r1, [pc, #84] @ 984234 <__cxa_atexit@plt+0x977cb8> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ cmp fp, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r7, [r5, #16] │ │ │ │ - bhi 984250 <__cxa_atexit@plt+0x977cd4> │ │ │ │ - ldr r7, [pc, #60] @ 984268 <__cxa_atexit@plt+0x977cec> │ │ │ │ + bhi 984220 <__cxa_atexit@plt+0x977ca4> │ │ │ │ + ldr r7, [pc, #60] @ 984238 <__cxa_atexit@plt+0x977cbc> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 984244 <__cxa_atexit@plt+0x977cc8> │ │ │ │ + beq 984214 <__cxa_atexit@plt+0x977c98> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 98427c <__cxa_atexit@plt+0x977d00> │ │ │ │ + ldr r7, [pc, #36] @ 98424c <__cxa_atexit@plt+0x977cd0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb18 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffffb90 │ │ │ │ - cmpeq r7, #0, 26 │ │ │ │ + cmpeq r7, #48, 26 @ 0xc00 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 9842b8 <__cxa_atexit@plt+0x977d3c> │ │ │ │ + ldr r2, [pc, #40] @ 984288 <__cxa_atexit@plt+0x977d0c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 9842b0 <__cxa_atexit@plt+0x977d34> │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + beq 984280 <__cxa_atexit@plt+0x977d04> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffab0 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 9842f4 <__cxa_atexit@plt+0x977d78> │ │ │ │ + ldr r2, [pc, #40] @ 9842c4 <__cxa_atexit@plt+0x977d48> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 9842ec <__cxa_atexit@plt+0x977d70> │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + beq 9842bc <__cxa_atexit@plt+0x977d40> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa74 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 984330 <__cxa_atexit@plt+0x977db4> │ │ │ │ + ldr r2, [pc, #40] @ 984300 <__cxa_atexit@plt+0x977d84> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 984328 <__cxa_atexit@plt+0x977dac> │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + beq 9842f8 <__cxa_atexit@plt+0x977d7c> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 98436c <__cxa_atexit@plt+0x977df0> │ │ │ │ + ldr r2, [pc, #40] @ 98433c <__cxa_atexit@plt+0x977dc0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 984364 <__cxa_atexit@plt+0x977de8> │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + beq 984334 <__cxa_atexit@plt+0x977db8> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9fc │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9843a0 <__cxa_atexit@plt+0x977e24> │ │ │ │ + bhi 984370 <__cxa_atexit@plt+0x977df4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 9843a8 <__cxa_atexit@plt+0x977e2c> │ │ │ │ + ldr r2, [pc, #20] @ 984378 <__cxa_atexit@plt+0x977dfc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d0cdfc <__cxa_atexit@plt+0xd00880> │ │ │ │ + b d0cdcc <__cxa_atexit@plt+0xd00850> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #116, 22 @ 0x1d000 │ │ │ │ + cmneq lr, #164, 22 @ 0x29000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9843f0 <__cxa_atexit@plt+0x977e74> │ │ │ │ - ldr r7, [pc, #52] @ 984400 <__cxa_atexit@plt+0x977e84> │ │ │ │ + bhi 9843c0 <__cxa_atexit@plt+0x977e44> │ │ │ │ + ldr r7, [pc, #52] @ 9843d0 <__cxa_atexit@plt+0x977e54> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - beq 9843e4 <__cxa_atexit@plt+0x977e68> │ │ │ │ + beq 9843b4 <__cxa_atexit@plt+0x977e38> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 984404 <__cxa_atexit@plt+0x977e88> │ │ │ │ + ldr r7, [pc, #12] @ 9843d4 <__cxa_atexit@plt+0x977e58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r7, #104, 22 @ 0x1a000 │ │ │ │ + cmpeq r7, #152, 22 @ 0x26000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r1, [pc, #1372] @ 984974 <__cxa_atexit@plt+0x9783f8> │ │ │ │ - ldr ip, [pc, #1372] @ 984978 <__cxa_atexit@plt+0x9783fc> │ │ │ │ - ldr lr, [pc, #1372] @ 98497c <__cxa_atexit@plt+0x978400> │ │ │ │ + ldr r1, [pc, #1372] @ 984944 <__cxa_atexit@plt+0x9783c8> │ │ │ │ + ldr ip, [pc, #1372] @ 984948 <__cxa_atexit@plt+0x9783cc> │ │ │ │ + ldr lr, [pc, #1372] @ 98494c <__cxa_atexit@plt+0x9783d0> │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ add lr, pc, lr │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ - b 98444c <__cxa_atexit@plt+0x977ed0> │ │ │ │ + b 98441c <__cxa_atexit@plt+0x977ea0> │ │ │ │ mov r3, #1 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ str r1, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ - beq 984648 <__cxa_atexit@plt+0x9780cc> │ │ │ │ + beq 984618 <__cxa_atexit@plt+0x97809c> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - bne 9844fc <__cxa_atexit@plt+0x977f80> │ │ │ │ + bne 9844cc <__cxa_atexit@plt+0x977f50> │ │ │ │ bic r0, r7, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ sub r8, r0, #3 │ │ │ │ cmp r8, #14 │ │ │ │ - bhi 984724 <__cxa_atexit@plt+0x9781a8> │ │ │ │ + bhi 9846f4 <__cxa_atexit@plt+0x978178> │ │ │ │ add r0, pc, #8 │ │ │ │ ldr r2, [r0, r8, lsl #2] │ │ │ │ mov r3, #5 │ │ │ │ add pc, r0, r2 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ @@ -2482127,2125 +2482115,2125 @@ │ │ │ │ @ instruction: 0xffffffb8 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ - ldr r2, [pc, #1236] @ 9849a0 <__cxa_atexit@plt+0x978424> │ │ │ │ + ldr r2, [pc, #1236] @ 984970 <__cxa_atexit@plt+0x9783f4> │ │ │ │ str r0, [r5, #12] │ │ │ │ sub r0, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp fp, r0 │ │ │ │ str r2, [r5] │ │ │ │ - bhi 9848e8 <__cxa_atexit@plt+0x97836c> │ │ │ │ + bhi 9848b8 <__cxa_atexit@plt+0x97833c> │ │ │ │ str r1, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - bne 984428 <__cxa_atexit@plt+0x977eac> │ │ │ │ - b 984648 <__cxa_atexit@plt+0x9780cc> │ │ │ │ + bne 9843f8 <__cxa_atexit@plt+0x977e7c> │ │ │ │ + b 984618 <__cxa_atexit@plt+0x97809c> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 984618 <__cxa_atexit@plt+0x97809c> │ │ │ │ + bne 9845e8 <__cxa_atexit@plt+0x97806c> │ │ │ │ ldr r3, [r7, #6] │ │ │ │ ldr r7, [r7, #10] │ │ │ │ str ip, [r5] │ │ │ │ str r3, [r5, #8] │ │ │ │ ands r0, r7, #3 │ │ │ │ - beq 984648 <__cxa_atexit@plt+0x9780cc> │ │ │ │ + beq 984618 <__cxa_atexit@plt+0x97809c> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 98488c <__cxa_atexit@plt+0x978310> │ │ │ │ + bne 98485c <__cxa_atexit@plt+0x9782e0> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ mov r0, r5 │ │ │ │ str lr, [r0], #-28 @ 0xffffffe4 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 9848e8 <__cxa_atexit@plt+0x97836c> │ │ │ │ + bhi 9848b8 <__cxa_atexit@plt+0x97833c> │ │ │ │ str r1, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - bne 984428 <__cxa_atexit@plt+0x977eac> │ │ │ │ - b 984648 <__cxa_atexit@plt+0x9780cc> │ │ │ │ + bne 9843f8 <__cxa_atexit@plt+0x977e7c> │ │ │ │ + b 984618 <__cxa_atexit@plt+0x97809c> │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ - ldr r2, [pc, #1120] @ 9849c4 <__cxa_atexit@plt+0x978448> │ │ │ │ + ldr r2, [pc, #1120] @ 984994 <__cxa_atexit@plt+0x978418> │ │ │ │ str r0, [r5, #12] │ │ │ │ sub r0, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp fp, r0 │ │ │ │ str r2, [r5] │ │ │ │ - bhi 9848e8 <__cxa_atexit@plt+0x97836c> │ │ │ │ + bhi 9848b8 <__cxa_atexit@plt+0x97833c> │ │ │ │ str r1, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - bne 984428 <__cxa_atexit@plt+0x977eac> │ │ │ │ - b 984648 <__cxa_atexit@plt+0x9780cc> │ │ │ │ + bne 9843f8 <__cxa_atexit@plt+0x977e7c> │ │ │ │ + b 984618 <__cxa_atexit@plt+0x97809c> │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ - ldr r2, [pc, #1060] @ 9849c8 <__cxa_atexit@plt+0x97844c> │ │ │ │ + ldr r2, [pc, #1060] @ 984998 <__cxa_atexit@plt+0x97841c> │ │ │ │ str r0, [r5, #12] │ │ │ │ sub r0, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp fp, r0 │ │ │ │ str r2, [r5] │ │ │ │ - bhi 9848e8 <__cxa_atexit@plt+0x97836c> │ │ │ │ + bhi 9848b8 <__cxa_atexit@plt+0x97833c> │ │ │ │ str r1, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - bne 984428 <__cxa_atexit@plt+0x977eac> │ │ │ │ - b 984648 <__cxa_atexit@plt+0x9780cc> │ │ │ │ + bne 9843f8 <__cxa_atexit@plt+0x977e7c> │ │ │ │ + b 984618 <__cxa_atexit@plt+0x97809c> │ │ │ │ add r7, r7, #13 │ │ │ │ ldm r7, {r0, r2, r7} │ │ │ │ - ldr r3, [pc, #964] @ 9849a8 <__cxa_atexit@plt+0x97842c> │ │ │ │ + ldr r3, [pc, #964] @ 984978 <__cxa_atexit@plt+0x9783fc> │ │ │ │ str r0, [r5, #12] │ │ │ │ sub r0, r5, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, r0 │ │ │ │ str r3, [r5] │ │ │ │ str r2, [r5, #8] │ │ │ │ - bhi 9848e8 <__cxa_atexit@plt+0x97836c> │ │ │ │ + bhi 9848b8 <__cxa_atexit@plt+0x97833c> │ │ │ │ str r1, [r5, #-16]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ - bne 984428 <__cxa_atexit@plt+0x977eac> │ │ │ │ - b 984648 <__cxa_atexit@plt+0x9780cc> │ │ │ │ + bne 9843f8 <__cxa_atexit@plt+0x977e7c> │ │ │ │ + b 984618 <__cxa_atexit@plt+0x97809c> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ sub r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9848f4 <__cxa_atexit@plt+0x978378> │ │ │ │ - ldr r3, [pc, #848] @ 984980 <__cxa_atexit@plt+0x978404> │ │ │ │ + bhi 9848c4 <__cxa_atexit@plt+0x978348> │ │ │ │ + ldr r3, [pc, #848] @ 984950 <__cxa_atexit@plt+0x9783d4> │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r9} │ │ │ │ str sl, [r5, #12] │ │ │ │ - beq 984648 <__cxa_atexit@plt+0x9780cc> │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + beq 984618 <__cxa_atexit@plt+0x97809c> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ add r2, r5, #4 │ │ │ │ add r3, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 984918 <__cxa_atexit@plt+0x97839c> │ │ │ │ - ldr r1, [pc, #864] @ 9849cc <__cxa_atexit@plt+0x978450> │ │ │ │ + bhi 9848e8 <__cxa_atexit@plt+0x97836c> │ │ │ │ + ldr r1, [pc, #864] @ 98499c <__cxa_atexit@plt+0x978420> │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib r5, {r1, r9, sl} │ │ │ │ - beq 984880 <__cxa_atexit@plt+0x978304> │ │ │ │ + beq 984850 <__cxa_atexit@plt+0x9782d4> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r1, r5, #12 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 984948 <__cxa_atexit@plt+0x9783cc> │ │ │ │ - ldr r3, [pc, #844] @ 9849dc <__cxa_atexit@plt+0x978460> │ │ │ │ + bhi 984918 <__cxa_atexit@plt+0x97839c> │ │ │ │ + ldr r3, [pc, #844] @ 9849ac <__cxa_atexit@plt+0x978430> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r5, {r3, r8} │ │ │ │ mov r5, r2 │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r2, [r7, #13] │ │ │ │ ldr r7, [r7, #17] │ │ │ │ - ldr r1, [pc, #756] @ 9849a4 <__cxa_atexit@plt+0x978428> │ │ │ │ + ldr r1, [pc, #756] @ 984974 <__cxa_atexit@plt+0x9783f8> │ │ │ │ str r3, [r5, #8] │ │ │ │ str r7, [r5, #-4] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 9848bc <__cxa_atexit@plt+0x978340> │ │ │ │ + beq 98488c <__cxa_atexit@plt+0x978310> │ │ │ │ mov r7, r3 │ │ │ │ - b 984dec <__cxa_atexit@plt+0x978870> │ │ │ │ + b 984dbc <__cxa_atexit@plt+0x978840> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 984934 <__cxa_atexit@plt+0x9783b8> │ │ │ │ - ldr r3, [pc, #752] @ 9849d8 <__cxa_atexit@plt+0x97845c> │ │ │ │ + bhi 984904 <__cxa_atexit@plt+0x978388> │ │ │ │ + ldr r3, [pc, #752] @ 9849a8 <__cxa_atexit@plt+0x97842c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #4]! │ │ │ │ stmib r5, {r8, sl} │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r2, [r7, #9] │ │ │ │ ldr r7, [r7, #13] │ │ │ │ - ldr r1, [pc, #696] @ 9849c0 <__cxa_atexit@plt+0x978444> │ │ │ │ + ldr r1, [pc, #696] @ 984990 <__cxa_atexit@plt+0x978414> │ │ │ │ str r2, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r3, #3 │ │ │ │ - beq 9848bc <__cxa_atexit@plt+0x978340> │ │ │ │ + beq 98488c <__cxa_atexit@plt+0x978310> │ │ │ │ mov r7, r3 │ │ │ │ - b 984a60 <__cxa_atexit@plt+0x9784e4> │ │ │ │ + b 984a30 <__cxa_atexit@plt+0x9784b4> │ │ │ │ ldr r7, [r7, #9] │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9848c8 <__cxa_atexit@plt+0x97834c> │ │ │ │ + bhi 984898 <__cxa_atexit@plt+0x97831c> │ │ │ │ add r2, r5, #8 │ │ │ │ - ldr r5, [pc, #596] @ 984994 <__cxa_atexit@plt+0x978418> │ │ │ │ - ldr r1, [pc, #596] @ 984998 <__cxa_atexit@plt+0x97841c> │ │ │ │ + ldr r5, [pc, #596] @ 984964 <__cxa_atexit@plt+0x9783e8> │ │ │ │ + ldr r1, [pc, #596] @ 984968 <__cxa_atexit@plt+0x9783ec> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ ands r0, r7, #3 │ │ │ │ sub lr, r2, #4 │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ - beq 984864 <__cxa_atexit@plt+0x9782e8> │ │ │ │ + beq 984834 <__cxa_atexit@plt+0x9782b8> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 984870 <__cxa_atexit@plt+0x9782f4> │ │ │ │ + bne 984840 <__cxa_atexit@plt+0x9782c4> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r9, [r2] │ │ │ │ str r0, [r2, #4] │ │ │ │ sub r0, r2, #12 │ │ │ │ str r1, [r2, #-4] │ │ │ │ sub r3, r3, #12 │ │ │ │ mov r2, r0 │ │ │ │ cmp fp, r3 │ │ │ │ - bls 984748 <__cxa_atexit@plt+0x9781cc> │ │ │ │ - b 984858 <__cxa_atexit@plt+0x9782dc> │ │ │ │ + bls 984718 <__cxa_atexit@plt+0x97819c> │ │ │ │ + b 984828 <__cxa_atexit@plt+0x9782ac> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9848c8 <__cxa_atexit@plt+0x97834c> │ │ │ │ + bhi 984898 <__cxa_atexit@plt+0x97831c> │ │ │ │ add r2, r5, #8 │ │ │ │ - ldr r5, [pc, #528] @ 9849b8 <__cxa_atexit@plt+0x97843c> │ │ │ │ - ldr r1, [pc, #528] @ 9849bc <__cxa_atexit@plt+0x978440> │ │ │ │ + ldr r5, [pc, #528] @ 984988 <__cxa_atexit@plt+0x97840c> │ │ │ │ + ldr r1, [pc, #528] @ 98498c <__cxa_atexit@plt+0x978410> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ ands r0, r7, #3 │ │ │ │ sub lr, r2, #4 │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ - beq 984864 <__cxa_atexit@plt+0x9782e8> │ │ │ │ + beq 984834 <__cxa_atexit@plt+0x9782b8> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 984870 <__cxa_atexit@plt+0x9782f4> │ │ │ │ + bne 984840 <__cxa_atexit@plt+0x9782c4> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r9, [r2] │ │ │ │ str r0, [r2, #4] │ │ │ │ sub r0, r2, #12 │ │ │ │ str r1, [r2, #-4] │ │ │ │ sub r3, r3, #12 │ │ │ │ mov r2, r0 │ │ │ │ cmp fp, r3 │ │ │ │ - bls 9847b0 <__cxa_atexit@plt+0x978234> │ │ │ │ - b 984858 <__cxa_atexit@plt+0x9782dc> │ │ │ │ + bls 984780 <__cxa_atexit@plt+0x978204> │ │ │ │ + b 984828 <__cxa_atexit@plt+0x9782ac> │ │ │ │ ldr r7, [r7, #9] │ │ │ │ add r3, r5, #4 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9848c8 <__cxa_atexit@plt+0x97834c> │ │ │ │ + bhi 984898 <__cxa_atexit@plt+0x97831c> │ │ │ │ add r2, r5, #8 │ │ │ │ - ldr r5, [pc, #416] @ 9849b0 <__cxa_atexit@plt+0x978434> │ │ │ │ - ldr r1, [pc, #416] @ 9849b4 <__cxa_atexit@plt+0x978438> │ │ │ │ + ldr r5, [pc, #416] @ 984980 <__cxa_atexit@plt+0x978404> │ │ │ │ + ldr r1, [pc, #416] @ 984984 <__cxa_atexit@plt+0x978408> │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ ands r0, r7, #3 │ │ │ │ sub lr, r2, #4 │ │ │ │ stm lr, {r5, r9, sl} │ │ │ │ - beq 984864 <__cxa_atexit@plt+0x9782e8> │ │ │ │ + beq 984834 <__cxa_atexit@plt+0x9782b8> │ │ │ │ cmp r0, #2 │ │ │ │ - bne 984870 <__cxa_atexit@plt+0x9782f4> │ │ │ │ + bne 984840 <__cxa_atexit@plt+0x9782c4> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r9, [r2] │ │ │ │ str r0, [r2, #4] │ │ │ │ sub r0, r2, #12 │ │ │ │ str r1, [r2, #-4] │ │ │ │ sub r3, r3, #12 │ │ │ │ mov r2, r0 │ │ │ │ cmp fp, r3 │ │ │ │ - bls 984818 <__cxa_atexit@plt+0x97829c> │ │ │ │ + bls 9847e8 <__cxa_atexit@plt+0x97826c> │ │ │ │ mov r3, r7 │ │ │ │ add r5, r0, #8 │ │ │ │ - b 9848d0 <__cxa_atexit@plt+0x978354> │ │ │ │ + b 9848a0 <__cxa_atexit@plt+0x978324> │ │ │ │ ldr r0, [r7] │ │ │ │ sub r5, r2, #4 │ │ │ │ bx r0 │ │ │ │ bic r7, sl, #3 │ │ │ │ add r5, r2, #8 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 984960 <__cxa_atexit@plt+0x9783e4> │ │ │ │ - ldr r7, [pc, #232] @ 984988 <__cxa_atexit@plt+0x97840c> │ │ │ │ + bhi 984930 <__cxa_atexit@plt+0x9783b4> │ │ │ │ + ldr r7, [pc, #232] @ 984958 <__cxa_atexit@plt+0x9783dc> │ │ │ │ tst r3, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r9} │ │ │ │ str sl, [r5, #12] │ │ │ │ - beq 9848bc <__cxa_atexit@plt+0x978340> │ │ │ │ + beq 98488c <__cxa_atexit@plt+0x978310> │ │ │ │ mov r7, r3 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, r7 │ │ │ │ add r5, r5, #16 │ │ │ │ - ldr r7, [pc, #196] @ 98499c <__cxa_atexit@plt+0x978420> │ │ │ │ + ldr r7, [pc, #196] @ 98496c <__cxa_atexit@plt+0x9783f0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #160] @ 984990 <__cxa_atexit@plt+0x978414> │ │ │ │ + ldr r3, [pc, #160] @ 984960 <__cxa_atexit@plt+0x9783e4> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 984900 <__cxa_atexit@plt+0x978384> │ │ │ │ - ldr r3, [pc, #136] @ 984984 <__cxa_atexit@plt+0x978408> │ │ │ │ + b 9848d0 <__cxa_atexit@plt+0x978354> │ │ │ │ + ldr r3, [pc, #136] @ 984954 <__cxa_atexit@plt+0x9783d8> │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #180] @ 9849d4 <__cxa_atexit@plt+0x978458> │ │ │ │ + ldr r2, [pc, #180] @ 9849a4 <__cxa_atexit@plt+0x978428> │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r7, r2 │ │ │ │ - b 9848dc <__cxa_atexit@plt+0x978360> │ │ │ │ - ldr r7, [pc, #112] @ 9849ac <__cxa_atexit@plt+0x978430> │ │ │ │ + b 9848ac <__cxa_atexit@plt+0x978330> │ │ │ │ + ldr r7, [pc, #112] @ 98497c <__cxa_atexit@plt+0x978400> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 984958 <__cxa_atexit@plt+0x9783dc> │ │ │ │ - ldr r7, [pc, #128] @ 9849d0 <__cxa_atexit@plt+0x978454> │ │ │ │ + b 984928 <__cxa_atexit@plt+0x9783ac> │ │ │ │ + ldr r7, [pc, #128] @ 9849a0 <__cxa_atexit@plt+0x978424> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r8 │ │ │ │ - b 9848dc <__cxa_atexit@plt+0x978360> │ │ │ │ - ldr r7, [pc, #36] @ 98498c <__cxa_atexit@plt+0x978410> │ │ │ │ + b 9848ac <__cxa_atexit@plt+0x978330> │ │ │ │ + ldr r7, [pc, #36] @ 98495c <__cxa_atexit@plt+0x9783e0> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ - b 9848dc <__cxa_atexit@plt+0x978360> │ │ │ │ + b 9848ac <__cxa_atexit@plt+0x978330> │ │ │ │ @ instruction: 0xffffffec │ │ │ │ andeq r0, r0, r8, asr #24 │ │ │ │ andeq r0, r0, ip, lsl #26 │ │ │ │ @ instruction: 0xfffff710 │ │ │ │ - cmpeq r7, #96, 12 @ 0x6000000 │ │ │ │ + cmpeq r7, #144, 12 @ 0x9000000 │ │ │ │ @ instruction: 0xfffff4a0 │ │ │ │ - cmpeq r7, #240, 10 @ 0x3c000000 │ │ │ │ - cmpeq r7, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq r7, #32, 12 @ 0x2000000 │ │ │ │ + cmpeq r7, #164, 12 @ 0xa400000 │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq r7, #144, 12 @ 0x9000000 │ │ │ │ + cmpeq r7, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, ip, asr fp │ │ │ │ andeq r0, r0, r0, lsr r7 │ │ │ │ andeq r0, r0, r0, asr r7 │ │ │ │ - cmpeq r7, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq r7, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r8, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #24 │ │ │ │ andeq r0, r0, r0, lsr #23 │ │ │ │ andeq r0, r0, r0, ror ip │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ @ instruction: 0x000004b4 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - cmpeq r7, #4, 12 @ 0x400000 │ │ │ │ - cmpeq r7, #64, 12 @ 0x4000000 │ │ │ │ + cmpeq r7, #52, 12 @ 0x3400000 │ │ │ │ + cmpeq r7, #112, 12 @ 0x7000000 │ │ │ │ @ instruction: 0xfffff254 │ │ │ │ @ instruction: 0xfffff2ac │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 984a18 <__cxa_atexit@plt+0x97849c> │ │ │ │ + ldr r2, [pc, #40] @ 9849e8 <__cxa_atexit@plt+0x97846c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 984a10 <__cxa_atexit@plt+0x978494> │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + beq 9849e0 <__cxa_atexit@plt+0x978464> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa14 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 984a54 <__cxa_atexit@plt+0x9784d8> │ │ │ │ + ldr r2, [pc, #40] @ 984a24 <__cxa_atexit@plt+0x9784a8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 984a4c <__cxa_atexit@plt+0x9784d0> │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + beq 984a1c <__cxa_atexit@plt+0x9784a0> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ and r2, r7, #3 │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ cmp r2, #2 │ │ │ │ ldr r8, [r3, #4] │ │ │ │ ldr sl, [r3, #12] │ │ │ │ - beq 984abc <__cxa_atexit@plt+0x978540> │ │ │ │ + beq 984a8c <__cxa_atexit@plt+0x978510> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 984afc <__cxa_atexit@plt+0x978580> │ │ │ │ - ldr r7, [pc, #224] @ 984b6c <__cxa_atexit@plt+0x9785f0> │ │ │ │ + bne 984acc <__cxa_atexit@plt+0x978550> │ │ │ │ + ldr r7, [pc, #224] @ 984b3c <__cxa_atexit@plt+0x9785c0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 984b48 <__cxa_atexit@plt+0x9785cc> │ │ │ │ - ldr r7, [pc, #204] @ 984b70 <__cxa_atexit@plt+0x9785f4> │ │ │ │ + bhi 984b18 <__cxa_atexit@plt+0x97859c> │ │ │ │ + ldr r7, [pc, #204] @ 984b40 <__cxa_atexit@plt+0x9785c4> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 984b3c <__cxa_atexit@plt+0x9785c0> │ │ │ │ + beq 984b0c <__cxa_atexit@plt+0x978590> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ - ldr r2, [pc, #160] @ 984b64 <__cxa_atexit@plt+0x9785e8> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ + ldr r2, [pc, #160] @ 984b34 <__cxa_atexit@plt+0x9785b8> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #16] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ - bhi 984b48 <__cxa_atexit@plt+0x9785cc> │ │ │ │ - ldr r7, [pc, #132] @ 984b68 <__cxa_atexit@plt+0x9785ec> │ │ │ │ + bhi 984b18 <__cxa_atexit@plt+0x97859c> │ │ │ │ + ldr r7, [pc, #132] @ 984b38 <__cxa_atexit@plt+0x9785bc> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 984b3c <__cxa_atexit@plt+0x9785c0> │ │ │ │ + beq 984b0c <__cxa_atexit@plt+0x978590> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ - ldr r2, [pc, #88] @ 984b5c <__cxa_atexit@plt+0x9785e0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ + ldr r2, [pc, #88] @ 984b2c <__cxa_atexit@plt+0x9785b0> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #16] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r5, #4] │ │ │ │ - bhi 984b48 <__cxa_atexit@plt+0x9785cc> │ │ │ │ - ldr r7, [pc, #60] @ 984b60 <__cxa_atexit@plt+0x9785e4> │ │ │ │ + bhi 984b18 <__cxa_atexit@plt+0x97859c> │ │ │ │ + ldr r7, [pc, #60] @ 984b30 <__cxa_atexit@plt+0x9785b4> │ │ │ │ stmda r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 984b3c <__cxa_atexit@plt+0x9785c0> │ │ │ │ + beq 984b0c <__cxa_atexit@plt+0x978590> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 984b74 <__cxa_atexit@plt+0x9785f8> │ │ │ │ + ldr r7, [pc, #36] @ 984b44 <__cxa_atexit@plt+0x9785c8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ @ instruction: 0xfffff220 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffff260 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffff2a0 │ │ │ │ - cmpeq r7, #8, 8 @ 0x8000000 │ │ │ │ + cmpeq r7, #56, 8 @ 0x38000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 984bc0 <__cxa_atexit@plt+0x978644> │ │ │ │ - ldr r7, [pc, #60] @ 984bd8 <__cxa_atexit@plt+0x97865c> │ │ │ │ + bhi 984b90 <__cxa_atexit@plt+0x978614> │ │ │ │ + ldr r7, [pc, #60] @ 984ba8 <__cxa_atexit@plt+0x97862c> │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 984bb4 <__cxa_atexit@plt+0x978638> │ │ │ │ + beq 984b84 <__cxa_atexit@plt+0x978608> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ 984bdc <__cxa_atexit@plt+0x978660> │ │ │ │ + ldr r7, [pc, #16] @ 984bac <__cxa_atexit@plt+0x978630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff1a4 │ │ │ │ - cmpeq r7, #140, 6 @ 0x30000002 │ │ │ │ + cmpeq r7, #188, 6 @ 0xf0000002 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #80] @ 984c44 <__cxa_atexit@plt+0x9786c8> │ │ │ │ + ldr r7, [pc, #80] @ 984c14 <__cxa_atexit@plt+0x978698> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 984c34 <__cxa_atexit@plt+0x9786b8> │ │ │ │ - ldr r7, [pc, #56] @ 984c48 <__cxa_atexit@plt+0x9786cc> │ │ │ │ + bhi 984c04 <__cxa_atexit@plt+0x978688> │ │ │ │ + ldr r7, [pc, #56] @ 984c18 <__cxa_atexit@plt+0x97869c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - beq 984c28 <__cxa_atexit@plt+0x9786ac> │ │ │ │ + beq 984bf8 <__cxa_atexit@plt+0x97867c> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 984c4c <__cxa_atexit@plt+0x9786d0> │ │ │ │ + ldr r7, [pc, #16] @ 984c1c <__cxa_atexit@plt+0x9786a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff134 │ │ │ │ - cmpeq r7, #32, 6 @ 0x80000000 │ │ │ │ + cmpeq r7, #80, 6 @ 0x40000001 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 984c88 <__cxa_atexit@plt+0x97870c> │ │ │ │ + ldr r2, [pc, #40] @ 984c58 <__cxa_atexit@plt+0x9786dc> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 984c80 <__cxa_atexit@plt+0x978704> │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + beq 984c50 <__cxa_atexit@plt+0x9786d4> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff7a4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #80] @ 984cf0 <__cxa_atexit@plt+0x978774> │ │ │ │ + ldr r7, [pc, #80] @ 984cc0 <__cxa_atexit@plt+0x978744> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 984ce0 <__cxa_atexit@plt+0x978764> │ │ │ │ - ldr r7, [pc, #56] @ 984cf4 <__cxa_atexit@plt+0x978778> │ │ │ │ + bhi 984cb0 <__cxa_atexit@plt+0x978734> │ │ │ │ + ldr r7, [pc, #56] @ 984cc4 <__cxa_atexit@plt+0x978748> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - beq 984cd4 <__cxa_atexit@plt+0x978758> │ │ │ │ + beq 984ca4 <__cxa_atexit@plt+0x978728> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 984cf8 <__cxa_atexit@plt+0x97877c> │ │ │ │ + ldr r7, [pc, #16] @ 984cc8 <__cxa_atexit@plt+0x97874c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff088 │ │ │ │ - cmpeq r7, #116, 4 @ 0x40000007 │ │ │ │ + cmpeq r7, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 984d34 <__cxa_atexit@plt+0x9787b8> │ │ │ │ + ldr r2, [pc, #40] @ 984d04 <__cxa_atexit@plt+0x978788> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 984d2c <__cxa_atexit@plt+0x9787b0> │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + beq 984cfc <__cxa_atexit@plt+0x978780> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff6f8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #80] @ 984d9c <__cxa_atexit@plt+0x978820> │ │ │ │ + ldr r7, [pc, #80] @ 984d6c <__cxa_atexit@plt+0x9787f0> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 984d8c <__cxa_atexit@plt+0x978810> │ │ │ │ - ldr r7, [pc, #56] @ 984da0 <__cxa_atexit@plt+0x978824> │ │ │ │ + bhi 984d5c <__cxa_atexit@plt+0x9787e0> │ │ │ │ + ldr r7, [pc, #56] @ 984d70 <__cxa_atexit@plt+0x9787f4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - beq 984d80 <__cxa_atexit@plt+0x978804> │ │ │ │ + beq 984d50 <__cxa_atexit@plt+0x9787d4> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 984da4 <__cxa_atexit@plt+0x978828> │ │ │ │ + ldr r7, [pc, #16] @ 984d74 <__cxa_atexit@plt+0x9787f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffff6a0 │ │ │ │ - cmpeq r7, #204, 2 @ 0x33 │ │ │ │ + cmpeq r7, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 984de0 <__cxa_atexit@plt+0x978864> │ │ │ │ + ldr r2, [pc, #40] @ 984db0 <__cxa_atexit@plt+0x978834> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 984dd8 <__cxa_atexit@plt+0x97885c> │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + beq 984da8 <__cxa_atexit@plt+0x97882c> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff64c │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 984e10 <__cxa_atexit@plt+0x978894> │ │ │ │ + beq 984de0 <__cxa_atexit@plt+0x978864> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 984e20 <__cxa_atexit@plt+0x9788a4> │ │ │ │ - ldr r3, [pc, #76] @ 984e54 <__cxa_atexit@plt+0x9788d8> │ │ │ │ + bne 984df0 <__cxa_atexit@plt+0x978874> │ │ │ │ + ldr r3, [pc, #76] @ 984e24 <__cxa_atexit@plt+0x9788a8> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 984e2c <__cxa_atexit@plt+0x9788b0> │ │ │ │ - ldr r3, [pc, #56] @ 984e50 <__cxa_atexit@plt+0x9788d4> │ │ │ │ + b 984dfc <__cxa_atexit@plt+0x978880> │ │ │ │ + ldr r3, [pc, #56] @ 984e20 <__cxa_atexit@plt+0x9788a4> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 984e2c <__cxa_atexit@plt+0x9788b0> │ │ │ │ - ldr r3, [pc, #36] @ 984e4c <__cxa_atexit@plt+0x9788d0> │ │ │ │ + b 984dfc <__cxa_atexit@plt+0x978880> │ │ │ │ + ldr r3, [pc, #36] @ 984e1c <__cxa_atexit@plt+0x9788a0> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 984e44 <__cxa_atexit@plt+0x9788c8> │ │ │ │ + beq 984e14 <__cxa_atexit@plt+0x978898> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 984e94 <__cxa_atexit@plt+0x978918> │ │ │ │ + b 984e64 <__cxa_atexit@plt+0x9788e8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 984e94 <__cxa_atexit@plt+0x978918> │ │ │ │ + b 984e64 <__cxa_atexit@plt+0x9788e8> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 984e94 <__cxa_atexit@plt+0x978918> │ │ │ │ + b 984e64 <__cxa_atexit@plt+0x9788e8> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 984e94 <__cxa_atexit@plt+0x978918> │ │ │ │ + b 984e64 <__cxa_atexit@plt+0x9788e8> │ │ │ │ mov fp, r7 │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 984f18 <__cxa_atexit@plt+0x97899c> │ │ │ │ - ldr r7, [pc, #148] @ 984f48 <__cxa_atexit@plt+0x9789cc> │ │ │ │ + bcc 984ee8 <__cxa_atexit@plt+0x97896c> │ │ │ │ + ldr r7, [pc, #148] @ 984f18 <__cxa_atexit@plt+0x97899c> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #144] @ 984f4c <__cxa_atexit@plt+0x9789d0> │ │ │ │ + ldr r2, [pc, #144] @ 984f1c <__cxa_atexit@plt+0x9789a0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r9, [r3, #8] │ │ │ │ ldr r7, [r3, #16] │ │ │ │ ldr sl, [r3, #24] │ │ │ │ str r2, [r8, #4]! │ │ │ │ ldr r1, [r3, #20] │ │ │ │ str r7, [r8, #8] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r8, #12] │ │ │ │ - bhi 984f34 <__cxa_atexit@plt+0x9789b8> │ │ │ │ - ldr r7, [pc, #92] @ 984f50 <__cxa_atexit@plt+0x9789d4> │ │ │ │ + bhi 984f04 <__cxa_atexit@plt+0x978988> │ │ │ │ + ldr r7, [pc, #92] @ 984f20 <__cxa_atexit@plt+0x9789a4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - beq 984f0c <__cxa_atexit@plt+0x978990> │ │ │ │ + beq 984edc <__cxa_atexit@plt+0x978960> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ mov r7, #16 │ │ │ │ - ldr r3, [pc, #52] @ 984f58 <__cxa_atexit@plt+0x9789dc> │ │ │ │ + ldr r3, [pc, #52] @ 984f28 <__cxa_atexit@plt+0x9789ac> │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ ldr r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r7, [pc, #24] @ 984f54 <__cxa_atexit@plt+0x9789d8> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r7, [pc, #24] @ 984f24 <__cxa_atexit@plt+0x9789a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff4b0 │ │ │ │ @ instruction: 0xfffff514 │ │ │ │ - cmpeq r7, #32 │ │ │ │ + cmpeq r7, #80 @ 0x50 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 984e94 <__cxa_atexit@plt+0x978918> │ │ │ │ + b 984e64 <__cxa_atexit@plt+0x9788e8> │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ - ldr r7, [pc, #96] @ 984fe4 <__cxa_atexit@plt+0x978a68> │ │ │ │ + ldr r7, [pc, #96] @ 984fb4 <__cxa_atexit@plt+0x978a38> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8]! │ │ │ │ sub r7, r3, #20 │ │ │ │ ldr r9, [r3, #-4] │ │ │ │ ldr r8, [r3, #8] │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 984fd0 <__cxa_atexit@plt+0x978a54> │ │ │ │ - ldr r7, [pc, #64] @ 984fe8 <__cxa_atexit@plt+0x978a6c> │ │ │ │ + bhi 984fa0 <__cxa_atexit@plt+0x978a24> │ │ │ │ + ldr r7, [pc, #64] @ 984fb8 <__cxa_atexit@plt+0x978a3c> │ │ │ │ sub lr, r5, #4 │ │ │ │ stm lr, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-8]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 984fc4 <__cxa_atexit@plt+0x978a48> │ │ │ │ + beq 984f94 <__cxa_atexit@plt+0x978a18> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 984fec <__cxa_atexit@plt+0x978a70> │ │ │ │ + ldr r7, [pc, #20] @ 984fbc <__cxa_atexit@plt+0x978a40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xffffed98 │ │ │ │ - cmpeq r7, #128, 30 @ 0x200 │ │ │ │ + cmpeq r7, #176, 30 @ 0x2c0 │ │ │ │ andeq r0, r0, r4, lsl #3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #32] @ 985028 <__cxa_atexit@plt+0x978aac> │ │ │ │ + ldr r2, [pc, #32] @ 984ff8 <__cxa_atexit@plt+0x978a7c> │ │ │ │ str r3, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ - beq 985020 <__cxa_atexit@plt+0x978aa4> │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + beq 984ff0 <__cxa_atexit@plt+0x978a74> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3fc │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 985064 <__cxa_atexit@plt+0x978ae8> │ │ │ │ + ldr r2, [pc, #40] @ 985034 <__cxa_atexit@plt+0x978ab8> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 98505c <__cxa_atexit@plt+0x978ae0> │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + beq 98502c <__cxa_atexit@plt+0x978ab0> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff3c8 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9850c0 <__cxa_atexit@plt+0x978b44> │ │ │ │ - ldr r3, [pc, #152] @ 985124 <__cxa_atexit@plt+0x978ba8> │ │ │ │ + bne 985090 <__cxa_atexit@plt+0x978b14> │ │ │ │ + ldr r3, [pc, #152] @ 9850f4 <__cxa_atexit@plt+0x978b78> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7], #-28 @ 0xffffffe4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9850f8 <__cxa_atexit@plt+0x978b7c> │ │ │ │ - ldr r7, [pc, #128] @ 985128 <__cxa_atexit@plt+0x978bac> │ │ │ │ + bhi 9850c8 <__cxa_atexit@plt+0x978b4c> │ │ │ │ + ldr r7, [pc, #128] @ 9850f8 <__cxa_atexit@plt+0x978b7c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ - beq 9850ec <__cxa_atexit@plt+0x978b70> │ │ │ │ + beq 9850bc <__cxa_atexit@plt+0x978b40> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985108 <__cxa_atexit@plt+0x978b8c> │ │ │ │ - ldr r7, [pc, #68] @ 98511c <__cxa_atexit@plt+0x978ba0> │ │ │ │ + bhi 9850d8 <__cxa_atexit@plt+0x978b5c> │ │ │ │ + ldr r7, [pc, #68] @ 9850ec <__cxa_atexit@plt+0x978b70> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 9850ec <__cxa_atexit@plt+0x978b70> │ │ │ │ + beq 9850bc <__cxa_atexit@plt+0x978b40> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 98512c <__cxa_atexit@plt+0x978bb0> │ │ │ │ + ldr r7, [pc, #44] @ 9850fc <__cxa_atexit@plt+0x978b80> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 985120 <__cxa_atexit@plt+0x978ba4> │ │ │ │ + ldr r7, [pc, #16] @ 9850f0 <__cxa_atexit@plt+0x978b74> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffec6c │ │ │ │ - cmpeq r7, #72, 28 @ 0x480 │ │ │ │ + cmpeq r7, #120, 28 @ 0x780 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff360 │ │ │ │ - cmpeq r7, #96, 28 @ 0x600 │ │ │ │ + cmpeq r7, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ mov sl, r7 │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985178 <__cxa_atexit@plt+0x978bfc> │ │ │ │ - ldr r7, [pc, #60] @ 985190 <__cxa_atexit@plt+0x978c14> │ │ │ │ + bhi 985148 <__cxa_atexit@plt+0x978bcc> │ │ │ │ + ldr r7, [pc, #60] @ 985160 <__cxa_atexit@plt+0x978be4> │ │ │ │ tst r9, #3 │ │ │ │ str sl, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 98516c <__cxa_atexit@plt+0x978bf0> │ │ │ │ + beq 98513c <__cxa_atexit@plt+0x978bc0> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ 985194 <__cxa_atexit@plt+0x978c18> │ │ │ │ + ldr r7, [pc, #16] @ 985164 <__cxa_atexit@plt+0x978be8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffebec │ │ │ │ - cmpeq r7, #212, 26 @ 0x3500 │ │ │ │ + cmpeq r7, #4, 28 @ 0x40 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985208 <__cxa_atexit@plt+0x978c8c> │ │ │ │ - ldr r2, [pc, #120] @ 985234 <__cxa_atexit@plt+0x978cb8> │ │ │ │ + bhi 9851d8 <__cxa_atexit@plt+0x978c5c> │ │ │ │ + ldr r2, [pc, #120] @ 985204 <__cxa_atexit@plt+0x978c88> │ │ │ │ tst r9, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ stmdb r5, {r2, r3, sl} │ │ │ │ - beq 9851f8 <__cxa_atexit@plt+0x978c7c> │ │ │ │ + beq 9851c8 <__cxa_atexit@plt+0x978c4c> │ │ │ │ ldr r8, [r9, #3] │ │ │ │ sub r2, r5, #28 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98521c <__cxa_atexit@plt+0x978ca0> │ │ │ │ - ldr r2, [pc, #96] @ 985240 <__cxa_atexit@plt+0x978cc4> │ │ │ │ + bhi 9851ec <__cxa_atexit@plt+0x978c70> │ │ │ │ + ldr r2, [pc, #96] @ 985210 <__cxa_atexit@plt+0x978c94> │ │ │ │ str r8, [r5, #-8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-12] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ mov r9, r3 │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 98523c <__cxa_atexit@plt+0x978cc0> │ │ │ │ + ldr r7, [pc, #44] @ 98520c <__cxa_atexit@plt+0x978c90> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 985238 <__cxa_atexit@plt+0x978cbc> │ │ │ │ + ldr r7, [pc, #20] @ 985208 <__cxa_atexit@plt+0x978c8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r9, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmpeq r7, #48, 26 @ 0xc00 │ │ │ │ - cmpeq r7, #80, 26 @ 0x1400 │ │ │ │ + cmpeq r7, #96, 26 @ 0x1800 │ │ │ │ + cmpeq r7, #128, 26 @ 0x2000 │ │ │ │ @ instruction: 0xffffe758 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 985270 <__cxa_atexit@plt+0x978cf4> │ │ │ │ - ldr r3, [pc, #44] @ 985294 <__cxa_atexit@plt+0x978d18> │ │ │ │ + bhi 985240 <__cxa_atexit@plt+0x978cc4> │ │ │ │ + ldr r3, [pc, #44] @ 985264 <__cxa_atexit@plt+0x978ce8> │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ - ldr r7, [pc, #28] @ 985298 <__cxa_atexit@plt+0x978d1c> │ │ │ │ + ldr r7, [pc, #28] @ 985268 <__cxa_atexit@plt+0x978cec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #12 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe6d4 │ │ │ │ - cmpeq r7, #212, 24 @ 0xd400 │ │ │ │ + cmpeq r7, #4, 26 @ 0x100 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98530c <__cxa_atexit@plt+0x978d90> │ │ │ │ + bhi 9852dc <__cxa_atexit@plt+0x978d60> │ │ │ │ sub r7, r3, #12 │ │ │ │ - ldr r3, [pc, #120] @ 98533c <__cxa_atexit@plt+0x978dc0> │ │ │ │ - ldr r2, [pc, #120] @ 985340 <__cxa_atexit@plt+0x978dc4> │ │ │ │ + ldr r3, [pc, #120] @ 98530c <__cxa_atexit@plt+0x978d90> │ │ │ │ + ldr r2, [pc, #120] @ 985310 <__cxa_atexit@plt+0x978d94> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ands r1, r9, #3 │ │ │ │ stm r5, {r3, r8, sl} │ │ │ │ - beq 985320 <__cxa_atexit@plt+0x978da4> │ │ │ │ + beq 9852f0 <__cxa_atexit@plt+0x978d74> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 98532c <__cxa_atexit@plt+0x978db0> │ │ │ │ + bne 9852fc <__cxa_atexit@plt+0x978d80> │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r9, [r9, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ sub r1, r5, #12 │ │ │ │ str r2, [r5] │ │ │ │ sub r7, r7, #12 │ │ │ │ mov r5, r1 │ │ │ │ cmp fp, r7 │ │ │ │ - bls 9852cc <__cxa_atexit@plt+0x978d50> │ │ │ │ + bls 98529c <__cxa_atexit@plt+0x978d20> │ │ │ │ add r3, r1, #12 │ │ │ │ - ldr r7, [pc, #48] @ 985344 <__cxa_atexit@plt+0x978dc8> │ │ │ │ + ldr r7, [pc, #48] @ 985314 <__cxa_atexit@plt+0x978d98> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, sl, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - cmpeq r7, #80, 24 @ 0x5000 │ │ │ │ + cmpeq r7, #128, 24 @ 0x8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ - bne 9853ec <__cxa_atexit@plt+0x978e70> │ │ │ │ - ldr r2, [pc, #164] @ 985410 <__cxa_atexit@plt+0x978e94> │ │ │ │ + bne 9853bc <__cxa_atexit@plt+0x978e40> │ │ │ │ + ldr r2, [pc, #164] @ 9853e0 <__cxa_atexit@plt+0x978e64> │ │ │ │ ldr r5, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3, #8] │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ str r2, [r3] │ │ │ │ - bhi 9853d8 <__cxa_atexit@plt+0x978e5c> │ │ │ │ + bhi 9853a8 <__cxa_atexit@plt+0x978e2c> │ │ │ │ sub r7, r3, #12 │ │ │ │ - ldr r3, [pc, #124] @ 985414 <__cxa_atexit@plt+0x978e98> │ │ │ │ + ldr r3, [pc, #124] @ 9853e4 <__cxa_atexit@plt+0x978e68> │ │ │ │ add r3, pc, r3 │ │ │ │ ands r1, r9, #3 │ │ │ │ stm r5, {r3, r8, sl} │ │ │ │ - beq 9853f4 <__cxa_atexit@plt+0x978e78> │ │ │ │ + beq 9853c4 <__cxa_atexit@plt+0x978e48> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 985400 <__cxa_atexit@plt+0x978e84> │ │ │ │ + bne 9853d0 <__cxa_atexit@plt+0x978e54> │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r9, [r9, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ sub r1, r5, #12 │ │ │ │ str r2, [r5] │ │ │ │ sub r7, r7, #12 │ │ │ │ mov r5, r1 │ │ │ │ cmp fp, r7 │ │ │ │ - bls 985398 <__cxa_atexit@plt+0x978e1c> │ │ │ │ + bls 985368 <__cxa_atexit@plt+0x978dec> │ │ │ │ add r3, r1, #12 │ │ │ │ - ldr r7, [pc, #56] @ 985418 <__cxa_atexit@plt+0x978e9c> │ │ │ │ + ldr r7, [pc, #56] @ 9853e8 <__cxa_atexit@plt+0x978e6c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ add r5, r3, #12 │ │ │ │ - b 985404 <__cxa_atexit@plt+0x978e88> │ │ │ │ + b 9853d4 <__cxa_atexit@plt+0x978e58> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq r7, #132, 22 @ 0x21000 │ │ │ │ + cmpeq r7, #180, 22 @ 0x2d000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985464 <__cxa_atexit@plt+0x978ee8> │ │ │ │ - ldr r7, [pc, #56] @ 985478 <__cxa_atexit@plt+0x978efc> │ │ │ │ + bhi 985434 <__cxa_atexit@plt+0x978eb8> │ │ │ │ + ldr r7, [pc, #56] @ 985448 <__cxa_atexit@plt+0x978ecc> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 985458 <__cxa_atexit@plt+0x978edc> │ │ │ │ + beq 985428 <__cxa_atexit@plt+0x978eac> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98547c <__cxa_atexit@plt+0x978f00> │ │ │ │ + ldr r7, [pc, #16] @ 98544c <__cxa_atexit@plt+0x978ed0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffefc8 │ │ │ │ - cmpeq r7, #240, 20 @ 0xf0000 │ │ │ │ + cmpeq r7, #32, 22 @ 0x8000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9854f0 <__cxa_atexit@plt+0x978f74> │ │ │ │ + bhi 9854c0 <__cxa_atexit@plt+0x978f44> │ │ │ │ sub r7, r3, #12 │ │ │ │ - ldr r3, [pc, #120] @ 985520 <__cxa_atexit@plt+0x978fa4> │ │ │ │ - ldr r2, [pc, #120] @ 985524 <__cxa_atexit@plt+0x978fa8> │ │ │ │ + ldr r3, [pc, #120] @ 9854f0 <__cxa_atexit@plt+0x978f74> │ │ │ │ + ldr r2, [pc, #120] @ 9854f4 <__cxa_atexit@plt+0x978f78> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ands r1, r9, #3 │ │ │ │ stm r5, {r3, r8, sl} │ │ │ │ - beq 985504 <__cxa_atexit@plt+0x978f88> │ │ │ │ + beq 9854d4 <__cxa_atexit@plt+0x978f58> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 985510 <__cxa_atexit@plt+0x978f94> │ │ │ │ + bne 9854e0 <__cxa_atexit@plt+0x978f64> │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r9, [r9, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ sub r1, r5, #12 │ │ │ │ str r2, [r5] │ │ │ │ sub r7, r7, #12 │ │ │ │ mov r5, r1 │ │ │ │ cmp fp, r7 │ │ │ │ - bls 9854b0 <__cxa_atexit@plt+0x978f34> │ │ │ │ + bls 985480 <__cxa_atexit@plt+0x978f04> │ │ │ │ add r3, r1, #12 │ │ │ │ - ldr r7, [pc, #48] @ 985528 <__cxa_atexit@plt+0x978fac> │ │ │ │ + ldr r7, [pc, #48] @ 9854f8 <__cxa_atexit@plt+0x978f7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ bic r7, sl, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r4, asr r1 │ │ │ │ - cmpeq r7, #112, 20 @ 0x70000 │ │ │ │ + cmpeq r7, #160, 20 @ 0xa0000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ mov r3, r5 │ │ │ │ and r5, r7, #3 │ │ │ │ cmp r5, #2 │ │ │ │ - bne 9855d0 <__cxa_atexit@plt+0x979054> │ │ │ │ - ldr r2, [pc, #164] @ 9855f4 <__cxa_atexit@plt+0x979078> │ │ │ │ + bne 9855a0 <__cxa_atexit@plt+0x979024> │ │ │ │ + ldr r2, [pc, #164] @ 9855c4 <__cxa_atexit@plt+0x979048> │ │ │ │ ldr r5, [r7, #2] │ │ │ │ ldr r9, [r7, #6] │ │ │ │ ldr r8, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r3, #8] │ │ │ │ sub r5, r3, #12 │ │ │ │ cmp fp, r5 │ │ │ │ str r2, [r3] │ │ │ │ - bhi 9855bc <__cxa_atexit@plt+0x979040> │ │ │ │ + bhi 98558c <__cxa_atexit@plt+0x979010> │ │ │ │ sub r7, r3, #12 │ │ │ │ - ldr r3, [pc, #124] @ 9855f8 <__cxa_atexit@plt+0x97907c> │ │ │ │ + ldr r3, [pc, #124] @ 9855c8 <__cxa_atexit@plt+0x97904c> │ │ │ │ add r3, pc, r3 │ │ │ │ ands r1, r9, #3 │ │ │ │ stm r5, {r3, r8, sl} │ │ │ │ - beq 9855d8 <__cxa_atexit@plt+0x97905c> │ │ │ │ + beq 9855a8 <__cxa_atexit@plt+0x97902c> │ │ │ │ cmp r1, #2 │ │ │ │ - bne 9855e4 <__cxa_atexit@plt+0x979068> │ │ │ │ + bne 9855b4 <__cxa_atexit@plt+0x979038> │ │ │ │ ldr r1, [r9, #2] │ │ │ │ ldr r9, [r9, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ sub r1, r5, #12 │ │ │ │ str r2, [r5] │ │ │ │ sub r7, r7, #12 │ │ │ │ mov r5, r1 │ │ │ │ cmp fp, r7 │ │ │ │ - bls 98557c <__cxa_atexit@plt+0x979000> │ │ │ │ + bls 98554c <__cxa_atexit@plt+0x978fd0> │ │ │ │ add r3, r1, #12 │ │ │ │ - ldr r7, [pc, #56] @ 9855fc <__cxa_atexit@plt+0x979080> │ │ │ │ + ldr r7, [pc, #56] @ 9855cc <__cxa_atexit@plt+0x979050> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ add r5, r3, #12 │ │ │ │ - b 9855e8 <__cxa_atexit@plt+0x97906c> │ │ │ │ + b 9855b8 <__cxa_atexit@plt+0x97903c> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ bic r7, sl, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - cmpeq r7, #164, 18 @ 0x290000 │ │ │ │ + cmpeq r7, #212, 18 @ 0x350000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov sl, r7 │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985648 <__cxa_atexit@plt+0x9790cc> │ │ │ │ - ldr r7, [pc, #56] @ 98565c <__cxa_atexit@plt+0x9790e0> │ │ │ │ + bhi 985618 <__cxa_atexit@plt+0x97909c> │ │ │ │ + ldr r7, [pc, #56] @ 98562c <__cxa_atexit@plt+0x9790b0> │ │ │ │ stm r5, {r8, r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ tst r9, #3 │ │ │ │ - beq 98563c <__cxa_atexit@plt+0x9790c0> │ │ │ │ + beq 98560c <__cxa_atexit@plt+0x979090> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 985660 <__cxa_atexit@plt+0x9790e4> │ │ │ │ + ldr r7, [pc, #16] @ 985630 <__cxa_atexit@plt+0x9790b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe720 │ │ │ │ - cmpeq r7, #8, 18 @ 0x20000 │ │ │ │ + cmpeq r7, #56, 18 @ 0xe0000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9856c8 <__cxa_atexit@plt+0x97914c> │ │ │ │ - ldr r7, [pc, #84] @ 9856dc <__cxa_atexit@plt+0x979160> │ │ │ │ + bhi 985698 <__cxa_atexit@plt+0x97911c> │ │ │ │ + ldr r7, [pc, #84] @ 9856ac <__cxa_atexit@plt+0x979130> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9} │ │ │ │ - beq 9856b0 <__cxa_atexit@plt+0x979134> │ │ │ │ - ldr r7, [pc, #68] @ 9856e0 <__cxa_atexit@plt+0x979164> │ │ │ │ + beq 985680 <__cxa_atexit@plt+0x979104> │ │ │ │ + ldr r7, [pc, #68] @ 9856b0 <__cxa_atexit@plt+0x979134> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r8} │ │ │ │ - beq 9856bc <__cxa_atexit@plt+0x979140> │ │ │ │ + beq 98568c <__cxa_atexit@plt+0x979110> │ │ │ │ mov r7, r9 │ │ │ │ - b 985724 <__cxa_atexit@plt+0x9791a8> │ │ │ │ + b 9856f4 <__cxa_atexit@plt+0x979178> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 9856e4 <__cxa_atexit@plt+0x979168> │ │ │ │ + ldr r7, [pc, #20] @ 9856b4 <__cxa_atexit@plt+0x979138> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ - cmpeq r7, #184, 16 @ 0xb80000 │ │ │ │ + cmpeq r7, #232, 16 @ 0xe80000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #32] @ 985718 <__cxa_atexit@plt+0x97919c> │ │ │ │ + ldr r2, [pc, #32] @ 9856e8 <__cxa_atexit@plt+0x97916c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stm r5, {r2, r3} │ │ │ │ tst r7, #3 │ │ │ │ - beq 985710 <__cxa_atexit@plt+0x979194> │ │ │ │ - b 985724 <__cxa_atexit@plt+0x9791a8> │ │ │ │ + beq 9856e0 <__cxa_atexit@plt+0x979164> │ │ │ │ + b 9856f4 <__cxa_atexit@plt+0x979178> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr lr, [pc, #216] @ 985804 <__cxa_atexit@plt+0x979288> │ │ │ │ - ldr r1, [pc, #216] @ 985808 <__cxa_atexit@plt+0x97928c> │ │ │ │ - ldr r0, [pc, #216] @ 98580c <__cxa_atexit@plt+0x979290> │ │ │ │ + ldr lr, [pc, #216] @ 9857d4 <__cxa_atexit@plt+0x979258> │ │ │ │ + ldr r1, [pc, #216] @ 9857d8 <__cxa_atexit@plt+0x97925c> │ │ │ │ + ldr r0, [pc, #216] @ 9857dc <__cxa_atexit@plt+0x979260> │ │ │ │ sub r3, r5, #8 │ │ │ │ add r5, r5, #8 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ and r2, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 9857bc <__cxa_atexit@plt+0x979240> │ │ │ │ + beq 98578c <__cxa_atexit@plt+0x979210> │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ cmp r2, #3 │ │ │ │ - beq 9857b0 <__cxa_atexit@plt+0x979234> │ │ │ │ + beq 985780 <__cxa_atexit@plt+0x979204> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ cmp fp, r3 │ │ │ │ str lr, [r5, #-8] │ │ │ │ str r2, [r5, #-4] │ │ │ │ - bhi 9857f0 <__cxa_atexit@plt+0x979274> │ │ │ │ + bhi 9857c0 <__cxa_atexit@plt+0x979244> │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r9, [r5, #-12] │ │ │ │ - beq 9857d8 <__cxa_atexit@plt+0x97925c> │ │ │ │ + beq 9857a8 <__cxa_atexit@plt+0x97922c> │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r8, [r5, #-12] │ │ │ │ sub r3, r3, #8 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r9 │ │ │ │ tst r9, #3 │ │ │ │ - bne 985744 <__cxa_atexit@plt+0x9791c8> │ │ │ │ + bne 985714 <__cxa_atexit@plt+0x979198> │ │ │ │ ldr r0, [r9] │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #80] @ 985814 <__cxa_atexit@plt+0x979298> │ │ │ │ + ldr r3, [pc, #80] @ 9857e4 <__cxa_atexit@plt+0x979268> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 9857e8 <__cxa_atexit@plt+0x97926c> │ │ │ │ - b 985820 <__cxa_atexit@plt+0x9792a4> │ │ │ │ + beq 9857b8 <__cxa_atexit@plt+0x97923c> │ │ │ │ + b 9857f0 <__cxa_atexit@plt+0x979274> │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 985810 <__cxa_atexit@plt+0x979294> │ │ │ │ + ldr r7, [pc, #24] @ 9857e0 <__cxa_atexit@plt+0x979264> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffffac │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ - cmpeq r7, #144, 14 @ 0x2400000 │ │ │ │ + cmpeq r7, #192, 14 @ 0x3000000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ and r2, r7, #3 │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 985874 <__cxa_atexit@plt+0x9792f8> │ │ │ │ + beq 985844 <__cxa_atexit@plt+0x9792c8> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 9858ac <__cxa_atexit@plt+0x979330> │ │ │ │ + bne 98587c <__cxa_atexit@plt+0x979300> │ │ │ │ ldr r9, [r7, #5] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9858f0 <__cxa_atexit@plt+0x979374> │ │ │ │ - ldr r7, [pc, #208] @ 985920 <__cxa_atexit@plt+0x9793a4> │ │ │ │ - ldr r3, [pc, #208] @ 985924 <__cxa_atexit@plt+0x9793a8> │ │ │ │ + bhi 9858c0 <__cxa_atexit@plt+0x979344> │ │ │ │ + ldr r7, [pc, #208] @ 9858f0 <__cxa_atexit@plt+0x979374> │ │ │ │ + ldr r3, [pc, #208] @ 9858f4 <__cxa_atexit@plt+0x979378> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - beq 9858e4 <__cxa_atexit@plt+0x979368> │ │ │ │ + beq 9858b4 <__cxa_atexit@plt+0x979338> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9858f0 <__cxa_atexit@plt+0x979374> │ │ │ │ - ldr r7, [pc, #144] @ 985918 <__cxa_atexit@plt+0x97939c> │ │ │ │ - ldr r3, [pc, #144] @ 98591c <__cxa_atexit@plt+0x9793a0> │ │ │ │ + bhi 9858c0 <__cxa_atexit@plt+0x979344> │ │ │ │ + ldr r7, [pc, #144] @ 9858e8 <__cxa_atexit@plt+0x97936c> │ │ │ │ + ldr r3, [pc, #144] @ 9858ec <__cxa_atexit@plt+0x979370> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - beq 9858e4 <__cxa_atexit@plt+0x979368> │ │ │ │ + beq 9858b4 <__cxa_atexit@plt+0x979338> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9858f0 <__cxa_atexit@plt+0x979374> │ │ │ │ - ldr r7, [pc, #80] @ 985910 <__cxa_atexit@plt+0x979394> │ │ │ │ - ldr r3, [pc, #80] @ 985914 <__cxa_atexit@plt+0x979398> │ │ │ │ + bhi 9858c0 <__cxa_atexit@plt+0x979344> │ │ │ │ + ldr r7, [pc, #80] @ 9858e0 <__cxa_atexit@plt+0x979364> │ │ │ │ + ldr r3, [pc, #80] @ 9858e4 <__cxa_atexit@plt+0x979368> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmda r5, {r3, r9} │ │ │ │ str r7, [r5, #-8]! │ │ │ │ - beq 9858e4 <__cxa_atexit@plt+0x979368> │ │ │ │ + beq 9858b4 <__cxa_atexit@plt+0x979338> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 985928 <__cxa_atexit@plt+0x9793ac> │ │ │ │ - ldr r3, [pc, #48] @ 98592c <__cxa_atexit@plt+0x9793b0> │ │ │ │ + ldr r7, [pc, #48] @ 9858f8 <__cxa_atexit@plt+0x97937c> │ │ │ │ + ldr r3, [pc, #48] @ 9858fc <__cxa_atexit@plt+0x979380> │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe480 │ │ │ │ - cmneq lr, #144, 16 @ 0x900000 │ │ │ │ + cmneq lr, #192, 16 @ 0xc00000 │ │ │ │ @ instruction: 0xffffe4b8 │ │ │ │ - cmneq lr, #200, 16 @ 0xc80000 │ │ │ │ + cmneq lr, #248, 16 @ 0xf80000 │ │ │ │ @ instruction: 0xffffe4f0 │ │ │ │ - cmneq lr, #0, 18 │ │ │ │ - cmpeq r7, #96, 12 @ 0x6000000 │ │ │ │ - cmneq lr, #88, 16 @ 0x580000 │ │ │ │ + cmneq lr, #48, 18 @ 0xc0000 │ │ │ │ + cmpeq r7, #144, 12 @ 0x9000000 │ │ │ │ + cmneq lr, #136, 16 @ 0x880000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #64] @ 985980 <__cxa_atexit@plt+0x979404> │ │ │ │ + ldr r3, [pc, #64] @ 985950 <__cxa_atexit@plt+0x9793d4> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98596c <__cxa_atexit@plt+0x9793f0> │ │ │ │ - ldr r2, [pc, #48] @ 985984 <__cxa_atexit@plt+0x979408> │ │ │ │ + beq 98593c <__cxa_atexit@plt+0x9793c0> │ │ │ │ + ldr r2, [pc, #48] @ 985954 <__cxa_atexit@plt+0x9793d8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r3, #3 │ │ │ │ stm r5, {r2, r7} │ │ │ │ - beq 985974 <__cxa_atexit@plt+0x9793f8> │ │ │ │ + beq 985944 <__cxa_atexit@plt+0x9793c8> │ │ │ │ mov r7, r3 │ │ │ │ - b 985724 <__cxa_atexit@plt+0x9791a8> │ │ │ │ + b 9856f4 <__cxa_atexit@plt+0x979178> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffda8 │ │ │ │ @ instruction: 0xfffffdc8 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9859c8 <__cxa_atexit@plt+0x97944c> │ │ │ │ - ldr r7, [pc, #48] @ 9859d8 <__cxa_atexit@plt+0x97945c> │ │ │ │ + bhi 985998 <__cxa_atexit@plt+0x97941c> │ │ │ │ + ldr r7, [pc, #48] @ 9859a8 <__cxa_atexit@plt+0x97942c> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 9859bc <__cxa_atexit@plt+0x979440> │ │ │ │ + beq 98598c <__cxa_atexit@plt+0x979410> │ │ │ │ mov r7, r8 │ │ │ │ - b 9859e8 <__cxa_atexit@plt+0x97946c> │ │ │ │ + b 9859b8 <__cxa_atexit@plt+0x97943c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9859dc <__cxa_atexit@plt+0x979460> │ │ │ │ + ldr r7, [pc, #12] @ 9859ac <__cxa_atexit@plt+0x979430> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq r7, #192, 10 @ 0x30000000 │ │ │ │ + cmpeq r7, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ mov r8, r7 │ │ │ │ cmp r3, #1 │ │ │ │ - bne 985a44 <__cxa_atexit@plt+0x9794c8> │ │ │ │ + bne 985a14 <__cxa_atexit@plt+0x979498> │ │ │ │ ldr r9, [r8, #3] │ │ │ │ ldr r7, [r8, #7] │ │ │ │ - ldr r2, [pc, #204] @ 985ad4 <__cxa_atexit@plt+0x979558> │ │ │ │ + ldr r2, [pc, #204] @ 985aa4 <__cxa_atexit@plt+0x979528> │ │ │ │ mov r3, r5 │ │ │ │ str r7, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ sub r7, r5, #12 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985a9c <__cxa_atexit@plt+0x979520> │ │ │ │ - ldr r3, [pc, #176] @ 985ad8 <__cxa_atexit@plt+0x97955c> │ │ │ │ + bhi 985a6c <__cxa_atexit@plt+0x9794f0> │ │ │ │ + ldr r3, [pc, #176] @ 985aa8 <__cxa_atexit@plt+0x97952c> │ │ │ │ tst r9, #3 │ │ │ │ str r8, [r5, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12] │ │ │ │ - beq 985a7c <__cxa_atexit@plt+0x979500> │ │ │ │ + beq 985a4c <__cxa_atexit@plt+0x9794d0> │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ - b 985724 <__cxa_atexit@plt+0x9791a8> │ │ │ │ + b 9856f4 <__cxa_atexit@plt+0x979178> │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985ab0 <__cxa_atexit@plt+0x979534> │ │ │ │ - ldr r2, [pc, #112] @ 985ac8 <__cxa_atexit@plt+0x97954c> │ │ │ │ + bhi 985a80 <__cxa_atexit@plt+0x979504> │ │ │ │ + ldr r2, [pc, #112] @ 985a98 <__cxa_atexit@plt+0x97951c> │ │ │ │ cmp r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ stmda r5, {r2, r8} │ │ │ │ - beq 985a8c <__cxa_atexit@plt+0x979510> │ │ │ │ - ldr r3, [pc, #96] @ 985acc <__cxa_atexit@plt+0x979550> │ │ │ │ + beq 985a5c <__cxa_atexit@plt+0x9794e0> │ │ │ │ + ldr r3, [pc, #96] @ 985a9c <__cxa_atexit@plt+0x979520> │ │ │ │ add r3, pc, r3 │ │ │ │ stmda r5, {r3, r8} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b 985724 <__cxa_atexit@plt+0x9791a8> │ │ │ │ + b 9856f4 <__cxa_atexit@plt+0x979178> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 985adc <__cxa_atexit@plt+0x979560> │ │ │ │ + ldr r7, [pc, #56] @ 985aac <__cxa_atexit@plt+0x979530> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 985ad0 <__cxa_atexit@plt+0x979554> │ │ │ │ + ldr r7, [pc, #24] @ 985aa0 <__cxa_atexit@plt+0x979524> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc90 │ │ │ │ @ instruction: 0xfffffcb4 │ │ │ │ - cmpeq r7, #208, 8 @ 0xd0000000 │ │ │ │ + cmpeq r7, #0, 10 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ - cmpeq r7, #228, 8 @ 0xe4000000 │ │ │ │ + cmpeq r7, #20, 10 @ 0x5000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 985b40 <__cxa_atexit@plt+0x9795c4> │ │ │ │ - ldr r7, [pc, #84] @ 985b54 <__cxa_atexit@plt+0x9795d8> │ │ │ │ + bhi 985b10 <__cxa_atexit@plt+0x979594> │ │ │ │ + ldr r7, [pc, #84] @ 985b24 <__cxa_atexit@plt+0x9795a8> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 985b28 <__cxa_atexit@plt+0x9795ac> │ │ │ │ - ldr r7, [pc, #68] @ 985b58 <__cxa_atexit@plt+0x9795dc> │ │ │ │ + beq 985af8 <__cxa_atexit@plt+0x97957c> │ │ │ │ + ldr r7, [pc, #68] @ 985b28 <__cxa_atexit@plt+0x9795ac> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stm r5, {r7, r8} │ │ │ │ - beq 985b34 <__cxa_atexit@plt+0x9795b8> │ │ │ │ + beq 985b04 <__cxa_atexit@plt+0x979588> │ │ │ │ mov r7, r9 │ │ │ │ - b 985724 <__cxa_atexit@plt+0x9791a8> │ │ │ │ + b 9856f4 <__cxa_atexit@plt+0x979178> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 985b5c <__cxa_atexit@plt+0x9795e0> │ │ │ │ + ldr r7, [pc, #20] @ 985b2c <__cxa_atexit@plt+0x9795b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffc08 │ │ │ │ - cmpeq r7, #64, 8 @ 0x40000000 │ │ │ │ + cmpeq r7, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985bb8 <__cxa_atexit@plt+0x97963c> │ │ │ │ - ldr r7, [pc, #84] @ 985bd8 <__cxa_atexit@plt+0x97965c> │ │ │ │ + bhi 985b88 <__cxa_atexit@plt+0x97960c> │ │ │ │ + ldr r7, [pc, #84] @ 985ba8 <__cxa_atexit@plt+0x97962c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #72] @ 985bdc <__cxa_atexit@plt+0x979660> │ │ │ │ + ldr r7, [pc, #72] @ 985bac <__cxa_atexit@plt+0x979630> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 985bac <__cxa_atexit@plt+0x979630> │ │ │ │ + beq 985b7c <__cxa_atexit@plt+0x979600> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 985be0 <__cxa_atexit@plt+0x979664> │ │ │ │ - ldr r3, [pc, #32] @ 985be4 <__cxa_atexit@plt+0x979668> │ │ │ │ + ldr r7, [pc, #32] @ 985bb0 <__cxa_atexit@plt+0x979634> │ │ │ │ + ldr r3, [pc, #32] @ 985bb4 <__cxa_atexit@plt+0x979638> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe1c0 │ │ │ │ - cmneq lr, #200, 10 @ 0x32000000 │ │ │ │ - cmpeq r7, #156, 6 @ 0x70000002 │ │ │ │ - cmneq lr, #148, 10 @ 0x25000000 │ │ │ │ + cmneq lr, #248, 10 @ 0x3e000000 │ │ │ │ + cmpeq r7, #204, 6 @ 0x30000003 │ │ │ │ + cmneq lr, #196, 10 @ 0x31000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr lr, [pc, #180] @ 985cb0 <__cxa_atexit@plt+0x979734> │ │ │ │ + ldr lr, [pc, #180] @ 985c80 <__cxa_atexit@plt+0x979704> │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ cmp fp, r5 │ │ │ │ add sl, lr, #3 │ │ │ │ - bhi 985c98 <__cxa_atexit@plt+0x97971c> │ │ │ │ - ldr r1, [pc, #152] @ 985cb4 <__cxa_atexit@plt+0x979738> │ │ │ │ - ldr r0, [pc, #152] @ 985cb8 <__cxa_atexit@plt+0x97973c> │ │ │ │ + bhi 985c68 <__cxa_atexit@plt+0x9796ec> │ │ │ │ + ldr r1, [pc, #152] @ 985c84 <__cxa_atexit@plt+0x979708> │ │ │ │ + ldr r0, [pc, #152] @ 985c88 <__cxa_atexit@plt+0x97970c> │ │ │ │ add r2, lr, #3 │ │ │ │ sub r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r2 │ │ │ │ ands r7, r9, #3 │ │ │ │ stm r5, {r1, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 985c78 <__cxa_atexit@plt+0x9796fc> │ │ │ │ + beq 985c48 <__cxa_atexit@plt+0x9796cc> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 985c84 <__cxa_atexit@plt+0x979708> │ │ │ │ + bne 985c54 <__cxa_atexit@plt+0x9796d8> │ │ │ │ ldr r7, [r9, #2] │ │ │ │ ldr r9, [r9, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #12 │ │ │ │ str r0, [r5] │ │ │ │ sub r3, r3, #12 │ │ │ │ mov r5, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bls 985c30 <__cxa_atexit@plt+0x9796b4> │ │ │ │ + bls 985c00 <__cxa_atexit@plt+0x979684> │ │ │ │ add r3, r7, #12 │ │ │ │ - b 985c9c <__cxa_atexit@plt+0x979720> │ │ │ │ + b 985c6c <__cxa_atexit@plt+0x9796f0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #3 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r8, sl │ │ │ │ - ldr r7, [pc, #24] @ 985cbc <__cxa_atexit@plt+0x979740> │ │ │ │ + ldr r7, [pc, #24] @ 985c8c <__cxa_atexit@plt+0x979710> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #84, 10 @ 0x15000000 │ │ │ │ + cmneq lr, #132, 10 @ 0x21000000 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ @ instruction: 0xfffff9d8 │ │ │ │ - cmpeq r7, #196, 4 @ 0x4000000c │ │ │ │ + cmpeq r7, #244, 4 @ 0x4000000f │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r9, r8 │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985d18 <__cxa_atexit@plt+0x97979c> │ │ │ │ - ldr r7, [pc, #84] @ 985d38 <__cxa_atexit@plt+0x9797bc> │ │ │ │ + bhi 985ce8 <__cxa_atexit@plt+0x97976c> │ │ │ │ + ldr r7, [pc, #84] @ 985d08 <__cxa_atexit@plt+0x97978c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #72] @ 985d3c <__cxa_atexit@plt+0x9797c0> │ │ │ │ + ldr r7, [pc, #72] @ 985d0c <__cxa_atexit@plt+0x979790> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 985d0c <__cxa_atexit@plt+0x979790> │ │ │ │ + beq 985cdc <__cxa_atexit@plt+0x979760> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 985d40 <__cxa_atexit@plt+0x9797c4> │ │ │ │ - ldr r3, [pc, #32] @ 985d44 <__cxa_atexit@plt+0x9797c8> │ │ │ │ + ldr r7, [pc, #32] @ 985d10 <__cxa_atexit@plt+0x979794> │ │ │ │ + ldr r3, [pc, #32] @ 985d14 <__cxa_atexit@plt+0x979798> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe724 │ │ │ │ - cmneq lr, #104, 8 @ 0x68000000 │ │ │ │ - cmpeq r7, #64, 4 │ │ │ │ - cmneq lr, #52, 8 @ 0x34000000 │ │ │ │ + cmneq lr, #152, 8 @ 0x98000000 │ │ │ │ + cmpeq r7, #112, 4 │ │ │ │ + cmneq lr, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #4 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985dec <__cxa_atexit@plt+0x979870> │ │ │ │ - ldr r3, [pc, #180] @ 985e1c <__cxa_atexit@plt+0x9798a0> │ │ │ │ + bhi 985dbc <__cxa_atexit@plt+0x979840> │ │ │ │ + ldr r3, [pc, #180] @ 985dec <__cxa_atexit@plt+0x979870> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7] │ │ │ │ ands r3, r8, #3 │ │ │ │ - beq 985dbc <__cxa_atexit@plt+0x979840> │ │ │ │ + beq 985d8c <__cxa_atexit@plt+0x979810> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 985dcc <__cxa_atexit@plt+0x979850> │ │ │ │ + bne 985d9c <__cxa_atexit@plt+0x979820> │ │ │ │ ldr r9, [r8, #2] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985dfc <__cxa_atexit@plt+0x979880> │ │ │ │ - ldr r7, [pc, #140] @ 985e20 <__cxa_atexit@plt+0x9798a4> │ │ │ │ + bhi 985dcc <__cxa_atexit@plt+0x979850> │ │ │ │ + ldr r7, [pc, #140] @ 985df0 <__cxa_atexit@plt+0x979874> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #128] @ 985e24 <__cxa_atexit@plt+0x9798a8> │ │ │ │ + ldr r7, [pc, #128] @ 985df4 <__cxa_atexit@plt+0x979878> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 985de0 <__cxa_atexit@plt+0x979864> │ │ │ │ + beq 985db0 <__cxa_atexit@plt+0x979834> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 985e34 <__cxa_atexit@plt+0x9798b8> │ │ │ │ + ldr r7, [pc, #96] @ 985e04 <__cxa_atexit@plt+0x979888> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 985e30 <__cxa_atexit@plt+0x9798b4> │ │ │ │ + ldr r7, [pc, #60] @ 985e00 <__cxa_atexit@plt+0x979884> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 985e28 <__cxa_atexit@plt+0x9798ac> │ │ │ │ - ldr r3, [pc, #36] @ 985e2c <__cxa_atexit@plt+0x9798b0> │ │ │ │ + ldr r7, [pc, #36] @ 985df8 <__cxa_atexit@plt+0x97987c> │ │ │ │ + ldr r3, [pc, #36] @ 985dfc <__cxa_atexit@plt+0x979880> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xffffe674 │ │ │ │ + cmneq lr, #232, 6 @ 0xa0000003 │ │ │ │ + cmpeq r7, #140, 2 @ 0x23 │ │ │ │ + cmneq lr, #128, 6 │ │ │ │ + cmpeq r7, #220, 2 @ 0x37 │ │ │ │ cmneq lr, #184, 6 @ 0xe0000002 │ │ │ │ - cmpeq r7, #92, 2 │ │ │ │ - cmneq lr, #80, 6 @ 0x40000001 │ │ │ │ - cmpeq r7, #172, 2 @ 0x2b │ │ │ │ - cmneq lr, #136, 6 @ 0x20000002 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 985e8c <__cxa_atexit@plt+0x979910> │ │ │ │ + bne 985e5c <__cxa_atexit@plt+0x9798e0> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985eac <__cxa_atexit@plt+0x979930> │ │ │ │ - ldr r7, [pc, #108] @ 985ed0 <__cxa_atexit@plt+0x979954> │ │ │ │ - ldr r3, [pc, #108] @ 985ed4 <__cxa_atexit@plt+0x979958> │ │ │ │ + bhi 985e7c <__cxa_atexit@plt+0x979900> │ │ │ │ + ldr r7, [pc, #108] @ 985ea0 <__cxa_atexit@plt+0x979924> │ │ │ │ + ldr r3, [pc, #108] @ 985ea4 <__cxa_atexit@plt+0x979928> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - beq 985ea0 <__cxa_atexit@plt+0x979924> │ │ │ │ + beq 985e70 <__cxa_atexit@plt+0x9798f4> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ - ldr r7, [pc, #76] @ 985ee0 <__cxa_atexit@plt+0x979964> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ + ldr r7, [pc, #76] @ 985eb0 <__cxa_atexit@plt+0x979934> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 985ed8 <__cxa_atexit@plt+0x97995c> │ │ │ │ - ldr r3, [pc, #36] @ 985edc <__cxa_atexit@plt+0x979960> │ │ │ │ + ldr r7, [pc, #36] @ 985ea8 <__cxa_atexit@plt+0x97992c> │ │ │ │ + ldr r3, [pc, #36] @ 985eac <__cxa_atexit@plt+0x979930> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffe5a0 │ │ │ │ - cmneq lr, #236, 4 @ 0xc000000e │ │ │ │ - cmpeq r7, #168 @ 0xa8 │ │ │ │ - cmneq lr, #156, 4 @ 0xc0000009 │ │ │ │ - cmneq lr, #200, 4 @ 0x8000000c │ │ │ │ + cmneq lr, #28, 6 @ 0x70000000 │ │ │ │ + cmpeq r7, #216 @ 0xd8 │ │ │ │ + cmneq lr, #204, 4 @ 0xc000000c │ │ │ │ + cmneq lr, #248, 4 @ 0x8000000f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 985f14 <__cxa_atexit@plt+0x979998> │ │ │ │ + bhi 985ee4 <__cxa_atexit@plt+0x979968> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 985f1c <__cxa_atexit@plt+0x9799a0> │ │ │ │ + ldr r2, [pc, #20] @ 985eec <__cxa_atexit@plt+0x979970> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq lr, #0 │ │ │ │ + cmneq lr, #48 @ 0x30 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 985f50 <__cxa_atexit@plt+0x9799d4> │ │ │ │ + bhi 985f20 <__cxa_atexit@plt+0x9799a4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 985f58 <__cxa_atexit@plt+0x9799dc> │ │ │ │ + ldr r2, [pc, #20] @ 985f28 <__cxa_atexit@plt+0x9799ac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #196, 30 @ p-variant is OBSOLETE @ 0x310 │ │ │ │ + cmnpeq sp, #244, 30 @ p-variant is OBSOLETE @ 0x3d0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 985fd4 <__cxa_atexit@plt+0x979a58> │ │ │ │ + bhi 985fa4 <__cxa_atexit@plt+0x979a28> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 985fb4 <__cxa_atexit@plt+0x979a38> │ │ │ │ - ldr r3, [pc, #92] @ 985fe4 <__cxa_atexit@plt+0x979a68> │ │ │ │ + bne 985f84 <__cxa_atexit@plt+0x979a08> │ │ │ │ + ldr r3, [pc, #92] @ 985fb4 <__cxa_atexit@plt+0x979a38> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #4] │ │ │ │ - beq 985fcc <__cxa_atexit@plt+0x979a50> │ │ │ │ - ldr r3, [pc, #64] @ 985fe8 <__cxa_atexit@plt+0x979a6c> │ │ │ │ + beq 985f9c <__cxa_atexit@plt+0x979a20> │ │ │ │ + ldr r3, [pc, #64] @ 985fb8 <__cxa_atexit@plt+0x979a3c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ - ldr r7, [pc, #52] @ 985ff0 <__cxa_atexit@plt+0x979a74> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ + ldr r7, [pc, #52] @ 985fc0 <__cxa_atexit@plt+0x979a44> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 985fec <__cxa_atexit@plt+0x979a70> │ │ │ │ + ldr r7, [pc, #16] @ 985fbc <__cxa_atexit@plt+0x979a40> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmpeq r7, #200, 30 @ 0x320 │ │ │ │ - cmneq lr, #160, 2 @ 0x28 │ │ │ │ - cmpeq r7, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq r7, #248, 30 @ 0x3e0 │ │ │ │ + cmneq lr, #208, 2 @ 0x34 │ │ │ │ + cmpeq r7, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 986014 <__cxa_atexit@plt+0x979a98> │ │ │ │ + ldr r3, [pc, #12] @ 985fe4 <__cxa_atexit@plt+0x979a68> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #136, 30 @ 0x220 │ │ │ │ + cmpeq r7, #184, 30 @ 0x2e0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 986060 <__cxa_atexit@plt+0x979ae4> │ │ │ │ + ldr r3, [pc, #52] @ 986030 <__cxa_atexit@plt+0x979ab4> │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 986054 <__cxa_atexit@plt+0x979ad8> │ │ │ │ - ldr r7, [pc, #24] @ 986064 <__cxa_atexit@plt+0x979ae8> │ │ │ │ + beq 986024 <__cxa_atexit@plt+0x979aa8> │ │ │ │ + ldr r7, [pc, #24] @ 986034 <__cxa_atexit@plt+0x979ab8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 985f68 <__cxa_atexit@plt+0x9799ec> │ │ │ │ + b 985f38 <__cxa_atexit@plt+0x9799bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r7, #56, 30 @ 0xe0 │ │ │ │ + cmpeq r7, #104, 30 @ 0x1a0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 986088 <__cxa_atexit@plt+0x979b0c> │ │ │ │ + ldr r3, [pc, #12] @ 986058 <__cxa_atexit@plt+0x979adc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 985f68 <__cxa_atexit@plt+0x9799ec> │ │ │ │ + b 985f38 <__cxa_atexit@plt+0x9799bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9860e8 <__cxa_atexit@plt+0x979b6c> │ │ │ │ - ldr r2, [pc, #80] @ 986100 <__cxa_atexit@plt+0x979b84> │ │ │ │ - ldr lr, [pc, #80] @ 986104 <__cxa_atexit@plt+0x979b88> │ │ │ │ + bcc 9860b8 <__cxa_atexit@plt+0x979b3c> │ │ │ │ + ldr r2, [pc, #80] @ 9860d0 <__cxa_atexit@plt+0x979b54> │ │ │ │ + ldr lr, [pc, #80] @ 9860d4 <__cxa_atexit@plt+0x979b58> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r7, [r3, #24] │ │ │ │ mov r7, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r7, #16]! │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 986108 <__cxa_atexit@plt+0x979b8c> │ │ │ │ + ldr r3, [pc, #24] @ 9860d8 <__cxa_atexit@plt+0x979b5c> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ @ instruction: 0xfffffe30 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98613c <__cxa_atexit@plt+0x979bc0> │ │ │ │ + bhi 98610c <__cxa_atexit@plt+0x979b90> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 986144 <__cxa_atexit@plt+0x979bc8> │ │ │ │ + ldr r2, [pc, #24] @ 986114 <__cxa_atexit@plt+0x979b98> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b d0cfa0 <__cxa_atexit@plt+0xd00a24> │ │ │ │ + b d0cf70 <__cxa_atexit@plt+0xd009f4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #220, 26 @ p-variant is OBSOLETE @ 0x3700 │ │ │ │ + cmnpeq sp, #12, 28 @ p-variant is OBSOLETE @ 0xc0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 986194 <__cxa_atexit@plt+0x979c18> │ │ │ │ - ldr r2, [pc, #56] @ 9861a0 <__cxa_atexit@plt+0x979c24> │ │ │ │ + bhi 986164 <__cxa_atexit@plt+0x979be8> │ │ │ │ + ldr r2, [pc, #56] @ 986170 <__cxa_atexit@plt+0x979bf4> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 9861a4 <__cxa_atexit@plt+0x979c28> │ │ │ │ + ldr r1, [pc, #52] @ 986174 <__cxa_atexit@plt+0x979bf8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 98618c <__cxa_atexit@plt+0x979c10> │ │ │ │ - b 9861b0 <__cxa_atexit@plt+0x979c34> │ │ │ │ + beq 98615c <__cxa_atexit@plt+0x979be0> │ │ │ │ + b 986180 <__cxa_atexit@plt+0x979c04> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmnpeq sp, #148, 26 @ p-variant is OBSOLETE @ 0x2500 │ │ │ │ + cmnpeq sp, #196, 26 @ p-variant is OBSOLETE @ 0x3100 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r2, r7, #3 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 986204 <__cxa_atexit@plt+0x979c88> │ │ │ │ + beq 9861d4 <__cxa_atexit@plt+0x979c58> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 986240 <__cxa_atexit@plt+0x979cc4> │ │ │ │ + bne 986210 <__cxa_atexit@plt+0x979c94> │ │ │ │ ldr r9, [r7, #5] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986288 <__cxa_atexit@plt+0x979d0c> │ │ │ │ - ldr r7, [pc, #224] @ 9862bc <__cxa_atexit@plt+0x979d40> │ │ │ │ - ldr r3, [pc, #224] @ 9862c0 <__cxa_atexit@plt+0x979d44> │ │ │ │ + bhi 986258 <__cxa_atexit@plt+0x979cdc> │ │ │ │ + ldr r7, [pc, #224] @ 98628c <__cxa_atexit@plt+0x979d10> │ │ │ │ + ldr r3, [pc, #224] @ 986290 <__cxa_atexit@plt+0x979d14> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - beq 98627c <__cxa_atexit@plt+0x979d00> │ │ │ │ + beq 98624c <__cxa_atexit@plt+0x979cd0> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986288 <__cxa_atexit@plt+0x979d0c> │ │ │ │ - ldr r7, [pc, #156] @ 9862b4 <__cxa_atexit@plt+0x979d38> │ │ │ │ - ldr r3, [pc, #156] @ 9862b8 <__cxa_atexit@plt+0x979d3c> │ │ │ │ + bhi 986258 <__cxa_atexit@plt+0x979cdc> │ │ │ │ + ldr r7, [pc, #156] @ 986284 <__cxa_atexit@plt+0x979d08> │ │ │ │ + ldr r3, [pc, #156] @ 986288 <__cxa_atexit@plt+0x979d0c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - beq 98627c <__cxa_atexit@plt+0x979d00> │ │ │ │ + beq 98624c <__cxa_atexit@plt+0x979cd0> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986288 <__cxa_atexit@plt+0x979d0c> │ │ │ │ - ldr r7, [pc, #88] @ 9862ac <__cxa_atexit@plt+0x979d30> │ │ │ │ - ldr r3, [pc, #88] @ 9862b0 <__cxa_atexit@plt+0x979d34> │ │ │ │ + bhi 986258 <__cxa_atexit@plt+0x979cdc> │ │ │ │ + ldr r7, [pc, #88] @ 98627c <__cxa_atexit@plt+0x979d00> │ │ │ │ + ldr r3, [pc, #88] @ 986280 <__cxa_atexit@plt+0x979d04> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ stmdb r5, {r3, r9} │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #-12]! │ │ │ │ - beq 98627c <__cxa_atexit@plt+0x979d00> │ │ │ │ + beq 98624c <__cxa_atexit@plt+0x979cd0> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #52] @ 9862c4 <__cxa_atexit@plt+0x979d48> │ │ │ │ - ldr r3, [pc, #52] @ 9862c8 <__cxa_atexit@plt+0x979d4c> │ │ │ │ + ldr r7, [pc, #52] @ 986294 <__cxa_atexit@plt+0x979d18> │ │ │ │ + ldr r3, [pc, #52] @ 986298 <__cxa_atexit@plt+0x979d1c> │ │ │ │ add r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffdaec │ │ │ │ - cmnpeq sp, #252, 28 @ p-variant is OBSOLETE @ 0xfc0 │ │ │ │ + cmnpeq sp, #44, 30 @ p-variant is OBSOLETE @ 0xb0 │ │ │ │ @ instruction: 0xffffdb28 │ │ │ │ - cmnpeq sp, #56, 30 @ p-variant is OBSOLETE @ 0xe0 │ │ │ │ + cmnpeq sp, #104, 30 @ p-variant is OBSOLETE @ 0x1a0 │ │ │ │ @ instruction: 0xffffdb64 │ │ │ │ - cmnpeq sp, #116, 30 @ p-variant is OBSOLETE @ 0x1d0 │ │ │ │ - cmpeq r7, #200, 24 @ 0xc800 │ │ │ │ - cmnpeq sp, #192, 28 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ + cmnpeq sp, #164, 30 @ p-variant is OBSOLETE @ 0x290 │ │ │ │ + cmpeq r7, #248, 24 @ 0xf800 │ │ │ │ + cmnpeq sp, #240, 28 @ p-variant is OBSOLETE @ 0xf00 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9862fc <__cxa_atexit@plt+0x979d80> │ │ │ │ + bhi 9862cc <__cxa_atexit@plt+0x979d50> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 986304 <__cxa_atexit@plt+0x979d88> │ │ │ │ + ldr r2, [pc, #20] @ 9862d4 <__cxa_atexit@plt+0x979d58> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #24, 24 @ p-variant is OBSOLETE @ 0x1800 │ │ │ │ + cmnpeq sp, #72, 24 @ p-variant is OBSOLETE @ 0x4800 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986338 <__cxa_atexit@plt+0x979dbc> │ │ │ │ + bhi 986308 <__cxa_atexit@plt+0x979d8c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 986340 <__cxa_atexit@plt+0x979dc4> │ │ │ │ + ldr r2, [pc, #20] @ 986310 <__cxa_atexit@plt+0x979d94> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #220, 22 @ p-variant is OBSOLETE @ 0x37000 │ │ │ │ + cmnpeq sp, #12, 24 @ p-variant is OBSOLETE @ 0xc00 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98637c <__cxa_atexit@plt+0x979e00> │ │ │ │ - ldr r2, [pc, #36] @ 986384 <__cxa_atexit@plt+0x979e08> │ │ │ │ + bhi 98634c <__cxa_atexit@plt+0x979dd0> │ │ │ │ + ldr r2, [pc, #36] @ 986354 <__cxa_atexit@plt+0x979dd8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 986388 <__cxa_atexit@plt+0x979e0c> │ │ │ │ + ldr r5, [pc, #28] @ 986358 <__cxa_atexit@plt+0x979ddc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ add r9, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #168, 22 @ p-variant is OBSOLETE @ 0x2a000 │ │ │ │ - cmnpeq sp, #240, 26 @ p-variant is OBSOLETE @ 0x3c00 │ │ │ │ + cmnpeq sp, #216, 22 @ p-variant is OBSOLETE @ 0x36000 │ │ │ │ + cmnpeq sp, #32, 28 @ p-variant is OBSOLETE @ 0x200 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, r5 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98647c <__cxa_atexit@plt+0x979f00> │ │ │ │ - ldr r5, [pc, #220] @ 986488 <__cxa_atexit@plt+0x979f0c> │ │ │ │ + bhi 98644c <__cxa_atexit@plt+0x979ed0> │ │ │ │ + ldr r5, [pc, #220] @ 986458 <__cxa_atexit@plt+0x979edc> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #212] @ 98648c <__cxa_atexit@plt+0x979f10> │ │ │ │ + ldr r0, [pc, #212] @ 98645c <__cxa_atexit@plt+0x979ee0> │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r5, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ sub r5, r3, #28 │ │ │ │ stmdb r3, {r0, r7} │ │ │ │ - ldr lr, [pc, #188] @ 986490 <__cxa_atexit@plt+0x979f14> │ │ │ │ + ldr lr, [pc, #188] @ 986460 <__cxa_atexit@plt+0x979ee4> │ │ │ │ cmp fp, r5 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ add sl, lr, #3 │ │ │ │ - bhi 986464 <__cxa_atexit@plt+0x979ee8> │ │ │ │ - ldr r1, [pc, #172] @ 986494 <__cxa_atexit@plt+0x979f18> │ │ │ │ - ldr r0, [pc, #172] @ 986498 <__cxa_atexit@plt+0x979f1c> │ │ │ │ + bhi 986434 <__cxa_atexit@plt+0x979eb8> │ │ │ │ + ldr r1, [pc, #172] @ 986464 <__cxa_atexit@plt+0x979ee8> │ │ │ │ + ldr r0, [pc, #172] @ 986468 <__cxa_atexit@plt+0x979eec> │ │ │ │ add r2, lr, #3 │ │ │ │ sub r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r2 │ │ │ │ ands r7, r9, #3 │ │ │ │ stm r5, {r1, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 986444 <__cxa_atexit@plt+0x979ec8> │ │ │ │ + beq 986414 <__cxa_atexit@plt+0x979e98> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 986450 <__cxa_atexit@plt+0x979ed4> │ │ │ │ + bne 986420 <__cxa_atexit@plt+0x979ea4> │ │ │ │ ldr r7, [r9, #2] │ │ │ │ ldr r9, [r9, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #12 │ │ │ │ str r0, [r5] │ │ │ │ sub r3, r3, #12 │ │ │ │ mov r5, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bls 9863fc <__cxa_atexit@plt+0x979e80> │ │ │ │ + bls 9863cc <__cxa_atexit@plt+0x979e50> │ │ │ │ add r2, r7, #12 │ │ │ │ - b 986468 <__cxa_atexit@plt+0x979eec> │ │ │ │ + b 986438 <__cxa_atexit@plt+0x979ebc> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #3 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r8, sl │ │ │ │ - ldr r7, [pc, #44] @ 98649c <__cxa_atexit@plt+0x979f20> │ │ │ │ + ldr r7, [pc, #44] @ 98646c <__cxa_atexit@plt+0x979ef0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmnpeq sp, #76, 22 @ p-variant is OBSOLETE @ 0x13000 │ │ │ │ - cmnpeq sp, #132, 26 @ p-variant is OBSOLETE @ 0x2100 │ │ │ │ + cmnpeq sp, #124, 22 @ p-variant is OBSOLETE @ 0x1f000 │ │ │ │ + cmnpeq sp, #180, 26 @ p-variant is OBSOLETE @ 0x2d00 │ │ │ │ @ instruction: 0xfffff13c │ │ │ │ @ instruction: 0xfffff20c │ │ │ │ - cmpeq r7, #248, 20 @ 0xf8000 │ │ │ │ + cmpeq r7, #40, 22 @ 0xa000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #24 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986508 <__cxa_atexit@plt+0x979f8c> │ │ │ │ - ldr r2, [pc, #60] @ 986510 <__cxa_atexit@plt+0x979f94> │ │ │ │ + bhi 9864d8 <__cxa_atexit@plt+0x979f5c> │ │ │ │ + ldr r2, [pc, #60] @ 9864e0 <__cxa_atexit@plt+0x979f64> │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 986514 <__cxa_atexit@plt+0x979f98> │ │ │ │ + ldr r2, [pc, #44] @ 9864e4 <__cxa_atexit@plt+0x979f68> │ │ │ │ tst r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2, r7} │ │ │ │ - beq 9864fc <__cxa_atexit@plt+0x979f80> │ │ │ │ + beq 9864cc <__cxa_atexit@plt+0x979f50> │ │ │ │ mov r7, r3 │ │ │ │ - b 986520 <__cxa_atexit@plt+0x979fa4> │ │ │ │ + b 9864f0 <__cxa_atexit@plt+0x979f74> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmnpeq sp, #28, 20 @ p-variant is OBSOLETE @ 0x1c000 │ │ │ │ + cmnpeq sp, #76, 20 @ p-variant is OBSOLETE @ 0x4c000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r0, r2, #3 │ │ │ │ sub r3, r5, #4 │ │ │ │ and r1, r7, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 986570 <__cxa_atexit@plt+0x979ff4> │ │ │ │ + beq 986540 <__cxa_atexit@plt+0x979fc4> │ │ │ │ cmp r0, #3 │ │ │ │ - bne 98659c <__cxa_atexit@plt+0x97a020> │ │ │ │ - ldr lr, [pc, #168] @ 9865f4 <__cxa_atexit@plt+0x97a078> │ │ │ │ + bne 98656c <__cxa_atexit@plt+0x979ff0> │ │ │ │ + ldr lr, [pc, #168] @ 9865c4 <__cxa_atexit@plt+0x97a048> │ │ │ │ ldr r0, [r2, #25] │ │ │ │ ldr r9, [r2, #29] │ │ │ │ add lr, pc, lr │ │ │ │ cmp r1, #0 │ │ │ │ str lr, [r5, #-4] │ │ │ │ stm r5, {r0, r9} │ │ │ │ - beq 9865d8 <__cxa_atexit@plt+0x97a05c> │ │ │ │ - ldr r3, [pc, #140] @ 9865f8 <__cxa_atexit@plt+0x97a07c> │ │ │ │ + beq 9865a8 <__cxa_atexit@plt+0x97a02c> │ │ │ │ + ldr r3, [pc, #140] @ 9865c8 <__cxa_atexit@plt+0x97a04c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 9865c4 <__cxa_atexit@plt+0x97a048> │ │ │ │ - ldr lr, [pc, #116] @ 9865ec <__cxa_atexit@plt+0x97a070> │ │ │ │ + b 986594 <__cxa_atexit@plt+0x97a018> │ │ │ │ + ldr lr, [pc, #116] @ 9865bc <__cxa_atexit@plt+0x97a040> │ │ │ │ ldr r0, [r2, #14] │ │ │ │ ldr r9, [r2, #18] │ │ │ │ add lr, pc, lr │ │ │ │ cmp r1, #0 │ │ │ │ str lr, [r5, #-4] │ │ │ │ stm r5, {r0, r9} │ │ │ │ - beq 9865d8 <__cxa_atexit@plt+0x97a05c> │ │ │ │ - ldr r3, [pc, #88] @ 9865f0 <__cxa_atexit@plt+0x97a074> │ │ │ │ + beq 9865a8 <__cxa_atexit@plt+0x97a02c> │ │ │ │ + ldr r3, [pc, #88] @ 9865c0 <__cxa_atexit@plt+0x97a044> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 9865c4 <__cxa_atexit@plt+0x97a048> │ │ │ │ - ldr lr, [pc, #64] @ 9865e4 <__cxa_atexit@plt+0x97a068> │ │ │ │ + b 986594 <__cxa_atexit@plt+0x97a018> │ │ │ │ + ldr lr, [pc, #64] @ 9865b4 <__cxa_atexit@plt+0x97a038> │ │ │ │ ldr r0, [r2, #11] │ │ │ │ ldr r9, [r2, #15] │ │ │ │ add lr, pc, lr │ │ │ │ cmp r1, #0 │ │ │ │ str lr, [r5, #-4] │ │ │ │ stm r5, {r0, r9} │ │ │ │ - beq 9865d8 <__cxa_atexit@plt+0x97a05c> │ │ │ │ - ldr r3, [pc, #36] @ 9865e8 <__cxa_atexit@plt+0x97a06c> │ │ │ │ + beq 9865a8 <__cxa_atexit@plt+0x97a02c> │ │ │ │ + ldr r3, [pc, #36] @ 9865b8 <__cxa_atexit@plt+0x97a03c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r9, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ str r3, [r5, #4] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ b 7012a8 <__cxa_atexit@plt+0x6f4d2c> │ │ │ │ ldr r0, [r7] │ │ │ │ @@ -2484255,145 +2484243,145 @@ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 986620 <__cxa_atexit@plt+0x97a0a4> │ │ │ │ + ldr r3, [pc, #20] @ 9865f0 <__cxa_atexit@plt+0x97a074> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 7012a8 <__cxa_atexit@plt+0x6f4d2c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 986644 <__cxa_atexit@plt+0x97a0c8> │ │ │ │ + ldr r3, [pc, #16] @ 986614 <__cxa_atexit@plt+0x97a098> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ - cmnpeq sp, #32, 22 @ p-variant is OBSOLETE @ 0x8000 │ │ │ │ + cmnpeq sp, #80, 22 @ p-variant is OBSOLETE @ 0x14000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 98666c <__cxa_atexit@plt+0x97a0f0> │ │ │ │ + ldr r3, [pc, #20] @ 98663c <__cxa_atexit@plt+0x97a0c0> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 7012a8 <__cxa_atexit@plt+0x6f4d2c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 986690 <__cxa_atexit@plt+0x97a114> │ │ │ │ + ldr r3, [pc, #16] @ 986660 <__cxa_atexit@plt+0x97a0e4> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ - cmnpeq sp, #212, 20 @ p-variant is OBSOLETE @ 0xd4000 │ │ │ │ + cmnpeq sp, #4, 22 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ andeq r0, r0, r2, rrx │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 9866b8 <__cxa_atexit@plt+0x97a13c> │ │ │ │ + ldr r3, [pc, #20] @ 986688 <__cxa_atexit@plt+0x97a10c> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r0, [r5, #-4]! │ │ │ │ b 7012a8 <__cxa_atexit@plt+0x6f4d2c> │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 9866dc <__cxa_atexit@plt+0x97a160> │ │ │ │ + ldr r3, [pc, #16] @ 9866ac <__cxa_atexit@plt+0x97a130> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r9, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ - cmnpeq sp, #136, 20 @ p-variant is OBSOLETE @ 0x88000 │ │ │ │ + cmnpeq sp, #184, 20 @ p-variant is OBSOLETE @ 0xb8000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986730 <__cxa_atexit@plt+0x97a1b4> │ │ │ │ - ldr r2, [pc, #60] @ 986738 <__cxa_atexit@plt+0x97a1bc> │ │ │ │ + bhi 986700 <__cxa_atexit@plt+0x97a184> │ │ │ │ + ldr r2, [pc, #60] @ 986708 <__cxa_atexit@plt+0x97a18c> │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-16]! │ │ │ │ - ldr r2, [pc, #44] @ 98673c <__cxa_atexit@plt+0x97a1c0> │ │ │ │ + ldr r2, [pc, #44] @ 98670c <__cxa_atexit@plt+0x97a190> │ │ │ │ tst r3, #3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmib r5, {r1, r2, r7} │ │ │ │ - beq 986724 <__cxa_atexit@plt+0x97a1a8> │ │ │ │ + beq 9866f4 <__cxa_atexit@plt+0x97a178> │ │ │ │ mov r7, r3 │ │ │ │ - b 986748 <__cxa_atexit@plt+0x97a1cc> │ │ │ │ + b 986718 <__cxa_atexit@plt+0x97a19c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmnpeq sp, #244, 14 @ p-variant is OBSOLETE @ 0x3d00000 │ │ │ │ + cmnpeq sp, #36, 16 @ p-variant is OBSOLETE @ 0x240000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ ldr r7, [r5, #4] │ │ │ │ and r1, r2, #3 │ │ │ │ mov r3, r5 │ │ │ │ sub r0, r5, #8 │ │ │ │ sub r5, r5, #12 │ │ │ │ and lr, r7, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 9867a8 <__cxa_atexit@plt+0x97a22c> │ │ │ │ + beq 986778 <__cxa_atexit@plt+0x97a1fc> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 9867e8 <__cxa_atexit@plt+0x97a26c> │ │ │ │ - ldr r8, [pc, #192] @ 98683c <__cxa_atexit@plt+0x97a2c0> │ │ │ │ + bne 9867b8 <__cxa_atexit@plt+0x97a23c> │ │ │ │ + ldr r8, [pc, #192] @ 98680c <__cxa_atexit@plt+0x97a290> │ │ │ │ ldr r1, [r2, #5] │ │ │ │ ldr r9, [r2, #29] │ │ │ │ ldr r2, [r2, #25] │ │ │ │ add r8, pc, r8 │ │ │ │ cmp lr, #0 │ │ │ │ str r8, [r3, #-12] │ │ │ │ stm r0, {r2, r9} │ │ │ │ str r1, [r3, #4] │ │ │ │ - beq 986824 <__cxa_atexit@plt+0x97a2a8> │ │ │ │ - ldr r1, [pc, #156] @ 986840 <__cxa_atexit@plt+0x97a2c4> │ │ │ │ + beq 9867f4 <__cxa_atexit@plt+0x97a278> │ │ │ │ + ldr r1, [pc, #156] @ 986810 <__cxa_atexit@plt+0x97a294> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9867d8 <__cxa_atexit@plt+0x97a25c> │ │ │ │ - ldr r8, [pc, #132] @ 986834 <__cxa_atexit@plt+0x97a2b8> │ │ │ │ + b 9867a8 <__cxa_atexit@plt+0x97a22c> │ │ │ │ + ldr r8, [pc, #132] @ 986804 <__cxa_atexit@plt+0x97a288> │ │ │ │ ldr r1, [r2, #6] │ │ │ │ ldr r9, [r2, #18] │ │ │ │ ldr r2, [r2, #14] │ │ │ │ add r8, pc, r8 │ │ │ │ cmp lr, #0 │ │ │ │ str r8, [r3, #-12] │ │ │ │ stm r0, {r2, r9} │ │ │ │ str r1, [r3, #4] │ │ │ │ - beq 986824 <__cxa_atexit@plt+0x97a2a8> │ │ │ │ - ldr r1, [pc, #96] @ 986838 <__cxa_atexit@plt+0x97a2bc> │ │ │ │ + beq 9867f4 <__cxa_atexit@plt+0x97a278> │ │ │ │ + ldr r1, [pc, #96] @ 986808 <__cxa_atexit@plt+0x97a28c> │ │ │ │ add r1, pc, r1 │ │ │ │ stm r5, {r2, r9} │ │ │ │ str r7, [r3, #-4] │ │ │ │ str r1, [r3] │ │ │ │ b 7012a8 <__cxa_atexit@plt+0x6f4d2c> │ │ │ │ - ldr sl, [pc, #60] @ 98682c <__cxa_atexit@plt+0x97a2b0> │ │ │ │ + ldr sl, [pc, #60] @ 9867fc <__cxa_atexit@plt+0x97a280> │ │ │ │ add r9, r2, #7 │ │ │ │ cmp lr, #0 │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ add sl, pc, sl │ │ │ │ str sl, [r3, #-12] │ │ │ │ strd r8, [r0] │ │ │ │ str r1, [r3, #4] │ │ │ │ - beq 986824 <__cxa_atexit@plt+0x97a2a8> │ │ │ │ - ldr r2, [pc, #28] @ 986830 <__cxa_atexit@plt+0x97a2b4> │ │ │ │ + beq 9867f4 <__cxa_atexit@plt+0x97a278> │ │ │ │ + ldr r2, [pc, #28] @ 986800 <__cxa_atexit@plt+0x97a284> │ │ │ │ strd r8, [r5] │ │ │ │ str r7, [r3, #-4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ b 7012a8 <__cxa_atexit@plt+0x6f4d2c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @@ -2484401,432 +2484389,432 @@ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #2 │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 986864 <__cxa_atexit@plt+0x97a2e8> │ │ │ │ + ldr r3, [pc, #16] @ 986834 <__cxa_atexit@plt+0x97a2b8> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ b 7012a8 <__cxa_atexit@plt+0x6f4d2c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 9868ec <__cxa_atexit@plt+0x97a370> │ │ │ │ + ldr r3, [pc, #116] @ 9868bc <__cxa_atexit@plt+0x97a340> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi 9868cc <__cxa_atexit@plt+0x97a350> │ │ │ │ - ldr r7, [pc, #88] @ 9868f0 <__cxa_atexit@plt+0x97a374> │ │ │ │ + bhi 98689c <__cxa_atexit@plt+0x97a320> │ │ │ │ + ldr r7, [pc, #88] @ 9868c0 <__cxa_atexit@plt+0x97a344> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #76] @ 9868f4 <__cxa_atexit@plt+0x97a378> │ │ │ │ + ldr r7, [pc, #76] @ 9868c4 <__cxa_atexit@plt+0x97a348> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 9868c0 <__cxa_atexit@plt+0x97a344> │ │ │ │ + beq 986890 <__cxa_atexit@plt+0x97a314> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9868f8 <__cxa_atexit@plt+0x97a37c> │ │ │ │ - ldr r3, [pc, #36] @ 9868fc <__cxa_atexit@plt+0x97a380> │ │ │ │ + ldr r7, [pc, #36] @ 9868c8 <__cxa_atexit@plt+0x97a34c> │ │ │ │ + ldr r3, [pc, #36] @ 9868cc <__cxa_atexit@plt+0x97a350> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffd4ac │ │ │ │ - cmnpeq sp, #180, 16 @ p-variant is OBSOLETE @ 0xb40000 │ │ │ │ - cmpeq r7, #136, 12 @ 0x8800000 │ │ │ │ - cmnpeq sp, #128, 16 @ p-variant is OBSOLETE @ 0x800000 │ │ │ │ + cmnpeq sp, #228, 16 @ p-variant is OBSOLETE @ 0xe40000 │ │ │ │ + cmpeq r7, #184, 12 @ 0xb800000 │ │ │ │ + cmnpeq sp, #176, 16 @ p-variant is OBSOLETE @ 0xb00000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 986938 <__cxa_atexit@plt+0x97a3bc> │ │ │ │ + ldr r3, [pc, #16] @ 986908 <__cxa_atexit@plt+0x97a38c> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ b 7012a8 <__cxa_atexit@plt+0x6f4d2c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 9869c0 <__cxa_atexit@plt+0x97a444> │ │ │ │ + ldr r3, [pc, #116] @ 986990 <__cxa_atexit@plt+0x97a414> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi 9869a0 <__cxa_atexit@plt+0x97a424> │ │ │ │ - ldr r7, [pc, #88] @ 9869c4 <__cxa_atexit@plt+0x97a448> │ │ │ │ + bhi 986970 <__cxa_atexit@plt+0x97a3f4> │ │ │ │ + ldr r7, [pc, #88] @ 986994 <__cxa_atexit@plt+0x97a418> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #76] @ 9869c8 <__cxa_atexit@plt+0x97a44c> │ │ │ │ + ldr r7, [pc, #76] @ 986998 <__cxa_atexit@plt+0x97a41c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 986994 <__cxa_atexit@plt+0x97a418> │ │ │ │ + beq 986964 <__cxa_atexit@plt+0x97a3e8> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 9869cc <__cxa_atexit@plt+0x97a450> │ │ │ │ - ldr r3, [pc, #36] @ 9869d0 <__cxa_atexit@plt+0x97a454> │ │ │ │ + ldr r7, [pc, #36] @ 98699c <__cxa_atexit@plt+0x97a420> │ │ │ │ + ldr r3, [pc, #36] @ 9869a0 <__cxa_atexit@plt+0x97a424> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffd3d8 │ │ │ │ - cmnpeq sp, #224, 14 @ p-variant is OBSOLETE @ 0x3800000 │ │ │ │ - cmpeq r7, #180, 10 @ 0x2d000000 │ │ │ │ - cmnpeq sp, #172, 14 @ p-variant is OBSOLETE @ 0x2b00000 │ │ │ │ + cmnpeq sp, #16, 16 @ p-variant is OBSOLETE @ 0x100000 │ │ │ │ + cmpeq r7, #228, 10 @ 0x39000000 │ │ │ │ + cmnpeq sp, #220, 14 @ p-variant is OBSOLETE @ 0x3700000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #16] @ 986a0c <__cxa_atexit@plt+0x97a490> │ │ │ │ + ldr r3, [pc, #16] @ 9869dc <__cxa_atexit@plt+0x97a460> │ │ │ │ ldrd r0, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #12] │ │ │ │ stm r5, {r0, r1, r7} │ │ │ │ b 7012a8 <__cxa_atexit@plt+0x6f4d2c> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #116] @ 986a94 <__cxa_atexit@plt+0x97a518> │ │ │ │ + ldr r3, [pc, #116] @ 986a64 <__cxa_atexit@plt+0x97a4e8> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r7, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi 986a74 <__cxa_atexit@plt+0x97a4f8> │ │ │ │ - ldr r7, [pc, #88] @ 986a98 <__cxa_atexit@plt+0x97a51c> │ │ │ │ + bhi 986a44 <__cxa_atexit@plt+0x97a4c8> │ │ │ │ + ldr r7, [pc, #88] @ 986a68 <__cxa_atexit@plt+0x97a4ec> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ - ldr r7, [pc, #76] @ 986a9c <__cxa_atexit@plt+0x97a520> │ │ │ │ + ldr r7, [pc, #76] @ 986a6c <__cxa_atexit@plt+0x97a4f0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 986a68 <__cxa_atexit@plt+0x97a4ec> │ │ │ │ + beq 986a38 <__cxa_atexit@plt+0x97a4bc> │ │ │ │ mov r7, r9 │ │ │ │ - b 983d4c <__cxa_atexit@plt+0x9777d0> │ │ │ │ + b 983d1c <__cxa_atexit@plt+0x9777a0> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #36] @ 986aa0 <__cxa_atexit@plt+0x97a524> │ │ │ │ - ldr r3, [pc, #36] @ 986aa4 <__cxa_atexit@plt+0x97a528> │ │ │ │ + ldr r7, [pc, #36] @ 986a70 <__cxa_atexit@plt+0x97a4f4> │ │ │ │ + ldr r3, [pc, #36] @ 986a74 <__cxa_atexit@plt+0x97a4f8> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r3, #3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ @ instruction: 0xffffd304 │ │ │ │ - cmnpeq sp, #12, 14 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ - cmpeq r7, #224, 8 @ 0xe0000000 │ │ │ │ - cmnpeq sp, #216, 12 @ p-variant is OBSOLETE @ 0xd800000 │ │ │ │ + cmnpeq sp, #60, 14 @ p-variant is OBSOLETE @ 0xf00000 │ │ │ │ + cmpeq r7, #16, 10 @ 0x4000000 │ │ │ │ + cmnpeq sp, #8, 14 @ p-variant is OBSOLETE @ 0x200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986b00 <__cxa_atexit@plt+0x97a584> │ │ │ │ + bhi 986ad0 <__cxa_atexit@plt+0x97a554> │ │ │ │ add r9, r7, #8 │ │ │ │ - ldr r2, [pc, #40] @ 986b08 <__cxa_atexit@plt+0x97a58c> │ │ │ │ + ldr r2, [pc, #40] @ 986ad8 <__cxa_atexit@plt+0x97a55c> │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #36] @ 986b0c <__cxa_atexit@plt+0x97a590> │ │ │ │ + ldr r0, [pc, #36] @ 986adc <__cxa_atexit@plt+0x97a560> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmnpeq sp, #28, 8 @ p-variant is OBSOLETE @ 0x1c000000 │ │ │ │ + cmnpeq sp, #76, 8 @ p-variant is OBSOLETE @ 0x4c000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, pc │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986b68 <__cxa_atexit@plt+0x97a5ec> │ │ │ │ + bhi 986b38 <__cxa_atexit@plt+0x97a5bc> │ │ │ │ add r9, r7, #8 │ │ │ │ - ldr r2, [pc, #40] @ 986b70 <__cxa_atexit@plt+0x97a5f4> │ │ │ │ + ldr r2, [pc, #40] @ 986b40 <__cxa_atexit@plt+0x97a5c4> │ │ │ │ ldm r9, {r1, r8, r9} │ │ │ │ - ldr r0, [pc, #36] @ 986b74 <__cxa_atexit@plt+0x97a5f8> │ │ │ │ + ldr r0, [pc, #36] @ 986b44 <__cxa_atexit@plt+0x97a5c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ mov r5, r3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmnpeq sp, #180, 6 @ p-variant is OBSOLETE @ 0xd0000002 │ │ │ │ + cmnpeq sp, #228, 6 @ p-variant is OBSOLETE @ 0x90000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r9, r7 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986bc8 <__cxa_atexit@plt+0x97a64c> │ │ │ │ - ldr r2, [pc, #36] @ 986bd0 <__cxa_atexit@plt+0x97a654> │ │ │ │ + bhi 986b98 <__cxa_atexit@plt+0x97a61c> │ │ │ │ + ldr r2, [pc, #36] @ 986ba0 <__cxa_atexit@plt+0x97a624> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 986bd4 <__cxa_atexit@plt+0x97a658> │ │ │ │ + ldr r5, [pc, #28] @ 986ba4 <__cxa_atexit@plt+0x97a628> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #92, 6 @ p-variant is OBSOLETE @ 0x70000001 │ │ │ │ - cmnpeq sp, #164, 10 @ p-variant is OBSOLETE @ 0x29000000 │ │ │ │ + cmnpeq sp, #140, 6 @ p-variant is OBSOLETE @ 0x30000002 │ │ │ │ + cmnpeq sp, #212, 10 @ p-variant is OBSOLETE @ 0x35000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986c58 <__cxa_atexit@plt+0x97a6dc> │ │ │ │ - ldr r2, [pc, #144] @ 986c84 <__cxa_atexit@plt+0x97a708> │ │ │ │ + bhi 986c28 <__cxa_atexit@plt+0x97a6ac> │ │ │ │ + ldr r2, [pc, #144] @ 986c54 <__cxa_atexit@plt+0x97a6d8> │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r0, [pc, #136] @ 986c88 <__cxa_atexit@plt+0x97a70c> │ │ │ │ + ldr r0, [pc, #136] @ 986c58 <__cxa_atexit@plt+0x97a6dc> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r2, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ sub r7, r5, #44 @ 0x2c │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 986c60 <__cxa_atexit@plt+0x97a6e4> │ │ │ │ - ldr r7, [pc, #104] @ 986c8c <__cxa_atexit@plt+0x97a710> │ │ │ │ + bhi 986c30 <__cxa_atexit@plt+0x97a6b4> │ │ │ │ + ldr r7, [pc, #104] @ 986c5c <__cxa_atexit@plt+0x97a6e0> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-32]! @ 0xffffffe0 │ │ │ │ - ldr r7, [pc, #92] @ 986c90 <__cxa_atexit@plt+0x97a714> │ │ │ │ + ldr r7, [pc, #92] @ 986c60 <__cxa_atexit@plt+0x97a6e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 986c4c <__cxa_atexit@plt+0x97a6d0> │ │ │ │ + beq 986c1c <__cxa_atexit@plt+0x97a6a0> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 986c94 <__cxa_atexit@plt+0x97a718> │ │ │ │ - ldr r5, [pc, #44] @ 986c98 <__cxa_atexit@plt+0x97a71c> │ │ │ │ + ldr r7, [pc, #44] @ 986c64 <__cxa_atexit@plt+0x97a6e8> │ │ │ │ + ldr r5, [pc, #44] @ 986c68 <__cxa_atexit@plt+0x97a6ec> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ - cmnpeq sp, #4, 6 @ p-variant is OBSOLETE @ 0x10000000 │ │ │ │ + cmnpeq sp, #52, 6 @ p-variant is OBSOLETE @ 0xd0000000 │ │ │ │ @ instruction: 0xffffd7e4 │ │ │ │ - cmnpeq sp, #40, 10 @ p-variant is OBSOLETE @ 0xa000000 │ │ │ │ - cmpeq r7, #248, 4 @ 0x8000000f │ │ │ │ - cmnpeq sp, #236, 8 @ p-variant is OBSOLETE @ 0xec000000 │ │ │ │ + cmnpeq sp, #88, 10 @ p-variant is OBSOLETE @ 0x16000000 │ │ │ │ + cmpeq r7, #40, 6 @ 0xa0000000 │ │ │ │ + cmnpeq sp, #28, 10 @ p-variant is OBSOLETE @ 0x7000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 716c4c <__cxa_atexit@plt+0x70a6d0> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 986d20 <__cxa_atexit@plt+0x97a7a4> │ │ │ │ - ldr r2, [pc, #124] @ 986d4c <__cxa_atexit@plt+0x97a7d0> │ │ │ │ + bhi 986cf0 <__cxa_atexit@plt+0x97a774> │ │ │ │ + ldr r2, [pc, #124] @ 986d1c <__cxa_atexit@plt+0x97a7a0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 986d28 <__cxa_atexit@plt+0x97a7ac> │ │ │ │ - ldr r7, [pc, #100] @ 986d50 <__cxa_atexit@plt+0x97a7d4> │ │ │ │ + bhi 986cf8 <__cxa_atexit@plt+0x97a77c> │ │ │ │ + ldr r7, [pc, #100] @ 986d20 <__cxa_atexit@plt+0x97a7a4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #88] @ 986d54 <__cxa_atexit@plt+0x97a7d8> │ │ │ │ + ldr r7, [pc, #88] @ 986d24 <__cxa_atexit@plt+0x97a7a8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #3 │ │ │ │ stmib r5, {r7, r9} │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 986d14 <__cxa_atexit@plt+0x97a798> │ │ │ │ + beq 986ce4 <__cxa_atexit@plt+0x97a768> │ │ │ │ mov r7, r9 │ │ │ │ - b 984410 <__cxa_atexit@plt+0x977e94> │ │ │ │ + b 9843e0 <__cxa_atexit@plt+0x977e64> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 986d58 <__cxa_atexit@plt+0x97a7dc> │ │ │ │ - ldr r5, [pc, #40] @ 986d5c <__cxa_atexit@plt+0x97a7e0> │ │ │ │ + ldr r7, [pc, #40] @ 986d28 <__cxa_atexit@plt+0x97a7ac> │ │ │ │ + ldr r5, [pc, #40] @ 986d2c <__cxa_atexit@plt+0x97a7b0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r8, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ mov sl, r8 │ │ │ │ bx r0 │ │ │ │ - cmnpeq sp, #56, 4 @ p-variant is OBSOLETE @ 0x80000003 │ │ │ │ + cmnpeq sp, #104, 4 @ p-variant is OBSOLETE @ 0x80000006 │ │ │ │ @ instruction: 0xffffd71c │ │ │ │ - cmnpeq sp, #96, 8 @ p-variant is OBSOLETE @ 0x60000000 │ │ │ │ - cmpeq r7, #48, 4 │ │ │ │ - cmnpeq sp, #36, 8 @ p-variant is OBSOLETE @ 0x24000000 │ │ │ │ - cmpeq r7, #60, 4 @ 0xc0000003 │ │ │ │ + cmnpeq sp, #144, 8 @ p-variant is OBSOLETE @ 0x90000000 │ │ │ │ + cmpeq r7, #96, 4 │ │ │ │ + cmnpeq sp, #84, 8 @ p-variant is OBSOLETE @ 0x54000000 │ │ │ │ + cmpeq r7, #108, 4 @ 0xc0000006 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bhi 986fa4 <__cxa_atexit@plt+0x97aa28> │ │ │ │ - ldr r3, [pc, #612] @ 986fec <__cxa_atexit@plt+0x97aa70> │ │ │ │ - ldr r2, [pc, #612] @ 986ff0 <__cxa_atexit@plt+0x97aa74> │ │ │ │ - ldr r9, [pc, #612] @ 986ff4 <__cxa_atexit@plt+0x97aa78> │ │ │ │ - ldr ip, [pc, #612] @ 986ff8 <__cxa_atexit@plt+0x97aa7c> │ │ │ │ - ldr sl, [pc, #612] @ 986ffc <__cxa_atexit@plt+0x97aa80> │ │ │ │ - ldr r1, [pc, #612] @ 987000 <__cxa_atexit@plt+0x97aa84> │ │ │ │ - ldr lr, [pc, #612] @ 987004 <__cxa_atexit@plt+0x97aa88> │ │ │ │ + bhi 986f74 <__cxa_atexit@plt+0x97a9f8> │ │ │ │ + ldr r3, [pc, #612] @ 986fbc <__cxa_atexit@plt+0x97aa40> │ │ │ │ + ldr r2, [pc, #612] @ 986fc0 <__cxa_atexit@plt+0x97aa44> │ │ │ │ + ldr r9, [pc, #612] @ 986fc4 <__cxa_atexit@plt+0x97aa48> │ │ │ │ + ldr ip, [pc, #612] @ 986fc8 <__cxa_atexit@plt+0x97aa4c> │ │ │ │ + ldr sl, [pc, #612] @ 986fcc <__cxa_atexit@plt+0x97aa50> │ │ │ │ + ldr r1, [pc, #612] @ 986fd0 <__cxa_atexit@plt+0x97aa54> │ │ │ │ + ldr lr, [pc, #612] @ 986fd4 <__cxa_atexit@plt+0x97aa58> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ add ip, pc, ip │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ - b 986dcc <__cxa_atexit@plt+0x97a850> │ │ │ │ + b 986d9c <__cxa_atexit@plt+0x97a820> │ │ │ │ mov r8, r7 │ │ │ │ sub r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 986fa4 <__cxa_atexit@plt+0x97aa28> │ │ │ │ + bhi 986f74 <__cxa_atexit@plt+0x97a9f8> │ │ │ │ and r7, r8, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 986e40 <__cxa_atexit@plt+0x97a8c4> │ │ │ │ + beq 986e10 <__cxa_atexit@plt+0x97a894> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 986eb0 <__cxa_atexit@plt+0x97a934> │ │ │ │ + bne 986e80 <__cxa_atexit@plt+0x97a904> │ │ │ │ bic r0, r8, #3 │ │ │ │ ldr r0, [r0] │ │ │ │ ldrh r0, [r0, #-2] │ │ │ │ sub r7, r0, #3 │ │ │ │ cmp r7, #4 │ │ │ │ - bhi 986f6c <__cxa_atexit@plt+0x97a9f0> │ │ │ │ + bhi 986f3c <__cxa_atexit@plt+0x97a9c0> │ │ │ │ add r0, pc, #4 │ │ │ │ ldr r7, [r0, r7, lsl #2] │ │ │ │ add pc, r0, r7 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ ldr r0, [r8, #1] │ │ │ │ ldr r8, [r8, #9] │ │ │ │ str r9, [r5, #-8]! │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r5, #4] │ │ │ │ - beq 986f94 <__cxa_atexit@plt+0x97aa18> │ │ │ │ - ldr r0, [pc, #480] @ 987018 <__cxa_atexit@plt+0x97aa9c> │ │ │ │ + beq 986f64 <__cxa_atexit@plt+0x97a9e8> │ │ │ │ + ldr r0, [pc, #480] @ 986fe8 <__cxa_atexit@plt+0x97aa6c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5] │ │ │ │ - b 986dc0 <__cxa_atexit@plt+0x97a844> │ │ │ │ + b 986d90 <__cxa_atexit@plt+0x97a814> │ │ │ │ ldr r7, [r8, #2] │ │ │ │ ldr r0, [r8, #6] │ │ │ │ str r3, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #4] │ │ │ │ - beq 986ea4 <__cxa_atexit@plt+0x97a928> │ │ │ │ + beq 986e74 <__cxa_atexit@plt+0x97a8f8> │ │ │ │ str r2, [r5] │ │ │ │ - b 986dbc <__cxa_atexit@plt+0x97a840> │ │ │ │ + b 986d8c <__cxa_atexit@plt+0x97a810> │ │ │ │ ldr r7, [r8, #5] │ │ │ │ ldr r0, [r8, #9] │ │ │ │ str ip, [r5, #-12]! │ │ │ │ ldr r4, [r8, #13] │ │ │ │ tst r7, #3 │ │ │ │ stmib r5, {r0, r4} │ │ │ │ - beq 986ea4 <__cxa_atexit@plt+0x97a928> │ │ │ │ + beq 986e74 <__cxa_atexit@plt+0x97a8f8> │ │ │ │ str sl, [r5] │ │ │ │ - b 986dbc <__cxa_atexit@plt+0x97a840> │ │ │ │ + b 986d8c <__cxa_atexit@plt+0x97a810> │ │ │ │ ldr r7, [r8, #1] │ │ │ │ ldr r0, [r8, #5] │ │ │ │ str r1, [r5, #-8]! │ │ │ │ tst r7, #3 │ │ │ │ str r0, [r5, #4] │ │ │ │ - beq 986ea4 <__cxa_atexit@plt+0x97a928> │ │ │ │ + beq 986e74 <__cxa_atexit@plt+0x97a8f8> │ │ │ │ str lr, [r5] │ │ │ │ - b 986dbc <__cxa_atexit@plt+0x97a840> │ │ │ │ + b 986d8c <__cxa_atexit@plt+0x97a810> │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r2, r6, #24 │ │ │ │ str r8, [r3, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 986fb8 <__cxa_atexit@plt+0x97aa3c> │ │ │ │ - ldr r7, [pc, #336] @ 987024 <__cxa_atexit@plt+0x97aaa8> │ │ │ │ - ldr r3, [pc, #336] @ 987028 <__cxa_atexit@plt+0x97aaac> │ │ │ │ + bcc 986f88 <__cxa_atexit@plt+0x97aa0c> │ │ │ │ + ldr r7, [pc, #336] @ 986ff4 <__cxa_atexit@plt+0x97aa78> │ │ │ │ + ldr r3, [pc, #336] @ 986ff8 <__cxa_atexit@plt+0x97aa7c> │ │ │ │ ldr r1, [r8, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ mov r7, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r6, #20] │ │ │ │ @@ -2484837,227 +2484825,227 @@ │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r2, r6, #12 │ │ │ │ str r8, [r3, #-4]! │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ cmp r7, r2 │ │ │ │ - bcc 986fc8 <__cxa_atexit@plt+0x97aa4c> │ │ │ │ - ldr r7, [pc, #260] @ 98702c <__cxa_atexit@plt+0x97aab0> │ │ │ │ + bcc 986f98 <__cxa_atexit@plt+0x97aa1c> │ │ │ │ + ldr r7, [pc, #260] @ 986ffc <__cxa_atexit@plt+0x97aa80> │ │ │ │ ldr r3, [r8, #1] │ │ │ │ ldr r0, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r6, #4]! │ │ │ │ str r3, [r6, #8] │ │ │ │ - ldr r7, [pc, #240] @ 987030 <__cxa_atexit@plt+0x97aab4> │ │ │ │ + ldr r7, [pc, #240] @ 987000 <__cxa_atexit@plt+0x97aa84> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r6 │ │ │ │ mov r6, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #196] @ 98701c <__cxa_atexit@plt+0x97aaa0> │ │ │ │ + ldr r7, [pc, #196] @ 986fec <__cxa_atexit@plt+0x97aa70> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5] │ │ │ │ ldr r4, [sp] │ │ │ │ add r7, r7, #3 │ │ │ │ mov r8, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #156] @ 987010 <__cxa_atexit@plt+0x97aa94> │ │ │ │ + ldr r7, [pc, #156] @ 986fe0 <__cxa_atexit@plt+0x97aa64> │ │ │ │ ldr r3, [r8, #1] │ │ │ │ ldr r9, [r8, #5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #140] @ 987014 <__cxa_atexit@plt+0x97aa98> │ │ │ │ + ldr r7, [pc, #140] @ 986fe4 <__cxa_atexit@plt+0x97aa68> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r4, [sp] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #96] @ 98700c <__cxa_atexit@plt+0x97aa90> │ │ │ │ + ldr r7, [pc, #96] @ 986fdc <__cxa_atexit@plt+0x97aa60> │ │ │ │ ldr r4, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #72] @ 987008 <__cxa_atexit@plt+0x97aa8c> │ │ │ │ + ldr r7, [pc, #72] @ 986fd8 <__cxa_atexit@plt+0x97aa5c> │ │ │ │ mov r6, #24 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 986fd4 <__cxa_atexit@plt+0x97aa58> │ │ │ │ - ldr r7, [pc, #80] @ 987020 <__cxa_atexit@plt+0x97aaa4> │ │ │ │ + b 986fa4 <__cxa_atexit@plt+0x97aa28> │ │ │ │ + ldr r7, [pc, #80] @ 986ff0 <__cxa_atexit@plt+0x97aa74> │ │ │ │ mov r6, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ str r7, [r3] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r8 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ muleq r0, ip, r3 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, asr #11 │ │ │ │ - cmpeq r7, #8 │ │ │ │ + cmpeq r7, #56 @ 0x38 │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ - cmneq lr, #192, 24 @ 0xc000 │ │ │ │ + cmneq lr, #240, 24 @ 0xf000 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ - cmnpeq sp, #4, 4 @ p-variant is OBSOLETE @ 0x40000000 │ │ │ │ + cmnpeq sp, #52, 4 @ p-variant is OBSOLETE @ 0x40000003 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ @ instruction: 0xfffff234 │ │ │ │ @ instruction: 0xfffff260 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - cmnpeq sp, #28, 4 @ p-variant is OBSOLETE @ 0xc0000001 │ │ │ │ + cmnpeq sp, #76, 4 @ p-variant is OBSOLETE @ 0xc0000004 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 987080 <__cxa_atexit@plt+0x97ab04> │ │ │ │ - ldr r2, [pc, #60] @ 987098 <__cxa_atexit@plt+0x97ab1c> │ │ │ │ + bcc 987050 <__cxa_atexit@plt+0x97aad4> │ │ │ │ + ldr r2, [pc, #60] @ 987068 <__cxa_atexit@plt+0x97aaec> │ │ │ │ ldr r7, [r7, #1] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #40] @ 98709c <__cxa_atexit@plt+0x97ab20> │ │ │ │ + ldr r7, [pc, #40] @ 98706c <__cxa_atexit@plt+0x97aaf0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r8, r7, #3 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 9870a0 <__cxa_atexit@plt+0x97ab24> │ │ │ │ + ldr r3, [pc, #24] @ 987070 <__cxa_atexit@plt+0x97aaf4> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - cmnpeq sp, #232 @ p-variant is OBSOLETE @ 0xe8 │ │ │ │ + cmnpeq sp, #24, 2 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffffa8 │ │ │ │ - cmpeq r7, #252, 28 @ 0xfc0 │ │ │ │ + cmpeq r7, #44, 30 @ 0xb0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9870c4 <__cxa_atexit@plt+0x97ab48> │ │ │ │ + ldr r3, [pc, #12] @ 987094 <__cxa_atexit@plt+0x97ab18> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98711c <__cxa_atexit@plt+0x97aba0> │ │ │ │ - ldr r2, [pc, #72] @ 987134 <__cxa_atexit@plt+0x97abb8> │ │ │ │ - ldr r1, [pc, #72] @ 987138 <__cxa_atexit@plt+0x97abbc> │ │ │ │ + bcc 9870ec <__cxa_atexit@plt+0x97ab70> │ │ │ │ + ldr r2, [pc, #72] @ 987104 <__cxa_atexit@plt+0x97ab88> │ │ │ │ + ldr r1, [pc, #72] @ 987108 <__cxa_atexit@plt+0x97ab8c> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r7, #12]! │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 98713c <__cxa_atexit@plt+0x97abc0> │ │ │ │ + ldr r3, [pc, #24] @ 98710c <__cxa_atexit@plt+0x97ab90> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffffad4 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq r7, #96, 28 @ 0x600 │ │ │ │ + cmpeq r7, #144, 28 @ 0x900 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 987160 <__cxa_atexit@plt+0x97abe4> │ │ │ │ + ldr r3, [pc, #12] @ 987130 <__cxa_atexit@plt+0x97abb4> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #60, 28 @ 0x3c0 │ │ │ │ + cmpeq r7, #108, 28 @ 0x6c0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 9871ac <__cxa_atexit@plt+0x97ac30> │ │ │ │ + ldr r3, [pc, #52] @ 98717c <__cxa_atexit@plt+0x97ac00> │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 9871a0 <__cxa_atexit@plt+0x97ac24> │ │ │ │ - ldr r7, [pc, #24] @ 9871b0 <__cxa_atexit@plt+0x97ac34> │ │ │ │ + beq 987170 <__cxa_atexit@plt+0x97abf4> │ │ │ │ + ldr r7, [pc, #24] @ 987180 <__cxa_atexit@plt+0x97ac04> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ - cmpeq r7, #236, 26 @ 0x3b00 │ │ │ │ + cmpeq r7, #28, 28 @ 0x1c0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9871d4 <__cxa_atexit@plt+0x97ac58> │ │ │ │ + ldr r3, [pc, #12] @ 9871a4 <__cxa_atexit@plt+0x97ac28> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #200, 26 @ 0x3200 │ │ │ │ + cmpeq r7, #248, 26 @ 0x3e00 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 987220 <__cxa_atexit@plt+0x97aca4> │ │ │ │ + ldr r3, [pc, #52] @ 9871f0 <__cxa_atexit@plt+0x97ac74> │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #12] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 987214 <__cxa_atexit@plt+0x97ac98> │ │ │ │ - ldr r7, [pc, #24] @ 987224 <__cxa_atexit@plt+0x97aca8> │ │ │ │ + beq 9871e4 <__cxa_atexit@plt+0x97ac68> │ │ │ │ + ldr r7, [pc, #24] @ 9871f4 <__cxa_atexit@plt+0x97ac78> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r7, #120, 26 @ 0x1e00 │ │ │ │ + cmpeq r7, #168, 26 @ 0x2a00 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 987248 <__cxa_atexit@plt+0x97accc> │ │ │ │ + ldr r3, [pc, #12] @ 987218 <__cxa_atexit@plt+0x97ac9c> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9872b8 <__cxa_atexit@plt+0x97ad3c> │ │ │ │ - ldr r2, [pc, #96] @ 9872d0 <__cxa_atexit@plt+0x97ad54> │ │ │ │ - ldr lr, [pc, #96] @ 9872d4 <__cxa_atexit@plt+0x97ad58> │ │ │ │ + bcc 987288 <__cxa_atexit@plt+0x97ad0c> │ │ │ │ + ldr r2, [pc, #96] @ 9872a0 <__cxa_atexit@plt+0x97ad24> │ │ │ │ + ldr lr, [pc, #96] @ 9872a4 <__cxa_atexit@plt+0x97ad28> │ │ │ │ ldr ip, [r5, #20]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r9, [r5, #-8] │ │ │ │ str r7, [r3, #28] │ │ │ │ mov r7, r3 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -2485068,974 +2485056,974 @@ │ │ │ │ str lr, [r7, #20]! │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #32] │ │ │ │ str r9, [r3, #36] @ 0x24 │ │ │ │ bx ip │ │ │ │ - ldr r3, [pc, #24] @ 9872d8 <__cxa_atexit@plt+0x97ad5c> │ │ │ │ + ldr r3, [pc, #24] @ 9872a8 <__cxa_atexit@plt+0x97ad2c> │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ @ instruction: 0xfffff8a0 │ │ │ │ @ instruction: 0xffffff88 │ │ │ │ - cmpeq r7, #196, 24 @ 0xc400 │ │ │ │ + cmpeq r7, #244, 24 @ 0xf400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9872fc <__cxa_atexit@plt+0x97ad80> │ │ │ │ + ldr r3, [pc, #12] @ 9872cc <__cxa_atexit@plt+0x97ad50> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 987358 <__cxa_atexit@plt+0x97addc> │ │ │ │ - ldr r2, [pc, #76] @ 987370 <__cxa_atexit@plt+0x97adf4> │ │ │ │ - ldr r1, [pc, #76] @ 987374 <__cxa_atexit@plt+0x97adf8> │ │ │ │ + bcc 987328 <__cxa_atexit@plt+0x97adac> │ │ │ │ + ldr r2, [pc, #76] @ 987340 <__cxa_atexit@plt+0x97adc4> │ │ │ │ + ldr r1, [pc, #76] @ 987344 <__cxa_atexit@plt+0x97adc8> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #24] │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r7, #16]! │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #28] │ │ │ │ str r2, [r3, #12] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 987378 <__cxa_atexit@plt+0x97adfc> │ │ │ │ + ldr r3, [pc, #24] @ 987348 <__cxa_atexit@plt+0x97adcc> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ @ instruction: 0xfffff190 │ │ │ │ @ instruction: 0xfffff3a4 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ - cmpeq r7, #36, 24 @ 0x2400 │ │ │ │ + cmpeq r7, #84, 24 @ 0x5400 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r7, #7] │ │ │ │ ldr r3, [r7, #3] │ │ │ │ - ldr r7, [pc, #44] @ 9873c4 <__cxa_atexit@plt+0x97ae48> │ │ │ │ + ldr r7, [pc, #44] @ 987394 <__cxa_atexit@plt+0x97ae18> │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 9873b8 <__cxa_atexit@plt+0x97ae3c> │ │ │ │ - ldr r7, [pc, #24] @ 9873c8 <__cxa_atexit@plt+0x97ae4c> │ │ │ │ + beq 987388 <__cxa_atexit@plt+0x97ae0c> │ │ │ │ + ldr r7, [pc, #24] @ 987398 <__cxa_atexit@plt+0x97ae1c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 985f68 <__cxa_atexit@plt+0x9799ec> │ │ │ │ + b 985f38 <__cxa_atexit@plt+0x9799bc> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r7, #212, 22 @ 0x35000 │ │ │ │ + cmpeq r7, #4, 24 @ 0x400 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9873ec <__cxa_atexit@plt+0x97ae70> │ │ │ │ + ldr r3, [pc, #12] @ 9873bc <__cxa_atexit@plt+0x97ae40> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 985f68 <__cxa_atexit@plt+0x9799ec> │ │ │ │ + b 985f38 <__cxa_atexit@plt+0x9799bc> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 987444 <__cxa_atexit@plt+0x97aec8> │ │ │ │ - ldr r2, [pc, #72] @ 98745c <__cxa_atexit@plt+0x97aee0> │ │ │ │ - ldr r1, [pc, #72] @ 987460 <__cxa_atexit@plt+0x97aee4> │ │ │ │ + bcc 987414 <__cxa_atexit@plt+0x97ae98> │ │ │ │ + ldr r2, [pc, #72] @ 98742c <__cxa_atexit@plt+0x97aeb0> │ │ │ │ + ldr r1, [pc, #72] @ 987430 <__cxa_atexit@plt+0x97aeb4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ str r7, [r3, #20] │ │ │ │ mov r7, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [r3, #8] │ │ │ │ str r1, [r7, #12]! │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #24] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 987464 <__cxa_atexit@plt+0x97aee8> │ │ │ │ + ldr r3, [pc, #24] @ 987434 <__cxa_atexit@plt+0x97aeb8> │ │ │ │ mov r2, #28 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ @ instruction: 0xffffef2c │ │ │ │ @ instruction: 0xffffef60 │ │ │ │ @ instruction: 0xffffffa0 │ │ │ │ - cmpeq r7, #56, 22 @ 0xe000 │ │ │ │ + cmpeq r7, #104, 22 @ 0x1a000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 987488 <__cxa_atexit@plt+0x97af0c> │ │ │ │ + ldr r3, [pc, #12] @ 987458 <__cxa_atexit@plt+0x97aedc> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - cmpeq r7, #20, 22 @ 0x5000 │ │ │ │ + cmpeq r7, #68, 22 @ 0x11000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 9874d4 <__cxa_atexit@plt+0x97af58> │ │ │ │ + ldr r3, [pc, #52] @ 9874a4 <__cxa_atexit@plt+0x97af28> │ │ │ │ str r8, [r5] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r3, [r5, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ - beq 9874c8 <__cxa_atexit@plt+0x97af4c> │ │ │ │ - ldr r7, [pc, #24] @ 9874d8 <__cxa_atexit@plt+0x97af5c> │ │ │ │ + beq 987498 <__cxa_atexit@plt+0x97af1c> │ │ │ │ + ldr r7, [pc, #24] @ 9874a8 <__cxa_atexit@plt+0x97af2c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r7, #196, 20 @ 0xc4000 │ │ │ │ + cmpeq r7, #244, 20 @ 0xf4000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 9874fc <__cxa_atexit@plt+0x97af80> │ │ │ │ + ldr r3, [pc, #12] @ 9874cc <__cxa_atexit@plt+0x97af50> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98755c <__cxa_atexit@plt+0x97afe0> │ │ │ │ - ldr r2, [pc, #80] @ 987574 <__cxa_atexit@plt+0x97aff8> │ │ │ │ - ldr lr, [pc, #80] @ 987578 <__cxa_atexit@plt+0x97affc> │ │ │ │ + bcc 98752c <__cxa_atexit@plt+0x97afb0> │ │ │ │ + ldr r2, [pc, #80] @ 987544 <__cxa_atexit@plt+0x97afc8> │ │ │ │ + ldr lr, [pc, #80] @ 987548 <__cxa_atexit@plt+0x97afcc> │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ str r7, [r3, #24] │ │ │ │ mov r7, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [r5, #-4] │ │ │ │ str r8, [r3, #8] │ │ │ │ str lr, [r7, #16]! │ │ │ │ mov r8, r3 │ │ │ │ str r2, [r3, #12] │ │ │ │ str r1, [r3, #28] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 98757c <__cxa_atexit@plt+0x97b000> │ │ │ │ + ldr r3, [pc, #24] @ 98754c <__cxa_atexit@plt+0x97afd0> │ │ │ │ mov r2, #32 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ @ instruction: 0xffffeda4 │ │ │ │ @ instruction: 0xffffedcc │ │ │ │ @ instruction: 0xffffff98 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #24 │ │ │ │ cmp r3, r6 │ │ │ │ str r7, [r5] │ │ │ │ - bcc 9875d0 <__cxa_atexit@plt+0x97b054> │ │ │ │ - ldr r3, [pc, #64] @ 9875e8 <__cxa_atexit@plt+0x97b06c> │ │ │ │ - ldr r2, [pc, #64] @ 9875ec <__cxa_atexit@plt+0x97b070> │ │ │ │ + bcc 9875a0 <__cxa_atexit@plt+0x97b024> │ │ │ │ + ldr r3, [pc, #64] @ 9875b8 <__cxa_atexit@plt+0x97b03c> │ │ │ │ + ldr r2, [pc, #64] @ 9875bc <__cxa_atexit@plt+0x97b040> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r8, #4]! │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ str r7, [r8, #20] │ │ │ │ str r7, [r8, #8] │ │ │ │ mov r7, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #12]! │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #24] @ 9875f0 <__cxa_atexit@plt+0x97b074> │ │ │ │ + ldr r3, [pc, #24] @ 9875c0 <__cxa_atexit@plt+0x97b044> │ │ │ │ mov r2, #24 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffeb60 │ │ │ │ @ instruction: 0xffffeb84 │ │ │ │ @ instruction: 0xffffffa4 │ │ │ │ - cmpeq r7, #184, 18 @ 0x2e0000 │ │ │ │ + cmpeq r7, #232, 18 @ 0x3a0000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 987644 <__cxa_atexit@plt+0x97b0c8> │ │ │ │ - ldr r7, [pc, #60] @ 987658 <__cxa_atexit@plt+0x97b0dc> │ │ │ │ + bhi 987614 <__cxa_atexit@plt+0x97b098> │ │ │ │ + ldr r7, [pc, #60] @ 987628 <__cxa_atexit@plt+0x97b0ac> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 987638 <__cxa_atexit@plt+0x97b0bc> │ │ │ │ - ldr r7, [pc, #44] @ 98765c <__cxa_atexit@plt+0x97b0e0> │ │ │ │ + beq 987608 <__cxa_atexit@plt+0x97b08c> │ │ │ │ + ldr r7, [pc, #44] @ 98762c <__cxa_atexit@plt+0x97b0b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 987660 <__cxa_atexit@plt+0x97b0e4> │ │ │ │ + ldr r7, [pc, #20] @ 987630 <__cxa_atexit@plt+0x97b0b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ - cmpeq r7, #108, 18 @ 0x1b0000 │ │ │ │ - cmpeq r7, #76, 18 @ 0x130000 │ │ │ │ + cmpeq r7, #156, 18 @ 0x270000 │ │ │ │ + cmpeq r7, #124, 18 @ 0x1f0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 987684 <__cxa_atexit@plt+0x97b108> │ │ │ │ + ldr r3, [pc, #12] @ 987654 <__cxa_atexit@plt+0x97b0d8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9876bc <__cxa_atexit@plt+0x97b140> │ │ │ │ - ldr r2, [pc, #40] @ 9876d4 <__cxa_atexit@plt+0x97b158> │ │ │ │ + bcc 98768c <__cxa_atexit@plt+0x97b110> │ │ │ │ + ldr r2, [pc, #40] @ 9876a4 <__cxa_atexit@plt+0x97b128> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9876d8 <__cxa_atexit@plt+0x97b15c> │ │ │ │ + ldr r3, [pc, #20] @ 9876a8 <__cxa_atexit@plt+0x97b12c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq lr, #164, 10 @ 0x29000000 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq lr, #212, 10 @ 0x35000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq r7, #212, 16 @ 0xd40000 │ │ │ │ + cmpeq r7, #4, 18 @ 0x10000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98773c <__cxa_atexit@plt+0x97b1c0> │ │ │ │ - ldr r2, [pc, #72] @ 987748 <__cxa_atexit@plt+0x97b1cc> │ │ │ │ + bhi 98770c <__cxa_atexit@plt+0x97b190> │ │ │ │ + ldr r2, [pc, #72] @ 987718 <__cxa_atexit@plt+0x97b19c> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #68] @ 98774c <__cxa_atexit@plt+0x97b1d0> │ │ │ │ + ldr r1, [pc, #68] @ 98771c <__cxa_atexit@plt+0x97b1a0> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r8, #3 │ │ │ │ - beq 987730 <__cxa_atexit@plt+0x97b1b4> │ │ │ │ - ldr r7, [pc, #40] @ 987750 <__cxa_atexit@plt+0x97b1d4> │ │ │ │ + beq 987700 <__cxa_atexit@plt+0x97b184> │ │ │ │ + ldr r7, [pc, #40] @ 987720 <__cxa_atexit@plt+0x97b1a4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq sp, #252, 14 @ 0x3f00000 │ │ │ │ + cmneq sp, #44, 16 @ 0x2c0000 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmpeq r7, #92, 16 @ 0x5c0000 │ │ │ │ + cmpeq r7, #140, 16 @ 0x8c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #12] @ 987774 <__cxa_atexit@plt+0x97b1f8> │ │ │ │ + ldr r3, [pc, #12] @ 987744 <__cxa_atexit@plt+0x97b1c8> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b 986d70 <__cxa_atexit@plt+0x97a7f4> │ │ │ │ + b 986d40 <__cxa_atexit@plt+0x97a7c4> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9877ac <__cxa_atexit@plt+0x97b230> │ │ │ │ - ldr r2, [pc, #40] @ 9877c4 <__cxa_atexit@plt+0x97b248> │ │ │ │ + bcc 98777c <__cxa_atexit@plt+0x97b200> │ │ │ │ + ldr r2, [pc, #40] @ 987794 <__cxa_atexit@plt+0x97b218> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 9877c8 <__cxa_atexit@plt+0x97b24c> │ │ │ │ + ldr r3, [pc, #20] @ 987798 <__cxa_atexit@plt+0x97b21c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq lr, #180, 8 @ 0xb4000000 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq lr, #228, 8 @ 0xe4000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 987828 <__cxa_atexit@plt+0x97b2ac> │ │ │ │ - ldr r1, [pc, #72] @ 987830 <__cxa_atexit@plt+0x97b2b4> │ │ │ │ - ldr r0, [pc, #72] @ 987834 <__cxa_atexit@plt+0x97b2b8> │ │ │ │ + bhi 9877f8 <__cxa_atexit@plt+0x97b27c> │ │ │ │ + ldr r1, [pc, #72] @ 987800 <__cxa_atexit@plt+0x97b284> │ │ │ │ + ldr r0, [pc, #72] @ 987804 <__cxa_atexit@plt+0x97b288> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ ldr r2, [r7, #12] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ str r0, [r5, #-8]! │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ stmdb r5, {r1, r9} │ │ │ │ - beq 987818 <__cxa_atexit@plt+0x97b29c> │ │ │ │ + beq 9877e8 <__cxa_atexit@plt+0x97b26c> │ │ │ │ ldr r8, [r2, #3] │ │ │ │ mov r7, r2 │ │ │ │ b 729650 <__cxa_atexit@plt+0x71d0d4> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmneq sp, #24, 14 @ 0x600000 │ │ │ │ + cmneq sp, #72, 14 @ 0x1200000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r5, r5, #8 │ │ │ │ b 729650 <__cxa_atexit@plt+0x71d0d4> │ │ │ │ - cmpeq r7, #92, 14 @ 0x1700000 │ │ │ │ + cmpeq r7, #140, 14 @ 0x2300000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9878cc <__cxa_atexit@plt+0x97b350> │ │ │ │ - ldr r3, [pc, #104] @ 9878e4 <__cxa_atexit@plt+0x97b368> │ │ │ │ - ldr r2, [pc, #104] @ 9878e8 <__cxa_atexit@plt+0x97b36c> │ │ │ │ - ldr lr, [pc, #104] @ 9878ec <__cxa_atexit@plt+0x97b370> │ │ │ │ + bcc 98789c <__cxa_atexit@plt+0x97b320> │ │ │ │ + ldr r3, [pc, #104] @ 9878b4 <__cxa_atexit@plt+0x97b338> │ │ │ │ + ldr r2, [pc, #104] @ 9878b8 <__cxa_atexit@plt+0x97b33c> │ │ │ │ + ldr lr, [pc, #104] @ 9878bc <__cxa_atexit@plt+0x97b340> │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ str r2, [r7, #4]! │ │ │ │ ldr r0, [r5] │ │ │ │ str r8, [r7, #8] │ │ │ │ - ldr r2, [pc, #80] @ 9878f0 <__cxa_atexit@plt+0x97b374> │ │ │ │ + ldr r2, [pc, #80] @ 9878c0 <__cxa_atexit@plt+0x97b344> │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r7, [r7, #20] │ │ │ │ str r2, [r1, #12]! │ │ │ │ mov r2, r7 │ │ │ │ str r1, [r7, #48] @ 0x30 │ │ │ │ str r3, [r2, #24]! │ │ │ │ add r3, r7, #32 │ │ │ │ stm r3, {r1, r7, lr} │ │ │ │ str r2, [r7, #44] @ 0x2c │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 9878f4 <__cxa_atexit@plt+0x97b378> │ │ │ │ + ldr r7, [pc, #32] @ 9878c4 <__cxa_atexit@plt+0x97b348> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff4c │ │ │ │ @ instruction: 0xfffffe5c │ │ │ │ - cmneq lr, #196, 6 @ 0x10000003 │ │ │ │ - cmneq sp, #112, 14 @ 0x1c00000 │ │ │ │ - cmpeq r7, #236, 12 @ 0xec00000 │ │ │ │ + cmneq lr, #244, 6 @ 0xd0000003 │ │ │ │ + cmneq sp, #160, 14 @ 0x2800000 │ │ │ │ + cmpeq r7, #28, 14 @ 0x700000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ - ldr lr, [pc, #180] @ 9879c0 <__cxa_atexit@plt+0x97b444> │ │ │ │ + ldr lr, [pc, #180] @ 987990 <__cxa_atexit@plt+0x97b414> │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r9, r8 │ │ │ │ ldr lr, [pc, lr] │ │ │ │ cmp fp, r5 │ │ │ │ add sl, lr, #3 │ │ │ │ - bhi 9879a8 <__cxa_atexit@plt+0x97b42c> │ │ │ │ - ldr r1, [pc, #152] @ 9879c4 <__cxa_atexit@plt+0x97b448> │ │ │ │ - ldr r0, [pc, #152] @ 9879c8 <__cxa_atexit@plt+0x97b44c> │ │ │ │ + bhi 987978 <__cxa_atexit@plt+0x97b3fc> │ │ │ │ + ldr r1, [pc, #152] @ 987994 <__cxa_atexit@plt+0x97b418> │ │ │ │ + ldr r0, [pc, #152] @ 987998 <__cxa_atexit@plt+0x97b41c> │ │ │ │ add r2, lr, #3 │ │ │ │ sub r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r2 │ │ │ │ ands r7, r9, #3 │ │ │ │ stm r5, {r1, r8} │ │ │ │ str r2, [r5, #8] │ │ │ │ - beq 987988 <__cxa_atexit@plt+0x97b40c> │ │ │ │ + beq 987958 <__cxa_atexit@plt+0x97b3dc> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 987994 <__cxa_atexit@plt+0x97b418> │ │ │ │ + bne 987964 <__cxa_atexit@plt+0x97b3e8> │ │ │ │ ldr r7, [r9, #2] │ │ │ │ ldr r9, [r9, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #12 │ │ │ │ str r0, [r5] │ │ │ │ sub r3, r3, #12 │ │ │ │ mov r5, r7 │ │ │ │ cmp fp, r3 │ │ │ │ - bls 987940 <__cxa_atexit@plt+0x97b3c4> │ │ │ │ + bls 987910 <__cxa_atexit@plt+0x97b394> │ │ │ │ add r3, r7, #12 │ │ │ │ - b 9879ac <__cxa_atexit@plt+0x97b430> │ │ │ │ + b 98797c <__cxa_atexit@plt+0x97b400> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ add r7, lr, #3 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r8, sl │ │ │ │ - ldr r7, [pc, #24] @ 9879cc <__cxa_atexit@plt+0x97b450> │ │ │ │ + ldr r7, [pc, #24] @ 98799c <__cxa_atexit@plt+0x97b420> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #68, 16 @ 0x440000 │ │ │ │ + cmneq sp, #116, 16 @ 0x740000 │ │ │ │ @ instruction: 0xffffda14 │ │ │ │ @ instruction: 0xffffdae4 │ │ │ │ - cmpeq r7, #176, 10 @ 0x2c000000 │ │ │ │ + cmpeq r7, #224, 10 @ 0x38000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 987a00 <__cxa_atexit@plt+0x97b484> │ │ │ │ + bhi 9879d0 <__cxa_atexit@plt+0x97b454> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 987a08 <__cxa_atexit@plt+0x97b48c> │ │ │ │ + ldr r2, [pc, #20] @ 9879d8 <__cxa_atexit@plt+0x97b45c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d0cdfc <__cxa_atexit@plt+0xd00880> │ │ │ │ + b d0cdcc <__cxa_atexit@plt+0xd00850> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #20, 10 @ 0x5000000 │ │ │ │ + cmneq sp, #68, 10 @ 0x11000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r1, r5, #24 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 987b00 <__cxa_atexit@plt+0x97b584> │ │ │ │ + bhi 987ad0 <__cxa_atexit@plt+0x97b554> │ │ │ │ and r7, r8, #3 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r7, #2 │ │ │ │ - beq 987a68 <__cxa_atexit@plt+0x97b4ec> │ │ │ │ + beq 987a38 <__cxa_atexit@plt+0x97b4bc> │ │ │ │ cmp r7, #3 │ │ │ │ - bne 987a94 <__cxa_atexit@plt+0x97b518> │ │ │ │ - ldr r7, [pc, #248] @ 987b3c <__cxa_atexit@plt+0x97b5c0> │ │ │ │ + bne 987a64 <__cxa_atexit@plt+0x97b4e8> │ │ │ │ + ldr r7, [pc, #248] @ 987b0c <__cxa_atexit@plt+0x97b590> │ │ │ │ ldr r2, [r8, #5] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ tst r2, #3 │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r7, [r5, #-16] │ │ │ │ - beq 987af0 <__cxa_atexit@plt+0x97b574> │ │ │ │ - ldr r7, [pc, #220] @ 987b40 <__cxa_atexit@plt+0x97b5c4> │ │ │ │ + beq 987ac0 <__cxa_atexit@plt+0x97b544> │ │ │ │ + ldr r7, [pc, #220] @ 987b10 <__cxa_atexit@plt+0x97b594> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 987abc <__cxa_atexit@plt+0x97b540> │ │ │ │ - ldr r7, [pc, #196] @ 987b34 <__cxa_atexit@plt+0x97b5b8> │ │ │ │ + b 987a8c <__cxa_atexit@plt+0x97b510> │ │ │ │ + ldr r7, [pc, #196] @ 987b04 <__cxa_atexit@plt+0x97b588> │ │ │ │ ldr r2, [r8, #6] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ tst r2, #3 │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r7, [r5, #-16] │ │ │ │ - beq 987af0 <__cxa_atexit@plt+0x97b574> │ │ │ │ - ldr r7, [pc, #168] @ 987b38 <__cxa_atexit@plt+0x97b5bc> │ │ │ │ + beq 987ac0 <__cxa_atexit@plt+0x97b544> │ │ │ │ + ldr r7, [pc, #168] @ 987b08 <__cxa_atexit@plt+0x97b58c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 987abc <__cxa_atexit@plt+0x97b540> │ │ │ │ - ldr r7, [pc, #140] @ 987b28 <__cxa_atexit@plt+0x97b5ac> │ │ │ │ + b 987a8c <__cxa_atexit@plt+0x97b510> │ │ │ │ + ldr r7, [pc, #140] @ 987af8 <__cxa_atexit@plt+0x97b57c> │ │ │ │ ldr r2, [r8, #7] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ add r7, pc, r7 │ │ │ │ tst r2, #3 │ │ │ │ str r8, [r5, #-12] │ │ │ │ str r7, [r5, #-16] │ │ │ │ - beq 987af0 <__cxa_atexit@plt+0x97b574> │ │ │ │ - ldr r7, [pc, #112] @ 987b2c <__cxa_atexit@plt+0x97b5b0> │ │ │ │ + beq 987ac0 <__cxa_atexit@plt+0x97b544> │ │ │ │ + ldr r7, [pc, #112] @ 987afc <__cxa_atexit@plt+0x97b580> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r0, [r5, #4] │ │ │ │ str r7, [r5, #-16] │ │ │ │ sub r7, r5, #52 @ 0x34 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r0, [r5, #-20] @ 0xffffffec │ │ │ │ - bhi 987b10 <__cxa_atexit@plt+0x97b594> │ │ │ │ + bhi 987ae0 <__cxa_atexit@plt+0x97b564> │ │ │ │ str r2, [r5, #-36]! @ 0xffffffdc │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 987b44 <__cxa_atexit@plt+0x97b5c8> │ │ │ │ + ldr r7, [pc, #60] @ 987b14 <__cxa_atexit@plt+0x97b598> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 987b30 <__cxa_atexit@plt+0x97b5b4> │ │ │ │ + ldr r7, [pc, #24] @ 987b00 <__cxa_atexit@plt+0x97b584> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #4 │ │ │ │ - cmpeq r7, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq r7, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - cmpeq r7, #200, 8 @ 0xc8000000 │ │ │ │ + cmpeq r7, #248, 8 @ 0xf8000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 987ba8 <__cxa_atexit@plt+0x97b62c> │ │ │ │ + ldr r7, [pc, #76] @ 987b78 <__cxa_atexit@plt+0x97b5fc> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 987b94 <__cxa_atexit@plt+0x97b618> │ │ │ │ + bhi 987b64 <__cxa_atexit@plt+0x97b5e8> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 987bac <__cxa_atexit@plt+0x97b630> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 987b7c <__cxa_atexit@plt+0x97b600> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #52, 8 @ 0x34000000 │ │ │ │ + cmpeq r7, #100, 8 @ 0x64000000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 987bdc <__cxa_atexit@plt+0x97b660> │ │ │ │ + ldr r2, [pc, #28] @ 987bac <__cxa_atexit@plt+0x97b630> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 987c40 <__cxa_atexit@plt+0x97b6c4> │ │ │ │ + ldr r7, [pc, #76] @ 987c10 <__cxa_atexit@plt+0x97b694> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 987c2c <__cxa_atexit@plt+0x97b6b0> │ │ │ │ + bhi 987bfc <__cxa_atexit@plt+0x97b680> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 987c44 <__cxa_atexit@plt+0x97b6c8> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 987c14 <__cxa_atexit@plt+0x97b698> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq r7, #204, 6 @ 0x30000003 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 987c74 <__cxa_atexit@plt+0x97b6f8> │ │ │ │ + ldr r2, [pc, #28] @ 987c44 <__cxa_atexit@plt+0x97b6c8> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ andeq r0, r0, ip, lsr #1 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 987cd8 <__cxa_atexit@plt+0x97b75c> │ │ │ │ + ldr r7, [pc, #76] @ 987ca8 <__cxa_atexit@plt+0x97b72c> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 987cc4 <__cxa_atexit@plt+0x97b748> │ │ │ │ + bhi 987c94 <__cxa_atexit@plt+0x97b718> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 987cdc <__cxa_atexit@plt+0x97b760> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 987cac <__cxa_atexit@plt+0x97b730> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq r7, #52, 6 @ 0xd0000000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #28] @ 987d0c <__cxa_atexit@plt+0x97b790> │ │ │ │ + ldr r2, [pc, #28] @ 987cdc <__cxa_atexit@plt+0x97b760> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r8, [r5, #16] │ │ │ │ mov r8, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #20] │ │ │ │ str r2, [r5] │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 987d34 <__cxa_atexit@plt+0x97b7b8> │ │ │ │ + bne 987d04 <__cxa_atexit@plt+0x97b788> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 987d4c <__cxa_atexit@plt+0x97b7d0> │ │ │ │ + ldr r3, [pc, #16] @ 987d1c <__cxa_atexit@plt+0x97b7a0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 987d74 <__cxa_atexit@plt+0x97b7f8> │ │ │ │ + bne 987d44 <__cxa_atexit@plt+0x97b7c8> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 987d8c <__cxa_atexit@plt+0x97b810> │ │ │ │ + ldr r3, [pc, #16] @ 987d5c <__cxa_atexit@plt+0x97b7e0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 987df8 <__cxa_atexit@plt+0x97b87c> │ │ │ │ + bne 987dc8 <__cxa_atexit@plt+0x97b84c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #28 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 987e08 <__cxa_atexit@plt+0x97b88c> │ │ │ │ - ldr r7, [pc, #84] @ 987e14 <__cxa_atexit@plt+0x97b898> │ │ │ │ + bcc 987dd8 <__cxa_atexit@plt+0x97b85c> │ │ │ │ + ldr r7, [pc, #84] @ 987de4 <__cxa_atexit@plt+0x97b868> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r8, #4]! │ │ │ │ ldr r7, [r5, #-20] @ 0xffffffec │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #60] @ 987e18 <__cxa_atexit@plt+0x97b89c> │ │ │ │ + ldr r1, [pc, #60] @ 987de8 <__cxa_atexit@plt+0x97b86c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r7, [r8, #12] │ │ │ │ str r7, [r8, #20] │ │ │ │ sub r7, r6, #6 │ │ │ │ str r3, [r8, #8] │ │ │ │ str r1, [r8, #16] │ │ │ │ str r2, [r8, #24] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ mov r3, #28 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffc10 │ │ │ │ - cmneq sp, #72, 2 │ │ │ │ + cmneq sp, #120, 2 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 987e90 <__cxa_atexit@plt+0x97b914> │ │ │ │ - ldr lr, [pc, #96] @ 987ea0 <__cxa_atexit@plt+0x97b924> │ │ │ │ + bhi 987e60 <__cxa_atexit@plt+0x97b8e4> │ │ │ │ + ldr lr, [pc, #96] @ 987e70 <__cxa_atexit@plt+0x97b8f4> │ │ │ │ ldr r7, [r2, #12] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r0, [r2, #16] │ │ │ │ ldr r9, [r2, #20] │ │ │ │ - ldr r8, [pc, #80] @ 987ea4 <__cxa_atexit@plt+0x97b928> │ │ │ │ + ldr r8, [pc, #80] @ 987e74 <__cxa_atexit@plt+0x97b8f8> │ │ │ │ add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r9, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - beq 987e88 <__cxa_atexit@plt+0x97b90c> │ │ │ │ + beq 987e58 <__cxa_atexit@plt+0x97b8dc> │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ stm r5, {r0, r9} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq sp, #172 @ 0xac │ │ │ │ + cmneq sp, #220 @ 0xdc │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 987f3c <__cxa_atexit@plt+0x97b9c0> │ │ │ │ - ldr lr, [pc, #96] @ 987f4c <__cxa_atexit@plt+0x97b9d0> │ │ │ │ + bhi 987f0c <__cxa_atexit@plt+0x97b990> │ │ │ │ + ldr lr, [pc, #96] @ 987f1c <__cxa_atexit@plt+0x97b9a0> │ │ │ │ ldr r7, [r2, #12] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r0, [r2, #16] │ │ │ │ ldr r9, [r2, #20] │ │ │ │ - ldr r8, [pc, #80] @ 987f50 <__cxa_atexit@plt+0x97b9d4> │ │ │ │ + ldr r8, [pc, #80] @ 987f20 <__cxa_atexit@plt+0x97b9a4> │ │ │ │ add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r9, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - beq 987f34 <__cxa_atexit@plt+0x97b9b8> │ │ │ │ + beq 987f04 <__cxa_atexit@plt+0x97b988> │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ stm r5, {r0, r9} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq sp, #0 │ │ │ │ + cmneq sp, #48 @ 0x30 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 987fe8 <__cxa_atexit@plt+0x97ba6c> │ │ │ │ - ldr lr, [pc, #96] @ 987ff8 <__cxa_atexit@plt+0x97ba7c> │ │ │ │ + bhi 987fb8 <__cxa_atexit@plt+0x97ba3c> │ │ │ │ + ldr lr, [pc, #96] @ 987fc8 <__cxa_atexit@plt+0x97ba4c> │ │ │ │ ldr r7, [r2, #12] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r0, [r2, #16] │ │ │ │ ldr r9, [r2, #20] │ │ │ │ - ldr r8, [pc, #80] @ 987ffc <__cxa_atexit@plt+0x97ba80> │ │ │ │ + ldr r8, [pc, #80] @ 987fcc <__cxa_atexit@plt+0x97ba50> │ │ │ │ add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r9, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - beq 987fe0 <__cxa_atexit@plt+0x97ba64> │ │ │ │ + beq 987fb0 <__cxa_atexit@plt+0x97ba34> │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ stm r5, {r0, r9} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq sp, #84, 30 @ 0x150 │ │ │ │ + cmneq sp, #132, 30 @ 0x210 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 988050 <__cxa_atexit@plt+0x97bad4> │ │ │ │ + bhi 988020 <__cxa_atexit@plt+0x97baa4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 988058 <__cxa_atexit@plt+0x97badc> │ │ │ │ + ldr r2, [pc, #20] @ 988028 <__cxa_atexit@plt+0x97baac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d0cdfc <__cxa_atexit@plt+0xd00880> │ │ │ │ + b d0cdcc <__cxa_atexit@plt+0xd00850> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #196, 28 @ 0xc40 │ │ │ │ + cmneq sp, #244, 28 @ 0xf40 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 988084 <__cxa_atexit@plt+0x97bb08> │ │ │ │ + bhi 988054 <__cxa_atexit@plt+0x97bad8> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #8] @ 988094 <__cxa_atexit@plt+0x97bb18> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #8] @ 988064 <__cxa_atexit@plt+0x97bae8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #72, 30 @ 0x120 │ │ │ │ + cmpeq r7, #120, 30 @ 0x1e0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r8, [r5] │ │ │ │ - ldr r0, [pc, #1176] @ 988540 <__cxa_atexit@plt+0x97bfc4> │ │ │ │ - ldr lr, [pc, #1176] @ 988544 <__cxa_atexit@plt+0x97bfc8> │ │ │ │ - ldr ip, [pc, #1176] @ 988548 <__cxa_atexit@plt+0x97bfcc> │ │ │ │ - ldr r6, [pc, #1176] @ 98854c <__cxa_atexit@plt+0x97bfd0> │ │ │ │ + ldr r0, [pc, #1176] @ 988510 <__cxa_atexit@plt+0x97bf94> │ │ │ │ + ldr lr, [pc, #1176] @ 988514 <__cxa_atexit@plt+0x97bf98> │ │ │ │ + ldr ip, [pc, #1176] @ 988518 <__cxa_atexit@plt+0x97bf9c> │ │ │ │ + ldr r6, [pc, #1176] @ 98851c <__cxa_atexit@plt+0x97bfa0> │ │ │ │ mov fp, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r6, pc, r6 │ │ │ │ - ldr r4, [pc, #1156] @ 988550 <__cxa_atexit@plt+0x97bfd4> │ │ │ │ + ldr r4, [pc, #1156] @ 988520 <__cxa_atexit@plt+0x97bfa4> │ │ │ │ add r4, pc, r4 │ │ │ │ - b 9880e4 <__cxa_atexit@plt+0x97bb68> │ │ │ │ + b 9880b4 <__cxa_atexit@plt+0x97bb38> │ │ │ │ mov r7, r5 │ │ │ │ str r8, [r7, r3]! │ │ │ │ str r9, [r5, r2] │ │ │ │ str sl, [r5, r1] │ │ │ │ mov r5, r7 │ │ │ │ and r1, r8, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 988164 <__cxa_atexit@plt+0x97bbe8> │ │ │ │ + beq 988134 <__cxa_atexit@plt+0x97bbb8> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 988294 <__cxa_atexit@plt+0x97bd18> │ │ │ │ + bne 988264 <__cxa_atexit@plt+0x97bce8> │ │ │ │ bic r1, r8, #3 │ │ │ │ ldr r1, [r1] │ │ │ │ ldrh r1, [r1, #-2] │ │ │ │ cmp r1, #4 │ │ │ │ - bne 9881ac <__cxa_atexit@plt+0x97bc30> │ │ │ │ + bne 98817c <__cxa_atexit@plt+0x97bc00> │ │ │ │ mov r3, r5 │ │ │ │ str ip, [r3, #-8]! │ │ │ │ ldr r1, [r8, #9] │ │ │ │ ldr r7, [r8, #13] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r1, [r8, #5] │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ - beq 988380 <__cxa_atexit@plt+0x97be04> │ │ │ │ + beq 988350 <__cxa_atexit@plt+0x97bdd4> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ sub r3, r5, #16 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ stm r3, {r1, r2, r6} │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 988494 <__cxa_atexit@plt+0x97bf18> │ │ │ │ + bhi 988464 <__cxa_atexit@plt+0x97bee8> │ │ │ │ mvn r1, #19 │ │ │ │ mvn r2, #23 │ │ │ │ mvn r3, #27 │ │ │ │ mov r8, r7 │ │ │ │ - b 9880d0 <__cxa_atexit@plt+0x97bb54> │ │ │ │ + b 9880a0 <__cxa_atexit@plt+0x97bb24> │ │ │ │ mov r7, r5 │ │ │ │ str r0, [r7, #-4]! │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ str r1, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 988370 <__cxa_atexit@plt+0x97bdf4> │ │ │ │ + beq 988340 <__cxa_atexit@plt+0x97bdc4> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ ldr r2, [r5, #16] │ │ │ │ stmdb r5, {r1, r2, lr} │ │ │ │ sub r1, r5, #40 @ 0x28 │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 988484 <__cxa_atexit@plt+0x97bf08> │ │ │ │ + bhi 988454 <__cxa_atexit@plt+0x97bed8> │ │ │ │ mvn r1, #15 │ │ │ │ mvn r2, #19 │ │ │ │ mvn r3, #23 │ │ │ │ - b 9880d0 <__cxa_atexit@plt+0x97bb54> │ │ │ │ + b 9880a0 <__cxa_atexit@plt+0x97bb24> │ │ │ │ sub r1, r1, #3 │ │ │ │ cmp r1, #4 │ │ │ │ - bhi 988388 <__cxa_atexit@plt+0x97be0c> │ │ │ │ + bhi 988358 <__cxa_atexit@plt+0x97bddc> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r1, [r2, r1, lsl #2] │ │ │ │ add pc, r2, r1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ @@ -2486044,154 +2486032,154 @@ │ │ │ │ ldr r2, [r5, #8] │ │ │ │ str r4, [r1, #-4]! │ │ │ │ ldr r7, [r8, #9] │ │ │ │ tst r2, #3 │ │ │ │ str r7, [r5] │ │ │ │ ldr r3, [r8, #1] │ │ │ │ str r3, [r5, #8] │ │ │ │ - beq 988458 <__cxa_atexit@plt+0x97bedc> │ │ │ │ + beq 988428 <__cxa_atexit@plt+0x97beac> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r8, [r4, #804] @ 0x324 │ │ │ │ ldr r4, [sp, #4] │ │ │ │ add sl, r4, #16 │ │ │ │ cmp r8, sl │ │ │ │ - bcc 9884d4 <__cxa_atexit@plt+0x97bf58> │ │ │ │ + bcc 9884a4 <__cxa_atexit@plt+0x97bf28> │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ - ldr r4, [pc, #840] @ 98856c <__cxa_atexit@plt+0x97bff0> │ │ │ │ + ldr r4, [pc, #840] @ 98853c <__cxa_atexit@plt+0x97bfc0> │ │ │ │ tst r7, #3 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r1, #4]! │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r1, #8] │ │ │ │ str r3, [r1, #12] │ │ │ │ mov r8, r1 │ │ │ │ - ldr r1, [pc, #812] @ 988570 <__cxa_atexit@plt+0x97bff4> │ │ │ │ + ldr r1, [pc, #812] @ 988540 <__cxa_atexit@plt+0x97bfc4> │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-8]! │ │ │ │ - beq 988470 <__cxa_atexit@plt+0x97bef4> │ │ │ │ + beq 988440 <__cxa_atexit@plt+0x97bec4> │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r2, [r5, #-12] │ │ │ │ - ldr r1, [pc, #776] @ 988574 <__cxa_atexit@plt+0x97bff8> │ │ │ │ + ldr r1, [pc, #776] @ 988544 <__cxa_atexit@plt+0x97bfc8> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #-8] │ │ │ │ sub r1, r5, #44 @ 0x2c │ │ │ │ cmp fp, r1 │ │ │ │ - bhi 9884f0 <__cxa_atexit@plt+0x97bf74> │ │ │ │ + bhi 9884c0 <__cxa_atexit@plt+0x97bf44> │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [r5, #8] │ │ │ │ str r9, [r5, #4] │ │ │ │ mov r8, r7 │ │ │ │ - b 9880c4 <__cxa_atexit@plt+0x97bb48> │ │ │ │ - ldr r7, [pc, #696] @ 988554 <__cxa_atexit@plt+0x97bfd8> │ │ │ │ + b 988094 <__cxa_atexit@plt+0x97bb18> │ │ │ │ + ldr r7, [pc, #696] @ 988524 <__cxa_atexit@plt+0x97bfa8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r4, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r8, [r8, #3] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ str r8, [r5] │ │ │ │ mov r5, r3 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldm sp, {r4, r6} │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #692] @ 98858c <__cxa_atexit@plt+0x97c010> │ │ │ │ + ldr r7, [pc, #692] @ 98855c <__cxa_atexit@plt+0x97bfe0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r8, #1] │ │ │ │ tst r8, #3 │ │ │ │ - beq 988444 <__cxa_atexit@plt+0x97bec8> │ │ │ │ + beq 988414 <__cxa_atexit@plt+0x97be98> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98851c <__cxa_atexit@plt+0x97bfa0> │ │ │ │ + bhi 9884ec <__cxa_atexit@plt+0x97bf70> │ │ │ │ str r8, [r5] │ │ │ │ - b 98835c <__cxa_atexit@plt+0x97bde0> │ │ │ │ - ldr r4, [pc, #632] @ 988580 <__cxa_atexit@plt+0x97c004> │ │ │ │ + b 98832c <__cxa_atexit@plt+0x97bdb0> │ │ │ │ + ldr r4, [pc, #632] @ 988550 <__cxa_atexit@plt+0x97bfd4> │ │ │ │ mov r7, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [r7, #-4]! │ │ │ │ ldr r4, [r8, #1] │ │ │ │ ldr r8, [r8, #5] │ │ │ │ str r4, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 988370 <__cxa_atexit@plt+0x97bdf4> │ │ │ │ + beq 988340 <__cxa_atexit@plt+0x97bdc4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r4, [pc, #592] @ 988584 <__cxa_atexit@plt+0x97c008> │ │ │ │ + ldr r4, [pc, #592] @ 988554 <__cxa_atexit@plt+0x97bfd8> │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r3, #28] │ │ │ │ ldr r9, [r3, #16] │ │ │ │ ldr sl, [r3, #20] │ │ │ │ add r4, pc, r4 │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r4, [r3, #8] │ │ │ │ - bhi 98852c <__cxa_atexit@plt+0x97bfb0> │ │ │ │ + bhi 9884fc <__cxa_atexit@plt+0x97bf80> │ │ │ │ str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ ldm sp, {r4, r6} │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r7 │ │ │ │ - b 98844c <__cxa_atexit@plt+0x97bed0> │ │ │ │ + b 98841c <__cxa_atexit@plt+0x97bea0> │ │ │ │ ldr r0, [r7] │ │ │ │ - b 988430 <__cxa_atexit@plt+0x97beb4> │ │ │ │ - ldr r7, [pc, #460] @ 98855c <__cxa_atexit@plt+0x97bfe0> │ │ │ │ + b 988400 <__cxa_atexit@plt+0x97be84> │ │ │ │ + ldr r7, [pc, #460] @ 98852c <__cxa_atexit@plt+0x97bfb0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r8, #5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 988444 <__cxa_atexit@plt+0x97bec8> │ │ │ │ + beq 988414 <__cxa_atexit@plt+0x97be98> │ │ │ │ sub r7, r5, #12 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9884b8 <__cxa_atexit@plt+0x97bf3c> │ │ │ │ - ldr ip, [pc, #424] @ 988560 <__cxa_atexit@plt+0x97bfe4> │ │ │ │ - ldr lr, [pc, #424] @ 988564 <__cxa_atexit@plt+0x97bfe8> │ │ │ │ + bhi 988488 <__cxa_atexit@plt+0x97bf0c> │ │ │ │ + ldr ip, [pc, #424] @ 988530 <__cxa_atexit@plt+0x97bfb4> │ │ │ │ + ldr lr, [pc, #424] @ 988534 <__cxa_atexit@plt+0x97bfb8> │ │ │ │ mov r4, #0 │ │ │ │ add ip, pc, ip │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r5, r4 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 988428 <__cxa_atexit@plt+0x97beac> │ │ │ │ + bne 9883f8 <__cxa_atexit@plt+0x97be7c> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r0, r4]! │ │ │ │ tst r8, #3 │ │ │ │ str ip, [r0, #-4] │ │ │ │ str sl, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ - beq 988440 <__cxa_atexit@plt+0x97bec4> │ │ │ │ + beq 988410 <__cxa_atexit@plt+0x97be94> │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r2, [r3, #16] │ │ │ │ sub r4, r4, #24 │ │ │ │ str lr, [r0, #-4] │ │ │ │ add r0, r7, r4 │ │ │ │ cmp fp, r0 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ - bls 9883c4 <__cxa_atexit@plt+0x97be48> │ │ │ │ + bls 988394 <__cxa_atexit@plt+0x97be18> │ │ │ │ add r7, r5, r4 │ │ │ │ add r5, r7, #12 │ │ │ │ - b 9884bc <__cxa_atexit@plt+0x97bf40> │ │ │ │ + b 98848c <__cxa_atexit@plt+0x97bf10> │ │ │ │ ldr r0, [r3, #20]! │ │ │ │ ldmdb r3, {r7, r8} │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ sub r5, r3, #4 │ │ │ │ @@ -2486207,397 +2486195,397 @@ │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ ldr r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ mov r6, sl │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #204] @ 988558 <__cxa_atexit@plt+0x97bfdc> │ │ │ │ + ldr r7, [pc, #204] @ 988528 <__cxa_atexit@plt+0x97bfac> │ │ │ │ sub r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 9884c4 <__cxa_atexit@plt+0x97bf48> │ │ │ │ - ldr r3, [pc, #224] @ 98857c <__cxa_atexit@plt+0x97c000> │ │ │ │ + b 988494 <__cxa_atexit@plt+0x97bf18> │ │ │ │ + ldr r3, [pc, #224] @ 98854c <__cxa_atexit@plt+0x97bfd0> │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #164] @ 988568 <__cxa_atexit@plt+0x97bfec> │ │ │ │ + ldr r7, [pc, #164] @ 988538 <__cxa_atexit@plt+0x97bfbc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r4, [sp] │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ ldr r4, [sp] │ │ │ │ mov r7, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, sl │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ mov r7, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r2, [pc, #128] @ 988578 <__cxa_atexit@plt+0x97bffc> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r2, [pc, #128] @ 988548 <__cxa_atexit@plt+0x97bfcc> │ │ │ │ ldr r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, sl │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r7 │ │ │ │ sub r5, r5, #16 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #108] @ 988590 <__cxa_atexit@plt+0x97c014> │ │ │ │ + ldr r7, [pc, #108] @ 988560 <__cxa_atexit@plt+0x97bfe4> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 9884c4 <__cxa_atexit@plt+0x97bf48> │ │ │ │ - ldr r7, [pc, #84] @ 988588 <__cxa_atexit@plt+0x97c00c> │ │ │ │ + b 988494 <__cxa_atexit@plt+0x97bf18> │ │ │ │ + ldr r7, [pc, #84] @ 988558 <__cxa_atexit@plt+0x97bfdc> │ │ │ │ ldr r4, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ - b 988434 <__cxa_atexit@plt+0x97beb8> │ │ │ │ + b 988404 <__cxa_atexit@plt+0x97be88> │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ andeq r0, r0, ip, lsr #23 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ andeq r0, r0, r8, asr #15 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ - cmpeq r7, #72, 22 @ 0x12000 │ │ │ │ + cmpeq r7, #120, 22 @ 0x1e000 │ │ │ │ andeq r0, r0, ip, lsl #15 │ │ │ │ andeq r2, r0, r8, ror #17 │ │ │ │ andeq r2, r0, ip, lsr #19 │ │ │ │ - cmpeq r7, #32, 22 @ 0x8000 │ │ │ │ + cmpeq r7, #80, 22 @ 0x14000 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ andeq r0, r0, r4, ror #14 │ │ │ │ - cmpeq r7, #216, 20 @ 0xd8000 │ │ │ │ - cmpeq r7, #52, 22 @ 0xd000 │ │ │ │ + cmpeq r7, #8, 22 @ 0x2000 │ │ │ │ + cmpeq r7, #100, 22 @ 0x19000 │ │ │ │ andeq r0, r0, ip, asr #5 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - cmpeq r7, #164, 20 @ 0xa4000 │ │ │ │ + cmpeq r7, #212, 20 @ 0xd4000 │ │ │ │ andeq r0, r0, r0, asr #5 │ │ │ │ - cmpeq r7, #180, 20 @ 0xb4000 │ │ │ │ + cmpeq r7, #228, 20 @ 0xe4000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9885b8 <__cxa_atexit@plt+0x97c03c> │ │ │ │ + bhi 988588 <__cxa_atexit@plt+0x97c00c> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [pc, #12] @ 9885d0 <__cxa_atexit@plt+0x97c054> │ │ │ │ + ldr r7, [pc, #12] @ 9885a0 <__cxa_atexit@plt+0x97c024> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #16, 20 @ 0x10000 │ │ │ │ + cmpeq r7, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 988634 <__cxa_atexit@plt+0x97c0b8> │ │ │ │ + ldr r7, [pc, #76] @ 988604 <__cxa_atexit@plt+0x97c088> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 988620 <__cxa_atexit@plt+0x97c0a4> │ │ │ │ + bhi 9885f0 <__cxa_atexit@plt+0x97c074> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 988638 <__cxa_atexit@plt+0x97c0bc> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 988608 <__cxa_atexit@plt+0x97c08c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #172, 18 @ 0x2b0000 │ │ │ │ + cmpeq r7, #220, 18 @ 0x370000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #48] @ 988688 <__cxa_atexit@plt+0x97c10c> │ │ │ │ + ldr r1, [pc, #48] @ 988658 <__cxa_atexit@plt+0x97c0dc> │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ - beq 988680 <__cxa_atexit@plt+0x97c104> │ │ │ │ + beq 988650 <__cxa_atexit@plt+0x97c0d4> │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 988710 <__cxa_atexit@plt+0x97c194> │ │ │ │ + ldr r7, [pc, #76] @ 9886e0 <__cxa_atexit@plt+0x97c164> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9886fc <__cxa_atexit@plt+0x97c180> │ │ │ │ + bhi 9886cc <__cxa_atexit@plt+0x97c150> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 988714 <__cxa_atexit@plt+0x97c198> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 9886e4 <__cxa_atexit@plt+0x97c168> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #204, 16 @ 0xcc0000 │ │ │ │ + cmpeq r7, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ - ldr r1, [pc, #120] @ 9887a8 <__cxa_atexit@plt+0x97c22c> │ │ │ │ + ldr r1, [pc, #120] @ 988778 <__cxa_atexit@plt+0x97c1fc> │ │ │ │ str r8, [r2, #16] │ │ │ │ tst r3, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r2, #20] │ │ │ │ str r1, [r2] │ │ │ │ - beq 988780 <__cxa_atexit@plt+0x97c204> │ │ │ │ - ldr r2, [pc, #96] @ 9887ac <__cxa_atexit@plt+0x97c230> │ │ │ │ + beq 988750 <__cxa_atexit@plt+0x97c1d4> │ │ │ │ + ldr r2, [pc, #96] @ 98877c <__cxa_atexit@plt+0x97c200> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r2, #-4]! │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 988790 <__cxa_atexit@plt+0x97c214> │ │ │ │ + bhi 988760 <__cxa_atexit@plt+0x97c1e4> │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 9887b0 <__cxa_atexit@plt+0x97c234> │ │ │ │ + ldr r7, [pc, #24] @ 988780 <__cxa_atexit@plt+0x97c204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq r7, #56, 16 @ 0x380000 │ │ │ │ + cmpeq r7, #104, 16 @ 0x680000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 988814 <__cxa_atexit@plt+0x97c298> │ │ │ │ + ldr r7, [pc, #76] @ 9887e4 <__cxa_atexit@plt+0x97c268> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 988800 <__cxa_atexit@plt+0x97c284> │ │ │ │ + bhi 9887d0 <__cxa_atexit@plt+0x97c254> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 988818 <__cxa_atexit@plt+0x97c29c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 9887e8 <__cxa_atexit@plt+0x97c26c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #200, 14 @ 0x3200000 │ │ │ │ + cmpeq r7, #248, 14 @ 0x3e00000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #48] @ 988868 <__cxa_atexit@plt+0x97c2ec> │ │ │ │ + ldr r1, [pc, #48] @ 988838 <__cxa_atexit@plt+0x97c2bc> │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ - beq 988860 <__cxa_atexit@plt+0x97c2e4> │ │ │ │ + beq 988830 <__cxa_atexit@plt+0x97c2b4> │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 988934 <__cxa_atexit@plt+0x97c3b8> │ │ │ │ - ldr r3, [pc, #160] @ 988954 <__cxa_atexit@plt+0x97c3d8> │ │ │ │ - ldr r2, [pc, #160] @ 988958 <__cxa_atexit@plt+0x97c3dc> │ │ │ │ + bcc 988904 <__cxa_atexit@plt+0x97c388> │ │ │ │ + ldr r3, [pc, #160] @ 988924 <__cxa_atexit@plt+0x97c3a8> │ │ │ │ + ldr r2, [pc, #160] @ 988928 <__cxa_atexit@plt+0x97c3ac> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sl, #4]! │ │ │ │ stm r5, {r7, sl} │ │ │ │ str r7, [sl, #8] │ │ │ │ mov r7, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ str r2, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r1, [sl, #12] │ │ │ │ - beq 988924 <__cxa_atexit@plt+0x97c3a8> │ │ │ │ + beq 9888f4 <__cxa_atexit@plt+0x97c378> │ │ │ │ ldr r7, [r5, #16] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #104] @ 98895c <__cxa_atexit@plt+0x97c3e0> │ │ │ │ + ldr r2, [pc, #104] @ 98892c <__cxa_atexit@plt+0x97c3b0> │ │ │ │ str r7, [r3, #-12]! │ │ │ │ ldr r7, [r3, #32] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r3, #8] │ │ │ │ - bhi 988940 <__cxa_atexit@plt+0x97c3c4> │ │ │ │ + bhi 988910 <__cxa_atexit@plt+0x97c394> │ │ │ │ str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r7, [pc, #24] @ 988960 <__cxa_atexit@plt+0x97c3e4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r7, [pc, #24] @ 988930 <__cxa_atexit@plt+0x97c3b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ muleq r0, r8, r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - cmpeq r7, #136, 12 @ 0x8800000 │ │ │ │ + cmpeq r7, #184, 12 @ 0xb800000 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 9889c4 <__cxa_atexit@plt+0x97c448> │ │ │ │ + ldr r7, [pc, #76] @ 988994 <__cxa_atexit@plt+0x97c418> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9889b0 <__cxa_atexit@plt+0x97c434> │ │ │ │ + bhi 988980 <__cxa_atexit@plt+0x97c404> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 9889c8 <__cxa_atexit@plt+0x97c44c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 988998 <__cxa_atexit@plt+0x97c41c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #24, 12 @ 0x1800000 │ │ │ │ + cmpeq r7, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r6, asr #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 988a04 <__cxa_atexit@plt+0x97c488> │ │ │ │ + ldr r2, [pc, #40] @ 9889d4 <__cxa_atexit@plt+0x97c458> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ - beq 9889fc <__cxa_atexit@plt+0x97c480> │ │ │ │ - b 988a10 <__cxa_atexit@plt+0x97c494> │ │ │ │ + beq 9889cc <__cxa_atexit@plt+0x97c450> │ │ │ │ + b 9889e0 <__cxa_atexit@plt+0x97c464> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 988a34 <__cxa_atexit@plt+0x97c4b8> │ │ │ │ + beq 988a04 <__cxa_atexit@plt+0x97c488> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 988a44 <__cxa_atexit@plt+0x97c4c8> │ │ │ │ - ldr r3, [pc, #100] @ 988a90 <__cxa_atexit@plt+0x97c514> │ │ │ │ + bne 988a14 <__cxa_atexit@plt+0x97c498> │ │ │ │ + ldr r3, [pc, #100] @ 988a60 <__cxa_atexit@plt+0x97c4e4> │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 988a50 <__cxa_atexit@plt+0x97c4d4> │ │ │ │ - ldr r3, [pc, #80] @ 988a8c <__cxa_atexit@plt+0x97c510> │ │ │ │ + b 988a20 <__cxa_atexit@plt+0x97c4a4> │ │ │ │ + ldr r3, [pc, #80] @ 988a5c <__cxa_atexit@plt+0x97c4e0> │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 988a50 <__cxa_atexit@plt+0x97c4d4> │ │ │ │ - ldr r3, [pc, #60] @ 988a88 <__cxa_atexit@plt+0x97c50c> │ │ │ │ + b 988a20 <__cxa_atexit@plt+0x97c4a4> │ │ │ │ + ldr r3, [pc, #60] @ 988a58 <__cxa_atexit@plt+0x97c4dc> │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 988a80 <__cxa_atexit@plt+0x97c504> │ │ │ │ + beq 988a50 <__cxa_atexit@plt+0x97c4d4> │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #1 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ @@ -2486605,369 +2486593,369 @@ │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5, #8]! │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 988bdc <__cxa_atexit@plt+0x97c660> │ │ │ │ + bhi 988bac <__cxa_atexit@plt+0x97c630> │ │ │ │ str r6, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 988bf0 <__cxa_atexit@plt+0x97c674> │ │ │ │ - ldr r6, [pc, #176] @ 988bf4 <__cxa_atexit@plt+0x97c678> │ │ │ │ + ldr ip, [pc, #176] @ 988bc0 <__cxa_atexit@plt+0x97c644> │ │ │ │ + ldr r6, [pc, #176] @ 988bc4 <__cxa_atexit@plt+0x97c648> │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r5, r2 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 988bb4 <__cxa_atexit@plt+0x97c638> │ │ │ │ + bne 988b84 <__cxa_atexit@plt+0x97c608> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r0, r2]! │ │ │ │ tst r8, #3 │ │ │ │ str ip, [r0, #-4] │ │ │ │ str sl, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ - beq 988bc8 <__cxa_atexit@plt+0x97c64c> │ │ │ │ + beq 988b98 <__cxa_atexit@plt+0x97c61c> │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr lr, [r3, #16] │ │ │ │ sub r2, r2, #24 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ add r3, r7, r2 │ │ │ │ cmp fp, r3 │ │ │ │ str r6, [r0, #-4] │ │ │ │ - bls 988b4c <__cxa_atexit@plt+0x97c5d0> │ │ │ │ + bls 988b1c <__cxa_atexit@plt+0x97c5a0> │ │ │ │ ldr r6, [sp] │ │ │ │ add r7, r5, r2 │ │ │ │ add r5, r7, #12 │ │ │ │ - b 988be0 <__cxa_atexit@plt+0x97c664> │ │ │ │ + b 988bb0 <__cxa_atexit@plt+0x97c634> │ │ │ │ ldr r0, [r3, #20]! │ │ │ │ ldr r6, [sp] │ │ │ │ ldmdb r3, {r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ sub r5, r3, #4 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #16] @ 988bf8 <__cxa_atexit@plt+0x97c67c> │ │ │ │ + ldr r7, [pc, #16] @ 988bc8 <__cxa_atexit@plt+0x97c64c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r2, r0, r4, lsr #4 │ │ │ │ - cmpeq r7, #248, 6 @ 0xe0000003 │ │ │ │ + cmpeq r7, #40, 8 @ 0x28000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 988c5c <__cxa_atexit@plt+0x97c6e0> │ │ │ │ + ldr r7, [pc, #76] @ 988c2c <__cxa_atexit@plt+0x97c6b0> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 988c48 <__cxa_atexit@plt+0x97c6cc> │ │ │ │ + bhi 988c18 <__cxa_atexit@plt+0x97c69c> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 988c60 <__cxa_atexit@plt+0x97c6e4> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 988c30 <__cxa_atexit@plt+0x97c6b4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #128, 6 │ │ │ │ + cmpeq r7, #176, 6 @ 0xc0000002 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #48] @ 988cb0 <__cxa_atexit@plt+0x97c734> │ │ │ │ + ldr r1, [pc, #48] @ 988c80 <__cxa_atexit@plt+0x97c704> │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ - beq 988ca8 <__cxa_atexit@plt+0x97c72c> │ │ │ │ + beq 988c78 <__cxa_atexit@plt+0x97c6fc> │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 988d04 <__cxa_atexit@plt+0x97c788> │ │ │ │ - ldr r3, [pc, #28] @ 988d10 <__cxa_atexit@plt+0x97c794> │ │ │ │ + bne 988cd4 <__cxa_atexit@plt+0x97c758> │ │ │ │ + ldr r3, [pc, #28] @ 988ce0 <__cxa_atexit@plt+0x97c764> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 988d34 <__cxa_atexit@plt+0x97c7b8> │ │ │ │ + bne 988d04 <__cxa_atexit@plt+0x97c788> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #16] @ 988d4c <__cxa_atexit@plt+0x97c7d0> │ │ │ │ + ldr r3, [pc, #16] @ 988d1c <__cxa_atexit@plt+0x97c7a0> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ ldr r9, [r5, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 988d70 <__cxa_atexit@plt+0x97c7f4> │ │ │ │ + bne 988d40 <__cxa_atexit@plt+0x97c7c4> │ │ │ │ ldr r0, [r5, #24]! │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 988d94 <__cxa_atexit@plt+0x97c818> │ │ │ │ + ldr r3, [pc, #28] @ 988d64 <__cxa_atexit@plt+0x97c7e8> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 988d8c <__cxa_atexit@plt+0x97c810> │ │ │ │ - b 988da0 <__cxa_atexit@plt+0x97c824> │ │ │ │ + beq 988d5c <__cxa_atexit@plt+0x97c7e0> │ │ │ │ + b 988d70 <__cxa_atexit@plt+0x97c7f4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr lr, [r5, #12] │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ and r1, r7, #3 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ cmp r1, #2 │ │ │ │ - beq 988df4 <__cxa_atexit@plt+0x97c878> │ │ │ │ + beq 988dc4 <__cxa_atexit@plt+0x97c848> │ │ │ │ cmp r1, #3 │ │ │ │ - bne 988e20 <__cxa_atexit@plt+0x97c8a4> │ │ │ │ + bne 988df0 <__cxa_atexit@plt+0x97c874> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 988ea8 <__cxa_atexit@plt+0x97c92c> │ │ │ │ - ldr r9, [pc, #244] @ 988ecc <__cxa_atexit@plt+0x97c950> │ │ │ │ - ldr r8, [pc, #244] @ 988ed0 <__cxa_atexit@plt+0x97c954> │ │ │ │ + bcc 988e78 <__cxa_atexit@plt+0x97c8fc> │ │ │ │ + ldr r9, [pc, #244] @ 988e9c <__cxa_atexit@plt+0x97c920> │ │ │ │ + ldr r8, [pc, #244] @ 988ea0 <__cxa_atexit@plt+0x97c924> │ │ │ │ sub r1, r6, #6 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #5] │ │ │ │ ldr sl, [r7, #25] │ │ │ │ ldr ip, [r7, #29] │ │ │ │ - b 988e44 <__cxa_atexit@plt+0x97c8c8> │ │ │ │ + b 988e14 <__cxa_atexit@plt+0x97c898> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 988ea8 <__cxa_atexit@plt+0x97c92c> │ │ │ │ - ldr r9, [pc, #192] @ 988ec4 <__cxa_atexit@plt+0x97c948> │ │ │ │ - ldr r8, [pc, #192] @ 988ec8 <__cxa_atexit@plt+0x97c94c> │ │ │ │ + bcc 988e78 <__cxa_atexit@plt+0x97c8fc> │ │ │ │ + ldr r9, [pc, #192] @ 988e94 <__cxa_atexit@plt+0x97c918> │ │ │ │ + ldr r8, [pc, #192] @ 988e98 <__cxa_atexit@plt+0x97c91c> │ │ │ │ sub r1, r6, #6 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r7, #6] │ │ │ │ ldr sl, [r7, #14] │ │ │ │ ldr ip, [r7, #18] │ │ │ │ - b 988e44 <__cxa_atexit@plt+0x97c8c8> │ │ │ │ + b 988e14 <__cxa_atexit@plt+0x97c898> │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 988ea8 <__cxa_atexit@plt+0x97c92c> │ │ │ │ - ldr r9, [pc, #132] @ 988eb4 <__cxa_atexit@plt+0x97c938> │ │ │ │ - ldr r8, [pc, #132] @ 988eb8 <__cxa_atexit@plt+0x97c93c> │ │ │ │ + bcc 988e78 <__cxa_atexit@plt+0x97c8fc> │ │ │ │ + ldr r9, [pc, #132] @ 988e84 <__cxa_atexit@plt+0x97c908> │ │ │ │ + ldr r8, [pc, #132] @ 988e88 <__cxa_atexit@plt+0x97c90c> │ │ │ │ add ip, r7, #7 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ sub r1, r6, #6 │ │ │ │ ldm ip, {r2, sl, ip} │ │ │ │ str r8, [r3, #4]! │ │ │ │ str r9, [r5] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - ldr r1, [pc, #96] @ 988ebc <__cxa_atexit@plt+0x97c940> │ │ │ │ + ldr r1, [pc, #96] @ 988e8c <__cxa_atexit@plt+0x97c910> │ │ │ │ tst r2, #3 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str sl, [r3, #16] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str ip, [r3, #20] │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #28] │ │ │ │ str lr, [r3, #32] │ │ │ │ - beq 988e9c <__cxa_atexit@plt+0x97c920> │ │ │ │ - ldr r7, [pc, #56] @ 988ec0 <__cxa_atexit@plt+0x97c944> │ │ │ │ + beq 988e6c <__cxa_atexit@plt+0x97c8f0> │ │ │ │ + ldr r7, [pc, #56] @ 988e90 <__cxa_atexit@plt+0x97c914> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r5] │ │ │ │ add r7, r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xffffefe4 │ │ │ │ - cmneq sp, #196 @ 0xc4 │ │ │ │ - cmneq sp, #212, 4 @ 0x4000000d │ │ │ │ + cmneq sp, #244 @ 0xf4 │ │ │ │ + cmneq sp, #4, 6 @ 0x10000000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffff0bc │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 988ef8 <__cxa_atexit@plt+0x97c97c> │ │ │ │ + ldr r3, [pc, #20] @ 988ec8 <__cxa_atexit@plt+0x97c94c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - cmneq sp, #120, 4 @ 0x80000007 │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + cmneq sp, #168, 4 @ 0x8000000a │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 988f20 <__cxa_atexit@plt+0x97c9a4> │ │ │ │ + ldr r3, [pc, #20] @ 988ef0 <__cxa_atexit@plt+0x97c974> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - cmneq sp, #80, 4 │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + cmneq sp, #128, 4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 988f48 <__cxa_atexit@plt+0x97c9cc> │ │ │ │ + ldr r3, [pc, #20] @ 988f18 <__cxa_atexit@plt+0x97c99c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - cmneq sp, #40, 4 @ 0x80000002 │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + cmneq sp, #88, 4 @ 0x80000005 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 988f7c <__cxa_atexit@plt+0x97ca00> │ │ │ │ + bhi 988f4c <__cxa_atexit@plt+0x97c9d0> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 988f84 <__cxa_atexit@plt+0x97ca08> │ │ │ │ + ldr r2, [pc, #20] @ 988f54 <__cxa_atexit@plt+0x97c9d8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d0cdfc <__cxa_atexit@plt+0xd00880> │ │ │ │ + b d0cdcc <__cxa_atexit@plt+0xd00850> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #152, 30 @ 0x260 │ │ │ │ + cmneq sp, #200, 30 @ 0x320 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 988fb0 <__cxa_atexit@plt+0x97ca34> │ │ │ │ + bhi 988f80 <__cxa_atexit@plt+0x97ca04> │ │ │ │ str r8, [r5, #-12]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #8] @ 988fc0 <__cxa_atexit@plt+0x97ca44> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #8] @ 988f90 <__cxa_atexit@plt+0x97ca14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r7, #32 │ │ │ │ + cmpeq r7, #80 @ 0x50 │ │ │ │ ldr r8, [r5] │ │ │ │ - ldr r0, [pc, #1912] @ 989748 <__cxa_atexit@plt+0x97d1cc> │ │ │ │ - ldr fp, [pc, #1912] @ 98974c <__cxa_atexit@plt+0x97d1d0> │ │ │ │ - ldr r2, [pc, #1912] @ 989750 <__cxa_atexit@plt+0x97d1d4> │ │ │ │ - ldr lr, [pc, #1912] @ 989754 <__cxa_atexit@plt+0x97d1d8> │ │ │ │ - ldr r9, [pc, #1912] @ 989758 <__cxa_atexit@plt+0x97d1dc> │ │ │ │ - ldr sl, [pc, #1912] @ 98975c <__cxa_atexit@plt+0x97d1e0> │ │ │ │ + ldr r0, [pc, #1912] @ 989718 <__cxa_atexit@plt+0x97d19c> │ │ │ │ + ldr fp, [pc, #1912] @ 98971c <__cxa_atexit@plt+0x97d1a0> │ │ │ │ + ldr r2, [pc, #1912] @ 989720 <__cxa_atexit@plt+0x97d1a4> │ │ │ │ + ldr lr, [pc, #1912] @ 989724 <__cxa_atexit@plt+0x97d1a8> │ │ │ │ + ldr r9, [pc, #1912] @ 989728 <__cxa_atexit@plt+0x97d1ac> │ │ │ │ + ldr sl, [pc, #1912] @ 98972c <__cxa_atexit@plt+0x97d1b0> │ │ │ │ mov ip, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add fp, pc, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ - ldr r1, [pc, #1884] @ 989760 <__cxa_atexit@plt+0x97d1e4> │ │ │ │ + ldr r1, [pc, #1884] @ 989730 <__cxa_atexit@plt+0x97d1b4> │ │ │ │ add r1, pc, r1 │ │ │ │ - b 989024 <__cxa_atexit@plt+0x97caa8> │ │ │ │ - ldr r3, [pc, #1964] @ 9897bc <__cxa_atexit@plt+0x97d240> │ │ │ │ + b 988ff4 <__cxa_atexit@plt+0x97ca78> │ │ │ │ + ldr r3, [pc, #1964] @ 98978c <__cxa_atexit@plt+0x97d210> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r8, #5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 989638 <__cxa_atexit@plt+0x97d0bc> │ │ │ │ + beq 989608 <__cxa_atexit@plt+0x97d08c> │ │ │ │ str r8, [r5] │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #3 │ │ │ │ - bne 9892ec <__cxa_atexit@plt+0x97cd70> │ │ │ │ + bne 9892bc <__cxa_atexit@plt+0x97cd40> │ │ │ │ bic r3, r8, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #14 │ │ │ │ - bhi 98942c <__cxa_atexit@plt+0x97ceb0> │ │ │ │ + bhi 9893fc <__cxa_atexit@plt+0x97ce80> │ │ │ │ add r7, pc, #4 │ │ │ │ ldr r3, [r7, r3, lsl #2] │ │ │ │ add pc, r7, r3 │ │ │ │ andeq r0, r0, r0, lsr r1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ @@ -2486979,99 +2486967,99 @@ │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #6 │ │ │ │ str r1, [r5] │ │ │ │ - b 9890b0 <__cxa_atexit@plt+0x97cb34> │ │ │ │ - ldr r3, [pc, #1836] @ 9897cc <__cxa_atexit@plt+0x97d250> │ │ │ │ + b 989080 <__cxa_atexit@plt+0x97cb04> │ │ │ │ + ldr r3, [pc, #1836] @ 98979c <__cxa_atexit@plt+0x97d220> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 9890ac <__cxa_atexit@plt+0x97cb30> │ │ │ │ - ldr r3, [pc, #1828] @ 9897d0 <__cxa_atexit@plt+0x97d254> │ │ │ │ + b 98907c <__cxa_atexit@plt+0x97cb00> │ │ │ │ + ldr r3, [pc, #1828] @ 9897a0 <__cxa_atexit@plt+0x97d224> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ ldr r8, [r8, #1] │ │ │ │ tst r8, #3 │ │ │ │ - bne 989020 <__cxa_atexit@plt+0x97caa4> │ │ │ │ - b 989638 <__cxa_atexit@plt+0x97d0bc> │ │ │ │ - ldr r3, [pc, #1784] @ 9897c0 <__cxa_atexit@plt+0x97d244> │ │ │ │ + bne 988ff0 <__cxa_atexit@plt+0x97ca74> │ │ │ │ + b 989608 <__cxa_atexit@plt+0x97d08c> │ │ │ │ + ldr r3, [pc, #1784] @ 989790 <__cxa_atexit@plt+0x97d214> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 989010 <__cxa_atexit@plt+0x97ca94> │ │ │ │ - ldr r1, [pc, #1776] @ 9897c4 <__cxa_atexit@plt+0x97d248> │ │ │ │ + b 988fe0 <__cxa_atexit@plt+0x97ca64> │ │ │ │ + ldr r1, [pc, #1776] @ 989794 <__cxa_atexit@plt+0x97d218> │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-4]! │ │ │ │ ldr r3, [r8, #1] │ │ │ │ ldr r8, [r8, #5] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9896b0 <__cxa_atexit@plt+0x97d134> │ │ │ │ + beq 989680 <__cxa_atexit@plt+0x97d104> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - ldr r3, [pc, #1708] @ 9897c8 <__cxa_atexit@plt+0x97d24c> │ │ │ │ + ldr r3, [pc, #1708] @ 989798 <__cxa_atexit@plt+0x97d21c> │ │ │ │ add r3, pc, r3 │ │ │ │ - b 989294 <__cxa_atexit@plt+0x97cd18> │ │ │ │ + b 989264 <__cxa_atexit@plt+0x97cce8> │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ ldr r1, [r8, #17] │ │ │ │ ldr r7, [r8, #13] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r1, [r8, #1] │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ - beq 9895ec <__cxa_atexit@plt+0x97d070> │ │ │ │ + beq 9895bc <__cxa_atexit@plt+0x97d040> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r8, [r5, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ str r8, [r5, #-16] │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str lr, [r5, #-8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str r1, [r5, #-12] │ │ │ │ mov r1, lr │ │ │ │ cmp ip, r3 │ │ │ │ - bls 98922c <__cxa_atexit@plt+0x97ccb0> │ │ │ │ - b 989700 <__cxa_atexit@plt+0x97d184> │ │ │ │ + bls 9891fc <__cxa_atexit@plt+0x97cc80> │ │ │ │ + b 9896d0 <__cxa_atexit@plt+0x97d154> │ │ │ │ mov r7, r5 │ │ │ │ str r0, [r7, #-4]! │ │ │ │ ldr r3, [r8, #1] │ │ │ │ ldr r8, [r8, #5] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9896b0 <__cxa_atexit@plt+0x97d134> │ │ │ │ + beq 989680 <__cxa_atexit@plt+0x97d104> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r7, [r5, #8] │ │ │ │ str r7, [sp] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ stmdb r5, {r3, r7, fp} │ │ │ │ - b 989298 <__cxa_atexit@plt+0x97cd1c> │ │ │ │ + b 989268 <__cxa_atexit@plt+0x97ccec> │ │ │ │ mov r3, r5 │ │ │ │ str r9, [r3, #-8]! │ │ │ │ ldr r1, [r8, #21] │ │ │ │ ldr r7, [r8, #13] │ │ │ │ str r1, [r5, #-4] │ │ │ │ ldr r1, [r8, #17] │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ - beq 9895ec <__cxa_atexit@plt+0x97d070> │ │ │ │ + beq 9895bc <__cxa_atexit@plt+0x97d040> │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r6, [r5, #4] │ │ │ │ mov r3, sl │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r6, [r5, #8] │ │ │ │ ldr r8, [r5, #16] │ │ │ │ @@ -2487079,47 +2487067,47 @@ │ │ │ │ mov sl, r3 │ │ │ │ str r3, [r5, #-8] │ │ │ │ sub r3, r5, #44 @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ cmp ip, r3 │ │ │ │ str r8, [r5, #-12] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bhi 989700 <__cxa_atexit@plt+0x97d184> │ │ │ │ + bhi 9896d0 <__cxa_atexit@plt+0x97d154> │ │ │ │ mov r1, lr │ │ │ │ mov lr, fp │ │ │ │ mvn r6, #19 │ │ │ │ mvn fp, #23 │ │ │ │ mvn ip, #27 │ │ │ │ mov r8, r7 │ │ │ │ - b 9892bc <__cxa_atexit@plt+0x97cd40> │ │ │ │ - ldr r1, [pc, #1384] @ 9897b4 <__cxa_atexit@plt+0x97d238> │ │ │ │ + b 98928c <__cxa_atexit@plt+0x97cd10> │ │ │ │ + ldr r1, [pc, #1384] @ 989784 <__cxa_atexit@plt+0x97d208> │ │ │ │ mov r7, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r7, #-4]! │ │ │ │ ldr r3, [r8, #1] │ │ │ │ ldr r8, [r8, #5] │ │ │ │ str r3, [r5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 9896b0 <__cxa_atexit@plt+0x97d134> │ │ │ │ + beq 989680 <__cxa_atexit@plt+0x97d104> │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - ldr r3, [pc, #1316] @ 9897b8 <__cxa_atexit@plt+0x97d23c> │ │ │ │ + ldr r3, [pc, #1316] @ 989788 <__cxa_atexit@plt+0x97d20c> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-4] │ │ │ │ sub r3, r5, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bhi 9896e8 <__cxa_atexit@plt+0x97d16c> │ │ │ │ + bhi 9896b8 <__cxa_atexit@plt+0x97d13c> │ │ │ │ mov r1, lr │ │ │ │ mov lr, fp │ │ │ │ mvn r6, #15 │ │ │ │ mvn fp, #19 │ │ │ │ mvn ip, #23 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r7, r5 │ │ │ │ @@ -2487128,239 +2487116,239 @@ │ │ │ │ ldr r3, [sp] │ │ │ │ mov fp, lr │ │ │ │ ldr ip, [sp, #4] │ │ │ │ str r3, [r5, r6] │ │ │ │ mov r5, r7 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov lr, r1 │ │ │ │ - b 988ffc <__cxa_atexit@plt+0x97ca80> │ │ │ │ + b 988fcc <__cxa_atexit@plt+0x97ca50> │ │ │ │ cmp r3, #2 │ │ │ │ - bne 989324 <__cxa_atexit@plt+0x97cda8> │ │ │ │ - ldr r7, [pc, #1136] @ 98976c <__cxa_atexit@plt+0x97d1f0> │ │ │ │ + bne 9892f4 <__cxa_atexit@plt+0x97cd78> │ │ │ │ + ldr r7, [pc, #1136] @ 98973c <__cxa_atexit@plt+0x97d1c0> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r8, #10] │ │ │ │ ldr r2, [r8, #6] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 9895ec <__cxa_atexit@plt+0x97d070> │ │ │ │ + beq 9895bc <__cxa_atexit@plt+0x97d040> │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ - b 98a6dc <__cxa_atexit@plt+0x97e160> │ │ │ │ - ldr r7, [pc, #1080] @ 989764 <__cxa_atexit@plt+0x97d1e8> │ │ │ │ + b 98a6ac <__cxa_atexit@plt+0x97e130> │ │ │ │ + ldr r7, [pc, #1080] @ 989734 <__cxa_atexit@plt+0x97d1b8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r8, #3] │ │ │ │ tst r8, #3 │ │ │ │ - beq 989638 <__cxa_atexit@plt+0x97d0bc> │ │ │ │ + beq 989608 <__cxa_atexit@plt+0x97d08c> │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp ip, r7 │ │ │ │ - bhi 9896d4 <__cxa_atexit@plt+0x97d158> │ │ │ │ + bhi 9896a4 <__cxa_atexit@plt+0x97d128> │ │ │ │ mov r7, ip │ │ │ │ str r8, [r5] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #1144] @ 9897d4 <__cxa_atexit@plt+0x97d258> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #1144] @ 9897a4 <__cxa_atexit@plt+0x97d228> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r7, [r8, #1] │ │ │ │ tst r7, #3 │ │ │ │ - beq 98967c <__cxa_atexit@plt+0x97d100> │ │ │ │ - ldr r3, [pc, #1124] @ 9897d8 <__cxa_atexit@plt+0x97d25c> │ │ │ │ + beq 98964c <__cxa_atexit@plt+0x97d0d0> │ │ │ │ + ldr r3, [pc, #1124] @ 9897a8 <__cxa_atexit@plt+0x97d22c> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 989638 <__cxa_atexit@plt+0x97d0bc> │ │ │ │ - ldr r7, [pc, #1104] @ 9897dc <__cxa_atexit@plt+0x97d260> │ │ │ │ + beq 989608 <__cxa_atexit@plt+0x97d08c> │ │ │ │ + ldr r7, [pc, #1104] @ 9897ac <__cxa_atexit@plt+0x97d230> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 989614 <__cxa_atexit@plt+0x97d098> │ │ │ │ - ldr r7, [pc, #1028] @ 98979c <__cxa_atexit@plt+0x97d220> │ │ │ │ + b 9895e4 <__cxa_atexit@plt+0x97d068> │ │ │ │ + ldr r7, [pc, #1028] @ 98976c <__cxa_atexit@plt+0x97d1f0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r8, #5] │ │ │ │ tst r8, #3 │ │ │ │ - beq 989638 <__cxa_atexit@plt+0x97d0bc> │ │ │ │ + beq 989608 <__cxa_atexit@plt+0x97d08c> │ │ │ │ sub r7, r5, #12 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ cmp ip, r7 │ │ │ │ - bhi 9896bc <__cxa_atexit@plt+0x97d140> │ │ │ │ + bhi 98968c <__cxa_atexit@plt+0x97d110> │ │ │ │ str r4, [sp, #12] │ │ │ │ - ldr fp, [pc, #988] @ 9897a0 <__cxa_atexit@plt+0x97d224> │ │ │ │ - ldr lr, [pc, #988] @ 9897a4 <__cxa_atexit@plt+0x97d228> │ │ │ │ + ldr fp, [pc, #988] @ 989770 <__cxa_atexit@plt+0x97d1f4> │ │ │ │ + ldr lr, [pc, #988] @ 989774 <__cxa_atexit@plt+0x97d1f8> │ │ │ │ mov r2, #0 │ │ │ │ add fp, pc, fp │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r5, r2 │ │ │ │ and r4, r8, #3 │ │ │ │ cmp r4, #2 │ │ │ │ - bne 989648 <__cxa_atexit@plt+0x97d0cc> │ │ │ │ + bne 989618 <__cxa_atexit@plt+0x97d09c> │ │ │ │ ldr r4, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r0, r2]! │ │ │ │ tst r8, #3 │ │ │ │ str fp, [r0, #-4] │ │ │ │ str sl, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ - beq 98965c <__cxa_atexit@plt+0x97d0e0> │ │ │ │ + beq 98962c <__cxa_atexit@plt+0x97d0b0> │ │ │ │ ldr r4, [r3, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ sub r2, r2, #24 │ │ │ │ str lr, [r0, #-4] │ │ │ │ add r0, r7, r2 │ │ │ │ cmp ip, r0 │ │ │ │ str r4, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ - bls 9893d0 <__cxa_atexit@plt+0x97ce54> │ │ │ │ - b 98956c <__cxa_atexit@plt+0x97cff0> │ │ │ │ - ldr r7, [pc, #828] @ 989770 <__cxa_atexit@plt+0x97d1f4> │ │ │ │ + bls 9893a0 <__cxa_atexit@plt+0x97ce24> │ │ │ │ + b 98953c <__cxa_atexit@plt+0x97cfc0> │ │ │ │ + ldr r7, [pc, #828] @ 989740 <__cxa_atexit@plt+0x97d1c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r8, #9] │ │ │ │ tst r8, #3 │ │ │ │ - beq 989638 <__cxa_atexit@plt+0x97d0bc> │ │ │ │ + beq 989608 <__cxa_atexit@plt+0x97d08c> │ │ │ │ sub r7, r5, #12 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ cmp ip, r7 │ │ │ │ - bhi 9896bc <__cxa_atexit@plt+0x97d140> │ │ │ │ + bhi 98968c <__cxa_atexit@plt+0x97d110> │ │ │ │ str r6, [sp, #12] │ │ │ │ - ldr fp, [pc, #788] @ 989774 <__cxa_atexit@plt+0x97d1f8> │ │ │ │ - ldr lr, [pc, #788] @ 989778 <__cxa_atexit@plt+0x97d1fc> │ │ │ │ + ldr fp, [pc, #788] @ 989744 <__cxa_atexit@plt+0x97d1c8> │ │ │ │ + ldr lr, [pc, #788] @ 989748 <__cxa_atexit@plt+0x97d1cc> │ │ │ │ mov r6, #0 │ │ │ │ add fp, pc, fp │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r5, r6 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 989688 <__cxa_atexit@plt+0x97d10c> │ │ │ │ + bne 989658 <__cxa_atexit@plt+0x97d0dc> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r0, r6]! │ │ │ │ tst r8, #3 │ │ │ │ str fp, [r0, #-4] │ │ │ │ str sl, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ - beq 9896a0 <__cxa_atexit@plt+0x97d124> │ │ │ │ + beq 989670 <__cxa_atexit@plt+0x97d0f4> │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r2, [r3, #16] │ │ │ │ sub r6, r6, #24 │ │ │ │ str lr, [r0, #-4] │ │ │ │ add r0, r7, r6 │ │ │ │ cmp ip, r0 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str r2, [r3, #-8] │ │ │ │ - bls 98946c <__cxa_atexit@plt+0x97cef0> │ │ │ │ + bls 98943c <__cxa_atexit@plt+0x97cec0> │ │ │ │ add r7, r5, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ add r5, r7, #12 │ │ │ │ - b 9896c0 <__cxa_atexit@plt+0x97d144> │ │ │ │ - ldr r7, [pc, #692] @ 989790 <__cxa_atexit@plt+0x97d214> │ │ │ │ + b 989690 <__cxa_atexit@plt+0x97d114> │ │ │ │ + ldr r7, [pc, #692] @ 989760 <__cxa_atexit@plt+0x97d1e4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r8, #9] │ │ │ │ tst r8, #3 │ │ │ │ - beq 989638 <__cxa_atexit@plt+0x97d0bc> │ │ │ │ + beq 989608 <__cxa_atexit@plt+0x97d08c> │ │ │ │ sub r7, r5, #12 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ cmp ip, r7 │ │ │ │ - bhi 9896bc <__cxa_atexit@plt+0x97d140> │ │ │ │ + bhi 98968c <__cxa_atexit@plt+0x97d110> │ │ │ │ str r4, [sp, #12] │ │ │ │ - ldr fp, [pc, #652] @ 989794 <__cxa_atexit@plt+0x97d218> │ │ │ │ - ldr lr, [pc, #652] @ 989798 <__cxa_atexit@plt+0x97d21c> │ │ │ │ + ldr fp, [pc, #652] @ 989764 <__cxa_atexit@plt+0x97d1e8> │ │ │ │ + ldr lr, [pc, #652] @ 989768 <__cxa_atexit@plt+0x97d1ec> │ │ │ │ mov r2, #0 │ │ │ │ add fp, pc, fp │ │ │ │ add lr, pc, lr │ │ │ │ add r3, r5, r2 │ │ │ │ and r4, r8, #3 │ │ │ │ cmp r4, #2 │ │ │ │ - bne 989648 <__cxa_atexit@plt+0x97d0cc> │ │ │ │ + bne 989618 <__cxa_atexit@plt+0x97d09c> │ │ │ │ ldr r4, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r0, r2]! │ │ │ │ tst r8, #3 │ │ │ │ str fp, [r0, #-4] │ │ │ │ str sl, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ - beq 98965c <__cxa_atexit@plt+0x97d0e0> │ │ │ │ + beq 98962c <__cxa_atexit@plt+0x97d0b0> │ │ │ │ ldr r4, [r3, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ sub r2, r2, #24 │ │ │ │ str lr, [r0, #-4] │ │ │ │ add r0, r7, r2 │ │ │ │ cmp ip, r0 │ │ │ │ str r4, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ - bls 989514 <__cxa_atexit@plt+0x97cf98> │ │ │ │ + bls 9894e4 <__cxa_atexit@plt+0x97cf68> │ │ │ │ add r7, r5, r2 │ │ │ │ add r5, r7, #12 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ - b 9896c0 <__cxa_atexit@plt+0x97d144> │ │ │ │ - ldr r7, [pc, #548] @ 9897a8 <__cxa_atexit@plt+0x97d22c> │ │ │ │ + b 989690 <__cxa_atexit@plt+0x97d114> │ │ │ │ + ldr r7, [pc, #548] @ 989778 <__cxa_atexit@plt+0x97d1fc> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ ldr r2, [r8, #9] │ │ │ │ ldr r7, [r8, #13] │ │ │ │ str r2, [r5, #-4] │ │ │ │ ldr r2, [r8, #1] │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 9895ec <__cxa_atexit@plt+0x97d070> │ │ │ │ + beq 9895bc <__cxa_atexit@plt+0x97d040> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ - ldr r1, [pc, #500] @ 9897ac <__cxa_atexit@plt+0x97d230> │ │ │ │ + ldr r1, [pc, #500] @ 98977c <__cxa_atexit@plt+0x97d200> │ │ │ │ str r2, [r3, #-16]! │ │ │ │ ldr r2, [r3, #32] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr sl, [r3, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r3, #4] │ │ │ │ sub r2, r3, #28 │ │ │ │ cmp ip, r2 │ │ │ │ str r1, [r3, #8] │ │ │ │ - bhi 989728 <__cxa_atexit@plt+0x97d1ac> │ │ │ │ + bhi 9896f8 <__cxa_atexit@plt+0x97d17c> │ │ │ │ str r7, [r5, #-28]! @ 0xffffffe4 │ │ │ │ mov r7, ip │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r7] │ │ │ │ - b 989694 <__cxa_atexit@plt+0x97d118> │ │ │ │ - ldr r7, [pc, #396] @ 989788 <__cxa_atexit@plt+0x97d20c> │ │ │ │ + b 989664 <__cxa_atexit@plt+0x97d0e8> │ │ │ │ + ldr r7, [pc, #396] @ 989758 <__cxa_atexit@plt+0x97d1dc> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ ldr r8, [r8, #1] │ │ │ │ tst r8, #3 │ │ │ │ - beq 989638 <__cxa_atexit@plt+0x97d0bc> │ │ │ │ - ldr r7, [pc, #376] @ 98978c <__cxa_atexit@plt+0x97d210> │ │ │ │ + beq 989608 <__cxa_atexit@plt+0x97d08c> │ │ │ │ + ldr r7, [pc, #376] @ 98975c <__cxa_atexit@plt+0x97d1e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ tst sl, #3 │ │ │ │ - beq 98966c <__cxa_atexit@plt+0x97d0f0> │ │ │ │ + beq 98963c <__cxa_atexit@plt+0x97d0c0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov fp, ip │ │ │ │ - b 987a18 <__cxa_atexit@plt+0x97b49c> │ │ │ │ + b 9879e8 <__cxa_atexit@plt+0x97b46c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3, #20]! │ │ │ │ ldr r4, [sp, #12] │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ ldr r8, [r3, #-4] │ │ │ │ - b 989694 <__cxa_atexit@plt+0x97d118> │ │ │ │ + b 989664 <__cxa_atexit@plt+0x97d0e8> │ │ │ │ sub r5, r3, #4 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r4, [sp, #12] │ │ │ │ - b 98963c <__cxa_atexit@plt+0x97d0c0> │ │ │ │ + b 98960c <__cxa_atexit@plt+0x97d090> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @@ -2487369,46 +2487357,46 @@ │ │ │ │ ldmdb r3, {r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ sub r5, r3, #4 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ - b 98963c <__cxa_atexit@plt+0x97d0c0> │ │ │ │ + b 98960c <__cxa_atexit@plt+0x97d090> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ - b 98963c <__cxa_atexit@plt+0x97d0c0> │ │ │ │ + b 98960c <__cxa_atexit@plt+0x97d090> │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #180] @ 98977c <__cxa_atexit@plt+0x97d200> │ │ │ │ + ldr r7, [pc, #180] @ 98974c <__cxa_atexit@plt+0x97d1d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [pc, #136] @ 989768 <__cxa_atexit@plt+0x97d1ec> │ │ │ │ + ldr r7, [pc, #136] @ 989738 <__cxa_atexit@plt+0x97d1bc> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 9896c8 <__cxa_atexit@plt+0x97d14c> │ │ │ │ - ldr r7, [pc, #144] @ 989780 <__cxa_atexit@plt+0x97d204> │ │ │ │ + b 989698 <__cxa_atexit@plt+0x97d11c> │ │ │ │ + ldr r7, [pc, #144] @ 989750 <__cxa_atexit@plt+0x97d1d4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ sub r5, r5, #12 │ │ │ │ - b 98971c <__cxa_atexit@plt+0x97d1a0> │ │ │ │ - ldr r3, [pc, #124] @ 989784 <__cxa_atexit@plt+0x97d208> │ │ │ │ + b 9896ec <__cxa_atexit@plt+0x97d170> │ │ │ │ + ldr r3, [pc, #124] @ 989754 <__cxa_atexit@plt+0x97d1d8> │ │ │ │ sub r5, r5, #16 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r7 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r7, r3 │ │ │ │ ldr r9, [sp, #8] │ │ │ │ ldm sp, {sl, fp} │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #128] @ 9897b0 <__cxa_atexit@plt+0x97d234> │ │ │ │ + ldr r2, [pc, #128] @ 989780 <__cxa_atexit@plt+0x97d204> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r2 │ │ │ │ mov fp, ip │ │ │ │ bx r0 │ │ │ │ @@ -2487416,1728 +2487404,1728 @@ │ │ │ │ muleq r0, r4, r5 │ │ │ │ andeq r1, r0, r0, asr r1 │ │ │ │ @ instruction: 0x000011b4 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ andeq r0, r0, ip, asr #31 │ │ │ │ @ instruction: 0x00000ab0 │ │ │ │ andeq r1, r0, r0, lsr r6 │ │ │ │ - cmpeq r7, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq r7, #36, 18 @ 0x90000 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, r0, asr #3 │ │ │ │ andeq r1, r0, r4, ror #11 │ │ │ │ andeq r1, r0, r8, lsr #13 │ │ │ │ - cmpeq r7, #24, 18 @ 0x60000 │ │ │ │ - cmpeq r7, #228, 16 @ 0xe40000 │ │ │ │ - cmpeq r7, #204, 16 @ 0xcc0000 │ │ │ │ + cmpeq r7, #72, 18 @ 0x120000 │ │ │ │ + cmpeq r7, #20, 18 @ 0x50000 │ │ │ │ + cmpeq r7, #252, 16 @ 0xfc0000 │ │ │ │ andeq r0, r0, r4, lsl #18 │ │ │ │ andeq r0, r0, r0, lsr r9 │ │ │ │ andeq r0, r0, r0, asr #18 │ │ │ │ andeq r1, r0, ip, lsr r5 │ │ │ │ andeq r1, r0, r0, lsl #12 │ │ │ │ andeq r0, r0, r0, lsr #19 │ │ │ │ andeq r1, r0, r0, lsl #13 │ │ │ │ andeq r1, r0, r4, asr #14 │ │ │ │ andeq r0, r0, r0, asr #10 │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ - cmpeq r7, #160, 16 @ 0xa00000 │ │ │ │ + cmpeq r7, #208, 16 @ 0xd00000 │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r0, ip, lsr #15 │ │ │ │ @ instruction: 0x000009b4 │ │ │ │ andeq r0, r0, r8, ror #17 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andeq r0, r0, r0, lsr #16 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ andeq r0, r0, r8, lsl #9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #80] @ 989840 <__cxa_atexit@plt+0x97d2c4> │ │ │ │ + ldr r3, [pc, #80] @ 989810 <__cxa_atexit@plt+0x97d294> │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 989828 <__cxa_atexit@plt+0x97d2ac> │ │ │ │ - ldr r7, [pc, #60] @ 989844 <__cxa_atexit@plt+0x97d2c8> │ │ │ │ + beq 9897f8 <__cxa_atexit@plt+0x97d27c> │ │ │ │ + ldr r7, [pc, #60] @ 989814 <__cxa_atexit@plt+0x97d298> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r8, [r5, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ tst sl, #3 │ │ │ │ str r7, [r5] │ │ │ │ - beq 989834 <__cxa_atexit@plt+0x97d2b8> │ │ │ │ + beq 989804 <__cxa_atexit@plt+0x97d288> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ - b 987a18 <__cxa_atexit@plt+0x97b49c> │ │ │ │ + b 9879e8 <__cxa_atexit@plt+0x97b46c> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 989888 <__cxa_atexit@plt+0x97d30c> │ │ │ │ + ldr r3, [pc, #48] @ 989858 <__cxa_atexit@plt+0x97d2dc> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst sl, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98987c <__cxa_atexit@plt+0x97d300> │ │ │ │ + beq 98984c <__cxa_atexit@plt+0x97d2d0> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 987a18 <__cxa_atexit@plt+0x97b49c> │ │ │ │ + b 9879e8 <__cxa_atexit@plt+0x97b46c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 987a18 <__cxa_atexit@plt+0x97b49c> │ │ │ │ + b 9879e8 <__cxa_atexit@plt+0x97b46c> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 989930 <__cxa_atexit@plt+0x97d3b4> │ │ │ │ + ldr r7, [pc, #76] @ 989900 <__cxa_atexit@plt+0x97d384> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98991c <__cxa_atexit@plt+0x97d3a0> │ │ │ │ + bhi 9898ec <__cxa_atexit@plt+0x97d370> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 989934 <__cxa_atexit@plt+0x97d3b8> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 989904 <__cxa_atexit@plt+0x97d388> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #176, 12 @ 0xb000000 │ │ │ │ + cmpeq r7, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #48] @ 989984 <__cxa_atexit@plt+0x97d408> │ │ │ │ + ldr r1, [pc, #48] @ 989954 <__cxa_atexit@plt+0x97d3d8> │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ - beq 98997c <__cxa_atexit@plt+0x97d400> │ │ │ │ + beq 98994c <__cxa_atexit@plt+0x97d3d0> │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 989a34 <__cxa_atexit@plt+0x97d4b8> │ │ │ │ + ldr r7, [pc, #76] @ 989a04 <__cxa_atexit@plt+0x97d488> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 989a20 <__cxa_atexit@plt+0x97d4a4> │ │ │ │ + bhi 9899f0 <__cxa_atexit@plt+0x97d474> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 989a38 <__cxa_atexit@plt+0x97d4bc> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 989a08 <__cxa_atexit@plt+0x97d48c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #172, 10 @ 0x2b000000 │ │ │ │ + cmpeq r7, #220, 10 @ 0x37000000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #48] @ 989a88 <__cxa_atexit@plt+0x97d50c> │ │ │ │ + ldr r1, [pc, #48] @ 989a58 <__cxa_atexit@plt+0x97d4dc> │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ - beq 989a80 <__cxa_atexit@plt+0x97d504> │ │ │ │ + beq 989a50 <__cxa_atexit@plt+0x97d4d4> │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 989b24 <__cxa_atexit@plt+0x97d5a8> │ │ │ │ + ldr r7, [pc, #76] @ 989af4 <__cxa_atexit@plt+0x97d578> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 989b10 <__cxa_atexit@plt+0x97d594> │ │ │ │ + bhi 989ae0 <__cxa_atexit@plt+0x97d564> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 989b28 <__cxa_atexit@plt+0x97d5ac> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 989af8 <__cxa_atexit@plt+0x97d57c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #184, 8 @ 0xb8000000 │ │ │ │ + cmpeq r7, #232, 8 @ 0xe8000000 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ - ldr r1, [pc, #120] @ 989bbc <__cxa_atexit@plt+0x97d640> │ │ │ │ + ldr r1, [pc, #120] @ 989b8c <__cxa_atexit@plt+0x97d610> │ │ │ │ str r8, [r2, #16] │ │ │ │ tst r3, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r2, #20] │ │ │ │ str r1, [r2] │ │ │ │ - beq 989b94 <__cxa_atexit@plt+0x97d618> │ │ │ │ - ldr r2, [pc, #96] @ 989bc0 <__cxa_atexit@plt+0x97d644> │ │ │ │ + beq 989b64 <__cxa_atexit@plt+0x97d5e8> │ │ │ │ + ldr r2, [pc, #96] @ 989b90 <__cxa_atexit@plt+0x97d614> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r2, #-4]! │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 989ba4 <__cxa_atexit@plt+0x97d628> │ │ │ │ + bhi 989b74 <__cxa_atexit@plt+0x97d5f8> │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 989bc4 <__cxa_atexit@plt+0x97d648> │ │ │ │ + ldr r7, [pc, #24] @ 989b94 <__cxa_atexit@plt+0x97d618> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmpeq r7, #36, 8 @ 0x24000000 │ │ │ │ + cmpeq r7, #84, 8 @ 0x54000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 989c28 <__cxa_atexit@plt+0x97d6ac> │ │ │ │ + ldr r7, [pc, #76] @ 989bf8 <__cxa_atexit@plt+0x97d67c> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 989c14 <__cxa_atexit@plt+0x97d698> │ │ │ │ + bhi 989be4 <__cxa_atexit@plt+0x97d668> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 989c2c <__cxa_atexit@plt+0x97d6b0> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 989bfc <__cxa_atexit@plt+0x97d680> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #180, 6 @ 0xd0000002 │ │ │ │ + cmpeq r7, #228, 6 @ 0x90000003 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r2, [pc, #32] @ 989c68 <__cxa_atexit@plt+0x97d6ec> │ │ │ │ + ldr r2, [pc, #32] @ 989c38 <__cxa_atexit@plt+0x97d6bc> │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5, #16] │ │ │ │ str r2, [r5] │ │ │ │ - beq 989c60 <__cxa_atexit@plt+0x97d6e4> │ │ │ │ - b 989c74 <__cxa_atexit@plt+0x97d6f8> │ │ │ │ + beq 989c30 <__cxa_atexit@plt+0x97d6b4> │ │ │ │ + b 989c44 <__cxa_atexit@plt+0x97d6c8> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 989c98 <__cxa_atexit@plt+0x97d71c> │ │ │ │ + beq 989c68 <__cxa_atexit@plt+0x97d6ec> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 989ca8 <__cxa_atexit@plt+0x97d72c> │ │ │ │ + bne 989c78 <__cxa_atexit@plt+0x97d6fc> │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ ldr r8, [r5, #-8] │ │ │ │ ldr r7, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #72] @ 989ce8 <__cxa_atexit@plt+0x97d76c> │ │ │ │ + ldr r3, [pc, #72] @ 989cb8 <__cxa_atexit@plt+0x97d73c> │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 989cb4 <__cxa_atexit@plt+0x97d738> │ │ │ │ - ldr r3, [pc, #52] @ 989ce4 <__cxa_atexit@plt+0x97d768> │ │ │ │ + b 989c84 <__cxa_atexit@plt+0x97d708> │ │ │ │ + ldr r3, [pc, #52] @ 989cb4 <__cxa_atexit@plt+0x97d738> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 989cdc <__cxa_atexit@plt+0x97d760> │ │ │ │ + beq 989cac <__cxa_atexit@plt+0x97d730> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 989df8 <__cxa_atexit@plt+0x97d87c> │ │ │ │ + bhi 989dc8 <__cxa_atexit@plt+0x97d84c> │ │ │ │ str r6, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 989e0c <__cxa_atexit@plt+0x97d890> │ │ │ │ - ldr r6, [pc, #176] @ 989e10 <__cxa_atexit@plt+0x97d894> │ │ │ │ + ldr ip, [pc, #176] @ 989ddc <__cxa_atexit@plt+0x97d860> │ │ │ │ + ldr r6, [pc, #176] @ 989de0 <__cxa_atexit@plt+0x97d864> │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r5, r2 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 989dd0 <__cxa_atexit@plt+0x97d854> │ │ │ │ + bne 989da0 <__cxa_atexit@plt+0x97d824> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r0, r2]! │ │ │ │ tst r8, #3 │ │ │ │ str ip, [r0, #-4] │ │ │ │ str sl, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ - beq 989de4 <__cxa_atexit@plt+0x97d868> │ │ │ │ + beq 989db4 <__cxa_atexit@plt+0x97d838> │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr lr, [r3, #16] │ │ │ │ sub r2, r2, #24 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ add r3, r7, r2 │ │ │ │ cmp fp, r3 │ │ │ │ str r6, [r0, #-4] │ │ │ │ - bls 989d68 <__cxa_atexit@plt+0x97d7ec> │ │ │ │ + bls 989d38 <__cxa_atexit@plt+0x97d7bc> │ │ │ │ ldr r6, [sp] │ │ │ │ add r7, r5, r2 │ │ │ │ add r5, r7, #12 │ │ │ │ - b 989dfc <__cxa_atexit@plt+0x97d880> │ │ │ │ + b 989dcc <__cxa_atexit@plt+0x97d850> │ │ │ │ ldr r0, [r3, #20]! │ │ │ │ ldr r6, [sp] │ │ │ │ ldmdb r3, {r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ sub r5, r3, #4 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #16] @ 989e14 <__cxa_atexit@plt+0x97d898> │ │ │ │ + ldr r7, [pc, #16] @ 989de4 <__cxa_atexit@plt+0x97d868> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror #25 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ - cmpeq r7, #216, 2 @ 0x36 │ │ │ │ + cmpeq r7, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 989edc <__cxa_atexit@plt+0x97d960> │ │ │ │ + bhi 989eac <__cxa_atexit@plt+0x97d930> │ │ │ │ str r6, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 989ef0 <__cxa_atexit@plt+0x97d974> │ │ │ │ - ldr r6, [pc, #176] @ 989ef4 <__cxa_atexit@plt+0x97d978> │ │ │ │ + ldr ip, [pc, #176] @ 989ec0 <__cxa_atexit@plt+0x97d944> │ │ │ │ + ldr r6, [pc, #176] @ 989ec4 <__cxa_atexit@plt+0x97d948> │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r5, r2 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 989eb4 <__cxa_atexit@plt+0x97d938> │ │ │ │ + bne 989e84 <__cxa_atexit@plt+0x97d908> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r0, r2]! │ │ │ │ tst r8, #3 │ │ │ │ str ip, [r0, #-4] │ │ │ │ str sl, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ - beq 989ec8 <__cxa_atexit@plt+0x97d94c> │ │ │ │ + beq 989e98 <__cxa_atexit@plt+0x97d91c> │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr lr, [r3, #16] │ │ │ │ sub r2, r2, #24 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ add r3, r7, r2 │ │ │ │ cmp fp, r3 │ │ │ │ str r6, [r0, #-4] │ │ │ │ - bls 989e4c <__cxa_atexit@plt+0x97d8d0> │ │ │ │ + bls 989e1c <__cxa_atexit@plt+0x97d8a0> │ │ │ │ ldr r6, [sp] │ │ │ │ add r7, r5, r2 │ │ │ │ add r5, r7, #12 │ │ │ │ - b 989ee0 <__cxa_atexit@plt+0x97d964> │ │ │ │ + b 989eb0 <__cxa_atexit@plt+0x97d934> │ │ │ │ ldr r0, [r3, #20]! │ │ │ │ ldr r6, [sp] │ │ │ │ ldmdb r3, {r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ sub r5, r3, #4 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #16] @ 989ef8 <__cxa_atexit@plt+0x97d97c> │ │ │ │ + ldr r7, [pc, #16] @ 989ec8 <__cxa_atexit@plt+0x97d94c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #24 │ │ │ │ andeq r0, r0, r8, asr #25 │ │ │ │ - cmpeq r7, #244 @ 0xf4 │ │ │ │ + cmpeq r7, #36, 2 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #48] @ 989f3c <__cxa_atexit@plt+0x97d9c0> │ │ │ │ + ldr r3, [pc, #48] @ 989f0c <__cxa_atexit@plt+0x97d990> │ │ │ │ ldr sl, [r5, #8] │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst sl, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 989f30 <__cxa_atexit@plt+0x97d9b4> │ │ │ │ + beq 989f00 <__cxa_atexit@plt+0x97d984> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #12 │ │ │ │ mov r8, r7 │ │ │ │ - b 987a18 <__cxa_atexit@plt+0x97b49c> │ │ │ │ + b 9879e8 <__cxa_atexit@plt+0x97b46c> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r8, [r5, #8] │ │ │ │ add r5, r5, #12 │ │ │ │ mov sl, r7 │ │ │ │ - b 987a18 <__cxa_atexit@plt+0x97b49c> │ │ │ │ + b 9879e8 <__cxa_atexit@plt+0x97b46c> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 989fbc <__cxa_atexit@plt+0x97da40> │ │ │ │ + ldr r7, [pc, #76] @ 989f8c <__cxa_atexit@plt+0x97da10> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 989fa8 <__cxa_atexit@plt+0x97da2c> │ │ │ │ + bhi 989f78 <__cxa_atexit@plt+0x97d9fc> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 989fc0 <__cxa_atexit@plt+0x97da44> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 989f90 <__cxa_atexit@plt+0x97da14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmpeq r7, #36 @ 0x24 │ │ │ │ + cmpeq r7, #84 @ 0x54 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r2, #4]! │ │ │ │ - ldr r1, [pc, #120] @ 98a054 <__cxa_atexit@plt+0x97dad8> │ │ │ │ + ldr r1, [pc, #120] @ 98a024 <__cxa_atexit@plt+0x97daa8> │ │ │ │ str r8, [r2, #16] │ │ │ │ tst r3, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r2, #20] │ │ │ │ str r1, [r2] │ │ │ │ - beq 98a02c <__cxa_atexit@plt+0x97dab0> │ │ │ │ - ldr r2, [pc, #96] @ 98a058 <__cxa_atexit@plt+0x97dadc> │ │ │ │ + beq 989ffc <__cxa_atexit@plt+0x97da80> │ │ │ │ + ldr r2, [pc, #96] @ 98a028 <__cxa_atexit@plt+0x97daac> │ │ │ │ ldr r9, [r5, #12] │ │ │ │ ldr sl, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ str r7, [r2, #-4]! │ │ │ │ sub r7, r5, #32 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a03c <__cxa_atexit@plt+0x97dac0> │ │ │ │ + bhi 98a00c <__cxa_atexit@plt+0x97da90> │ │ │ │ str r3, [r5, #-16]! │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 98a05c <__cxa_atexit@plt+0x97dae0> │ │ │ │ + ldr r7, [pc, #24] @ 98a02c <__cxa_atexit@plt+0x97dab0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmppeq r6, #144, 30 @ p-variant is OBSOLETE @ 0x240 │ │ │ │ + cmppeq r6, #192, 30 @ p-variant is OBSOLETE @ 0x300 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 98a0c0 <__cxa_atexit@plt+0x97db44> │ │ │ │ + ldr r7, [pc, #76] @ 98a090 <__cxa_atexit@plt+0x97db14> │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a0ac <__cxa_atexit@plt+0x97db30> │ │ │ │ + bhi 98a07c <__cxa_atexit@plt+0x97db00> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 98a0c4 <__cxa_atexit@plt+0x97db48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 98a094 <__cxa_atexit@plt+0x97db18> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq r6, #32, 30 @ p-variant is OBSOLETE @ 0x80 │ │ │ │ + cmppeq r6, #80, 30 @ p-variant is OBSOLETE @ 0x140 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #48] @ 98a114 <__cxa_atexit@plt+0x97db98> │ │ │ │ + ldr r1, [pc, #48] @ 98a0e4 <__cxa_atexit@plt+0x97db68> │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ - beq 98a10c <__cxa_atexit@plt+0x97db90> │ │ │ │ + beq 98a0dc <__cxa_atexit@plt+0x97db60> │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 98a19c <__cxa_atexit@plt+0x97dc20> │ │ │ │ + ldr r7, [pc, #76] @ 98a16c <__cxa_atexit@plt+0x97dbf0> │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a188 <__cxa_atexit@plt+0x97dc0c> │ │ │ │ + bhi 98a158 <__cxa_atexit@plt+0x97dbdc> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 98a1a0 <__cxa_atexit@plt+0x97dc24> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 98a170 <__cxa_atexit@plt+0x97dbf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq r6, #68, 28 @ p-variant is OBSOLETE @ 0x440 │ │ │ │ + cmppeq r6, #116, 28 @ p-variant is OBSOLETE @ 0x740 │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 98a1dc <__cxa_atexit@plt+0x97dc60> │ │ │ │ + ldr r2, [pc, #40] @ 98a1ac <__cxa_atexit@plt+0x97dc30> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ - beq 98a1d4 <__cxa_atexit@plt+0x97dc58> │ │ │ │ - b 98a1e8 <__cxa_atexit@plt+0x97dc6c> │ │ │ │ + beq 98a1a4 <__cxa_atexit@plt+0x97dc28> │ │ │ │ + b 98a1b8 <__cxa_atexit@plt+0x97dc3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov sl, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 98a27c <__cxa_atexit@plt+0x97dd00> │ │ │ │ - ldr r3, [pc, #152] @ 98a29c <__cxa_atexit@plt+0x97dd20> │ │ │ │ - ldr r2, [pc, #152] @ 98a2a0 <__cxa_atexit@plt+0x97dd24> │ │ │ │ + bcc 98a24c <__cxa_atexit@plt+0x97dcd0> │ │ │ │ + ldr r3, [pc, #152] @ 98a26c <__cxa_atexit@plt+0x97dcf0> │ │ │ │ + ldr r2, [pc, #152] @ 98a270 <__cxa_atexit@plt+0x97dcf4> │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ str r2, [sl, #4]! │ │ │ │ tst r8, #3 │ │ │ │ str r7, [r5, #4] │ │ │ │ str sl, [r5, #16] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ - beq 98a270 <__cxa_atexit@plt+0x97dcf4> │ │ │ │ - ldr r7, [pc, #104] @ 98a2a4 <__cxa_atexit@plt+0x97dd28> │ │ │ │ + beq 98a240 <__cxa_atexit@plt+0x97dcc4> │ │ │ │ + ldr r7, [pc, #104] @ 98a274 <__cxa_atexit@plt+0x97dcf8> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ str r2, [r3, #-8]! │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a288 <__cxa_atexit@plt+0x97dd0c> │ │ │ │ + bhi 98a258 <__cxa_atexit@plt+0x97dcdc> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - ldr r7, [pc, #24] @ 98a2a8 <__cxa_atexit@plt+0x97dd2c> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + ldr r7, [pc, #24] @ 98a278 <__cxa_atexit@plt+0x97dcfc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xffffed40 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmppeq r6, #68, 26 @ p-variant is OBSOLETE @ 0x1100 │ │ │ │ + cmppeq r6, #116, 26 @ p-variant is OBSOLETE @ 0x1d00 │ │ │ │ andeq r0, r0, r6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 98a30c <__cxa_atexit@plt+0x97dd90> │ │ │ │ + ldr r7, [pc, #76] @ 98a2dc <__cxa_atexit@plt+0x97dd60> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #12] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a2f8 <__cxa_atexit@plt+0x97dd7c> │ │ │ │ + bhi 98a2c8 <__cxa_atexit@plt+0x97dd4c> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 98a310 <__cxa_atexit@plt+0x97dd94> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 98a2e0 <__cxa_atexit@plt+0x97dd64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq r6, #212, 24 @ p-variant is OBSOLETE @ 0xd400 │ │ │ │ + cmppeq r6, #4, 26 @ p-variant is OBSOLETE @ 0x100 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #40] @ 98a34c <__cxa_atexit@plt+0x97ddd0> │ │ │ │ + ldr r2, [pc, #40] @ 98a31c <__cxa_atexit@plt+0x97dda0> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r5, #20] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #24] │ │ │ │ str r2, [r5] │ │ │ │ - beq 98a344 <__cxa_atexit@plt+0x97ddc8> │ │ │ │ - b 98a358 <__cxa_atexit@plt+0x97dddc> │ │ │ │ + beq 98a314 <__cxa_atexit@plt+0x97dd98> │ │ │ │ + b 98a328 <__cxa_atexit@plt+0x97ddac> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 98a37c <__cxa_atexit@plt+0x97de00> │ │ │ │ + beq 98a34c <__cxa_atexit@plt+0x97ddd0> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 98a38c <__cxa_atexit@plt+0x97de10> │ │ │ │ - ldr r3, [pc, #148] @ 98a408 <__cxa_atexit@plt+0x97de8c> │ │ │ │ + bne 98a35c <__cxa_atexit@plt+0x97dde0> │ │ │ │ + ldr r3, [pc, #148] @ 98a3d8 <__cxa_atexit@plt+0x97de5c> │ │ │ │ ldr r8, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 98a398 <__cxa_atexit@plt+0x97de1c> │ │ │ │ - ldr r3, [pc, #128] @ 98a404 <__cxa_atexit@plt+0x97de88> │ │ │ │ + b 98a368 <__cxa_atexit@plt+0x97ddec> │ │ │ │ + ldr r3, [pc, #128] @ 98a3d4 <__cxa_atexit@plt+0x97de58> │ │ │ │ ldr r8, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ - b 98a398 <__cxa_atexit@plt+0x97de1c> │ │ │ │ - ldr r3, [pc, #104] @ 98a3fc <__cxa_atexit@plt+0x97de80> │ │ │ │ + b 98a368 <__cxa_atexit@plt+0x97ddec> │ │ │ │ + ldr r3, [pc, #104] @ 98a3cc <__cxa_atexit@plt+0x97de50> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98a3dc <__cxa_atexit@plt+0x97de60> │ │ │ │ + beq 98a3ac <__cxa_atexit@plt+0x97de30> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r3, #20]! │ │ │ │ ldr sl, [r3, #-16] │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r7, [r3, #4] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r3] │ │ │ │ - bhi 98a3e8 <__cxa_atexit@plt+0x97de6c> │ │ │ │ + bhi 98a3b8 <__cxa_atexit@plt+0x97de3c> │ │ │ │ str r8, [r5, #8]! │ │ │ │ mov r7, fp │ │ │ │ str sl, [r5, #8] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98a400 <__cxa_atexit@plt+0x97de84> │ │ │ │ + ldr r7, [pc, #16] @ 98a3d0 <__cxa_atexit@plt+0x97de54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - cmppeq r6, #224, 22 @ p-variant is OBSOLETE @ 0x38000 │ │ │ │ + cmppeq r6, #16, 24 @ p-variant is OBSOLETE @ 0x1000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #20]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr sl, [r3, #-16] │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ stm r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a44c <__cxa_atexit@plt+0x97ded0> │ │ │ │ + bhi 98a41c <__cxa_atexit@plt+0x97dea0> │ │ │ │ str r8, [r5, #8]! │ │ │ │ mov r7, fp │ │ │ │ str sl, [r5, #8] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #12] @ 98a460 <__cxa_atexit@plt+0x97dee4> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #12] @ 98a430 <__cxa_atexit@plt+0x97deb4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq r6, #124, 22 @ p-variant is OBSOLETE @ 0x1f000 │ │ │ │ + cmppeq r6, #172, 22 @ p-variant is OBSOLETE @ 0x2b000 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #20]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr sl, [r3, #-16] │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ stm r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a4a4 <__cxa_atexit@plt+0x97df28> │ │ │ │ + bhi 98a474 <__cxa_atexit@plt+0x97def8> │ │ │ │ str r8, [r5, #8]! │ │ │ │ mov r7, fp │ │ │ │ str sl, [r5, #8] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #12] @ 98a4b8 <__cxa_atexit@plt+0x97df3c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #12] @ 98a488 <__cxa_atexit@plt+0x97df0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq r6, #36, 22 @ p-variant is OBSOLETE @ 0x9000 │ │ │ │ + cmppeq r6, #84, 22 @ p-variant is OBSOLETE @ 0x15000 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #20]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr sl, [r3, #-16] │ │ │ │ ldr r9, [r3, #-8] │ │ │ │ stm r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a4fc <__cxa_atexit@plt+0x97df80> │ │ │ │ + bhi 98a4cc <__cxa_atexit@plt+0x97df50> │ │ │ │ str r8, [r5, #8]! │ │ │ │ mov r7, fp │ │ │ │ str sl, [r5, #8] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #12] @ 98a510 <__cxa_atexit@plt+0x97df94> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #12] @ 98a4e0 <__cxa_atexit@plt+0x97df64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq r6, #204, 20 @ p-variant is OBSOLETE @ 0xcc000 │ │ │ │ + cmppeq r6, #252, 20 @ p-variant is OBSOLETE @ 0xfc000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 98a574 <__cxa_atexit@plt+0x97dff8> │ │ │ │ + ldr r7, [pc, #76] @ 98a544 <__cxa_atexit@plt+0x97dfc8> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a560 <__cxa_atexit@plt+0x97dfe4> │ │ │ │ + bhi 98a530 <__cxa_atexit@plt+0x97dfb4> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 98a578 <__cxa_atexit@plt+0x97dffc> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 98a548 <__cxa_atexit@plt+0x97dfcc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq r6, #108, 20 @ p-variant is OBSOLETE @ 0x6c000 │ │ │ │ + cmppeq r6, #156, 20 @ p-variant is OBSOLETE @ 0x9c000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r1, [pc, #48] @ 98a5c8 <__cxa_atexit@plt+0x97e04c> │ │ │ │ + ldr r1, [pc, #48] @ 98a598 <__cxa_atexit@plt+0x97e01c> │ │ │ │ str r8, [r5, #12] │ │ │ │ tst r7, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #16] │ │ │ │ str r1, [r5] │ │ │ │ - beq 98a5c0 <__cxa_atexit@plt+0x97e044> │ │ │ │ + beq 98a590 <__cxa_atexit@plt+0x97e014> │ │ │ │ str r7, [r3, #4] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r3, #16] │ │ │ │ str r8, [r3, #20] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ str r2, [r5, #12] │ │ │ │ str r3, [r5, #16] │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #12 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a6b4 <__cxa_atexit@plt+0x97e138> │ │ │ │ + bhi 98a684 <__cxa_atexit@plt+0x97e108> │ │ │ │ str r6, [sp] │ │ │ │ - ldr ip, [pc, #176] @ 98a6c8 <__cxa_atexit@plt+0x97e14c> │ │ │ │ - ldr r6, [pc, #176] @ 98a6cc <__cxa_atexit@plt+0x97e150> │ │ │ │ + ldr ip, [pc, #176] @ 98a698 <__cxa_atexit@plt+0x97e11c> │ │ │ │ + ldr r6, [pc, #176] @ 98a69c <__cxa_atexit@plt+0x97e120> │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r5, r2 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 98a68c <__cxa_atexit@plt+0x97e110> │ │ │ │ + bne 98a65c <__cxa_atexit@plt+0x97e0e0> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r0, r2]! │ │ │ │ tst r8, #3 │ │ │ │ str ip, [r0, #-4] │ │ │ │ str sl, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ - beq 98a6a0 <__cxa_atexit@plt+0x97e124> │ │ │ │ + beq 98a670 <__cxa_atexit@plt+0x97e0f4> │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr lr, [r3, #16] │ │ │ │ sub r2, r2, #24 │ │ │ │ str r1, [r3, #-12] │ │ │ │ str lr, [r3, #-8] │ │ │ │ add r3, r7, r2 │ │ │ │ cmp fp, r3 │ │ │ │ str r6, [r0, #-4] │ │ │ │ - bls 98a624 <__cxa_atexit@plt+0x97e0a8> │ │ │ │ + bls 98a5f4 <__cxa_atexit@plt+0x97e078> │ │ │ │ ldr r6, [sp] │ │ │ │ add r7, r5, r2 │ │ │ │ add r5, r7, #12 │ │ │ │ - b 98a6b8 <__cxa_atexit@plt+0x97e13c> │ │ │ │ + b 98a688 <__cxa_atexit@plt+0x97e10c> │ │ │ │ ldr r0, [r3, #20]! │ │ │ │ ldr r6, [sp] │ │ │ │ ldmdb r3, {r7, r8} │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ ldr r6, [sp] │ │ │ │ sub r5, r3, #4 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #12 │ │ │ │ - ldr r7, [pc, #16] @ 98a6d0 <__cxa_atexit@plt+0x97e154> │ │ │ │ + ldr r7, [pc, #16] @ 98a6a0 <__cxa_atexit@plt+0x97e124> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ - cmppeq r6, #28, 18 @ p-variant is OBSOLETE @ 0x70000 │ │ │ │ + cmppeq r6, #76, 18 @ p-variant is OBSOLETE @ 0x130000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98a740 <__cxa_atexit@plt+0x97e1c4> │ │ │ │ - ldr r3, [pc, #220] @ 98a7cc <__cxa_atexit@plt+0x97e250> │ │ │ │ + bne 98a710 <__cxa_atexit@plt+0x97e194> │ │ │ │ + ldr r3, [pc, #220] @ 98a79c <__cxa_atexit@plt+0x97e220> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98a780 <__cxa_atexit@plt+0x97e204> │ │ │ │ - ldr r7, [pc, #200] @ 98a7d0 <__cxa_atexit@plt+0x97e254> │ │ │ │ + beq 98a750 <__cxa_atexit@plt+0x97e1d4> │ │ │ │ + ldr r7, [pc, #200] @ 98a7a0 <__cxa_atexit@plt+0x97e224> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a79c <__cxa_atexit@plt+0x97e220> │ │ │ │ + bhi 98a76c <__cxa_atexit@plt+0x97e1f0> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ mov r7, r5 │ │ │ │ - ldr r3, [pc, #120] @ 98a7c4 <__cxa_atexit@plt+0x97e248> │ │ │ │ + ldr r3, [pc, #120] @ 98a794 <__cxa_atexit@plt+0x97e218> │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r7] │ │ │ │ - beq 98a78c <__cxa_atexit@plt+0x97e210> │ │ │ │ + beq 98a75c <__cxa_atexit@plt+0x97e1e0> │ │ │ │ ldr r9, [r5, #8] │ │ │ │ ldr sl, [r5, #12] │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98a7b0 <__cxa_atexit@plt+0x97e234> │ │ │ │ + bhi 98a780 <__cxa_atexit@plt+0x97e204> │ │ │ │ stmib r5, {r8, r9, sl} │ │ │ │ mov r5, r7 │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 98a7d4 <__cxa_atexit@plt+0x97e258> │ │ │ │ + ldr r7, [pc, #48] @ 98a7a4 <__cxa_atexit@plt+0x97e228> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98a7c8 <__cxa_atexit@plt+0x97e24c> │ │ │ │ + ldr r7, [pc, #16] @ 98a798 <__cxa_atexit@plt+0x97e21c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ - cmppeq r6, #24, 16 @ p-variant is OBSOLETE @ 0x180000 │ │ │ │ + cmppeq r6, #72, 16 @ p-variant is OBSOLETE @ 0x480000 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ - cmppeq r6, #48, 16 @ p-variant is OBSOLETE @ 0x300000 │ │ │ │ + cmppeq r6, #96, 16 @ p-variant is OBSOLETE @ 0x600000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #76] @ 98a838 <__cxa_atexit@plt+0x97e2bc> │ │ │ │ + ldr r7, [pc, #76] @ 98a808 <__cxa_atexit@plt+0x97e28c> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ stmda r5, {r3, r7} │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #12] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a824 <__cxa_atexit@plt+0x97e2a8> │ │ │ │ + bhi 98a7f4 <__cxa_atexit@plt+0x97e278> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 98a83c <__cxa_atexit@plt+0x97e2c0> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 98a80c <__cxa_atexit@plt+0x97e290> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ - cmppeq r6, #168, 14 @ p-variant is OBSOLETE @ 0x2a00000 │ │ │ │ + cmppeq r6, #216, 14 @ p-variant is OBSOLETE @ 0x3600000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #100] @ 98a8c0 <__cxa_atexit@plt+0x97e344> │ │ │ │ + ldr r3, [pc, #100] @ 98a890 <__cxa_atexit@plt+0x97e314> │ │ │ │ str r1, [r5, #16] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ str r8, [r3, #12]! │ │ │ │ - beq 98a89c <__cxa_atexit@plt+0x97e320> │ │ │ │ + beq 98a86c <__cxa_atexit@plt+0x97e2f0> │ │ │ │ ldr r9, [r2, #8] │ │ │ │ ldr sl, [r2, #12] │ │ │ │ str r1, [r2, #16] │ │ │ │ str r8, [r2, #20] │ │ │ │ sub r2, r2, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98a8a4 <__cxa_atexit@plt+0x97e328> │ │ │ │ + bhi 98a874 <__cxa_atexit@plt+0x97e2f8> │ │ │ │ str r7, [r5] │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r2, [pc, #24] @ 98a8c4 <__cxa_atexit@plt+0x97e348> │ │ │ │ + ldr r2, [pc, #24] @ 98a894 <__cxa_atexit@plt+0x97e318> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ - cmppeq r6, #36, 14 @ p-variant is OBSOLETE @ 0x900000 │ │ │ │ + cmppeq r6, #84, 14 @ p-variant is OBSOLETE @ 0x1500000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r3, #12]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldmdb r3, {r9, sl} │ │ │ │ stm r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a900 <__cxa_atexit@plt+0x97e384> │ │ │ │ + bhi 98a8d0 <__cxa_atexit@plt+0x97e354> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #12] @ 98a914 <__cxa_atexit@plt+0x97e398> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #12] @ 98a8e4 <__cxa_atexit@plt+0x97e368> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq r6, #200, 12 @ p-variant is OBSOLETE @ 0xc800000 │ │ │ │ + cmppeq r6, #248, 12 @ p-variant is OBSOLETE @ 0xf800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a93c <__cxa_atexit@plt+0x97e3c0> │ │ │ │ + bhi 98a90c <__cxa_atexit@plt+0x97e390> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [pc, #12] @ 98a954 <__cxa_atexit@plt+0x97e3d8> │ │ │ │ + ldr r7, [pc, #12] @ 98a924 <__cxa_atexit@plt+0x97e3a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq r6, #136, 12 @ p-variant is OBSOLETE @ 0x8800000 │ │ │ │ + cmppeq r6, #184, 12 @ p-variant is OBSOLETE @ 0xb800000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98a97c <__cxa_atexit@plt+0x97e400> │ │ │ │ + bhi 98a94c <__cxa_atexit@plt+0x97e3d0> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r5] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [pc, #12] @ 98a994 <__cxa_atexit@plt+0x97e418> │ │ │ │ + ldr r7, [pc, #12] @ 98a964 <__cxa_atexit@plt+0x97e3e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq r6, #72, 12 @ p-variant is OBSOLETE @ 0x4800000 │ │ │ │ + cmppeq r6, #120, 12 @ p-variant is OBSOLETE @ 0x7800000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98aa10 <__cxa_atexit@plt+0x97e494> │ │ │ │ - ldr r3, [pc, #132] @ 98aa3c <__cxa_atexit@plt+0x97e4c0> │ │ │ │ - ldr r2, [pc, #132] @ 98aa40 <__cxa_atexit@plt+0x97e4c4> │ │ │ │ + bhi 98a9e0 <__cxa_atexit@plt+0x97e464> │ │ │ │ + ldr r3, [pc, #132] @ 98aa0c <__cxa_atexit@plt+0x97e490> │ │ │ │ + ldr r2, [pc, #132] @ 98aa10 <__cxa_atexit@plt+0x97e494> │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ and r1, r8, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 98aa20 <__cxa_atexit@plt+0x97e4a4> │ │ │ │ + bne 98a9f0 <__cxa_atexit@plt+0x97e474> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ - beq 98aa2c <__cxa_atexit@plt+0x97e4b0> │ │ │ │ + beq 98a9fc <__cxa_atexit@plt+0x97e480> │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r7, r7, #24 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - bls 98a9c4 <__cxa_atexit@plt+0x97e448> │ │ │ │ + bls 98a994 <__cxa_atexit@plt+0x97e418> │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r7, [pc, #44] @ 98aa44 <__cxa_atexit@plt+0x97e4c8> │ │ │ │ + ldr r7, [pc, #44] @ 98aa14 <__cxa_atexit@plt+0x97e498> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - cmppeq r6, #196, 10 @ p-variant is OBSOLETE @ 0x31000000 │ │ │ │ + cmppeq r6, #244, 10 @ p-variant is OBSOLETE @ 0x3d000000 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #172] @ 98ab04 <__cxa_atexit@plt+0x97e588> │ │ │ │ + ldr r2, [pc, #172] @ 98aad4 <__cxa_atexit@plt+0x97e558> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r5, #32 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ str r7, [r3, #-8]! │ │ │ │ cmp fp, r1 │ │ │ │ str r2, [r5] │ │ │ │ - bhi 98aad4 <__cxa_atexit@plt+0x97e558> │ │ │ │ - ldr r3, [pc, #124] @ 98ab08 <__cxa_atexit@plt+0x97e58c> │ │ │ │ + bhi 98aaa4 <__cxa_atexit@plt+0x97e528> │ │ │ │ + ldr r3, [pc, #124] @ 98aad8 <__cxa_atexit@plt+0x97e55c> │ │ │ │ add r3, pc, r3 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 98aae8 <__cxa_atexit@plt+0x97e56c> │ │ │ │ + bne 98aab8 <__cxa_atexit@plt+0x97e53c> │ │ │ │ ldr r0, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ - beq 98aaf4 <__cxa_atexit@plt+0x97e578> │ │ │ │ + beq 98aac4 <__cxa_atexit@plt+0x97e548> │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r1, r1, #24 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp fp, r1 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - bls 98aa8c <__cxa_atexit@plt+0x97e510> │ │ │ │ + bls 98aa5c <__cxa_atexit@plt+0x97e4e0> │ │ │ │ sub r3, r5, #8 │ │ │ │ - ldr r7, [pc, #48] @ 98ab0c <__cxa_atexit@plt+0x97e590> │ │ │ │ + ldr r7, [pc, #48] @ 98aadc <__cxa_atexit@plt+0x97e560> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmppeq r6, #252, 8 @ p-variant is OBSOLETE @ 0xfc000000 │ │ │ │ + cmppeq r6, #44, 10 @ p-variant is OBSOLETE @ 0xb000000 │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 98ab90 <__cxa_atexit@plt+0x97e614> │ │ │ │ + ldr r2, [pc, #112] @ 98ab60 <__cxa_atexit@plt+0x97e5e4> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ tst r3, #3 │ │ │ │ str r8, [r2, #16]! │ │ │ │ - beq 98ab6c <__cxa_atexit@plt+0x97e5f0> │ │ │ │ + beq 98ab3c <__cxa_atexit@plt+0x97e5c0> │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [r1, #4]! │ │ │ │ ldr sl, [r1, #4] │ │ │ │ str r7, [r1, #12] │ │ │ │ sub r7, r1, #16 │ │ │ │ cmp fp, r7 │ │ │ │ str r8, [r1, #16] │ │ │ │ - bhi 98ab78 <__cxa_atexit@plt+0x97e5fc> │ │ │ │ + bhi 98ab48 <__cxa_atexit@plt+0x97e5cc> │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ mov r5, r1 │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98ab94 <__cxa_atexit@plt+0x97e618> │ │ │ │ + ldr r7, [pc, #20] @ 98ab64 <__cxa_atexit@plt+0x97e5e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmppeq r6, #84, 8 @ p-variant is OBSOLETE @ 0x54000000 │ │ │ │ + cmppeq r6, #132, 8 @ p-variant is OBSOLETE @ 0x84000000 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r2, [r5, #16] │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r3] │ │ │ │ - bhi 98abdc <__cxa_atexit@plt+0x97e660> │ │ │ │ + bhi 98abac <__cxa_atexit@plt+0x97e630> │ │ │ │ stmib r7, {r8, r9, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #12] @ 98abf0 <__cxa_atexit@plt+0x97e674> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #12] @ 98abc0 <__cxa_atexit@plt+0x97e644> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq r6, #240, 6 @ p-variant is OBSOLETE @ 0xc0000003 │ │ │ │ + cmppeq r6, #32, 8 @ p-variant is OBSOLETE @ 0x20000000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98ac6c <__cxa_atexit@plt+0x97e6f0> │ │ │ │ - ldr r3, [pc, #132] @ 98ac98 <__cxa_atexit@plt+0x97e71c> │ │ │ │ - ldr r2, [pc, #132] @ 98ac9c <__cxa_atexit@plt+0x97e720> │ │ │ │ + bhi 98ac3c <__cxa_atexit@plt+0x97e6c0> │ │ │ │ + ldr r3, [pc, #132] @ 98ac68 <__cxa_atexit@plt+0x97e6ec> │ │ │ │ + ldr r2, [pc, #132] @ 98ac6c <__cxa_atexit@plt+0x97e6f0> │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ and r1, r8, #3 │ │ │ │ cmp r1, #2 │ │ │ │ - bne 98ac7c <__cxa_atexit@plt+0x97e700> │ │ │ │ + bne 98ac4c <__cxa_atexit@plt+0x97e6d0> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r5, #-12] │ │ │ │ - beq 98ac88 <__cxa_atexit@plt+0x97e70c> │ │ │ │ + beq 98ac58 <__cxa_atexit@plt+0x97e6dc> │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r7, r7, #24 │ │ │ │ ldr r1, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - bls 98ac20 <__cxa_atexit@plt+0x97e6a4> │ │ │ │ + bls 98abf0 <__cxa_atexit@plt+0x97e674> │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r7, [pc, #44] @ 98aca0 <__cxa_atexit@plt+0x97e724> │ │ │ │ + ldr r7, [pc, #44] @ 98ac70 <__cxa_atexit@plt+0x97e6f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r5] │ │ │ │ ldmdb r5, {r7, r8} │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl #1 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ - cmppeq r6, #108, 6 @ p-variant is OBSOLETE @ 0xb0000001 │ │ │ │ + cmppeq r6, #156, 6 @ p-variant is OBSOLETE @ 0x70000002 │ │ │ │ andeq r0, r0, r5 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #172] @ 98ad60 <__cxa_atexit@plt+0x97e7e4> │ │ │ │ + ldr r2, [pc, #172] @ 98ad30 <__cxa_atexit@plt+0x97e7b4> │ │ │ │ ldr r3, [r5, #20] │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #16] │ │ │ │ str r3, [r5, #-4] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r5, #32 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ str r7, [r3, #-8]! │ │ │ │ cmp fp, r1 │ │ │ │ str r2, [r5] │ │ │ │ - bhi 98ad30 <__cxa_atexit@plt+0x97e7b4> │ │ │ │ - ldr r3, [pc, #124] @ 98ad64 <__cxa_atexit@plt+0x97e7e8> │ │ │ │ + bhi 98ad00 <__cxa_atexit@plt+0x97e784> │ │ │ │ + ldr r3, [pc, #124] @ 98ad34 <__cxa_atexit@plt+0x97e7b8> │ │ │ │ add r3, pc, r3 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 98ad44 <__cxa_atexit@plt+0x97e7c8> │ │ │ │ + bne 98ad14 <__cxa_atexit@plt+0x97e798> │ │ │ │ ldr r0, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ - beq 98ad50 <__cxa_atexit@plt+0x97e7d4> │ │ │ │ + beq 98ad20 <__cxa_atexit@plt+0x97e7a4> │ │ │ │ str r2, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r1, r1, #24 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp fp, r1 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - bls 98ace8 <__cxa_atexit@plt+0x97e76c> │ │ │ │ + bls 98acb8 <__cxa_atexit@plt+0x97e73c> │ │ │ │ sub r3, r5, #8 │ │ │ │ - ldr r7, [pc, #48] @ 98ad68 <__cxa_atexit@plt+0x97e7ec> │ │ │ │ + ldr r7, [pc, #48] @ 98ad38 <__cxa_atexit@plt+0x97e7bc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmppeq r6, #164, 4 @ p-variant is OBSOLETE @ 0x4000000a │ │ │ │ + cmppeq r6, #212, 4 @ p-variant is OBSOLETE @ 0x4000000d │ │ │ │ andeq r0, r0, r5, lsl #6 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #112] @ 98adec <__cxa_atexit@plt+0x97e870> │ │ │ │ + ldr r2, [pc, #112] @ 98adbc <__cxa_atexit@plt+0x97e840> │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r7, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ mov r2, r5 │ │ │ │ tst r3, #3 │ │ │ │ str r8, [r2, #16]! │ │ │ │ - beq 98adc8 <__cxa_atexit@plt+0x97e84c> │ │ │ │ + beq 98ad98 <__cxa_atexit@plt+0x97e81c> │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [r1, #4]! │ │ │ │ ldr sl, [r1, #4] │ │ │ │ str r7, [r1, #12] │ │ │ │ sub r7, r1, #16 │ │ │ │ cmp fp, r7 │ │ │ │ str r8, [r1, #16] │ │ │ │ - bhi 98add4 <__cxa_atexit@plt+0x97e858> │ │ │ │ + bhi 98ada4 <__cxa_atexit@plt+0x97e828> │ │ │ │ stmib r5, {r3, r9, sl} │ │ │ │ mov r5, r1 │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98adf0 <__cxa_atexit@plt+0x97e874> │ │ │ │ + ldr r7, [pc, #20] @ 98adc0 <__cxa_atexit@plt+0x97e844> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - cmppeq r6, #244, 2 @ p-variant is OBSOLETE @ 0x3d │ │ │ │ + cmppeq r6, #36, 4 @ p-variant is OBSOLETE @ 0x40000002 │ │ │ │ andeq r0, r0, r5, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r5 │ │ │ │ ldr r9, [r5, #4]! │ │ │ │ mov r3, r5 │ │ │ │ ldr sl, [r5, #4] │ │ │ │ ldr r2, [r3, #12]! │ │ │ │ ldr r1, [r5, #16] │ │ │ │ str r2, [r5, #16] │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ str r1, [r3] │ │ │ │ - bhi 98ae38 <__cxa_atexit@plt+0x97e8bc> │ │ │ │ + bhi 98ae08 <__cxa_atexit@plt+0x97e88c> │ │ │ │ stmib r7, {r8, r9, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #12] @ 98ae4c <__cxa_atexit@plt+0x97e8d0> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #12] @ 98ae1c <__cxa_atexit@plt+0x97e8a0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmppeq r6, #144, 2 @ p-variant is OBSOLETE @ 0x24 │ │ │ │ + cmppeq r6, #192, 2 @ p-variant is OBSOLETE @ 0x30 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98af00 <__cxa_atexit@plt+0x97e984> │ │ │ │ - ldr r0, [pc, #180] @ 98af24 <__cxa_atexit@plt+0x97e9a8> │ │ │ │ + bhi 98aed0 <__cxa_atexit@plt+0x97e954> │ │ │ │ + ldr r0, [pc, #180] @ 98aef4 <__cxa_atexit@plt+0x97e978> │ │ │ │ ldr r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r2, #-8]! │ │ │ │ str r0, [r1, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ - beq 98aee4 <__cxa_atexit@plt+0x97e968> │ │ │ │ - ldr r0, [pc, #140] @ 98af28 <__cxa_atexit@plt+0x97e9ac> │ │ │ │ + beq 98aeb4 <__cxa_atexit@plt+0x97e938> │ │ │ │ + ldr r0, [pc, #140] @ 98aef8 <__cxa_atexit@plt+0x97e97c> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ - beq 98aef0 <__cxa_atexit@plt+0x97e974> │ │ │ │ - ldr r3, [pc, #108] @ 98af2c <__cxa_atexit@plt+0x97e9b0> │ │ │ │ + beq 98aec0 <__cxa_atexit@plt+0x97e944> │ │ │ │ + ldr r3, [pc, #108] @ 98aefc <__cxa_atexit@plt+0x97e980> │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi 98af10 <__cxa_atexit@plt+0x97e994> │ │ │ │ + bhi 98aee0 <__cxa_atexit@plt+0x97e964> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 98af34 <__cxa_atexit@plt+0x97e9b8> │ │ │ │ + ldr r7, [pc, #44] @ 98af04 <__cxa_atexit@plt+0x97e988> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 98af30 <__cxa_atexit@plt+0x97e9b4> │ │ │ │ + ldr r7, [pc, #24] @ 98af00 <__cxa_atexit@plt+0x97e984> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - cmppeq r6, #188 @ p-variant is OBSOLETE @ 0xbc │ │ │ │ - cmppeq r6, #220 @ p-variant is OBSOLETE @ 0xdc │ │ │ │ + cmppeq r6, #236 @ p-variant is OBSOLETE @ 0xec │ │ │ │ + cmppeq r6, #12, 2 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r3, [pc, #124] @ 98afcc <__cxa_atexit@plt+0x97ea50> │ │ │ │ + ldr r3, [pc, #124] @ 98af9c <__cxa_atexit@plt+0x97ea20> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - beq 98afa8 <__cxa_atexit@plt+0x97ea2c> │ │ │ │ + beq 98af78 <__cxa_atexit@plt+0x97e9fc> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #88] @ 98afd0 <__cxa_atexit@plt+0x97ea54> │ │ │ │ + ldr r7, [pc, #88] @ 98afa0 <__cxa_atexit@plt+0x97ea24> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ - bhi 98afb8 <__cxa_atexit@plt+0x97ea3c> │ │ │ │ + bhi 98af88 <__cxa_atexit@plt+0x97ea0c> │ │ │ │ stmda r5, {r9, sl} │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98afd4 <__cxa_atexit@plt+0x97ea58> │ │ │ │ + ldr r7, [pc, #20] @ 98afa4 <__cxa_atexit@plt+0x97ea28> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmppeq r6, #20 @ p-variant is OBSOLETE │ │ │ │ + cmppeq r6, #68 @ p-variant is OBSOLETE @ 0x44 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r7, [pc, #64] @ 98b034 <__cxa_atexit@plt+0x97eab8> │ │ │ │ + ldr r7, [pc, #64] @ 98b004 <__cxa_atexit@plt+0x97ea88> │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ stm r3, {r1, r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98b020 <__cxa_atexit@plt+0x97eaa4> │ │ │ │ + bhi 98aff0 <__cxa_atexit@plt+0x97ea74> │ │ │ │ stm r5, {r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #16] @ 98b038 <__cxa_atexit@plt+0x97eabc> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #16] @ 98b008 <__cxa_atexit@plt+0x97ea8c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r6, #172, 30 @ 0x2b0 │ │ │ │ + cmpeq r6, #220, 30 @ 0x370 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98b070 <__cxa_atexit@plt+0x97eaf4> │ │ │ │ - ldr r2, [pc, #40] @ 98b088 <__cxa_atexit@plt+0x97eb0c> │ │ │ │ + bcc 98b040 <__cxa_atexit@plt+0x97eac4> │ │ │ │ + ldr r2, [pc, #40] @ 98b058 <__cxa_atexit@plt+0x97eadc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98b08c <__cxa_atexit@plt+0x97eb10> │ │ │ │ + ldr r3, [pc, #20] @ 98b05c <__cxa_atexit@plt+0x97eae0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #192, 28 @ 0xc00 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #240, 28 @ 0xf00 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98b114 <__cxa_atexit@plt+0x97eb98> │ │ │ │ - ldr r1, [pc, #116] @ 98b128 <__cxa_atexit@plt+0x97ebac> │ │ │ │ + bhi 98b0e4 <__cxa_atexit@plt+0x97eb68> │ │ │ │ + ldr r1, [pc, #116] @ 98b0f8 <__cxa_atexit@plt+0x97eb7c> │ │ │ │ ldr r7, [r3] │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ str r8, [r3] │ │ │ │ - beq 98b0fc <__cxa_atexit@plt+0x97eb80> │ │ │ │ - ldr r2, [pc, #84] @ 98b12c <__cxa_atexit@plt+0x97ebb0> │ │ │ │ + beq 98b0cc <__cxa_atexit@plt+0x97eb50> │ │ │ │ + ldr r2, [pc, #84] @ 98b0fc <__cxa_atexit@plt+0x97eb80> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ - beq 98b108 <__cxa_atexit@plt+0x97eb8c> │ │ │ │ + beq 98b0d8 <__cxa_atexit@plt+0x97eb5c> │ │ │ │ mov r7, r8 │ │ │ │ - b 98b17c <__cxa_atexit@plt+0x97ec00> │ │ │ │ + b 98b14c <__cxa_atexit@plt+0x97ebd0> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98b130 <__cxa_atexit@plt+0x97ebb4> │ │ │ │ + ldr r7, [pc, #20] @ 98b100 <__cxa_atexit@plt+0x97eb84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq r6, #200, 28 @ 0xc80 │ │ │ │ + cmpeq r6, #248, 28 @ 0xf80 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 98b170 <__cxa_atexit@plt+0x97ebf4> │ │ │ │ + ldr r1, [pc, #36] @ 98b140 <__cxa_atexit@plt+0x97ebc4> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 98b168 <__cxa_atexit@plt+0x97ebec> │ │ │ │ - b 98b17c <__cxa_atexit@plt+0x97ec00> │ │ │ │ + beq 98b138 <__cxa_atexit@plt+0x97ebbc> │ │ │ │ + b 98b14c <__cxa_atexit@plt+0x97ebd0> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r2, [pc, #220] @ 98b26c <__cxa_atexit@plt+0x97ecf0> │ │ │ │ + ldr r2, [pc, #220] @ 98b23c <__cxa_atexit@plt+0x97ecc0> │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r3] │ │ │ │ - bhi 98b22c <__cxa_atexit@plt+0x97ecb0> │ │ │ │ + bhi 98b1fc <__cxa_atexit@plt+0x97ec80> │ │ │ │ str r6, [sp] │ │ │ │ - ldr ip, [pc, #180] @ 98b270 <__cxa_atexit@plt+0x97ecf4> │ │ │ │ - ldr r6, [pc, #180] @ 98b274 <__cxa_atexit@plt+0x97ecf8> │ │ │ │ + ldr ip, [pc, #180] @ 98b240 <__cxa_atexit@plt+0x97ecc4> │ │ │ │ + ldr r6, [pc, #180] @ 98b244 <__cxa_atexit@plt+0x97ecc8> │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, #0 │ │ │ │ add ip, pc, ip │ │ │ │ add r6, pc, r6 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 98b240 <__cxa_atexit@plt+0x97ecc4> │ │ │ │ + bne 98b210 <__cxa_atexit@plt+0x97ec94> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str sl, [r0, r3]! │ │ │ │ tst r8, #3 │ │ │ │ str ip, [r0, #-8] │ │ │ │ str r9, [r0, #-4] │ │ │ │ str r1, [r0, #4] │ │ │ │ - beq 98b254 <__cxa_atexit@plt+0x97ecd8> │ │ │ │ + beq 98b224 <__cxa_atexit@plt+0x97eca8> │ │ │ │ add r1, r5, r3 │ │ │ │ sub r3, r3, #24 │ │ │ │ ldr lr, [r1, #12] │ │ │ │ str r7, [r1, #-16] │ │ │ │ str r6, [r0, #-8] │ │ │ │ str lr, [r1, #-12] │ │ │ │ add r1, r2, r3 │ │ │ │ cmp fp, r1 │ │ │ │ - bls 98b1cc <__cxa_atexit@plt+0x97ec50> │ │ │ │ + bls 98b19c <__cxa_atexit@plt+0x97ec20> │ │ │ │ ldr r6, [sp] │ │ │ │ add r7, r5, r3 │ │ │ │ add r3, r7, #8 │ │ │ │ - ldr r7, [pc, #68] @ 98b278 <__cxa_atexit@plt+0x97ecfc> │ │ │ │ + ldr r7, [pc, #68] @ 98b248 <__cxa_atexit@plt+0x97eccc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ add r5, r5, r3 │ │ │ │ ldr r6, [sp] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -2489148,284 +2489136,284 @@ │ │ │ │ add r7, r5, r3 │ │ │ │ sub r5, r7, #8 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff884 │ │ │ │ @ instruction: 0xfffff948 │ │ │ │ - cmpeq r6, #164, 26 @ 0x2900 │ │ │ │ + cmpeq r6, #212, 26 @ 0x3500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98b2b0 <__cxa_atexit@plt+0x97ed34> │ │ │ │ - ldr r2, [pc, #40] @ 98b2c8 <__cxa_atexit@plt+0x97ed4c> │ │ │ │ + bcc 98b280 <__cxa_atexit@plt+0x97ed04> │ │ │ │ + ldr r2, [pc, #40] @ 98b298 <__cxa_atexit@plt+0x97ed1c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98b2cc <__cxa_atexit@plt+0x97ed50> │ │ │ │ + ldr r3, [pc, #20] @ 98b29c <__cxa_atexit@plt+0x97ed20> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #128, 24 @ 0x8000 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #176, 24 @ 0xb000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98b380 <__cxa_atexit@plt+0x97ee04> │ │ │ │ - ldr r0, [pc, #180] @ 98b3a4 <__cxa_atexit@plt+0x97ee28> │ │ │ │ + bhi 98b350 <__cxa_atexit@plt+0x97edd4> │ │ │ │ + ldr r0, [pc, #180] @ 98b374 <__cxa_atexit@plt+0x97edf8> │ │ │ │ ldr r7, [r5] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [r2, #-8]! │ │ │ │ str r0, [r1, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r8, [r5] │ │ │ │ - beq 98b364 <__cxa_atexit@plt+0x97ede8> │ │ │ │ - ldr r0, [pc, #140] @ 98b3a8 <__cxa_atexit@plt+0x97ee2c> │ │ │ │ + beq 98b334 <__cxa_atexit@plt+0x97edb8> │ │ │ │ + ldr r0, [pc, #140] @ 98b378 <__cxa_atexit@plt+0x97edfc> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r0, pc, r0 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r5, #-16] │ │ │ │ str r7, [r5, #-12] │ │ │ │ - beq 98b370 <__cxa_atexit@plt+0x97edf4> │ │ │ │ - ldr r3, [pc, #108] @ 98b3ac <__cxa_atexit@plt+0x97ee30> │ │ │ │ + beq 98b340 <__cxa_atexit@plt+0x97edc4> │ │ │ │ + ldr r3, [pc, #108] @ 98b37c <__cxa_atexit@plt+0x97ee00> │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi 98b390 <__cxa_atexit@plt+0x97ee14> │ │ │ │ + bhi 98b360 <__cxa_atexit@plt+0x97ede4> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ mov r7, fp │ │ │ │ stmib r5, {r9, sl} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #44] @ 98b3b4 <__cxa_atexit@plt+0x97ee38> │ │ │ │ + ldr r7, [pc, #44] @ 98b384 <__cxa_atexit@plt+0x97ee08> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 98b3b0 <__cxa_atexit@plt+0x97ee34> │ │ │ │ + ldr r7, [pc, #24] @ 98b380 <__cxa_atexit@plt+0x97ee04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, lsr r1 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - cmpeq r6, #56, 24 @ 0x3800 │ │ │ │ - cmpeq r6, #100, 24 @ 0x6400 │ │ │ │ + cmpeq r6, #104, 24 @ 0x6800 │ │ │ │ + cmpeq r6, #148, 24 @ 0x9400 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r3, [pc, #124] @ 98b44c <__cxa_atexit@plt+0x97eed0> │ │ │ │ + ldr r3, [pc, #124] @ 98b41c <__cxa_atexit@plt+0x97eea0> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ mov r7, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r7, #-4]! │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [r5] │ │ │ │ - beq 98b428 <__cxa_atexit@plt+0x97eeac> │ │ │ │ + beq 98b3f8 <__cxa_atexit@plt+0x97ee7c> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r7, [pc, #88] @ 98b450 <__cxa_atexit@plt+0x97eed4> │ │ │ │ + ldr r7, [pc, #88] @ 98b420 <__cxa_atexit@plt+0x97eea4> │ │ │ │ ldr r9, [r3, #4]! │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ - bhi 98b438 <__cxa_atexit@plt+0x97eebc> │ │ │ │ + bhi 98b408 <__cxa_atexit@plt+0x97ee8c> │ │ │ │ stmda r5, {r9, sl} │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98b454 <__cxa_atexit@plt+0x97eed8> │ │ │ │ + ldr r7, [pc, #20] @ 98b424 <__cxa_atexit@plt+0x97eea8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmpeq r6, #144, 22 @ 0x24000 │ │ │ │ + cmpeq r6, #192, 22 @ 0x30000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r7, [pc, #64] @ 98b4b4 <__cxa_atexit@plt+0x97ef38> │ │ │ │ + ldr r7, [pc, #64] @ 98b484 <__cxa_atexit@plt+0x97ef08> │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ stm r3, {r1, r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98b4a0 <__cxa_atexit@plt+0x97ef24> │ │ │ │ + bhi 98b470 <__cxa_atexit@plt+0x97eef4> │ │ │ │ stm r5, {r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 98b4b8 <__cxa_atexit@plt+0x97ef3c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 98b488 <__cxa_atexit@plt+0x97ef0c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r6, #40, 22 @ 0xa000 │ │ │ │ + cmpeq r6, #88, 22 @ 0x16000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98b4f0 <__cxa_atexit@plt+0x97ef74> │ │ │ │ - ldr r2, [pc, #40] @ 98b508 <__cxa_atexit@plt+0x97ef8c> │ │ │ │ + bcc 98b4c0 <__cxa_atexit@plt+0x97ef44> │ │ │ │ + ldr r2, [pc, #40] @ 98b4d8 <__cxa_atexit@plt+0x97ef5c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98b50c <__cxa_atexit@plt+0x97ef90> │ │ │ │ + ldr r3, [pc, #20] @ 98b4dc <__cxa_atexit@plt+0x97ef60> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #64, 20 @ 0x40000 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #112, 20 @ 0x70000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98b594 <__cxa_atexit@plt+0x97f018> │ │ │ │ - ldr r1, [pc, #116] @ 98b5a8 <__cxa_atexit@plt+0x97f02c> │ │ │ │ + bhi 98b564 <__cxa_atexit@plt+0x97efe8> │ │ │ │ + ldr r1, [pc, #116] @ 98b578 <__cxa_atexit@plt+0x97effc> │ │ │ │ ldr r7, [r3] │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ str r8, [r3] │ │ │ │ - beq 98b57c <__cxa_atexit@plt+0x97f000> │ │ │ │ - ldr r2, [pc, #84] @ 98b5ac <__cxa_atexit@plt+0x97f030> │ │ │ │ + beq 98b54c <__cxa_atexit@plt+0x97efd0> │ │ │ │ + ldr r2, [pc, #84] @ 98b57c <__cxa_atexit@plt+0x97f000> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ - beq 98b588 <__cxa_atexit@plt+0x97f00c> │ │ │ │ + beq 98b558 <__cxa_atexit@plt+0x97efdc> │ │ │ │ mov r7, r8 │ │ │ │ - b 98b5fc <__cxa_atexit@plt+0x97f080> │ │ │ │ + b 98b5cc <__cxa_atexit@plt+0x97f050> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98b5b0 <__cxa_atexit@plt+0x97f034> │ │ │ │ + ldr r7, [pc, #20] @ 98b580 <__cxa_atexit@plt+0x97f004> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq r6, #80, 20 @ 0x50000 │ │ │ │ + cmpeq r6, #128, 20 @ 0x80000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 98b5f0 <__cxa_atexit@plt+0x97f074> │ │ │ │ + ldr r1, [pc, #36] @ 98b5c0 <__cxa_atexit@plt+0x97f044> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 98b5e8 <__cxa_atexit@plt+0x97f06c> │ │ │ │ - b 98b5fc <__cxa_atexit@plt+0x97f080> │ │ │ │ + beq 98b5b8 <__cxa_atexit@plt+0x97f03c> │ │ │ │ + b 98b5cc <__cxa_atexit@plt+0x97f050> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r2, [pc, #220] @ 98b6ec <__cxa_atexit@plt+0x97f170> │ │ │ │ + ldr r2, [pc, #220] @ 98b6bc <__cxa_atexit@plt+0x97f140> │ │ │ │ ldr r1, [r3, #-4] │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r1, r2} │ │ │ │ sub r2, r3, #24 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r3] │ │ │ │ - bhi 98b6ac <__cxa_atexit@plt+0x97f130> │ │ │ │ + bhi 98b67c <__cxa_atexit@plt+0x97f100> │ │ │ │ str r6, [sp] │ │ │ │ - ldr ip, [pc, #180] @ 98b6f0 <__cxa_atexit@plt+0x97f174> │ │ │ │ - ldr r6, [pc, #180] @ 98b6f4 <__cxa_atexit@plt+0x97f178> │ │ │ │ + ldr ip, [pc, #180] @ 98b6c0 <__cxa_atexit@plt+0x97f144> │ │ │ │ + ldr r6, [pc, #180] @ 98b6c4 <__cxa_atexit@plt+0x97f148> │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r3, #0 │ │ │ │ add ip, pc, ip │ │ │ │ add r6, pc, r6 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 98b6c0 <__cxa_atexit@plt+0x97f144> │ │ │ │ + bne 98b690 <__cxa_atexit@plt+0x97f114> │ │ │ │ ldr r1, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ mov r0, r5 │ │ │ │ str sl, [r0, r3]! │ │ │ │ tst r8, #3 │ │ │ │ str ip, [r0, #-8] │ │ │ │ str r9, [r0, #-4] │ │ │ │ str r1, [r0, #4] │ │ │ │ - beq 98b6d4 <__cxa_atexit@plt+0x97f158> │ │ │ │ + beq 98b6a4 <__cxa_atexit@plt+0x97f128> │ │ │ │ add r1, r5, r3 │ │ │ │ sub r3, r3, #24 │ │ │ │ ldr lr, [r1, #12] │ │ │ │ str r7, [r1, #-16] │ │ │ │ str r6, [r0, #-8] │ │ │ │ str lr, [r1, #-12] │ │ │ │ add r1, r2, r3 │ │ │ │ cmp fp, r1 │ │ │ │ - bls 98b64c <__cxa_atexit@plt+0x97f0d0> │ │ │ │ + bls 98b61c <__cxa_atexit@plt+0x97f0a0> │ │ │ │ ldr r6, [sp] │ │ │ │ add r7, r5, r3 │ │ │ │ add r3, r7, #8 │ │ │ │ - ldr r7, [pc, #68] @ 98b6f8 <__cxa_atexit@plt+0x97f17c> │ │ │ │ + ldr r7, [pc, #68] @ 98b6c8 <__cxa_atexit@plt+0x97f14c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ add r5, r5, r3 │ │ │ │ ldr r6, [sp] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ @@ -2489436,534 +2489424,534 @@ │ │ │ │ add r7, r5, r3 │ │ │ │ sub r5, r7, #8 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ @ instruction: 0xfffff660 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ - cmpeq r6, #40, 18 @ 0xa0000 │ │ │ │ + cmpeq r6, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98b730 <__cxa_atexit@plt+0x97f1b4> │ │ │ │ - ldr r2, [pc, #40] @ 98b748 <__cxa_atexit@plt+0x97f1cc> │ │ │ │ + bcc 98b700 <__cxa_atexit@plt+0x97f184> │ │ │ │ + ldr r2, [pc, #40] @ 98b718 <__cxa_atexit@plt+0x97f19c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98b74c <__cxa_atexit@plt+0x97f1d0> │ │ │ │ + ldr r3, [pc, #20] @ 98b71c <__cxa_atexit@plt+0x97f1a0> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #0, 16 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #48, 16 @ 0x300000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98b780 <__cxa_atexit@plt+0x97f204> │ │ │ │ + bhi 98b750 <__cxa_atexit@plt+0x97f1d4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #20] @ 98b788 <__cxa_atexit@plt+0x97f20c> │ │ │ │ + ldr r2, [pc, #20] @ 98b758 <__cxa_atexit@plt+0x97f1dc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d0cdfc <__cxa_atexit@plt+0xd00880> │ │ │ │ + b d0cdcc <__cxa_atexit@plt+0xd00850> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #148, 14 @ 0x2500000 │ │ │ │ + cmneq sp, #196, 14 @ 0x3100000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98b7f8 <__cxa_atexit@plt+0x97f27c> │ │ │ │ + bhi 98b7c8 <__cxa_atexit@plt+0x97f24c> │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #16 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 98b800 <__cxa_atexit@plt+0x97f284> │ │ │ │ - ldr r7, [pc, #92] @ 98b81c <__cxa_atexit@plt+0x97f2a0> │ │ │ │ - ldr r1, [pc, #92] @ 98b820 <__cxa_atexit@plt+0x97f2a4> │ │ │ │ + bcc 98b7d0 <__cxa_atexit@plt+0x97f254> │ │ │ │ + ldr r7, [pc, #92] @ 98b7ec <__cxa_atexit@plt+0x97f270> │ │ │ │ + ldr r1, [pc, #92] @ 98b7f0 <__cxa_atexit@plt+0x97f274> │ │ │ │ ldm r5, {r0, r2} │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r9 │ │ │ │ str r8, [r3, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ stmda r5, {r0, sl} │ │ │ │ mov r8, sl │ │ │ │ str r1, [r5, #-8]! │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ str r0, [r3, #8] │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ mov r6, r3 │ │ │ │ - b 98b808 <__cxa_atexit@plt+0x97f28c> │ │ │ │ + b 98b7d8 <__cxa_atexit@plt+0x97f25c> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #8] @ 98b818 <__cxa_atexit@plt+0x97f29c> │ │ │ │ + ldr r7, [pc, #8] @ 98b7e8 <__cxa_atexit@plt+0x97f26c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #228, 14 @ 0x3900000 │ │ │ │ + cmpeq r6, #20, 16 @ 0x140000 │ │ │ │ @ instruction: 0xffffff8c │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ mov r3, r5 │ │ │ │ and r0, r2, #3 │ │ │ │ sub r5, r5, #4 │ │ │ │ cmp r0, #2 │ │ │ │ - beq 98b868 <__cxa_atexit@plt+0x97f2ec> │ │ │ │ + beq 98b838 <__cxa_atexit@plt+0x97f2bc> │ │ │ │ cmp r0, #3 │ │ │ │ - bne 98b87c <__cxa_atexit@plt+0x97f300> │ │ │ │ - ldr r0, [pc, #156] @ 98b8f8 <__cxa_atexit@plt+0x97f37c> │ │ │ │ + bne 98b84c <__cxa_atexit@plt+0x97f2d0> │ │ │ │ + ldr r0, [pc, #156] @ 98b8c8 <__cxa_atexit@plt+0x97f34c> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-4] │ │ │ │ ldr r8, [r2, #5] │ │ │ │ - b 98b88c <__cxa_atexit@plt+0x97f310> │ │ │ │ - ldr r0, [pc, #132] @ 98b8f4 <__cxa_atexit@plt+0x97f378> │ │ │ │ + b 98b85c <__cxa_atexit@plt+0x97f2e0> │ │ │ │ + ldr r0, [pc, #132] @ 98b8c4 <__cxa_atexit@plt+0x97f348> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-4] │ │ │ │ ldr r8, [r2, #6] │ │ │ │ - b 98b88c <__cxa_atexit@plt+0x97f310> │ │ │ │ - ldr r0, [pc, #104] @ 98b8ec <__cxa_atexit@plt+0x97f370> │ │ │ │ + b 98b85c <__cxa_atexit@plt+0x97f2e0> │ │ │ │ + ldr r0, [pc, #104] @ 98b8bc <__cxa_atexit@plt+0x97f340> │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #-4] │ │ │ │ ldr r8, [r2, #7] │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r3, #12] │ │ │ │ str r7, [r3] │ │ │ │ - beq 98b8c8 <__cxa_atexit@plt+0x97f34c> │ │ │ │ + beq 98b898 <__cxa_atexit@plt+0x97f31c> │ │ │ │ mov r2, r3 │ │ │ │ ldr r9, [r2, #8]! │ │ │ │ str r7, [r2, #4] │ │ │ │ sub r7, r2, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r2] │ │ │ │ - bhi 98b8d4 <__cxa_atexit@plt+0x97f358> │ │ │ │ + bhi 98b8a4 <__cxa_atexit@plt+0x97f328> │ │ │ │ mov r7, fp │ │ │ │ str r8, [r3, #-4] │ │ │ │ str r9, [r3] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr sl, [r2, #-4] │ │ │ │ - ldr r7, [pc, #16] @ 98b8f0 <__cxa_atexit@plt+0x97f374> │ │ │ │ + ldr r7, [pc, #16] @ 98b8c0 <__cxa_atexit@plt+0x97f344> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ - cmpeq r6, #240, 12 @ 0xf000000 │ │ │ │ + cmpeq r6, #32, 14 @ 0x800000 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldmdb r3, {r7, sl} │ │ │ │ stm r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98b934 <__cxa_atexit@plt+0x97f3b8> │ │ │ │ + bhi 98b904 <__cxa_atexit@plt+0x97f388> │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r8, r9} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #12] @ 98b948 <__cxa_atexit@plt+0x97f3cc> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #12] @ 98b918 <__cxa_atexit@plt+0x97f39c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #148, 12 @ 0x9400000 │ │ │ │ + cmpeq r6, #196, 12 @ 0xc400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldmdb r3, {r7, sl} │ │ │ │ stm r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98b984 <__cxa_atexit@plt+0x97f408> │ │ │ │ + bhi 98b954 <__cxa_atexit@plt+0x97f3d8> │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r8, r9} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #12] @ 98b998 <__cxa_atexit@plt+0x97f41c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #12] @ 98b968 <__cxa_atexit@plt+0x97f3ec> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #68, 12 @ 0x4400000 │ │ │ │ + cmpeq r6, #116, 12 @ 0x7400000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #12]! │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldmdb r3, {r7, sl} │ │ │ │ stm r3, {r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98b9d4 <__cxa_atexit@plt+0x97f458> │ │ │ │ + bhi 98b9a4 <__cxa_atexit@plt+0x97f428> │ │ │ │ mov r7, fp │ │ │ │ stm r5, {r8, r9} │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #12] @ 98b9e8 <__cxa_atexit@plt+0x97f46c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #12] @ 98b9b8 <__cxa_atexit@plt+0x97f43c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #244, 10 @ 0x3d000000 │ │ │ │ + cmpeq r6, #36, 12 @ 0x2400000 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98ba30 <__cxa_atexit@plt+0x97f4b4> │ │ │ │ - ldr r7, [pc, #52] @ 98ba44 <__cxa_atexit@plt+0x97f4c8> │ │ │ │ + bhi 98ba00 <__cxa_atexit@plt+0x97f484> │ │ │ │ + ldr r7, [pc, #52] @ 98ba14 <__cxa_atexit@plt+0x97f498> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ - beq 98ba24 <__cxa_atexit@plt+0x97f4a8> │ │ │ │ + beq 98b9f4 <__cxa_atexit@plt+0x97f478> │ │ │ │ mov r7, r8 │ │ │ │ - b 98ba54 <__cxa_atexit@plt+0x97f4d8> │ │ │ │ + b 98ba24 <__cxa_atexit@plt+0x97f4a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98ba48 <__cxa_atexit@plt+0x97f4cc> │ │ │ │ + ldr r7, [pc, #16] @ 98ba18 <__cxa_atexit@plt+0x97f49c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r6, #188, 10 @ 0x2f000000 │ │ │ │ + cmpeq r6, #236, 10 @ 0x3b000000 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r6, [pc, #232] @ 98bb48 <__cxa_atexit@plt+0x97f5cc> │ │ │ │ + ldr r6, [pc, #232] @ 98bb18 <__cxa_atexit@plt+0x97f59c> │ │ │ │ mov r8, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r8, [r5, #12] │ │ │ │ - beq 98bb00 <__cxa_atexit@plt+0x97f584> │ │ │ │ - ldr r6, [pc, #204] @ 98bb4c <__cxa_atexit@plt+0x97f5d0> │ │ │ │ + beq 98bad0 <__cxa_atexit@plt+0x97f554> │ │ │ │ + ldr r6, [pc, #204] @ 98bb1c <__cxa_atexit@plt+0x97f5a0> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r6, pc, r6 │ │ │ │ tst sl, #3 │ │ │ │ str r6, [r5] │ │ │ │ - beq 98bb0c <__cxa_atexit@plt+0x97f590> │ │ │ │ + beq 98badc <__cxa_atexit@plt+0x97f560> │ │ │ │ mov r1, r5 │ │ │ │ - ldr r6, [pc, #176] @ 98bb50 <__cxa_atexit@plt+0x97f5d4> │ │ │ │ + ldr r6, [pc, #176] @ 98bb20 <__cxa_atexit@plt+0x97f5a4> │ │ │ │ ldr r3, [r1, #8]! │ │ │ │ ldr r2, [r1, #-4] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r1, #8] │ │ │ │ sub r6, r1, #12 │ │ │ │ cmp fp, r6 │ │ │ │ stm r1, {r7, sl} │ │ │ │ - bhi 98bb1c <__cxa_atexit@plt+0x97f5a0> │ │ │ │ + bhi 98baec <__cxa_atexit@plt+0x97f570> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 98bb24 <__cxa_atexit@plt+0x97f5a8> │ │ │ │ - ldr r1, [pc, #132] @ 98bb58 <__cxa_atexit@plt+0x97f5dc> │ │ │ │ - ldr r0, [pc, #132] @ 98bb5c <__cxa_atexit@plt+0x97f5e0> │ │ │ │ + bcc 98baf4 <__cxa_atexit@plt+0x97f578> │ │ │ │ + ldr r1, [pc, #132] @ 98bb28 <__cxa_atexit@plt+0x97f5ac> │ │ │ │ + ldr r0, [pc, #132] @ 98bb2c <__cxa_atexit@plt+0x97f5b0> │ │ │ │ str r8, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ stm r5, {r1, r7} │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ - b 98bb2c <__cxa_atexit@plt+0x97f5b0> │ │ │ │ + b 98bafc <__cxa_atexit@plt+0x97f580> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #32] @ 98bb54 <__cxa_atexit@plt+0x97f5d8> │ │ │ │ + ldr r7, [pc, #32] @ 98bb24 <__cxa_atexit@plt+0x97f5a8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ - cmpeq r6, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq r6, #236, 8 @ 0xec000000 │ │ │ │ @ instruction: 0xfffffd4c │ │ │ │ @ instruction: 0xfffffc74 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ - ldr r6, [pc, #196] @ 98bc38 <__cxa_atexit@plt+0x97f6bc> │ │ │ │ + ldr r6, [pc, #196] @ 98bc08 <__cxa_atexit@plt+0x97f68c> │ │ │ │ ldr sl, [r5, #16] │ │ │ │ str r7, [r5, #16] │ │ │ │ add r6, pc, r6 │ │ │ │ tst sl, #3 │ │ │ │ str r6, [r5] │ │ │ │ - beq 98bbfc <__cxa_atexit@plt+0x97f680> │ │ │ │ + beq 98bbcc <__cxa_atexit@plt+0x97f650> │ │ │ │ mov r2, r5 │ │ │ │ - ldr r6, [pc, #168] @ 98bc3c <__cxa_atexit@plt+0x97f6c0> │ │ │ │ + ldr r6, [pc, #168] @ 98bc0c <__cxa_atexit@plt+0x97f690> │ │ │ │ ldr r3, [r2, #8]! │ │ │ │ ldr r8, [r2, #4] │ │ │ │ ldr r1, [r2, #-4] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r2, #8] │ │ │ │ sub r6, r2, #12 │ │ │ │ cmp fp, r6 │ │ │ │ str r7, [r2] │ │ │ │ str sl, [r2, #4] │ │ │ │ - bhi 98bc0c <__cxa_atexit@plt+0x97f690> │ │ │ │ + bhi 98bbdc <__cxa_atexit@plt+0x97f660> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 98bc14 <__cxa_atexit@plt+0x97f698> │ │ │ │ - ldr r2, [pc, #116] @ 98bc44 <__cxa_atexit@plt+0x97f6c8> │ │ │ │ - ldr r0, [pc, #116] @ 98bc48 <__cxa_atexit@plt+0x97f6cc> │ │ │ │ + bcc 98bbe4 <__cxa_atexit@plt+0x97f668> │ │ │ │ + ldr r2, [pc, #116] @ 98bc14 <__cxa_atexit@plt+0x97f698> │ │ │ │ + ldr r0, [pc, #116] @ 98bc18 <__cxa_atexit@plt+0x97f69c> │ │ │ │ str r8, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r9, #4]! │ │ │ │ stm r5, {r2, r7} │ │ │ │ str r7, [r9, #8] │ │ │ │ str r8, [r9, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r6, r9 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ mov r6, r9 │ │ │ │ - b 98bc1c <__cxa_atexit@plt+0x97f6a0> │ │ │ │ + b 98bbec <__cxa_atexit@plt+0x97f670> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #28] @ 98bc40 <__cxa_atexit@plt+0x97f6c4> │ │ │ │ + ldr r7, [pc, #28] @ 98bc10 <__cxa_atexit@plt+0x97f694> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - cmpeq r6, #204, 6 @ 0x30000003 │ │ │ │ + cmpeq r6, #252, 6 @ 0xf0000003 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ ldr sl, [r1, #8]! │ │ │ │ - ldr r6, [pc, #144] @ 98bcf8 <__cxa_atexit@plt+0x97f77c> │ │ │ │ + ldr r6, [pc, #144] @ 98bcc8 <__cxa_atexit@plt+0x97f74c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r1, #8] │ │ │ │ ldr r9, [r1, #-4] │ │ │ │ ldr r8, [r1, #4] │ │ │ │ add r6, pc, r6 │ │ │ │ stmib r1, {r3, r6} │ │ │ │ sub r6, r1, #12 │ │ │ │ cmp fp, r6 │ │ │ │ str r7, [r1] │ │ │ │ - bhi 98bcd4 <__cxa_atexit@plt+0x97f758> │ │ │ │ + bhi 98bca4 <__cxa_atexit@plt+0x97f728> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #16 │ │ │ │ cmp r0, r6 │ │ │ │ - bcc 98bcdc <__cxa_atexit@plt+0x97f760> │ │ │ │ - ldr r1, [pc, #92] @ 98bd00 <__cxa_atexit@plt+0x97f784> │ │ │ │ - ldr r0, [pc, #92] @ 98bd04 <__cxa_atexit@plt+0x97f788> │ │ │ │ + bcc 98bcac <__cxa_atexit@plt+0x97f730> │ │ │ │ + ldr r1, [pc, #92] @ 98bcd0 <__cxa_atexit@plt+0x97f754> │ │ │ │ + ldr r0, [pc, #92] @ 98bcd4 <__cxa_atexit@plt+0x97f758> │ │ │ │ str r8, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r2, #4]! │ │ │ │ stm r5, {r1, r7, sl} │ │ │ │ str r7, [r2, #8] │ │ │ │ str r8, [r2, #12] │ │ │ │ mov r7, r9 │ │ │ │ mov r8, sl │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ + b d1db78 <__cxa_atexit@plt+0xd115fc> │ │ │ │ mov r6, r2 │ │ │ │ - b 98bce4 <__cxa_atexit@plt+0x97f768> │ │ │ │ + b 98bcb4 <__cxa_atexit@plt+0x97f738> │ │ │ │ mov r7, #16 │ │ │ │ str r7, [r4, #828] @ 0x33c │ │ │ │ - ldr r7, [pc, #16] @ 98bcfc <__cxa_atexit@plt+0x97f780> │ │ │ │ + ldr r7, [pc, #16] @ 98bccc <__cxa_atexit@plt+0x97f750> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ muleq r0, r4, r0 │ │ │ │ - cmpeq r6, #4, 6 @ 0x10000000 │ │ │ │ + cmpeq r6, #52, 6 @ 0xd0000000 │ │ │ │ @ instruction: 0xfffffb7c │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98bd3c <__cxa_atexit@plt+0x97f7c0> │ │ │ │ - ldr r2, [pc, #40] @ 98bd54 <__cxa_atexit@plt+0x97f7d8> │ │ │ │ + bcc 98bd0c <__cxa_atexit@plt+0x97f790> │ │ │ │ + ldr r2, [pc, #40] @ 98bd24 <__cxa_atexit@plt+0x97f7a8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98bd58 <__cxa_atexit@plt+0x97f7dc> │ │ │ │ + ldr r3, [pc, #20] @ 98bd28 <__cxa_atexit@plt+0x97f7ac> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #244, 2 @ 0x3d │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #36, 4 @ 0x40000002 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98bdbc <__cxa_atexit@plt+0x97f840> │ │ │ │ - ldr r7, [pc, #80] @ 98bdd0 <__cxa_atexit@plt+0x97f854> │ │ │ │ + bhi 98bd8c <__cxa_atexit@plt+0x97f810> │ │ │ │ + ldr r7, [pc, #80] @ 98bda0 <__cxa_atexit@plt+0x97f824> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r3, {r7, r9, sl} │ │ │ │ - beq 98bda8 <__cxa_atexit@plt+0x97f82c> │ │ │ │ - ldr r3, [pc, #64] @ 98bdd4 <__cxa_atexit@plt+0x97f858> │ │ │ │ + beq 98bd78 <__cxa_atexit@plt+0x97f7fc> │ │ │ │ + ldr r3, [pc, #64] @ 98bda4 <__cxa_atexit@plt+0x97f828> │ │ │ │ ldr r7, [r8, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98bdb4 <__cxa_atexit@plt+0x97f838> │ │ │ │ - b 98ba54 <__cxa_atexit@plt+0x97f4d8> │ │ │ │ + beq 98bd84 <__cxa_atexit@plt+0x97f808> │ │ │ │ + b 98ba24 <__cxa_atexit@plt+0x97f4a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98bdd8 <__cxa_atexit@plt+0x97f85c> │ │ │ │ + ldr r7, [pc, #20] @ 98bda8 <__cxa_atexit@plt+0x97f82c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffcb8 │ │ │ │ - cmpeq r6, #52, 4 @ 0x40000003 │ │ │ │ + cmpeq r6, #100, 4 @ 0x40000006 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98be18 <__cxa_atexit@plt+0x97f89c> │ │ │ │ - ldr r7, [pc, #56] @ 98be30 <__cxa_atexit@plt+0x97f8b4> │ │ │ │ + bhi 98bde8 <__cxa_atexit@plt+0x97f86c> │ │ │ │ + ldr r7, [pc, #56] @ 98be00 <__cxa_atexit@plt+0x97f884> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 98be0c <__cxa_atexit@plt+0x97f890> │ │ │ │ + beq 98bddc <__cxa_atexit@plt+0x97f860> │ │ │ │ mov r7, r8 │ │ │ │ - b 98ba54 <__cxa_atexit@plt+0x97f4d8> │ │ │ │ + b 98ba24 <__cxa_atexit@plt+0x97f4a8> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ - ldr r7, [pc, #16] @ 98be34 <__cxa_atexit@plt+0x97f8b8> │ │ │ │ + ldr r7, [pc, #16] @ 98be04 <__cxa_atexit@plt+0x97f888> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - cmpeq r6, #208, 2 @ 0x34 │ │ │ │ + cmpeq r6, #0, 4 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98bf58 <__cxa_atexit@plt+0x97f9dc> │ │ │ │ - ldr r2, [pc, #272] @ 98bf6c <__cxa_atexit@plt+0x97f9f0> │ │ │ │ + bhi 98bf28 <__cxa_atexit@plt+0x97f9ac> │ │ │ │ + ldr r2, [pc, #272] @ 98bf3c <__cxa_atexit@plt+0x97f9c0> │ │ │ │ mov r7, r3 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ - beq 98bf2c <__cxa_atexit@plt+0x97f9b0> │ │ │ │ - ldr r2, [pc, #252] @ 98bf70 <__cxa_atexit@plt+0x97f9f4> │ │ │ │ - ldr r7, [pc, #252] @ 98bf74 <__cxa_atexit@plt+0x97f9f8> │ │ │ │ + beq 98befc <__cxa_atexit@plt+0x97f980> │ │ │ │ + ldr r2, [pc, #252] @ 98bf40 <__cxa_atexit@plt+0x97f9c4> │ │ │ │ + ldr r7, [pc, #252] @ 98bf44 <__cxa_atexit@plt+0x97f9c8> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #3 │ │ │ │ - ldr r7, [pc, #240] @ 98bf78 <__cxa_atexit@plt+0x97f9fc> │ │ │ │ + ldr r7, [pc, #240] @ 98bf48 <__cxa_atexit@plt+0x97f9cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ sub r2, r3, #36 @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ - bhi 98bf10 <__cxa_atexit@plt+0x97f994> │ │ │ │ - ldr lr, [pc, #208] @ 98bf7c <__cxa_atexit@plt+0x97fa00> │ │ │ │ - ldr r1, [pc, #208] @ 98bf80 <__cxa_atexit@plt+0x97fa04> │ │ │ │ + bhi 98bee0 <__cxa_atexit@plt+0x97f964> │ │ │ │ + ldr lr, [pc, #208] @ 98bf4c <__cxa_atexit@plt+0x97f9d0> │ │ │ │ + ldr r1, [pc, #208] @ 98bf50 <__cxa_atexit@plt+0x97f9d4> │ │ │ │ sub r5, r3, #16 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #196] @ 98bf84 <__cxa_atexit@plt+0x97fa08> │ │ │ │ + ldr r0, [pc, #196] @ 98bf54 <__cxa_atexit@plt+0x97f9d8> │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98bf3c <__cxa_atexit@plt+0x97f9c0> │ │ │ │ + bne 98bf0c <__cxa_atexit@plt+0x97f990> │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r1, sl} │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98bf48 <__cxa_atexit@plt+0x97f9cc> │ │ │ │ + beq 98bf18 <__cxa_atexit@plt+0x97f99c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ sub r2, r2, #24 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bls 98bec4 <__cxa_atexit@plt+0x97f948> │ │ │ │ + bls 98be94 <__cxa_atexit@plt+0x97f918> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #112] @ 98bf88 <__cxa_atexit@plt+0x97fa0c> │ │ │ │ - ldr r3, [pc, #112] @ 98bf8c <__cxa_atexit@plt+0x97fa10> │ │ │ │ + ldr r7, [pc, #112] @ 98bf58 <__cxa_atexit@plt+0x97f9dc> │ │ │ │ + ldr r3, [pc, #112] @ 98bf5c <__cxa_atexit@plt+0x97f9e0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ @@ -2489972,158 +2489960,158 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 98bf90 <__cxa_atexit@plt+0x97fa14> │ │ │ │ + ldr r7, [pc, #48] @ 98bf60 <__cxa_atexit@plt+0x97f9e4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - cmneq sp, #224, 4 │ │ │ │ - cmneq sp, #140 @ 0x8c │ │ │ │ + cmneq sp, #16, 6 @ 0x40000000 │ │ │ │ + cmneq sp, #188 @ 0xbc │ │ │ │ @ instruction: 0xffffedf4 │ │ │ │ - cmneq sp, #156, 26 @ 0x2700 │ │ │ │ + cmneq sp, #204, 26 @ 0x3300 │ │ │ │ @ instruction: 0xffffeeac │ │ │ │ - cmpeq r6, #200 @ 0xc8 │ │ │ │ - cmneq sp, #52, 26 @ 0xd00 │ │ │ │ - cmpeq r6, #156 @ 0x9c │ │ │ │ + cmpeq r6, #248 @ 0xf8 │ │ │ │ + cmneq sp, #100, 26 @ 0x1900 │ │ │ │ + cmpeq r6, #204 @ 0xcc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #216] @ 98c080 <__cxa_atexit@plt+0x97fb04> │ │ │ │ - ldr r3, [pc, #216] @ 98c084 <__cxa_atexit@plt+0x97fb08> │ │ │ │ + ldr r7, [pc, #216] @ 98c050 <__cxa_atexit@plt+0x97fad4> │ │ │ │ + ldr r3, [pc, #216] @ 98c054 <__cxa_atexit@plt+0x97fad8> │ │ │ │ sub r2, r5, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp fp, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #3 │ │ │ │ str sl, [r5, #-4] │ │ │ │ - ldr r7, [pc, #188] @ 98c088 <__cxa_atexit@plt+0x97fb0c> │ │ │ │ + ldr r7, [pc, #188] @ 98c058 <__cxa_atexit@plt+0x97fadc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ - bhi 98c044 <__cxa_atexit@plt+0x97fac8> │ │ │ │ - ldr lr, [pc, #168] @ 98c08c <__cxa_atexit@plt+0x97fb10> │ │ │ │ - ldr r1, [pc, #168] @ 98c090 <__cxa_atexit@plt+0x97fb14> │ │ │ │ + bhi 98c014 <__cxa_atexit@plt+0x97fa98> │ │ │ │ + ldr lr, [pc, #168] @ 98c05c <__cxa_atexit@plt+0x97fae0> │ │ │ │ + ldr r1, [pc, #168] @ 98c060 <__cxa_atexit@plt+0x97fae4> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #160] @ 98c094 <__cxa_atexit@plt+0x97fb18> │ │ │ │ + ldr r0, [pc, #160] @ 98c064 <__cxa_atexit@plt+0x97fae8> │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98c064 <__cxa_atexit@plt+0x97fae8> │ │ │ │ + bne 98c034 <__cxa_atexit@plt+0x97fab8> │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ tst r8, #3 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - beq 98c070 <__cxa_atexit@plt+0x97faf4> │ │ │ │ + beq 98c040 <__cxa_atexit@plt+0x97fac4> │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r2, r2, #24 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bls 98bff8 <__cxa_atexit@plt+0x97fa7c> │ │ │ │ + bls 98bfc8 <__cxa_atexit@plt+0x97fa4c> │ │ │ │ sub r3, r5, #8 │ │ │ │ - ldr r7, [pc, #76] @ 98c098 <__cxa_atexit@plt+0x97fb1c> │ │ │ │ - ldr r5, [pc, #76] @ 98c09c <__cxa_atexit@plt+0x97fb20> │ │ │ │ + ldr r7, [pc, #76] @ 98c068 <__cxa_atexit@plt+0x97faec> │ │ │ │ + ldr r5, [pc, #76] @ 98c06c <__cxa_atexit@plt+0x97faf0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmneq sp, #164, 2 @ 0x29 │ │ │ │ - cmneq sp, #68, 30 @ 0x110 │ │ │ │ + cmneq sp, #212, 2 @ 0x35 │ │ │ │ + cmneq sp, #116, 30 @ 0x1d0 │ │ │ │ @ instruction: 0xffffecc0 │ │ │ │ - cmneq sp, #104, 24 @ 0x6800 │ │ │ │ + cmneq sp, #152, 24 @ 0x9800 │ │ │ │ @ instruction: 0xffffed78 │ │ │ │ - cmpeq r6, #148, 30 @ 0x250 │ │ │ │ - cmneq sp, #0, 24 │ │ │ │ + cmpeq r6, #196, 30 @ 0x310 │ │ │ │ + cmneq sp, #48, 24 @ 0x3000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98c1d8 <__cxa_atexit@plt+0x97fc5c> │ │ │ │ - ldr r2, [pc, #272] @ 98c1ec <__cxa_atexit@plt+0x97fc70> │ │ │ │ + bhi 98c1a8 <__cxa_atexit@plt+0x97fc2c> │ │ │ │ + ldr r2, [pc, #272] @ 98c1bc <__cxa_atexit@plt+0x97fc40> │ │ │ │ mov r7, r3 │ │ │ │ tst r8, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r7, #-4]! │ │ │ │ - beq 98c1ac <__cxa_atexit@plt+0x97fc30> │ │ │ │ - ldr r2, [pc, #252] @ 98c1f0 <__cxa_atexit@plt+0x97fc74> │ │ │ │ - ldr r7, [pc, #252] @ 98c1f4 <__cxa_atexit@plt+0x97fc78> │ │ │ │ + beq 98c17c <__cxa_atexit@plt+0x97fc00> │ │ │ │ + ldr r2, [pc, #252] @ 98c1c0 <__cxa_atexit@plt+0x97fc44> │ │ │ │ + ldr r7, [pc, #252] @ 98c1c4 <__cxa_atexit@plt+0x97fc48> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #3 │ │ │ │ - ldr r7, [pc, #240] @ 98c1f8 <__cxa_atexit@plt+0x97fc7c> │ │ │ │ + ldr r7, [pc, #240] @ 98c1c8 <__cxa_atexit@plt+0x97fc4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ str r2, [r3, #-4] │ │ │ │ sub r2, r3, #36 @ 0x24 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r3, #-12] │ │ │ │ str sl, [r3, #-8] │ │ │ │ - bhi 98c190 <__cxa_atexit@plt+0x97fc14> │ │ │ │ - ldr lr, [pc, #208] @ 98c1fc <__cxa_atexit@plt+0x97fc80> │ │ │ │ - ldr r1, [pc, #208] @ 98c200 <__cxa_atexit@plt+0x97fc84> │ │ │ │ + bhi 98c160 <__cxa_atexit@plt+0x97fbe4> │ │ │ │ + ldr lr, [pc, #208] @ 98c1cc <__cxa_atexit@plt+0x97fc50> │ │ │ │ + ldr r1, [pc, #208] @ 98c1d0 <__cxa_atexit@plt+0x97fc54> │ │ │ │ sub r5, r3, #16 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #196] @ 98c204 <__cxa_atexit@plt+0x97fc88> │ │ │ │ + ldr r0, [pc, #196] @ 98c1d4 <__cxa_atexit@plt+0x97fc58> │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98c1bc <__cxa_atexit@plt+0x97fc40> │ │ │ │ + bne 98c18c <__cxa_atexit@plt+0x97fc10> │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ str lr, [r5, #-12] │ │ │ │ stmdb r5, {r1, sl} │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98c1c8 <__cxa_atexit@plt+0x97fc4c> │ │ │ │ + beq 98c198 <__cxa_atexit@plt+0x97fc1c> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ sub r2, r2, #24 │ │ │ │ str r7, [r5, #-20] @ 0xffffffec │ │ │ │ str r3, [r5, #-16] │ │ │ │ str r0, [r5, #-12] │ │ │ │ sub r5, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ - bls 98c144 <__cxa_atexit@plt+0x97fbc8> │ │ │ │ + bls 98c114 <__cxa_atexit@plt+0x97fb98> │ │ │ │ add r5, r5, #4 │ │ │ │ - ldr r7, [pc, #112] @ 98c208 <__cxa_atexit@plt+0x97fc8c> │ │ │ │ - ldr r3, [pc, #112] @ 98c20c <__cxa_atexit@plt+0x97fc90> │ │ │ │ + ldr r7, [pc, #112] @ 98c1d8 <__cxa_atexit@plt+0x97fc5c> │ │ │ │ + ldr r3, [pc, #112] @ 98c1dc <__cxa_atexit@plt+0x97fc60> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r3, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r7 │ │ │ │ @@ -2490132,2379 +2490120,2379 @@ │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #12 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #48] @ 98c210 <__cxa_atexit@plt+0x97fc94> │ │ │ │ + ldr r7, [pc, #48] @ 98c1e0 <__cxa_atexit@plt+0x97fc64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - cmneq sp, #96 @ 0x60 │ │ │ │ - cmneq sp, #12, 28 @ 0xc0 │ │ │ │ + cmneq sp, #144 @ 0x90 │ │ │ │ + cmneq sp, #60, 28 @ 0x3c0 │ │ │ │ @ instruction: 0xffffeb74 │ │ │ │ - cmneq sp, #28, 22 @ 0x7000 │ │ │ │ + cmneq sp, #76, 22 @ 0x13000 │ │ │ │ @ instruction: 0xffffec2c │ │ │ │ - cmpeq r6, #72, 28 @ 0x480 │ │ │ │ - cmneq sp, #180, 20 @ 0xb4000 │ │ │ │ - cmpeq r6, #32, 28 @ 0x200 │ │ │ │ + cmpeq r6, #120, 28 @ 0x780 │ │ │ │ + cmneq sp, #228, 20 @ 0xe4000 │ │ │ │ + cmpeq r6, #80, 28 @ 0x500 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #216] @ 98c300 <__cxa_atexit@plt+0x97fd84> │ │ │ │ - ldr r3, [pc, #216] @ 98c304 <__cxa_atexit@plt+0x97fd88> │ │ │ │ + ldr r7, [pc, #216] @ 98c2d0 <__cxa_atexit@plt+0x97fd54> │ │ │ │ + ldr r3, [pc, #216] @ 98c2d4 <__cxa_atexit@plt+0x97fd58> │ │ │ │ sub r2, r5, #32 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp fp, r2 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #3 │ │ │ │ str sl, [r5, #-4] │ │ │ │ - ldr r7, [pc, #188] @ 98c308 <__cxa_atexit@plt+0x97fd8c> │ │ │ │ + ldr r7, [pc, #188] @ 98c2d8 <__cxa_atexit@plt+0x97fd5c> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ - bhi 98c2c4 <__cxa_atexit@plt+0x97fd48> │ │ │ │ - ldr lr, [pc, #168] @ 98c30c <__cxa_atexit@plt+0x97fd90> │ │ │ │ - ldr r1, [pc, #168] @ 98c310 <__cxa_atexit@plt+0x97fd94> │ │ │ │ + bhi 98c294 <__cxa_atexit@plt+0x97fd18> │ │ │ │ + ldr lr, [pc, #168] @ 98c2dc <__cxa_atexit@plt+0x97fd60> │ │ │ │ + ldr r1, [pc, #168] @ 98c2e0 <__cxa_atexit@plt+0x97fd64> │ │ │ │ add lr, pc, lr │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - ldr r0, [pc, #160] @ 98c314 <__cxa_atexit@plt+0x97fd98> │ │ │ │ + ldr r0, [pc, #160] @ 98c2e4 <__cxa_atexit@plt+0x97fd68> │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ and r3, r8, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98c2e4 <__cxa_atexit@plt+0x97fd68> │ │ │ │ + bne 98c2b4 <__cxa_atexit@plt+0x97fd38> │ │ │ │ ldr r3, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ str lr, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ tst r8, #3 │ │ │ │ str sl, [r5, #-16] │ │ │ │ str r3, [r5, #-12] │ │ │ │ - beq 98c2f0 <__cxa_atexit@plt+0x97fd74> │ │ │ │ + beq 98c2c0 <__cxa_atexit@plt+0x97fd44> │ │ │ │ str r0, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r2, r2, #24 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r3, [r5, #-4] │ │ │ │ - bls 98c278 <__cxa_atexit@plt+0x97fcfc> │ │ │ │ + bls 98c248 <__cxa_atexit@plt+0x97fccc> │ │ │ │ sub r3, r5, #8 │ │ │ │ - ldr r7, [pc, #76] @ 98c318 <__cxa_atexit@plt+0x97fd9c> │ │ │ │ - ldr r5, [pc, #76] @ 98c31c <__cxa_atexit@plt+0x97fda0> │ │ │ │ + ldr r7, [pc, #76] @ 98c2e8 <__cxa_atexit@plt+0x97fd6c> │ │ │ │ + ldr r5, [pc, #76] @ 98c2ec <__cxa_atexit@plt+0x97fd70> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmneq sp, #36, 30 @ 0x90 │ │ │ │ - cmneq sp, #196, 24 @ 0xc400 │ │ │ │ + cmneq sp, #84, 30 @ 0x150 │ │ │ │ + cmneq sp, #244, 24 @ 0xf400 │ │ │ │ @ instruction: 0xffffea40 │ │ │ │ - cmneq sp, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq sp, #24, 20 @ 0x18000 │ │ │ │ @ instruction: 0xffffeaf8 │ │ │ │ - cmpeq r6, #20, 26 @ 0x500 │ │ │ │ - cmneq sp, #128, 18 @ 0x200000 │ │ │ │ + cmpeq r6, #68, 26 @ 0x1100 │ │ │ │ + cmneq sp, #176, 18 @ 0x2c0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 98c368 <__cxa_atexit@plt+0x97fdec> │ │ │ │ + ldr r3, [pc, #56] @ 98c338 <__cxa_atexit@plt+0x97fdbc> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98c360 <__cxa_atexit@plt+0x97fde4> │ │ │ │ - ldr r3, [pc, #40] @ 98c36c <__cxa_atexit@plt+0x97fdf0> │ │ │ │ + beq 98c330 <__cxa_atexit@plt+0x97fdb4> │ │ │ │ + ldr r3, [pc, #40] @ 98c33c <__cxa_atexit@plt+0x97fdc0> │ │ │ │ mov r8, r7 │ │ │ │ mov sl, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 98c370 <__cxa_atexit@plt+0x97fdf4> │ │ │ │ + ldr r3, [pc, #24] @ 98c340 <__cxa_atexit@plt+0x97fdc4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b d04544 <__cxa_atexit@plt+0xcf7fc8> │ │ │ │ + b d04514 <__cxa_atexit@plt+0xcf7f98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq sp, #4, 28 @ 0x40 │ │ │ │ + cmneq sp, #52, 28 @ 0x340 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 98c3a0 <__cxa_atexit@plt+0x97fe24> │ │ │ │ + ldr r3, [pc, #28] @ 98c370 <__cxa_atexit@plt+0x97fdf4> │ │ │ │ mov r8, r7 │ │ │ │ mov sl, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 98c3a4 <__cxa_atexit@plt+0x97fe28> │ │ │ │ + ldr r3, [pc, #12] @ 98c374 <__cxa_atexit@plt+0x97fdf8> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b d04544 <__cxa_atexit@plt+0xcf7fc8> │ │ │ │ + b d04514 <__cxa_atexit@plt+0xcf7f98> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq sp, #196, 26 @ 0x3100 │ │ │ │ + cmneq sp, #244, 26 @ 0x3d00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 98c418 <__cxa_atexit@plt+0x97fe9c> │ │ │ │ + ldr r3, [pc, #96] @ 98c3e8 <__cxa_atexit@plt+0x97fe6c> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 98c3f8 <__cxa_atexit@plt+0x97fe7c> │ │ │ │ + beq 98c3c8 <__cxa_atexit@plt+0x97fe4c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 98c404 <__cxa_atexit@plt+0x97fe88> │ │ │ │ - ldr r2, [pc, #56] @ 98c41c <__cxa_atexit@plt+0x97fea0> │ │ │ │ + bcc 98c3d4 <__cxa_atexit@plt+0x97fe58> │ │ │ │ + ldr r2, [pc, #56] @ 98c3ec <__cxa_atexit@plt+0x97fe70> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq sp, #56, 12 @ 0x3800000 │ │ │ │ + cmneq sp, #104, 12 @ 0x6800000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98c45c <__cxa_atexit@plt+0x97fee0> │ │ │ │ + bcc 98c42c <__cxa_atexit@plt+0x97feb0> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 98c468 <__cxa_atexit@plt+0x97feec> │ │ │ │ + ldr r1, [pc, #28] @ 98c438 <__cxa_atexit@plt+0x97febc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq sp, #208, 10 @ 0x34000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq sp, #0, 12 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98c500 <__cxa_atexit@plt+0x97ff84> │ │ │ │ - ldr r7, [pc, #164] @ 98c530 <__cxa_atexit@plt+0x97ffb4> │ │ │ │ + bhi 98c4d0 <__cxa_atexit@plt+0x97ff54> │ │ │ │ + ldr r7, [pc, #164] @ 98c500 <__cxa_atexit@plt+0x97ff84> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ - beq 98c4f0 <__cxa_atexit@plt+0x97ff74> │ │ │ │ - ldr r7, [pc, #144] @ 98c534 <__cxa_atexit@plt+0x97ffb8> │ │ │ │ - ldr r3, [pc, #144] @ 98c538 <__cxa_atexit@plt+0x97ffbc> │ │ │ │ + beq 98c4c0 <__cxa_atexit@plt+0x97ff44> │ │ │ │ + ldr r7, [pc, #144] @ 98c504 <__cxa_atexit@plt+0x97ff88> │ │ │ │ + ldr r3, [pc, #144] @ 98c508 <__cxa_atexit@plt+0x97ff8c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - ldr r3, [pc, #132] @ 98c53c <__cxa_atexit@plt+0x97ffc0> │ │ │ │ + ldr r3, [pc, #132] @ 98c50c <__cxa_atexit@plt+0x97ff90> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ - bhi 98c510 <__cxa_atexit@plt+0x97ff94> │ │ │ │ + bhi 98c4e0 <__cxa_atexit@plt+0x97ff64> │ │ │ │ str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #108] @ 98c54c <__cxa_atexit@plt+0x97ffd0> │ │ │ │ + ldr r7, [pc, #108] @ 98c51c <__cxa_atexit@plt+0x97ffa0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 98c548 <__cxa_atexit@plt+0x97ffcc> │ │ │ │ + ldr r7, [pc, #64] @ 98c518 <__cxa_atexit@plt+0x97ff9c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 98c540 <__cxa_atexit@plt+0x97ffc4> │ │ │ │ - ldr r5, [pc, #40] @ 98c544 <__cxa_atexit@plt+0x97ffc8> │ │ │ │ + ldr r7, [pc, #40] @ 98c510 <__cxa_atexit@plt+0x97ff94> │ │ │ │ + ldr r5, [pc, #40] @ 98c514 <__cxa_atexit@plt+0x97ff98> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq sp, #176, 24 @ 0xb000 │ │ │ │ - cmneq sp, #92, 20 @ 0x5c000 │ │ │ │ - cmpeq r6, #188, 20 @ 0xbc000 │ │ │ │ - cmneq sp, #52, 14 @ 0xd00000 │ │ │ │ - cmpeq r6, #0, 22 │ │ │ │ - cmneq sp, #116, 14 @ 0x1d00000 │ │ │ │ + cmneq sp, #224, 24 @ 0xe000 │ │ │ │ + cmneq sp, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq r6, #236, 20 @ 0xec000 │ │ │ │ + cmneq sp, #100, 14 @ 0x1900000 │ │ │ │ + cmpeq r6, #48, 22 @ 0xc000 │ │ │ │ + cmneq sp, #164, 14 @ 0x2900000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #112] @ 98c5d4 <__cxa_atexit@plt+0x980058> │ │ │ │ - ldr r3, [pc, #112] @ 98c5d8 <__cxa_atexit@plt+0x98005c> │ │ │ │ + ldr r7, [pc, #112] @ 98c5a4 <__cxa_atexit@plt+0x980028> │ │ │ │ + ldr r3, [pc, #112] @ 98c5a8 <__cxa_atexit@plt+0x98002c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #3 │ │ │ │ str sl, [r5, #-4] │ │ │ │ - ldr r7, [pc, #92] @ 98c5dc <__cxa_atexit@plt+0x980060> │ │ │ │ + ldr r7, [pc, #92] @ 98c5ac <__cxa_atexit@plt+0x980030> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98c5b4 <__cxa_atexit@plt+0x980038> │ │ │ │ + bhi 98c584 <__cxa_atexit@plt+0x980008> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #60] @ 98c5e0 <__cxa_atexit@plt+0x980064> │ │ │ │ + ldr r7, [pc, #60] @ 98c5b0 <__cxa_atexit@plt+0x980034> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #40] @ 98c5e4 <__cxa_atexit@plt+0x980068> │ │ │ │ - ldr r5, [pc, #40] @ 98c5e8 <__cxa_atexit@plt+0x98006c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #40] @ 98c5b4 <__cxa_atexit@plt+0x980038> │ │ │ │ + ldr r5, [pc, #40] @ 98c5b8 <__cxa_atexit@plt+0x98003c> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq sp, #240, 22 @ 0x3c000 │ │ │ │ - cmneq sp, #144, 18 @ 0x240000 │ │ │ │ - cmneq sp, #176, 12 @ 0xb000000 │ │ │ │ - cmpeq r6, #24, 20 @ 0x18000 │ │ │ │ - cmneq sp, #144, 12 @ 0x9000000 │ │ │ │ + cmneq sp, #32, 24 @ 0x2000 │ │ │ │ + cmneq sp, #192, 18 @ 0x300000 │ │ │ │ + cmneq sp, #224, 12 @ 0xe000000 │ │ │ │ + cmpeq r6, #72, 20 @ 0x48000 │ │ │ │ + cmneq sp, #192, 12 @ 0xc000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98c698 <__cxa_atexit@plt+0x98011c> │ │ │ │ - ldr r7, [pc, #164] @ 98c6c8 <__cxa_atexit@plt+0x98014c> │ │ │ │ + bhi 98c668 <__cxa_atexit@plt+0x9800ec> │ │ │ │ + ldr r7, [pc, #164] @ 98c698 <__cxa_atexit@plt+0x98011c> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ - beq 98c688 <__cxa_atexit@plt+0x98010c> │ │ │ │ - ldr r7, [pc, #144] @ 98c6cc <__cxa_atexit@plt+0x980150> │ │ │ │ - ldr r3, [pc, #144] @ 98c6d0 <__cxa_atexit@plt+0x980154> │ │ │ │ + beq 98c658 <__cxa_atexit@plt+0x9800dc> │ │ │ │ + ldr r7, [pc, #144] @ 98c69c <__cxa_atexit@plt+0x980120> │ │ │ │ + ldr r3, [pc, #144] @ 98c6a0 <__cxa_atexit@plt+0x980124> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - ldr r3, [pc, #132] @ 98c6d4 <__cxa_atexit@plt+0x980158> │ │ │ │ + ldr r3, [pc, #132] @ 98c6a4 <__cxa_atexit@plt+0x980128> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ - bhi 98c6a8 <__cxa_atexit@plt+0x98012c> │ │ │ │ + bhi 98c678 <__cxa_atexit@plt+0x9800fc> │ │ │ │ str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #108] @ 98c6e4 <__cxa_atexit@plt+0x980168> │ │ │ │ + ldr r7, [pc, #108] @ 98c6b4 <__cxa_atexit@plt+0x980138> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 98c6e0 <__cxa_atexit@plt+0x980164> │ │ │ │ + ldr r7, [pc, #64] @ 98c6b0 <__cxa_atexit@plt+0x980134> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 98c6d8 <__cxa_atexit@plt+0x98015c> │ │ │ │ - ldr r5, [pc, #40] @ 98c6dc <__cxa_atexit@plt+0x980160> │ │ │ │ + ldr r7, [pc, #40] @ 98c6a8 <__cxa_atexit@plt+0x98012c> │ │ │ │ + ldr r5, [pc, #40] @ 98c6ac <__cxa_atexit@plt+0x980130> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq sp, #24, 22 @ 0x6000 │ │ │ │ - cmneq sp, #196, 16 @ 0xc40000 │ │ │ │ - cmpeq r6, #36, 18 @ 0x90000 │ │ │ │ - cmneq sp, #156, 10 @ 0x27000000 │ │ │ │ - cmpeq r6, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq sp, #220, 10 @ 0x37000000 │ │ │ │ + cmneq sp, #72, 22 @ 0x12000 │ │ │ │ + cmneq sp, #244, 16 @ 0xf40000 │ │ │ │ + cmpeq r6, #84, 18 @ 0x150000 │ │ │ │ + cmneq sp, #204, 10 @ 0x33000000 │ │ │ │ + cmpeq r6, #156, 18 @ 0x270000 │ │ │ │ + cmneq sp, #12, 12 @ 0xc00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #112] @ 98c76c <__cxa_atexit@plt+0x9801f0> │ │ │ │ - ldr r3, [pc, #112] @ 98c770 <__cxa_atexit@plt+0x9801f4> │ │ │ │ + ldr r7, [pc, #112] @ 98c73c <__cxa_atexit@plt+0x9801c0> │ │ │ │ + ldr r3, [pc, #112] @ 98c740 <__cxa_atexit@plt+0x9801c4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #3 │ │ │ │ str sl, [r5, #-4] │ │ │ │ - ldr r7, [pc, #92] @ 98c774 <__cxa_atexit@plt+0x9801f8> │ │ │ │ + ldr r7, [pc, #92] @ 98c744 <__cxa_atexit@plt+0x9801c8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98c74c <__cxa_atexit@plt+0x9801d0> │ │ │ │ + bhi 98c71c <__cxa_atexit@plt+0x9801a0> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #60] @ 98c778 <__cxa_atexit@plt+0x9801fc> │ │ │ │ + ldr r7, [pc, #60] @ 98c748 <__cxa_atexit@plt+0x9801cc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #40] @ 98c77c <__cxa_atexit@plt+0x980200> │ │ │ │ - ldr r5, [pc, #40] @ 98c780 <__cxa_atexit@plt+0x980204> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #40] @ 98c74c <__cxa_atexit@plt+0x9801d0> │ │ │ │ + ldr r5, [pc, #40] @ 98c750 <__cxa_atexit@plt+0x9801d4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq sp, #88, 20 @ 0x58000 │ │ │ │ - cmneq sp, #248, 14 @ 0x3e00000 │ │ │ │ - cmneq sp, #24, 10 @ 0x6000000 │ │ │ │ - cmpeq r6, #128, 16 @ 0x800000 │ │ │ │ - cmneq sp, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq sp, #136, 20 @ 0x88000 │ │ │ │ + cmneq sp, #40, 16 @ 0x280000 │ │ │ │ + cmneq sp, #72, 10 @ 0x12000000 │ │ │ │ + cmpeq r6, #176, 16 @ 0xb00000 │ │ │ │ + cmneq sp, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 98c7cc <__cxa_atexit@plt+0x980250> │ │ │ │ + ldr r3, [pc, #56] @ 98c79c <__cxa_atexit@plt+0x980220> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98c7c4 <__cxa_atexit@plt+0x980248> │ │ │ │ - ldr r3, [pc, #40] @ 98c7d0 <__cxa_atexit@plt+0x980254> │ │ │ │ + beq 98c794 <__cxa_atexit@plt+0x980218> │ │ │ │ + ldr r3, [pc, #40] @ 98c7a0 <__cxa_atexit@plt+0x980224> │ │ │ │ mov r8, r7 │ │ │ │ mov sl, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 98c7d4 <__cxa_atexit@plt+0x980258> │ │ │ │ + ldr r3, [pc, #24] @ 98c7a4 <__cxa_atexit@plt+0x980228> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b d04544 <__cxa_atexit@plt+0xcf7fc8> │ │ │ │ + b d04514 <__cxa_atexit@plt+0xcf7f98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq sp, #160, 18 @ 0x280000 │ │ │ │ + cmneq sp, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 98c804 <__cxa_atexit@plt+0x980288> │ │ │ │ + ldr r3, [pc, #28] @ 98c7d4 <__cxa_atexit@plt+0x980258> │ │ │ │ mov r8, r7 │ │ │ │ mov sl, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 98c808 <__cxa_atexit@plt+0x98028c> │ │ │ │ + ldr r3, [pc, #12] @ 98c7d8 <__cxa_atexit@plt+0x98025c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b d04544 <__cxa_atexit@plt+0xcf7fc8> │ │ │ │ + b d04514 <__cxa_atexit@plt+0xcf7f98> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq sp, #96, 18 @ 0x180000 │ │ │ │ + cmneq sp, #144, 18 @ 0x240000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 98c87c <__cxa_atexit@plt+0x980300> │ │ │ │ + ldr r3, [pc, #96] @ 98c84c <__cxa_atexit@plt+0x9802d0> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 98c85c <__cxa_atexit@plt+0x9802e0> │ │ │ │ + beq 98c82c <__cxa_atexit@plt+0x9802b0> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 98c868 <__cxa_atexit@plt+0x9802ec> │ │ │ │ - ldr r2, [pc, #56] @ 98c880 <__cxa_atexit@plt+0x980304> │ │ │ │ + bcc 98c838 <__cxa_atexit@plt+0x9802bc> │ │ │ │ + ldr r2, [pc, #56] @ 98c850 <__cxa_atexit@plt+0x9802d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq sp, #212, 2 @ 0x35 │ │ │ │ + cmneq sp, #4, 4 @ 0x40000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98c8c0 <__cxa_atexit@plt+0x980344> │ │ │ │ + bcc 98c890 <__cxa_atexit@plt+0x980314> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 98c8cc <__cxa_atexit@plt+0x980350> │ │ │ │ + ldr r1, [pc, #28] @ 98c89c <__cxa_atexit@plt+0x980320> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq sp, #108, 2 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq sp, #156, 2 @ 0x27 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98c954 <__cxa_atexit@plt+0x9803d8> │ │ │ │ - ldr r1, [pc, #116] @ 98c968 <__cxa_atexit@plt+0x9803ec> │ │ │ │ + bhi 98c924 <__cxa_atexit@plt+0x9803a8> │ │ │ │ + ldr r1, [pc, #116] @ 98c938 <__cxa_atexit@plt+0x9803bc> │ │ │ │ ldr r7, [r3] │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ stmdb r3, {r9, sl} │ │ │ │ str r8, [r3] │ │ │ │ - beq 98c93c <__cxa_atexit@plt+0x9803c0> │ │ │ │ - ldr r2, [pc, #84] @ 98c96c <__cxa_atexit@plt+0x9803f0> │ │ │ │ + beq 98c90c <__cxa_atexit@plt+0x980390> │ │ │ │ + ldr r2, [pc, #84] @ 98c93c <__cxa_atexit@plt+0x9803c0> │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r8, #3 │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ - beq 98c948 <__cxa_atexit@plt+0x9803cc> │ │ │ │ + beq 98c918 <__cxa_atexit@plt+0x98039c> │ │ │ │ mov r7, r8 │ │ │ │ - b 98c9bc <__cxa_atexit@plt+0x980440> │ │ │ │ + b 98c98c <__cxa_atexit@plt+0x980410> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98c970 <__cxa_atexit@plt+0x9803f4> │ │ │ │ + ldr r7, [pc, #20] @ 98c940 <__cxa_atexit@plt+0x9803c4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - cmpeq r6, #176, 12 @ 0xb000000 │ │ │ │ + cmpeq r6, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #3] │ │ │ │ ldr r2, [r7, #7] │ │ │ │ - ldr r1, [pc, #36] @ 98c9b0 <__cxa_atexit@plt+0x980434> │ │ │ │ + ldr r1, [pc, #36] @ 98c980 <__cxa_atexit@plt+0x980404> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ str r3, [r5, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 98c9a8 <__cxa_atexit@plt+0x98042c> │ │ │ │ - b 98c9bc <__cxa_atexit@plt+0x980440> │ │ │ │ + beq 98c978 <__cxa_atexit@plt+0x9803fc> │ │ │ │ + b 98c98c <__cxa_atexit@plt+0x980410> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 98c9fc <__cxa_atexit@plt+0x980480> │ │ │ │ + beq 98c9cc <__cxa_atexit@plt+0x980450> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 98ca28 <__cxa_atexit@plt+0x9804ac> │ │ │ │ - ldr r3, [pc, #228] @ 98cabc <__cxa_atexit@plt+0x980540> │ │ │ │ + bne 98c9f8 <__cxa_atexit@plt+0x98047c> │ │ │ │ + ldr r3, [pc, #228] @ 98ca8c <__cxa_atexit@plt+0x980510> │ │ │ │ ldr r8, [r7, #5] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98ca88 <__cxa_atexit@plt+0x98050c> │ │ │ │ + beq 98ca58 <__cxa_atexit@plt+0x9804dc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r7, [pc, #200] @ 98cac0 <__cxa_atexit@plt+0x980544> │ │ │ │ + ldr r7, [pc, #200] @ 98ca90 <__cxa_atexit@plt+0x980514> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 98ca50 <__cxa_atexit@plt+0x9804d4> │ │ │ │ - ldr r3, [pc, #176] @ 98cab4 <__cxa_atexit@plt+0x980538> │ │ │ │ + b 98ca20 <__cxa_atexit@plt+0x9804a4> │ │ │ │ + ldr r3, [pc, #176] @ 98ca84 <__cxa_atexit@plt+0x980508> │ │ │ │ ldr r8, [r7, #6] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98ca88 <__cxa_atexit@plt+0x98050c> │ │ │ │ + beq 98ca58 <__cxa_atexit@plt+0x9804dc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r7, [pc, #148] @ 98cab8 <__cxa_atexit@plt+0x98053c> │ │ │ │ + ldr r7, [pc, #148] @ 98ca88 <__cxa_atexit@plt+0x98050c> │ │ │ │ add r7, pc, r7 │ │ │ │ - b 98ca50 <__cxa_atexit@plt+0x9804d4> │ │ │ │ - ldr r3, [pc, #120] @ 98caa8 <__cxa_atexit@plt+0x98052c> │ │ │ │ + b 98ca20 <__cxa_atexit@plt+0x9804a4> │ │ │ │ + ldr r3, [pc, #120] @ 98ca78 <__cxa_atexit@plt+0x9804fc> │ │ │ │ ldr r8, [r7, #7] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r8, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98ca88 <__cxa_atexit@plt+0x98050c> │ │ │ │ + beq 98ca58 <__cxa_atexit@plt+0x9804dc> │ │ │ │ mov r3, r5 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r7, [pc, #92] @ 98caac <__cxa_atexit@plt+0x980530> │ │ │ │ + ldr r7, [pc, #92] @ 98ca7c <__cxa_atexit@plt+0x980500> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr sl, [r3, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ str r7, [r3, #8] │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r1, [r3] │ │ │ │ str r2, [r3, #4] │ │ │ │ - bhi 98ca94 <__cxa_atexit@plt+0x980518> │ │ │ │ + bhi 98ca64 <__cxa_atexit@plt+0x9804e8> │ │ │ │ str r9, [r5] │ │ │ │ str sl, [r5, #4] │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98cab0 <__cxa_atexit@plt+0x980534> │ │ │ │ + ldr r7, [pc, #20] @ 98ca80 <__cxa_atexit@plt+0x980504> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #4 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ - cmpeq r6, #52, 10 @ 0xd000000 │ │ │ │ + cmpeq r6, #100, 10 @ 0x19000000 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r7, [pc, #64] @ 98cb20 <__cxa_atexit@plt+0x9805a4> │ │ │ │ + ldr r7, [pc, #64] @ 98caf0 <__cxa_atexit@plt+0x980574> │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ stm r3, {r1, r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98cb0c <__cxa_atexit@plt+0x980590> │ │ │ │ + bhi 98cadc <__cxa_atexit@plt+0x980560> │ │ │ │ stm r5, {r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 98cb24 <__cxa_atexit@plt+0x9805a8> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 98caf4 <__cxa_atexit@plt+0x980578> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r6, #188, 8 @ 0xbc000000 │ │ │ │ + cmpeq r6, #236, 8 @ 0xec000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98cb5c <__cxa_atexit@plt+0x9805e0> │ │ │ │ - ldr r2, [pc, #40] @ 98cb74 <__cxa_atexit@plt+0x9805f8> │ │ │ │ + bcc 98cb2c <__cxa_atexit@plt+0x9805b0> │ │ │ │ + ldr r2, [pc, #40] @ 98cb44 <__cxa_atexit@plt+0x9805c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98cb78 <__cxa_atexit@plt+0x9805fc> │ │ │ │ + ldr r3, [pc, #20] @ 98cb48 <__cxa_atexit@plt+0x9805cc> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #212, 6 @ 0x50000003 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #4, 8 @ 0x4000000 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r7, [pc, #64] @ 98cbd8 <__cxa_atexit@plt+0x98065c> │ │ │ │ + ldr r7, [pc, #64] @ 98cba8 <__cxa_atexit@plt+0x98062c> │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ stm r3, {r1, r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98cbc4 <__cxa_atexit@plt+0x980648> │ │ │ │ + bhi 98cb94 <__cxa_atexit@plt+0x980618> │ │ │ │ stm r5, {r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 98cbdc <__cxa_atexit@plt+0x980660> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 98cbac <__cxa_atexit@plt+0x980630> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r6, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq r6, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98cc14 <__cxa_atexit@plt+0x980698> │ │ │ │ - ldr r2, [pc, #40] @ 98cc2c <__cxa_atexit@plt+0x9806b0> │ │ │ │ + bcc 98cbe4 <__cxa_atexit@plt+0x980668> │ │ │ │ + ldr r2, [pc, #40] @ 98cbfc <__cxa_atexit@plt+0x980680> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98cc30 <__cxa_atexit@plt+0x9806b4> │ │ │ │ + ldr r3, [pc, #20] @ 98cc00 <__cxa_atexit@plt+0x980684> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #28, 6 @ 0x70000000 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #76, 6 @ 0x30000001 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r7 │ │ │ │ ldr r9, [r3, #8]! │ │ │ │ - ldr r7, [pc, #64] @ 98cc90 <__cxa_atexit@plt+0x980714> │ │ │ │ + ldr r7, [pc, #64] @ 98cc60 <__cxa_atexit@plt+0x9806e4> │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr sl, [r3, #4] │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r3, #-4] │ │ │ │ stm r3, {r1, r2, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98cc7c <__cxa_atexit@plt+0x980700> │ │ │ │ + bhi 98cc4c <__cxa_atexit@plt+0x9806d0> │ │ │ │ stm r5, {r9, sl} │ │ │ │ str r8, [r5, #-4]! │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 98cc94 <__cxa_atexit@plt+0x980718> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 98cc64 <__cxa_atexit@plt+0x9806e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r6, #76, 6 @ 0x30000001 │ │ │ │ + cmpeq r6, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98cccc <__cxa_atexit@plt+0x980750> │ │ │ │ - ldr r2, [pc, #40] @ 98cce4 <__cxa_atexit@plt+0x980768> │ │ │ │ + bcc 98cc9c <__cxa_atexit@plt+0x980720> │ │ │ │ + ldr r2, [pc, #40] @ 98ccb4 <__cxa_atexit@plt+0x980738> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98cce8 <__cxa_atexit@plt+0x98076c> │ │ │ │ + ldr r3, [pc, #20] @ 98ccb8 <__cxa_atexit@plt+0x98073c> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #100, 4 @ 0x40000006 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #148, 4 @ 0x40000009 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98cd68 <__cxa_atexit@plt+0x9807ec> │ │ │ │ - ldr r3, [pc, #108] @ 98cd78 <__cxa_atexit@plt+0x9807fc> │ │ │ │ + bhi 98cd38 <__cxa_atexit@plt+0x9807bc> │ │ │ │ + ldr r3, [pc, #108] @ 98cd48 <__cxa_atexit@plt+0x9807cc> │ │ │ │ tst r8, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-8]! │ │ │ │ str r8, [r5, #4] │ │ │ │ - beq 98cd5c <__cxa_atexit@plt+0x9807e0> │ │ │ │ - ldr r3, [pc, #88] @ 98cd7c <__cxa_atexit@plt+0x980800> │ │ │ │ - ldr r2, [pc, #88] @ 98cd80 <__cxa_atexit@plt+0x980804> │ │ │ │ + beq 98cd2c <__cxa_atexit@plt+0x9807b0> │ │ │ │ + ldr r3, [pc, #88] @ 98cd4c <__cxa_atexit@plt+0x9807d0> │ │ │ │ + ldr r2, [pc, #88] @ 98cd50 <__cxa_atexit@plt+0x9807d4> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r3, [r5] │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r7] │ │ │ │ - ldr r5, [pc, #68] @ 98cd84 <__cxa_atexit@plt+0x980808> │ │ │ │ + ldr r5, [pc, #68] @ 98cd54 <__cxa_atexit@plt+0x9807d8> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #60] @ 98cd88 <__cxa_atexit@plt+0x98080c> │ │ │ │ + ldr r5, [pc, #60] @ 98cd58 <__cxa_atexit@plt+0x9807dc> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #3 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r8 │ │ │ │ - b d13898 <__cxa_atexit@plt+0xd0731c> │ │ │ │ + b d13868 <__cxa_atexit@plt+0xd072ec> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #28] @ 98cd8c <__cxa_atexit@plt+0x980810> │ │ │ │ + ldr r7, [pc, #28] @ 98cd5c <__cxa_atexit@plt+0x9807e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ - cmneq sp, #44, 30 @ 0xb0 │ │ │ │ - cmneq sp, #20, 30 @ 0x50 │ │ │ │ - cmneq sp, #16, 8 @ 0x10000000 │ │ │ │ - cmpeq r6, #164, 4 @ 0x4000000a │ │ │ │ + cmneq sp, #92, 30 @ 0x170 │ │ │ │ + cmneq sp, #68, 30 @ 0x110 │ │ │ │ + cmneq sp, #64, 8 @ 0x40000000 │ │ │ │ + cmpeq r6, #212, 4 @ 0x4000000d │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 98cdd4 <__cxa_atexit@plt+0x980858> │ │ │ │ + ldr r3, [pc, #52] @ 98cda4 <__cxa_atexit@plt+0x980828> │ │ │ │ mov r8, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #40] @ 98cdd8 <__cxa_atexit@plt+0x98085c> │ │ │ │ + ldr r3, [pc, #40] @ 98cda8 <__cxa_atexit@plt+0x98082c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #28] @ 98cddc <__cxa_atexit@plt+0x980860> │ │ │ │ + ldr r3, [pc, #28] @ 98cdac <__cxa_atexit@plt+0x980830> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #1 │ │ │ │ - ldr r3, [pc, #20] @ 98cde0 <__cxa_atexit@plt+0x980864> │ │ │ │ + ldr r3, [pc, #20] @ 98cdb0 <__cxa_atexit@plt+0x980834> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - b d13898 <__cxa_atexit@plt+0xd0731c> │ │ │ │ + b d13868 <__cxa_atexit@plt+0xd072ec> │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmneq sp, #168, 28 @ 0xa80 │ │ │ │ - cmneq sp, #148, 28 @ 0x940 │ │ │ │ - cmneq sp, #144, 6 @ 0x40000002 │ │ │ │ + cmneq sp, #216, 28 @ 0xd80 │ │ │ │ + cmneq sp, #196, 28 @ 0xc40 │ │ │ │ + cmneq sp, #192, 6 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 98ce28 <__cxa_atexit@plt+0x9808ac> │ │ │ │ - ldr r8, [pc, #52] @ 98ce2c <__cxa_atexit@plt+0x9808b0> │ │ │ │ + ldr r3, [pc, #52] @ 98cdf8 <__cxa_atexit@plt+0x98087c> │ │ │ │ + ldr r8, [pc, #52] @ 98cdfc <__cxa_atexit@plt+0x980880> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 98ce30 <__cxa_atexit@plt+0x9808b4> │ │ │ │ + ldr r3, [pc, #36] @ 98ce00 <__cxa_atexit@plt+0x980884> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 98ce34 <__cxa_atexit@plt+0x9808b8> │ │ │ │ + ldr r3, [pc, #20] @ 98ce04 <__cxa_atexit@plt+0x980888> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b d13da4 <__cxa_atexit@plt+0xd07828> │ │ │ │ + b d13d74 <__cxa_atexit@plt+0xd077f8> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r6, #8, 4 @ 0x80000000 │ │ │ │ - cmneq sp, #76, 6 @ 0x30000001 │ │ │ │ - cmneq sp, #52, 28 @ 0x340 │ │ │ │ + cmpeq r6, #56, 4 @ 0x80000003 │ │ │ │ + cmneq sp, #124, 6 @ 0xf0000001 │ │ │ │ + cmneq sp, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r5, r5, #4 │ │ │ │ bic r7, r7, #3 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #12 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98cea4 <__cxa_atexit@plt+0x980928> │ │ │ │ - ldr r2, [pc, #64] @ 98ceb4 <__cxa_atexit@plt+0x980938> │ │ │ │ - ldr r1, [pc, #64] @ 98ceb8 <__cxa_atexit@plt+0x98093c> │ │ │ │ + bhi 98ce74 <__cxa_atexit@plt+0x9808f8> │ │ │ │ + ldr r2, [pc, #64] @ 98ce84 <__cxa_atexit@plt+0x980908> │ │ │ │ + ldr r1, [pc, #64] @ 98ce88 <__cxa_atexit@plt+0x98090c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ add r1, r1, #1 │ │ │ │ stmdb r5, {r1, r2, r8} │ │ │ │ - ldr r5, [pc, #48] @ 98cebc <__cxa_atexit@plt+0x980940> │ │ │ │ + ldr r5, [pc, #48] @ 98ce8c <__cxa_atexit@plt+0x980910> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add r9, r5, #1 │ │ │ │ - ldr r5, [pc, #40] @ 98cec0 <__cxa_atexit@plt+0x980944> │ │ │ │ + ldr r5, [pc, #40] @ 98ce90 <__cxa_atexit@plt+0x980914> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ add sl, r5, #3 │ │ │ │ mov r5, r3 │ │ │ │ - b d13898 <__cxa_atexit@plt+0xd0731c> │ │ │ │ - ldr r7, [pc, #24] @ 98cec4 <__cxa_atexit@plt+0x980948> │ │ │ │ + b d13868 <__cxa_atexit@plt+0xd072ec> │ │ │ │ + ldr r7, [pc, #24] @ 98ce94 <__cxa_atexit@plt+0x980918> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ - cmneq sp, #220, 26 @ 0x3700 │ │ │ │ - cmneq sp, #200, 26 @ 0x3200 │ │ │ │ - cmneq sp, #196, 4 @ 0x4000000c │ │ │ │ - cmpeq r6, #108, 2 │ │ │ │ + cmneq sp, #12, 28 @ 0xc0 │ │ │ │ + cmneq sp, #248, 26 @ 0x3e00 │ │ │ │ + cmneq sp, #244, 4 @ 0x4000000f │ │ │ │ + cmpeq r6, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 98cf0c <__cxa_atexit@plt+0x980990> │ │ │ │ - ldr r8, [pc, #52] @ 98cf10 <__cxa_atexit@plt+0x980994> │ │ │ │ + ldr r3, [pc, #52] @ 98cedc <__cxa_atexit@plt+0x980960> │ │ │ │ + ldr r8, [pc, #52] @ 98cee0 <__cxa_atexit@plt+0x980964> │ │ │ │ str r7, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ str r3, [r5, #4] │ │ │ │ - ldr r3, [pc, #36] @ 98cf14 <__cxa_atexit@plt+0x980998> │ │ │ │ + ldr r3, [pc, #36] @ 98cee4 <__cxa_atexit@plt+0x980968> │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r3, r3, #3 │ │ │ │ str r3, [r5, #-4]! │ │ │ │ - ldr r3, [pc, #20] @ 98cf18 <__cxa_atexit@plt+0x98099c> │ │ │ │ + ldr r3, [pc, #20] @ 98cee8 <__cxa_atexit@plt+0x98096c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #1 │ │ │ │ - b d13da4 <__cxa_atexit@plt+0xd07828> │ │ │ │ + b d13d74 <__cxa_atexit@plt+0xd077f8> │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ - cmpeq r6, #36, 2 │ │ │ │ - cmneq sp, #104, 4 @ 0x80000006 │ │ │ │ - cmneq sp, #80, 26 @ 0x1400 │ │ │ │ + cmpeq r6, #84, 2 │ │ │ │ + cmneq sp, #152, 4 @ 0x80000009 │ │ │ │ + cmneq sp, #128, 26 @ 0x2000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #52] @ 98cf60 <__cxa_atexit@plt+0x9809e4> │ │ │ │ + ldr r3, [pc, #52] @ 98cf30 <__cxa_atexit@plt+0x9809b4> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98cf58 <__cxa_atexit@plt+0x9809dc> │ │ │ │ - ldr r3, [pc, #32] @ 98cf64 <__cxa_atexit@plt+0x9809e8> │ │ │ │ + beq 98cf28 <__cxa_atexit@plt+0x9809ac> │ │ │ │ + ldr r3, [pc, #32] @ 98cf34 <__cxa_atexit@plt+0x9809b8> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b d04544 <__cxa_atexit@plt+0xcf7fc8> │ │ │ │ + b d04514 <__cxa_atexit@plt+0xcf7f98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq sp, #12, 4 @ 0xc0000000 │ │ │ │ + cmneq sp, #60, 4 @ 0xc0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #20] @ 98cf8c <__cxa_atexit@plt+0x980a10> │ │ │ │ + ldr r3, [pc, #20] @ 98cf5c <__cxa_atexit@plt+0x9809e0> │ │ │ │ add r5, r5, #4 │ │ │ │ mov r8, r7 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b d04544 <__cxa_atexit@plt+0xcf7fc8> │ │ │ │ - cmneq sp, #216, 2 @ 0x36 │ │ │ │ + b d04514 <__cxa_atexit@plt+0xcf7f98> │ │ │ │ + cmneq sp, #8, 4 @ 0x80000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98cfc8 <__cxa_atexit@plt+0x980a4c> │ │ │ │ - ldr r2, [pc, #36] @ 98cfd0 <__cxa_atexit@plt+0x980a54> │ │ │ │ + bhi 98cf98 <__cxa_atexit@plt+0x980a1c> │ │ │ │ + ldr r2, [pc, #36] @ 98cfa0 <__cxa_atexit@plt+0x980a24> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r5, [pc, #28] @ 98cfd4 <__cxa_atexit@plt+0x980a58> │ │ │ │ + ldr r5, [pc, #28] @ 98cfa4 <__cxa_atexit@plt+0x980a28> │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r9, [r7, #8] │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ b 6e1da8 <__cxa_atexit@plt+0x6d582c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #92, 30 @ 0x170 │ │ │ │ - cmneq sp, #92, 30 @ 0x170 │ │ │ │ + cmneq sp, #140, 30 @ 0x230 │ │ │ │ + cmneq sp, #140, 30 @ 0x230 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ mov r3, r6 │ │ │ │ mov r6, r5 │ │ │ │ sub r5, r5, #4 │ │ │ │ mov r2, r8 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98d06c <__cxa_atexit@plt+0x980af0> │ │ │ │ + bhi 98d03c <__cxa_atexit@plt+0x980ac0> │ │ │ │ and r6, r2, #3 │ │ │ │ cmp r6, #1 │ │ │ │ - bne 98d048 <__cxa_atexit@plt+0x980acc> │ │ │ │ + bne 98d018 <__cxa_atexit@plt+0x980a9c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ str r2, [r5] │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 98d088 <__cxa_atexit@plt+0x980b0c> │ │ │ │ - ldr r1, [pc, #144] @ 98d0b4 <__cxa_atexit@plt+0x980b38> │ │ │ │ - ldr r0, [pc, #144] @ 98d0b8 <__cxa_atexit@plt+0x980b3c> │ │ │ │ + bcc 98d058 <__cxa_atexit@plt+0x980adc> │ │ │ │ + ldr r1, [pc, #144] @ 98d084 <__cxa_atexit@plt+0x980b08> │ │ │ │ + ldr r0, [pc, #144] @ 98d088 <__cxa_atexit@plt+0x980b0c> │ │ │ │ ldr r9, [r2, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #4]! │ │ │ │ mov r8, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r2, [r3, #8] │ │ │ │ b 6e1da8 <__cxa_atexit@plt+0x6d582c> │ │ │ │ - ldr r6, [pc, #92] @ 98d0ac <__cxa_atexit@plt+0x980b30> │ │ │ │ + ldr r6, [pc, #92] @ 98d07c <__cxa_atexit@plt+0x980b00> │ │ │ │ mov r9, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #80] @ 98d0b0 <__cxa_atexit@plt+0x980b34> │ │ │ │ + ldr r6, [pc, #80] @ 98d080 <__cxa_atexit@plt+0x980b04> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ b 6e1da8 <__cxa_atexit@plt+0x6d582c> │ │ │ │ - ldr r7, [pc, #52] @ 98d0a8 <__cxa_atexit@plt+0x980b2c> │ │ │ │ + ldr r7, [pc, #52] @ 98d078 <__cxa_atexit@plt+0x980afc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #20] @ 98d0a4 <__cxa_atexit@plt+0x980b28> │ │ │ │ + ldr r7, [pc, #20] @ 98d074 <__cxa_atexit@plt+0x980af8> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r2 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmpeq r6, #164, 30 @ 0x290 │ │ │ │ + cmpeq r6, #212, 30 @ 0x350 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ - cmneq sp, #180, 28 @ 0xb40 │ │ │ │ + cmneq sp, #228, 28 @ 0xe40 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ @ instruction: 0xffffff64 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r8, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 98d100 <__cxa_atexit@plt+0x980b84> │ │ │ │ - ldr r3, [pc, #56] @ 98d118 <__cxa_atexit@plt+0x980b9c> │ │ │ │ - ldr r2, [pc, #56] @ 98d11c <__cxa_atexit@plt+0x980ba0> │ │ │ │ + bcc 98d0d0 <__cxa_atexit@plt+0x980b54> │ │ │ │ + ldr r3, [pc, #56] @ 98d0e8 <__cxa_atexit@plt+0x980b6c> │ │ │ │ + ldr r2, [pc, #56] @ 98d0ec <__cxa_atexit@plt+0x980b70> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ ldr r1, [r7, #7] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r8, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r1, [r8, #8] │ │ │ │ b 6e1da8 <__cxa_atexit@plt+0x6d582c> │ │ │ │ - ldr r3, [pc, #24] @ 98d120 <__cxa_atexit@plt+0x980ba4> │ │ │ │ + ldr r3, [pc, #24] @ 98d0f0 <__cxa_atexit@plt+0x980b74> │ │ │ │ mov r2, #12 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xffffffb0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 98d14c <__cxa_atexit@plt+0x980bd0> │ │ │ │ + ldr r3, [pc, #24] @ 98d11c <__cxa_atexit@plt+0x980ba0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 98d150 <__cxa_atexit@plt+0x980bd4> │ │ │ │ + ldr r3, [pc, #12] @ 98d120 <__cxa_atexit@plt+0x980ba4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b d1dc10 <__cxa_atexit@plt+0xd11694> │ │ │ │ + b d1dbe0 <__cxa_atexit@plt+0xd11664> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq sp, #24, 22 @ 0x6000 │ │ │ │ + cmneq sp, #72, 22 @ 0x12000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 98d17c <__cxa_atexit@plt+0x980c00> │ │ │ │ + ldr r3, [pc, #24] @ 98d14c <__cxa_atexit@plt+0x980bd0> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 98d180 <__cxa_atexit@plt+0x980c04> │ │ │ │ + ldr r3, [pc, #12] @ 98d150 <__cxa_atexit@plt+0x980bd4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq sp, #236, 20 @ 0xec000 │ │ │ │ + cmneq sp, #28, 22 @ 0x7000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98d1d8 <__cxa_atexit@plt+0x980c5c> │ │ │ │ - ldr r7, [pc, #68] @ 98d1ec <__cxa_atexit@plt+0x980c70> │ │ │ │ - ldr r2, [pc, #68] @ 98d1f0 <__cxa_atexit@plt+0x980c74> │ │ │ │ + bhi 98d1a8 <__cxa_atexit@plt+0x980c2c> │ │ │ │ + ldr r7, [pc, #68] @ 98d1bc <__cxa_atexit@plt+0x980c40> │ │ │ │ + ldr r2, [pc, #68] @ 98d1c0 <__cxa_atexit@plt+0x980c44> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmda r3, {r2, r7, r8} │ │ │ │ - ldr r7, [pc, #52] @ 98d1f4 <__cxa_atexit@plt+0x980c78> │ │ │ │ + ldr r7, [pc, #52] @ 98d1c4 <__cxa_atexit@plt+0x980c48> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #44] @ 98d1f8 <__cxa_atexit@plt+0x980c7c> │ │ │ │ + ldr r7, [pc, #44] @ 98d1c8 <__cxa_atexit@plt+0x980c4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r8 │ │ │ │ - b d13898 <__cxa_atexit@plt+0xd0731c> │ │ │ │ - ldr r7, [pc, #28] @ 98d1fc <__cxa_atexit@plt+0x980c80> │ │ │ │ + b d13868 <__cxa_atexit@plt+0xd072ec> │ │ │ │ + ldr r7, [pc, #28] @ 98d1cc <__cxa_atexit@plt+0x980c50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r3, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffd20 │ │ │ │ - cmneq sp, #168, 20 @ 0xa8000 │ │ │ │ - cmneq sp, #148, 20 @ 0x94000 │ │ │ │ - cmneq sp, #144, 30 @ 0x240 │ │ │ │ - cmpeq r6, #52, 28 @ 0x340 │ │ │ │ + cmneq sp, #216, 20 @ 0xd8000 │ │ │ │ + cmneq sp, #196, 20 @ 0xc4000 │ │ │ │ + cmneq sp, #192, 30 @ 0x300 │ │ │ │ + cmpeq r6, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 98d228 <__cxa_atexit@plt+0x980cac> │ │ │ │ + ldr r3, [pc, #24] @ 98d1f8 <__cxa_atexit@plt+0x980c7c> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 98d22c <__cxa_atexit@plt+0x980cb0> │ │ │ │ + ldr r3, [pc, #12] @ 98d1fc <__cxa_atexit@plt+0x980c80> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #2 │ │ │ │ - b d1dc10 <__cxa_atexit@plt+0xd11694> │ │ │ │ + b d1dbe0 <__cxa_atexit@plt+0xd11664> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq sp, #60, 20 @ 0x3c000 │ │ │ │ + cmneq sp, #108, 20 @ 0x6c000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #24] @ 98d258 <__cxa_atexit@plt+0x980cdc> │ │ │ │ + ldr r3, [pc, #24] @ 98d228 <__cxa_atexit@plt+0x980cac> │ │ │ │ mov r9, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 98d25c <__cxa_atexit@plt+0x980ce0> │ │ │ │ + ldr r3, [pc, #12] @ 98d22c <__cxa_atexit@plt+0x980cb0> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r8, r3, #1 │ │ │ │ - b d1dbd8 <__cxa_atexit@plt+0xd1165c> │ │ │ │ + b d1dba8 <__cxa_atexit@plt+0xd1162c> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq sp, #16, 20 @ 0x10000 │ │ │ │ + cmneq sp, #64, 20 @ 0x40000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98d2b4 <__cxa_atexit@plt+0x980d38> │ │ │ │ - ldr r7, [pc, #68] @ 98d2c8 <__cxa_atexit@plt+0x980d4c> │ │ │ │ - ldr r2, [pc, #68] @ 98d2cc <__cxa_atexit@plt+0x980d50> │ │ │ │ + bhi 98d284 <__cxa_atexit@plt+0x980d08> │ │ │ │ + ldr r7, [pc, #68] @ 98d298 <__cxa_atexit@plt+0x980d1c> │ │ │ │ + ldr r2, [pc, #68] @ 98d29c <__cxa_atexit@plt+0x980d20> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ add r2, r2, #1 │ │ │ │ stmda r3, {r2, r7, r8} │ │ │ │ - ldr r7, [pc, #52] @ 98d2d0 <__cxa_atexit@plt+0x980d54> │ │ │ │ + ldr r7, [pc, #52] @ 98d2a0 <__cxa_atexit@plt+0x980d24> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r9, r7, #1 │ │ │ │ - ldr r7, [pc, #44] @ 98d2d4 <__cxa_atexit@plt+0x980d58> │ │ │ │ + ldr r7, [pc, #44] @ 98d2a4 <__cxa_atexit@plt+0x980d28> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add sl, r7, #3 │ │ │ │ mov r7, r8 │ │ │ │ - b d13898 <__cxa_atexit@plt+0xd0731c> │ │ │ │ - ldr r7, [pc, #28] @ 98d2d8 <__cxa_atexit@plt+0x980d5c> │ │ │ │ + b d13868 <__cxa_atexit@plt+0xd072ec> │ │ │ │ + ldr r7, [pc, #28] @ 98d2a8 <__cxa_atexit@plt+0x980d2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r3, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - cmneq sp, #204, 18 @ 0x330000 │ │ │ │ - cmneq sp, #184, 18 @ 0x2e0000 │ │ │ │ - cmneq sp, #180, 28 @ 0xb40 │ │ │ │ - cmpeq r6, #88, 26 @ 0x1600 │ │ │ │ + cmneq sp, #252, 18 @ 0x3f0000 │ │ │ │ + cmneq sp, #232, 18 @ 0x3a0000 │ │ │ │ + cmneq sp, #228, 28 @ 0xe40 │ │ │ │ + cmpeq r6, #136, 26 @ 0x2200 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #8 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98d31c <__cxa_atexit@plt+0x980da0> │ │ │ │ - ldr r7, [pc, #48] @ 98d32c <__cxa_atexit@plt+0x980db0> │ │ │ │ + bhi 98d2ec <__cxa_atexit@plt+0x980d70> │ │ │ │ + ldr r7, [pc, #48] @ 98d2fc <__cxa_atexit@plt+0x980d80> │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-4]! │ │ │ │ - beq 98d310 <__cxa_atexit@plt+0x980d94> │ │ │ │ + beq 98d2e0 <__cxa_atexit@plt+0x980d64> │ │ │ │ mov r7, r8 │ │ │ │ - b 98d33c <__cxa_atexit@plt+0x980dc0> │ │ │ │ + b 98d30c <__cxa_atexit@plt+0x980d90> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 98d330 <__cxa_atexit@plt+0x980db4> │ │ │ │ + ldr r7, [pc, #12] @ 98d300 <__cxa_atexit@plt+0x980d84> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmpeq r6, #252, 24 @ 0xfc00 │ │ │ │ + cmpeq r6, #44, 26 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #192] @ 98d404 <__cxa_atexit@plt+0x980e88> │ │ │ │ + ldr r2, [pc, #192] @ 98d3d4 <__cxa_atexit@plt+0x980e58> │ │ │ │ ldr r9, [r7, #3] │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r5 │ │ │ │ str r2, [r5], #-4 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98d3cc <__cxa_atexit@plt+0x980e50> │ │ │ │ + bhi 98d39c <__cxa_atexit@plt+0x980e20> │ │ │ │ and r6, r9, #3 │ │ │ │ cmp r6, #1 │ │ │ │ - bne 98d3ac <__cxa_atexit@plt+0x980e30> │ │ │ │ + bne 98d37c <__cxa_atexit@plt+0x980e00> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ str r9, [r5] │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98d3e8 <__cxa_atexit@plt+0x980e6c> │ │ │ │ - ldr r1, [pc, #148] @ 98d418 <__cxa_atexit@plt+0x980e9c> │ │ │ │ - ldr lr, [pc, #148] @ 98d41c <__cxa_atexit@plt+0x980ea0> │ │ │ │ + bcc 98d3b8 <__cxa_atexit@plt+0x980e3c> │ │ │ │ + ldr r1, [pc, #148] @ 98d3e8 <__cxa_atexit@plt+0x980e6c> │ │ │ │ + ldr lr, [pc, #148] @ 98d3ec <__cxa_atexit@plt+0x980e70> │ │ │ │ ldr r2, [r9, #3] │ │ │ │ ldr r0, [r9, #7] │ │ │ │ add lr, pc, lr │ │ │ │ str lr, [r3, #4]! │ │ │ │ mov r8, r3 │ │ │ │ mov r9, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5] │ │ │ │ str r0, [r3, #8] │ │ │ │ b 6e1da8 <__cxa_atexit@plt+0x6d582c> │ │ │ │ - ldr r6, [pc, #92] @ 98d410 <__cxa_atexit@plt+0x980e94> │ │ │ │ + ldr r6, [pc, #92] @ 98d3e0 <__cxa_atexit@plt+0x980e64> │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ - ldr r6, [pc, #84] @ 98d414 <__cxa_atexit@plt+0x980e98> │ │ │ │ + ldr r6, [pc, #84] @ 98d3e4 <__cxa_atexit@plt+0x980e68> │ │ │ │ ldr r6, [pc, r6] │ │ │ │ add r8, r6, #1 │ │ │ │ mov r6, r3 │ │ │ │ b 6e1da8 <__cxa_atexit@plt+0x6d582c> │ │ │ │ - ldr r7, [pc, #56] @ 98d40c <__cxa_atexit@plt+0x980e90> │ │ │ │ + ldr r7, [pc, #56] @ 98d3dc <__cxa_atexit@plt+0x980e60> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r3 │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 98d408 <__cxa_atexit@plt+0x980e8c> │ │ │ │ + ldr r7, [pc, #24] @ 98d3d8 <__cxa_atexit@plt+0x980e5c> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ mov r7, r9 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffcc8 │ │ │ │ - cmpeq r6, #68, 24 @ 0x4400 │ │ │ │ + cmpeq r6, #116, 24 @ 0x7400 │ │ │ │ @ instruction: 0xfffffe50 │ │ │ │ - cmneq sp, #84, 22 @ 0x15000 │ │ │ │ + cmneq sp, #132, 22 @ 0x21000 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ @ instruction: 0xfffffc04 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 98d490 <__cxa_atexit@plt+0x980f14> │ │ │ │ + ldr r3, [pc, #96] @ 98d460 <__cxa_atexit@plt+0x980ee4> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 98d470 <__cxa_atexit@plt+0x980ef4> │ │ │ │ + beq 98d440 <__cxa_atexit@plt+0x980ec4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 98d47c <__cxa_atexit@plt+0x980f00> │ │ │ │ - ldr r2, [pc, #56] @ 98d494 <__cxa_atexit@plt+0x980f18> │ │ │ │ + bcc 98d44c <__cxa_atexit@plt+0x980ed0> │ │ │ │ + ldr r2, [pc, #56] @ 98d464 <__cxa_atexit@plt+0x980ee8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq sp, #192, 10 @ 0x30000000 │ │ │ │ + cmneq sp, #240, 10 @ 0x3c000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98d4d4 <__cxa_atexit@plt+0x980f58> │ │ │ │ + bcc 98d4a4 <__cxa_atexit@plt+0x980f28> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 98d4e0 <__cxa_atexit@plt+0x980f64> │ │ │ │ + ldr r1, [pc, #28] @ 98d4b0 <__cxa_atexit@plt+0x980f34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq sp, #88, 10 @ 0x16000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq sp, #136, 10 @ 0x22000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98d578 <__cxa_atexit@plt+0x980ffc> │ │ │ │ - ldr r7, [pc, #164] @ 98d5a8 <__cxa_atexit@plt+0x98102c> │ │ │ │ + bhi 98d548 <__cxa_atexit@plt+0x980fcc> │ │ │ │ + ldr r7, [pc, #164] @ 98d578 <__cxa_atexit@plt+0x980ffc> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ - beq 98d568 <__cxa_atexit@plt+0x980fec> │ │ │ │ - ldr r7, [pc, #144] @ 98d5ac <__cxa_atexit@plt+0x981030> │ │ │ │ - ldr r3, [pc, #144] @ 98d5b0 <__cxa_atexit@plt+0x981034> │ │ │ │ + beq 98d538 <__cxa_atexit@plt+0x980fbc> │ │ │ │ + ldr r7, [pc, #144] @ 98d57c <__cxa_atexit@plt+0x981000> │ │ │ │ + ldr r3, [pc, #144] @ 98d580 <__cxa_atexit@plt+0x981004> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - ldr r3, [pc, #132] @ 98d5b4 <__cxa_atexit@plt+0x981038> │ │ │ │ + ldr r3, [pc, #132] @ 98d584 <__cxa_atexit@plt+0x981008> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ - bhi 98d588 <__cxa_atexit@plt+0x98100c> │ │ │ │ + bhi 98d558 <__cxa_atexit@plt+0x980fdc> │ │ │ │ str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #108] @ 98d5c4 <__cxa_atexit@plt+0x981048> │ │ │ │ + ldr r7, [pc, #108] @ 98d594 <__cxa_atexit@plt+0x981018> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 98d5c0 <__cxa_atexit@plt+0x981044> │ │ │ │ + ldr r7, [pc, #64] @ 98d590 <__cxa_atexit@plt+0x981014> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 98d5b8 <__cxa_atexit@plt+0x98103c> │ │ │ │ - ldr r5, [pc, #40] @ 98d5bc <__cxa_atexit@plt+0x981040> │ │ │ │ + ldr r7, [pc, #40] @ 98d588 <__cxa_atexit@plt+0x98100c> │ │ │ │ + ldr r5, [pc, #40] @ 98d58c <__cxa_atexit@plt+0x981010> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq sp, #56, 24 @ 0x3800 │ │ │ │ - cmneq sp, #228, 18 @ 0x390000 │ │ │ │ - cmpeq r6, #72, 20 @ 0x48000 │ │ │ │ - cmneq sp, #188, 12 @ 0xbc00000 │ │ │ │ - cmpeq r6, #164, 20 @ 0xa4000 │ │ │ │ - cmneq sp, #252, 12 @ 0xfc00000 │ │ │ │ + cmneq sp, #104, 24 @ 0x6800 │ │ │ │ + cmneq sp, #20, 20 @ 0x14000 │ │ │ │ + cmpeq r6, #120, 20 @ 0x78000 │ │ │ │ + cmneq sp, #236, 12 @ 0xec00000 │ │ │ │ + cmpeq r6, #212, 20 @ 0xd4000 │ │ │ │ + cmneq sp, #44, 14 @ 0xb00000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #112] @ 98d64c <__cxa_atexit@plt+0x9810d0> │ │ │ │ - ldr r3, [pc, #112] @ 98d650 <__cxa_atexit@plt+0x9810d4> │ │ │ │ + ldr r7, [pc, #112] @ 98d61c <__cxa_atexit@plt+0x9810a0> │ │ │ │ + ldr r3, [pc, #112] @ 98d620 <__cxa_atexit@plt+0x9810a4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #3 │ │ │ │ str sl, [r5, #-4] │ │ │ │ - ldr r7, [pc, #92] @ 98d654 <__cxa_atexit@plt+0x9810d8> │ │ │ │ + ldr r7, [pc, #92] @ 98d624 <__cxa_atexit@plt+0x9810a8> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98d62c <__cxa_atexit@plt+0x9810b0> │ │ │ │ + bhi 98d5fc <__cxa_atexit@plt+0x981080> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #60] @ 98d658 <__cxa_atexit@plt+0x9810dc> │ │ │ │ + ldr r7, [pc, #60] @ 98d628 <__cxa_atexit@plt+0x9810ac> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #40] @ 98d65c <__cxa_atexit@plt+0x9810e0> │ │ │ │ - ldr r5, [pc, #40] @ 98d660 <__cxa_atexit@plt+0x9810e4> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #40] @ 98d62c <__cxa_atexit@plt+0x9810b0> │ │ │ │ + ldr r5, [pc, #40] @ 98d630 <__cxa_atexit@plt+0x9810b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq sp, #120, 22 @ 0x1e000 │ │ │ │ - cmneq sp, #24, 18 @ 0x60000 │ │ │ │ - cmneq sp, #56, 12 @ 0x3800000 │ │ │ │ - cmpeq r6, #164, 18 @ 0x290000 │ │ │ │ - cmneq sp, #24, 12 @ 0x1800000 │ │ │ │ + cmneq sp, #168, 22 @ 0x2a000 │ │ │ │ + cmneq sp, #72, 18 @ 0x120000 │ │ │ │ + cmneq sp, #104, 12 @ 0x6800000 │ │ │ │ + cmpeq r6, #212, 18 @ 0x350000 │ │ │ │ + cmneq sp, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #56] @ 98d6ac <__cxa_atexit@plt+0x981130> │ │ │ │ + ldr r3, [pc, #56] @ 98d67c <__cxa_atexit@plt+0x981100> │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98d6a4 <__cxa_atexit@plt+0x981128> │ │ │ │ - ldr r3, [pc, #40] @ 98d6b0 <__cxa_atexit@plt+0x981134> │ │ │ │ + beq 98d674 <__cxa_atexit@plt+0x9810f8> │ │ │ │ + ldr r3, [pc, #40] @ 98d680 <__cxa_atexit@plt+0x981104> │ │ │ │ mov r8, r7 │ │ │ │ mov sl, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #24] @ 98d6b4 <__cxa_atexit@plt+0x981138> │ │ │ │ + ldr r3, [pc, #24] @ 98d684 <__cxa_atexit@plt+0x981108> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b d04544 <__cxa_atexit@plt+0xcf7fc8> │ │ │ │ + b d04514 <__cxa_atexit@plt+0xcf7f98> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ - cmneq sp, #192, 20 @ 0xc0000 │ │ │ │ + cmneq sp, #240, 20 @ 0xf0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #28] @ 98d6e4 <__cxa_atexit@plt+0x981168> │ │ │ │ + ldr r3, [pc, #28] @ 98d6b4 <__cxa_atexit@plt+0x981138> │ │ │ │ mov r8, r7 │ │ │ │ mov sl, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - ldr r3, [pc, #12] @ 98d6e8 <__cxa_atexit@plt+0x98116c> │ │ │ │ + ldr r3, [pc, #12] @ 98d6b8 <__cxa_atexit@plt+0x98113c> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add r9, r3, #3 │ │ │ │ - b d04544 <__cxa_atexit@plt+0xcf7fc8> │ │ │ │ + b d04514 <__cxa_atexit@plt+0xcf7f98> │ │ │ │ andeq r0, r0, r0, lsr #32 │ │ │ │ - cmneq sp, #128, 20 @ 0x80000 │ │ │ │ + cmneq sp, #176, 20 @ 0xb0000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r3, [pc, #96] @ 98d75c <__cxa_atexit@plt+0x9811e0> │ │ │ │ + ldr r3, [pc, #96] @ 98d72c <__cxa_atexit@plt+0x9811b0> │ │ │ │ mov r2, r5 │ │ │ │ str r8, [r5] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #-4]! │ │ │ │ tst r7, #3 │ │ │ │ - beq 98d73c <__cxa_atexit@plt+0x9811c0> │ │ │ │ + beq 98d70c <__cxa_atexit@plt+0x981190> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #12 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 98d748 <__cxa_atexit@plt+0x9811cc> │ │ │ │ - ldr r2, [pc, #56] @ 98d760 <__cxa_atexit@plt+0x9811e4> │ │ │ │ + bcc 98d718 <__cxa_atexit@plt+0x98119c> │ │ │ │ + ldr r2, [pc, #56] @ 98d730 <__cxa_atexit@plt+0x9811b4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r6, {r2, r7, r8} │ │ │ │ sub r7, r3, #7 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ mov r6, #12 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - cmneq sp, #244, 4 @ 0x4000000f │ │ │ │ + cmneq sp, #36, 6 @ 0x90000000 │ │ │ │ andeq r0, r0, r1, lsr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98d7a0 <__cxa_atexit@plt+0x981224> │ │ │ │ + bcc 98d770 <__cxa_atexit@plt+0x9811f4> │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ - ldr r1, [pc, #28] @ 98d7ac <__cxa_atexit@plt+0x981230> │ │ │ │ + ldr r1, [pc, #28] @ 98d77c <__cxa_atexit@plt+0x981200> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r3, #12] │ │ │ │ stmib r3, {r1, r7} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq sp, #140, 4 @ 0xc0000008 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq sp, #188, 4 @ 0xc000000b │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #12 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98d844 <__cxa_atexit@plt+0x9812c8> │ │ │ │ - ldr r7, [pc, #164] @ 98d874 <__cxa_atexit@plt+0x9812f8> │ │ │ │ + bhi 98d814 <__cxa_atexit@plt+0x981298> │ │ │ │ + ldr r7, [pc, #164] @ 98d844 <__cxa_atexit@plt+0x9812c8> │ │ │ │ mov r3, r5 │ │ │ │ tst r8, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ - beq 98d834 <__cxa_atexit@plt+0x9812b8> │ │ │ │ - ldr r7, [pc, #144] @ 98d878 <__cxa_atexit@plt+0x9812fc> │ │ │ │ - ldr r3, [pc, #144] @ 98d87c <__cxa_atexit@plt+0x981300> │ │ │ │ + beq 98d804 <__cxa_atexit@plt+0x981288> │ │ │ │ + ldr r7, [pc, #144] @ 98d848 <__cxa_atexit@plt+0x9812cc> │ │ │ │ + ldr r3, [pc, #144] @ 98d84c <__cxa_atexit@plt+0x9812d0> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ add sl, r3, #3 │ │ │ │ - ldr r3, [pc, #132] @ 98d880 <__cxa_atexit@plt+0x981304> │ │ │ │ + ldr r3, [pc, #132] @ 98d850 <__cxa_atexit@plt+0x9812d4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5, #-4] │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5, #-12] │ │ │ │ str sl, [r5, #-8] │ │ │ │ - bhi 98d854 <__cxa_atexit@plt+0x9812d8> │ │ │ │ + bhi 98d824 <__cxa_atexit@plt+0x9812a8> │ │ │ │ str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ - ldr r7, [pc, #108] @ 98d890 <__cxa_atexit@plt+0x981314> │ │ │ │ + ldr r7, [pc, #108] @ 98d860 <__cxa_atexit@plt+0x9812e4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ ldr r0, [r8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #64] @ 98d88c <__cxa_atexit@plt+0x981310> │ │ │ │ + ldr r7, [pc, #64] @ 98d85c <__cxa_atexit@plt+0x9812e0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 98d884 <__cxa_atexit@plt+0x981308> │ │ │ │ - ldr r5, [pc, #40] @ 98d888 <__cxa_atexit@plt+0x98130c> │ │ │ │ + ldr r7, [pc, #40] @ 98d854 <__cxa_atexit@plt+0x9812d8> │ │ │ │ + ldr r5, [pc, #40] @ 98d858 <__cxa_atexit@plt+0x9812dc> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r8, asr #2 │ │ │ │ - cmneq sp, #108, 18 @ 0x1b0000 │ │ │ │ - cmneq sp, #24, 14 @ 0x600000 │ │ │ │ - cmpeq r6, #124, 14 @ 0x1f00000 │ │ │ │ - cmneq sp, #240, 6 @ 0xc0000003 │ │ │ │ - cmpeq r6, #220, 14 @ 0x3700000 │ │ │ │ - cmneq sp, #48, 8 @ 0x30000000 │ │ │ │ + cmneq sp, #156, 18 @ 0x270000 │ │ │ │ + cmneq sp, #72, 14 @ 0x1200000 │ │ │ │ + cmpeq r6, #172, 14 @ 0x2b00000 │ │ │ │ + cmneq sp, #32, 8 @ 0x20000000 │ │ │ │ + cmpeq r6, #12, 16 @ 0xc0000 │ │ │ │ + cmneq sp, #96, 8 @ 0x60000000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r8, r7 │ │ │ │ - ldr r7, [pc, #112] @ 98d918 <__cxa_atexit@plt+0x98139c> │ │ │ │ - ldr r3, [pc, #112] @ 98d91c <__cxa_atexit@plt+0x9813a0> │ │ │ │ + ldr r7, [pc, #112] @ 98d8e8 <__cxa_atexit@plt+0x98136c> │ │ │ │ + ldr r3, [pc, #112] @ 98d8ec <__cxa_atexit@plt+0x981370> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ str r7, [r5] │ │ │ │ add sl, r3, #3 │ │ │ │ str sl, [r5, #-4] │ │ │ │ - ldr r7, [pc, #92] @ 98d920 <__cxa_atexit@plt+0x9813a4> │ │ │ │ + ldr r7, [pc, #92] @ 98d8f0 <__cxa_atexit@plt+0x981374> │ │ │ │ mov r3, r5 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ str r7, [r3, #-8]! │ │ │ │ sub r7, r5, #36 @ 0x24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98d8f8 <__cxa_atexit@plt+0x98137c> │ │ │ │ + bhi 98d8c8 <__cxa_atexit@plt+0x98134c> │ │ │ │ str r8, [r5, #-20]! @ 0xffffffec │ │ │ │ - ldr r7, [pc, #60] @ 98d924 <__cxa_atexit@plt+0x9813a8> │ │ │ │ + ldr r7, [pc, #60] @ 98d8f4 <__cxa_atexit@plt+0x981378> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ add r7, r7, #1 │ │ │ │ stmib r5, {r7, sl} │ │ │ │ mov r7, fp │ │ │ │ - b 988fc4 <__cxa_atexit@plt+0x97ca48> │ │ │ │ - ldr r7, [pc, #40] @ 98d928 <__cxa_atexit@plt+0x9813ac> │ │ │ │ - ldr r5, [pc, #40] @ 98d92c <__cxa_atexit@plt+0x9813b0> │ │ │ │ + b 988f94 <__cxa_atexit@plt+0x97ca18> │ │ │ │ + ldr r7, [pc, #40] @ 98d8f8 <__cxa_atexit@plt+0x98137c> │ │ │ │ + ldr r5, [pc, #40] @ 98d8fc <__cxa_atexit@plt+0x981380> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r9, r5, #1 │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ - cmneq sp, #172, 16 @ 0xac0000 │ │ │ │ - cmneq sp, #76, 12 @ 0x4c00000 │ │ │ │ - cmneq sp, #108, 6 @ 0xb0000001 │ │ │ │ - cmpeq r6, #216, 12 @ 0xd800000 │ │ │ │ - cmneq sp, #76, 6 @ 0x30000001 │ │ │ │ + cmneq sp, #220, 16 @ 0xdc0000 │ │ │ │ + cmneq sp, #124, 12 @ 0x7c00000 │ │ │ │ + cmneq sp, #156, 6 @ 0x70000002 │ │ │ │ + cmpeq r6, #8, 14 @ 0x200000 │ │ │ │ + cmneq sp, #124, 6 @ 0xf0000001 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ bic r7, r7, #3 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98d978 <__cxa_atexit@plt+0x9813fc> │ │ │ │ + bhi 98d948 <__cxa_atexit@plt+0x9813cc> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 98d980 <__cxa_atexit@plt+0x981404> │ │ │ │ + ldr r2, [pc, #24] @ 98d950 <__cxa_atexit@plt+0x9813d4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cd8960 <__cxa_atexit@plt+0xccc3e4> │ │ │ │ + b cd8930 <__cxa_atexit@plt+0xccc3b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #160, 10 @ 0x28000000 │ │ │ │ - cmpeq r6, #176, 12 @ 0xb000000 │ │ │ │ + cmneq sp, #208, 10 @ 0x34000000 │ │ │ │ + cmpeq r6, #224, 12 @ 0xe000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98d9d8 <__cxa_atexit@plt+0x98145c> │ │ │ │ - ldr r2, [pc, #80] @ 98d9f4 <__cxa_atexit@plt+0x981478> │ │ │ │ + bhi 98d9a8 <__cxa_atexit@plt+0x98142c> │ │ │ │ + ldr r2, [pc, #80] @ 98d9c4 <__cxa_atexit@plt+0x981448> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98d9e0 <__cxa_atexit@plt+0x981464> │ │ │ │ - ldr r7, [pc, #60] @ 98d9fc <__cxa_atexit@plt+0x981480> │ │ │ │ + bhi 98d9b0 <__cxa_atexit@plt+0x981434> │ │ │ │ + ldr r7, [pc, #60] @ 98d9cc <__cxa_atexit@plt+0x981450> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 98da00 <__cxa_atexit@plt+0x981484> │ │ │ │ + ldr r7, [pc, #48] @ 98d9d0 <__cxa_atexit@plt+0x981454> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98d9f8 <__cxa_atexit@plt+0x98147c> │ │ │ │ + ldr r7, [pc, #16] @ 98d9c8 <__cxa_atexit@plt+0x98144c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #100, 10 @ 0x19000000 │ │ │ │ - cmpeq r6, #76, 12 @ 0x4c00000 │ │ │ │ + cmneq sp, #148, 10 @ 0x25000000 │ │ │ │ + cmpeq r6, #124, 12 @ 0x7c00000 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ - cmneq sp, #144, 4 │ │ │ │ - cmpeq r6, #48, 12 @ 0x3000000 │ │ │ │ + cmneq sp, #192, 4 │ │ │ │ + cmpeq r6, #96, 12 @ 0x6000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98da58 <__cxa_atexit@plt+0x9814dc> │ │ │ │ - ldr r2, [pc, #80] @ 98da74 <__cxa_atexit@plt+0x9814f8> │ │ │ │ + bhi 98da28 <__cxa_atexit@plt+0x9814ac> │ │ │ │ + ldr r2, [pc, #80] @ 98da44 <__cxa_atexit@plt+0x9814c8> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98da60 <__cxa_atexit@plt+0x9814e4> │ │ │ │ - ldr r7, [pc, #60] @ 98da7c <__cxa_atexit@plt+0x981500> │ │ │ │ + bhi 98da30 <__cxa_atexit@plt+0x9814b4> │ │ │ │ + ldr r7, [pc, #60] @ 98da4c <__cxa_atexit@plt+0x9814d0> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 98da80 <__cxa_atexit@plt+0x981504> │ │ │ │ + ldr r7, [pc, #48] @ 98da50 <__cxa_atexit@plt+0x9814d4> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98da78 <__cxa_atexit@plt+0x9814fc> │ │ │ │ + ldr r7, [pc, #16] @ 98da48 <__cxa_atexit@plt+0x9814cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #228, 8 @ 0xe4000000 │ │ │ │ - cmpeq r6, #204, 10 @ 0x33000000 │ │ │ │ + cmneq sp, #20, 10 @ 0x5000000 │ │ │ │ + cmpeq r6, #252, 10 @ 0x3f000000 │ │ │ │ andeq r0, r0, ip, lsr sl │ │ │ │ - cmneq sp, #16, 4 │ │ │ │ - cmpeq r6, #164, 10 @ 0x29000000 │ │ │ │ + cmneq sp, #64, 4 │ │ │ │ + cmpeq r6, #212, 10 @ 0x35000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98dac0 <__cxa_atexit@plt+0x981544> │ │ │ │ + bhi 98da90 <__cxa_atexit@plt+0x981514> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r9, [r7, #12] │ │ │ │ - ldr r2, [pc, #28] @ 98dac8 <__cxa_atexit@plt+0x98154c> │ │ │ │ + ldr r2, [pc, #28] @ 98da98 <__cxa_atexit@plt+0x98151c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #20] @ 98dacc <__cxa_atexit@plt+0x981550> │ │ │ │ + ldr r7, [pc, #20] @ 98da9c <__cxa_atexit@plt+0x981520> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #92, 8 @ 0x5c000000 │ │ │ │ - cmneq sp, #144, 2 @ 0x24 │ │ │ │ - cmpeq r6, #96, 10 @ 0x18000000 │ │ │ │ + cmneq sp, #140, 8 @ 0x8c000000 │ │ │ │ + cmneq sp, #192, 2 @ 0x30 │ │ │ │ + cmpeq r6, #144, 10 @ 0x24000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98db10 <__cxa_atexit@plt+0x981594> │ │ │ │ - ldr r1, [pc, #36] @ 98db1c <__cxa_atexit@plt+0x9815a0> │ │ │ │ + bhi 98dae0 <__cxa_atexit@plt+0x981564> │ │ │ │ + ldr r1, [pc, #36] @ 98daec <__cxa_atexit@plt+0x981570> │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ ldr r9, [r7, #1] │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b d13da4 <__cxa_atexit@plt+0xd07828> │ │ │ │ + b d13d74 <__cxa_atexit@plt+0xd077f8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #60, 10 @ 0xf000000 │ │ │ │ + cmpeq r6, #108, 10 @ 0x1b000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #16 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98db70 <__cxa_atexit@plt+0x9815f4> │ │ │ │ - ldr r2, [pc, #56] @ 98db7c <__cxa_atexit@plt+0x981600> │ │ │ │ + bhi 98db40 <__cxa_atexit@plt+0x9815c4> │ │ │ │ + ldr r2, [pc, #56] @ 98db4c <__cxa_atexit@plt+0x9815d0> │ │ │ │ sub lr, r3, #16 │ │ │ │ tst sl, #3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ str r9, [r3, #-4] │ │ │ │ stm lr, {r2, r7, r8} │ │ │ │ - beq 98db64 <__cxa_atexit@plt+0x9815e8> │ │ │ │ + beq 98db34 <__cxa_atexit@plt+0x9815b8> │ │ │ │ mov r7, sl │ │ │ │ - b 98db88 <__cxa_atexit@plt+0x98160c> │ │ │ │ + b 98db58 <__cxa_atexit@plt+0x9815dc> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r2, r7 │ │ │ │ - ldr r1, [pc, #184] @ 98dc4c <__cxa_atexit@plt+0x9816d0> │ │ │ │ + ldr r1, [pc, #184] @ 98dc1c <__cxa_atexit@plt+0x9816a0> │ │ │ │ mov r3, r5 │ │ │ │ ldr r8, [r5, #4]! │ │ │ │ ldr r7, [r7, #3] │ │ │ │ ldr r2, [r2, #7] │ │ │ │ ldmib r5, {r9, sl} │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5, #4] │ │ │ │ sub r2, r5, #24 │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5] │ │ │ │ str r1, [r5, #8] │ │ │ │ - bhi 98dc20 <__cxa_atexit@plt+0x9816a4> │ │ │ │ + bhi 98dbf0 <__cxa_atexit@plt+0x981674> │ │ │ │ sub r2, r3, #20 │ │ │ │ add r5, r3, #12 │ │ │ │ - ldr r3, [pc, #128] @ 98dc50 <__cxa_atexit@plt+0x9816d4> │ │ │ │ - ldr r1, [pc, #128] @ 98dc54 <__cxa_atexit@plt+0x9816d8> │ │ │ │ + ldr r3, [pc, #128] @ 98dc20 <__cxa_atexit@plt+0x9816a4> │ │ │ │ + ldr r1, [pc, #128] @ 98dc24 <__cxa_atexit@plt+0x9816a8> │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ and r0, r8, #3 │ │ │ │ cmp r0, #2 │ │ │ │ - bne 98dc30 <__cxa_atexit@plt+0x9816b4> │ │ │ │ + bne 98dc00 <__cxa_atexit@plt+0x981684> │ │ │ │ ldr r0, [r8, #2] │ │ │ │ ldr r8, [r8, #6] │ │ │ │ sub lr, r5, #24 │ │ │ │ stm lr, {r3, r9, sl} │ │ │ │ tst r8, #3 │ │ │ │ str r0, [r5, #-12] │ │ │ │ - beq 98dc3c <__cxa_atexit@plt+0x9816c0> │ │ │ │ + beq 98dc0c <__cxa_atexit@plt+0x981690> │ │ │ │ str r1, [r5, #-24]! @ 0xffffffe8 │ │ │ │ sub r2, r2, #24 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ cmp fp, r2 │ │ │ │ str r7, [r5, #-8] │ │ │ │ str r0, [r5, #-4] │ │ │ │ - bls 98dbd8 <__cxa_atexit@plt+0x98165c> │ │ │ │ + bls 98dba8 <__cxa_atexit@plt+0x98162c> │ │ │ │ sub r5, r5, #8 │ │ │ │ - ldr r7, [pc, #48] @ 98dc58 <__cxa_atexit@plt+0x9816dc> │ │ │ │ + ldr r7, [pc, #48] @ 98dc28 <__cxa_atexit@plt+0x9816ac> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ ldr r0, [r5] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r8] │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r7, r8 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ @ instruction: 0xffffd0d4 │ │ │ │ @ instruction: 0xffffd198 │ │ │ │ - cmpeq r6, #184, 6 @ 0xe0000002 │ │ │ │ + cmpeq r6, #232, 6 @ 0xa0000003 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98dc90 <__cxa_atexit@plt+0x981714> │ │ │ │ - ldr r2, [pc, #28] @ 98dc9c <__cxa_atexit@plt+0x981720> │ │ │ │ + bcc 98dc60 <__cxa_atexit@plt+0x9816e4> │ │ │ │ + ldr r2, [pc, #28] @ 98dc6c <__cxa_atexit@plt+0x9816f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #160, 4 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #208, 4 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98dd38 <__cxa_atexit@plt+0x9817bc> │ │ │ │ - ldr r1, [pc, #152] @ 98dd58 <__cxa_atexit@plt+0x9817dc> │ │ │ │ - ldr r2, [pc, #152] @ 98dd5c <__cxa_atexit@plt+0x9817e0> │ │ │ │ + bhi 98dd08 <__cxa_atexit@plt+0x98178c> │ │ │ │ + ldr r1, [pc, #152] @ 98dd28 <__cxa_atexit@plt+0x9817ac> │ │ │ │ + ldr r2, [pc, #152] @ 98dd2c <__cxa_atexit@plt+0x9817b0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ str r2, [r3, #-8]! │ │ │ │ ldr r2, [r7, #8] │ │ │ │ str r7, [r3, #4] │ │ │ │ str r1, [r3, #-4] │ │ │ │ tst r2, #3 │ │ │ │ - beq 98dd24 <__cxa_atexit@plt+0x9817a8> │ │ │ │ - ldr r1, [pc, #120] @ 98dd60 <__cxa_atexit@plt+0x9817e4> │ │ │ │ + beq 98dcf4 <__cxa_atexit@plt+0x981778> │ │ │ │ + ldr r1, [pc, #120] @ 98dd30 <__cxa_atexit@plt+0x9817b4> │ │ │ │ ldr r7, [r2, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ tst r7, #3 │ │ │ │ str r1, [r5] │ │ │ │ - beq 98dd30 <__cxa_atexit@plt+0x9817b4> │ │ │ │ + beq 98dd00 <__cxa_atexit@plt+0x981784> │ │ │ │ ldr r0, [r4, #804] @ 0x324 │ │ │ │ add r2, r6, #8 │ │ │ │ cmp r0, r2 │ │ │ │ - bcc 98dd44 <__cxa_atexit@plt+0x9817c8> │ │ │ │ - ldr r5, [pc, #84] @ 98dd64 <__cxa_atexit@plt+0x9817e8> │ │ │ │ + bcc 98dd14 <__cxa_atexit@plt+0x981798> │ │ │ │ + ldr r5, [pc, #84] @ 98dd34 <__cxa_atexit@plt+0x9817b8> │ │ │ │ add r5, pc, r5 │ │ │ │ stmib r6, {r5, r7} │ │ │ │ sub r7, r2, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r2 │ │ │ │ - b d1d910 <__cxa_atexit@plt+0xd11394> │ │ │ │ + b d1d8e0 <__cxa_atexit@plt+0xd11364> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r2 │ │ │ │ str r1, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ - cmneq sp, #64, 4 │ │ │ │ + cmneq sp, #112, 4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ @ instruction: 0xfffffe18 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #88] @ 98ddd0 <__cxa_atexit@plt+0x981854> │ │ │ │ + ldr r2, [pc, #88] @ 98dda0 <__cxa_atexit@plt+0x981824> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5] │ │ │ │ - beq 98ddb4 <__cxa_atexit@plt+0x981838> │ │ │ │ + beq 98dd84 <__cxa_atexit@plt+0x981808> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 98ddbc <__cxa_atexit@plt+0x981840> │ │ │ │ - ldr r2, [pc, #52] @ 98ddd4 <__cxa_atexit@plt+0x981858> │ │ │ │ + bcc 98dd8c <__cxa_atexit@plt+0x981810> │ │ │ │ + ldr r2, [pc, #52] @ 98dda4 <__cxa_atexit@plt+0x981828> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98de0c <__cxa_atexit@plt+0x981890> │ │ │ │ - ldr r2, [pc, #40] @ 98de24 <__cxa_atexit@plt+0x9818a8> │ │ │ │ + bcc 98dddc <__cxa_atexit@plt+0x981860> │ │ │ │ + ldr r2, [pc, #40] @ 98ddf4 <__cxa_atexit@plt+0x981878> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98de28 <__cxa_atexit@plt+0x9818ac> │ │ │ │ + ldr r3, [pc, #20] @ 98ddf8 <__cxa_atexit@plt+0x98187c> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd28 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq r6, #8, 4 @ 0x80000000 │ │ │ │ + cmpeq r6, #56, 4 @ 0x80000003 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98de80 <__cxa_atexit@plt+0x981904> │ │ │ │ - ldr r2, [pc, #80] @ 98de9c <__cxa_atexit@plt+0x981920> │ │ │ │ + bhi 98de50 <__cxa_atexit@plt+0x9818d4> │ │ │ │ + ldr r2, [pc, #80] @ 98de6c <__cxa_atexit@plt+0x9818f0> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98de88 <__cxa_atexit@plt+0x98190c> │ │ │ │ - ldr r7, [pc, #60] @ 98dea4 <__cxa_atexit@plt+0x981928> │ │ │ │ + bhi 98de58 <__cxa_atexit@plt+0x9818dc> │ │ │ │ + ldr r7, [pc, #60] @ 98de74 <__cxa_atexit@plt+0x9818f8> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 98dea8 <__cxa_atexit@plt+0x98192c> │ │ │ │ + ldr r7, [pc, #48] @ 98de78 <__cxa_atexit@plt+0x9818fc> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98dea0 <__cxa_atexit@plt+0x981924> │ │ │ │ + ldr r7, [pc, #16] @ 98de70 <__cxa_atexit@plt+0x9818f4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #188 @ 0xbc │ │ │ │ - cmpeq r6, #164, 2 @ 0x29 │ │ │ │ + cmneq sp, #236 @ 0xec │ │ │ │ + cmpeq r6, #212, 2 @ 0x35 │ │ │ │ andeq r0, r0, r4, lsl r6 │ │ │ │ - cmneq sp, #232, 26 @ 0x3a00 │ │ │ │ + cmneq sp, #24, 28 @ 0x180 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98dee4 <__cxa_atexit@plt+0x981968> │ │ │ │ + bhi 98deb4 <__cxa_atexit@plt+0x981938> │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b d13510 <__cxa_atexit@plt+0xd06f94> │ │ │ │ + b d134e0 <__cxa_atexit@plt+0xd06f64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #16 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98df80 <__cxa_atexit@plt+0x981a04> │ │ │ │ + bhi 98df50 <__cxa_atexit@plt+0x9819d4> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ - ldr r7, [pc, #140] @ 98dfa8 <__cxa_atexit@plt+0x981a2c> │ │ │ │ + ldr r7, [pc, #140] @ 98df78 <__cxa_atexit@plt+0x9819fc> │ │ │ │ mov r1, r5 │ │ │ │ tst sl, #3 │ │ │ │ str r8, [r1, #-12]! │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r1, #-4] │ │ │ │ str r9, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - beq 98df70 <__cxa_atexit@plt+0x9819f4> │ │ │ │ - ldr r7, [pc, #108] @ 98dfac <__cxa_atexit@plt+0x981a30> │ │ │ │ + beq 98df40 <__cxa_atexit@plt+0x9819c4> │ │ │ │ + ldr r7, [pc, #108] @ 98df7c <__cxa_atexit@plt+0x981a00> │ │ │ │ ldr r0, [sl, #7] │ │ │ │ ldr r2, [sl, #3] │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r0, r7} │ │ │ │ sub r7, r5, #40 @ 0x28 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r5, #-12] │ │ │ │ - bhi 98df90 <__cxa_atexit@plt+0x981a14> │ │ │ │ + bhi 98df60 <__cxa_atexit@plt+0x9819e4> │ │ │ │ str r8, [r5, #-24]! @ 0xffffffe8 │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ ldr r0, [sl] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, sl │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 98dfb0 <__cxa_atexit@plt+0x981a34> │ │ │ │ + ldr r7, [pc, #24] @ 98df80 <__cxa_atexit@plt+0x981a04> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r3 │ │ │ │ bx r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ - cmpeq r6, #56 @ 0x38 │ │ │ │ + cmpeq r6, #104 @ 0x68 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #72] @ 98e010 <__cxa_atexit@plt+0x981a94> │ │ │ │ + ldr r2, [pc, #72] @ 98dfe0 <__cxa_atexit@plt+0x981a64> │ │ │ │ ldr r8, [r3, #4]! │ │ │ │ ldr r1, [r7, #3] │ │ │ │ ldr r7, [r7, #7] │ │ │ │ ldmib r3, {r9, sl} │ │ │ │ add r2, pc, r2 │ │ │ │ stm r3, {r1, r7} │ │ │ │ sub r7, r3, #28 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r3, #8] │ │ │ │ - bhi 98dffc <__cxa_atexit@plt+0x981a80> │ │ │ │ + bhi 98dfcc <__cxa_atexit@plt+0x981a50> │ │ │ │ stmda r5, {r9, sl} │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ - b 988098 <__cxa_atexit@plt+0x97bb1c> │ │ │ │ - ldr r7, [pc, #16] @ 98e014 <__cxa_atexit@plt+0x981a98> │ │ │ │ + b 988068 <__cxa_atexit@plt+0x97baec> │ │ │ │ + ldr r7, [pc, #16] @ 98dfe4 <__cxa_atexit@plt+0x981a68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ - cmpeq r6, #204, 30 @ 0x330 │ │ │ │ + cmpeq r6, #252, 30 @ 0x3f0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98e04c <__cxa_atexit@plt+0x981ad0> │ │ │ │ - ldr r2, [pc, #28] @ 98e058 <__cxa_atexit@plt+0x981adc> │ │ │ │ + bcc 98e01c <__cxa_atexit@plt+0x981aa0> │ │ │ │ + ldr r2, [pc, #28] @ 98e028 <__cxa_atexit@plt+0x981aac> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ stmib r3, {r2, r7, r8} │ │ │ │ sub r7, r6, #7 │ │ │ │ bx r0 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d9f0 <__cxa_atexit@plt+0xd11474> │ │ │ │ - cmneq sp, #228, 28 @ 0xe40 │ │ │ │ + b d1d9c0 <__cxa_atexit@plt+0xd11444> │ │ │ │ + cmneq sp, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #12 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 98e0a8 <__cxa_atexit@plt+0x981b2c> │ │ │ │ - ldr r2, [pc, #56] @ 98e0b4 <__cxa_atexit@plt+0x981b38> │ │ │ │ + bhi 98e078 <__cxa_atexit@plt+0x981afc> │ │ │ │ + ldr r2, [pc, #56] @ 98e084 <__cxa_atexit@plt+0x981b08> │ │ │ │ str r7, [r3, #-4] │ │ │ │ - ldr r1, [pc, #52] @ 98e0b8 <__cxa_atexit@plt+0x981b3c> │ │ │ │ + ldr r1, [pc, #52] @ 98e088 <__cxa_atexit@plt+0x981b0c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ ldr r7, [r7, #8] │ │ │ │ str r2, [r3, #-12] │ │ │ │ str r1, [r3, #-8] │ │ │ │ tst r7, #3 │ │ │ │ - beq 98e0a0 <__cxa_atexit@plt+0x981b24> │ │ │ │ - b 98e0c4 <__cxa_atexit@plt+0x981b48> │ │ │ │ + beq 98e070 <__cxa_atexit@plt+0x981af4> │ │ │ │ + b 98e094 <__cxa_atexit@plt+0x981b18> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmneq sp, #128, 28 @ 0x800 │ │ │ │ + cmneq sp, #176, 28 @ 0xb00 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #120] @ 98e144 <__cxa_atexit@plt+0x981bc8> │ │ │ │ + ldr r2, [pc, #120] @ 98e114 <__cxa_atexit@plt+0x981b98> │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - beq 98e11c <__cxa_atexit@plt+0x981ba0> │ │ │ │ + beq 98e0ec <__cxa_atexit@plt+0x981b70> │ │ │ │ cmp r3, #3 │ │ │ │ ldrne r7, [r7, #7] │ │ │ │ ldreq r7, [r7, #5] │ │ │ │ tst r7, #3 │ │ │ │ - beq 98e128 <__cxa_atexit@plt+0x981bac> │ │ │ │ + beq 98e0f8 <__cxa_atexit@plt+0x981b7c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r3, r6, #8 │ │ │ │ cmp r1, r3 │ │ │ │ - bcc 98e130 <__cxa_atexit@plt+0x981bb4> │ │ │ │ - ldr r2, [pc, #64] @ 98e148 <__cxa_atexit@plt+0x981bcc> │ │ │ │ + bcc 98e100 <__cxa_atexit@plt+0x981b84> │ │ │ │ + ldr r2, [pc, #64] @ 98e118 <__cxa_atexit@plt+0x981b9c> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r6, {r2, r7} │ │ │ │ sub r7, r3, #1 │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #6] │ │ │ │ tst r7, #3 │ │ │ │ - bne 98e0f0 <__cxa_atexit@plt+0x981b74> │ │ │ │ + bne 98e0c0 <__cxa_atexit@plt+0x981b44> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ mov r6, #8 │ │ │ │ str r6, [r4, #828] @ 0x33c │ │ │ │ mov r6, r3 │ │ │ │ str r2, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ andeq r0, r0, ip, ror r0 │ │ │ │ @ instruction: 0xfffffdec │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98e180 <__cxa_atexit@plt+0x981c04> │ │ │ │ - ldr r2, [pc, #40] @ 98e198 <__cxa_atexit@plt+0x981c1c> │ │ │ │ + bcc 98e150 <__cxa_atexit@plt+0x981bd4> │ │ │ │ + ldr r2, [pc, #40] @ 98e168 <__cxa_atexit@plt+0x981bec> │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r7} │ │ │ │ sub r7, r6, #1 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #20] @ 98e19c <__cxa_atexit@plt+0x981c20> │ │ │ │ + ldr r3, [pc, #20] @ 98e16c <__cxa_atexit@plt+0x981bf0> │ │ │ │ mov r2, #8 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ @ instruction: 0xffffffc0 │ │ │ │ - cmpeq r6, #148, 28 @ 0x940 │ │ │ │ + cmpeq r6, #196, 28 @ 0xc40 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98e1f4 <__cxa_atexit@plt+0x981c78> │ │ │ │ - ldr r2, [pc, #80] @ 98e210 <__cxa_atexit@plt+0x981c94> │ │ │ │ + bhi 98e1c4 <__cxa_atexit@plt+0x981c48> │ │ │ │ + ldr r2, [pc, #80] @ 98e1e0 <__cxa_atexit@plt+0x981c64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98e1fc <__cxa_atexit@plt+0x981c80> │ │ │ │ - ldr r7, [pc, #60] @ 98e218 <__cxa_atexit@plt+0x981c9c> │ │ │ │ + bhi 98e1cc <__cxa_atexit@plt+0x981c50> │ │ │ │ + ldr r7, [pc, #60] @ 98e1e8 <__cxa_atexit@plt+0x981c6c> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 98e21c <__cxa_atexit@plt+0x981ca0> │ │ │ │ + ldr r7, [pc, #48] @ 98e1ec <__cxa_atexit@plt+0x981c70> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98e214 <__cxa_atexit@plt+0x981c98> │ │ │ │ + ldr r7, [pc, #16] @ 98e1e4 <__cxa_atexit@plt+0x981c68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #72, 26 @ 0x1200 │ │ │ │ - cmpeq r6, #48, 28 @ 0x300 │ │ │ │ + cmneq sp, #120, 26 @ 0x1e00 │ │ │ │ + cmpeq r6, #96, 28 @ 0x600 │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - cmneq sp, #116, 20 @ 0x74000 │ │ │ │ - cmpeq r6, #20, 28 @ 0x140 │ │ │ │ + cmneq sp, #164, 20 @ 0xa4000 │ │ │ │ + cmpeq r6, #68, 28 @ 0x440 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98e274 <__cxa_atexit@plt+0x981cf8> │ │ │ │ - ldr r2, [pc, #80] @ 98e290 <__cxa_atexit@plt+0x981d14> │ │ │ │ + bhi 98e244 <__cxa_atexit@plt+0x981cc8> │ │ │ │ + ldr r2, [pc, #80] @ 98e260 <__cxa_atexit@plt+0x981ce4> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98e27c <__cxa_atexit@plt+0x981d00> │ │ │ │ - ldr r7, [pc, #60] @ 98e298 <__cxa_atexit@plt+0x981d1c> │ │ │ │ + bhi 98e24c <__cxa_atexit@plt+0x981cd0> │ │ │ │ + ldr r7, [pc, #60] @ 98e268 <__cxa_atexit@plt+0x981cec> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 98e29c <__cxa_atexit@plt+0x981d20> │ │ │ │ + ldr r7, [pc, #48] @ 98e26c <__cxa_atexit@plt+0x981cf0> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98e294 <__cxa_atexit@plt+0x981d18> │ │ │ │ + ldr r7, [pc, #16] @ 98e264 <__cxa_atexit@plt+0x981ce8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #200, 24 @ 0xc800 │ │ │ │ - cmpeq r6, #176, 26 @ 0x2c00 │ │ │ │ + cmneq sp, #248, 24 @ 0xf800 │ │ │ │ + cmpeq r6, #224, 26 @ 0x3800 │ │ │ │ andeq r0, r0, r0, lsr #4 │ │ │ │ - cmneq sp, #244, 18 @ 0x3d0000 │ │ │ │ - cmpeq r6, #148, 26 @ 0x2500 │ │ │ │ + cmneq sp, #36, 20 @ 0x24000 │ │ │ │ + cmpeq r6, #196, 26 @ 0x3100 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98e2f4 <__cxa_atexit@plt+0x981d78> │ │ │ │ - ldr r2, [pc, #80] @ 98e310 <__cxa_atexit@plt+0x981d94> │ │ │ │ + bhi 98e2c4 <__cxa_atexit@plt+0x981d48> │ │ │ │ + ldr r2, [pc, #80] @ 98e2e0 <__cxa_atexit@plt+0x981d64> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98e2fc <__cxa_atexit@plt+0x981d80> │ │ │ │ - ldr r7, [pc, #60] @ 98e318 <__cxa_atexit@plt+0x981d9c> │ │ │ │ + bhi 98e2cc <__cxa_atexit@plt+0x981d50> │ │ │ │ + ldr r7, [pc, #60] @ 98e2e8 <__cxa_atexit@plt+0x981d6c> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 98e31c <__cxa_atexit@plt+0x981da0> │ │ │ │ + ldr r7, [pc, #48] @ 98e2ec <__cxa_atexit@plt+0x981d70> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98e314 <__cxa_atexit@plt+0x981d98> │ │ │ │ + ldr r7, [pc, #16] @ 98e2e4 <__cxa_atexit@plt+0x981d68> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #72, 24 @ 0x4800 │ │ │ │ - cmpeq r6, #48, 26 @ 0xc00 │ │ │ │ + cmneq sp, #120, 24 @ 0x7800 │ │ │ │ + cmpeq r6, #96, 26 @ 0x1800 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ - cmneq sp, #116, 18 @ 0x1d0000 │ │ │ │ + cmneq sp, #164, 18 @ 0x290000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98e358 <__cxa_atexit@plt+0x981ddc> │ │ │ │ + bhi 98e328 <__cxa_atexit@plt+0x981dac> │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b d133fc <__cxa_atexit@plt+0xd06e80> │ │ │ │ + b d133cc <__cxa_atexit@plt+0xd06e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #208, 24 @ 0xd000 │ │ │ │ + cmpeq r6, #0, 26 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98e3b8 <__cxa_atexit@plt+0x981e3c> │ │ │ │ - ldr r2, [pc, #80] @ 98e3d4 <__cxa_atexit@plt+0x981e58> │ │ │ │ + bhi 98e388 <__cxa_atexit@plt+0x981e0c> │ │ │ │ + ldr r2, [pc, #80] @ 98e3a4 <__cxa_atexit@plt+0x981e28> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ sub r2, r5, #16 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98e3c0 <__cxa_atexit@plt+0x981e44> │ │ │ │ - ldr r7, [pc, #60] @ 98e3dc <__cxa_atexit@plt+0x981e60> │ │ │ │ + bhi 98e390 <__cxa_atexit@plt+0x981e14> │ │ │ │ + ldr r7, [pc, #60] @ 98e3ac <__cxa_atexit@plt+0x981e30> │ │ │ │ str r8, [r5, #-12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16] │ │ │ │ - ldr r7, [pc, #48] @ 98e3e0 <__cxa_atexit@plt+0x981e64> │ │ │ │ + ldr r7, [pc, #48] @ 98e3b0 <__cxa_atexit@plt+0x981e34> │ │ │ │ mov r5, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 98e3d8 <__cxa_atexit@plt+0x981e5c> │ │ │ │ + ldr r7, [pc, #16] @ 98e3a8 <__cxa_atexit@plt+0x981e2c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #132, 22 @ 0x21000 │ │ │ │ - cmpeq r6, #108, 24 @ 0x6c00 │ │ │ │ + cmneq sp, #180, 22 @ 0x2d000 │ │ │ │ + cmpeq r6, #156, 24 @ 0x9c00 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - cmneq sp, #176, 16 @ 0xb00000 │ │ │ │ + cmneq sp, #224, 16 @ 0xe00000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98e418 <__cxa_atexit@plt+0x981e9c> │ │ │ │ + bhi 98e3e8 <__cxa_atexit@plt+0x981e6c> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b 98ae5c <__cxa_atexit@plt+0x97e8e0> │ │ │ │ + b 98ae2c <__cxa_atexit@plt+0x97e8b0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98e45c <__cxa_atexit@plt+0x981ee0> │ │ │ │ - ldr r7, [pc, #36] @ 98e46c <__cxa_atexit@plt+0x981ef0> │ │ │ │ + bhi 98e42c <__cxa_atexit@plt+0x981eb0> │ │ │ │ + ldr r7, [pc, #36] @ 98e43c <__cxa_atexit@plt+0x981ec0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmdb r5, {r7, r8} │ │ │ │ - ldr r7, [pc, #28] @ 98e470 <__cxa_atexit@plt+0x981ef4> │ │ │ │ + ldr r7, [pc, #28] @ 98e440 <__cxa_atexit@plt+0x981ec4> │ │ │ │ mov r5, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #16] @ 98e474 <__cxa_atexit@plt+0x981ef8> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #16] @ 98e444 <__cxa_atexit@plt+0x981ec8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq sp, #12, 16 @ 0xc0000 │ │ │ │ - cmpeq r6, #212, 22 @ 0x35000 │ │ │ │ - cmpeq r6, #188, 22 @ 0x2f000 │ │ │ │ + cmneq sp, #60, 16 @ 0x3c0000 │ │ │ │ + cmpeq r6, #4, 24 @ 0x400 │ │ │ │ + cmpeq r6, #236, 22 @ 0x3b000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98e4ac <__cxa_atexit@plt+0x981f30> │ │ │ │ - ldr r3, [pc, #60] @ 98e4d4 <__cxa_atexit@plt+0x981f58> │ │ │ │ + bne 98e47c <__cxa_atexit@plt+0x981f00> │ │ │ │ + ldr r3, [pc, #60] @ 98e4a4 <__cxa_atexit@plt+0x981f28> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ stm r5, {r3, r8} │ │ │ │ - ldr r7, [pc, #48] @ 98e4d8 <__cxa_atexit@plt+0x981f5c> │ │ │ │ + ldr r7, [pc, #48] @ 98e4a8 <__cxa_atexit@plt+0x981f2c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #28] @ 98e4d0 <__cxa_atexit@plt+0x981f54> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #28] @ 98e4a0 <__cxa_atexit@plt+0x981f24> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98e4c8 <__cxa_atexit@plt+0x981f4c> │ │ │ │ - b 98e4e8 <__cxa_atexit@plt+0x981f6c> │ │ │ │ + beq 98e498 <__cxa_atexit@plt+0x981f1c> │ │ │ │ + b 98e4b8 <__cxa_atexit@plt+0x981f3c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ - cmneq sp, #188, 14 @ 0x2f00000 │ │ │ │ - cmpeq r6, #88, 22 @ 0x16000 │ │ │ │ + cmneq sp, #236, 14 @ 0x3b00000 │ │ │ │ + cmpeq r6, #136, 22 @ 0x22000 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 98e590 <__cxa_atexit@plt+0x982014> │ │ │ │ + beq 98e560 <__cxa_atexit@plt+0x981fe4> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 98e5e0 <__cxa_atexit@plt+0x982064> │ │ │ │ + bne 98e5b0 <__cxa_atexit@plt+0x982034> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ sub r6, r6, #3 │ │ │ │ cmp r6, #4 │ │ │ │ - bhi 98e710 <__cxa_atexit@plt+0x982194> │ │ │ │ + bhi 98e6e0 <__cxa_atexit@plt+0x982164> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r6, [r2, r6, lsl #2] │ │ │ │ add pc, r2, r6 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #36 @ 0x24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98e7b8 <__cxa_atexit@plt+0x98223c> │ │ │ │ - ldr r2, [pc, #656] @ 98e7e0 <__cxa_atexit@plt+0x982264> │ │ │ │ - ldr r1, [pc, #656] @ 98e7e4 <__cxa_atexit@plt+0x982268> │ │ │ │ + bcc 98e788 <__cxa_atexit@plt+0x98220c> │ │ │ │ + ldr r2, [pc, #656] @ 98e7b0 <__cxa_atexit@plt+0x982234> │ │ │ │ + ldr r1, [pc, #656] @ 98e7b4 <__cxa_atexit@plt+0x982238> │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ - ldr lr, [pc, #648] @ 98e7e8 <__cxa_atexit@plt+0x98226c> │ │ │ │ + ldr lr, [pc, #648] @ 98e7b8 <__cxa_atexit@plt+0x98223c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r3, #32] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r0, [r3, #16] │ │ │ │ str r3, [r3, #20] │ │ │ │ str lr, [r3, #24]! │ │ │ │ add r5, r5, #4 │ │ │ │ sub r9, r6, #17 │ │ │ │ - b 98e778 <__cxa_atexit@plt+0x9821fc> │ │ │ │ + b 98e748 <__cxa_atexit@plt+0x9821cc> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98e788 <__cxa_atexit@plt+0x98220c> │ │ │ │ - ldr r2, [pc, #540] @ 98e7c4 <__cxa_atexit@plt+0x982248> │ │ │ │ + bcc 98e758 <__cxa_atexit@plt+0x9821dc> │ │ │ │ + ldr r2, [pc, #540] @ 98e794 <__cxa_atexit@plt+0x982218> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr r0, [pc, #532] @ 98e7c8 <__cxa_atexit@plt+0x98224c> │ │ │ │ + ldr r0, [pc, #532] @ 98e798 <__cxa_atexit@plt+0x98221c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r8, #12]! │ │ │ │ add r5, r5, #4 │ │ │ │ str r1, [r3, #20] │ │ │ │ str r7, [r3, #8] │ │ │ │ - ldr r7, [pc, #500] @ 98e7cc <__cxa_atexit@plt+0x982250> │ │ │ │ + ldr r7, [pc, #500] @ 98e79c <__cxa_atexit@plt+0x982220> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98e794 <__cxa_atexit@plt+0x982218> │ │ │ │ - ldr r2, [pc, #536] @ 98e810 <__cxa_atexit@plt+0x982294> │ │ │ │ - ldr r1, [pc, #536] @ 98e814 <__cxa_atexit@plt+0x982298> │ │ │ │ + bcc 98e764 <__cxa_atexit@plt+0x9821e8> │ │ │ │ + ldr r2, [pc, #536] @ 98e7e0 <__cxa_atexit@plt+0x982264> │ │ │ │ + ldr r1, [pc, #536] @ 98e7e4 <__cxa_atexit@plt+0x982268> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ - ldr r7, [pc, #508] @ 98e818 <__cxa_atexit@plt+0x98229c> │ │ │ │ + ldr r7, [pc, #508] @ 98e7e8 <__cxa_atexit@plt+0x98226c> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r2, [pc, #480] @ 98e80c <__cxa_atexit@plt+0x982290> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r2, [pc, #480] @ 98e7dc <__cxa_atexit@plt+0x982260> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r5, r5, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #440] @ 98e800 <__cxa_atexit@plt+0x982284> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #440] @ 98e7d0 <__cxa_atexit@plt+0x982254> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #20 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98e7ac <__cxa_atexit@plt+0x982230> │ │ │ │ - ldr r2, [pc, #404] @ 98e804 <__cxa_atexit@plt+0x982288> │ │ │ │ + bcc 98e77c <__cxa_atexit@plt+0x982200> │ │ │ │ + ldr r2, [pc, #404] @ 98e7d4 <__cxa_atexit@plt+0x982258> │ │ │ │ ldr r1, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ - ldr r0, [pc, #396] @ 98e808 <__cxa_atexit@plt+0x98228c> │ │ │ │ + ldr r0, [pc, #396] @ 98e7d8 <__cxa_atexit@plt+0x98225c> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ str r7, [r3, #16] │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #1 │ │ │ │ - b 98e5d0 <__cxa_atexit@plt+0x982054> │ │ │ │ + b 98e5a0 <__cxa_atexit@plt+0x982024> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98e7a0 <__cxa_atexit@plt+0x982224> │ │ │ │ - ldr r2, [pc, #316] @ 98e7f0 <__cxa_atexit@plt+0x982274> │ │ │ │ - ldr lr, [pc, #316] @ 98e7f4 <__cxa_atexit@plt+0x982278> │ │ │ │ - ldr r8, [pc, #316] @ 98e7f8 <__cxa_atexit@plt+0x98227c> │ │ │ │ + bcc 98e770 <__cxa_atexit@plt+0x9821f4> │ │ │ │ + ldr r2, [pc, #316] @ 98e7c0 <__cxa_atexit@plt+0x982244> │ │ │ │ + ldr lr, [pc, #316] @ 98e7c4 <__cxa_atexit@plt+0x982248> │ │ │ │ + ldr r8, [pc, #316] @ 98e7c8 <__cxa_atexit@plt+0x98224c> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r7, #9] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #13] │ │ │ │ - ldr r9, [pc, #300] @ 98e7fc <__cxa_atexit@plt+0x982280> │ │ │ │ + ldr r9, [pc, #300] @ 98e7cc <__cxa_atexit@plt+0x982250> │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov r2, r3 │ │ │ │ str r0, [r3, #20] │ │ │ │ mov r0, r3 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r8, [r0, #12]! │ │ │ │ @@ -2492513,824 +2492501,824 @@ │ │ │ │ str r7, [r3, #8] │ │ │ │ str r1, [r3, #32] │ │ │ │ str lr, [r3, #36] @ 0x24 │ │ │ │ str r2, [r3, #40] @ 0x28 │ │ │ │ str r0, [r3, #44] @ 0x2c │ │ │ │ add r5, r5, #4 │ │ │ │ sub r8, r6, #5 │ │ │ │ - b 98e5d0 <__cxa_atexit@plt+0x982054> │ │ │ │ + b 98e5a0 <__cxa_atexit@plt+0x982024> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #48 @ 0x30 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98e7a0 <__cxa_atexit@plt+0x982224> │ │ │ │ - ldr r2, [pc, #168] @ 98e7d0 <__cxa_atexit@plt+0x982254> │ │ │ │ - ldr r1, [pc, #168] @ 98e7d4 <__cxa_atexit@plt+0x982258> │ │ │ │ + bcc 98e770 <__cxa_atexit@plt+0x9821f4> │ │ │ │ + ldr r2, [pc, #168] @ 98e7a0 <__cxa_atexit@plt+0x982224> │ │ │ │ + ldr r1, [pc, #168] @ 98e7a4 <__cxa_atexit@plt+0x982228> │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr lr, [pc, #156] @ 98e7d8 <__cxa_atexit@plt+0x98225c> │ │ │ │ + ldr lr, [pc, #156] @ 98e7a8 <__cxa_atexit@plt+0x98222c> │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov r2, r3 │ │ │ │ str r0, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ - ldr r0, [pc, #140] @ 98e7dc <__cxa_atexit@plt+0x982260> │ │ │ │ + ldr r0, [pc, #140] @ 98e7ac <__cxa_atexit@plt+0x982230> │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [pc, r0] │ │ │ │ str r3, [r3, #44] @ 0x2c │ │ │ │ str r3, [r3, #24] │ │ │ │ str r0, [r2, #16]! │ │ │ │ str r1, [r3, #28] │ │ │ │ str r2, [r3, #32] │ │ │ │ str lr, [r3, #36]! @ 0x24 │ │ │ │ sub r9, r6, #13 │ │ │ │ - ldr r7, [pc, #108] @ 98e7ec <__cxa_atexit@plt+0x982270> │ │ │ │ + ldr r7, [pc, #108] @ 98e7bc <__cxa_atexit@plt+0x982240> │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #20 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffff3d8 │ │ │ │ @ instruction: 0xfffff44c │ │ │ │ - cmneq sp, #140, 12 @ 0x8c00000 │ │ │ │ + cmneq sp, #188, 12 @ 0xbc00000 │ │ │ │ @ instruction: 0xfffff358 │ │ │ │ @ instruction: 0xfffff38c │ │ │ │ @ instruction: 0xfffff550 │ │ │ │ - cmneq sp, #184, 16 @ 0xb80000 │ │ │ │ + cmneq sp, #232, 16 @ 0xe80000 │ │ │ │ @ instruction: 0xfffff8d4 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ @ instruction: 0xfffffaf4 │ │ │ │ - cmneq sp, #228, 8 @ 0xe4000000 │ │ │ │ + cmneq sp, #20, 10 @ 0x5000000 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffb48 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ - cmneq sp, #32, 12 @ 0x2000000 │ │ │ │ + cmneq sp, #80, 12 @ 0x5000000 │ │ │ │ @ instruction: 0xfffffcf0 │ │ │ │ @ instruction: 0xfffffd68 │ │ │ │ - cmpeq r6, #180, 18 @ 0x2d0000 │ │ │ │ + cmpeq r6, #228, 18 @ 0x390000 │ │ │ │ @ instruction: 0xfffff34c │ │ │ │ @ instruction: 0xfffffe78 │ │ │ │ - cmneq sp, #68, 12 @ 0x4400000 │ │ │ │ - cmpeq r6, #20, 16 @ 0x140000 │ │ │ │ + cmneq sp, #116, 12 @ 0x7400000 │ │ │ │ + cmpeq r6, #68, 16 @ 0x440000 │ │ │ │ andeq r0, r4, r8, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98e85c <__cxa_atexit@plt+0x9822e0> │ │ │ │ - ldr r5, [pc, #44] @ 98e874 <__cxa_atexit@plt+0x9822f8> │ │ │ │ + bhi 98e82c <__cxa_atexit@plt+0x9822b0> │ │ │ │ + ldr r5, [pc, #44] @ 98e844 <__cxa_atexit@plt+0x9822c8> │ │ │ │ str sl, [r2] │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r5, #1 │ │ │ │ mov r5, r2 │ │ │ │ - b d13da4 <__cxa_atexit@plt+0xd07828> │ │ │ │ - ldr r7, [pc, #20] @ 98e878 <__cxa_atexit@plt+0x9822fc> │ │ │ │ + b d13d74 <__cxa_atexit@plt+0xd077f8> │ │ │ │ + ldr r7, [pc, #20] @ 98e848 <__cxa_atexit@plt+0x9822cc> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #236, 14 @ 0x3b00000 │ │ │ │ - cmpeq r6, #224, 14 @ 0x3800000 │ │ │ │ + cmpeq r6, #28, 16 @ 0x1c0000 │ │ │ │ + cmpeq r6, #16, 16 @ 0x100000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98e8ac <__cxa_atexit@plt+0x982330> │ │ │ │ + bhi 98e87c <__cxa_atexit@plt+0x982300> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 98e8b4 <__cxa_atexit@plt+0x982338> │ │ │ │ + ldr r2, [pc, #24] @ 98e884 <__cxa_atexit@plt+0x982308> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cd8960 <__cxa_atexit@plt+0xccc3e4> │ │ │ │ + b cd8930 <__cxa_atexit@plt+0xccc3b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #108, 12 @ 0x6c00000 │ │ │ │ - cmpeq r6, #164, 14 @ 0x2900000 │ │ │ │ + cmneq sp, #156, 12 @ 0x9c00000 │ │ │ │ + cmpeq r6, #212, 14 @ 0x3500000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98e93c <__cxa_atexit@plt+0x9823c0> │ │ │ │ + bhi 98e90c <__cxa_atexit@plt+0x982390> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98e948 <__cxa_atexit@plt+0x9823cc> │ │ │ │ - ldr r1, [pc, #124] @ 98e968 <__cxa_atexit@plt+0x9823ec> │ │ │ │ - ldr r2, [pc, #124] @ 98e96c <__cxa_atexit@plt+0x9823f0> │ │ │ │ + bcc 98e918 <__cxa_atexit@plt+0x98239c> │ │ │ │ + ldr r1, [pc, #124] @ 98e938 <__cxa_atexit@plt+0x9823bc> │ │ │ │ + ldr r2, [pc, #124] @ 98e93c <__cxa_atexit@plt+0x9823c0> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98e958 <__cxa_atexit@plt+0x9823dc> │ │ │ │ - ldr r7, [pc, #84] @ 98e970 <__cxa_atexit@plt+0x9823f4> │ │ │ │ + bhi 98e928 <__cxa_atexit@plt+0x9823ac> │ │ │ │ + ldr r7, [pc, #84] @ 98e940 <__cxa_atexit@plt+0x9823c4> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [r2, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #60] @ 98e974 <__cxa_atexit@plt+0x9823f8> │ │ │ │ + ldr r7, [pc, #60] @ 98e944 <__cxa_atexit@plt+0x9823c8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq sp, #20, 12 @ 0x1400000 │ │ │ │ + cmneq sp, #68, 12 @ 0x4400000 │ │ │ │ andeq r1, r0, r8, lsr #3 │ │ │ │ - cmneq sp, #56, 6 @ 0xe0000000 │ │ │ │ + cmneq sp, #104, 6 @ 0xa0000001 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98e9ac <__cxa_atexit@plt+0x982430> │ │ │ │ + bhi 98e97c <__cxa_atexit@plt+0x982400> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b d13204 <__cxa_atexit@plt+0xd06c88> │ │ │ │ + b d131d4 <__cxa_atexit@plt+0xd06c58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #160, 12 @ 0xa000000 │ │ │ │ + cmpeq r6, #208, 12 @ 0xd000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98ea20 <__cxa_atexit@plt+0x9824a4> │ │ │ │ + bhi 98e9f0 <__cxa_atexit@plt+0x982474> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 98ea38 <__cxa_atexit@plt+0x9824bc> │ │ │ │ + ldr r1, [pc, #80] @ 98ea08 <__cxa_atexit@plt+0x98248c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98ea2c <__cxa_atexit@plt+0x9824b0> │ │ │ │ - ldr r3, [pc, #60] @ 98ea3c <__cxa_atexit@plt+0x9824c0> │ │ │ │ + bhi 98e9fc <__cxa_atexit@plt+0x982480> │ │ │ │ + ldr r3, [pc, #60] @ 98ea0c <__cxa_atexit@plt+0x982490> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 98ea40 <__cxa_atexit@plt+0x9824c4> │ │ │ │ + ldr r7, [pc, #36] @ 98ea10 <__cxa_atexit@plt+0x982494> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #32, 10 @ 0x8000000 │ │ │ │ + cmneq sp, #80, 10 @ 0x14000000 │ │ │ │ andeq r1, r0, r4, asr #1 │ │ │ │ - cmneq sp, #84, 4 @ 0x40000005 │ │ │ │ - cmpeq r6, #24, 12 @ 0x1800000 │ │ │ │ + cmneq sp, #132, 4 @ 0x40000008 │ │ │ │ + cmpeq r6, #72, 12 @ 0x4800000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98eaa8 <__cxa_atexit@plt+0x98252c> │ │ │ │ + bhi 98ea78 <__cxa_atexit@plt+0x9824fc> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 98eac0 <__cxa_atexit@plt+0x982544> │ │ │ │ + ldr r1, [pc, #80] @ 98ea90 <__cxa_atexit@plt+0x982514> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98eab4 <__cxa_atexit@plt+0x982538> │ │ │ │ - ldr r3, [pc, #60] @ 98eac4 <__cxa_atexit@plt+0x982548> │ │ │ │ + bhi 98ea84 <__cxa_atexit@plt+0x982508> │ │ │ │ + ldr r3, [pc, #60] @ 98ea94 <__cxa_atexit@plt+0x982518> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 98eac8 <__cxa_atexit@plt+0x98254c> │ │ │ │ + ldr r7, [pc, #36] @ 98ea98 <__cxa_atexit@plt+0x98251c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #152, 8 @ 0x98000000 │ │ │ │ + cmneq sp, #200, 8 @ 0xc8000000 │ │ │ │ andeq r1, r0, ip, lsr r0 │ │ │ │ - cmneq sp, #204, 2 @ 0x33 │ │ │ │ + cmneq sp, #252, 2 @ 0x3f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98eb14 <__cxa_atexit@plt+0x982598> │ │ │ │ - ldr r2, [pc, #52] @ 98eb1c <__cxa_atexit@plt+0x9825a0> │ │ │ │ - ldr lr, [pc, #52] @ 98eb20 <__cxa_atexit@plt+0x9825a4> │ │ │ │ + bhi 98eae4 <__cxa_atexit@plt+0x982568> │ │ │ │ + ldr r2, [pc, #52] @ 98eaec <__cxa_atexit@plt+0x982570> │ │ │ │ + ldr lr, [pc, #52] @ 98eaf0 <__cxa_atexit@plt+0x982574> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 98eb24 <__cxa_atexit@plt+0x9825a8> │ │ │ │ + ldr r1, [pc, #44] @ 98eaf4 <__cxa_atexit@plt+0x982578> │ │ │ │ add lr, pc, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq r6, #92, 10 @ 0x17000000 │ │ │ │ - cmneq sp, #4, 8 @ 0x4000000 │ │ │ │ + cmpeq r6, #140, 10 @ 0x23000000 │ │ │ │ + cmneq sp, #52, 8 @ 0x34000000 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 7d0edc <__cxa_atexit@plt+0x7c4960> │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98eb70 <__cxa_atexit@plt+0x9825f4> │ │ │ │ + bhi 98eb40 <__cxa_atexit@plt+0x9825c4> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 98eb78 <__cxa_atexit@plt+0x9825fc> │ │ │ │ + ldr r2, [pc, #24] @ 98eb48 <__cxa_atexit@plt+0x9825cc> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cd8960 <__cxa_atexit@plt+0xccc3e4> │ │ │ │ + b cd8930 <__cxa_atexit@plt+0xccc3b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #168, 6 @ 0xa0000002 │ │ │ │ - cmpeq r6, #224, 8 @ 0xe0000000 │ │ │ │ + cmneq sp, #216, 6 @ 0x60000003 │ │ │ │ + cmpeq r6, #16, 10 @ 0x4000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98ebf4 <__cxa_atexit@plt+0x982678> │ │ │ │ + bhi 98ebc4 <__cxa_atexit@plt+0x982648> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98ec00 <__cxa_atexit@plt+0x982684> │ │ │ │ - ldr r1, [pc, #112] @ 98ec20 <__cxa_atexit@plt+0x9826a4> │ │ │ │ - ldr r2, [pc, #112] @ 98ec24 <__cxa_atexit@plt+0x9826a8> │ │ │ │ + bcc 98ebd0 <__cxa_atexit@plt+0x982654> │ │ │ │ + ldr r1, [pc, #112] @ 98ebf0 <__cxa_atexit@plt+0x982674> │ │ │ │ + ldr r2, [pc, #112] @ 98ebf4 <__cxa_atexit@plt+0x982678> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98ec10 <__cxa_atexit@plt+0x982694> │ │ │ │ - ldr r7, [pc, #72] @ 98ec28 <__cxa_atexit@plt+0x9826ac> │ │ │ │ + bhi 98ebe0 <__cxa_atexit@plt+0x982664> │ │ │ │ + ldr r7, [pc, #72] @ 98ebf8 <__cxa_atexit@plt+0x98267c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - ldr r7, [pc, #60] @ 98ec2c <__cxa_atexit@plt+0x9826b0> │ │ │ │ + ldr r7, [pc, #60] @ 98ebfc <__cxa_atexit@plt+0x982680> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq sp, #80, 6 @ 0x40000001 │ │ │ │ + cmneq sp, #128, 6 │ │ │ │ andeq r0, r0, r0, lsr #11 │ │ │ │ - cmneq sp, #128 @ 0x80 │ │ │ │ + cmneq sp, #176 @ 0xb0 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r9 │ │ │ │ mov r3, r9 │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r9, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98ec64 <__cxa_atexit@plt+0x9826e8> │ │ │ │ + bhi 98ec34 <__cxa_atexit@plt+0x9826b8> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ str sl, [r2] │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - b d13204 <__cxa_atexit@plt+0xd06c88> │ │ │ │ + b d131d4 <__cxa_atexit@plt+0xd06c58> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #232, 6 @ 0xa0000003 │ │ │ │ + cmpeq r6, #24, 8 @ 0x18000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98ecc8 <__cxa_atexit@plt+0x98274c> │ │ │ │ + bhi 98ec98 <__cxa_atexit@plt+0x98271c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 98ece0 <__cxa_atexit@plt+0x982764> │ │ │ │ + ldr r1, [pc, #68] @ 98ecb0 <__cxa_atexit@plt+0x982734> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98ecd0 <__cxa_atexit@plt+0x982754> │ │ │ │ - ldr r7, [pc, #48] @ 98ece4 <__cxa_atexit@plt+0x982768> │ │ │ │ + bhi 98eca0 <__cxa_atexit@plt+0x982724> │ │ │ │ + ldr r7, [pc, #48] @ 98ecb4 <__cxa_atexit@plt+0x982738> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, r8} │ │ │ │ - ldr r7, [pc, #36] @ 98ece8 <__cxa_atexit@plt+0x98276c> │ │ │ │ + ldr r7, [pc, #36] @ 98ecb8 <__cxa_atexit@plt+0x98273c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #108, 4 @ 0xc0000006 │ │ │ │ + cmneq sp, #156, 4 @ 0xc0000009 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ - cmneq sp, #172, 30 @ 0x2b0 │ │ │ │ - cmpeq r6, #112, 6 @ 0xc0000001 │ │ │ │ + cmneq sp, #220, 30 @ 0x370 │ │ │ │ + cmpeq r6, #160, 6 @ 0x80000002 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98ed40 <__cxa_atexit@plt+0x9827c4> │ │ │ │ + bhi 98ed10 <__cxa_atexit@plt+0x982794> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 98ed58 <__cxa_atexit@plt+0x9827dc> │ │ │ │ + ldr r1, [pc, #68] @ 98ed28 <__cxa_atexit@plt+0x9827ac> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98ed48 <__cxa_atexit@plt+0x9827cc> │ │ │ │ - ldr r7, [pc, #48] @ 98ed5c <__cxa_atexit@plt+0x9827e0> │ │ │ │ + bhi 98ed18 <__cxa_atexit@plt+0x98279c> │ │ │ │ + ldr r7, [pc, #48] @ 98ed2c <__cxa_atexit@plt+0x9827b0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, r8} │ │ │ │ - ldr r7, [pc, #36] @ 98ed60 <__cxa_atexit@plt+0x9827e4> │ │ │ │ + ldr r7, [pc, #36] @ 98ed30 <__cxa_atexit@plt+0x9827b4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #244, 2 @ 0x3d │ │ │ │ + cmneq sp, #36, 4 @ 0x40000002 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - cmneq sp, #52, 30 @ 0xd0 │ │ │ │ + cmneq sp, #100, 30 @ 0x190 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, r2, lsl r0 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98edac <__cxa_atexit@plt+0x982830> │ │ │ │ - ldr r2, [pc, #52] @ 98edb4 <__cxa_atexit@plt+0x982838> │ │ │ │ - ldr lr, [pc, #52] @ 98edb8 <__cxa_atexit@plt+0x98283c> │ │ │ │ + bhi 98ed7c <__cxa_atexit@plt+0x982800> │ │ │ │ + ldr r2, [pc, #52] @ 98ed84 <__cxa_atexit@plt+0x982808> │ │ │ │ + ldr lr, [pc, #52] @ 98ed88 <__cxa_atexit@plt+0x98280c> │ │ │ │ ldr r0, [r7, #8] │ │ │ │ ldr r8, [r7, #12] │ │ │ │ - ldr r1, [pc, #44] @ 98edbc <__cxa_atexit@plt+0x982840> │ │ │ │ + ldr r1, [pc, #44] @ 98ed8c <__cxa_atexit@plt+0x982810> │ │ │ │ add lr, pc, lr │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, lr, #2 │ │ │ │ ldr r1, [pc, r1] │ │ │ │ str r2, [r5, #-16] │ │ │ │ stmdb r5, {r0, r1, r7} │ │ │ │ mov r5, r3 │ │ │ │ - b d1da30 <__cxa_atexit@plt+0xd114b4> │ │ │ │ + b d1da00 <__cxa_atexit@plt+0xd11484> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ - cmpeq r6, #196, 4 @ 0x4000000c │ │ │ │ - cmneq sp, #108, 2 │ │ │ │ + cmpeq r6, #244, 4 @ 0x4000000f │ │ │ │ + cmneq sp, #156, 2 @ 0x27 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, r7 │ │ │ │ b 7d0edc <__cxa_atexit@plt+0x7c4960> │ │ │ │ - cmpeq r6, #132, 4 @ 0x40000008 │ │ │ │ + cmpeq r6, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98ee2c <__cxa_atexit@plt+0x9828b0> │ │ │ │ + bhi 98edfc <__cxa_atexit@plt+0x982880> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 98ee44 <__cxa_atexit@plt+0x9828c8> │ │ │ │ + ldr r1, [pc, #68] @ 98ee14 <__cxa_atexit@plt+0x982898> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98ee34 <__cxa_atexit@plt+0x9828b8> │ │ │ │ - ldr r7, [pc, #48] @ 98ee48 <__cxa_atexit@plt+0x9828cc> │ │ │ │ + bhi 98ee04 <__cxa_atexit@plt+0x982888> │ │ │ │ + ldr r7, [pc, #48] @ 98ee18 <__cxa_atexit@plt+0x98289c> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, r8} │ │ │ │ - ldr r7, [pc, #36] @ 98ee4c <__cxa_atexit@plt+0x9828d0> │ │ │ │ + ldr r7, [pc, #36] @ 98ee1c <__cxa_atexit@plt+0x9828a0> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #8, 2 │ │ │ │ + cmneq sp, #56, 2 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ - cmneq sp, #72, 28 @ 0x480 │ │ │ │ + cmneq sp, #120, 28 @ 0x780 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98ee88 <__cxa_atexit@plt+0x98290c> │ │ │ │ + bhi 98ee58 <__cxa_atexit@plt+0x9828dc> │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b d13510 <__cxa_atexit@plt+0xd06f94> │ │ │ │ + b d134e0 <__cxa_atexit@plt+0xd06f64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98eec4 <__cxa_atexit@plt+0x982948> │ │ │ │ + bhi 98ee94 <__cxa_atexit@plt+0x982918> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 98eecc <__cxa_atexit@plt+0x982950> │ │ │ │ + ldr r2, [pc, #24] @ 98ee9c <__cxa_atexit@plt+0x982920> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cd8960 <__cxa_atexit@plt+0xccc3e4> │ │ │ │ + b cd8930 <__cxa_atexit@plt+0xccc3b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #84 @ 0x54 │ │ │ │ - cmpeq r6, #140, 2 @ 0x23 │ │ │ │ + cmneq sp, #132 @ 0x84 │ │ │ │ + cmpeq r6, #188, 2 @ 0x2f │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98ef48 <__cxa_atexit@plt+0x9829cc> │ │ │ │ + bhi 98ef18 <__cxa_atexit@plt+0x98299c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98ef54 <__cxa_atexit@plt+0x9829d8> │ │ │ │ - ldr r1, [pc, #112] @ 98ef74 <__cxa_atexit@plt+0x9829f8> │ │ │ │ - ldr r2, [pc, #112] @ 98ef78 <__cxa_atexit@plt+0x9829fc> │ │ │ │ + bcc 98ef24 <__cxa_atexit@plt+0x9829a8> │ │ │ │ + ldr r1, [pc, #112] @ 98ef44 <__cxa_atexit@plt+0x9829c8> │ │ │ │ + ldr r2, [pc, #112] @ 98ef48 <__cxa_atexit@plt+0x9829cc> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98ef64 <__cxa_atexit@plt+0x9829e8> │ │ │ │ - ldr r7, [pc, #72] @ 98ef7c <__cxa_atexit@plt+0x982a00> │ │ │ │ + bhi 98ef34 <__cxa_atexit@plt+0x9829b8> │ │ │ │ + ldr r7, [pc, #72] @ 98ef4c <__cxa_atexit@plt+0x9829d0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r2, r8} │ │ │ │ - ldr r7, [pc, #60] @ 98ef80 <__cxa_atexit@plt+0x982a04> │ │ │ │ + ldr r7, [pc, #60] @ 98ef50 <__cxa_atexit@plt+0x9829d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq sp, #252, 30 @ 0x3f0 │ │ │ │ + cmneq sp, #44 @ 0x2c │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ - cmneq sp, #44, 26 @ 0xb00 │ │ │ │ - cmpeq r6, #216 @ 0xd8 │ │ │ │ + cmneq sp, #92, 26 @ 0x1700 │ │ │ │ + cmpeq r6, #8, 2 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98efd8 <__cxa_atexit@plt+0x982a5c> │ │ │ │ + bhi 98efa8 <__cxa_atexit@plt+0x982a2c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 98eff0 <__cxa_atexit@plt+0x982a74> │ │ │ │ + ldr r1, [pc, #68] @ 98efc0 <__cxa_atexit@plt+0x982a44> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98efe0 <__cxa_atexit@plt+0x982a64> │ │ │ │ - ldr r7, [pc, #48] @ 98eff4 <__cxa_atexit@plt+0x982a78> │ │ │ │ + bhi 98efb0 <__cxa_atexit@plt+0x982a34> │ │ │ │ + ldr r7, [pc, #48] @ 98efc4 <__cxa_atexit@plt+0x982a48> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, r8} │ │ │ │ - ldr r7, [pc, #36] @ 98eff8 <__cxa_atexit@plt+0x982a7c> │ │ │ │ + ldr r7, [pc, #36] @ 98efc8 <__cxa_atexit@plt+0x982a4c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #92, 30 @ 0x170 │ │ │ │ + cmneq sp, #140, 30 @ 0x230 │ │ │ │ @ instruction: 0x000001bc │ │ │ │ - cmneq sp, #156, 24 @ 0x9c00 │ │ │ │ - cmpeq r6, #96 @ 0x60 │ │ │ │ + cmneq sp, #204, 24 @ 0xcc00 │ │ │ │ + cmpeq r6, #144 @ 0x90 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98f050 <__cxa_atexit@plt+0x982ad4> │ │ │ │ + bhi 98f020 <__cxa_atexit@plt+0x982aa4> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 98f068 <__cxa_atexit@plt+0x982aec> │ │ │ │ + ldr r1, [pc, #68] @ 98f038 <__cxa_atexit@plt+0x982abc> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98f058 <__cxa_atexit@plt+0x982adc> │ │ │ │ - ldr r7, [pc, #48] @ 98f06c <__cxa_atexit@plt+0x982af0> │ │ │ │ + bhi 98f028 <__cxa_atexit@plt+0x982aac> │ │ │ │ + ldr r7, [pc, #48] @ 98f03c <__cxa_atexit@plt+0x982ac0> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, r8} │ │ │ │ - ldr r7, [pc, #36] @ 98f070 <__cxa_atexit@plt+0x982af4> │ │ │ │ + ldr r7, [pc, #36] @ 98f040 <__cxa_atexit@plt+0x982ac4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #228, 28 @ 0xe40 │ │ │ │ + cmneq sp, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ - cmneq sp, #36, 24 @ 0x2400 │ │ │ │ - cmpeq r6, #232, 30 @ 0x3a0 │ │ │ │ + cmneq sp, #84, 24 @ 0x5400 │ │ │ │ + cmpeq r6, #24 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98f0c8 <__cxa_atexit@plt+0x982b4c> │ │ │ │ + bhi 98f098 <__cxa_atexit@plt+0x982b1c> │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr r3, [r7, #12] │ │ │ │ - ldr r1, [pc, #68] @ 98f0e0 <__cxa_atexit@plt+0x982b64> │ │ │ │ + ldr r1, [pc, #68] @ 98f0b0 <__cxa_atexit@plt+0x982b34> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r7} │ │ │ │ sub r7, r5, #24 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98f0d0 <__cxa_atexit@plt+0x982b54> │ │ │ │ - ldr r7, [pc, #48] @ 98f0e4 <__cxa_atexit@plt+0x982b68> │ │ │ │ + bhi 98f0a0 <__cxa_atexit@plt+0x982b24> │ │ │ │ + ldr r7, [pc, #48] @ 98f0b4 <__cxa_atexit@plt+0x982b38> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-20]! @ 0xffffffec │ │ │ │ stmib r5, {r3, r8} │ │ │ │ - ldr r7, [pc, #36] @ 98f0e8 <__cxa_atexit@plt+0x982b6c> │ │ │ │ + ldr r7, [pc, #36] @ 98f0b8 <__cxa_atexit@plt+0x982b3c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #108, 28 @ 0x6c0 │ │ │ │ + cmneq sp, #156, 28 @ 0x9c0 │ │ │ │ andeq r0, r0, ip, asr #1 │ │ │ │ - cmneq sp, #172, 22 @ 0x2b000 │ │ │ │ + cmneq sp, #220, 22 @ 0x37000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98f124 <__cxa_atexit@plt+0x982ba8> │ │ │ │ + bhi 98f0f4 <__cxa_atexit@plt+0x982b78> │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b d133fc <__cxa_atexit@plt+0xd06e80> │ │ │ │ + b d133cc <__cxa_atexit@plt+0xd06e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #40, 30 @ 0xa0 │ │ │ │ + cmpeq r6, #88, 30 @ 0x160 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r1, r0 │ │ │ │ andeq r0, r1, sl │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98f168 <__cxa_atexit@plt+0x982bec> │ │ │ │ - ldr r3, [pc, #28] @ 98f170 <__cxa_atexit@plt+0x982bf4> │ │ │ │ + bhi 98f138 <__cxa_atexit@plt+0x982bbc> │ │ │ │ + ldr r3, [pc, #28] @ 98f140 <__cxa_atexit@plt+0x982bc4> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-12]! │ │ │ │ stmib r5, {r7, r8} │ │ │ │ - ldr r7, [pc, #16] @ 98f174 <__cxa_atexit@plt+0x982bf8> │ │ │ │ + ldr r7, [pc, #16] @ 98f144 <__cxa_atexit@plt+0x982bc8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmneq sp, #12, 22 @ 0x3000 │ │ │ │ - cmpeq r6, #228, 28 @ 0xe40 │ │ │ │ + cmneq sp, #60, 22 @ 0xf000 │ │ │ │ + cmpeq r6, #20, 30 @ 0x50 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98f1b0 <__cxa_atexit@plt+0x982c34> │ │ │ │ - ldr r3, [pc, #64] @ 98f1d8 <__cxa_atexit@plt+0x982c5c> │ │ │ │ + bne 98f180 <__cxa_atexit@plt+0x982c04> │ │ │ │ + ldr r3, [pc, #64] @ 98f1a8 <__cxa_atexit@plt+0x982c2c> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ - ldr r7, [pc, #48] @ 98f1dc <__cxa_atexit@plt+0x982c60> │ │ │ │ + ldr r7, [pc, #48] @ 98f1ac <__cxa_atexit@plt+0x982c30> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #28] @ 98f1d4 <__cxa_atexit@plt+0x982c58> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #28] @ 98f1a4 <__cxa_atexit@plt+0x982c28> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98f1cc <__cxa_atexit@plt+0x982c50> │ │ │ │ - b 98f1ec <__cxa_atexit@plt+0x982c70> │ │ │ │ + beq 98f19c <__cxa_atexit@plt+0x982c20> │ │ │ │ + b 98f1bc <__cxa_atexit@plt+0x982c40> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffffe4 │ │ │ │ - cmneq sp, #196, 20 @ 0xc4000 │ │ │ │ - cmpeq r6, #124, 28 @ 0x7c0 │ │ │ │ + cmneq sp, #244, 20 @ 0xf4000 │ │ │ │ + cmpeq r6, #172, 28 @ 0xac0 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 98f258 <__cxa_atexit@plt+0x982cdc> │ │ │ │ + beq 98f228 <__cxa_atexit@plt+0x982cac> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 98f2a4 <__cxa_atexit@plt+0x982d28> │ │ │ │ + bne 98f274 <__cxa_atexit@plt+0x982cf8> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ sub r6, r6, #3 │ │ │ │ cmp r6, #4 │ │ │ │ - bhi 98f400 <__cxa_atexit@plt+0x982e84> │ │ │ │ + bhi 98f3d0 <__cxa_atexit@plt+0x982e54> │ │ │ │ add r2, pc, #4 │ │ │ │ ldr r6, [r2, r6, lsl #2] │ │ │ │ add pc, r2, r6 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldr r7, [pc, #676] @ 98f4ec <__cxa_atexit@plt+0x982f70> │ │ │ │ + ldr r7, [pc, #676] @ 98f4bc <__cxa_atexit@plt+0x982f40> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #32 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98f490 <__cxa_atexit@plt+0x982f14> │ │ │ │ - ldr r2, [pc, #604] @ 98f4cc <__cxa_atexit@plt+0x982f50> │ │ │ │ + bcc 98f460 <__cxa_atexit@plt+0x982ee4> │ │ │ │ + ldr r2, [pc, #604] @ 98f49c <__cxa_atexit@plt+0x982f20> │ │ │ │ ldr r1, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ add r2, pc, r2 │ │ │ │ - ldr r0, [pc, #592] @ 98f4d0 <__cxa_atexit@plt+0x982f54> │ │ │ │ + ldr r0, [pc, #592] @ 98f4a0 <__cxa_atexit@plt+0x982f24> │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r8, [r3, #28] │ │ │ │ str r8, [r3, #12] │ │ │ │ mov r8, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r3, #24] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r0, [r8, #16]! │ │ │ │ - b 98f2e4 <__cxa_atexit@plt+0x982d68> │ │ │ │ + b 98f2b4 <__cxa_atexit@plt+0x982d38> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98f49c <__cxa_atexit@plt+0x982f20> │ │ │ │ - ldr r2, [pc, #516] @ 98f4c0 <__cxa_atexit@plt+0x982f44> │ │ │ │ - ldr r1, [pc, #516] @ 98f4c4 <__cxa_atexit@plt+0x982f48> │ │ │ │ + bcc 98f46c <__cxa_atexit@plt+0x982ef0> │ │ │ │ + ldr r2, [pc, #516] @ 98f490 <__cxa_atexit@plt+0x982f14> │ │ │ │ + ldr r1, [pc, #516] @ 98f494 <__cxa_atexit@plt+0x982f18> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r5, r5, #12 │ │ │ │ str r8, [r3, #8] │ │ │ │ sub r8, r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r7, [r3, #20] │ │ │ │ - ldr r7, [pc, #476] @ 98f4c8 <__cxa_atexit@plt+0x982f4c> │ │ │ │ + ldr r7, [pc, #476] @ 98f498 <__cxa_atexit@plt+0x982f1c> │ │ │ │ mov r9, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r6, [pc, #500] @ 98f4f0 <__cxa_atexit@plt+0x982f74> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r6, [pc, #500] @ 98f4c0 <__cxa_atexit@plt+0x982f44> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [r5] │ │ │ │ str r8, [r5, #8] │ │ │ │ - ldr r7, [pc, #484] @ 98f4f4 <__cxa_atexit@plt+0x982f78> │ │ │ │ + ldr r7, [pc, #484] @ 98f4c4 <__cxa_atexit@plt+0x982f48> │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #44 @ 0x2c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98f4a8 <__cxa_atexit@plt+0x982f2c> │ │ │ │ - ldr r2, [pc, #460] @ 98f4fc <__cxa_atexit@plt+0x982f80> │ │ │ │ - ldr r1, [pc, #460] @ 98f500 <__cxa_atexit@plt+0x982f84> │ │ │ │ + bcc 98f478 <__cxa_atexit@plt+0x982efc> │ │ │ │ + ldr r2, [pc, #460] @ 98f4cc <__cxa_atexit@plt+0x982f50> │ │ │ │ + ldr r1, [pc, #460] @ 98f4d0 <__cxa_atexit@plt+0x982f54> │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ - ldr lr, [pc, #452] @ 98f504 <__cxa_atexit@plt+0x982f88> │ │ │ │ + ldr lr, [pc, #452] @ 98f4d4 <__cxa_atexit@plt+0x982f58> │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #4]! │ │ │ │ add r1, pc, r1 │ │ │ │ add lr, pc, lr │ │ │ │ str r8, [r3, #36] @ 0x24 │ │ │ │ str r0, [r3, #40] @ 0x28 │ │ │ │ str r7, [r3, #8] │ │ │ │ str r8, [r3, #12] │ │ │ │ str r1, [r3, #16] │ │ │ │ str r0, [r3, #20] │ │ │ │ str r3, [r3, #24] │ │ │ │ str lr, [r3, #28]! │ │ │ │ - ldr r7, [pc, #404] @ 98f508 <__cxa_atexit@plt+0x982f8c> │ │ │ │ + ldr r7, [pc, #404] @ 98f4d8 <__cxa_atexit@plt+0x982f5c> │ │ │ │ add r5, r5, #12 │ │ │ │ sub r9, r6, #21 │ │ │ │ mov r8, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r3, #60 @ 0x3c │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98f4b4 <__cxa_atexit@plt+0x982f38> │ │ │ │ - ldr r2, [pc, #320] @ 98f4dc <__cxa_atexit@plt+0x982f60> │ │ │ │ - ldr lr, [pc, #320] @ 98f4e0 <__cxa_atexit@plt+0x982f64> │ │ │ │ - ldr r9, [pc, #320] @ 98f4e4 <__cxa_atexit@plt+0x982f68> │ │ │ │ + bcc 98f484 <__cxa_atexit@plt+0x982f08> │ │ │ │ + ldr r2, [pc, #320] @ 98f4ac <__cxa_atexit@plt+0x982f30> │ │ │ │ + ldr lr, [pc, #320] @ 98f4b0 <__cxa_atexit@plt+0x982f34> │ │ │ │ + ldr r9, [pc, #320] @ 98f4b4 <__cxa_atexit@plt+0x982f38> │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r7, #9] │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r7, [r7, #13] │ │ │ │ - ldr sl, [pc, #304] @ 98f4e8 <__cxa_atexit@plt+0x982f6c> │ │ │ │ + ldr sl, [pc, #304] @ 98f4b8 <__cxa_atexit@plt+0x982f3c> │ │ │ │ str r2, [r3, #4]! │ │ │ │ mov r2, r3 │ │ │ │ str r0, [r3, #24] │ │ │ │ mov r0, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ str r7, [r3, #8] │ │ │ │ @@ -2493341,591 +2493329,591 @@ │ │ │ │ str r8, [r3, #28] │ │ │ │ str r8, [r3, #12] │ │ │ │ stm r7, {r1, r8, lr} │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ str r0, [r3, #56] @ 0x38 │ │ │ │ add r5, r5, #12 │ │ │ │ sub r8, r6, #5 │ │ │ │ - b 98f2e4 <__cxa_atexit@plt+0x982d68> │ │ │ │ - ldr r6, [pc, #204] @ 98f4d4 <__cxa_atexit@plt+0x982f58> │ │ │ │ + b 98f2b4 <__cxa_atexit@plt+0x982d38> │ │ │ │ + ldr r6, [pc, #204] @ 98f4a4 <__cxa_atexit@plt+0x982f28> │ │ │ │ ldr r2, [r7, #1] │ │ │ │ ldr r9, [r7, #5] │ │ │ │ add r6, pc, r6 │ │ │ │ tst r2, #3 │ │ │ │ str r6, [r5] │ │ │ │ str r9, [r5, #8] │ │ │ │ - beq 98f460 <__cxa_atexit@plt+0x982ee4> │ │ │ │ + beq 98f430 <__cxa_atexit@plt+0x982eb4> │ │ │ │ ldr r6, [r2, #39] @ 0x27 │ │ │ │ bic r7, r6, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 98f470 <__cxa_atexit@plt+0x982ef4> │ │ │ │ + bne 98f440 <__cxa_atexit@plt+0x982ec4> │ │ │ │ ldr r7, [r6, #5] │ │ │ │ ldr r6, [r6, #13] │ │ │ │ - ldr r2, [pc, #144] @ 98f4d8 <__cxa_atexit@plt+0x982f5c> │ │ │ │ + ldr r2, [pc, #144] @ 98f4a8 <__cxa_atexit@plt+0x982f2c> │ │ │ │ tst r7, #3 │ │ │ │ str r6, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 98f484 <__cxa_atexit@plt+0x982f08> │ │ │ │ + beq 98f454 <__cxa_atexit@plt+0x982ed8> │ │ │ │ mov r6, r3 │ │ │ │ - b 98f57c <__cxa_atexit@plt+0x983000> │ │ │ │ + b 98f54c <__cxa_atexit@plt+0x982fd0> │ │ │ │ ldr r0, [r2] │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #128] @ 98f4f8 <__cxa_atexit@plt+0x982f7c> │ │ │ │ + ldr r7, [pc, #128] @ 98f4c8 <__cxa_atexit@plt+0x982f4c> │ │ │ │ add r5, r5, #12 │ │ │ │ mov r6, r3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r6, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xfffff8c0 │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ - cmneq sp, #120, 18 @ 0x1e0000 │ │ │ │ + cmneq sp, #168, 18 @ 0x2a0000 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ @ instruction: 0xfffffa60 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ @ instruction: 0xfffffbe8 │ │ │ │ @ instruction: 0xfffffd14 │ │ │ │ @ instruction: 0xfffffc3c │ │ │ │ @ instruction: 0xfffffcb0 │ │ │ │ - cmneq sp, #32, 20 @ 0x20000 │ │ │ │ + cmneq sp, #80, 20 @ 0x50000 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ - cmneq sp, #92, 18 @ 0x170000 │ │ │ │ - cmneq sp, #244, 14 @ 0x3d00000 │ │ │ │ + cmneq sp, #140, 18 @ 0x230000 │ │ │ │ + cmneq sp, #36, 16 @ 0x240000 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffffb10 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ - cmneq sp, #232, 16 @ 0xe80000 │ │ │ │ + cmneq sp, #24, 18 @ 0x60000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 98f550 <__cxa_atexit@plt+0x982fd4> │ │ │ │ + bne 98f520 <__cxa_atexit@plt+0x982fa4> │ │ │ │ ldr r7, [r3, #5] │ │ │ │ ldr r3, [r3, #13] │ │ │ │ - ldr r2, [pc, #48] @ 98f56c <__cxa_atexit@plt+0x982ff0> │ │ │ │ + ldr r2, [pc, #48] @ 98f53c <__cxa_atexit@plt+0x982fc0> │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #-4]! │ │ │ │ - beq 98f564 <__cxa_atexit@plt+0x982fe8> │ │ │ │ - b 98f57c <__cxa_atexit@plt+0x983000> │ │ │ │ + beq 98f534 <__cxa_atexit@plt+0x982fb8> │ │ │ │ + b 98f54c <__cxa_atexit@plt+0x982fd0> │ │ │ │ ldmib r5, {r8, r9} │ │ │ │ - ldr r7, [pc, #20] @ 98f570 <__cxa_atexit@plt+0x982ff4> │ │ │ │ + ldr r7, [pc, #20] @ 98f540 <__cxa_atexit@plt+0x982fc4> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r0 │ │ │ │ - cmneq sp, #20, 14 @ 0x500000 │ │ │ │ + cmneq sp, #68, 14 @ 0x1100000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 98f594 <__cxa_atexit@plt+0x983018> │ │ │ │ + bne 98f564 <__cxa_atexit@plt+0x982fe8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ - b 98f5ec <__cxa_atexit@plt+0x983070> │ │ │ │ + b 98f5bc <__cxa_atexit@plt+0x983040> │ │ │ │ mov r3, r5 │ │ │ │ - ldr r2, [pc, #140] @ 98f62c <__cxa_atexit@plt+0x9830b0> │ │ │ │ + ldr r2, [pc, #140] @ 98f5fc <__cxa_atexit@plt+0x983080> │ │ │ │ ldr r7, [r3, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 98f5fc <__cxa_atexit@plt+0x983080> │ │ │ │ + beq 98f5cc <__cxa_atexit@plt+0x983050> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 98f608 <__cxa_atexit@plt+0x98308c> │ │ │ │ + bne 98f5d8 <__cxa_atexit@plt+0x98305c> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r9, r6 │ │ │ │ add r6, r6, #16 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98f61c <__cxa_atexit@plt+0x9830a0> │ │ │ │ - ldr r3, [pc, #92] @ 98f630 <__cxa_atexit@plt+0x9830b4> │ │ │ │ + bcc 98f5ec <__cxa_atexit@plt+0x983070> │ │ │ │ + ldr r3, [pc, #92] @ 98f600 <__cxa_atexit@plt+0x983084> │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ ldr r8, [r5, #8] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ - ldr r7, [pc, #64] @ 98f634 <__cxa_atexit@plt+0x9830b8> │ │ │ │ + ldr r7, [pc, #64] @ 98f604 <__cxa_atexit@plt+0x983088> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #40] @ 98f638 <__cxa_atexit@plt+0x9830bc> │ │ │ │ + ldr r7, [pc, #40] @ 98f608 <__cxa_atexit@plt+0x98308c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r5, #16 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ muleq r0, ip, r0 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ - cmneq sp, #124, 12 @ 0x7c00000 │ │ │ │ - cmneq sp, #92, 12 @ 0x5c00000 │ │ │ │ + cmneq sp, #172, 12 @ 0xac00000 │ │ │ │ + cmneq sp, #140, 12 @ 0x8c00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 98f694 <__cxa_atexit@plt+0x983118> │ │ │ │ + bne 98f664 <__cxa_atexit@plt+0x9830e8> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #16 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 98f6ac <__cxa_atexit@plt+0x983130> │ │ │ │ - ldr r3, [pc, #80] @ 98f6bc <__cxa_atexit@plt+0x983140> │ │ │ │ + bcc 98f67c <__cxa_atexit@plt+0x983100> │ │ │ │ + ldr r3, [pc, #80] @ 98f68c <__cxa_atexit@plt+0x983110> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r7, [r7, #2] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r9, #4]! │ │ │ │ ldr r8, [r5, #4] │ │ │ │ str r2, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ - ldr r7, [pc, #52] @ 98f6c0 <__cxa_atexit@plt+0x983144> │ │ │ │ + ldr r7, [pc, #52] @ 98f690 <__cxa_atexit@plt+0x983114> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #28] @ 98f6b8 <__cxa_atexit@plt+0x98313c> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #28] @ 98f688 <__cxa_atexit@plt+0x98310c> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq sp, #204, 10 @ 0x33000000 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq sp, #252, 10 @ 0x3f000000 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ - cmneq sp, #228, 10 @ 0x39000000 │ │ │ │ - cmpeq r6, #152, 18 @ 0x260000 │ │ │ │ + cmneq sp, #20, 12 @ 0x1400000 │ │ │ │ + cmpeq r6, #200, 18 @ 0x320000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98f728 <__cxa_atexit@plt+0x9831ac> │ │ │ │ + bhi 98f6f8 <__cxa_atexit@plt+0x98317c> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 98f740 <__cxa_atexit@plt+0x9831c4> │ │ │ │ + ldr r1, [pc, #80] @ 98f710 <__cxa_atexit@plt+0x983194> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98f734 <__cxa_atexit@plt+0x9831b8> │ │ │ │ - ldr r3, [pc, #60] @ 98f744 <__cxa_atexit@plt+0x9831c8> │ │ │ │ + bhi 98f704 <__cxa_atexit@plt+0x983188> │ │ │ │ + ldr r3, [pc, #60] @ 98f714 <__cxa_atexit@plt+0x983198> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 98f748 <__cxa_atexit@plt+0x9831cc> │ │ │ │ + ldr r7, [pc, #36] @ 98f718 <__cxa_atexit@plt+0x98319c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #24, 16 @ 0x180000 │ │ │ │ + cmneq sp, #72, 16 @ 0x480000 │ │ │ │ @ instruction: 0x000003bc │ │ │ │ - cmneq sp, #76, 10 @ 0x13000000 │ │ │ │ + cmneq sp, #124, 10 @ 0x1f000000 │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98f784 <__cxa_atexit@plt+0x983208> │ │ │ │ + bhi 98f754 <__cxa_atexit@plt+0x9831d8> │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b d13510 <__cxa_atexit@plt+0xd06f94> │ │ │ │ + b d134e0 <__cxa_atexit@plt+0xd06f64> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98f7c0 <__cxa_atexit@plt+0x983244> │ │ │ │ + bhi 98f790 <__cxa_atexit@plt+0x983214> │ │ │ │ str r7, [r5, #-4] │ │ │ │ - ldr r2, [pc, #24] @ 98f7c8 <__cxa_atexit@plt+0x98324c> │ │ │ │ + ldr r2, [pc, #24] @ 98f798 <__cxa_atexit@plt+0x98321c> │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r8, [r7, #8] │ │ │ │ str r2, [r5, #-8] │ │ │ │ mov r5, r3 │ │ │ │ - b cd8960 <__cxa_atexit@plt+0xccc3e4> │ │ │ │ + b cd8930 <__cxa_atexit@plt+0xccc3b4> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #88, 14 @ 0x1600000 │ │ │ │ - cmpeq r6, #144, 16 @ 0x900000 │ │ │ │ + cmneq sp, #136, 14 @ 0x2200000 │ │ │ │ + cmpeq r6, #192, 16 @ 0xc00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r3, r5, #8 │ │ │ │ mov r8, r6 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98f850 <__cxa_atexit@plt+0x9832d4> │ │ │ │ + bhi 98f820 <__cxa_atexit@plt+0x9832a4> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r8, #12 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98f85c <__cxa_atexit@plt+0x9832e0> │ │ │ │ - ldr r1, [pc, #124] @ 98f87c <__cxa_atexit@plt+0x983300> │ │ │ │ - ldr r2, [pc, #124] @ 98f880 <__cxa_atexit@plt+0x983304> │ │ │ │ + bcc 98f82c <__cxa_atexit@plt+0x9832b0> │ │ │ │ + ldr r1, [pc, #124] @ 98f84c <__cxa_atexit@plt+0x9832d0> │ │ │ │ + ldr r2, [pc, #124] @ 98f850 <__cxa_atexit@plt+0x9832d4> │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ stmdb r5, {r2, r7} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ ldr r7, [r7, #12] │ │ │ │ str r1, [r8, #4]! │ │ │ │ str r7, [r8, #8] │ │ │ │ sub r7, r5, #28 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 98f86c <__cxa_atexit@plt+0x9832f0> │ │ │ │ - ldr r7, [pc, #84] @ 98f884 <__cxa_atexit@plt+0x983308> │ │ │ │ + bhi 98f83c <__cxa_atexit@plt+0x9832c0> │ │ │ │ + ldr r7, [pc, #84] @ 98f854 <__cxa_atexit@plt+0x9832d8> │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r2, [r5, #8] │ │ │ │ ldr r7, [r2, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #60] @ 98f888 <__cxa_atexit@plt+0x98330c> │ │ │ │ + ldr r7, [pc, #60] @ 98f858 <__cxa_atexit@plt+0x9832dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r6, r8 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff90 │ │ │ │ - cmneq sp, #0, 14 │ │ │ │ + cmneq sp, #48, 14 @ 0xc00000 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - cmneq sp, #36, 8 @ 0x24000000 │ │ │ │ - cmpeq r6, #208, 14 @ 0x3400000 │ │ │ │ + cmneq sp, #84, 8 @ 0x54000000 │ │ │ │ + cmpeq r6, #0, 16 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98f8f0 <__cxa_atexit@plt+0x983374> │ │ │ │ + bhi 98f8c0 <__cxa_atexit@plt+0x983344> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 98f908 <__cxa_atexit@plt+0x98338c> │ │ │ │ + ldr r1, [pc, #80] @ 98f8d8 <__cxa_atexit@plt+0x98335c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98f8fc <__cxa_atexit@plt+0x983380> │ │ │ │ - ldr r3, [pc, #60] @ 98f90c <__cxa_atexit@plt+0x983390> │ │ │ │ + bhi 98f8cc <__cxa_atexit@plt+0x983350> │ │ │ │ + ldr r3, [pc, #60] @ 98f8dc <__cxa_atexit@plt+0x983360> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 98f910 <__cxa_atexit@plt+0x983394> │ │ │ │ + ldr r7, [pc, #36] @ 98f8e0 <__cxa_atexit@plt+0x983364> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #80, 12 @ 0x5000000 │ │ │ │ + cmneq sp, #128, 12 @ 0x8000000 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - cmneq sp, #132, 6 @ 0x10000002 │ │ │ │ - cmpeq r6, #72, 14 @ 0x1200000 │ │ │ │ + cmneq sp, #180, 6 @ 0xd0000002 │ │ │ │ + cmpeq r6, #120, 14 @ 0x1e00000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98f978 <__cxa_atexit@plt+0x9833fc> │ │ │ │ + bhi 98f948 <__cxa_atexit@plt+0x9833cc> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 98f990 <__cxa_atexit@plt+0x983414> │ │ │ │ + ldr r1, [pc, #80] @ 98f960 <__cxa_atexit@plt+0x9833e4> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98f984 <__cxa_atexit@plt+0x983408> │ │ │ │ - ldr r3, [pc, #60] @ 98f994 <__cxa_atexit@plt+0x983418> │ │ │ │ + bhi 98f954 <__cxa_atexit@plt+0x9833d8> │ │ │ │ + ldr r3, [pc, #60] @ 98f964 <__cxa_atexit@plt+0x9833e8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 98f998 <__cxa_atexit@plt+0x98341c> │ │ │ │ + ldr r7, [pc, #36] @ 98f968 <__cxa_atexit@plt+0x9833ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #200, 10 @ 0x32000000 │ │ │ │ + cmneq sp, #248, 10 @ 0x3e000000 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ - cmneq sp, #252, 4 @ 0xc000000f │ │ │ │ - cmpeq r6, #192, 12 @ 0xc000000 │ │ │ │ + cmneq sp, #44, 6 @ 0xb0000000 │ │ │ │ + cmpeq r6, #240, 12 @ 0xf000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r1, r2, lsl r0 │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r7 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98fa00 <__cxa_atexit@plt+0x983484> │ │ │ │ + bhi 98f9d0 <__cxa_atexit@plt+0x983454> │ │ │ │ ldr r8, [r3, #8] │ │ │ │ ldr r7, [r3, #12] │ │ │ │ - ldr r1, [pc, #80] @ 98fa18 <__cxa_atexit@plt+0x98349c> │ │ │ │ + ldr r1, [pc, #80] @ 98f9e8 <__cxa_atexit@plt+0x98346c> │ │ │ │ ldr r1, [pc, r1] │ │ │ │ stmdb r5, {r1, r3} │ │ │ │ sub r3, r5, #28 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98fa0c <__cxa_atexit@plt+0x983490> │ │ │ │ - ldr r3, [pc, #60] @ 98fa1c <__cxa_atexit@plt+0x9834a0> │ │ │ │ + bhi 98f9dc <__cxa_atexit@plt+0x983460> │ │ │ │ + ldr r3, [pc, #60] @ 98f9ec <__cxa_atexit@plt+0x983470> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-24]! @ 0xffffffe8 │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #36] @ 98fa20 <__cxa_atexit@plt+0x9834a4> │ │ │ │ + ldr r7, [pc, #36] @ 98f9f0 <__cxa_atexit@plt+0x983474> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r2 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #64, 10 @ 0x10000000 │ │ │ │ + cmneq sp, #112, 10 @ 0x1c000000 │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ - cmneq sp, #116, 4 @ 0x40000007 │ │ │ │ + cmneq sp, #164, 4 @ 0x4000000a │ │ │ │ andeq r0, r3, r7, lsl r0 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, fp │ │ │ │ sub r2, r5, #8 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 98fa5c <__cxa_atexit@plt+0x9834e0> │ │ │ │ + bhi 98fa2c <__cxa_atexit@plt+0x9834b0> │ │ │ │ ldr r1, [r7, #5] │ │ │ │ ldr r8, [r7, #1] │ │ │ │ stmdb r5, {r9, sl} │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r3 │ │ │ │ - b d133fc <__cxa_atexit@plt+0xd06e80> │ │ │ │ + b d133cc <__cxa_atexit@plt+0xd06e50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #240, 10 @ 0x3c000000 │ │ │ │ + cmpeq r6, #32, 12 @ 0x2000000 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 98faac <__cxa_atexit@plt+0x983530> │ │ │ │ - ldr r3, [pc, #40] @ 98fab4 <__cxa_atexit@plt+0x983538> │ │ │ │ + bhi 98fa7c <__cxa_atexit@plt+0x983500> │ │ │ │ + ldr r3, [pc, #40] @ 98fa84 <__cxa_atexit@plt+0x983508> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #12] │ │ │ │ str r7, [r5, #8] │ │ │ │ ldr r7, [r7, #3] │ │ │ │ str r7, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ 98fab8 <__cxa_atexit@plt+0x98353c> │ │ │ │ + ldr r7, [pc, #16] @ 98fa88 <__cxa_atexit@plt+0x98350c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ - cmneq sp, #200, 2 @ 0x32 │ │ │ │ - cmpeq r6, #160, 10 @ 0x28000000 │ │ │ │ + cmneq sp, #248, 2 @ 0x3e │ │ │ │ + cmpeq r6, #208, 10 @ 0x34000000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 98fafc <__cxa_atexit@plt+0x983580> │ │ │ │ + bne 98facc <__cxa_atexit@plt+0x983550> │ │ │ │ ldr r3, [r5, #8] │ │ │ │ - ldr r2, [pc, #68] @ 98fb24 <__cxa_atexit@plt+0x9835a8> │ │ │ │ + ldr r2, [pc, #68] @ 98faf4 <__cxa_atexit@plt+0x983578> │ │ │ │ ldr r8, [r7, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [r3, #3] │ │ │ │ str r8, [r5, #12] │ │ │ │ stm r5, {r2, r7} │ │ │ │ - ldr r7, [pc, #48] @ 98fb28 <__cxa_atexit@plt+0x9835ac> │ │ │ │ + ldr r7, [pc, #48] @ 98faf8 <__cxa_atexit@plt+0x98357c> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r3, [pc, #28] @ 98fb20 <__cxa_atexit@plt+0x9835a4> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r3, [pc, #28] @ 98faf0 <__cxa_atexit@plt+0x983574> │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98fb18 <__cxa_atexit@plt+0x98359c> │ │ │ │ - b 98fb38 <__cxa_atexit@plt+0x9835bc> │ │ │ │ + beq 98fae8 <__cxa_atexit@plt+0x98356c> │ │ │ │ + b 98fb08 <__cxa_atexit@plt+0x98358c> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ @ instruction: 0xffffffe0 │ │ │ │ - cmneq sp, #120, 2 │ │ │ │ - cmpeq r6, #48, 10 @ 0xc000000 │ │ │ │ + cmneq sp, #168, 2 @ 0x2a │ │ │ │ + cmpeq r6, #96, 10 @ 0x18000000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r2, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - beq 98fba4 <__cxa_atexit@plt+0x983628> │ │ │ │ + beq 98fb74 <__cxa_atexit@plt+0x9835f8> │ │ │ │ cmp r6, #3 │ │ │ │ - bne 98fbf0 <__cxa_atexit@plt+0x983674> │ │ │ │ + bne 98fbc0 <__cxa_atexit@plt+0x983644> │ │ │ │ bic r6, r7, #3 │ │ │ │ ldr r6, [r6] │ │ │ │ ldrh r6, [r6, #-2] │ │ │ │ sub r6, r6, #3 │ │ │ │ cmp r6, #4 │ │ │ │ - bhi 98fd4c <__cxa_atexit@plt+0x9837d0> │ │ │ │ + bhi 98fd1c <__cxa_atexit@plt+0x9837a0> │ │ │ │ add r1, pc, #4 │ │ │ │ ldr r6, [r1, r6, lsl #2] │ │ │ │ add pc, r1, r6 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ - ldr r7, [pc, #588] @ 98fde0 <__cxa_atexit@plt+0x983864> │ │ │ │ + ldr r7, [pc, #588] @ 98fdb0 <__cxa_atexit@plt+0x983834> │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #32 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 98fd88 <__cxa_atexit@plt+0x98380c> │ │ │ │ - ldr r1, [pc, #520] @ 98fdc4 <__cxa_atexit@plt+0x983848> │ │ │ │ + bcc 98fd58 <__cxa_atexit@plt+0x9837dc> │ │ │ │ + ldr r1, [pc, #520] @ 98fd94 <__cxa_atexit@plt+0x983818> │ │ │ │ ldr r0, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ - ldr lr, [pc, #512] @ 98fdc8 <__cxa_atexit@plt+0x98384c> │ │ │ │ + ldr lr, [pc, #512] @ 98fd98 <__cxa_atexit@plt+0x98381c> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #4]! │ │ │ │ mov r8, r2 │ │ │ │ add lr, pc, lr │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r2, #28] │ │ │ │ str r7, [r2, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ str lr, [r8, #16]! │ │ │ │ add r5, r5, #16 │ │ │ │ - b 98fc30 <__cxa_atexit@plt+0x9836b4> │ │ │ │ + b 98fc00 <__cxa_atexit@plt+0x983684> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #24 │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 98fd94 <__cxa_atexit@plt+0x983818> │ │ │ │ - ldr r1, [pc, #432] @ 98fdb8 <__cxa_atexit@plt+0x98383c> │ │ │ │ - ldr r0, [pc, #432] @ 98fdbc <__cxa_atexit@plt+0x983840> │ │ │ │ + bcc 98fd64 <__cxa_atexit@plt+0x9837e8> │ │ │ │ + ldr r1, [pc, #432] @ 98fd88 <__cxa_atexit@plt+0x98380c> │ │ │ │ + ldr r0, [pc, #432] @ 98fd8c <__cxa_atexit@plt+0x983810> │ │ │ │ ldr r7, [r7, #3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #4]! │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r2, #8] │ │ │ │ str r7, [r2, #12] │ │ │ │ str r0, [r2, #16] │ │ │ │ str r7, [r2, #20] │ │ │ │ - ldr r7, [pc, #392] @ 98fdc0 <__cxa_atexit@plt+0x983844> │ │ │ │ + ldr r7, [pc, #392] @ 98fd90 <__cxa_atexit@plt+0x983814> │ │ │ │ mov r9, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r6, [pc, #412] @ 98fde4 <__cxa_atexit@plt+0x983868> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r6, [pc, #412] @ 98fdb4 <__cxa_atexit@plt+0x983838> │ │ │ │ ldr r8, [r7, #1] │ │ │ │ ldr r7, [r3, #3] │ │ │ │ add r6, pc, r6 │ │ │ │ stm r5, {r6, r7} │ │ │ │ str r8, [r5, #12] │ │ │ │ - ldr r7, [pc, #392] @ 98fde8 <__cxa_atexit@plt+0x98386c> │ │ │ │ + ldr r7, [pc, #392] @ 98fdb8 <__cxa_atexit@plt+0x98383c> │ │ │ │ mov r6, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #44 @ 0x2c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 98fda0 <__cxa_atexit@plt+0x983824> │ │ │ │ - ldr r1, [pc, #364] @ 98fdec <__cxa_atexit@plt+0x983870> │ │ │ │ - ldr lr, [pc, #364] @ 98fdf0 <__cxa_atexit@plt+0x983874> │ │ │ │ + bcc 98fd70 <__cxa_atexit@plt+0x9837f4> │ │ │ │ + ldr r1, [pc, #364] @ 98fdbc <__cxa_atexit@plt+0x983840> │ │ │ │ + ldr lr, [pc, #364] @ 98fdc0 <__cxa_atexit@plt+0x983844> │ │ │ │ ldr r0, [r7, #1] │ │ │ │ ldr r7, [r7, #9] │ │ │ │ - ldr r8, [pc, #356] @ 98fdf4 <__cxa_atexit@plt+0x983878> │ │ │ │ + ldr r8, [pc, #356] @ 98fdc4 <__cxa_atexit@plt+0x983848> │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #4]! │ │ │ │ add lr, pc, lr │ │ │ │ add r8, pc, r8 │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ str r0, [r2, #40] @ 0x28 │ │ │ │ str r7, [r2, #8] │ │ │ │ str r3, [r2, #12] │ │ │ │ str lr, [r2, #16] │ │ │ │ str r0, [r2, #20] │ │ │ │ str r2, [r2, #24] │ │ │ │ str r8, [r2, #28]! │ │ │ │ - ldr r7, [pc, #308] @ 98fdf8 <__cxa_atexit@plt+0x98387c> │ │ │ │ + ldr r7, [pc, #308] @ 98fdc8 <__cxa_atexit@plt+0x98384c> │ │ │ │ add r5, r5, #16 │ │ │ │ sub r9, r6, #21 │ │ │ │ mov r8, r2 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ ldr r1, [r4, #804] @ 0x324 │ │ │ │ add r6, r2, #60 @ 0x3c │ │ │ │ cmp r1, r6 │ │ │ │ - bcc 98fdac <__cxa_atexit@plt+0x983830> │ │ │ │ - ldr r9, [pc, #228] @ 98fdd0 <__cxa_atexit@plt+0x983854> │ │ │ │ + bcc 98fd7c <__cxa_atexit@plt+0x983800> │ │ │ │ + ldr r9, [pc, #228] @ 98fda0 <__cxa_atexit@plt+0x983824> │ │ │ │ add r7, r7, #5 │ │ │ │ - ldr lr, [pc, #224] @ 98fdd4 <__cxa_atexit@plt+0x983858> │ │ │ │ + ldr lr, [pc, #224] @ 98fda4 <__cxa_atexit@plt+0x983828> │ │ │ │ add r9, pc, r9 │ │ │ │ - ldr r8, [pc, #220] @ 98fdd8 <__cxa_atexit@plt+0x98385c> │ │ │ │ + ldr r8, [pc, #220] @ 98fda8 <__cxa_atexit@plt+0x98382c> │ │ │ │ ldm r7, {r0, r1, r7} │ │ │ │ - ldr sl, [pc, #216] @ 98fddc <__cxa_atexit@plt+0x983860> │ │ │ │ + ldr sl, [pc, #216] @ 98fdac <__cxa_atexit@plt+0x983830> │ │ │ │ str r9, [r2, #4]! │ │ │ │ add r8, pc, r8 │ │ │ │ str r1, [r2, #24] │ │ │ │ mov r1, r2 │ │ │ │ str r7, [r2, #8] │ │ │ │ mov r7, r2 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -2493936,533 +2493924,533 @@ │ │ │ │ stm r8, {r0, r3, lr} │ │ │ │ str r3, [r2, #28] │ │ │ │ str r3, [r2, #12] │ │ │ │ str r7, [r2, #52] @ 0x34 │ │ │ │ str r1, [r2, #56] @ 0x38 │ │ │ │ add r5, r5, #16 │ │ │ │ sub r8, r6, #5 │ │ │ │ - b 98fc30 <__cxa_atexit@plt+0x9836b4> │ │ │ │ - ldr r6, [pc, #120] @ 98fdcc <__cxa_atexit@plt+0x983850> │ │ │ │ + b 98fc00 <__cxa_atexit@plt+0x983684> │ │ │ │ + ldr r6, [pc, #120] @ 98fd9c <__cxa_atexit@plt+0x983820> │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r7, [r7, #5] │ │ │ │ add r6, pc, r6 │ │ │ │ tst r3, #3 │ │ │ │ str r6, [r5] │ │ │ │ str r7, [r5, #12] │ │ │ │ - beq 98fd78 <__cxa_atexit@plt+0x9837fc> │ │ │ │ + beq 98fd48 <__cxa_atexit@plt+0x9837cc> │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ - b 98fe08 <__cxa_atexit@plt+0x98388c> │ │ │ │ + b 98fdd8 <__cxa_atexit@plt+0x98385c> │ │ │ │ ldr r0, [r3] │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #44 @ 0x2c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ @ instruction: 0xffffecb0 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ - cmneq sp, #44 @ 0x2c │ │ │ │ + cmneq sp, #92 @ 0x5c │ │ │ │ @ instruction: 0xffffedfc │ │ │ │ @ instruction: 0xffffee78 │ │ │ │ andeq r0, r0, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffba0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffc14 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ - cmneq sp, #212 @ 0xd4 │ │ │ │ + cmneq sp, #4, 2 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ - cmneq sp, #12 │ │ │ │ + cmneq sp, #60 @ 0x3c │ │ │ │ @ instruction: 0xfffffa3c │ │ │ │ @ instruction: 0xfffffabc │ │ │ │ @ instruction: 0xfffffb38 │ │ │ │ - cmneq sp, #152, 30 @ 0x260 │ │ │ │ - cmpeq r6, #96, 4 │ │ │ │ + cmneq sp, #200, 30 @ 0x320 │ │ │ │ + cmpeq r6, #144, 4 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ ldr r3, [r7, #39] @ 0x27 │ │ │ │ bic r7, r3, #3 │ │ │ │ ldr r7, [r7] │ │ │ │ ldrh r7, [r7, #-2] │ │ │ │ cmp r7, #2 │ │ │ │ - bne 98fe4c <__cxa_atexit@plt+0x9838d0> │ │ │ │ + bne 98fe1c <__cxa_atexit@plt+0x9838a0> │ │ │ │ ldr r7, [r3, #5] │ │ │ │ ldr r3, [r3, #13] │ │ │ │ - ldr r2, [pc, #96] @ 98fe90 <__cxa_atexit@plt+0x983914> │ │ │ │ + ldr r2, [pc, #96] @ 98fe60 <__cxa_atexit@plt+0x9838e4> │ │ │ │ str r3, [r5] │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r3, #-4]! │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 98fe84 <__cxa_atexit@plt+0x983908> │ │ │ │ + beq 98fe54 <__cxa_atexit@plt+0x9838d8> │ │ │ │ cmp r2, #1 │ │ │ │ - bne 98fe64 <__cxa_atexit@plt+0x9838e8> │ │ │ │ + bne 98fe34 <__cxa_atexit@plt+0x9838b8> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #60] @ 98fe98 <__cxa_atexit@plt+0x98391c> │ │ │ │ + ldr r7, [pc, #60] @ 98fe68 <__cxa_atexit@plt+0x9838ec> │ │ │ │ add r5, r5, #16 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r2, [pc, #40] @ 98fe94 <__cxa_atexit@plt+0x983918> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r2, [pc, #40] @ 98fe64 <__cxa_atexit@plt+0x9838e8> │ │ │ │ ldr r7, [r5, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ tst r7, #3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ - beq 98fe84 <__cxa_atexit@plt+0x983908> │ │ │ │ + beq 98fe54 <__cxa_atexit@plt+0x9838d8> │ │ │ │ mov r5, r3 │ │ │ │ - b 98ff04 <__cxa_atexit@plt+0x983988> │ │ │ │ + b 98fed4 <__cxa_atexit@plt+0x983958> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ muleq r0, r0, r0 │ │ │ │ - cmneq sp, #20, 28 @ 0x140 │ │ │ │ - cmpeq r6, #192, 2 @ 0x30 │ │ │ │ + cmneq sp, #68, 28 @ 0x440 │ │ │ │ + cmpeq r6, #240, 2 @ 0x3c │ │ │ │ andeq r0, r0, r4 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #1 │ │ │ │ - bne 98fecc <__cxa_atexit@plt+0x983950> │ │ │ │ + bne 98fe9c <__cxa_atexit@plt+0x983920> │ │ │ │ ldr r8, [r5, #12] │ │ │ │ ldr r9, [r5, #16] │ │ │ │ - ldr r7, [pc, #48] @ 98fef4 <__cxa_atexit@plt+0x983978> │ │ │ │ + ldr r7, [pc, #48] @ 98fec4 <__cxa_atexit@plt+0x983948> │ │ │ │ add r5, r5, #20 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r3, [pc, #28] @ 98fef0 <__cxa_atexit@plt+0x983974> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r3, [pc, #28] @ 98fec0 <__cxa_atexit@plt+0x983944> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 98fee8 <__cxa_atexit@plt+0x98396c> │ │ │ │ - b 98ff04 <__cxa_atexit@plt+0x983988> │ │ │ │ + beq 98feb8 <__cxa_atexit@plt+0x98393c> │ │ │ │ + b 98fed4 <__cxa_atexit@plt+0x983958> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, lsr #32 │ │ │ │ - cmneq sp, #172, 26 @ 0x2b00 │ │ │ │ - cmpeq r6, #100, 2 │ │ │ │ + cmneq sp, #220, 26 @ 0x3700 │ │ │ │ + cmpeq r6, #148, 2 @ 0x25 │ │ │ │ andeq r0, r0, r4, asr #1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 98ff84 <__cxa_atexit@plt+0x983a08> │ │ │ │ - ldr r7, [pc, #160] @ 98ffbc <__cxa_atexit@plt+0x983a40> │ │ │ │ + bne 98ff54 <__cxa_atexit@plt+0x9839d8> │ │ │ │ + ldr r7, [pc, #160] @ 98ff8c <__cxa_atexit@plt+0x983a10> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #12]! │ │ │ │ ldr r7, [r3, #-8] │ │ │ │ ands r6, r7, #3 │ │ │ │ - beq 98ff9c <__cxa_atexit@plt+0x983a20> │ │ │ │ + beq 98ff6c <__cxa_atexit@plt+0x9839f0> │ │ │ │ cmp r6, #2 │ │ │ │ - bne 98ff84 <__cxa_atexit@plt+0x983a08> │ │ │ │ + bne 98ff54 <__cxa_atexit@plt+0x9839d8> │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 98ffac <__cxa_atexit@plt+0x983a30> │ │ │ │ - ldr r3, [pc, #116] @ 98ffc4 <__cxa_atexit@plt+0x983a48> │ │ │ │ - ldr r2, [pc, #116] @ 98ffc8 <__cxa_atexit@plt+0x983a4c> │ │ │ │ + bcc 98ff7c <__cxa_atexit@plt+0x983a00> │ │ │ │ + ldr r3, [pc, #116] @ 98ff94 <__cxa_atexit@plt+0x983a18> │ │ │ │ + ldr r2, [pc, #116] @ 98ff98 <__cxa_atexit@plt+0x983a1c> │ │ │ │ ldr r1, [r5, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - ldr r7, [pc, #84] @ 98ffcc <__cxa_atexit@plt+0x983a50> │ │ │ │ + ldr r7, [pc, #84] @ 98ff9c <__cxa_atexit@plt+0x983a20> │ │ │ │ add r5, r5, #20 │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #52] @ 98ffc0 <__cxa_atexit@plt+0x983a44> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #52] @ 98ff90 <__cxa_atexit@plt+0x983a14> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #20]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r9 │ │ │ │ bx r0 │ │ │ │ mov r5, #24 │ │ │ │ str r5, [r4, #828] @ 0x33c │ │ │ │ mov r5, r3 │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ - cmneq sp, #220, 24 @ 0xdc00 │ │ │ │ + cmneq sp, #12, 26 @ 0x300 │ │ │ │ @ instruction: 0xffffeb78 │ │ │ │ @ instruction: 0xfffff1d8 │ │ │ │ - cmneq sp, #244, 24 @ 0xf400 │ │ │ │ - cmpeq r6, #140 @ 0x8c │ │ │ │ + cmneq sp, #36, 26 @ 0x900 │ │ │ │ + cmpeq r6, #188 @ 0xbc │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, lr, lsl r0 │ │ │ │ mov r9, r6 │ │ │ │ and r6, r7, #3 │ │ │ │ cmp r6, #2 │ │ │ │ - bne 990038 <__cxa_atexit@plt+0x983abc> │ │ │ │ + bne 990008 <__cxa_atexit@plt+0x983a8c> │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ add r6, r9, #24 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 990050 <__cxa_atexit@plt+0x983ad4> │ │ │ │ - ldr r3, [pc, #92] @ 990060 <__cxa_atexit@plt+0x983ae4> │ │ │ │ - ldr r2, [pc, #92] @ 990064 <__cxa_atexit@plt+0x983ae8> │ │ │ │ + bcc 990020 <__cxa_atexit@plt+0x983aa4> │ │ │ │ + ldr r3, [pc, #92] @ 990030 <__cxa_atexit@plt+0x983ab4> │ │ │ │ + ldr r2, [pc, #92] @ 990034 <__cxa_atexit@plt+0x983ab8> │ │ │ │ ldr r1, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r7, [r7, #2] │ │ │ │ str r3, [r9, #4]! │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ str r2, [r9, #16] │ │ │ │ - ldr r7, [pc, #60] @ 990068 <__cxa_atexit@plt+0x983aec> │ │ │ │ + ldr r7, [pc, #60] @ 990038 <__cxa_atexit@plt+0x983abc> │ │ │ │ add r5, r5, #8 │ │ │ │ sub r8, r6, #3 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db80 <__cxa_atexit@plt+0xd11604> │ │ │ │ - ldr r7, [pc, #28] @ 99005c <__cxa_atexit@plt+0x983ae0> │ │ │ │ + b d1db50 <__cxa_atexit@plt+0xd115d4> │ │ │ │ + ldr r7, [pc, #28] @ 99002c <__cxa_atexit@plt+0x983ab0> │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #3 │ │ │ │ bx r0 │ │ │ │ mov r3, #24 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ - b d1d930 <__cxa_atexit@plt+0xd113b4> │ │ │ │ - cmneq sp, #40, 24 @ 0x2800 │ │ │ │ + b d1d900 <__cxa_atexit@plt+0xd11384> │ │ │ │ + cmneq sp, #88, 24 @ 0x5800 │ │ │ │ @ instruction: 0xffffeac4 │ │ │ │ @ instruction: 0xfffff124 │ │ │ │ - cmneq sp, #64, 24 @ 0x4000 │ │ │ │ - cmpeq r6, #236, 30 @ 0x3b0 │ │ │ │ + cmneq sp, #112, 24 @ 0x7000 │ │ │ │ + cmpeq r6, #28 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r3, [r4, #804] @ 0x324 │ │ │ │ mov r7, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r3, r6 │ │ │ │ - bcc 9900d4 <__cxa_atexit@plt+0x983b58> │ │ │ │ - ldr r3, [pc, #96] @ 9900f8 <__cxa_atexit@plt+0x983b7c> │ │ │ │ + bcc 9900a4 <__cxa_atexit@plt+0x983b28> │ │ │ │ + ldr r3, [pc, #96] @ 9900c8 <__cxa_atexit@plt+0x983b4c> │ │ │ │ add r3, pc, r3 │ │ │ │ stmib r7, {r3, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 9900ec <__cxa_atexit@plt+0x983b70> │ │ │ │ - ldr r3, [pc, #76] @ 990100 <__cxa_atexit@plt+0x983b84> │ │ │ │ + bhi 9900bc <__cxa_atexit@plt+0x983b40> │ │ │ │ + ldr r3, [pc, #76] @ 9900d0 <__cxa_atexit@plt+0x983b54> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #56] @ 990104 <__cxa_atexit@plt+0x983b88> │ │ │ │ + ldr r7, [pc, #56] @ 9900d4 <__cxa_atexit@plt+0x983b58> │ │ │ │ mov r8, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #32] @ 9900fc <__cxa_atexit@plt+0x983b80> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #32] @ 9900cc <__cxa_atexit@plt+0x983b50> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9dc │ │ │ │ - cmpeq r6, #140, 30 @ 0x230 │ │ │ │ + cmpeq r6, #188, 30 @ 0x2f0 │ │ │ │ @ instruction: 0xfffffa10 │ │ │ │ - cmneq sp, #160, 22 @ 0x28000 │ │ │ │ - cmpeq r6, #92, 30 @ 0x170 │ │ │ │ + cmneq sp, #208, 22 @ 0x34000 │ │ │ │ + cmpeq r6, #140, 30 @ 0x230 │ │ │ │ andeq r0, r1, r5 │ │ │ │ andeq r0, r0, r1 │ │ │ │ andeq r0, r1, r9 │ │ │ │ mov r9, r8 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ ldr r7, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r7, r6 │ │ │ │ - bcc 990178 <__cxa_atexit@plt+0x983bfc> │ │ │ │ - ldr r7, [pc, #96] @ 99019c <__cxa_atexit@plt+0x983c20> │ │ │ │ + bcc 990148 <__cxa_atexit@plt+0x983bcc> │ │ │ │ + ldr r7, [pc, #96] @ 99016c <__cxa_atexit@plt+0x983bf0> │ │ │ │ add r7, pc, r7 │ │ │ │ stmib r3, {r7, r8} │ │ │ │ sub r7, r6, #3 │ │ │ │ sub r3, r5, #20 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 990190 <__cxa_atexit@plt+0x983c14> │ │ │ │ - ldr r3, [pc, #76] @ 9901a4 <__cxa_atexit@plt+0x983c28> │ │ │ │ + bhi 990160 <__cxa_atexit@plt+0x983be4> │ │ │ │ + ldr r3, [pc, #76] @ 990174 <__cxa_atexit@plt+0x983bf8> │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #-16]! │ │ │ │ str r8, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ str r9, [r5, #12] │ │ │ │ - ldr r7, [pc, #56] @ 9901a8 <__cxa_atexit@plt+0x983c2c> │ │ │ │ + ldr r7, [pc, #56] @ 990178 <__cxa_atexit@plt+0x983bfc> │ │ │ │ mov r8, r9 │ │ │ │ ldr r7, [pc, r7] │ │ │ │ - b d1db48 <__cxa_atexit@plt+0xd115cc> │ │ │ │ - ldr r7, [pc, #32] @ 9901a0 <__cxa_atexit@plt+0x983c24> │ │ │ │ + b d1db18 <__cxa_atexit@plt+0xd1159c> │ │ │ │ + ldr r7, [pc, #32] @ 990170 <__cxa_atexit@plt+0x983bf4> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff938 │ │ │ │ - cmpeq r6, #232, 28 @ 0xe80 │ │ │ │ + cmpeq r6, #24, 30 @ 0x60 │ │ │ │ @ instruction: 0xfffff96c │ │ │ │ - cmneq sp, #252, 20 @ 0xfc000 │ │ │ │ - cmpeq r6, #184, 28 @ 0xb80 │ │ │ │ + cmneq sp, #44, 22 @ 0xb000 │ │ │ │ + cmpeq r6, #232, 28 @ 0xe80 │ │ │ │ andeq r0, r5, r9, lsl r0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r1, lr │ │ │ │ ldr r2, [r4, #804] @ 0x324 │ │ │ │ mov r3, r6 │ │ │ │ add r6, r6, #8 │ │ │ │ cmp r2, r6 │ │ │ │ - bcc 9901e4 <__cxa_atexit@plt+0x983c68> │ │ │ │ - ldr r2, [pc, #36] @ 9901fc <__cxa_atexit@plt+0x983c80> │ │ │ │ + bcc 9901b4 <__cxa_atexit@plt+0x983c38> │ │ │ │ + ldr r2, [pc, #36] @ 9901cc <__cxa_atexit@plt+0x983c50> │ │ │ │ add r2, pc, r2 │ │ │ │ stmib r3, {r2, r8} │ │ │ │ sub r8, r6, #3 │ │ │ │ - b d13da4 <__cxa_atexit@plt+0xd07828> │ │ │ │ - ldr r7, [pc, #20] @ 990200 <__cxa_atexit@plt+0x983c84> │ │ │ │ + b d13d74 <__cxa_atexit@plt+0xd077f8> │ │ │ │ + ldr r7, [pc, #20] @ 9901d0 <__cxa_atexit@plt+0x983c54> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r3, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [r4, #828] @ 0x33c │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ - cmpeq r6, #132, 28 @ 0x840 │ │ │ │ + cmpeq r6, #180, 28 @ 0xb40 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r2, r5, #4 │ │ │ │ mov r3, r8 │ │ │ │ cmp fp, r2 │ │ │ │ - bhi 99023c <__cxa_atexit@plt+0x983cc0> │ │ │ │ - ldr r5, [pc, #40] @ 990250 <__cxa_atexit@plt+0x983cd4> │ │ │ │ + bhi 99020c <__cxa_atexit@plt+0x983c90> │ │ │ │ + ldr r5, [pc, #40] @ 990220 <__cxa_atexit@plt+0x983ca4> │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r2] │ │ │ │ mov r5, r2 │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ - ldr r7, [pc, #16] @ 990254 <__cxa_atexit@plt+0x983cd8> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ + ldr r7, [pc, #16] @ 990224 <__cxa_atexit@plt+0x983ca8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr #32 │ │ │ │ - cmpeq r6, #52, 28 @ 0x340 │ │ │ │ + cmpeq r6, #100, 28 @ 0x640 │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 99028c <__cxa_atexit@plt+0x983d10> │ │ │ │ + ldr r2, [pc, #36] @ 99025c <__cxa_atexit@plt+0x983ce0> │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - ldr r3, [pc, #24] @ 990290 <__cxa_atexit@plt+0x983d14> │ │ │ │ + ldr r3, [pc, #24] @ 990260 <__cxa_atexit@plt+0x983ce4> │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ add r3, r3, #2 │ │ │ │ addeq r3, r2, #1 │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ - cmneq sp, #44, 26 @ 0xb00 │ │ │ │ - cmneq sp, #40, 26 @ 0xa00 │ │ │ │ + cmneq sp, #92, 26 @ 0x1700 │ │ │ │ + cmneq sp, #88, 26 @ 0x1600 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #12 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9902bc <__cxa_atexit@plt+0x983d40> │ │ │ │ + bhi 99028c <__cxa_atexit@plt+0x983d10> │ │ │ │ str r8, [r5, #-8]! │ │ │ │ mov r7, fp │ │ │ │ str r9, [r5, #4] │ │ │ │ - b 9902d0 <__cxa_atexit@plt+0x983d54> │ │ │ │ - ldr r7, [pc, #8] @ 9902cc <__cxa_atexit@plt+0x983d50> │ │ │ │ + b 9902a0 <__cxa_atexit@plt+0x983d24> │ │ │ │ + ldr r7, [pc, #8] @ 99029c <__cxa_atexit@plt+0x983d20> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ - cmpeq r6, #188, 26 @ 0x2f00 │ │ │ │ + cmpeq r6, #236, 26 @ 0x3b00 │ │ │ │ mov fp, r7 │ │ │ │ - ldr r7, [pc, #164] @ 990380 <__cxa_atexit@plt+0x983e04> │ │ │ │ + ldr r7, [pc, #164] @ 990350 <__cxa_atexit@plt+0x983dd4> │ │ │ │ mov r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r3, #-4]! │ │ │ │ ldr r7, [r3, #8] │ │ │ │ ands r2, r7, #3 │ │ │ │ - beq 990340 <__cxa_atexit@plt+0x983dc4> │ │ │ │ + beq 990310 <__cxa_atexit@plt+0x983d94> │ │ │ │ cmp r2, #2 │ │ │ │ - bne 99034c <__cxa_atexit@plt+0x983dd0> │ │ │ │ - ldr r2, [pc, #132] @ 990384 <__cxa_atexit@plt+0x983e08> │ │ │ │ + bne 99031c <__cxa_atexit@plt+0x983da0> │ │ │ │ + ldr r2, [pc, #132] @ 990354 <__cxa_atexit@plt+0x983dd8> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5] │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [r5, #4] │ │ │ │ sub r7, r5, #20 │ │ │ │ cmp fp, r7 │ │ │ │ str r2, [r5, #-4] │ │ │ │ - bhi 99036c <__cxa_atexit@plt+0x983df0> │ │ │ │ - ldr r7, [pc, #96] @ 990388 <__cxa_atexit@plt+0x983e0c> │ │ │ │ + bhi 99033c <__cxa_atexit@plt+0x983dc0> │ │ │ │ + ldr r7, [pc, #96] @ 990358 <__cxa_atexit@plt+0x983ddc> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-16]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 990360 <__cxa_atexit@plt+0x983de4> │ │ │ │ + beq 990330 <__cxa_atexit@plt+0x983db4> │ │ │ │ mov r7, r9 │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ ldr r0, [r7] │ │ │ │ mov r5, r3 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #60] @ 990390 <__cxa_atexit@plt+0x983e14> │ │ │ │ + ldr r7, [pc, #60] @ 990360 <__cxa_atexit@plt+0x983de4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #8]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #24] @ 99038c <__cxa_atexit@plt+0x983e10> │ │ │ │ + ldr r7, [pc, #24] @ 99035c <__cxa_atexit@plt+0x983de0> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r5, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ muleq r0, ip, r1 │ │ │ │ - cmpeq r6, #12, 26 @ 0x300 │ │ │ │ - cmneq sp, #72, 24 @ 0x4800 │ │ │ │ + cmpeq r6, #60, 26 @ 0xf00 │ │ │ │ + cmneq sp, #120, 24 @ 0x7800 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - bne 9903f0 <__cxa_atexit@plt+0x983e74> │ │ │ │ - ldr r3, [pc, #112] @ 990420 <__cxa_atexit@plt+0x983ea4> │ │ │ │ + bne 9903c0 <__cxa_atexit@plt+0x983e44> │ │ │ │ + ldr r3, [pc, #112] @ 9903f0 <__cxa_atexit@plt+0x983e74> │ │ │ │ ldr r9, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ ldr r8, [r5, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ str r3, [r5] │ │ │ │ - bhi 990410 <__cxa_atexit@plt+0x983e94> │ │ │ │ - ldr r7, [pc, #76] @ 990424 <__cxa_atexit@plt+0x983ea8> │ │ │ │ + bhi 9903e0 <__cxa_atexit@plt+0x983e64> │ │ │ │ + ldr r7, [pc, #76] @ 9903f4 <__cxa_atexit@plt+0x983e78> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 990404 <__cxa_atexit@plt+0x983e88> │ │ │ │ + beq 9903d4 <__cxa_atexit@plt+0x983e58> │ │ │ │ mov r7, r9 │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ - ldr r7, [pc, #52] @ 99042c <__cxa_atexit@plt+0x983eb0> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ + ldr r7, [pc, #52] @ 9903fc <__cxa_atexit@plt+0x983e80> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 990428 <__cxa_atexit@plt+0x983eac> │ │ │ │ + ldr r7, [pc, #16] @ 9903f8 <__cxa_atexit@plt+0x983e7c> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - cmpeq r6, #108, 24 @ 0x6c00 │ │ │ │ - cmneq sp, #164, 22 @ 0x29000 │ │ │ │ + cmpeq r6, #156, 24 @ 0x9c00 │ │ │ │ + cmneq sp, #212, 22 @ 0x35000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 990458 <__cxa_atexit@plt+0x983edc> │ │ │ │ - ldr r7, [pc, #24] @ 990464 <__cxa_atexit@plt+0x983ee8> │ │ │ │ + bne 990428 <__cxa_atexit@plt+0x983eac> │ │ │ │ + ldr r7, [pc, #24] @ 990434 <__cxa_atexit@plt+0x983eb8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r7, fp │ │ │ │ - b 9902d0 <__cxa_atexit@plt+0x983d54> │ │ │ │ - cmneq sp, #84, 22 @ 0x15000 │ │ │ │ + b 9902a0 <__cxa_atexit@plt+0x983d24> │ │ │ │ + cmneq sp, #132, 22 @ 0x21000 │ │ │ │ andeq r0, r2, pc │ │ │ │ andeq r0, r0, r0 │ │ │ │ andeq r0, r0, lr │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9904ac <__cxa_atexit@plt+0x983f30> │ │ │ │ - ldr r7, [pc, #52] @ 9904bc <__cxa_atexit@plt+0x983f40> │ │ │ │ + bhi 99047c <__cxa_atexit@plt+0x983f00> │ │ │ │ + ldr r7, [pc, #52] @ 99048c <__cxa_atexit@plt+0x983f10> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 9904a0 <__cxa_atexit@plt+0x983f24> │ │ │ │ + beq 990470 <__cxa_atexit@plt+0x983ef4> │ │ │ │ mov r7, r9 │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #12] @ 9904c0 <__cxa_atexit@plt+0x983f44> │ │ │ │ + ldr r7, [pc, #12] @ 990490 <__cxa_atexit@plt+0x983f14> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ - cmpeq r6, #208, 22 @ 0x34000 │ │ │ │ + cmpeq r6, #0, 24 │ │ │ │ andeq r0, r0, r2, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #624] @ 990744 <__cxa_atexit@plt+0x9841c8> │ │ │ │ - ldr r1, [pc, #624] @ 990748 <__cxa_atexit@plt+0x9841cc> │ │ │ │ - ldr r8, [pc, #624] @ 99074c <__cxa_atexit@plt+0x9841d0> │ │ │ │ - ldr lr, [pc, #624] @ 990750 <__cxa_atexit@plt+0x9841d4> │ │ │ │ - ldr sl, [pc, #624] @ 990754 <__cxa_atexit@plt+0x9841d8> │ │ │ │ - ldr ip, [pc, #624] @ 990758 <__cxa_atexit@plt+0x9841dc> │ │ │ │ + ldr r2, [pc, #624] @ 990714 <__cxa_atexit@plt+0x984198> │ │ │ │ + ldr r1, [pc, #624] @ 990718 <__cxa_atexit@plt+0x98419c> │ │ │ │ + ldr r8, [pc, #624] @ 99071c <__cxa_atexit@plt+0x9841a0> │ │ │ │ + ldr lr, [pc, #624] @ 990720 <__cxa_atexit@plt+0x9841a4> │ │ │ │ + ldr sl, [pc, #624] @ 990724 <__cxa_atexit@plt+0x9841a8> │ │ │ │ + ldr ip, [pc, #624] @ 990728 <__cxa_atexit@plt+0x9841ac> │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ add lr, pc, lr │ │ │ │ add sl, pc, sl │ │ │ │ add ip, pc, ip │ │ │ │ - b 990534 <__cxa_atexit@plt+0x983fb8> │ │ │ │ + b 990504 <__cxa_atexit@plt+0x983f88> │ │ │ │ ldr r3, [r7, #2] │ │ │ │ ldr r7, [r7, #6] │ │ │ │ str r2, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 990624 <__cxa_atexit@plt+0x9840a8> │ │ │ │ + bhi 9905f4 <__cxa_atexit@plt+0x984078> │ │ │ │ str r1, [r5, #-12]! │ │ │ │ mov r7, r3 │ │ │ │ str r9, [r5, #4] │ │ │ │ tst r3, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ - beq 99063c <__cxa_atexit@plt+0x9840c0> │ │ │ │ + beq 99060c <__cxa_atexit@plt+0x984090> │ │ │ │ ldr r9, [r5, #4] │ │ │ │ and r3, r7, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - beq 990500 <__cxa_atexit@plt+0x983f84> │ │ │ │ + beq 9904d0 <__cxa_atexit@plt+0x983f54> │ │ │ │ cmp r3, #3 │ │ │ │ - bne 990648 <__cxa_atexit@plt+0x9840cc> │ │ │ │ + bne 990618 <__cxa_atexit@plt+0x98409c> │ │ │ │ bic r3, r7, #3 │ │ │ │ ldr r3, [r3] │ │ │ │ ldrh r3, [r3, #-2] │ │ │ │ sub r3, r3, #3 │ │ │ │ cmp r3, #4 │ │ │ │ - bhi 9905b0 <__cxa_atexit@plt+0x984034> │ │ │ │ + bhi 990580 <__cxa_atexit@plt+0x984004> │ │ │ │ add r0, pc, #4 │ │ │ │ ldr r3, [r0, r3, lsl #2] │ │ │ │ add pc, r0, r3 │ │ │ │ andeq r0, r0, r4, asr #2 │ │ │ │ andeq r0, r0, r4, lsl r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ muleq r0, r8, r0 │ │ │ │ @@ -2494471,573 +2494459,573 @@ │ │ │ │ ldr r3, [r7, #5] │ │ │ │ ldr r7, [r7, #13] │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r0, r5, #20 │ │ │ │ cmp fp, r0 │ │ │ │ str sl, [r5, #-4] │ │ │ │ str r7, [r5] │ │ │ │ - bhi 9906dc <__cxa_atexit@plt+0x984160> │ │ │ │ + bhi 9906ac <__cxa_atexit@plt+0x984130> │ │ │ │ str r1, [r5, #-16]! │ │ │ │ - b 990520 <__cxa_atexit@plt+0x983fa4> │ │ │ │ + b 9904f0 <__cxa_atexit@plt+0x983f74> │ │ │ │ ldr r3, [r7, #5] │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 9906ec <__cxa_atexit@plt+0x984170> │ │ │ │ + bhi 9906bc <__cxa_atexit@plt+0x984140> │ │ │ │ ands r7, r3, #3 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r8, [r5] │ │ │ │ - beq 99063c <__cxa_atexit@plt+0x9840c0> │ │ │ │ + beq 99060c <__cxa_atexit@plt+0x984090> │ │ │ │ cmp r7, #2 │ │ │ │ - bne 99066c <__cxa_atexit@plt+0x9840f0> │ │ │ │ + bne 99063c <__cxa_atexit@plt+0x9840c0> │ │ │ │ ldr r0, [r3, #6] │ │ │ │ ldr r7, [r3, #2] │ │ │ │ str lr, [r5] │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp fp, r0 │ │ │ │ - bhi 9906fc <__cxa_atexit@plt+0x984180> │ │ │ │ + bhi 9906cc <__cxa_atexit@plt+0x984150> │ │ │ │ str r1, [r5, #-12]! │ │ │ │ tst r7, #3 │ │ │ │ str r9, [r5, #4] │ │ │ │ str r7, [r5, #8] │ │ │ │ - bne 990534 <__cxa_atexit@plt+0x983fb8> │ │ │ │ - b 9906ac <__cxa_atexit@plt+0x984130> │ │ │ │ + bne 990504 <__cxa_atexit@plt+0x983f88> │ │ │ │ + b 99067c <__cxa_atexit@plt+0x984100> │ │ │ │ ldr r0, [r7, #5] │ │ │ │ ldr r3, [r7, #1] │ │ │ │ str ip, [r5] │ │ │ │ str r0, [r5, #8] │ │ │ │ sub r0, r5, #16 │ │ │ │ cmp fp, r0 │ │ │ │ - bls 99051c <__cxa_atexit@plt+0x983fa0> │ │ │ │ - ldr r7, [pc, #308] @ 990760 <__cxa_atexit@plt+0x9841e4> │ │ │ │ + bls 9904ec <__cxa_atexit@plt+0x983f70> │ │ │ │ + ldr r7, [pc, #308] @ 990730 <__cxa_atexit@plt+0x9841b4> │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r3 │ │ │ │ bx r0 │ │ │ │ ldr r0, [r3] │ │ │ │ mov r7, r3 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r7, #3] │ │ │ │ add r3, r5, #8 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 99071c <__cxa_atexit@plt+0x9841a0> │ │ │ │ - ldr r5, [pc, #284] @ 99077c <__cxa_atexit@plt+0x984200> │ │ │ │ + bhi 9906ec <__cxa_atexit@plt+0x984170> │ │ │ │ + ldr r5, [pc, #284] @ 99074c <__cxa_atexit@plt+0x9841d0> │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [r3] │ │ │ │ mov r5, r3 │ │ │ │ - b d0cb00 <__cxa_atexit@plt+0xd00584> │ │ │ │ - ldr r7, [pc, #268] @ 990780 <__cxa_atexit@plt+0x984204> │ │ │ │ + b d0cad0 <__cxa_atexit@plt+0xd00554> │ │ │ │ + ldr r7, [pc, #268] @ 990750 <__cxa_atexit@plt+0x9841d4> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #1 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r7, #1] │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp fp, r3 │ │ │ │ - bhi 990734 <__cxa_atexit@plt+0x9841b8> │ │ │ │ - ldr r3, [pc, #220] @ 990774 <__cxa_atexit@plt+0x9841f8> │ │ │ │ + bhi 990704 <__cxa_atexit@plt+0x984188> │ │ │ │ + ldr r3, [pc, #220] @ 990744 <__cxa_atexit@plt+0x9841c8> │ │ │ │ tst r7, #3 │ │ │ │ str r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 9906ac <__cxa_atexit@plt+0x984130> │ │ │ │ - b 990e00 <__cxa_atexit@plt+0x984884> │ │ │ │ + beq 99067c <__cxa_atexit@plt+0x984100> │ │ │ │ + b 990dd0 <__cxa_atexit@plt+0x984854> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r3, [r7, #1] │ │ │ │ ldr r2, [r7, #9] │ │ │ │ - ldr r1, [pc, #168] @ 99076c <__cxa_atexit@plt+0x9841f0> │ │ │ │ + ldr r1, [pc, #168] @ 99073c <__cxa_atexit@plt+0x9841c0> │ │ │ │ mov r8, r9 │ │ │ │ str r3, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r5] │ │ │ │ str r1, [r5, #-4]! │ │ │ │ mov r9, r3 │ │ │ │ - b d0cdfc <__cxa_atexit@plt+0xd00880> │ │ │ │ - ldr r7, [pc, #140] @ 990770 <__cxa_atexit@plt+0x9841f4> │ │ │ │ + b d0cdcc <__cxa_atexit@plt+0xd00850> │ │ │ │ + ldr r7, [pc, #140] @ 990740 <__cxa_atexit@plt+0x9841c4> │ │ │ │ sub r5, r5, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 99062c <__cxa_atexit@plt+0x9840b0> │ │ │ │ - ldr r7, [pc, #116] @ 990768 <__cxa_atexit@plt+0x9841ec> │ │ │ │ + b 9905fc <__cxa_atexit@plt+0x984080> │ │ │ │ + ldr r7, [pc, #116] @ 990738 <__cxa_atexit@plt+0x9841bc> │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ - b 99062c <__cxa_atexit@plt+0x9840b0> │ │ │ │ - ldr r3, [pc, #96] @ 990764 <__cxa_atexit@plt+0x9841e8> │ │ │ │ + b 9905fc <__cxa_atexit@plt+0x984080> │ │ │ │ + ldr r3, [pc, #96] @ 990734 <__cxa_atexit@plt+0x9841b8> │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #56] @ 99075c <__cxa_atexit@plt+0x9841e0> │ │ │ │ + ldr r7, [pc, #56] @ 99072c <__cxa_atexit@plt+0x9841b0> │ │ │ │ add r5, r5, #12 │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, r8 │ │ │ │ - b 990630 <__cxa_atexit@plt+0x9840b4> │ │ │ │ - ldr r3, [pc, #60] @ 990778 <__cxa_atexit@plt+0x9841fc> │ │ │ │ + b 990600 <__cxa_atexit@plt+0x984084> │ │ │ │ + ldr r3, [pc, #60] @ 990748 <__cxa_atexit@plt+0x9841cc> │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ - b 990704 <__cxa_atexit@plt+0x984188> │ │ │ │ + b 9906d4 <__cxa_atexit@plt+0x984158> │ │ │ │ andeq r0, r0, r0, ror #12 │ │ │ │ @ instruction: 0xffffffdc │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, ip, lsl #5 │ │ │ │ - cmpeq r6, #84, 18 @ 0x150000 │ │ │ │ - cmpeq r6, #92, 20 @ 0x5c000 │ │ │ │ cmpeq r6, #132, 18 @ 0x210000 │ │ │ │ - cmpeq r6, #140, 18 @ 0x230000 │ │ │ │ + cmpeq r6, #140, 20 @ 0x8c000 │ │ │ │ + cmpeq r6, #180, 18 @ 0x2d0000 │ │ │ │ + cmpeq r6, #188, 18 @ 0x2f0000 │ │ │ │ andeq r0, r0, ip, lsr #4 │ │ │ │ - cmpeq r6, #160, 18 @ 0x280000 │ │ │ │ + cmpeq r6, #208, 18 @ 0x340000 │ │ │ │ andeq r0, r0, ip, asr r7 │ │ │ │ - cmpeq r6, #76, 18 @ 0x130000 │ │ │ │ + cmpeq r6, #124, 18 @ 0x1f0000 │ │ │ │ @ instruction: 0xfffffbfc │ │ │ │ - cmneq sp, #40, 18 @ 0xa0000 │ │ │ │ + cmneq sp, #88, 18 @ 0x160000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9907ac <__cxa_atexit@plt+0x984230> │ │ │ │ - ldr r7, [pc, #100] @ 990804 <__cxa_atexit@plt+0x984288> │ │ │ │ + bne 99077c <__cxa_atexit@plt+0x984200> │ │ │ │ + ldr r7, [pc, #100] @ 9907d4 <__cxa_atexit@plt+0x984258> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r9, [r5, #8] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 9907e4 <__cxa_atexit@plt+0x984268> │ │ │ │ - ldr r7, [pc, #56] @ 9907fc <__cxa_atexit@plt+0x984280> │ │ │ │ + bhi 9907b4 <__cxa_atexit@plt+0x984238> │ │ │ │ + ldr r7, [pc, #56] @ 9907cc <__cxa_atexit@plt+0x984250> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ - beq 9907d8 <__cxa_atexit@plt+0x98425c> │ │ │ │ + beq 9907a8 <__cxa_atexit@plt+0x98422c> │ │ │ │ mov r7, r9 │ │ │ │ - b 990e00 <__cxa_atexit@plt+0x984884> │ │ │ │ + b 990dd0 <__cxa_atexit@plt+0x984854> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ ldr r8, [r5, #4] │ │ │ │ - ldr r7, [pc, #16] @ 990800 <__cxa_atexit@plt+0x984284> │ │ │ │ + ldr r7, [pc, #16] @ 9907d0 <__cxa_atexit@plt+0x984254> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ - cmpeq r6, #148, 16 @ 0x940000 │ │ │ │ - cmneq sp, #0, 16 │ │ │ │ + cmpeq r6, #196, 16 @ 0xc40000 │ │ │ │ + cmneq sp, #48, 16 @ 0x300000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 990830 <__cxa_atexit@plt+0x9842b4> │ │ │ │ - ldr r7, [pc, #116] @ 990898 <__cxa_atexit@plt+0x98431c> │ │ │ │ + bne 990800 <__cxa_atexit@plt+0x984284> │ │ │ │ + ldr r7, [pc, #116] @ 990868 <__cxa_atexit@plt+0x9842ec> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #84] @ 99088c <__cxa_atexit@plt+0x984310> │ │ │ │ + ldr r7, [pc, #84] @ 99085c <__cxa_atexit@plt+0x9842e0> │ │ │ │ ldr r8, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5] │ │ │ │ sub r7, r5, #16 │ │ │ │ cmp fp, r7 │ │ │ │ - bhi 99087c <__cxa_atexit@plt+0x984300> │ │ │ │ - ldr r7, [pc, #56] @ 990890 <__cxa_atexit@plt+0x984314> │ │ │ │ + bhi 99084c <__cxa_atexit@plt+0x9842d0> │ │ │ │ + ldr r7, [pc, #56] @ 990860 <__cxa_atexit@plt+0x9842e4> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 990870 <__cxa_atexit@plt+0x9842f4> │ │ │ │ + beq 990840 <__cxa_atexit@plt+0x9842c4> │ │ │ │ mov r7, r9 │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #16] @ 990894 <__cxa_atexit@plt+0x984318> │ │ │ │ + ldr r7, [pc, #16] @ 990864 <__cxa_atexit@plt+0x9842e8> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r0, rrx │ │ │ │ @ instruction: 0xfffffc6c │ │ │ │ - cmpeq r6, #0, 16 │ │ │ │ - cmneq sp, #124, 14 @ 0x1f00000 │ │ │ │ + cmpeq r6, #48, 16 @ 0x300000 │ │ │ │ + cmneq sp, #172, 14 @ 0x2b00000 │ │ │ │ andeq r0, r0, r3, lsl #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 9908c4 <__cxa_atexit@plt+0x984348> │ │ │ │ - ldr r7, [pc, #56] @ 9908f0 <__cxa_atexit@plt+0x984374> │ │ │ │ + bne 990894 <__cxa_atexit@plt+0x984318> │ │ │ │ + ldr r7, [pc, #56] @ 9908c0 <__cxa_atexit@plt+0x984344> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #32] @ 9908ec <__cxa_atexit@plt+0x984370> │ │ │ │ + ldr r3, [pc, #32] @ 9908bc <__cxa_atexit@plt+0x984340> │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ str r7, [r5, #8] │ │ │ │ - beq 9908e4 <__cxa_atexit@plt+0x984368> │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ + beq 9908b4 <__cxa_atexit@plt+0x984338> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ - cmneq sp, #232, 12 @ 0xe800000 │ │ │ │ + cmneq sp, #24, 14 @ 0x600000 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ - ldr r2, [pc, #36] @ 990928 <__cxa_atexit@plt+0x9843ac> │ │ │ │ + ldr r2, [pc, #36] @ 9908f8 <__cxa_atexit@plt+0x98437c> │ │ │ │ mov r3, r7 │ │ │ │ ldr r7, [r5, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5, #12] │ │ │ │ - beq 990920 <__cxa_atexit@plt+0x9843a4> │ │ │ │ - b 990934 <__cxa_atexit@plt+0x9843b8> │ │ │ │ + beq 9908f0 <__cxa_atexit@plt+0x984374> │ │ │ │ + b 990904 <__cxa_atexit@plt+0x984388> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r4, lsr #32 │ │ │ │ andeq r0, r0, r3 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r8, [r5, #8] │ │ │ │ and r2, r7, #3 │ │ │ │ sub r3, r5, #16 │ │ │ │ cmp r2, #2 │ │ │ │ - beq 990988 <__cxa_atexit@plt+0x98440c> │ │ │ │ + beq 990958 <__cxa_atexit@plt+0x9843dc> │ │ │ │ cmp r2, #3 │ │ │ │ - bne 9909c0 <__cxa_atexit@plt+0x984444> │ │ │ │ - ldr r2, [pc, #204] @ 990a24 <__cxa_atexit@plt+0x9844a8> │ │ │ │ + bne 990990 <__cxa_atexit@plt+0x984414> │ │ │ │ + ldr r2, [pc, #204] @ 9909f4 <__cxa_atexit@plt+0x984478> │ │ │ │ ldr r9, [r7, #5] │ │ │ │ cmp fp, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - bhi 990a04 <__cxa_atexit@plt+0x984488> │ │ │ │ - ldr r7, [pc, #184] @ 990a28 <__cxa_atexit@plt+0x9844ac> │ │ │ │ + bhi 9909d4 <__cxa_atexit@plt+0x984458> │ │ │ │ + ldr r7, [pc, #184] @ 9909f8 <__cxa_atexit@plt+0x98447c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 9909f8 <__cxa_atexit@plt+0x98447c> │ │ │ │ + beq 9909c8 <__cxa_atexit@plt+0x98444c> │ │ │ │ mov r7, r9 │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ - ldr r2, [pc, #140] @ 990a1c <__cxa_atexit@plt+0x9844a0> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ + ldr r2, [pc, #140] @ 9909ec <__cxa_atexit@plt+0x984470> │ │ │ │ ldr r9, [r7, #6] │ │ │ │ cmp fp, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - bhi 990a04 <__cxa_atexit@plt+0x984488> │ │ │ │ - ldr r7, [pc, #120] @ 990a20 <__cxa_atexit@plt+0x9844a4> │ │ │ │ + bhi 9909d4 <__cxa_atexit@plt+0x984458> │ │ │ │ + ldr r7, [pc, #120] @ 9909f0 <__cxa_atexit@plt+0x984474> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 9909f8 <__cxa_atexit@plt+0x98447c> │ │ │ │ + beq 9909c8 <__cxa_atexit@plt+0x98444c> │ │ │ │ mov r7, r9 │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ - ldr r2, [pc, #76] @ 990a14 <__cxa_atexit@plt+0x984498> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ + ldr r2, [pc, #76] @ 9909e4 <__cxa_atexit@plt+0x984468> │ │ │ │ ldr r9, [r7, #7] │ │ │ │ cmp fp, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5] │ │ │ │ - bhi 990a04 <__cxa_atexit@plt+0x984488> │ │ │ │ - ldr r7, [pc, #56] @ 990a18 <__cxa_atexit@plt+0x98449c> │ │ │ │ + bhi 9909d4 <__cxa_atexit@plt+0x984458> │ │ │ │ + ldr r7, [pc, #56] @ 9909e8 <__cxa_atexit@plt+0x98446c> │ │ │ │ tst r9, #3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [r5, #-12]! │ │ │ │ stmib r5, {r8, r9} │ │ │ │ - beq 9909f8 <__cxa_atexit@plt+0x98447c> │ │ │ │ + beq 9909c8 <__cxa_atexit@plt+0x98444c> │ │ │ │ mov r7, r9 │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ ldr r0, [r9] │ │ │ │ mov r7, r9 │ │ │ │ bx r0 │ │ │ │ - ldr r7, [pc, #32] @ 990a2c <__cxa_atexit@plt+0x9844b0> │ │ │ │ + ldr r7, [pc, #32] @ 9909fc <__cxa_atexit@plt+0x984480> │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ add r7, pc, r7 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffb1c │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffb54 │ │ │ │ - cmpeq r6, #120, 12 @ 0x7800000 │ │ │ │ + cmpeq r6, #168, 12 @ 0xa800000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 990a58 <__cxa_atexit@plt+0x9844dc> │ │ │ │ - ldr r7, [pc, #60] @ 990a88 <__cxa_atexit@plt+0x98450c> │ │ │ │ + bne 990a28 <__cxa_atexit@plt+0x9844ac> │ │ │ │ + ldr r7, [pc, #60] @ 990a58 <__cxa_atexit@plt+0x9844dc> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #32] @ 990a84 <__cxa_atexit@plt+0x984508> │ │ │ │ + ldr r3, [pc, #32] @ 990a54 <__cxa_atexit@plt+0x9844d8> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - beq 990a7c <__cxa_atexit@plt+0x984500> │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ + beq 990a4c <__cxa_atexit@plt+0x9844d0> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa5c │ │ │ │ - cmneq sp, #84, 10 @ 0x15000000 │ │ │ │ + cmneq sp, #132, 10 @ 0x21000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 990ab4 <__cxa_atexit@plt+0x984538> │ │ │ │ - ldr r7, [pc, #60] @ 990ae4 <__cxa_atexit@plt+0x984568> │ │ │ │ + bne 990a84 <__cxa_atexit@plt+0x984508> │ │ │ │ + ldr r7, [pc, #60] @ 990ab4 <__cxa_atexit@plt+0x984538> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #32] @ 990ae0 <__cxa_atexit@plt+0x984564> │ │ │ │ + ldr r3, [pc, #32] @ 990ab0 <__cxa_atexit@plt+0x984534> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - beq 990ad8 <__cxa_atexit@plt+0x98455c> │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ + beq 990aa8 <__cxa_atexit@plt+0x98452c> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ - cmneq sp, #248, 8 @ 0xf8000000 │ │ │ │ + cmneq sp, #40, 10 @ 0xa000000 │ │ │ │ andeq r0, r0, r3, asr #32 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 990b10 <__cxa_atexit@plt+0x984594> │ │ │ │ - ldr r7, [pc, #60] @ 990b40 <__cxa_atexit@plt+0x9845c4> │ │ │ │ + bne 990ae0 <__cxa_atexit@plt+0x984564> │ │ │ │ + ldr r7, [pc, #60] @ 990b10 <__cxa_atexit@plt+0x984594> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #16]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ ldr r7, [r5, #4]! │ │ │ │ - ldr r3, [pc, #32] @ 990b3c <__cxa_atexit@plt+0x9845c0> │ │ │ │ + ldr r3, [pc, #32] @ 990b0c <__cxa_atexit@plt+0x984590> │ │ │ │ ldr r2, [r5, #8] │ │ │ │ tst r7, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5] │ │ │ │ stmib r5, {r2, r7} │ │ │ │ - beq 990b34 <__cxa_atexit@plt+0x9845b8> │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ + beq 990b04 <__cxa_atexit@plt+0x984588> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff9a4 │ │ │ │ - cmneq sp, #156, 8 @ 0x9c000000 │ │ │ │ + cmneq sp, #204, 8 @ 0xcc000000 │ │ │ │ andeq r0, r0, r2 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ and r7, r7, #3 │ │ │ │ cmp r7, #2 │ │ │ │ - bne 990b6c <__cxa_atexit@plt+0x9845f0> │ │ │ │ - ldr r7, [pc, #52] @ 990b94 <__cxa_atexit@plt+0x984618> │ │ │ │ + bne 990b3c <__cxa_atexit@plt+0x9845c0> │ │ │ │ + ldr r7, [pc, #52] @ 990b64 <__cxa_atexit@plt+0x9845e8> │ │ │ │ ldr r7, [pc, r7] │ │ │ │ ldr r0, [r5, #12]! │ │ │ │ add r7, r7, #2 │ │ │ │ bx r0 │ │ │ │ - ldr r3, [pc, #28] @ 990b90 <__cxa_atexit@plt+0x984614> │ │ │ │ + ldr r3, [pc, #28] @ 990b60 <__cxa_atexit@plt+0x9845e4> │ │ │ │ ldr r7, [r5, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ tst r7, #3 │ │ │ │ str r3, [r5] │ │ │ │ - beq 990b88 <__cxa_atexit@plt+0x98460c> │ │ │ │ - b 9904cc <__cxa_atexit@plt+0x983f50> │ │ │ │ + beq 990b58 <__cxa_atexit@plt+0x9845dc> │ │ │ │ + b 99049c <__cxa_atexit@plt+0x983f20> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ @ instruction: 0xfffff950 │ │ │ │ - cmneq sp, #64, 8 @ 0x40000000 │ │ │ │ + cmneq sp, #112, 8 @ 0x70000000 │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 990c0c <__cxa_atexit@plt+0x984690> │ │ │ │ - ldr lr, [pc, #96] @ 990c1c <__cxa_atexit@plt+0x9846a0> │ │ │ │ + bhi 990bdc <__cxa_atexit@plt+0x984660> │ │ │ │ + ldr lr, [pc, #96] @ 990bec <__cxa_atexit@plt+0x984670> │ │ │ │ ldr r7, [r2, #12] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r0, [r2, #16] │ │ │ │ ldr r9, [r2, #20] │ │ │ │ - ldr r8, [pc, #80] @ 990c20 <__cxa_atexit@plt+0x9846a4> │ │ │ │ + ldr r8, [pc, #80] @ 990bf0 <__cxa_atexit@plt+0x984674> │ │ │ │ add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r9, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - beq 990c04 <__cxa_atexit@plt+0x984688> │ │ │ │ + beq 990bd4 <__cxa_atexit@plt+0x984658> │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ stm r5, {r0, r9} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq sp, #48, 6 @ 0xc0000000 │ │ │ │ + cmneq sp, #96, 6 @ 0x80000001 │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ str r2, [r5] │ │ │ │ stmib r5, {r1, r3, r7} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ andeq r0, r2, r2 │ │ │ │ andeq r0, r0, pc │ │ │ │ mov r3, r5 │ │ │ │ sub r5, r5, #24 │ │ │ │ mov r2, r7 │ │ │ │ cmp fp, r5 │ │ │ │ - bhi 990cb8 <__cxa_atexit@plt+0x98473c> │ │ │ │ - ldr lr, [pc, #96] @ 990cc8 <__cxa_atexit@plt+0x98474c> │ │ │ │ + bhi 990c88 <__cxa_atexit@plt+0x98470c> │ │ │ │ + ldr lr, [pc, #96] @ 990c98 <__cxa_atexit@plt+0x98471c> │ │ │ │ ldr r7, [r2, #12] │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r0, [r2, #16] │ │ │ │ ldr r9, [r2, #20] │ │ │ │ - ldr r8, [pc, #80] @ 990ccc <__cxa_atexit@plt+0x984750> │ │ │ │ + ldr r8, [pc, #80] @ 990c9c <__cxa_atexit@plt+0x984720> │ │ │ │ add lr, pc, lr │ │ │ │ tst r7, #3 │ │ │ │ ldr r8, [pc, r8] │ │ │ │ str lr, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r0, [r3, #-16] │ │ │ │ str r9, [r3, #-12] │ │ │ │ str r8, [r3, #-8] │ │ │ │ str r2, [r3, #-4] │ │ │ │ - beq 990cb0 <__cxa_atexit@plt+0x984734> │ │ │ │ + beq 990c80 <__cxa_atexit@plt+0x984704> │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r7, [r3, #-12] │ │ │ │ stm r5, {r0, r9} │ │ │ │ b 6dc030 <__cxa_atexit@plt+0x6cfab4> │ │ │ │ ldr r0, [r7] │ │ │ │ bx r0 │ │ │ │ ldr r0, [r4, #-12] │ │ │ │ mov r5, r3 │ │ │ │ mov r7, r2 │ │ │ │ bx r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ - cmneq sp, #132, 4 @ 0x40000008 │ │ │ │ + cmneq sp, #180, 4 @ 0x4000000b │ │ │ │ andeq r0, r0, r3, asr #1 │ │ │ │ andeq r0, r0, lr, lsl r0 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #4] │ TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes